1 /* SPDX-License-Identifier: GPL-2.0 */ 2 /* Copyright(c) 2009-2014 Realtek Corporation.*/ 3 4 #ifndef __RTL8723BE_TRX_H__ 5 #define __RTL8723BE_TRX_H__ 6 7 #define TX_DESC_SIZE 40 8 #define TX_DESC_AGGR_SUBFRAME_SIZE 32 9 10 #define RX_DESC_SIZE 32 11 #define RX_DRV_INFO_SIZE_UNIT 8 12 13 #define TX_DESC_NEXT_DESC_OFFSET 40 14 #define USB_HWDESC_HEADER_LEN 40 15 #define CRCLENGTH 4 16 17 #define SET_TX_DESC_PKT_SIZE(__pdesc, __val) \ 18 SET_BITS_TO_LE_4BYTE(__pdesc, 0, 16, __val) 19 #define SET_TX_DESC_OFFSET(__pdesc, __val) \ 20 SET_BITS_TO_LE_4BYTE(__pdesc, 16, 8, __val) 21 #define SET_TX_DESC_BMC(__pdesc, __val) \ 22 SET_BITS_TO_LE_4BYTE(__pdesc, 24, 1, __val) 23 #define SET_TX_DESC_HTC(__pdesc, __val) \ 24 SET_BITS_TO_LE_4BYTE(__pdesc, 25, 1, __val) 25 #define SET_TX_DESC_LAST_SEG(__pdesc, __val) \ 26 SET_BITS_TO_LE_4BYTE(__pdesc, 26, 1, __val) 27 #define SET_TX_DESC_FIRST_SEG(__pdesc, __val) \ 28 SET_BITS_TO_LE_4BYTE(__pdesc, 27, 1, __val) 29 #define SET_TX_DESC_LINIP(__pdesc, __val) \ 30 SET_BITS_TO_LE_4BYTE(__pdesc, 28, 1, __val) 31 #define SET_TX_DESC_NO_ACM(__pdesc, __val) \ 32 SET_BITS_TO_LE_4BYTE(__pdesc, 29, 1, __val) 33 #define SET_TX_DESC_GF(__pdesc, __val) \ 34 SET_BITS_TO_LE_4BYTE(__pdesc, 30, 1, __val) 35 #define SET_TX_DESC_OWN(__pdesc, __val) \ 36 SET_BITS_TO_LE_4BYTE(__pdesc, 31, 1, __val) 37 38 #define GET_TX_DESC_PKT_SIZE(__pdesc) \ 39 LE_BITS_TO_4BYTE(__pdesc, 0, 16) 40 #define GET_TX_DESC_OFFSET(__pdesc) \ 41 LE_BITS_TO_4BYTE(__pdesc, 16, 8) 42 #define GET_TX_DESC_BMC(__pdesc) \ 43 LE_BITS_TO_4BYTE(__pdesc, 24, 1) 44 #define GET_TX_DESC_HTC(__pdesc) \ 45 LE_BITS_TO_4BYTE(__pdesc, 25, 1) 46 #define GET_TX_DESC_LAST_SEG(__pdesc) \ 47 LE_BITS_TO_4BYTE(__pdesc, 26, 1) 48 #define GET_TX_DESC_FIRST_SEG(__pdesc) \ 49 LE_BITS_TO_4BYTE(__pdesc, 27, 1) 50 #define GET_TX_DESC_LINIP(__pdesc) \ 51 LE_BITS_TO_4BYTE(__pdesc, 28, 1) 52 #define GET_TX_DESC_NO_ACM(__pdesc) \ 53 LE_BITS_TO_4BYTE(__pdesc, 29, 1) 54 #define GET_TX_DESC_GF(__pdesc) \ 55 LE_BITS_TO_4BYTE(__pdesc, 30, 1) 56 #define GET_TX_DESC_OWN(__pdesc) \ 57 LE_BITS_TO_4BYTE(__pdesc, 31, 1) 58 59 #define SET_TX_DESC_MACID(__pdesc, __val) \ 60 SET_BITS_TO_LE_4BYTE(__pdesc+4, 0, 7, __val) 61 #define SET_TX_DESC_QUEUE_SEL(__pdesc, __val) \ 62 SET_BITS_TO_LE_4BYTE(__pdesc+4, 8, 5, __val) 63 #define SET_TX_DESC_RDG_NAV_EXT(__pdesc, __val) \ 64 SET_BITS_TO_LE_4BYTE(__pdesc+4, 13, 1, __val) 65 #define SET_TX_DESC_LSIG_TXOP_EN(__pdesc, __val) \ 66 SET_BITS_TO_LE_4BYTE(__pdesc+4, 14, 1, __val) 67 #define SET_TX_DESC_PIFS(__pdesc, __val) \ 68 SET_BITS_TO_LE_4BYTE(__pdesc+4, 15, 1, __val) 69 #define SET_TX_DESC_RATE_ID(__pdesc, __val) \ 70 SET_BITS_TO_LE_4BYTE(__pdesc+4, 16, 5, __val) 71 #define SET_TX_DESC_EN_DESC_ID(__pdesc, __val) \ 72 SET_BITS_TO_LE_4BYTE(__pdesc+4, 21, 1, __val) 73 #define SET_TX_DESC_SEC_TYPE(__pdesc, __val) \ 74 SET_BITS_TO_LE_4BYTE(__pdesc+4, 22, 2, __val) 75 #define SET_TX_DESC_PKT_OFFSET(__pdesc, __val) \ 76 SET_BITS_TO_LE_4BYTE(__pdesc+4, 24, 5, __val) 77 78 79 #define SET_TX_DESC_PAID(__pdesc, __val) \ 80 SET_BITS_TO_LE_4BYTE(__pdesc+8, 0, 9, __val) 81 #define SET_TX_DESC_CCA_RTS(__pdesc, __val) \ 82 SET_BITS_TO_LE_4BYTE(__pdesc+8, 10, 2, __val) 83 #define SET_TX_DESC_AGG_ENABLE(__pdesc, __val) \ 84 SET_BITS_TO_LE_4BYTE(__pdesc+8, 12, 1, __val) 85 #define SET_TX_DESC_RDG_ENABLE(__pdesc, __val) \ 86 SET_BITS_TO_LE_4BYTE(__pdesc+8, 13, 1, __val) 87 #define SET_TX_DESC_BAR_RTY_TH(__pdesc, __val) \ 88 SET_BITS_TO_LE_4BYTE((__pdesc) + 8, 14, 2, __val) 89 #define SET_TX_DESC_AGG_BREAK(__pdesc, __val) \ 90 SET_BITS_TO_LE_4BYTE(__pdesc+8, 16, 1, __val) 91 #define SET_TX_DESC_MORE_FRAG(__pdesc, __val) \ 92 SET_BITS_TO_LE_4BYTE(__pdesc+8, 17, 1, __val) 93 #define SET_TX_DESC_RAW(__pdesc, __val) \ 94 SET_BITS_TO_LE_4BYTE(__pdesc+8, 18, 1, __val) 95 #define SET_TX_DESC_SPE_RPT(__pdesc, __val) \ 96 SET_BITS_TO_LE_4BYTE((__pdesc) + 8, 19, 1, __val) 97 #define SET_TX_DESC_AMPDU_DENSITY(__pdesc, __val) \ 98 SET_BITS_TO_LE_4BYTE(__pdesc+8, 20, 3, __val) 99 #define SET_TX_DESC_BT_INT(__pdesc, __val) \ 100 SET_BITS_TO_LE_4BYTE(__pdesc+8, 23, 1, __val) 101 #define SET_TX_DESC_GID(__pdesc, __val) \ 102 SET_BITS_TO_LE_4BYTE(__pdesc+8, 24, 6, __val) 103 104 105 #define SET_TX_DESC_WHEADER_LEN(__pdesc, __val) \ 106 SET_BITS_TO_LE_4BYTE(__pdesc+12, 0, 4, __val) 107 #define SET_TX_DESC_CHK_EN(__pdesc, __val) \ 108 SET_BITS_TO_LE_4BYTE(__pdesc+12, 4, 1, __val) 109 #define SET_TX_DESC_EARLY_MODE(__pdesc, __val) \ 110 SET_BITS_TO_LE_4BYTE(__pdesc+12, 5, 1, __val) 111 #define SET_TX_DESC_HWSEQ_SEL(__pdesc, __val) \ 112 SET_BITS_TO_LE_4BYTE(__pdesc+12, 6, 2, __val) 113 #define SET_TX_DESC_USE_RATE(__pdesc, __val) \ 114 SET_BITS_TO_LE_4BYTE(__pdesc+12, 8, 1, __val) 115 #define SET_TX_DESC_DISABLE_RTS_FB(__pdesc, __val) \ 116 SET_BITS_TO_LE_4BYTE(__pdesc+12, 9, 1, __val) 117 #define SET_TX_DESC_DISABLE_FB(__pdesc, __val) \ 118 SET_BITS_TO_LE_4BYTE(__pdesc+12, 10, 1, __val) 119 #define SET_TX_DESC_CTS2SELF(__pdesc, __val) \ 120 SET_BITS_TO_LE_4BYTE(__pdesc+12, 11, 1, __val) 121 #define SET_TX_DESC_RTS_ENABLE(__pdesc, __val) \ 122 SET_BITS_TO_LE_4BYTE(__pdesc+12, 12, 1, __val) 123 #define SET_TX_DESC_HW_RTS_ENABLE(__pdesc, __val) \ 124 SET_BITS_TO_LE_4BYTE(__pdesc+12, 13, 1, __val) 125 #define SET_TX_DESC_NAV_USE_HDR(__pdesc, __val) \ 126 SET_BITS_TO_LE_4BYTE(__pdesc+12, 15, 1, __val) 127 #define SET_TX_DESC_USE_MAX_LEN(__pdesc, __val) \ 128 SET_BITS_TO_LE_4BYTE(__pdesc+12, 16, 1, __val) 129 #define SET_TX_DESC_MAX_AGG_NUM(__pdesc, __val) \ 130 SET_BITS_TO_LE_4BYTE(__pdesc+12, 17, 5, __val) 131 #define SET_TX_DESC_NDPA(__pdesc, __val) \ 132 SET_BITS_TO_LE_4BYTE(__pdesc+12, 22, 2, __val) 133 #define SET_TX_DESC_AMPDU_MAX_TIME(__pdesc, __val) \ 134 SET_BITS_TO_LE_4BYTE(__pdesc+12, 24, 8, __val) 135 136 137 #define SET_TX_DESC_TX_RATE(__pdesc, __val) \ 138 SET_BITS_TO_LE_4BYTE(__pdesc+16, 0, 7, __val) 139 #define SET_TX_DESC_DATA_RATE_FB_LIMIT(__pdesc, __val) \ 140 SET_BITS_TO_LE_4BYTE(__pdesc+16, 8, 5, __val) 141 #define SET_TX_DESC_RTS_RATE_FB_LIMIT(__pdesc, __val) \ 142 SET_BITS_TO_LE_4BYTE(__pdesc+16, 13, 4, __val) 143 #define SET_TX_DESC_RETRY_LIMIT_ENABLE(__pdesc, __val) \ 144 SET_BITS_TO_LE_4BYTE(__pdesc+16, 17, 1, __val) 145 #define SET_TX_DESC_DATA_RETRY_LIMIT(__pdesc, __val) \ 146 SET_BITS_TO_LE_4BYTE(__pdesc+16, 18, 6, __val) 147 #define SET_TX_DESC_RTS_RATE(__pdesc, __val) \ 148 SET_BITS_TO_LE_4BYTE(__pdesc+16, 24, 5, __val) 149 150 151 #define SET_TX_DESC_TX_SUB_CARRIER(__pdesc, __val) \ 152 SET_BITS_TO_LE_4BYTE(__pdesc+20, 0, 4, __val) 153 #define SET_TX_DESC_DATA_SHORTGI(__pdesc, __val) \ 154 SET_BITS_TO_LE_4BYTE(__pdesc+20, 4, 1, __val) 155 #define SET_TX_DESC_DATA_BW(__pdesc, __val) \ 156 SET_BITS_TO_LE_4BYTE(__pdesc+20, 5, 2, __val) 157 #define SET_TX_DESC_DATA_LDPC(__pdesc, __val) \ 158 SET_BITS_TO_LE_4BYTE(__pdesc+20, 7, 1, __val) 159 #define SET_TX_DESC_DATA_STBC(__pdesc, __val) \ 160 SET_BITS_TO_LE_4BYTE(__pdesc+20, 8, 2, __val) 161 #define SET_TX_DESC_CTROL_STBC(__pdesc, __val) \ 162 SET_BITS_TO_LE_4BYTE(__pdesc+20, 10, 2, __val) 163 #define SET_TX_DESC_RTS_SHORT(__pdesc, __val) \ 164 SET_BITS_TO_LE_4BYTE(__pdesc+20, 12, 1, __val) 165 #define SET_TX_DESC_RTS_SC(__pdesc, __val) \ 166 SET_BITS_TO_LE_4BYTE(__pdesc+20, 13, 4, __val) 167 168 #define SET_TX_DESC_SW_DEFINE(__pdesc, __val) \ 169 SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 0, 12, __val) 170 #define SET_TX_DESC_MBSSID(__pdesc, __val) \ 171 SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 12, 4, __val) 172 #define SET_TX_DESC_ANTSEL_A(__pdesc, __val) \ 173 SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 16, 3, __val) 174 #define SET_TX_DESC_ANTSEL_B(__pdesc, __val) \ 175 SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 19, 3, __val) 176 #define SET_TX_DESC_ANTSEL_C(__pdesc, __val) \ 177 SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 22, 3, __val) 178 #define SET_TX_DESC_ANTSEL_D(__pdesc, __val) \ 179 SET_BITS_TO_LE_4BYTE((__pdesc) + 24, 25, 3, __val) 180 181 #define SET_TX_DESC_TX_BUFFER_SIZE(__pdesc, __val) \ 182 SET_BITS_TO_LE_4BYTE(__pdesc+28, 0, 16, __val) 183 184 #define GET_TX_DESC_TX_BUFFER_SIZE(__pdesc) \ 185 LE_BITS_TO_4BYTE(__pdesc+28, 0, 16) 186 187 #define SET_TX_DESC_HWSEQ_EN(__pdesc, __val) \ 188 SET_BITS_TO_LE_4BYTE(__pdesc+32, 15, 1, __val) 189 190 #define SET_TX_DESC_SEQ(__pdesc, __val) \ 191 SET_BITS_TO_LE_4BYTE(__pdesc+36, 12, 12, __val) 192 193 #define SET_TX_DESC_TX_BUFFER_ADDRESS(__pdesc, __val) \ 194 SET_BITS_TO_LE_4BYTE(__pdesc+40, 0, 32, __val) 195 196 #define GET_TX_DESC_TX_BUFFER_ADDRESS(__pdesc) \ 197 LE_BITS_TO_4BYTE(__pdesc+40, 0, 32) 198 199 200 #define SET_TX_DESC_NEXT_DESC_ADDRESS(__pdesc, __val) \ 201 SET_BITS_TO_LE_4BYTE(__pdesc+48, 0, 32, __val) 202 203 #define GET_TX_DESC_NEXT_DESC_ADDRESS(__pdesc) \ 204 LE_BITS_TO_4BYTE(__pdesc+48, 0, 32) 205 206 #define GET_RX_DESC_PKT_LEN(__pdesc) \ 207 LE_BITS_TO_4BYTE(__pdesc, 0, 14) 208 #define GET_RX_DESC_CRC32(__pdesc) \ 209 LE_BITS_TO_4BYTE(__pdesc, 14, 1) 210 #define GET_RX_DESC_ICV(__pdesc) \ 211 LE_BITS_TO_4BYTE(__pdesc, 15, 1) 212 #define GET_RX_DESC_DRV_INFO_SIZE(__pdesc) \ 213 LE_BITS_TO_4BYTE(__pdesc, 16, 4) 214 #define GET_RX_DESC_SECURITY(__pdesc) \ 215 LE_BITS_TO_4BYTE(__pdesc, 20, 3) 216 #define GET_RX_DESC_QOS(__pdesc) \ 217 LE_BITS_TO_4BYTE(__pdesc, 23, 1) 218 #define GET_RX_DESC_SHIFT(__pdesc) \ 219 LE_BITS_TO_4BYTE(__pdesc, 24, 2) 220 #define GET_RX_DESC_PHYST(__pdesc) \ 221 LE_BITS_TO_4BYTE(__pdesc, 26, 1) 222 #define GET_RX_DESC_SWDEC(__pdesc) \ 223 LE_BITS_TO_4BYTE(__pdesc, 27, 1) 224 #define GET_RX_DESC_LS(__pdesc) \ 225 LE_BITS_TO_4BYTE(__pdesc, 28, 1) 226 #define GET_RX_DESC_FS(__pdesc) \ 227 LE_BITS_TO_4BYTE(__pdesc, 29, 1) 228 #define GET_RX_DESC_EOR(__pdesc) \ 229 LE_BITS_TO_4BYTE(__pdesc, 30, 1) 230 #define GET_RX_DESC_OWN(__pdesc) \ 231 LE_BITS_TO_4BYTE(__pdesc, 31, 1) 232 233 #define SET_RX_DESC_PKT_LEN(__pdesc, __val) \ 234 SET_BITS_TO_LE_4BYTE(__pdesc, 0, 14, __val) 235 #define SET_RX_DESC_EOR(__pdesc, __val) \ 236 SET_BITS_TO_LE_4BYTE(__pdesc, 30, 1, __val) 237 #define SET_RX_DESC_OWN(__pdesc, __val) \ 238 SET_BITS_TO_LE_4BYTE(__pdesc, 31, 1, __val) 239 240 #define GET_RX_DESC_MACID(__pdesc) \ 241 LE_BITS_TO_4BYTE(__pdesc+4, 0, 7) 242 #define GET_RX_DESC_TID(__pdesc) \ 243 LE_BITS_TO_4BYTE(__pdesc+4, 8, 4) 244 #define GET_RX_DESC_AMSDU(__pdesc) \ 245 LE_BITS_TO_4BYTE(__pdesc+4, 13, 1) 246 #define GET_RX_STATUS_DESC_RXID_MATCH(__pdesc) \ 247 LE_BITS_TO_4BYTE(__pdesc+4, 14, 1) 248 #define GET_RX_DESC_PAGGR(__pdesc) \ 249 LE_BITS_TO_4BYTE(__pdesc+4, 15, 1) 250 #define GET_RX_DESC_A1_FIT(__pdesc) \ 251 LE_BITS_TO_4BYTE(__pdesc+4, 16, 4) 252 #define GET_RX_DESC_CHKERR(__pdesc) \ 253 LE_BITS_TO_4BYTE(__pdesc+4, 20, 1) 254 #define GET_RX_DESC_IPVER(__pdesc) \ 255 LE_BITS_TO_4BYTE(__pdesc+4, 21, 1) 256 #define GET_RX_STATUS_DESC_IS_TCPUDP(__pdesc) \ 257 LE_BITS_TO_4BYTE(__pdesc+4, 22, 1) 258 #define GET_RX_STATUS_DESC_CHK_VLD(__pdesc) \ 259 LE_BITS_TO_4BYTE(__pdesc+4, 23, 1) 260 #define GET_RX_DESC_PAM(__pdesc) \ 261 LE_BITS_TO_4BYTE(__pdesc+4, 24, 1) 262 #define GET_RX_DESC_PWR(__pdesc) \ 263 LE_BITS_TO_4BYTE(__pdesc+4, 25, 1) 264 #define GET_RX_DESC_MD(__pdesc) \ 265 LE_BITS_TO_4BYTE(__pdesc+4, 26, 1) 266 #define GET_RX_DESC_MF(__pdesc) \ 267 LE_BITS_TO_4BYTE(__pdesc+4, 27, 1) 268 #define GET_RX_DESC_TYPE(__pdesc) \ 269 LE_BITS_TO_4BYTE(__pdesc+4, 28, 2) 270 #define GET_RX_DESC_MC(__pdesc) \ 271 LE_BITS_TO_4BYTE(__pdesc+4, 30, 1) 272 #define GET_RX_DESC_BC(__pdesc) \ 273 LE_BITS_TO_4BYTE(__pdesc+4, 31, 1) 274 275 276 #define GET_RX_DESC_SEQ(__pdesc) \ 277 LE_BITS_TO_4BYTE(__pdesc+8, 0, 12) 278 #define GET_RX_DESC_FRAG(__pdesc) \ 279 LE_BITS_TO_4BYTE(__pdesc+8, 12, 4) 280 #define GET_RX_STATUS_DESC_RX_IS_QOS(__pdesc) \ 281 LE_BITS_TO_4BYTE(__pdesc+8, 16, 1) 282 #define GET_RX_STATUS_DESC_WLANHD_IV_LEN(__pdesc) \ 283 LE_BITS_TO_4BYTE(__pdesc+8, 18, 6) 284 #define GET_RX_STATUS_DESC_RPT_SEL(__pdesc) \ 285 LE_BITS_TO_4BYTE(__pdesc+8, 28, 1) 286 287 288 #define GET_RX_DESC_RXMCS(__pdesc) \ 289 LE_BITS_TO_4BYTE(__pdesc+12, 0, 7) 290 #define GET_RX_DESC_RXHT(__pdesc) \ 291 LE_BITS_TO_4BYTE(__pdesc+12, 6, 1) 292 #define GET_RX_STATUS_DESC_RX_GF(__pdesc) \ 293 LE_BITS_TO_4BYTE(__pdesc+12, 7, 1) 294 #define GET_RX_DESC_HTC(__pdesc) \ 295 LE_BITS_TO_4BYTE(__pdesc+12, 10, 1) 296 #define GET_RX_STATUS_DESC_EOSP(__pdesc) \ 297 LE_BITS_TO_4BYTE(__pdesc+12, 11, 1) 298 #define GET_RX_STATUS_DESC_BSSID_FIT(__pdesc) \ 299 LE_BITS_TO_4BYTE(__pdesc+12, 12, 2) 300 301 #define GET_RX_STATUS_DESC_PATTERN_MATCH(__pdesc) \ 302 LE_BITS_TO_4BYTE(__pdesc+12, 29, 1) 303 #define GET_RX_STATUS_DESC_UNICAST_MATCH(__pdesc) \ 304 LE_BITS_TO_4BYTE(__pdesc+12, 30, 1) 305 #define GET_RX_STATUS_DESC_MAGIC_MATCH(__pdesc) \ 306 LE_BITS_TO_4BYTE(__pdesc+12, 31, 1) 307 308 #define GET_RX_DESC_SPLCP(__pdesc) \ 309 LE_BITS_TO_4BYTE(__pdesc+16, 0, 1) 310 #define GET_RX_STATUS_DESC_LDPC(__pdesc) \ 311 LE_BITS_TO_4BYTE(__pdesc+16, 1, 1) 312 #define GET_RX_STATUS_DESC_STBC(__pdesc) \ 313 LE_BITS_TO_4BYTE(__pdesc+16, 2, 1) 314 #define GET_RX_DESC_BW(__pdesc) \ 315 LE_BITS_TO_4BYTE(__pdesc+16, 4, 2) 316 317 #define GET_RX_DESC_TSFL(__pdesc) \ 318 LE_BITS_TO_4BYTE(__pdesc+20, 0, 32) 319 320 #define GET_RX_DESC_BUFF_ADDR(__pdesc) \ 321 LE_BITS_TO_4BYTE(__pdesc+24, 0, 32) 322 #define GET_RX_DESC_BUFF_ADDR64(__pdesc) \ 323 LE_BITS_TO_4BYTE(__pdesc+28, 0, 32) 324 325 #define SET_RX_DESC_BUFF_ADDR(__pdesc, __val) \ 326 SET_BITS_TO_LE_4BYTE(__pdesc+24, 0, 32, __val) 327 #define SET_RX_DESC_BUFF_ADDR64(__pdesc, __val) \ 328 SET_BITS_TO_LE_4BYTE(__pdesc+28, 0, 32, __val) 329 330 331 /* TX report 2 format in Rx desc*/ 332 333 #define GET_RX_RPT2_DESC_PKT_LEN(__rxstatusdesc) \ 334 LE_BITS_TO_4BYTE(__rxstatusdesc, 0, 9) 335 #define GET_RX_RPT2_DESC_MACID_VALID_1(__rxstatusdesc) \ 336 LE_BITS_TO_4BYTE(__rxstatusdesc+16, 0, 32) 337 #define GET_RX_RPT2_DESC_MACID_VALID_2(__rxstatusdesc) \ 338 LE_BITS_TO_4BYTE(__rxstatusdesc+20, 0, 32) 339 340 #define SET_EARLYMODE_PKTNUM(__paddr, __value) \ 341 SET_BITS_TO_LE_4BYTE(__paddr, 0, 4, __value) 342 #define SET_EARLYMODE_LEN0(__paddr, __value) \ 343 SET_BITS_TO_LE_4BYTE(__paddr, 4, 12, __value) 344 #define SET_EARLYMODE_LEN1(__paddr, __value) \ 345 SET_BITS_TO_LE_4BYTE(__paddr, 16, 12, __value) 346 #define SET_EARLYMODE_LEN2_1(__paddr, __value) \ 347 SET_BITS_TO_LE_4BYTE(__paddr, 28, 4, __value) 348 #define SET_EARLYMODE_LEN2_2(__paddr, __value) \ 349 SET_BITS_TO_LE_4BYTE(__paddr+4, 0, 8, __value) 350 #define SET_EARLYMODE_LEN3(__paddr, __value) \ 351 SET_BITS_TO_LE_4BYTE(__paddr+4, 8, 12, __value) 352 #define SET_EARLYMODE_LEN4(__paddr, __value) \ 353 SET_BITS_TO_LE_4BYTE(__paddr+4, 20, 12, __value) 354 355 #define CLEAR_PCI_TX_DESC_CONTENT(__pdesc, _size) \ 356 do { \ 357 if (_size > TX_DESC_NEXT_DESC_OFFSET) \ 358 memset(__pdesc, 0, TX_DESC_NEXT_DESC_OFFSET); \ 359 else \ 360 memset(__pdesc, 0, _size); \ 361 } while (0) 362 363 struct phy_rx_agc_info_t { 364 #ifdef __LITTLE_ENDIAN 365 u8 gain:7, trsw:1; 366 #else 367 u8 trsw:1, gain:7; 368 #endif 369 }; 370 struct phy_status_rpt { 371 struct phy_rx_agc_info_t path_agc[2]; 372 u8 ch_corr[2]; 373 u8 cck_sig_qual_ofdm_pwdb_all; 374 u8 cck_agc_rpt_ofdm_cfosho_a; 375 u8 cck_rpt_b_ofdm_cfosho_b; 376 u8 rsvd_1;/* ch_corr_msb; */ 377 u8 noise_power_db_msb; 378 s8 path_cfotail[2]; 379 u8 pcts_mask[2]; 380 s8 stream_rxevm[2]; 381 u8 path_rxsnr[2]; 382 u8 noise_power_db_lsb; 383 u8 rsvd_2[3]; 384 u8 stream_csi[2]; 385 u8 stream_target_csi[2]; 386 u8 sig_evm; 387 u8 rsvd_3; 388 #ifdef __LITTLE_ENDIAN 389 u8 antsel_rx_keep_2:1; /*ex_intf_flg:1;*/ 390 u8 sgi_en:1; 391 u8 rxsc:2; 392 u8 idle_long:1; 393 u8 r_ant_train_en:1; 394 u8 ant_sel_b:1; 395 u8 ant_sel:1; 396 #else /* _BIG_ENDIAN_ */ 397 u8 ant_sel:1; 398 u8 ant_sel_b:1; 399 u8 r_ant_train_en:1; 400 u8 idle_long:1; 401 u8 rxsc:2; 402 u8 sgi_en:1; 403 u8 antsel_rx_keep_2:1; /*ex_intf_flg:1;*/ 404 #endif 405 } __packed; 406 407 struct rx_fwinfo_8723be { 408 u8 gain_trsw[2]; 409 u16 chl_num:10; 410 u16 sub_chnl:4; 411 u16 r_rfmod:2; 412 u8 pwdb_all; 413 u8 cfosho[4]; 414 u8 cfotail[4]; 415 s8 rxevm[2]; 416 s8 rxsnr[2]; 417 u8 pcts_msk_rpt[2]; 418 u8 pdsnr[2]; 419 u8 csi_current[2]; 420 u8 rx_gain_c; 421 u8 rx_gain_d; 422 u8 sigevm; 423 u8 resvd_0; 424 u8 antidx_anta:3; 425 u8 antidx_antb:3; 426 u8 resvd_1:2; 427 } __packed; 428 429 struct tx_desc_8723be { 430 u32 pktsize:16; 431 u32 offset:8; 432 u32 bmc:1; 433 u32 htc:1; 434 u32 lastseg:1; 435 u32 firstseg:1; 436 u32 linip:1; 437 u32 noacm:1; 438 u32 gf:1; 439 u32 own:1; 440 441 u32 macid:6; 442 u32 rsvd0:2; 443 u32 queuesel:5; 444 u32 rd_nav_ext:1; 445 u32 lsig_txop_en:1; 446 u32 pifs:1; 447 u32 rateid:4; 448 u32 nav_usehdr:1; 449 u32 en_descid:1; 450 u32 sectype:2; 451 u32 pktoffset:8; 452 453 u32 rts_rc:6; 454 u32 data_rc:6; 455 u32 agg_en:1; 456 u32 rdg_en:1; 457 u32 bar_retryht:2; 458 u32 agg_break:1; 459 u32 morefrag:1; 460 u32 raw:1; 461 u32 ccx:1; 462 u32 ampdudensity:3; 463 u32 bt_int:1; 464 u32 ant_sela:1; 465 u32 ant_selb:1; 466 u32 txant_cck:2; 467 u32 txant_l:2; 468 u32 txant_ht:2; 469 470 u32 nextheadpage:8; 471 u32 tailpage:8; 472 u32 seq:12; 473 u32 cpu_handle:1; 474 u32 tag1:1; 475 u32 trigger_int:1; 476 u32 hwseq_en:1; 477 478 u32 rtsrate:5; 479 u32 apdcfe:1; 480 u32 qos:1; 481 u32 hwseq_ssn:1; 482 u32 userrate:1; 483 u32 dis_rtsfb:1; 484 u32 dis_datafb:1; 485 u32 cts2self:1; 486 u32 rts_en:1; 487 u32 hwrts_en:1; 488 u32 portid:1; 489 u32 pwr_status:3; 490 u32 waitdcts:1; 491 u32 cts2ap_en:1; 492 u32 txsc:2; 493 u32 stbc:2; 494 u32 txshort:1; 495 u32 txbw:1; 496 u32 rtsshort:1; 497 u32 rtsbw:1; 498 u32 rtssc:2; 499 u32 rtsstbc:2; 500 501 u32 txrate:6; 502 u32 shortgi:1; 503 u32 ccxt:1; 504 u32 txrate_fb_lmt:5; 505 u32 rtsrate_fb_lmt:4; 506 u32 retrylmt_en:1; 507 u32 txretrylmt:6; 508 u32 usb_txaggnum:8; 509 510 u32 txagca:5; 511 u32 txagcb:5; 512 u32 usemaxlen:1; 513 u32 maxaggnum:5; 514 u32 mcsg1maxlen:4; 515 u32 mcsg2maxlen:4; 516 u32 mcsg3maxlen:4; 517 u32 mcs7sgimaxlen:4; 518 519 u32 txbuffersize:16; 520 u32 sw_offset30:8; 521 u32 sw_offset31:4; 522 u32 rsvd1:1; 523 u32 antsel_c:1; 524 u32 null_0:1; 525 u32 null_1:1; 526 527 u32 txbuffaddr; 528 u32 txbufferaddr64; 529 u32 nextdescaddress; 530 u32 nextdescaddress64; 531 532 u32 reserve_pass_pcie_mm_limit[4]; 533 } __packed; 534 535 struct rx_desc_8723be { 536 u32 length:14; 537 u32 crc32:1; 538 u32 icverror:1; 539 u32 drv_infosize:4; 540 u32 security:3; 541 u32 qos:1; 542 u32 shift:2; 543 u32 phystatus:1; 544 u32 swdec:1; 545 u32 lastseg:1; 546 u32 firstseg:1; 547 u32 eor:1; 548 u32 own:1; 549 550 u32 macid:6; 551 u32 tid:4; 552 u32 hwrsvd:5; 553 u32 paggr:1; 554 u32 faggr:1; 555 u32 a1_fit:4; 556 u32 a2_fit:4; 557 u32 pam:1; 558 u32 pwr:1; 559 u32 moredata:1; 560 u32 morefrag:1; 561 u32 type:2; 562 u32 mc:1; 563 u32 bc:1; 564 565 u32 seq:12; 566 u32 frag:4; 567 u32 nextpktlen:14; 568 u32 nextind:1; 569 u32 rsvd:1; 570 571 u32 rxmcs:6; 572 u32 rxht:1; 573 u32 amsdu:1; 574 u32 splcp:1; 575 u32 bandwidth:1; 576 u32 htc:1; 577 u32 tcpchk_rpt:1; 578 u32 ipcchk_rpt:1; 579 u32 tcpchk_valid:1; 580 u32 hwpcerr:1; 581 u32 hwpcind:1; 582 u32 iv0:16; 583 584 u32 iv1; 585 586 u32 tsfl; 587 588 u32 bufferaddress; 589 u32 bufferaddress64; 590 591 } __packed; 592 593 void rtl8723be_tx_fill_desc(struct ieee80211_hw *hw, 594 struct ieee80211_hdr *hdr, 595 u8 *pdesc_tx, u8 *txbd, 596 struct ieee80211_tx_info *info, 597 struct ieee80211_sta *sta, struct sk_buff *skb, 598 u8 hw_queue, struct rtl_tcb_desc *ptcb_desc); 599 bool rtl8723be_rx_query_desc(struct ieee80211_hw *hw, 600 struct rtl_stats *status, 601 struct ieee80211_rx_status *rx_status, 602 u8 *pdesc, struct sk_buff *skb); 603 void rtl8723be_set_desc(struct ieee80211_hw *hw, u8 *pdesc, 604 bool istx, u8 desc_name, u8 *val); 605 u64 rtl8723be_get_desc(struct ieee80211_hw *hw, 606 u8 *pdesc, bool istx, u8 desc_name); 607 bool rtl8723be_is_tx_desc_closed(struct ieee80211_hw *hw, 608 u8 hw_queue, u16 index); 609 void rtl8723be_tx_polling(struct ieee80211_hw *hw, u8 hw_queue); 610 void rtl8723be_tx_fill_cmddesc(struct ieee80211_hw *hw, u8 *pdesc, 611 bool firstseg, bool lastseg, 612 struct sk_buff *skb); 613 #endif 614