17f17b86aSRyder Lee // SPDX-License-Identifier: ISC
2c8846e10SFelix Fietkau 
3c8846e10SFelix Fietkau #include "mt7603.h"
4c8846e10SFelix Fietkau #include "mac.h"
5c8846e10SFelix Fietkau #include "../dma.h"
6c8846e10SFelix Fietkau 
7bdd2255fSFelix Fietkau static const u8 wmm_queue_map[] = {
8bdd2255fSFelix Fietkau 	[IEEE80211_AC_BK] = 0,
9bdd2255fSFelix Fietkau 	[IEEE80211_AC_BE] = 1,
10bdd2255fSFelix Fietkau 	[IEEE80211_AC_VI] = 2,
11bdd2255fSFelix Fietkau 	[IEEE80211_AC_VO] = 3,
12bdd2255fSFelix Fietkau };
13bdd2255fSFelix Fietkau 
14c8846e10SFelix Fietkau static void
mt7603_rx_loopback_skb(struct mt7603_dev * dev,struct sk_buff * skb)15c8846e10SFelix Fietkau mt7603_rx_loopback_skb(struct mt7603_dev *dev, struct sk_buff *skb)
16c8846e10SFelix Fietkau {
17d55aa5e1SFelix Fietkau 	static const u8 tid_to_ac[8] = {
18d55aa5e1SFelix Fietkau 		IEEE80211_AC_BE,
19d55aa5e1SFelix Fietkau 		IEEE80211_AC_BK,
20d55aa5e1SFelix Fietkau 		IEEE80211_AC_BK,
21d55aa5e1SFelix Fietkau 		IEEE80211_AC_BE,
22d55aa5e1SFelix Fietkau 		IEEE80211_AC_VI,
23d55aa5e1SFelix Fietkau 		IEEE80211_AC_VI,
24d55aa5e1SFelix Fietkau 		IEEE80211_AC_VO,
25d55aa5e1SFelix Fietkau 		IEEE80211_AC_VO
26d55aa5e1SFelix Fietkau 	};
27c8846e10SFelix Fietkau 	__le32 *txd = (__le32 *)skb->data;
28e004b700SFelix Fietkau 	struct ieee80211_hdr *hdr;
29e004b700SFelix Fietkau 	struct ieee80211_sta *sta;
30c8846e10SFelix Fietkau 	struct mt7603_sta *msta;
31c8846e10SFelix Fietkau 	struct mt76_wcid *wcid;
32bdd2255fSFelix Fietkau 	u8 tid = 0, hwq = 0;
33e004b700SFelix Fietkau 	void *priv;
34c8846e10SFelix Fietkau 	int idx;
35c8846e10SFelix Fietkau 	u32 val;
36c8846e10SFelix Fietkau 
37e004b700SFelix Fietkau 	if (skb->len < MT_TXD_SIZE + sizeof(struct ieee80211_hdr))
38c8846e10SFelix Fietkau 		goto free;
39c8846e10SFelix Fietkau 
40c8846e10SFelix Fietkau 	val = le32_to_cpu(txd[1]);
41c8846e10SFelix Fietkau 	idx = FIELD_GET(MT_TXD1_WLAN_IDX, val);
42c8846e10SFelix Fietkau 	skb->priority = FIELD_GET(MT_TXD1_TID, val);
43c8846e10SFelix Fietkau 
44c8846e10SFelix Fietkau 	if (idx >= MT7603_WTBL_STA - 1)
45c8846e10SFelix Fietkau 		goto free;
46c8846e10SFelix Fietkau 
47c8846e10SFelix Fietkau 	wcid = rcu_dereference(dev->mt76.wcid[idx]);
48c8846e10SFelix Fietkau 	if (!wcid)
49c8846e10SFelix Fietkau 		goto free;
50c8846e10SFelix Fietkau 
51e004b700SFelix Fietkau 	priv = msta = container_of(wcid, struct mt7603_sta, wcid);
52fca9615fSFelix Fietkau 
53e004b700SFelix Fietkau 	sta = container_of(priv, struct ieee80211_sta, drv_priv);
54e004b700SFelix Fietkau 	hdr = (struct ieee80211_hdr *)&skb->data[MT_TXD_SIZE];
55bdd2255fSFelix Fietkau 
56bdd2255fSFelix Fietkau 	hwq = wmm_queue_map[IEEE80211_AC_BE];
57bdd2255fSFelix Fietkau 	if (ieee80211_is_data_qos(hdr->frame_control)) {
58d55aa5e1SFelix Fietkau 		tid = *ieee80211_get_qos_ctl(hdr) &
59d55aa5e1SFelix Fietkau 			 IEEE80211_QOS_CTL_TAG1D_MASK;
60bdd2255fSFelix Fietkau 		u8 qid = tid_to_ac[tid];
61bdd2255fSFelix Fietkau 		hwq = wmm_queue_map[qid];
62bdd2255fSFelix Fietkau 		skb_set_queue_mapping(skb, qid);
63bdd2255fSFelix Fietkau 	} else if (ieee80211_is_data(hdr->frame_control)) {
64bdd2255fSFelix Fietkau 		skb_set_queue_mapping(skb, IEEE80211_AC_BE);
65bdd2255fSFelix Fietkau 		hwq = wmm_queue_map[IEEE80211_AC_BE];
66bdd2255fSFelix Fietkau 	} else {
67bdd2255fSFelix Fietkau 		skb_pull(skb, MT_TXD_SIZE);
68bdd2255fSFelix Fietkau 		if (!ieee80211_is_bufferable_mmpdu(skb))
69bdd2255fSFelix Fietkau 			goto free;
70bdd2255fSFelix Fietkau 		skb_push(skb, MT_TXD_SIZE);
71bdd2255fSFelix Fietkau 		skb_set_queue_mapping(skb, MT_TXQ_PSD);
72bdd2255fSFelix Fietkau 		hwq = MT_TX_HW_QUEUE_MGMT;
73bdd2255fSFelix Fietkau 	}
74bdd2255fSFelix Fietkau 
75e004b700SFelix Fietkau 	ieee80211_sta_set_buffered(sta, tid, true);
76e004b700SFelix Fietkau 
77bdd2255fSFelix Fietkau 	val = le32_to_cpu(txd[0]);
78bdd2255fSFelix Fietkau 	val &= ~(MT_TXD0_P_IDX | MT_TXD0_Q_IDX);
79bdd2255fSFelix Fietkau 	val |= FIELD_PREP(MT_TXD0_Q_IDX, hwq);
80bdd2255fSFelix Fietkau 	txd[0] = cpu_to_le32(val);
81bdd2255fSFelix Fietkau 
82c8846e10SFelix Fietkau 	spin_lock_bh(&dev->ps_lock);
83c8846e10SFelix Fietkau 	__skb_queue_tail(&msta->psq, skb);
84c8846e10SFelix Fietkau 	if (skb_queue_len(&msta->psq) >= 64) {
85c8846e10SFelix Fietkau 		skb = __skb_dequeue(&msta->psq);
86c8846e10SFelix Fietkau 		dev_kfree_skb(skb);
87c8846e10SFelix Fietkau 	}
88c8846e10SFelix Fietkau 	spin_unlock_bh(&dev->ps_lock);
89c8846e10SFelix Fietkau 	return;
90c8846e10SFelix Fietkau 
91c8846e10SFelix Fietkau free:
92c8846e10SFelix Fietkau 	dev_kfree_skb(skb);
93c8846e10SFelix Fietkau }
94c8846e10SFelix Fietkau 
mt7603_queue_rx_skb(struct mt76_dev * mdev,enum mt76_rxq_id q,struct sk_buff * skb,u32 * info)95c8846e10SFelix Fietkau void mt7603_queue_rx_skb(struct mt76_dev *mdev, enum mt76_rxq_id q,
96c3137942SSujuan Chen 			 struct sk_buff *skb, u32 *info)
97c8846e10SFelix Fietkau {
98c8846e10SFelix Fietkau 	struct mt7603_dev *dev = container_of(mdev, struct mt7603_dev, mt76);
99c8846e10SFelix Fietkau 	__le32 *rxd = (__le32 *)skb->data;
100c8846e10SFelix Fietkau 	__le32 *end = (__le32 *)&skb->data[skb->len];
101c8846e10SFelix Fietkau 	enum rx_pkt_type type;
102c8846e10SFelix Fietkau 
103f1fe8eefSRyder Lee 	type = le32_get_bits(rxd[0], MT_RXD0_PKT_TYPE);
104c8846e10SFelix Fietkau 
105c8846e10SFelix Fietkau 	if (q == MT_RXQ_MCU) {
106c8846e10SFelix Fietkau 		if (type == PKT_TYPE_RX_EVENT)
107c8846e10SFelix Fietkau 			mt76_mcu_rx_event(&dev->mt76, skb);
108c8846e10SFelix Fietkau 		else
109c8846e10SFelix Fietkau 			mt7603_rx_loopback_skb(dev, skb);
110c8846e10SFelix Fietkau 		return;
111c8846e10SFelix Fietkau 	}
112c8846e10SFelix Fietkau 
113c8846e10SFelix Fietkau 	switch (type) {
114c8846e10SFelix Fietkau 	case PKT_TYPE_TXS:
115c8846e10SFelix Fietkau 		for (rxd++; rxd + 5 <= end; rxd += 5)
116c8846e10SFelix Fietkau 			mt7603_mac_add_txs(dev, rxd);
117c8846e10SFelix Fietkau 		dev_kfree_skb(skb);
118c8846e10SFelix Fietkau 		break;
119c8846e10SFelix Fietkau 	case PKT_TYPE_RX_EVENT:
120c8846e10SFelix Fietkau 		mt76_mcu_rx_event(&dev->mt76, skb);
121c8846e10SFelix Fietkau 		return;
122c8846e10SFelix Fietkau 	case PKT_TYPE_NORMAL:
123c8846e10SFelix Fietkau 		if (mt7603_mac_fill_rx(dev, skb) == 0) {
124c8846e10SFelix Fietkau 			mt76_rx(&dev->mt76, q, skb);
125c8846e10SFelix Fietkau 			return;
126c8846e10SFelix Fietkau 		}
127aab662ccSGustavo A. R. Silva 		fallthrough;
128c8846e10SFelix Fietkau 	default:
129c8846e10SFelix Fietkau 		dev_kfree_skb(skb);
130c8846e10SFelix Fietkau 		break;
131c8846e10SFelix Fietkau 	}
132c8846e10SFelix Fietkau }
133c8846e10SFelix Fietkau 
134c8846e10SFelix Fietkau static int
mt7603_init_rx_queue(struct mt7603_dev * dev,struct mt76_queue * q,int idx,int n_desc,int bufsize)135c8846e10SFelix Fietkau mt7603_init_rx_queue(struct mt7603_dev *dev, struct mt76_queue *q,
136c8846e10SFelix Fietkau 		     int idx, int n_desc, int bufsize)
137c8846e10SFelix Fietkau {
138b1bfbe70SLorenzo Bianconi 	int err;
139c8846e10SFelix Fietkau 
140b1bfbe70SLorenzo Bianconi 	err = mt76_queue_alloc(dev, q, idx, n_desc, bufsize,
141b1bfbe70SLorenzo Bianconi 			       MT_RX_RING_BASE);
142b1bfbe70SLorenzo Bianconi 	if (err < 0)
143b1bfbe70SLorenzo Bianconi 		return err;
144c8846e10SFelix Fietkau 
145c8846e10SFelix Fietkau 	mt7603_irq_enable(dev, MT_INT_RX_DONE(idx));
146c8846e10SFelix Fietkau 
147c8846e10SFelix Fietkau 	return 0;
148c8846e10SFelix Fietkau }
149c8846e10SFelix Fietkau 
mt7603_poll_tx(struct napi_struct * napi,int budget)1509e63f5e7SLorenzo Bianconi static int mt7603_poll_tx(struct napi_struct *napi, int budget)
1519e63f5e7SLorenzo Bianconi {
1529e63f5e7SLorenzo Bianconi 	struct mt7603_dev *dev;
153c8846e10SFelix Fietkau 	int i;
154c8846e10SFelix Fietkau 
1559e63f5e7SLorenzo Bianconi 	dev = container_of(napi, struct mt7603_dev, mt76.tx_napi);
156c8846e10SFelix Fietkau 	dev->tx_dma_check = 0;
1579e63f5e7SLorenzo Bianconi 
158e637763bSLorenzo Bianconi 	mt76_queue_tx_cleanup(dev, dev->mt76.q_mcu[MT_MCUQ_WM], false);
159e637763bSLorenzo Bianconi 	for (i = MT_TXQ_PSD; i >= 0; i--)
16091990519SLorenzo Bianconi 		mt76_queue_tx_cleanup(dev, dev->mphy.q_tx[i], false);
161c8846e10SFelix Fietkau 
1629e63f5e7SLorenzo Bianconi 	if (napi_complete_done(napi, 0))
163c8846e10SFelix Fietkau 		mt7603_irq_enable(dev, MT_INT_TX_DONE_ALL);
1649e63f5e7SLorenzo Bianconi 
165e637763bSLorenzo Bianconi 	mt76_queue_tx_cleanup(dev, dev->mt76.q_mcu[MT_MCUQ_WM], false);
166e637763bSLorenzo Bianconi 	for (i = MT_TXQ_PSD; i >= 0; i--)
16791990519SLorenzo Bianconi 		mt76_queue_tx_cleanup(dev, dev->mphy.q_tx[i], false);
1689e63f5e7SLorenzo Bianconi 
169ea565833SFelix Fietkau 	mt7603_mac_sta_poll(dev);
170ea565833SFelix Fietkau 
171781eef5bSFelix Fietkau 	mt76_worker_schedule(&dev->mt76.tx_worker);
1729e63f5e7SLorenzo Bianconi 
1739e63f5e7SLorenzo Bianconi 	return 0;
174c8846e10SFelix Fietkau }
175c8846e10SFelix Fietkau 
mt7603_dma_init(struct mt7603_dev * dev)176c8846e10SFelix Fietkau int mt7603_dma_init(struct mt7603_dev *dev)
177c8846e10SFelix Fietkau {
178c8846e10SFelix Fietkau 	int ret;
179c8846e10SFelix Fietkau 	int i;
180c8846e10SFelix Fietkau 
181c8846e10SFelix Fietkau 	mt76_dma_attach(&dev->mt76);
182c8846e10SFelix Fietkau 
183c8846e10SFelix Fietkau 	mt76_clear(dev, MT_WPDMA_GLO_CFG,
184c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_TX_DMA_EN |
185c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_RX_DMA_EN |
186c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_DMA_BURST_SIZE |
187c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_TX_WRITEBACK_DONE);
188c8846e10SFelix Fietkau 
189c8846e10SFelix Fietkau 	mt76_wr(dev, MT_WPDMA_RST_IDX, ~0);
190c8846e10SFelix Fietkau 	mt7603_pse_client_reset(dev);
191c8846e10SFelix Fietkau 
192c8846e10SFelix Fietkau 	for (i = 0; i < ARRAY_SIZE(wmm_queue_map); i++) {
193e637763bSLorenzo Bianconi 		ret = mt76_init_tx_queue(&dev->mphy, i, wmm_queue_map[i],
194f68d6762SFelix Fietkau 					 MT7603_TX_RING_SIZE, MT_TX_RING_BASE, 0);
195c8846e10SFelix Fietkau 		if (ret)
196c8846e10SFelix Fietkau 			return ret;
197c8846e10SFelix Fietkau 	}
198c8846e10SFelix Fietkau 
199e637763bSLorenzo Bianconi 	ret = mt76_init_tx_queue(&dev->mphy, MT_TXQ_PSD, MT_TX_HW_QUEUE_MGMT,
200f68d6762SFelix Fietkau 				 MT7603_PSD_RING_SIZE, MT_TX_RING_BASE, 0);
201c8846e10SFelix Fietkau 	if (ret)
202c8846e10SFelix Fietkau 		return ret;
203c8846e10SFelix Fietkau 
204e637763bSLorenzo Bianconi 	ret = mt76_init_mcu_queue(&dev->mt76, MT_MCUQ_WM, MT_TX_HW_QUEUE_MCU,
205e637763bSLorenzo Bianconi 				  MT_MCU_RING_SIZE, MT_TX_RING_BASE);
206c8846e10SFelix Fietkau 	if (ret)
207c8846e10SFelix Fietkau 		return ret;
208c8846e10SFelix Fietkau 
209e637763bSLorenzo Bianconi 	ret = mt76_init_tx_queue(&dev->mphy, MT_TXQ_BEACON, MT_TX_HW_QUEUE_BCN,
210f68d6762SFelix Fietkau 				 MT_MCU_RING_SIZE, MT_TX_RING_BASE, 0);
211c8846e10SFelix Fietkau 	if (ret)
212c8846e10SFelix Fietkau 		return ret;
213c8846e10SFelix Fietkau 
214e637763bSLorenzo Bianconi 	ret = mt76_init_tx_queue(&dev->mphy, MT_TXQ_CAB, MT_TX_HW_QUEUE_BMC,
215f68d6762SFelix Fietkau 				 MT_MCU_RING_SIZE, MT_TX_RING_BASE, 0);
216c8846e10SFelix Fietkau 	if (ret)
217c8846e10SFelix Fietkau 		return ret;
218c8846e10SFelix Fietkau 
219e637763bSLorenzo Bianconi 	mt7603_irq_enable(dev,
220e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(IEEE80211_AC_VO) |
221e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(IEEE80211_AC_VI) |
222e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(IEEE80211_AC_BE) |
223e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(IEEE80211_AC_BK) |
224e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_MGMT) |
225e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_MCU) |
226e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_BCN) |
227e637763bSLorenzo Bianconi 			  MT_INT_TX_DONE(MT_TX_HW_QUEUE_BMC));
228e637763bSLorenzo Bianconi 
229c8846e10SFelix Fietkau 	ret = mt7603_init_rx_queue(dev, &dev->mt76.q_rx[MT_RXQ_MCU], 1,
230e970e665SFelix Fietkau 				   MT7603_MCU_RX_RING_SIZE, MT_RX_BUF_SIZE);
231c8846e10SFelix Fietkau 	if (ret)
232c8846e10SFelix Fietkau 		return ret;
233c8846e10SFelix Fietkau 
234c8846e10SFelix Fietkau 	ret = mt7603_init_rx_queue(dev, &dev->mt76.q_rx[MT_RXQ_MAIN], 0,
235c8846e10SFelix Fietkau 				   MT7603_RX_RING_SIZE, MT_RX_BUF_SIZE);
236c8846e10SFelix Fietkau 	if (ret)
237c8846e10SFelix Fietkau 		return ret;
238c8846e10SFelix Fietkau 
239c8846e10SFelix Fietkau 	mt76_wr(dev, MT_DELAY_INT_CFG, 0);
240cb8ed33dSLorenzo Bianconi 	ret = mt76_init_queues(dev, mt76_dma_rx_poll);
2419e63f5e7SLorenzo Bianconi 	if (ret)
2429e63f5e7SLorenzo Bianconi 		return ret;
2439e63f5e7SLorenzo Bianconi 
2443ed27b60SJakub Kicinski 	netif_napi_add_tx(&dev->mt76.tx_napi_dev, &dev->mt76.tx_napi,
2453ed27b60SJakub Kicinski 			  mt7603_poll_tx);
2469e63f5e7SLorenzo Bianconi 	napi_enable(&dev->mt76.tx_napi);
2479e63f5e7SLorenzo Bianconi 
2489e63f5e7SLorenzo Bianconi 	return 0;
249c8846e10SFelix Fietkau }
250c8846e10SFelix Fietkau 
mt7603_dma_cleanup(struct mt7603_dev * dev)251c8846e10SFelix Fietkau void mt7603_dma_cleanup(struct mt7603_dev *dev)
252c8846e10SFelix Fietkau {
253c8846e10SFelix Fietkau 	mt76_clear(dev, MT_WPDMA_GLO_CFG,
254c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_TX_DMA_EN |
255c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_RX_DMA_EN |
256c8846e10SFelix Fietkau 		   MT_WPDMA_GLO_CFG_TX_WRITEBACK_DONE);
257c8846e10SFelix Fietkau 
258c8846e10SFelix Fietkau 	mt76_dma_cleanup(&dev->mt76);
259c8846e10SFelix Fietkau }
260