145eaa78fSKalle Valo /*
245eaa78fSKalle Valo  * Copyright (c) 2004-2011 Atheros Communications Inc.
345eaa78fSKalle Valo  *
445eaa78fSKalle Valo  * Permission to use, copy, modify, and/or distribute this software for any
545eaa78fSKalle Valo  * purpose with or without fee is hereby granted, provided that the above
645eaa78fSKalle Valo  * copyright notice and this permission notice appear in all copies.
745eaa78fSKalle Valo  *
845eaa78fSKalle Valo  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
945eaa78fSKalle Valo  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
1045eaa78fSKalle Valo  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
1145eaa78fSKalle Valo  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
1245eaa78fSKalle Valo  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
1345eaa78fSKalle Valo  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
1445eaa78fSKalle Valo  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
1545eaa78fSKalle Valo  */
1645eaa78fSKalle Valo 
1745eaa78fSKalle Valo #include "core.h"
1845eaa78fSKalle Valo 
19d6a434d6SKalle Valo #include <linux/module.h>
2045eaa78fSKalle Valo #include <linux/moduleparam.h>
21d6a434d6SKalle Valo #include <linux/export.h>
2245eaa78fSKalle Valo 
2345eaa78fSKalle Valo #include "debug.h"
2445eaa78fSKalle Valo #include "hif-ops.h"
2545eaa78fSKalle Valo #include "cfg80211.h"
2645eaa78fSKalle Valo 
2745eaa78fSKalle Valo unsigned int debug_mask;
2845eaa78fSKalle Valo static bool suspend_cutpower;
2945eaa78fSKalle Valo static unsigned int uart_debug;
3045eaa78fSKalle Valo static unsigned int ath6kl_p2p;
3145eaa78fSKalle Valo 
3245eaa78fSKalle Valo module_param(debug_mask, uint, 0644);
3345eaa78fSKalle Valo module_param(suspend_cutpower, bool, 0444);
3445eaa78fSKalle Valo module_param(uart_debug, uint, 0644);
3545eaa78fSKalle Valo module_param(ath6kl_p2p, uint, 0644);
3645eaa78fSKalle Valo 
3745eaa78fSKalle Valo int ath6kl_core_init(struct ath6kl *ar)
3845eaa78fSKalle Valo {
3945eaa78fSKalle Valo 	struct ath6kl_bmi_target_info targ_info;
4045eaa78fSKalle Valo 	struct net_device *ndev;
4145eaa78fSKalle Valo 	int ret = 0, i;
4245eaa78fSKalle Valo 
4345eaa78fSKalle Valo 	ar->ath6kl_wq = create_singlethread_workqueue("ath6kl");
4445eaa78fSKalle Valo 	if (!ar->ath6kl_wq)
4545eaa78fSKalle Valo 		return -ENOMEM;
4645eaa78fSKalle Valo 
4745eaa78fSKalle Valo 	ret = ath6kl_bmi_init(ar);
4845eaa78fSKalle Valo 	if (ret)
4945eaa78fSKalle Valo 		goto err_wq;
5045eaa78fSKalle Valo 
5145eaa78fSKalle Valo 	/*
5245eaa78fSKalle Valo 	 * Turn on power to get hardware (target) version and leave power
5345eaa78fSKalle Valo 	 * on delibrately as we will boot the hardware anyway within few
5445eaa78fSKalle Valo 	 * seconds.
5545eaa78fSKalle Valo 	 */
5645eaa78fSKalle Valo 	ret = ath6kl_hif_power_on(ar);
5745eaa78fSKalle Valo 	if (ret)
5845eaa78fSKalle Valo 		goto err_bmi_cleanup;
5945eaa78fSKalle Valo 
6045eaa78fSKalle Valo 	ret = ath6kl_bmi_get_target_info(ar, &targ_info);
6145eaa78fSKalle Valo 	if (ret)
6245eaa78fSKalle Valo 		goto err_power_off;
6345eaa78fSKalle Valo 
6445eaa78fSKalle Valo 	ar->version.target_ver = le32_to_cpu(targ_info.version);
6545eaa78fSKalle Valo 	ar->target_type = le32_to_cpu(targ_info.type);
6645eaa78fSKalle Valo 	ar->wiphy->hw_version = le32_to_cpu(targ_info.version);
6745eaa78fSKalle Valo 
6845eaa78fSKalle Valo 	ret = ath6kl_init_hw_params(ar);
6945eaa78fSKalle Valo 	if (ret)
7045eaa78fSKalle Valo 		goto err_power_off;
7145eaa78fSKalle Valo 
7245eaa78fSKalle Valo 	ar->htc_target = ath6kl_htc_create(ar);
7345eaa78fSKalle Valo 
7445eaa78fSKalle Valo 	if (!ar->htc_target) {
7545eaa78fSKalle Valo 		ret = -ENOMEM;
7645eaa78fSKalle Valo 		goto err_power_off;
7745eaa78fSKalle Valo 	}
7845eaa78fSKalle Valo 
7945eaa78fSKalle Valo 	ret = ath6kl_init_fetch_firmwares(ar);
8045eaa78fSKalle Valo 	if (ret)
8145eaa78fSKalle Valo 		goto err_htc_cleanup;
8245eaa78fSKalle Valo 
8345eaa78fSKalle Valo 	/* FIXME: we should free all firmwares in the error cases below */
8445eaa78fSKalle Valo 
8545eaa78fSKalle Valo 	/* Indicate that WMI is enabled (although not ready yet) */
8645eaa78fSKalle Valo 	set_bit(WMI_ENABLED, &ar->flag);
8745eaa78fSKalle Valo 	ar->wmi = ath6kl_wmi_init(ar);
8845eaa78fSKalle Valo 	if (!ar->wmi) {
8945eaa78fSKalle Valo 		ath6kl_err("failed to initialize wmi\n");
9045eaa78fSKalle Valo 		ret = -EIO;
9145eaa78fSKalle Valo 		goto err_htc_cleanup;
9245eaa78fSKalle Valo 	}
9345eaa78fSKalle Valo 
9445eaa78fSKalle Valo 	ath6kl_dbg(ATH6KL_DBG_TRC, "%s: got wmi @ 0x%p.\n", __func__, ar->wmi);
9545eaa78fSKalle Valo 
9645eaa78fSKalle Valo 	ret = ath6kl_cfg80211_init(ar);
9745eaa78fSKalle Valo 	if (ret)
9845eaa78fSKalle Valo 		goto err_node_cleanup;
9945eaa78fSKalle Valo 
10045eaa78fSKalle Valo 	ret = ath6kl_debug_init(ar);
10145eaa78fSKalle Valo 	if (ret) {
10245eaa78fSKalle Valo 		wiphy_unregister(ar->wiphy);
10345eaa78fSKalle Valo 		goto err_node_cleanup;
10445eaa78fSKalle Valo 	}
10545eaa78fSKalle Valo 
10645eaa78fSKalle Valo 	for (i = 0; i < ar->vif_max; i++)
10745eaa78fSKalle Valo 		ar->avail_idx_map |= BIT(i);
10845eaa78fSKalle Valo 
10945eaa78fSKalle Valo 	rtnl_lock();
11045eaa78fSKalle Valo 
11145eaa78fSKalle Valo 	/* Add an initial station interface */
11245eaa78fSKalle Valo 	ndev = ath6kl_interface_add(ar, "wlan%d", NL80211_IFTYPE_STATION, 0,
11345eaa78fSKalle Valo 				    INFRA_NETWORK);
11445eaa78fSKalle Valo 
11545eaa78fSKalle Valo 	rtnl_unlock();
11645eaa78fSKalle Valo 
11745eaa78fSKalle Valo 	if (!ndev) {
11845eaa78fSKalle Valo 		ath6kl_err("Failed to instantiate a network device\n");
11945eaa78fSKalle Valo 		ret = -ENOMEM;
12045eaa78fSKalle Valo 		wiphy_unregister(ar->wiphy);
12145eaa78fSKalle Valo 		goto err_debug_init;
12245eaa78fSKalle Valo 	}
12345eaa78fSKalle Valo 
12445eaa78fSKalle Valo 
12545eaa78fSKalle Valo 	ath6kl_dbg(ATH6KL_DBG_TRC, "%s: name=%s dev=0x%p, ar=0x%p\n",
12645eaa78fSKalle Valo 			__func__, ndev->name, ndev, ar);
12745eaa78fSKalle Valo 
12845eaa78fSKalle Valo 	/* setup access class priority mappings */
12945eaa78fSKalle Valo 	ar->ac_stream_pri_map[WMM_AC_BK] = 0; /* lowest  */
13045eaa78fSKalle Valo 	ar->ac_stream_pri_map[WMM_AC_BE] = 1;
13145eaa78fSKalle Valo 	ar->ac_stream_pri_map[WMM_AC_VI] = 2;
13245eaa78fSKalle Valo 	ar->ac_stream_pri_map[WMM_AC_VO] = 3; /* highest */
13345eaa78fSKalle Valo 
13445eaa78fSKalle Valo 	/* give our connected endpoints some buffers */
13545eaa78fSKalle Valo 	ath6kl_rx_refill(ar->htc_target, ar->ctrl_ep);
13645eaa78fSKalle Valo 	ath6kl_rx_refill(ar->htc_target, ar->ac2ep_map[WMM_AC_BE]);
13745eaa78fSKalle Valo 
13845eaa78fSKalle Valo 	/* allocate some buffers that handle larger AMSDU frames */
13945eaa78fSKalle Valo 	ath6kl_refill_amsdu_rxbufs(ar, ATH6KL_MAX_AMSDU_RX_BUFFERS);
14045eaa78fSKalle Valo 
14145eaa78fSKalle Valo 	ath6kl_cookie_init(ar);
14245eaa78fSKalle Valo 
14345eaa78fSKalle Valo 	ar->conf_flags = ATH6KL_CONF_IGNORE_ERP_BARKER |
14445eaa78fSKalle Valo 			 ATH6KL_CONF_ENABLE_11N | ATH6KL_CONF_ENABLE_TX_BURST;
14545eaa78fSKalle Valo 
14645eaa78fSKalle Valo 	if (suspend_cutpower)
14745eaa78fSKalle Valo 		ar->conf_flags |= ATH6KL_CONF_SUSPEND_CUTPOWER;
14845eaa78fSKalle Valo 
14945eaa78fSKalle Valo 	if (uart_debug)
15045eaa78fSKalle Valo 		ar->conf_flags |= ATH6KL_CONF_UART_DEBUG;
15145eaa78fSKalle Valo 
15245eaa78fSKalle Valo 	ar->wiphy->flags |= WIPHY_FLAG_SUPPORTS_FW_ROAM |
15345eaa78fSKalle Valo 			    WIPHY_FLAG_HAVE_AP_SME |
15445eaa78fSKalle Valo 			    WIPHY_FLAG_HAS_REMAIN_ON_CHANNEL |
15545eaa78fSKalle Valo 			    WIPHY_FLAG_AP_PROBE_RESP_OFFLOAD;
15645eaa78fSKalle Valo 
15745eaa78fSKalle Valo 	if (test_bit(ATH6KL_FW_CAPABILITY_SCHED_SCAN, ar->fw_capabilities))
15845eaa78fSKalle Valo 		ar->wiphy->flags |= WIPHY_FLAG_SUPPORTS_SCHED_SCAN;
15945eaa78fSKalle Valo 
16045eaa78fSKalle Valo 	ar->wiphy->probe_resp_offload =
16145eaa78fSKalle Valo 		NL80211_PROBE_RESP_OFFLOAD_SUPPORT_WPS |
16245eaa78fSKalle Valo 		NL80211_PROBE_RESP_OFFLOAD_SUPPORT_WPS2 |
16345eaa78fSKalle Valo 		NL80211_PROBE_RESP_OFFLOAD_SUPPORT_P2P |
16445eaa78fSKalle Valo 		NL80211_PROBE_RESP_OFFLOAD_SUPPORT_80211U;
16545eaa78fSKalle Valo 
16645eaa78fSKalle Valo 	set_bit(FIRST_BOOT, &ar->flag);
16745eaa78fSKalle Valo 
16845eaa78fSKalle Valo 	ndev->hw_features |= NETIF_F_IP_CSUM | NETIF_F_RXCSUM;
16945eaa78fSKalle Valo 
17045eaa78fSKalle Valo 	ret = ath6kl_init_hw_start(ar);
17145eaa78fSKalle Valo 	if (ret) {
17245eaa78fSKalle Valo 		ath6kl_err("Failed to start hardware: %d\n", ret);
17345eaa78fSKalle Valo 		goto err_rxbuf_cleanup;
17445eaa78fSKalle Valo 	}
17545eaa78fSKalle Valo 
17645eaa78fSKalle Valo 	/*
17745eaa78fSKalle Valo 	 * Set mac address which is received in ready event
17845eaa78fSKalle Valo 	 * FIXME: Move to ath6kl_interface_add()
17945eaa78fSKalle Valo 	 */
18045eaa78fSKalle Valo 	memcpy(ndev->dev_addr, ar->mac_addr, ETH_ALEN);
18145eaa78fSKalle Valo 
18245eaa78fSKalle Valo 	return ret;
18345eaa78fSKalle Valo 
18445eaa78fSKalle Valo err_rxbuf_cleanup:
18545eaa78fSKalle Valo 	ath6kl_htc_flush_rx_buf(ar->htc_target);
18645eaa78fSKalle Valo 	ath6kl_cleanup_amsdu_rxbufs(ar);
18745eaa78fSKalle Valo 	rtnl_lock();
18845eaa78fSKalle Valo 	ath6kl_cfg80211_vif_cleanup(netdev_priv(ndev));
18945eaa78fSKalle Valo 	rtnl_unlock();
19045eaa78fSKalle Valo 	wiphy_unregister(ar->wiphy);
19145eaa78fSKalle Valo err_debug_init:
19245eaa78fSKalle Valo 	ath6kl_debug_cleanup(ar);
19345eaa78fSKalle Valo err_node_cleanup:
19445eaa78fSKalle Valo 	ath6kl_wmi_shutdown(ar->wmi);
19545eaa78fSKalle Valo 	clear_bit(WMI_ENABLED, &ar->flag);
19645eaa78fSKalle Valo 	ar->wmi = NULL;
19745eaa78fSKalle Valo err_htc_cleanup:
19845eaa78fSKalle Valo 	ath6kl_htc_cleanup(ar->htc_target);
19945eaa78fSKalle Valo err_power_off:
20045eaa78fSKalle Valo 	ath6kl_hif_power_off(ar);
20145eaa78fSKalle Valo err_bmi_cleanup:
20245eaa78fSKalle Valo 	ath6kl_bmi_cleanup(ar);
20345eaa78fSKalle Valo err_wq:
20445eaa78fSKalle Valo 	destroy_workqueue(ar->ath6kl_wq);
20545eaa78fSKalle Valo 
20645eaa78fSKalle Valo 	return ret;
20745eaa78fSKalle Valo }
208d6a434d6SKalle Valo EXPORT_SYMBOL(ath6kl_core_init);
20945eaa78fSKalle Valo 
21045eaa78fSKalle Valo struct ath6kl *ath6kl_core_create(struct device *dev)
21145eaa78fSKalle Valo {
21245eaa78fSKalle Valo 	struct ath6kl *ar;
21345eaa78fSKalle Valo 	u8 ctr;
21445eaa78fSKalle Valo 
21545eaa78fSKalle Valo 	ar = ath6kl_cfg80211_create();
21645eaa78fSKalle Valo 	if (!ar)
21745eaa78fSKalle Valo 		return NULL;
21845eaa78fSKalle Valo 
21945eaa78fSKalle Valo 	ar->p2p = !!ath6kl_p2p;
22045eaa78fSKalle Valo 	ar->dev = dev;
22145eaa78fSKalle Valo 
22245eaa78fSKalle Valo 	ar->vif_max = 1;
22345eaa78fSKalle Valo 
22445eaa78fSKalle Valo 	ar->max_norm_iface = 1;
22545eaa78fSKalle Valo 
22645eaa78fSKalle Valo 	spin_lock_init(&ar->lock);
22745eaa78fSKalle Valo 	spin_lock_init(&ar->mcastpsq_lock);
22845eaa78fSKalle Valo 	spin_lock_init(&ar->list_lock);
22945eaa78fSKalle Valo 
23045eaa78fSKalle Valo 	init_waitqueue_head(&ar->event_wq);
23145eaa78fSKalle Valo 	sema_init(&ar->sem, 1);
23245eaa78fSKalle Valo 
23345eaa78fSKalle Valo 	INIT_LIST_HEAD(&ar->amsdu_rx_buffer_queue);
23445eaa78fSKalle Valo 	INIT_LIST_HEAD(&ar->vif_list);
23545eaa78fSKalle Valo 
23645eaa78fSKalle Valo 	clear_bit(WMI_ENABLED, &ar->flag);
23745eaa78fSKalle Valo 	clear_bit(SKIP_SCAN, &ar->flag);
23845eaa78fSKalle Valo 	clear_bit(DESTROY_IN_PROGRESS, &ar->flag);
23945eaa78fSKalle Valo 
24045eaa78fSKalle Valo 	ar->listen_intvl_b = A_DEFAULT_LISTEN_INTERVAL;
24145eaa78fSKalle Valo 	ar->tx_pwr = 0;
24245eaa78fSKalle Valo 
24345eaa78fSKalle Valo 	ar->intra_bss = 1;
24445eaa78fSKalle Valo 	ar->lrssi_roam_threshold = DEF_LRSSI_ROAM_THRESHOLD;
24545eaa78fSKalle Valo 
24645eaa78fSKalle Valo 	ar->state = ATH6KL_STATE_OFF;
24745eaa78fSKalle Valo 
24845eaa78fSKalle Valo 	memset((u8 *)ar->sta_list, 0,
24945eaa78fSKalle Valo 	       AP_MAX_NUM_STA * sizeof(struct ath6kl_sta));
25045eaa78fSKalle Valo 
25145eaa78fSKalle Valo 	/* Init the PS queues */
25245eaa78fSKalle Valo 	for (ctr = 0; ctr < AP_MAX_NUM_STA; ctr++) {
25345eaa78fSKalle Valo 		spin_lock_init(&ar->sta_list[ctr].psq_lock);
25445eaa78fSKalle Valo 		skb_queue_head_init(&ar->sta_list[ctr].psq);
25545eaa78fSKalle Valo 		skb_queue_head_init(&ar->sta_list[ctr].apsdq);
25645eaa78fSKalle Valo 	}
25745eaa78fSKalle Valo 
25845eaa78fSKalle Valo 	skb_queue_head_init(&ar->mcastpsq);
25945eaa78fSKalle Valo 
26045eaa78fSKalle Valo 	memcpy(ar->ap_country_code, DEF_AP_COUNTRY_CODE, 3);
26145eaa78fSKalle Valo 
26245eaa78fSKalle Valo 	return ar;
26345eaa78fSKalle Valo }
264d6a434d6SKalle Valo EXPORT_SYMBOL(ath6kl_core_create);
26545eaa78fSKalle Valo 
26645eaa78fSKalle Valo void ath6kl_core_cleanup(struct ath6kl *ar)
26745eaa78fSKalle Valo {
26845eaa78fSKalle Valo 	ath6kl_hif_power_off(ar);
26945eaa78fSKalle Valo 
27045eaa78fSKalle Valo 	destroy_workqueue(ar->ath6kl_wq);
27145eaa78fSKalle Valo 
27245eaa78fSKalle Valo 	if (ar->htc_target)
27345eaa78fSKalle Valo 		ath6kl_htc_cleanup(ar->htc_target);
27445eaa78fSKalle Valo 
27545eaa78fSKalle Valo 	ath6kl_cookie_cleanup(ar);
27645eaa78fSKalle Valo 
27745eaa78fSKalle Valo 	ath6kl_cleanup_amsdu_rxbufs(ar);
27845eaa78fSKalle Valo 
27945eaa78fSKalle Valo 	ath6kl_bmi_cleanup(ar);
28045eaa78fSKalle Valo 
28145eaa78fSKalle Valo 	ath6kl_debug_cleanup(ar);
28245eaa78fSKalle Valo 
28345eaa78fSKalle Valo 	kfree(ar->fw_board);
28445eaa78fSKalle Valo 	kfree(ar->fw_otp);
28545eaa78fSKalle Valo 	kfree(ar->fw);
28645eaa78fSKalle Valo 	kfree(ar->fw_patch);
28745eaa78fSKalle Valo 	kfree(ar->fw_testscript);
28845eaa78fSKalle Valo 
28945eaa78fSKalle Valo 	ath6kl_cfg80211_cleanup(ar);
29045eaa78fSKalle Valo }
291d6a434d6SKalle Valo EXPORT_SYMBOL(ath6kl_core_cleanup);
29245eaa78fSKalle Valo 
29345eaa78fSKalle Valo void ath6kl_core_destroy(struct ath6kl *ar)
29445eaa78fSKalle Valo {
29545eaa78fSKalle Valo 	ath6kl_cfg80211_destroy(ar);
29645eaa78fSKalle Valo }
297d6a434d6SKalle Valo EXPORT_SYMBOL(ath6kl_core_destroy);
29845eaa78fSKalle Valo 
299d6a434d6SKalle Valo MODULE_AUTHOR("Qualcomm Atheros");
300d6a434d6SKalle Valo MODULE_DESCRIPTION("Core module for AR600x SDIO and USB devices.");
301d6a434d6SKalle Valo MODULE_LICENSE("Dual BSD/GPL");
302