xref: /openbmc/linux/drivers/net/phy/dp83td510.c (revision fc064939)
1165cd04fSOleksij Rempel // SPDX-License-Identifier: GPL-2.0
2165cd04fSOleksij Rempel /* Driver for the Texas Instruments DP83TD510 PHY
3165cd04fSOleksij Rempel  * Copyright (c) 2022 Pengutronix, Oleksij Rempel <kernel@pengutronix.de>
4165cd04fSOleksij Rempel  */
5165cd04fSOleksij Rempel 
6165cd04fSOleksij Rempel #include <linux/bitfield.h>
7165cd04fSOleksij Rempel #include <linux/kernel.h>
8165cd04fSOleksij Rempel #include <linux/module.h>
9165cd04fSOleksij Rempel #include <linux/phy.h>
10165cd04fSOleksij Rempel 
11165cd04fSOleksij Rempel #define DP83TD510E_PHY_ID			0x20000181
12165cd04fSOleksij Rempel 
13165cd04fSOleksij Rempel /* MDIO_MMD_VEND2 registers */
14165cd04fSOleksij Rempel #define DP83TD510E_PHY_STS			0x10
15*fc064939SOleksij Rempel /* Bit 7 - mii_interrupt, active high. Clears on read.
16*fc064939SOleksij Rempel  * Note: Clearing does not necessarily deactivate IRQ pin if interrupts pending.
17*fc064939SOleksij Rempel  * This differs from the DP83TD510E datasheet (2020) which states this bit
18*fc064939SOleksij Rempel  * clears on write 0.
19*fc064939SOleksij Rempel  */
20165cd04fSOleksij Rempel #define DP83TD510E_STS_MII_INT			BIT(7)
21165cd04fSOleksij Rempel #define DP83TD510E_LINK_STATUS			BIT(0)
22165cd04fSOleksij Rempel 
23165cd04fSOleksij Rempel #define DP83TD510E_GEN_CFG			0x11
24165cd04fSOleksij Rempel #define DP83TD510E_GENCFG_INT_POLARITY		BIT(3)
25165cd04fSOleksij Rempel #define DP83TD510E_GENCFG_INT_EN		BIT(1)
26165cd04fSOleksij Rempel #define DP83TD510E_GENCFG_INT_OE		BIT(0)
27165cd04fSOleksij Rempel 
28165cd04fSOleksij Rempel #define DP83TD510E_INTERRUPT_REG_1		0x12
29165cd04fSOleksij Rempel #define DP83TD510E_INT1_LINK			BIT(13)
30165cd04fSOleksij Rempel #define DP83TD510E_INT1_LINK_EN			BIT(5)
31165cd04fSOleksij Rempel 
32165cd04fSOleksij Rempel #define DP83TD510E_AN_STAT_1			0x60c
33165cd04fSOleksij Rempel #define DP83TD510E_MASTER_SLAVE_RESOL_FAIL	BIT(15)
34165cd04fSOleksij Rempel 
35a80d8fb7SOleksij Rempel #define DP83TD510E_MSE_DETECT			0xa85
36a80d8fb7SOleksij Rempel 
37a80d8fb7SOleksij Rempel #define DP83TD510_SQI_MAX	7
38a80d8fb7SOleksij Rempel 
39a80d8fb7SOleksij Rempel /* Register values are converted to SNR(dB) as suggested by
40a80d8fb7SOleksij Rempel  * "Application Report - DP83TD510E Cable Diagnostics Toolkit":
41a80d8fb7SOleksij Rempel  * SNR(dB) = -10 * log10 (VAL/2^17) - 1.76 dB.
42a80d8fb7SOleksij Rempel  * SQI ranges are implemented according to "OPEN ALLIANCE - Advanced diagnostic
43a80d8fb7SOleksij Rempel  * features for 100BASE-T1 automotive Ethernet PHYs"
44a80d8fb7SOleksij Rempel  */
45a80d8fb7SOleksij Rempel static const u16 dp83td510_mse_sqi_map[] = {
46a80d8fb7SOleksij Rempel 	0x0569, /* < 18dB */
47a80d8fb7SOleksij Rempel 	0x044c, /* 18dB =< SNR < 19dB */
48a80d8fb7SOleksij Rempel 	0x0369, /* 19dB =< SNR < 20dB */
49a80d8fb7SOleksij Rempel 	0x02b6, /* 20dB =< SNR < 21dB */
50a80d8fb7SOleksij Rempel 	0x0227, /* 21dB =< SNR < 22dB */
51a80d8fb7SOleksij Rempel 	0x01b6, /* 22dB =< SNR < 23dB */
52a80d8fb7SOleksij Rempel 	0x015b, /* 23dB =< SNR < 24dB */
53a80d8fb7SOleksij Rempel 	0x0000  /* 24dB =< SNR */
54a80d8fb7SOleksij Rempel };
55a80d8fb7SOleksij Rempel 
dp83td510_config_intr(struct phy_device * phydev)56165cd04fSOleksij Rempel static int dp83td510_config_intr(struct phy_device *phydev)
57165cd04fSOleksij Rempel {
58165cd04fSOleksij Rempel 	int ret;
59165cd04fSOleksij Rempel 
60165cd04fSOleksij Rempel 	if (phydev->interrupts == PHY_INTERRUPT_ENABLED) {
61165cd04fSOleksij Rempel 		ret = phy_write_mmd(phydev, MDIO_MMD_VEND2,
62165cd04fSOleksij Rempel 				    DP83TD510E_INTERRUPT_REG_1,
63165cd04fSOleksij Rempel 				    DP83TD510E_INT1_LINK_EN);
64165cd04fSOleksij Rempel 		if (ret)
65165cd04fSOleksij Rempel 			return ret;
66165cd04fSOleksij Rempel 
67165cd04fSOleksij Rempel 		ret = phy_set_bits_mmd(phydev, MDIO_MMD_VEND2,
68165cd04fSOleksij Rempel 				       DP83TD510E_GEN_CFG,
69165cd04fSOleksij Rempel 				       DP83TD510E_GENCFG_INT_POLARITY |
70165cd04fSOleksij Rempel 				       DP83TD510E_GENCFG_INT_EN |
71165cd04fSOleksij Rempel 				       DP83TD510E_GENCFG_INT_OE);
72165cd04fSOleksij Rempel 	} else {
73165cd04fSOleksij Rempel 		ret = phy_write_mmd(phydev, MDIO_MMD_VEND2,
74165cd04fSOleksij Rempel 				    DP83TD510E_INTERRUPT_REG_1, 0x0);
75165cd04fSOleksij Rempel 		if (ret)
76165cd04fSOleksij Rempel 			return ret;
77165cd04fSOleksij Rempel 
78165cd04fSOleksij Rempel 		ret = phy_clear_bits_mmd(phydev, MDIO_MMD_VEND2,
79165cd04fSOleksij Rempel 					 DP83TD510E_GEN_CFG,
80165cd04fSOleksij Rempel 					 DP83TD510E_GENCFG_INT_EN);
81165cd04fSOleksij Rempel 		if (ret)
82165cd04fSOleksij Rempel 			return ret;
83165cd04fSOleksij Rempel 	}
84165cd04fSOleksij Rempel 
85165cd04fSOleksij Rempel 	return ret;
86165cd04fSOleksij Rempel }
87165cd04fSOleksij Rempel 
dp83td510_handle_interrupt(struct phy_device * phydev)88165cd04fSOleksij Rempel static irqreturn_t dp83td510_handle_interrupt(struct phy_device *phydev)
89165cd04fSOleksij Rempel {
90165cd04fSOleksij Rempel 	int  ret;
91165cd04fSOleksij Rempel 
92165cd04fSOleksij Rempel 	/* Read the current enabled interrupts */
93165cd04fSOleksij Rempel 	ret = phy_read_mmd(phydev, MDIO_MMD_VEND2, DP83TD510E_INTERRUPT_REG_1);
94165cd04fSOleksij Rempel 	if (ret < 0) {
95165cd04fSOleksij Rempel 		phy_error(phydev);
96165cd04fSOleksij Rempel 		return IRQ_NONE;
97165cd04fSOleksij Rempel 	} else if (!(ret & DP83TD510E_INT1_LINK_EN) ||
98165cd04fSOleksij Rempel 		   !(ret & DP83TD510E_INT1_LINK)) {
99165cd04fSOleksij Rempel 		return IRQ_NONE;
100165cd04fSOleksij Rempel 	}
101165cd04fSOleksij Rempel 
102165cd04fSOleksij Rempel 	phy_trigger_machine(phydev);
103165cd04fSOleksij Rempel 
104165cd04fSOleksij Rempel 	return IRQ_HANDLED;
105165cd04fSOleksij Rempel }
106165cd04fSOleksij Rempel 
dp83td510_read_status(struct phy_device * phydev)107165cd04fSOleksij Rempel static int dp83td510_read_status(struct phy_device *phydev)
108165cd04fSOleksij Rempel {
109165cd04fSOleksij Rempel 	u16 phy_sts;
110165cd04fSOleksij Rempel 	int ret;
111165cd04fSOleksij Rempel 
112165cd04fSOleksij Rempel 	phydev->speed = SPEED_UNKNOWN;
113165cd04fSOleksij Rempel 	phydev->duplex = DUPLEX_UNKNOWN;
114165cd04fSOleksij Rempel 	phydev->pause = 0;
115165cd04fSOleksij Rempel 	phydev->asym_pause = 0;
116165cd04fSOleksij Rempel 	linkmode_zero(phydev->lp_advertising);
117165cd04fSOleksij Rempel 
118165cd04fSOleksij Rempel 	phy_sts = phy_read(phydev, DP83TD510E_PHY_STS);
119165cd04fSOleksij Rempel 
120165cd04fSOleksij Rempel 	phydev->link = !!(phy_sts & DP83TD510E_LINK_STATUS);
121165cd04fSOleksij Rempel 	if (phydev->link) {
122165cd04fSOleksij Rempel 		/* This PHY supports only one link mode: 10BaseT1L_Full */
123165cd04fSOleksij Rempel 		phydev->duplex = DUPLEX_FULL;
124165cd04fSOleksij Rempel 		phydev->speed = SPEED_10;
125165cd04fSOleksij Rempel 
126165cd04fSOleksij Rempel 		if (phydev->autoneg == AUTONEG_ENABLE) {
127165cd04fSOleksij Rempel 			ret = genphy_c45_read_lpa(phydev);
128165cd04fSOleksij Rempel 			if (ret)
129165cd04fSOleksij Rempel 				return ret;
130165cd04fSOleksij Rempel 
131165cd04fSOleksij Rempel 			phy_resolve_aneg_linkmode(phydev);
132165cd04fSOleksij Rempel 		}
133165cd04fSOleksij Rempel 	}
134165cd04fSOleksij Rempel 
135165cd04fSOleksij Rempel 	if (phydev->autoneg == AUTONEG_ENABLE) {
136165cd04fSOleksij Rempel 		ret = genphy_c45_baset1_read_status(phydev);
137165cd04fSOleksij Rempel 		if (ret < 0)
138165cd04fSOleksij Rempel 			return ret;
139165cd04fSOleksij Rempel 
140165cd04fSOleksij Rempel 		ret = phy_read_mmd(phydev, MDIO_MMD_VEND2,
141165cd04fSOleksij Rempel 				   DP83TD510E_AN_STAT_1);
142165cd04fSOleksij Rempel 		if (ret < 0)
143165cd04fSOleksij Rempel 			return ret;
144165cd04fSOleksij Rempel 
145165cd04fSOleksij Rempel 		if (ret & DP83TD510E_MASTER_SLAVE_RESOL_FAIL)
146165cd04fSOleksij Rempel 			phydev->master_slave_state = MASTER_SLAVE_STATE_ERR;
147165cd04fSOleksij Rempel 	} else {
148165cd04fSOleksij Rempel 		return genphy_c45_pma_baset1_read_master_slave(phydev);
149165cd04fSOleksij Rempel 	}
150165cd04fSOleksij Rempel 
151165cd04fSOleksij Rempel 	return 0;
152165cd04fSOleksij Rempel }
153165cd04fSOleksij Rempel 
dp83td510_config_aneg(struct phy_device * phydev)154165cd04fSOleksij Rempel static int dp83td510_config_aneg(struct phy_device *phydev)
155165cd04fSOleksij Rempel {
156165cd04fSOleksij Rempel 	bool changed = false;
157165cd04fSOleksij Rempel 	int ret;
158165cd04fSOleksij Rempel 
159165cd04fSOleksij Rempel 	ret = genphy_c45_pma_baset1_setup_master_slave(phydev);
160165cd04fSOleksij Rempel 	if (ret < 0)
161165cd04fSOleksij Rempel 		return ret;
162165cd04fSOleksij Rempel 
163165cd04fSOleksij Rempel 	if (phydev->autoneg == AUTONEG_DISABLE)
164165cd04fSOleksij Rempel 		return genphy_c45_an_disable_aneg(phydev);
165165cd04fSOleksij Rempel 
166165cd04fSOleksij Rempel 	ret = genphy_c45_an_config_aneg(phydev);
167165cd04fSOleksij Rempel 	if (ret < 0)
168165cd04fSOleksij Rempel 		return ret;
169165cd04fSOleksij Rempel 	if (ret > 0)
170165cd04fSOleksij Rempel 		changed = true;
171165cd04fSOleksij Rempel 
172165cd04fSOleksij Rempel 	return genphy_c45_check_and_restart_aneg(phydev, changed);
173165cd04fSOleksij Rempel }
174165cd04fSOleksij Rempel 
dp83td510_get_sqi(struct phy_device * phydev)175a80d8fb7SOleksij Rempel static int dp83td510_get_sqi(struct phy_device *phydev)
176a80d8fb7SOleksij Rempel {
177a80d8fb7SOleksij Rempel 	int sqi, ret;
178a80d8fb7SOleksij Rempel 	u16 mse_val;
179a80d8fb7SOleksij Rempel 
180a80d8fb7SOleksij Rempel 	if (!phydev->link)
181a80d8fb7SOleksij Rempel 		return 0;
182a80d8fb7SOleksij Rempel 
183a80d8fb7SOleksij Rempel 	ret = phy_read_mmd(phydev, MDIO_MMD_VEND2, DP83TD510E_MSE_DETECT);
184a80d8fb7SOleksij Rempel 	if (ret < 0)
185a80d8fb7SOleksij Rempel 		return ret;
186a80d8fb7SOleksij Rempel 
187a80d8fb7SOleksij Rempel 	mse_val = 0xFFFF & ret;
188a80d8fb7SOleksij Rempel 	for (sqi = 0; sqi < ARRAY_SIZE(dp83td510_mse_sqi_map); sqi++) {
189a80d8fb7SOleksij Rempel 		if (mse_val >= dp83td510_mse_sqi_map[sqi])
190a80d8fb7SOleksij Rempel 			return sqi;
191a80d8fb7SOleksij Rempel 	}
192a80d8fb7SOleksij Rempel 
193a80d8fb7SOleksij Rempel 	return -EINVAL;
194a80d8fb7SOleksij Rempel }
195a80d8fb7SOleksij Rempel 
dp83td510_get_sqi_max(struct phy_device * phydev)196a80d8fb7SOleksij Rempel static int dp83td510_get_sqi_max(struct phy_device *phydev)
197a80d8fb7SOleksij Rempel {
198a80d8fb7SOleksij Rempel 	return DP83TD510_SQI_MAX;
199a80d8fb7SOleksij Rempel }
200a80d8fb7SOleksij Rempel 
dp83td510_get_features(struct phy_device * phydev)201165cd04fSOleksij Rempel static int dp83td510_get_features(struct phy_device *phydev)
202165cd04fSOleksij Rempel {
203165cd04fSOleksij Rempel 	/* This PHY can't respond on MDIO bus if no RMII clock is enabled.
204165cd04fSOleksij Rempel 	 * In case RMII mode is used (most meaningful mode for this PHY) and
205165cd04fSOleksij Rempel 	 * the PHY do not have own XTAL, and CLK providing MAC is not probed,
206165cd04fSOleksij Rempel 	 * we won't be able to read all needed ability registers.
207165cd04fSOleksij Rempel 	 * So provide it manually.
208165cd04fSOleksij Rempel 	 */
209165cd04fSOleksij Rempel 
210165cd04fSOleksij Rempel 	linkmode_set_bit(ETHTOOL_LINK_MODE_Autoneg_BIT, phydev->supported);
211165cd04fSOleksij Rempel 	linkmode_set_bit(ETHTOOL_LINK_MODE_Asym_Pause_BIT, phydev->supported);
212165cd04fSOleksij Rempel 	linkmode_set_bit(ETHTOOL_LINK_MODE_Pause_BIT, phydev->supported);
213165cd04fSOleksij Rempel 	linkmode_set_bit(ETHTOOL_LINK_MODE_10baseT1L_Full_BIT,
214165cd04fSOleksij Rempel 			 phydev->supported);
215165cd04fSOleksij Rempel 
216165cd04fSOleksij Rempel 	return 0;
217165cd04fSOleksij Rempel }
218165cd04fSOleksij Rempel 
219165cd04fSOleksij Rempel static struct phy_driver dp83td510_driver[] = {
220165cd04fSOleksij Rempel {
221165cd04fSOleksij Rempel 	PHY_ID_MATCH_MODEL(DP83TD510E_PHY_ID),
222165cd04fSOleksij Rempel 	.name		= "TI DP83TD510E",
223165cd04fSOleksij Rempel 
224165cd04fSOleksij Rempel 	.config_aneg	= dp83td510_config_aneg,
225165cd04fSOleksij Rempel 	.read_status	= dp83td510_read_status,
226165cd04fSOleksij Rempel 	.get_features	= dp83td510_get_features,
227165cd04fSOleksij Rempel 	.config_intr	= dp83td510_config_intr,
228165cd04fSOleksij Rempel 	.handle_interrupt = dp83td510_handle_interrupt,
229a80d8fb7SOleksij Rempel 	.get_sqi	= dp83td510_get_sqi,
230a80d8fb7SOleksij Rempel 	.get_sqi_max	= dp83td510_get_sqi_max,
231165cd04fSOleksij Rempel 
232165cd04fSOleksij Rempel 	.suspend	= genphy_suspend,
233165cd04fSOleksij Rempel 	.resume		= genphy_resume,
234165cd04fSOleksij Rempel } };
235165cd04fSOleksij Rempel module_phy_driver(dp83td510_driver);
236165cd04fSOleksij Rempel 
237165cd04fSOleksij Rempel static struct mdio_device_id __maybe_unused dp83td510_tbl[] = {
238165cd04fSOleksij Rempel 	{ PHY_ID_MATCH_MODEL(DP83TD510E_PHY_ID) },
239165cd04fSOleksij Rempel 	{ }
240165cd04fSOleksij Rempel };
241165cd04fSOleksij Rempel MODULE_DEVICE_TABLE(mdio, dp83td510_tbl);
242165cd04fSOleksij Rempel 
243165cd04fSOleksij Rempel MODULE_DESCRIPTION("Texas Instruments DP83TD510E PHY driver");
244165cd04fSOleksij Rempel MODULE_AUTHOR("Oleksij Rempel <kernel@pengutronix.de>");
245165cd04fSOleksij Rempel MODULE_LICENSE("GPL v2");
246