1319a70a5SLuiz Angelo Daros de Luca // SPDX-License-Identifier: GPL-2.0
2319a70a5SLuiz Angelo Daros de Luca /* Realtek SMI subdriver for the Realtek RTL8366RB ethernet switch
3319a70a5SLuiz Angelo Daros de Luca  *
4319a70a5SLuiz Angelo Daros de Luca  * This is a sparsely documented chip, the only viable documentation seems
5319a70a5SLuiz Angelo Daros de Luca  * to be a patched up code drop from the vendor that appear in various
6319a70a5SLuiz Angelo Daros de Luca  * GPL source trees.
7319a70a5SLuiz Angelo Daros de Luca  *
8319a70a5SLuiz Angelo Daros de Luca  * Copyright (C) 2017 Linus Walleij <linus.walleij@linaro.org>
9319a70a5SLuiz Angelo Daros de Luca  * Copyright (C) 2009-2010 Gabor Juhos <juhosg@openwrt.org>
10319a70a5SLuiz Angelo Daros de Luca  * Copyright (C) 2010 Antti Seppälä <a.seppala@gmail.com>
11319a70a5SLuiz Angelo Daros de Luca  * Copyright (C) 2010 Roman Yeryomin <roman@advem.lv>
12319a70a5SLuiz Angelo Daros de Luca  * Copyright (C) 2011 Colin Leitner <colin.leitner@googlemail.com>
13319a70a5SLuiz Angelo Daros de Luca  */
14319a70a5SLuiz Angelo Daros de Luca 
15319a70a5SLuiz Angelo Daros de Luca #include <linux/bitops.h>
16319a70a5SLuiz Angelo Daros de Luca #include <linux/etherdevice.h>
17319a70a5SLuiz Angelo Daros de Luca #include <linux/if_bridge.h>
18319a70a5SLuiz Angelo Daros de Luca #include <linux/interrupt.h>
19319a70a5SLuiz Angelo Daros de Luca #include <linux/irqdomain.h>
20319a70a5SLuiz Angelo Daros de Luca #include <linux/irqchip/chained_irq.h>
21319a70a5SLuiz Angelo Daros de Luca #include <linux/of_irq.h>
22319a70a5SLuiz Angelo Daros de Luca #include <linux/regmap.h>
23319a70a5SLuiz Angelo Daros de Luca 
24f5f11907SLuiz Angelo Daros de Luca #include "realtek.h"
25319a70a5SLuiz Angelo Daros de Luca 
26319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_NUM_CPU		5
27319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_NUM_PORTS		6
28319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_NO_MAX		4
29319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_ADDR_MAX		31
30319a70a5SLuiz Angelo Daros de Luca 
31319a70a5SLuiz Angelo Daros de Luca /* Switch Global Configuration register */
32319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR				0x0000
33319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_EN_BC_STORM_CTRL		BIT(0)
34319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_MAX_LENGTH(a)		((a) << 4)
35319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_MAX_LENGTH_MASK		RTL8366RB_SGCR_MAX_LENGTH(0x3)
36319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_MAX_LENGTH_1522		RTL8366RB_SGCR_MAX_LENGTH(0x0)
37319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_MAX_LENGTH_1536		RTL8366RB_SGCR_MAX_LENGTH(0x1)
38319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_MAX_LENGTH_1552		RTL8366RB_SGCR_MAX_LENGTH(0x2)
39319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_MAX_LENGTH_16000		RTL8366RB_SGCR_MAX_LENGTH(0x3)
40319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_EN_VLAN			BIT(13)
41319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SGCR_EN_VLAN_4KTB		BIT(14)
42319a70a5SLuiz Angelo Daros de Luca 
43319a70a5SLuiz Angelo Daros de Luca /* Port Enable Control register */
44319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PECR				0x0001
45319a70a5SLuiz Angelo Daros de Luca 
46319a70a5SLuiz Angelo Daros de Luca /* Switch per-port learning disablement register */
47319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_LEARNDIS_CTRL		0x0002
48319a70a5SLuiz Angelo Daros de Luca 
49319a70a5SLuiz Angelo Daros de Luca /* Security control, actually aging register */
50319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SECURITY_CTRL			0x0003
51319a70a5SLuiz Angelo Daros de Luca 
52319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SSCR2				0x0004
53319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SSCR2_DROP_UNKNOWN_DA		BIT(0)
54319a70a5SLuiz Angelo Daros de Luca 
55319a70a5SLuiz Angelo Daros de Luca /* Port Mode Control registers */
56319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0				0x0005
57319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_SPI			BIT(0)
58319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_EN_AUTOLOAD		BIT(1)
59319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_PROBE			BIT(2)
60319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_DIS_BISR			BIT(3)
61319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_ADCTEST			BIT(4)
62319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_SRAM_DIAG		BIT(5)
63319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_EN_SCAN			BIT(6)
64319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_P4_IOMODE_SHIFT		7
65319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_P4_IOMODE_MASK		GENMASK(9, 7)
66319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_P5_IOMODE_SHIFT		10
67319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_P5_IOMODE_MASK		GENMASK(12, 10)
68319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_SDSMODE_SHIFT		13
69319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC0_SDSMODE_MASK		GENMASK(15, 13)
70319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMC1				0x0006
71319a70a5SLuiz Angelo Daros de Luca 
72319a70a5SLuiz Angelo Daros de Luca /* Port Mirror Control Register */
73319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR				0x0007
74319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_SOURCE_PORT(a)		(a)
75319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_SOURCE_PORT_MASK		0x000f
76319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_MONITOR_PORT(a)		((a) << 4)
77319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_MONITOR_PORT_MASK	0x00f0
78319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_MIRROR_RX		BIT(8)
79319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_MIRROR_TX		BIT(9)
80319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_MIRROR_SPC		BIT(10)
81319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PMCR_MIRROR_ISO		BIT(11)
82319a70a5SLuiz Angelo Daros de Luca 
83319a70a5SLuiz Angelo Daros de Luca /* bits 0..7 = port 0, bits 8..15 = port 1 */
84319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR0		0x0010
85319a70a5SLuiz Angelo Daros de Luca /* bits 0..7 = port 2, bits 8..15 = port 3 */
86319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR1		0x0011
87319a70a5SLuiz Angelo Daros de Luca /* bits 0..7 = port 4, bits 8..15 = port 5 */
88319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR2		0x0012
89319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_SPEED_10M	0
90319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_SPEED_100M	1
91319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_SPEED_1000M	2
92319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_FULL_DUPLEX	BIT(2)
93319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_LINK_UP		BIT(4)
94319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_TX_PAUSE	BIT(5)
95319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_RX_PAUSE	BIT(6)
96319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_AN		BIT(7)
97319a70a5SLuiz Angelo Daros de Luca 
98319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PAACR_CPU_PORT	(RTL8366RB_PAACR_SPEED_1000M | \
99319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PAACR_FULL_DUPLEX | \
100319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PAACR_LINK_UP | \
101319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PAACR_TX_PAUSE | \
102319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PAACR_RX_PAUSE)
103319a70a5SLuiz Angelo Daros de Luca 
104319a70a5SLuiz Angelo Daros de Luca /* bits 0..7 = port 0, bits 8..15 = port 1 */
105319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PSTAT0		0x0014
106319a70a5SLuiz Angelo Daros de Luca /* bits 0..7 = port 2, bits 8..15 = port 3 */
107319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PSTAT1		0x0015
108319a70a5SLuiz Angelo Daros de Luca /* bits 0..7 = port 4, bits 8..15 = port 5 */
109319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PSTAT2		0x0016
110319a70a5SLuiz Angelo Daros de Luca 
111319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_POWER_SAVING_REG	0x0021
112319a70a5SLuiz Angelo Daros de Luca 
113319a70a5SLuiz Angelo Daros de Luca /* Spanning tree status (STP) control, two bits per port per FID */
114319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE_BASE	0x0050 /* 0x0050..0x0057 */
115319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE_DISABLED	0x0
116319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE_BLOCKING	0x1
117319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE_LEARNING	0x2
118319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE_FORWARDING	0x3
119319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_MASK		GENMASK(1, 0)
120319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE(port, state) \
121319a70a5SLuiz Angelo Daros de Luca 	((state) << ((port) * 2))
122319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_STP_STATE_MASK(port) \
123319a70a5SLuiz Angelo Daros de Luca 	RTL8366RB_STP_STATE((port), RTL8366RB_STP_MASK)
124319a70a5SLuiz Angelo Daros de Luca 
125319a70a5SLuiz Angelo Daros de Luca /* CPU port control reg */
126319a70a5SLuiz Angelo Daros de Luca #define RTL8368RB_CPU_CTRL_REG		0x0061
127319a70a5SLuiz Angelo Daros de Luca #define RTL8368RB_CPU_PORTS_MSK		0x00FF
128319a70a5SLuiz Angelo Daros de Luca /* Disables inserting custom tag length/type 0x8899 */
129319a70a5SLuiz Angelo Daros de Luca #define RTL8368RB_CPU_NO_TAG		BIT(15)
130319a70a5SLuiz Angelo Daros de Luca 
131319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SMAR0			0x0070 /* bits 0..15 */
132319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SMAR1			0x0071 /* bits 16..31 */
133319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_SMAR2			0x0072 /* bits 32..47 */
134319a70a5SLuiz Angelo Daros de Luca 
135319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_RESET_CTRL_REG		0x0100
136319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_CHIP_CTRL_RESET_HW		BIT(0)
137319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_CHIP_CTRL_RESET_SW		BIT(1)
138319a70a5SLuiz Angelo Daros de Luca 
139319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_CHIP_ID_REG			0x0509
140319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_CHIP_ID_8366			0x5937
141319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_CHIP_VERSION_CTRL_REG		0x050A
142319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_CHIP_VERSION_MASK		0xf
143319a70a5SLuiz Angelo Daros de Luca 
144319a70a5SLuiz Angelo Daros de Luca /* PHY registers control */
145319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_ACCESS_CTRL_REG		0x8000
146319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_CTRL_READ			BIT(0)
147319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_CTRL_WRITE		0
148319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_ACCESS_BUSY_REG		0x8001
149319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_INT_BUSY			BIT(0)
150319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_EXT_BUSY			BIT(4)
151319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_ACCESS_DATA_REG		0x8002
152319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_EXT_CTRL_REG		0x8010
153319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_EXT_WRDATA_REG		0x8011
154319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_EXT_RDDATA_REG		0x8012
155319a70a5SLuiz Angelo Daros de Luca 
156319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_REG_MASK			0x1f
157319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_PAGE_OFFSET		5
158319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_PAGE_MASK			(0xf << 5)
159319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_NO_OFFSET			9
160319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PHY_NO_MASK			(0x1f << 9)
161319a70a5SLuiz Angelo Daros de Luca 
162319a70a5SLuiz Angelo Daros de Luca /* VLAN Ingress Control Register 1, one bit per port.
163319a70a5SLuiz Angelo Daros de Luca  * bit 0 .. 5 will make the switch drop ingress frames without
164319a70a5SLuiz Angelo Daros de Luca  * VID such as untagged or priority-tagged frames for respective
165319a70a5SLuiz Angelo Daros de Luca  * port.
166319a70a5SLuiz Angelo Daros de Luca  * bit 6 .. 11 will make the switch drop ingress frames carrying
167319a70a5SLuiz Angelo Daros de Luca  * a C-tag with VID != 0 for respective port.
168319a70a5SLuiz Angelo Daros de Luca  */
169319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_INGRESS_CTRL1_REG	0x037E
170319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_INGRESS_CTRL1_DROP(port)	(BIT((port)) | BIT((port) + 6))
171319a70a5SLuiz Angelo Daros de Luca 
172319a70a5SLuiz Angelo Daros de Luca /* VLAN Ingress Control Register 2, one bit per port.
173319a70a5SLuiz Angelo Daros de Luca  * bit0 .. bit5 will make the switch drop all ingress frames with
174319a70a5SLuiz Angelo Daros de Luca  * a VLAN classification that does not include the port is in its
175319a70a5SLuiz Angelo Daros de Luca  * member set.
176319a70a5SLuiz Angelo Daros de Luca  */
177319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_INGRESS_CTRL2_REG	0x037f
178319a70a5SLuiz Angelo Daros de Luca 
179319a70a5SLuiz Angelo Daros de Luca /* LED control registers */
180319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_REG		0x0430
181319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_MASK		0x0007
182319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_28MS		0x0000
183319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_56MS		0x0001
184319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_84MS		0x0002
185319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_111MS		0x0003
186319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_222MS		0x0004
187319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_BLINKRATE_446MS		0x0005
188319a70a5SLuiz Angelo Daros de Luca 
189*4882e92cSLuiz Angelo Daros de Luca /* LED trigger event for each group */
190319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_CTRL_REG			0x0431
191*4882e92cSLuiz Angelo Daros de Luca #define RTL8366RB_LED_CTRL_OFFSET(led_group)	\
192*4882e92cSLuiz Angelo Daros de Luca 	(4 * (led_group))
193*4882e92cSLuiz Angelo Daros de Luca #define RTL8366RB_LED_CTRL_MASK(led_group)	\
194*4882e92cSLuiz Angelo Daros de Luca 	(0xf << RTL8366RB_LED_CTRL_OFFSET(led_group))
195319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_OFF			0x0
196319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_DUP_COL			0x1
197319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_LINK_ACT			0x2
198319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD1000			0x3
199319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD100			0x4
200319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD10			0x5
201319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD1000_ACT		0x6
202319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD100_ACT		0x7
203319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD10_ACT			0x8
204319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_SPD100_10_ACT		0x9
205319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_FIBER			0xa
206319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_AN_FAULT			0xb
207319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_LINK_RX			0xc
208319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_LINK_TX			0xd
209319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_MASTER			0xe
210319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_FORCE			0xf
211*4882e92cSLuiz Angelo Daros de Luca 
212*4882e92cSLuiz Angelo Daros de Luca /* The RTL8366RB_LED_X_X registers are used to manually set the LED state only
213*4882e92cSLuiz Angelo Daros de Luca  * when the corresponding LED group in RTL8366RB_LED_CTRL_REG is
214*4882e92cSLuiz Angelo Daros de Luca  * RTL8366RB_LED_FORCE. Otherwise, it is ignored.
215*4882e92cSLuiz Angelo Daros de Luca  */
216319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_0_1_CTRL_REG		0x0432
217319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_1_OFFSET			6
218319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_2_3_CTRL_REG		0x0433
219319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_LED_3_OFFSET			6
220319a70a5SLuiz Angelo Daros de Luca 
221319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_COUNT			33
222319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_GLOBAL_MIB_COUNT		1
223319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_COUNTER_PORT_OFFSET	0x0050
224319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_COUNTER_BASE		0x1000
225319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_CTRL_REG			0x13F0
226319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_CTRL_USER_MASK		0x0FFC
227319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_CTRL_BUSY_MASK		BIT(0)
228319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_CTRL_RESET_MASK		BIT(1)
229319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_CTRL_PORT_RESET(_p)	BIT(2 + (_p))
230319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MIB_CTRL_GLOBAL_RESET		BIT(11)
231319a70a5SLuiz Angelo Daros de Luca 
232319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_VLAN_CTRL_BASE		0x0063
233319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_VLAN_CTRL_REG(_p)  \
234319a70a5SLuiz Angelo Daros de Luca 		(RTL8366RB_PORT_VLAN_CTRL_BASE + (_p) / 4)
235319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_VLAN_CTRL_MASK		0xf
236319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_VLAN_CTRL_SHIFT(_p)	(4 * ((_p) % 4))
237319a70a5SLuiz Angelo Daros de Luca 
238319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_TABLE_READ_BASE		0x018C
239319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_TABLE_WRITE_BASE		0x0185
240319a70a5SLuiz Angelo Daros de Luca 
241319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_TABLE_ACCESS_CTRL_REG		0x0180
242319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_TABLE_VLAN_READ_CTRL		0x0E01
243319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_TABLE_VLAN_WRITE_CTRL		0x0F01
244319a70a5SLuiz Angelo Daros de Luca 
245319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_MC_BASE(_x)		(0x0020 + (_x) * 3)
246319a70a5SLuiz Angelo Daros de Luca 
247319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_LINK_STATUS_BASE		0x0014
248319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_STATUS_SPEED_MASK	0x0003
249319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_STATUS_DUPLEX_MASK	0x0004
250319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_STATUS_LINK_MASK		0x0010
251319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_STATUS_TXPAUSE_MASK	0x0020
252319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_STATUS_RXPAUSE_MASK	0x0040
253319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_STATUS_AN_MASK		0x0080
254319a70a5SLuiz Angelo Daros de Luca 
255319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_NUM_VLANS		16
256319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_NUM_LEDGROUPS		4
257319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_NUM_VIDS		4096
258319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PRIORITYMAX		7
259319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_NUM_FIDS		8
260319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_FIDMAX		7
261319a70a5SLuiz Angelo Daros de Luca 
262319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_1		BIT(0) /* In userspace port 0 */
263319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_2		BIT(1) /* In userspace port 1 */
264319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_3		BIT(2) /* In userspace port 2 */
265319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_4		BIT(3) /* In userspace port 3 */
266319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_5		BIT(4) /* In userspace port 4 */
267319a70a5SLuiz Angelo Daros de Luca 
268319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_CPU		BIT(5) /* CPU port */
269319a70a5SLuiz Angelo Daros de Luca 
270319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ALL		(RTL8366RB_PORT_1 |	\
271319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_2 |	\
272319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_3 |	\
273319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_4 |	\
274319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_5 |	\
275319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_CPU)
276319a70a5SLuiz Angelo Daros de Luca 
277319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ALL_BUT_CPU	(RTL8366RB_PORT_1 |	\
278319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_2 |	\
279319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_3 |	\
280319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_4 |	\
281319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_5)
282319a70a5SLuiz Angelo Daros de Luca 
283319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ALL_EXTERNAL	(RTL8366RB_PORT_1 |	\
284319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_2 |	\
285319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_3 |	\
286319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_4)
287319a70a5SLuiz Angelo Daros de Luca 
288319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ALL_INTERNAL	 RTL8366RB_PORT_CPU
289319a70a5SLuiz Angelo Daros de Luca 
290319a70a5SLuiz Angelo Daros de Luca /* First configuration word per member config, VID and prio */
291319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_VID_MASK		0xfff
292319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_PRIORITY_SHIFT	12
293319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_PRIORITY_MASK	0x7
294319a70a5SLuiz Angelo Daros de Luca /* Second configuration word per member config, member and untagged */
295319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_UNTAG_SHIFT	8
296319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_UNTAG_MASK	0xff
297319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_MEMBER_MASK	0xff
298319a70a5SLuiz Angelo Daros de Luca /* Third config word per member config, STAG currently unused */
299319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_STAG_MBR_MASK	0xff
300319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_STAG_MBR_SHIFT	8
301319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_STAG_IDX_MASK	0x7
302319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_STAG_IDX_SHIFT	5
303319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_VLAN_FID_MASK		0x7
304319a70a5SLuiz Angelo Daros de Luca 
305319a70a5SLuiz Angelo Daros de Luca /* Port ingress bandwidth control */
306319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_IB_BASE		0x0200
307319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_IB_REG(pnum)		(RTL8366RB_IB_BASE + (pnum))
308319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_IB_BDTH_MASK		0x3fff
309319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_IB_PREIFG		BIT(14)
310319a70a5SLuiz Angelo Daros de Luca 
311319a70a5SLuiz Angelo Daros de Luca /* Port egress bandwidth control */
312319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_EB_BASE		0x02d1
313319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_EB_REG(pnum)		(RTL8366RB_EB_BASE + (pnum))
314319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_EB_BDTH_MASK		0x3fff
315319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_EB_PREIFG_REG		0x02f8
316319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_EB_PREIFG		BIT(9)
317319a70a5SLuiz Angelo Daros de Luca 
318319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_BDTH_SW_MAX		1048512 /* 1048576? */
319319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_BDTH_UNIT		64
320319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_BDTH_REG_DEFAULT	16383
321319a70a5SLuiz Angelo Daros de Luca 
322319a70a5SLuiz Angelo Daros de Luca /* QOS */
323319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_QOS			BIT(15)
324319a70a5SLuiz Angelo Daros de Luca /* Include/Exclude Preamble and IFG (20 bytes). 0:Exclude, 1:Include. */
325319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_QOS_DEFAULT_PREIFG	1
326319a70a5SLuiz Angelo Daros de Luca 
327319a70a5SLuiz Angelo Daros de Luca /* Interrupt handling */
328319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_CONTROL_REG	0x0440
329319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_POLARITY	BIT(0)
330319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_P4_RGMII_LED		BIT(2)
331319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_MASK_REG	0x0441
332319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_LINK_CHGALL	GENMASK(11, 0)
333319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_ACLEXCEED	BIT(8)
334319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_STORMEXCEED	BIT(9)
335319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_P4_FIBER	BIT(12)
336319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_P4_UTP	BIT(13)
337319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_VALID	(RTL8366RB_INTERRUPT_LINK_CHGALL | \
338319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_INTERRUPT_ACLEXCEED | \
339319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_INTERRUPT_STORMEXCEED | \
340319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_INTERRUPT_P4_FIBER | \
341319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_INTERRUPT_P4_UTP)
342319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_INTERRUPT_STATUS_REG	0x0442
343319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_NUM_INTERRUPT		14 /* 0..13 */
344319a70a5SLuiz Angelo Daros de Luca 
345319a70a5SLuiz Angelo Daros de Luca /* Port isolation registers */
346319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ISO_BASE		0x0F08
347319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ISO(pnum)	(RTL8366RB_PORT_ISO_BASE + (pnum))
348319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ISO_EN		BIT(0)
349319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ISO_PORTS_MASK	GENMASK(7, 1)
350319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_PORT_ISO_PORTS(pmask)	((pmask) << 1)
351319a70a5SLuiz Angelo Daros de Luca 
352319a70a5SLuiz Angelo Daros de Luca /* bits 0..5 enable force when cleared */
353319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_MAC_FORCE_CTRL_REG	0x0F11
354319a70a5SLuiz Angelo Daros de Luca 
355319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_OAM_PARSER_REG	0x0F14
356319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_OAM_MULTIPLEXER_REG	0x0F15
357319a70a5SLuiz Angelo Daros de Luca 
358319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_GREEN_FEATURE_REG	0x0F51
359319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_GREEN_FEATURE_MSK	0x0007
360319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_GREEN_FEATURE_TX	BIT(0)
361319a70a5SLuiz Angelo Daros de Luca #define RTL8366RB_GREEN_FEATURE_RX	BIT(2)
362319a70a5SLuiz Angelo Daros de Luca 
363319a70a5SLuiz Angelo Daros de Luca /**
364319a70a5SLuiz Angelo Daros de Luca  * struct rtl8366rb - RTL8366RB-specific data
365319a70a5SLuiz Angelo Daros de Luca  * @max_mtu: per-port max MTU setting
366319a70a5SLuiz Angelo Daros de Luca  * @pvid_enabled: if PVID is set for respective port
367319a70a5SLuiz Angelo Daros de Luca  */
368319a70a5SLuiz Angelo Daros de Luca struct rtl8366rb {
369319a70a5SLuiz Angelo Daros de Luca 	unsigned int max_mtu[RTL8366RB_NUM_PORTS];
370319a70a5SLuiz Angelo Daros de Luca 	bool pvid_enabled[RTL8366RB_NUM_PORTS];
371319a70a5SLuiz Angelo Daros de Luca };
372319a70a5SLuiz Angelo Daros de Luca 
373319a70a5SLuiz Angelo Daros de Luca static struct rtl8366_mib_counter rtl8366rb_mib_counters[] = {
374319a70a5SLuiz Angelo Daros de Luca 	{ 0,  0, 4, "IfInOctets"				},
375319a70a5SLuiz Angelo Daros de Luca 	{ 0,  4, 4, "EtherStatsOctets"				},
376319a70a5SLuiz Angelo Daros de Luca 	{ 0,  8, 2, "EtherStatsUnderSizePkts"			},
377319a70a5SLuiz Angelo Daros de Luca 	{ 0, 10, 2, "EtherFragments"				},
378319a70a5SLuiz Angelo Daros de Luca 	{ 0, 12, 2, "EtherStatsPkts64Octets"			},
379319a70a5SLuiz Angelo Daros de Luca 	{ 0, 14, 2, "EtherStatsPkts65to127Octets"		},
380319a70a5SLuiz Angelo Daros de Luca 	{ 0, 16, 2, "EtherStatsPkts128to255Octets"		},
381319a70a5SLuiz Angelo Daros de Luca 	{ 0, 18, 2, "EtherStatsPkts256to511Octets"		},
382319a70a5SLuiz Angelo Daros de Luca 	{ 0, 20, 2, "EtherStatsPkts512to1023Octets"		},
383319a70a5SLuiz Angelo Daros de Luca 	{ 0, 22, 2, "EtherStatsPkts1024to1518Octets"		},
384319a70a5SLuiz Angelo Daros de Luca 	{ 0, 24, 2, "EtherOversizeStats"			},
385319a70a5SLuiz Angelo Daros de Luca 	{ 0, 26, 2, "EtherStatsJabbers"				},
386319a70a5SLuiz Angelo Daros de Luca 	{ 0, 28, 2, "IfInUcastPkts"				},
387319a70a5SLuiz Angelo Daros de Luca 	{ 0, 30, 2, "EtherStatsMulticastPkts"			},
388319a70a5SLuiz Angelo Daros de Luca 	{ 0, 32, 2, "EtherStatsBroadcastPkts"			},
389319a70a5SLuiz Angelo Daros de Luca 	{ 0, 34, 2, "EtherStatsDropEvents"			},
390319a70a5SLuiz Angelo Daros de Luca 	{ 0, 36, 2, "Dot3StatsFCSErrors"			},
391319a70a5SLuiz Angelo Daros de Luca 	{ 0, 38, 2, "Dot3StatsSymbolErrors"			},
392319a70a5SLuiz Angelo Daros de Luca 	{ 0, 40, 2, "Dot3InPauseFrames"				},
393319a70a5SLuiz Angelo Daros de Luca 	{ 0, 42, 2, "Dot3ControlInUnknownOpcodes"		},
394319a70a5SLuiz Angelo Daros de Luca 	{ 0, 44, 4, "IfOutOctets"				},
395319a70a5SLuiz Angelo Daros de Luca 	{ 0, 48, 2, "Dot3StatsSingleCollisionFrames"		},
396319a70a5SLuiz Angelo Daros de Luca 	{ 0, 50, 2, "Dot3StatMultipleCollisionFrames"		},
397319a70a5SLuiz Angelo Daros de Luca 	{ 0, 52, 2, "Dot3sDeferredTransmissions"		},
398319a70a5SLuiz Angelo Daros de Luca 	{ 0, 54, 2, "Dot3StatsLateCollisions"			},
399319a70a5SLuiz Angelo Daros de Luca 	{ 0, 56, 2, "EtherStatsCollisions"			},
400319a70a5SLuiz Angelo Daros de Luca 	{ 0, 58, 2, "Dot3StatsExcessiveCollisions"		},
401319a70a5SLuiz Angelo Daros de Luca 	{ 0, 60, 2, "Dot3OutPauseFrames"			},
402319a70a5SLuiz Angelo Daros de Luca 	{ 0, 62, 2, "Dot1dBasePortDelayExceededDiscards"	},
403319a70a5SLuiz Angelo Daros de Luca 	{ 0, 64, 2, "Dot1dTpPortInDiscards"			},
404319a70a5SLuiz Angelo Daros de Luca 	{ 0, 66, 2, "IfOutUcastPkts"				},
405319a70a5SLuiz Angelo Daros de Luca 	{ 0, 68, 2, "IfOutMulticastPkts"			},
406319a70a5SLuiz Angelo Daros de Luca 	{ 0, 70, 2, "IfOutBroadcastPkts"			},
407319a70a5SLuiz Angelo Daros de Luca };
408319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_get_mib_counter(struct realtek_priv * priv,int port,struct rtl8366_mib_counter * mib,u64 * mibvalue)409f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_get_mib_counter(struct realtek_priv *priv,
410319a70a5SLuiz Angelo Daros de Luca 				     int port,
411319a70a5SLuiz Angelo Daros de Luca 				     struct rtl8366_mib_counter *mib,
412319a70a5SLuiz Angelo Daros de Luca 				     u64 *mibvalue)
413319a70a5SLuiz Angelo Daros de Luca {
414319a70a5SLuiz Angelo Daros de Luca 	u32 addr, val;
415319a70a5SLuiz Angelo Daros de Luca 	int ret;
416319a70a5SLuiz Angelo Daros de Luca 	int i;
417319a70a5SLuiz Angelo Daros de Luca 
418319a70a5SLuiz Angelo Daros de Luca 	addr = RTL8366RB_MIB_COUNTER_BASE +
419319a70a5SLuiz Angelo Daros de Luca 		RTL8366RB_MIB_COUNTER_PORT_OFFSET * (port) +
420319a70a5SLuiz Angelo Daros de Luca 		mib->offset;
421319a70a5SLuiz Angelo Daros de Luca 
422319a70a5SLuiz Angelo Daros de Luca 	/* Writing access counter address first
423319a70a5SLuiz Angelo Daros de Luca 	 * then ASIC will prepare 64bits counter wait for being retrived
424319a70a5SLuiz Angelo Daros de Luca 	 */
425f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, addr, 0); /* Write whatever */
426319a70a5SLuiz Angelo Daros de Luca 	if (ret)
427319a70a5SLuiz Angelo Daros de Luca 		return ret;
428319a70a5SLuiz Angelo Daros de Luca 
429319a70a5SLuiz Angelo Daros de Luca 	/* Read MIB control register */
430f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, RTL8366RB_MIB_CTRL_REG, &val);
431319a70a5SLuiz Angelo Daros de Luca 	if (ret)
432319a70a5SLuiz Angelo Daros de Luca 		return -EIO;
433319a70a5SLuiz Angelo Daros de Luca 
434319a70a5SLuiz Angelo Daros de Luca 	if (val & RTL8366RB_MIB_CTRL_BUSY_MASK)
435319a70a5SLuiz Angelo Daros de Luca 		return -EBUSY;
436319a70a5SLuiz Angelo Daros de Luca 
437319a70a5SLuiz Angelo Daros de Luca 	if (val & RTL8366RB_MIB_CTRL_RESET_MASK)
438319a70a5SLuiz Angelo Daros de Luca 		return -EIO;
439319a70a5SLuiz Angelo Daros de Luca 
440319a70a5SLuiz Angelo Daros de Luca 	/* Read each individual MIB 16 bits at the time */
441319a70a5SLuiz Angelo Daros de Luca 	*mibvalue = 0;
442319a70a5SLuiz Angelo Daros de Luca 	for (i = mib->length; i > 0; i--) {
443f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_read(priv->map, addr + (i - 1), &val);
444319a70a5SLuiz Angelo Daros de Luca 		if (ret)
445319a70a5SLuiz Angelo Daros de Luca 			return ret;
446319a70a5SLuiz Angelo Daros de Luca 		*mibvalue = (*mibvalue << 16) | (val & 0xFFFF);
447319a70a5SLuiz Angelo Daros de Luca 	}
448319a70a5SLuiz Angelo Daros de Luca 	return 0;
449319a70a5SLuiz Angelo Daros de Luca }
450319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_get_irqmask(struct irq_data * d)451319a70a5SLuiz Angelo Daros de Luca static u32 rtl8366rb_get_irqmask(struct irq_data *d)
452319a70a5SLuiz Angelo Daros de Luca {
453319a70a5SLuiz Angelo Daros de Luca 	int line = irqd_to_hwirq(d);
454319a70a5SLuiz Angelo Daros de Luca 	u32 val;
455319a70a5SLuiz Angelo Daros de Luca 
456319a70a5SLuiz Angelo Daros de Luca 	/* For line interrupts we combine link down in bits
457319a70a5SLuiz Angelo Daros de Luca 	 * 6..11 with link up in bits 0..5 into one interrupt.
458319a70a5SLuiz Angelo Daros de Luca 	 */
459319a70a5SLuiz Angelo Daros de Luca 	if (line < 12)
460319a70a5SLuiz Angelo Daros de Luca 		val = BIT(line) | BIT(line + 6);
461319a70a5SLuiz Angelo Daros de Luca 	else
462319a70a5SLuiz Angelo Daros de Luca 		val = BIT(line);
463319a70a5SLuiz Angelo Daros de Luca 	return val;
464319a70a5SLuiz Angelo Daros de Luca }
465319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_mask_irq(struct irq_data * d)466319a70a5SLuiz Angelo Daros de Luca static void rtl8366rb_mask_irq(struct irq_data *d)
467319a70a5SLuiz Angelo Daros de Luca {
468f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = irq_data_get_irq_chip_data(d);
469319a70a5SLuiz Angelo Daros de Luca 	int ret;
470319a70a5SLuiz Angelo Daros de Luca 
471f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_INTERRUPT_MASK_REG,
472319a70a5SLuiz Angelo Daros de Luca 				 rtl8366rb_get_irqmask(d), 0);
473319a70a5SLuiz Angelo Daros de Luca 	if (ret)
474f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "could not mask IRQ\n");
475319a70a5SLuiz Angelo Daros de Luca }
476319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_unmask_irq(struct irq_data * d)477319a70a5SLuiz Angelo Daros de Luca static void rtl8366rb_unmask_irq(struct irq_data *d)
478319a70a5SLuiz Angelo Daros de Luca {
479f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = irq_data_get_irq_chip_data(d);
480319a70a5SLuiz Angelo Daros de Luca 	int ret;
481319a70a5SLuiz Angelo Daros de Luca 
482f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_INTERRUPT_MASK_REG,
483319a70a5SLuiz Angelo Daros de Luca 				 rtl8366rb_get_irqmask(d),
484319a70a5SLuiz Angelo Daros de Luca 				 rtl8366rb_get_irqmask(d));
485319a70a5SLuiz Angelo Daros de Luca 	if (ret)
486f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "could not unmask IRQ\n");
487319a70a5SLuiz Angelo Daros de Luca }
488319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_irq(int irq,void * data)489319a70a5SLuiz Angelo Daros de Luca static irqreturn_t rtl8366rb_irq(int irq, void *data)
490319a70a5SLuiz Angelo Daros de Luca {
491f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = data;
492319a70a5SLuiz Angelo Daros de Luca 	u32 stat;
493319a70a5SLuiz Angelo Daros de Luca 	int ret;
494319a70a5SLuiz Angelo Daros de Luca 
495319a70a5SLuiz Angelo Daros de Luca 	/* This clears the IRQ status register */
496f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, RTL8366RB_INTERRUPT_STATUS_REG,
497319a70a5SLuiz Angelo Daros de Luca 			  &stat);
498319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
499f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "can't read interrupt status\n");
500319a70a5SLuiz Angelo Daros de Luca 		return IRQ_NONE;
501319a70a5SLuiz Angelo Daros de Luca 	}
502319a70a5SLuiz Angelo Daros de Luca 	stat &= RTL8366RB_INTERRUPT_VALID;
503319a70a5SLuiz Angelo Daros de Luca 	if (!stat)
504319a70a5SLuiz Angelo Daros de Luca 		return IRQ_NONE;
505319a70a5SLuiz Angelo Daros de Luca 	while (stat) {
506319a70a5SLuiz Angelo Daros de Luca 		int line = __ffs(stat);
507319a70a5SLuiz Angelo Daros de Luca 		int child_irq;
508319a70a5SLuiz Angelo Daros de Luca 
509319a70a5SLuiz Angelo Daros de Luca 		stat &= ~BIT(line);
510319a70a5SLuiz Angelo Daros de Luca 		/* For line interrupts we combine link down in bits
511319a70a5SLuiz Angelo Daros de Luca 		 * 6..11 with link up in bits 0..5 into one interrupt.
512319a70a5SLuiz Angelo Daros de Luca 		 */
513319a70a5SLuiz Angelo Daros de Luca 		if (line < 12 && line > 5)
514319a70a5SLuiz Angelo Daros de Luca 			line -= 5;
515f5f11907SLuiz Angelo Daros de Luca 		child_irq = irq_find_mapping(priv->irqdomain, line);
516319a70a5SLuiz Angelo Daros de Luca 		handle_nested_irq(child_irq);
517319a70a5SLuiz Angelo Daros de Luca 	}
518319a70a5SLuiz Angelo Daros de Luca 	return IRQ_HANDLED;
519319a70a5SLuiz Angelo Daros de Luca }
520319a70a5SLuiz Angelo Daros de Luca 
521319a70a5SLuiz Angelo Daros de Luca static struct irq_chip rtl8366rb_irq_chip = {
522319a70a5SLuiz Angelo Daros de Luca 	.name = "RTL8366RB",
523319a70a5SLuiz Angelo Daros de Luca 	.irq_mask = rtl8366rb_mask_irq,
524319a70a5SLuiz Angelo Daros de Luca 	.irq_unmask = rtl8366rb_unmask_irq,
525319a70a5SLuiz Angelo Daros de Luca };
526319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_irq_map(struct irq_domain * domain,unsigned int irq,irq_hw_number_t hwirq)527319a70a5SLuiz Angelo Daros de Luca static int rtl8366rb_irq_map(struct irq_domain *domain, unsigned int irq,
528319a70a5SLuiz Angelo Daros de Luca 			     irq_hw_number_t hwirq)
529319a70a5SLuiz Angelo Daros de Luca {
530319a70a5SLuiz Angelo Daros de Luca 	irq_set_chip_data(irq, domain->host_data);
531319a70a5SLuiz Angelo Daros de Luca 	irq_set_chip_and_handler(irq, &rtl8366rb_irq_chip, handle_simple_irq);
532319a70a5SLuiz Angelo Daros de Luca 	irq_set_nested_thread(irq, 1);
533319a70a5SLuiz Angelo Daros de Luca 	irq_set_noprobe(irq);
534319a70a5SLuiz Angelo Daros de Luca 
535319a70a5SLuiz Angelo Daros de Luca 	return 0;
536319a70a5SLuiz Angelo Daros de Luca }
537319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_irq_unmap(struct irq_domain * d,unsigned int irq)538319a70a5SLuiz Angelo Daros de Luca static void rtl8366rb_irq_unmap(struct irq_domain *d, unsigned int irq)
539319a70a5SLuiz Angelo Daros de Luca {
540319a70a5SLuiz Angelo Daros de Luca 	irq_set_nested_thread(irq, 0);
541319a70a5SLuiz Angelo Daros de Luca 	irq_set_chip_and_handler(irq, NULL, NULL);
542319a70a5SLuiz Angelo Daros de Luca 	irq_set_chip_data(irq, NULL);
543319a70a5SLuiz Angelo Daros de Luca }
544319a70a5SLuiz Angelo Daros de Luca 
545319a70a5SLuiz Angelo Daros de Luca static const struct irq_domain_ops rtl8366rb_irqdomain_ops = {
546319a70a5SLuiz Angelo Daros de Luca 	.map = rtl8366rb_irq_map,
547319a70a5SLuiz Angelo Daros de Luca 	.unmap = rtl8366rb_irq_unmap,
548319a70a5SLuiz Angelo Daros de Luca 	.xlate  = irq_domain_xlate_onecell,
549319a70a5SLuiz Angelo Daros de Luca };
550319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_setup_cascaded_irq(struct realtek_priv * priv)551f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_setup_cascaded_irq(struct realtek_priv *priv)
552319a70a5SLuiz Angelo Daros de Luca {
553319a70a5SLuiz Angelo Daros de Luca 	struct device_node *intc;
554319a70a5SLuiz Angelo Daros de Luca 	unsigned long irq_trig;
555319a70a5SLuiz Angelo Daros de Luca 	int irq;
556319a70a5SLuiz Angelo Daros de Luca 	int ret;
557319a70a5SLuiz Angelo Daros de Luca 	u32 val;
558319a70a5SLuiz Angelo Daros de Luca 	int i;
559319a70a5SLuiz Angelo Daros de Luca 
560f5f11907SLuiz Angelo Daros de Luca 	intc = of_get_child_by_name(priv->dev->of_node, "interrupt-controller");
561319a70a5SLuiz Angelo Daros de Luca 	if (!intc) {
562f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "missing child interrupt-controller node\n");
563319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
564319a70a5SLuiz Angelo Daros de Luca 	}
565319a70a5SLuiz Angelo Daros de Luca 	/* RB8366RB IRQs cascade off this one */
566319a70a5SLuiz Angelo Daros de Luca 	irq = of_irq_get(intc, 0);
567319a70a5SLuiz Angelo Daros de Luca 	if (irq <= 0) {
568f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "failed to get parent IRQ\n");
569319a70a5SLuiz Angelo Daros de Luca 		ret = irq ? irq : -EINVAL;
570319a70a5SLuiz Angelo Daros de Luca 		goto out_put_node;
571319a70a5SLuiz Angelo Daros de Luca 	}
572319a70a5SLuiz Angelo Daros de Luca 
573319a70a5SLuiz Angelo Daros de Luca 	/* This clears the IRQ status register */
574f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, RTL8366RB_INTERRUPT_STATUS_REG,
575319a70a5SLuiz Angelo Daros de Luca 			  &val);
576319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
577f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "can't read interrupt status\n");
578319a70a5SLuiz Angelo Daros de Luca 		goto out_put_node;
579319a70a5SLuiz Angelo Daros de Luca 	}
580319a70a5SLuiz Angelo Daros de Luca 
581319a70a5SLuiz Angelo Daros de Luca 	/* Fetch IRQ edge information from the descriptor */
582319a70a5SLuiz Angelo Daros de Luca 	irq_trig = irqd_get_trigger_type(irq_get_irq_data(irq));
583319a70a5SLuiz Angelo Daros de Luca 	switch (irq_trig) {
584319a70a5SLuiz Angelo Daros de Luca 	case IRQF_TRIGGER_RISING:
585319a70a5SLuiz Angelo Daros de Luca 	case IRQF_TRIGGER_HIGH:
586f5f11907SLuiz Angelo Daros de Luca 		dev_info(priv->dev, "active high/rising IRQ\n");
587319a70a5SLuiz Angelo Daros de Luca 		val = 0;
588319a70a5SLuiz Angelo Daros de Luca 		break;
589319a70a5SLuiz Angelo Daros de Luca 	case IRQF_TRIGGER_FALLING:
590319a70a5SLuiz Angelo Daros de Luca 	case IRQF_TRIGGER_LOW:
591f5f11907SLuiz Angelo Daros de Luca 		dev_info(priv->dev, "active low/falling IRQ\n");
592319a70a5SLuiz Angelo Daros de Luca 		val = RTL8366RB_INTERRUPT_POLARITY;
593319a70a5SLuiz Angelo Daros de Luca 		break;
594319a70a5SLuiz Angelo Daros de Luca 	}
595f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_INTERRUPT_CONTROL_REG,
596319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_INTERRUPT_POLARITY,
597319a70a5SLuiz Angelo Daros de Luca 				 val);
598319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
599f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "could not configure IRQ polarity\n");
600319a70a5SLuiz Angelo Daros de Luca 		goto out_put_node;
601319a70a5SLuiz Angelo Daros de Luca 	}
602319a70a5SLuiz Angelo Daros de Luca 
603f5f11907SLuiz Angelo Daros de Luca 	ret = devm_request_threaded_irq(priv->dev, irq, NULL,
604319a70a5SLuiz Angelo Daros de Luca 					rtl8366rb_irq, IRQF_ONESHOT,
605f5f11907SLuiz Angelo Daros de Luca 					"RTL8366RB", priv);
606319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
607f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "unable to request irq: %d\n", ret);
608319a70a5SLuiz Angelo Daros de Luca 		goto out_put_node;
609319a70a5SLuiz Angelo Daros de Luca 	}
610f5f11907SLuiz Angelo Daros de Luca 	priv->irqdomain = irq_domain_add_linear(intc,
611319a70a5SLuiz Angelo Daros de Luca 						RTL8366RB_NUM_INTERRUPT,
612319a70a5SLuiz Angelo Daros de Luca 						&rtl8366rb_irqdomain_ops,
613f5f11907SLuiz Angelo Daros de Luca 						priv);
614f5f11907SLuiz Angelo Daros de Luca 	if (!priv->irqdomain) {
615f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "failed to create IRQ domain\n");
616319a70a5SLuiz Angelo Daros de Luca 		ret = -EINVAL;
617319a70a5SLuiz Angelo Daros de Luca 		goto out_put_node;
618319a70a5SLuiz Angelo Daros de Luca 	}
619f5f11907SLuiz Angelo Daros de Luca 	for (i = 0; i < priv->num_ports; i++)
620f5f11907SLuiz Angelo Daros de Luca 		irq_set_parent(irq_create_mapping(priv->irqdomain, i), irq);
621319a70a5SLuiz Angelo Daros de Luca 
622319a70a5SLuiz Angelo Daros de Luca out_put_node:
623319a70a5SLuiz Angelo Daros de Luca 	of_node_put(intc);
624319a70a5SLuiz Angelo Daros de Luca 	return ret;
625319a70a5SLuiz Angelo Daros de Luca }
626319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_set_addr(struct realtek_priv * priv)627f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_set_addr(struct realtek_priv *priv)
628319a70a5SLuiz Angelo Daros de Luca {
629319a70a5SLuiz Angelo Daros de Luca 	u8 addr[ETH_ALEN];
630319a70a5SLuiz Angelo Daros de Luca 	u16 val;
631319a70a5SLuiz Angelo Daros de Luca 	int ret;
632319a70a5SLuiz Angelo Daros de Luca 
633319a70a5SLuiz Angelo Daros de Luca 	eth_random_addr(addr);
634319a70a5SLuiz Angelo Daros de Luca 
635f5f11907SLuiz Angelo Daros de Luca 	dev_info(priv->dev, "set MAC: %02X:%02X:%02X:%02X:%02X:%02X\n",
636319a70a5SLuiz Angelo Daros de Luca 		 addr[0], addr[1], addr[2], addr[3], addr[4], addr[5]);
637319a70a5SLuiz Angelo Daros de Luca 	val = addr[0] << 8 | addr[1];
638f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_SMAR0, val);
639319a70a5SLuiz Angelo Daros de Luca 	if (ret)
640319a70a5SLuiz Angelo Daros de Luca 		return ret;
641319a70a5SLuiz Angelo Daros de Luca 	val = addr[2] << 8 | addr[3];
642f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_SMAR1, val);
643319a70a5SLuiz Angelo Daros de Luca 	if (ret)
644319a70a5SLuiz Angelo Daros de Luca 		return ret;
645319a70a5SLuiz Angelo Daros de Luca 	val = addr[4] << 8 | addr[5];
646f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_SMAR2, val);
647319a70a5SLuiz Angelo Daros de Luca 	if (ret)
648319a70a5SLuiz Angelo Daros de Luca 		return ret;
649319a70a5SLuiz Angelo Daros de Luca 
650319a70a5SLuiz Angelo Daros de Luca 	return 0;
651319a70a5SLuiz Angelo Daros de Luca }
652319a70a5SLuiz Angelo Daros de Luca 
653319a70a5SLuiz Angelo Daros de Luca /* Found in a vendor driver */
654319a70a5SLuiz Angelo Daros de Luca 
655319a70a5SLuiz Angelo Daros de Luca /* Struct for handling the jam tables' entries */
656319a70a5SLuiz Angelo Daros de Luca struct rtl8366rb_jam_tbl_entry {
657319a70a5SLuiz Angelo Daros de Luca 	u16 reg;
658319a70a5SLuiz Angelo Daros de Luca 	u16 val;
659319a70a5SLuiz Angelo Daros de Luca };
660319a70a5SLuiz Angelo Daros de Luca 
661319a70a5SLuiz Angelo Daros de Luca /* For the "version 0" early silicon, appear in most source releases */
662319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_init_jam_ver_0[] = {
663319a70a5SLuiz Angelo Daros de Luca 	{0x000B, 0x0001}, {0x03A6, 0x0100}, {0x03A7, 0x0001}, {0x02D1, 0x3FFF},
664319a70a5SLuiz Angelo Daros de Luca 	{0x02D2, 0x3FFF}, {0x02D3, 0x3FFF}, {0x02D4, 0x3FFF}, {0x02D5, 0x3FFF},
665319a70a5SLuiz Angelo Daros de Luca 	{0x02D6, 0x3FFF}, {0x02D7, 0x3FFF}, {0x02D8, 0x3FFF}, {0x022B, 0x0688},
666319a70a5SLuiz Angelo Daros de Luca 	{0x022C, 0x0FAC}, {0x03D0, 0x4688}, {0x03D1, 0x01F5}, {0x0000, 0x0830},
667319a70a5SLuiz Angelo Daros de Luca 	{0x02F9, 0x0200}, {0x02F7, 0x7FFF}, {0x02F8, 0x03FF}, {0x0080, 0x03E8},
668319a70a5SLuiz Angelo Daros de Luca 	{0x0081, 0x00CE}, {0x0082, 0x00DA}, {0x0083, 0x0230}, {0xBE0F, 0x2000},
669319a70a5SLuiz Angelo Daros de Luca 	{0x0231, 0x422A}, {0x0232, 0x422A}, {0x0233, 0x422A}, {0x0234, 0x422A},
670319a70a5SLuiz Angelo Daros de Luca 	{0x0235, 0x422A}, {0x0236, 0x422A}, {0x0237, 0x422A}, {0x0238, 0x422A},
671319a70a5SLuiz Angelo Daros de Luca 	{0x0239, 0x422A}, {0x023A, 0x422A}, {0x023B, 0x422A}, {0x023C, 0x422A},
672319a70a5SLuiz Angelo Daros de Luca 	{0x023D, 0x422A}, {0x023E, 0x422A}, {0x023F, 0x422A}, {0x0240, 0x422A},
673319a70a5SLuiz Angelo Daros de Luca 	{0x0241, 0x422A}, {0x0242, 0x422A}, {0x0243, 0x422A}, {0x0244, 0x422A},
674319a70a5SLuiz Angelo Daros de Luca 	{0x0245, 0x422A}, {0x0246, 0x422A}, {0x0247, 0x422A}, {0x0248, 0x422A},
675319a70a5SLuiz Angelo Daros de Luca 	{0x0249, 0x0146}, {0x024A, 0x0146}, {0x024B, 0x0146}, {0xBE03, 0xC961},
676319a70a5SLuiz Angelo Daros de Luca 	{0x024D, 0x0146}, {0x024E, 0x0146}, {0x024F, 0x0146}, {0x0250, 0x0146},
677319a70a5SLuiz Angelo Daros de Luca 	{0xBE64, 0x0226}, {0x0252, 0x0146}, {0x0253, 0x0146}, {0x024C, 0x0146},
678319a70a5SLuiz Angelo Daros de Luca 	{0x0251, 0x0146}, {0x0254, 0x0146}, {0xBE62, 0x3FD0}, {0x0084, 0x0320},
679319a70a5SLuiz Angelo Daros de Luca 	{0x0255, 0x0146}, {0x0256, 0x0146}, {0x0257, 0x0146}, {0x0258, 0x0146},
680319a70a5SLuiz Angelo Daros de Luca 	{0x0259, 0x0146}, {0x025A, 0x0146}, {0x025B, 0x0146}, {0x025C, 0x0146},
681319a70a5SLuiz Angelo Daros de Luca 	{0x025D, 0x0146}, {0x025E, 0x0146}, {0x025F, 0x0146}, {0x0260, 0x0146},
682319a70a5SLuiz Angelo Daros de Luca 	{0x0261, 0xA23F}, {0x0262, 0x0294}, {0x0263, 0xA23F}, {0x0264, 0x0294},
683319a70a5SLuiz Angelo Daros de Luca 	{0x0265, 0xA23F}, {0x0266, 0x0294}, {0x0267, 0xA23F}, {0x0268, 0x0294},
684319a70a5SLuiz Angelo Daros de Luca 	{0x0269, 0xA23F}, {0x026A, 0x0294}, {0x026B, 0xA23F}, {0x026C, 0x0294},
685319a70a5SLuiz Angelo Daros de Luca 	{0x026D, 0xA23F}, {0x026E, 0x0294}, {0x026F, 0xA23F}, {0x0270, 0x0294},
686319a70a5SLuiz Angelo Daros de Luca 	{0x02F5, 0x0048}, {0xBE09, 0x0E00}, {0xBE1E, 0x0FA0}, {0xBE14, 0x8448},
687319a70a5SLuiz Angelo Daros de Luca 	{0xBE15, 0x1007}, {0xBE4A, 0xA284}, {0xC454, 0x3F0B}, {0xC474, 0x3F0B},
688319a70a5SLuiz Angelo Daros de Luca 	{0xBE48, 0x3672}, {0xBE4B, 0x17A7}, {0xBE4C, 0x0B15}, {0xBE52, 0x0EDD},
689319a70a5SLuiz Angelo Daros de Luca 	{0xBE49, 0x8C00}, {0xBE5B, 0x785C}, {0xBE5C, 0x785C}, {0xBE5D, 0x785C},
690319a70a5SLuiz Angelo Daros de Luca 	{0xBE61, 0x368A}, {0xBE63, 0x9B84}, {0xC456, 0xCC13}, {0xC476, 0xCC13},
691319a70a5SLuiz Angelo Daros de Luca 	{0xBE65, 0x307D}, {0xBE6D, 0x0005}, {0xBE6E, 0xE120}, {0xBE2E, 0x7BAF},
692319a70a5SLuiz Angelo Daros de Luca };
693319a70a5SLuiz Angelo Daros de Luca 
694319a70a5SLuiz Angelo Daros de Luca /* This v1 init sequence is from Belkin F5D8235 U-Boot release */
695319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_init_jam_ver_1[] = {
696319a70a5SLuiz Angelo Daros de Luca 	{0x0000, 0x0830}, {0x0001, 0x8000}, {0x0400, 0x8130}, {0xBE78, 0x3C3C},
697319a70a5SLuiz Angelo Daros de Luca 	{0x0431, 0x5432}, {0xBE37, 0x0CE4}, {0x02FA, 0xFFDF}, {0x02FB, 0xFFE0},
698319a70a5SLuiz Angelo Daros de Luca 	{0xC44C, 0x1585}, {0xC44C, 0x1185}, {0xC44C, 0x1585}, {0xC46C, 0x1585},
699319a70a5SLuiz Angelo Daros de Luca 	{0xC46C, 0x1185}, {0xC46C, 0x1585}, {0xC451, 0x2135}, {0xC471, 0x2135},
700319a70a5SLuiz Angelo Daros de Luca 	{0xBE10, 0x8140}, {0xBE15, 0x0007}, {0xBE6E, 0xE120}, {0xBE69, 0xD20F},
701319a70a5SLuiz Angelo Daros de Luca 	{0xBE6B, 0x0320}, {0xBE24, 0xB000}, {0xBE23, 0xFF51}, {0xBE22, 0xDF20},
702319a70a5SLuiz Angelo Daros de Luca 	{0xBE21, 0x0140}, {0xBE20, 0x00BB}, {0xBE24, 0xB800}, {0xBE24, 0x0000},
703319a70a5SLuiz Angelo Daros de Luca 	{0xBE24, 0x7000}, {0xBE23, 0xFF51}, {0xBE22, 0xDF60}, {0xBE21, 0x0140},
704319a70a5SLuiz Angelo Daros de Luca 	{0xBE20, 0x0077}, {0xBE24, 0x7800}, {0xBE24, 0x0000}, {0xBE2E, 0x7B7A},
705319a70a5SLuiz Angelo Daros de Luca 	{0xBE36, 0x0CE4}, {0x02F5, 0x0048}, {0xBE77, 0x2940}, {0x000A, 0x83E0},
706319a70a5SLuiz Angelo Daros de Luca 	{0xBE79, 0x3C3C}, {0xBE00, 0x1340},
707319a70a5SLuiz Angelo Daros de Luca };
708319a70a5SLuiz Angelo Daros de Luca 
709319a70a5SLuiz Angelo Daros de Luca /* This v2 init sequence is from Belkin F5D8235 U-Boot release */
710319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_init_jam_ver_2[] = {
711319a70a5SLuiz Angelo Daros de Luca 	{0x0450, 0x0000}, {0x0400, 0x8130}, {0x000A, 0x83ED}, {0x0431, 0x5432},
712319a70a5SLuiz Angelo Daros de Luca 	{0xC44F, 0x6250}, {0xC46F, 0x6250}, {0xC456, 0x0C14}, {0xC476, 0x0C14},
713319a70a5SLuiz Angelo Daros de Luca 	{0xC44C, 0x1C85}, {0xC44C, 0x1885}, {0xC44C, 0x1C85}, {0xC46C, 0x1C85},
714319a70a5SLuiz Angelo Daros de Luca 	{0xC46C, 0x1885}, {0xC46C, 0x1C85}, {0xC44C, 0x0885}, {0xC44C, 0x0881},
715319a70a5SLuiz Angelo Daros de Luca 	{0xC44C, 0x0885}, {0xC46C, 0x0885}, {0xC46C, 0x0881}, {0xC46C, 0x0885},
716319a70a5SLuiz Angelo Daros de Luca 	{0xBE2E, 0x7BA7}, {0xBE36, 0x1000}, {0xBE37, 0x1000}, {0x8000, 0x0001},
717319a70a5SLuiz Angelo Daros de Luca 	{0xBE69, 0xD50F}, {0x8000, 0x0000}, {0xBE69, 0xD50F}, {0xBE6E, 0x0320},
718319a70a5SLuiz Angelo Daros de Luca 	{0xBE77, 0x2940}, {0xBE78, 0x3C3C}, {0xBE79, 0x3C3C}, {0xBE6E, 0xE120},
719319a70a5SLuiz Angelo Daros de Luca 	{0x8000, 0x0001}, {0xBE15, 0x1007}, {0x8000, 0x0000}, {0xBE15, 0x1007},
720319a70a5SLuiz Angelo Daros de Luca 	{0xBE14, 0x0448}, {0xBE1E, 0x00A0}, {0xBE10, 0x8160}, {0xBE10, 0x8140},
721319a70a5SLuiz Angelo Daros de Luca 	{0xBE00, 0x1340}, {0x0F51, 0x0010},
722319a70a5SLuiz Angelo Daros de Luca };
723319a70a5SLuiz Angelo Daros de Luca 
724319a70a5SLuiz Angelo Daros de Luca /* Appears in a DDWRT code dump */
725319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_init_jam_ver_3[] = {
726319a70a5SLuiz Angelo Daros de Luca 	{0x0000, 0x0830}, {0x0400, 0x8130}, {0x000A, 0x83ED}, {0x0431, 0x5432},
727319a70a5SLuiz Angelo Daros de Luca 	{0x0F51, 0x0017}, {0x02F5, 0x0048}, {0x02FA, 0xFFDF}, {0x02FB, 0xFFE0},
728319a70a5SLuiz Angelo Daros de Luca 	{0xC456, 0x0C14}, {0xC476, 0x0C14}, {0xC454, 0x3F8B}, {0xC474, 0x3F8B},
729319a70a5SLuiz Angelo Daros de Luca 	{0xC450, 0x2071}, {0xC470, 0x2071}, {0xC451, 0x226B}, {0xC471, 0x226B},
730319a70a5SLuiz Angelo Daros de Luca 	{0xC452, 0xA293}, {0xC472, 0xA293}, {0xC44C, 0x1585}, {0xC44C, 0x1185},
731319a70a5SLuiz Angelo Daros de Luca 	{0xC44C, 0x1585}, {0xC46C, 0x1585}, {0xC46C, 0x1185}, {0xC46C, 0x1585},
732319a70a5SLuiz Angelo Daros de Luca 	{0xC44C, 0x0185}, {0xC44C, 0x0181}, {0xC44C, 0x0185}, {0xC46C, 0x0185},
733319a70a5SLuiz Angelo Daros de Luca 	{0xC46C, 0x0181}, {0xC46C, 0x0185}, {0xBE24, 0xB000}, {0xBE23, 0xFF51},
734319a70a5SLuiz Angelo Daros de Luca 	{0xBE22, 0xDF20}, {0xBE21, 0x0140}, {0xBE20, 0x00BB}, {0xBE24, 0xB800},
735319a70a5SLuiz Angelo Daros de Luca 	{0xBE24, 0x0000}, {0xBE24, 0x7000}, {0xBE23, 0xFF51}, {0xBE22, 0xDF60},
736319a70a5SLuiz Angelo Daros de Luca 	{0xBE21, 0x0140}, {0xBE20, 0x0077}, {0xBE24, 0x7800}, {0xBE24, 0x0000},
737319a70a5SLuiz Angelo Daros de Luca 	{0xBE2E, 0x7BA7}, {0xBE36, 0x1000}, {0xBE37, 0x1000}, {0x8000, 0x0001},
738319a70a5SLuiz Angelo Daros de Luca 	{0xBE69, 0xD50F}, {0x8000, 0x0000}, {0xBE69, 0xD50F}, {0xBE6B, 0x0320},
739319a70a5SLuiz Angelo Daros de Luca 	{0xBE77, 0x2800}, {0xBE78, 0x3C3C}, {0xBE79, 0x3C3C}, {0xBE6E, 0xE120},
740319a70a5SLuiz Angelo Daros de Luca 	{0x8000, 0x0001}, {0xBE10, 0x8140}, {0x8000, 0x0000}, {0xBE10, 0x8140},
741319a70a5SLuiz Angelo Daros de Luca 	{0xBE15, 0x1007}, {0xBE14, 0x0448}, {0xBE1E, 0x00A0}, {0xBE10, 0x8160},
742319a70a5SLuiz Angelo Daros de Luca 	{0xBE10, 0x8140}, {0xBE00, 0x1340}, {0x0450, 0x0000}, {0x0401, 0x0000},
743319a70a5SLuiz Angelo Daros de Luca };
744319a70a5SLuiz Angelo Daros de Luca 
745319a70a5SLuiz Angelo Daros de Luca /* Belkin F5D8235 v1, "belkin,f5d8235-v1" */
746319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_init_jam_f5d8235[] = {
747319a70a5SLuiz Angelo Daros de Luca 	{0x0242, 0x02BF}, {0x0245, 0x02BF}, {0x0248, 0x02BF}, {0x024B, 0x02BF},
748319a70a5SLuiz Angelo Daros de Luca 	{0x024E, 0x02BF}, {0x0251, 0x02BF}, {0x0254, 0x0A3F}, {0x0256, 0x0A3F},
749319a70a5SLuiz Angelo Daros de Luca 	{0x0258, 0x0A3F}, {0x025A, 0x0A3F}, {0x025C, 0x0A3F}, {0x025E, 0x0A3F},
750319a70a5SLuiz Angelo Daros de Luca 	{0x0263, 0x007C}, {0x0100, 0x0004}, {0xBE5B, 0x3500}, {0x800E, 0x200F},
751319a70a5SLuiz Angelo Daros de Luca 	{0xBE1D, 0x0F00}, {0x8001, 0x5011}, {0x800A, 0xA2F4}, {0x800B, 0x17A3},
752319a70a5SLuiz Angelo Daros de Luca 	{0xBE4B, 0x17A3}, {0xBE41, 0x5011}, {0xBE17, 0x2100}, {0x8000, 0x8304},
753319a70a5SLuiz Angelo Daros de Luca 	{0xBE40, 0x8304}, {0xBE4A, 0xA2F4}, {0x800C, 0xA8D5}, {0x8014, 0x5500},
754319a70a5SLuiz Angelo Daros de Luca 	{0x8015, 0x0004}, {0xBE4C, 0xA8D5}, {0xBE59, 0x0008}, {0xBE09, 0x0E00},
755319a70a5SLuiz Angelo Daros de Luca 	{0xBE36, 0x1036}, {0xBE37, 0x1036}, {0x800D, 0x00FF}, {0xBE4D, 0x00FF},
756319a70a5SLuiz Angelo Daros de Luca };
757319a70a5SLuiz Angelo Daros de Luca 
758319a70a5SLuiz Angelo Daros de Luca /* DGN3500, "netgear,dgn3500", "netgear,dgn3500b" */
759319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_init_jam_dgn3500[] = {
760319a70a5SLuiz Angelo Daros de Luca 	{0x0000, 0x0830}, {0x0400, 0x8130}, {0x000A, 0x83ED}, {0x0F51, 0x0017},
761319a70a5SLuiz Angelo Daros de Luca 	{0x02F5, 0x0048}, {0x02FA, 0xFFDF}, {0x02FB, 0xFFE0}, {0x0450, 0x0000},
762319a70a5SLuiz Angelo Daros de Luca 	{0x0401, 0x0000}, {0x0431, 0x0960},
763319a70a5SLuiz Angelo Daros de Luca };
764319a70a5SLuiz Angelo Daros de Luca 
765319a70a5SLuiz Angelo Daros de Luca /* This jam table activates "green ethernet", which means low power mode
766319a70a5SLuiz Angelo Daros de Luca  * and is claimed to detect the cable length and not use more power than
767319a70a5SLuiz Angelo Daros de Luca  * necessary, and the ports should enter power saving mode 10 seconds after
768319a70a5SLuiz Angelo Daros de Luca  * a cable is disconnected. Seems to always be the same.
769319a70a5SLuiz Angelo Daros de Luca  */
770319a70a5SLuiz Angelo Daros de Luca static const struct rtl8366rb_jam_tbl_entry rtl8366rb_green_jam[] = {
771319a70a5SLuiz Angelo Daros de Luca 	{0xBE78, 0x323C}, {0xBE77, 0x5000}, {0xBE2E, 0x7BA7},
772319a70a5SLuiz Angelo Daros de Luca 	{0xBE59, 0x3459}, {0xBE5A, 0x745A}, {0xBE5B, 0x785C},
773319a70a5SLuiz Angelo Daros de Luca 	{0xBE5C, 0x785C}, {0xBE6E, 0xE120}, {0xBE79, 0x323C},
774319a70a5SLuiz Angelo Daros de Luca };
775319a70a5SLuiz Angelo Daros de Luca 
776319a70a5SLuiz Angelo Daros de Luca /* Function that jams the tables in the proper registers */
rtl8366rb_jam_table(const struct rtl8366rb_jam_tbl_entry * jam_table,int jam_size,struct realtek_priv * priv,bool write_dbg)777319a70a5SLuiz Angelo Daros de Luca static int rtl8366rb_jam_table(const struct rtl8366rb_jam_tbl_entry *jam_table,
778f5f11907SLuiz Angelo Daros de Luca 			       int jam_size, struct realtek_priv *priv,
779319a70a5SLuiz Angelo Daros de Luca 			       bool write_dbg)
780319a70a5SLuiz Angelo Daros de Luca {
781319a70a5SLuiz Angelo Daros de Luca 	u32 val;
782319a70a5SLuiz Angelo Daros de Luca 	int ret;
783319a70a5SLuiz Angelo Daros de Luca 	int i;
784319a70a5SLuiz Angelo Daros de Luca 
785319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < jam_size; i++) {
786319a70a5SLuiz Angelo Daros de Luca 		if ((jam_table[i].reg & 0xBE00) == 0xBE00) {
787f5f11907SLuiz Angelo Daros de Luca 			ret = regmap_read(priv->map,
788319a70a5SLuiz Angelo Daros de Luca 					  RTL8366RB_PHY_ACCESS_BUSY_REG,
789319a70a5SLuiz Angelo Daros de Luca 					  &val);
790319a70a5SLuiz Angelo Daros de Luca 			if (ret)
791319a70a5SLuiz Angelo Daros de Luca 				return ret;
792319a70a5SLuiz Angelo Daros de Luca 			if (!(val & RTL8366RB_PHY_INT_BUSY)) {
793f5f11907SLuiz Angelo Daros de Luca 				ret = regmap_write(priv->map,
794319a70a5SLuiz Angelo Daros de Luca 						   RTL8366RB_PHY_ACCESS_CTRL_REG,
795319a70a5SLuiz Angelo Daros de Luca 						   RTL8366RB_PHY_CTRL_WRITE);
796319a70a5SLuiz Angelo Daros de Luca 				if (ret)
797319a70a5SLuiz Angelo Daros de Luca 					return ret;
798319a70a5SLuiz Angelo Daros de Luca 			}
799319a70a5SLuiz Angelo Daros de Luca 		}
800319a70a5SLuiz Angelo Daros de Luca 		if (write_dbg)
801f5f11907SLuiz Angelo Daros de Luca 			dev_dbg(priv->dev, "jam %04x into register %04x\n",
802319a70a5SLuiz Angelo Daros de Luca 				jam_table[i].val,
803319a70a5SLuiz Angelo Daros de Luca 				jam_table[i].reg);
804f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_write(priv->map,
805319a70a5SLuiz Angelo Daros de Luca 				   jam_table[i].reg,
806319a70a5SLuiz Angelo Daros de Luca 				   jam_table[i].val);
807319a70a5SLuiz Angelo Daros de Luca 		if (ret)
808319a70a5SLuiz Angelo Daros de Luca 			return ret;
809319a70a5SLuiz Angelo Daros de Luca 	}
810319a70a5SLuiz Angelo Daros de Luca 	return 0;
811319a70a5SLuiz Angelo Daros de Luca }
812319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_setup(struct dsa_switch * ds)813319a70a5SLuiz Angelo Daros de Luca static int rtl8366rb_setup(struct dsa_switch *ds)
814319a70a5SLuiz Angelo Daros de Luca {
815f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
816319a70a5SLuiz Angelo Daros de Luca 	const struct rtl8366rb_jam_tbl_entry *jam_table;
817319a70a5SLuiz Angelo Daros de Luca 	struct rtl8366rb *rb;
818319a70a5SLuiz Angelo Daros de Luca 	u32 chip_ver = 0;
819319a70a5SLuiz Angelo Daros de Luca 	u32 chip_id = 0;
820319a70a5SLuiz Angelo Daros de Luca 	int jam_size;
821319a70a5SLuiz Angelo Daros de Luca 	u32 val;
822319a70a5SLuiz Angelo Daros de Luca 	int ret;
823319a70a5SLuiz Angelo Daros de Luca 	int i;
824319a70a5SLuiz Angelo Daros de Luca 
825f5f11907SLuiz Angelo Daros de Luca 	rb = priv->chip_data;
826319a70a5SLuiz Angelo Daros de Luca 
827f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, RTL8366RB_CHIP_ID_REG, &chip_id);
828319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
829f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "unable to read chip id\n");
830319a70a5SLuiz Angelo Daros de Luca 		return ret;
831319a70a5SLuiz Angelo Daros de Luca 	}
832319a70a5SLuiz Angelo Daros de Luca 
833319a70a5SLuiz Angelo Daros de Luca 	switch (chip_id) {
834319a70a5SLuiz Angelo Daros de Luca 	case RTL8366RB_CHIP_ID_8366:
835319a70a5SLuiz Angelo Daros de Luca 		break;
836319a70a5SLuiz Angelo Daros de Luca 	default:
837f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "unknown chip id (%04x)\n", chip_id);
838319a70a5SLuiz Angelo Daros de Luca 		return -ENODEV;
839319a70a5SLuiz Angelo Daros de Luca 	}
840319a70a5SLuiz Angelo Daros de Luca 
841f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, RTL8366RB_CHIP_VERSION_CTRL_REG,
842319a70a5SLuiz Angelo Daros de Luca 			  &chip_ver);
843319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
844f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "unable to read chip version\n");
845319a70a5SLuiz Angelo Daros de Luca 		return ret;
846319a70a5SLuiz Angelo Daros de Luca 	}
847319a70a5SLuiz Angelo Daros de Luca 
848f5f11907SLuiz Angelo Daros de Luca 	dev_info(priv->dev, "RTL%04x ver %u chip found\n",
849319a70a5SLuiz Angelo Daros de Luca 		 chip_id, chip_ver & RTL8366RB_CHIP_VERSION_MASK);
850319a70a5SLuiz Angelo Daros de Luca 
851319a70a5SLuiz Angelo Daros de Luca 	/* Do the init dance using the right jam table */
852319a70a5SLuiz Angelo Daros de Luca 	switch (chip_ver) {
853319a70a5SLuiz Angelo Daros de Luca 	case 0:
854319a70a5SLuiz Angelo Daros de Luca 		jam_table = rtl8366rb_init_jam_ver_0;
855319a70a5SLuiz Angelo Daros de Luca 		jam_size = ARRAY_SIZE(rtl8366rb_init_jam_ver_0);
856319a70a5SLuiz Angelo Daros de Luca 		break;
857319a70a5SLuiz Angelo Daros de Luca 	case 1:
858319a70a5SLuiz Angelo Daros de Luca 		jam_table = rtl8366rb_init_jam_ver_1;
859319a70a5SLuiz Angelo Daros de Luca 		jam_size = ARRAY_SIZE(rtl8366rb_init_jam_ver_1);
860319a70a5SLuiz Angelo Daros de Luca 		break;
861319a70a5SLuiz Angelo Daros de Luca 	case 2:
862319a70a5SLuiz Angelo Daros de Luca 		jam_table = rtl8366rb_init_jam_ver_2;
863319a70a5SLuiz Angelo Daros de Luca 		jam_size = ARRAY_SIZE(rtl8366rb_init_jam_ver_2);
864319a70a5SLuiz Angelo Daros de Luca 		break;
865319a70a5SLuiz Angelo Daros de Luca 	default:
866319a70a5SLuiz Angelo Daros de Luca 		jam_table = rtl8366rb_init_jam_ver_3;
867319a70a5SLuiz Angelo Daros de Luca 		jam_size = ARRAY_SIZE(rtl8366rb_init_jam_ver_3);
868319a70a5SLuiz Angelo Daros de Luca 		break;
869319a70a5SLuiz Angelo Daros de Luca 	}
870319a70a5SLuiz Angelo Daros de Luca 
871319a70a5SLuiz Angelo Daros de Luca 	/* Special jam tables for special routers
872319a70a5SLuiz Angelo Daros de Luca 	 * TODO: are these necessary? Maintainers, please test
873319a70a5SLuiz Angelo Daros de Luca 	 * without them, using just the off-the-shelf tables.
874319a70a5SLuiz Angelo Daros de Luca 	 */
875319a70a5SLuiz Angelo Daros de Luca 	if (of_machine_is_compatible("belkin,f5d8235-v1")) {
876319a70a5SLuiz Angelo Daros de Luca 		jam_table = rtl8366rb_init_jam_f5d8235;
877319a70a5SLuiz Angelo Daros de Luca 		jam_size = ARRAY_SIZE(rtl8366rb_init_jam_f5d8235);
878319a70a5SLuiz Angelo Daros de Luca 	}
879319a70a5SLuiz Angelo Daros de Luca 	if (of_machine_is_compatible("netgear,dgn3500") ||
880319a70a5SLuiz Angelo Daros de Luca 	    of_machine_is_compatible("netgear,dgn3500b")) {
881319a70a5SLuiz Angelo Daros de Luca 		jam_table = rtl8366rb_init_jam_dgn3500;
882319a70a5SLuiz Angelo Daros de Luca 		jam_size = ARRAY_SIZE(rtl8366rb_init_jam_dgn3500);
883319a70a5SLuiz Angelo Daros de Luca 	}
884319a70a5SLuiz Angelo Daros de Luca 
885f5f11907SLuiz Angelo Daros de Luca 	ret = rtl8366rb_jam_table(jam_table, jam_size, priv, true);
886319a70a5SLuiz Angelo Daros de Luca 	if (ret)
887319a70a5SLuiz Angelo Daros de Luca 		return ret;
888319a70a5SLuiz Angelo Daros de Luca 
889319a70a5SLuiz Angelo Daros de Luca 	/* Isolate all user ports so they can only send packets to itself and the CPU port */
890319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < RTL8366RB_PORT_NUM_CPU; i++) {
891f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_write(priv->map, RTL8366RB_PORT_ISO(i),
892319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_PORT_ISO_PORTS(BIT(RTL8366RB_PORT_NUM_CPU)) |
893319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_PORT_ISO_EN);
894319a70a5SLuiz Angelo Daros de Luca 		if (ret)
895319a70a5SLuiz Angelo Daros de Luca 			return ret;
896319a70a5SLuiz Angelo Daros de Luca 	}
897319a70a5SLuiz Angelo Daros de Luca 	/* CPU port can send packets to all ports */
898f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_PORT_ISO(RTL8366RB_PORT_NUM_CPU),
899319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_PORT_ISO_PORTS(dsa_user_ports(ds)) |
900319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_PORT_ISO_EN);
901319a70a5SLuiz Angelo Daros de Luca 	if (ret)
902319a70a5SLuiz Angelo Daros de Luca 		return ret;
903319a70a5SLuiz Angelo Daros de Luca 
904319a70a5SLuiz Angelo Daros de Luca 	/* Set up the "green ethernet" feature */
905319a70a5SLuiz Angelo Daros de Luca 	ret = rtl8366rb_jam_table(rtl8366rb_green_jam,
906f5f11907SLuiz Angelo Daros de Luca 				  ARRAY_SIZE(rtl8366rb_green_jam), priv, false);
907319a70a5SLuiz Angelo Daros de Luca 	if (ret)
908319a70a5SLuiz Angelo Daros de Luca 		return ret;
909319a70a5SLuiz Angelo Daros de Luca 
910f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map,
911319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_GREEN_FEATURE_REG,
912319a70a5SLuiz Angelo Daros de Luca 			   (chip_ver == 1) ? 0x0007 : 0x0003);
913319a70a5SLuiz Angelo Daros de Luca 	if (ret)
914319a70a5SLuiz Angelo Daros de Luca 		return ret;
915319a70a5SLuiz Angelo Daros de Luca 
916319a70a5SLuiz Angelo Daros de Luca 	/* Vendor driver sets 0x240 in registers 0xc and 0xd (undocumented) */
917f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, 0x0c, 0x240);
918319a70a5SLuiz Angelo Daros de Luca 	if (ret)
919319a70a5SLuiz Angelo Daros de Luca 		return ret;
920f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, 0x0d, 0x240);
921319a70a5SLuiz Angelo Daros de Luca 	if (ret)
922319a70a5SLuiz Angelo Daros de Luca 		return ret;
923319a70a5SLuiz Angelo Daros de Luca 
924319a70a5SLuiz Angelo Daros de Luca 	/* Set some random MAC address */
925f5f11907SLuiz Angelo Daros de Luca 	ret = rtl8366rb_set_addr(priv);
926319a70a5SLuiz Angelo Daros de Luca 	if (ret)
927319a70a5SLuiz Angelo Daros de Luca 		return ret;
928319a70a5SLuiz Angelo Daros de Luca 
929319a70a5SLuiz Angelo Daros de Luca 	/* Enable CPU port with custom DSA tag 8899.
930319a70a5SLuiz Angelo Daros de Luca 	 *
931319a70a5SLuiz Angelo Daros de Luca 	 * If you set RTL8368RB_CPU_NO_TAG (bit 15) in this registers
932319a70a5SLuiz Angelo Daros de Luca 	 * the custom tag is turned off.
933319a70a5SLuiz Angelo Daros de Luca 	 */
934f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8368RB_CPU_CTRL_REG,
935319a70a5SLuiz Angelo Daros de Luca 				 0xFFFF,
936f5f11907SLuiz Angelo Daros de Luca 				 BIT(priv->cpu_port));
937319a70a5SLuiz Angelo Daros de Luca 	if (ret)
938319a70a5SLuiz Angelo Daros de Luca 		return ret;
939319a70a5SLuiz Angelo Daros de Luca 
940319a70a5SLuiz Angelo Daros de Luca 	/* Make sure we default-enable the fixed CPU port */
941f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PECR,
942f5f11907SLuiz Angelo Daros de Luca 				 BIT(priv->cpu_port),
943319a70a5SLuiz Angelo Daros de Luca 				 0);
944319a70a5SLuiz Angelo Daros de Luca 	if (ret)
945319a70a5SLuiz Angelo Daros de Luca 		return ret;
946319a70a5SLuiz Angelo Daros de Luca 
947319a70a5SLuiz Angelo Daros de Luca 	/* Set maximum packet length to 1536 bytes */
948f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_SGCR,
949319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_SGCR_MAX_LENGTH_MASK,
950319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_SGCR_MAX_LENGTH_1536);
951319a70a5SLuiz Angelo Daros de Luca 	if (ret)
952319a70a5SLuiz Angelo Daros de Luca 		return ret;
953319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < RTL8366RB_NUM_PORTS; i++)
954319a70a5SLuiz Angelo Daros de Luca 		/* layer 2 size, see rtl8366rb_change_mtu() */
955319a70a5SLuiz Angelo Daros de Luca 		rb->max_mtu[i] = 1532;
956319a70a5SLuiz Angelo Daros de Luca 
957319a70a5SLuiz Angelo Daros de Luca 	/* Disable learning for all ports */
958f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_PORT_LEARNDIS_CTRL,
959319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_PORT_ALL);
960319a70a5SLuiz Angelo Daros de Luca 	if (ret)
961319a70a5SLuiz Angelo Daros de Luca 		return ret;
962319a70a5SLuiz Angelo Daros de Luca 
963319a70a5SLuiz Angelo Daros de Luca 	/* Enable auto ageing for all ports */
964f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_SECURITY_CTRL, 0);
965319a70a5SLuiz Angelo Daros de Luca 	if (ret)
966319a70a5SLuiz Angelo Daros de Luca 		return ret;
967319a70a5SLuiz Angelo Daros de Luca 
968319a70a5SLuiz Angelo Daros de Luca 	/* Port 4 setup: this enables Port 4, usually the WAN port,
969319a70a5SLuiz Angelo Daros de Luca 	 * common PHY IO mode is apparently mode 0, and this is not what
970319a70a5SLuiz Angelo Daros de Luca 	 * the port is initialized to. There is no explanation of the
971319a70a5SLuiz Angelo Daros de Luca 	 * IO modes in the Realtek source code, if your WAN port is
972319a70a5SLuiz Angelo Daros de Luca 	 * connected to something exotic such as fiber, then this might
973319a70a5SLuiz Angelo Daros de Luca 	 * be worth experimenting with.
974319a70a5SLuiz Angelo Daros de Luca 	 */
975f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PMC0,
976319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_PMC0_P4_IOMODE_MASK,
977319a70a5SLuiz Angelo Daros de Luca 				 0 << RTL8366RB_PMC0_P4_IOMODE_SHIFT);
978319a70a5SLuiz Angelo Daros de Luca 	if (ret)
979319a70a5SLuiz Angelo Daros de Luca 		return ret;
980319a70a5SLuiz Angelo Daros de Luca 
981319a70a5SLuiz Angelo Daros de Luca 	/* Accept all packets by default, we enable filtering on-demand */
982f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_VLAN_INGRESS_CTRL1_REG,
983319a70a5SLuiz Angelo Daros de Luca 			   0);
984319a70a5SLuiz Angelo Daros de Luca 	if (ret)
985319a70a5SLuiz Angelo Daros de Luca 		return ret;
986f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_VLAN_INGRESS_CTRL2_REG,
987319a70a5SLuiz Angelo Daros de Luca 			   0);
988319a70a5SLuiz Angelo Daros de Luca 	if (ret)
989319a70a5SLuiz Angelo Daros de Luca 		return ret;
990319a70a5SLuiz Angelo Daros de Luca 
991319a70a5SLuiz Angelo Daros de Luca 	/* Don't drop packets whose DA has not been learned */
992f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_SSCR2,
993319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_SSCR2_DROP_UNKNOWN_DA, 0);
994319a70a5SLuiz Angelo Daros de Luca 	if (ret)
995319a70a5SLuiz Angelo Daros de Luca 		return ret;
996319a70a5SLuiz Angelo Daros de Luca 
997319a70a5SLuiz Angelo Daros de Luca 	/* Set blinking, TODO: make this configurable */
998f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_LED_BLINKRATE_REG,
999319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_LED_BLINKRATE_MASK,
1000319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_LED_BLINKRATE_56MS);
1001319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1002319a70a5SLuiz Angelo Daros de Luca 		return ret;
1003319a70a5SLuiz Angelo Daros de Luca 
1004319a70a5SLuiz Angelo Daros de Luca 	/* Set up LED activity:
1005319a70a5SLuiz Angelo Daros de Luca 	 * Each port has 4 LEDs, we configure all ports to the same
1006319a70a5SLuiz Angelo Daros de Luca 	 * behaviour (no individual config) but we can set up each
1007319a70a5SLuiz Angelo Daros de Luca 	 * LED separately.
1008319a70a5SLuiz Angelo Daros de Luca 	 */
1009f5f11907SLuiz Angelo Daros de Luca 	if (priv->leds_disabled) {
1010319a70a5SLuiz Angelo Daros de Luca 		/* Turn everything off */
1011f5f11907SLuiz Angelo Daros de Luca 		regmap_update_bits(priv->map,
1012319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_INTERRUPT_CONTROL_REG,
1013319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_P4_RGMII_LED,
1014319a70a5SLuiz Angelo Daros de Luca 				   0);
1015*4882e92cSLuiz Angelo Daros de Luca 
1016*4882e92cSLuiz Angelo Daros de Luca 		for (i = 0; i < RTL8366RB_NUM_LEDGROUPS; i++) {
1017*4882e92cSLuiz Angelo Daros de Luca 			val = RTL8366RB_LED_OFF << RTL8366RB_LED_CTRL_OFFSET(i);
1018f5f11907SLuiz Angelo Daros de Luca 			ret = regmap_update_bits(priv->map,
1019319a70a5SLuiz Angelo Daros de Luca 						 RTL8366RB_LED_CTRL_REG,
1020*4882e92cSLuiz Angelo Daros de Luca 						 RTL8366RB_LED_CTRL_MASK(i),
1021*4882e92cSLuiz Angelo Daros de Luca 						 val);
1022319a70a5SLuiz Angelo Daros de Luca 			if (ret)
1023319a70a5SLuiz Angelo Daros de Luca 				return ret;
1024319a70a5SLuiz Angelo Daros de Luca 		}
1025*4882e92cSLuiz Angelo Daros de Luca 	}
1026319a70a5SLuiz Angelo Daros de Luca 
1027f5f11907SLuiz Angelo Daros de Luca 	ret = rtl8366_reset_vlan(priv);
1028319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1029319a70a5SLuiz Angelo Daros de Luca 		return ret;
1030319a70a5SLuiz Angelo Daros de Luca 
1031f5f11907SLuiz Angelo Daros de Luca 	ret = rtl8366rb_setup_cascaded_irq(priv);
1032319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1033f5f11907SLuiz Angelo Daros de Luca 		dev_info(priv->dev, "no interrupt support\n");
1034319a70a5SLuiz Angelo Daros de Luca 
1035cd645dc5SLuiz Angelo Daros de Luca 	if (priv->setup_interface) {
1036cd645dc5SLuiz Angelo Daros de Luca 		ret = priv->setup_interface(ds);
1037319a70a5SLuiz Angelo Daros de Luca 		if (ret) {
1038cd645dc5SLuiz Angelo Daros de Luca 			dev_err(priv->dev, "could not set up MDIO bus\n");
1039319a70a5SLuiz Angelo Daros de Luca 			return -ENODEV;
1040319a70a5SLuiz Angelo Daros de Luca 		}
1041cd645dc5SLuiz Angelo Daros de Luca 	}
1042319a70a5SLuiz Angelo Daros de Luca 
1043319a70a5SLuiz Angelo Daros de Luca 	return 0;
1044319a70a5SLuiz Angelo Daros de Luca }
1045319a70a5SLuiz Angelo Daros de Luca 
rtl8366_get_tag_protocol(struct dsa_switch * ds,int port,enum dsa_tag_protocol mp)1046319a70a5SLuiz Angelo Daros de Luca static enum dsa_tag_protocol rtl8366_get_tag_protocol(struct dsa_switch *ds,
1047319a70a5SLuiz Angelo Daros de Luca 						      int port,
1048319a70a5SLuiz Angelo Daros de Luca 						      enum dsa_tag_protocol mp)
1049319a70a5SLuiz Angelo Daros de Luca {
1050319a70a5SLuiz Angelo Daros de Luca 	/* This switch uses the 4 byte protocol A Realtek DSA tag */
1051319a70a5SLuiz Angelo Daros de Luca 	return DSA_TAG_PROTO_RTL4_A;
1052319a70a5SLuiz Angelo Daros de Luca }
1053319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_phylink_get_caps(struct dsa_switch * ds,int port,struct phylink_config * config)1054b22eef68SRussell King (Oracle) static void rtl8366rb_phylink_get_caps(struct dsa_switch *ds, int port,
1055b22eef68SRussell King (Oracle) 				       struct phylink_config *config)
1056b22eef68SRussell King (Oracle) {
1057b22eef68SRussell King (Oracle) 	unsigned long *interfaces = config->supported_interfaces;
1058b22eef68SRussell King (Oracle) 	struct realtek_priv *priv = ds->priv;
1059b22eef68SRussell King (Oracle) 
1060b22eef68SRussell King (Oracle) 	if (port == priv->cpu_port) {
1061b22eef68SRussell King (Oracle) 		__set_bit(PHY_INTERFACE_MODE_MII, interfaces);
1062b22eef68SRussell King (Oracle) 		__set_bit(PHY_INTERFACE_MODE_GMII, interfaces);
1063b22eef68SRussell King (Oracle) 		/* REVMII only supports 100M FD */
1064b22eef68SRussell King (Oracle) 		__set_bit(PHY_INTERFACE_MODE_REVMII, interfaces);
1065b22eef68SRussell King (Oracle) 		/* RGMII only supports 1G FD */
1066b22eef68SRussell King (Oracle) 		phy_interface_set_rgmii(interfaces);
1067b22eef68SRussell King (Oracle) 
1068b22eef68SRussell King (Oracle) 		config->mac_capabilities = MAC_1000 | MAC_100 |
1069b22eef68SRussell King (Oracle) 					   MAC_SYM_PAUSE;
1070b22eef68SRussell King (Oracle) 	} else {
1071b22eef68SRussell King (Oracle) 		/* RSGMII port, but we don't have that, and we don't
1072b22eef68SRussell King (Oracle) 		 * specify in DT, so phylib uses the default of GMII
1073b22eef68SRussell King (Oracle) 		 */
1074b22eef68SRussell King (Oracle) 		__set_bit(PHY_INTERFACE_MODE_GMII, interfaces);
1075b22eef68SRussell King (Oracle) 		config->mac_capabilities = MAC_1000 | MAC_100 | MAC_10 |
1076b22eef68SRussell King (Oracle) 					   MAC_SYM_PAUSE | MAC_ASYM_PAUSE;
1077b22eef68SRussell King (Oracle) 	}
1078b22eef68SRussell King (Oracle) }
1079b22eef68SRussell King (Oracle) 
1080319a70a5SLuiz Angelo Daros de Luca static void
rtl8366rb_mac_link_up(struct dsa_switch * ds,int port,unsigned int mode,phy_interface_t interface,struct phy_device * phydev,int speed,int duplex,bool tx_pause,bool rx_pause)1081319a70a5SLuiz Angelo Daros de Luca rtl8366rb_mac_link_up(struct dsa_switch *ds, int port, unsigned int mode,
1082319a70a5SLuiz Angelo Daros de Luca 		      phy_interface_t interface, struct phy_device *phydev,
1083319a70a5SLuiz Angelo Daros de Luca 		      int speed, int duplex, bool tx_pause, bool rx_pause)
1084319a70a5SLuiz Angelo Daros de Luca {
1085f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1086319a70a5SLuiz Angelo Daros de Luca 	int ret;
1087319a70a5SLuiz Angelo Daros de Luca 
1088f5f11907SLuiz Angelo Daros de Luca 	if (port != priv->cpu_port)
1089319a70a5SLuiz Angelo Daros de Luca 		return;
1090319a70a5SLuiz Angelo Daros de Luca 
1091f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "MAC link up on CPU port (%d)\n", port);
1092319a70a5SLuiz Angelo Daros de Luca 
1093319a70a5SLuiz Angelo Daros de Luca 	/* Force the fixed CPU port into 1Gbit mode, no autonegotiation */
1094f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_MAC_FORCE_CTRL_REG,
1095319a70a5SLuiz Angelo Daros de Luca 				 BIT(port), BIT(port));
1096319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
1097f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "failed to force 1Gbit on CPU port\n");
1098319a70a5SLuiz Angelo Daros de Luca 		return;
1099319a70a5SLuiz Angelo Daros de Luca 	}
1100319a70a5SLuiz Angelo Daros de Luca 
1101f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PAACR2,
1102319a70a5SLuiz Angelo Daros de Luca 				 0xFF00U,
1103319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_PAACR_CPU_PORT << 8);
1104319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
1105f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "failed to set PAACR on CPU port\n");
1106319a70a5SLuiz Angelo Daros de Luca 		return;
1107319a70a5SLuiz Angelo Daros de Luca 	}
1108319a70a5SLuiz Angelo Daros de Luca 
1109319a70a5SLuiz Angelo Daros de Luca 	/* Enable the CPU port */
1110f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PECR, BIT(port),
1111319a70a5SLuiz Angelo Daros de Luca 				 0);
1112319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
1113f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "failed to enable the CPU port\n");
1114319a70a5SLuiz Angelo Daros de Luca 		return;
1115319a70a5SLuiz Angelo Daros de Luca 	}
1116319a70a5SLuiz Angelo Daros de Luca }
1117319a70a5SLuiz Angelo Daros de Luca 
1118319a70a5SLuiz Angelo Daros de Luca static void
rtl8366rb_mac_link_down(struct dsa_switch * ds,int port,unsigned int mode,phy_interface_t interface)1119319a70a5SLuiz Angelo Daros de Luca rtl8366rb_mac_link_down(struct dsa_switch *ds, int port, unsigned int mode,
1120319a70a5SLuiz Angelo Daros de Luca 			phy_interface_t interface)
1121319a70a5SLuiz Angelo Daros de Luca {
1122f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1123319a70a5SLuiz Angelo Daros de Luca 	int ret;
1124319a70a5SLuiz Angelo Daros de Luca 
1125f5f11907SLuiz Angelo Daros de Luca 	if (port != priv->cpu_port)
1126319a70a5SLuiz Angelo Daros de Luca 		return;
1127319a70a5SLuiz Angelo Daros de Luca 
1128f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "MAC link down on CPU port (%d)\n", port);
1129319a70a5SLuiz Angelo Daros de Luca 
1130319a70a5SLuiz Angelo Daros de Luca 	/* Disable the CPU port */
1131f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PECR, BIT(port),
1132319a70a5SLuiz Angelo Daros de Luca 				 BIT(port));
1133319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
1134f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "failed to disable the CPU port\n");
1135319a70a5SLuiz Angelo Daros de Luca 		return;
1136319a70a5SLuiz Angelo Daros de Luca 	}
1137319a70a5SLuiz Angelo Daros de Luca }
1138319a70a5SLuiz Angelo Daros de Luca 
1139319a70a5SLuiz Angelo Daros de Luca static int
rtl8366rb_port_enable(struct dsa_switch * ds,int port,struct phy_device * phy)1140319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_enable(struct dsa_switch *ds, int port,
1141319a70a5SLuiz Angelo Daros de Luca 		      struct phy_device *phy)
1142319a70a5SLuiz Angelo Daros de Luca {
1143f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1144319a70a5SLuiz Angelo Daros de Luca 	int ret;
1145319a70a5SLuiz Angelo Daros de Luca 
1146f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "enable port %d\n", port);
1147f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PECR, BIT(port),
1148319a70a5SLuiz Angelo Daros de Luca 				 0);
1149319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1150319a70a5SLuiz Angelo Daros de Luca 		return ret;
1151319a70a5SLuiz Angelo Daros de Luca 
1152319a70a5SLuiz Angelo Daros de Luca 	return 0;
1153319a70a5SLuiz Angelo Daros de Luca }
1154319a70a5SLuiz Angelo Daros de Luca 
1155319a70a5SLuiz Angelo Daros de Luca static void
rtl8366rb_port_disable(struct dsa_switch * ds,int port)1156319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_disable(struct dsa_switch *ds, int port)
1157319a70a5SLuiz Angelo Daros de Luca {
1158f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1159319a70a5SLuiz Angelo Daros de Luca 	int ret;
1160319a70a5SLuiz Angelo Daros de Luca 
1161f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "disable port %d\n", port);
1162f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PECR, BIT(port),
1163319a70a5SLuiz Angelo Daros de Luca 				 BIT(port));
1164319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1165319a70a5SLuiz Angelo Daros de Luca 		return;
1166319a70a5SLuiz Angelo Daros de Luca }
1167319a70a5SLuiz Angelo Daros de Luca 
1168319a70a5SLuiz Angelo Daros de Luca static int
rtl8366rb_port_bridge_join(struct dsa_switch * ds,int port,struct dsa_bridge bridge,bool * tx_fwd_offload,struct netlink_ext_ack * extack)1169319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_bridge_join(struct dsa_switch *ds, int port,
1170319a70a5SLuiz Angelo Daros de Luca 			   struct dsa_bridge bridge,
117106b9cce4SVladimir Oltean 			   bool *tx_fwd_offload,
117206b9cce4SVladimir Oltean 			   struct netlink_ext_ack *extack)
1173319a70a5SLuiz Angelo Daros de Luca {
1174f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1175319a70a5SLuiz Angelo Daros de Luca 	unsigned int port_bitmap = 0;
1176319a70a5SLuiz Angelo Daros de Luca 	int ret, i;
1177319a70a5SLuiz Angelo Daros de Luca 
1178319a70a5SLuiz Angelo Daros de Luca 	/* Loop over all other ports than the current one */
1179319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < RTL8366RB_PORT_NUM_CPU; i++) {
1180319a70a5SLuiz Angelo Daros de Luca 		/* Current port handled last */
1181319a70a5SLuiz Angelo Daros de Luca 		if (i == port)
1182319a70a5SLuiz Angelo Daros de Luca 			continue;
1183319a70a5SLuiz Angelo Daros de Luca 		/* Not on this bridge */
1184319a70a5SLuiz Angelo Daros de Luca 		if (!dsa_port_offloads_bridge(dsa_to_port(ds, i), &bridge))
1185319a70a5SLuiz Angelo Daros de Luca 			continue;
1186319a70a5SLuiz Angelo Daros de Luca 		/* Join this port to each other port on the bridge */
1187f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_update_bits(priv->map, RTL8366RB_PORT_ISO(i),
1188319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_ISO_PORTS(BIT(port)),
1189319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_ISO_PORTS(BIT(port)));
1190319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1191f5f11907SLuiz Angelo Daros de Luca 			dev_err(priv->dev, "failed to join port %d\n", port);
1192319a70a5SLuiz Angelo Daros de Luca 
1193319a70a5SLuiz Angelo Daros de Luca 		port_bitmap |= BIT(i);
1194319a70a5SLuiz Angelo Daros de Luca 	}
1195319a70a5SLuiz Angelo Daros de Luca 
1196319a70a5SLuiz Angelo Daros de Luca 	/* Set the bits for the ports we can access */
1197f5f11907SLuiz Angelo Daros de Luca 	return regmap_update_bits(priv->map, RTL8366RB_PORT_ISO(port),
1198319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_PORT_ISO_PORTS(port_bitmap),
1199319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_PORT_ISO_PORTS(port_bitmap));
1200319a70a5SLuiz Angelo Daros de Luca }
1201319a70a5SLuiz Angelo Daros de Luca 
1202319a70a5SLuiz Angelo Daros de Luca static void
rtl8366rb_port_bridge_leave(struct dsa_switch * ds,int port,struct dsa_bridge bridge)1203319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_bridge_leave(struct dsa_switch *ds, int port,
1204319a70a5SLuiz Angelo Daros de Luca 			    struct dsa_bridge bridge)
1205319a70a5SLuiz Angelo Daros de Luca {
1206f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1207319a70a5SLuiz Angelo Daros de Luca 	unsigned int port_bitmap = 0;
1208319a70a5SLuiz Angelo Daros de Luca 	int ret, i;
1209319a70a5SLuiz Angelo Daros de Luca 
1210319a70a5SLuiz Angelo Daros de Luca 	/* Loop over all other ports than this one */
1211319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < RTL8366RB_PORT_NUM_CPU; i++) {
1212319a70a5SLuiz Angelo Daros de Luca 		/* Current port handled last */
1213319a70a5SLuiz Angelo Daros de Luca 		if (i == port)
1214319a70a5SLuiz Angelo Daros de Luca 			continue;
1215319a70a5SLuiz Angelo Daros de Luca 		/* Not on this bridge */
1216319a70a5SLuiz Angelo Daros de Luca 		if (!dsa_port_offloads_bridge(dsa_to_port(ds, i), &bridge))
1217319a70a5SLuiz Angelo Daros de Luca 			continue;
1218319a70a5SLuiz Angelo Daros de Luca 		/* Remove this port from any other port on the bridge */
1219f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_update_bits(priv->map, RTL8366RB_PORT_ISO(i),
1220319a70a5SLuiz Angelo Daros de Luca 					 RTL8366RB_PORT_ISO_PORTS(BIT(port)), 0);
1221319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1222f5f11907SLuiz Angelo Daros de Luca 			dev_err(priv->dev, "failed to leave port %d\n", port);
1223319a70a5SLuiz Angelo Daros de Luca 
1224319a70a5SLuiz Angelo Daros de Luca 		port_bitmap |= BIT(i);
1225319a70a5SLuiz Angelo Daros de Luca 	}
1226319a70a5SLuiz Angelo Daros de Luca 
1227319a70a5SLuiz Angelo Daros de Luca 	/* Clear the bits for the ports we can not access, leave ourselves */
1228f5f11907SLuiz Angelo Daros de Luca 	regmap_update_bits(priv->map, RTL8366RB_PORT_ISO(port),
1229319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_PORT_ISO_PORTS(port_bitmap), 0);
1230319a70a5SLuiz Angelo Daros de Luca }
1231319a70a5SLuiz Angelo Daros de Luca 
1232319a70a5SLuiz Angelo Daros de Luca /**
1233319a70a5SLuiz Angelo Daros de Luca  * rtl8366rb_drop_untagged() - make the switch drop untagged and C-tagged frames
1234f5f11907SLuiz Angelo Daros de Luca  * @priv: SMI state container
1235319a70a5SLuiz Angelo Daros de Luca  * @port: the port to drop untagged and C-tagged frames on
1236319a70a5SLuiz Angelo Daros de Luca  * @drop: whether to drop or pass untagged and C-tagged frames
1237319a70a5SLuiz Angelo Daros de Luca  *
1238319a70a5SLuiz Angelo Daros de Luca  * Return: zero for success, a negative number on error.
1239319a70a5SLuiz Angelo Daros de Luca  */
rtl8366rb_drop_untagged(struct realtek_priv * priv,int port,bool drop)1240f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_drop_untagged(struct realtek_priv *priv, int port, bool drop)
1241319a70a5SLuiz Angelo Daros de Luca {
1242f5f11907SLuiz Angelo Daros de Luca 	return regmap_update_bits(priv->map, RTL8366RB_VLAN_INGRESS_CTRL1_REG,
1243319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_VLAN_INGRESS_CTRL1_DROP(port),
1244319a70a5SLuiz Angelo Daros de Luca 				  drop ? RTL8366RB_VLAN_INGRESS_CTRL1_DROP(port) : 0);
1245319a70a5SLuiz Angelo Daros de Luca }
1246319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_vlan_filtering(struct dsa_switch * ds,int port,bool vlan_filtering,struct netlink_ext_ack * extack)1247319a70a5SLuiz Angelo Daros de Luca static int rtl8366rb_vlan_filtering(struct dsa_switch *ds, int port,
1248319a70a5SLuiz Angelo Daros de Luca 				    bool vlan_filtering,
1249319a70a5SLuiz Angelo Daros de Luca 				    struct netlink_ext_ack *extack)
1250319a70a5SLuiz Angelo Daros de Luca {
1251f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1252319a70a5SLuiz Angelo Daros de Luca 	struct rtl8366rb *rb;
1253319a70a5SLuiz Angelo Daros de Luca 	int ret;
1254319a70a5SLuiz Angelo Daros de Luca 
1255f5f11907SLuiz Angelo Daros de Luca 	rb = priv->chip_data;
1256319a70a5SLuiz Angelo Daros de Luca 
1257f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "port %d: %s VLAN filtering\n", port,
1258319a70a5SLuiz Angelo Daros de Luca 		vlan_filtering ? "enable" : "disable");
1259319a70a5SLuiz Angelo Daros de Luca 
1260319a70a5SLuiz Angelo Daros de Luca 	/* If the port is not in the member set, the frame will be dropped */
1261f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_VLAN_INGRESS_CTRL2_REG,
1262319a70a5SLuiz Angelo Daros de Luca 				 BIT(port), vlan_filtering ? BIT(port) : 0);
1263319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1264319a70a5SLuiz Angelo Daros de Luca 		return ret;
1265319a70a5SLuiz Angelo Daros de Luca 
1266319a70a5SLuiz Angelo Daros de Luca 	/* If VLAN filtering is enabled and PVID is also enabled, we must
1267319a70a5SLuiz Angelo Daros de Luca 	 * not drop any untagged or C-tagged frames. If we turn off VLAN
1268319a70a5SLuiz Angelo Daros de Luca 	 * filtering on a port, we need to accept any frames.
1269319a70a5SLuiz Angelo Daros de Luca 	 */
1270319a70a5SLuiz Angelo Daros de Luca 	if (vlan_filtering)
1271f5f11907SLuiz Angelo Daros de Luca 		ret = rtl8366rb_drop_untagged(priv, port, !rb->pvid_enabled[port]);
1272319a70a5SLuiz Angelo Daros de Luca 	else
1273f5f11907SLuiz Angelo Daros de Luca 		ret = rtl8366rb_drop_untagged(priv, port, false);
1274319a70a5SLuiz Angelo Daros de Luca 
1275319a70a5SLuiz Angelo Daros de Luca 	return ret;
1276319a70a5SLuiz Angelo Daros de Luca }
1277319a70a5SLuiz Angelo Daros de Luca 
1278319a70a5SLuiz Angelo Daros de Luca static int
rtl8366rb_port_pre_bridge_flags(struct dsa_switch * ds,int port,struct switchdev_brport_flags flags,struct netlink_ext_ack * extack)1279319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_pre_bridge_flags(struct dsa_switch *ds, int port,
1280319a70a5SLuiz Angelo Daros de Luca 				struct switchdev_brport_flags flags,
1281319a70a5SLuiz Angelo Daros de Luca 				struct netlink_ext_ack *extack)
1282319a70a5SLuiz Angelo Daros de Luca {
1283319a70a5SLuiz Angelo Daros de Luca 	/* We support enabling/disabling learning */
1284319a70a5SLuiz Angelo Daros de Luca 	if (flags.mask & ~(BR_LEARNING))
1285319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1286319a70a5SLuiz Angelo Daros de Luca 
1287319a70a5SLuiz Angelo Daros de Luca 	return 0;
1288319a70a5SLuiz Angelo Daros de Luca }
1289319a70a5SLuiz Angelo Daros de Luca 
1290319a70a5SLuiz Angelo Daros de Luca static int
rtl8366rb_port_bridge_flags(struct dsa_switch * ds,int port,struct switchdev_brport_flags flags,struct netlink_ext_ack * extack)1291319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_bridge_flags(struct dsa_switch *ds, int port,
1292319a70a5SLuiz Angelo Daros de Luca 			    struct switchdev_brport_flags flags,
1293319a70a5SLuiz Angelo Daros de Luca 			    struct netlink_ext_ack *extack)
1294319a70a5SLuiz Angelo Daros de Luca {
1295f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1296319a70a5SLuiz Angelo Daros de Luca 	int ret;
1297319a70a5SLuiz Angelo Daros de Luca 
1298319a70a5SLuiz Angelo Daros de Luca 	if (flags.mask & BR_LEARNING) {
1299f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_update_bits(priv->map, RTL8366RB_PORT_LEARNDIS_CTRL,
1300319a70a5SLuiz Angelo Daros de Luca 					 BIT(port),
1301319a70a5SLuiz Angelo Daros de Luca 					 (flags.val & BR_LEARNING) ? 0 : BIT(port));
1302319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1303319a70a5SLuiz Angelo Daros de Luca 			return ret;
1304319a70a5SLuiz Angelo Daros de Luca 	}
1305319a70a5SLuiz Angelo Daros de Luca 
1306319a70a5SLuiz Angelo Daros de Luca 	return 0;
1307319a70a5SLuiz Angelo Daros de Luca }
1308319a70a5SLuiz Angelo Daros de Luca 
1309319a70a5SLuiz Angelo Daros de Luca static void
rtl8366rb_port_stp_state_set(struct dsa_switch * ds,int port,u8 state)1310319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_stp_state_set(struct dsa_switch *ds, int port, u8 state)
1311319a70a5SLuiz Angelo Daros de Luca {
1312f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1313319a70a5SLuiz Angelo Daros de Luca 	u32 val;
1314319a70a5SLuiz Angelo Daros de Luca 	int i;
1315319a70a5SLuiz Angelo Daros de Luca 
1316319a70a5SLuiz Angelo Daros de Luca 	switch (state) {
1317319a70a5SLuiz Angelo Daros de Luca 	case BR_STATE_DISABLED:
1318319a70a5SLuiz Angelo Daros de Luca 		val = RTL8366RB_STP_STATE_DISABLED;
1319319a70a5SLuiz Angelo Daros de Luca 		break;
1320319a70a5SLuiz Angelo Daros de Luca 	case BR_STATE_BLOCKING:
1321319a70a5SLuiz Angelo Daros de Luca 	case BR_STATE_LISTENING:
1322319a70a5SLuiz Angelo Daros de Luca 		val = RTL8366RB_STP_STATE_BLOCKING;
1323319a70a5SLuiz Angelo Daros de Luca 		break;
1324319a70a5SLuiz Angelo Daros de Luca 	case BR_STATE_LEARNING:
1325319a70a5SLuiz Angelo Daros de Luca 		val = RTL8366RB_STP_STATE_LEARNING;
1326319a70a5SLuiz Angelo Daros de Luca 		break;
1327319a70a5SLuiz Angelo Daros de Luca 	case BR_STATE_FORWARDING:
1328319a70a5SLuiz Angelo Daros de Luca 		val = RTL8366RB_STP_STATE_FORWARDING;
1329319a70a5SLuiz Angelo Daros de Luca 		break;
1330319a70a5SLuiz Angelo Daros de Luca 	default:
1331f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "unknown bridge state requested\n");
1332319a70a5SLuiz Angelo Daros de Luca 		return;
1333319a70a5SLuiz Angelo Daros de Luca 	}
1334319a70a5SLuiz Angelo Daros de Luca 
1335319a70a5SLuiz Angelo Daros de Luca 	/* Set the same status for the port on all the FIDs */
1336319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < RTL8366RB_NUM_FIDS; i++) {
1337f5f11907SLuiz Angelo Daros de Luca 		regmap_update_bits(priv->map, RTL8366RB_STP_STATE_BASE + i,
1338319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_STP_STATE_MASK(port),
1339319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_STP_STATE(port, val));
1340319a70a5SLuiz Angelo Daros de Luca 	}
1341319a70a5SLuiz Angelo Daros de Luca }
1342319a70a5SLuiz Angelo Daros de Luca 
1343319a70a5SLuiz Angelo Daros de Luca static void
rtl8366rb_port_fast_age(struct dsa_switch * ds,int port)1344319a70a5SLuiz Angelo Daros de Luca rtl8366rb_port_fast_age(struct dsa_switch *ds, int port)
1345319a70a5SLuiz Angelo Daros de Luca {
1346f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1347319a70a5SLuiz Angelo Daros de Luca 
1348319a70a5SLuiz Angelo Daros de Luca 	/* This will age out any learned L2 entries */
1349f5f11907SLuiz Angelo Daros de Luca 	regmap_update_bits(priv->map, RTL8366RB_SECURITY_CTRL,
1350319a70a5SLuiz Angelo Daros de Luca 			   BIT(port), BIT(port));
1351319a70a5SLuiz Angelo Daros de Luca 	/* Restore the normal state of things */
1352f5f11907SLuiz Angelo Daros de Luca 	regmap_update_bits(priv->map, RTL8366RB_SECURITY_CTRL,
1353319a70a5SLuiz Angelo Daros de Luca 			   BIT(port), 0);
1354319a70a5SLuiz Angelo Daros de Luca }
1355319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_change_mtu(struct dsa_switch * ds,int port,int new_mtu)1356319a70a5SLuiz Angelo Daros de Luca static int rtl8366rb_change_mtu(struct dsa_switch *ds, int port, int new_mtu)
1357319a70a5SLuiz Angelo Daros de Luca {
1358f5f11907SLuiz Angelo Daros de Luca 	struct realtek_priv *priv = ds->priv;
1359319a70a5SLuiz Angelo Daros de Luca 	struct rtl8366rb *rb;
1360319a70a5SLuiz Angelo Daros de Luca 	unsigned int max_mtu;
1361319a70a5SLuiz Angelo Daros de Luca 	u32 len;
1362319a70a5SLuiz Angelo Daros de Luca 	int i;
1363319a70a5SLuiz Angelo Daros de Luca 
1364319a70a5SLuiz Angelo Daros de Luca 	/* Cache the per-port MTU setting */
1365f5f11907SLuiz Angelo Daros de Luca 	rb = priv->chip_data;
1366319a70a5SLuiz Angelo Daros de Luca 	rb->max_mtu[port] = new_mtu;
1367319a70a5SLuiz Angelo Daros de Luca 
1368319a70a5SLuiz Angelo Daros de Luca 	/* Roof out the MTU for the entire switch to the greatest
1369319a70a5SLuiz Angelo Daros de Luca 	 * common denominator: the biggest set for any one port will
1370319a70a5SLuiz Angelo Daros de Luca 	 * be the biggest MTU for the switch.
1371319a70a5SLuiz Angelo Daros de Luca 	 *
1372319a70a5SLuiz Angelo Daros de Luca 	 * The first setting, 1522 bytes, is max IP packet 1500 bytes,
1373319a70a5SLuiz Angelo Daros de Luca 	 * plus ethernet header, 1518 bytes, plus CPU tag, 4 bytes.
1374319a70a5SLuiz Angelo Daros de Luca 	 * This function should consider the parameter an SDU, so the
1375319a70a5SLuiz Angelo Daros de Luca 	 * MTU passed for this setting is 1518 bytes. The same logic
1376319a70a5SLuiz Angelo Daros de Luca 	 * of subtracting the DSA tag of 4 bytes apply to the other
1377319a70a5SLuiz Angelo Daros de Luca 	 * settings.
1378319a70a5SLuiz Angelo Daros de Luca 	 */
1379319a70a5SLuiz Angelo Daros de Luca 	max_mtu = 1518;
1380319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < RTL8366RB_NUM_PORTS; i++) {
1381319a70a5SLuiz Angelo Daros de Luca 		if (rb->max_mtu[i] > max_mtu)
1382319a70a5SLuiz Angelo Daros de Luca 			max_mtu = rb->max_mtu[i];
1383319a70a5SLuiz Angelo Daros de Luca 	}
1384319a70a5SLuiz Angelo Daros de Luca 	if (max_mtu <= 1518)
1385319a70a5SLuiz Angelo Daros de Luca 		len = RTL8366RB_SGCR_MAX_LENGTH_1522;
1386319a70a5SLuiz Angelo Daros de Luca 	else if (max_mtu > 1518 && max_mtu <= 1532)
1387319a70a5SLuiz Angelo Daros de Luca 		len = RTL8366RB_SGCR_MAX_LENGTH_1536;
1388319a70a5SLuiz Angelo Daros de Luca 	else if (max_mtu > 1532 && max_mtu <= 1548)
1389319a70a5SLuiz Angelo Daros de Luca 		len = RTL8366RB_SGCR_MAX_LENGTH_1552;
1390319a70a5SLuiz Angelo Daros de Luca 	else
1391319a70a5SLuiz Angelo Daros de Luca 		len = RTL8366RB_SGCR_MAX_LENGTH_16000;
1392319a70a5SLuiz Angelo Daros de Luca 
1393f5f11907SLuiz Angelo Daros de Luca 	return regmap_update_bits(priv->map, RTL8366RB_SGCR,
1394319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_SGCR_MAX_LENGTH_MASK,
1395319a70a5SLuiz Angelo Daros de Luca 				  len);
1396319a70a5SLuiz Angelo Daros de Luca }
1397319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_max_mtu(struct dsa_switch * ds,int port)1398319a70a5SLuiz Angelo Daros de Luca static int rtl8366rb_max_mtu(struct dsa_switch *ds, int port)
1399319a70a5SLuiz Angelo Daros de Luca {
1400319a70a5SLuiz Angelo Daros de Luca 	/* The max MTU is 16000 bytes, so we subtract the CPU tag
1401319a70a5SLuiz Angelo Daros de Luca 	 * and the max presented to the system is 15996 bytes.
1402319a70a5SLuiz Angelo Daros de Luca 	 */
1403319a70a5SLuiz Angelo Daros de Luca 	return 15996;
1404319a70a5SLuiz Angelo Daros de Luca }
1405319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_get_vlan_4k(struct realtek_priv * priv,u32 vid,struct rtl8366_vlan_4k * vlan4k)1406f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_get_vlan_4k(struct realtek_priv *priv, u32 vid,
1407319a70a5SLuiz Angelo Daros de Luca 				 struct rtl8366_vlan_4k *vlan4k)
1408319a70a5SLuiz Angelo Daros de Luca {
1409319a70a5SLuiz Angelo Daros de Luca 	u32 data[3];
1410319a70a5SLuiz Angelo Daros de Luca 	int ret;
1411319a70a5SLuiz Angelo Daros de Luca 	int i;
1412319a70a5SLuiz Angelo Daros de Luca 
1413319a70a5SLuiz Angelo Daros de Luca 	memset(vlan4k, '\0', sizeof(struct rtl8366_vlan_4k));
1414319a70a5SLuiz Angelo Daros de Luca 
1415319a70a5SLuiz Angelo Daros de Luca 	if (vid >= RTL8366RB_NUM_VIDS)
1416319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1417319a70a5SLuiz Angelo Daros de Luca 
1418319a70a5SLuiz Angelo Daros de Luca 	/* write VID */
1419f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_VLAN_TABLE_WRITE_BASE,
1420319a70a5SLuiz Angelo Daros de Luca 			   vid & RTL8366RB_VLAN_VID_MASK);
1421319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1422319a70a5SLuiz Angelo Daros de Luca 		return ret;
1423319a70a5SLuiz Angelo Daros de Luca 
1424319a70a5SLuiz Angelo Daros de Luca 	/* write table access control word */
1425f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_TABLE_ACCESS_CTRL_REG,
1426319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_TABLE_VLAN_READ_CTRL);
1427319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1428319a70a5SLuiz Angelo Daros de Luca 		return ret;
1429319a70a5SLuiz Angelo Daros de Luca 
1430319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < 3; i++) {
1431f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_read(priv->map,
1432319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_VLAN_TABLE_READ_BASE + i,
1433319a70a5SLuiz Angelo Daros de Luca 				  &data[i]);
1434319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1435319a70a5SLuiz Angelo Daros de Luca 			return ret;
1436319a70a5SLuiz Angelo Daros de Luca 	}
1437319a70a5SLuiz Angelo Daros de Luca 
1438319a70a5SLuiz Angelo Daros de Luca 	vlan4k->vid = vid;
1439319a70a5SLuiz Angelo Daros de Luca 	vlan4k->untag = (data[1] >> RTL8366RB_VLAN_UNTAG_SHIFT) &
1440319a70a5SLuiz Angelo Daros de Luca 			RTL8366RB_VLAN_UNTAG_MASK;
1441319a70a5SLuiz Angelo Daros de Luca 	vlan4k->member = data[1] & RTL8366RB_VLAN_MEMBER_MASK;
1442319a70a5SLuiz Angelo Daros de Luca 	vlan4k->fid = data[2] & RTL8366RB_VLAN_FID_MASK;
1443319a70a5SLuiz Angelo Daros de Luca 
1444319a70a5SLuiz Angelo Daros de Luca 	return 0;
1445319a70a5SLuiz Angelo Daros de Luca }
1446319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_set_vlan_4k(struct realtek_priv * priv,const struct rtl8366_vlan_4k * vlan4k)1447f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_set_vlan_4k(struct realtek_priv *priv,
1448319a70a5SLuiz Angelo Daros de Luca 				 const struct rtl8366_vlan_4k *vlan4k)
1449319a70a5SLuiz Angelo Daros de Luca {
1450319a70a5SLuiz Angelo Daros de Luca 	u32 data[3];
1451319a70a5SLuiz Angelo Daros de Luca 	int ret;
1452319a70a5SLuiz Angelo Daros de Luca 	int i;
1453319a70a5SLuiz Angelo Daros de Luca 
1454319a70a5SLuiz Angelo Daros de Luca 	if (vlan4k->vid >= RTL8366RB_NUM_VIDS ||
1455319a70a5SLuiz Angelo Daros de Luca 	    vlan4k->member > RTL8366RB_VLAN_MEMBER_MASK ||
1456319a70a5SLuiz Angelo Daros de Luca 	    vlan4k->untag > RTL8366RB_VLAN_UNTAG_MASK ||
1457319a70a5SLuiz Angelo Daros de Luca 	    vlan4k->fid > RTL8366RB_FIDMAX)
1458319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1459319a70a5SLuiz Angelo Daros de Luca 
1460319a70a5SLuiz Angelo Daros de Luca 	data[0] = vlan4k->vid & RTL8366RB_VLAN_VID_MASK;
1461319a70a5SLuiz Angelo Daros de Luca 	data[1] = (vlan4k->member & RTL8366RB_VLAN_MEMBER_MASK) |
1462319a70a5SLuiz Angelo Daros de Luca 		  ((vlan4k->untag & RTL8366RB_VLAN_UNTAG_MASK) <<
1463319a70a5SLuiz Angelo Daros de Luca 			RTL8366RB_VLAN_UNTAG_SHIFT);
1464319a70a5SLuiz Angelo Daros de Luca 	data[2] = vlan4k->fid & RTL8366RB_VLAN_FID_MASK;
1465319a70a5SLuiz Angelo Daros de Luca 
1466319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < 3; i++) {
1467f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_write(priv->map,
1468319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_VLAN_TABLE_WRITE_BASE + i,
1469319a70a5SLuiz Angelo Daros de Luca 				   data[i]);
1470319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1471319a70a5SLuiz Angelo Daros de Luca 			return ret;
1472319a70a5SLuiz Angelo Daros de Luca 	}
1473319a70a5SLuiz Angelo Daros de Luca 
1474319a70a5SLuiz Angelo Daros de Luca 	/* write table access control word */
1475f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_write(priv->map, RTL8366RB_TABLE_ACCESS_CTRL_REG,
1476319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_TABLE_VLAN_WRITE_CTRL);
1477319a70a5SLuiz Angelo Daros de Luca 
1478319a70a5SLuiz Angelo Daros de Luca 	return ret;
1479319a70a5SLuiz Angelo Daros de Luca }
1480319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_get_vlan_mc(struct realtek_priv * priv,u32 index,struct rtl8366_vlan_mc * vlanmc)1481f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_get_vlan_mc(struct realtek_priv *priv, u32 index,
1482319a70a5SLuiz Angelo Daros de Luca 				 struct rtl8366_vlan_mc *vlanmc)
1483319a70a5SLuiz Angelo Daros de Luca {
1484319a70a5SLuiz Angelo Daros de Luca 	u32 data[3];
1485319a70a5SLuiz Angelo Daros de Luca 	int ret;
1486319a70a5SLuiz Angelo Daros de Luca 	int i;
1487319a70a5SLuiz Angelo Daros de Luca 
1488319a70a5SLuiz Angelo Daros de Luca 	memset(vlanmc, '\0', sizeof(struct rtl8366_vlan_mc));
1489319a70a5SLuiz Angelo Daros de Luca 
1490319a70a5SLuiz Angelo Daros de Luca 	if (index >= RTL8366RB_NUM_VLANS)
1491319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1492319a70a5SLuiz Angelo Daros de Luca 
1493319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < 3; i++) {
1494f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_read(priv->map,
1495319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_VLAN_MC_BASE(index) + i,
1496319a70a5SLuiz Angelo Daros de Luca 				  &data[i]);
1497319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1498319a70a5SLuiz Angelo Daros de Luca 			return ret;
1499319a70a5SLuiz Angelo Daros de Luca 	}
1500319a70a5SLuiz Angelo Daros de Luca 
1501319a70a5SLuiz Angelo Daros de Luca 	vlanmc->vid = data[0] & RTL8366RB_VLAN_VID_MASK;
1502319a70a5SLuiz Angelo Daros de Luca 	vlanmc->priority = (data[0] >> RTL8366RB_VLAN_PRIORITY_SHIFT) &
1503319a70a5SLuiz Angelo Daros de Luca 		RTL8366RB_VLAN_PRIORITY_MASK;
1504319a70a5SLuiz Angelo Daros de Luca 	vlanmc->untag = (data[1] >> RTL8366RB_VLAN_UNTAG_SHIFT) &
1505319a70a5SLuiz Angelo Daros de Luca 		RTL8366RB_VLAN_UNTAG_MASK;
1506319a70a5SLuiz Angelo Daros de Luca 	vlanmc->member = data[1] & RTL8366RB_VLAN_MEMBER_MASK;
1507319a70a5SLuiz Angelo Daros de Luca 	vlanmc->fid = data[2] & RTL8366RB_VLAN_FID_MASK;
1508319a70a5SLuiz Angelo Daros de Luca 
1509319a70a5SLuiz Angelo Daros de Luca 	return 0;
1510319a70a5SLuiz Angelo Daros de Luca }
1511319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_set_vlan_mc(struct realtek_priv * priv,u32 index,const struct rtl8366_vlan_mc * vlanmc)1512f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_set_vlan_mc(struct realtek_priv *priv, u32 index,
1513319a70a5SLuiz Angelo Daros de Luca 				 const struct rtl8366_vlan_mc *vlanmc)
1514319a70a5SLuiz Angelo Daros de Luca {
1515319a70a5SLuiz Angelo Daros de Luca 	u32 data[3];
1516319a70a5SLuiz Angelo Daros de Luca 	int ret;
1517319a70a5SLuiz Angelo Daros de Luca 	int i;
1518319a70a5SLuiz Angelo Daros de Luca 
1519319a70a5SLuiz Angelo Daros de Luca 	if (index >= RTL8366RB_NUM_VLANS ||
1520319a70a5SLuiz Angelo Daros de Luca 	    vlanmc->vid >= RTL8366RB_NUM_VIDS ||
1521319a70a5SLuiz Angelo Daros de Luca 	    vlanmc->priority > RTL8366RB_PRIORITYMAX ||
1522319a70a5SLuiz Angelo Daros de Luca 	    vlanmc->member > RTL8366RB_VLAN_MEMBER_MASK ||
1523319a70a5SLuiz Angelo Daros de Luca 	    vlanmc->untag > RTL8366RB_VLAN_UNTAG_MASK ||
1524319a70a5SLuiz Angelo Daros de Luca 	    vlanmc->fid > RTL8366RB_FIDMAX)
1525319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1526319a70a5SLuiz Angelo Daros de Luca 
1527319a70a5SLuiz Angelo Daros de Luca 	data[0] = (vlanmc->vid & RTL8366RB_VLAN_VID_MASK) |
1528319a70a5SLuiz Angelo Daros de Luca 		  ((vlanmc->priority & RTL8366RB_VLAN_PRIORITY_MASK) <<
1529319a70a5SLuiz Angelo Daros de Luca 			RTL8366RB_VLAN_PRIORITY_SHIFT);
1530319a70a5SLuiz Angelo Daros de Luca 	data[1] = (vlanmc->member & RTL8366RB_VLAN_MEMBER_MASK) |
1531319a70a5SLuiz Angelo Daros de Luca 		  ((vlanmc->untag & RTL8366RB_VLAN_UNTAG_MASK) <<
1532319a70a5SLuiz Angelo Daros de Luca 			RTL8366RB_VLAN_UNTAG_SHIFT);
1533319a70a5SLuiz Angelo Daros de Luca 	data[2] = vlanmc->fid & RTL8366RB_VLAN_FID_MASK;
1534319a70a5SLuiz Angelo Daros de Luca 
1535319a70a5SLuiz Angelo Daros de Luca 	for (i = 0; i < 3; i++) {
1536f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_write(priv->map,
1537319a70a5SLuiz Angelo Daros de Luca 				   RTL8366RB_VLAN_MC_BASE(index) + i,
1538319a70a5SLuiz Angelo Daros de Luca 				   data[i]);
1539319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1540319a70a5SLuiz Angelo Daros de Luca 			return ret;
1541319a70a5SLuiz Angelo Daros de Luca 	}
1542319a70a5SLuiz Angelo Daros de Luca 
1543319a70a5SLuiz Angelo Daros de Luca 	return 0;
1544319a70a5SLuiz Angelo Daros de Luca }
1545319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_get_mc_index(struct realtek_priv * priv,int port,int * val)1546f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_get_mc_index(struct realtek_priv *priv, int port, int *val)
1547319a70a5SLuiz Angelo Daros de Luca {
1548319a70a5SLuiz Angelo Daros de Luca 	u32 data;
1549319a70a5SLuiz Angelo Daros de Luca 	int ret;
1550319a70a5SLuiz Angelo Daros de Luca 
1551f5f11907SLuiz Angelo Daros de Luca 	if (port >= priv->num_ports)
1552319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1553319a70a5SLuiz Angelo Daros de Luca 
1554f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, RTL8366RB_PORT_VLAN_CTRL_REG(port),
1555319a70a5SLuiz Angelo Daros de Luca 			  &data);
1556319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1557319a70a5SLuiz Angelo Daros de Luca 		return ret;
1558319a70a5SLuiz Angelo Daros de Luca 
1559319a70a5SLuiz Angelo Daros de Luca 	*val = (data >> RTL8366RB_PORT_VLAN_CTRL_SHIFT(port)) &
1560319a70a5SLuiz Angelo Daros de Luca 		RTL8366RB_PORT_VLAN_CTRL_MASK;
1561319a70a5SLuiz Angelo Daros de Luca 
1562319a70a5SLuiz Angelo Daros de Luca 	return 0;
1563319a70a5SLuiz Angelo Daros de Luca }
1564319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_set_mc_index(struct realtek_priv * priv,int port,int index)1565f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_set_mc_index(struct realtek_priv *priv, int port, int index)
1566319a70a5SLuiz Angelo Daros de Luca {
1567319a70a5SLuiz Angelo Daros de Luca 	struct rtl8366rb *rb;
1568319a70a5SLuiz Angelo Daros de Luca 	bool pvid_enabled;
1569319a70a5SLuiz Angelo Daros de Luca 	int ret;
1570319a70a5SLuiz Angelo Daros de Luca 
1571f5f11907SLuiz Angelo Daros de Luca 	rb = priv->chip_data;
1572319a70a5SLuiz Angelo Daros de Luca 	pvid_enabled = !!index;
1573319a70a5SLuiz Angelo Daros de Luca 
1574f5f11907SLuiz Angelo Daros de Luca 	if (port >= priv->num_ports || index >= RTL8366RB_NUM_VLANS)
1575319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1576319a70a5SLuiz Angelo Daros de Luca 
1577f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_update_bits(priv->map, RTL8366RB_PORT_VLAN_CTRL_REG(port),
1578319a70a5SLuiz Angelo Daros de Luca 				 RTL8366RB_PORT_VLAN_CTRL_MASK <<
1579319a70a5SLuiz Angelo Daros de Luca 					RTL8366RB_PORT_VLAN_CTRL_SHIFT(port),
1580319a70a5SLuiz Angelo Daros de Luca 				 (index & RTL8366RB_PORT_VLAN_CTRL_MASK) <<
1581319a70a5SLuiz Angelo Daros de Luca 					RTL8366RB_PORT_VLAN_CTRL_SHIFT(port));
1582319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1583319a70a5SLuiz Angelo Daros de Luca 		return ret;
1584319a70a5SLuiz Angelo Daros de Luca 
1585319a70a5SLuiz Angelo Daros de Luca 	rb->pvid_enabled[port] = pvid_enabled;
1586319a70a5SLuiz Angelo Daros de Luca 
1587319a70a5SLuiz Angelo Daros de Luca 	/* If VLAN filtering is enabled and PVID is also enabled, we must
1588319a70a5SLuiz Angelo Daros de Luca 	 * not drop any untagged or C-tagged frames. Make sure to update the
1589319a70a5SLuiz Angelo Daros de Luca 	 * filtering setting.
1590319a70a5SLuiz Angelo Daros de Luca 	 */
1591f5f11907SLuiz Angelo Daros de Luca 	if (dsa_port_is_vlan_filtering(dsa_to_port(priv->ds, port)))
1592f5f11907SLuiz Angelo Daros de Luca 		ret = rtl8366rb_drop_untagged(priv, port, !pvid_enabled);
1593319a70a5SLuiz Angelo Daros de Luca 
1594319a70a5SLuiz Angelo Daros de Luca 	return ret;
1595319a70a5SLuiz Angelo Daros de Luca }
1596319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_is_vlan_valid(struct realtek_priv * priv,unsigned int vlan)1597f5f11907SLuiz Angelo Daros de Luca static bool rtl8366rb_is_vlan_valid(struct realtek_priv *priv, unsigned int vlan)
1598319a70a5SLuiz Angelo Daros de Luca {
1599319a70a5SLuiz Angelo Daros de Luca 	unsigned int max = RTL8366RB_NUM_VLANS - 1;
1600319a70a5SLuiz Angelo Daros de Luca 
1601f5f11907SLuiz Angelo Daros de Luca 	if (priv->vlan4k_enabled)
1602319a70a5SLuiz Angelo Daros de Luca 		max = RTL8366RB_NUM_VIDS - 1;
1603319a70a5SLuiz Angelo Daros de Luca 
1604319a70a5SLuiz Angelo Daros de Luca 	if (vlan > max)
1605319a70a5SLuiz Angelo Daros de Luca 		return false;
1606319a70a5SLuiz Angelo Daros de Luca 
1607319a70a5SLuiz Angelo Daros de Luca 	return true;
1608319a70a5SLuiz Angelo Daros de Luca }
1609319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_enable_vlan(struct realtek_priv * priv,bool enable)1610f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_enable_vlan(struct realtek_priv *priv, bool enable)
1611319a70a5SLuiz Angelo Daros de Luca {
1612f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "%s VLAN\n", enable ? "enable" : "disable");
1613f5f11907SLuiz Angelo Daros de Luca 	return regmap_update_bits(priv->map,
1614319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_SGCR, RTL8366RB_SGCR_EN_VLAN,
1615319a70a5SLuiz Angelo Daros de Luca 				  enable ? RTL8366RB_SGCR_EN_VLAN : 0);
1616319a70a5SLuiz Angelo Daros de Luca }
1617319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_enable_vlan4k(struct realtek_priv * priv,bool enable)1618f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_enable_vlan4k(struct realtek_priv *priv, bool enable)
1619319a70a5SLuiz Angelo Daros de Luca {
1620f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "%s VLAN 4k\n", enable ? "enable" : "disable");
1621f5f11907SLuiz Angelo Daros de Luca 	return regmap_update_bits(priv->map, RTL8366RB_SGCR,
1622319a70a5SLuiz Angelo Daros de Luca 				  RTL8366RB_SGCR_EN_VLAN_4KTB,
1623319a70a5SLuiz Angelo Daros de Luca 				  enable ? RTL8366RB_SGCR_EN_VLAN_4KTB : 0);
1624319a70a5SLuiz Angelo Daros de Luca }
1625319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_phy_read(struct realtek_priv * priv,int phy,int regnum)1626f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_phy_read(struct realtek_priv *priv, int phy, int regnum)
1627319a70a5SLuiz Angelo Daros de Luca {
1628319a70a5SLuiz Angelo Daros de Luca 	u32 val;
1629319a70a5SLuiz Angelo Daros de Luca 	u32 reg;
1630319a70a5SLuiz Angelo Daros de Luca 	int ret;
1631319a70a5SLuiz Angelo Daros de Luca 
1632319a70a5SLuiz Angelo Daros de Luca 	if (phy > RTL8366RB_PHY_NO_MAX)
1633319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1634319a70a5SLuiz Angelo Daros de Luca 
1635f008f8d0SAlvin Šipraga 	mutex_lock(&priv->map_lock);
1636f008f8d0SAlvin Šipraga 
1637f008f8d0SAlvin Šipraga 	ret = regmap_write(priv->map_nolock, RTL8366RB_PHY_ACCESS_CTRL_REG,
1638319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_PHY_CTRL_READ);
1639319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1640f008f8d0SAlvin Šipraga 		goto out;
1641319a70a5SLuiz Angelo Daros de Luca 
1642319a70a5SLuiz Angelo Daros de Luca 	reg = 0x8000 | (1 << (phy + RTL8366RB_PHY_NO_OFFSET)) | regnum;
1643319a70a5SLuiz Angelo Daros de Luca 
1644f008f8d0SAlvin Šipraga 	ret = regmap_write(priv->map_nolock, reg, 0);
1645319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
1646f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev,
1647319a70a5SLuiz Angelo Daros de Luca 			"failed to write PHY%d reg %04x @ %04x, ret %d\n",
1648319a70a5SLuiz Angelo Daros de Luca 			phy, regnum, reg, ret);
1649f008f8d0SAlvin Šipraga 		goto out;
1650319a70a5SLuiz Angelo Daros de Luca 	}
1651319a70a5SLuiz Angelo Daros de Luca 
1652f008f8d0SAlvin Šipraga 	ret = regmap_read(priv->map_nolock, RTL8366RB_PHY_ACCESS_DATA_REG,
1653f008f8d0SAlvin Šipraga 			  &val);
1654319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1655f008f8d0SAlvin Šipraga 		goto out;
1656f008f8d0SAlvin Šipraga 
1657f008f8d0SAlvin Šipraga 	ret = val;
1658319a70a5SLuiz Angelo Daros de Luca 
1659f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "read PHY%d register 0x%04x @ %08x, val <- %04x\n",
1660319a70a5SLuiz Angelo Daros de Luca 		phy, regnum, reg, val);
1661319a70a5SLuiz Angelo Daros de Luca 
1662f008f8d0SAlvin Šipraga out:
1663f008f8d0SAlvin Šipraga 	mutex_unlock(&priv->map_lock);
1664f008f8d0SAlvin Šipraga 
1665f008f8d0SAlvin Šipraga 	return ret;
1666319a70a5SLuiz Angelo Daros de Luca }
1667319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_phy_write(struct realtek_priv * priv,int phy,int regnum,u16 val)1668f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_phy_write(struct realtek_priv *priv, int phy, int regnum,
1669319a70a5SLuiz Angelo Daros de Luca 			       u16 val)
1670319a70a5SLuiz Angelo Daros de Luca {
1671319a70a5SLuiz Angelo Daros de Luca 	u32 reg;
1672319a70a5SLuiz Angelo Daros de Luca 	int ret;
1673319a70a5SLuiz Angelo Daros de Luca 
1674319a70a5SLuiz Angelo Daros de Luca 	if (phy > RTL8366RB_PHY_NO_MAX)
1675319a70a5SLuiz Angelo Daros de Luca 		return -EINVAL;
1676319a70a5SLuiz Angelo Daros de Luca 
1677f008f8d0SAlvin Šipraga 	mutex_lock(&priv->map_lock);
1678f008f8d0SAlvin Šipraga 
1679f008f8d0SAlvin Šipraga 	ret = regmap_write(priv->map_nolock, RTL8366RB_PHY_ACCESS_CTRL_REG,
1680319a70a5SLuiz Angelo Daros de Luca 			   RTL8366RB_PHY_CTRL_WRITE);
1681319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1682f008f8d0SAlvin Šipraga 		goto out;
1683319a70a5SLuiz Angelo Daros de Luca 
1684319a70a5SLuiz Angelo Daros de Luca 	reg = 0x8000 | (1 << (phy + RTL8366RB_PHY_NO_OFFSET)) | regnum;
1685319a70a5SLuiz Angelo Daros de Luca 
1686f5f11907SLuiz Angelo Daros de Luca 	dev_dbg(priv->dev, "write PHY%d register 0x%04x @ %04x, val -> %04x\n",
1687319a70a5SLuiz Angelo Daros de Luca 		phy, regnum, reg, val);
1688319a70a5SLuiz Angelo Daros de Luca 
1689f008f8d0SAlvin Šipraga 	ret = regmap_write(priv->map_nolock, reg, val);
1690319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1691f008f8d0SAlvin Šipraga 		goto out;
1692319a70a5SLuiz Angelo Daros de Luca 
1693f008f8d0SAlvin Šipraga out:
1694f008f8d0SAlvin Šipraga 	mutex_unlock(&priv->map_lock);
1695f008f8d0SAlvin Šipraga 
1696f008f8d0SAlvin Šipraga 	return ret;
1697319a70a5SLuiz Angelo Daros de Luca }
1698319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_dsa_phy_read(struct dsa_switch * ds,int phy,int regnum)1699aac94001SLuiz Angelo Daros de Luca static int rtl8366rb_dsa_phy_read(struct dsa_switch *ds, int phy, int regnum)
1700aac94001SLuiz Angelo Daros de Luca {
1701aac94001SLuiz Angelo Daros de Luca 	return rtl8366rb_phy_read(ds->priv, phy, regnum);
1702aac94001SLuiz Angelo Daros de Luca }
1703aac94001SLuiz Angelo Daros de Luca 
rtl8366rb_dsa_phy_write(struct dsa_switch * ds,int phy,int regnum,u16 val)1704aac94001SLuiz Angelo Daros de Luca static int rtl8366rb_dsa_phy_write(struct dsa_switch *ds, int phy, int regnum,
1705aac94001SLuiz Angelo Daros de Luca 				   u16 val)
1706aac94001SLuiz Angelo Daros de Luca {
1707aac94001SLuiz Angelo Daros de Luca 	return rtl8366rb_phy_write(ds->priv, phy, regnum, val);
1708aac94001SLuiz Angelo Daros de Luca }
1709aac94001SLuiz Angelo Daros de Luca 
rtl8366rb_reset_chip(struct realtek_priv * priv)1710f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_reset_chip(struct realtek_priv *priv)
1711319a70a5SLuiz Angelo Daros de Luca {
1712319a70a5SLuiz Angelo Daros de Luca 	int timeout = 10;
1713319a70a5SLuiz Angelo Daros de Luca 	u32 val;
1714319a70a5SLuiz Angelo Daros de Luca 	int ret;
1715319a70a5SLuiz Angelo Daros de Luca 
1716cd645dc5SLuiz Angelo Daros de Luca 	priv->write_reg_noack(priv, RTL8366RB_RESET_CTRL_REG,
1717319a70a5SLuiz Angelo Daros de Luca 			      RTL8366RB_CHIP_CTRL_RESET_HW);
1718319a70a5SLuiz Angelo Daros de Luca 	do {
1719319a70a5SLuiz Angelo Daros de Luca 		usleep_range(20000, 25000);
1720f5f11907SLuiz Angelo Daros de Luca 		ret = regmap_read(priv->map, RTL8366RB_RESET_CTRL_REG, &val);
1721319a70a5SLuiz Angelo Daros de Luca 		if (ret)
1722319a70a5SLuiz Angelo Daros de Luca 			return ret;
1723319a70a5SLuiz Angelo Daros de Luca 
1724319a70a5SLuiz Angelo Daros de Luca 		if (!(val & RTL8366RB_CHIP_CTRL_RESET_HW))
1725319a70a5SLuiz Angelo Daros de Luca 			break;
1726319a70a5SLuiz Angelo Daros de Luca 	} while (--timeout);
1727319a70a5SLuiz Angelo Daros de Luca 
1728319a70a5SLuiz Angelo Daros de Luca 	if (!timeout) {
1729f5f11907SLuiz Angelo Daros de Luca 		dev_err(priv->dev, "timeout waiting for the switch to reset\n");
1730319a70a5SLuiz Angelo Daros de Luca 		return -EIO;
1731319a70a5SLuiz Angelo Daros de Luca 	}
1732319a70a5SLuiz Angelo Daros de Luca 
1733319a70a5SLuiz Angelo Daros de Luca 	return 0;
1734319a70a5SLuiz Angelo Daros de Luca }
1735319a70a5SLuiz Angelo Daros de Luca 
rtl8366rb_detect(struct realtek_priv * priv)1736f5f11907SLuiz Angelo Daros de Luca static int rtl8366rb_detect(struct realtek_priv *priv)
1737319a70a5SLuiz Angelo Daros de Luca {
1738f5f11907SLuiz Angelo Daros de Luca 	struct device *dev = priv->dev;
1739319a70a5SLuiz Angelo Daros de Luca 	int ret;
1740319a70a5SLuiz Angelo Daros de Luca 	u32 val;
1741319a70a5SLuiz Angelo Daros de Luca 
1742319a70a5SLuiz Angelo Daros de Luca 	/* Detect device */
1743f5f11907SLuiz Angelo Daros de Luca 	ret = regmap_read(priv->map, 0x5c, &val);
1744319a70a5SLuiz Angelo Daros de Luca 	if (ret) {
1745319a70a5SLuiz Angelo Daros de Luca 		dev_err(dev, "can't get chip ID (%d)\n", ret);
1746319a70a5SLuiz Angelo Daros de Luca 		return ret;
1747319a70a5SLuiz Angelo Daros de Luca 	}
1748319a70a5SLuiz Angelo Daros de Luca 
1749319a70a5SLuiz Angelo Daros de Luca 	switch (val) {
1750319a70a5SLuiz Angelo Daros de Luca 	case 0x6027:
1751319a70a5SLuiz Angelo Daros de Luca 		dev_info(dev, "found an RTL8366S switch\n");
1752319a70a5SLuiz Angelo Daros de Luca 		dev_err(dev, "this switch is not yet supported, submit patches!\n");
1753319a70a5SLuiz Angelo Daros de Luca 		return -ENODEV;
1754319a70a5SLuiz Angelo Daros de Luca 	case 0x5937:
1755319a70a5SLuiz Angelo Daros de Luca 		dev_info(dev, "found an RTL8366RB switch\n");
1756f5f11907SLuiz Angelo Daros de Luca 		priv->cpu_port = RTL8366RB_PORT_NUM_CPU;
1757f5f11907SLuiz Angelo Daros de Luca 		priv->num_ports = RTL8366RB_NUM_PORTS;
1758f5f11907SLuiz Angelo Daros de Luca 		priv->num_vlan_mc = RTL8366RB_NUM_VLANS;
1759f5f11907SLuiz Angelo Daros de Luca 		priv->mib_counters = rtl8366rb_mib_counters;
1760f5f11907SLuiz Angelo Daros de Luca 		priv->num_mib_counters = ARRAY_SIZE(rtl8366rb_mib_counters);
1761319a70a5SLuiz Angelo Daros de Luca 		break;
1762319a70a5SLuiz Angelo Daros de Luca 	default:
1763319a70a5SLuiz Angelo Daros de Luca 		dev_info(dev, "found an Unknown Realtek switch (id=0x%04x)\n",
1764319a70a5SLuiz Angelo Daros de Luca 			 val);
1765319a70a5SLuiz Angelo Daros de Luca 		break;
1766319a70a5SLuiz Angelo Daros de Luca 	}
1767319a70a5SLuiz Angelo Daros de Luca 
1768f5f11907SLuiz Angelo Daros de Luca 	ret = rtl8366rb_reset_chip(priv);
1769319a70a5SLuiz Angelo Daros de Luca 	if (ret)
1770319a70a5SLuiz Angelo Daros de Luca 		return ret;
1771319a70a5SLuiz Angelo Daros de Luca 
1772319a70a5SLuiz Angelo Daros de Luca 	return 0;
1773319a70a5SLuiz Angelo Daros de Luca }
1774319a70a5SLuiz Angelo Daros de Luca 
1775aac94001SLuiz Angelo Daros de Luca static const struct dsa_switch_ops rtl8366rb_switch_ops_smi = {
1776319a70a5SLuiz Angelo Daros de Luca 	.get_tag_protocol = rtl8366_get_tag_protocol,
1777319a70a5SLuiz Angelo Daros de Luca 	.setup = rtl8366rb_setup,
1778b22eef68SRussell King (Oracle) 	.phylink_get_caps = rtl8366rb_phylink_get_caps,
1779319a70a5SLuiz Angelo Daros de Luca 	.phylink_mac_link_up = rtl8366rb_mac_link_up,
1780319a70a5SLuiz Angelo Daros de Luca 	.phylink_mac_link_down = rtl8366rb_mac_link_down,
1781319a70a5SLuiz Angelo Daros de Luca 	.get_strings = rtl8366_get_strings,
1782319a70a5SLuiz Angelo Daros de Luca 	.get_ethtool_stats = rtl8366_get_ethtool_stats,
1783319a70a5SLuiz Angelo Daros de Luca 	.get_sset_count = rtl8366_get_sset_count,
1784319a70a5SLuiz Angelo Daros de Luca 	.port_bridge_join = rtl8366rb_port_bridge_join,
1785319a70a5SLuiz Angelo Daros de Luca 	.port_bridge_leave = rtl8366rb_port_bridge_leave,
1786319a70a5SLuiz Angelo Daros de Luca 	.port_vlan_filtering = rtl8366rb_vlan_filtering,
1787319a70a5SLuiz Angelo Daros de Luca 	.port_vlan_add = rtl8366_vlan_add,
1788319a70a5SLuiz Angelo Daros de Luca 	.port_vlan_del = rtl8366_vlan_del,
1789319a70a5SLuiz Angelo Daros de Luca 	.port_enable = rtl8366rb_port_enable,
1790319a70a5SLuiz Angelo Daros de Luca 	.port_disable = rtl8366rb_port_disable,
1791319a70a5SLuiz Angelo Daros de Luca 	.port_pre_bridge_flags = rtl8366rb_port_pre_bridge_flags,
1792319a70a5SLuiz Angelo Daros de Luca 	.port_bridge_flags = rtl8366rb_port_bridge_flags,
1793319a70a5SLuiz Angelo Daros de Luca 	.port_stp_state_set = rtl8366rb_port_stp_state_set,
1794319a70a5SLuiz Angelo Daros de Luca 	.port_fast_age = rtl8366rb_port_fast_age,
1795319a70a5SLuiz Angelo Daros de Luca 	.port_change_mtu = rtl8366rb_change_mtu,
1796319a70a5SLuiz Angelo Daros de Luca 	.port_max_mtu = rtl8366rb_max_mtu,
1797319a70a5SLuiz Angelo Daros de Luca };
1798319a70a5SLuiz Angelo Daros de Luca 
1799aac94001SLuiz Angelo Daros de Luca static const struct dsa_switch_ops rtl8366rb_switch_ops_mdio = {
1800aac94001SLuiz Angelo Daros de Luca 	.get_tag_protocol = rtl8366_get_tag_protocol,
1801aac94001SLuiz Angelo Daros de Luca 	.setup = rtl8366rb_setup,
1802aac94001SLuiz Angelo Daros de Luca 	.phy_read = rtl8366rb_dsa_phy_read,
1803aac94001SLuiz Angelo Daros de Luca 	.phy_write = rtl8366rb_dsa_phy_write,
1804b22eef68SRussell King (Oracle) 	.phylink_get_caps = rtl8366rb_phylink_get_caps,
1805aac94001SLuiz Angelo Daros de Luca 	.phylink_mac_link_up = rtl8366rb_mac_link_up,
1806aac94001SLuiz Angelo Daros de Luca 	.phylink_mac_link_down = rtl8366rb_mac_link_down,
1807aac94001SLuiz Angelo Daros de Luca 	.get_strings = rtl8366_get_strings,
1808aac94001SLuiz Angelo Daros de Luca 	.get_ethtool_stats = rtl8366_get_ethtool_stats,
1809aac94001SLuiz Angelo Daros de Luca 	.get_sset_count = rtl8366_get_sset_count,
1810aac94001SLuiz Angelo Daros de Luca 	.port_bridge_join = rtl8366rb_port_bridge_join,
1811aac94001SLuiz Angelo Daros de Luca 	.port_bridge_leave = rtl8366rb_port_bridge_leave,
1812aac94001SLuiz Angelo Daros de Luca 	.port_vlan_filtering = rtl8366rb_vlan_filtering,
1813aac94001SLuiz Angelo Daros de Luca 	.port_vlan_add = rtl8366_vlan_add,
1814aac94001SLuiz Angelo Daros de Luca 	.port_vlan_del = rtl8366_vlan_del,
1815aac94001SLuiz Angelo Daros de Luca 	.port_enable = rtl8366rb_port_enable,
1816aac94001SLuiz Angelo Daros de Luca 	.port_disable = rtl8366rb_port_disable,
1817aac94001SLuiz Angelo Daros de Luca 	.port_pre_bridge_flags = rtl8366rb_port_pre_bridge_flags,
1818aac94001SLuiz Angelo Daros de Luca 	.port_bridge_flags = rtl8366rb_port_bridge_flags,
1819aac94001SLuiz Angelo Daros de Luca 	.port_stp_state_set = rtl8366rb_port_stp_state_set,
1820aac94001SLuiz Angelo Daros de Luca 	.port_fast_age = rtl8366rb_port_fast_age,
1821aac94001SLuiz Angelo Daros de Luca 	.port_change_mtu = rtl8366rb_change_mtu,
1822aac94001SLuiz Angelo Daros de Luca 	.port_max_mtu = rtl8366rb_max_mtu,
1823aac94001SLuiz Angelo Daros de Luca };
1824aac94001SLuiz Angelo Daros de Luca 
1825f5f11907SLuiz Angelo Daros de Luca static const struct realtek_ops rtl8366rb_ops = {
1826319a70a5SLuiz Angelo Daros de Luca 	.detect		= rtl8366rb_detect,
1827319a70a5SLuiz Angelo Daros de Luca 	.get_vlan_mc	= rtl8366rb_get_vlan_mc,
1828319a70a5SLuiz Angelo Daros de Luca 	.set_vlan_mc	= rtl8366rb_set_vlan_mc,
1829319a70a5SLuiz Angelo Daros de Luca 	.get_vlan_4k	= rtl8366rb_get_vlan_4k,
1830319a70a5SLuiz Angelo Daros de Luca 	.set_vlan_4k	= rtl8366rb_set_vlan_4k,
1831319a70a5SLuiz Angelo Daros de Luca 	.get_mc_index	= rtl8366rb_get_mc_index,
1832319a70a5SLuiz Angelo Daros de Luca 	.set_mc_index	= rtl8366rb_set_mc_index,
1833319a70a5SLuiz Angelo Daros de Luca 	.get_mib_counter = rtl8366rb_get_mib_counter,
1834319a70a5SLuiz Angelo Daros de Luca 	.is_vlan_valid	= rtl8366rb_is_vlan_valid,
1835319a70a5SLuiz Angelo Daros de Luca 	.enable_vlan	= rtl8366rb_enable_vlan,
1836319a70a5SLuiz Angelo Daros de Luca 	.enable_vlan4k	= rtl8366rb_enable_vlan4k,
1837319a70a5SLuiz Angelo Daros de Luca 	.phy_read	= rtl8366rb_phy_read,
1838319a70a5SLuiz Angelo Daros de Luca 	.phy_write	= rtl8366rb_phy_write,
1839319a70a5SLuiz Angelo Daros de Luca };
1840319a70a5SLuiz Angelo Daros de Luca 
1841f5f11907SLuiz Angelo Daros de Luca const struct realtek_variant rtl8366rb_variant = {
1842aac94001SLuiz Angelo Daros de Luca 	.ds_ops_smi = &rtl8366rb_switch_ops_smi,
1843aac94001SLuiz Angelo Daros de Luca 	.ds_ops_mdio = &rtl8366rb_switch_ops_mdio,
1844f5f11907SLuiz Angelo Daros de Luca 	.ops = &rtl8366rb_ops,
1845319a70a5SLuiz Angelo Daros de Luca 	.clk_delay = 10,
1846319a70a5SLuiz Angelo Daros de Luca 	.cmd_read = 0xa9,
1847319a70a5SLuiz Angelo Daros de Luca 	.cmd_write = 0xa8,
1848319a70a5SLuiz Angelo Daros de Luca 	.chip_data_sz = sizeof(struct rtl8366rb),
1849319a70a5SLuiz Angelo Daros de Luca };
1850319a70a5SLuiz Angelo Daros de Luca EXPORT_SYMBOL_GPL(rtl8366rb_variant);
1851765c39a4SLuiz Angelo Daros de Luca 
1852765c39a4SLuiz Angelo Daros de Luca MODULE_AUTHOR("Linus Walleij <linus.walleij@linaro.org>");
1853765c39a4SLuiz Angelo Daros de Luca MODULE_DESCRIPTION("Driver for RTL8366RB ethernet switch");
1854765c39a4SLuiz Angelo Daros de Luca MODULE_LICENSE("GPL");
1855