xref: /openbmc/linux/drivers/mfd/rohm-bd71828.c (revision dc0c386e)
11c743ad5SMatti Vaittinen // SPDX-License-Identifier: GPL-2.0-only
21c743ad5SMatti Vaittinen //
31c743ad5SMatti Vaittinen // Copyright (C) 2019 ROHM Semiconductors
41c743ad5SMatti Vaittinen //
54dcdcfd5SMatti Vaittinen // ROHM BD71828/BD71815 PMIC driver
61c743ad5SMatti Vaittinen 
7e795bf72SMatti Vaittinen #include <linux/gpio_keys.h>
81c743ad5SMatti Vaittinen #include <linux/i2c.h>
9e795bf72SMatti Vaittinen #include <linux/input.h>
101c743ad5SMatti Vaittinen #include <linux/interrupt.h>
111c743ad5SMatti Vaittinen #include <linux/ioport.h>
121c743ad5SMatti Vaittinen #include <linux/irq.h>
131c743ad5SMatti Vaittinen #include <linux/mfd/core.h>
144dcdcfd5SMatti Vaittinen #include <linux/mfd/rohm-bd71815.h>
151c743ad5SMatti Vaittinen #include <linux/mfd/rohm-bd71828.h>
164dcdcfd5SMatti Vaittinen #include <linux/mfd/rohm-generic.h>
171c743ad5SMatti Vaittinen #include <linux/module.h>
18*dc0c386eSRob Herring #include <linux/of.h>
191c743ad5SMatti Vaittinen #include <linux/regmap.h>
201c743ad5SMatti Vaittinen #include <linux/types.h>
211c743ad5SMatti Vaittinen 
22e795bf72SMatti Vaittinen static struct gpio_keys_button button = {
23e795bf72SMatti Vaittinen 	.code = KEY_POWER,
24e795bf72SMatti Vaittinen 	.gpio = -1,
25e795bf72SMatti Vaittinen 	.type = EV_KEY,
26e795bf72SMatti Vaittinen };
27e795bf72SMatti Vaittinen 
28e795bf72SMatti Vaittinen static struct gpio_keys_platform_data bd71828_powerkey_data = {
29e795bf72SMatti Vaittinen 	.buttons = &button,
30e795bf72SMatti Vaittinen 	.nbuttons = 1,
31e795bf72SMatti Vaittinen 	.name = "bd71828-pwrkey",
32e795bf72SMatti Vaittinen };
33e795bf72SMatti Vaittinen 
344dcdcfd5SMatti Vaittinen static const struct resource bd71815_rtc_irqs[] = {
354dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_RTC0, "bd71815-rtc-alm-0"),
364dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_RTC1, "bd71815-rtc-alm-1"),
374dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_RTC2, "bd71815-rtc-alm-2"),
384dcdcfd5SMatti Vaittinen };
394dcdcfd5SMatti Vaittinen 
404dcdcfd5SMatti Vaittinen static const struct resource bd71828_rtc_irqs[] = {
411c743ad5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71828_INT_RTC0, "bd71828-rtc-alm-0"),
421c743ad5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71828_INT_RTC1, "bd71828-rtc-alm-1"),
431c743ad5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71828_INT_RTC2, "bd71828-rtc-alm-2"),
441c743ad5SMatti Vaittinen };
451c743ad5SMatti Vaittinen 
464dcdcfd5SMatti Vaittinen static struct resource bd71815_power_irqs[] = {
474dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_DCIN_RMV, "bd71815-dcin-rmv"),
484dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CLPS_OUT, "bd71815-clps-out"),
494dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CLPS_IN, "bd71815-clps-in"),
504dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_DCIN_OVP_RES, "bd71815-dcin-ovp-res"),
514dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_DCIN_OVP_DET, "bd71815-dcin-ovp-det"),
524dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_DCIN_MON_RES, "bd71815-dcin-mon-res"),
534dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_DCIN_MON_DET, "bd71815-dcin-mon-det"),
544dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_VSYS_UV_RES, "bd71815-vsys-uv-res"),
554dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_VSYS_UV_DET, "bd71815-vsys-uv-det"),
564dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_VSYS_LOW_RES, "bd71815-vsys-low-res"),
574dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_VSYS_LOW_DET, "bd71815-vsys-low-det"),
584dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_VSYS_MON_RES, "bd71815-vsys-mon-res"),
594dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_VSYS_MON_RES, "bd71815-vsys-mon-det"),
604dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CHG_WDG_TEMP, "bd71815-chg-wdg-temp"),
614dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CHG_WDG_TIME, "bd71815-chg-wdg"),
624dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CHG_RECHARGE_RES, "bd71815-rechg-res"),
634dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CHG_RECHARGE_DET, "bd71815-rechg-det"),
644dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CHG_RANGED_TEMP_TRANSITION, "bd71815-ranged-temp-transit"),
654dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_CHG_STATE_TRANSITION, "bd71815-chg-state-change"),
664dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_TEMP_NORMAL, "bd71815-bat-temp-normal"),
674dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_TEMP_ERANGE, "bd71815-bat-temp-erange"),
684dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_REMOVED, "bd71815-bat-rmv"),
694dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_DETECTED, "bd71815-bat-det"),
704dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_THERM_REMOVED, "bd71815-therm-rmv"),
714dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_THERM_DETECTED, "bd71815-therm-det"),
724dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_DEAD, "bd71815-bat-dead"),
734dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_SHORTC_RES, "bd71815-bat-short-res"),
744dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_SHORTC_DET, "bd71815-bat-short-det"),
754dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_LOW_VOLT_RES, "bd71815-bat-low-res"),
764dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_LOW_VOLT_DET, "bd71815-bat-low-det"),
774dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_VOLT_RES, "bd71815-bat-over-res"),
784dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_VOLT_DET, "bd71815-bat-over-det"),
794dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_MON_RES, "bd71815-bat-mon-res"),
804dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_MON_DET, "bd71815-bat-mon-det"),
814dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_CC_MON1, "bd71815-bat-cc-mon1"),
824dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_CC_MON2, "bd71815-bat-cc-mon2"),
834dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_CC_MON3, "bd71815-bat-cc-mon3"),
844dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_CURR_1_RES, "bd71815-bat-oc1-res"),
854dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_CURR_1_DET, "bd71815-bat-oc1-det"),
864dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_CURR_2_RES, "bd71815-bat-oc2-res"),
874dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_CURR_2_DET, "bd71815-bat-oc2-det"),
884dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_CURR_3_RES, "bd71815-bat-oc3-res"),
894dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_BAT_OVER_CURR_3_DET, "bd71815-bat-oc3-det"),
904dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_TEMP_BAT_LOW_RES, "bd71815-bat-low-res"),
914dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_TEMP_BAT_LOW_DET, "bd71815-bat-low-det"),
924dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_TEMP_BAT_HI_RES, "bd71815-bat-hi-res"),
934dcdcfd5SMatti Vaittinen 	DEFINE_RES_IRQ_NAMED(BD71815_INT_TEMP_BAT_HI_DET, "bd71815-bat-hi-det"),
944dcdcfd5SMatti Vaittinen };
954dcdcfd5SMatti Vaittinen 
964dcdcfd5SMatti Vaittinen static struct mfd_cell bd71815_mfd_cells[] = {
974dcdcfd5SMatti Vaittinen 	{ .name = "bd71815-pmic", },
984dcdcfd5SMatti Vaittinen 	{ .name = "bd71815-clk", },
994dcdcfd5SMatti Vaittinen 	{ .name = "bd71815-gpo", },
1004dcdcfd5SMatti Vaittinen 	{
1014dcdcfd5SMatti Vaittinen 		.name = "bd71815-power",
1024dcdcfd5SMatti Vaittinen 		.num_resources = ARRAY_SIZE(bd71815_power_irqs),
1034dcdcfd5SMatti Vaittinen 		.resources = &bd71815_power_irqs[0],
1044dcdcfd5SMatti Vaittinen 	},
1054dcdcfd5SMatti Vaittinen 	{
1064dcdcfd5SMatti Vaittinen 		.name = "bd71815-rtc",
1074dcdcfd5SMatti Vaittinen 		.num_resources = ARRAY_SIZE(bd71815_rtc_irqs),
1084dcdcfd5SMatti Vaittinen 		.resources = &bd71815_rtc_irqs[0],
1094dcdcfd5SMatti Vaittinen 	},
1104dcdcfd5SMatti Vaittinen };
1114dcdcfd5SMatti Vaittinen 
1121c743ad5SMatti Vaittinen static struct mfd_cell bd71828_mfd_cells[] = {
1131c743ad5SMatti Vaittinen 	{ .name = "bd71828-pmic", },
1141c743ad5SMatti Vaittinen 	{ .name = "bd71828-gpio", },
1151c743ad5SMatti Vaittinen 	{ .name = "bd71828-led", .of_compatible = "rohm,bd71828-leds" },
1161c743ad5SMatti Vaittinen 	/*
1171c743ad5SMatti Vaittinen 	 * We use BD71837 driver to drive the clock block. Only differences to
1181c743ad5SMatti Vaittinen 	 * BD70528 clock gate are the register address and mask.
1191c743ad5SMatti Vaittinen 	 */
1201c743ad5SMatti Vaittinen 	{ .name = "bd71828-clk", },
1211c743ad5SMatti Vaittinen 	{ .name = "bd71827-power", },
1221c743ad5SMatti Vaittinen 	{
1231c743ad5SMatti Vaittinen 		.name = "bd71828-rtc",
1244dcdcfd5SMatti Vaittinen 		.resources = bd71828_rtc_irqs,
1254dcdcfd5SMatti Vaittinen 		.num_resources = ARRAY_SIZE(bd71828_rtc_irqs),
126e795bf72SMatti Vaittinen 	}, {
127e795bf72SMatti Vaittinen 		.name = "gpio-keys",
128e795bf72SMatti Vaittinen 		.platform_data = &bd71828_powerkey_data,
129e795bf72SMatti Vaittinen 		.pdata_size = sizeof(bd71828_powerkey_data),
1301c743ad5SMatti Vaittinen 	},
1311c743ad5SMatti Vaittinen };
1321c743ad5SMatti Vaittinen 
1334dcdcfd5SMatti Vaittinen static const struct regmap_range bd71815_volatile_ranges[] = {
1344dcdcfd5SMatti Vaittinen 	{
1354dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_SEC,
1364dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_YEAR,
1374dcdcfd5SMatti Vaittinen 	}, {
1384dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_CONF,
1394dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_BAT_TEMP,
1404dcdcfd5SMatti Vaittinen 	}, {
1414dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_VM_IBAT_U,
1424dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_CC_CTRL,
1434dcdcfd5SMatti Vaittinen 	}, {
1444dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_CC_STAT,
1454dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_CC_CURCD_L,
1464dcdcfd5SMatti Vaittinen 	}, {
1474dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_VM_BTMP_MON,
1484dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_VM_BTMP_MON,
1494dcdcfd5SMatti Vaittinen 	}, {
1504dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_INT_STAT,
1514dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_INT_UPDATE,
1524dcdcfd5SMatti Vaittinen 	}, {
1534dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_VM_VSYS_U,
1544dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_REX_CTRL_1,
1554dcdcfd5SMatti Vaittinen 	}, {
1564dcdcfd5SMatti Vaittinen 		.range_min = BD71815_REG_FULL_CCNTD_3,
1574dcdcfd5SMatti Vaittinen 		.range_max = BD71815_REG_CCNTD_CHG_2,
1584dcdcfd5SMatti Vaittinen 	},
1594dcdcfd5SMatti Vaittinen };
1604dcdcfd5SMatti Vaittinen 
1614dcdcfd5SMatti Vaittinen static const struct regmap_range bd71828_volatile_ranges[] = {
1621c743ad5SMatti Vaittinen 	{
1631c743ad5SMatti Vaittinen 		.range_min = BD71828_REG_PS_CTRL_1,
1641c743ad5SMatti Vaittinen 		.range_max = BD71828_REG_PS_CTRL_1,
1651c743ad5SMatti Vaittinen 	}, {
1661c743ad5SMatti Vaittinen 		.range_min = BD71828_REG_PS_CTRL_3,
1671c743ad5SMatti Vaittinen 		.range_max = BD71828_REG_PS_CTRL_3,
1681c743ad5SMatti Vaittinen 	}, {
1691c743ad5SMatti Vaittinen 		.range_min = BD71828_REG_RTC_SEC,
1701c743ad5SMatti Vaittinen 		.range_max = BD71828_REG_RTC_YEAR,
1711c743ad5SMatti Vaittinen 	}, {
1721c743ad5SMatti Vaittinen 		/*
1731c743ad5SMatti Vaittinen 		 * For now make all charger registers volatile because many
1741c743ad5SMatti Vaittinen 		 * needs to be and because the charger block is not that
1751c743ad5SMatti Vaittinen 		 * performance critical.
1761c743ad5SMatti Vaittinen 		 */
1771c743ad5SMatti Vaittinen 		.range_min = BD71828_REG_CHG_STATE,
1781c743ad5SMatti Vaittinen 		.range_max = BD71828_REG_CHG_FULL,
1791c743ad5SMatti Vaittinen 	}, {
1801c743ad5SMatti Vaittinen 		.range_min = BD71828_REG_INT_MAIN,
1811c743ad5SMatti Vaittinen 		.range_max = BD71828_REG_IO_STAT,
1821c743ad5SMatti Vaittinen 	},
1831c743ad5SMatti Vaittinen };
1841c743ad5SMatti Vaittinen 
1854dcdcfd5SMatti Vaittinen static const struct regmap_access_table bd71815_volatile_regs = {
1864dcdcfd5SMatti Vaittinen 	.yes_ranges = &bd71815_volatile_ranges[0],
1874dcdcfd5SMatti Vaittinen 	.n_yes_ranges = ARRAY_SIZE(bd71815_volatile_ranges),
1881c743ad5SMatti Vaittinen };
1891c743ad5SMatti Vaittinen 
1904dcdcfd5SMatti Vaittinen static const struct regmap_access_table bd71828_volatile_regs = {
1914dcdcfd5SMatti Vaittinen 	.yes_ranges = &bd71828_volatile_ranges[0],
1924dcdcfd5SMatti Vaittinen 	.n_yes_ranges = ARRAY_SIZE(bd71828_volatile_ranges),
1934dcdcfd5SMatti Vaittinen };
1944dcdcfd5SMatti Vaittinen 
1954dcdcfd5SMatti Vaittinen static const struct regmap_config bd71815_regmap = {
1961c743ad5SMatti Vaittinen 	.reg_bits = 8,
1971c743ad5SMatti Vaittinen 	.val_bits = 8,
1984dcdcfd5SMatti Vaittinen 	.volatile_table = &bd71815_volatile_regs,
1994dcdcfd5SMatti Vaittinen 	.max_register = BD71815_MAX_REGISTER - 1,
2004dcdcfd5SMatti Vaittinen 	.cache_type = REGCACHE_RBTREE,
2014dcdcfd5SMatti Vaittinen };
2024dcdcfd5SMatti Vaittinen 
2034dcdcfd5SMatti Vaittinen static const struct regmap_config bd71828_regmap = {
2044dcdcfd5SMatti Vaittinen 	.reg_bits = 8,
2054dcdcfd5SMatti Vaittinen 	.val_bits = 8,
2064dcdcfd5SMatti Vaittinen 	.volatile_table = &bd71828_volatile_regs,
2071c743ad5SMatti Vaittinen 	.max_register = BD71828_MAX_REGISTER,
2081c743ad5SMatti Vaittinen 	.cache_type = REGCACHE_RBTREE,
2091c743ad5SMatti Vaittinen };
2101c743ad5SMatti Vaittinen 
2111c743ad5SMatti Vaittinen /*
2121c743ad5SMatti Vaittinen  * Mapping of main IRQ register bits to sub-IRQ register offsets so that we can
2131c743ad5SMatti Vaittinen  * access corect sub-IRQ registers based on bits that are set in main IRQ
2144dcdcfd5SMatti Vaittinen  * register. BD71815 and BD71828 have same sub-register-block offests.
2151c743ad5SMatti Vaittinen  */
2161c743ad5SMatti Vaittinen 
2171c743ad5SMatti Vaittinen static unsigned int bit0_offsets[] = {11};		/* RTC IRQ */
2181c743ad5SMatti Vaittinen static unsigned int bit1_offsets[] = {10};		/* TEMP IRQ */
2191c743ad5SMatti Vaittinen static unsigned int bit2_offsets[] = {6, 7, 8, 9};	/* BAT MON IRQ */
2201c743ad5SMatti Vaittinen static unsigned int bit3_offsets[] = {5};		/* BAT IRQ */
2211c743ad5SMatti Vaittinen static unsigned int bit4_offsets[] = {4};		/* CHG IRQ */
2221c743ad5SMatti Vaittinen static unsigned int bit5_offsets[] = {3};		/* VSYS IRQ */
2231c743ad5SMatti Vaittinen static unsigned int bit6_offsets[] = {1, 2};		/* DCIN IRQ */
2241c743ad5SMatti Vaittinen static unsigned int bit7_offsets[] = {0};		/* BUCK IRQ */
2251c743ad5SMatti Vaittinen 
2264dcdcfd5SMatti Vaittinen static struct regmap_irq_sub_irq_map bd718xx_sub_irq_offsets[] = {
2271c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit0_offsets),
2281c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit1_offsets),
2291c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit2_offsets),
2301c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit3_offsets),
2311c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit4_offsets),
2321c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit5_offsets),
2331c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit6_offsets),
2341c743ad5SMatti Vaittinen 	REGMAP_IRQ_MAIN_REG_OFFSET(bit7_offsets),
2351c743ad5SMatti Vaittinen };
2361c743ad5SMatti Vaittinen 
2374dcdcfd5SMatti Vaittinen static const struct regmap_irq bd71815_irqs[] = {
2384dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BUCK1_OCP, 0, BD71815_INT_BUCK1_OCP_MASK),
2394dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BUCK2_OCP, 0, BD71815_INT_BUCK2_OCP_MASK),
2404dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BUCK3_OCP, 0, BD71815_INT_BUCK3_OCP_MASK),
2414dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BUCK4_OCP, 0, BD71815_INT_BUCK4_OCP_MASK),
2424dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BUCK5_OCP, 0, BD71815_INT_BUCK5_OCP_MASK),
2434dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_LED_OVP, 0, BD71815_INT_LED_OVP_MASK),
2444dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_LED_OCP, 0, BD71815_INT_LED_OCP_MASK),
2454dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_LED_SCP, 0, BD71815_INT_LED_SCP_MASK),
2464dcdcfd5SMatti Vaittinen 	/* DCIN1 interrupts */
2474dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_DCIN_RMV, 1, BD71815_INT_DCIN_RMV_MASK),
2484dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CLPS_OUT, 1, BD71815_INT_CLPS_OUT_MASK),
2494dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CLPS_IN, 1, BD71815_INT_CLPS_IN_MASK),
2504dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_DCIN_OVP_RES, 1, BD71815_INT_DCIN_OVP_RES_MASK),
2514dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_DCIN_OVP_DET, 1, BD71815_INT_DCIN_OVP_DET_MASK),
2524dcdcfd5SMatti Vaittinen 	/* DCIN2 interrupts */
2534dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_DCIN_MON_RES, 2, BD71815_INT_DCIN_MON_RES_MASK),
2544dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_DCIN_MON_DET, 2, BD71815_INT_DCIN_MON_DET_MASK),
2554dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_WDOG, 2, BD71815_INT_WDOG_MASK),
2564dcdcfd5SMatti Vaittinen 	/* Vsys */
2574dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_VSYS_UV_RES, 3, BD71815_INT_VSYS_UV_RES_MASK),
2584dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_VSYS_UV_DET, 3, BD71815_INT_VSYS_UV_DET_MASK),
2594dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_VSYS_LOW_RES, 3, BD71815_INT_VSYS_LOW_RES_MASK),
2604dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_VSYS_LOW_DET, 3, BD71815_INT_VSYS_LOW_DET_MASK),
2614dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_VSYS_MON_RES, 3, BD71815_INT_VSYS_MON_RES_MASK),
2624dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_VSYS_MON_DET, 3, BD71815_INT_VSYS_MON_DET_MASK),
2634dcdcfd5SMatti Vaittinen 	/* Charger */
2644dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CHG_WDG_TEMP, 4, BD71815_INT_CHG_WDG_TEMP_MASK),
2654dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CHG_WDG_TIME, 4, BD71815_INT_CHG_WDG_TIME_MASK),
2664dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CHG_RECHARGE_RES, 4, BD71815_INT_CHG_RECHARGE_RES_MASK),
2674dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CHG_RECHARGE_DET, 4, BD71815_INT_CHG_RECHARGE_DET_MASK),
2684dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CHG_RANGED_TEMP_TRANSITION, 4,
2694dcdcfd5SMatti Vaittinen 		       BD71815_INT_CHG_RANGED_TEMP_TRANSITION_MASK),
2704dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_CHG_STATE_TRANSITION, 4, BD71815_INT_CHG_STATE_TRANSITION_MASK),
2714dcdcfd5SMatti Vaittinen 	/* Battery */
2724dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_TEMP_NORMAL, 5, BD71815_INT_BAT_TEMP_NORMAL_MASK),
2734dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_TEMP_ERANGE, 5, BD71815_INT_BAT_TEMP_ERANGE_MASK),
2744dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_REMOVED, 5, BD71815_INT_BAT_REMOVED_MASK),
2754dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_DETECTED, 5, BD71815_INT_BAT_DETECTED_MASK),
2764dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_THERM_REMOVED, 5, BD71815_INT_THERM_REMOVED_MASK),
2774dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_THERM_DETECTED, 5, BD71815_INT_THERM_DETECTED_MASK),
2784dcdcfd5SMatti Vaittinen 	/* Battery Mon 1 */
2794dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_DEAD, 6, BD71815_INT_BAT_DEAD_MASK),
2804dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_SHORTC_RES, 6, BD71815_INT_BAT_SHORTC_RES_MASK),
2814dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_SHORTC_DET, 6, BD71815_INT_BAT_SHORTC_DET_MASK),
2824dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_LOW_VOLT_RES, 6, BD71815_INT_BAT_LOW_VOLT_RES_MASK),
2834dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_LOW_VOLT_DET, 6, BD71815_INT_BAT_LOW_VOLT_DET_MASK),
2844dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_VOLT_RES, 6, BD71815_INT_BAT_OVER_VOLT_RES_MASK),
2854dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_VOLT_DET, 6, BD71815_INT_BAT_OVER_VOLT_DET_MASK),
2864dcdcfd5SMatti Vaittinen 	/* Battery Mon 2 */
2874dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_MON_RES, 7, BD71815_INT_BAT_MON_RES_MASK),
2884dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_MON_DET, 7, BD71815_INT_BAT_MON_DET_MASK),
2894dcdcfd5SMatti Vaittinen 	/* Battery Mon 3 (Coulomb counter) */
2904dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_CC_MON1, 8, BD71815_INT_BAT_CC_MON1_MASK),
2914dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_CC_MON2, 8, BD71815_INT_BAT_CC_MON2_MASK),
2924dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_CC_MON3, 8, BD71815_INT_BAT_CC_MON3_MASK),
2934dcdcfd5SMatti Vaittinen 	/* Battery Mon 4 */
2944dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_CURR_1_RES, 9, BD71815_INT_BAT_OVER_CURR_1_RES_MASK),
2954dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_CURR_1_DET, 9, BD71815_INT_BAT_OVER_CURR_1_DET_MASK),
2964dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_CURR_2_RES, 9, BD71815_INT_BAT_OVER_CURR_2_RES_MASK),
2974dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_CURR_2_DET, 9, BD71815_INT_BAT_OVER_CURR_2_DET_MASK),
2984dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_CURR_3_RES, 9, BD71815_INT_BAT_OVER_CURR_3_RES_MASK),
2994dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_BAT_OVER_CURR_3_DET, 9, BD71815_INT_BAT_OVER_CURR_3_DET_MASK),
3004dcdcfd5SMatti Vaittinen 	/* Temperature */
3014dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_BAT_LOW_RES, 10, BD71815_INT_TEMP_BAT_LOW_RES_MASK),
3024dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_BAT_LOW_DET, 10, BD71815_INT_TEMP_BAT_LOW_DET_MASK),
3034dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_BAT_HI_RES, 10, BD71815_INT_TEMP_BAT_HI_RES_MASK),
3044dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_BAT_HI_DET, 10, BD71815_INT_TEMP_BAT_HI_DET_MASK),
3054dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_CHIP_OVER_125_RES, 10,
3064dcdcfd5SMatti Vaittinen 		       BD71815_INT_TEMP_CHIP_OVER_125_RES_MASK),
3074dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_CHIP_OVER_125_DET, 10,
3084dcdcfd5SMatti Vaittinen 		       BD71815_INT_TEMP_CHIP_OVER_125_DET_MASK),
3094dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_CHIP_OVER_VF_RES, 10,
3104dcdcfd5SMatti Vaittinen 		       BD71815_INT_TEMP_CHIP_OVER_VF_RES_MASK),
3114dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_TEMP_CHIP_OVER_VF_DET, 10,
3124dcdcfd5SMatti Vaittinen 		       BD71815_INT_TEMP_CHIP_OVER_VF_DET_MASK),
3134dcdcfd5SMatti Vaittinen 	/* RTC Alarm */
3144dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_RTC0, 11, BD71815_INT_RTC0_MASK),
3154dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_RTC1, 11, BD71815_INT_RTC1_MASK),
3164dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71815_INT_RTC2, 11, BD71815_INT_RTC2_MASK),
3174dcdcfd5SMatti Vaittinen };
3184dcdcfd5SMatti Vaittinen 
3191c743ad5SMatti Vaittinen static struct regmap_irq bd71828_irqs[] = {
3201c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK1_OCP, 0, BD71828_INT_BUCK1_OCP_MASK),
3211c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK2_OCP, 0, BD71828_INT_BUCK2_OCP_MASK),
3221c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK3_OCP, 0, BD71828_INT_BUCK3_OCP_MASK),
3231c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK4_OCP, 0, BD71828_INT_BUCK4_OCP_MASK),
3241c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK5_OCP, 0, BD71828_INT_BUCK5_OCP_MASK),
3251c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK6_OCP, 0, BD71828_INT_BUCK6_OCP_MASK),
3261c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BUCK7_OCP, 0, BD71828_INT_BUCK7_OCP_MASK),
3271c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_PGFAULT, 0, BD71828_INT_PGFAULT_MASK),
3281c743ad5SMatti Vaittinen 	/* DCIN1 interrupts */
3291c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_DCIN_DET, 1, BD71828_INT_DCIN_DET_MASK),
3301c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_DCIN_RMV, 1, BD71828_INT_DCIN_RMV_MASK),
3311c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CLPS_OUT, 1, BD71828_INT_CLPS_OUT_MASK),
3321c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CLPS_IN, 1, BD71828_INT_CLPS_IN_MASK),
3331c743ad5SMatti Vaittinen 	/* DCIN2 interrupts */
3344dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_DCIN_MON_RES, 2, BD71828_INT_DCIN_MON_RES_MASK),
3354dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_DCIN_MON_DET, 2, BD71828_INT_DCIN_MON_DET_MASK),
3361c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_LONGPUSH, 2, BD71828_INT_LONGPUSH_MASK),
3371c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_MIDPUSH, 2, BD71828_INT_MIDPUSH_MASK),
3381c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_SHORTPUSH, 2, BD71828_INT_SHORTPUSH_MASK),
3391c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_PUSH, 2, BD71828_INT_PUSH_MASK),
3401c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_WDOG, 2, BD71828_INT_WDOG_MASK),
3411c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_SWRESET, 2, BD71828_INT_SWRESET_MASK),
3421c743ad5SMatti Vaittinen 	/* Vsys */
3434dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_UV_RES, 3, BD71828_INT_VSYS_UV_RES_MASK),
3444dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_UV_DET, 3, BD71828_INT_VSYS_UV_DET_MASK),
3454dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_LOW_RES, 3, BD71828_INT_VSYS_LOW_RES_MASK),
3464dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_LOW_DET, 3, BD71828_INT_VSYS_LOW_DET_MASK),
3474dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_HALL_IN, 3, BD71828_INT_VSYS_HALL_IN_MASK),
3484dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_HALL_TOGGLE, 3, BD71828_INT_VSYS_HALL_TOGGLE_MASK),
3494dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_MON_RES, 3, BD71828_INT_VSYS_MON_RES_MASK),
3504dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_VSYS_MON_DET, 3, BD71828_INT_VSYS_MON_DET_MASK),
3511c743ad5SMatti Vaittinen 	/* Charger */
3524dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_DCIN_ILIM, 4, BD71828_INT_CHG_DCIN_ILIM_MASK),
3534dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_TOPOFF_TO_DONE, 4, BD71828_INT_CHG_TOPOFF_TO_DONE_MASK),
3544dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_WDG_TEMP, 4, BD71828_INT_CHG_WDG_TEMP_MASK),
3554dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_WDG_TIME, 4, BD71828_INT_CHG_WDG_TIME_MASK),
3564dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_RECHARGE_RES, 4, BD71828_INT_CHG_RECHARGE_RES_MASK),
3574dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_RECHARGE_DET, 4, BD71828_INT_CHG_RECHARGE_DET_MASK),
3581c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_RANGED_TEMP_TRANSITION, 4,
3591c743ad5SMatti Vaittinen 		       BD71828_INT_CHG_RANGED_TEMP_TRANSITION_MASK),
3604dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_CHG_STATE_TRANSITION, 4, BD71828_INT_CHG_STATE_TRANSITION_MASK),
3611c743ad5SMatti Vaittinen 	/* Battery */
3624dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_TEMP_NORMAL, 5, BD71828_INT_BAT_TEMP_NORMAL_MASK),
3634dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_TEMP_ERANGE, 5, BD71828_INT_BAT_TEMP_ERANGE_MASK),
3644dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_TEMP_WARN, 5, BD71828_INT_BAT_TEMP_WARN_MASK),
3654dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_REMOVED, 5, BD71828_INT_BAT_REMOVED_MASK),
3664dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_DETECTED, 5, BD71828_INT_BAT_DETECTED_MASK),
3674dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_THERM_REMOVED, 5, BD71828_INT_THERM_REMOVED_MASK),
3684dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_THERM_DETECTED, 5, BD71828_INT_THERM_DETECTED_MASK),
3691c743ad5SMatti Vaittinen 	/* Battery Mon 1 */
3701c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_DEAD, 6, BD71828_INT_BAT_DEAD_MASK),
3714dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_SHORTC_RES, 6, BD71828_INT_BAT_SHORTC_RES_MASK),
3724dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_SHORTC_DET, 6, BD71828_INT_BAT_SHORTC_DET_MASK),
3734dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_LOW_VOLT_RES, 6, BD71828_INT_BAT_LOW_VOLT_RES_MASK),
3744dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_LOW_VOLT_DET, 6, BD71828_INT_BAT_LOW_VOLT_DET_MASK),
3754dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_VOLT_RES, 6, BD71828_INT_BAT_OVER_VOLT_RES_MASK),
3764dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_VOLT_DET, 6, BD71828_INT_BAT_OVER_VOLT_DET_MASK),
3771c743ad5SMatti Vaittinen 	/* Battery Mon 2 */
3784dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_MON_RES, 7, BD71828_INT_BAT_MON_RES_MASK),
3794dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_MON_DET, 7, BD71828_INT_BAT_MON_DET_MASK),
3801c743ad5SMatti Vaittinen 	/* Battery Mon 3 (Coulomb counter) */
3814dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_CC_MON1, 8, BD71828_INT_BAT_CC_MON1_MASK),
3824dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_CC_MON2, 8, BD71828_INT_BAT_CC_MON2_MASK),
3834dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_CC_MON3, 8, BD71828_INT_BAT_CC_MON3_MASK),
3841c743ad5SMatti Vaittinen 	/* Battery Mon 4 */
3854dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_CURR_1_RES, 9, BD71828_INT_BAT_OVER_CURR_1_RES_MASK),
3864dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_CURR_1_DET, 9, BD71828_INT_BAT_OVER_CURR_1_DET_MASK),
3874dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_CURR_2_RES, 9, BD71828_INT_BAT_OVER_CURR_2_RES_MASK),
3884dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_CURR_2_DET, 9, BD71828_INT_BAT_OVER_CURR_2_DET_MASK),
3894dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_CURR_3_RES, 9, BD71828_INT_BAT_OVER_CURR_3_RES_MASK),
3904dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_BAT_OVER_CURR_3_DET, 9, BD71828_INT_BAT_OVER_CURR_3_DET_MASK),
3911c743ad5SMatti Vaittinen 	/* Temperature */
3924dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_BAT_LOW_RES, 10, BD71828_INT_TEMP_BAT_LOW_RES_MASK),
3934dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_BAT_LOW_DET, 10, BD71828_INT_TEMP_BAT_LOW_DET_MASK),
3944dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_BAT_HI_RES, 10, BD71828_INT_TEMP_BAT_HI_RES_MASK),
3954dcdcfd5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_BAT_HI_DET, 10, BD71828_INT_TEMP_BAT_HI_DET_MASK),
3961c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_CHIP_OVER_125_RES, 10,
3971c743ad5SMatti Vaittinen 		       BD71828_INT_TEMP_CHIP_OVER_125_RES_MASK),
3981c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_CHIP_OVER_125_DET, 10,
3991c743ad5SMatti Vaittinen 		       BD71828_INT_TEMP_CHIP_OVER_125_DET_MASK),
4001c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_CHIP_OVER_VF_DET, 10,
4011c743ad5SMatti Vaittinen 		       BD71828_INT_TEMP_CHIP_OVER_VF_DET_MASK),
4021c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_TEMP_CHIP_OVER_VF_RES, 10,
4031c743ad5SMatti Vaittinen 		       BD71828_INT_TEMP_CHIP_OVER_VF_RES_MASK),
4041c743ad5SMatti Vaittinen 	/* RTC Alarm */
4051c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_RTC0, 11, BD71828_INT_RTC0_MASK),
4061c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_RTC1, 11, BD71828_INT_RTC1_MASK),
4071c743ad5SMatti Vaittinen 	REGMAP_IRQ_REG(BD71828_INT_RTC2, 11, BD71828_INT_RTC2_MASK),
4081c743ad5SMatti Vaittinen };
4091c743ad5SMatti Vaittinen 
4101c743ad5SMatti Vaittinen static struct regmap_irq_chip bd71828_irq_chip = {
4111c743ad5SMatti Vaittinen 	.name = "bd71828_irq",
4121c743ad5SMatti Vaittinen 	.main_status = BD71828_REG_INT_MAIN,
4131c743ad5SMatti Vaittinen 	.irqs = &bd71828_irqs[0],
4141c743ad5SMatti Vaittinen 	.num_irqs = ARRAY_SIZE(bd71828_irqs),
4151c743ad5SMatti Vaittinen 	.status_base = BD71828_REG_INT_BUCK,
416cdbecc4cSAidan MacDonald 	.unmask_base = BD71828_REG_INT_MASK_BUCK,
4171c743ad5SMatti Vaittinen 	.ack_base = BD71828_REG_INT_BUCK,
4181c743ad5SMatti Vaittinen 	.init_ack_masked = true,
4191c743ad5SMatti Vaittinen 	.num_regs = 12,
4201c743ad5SMatti Vaittinen 	.num_main_regs = 1,
4214dcdcfd5SMatti Vaittinen 	.sub_reg_offsets = &bd718xx_sub_irq_offsets[0],
4221c743ad5SMatti Vaittinen 	.num_main_status_bits = 8,
4231c743ad5SMatti Vaittinen 	.irq_reg_stride = 1,
4241c743ad5SMatti Vaittinen };
4251c743ad5SMatti Vaittinen 
4264dcdcfd5SMatti Vaittinen static struct regmap_irq_chip bd71815_irq_chip = {
4274dcdcfd5SMatti Vaittinen 	.name = "bd71815_irq",
4284dcdcfd5SMatti Vaittinen 	.main_status = BD71815_REG_INT_STAT,
4294dcdcfd5SMatti Vaittinen 	.irqs = &bd71815_irqs[0],
4304dcdcfd5SMatti Vaittinen 	.num_irqs = ARRAY_SIZE(bd71815_irqs),
4314dcdcfd5SMatti Vaittinen 	.status_base = BD71815_REG_INT_STAT_01,
432cdbecc4cSAidan MacDonald 	.unmask_base = BD71815_REG_INT_EN_01,
4334dcdcfd5SMatti Vaittinen 	.ack_base = BD71815_REG_INT_STAT_01,
4344dcdcfd5SMatti Vaittinen 	.init_ack_masked = true,
4354dcdcfd5SMatti Vaittinen 	.num_regs = 12,
4364dcdcfd5SMatti Vaittinen 	.num_main_regs = 1,
4374dcdcfd5SMatti Vaittinen 	.sub_reg_offsets = &bd718xx_sub_irq_offsets[0],
4384dcdcfd5SMatti Vaittinen 	.num_main_status_bits = 8,
4394dcdcfd5SMatti Vaittinen 	.irq_reg_stride = 1,
4404dcdcfd5SMatti Vaittinen };
4414dcdcfd5SMatti Vaittinen 
set_clk_mode(struct device * dev,struct regmap * regmap,int clkmode_reg)4424dcdcfd5SMatti Vaittinen static int set_clk_mode(struct device *dev, struct regmap *regmap,
4434dcdcfd5SMatti Vaittinen 			int clkmode_reg)
4444dcdcfd5SMatti Vaittinen {
4454dcdcfd5SMatti Vaittinen 	int ret;
4464dcdcfd5SMatti Vaittinen 	unsigned int open_drain;
4474dcdcfd5SMatti Vaittinen 
4484dcdcfd5SMatti Vaittinen 	ret = of_property_read_u32(dev->of_node, "rohm,clkout-open-drain", &open_drain);
4494dcdcfd5SMatti Vaittinen 	if (ret) {
4504dcdcfd5SMatti Vaittinen 		if (ret == -EINVAL)
4514dcdcfd5SMatti Vaittinen 			return 0;
4524dcdcfd5SMatti Vaittinen 		return ret;
4534dcdcfd5SMatti Vaittinen 	}
4544dcdcfd5SMatti Vaittinen 	if (open_drain > 1) {
4554dcdcfd5SMatti Vaittinen 		dev_err(dev, "bad clk32kout mode configuration");
4564dcdcfd5SMatti Vaittinen 		return -EINVAL;
4574dcdcfd5SMatti Vaittinen 	}
4584dcdcfd5SMatti Vaittinen 
4594dcdcfd5SMatti Vaittinen 	if (open_drain)
4604dcdcfd5SMatti Vaittinen 		return regmap_update_bits(regmap, clkmode_reg, OUT32K_MODE,
4614dcdcfd5SMatti Vaittinen 					  OUT32K_MODE_OPEN_DRAIN);
4624dcdcfd5SMatti Vaittinen 
4634dcdcfd5SMatti Vaittinen 	return regmap_update_bits(regmap, clkmode_reg, OUT32K_MODE,
4644dcdcfd5SMatti Vaittinen 				  OUT32K_MODE_CMOS);
4654dcdcfd5SMatti Vaittinen }
4664dcdcfd5SMatti Vaittinen 
bd71828_i2c_probe(struct i2c_client * i2c)4671c743ad5SMatti Vaittinen static int bd71828_i2c_probe(struct i2c_client *i2c)
4681c743ad5SMatti Vaittinen {
4691c743ad5SMatti Vaittinen 	struct regmap_irq_chip_data *irq_data;
4701c743ad5SMatti Vaittinen 	int ret;
4714dcdcfd5SMatti Vaittinen 	struct regmap *regmap;
4724dcdcfd5SMatti Vaittinen 	const struct regmap_config *regmap_config;
4734dcdcfd5SMatti Vaittinen 	struct regmap_irq_chip *irqchip;
4744dcdcfd5SMatti Vaittinen 	unsigned int chip_type;
4754dcdcfd5SMatti Vaittinen 	struct mfd_cell *mfd;
4764dcdcfd5SMatti Vaittinen 	int cells;
4774dcdcfd5SMatti Vaittinen 	int button_irq;
4784dcdcfd5SMatti Vaittinen 	int clkmode_reg;
4791c743ad5SMatti Vaittinen 
4801c743ad5SMatti Vaittinen 	if (!i2c->irq) {
4811c743ad5SMatti Vaittinen 		dev_err(&i2c->dev, "No IRQ configured\n");
4821c743ad5SMatti Vaittinen 		return -EINVAL;
4831c743ad5SMatti Vaittinen 	}
4841c743ad5SMatti Vaittinen 
4854dcdcfd5SMatti Vaittinen 	chip_type = (unsigned int)(uintptr_t)
4864dcdcfd5SMatti Vaittinen 		    of_device_get_match_data(&i2c->dev);
4874dcdcfd5SMatti Vaittinen 	switch (chip_type) {
4884dcdcfd5SMatti Vaittinen 	case ROHM_CHIP_TYPE_BD71828:
4894dcdcfd5SMatti Vaittinen 		mfd = bd71828_mfd_cells;
4904dcdcfd5SMatti Vaittinen 		cells = ARRAY_SIZE(bd71828_mfd_cells);
4914dcdcfd5SMatti Vaittinen 		regmap_config = &bd71828_regmap;
4924dcdcfd5SMatti Vaittinen 		irqchip = &bd71828_irq_chip;
4934dcdcfd5SMatti Vaittinen 		clkmode_reg = BD71828_REG_OUT32K;
4944dcdcfd5SMatti Vaittinen 		button_irq = BD71828_INT_SHORTPUSH;
4954dcdcfd5SMatti Vaittinen 		break;
4964dcdcfd5SMatti Vaittinen 	case ROHM_CHIP_TYPE_BD71815:
4974dcdcfd5SMatti Vaittinen 		mfd = bd71815_mfd_cells;
4984dcdcfd5SMatti Vaittinen 		cells = ARRAY_SIZE(bd71815_mfd_cells);
4994dcdcfd5SMatti Vaittinen 		regmap_config = &bd71815_regmap;
5004dcdcfd5SMatti Vaittinen 		irqchip = &bd71815_irq_chip;
5014dcdcfd5SMatti Vaittinen 		clkmode_reg = BD71815_REG_OUT32K;
5024dcdcfd5SMatti Vaittinen 		/*
5034dcdcfd5SMatti Vaittinen 		 * If BD71817 support is needed we should be able to handle it
5044dcdcfd5SMatti Vaittinen 		 * with proper DT configs + BD71815 drivers + power-button.
5054dcdcfd5SMatti Vaittinen 		 * BD71815 data-sheet does not list the power-button IRQ so we
5064dcdcfd5SMatti Vaittinen 		 * don't use it.
5074dcdcfd5SMatti Vaittinen 		 */
5084dcdcfd5SMatti Vaittinen 		button_irq = 0;
5094dcdcfd5SMatti Vaittinen 		break;
5104dcdcfd5SMatti Vaittinen 	default:
5114dcdcfd5SMatti Vaittinen 		dev_err(&i2c->dev, "Unknown device type");
5124dcdcfd5SMatti Vaittinen 		return -EINVAL;
5131c743ad5SMatti Vaittinen 	}
5141c743ad5SMatti Vaittinen 
5154dcdcfd5SMatti Vaittinen 	regmap = devm_regmap_init_i2c(i2c, regmap_config);
516cb83cb0dSMatti Vaittinen 	if (IS_ERR(regmap))
517cb83cb0dSMatti Vaittinen 		return dev_err_probe(&i2c->dev, PTR_ERR(regmap),
518cb83cb0dSMatti Vaittinen 				     "Failed to initialize Regmap\n");
5194dcdcfd5SMatti Vaittinen 
5204dcdcfd5SMatti Vaittinen 	ret = devm_regmap_add_irq_chip(&i2c->dev, regmap, i2c->irq,
5214dcdcfd5SMatti Vaittinen 				       IRQF_ONESHOT, 0, irqchip, &irq_data);
522cb83cb0dSMatti Vaittinen 	if (ret)
523cb83cb0dSMatti Vaittinen 		return dev_err_probe(&i2c->dev, ret,
524cb83cb0dSMatti Vaittinen 				     "Failed to add IRQ chip\n");
5251c743ad5SMatti Vaittinen 
5261c743ad5SMatti Vaittinen 	dev_dbg(&i2c->dev, "Registered %d IRQs for chip\n",
5274dcdcfd5SMatti Vaittinen 		irqchip->num_irqs);
5281c743ad5SMatti Vaittinen 
5294dcdcfd5SMatti Vaittinen 	if (button_irq) {
5304dcdcfd5SMatti Vaittinen 		ret = regmap_irq_get_virq(irq_data, button_irq);
531cb83cb0dSMatti Vaittinen 		if (ret < 0)
532cb83cb0dSMatti Vaittinen 			return dev_err_probe(&i2c->dev, ret,
533cb83cb0dSMatti Vaittinen 					     "Failed to get the power-key IRQ\n");
534e795bf72SMatti Vaittinen 
535e795bf72SMatti Vaittinen 		button.irq = ret;
5364dcdcfd5SMatti Vaittinen 	}
537e795bf72SMatti Vaittinen 
5384dcdcfd5SMatti Vaittinen 	ret = set_clk_mode(&i2c->dev, regmap, clkmode_reg);
5394dcdcfd5SMatti Vaittinen 	if (ret)
5404dcdcfd5SMatti Vaittinen 		return ret;
5414dcdcfd5SMatti Vaittinen 
5424dcdcfd5SMatti Vaittinen 	ret = devm_mfd_add_devices(&i2c->dev, PLATFORM_DEVID_AUTO, mfd, cells,
5434dcdcfd5SMatti Vaittinen 				   NULL, 0, regmap_irq_get_domain(irq_data));
5441c743ad5SMatti Vaittinen 	if (ret)
545cb83cb0dSMatti Vaittinen 		dev_err_probe(&i2c->dev, ret, "Failed to create subdevices\n");
5461c743ad5SMatti Vaittinen 
5471c743ad5SMatti Vaittinen 	return ret;
5481c743ad5SMatti Vaittinen }
5491c743ad5SMatti Vaittinen 
5501c743ad5SMatti Vaittinen static const struct of_device_id bd71828_of_match[] = {
5514dcdcfd5SMatti Vaittinen 	{
5524dcdcfd5SMatti Vaittinen 		.compatible = "rohm,bd71828",
5534dcdcfd5SMatti Vaittinen 		.data = (void *)ROHM_CHIP_TYPE_BD71828,
5544dcdcfd5SMatti Vaittinen 	}, {
5554dcdcfd5SMatti Vaittinen 		.compatible = "rohm,bd71815",
5564dcdcfd5SMatti Vaittinen 		.data = (void *)ROHM_CHIP_TYPE_BD71815,
5574dcdcfd5SMatti Vaittinen 	 },
5581c743ad5SMatti Vaittinen 	{ },
5591c743ad5SMatti Vaittinen };
5601c743ad5SMatti Vaittinen MODULE_DEVICE_TABLE(of, bd71828_of_match);
5611c743ad5SMatti Vaittinen 
5621c743ad5SMatti Vaittinen static struct i2c_driver bd71828_drv = {
5631c743ad5SMatti Vaittinen 	.driver = {
5641c743ad5SMatti Vaittinen 		.name = "rohm-bd71828",
5651c743ad5SMatti Vaittinen 		.of_match_table = bd71828_of_match,
5661c743ad5SMatti Vaittinen 	},
5679816d859SUwe Kleine-König 	.probe = bd71828_i2c_probe,
5681c743ad5SMatti Vaittinen };
5691c743ad5SMatti Vaittinen module_i2c_driver(bd71828_drv);
5701c743ad5SMatti Vaittinen 
5711c743ad5SMatti Vaittinen MODULE_AUTHOR("Matti Vaittinen <matti.vaittinen@fi.rohmeurope.com>");
5721c743ad5SMatti Vaittinen MODULE_DESCRIPTION("ROHM BD71828 Power Management IC driver");
5731c743ad5SMatti Vaittinen MODULE_LICENSE("GPL");
574