126c7e05aSAndy Shevchenko // SPDX-License-Identifier: GPL-2.0
2de85d79fSHans de Goede /*
3de85d79fSHans de Goede  * MFD core driver for Intel Cherrytrail Whiskey Cove PMIC
4de85d79fSHans de Goede  *
5de85d79fSHans de Goede  * Copyright (C) 2017 Hans de Goede <hdegoede@redhat.com>
6de85d79fSHans de Goede  *
7de85d79fSHans de Goede  * Based on various non upstream patches to support the CHT Whiskey Cove PMIC:
8de85d79fSHans de Goede  * Copyright (C) 2013-2015 Intel Corporation. All rights reserved.
9de85d79fSHans de Goede  */
10de85d79fSHans de Goede 
11de85d79fSHans de Goede #include <linux/acpi.h>
12de85d79fSHans de Goede #include <linux/delay.h>
133afcbe09SHans de Goede #include <linux/dmi.h>
14de85d79fSHans de Goede #include <linux/err.h>
15de85d79fSHans de Goede #include <linux/i2c.h>
16de85d79fSHans de Goede #include <linux/interrupt.h>
17de85d79fSHans de Goede #include <linux/kernel.h>
18de85d79fSHans de Goede #include <linux/mfd/core.h>
19de85d79fSHans de Goede #include <linux/mfd/intel_soc_pmic.h>
20de85d79fSHans de Goede #include <linux/regmap.h>
21de85d79fSHans de Goede 
22de85d79fSHans de Goede /* PMIC device registers */
23de85d79fSHans de Goede #define REG_OFFSET_MASK		GENMASK(7, 0)
24de85d79fSHans de Goede #define REG_ADDR_MASK		GENMASK(15, 8)
25de85d79fSHans de Goede #define REG_ADDR_SHIFT		8
26de85d79fSHans de Goede 
27de85d79fSHans de Goede #define CHT_WC_IRQLVL1		0x6e02
28de85d79fSHans de Goede #define CHT_WC_IRQLVL1_MASK	0x6e0e
29de85d79fSHans de Goede 
30de85d79fSHans de Goede /* Whiskey Cove PMIC share same ACPI ID between different platforms */
31de85d79fSHans de Goede #define CHT_WC_HRV		3
32de85d79fSHans de Goede 
33de85d79fSHans de Goede /* Level 1 IRQs (level 2 IRQs are handled in the child device drivers) */
34de85d79fSHans de Goede enum {
35de85d79fSHans de Goede 	CHT_WC_PWRSRC_IRQ = 0,
36de85d79fSHans de Goede 	CHT_WC_THRM_IRQ,
37de85d79fSHans de Goede 	CHT_WC_BCU_IRQ,
38de85d79fSHans de Goede 	CHT_WC_ADC_IRQ,
39de85d79fSHans de Goede 	CHT_WC_EXT_CHGR_IRQ,
40de85d79fSHans de Goede 	CHT_WC_GPIO_IRQ,
41de85d79fSHans de Goede 	/* There is no irq 6 */
42de85d79fSHans de Goede 	CHT_WC_CRIT_IRQ = 7,
43de85d79fSHans de Goede };
44de85d79fSHans de Goede 
45bf4cceb6SRikard Falkeborn static const struct resource cht_wc_pwrsrc_resources[] = {
46de85d79fSHans de Goede 	DEFINE_RES_IRQ(CHT_WC_PWRSRC_IRQ),
47de85d79fSHans de Goede };
48de85d79fSHans de Goede 
49bf4cceb6SRikard Falkeborn static const struct resource cht_wc_ext_charger_resources[] = {
50de85d79fSHans de Goede 	DEFINE_RES_IRQ(CHT_WC_EXT_CHGR_IRQ),
51de85d79fSHans de Goede };
52de85d79fSHans de Goede 
53de85d79fSHans de Goede static struct mfd_cell cht_wc_dev[] = {
54de85d79fSHans de Goede 	{
55de85d79fSHans de Goede 		.name = "cht_wcove_pwrsrc",
56de85d79fSHans de Goede 		.num_resources = ARRAY_SIZE(cht_wc_pwrsrc_resources),
57de85d79fSHans de Goede 		.resources = cht_wc_pwrsrc_resources,
58de85d79fSHans de Goede 	}, {
59de85d79fSHans de Goede 		.name = "cht_wcove_ext_chgr",
60de85d79fSHans de Goede 		.num_resources = ARRAY_SIZE(cht_wc_ext_charger_resources),
61de85d79fSHans de Goede 		.resources = cht_wc_ext_charger_resources,
62de85d79fSHans de Goede 	},
63de85d79fSHans de Goede 	{	.name = "cht_wcove_region", },
64236c765dSYauhen Kharuzhy 	{	.name = "cht_wcove_leds", },
65de85d79fSHans de Goede };
66de85d79fSHans de Goede 
67de85d79fSHans de Goede /*
68de85d79fSHans de Goede  * The CHT Whiskey Cove covers multiple I2C addresses, with a 1 Byte
69de85d79fSHans de Goede  * register address space per I2C address, so we use 16 bit register
70de85d79fSHans de Goede  * addresses where the high 8 bits contain the I2C client address.
71de85d79fSHans de Goede  */
cht_wc_byte_reg_read(void * context,unsigned int reg,unsigned int * val)72de85d79fSHans de Goede static int cht_wc_byte_reg_read(void *context, unsigned int reg,
73de85d79fSHans de Goede 				unsigned int *val)
74de85d79fSHans de Goede {
75de85d79fSHans de Goede 	struct i2c_client *client = context;
76de85d79fSHans de Goede 	int ret, orig_addr = client->addr;
77de85d79fSHans de Goede 
78de85d79fSHans de Goede 	if (!(reg & REG_ADDR_MASK)) {
79de85d79fSHans de Goede 		dev_err(&client->dev, "Error I2C address not specified\n");
80de85d79fSHans de Goede 		return -EINVAL;
81de85d79fSHans de Goede 	}
82de85d79fSHans de Goede 
83de85d79fSHans de Goede 	client->addr = (reg & REG_ADDR_MASK) >> REG_ADDR_SHIFT;
84de85d79fSHans de Goede 	ret = i2c_smbus_read_byte_data(client, reg & REG_OFFSET_MASK);
85de85d79fSHans de Goede 	client->addr = orig_addr;
86de85d79fSHans de Goede 
87de85d79fSHans de Goede 	if (ret < 0)
88de85d79fSHans de Goede 		return ret;
89de85d79fSHans de Goede 
90de85d79fSHans de Goede 	*val = ret;
91de85d79fSHans de Goede 	return 0;
92de85d79fSHans de Goede }
93de85d79fSHans de Goede 
cht_wc_byte_reg_write(void * context,unsigned int reg,unsigned int val)94de85d79fSHans de Goede static int cht_wc_byte_reg_write(void *context, unsigned int reg,
95de85d79fSHans de Goede 				 unsigned int val)
96de85d79fSHans de Goede {
97de85d79fSHans de Goede 	struct i2c_client *client = context;
98de85d79fSHans de Goede 	int ret, orig_addr = client->addr;
99de85d79fSHans de Goede 
100de85d79fSHans de Goede 	if (!(reg & REG_ADDR_MASK)) {
101de85d79fSHans de Goede 		dev_err(&client->dev, "Error I2C address not specified\n");
102de85d79fSHans de Goede 		return -EINVAL;
103de85d79fSHans de Goede 	}
104de85d79fSHans de Goede 
105de85d79fSHans de Goede 	client->addr = (reg & REG_ADDR_MASK) >> REG_ADDR_SHIFT;
106de85d79fSHans de Goede 	ret = i2c_smbus_write_byte_data(client, reg & REG_OFFSET_MASK, val);
107de85d79fSHans de Goede 	client->addr = orig_addr;
108de85d79fSHans de Goede 
109de85d79fSHans de Goede 	return ret;
110de85d79fSHans de Goede }
111de85d79fSHans de Goede 
112de85d79fSHans de Goede static const struct regmap_config cht_wc_regmap_cfg = {
113de85d79fSHans de Goede 	.reg_bits = 16,
114de85d79fSHans de Goede 	.val_bits = 8,
115de85d79fSHans de Goede 	.reg_write = cht_wc_byte_reg_write,
116de85d79fSHans de Goede 	.reg_read = cht_wc_byte_reg_read,
117de85d79fSHans de Goede };
118de85d79fSHans de Goede 
119de85d79fSHans de Goede static const struct regmap_irq cht_wc_regmap_irqs[] = {
120de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_PWRSRC_IRQ, 0, BIT(CHT_WC_PWRSRC_IRQ)),
121de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_THRM_IRQ, 0, BIT(CHT_WC_THRM_IRQ)),
122de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_BCU_IRQ, 0, BIT(CHT_WC_BCU_IRQ)),
123de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_ADC_IRQ, 0, BIT(CHT_WC_ADC_IRQ)),
124de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_EXT_CHGR_IRQ, 0, BIT(CHT_WC_EXT_CHGR_IRQ)),
125de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_GPIO_IRQ, 0, BIT(CHT_WC_GPIO_IRQ)),
126de85d79fSHans de Goede 	REGMAP_IRQ_REG(CHT_WC_CRIT_IRQ, 0, BIT(CHT_WC_CRIT_IRQ)),
127de85d79fSHans de Goede };
128de85d79fSHans de Goede 
129de85d79fSHans de Goede static const struct regmap_irq_chip cht_wc_regmap_irq_chip = {
130de85d79fSHans de Goede 	.name = "cht_wc_irq_chip",
131de85d79fSHans de Goede 	.status_base = CHT_WC_IRQLVL1,
132de85d79fSHans de Goede 	.mask_base = CHT_WC_IRQLVL1_MASK,
133de85d79fSHans de Goede 	.irqs = cht_wc_regmap_irqs,
134de85d79fSHans de Goede 	.num_irqs = ARRAY_SIZE(cht_wc_regmap_irqs),
135de85d79fSHans de Goede 	.num_regs = 1,
136de85d79fSHans de Goede };
137de85d79fSHans de Goede 
1383afcbe09SHans de Goede static const struct dmi_system_id cht_wc_model_dmi_ids[] = {
1393afcbe09SHans de Goede 	{
1403afcbe09SHans de Goede 		/* GPD win / GPD pocket mini laptops */
1413afcbe09SHans de Goede 		.driver_data = (void *)(long)INTEL_CHT_WC_GPD_WIN_POCKET,
1423afcbe09SHans de Goede 		/*
1433afcbe09SHans de Goede 		 * This DMI match may not seem unique, but it is. In the 67000+
1443afcbe09SHans de Goede 		 * DMI decode dumps from linux-hardware.org only 116 have
1453afcbe09SHans de Goede 		 * board_vendor set to "AMI Corporation" and of those 116 only
1463afcbe09SHans de Goede 		 * the GPD win's and pocket's board_name is "Default string".
1473afcbe09SHans de Goede 		 */
1483afcbe09SHans de Goede 		.matches = {
1493afcbe09SHans de Goede 			DMI_EXACT_MATCH(DMI_BOARD_VENDOR, "AMI Corporation"),
1503afcbe09SHans de Goede 			DMI_EXACT_MATCH(DMI_BOARD_NAME, "Default string"),
1513afcbe09SHans de Goede 			DMI_EXACT_MATCH(DMI_BOARD_SERIAL, "Default string"),
1523afcbe09SHans de Goede 			DMI_EXACT_MATCH(DMI_PRODUCT_NAME, "Default string"),
1533afcbe09SHans de Goede 		},
1543afcbe09SHans de Goede 	}, {
1553afcbe09SHans de Goede 		/* Xiaomi Mi Pad 2 */
1563afcbe09SHans de Goede 		.driver_data = (void *)(long)INTEL_CHT_WC_XIAOMI_MIPAD2,
1573afcbe09SHans de Goede 		.matches = {
1583afcbe09SHans de Goede 			DMI_MATCH(DMI_SYS_VENDOR, "Xiaomi Inc"),
1593afcbe09SHans de Goede 			DMI_MATCH(DMI_PRODUCT_NAME, "Mipad2"),
1603afcbe09SHans de Goede 		},
1613afcbe09SHans de Goede 	}, {
162ded99b89SHans de Goede 		/* Lenovo Yoga Book X90F / X90L */
1633afcbe09SHans de Goede 		.driver_data = (void *)(long)INTEL_CHT_WC_LENOVO_YOGABOOK1,
1643afcbe09SHans de Goede 		.matches = {
165ded99b89SHans de Goede 			DMI_EXACT_MATCH(DMI_SYS_VENDOR, "Intel Corporation"),
166ded99b89SHans de Goede 			DMI_EXACT_MATCH(DMI_PRODUCT_NAME, "CHERRYVIEW D1 PLATFORM"),
167ded99b89SHans de Goede 			DMI_EXACT_MATCH(DMI_PRODUCT_VERSION, "YETI-11"),
168ded99b89SHans de Goede 		},
169ded99b89SHans de Goede 	}, {
170ded99b89SHans de Goede 		/* Lenovo Yoga Book X91F / X91L */
171ded99b89SHans de Goede 		.driver_data = (void *)(long)INTEL_CHT_WC_LENOVO_YOGABOOK1,
172ded99b89SHans de Goede 		.matches = {
173ded99b89SHans de Goede 			/* Non exact match to match F + L versions */
174ded99b89SHans de Goede 			DMI_MATCH(DMI_PRODUCT_NAME, "Lenovo YB1-X91"),
1753afcbe09SHans de Goede 		},
1768d9ef694SHans de Goede 	}, {
1778d9ef694SHans de Goede 		/* Lenovo Yoga Tab 3 Pro YT3-X90F */
1788d9ef694SHans de Goede 		.driver_data = (void *)(long)INTEL_CHT_WC_LENOVO_YT3_X90,
1798d9ef694SHans de Goede 		.matches = {
1808d9ef694SHans de Goede 			DMI_MATCH(DMI_SYS_VENDOR, "Intel Corporation"),
1818d9ef694SHans de Goede 			DMI_MATCH(DMI_PRODUCT_NAME, "CHERRYVIEW D1 PLATFORM"),
1828d9ef694SHans de Goede 			DMI_MATCH(DMI_PRODUCT_VERSION, "Blade3-10A-001"),
1838d9ef694SHans de Goede 		},
1843afcbe09SHans de Goede 	},
1853afcbe09SHans de Goede 	{ }
1863afcbe09SHans de Goede };
1873afcbe09SHans de Goede 
cht_wc_probe(struct i2c_client * client)188de85d79fSHans de Goede static int cht_wc_probe(struct i2c_client *client)
189de85d79fSHans de Goede {
190de85d79fSHans de Goede 	struct device *dev = &client->dev;
1913afcbe09SHans de Goede 	const struct dmi_system_id *id;
192de85d79fSHans de Goede 	struct intel_soc_pmic *pmic;
193de85d79fSHans de Goede 	acpi_status status;
194de85d79fSHans de Goede 	unsigned long long hrv;
195de85d79fSHans de Goede 	int ret;
196de85d79fSHans de Goede 
197de85d79fSHans de Goede 	status = acpi_evaluate_integer(ACPI_HANDLE(dev), "_HRV", NULL, &hrv);
198352de780SAndy Shevchenko 	if (ACPI_FAILURE(status))
199352de780SAndy Shevchenko 		return dev_err_probe(dev, -ENODEV, "Failed to get PMIC hardware revision\n");
200352de780SAndy Shevchenko 	if (hrv != CHT_WC_HRV)
201352de780SAndy Shevchenko 		return dev_err_probe(dev, -ENODEV, "Invalid PMIC hardware revision: %llu\n", hrv);
202352de780SAndy Shevchenko 
203352de780SAndy Shevchenko 	if (client->irq < 0)
204352de780SAndy Shevchenko 		return dev_err_probe(dev, -EINVAL, "Invalid IRQ\n");
205de85d79fSHans de Goede 
206de85d79fSHans de Goede 	pmic = devm_kzalloc(dev, sizeof(*pmic), GFP_KERNEL);
207de85d79fSHans de Goede 	if (!pmic)
208de85d79fSHans de Goede 		return -ENOMEM;
209de85d79fSHans de Goede 
2103afcbe09SHans de Goede 	id = dmi_first_match(cht_wc_model_dmi_ids);
2113afcbe09SHans de Goede 	if (id)
2123afcbe09SHans de Goede 		pmic->cht_wc_model = (long)id->driver_data;
2133afcbe09SHans de Goede 
214de85d79fSHans de Goede 	pmic->irq = client->irq;
215de85d79fSHans de Goede 	pmic->dev = dev;
216de85d79fSHans de Goede 	i2c_set_clientdata(client, pmic);
217de85d79fSHans de Goede 
218de85d79fSHans de Goede 	pmic->regmap = devm_regmap_init(dev, NULL, client, &cht_wc_regmap_cfg);
219de85d79fSHans de Goede 	if (IS_ERR(pmic->regmap))
220de85d79fSHans de Goede 		return PTR_ERR(pmic->regmap);
221de85d79fSHans de Goede 
222de85d79fSHans de Goede 	ret = devm_regmap_add_irq_chip(dev, pmic->regmap, pmic->irq,
223de85d79fSHans de Goede 				       IRQF_ONESHOT | IRQF_SHARED, 0,
224de85d79fSHans de Goede 				       &cht_wc_regmap_irq_chip,
225de85d79fSHans de Goede 				       &pmic->irq_chip_data);
226de85d79fSHans de Goede 	if (ret)
227de85d79fSHans de Goede 		return ret;
228de85d79fSHans de Goede 
229de85d79fSHans de Goede 	return devm_mfd_add_devices(dev, PLATFORM_DEVID_NONE,
230de85d79fSHans de Goede 				cht_wc_dev, ARRAY_SIZE(cht_wc_dev), NULL, 0,
231de85d79fSHans de Goede 				regmap_irq_get_domain(pmic->irq_chip_data));
232de85d79fSHans de Goede }
233de85d79fSHans de Goede 
cht_wc_shutdown(struct i2c_client * client)234de85d79fSHans de Goede static void cht_wc_shutdown(struct i2c_client *client)
235de85d79fSHans de Goede {
236de85d79fSHans de Goede 	struct intel_soc_pmic *pmic = i2c_get_clientdata(client);
237de85d79fSHans de Goede 
238de85d79fSHans de Goede 	disable_irq(pmic->irq);
239de85d79fSHans de Goede }
240de85d79fSHans de Goede 
cht_wc_suspend(struct device * dev)2411074c425SAndy Shevchenko static int cht_wc_suspend(struct device *dev)
242de85d79fSHans de Goede {
243de85d79fSHans de Goede 	struct intel_soc_pmic *pmic = dev_get_drvdata(dev);
244de85d79fSHans de Goede 
245de85d79fSHans de Goede 	disable_irq(pmic->irq);
246de85d79fSHans de Goede 
247de85d79fSHans de Goede 	return 0;
248de85d79fSHans de Goede }
249de85d79fSHans de Goede 
cht_wc_resume(struct device * dev)2501074c425SAndy Shevchenko static int cht_wc_resume(struct device *dev)
251de85d79fSHans de Goede {
252de85d79fSHans de Goede 	struct intel_soc_pmic *pmic = dev_get_drvdata(dev);
253de85d79fSHans de Goede 
254de85d79fSHans de Goede 	enable_irq(pmic->irq);
255de85d79fSHans de Goede 
256de85d79fSHans de Goede 	return 0;
257de85d79fSHans de Goede }
2581074c425SAndy Shevchenko static DEFINE_SIMPLE_DEV_PM_OPS(cht_wc_pm_ops, cht_wc_suspend, cht_wc_resume);
259de85d79fSHans de Goede 
260de85d79fSHans de Goede static const struct i2c_device_id cht_wc_i2c_id[] = {
261de85d79fSHans de Goede 	{ }
262de85d79fSHans de Goede };
263de85d79fSHans de Goede 
264de85d79fSHans de Goede static const struct acpi_device_id cht_wc_acpi_ids[] = {
265de85d79fSHans de Goede 	{ "INT34D3", },
266de85d79fSHans de Goede 	{ }
267de85d79fSHans de Goede };
268de85d79fSHans de Goede 
269de85d79fSHans de Goede static struct i2c_driver cht_wc_driver = {
270de85d79fSHans de Goede 	.driver	= {
271de85d79fSHans de Goede 		.name	= "CHT Whiskey Cove PMIC",
2721074c425SAndy Shevchenko 		.pm     = pm_sleep_ptr(&cht_wc_pm_ops),
273de85d79fSHans de Goede 		.acpi_match_table = cht_wc_acpi_ids,
274de85d79fSHans de Goede 	},
275*9816d859SUwe Kleine-König 	.probe = cht_wc_probe,
276de85d79fSHans de Goede 	.shutdown = cht_wc_shutdown,
277de85d79fSHans de Goede 	.id_table = cht_wc_i2c_id,
278de85d79fSHans de Goede };
279de85d79fSHans de Goede builtin_i2c_driver(cht_wc_driver);
280