xref: /openbmc/linux/drivers/mfd/da9052-irq.c (revision d2912cb1)
1d2912cb1SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
28bad1abdSFabio Estevam /*
38bad1abdSFabio Estevam  * DA9052 interrupt support
48bad1abdSFabio Estevam  *
58bad1abdSFabio Estevam  * Author: Fabio Estevam <fabio.estevam@freescale.com>
68bad1abdSFabio Estevam  * Based on arizona-irq.c, which is:
78bad1abdSFabio Estevam  *
88bad1abdSFabio Estevam  * Copyright 2012 Wolfson Microelectronics plc
98bad1abdSFabio Estevam  *
108bad1abdSFabio Estevam  * Author: Mark Brown <broonie@opensource.wolfsonmicro.com>
118bad1abdSFabio Estevam  */
128bad1abdSFabio Estevam 
138bad1abdSFabio Estevam #include <linux/device.h>
148bad1abdSFabio Estevam #include <linux/delay.h>
158bad1abdSFabio Estevam #include <linux/input.h>
168bad1abdSFabio Estevam #include <linux/interrupt.h>
178bad1abdSFabio Estevam #include <linux/irq.h>
188bad1abdSFabio Estevam #include <linux/irqdomain.h>
198bad1abdSFabio Estevam #include <linux/slab.h>
208bad1abdSFabio Estevam #include <linux/module.h>
218bad1abdSFabio Estevam 
228bad1abdSFabio Estevam #include <linux/mfd/da9052/da9052.h>
238bad1abdSFabio Estevam #include <linux/mfd/da9052/reg.h>
248bad1abdSFabio Estevam 
258bad1abdSFabio Estevam #define DA9052_NUM_IRQ_REGS		4
268bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_1		0x01
278bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_2		0x02
288bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_3		0x04
298bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_4		0x08
308bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_5		0x10
318bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_6		0x20
328bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_7		0x40
338bad1abdSFabio Estevam #define DA9052_IRQ_MASK_POS_8		0x80
348bad1abdSFabio Estevam 
357ce7b26fSKrzysztof Kozlowski static const struct regmap_irq da9052_irqs[] = {
368bad1abdSFabio Estevam 	[DA9052_IRQ_DCIN] = {
378bad1abdSFabio Estevam 		.reg_offset = 0,
388bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_1,
398bad1abdSFabio Estevam 	},
408bad1abdSFabio Estevam 	[DA9052_IRQ_VBUS] = {
418bad1abdSFabio Estevam 		.reg_offset = 0,
428bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_2,
438bad1abdSFabio Estevam 	},
448bad1abdSFabio Estevam 	[DA9052_IRQ_DCINREM] = {
458bad1abdSFabio Estevam 		.reg_offset = 0,
468bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_3,
478bad1abdSFabio Estevam 	},
488bad1abdSFabio Estevam 	[DA9052_IRQ_VBUSREM] = {
498bad1abdSFabio Estevam 		.reg_offset = 0,
508bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_4,
518bad1abdSFabio Estevam 	},
528bad1abdSFabio Estevam 	[DA9052_IRQ_VDDLOW] = {
538bad1abdSFabio Estevam 		.reg_offset = 0,
548bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_5,
558bad1abdSFabio Estevam 	},
568bad1abdSFabio Estevam 	[DA9052_IRQ_ALARM] = {
578bad1abdSFabio Estevam 		.reg_offset = 0,
588bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_6,
598bad1abdSFabio Estevam 	},
608bad1abdSFabio Estevam 	[DA9052_IRQ_SEQRDY] = {
618bad1abdSFabio Estevam 		.reg_offset = 0,
628bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_7,
638bad1abdSFabio Estevam 	},
648bad1abdSFabio Estevam 	[DA9052_IRQ_COMP1V2] = {
658bad1abdSFabio Estevam 		.reg_offset = 0,
668bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_8,
678bad1abdSFabio Estevam 	},
688bad1abdSFabio Estevam 	[DA9052_IRQ_NONKEY] = {
698bad1abdSFabio Estevam 		.reg_offset = 1,
708bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_1,
718bad1abdSFabio Estevam 	},
728bad1abdSFabio Estevam 	[DA9052_IRQ_IDFLOAT] = {
738bad1abdSFabio Estevam 		.reg_offset = 1,
748bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_2,
758bad1abdSFabio Estevam 	},
768bad1abdSFabio Estevam 	[DA9052_IRQ_IDGND] = {
778bad1abdSFabio Estevam 		.reg_offset = 1,
788bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_3,
798bad1abdSFabio Estevam 	},
808bad1abdSFabio Estevam 	[DA9052_IRQ_CHGEND] = {
818bad1abdSFabio Estevam 		.reg_offset = 1,
828bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_4,
838bad1abdSFabio Estevam 	},
848bad1abdSFabio Estevam 	[DA9052_IRQ_TBAT] = {
858bad1abdSFabio Estevam 		.reg_offset = 1,
868bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_5,
878bad1abdSFabio Estevam 	},
888bad1abdSFabio Estevam 	[DA9052_IRQ_ADC_EOM] = {
898bad1abdSFabio Estevam 		.reg_offset = 1,
908bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_6,
918bad1abdSFabio Estevam 	},
928bad1abdSFabio Estevam 	[DA9052_IRQ_PENDOWN] = {
938bad1abdSFabio Estevam 		.reg_offset = 1,
948bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_7,
958bad1abdSFabio Estevam 	},
968bad1abdSFabio Estevam 	[DA9052_IRQ_TSIREADY] = {
978bad1abdSFabio Estevam 		.reg_offset = 1,
988bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_8,
998bad1abdSFabio Estevam 	},
1008bad1abdSFabio Estevam 	[DA9052_IRQ_GPI0] = {
1018bad1abdSFabio Estevam 		.reg_offset = 2,
1028bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_1,
1038bad1abdSFabio Estevam 	},
1048bad1abdSFabio Estevam 	[DA9052_IRQ_GPI1] = {
1058bad1abdSFabio Estevam 		.reg_offset = 2,
1068bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_2,
1078bad1abdSFabio Estevam 	},
1088bad1abdSFabio Estevam 	[DA9052_IRQ_GPI2] = {
1098bad1abdSFabio Estevam 		.reg_offset = 2,
1108bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_3,
1118bad1abdSFabio Estevam 	},
1128bad1abdSFabio Estevam 	[DA9052_IRQ_GPI3] = {
1138bad1abdSFabio Estevam 		.reg_offset = 2,
1148bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_4,
1158bad1abdSFabio Estevam 	},
1168bad1abdSFabio Estevam 	[DA9052_IRQ_GPI4] = {
1178bad1abdSFabio Estevam 		.reg_offset = 2,
1188bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_5,
1198bad1abdSFabio Estevam 	},
1208bad1abdSFabio Estevam 	[DA9052_IRQ_GPI5] = {
1218bad1abdSFabio Estevam 		.reg_offset = 2,
1228bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_6,
1238bad1abdSFabio Estevam 	},
1248bad1abdSFabio Estevam 	[DA9052_IRQ_GPI6] = {
1258bad1abdSFabio Estevam 		.reg_offset = 2,
1268bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_7,
1278bad1abdSFabio Estevam 	},
1288bad1abdSFabio Estevam 	[DA9052_IRQ_GPI7] = {
1298bad1abdSFabio Estevam 		.reg_offset = 2,
1308bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_8,
1318bad1abdSFabio Estevam 	},
1328bad1abdSFabio Estevam 	[DA9052_IRQ_GPI8] = {
1338bad1abdSFabio Estevam 		.reg_offset = 3,
1348bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_1,
1358bad1abdSFabio Estevam 	},
1368bad1abdSFabio Estevam 	[DA9052_IRQ_GPI9] = {
1378bad1abdSFabio Estevam 		.reg_offset = 3,
1388bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_2,
1398bad1abdSFabio Estevam 	},
1408bad1abdSFabio Estevam 	[DA9052_IRQ_GPI10] = {
1418bad1abdSFabio Estevam 		.reg_offset = 3,
1428bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_3,
1438bad1abdSFabio Estevam 	},
1448bad1abdSFabio Estevam 	[DA9052_IRQ_GPI11] = {
1458bad1abdSFabio Estevam 		.reg_offset = 3,
1468bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_4,
1478bad1abdSFabio Estevam 	},
1488bad1abdSFabio Estevam 	[DA9052_IRQ_GPI12] = {
1498bad1abdSFabio Estevam 		.reg_offset = 3,
1508bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_5,
1518bad1abdSFabio Estevam 	},
1528bad1abdSFabio Estevam 	[DA9052_IRQ_GPI13] = {
1538bad1abdSFabio Estevam 		.reg_offset = 3,
1548bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_6,
1558bad1abdSFabio Estevam 	},
1568bad1abdSFabio Estevam 	[DA9052_IRQ_GPI14] = {
1578bad1abdSFabio Estevam 		.reg_offset = 3,
1588bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_7,
1598bad1abdSFabio Estevam 	},
1608bad1abdSFabio Estevam 	[DA9052_IRQ_GPI15] = {
1618bad1abdSFabio Estevam 		.reg_offset = 3,
1628bad1abdSFabio Estevam 		.mask = DA9052_IRQ_MASK_POS_8,
1638bad1abdSFabio Estevam 	},
1648bad1abdSFabio Estevam };
1658bad1abdSFabio Estevam 
1667ce7b26fSKrzysztof Kozlowski static const struct regmap_irq_chip da9052_regmap_irq_chip = {
1678bad1abdSFabio Estevam 	.name = "da9052_irq",
1688bad1abdSFabio Estevam 	.status_base = DA9052_EVENT_A_REG,
1698bad1abdSFabio Estevam 	.mask_base = DA9052_IRQ_MASK_A_REG,
1708bad1abdSFabio Estevam 	.ack_base = DA9052_EVENT_A_REG,
1718bad1abdSFabio Estevam 	.num_regs = DA9052_NUM_IRQ_REGS,
1728bad1abdSFabio Estevam 	.irqs = da9052_irqs,
1738bad1abdSFabio Estevam 	.num_irqs = ARRAY_SIZE(da9052_irqs),
1748bad1abdSFabio Estevam };
1758bad1abdSFabio Estevam 
da9052_map_irq(struct da9052 * da9052,int irq)1768bad1abdSFabio Estevam static int da9052_map_irq(struct da9052 *da9052, int irq)
1778bad1abdSFabio Estevam {
1788bad1abdSFabio Estevam 	return regmap_irq_get_virq(da9052->irq_data, irq);
1798bad1abdSFabio Estevam }
1808bad1abdSFabio Estevam 
da9052_enable_irq(struct da9052 * da9052,int irq)1818bad1abdSFabio Estevam int da9052_enable_irq(struct da9052 *da9052, int irq)
1828bad1abdSFabio Estevam {
1838bad1abdSFabio Estevam 	irq = da9052_map_irq(da9052, irq);
1848bad1abdSFabio Estevam 	if (irq < 0)
1858bad1abdSFabio Estevam 		return irq;
1868bad1abdSFabio Estevam 
1878bad1abdSFabio Estevam 	enable_irq(irq);
1888bad1abdSFabio Estevam 
1898bad1abdSFabio Estevam 	return 0;
1908bad1abdSFabio Estevam }
1918bad1abdSFabio Estevam EXPORT_SYMBOL_GPL(da9052_enable_irq);
1928bad1abdSFabio Estevam 
da9052_disable_irq(struct da9052 * da9052,int irq)1938bad1abdSFabio Estevam int da9052_disable_irq(struct da9052 *da9052, int irq)
1948bad1abdSFabio Estevam {
1958bad1abdSFabio Estevam 	irq = da9052_map_irq(da9052, irq);
1968bad1abdSFabio Estevam 	if (irq < 0)
1978bad1abdSFabio Estevam 		return irq;
1988bad1abdSFabio Estevam 
1998bad1abdSFabio Estevam 	disable_irq(irq);
2008bad1abdSFabio Estevam 
2018bad1abdSFabio Estevam 	return 0;
2028bad1abdSFabio Estevam }
2038bad1abdSFabio Estevam EXPORT_SYMBOL_GPL(da9052_disable_irq);
2048bad1abdSFabio Estevam 
da9052_disable_irq_nosync(struct da9052 * da9052,int irq)2058bad1abdSFabio Estevam int da9052_disable_irq_nosync(struct da9052 *da9052, int irq)
2068bad1abdSFabio Estevam {
2078bad1abdSFabio Estevam 	irq = da9052_map_irq(da9052, irq);
2088bad1abdSFabio Estevam 	if (irq < 0)
2098bad1abdSFabio Estevam 		return irq;
2108bad1abdSFabio Estevam 
2118bad1abdSFabio Estevam 	disable_irq_nosync(irq);
2128bad1abdSFabio Estevam 
2138bad1abdSFabio Estevam 	return 0;
2148bad1abdSFabio Estevam }
2158bad1abdSFabio Estevam EXPORT_SYMBOL_GPL(da9052_disable_irq_nosync);
2168bad1abdSFabio Estevam 
da9052_request_irq(struct da9052 * da9052,int irq,char * name,irq_handler_t handler,void * data)2178bad1abdSFabio Estevam int da9052_request_irq(struct da9052 *da9052, int irq, char *name,
2188bad1abdSFabio Estevam 			   irq_handler_t handler, void *data)
2198bad1abdSFabio Estevam {
2208bad1abdSFabio Estevam 	irq = da9052_map_irq(da9052, irq);
2218bad1abdSFabio Estevam 	if (irq < 0)
2228bad1abdSFabio Estevam 		return irq;
2238bad1abdSFabio Estevam 
2248bad1abdSFabio Estevam 	return request_threaded_irq(irq, NULL, handler,
2258bad1abdSFabio Estevam 				     IRQF_TRIGGER_LOW | IRQF_ONESHOT,
2268bad1abdSFabio Estevam 				     name, data);
2278bad1abdSFabio Estevam }
2288bad1abdSFabio Estevam EXPORT_SYMBOL_GPL(da9052_request_irq);
2298bad1abdSFabio Estevam 
da9052_free_irq(struct da9052 * da9052,int irq,void * data)2308bad1abdSFabio Estevam void da9052_free_irq(struct da9052 *da9052, int irq, void *data)
2318bad1abdSFabio Estevam {
2328bad1abdSFabio Estevam 	irq = da9052_map_irq(da9052, irq);
2338bad1abdSFabio Estevam 	if (irq < 0)
2348bad1abdSFabio Estevam 		return;
2358bad1abdSFabio Estevam 
2368bad1abdSFabio Estevam 	free_irq(irq, data);
2378bad1abdSFabio Estevam }
2388bad1abdSFabio Estevam EXPORT_SYMBOL_GPL(da9052_free_irq);
2398bad1abdSFabio Estevam 
da9052_auxadc_irq(int irq,void * irq_data)2408bad1abdSFabio Estevam static irqreturn_t da9052_auxadc_irq(int irq, void *irq_data)
2418bad1abdSFabio Estevam {
2428bad1abdSFabio Estevam 	struct da9052 *da9052 = irq_data;
2438bad1abdSFabio Estevam 
2448bad1abdSFabio Estevam 	complete(&da9052->done);
2458bad1abdSFabio Estevam 
2468bad1abdSFabio Estevam 	return IRQ_HANDLED;
2478bad1abdSFabio Estevam }
2488bad1abdSFabio Estevam 
da9052_irq_init(struct da9052 * da9052)2498bad1abdSFabio Estevam int da9052_irq_init(struct da9052 *da9052)
2508bad1abdSFabio Estevam {
2518bad1abdSFabio Estevam 	int ret;
2528bad1abdSFabio Estevam 
2538bad1abdSFabio Estevam 	ret = regmap_add_irq_chip(da9052->regmap, da9052->chip_irq,
2548bad1abdSFabio Estevam 				  IRQF_TRIGGER_LOW | IRQF_ONESHOT,
2558bad1abdSFabio Estevam 				  -1, &da9052_regmap_irq_chip,
2568bad1abdSFabio Estevam 				  &da9052->irq_data);
2578bad1abdSFabio Estevam 	if (ret < 0) {
2588bad1abdSFabio Estevam 		dev_err(da9052->dev, "regmap_add_irq_chip failed: %d\n", ret);
2598bad1abdSFabio Estevam 		goto regmap_err;
2608bad1abdSFabio Estevam 	}
2618bad1abdSFabio Estevam 
262ed05be56SAdam Ward 	enable_irq_wake(da9052->chip_irq);
263ed05be56SAdam Ward 
2648bad1abdSFabio Estevam 	ret = da9052_request_irq(da9052, DA9052_IRQ_ADC_EOM, "adc-irq",
2658bad1abdSFabio Estevam 			    da9052_auxadc_irq, da9052);
2668bad1abdSFabio Estevam 
2678bad1abdSFabio Estevam 	if (ret != 0) {
2688bad1abdSFabio Estevam 		dev_err(da9052->dev, "DA9052_IRQ_ADC_EOM failed: %d\n", ret);
2698bad1abdSFabio Estevam 		goto request_irq_err;
2708bad1abdSFabio Estevam 	}
2718bad1abdSFabio Estevam 
2728bad1abdSFabio Estevam 	return 0;
2738bad1abdSFabio Estevam 
2748bad1abdSFabio Estevam request_irq_err:
2758bad1abdSFabio Estevam 	regmap_del_irq_chip(da9052->chip_irq, da9052->irq_data);
2768bad1abdSFabio Estevam regmap_err:
2778bad1abdSFabio Estevam 	return ret;
2788bad1abdSFabio Estevam 
2798bad1abdSFabio Estevam }
2808bad1abdSFabio Estevam 
da9052_irq_exit(struct da9052 * da9052)2818bad1abdSFabio Estevam int da9052_irq_exit(struct da9052 *da9052)
2828bad1abdSFabio Estevam {
2838bad1abdSFabio Estevam 	da9052_free_irq(da9052, DA9052_IRQ_ADC_EOM, da9052);
2848bad1abdSFabio Estevam 	regmap_del_irq_chip(da9052->chip_irq, da9052->irq_data);
2858bad1abdSFabio Estevam 
2868bad1abdSFabio Estevam 	return 0;
2878bad1abdSFabio Estevam }
288