xref: /openbmc/linux/drivers/mfd/as3722.c (revision 9816d859)
11a59d1b8SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
2d460a6f3SLaxman Dewangan /*
3d460a6f3SLaxman Dewangan  * Core driver for ams AS3722 PMICs
4d460a6f3SLaxman Dewangan  *
5d460a6f3SLaxman Dewangan  * Copyright (C) 2013 AMS AG
6d460a6f3SLaxman Dewangan  * Copyright (c) 2013, NVIDIA Corporation. All rights reserved.
7d460a6f3SLaxman Dewangan  *
8d460a6f3SLaxman Dewangan  * Author: Florian Lobmaier <florian.lobmaier@ams.com>
9d460a6f3SLaxman Dewangan  * Author: Laxman Dewangan <ldewangan@nvidia.com>
10d460a6f3SLaxman Dewangan  */
11d460a6f3SLaxman Dewangan 
12d460a6f3SLaxman Dewangan #include <linux/err.h>
13d460a6f3SLaxman Dewangan #include <linux/i2c.h>
14d460a6f3SLaxman Dewangan #include <linux/interrupt.h>
15d460a6f3SLaxman Dewangan #include <linux/irq.h>
16d460a6f3SLaxman Dewangan #include <linux/kernel.h>
17d460a6f3SLaxman Dewangan #include <linux/module.h>
18d460a6f3SLaxman Dewangan #include <linux/mfd/core.h>
19d460a6f3SLaxman Dewangan #include <linux/mfd/as3722.h>
20d460a6f3SLaxman Dewangan #include <linux/of.h>
21d460a6f3SLaxman Dewangan #include <linux/regmap.h>
22d460a6f3SLaxman Dewangan #include <linux/slab.h>
23d460a6f3SLaxman Dewangan 
24d460a6f3SLaxman Dewangan #define AS3722_DEVICE_ID	0x0C
25d460a6f3SLaxman Dewangan 
26d460a6f3SLaxman Dewangan static const struct resource as3722_rtc_resource[] = {
27f928fe14SZhen Lei 	DEFINE_RES_IRQ_NAMED(AS3722_IRQ_RTC_ALARM, "as3722-rtc-alarm"),
28d460a6f3SLaxman Dewangan };
29d460a6f3SLaxman Dewangan 
30d460a6f3SLaxman Dewangan static const struct resource as3722_adc_resource[] = {
31f928fe14SZhen Lei 	DEFINE_RES_IRQ_NAMED(AS3722_IRQ_ADC, "as3722-adc"),
32d460a6f3SLaxman Dewangan };
33d460a6f3SLaxman Dewangan 
345ac98553SGeert Uytterhoeven static const struct mfd_cell as3722_devs[] = {
35d460a6f3SLaxman Dewangan 	{
36d460a6f3SLaxman Dewangan 		.name = "as3722-pinctrl",
37d460a6f3SLaxman Dewangan 	},
38d460a6f3SLaxman Dewangan 	{
39d460a6f3SLaxman Dewangan 		.name = "as3722-regulator",
40d460a6f3SLaxman Dewangan 	},
41d460a6f3SLaxman Dewangan 	{
42d460a6f3SLaxman Dewangan 		.name = "as3722-rtc",
43d460a6f3SLaxman Dewangan 		.num_resources = ARRAY_SIZE(as3722_rtc_resource),
44d460a6f3SLaxman Dewangan 		.resources = as3722_rtc_resource,
45d460a6f3SLaxman Dewangan 	},
46d460a6f3SLaxman Dewangan 	{
47d460a6f3SLaxman Dewangan 		.name = "as3722-adc",
48d460a6f3SLaxman Dewangan 		.num_resources = ARRAY_SIZE(as3722_adc_resource),
49d460a6f3SLaxman Dewangan 		.resources = as3722_adc_resource,
50d460a6f3SLaxman Dewangan 	},
51d460a6f3SLaxman Dewangan 	{
52d460a6f3SLaxman Dewangan 		.name = "as3722-power-off",
53d460a6f3SLaxman Dewangan 	},
54603ab143SBibek Basu 	{
55603ab143SBibek Basu 		.name = "as3722-wdt",
56603ab143SBibek Basu 	},
57d460a6f3SLaxman Dewangan };
58d460a6f3SLaxman Dewangan 
59d460a6f3SLaxman Dewangan static const struct regmap_irq as3722_irqs[] = {
60d460a6f3SLaxman Dewangan 	/* INT1 IRQs */
61d460a6f3SLaxman Dewangan 	[AS3722_IRQ_LID] = {
62d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_LID,
63d460a6f3SLaxman Dewangan 	},
64d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ACOK] = {
65d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_ACOK,
66d460a6f3SLaxman Dewangan 	},
67d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ENABLE1] = {
68d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_ENABLE1,
69d460a6f3SLaxman Dewangan 	},
70d460a6f3SLaxman Dewangan 	[AS3722_IRQ_OCCUR_ALARM_SD0] = {
71d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_OCURR_ALARM_SD0,
72d460a6f3SLaxman Dewangan 	},
73d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ONKEY_LONG_PRESS] = {
74d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_ONKEY_LONG,
75d460a6f3SLaxman Dewangan 	},
76d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ONKEY] = {
77d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_ONKEY,
78d460a6f3SLaxman Dewangan 	},
79d460a6f3SLaxman Dewangan 	[AS3722_IRQ_OVTMP] = {
80d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_OVTMP,
81d460a6f3SLaxman Dewangan 	},
82d460a6f3SLaxman Dewangan 	[AS3722_IRQ_LOWBAT] = {
83d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK1_LOWBAT,
84d460a6f3SLaxman Dewangan 	},
85d460a6f3SLaxman Dewangan 
86d460a6f3SLaxman Dewangan 	/* INT2 IRQs */
87d460a6f3SLaxman Dewangan 	[AS3722_IRQ_SD0_LV] = {
88d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_SD0_LV,
89d460a6f3SLaxman Dewangan 		.reg_offset = 1,
90d460a6f3SLaxman Dewangan 	},
91d460a6f3SLaxman Dewangan 	[AS3722_IRQ_SD1_LV] = {
92d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_SD1_LV,
93d460a6f3SLaxman Dewangan 		.reg_offset = 1,
94d460a6f3SLaxman Dewangan 	},
95d460a6f3SLaxman Dewangan 	[AS3722_IRQ_SD2_LV] = {
96d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_SD2345_LV,
97d460a6f3SLaxman Dewangan 		.reg_offset = 1,
98d460a6f3SLaxman Dewangan 	},
99d460a6f3SLaxman Dewangan 	[AS3722_IRQ_PWM1_OV_PROT] = {
100d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_PWM1_OV_PROT,
101d460a6f3SLaxman Dewangan 		.reg_offset = 1,
102d460a6f3SLaxman Dewangan 	},
103d460a6f3SLaxman Dewangan 	[AS3722_IRQ_PWM2_OV_PROT] = {
104d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_PWM2_OV_PROT,
105d460a6f3SLaxman Dewangan 		.reg_offset = 1,
106d460a6f3SLaxman Dewangan 	},
107d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ENABLE2] = {
108d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_ENABLE2,
109d460a6f3SLaxman Dewangan 		.reg_offset = 1,
110d460a6f3SLaxman Dewangan 	},
111d460a6f3SLaxman Dewangan 	[AS3722_IRQ_SD6_LV] = {
112d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_SD6_LV,
113d460a6f3SLaxman Dewangan 		.reg_offset = 1,
114d460a6f3SLaxman Dewangan 	},
115d460a6f3SLaxman Dewangan 	[AS3722_IRQ_RTC_REP] = {
116d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK2_RTC_REP,
117d460a6f3SLaxman Dewangan 		.reg_offset = 1,
118d460a6f3SLaxman Dewangan 	},
119d460a6f3SLaxman Dewangan 
120d460a6f3SLaxman Dewangan 	/* INT3 IRQs */
121d460a6f3SLaxman Dewangan 	[AS3722_IRQ_RTC_ALARM] = {
122d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_RTC_ALARM,
123d460a6f3SLaxman Dewangan 		.reg_offset = 2,
124d460a6f3SLaxman Dewangan 	},
125d460a6f3SLaxman Dewangan 	[AS3722_IRQ_GPIO1] = {
126d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_GPIO1,
127d460a6f3SLaxman Dewangan 		.reg_offset = 2,
128d460a6f3SLaxman Dewangan 	},
129d460a6f3SLaxman Dewangan 	[AS3722_IRQ_GPIO2] = {
130d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_GPIO2,
131d460a6f3SLaxman Dewangan 		.reg_offset = 2,
132d460a6f3SLaxman Dewangan 	},
133d460a6f3SLaxman Dewangan 	[AS3722_IRQ_GPIO3] = {
134d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_GPIO3,
135d460a6f3SLaxman Dewangan 		.reg_offset = 2,
136d460a6f3SLaxman Dewangan 	},
137d460a6f3SLaxman Dewangan 	[AS3722_IRQ_GPIO4] = {
138d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_GPIO4,
139d460a6f3SLaxman Dewangan 		.reg_offset = 2,
140d460a6f3SLaxman Dewangan 	},
141d460a6f3SLaxman Dewangan 	[AS3722_IRQ_GPIO5] = {
142d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_GPIO5,
143d460a6f3SLaxman Dewangan 		.reg_offset = 2,
144d460a6f3SLaxman Dewangan 	},
145d460a6f3SLaxman Dewangan 	[AS3722_IRQ_WATCHDOG] = {
146d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_WATCHDOG,
147d460a6f3SLaxman Dewangan 		.reg_offset = 2,
148d460a6f3SLaxman Dewangan 	},
149d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ENABLE3] = {
150d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK3_ENABLE3,
151d460a6f3SLaxman Dewangan 		.reg_offset = 2,
152d460a6f3SLaxman Dewangan 	},
153d460a6f3SLaxman Dewangan 
154d460a6f3SLaxman Dewangan 	/* INT4 IRQs */
155d460a6f3SLaxman Dewangan 	[AS3722_IRQ_TEMP_SD0_SHUTDOWN] = {
156d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_TEMP_SD0_SHUTDOWN,
157d460a6f3SLaxman Dewangan 		.reg_offset = 3,
158d460a6f3SLaxman Dewangan 	},
159d460a6f3SLaxman Dewangan 	[AS3722_IRQ_TEMP_SD1_SHUTDOWN] = {
160d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_TEMP_SD1_SHUTDOWN,
161d460a6f3SLaxman Dewangan 		.reg_offset = 3,
162d460a6f3SLaxman Dewangan 	},
163d460a6f3SLaxman Dewangan 	[AS3722_IRQ_TEMP_SD2_SHUTDOWN] = {
164d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_TEMP_SD6_SHUTDOWN,
165d460a6f3SLaxman Dewangan 		.reg_offset = 3,
166d460a6f3SLaxman Dewangan 	},
167d460a6f3SLaxman Dewangan 	[AS3722_IRQ_TEMP_SD0_ALARM] = {
168d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_TEMP_SD0_ALARM,
169d460a6f3SLaxman Dewangan 		.reg_offset = 3,
170d460a6f3SLaxman Dewangan 	},
171d460a6f3SLaxman Dewangan 	[AS3722_IRQ_TEMP_SD1_ALARM] = {
172d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_TEMP_SD1_ALARM,
173d460a6f3SLaxman Dewangan 		.reg_offset = 3,
174d460a6f3SLaxman Dewangan 	},
175d460a6f3SLaxman Dewangan 	[AS3722_IRQ_TEMP_SD6_ALARM] = {
176d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_TEMP_SD6_ALARM,
177d460a6f3SLaxman Dewangan 		.reg_offset = 3,
178d460a6f3SLaxman Dewangan 	},
179d460a6f3SLaxman Dewangan 	[AS3722_IRQ_OCCUR_ALARM_SD6] = {
180d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_OCCUR_ALARM_SD6,
181d460a6f3SLaxman Dewangan 		.reg_offset = 3,
182d460a6f3SLaxman Dewangan 	},
183d460a6f3SLaxman Dewangan 	[AS3722_IRQ_ADC] = {
184d460a6f3SLaxman Dewangan 		.mask = AS3722_INTERRUPT_MASK4_ADC,
185d460a6f3SLaxman Dewangan 		.reg_offset = 3,
186d460a6f3SLaxman Dewangan 	},
187d460a6f3SLaxman Dewangan };
188d460a6f3SLaxman Dewangan 
189d460a6f3SLaxman Dewangan static const struct regmap_irq_chip as3722_irq_chip = {
190d460a6f3SLaxman Dewangan 	.name = "as3722",
191d460a6f3SLaxman Dewangan 	.irqs = as3722_irqs,
192d460a6f3SLaxman Dewangan 	.num_irqs = ARRAY_SIZE(as3722_irqs),
193d460a6f3SLaxman Dewangan 	.num_regs = 4,
194d460a6f3SLaxman Dewangan 	.status_base = AS3722_INTERRUPT_STATUS1_REG,
195d460a6f3SLaxman Dewangan 	.mask_base = AS3722_INTERRUPT_MASK1_REG,
196d460a6f3SLaxman Dewangan };
197d460a6f3SLaxman Dewangan 
as3722_check_device_id(struct as3722 * as3722)198d460a6f3SLaxman Dewangan static int as3722_check_device_id(struct as3722 *as3722)
199d460a6f3SLaxman Dewangan {
200d460a6f3SLaxman Dewangan 	u32 val;
201d460a6f3SLaxman Dewangan 	int ret;
202d460a6f3SLaxman Dewangan 
203d460a6f3SLaxman Dewangan 	/* Check that this is actually a AS3722 */
204d460a6f3SLaxman Dewangan 	ret = as3722_read(as3722, AS3722_ASIC_ID1_REG, &val);
205d460a6f3SLaxman Dewangan 	if (ret < 0) {
206d460a6f3SLaxman Dewangan 		dev_err(as3722->dev, "ASIC_ID1 read failed: %d\n", ret);
207d460a6f3SLaxman Dewangan 		return ret;
208d460a6f3SLaxman Dewangan 	}
209d460a6f3SLaxman Dewangan 
210d460a6f3SLaxman Dewangan 	if (val != AS3722_DEVICE_ID) {
211d460a6f3SLaxman Dewangan 		dev_err(as3722->dev, "Device is not AS3722, ID is 0x%x\n", val);
212d460a6f3SLaxman Dewangan 		return -ENODEV;
213d460a6f3SLaxman Dewangan 	}
214d460a6f3SLaxman Dewangan 
215d460a6f3SLaxman Dewangan 	ret = as3722_read(as3722, AS3722_ASIC_ID2_REG, &val);
216d460a6f3SLaxman Dewangan 	if (ret < 0) {
217d460a6f3SLaxman Dewangan 		dev_err(as3722->dev, "ASIC_ID2 read failed: %d\n", ret);
218d460a6f3SLaxman Dewangan 		return ret;
219d460a6f3SLaxman Dewangan 	}
220d460a6f3SLaxman Dewangan 
221d460a6f3SLaxman Dewangan 	dev_info(as3722->dev, "AS3722 with revision 0x%x found\n", val);
222d460a6f3SLaxman Dewangan 	return 0;
223d460a6f3SLaxman Dewangan }
224d460a6f3SLaxman Dewangan 
as3722_configure_pullups(struct as3722 * as3722)225d460a6f3SLaxman Dewangan static int as3722_configure_pullups(struct as3722 *as3722)
226d460a6f3SLaxman Dewangan {
227d460a6f3SLaxman Dewangan 	int ret;
228d460a6f3SLaxman Dewangan 	u32 val = 0;
229d460a6f3SLaxman Dewangan 
230d460a6f3SLaxman Dewangan 	if (as3722->en_intern_int_pullup)
231d460a6f3SLaxman Dewangan 		val |= AS3722_INT_PULL_UP;
232d460a6f3SLaxman Dewangan 	if (as3722->en_intern_i2c_pullup)
233d460a6f3SLaxman Dewangan 		val |= AS3722_I2C_PULL_UP;
234d460a6f3SLaxman Dewangan 
235d460a6f3SLaxman Dewangan 	ret = as3722_update_bits(as3722, AS3722_IOVOLTAGE_REG,
236d460a6f3SLaxman Dewangan 			AS3722_INT_PULL_UP | AS3722_I2C_PULL_UP, val);
237d460a6f3SLaxman Dewangan 	if (ret < 0)
238d460a6f3SLaxman Dewangan 		dev_err(as3722->dev, "IOVOLTAGE_REG update failed: %d\n", ret);
239d460a6f3SLaxman Dewangan 	return ret;
240d460a6f3SLaxman Dewangan }
241d460a6f3SLaxman Dewangan 
242d460a6f3SLaxman Dewangan static const struct regmap_range as3722_readable_ranges[] = {
243d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD0_VOLTAGE_REG, AS3722_SD6_VOLTAGE_REG),
244d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_GPIO0_CONTROL_REG, AS3722_LDO7_VOLTAGE_REG),
245d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_LDO9_VOLTAGE_REG, AS3722_REG_SEQU_MOD3_REG),
246d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD_PHSW_CTRL_REG, AS3722_PWM_CONTROL_H_REG),
247d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_WATCHDOG_TIMER_REG, AS3722_WATCHDOG_TIMER_REG),
248d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_WATCHDOG_SOFTWARE_SIGNAL_REG,
249d460a6f3SLaxman Dewangan 					AS3722_BATTERY_VOLTAGE_MONITOR2_REG),
250d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD_CONTROL_REG, AS3722_PWM_VCONTROL4_REG),
251d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_BB_CHARGER_REG, AS3722_SRAM_REG),
252d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_RTC_ACCESS_REG, AS3722_RTC_ACCESS_REG),
253d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_RTC_STATUS_REG, AS3722_TEMP_STATUS_REG),
254d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_ADC0_CONTROL_REG, AS3722_ADC_CONFIGURATION_REG),
255d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_ASIC_ID1_REG, AS3722_ASIC_ID2_REG),
256d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_LOCK_REG, AS3722_LOCK_REG),
25709507305SStephen Warren 	regmap_reg_range(AS3722_FUSE7_REG, AS3722_FUSE7_REG),
258d460a6f3SLaxman Dewangan };
259d460a6f3SLaxman Dewangan 
260d460a6f3SLaxman Dewangan static const struct regmap_access_table as3722_readable_table = {
261d460a6f3SLaxman Dewangan 	.yes_ranges = as3722_readable_ranges,
262d460a6f3SLaxman Dewangan 	.n_yes_ranges = ARRAY_SIZE(as3722_readable_ranges),
263d460a6f3SLaxman Dewangan };
264d460a6f3SLaxman Dewangan 
265d460a6f3SLaxman Dewangan static const struct regmap_range as3722_writable_ranges[] = {
266d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD0_VOLTAGE_REG, AS3722_SD6_VOLTAGE_REG),
267d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_GPIO0_CONTROL_REG, AS3722_LDO7_VOLTAGE_REG),
268d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_LDO9_VOLTAGE_REG, AS3722_GPIO_SIGNAL_OUT_REG),
269d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_REG_SEQU_MOD1_REG, AS3722_REG_SEQU_MOD3_REG),
270d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD_PHSW_CTRL_REG, AS3722_PWM_CONTROL_H_REG),
271d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_WATCHDOG_TIMER_REG, AS3722_WATCHDOG_TIMER_REG),
272d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_WATCHDOG_SOFTWARE_SIGNAL_REG,
273d460a6f3SLaxman Dewangan 					AS3722_BATTERY_VOLTAGE_MONITOR2_REG),
274d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD_CONTROL_REG, AS3722_PWM_VCONTROL4_REG),
275d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_BB_CHARGER_REG, AS3722_SRAM_REG),
276d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_INTERRUPT_MASK1_REG, AS3722_TEMP_STATUS_REG),
277d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_ADC0_CONTROL_REG, AS3722_ADC1_CONTROL_REG),
278d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_ADC1_THRESHOLD_HI_MSB_REG,
279d460a6f3SLaxman Dewangan 					AS3722_ADC_CONFIGURATION_REG),
280d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_LOCK_REG, AS3722_LOCK_REG),
281d460a6f3SLaxman Dewangan };
282d460a6f3SLaxman Dewangan 
283d460a6f3SLaxman Dewangan static const struct regmap_access_table as3722_writable_table = {
284d460a6f3SLaxman Dewangan 	.yes_ranges = as3722_writable_ranges,
285d460a6f3SLaxman Dewangan 	.n_yes_ranges = ARRAY_SIZE(as3722_writable_ranges),
286d460a6f3SLaxman Dewangan };
287d460a6f3SLaxman Dewangan 
288d460a6f3SLaxman Dewangan static const struct regmap_range as3722_cacheable_ranges[] = {
289d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD0_VOLTAGE_REG, AS3722_LDO11_VOLTAGE_REG),
290d460a6f3SLaxman Dewangan 	regmap_reg_range(AS3722_SD_CONTROL_REG, AS3722_LDOCONTROL1_REG),
291d460a6f3SLaxman Dewangan };
292d460a6f3SLaxman Dewangan 
293d460a6f3SLaxman Dewangan static const struct regmap_access_table as3722_volatile_table = {
294d460a6f3SLaxman Dewangan 	.no_ranges = as3722_cacheable_ranges,
295d460a6f3SLaxman Dewangan 	.n_no_ranges = ARRAY_SIZE(as3722_cacheable_ranges),
296d460a6f3SLaxman Dewangan };
297d460a6f3SLaxman Dewangan 
2984c78b520SMark Brown static const struct regmap_config as3722_regmap_config = {
299d460a6f3SLaxman Dewangan 	.reg_bits = 8,
300d460a6f3SLaxman Dewangan 	.val_bits = 8,
301d460a6f3SLaxman Dewangan 	.max_register = AS3722_MAX_REGISTER,
302d460a6f3SLaxman Dewangan 	.cache_type = REGCACHE_RBTREE,
303d460a6f3SLaxman Dewangan 	.rd_table = &as3722_readable_table,
304d460a6f3SLaxman Dewangan 	.wr_table = &as3722_writable_table,
305d460a6f3SLaxman Dewangan 	.volatile_table = &as3722_volatile_table,
306d460a6f3SLaxman Dewangan };
307d460a6f3SLaxman Dewangan 
as3722_i2c_of_probe(struct i2c_client * i2c,struct as3722 * as3722)308d460a6f3SLaxman Dewangan static int as3722_i2c_of_probe(struct i2c_client *i2c,
309d460a6f3SLaxman Dewangan 			struct as3722 *as3722)
310d460a6f3SLaxman Dewangan {
311d460a6f3SLaxman Dewangan 	struct device_node *np = i2c->dev.of_node;
312d460a6f3SLaxman Dewangan 	struct irq_data *irq_data;
313d460a6f3SLaxman Dewangan 
314d460a6f3SLaxman Dewangan 	if (!np) {
315d460a6f3SLaxman Dewangan 		dev_err(&i2c->dev, "Device Tree not found\n");
316d460a6f3SLaxman Dewangan 		return -EINVAL;
317d460a6f3SLaxman Dewangan 	}
318d460a6f3SLaxman Dewangan 
319d460a6f3SLaxman Dewangan 	irq_data = irq_get_irq_data(i2c->irq);
320d460a6f3SLaxman Dewangan 	if (!irq_data) {
321d460a6f3SLaxman Dewangan 		dev_err(&i2c->dev, "Invalid IRQ: %d\n", i2c->irq);
322d460a6f3SLaxman Dewangan 		return -EINVAL;
323d460a6f3SLaxman Dewangan 	}
324d460a6f3SLaxman Dewangan 
325d460a6f3SLaxman Dewangan 	as3722->en_intern_int_pullup = of_property_read_bool(np,
326d460a6f3SLaxman Dewangan 					"ams,enable-internal-int-pullup");
327d460a6f3SLaxman Dewangan 	as3722->en_intern_i2c_pullup = of_property_read_bool(np,
328d460a6f3SLaxman Dewangan 					"ams,enable-internal-i2c-pullup");
329c8fda5bfSMarcel Ziswiler 	as3722->en_ac_ok_pwr_on = of_property_read_bool(np,
330c8fda5bfSMarcel Ziswiler 					"ams,enable-ac-ok-power-on");
331d460a6f3SLaxman Dewangan 	as3722->irq_flags = irqd_get_trigger_type(irq_data);
332d460a6f3SLaxman Dewangan 	dev_dbg(&i2c->dev, "IRQ flags are 0x%08lx\n", as3722->irq_flags);
333d460a6f3SLaxman Dewangan 	return 0;
334d460a6f3SLaxman Dewangan }
335d460a6f3SLaxman Dewangan 
as3722_i2c_probe(struct i2c_client * i2c)3369b6e8393SUwe Kleine-König static int as3722_i2c_probe(struct i2c_client *i2c)
337d460a6f3SLaxman Dewangan {
338d460a6f3SLaxman Dewangan 	struct as3722 *as3722;
339d460a6f3SLaxman Dewangan 	unsigned long irq_flags;
340d460a6f3SLaxman Dewangan 	int ret;
341c8fda5bfSMarcel Ziswiler 	u8 val = 0;
342d460a6f3SLaxman Dewangan 
343d460a6f3SLaxman Dewangan 	as3722 = devm_kzalloc(&i2c->dev, sizeof(struct as3722), GFP_KERNEL);
344d460a6f3SLaxman Dewangan 	if (!as3722)
345d460a6f3SLaxman Dewangan 		return -ENOMEM;
346d460a6f3SLaxman Dewangan 
347d460a6f3SLaxman Dewangan 	as3722->dev = &i2c->dev;
348d460a6f3SLaxman Dewangan 	as3722->chip_irq = i2c->irq;
349d460a6f3SLaxman Dewangan 	i2c_set_clientdata(i2c, as3722);
350d460a6f3SLaxman Dewangan 
351d460a6f3SLaxman Dewangan 	ret = as3722_i2c_of_probe(i2c, as3722);
352d460a6f3SLaxman Dewangan 	if (ret < 0)
353d460a6f3SLaxman Dewangan 		return ret;
354d460a6f3SLaxman Dewangan 
355d460a6f3SLaxman Dewangan 	as3722->regmap = devm_regmap_init_i2c(i2c, &as3722_regmap_config);
356d460a6f3SLaxman Dewangan 	if (IS_ERR(as3722->regmap)) {
357d460a6f3SLaxman Dewangan 		ret = PTR_ERR(as3722->regmap);
358d460a6f3SLaxman Dewangan 		dev_err(&i2c->dev, "regmap init failed: %d\n", ret);
359d460a6f3SLaxman Dewangan 		return ret;
360d460a6f3SLaxman Dewangan 	}
361d460a6f3SLaxman Dewangan 
362d460a6f3SLaxman Dewangan 	ret = as3722_check_device_id(as3722);
363d460a6f3SLaxman Dewangan 	if (ret < 0)
364d460a6f3SLaxman Dewangan 		return ret;
365d460a6f3SLaxman Dewangan 
366d460a6f3SLaxman Dewangan 	irq_flags = as3722->irq_flags | IRQF_ONESHOT;
3670bbfb87cSLaxman Dewangan 	ret = devm_regmap_add_irq_chip(as3722->dev, as3722->regmap,
3680bbfb87cSLaxman Dewangan 				       as3722->chip_irq,
369d460a6f3SLaxman Dewangan 				       irq_flags, -1, &as3722_irq_chip,
370d460a6f3SLaxman Dewangan 				       &as3722->irq_data);
371d460a6f3SLaxman Dewangan 	if (ret < 0) {
372d460a6f3SLaxman Dewangan 		dev_err(as3722->dev, "Failed to add regmap irq: %d\n", ret);
373d460a6f3SLaxman Dewangan 		return ret;
374d460a6f3SLaxman Dewangan 	}
375d460a6f3SLaxman Dewangan 
376d460a6f3SLaxman Dewangan 	ret = as3722_configure_pullups(as3722);
377d460a6f3SLaxman Dewangan 	if (ret < 0)
3780bbfb87cSLaxman Dewangan 		return ret;
379d460a6f3SLaxman Dewangan 
380c8fda5bfSMarcel Ziswiler 	if (as3722->en_ac_ok_pwr_on)
381c8fda5bfSMarcel Ziswiler 		val = AS3722_CTRL_SEQU1_AC_OK_PWR_ON;
382c8fda5bfSMarcel Ziswiler 	ret = as3722_update_bits(as3722, AS3722_CTRL_SEQU1_REG,
383c8fda5bfSMarcel Ziswiler 			AS3722_CTRL_SEQU1_AC_OK_PWR_ON, val);
384c8fda5bfSMarcel Ziswiler 	if (ret < 0) {
385c8fda5bfSMarcel Ziswiler 		dev_err(as3722->dev, "CTRLsequ1 update failed: %d\n", ret);
386c8fda5bfSMarcel Ziswiler 		return ret;
387c8fda5bfSMarcel Ziswiler 	}
388c8fda5bfSMarcel Ziswiler 
3890bbfb87cSLaxman Dewangan 	ret = devm_mfd_add_devices(&i2c->dev, -1, as3722_devs,
390d460a6f3SLaxman Dewangan 				   ARRAY_SIZE(as3722_devs), NULL, 0,
391d460a6f3SLaxman Dewangan 				   regmap_irq_get_domain(as3722->irq_data));
392d460a6f3SLaxman Dewangan 	if (ret) {
393d460a6f3SLaxman Dewangan 		dev_err(as3722->dev, "Failed to add MFD devices: %d\n", ret);
3940bbfb87cSLaxman Dewangan 		return ret;
395d460a6f3SLaxman Dewangan 	}
396d460a6f3SLaxman Dewangan 
39735deff7eSJon Hunter 	device_init_wakeup(as3722->dev, true);
39835deff7eSJon Hunter 
399d460a6f3SLaxman Dewangan 	dev_dbg(as3722->dev, "AS3722 core driver initialized successfully\n");
400d460a6f3SLaxman Dewangan 	return 0;
401d460a6f3SLaxman Dewangan }
402d460a6f3SLaxman Dewangan 
as3722_i2c_suspend(struct device * dev)403a7b956fdSArnd Bergmann static int __maybe_unused as3722_i2c_suspend(struct device *dev)
40435deff7eSJon Hunter {
40535deff7eSJon Hunter 	struct as3722 *as3722 = dev_get_drvdata(dev);
40635deff7eSJon Hunter 
40735deff7eSJon Hunter 	if (device_may_wakeup(dev))
40835deff7eSJon Hunter 		enable_irq_wake(as3722->chip_irq);
40935deff7eSJon Hunter 	disable_irq(as3722->chip_irq);
41035deff7eSJon Hunter 
41135deff7eSJon Hunter 	return 0;
41235deff7eSJon Hunter }
41335deff7eSJon Hunter 
as3722_i2c_resume(struct device * dev)414a7b956fdSArnd Bergmann static int __maybe_unused as3722_i2c_resume(struct device *dev)
41535deff7eSJon Hunter {
41635deff7eSJon Hunter 	struct as3722 *as3722 = dev_get_drvdata(dev);
41735deff7eSJon Hunter 
41835deff7eSJon Hunter 	enable_irq(as3722->chip_irq);
41935deff7eSJon Hunter 
42035deff7eSJon Hunter 	if (device_may_wakeup(dev))
42135deff7eSJon Hunter 		disable_irq_wake(as3722->chip_irq);
42235deff7eSJon Hunter 
42335deff7eSJon Hunter 	return 0;
42435deff7eSJon Hunter }
42535deff7eSJon Hunter 
426d460a6f3SLaxman Dewangan static const struct of_device_id as3722_of_match[] = {
427d460a6f3SLaxman Dewangan 	{ .compatible = "ams,as3722", },
428d460a6f3SLaxman Dewangan 	{},
429d460a6f3SLaxman Dewangan };
430d460a6f3SLaxman Dewangan MODULE_DEVICE_TABLE(of, as3722_of_match);
431d460a6f3SLaxman Dewangan 
432d460a6f3SLaxman Dewangan static const struct i2c_device_id as3722_i2c_id[] = {
433d460a6f3SLaxman Dewangan 	{ "as3722", 0 },
434d460a6f3SLaxman Dewangan 	{},
435d460a6f3SLaxman Dewangan };
436d460a6f3SLaxman Dewangan MODULE_DEVICE_TABLE(i2c, as3722_i2c_id);
437d460a6f3SLaxman Dewangan 
43835deff7eSJon Hunter static const struct dev_pm_ops as3722_pm_ops = {
43935deff7eSJon Hunter 	SET_SYSTEM_SLEEP_PM_OPS(as3722_i2c_suspend, as3722_i2c_resume)
44035deff7eSJon Hunter };
44135deff7eSJon Hunter 
442d460a6f3SLaxman Dewangan static struct i2c_driver as3722_i2c_driver = {
443d460a6f3SLaxman Dewangan 	.driver = {
444d460a6f3SLaxman Dewangan 		.name = "as3722",
445d460a6f3SLaxman Dewangan 		.of_match_table = as3722_of_match,
44635deff7eSJon Hunter 		.pm = &as3722_pm_ops,
447d460a6f3SLaxman Dewangan 	},
448*9816d859SUwe Kleine-König 	.probe = as3722_i2c_probe,
449d460a6f3SLaxman Dewangan 	.id_table = as3722_i2c_id,
450d460a6f3SLaxman Dewangan };
451d460a6f3SLaxman Dewangan 
452d460a6f3SLaxman Dewangan module_i2c_driver(as3722_i2c_driver);
453d460a6f3SLaxman Dewangan 
454d460a6f3SLaxman Dewangan MODULE_DESCRIPTION("I2C support for AS3722 PMICs");
455d460a6f3SLaxman Dewangan MODULE_AUTHOR("Florian Lobmaier <florian.lobmaier@ams.com>");
456d460a6f3SLaxman Dewangan MODULE_AUTHOR("Laxman Dewangan <ldewangan@nvidia.com>");
457d460a6f3SLaxman Dewangan MODULE_LICENSE("GPL");
458