xref: /openbmc/linux/drivers/media/rc/winbond-cir.c (revision c829f267)
15b2e303fSDavid Härdeman /*
25b2e303fSDavid Härdeman  *  winbond-cir.c - Driver for the Consumer IR functionality of Winbond
35b2e303fSDavid Härdeman  *                  SuperI/O chips.
45b2e303fSDavid Härdeman  *
55b2e303fSDavid Härdeman  *  Currently supports the Winbond WPCD376i chip (PNP id WEC1022), but
65b2e303fSDavid Härdeman  *  could probably support others (Winbond WEC102X, NatSemi, etc)
75b2e303fSDavid Härdeman  *  with minor modifications.
85b2e303fSDavid Härdeman  *
95b2e303fSDavid Härdeman  *  Original Author: David H�rdeman <david@hardeman.nu>
105b2e303fSDavid Härdeman  *     Copyright (C) 2009 - 2010 David H�rdeman <david@hardeman.nu>
115b2e303fSDavid Härdeman  *
125b2e303fSDavid Härdeman  *  Dedicated to my daughter Matilda, without whose loving attention this
135b2e303fSDavid Härdeman  *  driver would have been finished in half the time and with a fraction
145b2e303fSDavid Härdeman  *  of the bugs.
155b2e303fSDavid Härdeman  *
165b2e303fSDavid Härdeman  *  Written using:
175b2e303fSDavid Härdeman  *    o Winbond WPCD376I datasheet helpfully provided by Jesse Barnes at Intel
185b2e303fSDavid Härdeman  *    o NatSemi PC87338/PC97338 datasheet (for the serial port stuff)
195b2e303fSDavid Härdeman  *    o DSDT dumps
205b2e303fSDavid Härdeman  *
215b2e303fSDavid Härdeman  *  Supported features:
22c829f267SDavid Härdeman  *    o IR Receive
23c829f267SDavid Härdeman  *    o IR Transmit
245b2e303fSDavid Härdeman  *    o Wake-On-CIR functionality
255b2e303fSDavid Härdeman  *
265b2e303fSDavid Härdeman  *  To do:
275b2e303fSDavid Härdeman  *    o Learning
285b2e303fSDavid Härdeman  *
295b2e303fSDavid Härdeman  *  This program is free software; you can redistribute it and/or modify
305b2e303fSDavid Härdeman  *  it under the terms of the GNU General Public License as published by
315b2e303fSDavid Härdeman  *  the Free Software Foundation; either version 2 of the License, or
325b2e303fSDavid Härdeman  *  (at your option) any later version.
335b2e303fSDavid Härdeman  *
345b2e303fSDavid Härdeman  *  This program is distributed in the hope that it will be useful,
355b2e303fSDavid Härdeman  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
365b2e303fSDavid Härdeman  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
375b2e303fSDavid Härdeman  *  GNU General Public License for more details.
385b2e303fSDavid Härdeman  *
395b2e303fSDavid Härdeman  *  You should have received a copy of the GNU General Public License
405b2e303fSDavid Härdeman  *  along with this program; if not, write to the Free Software
415b2e303fSDavid Härdeman  *  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
425b2e303fSDavid Härdeman  */
435b2e303fSDavid Härdeman 
445b2e303fSDavid Härdeman #include <linux/module.h>
455b2e303fSDavid Härdeman #include <linux/pnp.h>
465b2e303fSDavid Härdeman #include <linux/interrupt.h>
475b2e303fSDavid Härdeman #include <linux/timer.h>
485b2e303fSDavid Härdeman #include <linux/leds.h>
495b2e303fSDavid Härdeman #include <linux/spinlock.h>
505b2e303fSDavid Härdeman #include <linux/pci_ids.h>
515b2e303fSDavid Härdeman #include <linux/io.h>
525b2e303fSDavid Härdeman #include <linux/bitrev.h>
535b2e303fSDavid Härdeman #include <linux/slab.h>
54c829f267SDavid Härdeman #include <linux/wait.h>
55c829f267SDavid Härdeman #include <linux/sched.h>
566bda9644SMauro Carvalho Chehab #include <media/rc-core.h>
575b2e303fSDavid Härdeman 
585b2e303fSDavid Härdeman #define DRVNAME "winbond-cir"
595b2e303fSDavid Härdeman 
605b2e303fSDavid Härdeman /* CEIR Wake-Up Registers, relative to data->wbase                      */
615b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CTL	0x03 /* CEIR Receiver Control		*/
625b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_STS	0x04 /* CEIR Receiver Status		*/
635b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_EV_EN	0x05 /* CEIR Receiver Event Enable	*/
645b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CNTL	0x06 /* CEIR Receiver Counter Low	*/
655b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CNTH	0x07 /* CEIR Receiver Counter High	*/
665b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_INDEX	0x08 /* CEIR Receiver Index		*/
675b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_DATA	0x09 /* CEIR Receiver Data		*/
685b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CSL	0x0A /* CEIR Re. Compare Strlen		*/
695b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CFG1	0x0B /* CEIR Re. Configuration 1	*/
705b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CFG2	0x0C /* CEIR Re. Configuration 2	*/
715b2e303fSDavid Härdeman 
725b2e303fSDavid Härdeman /* CEIR Enhanced Functionality Registers, relative to data->ebase       */
735b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CTS	0x00 /* Enhanced IR Control Status	*/
745b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CCTL	0x01 /* Infrared Counter Control	*/
755b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CNT_LO	0x02 /* Infrared Counter LSB		*/
765b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CNT_HI	0x03 /* Infrared Counter MSB		*/
775b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_IREM	0x04 /* Infrared Emitter Status		*/
785b2e303fSDavid Härdeman 
795b2e303fSDavid Härdeman /* SP3 Banked Registers, relative to data->sbase                        */
805b2e303fSDavid Härdeman #define WBCIR_REG_SP3_BSR	0x03 /* Bank Select, all banks		*/
815b2e303fSDavid Härdeman 				      /* Bank 0				*/
825b2e303fSDavid Härdeman #define WBCIR_REG_SP3_RXDATA	0x00 /* FIFO RX data (r)		*/
835b2e303fSDavid Härdeman #define WBCIR_REG_SP3_TXDATA	0x00 /* FIFO TX data (w)		*/
845b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IER	0x01 /* Interrupt Enable		*/
855b2e303fSDavid Härdeman #define WBCIR_REG_SP3_EIR	0x02 /* Event Identification (r)	*/
865b2e303fSDavid Härdeman #define WBCIR_REG_SP3_FCR	0x02 /* FIFO Control (w)		*/
875b2e303fSDavid Härdeman #define WBCIR_REG_SP3_MCR	0x04 /* Mode Control			*/
885b2e303fSDavid Härdeman #define WBCIR_REG_SP3_LSR	0x05 /* Link Status			*/
895b2e303fSDavid Härdeman #define WBCIR_REG_SP3_MSR	0x06 /* Modem Status			*/
905b2e303fSDavid Härdeman #define WBCIR_REG_SP3_ASCR	0x07 /* Aux Status and Control		*/
915b2e303fSDavid Härdeman 				      /* Bank 2				*/
925b2e303fSDavid Härdeman #define WBCIR_REG_SP3_BGDL	0x00 /* Baud Divisor LSB		*/
935b2e303fSDavid Härdeman #define WBCIR_REG_SP3_BGDH	0x01 /* Baud Divisor MSB		*/
945b2e303fSDavid Härdeman #define WBCIR_REG_SP3_EXCR1	0x02 /* Extended Control 1		*/
955b2e303fSDavid Härdeman #define WBCIR_REG_SP3_EXCR2	0x04 /* Extended Control 2		*/
965b2e303fSDavid Härdeman #define WBCIR_REG_SP3_TXFLV	0x06 /* TX FIFO Level			*/
975b2e303fSDavid Härdeman #define WBCIR_REG_SP3_RXFLV	0x07 /* RX FIFO Level			*/
985b2e303fSDavid Härdeman 				      /* Bank 3				*/
995b2e303fSDavid Härdeman #define WBCIR_REG_SP3_MRID	0x00 /* Module Identification		*/
1005b2e303fSDavid Härdeman #define WBCIR_REG_SP3_SH_LCR	0x01 /* LCR Shadow			*/
1015b2e303fSDavid Härdeman #define WBCIR_REG_SP3_SH_FCR	0x02 /* FCR Shadow			*/
1025b2e303fSDavid Härdeman 				      /* Bank 4				*/
1035b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCR1	0x02 /* Infrared Control 1		*/
1045b2e303fSDavid Härdeman 				      /* Bank 5				*/
1055b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCR2	0x04 /* Infrared Control 2		*/
1065b2e303fSDavid Härdeman 				      /* Bank 6				*/
1075b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCR3	0x00 /* Infrared Control 3		*/
1085b2e303fSDavid Härdeman #define WBCIR_REG_SP3_SIR_PW	0x02 /* SIR Pulse Width			*/
1095b2e303fSDavid Härdeman 				      /* Bank 7				*/
1105b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRRXDC	0x00 /* IR RX Demod Control		*/
1115b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRTXMC	0x01 /* IR TX Mod Control		*/
1125b2e303fSDavid Härdeman #define WBCIR_REG_SP3_RCCFG	0x02 /* CEIR Config			*/
1135b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCFG1	0x04 /* Infrared Config 1		*/
1145b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCFG4	0x07 /* Infrared Config 4		*/
1155b2e303fSDavid Härdeman 
1165b2e303fSDavid Härdeman /*
1175b2e303fSDavid Härdeman  * Magic values follow
1185b2e303fSDavid Härdeman  */
1195b2e303fSDavid Härdeman 
1205b2e303fSDavid Härdeman /* No interrupts for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
1215b2e303fSDavid Härdeman #define WBCIR_IRQ_NONE		0x00
1225b2e303fSDavid Härdeman /* RX data bit for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
1235b2e303fSDavid Härdeman #define WBCIR_IRQ_RX		0x01
124c829f267SDavid Härdeman /* TX data low bit for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
125c829f267SDavid Härdeman #define WBCIR_IRQ_TX_LOW	0x02
1265b2e303fSDavid Härdeman /* Over/Under-flow bit for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
1275b2e303fSDavid Härdeman #define WBCIR_IRQ_ERR		0x04
128c829f267SDavid Härdeman /* TX data empty bit for WBCEIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
129c829f267SDavid Härdeman #define WBCIR_IRQ_TX_EMPTY	0x20
1305b2e303fSDavid Härdeman /* Led enable/disable bit for WBCIR_REG_ECEIR_CTS */
1315b2e303fSDavid Härdeman #define WBCIR_LED_ENABLE	0x80
1325b2e303fSDavid Härdeman /* RX data available bit for WBCIR_REG_SP3_LSR */
1335b2e303fSDavid Härdeman #define WBCIR_RX_AVAIL		0x01
134c829f267SDavid Härdeman /* RX data overrun error bit for WBCIR_REG_SP3_LSR */
135c829f267SDavid Härdeman #define WBCIR_RX_OVERRUN	0x02
136c829f267SDavid Härdeman /* TX End-Of-Transmission bit for WBCIR_REG_SP3_ASCR */
137c829f267SDavid Härdeman #define WBCIR_TX_EOT		0x04
1385b2e303fSDavid Härdeman /* RX disable bit for WBCIR_REG_SP3_ASCR */
1395b2e303fSDavid Härdeman #define WBCIR_RX_DISABLE	0x20
140c829f267SDavid Härdeman /* TX data underrun error bit for WBCIR_REG_SP3_ASCR */
141c829f267SDavid Härdeman #define WBCIR_TX_UNDERRUN	0x40
1425b2e303fSDavid Härdeman /* Extended mode enable bit for WBCIR_REG_SP3_EXCR1 */
1435b2e303fSDavid Härdeman #define WBCIR_EXT_ENABLE	0x01
1445b2e303fSDavid Härdeman /* Select compare register in WBCIR_REG_WCEIR_INDEX (bits 5 & 6) */
1455b2e303fSDavid Härdeman #define WBCIR_REGSEL_COMPARE	0x10
1465b2e303fSDavid Härdeman /* Select mask register in WBCIR_REG_WCEIR_INDEX (bits 5 & 6) */
1475b2e303fSDavid Härdeman #define WBCIR_REGSEL_MASK	0x20
1485b2e303fSDavid Härdeman /* Starting address of selected register in WBCIR_REG_WCEIR_INDEX */
1495b2e303fSDavid Härdeman #define WBCIR_REG_ADDR0		0x00
1505b2e303fSDavid Härdeman 
1515b2e303fSDavid Härdeman /* Valid banks for the SP3 UART */
1525b2e303fSDavid Härdeman enum wbcir_bank {
1535b2e303fSDavid Härdeman 	WBCIR_BANK_0          = 0x00,
1545b2e303fSDavid Härdeman 	WBCIR_BANK_1          = 0x80,
1555b2e303fSDavid Härdeman 	WBCIR_BANK_2          = 0xE0,
1565b2e303fSDavid Härdeman 	WBCIR_BANK_3          = 0xE4,
1575b2e303fSDavid Härdeman 	WBCIR_BANK_4          = 0xE8,
1585b2e303fSDavid Härdeman 	WBCIR_BANK_5          = 0xEC,
1595b2e303fSDavid Härdeman 	WBCIR_BANK_6          = 0xF0,
1605b2e303fSDavid Härdeman 	WBCIR_BANK_7          = 0xF4,
1615b2e303fSDavid Härdeman };
1625b2e303fSDavid Härdeman 
1635b2e303fSDavid Härdeman /* Supported power-on IR Protocols */
1645b2e303fSDavid Härdeman enum wbcir_protocol {
1655b2e303fSDavid Härdeman 	IR_PROTOCOL_RC5          = 0x0,
1665b2e303fSDavid Härdeman 	IR_PROTOCOL_NEC          = 0x1,
1675b2e303fSDavid Härdeman 	IR_PROTOCOL_RC6          = 0x2,
1685b2e303fSDavid Härdeman };
1695b2e303fSDavid Härdeman 
170c829f267SDavid Härdeman /* Possible states for IR reception */
171c829f267SDavid Härdeman enum wbcir_rxstate {
172c829f267SDavid Härdeman 	WBCIR_RXSTATE_INACTIVE = 0,
173c829f267SDavid Härdeman 	WBCIR_RXSTATE_ACTIVE,
174c829f267SDavid Härdeman 	WBCIR_RXSTATE_ERROR
175c829f267SDavid Härdeman };
176c829f267SDavid Härdeman 
177c829f267SDavid Härdeman /* Possible states for IR transmission */
178c829f267SDavid Härdeman enum wbcir_txstate {
179c829f267SDavid Härdeman 	WBCIR_TXSTATE_INACTIVE = 0,
180c829f267SDavid Härdeman 	WBCIR_TXSTATE_ACTIVE,
181c829f267SDavid Härdeman 	WBCIR_TXSTATE_DONE,
182c829f267SDavid Härdeman 	WBCIR_TXSTATE_ERROR
183c829f267SDavid Härdeman };
184c829f267SDavid Härdeman 
1855b2e303fSDavid Härdeman /* Misc */
1865b2e303fSDavid Härdeman #define WBCIR_NAME	"Winbond CIR"
1875b2e303fSDavid Härdeman #define WBCIR_ID_FAMILY          0xF1 /* Family ID for the WPCD376I	*/
1885b2e303fSDavid Härdeman #define	WBCIR_ID_CHIP            0x04 /* Chip ID for the WPCD376I	*/
1895b2e303fSDavid Härdeman #define INVALID_SCANCODE   0x7FFFFFFF /* Invalid with all protos	*/
1905b2e303fSDavid Härdeman #define WAKEUP_IOMEM_LEN         0x10 /* Wake-Up I/O Reg Len		*/
1915b2e303fSDavid Härdeman #define EHFUNC_IOMEM_LEN         0x10 /* Enhanced Func I/O Reg Len	*/
1925b2e303fSDavid Härdeman #define SP_IOMEM_LEN             0x08 /* Serial Port 3 (IR) Reg Len	*/
1935b2e303fSDavid Härdeman 
1945b2e303fSDavid Härdeman /* Per-device data */
1955b2e303fSDavid Härdeman struct wbcir_data {
1965b2e303fSDavid Härdeman 	spinlock_t spinlock;
197c829f267SDavid Härdeman 	struct rc_dev *dev;
198c829f267SDavid Härdeman 	struct led_classdev led;
1995b2e303fSDavid Härdeman 
2005b2e303fSDavid Härdeman 	unsigned long wbase;        /* Wake-Up Baseaddr		*/
2015b2e303fSDavid Härdeman 	unsigned long ebase;        /* Enhanced Func. Baseaddr	*/
2025b2e303fSDavid Härdeman 	unsigned long sbase;        /* Serial Port Baseaddr	*/
2035b2e303fSDavid Härdeman 	unsigned int  irq;          /* Serial Port IRQ		*/
204c829f267SDavid Härdeman 	u8 irqmask;
2055b2e303fSDavid Härdeman 
206c829f267SDavid Härdeman 	/* RX state */
207c829f267SDavid Härdeman 	enum wbcir_rxstate rxstate;
2085b2e303fSDavid Härdeman 	struct led_trigger *rxtrigger;
209c829f267SDavid Härdeman 	struct ir_raw_event rxev;
2105b2e303fSDavid Härdeman 
211c829f267SDavid Härdeman 	/* TX state */
212c829f267SDavid Härdeman 	enum wbcir_txstate txstate;
213c829f267SDavid Härdeman 	struct led_trigger *txtrigger;
214c829f267SDavid Härdeman 	u32 txlen;
215c829f267SDavid Härdeman 	u32 txoff;
216c829f267SDavid Härdeman 	u32 *txbuf;
217c829f267SDavid Härdeman 	wait_queue_head_t txwaitq;
218c829f267SDavid Härdeman 	u8 txmask;
219c829f267SDavid Härdeman 	u32 txcarrier;
2205b2e303fSDavid Härdeman };
2215b2e303fSDavid Härdeman 
2225b2e303fSDavid Härdeman static enum wbcir_protocol protocol = IR_PROTOCOL_RC6;
2235b2e303fSDavid Härdeman module_param(protocol, uint, 0444);
2245b2e303fSDavid Härdeman MODULE_PARM_DESC(protocol, "IR protocol to use for the power-on command "
2255b2e303fSDavid Härdeman 		 "(0 = RC5, 1 = NEC, 2 = RC6A, default)");
2265b2e303fSDavid Härdeman 
2275b2e303fSDavid Härdeman static int invert; /* default = 0 */
2285b2e303fSDavid Härdeman module_param(invert, bool, 0444);
2295b2e303fSDavid Härdeman MODULE_PARM_DESC(invert, "Invert the signal from the IR receiver");
2305b2e303fSDavid Härdeman 
231c829f267SDavid Härdeman static int txandrx; /* default = 0 */
232c829f267SDavid Härdeman module_param(txandrx, bool, 0444);
233c829f267SDavid Härdeman MODULE_PARM_DESC(invert, "Allow simultaneous TX and RX");
234c829f267SDavid Härdeman 
2355b2e303fSDavid Härdeman static unsigned int wake_sc = 0x800F040C;
2365b2e303fSDavid Härdeman module_param(wake_sc, uint, 0644);
2375b2e303fSDavid Härdeman MODULE_PARM_DESC(wake_sc, "Scancode of the power-on IR command");
2385b2e303fSDavid Härdeman 
2395b2e303fSDavid Härdeman static unsigned int wake_rc6mode = 6;
2405b2e303fSDavid Härdeman module_param(wake_rc6mode, uint, 0644);
2415b2e303fSDavid Härdeman MODULE_PARM_DESC(wake_rc6mode, "RC6 mode for the power-on command "
2425b2e303fSDavid Härdeman 		 "(0 = 0, 6 = 6A, default)");
2435b2e303fSDavid Härdeman 
2445b2e303fSDavid Härdeman 
2455b2e303fSDavid Härdeman 
2465b2e303fSDavid Härdeman /*****************************************************************************
2475b2e303fSDavid Härdeman  *
2485b2e303fSDavid Härdeman  * UTILITY FUNCTIONS
2495b2e303fSDavid Härdeman  *
2505b2e303fSDavid Härdeman  *****************************************************************************/
2515b2e303fSDavid Härdeman 
2525b2e303fSDavid Härdeman /* Caller needs to hold wbcir_lock */
2535b2e303fSDavid Härdeman static void
2545b2e303fSDavid Härdeman wbcir_set_bits(unsigned long addr, u8 bits, u8 mask)
2555b2e303fSDavid Härdeman {
2565b2e303fSDavid Härdeman 	u8 val;
2575b2e303fSDavid Härdeman 
2585b2e303fSDavid Härdeman 	val = inb(addr);
2595b2e303fSDavid Härdeman 	val = ((val & ~mask) | (bits & mask));
2605b2e303fSDavid Härdeman 	outb(val, addr);
2615b2e303fSDavid Härdeman }
2625b2e303fSDavid Härdeman 
2635b2e303fSDavid Härdeman /* Selects the register bank for the serial port */
2645b2e303fSDavid Härdeman static inline void
2655b2e303fSDavid Härdeman wbcir_select_bank(struct wbcir_data *data, enum wbcir_bank bank)
2665b2e303fSDavid Härdeman {
2675b2e303fSDavid Härdeman 	outb(bank, data->sbase + WBCIR_REG_SP3_BSR);
2685b2e303fSDavid Härdeman }
2695b2e303fSDavid Härdeman 
270c829f267SDavid Härdeman static inline void
271c829f267SDavid Härdeman wbcir_set_irqmask(struct wbcir_data *data, u8 irqmask)
272c829f267SDavid Härdeman {
273c829f267SDavid Härdeman 	if (data->irqmask == irqmask)
274c829f267SDavid Härdeman 		return;
275c829f267SDavid Härdeman 
276c829f267SDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
277c829f267SDavid Härdeman 	outb(irqmask, data->sbase + WBCIR_REG_SP3_IER);
278c829f267SDavid Härdeman 	data->irqmask = irqmask;
279c829f267SDavid Härdeman }
280c829f267SDavid Härdeman 
2815b2e303fSDavid Härdeman static enum led_brightness
2825b2e303fSDavid Härdeman wbcir_led_brightness_get(struct led_classdev *led_cdev)
2835b2e303fSDavid Härdeman {
2845b2e303fSDavid Härdeman 	struct wbcir_data *data = container_of(led_cdev,
2855b2e303fSDavid Härdeman 					       struct wbcir_data,
2865b2e303fSDavid Härdeman 					       led);
2875b2e303fSDavid Härdeman 
2885b2e303fSDavid Härdeman 	if (inb(data->ebase + WBCIR_REG_ECEIR_CTS) & WBCIR_LED_ENABLE)
2895b2e303fSDavid Härdeman 		return LED_FULL;
2905b2e303fSDavid Härdeman 	else
2915b2e303fSDavid Härdeman 		return LED_OFF;
2925b2e303fSDavid Härdeman }
2935b2e303fSDavid Härdeman 
2945b2e303fSDavid Härdeman static void
2955b2e303fSDavid Härdeman wbcir_led_brightness_set(struct led_classdev *led_cdev,
2965b2e303fSDavid Härdeman 			 enum led_brightness brightness)
2975b2e303fSDavid Härdeman {
2985b2e303fSDavid Härdeman 	struct wbcir_data *data = container_of(led_cdev,
2995b2e303fSDavid Härdeman 					       struct wbcir_data,
3005b2e303fSDavid Härdeman 					       led);
3015b2e303fSDavid Härdeman 
3025b2e303fSDavid Härdeman 	wbcir_set_bits(data->ebase + WBCIR_REG_ECEIR_CTS,
3035b2e303fSDavid Härdeman 		       brightness == LED_OFF ? 0x00 : WBCIR_LED_ENABLE,
3045b2e303fSDavid Härdeman 		       WBCIR_LED_ENABLE);
3055b2e303fSDavid Härdeman }
3065b2e303fSDavid Härdeman 
3075b2e303fSDavid Härdeman /* Manchester encodes bits to RC6 message cells (see wbcir_shutdown) */
3085b2e303fSDavid Härdeman static u8
3095b2e303fSDavid Härdeman wbcir_to_rc6cells(u8 val)
3105b2e303fSDavid Härdeman {
3115b2e303fSDavid Härdeman 	u8 coded = 0x00;
3125b2e303fSDavid Härdeman 	int i;
3135b2e303fSDavid Härdeman 
3145b2e303fSDavid Härdeman 	val &= 0x0F;
3155b2e303fSDavid Härdeman 	for (i = 0; i < 4; i++) {
3165b2e303fSDavid Härdeman 		if (val & 0x01)
3175b2e303fSDavid Härdeman 			coded |= 0x02 << (i * 2);
3185b2e303fSDavid Härdeman 		else
3195b2e303fSDavid Härdeman 			coded |= 0x01 << (i * 2);
3205b2e303fSDavid Härdeman 		val >>= 1;
3215b2e303fSDavid Härdeman 	}
3225b2e303fSDavid Härdeman 
3235b2e303fSDavid Härdeman 	return coded;
3245b2e303fSDavid Härdeman }
3255b2e303fSDavid Härdeman 
3265b2e303fSDavid Härdeman /*****************************************************************************
3275b2e303fSDavid Härdeman  *
3285b2e303fSDavid Härdeman  * INTERRUPT FUNCTIONS
3295b2e303fSDavid Härdeman  *
3305b2e303fSDavid Härdeman  *****************************************************************************/
3315b2e303fSDavid Härdeman 
332c829f267SDavid Härdeman static void
333c829f267SDavid Härdeman wbcir_irq_rx(struct wbcir_data *data, struct pnp_dev *device)
3345b2e303fSDavid Härdeman {
3355b2e303fSDavid Härdeman 	u8 irdata[8];
336c829f267SDavid Härdeman 	bool disable = true;
337c829f267SDavid Härdeman 	unsigned int i;
3385b2e303fSDavid Härdeman 
339c829f267SDavid Härdeman 	if (data->rxstate == WBCIR_RXSTATE_INACTIVE) {
340c829f267SDavid Härdeman 		data->rxstate = WBCIR_RXSTATE_ACTIVE;
3415b2e303fSDavid Härdeman 		led_trigger_event(data->rxtrigger, LED_FULL);
3425b2e303fSDavid Härdeman 	}
3435b2e303fSDavid Härdeman 
3445b2e303fSDavid Härdeman 	/* Since RXHDLEV is set, at least 8 bytes are in the FIFO */
3455b2e303fSDavid Härdeman 	insb(data->sbase + WBCIR_REG_SP3_RXDATA, &irdata[0], 8);
3465b2e303fSDavid Härdeman 
3475b2e303fSDavid Härdeman 	for (i = 0; i < 8; i++) {
3485b2e303fSDavid Härdeman 		u8 pulse;
3495b2e303fSDavid Härdeman 		u32 duration;
3505b2e303fSDavid Härdeman 
3515b2e303fSDavid Härdeman 		if (irdata[i] != 0xFF && irdata[i] != 0x00)
3525b2e303fSDavid Härdeman 			disable = false;
3535b2e303fSDavid Härdeman 
354c829f267SDavid Härdeman 		if (data->rxstate == WBCIR_RXSTATE_ERROR)
3555b2e303fSDavid Härdeman 			continue;
3565b2e303fSDavid Härdeman 
3575b2e303fSDavid Härdeman 		pulse = irdata[i] & 0x80 ? false : true;
3585b2e303fSDavid Härdeman 		duration = (irdata[i] & 0x7F) * 10000; /* ns */
3595b2e303fSDavid Härdeman 
360c829f267SDavid Härdeman 		if (data->rxev.pulse != pulse) {
361c829f267SDavid Härdeman 			if (data->rxev.duration != 0) {
362c829f267SDavid Härdeman 				ir_raw_event_store(data->dev, &data->rxev);
363c829f267SDavid Härdeman 				data->rxev.duration = 0;
3645b2e303fSDavid Härdeman 			}
3655b2e303fSDavid Härdeman 
366c829f267SDavid Härdeman 			data->rxev.pulse = pulse;
3675b2e303fSDavid Härdeman 		}
3685b2e303fSDavid Härdeman 
369c829f267SDavid Härdeman 		data->rxev.duration += duration;
3705b2e303fSDavid Härdeman 	}
3715b2e303fSDavid Härdeman 
3725b2e303fSDavid Härdeman 	if (disable) {
373c829f267SDavid Härdeman 		if (data->rxev.duration != 0 &&
374c829f267SDavid Härdeman 		    data->rxstate != WBCIR_RXSTATE_ERROR) {
375c829f267SDavid Härdeman 			ir_raw_event_store(data->dev, &data->rxev);
376c829f267SDavid Härdeman 			data->rxev.duration = 0;
3775b2e303fSDavid Härdeman 		}
3785b2e303fSDavid Härdeman 
3795b2e303fSDavid Härdeman 		/* Set RXINACTIVE */
3805b2e303fSDavid Härdeman 		outb(WBCIR_RX_DISABLE, data->sbase + WBCIR_REG_SP3_ASCR);
3815b2e303fSDavid Härdeman 
3825b2e303fSDavid Härdeman 		/* Drain the FIFO */
3835b2e303fSDavid Härdeman 		while (inb(data->sbase + WBCIR_REG_SP3_LSR) & WBCIR_RX_AVAIL)
3845b2e303fSDavid Härdeman 			inb(data->sbase + WBCIR_REG_SP3_RXDATA);
3855b2e303fSDavid Härdeman 
3865b2e303fSDavid Härdeman 		ir_raw_event_reset(data->dev);
3875b2e303fSDavid Härdeman 		led_trigger_event(data->rxtrigger, LED_OFF);
388c829f267SDavid Härdeman 		data->rxstate = WBCIR_RXSTATE_INACTIVE;
3895b2e303fSDavid Härdeman 	}
3905b2e303fSDavid Härdeman 
3915b2e303fSDavid Härdeman 	ir_raw_event_handle(data->dev);
392c829f267SDavid Härdeman }
3935b2e303fSDavid Härdeman 
394c829f267SDavid Härdeman static void
395c829f267SDavid Härdeman wbcir_irq_tx(struct wbcir_data *data)
396c829f267SDavid Härdeman {
397c829f267SDavid Härdeman 	unsigned int space;
398c829f267SDavid Härdeman 	unsigned int used;
399c829f267SDavid Härdeman 	u8 bytes[16];
400c829f267SDavid Härdeman 	u8 byte;
401c829f267SDavid Härdeman 
402c829f267SDavid Härdeman 	if (!data->txbuf)
403c829f267SDavid Härdeman 		return;
404c829f267SDavid Härdeman 
405c829f267SDavid Härdeman 	switch (data->txstate) {
406c829f267SDavid Härdeman 	case WBCIR_TXSTATE_INACTIVE:
407c829f267SDavid Härdeman 		/* TX FIFO empty */
408c829f267SDavid Härdeman 		space = 16;
409c829f267SDavid Härdeman 		led_trigger_event(data->txtrigger, LED_FULL);
410c829f267SDavid Härdeman 		break;
411c829f267SDavid Härdeman 	case WBCIR_TXSTATE_ACTIVE:
412c829f267SDavid Härdeman 		/* TX FIFO low (3 bytes or less) */
413c829f267SDavid Härdeman 		space = 13;
414c829f267SDavid Härdeman 		break;
415c829f267SDavid Härdeman 	case WBCIR_TXSTATE_ERROR:
416c829f267SDavid Härdeman 		space = 0;
417c829f267SDavid Härdeman 		break;
418c829f267SDavid Härdeman 	default:
419c829f267SDavid Härdeman 		return;
420c829f267SDavid Härdeman 	}
421c829f267SDavid Härdeman 
422c829f267SDavid Härdeman 	/*
423c829f267SDavid Härdeman 	 * TX data is run-length coded in bytes: YXXXXXXX
424c829f267SDavid Härdeman 	 * Y = space (1) or pulse (0)
425c829f267SDavid Härdeman 	 * X = duration, encoded as (X + 1) * 10us (i.e 10 to 1280 us)
426c829f267SDavid Härdeman 	 */
427c829f267SDavid Härdeman 	for (used = 0; used < space && data->txoff != data->txlen; used++) {
428c829f267SDavid Härdeman 		if (data->txbuf[data->txoff] == 0) {
429c829f267SDavid Härdeman 			data->txoff++;
430c829f267SDavid Härdeman 			continue;
431c829f267SDavid Härdeman 		}
432c829f267SDavid Härdeman 		byte = min((u32)0x80, data->txbuf[data->txoff]);
433c829f267SDavid Härdeman 		data->txbuf[data->txoff] -= byte;
434c829f267SDavid Härdeman 		byte--;
435c829f267SDavid Härdeman 		byte |= (data->txoff % 2 ? 0x80 : 0x00); /* pulse/space */
436c829f267SDavid Härdeman 		bytes[used] = byte;
437c829f267SDavid Härdeman 	}
438c829f267SDavid Härdeman 
439c829f267SDavid Härdeman 	while (data->txbuf[data->txoff] == 0 && data->txoff != data->txlen)
440c829f267SDavid Härdeman 		data->txoff++;
441c829f267SDavid Härdeman 
442c829f267SDavid Härdeman 	if (used == 0) {
443c829f267SDavid Härdeman 		/* Finished */
444c829f267SDavid Härdeman 		if (data->txstate == WBCIR_TXSTATE_ERROR)
445c829f267SDavid Härdeman 			/* Clear TX underrun bit */
446c829f267SDavid Härdeman 			outb(WBCIR_TX_UNDERRUN, data->sbase + WBCIR_REG_SP3_ASCR);
447c829f267SDavid Härdeman 		else
448c829f267SDavid Härdeman 			data->txstate = WBCIR_TXSTATE_DONE;
449c829f267SDavid Härdeman 		wbcir_set_irqmask(data, WBCIR_IRQ_RX | WBCIR_IRQ_ERR);
450c829f267SDavid Härdeman 		led_trigger_event(data->txtrigger, LED_OFF);
451c829f267SDavid Härdeman 		wake_up(&data->txwaitq);
452c829f267SDavid Härdeman 	} else if (data->txoff == data->txlen) {
453c829f267SDavid Härdeman 		/* At the end of transmission, tell the hw before last byte */
454c829f267SDavid Härdeman 		outsb(data->sbase + WBCIR_REG_SP3_TXDATA, bytes, used - 1);
455c829f267SDavid Härdeman 		outb(WBCIR_TX_EOT, data->sbase + WBCIR_REG_SP3_ASCR);
456c829f267SDavid Härdeman 		outb(bytes[used - 1], data->sbase + WBCIR_REG_SP3_TXDATA);
457c829f267SDavid Härdeman 		wbcir_set_irqmask(data, WBCIR_IRQ_RX | WBCIR_IRQ_ERR |
458c829f267SDavid Härdeman 				  WBCIR_IRQ_TX_EMPTY);
459c829f267SDavid Härdeman 	} else {
460c829f267SDavid Härdeman 		/* More data to follow... */
461c829f267SDavid Härdeman 		outsb(data->sbase + WBCIR_REG_SP3_RXDATA, bytes, used);
462c829f267SDavid Härdeman 		if (data->txstate == WBCIR_TXSTATE_INACTIVE) {
463c829f267SDavid Härdeman 			wbcir_set_irqmask(data, WBCIR_IRQ_RX | WBCIR_IRQ_ERR |
464c829f267SDavid Härdeman 					  WBCIR_IRQ_TX_LOW);
465c829f267SDavid Härdeman 			data->txstate = WBCIR_TXSTATE_ACTIVE;
466c829f267SDavid Härdeman 		}
467c829f267SDavid Härdeman 	}
468c829f267SDavid Härdeman }
469c829f267SDavid Härdeman 
470c829f267SDavid Härdeman static irqreturn_t
471c829f267SDavid Härdeman wbcir_irq_handler(int irqno, void *cookie)
472c829f267SDavid Härdeman {
473c829f267SDavid Härdeman 	struct pnp_dev *device = cookie;
474c829f267SDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
475c829f267SDavid Härdeman 	unsigned long flags;
476c829f267SDavid Härdeman 	u8 status;
477c829f267SDavid Härdeman 
478c829f267SDavid Härdeman 	spin_lock_irqsave(&data->spinlock, flags);
479c829f267SDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
480c829f267SDavid Härdeman 	status = inb(data->sbase + WBCIR_REG_SP3_EIR);
481c829f267SDavid Härdeman 	status &= data->irqmask;
482c829f267SDavid Härdeman 
483c829f267SDavid Härdeman 	if (!status) {
484c829f267SDavid Härdeman 		spin_unlock_irqrestore(&data->spinlock, flags);
485c829f267SDavid Härdeman 		return IRQ_NONE;
486c829f267SDavid Härdeman 	}
487c829f267SDavid Härdeman 
488c829f267SDavid Härdeman 	if (status & WBCIR_IRQ_ERR) {
489c829f267SDavid Härdeman 		/* RX overflow? (read clears bit) */
490c829f267SDavid Härdeman 		if (inb(data->sbase + WBCIR_REG_SP3_LSR) & WBCIR_RX_OVERRUN) {
491c829f267SDavid Härdeman 			data->rxstate = WBCIR_RXSTATE_ERROR;
492c829f267SDavid Härdeman 			ir_raw_event_reset(data->dev);
493c829f267SDavid Härdeman 		}
494c829f267SDavid Härdeman 
495c829f267SDavid Härdeman 		/* TX underflow? */
496c829f267SDavid Härdeman 		if (inb(data->sbase + WBCIR_REG_SP3_ASCR) & WBCIR_TX_UNDERRUN)
497c829f267SDavid Härdeman 			data->txstate = WBCIR_TXSTATE_ERROR;
498c829f267SDavid Härdeman 	}
499c829f267SDavid Härdeman 
500c829f267SDavid Härdeman 	if (status & WBCIR_IRQ_RX)
501c829f267SDavid Härdeman 		wbcir_irq_rx(data, device);
502c829f267SDavid Härdeman 
503c829f267SDavid Härdeman 	if (status & (WBCIR_IRQ_TX_LOW | WBCIR_IRQ_TX_EMPTY))
504c829f267SDavid Härdeman 		wbcir_irq_tx(data);
505c829f267SDavid Härdeman 
5065b2e303fSDavid Härdeman 	spin_unlock_irqrestore(&data->spinlock, flags);
5075b2e303fSDavid Härdeman 	return IRQ_HANDLED;
5085b2e303fSDavid Härdeman }
5095b2e303fSDavid Härdeman 
510c829f267SDavid Härdeman /*****************************************************************************
511c829f267SDavid Härdeman  *
512c829f267SDavid Härdeman  * RC-CORE INTERFACE FUNCTIONS
513c829f267SDavid Härdeman  *
514c829f267SDavid Härdeman  *****************************************************************************/
5155b2e303fSDavid Härdeman 
516c829f267SDavid Härdeman static int
517c829f267SDavid Härdeman wbcir_txcarrier(struct rc_dev *dev, u32 carrier)
518c829f267SDavid Härdeman {
519c829f267SDavid Härdeman 	struct wbcir_data *data = dev->priv;
520c829f267SDavid Härdeman 	unsigned long flags;
521c829f267SDavid Härdeman 	u8 val;
522c829f267SDavid Härdeman 	u32 freq;
523c829f267SDavid Härdeman 
524c829f267SDavid Härdeman 	freq = DIV_ROUND_CLOSEST(carrier, 1000);
525c829f267SDavid Härdeman 	if (freq < 30 || freq > 60)
526c829f267SDavid Härdeman 		return -EINVAL;
527c829f267SDavid Härdeman 
528c829f267SDavid Härdeman 	switch (freq) {
529c829f267SDavid Härdeman 	case 58:
530c829f267SDavid Härdeman 	case 59:
531c829f267SDavid Härdeman 	case 60:
532c829f267SDavid Härdeman 		val = freq - 58;
533c829f267SDavid Härdeman 		freq *= 1000;
534c829f267SDavid Härdeman 		break;
535c829f267SDavid Härdeman 	case 57:
536c829f267SDavid Härdeman 		val = freq - 27;
537c829f267SDavid Härdeman 		freq = 56900;
538c829f267SDavid Härdeman 		break;
539c829f267SDavid Härdeman 	default:
540c829f267SDavid Härdeman 		val = freq - 27;
541c829f267SDavid Härdeman 		freq *= 1000;
542c829f267SDavid Härdeman 		break;
543c829f267SDavid Härdeman 	}
544c829f267SDavid Härdeman 
545c829f267SDavid Härdeman 	spin_lock_irqsave(&data->spinlock, flags);
546c829f267SDavid Härdeman 	if (data->txstate != WBCIR_TXSTATE_INACTIVE) {
547c829f267SDavid Härdeman 		spin_unlock_irqrestore(&data->spinlock, flags);
548c829f267SDavid Härdeman 		return -EBUSY;
549c829f267SDavid Härdeman 	}
550c829f267SDavid Härdeman 
551c829f267SDavid Härdeman 	if (data->txcarrier != freq) {
552c829f267SDavid Härdeman 		wbcir_select_bank(data, WBCIR_BANK_7);
553c829f267SDavid Härdeman 		wbcir_set_bits(data->sbase + WBCIR_REG_SP3_IRTXMC, val, 0x1F);
554c829f267SDavid Härdeman 		data->txcarrier = freq;
555c829f267SDavid Härdeman 	}
556c829f267SDavid Härdeman 
557c829f267SDavid Härdeman 	spin_unlock_irqrestore(&data->spinlock, flags);
558c829f267SDavid Härdeman 	return 0;
559c829f267SDavid Härdeman }
560c829f267SDavid Härdeman 
561c829f267SDavid Härdeman static int
562c829f267SDavid Härdeman wbcir_txmask(struct rc_dev *dev, u32 mask)
563c829f267SDavid Härdeman {
564c829f267SDavid Härdeman 	struct wbcir_data *data = dev->priv;
565c829f267SDavid Härdeman 	unsigned long flags;
566c829f267SDavid Härdeman 	u8 val;
567c829f267SDavid Härdeman 
568c829f267SDavid Härdeman 	/* Four outputs, only one output can be enabled at a time */
569c829f267SDavid Härdeman 	switch (mask) {
570c829f267SDavid Härdeman 	case 0x1:
571c829f267SDavid Härdeman 		val = 0x0;
572c829f267SDavid Härdeman 		break;
573c829f267SDavid Härdeman 	case 0x2:
574c829f267SDavid Härdeman 		val = 0x1;
575c829f267SDavid Härdeman 		break;
576c829f267SDavid Härdeman 	case 0x4:
577c829f267SDavid Härdeman 		val = 0x2;
578c829f267SDavid Härdeman 		break;
579c829f267SDavid Härdeman 	case 0x8:
580c829f267SDavid Härdeman 		val = 0x3;
581c829f267SDavid Härdeman 		break;
582c829f267SDavid Härdeman 	default:
583c829f267SDavid Härdeman 		return -EINVAL;
584c829f267SDavid Härdeman 	}
585c829f267SDavid Härdeman 
586c829f267SDavid Härdeman 	spin_lock_irqsave(&data->spinlock, flags);
587c829f267SDavid Härdeman 	if (data->txstate != WBCIR_TXSTATE_INACTIVE) {
588c829f267SDavid Härdeman 		spin_unlock_irqrestore(&data->spinlock, flags);
589c829f267SDavid Härdeman 		return -EBUSY;
590c829f267SDavid Härdeman 	}
591c829f267SDavid Härdeman 
592c829f267SDavid Härdeman 	if (data->txmask != mask) {
593c829f267SDavid Härdeman 		wbcir_set_bits(data->ebase + WBCIR_REG_ECEIR_CTS, val, 0x0c);
594c829f267SDavid Härdeman 		data->txmask = mask;
595c829f267SDavid Härdeman 	}
596c829f267SDavid Härdeman 
597c829f267SDavid Härdeman 	spin_unlock_irqrestore(&data->spinlock, flags);
598c829f267SDavid Härdeman 	return 0;
599c829f267SDavid Härdeman }
600c829f267SDavid Härdeman 
601c829f267SDavid Härdeman static int
602c829f267SDavid Härdeman wbcir_tx(struct rc_dev *dev, int *buf, u32 bufsize)
603c829f267SDavid Härdeman {
604c829f267SDavid Härdeman 	struct wbcir_data *data = dev->priv;
605c829f267SDavid Härdeman 	u32 count;
606c829f267SDavid Härdeman 	unsigned i;
607c829f267SDavid Härdeman 	unsigned long flags;
608c829f267SDavid Härdeman 
609c829f267SDavid Härdeman 	/* bufsize has been sanity checked by the caller */
610c829f267SDavid Härdeman 	count = bufsize / sizeof(int);
611c829f267SDavid Härdeman 
612c829f267SDavid Härdeman 	/* Not sure if this is possible, but better safe than sorry */
613c829f267SDavid Härdeman 	spin_lock_irqsave(&data->spinlock, flags);
614c829f267SDavid Härdeman 	if (data->txstate != WBCIR_TXSTATE_INACTIVE) {
615c829f267SDavid Härdeman 		spin_unlock_irqrestore(&data->spinlock, flags);
616c829f267SDavid Härdeman 		return -EBUSY;
617c829f267SDavid Härdeman 	}
618c829f267SDavid Härdeman 
619c829f267SDavid Härdeman 	/* Convert values to multiples of 10us */
620c829f267SDavid Härdeman 	for (i = 0; i < count; i++)
621c829f267SDavid Härdeman 		buf[i] = DIV_ROUND_CLOSEST(buf[i], 10);
622c829f267SDavid Härdeman 
623c829f267SDavid Härdeman 	/* Fill the TX fifo once, the irq handler will do the rest */
624c829f267SDavid Härdeman 	data->txbuf = buf;
625c829f267SDavid Härdeman 	data->txlen = count;
626c829f267SDavid Härdeman 	data->txoff = 0;
627c829f267SDavid Härdeman 	wbcir_irq_tx(data);
628c829f267SDavid Härdeman 
629c829f267SDavid Härdeman 	/* Wait for the TX to complete */
630c829f267SDavid Härdeman 	while (data->txstate == WBCIR_TXSTATE_ACTIVE) {
631c829f267SDavid Härdeman 		spin_unlock_irqrestore(&data->spinlock, flags);
632c829f267SDavid Härdeman 		wait_event(data->txwaitq, data->txstate != WBCIR_TXSTATE_ACTIVE);
633c829f267SDavid Härdeman 		spin_lock_irqsave(&data->spinlock, flags);
634c829f267SDavid Härdeman 	}
635c829f267SDavid Härdeman 
636c829f267SDavid Härdeman 	/* We're done */
637c829f267SDavid Härdeman 	if (data->txstate == WBCIR_TXSTATE_ERROR)
638c829f267SDavid Härdeman 		count = -EAGAIN;
639c829f267SDavid Härdeman 	data->txstate = WBCIR_TXSTATE_INACTIVE;
640c829f267SDavid Härdeman 	data->txbuf = NULL;
641c829f267SDavid Härdeman 	spin_unlock_irqrestore(&data->spinlock, flags);
642c829f267SDavid Härdeman 
643c829f267SDavid Härdeman 	return count;
644c829f267SDavid Härdeman }
6455b2e303fSDavid Härdeman 
6465b2e303fSDavid Härdeman /*****************************************************************************
6475b2e303fSDavid Härdeman  *
6485b2e303fSDavid Härdeman  * SETUP/INIT/SUSPEND/RESUME FUNCTIONS
6495b2e303fSDavid Härdeman  *
6505b2e303fSDavid Härdeman  *****************************************************************************/
6515b2e303fSDavid Härdeman 
6525b2e303fSDavid Härdeman static void
6535b2e303fSDavid Härdeman wbcir_shutdown(struct pnp_dev *device)
6545b2e303fSDavid Härdeman {
6555b2e303fSDavid Härdeman 	struct device *dev = &device->dev;
6565b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
65767cdd42eSDavid Härdeman 	bool do_wake = true;
6585b2e303fSDavid Härdeman 	u8 match[11];
6595b2e303fSDavid Härdeman 	u8 mask[11];
6605b2e303fSDavid Härdeman 	u8 rc6_csl = 0;
6615b2e303fSDavid Härdeman 	int i;
6625b2e303fSDavid Härdeman 
6635b2e303fSDavid Härdeman 	memset(match, 0, sizeof(match));
6645b2e303fSDavid Härdeman 	memset(mask, 0, sizeof(mask));
6655b2e303fSDavid Härdeman 
6665b2e303fSDavid Härdeman 	if (wake_sc == INVALID_SCANCODE || !device_may_wakeup(dev)) {
66767cdd42eSDavid Härdeman 		do_wake = false;
6685b2e303fSDavid Härdeman 		goto finish;
6695b2e303fSDavid Härdeman 	}
6705b2e303fSDavid Härdeman 
6715b2e303fSDavid Härdeman 	switch (protocol) {
6725b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC5:
6735b2e303fSDavid Härdeman 		if (wake_sc > 0xFFF) {
67467cdd42eSDavid Härdeman 			do_wake = false;
6755b2e303fSDavid Härdeman 			dev_err(dev, "RC5 - Invalid wake scancode\n");
6765b2e303fSDavid Härdeman 			break;
6775b2e303fSDavid Härdeman 		}
6785b2e303fSDavid Härdeman 
6795b2e303fSDavid Härdeman 		/* Mask = 13 bits, ex toggle */
6805b2e303fSDavid Härdeman 		mask[0] = 0xFF;
6815b2e303fSDavid Härdeman 		mask[1] = 0x17;
6825b2e303fSDavid Härdeman 
6835b2e303fSDavid Härdeman 		match[0]  = (wake_sc & 0x003F);      /* 6 command bits */
6845b2e303fSDavid Härdeman 		match[0] |= (wake_sc & 0x0180) >> 1; /* 2 address bits */
6855b2e303fSDavid Härdeman 		match[1]  = (wake_sc & 0x0E00) >> 9; /* 3 address bits */
6865b2e303fSDavid Härdeman 		if (!(wake_sc & 0x0040))             /* 2nd start bit  */
6875b2e303fSDavid Härdeman 			match[1] |= 0x10;
6885b2e303fSDavid Härdeman 
6895b2e303fSDavid Härdeman 		break;
6905b2e303fSDavid Härdeman 
6915b2e303fSDavid Härdeman 	case IR_PROTOCOL_NEC:
6925b2e303fSDavid Härdeman 		if (wake_sc > 0xFFFFFF) {
69367cdd42eSDavid Härdeman 			do_wake = false;
6945b2e303fSDavid Härdeman 			dev_err(dev, "NEC - Invalid wake scancode\n");
6955b2e303fSDavid Härdeman 			break;
6965b2e303fSDavid Härdeman 		}
6975b2e303fSDavid Härdeman 
6985b2e303fSDavid Härdeman 		mask[0] = mask[1] = mask[2] = mask[3] = 0xFF;
6995b2e303fSDavid Härdeman 
7005b2e303fSDavid Härdeman 		match[1] = bitrev8((wake_sc & 0xFF));
7015b2e303fSDavid Härdeman 		match[0] = ~match[1];
7025b2e303fSDavid Härdeman 
7035b2e303fSDavid Härdeman 		match[3] = bitrev8((wake_sc & 0xFF00) >> 8);
7045b2e303fSDavid Härdeman 		if (wake_sc > 0xFFFF)
7055b2e303fSDavid Härdeman 			match[2] = bitrev8((wake_sc & 0xFF0000) >> 16);
7065b2e303fSDavid Härdeman 		else
7075b2e303fSDavid Härdeman 			match[2] = ~match[3];
7085b2e303fSDavid Härdeman 
7095b2e303fSDavid Härdeman 		break;
7105b2e303fSDavid Härdeman 
7115b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC6:
7125b2e303fSDavid Härdeman 
7135b2e303fSDavid Härdeman 		if (wake_rc6mode == 0) {
7145b2e303fSDavid Härdeman 			if (wake_sc > 0xFFFF) {
71567cdd42eSDavid Härdeman 				do_wake = false;
7165b2e303fSDavid Härdeman 				dev_err(dev, "RC6 - Invalid wake scancode\n");
7175b2e303fSDavid Härdeman 				break;
7185b2e303fSDavid Härdeman 			}
7195b2e303fSDavid Härdeman 
7205b2e303fSDavid Härdeman 			/* Command */
7215b2e303fSDavid Härdeman 			match[0] = wbcir_to_rc6cells(wake_sc >>  0);
7225b2e303fSDavid Härdeman 			mask[0]  = 0xFF;
7235b2e303fSDavid Härdeman 			match[1] = wbcir_to_rc6cells(wake_sc >>  4);
7245b2e303fSDavid Härdeman 			mask[1]  = 0xFF;
7255b2e303fSDavid Härdeman 
7265b2e303fSDavid Härdeman 			/* Address */
7275b2e303fSDavid Härdeman 			match[2] = wbcir_to_rc6cells(wake_sc >>  8);
7285b2e303fSDavid Härdeman 			mask[2]  = 0xFF;
7295b2e303fSDavid Härdeman 			match[3] = wbcir_to_rc6cells(wake_sc >> 12);
7305b2e303fSDavid Härdeman 			mask[3]  = 0xFF;
7315b2e303fSDavid Härdeman 
7325b2e303fSDavid Härdeman 			/* Header */
7335b2e303fSDavid Härdeman 			match[4] = 0x50; /* mode1 = mode0 = 0, ignore toggle */
7345b2e303fSDavid Härdeman 			mask[4]  = 0xF0;
7355b2e303fSDavid Härdeman 			match[5] = 0x09; /* start bit = 1, mode2 = 0 */
7365b2e303fSDavid Härdeman 			mask[5]  = 0x0F;
7375b2e303fSDavid Härdeman 
7385b2e303fSDavid Härdeman 			rc6_csl = 44;
7395b2e303fSDavid Härdeman 
7405b2e303fSDavid Härdeman 		} else if (wake_rc6mode == 6) {
7415b2e303fSDavid Härdeman 			i = 0;
7425b2e303fSDavid Härdeman 
7435b2e303fSDavid Härdeman 			/* Command */
7445b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >>  0);
7455b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
7465b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >>  4);
7475b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
7485b2e303fSDavid Härdeman 
7495b2e303fSDavid Härdeman 			/* Address + Toggle */
7505b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >>  8);
7515b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
7525b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >> 12);
7535b2e303fSDavid Härdeman 			mask[i++] = 0x3F;
7545b2e303fSDavid Härdeman 
7555b2e303fSDavid Härdeman 			/* Customer bits 7 - 0 */
7565b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >> 16);
7575b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
7585b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >> 20);
7595b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
7605b2e303fSDavid Härdeman 
7615b2e303fSDavid Härdeman 			if (wake_sc & 0x80000000) {
7625b2e303fSDavid Härdeman 				/* Customer range bit and bits 15 - 8 */
7635b2e303fSDavid Härdeman 				match[i]  = wbcir_to_rc6cells(wake_sc >> 24);
7645b2e303fSDavid Härdeman 				mask[i++] = 0xFF;
7655b2e303fSDavid Härdeman 				match[i]  = wbcir_to_rc6cells(wake_sc >> 28);
7665b2e303fSDavid Härdeman 				mask[i++] = 0xFF;
7675b2e303fSDavid Härdeman 				rc6_csl = 76;
7685b2e303fSDavid Härdeman 			} else if (wake_sc <= 0x007FFFFF) {
7695b2e303fSDavid Härdeman 				rc6_csl = 60;
7705b2e303fSDavid Härdeman 			} else {
77167cdd42eSDavid Härdeman 				do_wake = false;
7725b2e303fSDavid Härdeman 				dev_err(dev, "RC6 - Invalid wake scancode\n");
7735b2e303fSDavid Härdeman 				break;
7745b2e303fSDavid Härdeman 			}
7755b2e303fSDavid Härdeman 
7765b2e303fSDavid Härdeman 			/* Header */
7775b2e303fSDavid Härdeman 			match[i]  = 0x93; /* mode1 = mode0 = 1, submode = 0 */
7785b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
7795b2e303fSDavid Härdeman 			match[i]  = 0x0A; /* start bit = 1, mode2 = 1 */
7805b2e303fSDavid Härdeman 			mask[i++] = 0x0F;
7815b2e303fSDavid Härdeman 
7825b2e303fSDavid Härdeman 		} else {
78367cdd42eSDavid Härdeman 			do_wake = false;
7845b2e303fSDavid Härdeman 			dev_err(dev, "RC6 - Invalid wake mode\n");
7855b2e303fSDavid Härdeman 		}
7865b2e303fSDavid Härdeman 
7875b2e303fSDavid Härdeman 		break;
7885b2e303fSDavid Härdeman 
7895b2e303fSDavid Härdeman 	default:
79067cdd42eSDavid Härdeman 		do_wake = false;
7915b2e303fSDavid Härdeman 		break;
7925b2e303fSDavid Härdeman 	}
7935b2e303fSDavid Härdeman 
7945b2e303fSDavid Härdeman finish:
7955b2e303fSDavid Härdeman 	if (do_wake) {
7965b2e303fSDavid Härdeman 		/* Set compare and compare mask */
7975b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_INDEX,
7985b2e303fSDavid Härdeman 			       WBCIR_REGSEL_COMPARE | WBCIR_REG_ADDR0,
7995b2e303fSDavid Härdeman 			       0x3F);
8005b2e303fSDavid Härdeman 		outsb(data->wbase + WBCIR_REG_WCEIR_DATA, match, 11);
8015b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_INDEX,
8025b2e303fSDavid Härdeman 			       WBCIR_REGSEL_MASK | WBCIR_REG_ADDR0,
8035b2e303fSDavid Härdeman 			       0x3F);
8045b2e303fSDavid Härdeman 		outsb(data->wbase + WBCIR_REG_WCEIR_DATA, mask, 11);
8055b2e303fSDavid Härdeman 
8065b2e303fSDavid Härdeman 		/* RC6 Compare String Len */
8075b2e303fSDavid Härdeman 		outb(rc6_csl, data->wbase + WBCIR_REG_WCEIR_CSL);
8085b2e303fSDavid Härdeman 
8095b2e303fSDavid Härdeman 		/* Clear status bits NEC_REP, BUFF, MSG_END, MATCH */
8105b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_STS, 0x17, 0x17);
8115b2e303fSDavid Härdeman 
8125b2e303fSDavid Härdeman 		/* Clear BUFF_EN, Clear END_EN, Set MATCH_EN */
8135b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x01, 0x07);
8145b2e303fSDavid Härdeman 
8155b2e303fSDavid Härdeman 		/* Set CEIR_EN */
8165b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CTL, 0x01, 0x01);
8175b2e303fSDavid Härdeman 
8185b2e303fSDavid Härdeman 	} else {
8195b2e303fSDavid Härdeman 		/* Clear BUFF_EN, Clear END_EN, Clear MATCH_EN */
8205b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x00, 0x07);
8215b2e303fSDavid Härdeman 
8225b2e303fSDavid Härdeman 		/* Clear CEIR_EN */
8235b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CTL, 0x00, 0x01);
8245b2e303fSDavid Härdeman 	}
8255b2e303fSDavid Härdeman 
8265b2e303fSDavid Härdeman 	/*
8275b2e303fSDavid Härdeman 	 * ACPI will set the HW disable bit for SP3 which means that the
8285b2e303fSDavid Härdeman 	 * output signals are left in an undefined state which may cause
8295b2e303fSDavid Härdeman 	 * spurious interrupts which we need to ignore until the hardware
8305b2e303fSDavid Härdeman 	 * is reinitialized.
8315b2e303fSDavid Härdeman 	 */
832c829f267SDavid Härdeman 	wbcir_set_irqmask(data, WBCIR_IRQ_NONE);
8335b2e303fSDavid Härdeman 	disable_irq(data->irq);
834c829f267SDavid Härdeman 
835c829f267SDavid Härdeman 	/* Disable LED */
836c829f267SDavid Härdeman 	led_trigger_event(data->rxtrigger, LED_OFF);
837c829f267SDavid Härdeman 	led_trigger_event(data->txtrigger, LED_OFF);
8385b2e303fSDavid Härdeman }
8395b2e303fSDavid Härdeman 
8405b2e303fSDavid Härdeman static int
8415b2e303fSDavid Härdeman wbcir_suspend(struct pnp_dev *device, pm_message_t state)
8425b2e303fSDavid Härdeman {
8435b2e303fSDavid Härdeman 	wbcir_shutdown(device);
8445b2e303fSDavid Härdeman 	return 0;
8455b2e303fSDavid Härdeman }
8465b2e303fSDavid Härdeman 
8475b2e303fSDavid Härdeman static void
8485b2e303fSDavid Härdeman wbcir_init_hw(struct wbcir_data *data)
8495b2e303fSDavid Härdeman {
8505b2e303fSDavid Härdeman 	u8 tmp;
8515b2e303fSDavid Härdeman 
8525b2e303fSDavid Härdeman 	/* Disable interrupts */
853c829f267SDavid Härdeman 	wbcir_set_irqmask(data, WBCIR_IRQ_NONE);
8545b2e303fSDavid Härdeman 
8555b2e303fSDavid Härdeman 	/* Set PROT_SEL, RX_INV, Clear CEIR_EN (needed for the led) */
8565b2e303fSDavid Härdeman 	tmp = protocol << 4;
8575b2e303fSDavid Härdeman 	if (invert)
8585b2e303fSDavid Härdeman 		tmp |= 0x08;
8595b2e303fSDavid Härdeman 	outb(tmp, data->wbase + WBCIR_REG_WCEIR_CTL);
8605b2e303fSDavid Härdeman 
8615b2e303fSDavid Härdeman 	/* Clear status bits NEC_REP, BUFF, MSG_END, MATCH */
8625b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_STS, 0x17, 0x17);
8635b2e303fSDavid Härdeman 
8645b2e303fSDavid Härdeman 	/* Clear BUFF_EN, Clear END_EN, Clear MATCH_EN */
8655b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x00, 0x07);
8665b2e303fSDavid Härdeman 
8675b2e303fSDavid Härdeman 	/* Set RC5 cell time to correspond to 36 kHz */
8685b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CFG1, 0x4A, 0x7F);
8695b2e303fSDavid Härdeman 
8705b2e303fSDavid Härdeman 	/* Set IRTX_INV */
8715b2e303fSDavid Härdeman 	if (invert)
8725b2e303fSDavid Härdeman 		outb(0x04, data->ebase + WBCIR_REG_ECEIR_CCTL);
8735b2e303fSDavid Härdeman 	else
8745b2e303fSDavid Härdeman 		outb(0x00, data->ebase + WBCIR_REG_ECEIR_CCTL);
8755b2e303fSDavid Härdeman 
8765b2e303fSDavid Härdeman 	/*
877c829f267SDavid Härdeman 	 * Clear IR LED, set SP3 clock to 24Mhz, set TX mask to IRTX1,
8785b2e303fSDavid Härdeman 	 * set SP3_IRRX_SW to binary 01, helpfully not documented
8795b2e303fSDavid Härdeman 	 */
8805b2e303fSDavid Härdeman 	outb(0x10, data->ebase + WBCIR_REG_ECEIR_CTS);
881c829f267SDavid Härdeman 	data->txmask = 0x1;
8825b2e303fSDavid Härdeman 
8835b2e303fSDavid Härdeman 	/* Enable extended mode */
8845b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_2);
8855b2e303fSDavid Härdeman 	outb(WBCIR_EXT_ENABLE, data->sbase + WBCIR_REG_SP3_EXCR1);
8865b2e303fSDavid Härdeman 
8875b2e303fSDavid Härdeman 	/*
8885b2e303fSDavid Härdeman 	 * Configure baud generator, IR data will be sampled at
8895b2e303fSDavid Härdeman 	 * a bitrate of: (24Mhz * prescaler) / (divisor * 16).
8905b2e303fSDavid Härdeman 	 *
8915b2e303fSDavid Härdeman 	 * The ECIR registers include a flag to change the
8925b2e303fSDavid Härdeman 	 * 24Mhz clock freq to 48Mhz.
8935b2e303fSDavid Härdeman 	 *
8945b2e303fSDavid Härdeman 	 * It's not documented in the specs, but fifo levels
8955b2e303fSDavid Härdeman 	 * other than 16 seems to be unsupported.
8965b2e303fSDavid Härdeman 	 */
8975b2e303fSDavid Härdeman 
8985b2e303fSDavid Härdeman 	/* prescaler 1.0, tx/rx fifo lvl 16 */
8995b2e303fSDavid Härdeman 	outb(0x30, data->sbase + WBCIR_REG_SP3_EXCR2);
9005b2e303fSDavid Härdeman 
9015b2e303fSDavid Härdeman 	/* Set baud divisor to generate one byte per bit/cell */
9025b2e303fSDavid Härdeman 	switch (protocol) {
9035b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC5:
9045b2e303fSDavid Härdeman 		outb(0xA7, data->sbase + WBCIR_REG_SP3_BGDL);
9055b2e303fSDavid Härdeman 		break;
9065b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC6:
9075b2e303fSDavid Härdeman 		outb(0x53, data->sbase + WBCIR_REG_SP3_BGDL);
9085b2e303fSDavid Härdeman 		break;
9095b2e303fSDavid Härdeman 	case IR_PROTOCOL_NEC:
9105b2e303fSDavid Härdeman 		outb(0x69, data->sbase + WBCIR_REG_SP3_BGDL);
9115b2e303fSDavid Härdeman 		break;
9125b2e303fSDavid Härdeman 	}
9135b2e303fSDavid Härdeman 	outb(0x00, data->sbase + WBCIR_REG_SP3_BGDH);
9145b2e303fSDavid Härdeman 
9155b2e303fSDavid Härdeman 	/* Set CEIR mode */
9165b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
9175b2e303fSDavid Härdeman 	outb(0xC0, data->sbase + WBCIR_REG_SP3_MCR);
9185b2e303fSDavid Härdeman 	inb(data->sbase + WBCIR_REG_SP3_LSR); /* Clear LSR */
9195b2e303fSDavid Härdeman 	inb(data->sbase + WBCIR_REG_SP3_MSR); /* Clear MSR */
9205b2e303fSDavid Härdeman 
9215b2e303fSDavid Härdeman 	/* Disable RX demod, run-length encoding/decoding, set freq span */
9225b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_7);
9235b2e303fSDavid Härdeman 	outb(0x10, data->sbase + WBCIR_REG_SP3_RCCFG);
9245b2e303fSDavid Härdeman 
9255b2e303fSDavid Härdeman 	/* Disable timer */
9265b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_4);
9275b2e303fSDavid Härdeman 	outb(0x00, data->sbase + WBCIR_REG_SP3_IRCR1);
9285b2e303fSDavid Härdeman 
929c829f267SDavid Härdeman 	/* Disable MSR interrupt, clear AUX_IRX, mask RX during TX? */
9305b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_5);
931c829f267SDavid Härdeman 	outb(txandrx ? 0x03 : 0x02, data->sbase + WBCIR_REG_SP3_IRCR2);
9325b2e303fSDavid Härdeman 
9335b2e303fSDavid Härdeman 	/* Disable CRC */
9345b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_6);
9355b2e303fSDavid Härdeman 	outb(0x20, data->sbase + WBCIR_REG_SP3_IRCR3);
9365b2e303fSDavid Härdeman 
937c829f267SDavid Härdeman 	/* Set RX demodulation freq, not really used */
9385b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_7);
9395b2e303fSDavid Härdeman 	outb(0xF2, data->sbase + WBCIR_REG_SP3_IRRXDC);
940c829f267SDavid Härdeman 
941c829f267SDavid Härdeman 	/* Set TX modulation, 36kHz, 7us pulse width */
9425b2e303fSDavid Härdeman 	outb(0x69, data->sbase + WBCIR_REG_SP3_IRTXMC);
943c829f267SDavid Härdeman 	data->txcarrier = 36000;
9445b2e303fSDavid Härdeman 
9455b2e303fSDavid Härdeman 	/* Set invert and pin direction */
9465b2e303fSDavid Härdeman 	if (invert)
9475b2e303fSDavid Härdeman 		outb(0x10, data->sbase + WBCIR_REG_SP3_IRCFG4);
9485b2e303fSDavid Härdeman 	else
9495b2e303fSDavid Härdeman 		outb(0x00, data->sbase + WBCIR_REG_SP3_IRCFG4);
9505b2e303fSDavid Härdeman 
9515b2e303fSDavid Härdeman 	/* Set FIFO thresholds (RX = 8, TX = 3), reset RX/TX */
9525b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
9535b2e303fSDavid Härdeman 	outb(0x97, data->sbase + WBCIR_REG_SP3_FCR);
9545b2e303fSDavid Härdeman 
9555b2e303fSDavid Härdeman 	/* Clear AUX status bits */
9565b2e303fSDavid Härdeman 	outb(0xE0, data->sbase + WBCIR_REG_SP3_ASCR);
9575b2e303fSDavid Härdeman 
958c829f267SDavid Härdeman 	/* Clear RX state */
959c829f267SDavid Härdeman 	data->rxstate = WBCIR_RXSTATE_INACTIVE;
960c829f267SDavid Härdeman 	data->rxev.duration = 0;
9615b2e303fSDavid Härdeman 	ir_raw_event_reset(data->dev);
9625b2e303fSDavid Härdeman 	ir_raw_event_handle(data->dev);
9635b2e303fSDavid Härdeman 
964c829f267SDavid Härdeman 	/*
965c829f267SDavid Härdeman 	 * Check TX state, if we did a suspend/resume cycle while TX was
966c829f267SDavid Härdeman 	 * active, we will have a process waiting in txwaitq.
967c829f267SDavid Härdeman 	 */
968c829f267SDavid Härdeman 	if (data->txstate == WBCIR_TXSTATE_ACTIVE) {
969c829f267SDavid Härdeman 		data->txstate = WBCIR_TXSTATE_ERROR;
970c829f267SDavid Härdeman 		wake_up(&data->txwaitq);
971c829f267SDavid Härdeman 	}
972c829f267SDavid Härdeman 
9735b2e303fSDavid Härdeman 	/* Enable interrupts */
974c829f267SDavid Härdeman 	wbcir_set_irqmask(data, WBCIR_IRQ_RX | WBCIR_IRQ_ERR);
9755b2e303fSDavid Härdeman }
9765b2e303fSDavid Härdeman 
9775b2e303fSDavid Härdeman static int
9785b2e303fSDavid Härdeman wbcir_resume(struct pnp_dev *device)
9795b2e303fSDavid Härdeman {
9805b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
9815b2e303fSDavid Härdeman 
9825b2e303fSDavid Härdeman 	wbcir_init_hw(data);
9835b2e303fSDavid Härdeman 	enable_irq(data->irq);
9845b2e303fSDavid Härdeman 
9855b2e303fSDavid Härdeman 	return 0;
9865b2e303fSDavid Härdeman }
9875b2e303fSDavid Härdeman 
9885b2e303fSDavid Härdeman static int __devinit
9895b2e303fSDavid Härdeman wbcir_probe(struct pnp_dev *device, const struct pnp_device_id *dev_id)
9905b2e303fSDavid Härdeman {
9915b2e303fSDavid Härdeman 	struct device *dev = &device->dev;
9925b2e303fSDavid Härdeman 	struct wbcir_data *data;
9935b2e303fSDavid Härdeman 	int err;
9945b2e303fSDavid Härdeman 
9955b2e303fSDavid Härdeman 	if (!(pnp_port_len(device, 0) == EHFUNC_IOMEM_LEN &&
9965b2e303fSDavid Härdeman 	      pnp_port_len(device, 1) == WAKEUP_IOMEM_LEN &&
9975b2e303fSDavid Härdeman 	      pnp_port_len(device, 2) == SP_IOMEM_LEN)) {
9985b2e303fSDavid Härdeman 		dev_err(dev, "Invalid resources\n");
9995b2e303fSDavid Härdeman 		return -ENODEV;
10005b2e303fSDavid Härdeman 	}
10015b2e303fSDavid Härdeman 
10025b2e303fSDavid Härdeman 	data = kzalloc(sizeof(*data), GFP_KERNEL);
10035b2e303fSDavid Härdeman 	if (!data) {
10045b2e303fSDavid Härdeman 		err = -ENOMEM;
10055b2e303fSDavid Härdeman 		goto exit;
10065b2e303fSDavid Härdeman 	}
10075b2e303fSDavid Härdeman 
10085b2e303fSDavid Härdeman 	pnp_set_drvdata(device, data);
10095b2e303fSDavid Härdeman 
10105b2e303fSDavid Härdeman 	spin_lock_init(&data->spinlock);
1011c829f267SDavid Härdeman 	init_waitqueue_head(&data->txwaitq);
10125b2e303fSDavid Härdeman 	data->ebase = pnp_port_start(device, 0);
10135b2e303fSDavid Härdeman 	data->wbase = pnp_port_start(device, 1);
10145b2e303fSDavid Härdeman 	data->sbase = pnp_port_start(device, 2);
10155b2e303fSDavid Härdeman 	data->irq = pnp_irq(device, 0);
10165b2e303fSDavid Härdeman 
10175b2e303fSDavid Härdeman 	if (data->wbase == 0 || data->ebase == 0 ||
10185b2e303fSDavid Härdeman 	    data->sbase == 0 || data->irq == 0) {
10195b2e303fSDavid Härdeman 		err = -ENODEV;
10205b2e303fSDavid Härdeman 		dev_err(dev, "Invalid resources\n");
10215b2e303fSDavid Härdeman 		goto exit_free_data;
10225b2e303fSDavid Härdeman 	}
10235b2e303fSDavid Härdeman 
10245b2e303fSDavid Härdeman 	dev_dbg(&device->dev, "Found device "
10255b2e303fSDavid Härdeman 		"(w: 0x%lX, e: 0x%lX, s: 0x%lX, i: %u)\n",
10265b2e303fSDavid Härdeman 		data->wbase, data->ebase, data->sbase, data->irq);
10275b2e303fSDavid Härdeman 
10285b2e303fSDavid Härdeman 	if (!request_region(data->wbase, WAKEUP_IOMEM_LEN, DRVNAME)) {
10295b2e303fSDavid Härdeman 		dev_err(dev, "Region 0x%lx-0x%lx already in use!\n",
10305b2e303fSDavid Härdeman 			data->wbase, data->wbase + WAKEUP_IOMEM_LEN - 1);
10315b2e303fSDavid Härdeman 		err = -EBUSY;
10325b2e303fSDavid Härdeman 		goto exit_free_data;
10335b2e303fSDavid Härdeman 	}
10345b2e303fSDavid Härdeman 
10355b2e303fSDavid Härdeman 	if (!request_region(data->ebase, EHFUNC_IOMEM_LEN, DRVNAME)) {
10365b2e303fSDavid Härdeman 		dev_err(dev, "Region 0x%lx-0x%lx already in use!\n",
10375b2e303fSDavid Härdeman 			data->ebase, data->ebase + EHFUNC_IOMEM_LEN - 1);
10385b2e303fSDavid Härdeman 		err = -EBUSY;
10395b2e303fSDavid Härdeman 		goto exit_release_wbase;
10405b2e303fSDavid Härdeman 	}
10415b2e303fSDavid Härdeman 
10425b2e303fSDavid Härdeman 	if (!request_region(data->sbase, SP_IOMEM_LEN, DRVNAME)) {
10435b2e303fSDavid Härdeman 		dev_err(dev, "Region 0x%lx-0x%lx already in use!\n",
10445b2e303fSDavid Härdeman 			data->sbase, data->sbase + SP_IOMEM_LEN - 1);
10455b2e303fSDavid Härdeman 		err = -EBUSY;
10465b2e303fSDavid Härdeman 		goto exit_release_ebase;
10475b2e303fSDavid Härdeman 	}
10485b2e303fSDavid Härdeman 
10495b2e303fSDavid Härdeman 	err = request_irq(data->irq, wbcir_irq_handler,
10505b2e303fSDavid Härdeman 			  IRQF_DISABLED, DRVNAME, device);
10515b2e303fSDavid Härdeman 	if (err) {
10525b2e303fSDavid Härdeman 		dev_err(dev, "Failed to claim IRQ %u\n", data->irq);
10535b2e303fSDavid Härdeman 		err = -EBUSY;
10545b2e303fSDavid Härdeman 		goto exit_release_sbase;
10555b2e303fSDavid Härdeman 	}
10565b2e303fSDavid Härdeman 
10575b2e303fSDavid Härdeman 	led_trigger_register_simple("cir-tx", &data->txtrigger);
10585b2e303fSDavid Härdeman 	if (!data->txtrigger) {
10595b2e303fSDavid Härdeman 		err = -ENOMEM;
10605b2e303fSDavid Härdeman 		goto exit_free_irq;
10615b2e303fSDavid Härdeman 	}
10625b2e303fSDavid Härdeman 
10635b2e303fSDavid Härdeman 	led_trigger_register_simple("cir-rx", &data->rxtrigger);
10645b2e303fSDavid Härdeman 	if (!data->rxtrigger) {
10655b2e303fSDavid Härdeman 		err = -ENOMEM;
10665b2e303fSDavid Härdeman 		goto exit_unregister_txtrigger;
10675b2e303fSDavid Härdeman 	}
10685b2e303fSDavid Härdeman 
10695b2e303fSDavid Härdeman 	data->led.name = "cir::activity";
10705b2e303fSDavid Härdeman 	data->led.default_trigger = "cir-rx";
10715b2e303fSDavid Härdeman 	data->led.brightness_set = wbcir_led_brightness_set;
10725b2e303fSDavid Härdeman 	data->led.brightness_get = wbcir_led_brightness_get;
10735b2e303fSDavid Härdeman 	err = led_classdev_register(&device->dev, &data->led);
10745b2e303fSDavid Härdeman 	if (err)
10755b2e303fSDavid Härdeman 		goto exit_unregister_rxtrigger;
10765b2e303fSDavid Härdeman 
10775b2e303fSDavid Härdeman 	data->dev = rc_allocate_device();
10785b2e303fSDavid Härdeman 	if (!data->dev) {
10795b2e303fSDavid Härdeman 		err = -ENOMEM;
10805b2e303fSDavid Härdeman 		goto exit_unregister_led;
10815b2e303fSDavid Härdeman 	}
10825b2e303fSDavid Härdeman 
10835b2e303fSDavid Härdeman 	data->dev->driver_name = WBCIR_NAME;
10845b2e303fSDavid Härdeman 	data->dev->input_name = WBCIR_NAME;
10855b2e303fSDavid Härdeman 	data->dev->input_phys = "wbcir/cir0";
10865b2e303fSDavid Härdeman 	data->dev->input_id.bustype = BUS_HOST;
10875b2e303fSDavid Härdeman 	data->dev->input_id.vendor = PCI_VENDOR_ID_WINBOND;
10885b2e303fSDavid Härdeman 	data->dev->input_id.product = WBCIR_ID_FAMILY;
10895b2e303fSDavid Härdeman 	data->dev->input_id.version = WBCIR_ID_CHIP;
1090c829f267SDavid Härdeman 	data->dev->map_name = RC_MAP_RC6_MCE;
1091c829f267SDavid Härdeman 	data->dev->s_tx_mask = wbcir_txmask;
1092c829f267SDavid Härdeman 	data->dev->s_tx_carrier = wbcir_txcarrier;
1093c829f267SDavid Härdeman 	data->dev->tx_ir = wbcir_tx;
10945b2e303fSDavid Härdeman 	data->dev->priv = data;
10955b2e303fSDavid Härdeman 	data->dev->dev.parent = &device->dev;
10965b2e303fSDavid Härdeman 
10975b2e303fSDavid Härdeman 	err = rc_register_device(data->dev);
10985b2e303fSDavid Härdeman 	if (err)
10995b2e303fSDavid Härdeman 		goto exit_free_rc;
11005b2e303fSDavid Härdeman 
11015b2e303fSDavid Härdeman 	device_init_wakeup(&device->dev, 1);
11025b2e303fSDavid Härdeman 
11035b2e303fSDavid Härdeman 	wbcir_init_hw(data);
11045b2e303fSDavid Härdeman 
11055b2e303fSDavid Härdeman 	return 0;
11065b2e303fSDavid Härdeman 
11075b2e303fSDavid Härdeman exit_free_rc:
11085b2e303fSDavid Härdeman 	rc_free_device(data->dev);
11095b2e303fSDavid Härdeman exit_unregister_led:
11105b2e303fSDavid Härdeman 	led_classdev_unregister(&data->led);
11115b2e303fSDavid Härdeman exit_unregister_rxtrigger:
11125b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->rxtrigger);
11135b2e303fSDavid Härdeman exit_unregister_txtrigger:
11145b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->txtrigger);
11155b2e303fSDavid Härdeman exit_free_irq:
11165b2e303fSDavid Härdeman 	free_irq(data->irq, device);
11175b2e303fSDavid Härdeman exit_release_sbase:
11185b2e303fSDavid Härdeman 	release_region(data->sbase, SP_IOMEM_LEN);
11195b2e303fSDavid Härdeman exit_release_ebase:
11205b2e303fSDavid Härdeman 	release_region(data->ebase, EHFUNC_IOMEM_LEN);
11215b2e303fSDavid Härdeman exit_release_wbase:
11225b2e303fSDavid Härdeman 	release_region(data->wbase, WAKEUP_IOMEM_LEN);
11235b2e303fSDavid Härdeman exit_free_data:
11245b2e303fSDavid Härdeman 	kfree(data);
11255b2e303fSDavid Härdeman 	pnp_set_drvdata(device, NULL);
11265b2e303fSDavid Härdeman exit:
11275b2e303fSDavid Härdeman 	return err;
11285b2e303fSDavid Härdeman }
11295b2e303fSDavid Härdeman 
11305b2e303fSDavid Härdeman static void __devexit
11315b2e303fSDavid Härdeman wbcir_remove(struct pnp_dev *device)
11325b2e303fSDavid Härdeman {
11335b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
11345b2e303fSDavid Härdeman 
11355b2e303fSDavid Härdeman 	/* Disable interrupts */
1136c829f267SDavid Härdeman 	wbcir_set_irqmask(data, WBCIR_IRQ_NONE);
11375b2e303fSDavid Härdeman 	free_irq(data->irq, device);
11385b2e303fSDavid Härdeman 
11395b2e303fSDavid Härdeman 	/* Clear status bits NEC_REP, BUFF, MSG_END, MATCH */
11405b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_STS, 0x17, 0x17);
11415b2e303fSDavid Härdeman 
11425b2e303fSDavid Härdeman 	/* Clear CEIR_EN */
11435b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CTL, 0x00, 0x01);
11445b2e303fSDavid Härdeman 
11455b2e303fSDavid Härdeman 	/* Clear BUFF_EN, END_EN, MATCH_EN */
11465b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x00, 0x07);
11475b2e303fSDavid Härdeman 
11485b2e303fSDavid Härdeman 	rc_unregister_device(data->dev);
11495b2e303fSDavid Härdeman 
11505b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->rxtrigger);
11515b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->txtrigger);
11525b2e303fSDavid Härdeman 	led_classdev_unregister(&data->led);
11535b2e303fSDavid Härdeman 
11545b2e303fSDavid Härdeman 	/* This is ok since &data->led isn't actually used */
11555b2e303fSDavid Härdeman 	wbcir_led_brightness_set(&data->led, LED_OFF);
11565b2e303fSDavid Härdeman 
11575b2e303fSDavid Härdeman 	release_region(data->wbase, WAKEUP_IOMEM_LEN);
11585b2e303fSDavid Härdeman 	release_region(data->ebase, EHFUNC_IOMEM_LEN);
11595b2e303fSDavid Härdeman 	release_region(data->sbase, SP_IOMEM_LEN);
11605b2e303fSDavid Härdeman 
11615b2e303fSDavid Härdeman 	kfree(data);
11625b2e303fSDavid Härdeman 
11635b2e303fSDavid Härdeman 	pnp_set_drvdata(device, NULL);
11645b2e303fSDavid Härdeman }
11655b2e303fSDavid Härdeman 
11665b2e303fSDavid Härdeman static const struct pnp_device_id wbcir_ids[] = {
11675b2e303fSDavid Härdeman 	{ "WEC1022", 0 },
11685b2e303fSDavid Härdeman 	{ "", 0 }
11695b2e303fSDavid Härdeman };
11705b2e303fSDavid Härdeman MODULE_DEVICE_TABLE(pnp, wbcir_ids);
11715b2e303fSDavid Härdeman 
11725b2e303fSDavid Härdeman static struct pnp_driver wbcir_driver = {
11735b2e303fSDavid Härdeman 	.name     = WBCIR_NAME,
11745b2e303fSDavid Härdeman 	.id_table = wbcir_ids,
11755b2e303fSDavid Härdeman 	.probe    = wbcir_probe,
11765b2e303fSDavid Härdeman 	.remove   = __devexit_p(wbcir_remove),
11775b2e303fSDavid Härdeman 	.suspend  = wbcir_suspend,
11785b2e303fSDavid Härdeman 	.resume   = wbcir_resume,
11795b2e303fSDavid Härdeman 	.shutdown = wbcir_shutdown
11805b2e303fSDavid Härdeman };
11815b2e303fSDavid Härdeman 
11825b2e303fSDavid Härdeman static int __init
11835b2e303fSDavid Härdeman wbcir_init(void)
11845b2e303fSDavid Härdeman {
11855b2e303fSDavid Härdeman 	int ret;
11865b2e303fSDavid Härdeman 
11875b2e303fSDavid Härdeman 	switch (protocol) {
11885b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC5:
11895b2e303fSDavid Härdeman 	case IR_PROTOCOL_NEC:
11905b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC6:
11915b2e303fSDavid Härdeman 		break;
11925b2e303fSDavid Härdeman 	default:
11935b2e303fSDavid Härdeman 		printk(KERN_ERR DRVNAME ": Invalid power-on protocol\n");
11945b2e303fSDavid Härdeman 	}
11955b2e303fSDavid Härdeman 
11965b2e303fSDavid Härdeman 	ret = pnp_register_driver(&wbcir_driver);
11975b2e303fSDavid Härdeman 	if (ret)
11985b2e303fSDavid Härdeman 		printk(KERN_ERR DRVNAME ": Unable to register driver\n");
11995b2e303fSDavid Härdeman 
12005b2e303fSDavid Härdeman 	return ret;
12015b2e303fSDavid Härdeman }
12025b2e303fSDavid Härdeman 
12035b2e303fSDavid Härdeman static void __exit
12045b2e303fSDavid Härdeman wbcir_exit(void)
12055b2e303fSDavid Härdeman {
12065b2e303fSDavid Härdeman 	pnp_unregister_driver(&wbcir_driver);
12075b2e303fSDavid Härdeman }
12085b2e303fSDavid Härdeman 
12095b2e303fSDavid Härdeman module_init(wbcir_init);
12105b2e303fSDavid Härdeman module_exit(wbcir_exit);
12115b2e303fSDavid Härdeman 
12125b2e303fSDavid Härdeman MODULE_AUTHOR("David H�rdeman <david@hardeman.nu>");
12135b2e303fSDavid Härdeman MODULE_DESCRIPTION("Winbond SuperI/O Consumer IR Driver");
12145b2e303fSDavid Härdeman MODULE_LICENSE("GPL");
1215