xref: /openbmc/linux/drivers/media/rc/winbond-cir.c (revision 5b2e303f)
15b2e303fSDavid Härdeman /*
25b2e303fSDavid Härdeman  *  winbond-cir.c - Driver for the Consumer IR functionality of Winbond
35b2e303fSDavid Härdeman  *                  SuperI/O chips.
45b2e303fSDavid Härdeman  *
55b2e303fSDavid Härdeman  *  Currently supports the Winbond WPCD376i chip (PNP id WEC1022), but
65b2e303fSDavid Härdeman  *  could probably support others (Winbond WEC102X, NatSemi, etc)
75b2e303fSDavid Härdeman  *  with minor modifications.
85b2e303fSDavid Härdeman  *
95b2e303fSDavid Härdeman  *  Original Author: David H�rdeman <david@hardeman.nu>
105b2e303fSDavid Härdeman  *     Copyright (C) 2009 - 2010 David H�rdeman <david@hardeman.nu>
115b2e303fSDavid Härdeman  *
125b2e303fSDavid Härdeman  *  Dedicated to my daughter Matilda, without whose loving attention this
135b2e303fSDavid Härdeman  *  driver would have been finished in half the time and with a fraction
145b2e303fSDavid Härdeman  *  of the bugs.
155b2e303fSDavid Härdeman  *
165b2e303fSDavid Härdeman  *  Written using:
175b2e303fSDavid Härdeman  *    o Winbond WPCD376I datasheet helpfully provided by Jesse Barnes at Intel
185b2e303fSDavid Härdeman  *    o NatSemi PC87338/PC97338 datasheet (for the serial port stuff)
195b2e303fSDavid Härdeman  *    o DSDT dumps
205b2e303fSDavid Härdeman  *
215b2e303fSDavid Härdeman  *  Supported features:
225b2e303fSDavid Härdeman  *    o Wake-On-CIR functionality
235b2e303fSDavid Härdeman  *
245b2e303fSDavid Härdeman  *  To do:
255b2e303fSDavid Härdeman  *    o Learning
265b2e303fSDavid Härdeman  *    o IR Transmit
275b2e303fSDavid Härdeman  *
285b2e303fSDavid Härdeman  *  This program is free software; you can redistribute it and/or modify
295b2e303fSDavid Härdeman  *  it under the terms of the GNU General Public License as published by
305b2e303fSDavid Härdeman  *  the Free Software Foundation; either version 2 of the License, or
315b2e303fSDavid Härdeman  *  (at your option) any later version.
325b2e303fSDavid Härdeman  *
335b2e303fSDavid Härdeman  *  This program is distributed in the hope that it will be useful,
345b2e303fSDavid Härdeman  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
355b2e303fSDavid Härdeman  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
365b2e303fSDavid Härdeman  *  GNU General Public License for more details.
375b2e303fSDavid Härdeman  *
385b2e303fSDavid Härdeman  *  You should have received a copy of the GNU General Public License
395b2e303fSDavid Härdeman  *  along with this program; if not, write to the Free Software
405b2e303fSDavid Härdeman  *  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
415b2e303fSDavid Härdeman  */
425b2e303fSDavid Härdeman 
435b2e303fSDavid Härdeman #include <linux/module.h>
445b2e303fSDavid Härdeman #include <linux/pnp.h>
455b2e303fSDavid Härdeman #include <linux/interrupt.h>
465b2e303fSDavid Härdeman #include <linux/timer.h>
475b2e303fSDavid Härdeman #include <linux/leds.h>
485b2e303fSDavid Härdeman #include <linux/spinlock.h>
495b2e303fSDavid Härdeman #include <linux/pci_ids.h>
505b2e303fSDavid Härdeman #include <linux/io.h>
515b2e303fSDavid Härdeman #include <linux/bitrev.h>
525b2e303fSDavid Härdeman #include <linux/slab.h>
535b2e303fSDavid Härdeman #include <media/ir-core.h>
545b2e303fSDavid Härdeman 
555b2e303fSDavid Härdeman #define DRVNAME "winbond-cir"
565b2e303fSDavid Härdeman 
575b2e303fSDavid Härdeman /* CEIR Wake-Up Registers, relative to data->wbase                      */
585b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CTL	0x03 /* CEIR Receiver Control		*/
595b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_STS	0x04 /* CEIR Receiver Status		*/
605b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_EV_EN	0x05 /* CEIR Receiver Event Enable	*/
615b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CNTL	0x06 /* CEIR Receiver Counter Low	*/
625b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CNTH	0x07 /* CEIR Receiver Counter High	*/
635b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_INDEX	0x08 /* CEIR Receiver Index		*/
645b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_DATA	0x09 /* CEIR Receiver Data		*/
655b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CSL	0x0A /* CEIR Re. Compare Strlen		*/
665b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CFG1	0x0B /* CEIR Re. Configuration 1	*/
675b2e303fSDavid Härdeman #define WBCIR_REG_WCEIR_CFG2	0x0C /* CEIR Re. Configuration 2	*/
685b2e303fSDavid Härdeman 
695b2e303fSDavid Härdeman /* CEIR Enhanced Functionality Registers, relative to data->ebase       */
705b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CTS	0x00 /* Enhanced IR Control Status	*/
715b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CCTL	0x01 /* Infrared Counter Control	*/
725b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CNT_LO	0x02 /* Infrared Counter LSB		*/
735b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_CNT_HI	0x03 /* Infrared Counter MSB		*/
745b2e303fSDavid Härdeman #define WBCIR_REG_ECEIR_IREM	0x04 /* Infrared Emitter Status		*/
755b2e303fSDavid Härdeman 
765b2e303fSDavid Härdeman /* SP3 Banked Registers, relative to data->sbase                        */
775b2e303fSDavid Härdeman #define WBCIR_REG_SP3_BSR	0x03 /* Bank Select, all banks		*/
785b2e303fSDavid Härdeman 				      /* Bank 0				*/
795b2e303fSDavid Härdeman #define WBCIR_REG_SP3_RXDATA	0x00 /* FIFO RX data (r)		*/
805b2e303fSDavid Härdeman #define WBCIR_REG_SP3_TXDATA	0x00 /* FIFO TX data (w)		*/
815b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IER	0x01 /* Interrupt Enable		*/
825b2e303fSDavid Härdeman #define WBCIR_REG_SP3_EIR	0x02 /* Event Identification (r)	*/
835b2e303fSDavid Härdeman #define WBCIR_REG_SP3_FCR	0x02 /* FIFO Control (w)		*/
845b2e303fSDavid Härdeman #define WBCIR_REG_SP3_MCR	0x04 /* Mode Control			*/
855b2e303fSDavid Härdeman #define WBCIR_REG_SP3_LSR	0x05 /* Link Status			*/
865b2e303fSDavid Härdeman #define WBCIR_REG_SP3_MSR	0x06 /* Modem Status			*/
875b2e303fSDavid Härdeman #define WBCIR_REG_SP3_ASCR	0x07 /* Aux Status and Control		*/
885b2e303fSDavid Härdeman 				      /* Bank 2				*/
895b2e303fSDavid Härdeman #define WBCIR_REG_SP3_BGDL	0x00 /* Baud Divisor LSB		*/
905b2e303fSDavid Härdeman #define WBCIR_REG_SP3_BGDH	0x01 /* Baud Divisor MSB		*/
915b2e303fSDavid Härdeman #define WBCIR_REG_SP3_EXCR1	0x02 /* Extended Control 1		*/
925b2e303fSDavid Härdeman #define WBCIR_REG_SP3_EXCR2	0x04 /* Extended Control 2		*/
935b2e303fSDavid Härdeman #define WBCIR_REG_SP3_TXFLV	0x06 /* TX FIFO Level			*/
945b2e303fSDavid Härdeman #define WBCIR_REG_SP3_RXFLV	0x07 /* RX FIFO Level			*/
955b2e303fSDavid Härdeman 				      /* Bank 3				*/
965b2e303fSDavid Härdeman #define WBCIR_REG_SP3_MRID	0x00 /* Module Identification		*/
975b2e303fSDavid Härdeman #define WBCIR_REG_SP3_SH_LCR	0x01 /* LCR Shadow			*/
985b2e303fSDavid Härdeman #define WBCIR_REG_SP3_SH_FCR	0x02 /* FCR Shadow			*/
995b2e303fSDavid Härdeman 				      /* Bank 4				*/
1005b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCR1	0x02 /* Infrared Control 1		*/
1015b2e303fSDavid Härdeman 				      /* Bank 5				*/
1025b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCR2	0x04 /* Infrared Control 2		*/
1035b2e303fSDavid Härdeman 				      /* Bank 6				*/
1045b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCR3	0x00 /* Infrared Control 3		*/
1055b2e303fSDavid Härdeman #define WBCIR_REG_SP3_SIR_PW	0x02 /* SIR Pulse Width			*/
1065b2e303fSDavid Härdeman 				      /* Bank 7				*/
1075b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRRXDC	0x00 /* IR RX Demod Control		*/
1085b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRTXMC	0x01 /* IR TX Mod Control		*/
1095b2e303fSDavid Härdeman #define WBCIR_REG_SP3_RCCFG	0x02 /* CEIR Config			*/
1105b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCFG1	0x04 /* Infrared Config 1		*/
1115b2e303fSDavid Härdeman #define WBCIR_REG_SP3_IRCFG4	0x07 /* Infrared Config 4		*/
1125b2e303fSDavid Härdeman 
1135b2e303fSDavid Härdeman /*
1145b2e303fSDavid Härdeman  * Magic values follow
1155b2e303fSDavid Härdeman  */
1165b2e303fSDavid Härdeman 
1175b2e303fSDavid Härdeman /* No interrupts for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
1185b2e303fSDavid Härdeman #define WBCIR_IRQ_NONE		0x00
1195b2e303fSDavid Härdeman /* RX data bit for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
1205b2e303fSDavid Härdeman #define WBCIR_IRQ_RX		0x01
1215b2e303fSDavid Härdeman /* Over/Under-flow bit for WBCIR_REG_SP3_IER and WBCIR_REG_SP3_EIR */
1225b2e303fSDavid Härdeman #define WBCIR_IRQ_ERR		0x04
1235b2e303fSDavid Härdeman /* Led enable/disable bit for WBCIR_REG_ECEIR_CTS */
1245b2e303fSDavid Härdeman #define WBCIR_LED_ENABLE	0x80
1255b2e303fSDavid Härdeman /* RX data available bit for WBCIR_REG_SP3_LSR */
1265b2e303fSDavid Härdeman #define WBCIR_RX_AVAIL		0x01
1275b2e303fSDavid Härdeman /* RX disable bit for WBCIR_REG_SP3_ASCR */
1285b2e303fSDavid Härdeman #define WBCIR_RX_DISABLE	0x20
1295b2e303fSDavid Härdeman /* Extended mode enable bit for WBCIR_REG_SP3_EXCR1 */
1305b2e303fSDavid Härdeman #define WBCIR_EXT_ENABLE	0x01
1315b2e303fSDavid Härdeman /* Select compare register in WBCIR_REG_WCEIR_INDEX (bits 5 & 6) */
1325b2e303fSDavid Härdeman #define WBCIR_REGSEL_COMPARE	0x10
1335b2e303fSDavid Härdeman /* Select mask register in WBCIR_REG_WCEIR_INDEX (bits 5 & 6) */
1345b2e303fSDavid Härdeman #define WBCIR_REGSEL_MASK	0x20
1355b2e303fSDavid Härdeman /* Starting address of selected register in WBCIR_REG_WCEIR_INDEX */
1365b2e303fSDavid Härdeman #define WBCIR_REG_ADDR0		0x00
1375b2e303fSDavid Härdeman 
1385b2e303fSDavid Härdeman /* Valid banks for the SP3 UART */
1395b2e303fSDavid Härdeman enum wbcir_bank {
1405b2e303fSDavid Härdeman 	WBCIR_BANK_0          = 0x00,
1415b2e303fSDavid Härdeman 	WBCIR_BANK_1          = 0x80,
1425b2e303fSDavid Härdeman 	WBCIR_BANK_2          = 0xE0,
1435b2e303fSDavid Härdeman 	WBCIR_BANK_3          = 0xE4,
1445b2e303fSDavid Härdeman 	WBCIR_BANK_4          = 0xE8,
1455b2e303fSDavid Härdeman 	WBCIR_BANK_5          = 0xEC,
1465b2e303fSDavid Härdeman 	WBCIR_BANK_6          = 0xF0,
1475b2e303fSDavid Härdeman 	WBCIR_BANK_7          = 0xF4,
1485b2e303fSDavid Härdeman };
1495b2e303fSDavid Härdeman 
1505b2e303fSDavid Härdeman /* Supported power-on IR Protocols */
1515b2e303fSDavid Härdeman enum wbcir_protocol {
1525b2e303fSDavid Härdeman 	IR_PROTOCOL_RC5          = 0x0,
1535b2e303fSDavid Härdeman 	IR_PROTOCOL_NEC          = 0x1,
1545b2e303fSDavid Härdeman 	IR_PROTOCOL_RC6          = 0x2,
1555b2e303fSDavid Härdeman };
1565b2e303fSDavid Härdeman 
1575b2e303fSDavid Härdeman /* Misc */
1585b2e303fSDavid Härdeman #define WBCIR_NAME	"Winbond CIR"
1595b2e303fSDavid Härdeman #define WBCIR_ID_FAMILY          0xF1 /* Family ID for the WPCD376I	*/
1605b2e303fSDavid Härdeman #define	WBCIR_ID_CHIP            0x04 /* Chip ID for the WPCD376I	*/
1615b2e303fSDavid Härdeman #define INVALID_SCANCODE   0x7FFFFFFF /* Invalid with all protos	*/
1625b2e303fSDavid Härdeman #define WAKEUP_IOMEM_LEN         0x10 /* Wake-Up I/O Reg Len		*/
1635b2e303fSDavid Härdeman #define EHFUNC_IOMEM_LEN         0x10 /* Enhanced Func I/O Reg Len	*/
1645b2e303fSDavid Härdeman #define SP_IOMEM_LEN             0x08 /* Serial Port 3 (IR) Reg Len	*/
1655b2e303fSDavid Härdeman 
1665b2e303fSDavid Härdeman /* Per-device data */
1675b2e303fSDavid Härdeman struct wbcir_data {
1685b2e303fSDavid Härdeman 	spinlock_t spinlock;
1695b2e303fSDavid Härdeman 
1705b2e303fSDavid Härdeman 	unsigned long wbase;        /* Wake-Up Baseaddr		*/
1715b2e303fSDavid Härdeman 	unsigned long ebase;        /* Enhanced Func. Baseaddr	*/
1725b2e303fSDavid Härdeman 	unsigned long sbase;        /* Serial Port Baseaddr	*/
1735b2e303fSDavid Härdeman 	unsigned int  irq;          /* Serial Port IRQ		*/
1745b2e303fSDavid Härdeman 
1755b2e303fSDavid Härdeman 	struct rc_dev *dev;
1765b2e303fSDavid Härdeman 
1775b2e303fSDavid Härdeman 	struct led_trigger *rxtrigger;
1785b2e303fSDavid Härdeman 	struct led_trigger *txtrigger;
1795b2e303fSDavid Härdeman 	struct led_classdev led;
1805b2e303fSDavid Härdeman 
1815b2e303fSDavid Härdeman 	/* RX irdata state */
1825b2e303fSDavid Härdeman 	bool irdata_active;
1835b2e303fSDavid Härdeman 	bool irdata_error;
1845b2e303fSDavid Härdeman 	struct ir_raw_event ev;
1855b2e303fSDavid Härdeman };
1865b2e303fSDavid Härdeman 
1875b2e303fSDavid Härdeman static enum wbcir_protocol protocol = IR_PROTOCOL_RC6;
1885b2e303fSDavid Härdeman module_param(protocol, uint, 0444);
1895b2e303fSDavid Härdeman MODULE_PARM_DESC(protocol, "IR protocol to use for the power-on command "
1905b2e303fSDavid Härdeman 		 "(0 = RC5, 1 = NEC, 2 = RC6A, default)");
1915b2e303fSDavid Härdeman 
1925b2e303fSDavid Härdeman static int invert; /* default = 0 */
1935b2e303fSDavid Härdeman module_param(invert, bool, 0444);
1945b2e303fSDavid Härdeman MODULE_PARM_DESC(invert, "Invert the signal from the IR receiver");
1955b2e303fSDavid Härdeman 
1965b2e303fSDavid Härdeman static unsigned int wake_sc = 0x800F040C;
1975b2e303fSDavid Härdeman module_param(wake_sc, uint, 0644);
1985b2e303fSDavid Härdeman MODULE_PARM_DESC(wake_sc, "Scancode of the power-on IR command");
1995b2e303fSDavid Härdeman 
2005b2e303fSDavid Härdeman static unsigned int wake_rc6mode = 6;
2015b2e303fSDavid Härdeman module_param(wake_rc6mode, uint, 0644);
2025b2e303fSDavid Härdeman MODULE_PARM_DESC(wake_rc6mode, "RC6 mode for the power-on command "
2035b2e303fSDavid Härdeman 		 "(0 = 0, 6 = 6A, default)");
2045b2e303fSDavid Härdeman 
2055b2e303fSDavid Härdeman 
2065b2e303fSDavid Härdeman 
2075b2e303fSDavid Härdeman /*****************************************************************************
2085b2e303fSDavid Härdeman  *
2095b2e303fSDavid Härdeman  * UTILITY FUNCTIONS
2105b2e303fSDavid Härdeman  *
2115b2e303fSDavid Härdeman  *****************************************************************************/
2125b2e303fSDavid Härdeman 
2135b2e303fSDavid Härdeman /* Caller needs to hold wbcir_lock */
2145b2e303fSDavid Härdeman static void
2155b2e303fSDavid Härdeman wbcir_set_bits(unsigned long addr, u8 bits, u8 mask)
2165b2e303fSDavid Härdeman {
2175b2e303fSDavid Härdeman 	u8 val;
2185b2e303fSDavid Härdeman 
2195b2e303fSDavid Härdeman 	val = inb(addr);
2205b2e303fSDavid Härdeman 	val = ((val & ~mask) | (bits & mask));
2215b2e303fSDavid Härdeman 	outb(val, addr);
2225b2e303fSDavid Härdeman }
2235b2e303fSDavid Härdeman 
2245b2e303fSDavid Härdeman /* Selects the register bank for the serial port */
2255b2e303fSDavid Härdeman static inline void
2265b2e303fSDavid Härdeman wbcir_select_bank(struct wbcir_data *data, enum wbcir_bank bank)
2275b2e303fSDavid Härdeman {
2285b2e303fSDavid Härdeman 	outb(bank, data->sbase + WBCIR_REG_SP3_BSR);
2295b2e303fSDavid Härdeman }
2305b2e303fSDavid Härdeman 
2315b2e303fSDavid Härdeman static enum led_brightness
2325b2e303fSDavid Härdeman wbcir_led_brightness_get(struct led_classdev *led_cdev)
2335b2e303fSDavid Härdeman {
2345b2e303fSDavid Härdeman 	struct wbcir_data *data = container_of(led_cdev,
2355b2e303fSDavid Härdeman 					       struct wbcir_data,
2365b2e303fSDavid Härdeman 					       led);
2375b2e303fSDavid Härdeman 
2385b2e303fSDavid Härdeman 	if (inb(data->ebase + WBCIR_REG_ECEIR_CTS) & WBCIR_LED_ENABLE)
2395b2e303fSDavid Härdeman 		return LED_FULL;
2405b2e303fSDavid Härdeman 	else
2415b2e303fSDavid Härdeman 		return LED_OFF;
2425b2e303fSDavid Härdeman }
2435b2e303fSDavid Härdeman 
2445b2e303fSDavid Härdeman static void
2455b2e303fSDavid Härdeman wbcir_led_brightness_set(struct led_classdev *led_cdev,
2465b2e303fSDavid Härdeman 			 enum led_brightness brightness)
2475b2e303fSDavid Härdeman {
2485b2e303fSDavid Härdeman 	struct wbcir_data *data = container_of(led_cdev,
2495b2e303fSDavid Härdeman 					       struct wbcir_data,
2505b2e303fSDavid Härdeman 					       led);
2515b2e303fSDavid Härdeman 
2525b2e303fSDavid Härdeman 	wbcir_set_bits(data->ebase + WBCIR_REG_ECEIR_CTS,
2535b2e303fSDavid Härdeman 		       brightness == LED_OFF ? 0x00 : WBCIR_LED_ENABLE,
2545b2e303fSDavid Härdeman 		       WBCIR_LED_ENABLE);
2555b2e303fSDavid Härdeman }
2565b2e303fSDavid Härdeman 
2575b2e303fSDavid Härdeman /* Manchester encodes bits to RC6 message cells (see wbcir_shutdown) */
2585b2e303fSDavid Härdeman static u8
2595b2e303fSDavid Härdeman wbcir_to_rc6cells(u8 val)
2605b2e303fSDavid Härdeman {
2615b2e303fSDavid Härdeman 	u8 coded = 0x00;
2625b2e303fSDavid Härdeman 	int i;
2635b2e303fSDavid Härdeman 
2645b2e303fSDavid Härdeman 	val &= 0x0F;
2655b2e303fSDavid Härdeman 	for (i = 0; i < 4; i++) {
2665b2e303fSDavid Härdeman 		if (val & 0x01)
2675b2e303fSDavid Härdeman 			coded |= 0x02 << (i * 2);
2685b2e303fSDavid Härdeman 		else
2695b2e303fSDavid Härdeman 			coded |= 0x01 << (i * 2);
2705b2e303fSDavid Härdeman 		val >>= 1;
2715b2e303fSDavid Härdeman 	}
2725b2e303fSDavid Härdeman 
2735b2e303fSDavid Härdeman 	return coded;
2745b2e303fSDavid Härdeman }
2755b2e303fSDavid Härdeman 
2765b2e303fSDavid Härdeman /*****************************************************************************
2775b2e303fSDavid Härdeman  *
2785b2e303fSDavid Härdeman  * INTERRUPT FUNCTIONS
2795b2e303fSDavid Härdeman  *
2805b2e303fSDavid Härdeman  *****************************************************************************/
2815b2e303fSDavid Härdeman 
2825b2e303fSDavid Härdeman static irqreturn_t
2835b2e303fSDavid Härdeman wbcir_irq_handler(int irqno, void *cookie)
2845b2e303fSDavid Härdeman {
2855b2e303fSDavid Härdeman 	struct pnp_dev *device = cookie;
2865b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
2875b2e303fSDavid Härdeman 	unsigned long flags;
2885b2e303fSDavid Härdeman 	u8 irdata[8];
2895b2e303fSDavid Härdeman 	u8 disable = true;
2905b2e303fSDavid Härdeman 	u8 status;
2915b2e303fSDavid Härdeman 	int i;
2925b2e303fSDavid Härdeman 
2935b2e303fSDavid Härdeman 	spin_lock_irqsave(&data->spinlock, flags);
2945b2e303fSDavid Härdeman 
2955b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
2965b2e303fSDavid Härdeman 
2975b2e303fSDavid Härdeman 	status = inb(data->sbase + WBCIR_REG_SP3_EIR);
2985b2e303fSDavid Härdeman 
2995b2e303fSDavid Härdeman 	if (!(status & (WBCIR_IRQ_RX | WBCIR_IRQ_ERR))) {
3005b2e303fSDavid Härdeman 		spin_unlock_irqrestore(&data->spinlock, flags);
3015b2e303fSDavid Härdeman 		return IRQ_NONE;
3025b2e303fSDavid Härdeman 	}
3035b2e303fSDavid Härdeman 
3045b2e303fSDavid Härdeman 	/* Check for e.g. buffer overflow */
3055b2e303fSDavid Härdeman 	if (status & WBCIR_IRQ_ERR) {
3065b2e303fSDavid Härdeman 		data->irdata_error = true;
3075b2e303fSDavid Härdeman 		ir_raw_event_reset(data->dev);
3085b2e303fSDavid Härdeman 	}
3095b2e303fSDavid Härdeman 
3105b2e303fSDavid Härdeman 	if (!(status & WBCIR_IRQ_RX))
3115b2e303fSDavid Härdeman 		goto out;
3125b2e303fSDavid Härdeman 
3135b2e303fSDavid Härdeman 	if (!data->irdata_active) {
3145b2e303fSDavid Härdeman 		data->irdata_active = true;
3155b2e303fSDavid Härdeman 		led_trigger_event(data->rxtrigger, LED_FULL);
3165b2e303fSDavid Härdeman 	}
3175b2e303fSDavid Härdeman 
3185b2e303fSDavid Härdeman 	/* Since RXHDLEV is set, at least 8 bytes are in the FIFO */
3195b2e303fSDavid Härdeman 	insb(data->sbase + WBCIR_REG_SP3_RXDATA, &irdata[0], 8);
3205b2e303fSDavid Härdeman 
3215b2e303fSDavid Härdeman 	for (i = 0; i < 8; i++) {
3225b2e303fSDavid Härdeman 		u8 pulse;
3235b2e303fSDavid Härdeman 		u32 duration;
3245b2e303fSDavid Härdeman 
3255b2e303fSDavid Härdeman 		if (irdata[i] != 0xFF && irdata[i] != 0x00)
3265b2e303fSDavid Härdeman 			disable = false;
3275b2e303fSDavid Härdeman 
3285b2e303fSDavid Härdeman 		if (data->irdata_error)
3295b2e303fSDavid Härdeman 			continue;
3305b2e303fSDavid Härdeman 
3315b2e303fSDavid Härdeman 		pulse = irdata[i] & 0x80 ? false : true;
3325b2e303fSDavid Härdeman 		duration = (irdata[i] & 0x7F) * 10000; /* ns */
3335b2e303fSDavid Härdeman 
3345b2e303fSDavid Härdeman 		if (data->ev.pulse != pulse) {
3355b2e303fSDavid Härdeman 			if (data->ev.duration != 0) {
3365b2e303fSDavid Härdeman 				ir_raw_event_store(data->dev, &data->ev);
3375b2e303fSDavid Härdeman 				data->ev.duration = 0;
3385b2e303fSDavid Härdeman 			}
3395b2e303fSDavid Härdeman 
3405b2e303fSDavid Härdeman 			data->ev.pulse = pulse;
3415b2e303fSDavid Härdeman 		}
3425b2e303fSDavid Härdeman 
3435b2e303fSDavid Härdeman 		data->ev.duration += duration;
3445b2e303fSDavid Härdeman 	}
3455b2e303fSDavid Härdeman 
3465b2e303fSDavid Härdeman 	if (disable) {
3475b2e303fSDavid Härdeman 		if (data->ev.duration != 0 && !data->irdata_error) {
3485b2e303fSDavid Härdeman 			ir_raw_event_store(data->dev, &data->ev);
3495b2e303fSDavid Härdeman 			data->ev.duration = 0;
3505b2e303fSDavid Härdeman 		}
3515b2e303fSDavid Härdeman 
3525b2e303fSDavid Härdeman 		/* Set RXINACTIVE */
3535b2e303fSDavid Härdeman 		outb(WBCIR_RX_DISABLE, data->sbase + WBCIR_REG_SP3_ASCR);
3545b2e303fSDavid Härdeman 
3555b2e303fSDavid Härdeman 		/* Drain the FIFO */
3565b2e303fSDavid Härdeman 		while (inb(data->sbase + WBCIR_REG_SP3_LSR) & WBCIR_RX_AVAIL)
3575b2e303fSDavid Härdeman 			inb(data->sbase + WBCIR_REG_SP3_RXDATA);
3585b2e303fSDavid Härdeman 
3595b2e303fSDavid Härdeman 		ir_raw_event_reset(data->dev);
3605b2e303fSDavid Härdeman 		data->irdata_error = false;
3615b2e303fSDavid Härdeman 		data->irdata_active = false;
3625b2e303fSDavid Härdeman 		led_trigger_event(data->rxtrigger, LED_OFF);
3635b2e303fSDavid Härdeman 	}
3645b2e303fSDavid Härdeman 
3655b2e303fSDavid Härdeman 	ir_raw_event_handle(data->dev);
3665b2e303fSDavid Härdeman 
3675b2e303fSDavid Härdeman out:
3685b2e303fSDavid Härdeman 	spin_unlock_irqrestore(&data->spinlock, flags);
3695b2e303fSDavid Härdeman 	return IRQ_HANDLED;
3705b2e303fSDavid Härdeman }
3715b2e303fSDavid Härdeman 
3725b2e303fSDavid Härdeman 
3735b2e303fSDavid Härdeman 
3745b2e303fSDavid Härdeman /*****************************************************************************
3755b2e303fSDavid Härdeman  *
3765b2e303fSDavid Härdeman  * SETUP/INIT/SUSPEND/RESUME FUNCTIONS
3775b2e303fSDavid Härdeman  *
3785b2e303fSDavid Härdeman  *****************************************************************************/
3795b2e303fSDavid Härdeman 
3805b2e303fSDavid Härdeman static void
3815b2e303fSDavid Härdeman wbcir_shutdown(struct pnp_dev *device)
3825b2e303fSDavid Härdeman {
3835b2e303fSDavid Härdeman 	struct device *dev = &device->dev;
3845b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
3855b2e303fSDavid Härdeman 	int do_wake = 1;
3865b2e303fSDavid Härdeman 	u8 match[11];
3875b2e303fSDavid Härdeman 	u8 mask[11];
3885b2e303fSDavid Härdeman 	u8 rc6_csl = 0;
3895b2e303fSDavid Härdeman 	int i;
3905b2e303fSDavid Härdeman 
3915b2e303fSDavid Härdeman 	memset(match, 0, sizeof(match));
3925b2e303fSDavid Härdeman 	memset(mask, 0, sizeof(mask));
3935b2e303fSDavid Härdeman 
3945b2e303fSDavid Härdeman 	if (wake_sc == INVALID_SCANCODE || !device_may_wakeup(dev)) {
3955b2e303fSDavid Härdeman 		do_wake = 0;
3965b2e303fSDavid Härdeman 		goto finish;
3975b2e303fSDavid Härdeman 	}
3985b2e303fSDavid Härdeman 
3995b2e303fSDavid Härdeman 	switch (protocol) {
4005b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC5:
4015b2e303fSDavid Härdeman 		if (wake_sc > 0xFFF) {
4025b2e303fSDavid Härdeman 			do_wake = 0;
4035b2e303fSDavid Härdeman 			dev_err(dev, "RC5 - Invalid wake scancode\n");
4045b2e303fSDavid Härdeman 			break;
4055b2e303fSDavid Härdeman 		}
4065b2e303fSDavid Härdeman 
4075b2e303fSDavid Härdeman 		/* Mask = 13 bits, ex toggle */
4085b2e303fSDavid Härdeman 		mask[0] = 0xFF;
4095b2e303fSDavid Härdeman 		mask[1] = 0x17;
4105b2e303fSDavid Härdeman 
4115b2e303fSDavid Härdeman 		match[0]  = (wake_sc & 0x003F);      /* 6 command bits */
4125b2e303fSDavid Härdeman 		match[0] |= (wake_sc & 0x0180) >> 1; /* 2 address bits */
4135b2e303fSDavid Härdeman 		match[1]  = (wake_sc & 0x0E00) >> 9; /* 3 address bits */
4145b2e303fSDavid Härdeman 		if (!(wake_sc & 0x0040))             /* 2nd start bit  */
4155b2e303fSDavid Härdeman 			match[1] |= 0x10;
4165b2e303fSDavid Härdeman 
4175b2e303fSDavid Härdeman 		break;
4185b2e303fSDavid Härdeman 
4195b2e303fSDavid Härdeman 	case IR_PROTOCOL_NEC:
4205b2e303fSDavid Härdeman 		if (wake_sc > 0xFFFFFF) {
4215b2e303fSDavid Härdeman 			do_wake = 0;
4225b2e303fSDavid Härdeman 			dev_err(dev, "NEC - Invalid wake scancode\n");
4235b2e303fSDavid Härdeman 			break;
4245b2e303fSDavid Härdeman 		}
4255b2e303fSDavid Härdeman 
4265b2e303fSDavid Härdeman 		mask[0] = mask[1] = mask[2] = mask[3] = 0xFF;
4275b2e303fSDavid Härdeman 
4285b2e303fSDavid Härdeman 		match[1] = bitrev8((wake_sc & 0xFF));
4295b2e303fSDavid Härdeman 		match[0] = ~match[1];
4305b2e303fSDavid Härdeman 
4315b2e303fSDavid Härdeman 		match[3] = bitrev8((wake_sc & 0xFF00) >> 8);
4325b2e303fSDavid Härdeman 		if (wake_sc > 0xFFFF)
4335b2e303fSDavid Härdeman 			match[2] = bitrev8((wake_sc & 0xFF0000) >> 16);
4345b2e303fSDavid Härdeman 		else
4355b2e303fSDavid Härdeman 			match[2] = ~match[3];
4365b2e303fSDavid Härdeman 
4375b2e303fSDavid Härdeman 		break;
4385b2e303fSDavid Härdeman 
4395b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC6:
4405b2e303fSDavid Härdeman 
4415b2e303fSDavid Härdeman 		if (wake_rc6mode == 0) {
4425b2e303fSDavid Härdeman 			if (wake_sc > 0xFFFF) {
4435b2e303fSDavid Härdeman 				do_wake = 0;
4445b2e303fSDavid Härdeman 				dev_err(dev, "RC6 - Invalid wake scancode\n");
4455b2e303fSDavid Härdeman 				break;
4465b2e303fSDavid Härdeman 			}
4475b2e303fSDavid Härdeman 
4485b2e303fSDavid Härdeman 			/* Command */
4495b2e303fSDavid Härdeman 			match[0] = wbcir_to_rc6cells(wake_sc >>  0);
4505b2e303fSDavid Härdeman 			mask[0]  = 0xFF;
4515b2e303fSDavid Härdeman 			match[1] = wbcir_to_rc6cells(wake_sc >>  4);
4525b2e303fSDavid Härdeman 			mask[1]  = 0xFF;
4535b2e303fSDavid Härdeman 
4545b2e303fSDavid Härdeman 			/* Address */
4555b2e303fSDavid Härdeman 			match[2] = wbcir_to_rc6cells(wake_sc >>  8);
4565b2e303fSDavid Härdeman 			mask[2]  = 0xFF;
4575b2e303fSDavid Härdeman 			match[3] = wbcir_to_rc6cells(wake_sc >> 12);
4585b2e303fSDavid Härdeman 			mask[3]  = 0xFF;
4595b2e303fSDavid Härdeman 
4605b2e303fSDavid Härdeman 			/* Header */
4615b2e303fSDavid Härdeman 			match[4] = 0x50; /* mode1 = mode0 = 0, ignore toggle */
4625b2e303fSDavid Härdeman 			mask[4]  = 0xF0;
4635b2e303fSDavid Härdeman 			match[5] = 0x09; /* start bit = 1, mode2 = 0 */
4645b2e303fSDavid Härdeman 			mask[5]  = 0x0F;
4655b2e303fSDavid Härdeman 
4665b2e303fSDavid Härdeman 			rc6_csl = 44;
4675b2e303fSDavid Härdeman 
4685b2e303fSDavid Härdeman 		} else if (wake_rc6mode == 6) {
4695b2e303fSDavid Härdeman 			i = 0;
4705b2e303fSDavid Härdeman 
4715b2e303fSDavid Härdeman 			/* Command */
4725b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >>  0);
4735b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
4745b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >>  4);
4755b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
4765b2e303fSDavid Härdeman 
4775b2e303fSDavid Härdeman 			/* Address + Toggle */
4785b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >>  8);
4795b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
4805b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >> 12);
4815b2e303fSDavid Härdeman 			mask[i++] = 0x3F;
4825b2e303fSDavid Härdeman 
4835b2e303fSDavid Härdeman 			/* Customer bits 7 - 0 */
4845b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >> 16);
4855b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
4865b2e303fSDavid Härdeman 			match[i]  = wbcir_to_rc6cells(wake_sc >> 20);
4875b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
4885b2e303fSDavid Härdeman 
4895b2e303fSDavid Härdeman 			if (wake_sc & 0x80000000) {
4905b2e303fSDavid Härdeman 				/* Customer range bit and bits 15 - 8 */
4915b2e303fSDavid Härdeman 				match[i]  = wbcir_to_rc6cells(wake_sc >> 24);
4925b2e303fSDavid Härdeman 				mask[i++] = 0xFF;
4935b2e303fSDavid Härdeman 				match[i]  = wbcir_to_rc6cells(wake_sc >> 28);
4945b2e303fSDavid Härdeman 				mask[i++] = 0xFF;
4955b2e303fSDavid Härdeman 				rc6_csl = 76;
4965b2e303fSDavid Härdeman 			} else if (wake_sc <= 0x007FFFFF) {
4975b2e303fSDavid Härdeman 				rc6_csl = 60;
4985b2e303fSDavid Härdeman 			} else {
4995b2e303fSDavid Härdeman 				do_wake = 0;
5005b2e303fSDavid Härdeman 				dev_err(dev, "RC6 - Invalid wake scancode\n");
5015b2e303fSDavid Härdeman 				break;
5025b2e303fSDavid Härdeman 			}
5035b2e303fSDavid Härdeman 
5045b2e303fSDavid Härdeman 			/* Header */
5055b2e303fSDavid Härdeman 			match[i]  = 0x93; /* mode1 = mode0 = 1, submode = 0 */
5065b2e303fSDavid Härdeman 			mask[i++] = 0xFF;
5075b2e303fSDavid Härdeman 			match[i]  = 0x0A; /* start bit = 1, mode2 = 1 */
5085b2e303fSDavid Härdeman 			mask[i++] = 0x0F;
5095b2e303fSDavid Härdeman 
5105b2e303fSDavid Härdeman 		} else {
5115b2e303fSDavid Härdeman 			do_wake = 0;
5125b2e303fSDavid Härdeman 			dev_err(dev, "RC6 - Invalid wake mode\n");
5135b2e303fSDavid Härdeman 		}
5145b2e303fSDavid Härdeman 
5155b2e303fSDavid Härdeman 		break;
5165b2e303fSDavid Härdeman 
5175b2e303fSDavid Härdeman 	default:
5185b2e303fSDavid Härdeman 		do_wake = 0;
5195b2e303fSDavid Härdeman 		break;
5205b2e303fSDavid Härdeman 	}
5215b2e303fSDavid Härdeman 
5225b2e303fSDavid Härdeman finish:
5235b2e303fSDavid Härdeman 	if (do_wake) {
5245b2e303fSDavid Härdeman 		/* Set compare and compare mask */
5255b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_INDEX,
5265b2e303fSDavid Härdeman 			       WBCIR_REGSEL_COMPARE | WBCIR_REG_ADDR0,
5275b2e303fSDavid Härdeman 			       0x3F);
5285b2e303fSDavid Härdeman 		outsb(data->wbase + WBCIR_REG_WCEIR_DATA, match, 11);
5295b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_INDEX,
5305b2e303fSDavid Härdeman 			       WBCIR_REGSEL_MASK | WBCIR_REG_ADDR0,
5315b2e303fSDavid Härdeman 			       0x3F);
5325b2e303fSDavid Härdeman 		outsb(data->wbase + WBCIR_REG_WCEIR_DATA, mask, 11);
5335b2e303fSDavid Härdeman 
5345b2e303fSDavid Härdeman 		/* RC6 Compare String Len */
5355b2e303fSDavid Härdeman 		outb(rc6_csl, data->wbase + WBCIR_REG_WCEIR_CSL);
5365b2e303fSDavid Härdeman 
5375b2e303fSDavid Härdeman 		/* Clear status bits NEC_REP, BUFF, MSG_END, MATCH */
5385b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_STS, 0x17, 0x17);
5395b2e303fSDavid Härdeman 
5405b2e303fSDavid Härdeman 		/* Clear BUFF_EN, Clear END_EN, Set MATCH_EN */
5415b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x01, 0x07);
5425b2e303fSDavid Härdeman 
5435b2e303fSDavid Härdeman 		/* Set CEIR_EN */
5445b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CTL, 0x01, 0x01);
5455b2e303fSDavid Härdeman 
5465b2e303fSDavid Härdeman 	} else {
5475b2e303fSDavid Härdeman 		/* Clear BUFF_EN, Clear END_EN, Clear MATCH_EN */
5485b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x00, 0x07);
5495b2e303fSDavid Härdeman 
5505b2e303fSDavid Härdeman 		/* Clear CEIR_EN */
5515b2e303fSDavid Härdeman 		wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CTL, 0x00, 0x01);
5525b2e303fSDavid Härdeman 	}
5535b2e303fSDavid Härdeman 
5545b2e303fSDavid Härdeman 	/* Disable interrupts */
5555b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
5565b2e303fSDavid Härdeman 	outb(WBCIR_IRQ_NONE, data->sbase + WBCIR_REG_SP3_IER);
5575b2e303fSDavid Härdeman 
5585b2e303fSDavid Härdeman 	/* Disable LED */
5595b2e303fSDavid Härdeman 	data->irdata_active = false;
5605b2e303fSDavid Härdeman 	led_trigger_event(data->rxtrigger, LED_OFF);
5615b2e303fSDavid Härdeman 
5625b2e303fSDavid Härdeman 	/*
5635b2e303fSDavid Härdeman 	 * ACPI will set the HW disable bit for SP3 which means that the
5645b2e303fSDavid Härdeman 	 * output signals are left in an undefined state which may cause
5655b2e303fSDavid Härdeman 	 * spurious interrupts which we need to ignore until the hardware
5665b2e303fSDavid Härdeman 	 * is reinitialized.
5675b2e303fSDavid Härdeman 	 */
5685b2e303fSDavid Härdeman 	disable_irq(data->irq);
5695b2e303fSDavid Härdeman }
5705b2e303fSDavid Härdeman 
5715b2e303fSDavid Härdeman static int
5725b2e303fSDavid Härdeman wbcir_suspend(struct pnp_dev *device, pm_message_t state)
5735b2e303fSDavid Härdeman {
5745b2e303fSDavid Härdeman 	wbcir_shutdown(device);
5755b2e303fSDavid Härdeman 	return 0;
5765b2e303fSDavid Härdeman }
5775b2e303fSDavid Härdeman 
5785b2e303fSDavid Härdeman static void
5795b2e303fSDavid Härdeman wbcir_init_hw(struct wbcir_data *data)
5805b2e303fSDavid Härdeman {
5815b2e303fSDavid Härdeman 	u8 tmp;
5825b2e303fSDavid Härdeman 
5835b2e303fSDavid Härdeman 	/* Disable interrupts */
5845b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
5855b2e303fSDavid Härdeman 	outb(WBCIR_IRQ_NONE, data->sbase + WBCIR_REG_SP3_IER);
5865b2e303fSDavid Härdeman 
5875b2e303fSDavid Härdeman 	/* Set PROT_SEL, RX_INV, Clear CEIR_EN (needed for the led) */
5885b2e303fSDavid Härdeman 	tmp = protocol << 4;
5895b2e303fSDavid Härdeman 	if (invert)
5905b2e303fSDavid Härdeman 		tmp |= 0x08;
5915b2e303fSDavid Härdeman 	outb(tmp, data->wbase + WBCIR_REG_WCEIR_CTL);
5925b2e303fSDavid Härdeman 
5935b2e303fSDavid Härdeman 	/* Clear status bits NEC_REP, BUFF, MSG_END, MATCH */
5945b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_STS, 0x17, 0x17);
5955b2e303fSDavid Härdeman 
5965b2e303fSDavid Härdeman 	/* Clear BUFF_EN, Clear END_EN, Clear MATCH_EN */
5975b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x00, 0x07);
5985b2e303fSDavid Härdeman 
5995b2e303fSDavid Härdeman 	/* Set RC5 cell time to correspond to 36 kHz */
6005b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CFG1, 0x4A, 0x7F);
6015b2e303fSDavid Härdeman 
6025b2e303fSDavid Härdeman 	/* Set IRTX_INV */
6035b2e303fSDavid Härdeman 	if (invert)
6045b2e303fSDavid Härdeman 		outb(0x04, data->ebase + WBCIR_REG_ECEIR_CCTL);
6055b2e303fSDavid Härdeman 	else
6065b2e303fSDavid Härdeman 		outb(0x00, data->ebase + WBCIR_REG_ECEIR_CCTL);
6075b2e303fSDavid Härdeman 
6085b2e303fSDavid Härdeman 	/*
6095b2e303fSDavid Härdeman 	 * Clear IR LED, set SP3 clock to 24Mhz
6105b2e303fSDavid Härdeman 	 * set SP3_IRRX_SW to binary 01, helpfully not documented
6115b2e303fSDavid Härdeman 	 */
6125b2e303fSDavid Härdeman 	outb(0x10, data->ebase + WBCIR_REG_ECEIR_CTS);
6135b2e303fSDavid Härdeman 
6145b2e303fSDavid Härdeman 	/* Enable extended mode */
6155b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_2);
6165b2e303fSDavid Härdeman 	outb(WBCIR_EXT_ENABLE, data->sbase + WBCIR_REG_SP3_EXCR1);
6175b2e303fSDavid Härdeman 
6185b2e303fSDavid Härdeman 	/*
6195b2e303fSDavid Härdeman 	 * Configure baud generator, IR data will be sampled at
6205b2e303fSDavid Härdeman 	 * a bitrate of: (24Mhz * prescaler) / (divisor * 16).
6215b2e303fSDavid Härdeman 	 *
6225b2e303fSDavid Härdeman 	 * The ECIR registers include a flag to change the
6235b2e303fSDavid Härdeman 	 * 24Mhz clock freq to 48Mhz.
6245b2e303fSDavid Härdeman 	 *
6255b2e303fSDavid Härdeman 	 * It's not documented in the specs, but fifo levels
6265b2e303fSDavid Härdeman 	 * other than 16 seems to be unsupported.
6275b2e303fSDavid Härdeman 	 */
6285b2e303fSDavid Härdeman 
6295b2e303fSDavid Härdeman 	/* prescaler 1.0, tx/rx fifo lvl 16 */
6305b2e303fSDavid Härdeman 	outb(0x30, data->sbase + WBCIR_REG_SP3_EXCR2);
6315b2e303fSDavid Härdeman 
6325b2e303fSDavid Härdeman 	/* Set baud divisor to generate one byte per bit/cell */
6335b2e303fSDavid Härdeman 	switch (protocol) {
6345b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC5:
6355b2e303fSDavid Härdeman 		outb(0xA7, data->sbase + WBCIR_REG_SP3_BGDL);
6365b2e303fSDavid Härdeman 		break;
6375b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC6:
6385b2e303fSDavid Härdeman 		outb(0x53, data->sbase + WBCIR_REG_SP3_BGDL);
6395b2e303fSDavid Härdeman 		break;
6405b2e303fSDavid Härdeman 	case IR_PROTOCOL_NEC:
6415b2e303fSDavid Härdeman 		outb(0x69, data->sbase + WBCIR_REG_SP3_BGDL);
6425b2e303fSDavid Härdeman 		break;
6435b2e303fSDavid Härdeman 	}
6445b2e303fSDavid Härdeman 	outb(0x00, data->sbase + WBCIR_REG_SP3_BGDH);
6455b2e303fSDavid Härdeman 
6465b2e303fSDavid Härdeman 	/* Set CEIR mode */
6475b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
6485b2e303fSDavid Härdeman 	outb(0xC0, data->sbase + WBCIR_REG_SP3_MCR);
6495b2e303fSDavid Härdeman 	inb(data->sbase + WBCIR_REG_SP3_LSR); /* Clear LSR */
6505b2e303fSDavid Härdeman 	inb(data->sbase + WBCIR_REG_SP3_MSR); /* Clear MSR */
6515b2e303fSDavid Härdeman 
6525b2e303fSDavid Härdeman 	/* Disable RX demod, run-length encoding/decoding, set freq span */
6535b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_7);
6545b2e303fSDavid Härdeman 	outb(0x10, data->sbase + WBCIR_REG_SP3_RCCFG);
6555b2e303fSDavid Härdeman 
6565b2e303fSDavid Härdeman 	/* Disable timer */
6575b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_4);
6585b2e303fSDavid Härdeman 	outb(0x00, data->sbase + WBCIR_REG_SP3_IRCR1);
6595b2e303fSDavid Härdeman 
6605b2e303fSDavid Härdeman 	/* Enable MSR interrupt, Clear AUX_IRX */
6615b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_5);
6625b2e303fSDavid Härdeman 	outb(0x00, data->sbase + WBCIR_REG_SP3_IRCR2);
6635b2e303fSDavid Härdeman 
6645b2e303fSDavid Härdeman 	/* Disable CRC */
6655b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_6);
6665b2e303fSDavid Härdeman 	outb(0x20, data->sbase + WBCIR_REG_SP3_IRCR3);
6675b2e303fSDavid Härdeman 
6685b2e303fSDavid Härdeman 	/* Set RX/TX (de)modulation freq, not really used */
6695b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_7);
6705b2e303fSDavid Härdeman 	outb(0xF2, data->sbase + WBCIR_REG_SP3_IRRXDC);
6715b2e303fSDavid Härdeman 	outb(0x69, data->sbase + WBCIR_REG_SP3_IRTXMC);
6725b2e303fSDavid Härdeman 
6735b2e303fSDavid Härdeman 	/* Set invert and pin direction */
6745b2e303fSDavid Härdeman 	if (invert)
6755b2e303fSDavid Härdeman 		outb(0x10, data->sbase + WBCIR_REG_SP3_IRCFG4);
6765b2e303fSDavid Härdeman 	else
6775b2e303fSDavid Härdeman 		outb(0x00, data->sbase + WBCIR_REG_SP3_IRCFG4);
6785b2e303fSDavid Härdeman 
6795b2e303fSDavid Härdeman 	/* Set FIFO thresholds (RX = 8, TX = 3), reset RX/TX */
6805b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
6815b2e303fSDavid Härdeman 	outb(0x97, data->sbase + WBCIR_REG_SP3_FCR);
6825b2e303fSDavid Härdeman 
6835b2e303fSDavid Härdeman 	/* Clear AUX status bits */
6845b2e303fSDavid Härdeman 	outb(0xE0, data->sbase + WBCIR_REG_SP3_ASCR);
6855b2e303fSDavid Härdeman 
6865b2e303fSDavid Härdeman 	/* Clear IR decoding state */
6875b2e303fSDavid Härdeman 	data->irdata_active = false;
6885b2e303fSDavid Härdeman 	led_trigger_event(data->rxtrigger, LED_OFF);
6895b2e303fSDavid Härdeman 	data->irdata_error = false;
6905b2e303fSDavid Härdeman 	data->ev.duration = 0;
6915b2e303fSDavid Härdeman 	ir_raw_event_reset(data->dev);
6925b2e303fSDavid Härdeman 	ir_raw_event_handle(data->dev);
6935b2e303fSDavid Härdeman 
6945b2e303fSDavid Härdeman 	/* Enable interrupts */
6955b2e303fSDavid Härdeman 	outb(WBCIR_IRQ_RX | WBCIR_IRQ_ERR, data->sbase + WBCIR_REG_SP3_IER);
6965b2e303fSDavid Härdeman }
6975b2e303fSDavid Härdeman 
6985b2e303fSDavid Härdeman static int
6995b2e303fSDavid Härdeman wbcir_resume(struct pnp_dev *device)
7005b2e303fSDavid Härdeman {
7015b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
7025b2e303fSDavid Härdeman 
7035b2e303fSDavid Härdeman 	wbcir_init_hw(data);
7045b2e303fSDavid Härdeman 	enable_irq(data->irq);
7055b2e303fSDavid Härdeman 
7065b2e303fSDavid Härdeman 	return 0;
7075b2e303fSDavid Härdeman }
7085b2e303fSDavid Härdeman 
7095b2e303fSDavid Härdeman static int __devinit
7105b2e303fSDavid Härdeman wbcir_probe(struct pnp_dev *device, const struct pnp_device_id *dev_id)
7115b2e303fSDavid Härdeman {
7125b2e303fSDavid Härdeman 	struct device *dev = &device->dev;
7135b2e303fSDavid Härdeman 	struct wbcir_data *data;
7145b2e303fSDavid Härdeman 	int err;
7155b2e303fSDavid Härdeman 
7165b2e303fSDavid Härdeman 	if (!(pnp_port_len(device, 0) == EHFUNC_IOMEM_LEN &&
7175b2e303fSDavid Härdeman 	      pnp_port_len(device, 1) == WAKEUP_IOMEM_LEN &&
7185b2e303fSDavid Härdeman 	      pnp_port_len(device, 2) == SP_IOMEM_LEN)) {
7195b2e303fSDavid Härdeman 		dev_err(dev, "Invalid resources\n");
7205b2e303fSDavid Härdeman 		return -ENODEV;
7215b2e303fSDavid Härdeman 	}
7225b2e303fSDavid Härdeman 
7235b2e303fSDavid Härdeman 	data = kzalloc(sizeof(*data), GFP_KERNEL);
7245b2e303fSDavid Härdeman 	if (!data) {
7255b2e303fSDavid Härdeman 		err = -ENOMEM;
7265b2e303fSDavid Härdeman 		goto exit;
7275b2e303fSDavid Härdeman 	}
7285b2e303fSDavid Härdeman 
7295b2e303fSDavid Härdeman 	pnp_set_drvdata(device, data);
7305b2e303fSDavid Härdeman 
7315b2e303fSDavid Härdeman 	spin_lock_init(&data->spinlock);
7325b2e303fSDavid Härdeman 	data->ebase = pnp_port_start(device, 0);
7335b2e303fSDavid Härdeman 	data->wbase = pnp_port_start(device, 1);
7345b2e303fSDavid Härdeman 	data->sbase = pnp_port_start(device, 2);
7355b2e303fSDavid Härdeman 	data->irq = pnp_irq(device, 0);
7365b2e303fSDavid Härdeman 
7375b2e303fSDavid Härdeman 	if (data->wbase == 0 || data->ebase == 0 ||
7385b2e303fSDavid Härdeman 	    data->sbase == 0 || data->irq == 0) {
7395b2e303fSDavid Härdeman 		err = -ENODEV;
7405b2e303fSDavid Härdeman 		dev_err(dev, "Invalid resources\n");
7415b2e303fSDavid Härdeman 		goto exit_free_data;
7425b2e303fSDavid Härdeman 	}
7435b2e303fSDavid Härdeman 
7445b2e303fSDavid Härdeman 	dev_dbg(&device->dev, "Found device "
7455b2e303fSDavid Härdeman 		"(w: 0x%lX, e: 0x%lX, s: 0x%lX, i: %u)\n",
7465b2e303fSDavid Härdeman 		data->wbase, data->ebase, data->sbase, data->irq);
7475b2e303fSDavid Härdeman 
7485b2e303fSDavid Härdeman 	if (!request_region(data->wbase, WAKEUP_IOMEM_LEN, DRVNAME)) {
7495b2e303fSDavid Härdeman 		dev_err(dev, "Region 0x%lx-0x%lx already in use!\n",
7505b2e303fSDavid Härdeman 			data->wbase, data->wbase + WAKEUP_IOMEM_LEN - 1);
7515b2e303fSDavid Härdeman 		err = -EBUSY;
7525b2e303fSDavid Härdeman 		goto exit_free_data;
7535b2e303fSDavid Härdeman 	}
7545b2e303fSDavid Härdeman 
7555b2e303fSDavid Härdeman 	if (!request_region(data->ebase, EHFUNC_IOMEM_LEN, DRVNAME)) {
7565b2e303fSDavid Härdeman 		dev_err(dev, "Region 0x%lx-0x%lx already in use!\n",
7575b2e303fSDavid Härdeman 			data->ebase, data->ebase + EHFUNC_IOMEM_LEN - 1);
7585b2e303fSDavid Härdeman 		err = -EBUSY;
7595b2e303fSDavid Härdeman 		goto exit_release_wbase;
7605b2e303fSDavid Härdeman 	}
7615b2e303fSDavid Härdeman 
7625b2e303fSDavid Härdeman 	if (!request_region(data->sbase, SP_IOMEM_LEN, DRVNAME)) {
7635b2e303fSDavid Härdeman 		dev_err(dev, "Region 0x%lx-0x%lx already in use!\n",
7645b2e303fSDavid Härdeman 			data->sbase, data->sbase + SP_IOMEM_LEN - 1);
7655b2e303fSDavid Härdeman 		err = -EBUSY;
7665b2e303fSDavid Härdeman 		goto exit_release_ebase;
7675b2e303fSDavid Härdeman 	}
7685b2e303fSDavid Härdeman 
7695b2e303fSDavid Härdeman 	err = request_irq(data->irq, wbcir_irq_handler,
7705b2e303fSDavid Härdeman 			  IRQF_DISABLED, DRVNAME, device);
7715b2e303fSDavid Härdeman 	if (err) {
7725b2e303fSDavid Härdeman 		dev_err(dev, "Failed to claim IRQ %u\n", data->irq);
7735b2e303fSDavid Härdeman 		err = -EBUSY;
7745b2e303fSDavid Härdeman 		goto exit_release_sbase;
7755b2e303fSDavid Härdeman 	}
7765b2e303fSDavid Härdeman 
7775b2e303fSDavid Härdeman 	led_trigger_register_simple("cir-tx", &data->txtrigger);
7785b2e303fSDavid Härdeman 	if (!data->txtrigger) {
7795b2e303fSDavid Härdeman 		err = -ENOMEM;
7805b2e303fSDavid Härdeman 		goto exit_free_irq;
7815b2e303fSDavid Härdeman 	}
7825b2e303fSDavid Härdeman 
7835b2e303fSDavid Härdeman 	led_trigger_register_simple("cir-rx", &data->rxtrigger);
7845b2e303fSDavid Härdeman 	if (!data->rxtrigger) {
7855b2e303fSDavid Härdeman 		err = -ENOMEM;
7865b2e303fSDavid Härdeman 		goto exit_unregister_txtrigger;
7875b2e303fSDavid Härdeman 	}
7885b2e303fSDavid Härdeman 
7895b2e303fSDavid Härdeman 	data->led.name = "cir::activity";
7905b2e303fSDavid Härdeman 	data->led.default_trigger = "cir-rx";
7915b2e303fSDavid Härdeman 	data->led.brightness_set = wbcir_led_brightness_set;
7925b2e303fSDavid Härdeman 	data->led.brightness_get = wbcir_led_brightness_get;
7935b2e303fSDavid Härdeman 	err = led_classdev_register(&device->dev, &data->led);
7945b2e303fSDavid Härdeman 	if (err)
7955b2e303fSDavid Härdeman 		goto exit_unregister_rxtrigger;
7965b2e303fSDavid Härdeman 
7975b2e303fSDavid Härdeman 	data->dev = rc_allocate_device();
7985b2e303fSDavid Härdeman 	if (!data->dev) {
7995b2e303fSDavid Härdeman 		err = -ENOMEM;
8005b2e303fSDavid Härdeman 		goto exit_unregister_led;
8015b2e303fSDavid Härdeman 	}
8025b2e303fSDavid Härdeman 
8035b2e303fSDavid Härdeman 	data->dev->driver_name = WBCIR_NAME;
8045b2e303fSDavid Härdeman 	data->dev->input_name = WBCIR_NAME;
8055b2e303fSDavid Härdeman 	data->dev->input_phys = "wbcir/cir0";
8065b2e303fSDavid Härdeman 	data->dev->input_id.bustype = BUS_HOST;
8075b2e303fSDavid Härdeman 	data->dev->input_id.vendor = PCI_VENDOR_ID_WINBOND;
8085b2e303fSDavid Härdeman 	data->dev->input_id.product = WBCIR_ID_FAMILY;
8095b2e303fSDavid Härdeman 	data->dev->input_id.version = WBCIR_ID_CHIP;
8105b2e303fSDavid Härdeman 	data->dev->priv = data;
8115b2e303fSDavid Härdeman 	data->dev->dev.parent = &device->dev;
8125b2e303fSDavid Härdeman 
8135b2e303fSDavid Härdeman 	err = rc_register_device(data->dev);
8145b2e303fSDavid Härdeman 	if (err)
8155b2e303fSDavid Härdeman 		goto exit_free_rc;
8165b2e303fSDavid Härdeman 
8175b2e303fSDavid Härdeman 	device_init_wakeup(&device->dev, 1);
8185b2e303fSDavid Härdeman 
8195b2e303fSDavid Härdeman 	wbcir_init_hw(data);
8205b2e303fSDavid Härdeman 
8215b2e303fSDavid Härdeman 	return 0;
8225b2e303fSDavid Härdeman 
8235b2e303fSDavid Härdeman exit_free_rc:
8245b2e303fSDavid Härdeman 	rc_free_device(data->dev);
8255b2e303fSDavid Härdeman exit_unregister_led:
8265b2e303fSDavid Härdeman 	led_classdev_unregister(&data->led);
8275b2e303fSDavid Härdeman exit_unregister_rxtrigger:
8285b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->rxtrigger);
8295b2e303fSDavid Härdeman exit_unregister_txtrigger:
8305b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->txtrigger);
8315b2e303fSDavid Härdeman exit_free_irq:
8325b2e303fSDavid Härdeman 	free_irq(data->irq, device);
8335b2e303fSDavid Härdeman exit_release_sbase:
8345b2e303fSDavid Härdeman 	release_region(data->sbase, SP_IOMEM_LEN);
8355b2e303fSDavid Härdeman exit_release_ebase:
8365b2e303fSDavid Härdeman 	release_region(data->ebase, EHFUNC_IOMEM_LEN);
8375b2e303fSDavid Härdeman exit_release_wbase:
8385b2e303fSDavid Härdeman 	release_region(data->wbase, WAKEUP_IOMEM_LEN);
8395b2e303fSDavid Härdeman exit_free_data:
8405b2e303fSDavid Härdeman 	kfree(data);
8415b2e303fSDavid Härdeman 	pnp_set_drvdata(device, NULL);
8425b2e303fSDavid Härdeman exit:
8435b2e303fSDavid Härdeman 	return err;
8445b2e303fSDavid Härdeman }
8455b2e303fSDavid Härdeman 
8465b2e303fSDavid Härdeman static void __devexit
8475b2e303fSDavid Härdeman wbcir_remove(struct pnp_dev *device)
8485b2e303fSDavid Härdeman {
8495b2e303fSDavid Härdeman 	struct wbcir_data *data = pnp_get_drvdata(device);
8505b2e303fSDavid Härdeman 
8515b2e303fSDavid Härdeman 	/* Disable interrupts */
8525b2e303fSDavid Härdeman 	wbcir_select_bank(data, WBCIR_BANK_0);
8535b2e303fSDavid Härdeman 	outb(WBCIR_IRQ_NONE, data->sbase + WBCIR_REG_SP3_IER);
8545b2e303fSDavid Härdeman 
8555b2e303fSDavid Härdeman 	free_irq(data->irq, device);
8565b2e303fSDavid Härdeman 
8575b2e303fSDavid Härdeman 	/* Clear status bits NEC_REP, BUFF, MSG_END, MATCH */
8585b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_STS, 0x17, 0x17);
8595b2e303fSDavid Härdeman 
8605b2e303fSDavid Härdeman 	/* Clear CEIR_EN */
8615b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_CTL, 0x00, 0x01);
8625b2e303fSDavid Härdeman 
8635b2e303fSDavid Härdeman 	/* Clear BUFF_EN, END_EN, MATCH_EN */
8645b2e303fSDavid Härdeman 	wbcir_set_bits(data->wbase + WBCIR_REG_WCEIR_EV_EN, 0x00, 0x07);
8655b2e303fSDavid Härdeman 
8665b2e303fSDavid Härdeman 	rc_unregister_device(data->dev);
8675b2e303fSDavid Härdeman 
8685b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->rxtrigger);
8695b2e303fSDavid Härdeman 	led_trigger_unregister_simple(data->txtrigger);
8705b2e303fSDavid Härdeman 	led_classdev_unregister(&data->led);
8715b2e303fSDavid Härdeman 
8725b2e303fSDavid Härdeman 	/* This is ok since &data->led isn't actually used */
8735b2e303fSDavid Härdeman 	wbcir_led_brightness_set(&data->led, LED_OFF);
8745b2e303fSDavid Härdeman 
8755b2e303fSDavid Härdeman 	release_region(data->wbase, WAKEUP_IOMEM_LEN);
8765b2e303fSDavid Härdeman 	release_region(data->ebase, EHFUNC_IOMEM_LEN);
8775b2e303fSDavid Härdeman 	release_region(data->sbase, SP_IOMEM_LEN);
8785b2e303fSDavid Härdeman 
8795b2e303fSDavid Härdeman 	kfree(data);
8805b2e303fSDavid Härdeman 
8815b2e303fSDavid Härdeman 	pnp_set_drvdata(device, NULL);
8825b2e303fSDavid Härdeman }
8835b2e303fSDavid Härdeman 
8845b2e303fSDavid Härdeman static const struct pnp_device_id wbcir_ids[] = {
8855b2e303fSDavid Härdeman 	{ "WEC1022", 0 },
8865b2e303fSDavid Härdeman 	{ "", 0 }
8875b2e303fSDavid Härdeman };
8885b2e303fSDavid Härdeman MODULE_DEVICE_TABLE(pnp, wbcir_ids);
8895b2e303fSDavid Härdeman 
8905b2e303fSDavid Härdeman static struct pnp_driver wbcir_driver = {
8915b2e303fSDavid Härdeman 	.name     = WBCIR_NAME,
8925b2e303fSDavid Härdeman 	.id_table = wbcir_ids,
8935b2e303fSDavid Härdeman 	.probe    = wbcir_probe,
8945b2e303fSDavid Härdeman 	.remove   = __devexit_p(wbcir_remove),
8955b2e303fSDavid Härdeman 	.suspend  = wbcir_suspend,
8965b2e303fSDavid Härdeman 	.resume   = wbcir_resume,
8975b2e303fSDavid Härdeman 	.shutdown = wbcir_shutdown
8985b2e303fSDavid Härdeman };
8995b2e303fSDavid Härdeman 
9005b2e303fSDavid Härdeman static int __init
9015b2e303fSDavid Härdeman wbcir_init(void)
9025b2e303fSDavid Härdeman {
9035b2e303fSDavid Härdeman 	int ret;
9045b2e303fSDavid Härdeman 
9055b2e303fSDavid Härdeman 	switch (protocol) {
9065b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC5:
9075b2e303fSDavid Härdeman 	case IR_PROTOCOL_NEC:
9085b2e303fSDavid Härdeman 	case IR_PROTOCOL_RC6:
9095b2e303fSDavid Härdeman 		break;
9105b2e303fSDavid Härdeman 	default:
9115b2e303fSDavid Härdeman 		printk(KERN_ERR DRVNAME ": Invalid power-on protocol\n");
9125b2e303fSDavid Härdeman 	}
9135b2e303fSDavid Härdeman 
9145b2e303fSDavid Härdeman 	ret = pnp_register_driver(&wbcir_driver);
9155b2e303fSDavid Härdeman 	if (ret)
9165b2e303fSDavid Härdeman 		printk(KERN_ERR DRVNAME ": Unable to register driver\n");
9175b2e303fSDavid Härdeman 
9185b2e303fSDavid Härdeman 	return ret;
9195b2e303fSDavid Härdeman }
9205b2e303fSDavid Härdeman 
9215b2e303fSDavid Härdeman static void __exit
9225b2e303fSDavid Härdeman wbcir_exit(void)
9235b2e303fSDavid Härdeman {
9245b2e303fSDavid Härdeman 	pnp_unregister_driver(&wbcir_driver);
9255b2e303fSDavid Härdeman }
9265b2e303fSDavid Härdeman 
9275b2e303fSDavid Härdeman module_init(wbcir_init);
9285b2e303fSDavid Härdeman module_exit(wbcir_exit);
9295b2e303fSDavid Härdeman 
9305b2e303fSDavid Härdeman MODULE_AUTHOR("David H�rdeman <david@hardeman.nu>");
9315b2e303fSDavid Härdeman MODULE_DESCRIPTION("Winbond SuperI/O Consumer IR Driver");
9325b2e303fSDavid Härdeman MODULE_LICENSE("GPL");
933