1caab277bSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2cc2d3216SMarc Zyngier /*
3d7276b80SMarc Zyngier  * Copyright (C) 2013-2017 ARM Limited, All Rights Reserved.
4cc2d3216SMarc Zyngier  * Author: Marc Zyngier <marc.zyngier@arm.com>
5cc2d3216SMarc Zyngier  */
6cc2d3216SMarc Zyngier 
73f010cf1STomasz Nowicki #include <linux/acpi.h>
88d3554b8SHanjun Guo #include <linux/acpi_iort.h>
9ffedbf0cSMarc Zyngier #include <linux/bitfield.h>
10cc2d3216SMarc Zyngier #include <linux/bitmap.h>
11cc2d3216SMarc Zyngier #include <linux/cpu.h>
12c6e2ccb6SMarc Zyngier #include <linux/crash_dump.h>
13cc2d3216SMarc Zyngier #include <linux/delay.h>
1444bb7e24SRobin Murphy #include <linux/dma-iommu.h>
153fb68faeSMarc Zyngier #include <linux/efi.h>
16cc2d3216SMarc Zyngier #include <linux/interrupt.h>
1796806229SMarc Zyngier #include <linux/iopoll.h>
183f010cf1STomasz Nowicki #include <linux/irqdomain.h>
19880cb3cdSMarc Zyngier #include <linux/list.h>
20cc2d3216SMarc Zyngier #include <linux/log2.h>
215e2c9f9aSMarc Zyngier #include <linux/memblock.h>
22cc2d3216SMarc Zyngier #include <linux/mm.h>
23cc2d3216SMarc Zyngier #include <linux/msi.h>
24cc2d3216SMarc Zyngier #include <linux/of.h>
25cc2d3216SMarc Zyngier #include <linux/of_address.h>
26cc2d3216SMarc Zyngier #include <linux/of_irq.h>
27cc2d3216SMarc Zyngier #include <linux/of_pci.h>
28cc2d3216SMarc Zyngier #include <linux/of_platform.h>
29cc2d3216SMarc Zyngier #include <linux/percpu.h>
30cc2d3216SMarc Zyngier #include <linux/slab.h>
31dba0bc7bSDerek Basehore #include <linux/syscore_ops.h>
32cc2d3216SMarc Zyngier 
3341a83e06SJoel Porquet #include <linux/irqchip.h>
34cc2d3216SMarc Zyngier #include <linux/irqchip/arm-gic-v3.h>
35c808eea8SMarc Zyngier #include <linux/irqchip/arm-gic-v4.h>
36cc2d3216SMarc Zyngier 
37cc2d3216SMarc Zyngier #include <asm/cputype.h>
38cc2d3216SMarc Zyngier #include <asm/exception.h>
39cc2d3216SMarc Zyngier 
4067510ccaSRobert Richter #include "irq-gic-common.h"
4167510ccaSRobert Richter 
4294100970SRobert Richter #define ITS_FLAGS_CMDQ_NEEDS_FLUSHING		(1ULL << 0)
4394100970SRobert Richter #define ITS_FLAGS_WORKAROUND_CAVIUM_22375	(1ULL << 1)
44fbf8f40eSGanapatrao Kulkarni #define ITS_FLAGS_WORKAROUND_CAVIUM_23144	(1ULL << 2)
45dba0bc7bSDerek Basehore #define ITS_FLAGS_SAVE_SUSPEND_STATE		(1ULL << 3)
46cc2d3216SMarc Zyngier 
47c48ed51cSMarc Zyngier #define RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING	(1 << 0)
48c440a9d9SMarc Zyngier #define RDIST_FLAGS_RD_TABLES_PREALLOCATED	(1 << 1)
49c48ed51cSMarc Zyngier 
50a13b0404SMarc Zyngier static u32 lpi_id_bits;
51a13b0404SMarc Zyngier 
52a13b0404SMarc Zyngier /*
53a13b0404SMarc Zyngier  * We allocate memory for PROPBASE to cover 2 ^ lpi_id_bits LPIs to
54a13b0404SMarc Zyngier  * deal with (one configuration byte per interrupt). PENDBASE has to
55a13b0404SMarc Zyngier  * be 64kB aligned (one bit per LPI, plus 8192 bits for SPI/PPI/SGI).
56a13b0404SMarc Zyngier  */
57a13b0404SMarc Zyngier #define LPI_NRBITS		lpi_id_bits
58a13b0404SMarc Zyngier #define LPI_PROPBASE_SZ		ALIGN(BIT(LPI_NRBITS), SZ_64K)
59a13b0404SMarc Zyngier #define LPI_PENDBASE_SZ		ALIGN(BIT(LPI_NRBITS) / 8, SZ_64K)
60a13b0404SMarc Zyngier 
612130b789SJulien Thierry #define LPI_PROP_DEFAULT_PRIO	GICD_INT_DEF_PRI
62a13b0404SMarc Zyngier 
63cc2d3216SMarc Zyngier /*
64cc2d3216SMarc Zyngier  * Collection structure - just an ID, and a redistributor address to
65cc2d3216SMarc Zyngier  * ping. We use one per CPU as a bag of interrupts assigned to this
66cc2d3216SMarc Zyngier  * CPU.
67cc2d3216SMarc Zyngier  */
68cc2d3216SMarc Zyngier struct its_collection {
69cc2d3216SMarc Zyngier 	u64			target_address;
70cc2d3216SMarc Zyngier 	u16			col_id;
71cc2d3216SMarc Zyngier };
72cc2d3216SMarc Zyngier 
73cc2d3216SMarc Zyngier /*
749347359aSShanker Donthineni  * The ITS_BASER structure - contains memory information, cached
759347359aSShanker Donthineni  * value of BASER register configuration and ITS page size.
76466b7d16SShanker Donthineni  */
77466b7d16SShanker Donthineni struct its_baser {
78466b7d16SShanker Donthineni 	void		*base;
79466b7d16SShanker Donthineni 	u64		val;
80466b7d16SShanker Donthineni 	u32		order;
819347359aSShanker Donthineni 	u32		psz;
82466b7d16SShanker Donthineni };
83466b7d16SShanker Donthineni 
84558b0165SArd Biesheuvel struct its_device;
85558b0165SArd Biesheuvel 
86466b7d16SShanker Donthineni /*
87cc2d3216SMarc Zyngier  * The ITS structure - contains most of the infrastructure, with the
88841514abSMarc Zyngier  * top-level MSI domain, the command queue, the collections, and the
89841514abSMarc Zyngier  * list of devices writing to it.
909791ec7dSMarc Zyngier  *
919791ec7dSMarc Zyngier  * dev_alloc_lock has to be taken for device allocations, while the
929791ec7dSMarc Zyngier  * spinlock must be taken to parse data structures such as the device
939791ec7dSMarc Zyngier  * list.
94cc2d3216SMarc Zyngier  */
95cc2d3216SMarc Zyngier struct its_node {
96cc2d3216SMarc Zyngier 	raw_spinlock_t		lock;
979791ec7dSMarc Zyngier 	struct mutex		dev_alloc_lock;
98cc2d3216SMarc Zyngier 	struct list_head	entry;
99cc2d3216SMarc Zyngier 	void __iomem		*base;
1005e46a484SMarc Zyngier 	void __iomem		*sgir_base;
101db40f0a7STomasz Nowicki 	phys_addr_t		phys_base;
102cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_base;
103cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_write;
104466b7d16SShanker Donthineni 	struct its_baser	tables[GITS_BASER_NR_REGS];
105cc2d3216SMarc Zyngier 	struct its_collection	*collections;
106558b0165SArd Biesheuvel 	struct fwnode_handle	*fwnode_handle;
107558b0165SArd Biesheuvel 	u64			(*get_msi_base)(struct its_device *its_dev);
1080dd57fedSMarc Zyngier 	u64			typer;
109dba0bc7bSDerek Basehore 	u64			cbaser_save;
110dba0bc7bSDerek Basehore 	u32			ctlr_save;
1115e516846SMarc Zyngier 	u32			mpidr;
112cc2d3216SMarc Zyngier 	struct list_head	its_device_list;
113cc2d3216SMarc Zyngier 	u64			flags;
114debf6d02SMarc Zyngier 	unsigned long		list_nr;
115fbf8f40eSGanapatrao Kulkarni 	int			numa_node;
116558b0165SArd Biesheuvel 	unsigned int		msi_domain_flags;
117558b0165SArd Biesheuvel 	u32			pre_its_base; /* for Socionext Synquacer */
1185c9a882eSMarc Zyngier 	int			vlpi_redist_offset;
119cc2d3216SMarc Zyngier };
120cc2d3216SMarc Zyngier 
1210dd57fedSMarc Zyngier #define is_v4(its)		(!!((its)->typer & GITS_TYPER_VLPIS))
1225e516846SMarc Zyngier #define is_v4_1(its)		(!!((its)->typer & GITS_TYPER_VMAPP))
123576a8342SMarc Zyngier #define device_ids(its)		(FIELD_GET(GITS_TYPER_DEVBITS, (its)->typer) + 1)
1240dd57fedSMarc Zyngier 
125cc2d3216SMarc Zyngier #define ITS_ITT_ALIGN		SZ_256
126cc2d3216SMarc Zyngier 
12732bd44dcSShanker Donthineni /* The maximum number of VPEID bits supported by VLPI commands */
128f2d83409SMarc Zyngier #define ITS_MAX_VPEID_BITS						\
129f2d83409SMarc Zyngier 	({								\
130f2d83409SMarc Zyngier 		int nvpeid = 16;					\
131f2d83409SMarc Zyngier 		if (gic_rdists->has_rvpeid &&				\
132f2d83409SMarc Zyngier 		    gic_rdists->gicd_typer2 & GICD_TYPER2_VIL)		\
133f2d83409SMarc Zyngier 			nvpeid = 1 + (gic_rdists->gicd_typer2 &		\
134f2d83409SMarc Zyngier 				      GICD_TYPER2_VID);			\
135f2d83409SMarc Zyngier 									\
136f2d83409SMarc Zyngier 		nvpeid;							\
137f2d83409SMarc Zyngier 	})
13832bd44dcSShanker Donthineni #define ITS_MAX_VPEID		(1 << (ITS_MAX_VPEID_BITS))
13932bd44dcSShanker Donthineni 
1402eca0d6cSShanker Donthineni /* Convert page order to size in bytes */
1412eca0d6cSShanker Donthineni #define PAGE_ORDER_TO_SIZE(o)	(PAGE_SIZE << (o))
1422eca0d6cSShanker Donthineni 
143591e5becSMarc Zyngier struct event_lpi_map {
144591e5becSMarc Zyngier 	unsigned long		*lpi_map;
145591e5becSMarc Zyngier 	u16			*col_map;
146591e5becSMarc Zyngier 	irq_hw_number_t		lpi_base;
147591e5becSMarc Zyngier 	int			nr_lpis;
14811635fa2SMarc Zyngier 	raw_spinlock_t		vlpi_lock;
149d011e4e6SMarc Zyngier 	struct its_vm		*vm;
150d011e4e6SMarc Zyngier 	struct its_vlpi_map	*vlpi_maps;
151d011e4e6SMarc Zyngier 	int			nr_vlpis;
152591e5becSMarc Zyngier };
153591e5becSMarc Zyngier 
154cc2d3216SMarc Zyngier /*
155d011e4e6SMarc Zyngier  * The ITS view of a device - belongs to an ITS, owns an interrupt
156d011e4e6SMarc Zyngier  * translation table, and a list of interrupts.  If it some of its
157d011e4e6SMarc Zyngier  * LPIs are injected into a guest (GICv4), the event_map.vm field
158d011e4e6SMarc Zyngier  * indicates which one.
159cc2d3216SMarc Zyngier  */
160cc2d3216SMarc Zyngier struct its_device {
161cc2d3216SMarc Zyngier 	struct list_head	entry;
162cc2d3216SMarc Zyngier 	struct its_node		*its;
163591e5becSMarc Zyngier 	struct event_lpi_map	event_map;
164cc2d3216SMarc Zyngier 	void			*itt;
165cc2d3216SMarc Zyngier 	u32			nr_ites;
166cc2d3216SMarc Zyngier 	u32			device_id;
1679791ec7dSMarc Zyngier 	bool			shared;
168cc2d3216SMarc Zyngier };
169cc2d3216SMarc Zyngier 
17020b3d54eSMarc Zyngier static struct {
17120b3d54eSMarc Zyngier 	raw_spinlock_t		lock;
17220b3d54eSMarc Zyngier 	struct its_device	*dev;
17320b3d54eSMarc Zyngier 	struct its_vpe		**vpes;
17420b3d54eSMarc Zyngier 	int			next_victim;
17520b3d54eSMarc Zyngier } vpe_proxy;
17620b3d54eSMarc Zyngier 
1772f13ff1dSMarc Zyngier struct cpu_lpi_count {
1782f13ff1dSMarc Zyngier 	atomic_t	managed;
1792f13ff1dSMarc Zyngier 	atomic_t	unmanaged;
1802f13ff1dSMarc Zyngier };
1812f13ff1dSMarc Zyngier 
1822f13ff1dSMarc Zyngier static DEFINE_PER_CPU(struct cpu_lpi_count, cpu_lpi_count);
1832f13ff1dSMarc Zyngier 
1841ac19ca6SMarc Zyngier static LIST_HEAD(its_nodes);
185a8db7456SSebastian Andrzej Siewior static DEFINE_RAW_SPINLOCK(its_lock);
1861ac19ca6SMarc Zyngier static struct rdists *gic_rdists;
187db40f0a7STomasz Nowicki static struct irq_domain *its_parent;
1881ac19ca6SMarc Zyngier 
1893dfa576bSMarc Zyngier static unsigned long its_list_map;
1903171a47aSMarc Zyngier static u16 vmovp_seq_num;
1913171a47aSMarc Zyngier static DEFINE_RAW_SPINLOCK(vmovp_lock);
1923171a47aSMarc Zyngier 
1937d75bbb4SMarc Zyngier static DEFINE_IDA(its_vpeid_ida);
1943dfa576bSMarc Zyngier 
1951ac19ca6SMarc Zyngier #define gic_data_rdist()		(raw_cpu_ptr(gic_rdists->rdist))
19611e37d35SMarc Zyngier #define gic_data_rdist_cpu(cpu)		(per_cpu_ptr(gic_rdists->rdist, cpu))
1971ac19ca6SMarc Zyngier #define gic_data_rdist_rd_base()	(gic_data_rdist()->rd_base)
198e643d803SMarc Zyngier #define gic_data_rdist_vlpi_base()	(gic_data_rdist_rd_base() + SZ_128K)
1991ac19ca6SMarc Zyngier 
200009384b3SMarc Zyngier /*
201009384b3SMarc Zyngier  * Skip ITSs that have no vLPIs mapped, unless we're on GICv4.1, as we
202009384b3SMarc Zyngier  * always have vSGIs mapped.
203009384b3SMarc Zyngier  */
204009384b3SMarc Zyngier static bool require_its_list_vmovp(struct its_vm *vm, struct its_node *its)
205009384b3SMarc Zyngier {
206009384b3SMarc Zyngier 	return (gic_rdists->has_rvpeid || vm->vlpi_count[its->list_nr]);
207009384b3SMarc Zyngier }
208009384b3SMarc Zyngier 
20984243125SZenghui Yu static u16 get_its_list(struct its_vm *vm)
21084243125SZenghui Yu {
21184243125SZenghui Yu 	struct its_node *its;
21284243125SZenghui Yu 	unsigned long its_list = 0;
21384243125SZenghui Yu 
21484243125SZenghui Yu 	list_for_each_entry(its, &its_nodes, entry) {
2150dd57fedSMarc Zyngier 		if (!is_v4(its))
21684243125SZenghui Yu 			continue;
21784243125SZenghui Yu 
218009384b3SMarc Zyngier 		if (require_its_list_vmovp(vm, its))
21984243125SZenghui Yu 			__set_bit(its->list_nr, &its_list);
22084243125SZenghui Yu 	}
22184243125SZenghui Yu 
22284243125SZenghui Yu 	return (u16)its_list;
22384243125SZenghui Yu }
22484243125SZenghui Yu 
225425c09beSMarc Zyngier static inline u32 its_get_event_id(struct irq_data *d)
226425c09beSMarc Zyngier {
227425c09beSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
228425c09beSMarc Zyngier 	return d->hwirq - its_dev->event_map.lpi_base;
229425c09beSMarc Zyngier }
230425c09beSMarc Zyngier 
231591e5becSMarc Zyngier static struct its_collection *dev_event_to_col(struct its_device *its_dev,
232591e5becSMarc Zyngier 					       u32 event)
233591e5becSMarc Zyngier {
234591e5becSMarc Zyngier 	struct its_node *its = its_dev->its;
235591e5becSMarc Zyngier 
236591e5becSMarc Zyngier 	return its->collections + its_dev->event_map.col_map[event];
237591e5becSMarc Zyngier }
238591e5becSMarc Zyngier 
239c1d4d5cdSMarc Zyngier static struct its_vlpi_map *dev_event_to_vlpi_map(struct its_device *its_dev,
240c1d4d5cdSMarc Zyngier 					       u32 event)
241c1d4d5cdSMarc Zyngier {
242c1d4d5cdSMarc Zyngier 	if (WARN_ON_ONCE(event >= its_dev->event_map.nr_lpis))
243c1d4d5cdSMarc Zyngier 		return NULL;
244c1d4d5cdSMarc Zyngier 
245c1d4d5cdSMarc Zyngier 	return &its_dev->event_map.vlpi_maps[event];
246c1d4d5cdSMarc Zyngier }
247c1d4d5cdSMarc Zyngier 
248f4a81f5aSMarc Zyngier static struct its_vlpi_map *get_vlpi_map(struct irq_data *d)
249f4a81f5aSMarc Zyngier {
250f4a81f5aSMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
251f4a81f5aSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
252f4a81f5aSMarc Zyngier 		u32 event = its_get_event_id(d);
253f4a81f5aSMarc Zyngier 
254f4a81f5aSMarc Zyngier 		return dev_event_to_vlpi_map(its_dev, event);
255f4a81f5aSMarc Zyngier 	}
256f4a81f5aSMarc Zyngier 
257f4a81f5aSMarc Zyngier 	return NULL;
258f4a81f5aSMarc Zyngier }
259f4a81f5aSMarc Zyngier 
260f3a05921SMarc Zyngier static int vpe_to_cpuid_lock(struct its_vpe *vpe, unsigned long *flags)
261425c09beSMarc Zyngier {
262f3a05921SMarc Zyngier 	raw_spin_lock_irqsave(&vpe->vpe_lock, *flags);
263f3a05921SMarc Zyngier 	return vpe->col_idx;
264f3a05921SMarc Zyngier }
265f3a05921SMarc Zyngier 
266f3a05921SMarc Zyngier static void vpe_to_cpuid_unlock(struct its_vpe *vpe, unsigned long flags)
267f3a05921SMarc Zyngier {
268f3a05921SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe->vpe_lock, flags);
269f3a05921SMarc Zyngier }
270f3a05921SMarc Zyngier 
271f3a05921SMarc Zyngier static int irq_to_cpuid_lock(struct irq_data *d, unsigned long *flags)
272f3a05921SMarc Zyngier {
273f3a05921SMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
274f3a05921SMarc Zyngier 	int cpu;
275f3a05921SMarc Zyngier 
276f3a05921SMarc Zyngier 	if (map) {
277f3a05921SMarc Zyngier 		cpu = vpe_to_cpuid_lock(map->vpe, flags);
278f3a05921SMarc Zyngier 	} else {
279f3a05921SMarc Zyngier 		/* Physical LPIs are already locked via the irq_desc lock */
280425c09beSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
281f3a05921SMarc Zyngier 		cpu = its_dev->event_map.col_map[its_get_event_id(d)];
282f3a05921SMarc Zyngier 		/* Keep GCC quiet... */
283f3a05921SMarc Zyngier 		*flags = 0;
284f3a05921SMarc Zyngier 	}
285f3a05921SMarc Zyngier 
286f3a05921SMarc Zyngier 	return cpu;
287f3a05921SMarc Zyngier }
288f3a05921SMarc Zyngier 
289f3a05921SMarc Zyngier static void irq_to_cpuid_unlock(struct irq_data *d, unsigned long flags)
290f3a05921SMarc Zyngier {
291f4a81f5aSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
292425c09beSMarc Zyngier 
293f4a81f5aSMarc Zyngier 	if (map)
294f3a05921SMarc Zyngier 		vpe_to_cpuid_unlock(map->vpe, flags);
295425c09beSMarc Zyngier }
296425c09beSMarc Zyngier 
29783559b47SMarc Zyngier static struct its_collection *valid_col(struct its_collection *col)
29883559b47SMarc Zyngier {
29920faba84SJoe Perches 	if (WARN_ON_ONCE(col->target_address & GENMASK_ULL(15, 0)))
30083559b47SMarc Zyngier 		return NULL;
30183559b47SMarc Zyngier 
30283559b47SMarc Zyngier 	return col;
30383559b47SMarc Zyngier }
30483559b47SMarc Zyngier 
305205e065dSMarc Zyngier static struct its_vpe *valid_vpe(struct its_node *its, struct its_vpe *vpe)
306205e065dSMarc Zyngier {
307205e065dSMarc Zyngier 	if (valid_col(its->collections + vpe->col_idx))
308205e065dSMarc Zyngier 		return vpe;
309205e065dSMarc Zyngier 
310205e065dSMarc Zyngier 	return NULL;
311205e065dSMarc Zyngier }
312205e065dSMarc Zyngier 
313cc2d3216SMarc Zyngier /*
314cc2d3216SMarc Zyngier  * ITS command descriptors - parameters to be encoded in a command
315cc2d3216SMarc Zyngier  * block.
316cc2d3216SMarc Zyngier  */
317cc2d3216SMarc Zyngier struct its_cmd_desc {
318cc2d3216SMarc Zyngier 	union {
319cc2d3216SMarc Zyngier 		struct {
320cc2d3216SMarc Zyngier 			struct its_device *dev;
321cc2d3216SMarc Zyngier 			u32 event_id;
322cc2d3216SMarc Zyngier 		} its_inv_cmd;
323cc2d3216SMarc Zyngier 
324cc2d3216SMarc Zyngier 		struct {
325cc2d3216SMarc Zyngier 			struct its_device *dev;
326cc2d3216SMarc Zyngier 			u32 event_id;
3278d85dcedSMarc Zyngier 		} its_clear_cmd;
3288d85dcedSMarc Zyngier 
3298d85dcedSMarc Zyngier 		struct {
3308d85dcedSMarc Zyngier 			struct its_device *dev;
3318d85dcedSMarc Zyngier 			u32 event_id;
332cc2d3216SMarc Zyngier 		} its_int_cmd;
333cc2d3216SMarc Zyngier 
334cc2d3216SMarc Zyngier 		struct {
335cc2d3216SMarc Zyngier 			struct its_device *dev;
336cc2d3216SMarc Zyngier 			int valid;
337cc2d3216SMarc Zyngier 		} its_mapd_cmd;
338cc2d3216SMarc Zyngier 
339cc2d3216SMarc Zyngier 		struct {
340cc2d3216SMarc Zyngier 			struct its_collection *col;
341cc2d3216SMarc Zyngier 			int valid;
342cc2d3216SMarc Zyngier 		} its_mapc_cmd;
343cc2d3216SMarc Zyngier 
344cc2d3216SMarc Zyngier 		struct {
345cc2d3216SMarc Zyngier 			struct its_device *dev;
346cc2d3216SMarc Zyngier 			u32 phys_id;
347cc2d3216SMarc Zyngier 			u32 event_id;
3486a25ad3aSMarc Zyngier 		} its_mapti_cmd;
349cc2d3216SMarc Zyngier 
350cc2d3216SMarc Zyngier 		struct {
351cc2d3216SMarc Zyngier 			struct its_device *dev;
352cc2d3216SMarc Zyngier 			struct its_collection *col;
353591e5becSMarc Zyngier 			u32 event_id;
354cc2d3216SMarc Zyngier 		} its_movi_cmd;
355cc2d3216SMarc Zyngier 
356cc2d3216SMarc Zyngier 		struct {
357cc2d3216SMarc Zyngier 			struct its_device *dev;
358cc2d3216SMarc Zyngier 			u32 event_id;
359cc2d3216SMarc Zyngier 		} its_discard_cmd;
360cc2d3216SMarc Zyngier 
361cc2d3216SMarc Zyngier 		struct {
362cc2d3216SMarc Zyngier 			struct its_collection *col;
363cc2d3216SMarc Zyngier 		} its_invall_cmd;
364d011e4e6SMarc Zyngier 
365d011e4e6SMarc Zyngier 		struct {
366d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
367eb78192bSMarc Zyngier 		} its_vinvall_cmd;
368eb78192bSMarc Zyngier 
369eb78192bSMarc Zyngier 		struct {
370eb78192bSMarc Zyngier 			struct its_vpe *vpe;
371eb78192bSMarc Zyngier 			struct its_collection *col;
372eb78192bSMarc Zyngier 			bool valid;
373eb78192bSMarc Zyngier 		} its_vmapp_cmd;
374eb78192bSMarc Zyngier 
375eb78192bSMarc Zyngier 		struct {
376eb78192bSMarc Zyngier 			struct its_vpe *vpe;
377d011e4e6SMarc Zyngier 			struct its_device *dev;
378d011e4e6SMarc Zyngier 			u32 virt_id;
379d011e4e6SMarc Zyngier 			u32 event_id;
380d011e4e6SMarc Zyngier 			bool db_enabled;
381d011e4e6SMarc Zyngier 		} its_vmapti_cmd;
382d011e4e6SMarc Zyngier 
383d011e4e6SMarc Zyngier 		struct {
384d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
385d011e4e6SMarc Zyngier 			struct its_device *dev;
386d011e4e6SMarc Zyngier 			u32 event_id;
387d011e4e6SMarc Zyngier 			bool db_enabled;
388d011e4e6SMarc Zyngier 		} its_vmovi_cmd;
3893171a47aSMarc Zyngier 
3903171a47aSMarc Zyngier 		struct {
3913171a47aSMarc Zyngier 			struct its_vpe *vpe;
3923171a47aSMarc Zyngier 			struct its_collection *col;
3933171a47aSMarc Zyngier 			u16 seq_num;
3943171a47aSMarc Zyngier 			u16 its_list;
3953171a47aSMarc Zyngier 		} its_vmovp_cmd;
396d97c97baSMarc Zyngier 
397d97c97baSMarc Zyngier 		struct {
398d97c97baSMarc Zyngier 			struct its_vpe *vpe;
399d97c97baSMarc Zyngier 		} its_invdb_cmd;
400e252cf8aSMarc Zyngier 
401e252cf8aSMarc Zyngier 		struct {
402e252cf8aSMarc Zyngier 			struct its_vpe *vpe;
403e252cf8aSMarc Zyngier 			u8 sgi;
404e252cf8aSMarc Zyngier 			u8 priority;
405e252cf8aSMarc Zyngier 			bool enable;
406e252cf8aSMarc Zyngier 			bool group;
407e252cf8aSMarc Zyngier 			bool clear;
408e252cf8aSMarc Zyngier 		} its_vsgi_cmd;
409cc2d3216SMarc Zyngier 	};
410cc2d3216SMarc Zyngier };
411cc2d3216SMarc Zyngier 
412cc2d3216SMarc Zyngier /*
413cc2d3216SMarc Zyngier  * The ITS command block, which is what the ITS actually parses.
414cc2d3216SMarc Zyngier  */
415cc2d3216SMarc Zyngier struct its_cmd_block {
4162bbdfcc5SBen Dooks (Codethink) 	union {
417cc2d3216SMarc Zyngier 		u64	raw_cmd[4];
4182bbdfcc5SBen Dooks (Codethink) 		__le64	raw_cmd_le[4];
4192bbdfcc5SBen Dooks (Codethink) 	};
420cc2d3216SMarc Zyngier };
421cc2d3216SMarc Zyngier 
422cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_SZ		SZ_64K
423cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_NR_ENTRIES	(ITS_CMD_QUEUE_SZ / sizeof(struct its_cmd_block))
424cc2d3216SMarc Zyngier 
42567047f90SMarc Zyngier typedef struct its_collection *(*its_cmd_builder_t)(struct its_node *,
42667047f90SMarc Zyngier 						    struct its_cmd_block *,
427cc2d3216SMarc Zyngier 						    struct its_cmd_desc *);
428cc2d3216SMarc Zyngier 
42967047f90SMarc Zyngier typedef struct its_vpe *(*its_cmd_vbuilder_t)(struct its_node *,
43067047f90SMarc Zyngier 					      struct its_cmd_block *,
431d011e4e6SMarc Zyngier 					      struct its_cmd_desc *);
432d011e4e6SMarc Zyngier 
4334d36f136SMarc Zyngier static void its_mask_encode(u64 *raw_cmd, u64 val, int h, int l)
4344d36f136SMarc Zyngier {
4354d36f136SMarc Zyngier 	u64 mask = GENMASK_ULL(h, l);
4364d36f136SMarc Zyngier 	*raw_cmd &= ~mask;
4374d36f136SMarc Zyngier 	*raw_cmd |= (val << l) & mask;
4384d36f136SMarc Zyngier }
4394d36f136SMarc Zyngier 
440cc2d3216SMarc Zyngier static void its_encode_cmd(struct its_cmd_block *cmd, u8 cmd_nr)
441cc2d3216SMarc Zyngier {
4424d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], cmd_nr, 7, 0);
443cc2d3216SMarc Zyngier }
444cc2d3216SMarc Zyngier 
445cc2d3216SMarc Zyngier static void its_encode_devid(struct its_cmd_block *cmd, u32 devid)
446cc2d3216SMarc Zyngier {
4474d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], devid, 63, 32);
448cc2d3216SMarc Zyngier }
449cc2d3216SMarc Zyngier 
450cc2d3216SMarc Zyngier static void its_encode_event_id(struct its_cmd_block *cmd, u32 id)
451cc2d3216SMarc Zyngier {
4524d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], id, 31, 0);
453cc2d3216SMarc Zyngier }
454cc2d3216SMarc Zyngier 
455cc2d3216SMarc Zyngier static void its_encode_phys_id(struct its_cmd_block *cmd, u32 phys_id)
456cc2d3216SMarc Zyngier {
4574d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], phys_id, 63, 32);
458cc2d3216SMarc Zyngier }
459cc2d3216SMarc Zyngier 
460cc2d3216SMarc Zyngier static void its_encode_size(struct its_cmd_block *cmd, u8 size)
461cc2d3216SMarc Zyngier {
4624d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], size, 4, 0);
463cc2d3216SMarc Zyngier }
464cc2d3216SMarc Zyngier 
465cc2d3216SMarc Zyngier static void its_encode_itt(struct its_cmd_block *cmd, u64 itt_addr)
466cc2d3216SMarc Zyngier {
46730ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], itt_addr >> 8, 51, 8);
468cc2d3216SMarc Zyngier }
469cc2d3216SMarc Zyngier 
470cc2d3216SMarc Zyngier static void its_encode_valid(struct its_cmd_block *cmd, int valid)
471cc2d3216SMarc Zyngier {
4724d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], !!valid, 63, 63);
473cc2d3216SMarc Zyngier }
474cc2d3216SMarc Zyngier 
475cc2d3216SMarc Zyngier static void its_encode_target(struct its_cmd_block *cmd, u64 target_addr)
476cc2d3216SMarc Zyngier {
47730ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], target_addr >> 16, 51, 16);
478cc2d3216SMarc Zyngier }
479cc2d3216SMarc Zyngier 
480cc2d3216SMarc Zyngier static void its_encode_collection(struct its_cmd_block *cmd, u16 col)
481cc2d3216SMarc Zyngier {
4824d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], col, 15, 0);
483cc2d3216SMarc Zyngier }
484cc2d3216SMarc Zyngier 
485d011e4e6SMarc Zyngier static void its_encode_vpeid(struct its_cmd_block *cmd, u16 vpeid)
486d011e4e6SMarc Zyngier {
487d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpeid, 47, 32);
488d011e4e6SMarc Zyngier }
489d011e4e6SMarc Zyngier 
490d011e4e6SMarc Zyngier static void its_encode_virt_id(struct its_cmd_block *cmd, u32 virt_id)
491d011e4e6SMarc Zyngier {
492d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], virt_id, 31, 0);
493d011e4e6SMarc Zyngier }
494d011e4e6SMarc Zyngier 
495d011e4e6SMarc Zyngier static void its_encode_db_phys_id(struct its_cmd_block *cmd, u32 db_phys_id)
496d011e4e6SMarc Zyngier {
497d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_phys_id, 63, 32);
498d011e4e6SMarc Zyngier }
499d011e4e6SMarc Zyngier 
500d011e4e6SMarc Zyngier static void its_encode_db_valid(struct its_cmd_block *cmd, bool db_valid)
501d011e4e6SMarc Zyngier {
502d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_valid, 0, 0);
503d011e4e6SMarc Zyngier }
504d011e4e6SMarc Zyngier 
5053171a47aSMarc Zyngier static void its_encode_seq_num(struct its_cmd_block *cmd, u16 seq_num)
5063171a47aSMarc Zyngier {
5073171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], seq_num, 47, 32);
5083171a47aSMarc Zyngier }
5093171a47aSMarc Zyngier 
5103171a47aSMarc Zyngier static void its_encode_its_list(struct its_cmd_block *cmd, u16 its_list)
5113171a47aSMarc Zyngier {
5123171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], its_list, 15, 0);
5133171a47aSMarc Zyngier }
5143171a47aSMarc Zyngier 
515eb78192bSMarc Zyngier static void its_encode_vpt_addr(struct its_cmd_block *cmd, u64 vpt_pa)
516eb78192bSMarc Zyngier {
51730ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[3], vpt_pa >> 16, 51, 16);
518eb78192bSMarc Zyngier }
519eb78192bSMarc Zyngier 
520eb78192bSMarc Zyngier static void its_encode_vpt_size(struct its_cmd_block *cmd, u8 vpt_size)
521eb78192bSMarc Zyngier {
522eb78192bSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpt_size, 4, 0);
523eb78192bSMarc Zyngier }
524eb78192bSMarc Zyngier 
52564edfaa9SMarc Zyngier static void its_encode_vconf_addr(struct its_cmd_block *cmd, u64 vconf_pa)
52664edfaa9SMarc Zyngier {
52764edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], vconf_pa >> 16, 51, 16);
52864edfaa9SMarc Zyngier }
52964edfaa9SMarc Zyngier 
53064edfaa9SMarc Zyngier static void its_encode_alloc(struct its_cmd_block *cmd, bool alloc)
53164edfaa9SMarc Zyngier {
53264edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], alloc, 8, 8);
53364edfaa9SMarc Zyngier }
53464edfaa9SMarc Zyngier 
53564edfaa9SMarc Zyngier static void its_encode_ptz(struct its_cmd_block *cmd, bool ptz)
53664edfaa9SMarc Zyngier {
53764edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], ptz, 9, 9);
53864edfaa9SMarc Zyngier }
53964edfaa9SMarc Zyngier 
54064edfaa9SMarc Zyngier static void its_encode_vmapp_default_db(struct its_cmd_block *cmd,
54164edfaa9SMarc Zyngier 					u32 vpe_db_lpi)
54264edfaa9SMarc Zyngier {
54364edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpe_db_lpi, 31, 0);
54464edfaa9SMarc Zyngier }
54564edfaa9SMarc Zyngier 
546dd3f050aSMarc Zyngier static void its_encode_vmovp_default_db(struct its_cmd_block *cmd,
547dd3f050aSMarc Zyngier 					u32 vpe_db_lpi)
548dd3f050aSMarc Zyngier {
549dd3f050aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpe_db_lpi, 31, 0);
550dd3f050aSMarc Zyngier }
551dd3f050aSMarc Zyngier 
552dd3f050aSMarc Zyngier static void its_encode_db(struct its_cmd_block *cmd, bool db)
553dd3f050aSMarc Zyngier {
554dd3f050aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db, 63, 63);
555dd3f050aSMarc Zyngier }
556dd3f050aSMarc Zyngier 
557e252cf8aSMarc Zyngier static void its_encode_sgi_intid(struct its_cmd_block *cmd, u8 sgi)
558e252cf8aSMarc Zyngier {
559e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], sgi, 35, 32);
560e252cf8aSMarc Zyngier }
561e252cf8aSMarc Zyngier 
562e252cf8aSMarc Zyngier static void its_encode_sgi_priority(struct its_cmd_block *cmd, u8 prio)
563e252cf8aSMarc Zyngier {
564e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], prio >> 4, 23, 20);
565e252cf8aSMarc Zyngier }
566e252cf8aSMarc Zyngier 
567e252cf8aSMarc Zyngier static void its_encode_sgi_group(struct its_cmd_block *cmd, bool grp)
568e252cf8aSMarc Zyngier {
569e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], grp, 10, 10);
570e252cf8aSMarc Zyngier }
571e252cf8aSMarc Zyngier 
572e252cf8aSMarc Zyngier static void its_encode_sgi_clear(struct its_cmd_block *cmd, bool clr)
573e252cf8aSMarc Zyngier {
574e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], clr, 9, 9);
575e252cf8aSMarc Zyngier }
576e252cf8aSMarc Zyngier 
577e252cf8aSMarc Zyngier static void its_encode_sgi_enable(struct its_cmd_block *cmd, bool en)
578e252cf8aSMarc Zyngier {
579e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], en, 8, 8);
580e252cf8aSMarc Zyngier }
581e252cf8aSMarc Zyngier 
582cc2d3216SMarc Zyngier static inline void its_fixup_cmd(struct its_cmd_block *cmd)
583cc2d3216SMarc Zyngier {
584cc2d3216SMarc Zyngier 	/* Let's fixup BE commands */
5852bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[0] = cpu_to_le64(cmd->raw_cmd[0]);
5862bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[1] = cpu_to_le64(cmd->raw_cmd[1]);
5872bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[2] = cpu_to_le64(cmd->raw_cmd[2]);
5882bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[3] = cpu_to_le64(cmd->raw_cmd[3]);
589cc2d3216SMarc Zyngier }
590cc2d3216SMarc Zyngier 
59167047f90SMarc Zyngier static struct its_collection *its_build_mapd_cmd(struct its_node *its,
59267047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
593cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
594cc2d3216SMarc Zyngier {
595cc2d3216SMarc Zyngier 	unsigned long itt_addr;
596c8481267SMarc Zyngier 	u8 size = ilog2(desc->its_mapd_cmd.dev->nr_ites);
597cc2d3216SMarc Zyngier 
598cc2d3216SMarc Zyngier 	itt_addr = virt_to_phys(desc->its_mapd_cmd.dev->itt);
599cc2d3216SMarc Zyngier 	itt_addr = ALIGN(itt_addr, ITS_ITT_ALIGN);
600cc2d3216SMarc Zyngier 
601cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPD);
602cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_mapd_cmd.dev->device_id);
603cc2d3216SMarc Zyngier 	its_encode_size(cmd, size - 1);
604cc2d3216SMarc Zyngier 	its_encode_itt(cmd, itt_addr);
605cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapd_cmd.valid);
606cc2d3216SMarc Zyngier 
607cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
608cc2d3216SMarc Zyngier 
609591e5becSMarc Zyngier 	return NULL;
610cc2d3216SMarc Zyngier }
611cc2d3216SMarc Zyngier 
61267047f90SMarc Zyngier static struct its_collection *its_build_mapc_cmd(struct its_node *its,
61367047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
614cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
615cc2d3216SMarc Zyngier {
616cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPC);
617cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_mapc_cmd.col->col_id);
618cc2d3216SMarc Zyngier 	its_encode_target(cmd, desc->its_mapc_cmd.col->target_address);
619cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapc_cmd.valid);
620cc2d3216SMarc Zyngier 
621cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
622cc2d3216SMarc Zyngier 
623cc2d3216SMarc Zyngier 	return desc->its_mapc_cmd.col;
624cc2d3216SMarc Zyngier }
625cc2d3216SMarc Zyngier 
62667047f90SMarc Zyngier static struct its_collection *its_build_mapti_cmd(struct its_node *its,
62767047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
628cc2d3216SMarc Zyngier 						  struct its_cmd_desc *desc)
629cc2d3216SMarc Zyngier {
630591e5becSMarc Zyngier 	struct its_collection *col;
631591e5becSMarc Zyngier 
6326a25ad3aSMarc Zyngier 	col = dev_event_to_col(desc->its_mapti_cmd.dev,
6336a25ad3aSMarc Zyngier 			       desc->its_mapti_cmd.event_id);
634591e5becSMarc Zyngier 
6356a25ad3aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPTI);
6366a25ad3aSMarc Zyngier 	its_encode_devid(cmd, desc->its_mapti_cmd.dev->device_id);
6376a25ad3aSMarc Zyngier 	its_encode_event_id(cmd, desc->its_mapti_cmd.event_id);
6386a25ad3aSMarc Zyngier 	its_encode_phys_id(cmd, desc->its_mapti_cmd.phys_id);
639591e5becSMarc Zyngier 	its_encode_collection(cmd, col->col_id);
640cc2d3216SMarc Zyngier 
641cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
642cc2d3216SMarc Zyngier 
64383559b47SMarc Zyngier 	return valid_col(col);
644cc2d3216SMarc Zyngier }
645cc2d3216SMarc Zyngier 
64667047f90SMarc Zyngier static struct its_collection *its_build_movi_cmd(struct its_node *its,
64767047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
648cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
649cc2d3216SMarc Zyngier {
650591e5becSMarc Zyngier 	struct its_collection *col;
651591e5becSMarc Zyngier 
652591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_movi_cmd.dev,
653591e5becSMarc Zyngier 			       desc->its_movi_cmd.event_id);
654591e5becSMarc Zyngier 
655cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MOVI);
656cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_movi_cmd.dev->device_id);
657591e5becSMarc Zyngier 	its_encode_event_id(cmd, desc->its_movi_cmd.event_id);
658cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_movi_cmd.col->col_id);
659cc2d3216SMarc Zyngier 
660cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
661cc2d3216SMarc Zyngier 
66283559b47SMarc Zyngier 	return valid_col(col);
663cc2d3216SMarc Zyngier }
664cc2d3216SMarc Zyngier 
66567047f90SMarc Zyngier static struct its_collection *its_build_discard_cmd(struct its_node *its,
66667047f90SMarc Zyngier 						    struct its_cmd_block *cmd,
667cc2d3216SMarc Zyngier 						    struct its_cmd_desc *desc)
668cc2d3216SMarc Zyngier {
669591e5becSMarc Zyngier 	struct its_collection *col;
670591e5becSMarc Zyngier 
671591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_discard_cmd.dev,
672591e5becSMarc Zyngier 			       desc->its_discard_cmd.event_id);
673591e5becSMarc Zyngier 
674cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_DISCARD);
675cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_discard_cmd.dev->device_id);
676cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_discard_cmd.event_id);
677cc2d3216SMarc Zyngier 
678cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
679cc2d3216SMarc Zyngier 
68083559b47SMarc Zyngier 	return valid_col(col);
681cc2d3216SMarc Zyngier }
682cc2d3216SMarc Zyngier 
68367047f90SMarc Zyngier static struct its_collection *its_build_inv_cmd(struct its_node *its,
68467047f90SMarc Zyngier 						struct its_cmd_block *cmd,
685cc2d3216SMarc Zyngier 						struct its_cmd_desc *desc)
686cc2d3216SMarc Zyngier {
687591e5becSMarc Zyngier 	struct its_collection *col;
688591e5becSMarc Zyngier 
689591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_inv_cmd.dev,
690591e5becSMarc Zyngier 			       desc->its_inv_cmd.event_id);
691591e5becSMarc Zyngier 
692cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
693cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
694cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
695cc2d3216SMarc Zyngier 
696cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
697cc2d3216SMarc Zyngier 
69883559b47SMarc Zyngier 	return valid_col(col);
699cc2d3216SMarc Zyngier }
700cc2d3216SMarc Zyngier 
70167047f90SMarc Zyngier static struct its_collection *its_build_int_cmd(struct its_node *its,
70267047f90SMarc Zyngier 						struct its_cmd_block *cmd,
7038d85dcedSMarc Zyngier 						struct its_cmd_desc *desc)
7048d85dcedSMarc Zyngier {
7058d85dcedSMarc Zyngier 	struct its_collection *col;
7068d85dcedSMarc Zyngier 
7078d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_int_cmd.dev,
7088d85dcedSMarc Zyngier 			       desc->its_int_cmd.event_id);
7098d85dcedSMarc Zyngier 
7108d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
7118d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
7128d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
7138d85dcedSMarc Zyngier 
7148d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
7158d85dcedSMarc Zyngier 
71683559b47SMarc Zyngier 	return valid_col(col);
7178d85dcedSMarc Zyngier }
7188d85dcedSMarc Zyngier 
71967047f90SMarc Zyngier static struct its_collection *its_build_clear_cmd(struct its_node *its,
72067047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
7218d85dcedSMarc Zyngier 						  struct its_cmd_desc *desc)
7228d85dcedSMarc Zyngier {
7238d85dcedSMarc Zyngier 	struct its_collection *col;
7248d85dcedSMarc Zyngier 
7258d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_clear_cmd.dev,
7268d85dcedSMarc Zyngier 			       desc->its_clear_cmd.event_id);
7278d85dcedSMarc Zyngier 
7288d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
7298d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
7308d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
7318d85dcedSMarc Zyngier 
7328d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
7338d85dcedSMarc Zyngier 
73483559b47SMarc Zyngier 	return valid_col(col);
7358d85dcedSMarc Zyngier }
7368d85dcedSMarc Zyngier 
73767047f90SMarc Zyngier static struct its_collection *its_build_invall_cmd(struct its_node *its,
73867047f90SMarc Zyngier 						   struct its_cmd_block *cmd,
739cc2d3216SMarc Zyngier 						   struct its_cmd_desc *desc)
740cc2d3216SMarc Zyngier {
741cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVALL);
74210794522SZenghui Yu 	its_encode_collection(cmd, desc->its_invall_cmd.col->col_id);
743cc2d3216SMarc Zyngier 
744cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
745cc2d3216SMarc Zyngier 
746cc2d3216SMarc Zyngier 	return NULL;
747cc2d3216SMarc Zyngier }
748cc2d3216SMarc Zyngier 
74967047f90SMarc Zyngier static struct its_vpe *its_build_vinvall_cmd(struct its_node *its,
75067047f90SMarc Zyngier 					     struct its_cmd_block *cmd,
751eb78192bSMarc Zyngier 					     struct its_cmd_desc *desc)
752eb78192bSMarc Zyngier {
753eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VINVALL);
754eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vinvall_cmd.vpe->vpe_id);
755eb78192bSMarc Zyngier 
756eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
757eb78192bSMarc Zyngier 
758205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vinvall_cmd.vpe);
759eb78192bSMarc Zyngier }
760eb78192bSMarc Zyngier 
76167047f90SMarc Zyngier static struct its_vpe *its_build_vmapp_cmd(struct its_node *its,
76267047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
763eb78192bSMarc Zyngier 					   struct its_cmd_desc *desc)
764eb78192bSMarc Zyngier {
76564edfaa9SMarc Zyngier 	unsigned long vpt_addr, vconf_addr;
7665c9a882eSMarc Zyngier 	u64 target;
76764edfaa9SMarc Zyngier 	bool alloc;
768eb78192bSMarc Zyngier 
769eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPP);
770eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapp_cmd.vpe->vpe_id);
771eb78192bSMarc Zyngier 	its_encode_valid(cmd, desc->its_vmapp_cmd.valid);
77264edfaa9SMarc Zyngier 
77364edfaa9SMarc Zyngier 	if (!desc->its_vmapp_cmd.valid) {
77464edfaa9SMarc Zyngier 		if (is_v4_1(its)) {
77564edfaa9SMarc Zyngier 			alloc = !atomic_dec_return(&desc->its_vmapp_cmd.vpe->vmapp_count);
77664edfaa9SMarc Zyngier 			its_encode_alloc(cmd, alloc);
77764edfaa9SMarc Zyngier 		}
77864edfaa9SMarc Zyngier 
77964edfaa9SMarc Zyngier 		goto out;
78064edfaa9SMarc Zyngier 	}
78164edfaa9SMarc Zyngier 
78264edfaa9SMarc Zyngier 	vpt_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->vpt_page));
78364edfaa9SMarc Zyngier 	target = desc->its_vmapp_cmd.col->target_address + its->vlpi_redist_offset;
78464edfaa9SMarc Zyngier 
7855c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
786eb78192bSMarc Zyngier 	its_encode_vpt_addr(cmd, vpt_addr);
787eb78192bSMarc Zyngier 	its_encode_vpt_size(cmd, LPI_NRBITS - 1);
788eb78192bSMarc Zyngier 
78964edfaa9SMarc Zyngier 	if (!is_v4_1(its))
79064edfaa9SMarc Zyngier 		goto out;
79164edfaa9SMarc Zyngier 
79264edfaa9SMarc Zyngier 	vconf_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->its_vm->vprop_page));
79364edfaa9SMarc Zyngier 
79464edfaa9SMarc Zyngier 	alloc = !atomic_fetch_inc(&desc->its_vmapp_cmd.vpe->vmapp_count);
79564edfaa9SMarc Zyngier 
79664edfaa9SMarc Zyngier 	its_encode_alloc(cmd, alloc);
79764edfaa9SMarc Zyngier 
79864edfaa9SMarc Zyngier 	/* We can only signal PTZ when alloc==1. Why do we have two bits? */
79964edfaa9SMarc Zyngier 	its_encode_ptz(cmd, alloc);
80064edfaa9SMarc Zyngier 	its_encode_vconf_addr(cmd, vconf_addr);
80164edfaa9SMarc Zyngier 	its_encode_vmapp_default_db(cmd, desc->its_vmapp_cmd.vpe->vpe_db_lpi);
80264edfaa9SMarc Zyngier 
80364edfaa9SMarc Zyngier out:
804eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
805eb78192bSMarc Zyngier 
806205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmapp_cmd.vpe);
807eb78192bSMarc Zyngier }
808eb78192bSMarc Zyngier 
80967047f90SMarc Zyngier static struct its_vpe *its_build_vmapti_cmd(struct its_node *its,
81067047f90SMarc Zyngier 					    struct its_cmd_block *cmd,
811d011e4e6SMarc Zyngier 					    struct its_cmd_desc *desc)
812d011e4e6SMarc Zyngier {
813d011e4e6SMarc Zyngier 	u32 db;
814d011e4e6SMarc Zyngier 
8153858d4dfSMarc Zyngier 	if (!is_v4_1(its) && desc->its_vmapti_cmd.db_enabled)
816d011e4e6SMarc Zyngier 		db = desc->its_vmapti_cmd.vpe->vpe_db_lpi;
817d011e4e6SMarc Zyngier 	else
818d011e4e6SMarc Zyngier 		db = 1023;
819d011e4e6SMarc Zyngier 
820d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPTI);
821d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmapti_cmd.dev->device_id);
822d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapti_cmd.vpe->vpe_id);
823d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmapti_cmd.event_id);
824d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
825d011e4e6SMarc Zyngier 	its_encode_virt_id(cmd, desc->its_vmapti_cmd.virt_id);
826d011e4e6SMarc Zyngier 
827d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
828d011e4e6SMarc Zyngier 
829205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmapti_cmd.vpe);
830d011e4e6SMarc Zyngier }
831d011e4e6SMarc Zyngier 
83267047f90SMarc Zyngier static struct its_vpe *its_build_vmovi_cmd(struct its_node *its,
83367047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
834d011e4e6SMarc Zyngier 					   struct its_cmd_desc *desc)
835d011e4e6SMarc Zyngier {
836d011e4e6SMarc Zyngier 	u32 db;
837d011e4e6SMarc Zyngier 
8383858d4dfSMarc Zyngier 	if (!is_v4_1(its) && desc->its_vmovi_cmd.db_enabled)
839d011e4e6SMarc Zyngier 		db = desc->its_vmovi_cmd.vpe->vpe_db_lpi;
840d011e4e6SMarc Zyngier 	else
841d011e4e6SMarc Zyngier 		db = 1023;
842d011e4e6SMarc Zyngier 
843d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVI);
844d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmovi_cmd.dev->device_id);
845d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovi_cmd.vpe->vpe_id);
846d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmovi_cmd.event_id);
847d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
848d011e4e6SMarc Zyngier 	its_encode_db_valid(cmd, true);
849d011e4e6SMarc Zyngier 
850d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
851d011e4e6SMarc Zyngier 
852205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmovi_cmd.vpe);
853d011e4e6SMarc Zyngier }
854d011e4e6SMarc Zyngier 
85567047f90SMarc Zyngier static struct its_vpe *its_build_vmovp_cmd(struct its_node *its,
85667047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
8573171a47aSMarc Zyngier 					   struct its_cmd_desc *desc)
8583171a47aSMarc Zyngier {
8595c9a882eSMarc Zyngier 	u64 target;
8605c9a882eSMarc Zyngier 
8615c9a882eSMarc Zyngier 	target = desc->its_vmovp_cmd.col->target_address + its->vlpi_redist_offset;
8623171a47aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVP);
8633171a47aSMarc Zyngier 	its_encode_seq_num(cmd, desc->its_vmovp_cmd.seq_num);
8643171a47aSMarc Zyngier 	its_encode_its_list(cmd, desc->its_vmovp_cmd.its_list);
8653171a47aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovp_cmd.vpe->vpe_id);
8665c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
8673171a47aSMarc Zyngier 
868dd3f050aSMarc Zyngier 	if (is_v4_1(its)) {
869dd3f050aSMarc Zyngier 		its_encode_db(cmd, true);
870dd3f050aSMarc Zyngier 		its_encode_vmovp_default_db(cmd, desc->its_vmovp_cmd.vpe->vpe_db_lpi);
871dd3f050aSMarc Zyngier 	}
872dd3f050aSMarc Zyngier 
8733171a47aSMarc Zyngier 	its_fixup_cmd(cmd);
8743171a47aSMarc Zyngier 
875205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmovp_cmd.vpe);
8763171a47aSMarc Zyngier }
8773171a47aSMarc Zyngier 
87828614696SMarc Zyngier static struct its_vpe *its_build_vinv_cmd(struct its_node *its,
87928614696SMarc Zyngier 					  struct its_cmd_block *cmd,
88028614696SMarc Zyngier 					  struct its_cmd_desc *desc)
88128614696SMarc Zyngier {
88228614696SMarc Zyngier 	struct its_vlpi_map *map;
88328614696SMarc Zyngier 
88428614696SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_inv_cmd.dev,
88528614696SMarc Zyngier 				    desc->its_inv_cmd.event_id);
88628614696SMarc Zyngier 
88728614696SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
88828614696SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
88928614696SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
89028614696SMarc Zyngier 
89128614696SMarc Zyngier 	its_fixup_cmd(cmd);
89228614696SMarc Zyngier 
89328614696SMarc Zyngier 	return valid_vpe(its, map->vpe);
89428614696SMarc Zyngier }
89528614696SMarc Zyngier 
896ed0e4aa9SMarc Zyngier static struct its_vpe *its_build_vint_cmd(struct its_node *its,
897ed0e4aa9SMarc Zyngier 					  struct its_cmd_block *cmd,
898ed0e4aa9SMarc Zyngier 					  struct its_cmd_desc *desc)
899ed0e4aa9SMarc Zyngier {
900ed0e4aa9SMarc Zyngier 	struct its_vlpi_map *map;
901ed0e4aa9SMarc Zyngier 
902ed0e4aa9SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_int_cmd.dev,
903ed0e4aa9SMarc Zyngier 				    desc->its_int_cmd.event_id);
904ed0e4aa9SMarc Zyngier 
905ed0e4aa9SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
906ed0e4aa9SMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
907ed0e4aa9SMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
908ed0e4aa9SMarc Zyngier 
909ed0e4aa9SMarc Zyngier 	its_fixup_cmd(cmd);
910ed0e4aa9SMarc Zyngier 
911ed0e4aa9SMarc Zyngier 	return valid_vpe(its, map->vpe);
912ed0e4aa9SMarc Zyngier }
913ed0e4aa9SMarc Zyngier 
914ed0e4aa9SMarc Zyngier static struct its_vpe *its_build_vclear_cmd(struct its_node *its,
915ed0e4aa9SMarc Zyngier 					    struct its_cmd_block *cmd,
916ed0e4aa9SMarc Zyngier 					    struct its_cmd_desc *desc)
917ed0e4aa9SMarc Zyngier {
918ed0e4aa9SMarc Zyngier 	struct its_vlpi_map *map;
919ed0e4aa9SMarc Zyngier 
920ed0e4aa9SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_clear_cmd.dev,
921ed0e4aa9SMarc Zyngier 				    desc->its_clear_cmd.event_id);
922ed0e4aa9SMarc Zyngier 
923ed0e4aa9SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
924ed0e4aa9SMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
925ed0e4aa9SMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
926ed0e4aa9SMarc Zyngier 
927ed0e4aa9SMarc Zyngier 	its_fixup_cmd(cmd);
928ed0e4aa9SMarc Zyngier 
929ed0e4aa9SMarc Zyngier 	return valid_vpe(its, map->vpe);
930ed0e4aa9SMarc Zyngier }
931ed0e4aa9SMarc Zyngier 
932d97c97baSMarc Zyngier static struct its_vpe *its_build_invdb_cmd(struct its_node *its,
933d97c97baSMarc Zyngier 					   struct its_cmd_block *cmd,
934d97c97baSMarc Zyngier 					   struct its_cmd_desc *desc)
935d97c97baSMarc Zyngier {
936d97c97baSMarc Zyngier 	if (WARN_ON(!is_v4_1(its)))
937d97c97baSMarc Zyngier 		return NULL;
938d97c97baSMarc Zyngier 
939d97c97baSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVDB);
940d97c97baSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_invdb_cmd.vpe->vpe_id);
941d97c97baSMarc Zyngier 
942d97c97baSMarc Zyngier 	its_fixup_cmd(cmd);
943d97c97baSMarc Zyngier 
944d97c97baSMarc Zyngier 	return valid_vpe(its, desc->its_invdb_cmd.vpe);
945d97c97baSMarc Zyngier }
946d97c97baSMarc Zyngier 
947e252cf8aSMarc Zyngier static struct its_vpe *its_build_vsgi_cmd(struct its_node *its,
948e252cf8aSMarc Zyngier 					  struct its_cmd_block *cmd,
949e252cf8aSMarc Zyngier 					  struct its_cmd_desc *desc)
950e252cf8aSMarc Zyngier {
951e252cf8aSMarc Zyngier 	if (WARN_ON(!is_v4_1(its)))
952e252cf8aSMarc Zyngier 		return NULL;
953e252cf8aSMarc Zyngier 
954e252cf8aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VSGI);
955e252cf8aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vsgi_cmd.vpe->vpe_id);
956e252cf8aSMarc Zyngier 	its_encode_sgi_intid(cmd, desc->its_vsgi_cmd.sgi);
957e252cf8aSMarc Zyngier 	its_encode_sgi_priority(cmd, desc->its_vsgi_cmd.priority);
958e252cf8aSMarc Zyngier 	its_encode_sgi_group(cmd, desc->its_vsgi_cmd.group);
959e252cf8aSMarc Zyngier 	its_encode_sgi_clear(cmd, desc->its_vsgi_cmd.clear);
960e252cf8aSMarc Zyngier 	its_encode_sgi_enable(cmd, desc->its_vsgi_cmd.enable);
961e252cf8aSMarc Zyngier 
962e252cf8aSMarc Zyngier 	its_fixup_cmd(cmd);
963e252cf8aSMarc Zyngier 
964e252cf8aSMarc Zyngier 	return valid_vpe(its, desc->its_vsgi_cmd.vpe);
965e252cf8aSMarc Zyngier }
966e252cf8aSMarc Zyngier 
967cc2d3216SMarc Zyngier static u64 its_cmd_ptr_to_offset(struct its_node *its,
968cc2d3216SMarc Zyngier 				 struct its_cmd_block *ptr)
969cc2d3216SMarc Zyngier {
970cc2d3216SMarc Zyngier 	return (ptr - its->cmd_base) * sizeof(*ptr);
971cc2d3216SMarc Zyngier }
972cc2d3216SMarc Zyngier 
973cc2d3216SMarc Zyngier static int its_queue_full(struct its_node *its)
974cc2d3216SMarc Zyngier {
975cc2d3216SMarc Zyngier 	int widx;
976cc2d3216SMarc Zyngier 	int ridx;
977cc2d3216SMarc Zyngier 
978cc2d3216SMarc Zyngier 	widx = its->cmd_write - its->cmd_base;
979cc2d3216SMarc Zyngier 	ridx = readl_relaxed(its->base + GITS_CREADR) / sizeof(struct its_cmd_block);
980cc2d3216SMarc Zyngier 
981cc2d3216SMarc Zyngier 	/* This is incredibly unlikely to happen, unless the ITS locks up. */
982cc2d3216SMarc Zyngier 	if (((widx + 1) % ITS_CMD_QUEUE_NR_ENTRIES) == ridx)
983cc2d3216SMarc Zyngier 		return 1;
984cc2d3216SMarc Zyngier 
985cc2d3216SMarc Zyngier 	return 0;
986cc2d3216SMarc Zyngier }
987cc2d3216SMarc Zyngier 
988cc2d3216SMarc Zyngier static struct its_cmd_block *its_allocate_entry(struct its_node *its)
989cc2d3216SMarc Zyngier {
990cc2d3216SMarc Zyngier 	struct its_cmd_block *cmd;
991cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
992cc2d3216SMarc Zyngier 
993cc2d3216SMarc Zyngier 	while (its_queue_full(its)) {
994cc2d3216SMarc Zyngier 		count--;
995cc2d3216SMarc Zyngier 		if (!count) {
996cc2d3216SMarc Zyngier 			pr_err_ratelimited("ITS queue not draining\n");
997cc2d3216SMarc Zyngier 			return NULL;
998cc2d3216SMarc Zyngier 		}
999cc2d3216SMarc Zyngier 		cpu_relax();
1000cc2d3216SMarc Zyngier 		udelay(1);
1001cc2d3216SMarc Zyngier 	}
1002cc2d3216SMarc Zyngier 
1003cc2d3216SMarc Zyngier 	cmd = its->cmd_write++;
1004cc2d3216SMarc Zyngier 
1005cc2d3216SMarc Zyngier 	/* Handle queue wrapping */
1006cc2d3216SMarc Zyngier 	if (its->cmd_write == (its->cmd_base + ITS_CMD_QUEUE_NR_ENTRIES))
1007cc2d3216SMarc Zyngier 		its->cmd_write = its->cmd_base;
1008cc2d3216SMarc Zyngier 
100934d677a9SMarc Zyngier 	/* Clear command  */
101034d677a9SMarc Zyngier 	cmd->raw_cmd[0] = 0;
101134d677a9SMarc Zyngier 	cmd->raw_cmd[1] = 0;
101234d677a9SMarc Zyngier 	cmd->raw_cmd[2] = 0;
101334d677a9SMarc Zyngier 	cmd->raw_cmd[3] = 0;
101434d677a9SMarc Zyngier 
1015cc2d3216SMarc Zyngier 	return cmd;
1016cc2d3216SMarc Zyngier }
1017cc2d3216SMarc Zyngier 
1018cc2d3216SMarc Zyngier static struct its_cmd_block *its_post_commands(struct its_node *its)
1019cc2d3216SMarc Zyngier {
1020cc2d3216SMarc Zyngier 	u64 wr = its_cmd_ptr_to_offset(its, its->cmd_write);
1021cc2d3216SMarc Zyngier 
1022cc2d3216SMarc Zyngier 	writel_relaxed(wr, its->base + GITS_CWRITER);
1023cc2d3216SMarc Zyngier 
1024cc2d3216SMarc Zyngier 	return its->cmd_write;
1025cc2d3216SMarc Zyngier }
1026cc2d3216SMarc Zyngier 
1027cc2d3216SMarc Zyngier static void its_flush_cmd(struct its_node *its, struct its_cmd_block *cmd)
1028cc2d3216SMarc Zyngier {
1029cc2d3216SMarc Zyngier 	/*
1030cc2d3216SMarc Zyngier 	 * Make sure the commands written to memory are observable by
1031cc2d3216SMarc Zyngier 	 * the ITS.
1032cc2d3216SMarc Zyngier 	 */
1033cc2d3216SMarc Zyngier 	if (its->flags & ITS_FLAGS_CMDQ_NEEDS_FLUSHING)
1034328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cmd, sizeof(*cmd));
1035cc2d3216SMarc Zyngier 	else
1036cc2d3216SMarc Zyngier 		dsb(ishst);
1037cc2d3216SMarc Zyngier }
1038cc2d3216SMarc Zyngier 
1039a19b462fSMarc Zyngier static int its_wait_for_range_completion(struct its_node *its,
1040a050fa54SHeyi Guo 					 u64	prev_idx,
1041cc2d3216SMarc Zyngier 					 struct its_cmd_block *to)
1042cc2d3216SMarc Zyngier {
1043a050fa54SHeyi Guo 	u64 rd_idx, to_idx, linear_idx;
1044cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
1045cc2d3216SMarc Zyngier 
1046a050fa54SHeyi Guo 	/* Linearize to_idx if the command set has wrapped around */
1047cc2d3216SMarc Zyngier 	to_idx = its_cmd_ptr_to_offset(its, to);
1048a050fa54SHeyi Guo 	if (to_idx < prev_idx)
1049a050fa54SHeyi Guo 		to_idx += ITS_CMD_QUEUE_SZ;
1050a050fa54SHeyi Guo 
1051a050fa54SHeyi Guo 	linear_idx = prev_idx;
1052cc2d3216SMarc Zyngier 
1053cc2d3216SMarc Zyngier 	while (1) {
1054a050fa54SHeyi Guo 		s64 delta;
1055a050fa54SHeyi Guo 
1056cc2d3216SMarc Zyngier 		rd_idx = readl_relaxed(its->base + GITS_CREADR);
10579bdd8b1cSMarc Zyngier 
1058a050fa54SHeyi Guo 		/*
1059a050fa54SHeyi Guo 		 * Compute the read pointer progress, taking the
1060a050fa54SHeyi Guo 		 * potential wrap-around into account.
1061a050fa54SHeyi Guo 		 */
1062a050fa54SHeyi Guo 		delta = rd_idx - prev_idx;
1063a050fa54SHeyi Guo 		if (rd_idx < prev_idx)
1064a050fa54SHeyi Guo 			delta += ITS_CMD_QUEUE_SZ;
10659bdd8b1cSMarc Zyngier 
1066a050fa54SHeyi Guo 		linear_idx += delta;
1067a050fa54SHeyi Guo 		if (linear_idx >= to_idx)
1068cc2d3216SMarc Zyngier 			break;
1069cc2d3216SMarc Zyngier 
1070cc2d3216SMarc Zyngier 		count--;
1071cc2d3216SMarc Zyngier 		if (!count) {
1072a050fa54SHeyi Guo 			pr_err_ratelimited("ITS queue timeout (%llu %llu)\n",
1073a050fa54SHeyi Guo 					   to_idx, linear_idx);
1074a19b462fSMarc Zyngier 			return -1;
1075cc2d3216SMarc Zyngier 		}
1076a050fa54SHeyi Guo 		prev_idx = rd_idx;
1077cc2d3216SMarc Zyngier 		cpu_relax();
1078cc2d3216SMarc Zyngier 		udelay(1);
1079cc2d3216SMarc Zyngier 	}
1080a19b462fSMarc Zyngier 
1081a19b462fSMarc Zyngier 	return 0;
1082cc2d3216SMarc Zyngier }
1083cc2d3216SMarc Zyngier 
1084e4f9094bSMarc Zyngier /* Warning, macro hell follows */
1085e4f9094bSMarc Zyngier #define BUILD_SINGLE_CMD_FUNC(name, buildtype, synctype, buildfn)	\
1086e4f9094bSMarc Zyngier void name(struct its_node *its,						\
1087e4f9094bSMarc Zyngier 	  buildtype builder,						\
1088e4f9094bSMarc Zyngier 	  struct its_cmd_desc *desc)					\
1089e4f9094bSMarc Zyngier {									\
1090e4f9094bSMarc Zyngier 	struct its_cmd_block *cmd, *sync_cmd, *next_cmd;		\
1091e4f9094bSMarc Zyngier 	synctype *sync_obj;						\
1092e4f9094bSMarc Zyngier 	unsigned long flags;						\
1093a050fa54SHeyi Guo 	u64 rd_idx;							\
1094e4f9094bSMarc Zyngier 									\
1095e4f9094bSMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);			\
1096e4f9094bSMarc Zyngier 									\
1097e4f9094bSMarc Zyngier 	cmd = its_allocate_entry(its);					\
1098e4f9094bSMarc Zyngier 	if (!cmd) {		/* We're soooooo screewed... */		\
1099e4f9094bSMarc Zyngier 		raw_spin_unlock_irqrestore(&its->lock, flags);		\
1100e4f9094bSMarc Zyngier 		return;							\
1101e4f9094bSMarc Zyngier 	}								\
110267047f90SMarc Zyngier 	sync_obj = builder(its, cmd, desc);				\
1103e4f9094bSMarc Zyngier 	its_flush_cmd(its, cmd);					\
1104e4f9094bSMarc Zyngier 									\
1105e4f9094bSMarc Zyngier 	if (sync_obj) {							\
1106e4f9094bSMarc Zyngier 		sync_cmd = its_allocate_entry(its);			\
1107e4f9094bSMarc Zyngier 		if (!sync_cmd)						\
1108e4f9094bSMarc Zyngier 			goto post;					\
1109e4f9094bSMarc Zyngier 									\
111067047f90SMarc Zyngier 		buildfn(its, sync_cmd, sync_obj);			\
1111e4f9094bSMarc Zyngier 		its_flush_cmd(its, sync_cmd);				\
1112e4f9094bSMarc Zyngier 	}								\
1113e4f9094bSMarc Zyngier 									\
1114e4f9094bSMarc Zyngier post:									\
1115a050fa54SHeyi Guo 	rd_idx = readl_relaxed(its->base + GITS_CREADR);		\
1116e4f9094bSMarc Zyngier 	next_cmd = its_post_commands(its);				\
1117e4f9094bSMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);			\
1118e4f9094bSMarc Zyngier 									\
1119a050fa54SHeyi Guo 	if (its_wait_for_range_completion(its, rd_idx, next_cmd))	\
1120a19b462fSMarc Zyngier 		pr_err_ratelimited("ITS cmd %ps failed\n", builder);	\
1121e4f9094bSMarc Zyngier }
1122e4f9094bSMarc Zyngier 
112367047f90SMarc Zyngier static void its_build_sync_cmd(struct its_node *its,
112467047f90SMarc Zyngier 			       struct its_cmd_block *sync_cmd,
1125e4f9094bSMarc Zyngier 			       struct its_collection *sync_col)
1126cc2d3216SMarc Zyngier {
1127cc2d3216SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_SYNC);
1128cc2d3216SMarc Zyngier 	its_encode_target(sync_cmd, sync_col->target_address);
1129e4f9094bSMarc Zyngier 
1130cc2d3216SMarc Zyngier 	its_fixup_cmd(sync_cmd);
1131cc2d3216SMarc Zyngier }
1132cc2d3216SMarc Zyngier 
1133e4f9094bSMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_command, its_cmd_builder_t,
1134e4f9094bSMarc Zyngier 			     struct its_collection, its_build_sync_cmd)
1135cc2d3216SMarc Zyngier 
113667047f90SMarc Zyngier static void its_build_vsync_cmd(struct its_node *its,
113767047f90SMarc Zyngier 				struct its_cmd_block *sync_cmd,
1138d011e4e6SMarc Zyngier 				struct its_vpe *sync_vpe)
1139d011e4e6SMarc Zyngier {
1140d011e4e6SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_VSYNC);
1141d011e4e6SMarc Zyngier 	its_encode_vpeid(sync_cmd, sync_vpe->vpe_id);
1142d011e4e6SMarc Zyngier 
1143d011e4e6SMarc Zyngier 	its_fixup_cmd(sync_cmd);
1144d011e4e6SMarc Zyngier }
1145d011e4e6SMarc Zyngier 
1146d011e4e6SMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_vcommand, its_cmd_vbuilder_t,
1147d011e4e6SMarc Zyngier 			     struct its_vpe, its_build_vsync_cmd)
1148d011e4e6SMarc Zyngier 
11498d85dcedSMarc Zyngier static void its_send_int(struct its_device *dev, u32 event_id)
11508d85dcedSMarc Zyngier {
11518d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
11528d85dcedSMarc Zyngier 
11538d85dcedSMarc Zyngier 	desc.its_int_cmd.dev = dev;
11548d85dcedSMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
11558d85dcedSMarc Zyngier 
11568d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_int_cmd, &desc);
11578d85dcedSMarc Zyngier }
11588d85dcedSMarc Zyngier 
11598d85dcedSMarc Zyngier static void its_send_clear(struct its_device *dev, u32 event_id)
11608d85dcedSMarc Zyngier {
11618d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
11628d85dcedSMarc Zyngier 
11638d85dcedSMarc Zyngier 	desc.its_clear_cmd.dev = dev;
11648d85dcedSMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
11658d85dcedSMarc Zyngier 
11668d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_clear_cmd, &desc);
1167cc2d3216SMarc Zyngier }
1168cc2d3216SMarc Zyngier 
1169cc2d3216SMarc Zyngier static void its_send_inv(struct its_device *dev, u32 event_id)
1170cc2d3216SMarc Zyngier {
1171cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1172cc2d3216SMarc Zyngier 
1173cc2d3216SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
1174cc2d3216SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
1175cc2d3216SMarc Zyngier 
1176cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_inv_cmd, &desc);
1177cc2d3216SMarc Zyngier }
1178cc2d3216SMarc Zyngier 
1179cc2d3216SMarc Zyngier static void its_send_mapd(struct its_device *dev, int valid)
1180cc2d3216SMarc Zyngier {
1181cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1182cc2d3216SMarc Zyngier 
1183cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.dev = dev;
1184cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.valid = !!valid;
1185cc2d3216SMarc Zyngier 
1186cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_mapd_cmd, &desc);
1187cc2d3216SMarc Zyngier }
1188cc2d3216SMarc Zyngier 
1189cc2d3216SMarc Zyngier static void its_send_mapc(struct its_node *its, struct its_collection *col,
1190cc2d3216SMarc Zyngier 			  int valid)
1191cc2d3216SMarc Zyngier {
1192cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1193cc2d3216SMarc Zyngier 
1194cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.col = col;
1195cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.valid = !!valid;
1196cc2d3216SMarc Zyngier 
1197cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_mapc_cmd, &desc);
1198cc2d3216SMarc Zyngier }
1199cc2d3216SMarc Zyngier 
12006a25ad3aSMarc Zyngier static void its_send_mapti(struct its_device *dev, u32 irq_id, u32 id)
1201cc2d3216SMarc Zyngier {
1202cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1203cc2d3216SMarc Zyngier 
12046a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.dev = dev;
12056a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.phys_id = irq_id;
12066a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.event_id = id;
1207cc2d3216SMarc Zyngier 
12086a25ad3aSMarc Zyngier 	its_send_single_command(dev->its, its_build_mapti_cmd, &desc);
1209cc2d3216SMarc Zyngier }
1210cc2d3216SMarc Zyngier 
1211cc2d3216SMarc Zyngier static void its_send_movi(struct its_device *dev,
1212cc2d3216SMarc Zyngier 			  struct its_collection *col, u32 id)
1213cc2d3216SMarc Zyngier {
1214cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1215cc2d3216SMarc Zyngier 
1216cc2d3216SMarc Zyngier 	desc.its_movi_cmd.dev = dev;
1217cc2d3216SMarc Zyngier 	desc.its_movi_cmd.col = col;
1218591e5becSMarc Zyngier 	desc.its_movi_cmd.event_id = id;
1219cc2d3216SMarc Zyngier 
1220cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_movi_cmd, &desc);
1221cc2d3216SMarc Zyngier }
1222cc2d3216SMarc Zyngier 
1223cc2d3216SMarc Zyngier static void its_send_discard(struct its_device *dev, u32 id)
1224cc2d3216SMarc Zyngier {
1225cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1226cc2d3216SMarc Zyngier 
1227cc2d3216SMarc Zyngier 	desc.its_discard_cmd.dev = dev;
1228cc2d3216SMarc Zyngier 	desc.its_discard_cmd.event_id = id;
1229cc2d3216SMarc Zyngier 
1230cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_discard_cmd, &desc);
1231cc2d3216SMarc Zyngier }
1232cc2d3216SMarc Zyngier 
1233cc2d3216SMarc Zyngier static void its_send_invall(struct its_node *its, struct its_collection *col)
1234cc2d3216SMarc Zyngier {
1235cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1236cc2d3216SMarc Zyngier 
1237cc2d3216SMarc Zyngier 	desc.its_invall_cmd.col = col;
1238cc2d3216SMarc Zyngier 
1239cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_invall_cmd, &desc);
1240cc2d3216SMarc Zyngier }
1241c48ed51cSMarc Zyngier 
1242d011e4e6SMarc Zyngier static void its_send_vmapti(struct its_device *dev, u32 id)
1243d011e4e6SMarc Zyngier {
1244c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = dev_event_to_vlpi_map(dev, id);
1245d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
1246d011e4e6SMarc Zyngier 
1247d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.vpe = map->vpe;
1248d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.dev = dev;
1249d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.virt_id = map->vintid;
1250d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.event_id = id;
1251d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.db_enabled = map->db_enabled;
1252d011e4e6SMarc Zyngier 
1253d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmapti_cmd, &desc);
1254d011e4e6SMarc Zyngier }
1255d011e4e6SMarc Zyngier 
1256d011e4e6SMarc Zyngier static void its_send_vmovi(struct its_device *dev, u32 id)
1257d011e4e6SMarc Zyngier {
1258c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = dev_event_to_vlpi_map(dev, id);
1259d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
1260d011e4e6SMarc Zyngier 
1261d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.vpe = map->vpe;
1262d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.dev = dev;
1263d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.event_id = id;
1264d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.db_enabled = map->db_enabled;
1265d011e4e6SMarc Zyngier 
1266d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmovi_cmd, &desc);
1267d011e4e6SMarc Zyngier }
1268d011e4e6SMarc Zyngier 
126975fd951bSMarc Zyngier static void its_send_vmapp(struct its_node *its,
127075fd951bSMarc Zyngier 			   struct its_vpe *vpe, bool valid)
1271eb78192bSMarc Zyngier {
1272eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
1273eb78192bSMarc Zyngier 
1274eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.vpe = vpe;
1275eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.valid = valid;
1276eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.col = &its->collections[vpe->col_idx];
127775fd951bSMarc Zyngier 
1278eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vmapp_cmd, &desc);
1279eb78192bSMarc Zyngier }
1280eb78192bSMarc Zyngier 
12813171a47aSMarc Zyngier static void its_send_vmovp(struct its_vpe *vpe)
12823171a47aSMarc Zyngier {
128384243125SZenghui Yu 	struct its_cmd_desc desc = {};
12843171a47aSMarc Zyngier 	struct its_node *its;
12853171a47aSMarc Zyngier 	unsigned long flags;
12863171a47aSMarc Zyngier 	int col_id = vpe->col_idx;
12873171a47aSMarc Zyngier 
12883171a47aSMarc Zyngier 	desc.its_vmovp_cmd.vpe = vpe;
12893171a47aSMarc Zyngier 
12903171a47aSMarc Zyngier 	if (!its_list_map) {
12913171a47aSMarc Zyngier 		its = list_first_entry(&its_nodes, struct its_node, entry);
12923171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
12933171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
12943171a47aSMarc Zyngier 		return;
12953171a47aSMarc Zyngier 	}
12963171a47aSMarc Zyngier 
12973171a47aSMarc Zyngier 	/*
12983171a47aSMarc Zyngier 	 * Yet another marvel of the architecture. If using the
12993171a47aSMarc Zyngier 	 * its_list "feature", we need to make sure that all ITSs
13003171a47aSMarc Zyngier 	 * receive all VMOVP commands in the same order. The only way
13013171a47aSMarc Zyngier 	 * to guarantee this is to make vmovp a serialization point.
13023171a47aSMarc Zyngier 	 *
13033171a47aSMarc Zyngier 	 * Wall <-- Head.
13043171a47aSMarc Zyngier 	 */
13053171a47aSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
13063171a47aSMarc Zyngier 
13073171a47aSMarc Zyngier 	desc.its_vmovp_cmd.seq_num = vmovp_seq_num++;
130884243125SZenghui Yu 	desc.its_vmovp_cmd.its_list = get_its_list(vpe->its_vm);
13093171a47aSMarc Zyngier 
13103171a47aSMarc Zyngier 	/* Emit VMOVPs */
13113171a47aSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
13120dd57fedSMarc Zyngier 		if (!is_v4(its))
13133171a47aSMarc Zyngier 			continue;
13143171a47aSMarc Zyngier 
1315009384b3SMarc Zyngier 		if (!require_its_list_vmovp(vpe->its_vm, its))
13162247e1bfSMarc Zyngier 			continue;
13172247e1bfSMarc Zyngier 
13183171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
13193171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
13203171a47aSMarc Zyngier 	}
13213171a47aSMarc Zyngier 
13223171a47aSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
13233171a47aSMarc Zyngier }
13243171a47aSMarc Zyngier 
132540619a2eSMarc Zyngier static void its_send_vinvall(struct its_node *its, struct its_vpe *vpe)
1326eb78192bSMarc Zyngier {
1327eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
1328eb78192bSMarc Zyngier 
1329eb78192bSMarc Zyngier 	desc.its_vinvall_cmd.vpe = vpe;
1330eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vinvall_cmd, &desc);
1331eb78192bSMarc Zyngier }
1332eb78192bSMarc Zyngier 
133328614696SMarc Zyngier static void its_send_vinv(struct its_device *dev, u32 event_id)
133428614696SMarc Zyngier {
133528614696SMarc Zyngier 	struct its_cmd_desc desc;
133628614696SMarc Zyngier 
133728614696SMarc Zyngier 	/*
133828614696SMarc Zyngier 	 * There is no real VINV command. This is just a normal INV,
133928614696SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
134028614696SMarc Zyngier 	 */
134128614696SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
134228614696SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
134328614696SMarc Zyngier 
134428614696SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vinv_cmd, &desc);
134528614696SMarc Zyngier }
134628614696SMarc Zyngier 
1347ed0e4aa9SMarc Zyngier static void its_send_vint(struct its_device *dev, u32 event_id)
1348ed0e4aa9SMarc Zyngier {
1349ed0e4aa9SMarc Zyngier 	struct its_cmd_desc desc;
1350ed0e4aa9SMarc Zyngier 
1351ed0e4aa9SMarc Zyngier 	/*
1352ed0e4aa9SMarc Zyngier 	 * There is no real VINT command. This is just a normal INT,
1353ed0e4aa9SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
1354ed0e4aa9SMarc Zyngier 	 */
1355ed0e4aa9SMarc Zyngier 	desc.its_int_cmd.dev = dev;
1356ed0e4aa9SMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
1357ed0e4aa9SMarc Zyngier 
1358ed0e4aa9SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vint_cmd, &desc);
1359ed0e4aa9SMarc Zyngier }
1360ed0e4aa9SMarc Zyngier 
1361ed0e4aa9SMarc Zyngier static void its_send_vclear(struct its_device *dev, u32 event_id)
1362ed0e4aa9SMarc Zyngier {
1363ed0e4aa9SMarc Zyngier 	struct its_cmd_desc desc;
1364ed0e4aa9SMarc Zyngier 
1365ed0e4aa9SMarc Zyngier 	/*
1366ed0e4aa9SMarc Zyngier 	 * There is no real VCLEAR command. This is just a normal CLEAR,
1367ed0e4aa9SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
1368ed0e4aa9SMarc Zyngier 	 */
1369ed0e4aa9SMarc Zyngier 	desc.its_clear_cmd.dev = dev;
1370ed0e4aa9SMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
1371ed0e4aa9SMarc Zyngier 
1372ed0e4aa9SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vclear_cmd, &desc);
1373ed0e4aa9SMarc Zyngier }
1374ed0e4aa9SMarc Zyngier 
1375d97c97baSMarc Zyngier static void its_send_invdb(struct its_node *its, struct its_vpe *vpe)
1376d97c97baSMarc Zyngier {
1377d97c97baSMarc Zyngier 	struct its_cmd_desc desc;
1378d97c97baSMarc Zyngier 
1379d97c97baSMarc Zyngier 	desc.its_invdb_cmd.vpe = vpe;
1380d97c97baSMarc Zyngier 	its_send_single_vcommand(its, its_build_invdb_cmd, &desc);
1381d97c97baSMarc Zyngier }
1382d97c97baSMarc Zyngier 
1383c48ed51cSMarc Zyngier /*
1384c48ed51cSMarc Zyngier  * irqchip functions - assumes MSI, mostly.
1385c48ed51cSMarc Zyngier  */
1386015ec038SMarc Zyngier static void lpi_write_config(struct irq_data *d, u8 clr, u8 set)
1387c48ed51cSMarc Zyngier {
1388c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
1389015ec038SMarc Zyngier 	irq_hw_number_t hwirq;
1390e1a2e201SMarc Zyngier 	void *va;
1391adcdb94eSMarc Zyngier 	u8 *cfg;
1392c48ed51cSMarc Zyngier 
1393c1d4d5cdSMarc Zyngier 	if (map) {
1394c1d4d5cdSMarc Zyngier 		va = page_address(map->vm->vprop_page);
1395d4d7b4adSMarc Zyngier 		hwirq = map->vintid;
1396d4d7b4adSMarc Zyngier 
1397d4d7b4adSMarc Zyngier 		/* Remember the updated property */
1398d4d7b4adSMarc Zyngier 		map->properties &= ~clr;
1399d4d7b4adSMarc Zyngier 		map->properties |= set | LPI_PROP_GROUP1;
1400015ec038SMarc Zyngier 	} else {
1401e1a2e201SMarc Zyngier 		va = gic_rdists->prop_table_va;
1402015ec038SMarc Zyngier 		hwirq = d->hwirq;
1403015ec038SMarc Zyngier 	}
1404adcdb94eSMarc Zyngier 
1405e1a2e201SMarc Zyngier 	cfg = va + hwirq - 8192;
1406adcdb94eSMarc Zyngier 	*cfg &= ~clr;
1407015ec038SMarc Zyngier 	*cfg |= set | LPI_PROP_GROUP1;
1408c48ed51cSMarc Zyngier 
1409c48ed51cSMarc Zyngier 	/*
1410c48ed51cSMarc Zyngier 	 * Make the above write visible to the redistributors.
1411c48ed51cSMarc Zyngier 	 * And yes, we're flushing exactly: One. Single. Byte.
1412c48ed51cSMarc Zyngier 	 * Humpf...
1413c48ed51cSMarc Zyngier 	 */
1414c48ed51cSMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING)
1415328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cfg, sizeof(*cfg));
1416c48ed51cSMarc Zyngier 	else
1417c48ed51cSMarc Zyngier 		dsb(ishst);
1418015ec038SMarc Zyngier }
1419015ec038SMarc Zyngier 
14202f4f064bSMarc Zyngier static void wait_for_syncr(void __iomem *rdbase)
14212f4f064bSMarc Zyngier {
142204d80dbeSHeyi Guo 	while (readl_relaxed(rdbase + GICR_SYNCR) & 1)
14232f4f064bSMarc Zyngier 		cpu_relax();
14242f4f064bSMarc Zyngier }
14252f4f064bSMarc Zyngier 
1426425c09beSMarc Zyngier static void direct_lpi_inv(struct irq_data *d)
1427425c09beSMarc Zyngier {
1428f4a81f5aSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
1429425c09beSMarc Zyngier 	void __iomem *rdbase;
1430f3a05921SMarc Zyngier 	unsigned long flags;
1431f4a81f5aSMarc Zyngier 	u64 val;
1432f3a05921SMarc Zyngier 	int cpu;
1433f4a81f5aSMarc Zyngier 
1434f4a81f5aSMarc Zyngier 	if (map) {
1435f4a81f5aSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1436f4a81f5aSMarc Zyngier 
1437f4a81f5aSMarc Zyngier 		WARN_ON(!is_v4_1(its_dev->its));
1438f4a81f5aSMarc Zyngier 
1439f4a81f5aSMarc Zyngier 		val  = GICR_INVLPIR_V;
1440f4a81f5aSMarc Zyngier 		val |= FIELD_PREP(GICR_INVLPIR_VPEID, map->vpe->vpe_id);
1441f4a81f5aSMarc Zyngier 		val |= FIELD_PREP(GICR_INVLPIR_INTID, map->vintid);
1442f4a81f5aSMarc Zyngier 	} else {
1443f4a81f5aSMarc Zyngier 		val = d->hwirq;
1444f4a81f5aSMarc Zyngier 	}
1445425c09beSMarc Zyngier 
1446425c09beSMarc Zyngier 	/* Target the redistributor this LPI is currently routed to */
1447f3a05921SMarc Zyngier 	cpu = irq_to_cpuid_lock(d, &flags);
14489058a4e9SMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
1449f3a05921SMarc Zyngier 	rdbase = per_cpu_ptr(gic_rdists->rdist, cpu)->rd_base;
1450f4a81f5aSMarc Zyngier 	gic_write_lpir(val, rdbase + GICR_INVLPIR);
1451425c09beSMarc Zyngier 
1452425c09beSMarc Zyngier 	wait_for_syncr(rdbase);
14539058a4e9SMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
1454f3a05921SMarc Zyngier 	irq_to_cpuid_unlock(d, flags);
1455425c09beSMarc Zyngier }
1456425c09beSMarc Zyngier 
1457015ec038SMarc Zyngier static void lpi_update_config(struct irq_data *d, u8 clr, u8 set)
1458015ec038SMarc Zyngier {
1459015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1460015ec038SMarc Zyngier 
1461015ec038SMarc Zyngier 	lpi_write_config(d, clr, set);
1462f4a81f5aSMarc Zyngier 	if (gic_rdists->has_direct_lpi &&
1463f4a81f5aSMarc Zyngier 	    (is_v4_1(its_dev->its) || !irqd_is_forwarded_to_vcpu(d)))
1464425c09beSMarc Zyngier 		direct_lpi_inv(d);
146528614696SMarc Zyngier 	else if (!irqd_is_forwarded_to_vcpu(d))
1466adcdb94eSMarc Zyngier 		its_send_inv(its_dev, its_get_event_id(d));
146728614696SMarc Zyngier 	else
146828614696SMarc Zyngier 		its_send_vinv(its_dev, its_get_event_id(d));
1469c48ed51cSMarc Zyngier }
1470c48ed51cSMarc Zyngier 
1471015ec038SMarc Zyngier static void its_vlpi_set_doorbell(struct irq_data *d, bool enable)
1472015ec038SMarc Zyngier {
1473015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1474015ec038SMarc Zyngier 	u32 event = its_get_event_id(d);
1475c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map;
1476015ec038SMarc Zyngier 
14773858d4dfSMarc Zyngier 	/*
14783858d4dfSMarc Zyngier 	 * GICv4.1 does away with the per-LPI nonsense, nothing to do
14793858d4dfSMarc Zyngier 	 * here.
14803858d4dfSMarc Zyngier 	 */
14813858d4dfSMarc Zyngier 	if (is_v4_1(its_dev->its))
14823858d4dfSMarc Zyngier 		return;
14833858d4dfSMarc Zyngier 
1484c1d4d5cdSMarc Zyngier 	map = dev_event_to_vlpi_map(its_dev, event);
1485c1d4d5cdSMarc Zyngier 
1486c1d4d5cdSMarc Zyngier 	if (map->db_enabled == enable)
1487015ec038SMarc Zyngier 		return;
1488015ec038SMarc Zyngier 
1489c1d4d5cdSMarc Zyngier 	map->db_enabled = enable;
1490015ec038SMarc Zyngier 
1491015ec038SMarc Zyngier 	/*
1492015ec038SMarc Zyngier 	 * More fun with the architecture:
1493015ec038SMarc Zyngier 	 *
1494015ec038SMarc Zyngier 	 * Ideally, we'd issue a VMAPTI to set the doorbell to its LPI
1495015ec038SMarc Zyngier 	 * value or to 1023, depending on the enable bit. But that
1496015ec038SMarc Zyngier 	 * would be issueing a mapping for an /existing/ DevID+EventID
1497015ec038SMarc Zyngier 	 * pair, which is UNPREDICTABLE. Instead, let's issue a VMOVI
1498015ec038SMarc Zyngier 	 * to the /same/ vPE, using this opportunity to adjust the
1499015ec038SMarc Zyngier 	 * doorbell. Mouahahahaha. We loves it, Precious.
1500015ec038SMarc Zyngier 	 */
1501015ec038SMarc Zyngier 	its_send_vmovi(its_dev, event);
1502c48ed51cSMarc Zyngier }
1503c48ed51cSMarc Zyngier 
1504c48ed51cSMarc Zyngier static void its_mask_irq(struct irq_data *d)
1505c48ed51cSMarc Zyngier {
1506015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1507015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, false);
1508015ec038SMarc Zyngier 
1509adcdb94eSMarc Zyngier 	lpi_update_config(d, LPI_PROP_ENABLED, 0);
1510c48ed51cSMarc Zyngier }
1511c48ed51cSMarc Zyngier 
1512c48ed51cSMarc Zyngier static void its_unmask_irq(struct irq_data *d)
1513c48ed51cSMarc Zyngier {
1514015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1515015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, true);
1516015ec038SMarc Zyngier 
1517adcdb94eSMarc Zyngier 	lpi_update_config(d, 0, LPI_PROP_ENABLED);
1518c48ed51cSMarc Zyngier }
1519c48ed51cSMarc Zyngier 
15202f13ff1dSMarc Zyngier static __maybe_unused u32 its_read_lpi_count(struct irq_data *d, int cpu)
15212f13ff1dSMarc Zyngier {
15222f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15232f13ff1dSMarc Zyngier 		return atomic_read(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15242f13ff1dSMarc Zyngier 
15252f13ff1dSMarc Zyngier 	return atomic_read(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15262f13ff1dSMarc Zyngier }
15272f13ff1dSMarc Zyngier 
15282f13ff1dSMarc Zyngier static void its_inc_lpi_count(struct irq_data *d, int cpu)
15292f13ff1dSMarc Zyngier {
15302f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15312f13ff1dSMarc Zyngier 		atomic_inc(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15322f13ff1dSMarc Zyngier 	else
15332f13ff1dSMarc Zyngier 		atomic_inc(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15342f13ff1dSMarc Zyngier }
15352f13ff1dSMarc Zyngier 
15362f13ff1dSMarc Zyngier static void its_dec_lpi_count(struct irq_data *d, int cpu)
15372f13ff1dSMarc Zyngier {
15382f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15392f13ff1dSMarc Zyngier 		atomic_dec(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15402f13ff1dSMarc Zyngier 	else
15412f13ff1dSMarc Zyngier 		atomic_dec(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15422f13ff1dSMarc Zyngier }
15432f13ff1dSMarc Zyngier 
1544c5d6082dSMarc Zyngier static unsigned int cpumask_pick_least_loaded(struct irq_data *d,
1545c5d6082dSMarc Zyngier 					      const struct cpumask *cpu_mask)
1546c5d6082dSMarc Zyngier {
1547c5d6082dSMarc Zyngier 	unsigned int cpu = nr_cpu_ids, tmp;
1548c5d6082dSMarc Zyngier 	int count = S32_MAX;
1549c5d6082dSMarc Zyngier 
1550c5d6082dSMarc Zyngier 	for_each_cpu(tmp, cpu_mask) {
1551c5d6082dSMarc Zyngier 		int this_count = its_read_lpi_count(d, tmp);
1552c5d6082dSMarc Zyngier 		if (this_count < count) {
1553c5d6082dSMarc Zyngier 			cpu = tmp;
1554c5d6082dSMarc Zyngier 		        count = this_count;
1555c5d6082dSMarc Zyngier 		}
1556c5d6082dSMarc Zyngier 	}
1557c5d6082dSMarc Zyngier 
1558c5d6082dSMarc Zyngier 	return cpu;
1559c5d6082dSMarc Zyngier }
1560c5d6082dSMarc Zyngier 
1561c5d6082dSMarc Zyngier /*
1562c5d6082dSMarc Zyngier  * As suggested by Thomas Gleixner in:
1563c5d6082dSMarc Zyngier  * https://lore.kernel.org/r/87h80q2aoc.fsf@nanos.tec.linutronix.de
1564c5d6082dSMarc Zyngier  */
1565c5d6082dSMarc Zyngier static int its_select_cpu(struct irq_data *d,
1566c5d6082dSMarc Zyngier 			  const struct cpumask *aff_mask)
1567c5d6082dSMarc Zyngier {
1568c5d6082dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1569c5d6082dSMarc Zyngier 	cpumask_var_t tmpmask;
1570c5d6082dSMarc Zyngier 	int cpu, node;
1571c5d6082dSMarc Zyngier 
1572c5d6082dSMarc Zyngier 	if (!alloc_cpumask_var(&tmpmask, GFP_ATOMIC))
1573c5d6082dSMarc Zyngier 		return -ENOMEM;
1574c5d6082dSMarc Zyngier 
1575c5d6082dSMarc Zyngier 	node = its_dev->its->numa_node;
1576c5d6082dSMarc Zyngier 
1577c5d6082dSMarc Zyngier 	if (!irqd_affinity_is_managed(d)) {
1578c5d6082dSMarc Zyngier 		/* First try the NUMA node */
1579c5d6082dSMarc Zyngier 		if (node != NUMA_NO_NODE) {
1580c5d6082dSMarc Zyngier 			/*
1581c5d6082dSMarc Zyngier 			 * Try the intersection of the affinity mask and the
1582c5d6082dSMarc Zyngier 			 * node mask (and the online mask, just to be safe).
1583c5d6082dSMarc Zyngier 			 */
1584c5d6082dSMarc Zyngier 			cpumask_and(tmpmask, cpumask_of_node(node), aff_mask);
1585c5d6082dSMarc Zyngier 			cpumask_and(tmpmask, tmpmask, cpu_online_mask);
1586c5d6082dSMarc Zyngier 
1587c5d6082dSMarc Zyngier 			/*
1588c5d6082dSMarc Zyngier 			 * Ideally, we would check if the mask is empty, and
1589c5d6082dSMarc Zyngier 			 * try again on the full node here.
1590c5d6082dSMarc Zyngier 			 *
1591c5d6082dSMarc Zyngier 			 * But it turns out that the way ACPI describes the
1592c5d6082dSMarc Zyngier 			 * affinity for ITSs only deals about memory, and
1593c5d6082dSMarc Zyngier 			 * not target CPUs, so it cannot describe a single
1594c5d6082dSMarc Zyngier 			 * ITS placed next to two NUMA nodes.
1595c5d6082dSMarc Zyngier 			 *
1596c5d6082dSMarc Zyngier 			 * Instead, just fallback on the online mask. This
1597c5d6082dSMarc Zyngier 			 * diverges from Thomas' suggestion above.
1598c5d6082dSMarc Zyngier 			 */
1599c5d6082dSMarc Zyngier 			cpu = cpumask_pick_least_loaded(d, tmpmask);
1600c5d6082dSMarc Zyngier 			if (cpu < nr_cpu_ids)
1601c5d6082dSMarc Zyngier 				goto out;
1602c5d6082dSMarc Zyngier 
1603c5d6082dSMarc Zyngier 			/* If we can't cross sockets, give up */
1604c5d6082dSMarc Zyngier 			if ((its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144))
1605c5d6082dSMarc Zyngier 				goto out;
1606c5d6082dSMarc Zyngier 
1607c5d6082dSMarc Zyngier 			/* If the above failed, expand the search */
1608c5d6082dSMarc Zyngier 		}
1609c5d6082dSMarc Zyngier 
1610c5d6082dSMarc Zyngier 		/* Try the intersection of the affinity and online masks */
1611c5d6082dSMarc Zyngier 		cpumask_and(tmpmask, aff_mask, cpu_online_mask);
1612c5d6082dSMarc Zyngier 
1613c5d6082dSMarc Zyngier 		/* If that doesn't fly, the online mask is the last resort */
1614c5d6082dSMarc Zyngier 		if (cpumask_empty(tmpmask))
1615c5d6082dSMarc Zyngier 			cpumask_copy(tmpmask, cpu_online_mask);
1616c5d6082dSMarc Zyngier 
1617c5d6082dSMarc Zyngier 		cpu = cpumask_pick_least_loaded(d, tmpmask);
1618c5d6082dSMarc Zyngier 	} else {
1619c5d6082dSMarc Zyngier 		cpumask_and(tmpmask, irq_data_get_affinity_mask(d), cpu_online_mask);
1620c5d6082dSMarc Zyngier 
1621c5d6082dSMarc Zyngier 		/* If we cannot cross sockets, limit the search to that node */
1622c5d6082dSMarc Zyngier 		if ((its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) &&
1623c5d6082dSMarc Zyngier 		    node != NUMA_NO_NODE)
1624c5d6082dSMarc Zyngier 			cpumask_and(tmpmask, tmpmask, cpumask_of_node(node));
1625c5d6082dSMarc Zyngier 
1626c5d6082dSMarc Zyngier 		cpu = cpumask_pick_least_loaded(d, tmpmask);
1627c5d6082dSMarc Zyngier 	}
1628c5d6082dSMarc Zyngier out:
1629c5d6082dSMarc Zyngier 	free_cpumask_var(tmpmask);
1630c5d6082dSMarc Zyngier 
1631c5d6082dSMarc Zyngier 	pr_debug("IRQ%d -> %*pbl CPU%d\n", d->irq, cpumask_pr_args(aff_mask), cpu);
1632c5d6082dSMarc Zyngier 	return cpu;
1633c5d6082dSMarc Zyngier }
1634c5d6082dSMarc Zyngier 
1635c48ed51cSMarc Zyngier static int its_set_affinity(struct irq_data *d, const struct cpumask *mask_val,
1636c48ed51cSMarc Zyngier 			    bool force)
1637c48ed51cSMarc Zyngier {
1638c48ed51cSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1639c48ed51cSMarc Zyngier 	struct its_collection *target_col;
1640c48ed51cSMarc Zyngier 	u32 id = its_get_event_id(d);
1641c5d6082dSMarc Zyngier 	int cpu, prev_cpu;
1642c48ed51cSMarc Zyngier 
1643015ec038SMarc Zyngier 	/* A forwarded interrupt should use irq_set_vcpu_affinity */
1644015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1645015ec038SMarc Zyngier 		return -EINVAL;
1646015ec038SMarc Zyngier 
16472f13ff1dSMarc Zyngier 	prev_cpu = its_dev->event_map.col_map[id];
16482f13ff1dSMarc Zyngier 	its_dec_lpi_count(d, prev_cpu);
16492f13ff1dSMarc Zyngier 
1650c5d6082dSMarc Zyngier 	if (!force)
1651c5d6082dSMarc Zyngier 		cpu = its_select_cpu(d, mask_val);
1652c5d6082dSMarc Zyngier 	else
1653c5d6082dSMarc Zyngier 		cpu = cpumask_pick_least_loaded(d, mask_val);
1654fbf8f40eSGanapatrao Kulkarni 
1655c5d6082dSMarc Zyngier 	if (cpu < 0 || cpu >= nr_cpu_ids)
16562f13ff1dSMarc Zyngier 		goto err;
1657c48ed51cSMarc Zyngier 
16588b8d94a7SMaJun 	/* don't set the affinity when the target cpu is same as current one */
16592f13ff1dSMarc Zyngier 	if (cpu != prev_cpu) {
1660c48ed51cSMarc Zyngier 		target_col = &its_dev->its->collections[cpu];
1661c48ed51cSMarc Zyngier 		its_send_movi(its_dev, target_col, id);
1662591e5becSMarc Zyngier 		its_dev->event_map.col_map[id] = cpu;
16630d224d35SMarc Zyngier 		irq_data_update_effective_affinity(d, cpumask_of(cpu));
16648b8d94a7SMaJun 	}
1665c48ed51cSMarc Zyngier 
16662f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, cpu);
16672f13ff1dSMarc Zyngier 
1668c48ed51cSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
16692f13ff1dSMarc Zyngier 
16702f13ff1dSMarc Zyngier err:
16712f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, prev_cpu);
16722f13ff1dSMarc Zyngier 	return -EINVAL;
1673c48ed51cSMarc Zyngier }
1674c48ed51cSMarc Zyngier 
1675558b0165SArd Biesheuvel static u64 its_irq_get_msi_base(struct its_device *its_dev)
1676558b0165SArd Biesheuvel {
1677558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
1678558b0165SArd Biesheuvel 
1679558b0165SArd Biesheuvel 	return its->phys_base + GITS_TRANSLATER;
1680558b0165SArd Biesheuvel }
1681558b0165SArd Biesheuvel 
1682b48ac83dSMarc Zyngier static void its_irq_compose_msi_msg(struct irq_data *d, struct msi_msg *msg)
1683b48ac83dSMarc Zyngier {
1684b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1685b48ac83dSMarc Zyngier 	struct its_node *its;
1686b48ac83dSMarc Zyngier 	u64 addr;
1687b48ac83dSMarc Zyngier 
1688b48ac83dSMarc Zyngier 	its = its_dev->its;
1689558b0165SArd Biesheuvel 	addr = its->get_msi_base(its_dev);
1690b48ac83dSMarc Zyngier 
1691b11283ebSVladimir Murzin 	msg->address_lo		= lower_32_bits(addr);
1692b11283ebSVladimir Murzin 	msg->address_hi		= upper_32_bits(addr);
1693b48ac83dSMarc Zyngier 	msg->data		= its_get_event_id(d);
169444bb7e24SRobin Murphy 
169535ae7df2SJulien Grall 	iommu_dma_compose_msi_msg(irq_data_get_msi_desc(d), msg);
1696b48ac83dSMarc Zyngier }
1697b48ac83dSMarc Zyngier 
16988d85dcedSMarc Zyngier static int its_irq_set_irqchip_state(struct irq_data *d,
16998d85dcedSMarc Zyngier 				     enum irqchip_irq_state which,
17008d85dcedSMarc Zyngier 				     bool state)
17018d85dcedSMarc Zyngier {
17028d85dcedSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
17038d85dcedSMarc Zyngier 	u32 event = its_get_event_id(d);
17048d85dcedSMarc Zyngier 
17058d85dcedSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
17068d85dcedSMarc Zyngier 		return -EINVAL;
17078d85dcedSMarc Zyngier 
1708ed0e4aa9SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1709ed0e4aa9SMarc Zyngier 		if (state)
1710ed0e4aa9SMarc Zyngier 			its_send_vint(its_dev, event);
1711ed0e4aa9SMarc Zyngier 		else
1712ed0e4aa9SMarc Zyngier 			its_send_vclear(its_dev, event);
1713ed0e4aa9SMarc Zyngier 	} else {
17148d85dcedSMarc Zyngier 		if (state)
17158d85dcedSMarc Zyngier 			its_send_int(its_dev, event);
17168d85dcedSMarc Zyngier 		else
17178d85dcedSMarc Zyngier 			its_send_clear(its_dev, event);
1718ed0e4aa9SMarc Zyngier 	}
17198d85dcedSMarc Zyngier 
17208d85dcedSMarc Zyngier 	return 0;
17218d85dcedSMarc Zyngier }
17228d85dcedSMarc Zyngier 
1723009384b3SMarc Zyngier /*
1724009384b3SMarc Zyngier  * Two favourable cases:
1725009384b3SMarc Zyngier  *
1726009384b3SMarc Zyngier  * (a) Either we have a GICv4.1, and all vPEs have to be mapped at all times
1727009384b3SMarc Zyngier  *     for vSGI delivery
1728009384b3SMarc Zyngier  *
1729009384b3SMarc Zyngier  * (b) Or the ITSs do not use a list map, meaning that VMOVP is cheap enough
1730009384b3SMarc Zyngier  *     and we're better off mapping all VPEs always
1731009384b3SMarc Zyngier  *
1732009384b3SMarc Zyngier  * If neither (a) nor (b) is true, then we map vPEs on demand.
1733009384b3SMarc Zyngier  *
1734009384b3SMarc Zyngier  */
1735009384b3SMarc Zyngier static bool gic_requires_eager_mapping(void)
1736009384b3SMarc Zyngier {
1737009384b3SMarc Zyngier 	if (!its_list_map || gic_rdists->has_rvpeid)
1738009384b3SMarc Zyngier 		return true;
1739009384b3SMarc Zyngier 
1740009384b3SMarc Zyngier 	return false;
1741009384b3SMarc Zyngier }
1742009384b3SMarc Zyngier 
17432247e1bfSMarc Zyngier static void its_map_vm(struct its_node *its, struct its_vm *vm)
17442247e1bfSMarc Zyngier {
17452247e1bfSMarc Zyngier 	unsigned long flags;
17462247e1bfSMarc Zyngier 
1747009384b3SMarc Zyngier 	if (gic_requires_eager_mapping())
17482247e1bfSMarc Zyngier 		return;
17492247e1bfSMarc Zyngier 
17502247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
17512247e1bfSMarc Zyngier 
17522247e1bfSMarc Zyngier 	/*
17532247e1bfSMarc Zyngier 	 * If the VM wasn't mapped yet, iterate over the vpes and get
17542247e1bfSMarc Zyngier 	 * them mapped now.
17552247e1bfSMarc Zyngier 	 */
17562247e1bfSMarc Zyngier 	vm->vlpi_count[its->list_nr]++;
17572247e1bfSMarc Zyngier 
17582247e1bfSMarc Zyngier 	if (vm->vlpi_count[its->list_nr] == 1) {
17592247e1bfSMarc Zyngier 		int i;
17602247e1bfSMarc Zyngier 
17612247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++) {
17622247e1bfSMarc Zyngier 			struct its_vpe *vpe = vm->vpes[i];
176344c4c25eSMarc Zyngier 			struct irq_data *d = irq_get_irq_data(vpe->irq);
17642247e1bfSMarc Zyngier 
17652247e1bfSMarc Zyngier 			/* Map the VPE to the first possible CPU */
17662247e1bfSMarc Zyngier 			vpe->col_idx = cpumask_first(cpu_online_mask);
17672247e1bfSMarc Zyngier 			its_send_vmapp(its, vpe, true);
17682247e1bfSMarc Zyngier 			its_send_vinvall(its, vpe);
176944c4c25eSMarc Zyngier 			irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
17702247e1bfSMarc Zyngier 		}
17712247e1bfSMarc Zyngier 	}
17722247e1bfSMarc Zyngier 
17732247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
17742247e1bfSMarc Zyngier }
17752247e1bfSMarc Zyngier 
17762247e1bfSMarc Zyngier static void its_unmap_vm(struct its_node *its, struct its_vm *vm)
17772247e1bfSMarc Zyngier {
17782247e1bfSMarc Zyngier 	unsigned long flags;
17792247e1bfSMarc Zyngier 
17802247e1bfSMarc Zyngier 	/* Not using the ITS list? Everything is always mapped. */
1781009384b3SMarc Zyngier 	if (gic_requires_eager_mapping())
17822247e1bfSMarc Zyngier 		return;
17832247e1bfSMarc Zyngier 
17842247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
17852247e1bfSMarc Zyngier 
17862247e1bfSMarc Zyngier 	if (!--vm->vlpi_count[its->list_nr]) {
17872247e1bfSMarc Zyngier 		int i;
17882247e1bfSMarc Zyngier 
17892247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++)
17902247e1bfSMarc Zyngier 			its_send_vmapp(its, vm->vpes[i], false);
17912247e1bfSMarc Zyngier 	}
17922247e1bfSMarc Zyngier 
17932247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
17942247e1bfSMarc Zyngier }
17952247e1bfSMarc Zyngier 
1796d011e4e6SMarc Zyngier static int its_vlpi_map(struct irq_data *d, struct its_cmd_info *info)
1797d011e4e6SMarc Zyngier {
1798d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1799d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1800d011e4e6SMarc Zyngier 	int ret = 0;
1801d011e4e6SMarc Zyngier 
1802d011e4e6SMarc Zyngier 	if (!info->map)
1803d011e4e6SMarc Zyngier 		return -EINVAL;
1804d011e4e6SMarc Zyngier 
180511635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1806d011e4e6SMarc Zyngier 
1807d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm) {
1808d011e4e6SMarc Zyngier 		struct its_vlpi_map *maps;
1809d011e4e6SMarc Zyngier 
18106396bb22SKees Cook 		maps = kcalloc(its_dev->event_map.nr_lpis, sizeof(*maps),
181111635fa2SMarc Zyngier 			       GFP_ATOMIC);
1812d011e4e6SMarc Zyngier 		if (!maps) {
1813d011e4e6SMarc Zyngier 			ret = -ENOMEM;
1814d011e4e6SMarc Zyngier 			goto out;
1815d011e4e6SMarc Zyngier 		}
1816d011e4e6SMarc Zyngier 
1817d011e4e6SMarc Zyngier 		its_dev->event_map.vm = info->map->vm;
1818d011e4e6SMarc Zyngier 		its_dev->event_map.vlpi_maps = maps;
1819d011e4e6SMarc Zyngier 	} else if (its_dev->event_map.vm != info->map->vm) {
1820d011e4e6SMarc Zyngier 		ret = -EINVAL;
1821d011e4e6SMarc Zyngier 		goto out;
1822d011e4e6SMarc Zyngier 	}
1823d011e4e6SMarc Zyngier 
1824d011e4e6SMarc Zyngier 	/* Get our private copy of the mapping information */
1825d011e4e6SMarc Zyngier 	its_dev->event_map.vlpi_maps[event] = *info->map;
1826d011e4e6SMarc Zyngier 
1827d011e4e6SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1828d011e4e6SMarc Zyngier 		/* Already mapped, move it around */
1829d011e4e6SMarc Zyngier 		its_send_vmovi(its_dev, event);
1830d011e4e6SMarc Zyngier 	} else {
18312247e1bfSMarc Zyngier 		/* Ensure all the VPEs are mapped on this ITS */
18322247e1bfSMarc Zyngier 		its_map_vm(its_dev->its, info->map->vm);
18332247e1bfSMarc Zyngier 
1834d4d7b4adSMarc Zyngier 		/*
1835d4d7b4adSMarc Zyngier 		 * Flag the interrupt as forwarded so that we can
1836d4d7b4adSMarc Zyngier 		 * start poking the virtual property table.
1837d4d7b4adSMarc Zyngier 		 */
1838d4d7b4adSMarc Zyngier 		irqd_set_forwarded_to_vcpu(d);
1839d4d7b4adSMarc Zyngier 
1840d4d7b4adSMarc Zyngier 		/* Write out the property to the prop table */
1841d4d7b4adSMarc Zyngier 		lpi_write_config(d, 0xff, info->map->properties);
1842d4d7b4adSMarc Zyngier 
1843d011e4e6SMarc Zyngier 		/* Drop the physical mapping */
1844d011e4e6SMarc Zyngier 		its_send_discard(its_dev, event);
1845d011e4e6SMarc Zyngier 
1846d011e4e6SMarc Zyngier 		/* and install the virtual one */
1847d011e4e6SMarc Zyngier 		its_send_vmapti(its_dev, event);
1848d011e4e6SMarc Zyngier 
1849d011e4e6SMarc Zyngier 		/* Increment the number of VLPIs */
1850d011e4e6SMarc Zyngier 		its_dev->event_map.nr_vlpis++;
1851d011e4e6SMarc Zyngier 	}
1852d011e4e6SMarc Zyngier 
1853d011e4e6SMarc Zyngier out:
185411635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1855d011e4e6SMarc Zyngier 	return ret;
1856d011e4e6SMarc Zyngier }
1857d011e4e6SMarc Zyngier 
1858d011e4e6SMarc Zyngier static int its_vlpi_get(struct irq_data *d, struct its_cmd_info *info)
1859d011e4e6SMarc Zyngier {
1860d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1861046b5054SMarc Zyngier 	struct its_vlpi_map *map;
1862d011e4e6SMarc Zyngier 	int ret = 0;
1863d011e4e6SMarc Zyngier 
186411635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1865d011e4e6SMarc Zyngier 
1866046b5054SMarc Zyngier 	map = get_vlpi_map(d);
1867046b5054SMarc Zyngier 
1868046b5054SMarc Zyngier 	if (!its_dev->event_map.vm || !map) {
1869d011e4e6SMarc Zyngier 		ret = -EINVAL;
1870d011e4e6SMarc Zyngier 		goto out;
1871d011e4e6SMarc Zyngier 	}
1872d011e4e6SMarc Zyngier 
1873d011e4e6SMarc Zyngier 	/* Copy our mapping information to the incoming request */
1874c1d4d5cdSMarc Zyngier 	*info->map = *map;
1875d011e4e6SMarc Zyngier 
1876d011e4e6SMarc Zyngier out:
187711635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1878d011e4e6SMarc Zyngier 	return ret;
1879d011e4e6SMarc Zyngier }
1880d011e4e6SMarc Zyngier 
1881d011e4e6SMarc Zyngier static int its_vlpi_unmap(struct irq_data *d)
1882d011e4e6SMarc Zyngier {
1883d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1884d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1885d011e4e6SMarc Zyngier 	int ret = 0;
1886d011e4e6SMarc Zyngier 
188711635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1888d011e4e6SMarc Zyngier 
1889d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d)) {
1890d011e4e6SMarc Zyngier 		ret = -EINVAL;
1891d011e4e6SMarc Zyngier 		goto out;
1892d011e4e6SMarc Zyngier 	}
1893d011e4e6SMarc Zyngier 
1894d011e4e6SMarc Zyngier 	/* Drop the virtual mapping */
1895d011e4e6SMarc Zyngier 	its_send_discard(its_dev, event);
1896d011e4e6SMarc Zyngier 
1897d011e4e6SMarc Zyngier 	/* and restore the physical one */
1898d011e4e6SMarc Zyngier 	irqd_clr_forwarded_to_vcpu(d);
1899d011e4e6SMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
1900d011e4e6SMarc Zyngier 	lpi_update_config(d, 0xff, (LPI_PROP_DEFAULT_PRIO |
1901d011e4e6SMarc Zyngier 				    LPI_PROP_ENABLED |
1902d011e4e6SMarc Zyngier 				    LPI_PROP_GROUP1));
1903d011e4e6SMarc Zyngier 
19042247e1bfSMarc Zyngier 	/* Potentially unmap the VM from this ITS */
19052247e1bfSMarc Zyngier 	its_unmap_vm(its_dev->its, its_dev->event_map.vm);
19062247e1bfSMarc Zyngier 
1907d011e4e6SMarc Zyngier 	/*
1908d011e4e6SMarc Zyngier 	 * Drop the refcount and make the device available again if
1909d011e4e6SMarc Zyngier 	 * this was the last VLPI.
1910d011e4e6SMarc Zyngier 	 */
1911d011e4e6SMarc Zyngier 	if (!--its_dev->event_map.nr_vlpis) {
1912d011e4e6SMarc Zyngier 		its_dev->event_map.vm = NULL;
1913d011e4e6SMarc Zyngier 		kfree(its_dev->event_map.vlpi_maps);
1914d011e4e6SMarc Zyngier 	}
1915d011e4e6SMarc Zyngier 
1916d011e4e6SMarc Zyngier out:
191711635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1918d011e4e6SMarc Zyngier 	return ret;
1919d011e4e6SMarc Zyngier }
1920d011e4e6SMarc Zyngier 
1921015ec038SMarc Zyngier static int its_vlpi_prop_update(struct irq_data *d, struct its_cmd_info *info)
1922015ec038SMarc Zyngier {
1923015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1924015ec038SMarc Zyngier 
1925015ec038SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d))
1926015ec038SMarc Zyngier 		return -EINVAL;
1927015ec038SMarc Zyngier 
1928015ec038SMarc Zyngier 	if (info->cmd_type == PROP_UPDATE_AND_INV_VLPI)
1929015ec038SMarc Zyngier 		lpi_update_config(d, 0xff, info->config);
1930015ec038SMarc Zyngier 	else
1931015ec038SMarc Zyngier 		lpi_write_config(d, 0xff, info->config);
1932015ec038SMarc Zyngier 	its_vlpi_set_doorbell(d, !!(info->config & LPI_PROP_ENABLED));
1933015ec038SMarc Zyngier 
1934015ec038SMarc Zyngier 	return 0;
1935015ec038SMarc Zyngier }
1936015ec038SMarc Zyngier 
1937c808eea8SMarc Zyngier static int its_irq_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
1938c808eea8SMarc Zyngier {
1939c808eea8SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1940c808eea8SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
1941c808eea8SMarc Zyngier 
1942c808eea8SMarc Zyngier 	/* Need a v4 ITS */
19430dd57fedSMarc Zyngier 	if (!is_v4(its_dev->its))
1944c808eea8SMarc Zyngier 		return -EINVAL;
1945c808eea8SMarc Zyngier 
1946d011e4e6SMarc Zyngier 	/* Unmap request? */
1947d011e4e6SMarc Zyngier 	if (!info)
1948d011e4e6SMarc Zyngier 		return its_vlpi_unmap(d);
1949d011e4e6SMarc Zyngier 
1950c808eea8SMarc Zyngier 	switch (info->cmd_type) {
1951c808eea8SMarc Zyngier 	case MAP_VLPI:
1952d011e4e6SMarc Zyngier 		return its_vlpi_map(d, info);
1953c808eea8SMarc Zyngier 
1954c808eea8SMarc Zyngier 	case GET_VLPI:
1955d011e4e6SMarc Zyngier 		return its_vlpi_get(d, info);
1956c808eea8SMarc Zyngier 
1957c808eea8SMarc Zyngier 	case PROP_UPDATE_VLPI:
1958c808eea8SMarc Zyngier 	case PROP_UPDATE_AND_INV_VLPI:
1959015ec038SMarc Zyngier 		return its_vlpi_prop_update(d, info);
1960c808eea8SMarc Zyngier 
1961c808eea8SMarc Zyngier 	default:
1962c808eea8SMarc Zyngier 		return -EINVAL;
1963c808eea8SMarc Zyngier 	}
1964c808eea8SMarc Zyngier }
1965c808eea8SMarc Zyngier 
1966c48ed51cSMarc Zyngier static struct irq_chip its_irq_chip = {
1967c48ed51cSMarc Zyngier 	.name			= "ITS",
1968c48ed51cSMarc Zyngier 	.irq_mask		= its_mask_irq,
1969c48ed51cSMarc Zyngier 	.irq_unmask		= its_unmask_irq,
1970004fa08dSAshok Kumar 	.irq_eoi		= irq_chip_eoi_parent,
1971c48ed51cSMarc Zyngier 	.irq_set_affinity	= its_set_affinity,
1972b48ac83dSMarc Zyngier 	.irq_compose_msi_msg	= its_irq_compose_msi_msg,
19738d85dcedSMarc Zyngier 	.irq_set_irqchip_state	= its_irq_set_irqchip_state,
1974c808eea8SMarc Zyngier 	.irq_set_vcpu_affinity	= its_irq_set_vcpu_affinity,
1975b48ac83dSMarc Zyngier };
1976b48ac83dSMarc Zyngier 
1977880cb3cdSMarc Zyngier 
1978bf9529f8SMarc Zyngier /*
1979bf9529f8SMarc Zyngier  * How we allocate LPIs:
1980bf9529f8SMarc Zyngier  *
1981880cb3cdSMarc Zyngier  * lpi_range_list contains ranges of LPIs that are to available to
1982880cb3cdSMarc Zyngier  * allocate from. To allocate LPIs, just pick the first range that
1983880cb3cdSMarc Zyngier  * fits the required allocation, and reduce it by the required
1984880cb3cdSMarc Zyngier  * amount. Once empty, remove the range from the list.
1985bf9529f8SMarc Zyngier  *
1986880cb3cdSMarc Zyngier  * To free a range of LPIs, add a free range to the list, sort it and
1987880cb3cdSMarc Zyngier  * merge the result if the new range happens to be adjacent to an
1988880cb3cdSMarc Zyngier  * already free block.
1989880cb3cdSMarc Zyngier  *
1990880cb3cdSMarc Zyngier  * The consequence of the above is that allocation is cost is low, but
1991880cb3cdSMarc Zyngier  * freeing is expensive. We assumes that freeing rarely occurs.
1992880cb3cdSMarc Zyngier  */
19934cb205c0SJia He #define ITS_MAX_LPI_NRBITS	16 /* 64K LPIs */
1994880cb3cdSMarc Zyngier 
1995880cb3cdSMarc Zyngier static DEFINE_MUTEX(lpi_range_lock);
1996880cb3cdSMarc Zyngier static LIST_HEAD(lpi_range_list);
1997bf9529f8SMarc Zyngier 
1998880cb3cdSMarc Zyngier struct lpi_range {
1999880cb3cdSMarc Zyngier 	struct list_head	entry;
2000880cb3cdSMarc Zyngier 	u32			base_id;
2001880cb3cdSMarc Zyngier 	u32			span;
2002880cb3cdSMarc Zyngier };
2003880cb3cdSMarc Zyngier 
2004880cb3cdSMarc Zyngier static struct lpi_range *mk_lpi_range(u32 base, u32 span)
2005bf9529f8SMarc Zyngier {
2006880cb3cdSMarc Zyngier 	struct lpi_range *range;
2007880cb3cdSMarc Zyngier 
20081c73fac5SRasmus Villemoes 	range = kmalloc(sizeof(*range), GFP_KERNEL);
2009880cb3cdSMarc Zyngier 	if (range) {
2010880cb3cdSMarc Zyngier 		range->base_id = base;
2011880cb3cdSMarc Zyngier 		range->span = span;
2012bf9529f8SMarc Zyngier 	}
2013bf9529f8SMarc Zyngier 
2014880cb3cdSMarc Zyngier 	return range;
2015880cb3cdSMarc Zyngier }
2016880cb3cdSMarc Zyngier 
2017880cb3cdSMarc Zyngier static int alloc_lpi_range(u32 nr_lpis, u32 *base)
2018880cb3cdSMarc Zyngier {
2019880cb3cdSMarc Zyngier 	struct lpi_range *range, *tmp;
2020880cb3cdSMarc Zyngier 	int err = -ENOSPC;
2021880cb3cdSMarc Zyngier 
2022880cb3cdSMarc Zyngier 	mutex_lock(&lpi_range_lock);
2023880cb3cdSMarc Zyngier 
2024880cb3cdSMarc Zyngier 	list_for_each_entry_safe(range, tmp, &lpi_range_list, entry) {
2025880cb3cdSMarc Zyngier 		if (range->span >= nr_lpis) {
2026880cb3cdSMarc Zyngier 			*base = range->base_id;
2027880cb3cdSMarc Zyngier 			range->base_id += nr_lpis;
2028880cb3cdSMarc Zyngier 			range->span -= nr_lpis;
2029880cb3cdSMarc Zyngier 
2030880cb3cdSMarc Zyngier 			if (range->span == 0) {
2031880cb3cdSMarc Zyngier 				list_del(&range->entry);
2032880cb3cdSMarc Zyngier 				kfree(range);
2033880cb3cdSMarc Zyngier 			}
2034880cb3cdSMarc Zyngier 
2035880cb3cdSMarc Zyngier 			err = 0;
2036880cb3cdSMarc Zyngier 			break;
2037880cb3cdSMarc Zyngier 		}
2038880cb3cdSMarc Zyngier 	}
2039880cb3cdSMarc Zyngier 
2040880cb3cdSMarc Zyngier 	mutex_unlock(&lpi_range_lock);
2041880cb3cdSMarc Zyngier 
2042880cb3cdSMarc Zyngier 	pr_debug("ITS: alloc %u:%u\n", *base, nr_lpis);
2043880cb3cdSMarc Zyngier 	return err;
2044880cb3cdSMarc Zyngier }
2045880cb3cdSMarc Zyngier 
204612eade12SRasmus Villemoes static void merge_lpi_ranges(struct lpi_range *a, struct lpi_range *b)
204712eade12SRasmus Villemoes {
204812eade12SRasmus Villemoes 	if (&a->entry == &lpi_range_list || &b->entry == &lpi_range_list)
204912eade12SRasmus Villemoes 		return;
205012eade12SRasmus Villemoes 	if (a->base_id + a->span != b->base_id)
205112eade12SRasmus Villemoes 		return;
205212eade12SRasmus Villemoes 	b->base_id = a->base_id;
205312eade12SRasmus Villemoes 	b->span += a->span;
205412eade12SRasmus Villemoes 	list_del(&a->entry);
205512eade12SRasmus Villemoes 	kfree(a);
205612eade12SRasmus Villemoes }
205712eade12SRasmus Villemoes 
2058880cb3cdSMarc Zyngier static int free_lpi_range(u32 base, u32 nr_lpis)
2059880cb3cdSMarc Zyngier {
206012eade12SRasmus Villemoes 	struct lpi_range *new, *old;
2061880cb3cdSMarc Zyngier 
2062880cb3cdSMarc Zyngier 	new = mk_lpi_range(base, nr_lpis);
2063b31a3838SRasmus Villemoes 	if (!new)
2064b31a3838SRasmus Villemoes 		return -ENOMEM;
2065880cb3cdSMarc Zyngier 
2066880cb3cdSMarc Zyngier 	mutex_lock(&lpi_range_lock);
2067880cb3cdSMarc Zyngier 
206812eade12SRasmus Villemoes 	list_for_each_entry_reverse(old, &lpi_range_list, entry) {
206912eade12SRasmus Villemoes 		if (old->base_id < base)
207012eade12SRasmus Villemoes 			break;
2071880cb3cdSMarc Zyngier 	}
207212eade12SRasmus Villemoes 	/*
207312eade12SRasmus Villemoes 	 * old is the last element with ->base_id smaller than base,
207412eade12SRasmus Villemoes 	 * so new goes right after it. If there are no elements with
207512eade12SRasmus Villemoes 	 * ->base_id smaller than base, &old->entry ends up pointing
207612eade12SRasmus Villemoes 	 * at the head of the list, and inserting new it the start of
207712eade12SRasmus Villemoes 	 * the list is the right thing to do in that case as well.
207812eade12SRasmus Villemoes 	 */
207912eade12SRasmus Villemoes 	list_add(&new->entry, &old->entry);
208012eade12SRasmus Villemoes 	/*
208112eade12SRasmus Villemoes 	 * Now check if we can merge with the preceding and/or
208212eade12SRasmus Villemoes 	 * following ranges.
208312eade12SRasmus Villemoes 	 */
208412eade12SRasmus Villemoes 	merge_lpi_ranges(old, new);
208512eade12SRasmus Villemoes 	merge_lpi_ranges(new, list_next_entry(new, entry));
2086880cb3cdSMarc Zyngier 
2087880cb3cdSMarc Zyngier 	mutex_unlock(&lpi_range_lock);
2088b31a3838SRasmus Villemoes 	return 0;
2089bf9529f8SMarc Zyngier }
2090bf9529f8SMarc Zyngier 
209104a0e4deSTomasz Nowicki static int __init its_lpi_init(u32 id_bits)
2092bf9529f8SMarc Zyngier {
2093880cb3cdSMarc Zyngier 	u32 lpis = (1UL << id_bits) - 8192;
209412b2905aSMarc Zyngier 	u32 numlpis;
2095880cb3cdSMarc Zyngier 	int err;
2096bf9529f8SMarc Zyngier 
209712b2905aSMarc Zyngier 	numlpis = 1UL << GICD_TYPER_NUM_LPIS(gic_rdists->gicd_typer);
209812b2905aSMarc Zyngier 
209912b2905aSMarc Zyngier 	if (numlpis > 2 && !WARN_ON(numlpis > lpis)) {
210012b2905aSMarc Zyngier 		lpis = numlpis;
210112b2905aSMarc Zyngier 		pr_info("ITS: Using hypervisor restricted LPI range [%u]\n",
210212b2905aSMarc Zyngier 			lpis);
210312b2905aSMarc Zyngier 	}
210412b2905aSMarc Zyngier 
2105880cb3cdSMarc Zyngier 	/*
2106880cb3cdSMarc Zyngier 	 * Initializing the allocator is just the same as freeing the
2107880cb3cdSMarc Zyngier 	 * full range of LPIs.
2108880cb3cdSMarc Zyngier 	 */
2109880cb3cdSMarc Zyngier 	err = free_lpi_range(8192, lpis);
2110880cb3cdSMarc Zyngier 	pr_debug("ITS: Allocator initialized for %u LPIs\n", lpis);
2111880cb3cdSMarc Zyngier 	return err;
2112bf9529f8SMarc Zyngier }
2113bf9529f8SMarc Zyngier 
211438dd7c49SMarc Zyngier static unsigned long *its_lpi_alloc(int nr_irqs, u32 *base, int *nr_ids)
2115bf9529f8SMarc Zyngier {
2116bf9529f8SMarc Zyngier 	unsigned long *bitmap = NULL;
2117880cb3cdSMarc Zyngier 	int err = 0;
2118bf9529f8SMarc Zyngier 
2119bf9529f8SMarc Zyngier 	do {
212038dd7c49SMarc Zyngier 		err = alloc_lpi_range(nr_irqs, base);
2121880cb3cdSMarc Zyngier 		if (!err)
2122bf9529f8SMarc Zyngier 			break;
2123bf9529f8SMarc Zyngier 
212438dd7c49SMarc Zyngier 		nr_irqs /= 2;
212538dd7c49SMarc Zyngier 	} while (nr_irqs > 0);
2126bf9529f8SMarc Zyngier 
212745725e0fSMarc Zyngier 	if (!nr_irqs)
212845725e0fSMarc Zyngier 		err = -ENOSPC;
212945725e0fSMarc Zyngier 
2130880cb3cdSMarc Zyngier 	if (err)
2131bf9529f8SMarc Zyngier 		goto out;
2132bf9529f8SMarc Zyngier 
213338dd7c49SMarc Zyngier 	bitmap = kcalloc(BITS_TO_LONGS(nr_irqs), sizeof (long), GFP_ATOMIC);
2134bf9529f8SMarc Zyngier 	if (!bitmap)
2135bf9529f8SMarc Zyngier 		goto out;
2136bf9529f8SMarc Zyngier 
213738dd7c49SMarc Zyngier 	*nr_ids = nr_irqs;
2138bf9529f8SMarc Zyngier 
2139bf9529f8SMarc Zyngier out:
2140c8415b94SMarc Zyngier 	if (!bitmap)
2141c8415b94SMarc Zyngier 		*base = *nr_ids = 0;
2142c8415b94SMarc Zyngier 
2143bf9529f8SMarc Zyngier 	return bitmap;
2144bf9529f8SMarc Zyngier }
2145bf9529f8SMarc Zyngier 
214638dd7c49SMarc Zyngier static void its_lpi_free(unsigned long *bitmap, u32 base, u32 nr_ids)
2147bf9529f8SMarc Zyngier {
2148880cb3cdSMarc Zyngier 	WARN_ON(free_lpi_range(base, nr_ids));
2149cf2be8baSMarc Zyngier 	kfree(bitmap);
2150bf9529f8SMarc Zyngier }
21511ac19ca6SMarc Zyngier 
2152053be485SMarc Zyngier static void gic_reset_prop_table(void *va)
2153053be485SMarc Zyngier {
2154053be485SMarc Zyngier 	/* Priority 0xa0, Group-1, disabled */
2155053be485SMarc Zyngier 	memset(va, LPI_PROP_DEFAULT_PRIO | LPI_PROP_GROUP1, LPI_PROPBASE_SZ);
2156053be485SMarc Zyngier 
2157053be485SMarc Zyngier 	/* Make sure the GIC will observe the written configuration */
2158053be485SMarc Zyngier 	gic_flush_dcache_to_poc(va, LPI_PROPBASE_SZ);
2159053be485SMarc Zyngier }
2160053be485SMarc Zyngier 
21610e5ccf91SMarc Zyngier static struct page *its_allocate_prop_table(gfp_t gfp_flags)
21620e5ccf91SMarc Zyngier {
21630e5ccf91SMarc Zyngier 	struct page *prop_page;
21641ac19ca6SMarc Zyngier 
21650e5ccf91SMarc Zyngier 	prop_page = alloc_pages(gfp_flags, get_order(LPI_PROPBASE_SZ));
21660e5ccf91SMarc Zyngier 	if (!prop_page)
21670e5ccf91SMarc Zyngier 		return NULL;
21680e5ccf91SMarc Zyngier 
2169053be485SMarc Zyngier 	gic_reset_prop_table(page_address(prop_page));
21700e5ccf91SMarc Zyngier 
21710e5ccf91SMarc Zyngier 	return prop_page;
21720e5ccf91SMarc Zyngier }
21730e5ccf91SMarc Zyngier 
21747d75bbb4SMarc Zyngier static void its_free_prop_table(struct page *prop_page)
21757d75bbb4SMarc Zyngier {
21767d75bbb4SMarc Zyngier 	free_pages((unsigned long)page_address(prop_page),
21777d75bbb4SMarc Zyngier 		   get_order(LPI_PROPBASE_SZ));
21787d75bbb4SMarc Zyngier }
21791ac19ca6SMarc Zyngier 
21805e2c9f9aSMarc Zyngier static bool gic_check_reserved_range(phys_addr_t addr, unsigned long size)
21815e2c9f9aSMarc Zyngier {
21825e2c9f9aSMarc Zyngier 	phys_addr_t start, end, addr_end;
21835e2c9f9aSMarc Zyngier 	u64 i;
21845e2c9f9aSMarc Zyngier 
21855e2c9f9aSMarc Zyngier 	/*
21865e2c9f9aSMarc Zyngier 	 * We don't bother checking for a kdump kernel as by
21875e2c9f9aSMarc Zyngier 	 * construction, the LPI tables are out of this kernel's
21885e2c9f9aSMarc Zyngier 	 * memory map.
21895e2c9f9aSMarc Zyngier 	 */
21905e2c9f9aSMarc Zyngier 	if (is_kdump_kernel())
21915e2c9f9aSMarc Zyngier 		return true;
21925e2c9f9aSMarc Zyngier 
21935e2c9f9aSMarc Zyngier 	addr_end = addr + size - 1;
21945e2c9f9aSMarc Zyngier 
21955e2c9f9aSMarc Zyngier 	for_each_reserved_mem_region(i, &start, &end) {
21965e2c9f9aSMarc Zyngier 		if (addr >= start && addr_end <= end)
21975e2c9f9aSMarc Zyngier 			return true;
21985e2c9f9aSMarc Zyngier 	}
21995e2c9f9aSMarc Zyngier 
22005e2c9f9aSMarc Zyngier 	/* Not found, not a good sign... */
22015e2c9f9aSMarc Zyngier 	pr_warn("GICv3: Expected reserved range [%pa:%pa], not found\n",
22025e2c9f9aSMarc Zyngier 		&addr, &addr_end);
22035e2c9f9aSMarc Zyngier 	add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
22045e2c9f9aSMarc Zyngier 	return false;
22055e2c9f9aSMarc Zyngier }
22065e2c9f9aSMarc Zyngier 
22073fb68faeSMarc Zyngier static int gic_reserve_range(phys_addr_t addr, unsigned long size)
22083fb68faeSMarc Zyngier {
22093fb68faeSMarc Zyngier 	if (efi_enabled(EFI_CONFIG_TABLES))
22103fb68faeSMarc Zyngier 		return efi_mem_reserve_persistent(addr, size);
22113fb68faeSMarc Zyngier 
22123fb68faeSMarc Zyngier 	return 0;
22133fb68faeSMarc Zyngier }
22143fb68faeSMarc Zyngier 
221511e37d35SMarc Zyngier static int __init its_setup_lpi_prop_table(void)
22161ac19ca6SMarc Zyngier {
2217c440a9d9SMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED) {
2218c440a9d9SMarc Zyngier 		u64 val;
2219c440a9d9SMarc Zyngier 
2220c440a9d9SMarc Zyngier 		val = gicr_read_propbaser(gic_data_rdist_rd_base() + GICR_PROPBASER);
2221c440a9d9SMarc Zyngier 		lpi_id_bits = (val & GICR_PROPBASER_IDBITS_MASK) + 1;
2222c440a9d9SMarc Zyngier 
2223c440a9d9SMarc Zyngier 		gic_rdists->prop_table_pa = val & GENMASK_ULL(51, 12);
2224c440a9d9SMarc Zyngier 		gic_rdists->prop_table_va = memremap(gic_rdists->prop_table_pa,
2225c440a9d9SMarc Zyngier 						     LPI_PROPBASE_SZ,
2226c440a9d9SMarc Zyngier 						     MEMREMAP_WB);
2227c440a9d9SMarc Zyngier 		gic_reset_prop_table(gic_rdists->prop_table_va);
2228c440a9d9SMarc Zyngier 	} else {
2229e1a2e201SMarc Zyngier 		struct page *page;
22301ac19ca6SMarc Zyngier 
2231c440a9d9SMarc Zyngier 		lpi_id_bits = min_t(u32,
2232c440a9d9SMarc Zyngier 				    GICD_TYPER_ID_BITS(gic_rdists->gicd_typer),
22334cb205c0SJia He 				    ITS_MAX_LPI_NRBITS);
2234e1a2e201SMarc Zyngier 		page = its_allocate_prop_table(GFP_NOWAIT);
2235e1a2e201SMarc Zyngier 		if (!page) {
22361ac19ca6SMarc Zyngier 			pr_err("Failed to allocate PROPBASE\n");
22371ac19ca6SMarc Zyngier 			return -ENOMEM;
22381ac19ca6SMarc Zyngier 		}
22391ac19ca6SMarc Zyngier 
2240e1a2e201SMarc Zyngier 		gic_rdists->prop_table_pa = page_to_phys(page);
2241e1a2e201SMarc Zyngier 		gic_rdists->prop_table_va = page_address(page);
22423fb68faeSMarc Zyngier 		WARN_ON(gic_reserve_range(gic_rdists->prop_table_pa,
22433fb68faeSMarc Zyngier 					  LPI_PROPBASE_SZ));
2244c440a9d9SMarc Zyngier 	}
2245e1a2e201SMarc Zyngier 
2246e1a2e201SMarc Zyngier 	pr_info("GICv3: using LPI property table @%pa\n",
2247e1a2e201SMarc Zyngier 		&gic_rdists->prop_table_pa);
22481ac19ca6SMarc Zyngier 
22496c31e123SShanker Donthineni 	return its_lpi_init(lpi_id_bits);
22501ac19ca6SMarc Zyngier }
22511ac19ca6SMarc Zyngier 
22521ac19ca6SMarc Zyngier static const char *its_base_type_string[] = {
22531ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_DEVICE]	= "Devices",
22541ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_VCPU]		= "Virtual CPUs",
22554f46de9dSMarc Zyngier 	[GITS_BASER_TYPE_RESERVED3]	= "Reserved (3)",
22561ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_COLLECTION]	= "Interrupt Collections",
22571ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED5] 	= "Reserved (5)",
22581ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED6] 	= "Reserved (6)",
22591ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED7] 	= "Reserved (7)",
22601ac19ca6SMarc Zyngier };
22611ac19ca6SMarc Zyngier 
22622d81d425SShanker Donthineni static u64 its_read_baser(struct its_node *its, struct its_baser *baser)
22632d81d425SShanker Donthineni {
22642d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
22652d81d425SShanker Donthineni 
22660968a619SVladimir Murzin 	return gits_read_baser(its->base + GITS_BASER + (idx << 3));
22672d81d425SShanker Donthineni }
22682d81d425SShanker Donthineni 
22692d81d425SShanker Donthineni static void its_write_baser(struct its_node *its, struct its_baser *baser,
22702d81d425SShanker Donthineni 			    u64 val)
22712d81d425SShanker Donthineni {
22722d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
22732d81d425SShanker Donthineni 
22740968a619SVladimir Murzin 	gits_write_baser(val, its->base + GITS_BASER + (idx << 3));
22752d81d425SShanker Donthineni 	baser->val = its_read_baser(its, baser);
22762d81d425SShanker Donthineni }
22772d81d425SShanker Donthineni 
22789347359aSShanker Donthineni static int its_setup_baser(struct its_node *its, struct its_baser *baser,
2279d5df9dc9SMarc Zyngier 			   u64 cache, u64 shr, u32 order, bool indirect)
22809347359aSShanker Donthineni {
22819347359aSShanker Donthineni 	u64 val = its_read_baser(its, baser);
22829347359aSShanker Donthineni 	u64 esz = GITS_BASER_ENTRY_SIZE(val);
22839347359aSShanker Donthineni 	u64 type = GITS_BASER_TYPE(val);
228430ae9610SShanker Donthineni 	u64 baser_phys, tmp;
2285d5df9dc9SMarc Zyngier 	u32 alloc_pages, psz;
2286539d3782SShanker Donthineni 	struct page *page;
22879347359aSShanker Donthineni 	void *base;
22889347359aSShanker Donthineni 
2289d5df9dc9SMarc Zyngier 	psz = baser->psz;
22909347359aSShanker Donthineni 	alloc_pages = (PAGE_ORDER_TO_SIZE(order) / psz);
22919347359aSShanker Donthineni 	if (alloc_pages > GITS_BASER_PAGES_MAX) {
22929347359aSShanker Donthineni 		pr_warn("ITS@%pa: %s too large, reduce ITS pages %u->%u\n",
22939347359aSShanker Donthineni 			&its->phys_base, its_base_type_string[type],
22949347359aSShanker Donthineni 			alloc_pages, GITS_BASER_PAGES_MAX);
22959347359aSShanker Donthineni 		alloc_pages = GITS_BASER_PAGES_MAX;
22969347359aSShanker Donthineni 		order = get_order(GITS_BASER_PAGES_MAX * psz);
22979347359aSShanker Donthineni 	}
22989347359aSShanker Donthineni 
2299539d3782SShanker Donthineni 	page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO, order);
2300539d3782SShanker Donthineni 	if (!page)
23019347359aSShanker Donthineni 		return -ENOMEM;
23029347359aSShanker Donthineni 
2303539d3782SShanker Donthineni 	base = (void *)page_address(page);
230430ae9610SShanker Donthineni 	baser_phys = virt_to_phys(base);
230530ae9610SShanker Donthineni 
230630ae9610SShanker Donthineni 	/* Check if the physical address of the memory is above 48bits */
230730ae9610SShanker Donthineni 	if (IS_ENABLED(CONFIG_ARM64_64K_PAGES) && (baser_phys >> 48)) {
230830ae9610SShanker Donthineni 
230930ae9610SShanker Donthineni 		/* 52bit PA is supported only when PageSize=64K */
231030ae9610SShanker Donthineni 		if (psz != SZ_64K) {
231130ae9610SShanker Donthineni 			pr_err("ITS: no 52bit PA support when psz=%d\n", psz);
231230ae9610SShanker Donthineni 			free_pages((unsigned long)base, order);
231330ae9610SShanker Donthineni 			return -ENXIO;
231430ae9610SShanker Donthineni 		}
231530ae9610SShanker Donthineni 
231630ae9610SShanker Donthineni 		/* Convert 52bit PA to 48bit field */
231730ae9610SShanker Donthineni 		baser_phys = GITS_BASER_PHYS_52_to_48(baser_phys);
231830ae9610SShanker Donthineni 	}
231930ae9610SShanker Donthineni 
23209347359aSShanker Donthineni retry_baser:
232130ae9610SShanker Donthineni 	val = (baser_phys					 |
23229347359aSShanker Donthineni 		(type << GITS_BASER_TYPE_SHIFT)			 |
23239347359aSShanker Donthineni 		((esz - 1) << GITS_BASER_ENTRY_SIZE_SHIFT)	 |
23249347359aSShanker Donthineni 		((alloc_pages - 1) << GITS_BASER_PAGES_SHIFT)	 |
23259347359aSShanker Donthineni 		cache						 |
23269347359aSShanker Donthineni 		shr						 |
23279347359aSShanker Donthineni 		GITS_BASER_VALID);
23289347359aSShanker Donthineni 
23293faf24eaSShanker Donthineni 	val |=	indirect ? GITS_BASER_INDIRECT : 0x0;
23303faf24eaSShanker Donthineni 
23319347359aSShanker Donthineni 	switch (psz) {
23329347359aSShanker Donthineni 	case SZ_4K:
23339347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_4K;
23349347359aSShanker Donthineni 		break;
23359347359aSShanker Donthineni 	case SZ_16K:
23369347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_16K;
23379347359aSShanker Donthineni 		break;
23389347359aSShanker Donthineni 	case SZ_64K:
23399347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_64K;
23409347359aSShanker Donthineni 		break;
23419347359aSShanker Donthineni 	}
23429347359aSShanker Donthineni 
23439347359aSShanker Donthineni 	its_write_baser(its, baser, val);
23449347359aSShanker Donthineni 	tmp = baser->val;
23459347359aSShanker Donthineni 
23469347359aSShanker Donthineni 	if ((val ^ tmp) & GITS_BASER_SHAREABILITY_MASK) {
23479347359aSShanker Donthineni 		/*
23489347359aSShanker Donthineni 		 * Shareability didn't stick. Just use
23499347359aSShanker Donthineni 		 * whatever the read reported, which is likely
23509347359aSShanker Donthineni 		 * to be the only thing this redistributor
23519347359aSShanker Donthineni 		 * supports. If that's zero, make it
23529347359aSShanker Donthineni 		 * non-cacheable as well.
23539347359aSShanker Donthineni 		 */
23549347359aSShanker Donthineni 		shr = tmp & GITS_BASER_SHAREABILITY_MASK;
23559347359aSShanker Donthineni 		if (!shr) {
23569347359aSShanker Donthineni 			cache = GITS_BASER_nC;
2357328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(base, PAGE_ORDER_TO_SIZE(order));
23589347359aSShanker Donthineni 		}
23599347359aSShanker Donthineni 		goto retry_baser;
23609347359aSShanker Donthineni 	}
23619347359aSShanker Donthineni 
23629347359aSShanker Donthineni 	if (val != tmp) {
2363b11283ebSVladimir Murzin 		pr_err("ITS@%pa: %s doesn't stick: %llx %llx\n",
23649347359aSShanker Donthineni 		       &its->phys_base, its_base_type_string[type],
2365b11283ebSVladimir Murzin 		       val, tmp);
23669347359aSShanker Donthineni 		free_pages((unsigned long)base, order);
23679347359aSShanker Donthineni 		return -ENXIO;
23689347359aSShanker Donthineni 	}
23699347359aSShanker Donthineni 
23709347359aSShanker Donthineni 	baser->order = order;
23719347359aSShanker Donthineni 	baser->base = base;
23729347359aSShanker Donthineni 	baser->psz = psz;
23733faf24eaSShanker Donthineni 	tmp = indirect ? GITS_LVL1_ENTRY_SIZE : esz;
23749347359aSShanker Donthineni 
23753faf24eaSShanker Donthineni 	pr_info("ITS@%pa: allocated %d %s @%lx (%s, esz %d, psz %dK, shr %d)\n",
2376d524eaa2SVladimir Murzin 		&its->phys_base, (int)(PAGE_ORDER_TO_SIZE(order) / (int)tmp),
23779347359aSShanker Donthineni 		its_base_type_string[type],
23789347359aSShanker Donthineni 		(unsigned long)virt_to_phys(base),
23793faf24eaSShanker Donthineni 		indirect ? "indirect" : "flat", (int)esz,
23809347359aSShanker Donthineni 		psz / SZ_1K, (int)shr >> GITS_BASER_SHAREABILITY_SHIFT);
23819347359aSShanker Donthineni 
23829347359aSShanker Donthineni 	return 0;
23839347359aSShanker Donthineni }
23849347359aSShanker Donthineni 
23854cacac57SMarc Zyngier static bool its_parse_indirect_baser(struct its_node *its,
23864cacac57SMarc Zyngier 				     struct its_baser *baser,
2387d5df9dc9SMarc Zyngier 				     u32 *order, u32 ids)
23884b75c459SShanker Donthineni {
23894cacac57SMarc Zyngier 	u64 tmp = its_read_baser(its, baser);
23904cacac57SMarc Zyngier 	u64 type = GITS_BASER_TYPE(tmp);
23914cacac57SMarc Zyngier 	u64 esz = GITS_BASER_ENTRY_SIZE(tmp);
23922fd632a0SShanker Donthineni 	u64 val = GITS_BASER_InnerShareable | GITS_BASER_RaWaWb;
23934b75c459SShanker Donthineni 	u32 new_order = *order;
2394d5df9dc9SMarc Zyngier 	u32 psz = baser->psz;
23953faf24eaSShanker Donthineni 	bool indirect = false;
23963faf24eaSShanker Donthineni 
23973faf24eaSShanker Donthineni 	/* No need to enable Indirection if memory requirement < (psz*2)bytes */
23983faf24eaSShanker Donthineni 	if ((esz << ids) > (psz * 2)) {
23993faf24eaSShanker Donthineni 		/*
24003faf24eaSShanker Donthineni 		 * Find out whether hw supports a single or two-level table by
24013faf24eaSShanker Donthineni 		 * table by reading bit at offset '62' after writing '1' to it.
24023faf24eaSShanker Donthineni 		 */
24033faf24eaSShanker Donthineni 		its_write_baser(its, baser, val | GITS_BASER_INDIRECT);
24043faf24eaSShanker Donthineni 		indirect = !!(baser->val & GITS_BASER_INDIRECT);
24053faf24eaSShanker Donthineni 
24063faf24eaSShanker Donthineni 		if (indirect) {
24073faf24eaSShanker Donthineni 			/*
24083faf24eaSShanker Donthineni 			 * The size of the lvl2 table is equal to ITS page size
24093faf24eaSShanker Donthineni 			 * which is 'psz'. For computing lvl1 table size,
24103faf24eaSShanker Donthineni 			 * subtract ID bits that sparse lvl2 table from 'ids'
24113faf24eaSShanker Donthineni 			 * which is reported by ITS hardware times lvl1 table
24123faf24eaSShanker Donthineni 			 * entry size.
24133faf24eaSShanker Donthineni 			 */
2414d524eaa2SVladimir Murzin 			ids -= ilog2(psz / (int)esz);
24153faf24eaSShanker Donthineni 			esz = GITS_LVL1_ENTRY_SIZE;
24163faf24eaSShanker Donthineni 		}
24173faf24eaSShanker Donthineni 	}
24184b75c459SShanker Donthineni 
24194b75c459SShanker Donthineni 	/*
24204b75c459SShanker Donthineni 	 * Allocate as many entries as required to fit the
24214b75c459SShanker Donthineni 	 * range of device IDs that the ITS can grok... The ID
24224b75c459SShanker Donthineni 	 * space being incredibly sparse, this results in a
24233faf24eaSShanker Donthineni 	 * massive waste of memory if two-level device table
24243faf24eaSShanker Donthineni 	 * feature is not supported by hardware.
24254b75c459SShanker Donthineni 	 */
24264b75c459SShanker Donthineni 	new_order = max_t(u32, get_order(esz << ids), new_order);
24274b75c459SShanker Donthineni 	if (new_order >= MAX_ORDER) {
24284b75c459SShanker Donthineni 		new_order = MAX_ORDER - 1;
2429d524eaa2SVladimir Murzin 		ids = ilog2(PAGE_ORDER_TO_SIZE(new_order) / (int)esz);
2430576a8342SMarc Zyngier 		pr_warn("ITS@%pa: %s Table too large, reduce ids %llu->%u\n",
24314cacac57SMarc Zyngier 			&its->phys_base, its_base_type_string[type],
2432576a8342SMarc Zyngier 			device_ids(its), ids);
24334b75c459SShanker Donthineni 	}
24344b75c459SShanker Donthineni 
24354b75c459SShanker Donthineni 	*order = new_order;
24363faf24eaSShanker Donthineni 
24373faf24eaSShanker Donthineni 	return indirect;
24384b75c459SShanker Donthineni }
24394b75c459SShanker Donthineni 
24405e516846SMarc Zyngier static u32 compute_common_aff(u64 val)
24415e516846SMarc Zyngier {
24425e516846SMarc Zyngier 	u32 aff, clpiaff;
24435e516846SMarc Zyngier 
24445e516846SMarc Zyngier 	aff = FIELD_GET(GICR_TYPER_AFFINITY, val);
24455e516846SMarc Zyngier 	clpiaff = FIELD_GET(GICR_TYPER_COMMON_LPI_AFF, val);
24465e516846SMarc Zyngier 
24475e516846SMarc Zyngier 	return aff & ~(GENMASK(31, 0) >> (clpiaff * 8));
24485e516846SMarc Zyngier }
24495e516846SMarc Zyngier 
24505e516846SMarc Zyngier static u32 compute_its_aff(struct its_node *its)
24515e516846SMarc Zyngier {
24525e516846SMarc Zyngier 	u64 val;
24535e516846SMarc Zyngier 	u32 svpet;
24545e516846SMarc Zyngier 
24555e516846SMarc Zyngier 	/*
24565e516846SMarc Zyngier 	 * Reencode the ITS SVPET and MPIDR as a GICR_TYPER, and compute
24575e516846SMarc Zyngier 	 * the resulting affinity. We then use that to see if this match
24585e516846SMarc Zyngier 	 * our own affinity.
24595e516846SMarc Zyngier 	 */
24605e516846SMarc Zyngier 	svpet = FIELD_GET(GITS_TYPER_SVPET, its->typer);
24615e516846SMarc Zyngier 	val  = FIELD_PREP(GICR_TYPER_COMMON_LPI_AFF, svpet);
24625e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_TYPER_AFFINITY, its->mpidr);
24635e516846SMarc Zyngier 	return compute_common_aff(val);
24645e516846SMarc Zyngier }
24655e516846SMarc Zyngier 
24665e516846SMarc Zyngier static struct its_node *find_sibling_its(struct its_node *cur_its)
24675e516846SMarc Zyngier {
24685e516846SMarc Zyngier 	struct its_node *its;
24695e516846SMarc Zyngier 	u32 aff;
24705e516846SMarc Zyngier 
24715e516846SMarc Zyngier 	if (!FIELD_GET(GITS_TYPER_SVPET, cur_its->typer))
24725e516846SMarc Zyngier 		return NULL;
24735e516846SMarc Zyngier 
24745e516846SMarc Zyngier 	aff = compute_its_aff(cur_its);
24755e516846SMarc Zyngier 
24765e516846SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
24775e516846SMarc Zyngier 		u64 baser;
24785e516846SMarc Zyngier 
24795e516846SMarc Zyngier 		if (!is_v4_1(its) || its == cur_its)
24805e516846SMarc Zyngier 			continue;
24815e516846SMarc Zyngier 
24825e516846SMarc Zyngier 		if (!FIELD_GET(GITS_TYPER_SVPET, its->typer))
24835e516846SMarc Zyngier 			continue;
24845e516846SMarc Zyngier 
24855e516846SMarc Zyngier 		if (aff != compute_its_aff(its))
24865e516846SMarc Zyngier 			continue;
24875e516846SMarc Zyngier 
24885e516846SMarc Zyngier 		/* GICv4.1 guarantees that the vPE table is GITS_BASER2 */
24895e516846SMarc Zyngier 		baser = its->tables[2].val;
24905e516846SMarc Zyngier 		if (!(baser & GITS_BASER_VALID))
24915e516846SMarc Zyngier 			continue;
24925e516846SMarc Zyngier 
24935e516846SMarc Zyngier 		return its;
24945e516846SMarc Zyngier 	}
24955e516846SMarc Zyngier 
24965e516846SMarc Zyngier 	return NULL;
24975e516846SMarc Zyngier }
24985e516846SMarc Zyngier 
24991ac19ca6SMarc Zyngier static void its_free_tables(struct its_node *its)
25001ac19ca6SMarc Zyngier {
25011ac19ca6SMarc Zyngier 	int i;
25021ac19ca6SMarc Zyngier 
25031ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
25041a485f4dSShanker Donthineni 		if (its->tables[i].base) {
25051a485f4dSShanker Donthineni 			free_pages((unsigned long)its->tables[i].base,
25061a485f4dSShanker Donthineni 				   its->tables[i].order);
25071a485f4dSShanker Donthineni 			its->tables[i].base = NULL;
25081ac19ca6SMarc Zyngier 		}
25091ac19ca6SMarc Zyngier 	}
25101ac19ca6SMarc Zyngier }
25111ac19ca6SMarc Zyngier 
2512d5df9dc9SMarc Zyngier static int its_probe_baser_psz(struct its_node *its, struct its_baser *baser)
2513d5df9dc9SMarc Zyngier {
2514d5df9dc9SMarc Zyngier 	u64 psz = SZ_64K;
2515d5df9dc9SMarc Zyngier 
2516d5df9dc9SMarc Zyngier 	while (psz) {
2517d5df9dc9SMarc Zyngier 		u64 val, gpsz;
2518d5df9dc9SMarc Zyngier 
2519d5df9dc9SMarc Zyngier 		val = its_read_baser(its, baser);
2520d5df9dc9SMarc Zyngier 		val &= ~GITS_BASER_PAGE_SIZE_MASK;
2521d5df9dc9SMarc Zyngier 
2522d5df9dc9SMarc Zyngier 		switch (psz) {
2523d5df9dc9SMarc Zyngier 		case SZ_64K:
2524d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_64K;
2525d5df9dc9SMarc Zyngier 			break;
2526d5df9dc9SMarc Zyngier 		case SZ_16K:
2527d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_16K;
2528d5df9dc9SMarc Zyngier 			break;
2529d5df9dc9SMarc Zyngier 		case SZ_4K:
2530d5df9dc9SMarc Zyngier 		default:
2531d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_4K;
2532d5df9dc9SMarc Zyngier 			break;
2533d5df9dc9SMarc Zyngier 		}
2534d5df9dc9SMarc Zyngier 
2535d5df9dc9SMarc Zyngier 		gpsz >>= GITS_BASER_PAGE_SIZE_SHIFT;
2536d5df9dc9SMarc Zyngier 
2537d5df9dc9SMarc Zyngier 		val |= FIELD_PREP(GITS_BASER_PAGE_SIZE_MASK, gpsz);
2538d5df9dc9SMarc Zyngier 		its_write_baser(its, baser, val);
2539d5df9dc9SMarc Zyngier 
2540d5df9dc9SMarc Zyngier 		if (FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser->val) == gpsz)
2541d5df9dc9SMarc Zyngier 			break;
2542d5df9dc9SMarc Zyngier 
2543d5df9dc9SMarc Zyngier 		switch (psz) {
2544d5df9dc9SMarc Zyngier 		case SZ_64K:
2545d5df9dc9SMarc Zyngier 			psz = SZ_16K;
2546d5df9dc9SMarc Zyngier 			break;
2547d5df9dc9SMarc Zyngier 		case SZ_16K:
2548d5df9dc9SMarc Zyngier 			psz = SZ_4K;
2549d5df9dc9SMarc Zyngier 			break;
2550d5df9dc9SMarc Zyngier 		case SZ_4K:
2551d5df9dc9SMarc Zyngier 		default:
2552d5df9dc9SMarc Zyngier 			return -1;
2553d5df9dc9SMarc Zyngier 		}
2554d5df9dc9SMarc Zyngier 	}
2555d5df9dc9SMarc Zyngier 
2556d5df9dc9SMarc Zyngier 	baser->psz = psz;
2557d5df9dc9SMarc Zyngier 	return 0;
2558d5df9dc9SMarc Zyngier }
2559d5df9dc9SMarc Zyngier 
25600e0b0f69SShanker Donthineni static int its_alloc_tables(struct its_node *its)
25611ac19ca6SMarc Zyngier {
25621ac19ca6SMarc Zyngier 	u64 shr = GITS_BASER_InnerShareable;
25632fd632a0SShanker Donthineni 	u64 cache = GITS_BASER_RaWaWb;
25649347359aSShanker Donthineni 	int err, i;
256594100970SRobert Richter 
2566fa150019SArd Biesheuvel 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_22375)
2567fa150019SArd Biesheuvel 		/* erratum 24313: ignore memory access type */
25689347359aSShanker Donthineni 		cache = GITS_BASER_nCnB;
2569466b7d16SShanker Donthineni 
25701ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
25712d81d425SShanker Donthineni 		struct its_baser *baser = its->tables + i;
25722d81d425SShanker Donthineni 		u64 val = its_read_baser(its, baser);
25731ac19ca6SMarc Zyngier 		u64 type = GITS_BASER_TYPE(val);
25743faf24eaSShanker Donthineni 		bool indirect = false;
2575d5df9dc9SMarc Zyngier 		u32 order;
25761ac19ca6SMarc Zyngier 
2577d5df9dc9SMarc Zyngier 		if (type == GITS_BASER_TYPE_NONE)
25781ac19ca6SMarc Zyngier 			continue;
25791ac19ca6SMarc Zyngier 
2580d5df9dc9SMarc Zyngier 		if (its_probe_baser_psz(its, baser)) {
2581d5df9dc9SMarc Zyngier 			its_free_tables(its);
2582d5df9dc9SMarc Zyngier 			return -ENXIO;
2583d5df9dc9SMarc Zyngier 		}
2584d5df9dc9SMarc Zyngier 
2585d5df9dc9SMarc Zyngier 		order = get_order(baser->psz);
2586d5df9dc9SMarc Zyngier 
2587d5df9dc9SMarc Zyngier 		switch (type) {
25884cacac57SMarc Zyngier 		case GITS_BASER_TYPE_DEVICE:
2589d5df9dc9SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser, &order,
2590576a8342SMarc Zyngier 							    device_ids(its));
25918d565748SZenghui Yu 			break;
25928d565748SZenghui Yu 
25934cacac57SMarc Zyngier 		case GITS_BASER_TYPE_VCPU:
25945e516846SMarc Zyngier 			if (is_v4_1(its)) {
25955e516846SMarc Zyngier 				struct its_node *sibling;
25965e516846SMarc Zyngier 
25975e516846SMarc Zyngier 				WARN_ON(i != 2);
25985e516846SMarc Zyngier 				if ((sibling = find_sibling_its(its))) {
25995e516846SMarc Zyngier 					*baser = sibling->tables[2];
26005e516846SMarc Zyngier 					its_write_baser(its, baser, baser->val);
26015e516846SMarc Zyngier 					continue;
26025e516846SMarc Zyngier 				}
26035e516846SMarc Zyngier 			}
26045e516846SMarc Zyngier 
2605d5df9dc9SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser, &order,
260632bd44dcSShanker Donthineni 							    ITS_MAX_VPEID_BITS);
26074cacac57SMarc Zyngier 			break;
26084cacac57SMarc Zyngier 		}
2609f54b97edSMarc Zyngier 
2610d5df9dc9SMarc Zyngier 		err = its_setup_baser(its, baser, cache, shr, order, indirect);
26119347359aSShanker Donthineni 		if (err < 0) {
26129347359aSShanker Donthineni 			its_free_tables(its);
26139347359aSShanker Donthineni 			return err;
261430f21363SRobert Richter 		}
261530f21363SRobert Richter 
26169347359aSShanker Donthineni 		/* Update settings which will be used for next BASERn */
26179347359aSShanker Donthineni 		cache = baser->val & GITS_BASER_CACHEABILITY_MASK;
26189347359aSShanker Donthineni 		shr = baser->val & GITS_BASER_SHAREABILITY_MASK;
26191ac19ca6SMarc Zyngier 	}
26201ac19ca6SMarc Zyngier 
26211ac19ca6SMarc Zyngier 	return 0;
26221ac19ca6SMarc Zyngier }
26231ac19ca6SMarc Zyngier 
26245e516846SMarc Zyngier static u64 inherit_vpe_l1_table_from_its(void)
26255e516846SMarc Zyngier {
26265e516846SMarc Zyngier 	struct its_node *its;
26275e516846SMarc Zyngier 	u64 val;
26285e516846SMarc Zyngier 	u32 aff;
26295e516846SMarc Zyngier 
26305e516846SMarc Zyngier 	val = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
26315e516846SMarc Zyngier 	aff = compute_common_aff(val);
26325e516846SMarc Zyngier 
26335e516846SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
26345e516846SMarc Zyngier 		u64 baser, addr;
26355e516846SMarc Zyngier 
26365e516846SMarc Zyngier 		if (!is_v4_1(its))
26375e516846SMarc Zyngier 			continue;
26385e516846SMarc Zyngier 
26395e516846SMarc Zyngier 		if (!FIELD_GET(GITS_TYPER_SVPET, its->typer))
26405e516846SMarc Zyngier 			continue;
26415e516846SMarc Zyngier 
26425e516846SMarc Zyngier 		if (aff != compute_its_aff(its))
26435e516846SMarc Zyngier 			continue;
26445e516846SMarc Zyngier 
26455e516846SMarc Zyngier 		/* GICv4.1 guarantees that the vPE table is GITS_BASER2 */
26465e516846SMarc Zyngier 		baser = its->tables[2].val;
26475e516846SMarc Zyngier 		if (!(baser & GITS_BASER_VALID))
26485e516846SMarc Zyngier 			continue;
26495e516846SMarc Zyngier 
26505e516846SMarc Zyngier 		/* We have a winner! */
26518b718d40SZenghui Yu 		gic_data_rdist()->vpe_l1_base = its->tables[2].base;
26528b718d40SZenghui Yu 
26535e516846SMarc Zyngier 		val  = GICR_VPROPBASER_4_1_VALID;
26545e516846SMarc Zyngier 		if (baser & GITS_BASER_INDIRECT)
26555e516846SMarc Zyngier 			val |= GICR_VPROPBASER_4_1_INDIRECT;
26565e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE,
26575e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser));
26585e516846SMarc Zyngier 		switch (FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser)) {
26595e516846SMarc Zyngier 		case GIC_PAGE_SIZE_64K:
26605e516846SMarc Zyngier 			addr = GITS_BASER_ADDR_48_to_52(baser);
26615e516846SMarc Zyngier 			break;
26625e516846SMarc Zyngier 		default:
26635e516846SMarc Zyngier 			addr = baser & GENMASK_ULL(47, 12);
26645e516846SMarc Zyngier 			break;
26655e516846SMarc Zyngier 		}
26665e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_ADDR, addr >> 12);
26675e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_SHAREABILITY_MASK,
26685e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_SHAREABILITY_MASK, baser));
26695e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_INNER_CACHEABILITY_MASK,
26705e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_INNER_CACHEABILITY_MASK, baser));
26715e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_SIZE, GITS_BASER_NR_PAGES(baser) - 1);
26725e516846SMarc Zyngier 
26735e516846SMarc Zyngier 		return val;
26745e516846SMarc Zyngier 	}
26755e516846SMarc Zyngier 
26765e516846SMarc Zyngier 	return 0;
26775e516846SMarc Zyngier }
26785e516846SMarc Zyngier 
26795e516846SMarc Zyngier static u64 inherit_vpe_l1_table_from_rd(cpumask_t **mask)
26805e516846SMarc Zyngier {
26815e516846SMarc Zyngier 	u32 aff;
26825e516846SMarc Zyngier 	u64 val;
26835e516846SMarc Zyngier 	int cpu;
26845e516846SMarc Zyngier 
26855e516846SMarc Zyngier 	val = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
26865e516846SMarc Zyngier 	aff = compute_common_aff(val);
26875e516846SMarc Zyngier 
26885e516846SMarc Zyngier 	for_each_possible_cpu(cpu) {
26895e516846SMarc Zyngier 		void __iomem *base = gic_data_rdist_cpu(cpu)->rd_base;
26905e516846SMarc Zyngier 
26915e516846SMarc Zyngier 		if (!base || cpu == smp_processor_id())
26925e516846SMarc Zyngier 			continue;
26935e516846SMarc Zyngier 
26945e516846SMarc Zyngier 		val = gic_read_typer(base + GICR_TYPER);
26954bccf1d7SZenghui Yu 		if (aff != compute_common_aff(val))
26965e516846SMarc Zyngier 			continue;
26975e516846SMarc Zyngier 
26985e516846SMarc Zyngier 		/*
26995e516846SMarc Zyngier 		 * At this point, we have a victim. This particular CPU
27005e516846SMarc Zyngier 		 * has already booted, and has an affinity that matches
27015e516846SMarc Zyngier 		 * ours wrt CommonLPIAff. Let's use its own VPROPBASER.
27025e516846SMarc Zyngier 		 * Make sure we don't write the Z bit in that case.
27035e516846SMarc Zyngier 		 */
27045186a6ccSZenghui Yu 		val = gicr_read_vpropbaser(base + SZ_128K + GICR_VPROPBASER);
27055e516846SMarc Zyngier 		val &= ~GICR_VPROPBASER_4_1_Z;
27065e516846SMarc Zyngier 
27078b718d40SZenghui Yu 		gic_data_rdist()->vpe_l1_base = gic_data_rdist_cpu(cpu)->vpe_l1_base;
27085e516846SMarc Zyngier 		*mask = gic_data_rdist_cpu(cpu)->vpe_table_mask;
27095e516846SMarc Zyngier 
27105e516846SMarc Zyngier 		return val;
27115e516846SMarc Zyngier 	}
27125e516846SMarc Zyngier 
27135e516846SMarc Zyngier 	return 0;
27145e516846SMarc Zyngier }
27155e516846SMarc Zyngier 
27164e6437f1SZenghui Yu static bool allocate_vpe_l2_table(int cpu, u32 id)
27174e6437f1SZenghui Yu {
27184e6437f1SZenghui Yu 	void __iomem *base = gic_data_rdist_cpu(cpu)->rd_base;
2719490d332eSMarc Zyngier 	unsigned int psz, esz, idx, npg, gpsz;
2720490d332eSMarc Zyngier 	u64 val;
27214e6437f1SZenghui Yu 	struct page *page;
27224e6437f1SZenghui Yu 	__le64 *table;
27234e6437f1SZenghui Yu 
27244e6437f1SZenghui Yu 	if (!gic_rdists->has_rvpeid)
27254e6437f1SZenghui Yu 		return true;
27264e6437f1SZenghui Yu 
272728d160deSMarc Zyngier 	/* Skip non-present CPUs */
272828d160deSMarc Zyngier 	if (!base)
272928d160deSMarc Zyngier 		return true;
273028d160deSMarc Zyngier 
27315186a6ccSZenghui Yu 	val  = gicr_read_vpropbaser(base + SZ_128K + GICR_VPROPBASER);
27324e6437f1SZenghui Yu 
27334e6437f1SZenghui Yu 	esz  = FIELD_GET(GICR_VPROPBASER_4_1_ENTRY_SIZE, val) + 1;
27344e6437f1SZenghui Yu 	gpsz = FIELD_GET(GICR_VPROPBASER_4_1_PAGE_SIZE, val);
27354e6437f1SZenghui Yu 	npg  = FIELD_GET(GICR_VPROPBASER_4_1_SIZE, val) + 1;
27364e6437f1SZenghui Yu 
27374e6437f1SZenghui Yu 	switch (gpsz) {
27384e6437f1SZenghui Yu 	default:
27394e6437f1SZenghui Yu 		WARN_ON(1);
27404e6437f1SZenghui Yu 		/* fall through */
27414e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_4K:
27424e6437f1SZenghui Yu 		psz = SZ_4K;
27434e6437f1SZenghui Yu 		break;
27444e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_16K:
27454e6437f1SZenghui Yu 		psz = SZ_16K;
27464e6437f1SZenghui Yu 		break;
27474e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_64K:
27484e6437f1SZenghui Yu 		psz = SZ_64K;
27494e6437f1SZenghui Yu 		break;
27504e6437f1SZenghui Yu 	}
27514e6437f1SZenghui Yu 
27524e6437f1SZenghui Yu 	/* Don't allow vpe_id that exceeds single, flat table limit */
27534e6437f1SZenghui Yu 	if (!(val & GICR_VPROPBASER_4_1_INDIRECT))
27544e6437f1SZenghui Yu 		return (id < (npg * psz / (esz * SZ_8)));
27554e6437f1SZenghui Yu 
27564e6437f1SZenghui Yu 	/* Compute 1st level table index & check if that exceeds table limit */
27574e6437f1SZenghui Yu 	idx = id >> ilog2(psz / (esz * SZ_8));
27584e6437f1SZenghui Yu 	if (idx >= (npg * psz / GITS_LVL1_ENTRY_SIZE))
27594e6437f1SZenghui Yu 		return false;
27604e6437f1SZenghui Yu 
27614e6437f1SZenghui Yu 	table = gic_data_rdist_cpu(cpu)->vpe_l1_base;
27624e6437f1SZenghui Yu 
27634e6437f1SZenghui Yu 	/* Allocate memory for 2nd level table */
27644e6437f1SZenghui Yu 	if (!table[idx]) {
27654e6437f1SZenghui Yu 		page = alloc_pages(GFP_KERNEL | __GFP_ZERO, get_order(psz));
27664e6437f1SZenghui Yu 		if (!page)
27674e6437f1SZenghui Yu 			return false;
27684e6437f1SZenghui Yu 
27694e6437f1SZenghui Yu 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
27704e6437f1SZenghui Yu 		if (!(val & GICR_VPROPBASER_SHAREABILITY_MASK))
27714e6437f1SZenghui Yu 			gic_flush_dcache_to_poc(page_address(page), psz);
27724e6437f1SZenghui Yu 
27734e6437f1SZenghui Yu 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
27744e6437f1SZenghui Yu 
27754e6437f1SZenghui Yu 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
27764e6437f1SZenghui Yu 		if (!(val & GICR_VPROPBASER_SHAREABILITY_MASK))
27774e6437f1SZenghui Yu 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
27784e6437f1SZenghui Yu 
27794e6437f1SZenghui Yu 		/* Ensure updated table contents are visible to RD hardware */
27804e6437f1SZenghui Yu 		dsb(sy);
27814e6437f1SZenghui Yu 	}
27824e6437f1SZenghui Yu 
27834e6437f1SZenghui Yu 	return true;
27844e6437f1SZenghui Yu }
27854e6437f1SZenghui Yu 
27865e516846SMarc Zyngier static int allocate_vpe_l1_table(void)
27875e516846SMarc Zyngier {
27885e516846SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
27895e516846SMarc Zyngier 	u64 val, gpsz, npg, pa;
27905e516846SMarc Zyngier 	unsigned int psz = SZ_64K;
27915e516846SMarc Zyngier 	unsigned int np, epp, esz;
27925e516846SMarc Zyngier 	struct page *page;
27935e516846SMarc Zyngier 
27945e516846SMarc Zyngier 	if (!gic_rdists->has_rvpeid)
27955e516846SMarc Zyngier 		return 0;
27965e516846SMarc Zyngier 
27975e516846SMarc Zyngier 	/*
27985e516846SMarc Zyngier 	 * if VPENDBASER.Valid is set, disable any previously programmed
27995e516846SMarc Zyngier 	 * VPE by setting PendingLast while clearing Valid. This has the
28005e516846SMarc Zyngier 	 * effect of making sure no doorbell will be generated and we can
28015e516846SMarc Zyngier 	 * then safely clear VPROPBASER.Valid.
28025e516846SMarc Zyngier 	 */
28035186a6ccSZenghui Yu 	if (gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER) & GICR_VPENDBASER_Valid)
28045186a6ccSZenghui Yu 		gicr_write_vpendbaser(GICR_VPENDBASER_PendingLast,
28055e516846SMarc Zyngier 				      vlpi_base + GICR_VPENDBASER);
28065e516846SMarc Zyngier 
28075e516846SMarc Zyngier 	/*
28085e516846SMarc Zyngier 	 * If we can inherit the configuration from another RD, let's do
28095e516846SMarc Zyngier 	 * so. Otherwise, we have to go through the allocation process. We
28105e516846SMarc Zyngier 	 * assume that all RDs have the exact same requirements, as
28115e516846SMarc Zyngier 	 * nothing will work otherwise.
28125e516846SMarc Zyngier 	 */
28135e516846SMarc Zyngier 	val = inherit_vpe_l1_table_from_rd(&gic_data_rdist()->vpe_table_mask);
28145e516846SMarc Zyngier 	if (val & GICR_VPROPBASER_4_1_VALID)
28155e516846SMarc Zyngier 		goto out;
28165e516846SMarc Zyngier 
28175e516846SMarc Zyngier 	gic_data_rdist()->vpe_table_mask = kzalloc(sizeof(cpumask_t), GFP_KERNEL);
28185e516846SMarc Zyngier 	if (!gic_data_rdist()->vpe_table_mask)
28195e516846SMarc Zyngier 		return -ENOMEM;
28205e516846SMarc Zyngier 
28215e516846SMarc Zyngier 	val = inherit_vpe_l1_table_from_its();
28225e516846SMarc Zyngier 	if (val & GICR_VPROPBASER_4_1_VALID)
28235e516846SMarc Zyngier 		goto out;
28245e516846SMarc Zyngier 
28255e516846SMarc Zyngier 	/* First probe the page size */
28265e516846SMarc Zyngier 	val = FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE, GIC_PAGE_SIZE_64K);
28275186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
28285186a6ccSZenghui Yu 	val = gicr_read_vpropbaser(vlpi_base + GICR_VPROPBASER);
28295e516846SMarc Zyngier 	gpsz = FIELD_GET(GICR_VPROPBASER_4_1_PAGE_SIZE, val);
28305e516846SMarc Zyngier 	esz = FIELD_GET(GICR_VPROPBASER_4_1_ENTRY_SIZE, val);
28315e516846SMarc Zyngier 
28325e516846SMarc Zyngier 	switch (gpsz) {
28335e516846SMarc Zyngier 	default:
28345e516846SMarc Zyngier 		gpsz = GIC_PAGE_SIZE_4K;
28355e516846SMarc Zyngier 		/* fall through */
28365e516846SMarc Zyngier 	case GIC_PAGE_SIZE_4K:
28375e516846SMarc Zyngier 		psz = SZ_4K;
28385e516846SMarc Zyngier 		break;
28395e516846SMarc Zyngier 	case GIC_PAGE_SIZE_16K:
28405e516846SMarc Zyngier 		psz = SZ_16K;
28415e516846SMarc Zyngier 		break;
28425e516846SMarc Zyngier 	case GIC_PAGE_SIZE_64K:
28435e516846SMarc Zyngier 		psz = SZ_64K;
28445e516846SMarc Zyngier 		break;
28455e516846SMarc Zyngier 	}
28465e516846SMarc Zyngier 
28475e516846SMarc Zyngier 	/*
28485e516846SMarc Zyngier 	 * Start populating the register from scratch, including RO fields
28495e516846SMarc Zyngier 	 * (which we want to print in debug cases...)
28505e516846SMarc Zyngier 	 */
28515e516846SMarc Zyngier 	val = 0;
28525e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE, gpsz);
28535e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_ENTRY_SIZE, esz);
28545e516846SMarc Zyngier 
28555e516846SMarc Zyngier 	/* How many entries per GIC page? */
28565e516846SMarc Zyngier 	esz++;
28575e516846SMarc Zyngier 	epp = psz / (esz * SZ_8);
28585e516846SMarc Zyngier 
28595e516846SMarc Zyngier 	/*
28605e516846SMarc Zyngier 	 * If we need more than just a single L1 page, flag the table
28615e516846SMarc Zyngier 	 * as indirect and compute the number of required L1 pages.
28625e516846SMarc Zyngier 	 */
28635e516846SMarc Zyngier 	if (epp < ITS_MAX_VPEID) {
28645e516846SMarc Zyngier 		int nl2;
28655e516846SMarc Zyngier 
28665e516846SMarc Zyngier 		val |= GICR_VPROPBASER_4_1_INDIRECT;
28675e516846SMarc Zyngier 
28685e516846SMarc Zyngier 		/* Number of L2 pages required to cover the VPEID space */
28695e516846SMarc Zyngier 		nl2 = DIV_ROUND_UP(ITS_MAX_VPEID, epp);
28705e516846SMarc Zyngier 
28715e516846SMarc Zyngier 		/* Number of L1 pages to point to the L2 pages */
28725e516846SMarc Zyngier 		npg = DIV_ROUND_UP(nl2 * SZ_8, psz);
28735e516846SMarc Zyngier 	} else {
28745e516846SMarc Zyngier 		npg = 1;
28755e516846SMarc Zyngier 	}
28765e516846SMarc Zyngier 
2877e88bd316SZenghui Yu 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_SIZE, npg - 1);
28785e516846SMarc Zyngier 
28795e516846SMarc Zyngier 	/* Right, that's the number of CPU pages we need for L1 */
28805e516846SMarc Zyngier 	np = DIV_ROUND_UP(npg * psz, PAGE_SIZE);
28815e516846SMarc Zyngier 
28825e516846SMarc Zyngier 	pr_debug("np = %d, npg = %lld, psz = %d, epp = %d, esz = %d\n",
28835e516846SMarc Zyngier 		 np, npg, psz, epp, esz);
28845e516846SMarc Zyngier 	page = alloc_pages(GFP_KERNEL | __GFP_ZERO, get_order(np * PAGE_SIZE));
28855e516846SMarc Zyngier 	if (!page)
28865e516846SMarc Zyngier 		return -ENOMEM;
28875e516846SMarc Zyngier 
28888b718d40SZenghui Yu 	gic_data_rdist()->vpe_l1_base = page_address(page);
28895e516846SMarc Zyngier 	pa = virt_to_phys(page_address(page));
28905e516846SMarc Zyngier 	WARN_ON(!IS_ALIGNED(pa, psz));
28915e516846SMarc Zyngier 
28925e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_ADDR, pa >> 12);
28935e516846SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
28945e516846SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
28955e516846SMarc Zyngier 	val |= GICR_VPROPBASER_4_1_Z;
28965e516846SMarc Zyngier 	val |= GICR_VPROPBASER_4_1_VALID;
28975e516846SMarc Zyngier 
28985e516846SMarc Zyngier out:
28995186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
29005e516846SMarc Zyngier 	cpumask_set_cpu(smp_processor_id(), gic_data_rdist()->vpe_table_mask);
29015e516846SMarc Zyngier 
29025e516846SMarc Zyngier 	pr_debug("CPU%d: VPROPBASER = %llx %*pbl\n",
29035e516846SMarc Zyngier 		 smp_processor_id(), val,
29045e516846SMarc Zyngier 		 cpumask_pr_args(gic_data_rdist()->vpe_table_mask));
29055e516846SMarc Zyngier 
29065e516846SMarc Zyngier 	return 0;
29075e516846SMarc Zyngier }
29085e516846SMarc Zyngier 
29091ac19ca6SMarc Zyngier static int its_alloc_collections(struct its_node *its)
29101ac19ca6SMarc Zyngier {
291183559b47SMarc Zyngier 	int i;
291283559b47SMarc Zyngier 
29136396bb22SKees Cook 	its->collections = kcalloc(nr_cpu_ids, sizeof(*its->collections),
29141ac19ca6SMarc Zyngier 				   GFP_KERNEL);
29151ac19ca6SMarc Zyngier 	if (!its->collections)
29161ac19ca6SMarc Zyngier 		return -ENOMEM;
29171ac19ca6SMarc Zyngier 
291883559b47SMarc Zyngier 	for (i = 0; i < nr_cpu_ids; i++)
291983559b47SMarc Zyngier 		its->collections[i].target_address = ~0ULL;
292083559b47SMarc Zyngier 
29211ac19ca6SMarc Zyngier 	return 0;
29221ac19ca6SMarc Zyngier }
29231ac19ca6SMarc Zyngier 
29247c297a2dSMarc Zyngier static struct page *its_allocate_pending_table(gfp_t gfp_flags)
29257c297a2dSMarc Zyngier {
29267c297a2dSMarc Zyngier 	struct page *pend_page;
2927adaab500SMarc Zyngier 
29287c297a2dSMarc Zyngier 	pend_page = alloc_pages(gfp_flags | __GFP_ZERO,
2929adaab500SMarc Zyngier 				get_order(LPI_PENDBASE_SZ));
29307c297a2dSMarc Zyngier 	if (!pend_page)
29317c297a2dSMarc Zyngier 		return NULL;
29327c297a2dSMarc Zyngier 
29337c297a2dSMarc Zyngier 	/* Make sure the GIC will observe the zero-ed page */
29347c297a2dSMarc Zyngier 	gic_flush_dcache_to_poc(page_address(pend_page), LPI_PENDBASE_SZ);
29357c297a2dSMarc Zyngier 
29367c297a2dSMarc Zyngier 	return pend_page;
29377c297a2dSMarc Zyngier }
29387c297a2dSMarc Zyngier 
29397d75bbb4SMarc Zyngier static void its_free_pending_table(struct page *pt)
29407d75bbb4SMarc Zyngier {
2941adaab500SMarc Zyngier 	free_pages((unsigned long)page_address(pt), get_order(LPI_PENDBASE_SZ));
29427d75bbb4SMarc Zyngier }
29437d75bbb4SMarc Zyngier 
2944c6e2ccb6SMarc Zyngier /*
29455e2c9f9aSMarc Zyngier  * Booting with kdump and LPIs enabled is generally fine. Any other
29465e2c9f9aSMarc Zyngier  * case is wrong in the absence of firmware/EFI support.
2947c6e2ccb6SMarc Zyngier  */
2948c440a9d9SMarc Zyngier static bool enabled_lpis_allowed(void)
2949c440a9d9SMarc Zyngier {
29505e2c9f9aSMarc Zyngier 	phys_addr_t addr;
29515e2c9f9aSMarc Zyngier 	u64 val;
2952c6e2ccb6SMarc Zyngier 
29535e2c9f9aSMarc Zyngier 	/* Check whether the property table is in a reserved region */
29545e2c9f9aSMarc Zyngier 	val = gicr_read_propbaser(gic_data_rdist_rd_base() + GICR_PROPBASER);
29555e2c9f9aSMarc Zyngier 	addr = val & GENMASK_ULL(51, 12);
29565e2c9f9aSMarc Zyngier 
29575e2c9f9aSMarc Zyngier 	return gic_check_reserved_range(addr, LPI_PROPBASE_SZ);
2958c440a9d9SMarc Zyngier }
2959c440a9d9SMarc Zyngier 
296011e37d35SMarc Zyngier static int __init allocate_lpi_tables(void)
296111e37d35SMarc Zyngier {
2962c440a9d9SMarc Zyngier 	u64 val;
296311e37d35SMarc Zyngier 	int err, cpu;
296411e37d35SMarc Zyngier 
2965c440a9d9SMarc Zyngier 	/*
2966c440a9d9SMarc Zyngier 	 * If LPIs are enabled while we run this from the boot CPU,
2967c440a9d9SMarc Zyngier 	 * flag the RD tables as pre-allocated if the stars do align.
2968c440a9d9SMarc Zyngier 	 */
2969c440a9d9SMarc Zyngier 	val = readl_relaxed(gic_data_rdist_rd_base() + GICR_CTLR);
2970c440a9d9SMarc Zyngier 	if ((val & GICR_CTLR_ENABLE_LPIS) && enabled_lpis_allowed()) {
2971c440a9d9SMarc Zyngier 		gic_rdists->flags |= (RDIST_FLAGS_RD_TABLES_PREALLOCATED |
2972c440a9d9SMarc Zyngier 				      RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING);
2973c440a9d9SMarc Zyngier 		pr_info("GICv3: Using preallocated redistributor tables\n");
2974c440a9d9SMarc Zyngier 	}
2975c440a9d9SMarc Zyngier 
297611e37d35SMarc Zyngier 	err = its_setup_lpi_prop_table();
297711e37d35SMarc Zyngier 	if (err)
297811e37d35SMarc Zyngier 		return err;
297911e37d35SMarc Zyngier 
298011e37d35SMarc Zyngier 	/*
298111e37d35SMarc Zyngier 	 * We allocate all the pending tables anyway, as we may have a
298211e37d35SMarc Zyngier 	 * mix of RDs that have had LPIs enabled, and some that
298311e37d35SMarc Zyngier 	 * don't. We'll free the unused ones as each CPU comes online.
298411e37d35SMarc Zyngier 	 */
298511e37d35SMarc Zyngier 	for_each_possible_cpu(cpu) {
298611e37d35SMarc Zyngier 		struct page *pend_page;
298711e37d35SMarc Zyngier 
298811e37d35SMarc Zyngier 		pend_page = its_allocate_pending_table(GFP_NOWAIT);
298911e37d35SMarc Zyngier 		if (!pend_page) {
299011e37d35SMarc Zyngier 			pr_err("Failed to allocate PENDBASE for CPU%d\n", cpu);
299111e37d35SMarc Zyngier 			return -ENOMEM;
299211e37d35SMarc Zyngier 		}
299311e37d35SMarc Zyngier 
299411e37d35SMarc Zyngier 		gic_data_rdist_cpu(cpu)->pend_page = pend_page;
299511e37d35SMarc Zyngier 	}
299611e37d35SMarc Zyngier 
299711e37d35SMarc Zyngier 	return 0;
299811e37d35SMarc Zyngier }
299911e37d35SMarc Zyngier 
3000e64fab1aSMarc Zyngier static u64 its_clear_vpend_valid(void __iomem *vlpi_base, u64 clr, u64 set)
30016479450fSHeyi Guo {
30026479450fSHeyi Guo 	u32 count = 1000000;	/* 1s! */
30036479450fSHeyi Guo 	bool clean;
30046479450fSHeyi Guo 	u64 val;
30056479450fSHeyi Guo 
30065186a6ccSZenghui Yu 	val = gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
30076479450fSHeyi Guo 	val &= ~GICR_VPENDBASER_Valid;
3008e64fab1aSMarc Zyngier 	val &= ~clr;
3009e64fab1aSMarc Zyngier 	val |= set;
30105186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
30116479450fSHeyi Guo 
30126479450fSHeyi Guo 	do {
30135186a6ccSZenghui Yu 		val = gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
30146479450fSHeyi Guo 		clean = !(val & GICR_VPENDBASER_Dirty);
30156479450fSHeyi Guo 		if (!clean) {
30166479450fSHeyi Guo 			count--;
30176479450fSHeyi Guo 			cpu_relax();
30186479450fSHeyi Guo 			udelay(1);
30196479450fSHeyi Guo 		}
30206479450fSHeyi Guo 	} while (!clean && count);
30216479450fSHeyi Guo 
3022e64fab1aSMarc Zyngier 	if (unlikely(val & GICR_VPENDBASER_Dirty)) {
3023e64fab1aSMarc Zyngier 		pr_err_ratelimited("ITS virtual pending table not cleaning\n");
3024e64fab1aSMarc Zyngier 		val |= GICR_VPENDBASER_PendingLast;
3025e64fab1aSMarc Zyngier 	}
3026e64fab1aSMarc Zyngier 
30276479450fSHeyi Guo 	return val;
30286479450fSHeyi Guo }
30296479450fSHeyi Guo 
30301ac19ca6SMarc Zyngier static void its_cpu_init_lpis(void)
30311ac19ca6SMarc Zyngier {
30321ac19ca6SMarc Zyngier 	void __iomem *rbase = gic_data_rdist_rd_base();
30331ac19ca6SMarc Zyngier 	struct page *pend_page;
303411e37d35SMarc Zyngier 	phys_addr_t paddr;
30351ac19ca6SMarc Zyngier 	u64 val, tmp;
30361ac19ca6SMarc Zyngier 
303711e37d35SMarc Zyngier 	if (gic_data_rdist()->lpi_enabled)
30381ac19ca6SMarc Zyngier 		return;
30391ac19ca6SMarc Zyngier 
3040c440a9d9SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
3041c440a9d9SMarc Zyngier 	if ((gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED) &&
3042c440a9d9SMarc Zyngier 	    (val & GICR_CTLR_ENABLE_LPIS)) {
3043f842ca8eSMarc Zyngier 		/*
3044f842ca8eSMarc Zyngier 		 * Check that we get the same property table on all
3045f842ca8eSMarc Zyngier 		 * RDs. If we don't, this is hopeless.
3046f842ca8eSMarc Zyngier 		 */
3047f842ca8eSMarc Zyngier 		paddr = gicr_read_propbaser(rbase + GICR_PROPBASER);
3048f842ca8eSMarc Zyngier 		paddr &= GENMASK_ULL(51, 12);
3049f842ca8eSMarc Zyngier 		if (WARN_ON(gic_rdists->prop_table_pa != paddr))
3050f842ca8eSMarc Zyngier 			add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
3051f842ca8eSMarc Zyngier 
3052c440a9d9SMarc Zyngier 		paddr = gicr_read_pendbaser(rbase + GICR_PENDBASER);
3053c440a9d9SMarc Zyngier 		paddr &= GENMASK_ULL(51, 16);
3054c440a9d9SMarc Zyngier 
30555e2c9f9aSMarc Zyngier 		WARN_ON(!gic_check_reserved_range(paddr, LPI_PENDBASE_SZ));
3056c440a9d9SMarc Zyngier 		its_free_pending_table(gic_data_rdist()->pend_page);
3057c440a9d9SMarc Zyngier 		gic_data_rdist()->pend_page = NULL;
3058c440a9d9SMarc Zyngier 
3059c440a9d9SMarc Zyngier 		goto out;
3060c440a9d9SMarc Zyngier 	}
3061c440a9d9SMarc Zyngier 
306211e37d35SMarc Zyngier 	pend_page = gic_data_rdist()->pend_page;
30631ac19ca6SMarc Zyngier 	paddr = page_to_phys(pend_page);
30643fb68faeSMarc Zyngier 	WARN_ON(gic_reserve_range(paddr, LPI_PENDBASE_SZ));
30651ac19ca6SMarc Zyngier 
30661ac19ca6SMarc Zyngier 	/* set PROPBASE */
3067e1a2e201SMarc Zyngier 	val = (gic_rdists->prop_table_pa |
30681ac19ca6SMarc Zyngier 	       GICR_PROPBASER_InnerShareable |
30692fd632a0SShanker Donthineni 	       GICR_PROPBASER_RaWaWb |
30701ac19ca6SMarc Zyngier 	       ((LPI_NRBITS - 1) & GICR_PROPBASER_IDBITS_MASK));
30711ac19ca6SMarc Zyngier 
30720968a619SVladimir Murzin 	gicr_write_propbaser(val, rbase + GICR_PROPBASER);
30730968a619SVladimir Murzin 	tmp = gicr_read_propbaser(rbase + GICR_PROPBASER);
30741ac19ca6SMarc Zyngier 
30751ac19ca6SMarc Zyngier 	if ((tmp ^ val) & GICR_PROPBASER_SHAREABILITY_MASK) {
3076241a386cSMarc Zyngier 		if (!(tmp & GICR_PROPBASER_SHAREABILITY_MASK)) {
3077241a386cSMarc Zyngier 			/*
3078241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
3079241a386cSMarc Zyngier 			 * remove the cacheability attributes as
3080241a386cSMarc Zyngier 			 * well.
3081241a386cSMarc Zyngier 			 */
3082241a386cSMarc Zyngier 			val &= ~(GICR_PROPBASER_SHAREABILITY_MASK |
3083241a386cSMarc Zyngier 				 GICR_PROPBASER_CACHEABILITY_MASK);
3084241a386cSMarc Zyngier 			val |= GICR_PROPBASER_nC;
30850968a619SVladimir Murzin 			gicr_write_propbaser(val, rbase + GICR_PROPBASER);
3086241a386cSMarc Zyngier 		}
30871ac19ca6SMarc Zyngier 		pr_info_once("GIC: using cache flushing for LPI property table\n");
30881ac19ca6SMarc Zyngier 		gic_rdists->flags |= RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING;
30891ac19ca6SMarc Zyngier 	}
30901ac19ca6SMarc Zyngier 
30911ac19ca6SMarc Zyngier 	/* set PENDBASE */
30921ac19ca6SMarc Zyngier 	val = (page_to_phys(pend_page) |
30934ad3e363SMarc Zyngier 	       GICR_PENDBASER_InnerShareable |
30942fd632a0SShanker Donthineni 	       GICR_PENDBASER_RaWaWb);
30951ac19ca6SMarc Zyngier 
30960968a619SVladimir Murzin 	gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
30970968a619SVladimir Murzin 	tmp = gicr_read_pendbaser(rbase + GICR_PENDBASER);
3098241a386cSMarc Zyngier 
3099241a386cSMarc Zyngier 	if (!(tmp & GICR_PENDBASER_SHAREABILITY_MASK)) {
3100241a386cSMarc Zyngier 		/*
3101241a386cSMarc Zyngier 		 * The HW reports non-shareable, we must remove the
3102241a386cSMarc Zyngier 		 * cacheability attributes as well.
3103241a386cSMarc Zyngier 		 */
3104241a386cSMarc Zyngier 		val &= ~(GICR_PENDBASER_SHAREABILITY_MASK |
3105241a386cSMarc Zyngier 			 GICR_PENDBASER_CACHEABILITY_MASK);
3106241a386cSMarc Zyngier 		val |= GICR_PENDBASER_nC;
31070968a619SVladimir Murzin 		gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
3108241a386cSMarc Zyngier 	}
31091ac19ca6SMarc Zyngier 
31101ac19ca6SMarc Zyngier 	/* Enable LPIs */
31111ac19ca6SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
31121ac19ca6SMarc Zyngier 	val |= GICR_CTLR_ENABLE_LPIS;
31131ac19ca6SMarc Zyngier 	writel_relaxed(val, rbase + GICR_CTLR);
31141ac19ca6SMarc Zyngier 
31155e516846SMarc Zyngier 	if (gic_rdists->has_vlpis && !gic_rdists->has_rvpeid) {
31166479450fSHeyi Guo 		void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
31176479450fSHeyi Guo 
31186479450fSHeyi Guo 		/*
31196479450fSHeyi Guo 		 * It's possible for CPU to receive VLPIs before it is
31206479450fSHeyi Guo 		 * sheduled as a vPE, especially for the first CPU, and the
31216479450fSHeyi Guo 		 * VLPI with INTID larger than 2^(IDbits+1) will be considered
31226479450fSHeyi Guo 		 * as out of range and dropped by GIC.
31236479450fSHeyi Guo 		 * So we initialize IDbits to known value to avoid VLPI drop.
31246479450fSHeyi Guo 		 */
31256479450fSHeyi Guo 		val = (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
31266479450fSHeyi Guo 		pr_debug("GICv4: CPU%d: Init IDbits to 0x%llx for GICR_VPROPBASER\n",
31276479450fSHeyi Guo 			smp_processor_id(), val);
31285186a6ccSZenghui Yu 		gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
31296479450fSHeyi Guo 
31306479450fSHeyi Guo 		/*
31316479450fSHeyi Guo 		 * Also clear Valid bit of GICR_VPENDBASER, in case some
31326479450fSHeyi Guo 		 * ancient programming gets left in and has possibility of
31336479450fSHeyi Guo 		 * corrupting memory.
31346479450fSHeyi Guo 		 */
3135e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base, 0, 0);
31366479450fSHeyi Guo 	}
31376479450fSHeyi Guo 
31385e516846SMarc Zyngier 	if (allocate_vpe_l1_table()) {
31395e516846SMarc Zyngier 		/*
31405e516846SMarc Zyngier 		 * If the allocation has failed, we're in massive trouble.
31415e516846SMarc Zyngier 		 * Disable direct injection, and pray that no VM was
31425e516846SMarc Zyngier 		 * already running...
31435e516846SMarc Zyngier 		 */
31445e516846SMarc Zyngier 		gic_rdists->has_rvpeid = false;
31455e516846SMarc Zyngier 		gic_rdists->has_vlpis = false;
31465e516846SMarc Zyngier 	}
31475e516846SMarc Zyngier 
31481ac19ca6SMarc Zyngier 	/* Make sure the GIC has seen the above */
31491ac19ca6SMarc Zyngier 	dsb(sy);
3150c440a9d9SMarc Zyngier out:
315111e37d35SMarc Zyngier 	gic_data_rdist()->lpi_enabled = true;
3152c440a9d9SMarc Zyngier 	pr_info("GICv3: CPU%d: using %s LPI pending table @%pa\n",
315311e37d35SMarc Zyngier 		smp_processor_id(),
3154c440a9d9SMarc Zyngier 		gic_data_rdist()->pend_page ? "allocated" : "reserved",
315511e37d35SMarc Zyngier 		&paddr);
31561ac19ca6SMarc Zyngier }
31571ac19ca6SMarc Zyngier 
3158920181ceSDerek Basehore static void its_cpu_init_collection(struct its_node *its)
31591ac19ca6SMarc Zyngier {
3160920181ceSDerek Basehore 	int cpu = smp_processor_id();
31611ac19ca6SMarc Zyngier 	u64 target;
31621ac19ca6SMarc Zyngier 
3163fbf8f40eSGanapatrao Kulkarni 	/* avoid cross node collections and its mapping */
3164fbf8f40eSGanapatrao Kulkarni 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) {
3165fbf8f40eSGanapatrao Kulkarni 		struct device_node *cpu_node;
3166fbf8f40eSGanapatrao Kulkarni 
3167fbf8f40eSGanapatrao Kulkarni 		cpu_node = of_get_cpu_node(cpu, NULL);
3168fbf8f40eSGanapatrao Kulkarni 		if (its->numa_node != NUMA_NO_NODE &&
3169fbf8f40eSGanapatrao Kulkarni 			its->numa_node != of_node_to_nid(cpu_node))
3170920181ceSDerek Basehore 			return;
3171fbf8f40eSGanapatrao Kulkarni 	}
3172fbf8f40eSGanapatrao Kulkarni 
31731ac19ca6SMarc Zyngier 	/*
31741ac19ca6SMarc Zyngier 	 * We now have to bind each collection to its target
31751ac19ca6SMarc Zyngier 	 * redistributor.
31761ac19ca6SMarc Zyngier 	 */
3177589ce5f4SMarc Zyngier 	if (gic_read_typer(its->base + GITS_TYPER) & GITS_TYPER_PTA) {
31781ac19ca6SMarc Zyngier 		/*
31791ac19ca6SMarc Zyngier 		 * This ITS wants the physical address of the
31801ac19ca6SMarc Zyngier 		 * redistributor.
31811ac19ca6SMarc Zyngier 		 */
31821ac19ca6SMarc Zyngier 		target = gic_data_rdist()->phys_base;
31831ac19ca6SMarc Zyngier 	} else {
3184920181ceSDerek Basehore 		/* This ITS wants a linear CPU number. */
3185589ce5f4SMarc Zyngier 		target = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
3186263fcd31SMarc Zyngier 		target = GICR_TYPER_CPU_NUMBER(target) << 16;
31871ac19ca6SMarc Zyngier 	}
31881ac19ca6SMarc Zyngier 
31891ac19ca6SMarc Zyngier 	/* Perform collection mapping */
31901ac19ca6SMarc Zyngier 	its->collections[cpu].target_address = target;
31911ac19ca6SMarc Zyngier 	its->collections[cpu].col_id = cpu;
31921ac19ca6SMarc Zyngier 
31931ac19ca6SMarc Zyngier 	its_send_mapc(its, &its->collections[cpu], 1);
31941ac19ca6SMarc Zyngier 	its_send_invall(its, &its->collections[cpu]);
31951ac19ca6SMarc Zyngier }
31961ac19ca6SMarc Zyngier 
3197920181ceSDerek Basehore static void its_cpu_init_collections(void)
3198920181ceSDerek Basehore {
3199920181ceSDerek Basehore 	struct its_node *its;
3200920181ceSDerek Basehore 
3201a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
3202920181ceSDerek Basehore 
3203920181ceSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry)
3204920181ceSDerek Basehore 		its_cpu_init_collection(its);
3205920181ceSDerek Basehore 
3206a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
32071ac19ca6SMarc Zyngier }
320884a6a2e7SMarc Zyngier 
320984a6a2e7SMarc Zyngier static struct its_device *its_find_device(struct its_node *its, u32 dev_id)
321084a6a2e7SMarc Zyngier {
321184a6a2e7SMarc Zyngier 	struct its_device *its_dev = NULL, *tmp;
32123e39e8f5SMarc Zyngier 	unsigned long flags;
321384a6a2e7SMarc Zyngier 
32143e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
321584a6a2e7SMarc Zyngier 
321684a6a2e7SMarc Zyngier 	list_for_each_entry(tmp, &its->its_device_list, entry) {
321784a6a2e7SMarc Zyngier 		if (tmp->device_id == dev_id) {
321884a6a2e7SMarc Zyngier 			its_dev = tmp;
321984a6a2e7SMarc Zyngier 			break;
322084a6a2e7SMarc Zyngier 		}
322184a6a2e7SMarc Zyngier 	}
322284a6a2e7SMarc Zyngier 
32233e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
322484a6a2e7SMarc Zyngier 
322584a6a2e7SMarc Zyngier 	return its_dev;
322684a6a2e7SMarc Zyngier }
322784a6a2e7SMarc Zyngier 
3228466b7d16SShanker Donthineni static struct its_baser *its_get_baser(struct its_node *its, u32 type)
3229466b7d16SShanker Donthineni {
3230466b7d16SShanker Donthineni 	int i;
3231466b7d16SShanker Donthineni 
3232466b7d16SShanker Donthineni 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
3233466b7d16SShanker Donthineni 		if (GITS_BASER_TYPE(its->tables[i].val) == type)
3234466b7d16SShanker Donthineni 			return &its->tables[i];
3235466b7d16SShanker Donthineni 	}
3236466b7d16SShanker Donthineni 
3237466b7d16SShanker Donthineni 	return NULL;
3238466b7d16SShanker Donthineni }
3239466b7d16SShanker Donthineni 
3240539d3782SShanker Donthineni static bool its_alloc_table_entry(struct its_node *its,
3241539d3782SShanker Donthineni 				  struct its_baser *baser, u32 id)
32423faf24eaSShanker Donthineni {
32433faf24eaSShanker Donthineni 	struct page *page;
32443faf24eaSShanker Donthineni 	u32 esz, idx;
32453faf24eaSShanker Donthineni 	__le64 *table;
32463faf24eaSShanker Donthineni 
32473faf24eaSShanker Donthineni 	/* Don't allow device id that exceeds single, flat table limit */
32483faf24eaSShanker Donthineni 	esz = GITS_BASER_ENTRY_SIZE(baser->val);
32493faf24eaSShanker Donthineni 	if (!(baser->val & GITS_BASER_INDIRECT))
325070cc81edSMarc Zyngier 		return (id < (PAGE_ORDER_TO_SIZE(baser->order) / esz));
32513faf24eaSShanker Donthineni 
32523faf24eaSShanker Donthineni 	/* Compute 1st level table index & check if that exceeds table limit */
325370cc81edSMarc Zyngier 	idx = id >> ilog2(baser->psz / esz);
32543faf24eaSShanker Donthineni 	if (idx >= (PAGE_ORDER_TO_SIZE(baser->order) / GITS_LVL1_ENTRY_SIZE))
32553faf24eaSShanker Donthineni 		return false;
32563faf24eaSShanker Donthineni 
32573faf24eaSShanker Donthineni 	table = baser->base;
32583faf24eaSShanker Donthineni 
32593faf24eaSShanker Donthineni 	/* Allocate memory for 2nd level table */
32603faf24eaSShanker Donthineni 	if (!table[idx]) {
3261539d3782SShanker Donthineni 		page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO,
3262539d3782SShanker Donthineni 					get_order(baser->psz));
32633faf24eaSShanker Donthineni 		if (!page)
32643faf24eaSShanker Donthineni 			return false;
32653faf24eaSShanker Donthineni 
32663faf24eaSShanker Donthineni 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
32673faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
3268328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(page_address(page), baser->psz);
32693faf24eaSShanker Donthineni 
32703faf24eaSShanker Donthineni 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
32713faf24eaSShanker Donthineni 
32723faf24eaSShanker Donthineni 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
32733faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
3274328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
32753faf24eaSShanker Donthineni 
32763faf24eaSShanker Donthineni 		/* Ensure updated table contents are visible to ITS hardware */
32773faf24eaSShanker Donthineni 		dsb(sy);
32783faf24eaSShanker Donthineni 	}
32793faf24eaSShanker Donthineni 
32803faf24eaSShanker Donthineni 	return true;
32813faf24eaSShanker Donthineni }
32823faf24eaSShanker Donthineni 
328370cc81edSMarc Zyngier static bool its_alloc_device_table(struct its_node *its, u32 dev_id)
328470cc81edSMarc Zyngier {
328570cc81edSMarc Zyngier 	struct its_baser *baser;
328670cc81edSMarc Zyngier 
328770cc81edSMarc Zyngier 	baser = its_get_baser(its, GITS_BASER_TYPE_DEVICE);
328870cc81edSMarc Zyngier 
328970cc81edSMarc Zyngier 	/* Don't allow device id that exceeds ITS hardware limit */
329070cc81edSMarc Zyngier 	if (!baser)
3291576a8342SMarc Zyngier 		return (ilog2(dev_id) < device_ids(its));
329270cc81edSMarc Zyngier 
3293539d3782SShanker Donthineni 	return its_alloc_table_entry(its, baser, dev_id);
329470cc81edSMarc Zyngier }
329570cc81edSMarc Zyngier 
32967d75bbb4SMarc Zyngier static bool its_alloc_vpe_table(u32 vpe_id)
32977d75bbb4SMarc Zyngier {
32987d75bbb4SMarc Zyngier 	struct its_node *its;
32994e6437f1SZenghui Yu 	int cpu;
33007d75bbb4SMarc Zyngier 
33017d75bbb4SMarc Zyngier 	/*
33027d75bbb4SMarc Zyngier 	 * Make sure the L2 tables are allocated on *all* v4 ITSs. We
33037d75bbb4SMarc Zyngier 	 * could try and only do it on ITSs corresponding to devices
33047d75bbb4SMarc Zyngier 	 * that have interrupts targeted at this VPE, but the
33057d75bbb4SMarc Zyngier 	 * complexity becomes crazy (and you have tons of memory
33067d75bbb4SMarc Zyngier 	 * anyway, right?).
33077d75bbb4SMarc Zyngier 	 */
33087d75bbb4SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
33097d75bbb4SMarc Zyngier 		struct its_baser *baser;
33107d75bbb4SMarc Zyngier 
33110dd57fedSMarc Zyngier 		if (!is_v4(its))
33127d75bbb4SMarc Zyngier 			continue;
33137d75bbb4SMarc Zyngier 
33147d75bbb4SMarc Zyngier 		baser = its_get_baser(its, GITS_BASER_TYPE_VCPU);
33157d75bbb4SMarc Zyngier 		if (!baser)
33167d75bbb4SMarc Zyngier 			return false;
33177d75bbb4SMarc Zyngier 
3318539d3782SShanker Donthineni 		if (!its_alloc_table_entry(its, baser, vpe_id))
33197d75bbb4SMarc Zyngier 			return false;
33207d75bbb4SMarc Zyngier 	}
33217d75bbb4SMarc Zyngier 
33224e6437f1SZenghui Yu 	/* Non v4.1? No need to iterate RDs and go back early. */
33234e6437f1SZenghui Yu 	if (!gic_rdists->has_rvpeid)
33244e6437f1SZenghui Yu 		return true;
33254e6437f1SZenghui Yu 
33264e6437f1SZenghui Yu 	/*
33274e6437f1SZenghui Yu 	 * Make sure the L2 tables are allocated for all copies of
33284e6437f1SZenghui Yu 	 * the L1 table on *all* v4.1 RDs.
33294e6437f1SZenghui Yu 	 */
33304e6437f1SZenghui Yu 	for_each_possible_cpu(cpu) {
33314e6437f1SZenghui Yu 		if (!allocate_vpe_l2_table(cpu, vpe_id))
33324e6437f1SZenghui Yu 			return false;
33334e6437f1SZenghui Yu 	}
33344e6437f1SZenghui Yu 
33357d75bbb4SMarc Zyngier 	return true;
33367d75bbb4SMarc Zyngier }
33377d75bbb4SMarc Zyngier 
333884a6a2e7SMarc Zyngier static struct its_device *its_create_device(struct its_node *its, u32 dev_id,
333993f94ea0SMarc Zyngier 					    int nvecs, bool alloc_lpis)
334084a6a2e7SMarc Zyngier {
334184a6a2e7SMarc Zyngier 	struct its_device *dev;
334293f94ea0SMarc Zyngier 	unsigned long *lpi_map = NULL;
33433e39e8f5SMarc Zyngier 	unsigned long flags;
3344591e5becSMarc Zyngier 	u16 *col_map = NULL;
334584a6a2e7SMarc Zyngier 	void *itt;
334684a6a2e7SMarc Zyngier 	int lpi_base;
334784a6a2e7SMarc Zyngier 	int nr_lpis;
3348c8481267SMarc Zyngier 	int nr_ites;
334984a6a2e7SMarc Zyngier 	int sz;
335084a6a2e7SMarc Zyngier 
33513faf24eaSShanker Donthineni 	if (!its_alloc_device_table(its, dev_id))
3352466b7d16SShanker Donthineni 		return NULL;
3353466b7d16SShanker Donthineni 
3354147c8f37SMarc Zyngier 	if (WARN_ON(!is_power_of_2(nvecs)))
3355147c8f37SMarc Zyngier 		nvecs = roundup_pow_of_two(nvecs);
3356147c8f37SMarc Zyngier 
335784a6a2e7SMarc Zyngier 	dev = kzalloc(sizeof(*dev), GFP_KERNEL);
3358c8481267SMarc Zyngier 	/*
3359147c8f37SMarc Zyngier 	 * Even if the device wants a single LPI, the ITT must be
3360147c8f37SMarc Zyngier 	 * sized as a power of two (and you need at least one bit...).
3361c8481267SMarc Zyngier 	 */
3362147c8f37SMarc Zyngier 	nr_ites = max(2, nvecs);
3363ffedbf0cSMarc Zyngier 	sz = nr_ites * (FIELD_GET(GITS_TYPER_ITT_ENTRY_SIZE, its->typer) + 1);
336484a6a2e7SMarc Zyngier 	sz = max(sz, ITS_ITT_ALIGN) + ITS_ITT_ALIGN - 1;
3365539d3782SShanker Donthineni 	itt = kzalloc_node(sz, GFP_KERNEL, its->numa_node);
336693f94ea0SMarc Zyngier 	if (alloc_lpis) {
336738dd7c49SMarc Zyngier 		lpi_map = its_lpi_alloc(nvecs, &lpi_base, &nr_lpis);
3368591e5becSMarc Zyngier 		if (lpi_map)
33696396bb22SKees Cook 			col_map = kcalloc(nr_lpis, sizeof(*col_map),
337093f94ea0SMarc Zyngier 					  GFP_KERNEL);
337193f94ea0SMarc Zyngier 	} else {
33726396bb22SKees Cook 		col_map = kcalloc(nr_ites, sizeof(*col_map), GFP_KERNEL);
337393f94ea0SMarc Zyngier 		nr_lpis = 0;
337493f94ea0SMarc Zyngier 		lpi_base = 0;
337593f94ea0SMarc Zyngier 	}
337684a6a2e7SMarc Zyngier 
337793f94ea0SMarc Zyngier 	if (!dev || !itt ||  !col_map || (!lpi_map && alloc_lpis)) {
337884a6a2e7SMarc Zyngier 		kfree(dev);
337984a6a2e7SMarc Zyngier 		kfree(itt);
338084a6a2e7SMarc Zyngier 		kfree(lpi_map);
3381591e5becSMarc Zyngier 		kfree(col_map);
338284a6a2e7SMarc Zyngier 		return NULL;
338384a6a2e7SMarc Zyngier 	}
338484a6a2e7SMarc Zyngier 
3385328191c0SVladimir Murzin 	gic_flush_dcache_to_poc(itt, sz);
33865a9a8915SMarc Zyngier 
338784a6a2e7SMarc Zyngier 	dev->its = its;
338884a6a2e7SMarc Zyngier 	dev->itt = itt;
3389c8481267SMarc Zyngier 	dev->nr_ites = nr_ites;
3390591e5becSMarc Zyngier 	dev->event_map.lpi_map = lpi_map;
3391591e5becSMarc Zyngier 	dev->event_map.col_map = col_map;
3392591e5becSMarc Zyngier 	dev->event_map.lpi_base = lpi_base;
3393591e5becSMarc Zyngier 	dev->event_map.nr_lpis = nr_lpis;
339411635fa2SMarc Zyngier 	raw_spin_lock_init(&dev->event_map.vlpi_lock);
339584a6a2e7SMarc Zyngier 	dev->device_id = dev_id;
339684a6a2e7SMarc Zyngier 	INIT_LIST_HEAD(&dev->entry);
339784a6a2e7SMarc Zyngier 
33983e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
339984a6a2e7SMarc Zyngier 	list_add(&dev->entry, &its->its_device_list);
34003e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
340184a6a2e7SMarc Zyngier 
340284a6a2e7SMarc Zyngier 	/* Map device to its ITT */
340384a6a2e7SMarc Zyngier 	its_send_mapd(dev, 1);
340484a6a2e7SMarc Zyngier 
340584a6a2e7SMarc Zyngier 	return dev;
340684a6a2e7SMarc Zyngier }
340784a6a2e7SMarc Zyngier 
340884a6a2e7SMarc Zyngier static void its_free_device(struct its_device *its_dev)
340984a6a2e7SMarc Zyngier {
34103e39e8f5SMarc Zyngier 	unsigned long flags;
34113e39e8f5SMarc Zyngier 
34123e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its_dev->its->lock, flags);
341384a6a2e7SMarc Zyngier 	list_del(&its_dev->entry);
34143e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its_dev->its->lock, flags);
3415898aa5ceSMarc Zyngier 	kfree(its_dev->event_map.col_map);
341684a6a2e7SMarc Zyngier 	kfree(its_dev->itt);
341784a6a2e7SMarc Zyngier 	kfree(its_dev);
341884a6a2e7SMarc Zyngier }
3419b48ac83dSMarc Zyngier 
34208208d170SMarc Zyngier static int its_alloc_device_irq(struct its_device *dev, int nvecs, irq_hw_number_t *hwirq)
3421b48ac83dSMarc Zyngier {
3422b48ac83dSMarc Zyngier 	int idx;
3423b48ac83dSMarc Zyngier 
3424342be106SZenghui Yu 	/* Find a free LPI region in lpi_map and allocate them. */
34258208d170SMarc Zyngier 	idx = bitmap_find_free_region(dev->event_map.lpi_map,
34268208d170SMarc Zyngier 				      dev->event_map.nr_lpis,
34278208d170SMarc Zyngier 				      get_count_order(nvecs));
34288208d170SMarc Zyngier 	if (idx < 0)
3429b48ac83dSMarc Zyngier 		return -ENOSPC;
3430b48ac83dSMarc Zyngier 
3431591e5becSMarc Zyngier 	*hwirq = dev->event_map.lpi_base + idx;
3432b48ac83dSMarc Zyngier 
3433b48ac83dSMarc Zyngier 	return 0;
3434b48ac83dSMarc Zyngier }
3435b48ac83dSMarc Zyngier 
343654456db9SMarc Zyngier static int its_msi_prepare(struct irq_domain *domain, struct device *dev,
3437b48ac83dSMarc Zyngier 			   int nvec, msi_alloc_info_t *info)
3438b48ac83dSMarc Zyngier {
3439b48ac83dSMarc Zyngier 	struct its_node *its;
3440b48ac83dSMarc Zyngier 	struct its_device *its_dev;
344154456db9SMarc Zyngier 	struct msi_domain_info *msi_info;
344254456db9SMarc Zyngier 	u32 dev_id;
34439791ec7dSMarc Zyngier 	int err = 0;
3444b48ac83dSMarc Zyngier 
344554456db9SMarc Zyngier 	/*
3446a7c90f51SJulien Grall 	 * We ignore "dev" entirely, and rely on the dev_id that has
344754456db9SMarc Zyngier 	 * been passed via the scratchpad. This limits this domain's
344854456db9SMarc Zyngier 	 * usefulness to upper layers that definitely know that they
344954456db9SMarc Zyngier 	 * are built on top of the ITS.
345054456db9SMarc Zyngier 	 */
345154456db9SMarc Zyngier 	dev_id = info->scratchpad[0].ul;
345254456db9SMarc Zyngier 
345354456db9SMarc Zyngier 	msi_info = msi_get_domain_info(domain);
345454456db9SMarc Zyngier 	its = msi_info->data;
345554456db9SMarc Zyngier 
345620b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi &&
345720b3d54eSMarc Zyngier 	    vpe_proxy.dev &&
345820b3d54eSMarc Zyngier 	    vpe_proxy.dev->its == its &&
345920b3d54eSMarc Zyngier 	    dev_id == vpe_proxy.dev->device_id) {
346020b3d54eSMarc Zyngier 		/* Bad luck. Get yourself a better implementation */
346120b3d54eSMarc Zyngier 		WARN_ONCE(1, "DevId %x clashes with GICv4 VPE proxy device\n",
346220b3d54eSMarc Zyngier 			  dev_id);
346320b3d54eSMarc Zyngier 		return -EINVAL;
346420b3d54eSMarc Zyngier 	}
346520b3d54eSMarc Zyngier 
34669791ec7dSMarc Zyngier 	mutex_lock(&its->dev_alloc_lock);
3467f130420eSMarc Zyngier 	its_dev = its_find_device(its, dev_id);
3468e8137f4fSMarc Zyngier 	if (its_dev) {
3469e8137f4fSMarc Zyngier 		/*
3470e8137f4fSMarc Zyngier 		 * We already have seen this ID, probably through
3471e8137f4fSMarc Zyngier 		 * another alias (PCI bridge of some sort). No need to
3472e8137f4fSMarc Zyngier 		 * create the device.
3473e8137f4fSMarc Zyngier 		 */
34749791ec7dSMarc Zyngier 		its_dev->shared = true;
3475f130420eSMarc Zyngier 		pr_debug("Reusing ITT for devID %x\n", dev_id);
3476e8137f4fSMarc Zyngier 		goto out;
3477e8137f4fSMarc Zyngier 	}
3478b48ac83dSMarc Zyngier 
347993f94ea0SMarc Zyngier 	its_dev = its_create_device(its, dev_id, nvec, true);
34809791ec7dSMarc Zyngier 	if (!its_dev) {
34819791ec7dSMarc Zyngier 		err = -ENOMEM;
34829791ec7dSMarc Zyngier 		goto out;
34839791ec7dSMarc Zyngier 	}
3484b48ac83dSMarc Zyngier 
3485f130420eSMarc Zyngier 	pr_debug("ITT %d entries, %d bits\n", nvec, ilog2(nvec));
3486e8137f4fSMarc Zyngier out:
34879791ec7dSMarc Zyngier 	mutex_unlock(&its->dev_alloc_lock);
3488b48ac83dSMarc Zyngier 	info->scratchpad[0].ptr = its_dev;
34899791ec7dSMarc Zyngier 	return err;
3490b48ac83dSMarc Zyngier }
3491b48ac83dSMarc Zyngier 
349254456db9SMarc Zyngier static struct msi_domain_ops its_msi_domain_ops = {
349354456db9SMarc Zyngier 	.msi_prepare	= its_msi_prepare,
349454456db9SMarc Zyngier };
349554456db9SMarc Zyngier 
3496b48ac83dSMarc Zyngier static int its_irq_gic_domain_alloc(struct irq_domain *domain,
3497b48ac83dSMarc Zyngier 				    unsigned int virq,
3498b48ac83dSMarc Zyngier 				    irq_hw_number_t hwirq)
3499b48ac83dSMarc Zyngier {
3500f833f57fSMarc Zyngier 	struct irq_fwspec fwspec;
3501b48ac83dSMarc Zyngier 
3502f833f57fSMarc Zyngier 	if (irq_domain_get_of_node(domain->parent)) {
3503f833f57fSMarc Zyngier 		fwspec.fwnode = domain->parent->fwnode;
3504f833f57fSMarc Zyngier 		fwspec.param_count = 3;
3505f833f57fSMarc Zyngier 		fwspec.param[0] = GIC_IRQ_TYPE_LPI;
3506f833f57fSMarc Zyngier 		fwspec.param[1] = hwirq;
3507f833f57fSMarc Zyngier 		fwspec.param[2] = IRQ_TYPE_EDGE_RISING;
35083f010cf1STomasz Nowicki 	} else if (is_fwnode_irqchip(domain->parent->fwnode)) {
35093f010cf1STomasz Nowicki 		fwspec.fwnode = domain->parent->fwnode;
35103f010cf1STomasz Nowicki 		fwspec.param_count = 2;
35113f010cf1STomasz Nowicki 		fwspec.param[0] = hwirq;
35123f010cf1STomasz Nowicki 		fwspec.param[1] = IRQ_TYPE_EDGE_RISING;
3513f833f57fSMarc Zyngier 	} else {
3514f833f57fSMarc Zyngier 		return -EINVAL;
3515f833f57fSMarc Zyngier 	}
3516b48ac83dSMarc Zyngier 
3517f833f57fSMarc Zyngier 	return irq_domain_alloc_irqs_parent(domain, virq, 1, &fwspec);
3518b48ac83dSMarc Zyngier }
3519b48ac83dSMarc Zyngier 
3520b48ac83dSMarc Zyngier static int its_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
3521b48ac83dSMarc Zyngier 				unsigned int nr_irqs, void *args)
3522b48ac83dSMarc Zyngier {
3523b48ac83dSMarc Zyngier 	msi_alloc_info_t *info = args;
3524b48ac83dSMarc Zyngier 	struct its_device *its_dev = info->scratchpad[0].ptr;
352535ae7df2SJulien Grall 	struct its_node *its = its_dev->its;
3526f0c7bacaSThomas Gleixner 	struct irq_data *irqd;
3527b48ac83dSMarc Zyngier 	irq_hw_number_t hwirq;
3528b48ac83dSMarc Zyngier 	int err;
3529b48ac83dSMarc Zyngier 	int i;
3530b48ac83dSMarc Zyngier 
35318208d170SMarc Zyngier 	err = its_alloc_device_irq(its_dev, nr_irqs, &hwirq);
3532b48ac83dSMarc Zyngier 	if (err)
3533b48ac83dSMarc Zyngier 		return err;
3534b48ac83dSMarc Zyngier 
353535ae7df2SJulien Grall 	err = iommu_dma_prepare_msi(info->desc, its->get_msi_base(its_dev));
353635ae7df2SJulien Grall 	if (err)
353735ae7df2SJulien Grall 		return err;
353835ae7df2SJulien Grall 
35398208d170SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
35408208d170SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i, hwirq + i);
3541b48ac83dSMarc Zyngier 		if (err)
3542b48ac83dSMarc Zyngier 			return err;
3543b48ac83dSMarc Zyngier 
3544b48ac83dSMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i,
35458208d170SMarc Zyngier 					      hwirq + i, &its_irq_chip, its_dev);
3546f0c7bacaSThomas Gleixner 		irqd = irq_get_irq_data(virq + i);
3547f0c7bacaSThomas Gleixner 		irqd_set_single_target(irqd);
3548f0c7bacaSThomas Gleixner 		irqd_set_affinity_on_activate(irqd);
3549f130420eSMarc Zyngier 		pr_debug("ID:%d pID:%d vID:%d\n",
35508208d170SMarc Zyngier 			 (int)(hwirq + i - its_dev->event_map.lpi_base),
35518208d170SMarc Zyngier 			 (int)(hwirq + i), virq + i);
3552b48ac83dSMarc Zyngier 	}
3553b48ac83dSMarc Zyngier 
3554b48ac83dSMarc Zyngier 	return 0;
3555b48ac83dSMarc Zyngier }
3556b48ac83dSMarc Zyngier 
355772491643SThomas Gleixner static int its_irq_domain_activate(struct irq_domain *domain,
3558702cb0a0SThomas Gleixner 				   struct irq_data *d, bool reserve)
3559aca268dfSMarc Zyngier {
3560aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
3561aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
35620d224d35SMarc Zyngier 	int cpu;
3563fbf8f40eSGanapatrao Kulkarni 
3564c5d6082dSMarc Zyngier 	cpu = its_select_cpu(d, cpu_online_mask);
3565c5d6082dSMarc Zyngier 	if (cpu < 0 || cpu >= nr_cpu_ids)
3566c1797b11SYang Yingliang 		return -EINVAL;
3567c1797b11SYang Yingliang 
35682f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, cpu);
35690d224d35SMarc Zyngier 	its_dev->event_map.col_map[event] = cpu;
35700d224d35SMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
3571591e5becSMarc Zyngier 
3572aca268dfSMarc Zyngier 	/* Map the GIC IRQ and event to the device */
35736a25ad3aSMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
357472491643SThomas Gleixner 	return 0;
3575aca268dfSMarc Zyngier }
3576aca268dfSMarc Zyngier 
3577aca268dfSMarc Zyngier static void its_irq_domain_deactivate(struct irq_domain *domain,
3578aca268dfSMarc Zyngier 				      struct irq_data *d)
3579aca268dfSMarc Zyngier {
3580aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
3581aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
3582aca268dfSMarc Zyngier 
35832f13ff1dSMarc Zyngier 	its_dec_lpi_count(d, its_dev->event_map.col_map[event]);
3584aca268dfSMarc Zyngier 	/* Stop the delivery of interrupts */
3585aca268dfSMarc Zyngier 	its_send_discard(its_dev, event);
3586aca268dfSMarc Zyngier }
3587aca268dfSMarc Zyngier 
3588b48ac83dSMarc Zyngier static void its_irq_domain_free(struct irq_domain *domain, unsigned int virq,
3589b48ac83dSMarc Zyngier 				unsigned int nr_irqs)
3590b48ac83dSMarc Zyngier {
3591b48ac83dSMarc Zyngier 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
3592b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
35939791ec7dSMarc Zyngier 	struct its_node *its = its_dev->its;
3594b48ac83dSMarc Zyngier 	int i;
3595b48ac83dSMarc Zyngier 
3596c9c96e30SMarc Zyngier 	bitmap_release_region(its_dev->event_map.lpi_map,
3597c9c96e30SMarc Zyngier 			      its_get_event_id(irq_domain_get_irq_data(domain, virq)),
3598c9c96e30SMarc Zyngier 			      get_count_order(nr_irqs));
3599c9c96e30SMarc Zyngier 
3600b48ac83dSMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
3601b48ac83dSMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
3602b48ac83dSMarc Zyngier 								virq + i);
3603b48ac83dSMarc Zyngier 		/* Nuke the entry in the domain */
36042da39949SMarc Zyngier 		irq_domain_reset_irq_data(data);
3605b48ac83dSMarc Zyngier 	}
3606b48ac83dSMarc Zyngier 
36079791ec7dSMarc Zyngier 	mutex_lock(&its->dev_alloc_lock);
36089791ec7dSMarc Zyngier 
36099791ec7dSMarc Zyngier 	/*
36109791ec7dSMarc Zyngier 	 * If all interrupts have been freed, start mopping the
36119791ec7dSMarc Zyngier 	 * floor. This is conditionned on the device not being shared.
36129791ec7dSMarc Zyngier 	 */
36139791ec7dSMarc Zyngier 	if (!its_dev->shared &&
36149791ec7dSMarc Zyngier 	    bitmap_empty(its_dev->event_map.lpi_map,
3615591e5becSMarc Zyngier 			 its_dev->event_map.nr_lpis)) {
361638dd7c49SMarc Zyngier 		its_lpi_free(its_dev->event_map.lpi_map,
3617cf2be8baSMarc Zyngier 			     its_dev->event_map.lpi_base,
3618cf2be8baSMarc Zyngier 			     its_dev->event_map.nr_lpis);
3619b48ac83dSMarc Zyngier 
3620b48ac83dSMarc Zyngier 		/* Unmap device/itt */
3621b48ac83dSMarc Zyngier 		its_send_mapd(its_dev, 0);
3622b48ac83dSMarc Zyngier 		its_free_device(its_dev);
3623b48ac83dSMarc Zyngier 	}
3624b48ac83dSMarc Zyngier 
36259791ec7dSMarc Zyngier 	mutex_unlock(&its->dev_alloc_lock);
36269791ec7dSMarc Zyngier 
3627b48ac83dSMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
3628b48ac83dSMarc Zyngier }
3629b48ac83dSMarc Zyngier 
3630b48ac83dSMarc Zyngier static const struct irq_domain_ops its_domain_ops = {
3631b48ac83dSMarc Zyngier 	.alloc			= its_irq_domain_alloc,
3632b48ac83dSMarc Zyngier 	.free			= its_irq_domain_free,
3633aca268dfSMarc Zyngier 	.activate		= its_irq_domain_activate,
3634aca268dfSMarc Zyngier 	.deactivate		= its_irq_domain_deactivate,
3635b48ac83dSMarc Zyngier };
36364c21f3c2SMarc Zyngier 
363720b3d54eSMarc Zyngier /*
363820b3d54eSMarc Zyngier  * This is insane.
363920b3d54eSMarc Zyngier  *
36400684c704SMarc Zyngier  * If a GICv4.0 doesn't implement Direct LPIs (which is extremely
364120b3d54eSMarc Zyngier  * likely), the only way to perform an invalidate is to use a fake
364220b3d54eSMarc Zyngier  * device to issue an INV command, implying that the LPI has first
364320b3d54eSMarc Zyngier  * been mapped to some event on that device. Since this is not exactly
364420b3d54eSMarc Zyngier  * cheap, we try to keep that mapping around as long as possible, and
364520b3d54eSMarc Zyngier  * only issue an UNMAP if we're short on available slots.
364620b3d54eSMarc Zyngier  *
364720b3d54eSMarc Zyngier  * Broken by design(tm).
36480684c704SMarc Zyngier  *
36490684c704SMarc Zyngier  * GICv4.1, on the other hand, mandates that we're able to invalidate
36500684c704SMarc Zyngier  * by writing to a MMIO register. It doesn't implement the whole of
36510684c704SMarc Zyngier  * DirectLPI, but that's good enough. And most of the time, we don't
36520684c704SMarc Zyngier  * even have to invalidate anything, as the redistributor can be told
36530684c704SMarc Zyngier  * whether to generate a doorbell or not (we thus leave it enabled,
36540684c704SMarc Zyngier  * always).
365520b3d54eSMarc Zyngier  */
365620b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap_locked(struct its_vpe *vpe)
365720b3d54eSMarc Zyngier {
36580684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
36590684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
36600684c704SMarc Zyngier 		return;
36610684c704SMarc Zyngier 
366220b3d54eSMarc Zyngier 	/* Already unmapped? */
366320b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event == -1)
366420b3d54eSMarc Zyngier 		return;
366520b3d54eSMarc Zyngier 
366620b3d54eSMarc Zyngier 	its_send_discard(vpe_proxy.dev, vpe->vpe_proxy_event);
366720b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe->vpe_proxy_event] = NULL;
366820b3d54eSMarc Zyngier 
366920b3d54eSMarc Zyngier 	/*
367020b3d54eSMarc Zyngier 	 * We don't track empty slots at all, so let's move the
367120b3d54eSMarc Zyngier 	 * next_victim pointer if we can quickly reuse that slot
367220b3d54eSMarc Zyngier 	 * instead of nuking an existing entry. Not clear that this is
367320b3d54eSMarc Zyngier 	 * always a win though, and this might just generate a ripple
367420b3d54eSMarc Zyngier 	 * effect... Let's just hope VPEs don't migrate too often.
367520b3d54eSMarc Zyngier 	 */
367620b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
367720b3d54eSMarc Zyngier 		vpe_proxy.next_victim = vpe->vpe_proxy_event;
367820b3d54eSMarc Zyngier 
367920b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = -1;
368020b3d54eSMarc Zyngier }
368120b3d54eSMarc Zyngier 
368220b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap(struct its_vpe *vpe)
368320b3d54eSMarc Zyngier {
36840684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
36850684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
36860684c704SMarc Zyngier 		return;
36870684c704SMarc Zyngier 
368820b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi) {
368920b3d54eSMarc Zyngier 		unsigned long flags;
369020b3d54eSMarc Zyngier 
369120b3d54eSMarc Zyngier 		raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
369220b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe);
369320b3d54eSMarc Zyngier 		raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
369420b3d54eSMarc Zyngier 	}
369520b3d54eSMarc Zyngier }
369620b3d54eSMarc Zyngier 
369720b3d54eSMarc Zyngier static void its_vpe_db_proxy_map_locked(struct its_vpe *vpe)
369820b3d54eSMarc Zyngier {
36990684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
37000684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
37010684c704SMarc Zyngier 		return;
37020684c704SMarc Zyngier 
370320b3d54eSMarc Zyngier 	/* Already mapped? */
370420b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event != -1)
370520b3d54eSMarc Zyngier 		return;
370620b3d54eSMarc Zyngier 
370720b3d54eSMarc Zyngier 	/* This slot was already allocated. Kick the other VPE out. */
370820b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
370920b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe_proxy.vpes[vpe_proxy.next_victim]);
371020b3d54eSMarc Zyngier 
371120b3d54eSMarc Zyngier 	/* Map the new VPE instead */
371220b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe_proxy.next_victim] = vpe;
371320b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = vpe_proxy.next_victim;
371420b3d54eSMarc Zyngier 	vpe_proxy.next_victim = (vpe_proxy.next_victim + 1) % vpe_proxy.dev->nr_ites;
371520b3d54eSMarc Zyngier 
371620b3d54eSMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = vpe->col_idx;
371720b3d54eSMarc Zyngier 	its_send_mapti(vpe_proxy.dev, vpe->vpe_db_lpi, vpe->vpe_proxy_event);
371820b3d54eSMarc Zyngier }
371920b3d54eSMarc Zyngier 
3720958b90d1SMarc Zyngier static void its_vpe_db_proxy_move(struct its_vpe *vpe, int from, int to)
3721958b90d1SMarc Zyngier {
3722958b90d1SMarc Zyngier 	unsigned long flags;
3723958b90d1SMarc Zyngier 	struct its_collection *target_col;
3724958b90d1SMarc Zyngier 
37250684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
37260684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
37270684c704SMarc Zyngier 		return;
37280684c704SMarc Zyngier 
3729958b90d1SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3730958b90d1SMarc Zyngier 		void __iomem *rdbase;
3731958b90d1SMarc Zyngier 
3732958b90d1SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, from)->rd_base;
3733958b90d1SMarc Zyngier 		gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
37342f4f064bSMarc Zyngier 		wait_for_syncr(rdbase);
3735958b90d1SMarc Zyngier 
3736958b90d1SMarc Zyngier 		return;
3737958b90d1SMarc Zyngier 	}
3738958b90d1SMarc Zyngier 
3739958b90d1SMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
3740958b90d1SMarc Zyngier 
3741958b90d1SMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
3742958b90d1SMarc Zyngier 
3743958b90d1SMarc Zyngier 	target_col = &vpe_proxy.dev->its->collections[to];
3744958b90d1SMarc Zyngier 	its_send_movi(vpe_proxy.dev, target_col, vpe->vpe_proxy_event);
3745958b90d1SMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = to;
3746958b90d1SMarc Zyngier 
3747958b90d1SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
3748958b90d1SMarc Zyngier }
3749958b90d1SMarc Zyngier 
37503171a47aSMarc Zyngier static int its_vpe_set_affinity(struct irq_data *d,
37513171a47aSMarc Zyngier 				const struct cpumask *mask_val,
37523171a47aSMarc Zyngier 				bool force)
37533171a47aSMarc Zyngier {
37543171a47aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3755dd3f050aSMarc Zyngier 	int from, cpu = cpumask_first(mask_val);
3756f3a05921SMarc Zyngier 	unsigned long flags;
37573171a47aSMarc Zyngier 
37583171a47aSMarc Zyngier 	/*
37593171a47aSMarc Zyngier 	 * Changing affinity is mega expensive, so let's be as lazy as
376020b3d54eSMarc Zyngier 	 * we can and only do it if we really have to. Also, if mapped
3761958b90d1SMarc Zyngier 	 * into the proxy device, we need to move the doorbell
3762958b90d1SMarc Zyngier 	 * interrupt to its new location.
3763f3a05921SMarc Zyngier 	 *
3764f3a05921SMarc Zyngier 	 * Another thing is that changing the affinity of a vPE affects
3765f3a05921SMarc Zyngier 	 * *other interrupts* such as all the vLPIs that are routed to
3766f3a05921SMarc Zyngier 	 * this vPE. This means that the irq_desc lock is not enough to
3767f3a05921SMarc Zyngier 	 * protect us, and that we must ensure nobody samples vpe->col_idx
3768f3a05921SMarc Zyngier 	 * during the update, hence the lock below which must also be
3769f3a05921SMarc Zyngier 	 * taken on any vLPI handling path that evaluates vpe->col_idx.
37703171a47aSMarc Zyngier 	 */
3771f3a05921SMarc Zyngier 	from = vpe_to_cpuid_lock(vpe, &flags);
3772f3a05921SMarc Zyngier 	if (from == cpu)
3773dd3f050aSMarc Zyngier 		goto out;
3774958b90d1SMarc Zyngier 
37753171a47aSMarc Zyngier 	vpe->col_idx = cpu;
3776dd3f050aSMarc Zyngier 
3777dd3f050aSMarc Zyngier 	/*
3778dd3f050aSMarc Zyngier 	 * GICv4.1 allows us to skip VMOVP if moving to a cpu whose RD
3779dd3f050aSMarc Zyngier 	 * is sharing its VPE table with the current one.
3780dd3f050aSMarc Zyngier 	 */
3781dd3f050aSMarc Zyngier 	if (gic_data_rdist_cpu(cpu)->vpe_table_mask &&
3782dd3f050aSMarc Zyngier 	    cpumask_test_cpu(from, gic_data_rdist_cpu(cpu)->vpe_table_mask))
3783dd3f050aSMarc Zyngier 		goto out;
3784dd3f050aSMarc Zyngier 
37853171a47aSMarc Zyngier 	its_send_vmovp(vpe);
3786958b90d1SMarc Zyngier 	its_vpe_db_proxy_move(vpe, from, cpu);
37873171a47aSMarc Zyngier 
3788dd3f050aSMarc Zyngier out:
378944c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
3790f3a05921SMarc Zyngier 	vpe_to_cpuid_unlock(vpe, flags);
379144c4c25eSMarc Zyngier 
37923171a47aSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
37933171a47aSMarc Zyngier }
37943171a47aSMarc Zyngier 
379596806229SMarc Zyngier static void its_wait_vpt_parse_complete(void)
379696806229SMarc Zyngier {
379796806229SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
379896806229SMarc Zyngier 	u64 val;
379996806229SMarc Zyngier 
380096806229SMarc Zyngier 	if (!gic_rdists->has_vpend_valid_dirty)
380196806229SMarc Zyngier 		return;
380296806229SMarc Zyngier 
380331dbb6b1SZenghui Yu 	WARN_ON_ONCE(readq_relaxed_poll_timeout_atomic(vlpi_base + GICR_VPENDBASER,
380496806229SMarc Zyngier 						       val,
380596806229SMarc Zyngier 						       !(val & GICR_VPENDBASER_Dirty),
380696806229SMarc Zyngier 						       10, 500));
380796806229SMarc Zyngier }
380896806229SMarc Zyngier 
3809e643d803SMarc Zyngier static void its_vpe_schedule(struct its_vpe *vpe)
3810e643d803SMarc Zyngier {
381150c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3812e643d803SMarc Zyngier 	u64 val;
3813e643d803SMarc Zyngier 
3814e643d803SMarc Zyngier 	/* Schedule the VPE */
3815e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->its_vm->vprop_page)) &
3816e643d803SMarc Zyngier 		GENMASK_ULL(51, 12);
3817e643d803SMarc Zyngier 	val |= (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
3818e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
3819e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
38205186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
3821e643d803SMarc Zyngier 
3822e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->vpt_page)) &
3823e643d803SMarc Zyngier 		GENMASK_ULL(51, 16);
3824e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_RaWaWb;
3825b2cb11f4SHeyi Guo 	val |= GICR_VPENDBASER_InnerShareable;
3826e643d803SMarc Zyngier 	/*
3827e643d803SMarc Zyngier 	 * There is no good way of finding out if the pending table is
3828e643d803SMarc Zyngier 	 * empty as we can race against the doorbell interrupt very
3829e643d803SMarc Zyngier 	 * easily. So in the end, vpe->pending_last is only an
3830e643d803SMarc Zyngier 	 * indication that the vcpu has something pending, not one
3831e643d803SMarc Zyngier 	 * that the pending table is empty. A good implementation
3832e643d803SMarc Zyngier 	 * would be able to read its coarse map pretty quickly anyway,
3833e643d803SMarc Zyngier 	 * making this a tolerable issue.
3834e643d803SMarc Zyngier 	 */
3835e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_PendingLast;
3836e643d803SMarc Zyngier 	val |= vpe->idai ? GICR_VPENDBASER_IDAI : 0;
3837e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
38385186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
383996806229SMarc Zyngier 
384096806229SMarc Zyngier 	its_wait_vpt_parse_complete();
3841e643d803SMarc Zyngier }
3842e643d803SMarc Zyngier 
3843e643d803SMarc Zyngier static void its_vpe_deschedule(struct its_vpe *vpe)
3844e643d803SMarc Zyngier {
384550c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3846e643d803SMarc Zyngier 	u64 val;
3847e643d803SMarc Zyngier 
3848e64fab1aSMarc Zyngier 	val = its_clear_vpend_valid(vlpi_base, 0, 0);
3849e643d803SMarc Zyngier 
3850e643d803SMarc Zyngier 	vpe->idai = !!(val & GICR_VPENDBASER_IDAI);
3851e643d803SMarc Zyngier 	vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
3852e643d803SMarc Zyngier }
3853e643d803SMarc Zyngier 
385440619a2eSMarc Zyngier static void its_vpe_invall(struct its_vpe *vpe)
385540619a2eSMarc Zyngier {
385640619a2eSMarc Zyngier 	struct its_node *its;
385740619a2eSMarc Zyngier 
385840619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
38590dd57fedSMarc Zyngier 		if (!is_v4(its))
386040619a2eSMarc Zyngier 			continue;
386140619a2eSMarc Zyngier 
38622247e1bfSMarc Zyngier 		if (its_list_map && !vpe->its_vm->vlpi_count[its->list_nr])
38632247e1bfSMarc Zyngier 			continue;
38642247e1bfSMarc Zyngier 
38653c1cceebSMarc Zyngier 		/*
38663c1cceebSMarc Zyngier 		 * Sending a VINVALL to a single ITS is enough, as all
38673c1cceebSMarc Zyngier 		 * we need is to reach the redistributors.
38683c1cceebSMarc Zyngier 		 */
386940619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
38703c1cceebSMarc Zyngier 		return;
387140619a2eSMarc Zyngier 	}
387240619a2eSMarc Zyngier }
387340619a2eSMarc Zyngier 
3874e643d803SMarc Zyngier static int its_vpe_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
3875e643d803SMarc Zyngier {
3876e643d803SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3877e643d803SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
3878e643d803SMarc Zyngier 
3879e643d803SMarc Zyngier 	switch (info->cmd_type) {
3880e643d803SMarc Zyngier 	case SCHEDULE_VPE:
3881e643d803SMarc Zyngier 		its_vpe_schedule(vpe);
3882e643d803SMarc Zyngier 		return 0;
3883e643d803SMarc Zyngier 
3884e643d803SMarc Zyngier 	case DESCHEDULE_VPE:
3885e643d803SMarc Zyngier 		its_vpe_deschedule(vpe);
3886e643d803SMarc Zyngier 		return 0;
3887e643d803SMarc Zyngier 
38885e2f7642SMarc Zyngier 	case INVALL_VPE:
388940619a2eSMarc Zyngier 		its_vpe_invall(vpe);
38905e2f7642SMarc Zyngier 		return 0;
38915e2f7642SMarc Zyngier 
3892e643d803SMarc Zyngier 	default:
3893e643d803SMarc Zyngier 		return -EINVAL;
3894e643d803SMarc Zyngier 	}
3895e643d803SMarc Zyngier }
3896e643d803SMarc Zyngier 
389720b3d54eSMarc Zyngier static void its_vpe_send_cmd(struct its_vpe *vpe,
389820b3d54eSMarc Zyngier 			     void (*cmd)(struct its_device *, u32))
389920b3d54eSMarc Zyngier {
390020b3d54eSMarc Zyngier 	unsigned long flags;
390120b3d54eSMarc Zyngier 
390220b3d54eSMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
390320b3d54eSMarc Zyngier 
390420b3d54eSMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
390520b3d54eSMarc Zyngier 	cmd(vpe_proxy.dev, vpe->vpe_proxy_event);
390620b3d54eSMarc Zyngier 
390720b3d54eSMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
390820b3d54eSMarc Zyngier }
390920b3d54eSMarc Zyngier 
3910f6a91da7SMarc Zyngier static void its_vpe_send_inv(struct irq_data *d)
3911f6a91da7SMarc Zyngier {
3912f6a91da7SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
391320b3d54eSMarc Zyngier 
391420b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3915f6a91da7SMarc Zyngier 		void __iomem *rdbase;
3916f6a91da7SMarc Zyngier 
3917425c09beSMarc Zyngier 		/* Target the redistributor this VPE is currently known on */
39189058a4e9SMarc Zyngier 		raw_spin_lock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
3919f6a91da7SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
3920425c09beSMarc Zyngier 		gic_write_lpir(d->parent_data->hwirq, rdbase + GICR_INVLPIR);
39212f4f064bSMarc Zyngier 		wait_for_syncr(rdbase);
39229058a4e9SMarc Zyngier 		raw_spin_unlock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
392320b3d54eSMarc Zyngier 	} else {
392420b3d54eSMarc Zyngier 		its_vpe_send_cmd(vpe, its_send_inv);
392520b3d54eSMarc Zyngier 	}
3926f6a91da7SMarc Zyngier }
3927f6a91da7SMarc Zyngier 
3928f6a91da7SMarc Zyngier static void its_vpe_mask_irq(struct irq_data *d)
3929f6a91da7SMarc Zyngier {
3930f6a91da7SMarc Zyngier 	/*
3931f6a91da7SMarc Zyngier 	 * We need to unmask the LPI, which is described by the parent
3932f6a91da7SMarc Zyngier 	 * irq_data. Instead of calling into the parent (which won't
3933f6a91da7SMarc Zyngier 	 * exactly do the right thing, let's simply use the
3934f6a91da7SMarc Zyngier 	 * parent_data pointer. Yes, I'm naughty.
3935f6a91da7SMarc Zyngier 	 */
3936f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
3937f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
3938f6a91da7SMarc Zyngier }
3939f6a91da7SMarc Zyngier 
3940f6a91da7SMarc Zyngier static void its_vpe_unmask_irq(struct irq_data *d)
3941f6a91da7SMarc Zyngier {
3942f6a91da7SMarc Zyngier 	/* Same hack as above... */
3943f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
3944f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
3945f6a91da7SMarc Zyngier }
3946f6a91da7SMarc Zyngier 
3947e57a3e28SMarc Zyngier static int its_vpe_set_irqchip_state(struct irq_data *d,
3948e57a3e28SMarc Zyngier 				     enum irqchip_irq_state which,
3949e57a3e28SMarc Zyngier 				     bool state)
3950e57a3e28SMarc Zyngier {
3951e57a3e28SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3952e57a3e28SMarc Zyngier 
3953e57a3e28SMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
3954e57a3e28SMarc Zyngier 		return -EINVAL;
3955e57a3e28SMarc Zyngier 
3956e57a3e28SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3957e57a3e28SMarc Zyngier 		void __iomem *rdbase;
3958e57a3e28SMarc Zyngier 
3959e57a3e28SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
3960e57a3e28SMarc Zyngier 		if (state) {
3961e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_SETLPIR);
3962e57a3e28SMarc Zyngier 		} else {
3963e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
39642f4f064bSMarc Zyngier 			wait_for_syncr(rdbase);
3965e57a3e28SMarc Zyngier 		}
3966e57a3e28SMarc Zyngier 	} else {
3967e57a3e28SMarc Zyngier 		if (state)
3968e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_int);
3969e57a3e28SMarc Zyngier 		else
3970e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_clear);
3971e57a3e28SMarc Zyngier 	}
3972e57a3e28SMarc Zyngier 
3973e57a3e28SMarc Zyngier 	return 0;
3974e57a3e28SMarc Zyngier }
3975e57a3e28SMarc Zyngier 
39767809f701SMarc Zyngier static int its_vpe_retrigger(struct irq_data *d)
39777809f701SMarc Zyngier {
39787809f701SMarc Zyngier 	return !its_vpe_set_irqchip_state(d, IRQCHIP_STATE_PENDING, true);
39797809f701SMarc Zyngier }
39807809f701SMarc Zyngier 
39818fff27aeSMarc Zyngier static struct irq_chip its_vpe_irq_chip = {
39828fff27aeSMarc Zyngier 	.name			= "GICv4-vpe",
3983f6a91da7SMarc Zyngier 	.irq_mask		= its_vpe_mask_irq,
3984f6a91da7SMarc Zyngier 	.irq_unmask		= its_vpe_unmask_irq,
3985f6a91da7SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
39863171a47aSMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
39877809f701SMarc Zyngier 	.irq_retrigger		= its_vpe_retrigger,
3988e57a3e28SMarc Zyngier 	.irq_set_irqchip_state	= its_vpe_set_irqchip_state,
3989e643d803SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_set_vcpu_affinity,
39908fff27aeSMarc Zyngier };
39918fff27aeSMarc Zyngier 
3992d97c97baSMarc Zyngier static struct its_node *find_4_1_its(void)
3993d97c97baSMarc Zyngier {
3994d97c97baSMarc Zyngier 	static struct its_node *its = NULL;
3995d97c97baSMarc Zyngier 
3996d97c97baSMarc Zyngier 	if (!its) {
3997d97c97baSMarc Zyngier 		list_for_each_entry(its, &its_nodes, entry) {
3998d97c97baSMarc Zyngier 			if (is_v4_1(its))
3999d97c97baSMarc Zyngier 				return its;
4000d97c97baSMarc Zyngier 		}
4001d97c97baSMarc Zyngier 
4002d97c97baSMarc Zyngier 		/* Oops? */
4003d97c97baSMarc Zyngier 		its = NULL;
4004d97c97baSMarc Zyngier 	}
4005d97c97baSMarc Zyngier 
4006d97c97baSMarc Zyngier 	return its;
4007d97c97baSMarc Zyngier }
4008d97c97baSMarc Zyngier 
4009d97c97baSMarc Zyngier static void its_vpe_4_1_send_inv(struct irq_data *d)
4010d97c97baSMarc Zyngier {
4011d97c97baSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4012d97c97baSMarc Zyngier 	struct its_node *its;
4013d97c97baSMarc Zyngier 
4014d97c97baSMarc Zyngier 	/*
4015d97c97baSMarc Zyngier 	 * GICv4.1 wants doorbells to be invalidated using the
4016d97c97baSMarc Zyngier 	 * INVDB command in order to be broadcast to all RDs. Send
4017d97c97baSMarc Zyngier 	 * it to the first valid ITS, and let the HW do its magic.
4018d97c97baSMarc Zyngier 	 */
4019d97c97baSMarc Zyngier 	its = find_4_1_its();
4020d97c97baSMarc Zyngier 	if (its)
4021d97c97baSMarc Zyngier 		its_send_invdb(its, vpe);
4022d97c97baSMarc Zyngier }
4023d97c97baSMarc Zyngier 
4024d97c97baSMarc Zyngier static void its_vpe_4_1_mask_irq(struct irq_data *d)
4025d97c97baSMarc Zyngier {
4026d97c97baSMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
4027d97c97baSMarc Zyngier 	its_vpe_4_1_send_inv(d);
4028d97c97baSMarc Zyngier }
4029d97c97baSMarc Zyngier 
4030d97c97baSMarc Zyngier static void its_vpe_4_1_unmask_irq(struct irq_data *d)
4031d97c97baSMarc Zyngier {
4032d97c97baSMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
4033d97c97baSMarc Zyngier 	its_vpe_4_1_send_inv(d);
4034d97c97baSMarc Zyngier }
4035d97c97baSMarc Zyngier 
403691bf6395SMarc Zyngier static void its_vpe_4_1_schedule(struct its_vpe *vpe,
403791bf6395SMarc Zyngier 				 struct its_cmd_info *info)
403891bf6395SMarc Zyngier {
403991bf6395SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
404091bf6395SMarc Zyngier 	u64 val = 0;
404191bf6395SMarc Zyngier 
404291bf6395SMarc Zyngier 	/* Schedule the VPE */
404391bf6395SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
404491bf6395SMarc Zyngier 	val |= info->g0en ? GICR_VPENDBASER_4_1_VGRP0EN : 0;
404591bf6395SMarc Zyngier 	val |= info->g1en ? GICR_VPENDBASER_4_1_VGRP1EN : 0;
404691bf6395SMarc Zyngier 	val |= FIELD_PREP(GICR_VPENDBASER_4_1_VPEID, vpe->vpe_id);
404791bf6395SMarc Zyngier 
40485186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
404996806229SMarc Zyngier 
405096806229SMarc Zyngier 	its_wait_vpt_parse_complete();
405191bf6395SMarc Zyngier }
405291bf6395SMarc Zyngier 
4053e64fab1aSMarc Zyngier static void its_vpe_4_1_deschedule(struct its_vpe *vpe,
4054e64fab1aSMarc Zyngier 				   struct its_cmd_info *info)
4055e64fab1aSMarc Zyngier {
4056e64fab1aSMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
4057e64fab1aSMarc Zyngier 	u64 val;
4058e64fab1aSMarc Zyngier 
4059e64fab1aSMarc Zyngier 	if (info->req_db) {
4060a3f574cdSMarc Zyngier 		unsigned long flags;
4061a3f574cdSMarc Zyngier 
4062e64fab1aSMarc Zyngier 		/*
4063e64fab1aSMarc Zyngier 		 * vPE is going to block: make the vPE non-resident with
4064e64fab1aSMarc Zyngier 		 * PendingLast clear and DB set. The GIC guarantees that if
4065e64fab1aSMarc Zyngier 		 * we read-back PendingLast clear, then a doorbell will be
4066e64fab1aSMarc Zyngier 		 * delivered when an interrupt comes.
4067a3f574cdSMarc Zyngier 		 *
4068a3f574cdSMarc Zyngier 		 * Note the locking to deal with the concurrent update of
4069a3f574cdSMarc Zyngier 		 * pending_last from the doorbell interrupt handler that can
4070a3f574cdSMarc Zyngier 		 * run concurrently.
4071e64fab1aSMarc Zyngier 		 */
4072a3f574cdSMarc Zyngier 		raw_spin_lock_irqsave(&vpe->vpe_lock, flags);
4073e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base,
4074e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_PendingLast,
4075e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_4_1_DB);
4076e64fab1aSMarc Zyngier 		vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
4077a3f574cdSMarc Zyngier 		raw_spin_unlock_irqrestore(&vpe->vpe_lock, flags);
4078e64fab1aSMarc Zyngier 	} else {
4079e64fab1aSMarc Zyngier 		/*
4080e64fab1aSMarc Zyngier 		 * We're not blocking, so just make the vPE non-resident
4081e64fab1aSMarc Zyngier 		 * with PendingLast set, indicating that we'll be back.
4082e64fab1aSMarc Zyngier 		 */
4083e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base,
4084e64fab1aSMarc Zyngier 					    0,
4085e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_PendingLast);
4086e64fab1aSMarc Zyngier 		vpe->pending_last = true;
4087e64fab1aSMarc Zyngier 	}
4088e64fab1aSMarc Zyngier }
4089e64fab1aSMarc Zyngier 
4090b4a4bd0fSMarc Zyngier static void its_vpe_4_1_invall(struct its_vpe *vpe)
4091b4a4bd0fSMarc Zyngier {
4092b4a4bd0fSMarc Zyngier 	void __iomem *rdbase;
4093b4a4bd0fSMarc Zyngier 	u64 val;
4094b4a4bd0fSMarc Zyngier 
4095b4a4bd0fSMarc Zyngier 	val  = GICR_INVALLR_V;
4096b4a4bd0fSMarc Zyngier 	val |= FIELD_PREP(GICR_INVALLR_VPEID, vpe->vpe_id);
4097b4a4bd0fSMarc Zyngier 
4098b4a4bd0fSMarc Zyngier 	/* Target the redistributor this vPE is currently known on */
40999058a4e9SMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
4100b4a4bd0fSMarc Zyngier 	rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
4101b4a4bd0fSMarc Zyngier 	gic_write_lpir(val, rdbase + GICR_INVALLR);
4102b978c25fSZenghui Yu 
4103b978c25fSZenghui Yu 	wait_for_syncr(rdbase);
41049058a4e9SMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
4105b4a4bd0fSMarc Zyngier }
4106b4a4bd0fSMarc Zyngier 
410729c647f3SMarc Zyngier static int its_vpe_4_1_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
410829c647f3SMarc Zyngier {
410991bf6395SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
411029c647f3SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
411129c647f3SMarc Zyngier 
411229c647f3SMarc Zyngier 	switch (info->cmd_type) {
411329c647f3SMarc Zyngier 	case SCHEDULE_VPE:
411491bf6395SMarc Zyngier 		its_vpe_4_1_schedule(vpe, info);
411529c647f3SMarc Zyngier 		return 0;
411629c647f3SMarc Zyngier 
411729c647f3SMarc Zyngier 	case DESCHEDULE_VPE:
4118e64fab1aSMarc Zyngier 		its_vpe_4_1_deschedule(vpe, info);
411929c647f3SMarc Zyngier 		return 0;
412029c647f3SMarc Zyngier 
412129c647f3SMarc Zyngier 	case INVALL_VPE:
4122b4a4bd0fSMarc Zyngier 		its_vpe_4_1_invall(vpe);
412329c647f3SMarc Zyngier 		return 0;
412429c647f3SMarc Zyngier 
412529c647f3SMarc Zyngier 	default:
412629c647f3SMarc Zyngier 		return -EINVAL;
412729c647f3SMarc Zyngier 	}
412829c647f3SMarc Zyngier }
412929c647f3SMarc Zyngier 
413029c647f3SMarc Zyngier static struct irq_chip its_vpe_4_1_irq_chip = {
413129c647f3SMarc Zyngier 	.name			= "GICv4.1-vpe",
4132d97c97baSMarc Zyngier 	.irq_mask		= its_vpe_4_1_mask_irq,
4133d97c97baSMarc Zyngier 	.irq_unmask		= its_vpe_4_1_unmask_irq,
413429c647f3SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
413529c647f3SMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
413629c647f3SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_4_1_set_vcpu_affinity,
413729c647f3SMarc Zyngier };
413829c647f3SMarc Zyngier 
4139e252cf8aSMarc Zyngier static void its_configure_sgi(struct irq_data *d, bool clear)
4140e252cf8aSMarc Zyngier {
4141e252cf8aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4142e252cf8aSMarc Zyngier 	struct its_cmd_desc desc;
4143e252cf8aSMarc Zyngier 
4144e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.vpe = vpe;
4145e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.sgi = d->hwirq;
4146e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.priority = vpe->sgi_config[d->hwirq].priority;
4147e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.enable = vpe->sgi_config[d->hwirq].enabled;
4148e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.group = vpe->sgi_config[d->hwirq].group;
4149e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.clear = clear;
4150e252cf8aSMarc Zyngier 
4151e252cf8aSMarc Zyngier 	/*
4152e252cf8aSMarc Zyngier 	 * GICv4.1 allows us to send VSGI commands to any ITS as long as the
4153e252cf8aSMarc Zyngier 	 * destination VPE is mapped there. Since we map them eagerly at
4154e252cf8aSMarc Zyngier 	 * activation time, we're pretty sure the first GICv4.1 ITS will do.
4155e252cf8aSMarc Zyngier 	 */
4156e252cf8aSMarc Zyngier 	its_send_single_vcommand(find_4_1_its(), its_build_vsgi_cmd, &desc);
4157e252cf8aSMarc Zyngier }
4158e252cf8aSMarc Zyngier 
4159b4e8d644SMarc Zyngier static void its_sgi_mask_irq(struct irq_data *d)
4160b4e8d644SMarc Zyngier {
4161b4e8d644SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4162b4e8d644SMarc Zyngier 
4163b4e8d644SMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = false;
4164b4e8d644SMarc Zyngier 	its_configure_sgi(d, false);
4165b4e8d644SMarc Zyngier }
4166b4e8d644SMarc Zyngier 
4167b4e8d644SMarc Zyngier static void its_sgi_unmask_irq(struct irq_data *d)
4168b4e8d644SMarc Zyngier {
4169b4e8d644SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4170b4e8d644SMarc Zyngier 
4171b4e8d644SMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = true;
4172b4e8d644SMarc Zyngier 	its_configure_sgi(d, false);
4173b4e8d644SMarc Zyngier }
4174b4e8d644SMarc Zyngier 
4175166cba71SMarc Zyngier static int its_sgi_set_affinity(struct irq_data *d,
4176166cba71SMarc Zyngier 				const struct cpumask *mask_val,
4177166cba71SMarc Zyngier 				bool force)
4178166cba71SMarc Zyngier {
4179166cba71SMarc Zyngier 	/*
4180166cba71SMarc Zyngier 	 * There is no notion of affinity for virtual SGIs, at least
4181166cba71SMarc Zyngier 	 * not on the host (since they can only be targetting a vPE).
4182166cba71SMarc Zyngier 	 * Tell the kernel we've done whatever it asked for.
4183166cba71SMarc Zyngier 	 */
41844b2dfe1eSMarc Zyngier 	irq_data_update_effective_affinity(d, mask_val);
4185166cba71SMarc Zyngier 	return IRQ_SET_MASK_OK;
4186166cba71SMarc Zyngier }
4187166cba71SMarc Zyngier 
41887017ff0eSMarc Zyngier static int its_sgi_set_irqchip_state(struct irq_data *d,
41897017ff0eSMarc Zyngier 				     enum irqchip_irq_state which,
41907017ff0eSMarc Zyngier 				     bool state)
41917017ff0eSMarc Zyngier {
41927017ff0eSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
41937017ff0eSMarc Zyngier 		return -EINVAL;
41947017ff0eSMarc Zyngier 
41957017ff0eSMarc Zyngier 	if (state) {
41967017ff0eSMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
41977017ff0eSMarc Zyngier 		struct its_node *its = find_4_1_its();
41987017ff0eSMarc Zyngier 		u64 val;
41997017ff0eSMarc Zyngier 
42007017ff0eSMarc Zyngier 		val  = FIELD_PREP(GITS_SGIR_VPEID, vpe->vpe_id);
42017017ff0eSMarc Zyngier 		val |= FIELD_PREP(GITS_SGIR_VINTID, d->hwirq);
42027017ff0eSMarc Zyngier 		writeq_relaxed(val, its->sgir_base + GITS_SGIR - SZ_128K);
42037017ff0eSMarc Zyngier 	} else {
42047017ff0eSMarc Zyngier 		its_configure_sgi(d, true);
42057017ff0eSMarc Zyngier 	}
42067017ff0eSMarc Zyngier 
42077017ff0eSMarc Zyngier 	return 0;
42087017ff0eSMarc Zyngier }
42097017ff0eSMarc Zyngier 
42107017ff0eSMarc Zyngier static int its_sgi_get_irqchip_state(struct irq_data *d,
42117017ff0eSMarc Zyngier 				     enum irqchip_irq_state which, bool *val)
42127017ff0eSMarc Zyngier {
42137017ff0eSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
42147017ff0eSMarc Zyngier 	void __iomem *base;
42157017ff0eSMarc Zyngier 	unsigned long flags;
42167017ff0eSMarc Zyngier 	u32 count = 1000000;	/* 1s! */
42177017ff0eSMarc Zyngier 	u32 status;
42187017ff0eSMarc Zyngier 	int cpu;
42197017ff0eSMarc Zyngier 
42207017ff0eSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
42217017ff0eSMarc Zyngier 		return -EINVAL;
42227017ff0eSMarc Zyngier 
42237017ff0eSMarc Zyngier 	/*
42247017ff0eSMarc Zyngier 	 * Locking galore! We can race against two different events:
42257017ff0eSMarc Zyngier 	 *
42267017ff0eSMarc Zyngier 	 * - Concurent vPE affinity change: we must make sure it cannot
42277017ff0eSMarc Zyngier 	 *   happen, or we'll talk to the wrong redistributor. This is
42287017ff0eSMarc Zyngier 	 *   identical to what happens with vLPIs.
42297017ff0eSMarc Zyngier 	 *
42307017ff0eSMarc Zyngier 	 * - Concurrent VSGIPENDR access: As it involves accessing two
42317017ff0eSMarc Zyngier 	 *   MMIO registers, this must be made atomic one way or another.
42327017ff0eSMarc Zyngier 	 */
42337017ff0eSMarc Zyngier 	cpu = vpe_to_cpuid_lock(vpe, &flags);
42347017ff0eSMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
42357017ff0eSMarc Zyngier 	base = gic_data_rdist_cpu(cpu)->rd_base + SZ_128K;
42367017ff0eSMarc Zyngier 	writel_relaxed(vpe->vpe_id, base + GICR_VSGIR);
42377017ff0eSMarc Zyngier 	do {
42387017ff0eSMarc Zyngier 		status = readl_relaxed(base + GICR_VSGIPENDR);
42397017ff0eSMarc Zyngier 		if (!(status & GICR_VSGIPENDR_BUSY))
42407017ff0eSMarc Zyngier 			goto out;
42417017ff0eSMarc Zyngier 
42427017ff0eSMarc Zyngier 		count--;
42437017ff0eSMarc Zyngier 		if (!count) {
42447017ff0eSMarc Zyngier 			pr_err_ratelimited("Unable to get SGI status\n");
42457017ff0eSMarc Zyngier 			goto out;
42467017ff0eSMarc Zyngier 		}
42477017ff0eSMarc Zyngier 		cpu_relax();
42487017ff0eSMarc Zyngier 		udelay(1);
42497017ff0eSMarc Zyngier 	} while (count);
42507017ff0eSMarc Zyngier 
42517017ff0eSMarc Zyngier out:
42527017ff0eSMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
42537017ff0eSMarc Zyngier 	vpe_to_cpuid_unlock(vpe, flags);
42547017ff0eSMarc Zyngier 
42557017ff0eSMarc Zyngier 	if (!count)
42567017ff0eSMarc Zyngier 		return -ENXIO;
42577017ff0eSMarc Zyngier 
42587017ff0eSMarc Zyngier 	*val = !!(status & (1 << d->hwirq));
42597017ff0eSMarc Zyngier 
42607017ff0eSMarc Zyngier 	return 0;
42617017ff0eSMarc Zyngier }
42627017ff0eSMarc Zyngier 
426305d32df1SMarc Zyngier static int its_sgi_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
426405d32df1SMarc Zyngier {
426505d32df1SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
426605d32df1SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
426705d32df1SMarc Zyngier 
426805d32df1SMarc Zyngier 	switch (info->cmd_type) {
426905d32df1SMarc Zyngier 	case PROP_UPDATE_VSGI:
427005d32df1SMarc Zyngier 		vpe->sgi_config[d->hwirq].priority = info->priority;
427105d32df1SMarc Zyngier 		vpe->sgi_config[d->hwirq].group = info->group;
427205d32df1SMarc Zyngier 		its_configure_sgi(d, false);
427305d32df1SMarc Zyngier 		return 0;
427405d32df1SMarc Zyngier 
427505d32df1SMarc Zyngier 	default:
427605d32df1SMarc Zyngier 		return -EINVAL;
427705d32df1SMarc Zyngier 	}
427805d32df1SMarc Zyngier }
427905d32df1SMarc Zyngier 
4280166cba71SMarc Zyngier static struct irq_chip its_sgi_irq_chip = {
4281166cba71SMarc Zyngier 	.name			= "GICv4.1-sgi",
4282b4e8d644SMarc Zyngier 	.irq_mask		= its_sgi_mask_irq,
4283b4e8d644SMarc Zyngier 	.irq_unmask		= its_sgi_unmask_irq,
4284166cba71SMarc Zyngier 	.irq_set_affinity	= its_sgi_set_affinity,
42857017ff0eSMarc Zyngier 	.irq_set_irqchip_state	= its_sgi_set_irqchip_state,
42867017ff0eSMarc Zyngier 	.irq_get_irqchip_state	= its_sgi_get_irqchip_state,
428705d32df1SMarc Zyngier 	.irq_set_vcpu_affinity	= its_sgi_set_vcpu_affinity,
4288166cba71SMarc Zyngier };
4289166cba71SMarc Zyngier 
4290166cba71SMarc Zyngier static int its_sgi_irq_domain_alloc(struct irq_domain *domain,
4291166cba71SMarc Zyngier 				    unsigned int virq, unsigned int nr_irqs,
4292166cba71SMarc Zyngier 				    void *args)
4293166cba71SMarc Zyngier {
4294166cba71SMarc Zyngier 	struct its_vpe *vpe = args;
4295166cba71SMarc Zyngier 	int i;
4296166cba71SMarc Zyngier 
4297166cba71SMarc Zyngier 	/* Yes, we do want 16 SGIs */
4298166cba71SMarc Zyngier 	WARN_ON(nr_irqs != 16);
4299166cba71SMarc Zyngier 
4300166cba71SMarc Zyngier 	for (i = 0; i < 16; i++) {
4301166cba71SMarc Zyngier 		vpe->sgi_config[i].priority = 0;
4302166cba71SMarc Zyngier 		vpe->sgi_config[i].enabled = false;
4303166cba71SMarc Zyngier 		vpe->sgi_config[i].group = false;
4304166cba71SMarc Zyngier 
4305166cba71SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
4306166cba71SMarc Zyngier 					      &its_sgi_irq_chip, vpe);
4307166cba71SMarc Zyngier 		irq_set_status_flags(virq + i, IRQ_DISABLE_UNLAZY);
4308166cba71SMarc Zyngier 	}
4309166cba71SMarc Zyngier 
4310166cba71SMarc Zyngier 	return 0;
4311166cba71SMarc Zyngier }
4312166cba71SMarc Zyngier 
4313166cba71SMarc Zyngier static void its_sgi_irq_domain_free(struct irq_domain *domain,
4314166cba71SMarc Zyngier 				    unsigned int virq,
4315166cba71SMarc Zyngier 				    unsigned int nr_irqs)
4316166cba71SMarc Zyngier {
4317166cba71SMarc Zyngier 	/* Nothing to do */
4318166cba71SMarc Zyngier }
4319166cba71SMarc Zyngier 
4320166cba71SMarc Zyngier static int its_sgi_irq_domain_activate(struct irq_domain *domain,
4321166cba71SMarc Zyngier 				       struct irq_data *d, bool reserve)
4322166cba71SMarc Zyngier {
4323e252cf8aSMarc Zyngier 	/* Write out the initial SGI configuration */
4324e252cf8aSMarc Zyngier 	its_configure_sgi(d, false);
4325166cba71SMarc Zyngier 	return 0;
4326166cba71SMarc Zyngier }
4327166cba71SMarc Zyngier 
4328166cba71SMarc Zyngier static void its_sgi_irq_domain_deactivate(struct irq_domain *domain,
4329166cba71SMarc Zyngier 					  struct irq_data *d)
4330166cba71SMarc Zyngier {
4331e252cf8aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4332e252cf8aSMarc Zyngier 
4333e252cf8aSMarc Zyngier 	/*
4334e252cf8aSMarc Zyngier 	 * The VSGI command is awkward:
4335e252cf8aSMarc Zyngier 	 *
4336e252cf8aSMarc Zyngier 	 * - To change the configuration, CLEAR must be set to false,
4337e252cf8aSMarc Zyngier 	 *   leaving the pending bit unchanged.
4338e252cf8aSMarc Zyngier 	 * - To clear the pending bit, CLEAR must be set to true, leaving
4339e252cf8aSMarc Zyngier 	 *   the configuration unchanged.
4340e252cf8aSMarc Zyngier 	 *
4341e252cf8aSMarc Zyngier 	 * You just can't do both at once, hence the two commands below.
4342e252cf8aSMarc Zyngier 	 */
4343e252cf8aSMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = false;
4344e252cf8aSMarc Zyngier 	its_configure_sgi(d, false);
4345e252cf8aSMarc Zyngier 	its_configure_sgi(d, true);
4346166cba71SMarc Zyngier }
4347166cba71SMarc Zyngier 
4348166cba71SMarc Zyngier static const struct irq_domain_ops its_sgi_domain_ops = {
4349166cba71SMarc Zyngier 	.alloc		= its_sgi_irq_domain_alloc,
4350166cba71SMarc Zyngier 	.free		= its_sgi_irq_domain_free,
4351166cba71SMarc Zyngier 	.activate	= its_sgi_irq_domain_activate,
4352166cba71SMarc Zyngier 	.deactivate	= its_sgi_irq_domain_deactivate,
4353166cba71SMarc Zyngier };
4354166cba71SMarc Zyngier 
43557d75bbb4SMarc Zyngier static int its_vpe_id_alloc(void)
43567d75bbb4SMarc Zyngier {
435732bd44dcSShanker Donthineni 	return ida_simple_get(&its_vpeid_ida, 0, ITS_MAX_VPEID, GFP_KERNEL);
43587d75bbb4SMarc Zyngier }
43597d75bbb4SMarc Zyngier 
43607d75bbb4SMarc Zyngier static void its_vpe_id_free(u16 id)
43617d75bbb4SMarc Zyngier {
43627d75bbb4SMarc Zyngier 	ida_simple_remove(&its_vpeid_ida, id);
43637d75bbb4SMarc Zyngier }
43647d75bbb4SMarc Zyngier 
43657d75bbb4SMarc Zyngier static int its_vpe_init(struct its_vpe *vpe)
43667d75bbb4SMarc Zyngier {
43677d75bbb4SMarc Zyngier 	struct page *vpt_page;
43687d75bbb4SMarc Zyngier 	int vpe_id;
43697d75bbb4SMarc Zyngier 
43707d75bbb4SMarc Zyngier 	/* Allocate vpe_id */
43717d75bbb4SMarc Zyngier 	vpe_id = its_vpe_id_alloc();
43727d75bbb4SMarc Zyngier 	if (vpe_id < 0)
43737d75bbb4SMarc Zyngier 		return vpe_id;
43747d75bbb4SMarc Zyngier 
43757d75bbb4SMarc Zyngier 	/* Allocate VPT */
43767d75bbb4SMarc Zyngier 	vpt_page = its_allocate_pending_table(GFP_KERNEL);
43777d75bbb4SMarc Zyngier 	if (!vpt_page) {
43787d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
43797d75bbb4SMarc Zyngier 		return -ENOMEM;
43807d75bbb4SMarc Zyngier 	}
43817d75bbb4SMarc Zyngier 
43827d75bbb4SMarc Zyngier 	if (!its_alloc_vpe_table(vpe_id)) {
43837d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
438434f8eb92SNianyao Tang 		its_free_pending_table(vpt_page);
43857d75bbb4SMarc Zyngier 		return -ENOMEM;
43867d75bbb4SMarc Zyngier 	}
43877d75bbb4SMarc Zyngier 
4388f3a05921SMarc Zyngier 	raw_spin_lock_init(&vpe->vpe_lock);
43897d75bbb4SMarc Zyngier 	vpe->vpe_id = vpe_id;
43907d75bbb4SMarc Zyngier 	vpe->vpt_page = vpt_page;
439164edfaa9SMarc Zyngier 	if (gic_rdists->has_rvpeid)
439264edfaa9SMarc Zyngier 		atomic_set(&vpe->vmapp_count, 0);
439364edfaa9SMarc Zyngier 	else
439420b3d54eSMarc Zyngier 		vpe->vpe_proxy_event = -1;
43957d75bbb4SMarc Zyngier 
43967d75bbb4SMarc Zyngier 	return 0;
43977d75bbb4SMarc Zyngier }
43987d75bbb4SMarc Zyngier 
43997d75bbb4SMarc Zyngier static void its_vpe_teardown(struct its_vpe *vpe)
44007d75bbb4SMarc Zyngier {
440120b3d54eSMarc Zyngier 	its_vpe_db_proxy_unmap(vpe);
44027d75bbb4SMarc Zyngier 	its_vpe_id_free(vpe->vpe_id);
44037d75bbb4SMarc Zyngier 	its_free_pending_table(vpe->vpt_page);
44047d75bbb4SMarc Zyngier }
44057d75bbb4SMarc Zyngier 
44067d75bbb4SMarc Zyngier static void its_vpe_irq_domain_free(struct irq_domain *domain,
44077d75bbb4SMarc Zyngier 				    unsigned int virq,
44087d75bbb4SMarc Zyngier 				    unsigned int nr_irqs)
44097d75bbb4SMarc Zyngier {
44107d75bbb4SMarc Zyngier 	struct its_vm *vm = domain->host_data;
44117d75bbb4SMarc Zyngier 	int i;
44127d75bbb4SMarc Zyngier 
44137d75bbb4SMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
44147d75bbb4SMarc Zyngier 
44157d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
44167d75bbb4SMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
44177d75bbb4SMarc Zyngier 								virq + i);
44187d75bbb4SMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(data);
44197d75bbb4SMarc Zyngier 
44207d75bbb4SMarc Zyngier 		BUG_ON(vm != vpe->its_vm);
44217d75bbb4SMarc Zyngier 
44227d75bbb4SMarc Zyngier 		clear_bit(data->hwirq, vm->db_bitmap);
44237d75bbb4SMarc Zyngier 		its_vpe_teardown(vpe);
44247d75bbb4SMarc Zyngier 		irq_domain_reset_irq_data(data);
44257d75bbb4SMarc Zyngier 	}
44267d75bbb4SMarc Zyngier 
44277d75bbb4SMarc Zyngier 	if (bitmap_empty(vm->db_bitmap, vm->nr_db_lpis)) {
442838dd7c49SMarc Zyngier 		its_lpi_free(vm->db_bitmap, vm->db_lpi_base, vm->nr_db_lpis);
44297d75bbb4SMarc Zyngier 		its_free_prop_table(vm->vprop_page);
44307d75bbb4SMarc Zyngier 	}
44317d75bbb4SMarc Zyngier }
44327d75bbb4SMarc Zyngier 
44337d75bbb4SMarc Zyngier static int its_vpe_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
44347d75bbb4SMarc Zyngier 				    unsigned int nr_irqs, void *args)
44357d75bbb4SMarc Zyngier {
443629c647f3SMarc Zyngier 	struct irq_chip *irqchip = &its_vpe_irq_chip;
44377d75bbb4SMarc Zyngier 	struct its_vm *vm = args;
44387d75bbb4SMarc Zyngier 	unsigned long *bitmap;
44397d75bbb4SMarc Zyngier 	struct page *vprop_page;
44407d75bbb4SMarc Zyngier 	int base, nr_ids, i, err = 0;
44417d75bbb4SMarc Zyngier 
44427d75bbb4SMarc Zyngier 	BUG_ON(!vm);
44437d75bbb4SMarc Zyngier 
444438dd7c49SMarc Zyngier 	bitmap = its_lpi_alloc(roundup_pow_of_two(nr_irqs), &base, &nr_ids);
44457d75bbb4SMarc Zyngier 	if (!bitmap)
44467d75bbb4SMarc Zyngier 		return -ENOMEM;
44477d75bbb4SMarc Zyngier 
44487d75bbb4SMarc Zyngier 	if (nr_ids < nr_irqs) {
444938dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
44507d75bbb4SMarc Zyngier 		return -ENOMEM;
44517d75bbb4SMarc Zyngier 	}
44527d75bbb4SMarc Zyngier 
44537d75bbb4SMarc Zyngier 	vprop_page = its_allocate_prop_table(GFP_KERNEL);
44547d75bbb4SMarc Zyngier 	if (!vprop_page) {
445538dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
44567d75bbb4SMarc Zyngier 		return -ENOMEM;
44577d75bbb4SMarc Zyngier 	}
44587d75bbb4SMarc Zyngier 
44597d75bbb4SMarc Zyngier 	vm->db_bitmap = bitmap;
44607d75bbb4SMarc Zyngier 	vm->db_lpi_base = base;
44617d75bbb4SMarc Zyngier 	vm->nr_db_lpis = nr_ids;
44627d75bbb4SMarc Zyngier 	vm->vprop_page = vprop_page;
44637d75bbb4SMarc Zyngier 
446429c647f3SMarc Zyngier 	if (gic_rdists->has_rvpeid)
446529c647f3SMarc Zyngier 		irqchip = &its_vpe_4_1_irq_chip;
446629c647f3SMarc Zyngier 
44677d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
44687d75bbb4SMarc Zyngier 		vm->vpes[i]->vpe_db_lpi = base + i;
44697d75bbb4SMarc Zyngier 		err = its_vpe_init(vm->vpes[i]);
44707d75bbb4SMarc Zyngier 		if (err)
44717d75bbb4SMarc Zyngier 			break;
44727d75bbb4SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i,
44737d75bbb4SMarc Zyngier 					       vm->vpes[i]->vpe_db_lpi);
44747d75bbb4SMarc Zyngier 		if (err)
44757d75bbb4SMarc Zyngier 			break;
44767d75bbb4SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
447729c647f3SMarc Zyngier 					      irqchip, vm->vpes[i]);
44787d75bbb4SMarc Zyngier 		set_bit(i, bitmap);
44797d75bbb4SMarc Zyngier 	}
44807d75bbb4SMarc Zyngier 
44817d75bbb4SMarc Zyngier 	if (err) {
44827d75bbb4SMarc Zyngier 		if (i > 0)
44837d75bbb4SMarc Zyngier 			its_vpe_irq_domain_free(domain, virq, i - 1);
44847d75bbb4SMarc Zyngier 
448538dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
44867d75bbb4SMarc Zyngier 		its_free_prop_table(vprop_page);
44877d75bbb4SMarc Zyngier 	}
44887d75bbb4SMarc Zyngier 
44897d75bbb4SMarc Zyngier 	return err;
44907d75bbb4SMarc Zyngier }
44917d75bbb4SMarc Zyngier 
449272491643SThomas Gleixner static int its_vpe_irq_domain_activate(struct irq_domain *domain,
4493702cb0a0SThomas Gleixner 				       struct irq_data *d, bool reserve)
4494eb78192bSMarc Zyngier {
4495eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
449640619a2eSMarc Zyngier 	struct its_node *its;
4497eb78192bSMarc Zyngier 
4498009384b3SMarc Zyngier 	/*
4499009384b3SMarc Zyngier 	 * If we use the list map, we issue VMAPP on demand... Unless
4500009384b3SMarc Zyngier 	 * we're on a GICv4.1 and we eagerly map the VPE on all ITSs
4501009384b3SMarc Zyngier 	 * so that VSGIs can work.
4502009384b3SMarc Zyngier 	 */
4503009384b3SMarc Zyngier 	if (!gic_requires_eager_mapping())
45046ef930f2SMarc Zyngier 		return 0;
4505eb78192bSMarc Zyngier 
4506eb78192bSMarc Zyngier 	/* Map the VPE to the first possible CPU */
4507eb78192bSMarc Zyngier 	vpe->col_idx = cpumask_first(cpu_online_mask);
450840619a2eSMarc Zyngier 
450940619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
45100dd57fedSMarc Zyngier 		if (!is_v4(its))
451140619a2eSMarc Zyngier 			continue;
451240619a2eSMarc Zyngier 
451375fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, true);
451440619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
451540619a2eSMarc Zyngier 	}
451640619a2eSMarc Zyngier 
451744c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
451844c4c25eSMarc Zyngier 
451972491643SThomas Gleixner 	return 0;
4520eb78192bSMarc Zyngier }
4521eb78192bSMarc Zyngier 
4522eb78192bSMarc Zyngier static void its_vpe_irq_domain_deactivate(struct irq_domain *domain,
4523eb78192bSMarc Zyngier 					  struct irq_data *d)
4524eb78192bSMarc Zyngier {
4525eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
452675fd951bSMarc Zyngier 	struct its_node *its;
4527eb78192bSMarc Zyngier 
45282247e1bfSMarc Zyngier 	/*
4529009384b3SMarc Zyngier 	 * If we use the list map on GICv4.0, we unmap the VPE once no
4530009384b3SMarc Zyngier 	 * VLPIs are associated with the VM.
45312247e1bfSMarc Zyngier 	 */
4532009384b3SMarc Zyngier 	if (!gic_requires_eager_mapping())
45332247e1bfSMarc Zyngier 		return;
45342247e1bfSMarc Zyngier 
453575fd951bSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
45360dd57fedSMarc Zyngier 		if (!is_v4(its))
453775fd951bSMarc Zyngier 			continue;
453875fd951bSMarc Zyngier 
453975fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, false);
454075fd951bSMarc Zyngier 	}
4541eb78192bSMarc Zyngier }
4542eb78192bSMarc Zyngier 
45438fff27aeSMarc Zyngier static const struct irq_domain_ops its_vpe_domain_ops = {
45447d75bbb4SMarc Zyngier 	.alloc			= its_vpe_irq_domain_alloc,
45457d75bbb4SMarc Zyngier 	.free			= its_vpe_irq_domain_free,
4546eb78192bSMarc Zyngier 	.activate		= its_vpe_irq_domain_activate,
4547eb78192bSMarc Zyngier 	.deactivate		= its_vpe_irq_domain_deactivate,
45488fff27aeSMarc Zyngier };
45498fff27aeSMarc Zyngier 
45504559fbb3SYun Wu static int its_force_quiescent(void __iomem *base)
45514559fbb3SYun Wu {
45524559fbb3SYun Wu 	u32 count = 1000000;	/* 1s */
45534559fbb3SYun Wu 	u32 val;
45544559fbb3SYun Wu 
45554559fbb3SYun Wu 	val = readl_relaxed(base + GITS_CTLR);
45567611da86SDavid Daney 	/*
45577611da86SDavid Daney 	 * GIC architecture specification requires the ITS to be both
45587611da86SDavid Daney 	 * disabled and quiescent for writes to GITS_BASER<n> or
45597611da86SDavid Daney 	 * GITS_CBASER to not have UNPREDICTABLE results.
45607611da86SDavid Daney 	 */
45617611da86SDavid Daney 	if ((val & GITS_CTLR_QUIESCENT) && !(val & GITS_CTLR_ENABLE))
45624559fbb3SYun Wu 		return 0;
45634559fbb3SYun Wu 
45644559fbb3SYun Wu 	/* Disable the generation of all interrupts to this ITS */
4565d51c4b4dSMarc Zyngier 	val &= ~(GITS_CTLR_ENABLE | GITS_CTLR_ImDe);
45664559fbb3SYun Wu 	writel_relaxed(val, base + GITS_CTLR);
45674559fbb3SYun Wu 
45684559fbb3SYun Wu 	/* Poll GITS_CTLR and wait until ITS becomes quiescent */
45694559fbb3SYun Wu 	while (1) {
45704559fbb3SYun Wu 		val = readl_relaxed(base + GITS_CTLR);
45714559fbb3SYun Wu 		if (val & GITS_CTLR_QUIESCENT)
45724559fbb3SYun Wu 			return 0;
45734559fbb3SYun Wu 
45744559fbb3SYun Wu 		count--;
45754559fbb3SYun Wu 		if (!count)
45764559fbb3SYun Wu 			return -EBUSY;
45774559fbb3SYun Wu 
45784559fbb3SYun Wu 		cpu_relax();
45794559fbb3SYun Wu 		udelay(1);
45804559fbb3SYun Wu 	}
45814559fbb3SYun Wu }
45824559fbb3SYun Wu 
45839d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_22375(void *data)
458494100970SRobert Richter {
458594100970SRobert Richter 	struct its_node *its = data;
458694100970SRobert Richter 
4587576a8342SMarc Zyngier 	/* erratum 22375: only alloc 8MB table size (20 bits) */
4588576a8342SMarc Zyngier 	its->typer &= ~GITS_TYPER_DEVBITS;
4589576a8342SMarc Zyngier 	its->typer |= FIELD_PREP(GITS_TYPER_DEVBITS, 20 - 1);
459094100970SRobert Richter 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_22375;
45919d111d49SArd Biesheuvel 
45929d111d49SArd Biesheuvel 	return true;
459394100970SRobert Richter }
459494100970SRobert Richter 
45959d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_23144(void *data)
4596fbf8f40eSGanapatrao Kulkarni {
4597fbf8f40eSGanapatrao Kulkarni 	struct its_node *its = data;
4598fbf8f40eSGanapatrao Kulkarni 
4599fbf8f40eSGanapatrao Kulkarni 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_23144;
46009d111d49SArd Biesheuvel 
46019d111d49SArd Biesheuvel 	return true;
4602fbf8f40eSGanapatrao Kulkarni }
4603fbf8f40eSGanapatrao Kulkarni 
46049d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_qdf2400_e0065(void *data)
460590922a2dSShanker Donthineni {
460690922a2dSShanker Donthineni 	struct its_node *its = data;
460790922a2dSShanker Donthineni 
460890922a2dSShanker Donthineni 	/* On QDF2400, the size of the ITE is 16Bytes */
4609ffedbf0cSMarc Zyngier 	its->typer &= ~GITS_TYPER_ITT_ENTRY_SIZE;
4610ffedbf0cSMarc Zyngier 	its->typer |= FIELD_PREP(GITS_TYPER_ITT_ENTRY_SIZE, 16 - 1);
46119d111d49SArd Biesheuvel 
46129d111d49SArd Biesheuvel 	return true;
461390922a2dSShanker Donthineni }
461490922a2dSShanker Donthineni 
4615558b0165SArd Biesheuvel static u64 its_irq_get_msi_base_pre_its(struct its_device *its_dev)
4616558b0165SArd Biesheuvel {
4617558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
4618558b0165SArd Biesheuvel 
4619558b0165SArd Biesheuvel 	/*
4620558b0165SArd Biesheuvel 	 * The Socionext Synquacer SoC has a so-called 'pre-ITS',
4621558b0165SArd Biesheuvel 	 * which maps 32-bit writes targeted at a separate window of
4622558b0165SArd Biesheuvel 	 * size '4 << device_id_bits' onto writes to GITS_TRANSLATER
4623558b0165SArd Biesheuvel 	 * with device ID taken from bits [device_id_bits + 1:2] of
4624558b0165SArd Biesheuvel 	 * the window offset.
4625558b0165SArd Biesheuvel 	 */
4626558b0165SArd Biesheuvel 	return its->pre_its_base + (its_dev->device_id << 2);
4627558b0165SArd Biesheuvel }
4628558b0165SArd Biesheuvel 
4629558b0165SArd Biesheuvel static bool __maybe_unused its_enable_quirk_socionext_synquacer(void *data)
4630558b0165SArd Biesheuvel {
4631558b0165SArd Biesheuvel 	struct its_node *its = data;
4632558b0165SArd Biesheuvel 	u32 pre_its_window[2];
4633558b0165SArd Biesheuvel 	u32 ids;
4634558b0165SArd Biesheuvel 
4635558b0165SArd Biesheuvel 	if (!fwnode_property_read_u32_array(its->fwnode_handle,
4636558b0165SArd Biesheuvel 					   "socionext,synquacer-pre-its",
4637558b0165SArd Biesheuvel 					   pre_its_window,
4638558b0165SArd Biesheuvel 					   ARRAY_SIZE(pre_its_window))) {
4639558b0165SArd Biesheuvel 
4640558b0165SArd Biesheuvel 		its->pre_its_base = pre_its_window[0];
4641558b0165SArd Biesheuvel 		its->get_msi_base = its_irq_get_msi_base_pre_its;
4642558b0165SArd Biesheuvel 
4643558b0165SArd Biesheuvel 		ids = ilog2(pre_its_window[1]) - 2;
4644576a8342SMarc Zyngier 		if (device_ids(its) > ids) {
4645576a8342SMarc Zyngier 			its->typer &= ~GITS_TYPER_DEVBITS;
4646576a8342SMarc Zyngier 			its->typer |= FIELD_PREP(GITS_TYPER_DEVBITS, ids - 1);
4647576a8342SMarc Zyngier 		}
4648558b0165SArd Biesheuvel 
4649558b0165SArd Biesheuvel 		/* the pre-ITS breaks isolation, so disable MSI remapping */
4650558b0165SArd Biesheuvel 		its->msi_domain_flags &= ~IRQ_DOMAIN_FLAG_MSI_REMAP;
4651558b0165SArd Biesheuvel 		return true;
4652558b0165SArd Biesheuvel 	}
4653558b0165SArd Biesheuvel 	return false;
4654558b0165SArd Biesheuvel }
4655558b0165SArd Biesheuvel 
46565c9a882eSMarc Zyngier static bool __maybe_unused its_enable_quirk_hip07_161600802(void *data)
46575c9a882eSMarc Zyngier {
46585c9a882eSMarc Zyngier 	struct its_node *its = data;
46595c9a882eSMarc Zyngier 
46605c9a882eSMarc Zyngier 	/*
46615c9a882eSMarc Zyngier 	 * Hip07 insists on using the wrong address for the VLPI
46625c9a882eSMarc Zyngier 	 * page. Trick it into doing the right thing...
46635c9a882eSMarc Zyngier 	 */
46645c9a882eSMarc Zyngier 	its->vlpi_redist_offset = SZ_128K;
46655c9a882eSMarc Zyngier 	return true;
4666cc2d3216SMarc Zyngier }
46674c21f3c2SMarc Zyngier 
466867510ccaSRobert Richter static const struct gic_quirk its_quirks[] = {
466994100970SRobert Richter #ifdef CONFIG_CAVIUM_ERRATUM_22375
467094100970SRobert Richter 	{
467194100970SRobert Richter 		.desc	= "ITS: Cavium errata 22375, 24313",
467294100970SRobert Richter 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
467394100970SRobert Richter 		.mask	= 0xffff0fff,
467494100970SRobert Richter 		.init	= its_enable_quirk_cavium_22375,
467594100970SRobert Richter 	},
467694100970SRobert Richter #endif
4677fbf8f40eSGanapatrao Kulkarni #ifdef CONFIG_CAVIUM_ERRATUM_23144
4678fbf8f40eSGanapatrao Kulkarni 	{
4679fbf8f40eSGanapatrao Kulkarni 		.desc	= "ITS: Cavium erratum 23144",
4680fbf8f40eSGanapatrao Kulkarni 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
4681fbf8f40eSGanapatrao Kulkarni 		.mask	= 0xffff0fff,
4682fbf8f40eSGanapatrao Kulkarni 		.init	= its_enable_quirk_cavium_23144,
4683fbf8f40eSGanapatrao Kulkarni 	},
4684fbf8f40eSGanapatrao Kulkarni #endif
468590922a2dSShanker Donthineni #ifdef CONFIG_QCOM_QDF2400_ERRATUM_0065
468690922a2dSShanker Donthineni 	{
468790922a2dSShanker Donthineni 		.desc	= "ITS: QDF2400 erratum 0065",
468890922a2dSShanker Donthineni 		.iidr	= 0x00001070, /* QDF2400 ITS rev 1.x */
468990922a2dSShanker Donthineni 		.mask	= 0xffffffff,
469090922a2dSShanker Donthineni 		.init	= its_enable_quirk_qdf2400_e0065,
469190922a2dSShanker Donthineni 	},
469290922a2dSShanker Donthineni #endif
4693558b0165SArd Biesheuvel #ifdef CONFIG_SOCIONEXT_SYNQUACER_PREITS
4694558b0165SArd Biesheuvel 	{
4695558b0165SArd Biesheuvel 		/*
4696558b0165SArd Biesheuvel 		 * The Socionext Synquacer SoC incorporates ARM's own GIC-500
4697558b0165SArd Biesheuvel 		 * implementation, but with a 'pre-ITS' added that requires
4698558b0165SArd Biesheuvel 		 * special handling in software.
4699558b0165SArd Biesheuvel 		 */
4700558b0165SArd Biesheuvel 		.desc	= "ITS: Socionext Synquacer pre-ITS",
4701558b0165SArd Biesheuvel 		.iidr	= 0x0001143b,
4702558b0165SArd Biesheuvel 		.mask	= 0xffffffff,
4703558b0165SArd Biesheuvel 		.init	= its_enable_quirk_socionext_synquacer,
4704558b0165SArd Biesheuvel 	},
4705558b0165SArd Biesheuvel #endif
47065c9a882eSMarc Zyngier #ifdef CONFIG_HISILICON_ERRATUM_161600802
47075c9a882eSMarc Zyngier 	{
47085c9a882eSMarc Zyngier 		.desc	= "ITS: Hip07 erratum 161600802",
47095c9a882eSMarc Zyngier 		.iidr	= 0x00000004,
47105c9a882eSMarc Zyngier 		.mask	= 0xffffffff,
47115c9a882eSMarc Zyngier 		.init	= its_enable_quirk_hip07_161600802,
47125c9a882eSMarc Zyngier 	},
47135c9a882eSMarc Zyngier #endif
471467510ccaSRobert Richter 	{
471567510ccaSRobert Richter 	}
471667510ccaSRobert Richter };
471767510ccaSRobert Richter 
471867510ccaSRobert Richter static void its_enable_quirks(struct its_node *its)
471967510ccaSRobert Richter {
472067510ccaSRobert Richter 	u32 iidr = readl_relaxed(its->base + GITS_IIDR);
472167510ccaSRobert Richter 
472267510ccaSRobert Richter 	gic_enable_quirks(iidr, its_quirks, its);
472367510ccaSRobert Richter }
472467510ccaSRobert Richter 
4725dba0bc7bSDerek Basehore static int its_save_disable(void)
4726dba0bc7bSDerek Basehore {
4727dba0bc7bSDerek Basehore 	struct its_node *its;
4728dba0bc7bSDerek Basehore 	int err = 0;
4729dba0bc7bSDerek Basehore 
4730a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
4731dba0bc7bSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry) {
4732dba0bc7bSDerek Basehore 		void __iomem *base;
4733dba0bc7bSDerek Basehore 
4734dba0bc7bSDerek Basehore 		if (!(its->flags & ITS_FLAGS_SAVE_SUSPEND_STATE))
4735dba0bc7bSDerek Basehore 			continue;
4736dba0bc7bSDerek Basehore 
4737dba0bc7bSDerek Basehore 		base = its->base;
4738dba0bc7bSDerek Basehore 		its->ctlr_save = readl_relaxed(base + GITS_CTLR);
4739dba0bc7bSDerek Basehore 		err = its_force_quiescent(base);
4740dba0bc7bSDerek Basehore 		if (err) {
4741dba0bc7bSDerek Basehore 			pr_err("ITS@%pa: failed to quiesce: %d\n",
4742dba0bc7bSDerek Basehore 			       &its->phys_base, err);
4743dba0bc7bSDerek Basehore 			writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4744dba0bc7bSDerek Basehore 			goto err;
4745dba0bc7bSDerek Basehore 		}
4746dba0bc7bSDerek Basehore 
4747dba0bc7bSDerek Basehore 		its->cbaser_save = gits_read_cbaser(base + GITS_CBASER);
4748dba0bc7bSDerek Basehore 	}
4749dba0bc7bSDerek Basehore 
4750dba0bc7bSDerek Basehore err:
4751dba0bc7bSDerek Basehore 	if (err) {
4752dba0bc7bSDerek Basehore 		list_for_each_entry_continue_reverse(its, &its_nodes, entry) {
4753dba0bc7bSDerek Basehore 			void __iomem *base;
4754dba0bc7bSDerek Basehore 
4755dba0bc7bSDerek Basehore 			if (!(its->flags & ITS_FLAGS_SAVE_SUSPEND_STATE))
4756dba0bc7bSDerek Basehore 				continue;
4757dba0bc7bSDerek Basehore 
4758dba0bc7bSDerek Basehore 			base = its->base;
4759dba0bc7bSDerek Basehore 			writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4760dba0bc7bSDerek Basehore 		}
4761dba0bc7bSDerek Basehore 	}
4762a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
4763dba0bc7bSDerek Basehore 
4764dba0bc7bSDerek Basehore 	return err;
4765dba0bc7bSDerek Basehore }
4766dba0bc7bSDerek Basehore 
4767dba0bc7bSDerek Basehore static void its_restore_enable(void)
4768dba0bc7bSDerek Basehore {
4769dba0bc7bSDerek Basehore 	struct its_node *its;
4770dba0bc7bSDerek Basehore 	int ret;
4771dba0bc7bSDerek Basehore 
4772a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
4773dba0bc7bSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry) {
4774dba0bc7bSDerek Basehore 		void __iomem *base;
4775dba0bc7bSDerek Basehore 		int i;
4776dba0bc7bSDerek Basehore 
4777dba0bc7bSDerek Basehore 		if (!(its->flags & ITS_FLAGS_SAVE_SUSPEND_STATE))
4778dba0bc7bSDerek Basehore 			continue;
4779dba0bc7bSDerek Basehore 
4780dba0bc7bSDerek Basehore 		base = its->base;
4781dba0bc7bSDerek Basehore 
4782dba0bc7bSDerek Basehore 		/*
4783dba0bc7bSDerek Basehore 		 * Make sure that the ITS is disabled. If it fails to quiesce,
4784dba0bc7bSDerek Basehore 		 * don't restore it since writing to CBASER or BASER<n>
4785dba0bc7bSDerek Basehore 		 * registers is undefined according to the GIC v3 ITS
4786dba0bc7bSDerek Basehore 		 * Specification.
4787dba0bc7bSDerek Basehore 		 */
4788dba0bc7bSDerek Basehore 		ret = its_force_quiescent(base);
4789dba0bc7bSDerek Basehore 		if (ret) {
4790dba0bc7bSDerek Basehore 			pr_err("ITS@%pa: failed to quiesce on resume: %d\n",
4791dba0bc7bSDerek Basehore 			       &its->phys_base, ret);
4792dba0bc7bSDerek Basehore 			continue;
4793dba0bc7bSDerek Basehore 		}
4794dba0bc7bSDerek Basehore 
4795dba0bc7bSDerek Basehore 		gits_write_cbaser(its->cbaser_save, base + GITS_CBASER);
4796dba0bc7bSDerek Basehore 
4797dba0bc7bSDerek Basehore 		/*
4798dba0bc7bSDerek Basehore 		 * Writing CBASER resets CREADR to 0, so make CWRITER and
4799dba0bc7bSDerek Basehore 		 * cmd_write line up with it.
4800dba0bc7bSDerek Basehore 		 */
4801dba0bc7bSDerek Basehore 		its->cmd_write = its->cmd_base;
4802dba0bc7bSDerek Basehore 		gits_write_cwriter(0, base + GITS_CWRITER);
4803dba0bc7bSDerek Basehore 
4804dba0bc7bSDerek Basehore 		/* Restore GITS_BASER from the value cache. */
4805dba0bc7bSDerek Basehore 		for (i = 0; i < GITS_BASER_NR_REGS; i++) {
4806dba0bc7bSDerek Basehore 			struct its_baser *baser = &its->tables[i];
4807dba0bc7bSDerek Basehore 
4808dba0bc7bSDerek Basehore 			if (!(baser->val & GITS_BASER_VALID))
4809dba0bc7bSDerek Basehore 				continue;
4810dba0bc7bSDerek Basehore 
4811dba0bc7bSDerek Basehore 			its_write_baser(its, baser, baser->val);
4812dba0bc7bSDerek Basehore 		}
4813dba0bc7bSDerek Basehore 		writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4814920181ceSDerek Basehore 
4815920181ceSDerek Basehore 		/*
4816920181ceSDerek Basehore 		 * Reinit the collection if it's stored in the ITS. This is
4817920181ceSDerek Basehore 		 * indicated by the col_id being less than the HCC field.
4818920181ceSDerek Basehore 		 * CID < HCC as specified in the GIC v3 Documentation.
4819920181ceSDerek Basehore 		 */
4820920181ceSDerek Basehore 		if (its->collections[smp_processor_id()].col_id <
4821920181ceSDerek Basehore 		    GITS_TYPER_HCC(gic_read_typer(base + GITS_TYPER)))
4822920181ceSDerek Basehore 			its_cpu_init_collection(its);
4823dba0bc7bSDerek Basehore 	}
4824a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
4825dba0bc7bSDerek Basehore }
4826dba0bc7bSDerek Basehore 
4827dba0bc7bSDerek Basehore static struct syscore_ops its_syscore_ops = {
4828dba0bc7bSDerek Basehore 	.suspend = its_save_disable,
4829dba0bc7bSDerek Basehore 	.resume = its_restore_enable,
4830dba0bc7bSDerek Basehore };
4831dba0bc7bSDerek Basehore 
4832db40f0a7STomasz Nowicki static int its_init_domain(struct fwnode_handle *handle, struct its_node *its)
4833d14ae5e6STomasz Nowicki {
4834d14ae5e6STomasz Nowicki 	struct irq_domain *inner_domain;
4835d14ae5e6STomasz Nowicki 	struct msi_domain_info *info;
4836d14ae5e6STomasz Nowicki 
4837d14ae5e6STomasz Nowicki 	info = kzalloc(sizeof(*info), GFP_KERNEL);
4838d14ae5e6STomasz Nowicki 	if (!info)
4839d14ae5e6STomasz Nowicki 		return -ENOMEM;
4840d14ae5e6STomasz Nowicki 
4841db40f0a7STomasz Nowicki 	inner_domain = irq_domain_create_tree(handle, &its_domain_ops, its);
4842d14ae5e6STomasz Nowicki 	if (!inner_domain) {
4843d14ae5e6STomasz Nowicki 		kfree(info);
4844d14ae5e6STomasz Nowicki 		return -ENOMEM;
4845d14ae5e6STomasz Nowicki 	}
4846d14ae5e6STomasz Nowicki 
4847db40f0a7STomasz Nowicki 	inner_domain->parent = its_parent;
484896f0d93aSMarc Zyngier 	irq_domain_update_bus_token(inner_domain, DOMAIN_BUS_NEXUS);
4849558b0165SArd Biesheuvel 	inner_domain->flags |= its->msi_domain_flags;
4850d14ae5e6STomasz Nowicki 	info->ops = &its_msi_domain_ops;
4851d14ae5e6STomasz Nowicki 	info->data = its;
4852d14ae5e6STomasz Nowicki 	inner_domain->host_data = info;
4853d14ae5e6STomasz Nowicki 
4854d14ae5e6STomasz Nowicki 	return 0;
4855d14ae5e6STomasz Nowicki }
4856d14ae5e6STomasz Nowicki 
48578fff27aeSMarc Zyngier static int its_init_vpe_domain(void)
48588fff27aeSMarc Zyngier {
485920b3d54eSMarc Zyngier 	struct its_node *its;
486020b3d54eSMarc Zyngier 	u32 devid;
486120b3d54eSMarc Zyngier 	int entries;
486220b3d54eSMarc Zyngier 
486320b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
486420b3d54eSMarc Zyngier 		pr_info("ITS: Using DirectLPI for VPE invalidation\n");
486520b3d54eSMarc Zyngier 		return 0;
486620b3d54eSMarc Zyngier 	}
486720b3d54eSMarc Zyngier 
486820b3d54eSMarc Zyngier 	/* Any ITS will do, even if not v4 */
486920b3d54eSMarc Zyngier 	its = list_first_entry(&its_nodes, struct its_node, entry);
487020b3d54eSMarc Zyngier 
487120b3d54eSMarc Zyngier 	entries = roundup_pow_of_two(nr_cpu_ids);
48726396bb22SKees Cook 	vpe_proxy.vpes = kcalloc(entries, sizeof(*vpe_proxy.vpes),
487320b3d54eSMarc Zyngier 				 GFP_KERNEL);
487420b3d54eSMarc Zyngier 	if (!vpe_proxy.vpes) {
487520b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device array\n");
487620b3d54eSMarc Zyngier 		return -ENOMEM;
487720b3d54eSMarc Zyngier 	}
487820b3d54eSMarc Zyngier 
487920b3d54eSMarc Zyngier 	/* Use the last possible DevID */
4880576a8342SMarc Zyngier 	devid = GENMASK(device_ids(its) - 1, 0);
488120b3d54eSMarc Zyngier 	vpe_proxy.dev = its_create_device(its, devid, entries, false);
488220b3d54eSMarc Zyngier 	if (!vpe_proxy.dev) {
488320b3d54eSMarc Zyngier 		kfree(vpe_proxy.vpes);
488420b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device\n");
488520b3d54eSMarc Zyngier 		return -ENOMEM;
488620b3d54eSMarc Zyngier 	}
488720b3d54eSMarc Zyngier 
4888c427a475SShanker Donthineni 	BUG_ON(entries > vpe_proxy.dev->nr_ites);
488920b3d54eSMarc Zyngier 
489020b3d54eSMarc Zyngier 	raw_spin_lock_init(&vpe_proxy.lock);
489120b3d54eSMarc Zyngier 	vpe_proxy.next_victim = 0;
489220b3d54eSMarc Zyngier 	pr_info("ITS: Allocated DevID %x as GICv4 proxy device (%d slots)\n",
489320b3d54eSMarc Zyngier 		devid, vpe_proxy.dev->nr_ites);
489420b3d54eSMarc Zyngier 
48958fff27aeSMarc Zyngier 	return 0;
48968fff27aeSMarc Zyngier }
48978fff27aeSMarc Zyngier 
48983dfa576bSMarc Zyngier static int __init its_compute_its_list_map(struct resource *res,
48993dfa576bSMarc Zyngier 					   void __iomem *its_base)
49003dfa576bSMarc Zyngier {
49013dfa576bSMarc Zyngier 	int its_number;
49023dfa576bSMarc Zyngier 	u32 ctlr;
49033dfa576bSMarc Zyngier 
49043dfa576bSMarc Zyngier 	/*
49053dfa576bSMarc Zyngier 	 * This is assumed to be done early enough that we're
49063dfa576bSMarc Zyngier 	 * guaranteed to be single-threaded, hence no
49073dfa576bSMarc Zyngier 	 * locking. Should this change, we should address
49083dfa576bSMarc Zyngier 	 * this.
49093dfa576bSMarc Zyngier 	 */
4910ab60491eSMarc Zyngier 	its_number = find_first_zero_bit(&its_list_map, GICv4_ITS_LIST_MAX);
4911ab60491eSMarc Zyngier 	if (its_number >= GICv4_ITS_LIST_MAX) {
49123dfa576bSMarc Zyngier 		pr_err("ITS@%pa: No ITSList entry available!\n",
49133dfa576bSMarc Zyngier 		       &res->start);
49143dfa576bSMarc Zyngier 		return -EINVAL;
49153dfa576bSMarc Zyngier 	}
49163dfa576bSMarc Zyngier 
49173dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
49183dfa576bSMarc Zyngier 	ctlr &= ~GITS_CTLR_ITS_NUMBER;
49193dfa576bSMarc Zyngier 	ctlr |= its_number << GITS_CTLR_ITS_NUMBER_SHIFT;
49203dfa576bSMarc Zyngier 	writel_relaxed(ctlr, its_base + GITS_CTLR);
49213dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
49223dfa576bSMarc Zyngier 	if ((ctlr & GITS_CTLR_ITS_NUMBER) != (its_number << GITS_CTLR_ITS_NUMBER_SHIFT)) {
49233dfa576bSMarc Zyngier 		its_number = ctlr & GITS_CTLR_ITS_NUMBER;
49243dfa576bSMarc Zyngier 		its_number >>= GITS_CTLR_ITS_NUMBER_SHIFT;
49253dfa576bSMarc Zyngier 	}
49263dfa576bSMarc Zyngier 
49273dfa576bSMarc Zyngier 	if (test_and_set_bit(its_number, &its_list_map)) {
49283dfa576bSMarc Zyngier 		pr_err("ITS@%pa: Duplicate ITSList entry %d\n",
49293dfa576bSMarc Zyngier 		       &res->start, its_number);
49303dfa576bSMarc Zyngier 		return -EINVAL;
49313dfa576bSMarc Zyngier 	}
49323dfa576bSMarc Zyngier 
49333dfa576bSMarc Zyngier 	return its_number;
49343dfa576bSMarc Zyngier }
49353dfa576bSMarc Zyngier 
4936db40f0a7STomasz Nowicki static int __init its_probe_one(struct resource *res,
4937db40f0a7STomasz Nowicki 				struct fwnode_handle *handle, int numa_node)
49384c21f3c2SMarc Zyngier {
49394c21f3c2SMarc Zyngier 	struct its_node *its;
49404c21f3c2SMarc Zyngier 	void __iomem *its_base;
49413dfa576bSMarc Zyngier 	u32 val, ctlr;
49423dfa576bSMarc Zyngier 	u64 baser, tmp, typer;
4943539d3782SShanker Donthineni 	struct page *page;
49444c21f3c2SMarc Zyngier 	int err;
49454c21f3c2SMarc Zyngier 
49465e46a484SMarc Zyngier 	its_base = ioremap(res->start, SZ_64K);
49474c21f3c2SMarc Zyngier 	if (!its_base) {
4948db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Unable to map ITS registers\n", &res->start);
49494c21f3c2SMarc Zyngier 		return -ENOMEM;
49504c21f3c2SMarc Zyngier 	}
49514c21f3c2SMarc Zyngier 
49524c21f3c2SMarc Zyngier 	val = readl_relaxed(its_base + GITS_PIDR2) & GIC_PIDR2_ARCH_MASK;
49534c21f3c2SMarc Zyngier 	if (val != 0x30 && val != 0x40) {
4954db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: No ITS detected, giving up\n", &res->start);
49554c21f3c2SMarc Zyngier 		err = -ENODEV;
49564c21f3c2SMarc Zyngier 		goto out_unmap;
49574c21f3c2SMarc Zyngier 	}
49584c21f3c2SMarc Zyngier 
49594559fbb3SYun Wu 	err = its_force_quiescent(its_base);
49604559fbb3SYun Wu 	if (err) {
4961db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Failed to quiesce, giving up\n", &res->start);
49624559fbb3SYun Wu 		goto out_unmap;
49634559fbb3SYun Wu 	}
49644559fbb3SYun Wu 
4965db40f0a7STomasz Nowicki 	pr_info("ITS %pR\n", res);
49664c21f3c2SMarc Zyngier 
49674c21f3c2SMarc Zyngier 	its = kzalloc(sizeof(*its), GFP_KERNEL);
49684c21f3c2SMarc Zyngier 	if (!its) {
49694c21f3c2SMarc Zyngier 		err = -ENOMEM;
49704c21f3c2SMarc Zyngier 		goto out_unmap;
49714c21f3c2SMarc Zyngier 	}
49724c21f3c2SMarc Zyngier 
49734c21f3c2SMarc Zyngier 	raw_spin_lock_init(&its->lock);
49749791ec7dSMarc Zyngier 	mutex_init(&its->dev_alloc_lock);
49754c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->entry);
49764c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->its_device_list);
49773dfa576bSMarc Zyngier 	typer = gic_read_typer(its_base + GITS_TYPER);
49780dd57fedSMarc Zyngier 	its->typer = typer;
49794c21f3c2SMarc Zyngier 	its->base = its_base;
4980db40f0a7STomasz Nowicki 	its->phys_base = res->start;
49810dd57fedSMarc Zyngier 	if (is_v4(its)) {
49823dfa576bSMarc Zyngier 		if (!(typer & GITS_TYPER_VMOVP)) {
49833dfa576bSMarc Zyngier 			err = its_compute_its_list_map(res, its_base);
49843dfa576bSMarc Zyngier 			if (err < 0)
49853dfa576bSMarc Zyngier 				goto out_free_its;
49863dfa576bSMarc Zyngier 
4987debf6d02SMarc Zyngier 			its->list_nr = err;
4988debf6d02SMarc Zyngier 
49893dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Using ITS number %d\n",
49903dfa576bSMarc Zyngier 				&res->start, err);
49913dfa576bSMarc Zyngier 		} else {
49923dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Single VMOVP capable\n", &res->start);
49933dfa576bSMarc Zyngier 		}
49945e516846SMarc Zyngier 
49955e516846SMarc Zyngier 		if (is_v4_1(its)) {
49965e516846SMarc Zyngier 			u32 svpet = FIELD_GET(GITS_TYPER_SVPET, typer);
49975e46a484SMarc Zyngier 
49985e46a484SMarc Zyngier 			its->sgir_base = ioremap(res->start + SZ_128K, SZ_64K);
49995e46a484SMarc Zyngier 			if (!its->sgir_base) {
50005e46a484SMarc Zyngier 				err = -ENOMEM;
50015e46a484SMarc Zyngier 				goto out_free_its;
50025e46a484SMarc Zyngier 			}
50035e46a484SMarc Zyngier 
50045e516846SMarc Zyngier 			its->mpidr = readl_relaxed(its_base + GITS_MPIDR);
50055e516846SMarc Zyngier 
50065e516846SMarc Zyngier 			pr_info("ITS@%pa: Using GICv4.1 mode %08x %08x\n",
50075e516846SMarc Zyngier 				&res->start, its->mpidr, svpet);
50085e516846SMarc Zyngier 		}
50093dfa576bSMarc Zyngier 	}
50103dfa576bSMarc Zyngier 
5011db40f0a7STomasz Nowicki 	its->numa_node = numa_node;
50124c21f3c2SMarc Zyngier 
5013539d3782SShanker Donthineni 	page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO,
50145bc13c2cSRobert Richter 				get_order(ITS_CMD_QUEUE_SZ));
5015539d3782SShanker Donthineni 	if (!page) {
50164c21f3c2SMarc Zyngier 		err = -ENOMEM;
50175e46a484SMarc Zyngier 		goto out_unmap_sgir;
50184c21f3c2SMarc Zyngier 	}
5019539d3782SShanker Donthineni 	its->cmd_base = (void *)page_address(page);
50204c21f3c2SMarc Zyngier 	its->cmd_write = its->cmd_base;
5021558b0165SArd Biesheuvel 	its->fwnode_handle = handle;
5022558b0165SArd Biesheuvel 	its->get_msi_base = its_irq_get_msi_base;
5023558b0165SArd Biesheuvel 	its->msi_domain_flags = IRQ_DOMAIN_FLAG_MSI_REMAP;
50244c21f3c2SMarc Zyngier 
502567510ccaSRobert Richter 	its_enable_quirks(its);
502667510ccaSRobert Richter 
50270e0b0f69SShanker Donthineni 	err = its_alloc_tables(its);
50284c21f3c2SMarc Zyngier 	if (err)
50294c21f3c2SMarc Zyngier 		goto out_free_cmd;
50304c21f3c2SMarc Zyngier 
50314c21f3c2SMarc Zyngier 	err = its_alloc_collections(its);
50324c21f3c2SMarc Zyngier 	if (err)
50334c21f3c2SMarc Zyngier 		goto out_free_tables;
50344c21f3c2SMarc Zyngier 
50354c21f3c2SMarc Zyngier 	baser = (virt_to_phys(its->cmd_base)	|
50362fd632a0SShanker Donthineni 		 GITS_CBASER_RaWaWb		|
50374c21f3c2SMarc Zyngier 		 GITS_CBASER_InnerShareable	|
50384c21f3c2SMarc Zyngier 		 (ITS_CMD_QUEUE_SZ / SZ_4K - 1)	|
50394c21f3c2SMarc Zyngier 		 GITS_CBASER_VALID);
50404c21f3c2SMarc Zyngier 
50410968a619SVladimir Murzin 	gits_write_cbaser(baser, its->base + GITS_CBASER);
50420968a619SVladimir Murzin 	tmp = gits_read_cbaser(its->base + GITS_CBASER);
50434c21f3c2SMarc Zyngier 
50444ad3e363SMarc Zyngier 	if ((tmp ^ baser) & GITS_CBASER_SHAREABILITY_MASK) {
5045241a386cSMarc Zyngier 		if (!(tmp & GITS_CBASER_SHAREABILITY_MASK)) {
5046241a386cSMarc Zyngier 			/*
5047241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
5048241a386cSMarc Zyngier 			 * remove the cacheability attributes as
5049241a386cSMarc Zyngier 			 * well.
5050241a386cSMarc Zyngier 			 */
5051241a386cSMarc Zyngier 			baser &= ~(GITS_CBASER_SHAREABILITY_MASK |
5052241a386cSMarc Zyngier 				   GITS_CBASER_CACHEABILITY_MASK);
5053241a386cSMarc Zyngier 			baser |= GITS_CBASER_nC;
50540968a619SVladimir Murzin 			gits_write_cbaser(baser, its->base + GITS_CBASER);
5055241a386cSMarc Zyngier 		}
50564c21f3c2SMarc Zyngier 		pr_info("ITS: using cache flushing for cmd queue\n");
50574c21f3c2SMarc Zyngier 		its->flags |= ITS_FLAGS_CMDQ_NEEDS_FLUSHING;
50584c21f3c2SMarc Zyngier 	}
50594c21f3c2SMarc Zyngier 
50600968a619SVladimir Murzin 	gits_write_cwriter(0, its->base + GITS_CWRITER);
50613dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its->base + GITS_CTLR);
5062d51c4b4dSMarc Zyngier 	ctlr |= GITS_CTLR_ENABLE;
50630dd57fedSMarc Zyngier 	if (is_v4(its))
5064d51c4b4dSMarc Zyngier 		ctlr |= GITS_CTLR_ImDe;
5065d51c4b4dSMarc Zyngier 	writel_relaxed(ctlr, its->base + GITS_CTLR);
5066241a386cSMarc Zyngier 
5067dba0bc7bSDerek Basehore 	if (GITS_TYPER_HCC(typer))
5068dba0bc7bSDerek Basehore 		its->flags |= ITS_FLAGS_SAVE_SUSPEND_STATE;
5069dba0bc7bSDerek Basehore 
5070db40f0a7STomasz Nowicki 	err = its_init_domain(handle, its);
5071d14ae5e6STomasz Nowicki 	if (err)
507254456db9SMarc Zyngier 		goto out_free_tables;
50734c21f3c2SMarc Zyngier 
5074a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
50754c21f3c2SMarc Zyngier 	list_add(&its->entry, &its_nodes);
5076a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
50774c21f3c2SMarc Zyngier 
50784c21f3c2SMarc Zyngier 	return 0;
50794c21f3c2SMarc Zyngier 
50804c21f3c2SMarc Zyngier out_free_tables:
50814c21f3c2SMarc Zyngier 	its_free_tables(its);
50824c21f3c2SMarc Zyngier out_free_cmd:
50835bc13c2cSRobert Richter 	free_pages((unsigned long)its->cmd_base, get_order(ITS_CMD_QUEUE_SZ));
50845e46a484SMarc Zyngier out_unmap_sgir:
50855e46a484SMarc Zyngier 	if (its->sgir_base)
50865e46a484SMarc Zyngier 		iounmap(its->sgir_base);
50874c21f3c2SMarc Zyngier out_free_its:
50884c21f3c2SMarc Zyngier 	kfree(its);
50894c21f3c2SMarc Zyngier out_unmap:
50904c21f3c2SMarc Zyngier 	iounmap(its_base);
5091db40f0a7STomasz Nowicki 	pr_err("ITS@%pa: failed probing (%d)\n", &res->start, err);
50924c21f3c2SMarc Zyngier 	return err;
50934c21f3c2SMarc Zyngier }
50944c21f3c2SMarc Zyngier 
50954c21f3c2SMarc Zyngier static bool gic_rdists_supports_plpis(void)
50964c21f3c2SMarc Zyngier {
5097589ce5f4SMarc Zyngier 	return !!(gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER) & GICR_TYPER_PLPIS);
50984c21f3c2SMarc Zyngier }
50994c21f3c2SMarc Zyngier 
51006eb486b6SShanker Donthineni static int redist_disable_lpis(void)
51014c21f3c2SMarc Zyngier {
51026eb486b6SShanker Donthineni 	void __iomem *rbase = gic_data_rdist_rd_base();
51036eb486b6SShanker Donthineni 	u64 timeout = USEC_PER_SEC;
51046eb486b6SShanker Donthineni 	u64 val;
51056eb486b6SShanker Donthineni 
51064c21f3c2SMarc Zyngier 	if (!gic_rdists_supports_plpis()) {
51074c21f3c2SMarc Zyngier 		pr_info("CPU%d: LPIs not supported\n", smp_processor_id());
51084c21f3c2SMarc Zyngier 		return -ENXIO;
51094c21f3c2SMarc Zyngier 	}
51106eb486b6SShanker Donthineni 
51116eb486b6SShanker Donthineni 	val = readl_relaxed(rbase + GICR_CTLR);
51126eb486b6SShanker Donthineni 	if (!(val & GICR_CTLR_ENABLE_LPIS))
51136eb486b6SShanker Donthineni 		return 0;
51146eb486b6SShanker Donthineni 
511511e37d35SMarc Zyngier 	/*
511611e37d35SMarc Zyngier 	 * If coming via a CPU hotplug event, we don't need to disable
511711e37d35SMarc Zyngier 	 * LPIs before trying to re-enable them. They are already
511811e37d35SMarc Zyngier 	 * configured and all is well in the world.
5119c440a9d9SMarc Zyngier 	 *
5120c440a9d9SMarc Zyngier 	 * If running with preallocated tables, there is nothing to do.
512111e37d35SMarc Zyngier 	 */
5122c440a9d9SMarc Zyngier 	if (gic_data_rdist()->lpi_enabled ||
5123c440a9d9SMarc Zyngier 	    (gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED))
512411e37d35SMarc Zyngier 		return 0;
512511e37d35SMarc Zyngier 
512611e37d35SMarc Zyngier 	/*
512711e37d35SMarc Zyngier 	 * From that point on, we only try to do some damage control.
512811e37d35SMarc Zyngier 	 */
512911e37d35SMarc Zyngier 	pr_warn("GICv3: CPU%d: Booted with LPIs enabled, memory probably corrupted\n",
51306eb486b6SShanker Donthineni 		smp_processor_id());
51316eb486b6SShanker Donthineni 	add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
51326eb486b6SShanker Donthineni 
51336eb486b6SShanker Donthineni 	/* Disable LPIs */
51346eb486b6SShanker Donthineni 	val &= ~GICR_CTLR_ENABLE_LPIS;
51356eb486b6SShanker Donthineni 	writel_relaxed(val, rbase + GICR_CTLR);
51366eb486b6SShanker Donthineni 
51376eb486b6SShanker Donthineni 	/* Make sure any change to GICR_CTLR is observable by the GIC */
51386eb486b6SShanker Donthineni 	dsb(sy);
51396eb486b6SShanker Donthineni 
51406eb486b6SShanker Donthineni 	/*
51416eb486b6SShanker Donthineni 	 * Software must observe RWP==0 after clearing GICR_CTLR.EnableLPIs
51426eb486b6SShanker Donthineni 	 * from 1 to 0 before programming GICR_PEND{PROP}BASER registers.
51436eb486b6SShanker Donthineni 	 * Error out if we time out waiting for RWP to clear.
51446eb486b6SShanker Donthineni 	 */
51456eb486b6SShanker Donthineni 	while (readl_relaxed(rbase + GICR_CTLR) & GICR_CTLR_RWP) {
51466eb486b6SShanker Donthineni 		if (!timeout) {
51476eb486b6SShanker Donthineni 			pr_err("CPU%d: Timeout while disabling LPIs\n",
51486eb486b6SShanker Donthineni 			       smp_processor_id());
51496eb486b6SShanker Donthineni 			return -ETIMEDOUT;
51506eb486b6SShanker Donthineni 		}
51516eb486b6SShanker Donthineni 		udelay(1);
51526eb486b6SShanker Donthineni 		timeout--;
51536eb486b6SShanker Donthineni 	}
51546eb486b6SShanker Donthineni 
51556eb486b6SShanker Donthineni 	/*
51566eb486b6SShanker Donthineni 	 * After it has been written to 1, it is IMPLEMENTATION
51576eb486b6SShanker Donthineni 	 * DEFINED whether GICR_CTLR.EnableLPI becomes RES1 or can be
51586eb486b6SShanker Donthineni 	 * cleared to 0. Error out if clearing the bit failed.
51596eb486b6SShanker Donthineni 	 */
51606eb486b6SShanker Donthineni 	if (readl_relaxed(rbase + GICR_CTLR) & GICR_CTLR_ENABLE_LPIS) {
51616eb486b6SShanker Donthineni 		pr_err("CPU%d: Failed to disable LPIs\n", smp_processor_id());
51626eb486b6SShanker Donthineni 		return -EBUSY;
51636eb486b6SShanker Donthineni 	}
51646eb486b6SShanker Donthineni 
51656eb486b6SShanker Donthineni 	return 0;
51666eb486b6SShanker Donthineni }
51676eb486b6SShanker Donthineni 
51686eb486b6SShanker Donthineni int its_cpu_init(void)
51696eb486b6SShanker Donthineni {
51706eb486b6SShanker Donthineni 	if (!list_empty(&its_nodes)) {
51716eb486b6SShanker Donthineni 		int ret;
51726eb486b6SShanker Donthineni 
51736eb486b6SShanker Donthineni 		ret = redist_disable_lpis();
51746eb486b6SShanker Donthineni 		if (ret)
51756eb486b6SShanker Donthineni 			return ret;
51766eb486b6SShanker Donthineni 
51774c21f3c2SMarc Zyngier 		its_cpu_init_lpis();
5178920181ceSDerek Basehore 		its_cpu_init_collections();
51794c21f3c2SMarc Zyngier 	}
51804c21f3c2SMarc Zyngier 
51814c21f3c2SMarc Zyngier 	return 0;
51824c21f3c2SMarc Zyngier }
51834c21f3c2SMarc Zyngier 
5184935bba7cSArvind Yadav static const struct of_device_id its_device_id[] = {
51854c21f3c2SMarc Zyngier 	{	.compatible	= "arm,gic-v3-its",	},
51864c21f3c2SMarc Zyngier 	{},
51874c21f3c2SMarc Zyngier };
51884c21f3c2SMarc Zyngier 
5189db40f0a7STomasz Nowicki static int __init its_of_probe(struct device_node *node)
51904c21f3c2SMarc Zyngier {
51914c21f3c2SMarc Zyngier 	struct device_node *np;
5192db40f0a7STomasz Nowicki 	struct resource res;
51934c21f3c2SMarc Zyngier 
51944c21f3c2SMarc Zyngier 	for (np = of_find_matching_node(node, its_device_id); np;
51954c21f3c2SMarc Zyngier 	     np = of_find_matching_node(np, its_device_id)) {
519695a25625SStephen Boyd 		if (!of_device_is_available(np))
519795a25625SStephen Boyd 			continue;
5198d14ae5e6STomasz Nowicki 		if (!of_property_read_bool(np, "msi-controller")) {
5199e81f54c6SRob Herring 			pr_warn("%pOF: no msi-controller property, ITS ignored\n",
5200e81f54c6SRob Herring 				np);
5201d14ae5e6STomasz Nowicki 			continue;
5202d14ae5e6STomasz Nowicki 		}
5203d14ae5e6STomasz Nowicki 
5204db40f0a7STomasz Nowicki 		if (of_address_to_resource(np, 0, &res)) {
5205e81f54c6SRob Herring 			pr_warn("%pOF: no regs?\n", np);
5206db40f0a7STomasz Nowicki 			continue;
52074c21f3c2SMarc Zyngier 		}
52084c21f3c2SMarc Zyngier 
5209db40f0a7STomasz Nowicki 		its_probe_one(&res, &np->fwnode, of_node_to_nid(np));
5210db40f0a7STomasz Nowicki 	}
5211db40f0a7STomasz Nowicki 	return 0;
5212db40f0a7STomasz Nowicki }
5213db40f0a7STomasz Nowicki 
52143f010cf1STomasz Nowicki #ifdef CONFIG_ACPI
52153f010cf1STomasz Nowicki 
52163f010cf1STomasz Nowicki #define ACPI_GICV3_ITS_MEM_SIZE (SZ_128K)
52173f010cf1STomasz Nowicki 
5218d1ce263fSRobert Richter #ifdef CONFIG_ACPI_NUMA
5219dbd2b826SGanapatrao Kulkarni struct its_srat_map {
5220dbd2b826SGanapatrao Kulkarni 	/* numa node id */
5221dbd2b826SGanapatrao Kulkarni 	u32	numa_node;
5222dbd2b826SGanapatrao Kulkarni 	/* GIC ITS ID */
5223dbd2b826SGanapatrao Kulkarni 	u32	its_id;
5224dbd2b826SGanapatrao Kulkarni };
5225dbd2b826SGanapatrao Kulkarni 
5226fdf6e7a8SHanjun Guo static struct its_srat_map *its_srat_maps __initdata;
5227dbd2b826SGanapatrao Kulkarni static int its_in_srat __initdata;
5228dbd2b826SGanapatrao Kulkarni 
5229dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id)
5230dbd2b826SGanapatrao Kulkarni {
5231dbd2b826SGanapatrao Kulkarni 	int i;
5232dbd2b826SGanapatrao Kulkarni 
5233dbd2b826SGanapatrao Kulkarni 	for (i = 0; i < its_in_srat; i++) {
5234dbd2b826SGanapatrao Kulkarni 		if (its_id == its_srat_maps[i].its_id)
5235dbd2b826SGanapatrao Kulkarni 			return its_srat_maps[i].numa_node;
5236dbd2b826SGanapatrao Kulkarni 	}
5237dbd2b826SGanapatrao Kulkarni 	return NUMA_NO_NODE;
5238dbd2b826SGanapatrao Kulkarni }
5239dbd2b826SGanapatrao Kulkarni 
524060574d1eSKeith Busch static int __init gic_acpi_match_srat_its(union acpi_subtable_headers *header,
5241fdf6e7a8SHanjun Guo 					  const unsigned long end)
5242fdf6e7a8SHanjun Guo {
5243fdf6e7a8SHanjun Guo 	return 0;
5244fdf6e7a8SHanjun Guo }
5245fdf6e7a8SHanjun Guo 
524660574d1eSKeith Busch static int __init gic_acpi_parse_srat_its(union acpi_subtable_headers *header,
5247dbd2b826SGanapatrao Kulkarni 			 const unsigned long end)
5248dbd2b826SGanapatrao Kulkarni {
5249dbd2b826SGanapatrao Kulkarni 	int node;
5250dbd2b826SGanapatrao Kulkarni 	struct acpi_srat_gic_its_affinity *its_affinity;
5251dbd2b826SGanapatrao Kulkarni 
5252dbd2b826SGanapatrao Kulkarni 	its_affinity = (struct acpi_srat_gic_its_affinity *)header;
5253dbd2b826SGanapatrao Kulkarni 	if (!its_affinity)
5254dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
5255dbd2b826SGanapatrao Kulkarni 
5256dbd2b826SGanapatrao Kulkarni 	if (its_affinity->header.length < sizeof(*its_affinity)) {
5257dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid header length %d in ITS affinity\n",
5258dbd2b826SGanapatrao Kulkarni 			its_affinity->header.length);
5259dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
5260dbd2b826SGanapatrao Kulkarni 	}
5261dbd2b826SGanapatrao Kulkarni 
5262dbd2b826SGanapatrao Kulkarni 	node = acpi_map_pxm_to_node(its_affinity->proximity_domain);
5263dbd2b826SGanapatrao Kulkarni 
5264dbd2b826SGanapatrao Kulkarni 	if (node == NUMA_NO_NODE || node >= MAX_NUMNODES) {
5265dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid NUMA node %d in ITS affinity\n", node);
5266dbd2b826SGanapatrao Kulkarni 		return 0;
5267dbd2b826SGanapatrao Kulkarni 	}
5268dbd2b826SGanapatrao Kulkarni 
5269dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].numa_node = node;
5270dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].its_id = its_affinity->its_id;
5271dbd2b826SGanapatrao Kulkarni 	its_in_srat++;
5272dbd2b826SGanapatrao Kulkarni 	pr_info("SRAT: PXM %d -> ITS %d -> Node %d\n",
5273dbd2b826SGanapatrao Kulkarni 		its_affinity->proximity_domain, its_affinity->its_id, node);
5274dbd2b826SGanapatrao Kulkarni 
5275dbd2b826SGanapatrao Kulkarni 	return 0;
5276dbd2b826SGanapatrao Kulkarni }
5277dbd2b826SGanapatrao Kulkarni 
5278dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)
5279dbd2b826SGanapatrao Kulkarni {
5280fdf6e7a8SHanjun Guo 	int count;
5281fdf6e7a8SHanjun Guo 
5282fdf6e7a8SHanjun Guo 	count = acpi_table_parse_entries(ACPI_SIG_SRAT,
5283fdf6e7a8SHanjun Guo 			sizeof(struct acpi_table_srat),
5284fdf6e7a8SHanjun Guo 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
5285fdf6e7a8SHanjun Guo 			gic_acpi_match_srat_its, 0);
5286fdf6e7a8SHanjun Guo 	if (count <= 0)
5287fdf6e7a8SHanjun Guo 		return;
5288fdf6e7a8SHanjun Guo 
52896da2ec56SKees Cook 	its_srat_maps = kmalloc_array(count, sizeof(struct its_srat_map),
5290fdf6e7a8SHanjun Guo 				      GFP_KERNEL);
5291fdf6e7a8SHanjun Guo 	if (!its_srat_maps) {
5292fdf6e7a8SHanjun Guo 		pr_warn("SRAT: Failed to allocate memory for its_srat_maps!\n");
5293fdf6e7a8SHanjun Guo 		return;
5294fdf6e7a8SHanjun Guo 	}
5295fdf6e7a8SHanjun Guo 
5296dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_entries(ACPI_SIG_SRAT,
5297dbd2b826SGanapatrao Kulkarni 			sizeof(struct acpi_table_srat),
5298dbd2b826SGanapatrao Kulkarni 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
5299dbd2b826SGanapatrao Kulkarni 			gic_acpi_parse_srat_its, 0);
5300dbd2b826SGanapatrao Kulkarni }
5301fdf6e7a8SHanjun Guo 
5302fdf6e7a8SHanjun Guo /* free the its_srat_maps after ITS probing */
5303fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void)
5304fdf6e7a8SHanjun Guo {
5305fdf6e7a8SHanjun Guo 	kfree(its_srat_maps);
5306fdf6e7a8SHanjun Guo }
5307dbd2b826SGanapatrao Kulkarni #else
5308dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)	{ }
5309dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id) { return NUMA_NO_NODE; }
5310fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void) { }
5311dbd2b826SGanapatrao Kulkarni #endif
5312dbd2b826SGanapatrao Kulkarni 
531360574d1eSKeith Busch static int __init gic_acpi_parse_madt_its(union acpi_subtable_headers *header,
53143f010cf1STomasz Nowicki 					  const unsigned long end)
53153f010cf1STomasz Nowicki {
53163f010cf1STomasz Nowicki 	struct acpi_madt_generic_translator *its_entry;
53173f010cf1STomasz Nowicki 	struct fwnode_handle *dom_handle;
53183f010cf1STomasz Nowicki 	struct resource res;
53193f010cf1STomasz Nowicki 	int err;
53203f010cf1STomasz Nowicki 
53213f010cf1STomasz Nowicki 	its_entry = (struct acpi_madt_generic_translator *)header;
53223f010cf1STomasz Nowicki 	memset(&res, 0, sizeof(res));
53233f010cf1STomasz Nowicki 	res.start = its_entry->base_address;
53243f010cf1STomasz Nowicki 	res.end = its_entry->base_address + ACPI_GICV3_ITS_MEM_SIZE - 1;
53253f010cf1STomasz Nowicki 	res.flags = IORESOURCE_MEM;
53263f010cf1STomasz Nowicki 
53275778cc77SMarc Zyngier 	dom_handle = irq_domain_alloc_fwnode(&res.start);
53283f010cf1STomasz Nowicki 	if (!dom_handle) {
53293f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to allocate GICv3 ITS domain token\n",
53303f010cf1STomasz Nowicki 		       &res.start);
53313f010cf1STomasz Nowicki 		return -ENOMEM;
53323f010cf1STomasz Nowicki 	}
53333f010cf1STomasz Nowicki 
53348b4282e6SShameer Kolothum 	err = iort_register_domain_token(its_entry->translation_id, res.start,
53358b4282e6SShameer Kolothum 					 dom_handle);
53363f010cf1STomasz Nowicki 	if (err) {
53373f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to register GICv3 ITS domain token (ITS ID %d) to IORT\n",
53383f010cf1STomasz Nowicki 		       &res.start, its_entry->translation_id);
53393f010cf1STomasz Nowicki 		goto dom_err;
53403f010cf1STomasz Nowicki 	}
53413f010cf1STomasz Nowicki 
5342dbd2b826SGanapatrao Kulkarni 	err = its_probe_one(&res, dom_handle,
5343dbd2b826SGanapatrao Kulkarni 			acpi_get_its_numa_node(its_entry->translation_id));
53443f010cf1STomasz Nowicki 	if (!err)
53453f010cf1STomasz Nowicki 		return 0;
53463f010cf1STomasz Nowicki 
53473f010cf1STomasz Nowicki 	iort_deregister_domain_token(its_entry->translation_id);
53483f010cf1STomasz Nowicki dom_err:
53493f010cf1STomasz Nowicki 	irq_domain_free_fwnode(dom_handle);
53503f010cf1STomasz Nowicki 	return err;
53513f010cf1STomasz Nowicki }
53523f010cf1STomasz Nowicki 
53533f010cf1STomasz Nowicki static void __init its_acpi_probe(void)
53543f010cf1STomasz Nowicki {
5355dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_srat_its();
53563f010cf1STomasz Nowicki 	acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_TRANSLATOR,
53573f010cf1STomasz Nowicki 			      gic_acpi_parse_madt_its, 0);
5358fdf6e7a8SHanjun Guo 	acpi_its_srat_maps_free();
53593f010cf1STomasz Nowicki }
53603f010cf1STomasz Nowicki #else
53613f010cf1STomasz Nowicki static void __init its_acpi_probe(void) { }
53623f010cf1STomasz Nowicki #endif
53633f010cf1STomasz Nowicki 
5364db40f0a7STomasz Nowicki int __init its_init(struct fwnode_handle *handle, struct rdists *rdists,
5365db40f0a7STomasz Nowicki 		    struct irq_domain *parent_domain)
5366db40f0a7STomasz Nowicki {
5367db40f0a7STomasz Nowicki 	struct device_node *of_node;
53688fff27aeSMarc Zyngier 	struct its_node *its;
53698fff27aeSMarc Zyngier 	bool has_v4 = false;
53703c40706dSMarc Zyngier 	bool has_v4_1 = false;
53718fff27aeSMarc Zyngier 	int err;
5372db40f0a7STomasz Nowicki 
53735e516846SMarc Zyngier 	gic_rdists = rdists;
53745e516846SMarc Zyngier 
5375db40f0a7STomasz Nowicki 	its_parent = parent_domain;
5376db40f0a7STomasz Nowicki 	of_node = to_of_node(handle);
5377db40f0a7STomasz Nowicki 	if (of_node)
5378db40f0a7STomasz Nowicki 		its_of_probe(of_node);
5379db40f0a7STomasz Nowicki 	else
53803f010cf1STomasz Nowicki 		its_acpi_probe();
5381db40f0a7STomasz Nowicki 
53824c21f3c2SMarc Zyngier 	if (list_empty(&its_nodes)) {
53834c21f3c2SMarc Zyngier 		pr_warn("ITS: No ITS available, not enabling LPIs\n");
53844c21f3c2SMarc Zyngier 		return -ENXIO;
53854c21f3c2SMarc Zyngier 	}
53864c21f3c2SMarc Zyngier 
538711e37d35SMarc Zyngier 	err = allocate_lpi_tables();
53888fff27aeSMarc Zyngier 	if (err)
53898fff27aeSMarc Zyngier 		return err;
53908fff27aeSMarc Zyngier 
53913c40706dSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
53920dd57fedSMarc Zyngier 		has_v4 |= is_v4(its);
53933c40706dSMarc Zyngier 		has_v4_1 |= is_v4_1(its);
53943c40706dSMarc Zyngier 	}
53953c40706dSMarc Zyngier 
53963c40706dSMarc Zyngier 	/* Don't bother with inconsistent systems */
53973c40706dSMarc Zyngier 	if (WARN_ON(!has_v4_1 && rdists->has_rvpeid))
53983c40706dSMarc Zyngier 		rdists->has_rvpeid = false;
53998fff27aeSMarc Zyngier 
54008fff27aeSMarc Zyngier 	if (has_v4 & rdists->has_vlpis) {
5401166cba71SMarc Zyngier 		const struct irq_domain_ops *sgi_ops;
5402166cba71SMarc Zyngier 
5403166cba71SMarc Zyngier 		if (has_v4_1)
5404166cba71SMarc Zyngier 			sgi_ops = &its_sgi_domain_ops;
5405166cba71SMarc Zyngier 		else
5406166cba71SMarc Zyngier 			sgi_ops = NULL;
5407166cba71SMarc Zyngier 
54083d63cb53SMarc Zyngier 		if (its_init_vpe_domain() ||
5409166cba71SMarc Zyngier 		    its_init_v4(parent_domain, &its_vpe_domain_ops, sgi_ops)) {
54108fff27aeSMarc Zyngier 			rdists->has_vlpis = false;
54118fff27aeSMarc Zyngier 			pr_err("ITS: Disabling GICv4 support\n");
54128fff27aeSMarc Zyngier 		}
54138fff27aeSMarc Zyngier 	}
54148fff27aeSMarc Zyngier 
5415dba0bc7bSDerek Basehore 	register_syscore_ops(&its_syscore_ops);
5416dba0bc7bSDerek Basehore 
54178fff27aeSMarc Zyngier 	return 0;
54184c21f3c2SMarc Zyngier }
5419