1caab277bSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2cc2d3216SMarc Zyngier /*
3d7276b80SMarc Zyngier  * Copyright (C) 2013-2017 ARM Limited, All Rights Reserved.
4cc2d3216SMarc Zyngier  * Author: Marc Zyngier <marc.zyngier@arm.com>
5cc2d3216SMarc Zyngier  */
6cc2d3216SMarc Zyngier 
73f010cf1STomasz Nowicki #include <linux/acpi.h>
88d3554b8SHanjun Guo #include <linux/acpi_iort.h>
9ffedbf0cSMarc Zyngier #include <linux/bitfield.h>
10cc2d3216SMarc Zyngier #include <linux/bitmap.h>
11cc2d3216SMarc Zyngier #include <linux/cpu.h>
12c6e2ccb6SMarc Zyngier #include <linux/crash_dump.h>
13cc2d3216SMarc Zyngier #include <linux/delay.h>
1444bb7e24SRobin Murphy #include <linux/dma-iommu.h>
153fb68faeSMarc Zyngier #include <linux/efi.h>
16cc2d3216SMarc Zyngier #include <linux/interrupt.h>
1796806229SMarc Zyngier #include <linux/iopoll.h>
183f010cf1STomasz Nowicki #include <linux/irqdomain.h>
19880cb3cdSMarc Zyngier #include <linux/list.h>
20cc2d3216SMarc Zyngier #include <linux/log2.h>
215e2c9f9aSMarc Zyngier #include <linux/memblock.h>
22cc2d3216SMarc Zyngier #include <linux/mm.h>
23cc2d3216SMarc Zyngier #include <linux/msi.h>
24cc2d3216SMarc Zyngier #include <linux/of.h>
25cc2d3216SMarc Zyngier #include <linux/of_address.h>
26cc2d3216SMarc Zyngier #include <linux/of_irq.h>
27cc2d3216SMarc Zyngier #include <linux/of_pci.h>
28cc2d3216SMarc Zyngier #include <linux/of_platform.h>
29cc2d3216SMarc Zyngier #include <linux/percpu.h>
30cc2d3216SMarc Zyngier #include <linux/slab.h>
31dba0bc7bSDerek Basehore #include <linux/syscore_ops.h>
32cc2d3216SMarc Zyngier 
3341a83e06SJoel Porquet #include <linux/irqchip.h>
34cc2d3216SMarc Zyngier #include <linux/irqchip/arm-gic-v3.h>
35c808eea8SMarc Zyngier #include <linux/irqchip/arm-gic-v4.h>
36cc2d3216SMarc Zyngier 
37cc2d3216SMarc Zyngier #include <asm/cputype.h>
38cc2d3216SMarc Zyngier #include <asm/exception.h>
39cc2d3216SMarc Zyngier 
4067510ccaSRobert Richter #include "irq-gic-common.h"
4167510ccaSRobert Richter 
4294100970SRobert Richter #define ITS_FLAGS_CMDQ_NEEDS_FLUSHING		(1ULL << 0)
4394100970SRobert Richter #define ITS_FLAGS_WORKAROUND_CAVIUM_22375	(1ULL << 1)
44fbf8f40eSGanapatrao Kulkarni #define ITS_FLAGS_WORKAROUND_CAVIUM_23144	(1ULL << 2)
45cc2d3216SMarc Zyngier 
46c48ed51cSMarc Zyngier #define RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING	(1 << 0)
47c440a9d9SMarc Zyngier #define RDIST_FLAGS_RD_TABLES_PREALLOCATED	(1 << 1)
48c48ed51cSMarc Zyngier 
49*c0cdc890SValentin Schneider #define RD_LOCAL_LPI_ENABLED                    BIT(0)
50*c0cdc890SValentin Schneider 
51a13b0404SMarc Zyngier static u32 lpi_id_bits;
52a13b0404SMarc Zyngier 
53a13b0404SMarc Zyngier /*
54a13b0404SMarc Zyngier  * We allocate memory for PROPBASE to cover 2 ^ lpi_id_bits LPIs to
55a13b0404SMarc Zyngier  * deal with (one configuration byte per interrupt). PENDBASE has to
56a13b0404SMarc Zyngier  * be 64kB aligned (one bit per LPI, plus 8192 bits for SPI/PPI/SGI).
57a13b0404SMarc Zyngier  */
58a13b0404SMarc Zyngier #define LPI_NRBITS		lpi_id_bits
59a13b0404SMarc Zyngier #define LPI_PROPBASE_SZ		ALIGN(BIT(LPI_NRBITS), SZ_64K)
60a13b0404SMarc Zyngier #define LPI_PENDBASE_SZ		ALIGN(BIT(LPI_NRBITS) / 8, SZ_64K)
61a13b0404SMarc Zyngier 
622130b789SJulien Thierry #define LPI_PROP_DEFAULT_PRIO	GICD_INT_DEF_PRI
63a13b0404SMarc Zyngier 
64cc2d3216SMarc Zyngier /*
65cc2d3216SMarc Zyngier  * Collection structure - just an ID, and a redistributor address to
66cc2d3216SMarc Zyngier  * ping. We use one per CPU as a bag of interrupts assigned to this
67cc2d3216SMarc Zyngier  * CPU.
68cc2d3216SMarc Zyngier  */
69cc2d3216SMarc Zyngier struct its_collection {
70cc2d3216SMarc Zyngier 	u64			target_address;
71cc2d3216SMarc Zyngier 	u16			col_id;
72cc2d3216SMarc Zyngier };
73cc2d3216SMarc Zyngier 
74cc2d3216SMarc Zyngier /*
759347359aSShanker Donthineni  * The ITS_BASER structure - contains memory information, cached
769347359aSShanker Donthineni  * value of BASER register configuration and ITS page size.
77466b7d16SShanker Donthineni  */
78466b7d16SShanker Donthineni struct its_baser {
79466b7d16SShanker Donthineni 	void		*base;
80466b7d16SShanker Donthineni 	u64		val;
81466b7d16SShanker Donthineni 	u32		order;
829347359aSShanker Donthineni 	u32		psz;
83466b7d16SShanker Donthineni };
84466b7d16SShanker Donthineni 
85558b0165SArd Biesheuvel struct its_device;
86558b0165SArd Biesheuvel 
87466b7d16SShanker Donthineni /*
88cc2d3216SMarc Zyngier  * The ITS structure - contains most of the infrastructure, with the
89841514abSMarc Zyngier  * top-level MSI domain, the command queue, the collections, and the
90841514abSMarc Zyngier  * list of devices writing to it.
919791ec7dSMarc Zyngier  *
929791ec7dSMarc Zyngier  * dev_alloc_lock has to be taken for device allocations, while the
939791ec7dSMarc Zyngier  * spinlock must be taken to parse data structures such as the device
949791ec7dSMarc Zyngier  * list.
95cc2d3216SMarc Zyngier  */
96cc2d3216SMarc Zyngier struct its_node {
97cc2d3216SMarc Zyngier 	raw_spinlock_t		lock;
989791ec7dSMarc Zyngier 	struct mutex		dev_alloc_lock;
99cc2d3216SMarc Zyngier 	struct list_head	entry;
100cc2d3216SMarc Zyngier 	void __iomem		*base;
1015e46a484SMarc Zyngier 	void __iomem		*sgir_base;
102db40f0a7STomasz Nowicki 	phys_addr_t		phys_base;
103cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_base;
104cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_write;
105466b7d16SShanker Donthineni 	struct its_baser	tables[GITS_BASER_NR_REGS];
106cc2d3216SMarc Zyngier 	struct its_collection	*collections;
107558b0165SArd Biesheuvel 	struct fwnode_handle	*fwnode_handle;
108558b0165SArd Biesheuvel 	u64			(*get_msi_base)(struct its_device *its_dev);
1090dd57fedSMarc Zyngier 	u64			typer;
110dba0bc7bSDerek Basehore 	u64			cbaser_save;
111dba0bc7bSDerek Basehore 	u32			ctlr_save;
1125e516846SMarc Zyngier 	u32			mpidr;
113cc2d3216SMarc Zyngier 	struct list_head	its_device_list;
114cc2d3216SMarc Zyngier 	u64			flags;
115debf6d02SMarc Zyngier 	unsigned long		list_nr;
116fbf8f40eSGanapatrao Kulkarni 	int			numa_node;
117558b0165SArd Biesheuvel 	unsigned int		msi_domain_flags;
118558b0165SArd Biesheuvel 	u32			pre_its_base; /* for Socionext Synquacer */
1195c9a882eSMarc Zyngier 	int			vlpi_redist_offset;
120cc2d3216SMarc Zyngier };
121cc2d3216SMarc Zyngier 
1220dd57fedSMarc Zyngier #define is_v4(its)		(!!((its)->typer & GITS_TYPER_VLPIS))
1235e516846SMarc Zyngier #define is_v4_1(its)		(!!((its)->typer & GITS_TYPER_VMAPP))
124576a8342SMarc Zyngier #define device_ids(its)		(FIELD_GET(GITS_TYPER_DEVBITS, (its)->typer) + 1)
1250dd57fedSMarc Zyngier 
126cc2d3216SMarc Zyngier #define ITS_ITT_ALIGN		SZ_256
127cc2d3216SMarc Zyngier 
12832bd44dcSShanker Donthineni /* The maximum number of VPEID bits supported by VLPI commands */
129f2d83409SMarc Zyngier #define ITS_MAX_VPEID_BITS						\
130f2d83409SMarc Zyngier 	({								\
131f2d83409SMarc Zyngier 		int nvpeid = 16;					\
132f2d83409SMarc Zyngier 		if (gic_rdists->has_rvpeid &&				\
133f2d83409SMarc Zyngier 		    gic_rdists->gicd_typer2 & GICD_TYPER2_VIL)		\
134f2d83409SMarc Zyngier 			nvpeid = 1 + (gic_rdists->gicd_typer2 &		\
135f2d83409SMarc Zyngier 				      GICD_TYPER2_VID);			\
136f2d83409SMarc Zyngier 									\
137f2d83409SMarc Zyngier 		nvpeid;							\
138f2d83409SMarc Zyngier 	})
13932bd44dcSShanker Donthineni #define ITS_MAX_VPEID		(1 << (ITS_MAX_VPEID_BITS))
14032bd44dcSShanker Donthineni 
1412eca0d6cSShanker Donthineni /* Convert page order to size in bytes */
1422eca0d6cSShanker Donthineni #define PAGE_ORDER_TO_SIZE(o)	(PAGE_SIZE << (o))
1432eca0d6cSShanker Donthineni 
144591e5becSMarc Zyngier struct event_lpi_map {
145591e5becSMarc Zyngier 	unsigned long		*lpi_map;
146591e5becSMarc Zyngier 	u16			*col_map;
147591e5becSMarc Zyngier 	irq_hw_number_t		lpi_base;
148591e5becSMarc Zyngier 	int			nr_lpis;
14911635fa2SMarc Zyngier 	raw_spinlock_t		vlpi_lock;
150d011e4e6SMarc Zyngier 	struct its_vm		*vm;
151d011e4e6SMarc Zyngier 	struct its_vlpi_map	*vlpi_maps;
152d011e4e6SMarc Zyngier 	int			nr_vlpis;
153591e5becSMarc Zyngier };
154591e5becSMarc Zyngier 
155cc2d3216SMarc Zyngier /*
156d011e4e6SMarc Zyngier  * The ITS view of a device - belongs to an ITS, owns an interrupt
157d011e4e6SMarc Zyngier  * translation table, and a list of interrupts.  If it some of its
158d011e4e6SMarc Zyngier  * LPIs are injected into a guest (GICv4), the event_map.vm field
159d011e4e6SMarc Zyngier  * indicates which one.
160cc2d3216SMarc Zyngier  */
161cc2d3216SMarc Zyngier struct its_device {
162cc2d3216SMarc Zyngier 	struct list_head	entry;
163cc2d3216SMarc Zyngier 	struct its_node		*its;
164591e5becSMarc Zyngier 	struct event_lpi_map	event_map;
165cc2d3216SMarc Zyngier 	void			*itt;
166cc2d3216SMarc Zyngier 	u32			nr_ites;
167cc2d3216SMarc Zyngier 	u32			device_id;
1689791ec7dSMarc Zyngier 	bool			shared;
169cc2d3216SMarc Zyngier };
170cc2d3216SMarc Zyngier 
17120b3d54eSMarc Zyngier static struct {
17220b3d54eSMarc Zyngier 	raw_spinlock_t		lock;
17320b3d54eSMarc Zyngier 	struct its_device	*dev;
17420b3d54eSMarc Zyngier 	struct its_vpe		**vpes;
17520b3d54eSMarc Zyngier 	int			next_victim;
17620b3d54eSMarc Zyngier } vpe_proxy;
17720b3d54eSMarc Zyngier 
1782f13ff1dSMarc Zyngier struct cpu_lpi_count {
1792f13ff1dSMarc Zyngier 	atomic_t	managed;
1802f13ff1dSMarc Zyngier 	atomic_t	unmanaged;
1812f13ff1dSMarc Zyngier };
1822f13ff1dSMarc Zyngier 
1832f13ff1dSMarc Zyngier static DEFINE_PER_CPU(struct cpu_lpi_count, cpu_lpi_count);
1842f13ff1dSMarc Zyngier 
1851ac19ca6SMarc Zyngier static LIST_HEAD(its_nodes);
186a8db7456SSebastian Andrzej Siewior static DEFINE_RAW_SPINLOCK(its_lock);
1871ac19ca6SMarc Zyngier static struct rdists *gic_rdists;
188db40f0a7STomasz Nowicki static struct irq_domain *its_parent;
1891ac19ca6SMarc Zyngier 
1903dfa576bSMarc Zyngier static unsigned long its_list_map;
1913171a47aSMarc Zyngier static u16 vmovp_seq_num;
1923171a47aSMarc Zyngier static DEFINE_RAW_SPINLOCK(vmovp_lock);
1933171a47aSMarc Zyngier 
1947d75bbb4SMarc Zyngier static DEFINE_IDA(its_vpeid_ida);
1953dfa576bSMarc Zyngier 
1961ac19ca6SMarc Zyngier #define gic_data_rdist()		(raw_cpu_ptr(gic_rdists->rdist))
19711e37d35SMarc Zyngier #define gic_data_rdist_cpu(cpu)		(per_cpu_ptr(gic_rdists->rdist, cpu))
1981ac19ca6SMarc Zyngier #define gic_data_rdist_rd_base()	(gic_data_rdist()->rd_base)
199e643d803SMarc Zyngier #define gic_data_rdist_vlpi_base()	(gic_data_rdist_rd_base() + SZ_128K)
2001ac19ca6SMarc Zyngier 
201009384b3SMarc Zyngier /*
202009384b3SMarc Zyngier  * Skip ITSs that have no vLPIs mapped, unless we're on GICv4.1, as we
203009384b3SMarc Zyngier  * always have vSGIs mapped.
204009384b3SMarc Zyngier  */
205009384b3SMarc Zyngier static bool require_its_list_vmovp(struct its_vm *vm, struct its_node *its)
206009384b3SMarc Zyngier {
207009384b3SMarc Zyngier 	return (gic_rdists->has_rvpeid || vm->vlpi_count[its->list_nr]);
208009384b3SMarc Zyngier }
209009384b3SMarc Zyngier 
21084243125SZenghui Yu static u16 get_its_list(struct its_vm *vm)
21184243125SZenghui Yu {
21284243125SZenghui Yu 	struct its_node *its;
21384243125SZenghui Yu 	unsigned long its_list = 0;
21484243125SZenghui Yu 
21584243125SZenghui Yu 	list_for_each_entry(its, &its_nodes, entry) {
2160dd57fedSMarc Zyngier 		if (!is_v4(its))
21784243125SZenghui Yu 			continue;
21884243125SZenghui Yu 
219009384b3SMarc Zyngier 		if (require_its_list_vmovp(vm, its))
22084243125SZenghui Yu 			__set_bit(its->list_nr, &its_list);
22184243125SZenghui Yu 	}
22284243125SZenghui Yu 
22384243125SZenghui Yu 	return (u16)its_list;
22484243125SZenghui Yu }
22584243125SZenghui Yu 
226425c09beSMarc Zyngier static inline u32 its_get_event_id(struct irq_data *d)
227425c09beSMarc Zyngier {
228425c09beSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
229425c09beSMarc Zyngier 	return d->hwirq - its_dev->event_map.lpi_base;
230425c09beSMarc Zyngier }
231425c09beSMarc Zyngier 
232591e5becSMarc Zyngier static struct its_collection *dev_event_to_col(struct its_device *its_dev,
233591e5becSMarc Zyngier 					       u32 event)
234591e5becSMarc Zyngier {
235591e5becSMarc Zyngier 	struct its_node *its = its_dev->its;
236591e5becSMarc Zyngier 
237591e5becSMarc Zyngier 	return its->collections + its_dev->event_map.col_map[event];
238591e5becSMarc Zyngier }
239591e5becSMarc Zyngier 
240c1d4d5cdSMarc Zyngier static struct its_vlpi_map *dev_event_to_vlpi_map(struct its_device *its_dev,
241c1d4d5cdSMarc Zyngier 					       u32 event)
242c1d4d5cdSMarc Zyngier {
243c1d4d5cdSMarc Zyngier 	if (WARN_ON_ONCE(event >= its_dev->event_map.nr_lpis))
244c1d4d5cdSMarc Zyngier 		return NULL;
245c1d4d5cdSMarc Zyngier 
246c1d4d5cdSMarc Zyngier 	return &its_dev->event_map.vlpi_maps[event];
247c1d4d5cdSMarc Zyngier }
248c1d4d5cdSMarc Zyngier 
249f4a81f5aSMarc Zyngier static struct its_vlpi_map *get_vlpi_map(struct irq_data *d)
250f4a81f5aSMarc Zyngier {
251f4a81f5aSMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
252f4a81f5aSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
253f4a81f5aSMarc Zyngier 		u32 event = its_get_event_id(d);
254f4a81f5aSMarc Zyngier 
255f4a81f5aSMarc Zyngier 		return dev_event_to_vlpi_map(its_dev, event);
256f4a81f5aSMarc Zyngier 	}
257f4a81f5aSMarc Zyngier 
258f4a81f5aSMarc Zyngier 	return NULL;
259f4a81f5aSMarc Zyngier }
260f4a81f5aSMarc Zyngier 
261f3a05921SMarc Zyngier static int vpe_to_cpuid_lock(struct its_vpe *vpe, unsigned long *flags)
262425c09beSMarc Zyngier {
263f3a05921SMarc Zyngier 	raw_spin_lock_irqsave(&vpe->vpe_lock, *flags);
264f3a05921SMarc Zyngier 	return vpe->col_idx;
265f3a05921SMarc Zyngier }
266f3a05921SMarc Zyngier 
267f3a05921SMarc Zyngier static void vpe_to_cpuid_unlock(struct its_vpe *vpe, unsigned long flags)
268f3a05921SMarc Zyngier {
269f3a05921SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe->vpe_lock, flags);
270f3a05921SMarc Zyngier }
271f3a05921SMarc Zyngier 
272f3a05921SMarc Zyngier static int irq_to_cpuid_lock(struct irq_data *d, unsigned long *flags)
273f3a05921SMarc Zyngier {
274f3a05921SMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
275f3a05921SMarc Zyngier 	int cpu;
276f3a05921SMarc Zyngier 
277f3a05921SMarc Zyngier 	if (map) {
278f3a05921SMarc Zyngier 		cpu = vpe_to_cpuid_lock(map->vpe, flags);
279f3a05921SMarc Zyngier 	} else {
280f3a05921SMarc Zyngier 		/* Physical LPIs are already locked via the irq_desc lock */
281425c09beSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
282f3a05921SMarc Zyngier 		cpu = its_dev->event_map.col_map[its_get_event_id(d)];
283f3a05921SMarc Zyngier 		/* Keep GCC quiet... */
284f3a05921SMarc Zyngier 		*flags = 0;
285f3a05921SMarc Zyngier 	}
286f3a05921SMarc Zyngier 
287f3a05921SMarc Zyngier 	return cpu;
288f3a05921SMarc Zyngier }
289f3a05921SMarc Zyngier 
290f3a05921SMarc Zyngier static void irq_to_cpuid_unlock(struct irq_data *d, unsigned long flags)
291f3a05921SMarc Zyngier {
292f4a81f5aSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
293425c09beSMarc Zyngier 
294f4a81f5aSMarc Zyngier 	if (map)
295f3a05921SMarc Zyngier 		vpe_to_cpuid_unlock(map->vpe, flags);
296425c09beSMarc Zyngier }
297425c09beSMarc Zyngier 
29883559b47SMarc Zyngier static struct its_collection *valid_col(struct its_collection *col)
29983559b47SMarc Zyngier {
30020faba84SJoe Perches 	if (WARN_ON_ONCE(col->target_address & GENMASK_ULL(15, 0)))
30183559b47SMarc Zyngier 		return NULL;
30283559b47SMarc Zyngier 
30383559b47SMarc Zyngier 	return col;
30483559b47SMarc Zyngier }
30583559b47SMarc Zyngier 
306205e065dSMarc Zyngier static struct its_vpe *valid_vpe(struct its_node *its, struct its_vpe *vpe)
307205e065dSMarc Zyngier {
308205e065dSMarc Zyngier 	if (valid_col(its->collections + vpe->col_idx))
309205e065dSMarc Zyngier 		return vpe;
310205e065dSMarc Zyngier 
311205e065dSMarc Zyngier 	return NULL;
312205e065dSMarc Zyngier }
313205e065dSMarc Zyngier 
314cc2d3216SMarc Zyngier /*
315cc2d3216SMarc Zyngier  * ITS command descriptors - parameters to be encoded in a command
316cc2d3216SMarc Zyngier  * block.
317cc2d3216SMarc Zyngier  */
318cc2d3216SMarc Zyngier struct its_cmd_desc {
319cc2d3216SMarc Zyngier 	union {
320cc2d3216SMarc Zyngier 		struct {
321cc2d3216SMarc Zyngier 			struct its_device *dev;
322cc2d3216SMarc Zyngier 			u32 event_id;
323cc2d3216SMarc Zyngier 		} its_inv_cmd;
324cc2d3216SMarc Zyngier 
325cc2d3216SMarc Zyngier 		struct {
326cc2d3216SMarc Zyngier 			struct its_device *dev;
327cc2d3216SMarc Zyngier 			u32 event_id;
3288d85dcedSMarc Zyngier 		} its_clear_cmd;
3298d85dcedSMarc Zyngier 
3308d85dcedSMarc Zyngier 		struct {
3318d85dcedSMarc Zyngier 			struct its_device *dev;
3328d85dcedSMarc Zyngier 			u32 event_id;
333cc2d3216SMarc Zyngier 		} its_int_cmd;
334cc2d3216SMarc Zyngier 
335cc2d3216SMarc Zyngier 		struct {
336cc2d3216SMarc Zyngier 			struct its_device *dev;
337cc2d3216SMarc Zyngier 			int valid;
338cc2d3216SMarc Zyngier 		} its_mapd_cmd;
339cc2d3216SMarc Zyngier 
340cc2d3216SMarc Zyngier 		struct {
341cc2d3216SMarc Zyngier 			struct its_collection *col;
342cc2d3216SMarc Zyngier 			int valid;
343cc2d3216SMarc Zyngier 		} its_mapc_cmd;
344cc2d3216SMarc Zyngier 
345cc2d3216SMarc Zyngier 		struct {
346cc2d3216SMarc Zyngier 			struct its_device *dev;
347cc2d3216SMarc Zyngier 			u32 phys_id;
348cc2d3216SMarc Zyngier 			u32 event_id;
3496a25ad3aSMarc Zyngier 		} its_mapti_cmd;
350cc2d3216SMarc Zyngier 
351cc2d3216SMarc Zyngier 		struct {
352cc2d3216SMarc Zyngier 			struct its_device *dev;
353cc2d3216SMarc Zyngier 			struct its_collection *col;
354591e5becSMarc Zyngier 			u32 event_id;
355cc2d3216SMarc Zyngier 		} its_movi_cmd;
356cc2d3216SMarc Zyngier 
357cc2d3216SMarc Zyngier 		struct {
358cc2d3216SMarc Zyngier 			struct its_device *dev;
359cc2d3216SMarc Zyngier 			u32 event_id;
360cc2d3216SMarc Zyngier 		} its_discard_cmd;
361cc2d3216SMarc Zyngier 
362cc2d3216SMarc Zyngier 		struct {
363cc2d3216SMarc Zyngier 			struct its_collection *col;
364cc2d3216SMarc Zyngier 		} its_invall_cmd;
365d011e4e6SMarc Zyngier 
366d011e4e6SMarc Zyngier 		struct {
367d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
368eb78192bSMarc Zyngier 		} its_vinvall_cmd;
369eb78192bSMarc Zyngier 
370eb78192bSMarc Zyngier 		struct {
371eb78192bSMarc Zyngier 			struct its_vpe *vpe;
372eb78192bSMarc Zyngier 			struct its_collection *col;
373eb78192bSMarc Zyngier 			bool valid;
374eb78192bSMarc Zyngier 		} its_vmapp_cmd;
375eb78192bSMarc Zyngier 
376eb78192bSMarc Zyngier 		struct {
377eb78192bSMarc Zyngier 			struct its_vpe *vpe;
378d011e4e6SMarc Zyngier 			struct its_device *dev;
379d011e4e6SMarc Zyngier 			u32 virt_id;
380d011e4e6SMarc Zyngier 			u32 event_id;
381d011e4e6SMarc Zyngier 			bool db_enabled;
382d011e4e6SMarc Zyngier 		} its_vmapti_cmd;
383d011e4e6SMarc Zyngier 
384d011e4e6SMarc Zyngier 		struct {
385d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
386d011e4e6SMarc Zyngier 			struct its_device *dev;
387d011e4e6SMarc Zyngier 			u32 event_id;
388d011e4e6SMarc Zyngier 			bool db_enabled;
389d011e4e6SMarc Zyngier 		} its_vmovi_cmd;
3903171a47aSMarc Zyngier 
3913171a47aSMarc Zyngier 		struct {
3923171a47aSMarc Zyngier 			struct its_vpe *vpe;
3933171a47aSMarc Zyngier 			struct its_collection *col;
3943171a47aSMarc Zyngier 			u16 seq_num;
3953171a47aSMarc Zyngier 			u16 its_list;
3963171a47aSMarc Zyngier 		} its_vmovp_cmd;
397d97c97baSMarc Zyngier 
398d97c97baSMarc Zyngier 		struct {
399d97c97baSMarc Zyngier 			struct its_vpe *vpe;
400d97c97baSMarc Zyngier 		} its_invdb_cmd;
401e252cf8aSMarc Zyngier 
402e252cf8aSMarc Zyngier 		struct {
403e252cf8aSMarc Zyngier 			struct its_vpe *vpe;
404e252cf8aSMarc Zyngier 			u8 sgi;
405e252cf8aSMarc Zyngier 			u8 priority;
406e252cf8aSMarc Zyngier 			bool enable;
407e252cf8aSMarc Zyngier 			bool group;
408e252cf8aSMarc Zyngier 			bool clear;
409e252cf8aSMarc Zyngier 		} its_vsgi_cmd;
410cc2d3216SMarc Zyngier 	};
411cc2d3216SMarc Zyngier };
412cc2d3216SMarc Zyngier 
413cc2d3216SMarc Zyngier /*
414cc2d3216SMarc Zyngier  * The ITS command block, which is what the ITS actually parses.
415cc2d3216SMarc Zyngier  */
416cc2d3216SMarc Zyngier struct its_cmd_block {
4172bbdfcc5SBen Dooks (Codethink) 	union {
418cc2d3216SMarc Zyngier 		u64	raw_cmd[4];
4192bbdfcc5SBen Dooks (Codethink) 		__le64	raw_cmd_le[4];
4202bbdfcc5SBen Dooks (Codethink) 	};
421cc2d3216SMarc Zyngier };
422cc2d3216SMarc Zyngier 
423cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_SZ		SZ_64K
424cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_NR_ENTRIES	(ITS_CMD_QUEUE_SZ / sizeof(struct its_cmd_block))
425cc2d3216SMarc Zyngier 
42667047f90SMarc Zyngier typedef struct its_collection *(*its_cmd_builder_t)(struct its_node *,
42767047f90SMarc Zyngier 						    struct its_cmd_block *,
428cc2d3216SMarc Zyngier 						    struct its_cmd_desc *);
429cc2d3216SMarc Zyngier 
43067047f90SMarc Zyngier typedef struct its_vpe *(*its_cmd_vbuilder_t)(struct its_node *,
43167047f90SMarc Zyngier 					      struct its_cmd_block *,
432d011e4e6SMarc Zyngier 					      struct its_cmd_desc *);
433d011e4e6SMarc Zyngier 
4344d36f136SMarc Zyngier static void its_mask_encode(u64 *raw_cmd, u64 val, int h, int l)
4354d36f136SMarc Zyngier {
4364d36f136SMarc Zyngier 	u64 mask = GENMASK_ULL(h, l);
4374d36f136SMarc Zyngier 	*raw_cmd &= ~mask;
4384d36f136SMarc Zyngier 	*raw_cmd |= (val << l) & mask;
4394d36f136SMarc Zyngier }
4404d36f136SMarc Zyngier 
441cc2d3216SMarc Zyngier static void its_encode_cmd(struct its_cmd_block *cmd, u8 cmd_nr)
442cc2d3216SMarc Zyngier {
4434d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], cmd_nr, 7, 0);
444cc2d3216SMarc Zyngier }
445cc2d3216SMarc Zyngier 
446cc2d3216SMarc Zyngier static void its_encode_devid(struct its_cmd_block *cmd, u32 devid)
447cc2d3216SMarc Zyngier {
4484d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], devid, 63, 32);
449cc2d3216SMarc Zyngier }
450cc2d3216SMarc Zyngier 
451cc2d3216SMarc Zyngier static void its_encode_event_id(struct its_cmd_block *cmd, u32 id)
452cc2d3216SMarc Zyngier {
4534d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], id, 31, 0);
454cc2d3216SMarc Zyngier }
455cc2d3216SMarc Zyngier 
456cc2d3216SMarc Zyngier static void its_encode_phys_id(struct its_cmd_block *cmd, u32 phys_id)
457cc2d3216SMarc Zyngier {
4584d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], phys_id, 63, 32);
459cc2d3216SMarc Zyngier }
460cc2d3216SMarc Zyngier 
461cc2d3216SMarc Zyngier static void its_encode_size(struct its_cmd_block *cmd, u8 size)
462cc2d3216SMarc Zyngier {
4634d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], size, 4, 0);
464cc2d3216SMarc Zyngier }
465cc2d3216SMarc Zyngier 
466cc2d3216SMarc Zyngier static void its_encode_itt(struct its_cmd_block *cmd, u64 itt_addr)
467cc2d3216SMarc Zyngier {
46830ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], itt_addr >> 8, 51, 8);
469cc2d3216SMarc Zyngier }
470cc2d3216SMarc Zyngier 
471cc2d3216SMarc Zyngier static void its_encode_valid(struct its_cmd_block *cmd, int valid)
472cc2d3216SMarc Zyngier {
4734d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], !!valid, 63, 63);
474cc2d3216SMarc Zyngier }
475cc2d3216SMarc Zyngier 
476cc2d3216SMarc Zyngier static void its_encode_target(struct its_cmd_block *cmd, u64 target_addr)
477cc2d3216SMarc Zyngier {
47830ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], target_addr >> 16, 51, 16);
479cc2d3216SMarc Zyngier }
480cc2d3216SMarc Zyngier 
481cc2d3216SMarc Zyngier static void its_encode_collection(struct its_cmd_block *cmd, u16 col)
482cc2d3216SMarc Zyngier {
4834d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], col, 15, 0);
484cc2d3216SMarc Zyngier }
485cc2d3216SMarc Zyngier 
486d011e4e6SMarc Zyngier static void its_encode_vpeid(struct its_cmd_block *cmd, u16 vpeid)
487d011e4e6SMarc Zyngier {
488d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpeid, 47, 32);
489d011e4e6SMarc Zyngier }
490d011e4e6SMarc Zyngier 
491d011e4e6SMarc Zyngier static void its_encode_virt_id(struct its_cmd_block *cmd, u32 virt_id)
492d011e4e6SMarc Zyngier {
493d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], virt_id, 31, 0);
494d011e4e6SMarc Zyngier }
495d011e4e6SMarc Zyngier 
496d011e4e6SMarc Zyngier static void its_encode_db_phys_id(struct its_cmd_block *cmd, u32 db_phys_id)
497d011e4e6SMarc Zyngier {
498d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_phys_id, 63, 32);
499d011e4e6SMarc Zyngier }
500d011e4e6SMarc Zyngier 
501d011e4e6SMarc Zyngier static void its_encode_db_valid(struct its_cmd_block *cmd, bool db_valid)
502d011e4e6SMarc Zyngier {
503d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_valid, 0, 0);
504d011e4e6SMarc Zyngier }
505d011e4e6SMarc Zyngier 
5063171a47aSMarc Zyngier static void its_encode_seq_num(struct its_cmd_block *cmd, u16 seq_num)
5073171a47aSMarc Zyngier {
5083171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], seq_num, 47, 32);
5093171a47aSMarc Zyngier }
5103171a47aSMarc Zyngier 
5113171a47aSMarc Zyngier static void its_encode_its_list(struct its_cmd_block *cmd, u16 its_list)
5123171a47aSMarc Zyngier {
5133171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], its_list, 15, 0);
5143171a47aSMarc Zyngier }
5153171a47aSMarc Zyngier 
516eb78192bSMarc Zyngier static void its_encode_vpt_addr(struct its_cmd_block *cmd, u64 vpt_pa)
517eb78192bSMarc Zyngier {
51830ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[3], vpt_pa >> 16, 51, 16);
519eb78192bSMarc Zyngier }
520eb78192bSMarc Zyngier 
521eb78192bSMarc Zyngier static void its_encode_vpt_size(struct its_cmd_block *cmd, u8 vpt_size)
522eb78192bSMarc Zyngier {
523eb78192bSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpt_size, 4, 0);
524eb78192bSMarc Zyngier }
525eb78192bSMarc Zyngier 
52664edfaa9SMarc Zyngier static void its_encode_vconf_addr(struct its_cmd_block *cmd, u64 vconf_pa)
52764edfaa9SMarc Zyngier {
52864edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], vconf_pa >> 16, 51, 16);
52964edfaa9SMarc Zyngier }
53064edfaa9SMarc Zyngier 
53164edfaa9SMarc Zyngier static void its_encode_alloc(struct its_cmd_block *cmd, bool alloc)
53264edfaa9SMarc Zyngier {
53364edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], alloc, 8, 8);
53464edfaa9SMarc Zyngier }
53564edfaa9SMarc Zyngier 
53664edfaa9SMarc Zyngier static void its_encode_ptz(struct its_cmd_block *cmd, bool ptz)
53764edfaa9SMarc Zyngier {
53864edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], ptz, 9, 9);
53964edfaa9SMarc Zyngier }
54064edfaa9SMarc Zyngier 
54164edfaa9SMarc Zyngier static void its_encode_vmapp_default_db(struct its_cmd_block *cmd,
54264edfaa9SMarc Zyngier 					u32 vpe_db_lpi)
54364edfaa9SMarc Zyngier {
54464edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpe_db_lpi, 31, 0);
54564edfaa9SMarc Zyngier }
54664edfaa9SMarc Zyngier 
547dd3f050aSMarc Zyngier static void its_encode_vmovp_default_db(struct its_cmd_block *cmd,
548dd3f050aSMarc Zyngier 					u32 vpe_db_lpi)
549dd3f050aSMarc Zyngier {
550dd3f050aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpe_db_lpi, 31, 0);
551dd3f050aSMarc Zyngier }
552dd3f050aSMarc Zyngier 
553dd3f050aSMarc Zyngier static void its_encode_db(struct its_cmd_block *cmd, bool db)
554dd3f050aSMarc Zyngier {
555dd3f050aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db, 63, 63);
556dd3f050aSMarc Zyngier }
557dd3f050aSMarc Zyngier 
558e252cf8aSMarc Zyngier static void its_encode_sgi_intid(struct its_cmd_block *cmd, u8 sgi)
559e252cf8aSMarc Zyngier {
560e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], sgi, 35, 32);
561e252cf8aSMarc Zyngier }
562e252cf8aSMarc Zyngier 
563e252cf8aSMarc Zyngier static void its_encode_sgi_priority(struct its_cmd_block *cmd, u8 prio)
564e252cf8aSMarc Zyngier {
565e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], prio >> 4, 23, 20);
566e252cf8aSMarc Zyngier }
567e252cf8aSMarc Zyngier 
568e252cf8aSMarc Zyngier static void its_encode_sgi_group(struct its_cmd_block *cmd, bool grp)
569e252cf8aSMarc Zyngier {
570e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], grp, 10, 10);
571e252cf8aSMarc Zyngier }
572e252cf8aSMarc Zyngier 
573e252cf8aSMarc Zyngier static void its_encode_sgi_clear(struct its_cmd_block *cmd, bool clr)
574e252cf8aSMarc Zyngier {
575e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], clr, 9, 9);
576e252cf8aSMarc Zyngier }
577e252cf8aSMarc Zyngier 
578e252cf8aSMarc Zyngier static void its_encode_sgi_enable(struct its_cmd_block *cmd, bool en)
579e252cf8aSMarc Zyngier {
580e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], en, 8, 8);
581e252cf8aSMarc Zyngier }
582e252cf8aSMarc Zyngier 
583cc2d3216SMarc Zyngier static inline void its_fixup_cmd(struct its_cmd_block *cmd)
584cc2d3216SMarc Zyngier {
585cc2d3216SMarc Zyngier 	/* Let's fixup BE commands */
5862bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[0] = cpu_to_le64(cmd->raw_cmd[0]);
5872bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[1] = cpu_to_le64(cmd->raw_cmd[1]);
5882bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[2] = cpu_to_le64(cmd->raw_cmd[2]);
5892bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[3] = cpu_to_le64(cmd->raw_cmd[3]);
590cc2d3216SMarc Zyngier }
591cc2d3216SMarc Zyngier 
59267047f90SMarc Zyngier static struct its_collection *its_build_mapd_cmd(struct its_node *its,
59367047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
594cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
595cc2d3216SMarc Zyngier {
596cc2d3216SMarc Zyngier 	unsigned long itt_addr;
597c8481267SMarc Zyngier 	u8 size = ilog2(desc->its_mapd_cmd.dev->nr_ites);
598cc2d3216SMarc Zyngier 
599cc2d3216SMarc Zyngier 	itt_addr = virt_to_phys(desc->its_mapd_cmd.dev->itt);
600cc2d3216SMarc Zyngier 	itt_addr = ALIGN(itt_addr, ITS_ITT_ALIGN);
601cc2d3216SMarc Zyngier 
602cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPD);
603cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_mapd_cmd.dev->device_id);
604cc2d3216SMarc Zyngier 	its_encode_size(cmd, size - 1);
605cc2d3216SMarc Zyngier 	its_encode_itt(cmd, itt_addr);
606cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapd_cmd.valid);
607cc2d3216SMarc Zyngier 
608cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
609cc2d3216SMarc Zyngier 
610591e5becSMarc Zyngier 	return NULL;
611cc2d3216SMarc Zyngier }
612cc2d3216SMarc Zyngier 
61367047f90SMarc Zyngier static struct its_collection *its_build_mapc_cmd(struct its_node *its,
61467047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
615cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
616cc2d3216SMarc Zyngier {
617cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPC);
618cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_mapc_cmd.col->col_id);
619cc2d3216SMarc Zyngier 	its_encode_target(cmd, desc->its_mapc_cmd.col->target_address);
620cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapc_cmd.valid);
621cc2d3216SMarc Zyngier 
622cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
623cc2d3216SMarc Zyngier 
624cc2d3216SMarc Zyngier 	return desc->its_mapc_cmd.col;
625cc2d3216SMarc Zyngier }
626cc2d3216SMarc Zyngier 
62767047f90SMarc Zyngier static struct its_collection *its_build_mapti_cmd(struct its_node *its,
62867047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
629cc2d3216SMarc Zyngier 						  struct its_cmd_desc *desc)
630cc2d3216SMarc Zyngier {
631591e5becSMarc Zyngier 	struct its_collection *col;
632591e5becSMarc Zyngier 
6336a25ad3aSMarc Zyngier 	col = dev_event_to_col(desc->its_mapti_cmd.dev,
6346a25ad3aSMarc Zyngier 			       desc->its_mapti_cmd.event_id);
635591e5becSMarc Zyngier 
6366a25ad3aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPTI);
6376a25ad3aSMarc Zyngier 	its_encode_devid(cmd, desc->its_mapti_cmd.dev->device_id);
6386a25ad3aSMarc Zyngier 	its_encode_event_id(cmd, desc->its_mapti_cmd.event_id);
6396a25ad3aSMarc Zyngier 	its_encode_phys_id(cmd, desc->its_mapti_cmd.phys_id);
640591e5becSMarc Zyngier 	its_encode_collection(cmd, col->col_id);
641cc2d3216SMarc Zyngier 
642cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
643cc2d3216SMarc Zyngier 
64483559b47SMarc Zyngier 	return valid_col(col);
645cc2d3216SMarc Zyngier }
646cc2d3216SMarc Zyngier 
64767047f90SMarc Zyngier static struct its_collection *its_build_movi_cmd(struct its_node *its,
64867047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
649cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
650cc2d3216SMarc Zyngier {
651591e5becSMarc Zyngier 	struct its_collection *col;
652591e5becSMarc Zyngier 
653591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_movi_cmd.dev,
654591e5becSMarc Zyngier 			       desc->its_movi_cmd.event_id);
655591e5becSMarc Zyngier 
656cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MOVI);
657cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_movi_cmd.dev->device_id);
658591e5becSMarc Zyngier 	its_encode_event_id(cmd, desc->its_movi_cmd.event_id);
659cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_movi_cmd.col->col_id);
660cc2d3216SMarc Zyngier 
661cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
662cc2d3216SMarc Zyngier 
66383559b47SMarc Zyngier 	return valid_col(col);
664cc2d3216SMarc Zyngier }
665cc2d3216SMarc Zyngier 
66667047f90SMarc Zyngier static struct its_collection *its_build_discard_cmd(struct its_node *its,
66767047f90SMarc Zyngier 						    struct its_cmd_block *cmd,
668cc2d3216SMarc Zyngier 						    struct its_cmd_desc *desc)
669cc2d3216SMarc Zyngier {
670591e5becSMarc Zyngier 	struct its_collection *col;
671591e5becSMarc Zyngier 
672591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_discard_cmd.dev,
673591e5becSMarc Zyngier 			       desc->its_discard_cmd.event_id);
674591e5becSMarc Zyngier 
675cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_DISCARD);
676cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_discard_cmd.dev->device_id);
677cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_discard_cmd.event_id);
678cc2d3216SMarc Zyngier 
679cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
680cc2d3216SMarc Zyngier 
68183559b47SMarc Zyngier 	return valid_col(col);
682cc2d3216SMarc Zyngier }
683cc2d3216SMarc Zyngier 
68467047f90SMarc Zyngier static struct its_collection *its_build_inv_cmd(struct its_node *its,
68567047f90SMarc Zyngier 						struct its_cmd_block *cmd,
686cc2d3216SMarc Zyngier 						struct its_cmd_desc *desc)
687cc2d3216SMarc Zyngier {
688591e5becSMarc Zyngier 	struct its_collection *col;
689591e5becSMarc Zyngier 
690591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_inv_cmd.dev,
691591e5becSMarc Zyngier 			       desc->its_inv_cmd.event_id);
692591e5becSMarc Zyngier 
693cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
694cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
695cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
696cc2d3216SMarc Zyngier 
697cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
698cc2d3216SMarc Zyngier 
69983559b47SMarc Zyngier 	return valid_col(col);
700cc2d3216SMarc Zyngier }
701cc2d3216SMarc Zyngier 
70267047f90SMarc Zyngier static struct its_collection *its_build_int_cmd(struct its_node *its,
70367047f90SMarc Zyngier 						struct its_cmd_block *cmd,
7048d85dcedSMarc Zyngier 						struct its_cmd_desc *desc)
7058d85dcedSMarc Zyngier {
7068d85dcedSMarc Zyngier 	struct its_collection *col;
7078d85dcedSMarc Zyngier 
7088d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_int_cmd.dev,
7098d85dcedSMarc Zyngier 			       desc->its_int_cmd.event_id);
7108d85dcedSMarc Zyngier 
7118d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
7128d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
7138d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
7148d85dcedSMarc Zyngier 
7158d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
7168d85dcedSMarc Zyngier 
71783559b47SMarc Zyngier 	return valid_col(col);
7188d85dcedSMarc Zyngier }
7198d85dcedSMarc Zyngier 
72067047f90SMarc Zyngier static struct its_collection *its_build_clear_cmd(struct its_node *its,
72167047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
7228d85dcedSMarc Zyngier 						  struct its_cmd_desc *desc)
7238d85dcedSMarc Zyngier {
7248d85dcedSMarc Zyngier 	struct its_collection *col;
7258d85dcedSMarc Zyngier 
7268d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_clear_cmd.dev,
7278d85dcedSMarc Zyngier 			       desc->its_clear_cmd.event_id);
7288d85dcedSMarc Zyngier 
7298d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
7308d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
7318d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
7328d85dcedSMarc Zyngier 
7338d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
7348d85dcedSMarc Zyngier 
73583559b47SMarc Zyngier 	return valid_col(col);
7368d85dcedSMarc Zyngier }
7378d85dcedSMarc Zyngier 
73867047f90SMarc Zyngier static struct its_collection *its_build_invall_cmd(struct its_node *its,
73967047f90SMarc Zyngier 						   struct its_cmd_block *cmd,
740cc2d3216SMarc Zyngier 						   struct its_cmd_desc *desc)
741cc2d3216SMarc Zyngier {
742cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVALL);
74310794522SZenghui Yu 	its_encode_collection(cmd, desc->its_invall_cmd.col->col_id);
744cc2d3216SMarc Zyngier 
745cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
746cc2d3216SMarc Zyngier 
747cc2d3216SMarc Zyngier 	return NULL;
748cc2d3216SMarc Zyngier }
749cc2d3216SMarc Zyngier 
75067047f90SMarc Zyngier static struct its_vpe *its_build_vinvall_cmd(struct its_node *its,
75167047f90SMarc Zyngier 					     struct its_cmd_block *cmd,
752eb78192bSMarc Zyngier 					     struct its_cmd_desc *desc)
753eb78192bSMarc Zyngier {
754eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VINVALL);
755eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vinvall_cmd.vpe->vpe_id);
756eb78192bSMarc Zyngier 
757eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
758eb78192bSMarc Zyngier 
759205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vinvall_cmd.vpe);
760eb78192bSMarc Zyngier }
761eb78192bSMarc Zyngier 
76267047f90SMarc Zyngier static struct its_vpe *its_build_vmapp_cmd(struct its_node *its,
76367047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
764eb78192bSMarc Zyngier 					   struct its_cmd_desc *desc)
765eb78192bSMarc Zyngier {
76664edfaa9SMarc Zyngier 	unsigned long vpt_addr, vconf_addr;
7675c9a882eSMarc Zyngier 	u64 target;
76864edfaa9SMarc Zyngier 	bool alloc;
769eb78192bSMarc Zyngier 
770eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPP);
771eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapp_cmd.vpe->vpe_id);
772eb78192bSMarc Zyngier 	its_encode_valid(cmd, desc->its_vmapp_cmd.valid);
77364edfaa9SMarc Zyngier 
77464edfaa9SMarc Zyngier 	if (!desc->its_vmapp_cmd.valid) {
77564edfaa9SMarc Zyngier 		if (is_v4_1(its)) {
77664edfaa9SMarc Zyngier 			alloc = !atomic_dec_return(&desc->its_vmapp_cmd.vpe->vmapp_count);
77764edfaa9SMarc Zyngier 			its_encode_alloc(cmd, alloc);
77864edfaa9SMarc Zyngier 		}
77964edfaa9SMarc Zyngier 
78064edfaa9SMarc Zyngier 		goto out;
78164edfaa9SMarc Zyngier 	}
78264edfaa9SMarc Zyngier 
78364edfaa9SMarc Zyngier 	vpt_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->vpt_page));
78464edfaa9SMarc Zyngier 	target = desc->its_vmapp_cmd.col->target_address + its->vlpi_redist_offset;
78564edfaa9SMarc Zyngier 
7865c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
787eb78192bSMarc Zyngier 	its_encode_vpt_addr(cmd, vpt_addr);
788eb78192bSMarc Zyngier 	its_encode_vpt_size(cmd, LPI_NRBITS - 1);
789eb78192bSMarc Zyngier 
79064edfaa9SMarc Zyngier 	if (!is_v4_1(its))
79164edfaa9SMarc Zyngier 		goto out;
79264edfaa9SMarc Zyngier 
79364edfaa9SMarc Zyngier 	vconf_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->its_vm->vprop_page));
79464edfaa9SMarc Zyngier 
79564edfaa9SMarc Zyngier 	alloc = !atomic_fetch_inc(&desc->its_vmapp_cmd.vpe->vmapp_count);
79664edfaa9SMarc Zyngier 
79764edfaa9SMarc Zyngier 	its_encode_alloc(cmd, alloc);
79864edfaa9SMarc Zyngier 
799c21bc068SShenming Lu 	/*
800c21bc068SShenming Lu 	 * GICv4.1 provides a way to get the VLPI state, which needs the vPE
801c21bc068SShenming Lu 	 * to be unmapped first, and in this case, we may remap the vPE
802c21bc068SShenming Lu 	 * back while the VPT is not empty. So we can't assume that the
803c21bc068SShenming Lu 	 * VPT is empty on map. This is why we never advertise PTZ.
804c21bc068SShenming Lu 	 */
805c21bc068SShenming Lu 	its_encode_ptz(cmd, false);
80664edfaa9SMarc Zyngier 	its_encode_vconf_addr(cmd, vconf_addr);
80764edfaa9SMarc Zyngier 	its_encode_vmapp_default_db(cmd, desc->its_vmapp_cmd.vpe->vpe_db_lpi);
80864edfaa9SMarc Zyngier 
80964edfaa9SMarc Zyngier out:
810eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
811eb78192bSMarc Zyngier 
812205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmapp_cmd.vpe);
813eb78192bSMarc Zyngier }
814eb78192bSMarc Zyngier 
81567047f90SMarc Zyngier static struct its_vpe *its_build_vmapti_cmd(struct its_node *its,
81667047f90SMarc Zyngier 					    struct its_cmd_block *cmd,
817d011e4e6SMarc Zyngier 					    struct its_cmd_desc *desc)
818d011e4e6SMarc Zyngier {
819d011e4e6SMarc Zyngier 	u32 db;
820d011e4e6SMarc Zyngier 
8213858d4dfSMarc Zyngier 	if (!is_v4_1(its) && desc->its_vmapti_cmd.db_enabled)
822d011e4e6SMarc Zyngier 		db = desc->its_vmapti_cmd.vpe->vpe_db_lpi;
823d011e4e6SMarc Zyngier 	else
824d011e4e6SMarc Zyngier 		db = 1023;
825d011e4e6SMarc Zyngier 
826d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPTI);
827d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmapti_cmd.dev->device_id);
828d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapti_cmd.vpe->vpe_id);
829d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmapti_cmd.event_id);
830d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
831d011e4e6SMarc Zyngier 	its_encode_virt_id(cmd, desc->its_vmapti_cmd.virt_id);
832d011e4e6SMarc Zyngier 
833d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
834d011e4e6SMarc Zyngier 
835205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmapti_cmd.vpe);
836d011e4e6SMarc Zyngier }
837d011e4e6SMarc Zyngier 
83867047f90SMarc Zyngier static struct its_vpe *its_build_vmovi_cmd(struct its_node *its,
83967047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
840d011e4e6SMarc Zyngier 					   struct its_cmd_desc *desc)
841d011e4e6SMarc Zyngier {
842d011e4e6SMarc Zyngier 	u32 db;
843d011e4e6SMarc Zyngier 
8443858d4dfSMarc Zyngier 	if (!is_v4_1(its) && desc->its_vmovi_cmd.db_enabled)
845d011e4e6SMarc Zyngier 		db = desc->its_vmovi_cmd.vpe->vpe_db_lpi;
846d011e4e6SMarc Zyngier 	else
847d011e4e6SMarc Zyngier 		db = 1023;
848d011e4e6SMarc Zyngier 
849d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVI);
850d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmovi_cmd.dev->device_id);
851d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovi_cmd.vpe->vpe_id);
852d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmovi_cmd.event_id);
853d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
854d011e4e6SMarc Zyngier 	its_encode_db_valid(cmd, true);
855d011e4e6SMarc Zyngier 
856d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
857d011e4e6SMarc Zyngier 
858205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmovi_cmd.vpe);
859d011e4e6SMarc Zyngier }
860d011e4e6SMarc Zyngier 
86167047f90SMarc Zyngier static struct its_vpe *its_build_vmovp_cmd(struct its_node *its,
86267047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
8633171a47aSMarc Zyngier 					   struct its_cmd_desc *desc)
8643171a47aSMarc Zyngier {
8655c9a882eSMarc Zyngier 	u64 target;
8665c9a882eSMarc Zyngier 
8675c9a882eSMarc Zyngier 	target = desc->its_vmovp_cmd.col->target_address + its->vlpi_redist_offset;
8683171a47aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVP);
8693171a47aSMarc Zyngier 	its_encode_seq_num(cmd, desc->its_vmovp_cmd.seq_num);
8703171a47aSMarc Zyngier 	its_encode_its_list(cmd, desc->its_vmovp_cmd.its_list);
8713171a47aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovp_cmd.vpe->vpe_id);
8725c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
8733171a47aSMarc Zyngier 
874dd3f050aSMarc Zyngier 	if (is_v4_1(its)) {
875dd3f050aSMarc Zyngier 		its_encode_db(cmd, true);
876dd3f050aSMarc Zyngier 		its_encode_vmovp_default_db(cmd, desc->its_vmovp_cmd.vpe->vpe_db_lpi);
877dd3f050aSMarc Zyngier 	}
878dd3f050aSMarc Zyngier 
8793171a47aSMarc Zyngier 	its_fixup_cmd(cmd);
8803171a47aSMarc Zyngier 
881205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmovp_cmd.vpe);
8823171a47aSMarc Zyngier }
8833171a47aSMarc Zyngier 
88428614696SMarc Zyngier static struct its_vpe *its_build_vinv_cmd(struct its_node *its,
88528614696SMarc Zyngier 					  struct its_cmd_block *cmd,
88628614696SMarc Zyngier 					  struct its_cmd_desc *desc)
88728614696SMarc Zyngier {
88828614696SMarc Zyngier 	struct its_vlpi_map *map;
88928614696SMarc Zyngier 
89028614696SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_inv_cmd.dev,
89128614696SMarc Zyngier 				    desc->its_inv_cmd.event_id);
89228614696SMarc Zyngier 
89328614696SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
89428614696SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
89528614696SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
89628614696SMarc Zyngier 
89728614696SMarc Zyngier 	its_fixup_cmd(cmd);
89828614696SMarc Zyngier 
89928614696SMarc Zyngier 	return valid_vpe(its, map->vpe);
90028614696SMarc Zyngier }
90128614696SMarc Zyngier 
902ed0e4aa9SMarc Zyngier static struct its_vpe *its_build_vint_cmd(struct its_node *its,
903ed0e4aa9SMarc Zyngier 					  struct its_cmd_block *cmd,
904ed0e4aa9SMarc Zyngier 					  struct its_cmd_desc *desc)
905ed0e4aa9SMarc Zyngier {
906ed0e4aa9SMarc Zyngier 	struct its_vlpi_map *map;
907ed0e4aa9SMarc Zyngier 
908ed0e4aa9SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_int_cmd.dev,
909ed0e4aa9SMarc Zyngier 				    desc->its_int_cmd.event_id);
910ed0e4aa9SMarc Zyngier 
911ed0e4aa9SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
912ed0e4aa9SMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
913ed0e4aa9SMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
914ed0e4aa9SMarc Zyngier 
915ed0e4aa9SMarc Zyngier 	its_fixup_cmd(cmd);
916ed0e4aa9SMarc Zyngier 
917ed0e4aa9SMarc Zyngier 	return valid_vpe(its, map->vpe);
918ed0e4aa9SMarc Zyngier }
919ed0e4aa9SMarc Zyngier 
920ed0e4aa9SMarc Zyngier static struct its_vpe *its_build_vclear_cmd(struct its_node *its,
921ed0e4aa9SMarc Zyngier 					    struct its_cmd_block *cmd,
922ed0e4aa9SMarc Zyngier 					    struct its_cmd_desc *desc)
923ed0e4aa9SMarc Zyngier {
924ed0e4aa9SMarc Zyngier 	struct its_vlpi_map *map;
925ed0e4aa9SMarc Zyngier 
926ed0e4aa9SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_clear_cmd.dev,
927ed0e4aa9SMarc Zyngier 				    desc->its_clear_cmd.event_id);
928ed0e4aa9SMarc Zyngier 
929ed0e4aa9SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
930ed0e4aa9SMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
931ed0e4aa9SMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
932ed0e4aa9SMarc Zyngier 
933ed0e4aa9SMarc Zyngier 	its_fixup_cmd(cmd);
934ed0e4aa9SMarc Zyngier 
935ed0e4aa9SMarc Zyngier 	return valid_vpe(its, map->vpe);
936ed0e4aa9SMarc Zyngier }
937ed0e4aa9SMarc Zyngier 
938d97c97baSMarc Zyngier static struct its_vpe *its_build_invdb_cmd(struct its_node *its,
939d97c97baSMarc Zyngier 					   struct its_cmd_block *cmd,
940d97c97baSMarc Zyngier 					   struct its_cmd_desc *desc)
941d97c97baSMarc Zyngier {
942d97c97baSMarc Zyngier 	if (WARN_ON(!is_v4_1(its)))
943d97c97baSMarc Zyngier 		return NULL;
944d97c97baSMarc Zyngier 
945d97c97baSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVDB);
946d97c97baSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_invdb_cmd.vpe->vpe_id);
947d97c97baSMarc Zyngier 
948d97c97baSMarc Zyngier 	its_fixup_cmd(cmd);
949d97c97baSMarc Zyngier 
950d97c97baSMarc Zyngier 	return valid_vpe(its, desc->its_invdb_cmd.vpe);
951d97c97baSMarc Zyngier }
952d97c97baSMarc Zyngier 
953e252cf8aSMarc Zyngier static struct its_vpe *its_build_vsgi_cmd(struct its_node *its,
954e252cf8aSMarc Zyngier 					  struct its_cmd_block *cmd,
955e252cf8aSMarc Zyngier 					  struct its_cmd_desc *desc)
956e252cf8aSMarc Zyngier {
957e252cf8aSMarc Zyngier 	if (WARN_ON(!is_v4_1(its)))
958e252cf8aSMarc Zyngier 		return NULL;
959e252cf8aSMarc Zyngier 
960e252cf8aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VSGI);
961e252cf8aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vsgi_cmd.vpe->vpe_id);
962e252cf8aSMarc Zyngier 	its_encode_sgi_intid(cmd, desc->its_vsgi_cmd.sgi);
963e252cf8aSMarc Zyngier 	its_encode_sgi_priority(cmd, desc->its_vsgi_cmd.priority);
964e252cf8aSMarc Zyngier 	its_encode_sgi_group(cmd, desc->its_vsgi_cmd.group);
965e252cf8aSMarc Zyngier 	its_encode_sgi_clear(cmd, desc->its_vsgi_cmd.clear);
966e252cf8aSMarc Zyngier 	its_encode_sgi_enable(cmd, desc->its_vsgi_cmd.enable);
967e252cf8aSMarc Zyngier 
968e252cf8aSMarc Zyngier 	its_fixup_cmd(cmd);
969e252cf8aSMarc Zyngier 
970e252cf8aSMarc Zyngier 	return valid_vpe(its, desc->its_vsgi_cmd.vpe);
971e252cf8aSMarc Zyngier }
972e252cf8aSMarc Zyngier 
973cc2d3216SMarc Zyngier static u64 its_cmd_ptr_to_offset(struct its_node *its,
974cc2d3216SMarc Zyngier 				 struct its_cmd_block *ptr)
975cc2d3216SMarc Zyngier {
976cc2d3216SMarc Zyngier 	return (ptr - its->cmd_base) * sizeof(*ptr);
977cc2d3216SMarc Zyngier }
978cc2d3216SMarc Zyngier 
979cc2d3216SMarc Zyngier static int its_queue_full(struct its_node *its)
980cc2d3216SMarc Zyngier {
981cc2d3216SMarc Zyngier 	int widx;
982cc2d3216SMarc Zyngier 	int ridx;
983cc2d3216SMarc Zyngier 
984cc2d3216SMarc Zyngier 	widx = its->cmd_write - its->cmd_base;
985cc2d3216SMarc Zyngier 	ridx = readl_relaxed(its->base + GITS_CREADR) / sizeof(struct its_cmd_block);
986cc2d3216SMarc Zyngier 
987cc2d3216SMarc Zyngier 	/* This is incredibly unlikely to happen, unless the ITS locks up. */
988cc2d3216SMarc Zyngier 	if (((widx + 1) % ITS_CMD_QUEUE_NR_ENTRIES) == ridx)
989cc2d3216SMarc Zyngier 		return 1;
990cc2d3216SMarc Zyngier 
991cc2d3216SMarc Zyngier 	return 0;
992cc2d3216SMarc Zyngier }
993cc2d3216SMarc Zyngier 
994cc2d3216SMarc Zyngier static struct its_cmd_block *its_allocate_entry(struct its_node *its)
995cc2d3216SMarc Zyngier {
996cc2d3216SMarc Zyngier 	struct its_cmd_block *cmd;
997cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
998cc2d3216SMarc Zyngier 
999cc2d3216SMarc Zyngier 	while (its_queue_full(its)) {
1000cc2d3216SMarc Zyngier 		count--;
1001cc2d3216SMarc Zyngier 		if (!count) {
1002cc2d3216SMarc Zyngier 			pr_err_ratelimited("ITS queue not draining\n");
1003cc2d3216SMarc Zyngier 			return NULL;
1004cc2d3216SMarc Zyngier 		}
1005cc2d3216SMarc Zyngier 		cpu_relax();
1006cc2d3216SMarc Zyngier 		udelay(1);
1007cc2d3216SMarc Zyngier 	}
1008cc2d3216SMarc Zyngier 
1009cc2d3216SMarc Zyngier 	cmd = its->cmd_write++;
1010cc2d3216SMarc Zyngier 
1011cc2d3216SMarc Zyngier 	/* Handle queue wrapping */
1012cc2d3216SMarc Zyngier 	if (its->cmd_write == (its->cmd_base + ITS_CMD_QUEUE_NR_ENTRIES))
1013cc2d3216SMarc Zyngier 		its->cmd_write = its->cmd_base;
1014cc2d3216SMarc Zyngier 
101534d677a9SMarc Zyngier 	/* Clear command  */
101634d677a9SMarc Zyngier 	cmd->raw_cmd[0] = 0;
101734d677a9SMarc Zyngier 	cmd->raw_cmd[1] = 0;
101834d677a9SMarc Zyngier 	cmd->raw_cmd[2] = 0;
101934d677a9SMarc Zyngier 	cmd->raw_cmd[3] = 0;
102034d677a9SMarc Zyngier 
1021cc2d3216SMarc Zyngier 	return cmd;
1022cc2d3216SMarc Zyngier }
1023cc2d3216SMarc Zyngier 
1024cc2d3216SMarc Zyngier static struct its_cmd_block *its_post_commands(struct its_node *its)
1025cc2d3216SMarc Zyngier {
1026cc2d3216SMarc Zyngier 	u64 wr = its_cmd_ptr_to_offset(its, its->cmd_write);
1027cc2d3216SMarc Zyngier 
1028cc2d3216SMarc Zyngier 	writel_relaxed(wr, its->base + GITS_CWRITER);
1029cc2d3216SMarc Zyngier 
1030cc2d3216SMarc Zyngier 	return its->cmd_write;
1031cc2d3216SMarc Zyngier }
1032cc2d3216SMarc Zyngier 
1033cc2d3216SMarc Zyngier static void its_flush_cmd(struct its_node *its, struct its_cmd_block *cmd)
1034cc2d3216SMarc Zyngier {
1035cc2d3216SMarc Zyngier 	/*
1036cc2d3216SMarc Zyngier 	 * Make sure the commands written to memory are observable by
1037cc2d3216SMarc Zyngier 	 * the ITS.
1038cc2d3216SMarc Zyngier 	 */
1039cc2d3216SMarc Zyngier 	if (its->flags & ITS_FLAGS_CMDQ_NEEDS_FLUSHING)
1040328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cmd, sizeof(*cmd));
1041cc2d3216SMarc Zyngier 	else
1042cc2d3216SMarc Zyngier 		dsb(ishst);
1043cc2d3216SMarc Zyngier }
1044cc2d3216SMarc Zyngier 
1045a19b462fSMarc Zyngier static int its_wait_for_range_completion(struct its_node *its,
1046a050fa54SHeyi Guo 					 u64	prev_idx,
1047cc2d3216SMarc Zyngier 					 struct its_cmd_block *to)
1048cc2d3216SMarc Zyngier {
1049a050fa54SHeyi Guo 	u64 rd_idx, to_idx, linear_idx;
1050cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
1051cc2d3216SMarc Zyngier 
1052a050fa54SHeyi Guo 	/* Linearize to_idx if the command set has wrapped around */
1053cc2d3216SMarc Zyngier 	to_idx = its_cmd_ptr_to_offset(its, to);
1054a050fa54SHeyi Guo 	if (to_idx < prev_idx)
1055a050fa54SHeyi Guo 		to_idx += ITS_CMD_QUEUE_SZ;
1056a050fa54SHeyi Guo 
1057a050fa54SHeyi Guo 	linear_idx = prev_idx;
1058cc2d3216SMarc Zyngier 
1059cc2d3216SMarc Zyngier 	while (1) {
1060a050fa54SHeyi Guo 		s64 delta;
1061a050fa54SHeyi Guo 
1062cc2d3216SMarc Zyngier 		rd_idx = readl_relaxed(its->base + GITS_CREADR);
10639bdd8b1cSMarc Zyngier 
1064a050fa54SHeyi Guo 		/*
1065a050fa54SHeyi Guo 		 * Compute the read pointer progress, taking the
1066a050fa54SHeyi Guo 		 * potential wrap-around into account.
1067a050fa54SHeyi Guo 		 */
1068a050fa54SHeyi Guo 		delta = rd_idx - prev_idx;
1069a050fa54SHeyi Guo 		if (rd_idx < prev_idx)
1070a050fa54SHeyi Guo 			delta += ITS_CMD_QUEUE_SZ;
10719bdd8b1cSMarc Zyngier 
1072a050fa54SHeyi Guo 		linear_idx += delta;
1073a050fa54SHeyi Guo 		if (linear_idx >= to_idx)
1074cc2d3216SMarc Zyngier 			break;
1075cc2d3216SMarc Zyngier 
1076cc2d3216SMarc Zyngier 		count--;
1077cc2d3216SMarc Zyngier 		if (!count) {
1078a050fa54SHeyi Guo 			pr_err_ratelimited("ITS queue timeout (%llu %llu)\n",
1079a050fa54SHeyi Guo 					   to_idx, linear_idx);
1080a19b462fSMarc Zyngier 			return -1;
1081cc2d3216SMarc Zyngier 		}
1082a050fa54SHeyi Guo 		prev_idx = rd_idx;
1083cc2d3216SMarc Zyngier 		cpu_relax();
1084cc2d3216SMarc Zyngier 		udelay(1);
1085cc2d3216SMarc Zyngier 	}
1086a19b462fSMarc Zyngier 
1087a19b462fSMarc Zyngier 	return 0;
1088cc2d3216SMarc Zyngier }
1089cc2d3216SMarc Zyngier 
1090e4f9094bSMarc Zyngier /* Warning, macro hell follows */
1091e4f9094bSMarc Zyngier #define BUILD_SINGLE_CMD_FUNC(name, buildtype, synctype, buildfn)	\
1092e4f9094bSMarc Zyngier void name(struct its_node *its,						\
1093e4f9094bSMarc Zyngier 	  buildtype builder,						\
1094e4f9094bSMarc Zyngier 	  struct its_cmd_desc *desc)					\
1095e4f9094bSMarc Zyngier {									\
1096e4f9094bSMarc Zyngier 	struct its_cmd_block *cmd, *sync_cmd, *next_cmd;		\
1097e4f9094bSMarc Zyngier 	synctype *sync_obj;						\
1098e4f9094bSMarc Zyngier 	unsigned long flags;						\
1099a050fa54SHeyi Guo 	u64 rd_idx;							\
1100e4f9094bSMarc Zyngier 									\
1101e4f9094bSMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);			\
1102e4f9094bSMarc Zyngier 									\
1103e4f9094bSMarc Zyngier 	cmd = its_allocate_entry(its);					\
1104e4f9094bSMarc Zyngier 	if (!cmd) {		/* We're soooooo screewed... */		\
1105e4f9094bSMarc Zyngier 		raw_spin_unlock_irqrestore(&its->lock, flags);		\
1106e4f9094bSMarc Zyngier 		return;							\
1107e4f9094bSMarc Zyngier 	}								\
110867047f90SMarc Zyngier 	sync_obj = builder(its, cmd, desc);				\
1109e4f9094bSMarc Zyngier 	its_flush_cmd(its, cmd);					\
1110e4f9094bSMarc Zyngier 									\
1111e4f9094bSMarc Zyngier 	if (sync_obj) {							\
1112e4f9094bSMarc Zyngier 		sync_cmd = its_allocate_entry(its);			\
1113e4f9094bSMarc Zyngier 		if (!sync_cmd)						\
1114e4f9094bSMarc Zyngier 			goto post;					\
1115e4f9094bSMarc Zyngier 									\
111667047f90SMarc Zyngier 		buildfn(its, sync_cmd, sync_obj);			\
1117e4f9094bSMarc Zyngier 		its_flush_cmd(its, sync_cmd);				\
1118e4f9094bSMarc Zyngier 	}								\
1119e4f9094bSMarc Zyngier 									\
1120e4f9094bSMarc Zyngier post:									\
1121a050fa54SHeyi Guo 	rd_idx = readl_relaxed(its->base + GITS_CREADR);		\
1122e4f9094bSMarc Zyngier 	next_cmd = its_post_commands(its);				\
1123e4f9094bSMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);			\
1124e4f9094bSMarc Zyngier 									\
1125a050fa54SHeyi Guo 	if (its_wait_for_range_completion(its, rd_idx, next_cmd))	\
1126a19b462fSMarc Zyngier 		pr_err_ratelimited("ITS cmd %ps failed\n", builder);	\
1127e4f9094bSMarc Zyngier }
1128e4f9094bSMarc Zyngier 
112967047f90SMarc Zyngier static void its_build_sync_cmd(struct its_node *its,
113067047f90SMarc Zyngier 			       struct its_cmd_block *sync_cmd,
1131e4f9094bSMarc Zyngier 			       struct its_collection *sync_col)
1132cc2d3216SMarc Zyngier {
1133cc2d3216SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_SYNC);
1134cc2d3216SMarc Zyngier 	its_encode_target(sync_cmd, sync_col->target_address);
1135e4f9094bSMarc Zyngier 
1136cc2d3216SMarc Zyngier 	its_fixup_cmd(sync_cmd);
1137cc2d3216SMarc Zyngier }
1138cc2d3216SMarc Zyngier 
1139e4f9094bSMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_command, its_cmd_builder_t,
1140e4f9094bSMarc Zyngier 			     struct its_collection, its_build_sync_cmd)
1141cc2d3216SMarc Zyngier 
114267047f90SMarc Zyngier static void its_build_vsync_cmd(struct its_node *its,
114367047f90SMarc Zyngier 				struct its_cmd_block *sync_cmd,
1144d011e4e6SMarc Zyngier 				struct its_vpe *sync_vpe)
1145d011e4e6SMarc Zyngier {
1146d011e4e6SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_VSYNC);
1147d011e4e6SMarc Zyngier 	its_encode_vpeid(sync_cmd, sync_vpe->vpe_id);
1148d011e4e6SMarc Zyngier 
1149d011e4e6SMarc Zyngier 	its_fixup_cmd(sync_cmd);
1150d011e4e6SMarc Zyngier }
1151d011e4e6SMarc Zyngier 
1152d011e4e6SMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_vcommand, its_cmd_vbuilder_t,
1153d011e4e6SMarc Zyngier 			     struct its_vpe, its_build_vsync_cmd)
1154d011e4e6SMarc Zyngier 
11558d85dcedSMarc Zyngier static void its_send_int(struct its_device *dev, u32 event_id)
11568d85dcedSMarc Zyngier {
11578d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
11588d85dcedSMarc Zyngier 
11598d85dcedSMarc Zyngier 	desc.its_int_cmd.dev = dev;
11608d85dcedSMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
11618d85dcedSMarc Zyngier 
11628d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_int_cmd, &desc);
11638d85dcedSMarc Zyngier }
11648d85dcedSMarc Zyngier 
11658d85dcedSMarc Zyngier static void its_send_clear(struct its_device *dev, u32 event_id)
11668d85dcedSMarc Zyngier {
11678d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
11688d85dcedSMarc Zyngier 
11698d85dcedSMarc Zyngier 	desc.its_clear_cmd.dev = dev;
11708d85dcedSMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
11718d85dcedSMarc Zyngier 
11728d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_clear_cmd, &desc);
1173cc2d3216SMarc Zyngier }
1174cc2d3216SMarc Zyngier 
1175cc2d3216SMarc Zyngier static void its_send_inv(struct its_device *dev, u32 event_id)
1176cc2d3216SMarc Zyngier {
1177cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1178cc2d3216SMarc Zyngier 
1179cc2d3216SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
1180cc2d3216SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
1181cc2d3216SMarc Zyngier 
1182cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_inv_cmd, &desc);
1183cc2d3216SMarc Zyngier }
1184cc2d3216SMarc Zyngier 
1185cc2d3216SMarc Zyngier static void its_send_mapd(struct its_device *dev, int valid)
1186cc2d3216SMarc Zyngier {
1187cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1188cc2d3216SMarc Zyngier 
1189cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.dev = dev;
1190cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.valid = !!valid;
1191cc2d3216SMarc Zyngier 
1192cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_mapd_cmd, &desc);
1193cc2d3216SMarc Zyngier }
1194cc2d3216SMarc Zyngier 
1195cc2d3216SMarc Zyngier static void its_send_mapc(struct its_node *its, struct its_collection *col,
1196cc2d3216SMarc Zyngier 			  int valid)
1197cc2d3216SMarc Zyngier {
1198cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1199cc2d3216SMarc Zyngier 
1200cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.col = col;
1201cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.valid = !!valid;
1202cc2d3216SMarc Zyngier 
1203cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_mapc_cmd, &desc);
1204cc2d3216SMarc Zyngier }
1205cc2d3216SMarc Zyngier 
12066a25ad3aSMarc Zyngier static void its_send_mapti(struct its_device *dev, u32 irq_id, u32 id)
1207cc2d3216SMarc Zyngier {
1208cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1209cc2d3216SMarc Zyngier 
12106a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.dev = dev;
12116a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.phys_id = irq_id;
12126a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.event_id = id;
1213cc2d3216SMarc Zyngier 
12146a25ad3aSMarc Zyngier 	its_send_single_command(dev->its, its_build_mapti_cmd, &desc);
1215cc2d3216SMarc Zyngier }
1216cc2d3216SMarc Zyngier 
1217cc2d3216SMarc Zyngier static void its_send_movi(struct its_device *dev,
1218cc2d3216SMarc Zyngier 			  struct its_collection *col, u32 id)
1219cc2d3216SMarc Zyngier {
1220cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1221cc2d3216SMarc Zyngier 
1222cc2d3216SMarc Zyngier 	desc.its_movi_cmd.dev = dev;
1223cc2d3216SMarc Zyngier 	desc.its_movi_cmd.col = col;
1224591e5becSMarc Zyngier 	desc.its_movi_cmd.event_id = id;
1225cc2d3216SMarc Zyngier 
1226cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_movi_cmd, &desc);
1227cc2d3216SMarc Zyngier }
1228cc2d3216SMarc Zyngier 
1229cc2d3216SMarc Zyngier static void its_send_discard(struct its_device *dev, u32 id)
1230cc2d3216SMarc Zyngier {
1231cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1232cc2d3216SMarc Zyngier 
1233cc2d3216SMarc Zyngier 	desc.its_discard_cmd.dev = dev;
1234cc2d3216SMarc Zyngier 	desc.its_discard_cmd.event_id = id;
1235cc2d3216SMarc Zyngier 
1236cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_discard_cmd, &desc);
1237cc2d3216SMarc Zyngier }
1238cc2d3216SMarc Zyngier 
1239cc2d3216SMarc Zyngier static void its_send_invall(struct its_node *its, struct its_collection *col)
1240cc2d3216SMarc Zyngier {
1241cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1242cc2d3216SMarc Zyngier 
1243cc2d3216SMarc Zyngier 	desc.its_invall_cmd.col = col;
1244cc2d3216SMarc Zyngier 
1245cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_invall_cmd, &desc);
1246cc2d3216SMarc Zyngier }
1247c48ed51cSMarc Zyngier 
1248d011e4e6SMarc Zyngier static void its_send_vmapti(struct its_device *dev, u32 id)
1249d011e4e6SMarc Zyngier {
1250c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = dev_event_to_vlpi_map(dev, id);
1251d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
1252d011e4e6SMarc Zyngier 
1253d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.vpe = map->vpe;
1254d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.dev = dev;
1255d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.virt_id = map->vintid;
1256d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.event_id = id;
1257d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.db_enabled = map->db_enabled;
1258d011e4e6SMarc Zyngier 
1259d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmapti_cmd, &desc);
1260d011e4e6SMarc Zyngier }
1261d011e4e6SMarc Zyngier 
1262d011e4e6SMarc Zyngier static void its_send_vmovi(struct its_device *dev, u32 id)
1263d011e4e6SMarc Zyngier {
1264c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = dev_event_to_vlpi_map(dev, id);
1265d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
1266d011e4e6SMarc Zyngier 
1267d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.vpe = map->vpe;
1268d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.dev = dev;
1269d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.event_id = id;
1270d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.db_enabled = map->db_enabled;
1271d011e4e6SMarc Zyngier 
1272d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmovi_cmd, &desc);
1273d011e4e6SMarc Zyngier }
1274d011e4e6SMarc Zyngier 
127575fd951bSMarc Zyngier static void its_send_vmapp(struct its_node *its,
127675fd951bSMarc Zyngier 			   struct its_vpe *vpe, bool valid)
1277eb78192bSMarc Zyngier {
1278eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
1279eb78192bSMarc Zyngier 
1280eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.vpe = vpe;
1281eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.valid = valid;
1282eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.col = &its->collections[vpe->col_idx];
128375fd951bSMarc Zyngier 
1284eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vmapp_cmd, &desc);
1285eb78192bSMarc Zyngier }
1286eb78192bSMarc Zyngier 
12873171a47aSMarc Zyngier static void its_send_vmovp(struct its_vpe *vpe)
12883171a47aSMarc Zyngier {
128984243125SZenghui Yu 	struct its_cmd_desc desc = {};
12903171a47aSMarc Zyngier 	struct its_node *its;
12913171a47aSMarc Zyngier 	unsigned long flags;
12923171a47aSMarc Zyngier 	int col_id = vpe->col_idx;
12933171a47aSMarc Zyngier 
12943171a47aSMarc Zyngier 	desc.its_vmovp_cmd.vpe = vpe;
12953171a47aSMarc Zyngier 
12963171a47aSMarc Zyngier 	if (!its_list_map) {
12973171a47aSMarc Zyngier 		its = list_first_entry(&its_nodes, struct its_node, entry);
12983171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
12993171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
13003171a47aSMarc Zyngier 		return;
13013171a47aSMarc Zyngier 	}
13023171a47aSMarc Zyngier 
13033171a47aSMarc Zyngier 	/*
13043171a47aSMarc Zyngier 	 * Yet another marvel of the architecture. If using the
13053171a47aSMarc Zyngier 	 * its_list "feature", we need to make sure that all ITSs
13063171a47aSMarc Zyngier 	 * receive all VMOVP commands in the same order. The only way
13073171a47aSMarc Zyngier 	 * to guarantee this is to make vmovp a serialization point.
13083171a47aSMarc Zyngier 	 *
13093171a47aSMarc Zyngier 	 * Wall <-- Head.
13103171a47aSMarc Zyngier 	 */
13113171a47aSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
13123171a47aSMarc Zyngier 
13133171a47aSMarc Zyngier 	desc.its_vmovp_cmd.seq_num = vmovp_seq_num++;
131484243125SZenghui Yu 	desc.its_vmovp_cmd.its_list = get_its_list(vpe->its_vm);
13153171a47aSMarc Zyngier 
13163171a47aSMarc Zyngier 	/* Emit VMOVPs */
13173171a47aSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
13180dd57fedSMarc Zyngier 		if (!is_v4(its))
13193171a47aSMarc Zyngier 			continue;
13203171a47aSMarc Zyngier 
1321009384b3SMarc Zyngier 		if (!require_its_list_vmovp(vpe->its_vm, its))
13222247e1bfSMarc Zyngier 			continue;
13232247e1bfSMarc Zyngier 
13243171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
13253171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
13263171a47aSMarc Zyngier 	}
13273171a47aSMarc Zyngier 
13283171a47aSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
13293171a47aSMarc Zyngier }
13303171a47aSMarc Zyngier 
133140619a2eSMarc Zyngier static void its_send_vinvall(struct its_node *its, struct its_vpe *vpe)
1332eb78192bSMarc Zyngier {
1333eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
1334eb78192bSMarc Zyngier 
1335eb78192bSMarc Zyngier 	desc.its_vinvall_cmd.vpe = vpe;
1336eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vinvall_cmd, &desc);
1337eb78192bSMarc Zyngier }
1338eb78192bSMarc Zyngier 
133928614696SMarc Zyngier static void its_send_vinv(struct its_device *dev, u32 event_id)
134028614696SMarc Zyngier {
134128614696SMarc Zyngier 	struct its_cmd_desc desc;
134228614696SMarc Zyngier 
134328614696SMarc Zyngier 	/*
134428614696SMarc Zyngier 	 * There is no real VINV command. This is just a normal INV,
134528614696SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
134628614696SMarc Zyngier 	 */
134728614696SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
134828614696SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
134928614696SMarc Zyngier 
135028614696SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vinv_cmd, &desc);
135128614696SMarc Zyngier }
135228614696SMarc Zyngier 
1353ed0e4aa9SMarc Zyngier static void its_send_vint(struct its_device *dev, u32 event_id)
1354ed0e4aa9SMarc Zyngier {
1355ed0e4aa9SMarc Zyngier 	struct its_cmd_desc desc;
1356ed0e4aa9SMarc Zyngier 
1357ed0e4aa9SMarc Zyngier 	/*
1358ed0e4aa9SMarc Zyngier 	 * There is no real VINT command. This is just a normal INT,
1359ed0e4aa9SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
1360ed0e4aa9SMarc Zyngier 	 */
1361ed0e4aa9SMarc Zyngier 	desc.its_int_cmd.dev = dev;
1362ed0e4aa9SMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
1363ed0e4aa9SMarc Zyngier 
1364ed0e4aa9SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vint_cmd, &desc);
1365ed0e4aa9SMarc Zyngier }
1366ed0e4aa9SMarc Zyngier 
1367ed0e4aa9SMarc Zyngier static void its_send_vclear(struct its_device *dev, u32 event_id)
1368ed0e4aa9SMarc Zyngier {
1369ed0e4aa9SMarc Zyngier 	struct its_cmd_desc desc;
1370ed0e4aa9SMarc Zyngier 
1371ed0e4aa9SMarc Zyngier 	/*
1372ed0e4aa9SMarc Zyngier 	 * There is no real VCLEAR command. This is just a normal CLEAR,
1373ed0e4aa9SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
1374ed0e4aa9SMarc Zyngier 	 */
1375ed0e4aa9SMarc Zyngier 	desc.its_clear_cmd.dev = dev;
1376ed0e4aa9SMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
1377ed0e4aa9SMarc Zyngier 
1378ed0e4aa9SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vclear_cmd, &desc);
1379ed0e4aa9SMarc Zyngier }
1380ed0e4aa9SMarc Zyngier 
1381d97c97baSMarc Zyngier static void its_send_invdb(struct its_node *its, struct its_vpe *vpe)
1382d97c97baSMarc Zyngier {
1383d97c97baSMarc Zyngier 	struct its_cmd_desc desc;
1384d97c97baSMarc Zyngier 
1385d97c97baSMarc Zyngier 	desc.its_invdb_cmd.vpe = vpe;
1386d97c97baSMarc Zyngier 	its_send_single_vcommand(its, its_build_invdb_cmd, &desc);
1387d97c97baSMarc Zyngier }
1388d97c97baSMarc Zyngier 
1389c48ed51cSMarc Zyngier /*
1390c48ed51cSMarc Zyngier  * irqchip functions - assumes MSI, mostly.
1391c48ed51cSMarc Zyngier  */
1392015ec038SMarc Zyngier static void lpi_write_config(struct irq_data *d, u8 clr, u8 set)
1393c48ed51cSMarc Zyngier {
1394c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
1395015ec038SMarc Zyngier 	irq_hw_number_t hwirq;
1396e1a2e201SMarc Zyngier 	void *va;
1397adcdb94eSMarc Zyngier 	u8 *cfg;
1398c48ed51cSMarc Zyngier 
1399c1d4d5cdSMarc Zyngier 	if (map) {
1400c1d4d5cdSMarc Zyngier 		va = page_address(map->vm->vprop_page);
1401d4d7b4adSMarc Zyngier 		hwirq = map->vintid;
1402d4d7b4adSMarc Zyngier 
1403d4d7b4adSMarc Zyngier 		/* Remember the updated property */
1404d4d7b4adSMarc Zyngier 		map->properties &= ~clr;
1405d4d7b4adSMarc Zyngier 		map->properties |= set | LPI_PROP_GROUP1;
1406015ec038SMarc Zyngier 	} else {
1407e1a2e201SMarc Zyngier 		va = gic_rdists->prop_table_va;
1408015ec038SMarc Zyngier 		hwirq = d->hwirq;
1409015ec038SMarc Zyngier 	}
1410adcdb94eSMarc Zyngier 
1411e1a2e201SMarc Zyngier 	cfg = va + hwirq - 8192;
1412adcdb94eSMarc Zyngier 	*cfg &= ~clr;
1413015ec038SMarc Zyngier 	*cfg |= set | LPI_PROP_GROUP1;
1414c48ed51cSMarc Zyngier 
1415c48ed51cSMarc Zyngier 	/*
1416c48ed51cSMarc Zyngier 	 * Make the above write visible to the redistributors.
1417c48ed51cSMarc Zyngier 	 * And yes, we're flushing exactly: One. Single. Byte.
1418c48ed51cSMarc Zyngier 	 * Humpf...
1419c48ed51cSMarc Zyngier 	 */
1420c48ed51cSMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING)
1421328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cfg, sizeof(*cfg));
1422c48ed51cSMarc Zyngier 	else
1423c48ed51cSMarc Zyngier 		dsb(ishst);
1424015ec038SMarc Zyngier }
1425015ec038SMarc Zyngier 
14262f4f064bSMarc Zyngier static void wait_for_syncr(void __iomem *rdbase)
14272f4f064bSMarc Zyngier {
142804d80dbeSHeyi Guo 	while (readl_relaxed(rdbase + GICR_SYNCR) & 1)
14292f4f064bSMarc Zyngier 		cpu_relax();
14302f4f064bSMarc Zyngier }
14312f4f064bSMarc Zyngier 
1432425c09beSMarc Zyngier static void direct_lpi_inv(struct irq_data *d)
1433425c09beSMarc Zyngier {
1434f4a81f5aSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
1435425c09beSMarc Zyngier 	void __iomem *rdbase;
1436f3a05921SMarc Zyngier 	unsigned long flags;
1437f4a81f5aSMarc Zyngier 	u64 val;
1438f3a05921SMarc Zyngier 	int cpu;
1439f4a81f5aSMarc Zyngier 
1440f4a81f5aSMarc Zyngier 	if (map) {
1441f4a81f5aSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1442f4a81f5aSMarc Zyngier 
1443f4a81f5aSMarc Zyngier 		WARN_ON(!is_v4_1(its_dev->its));
1444f4a81f5aSMarc Zyngier 
1445f4a81f5aSMarc Zyngier 		val  = GICR_INVLPIR_V;
1446f4a81f5aSMarc Zyngier 		val |= FIELD_PREP(GICR_INVLPIR_VPEID, map->vpe->vpe_id);
1447f4a81f5aSMarc Zyngier 		val |= FIELD_PREP(GICR_INVLPIR_INTID, map->vintid);
1448f4a81f5aSMarc Zyngier 	} else {
1449f4a81f5aSMarc Zyngier 		val = d->hwirq;
1450f4a81f5aSMarc Zyngier 	}
1451425c09beSMarc Zyngier 
1452425c09beSMarc Zyngier 	/* Target the redistributor this LPI is currently routed to */
1453f3a05921SMarc Zyngier 	cpu = irq_to_cpuid_lock(d, &flags);
14549058a4e9SMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
1455f3a05921SMarc Zyngier 	rdbase = per_cpu_ptr(gic_rdists->rdist, cpu)->rd_base;
1456f4a81f5aSMarc Zyngier 	gic_write_lpir(val, rdbase + GICR_INVLPIR);
1457425c09beSMarc Zyngier 
1458425c09beSMarc Zyngier 	wait_for_syncr(rdbase);
14599058a4e9SMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
1460f3a05921SMarc Zyngier 	irq_to_cpuid_unlock(d, flags);
1461425c09beSMarc Zyngier }
1462425c09beSMarc Zyngier 
1463015ec038SMarc Zyngier static void lpi_update_config(struct irq_data *d, u8 clr, u8 set)
1464015ec038SMarc Zyngier {
1465015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1466015ec038SMarc Zyngier 
1467015ec038SMarc Zyngier 	lpi_write_config(d, clr, set);
1468f4a81f5aSMarc Zyngier 	if (gic_rdists->has_direct_lpi &&
1469f4a81f5aSMarc Zyngier 	    (is_v4_1(its_dev->its) || !irqd_is_forwarded_to_vcpu(d)))
1470425c09beSMarc Zyngier 		direct_lpi_inv(d);
147128614696SMarc Zyngier 	else if (!irqd_is_forwarded_to_vcpu(d))
1472adcdb94eSMarc Zyngier 		its_send_inv(its_dev, its_get_event_id(d));
147328614696SMarc Zyngier 	else
147428614696SMarc Zyngier 		its_send_vinv(its_dev, its_get_event_id(d));
1475c48ed51cSMarc Zyngier }
1476c48ed51cSMarc Zyngier 
1477015ec038SMarc Zyngier static void its_vlpi_set_doorbell(struct irq_data *d, bool enable)
1478015ec038SMarc Zyngier {
1479015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1480015ec038SMarc Zyngier 	u32 event = its_get_event_id(d);
1481c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map;
1482015ec038SMarc Zyngier 
14833858d4dfSMarc Zyngier 	/*
14843858d4dfSMarc Zyngier 	 * GICv4.1 does away with the per-LPI nonsense, nothing to do
14853858d4dfSMarc Zyngier 	 * here.
14863858d4dfSMarc Zyngier 	 */
14873858d4dfSMarc Zyngier 	if (is_v4_1(its_dev->its))
14883858d4dfSMarc Zyngier 		return;
14893858d4dfSMarc Zyngier 
1490c1d4d5cdSMarc Zyngier 	map = dev_event_to_vlpi_map(its_dev, event);
1491c1d4d5cdSMarc Zyngier 
1492c1d4d5cdSMarc Zyngier 	if (map->db_enabled == enable)
1493015ec038SMarc Zyngier 		return;
1494015ec038SMarc Zyngier 
1495c1d4d5cdSMarc Zyngier 	map->db_enabled = enable;
1496015ec038SMarc Zyngier 
1497015ec038SMarc Zyngier 	/*
1498015ec038SMarc Zyngier 	 * More fun with the architecture:
1499015ec038SMarc Zyngier 	 *
1500015ec038SMarc Zyngier 	 * Ideally, we'd issue a VMAPTI to set the doorbell to its LPI
1501015ec038SMarc Zyngier 	 * value or to 1023, depending on the enable bit. But that
1502a359f757SIngo Molnar 	 * would be issuing a mapping for an /existing/ DevID+EventID
1503015ec038SMarc Zyngier 	 * pair, which is UNPREDICTABLE. Instead, let's issue a VMOVI
1504015ec038SMarc Zyngier 	 * to the /same/ vPE, using this opportunity to adjust the
1505015ec038SMarc Zyngier 	 * doorbell. Mouahahahaha. We loves it, Precious.
1506015ec038SMarc Zyngier 	 */
1507015ec038SMarc Zyngier 	its_send_vmovi(its_dev, event);
1508c48ed51cSMarc Zyngier }
1509c48ed51cSMarc Zyngier 
1510c48ed51cSMarc Zyngier static void its_mask_irq(struct irq_data *d)
1511c48ed51cSMarc Zyngier {
1512015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1513015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, false);
1514015ec038SMarc Zyngier 
1515adcdb94eSMarc Zyngier 	lpi_update_config(d, LPI_PROP_ENABLED, 0);
1516c48ed51cSMarc Zyngier }
1517c48ed51cSMarc Zyngier 
1518c48ed51cSMarc Zyngier static void its_unmask_irq(struct irq_data *d)
1519c48ed51cSMarc Zyngier {
1520015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1521015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, true);
1522015ec038SMarc Zyngier 
1523adcdb94eSMarc Zyngier 	lpi_update_config(d, 0, LPI_PROP_ENABLED);
1524c48ed51cSMarc Zyngier }
1525c48ed51cSMarc Zyngier 
15262f13ff1dSMarc Zyngier static __maybe_unused u32 its_read_lpi_count(struct irq_data *d, int cpu)
15272f13ff1dSMarc Zyngier {
15282f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15292f13ff1dSMarc Zyngier 		return atomic_read(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15302f13ff1dSMarc Zyngier 
15312f13ff1dSMarc Zyngier 	return atomic_read(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15322f13ff1dSMarc Zyngier }
15332f13ff1dSMarc Zyngier 
15342f13ff1dSMarc Zyngier static void its_inc_lpi_count(struct irq_data *d, int cpu)
15352f13ff1dSMarc Zyngier {
15362f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15372f13ff1dSMarc Zyngier 		atomic_inc(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15382f13ff1dSMarc Zyngier 	else
15392f13ff1dSMarc Zyngier 		atomic_inc(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15402f13ff1dSMarc Zyngier }
15412f13ff1dSMarc Zyngier 
15422f13ff1dSMarc Zyngier static void its_dec_lpi_count(struct irq_data *d, int cpu)
15432f13ff1dSMarc Zyngier {
15442f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15452f13ff1dSMarc Zyngier 		atomic_dec(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15462f13ff1dSMarc Zyngier 	else
15472f13ff1dSMarc Zyngier 		atomic_dec(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15482f13ff1dSMarc Zyngier }
15492f13ff1dSMarc Zyngier 
1550c5d6082dSMarc Zyngier static unsigned int cpumask_pick_least_loaded(struct irq_data *d,
1551c5d6082dSMarc Zyngier 					      const struct cpumask *cpu_mask)
1552c5d6082dSMarc Zyngier {
1553c5d6082dSMarc Zyngier 	unsigned int cpu = nr_cpu_ids, tmp;
1554c5d6082dSMarc Zyngier 	int count = S32_MAX;
1555c5d6082dSMarc Zyngier 
1556c5d6082dSMarc Zyngier 	for_each_cpu(tmp, cpu_mask) {
1557c5d6082dSMarc Zyngier 		int this_count = its_read_lpi_count(d, tmp);
1558c5d6082dSMarc Zyngier 		if (this_count < count) {
1559c5d6082dSMarc Zyngier 			cpu = tmp;
1560c5d6082dSMarc Zyngier 		        count = this_count;
1561c5d6082dSMarc Zyngier 		}
1562c5d6082dSMarc Zyngier 	}
1563c5d6082dSMarc Zyngier 
1564c5d6082dSMarc Zyngier 	return cpu;
1565c5d6082dSMarc Zyngier }
1566c5d6082dSMarc Zyngier 
1567c5d6082dSMarc Zyngier /*
1568c5d6082dSMarc Zyngier  * As suggested by Thomas Gleixner in:
1569c5d6082dSMarc Zyngier  * https://lore.kernel.org/r/87h80q2aoc.fsf@nanos.tec.linutronix.de
1570c5d6082dSMarc Zyngier  */
1571c5d6082dSMarc Zyngier static int its_select_cpu(struct irq_data *d,
1572c5d6082dSMarc Zyngier 			  const struct cpumask *aff_mask)
1573c5d6082dSMarc Zyngier {
1574c5d6082dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1575c5d6082dSMarc Zyngier 	cpumask_var_t tmpmask;
1576c5d6082dSMarc Zyngier 	int cpu, node;
1577c5d6082dSMarc Zyngier 
1578c5d6082dSMarc Zyngier 	if (!alloc_cpumask_var(&tmpmask, GFP_ATOMIC))
1579c5d6082dSMarc Zyngier 		return -ENOMEM;
1580c5d6082dSMarc Zyngier 
1581c5d6082dSMarc Zyngier 	node = its_dev->its->numa_node;
1582c5d6082dSMarc Zyngier 
1583c5d6082dSMarc Zyngier 	if (!irqd_affinity_is_managed(d)) {
1584c5d6082dSMarc Zyngier 		/* First try the NUMA node */
1585c5d6082dSMarc Zyngier 		if (node != NUMA_NO_NODE) {
1586c5d6082dSMarc Zyngier 			/*
1587c5d6082dSMarc Zyngier 			 * Try the intersection of the affinity mask and the
1588c5d6082dSMarc Zyngier 			 * node mask (and the online mask, just to be safe).
1589c5d6082dSMarc Zyngier 			 */
1590c5d6082dSMarc Zyngier 			cpumask_and(tmpmask, cpumask_of_node(node), aff_mask);
1591c5d6082dSMarc Zyngier 			cpumask_and(tmpmask, tmpmask, cpu_online_mask);
1592c5d6082dSMarc Zyngier 
1593c5d6082dSMarc Zyngier 			/*
1594c5d6082dSMarc Zyngier 			 * Ideally, we would check if the mask is empty, and
1595c5d6082dSMarc Zyngier 			 * try again on the full node here.
1596c5d6082dSMarc Zyngier 			 *
1597c5d6082dSMarc Zyngier 			 * But it turns out that the way ACPI describes the
1598c5d6082dSMarc Zyngier 			 * affinity for ITSs only deals about memory, and
1599c5d6082dSMarc Zyngier 			 * not target CPUs, so it cannot describe a single
1600c5d6082dSMarc Zyngier 			 * ITS placed next to two NUMA nodes.
1601c5d6082dSMarc Zyngier 			 *
1602c5d6082dSMarc Zyngier 			 * Instead, just fallback on the online mask. This
1603c5d6082dSMarc Zyngier 			 * diverges from Thomas' suggestion above.
1604c5d6082dSMarc Zyngier 			 */
1605c5d6082dSMarc Zyngier 			cpu = cpumask_pick_least_loaded(d, tmpmask);
1606c5d6082dSMarc Zyngier 			if (cpu < nr_cpu_ids)
1607c5d6082dSMarc Zyngier 				goto out;
1608c5d6082dSMarc Zyngier 
1609c5d6082dSMarc Zyngier 			/* If we can't cross sockets, give up */
1610c5d6082dSMarc Zyngier 			if ((its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144))
1611c5d6082dSMarc Zyngier 				goto out;
1612c5d6082dSMarc Zyngier 
1613c5d6082dSMarc Zyngier 			/* If the above failed, expand the search */
1614c5d6082dSMarc Zyngier 		}
1615c5d6082dSMarc Zyngier 
1616c5d6082dSMarc Zyngier 		/* Try the intersection of the affinity and online masks */
1617c5d6082dSMarc Zyngier 		cpumask_and(tmpmask, aff_mask, cpu_online_mask);
1618c5d6082dSMarc Zyngier 
1619c5d6082dSMarc Zyngier 		/* If that doesn't fly, the online mask is the last resort */
1620c5d6082dSMarc Zyngier 		if (cpumask_empty(tmpmask))
1621c5d6082dSMarc Zyngier 			cpumask_copy(tmpmask, cpu_online_mask);
1622c5d6082dSMarc Zyngier 
1623c5d6082dSMarc Zyngier 		cpu = cpumask_pick_least_loaded(d, tmpmask);
1624c5d6082dSMarc Zyngier 	} else {
1625c5d6082dSMarc Zyngier 		cpumask_and(tmpmask, irq_data_get_affinity_mask(d), cpu_online_mask);
1626c5d6082dSMarc Zyngier 
1627c5d6082dSMarc Zyngier 		/* If we cannot cross sockets, limit the search to that node */
1628c5d6082dSMarc Zyngier 		if ((its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) &&
1629c5d6082dSMarc Zyngier 		    node != NUMA_NO_NODE)
1630c5d6082dSMarc Zyngier 			cpumask_and(tmpmask, tmpmask, cpumask_of_node(node));
1631c5d6082dSMarc Zyngier 
1632c5d6082dSMarc Zyngier 		cpu = cpumask_pick_least_loaded(d, tmpmask);
1633c5d6082dSMarc Zyngier 	}
1634c5d6082dSMarc Zyngier out:
1635c5d6082dSMarc Zyngier 	free_cpumask_var(tmpmask);
1636c5d6082dSMarc Zyngier 
1637c5d6082dSMarc Zyngier 	pr_debug("IRQ%d -> %*pbl CPU%d\n", d->irq, cpumask_pr_args(aff_mask), cpu);
1638c5d6082dSMarc Zyngier 	return cpu;
1639c5d6082dSMarc Zyngier }
1640c5d6082dSMarc Zyngier 
1641c48ed51cSMarc Zyngier static int its_set_affinity(struct irq_data *d, const struct cpumask *mask_val,
1642c48ed51cSMarc Zyngier 			    bool force)
1643c48ed51cSMarc Zyngier {
1644c48ed51cSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1645c48ed51cSMarc Zyngier 	struct its_collection *target_col;
1646c48ed51cSMarc Zyngier 	u32 id = its_get_event_id(d);
1647c5d6082dSMarc Zyngier 	int cpu, prev_cpu;
1648c48ed51cSMarc Zyngier 
1649015ec038SMarc Zyngier 	/* A forwarded interrupt should use irq_set_vcpu_affinity */
1650015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1651015ec038SMarc Zyngier 		return -EINVAL;
1652015ec038SMarc Zyngier 
16532f13ff1dSMarc Zyngier 	prev_cpu = its_dev->event_map.col_map[id];
16542f13ff1dSMarc Zyngier 	its_dec_lpi_count(d, prev_cpu);
16552f13ff1dSMarc Zyngier 
1656c5d6082dSMarc Zyngier 	if (!force)
1657c5d6082dSMarc Zyngier 		cpu = its_select_cpu(d, mask_val);
1658c5d6082dSMarc Zyngier 	else
1659c5d6082dSMarc Zyngier 		cpu = cpumask_pick_least_loaded(d, mask_val);
1660fbf8f40eSGanapatrao Kulkarni 
1661c5d6082dSMarc Zyngier 	if (cpu < 0 || cpu >= nr_cpu_ids)
16622f13ff1dSMarc Zyngier 		goto err;
1663c48ed51cSMarc Zyngier 
16648b8d94a7SMaJun 	/* don't set the affinity when the target cpu is same as current one */
16652f13ff1dSMarc Zyngier 	if (cpu != prev_cpu) {
1666c48ed51cSMarc Zyngier 		target_col = &its_dev->its->collections[cpu];
1667c48ed51cSMarc Zyngier 		its_send_movi(its_dev, target_col, id);
1668591e5becSMarc Zyngier 		its_dev->event_map.col_map[id] = cpu;
16690d224d35SMarc Zyngier 		irq_data_update_effective_affinity(d, cpumask_of(cpu));
16708b8d94a7SMaJun 	}
1671c48ed51cSMarc Zyngier 
16722f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, cpu);
16732f13ff1dSMarc Zyngier 
1674c48ed51cSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
16752f13ff1dSMarc Zyngier 
16762f13ff1dSMarc Zyngier err:
16772f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, prev_cpu);
16782f13ff1dSMarc Zyngier 	return -EINVAL;
1679c48ed51cSMarc Zyngier }
1680c48ed51cSMarc Zyngier 
1681558b0165SArd Biesheuvel static u64 its_irq_get_msi_base(struct its_device *its_dev)
1682558b0165SArd Biesheuvel {
1683558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
1684558b0165SArd Biesheuvel 
1685558b0165SArd Biesheuvel 	return its->phys_base + GITS_TRANSLATER;
1686558b0165SArd Biesheuvel }
1687558b0165SArd Biesheuvel 
1688b48ac83dSMarc Zyngier static void its_irq_compose_msi_msg(struct irq_data *d, struct msi_msg *msg)
1689b48ac83dSMarc Zyngier {
1690b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1691b48ac83dSMarc Zyngier 	struct its_node *its;
1692b48ac83dSMarc Zyngier 	u64 addr;
1693b48ac83dSMarc Zyngier 
1694b48ac83dSMarc Zyngier 	its = its_dev->its;
1695558b0165SArd Biesheuvel 	addr = its->get_msi_base(its_dev);
1696b48ac83dSMarc Zyngier 
1697b11283ebSVladimir Murzin 	msg->address_lo		= lower_32_bits(addr);
1698b11283ebSVladimir Murzin 	msg->address_hi		= upper_32_bits(addr);
1699b48ac83dSMarc Zyngier 	msg->data		= its_get_event_id(d);
170044bb7e24SRobin Murphy 
170135ae7df2SJulien Grall 	iommu_dma_compose_msi_msg(irq_data_get_msi_desc(d), msg);
1702b48ac83dSMarc Zyngier }
1703b48ac83dSMarc Zyngier 
17048d85dcedSMarc Zyngier static int its_irq_set_irqchip_state(struct irq_data *d,
17058d85dcedSMarc Zyngier 				     enum irqchip_irq_state which,
17068d85dcedSMarc Zyngier 				     bool state)
17078d85dcedSMarc Zyngier {
17088d85dcedSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
17098d85dcedSMarc Zyngier 	u32 event = its_get_event_id(d);
17108d85dcedSMarc Zyngier 
17118d85dcedSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
17128d85dcedSMarc Zyngier 		return -EINVAL;
17138d85dcedSMarc Zyngier 
1714ed0e4aa9SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1715ed0e4aa9SMarc Zyngier 		if (state)
1716ed0e4aa9SMarc Zyngier 			its_send_vint(its_dev, event);
1717ed0e4aa9SMarc Zyngier 		else
1718ed0e4aa9SMarc Zyngier 			its_send_vclear(its_dev, event);
1719ed0e4aa9SMarc Zyngier 	} else {
17208d85dcedSMarc Zyngier 		if (state)
17218d85dcedSMarc Zyngier 			its_send_int(its_dev, event);
17228d85dcedSMarc Zyngier 		else
17238d85dcedSMarc Zyngier 			its_send_clear(its_dev, event);
1724ed0e4aa9SMarc Zyngier 	}
17258d85dcedSMarc Zyngier 
17268d85dcedSMarc Zyngier 	return 0;
17278d85dcedSMarc Zyngier }
17288d85dcedSMarc Zyngier 
17295f774f5eSMarc Zyngier static int its_irq_retrigger(struct irq_data *d)
17305f774f5eSMarc Zyngier {
17315f774f5eSMarc Zyngier 	return !its_irq_set_irqchip_state(d, IRQCHIP_STATE_PENDING, true);
17325f774f5eSMarc Zyngier }
17335f774f5eSMarc Zyngier 
1734009384b3SMarc Zyngier /*
1735009384b3SMarc Zyngier  * Two favourable cases:
1736009384b3SMarc Zyngier  *
1737009384b3SMarc Zyngier  * (a) Either we have a GICv4.1, and all vPEs have to be mapped at all times
1738009384b3SMarc Zyngier  *     for vSGI delivery
1739009384b3SMarc Zyngier  *
1740009384b3SMarc Zyngier  * (b) Or the ITSs do not use a list map, meaning that VMOVP is cheap enough
1741009384b3SMarc Zyngier  *     and we're better off mapping all VPEs always
1742009384b3SMarc Zyngier  *
1743009384b3SMarc Zyngier  * If neither (a) nor (b) is true, then we map vPEs on demand.
1744009384b3SMarc Zyngier  *
1745009384b3SMarc Zyngier  */
1746009384b3SMarc Zyngier static bool gic_requires_eager_mapping(void)
1747009384b3SMarc Zyngier {
1748009384b3SMarc Zyngier 	if (!its_list_map || gic_rdists->has_rvpeid)
1749009384b3SMarc Zyngier 		return true;
1750009384b3SMarc Zyngier 
1751009384b3SMarc Zyngier 	return false;
1752009384b3SMarc Zyngier }
1753009384b3SMarc Zyngier 
17542247e1bfSMarc Zyngier static void its_map_vm(struct its_node *its, struct its_vm *vm)
17552247e1bfSMarc Zyngier {
17562247e1bfSMarc Zyngier 	unsigned long flags;
17572247e1bfSMarc Zyngier 
1758009384b3SMarc Zyngier 	if (gic_requires_eager_mapping())
17592247e1bfSMarc Zyngier 		return;
17602247e1bfSMarc Zyngier 
17612247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
17622247e1bfSMarc Zyngier 
17632247e1bfSMarc Zyngier 	/*
17642247e1bfSMarc Zyngier 	 * If the VM wasn't mapped yet, iterate over the vpes and get
17652247e1bfSMarc Zyngier 	 * them mapped now.
17662247e1bfSMarc Zyngier 	 */
17672247e1bfSMarc Zyngier 	vm->vlpi_count[its->list_nr]++;
17682247e1bfSMarc Zyngier 
17692247e1bfSMarc Zyngier 	if (vm->vlpi_count[its->list_nr] == 1) {
17702247e1bfSMarc Zyngier 		int i;
17712247e1bfSMarc Zyngier 
17722247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++) {
17732247e1bfSMarc Zyngier 			struct its_vpe *vpe = vm->vpes[i];
177444c4c25eSMarc Zyngier 			struct irq_data *d = irq_get_irq_data(vpe->irq);
17752247e1bfSMarc Zyngier 
17762247e1bfSMarc Zyngier 			/* Map the VPE to the first possible CPU */
17772247e1bfSMarc Zyngier 			vpe->col_idx = cpumask_first(cpu_online_mask);
17782247e1bfSMarc Zyngier 			its_send_vmapp(its, vpe, true);
17792247e1bfSMarc Zyngier 			its_send_vinvall(its, vpe);
178044c4c25eSMarc Zyngier 			irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
17812247e1bfSMarc Zyngier 		}
17822247e1bfSMarc Zyngier 	}
17832247e1bfSMarc Zyngier 
17842247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
17852247e1bfSMarc Zyngier }
17862247e1bfSMarc Zyngier 
17872247e1bfSMarc Zyngier static void its_unmap_vm(struct its_node *its, struct its_vm *vm)
17882247e1bfSMarc Zyngier {
17892247e1bfSMarc Zyngier 	unsigned long flags;
17902247e1bfSMarc Zyngier 
17912247e1bfSMarc Zyngier 	/* Not using the ITS list? Everything is always mapped. */
1792009384b3SMarc Zyngier 	if (gic_requires_eager_mapping())
17932247e1bfSMarc Zyngier 		return;
17942247e1bfSMarc Zyngier 
17952247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
17962247e1bfSMarc Zyngier 
17972247e1bfSMarc Zyngier 	if (!--vm->vlpi_count[its->list_nr]) {
17982247e1bfSMarc Zyngier 		int i;
17992247e1bfSMarc Zyngier 
18002247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++)
18012247e1bfSMarc Zyngier 			its_send_vmapp(its, vm->vpes[i], false);
18022247e1bfSMarc Zyngier 	}
18032247e1bfSMarc Zyngier 
18042247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
18052247e1bfSMarc Zyngier }
18062247e1bfSMarc Zyngier 
1807d011e4e6SMarc Zyngier static int its_vlpi_map(struct irq_data *d, struct its_cmd_info *info)
1808d011e4e6SMarc Zyngier {
1809d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1810d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1811d011e4e6SMarc Zyngier 	int ret = 0;
1812d011e4e6SMarc Zyngier 
1813d011e4e6SMarc Zyngier 	if (!info->map)
1814d011e4e6SMarc Zyngier 		return -EINVAL;
1815d011e4e6SMarc Zyngier 
181611635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1817d011e4e6SMarc Zyngier 
1818d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm) {
1819d011e4e6SMarc Zyngier 		struct its_vlpi_map *maps;
1820d011e4e6SMarc Zyngier 
18216396bb22SKees Cook 		maps = kcalloc(its_dev->event_map.nr_lpis, sizeof(*maps),
182211635fa2SMarc Zyngier 			       GFP_ATOMIC);
1823d011e4e6SMarc Zyngier 		if (!maps) {
1824d011e4e6SMarc Zyngier 			ret = -ENOMEM;
1825d011e4e6SMarc Zyngier 			goto out;
1826d011e4e6SMarc Zyngier 		}
1827d011e4e6SMarc Zyngier 
1828d011e4e6SMarc Zyngier 		its_dev->event_map.vm = info->map->vm;
1829d011e4e6SMarc Zyngier 		its_dev->event_map.vlpi_maps = maps;
1830d011e4e6SMarc Zyngier 	} else if (its_dev->event_map.vm != info->map->vm) {
1831d011e4e6SMarc Zyngier 		ret = -EINVAL;
1832d011e4e6SMarc Zyngier 		goto out;
1833d011e4e6SMarc Zyngier 	}
1834d011e4e6SMarc Zyngier 
1835d011e4e6SMarc Zyngier 	/* Get our private copy of the mapping information */
1836d011e4e6SMarc Zyngier 	its_dev->event_map.vlpi_maps[event] = *info->map;
1837d011e4e6SMarc Zyngier 
1838d011e4e6SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1839d011e4e6SMarc Zyngier 		/* Already mapped, move it around */
1840d011e4e6SMarc Zyngier 		its_send_vmovi(its_dev, event);
1841d011e4e6SMarc Zyngier 	} else {
18422247e1bfSMarc Zyngier 		/* Ensure all the VPEs are mapped on this ITS */
18432247e1bfSMarc Zyngier 		its_map_vm(its_dev->its, info->map->vm);
18442247e1bfSMarc Zyngier 
1845d4d7b4adSMarc Zyngier 		/*
1846d4d7b4adSMarc Zyngier 		 * Flag the interrupt as forwarded so that we can
1847d4d7b4adSMarc Zyngier 		 * start poking the virtual property table.
1848d4d7b4adSMarc Zyngier 		 */
1849d4d7b4adSMarc Zyngier 		irqd_set_forwarded_to_vcpu(d);
1850d4d7b4adSMarc Zyngier 
1851d4d7b4adSMarc Zyngier 		/* Write out the property to the prop table */
1852d4d7b4adSMarc Zyngier 		lpi_write_config(d, 0xff, info->map->properties);
1853d4d7b4adSMarc Zyngier 
1854d011e4e6SMarc Zyngier 		/* Drop the physical mapping */
1855d011e4e6SMarc Zyngier 		its_send_discard(its_dev, event);
1856d011e4e6SMarc Zyngier 
1857d011e4e6SMarc Zyngier 		/* and install the virtual one */
1858d011e4e6SMarc Zyngier 		its_send_vmapti(its_dev, event);
1859d011e4e6SMarc Zyngier 
1860d011e4e6SMarc Zyngier 		/* Increment the number of VLPIs */
1861d011e4e6SMarc Zyngier 		its_dev->event_map.nr_vlpis++;
1862d011e4e6SMarc Zyngier 	}
1863d011e4e6SMarc Zyngier 
1864d011e4e6SMarc Zyngier out:
186511635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1866d011e4e6SMarc Zyngier 	return ret;
1867d011e4e6SMarc Zyngier }
1868d011e4e6SMarc Zyngier 
1869d011e4e6SMarc Zyngier static int its_vlpi_get(struct irq_data *d, struct its_cmd_info *info)
1870d011e4e6SMarc Zyngier {
1871d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1872046b5054SMarc Zyngier 	struct its_vlpi_map *map;
1873d011e4e6SMarc Zyngier 	int ret = 0;
1874d011e4e6SMarc Zyngier 
187511635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1876d011e4e6SMarc Zyngier 
1877046b5054SMarc Zyngier 	map = get_vlpi_map(d);
1878046b5054SMarc Zyngier 
1879046b5054SMarc Zyngier 	if (!its_dev->event_map.vm || !map) {
1880d011e4e6SMarc Zyngier 		ret = -EINVAL;
1881d011e4e6SMarc Zyngier 		goto out;
1882d011e4e6SMarc Zyngier 	}
1883d011e4e6SMarc Zyngier 
1884d011e4e6SMarc Zyngier 	/* Copy our mapping information to the incoming request */
1885c1d4d5cdSMarc Zyngier 	*info->map = *map;
1886d011e4e6SMarc Zyngier 
1887d011e4e6SMarc Zyngier out:
188811635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1889d011e4e6SMarc Zyngier 	return ret;
1890d011e4e6SMarc Zyngier }
1891d011e4e6SMarc Zyngier 
1892d011e4e6SMarc Zyngier static int its_vlpi_unmap(struct irq_data *d)
1893d011e4e6SMarc Zyngier {
1894d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1895d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1896d011e4e6SMarc Zyngier 	int ret = 0;
1897d011e4e6SMarc Zyngier 
189811635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1899d011e4e6SMarc Zyngier 
1900d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d)) {
1901d011e4e6SMarc Zyngier 		ret = -EINVAL;
1902d011e4e6SMarc Zyngier 		goto out;
1903d011e4e6SMarc Zyngier 	}
1904d011e4e6SMarc Zyngier 
1905d011e4e6SMarc Zyngier 	/* Drop the virtual mapping */
1906d011e4e6SMarc Zyngier 	its_send_discard(its_dev, event);
1907d011e4e6SMarc Zyngier 
1908d011e4e6SMarc Zyngier 	/* and restore the physical one */
1909d011e4e6SMarc Zyngier 	irqd_clr_forwarded_to_vcpu(d);
1910d011e4e6SMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
1911d011e4e6SMarc Zyngier 	lpi_update_config(d, 0xff, (LPI_PROP_DEFAULT_PRIO |
1912d011e4e6SMarc Zyngier 				    LPI_PROP_ENABLED |
1913d011e4e6SMarc Zyngier 				    LPI_PROP_GROUP1));
1914d011e4e6SMarc Zyngier 
19152247e1bfSMarc Zyngier 	/* Potentially unmap the VM from this ITS */
19162247e1bfSMarc Zyngier 	its_unmap_vm(its_dev->its, its_dev->event_map.vm);
19172247e1bfSMarc Zyngier 
1918d011e4e6SMarc Zyngier 	/*
1919d011e4e6SMarc Zyngier 	 * Drop the refcount and make the device available again if
1920d011e4e6SMarc Zyngier 	 * this was the last VLPI.
1921d011e4e6SMarc Zyngier 	 */
1922d011e4e6SMarc Zyngier 	if (!--its_dev->event_map.nr_vlpis) {
1923d011e4e6SMarc Zyngier 		its_dev->event_map.vm = NULL;
1924d011e4e6SMarc Zyngier 		kfree(its_dev->event_map.vlpi_maps);
1925d011e4e6SMarc Zyngier 	}
1926d011e4e6SMarc Zyngier 
1927d011e4e6SMarc Zyngier out:
192811635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1929d011e4e6SMarc Zyngier 	return ret;
1930d011e4e6SMarc Zyngier }
1931d011e4e6SMarc Zyngier 
1932015ec038SMarc Zyngier static int its_vlpi_prop_update(struct irq_data *d, struct its_cmd_info *info)
1933015ec038SMarc Zyngier {
1934015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1935015ec038SMarc Zyngier 
1936015ec038SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d))
1937015ec038SMarc Zyngier 		return -EINVAL;
1938015ec038SMarc Zyngier 
1939015ec038SMarc Zyngier 	if (info->cmd_type == PROP_UPDATE_AND_INV_VLPI)
1940015ec038SMarc Zyngier 		lpi_update_config(d, 0xff, info->config);
1941015ec038SMarc Zyngier 	else
1942015ec038SMarc Zyngier 		lpi_write_config(d, 0xff, info->config);
1943015ec038SMarc Zyngier 	its_vlpi_set_doorbell(d, !!(info->config & LPI_PROP_ENABLED));
1944015ec038SMarc Zyngier 
1945015ec038SMarc Zyngier 	return 0;
1946015ec038SMarc Zyngier }
1947015ec038SMarc Zyngier 
1948c808eea8SMarc Zyngier static int its_irq_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
1949c808eea8SMarc Zyngier {
1950c808eea8SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1951c808eea8SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
1952c808eea8SMarc Zyngier 
1953c808eea8SMarc Zyngier 	/* Need a v4 ITS */
19540dd57fedSMarc Zyngier 	if (!is_v4(its_dev->its))
1955c808eea8SMarc Zyngier 		return -EINVAL;
1956c808eea8SMarc Zyngier 
1957d011e4e6SMarc Zyngier 	/* Unmap request? */
1958d011e4e6SMarc Zyngier 	if (!info)
1959d011e4e6SMarc Zyngier 		return its_vlpi_unmap(d);
1960d011e4e6SMarc Zyngier 
1961c808eea8SMarc Zyngier 	switch (info->cmd_type) {
1962c808eea8SMarc Zyngier 	case MAP_VLPI:
1963d011e4e6SMarc Zyngier 		return its_vlpi_map(d, info);
1964c808eea8SMarc Zyngier 
1965c808eea8SMarc Zyngier 	case GET_VLPI:
1966d011e4e6SMarc Zyngier 		return its_vlpi_get(d, info);
1967c808eea8SMarc Zyngier 
1968c808eea8SMarc Zyngier 	case PROP_UPDATE_VLPI:
1969c808eea8SMarc Zyngier 	case PROP_UPDATE_AND_INV_VLPI:
1970015ec038SMarc Zyngier 		return its_vlpi_prop_update(d, info);
1971c808eea8SMarc Zyngier 
1972c808eea8SMarc Zyngier 	default:
1973c808eea8SMarc Zyngier 		return -EINVAL;
1974c808eea8SMarc Zyngier 	}
1975c808eea8SMarc Zyngier }
1976c808eea8SMarc Zyngier 
1977c48ed51cSMarc Zyngier static struct irq_chip its_irq_chip = {
1978c48ed51cSMarc Zyngier 	.name			= "ITS",
1979c48ed51cSMarc Zyngier 	.irq_mask		= its_mask_irq,
1980c48ed51cSMarc Zyngier 	.irq_unmask		= its_unmask_irq,
1981004fa08dSAshok Kumar 	.irq_eoi		= irq_chip_eoi_parent,
1982c48ed51cSMarc Zyngier 	.irq_set_affinity	= its_set_affinity,
1983b48ac83dSMarc Zyngier 	.irq_compose_msi_msg	= its_irq_compose_msi_msg,
19848d85dcedSMarc Zyngier 	.irq_set_irqchip_state	= its_irq_set_irqchip_state,
19855f774f5eSMarc Zyngier 	.irq_retrigger		= its_irq_retrigger,
1986c808eea8SMarc Zyngier 	.irq_set_vcpu_affinity	= its_irq_set_vcpu_affinity,
1987b48ac83dSMarc Zyngier };
1988b48ac83dSMarc Zyngier 
1989880cb3cdSMarc Zyngier 
1990bf9529f8SMarc Zyngier /*
1991bf9529f8SMarc Zyngier  * How we allocate LPIs:
1992bf9529f8SMarc Zyngier  *
1993880cb3cdSMarc Zyngier  * lpi_range_list contains ranges of LPIs that are to available to
1994880cb3cdSMarc Zyngier  * allocate from. To allocate LPIs, just pick the first range that
1995880cb3cdSMarc Zyngier  * fits the required allocation, and reduce it by the required
1996880cb3cdSMarc Zyngier  * amount. Once empty, remove the range from the list.
1997bf9529f8SMarc Zyngier  *
1998880cb3cdSMarc Zyngier  * To free a range of LPIs, add a free range to the list, sort it and
1999880cb3cdSMarc Zyngier  * merge the result if the new range happens to be adjacent to an
2000880cb3cdSMarc Zyngier  * already free block.
2001880cb3cdSMarc Zyngier  *
2002880cb3cdSMarc Zyngier  * The consequence of the above is that allocation is cost is low, but
2003880cb3cdSMarc Zyngier  * freeing is expensive. We assumes that freeing rarely occurs.
2004880cb3cdSMarc Zyngier  */
20054cb205c0SJia He #define ITS_MAX_LPI_NRBITS	16 /* 64K LPIs */
2006880cb3cdSMarc Zyngier 
2007880cb3cdSMarc Zyngier static DEFINE_MUTEX(lpi_range_lock);
2008880cb3cdSMarc Zyngier static LIST_HEAD(lpi_range_list);
2009bf9529f8SMarc Zyngier 
2010880cb3cdSMarc Zyngier struct lpi_range {
2011880cb3cdSMarc Zyngier 	struct list_head	entry;
2012880cb3cdSMarc Zyngier 	u32			base_id;
2013880cb3cdSMarc Zyngier 	u32			span;
2014880cb3cdSMarc Zyngier };
2015880cb3cdSMarc Zyngier 
2016880cb3cdSMarc Zyngier static struct lpi_range *mk_lpi_range(u32 base, u32 span)
2017bf9529f8SMarc Zyngier {
2018880cb3cdSMarc Zyngier 	struct lpi_range *range;
2019880cb3cdSMarc Zyngier 
20201c73fac5SRasmus Villemoes 	range = kmalloc(sizeof(*range), GFP_KERNEL);
2021880cb3cdSMarc Zyngier 	if (range) {
2022880cb3cdSMarc Zyngier 		range->base_id = base;
2023880cb3cdSMarc Zyngier 		range->span = span;
2024bf9529f8SMarc Zyngier 	}
2025bf9529f8SMarc Zyngier 
2026880cb3cdSMarc Zyngier 	return range;
2027880cb3cdSMarc Zyngier }
2028880cb3cdSMarc Zyngier 
2029880cb3cdSMarc Zyngier static int alloc_lpi_range(u32 nr_lpis, u32 *base)
2030880cb3cdSMarc Zyngier {
2031880cb3cdSMarc Zyngier 	struct lpi_range *range, *tmp;
2032880cb3cdSMarc Zyngier 	int err = -ENOSPC;
2033880cb3cdSMarc Zyngier 
2034880cb3cdSMarc Zyngier 	mutex_lock(&lpi_range_lock);
2035880cb3cdSMarc Zyngier 
2036880cb3cdSMarc Zyngier 	list_for_each_entry_safe(range, tmp, &lpi_range_list, entry) {
2037880cb3cdSMarc Zyngier 		if (range->span >= nr_lpis) {
2038880cb3cdSMarc Zyngier 			*base = range->base_id;
2039880cb3cdSMarc Zyngier 			range->base_id += nr_lpis;
2040880cb3cdSMarc Zyngier 			range->span -= nr_lpis;
2041880cb3cdSMarc Zyngier 
2042880cb3cdSMarc Zyngier 			if (range->span == 0) {
2043880cb3cdSMarc Zyngier 				list_del(&range->entry);
2044880cb3cdSMarc Zyngier 				kfree(range);
2045880cb3cdSMarc Zyngier 			}
2046880cb3cdSMarc Zyngier 
2047880cb3cdSMarc Zyngier 			err = 0;
2048880cb3cdSMarc Zyngier 			break;
2049880cb3cdSMarc Zyngier 		}
2050880cb3cdSMarc Zyngier 	}
2051880cb3cdSMarc Zyngier 
2052880cb3cdSMarc Zyngier 	mutex_unlock(&lpi_range_lock);
2053880cb3cdSMarc Zyngier 
2054880cb3cdSMarc Zyngier 	pr_debug("ITS: alloc %u:%u\n", *base, nr_lpis);
2055880cb3cdSMarc Zyngier 	return err;
2056880cb3cdSMarc Zyngier }
2057880cb3cdSMarc Zyngier 
205812eade12SRasmus Villemoes static void merge_lpi_ranges(struct lpi_range *a, struct lpi_range *b)
205912eade12SRasmus Villemoes {
206012eade12SRasmus Villemoes 	if (&a->entry == &lpi_range_list || &b->entry == &lpi_range_list)
206112eade12SRasmus Villemoes 		return;
206212eade12SRasmus Villemoes 	if (a->base_id + a->span != b->base_id)
206312eade12SRasmus Villemoes 		return;
206412eade12SRasmus Villemoes 	b->base_id = a->base_id;
206512eade12SRasmus Villemoes 	b->span += a->span;
206612eade12SRasmus Villemoes 	list_del(&a->entry);
206712eade12SRasmus Villemoes 	kfree(a);
206812eade12SRasmus Villemoes }
206912eade12SRasmus Villemoes 
2070880cb3cdSMarc Zyngier static int free_lpi_range(u32 base, u32 nr_lpis)
2071880cb3cdSMarc Zyngier {
207212eade12SRasmus Villemoes 	struct lpi_range *new, *old;
2073880cb3cdSMarc Zyngier 
2074880cb3cdSMarc Zyngier 	new = mk_lpi_range(base, nr_lpis);
2075b31a3838SRasmus Villemoes 	if (!new)
2076b31a3838SRasmus Villemoes 		return -ENOMEM;
2077880cb3cdSMarc Zyngier 
2078880cb3cdSMarc Zyngier 	mutex_lock(&lpi_range_lock);
2079880cb3cdSMarc Zyngier 
208012eade12SRasmus Villemoes 	list_for_each_entry_reverse(old, &lpi_range_list, entry) {
208112eade12SRasmus Villemoes 		if (old->base_id < base)
208212eade12SRasmus Villemoes 			break;
2083880cb3cdSMarc Zyngier 	}
208412eade12SRasmus Villemoes 	/*
208512eade12SRasmus Villemoes 	 * old is the last element with ->base_id smaller than base,
208612eade12SRasmus Villemoes 	 * so new goes right after it. If there are no elements with
208712eade12SRasmus Villemoes 	 * ->base_id smaller than base, &old->entry ends up pointing
208812eade12SRasmus Villemoes 	 * at the head of the list, and inserting new it the start of
208912eade12SRasmus Villemoes 	 * the list is the right thing to do in that case as well.
209012eade12SRasmus Villemoes 	 */
209112eade12SRasmus Villemoes 	list_add(&new->entry, &old->entry);
209212eade12SRasmus Villemoes 	/*
209312eade12SRasmus Villemoes 	 * Now check if we can merge with the preceding and/or
209412eade12SRasmus Villemoes 	 * following ranges.
209512eade12SRasmus Villemoes 	 */
209612eade12SRasmus Villemoes 	merge_lpi_ranges(old, new);
209712eade12SRasmus Villemoes 	merge_lpi_ranges(new, list_next_entry(new, entry));
2098880cb3cdSMarc Zyngier 
2099880cb3cdSMarc Zyngier 	mutex_unlock(&lpi_range_lock);
2100b31a3838SRasmus Villemoes 	return 0;
2101bf9529f8SMarc Zyngier }
2102bf9529f8SMarc Zyngier 
210304a0e4deSTomasz Nowicki static int __init its_lpi_init(u32 id_bits)
2104bf9529f8SMarc Zyngier {
2105880cb3cdSMarc Zyngier 	u32 lpis = (1UL << id_bits) - 8192;
210612b2905aSMarc Zyngier 	u32 numlpis;
2107880cb3cdSMarc Zyngier 	int err;
2108bf9529f8SMarc Zyngier 
210912b2905aSMarc Zyngier 	numlpis = 1UL << GICD_TYPER_NUM_LPIS(gic_rdists->gicd_typer);
211012b2905aSMarc Zyngier 
211112b2905aSMarc Zyngier 	if (numlpis > 2 && !WARN_ON(numlpis > lpis)) {
211212b2905aSMarc Zyngier 		lpis = numlpis;
211312b2905aSMarc Zyngier 		pr_info("ITS: Using hypervisor restricted LPI range [%u]\n",
211412b2905aSMarc Zyngier 			lpis);
211512b2905aSMarc Zyngier 	}
211612b2905aSMarc Zyngier 
2117880cb3cdSMarc Zyngier 	/*
2118880cb3cdSMarc Zyngier 	 * Initializing the allocator is just the same as freeing the
2119880cb3cdSMarc Zyngier 	 * full range of LPIs.
2120880cb3cdSMarc Zyngier 	 */
2121880cb3cdSMarc Zyngier 	err = free_lpi_range(8192, lpis);
2122880cb3cdSMarc Zyngier 	pr_debug("ITS: Allocator initialized for %u LPIs\n", lpis);
2123880cb3cdSMarc Zyngier 	return err;
2124bf9529f8SMarc Zyngier }
2125bf9529f8SMarc Zyngier 
212638dd7c49SMarc Zyngier static unsigned long *its_lpi_alloc(int nr_irqs, u32 *base, int *nr_ids)
2127bf9529f8SMarc Zyngier {
2128bf9529f8SMarc Zyngier 	unsigned long *bitmap = NULL;
2129880cb3cdSMarc Zyngier 	int err = 0;
2130bf9529f8SMarc Zyngier 
2131bf9529f8SMarc Zyngier 	do {
213238dd7c49SMarc Zyngier 		err = alloc_lpi_range(nr_irqs, base);
2133880cb3cdSMarc Zyngier 		if (!err)
2134bf9529f8SMarc Zyngier 			break;
2135bf9529f8SMarc Zyngier 
213638dd7c49SMarc Zyngier 		nr_irqs /= 2;
213738dd7c49SMarc Zyngier 	} while (nr_irqs > 0);
2138bf9529f8SMarc Zyngier 
213945725e0fSMarc Zyngier 	if (!nr_irqs)
214045725e0fSMarc Zyngier 		err = -ENOSPC;
214145725e0fSMarc Zyngier 
2142880cb3cdSMarc Zyngier 	if (err)
2143bf9529f8SMarc Zyngier 		goto out;
2144bf9529f8SMarc Zyngier 
2145ff5fe886SAndy Shevchenko 	bitmap = bitmap_zalloc(nr_irqs, GFP_ATOMIC);
2146bf9529f8SMarc Zyngier 	if (!bitmap)
2147bf9529f8SMarc Zyngier 		goto out;
2148bf9529f8SMarc Zyngier 
214938dd7c49SMarc Zyngier 	*nr_ids = nr_irqs;
2150bf9529f8SMarc Zyngier 
2151bf9529f8SMarc Zyngier out:
2152c8415b94SMarc Zyngier 	if (!bitmap)
2153c8415b94SMarc Zyngier 		*base = *nr_ids = 0;
2154c8415b94SMarc Zyngier 
2155bf9529f8SMarc Zyngier 	return bitmap;
2156bf9529f8SMarc Zyngier }
2157bf9529f8SMarc Zyngier 
215838dd7c49SMarc Zyngier static void its_lpi_free(unsigned long *bitmap, u32 base, u32 nr_ids)
2159bf9529f8SMarc Zyngier {
2160880cb3cdSMarc Zyngier 	WARN_ON(free_lpi_range(base, nr_ids));
2161ff5fe886SAndy Shevchenko 	bitmap_free(bitmap);
2162bf9529f8SMarc Zyngier }
21631ac19ca6SMarc Zyngier 
2164053be485SMarc Zyngier static void gic_reset_prop_table(void *va)
2165053be485SMarc Zyngier {
2166053be485SMarc Zyngier 	/* Priority 0xa0, Group-1, disabled */
2167053be485SMarc Zyngier 	memset(va, LPI_PROP_DEFAULT_PRIO | LPI_PROP_GROUP1, LPI_PROPBASE_SZ);
2168053be485SMarc Zyngier 
2169053be485SMarc Zyngier 	/* Make sure the GIC will observe the written configuration */
2170053be485SMarc Zyngier 	gic_flush_dcache_to_poc(va, LPI_PROPBASE_SZ);
2171053be485SMarc Zyngier }
2172053be485SMarc Zyngier 
21730e5ccf91SMarc Zyngier static struct page *its_allocate_prop_table(gfp_t gfp_flags)
21740e5ccf91SMarc Zyngier {
21750e5ccf91SMarc Zyngier 	struct page *prop_page;
21761ac19ca6SMarc Zyngier 
21770e5ccf91SMarc Zyngier 	prop_page = alloc_pages(gfp_flags, get_order(LPI_PROPBASE_SZ));
21780e5ccf91SMarc Zyngier 	if (!prop_page)
21790e5ccf91SMarc Zyngier 		return NULL;
21800e5ccf91SMarc Zyngier 
2181053be485SMarc Zyngier 	gic_reset_prop_table(page_address(prop_page));
21820e5ccf91SMarc Zyngier 
21830e5ccf91SMarc Zyngier 	return prop_page;
21840e5ccf91SMarc Zyngier }
21850e5ccf91SMarc Zyngier 
21867d75bbb4SMarc Zyngier static void its_free_prop_table(struct page *prop_page)
21877d75bbb4SMarc Zyngier {
21887d75bbb4SMarc Zyngier 	free_pages((unsigned long)page_address(prop_page),
21897d75bbb4SMarc Zyngier 		   get_order(LPI_PROPBASE_SZ));
21907d75bbb4SMarc Zyngier }
21911ac19ca6SMarc Zyngier 
21925e2c9f9aSMarc Zyngier static bool gic_check_reserved_range(phys_addr_t addr, unsigned long size)
21935e2c9f9aSMarc Zyngier {
21945e2c9f9aSMarc Zyngier 	phys_addr_t start, end, addr_end;
21955e2c9f9aSMarc Zyngier 	u64 i;
21965e2c9f9aSMarc Zyngier 
21975e2c9f9aSMarc Zyngier 	/*
21985e2c9f9aSMarc Zyngier 	 * We don't bother checking for a kdump kernel as by
21995e2c9f9aSMarc Zyngier 	 * construction, the LPI tables are out of this kernel's
22005e2c9f9aSMarc Zyngier 	 * memory map.
22015e2c9f9aSMarc Zyngier 	 */
22025e2c9f9aSMarc Zyngier 	if (is_kdump_kernel())
22035e2c9f9aSMarc Zyngier 		return true;
22045e2c9f9aSMarc Zyngier 
22055e2c9f9aSMarc Zyngier 	addr_end = addr + size - 1;
22065e2c9f9aSMarc Zyngier 
22079f3d5eaaSMike Rapoport 	for_each_reserved_mem_range(i, &start, &end) {
22085e2c9f9aSMarc Zyngier 		if (addr >= start && addr_end <= end)
22095e2c9f9aSMarc Zyngier 			return true;
22105e2c9f9aSMarc Zyngier 	}
22115e2c9f9aSMarc Zyngier 
22125e2c9f9aSMarc Zyngier 	/* Not found, not a good sign... */
22135e2c9f9aSMarc Zyngier 	pr_warn("GICv3: Expected reserved range [%pa:%pa], not found\n",
22145e2c9f9aSMarc Zyngier 		&addr, &addr_end);
22155e2c9f9aSMarc Zyngier 	add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
22165e2c9f9aSMarc Zyngier 	return false;
22175e2c9f9aSMarc Zyngier }
22185e2c9f9aSMarc Zyngier 
22193fb68faeSMarc Zyngier static int gic_reserve_range(phys_addr_t addr, unsigned long size)
22203fb68faeSMarc Zyngier {
22213fb68faeSMarc Zyngier 	if (efi_enabled(EFI_CONFIG_TABLES))
22223fb68faeSMarc Zyngier 		return efi_mem_reserve_persistent(addr, size);
22233fb68faeSMarc Zyngier 
22243fb68faeSMarc Zyngier 	return 0;
22253fb68faeSMarc Zyngier }
22263fb68faeSMarc Zyngier 
222711e37d35SMarc Zyngier static int __init its_setup_lpi_prop_table(void)
22281ac19ca6SMarc Zyngier {
2229c440a9d9SMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED) {
2230c440a9d9SMarc Zyngier 		u64 val;
2231c440a9d9SMarc Zyngier 
2232c440a9d9SMarc Zyngier 		val = gicr_read_propbaser(gic_data_rdist_rd_base() + GICR_PROPBASER);
2233c440a9d9SMarc Zyngier 		lpi_id_bits = (val & GICR_PROPBASER_IDBITS_MASK) + 1;
2234c440a9d9SMarc Zyngier 
2235c440a9d9SMarc Zyngier 		gic_rdists->prop_table_pa = val & GENMASK_ULL(51, 12);
2236c440a9d9SMarc Zyngier 		gic_rdists->prop_table_va = memremap(gic_rdists->prop_table_pa,
2237c440a9d9SMarc Zyngier 						     LPI_PROPBASE_SZ,
2238c440a9d9SMarc Zyngier 						     MEMREMAP_WB);
2239c440a9d9SMarc Zyngier 		gic_reset_prop_table(gic_rdists->prop_table_va);
2240c440a9d9SMarc Zyngier 	} else {
2241e1a2e201SMarc Zyngier 		struct page *page;
22421ac19ca6SMarc Zyngier 
2243c440a9d9SMarc Zyngier 		lpi_id_bits = min_t(u32,
2244c440a9d9SMarc Zyngier 				    GICD_TYPER_ID_BITS(gic_rdists->gicd_typer),
22454cb205c0SJia He 				    ITS_MAX_LPI_NRBITS);
2246e1a2e201SMarc Zyngier 		page = its_allocate_prop_table(GFP_NOWAIT);
2247e1a2e201SMarc Zyngier 		if (!page) {
22481ac19ca6SMarc Zyngier 			pr_err("Failed to allocate PROPBASE\n");
22491ac19ca6SMarc Zyngier 			return -ENOMEM;
22501ac19ca6SMarc Zyngier 		}
22511ac19ca6SMarc Zyngier 
2252e1a2e201SMarc Zyngier 		gic_rdists->prop_table_pa = page_to_phys(page);
2253e1a2e201SMarc Zyngier 		gic_rdists->prop_table_va = page_address(page);
22543fb68faeSMarc Zyngier 		WARN_ON(gic_reserve_range(gic_rdists->prop_table_pa,
22553fb68faeSMarc Zyngier 					  LPI_PROPBASE_SZ));
2256c440a9d9SMarc Zyngier 	}
2257e1a2e201SMarc Zyngier 
2258e1a2e201SMarc Zyngier 	pr_info("GICv3: using LPI property table @%pa\n",
2259e1a2e201SMarc Zyngier 		&gic_rdists->prop_table_pa);
22601ac19ca6SMarc Zyngier 
22616c31e123SShanker Donthineni 	return its_lpi_init(lpi_id_bits);
22621ac19ca6SMarc Zyngier }
22631ac19ca6SMarc Zyngier 
22641ac19ca6SMarc Zyngier static const char *its_base_type_string[] = {
22651ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_DEVICE]	= "Devices",
22661ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_VCPU]		= "Virtual CPUs",
22674f46de9dSMarc Zyngier 	[GITS_BASER_TYPE_RESERVED3]	= "Reserved (3)",
22681ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_COLLECTION]	= "Interrupt Collections",
22691ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED5] 	= "Reserved (5)",
22701ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED6] 	= "Reserved (6)",
22711ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED7] 	= "Reserved (7)",
22721ac19ca6SMarc Zyngier };
22731ac19ca6SMarc Zyngier 
22742d81d425SShanker Donthineni static u64 its_read_baser(struct its_node *its, struct its_baser *baser)
22752d81d425SShanker Donthineni {
22762d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
22772d81d425SShanker Donthineni 
22780968a619SVladimir Murzin 	return gits_read_baser(its->base + GITS_BASER + (idx << 3));
22792d81d425SShanker Donthineni }
22802d81d425SShanker Donthineni 
22812d81d425SShanker Donthineni static void its_write_baser(struct its_node *its, struct its_baser *baser,
22822d81d425SShanker Donthineni 			    u64 val)
22832d81d425SShanker Donthineni {
22842d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
22852d81d425SShanker Donthineni 
22860968a619SVladimir Murzin 	gits_write_baser(val, its->base + GITS_BASER + (idx << 3));
22872d81d425SShanker Donthineni 	baser->val = its_read_baser(its, baser);
22882d81d425SShanker Donthineni }
22892d81d425SShanker Donthineni 
22909347359aSShanker Donthineni static int its_setup_baser(struct its_node *its, struct its_baser *baser,
2291d5df9dc9SMarc Zyngier 			   u64 cache, u64 shr, u32 order, bool indirect)
22929347359aSShanker Donthineni {
22939347359aSShanker Donthineni 	u64 val = its_read_baser(its, baser);
22949347359aSShanker Donthineni 	u64 esz = GITS_BASER_ENTRY_SIZE(val);
22959347359aSShanker Donthineni 	u64 type = GITS_BASER_TYPE(val);
229630ae9610SShanker Donthineni 	u64 baser_phys, tmp;
2297d5df9dc9SMarc Zyngier 	u32 alloc_pages, psz;
2298539d3782SShanker Donthineni 	struct page *page;
22999347359aSShanker Donthineni 	void *base;
23009347359aSShanker Donthineni 
2301d5df9dc9SMarc Zyngier 	psz = baser->psz;
23029347359aSShanker Donthineni 	alloc_pages = (PAGE_ORDER_TO_SIZE(order) / psz);
23039347359aSShanker Donthineni 	if (alloc_pages > GITS_BASER_PAGES_MAX) {
23049347359aSShanker Donthineni 		pr_warn("ITS@%pa: %s too large, reduce ITS pages %u->%u\n",
23059347359aSShanker Donthineni 			&its->phys_base, its_base_type_string[type],
23069347359aSShanker Donthineni 			alloc_pages, GITS_BASER_PAGES_MAX);
23079347359aSShanker Donthineni 		alloc_pages = GITS_BASER_PAGES_MAX;
23089347359aSShanker Donthineni 		order = get_order(GITS_BASER_PAGES_MAX * psz);
23099347359aSShanker Donthineni 	}
23109347359aSShanker Donthineni 
2311539d3782SShanker Donthineni 	page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO, order);
2312539d3782SShanker Donthineni 	if (!page)
23139347359aSShanker Donthineni 		return -ENOMEM;
23149347359aSShanker Donthineni 
2315539d3782SShanker Donthineni 	base = (void *)page_address(page);
231630ae9610SShanker Donthineni 	baser_phys = virt_to_phys(base);
231730ae9610SShanker Donthineni 
231830ae9610SShanker Donthineni 	/* Check if the physical address of the memory is above 48bits */
231930ae9610SShanker Donthineni 	if (IS_ENABLED(CONFIG_ARM64_64K_PAGES) && (baser_phys >> 48)) {
232030ae9610SShanker Donthineni 
232130ae9610SShanker Donthineni 		/* 52bit PA is supported only when PageSize=64K */
232230ae9610SShanker Donthineni 		if (psz != SZ_64K) {
232330ae9610SShanker Donthineni 			pr_err("ITS: no 52bit PA support when psz=%d\n", psz);
232430ae9610SShanker Donthineni 			free_pages((unsigned long)base, order);
232530ae9610SShanker Donthineni 			return -ENXIO;
232630ae9610SShanker Donthineni 		}
232730ae9610SShanker Donthineni 
232830ae9610SShanker Donthineni 		/* Convert 52bit PA to 48bit field */
232930ae9610SShanker Donthineni 		baser_phys = GITS_BASER_PHYS_52_to_48(baser_phys);
233030ae9610SShanker Donthineni 	}
233130ae9610SShanker Donthineni 
23329347359aSShanker Donthineni retry_baser:
233330ae9610SShanker Donthineni 	val = (baser_phys					 |
23349347359aSShanker Donthineni 		(type << GITS_BASER_TYPE_SHIFT)			 |
23359347359aSShanker Donthineni 		((esz - 1) << GITS_BASER_ENTRY_SIZE_SHIFT)	 |
23369347359aSShanker Donthineni 		((alloc_pages - 1) << GITS_BASER_PAGES_SHIFT)	 |
23379347359aSShanker Donthineni 		cache						 |
23389347359aSShanker Donthineni 		shr						 |
23399347359aSShanker Donthineni 		GITS_BASER_VALID);
23409347359aSShanker Donthineni 
23413faf24eaSShanker Donthineni 	val |=	indirect ? GITS_BASER_INDIRECT : 0x0;
23423faf24eaSShanker Donthineni 
23439347359aSShanker Donthineni 	switch (psz) {
23449347359aSShanker Donthineni 	case SZ_4K:
23459347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_4K;
23469347359aSShanker Donthineni 		break;
23479347359aSShanker Donthineni 	case SZ_16K:
23489347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_16K;
23499347359aSShanker Donthineni 		break;
23509347359aSShanker Donthineni 	case SZ_64K:
23519347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_64K;
23529347359aSShanker Donthineni 		break;
23539347359aSShanker Donthineni 	}
23549347359aSShanker Donthineni 
23559347359aSShanker Donthineni 	its_write_baser(its, baser, val);
23569347359aSShanker Donthineni 	tmp = baser->val;
23579347359aSShanker Donthineni 
23589347359aSShanker Donthineni 	if ((val ^ tmp) & GITS_BASER_SHAREABILITY_MASK) {
23599347359aSShanker Donthineni 		/*
23609347359aSShanker Donthineni 		 * Shareability didn't stick. Just use
23619347359aSShanker Donthineni 		 * whatever the read reported, which is likely
23629347359aSShanker Donthineni 		 * to be the only thing this redistributor
23639347359aSShanker Donthineni 		 * supports. If that's zero, make it
23649347359aSShanker Donthineni 		 * non-cacheable as well.
23659347359aSShanker Donthineni 		 */
23669347359aSShanker Donthineni 		shr = tmp & GITS_BASER_SHAREABILITY_MASK;
23679347359aSShanker Donthineni 		if (!shr) {
23689347359aSShanker Donthineni 			cache = GITS_BASER_nC;
2369328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(base, PAGE_ORDER_TO_SIZE(order));
23709347359aSShanker Donthineni 		}
23719347359aSShanker Donthineni 		goto retry_baser;
23729347359aSShanker Donthineni 	}
23739347359aSShanker Donthineni 
23749347359aSShanker Donthineni 	if (val != tmp) {
2375b11283ebSVladimir Murzin 		pr_err("ITS@%pa: %s doesn't stick: %llx %llx\n",
23769347359aSShanker Donthineni 		       &its->phys_base, its_base_type_string[type],
2377b11283ebSVladimir Murzin 		       val, tmp);
23789347359aSShanker Donthineni 		free_pages((unsigned long)base, order);
23799347359aSShanker Donthineni 		return -ENXIO;
23809347359aSShanker Donthineni 	}
23819347359aSShanker Donthineni 
23829347359aSShanker Donthineni 	baser->order = order;
23839347359aSShanker Donthineni 	baser->base = base;
23849347359aSShanker Donthineni 	baser->psz = psz;
23853faf24eaSShanker Donthineni 	tmp = indirect ? GITS_LVL1_ENTRY_SIZE : esz;
23869347359aSShanker Donthineni 
23873faf24eaSShanker Donthineni 	pr_info("ITS@%pa: allocated %d %s @%lx (%s, esz %d, psz %dK, shr %d)\n",
2388d524eaa2SVladimir Murzin 		&its->phys_base, (int)(PAGE_ORDER_TO_SIZE(order) / (int)tmp),
23899347359aSShanker Donthineni 		its_base_type_string[type],
23909347359aSShanker Donthineni 		(unsigned long)virt_to_phys(base),
23913faf24eaSShanker Donthineni 		indirect ? "indirect" : "flat", (int)esz,
23929347359aSShanker Donthineni 		psz / SZ_1K, (int)shr >> GITS_BASER_SHAREABILITY_SHIFT);
23939347359aSShanker Donthineni 
23949347359aSShanker Donthineni 	return 0;
23959347359aSShanker Donthineni }
23969347359aSShanker Donthineni 
23974cacac57SMarc Zyngier static bool its_parse_indirect_baser(struct its_node *its,
23984cacac57SMarc Zyngier 				     struct its_baser *baser,
2399d5df9dc9SMarc Zyngier 				     u32 *order, u32 ids)
24004b75c459SShanker Donthineni {
24014cacac57SMarc Zyngier 	u64 tmp = its_read_baser(its, baser);
24024cacac57SMarc Zyngier 	u64 type = GITS_BASER_TYPE(tmp);
24034cacac57SMarc Zyngier 	u64 esz = GITS_BASER_ENTRY_SIZE(tmp);
24042fd632a0SShanker Donthineni 	u64 val = GITS_BASER_InnerShareable | GITS_BASER_RaWaWb;
24054b75c459SShanker Donthineni 	u32 new_order = *order;
2406d5df9dc9SMarc Zyngier 	u32 psz = baser->psz;
24073faf24eaSShanker Donthineni 	bool indirect = false;
24083faf24eaSShanker Donthineni 
24093faf24eaSShanker Donthineni 	/* No need to enable Indirection if memory requirement < (psz*2)bytes */
24103faf24eaSShanker Donthineni 	if ((esz << ids) > (psz * 2)) {
24113faf24eaSShanker Donthineni 		/*
24123faf24eaSShanker Donthineni 		 * Find out whether hw supports a single or two-level table by
24133faf24eaSShanker Donthineni 		 * table by reading bit at offset '62' after writing '1' to it.
24143faf24eaSShanker Donthineni 		 */
24153faf24eaSShanker Donthineni 		its_write_baser(its, baser, val | GITS_BASER_INDIRECT);
24163faf24eaSShanker Donthineni 		indirect = !!(baser->val & GITS_BASER_INDIRECT);
24173faf24eaSShanker Donthineni 
24183faf24eaSShanker Donthineni 		if (indirect) {
24193faf24eaSShanker Donthineni 			/*
24203faf24eaSShanker Donthineni 			 * The size of the lvl2 table is equal to ITS page size
24213faf24eaSShanker Donthineni 			 * which is 'psz'. For computing lvl1 table size,
24223faf24eaSShanker Donthineni 			 * subtract ID bits that sparse lvl2 table from 'ids'
24233faf24eaSShanker Donthineni 			 * which is reported by ITS hardware times lvl1 table
24243faf24eaSShanker Donthineni 			 * entry size.
24253faf24eaSShanker Donthineni 			 */
2426d524eaa2SVladimir Murzin 			ids -= ilog2(psz / (int)esz);
24273faf24eaSShanker Donthineni 			esz = GITS_LVL1_ENTRY_SIZE;
24283faf24eaSShanker Donthineni 		}
24293faf24eaSShanker Donthineni 	}
24304b75c459SShanker Donthineni 
24314b75c459SShanker Donthineni 	/*
24324b75c459SShanker Donthineni 	 * Allocate as many entries as required to fit the
24334b75c459SShanker Donthineni 	 * range of device IDs that the ITS can grok... The ID
24344b75c459SShanker Donthineni 	 * space being incredibly sparse, this results in a
24353faf24eaSShanker Donthineni 	 * massive waste of memory if two-level device table
24363faf24eaSShanker Donthineni 	 * feature is not supported by hardware.
24374b75c459SShanker Donthineni 	 */
24384b75c459SShanker Donthineni 	new_order = max_t(u32, get_order(esz << ids), new_order);
24394b75c459SShanker Donthineni 	if (new_order >= MAX_ORDER) {
24404b75c459SShanker Donthineni 		new_order = MAX_ORDER - 1;
2441d524eaa2SVladimir Murzin 		ids = ilog2(PAGE_ORDER_TO_SIZE(new_order) / (int)esz);
2442576a8342SMarc Zyngier 		pr_warn("ITS@%pa: %s Table too large, reduce ids %llu->%u\n",
24434cacac57SMarc Zyngier 			&its->phys_base, its_base_type_string[type],
2444576a8342SMarc Zyngier 			device_ids(its), ids);
24454b75c459SShanker Donthineni 	}
24464b75c459SShanker Donthineni 
24474b75c459SShanker Donthineni 	*order = new_order;
24483faf24eaSShanker Donthineni 
24493faf24eaSShanker Donthineni 	return indirect;
24504b75c459SShanker Donthineni }
24514b75c459SShanker Donthineni 
24525e516846SMarc Zyngier static u32 compute_common_aff(u64 val)
24535e516846SMarc Zyngier {
24545e516846SMarc Zyngier 	u32 aff, clpiaff;
24555e516846SMarc Zyngier 
24565e516846SMarc Zyngier 	aff = FIELD_GET(GICR_TYPER_AFFINITY, val);
24575e516846SMarc Zyngier 	clpiaff = FIELD_GET(GICR_TYPER_COMMON_LPI_AFF, val);
24585e516846SMarc Zyngier 
24595e516846SMarc Zyngier 	return aff & ~(GENMASK(31, 0) >> (clpiaff * 8));
24605e516846SMarc Zyngier }
24615e516846SMarc Zyngier 
24625e516846SMarc Zyngier static u32 compute_its_aff(struct its_node *its)
24635e516846SMarc Zyngier {
24645e516846SMarc Zyngier 	u64 val;
24655e516846SMarc Zyngier 	u32 svpet;
24665e516846SMarc Zyngier 
24675e516846SMarc Zyngier 	/*
24685e516846SMarc Zyngier 	 * Reencode the ITS SVPET and MPIDR as a GICR_TYPER, and compute
24695e516846SMarc Zyngier 	 * the resulting affinity. We then use that to see if this match
24705e516846SMarc Zyngier 	 * our own affinity.
24715e516846SMarc Zyngier 	 */
24725e516846SMarc Zyngier 	svpet = FIELD_GET(GITS_TYPER_SVPET, its->typer);
24735e516846SMarc Zyngier 	val  = FIELD_PREP(GICR_TYPER_COMMON_LPI_AFF, svpet);
24745e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_TYPER_AFFINITY, its->mpidr);
24755e516846SMarc Zyngier 	return compute_common_aff(val);
24765e516846SMarc Zyngier }
24775e516846SMarc Zyngier 
24785e516846SMarc Zyngier static struct its_node *find_sibling_its(struct its_node *cur_its)
24795e516846SMarc Zyngier {
24805e516846SMarc Zyngier 	struct its_node *its;
24815e516846SMarc Zyngier 	u32 aff;
24825e516846SMarc Zyngier 
24835e516846SMarc Zyngier 	if (!FIELD_GET(GITS_TYPER_SVPET, cur_its->typer))
24845e516846SMarc Zyngier 		return NULL;
24855e516846SMarc Zyngier 
24865e516846SMarc Zyngier 	aff = compute_its_aff(cur_its);
24875e516846SMarc Zyngier 
24885e516846SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
24895e516846SMarc Zyngier 		u64 baser;
24905e516846SMarc Zyngier 
24915e516846SMarc Zyngier 		if (!is_v4_1(its) || its == cur_its)
24925e516846SMarc Zyngier 			continue;
24935e516846SMarc Zyngier 
24945e516846SMarc Zyngier 		if (!FIELD_GET(GITS_TYPER_SVPET, its->typer))
24955e516846SMarc Zyngier 			continue;
24965e516846SMarc Zyngier 
24975e516846SMarc Zyngier 		if (aff != compute_its_aff(its))
24985e516846SMarc Zyngier 			continue;
24995e516846SMarc Zyngier 
25005e516846SMarc Zyngier 		/* GICv4.1 guarantees that the vPE table is GITS_BASER2 */
25015e516846SMarc Zyngier 		baser = its->tables[2].val;
25025e516846SMarc Zyngier 		if (!(baser & GITS_BASER_VALID))
25035e516846SMarc Zyngier 			continue;
25045e516846SMarc Zyngier 
25055e516846SMarc Zyngier 		return its;
25065e516846SMarc Zyngier 	}
25075e516846SMarc Zyngier 
25085e516846SMarc Zyngier 	return NULL;
25095e516846SMarc Zyngier }
25105e516846SMarc Zyngier 
25111ac19ca6SMarc Zyngier static void its_free_tables(struct its_node *its)
25121ac19ca6SMarc Zyngier {
25131ac19ca6SMarc Zyngier 	int i;
25141ac19ca6SMarc Zyngier 
25151ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
25161a485f4dSShanker Donthineni 		if (its->tables[i].base) {
25171a485f4dSShanker Donthineni 			free_pages((unsigned long)its->tables[i].base,
25181a485f4dSShanker Donthineni 				   its->tables[i].order);
25191a485f4dSShanker Donthineni 			its->tables[i].base = NULL;
25201ac19ca6SMarc Zyngier 		}
25211ac19ca6SMarc Zyngier 	}
25221ac19ca6SMarc Zyngier }
25231ac19ca6SMarc Zyngier 
2524d5df9dc9SMarc Zyngier static int its_probe_baser_psz(struct its_node *its, struct its_baser *baser)
2525d5df9dc9SMarc Zyngier {
2526d5df9dc9SMarc Zyngier 	u64 psz = SZ_64K;
2527d5df9dc9SMarc Zyngier 
2528d5df9dc9SMarc Zyngier 	while (psz) {
2529d5df9dc9SMarc Zyngier 		u64 val, gpsz;
2530d5df9dc9SMarc Zyngier 
2531d5df9dc9SMarc Zyngier 		val = its_read_baser(its, baser);
2532d5df9dc9SMarc Zyngier 		val &= ~GITS_BASER_PAGE_SIZE_MASK;
2533d5df9dc9SMarc Zyngier 
2534d5df9dc9SMarc Zyngier 		switch (psz) {
2535d5df9dc9SMarc Zyngier 		case SZ_64K:
2536d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_64K;
2537d5df9dc9SMarc Zyngier 			break;
2538d5df9dc9SMarc Zyngier 		case SZ_16K:
2539d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_16K;
2540d5df9dc9SMarc Zyngier 			break;
2541d5df9dc9SMarc Zyngier 		case SZ_4K:
2542d5df9dc9SMarc Zyngier 		default:
2543d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_4K;
2544d5df9dc9SMarc Zyngier 			break;
2545d5df9dc9SMarc Zyngier 		}
2546d5df9dc9SMarc Zyngier 
2547d5df9dc9SMarc Zyngier 		gpsz >>= GITS_BASER_PAGE_SIZE_SHIFT;
2548d5df9dc9SMarc Zyngier 
2549d5df9dc9SMarc Zyngier 		val |= FIELD_PREP(GITS_BASER_PAGE_SIZE_MASK, gpsz);
2550d5df9dc9SMarc Zyngier 		its_write_baser(its, baser, val);
2551d5df9dc9SMarc Zyngier 
2552d5df9dc9SMarc Zyngier 		if (FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser->val) == gpsz)
2553d5df9dc9SMarc Zyngier 			break;
2554d5df9dc9SMarc Zyngier 
2555d5df9dc9SMarc Zyngier 		switch (psz) {
2556d5df9dc9SMarc Zyngier 		case SZ_64K:
2557d5df9dc9SMarc Zyngier 			psz = SZ_16K;
2558d5df9dc9SMarc Zyngier 			break;
2559d5df9dc9SMarc Zyngier 		case SZ_16K:
2560d5df9dc9SMarc Zyngier 			psz = SZ_4K;
2561d5df9dc9SMarc Zyngier 			break;
2562d5df9dc9SMarc Zyngier 		case SZ_4K:
2563d5df9dc9SMarc Zyngier 		default:
2564d5df9dc9SMarc Zyngier 			return -1;
2565d5df9dc9SMarc Zyngier 		}
2566d5df9dc9SMarc Zyngier 	}
2567d5df9dc9SMarc Zyngier 
2568d5df9dc9SMarc Zyngier 	baser->psz = psz;
2569d5df9dc9SMarc Zyngier 	return 0;
2570d5df9dc9SMarc Zyngier }
2571d5df9dc9SMarc Zyngier 
25720e0b0f69SShanker Donthineni static int its_alloc_tables(struct its_node *its)
25731ac19ca6SMarc Zyngier {
25741ac19ca6SMarc Zyngier 	u64 shr = GITS_BASER_InnerShareable;
25752fd632a0SShanker Donthineni 	u64 cache = GITS_BASER_RaWaWb;
25769347359aSShanker Donthineni 	int err, i;
257794100970SRobert Richter 
2578fa150019SArd Biesheuvel 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_22375)
2579fa150019SArd Biesheuvel 		/* erratum 24313: ignore memory access type */
25809347359aSShanker Donthineni 		cache = GITS_BASER_nCnB;
2581466b7d16SShanker Donthineni 
25821ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
25832d81d425SShanker Donthineni 		struct its_baser *baser = its->tables + i;
25842d81d425SShanker Donthineni 		u64 val = its_read_baser(its, baser);
25851ac19ca6SMarc Zyngier 		u64 type = GITS_BASER_TYPE(val);
25863faf24eaSShanker Donthineni 		bool indirect = false;
2587d5df9dc9SMarc Zyngier 		u32 order;
25881ac19ca6SMarc Zyngier 
2589d5df9dc9SMarc Zyngier 		if (type == GITS_BASER_TYPE_NONE)
25901ac19ca6SMarc Zyngier 			continue;
25911ac19ca6SMarc Zyngier 
2592d5df9dc9SMarc Zyngier 		if (its_probe_baser_psz(its, baser)) {
2593d5df9dc9SMarc Zyngier 			its_free_tables(its);
2594d5df9dc9SMarc Zyngier 			return -ENXIO;
2595d5df9dc9SMarc Zyngier 		}
2596d5df9dc9SMarc Zyngier 
2597d5df9dc9SMarc Zyngier 		order = get_order(baser->psz);
2598d5df9dc9SMarc Zyngier 
2599d5df9dc9SMarc Zyngier 		switch (type) {
26004cacac57SMarc Zyngier 		case GITS_BASER_TYPE_DEVICE:
2601d5df9dc9SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser, &order,
2602576a8342SMarc Zyngier 							    device_ids(its));
26038d565748SZenghui Yu 			break;
26048d565748SZenghui Yu 
26054cacac57SMarc Zyngier 		case GITS_BASER_TYPE_VCPU:
26065e516846SMarc Zyngier 			if (is_v4_1(its)) {
26075e516846SMarc Zyngier 				struct its_node *sibling;
26085e516846SMarc Zyngier 
26095e516846SMarc Zyngier 				WARN_ON(i != 2);
26105e516846SMarc Zyngier 				if ((sibling = find_sibling_its(its))) {
26115e516846SMarc Zyngier 					*baser = sibling->tables[2];
26125e516846SMarc Zyngier 					its_write_baser(its, baser, baser->val);
26135e516846SMarc Zyngier 					continue;
26145e516846SMarc Zyngier 				}
26155e516846SMarc Zyngier 			}
26165e516846SMarc Zyngier 
2617d5df9dc9SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser, &order,
261832bd44dcSShanker Donthineni 							    ITS_MAX_VPEID_BITS);
26194cacac57SMarc Zyngier 			break;
26204cacac57SMarc Zyngier 		}
2621f54b97edSMarc Zyngier 
2622d5df9dc9SMarc Zyngier 		err = its_setup_baser(its, baser, cache, shr, order, indirect);
26239347359aSShanker Donthineni 		if (err < 0) {
26249347359aSShanker Donthineni 			its_free_tables(its);
26259347359aSShanker Donthineni 			return err;
262630f21363SRobert Richter 		}
262730f21363SRobert Richter 
26289347359aSShanker Donthineni 		/* Update settings which will be used for next BASERn */
26299347359aSShanker Donthineni 		cache = baser->val & GITS_BASER_CACHEABILITY_MASK;
26309347359aSShanker Donthineni 		shr = baser->val & GITS_BASER_SHAREABILITY_MASK;
26311ac19ca6SMarc Zyngier 	}
26321ac19ca6SMarc Zyngier 
26331ac19ca6SMarc Zyngier 	return 0;
26341ac19ca6SMarc Zyngier }
26351ac19ca6SMarc Zyngier 
26365e516846SMarc Zyngier static u64 inherit_vpe_l1_table_from_its(void)
26375e516846SMarc Zyngier {
26385e516846SMarc Zyngier 	struct its_node *its;
26395e516846SMarc Zyngier 	u64 val;
26405e516846SMarc Zyngier 	u32 aff;
26415e516846SMarc Zyngier 
26425e516846SMarc Zyngier 	val = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
26435e516846SMarc Zyngier 	aff = compute_common_aff(val);
26445e516846SMarc Zyngier 
26455e516846SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
26465e516846SMarc Zyngier 		u64 baser, addr;
26475e516846SMarc Zyngier 
26485e516846SMarc Zyngier 		if (!is_v4_1(its))
26495e516846SMarc Zyngier 			continue;
26505e516846SMarc Zyngier 
26515e516846SMarc Zyngier 		if (!FIELD_GET(GITS_TYPER_SVPET, its->typer))
26525e516846SMarc Zyngier 			continue;
26535e516846SMarc Zyngier 
26545e516846SMarc Zyngier 		if (aff != compute_its_aff(its))
26555e516846SMarc Zyngier 			continue;
26565e516846SMarc Zyngier 
26575e516846SMarc Zyngier 		/* GICv4.1 guarantees that the vPE table is GITS_BASER2 */
26585e516846SMarc Zyngier 		baser = its->tables[2].val;
26595e516846SMarc Zyngier 		if (!(baser & GITS_BASER_VALID))
26605e516846SMarc Zyngier 			continue;
26615e516846SMarc Zyngier 
26625e516846SMarc Zyngier 		/* We have a winner! */
26638b718d40SZenghui Yu 		gic_data_rdist()->vpe_l1_base = its->tables[2].base;
26648b718d40SZenghui Yu 
26655e516846SMarc Zyngier 		val  = GICR_VPROPBASER_4_1_VALID;
26665e516846SMarc Zyngier 		if (baser & GITS_BASER_INDIRECT)
26675e516846SMarc Zyngier 			val |= GICR_VPROPBASER_4_1_INDIRECT;
26685e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE,
26695e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser));
26705e516846SMarc Zyngier 		switch (FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser)) {
26715e516846SMarc Zyngier 		case GIC_PAGE_SIZE_64K:
26725e516846SMarc Zyngier 			addr = GITS_BASER_ADDR_48_to_52(baser);
26735e516846SMarc Zyngier 			break;
26745e516846SMarc Zyngier 		default:
26755e516846SMarc Zyngier 			addr = baser & GENMASK_ULL(47, 12);
26765e516846SMarc Zyngier 			break;
26775e516846SMarc Zyngier 		}
26785e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_ADDR, addr >> 12);
26795e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_SHAREABILITY_MASK,
26805e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_SHAREABILITY_MASK, baser));
26815e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_INNER_CACHEABILITY_MASK,
26825e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_INNER_CACHEABILITY_MASK, baser));
26835e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_SIZE, GITS_BASER_NR_PAGES(baser) - 1);
26845e516846SMarc Zyngier 
26855e516846SMarc Zyngier 		return val;
26865e516846SMarc Zyngier 	}
26875e516846SMarc Zyngier 
26885e516846SMarc Zyngier 	return 0;
26895e516846SMarc Zyngier }
26905e516846SMarc Zyngier 
26915e516846SMarc Zyngier static u64 inherit_vpe_l1_table_from_rd(cpumask_t **mask)
26925e516846SMarc Zyngier {
26935e516846SMarc Zyngier 	u32 aff;
26945e516846SMarc Zyngier 	u64 val;
26955e516846SMarc Zyngier 	int cpu;
26965e516846SMarc Zyngier 
26975e516846SMarc Zyngier 	val = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
26985e516846SMarc Zyngier 	aff = compute_common_aff(val);
26995e516846SMarc Zyngier 
27005e516846SMarc Zyngier 	for_each_possible_cpu(cpu) {
27015e516846SMarc Zyngier 		void __iomem *base = gic_data_rdist_cpu(cpu)->rd_base;
27025e516846SMarc Zyngier 
27035e516846SMarc Zyngier 		if (!base || cpu == smp_processor_id())
27045e516846SMarc Zyngier 			continue;
27055e516846SMarc Zyngier 
27065e516846SMarc Zyngier 		val = gic_read_typer(base + GICR_TYPER);
27074bccf1d7SZenghui Yu 		if (aff != compute_common_aff(val))
27085e516846SMarc Zyngier 			continue;
27095e516846SMarc Zyngier 
27105e516846SMarc Zyngier 		/*
27115e516846SMarc Zyngier 		 * At this point, we have a victim. This particular CPU
27125e516846SMarc Zyngier 		 * has already booted, and has an affinity that matches
27135e516846SMarc Zyngier 		 * ours wrt CommonLPIAff. Let's use its own VPROPBASER.
27145e516846SMarc Zyngier 		 * Make sure we don't write the Z bit in that case.
27155e516846SMarc Zyngier 		 */
27165186a6ccSZenghui Yu 		val = gicr_read_vpropbaser(base + SZ_128K + GICR_VPROPBASER);
27175e516846SMarc Zyngier 		val &= ~GICR_VPROPBASER_4_1_Z;
27185e516846SMarc Zyngier 
27198b718d40SZenghui Yu 		gic_data_rdist()->vpe_l1_base = gic_data_rdist_cpu(cpu)->vpe_l1_base;
27205e516846SMarc Zyngier 		*mask = gic_data_rdist_cpu(cpu)->vpe_table_mask;
27215e516846SMarc Zyngier 
27225e516846SMarc Zyngier 		return val;
27235e516846SMarc Zyngier 	}
27245e516846SMarc Zyngier 
27255e516846SMarc Zyngier 	return 0;
27265e516846SMarc Zyngier }
27275e516846SMarc Zyngier 
27284e6437f1SZenghui Yu static bool allocate_vpe_l2_table(int cpu, u32 id)
27294e6437f1SZenghui Yu {
27304e6437f1SZenghui Yu 	void __iomem *base = gic_data_rdist_cpu(cpu)->rd_base;
2731490d332eSMarc Zyngier 	unsigned int psz, esz, idx, npg, gpsz;
2732490d332eSMarc Zyngier 	u64 val;
27334e6437f1SZenghui Yu 	struct page *page;
27344e6437f1SZenghui Yu 	__le64 *table;
27354e6437f1SZenghui Yu 
27364e6437f1SZenghui Yu 	if (!gic_rdists->has_rvpeid)
27374e6437f1SZenghui Yu 		return true;
27384e6437f1SZenghui Yu 
273928d160deSMarc Zyngier 	/* Skip non-present CPUs */
274028d160deSMarc Zyngier 	if (!base)
274128d160deSMarc Zyngier 		return true;
274228d160deSMarc Zyngier 
27435186a6ccSZenghui Yu 	val  = gicr_read_vpropbaser(base + SZ_128K + GICR_VPROPBASER);
27444e6437f1SZenghui Yu 
27454e6437f1SZenghui Yu 	esz  = FIELD_GET(GICR_VPROPBASER_4_1_ENTRY_SIZE, val) + 1;
27464e6437f1SZenghui Yu 	gpsz = FIELD_GET(GICR_VPROPBASER_4_1_PAGE_SIZE, val);
27474e6437f1SZenghui Yu 	npg  = FIELD_GET(GICR_VPROPBASER_4_1_SIZE, val) + 1;
27484e6437f1SZenghui Yu 
27494e6437f1SZenghui Yu 	switch (gpsz) {
27504e6437f1SZenghui Yu 	default:
27514e6437f1SZenghui Yu 		WARN_ON(1);
2752df561f66SGustavo A. R. Silva 		fallthrough;
27534e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_4K:
27544e6437f1SZenghui Yu 		psz = SZ_4K;
27554e6437f1SZenghui Yu 		break;
27564e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_16K:
27574e6437f1SZenghui Yu 		psz = SZ_16K;
27584e6437f1SZenghui Yu 		break;
27594e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_64K:
27604e6437f1SZenghui Yu 		psz = SZ_64K;
27614e6437f1SZenghui Yu 		break;
27624e6437f1SZenghui Yu 	}
27634e6437f1SZenghui Yu 
27644e6437f1SZenghui Yu 	/* Don't allow vpe_id that exceeds single, flat table limit */
27654e6437f1SZenghui Yu 	if (!(val & GICR_VPROPBASER_4_1_INDIRECT))
27664e6437f1SZenghui Yu 		return (id < (npg * psz / (esz * SZ_8)));
27674e6437f1SZenghui Yu 
27684e6437f1SZenghui Yu 	/* Compute 1st level table index & check if that exceeds table limit */
27694e6437f1SZenghui Yu 	idx = id >> ilog2(psz / (esz * SZ_8));
27704e6437f1SZenghui Yu 	if (idx >= (npg * psz / GITS_LVL1_ENTRY_SIZE))
27714e6437f1SZenghui Yu 		return false;
27724e6437f1SZenghui Yu 
27734e6437f1SZenghui Yu 	table = gic_data_rdist_cpu(cpu)->vpe_l1_base;
27744e6437f1SZenghui Yu 
27754e6437f1SZenghui Yu 	/* Allocate memory for 2nd level table */
27764e6437f1SZenghui Yu 	if (!table[idx]) {
27774e6437f1SZenghui Yu 		page = alloc_pages(GFP_KERNEL | __GFP_ZERO, get_order(psz));
27784e6437f1SZenghui Yu 		if (!page)
27794e6437f1SZenghui Yu 			return false;
27804e6437f1SZenghui Yu 
27814e6437f1SZenghui Yu 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
27824e6437f1SZenghui Yu 		if (!(val & GICR_VPROPBASER_SHAREABILITY_MASK))
27834e6437f1SZenghui Yu 			gic_flush_dcache_to_poc(page_address(page), psz);
27844e6437f1SZenghui Yu 
27854e6437f1SZenghui Yu 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
27864e6437f1SZenghui Yu 
27874e6437f1SZenghui Yu 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
27884e6437f1SZenghui Yu 		if (!(val & GICR_VPROPBASER_SHAREABILITY_MASK))
27894e6437f1SZenghui Yu 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
27904e6437f1SZenghui Yu 
27914e6437f1SZenghui Yu 		/* Ensure updated table contents are visible to RD hardware */
27924e6437f1SZenghui Yu 		dsb(sy);
27934e6437f1SZenghui Yu 	}
27944e6437f1SZenghui Yu 
27954e6437f1SZenghui Yu 	return true;
27964e6437f1SZenghui Yu }
27974e6437f1SZenghui Yu 
27985e516846SMarc Zyngier static int allocate_vpe_l1_table(void)
27995e516846SMarc Zyngier {
28005e516846SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
28015e516846SMarc Zyngier 	u64 val, gpsz, npg, pa;
28025e516846SMarc Zyngier 	unsigned int psz = SZ_64K;
28035e516846SMarc Zyngier 	unsigned int np, epp, esz;
28045e516846SMarc Zyngier 	struct page *page;
28055e516846SMarc Zyngier 
28065e516846SMarc Zyngier 	if (!gic_rdists->has_rvpeid)
28075e516846SMarc Zyngier 		return 0;
28085e516846SMarc Zyngier 
28095e516846SMarc Zyngier 	/*
28105e516846SMarc Zyngier 	 * if VPENDBASER.Valid is set, disable any previously programmed
28115e516846SMarc Zyngier 	 * VPE by setting PendingLast while clearing Valid. This has the
28125e516846SMarc Zyngier 	 * effect of making sure no doorbell will be generated and we can
28135e516846SMarc Zyngier 	 * then safely clear VPROPBASER.Valid.
28145e516846SMarc Zyngier 	 */
28155186a6ccSZenghui Yu 	if (gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER) & GICR_VPENDBASER_Valid)
28165186a6ccSZenghui Yu 		gicr_write_vpendbaser(GICR_VPENDBASER_PendingLast,
28175e516846SMarc Zyngier 				      vlpi_base + GICR_VPENDBASER);
28185e516846SMarc Zyngier 
28195e516846SMarc Zyngier 	/*
28205e516846SMarc Zyngier 	 * If we can inherit the configuration from another RD, let's do
28215e516846SMarc Zyngier 	 * so. Otherwise, we have to go through the allocation process. We
28225e516846SMarc Zyngier 	 * assume that all RDs have the exact same requirements, as
28235e516846SMarc Zyngier 	 * nothing will work otherwise.
28245e516846SMarc Zyngier 	 */
28255e516846SMarc Zyngier 	val = inherit_vpe_l1_table_from_rd(&gic_data_rdist()->vpe_table_mask);
28265e516846SMarc Zyngier 	if (val & GICR_VPROPBASER_4_1_VALID)
28275e516846SMarc Zyngier 		goto out;
28285e516846SMarc Zyngier 
2829d1bd7e0bSZenghui Yu 	gic_data_rdist()->vpe_table_mask = kzalloc(sizeof(cpumask_t), GFP_ATOMIC);
28305e516846SMarc Zyngier 	if (!gic_data_rdist()->vpe_table_mask)
28315e516846SMarc Zyngier 		return -ENOMEM;
28325e516846SMarc Zyngier 
28335e516846SMarc Zyngier 	val = inherit_vpe_l1_table_from_its();
28345e516846SMarc Zyngier 	if (val & GICR_VPROPBASER_4_1_VALID)
28355e516846SMarc Zyngier 		goto out;
28365e516846SMarc Zyngier 
28375e516846SMarc Zyngier 	/* First probe the page size */
28385e516846SMarc Zyngier 	val = FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE, GIC_PAGE_SIZE_64K);
28395186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
28405186a6ccSZenghui Yu 	val = gicr_read_vpropbaser(vlpi_base + GICR_VPROPBASER);
28415e516846SMarc Zyngier 	gpsz = FIELD_GET(GICR_VPROPBASER_4_1_PAGE_SIZE, val);
28425e516846SMarc Zyngier 	esz = FIELD_GET(GICR_VPROPBASER_4_1_ENTRY_SIZE, val);
28435e516846SMarc Zyngier 
28445e516846SMarc Zyngier 	switch (gpsz) {
28455e516846SMarc Zyngier 	default:
28465e516846SMarc Zyngier 		gpsz = GIC_PAGE_SIZE_4K;
2847df561f66SGustavo A. R. Silva 		fallthrough;
28485e516846SMarc Zyngier 	case GIC_PAGE_SIZE_4K:
28495e516846SMarc Zyngier 		psz = SZ_4K;
28505e516846SMarc Zyngier 		break;
28515e516846SMarc Zyngier 	case GIC_PAGE_SIZE_16K:
28525e516846SMarc Zyngier 		psz = SZ_16K;
28535e516846SMarc Zyngier 		break;
28545e516846SMarc Zyngier 	case GIC_PAGE_SIZE_64K:
28555e516846SMarc Zyngier 		psz = SZ_64K;
28565e516846SMarc Zyngier 		break;
28575e516846SMarc Zyngier 	}
28585e516846SMarc Zyngier 
28595e516846SMarc Zyngier 	/*
28605e516846SMarc Zyngier 	 * Start populating the register from scratch, including RO fields
28615e516846SMarc Zyngier 	 * (which we want to print in debug cases...)
28625e516846SMarc Zyngier 	 */
28635e516846SMarc Zyngier 	val = 0;
28645e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE, gpsz);
28655e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_ENTRY_SIZE, esz);
28665e516846SMarc Zyngier 
28675e516846SMarc Zyngier 	/* How many entries per GIC page? */
28685e516846SMarc Zyngier 	esz++;
28695e516846SMarc Zyngier 	epp = psz / (esz * SZ_8);
28705e516846SMarc Zyngier 
28715e516846SMarc Zyngier 	/*
28725e516846SMarc Zyngier 	 * If we need more than just a single L1 page, flag the table
28735e516846SMarc Zyngier 	 * as indirect and compute the number of required L1 pages.
28745e516846SMarc Zyngier 	 */
28755e516846SMarc Zyngier 	if (epp < ITS_MAX_VPEID) {
28765e516846SMarc Zyngier 		int nl2;
28775e516846SMarc Zyngier 
28785e516846SMarc Zyngier 		val |= GICR_VPROPBASER_4_1_INDIRECT;
28795e516846SMarc Zyngier 
28805e516846SMarc Zyngier 		/* Number of L2 pages required to cover the VPEID space */
28815e516846SMarc Zyngier 		nl2 = DIV_ROUND_UP(ITS_MAX_VPEID, epp);
28825e516846SMarc Zyngier 
28835e516846SMarc Zyngier 		/* Number of L1 pages to point to the L2 pages */
28845e516846SMarc Zyngier 		npg = DIV_ROUND_UP(nl2 * SZ_8, psz);
28855e516846SMarc Zyngier 	} else {
28865e516846SMarc Zyngier 		npg = 1;
28875e516846SMarc Zyngier 	}
28885e516846SMarc Zyngier 
2889e88bd316SZenghui Yu 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_SIZE, npg - 1);
28905e516846SMarc Zyngier 
28915e516846SMarc Zyngier 	/* Right, that's the number of CPU pages we need for L1 */
28925e516846SMarc Zyngier 	np = DIV_ROUND_UP(npg * psz, PAGE_SIZE);
28935e516846SMarc Zyngier 
28945e516846SMarc Zyngier 	pr_debug("np = %d, npg = %lld, psz = %d, epp = %d, esz = %d\n",
28955e516846SMarc Zyngier 		 np, npg, psz, epp, esz);
2896d1bd7e0bSZenghui Yu 	page = alloc_pages(GFP_ATOMIC | __GFP_ZERO, get_order(np * PAGE_SIZE));
28975e516846SMarc Zyngier 	if (!page)
28985e516846SMarc Zyngier 		return -ENOMEM;
28995e516846SMarc Zyngier 
29008b718d40SZenghui Yu 	gic_data_rdist()->vpe_l1_base = page_address(page);
29015e516846SMarc Zyngier 	pa = virt_to_phys(page_address(page));
29025e516846SMarc Zyngier 	WARN_ON(!IS_ALIGNED(pa, psz));
29035e516846SMarc Zyngier 
29045e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_ADDR, pa >> 12);
29055e516846SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
29065e516846SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
29075e516846SMarc Zyngier 	val |= GICR_VPROPBASER_4_1_Z;
29085e516846SMarc Zyngier 	val |= GICR_VPROPBASER_4_1_VALID;
29095e516846SMarc Zyngier 
29105e516846SMarc Zyngier out:
29115186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
29125e516846SMarc Zyngier 	cpumask_set_cpu(smp_processor_id(), gic_data_rdist()->vpe_table_mask);
29135e516846SMarc Zyngier 
29145e516846SMarc Zyngier 	pr_debug("CPU%d: VPROPBASER = %llx %*pbl\n",
29155e516846SMarc Zyngier 		 smp_processor_id(), val,
29165e516846SMarc Zyngier 		 cpumask_pr_args(gic_data_rdist()->vpe_table_mask));
29175e516846SMarc Zyngier 
29185e516846SMarc Zyngier 	return 0;
29195e516846SMarc Zyngier }
29205e516846SMarc Zyngier 
29211ac19ca6SMarc Zyngier static int its_alloc_collections(struct its_node *its)
29221ac19ca6SMarc Zyngier {
292383559b47SMarc Zyngier 	int i;
292483559b47SMarc Zyngier 
29256396bb22SKees Cook 	its->collections = kcalloc(nr_cpu_ids, sizeof(*its->collections),
29261ac19ca6SMarc Zyngier 				   GFP_KERNEL);
29271ac19ca6SMarc Zyngier 	if (!its->collections)
29281ac19ca6SMarc Zyngier 		return -ENOMEM;
29291ac19ca6SMarc Zyngier 
293083559b47SMarc Zyngier 	for (i = 0; i < nr_cpu_ids; i++)
293183559b47SMarc Zyngier 		its->collections[i].target_address = ~0ULL;
293283559b47SMarc Zyngier 
29331ac19ca6SMarc Zyngier 	return 0;
29341ac19ca6SMarc Zyngier }
29351ac19ca6SMarc Zyngier 
29367c297a2dSMarc Zyngier static struct page *its_allocate_pending_table(gfp_t gfp_flags)
29377c297a2dSMarc Zyngier {
29387c297a2dSMarc Zyngier 	struct page *pend_page;
2939adaab500SMarc Zyngier 
29407c297a2dSMarc Zyngier 	pend_page = alloc_pages(gfp_flags | __GFP_ZERO,
2941adaab500SMarc Zyngier 				get_order(LPI_PENDBASE_SZ));
29427c297a2dSMarc Zyngier 	if (!pend_page)
29437c297a2dSMarc Zyngier 		return NULL;
29447c297a2dSMarc Zyngier 
29457c297a2dSMarc Zyngier 	/* Make sure the GIC will observe the zero-ed page */
29467c297a2dSMarc Zyngier 	gic_flush_dcache_to_poc(page_address(pend_page), LPI_PENDBASE_SZ);
29477c297a2dSMarc Zyngier 
29487c297a2dSMarc Zyngier 	return pend_page;
29497c297a2dSMarc Zyngier }
29507c297a2dSMarc Zyngier 
29517d75bbb4SMarc Zyngier static void its_free_pending_table(struct page *pt)
29527d75bbb4SMarc Zyngier {
2953adaab500SMarc Zyngier 	free_pages((unsigned long)page_address(pt), get_order(LPI_PENDBASE_SZ));
29547d75bbb4SMarc Zyngier }
29557d75bbb4SMarc Zyngier 
2956c6e2ccb6SMarc Zyngier /*
29575e2c9f9aSMarc Zyngier  * Booting with kdump and LPIs enabled is generally fine. Any other
29585e2c9f9aSMarc Zyngier  * case is wrong in the absence of firmware/EFI support.
2959c6e2ccb6SMarc Zyngier  */
2960c440a9d9SMarc Zyngier static bool enabled_lpis_allowed(void)
2961c440a9d9SMarc Zyngier {
29625e2c9f9aSMarc Zyngier 	phys_addr_t addr;
29635e2c9f9aSMarc Zyngier 	u64 val;
2964c6e2ccb6SMarc Zyngier 
29655e2c9f9aSMarc Zyngier 	/* Check whether the property table is in a reserved region */
29665e2c9f9aSMarc Zyngier 	val = gicr_read_propbaser(gic_data_rdist_rd_base() + GICR_PROPBASER);
29675e2c9f9aSMarc Zyngier 	addr = val & GENMASK_ULL(51, 12);
29685e2c9f9aSMarc Zyngier 
29695e2c9f9aSMarc Zyngier 	return gic_check_reserved_range(addr, LPI_PROPBASE_SZ);
2970c440a9d9SMarc Zyngier }
2971c440a9d9SMarc Zyngier 
297211e37d35SMarc Zyngier static int __init allocate_lpi_tables(void)
297311e37d35SMarc Zyngier {
2974c440a9d9SMarc Zyngier 	u64 val;
297511e37d35SMarc Zyngier 	int err, cpu;
297611e37d35SMarc Zyngier 
2977c440a9d9SMarc Zyngier 	/*
2978c440a9d9SMarc Zyngier 	 * If LPIs are enabled while we run this from the boot CPU,
2979c440a9d9SMarc Zyngier 	 * flag the RD tables as pre-allocated if the stars do align.
2980c440a9d9SMarc Zyngier 	 */
2981c440a9d9SMarc Zyngier 	val = readl_relaxed(gic_data_rdist_rd_base() + GICR_CTLR);
2982c440a9d9SMarc Zyngier 	if ((val & GICR_CTLR_ENABLE_LPIS) && enabled_lpis_allowed()) {
2983c440a9d9SMarc Zyngier 		gic_rdists->flags |= (RDIST_FLAGS_RD_TABLES_PREALLOCATED |
2984c440a9d9SMarc Zyngier 				      RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING);
2985c440a9d9SMarc Zyngier 		pr_info("GICv3: Using preallocated redistributor tables\n");
2986c440a9d9SMarc Zyngier 	}
2987c440a9d9SMarc Zyngier 
298811e37d35SMarc Zyngier 	err = its_setup_lpi_prop_table();
298911e37d35SMarc Zyngier 	if (err)
299011e37d35SMarc Zyngier 		return err;
299111e37d35SMarc Zyngier 
299211e37d35SMarc Zyngier 	/*
299311e37d35SMarc Zyngier 	 * We allocate all the pending tables anyway, as we may have a
299411e37d35SMarc Zyngier 	 * mix of RDs that have had LPIs enabled, and some that
299511e37d35SMarc Zyngier 	 * don't. We'll free the unused ones as each CPU comes online.
299611e37d35SMarc Zyngier 	 */
299711e37d35SMarc Zyngier 	for_each_possible_cpu(cpu) {
299811e37d35SMarc Zyngier 		struct page *pend_page;
299911e37d35SMarc Zyngier 
300011e37d35SMarc Zyngier 		pend_page = its_allocate_pending_table(GFP_NOWAIT);
300111e37d35SMarc Zyngier 		if (!pend_page) {
300211e37d35SMarc Zyngier 			pr_err("Failed to allocate PENDBASE for CPU%d\n", cpu);
300311e37d35SMarc Zyngier 			return -ENOMEM;
300411e37d35SMarc Zyngier 		}
300511e37d35SMarc Zyngier 
300611e37d35SMarc Zyngier 		gic_data_rdist_cpu(cpu)->pend_page = pend_page;
300711e37d35SMarc Zyngier 	}
300811e37d35SMarc Zyngier 
300911e37d35SMarc Zyngier 	return 0;
301011e37d35SMarc Zyngier }
301111e37d35SMarc Zyngier 
3012e64fab1aSMarc Zyngier static u64 its_clear_vpend_valid(void __iomem *vlpi_base, u64 clr, u64 set)
30136479450fSHeyi Guo {
30146479450fSHeyi Guo 	u32 count = 1000000;	/* 1s! */
30156479450fSHeyi Guo 	bool clean;
30166479450fSHeyi Guo 	u64 val;
30176479450fSHeyi Guo 
30185186a6ccSZenghui Yu 	val = gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
30196479450fSHeyi Guo 	val &= ~GICR_VPENDBASER_Valid;
3020e64fab1aSMarc Zyngier 	val &= ~clr;
3021e64fab1aSMarc Zyngier 	val |= set;
30225186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
30236479450fSHeyi Guo 
30246479450fSHeyi Guo 	do {
30255186a6ccSZenghui Yu 		val = gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
30266479450fSHeyi Guo 		clean = !(val & GICR_VPENDBASER_Dirty);
30276479450fSHeyi Guo 		if (!clean) {
30286479450fSHeyi Guo 			count--;
30296479450fSHeyi Guo 			cpu_relax();
30306479450fSHeyi Guo 			udelay(1);
30316479450fSHeyi Guo 		}
30326479450fSHeyi Guo 	} while (!clean && count);
30336479450fSHeyi Guo 
3034e64fab1aSMarc Zyngier 	if (unlikely(val & GICR_VPENDBASER_Dirty)) {
3035e64fab1aSMarc Zyngier 		pr_err_ratelimited("ITS virtual pending table not cleaning\n");
3036e64fab1aSMarc Zyngier 		val |= GICR_VPENDBASER_PendingLast;
3037e64fab1aSMarc Zyngier 	}
3038e64fab1aSMarc Zyngier 
30396479450fSHeyi Guo 	return val;
30406479450fSHeyi Guo }
30416479450fSHeyi Guo 
30421ac19ca6SMarc Zyngier static void its_cpu_init_lpis(void)
30431ac19ca6SMarc Zyngier {
30441ac19ca6SMarc Zyngier 	void __iomem *rbase = gic_data_rdist_rd_base();
30451ac19ca6SMarc Zyngier 	struct page *pend_page;
304611e37d35SMarc Zyngier 	phys_addr_t paddr;
30471ac19ca6SMarc Zyngier 	u64 val, tmp;
30481ac19ca6SMarc Zyngier 
3049*c0cdc890SValentin Schneider 	if (gic_data_rdist()->flags & RD_LOCAL_LPI_ENABLED)
30501ac19ca6SMarc Zyngier 		return;
30511ac19ca6SMarc Zyngier 
3052c440a9d9SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
3053c440a9d9SMarc Zyngier 	if ((gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED) &&
3054c440a9d9SMarc Zyngier 	    (val & GICR_CTLR_ENABLE_LPIS)) {
3055f842ca8eSMarc Zyngier 		/*
3056f842ca8eSMarc Zyngier 		 * Check that we get the same property table on all
3057f842ca8eSMarc Zyngier 		 * RDs. If we don't, this is hopeless.
3058f842ca8eSMarc Zyngier 		 */
3059f842ca8eSMarc Zyngier 		paddr = gicr_read_propbaser(rbase + GICR_PROPBASER);
3060f842ca8eSMarc Zyngier 		paddr &= GENMASK_ULL(51, 12);
3061f842ca8eSMarc Zyngier 		if (WARN_ON(gic_rdists->prop_table_pa != paddr))
3062f842ca8eSMarc Zyngier 			add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
3063f842ca8eSMarc Zyngier 
3064c440a9d9SMarc Zyngier 		paddr = gicr_read_pendbaser(rbase + GICR_PENDBASER);
3065c440a9d9SMarc Zyngier 		paddr &= GENMASK_ULL(51, 16);
3066c440a9d9SMarc Zyngier 
30675e2c9f9aSMarc Zyngier 		WARN_ON(!gic_check_reserved_range(paddr, LPI_PENDBASE_SZ));
3068c440a9d9SMarc Zyngier 		its_free_pending_table(gic_data_rdist()->pend_page);
3069c440a9d9SMarc Zyngier 		gic_data_rdist()->pend_page = NULL;
3070c440a9d9SMarc Zyngier 
3071c440a9d9SMarc Zyngier 		goto out;
3072c440a9d9SMarc Zyngier 	}
3073c440a9d9SMarc Zyngier 
307411e37d35SMarc Zyngier 	pend_page = gic_data_rdist()->pend_page;
30751ac19ca6SMarc Zyngier 	paddr = page_to_phys(pend_page);
30763fb68faeSMarc Zyngier 	WARN_ON(gic_reserve_range(paddr, LPI_PENDBASE_SZ));
30771ac19ca6SMarc Zyngier 
30781ac19ca6SMarc Zyngier 	/* set PROPBASE */
3079e1a2e201SMarc Zyngier 	val = (gic_rdists->prop_table_pa |
30801ac19ca6SMarc Zyngier 	       GICR_PROPBASER_InnerShareable |
30812fd632a0SShanker Donthineni 	       GICR_PROPBASER_RaWaWb |
30821ac19ca6SMarc Zyngier 	       ((LPI_NRBITS - 1) & GICR_PROPBASER_IDBITS_MASK));
30831ac19ca6SMarc Zyngier 
30840968a619SVladimir Murzin 	gicr_write_propbaser(val, rbase + GICR_PROPBASER);
30850968a619SVladimir Murzin 	tmp = gicr_read_propbaser(rbase + GICR_PROPBASER);
30861ac19ca6SMarc Zyngier 
30871ac19ca6SMarc Zyngier 	if ((tmp ^ val) & GICR_PROPBASER_SHAREABILITY_MASK) {
3088241a386cSMarc Zyngier 		if (!(tmp & GICR_PROPBASER_SHAREABILITY_MASK)) {
3089241a386cSMarc Zyngier 			/*
3090241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
3091241a386cSMarc Zyngier 			 * remove the cacheability attributes as
3092241a386cSMarc Zyngier 			 * well.
3093241a386cSMarc Zyngier 			 */
3094241a386cSMarc Zyngier 			val &= ~(GICR_PROPBASER_SHAREABILITY_MASK |
3095241a386cSMarc Zyngier 				 GICR_PROPBASER_CACHEABILITY_MASK);
3096241a386cSMarc Zyngier 			val |= GICR_PROPBASER_nC;
30970968a619SVladimir Murzin 			gicr_write_propbaser(val, rbase + GICR_PROPBASER);
3098241a386cSMarc Zyngier 		}
30991ac19ca6SMarc Zyngier 		pr_info_once("GIC: using cache flushing for LPI property table\n");
31001ac19ca6SMarc Zyngier 		gic_rdists->flags |= RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING;
31011ac19ca6SMarc Zyngier 	}
31021ac19ca6SMarc Zyngier 
31031ac19ca6SMarc Zyngier 	/* set PENDBASE */
31041ac19ca6SMarc Zyngier 	val = (page_to_phys(pend_page) |
31054ad3e363SMarc Zyngier 	       GICR_PENDBASER_InnerShareable |
31062fd632a0SShanker Donthineni 	       GICR_PENDBASER_RaWaWb);
31071ac19ca6SMarc Zyngier 
31080968a619SVladimir Murzin 	gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
31090968a619SVladimir Murzin 	tmp = gicr_read_pendbaser(rbase + GICR_PENDBASER);
3110241a386cSMarc Zyngier 
3111241a386cSMarc Zyngier 	if (!(tmp & GICR_PENDBASER_SHAREABILITY_MASK)) {
3112241a386cSMarc Zyngier 		/*
3113241a386cSMarc Zyngier 		 * The HW reports non-shareable, we must remove the
3114241a386cSMarc Zyngier 		 * cacheability attributes as well.
3115241a386cSMarc Zyngier 		 */
3116241a386cSMarc Zyngier 		val &= ~(GICR_PENDBASER_SHAREABILITY_MASK |
3117241a386cSMarc Zyngier 			 GICR_PENDBASER_CACHEABILITY_MASK);
3118241a386cSMarc Zyngier 		val |= GICR_PENDBASER_nC;
31190968a619SVladimir Murzin 		gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
3120241a386cSMarc Zyngier 	}
31211ac19ca6SMarc Zyngier 
31221ac19ca6SMarc Zyngier 	/* Enable LPIs */
31231ac19ca6SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
31241ac19ca6SMarc Zyngier 	val |= GICR_CTLR_ENABLE_LPIS;
31251ac19ca6SMarc Zyngier 	writel_relaxed(val, rbase + GICR_CTLR);
31261ac19ca6SMarc Zyngier 
31275e516846SMarc Zyngier 	if (gic_rdists->has_vlpis && !gic_rdists->has_rvpeid) {
31286479450fSHeyi Guo 		void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
31296479450fSHeyi Guo 
31306479450fSHeyi Guo 		/*
31316479450fSHeyi Guo 		 * It's possible for CPU to receive VLPIs before it is
3132a359f757SIngo Molnar 		 * scheduled as a vPE, especially for the first CPU, and the
31336479450fSHeyi Guo 		 * VLPI with INTID larger than 2^(IDbits+1) will be considered
31346479450fSHeyi Guo 		 * as out of range and dropped by GIC.
31356479450fSHeyi Guo 		 * So we initialize IDbits to known value to avoid VLPI drop.
31366479450fSHeyi Guo 		 */
31376479450fSHeyi Guo 		val = (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
31386479450fSHeyi Guo 		pr_debug("GICv4: CPU%d: Init IDbits to 0x%llx for GICR_VPROPBASER\n",
31396479450fSHeyi Guo 			smp_processor_id(), val);
31405186a6ccSZenghui Yu 		gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
31416479450fSHeyi Guo 
31426479450fSHeyi Guo 		/*
31436479450fSHeyi Guo 		 * Also clear Valid bit of GICR_VPENDBASER, in case some
31446479450fSHeyi Guo 		 * ancient programming gets left in and has possibility of
31456479450fSHeyi Guo 		 * corrupting memory.
31466479450fSHeyi Guo 		 */
3147e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base, 0, 0);
31486479450fSHeyi Guo 	}
31496479450fSHeyi Guo 
31505e516846SMarc Zyngier 	if (allocate_vpe_l1_table()) {
31515e516846SMarc Zyngier 		/*
31525e516846SMarc Zyngier 		 * If the allocation has failed, we're in massive trouble.
31535e516846SMarc Zyngier 		 * Disable direct injection, and pray that no VM was
31545e516846SMarc Zyngier 		 * already running...
31555e516846SMarc Zyngier 		 */
31565e516846SMarc Zyngier 		gic_rdists->has_rvpeid = false;
31575e516846SMarc Zyngier 		gic_rdists->has_vlpis = false;
31585e516846SMarc Zyngier 	}
31595e516846SMarc Zyngier 
31601ac19ca6SMarc Zyngier 	/* Make sure the GIC has seen the above */
31611ac19ca6SMarc Zyngier 	dsb(sy);
3162c440a9d9SMarc Zyngier out:
3163*c0cdc890SValentin Schneider 	gic_data_rdist()->flags |= RD_LOCAL_LPI_ENABLED;
3164c440a9d9SMarc Zyngier 	pr_info("GICv3: CPU%d: using %s LPI pending table @%pa\n",
316511e37d35SMarc Zyngier 		smp_processor_id(),
3166c440a9d9SMarc Zyngier 		gic_data_rdist()->pend_page ? "allocated" : "reserved",
316711e37d35SMarc Zyngier 		&paddr);
31681ac19ca6SMarc Zyngier }
31691ac19ca6SMarc Zyngier 
3170920181ceSDerek Basehore static void its_cpu_init_collection(struct its_node *its)
31711ac19ca6SMarc Zyngier {
3172920181ceSDerek Basehore 	int cpu = smp_processor_id();
31731ac19ca6SMarc Zyngier 	u64 target;
31741ac19ca6SMarc Zyngier 
3175fbf8f40eSGanapatrao Kulkarni 	/* avoid cross node collections and its mapping */
3176fbf8f40eSGanapatrao Kulkarni 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) {
3177fbf8f40eSGanapatrao Kulkarni 		struct device_node *cpu_node;
3178fbf8f40eSGanapatrao Kulkarni 
3179fbf8f40eSGanapatrao Kulkarni 		cpu_node = of_get_cpu_node(cpu, NULL);
3180fbf8f40eSGanapatrao Kulkarni 		if (its->numa_node != NUMA_NO_NODE &&
3181fbf8f40eSGanapatrao Kulkarni 			its->numa_node != of_node_to_nid(cpu_node))
3182920181ceSDerek Basehore 			return;
3183fbf8f40eSGanapatrao Kulkarni 	}
3184fbf8f40eSGanapatrao Kulkarni 
31851ac19ca6SMarc Zyngier 	/*
31861ac19ca6SMarc Zyngier 	 * We now have to bind each collection to its target
31871ac19ca6SMarc Zyngier 	 * redistributor.
31881ac19ca6SMarc Zyngier 	 */
3189589ce5f4SMarc Zyngier 	if (gic_read_typer(its->base + GITS_TYPER) & GITS_TYPER_PTA) {
31901ac19ca6SMarc Zyngier 		/*
31911ac19ca6SMarc Zyngier 		 * This ITS wants the physical address of the
31921ac19ca6SMarc Zyngier 		 * redistributor.
31931ac19ca6SMarc Zyngier 		 */
31941ac19ca6SMarc Zyngier 		target = gic_data_rdist()->phys_base;
31951ac19ca6SMarc Zyngier 	} else {
3196920181ceSDerek Basehore 		/* This ITS wants a linear CPU number. */
3197589ce5f4SMarc Zyngier 		target = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
3198263fcd31SMarc Zyngier 		target = GICR_TYPER_CPU_NUMBER(target) << 16;
31991ac19ca6SMarc Zyngier 	}
32001ac19ca6SMarc Zyngier 
32011ac19ca6SMarc Zyngier 	/* Perform collection mapping */
32021ac19ca6SMarc Zyngier 	its->collections[cpu].target_address = target;
32031ac19ca6SMarc Zyngier 	its->collections[cpu].col_id = cpu;
32041ac19ca6SMarc Zyngier 
32051ac19ca6SMarc Zyngier 	its_send_mapc(its, &its->collections[cpu], 1);
32061ac19ca6SMarc Zyngier 	its_send_invall(its, &its->collections[cpu]);
32071ac19ca6SMarc Zyngier }
32081ac19ca6SMarc Zyngier 
3209920181ceSDerek Basehore static void its_cpu_init_collections(void)
3210920181ceSDerek Basehore {
3211920181ceSDerek Basehore 	struct its_node *its;
3212920181ceSDerek Basehore 
3213a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
3214920181ceSDerek Basehore 
3215920181ceSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry)
3216920181ceSDerek Basehore 		its_cpu_init_collection(its);
3217920181ceSDerek Basehore 
3218a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
32191ac19ca6SMarc Zyngier }
322084a6a2e7SMarc Zyngier 
322184a6a2e7SMarc Zyngier static struct its_device *its_find_device(struct its_node *its, u32 dev_id)
322284a6a2e7SMarc Zyngier {
322384a6a2e7SMarc Zyngier 	struct its_device *its_dev = NULL, *tmp;
32243e39e8f5SMarc Zyngier 	unsigned long flags;
322584a6a2e7SMarc Zyngier 
32263e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
322784a6a2e7SMarc Zyngier 
322884a6a2e7SMarc Zyngier 	list_for_each_entry(tmp, &its->its_device_list, entry) {
322984a6a2e7SMarc Zyngier 		if (tmp->device_id == dev_id) {
323084a6a2e7SMarc Zyngier 			its_dev = tmp;
323184a6a2e7SMarc Zyngier 			break;
323284a6a2e7SMarc Zyngier 		}
323384a6a2e7SMarc Zyngier 	}
323484a6a2e7SMarc Zyngier 
32353e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
323684a6a2e7SMarc Zyngier 
323784a6a2e7SMarc Zyngier 	return its_dev;
323884a6a2e7SMarc Zyngier }
323984a6a2e7SMarc Zyngier 
3240466b7d16SShanker Donthineni static struct its_baser *its_get_baser(struct its_node *its, u32 type)
3241466b7d16SShanker Donthineni {
3242466b7d16SShanker Donthineni 	int i;
3243466b7d16SShanker Donthineni 
3244466b7d16SShanker Donthineni 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
3245466b7d16SShanker Donthineni 		if (GITS_BASER_TYPE(its->tables[i].val) == type)
3246466b7d16SShanker Donthineni 			return &its->tables[i];
3247466b7d16SShanker Donthineni 	}
3248466b7d16SShanker Donthineni 
3249466b7d16SShanker Donthineni 	return NULL;
3250466b7d16SShanker Donthineni }
3251466b7d16SShanker Donthineni 
3252539d3782SShanker Donthineni static bool its_alloc_table_entry(struct its_node *its,
3253539d3782SShanker Donthineni 				  struct its_baser *baser, u32 id)
32543faf24eaSShanker Donthineni {
32553faf24eaSShanker Donthineni 	struct page *page;
32563faf24eaSShanker Donthineni 	u32 esz, idx;
32573faf24eaSShanker Donthineni 	__le64 *table;
32583faf24eaSShanker Donthineni 
32593faf24eaSShanker Donthineni 	/* Don't allow device id that exceeds single, flat table limit */
32603faf24eaSShanker Donthineni 	esz = GITS_BASER_ENTRY_SIZE(baser->val);
32613faf24eaSShanker Donthineni 	if (!(baser->val & GITS_BASER_INDIRECT))
326270cc81edSMarc Zyngier 		return (id < (PAGE_ORDER_TO_SIZE(baser->order) / esz));
32633faf24eaSShanker Donthineni 
32643faf24eaSShanker Donthineni 	/* Compute 1st level table index & check if that exceeds table limit */
326570cc81edSMarc Zyngier 	idx = id >> ilog2(baser->psz / esz);
32663faf24eaSShanker Donthineni 	if (idx >= (PAGE_ORDER_TO_SIZE(baser->order) / GITS_LVL1_ENTRY_SIZE))
32673faf24eaSShanker Donthineni 		return false;
32683faf24eaSShanker Donthineni 
32693faf24eaSShanker Donthineni 	table = baser->base;
32703faf24eaSShanker Donthineni 
32713faf24eaSShanker Donthineni 	/* Allocate memory for 2nd level table */
32723faf24eaSShanker Donthineni 	if (!table[idx]) {
3273539d3782SShanker Donthineni 		page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO,
3274539d3782SShanker Donthineni 					get_order(baser->psz));
32753faf24eaSShanker Donthineni 		if (!page)
32763faf24eaSShanker Donthineni 			return false;
32773faf24eaSShanker Donthineni 
32783faf24eaSShanker Donthineni 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
32793faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
3280328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(page_address(page), baser->psz);
32813faf24eaSShanker Donthineni 
32823faf24eaSShanker Donthineni 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
32833faf24eaSShanker Donthineni 
32843faf24eaSShanker Donthineni 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
32853faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
3286328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
32873faf24eaSShanker Donthineni 
32883faf24eaSShanker Donthineni 		/* Ensure updated table contents are visible to ITS hardware */
32893faf24eaSShanker Donthineni 		dsb(sy);
32903faf24eaSShanker Donthineni 	}
32913faf24eaSShanker Donthineni 
32923faf24eaSShanker Donthineni 	return true;
32933faf24eaSShanker Donthineni }
32943faf24eaSShanker Donthineni 
329570cc81edSMarc Zyngier static bool its_alloc_device_table(struct its_node *its, u32 dev_id)
329670cc81edSMarc Zyngier {
329770cc81edSMarc Zyngier 	struct its_baser *baser;
329870cc81edSMarc Zyngier 
329970cc81edSMarc Zyngier 	baser = its_get_baser(its, GITS_BASER_TYPE_DEVICE);
330070cc81edSMarc Zyngier 
330170cc81edSMarc Zyngier 	/* Don't allow device id that exceeds ITS hardware limit */
330270cc81edSMarc Zyngier 	if (!baser)
3303576a8342SMarc Zyngier 		return (ilog2(dev_id) < device_ids(its));
330470cc81edSMarc Zyngier 
3305539d3782SShanker Donthineni 	return its_alloc_table_entry(its, baser, dev_id);
330670cc81edSMarc Zyngier }
330770cc81edSMarc Zyngier 
33087d75bbb4SMarc Zyngier static bool its_alloc_vpe_table(u32 vpe_id)
33097d75bbb4SMarc Zyngier {
33107d75bbb4SMarc Zyngier 	struct its_node *its;
33114e6437f1SZenghui Yu 	int cpu;
33127d75bbb4SMarc Zyngier 
33137d75bbb4SMarc Zyngier 	/*
33147d75bbb4SMarc Zyngier 	 * Make sure the L2 tables are allocated on *all* v4 ITSs. We
33157d75bbb4SMarc Zyngier 	 * could try and only do it on ITSs corresponding to devices
33167d75bbb4SMarc Zyngier 	 * that have interrupts targeted at this VPE, but the
33177d75bbb4SMarc Zyngier 	 * complexity becomes crazy (and you have tons of memory
33187d75bbb4SMarc Zyngier 	 * anyway, right?).
33197d75bbb4SMarc Zyngier 	 */
33207d75bbb4SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
33217d75bbb4SMarc Zyngier 		struct its_baser *baser;
33227d75bbb4SMarc Zyngier 
33230dd57fedSMarc Zyngier 		if (!is_v4(its))
33247d75bbb4SMarc Zyngier 			continue;
33257d75bbb4SMarc Zyngier 
33267d75bbb4SMarc Zyngier 		baser = its_get_baser(its, GITS_BASER_TYPE_VCPU);
33277d75bbb4SMarc Zyngier 		if (!baser)
33287d75bbb4SMarc Zyngier 			return false;
33297d75bbb4SMarc Zyngier 
3330539d3782SShanker Donthineni 		if (!its_alloc_table_entry(its, baser, vpe_id))
33317d75bbb4SMarc Zyngier 			return false;
33327d75bbb4SMarc Zyngier 	}
33337d75bbb4SMarc Zyngier 
33344e6437f1SZenghui Yu 	/* Non v4.1? No need to iterate RDs and go back early. */
33354e6437f1SZenghui Yu 	if (!gic_rdists->has_rvpeid)
33364e6437f1SZenghui Yu 		return true;
33374e6437f1SZenghui Yu 
33384e6437f1SZenghui Yu 	/*
33394e6437f1SZenghui Yu 	 * Make sure the L2 tables are allocated for all copies of
33404e6437f1SZenghui Yu 	 * the L1 table on *all* v4.1 RDs.
33414e6437f1SZenghui Yu 	 */
33424e6437f1SZenghui Yu 	for_each_possible_cpu(cpu) {
33434e6437f1SZenghui Yu 		if (!allocate_vpe_l2_table(cpu, vpe_id))
33444e6437f1SZenghui Yu 			return false;
33454e6437f1SZenghui Yu 	}
33464e6437f1SZenghui Yu 
33477d75bbb4SMarc Zyngier 	return true;
33487d75bbb4SMarc Zyngier }
33497d75bbb4SMarc Zyngier 
335084a6a2e7SMarc Zyngier static struct its_device *its_create_device(struct its_node *its, u32 dev_id,
335193f94ea0SMarc Zyngier 					    int nvecs, bool alloc_lpis)
335284a6a2e7SMarc Zyngier {
335384a6a2e7SMarc Zyngier 	struct its_device *dev;
335493f94ea0SMarc Zyngier 	unsigned long *lpi_map = NULL;
33553e39e8f5SMarc Zyngier 	unsigned long flags;
3356591e5becSMarc Zyngier 	u16 *col_map = NULL;
335784a6a2e7SMarc Zyngier 	void *itt;
335884a6a2e7SMarc Zyngier 	int lpi_base;
335984a6a2e7SMarc Zyngier 	int nr_lpis;
3360c8481267SMarc Zyngier 	int nr_ites;
336184a6a2e7SMarc Zyngier 	int sz;
336284a6a2e7SMarc Zyngier 
33633faf24eaSShanker Donthineni 	if (!its_alloc_device_table(its, dev_id))
3364466b7d16SShanker Donthineni 		return NULL;
3365466b7d16SShanker Donthineni 
3366147c8f37SMarc Zyngier 	if (WARN_ON(!is_power_of_2(nvecs)))
3367147c8f37SMarc Zyngier 		nvecs = roundup_pow_of_two(nvecs);
3368147c8f37SMarc Zyngier 
336984a6a2e7SMarc Zyngier 	dev = kzalloc(sizeof(*dev), GFP_KERNEL);
3370c8481267SMarc Zyngier 	/*
3371147c8f37SMarc Zyngier 	 * Even if the device wants a single LPI, the ITT must be
3372147c8f37SMarc Zyngier 	 * sized as a power of two (and you need at least one bit...).
3373c8481267SMarc Zyngier 	 */
3374147c8f37SMarc Zyngier 	nr_ites = max(2, nvecs);
3375ffedbf0cSMarc Zyngier 	sz = nr_ites * (FIELD_GET(GITS_TYPER_ITT_ENTRY_SIZE, its->typer) + 1);
337684a6a2e7SMarc Zyngier 	sz = max(sz, ITS_ITT_ALIGN) + ITS_ITT_ALIGN - 1;
3377539d3782SShanker Donthineni 	itt = kzalloc_node(sz, GFP_KERNEL, its->numa_node);
337893f94ea0SMarc Zyngier 	if (alloc_lpis) {
337938dd7c49SMarc Zyngier 		lpi_map = its_lpi_alloc(nvecs, &lpi_base, &nr_lpis);
3380591e5becSMarc Zyngier 		if (lpi_map)
33816396bb22SKees Cook 			col_map = kcalloc(nr_lpis, sizeof(*col_map),
338293f94ea0SMarc Zyngier 					  GFP_KERNEL);
338393f94ea0SMarc Zyngier 	} else {
33846396bb22SKees Cook 		col_map = kcalloc(nr_ites, sizeof(*col_map), GFP_KERNEL);
338593f94ea0SMarc Zyngier 		nr_lpis = 0;
338693f94ea0SMarc Zyngier 		lpi_base = 0;
338793f94ea0SMarc Zyngier 	}
338884a6a2e7SMarc Zyngier 
338993f94ea0SMarc Zyngier 	if (!dev || !itt ||  !col_map || (!lpi_map && alloc_lpis)) {
339084a6a2e7SMarc Zyngier 		kfree(dev);
339184a6a2e7SMarc Zyngier 		kfree(itt);
3392ff5fe886SAndy Shevchenko 		bitmap_free(lpi_map);
3393591e5becSMarc Zyngier 		kfree(col_map);
339484a6a2e7SMarc Zyngier 		return NULL;
339584a6a2e7SMarc Zyngier 	}
339684a6a2e7SMarc Zyngier 
3397328191c0SVladimir Murzin 	gic_flush_dcache_to_poc(itt, sz);
33985a9a8915SMarc Zyngier 
339984a6a2e7SMarc Zyngier 	dev->its = its;
340084a6a2e7SMarc Zyngier 	dev->itt = itt;
3401c8481267SMarc Zyngier 	dev->nr_ites = nr_ites;
3402591e5becSMarc Zyngier 	dev->event_map.lpi_map = lpi_map;
3403591e5becSMarc Zyngier 	dev->event_map.col_map = col_map;
3404591e5becSMarc Zyngier 	dev->event_map.lpi_base = lpi_base;
3405591e5becSMarc Zyngier 	dev->event_map.nr_lpis = nr_lpis;
340611635fa2SMarc Zyngier 	raw_spin_lock_init(&dev->event_map.vlpi_lock);
340784a6a2e7SMarc Zyngier 	dev->device_id = dev_id;
340884a6a2e7SMarc Zyngier 	INIT_LIST_HEAD(&dev->entry);
340984a6a2e7SMarc Zyngier 
34103e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
341184a6a2e7SMarc Zyngier 	list_add(&dev->entry, &its->its_device_list);
34123e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
341384a6a2e7SMarc Zyngier 
341484a6a2e7SMarc Zyngier 	/* Map device to its ITT */
341584a6a2e7SMarc Zyngier 	its_send_mapd(dev, 1);
341684a6a2e7SMarc Zyngier 
341784a6a2e7SMarc Zyngier 	return dev;
341884a6a2e7SMarc Zyngier }
341984a6a2e7SMarc Zyngier 
342084a6a2e7SMarc Zyngier static void its_free_device(struct its_device *its_dev)
342184a6a2e7SMarc Zyngier {
34223e39e8f5SMarc Zyngier 	unsigned long flags;
34233e39e8f5SMarc Zyngier 
34243e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its_dev->its->lock, flags);
342584a6a2e7SMarc Zyngier 	list_del(&its_dev->entry);
34263e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its_dev->its->lock, flags);
3427898aa5ceSMarc Zyngier 	kfree(its_dev->event_map.col_map);
342884a6a2e7SMarc Zyngier 	kfree(its_dev->itt);
342984a6a2e7SMarc Zyngier 	kfree(its_dev);
343084a6a2e7SMarc Zyngier }
3431b48ac83dSMarc Zyngier 
34328208d170SMarc Zyngier static int its_alloc_device_irq(struct its_device *dev, int nvecs, irq_hw_number_t *hwirq)
3433b48ac83dSMarc Zyngier {
3434b48ac83dSMarc Zyngier 	int idx;
3435b48ac83dSMarc Zyngier 
3436342be106SZenghui Yu 	/* Find a free LPI region in lpi_map and allocate them. */
34378208d170SMarc Zyngier 	idx = bitmap_find_free_region(dev->event_map.lpi_map,
34388208d170SMarc Zyngier 				      dev->event_map.nr_lpis,
34398208d170SMarc Zyngier 				      get_count_order(nvecs));
34408208d170SMarc Zyngier 	if (idx < 0)
3441b48ac83dSMarc Zyngier 		return -ENOSPC;
3442b48ac83dSMarc Zyngier 
3443591e5becSMarc Zyngier 	*hwirq = dev->event_map.lpi_base + idx;
3444b48ac83dSMarc Zyngier 
3445b48ac83dSMarc Zyngier 	return 0;
3446b48ac83dSMarc Zyngier }
3447b48ac83dSMarc Zyngier 
344854456db9SMarc Zyngier static int its_msi_prepare(struct irq_domain *domain, struct device *dev,
3449b48ac83dSMarc Zyngier 			   int nvec, msi_alloc_info_t *info)
3450b48ac83dSMarc Zyngier {
3451b48ac83dSMarc Zyngier 	struct its_node *its;
3452b48ac83dSMarc Zyngier 	struct its_device *its_dev;
345354456db9SMarc Zyngier 	struct msi_domain_info *msi_info;
345454456db9SMarc Zyngier 	u32 dev_id;
34559791ec7dSMarc Zyngier 	int err = 0;
3456b48ac83dSMarc Zyngier 
345754456db9SMarc Zyngier 	/*
3458a7c90f51SJulien Grall 	 * We ignore "dev" entirely, and rely on the dev_id that has
345954456db9SMarc Zyngier 	 * been passed via the scratchpad. This limits this domain's
346054456db9SMarc Zyngier 	 * usefulness to upper layers that definitely know that they
346154456db9SMarc Zyngier 	 * are built on top of the ITS.
346254456db9SMarc Zyngier 	 */
346354456db9SMarc Zyngier 	dev_id = info->scratchpad[0].ul;
346454456db9SMarc Zyngier 
346554456db9SMarc Zyngier 	msi_info = msi_get_domain_info(domain);
346654456db9SMarc Zyngier 	its = msi_info->data;
346754456db9SMarc Zyngier 
346820b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi &&
346920b3d54eSMarc Zyngier 	    vpe_proxy.dev &&
347020b3d54eSMarc Zyngier 	    vpe_proxy.dev->its == its &&
347120b3d54eSMarc Zyngier 	    dev_id == vpe_proxy.dev->device_id) {
347220b3d54eSMarc Zyngier 		/* Bad luck. Get yourself a better implementation */
347320b3d54eSMarc Zyngier 		WARN_ONCE(1, "DevId %x clashes with GICv4 VPE proxy device\n",
347420b3d54eSMarc Zyngier 			  dev_id);
347520b3d54eSMarc Zyngier 		return -EINVAL;
347620b3d54eSMarc Zyngier 	}
347720b3d54eSMarc Zyngier 
34789791ec7dSMarc Zyngier 	mutex_lock(&its->dev_alloc_lock);
3479f130420eSMarc Zyngier 	its_dev = its_find_device(its, dev_id);
3480e8137f4fSMarc Zyngier 	if (its_dev) {
3481e8137f4fSMarc Zyngier 		/*
3482e8137f4fSMarc Zyngier 		 * We already have seen this ID, probably through
3483e8137f4fSMarc Zyngier 		 * another alias (PCI bridge of some sort). No need to
3484e8137f4fSMarc Zyngier 		 * create the device.
3485e8137f4fSMarc Zyngier 		 */
34869791ec7dSMarc Zyngier 		its_dev->shared = true;
3487f130420eSMarc Zyngier 		pr_debug("Reusing ITT for devID %x\n", dev_id);
3488e8137f4fSMarc Zyngier 		goto out;
3489e8137f4fSMarc Zyngier 	}
3490b48ac83dSMarc Zyngier 
349193f94ea0SMarc Zyngier 	its_dev = its_create_device(its, dev_id, nvec, true);
34929791ec7dSMarc Zyngier 	if (!its_dev) {
34939791ec7dSMarc Zyngier 		err = -ENOMEM;
34949791ec7dSMarc Zyngier 		goto out;
34959791ec7dSMarc Zyngier 	}
3496b48ac83dSMarc Zyngier 
34975fe71d27SMarc Zyngier 	if (info->flags & MSI_ALLOC_FLAGS_PROXY_DEVICE)
34985fe71d27SMarc Zyngier 		its_dev->shared = true;
34995fe71d27SMarc Zyngier 
3500f130420eSMarc Zyngier 	pr_debug("ITT %d entries, %d bits\n", nvec, ilog2(nvec));
3501e8137f4fSMarc Zyngier out:
35029791ec7dSMarc Zyngier 	mutex_unlock(&its->dev_alloc_lock);
3503b48ac83dSMarc Zyngier 	info->scratchpad[0].ptr = its_dev;
35049791ec7dSMarc Zyngier 	return err;
3505b48ac83dSMarc Zyngier }
3506b48ac83dSMarc Zyngier 
350754456db9SMarc Zyngier static struct msi_domain_ops its_msi_domain_ops = {
350854456db9SMarc Zyngier 	.msi_prepare	= its_msi_prepare,
350954456db9SMarc Zyngier };
351054456db9SMarc Zyngier 
3511b48ac83dSMarc Zyngier static int its_irq_gic_domain_alloc(struct irq_domain *domain,
3512b48ac83dSMarc Zyngier 				    unsigned int virq,
3513b48ac83dSMarc Zyngier 				    irq_hw_number_t hwirq)
3514b48ac83dSMarc Zyngier {
3515f833f57fSMarc Zyngier 	struct irq_fwspec fwspec;
3516b48ac83dSMarc Zyngier 
3517f833f57fSMarc Zyngier 	if (irq_domain_get_of_node(domain->parent)) {
3518f833f57fSMarc Zyngier 		fwspec.fwnode = domain->parent->fwnode;
3519f833f57fSMarc Zyngier 		fwspec.param_count = 3;
3520f833f57fSMarc Zyngier 		fwspec.param[0] = GIC_IRQ_TYPE_LPI;
3521f833f57fSMarc Zyngier 		fwspec.param[1] = hwirq;
3522f833f57fSMarc Zyngier 		fwspec.param[2] = IRQ_TYPE_EDGE_RISING;
35233f010cf1STomasz Nowicki 	} else if (is_fwnode_irqchip(domain->parent->fwnode)) {
35243f010cf1STomasz Nowicki 		fwspec.fwnode = domain->parent->fwnode;
35253f010cf1STomasz Nowicki 		fwspec.param_count = 2;
35263f010cf1STomasz Nowicki 		fwspec.param[0] = hwirq;
35273f010cf1STomasz Nowicki 		fwspec.param[1] = IRQ_TYPE_EDGE_RISING;
3528f833f57fSMarc Zyngier 	} else {
3529f833f57fSMarc Zyngier 		return -EINVAL;
3530f833f57fSMarc Zyngier 	}
3531b48ac83dSMarc Zyngier 
3532f833f57fSMarc Zyngier 	return irq_domain_alloc_irqs_parent(domain, virq, 1, &fwspec);
3533b48ac83dSMarc Zyngier }
3534b48ac83dSMarc Zyngier 
3535b48ac83dSMarc Zyngier static int its_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
3536b48ac83dSMarc Zyngier 				unsigned int nr_irqs, void *args)
3537b48ac83dSMarc Zyngier {
3538b48ac83dSMarc Zyngier 	msi_alloc_info_t *info = args;
3539b48ac83dSMarc Zyngier 	struct its_device *its_dev = info->scratchpad[0].ptr;
354035ae7df2SJulien Grall 	struct its_node *its = its_dev->its;
3541f0c7bacaSThomas Gleixner 	struct irq_data *irqd;
3542b48ac83dSMarc Zyngier 	irq_hw_number_t hwirq;
3543b48ac83dSMarc Zyngier 	int err;
3544b48ac83dSMarc Zyngier 	int i;
3545b48ac83dSMarc Zyngier 
35468208d170SMarc Zyngier 	err = its_alloc_device_irq(its_dev, nr_irqs, &hwirq);
3547b48ac83dSMarc Zyngier 	if (err)
3548b48ac83dSMarc Zyngier 		return err;
3549b48ac83dSMarc Zyngier 
355035ae7df2SJulien Grall 	err = iommu_dma_prepare_msi(info->desc, its->get_msi_base(its_dev));
355135ae7df2SJulien Grall 	if (err)
355235ae7df2SJulien Grall 		return err;
355335ae7df2SJulien Grall 
35548208d170SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
35558208d170SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i, hwirq + i);
3556b48ac83dSMarc Zyngier 		if (err)
3557b48ac83dSMarc Zyngier 			return err;
3558b48ac83dSMarc Zyngier 
3559b48ac83dSMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i,
35608208d170SMarc Zyngier 					      hwirq + i, &its_irq_chip, its_dev);
3561f0c7bacaSThomas Gleixner 		irqd = irq_get_irq_data(virq + i);
3562f0c7bacaSThomas Gleixner 		irqd_set_single_target(irqd);
3563f0c7bacaSThomas Gleixner 		irqd_set_affinity_on_activate(irqd);
3564f130420eSMarc Zyngier 		pr_debug("ID:%d pID:%d vID:%d\n",
35658208d170SMarc Zyngier 			 (int)(hwirq + i - its_dev->event_map.lpi_base),
35668208d170SMarc Zyngier 			 (int)(hwirq + i), virq + i);
3567b48ac83dSMarc Zyngier 	}
3568b48ac83dSMarc Zyngier 
3569b48ac83dSMarc Zyngier 	return 0;
3570b48ac83dSMarc Zyngier }
3571b48ac83dSMarc Zyngier 
357272491643SThomas Gleixner static int its_irq_domain_activate(struct irq_domain *domain,
3573702cb0a0SThomas Gleixner 				   struct irq_data *d, bool reserve)
3574aca268dfSMarc Zyngier {
3575aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
3576aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
35770d224d35SMarc Zyngier 	int cpu;
3578fbf8f40eSGanapatrao Kulkarni 
3579c5d6082dSMarc Zyngier 	cpu = its_select_cpu(d, cpu_online_mask);
3580c5d6082dSMarc Zyngier 	if (cpu < 0 || cpu >= nr_cpu_ids)
3581c1797b11SYang Yingliang 		return -EINVAL;
3582c1797b11SYang Yingliang 
35832f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, cpu);
35840d224d35SMarc Zyngier 	its_dev->event_map.col_map[event] = cpu;
35850d224d35SMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
3586591e5becSMarc Zyngier 
3587aca268dfSMarc Zyngier 	/* Map the GIC IRQ and event to the device */
35886a25ad3aSMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
358972491643SThomas Gleixner 	return 0;
3590aca268dfSMarc Zyngier }
3591aca268dfSMarc Zyngier 
3592aca268dfSMarc Zyngier static void its_irq_domain_deactivate(struct irq_domain *domain,
3593aca268dfSMarc Zyngier 				      struct irq_data *d)
3594aca268dfSMarc Zyngier {
3595aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
3596aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
3597aca268dfSMarc Zyngier 
35982f13ff1dSMarc Zyngier 	its_dec_lpi_count(d, its_dev->event_map.col_map[event]);
3599aca268dfSMarc Zyngier 	/* Stop the delivery of interrupts */
3600aca268dfSMarc Zyngier 	its_send_discard(its_dev, event);
3601aca268dfSMarc Zyngier }
3602aca268dfSMarc Zyngier 
3603b48ac83dSMarc Zyngier static void its_irq_domain_free(struct irq_domain *domain, unsigned int virq,
3604b48ac83dSMarc Zyngier 				unsigned int nr_irqs)
3605b48ac83dSMarc Zyngier {
3606b48ac83dSMarc Zyngier 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
3607b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
36089791ec7dSMarc Zyngier 	struct its_node *its = its_dev->its;
3609b48ac83dSMarc Zyngier 	int i;
3610b48ac83dSMarc Zyngier 
3611c9c96e30SMarc Zyngier 	bitmap_release_region(its_dev->event_map.lpi_map,
3612c9c96e30SMarc Zyngier 			      its_get_event_id(irq_domain_get_irq_data(domain, virq)),
3613c9c96e30SMarc Zyngier 			      get_count_order(nr_irqs));
3614c9c96e30SMarc Zyngier 
3615b48ac83dSMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
3616b48ac83dSMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
3617b48ac83dSMarc Zyngier 								virq + i);
3618b48ac83dSMarc Zyngier 		/* Nuke the entry in the domain */
36192da39949SMarc Zyngier 		irq_domain_reset_irq_data(data);
3620b48ac83dSMarc Zyngier 	}
3621b48ac83dSMarc Zyngier 
36229791ec7dSMarc Zyngier 	mutex_lock(&its->dev_alloc_lock);
36239791ec7dSMarc Zyngier 
36249791ec7dSMarc Zyngier 	/*
36259791ec7dSMarc Zyngier 	 * If all interrupts have been freed, start mopping the
3626a359f757SIngo Molnar 	 * floor. This is conditioned on the device not being shared.
36279791ec7dSMarc Zyngier 	 */
36289791ec7dSMarc Zyngier 	if (!its_dev->shared &&
36299791ec7dSMarc Zyngier 	    bitmap_empty(its_dev->event_map.lpi_map,
3630591e5becSMarc Zyngier 			 its_dev->event_map.nr_lpis)) {
363138dd7c49SMarc Zyngier 		its_lpi_free(its_dev->event_map.lpi_map,
3632cf2be8baSMarc Zyngier 			     its_dev->event_map.lpi_base,
3633cf2be8baSMarc Zyngier 			     its_dev->event_map.nr_lpis);
3634b48ac83dSMarc Zyngier 
3635b48ac83dSMarc Zyngier 		/* Unmap device/itt */
3636b48ac83dSMarc Zyngier 		its_send_mapd(its_dev, 0);
3637b48ac83dSMarc Zyngier 		its_free_device(its_dev);
3638b48ac83dSMarc Zyngier 	}
3639b48ac83dSMarc Zyngier 
36409791ec7dSMarc Zyngier 	mutex_unlock(&its->dev_alloc_lock);
36419791ec7dSMarc Zyngier 
3642b48ac83dSMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
3643b48ac83dSMarc Zyngier }
3644b48ac83dSMarc Zyngier 
3645b48ac83dSMarc Zyngier static const struct irq_domain_ops its_domain_ops = {
3646b48ac83dSMarc Zyngier 	.alloc			= its_irq_domain_alloc,
3647b48ac83dSMarc Zyngier 	.free			= its_irq_domain_free,
3648aca268dfSMarc Zyngier 	.activate		= its_irq_domain_activate,
3649aca268dfSMarc Zyngier 	.deactivate		= its_irq_domain_deactivate,
3650b48ac83dSMarc Zyngier };
36514c21f3c2SMarc Zyngier 
365220b3d54eSMarc Zyngier /*
365320b3d54eSMarc Zyngier  * This is insane.
365420b3d54eSMarc Zyngier  *
36550684c704SMarc Zyngier  * If a GICv4.0 doesn't implement Direct LPIs (which is extremely
365620b3d54eSMarc Zyngier  * likely), the only way to perform an invalidate is to use a fake
365720b3d54eSMarc Zyngier  * device to issue an INV command, implying that the LPI has first
365820b3d54eSMarc Zyngier  * been mapped to some event on that device. Since this is not exactly
365920b3d54eSMarc Zyngier  * cheap, we try to keep that mapping around as long as possible, and
366020b3d54eSMarc Zyngier  * only issue an UNMAP if we're short on available slots.
366120b3d54eSMarc Zyngier  *
366220b3d54eSMarc Zyngier  * Broken by design(tm).
36630684c704SMarc Zyngier  *
36640684c704SMarc Zyngier  * GICv4.1, on the other hand, mandates that we're able to invalidate
36650684c704SMarc Zyngier  * by writing to a MMIO register. It doesn't implement the whole of
36660684c704SMarc Zyngier  * DirectLPI, but that's good enough. And most of the time, we don't
36670684c704SMarc Zyngier  * even have to invalidate anything, as the redistributor can be told
36680684c704SMarc Zyngier  * whether to generate a doorbell or not (we thus leave it enabled,
36690684c704SMarc Zyngier  * always).
367020b3d54eSMarc Zyngier  */
367120b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap_locked(struct its_vpe *vpe)
367220b3d54eSMarc Zyngier {
36730684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
36740684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
36750684c704SMarc Zyngier 		return;
36760684c704SMarc Zyngier 
367720b3d54eSMarc Zyngier 	/* Already unmapped? */
367820b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event == -1)
367920b3d54eSMarc Zyngier 		return;
368020b3d54eSMarc Zyngier 
368120b3d54eSMarc Zyngier 	its_send_discard(vpe_proxy.dev, vpe->vpe_proxy_event);
368220b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe->vpe_proxy_event] = NULL;
368320b3d54eSMarc Zyngier 
368420b3d54eSMarc Zyngier 	/*
368520b3d54eSMarc Zyngier 	 * We don't track empty slots at all, so let's move the
368620b3d54eSMarc Zyngier 	 * next_victim pointer if we can quickly reuse that slot
368720b3d54eSMarc Zyngier 	 * instead of nuking an existing entry. Not clear that this is
368820b3d54eSMarc Zyngier 	 * always a win though, and this might just generate a ripple
368920b3d54eSMarc Zyngier 	 * effect... Let's just hope VPEs don't migrate too often.
369020b3d54eSMarc Zyngier 	 */
369120b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
369220b3d54eSMarc Zyngier 		vpe_proxy.next_victim = vpe->vpe_proxy_event;
369320b3d54eSMarc Zyngier 
369420b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = -1;
369520b3d54eSMarc Zyngier }
369620b3d54eSMarc Zyngier 
369720b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap(struct its_vpe *vpe)
369820b3d54eSMarc Zyngier {
36990684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
37000684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
37010684c704SMarc Zyngier 		return;
37020684c704SMarc Zyngier 
370320b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi) {
370420b3d54eSMarc Zyngier 		unsigned long flags;
370520b3d54eSMarc Zyngier 
370620b3d54eSMarc Zyngier 		raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
370720b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe);
370820b3d54eSMarc Zyngier 		raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
370920b3d54eSMarc Zyngier 	}
371020b3d54eSMarc Zyngier }
371120b3d54eSMarc Zyngier 
371220b3d54eSMarc Zyngier static void its_vpe_db_proxy_map_locked(struct its_vpe *vpe)
371320b3d54eSMarc Zyngier {
37140684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
37150684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
37160684c704SMarc Zyngier 		return;
37170684c704SMarc Zyngier 
371820b3d54eSMarc Zyngier 	/* Already mapped? */
371920b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event != -1)
372020b3d54eSMarc Zyngier 		return;
372120b3d54eSMarc Zyngier 
372220b3d54eSMarc Zyngier 	/* This slot was already allocated. Kick the other VPE out. */
372320b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
372420b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe_proxy.vpes[vpe_proxy.next_victim]);
372520b3d54eSMarc Zyngier 
372620b3d54eSMarc Zyngier 	/* Map the new VPE instead */
372720b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe_proxy.next_victim] = vpe;
372820b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = vpe_proxy.next_victim;
372920b3d54eSMarc Zyngier 	vpe_proxy.next_victim = (vpe_proxy.next_victim + 1) % vpe_proxy.dev->nr_ites;
373020b3d54eSMarc Zyngier 
373120b3d54eSMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = vpe->col_idx;
373220b3d54eSMarc Zyngier 	its_send_mapti(vpe_proxy.dev, vpe->vpe_db_lpi, vpe->vpe_proxy_event);
373320b3d54eSMarc Zyngier }
373420b3d54eSMarc Zyngier 
3735958b90d1SMarc Zyngier static void its_vpe_db_proxy_move(struct its_vpe *vpe, int from, int to)
3736958b90d1SMarc Zyngier {
3737958b90d1SMarc Zyngier 	unsigned long flags;
3738958b90d1SMarc Zyngier 	struct its_collection *target_col;
3739958b90d1SMarc Zyngier 
37400684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
37410684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
37420684c704SMarc Zyngier 		return;
37430684c704SMarc Zyngier 
3744958b90d1SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3745958b90d1SMarc Zyngier 		void __iomem *rdbase;
3746958b90d1SMarc Zyngier 
3747958b90d1SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, from)->rd_base;
3748958b90d1SMarc Zyngier 		gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
37492f4f064bSMarc Zyngier 		wait_for_syncr(rdbase);
3750958b90d1SMarc Zyngier 
3751958b90d1SMarc Zyngier 		return;
3752958b90d1SMarc Zyngier 	}
3753958b90d1SMarc Zyngier 
3754958b90d1SMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
3755958b90d1SMarc Zyngier 
3756958b90d1SMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
3757958b90d1SMarc Zyngier 
3758958b90d1SMarc Zyngier 	target_col = &vpe_proxy.dev->its->collections[to];
3759958b90d1SMarc Zyngier 	its_send_movi(vpe_proxy.dev, target_col, vpe->vpe_proxy_event);
3760958b90d1SMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = to;
3761958b90d1SMarc Zyngier 
3762958b90d1SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
3763958b90d1SMarc Zyngier }
3764958b90d1SMarc Zyngier 
37653171a47aSMarc Zyngier static int its_vpe_set_affinity(struct irq_data *d,
37663171a47aSMarc Zyngier 				const struct cpumask *mask_val,
37673171a47aSMarc Zyngier 				bool force)
37683171a47aSMarc Zyngier {
37693171a47aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3770dd3f050aSMarc Zyngier 	int from, cpu = cpumask_first(mask_val);
3771f3a05921SMarc Zyngier 	unsigned long flags;
37723171a47aSMarc Zyngier 
37733171a47aSMarc Zyngier 	/*
37743171a47aSMarc Zyngier 	 * Changing affinity is mega expensive, so let's be as lazy as
377520b3d54eSMarc Zyngier 	 * we can and only do it if we really have to. Also, if mapped
3776958b90d1SMarc Zyngier 	 * into the proxy device, we need to move the doorbell
3777958b90d1SMarc Zyngier 	 * interrupt to its new location.
3778f3a05921SMarc Zyngier 	 *
3779f3a05921SMarc Zyngier 	 * Another thing is that changing the affinity of a vPE affects
3780f3a05921SMarc Zyngier 	 * *other interrupts* such as all the vLPIs that are routed to
3781f3a05921SMarc Zyngier 	 * this vPE. This means that the irq_desc lock is not enough to
3782f3a05921SMarc Zyngier 	 * protect us, and that we must ensure nobody samples vpe->col_idx
3783f3a05921SMarc Zyngier 	 * during the update, hence the lock below which must also be
3784f3a05921SMarc Zyngier 	 * taken on any vLPI handling path that evaluates vpe->col_idx.
37853171a47aSMarc Zyngier 	 */
3786f3a05921SMarc Zyngier 	from = vpe_to_cpuid_lock(vpe, &flags);
3787f3a05921SMarc Zyngier 	if (from == cpu)
3788dd3f050aSMarc Zyngier 		goto out;
3789958b90d1SMarc Zyngier 
37903171a47aSMarc Zyngier 	vpe->col_idx = cpu;
3791dd3f050aSMarc Zyngier 
3792dd3f050aSMarc Zyngier 	/*
3793dd3f050aSMarc Zyngier 	 * GICv4.1 allows us to skip VMOVP if moving to a cpu whose RD
3794dd3f050aSMarc Zyngier 	 * is sharing its VPE table with the current one.
3795dd3f050aSMarc Zyngier 	 */
3796dd3f050aSMarc Zyngier 	if (gic_data_rdist_cpu(cpu)->vpe_table_mask &&
3797dd3f050aSMarc Zyngier 	    cpumask_test_cpu(from, gic_data_rdist_cpu(cpu)->vpe_table_mask))
3798dd3f050aSMarc Zyngier 		goto out;
3799dd3f050aSMarc Zyngier 
38003171a47aSMarc Zyngier 	its_send_vmovp(vpe);
3801958b90d1SMarc Zyngier 	its_vpe_db_proxy_move(vpe, from, cpu);
38023171a47aSMarc Zyngier 
3803dd3f050aSMarc Zyngier out:
380444c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
3805f3a05921SMarc Zyngier 	vpe_to_cpuid_unlock(vpe, flags);
380644c4c25eSMarc Zyngier 
38073171a47aSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
38083171a47aSMarc Zyngier }
38093171a47aSMarc Zyngier 
381096806229SMarc Zyngier static void its_wait_vpt_parse_complete(void)
381196806229SMarc Zyngier {
381296806229SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
381396806229SMarc Zyngier 	u64 val;
381496806229SMarc Zyngier 
381596806229SMarc Zyngier 	if (!gic_rdists->has_vpend_valid_dirty)
381696806229SMarc Zyngier 		return;
381796806229SMarc Zyngier 
381831dbb6b1SZenghui Yu 	WARN_ON_ONCE(readq_relaxed_poll_timeout_atomic(vlpi_base + GICR_VPENDBASER,
381996806229SMarc Zyngier 						       val,
382096806229SMarc Zyngier 						       !(val & GICR_VPENDBASER_Dirty),
38210b394982SShenming Lu 						       1, 500));
382296806229SMarc Zyngier }
382396806229SMarc Zyngier 
3824e643d803SMarc Zyngier static void its_vpe_schedule(struct its_vpe *vpe)
3825e643d803SMarc Zyngier {
382650c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3827e643d803SMarc Zyngier 	u64 val;
3828e643d803SMarc Zyngier 
3829e643d803SMarc Zyngier 	/* Schedule the VPE */
3830e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->its_vm->vprop_page)) &
3831e643d803SMarc Zyngier 		GENMASK_ULL(51, 12);
3832e643d803SMarc Zyngier 	val |= (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
3833e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
3834e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
38355186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
3836e643d803SMarc Zyngier 
3837e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->vpt_page)) &
3838e643d803SMarc Zyngier 		GENMASK_ULL(51, 16);
3839e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_RaWaWb;
3840b2cb11f4SHeyi Guo 	val |= GICR_VPENDBASER_InnerShareable;
3841e643d803SMarc Zyngier 	/*
3842e643d803SMarc Zyngier 	 * There is no good way of finding out if the pending table is
3843e643d803SMarc Zyngier 	 * empty as we can race against the doorbell interrupt very
3844e643d803SMarc Zyngier 	 * easily. So in the end, vpe->pending_last is only an
3845e643d803SMarc Zyngier 	 * indication that the vcpu has something pending, not one
3846e643d803SMarc Zyngier 	 * that the pending table is empty. A good implementation
3847e643d803SMarc Zyngier 	 * would be able to read its coarse map pretty quickly anyway,
3848e643d803SMarc Zyngier 	 * making this a tolerable issue.
3849e643d803SMarc Zyngier 	 */
3850e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_PendingLast;
3851e643d803SMarc Zyngier 	val |= vpe->idai ? GICR_VPENDBASER_IDAI : 0;
3852e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
38535186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
3854e643d803SMarc Zyngier }
3855e643d803SMarc Zyngier 
3856e643d803SMarc Zyngier static void its_vpe_deschedule(struct its_vpe *vpe)
3857e643d803SMarc Zyngier {
385850c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3859e643d803SMarc Zyngier 	u64 val;
3860e643d803SMarc Zyngier 
3861e64fab1aSMarc Zyngier 	val = its_clear_vpend_valid(vlpi_base, 0, 0);
3862e643d803SMarc Zyngier 
3863e643d803SMarc Zyngier 	vpe->idai = !!(val & GICR_VPENDBASER_IDAI);
3864e643d803SMarc Zyngier 	vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
3865e643d803SMarc Zyngier }
3866e643d803SMarc Zyngier 
386740619a2eSMarc Zyngier static void its_vpe_invall(struct its_vpe *vpe)
386840619a2eSMarc Zyngier {
386940619a2eSMarc Zyngier 	struct its_node *its;
387040619a2eSMarc Zyngier 
387140619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
38720dd57fedSMarc Zyngier 		if (!is_v4(its))
387340619a2eSMarc Zyngier 			continue;
387440619a2eSMarc Zyngier 
38752247e1bfSMarc Zyngier 		if (its_list_map && !vpe->its_vm->vlpi_count[its->list_nr])
38762247e1bfSMarc Zyngier 			continue;
38772247e1bfSMarc Zyngier 
38783c1cceebSMarc Zyngier 		/*
38793c1cceebSMarc Zyngier 		 * Sending a VINVALL to a single ITS is enough, as all
38803c1cceebSMarc Zyngier 		 * we need is to reach the redistributors.
38813c1cceebSMarc Zyngier 		 */
388240619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
38833c1cceebSMarc Zyngier 		return;
388440619a2eSMarc Zyngier 	}
388540619a2eSMarc Zyngier }
388640619a2eSMarc Zyngier 
3887e643d803SMarc Zyngier static int its_vpe_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
3888e643d803SMarc Zyngier {
3889e643d803SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3890e643d803SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
3891e643d803SMarc Zyngier 
3892e643d803SMarc Zyngier 	switch (info->cmd_type) {
3893e643d803SMarc Zyngier 	case SCHEDULE_VPE:
3894e643d803SMarc Zyngier 		its_vpe_schedule(vpe);
3895e643d803SMarc Zyngier 		return 0;
3896e643d803SMarc Zyngier 
3897e643d803SMarc Zyngier 	case DESCHEDULE_VPE:
3898e643d803SMarc Zyngier 		its_vpe_deschedule(vpe);
3899e643d803SMarc Zyngier 		return 0;
3900e643d803SMarc Zyngier 
390157e3cebdSShenming Lu 	case COMMIT_VPE:
390257e3cebdSShenming Lu 		its_wait_vpt_parse_complete();
390357e3cebdSShenming Lu 		return 0;
390457e3cebdSShenming Lu 
39055e2f7642SMarc Zyngier 	case INVALL_VPE:
390640619a2eSMarc Zyngier 		its_vpe_invall(vpe);
39075e2f7642SMarc Zyngier 		return 0;
39085e2f7642SMarc Zyngier 
3909e643d803SMarc Zyngier 	default:
3910e643d803SMarc Zyngier 		return -EINVAL;
3911e643d803SMarc Zyngier 	}
3912e643d803SMarc Zyngier }
3913e643d803SMarc Zyngier 
391420b3d54eSMarc Zyngier static void its_vpe_send_cmd(struct its_vpe *vpe,
391520b3d54eSMarc Zyngier 			     void (*cmd)(struct its_device *, u32))
391620b3d54eSMarc Zyngier {
391720b3d54eSMarc Zyngier 	unsigned long flags;
391820b3d54eSMarc Zyngier 
391920b3d54eSMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
392020b3d54eSMarc Zyngier 
392120b3d54eSMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
392220b3d54eSMarc Zyngier 	cmd(vpe_proxy.dev, vpe->vpe_proxy_event);
392320b3d54eSMarc Zyngier 
392420b3d54eSMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
392520b3d54eSMarc Zyngier }
392620b3d54eSMarc Zyngier 
3927f6a91da7SMarc Zyngier static void its_vpe_send_inv(struct irq_data *d)
3928f6a91da7SMarc Zyngier {
3929f6a91da7SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
393020b3d54eSMarc Zyngier 
393120b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3932f6a91da7SMarc Zyngier 		void __iomem *rdbase;
3933f6a91da7SMarc Zyngier 
3934425c09beSMarc Zyngier 		/* Target the redistributor this VPE is currently known on */
39359058a4e9SMarc Zyngier 		raw_spin_lock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
3936f6a91da7SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
3937425c09beSMarc Zyngier 		gic_write_lpir(d->parent_data->hwirq, rdbase + GICR_INVLPIR);
39382f4f064bSMarc Zyngier 		wait_for_syncr(rdbase);
39399058a4e9SMarc Zyngier 		raw_spin_unlock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
394020b3d54eSMarc Zyngier 	} else {
394120b3d54eSMarc Zyngier 		its_vpe_send_cmd(vpe, its_send_inv);
394220b3d54eSMarc Zyngier 	}
3943f6a91da7SMarc Zyngier }
3944f6a91da7SMarc Zyngier 
3945f6a91da7SMarc Zyngier static void its_vpe_mask_irq(struct irq_data *d)
3946f6a91da7SMarc Zyngier {
3947f6a91da7SMarc Zyngier 	/*
3948f6a91da7SMarc Zyngier 	 * We need to unmask the LPI, which is described by the parent
3949f6a91da7SMarc Zyngier 	 * irq_data. Instead of calling into the parent (which won't
3950f6a91da7SMarc Zyngier 	 * exactly do the right thing, let's simply use the
3951f6a91da7SMarc Zyngier 	 * parent_data pointer. Yes, I'm naughty.
3952f6a91da7SMarc Zyngier 	 */
3953f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
3954f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
3955f6a91da7SMarc Zyngier }
3956f6a91da7SMarc Zyngier 
3957f6a91da7SMarc Zyngier static void its_vpe_unmask_irq(struct irq_data *d)
3958f6a91da7SMarc Zyngier {
3959f6a91da7SMarc Zyngier 	/* Same hack as above... */
3960f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
3961f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
3962f6a91da7SMarc Zyngier }
3963f6a91da7SMarc Zyngier 
3964e57a3e28SMarc Zyngier static int its_vpe_set_irqchip_state(struct irq_data *d,
3965e57a3e28SMarc Zyngier 				     enum irqchip_irq_state which,
3966e57a3e28SMarc Zyngier 				     bool state)
3967e57a3e28SMarc Zyngier {
3968e57a3e28SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3969e57a3e28SMarc Zyngier 
3970e57a3e28SMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
3971e57a3e28SMarc Zyngier 		return -EINVAL;
3972e57a3e28SMarc Zyngier 
3973e57a3e28SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3974e57a3e28SMarc Zyngier 		void __iomem *rdbase;
3975e57a3e28SMarc Zyngier 
3976e57a3e28SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
3977e57a3e28SMarc Zyngier 		if (state) {
3978e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_SETLPIR);
3979e57a3e28SMarc Zyngier 		} else {
3980e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
39812f4f064bSMarc Zyngier 			wait_for_syncr(rdbase);
3982e57a3e28SMarc Zyngier 		}
3983e57a3e28SMarc Zyngier 	} else {
3984e57a3e28SMarc Zyngier 		if (state)
3985e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_int);
3986e57a3e28SMarc Zyngier 		else
3987e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_clear);
3988e57a3e28SMarc Zyngier 	}
3989e57a3e28SMarc Zyngier 
3990e57a3e28SMarc Zyngier 	return 0;
3991e57a3e28SMarc Zyngier }
3992e57a3e28SMarc Zyngier 
39937809f701SMarc Zyngier static int its_vpe_retrigger(struct irq_data *d)
39947809f701SMarc Zyngier {
39957809f701SMarc Zyngier 	return !its_vpe_set_irqchip_state(d, IRQCHIP_STATE_PENDING, true);
39967809f701SMarc Zyngier }
39977809f701SMarc Zyngier 
39988fff27aeSMarc Zyngier static struct irq_chip its_vpe_irq_chip = {
39998fff27aeSMarc Zyngier 	.name			= "GICv4-vpe",
4000f6a91da7SMarc Zyngier 	.irq_mask		= its_vpe_mask_irq,
4001f6a91da7SMarc Zyngier 	.irq_unmask		= its_vpe_unmask_irq,
4002f6a91da7SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
40033171a47aSMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
40047809f701SMarc Zyngier 	.irq_retrigger		= its_vpe_retrigger,
4005e57a3e28SMarc Zyngier 	.irq_set_irqchip_state	= its_vpe_set_irqchip_state,
4006e643d803SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_set_vcpu_affinity,
40078fff27aeSMarc Zyngier };
40088fff27aeSMarc Zyngier 
4009d97c97baSMarc Zyngier static struct its_node *find_4_1_its(void)
4010d97c97baSMarc Zyngier {
4011d97c97baSMarc Zyngier 	static struct its_node *its = NULL;
4012d97c97baSMarc Zyngier 
4013d97c97baSMarc Zyngier 	if (!its) {
4014d97c97baSMarc Zyngier 		list_for_each_entry(its, &its_nodes, entry) {
4015d97c97baSMarc Zyngier 			if (is_v4_1(its))
4016d97c97baSMarc Zyngier 				return its;
4017d97c97baSMarc Zyngier 		}
4018d97c97baSMarc Zyngier 
4019d97c97baSMarc Zyngier 		/* Oops? */
4020d97c97baSMarc Zyngier 		its = NULL;
4021d97c97baSMarc Zyngier 	}
4022d97c97baSMarc Zyngier 
4023d97c97baSMarc Zyngier 	return its;
4024d97c97baSMarc Zyngier }
4025d97c97baSMarc Zyngier 
4026d97c97baSMarc Zyngier static void its_vpe_4_1_send_inv(struct irq_data *d)
4027d97c97baSMarc Zyngier {
4028d97c97baSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4029d97c97baSMarc Zyngier 	struct its_node *its;
4030d97c97baSMarc Zyngier 
4031d97c97baSMarc Zyngier 	/*
4032d97c97baSMarc Zyngier 	 * GICv4.1 wants doorbells to be invalidated using the
4033d97c97baSMarc Zyngier 	 * INVDB command in order to be broadcast to all RDs. Send
4034d97c97baSMarc Zyngier 	 * it to the first valid ITS, and let the HW do its magic.
4035d97c97baSMarc Zyngier 	 */
4036d97c97baSMarc Zyngier 	its = find_4_1_its();
4037d97c97baSMarc Zyngier 	if (its)
4038d97c97baSMarc Zyngier 		its_send_invdb(its, vpe);
4039d97c97baSMarc Zyngier }
4040d97c97baSMarc Zyngier 
4041d97c97baSMarc Zyngier static void its_vpe_4_1_mask_irq(struct irq_data *d)
4042d97c97baSMarc Zyngier {
4043d97c97baSMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
4044d97c97baSMarc Zyngier 	its_vpe_4_1_send_inv(d);
4045d97c97baSMarc Zyngier }
4046d97c97baSMarc Zyngier 
4047d97c97baSMarc Zyngier static void its_vpe_4_1_unmask_irq(struct irq_data *d)
4048d97c97baSMarc Zyngier {
4049d97c97baSMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
4050d97c97baSMarc Zyngier 	its_vpe_4_1_send_inv(d);
4051d97c97baSMarc Zyngier }
4052d97c97baSMarc Zyngier 
405391bf6395SMarc Zyngier static void its_vpe_4_1_schedule(struct its_vpe *vpe,
405491bf6395SMarc Zyngier 				 struct its_cmd_info *info)
405591bf6395SMarc Zyngier {
405691bf6395SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
405791bf6395SMarc Zyngier 	u64 val = 0;
405891bf6395SMarc Zyngier 
405991bf6395SMarc Zyngier 	/* Schedule the VPE */
406091bf6395SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
406191bf6395SMarc Zyngier 	val |= info->g0en ? GICR_VPENDBASER_4_1_VGRP0EN : 0;
406291bf6395SMarc Zyngier 	val |= info->g1en ? GICR_VPENDBASER_4_1_VGRP1EN : 0;
406391bf6395SMarc Zyngier 	val |= FIELD_PREP(GICR_VPENDBASER_4_1_VPEID, vpe->vpe_id);
406491bf6395SMarc Zyngier 
40655186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
406691bf6395SMarc Zyngier }
406791bf6395SMarc Zyngier 
4068e64fab1aSMarc Zyngier static void its_vpe_4_1_deschedule(struct its_vpe *vpe,
4069e64fab1aSMarc Zyngier 				   struct its_cmd_info *info)
4070e64fab1aSMarc Zyngier {
4071e64fab1aSMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
4072e64fab1aSMarc Zyngier 	u64 val;
4073e64fab1aSMarc Zyngier 
4074e64fab1aSMarc Zyngier 	if (info->req_db) {
4075a3f574cdSMarc Zyngier 		unsigned long flags;
4076a3f574cdSMarc Zyngier 
4077e64fab1aSMarc Zyngier 		/*
4078e64fab1aSMarc Zyngier 		 * vPE is going to block: make the vPE non-resident with
4079e64fab1aSMarc Zyngier 		 * PendingLast clear and DB set. The GIC guarantees that if
4080e64fab1aSMarc Zyngier 		 * we read-back PendingLast clear, then a doorbell will be
4081e64fab1aSMarc Zyngier 		 * delivered when an interrupt comes.
4082a3f574cdSMarc Zyngier 		 *
4083a3f574cdSMarc Zyngier 		 * Note the locking to deal with the concurrent update of
4084a3f574cdSMarc Zyngier 		 * pending_last from the doorbell interrupt handler that can
4085a3f574cdSMarc Zyngier 		 * run concurrently.
4086e64fab1aSMarc Zyngier 		 */
4087a3f574cdSMarc Zyngier 		raw_spin_lock_irqsave(&vpe->vpe_lock, flags);
4088e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base,
4089e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_PendingLast,
4090e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_4_1_DB);
4091e64fab1aSMarc Zyngier 		vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
4092a3f574cdSMarc Zyngier 		raw_spin_unlock_irqrestore(&vpe->vpe_lock, flags);
4093e64fab1aSMarc Zyngier 	} else {
4094e64fab1aSMarc Zyngier 		/*
4095e64fab1aSMarc Zyngier 		 * We're not blocking, so just make the vPE non-resident
4096e64fab1aSMarc Zyngier 		 * with PendingLast set, indicating that we'll be back.
4097e64fab1aSMarc Zyngier 		 */
4098e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base,
4099e64fab1aSMarc Zyngier 					    0,
4100e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_PendingLast);
4101e64fab1aSMarc Zyngier 		vpe->pending_last = true;
4102e64fab1aSMarc Zyngier 	}
4103e64fab1aSMarc Zyngier }
4104e64fab1aSMarc Zyngier 
4105b4a4bd0fSMarc Zyngier static void its_vpe_4_1_invall(struct its_vpe *vpe)
4106b4a4bd0fSMarc Zyngier {
4107b4a4bd0fSMarc Zyngier 	void __iomem *rdbase;
41083af9571cSZenghui Yu 	unsigned long flags;
4109b4a4bd0fSMarc Zyngier 	u64 val;
41103af9571cSZenghui Yu 	int cpu;
4111b4a4bd0fSMarc Zyngier 
4112b4a4bd0fSMarc Zyngier 	val  = GICR_INVALLR_V;
4113b4a4bd0fSMarc Zyngier 	val |= FIELD_PREP(GICR_INVALLR_VPEID, vpe->vpe_id);
4114b4a4bd0fSMarc Zyngier 
4115b4a4bd0fSMarc Zyngier 	/* Target the redistributor this vPE is currently known on */
41163af9571cSZenghui Yu 	cpu = vpe_to_cpuid_lock(vpe, &flags);
41173af9571cSZenghui Yu 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
41183af9571cSZenghui Yu 	rdbase = per_cpu_ptr(gic_rdists->rdist, cpu)->rd_base;
4119b4a4bd0fSMarc Zyngier 	gic_write_lpir(val, rdbase + GICR_INVALLR);
4120b978c25fSZenghui Yu 
4121b978c25fSZenghui Yu 	wait_for_syncr(rdbase);
41223af9571cSZenghui Yu 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
41233af9571cSZenghui Yu 	vpe_to_cpuid_unlock(vpe, flags);
4124b4a4bd0fSMarc Zyngier }
4125b4a4bd0fSMarc Zyngier 
412629c647f3SMarc Zyngier static int its_vpe_4_1_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
412729c647f3SMarc Zyngier {
412891bf6395SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
412929c647f3SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
413029c647f3SMarc Zyngier 
413129c647f3SMarc Zyngier 	switch (info->cmd_type) {
413229c647f3SMarc Zyngier 	case SCHEDULE_VPE:
413391bf6395SMarc Zyngier 		its_vpe_4_1_schedule(vpe, info);
413429c647f3SMarc Zyngier 		return 0;
413529c647f3SMarc Zyngier 
413629c647f3SMarc Zyngier 	case DESCHEDULE_VPE:
4137e64fab1aSMarc Zyngier 		its_vpe_4_1_deschedule(vpe, info);
413829c647f3SMarc Zyngier 		return 0;
413929c647f3SMarc Zyngier 
414057e3cebdSShenming Lu 	case COMMIT_VPE:
414157e3cebdSShenming Lu 		its_wait_vpt_parse_complete();
414257e3cebdSShenming Lu 		return 0;
414357e3cebdSShenming Lu 
414429c647f3SMarc Zyngier 	case INVALL_VPE:
4145b4a4bd0fSMarc Zyngier 		its_vpe_4_1_invall(vpe);
414629c647f3SMarc Zyngier 		return 0;
414729c647f3SMarc Zyngier 
414829c647f3SMarc Zyngier 	default:
414929c647f3SMarc Zyngier 		return -EINVAL;
415029c647f3SMarc Zyngier 	}
415129c647f3SMarc Zyngier }
415229c647f3SMarc Zyngier 
415329c647f3SMarc Zyngier static struct irq_chip its_vpe_4_1_irq_chip = {
415429c647f3SMarc Zyngier 	.name			= "GICv4.1-vpe",
4155d97c97baSMarc Zyngier 	.irq_mask		= its_vpe_4_1_mask_irq,
4156d97c97baSMarc Zyngier 	.irq_unmask		= its_vpe_4_1_unmask_irq,
415729c647f3SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
415829c647f3SMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
415929c647f3SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_4_1_set_vcpu_affinity,
416029c647f3SMarc Zyngier };
416129c647f3SMarc Zyngier 
4162e252cf8aSMarc Zyngier static void its_configure_sgi(struct irq_data *d, bool clear)
4163e252cf8aSMarc Zyngier {
4164e252cf8aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4165e252cf8aSMarc Zyngier 	struct its_cmd_desc desc;
4166e252cf8aSMarc Zyngier 
4167e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.vpe = vpe;
4168e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.sgi = d->hwirq;
4169e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.priority = vpe->sgi_config[d->hwirq].priority;
4170e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.enable = vpe->sgi_config[d->hwirq].enabled;
4171e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.group = vpe->sgi_config[d->hwirq].group;
4172e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.clear = clear;
4173e252cf8aSMarc Zyngier 
4174e252cf8aSMarc Zyngier 	/*
4175e252cf8aSMarc Zyngier 	 * GICv4.1 allows us to send VSGI commands to any ITS as long as the
4176e252cf8aSMarc Zyngier 	 * destination VPE is mapped there. Since we map them eagerly at
4177e252cf8aSMarc Zyngier 	 * activation time, we're pretty sure the first GICv4.1 ITS will do.
4178e252cf8aSMarc Zyngier 	 */
4179e252cf8aSMarc Zyngier 	its_send_single_vcommand(find_4_1_its(), its_build_vsgi_cmd, &desc);
4180e252cf8aSMarc Zyngier }
4181e252cf8aSMarc Zyngier 
4182b4e8d644SMarc Zyngier static void its_sgi_mask_irq(struct irq_data *d)
4183b4e8d644SMarc Zyngier {
4184b4e8d644SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4185b4e8d644SMarc Zyngier 
4186b4e8d644SMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = false;
4187b4e8d644SMarc Zyngier 	its_configure_sgi(d, false);
4188b4e8d644SMarc Zyngier }
4189b4e8d644SMarc Zyngier 
4190b4e8d644SMarc Zyngier static void its_sgi_unmask_irq(struct irq_data *d)
4191b4e8d644SMarc Zyngier {
4192b4e8d644SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4193b4e8d644SMarc Zyngier 
4194b4e8d644SMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = true;
4195b4e8d644SMarc Zyngier 	its_configure_sgi(d, false);
4196b4e8d644SMarc Zyngier }
4197b4e8d644SMarc Zyngier 
4198166cba71SMarc Zyngier static int its_sgi_set_affinity(struct irq_data *d,
4199166cba71SMarc Zyngier 				const struct cpumask *mask_val,
4200166cba71SMarc Zyngier 				bool force)
4201166cba71SMarc Zyngier {
4202166cba71SMarc Zyngier 	/*
4203166cba71SMarc Zyngier 	 * There is no notion of affinity for virtual SGIs, at least
4204a359f757SIngo Molnar 	 * not on the host (since they can only be targeting a vPE).
4205166cba71SMarc Zyngier 	 * Tell the kernel we've done whatever it asked for.
4206166cba71SMarc Zyngier 	 */
42074b2dfe1eSMarc Zyngier 	irq_data_update_effective_affinity(d, mask_val);
4208166cba71SMarc Zyngier 	return IRQ_SET_MASK_OK;
4209166cba71SMarc Zyngier }
4210166cba71SMarc Zyngier 
42117017ff0eSMarc Zyngier static int its_sgi_set_irqchip_state(struct irq_data *d,
42127017ff0eSMarc Zyngier 				     enum irqchip_irq_state which,
42137017ff0eSMarc Zyngier 				     bool state)
42147017ff0eSMarc Zyngier {
42157017ff0eSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
42167017ff0eSMarc Zyngier 		return -EINVAL;
42177017ff0eSMarc Zyngier 
42187017ff0eSMarc Zyngier 	if (state) {
42197017ff0eSMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
42207017ff0eSMarc Zyngier 		struct its_node *its = find_4_1_its();
42217017ff0eSMarc Zyngier 		u64 val;
42227017ff0eSMarc Zyngier 
42237017ff0eSMarc Zyngier 		val  = FIELD_PREP(GITS_SGIR_VPEID, vpe->vpe_id);
42247017ff0eSMarc Zyngier 		val |= FIELD_PREP(GITS_SGIR_VINTID, d->hwirq);
42257017ff0eSMarc Zyngier 		writeq_relaxed(val, its->sgir_base + GITS_SGIR - SZ_128K);
42267017ff0eSMarc Zyngier 	} else {
42277017ff0eSMarc Zyngier 		its_configure_sgi(d, true);
42287017ff0eSMarc Zyngier 	}
42297017ff0eSMarc Zyngier 
42307017ff0eSMarc Zyngier 	return 0;
42317017ff0eSMarc Zyngier }
42327017ff0eSMarc Zyngier 
42337017ff0eSMarc Zyngier static int its_sgi_get_irqchip_state(struct irq_data *d,
42347017ff0eSMarc Zyngier 				     enum irqchip_irq_state which, bool *val)
42357017ff0eSMarc Zyngier {
42367017ff0eSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
42377017ff0eSMarc Zyngier 	void __iomem *base;
42387017ff0eSMarc Zyngier 	unsigned long flags;
42397017ff0eSMarc Zyngier 	u32 count = 1000000;	/* 1s! */
42407017ff0eSMarc Zyngier 	u32 status;
42417017ff0eSMarc Zyngier 	int cpu;
42427017ff0eSMarc Zyngier 
42437017ff0eSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
42447017ff0eSMarc Zyngier 		return -EINVAL;
42457017ff0eSMarc Zyngier 
42467017ff0eSMarc Zyngier 	/*
42477017ff0eSMarc Zyngier 	 * Locking galore! We can race against two different events:
42487017ff0eSMarc Zyngier 	 *
4249a359f757SIngo Molnar 	 * - Concurrent vPE affinity change: we must make sure it cannot
42507017ff0eSMarc Zyngier 	 *   happen, or we'll talk to the wrong redistributor. This is
42517017ff0eSMarc Zyngier 	 *   identical to what happens with vLPIs.
42527017ff0eSMarc Zyngier 	 *
42537017ff0eSMarc Zyngier 	 * - Concurrent VSGIPENDR access: As it involves accessing two
42547017ff0eSMarc Zyngier 	 *   MMIO registers, this must be made atomic one way or another.
42557017ff0eSMarc Zyngier 	 */
42567017ff0eSMarc Zyngier 	cpu = vpe_to_cpuid_lock(vpe, &flags);
42577017ff0eSMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
42587017ff0eSMarc Zyngier 	base = gic_data_rdist_cpu(cpu)->rd_base + SZ_128K;
42597017ff0eSMarc Zyngier 	writel_relaxed(vpe->vpe_id, base + GICR_VSGIR);
42607017ff0eSMarc Zyngier 	do {
42617017ff0eSMarc Zyngier 		status = readl_relaxed(base + GICR_VSGIPENDR);
42627017ff0eSMarc Zyngier 		if (!(status & GICR_VSGIPENDR_BUSY))
42637017ff0eSMarc Zyngier 			goto out;
42647017ff0eSMarc Zyngier 
42657017ff0eSMarc Zyngier 		count--;
42667017ff0eSMarc Zyngier 		if (!count) {
42677017ff0eSMarc Zyngier 			pr_err_ratelimited("Unable to get SGI status\n");
42687017ff0eSMarc Zyngier 			goto out;
42697017ff0eSMarc Zyngier 		}
42707017ff0eSMarc Zyngier 		cpu_relax();
42717017ff0eSMarc Zyngier 		udelay(1);
42727017ff0eSMarc Zyngier 	} while (count);
42737017ff0eSMarc Zyngier 
42747017ff0eSMarc Zyngier out:
42757017ff0eSMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
42767017ff0eSMarc Zyngier 	vpe_to_cpuid_unlock(vpe, flags);
42777017ff0eSMarc Zyngier 
42787017ff0eSMarc Zyngier 	if (!count)
42797017ff0eSMarc Zyngier 		return -ENXIO;
42807017ff0eSMarc Zyngier 
42817017ff0eSMarc Zyngier 	*val = !!(status & (1 << d->hwirq));
42827017ff0eSMarc Zyngier 
42837017ff0eSMarc Zyngier 	return 0;
42847017ff0eSMarc Zyngier }
42857017ff0eSMarc Zyngier 
428605d32df1SMarc Zyngier static int its_sgi_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
428705d32df1SMarc Zyngier {
428805d32df1SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
428905d32df1SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
429005d32df1SMarc Zyngier 
429105d32df1SMarc Zyngier 	switch (info->cmd_type) {
429205d32df1SMarc Zyngier 	case PROP_UPDATE_VSGI:
429305d32df1SMarc Zyngier 		vpe->sgi_config[d->hwirq].priority = info->priority;
429405d32df1SMarc Zyngier 		vpe->sgi_config[d->hwirq].group = info->group;
429505d32df1SMarc Zyngier 		its_configure_sgi(d, false);
429605d32df1SMarc Zyngier 		return 0;
429705d32df1SMarc Zyngier 
429805d32df1SMarc Zyngier 	default:
429905d32df1SMarc Zyngier 		return -EINVAL;
430005d32df1SMarc Zyngier 	}
430105d32df1SMarc Zyngier }
430205d32df1SMarc Zyngier 
4303166cba71SMarc Zyngier static struct irq_chip its_sgi_irq_chip = {
4304166cba71SMarc Zyngier 	.name			= "GICv4.1-sgi",
4305b4e8d644SMarc Zyngier 	.irq_mask		= its_sgi_mask_irq,
4306b4e8d644SMarc Zyngier 	.irq_unmask		= its_sgi_unmask_irq,
4307166cba71SMarc Zyngier 	.irq_set_affinity	= its_sgi_set_affinity,
43087017ff0eSMarc Zyngier 	.irq_set_irqchip_state	= its_sgi_set_irqchip_state,
43097017ff0eSMarc Zyngier 	.irq_get_irqchip_state	= its_sgi_get_irqchip_state,
431005d32df1SMarc Zyngier 	.irq_set_vcpu_affinity	= its_sgi_set_vcpu_affinity,
4311166cba71SMarc Zyngier };
4312166cba71SMarc Zyngier 
4313166cba71SMarc Zyngier static int its_sgi_irq_domain_alloc(struct irq_domain *domain,
4314166cba71SMarc Zyngier 				    unsigned int virq, unsigned int nr_irqs,
4315166cba71SMarc Zyngier 				    void *args)
4316166cba71SMarc Zyngier {
4317166cba71SMarc Zyngier 	struct its_vpe *vpe = args;
4318166cba71SMarc Zyngier 	int i;
4319166cba71SMarc Zyngier 
4320166cba71SMarc Zyngier 	/* Yes, we do want 16 SGIs */
4321166cba71SMarc Zyngier 	WARN_ON(nr_irqs != 16);
4322166cba71SMarc Zyngier 
4323166cba71SMarc Zyngier 	for (i = 0; i < 16; i++) {
4324166cba71SMarc Zyngier 		vpe->sgi_config[i].priority = 0;
4325166cba71SMarc Zyngier 		vpe->sgi_config[i].enabled = false;
4326166cba71SMarc Zyngier 		vpe->sgi_config[i].group = false;
4327166cba71SMarc Zyngier 
4328166cba71SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
4329166cba71SMarc Zyngier 					      &its_sgi_irq_chip, vpe);
4330166cba71SMarc Zyngier 		irq_set_status_flags(virq + i, IRQ_DISABLE_UNLAZY);
4331166cba71SMarc Zyngier 	}
4332166cba71SMarc Zyngier 
4333166cba71SMarc Zyngier 	return 0;
4334166cba71SMarc Zyngier }
4335166cba71SMarc Zyngier 
4336166cba71SMarc Zyngier static void its_sgi_irq_domain_free(struct irq_domain *domain,
4337166cba71SMarc Zyngier 				    unsigned int virq,
4338166cba71SMarc Zyngier 				    unsigned int nr_irqs)
4339166cba71SMarc Zyngier {
4340166cba71SMarc Zyngier 	/* Nothing to do */
4341166cba71SMarc Zyngier }
4342166cba71SMarc Zyngier 
4343166cba71SMarc Zyngier static int its_sgi_irq_domain_activate(struct irq_domain *domain,
4344166cba71SMarc Zyngier 				       struct irq_data *d, bool reserve)
4345166cba71SMarc Zyngier {
4346e252cf8aSMarc Zyngier 	/* Write out the initial SGI configuration */
4347e252cf8aSMarc Zyngier 	its_configure_sgi(d, false);
4348166cba71SMarc Zyngier 	return 0;
4349166cba71SMarc Zyngier }
4350166cba71SMarc Zyngier 
4351166cba71SMarc Zyngier static void its_sgi_irq_domain_deactivate(struct irq_domain *domain,
4352166cba71SMarc Zyngier 					  struct irq_data *d)
4353166cba71SMarc Zyngier {
4354e252cf8aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4355e252cf8aSMarc Zyngier 
4356e252cf8aSMarc Zyngier 	/*
4357e252cf8aSMarc Zyngier 	 * The VSGI command is awkward:
4358e252cf8aSMarc Zyngier 	 *
4359e252cf8aSMarc Zyngier 	 * - To change the configuration, CLEAR must be set to false,
4360e252cf8aSMarc Zyngier 	 *   leaving the pending bit unchanged.
4361e252cf8aSMarc Zyngier 	 * - To clear the pending bit, CLEAR must be set to true, leaving
4362e252cf8aSMarc Zyngier 	 *   the configuration unchanged.
4363e252cf8aSMarc Zyngier 	 *
4364e252cf8aSMarc Zyngier 	 * You just can't do both at once, hence the two commands below.
4365e252cf8aSMarc Zyngier 	 */
4366e252cf8aSMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = false;
4367e252cf8aSMarc Zyngier 	its_configure_sgi(d, false);
4368e252cf8aSMarc Zyngier 	its_configure_sgi(d, true);
4369166cba71SMarc Zyngier }
4370166cba71SMarc Zyngier 
4371166cba71SMarc Zyngier static const struct irq_domain_ops its_sgi_domain_ops = {
4372166cba71SMarc Zyngier 	.alloc		= its_sgi_irq_domain_alloc,
4373166cba71SMarc Zyngier 	.free		= its_sgi_irq_domain_free,
4374166cba71SMarc Zyngier 	.activate	= its_sgi_irq_domain_activate,
4375166cba71SMarc Zyngier 	.deactivate	= its_sgi_irq_domain_deactivate,
4376166cba71SMarc Zyngier };
4377166cba71SMarc Zyngier 
43787d75bbb4SMarc Zyngier static int its_vpe_id_alloc(void)
43797d75bbb4SMarc Zyngier {
438032bd44dcSShanker Donthineni 	return ida_simple_get(&its_vpeid_ida, 0, ITS_MAX_VPEID, GFP_KERNEL);
43817d75bbb4SMarc Zyngier }
43827d75bbb4SMarc Zyngier 
43837d75bbb4SMarc Zyngier static void its_vpe_id_free(u16 id)
43847d75bbb4SMarc Zyngier {
43857d75bbb4SMarc Zyngier 	ida_simple_remove(&its_vpeid_ida, id);
43867d75bbb4SMarc Zyngier }
43877d75bbb4SMarc Zyngier 
43887d75bbb4SMarc Zyngier static int its_vpe_init(struct its_vpe *vpe)
43897d75bbb4SMarc Zyngier {
43907d75bbb4SMarc Zyngier 	struct page *vpt_page;
43917d75bbb4SMarc Zyngier 	int vpe_id;
43927d75bbb4SMarc Zyngier 
43937d75bbb4SMarc Zyngier 	/* Allocate vpe_id */
43947d75bbb4SMarc Zyngier 	vpe_id = its_vpe_id_alloc();
43957d75bbb4SMarc Zyngier 	if (vpe_id < 0)
43967d75bbb4SMarc Zyngier 		return vpe_id;
43977d75bbb4SMarc Zyngier 
43987d75bbb4SMarc Zyngier 	/* Allocate VPT */
43997d75bbb4SMarc Zyngier 	vpt_page = its_allocate_pending_table(GFP_KERNEL);
44007d75bbb4SMarc Zyngier 	if (!vpt_page) {
44017d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
44027d75bbb4SMarc Zyngier 		return -ENOMEM;
44037d75bbb4SMarc Zyngier 	}
44047d75bbb4SMarc Zyngier 
44057d75bbb4SMarc Zyngier 	if (!its_alloc_vpe_table(vpe_id)) {
44067d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
440734f8eb92SNianyao Tang 		its_free_pending_table(vpt_page);
44087d75bbb4SMarc Zyngier 		return -ENOMEM;
44097d75bbb4SMarc Zyngier 	}
44107d75bbb4SMarc Zyngier 
4411f3a05921SMarc Zyngier 	raw_spin_lock_init(&vpe->vpe_lock);
44127d75bbb4SMarc Zyngier 	vpe->vpe_id = vpe_id;
44137d75bbb4SMarc Zyngier 	vpe->vpt_page = vpt_page;
441464edfaa9SMarc Zyngier 	if (gic_rdists->has_rvpeid)
441564edfaa9SMarc Zyngier 		atomic_set(&vpe->vmapp_count, 0);
441664edfaa9SMarc Zyngier 	else
441720b3d54eSMarc Zyngier 		vpe->vpe_proxy_event = -1;
44187d75bbb4SMarc Zyngier 
44197d75bbb4SMarc Zyngier 	return 0;
44207d75bbb4SMarc Zyngier }
44217d75bbb4SMarc Zyngier 
44227d75bbb4SMarc Zyngier static void its_vpe_teardown(struct its_vpe *vpe)
44237d75bbb4SMarc Zyngier {
442420b3d54eSMarc Zyngier 	its_vpe_db_proxy_unmap(vpe);
44257d75bbb4SMarc Zyngier 	its_vpe_id_free(vpe->vpe_id);
44267d75bbb4SMarc Zyngier 	its_free_pending_table(vpe->vpt_page);
44277d75bbb4SMarc Zyngier }
44287d75bbb4SMarc Zyngier 
44297d75bbb4SMarc Zyngier static void its_vpe_irq_domain_free(struct irq_domain *domain,
44307d75bbb4SMarc Zyngier 				    unsigned int virq,
44317d75bbb4SMarc Zyngier 				    unsigned int nr_irqs)
44327d75bbb4SMarc Zyngier {
44337d75bbb4SMarc Zyngier 	struct its_vm *vm = domain->host_data;
44347d75bbb4SMarc Zyngier 	int i;
44357d75bbb4SMarc Zyngier 
44367d75bbb4SMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
44377d75bbb4SMarc Zyngier 
44387d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
44397d75bbb4SMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
44407d75bbb4SMarc Zyngier 								virq + i);
44417d75bbb4SMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(data);
44427d75bbb4SMarc Zyngier 
44437d75bbb4SMarc Zyngier 		BUG_ON(vm != vpe->its_vm);
44447d75bbb4SMarc Zyngier 
44457d75bbb4SMarc Zyngier 		clear_bit(data->hwirq, vm->db_bitmap);
44467d75bbb4SMarc Zyngier 		its_vpe_teardown(vpe);
44477d75bbb4SMarc Zyngier 		irq_domain_reset_irq_data(data);
44487d75bbb4SMarc Zyngier 	}
44497d75bbb4SMarc Zyngier 
44507d75bbb4SMarc Zyngier 	if (bitmap_empty(vm->db_bitmap, vm->nr_db_lpis)) {
445138dd7c49SMarc Zyngier 		its_lpi_free(vm->db_bitmap, vm->db_lpi_base, vm->nr_db_lpis);
44527d75bbb4SMarc Zyngier 		its_free_prop_table(vm->vprop_page);
44537d75bbb4SMarc Zyngier 	}
44547d75bbb4SMarc Zyngier }
44557d75bbb4SMarc Zyngier 
44567d75bbb4SMarc Zyngier static int its_vpe_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
44577d75bbb4SMarc Zyngier 				    unsigned int nr_irqs, void *args)
44587d75bbb4SMarc Zyngier {
445929c647f3SMarc Zyngier 	struct irq_chip *irqchip = &its_vpe_irq_chip;
44607d75bbb4SMarc Zyngier 	struct its_vm *vm = args;
44617d75bbb4SMarc Zyngier 	unsigned long *bitmap;
44627d75bbb4SMarc Zyngier 	struct page *vprop_page;
44637d75bbb4SMarc Zyngier 	int base, nr_ids, i, err = 0;
44647d75bbb4SMarc Zyngier 
44657d75bbb4SMarc Zyngier 	BUG_ON(!vm);
44667d75bbb4SMarc Zyngier 
446738dd7c49SMarc Zyngier 	bitmap = its_lpi_alloc(roundup_pow_of_two(nr_irqs), &base, &nr_ids);
44687d75bbb4SMarc Zyngier 	if (!bitmap)
44697d75bbb4SMarc Zyngier 		return -ENOMEM;
44707d75bbb4SMarc Zyngier 
44717d75bbb4SMarc Zyngier 	if (nr_ids < nr_irqs) {
447238dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
44737d75bbb4SMarc Zyngier 		return -ENOMEM;
44747d75bbb4SMarc Zyngier 	}
44757d75bbb4SMarc Zyngier 
44767d75bbb4SMarc Zyngier 	vprop_page = its_allocate_prop_table(GFP_KERNEL);
44777d75bbb4SMarc Zyngier 	if (!vprop_page) {
447838dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
44797d75bbb4SMarc Zyngier 		return -ENOMEM;
44807d75bbb4SMarc Zyngier 	}
44817d75bbb4SMarc Zyngier 
44827d75bbb4SMarc Zyngier 	vm->db_bitmap = bitmap;
44837d75bbb4SMarc Zyngier 	vm->db_lpi_base = base;
44847d75bbb4SMarc Zyngier 	vm->nr_db_lpis = nr_ids;
44857d75bbb4SMarc Zyngier 	vm->vprop_page = vprop_page;
44867d75bbb4SMarc Zyngier 
448729c647f3SMarc Zyngier 	if (gic_rdists->has_rvpeid)
448829c647f3SMarc Zyngier 		irqchip = &its_vpe_4_1_irq_chip;
448929c647f3SMarc Zyngier 
44907d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
44917d75bbb4SMarc Zyngier 		vm->vpes[i]->vpe_db_lpi = base + i;
44927d75bbb4SMarc Zyngier 		err = its_vpe_init(vm->vpes[i]);
44937d75bbb4SMarc Zyngier 		if (err)
44947d75bbb4SMarc Zyngier 			break;
44957d75bbb4SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i,
44967d75bbb4SMarc Zyngier 					       vm->vpes[i]->vpe_db_lpi);
44977d75bbb4SMarc Zyngier 		if (err)
44987d75bbb4SMarc Zyngier 			break;
44997d75bbb4SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
450029c647f3SMarc Zyngier 					      irqchip, vm->vpes[i]);
45017d75bbb4SMarc Zyngier 		set_bit(i, bitmap);
45027d75bbb4SMarc Zyngier 	}
45037d75bbb4SMarc Zyngier 
45047d75bbb4SMarc Zyngier 	if (err) {
45057d75bbb4SMarc Zyngier 		if (i > 0)
4506280bef51SKaige Fu 			its_vpe_irq_domain_free(domain, virq, i);
45077d75bbb4SMarc Zyngier 
450838dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
45097d75bbb4SMarc Zyngier 		its_free_prop_table(vprop_page);
45107d75bbb4SMarc Zyngier 	}
45117d75bbb4SMarc Zyngier 
45127d75bbb4SMarc Zyngier 	return err;
45137d75bbb4SMarc Zyngier }
45147d75bbb4SMarc Zyngier 
451572491643SThomas Gleixner static int its_vpe_irq_domain_activate(struct irq_domain *domain,
4516702cb0a0SThomas Gleixner 				       struct irq_data *d, bool reserve)
4517eb78192bSMarc Zyngier {
4518eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
451940619a2eSMarc Zyngier 	struct its_node *its;
4520eb78192bSMarc Zyngier 
4521009384b3SMarc Zyngier 	/*
4522009384b3SMarc Zyngier 	 * If we use the list map, we issue VMAPP on demand... Unless
4523009384b3SMarc Zyngier 	 * we're on a GICv4.1 and we eagerly map the VPE on all ITSs
4524009384b3SMarc Zyngier 	 * so that VSGIs can work.
4525009384b3SMarc Zyngier 	 */
4526009384b3SMarc Zyngier 	if (!gic_requires_eager_mapping())
45276ef930f2SMarc Zyngier 		return 0;
4528eb78192bSMarc Zyngier 
4529eb78192bSMarc Zyngier 	/* Map the VPE to the first possible CPU */
4530eb78192bSMarc Zyngier 	vpe->col_idx = cpumask_first(cpu_online_mask);
453140619a2eSMarc Zyngier 
453240619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
45330dd57fedSMarc Zyngier 		if (!is_v4(its))
453440619a2eSMarc Zyngier 			continue;
453540619a2eSMarc Zyngier 
453675fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, true);
453740619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
453840619a2eSMarc Zyngier 	}
453940619a2eSMarc Zyngier 
454044c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
454144c4c25eSMarc Zyngier 
454272491643SThomas Gleixner 	return 0;
4543eb78192bSMarc Zyngier }
4544eb78192bSMarc Zyngier 
4545eb78192bSMarc Zyngier static void its_vpe_irq_domain_deactivate(struct irq_domain *domain,
4546eb78192bSMarc Zyngier 					  struct irq_data *d)
4547eb78192bSMarc Zyngier {
4548eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
454975fd951bSMarc Zyngier 	struct its_node *its;
4550eb78192bSMarc Zyngier 
45512247e1bfSMarc Zyngier 	/*
4552009384b3SMarc Zyngier 	 * If we use the list map on GICv4.0, we unmap the VPE once no
4553009384b3SMarc Zyngier 	 * VLPIs are associated with the VM.
45542247e1bfSMarc Zyngier 	 */
4555009384b3SMarc Zyngier 	if (!gic_requires_eager_mapping())
45562247e1bfSMarc Zyngier 		return;
45572247e1bfSMarc Zyngier 
455875fd951bSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
45590dd57fedSMarc Zyngier 		if (!is_v4(its))
456075fd951bSMarc Zyngier 			continue;
456175fd951bSMarc Zyngier 
456275fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, false);
456375fd951bSMarc Zyngier 	}
4564301beaf1SMarc Zyngier 
4565301beaf1SMarc Zyngier 	/*
4566301beaf1SMarc Zyngier 	 * There may be a direct read to the VPT after unmapping the
4567301beaf1SMarc Zyngier 	 * vPE, to guarantee the validity of this, we make the VPT
4568301beaf1SMarc Zyngier 	 * memory coherent with the CPU caches here.
4569301beaf1SMarc Zyngier 	 */
4570301beaf1SMarc Zyngier 	if (find_4_1_its() && !atomic_read(&vpe->vmapp_count))
4571301beaf1SMarc Zyngier 		gic_flush_dcache_to_poc(page_address(vpe->vpt_page),
4572301beaf1SMarc Zyngier 					LPI_PENDBASE_SZ);
4573eb78192bSMarc Zyngier }
4574eb78192bSMarc Zyngier 
45758fff27aeSMarc Zyngier static const struct irq_domain_ops its_vpe_domain_ops = {
45767d75bbb4SMarc Zyngier 	.alloc			= its_vpe_irq_domain_alloc,
45777d75bbb4SMarc Zyngier 	.free			= its_vpe_irq_domain_free,
4578eb78192bSMarc Zyngier 	.activate		= its_vpe_irq_domain_activate,
4579eb78192bSMarc Zyngier 	.deactivate		= its_vpe_irq_domain_deactivate,
45808fff27aeSMarc Zyngier };
45818fff27aeSMarc Zyngier 
45824559fbb3SYun Wu static int its_force_quiescent(void __iomem *base)
45834559fbb3SYun Wu {
45844559fbb3SYun Wu 	u32 count = 1000000;	/* 1s */
45854559fbb3SYun Wu 	u32 val;
45864559fbb3SYun Wu 
45874559fbb3SYun Wu 	val = readl_relaxed(base + GITS_CTLR);
45887611da86SDavid Daney 	/*
45897611da86SDavid Daney 	 * GIC architecture specification requires the ITS to be both
45907611da86SDavid Daney 	 * disabled and quiescent for writes to GITS_BASER<n> or
45917611da86SDavid Daney 	 * GITS_CBASER to not have UNPREDICTABLE results.
45927611da86SDavid Daney 	 */
45937611da86SDavid Daney 	if ((val & GITS_CTLR_QUIESCENT) && !(val & GITS_CTLR_ENABLE))
45944559fbb3SYun Wu 		return 0;
45954559fbb3SYun Wu 
45964559fbb3SYun Wu 	/* Disable the generation of all interrupts to this ITS */
4597d51c4b4dSMarc Zyngier 	val &= ~(GITS_CTLR_ENABLE | GITS_CTLR_ImDe);
45984559fbb3SYun Wu 	writel_relaxed(val, base + GITS_CTLR);
45994559fbb3SYun Wu 
46004559fbb3SYun Wu 	/* Poll GITS_CTLR and wait until ITS becomes quiescent */
46014559fbb3SYun Wu 	while (1) {
46024559fbb3SYun Wu 		val = readl_relaxed(base + GITS_CTLR);
46034559fbb3SYun Wu 		if (val & GITS_CTLR_QUIESCENT)
46044559fbb3SYun Wu 			return 0;
46054559fbb3SYun Wu 
46064559fbb3SYun Wu 		count--;
46074559fbb3SYun Wu 		if (!count)
46084559fbb3SYun Wu 			return -EBUSY;
46094559fbb3SYun Wu 
46104559fbb3SYun Wu 		cpu_relax();
46114559fbb3SYun Wu 		udelay(1);
46124559fbb3SYun Wu 	}
46134559fbb3SYun Wu }
46144559fbb3SYun Wu 
46159d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_22375(void *data)
461694100970SRobert Richter {
461794100970SRobert Richter 	struct its_node *its = data;
461894100970SRobert Richter 
4619576a8342SMarc Zyngier 	/* erratum 22375: only alloc 8MB table size (20 bits) */
4620576a8342SMarc Zyngier 	its->typer &= ~GITS_TYPER_DEVBITS;
4621576a8342SMarc Zyngier 	its->typer |= FIELD_PREP(GITS_TYPER_DEVBITS, 20 - 1);
462294100970SRobert Richter 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_22375;
46239d111d49SArd Biesheuvel 
46249d111d49SArd Biesheuvel 	return true;
462594100970SRobert Richter }
462694100970SRobert Richter 
46279d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_23144(void *data)
4628fbf8f40eSGanapatrao Kulkarni {
4629fbf8f40eSGanapatrao Kulkarni 	struct its_node *its = data;
4630fbf8f40eSGanapatrao Kulkarni 
4631fbf8f40eSGanapatrao Kulkarni 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_23144;
46329d111d49SArd Biesheuvel 
46339d111d49SArd Biesheuvel 	return true;
4634fbf8f40eSGanapatrao Kulkarni }
4635fbf8f40eSGanapatrao Kulkarni 
46369d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_qdf2400_e0065(void *data)
463790922a2dSShanker Donthineni {
463890922a2dSShanker Donthineni 	struct its_node *its = data;
463990922a2dSShanker Donthineni 
464090922a2dSShanker Donthineni 	/* On QDF2400, the size of the ITE is 16Bytes */
4641ffedbf0cSMarc Zyngier 	its->typer &= ~GITS_TYPER_ITT_ENTRY_SIZE;
4642ffedbf0cSMarc Zyngier 	its->typer |= FIELD_PREP(GITS_TYPER_ITT_ENTRY_SIZE, 16 - 1);
46439d111d49SArd Biesheuvel 
46449d111d49SArd Biesheuvel 	return true;
464590922a2dSShanker Donthineni }
464690922a2dSShanker Donthineni 
4647558b0165SArd Biesheuvel static u64 its_irq_get_msi_base_pre_its(struct its_device *its_dev)
4648558b0165SArd Biesheuvel {
4649558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
4650558b0165SArd Biesheuvel 
4651558b0165SArd Biesheuvel 	/*
4652558b0165SArd Biesheuvel 	 * The Socionext Synquacer SoC has a so-called 'pre-ITS',
4653558b0165SArd Biesheuvel 	 * which maps 32-bit writes targeted at a separate window of
4654558b0165SArd Biesheuvel 	 * size '4 << device_id_bits' onto writes to GITS_TRANSLATER
4655558b0165SArd Biesheuvel 	 * with device ID taken from bits [device_id_bits + 1:2] of
4656558b0165SArd Biesheuvel 	 * the window offset.
4657558b0165SArd Biesheuvel 	 */
4658558b0165SArd Biesheuvel 	return its->pre_its_base + (its_dev->device_id << 2);
4659558b0165SArd Biesheuvel }
4660558b0165SArd Biesheuvel 
4661558b0165SArd Biesheuvel static bool __maybe_unused its_enable_quirk_socionext_synquacer(void *data)
4662558b0165SArd Biesheuvel {
4663558b0165SArd Biesheuvel 	struct its_node *its = data;
4664558b0165SArd Biesheuvel 	u32 pre_its_window[2];
4665558b0165SArd Biesheuvel 	u32 ids;
4666558b0165SArd Biesheuvel 
4667558b0165SArd Biesheuvel 	if (!fwnode_property_read_u32_array(its->fwnode_handle,
4668558b0165SArd Biesheuvel 					   "socionext,synquacer-pre-its",
4669558b0165SArd Biesheuvel 					   pre_its_window,
4670558b0165SArd Biesheuvel 					   ARRAY_SIZE(pre_its_window))) {
4671558b0165SArd Biesheuvel 
4672558b0165SArd Biesheuvel 		its->pre_its_base = pre_its_window[0];
4673558b0165SArd Biesheuvel 		its->get_msi_base = its_irq_get_msi_base_pre_its;
4674558b0165SArd Biesheuvel 
4675558b0165SArd Biesheuvel 		ids = ilog2(pre_its_window[1]) - 2;
4676576a8342SMarc Zyngier 		if (device_ids(its) > ids) {
4677576a8342SMarc Zyngier 			its->typer &= ~GITS_TYPER_DEVBITS;
4678576a8342SMarc Zyngier 			its->typer |= FIELD_PREP(GITS_TYPER_DEVBITS, ids - 1);
4679576a8342SMarc Zyngier 		}
4680558b0165SArd Biesheuvel 
4681558b0165SArd Biesheuvel 		/* the pre-ITS breaks isolation, so disable MSI remapping */
4682558b0165SArd Biesheuvel 		its->msi_domain_flags &= ~IRQ_DOMAIN_FLAG_MSI_REMAP;
4683558b0165SArd Biesheuvel 		return true;
4684558b0165SArd Biesheuvel 	}
4685558b0165SArd Biesheuvel 	return false;
4686558b0165SArd Biesheuvel }
4687558b0165SArd Biesheuvel 
46885c9a882eSMarc Zyngier static bool __maybe_unused its_enable_quirk_hip07_161600802(void *data)
46895c9a882eSMarc Zyngier {
46905c9a882eSMarc Zyngier 	struct its_node *its = data;
46915c9a882eSMarc Zyngier 
46925c9a882eSMarc Zyngier 	/*
46935c9a882eSMarc Zyngier 	 * Hip07 insists on using the wrong address for the VLPI
46945c9a882eSMarc Zyngier 	 * page. Trick it into doing the right thing...
46955c9a882eSMarc Zyngier 	 */
46965c9a882eSMarc Zyngier 	its->vlpi_redist_offset = SZ_128K;
46975c9a882eSMarc Zyngier 	return true;
4698cc2d3216SMarc Zyngier }
46994c21f3c2SMarc Zyngier 
470067510ccaSRobert Richter static const struct gic_quirk its_quirks[] = {
470194100970SRobert Richter #ifdef CONFIG_CAVIUM_ERRATUM_22375
470294100970SRobert Richter 	{
470394100970SRobert Richter 		.desc	= "ITS: Cavium errata 22375, 24313",
470494100970SRobert Richter 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
470594100970SRobert Richter 		.mask	= 0xffff0fff,
470694100970SRobert Richter 		.init	= its_enable_quirk_cavium_22375,
470794100970SRobert Richter 	},
470894100970SRobert Richter #endif
4709fbf8f40eSGanapatrao Kulkarni #ifdef CONFIG_CAVIUM_ERRATUM_23144
4710fbf8f40eSGanapatrao Kulkarni 	{
4711fbf8f40eSGanapatrao Kulkarni 		.desc	= "ITS: Cavium erratum 23144",
4712fbf8f40eSGanapatrao Kulkarni 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
4713fbf8f40eSGanapatrao Kulkarni 		.mask	= 0xffff0fff,
4714fbf8f40eSGanapatrao Kulkarni 		.init	= its_enable_quirk_cavium_23144,
4715fbf8f40eSGanapatrao Kulkarni 	},
4716fbf8f40eSGanapatrao Kulkarni #endif
471790922a2dSShanker Donthineni #ifdef CONFIG_QCOM_QDF2400_ERRATUM_0065
471890922a2dSShanker Donthineni 	{
471990922a2dSShanker Donthineni 		.desc	= "ITS: QDF2400 erratum 0065",
472090922a2dSShanker Donthineni 		.iidr	= 0x00001070, /* QDF2400 ITS rev 1.x */
472190922a2dSShanker Donthineni 		.mask	= 0xffffffff,
472290922a2dSShanker Donthineni 		.init	= its_enable_quirk_qdf2400_e0065,
472390922a2dSShanker Donthineni 	},
472490922a2dSShanker Donthineni #endif
4725558b0165SArd Biesheuvel #ifdef CONFIG_SOCIONEXT_SYNQUACER_PREITS
4726558b0165SArd Biesheuvel 	{
4727558b0165SArd Biesheuvel 		/*
4728558b0165SArd Biesheuvel 		 * The Socionext Synquacer SoC incorporates ARM's own GIC-500
4729558b0165SArd Biesheuvel 		 * implementation, but with a 'pre-ITS' added that requires
4730558b0165SArd Biesheuvel 		 * special handling in software.
4731558b0165SArd Biesheuvel 		 */
4732558b0165SArd Biesheuvel 		.desc	= "ITS: Socionext Synquacer pre-ITS",
4733558b0165SArd Biesheuvel 		.iidr	= 0x0001143b,
4734558b0165SArd Biesheuvel 		.mask	= 0xffffffff,
4735558b0165SArd Biesheuvel 		.init	= its_enable_quirk_socionext_synquacer,
4736558b0165SArd Biesheuvel 	},
4737558b0165SArd Biesheuvel #endif
47385c9a882eSMarc Zyngier #ifdef CONFIG_HISILICON_ERRATUM_161600802
47395c9a882eSMarc Zyngier 	{
47405c9a882eSMarc Zyngier 		.desc	= "ITS: Hip07 erratum 161600802",
47415c9a882eSMarc Zyngier 		.iidr	= 0x00000004,
47425c9a882eSMarc Zyngier 		.mask	= 0xffffffff,
47435c9a882eSMarc Zyngier 		.init	= its_enable_quirk_hip07_161600802,
47445c9a882eSMarc Zyngier 	},
47455c9a882eSMarc Zyngier #endif
474667510ccaSRobert Richter 	{
474767510ccaSRobert Richter 	}
474867510ccaSRobert Richter };
474967510ccaSRobert Richter 
475067510ccaSRobert Richter static void its_enable_quirks(struct its_node *its)
475167510ccaSRobert Richter {
475267510ccaSRobert Richter 	u32 iidr = readl_relaxed(its->base + GITS_IIDR);
475367510ccaSRobert Richter 
475467510ccaSRobert Richter 	gic_enable_quirks(iidr, its_quirks, its);
475567510ccaSRobert Richter }
475667510ccaSRobert Richter 
4757dba0bc7bSDerek Basehore static int its_save_disable(void)
4758dba0bc7bSDerek Basehore {
4759dba0bc7bSDerek Basehore 	struct its_node *its;
4760dba0bc7bSDerek Basehore 	int err = 0;
4761dba0bc7bSDerek Basehore 
4762a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
4763dba0bc7bSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry) {
4764dba0bc7bSDerek Basehore 		void __iomem *base;
4765dba0bc7bSDerek Basehore 
4766dba0bc7bSDerek Basehore 		base = its->base;
4767dba0bc7bSDerek Basehore 		its->ctlr_save = readl_relaxed(base + GITS_CTLR);
4768dba0bc7bSDerek Basehore 		err = its_force_quiescent(base);
4769dba0bc7bSDerek Basehore 		if (err) {
4770dba0bc7bSDerek Basehore 			pr_err("ITS@%pa: failed to quiesce: %d\n",
4771dba0bc7bSDerek Basehore 			       &its->phys_base, err);
4772dba0bc7bSDerek Basehore 			writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4773dba0bc7bSDerek Basehore 			goto err;
4774dba0bc7bSDerek Basehore 		}
4775dba0bc7bSDerek Basehore 
4776dba0bc7bSDerek Basehore 		its->cbaser_save = gits_read_cbaser(base + GITS_CBASER);
4777dba0bc7bSDerek Basehore 	}
4778dba0bc7bSDerek Basehore 
4779dba0bc7bSDerek Basehore err:
4780dba0bc7bSDerek Basehore 	if (err) {
4781dba0bc7bSDerek Basehore 		list_for_each_entry_continue_reverse(its, &its_nodes, entry) {
4782dba0bc7bSDerek Basehore 			void __iomem *base;
4783dba0bc7bSDerek Basehore 
4784dba0bc7bSDerek Basehore 			base = its->base;
4785dba0bc7bSDerek Basehore 			writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4786dba0bc7bSDerek Basehore 		}
4787dba0bc7bSDerek Basehore 	}
4788a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
4789dba0bc7bSDerek Basehore 
4790dba0bc7bSDerek Basehore 	return err;
4791dba0bc7bSDerek Basehore }
4792dba0bc7bSDerek Basehore 
4793dba0bc7bSDerek Basehore static void its_restore_enable(void)
4794dba0bc7bSDerek Basehore {
4795dba0bc7bSDerek Basehore 	struct its_node *its;
4796dba0bc7bSDerek Basehore 	int ret;
4797dba0bc7bSDerek Basehore 
4798a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
4799dba0bc7bSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry) {
4800dba0bc7bSDerek Basehore 		void __iomem *base;
4801dba0bc7bSDerek Basehore 		int i;
4802dba0bc7bSDerek Basehore 
4803dba0bc7bSDerek Basehore 		base = its->base;
4804dba0bc7bSDerek Basehore 
4805dba0bc7bSDerek Basehore 		/*
4806dba0bc7bSDerek Basehore 		 * Make sure that the ITS is disabled. If it fails to quiesce,
4807dba0bc7bSDerek Basehore 		 * don't restore it since writing to CBASER or BASER<n>
4808dba0bc7bSDerek Basehore 		 * registers is undefined according to the GIC v3 ITS
4809dba0bc7bSDerek Basehore 		 * Specification.
481074cde1a5SXu Qiang 		 *
481174cde1a5SXu Qiang 		 * Firmware resuming with the ITS enabled is terminally broken.
4812dba0bc7bSDerek Basehore 		 */
481374cde1a5SXu Qiang 		WARN_ON(readl_relaxed(base + GITS_CTLR) & GITS_CTLR_ENABLE);
4814dba0bc7bSDerek Basehore 		ret = its_force_quiescent(base);
4815dba0bc7bSDerek Basehore 		if (ret) {
4816dba0bc7bSDerek Basehore 			pr_err("ITS@%pa: failed to quiesce on resume: %d\n",
4817dba0bc7bSDerek Basehore 			       &its->phys_base, ret);
4818dba0bc7bSDerek Basehore 			continue;
4819dba0bc7bSDerek Basehore 		}
4820dba0bc7bSDerek Basehore 
4821dba0bc7bSDerek Basehore 		gits_write_cbaser(its->cbaser_save, base + GITS_CBASER);
4822dba0bc7bSDerek Basehore 
4823dba0bc7bSDerek Basehore 		/*
4824dba0bc7bSDerek Basehore 		 * Writing CBASER resets CREADR to 0, so make CWRITER and
4825dba0bc7bSDerek Basehore 		 * cmd_write line up with it.
4826dba0bc7bSDerek Basehore 		 */
4827dba0bc7bSDerek Basehore 		its->cmd_write = its->cmd_base;
4828dba0bc7bSDerek Basehore 		gits_write_cwriter(0, base + GITS_CWRITER);
4829dba0bc7bSDerek Basehore 
4830dba0bc7bSDerek Basehore 		/* Restore GITS_BASER from the value cache. */
4831dba0bc7bSDerek Basehore 		for (i = 0; i < GITS_BASER_NR_REGS; i++) {
4832dba0bc7bSDerek Basehore 			struct its_baser *baser = &its->tables[i];
4833dba0bc7bSDerek Basehore 
4834dba0bc7bSDerek Basehore 			if (!(baser->val & GITS_BASER_VALID))
4835dba0bc7bSDerek Basehore 				continue;
4836dba0bc7bSDerek Basehore 
4837dba0bc7bSDerek Basehore 			its_write_baser(its, baser, baser->val);
4838dba0bc7bSDerek Basehore 		}
4839dba0bc7bSDerek Basehore 		writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4840920181ceSDerek Basehore 
4841920181ceSDerek Basehore 		/*
4842920181ceSDerek Basehore 		 * Reinit the collection if it's stored in the ITS. This is
4843920181ceSDerek Basehore 		 * indicated by the col_id being less than the HCC field.
4844920181ceSDerek Basehore 		 * CID < HCC as specified in the GIC v3 Documentation.
4845920181ceSDerek Basehore 		 */
4846920181ceSDerek Basehore 		if (its->collections[smp_processor_id()].col_id <
4847920181ceSDerek Basehore 		    GITS_TYPER_HCC(gic_read_typer(base + GITS_TYPER)))
4848920181ceSDerek Basehore 			its_cpu_init_collection(its);
4849dba0bc7bSDerek Basehore 	}
4850a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
4851dba0bc7bSDerek Basehore }
4852dba0bc7bSDerek Basehore 
4853dba0bc7bSDerek Basehore static struct syscore_ops its_syscore_ops = {
4854dba0bc7bSDerek Basehore 	.suspend = its_save_disable,
4855dba0bc7bSDerek Basehore 	.resume = its_restore_enable,
4856dba0bc7bSDerek Basehore };
4857dba0bc7bSDerek Basehore 
4858db40f0a7STomasz Nowicki static int its_init_domain(struct fwnode_handle *handle, struct its_node *its)
4859d14ae5e6STomasz Nowicki {
4860d14ae5e6STomasz Nowicki 	struct irq_domain *inner_domain;
4861d14ae5e6STomasz Nowicki 	struct msi_domain_info *info;
4862d14ae5e6STomasz Nowicki 
4863d14ae5e6STomasz Nowicki 	info = kzalloc(sizeof(*info), GFP_KERNEL);
4864d14ae5e6STomasz Nowicki 	if (!info)
4865d14ae5e6STomasz Nowicki 		return -ENOMEM;
4866d14ae5e6STomasz Nowicki 
4867db40f0a7STomasz Nowicki 	inner_domain = irq_domain_create_tree(handle, &its_domain_ops, its);
4868d14ae5e6STomasz Nowicki 	if (!inner_domain) {
4869d14ae5e6STomasz Nowicki 		kfree(info);
4870d14ae5e6STomasz Nowicki 		return -ENOMEM;
4871d14ae5e6STomasz Nowicki 	}
4872d14ae5e6STomasz Nowicki 
4873db40f0a7STomasz Nowicki 	inner_domain->parent = its_parent;
487496f0d93aSMarc Zyngier 	irq_domain_update_bus_token(inner_domain, DOMAIN_BUS_NEXUS);
4875558b0165SArd Biesheuvel 	inner_domain->flags |= its->msi_domain_flags;
4876d14ae5e6STomasz Nowicki 	info->ops = &its_msi_domain_ops;
4877d14ae5e6STomasz Nowicki 	info->data = its;
4878d14ae5e6STomasz Nowicki 	inner_domain->host_data = info;
4879d14ae5e6STomasz Nowicki 
4880d14ae5e6STomasz Nowicki 	return 0;
4881d14ae5e6STomasz Nowicki }
4882d14ae5e6STomasz Nowicki 
48838fff27aeSMarc Zyngier static int its_init_vpe_domain(void)
48848fff27aeSMarc Zyngier {
488520b3d54eSMarc Zyngier 	struct its_node *its;
488620b3d54eSMarc Zyngier 	u32 devid;
488720b3d54eSMarc Zyngier 	int entries;
488820b3d54eSMarc Zyngier 
488920b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
489020b3d54eSMarc Zyngier 		pr_info("ITS: Using DirectLPI for VPE invalidation\n");
489120b3d54eSMarc Zyngier 		return 0;
489220b3d54eSMarc Zyngier 	}
489320b3d54eSMarc Zyngier 
489420b3d54eSMarc Zyngier 	/* Any ITS will do, even if not v4 */
489520b3d54eSMarc Zyngier 	its = list_first_entry(&its_nodes, struct its_node, entry);
489620b3d54eSMarc Zyngier 
489720b3d54eSMarc Zyngier 	entries = roundup_pow_of_two(nr_cpu_ids);
48986396bb22SKees Cook 	vpe_proxy.vpes = kcalloc(entries, sizeof(*vpe_proxy.vpes),
489920b3d54eSMarc Zyngier 				 GFP_KERNEL);
4900944a1a17SZhen Lei 	if (!vpe_proxy.vpes)
490120b3d54eSMarc Zyngier 		return -ENOMEM;
490220b3d54eSMarc Zyngier 
490320b3d54eSMarc Zyngier 	/* Use the last possible DevID */
4904576a8342SMarc Zyngier 	devid = GENMASK(device_ids(its) - 1, 0);
490520b3d54eSMarc Zyngier 	vpe_proxy.dev = its_create_device(its, devid, entries, false);
490620b3d54eSMarc Zyngier 	if (!vpe_proxy.dev) {
490720b3d54eSMarc Zyngier 		kfree(vpe_proxy.vpes);
490820b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device\n");
490920b3d54eSMarc Zyngier 		return -ENOMEM;
491020b3d54eSMarc Zyngier 	}
491120b3d54eSMarc Zyngier 
4912c427a475SShanker Donthineni 	BUG_ON(entries > vpe_proxy.dev->nr_ites);
491320b3d54eSMarc Zyngier 
491420b3d54eSMarc Zyngier 	raw_spin_lock_init(&vpe_proxy.lock);
491520b3d54eSMarc Zyngier 	vpe_proxy.next_victim = 0;
491620b3d54eSMarc Zyngier 	pr_info("ITS: Allocated DevID %x as GICv4 proxy device (%d slots)\n",
491720b3d54eSMarc Zyngier 		devid, vpe_proxy.dev->nr_ites);
491820b3d54eSMarc Zyngier 
49198fff27aeSMarc Zyngier 	return 0;
49208fff27aeSMarc Zyngier }
49218fff27aeSMarc Zyngier 
49223dfa576bSMarc Zyngier static int __init its_compute_its_list_map(struct resource *res,
49233dfa576bSMarc Zyngier 					   void __iomem *its_base)
49243dfa576bSMarc Zyngier {
49253dfa576bSMarc Zyngier 	int its_number;
49263dfa576bSMarc Zyngier 	u32 ctlr;
49273dfa576bSMarc Zyngier 
49283dfa576bSMarc Zyngier 	/*
49293dfa576bSMarc Zyngier 	 * This is assumed to be done early enough that we're
49303dfa576bSMarc Zyngier 	 * guaranteed to be single-threaded, hence no
49313dfa576bSMarc Zyngier 	 * locking. Should this change, we should address
49323dfa576bSMarc Zyngier 	 * this.
49333dfa576bSMarc Zyngier 	 */
4934ab60491eSMarc Zyngier 	its_number = find_first_zero_bit(&its_list_map, GICv4_ITS_LIST_MAX);
4935ab60491eSMarc Zyngier 	if (its_number >= GICv4_ITS_LIST_MAX) {
49363dfa576bSMarc Zyngier 		pr_err("ITS@%pa: No ITSList entry available!\n",
49373dfa576bSMarc Zyngier 		       &res->start);
49383dfa576bSMarc Zyngier 		return -EINVAL;
49393dfa576bSMarc Zyngier 	}
49403dfa576bSMarc Zyngier 
49413dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
49423dfa576bSMarc Zyngier 	ctlr &= ~GITS_CTLR_ITS_NUMBER;
49433dfa576bSMarc Zyngier 	ctlr |= its_number << GITS_CTLR_ITS_NUMBER_SHIFT;
49443dfa576bSMarc Zyngier 	writel_relaxed(ctlr, its_base + GITS_CTLR);
49453dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
49463dfa576bSMarc Zyngier 	if ((ctlr & GITS_CTLR_ITS_NUMBER) != (its_number << GITS_CTLR_ITS_NUMBER_SHIFT)) {
49473dfa576bSMarc Zyngier 		its_number = ctlr & GITS_CTLR_ITS_NUMBER;
49483dfa576bSMarc Zyngier 		its_number >>= GITS_CTLR_ITS_NUMBER_SHIFT;
49493dfa576bSMarc Zyngier 	}
49503dfa576bSMarc Zyngier 
49513dfa576bSMarc Zyngier 	if (test_and_set_bit(its_number, &its_list_map)) {
49523dfa576bSMarc Zyngier 		pr_err("ITS@%pa: Duplicate ITSList entry %d\n",
49533dfa576bSMarc Zyngier 		       &res->start, its_number);
49543dfa576bSMarc Zyngier 		return -EINVAL;
49553dfa576bSMarc Zyngier 	}
49563dfa576bSMarc Zyngier 
49573dfa576bSMarc Zyngier 	return its_number;
49583dfa576bSMarc Zyngier }
49593dfa576bSMarc Zyngier 
4960db40f0a7STomasz Nowicki static int __init its_probe_one(struct resource *res,
4961db40f0a7STomasz Nowicki 				struct fwnode_handle *handle, int numa_node)
49624c21f3c2SMarc Zyngier {
49634c21f3c2SMarc Zyngier 	struct its_node *its;
49644c21f3c2SMarc Zyngier 	void __iomem *its_base;
49653dfa576bSMarc Zyngier 	u32 val, ctlr;
49663dfa576bSMarc Zyngier 	u64 baser, tmp, typer;
4967539d3782SShanker Donthineni 	struct page *page;
49684c21f3c2SMarc Zyngier 	int err;
49694c21f3c2SMarc Zyngier 
49705e46a484SMarc Zyngier 	its_base = ioremap(res->start, SZ_64K);
49714c21f3c2SMarc Zyngier 	if (!its_base) {
4972db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Unable to map ITS registers\n", &res->start);
49734c21f3c2SMarc Zyngier 		return -ENOMEM;
49744c21f3c2SMarc Zyngier 	}
49754c21f3c2SMarc Zyngier 
49764c21f3c2SMarc Zyngier 	val = readl_relaxed(its_base + GITS_PIDR2) & GIC_PIDR2_ARCH_MASK;
49774c21f3c2SMarc Zyngier 	if (val != 0x30 && val != 0x40) {
4978db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: No ITS detected, giving up\n", &res->start);
49794c21f3c2SMarc Zyngier 		err = -ENODEV;
49804c21f3c2SMarc Zyngier 		goto out_unmap;
49814c21f3c2SMarc Zyngier 	}
49824c21f3c2SMarc Zyngier 
49834559fbb3SYun Wu 	err = its_force_quiescent(its_base);
49844559fbb3SYun Wu 	if (err) {
4985db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Failed to quiesce, giving up\n", &res->start);
49864559fbb3SYun Wu 		goto out_unmap;
49874559fbb3SYun Wu 	}
49884559fbb3SYun Wu 
4989db40f0a7STomasz Nowicki 	pr_info("ITS %pR\n", res);
49904c21f3c2SMarc Zyngier 
49914c21f3c2SMarc Zyngier 	its = kzalloc(sizeof(*its), GFP_KERNEL);
49924c21f3c2SMarc Zyngier 	if (!its) {
49934c21f3c2SMarc Zyngier 		err = -ENOMEM;
49944c21f3c2SMarc Zyngier 		goto out_unmap;
49954c21f3c2SMarc Zyngier 	}
49964c21f3c2SMarc Zyngier 
49974c21f3c2SMarc Zyngier 	raw_spin_lock_init(&its->lock);
49989791ec7dSMarc Zyngier 	mutex_init(&its->dev_alloc_lock);
49994c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->entry);
50004c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->its_device_list);
50013dfa576bSMarc Zyngier 	typer = gic_read_typer(its_base + GITS_TYPER);
50020dd57fedSMarc Zyngier 	its->typer = typer;
50034c21f3c2SMarc Zyngier 	its->base = its_base;
5004db40f0a7STomasz Nowicki 	its->phys_base = res->start;
50050dd57fedSMarc Zyngier 	if (is_v4(its)) {
50063dfa576bSMarc Zyngier 		if (!(typer & GITS_TYPER_VMOVP)) {
50073dfa576bSMarc Zyngier 			err = its_compute_its_list_map(res, its_base);
50083dfa576bSMarc Zyngier 			if (err < 0)
50093dfa576bSMarc Zyngier 				goto out_free_its;
50103dfa576bSMarc Zyngier 
5011debf6d02SMarc Zyngier 			its->list_nr = err;
5012debf6d02SMarc Zyngier 
50133dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Using ITS number %d\n",
50143dfa576bSMarc Zyngier 				&res->start, err);
50153dfa576bSMarc Zyngier 		} else {
50163dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Single VMOVP capable\n", &res->start);
50173dfa576bSMarc Zyngier 		}
50185e516846SMarc Zyngier 
50195e516846SMarc Zyngier 		if (is_v4_1(its)) {
50205e516846SMarc Zyngier 			u32 svpet = FIELD_GET(GITS_TYPER_SVPET, typer);
50215e46a484SMarc Zyngier 
50225e46a484SMarc Zyngier 			its->sgir_base = ioremap(res->start + SZ_128K, SZ_64K);
50235e46a484SMarc Zyngier 			if (!its->sgir_base) {
50245e46a484SMarc Zyngier 				err = -ENOMEM;
50255e46a484SMarc Zyngier 				goto out_free_its;
50265e46a484SMarc Zyngier 			}
50275e46a484SMarc Zyngier 
50285e516846SMarc Zyngier 			its->mpidr = readl_relaxed(its_base + GITS_MPIDR);
50295e516846SMarc Zyngier 
50305e516846SMarc Zyngier 			pr_info("ITS@%pa: Using GICv4.1 mode %08x %08x\n",
50315e516846SMarc Zyngier 				&res->start, its->mpidr, svpet);
50325e516846SMarc Zyngier 		}
50333dfa576bSMarc Zyngier 	}
50343dfa576bSMarc Zyngier 
5035db40f0a7STomasz Nowicki 	its->numa_node = numa_node;
50364c21f3c2SMarc Zyngier 
5037539d3782SShanker Donthineni 	page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO,
50385bc13c2cSRobert Richter 				get_order(ITS_CMD_QUEUE_SZ));
5039539d3782SShanker Donthineni 	if (!page) {
50404c21f3c2SMarc Zyngier 		err = -ENOMEM;
50415e46a484SMarc Zyngier 		goto out_unmap_sgir;
50424c21f3c2SMarc Zyngier 	}
5043539d3782SShanker Donthineni 	its->cmd_base = (void *)page_address(page);
50444c21f3c2SMarc Zyngier 	its->cmd_write = its->cmd_base;
5045558b0165SArd Biesheuvel 	its->fwnode_handle = handle;
5046558b0165SArd Biesheuvel 	its->get_msi_base = its_irq_get_msi_base;
5047558b0165SArd Biesheuvel 	its->msi_domain_flags = IRQ_DOMAIN_FLAG_MSI_REMAP;
50484c21f3c2SMarc Zyngier 
504967510ccaSRobert Richter 	its_enable_quirks(its);
505067510ccaSRobert Richter 
50510e0b0f69SShanker Donthineni 	err = its_alloc_tables(its);
50524c21f3c2SMarc Zyngier 	if (err)
50534c21f3c2SMarc Zyngier 		goto out_free_cmd;
50544c21f3c2SMarc Zyngier 
50554c21f3c2SMarc Zyngier 	err = its_alloc_collections(its);
50564c21f3c2SMarc Zyngier 	if (err)
50574c21f3c2SMarc Zyngier 		goto out_free_tables;
50584c21f3c2SMarc Zyngier 
50594c21f3c2SMarc Zyngier 	baser = (virt_to_phys(its->cmd_base)	|
50602fd632a0SShanker Donthineni 		 GITS_CBASER_RaWaWb		|
50614c21f3c2SMarc Zyngier 		 GITS_CBASER_InnerShareable	|
50624c21f3c2SMarc Zyngier 		 (ITS_CMD_QUEUE_SZ / SZ_4K - 1)	|
50634c21f3c2SMarc Zyngier 		 GITS_CBASER_VALID);
50644c21f3c2SMarc Zyngier 
50650968a619SVladimir Murzin 	gits_write_cbaser(baser, its->base + GITS_CBASER);
50660968a619SVladimir Murzin 	tmp = gits_read_cbaser(its->base + GITS_CBASER);
50674c21f3c2SMarc Zyngier 
50684ad3e363SMarc Zyngier 	if ((tmp ^ baser) & GITS_CBASER_SHAREABILITY_MASK) {
5069241a386cSMarc Zyngier 		if (!(tmp & GITS_CBASER_SHAREABILITY_MASK)) {
5070241a386cSMarc Zyngier 			/*
5071241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
5072241a386cSMarc Zyngier 			 * remove the cacheability attributes as
5073241a386cSMarc Zyngier 			 * well.
5074241a386cSMarc Zyngier 			 */
5075241a386cSMarc Zyngier 			baser &= ~(GITS_CBASER_SHAREABILITY_MASK |
5076241a386cSMarc Zyngier 				   GITS_CBASER_CACHEABILITY_MASK);
5077241a386cSMarc Zyngier 			baser |= GITS_CBASER_nC;
50780968a619SVladimir Murzin 			gits_write_cbaser(baser, its->base + GITS_CBASER);
5079241a386cSMarc Zyngier 		}
50804c21f3c2SMarc Zyngier 		pr_info("ITS: using cache flushing for cmd queue\n");
50814c21f3c2SMarc Zyngier 		its->flags |= ITS_FLAGS_CMDQ_NEEDS_FLUSHING;
50824c21f3c2SMarc Zyngier 	}
50834c21f3c2SMarc Zyngier 
50840968a619SVladimir Murzin 	gits_write_cwriter(0, its->base + GITS_CWRITER);
50853dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its->base + GITS_CTLR);
5086d51c4b4dSMarc Zyngier 	ctlr |= GITS_CTLR_ENABLE;
50870dd57fedSMarc Zyngier 	if (is_v4(its))
5088d51c4b4dSMarc Zyngier 		ctlr |= GITS_CTLR_ImDe;
5089d51c4b4dSMarc Zyngier 	writel_relaxed(ctlr, its->base + GITS_CTLR);
5090241a386cSMarc Zyngier 
5091db40f0a7STomasz Nowicki 	err = its_init_domain(handle, its);
5092d14ae5e6STomasz Nowicki 	if (err)
509354456db9SMarc Zyngier 		goto out_free_tables;
50944c21f3c2SMarc Zyngier 
5095a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
50964c21f3c2SMarc Zyngier 	list_add(&its->entry, &its_nodes);
5097a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
50984c21f3c2SMarc Zyngier 
50994c21f3c2SMarc Zyngier 	return 0;
51004c21f3c2SMarc Zyngier 
51014c21f3c2SMarc Zyngier out_free_tables:
51024c21f3c2SMarc Zyngier 	its_free_tables(its);
51034c21f3c2SMarc Zyngier out_free_cmd:
51045bc13c2cSRobert Richter 	free_pages((unsigned long)its->cmd_base, get_order(ITS_CMD_QUEUE_SZ));
51055e46a484SMarc Zyngier out_unmap_sgir:
51065e46a484SMarc Zyngier 	if (its->sgir_base)
51075e46a484SMarc Zyngier 		iounmap(its->sgir_base);
51084c21f3c2SMarc Zyngier out_free_its:
51094c21f3c2SMarc Zyngier 	kfree(its);
51104c21f3c2SMarc Zyngier out_unmap:
51114c21f3c2SMarc Zyngier 	iounmap(its_base);
5112db40f0a7STomasz Nowicki 	pr_err("ITS@%pa: failed probing (%d)\n", &res->start, err);
51134c21f3c2SMarc Zyngier 	return err;
51144c21f3c2SMarc Zyngier }
51154c21f3c2SMarc Zyngier 
51164c21f3c2SMarc Zyngier static bool gic_rdists_supports_plpis(void)
51174c21f3c2SMarc Zyngier {
5118589ce5f4SMarc Zyngier 	return !!(gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER) & GICR_TYPER_PLPIS);
51194c21f3c2SMarc Zyngier }
51204c21f3c2SMarc Zyngier 
51216eb486b6SShanker Donthineni static int redist_disable_lpis(void)
51224c21f3c2SMarc Zyngier {
51236eb486b6SShanker Donthineni 	void __iomem *rbase = gic_data_rdist_rd_base();
51246eb486b6SShanker Donthineni 	u64 timeout = USEC_PER_SEC;
51256eb486b6SShanker Donthineni 	u64 val;
51266eb486b6SShanker Donthineni 
51274c21f3c2SMarc Zyngier 	if (!gic_rdists_supports_plpis()) {
51284c21f3c2SMarc Zyngier 		pr_info("CPU%d: LPIs not supported\n", smp_processor_id());
51294c21f3c2SMarc Zyngier 		return -ENXIO;
51304c21f3c2SMarc Zyngier 	}
51316eb486b6SShanker Donthineni 
51326eb486b6SShanker Donthineni 	val = readl_relaxed(rbase + GICR_CTLR);
51336eb486b6SShanker Donthineni 	if (!(val & GICR_CTLR_ENABLE_LPIS))
51346eb486b6SShanker Donthineni 		return 0;
51356eb486b6SShanker Donthineni 
513611e37d35SMarc Zyngier 	/*
513711e37d35SMarc Zyngier 	 * If coming via a CPU hotplug event, we don't need to disable
513811e37d35SMarc Zyngier 	 * LPIs before trying to re-enable them. They are already
513911e37d35SMarc Zyngier 	 * configured and all is well in the world.
5140c440a9d9SMarc Zyngier 	 *
5141c440a9d9SMarc Zyngier 	 * If running with preallocated tables, there is nothing to do.
514211e37d35SMarc Zyngier 	 */
5143*c0cdc890SValentin Schneider 	if ((gic_data_rdist()->flags & RD_LOCAL_LPI_ENABLED) ||
5144c440a9d9SMarc Zyngier 	    (gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED))
514511e37d35SMarc Zyngier 		return 0;
514611e37d35SMarc Zyngier 
514711e37d35SMarc Zyngier 	/*
514811e37d35SMarc Zyngier 	 * From that point on, we only try to do some damage control.
514911e37d35SMarc Zyngier 	 */
515011e37d35SMarc Zyngier 	pr_warn("GICv3: CPU%d: Booted with LPIs enabled, memory probably corrupted\n",
51516eb486b6SShanker Donthineni 		smp_processor_id());
51526eb486b6SShanker Donthineni 	add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
51536eb486b6SShanker Donthineni 
51546eb486b6SShanker Donthineni 	/* Disable LPIs */
51556eb486b6SShanker Donthineni 	val &= ~GICR_CTLR_ENABLE_LPIS;
51566eb486b6SShanker Donthineni 	writel_relaxed(val, rbase + GICR_CTLR);
51576eb486b6SShanker Donthineni 
51586eb486b6SShanker Donthineni 	/* Make sure any change to GICR_CTLR is observable by the GIC */
51596eb486b6SShanker Donthineni 	dsb(sy);
51606eb486b6SShanker Donthineni 
51616eb486b6SShanker Donthineni 	/*
51626eb486b6SShanker Donthineni 	 * Software must observe RWP==0 after clearing GICR_CTLR.EnableLPIs
51636eb486b6SShanker Donthineni 	 * from 1 to 0 before programming GICR_PEND{PROP}BASER registers.
51646eb486b6SShanker Donthineni 	 * Error out if we time out waiting for RWP to clear.
51656eb486b6SShanker Donthineni 	 */
51666eb486b6SShanker Donthineni 	while (readl_relaxed(rbase + GICR_CTLR) & GICR_CTLR_RWP) {
51676eb486b6SShanker Donthineni 		if (!timeout) {
51686eb486b6SShanker Donthineni 			pr_err("CPU%d: Timeout while disabling LPIs\n",
51696eb486b6SShanker Donthineni 			       smp_processor_id());
51706eb486b6SShanker Donthineni 			return -ETIMEDOUT;
51716eb486b6SShanker Donthineni 		}
51726eb486b6SShanker Donthineni 		udelay(1);
51736eb486b6SShanker Donthineni 		timeout--;
51746eb486b6SShanker Donthineni 	}
51756eb486b6SShanker Donthineni 
51766eb486b6SShanker Donthineni 	/*
51776eb486b6SShanker Donthineni 	 * After it has been written to 1, it is IMPLEMENTATION
51786eb486b6SShanker Donthineni 	 * DEFINED whether GICR_CTLR.EnableLPI becomes RES1 or can be
51796eb486b6SShanker Donthineni 	 * cleared to 0. Error out if clearing the bit failed.
51806eb486b6SShanker Donthineni 	 */
51816eb486b6SShanker Donthineni 	if (readl_relaxed(rbase + GICR_CTLR) & GICR_CTLR_ENABLE_LPIS) {
51826eb486b6SShanker Donthineni 		pr_err("CPU%d: Failed to disable LPIs\n", smp_processor_id());
51836eb486b6SShanker Donthineni 		return -EBUSY;
51846eb486b6SShanker Donthineni 	}
51856eb486b6SShanker Donthineni 
51866eb486b6SShanker Donthineni 	return 0;
51876eb486b6SShanker Donthineni }
51886eb486b6SShanker Donthineni 
51896eb486b6SShanker Donthineni int its_cpu_init(void)
51906eb486b6SShanker Donthineni {
51916eb486b6SShanker Donthineni 	if (!list_empty(&its_nodes)) {
51926eb486b6SShanker Donthineni 		int ret;
51936eb486b6SShanker Donthineni 
51946eb486b6SShanker Donthineni 		ret = redist_disable_lpis();
51956eb486b6SShanker Donthineni 		if (ret)
51966eb486b6SShanker Donthineni 			return ret;
51976eb486b6SShanker Donthineni 
51984c21f3c2SMarc Zyngier 		its_cpu_init_lpis();
5199920181ceSDerek Basehore 		its_cpu_init_collections();
52004c21f3c2SMarc Zyngier 	}
52014c21f3c2SMarc Zyngier 
52024c21f3c2SMarc Zyngier 	return 0;
52034c21f3c2SMarc Zyngier }
52044c21f3c2SMarc Zyngier 
5205935bba7cSArvind Yadav static const struct of_device_id its_device_id[] = {
52064c21f3c2SMarc Zyngier 	{	.compatible	= "arm,gic-v3-its",	},
52074c21f3c2SMarc Zyngier 	{},
52084c21f3c2SMarc Zyngier };
52094c21f3c2SMarc Zyngier 
5210db40f0a7STomasz Nowicki static int __init its_of_probe(struct device_node *node)
52114c21f3c2SMarc Zyngier {
52124c21f3c2SMarc Zyngier 	struct device_node *np;
5213db40f0a7STomasz Nowicki 	struct resource res;
52144c21f3c2SMarc Zyngier 
52154c21f3c2SMarc Zyngier 	for (np = of_find_matching_node(node, its_device_id); np;
52164c21f3c2SMarc Zyngier 	     np = of_find_matching_node(np, its_device_id)) {
521795a25625SStephen Boyd 		if (!of_device_is_available(np))
521895a25625SStephen Boyd 			continue;
5219d14ae5e6STomasz Nowicki 		if (!of_property_read_bool(np, "msi-controller")) {
5220e81f54c6SRob Herring 			pr_warn("%pOF: no msi-controller property, ITS ignored\n",
5221e81f54c6SRob Herring 				np);
5222d14ae5e6STomasz Nowicki 			continue;
5223d14ae5e6STomasz Nowicki 		}
5224d14ae5e6STomasz Nowicki 
5225db40f0a7STomasz Nowicki 		if (of_address_to_resource(np, 0, &res)) {
5226e81f54c6SRob Herring 			pr_warn("%pOF: no regs?\n", np);
5227db40f0a7STomasz Nowicki 			continue;
52284c21f3c2SMarc Zyngier 		}
52294c21f3c2SMarc Zyngier 
5230db40f0a7STomasz Nowicki 		its_probe_one(&res, &np->fwnode, of_node_to_nid(np));
5231db40f0a7STomasz Nowicki 	}
5232db40f0a7STomasz Nowicki 	return 0;
5233db40f0a7STomasz Nowicki }
5234db40f0a7STomasz Nowicki 
52353f010cf1STomasz Nowicki #ifdef CONFIG_ACPI
52363f010cf1STomasz Nowicki 
52373f010cf1STomasz Nowicki #define ACPI_GICV3_ITS_MEM_SIZE (SZ_128K)
52383f010cf1STomasz Nowicki 
5239d1ce263fSRobert Richter #ifdef CONFIG_ACPI_NUMA
5240dbd2b826SGanapatrao Kulkarni struct its_srat_map {
5241dbd2b826SGanapatrao Kulkarni 	/* numa node id */
5242dbd2b826SGanapatrao Kulkarni 	u32	numa_node;
5243dbd2b826SGanapatrao Kulkarni 	/* GIC ITS ID */
5244dbd2b826SGanapatrao Kulkarni 	u32	its_id;
5245dbd2b826SGanapatrao Kulkarni };
5246dbd2b826SGanapatrao Kulkarni 
5247fdf6e7a8SHanjun Guo static struct its_srat_map *its_srat_maps __initdata;
5248dbd2b826SGanapatrao Kulkarni static int its_in_srat __initdata;
5249dbd2b826SGanapatrao Kulkarni 
5250dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id)
5251dbd2b826SGanapatrao Kulkarni {
5252dbd2b826SGanapatrao Kulkarni 	int i;
5253dbd2b826SGanapatrao Kulkarni 
5254dbd2b826SGanapatrao Kulkarni 	for (i = 0; i < its_in_srat; i++) {
5255dbd2b826SGanapatrao Kulkarni 		if (its_id == its_srat_maps[i].its_id)
5256dbd2b826SGanapatrao Kulkarni 			return its_srat_maps[i].numa_node;
5257dbd2b826SGanapatrao Kulkarni 	}
5258dbd2b826SGanapatrao Kulkarni 	return NUMA_NO_NODE;
5259dbd2b826SGanapatrao Kulkarni }
5260dbd2b826SGanapatrao Kulkarni 
526160574d1eSKeith Busch static int __init gic_acpi_match_srat_its(union acpi_subtable_headers *header,
5262fdf6e7a8SHanjun Guo 					  const unsigned long end)
5263fdf6e7a8SHanjun Guo {
5264fdf6e7a8SHanjun Guo 	return 0;
5265fdf6e7a8SHanjun Guo }
5266fdf6e7a8SHanjun Guo 
526760574d1eSKeith Busch static int __init gic_acpi_parse_srat_its(union acpi_subtable_headers *header,
5268dbd2b826SGanapatrao Kulkarni 			 const unsigned long end)
5269dbd2b826SGanapatrao Kulkarni {
5270dbd2b826SGanapatrao Kulkarni 	int node;
5271dbd2b826SGanapatrao Kulkarni 	struct acpi_srat_gic_its_affinity *its_affinity;
5272dbd2b826SGanapatrao Kulkarni 
5273dbd2b826SGanapatrao Kulkarni 	its_affinity = (struct acpi_srat_gic_its_affinity *)header;
5274dbd2b826SGanapatrao Kulkarni 	if (!its_affinity)
5275dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
5276dbd2b826SGanapatrao Kulkarni 
5277dbd2b826SGanapatrao Kulkarni 	if (its_affinity->header.length < sizeof(*its_affinity)) {
5278dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid header length %d in ITS affinity\n",
5279dbd2b826SGanapatrao Kulkarni 			its_affinity->header.length);
5280dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
5281dbd2b826SGanapatrao Kulkarni 	}
5282dbd2b826SGanapatrao Kulkarni 
528395ac5bf4SJonathan Cameron 	/*
528495ac5bf4SJonathan Cameron 	 * Note that in theory a new proximity node could be created by this
528595ac5bf4SJonathan Cameron 	 * entry as it is an SRAT resource allocation structure.
528695ac5bf4SJonathan Cameron 	 * We do not currently support doing so.
528795ac5bf4SJonathan Cameron 	 */
528895ac5bf4SJonathan Cameron 	node = pxm_to_node(its_affinity->proximity_domain);
5289dbd2b826SGanapatrao Kulkarni 
5290dbd2b826SGanapatrao Kulkarni 	if (node == NUMA_NO_NODE || node >= MAX_NUMNODES) {
5291dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid NUMA node %d in ITS affinity\n", node);
5292dbd2b826SGanapatrao Kulkarni 		return 0;
5293dbd2b826SGanapatrao Kulkarni 	}
5294dbd2b826SGanapatrao Kulkarni 
5295dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].numa_node = node;
5296dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].its_id = its_affinity->its_id;
5297dbd2b826SGanapatrao Kulkarni 	its_in_srat++;
5298dbd2b826SGanapatrao Kulkarni 	pr_info("SRAT: PXM %d -> ITS %d -> Node %d\n",
5299dbd2b826SGanapatrao Kulkarni 		its_affinity->proximity_domain, its_affinity->its_id, node);
5300dbd2b826SGanapatrao Kulkarni 
5301dbd2b826SGanapatrao Kulkarni 	return 0;
5302dbd2b826SGanapatrao Kulkarni }
5303dbd2b826SGanapatrao Kulkarni 
5304dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)
5305dbd2b826SGanapatrao Kulkarni {
5306fdf6e7a8SHanjun Guo 	int count;
5307fdf6e7a8SHanjun Guo 
5308fdf6e7a8SHanjun Guo 	count = acpi_table_parse_entries(ACPI_SIG_SRAT,
5309fdf6e7a8SHanjun Guo 			sizeof(struct acpi_table_srat),
5310fdf6e7a8SHanjun Guo 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
5311fdf6e7a8SHanjun Guo 			gic_acpi_match_srat_its, 0);
5312fdf6e7a8SHanjun Guo 	if (count <= 0)
5313fdf6e7a8SHanjun Guo 		return;
5314fdf6e7a8SHanjun Guo 
53156da2ec56SKees Cook 	its_srat_maps = kmalloc_array(count, sizeof(struct its_srat_map),
5316fdf6e7a8SHanjun Guo 				      GFP_KERNEL);
5317944a1a17SZhen Lei 	if (!its_srat_maps)
5318fdf6e7a8SHanjun Guo 		return;
5319fdf6e7a8SHanjun Guo 
5320dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_entries(ACPI_SIG_SRAT,
5321dbd2b826SGanapatrao Kulkarni 			sizeof(struct acpi_table_srat),
5322dbd2b826SGanapatrao Kulkarni 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
5323dbd2b826SGanapatrao Kulkarni 			gic_acpi_parse_srat_its, 0);
5324dbd2b826SGanapatrao Kulkarni }
5325fdf6e7a8SHanjun Guo 
5326fdf6e7a8SHanjun Guo /* free the its_srat_maps after ITS probing */
5327fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void)
5328fdf6e7a8SHanjun Guo {
5329fdf6e7a8SHanjun Guo 	kfree(its_srat_maps);
5330fdf6e7a8SHanjun Guo }
5331dbd2b826SGanapatrao Kulkarni #else
5332dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)	{ }
5333dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id) { return NUMA_NO_NODE; }
5334fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void) { }
5335dbd2b826SGanapatrao Kulkarni #endif
5336dbd2b826SGanapatrao Kulkarni 
533760574d1eSKeith Busch static int __init gic_acpi_parse_madt_its(union acpi_subtable_headers *header,
53383f010cf1STomasz Nowicki 					  const unsigned long end)
53393f010cf1STomasz Nowicki {
53403f010cf1STomasz Nowicki 	struct acpi_madt_generic_translator *its_entry;
53413f010cf1STomasz Nowicki 	struct fwnode_handle *dom_handle;
53423f010cf1STomasz Nowicki 	struct resource res;
53433f010cf1STomasz Nowicki 	int err;
53443f010cf1STomasz Nowicki 
53453f010cf1STomasz Nowicki 	its_entry = (struct acpi_madt_generic_translator *)header;
53463f010cf1STomasz Nowicki 	memset(&res, 0, sizeof(res));
53473f010cf1STomasz Nowicki 	res.start = its_entry->base_address;
53483f010cf1STomasz Nowicki 	res.end = its_entry->base_address + ACPI_GICV3_ITS_MEM_SIZE - 1;
53493f010cf1STomasz Nowicki 	res.flags = IORESOURCE_MEM;
53503f010cf1STomasz Nowicki 
53515778cc77SMarc Zyngier 	dom_handle = irq_domain_alloc_fwnode(&res.start);
53523f010cf1STomasz Nowicki 	if (!dom_handle) {
53533f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to allocate GICv3 ITS domain token\n",
53543f010cf1STomasz Nowicki 		       &res.start);
53553f010cf1STomasz Nowicki 		return -ENOMEM;
53563f010cf1STomasz Nowicki 	}
53573f010cf1STomasz Nowicki 
53588b4282e6SShameer Kolothum 	err = iort_register_domain_token(its_entry->translation_id, res.start,
53598b4282e6SShameer Kolothum 					 dom_handle);
53603f010cf1STomasz Nowicki 	if (err) {
53613f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to register GICv3 ITS domain token (ITS ID %d) to IORT\n",
53623f010cf1STomasz Nowicki 		       &res.start, its_entry->translation_id);
53633f010cf1STomasz Nowicki 		goto dom_err;
53643f010cf1STomasz Nowicki 	}
53653f010cf1STomasz Nowicki 
5366dbd2b826SGanapatrao Kulkarni 	err = its_probe_one(&res, dom_handle,
5367dbd2b826SGanapatrao Kulkarni 			acpi_get_its_numa_node(its_entry->translation_id));
53683f010cf1STomasz Nowicki 	if (!err)
53693f010cf1STomasz Nowicki 		return 0;
53703f010cf1STomasz Nowicki 
53713f010cf1STomasz Nowicki 	iort_deregister_domain_token(its_entry->translation_id);
53723f010cf1STomasz Nowicki dom_err:
53733f010cf1STomasz Nowicki 	irq_domain_free_fwnode(dom_handle);
53743f010cf1STomasz Nowicki 	return err;
53753f010cf1STomasz Nowicki }
53763f010cf1STomasz Nowicki 
53773f010cf1STomasz Nowicki static void __init its_acpi_probe(void)
53783f010cf1STomasz Nowicki {
5379dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_srat_its();
53803f010cf1STomasz Nowicki 	acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_TRANSLATOR,
53813f010cf1STomasz Nowicki 			      gic_acpi_parse_madt_its, 0);
5382fdf6e7a8SHanjun Guo 	acpi_its_srat_maps_free();
53833f010cf1STomasz Nowicki }
53843f010cf1STomasz Nowicki #else
53853f010cf1STomasz Nowicki static void __init its_acpi_probe(void) { }
53863f010cf1STomasz Nowicki #endif
53873f010cf1STomasz Nowicki 
5388db40f0a7STomasz Nowicki int __init its_init(struct fwnode_handle *handle, struct rdists *rdists,
5389db40f0a7STomasz Nowicki 		    struct irq_domain *parent_domain)
5390db40f0a7STomasz Nowicki {
5391db40f0a7STomasz Nowicki 	struct device_node *of_node;
53928fff27aeSMarc Zyngier 	struct its_node *its;
53938fff27aeSMarc Zyngier 	bool has_v4 = false;
53943c40706dSMarc Zyngier 	bool has_v4_1 = false;
53958fff27aeSMarc Zyngier 	int err;
5396db40f0a7STomasz Nowicki 
53975e516846SMarc Zyngier 	gic_rdists = rdists;
53985e516846SMarc Zyngier 
5399db40f0a7STomasz Nowicki 	its_parent = parent_domain;
5400db40f0a7STomasz Nowicki 	of_node = to_of_node(handle);
5401db40f0a7STomasz Nowicki 	if (of_node)
5402db40f0a7STomasz Nowicki 		its_of_probe(of_node);
5403db40f0a7STomasz Nowicki 	else
54043f010cf1STomasz Nowicki 		its_acpi_probe();
5405db40f0a7STomasz Nowicki 
54064c21f3c2SMarc Zyngier 	if (list_empty(&its_nodes)) {
54074c21f3c2SMarc Zyngier 		pr_warn("ITS: No ITS available, not enabling LPIs\n");
54084c21f3c2SMarc Zyngier 		return -ENXIO;
54094c21f3c2SMarc Zyngier 	}
54104c21f3c2SMarc Zyngier 
541111e37d35SMarc Zyngier 	err = allocate_lpi_tables();
54128fff27aeSMarc Zyngier 	if (err)
54138fff27aeSMarc Zyngier 		return err;
54148fff27aeSMarc Zyngier 
54153c40706dSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
54160dd57fedSMarc Zyngier 		has_v4 |= is_v4(its);
54173c40706dSMarc Zyngier 		has_v4_1 |= is_v4_1(its);
54183c40706dSMarc Zyngier 	}
54193c40706dSMarc Zyngier 
54203c40706dSMarc Zyngier 	/* Don't bother with inconsistent systems */
54213c40706dSMarc Zyngier 	if (WARN_ON(!has_v4_1 && rdists->has_rvpeid))
54223c40706dSMarc Zyngier 		rdists->has_rvpeid = false;
54238fff27aeSMarc Zyngier 
54248fff27aeSMarc Zyngier 	if (has_v4 & rdists->has_vlpis) {
5425166cba71SMarc Zyngier 		const struct irq_domain_ops *sgi_ops;
5426166cba71SMarc Zyngier 
5427166cba71SMarc Zyngier 		if (has_v4_1)
5428166cba71SMarc Zyngier 			sgi_ops = &its_sgi_domain_ops;
5429166cba71SMarc Zyngier 		else
5430166cba71SMarc Zyngier 			sgi_ops = NULL;
5431166cba71SMarc Zyngier 
54323d63cb53SMarc Zyngier 		if (its_init_vpe_domain() ||
5433166cba71SMarc Zyngier 		    its_init_v4(parent_domain, &its_vpe_domain_ops, sgi_ops)) {
54348fff27aeSMarc Zyngier 			rdists->has_vlpis = false;
54358fff27aeSMarc Zyngier 			pr_err("ITS: Disabling GICv4 support\n");
54368fff27aeSMarc Zyngier 		}
54378fff27aeSMarc Zyngier 	}
54388fff27aeSMarc Zyngier 
5439dba0bc7bSDerek Basehore 	register_syscore_ops(&its_syscore_ops);
5440dba0bc7bSDerek Basehore 
54418fff27aeSMarc Zyngier 	return 0;
54424c21f3c2SMarc Zyngier }
5443