1cc2d3216SMarc Zyngier /*
2d7276b80SMarc Zyngier  * Copyright (C) 2013-2017 ARM Limited, All Rights Reserved.
3cc2d3216SMarc Zyngier  * Author: Marc Zyngier <marc.zyngier@arm.com>
4cc2d3216SMarc Zyngier  *
5cc2d3216SMarc Zyngier  * This program is free software; you can redistribute it and/or modify
6cc2d3216SMarc Zyngier  * it under the terms of the GNU General Public License version 2 as
7cc2d3216SMarc Zyngier  * published by the Free Software Foundation.
8cc2d3216SMarc Zyngier  *
9cc2d3216SMarc Zyngier  * This program is distributed in the hope that it will be useful,
10cc2d3216SMarc Zyngier  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11cc2d3216SMarc Zyngier  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12cc2d3216SMarc Zyngier  * GNU General Public License for more details.
13cc2d3216SMarc Zyngier  *
14cc2d3216SMarc Zyngier  * You should have received a copy of the GNU General Public License
15cc2d3216SMarc Zyngier  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
16cc2d3216SMarc Zyngier  */
17cc2d3216SMarc Zyngier 
183f010cf1STomasz Nowicki #include <linux/acpi.h>
198d3554b8SHanjun Guo #include <linux/acpi_iort.h>
20cc2d3216SMarc Zyngier #include <linux/bitmap.h>
21cc2d3216SMarc Zyngier #include <linux/cpu.h>
22cc2d3216SMarc Zyngier #include <linux/delay.h>
2344bb7e24SRobin Murphy #include <linux/dma-iommu.h>
24cc2d3216SMarc Zyngier #include <linux/interrupt.h>
253f010cf1STomasz Nowicki #include <linux/irqdomain.h>
26cc2d3216SMarc Zyngier #include <linux/log2.h>
27cc2d3216SMarc Zyngier #include <linux/mm.h>
28cc2d3216SMarc Zyngier #include <linux/msi.h>
29cc2d3216SMarc Zyngier #include <linux/of.h>
30cc2d3216SMarc Zyngier #include <linux/of_address.h>
31cc2d3216SMarc Zyngier #include <linux/of_irq.h>
32cc2d3216SMarc Zyngier #include <linux/of_pci.h>
33cc2d3216SMarc Zyngier #include <linux/of_platform.h>
34cc2d3216SMarc Zyngier #include <linux/percpu.h>
35cc2d3216SMarc Zyngier #include <linux/slab.h>
36cc2d3216SMarc Zyngier 
3741a83e06SJoel Porquet #include <linux/irqchip.h>
38cc2d3216SMarc Zyngier #include <linux/irqchip/arm-gic-v3.h>
39c808eea8SMarc Zyngier #include <linux/irqchip/arm-gic-v4.h>
40cc2d3216SMarc Zyngier 
41cc2d3216SMarc Zyngier #include <asm/cputype.h>
42cc2d3216SMarc Zyngier #include <asm/exception.h>
43cc2d3216SMarc Zyngier 
4467510ccaSRobert Richter #include "irq-gic-common.h"
4567510ccaSRobert Richter 
4694100970SRobert Richter #define ITS_FLAGS_CMDQ_NEEDS_FLUSHING		(1ULL << 0)
4794100970SRobert Richter #define ITS_FLAGS_WORKAROUND_CAVIUM_22375	(1ULL << 1)
48fbf8f40eSGanapatrao Kulkarni #define ITS_FLAGS_WORKAROUND_CAVIUM_23144	(1ULL << 2)
49cc2d3216SMarc Zyngier 
50c48ed51cSMarc Zyngier #define RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING	(1 << 0)
51c48ed51cSMarc Zyngier 
52a13b0404SMarc Zyngier static u32 lpi_id_bits;
53a13b0404SMarc Zyngier 
54a13b0404SMarc Zyngier /*
55a13b0404SMarc Zyngier  * We allocate memory for PROPBASE to cover 2 ^ lpi_id_bits LPIs to
56a13b0404SMarc Zyngier  * deal with (one configuration byte per interrupt). PENDBASE has to
57a13b0404SMarc Zyngier  * be 64kB aligned (one bit per LPI, plus 8192 bits for SPI/PPI/SGI).
58a13b0404SMarc Zyngier  */
59a13b0404SMarc Zyngier #define LPI_NRBITS		lpi_id_bits
60a13b0404SMarc Zyngier #define LPI_PROPBASE_SZ		ALIGN(BIT(LPI_NRBITS), SZ_64K)
61a13b0404SMarc Zyngier #define LPI_PENDBASE_SZ		ALIGN(BIT(LPI_NRBITS) / 8, SZ_64K)
62a13b0404SMarc Zyngier 
63a13b0404SMarc Zyngier #define LPI_PROP_DEFAULT_PRIO	0xa0
64a13b0404SMarc Zyngier 
65cc2d3216SMarc Zyngier /*
66cc2d3216SMarc Zyngier  * Collection structure - just an ID, and a redistributor address to
67cc2d3216SMarc Zyngier  * ping. We use one per CPU as a bag of interrupts assigned to this
68cc2d3216SMarc Zyngier  * CPU.
69cc2d3216SMarc Zyngier  */
70cc2d3216SMarc Zyngier struct its_collection {
71cc2d3216SMarc Zyngier 	u64			target_address;
72cc2d3216SMarc Zyngier 	u16			col_id;
73cc2d3216SMarc Zyngier };
74cc2d3216SMarc Zyngier 
75cc2d3216SMarc Zyngier /*
769347359aSShanker Donthineni  * The ITS_BASER structure - contains memory information, cached
779347359aSShanker Donthineni  * value of BASER register configuration and ITS page size.
78466b7d16SShanker Donthineni  */
79466b7d16SShanker Donthineni struct its_baser {
80466b7d16SShanker Donthineni 	void		*base;
81466b7d16SShanker Donthineni 	u64		val;
82466b7d16SShanker Donthineni 	u32		order;
839347359aSShanker Donthineni 	u32		psz;
84466b7d16SShanker Donthineni };
85466b7d16SShanker Donthineni 
86558b0165SArd Biesheuvel struct its_device;
87558b0165SArd Biesheuvel 
88466b7d16SShanker Donthineni /*
89cc2d3216SMarc Zyngier  * The ITS structure - contains most of the infrastructure, with the
90841514abSMarc Zyngier  * top-level MSI domain, the command queue, the collections, and the
91841514abSMarc Zyngier  * list of devices writing to it.
92cc2d3216SMarc Zyngier  */
93cc2d3216SMarc Zyngier struct its_node {
94cc2d3216SMarc Zyngier 	raw_spinlock_t		lock;
95cc2d3216SMarc Zyngier 	struct list_head	entry;
96cc2d3216SMarc Zyngier 	void __iomem		*base;
97db40f0a7STomasz Nowicki 	phys_addr_t		phys_base;
98cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_base;
99cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_write;
100466b7d16SShanker Donthineni 	struct its_baser	tables[GITS_BASER_NR_REGS];
101cc2d3216SMarc Zyngier 	struct its_collection	*collections;
102558b0165SArd Biesheuvel 	struct fwnode_handle	*fwnode_handle;
103558b0165SArd Biesheuvel 	u64			(*get_msi_base)(struct its_device *its_dev);
104cc2d3216SMarc Zyngier 	struct list_head	its_device_list;
105cc2d3216SMarc Zyngier 	u64			flags;
106debf6d02SMarc Zyngier 	unsigned long		list_nr;
107cc2d3216SMarc Zyngier 	u32			ite_size;
108466b7d16SShanker Donthineni 	u32			device_ids;
109fbf8f40eSGanapatrao Kulkarni 	int			numa_node;
110558b0165SArd Biesheuvel 	unsigned int		msi_domain_flags;
111558b0165SArd Biesheuvel 	u32			pre_its_base; /* for Socionext Synquacer */
1123dfa576bSMarc Zyngier 	bool			is_v4;
1135c9a882eSMarc Zyngier 	int			vlpi_redist_offset;
114cc2d3216SMarc Zyngier };
115cc2d3216SMarc Zyngier 
116cc2d3216SMarc Zyngier #define ITS_ITT_ALIGN		SZ_256
117cc2d3216SMarc Zyngier 
11832bd44dcSShanker Donthineni /* The maximum number of VPEID bits supported by VLPI commands */
11932bd44dcSShanker Donthineni #define ITS_MAX_VPEID_BITS	(16)
12032bd44dcSShanker Donthineni #define ITS_MAX_VPEID		(1 << (ITS_MAX_VPEID_BITS))
12132bd44dcSShanker Donthineni 
1222eca0d6cSShanker Donthineni /* Convert page order to size in bytes */
1232eca0d6cSShanker Donthineni #define PAGE_ORDER_TO_SIZE(o)	(PAGE_SIZE << (o))
1242eca0d6cSShanker Donthineni 
125591e5becSMarc Zyngier struct event_lpi_map {
126591e5becSMarc Zyngier 	unsigned long		*lpi_map;
127591e5becSMarc Zyngier 	u16			*col_map;
128591e5becSMarc Zyngier 	irq_hw_number_t		lpi_base;
129591e5becSMarc Zyngier 	int			nr_lpis;
130d011e4e6SMarc Zyngier 	struct mutex		vlpi_lock;
131d011e4e6SMarc Zyngier 	struct its_vm		*vm;
132d011e4e6SMarc Zyngier 	struct its_vlpi_map	*vlpi_maps;
133d011e4e6SMarc Zyngier 	int			nr_vlpis;
134591e5becSMarc Zyngier };
135591e5becSMarc Zyngier 
136cc2d3216SMarc Zyngier /*
137d011e4e6SMarc Zyngier  * The ITS view of a device - belongs to an ITS, owns an interrupt
138d011e4e6SMarc Zyngier  * translation table, and a list of interrupts.  If it some of its
139d011e4e6SMarc Zyngier  * LPIs are injected into a guest (GICv4), the event_map.vm field
140d011e4e6SMarc Zyngier  * indicates which one.
141cc2d3216SMarc Zyngier  */
142cc2d3216SMarc Zyngier struct its_device {
143cc2d3216SMarc Zyngier 	struct list_head	entry;
144cc2d3216SMarc Zyngier 	struct its_node		*its;
145591e5becSMarc Zyngier 	struct event_lpi_map	event_map;
146cc2d3216SMarc Zyngier 	void			*itt;
147cc2d3216SMarc Zyngier 	u32			nr_ites;
148cc2d3216SMarc Zyngier 	u32			device_id;
149cc2d3216SMarc Zyngier };
150cc2d3216SMarc Zyngier 
15120b3d54eSMarc Zyngier static struct {
15220b3d54eSMarc Zyngier 	raw_spinlock_t		lock;
15320b3d54eSMarc Zyngier 	struct its_device	*dev;
15420b3d54eSMarc Zyngier 	struct its_vpe		**vpes;
15520b3d54eSMarc Zyngier 	int			next_victim;
15620b3d54eSMarc Zyngier } vpe_proxy;
15720b3d54eSMarc Zyngier 
1581ac19ca6SMarc Zyngier static LIST_HEAD(its_nodes);
1591ac19ca6SMarc Zyngier static DEFINE_SPINLOCK(its_lock);
1601ac19ca6SMarc Zyngier static struct rdists *gic_rdists;
161db40f0a7STomasz Nowicki static struct irq_domain *its_parent;
1621ac19ca6SMarc Zyngier 
1633dfa576bSMarc Zyngier static unsigned long its_list_map;
1643171a47aSMarc Zyngier static u16 vmovp_seq_num;
1653171a47aSMarc Zyngier static DEFINE_RAW_SPINLOCK(vmovp_lock);
1663171a47aSMarc Zyngier 
1677d75bbb4SMarc Zyngier static DEFINE_IDA(its_vpeid_ida);
1683dfa576bSMarc Zyngier 
1691ac19ca6SMarc Zyngier #define gic_data_rdist()		(raw_cpu_ptr(gic_rdists->rdist))
1701ac19ca6SMarc Zyngier #define gic_data_rdist_rd_base()	(gic_data_rdist()->rd_base)
171e643d803SMarc Zyngier #define gic_data_rdist_vlpi_base()	(gic_data_rdist_rd_base() + SZ_128K)
1721ac19ca6SMarc Zyngier 
173591e5becSMarc Zyngier static struct its_collection *dev_event_to_col(struct its_device *its_dev,
174591e5becSMarc Zyngier 					       u32 event)
175591e5becSMarc Zyngier {
176591e5becSMarc Zyngier 	struct its_node *its = its_dev->its;
177591e5becSMarc Zyngier 
178591e5becSMarc Zyngier 	return its->collections + its_dev->event_map.col_map[event];
179591e5becSMarc Zyngier }
180591e5becSMarc Zyngier 
181cc2d3216SMarc Zyngier /*
182cc2d3216SMarc Zyngier  * ITS command descriptors - parameters to be encoded in a command
183cc2d3216SMarc Zyngier  * block.
184cc2d3216SMarc Zyngier  */
185cc2d3216SMarc Zyngier struct its_cmd_desc {
186cc2d3216SMarc Zyngier 	union {
187cc2d3216SMarc Zyngier 		struct {
188cc2d3216SMarc Zyngier 			struct its_device *dev;
189cc2d3216SMarc Zyngier 			u32 event_id;
190cc2d3216SMarc Zyngier 		} its_inv_cmd;
191cc2d3216SMarc Zyngier 
192cc2d3216SMarc Zyngier 		struct {
193cc2d3216SMarc Zyngier 			struct its_device *dev;
194cc2d3216SMarc Zyngier 			u32 event_id;
1958d85dcedSMarc Zyngier 		} its_clear_cmd;
1968d85dcedSMarc Zyngier 
1978d85dcedSMarc Zyngier 		struct {
1988d85dcedSMarc Zyngier 			struct its_device *dev;
1998d85dcedSMarc Zyngier 			u32 event_id;
200cc2d3216SMarc Zyngier 		} its_int_cmd;
201cc2d3216SMarc Zyngier 
202cc2d3216SMarc Zyngier 		struct {
203cc2d3216SMarc Zyngier 			struct its_device *dev;
204cc2d3216SMarc Zyngier 			int valid;
205cc2d3216SMarc Zyngier 		} its_mapd_cmd;
206cc2d3216SMarc Zyngier 
207cc2d3216SMarc Zyngier 		struct {
208cc2d3216SMarc Zyngier 			struct its_collection *col;
209cc2d3216SMarc Zyngier 			int valid;
210cc2d3216SMarc Zyngier 		} its_mapc_cmd;
211cc2d3216SMarc Zyngier 
212cc2d3216SMarc Zyngier 		struct {
213cc2d3216SMarc Zyngier 			struct its_device *dev;
214cc2d3216SMarc Zyngier 			u32 phys_id;
215cc2d3216SMarc Zyngier 			u32 event_id;
2166a25ad3aSMarc Zyngier 		} its_mapti_cmd;
217cc2d3216SMarc Zyngier 
218cc2d3216SMarc Zyngier 		struct {
219cc2d3216SMarc Zyngier 			struct its_device *dev;
220cc2d3216SMarc Zyngier 			struct its_collection *col;
221591e5becSMarc Zyngier 			u32 event_id;
222cc2d3216SMarc Zyngier 		} its_movi_cmd;
223cc2d3216SMarc Zyngier 
224cc2d3216SMarc Zyngier 		struct {
225cc2d3216SMarc Zyngier 			struct its_device *dev;
226cc2d3216SMarc Zyngier 			u32 event_id;
227cc2d3216SMarc Zyngier 		} its_discard_cmd;
228cc2d3216SMarc Zyngier 
229cc2d3216SMarc Zyngier 		struct {
230cc2d3216SMarc Zyngier 			struct its_collection *col;
231cc2d3216SMarc Zyngier 		} its_invall_cmd;
232d011e4e6SMarc Zyngier 
233d011e4e6SMarc Zyngier 		struct {
234d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
235eb78192bSMarc Zyngier 		} its_vinvall_cmd;
236eb78192bSMarc Zyngier 
237eb78192bSMarc Zyngier 		struct {
238eb78192bSMarc Zyngier 			struct its_vpe *vpe;
239eb78192bSMarc Zyngier 			struct its_collection *col;
240eb78192bSMarc Zyngier 			bool valid;
241eb78192bSMarc Zyngier 		} its_vmapp_cmd;
242eb78192bSMarc Zyngier 
243eb78192bSMarc Zyngier 		struct {
244eb78192bSMarc Zyngier 			struct its_vpe *vpe;
245d011e4e6SMarc Zyngier 			struct its_device *dev;
246d011e4e6SMarc Zyngier 			u32 virt_id;
247d011e4e6SMarc Zyngier 			u32 event_id;
248d011e4e6SMarc Zyngier 			bool db_enabled;
249d011e4e6SMarc Zyngier 		} its_vmapti_cmd;
250d011e4e6SMarc Zyngier 
251d011e4e6SMarc Zyngier 		struct {
252d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
253d011e4e6SMarc Zyngier 			struct its_device *dev;
254d011e4e6SMarc Zyngier 			u32 event_id;
255d011e4e6SMarc Zyngier 			bool db_enabled;
256d011e4e6SMarc Zyngier 		} its_vmovi_cmd;
2573171a47aSMarc Zyngier 
2583171a47aSMarc Zyngier 		struct {
2593171a47aSMarc Zyngier 			struct its_vpe *vpe;
2603171a47aSMarc Zyngier 			struct its_collection *col;
2613171a47aSMarc Zyngier 			u16 seq_num;
2623171a47aSMarc Zyngier 			u16 its_list;
2633171a47aSMarc Zyngier 		} its_vmovp_cmd;
264cc2d3216SMarc Zyngier 	};
265cc2d3216SMarc Zyngier };
266cc2d3216SMarc Zyngier 
267cc2d3216SMarc Zyngier /*
268cc2d3216SMarc Zyngier  * The ITS command block, which is what the ITS actually parses.
269cc2d3216SMarc Zyngier  */
270cc2d3216SMarc Zyngier struct its_cmd_block {
271cc2d3216SMarc Zyngier 	u64	raw_cmd[4];
272cc2d3216SMarc Zyngier };
273cc2d3216SMarc Zyngier 
274cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_SZ		SZ_64K
275cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_NR_ENTRIES	(ITS_CMD_QUEUE_SZ / sizeof(struct its_cmd_block))
276cc2d3216SMarc Zyngier 
27767047f90SMarc Zyngier typedef struct its_collection *(*its_cmd_builder_t)(struct its_node *,
27867047f90SMarc Zyngier 						    struct its_cmd_block *,
279cc2d3216SMarc Zyngier 						    struct its_cmd_desc *);
280cc2d3216SMarc Zyngier 
28167047f90SMarc Zyngier typedef struct its_vpe *(*its_cmd_vbuilder_t)(struct its_node *,
28267047f90SMarc Zyngier 					      struct its_cmd_block *,
283d011e4e6SMarc Zyngier 					      struct its_cmd_desc *);
284d011e4e6SMarc Zyngier 
2854d36f136SMarc Zyngier static void its_mask_encode(u64 *raw_cmd, u64 val, int h, int l)
2864d36f136SMarc Zyngier {
2874d36f136SMarc Zyngier 	u64 mask = GENMASK_ULL(h, l);
2884d36f136SMarc Zyngier 	*raw_cmd &= ~mask;
2894d36f136SMarc Zyngier 	*raw_cmd |= (val << l) & mask;
2904d36f136SMarc Zyngier }
2914d36f136SMarc Zyngier 
292cc2d3216SMarc Zyngier static void its_encode_cmd(struct its_cmd_block *cmd, u8 cmd_nr)
293cc2d3216SMarc Zyngier {
2944d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], cmd_nr, 7, 0);
295cc2d3216SMarc Zyngier }
296cc2d3216SMarc Zyngier 
297cc2d3216SMarc Zyngier static void its_encode_devid(struct its_cmd_block *cmd, u32 devid)
298cc2d3216SMarc Zyngier {
2994d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], devid, 63, 32);
300cc2d3216SMarc Zyngier }
301cc2d3216SMarc Zyngier 
302cc2d3216SMarc Zyngier static void its_encode_event_id(struct its_cmd_block *cmd, u32 id)
303cc2d3216SMarc Zyngier {
3044d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], id, 31, 0);
305cc2d3216SMarc Zyngier }
306cc2d3216SMarc Zyngier 
307cc2d3216SMarc Zyngier static void its_encode_phys_id(struct its_cmd_block *cmd, u32 phys_id)
308cc2d3216SMarc Zyngier {
3094d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], phys_id, 63, 32);
310cc2d3216SMarc Zyngier }
311cc2d3216SMarc Zyngier 
312cc2d3216SMarc Zyngier static void its_encode_size(struct its_cmd_block *cmd, u8 size)
313cc2d3216SMarc Zyngier {
3144d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], size, 4, 0);
315cc2d3216SMarc Zyngier }
316cc2d3216SMarc Zyngier 
317cc2d3216SMarc Zyngier static void its_encode_itt(struct its_cmd_block *cmd, u64 itt_addr)
318cc2d3216SMarc Zyngier {
31930ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], itt_addr >> 8, 51, 8);
320cc2d3216SMarc Zyngier }
321cc2d3216SMarc Zyngier 
322cc2d3216SMarc Zyngier static void its_encode_valid(struct its_cmd_block *cmd, int valid)
323cc2d3216SMarc Zyngier {
3244d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], !!valid, 63, 63);
325cc2d3216SMarc Zyngier }
326cc2d3216SMarc Zyngier 
327cc2d3216SMarc Zyngier static void its_encode_target(struct its_cmd_block *cmd, u64 target_addr)
328cc2d3216SMarc Zyngier {
32930ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], target_addr >> 16, 51, 16);
330cc2d3216SMarc Zyngier }
331cc2d3216SMarc Zyngier 
332cc2d3216SMarc Zyngier static void its_encode_collection(struct its_cmd_block *cmd, u16 col)
333cc2d3216SMarc Zyngier {
3344d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], col, 15, 0);
335cc2d3216SMarc Zyngier }
336cc2d3216SMarc Zyngier 
337d011e4e6SMarc Zyngier static void its_encode_vpeid(struct its_cmd_block *cmd, u16 vpeid)
338d011e4e6SMarc Zyngier {
339d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpeid, 47, 32);
340d011e4e6SMarc Zyngier }
341d011e4e6SMarc Zyngier 
342d011e4e6SMarc Zyngier static void its_encode_virt_id(struct its_cmd_block *cmd, u32 virt_id)
343d011e4e6SMarc Zyngier {
344d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], virt_id, 31, 0);
345d011e4e6SMarc Zyngier }
346d011e4e6SMarc Zyngier 
347d011e4e6SMarc Zyngier static void its_encode_db_phys_id(struct its_cmd_block *cmd, u32 db_phys_id)
348d011e4e6SMarc Zyngier {
349d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_phys_id, 63, 32);
350d011e4e6SMarc Zyngier }
351d011e4e6SMarc Zyngier 
352d011e4e6SMarc Zyngier static void its_encode_db_valid(struct its_cmd_block *cmd, bool db_valid)
353d011e4e6SMarc Zyngier {
354d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_valid, 0, 0);
355d011e4e6SMarc Zyngier }
356d011e4e6SMarc Zyngier 
3573171a47aSMarc Zyngier static void its_encode_seq_num(struct its_cmd_block *cmd, u16 seq_num)
3583171a47aSMarc Zyngier {
3593171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], seq_num, 47, 32);
3603171a47aSMarc Zyngier }
3613171a47aSMarc Zyngier 
3623171a47aSMarc Zyngier static void its_encode_its_list(struct its_cmd_block *cmd, u16 its_list)
3633171a47aSMarc Zyngier {
3643171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], its_list, 15, 0);
3653171a47aSMarc Zyngier }
3663171a47aSMarc Zyngier 
367eb78192bSMarc Zyngier static void its_encode_vpt_addr(struct its_cmd_block *cmd, u64 vpt_pa)
368eb78192bSMarc Zyngier {
36930ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[3], vpt_pa >> 16, 51, 16);
370eb78192bSMarc Zyngier }
371eb78192bSMarc Zyngier 
372eb78192bSMarc Zyngier static void its_encode_vpt_size(struct its_cmd_block *cmd, u8 vpt_size)
373eb78192bSMarc Zyngier {
374eb78192bSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpt_size, 4, 0);
375eb78192bSMarc Zyngier }
376eb78192bSMarc Zyngier 
377cc2d3216SMarc Zyngier static inline void its_fixup_cmd(struct its_cmd_block *cmd)
378cc2d3216SMarc Zyngier {
379cc2d3216SMarc Zyngier 	/* Let's fixup BE commands */
380cc2d3216SMarc Zyngier 	cmd->raw_cmd[0] = cpu_to_le64(cmd->raw_cmd[0]);
381cc2d3216SMarc Zyngier 	cmd->raw_cmd[1] = cpu_to_le64(cmd->raw_cmd[1]);
382cc2d3216SMarc Zyngier 	cmd->raw_cmd[2] = cpu_to_le64(cmd->raw_cmd[2]);
383cc2d3216SMarc Zyngier 	cmd->raw_cmd[3] = cpu_to_le64(cmd->raw_cmd[3]);
384cc2d3216SMarc Zyngier }
385cc2d3216SMarc Zyngier 
38667047f90SMarc Zyngier static struct its_collection *its_build_mapd_cmd(struct its_node *its,
38767047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
388cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
389cc2d3216SMarc Zyngier {
390cc2d3216SMarc Zyngier 	unsigned long itt_addr;
391c8481267SMarc Zyngier 	u8 size = ilog2(desc->its_mapd_cmd.dev->nr_ites);
392cc2d3216SMarc Zyngier 
393cc2d3216SMarc Zyngier 	itt_addr = virt_to_phys(desc->its_mapd_cmd.dev->itt);
394cc2d3216SMarc Zyngier 	itt_addr = ALIGN(itt_addr, ITS_ITT_ALIGN);
395cc2d3216SMarc Zyngier 
396cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPD);
397cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_mapd_cmd.dev->device_id);
398cc2d3216SMarc Zyngier 	its_encode_size(cmd, size - 1);
399cc2d3216SMarc Zyngier 	its_encode_itt(cmd, itt_addr);
400cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapd_cmd.valid);
401cc2d3216SMarc Zyngier 
402cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
403cc2d3216SMarc Zyngier 
404591e5becSMarc Zyngier 	return NULL;
405cc2d3216SMarc Zyngier }
406cc2d3216SMarc Zyngier 
40767047f90SMarc Zyngier static struct its_collection *its_build_mapc_cmd(struct its_node *its,
40867047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
409cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
410cc2d3216SMarc Zyngier {
411cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPC);
412cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_mapc_cmd.col->col_id);
413cc2d3216SMarc Zyngier 	its_encode_target(cmd, desc->its_mapc_cmd.col->target_address);
414cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapc_cmd.valid);
415cc2d3216SMarc Zyngier 
416cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
417cc2d3216SMarc Zyngier 
418cc2d3216SMarc Zyngier 	return desc->its_mapc_cmd.col;
419cc2d3216SMarc Zyngier }
420cc2d3216SMarc Zyngier 
42167047f90SMarc Zyngier static struct its_collection *its_build_mapti_cmd(struct its_node *its,
42267047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
423cc2d3216SMarc Zyngier 						  struct its_cmd_desc *desc)
424cc2d3216SMarc Zyngier {
425591e5becSMarc Zyngier 	struct its_collection *col;
426591e5becSMarc Zyngier 
4276a25ad3aSMarc Zyngier 	col = dev_event_to_col(desc->its_mapti_cmd.dev,
4286a25ad3aSMarc Zyngier 			       desc->its_mapti_cmd.event_id);
429591e5becSMarc Zyngier 
4306a25ad3aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPTI);
4316a25ad3aSMarc Zyngier 	its_encode_devid(cmd, desc->its_mapti_cmd.dev->device_id);
4326a25ad3aSMarc Zyngier 	its_encode_event_id(cmd, desc->its_mapti_cmd.event_id);
4336a25ad3aSMarc Zyngier 	its_encode_phys_id(cmd, desc->its_mapti_cmd.phys_id);
434591e5becSMarc Zyngier 	its_encode_collection(cmd, col->col_id);
435cc2d3216SMarc Zyngier 
436cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
437cc2d3216SMarc Zyngier 
438591e5becSMarc Zyngier 	return col;
439cc2d3216SMarc Zyngier }
440cc2d3216SMarc Zyngier 
44167047f90SMarc Zyngier static struct its_collection *its_build_movi_cmd(struct its_node *its,
44267047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
443cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
444cc2d3216SMarc Zyngier {
445591e5becSMarc Zyngier 	struct its_collection *col;
446591e5becSMarc Zyngier 
447591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_movi_cmd.dev,
448591e5becSMarc Zyngier 			       desc->its_movi_cmd.event_id);
449591e5becSMarc Zyngier 
450cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MOVI);
451cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_movi_cmd.dev->device_id);
452591e5becSMarc Zyngier 	its_encode_event_id(cmd, desc->its_movi_cmd.event_id);
453cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_movi_cmd.col->col_id);
454cc2d3216SMarc Zyngier 
455cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
456cc2d3216SMarc Zyngier 
457591e5becSMarc Zyngier 	return col;
458cc2d3216SMarc Zyngier }
459cc2d3216SMarc Zyngier 
46067047f90SMarc Zyngier static struct its_collection *its_build_discard_cmd(struct its_node *its,
46167047f90SMarc Zyngier 						    struct its_cmd_block *cmd,
462cc2d3216SMarc Zyngier 						    struct its_cmd_desc *desc)
463cc2d3216SMarc Zyngier {
464591e5becSMarc Zyngier 	struct its_collection *col;
465591e5becSMarc Zyngier 
466591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_discard_cmd.dev,
467591e5becSMarc Zyngier 			       desc->its_discard_cmd.event_id);
468591e5becSMarc Zyngier 
469cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_DISCARD);
470cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_discard_cmd.dev->device_id);
471cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_discard_cmd.event_id);
472cc2d3216SMarc Zyngier 
473cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
474cc2d3216SMarc Zyngier 
475591e5becSMarc Zyngier 	return col;
476cc2d3216SMarc Zyngier }
477cc2d3216SMarc Zyngier 
47867047f90SMarc Zyngier static struct its_collection *its_build_inv_cmd(struct its_node *its,
47967047f90SMarc Zyngier 						struct its_cmd_block *cmd,
480cc2d3216SMarc Zyngier 						struct its_cmd_desc *desc)
481cc2d3216SMarc Zyngier {
482591e5becSMarc Zyngier 	struct its_collection *col;
483591e5becSMarc Zyngier 
484591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_inv_cmd.dev,
485591e5becSMarc Zyngier 			       desc->its_inv_cmd.event_id);
486591e5becSMarc Zyngier 
487cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
488cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
489cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
490cc2d3216SMarc Zyngier 
491cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
492cc2d3216SMarc Zyngier 
493591e5becSMarc Zyngier 	return col;
494cc2d3216SMarc Zyngier }
495cc2d3216SMarc Zyngier 
49667047f90SMarc Zyngier static struct its_collection *its_build_int_cmd(struct its_node *its,
49767047f90SMarc Zyngier 						struct its_cmd_block *cmd,
4988d85dcedSMarc Zyngier 						struct its_cmd_desc *desc)
4998d85dcedSMarc Zyngier {
5008d85dcedSMarc Zyngier 	struct its_collection *col;
5018d85dcedSMarc Zyngier 
5028d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_int_cmd.dev,
5038d85dcedSMarc Zyngier 			       desc->its_int_cmd.event_id);
5048d85dcedSMarc Zyngier 
5058d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
5068d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
5078d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
5088d85dcedSMarc Zyngier 
5098d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
5108d85dcedSMarc Zyngier 
5118d85dcedSMarc Zyngier 	return col;
5128d85dcedSMarc Zyngier }
5138d85dcedSMarc Zyngier 
51467047f90SMarc Zyngier static struct its_collection *its_build_clear_cmd(struct its_node *its,
51567047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
5168d85dcedSMarc Zyngier 						  struct its_cmd_desc *desc)
5178d85dcedSMarc Zyngier {
5188d85dcedSMarc Zyngier 	struct its_collection *col;
5198d85dcedSMarc Zyngier 
5208d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_clear_cmd.dev,
5218d85dcedSMarc Zyngier 			       desc->its_clear_cmd.event_id);
5228d85dcedSMarc Zyngier 
5238d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
5248d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
5258d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
5268d85dcedSMarc Zyngier 
5278d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
5288d85dcedSMarc Zyngier 
5298d85dcedSMarc Zyngier 	return col;
5308d85dcedSMarc Zyngier }
5318d85dcedSMarc Zyngier 
53267047f90SMarc Zyngier static struct its_collection *its_build_invall_cmd(struct its_node *its,
53367047f90SMarc Zyngier 						   struct its_cmd_block *cmd,
534cc2d3216SMarc Zyngier 						   struct its_cmd_desc *desc)
535cc2d3216SMarc Zyngier {
536cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVALL);
537cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_mapc_cmd.col->col_id);
538cc2d3216SMarc Zyngier 
539cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
540cc2d3216SMarc Zyngier 
541cc2d3216SMarc Zyngier 	return NULL;
542cc2d3216SMarc Zyngier }
543cc2d3216SMarc Zyngier 
54467047f90SMarc Zyngier static struct its_vpe *its_build_vinvall_cmd(struct its_node *its,
54567047f90SMarc Zyngier 					     struct its_cmd_block *cmd,
546eb78192bSMarc Zyngier 					     struct its_cmd_desc *desc)
547eb78192bSMarc Zyngier {
548eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VINVALL);
549eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vinvall_cmd.vpe->vpe_id);
550eb78192bSMarc Zyngier 
551eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
552eb78192bSMarc Zyngier 
553eb78192bSMarc Zyngier 	return desc->its_vinvall_cmd.vpe;
554eb78192bSMarc Zyngier }
555eb78192bSMarc Zyngier 
55667047f90SMarc Zyngier static struct its_vpe *its_build_vmapp_cmd(struct its_node *its,
55767047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
558eb78192bSMarc Zyngier 					   struct its_cmd_desc *desc)
559eb78192bSMarc Zyngier {
560eb78192bSMarc Zyngier 	unsigned long vpt_addr;
5615c9a882eSMarc Zyngier 	u64 target;
562eb78192bSMarc Zyngier 
563eb78192bSMarc Zyngier 	vpt_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->vpt_page));
5645c9a882eSMarc Zyngier 	target = desc->its_vmapp_cmd.col->target_address + its->vlpi_redist_offset;
565eb78192bSMarc Zyngier 
566eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPP);
567eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapp_cmd.vpe->vpe_id);
568eb78192bSMarc Zyngier 	its_encode_valid(cmd, desc->its_vmapp_cmd.valid);
5695c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
570eb78192bSMarc Zyngier 	its_encode_vpt_addr(cmd, vpt_addr);
571eb78192bSMarc Zyngier 	its_encode_vpt_size(cmd, LPI_NRBITS - 1);
572eb78192bSMarc Zyngier 
573eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
574eb78192bSMarc Zyngier 
575eb78192bSMarc Zyngier 	return desc->its_vmapp_cmd.vpe;
576eb78192bSMarc Zyngier }
577eb78192bSMarc Zyngier 
57867047f90SMarc Zyngier static struct its_vpe *its_build_vmapti_cmd(struct its_node *its,
57967047f90SMarc Zyngier 					    struct its_cmd_block *cmd,
580d011e4e6SMarc Zyngier 					    struct its_cmd_desc *desc)
581d011e4e6SMarc Zyngier {
582d011e4e6SMarc Zyngier 	u32 db;
583d011e4e6SMarc Zyngier 
584d011e4e6SMarc Zyngier 	if (desc->its_vmapti_cmd.db_enabled)
585d011e4e6SMarc Zyngier 		db = desc->its_vmapti_cmd.vpe->vpe_db_lpi;
586d011e4e6SMarc Zyngier 	else
587d011e4e6SMarc Zyngier 		db = 1023;
588d011e4e6SMarc Zyngier 
589d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPTI);
590d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmapti_cmd.dev->device_id);
591d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapti_cmd.vpe->vpe_id);
592d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmapti_cmd.event_id);
593d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
594d011e4e6SMarc Zyngier 	its_encode_virt_id(cmd, desc->its_vmapti_cmd.virt_id);
595d011e4e6SMarc Zyngier 
596d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
597d011e4e6SMarc Zyngier 
598d011e4e6SMarc Zyngier 	return desc->its_vmapti_cmd.vpe;
599d011e4e6SMarc Zyngier }
600d011e4e6SMarc Zyngier 
60167047f90SMarc Zyngier static struct its_vpe *its_build_vmovi_cmd(struct its_node *its,
60267047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
603d011e4e6SMarc Zyngier 					   struct its_cmd_desc *desc)
604d011e4e6SMarc Zyngier {
605d011e4e6SMarc Zyngier 	u32 db;
606d011e4e6SMarc Zyngier 
607d011e4e6SMarc Zyngier 	if (desc->its_vmovi_cmd.db_enabled)
608d011e4e6SMarc Zyngier 		db = desc->its_vmovi_cmd.vpe->vpe_db_lpi;
609d011e4e6SMarc Zyngier 	else
610d011e4e6SMarc Zyngier 		db = 1023;
611d011e4e6SMarc Zyngier 
612d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVI);
613d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmovi_cmd.dev->device_id);
614d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovi_cmd.vpe->vpe_id);
615d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmovi_cmd.event_id);
616d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
617d011e4e6SMarc Zyngier 	its_encode_db_valid(cmd, true);
618d011e4e6SMarc Zyngier 
619d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
620d011e4e6SMarc Zyngier 
621d011e4e6SMarc Zyngier 	return desc->its_vmovi_cmd.vpe;
622d011e4e6SMarc Zyngier }
623d011e4e6SMarc Zyngier 
62467047f90SMarc Zyngier static struct its_vpe *its_build_vmovp_cmd(struct its_node *its,
62567047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
6263171a47aSMarc Zyngier 					   struct its_cmd_desc *desc)
6273171a47aSMarc Zyngier {
6285c9a882eSMarc Zyngier 	u64 target;
6295c9a882eSMarc Zyngier 
6305c9a882eSMarc Zyngier 	target = desc->its_vmovp_cmd.col->target_address + its->vlpi_redist_offset;
6313171a47aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVP);
6323171a47aSMarc Zyngier 	its_encode_seq_num(cmd, desc->its_vmovp_cmd.seq_num);
6333171a47aSMarc Zyngier 	its_encode_its_list(cmd, desc->its_vmovp_cmd.its_list);
6343171a47aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovp_cmd.vpe->vpe_id);
6355c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
6363171a47aSMarc Zyngier 
6373171a47aSMarc Zyngier 	its_fixup_cmd(cmd);
6383171a47aSMarc Zyngier 
6393171a47aSMarc Zyngier 	return desc->its_vmovp_cmd.vpe;
6403171a47aSMarc Zyngier }
6413171a47aSMarc Zyngier 
642cc2d3216SMarc Zyngier static u64 its_cmd_ptr_to_offset(struct its_node *its,
643cc2d3216SMarc Zyngier 				 struct its_cmd_block *ptr)
644cc2d3216SMarc Zyngier {
645cc2d3216SMarc Zyngier 	return (ptr - its->cmd_base) * sizeof(*ptr);
646cc2d3216SMarc Zyngier }
647cc2d3216SMarc Zyngier 
648cc2d3216SMarc Zyngier static int its_queue_full(struct its_node *its)
649cc2d3216SMarc Zyngier {
650cc2d3216SMarc Zyngier 	int widx;
651cc2d3216SMarc Zyngier 	int ridx;
652cc2d3216SMarc Zyngier 
653cc2d3216SMarc Zyngier 	widx = its->cmd_write - its->cmd_base;
654cc2d3216SMarc Zyngier 	ridx = readl_relaxed(its->base + GITS_CREADR) / sizeof(struct its_cmd_block);
655cc2d3216SMarc Zyngier 
656cc2d3216SMarc Zyngier 	/* This is incredibly unlikely to happen, unless the ITS locks up. */
657cc2d3216SMarc Zyngier 	if (((widx + 1) % ITS_CMD_QUEUE_NR_ENTRIES) == ridx)
658cc2d3216SMarc Zyngier 		return 1;
659cc2d3216SMarc Zyngier 
660cc2d3216SMarc Zyngier 	return 0;
661cc2d3216SMarc Zyngier }
662cc2d3216SMarc Zyngier 
663cc2d3216SMarc Zyngier static struct its_cmd_block *its_allocate_entry(struct its_node *its)
664cc2d3216SMarc Zyngier {
665cc2d3216SMarc Zyngier 	struct its_cmd_block *cmd;
666cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
667cc2d3216SMarc Zyngier 
668cc2d3216SMarc Zyngier 	while (its_queue_full(its)) {
669cc2d3216SMarc Zyngier 		count--;
670cc2d3216SMarc Zyngier 		if (!count) {
671cc2d3216SMarc Zyngier 			pr_err_ratelimited("ITS queue not draining\n");
672cc2d3216SMarc Zyngier 			return NULL;
673cc2d3216SMarc Zyngier 		}
674cc2d3216SMarc Zyngier 		cpu_relax();
675cc2d3216SMarc Zyngier 		udelay(1);
676cc2d3216SMarc Zyngier 	}
677cc2d3216SMarc Zyngier 
678cc2d3216SMarc Zyngier 	cmd = its->cmd_write++;
679cc2d3216SMarc Zyngier 
680cc2d3216SMarc Zyngier 	/* Handle queue wrapping */
681cc2d3216SMarc Zyngier 	if (its->cmd_write == (its->cmd_base + ITS_CMD_QUEUE_NR_ENTRIES))
682cc2d3216SMarc Zyngier 		its->cmd_write = its->cmd_base;
683cc2d3216SMarc Zyngier 
68434d677a9SMarc Zyngier 	/* Clear command  */
68534d677a9SMarc Zyngier 	cmd->raw_cmd[0] = 0;
68634d677a9SMarc Zyngier 	cmd->raw_cmd[1] = 0;
68734d677a9SMarc Zyngier 	cmd->raw_cmd[2] = 0;
68834d677a9SMarc Zyngier 	cmd->raw_cmd[3] = 0;
68934d677a9SMarc Zyngier 
690cc2d3216SMarc Zyngier 	return cmd;
691cc2d3216SMarc Zyngier }
692cc2d3216SMarc Zyngier 
693cc2d3216SMarc Zyngier static struct its_cmd_block *its_post_commands(struct its_node *its)
694cc2d3216SMarc Zyngier {
695cc2d3216SMarc Zyngier 	u64 wr = its_cmd_ptr_to_offset(its, its->cmd_write);
696cc2d3216SMarc Zyngier 
697cc2d3216SMarc Zyngier 	writel_relaxed(wr, its->base + GITS_CWRITER);
698cc2d3216SMarc Zyngier 
699cc2d3216SMarc Zyngier 	return its->cmd_write;
700cc2d3216SMarc Zyngier }
701cc2d3216SMarc Zyngier 
702cc2d3216SMarc Zyngier static void its_flush_cmd(struct its_node *its, struct its_cmd_block *cmd)
703cc2d3216SMarc Zyngier {
704cc2d3216SMarc Zyngier 	/*
705cc2d3216SMarc Zyngier 	 * Make sure the commands written to memory are observable by
706cc2d3216SMarc Zyngier 	 * the ITS.
707cc2d3216SMarc Zyngier 	 */
708cc2d3216SMarc Zyngier 	if (its->flags & ITS_FLAGS_CMDQ_NEEDS_FLUSHING)
709328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cmd, sizeof(*cmd));
710cc2d3216SMarc Zyngier 	else
711cc2d3216SMarc Zyngier 		dsb(ishst);
712cc2d3216SMarc Zyngier }
713cc2d3216SMarc Zyngier 
714a19b462fSMarc Zyngier static int its_wait_for_range_completion(struct its_node *its,
715cc2d3216SMarc Zyngier 					 struct its_cmd_block *from,
716cc2d3216SMarc Zyngier 					 struct its_cmd_block *to)
717cc2d3216SMarc Zyngier {
718cc2d3216SMarc Zyngier 	u64 rd_idx, from_idx, to_idx;
719cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
720cc2d3216SMarc Zyngier 
721cc2d3216SMarc Zyngier 	from_idx = its_cmd_ptr_to_offset(its, from);
722cc2d3216SMarc Zyngier 	to_idx = its_cmd_ptr_to_offset(its, to);
723cc2d3216SMarc Zyngier 
724cc2d3216SMarc Zyngier 	while (1) {
725cc2d3216SMarc Zyngier 		rd_idx = readl_relaxed(its->base + GITS_CREADR);
7269bdd8b1cSMarc Zyngier 
7279bdd8b1cSMarc Zyngier 		/* Direct case */
7289bdd8b1cSMarc Zyngier 		if (from_idx < to_idx && rd_idx >= to_idx)
7299bdd8b1cSMarc Zyngier 			break;
7309bdd8b1cSMarc Zyngier 
7319bdd8b1cSMarc Zyngier 		/* Wrapped case */
7329bdd8b1cSMarc Zyngier 		if (from_idx >= to_idx && rd_idx >= to_idx && rd_idx < from_idx)
733cc2d3216SMarc Zyngier 			break;
734cc2d3216SMarc Zyngier 
735cc2d3216SMarc Zyngier 		count--;
736cc2d3216SMarc Zyngier 		if (!count) {
737a19b462fSMarc Zyngier 			pr_err_ratelimited("ITS queue timeout (%llu %llu %llu)\n",
738a19b462fSMarc Zyngier 					   from_idx, to_idx, rd_idx);
739a19b462fSMarc Zyngier 			return -1;
740cc2d3216SMarc Zyngier 		}
741cc2d3216SMarc Zyngier 		cpu_relax();
742cc2d3216SMarc Zyngier 		udelay(1);
743cc2d3216SMarc Zyngier 	}
744a19b462fSMarc Zyngier 
745a19b462fSMarc Zyngier 	return 0;
746cc2d3216SMarc Zyngier }
747cc2d3216SMarc Zyngier 
748e4f9094bSMarc Zyngier /* Warning, macro hell follows */
749e4f9094bSMarc Zyngier #define BUILD_SINGLE_CMD_FUNC(name, buildtype, synctype, buildfn)	\
750e4f9094bSMarc Zyngier void name(struct its_node *its,						\
751e4f9094bSMarc Zyngier 	  buildtype builder,						\
752e4f9094bSMarc Zyngier 	  struct its_cmd_desc *desc)					\
753e4f9094bSMarc Zyngier {									\
754e4f9094bSMarc Zyngier 	struct its_cmd_block *cmd, *sync_cmd, *next_cmd;		\
755e4f9094bSMarc Zyngier 	synctype *sync_obj;						\
756e4f9094bSMarc Zyngier 	unsigned long flags;						\
757e4f9094bSMarc Zyngier 									\
758e4f9094bSMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);			\
759e4f9094bSMarc Zyngier 									\
760e4f9094bSMarc Zyngier 	cmd = its_allocate_entry(its);					\
761e4f9094bSMarc Zyngier 	if (!cmd) {		/* We're soooooo screewed... */		\
762e4f9094bSMarc Zyngier 		raw_spin_unlock_irqrestore(&its->lock, flags);		\
763e4f9094bSMarc Zyngier 		return;							\
764e4f9094bSMarc Zyngier 	}								\
76567047f90SMarc Zyngier 	sync_obj = builder(its, cmd, desc);				\
766e4f9094bSMarc Zyngier 	its_flush_cmd(its, cmd);					\
767e4f9094bSMarc Zyngier 									\
768e4f9094bSMarc Zyngier 	if (sync_obj) {							\
769e4f9094bSMarc Zyngier 		sync_cmd = its_allocate_entry(its);			\
770e4f9094bSMarc Zyngier 		if (!sync_cmd)						\
771e4f9094bSMarc Zyngier 			goto post;					\
772e4f9094bSMarc Zyngier 									\
77367047f90SMarc Zyngier 		buildfn(its, sync_cmd, sync_obj);			\
774e4f9094bSMarc Zyngier 		its_flush_cmd(its, sync_cmd);				\
775e4f9094bSMarc Zyngier 	}								\
776e4f9094bSMarc Zyngier 									\
777e4f9094bSMarc Zyngier post:									\
778e4f9094bSMarc Zyngier 	next_cmd = its_post_commands(its);				\
779e4f9094bSMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);			\
780e4f9094bSMarc Zyngier 									\
781a19b462fSMarc Zyngier 	if (its_wait_for_range_completion(its, cmd, next_cmd))		\
782a19b462fSMarc Zyngier 		pr_err_ratelimited("ITS cmd %ps failed\n", builder);	\
783e4f9094bSMarc Zyngier }
784e4f9094bSMarc Zyngier 
78567047f90SMarc Zyngier static void its_build_sync_cmd(struct its_node *its,
78667047f90SMarc Zyngier 			       struct its_cmd_block *sync_cmd,
787e4f9094bSMarc Zyngier 			       struct its_collection *sync_col)
788cc2d3216SMarc Zyngier {
789cc2d3216SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_SYNC);
790cc2d3216SMarc Zyngier 	its_encode_target(sync_cmd, sync_col->target_address);
791e4f9094bSMarc Zyngier 
792cc2d3216SMarc Zyngier 	its_fixup_cmd(sync_cmd);
793cc2d3216SMarc Zyngier }
794cc2d3216SMarc Zyngier 
795e4f9094bSMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_command, its_cmd_builder_t,
796e4f9094bSMarc Zyngier 			     struct its_collection, its_build_sync_cmd)
797cc2d3216SMarc Zyngier 
79867047f90SMarc Zyngier static void its_build_vsync_cmd(struct its_node *its,
79967047f90SMarc Zyngier 				struct its_cmd_block *sync_cmd,
800d011e4e6SMarc Zyngier 				struct its_vpe *sync_vpe)
801d011e4e6SMarc Zyngier {
802d011e4e6SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_VSYNC);
803d011e4e6SMarc Zyngier 	its_encode_vpeid(sync_cmd, sync_vpe->vpe_id);
804d011e4e6SMarc Zyngier 
805d011e4e6SMarc Zyngier 	its_fixup_cmd(sync_cmd);
806d011e4e6SMarc Zyngier }
807d011e4e6SMarc Zyngier 
808d011e4e6SMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_vcommand, its_cmd_vbuilder_t,
809d011e4e6SMarc Zyngier 			     struct its_vpe, its_build_vsync_cmd)
810d011e4e6SMarc Zyngier 
8118d85dcedSMarc Zyngier static void its_send_int(struct its_device *dev, u32 event_id)
8128d85dcedSMarc Zyngier {
8138d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
8148d85dcedSMarc Zyngier 
8158d85dcedSMarc Zyngier 	desc.its_int_cmd.dev = dev;
8168d85dcedSMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
8178d85dcedSMarc Zyngier 
8188d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_int_cmd, &desc);
8198d85dcedSMarc Zyngier }
8208d85dcedSMarc Zyngier 
8218d85dcedSMarc Zyngier static void its_send_clear(struct its_device *dev, u32 event_id)
8228d85dcedSMarc Zyngier {
8238d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
8248d85dcedSMarc Zyngier 
8258d85dcedSMarc Zyngier 	desc.its_clear_cmd.dev = dev;
8268d85dcedSMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
8278d85dcedSMarc Zyngier 
8288d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_clear_cmd, &desc);
829cc2d3216SMarc Zyngier }
830cc2d3216SMarc Zyngier 
831cc2d3216SMarc Zyngier static void its_send_inv(struct its_device *dev, u32 event_id)
832cc2d3216SMarc Zyngier {
833cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
834cc2d3216SMarc Zyngier 
835cc2d3216SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
836cc2d3216SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
837cc2d3216SMarc Zyngier 
838cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_inv_cmd, &desc);
839cc2d3216SMarc Zyngier }
840cc2d3216SMarc Zyngier 
841cc2d3216SMarc Zyngier static void its_send_mapd(struct its_device *dev, int valid)
842cc2d3216SMarc Zyngier {
843cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
844cc2d3216SMarc Zyngier 
845cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.dev = dev;
846cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.valid = !!valid;
847cc2d3216SMarc Zyngier 
848cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_mapd_cmd, &desc);
849cc2d3216SMarc Zyngier }
850cc2d3216SMarc Zyngier 
851cc2d3216SMarc Zyngier static void its_send_mapc(struct its_node *its, struct its_collection *col,
852cc2d3216SMarc Zyngier 			  int valid)
853cc2d3216SMarc Zyngier {
854cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
855cc2d3216SMarc Zyngier 
856cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.col = col;
857cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.valid = !!valid;
858cc2d3216SMarc Zyngier 
859cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_mapc_cmd, &desc);
860cc2d3216SMarc Zyngier }
861cc2d3216SMarc Zyngier 
8626a25ad3aSMarc Zyngier static void its_send_mapti(struct its_device *dev, u32 irq_id, u32 id)
863cc2d3216SMarc Zyngier {
864cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
865cc2d3216SMarc Zyngier 
8666a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.dev = dev;
8676a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.phys_id = irq_id;
8686a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.event_id = id;
869cc2d3216SMarc Zyngier 
8706a25ad3aSMarc Zyngier 	its_send_single_command(dev->its, its_build_mapti_cmd, &desc);
871cc2d3216SMarc Zyngier }
872cc2d3216SMarc Zyngier 
873cc2d3216SMarc Zyngier static void its_send_movi(struct its_device *dev,
874cc2d3216SMarc Zyngier 			  struct its_collection *col, u32 id)
875cc2d3216SMarc Zyngier {
876cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
877cc2d3216SMarc Zyngier 
878cc2d3216SMarc Zyngier 	desc.its_movi_cmd.dev = dev;
879cc2d3216SMarc Zyngier 	desc.its_movi_cmd.col = col;
880591e5becSMarc Zyngier 	desc.its_movi_cmd.event_id = id;
881cc2d3216SMarc Zyngier 
882cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_movi_cmd, &desc);
883cc2d3216SMarc Zyngier }
884cc2d3216SMarc Zyngier 
885cc2d3216SMarc Zyngier static void its_send_discard(struct its_device *dev, u32 id)
886cc2d3216SMarc Zyngier {
887cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
888cc2d3216SMarc Zyngier 
889cc2d3216SMarc Zyngier 	desc.its_discard_cmd.dev = dev;
890cc2d3216SMarc Zyngier 	desc.its_discard_cmd.event_id = id;
891cc2d3216SMarc Zyngier 
892cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_discard_cmd, &desc);
893cc2d3216SMarc Zyngier }
894cc2d3216SMarc Zyngier 
895cc2d3216SMarc Zyngier static void its_send_invall(struct its_node *its, struct its_collection *col)
896cc2d3216SMarc Zyngier {
897cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
898cc2d3216SMarc Zyngier 
899cc2d3216SMarc Zyngier 	desc.its_invall_cmd.col = col;
900cc2d3216SMarc Zyngier 
901cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_invall_cmd, &desc);
902cc2d3216SMarc Zyngier }
903c48ed51cSMarc Zyngier 
904d011e4e6SMarc Zyngier static void its_send_vmapti(struct its_device *dev, u32 id)
905d011e4e6SMarc Zyngier {
906d011e4e6SMarc Zyngier 	struct its_vlpi_map *map = &dev->event_map.vlpi_maps[id];
907d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
908d011e4e6SMarc Zyngier 
909d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.vpe = map->vpe;
910d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.dev = dev;
911d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.virt_id = map->vintid;
912d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.event_id = id;
913d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.db_enabled = map->db_enabled;
914d011e4e6SMarc Zyngier 
915d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmapti_cmd, &desc);
916d011e4e6SMarc Zyngier }
917d011e4e6SMarc Zyngier 
918d011e4e6SMarc Zyngier static void its_send_vmovi(struct its_device *dev, u32 id)
919d011e4e6SMarc Zyngier {
920d011e4e6SMarc Zyngier 	struct its_vlpi_map *map = &dev->event_map.vlpi_maps[id];
921d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
922d011e4e6SMarc Zyngier 
923d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.vpe = map->vpe;
924d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.dev = dev;
925d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.event_id = id;
926d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.db_enabled = map->db_enabled;
927d011e4e6SMarc Zyngier 
928d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmovi_cmd, &desc);
929d011e4e6SMarc Zyngier }
930d011e4e6SMarc Zyngier 
93175fd951bSMarc Zyngier static void its_send_vmapp(struct its_node *its,
93275fd951bSMarc Zyngier 			   struct its_vpe *vpe, bool valid)
933eb78192bSMarc Zyngier {
934eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
935eb78192bSMarc Zyngier 
936eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.vpe = vpe;
937eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.valid = valid;
938eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.col = &its->collections[vpe->col_idx];
93975fd951bSMarc Zyngier 
940eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vmapp_cmd, &desc);
941eb78192bSMarc Zyngier }
942eb78192bSMarc Zyngier 
9433171a47aSMarc Zyngier static void its_send_vmovp(struct its_vpe *vpe)
9443171a47aSMarc Zyngier {
9453171a47aSMarc Zyngier 	struct its_cmd_desc desc;
9463171a47aSMarc Zyngier 	struct its_node *its;
9473171a47aSMarc Zyngier 	unsigned long flags;
9483171a47aSMarc Zyngier 	int col_id = vpe->col_idx;
9493171a47aSMarc Zyngier 
9503171a47aSMarc Zyngier 	desc.its_vmovp_cmd.vpe = vpe;
9513171a47aSMarc Zyngier 	desc.its_vmovp_cmd.its_list = (u16)its_list_map;
9523171a47aSMarc Zyngier 
9533171a47aSMarc Zyngier 	if (!its_list_map) {
9543171a47aSMarc Zyngier 		its = list_first_entry(&its_nodes, struct its_node, entry);
9553171a47aSMarc Zyngier 		desc.its_vmovp_cmd.seq_num = 0;
9563171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
9573171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
9583171a47aSMarc Zyngier 		return;
9593171a47aSMarc Zyngier 	}
9603171a47aSMarc Zyngier 
9613171a47aSMarc Zyngier 	/*
9623171a47aSMarc Zyngier 	 * Yet another marvel of the architecture. If using the
9633171a47aSMarc Zyngier 	 * its_list "feature", we need to make sure that all ITSs
9643171a47aSMarc Zyngier 	 * receive all VMOVP commands in the same order. The only way
9653171a47aSMarc Zyngier 	 * to guarantee this is to make vmovp a serialization point.
9663171a47aSMarc Zyngier 	 *
9673171a47aSMarc Zyngier 	 * Wall <-- Head.
9683171a47aSMarc Zyngier 	 */
9693171a47aSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
9703171a47aSMarc Zyngier 
9713171a47aSMarc Zyngier 	desc.its_vmovp_cmd.seq_num = vmovp_seq_num++;
9723171a47aSMarc Zyngier 
9733171a47aSMarc Zyngier 	/* Emit VMOVPs */
9743171a47aSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
9753171a47aSMarc Zyngier 		if (!its->is_v4)
9763171a47aSMarc Zyngier 			continue;
9773171a47aSMarc Zyngier 
9782247e1bfSMarc Zyngier 		if (!vpe->its_vm->vlpi_count[its->list_nr])
9792247e1bfSMarc Zyngier 			continue;
9802247e1bfSMarc Zyngier 
9813171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
9823171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
9833171a47aSMarc Zyngier 	}
9843171a47aSMarc Zyngier 
9853171a47aSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
9863171a47aSMarc Zyngier }
9873171a47aSMarc Zyngier 
98840619a2eSMarc Zyngier static void its_send_vinvall(struct its_node *its, struct its_vpe *vpe)
989eb78192bSMarc Zyngier {
990eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
991eb78192bSMarc Zyngier 
992eb78192bSMarc Zyngier 	desc.its_vinvall_cmd.vpe = vpe;
993eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vinvall_cmd, &desc);
994eb78192bSMarc Zyngier }
995eb78192bSMarc Zyngier 
996c48ed51cSMarc Zyngier /*
997c48ed51cSMarc Zyngier  * irqchip functions - assumes MSI, mostly.
998c48ed51cSMarc Zyngier  */
999c48ed51cSMarc Zyngier 
1000c48ed51cSMarc Zyngier static inline u32 its_get_event_id(struct irq_data *d)
1001c48ed51cSMarc Zyngier {
1002c48ed51cSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1003591e5becSMarc Zyngier 	return d->hwirq - its_dev->event_map.lpi_base;
1004c48ed51cSMarc Zyngier }
1005c48ed51cSMarc Zyngier 
1006015ec038SMarc Zyngier static void lpi_write_config(struct irq_data *d, u8 clr, u8 set)
1007c48ed51cSMarc Zyngier {
1008015ec038SMarc Zyngier 	irq_hw_number_t hwirq;
1009adcdb94eSMarc Zyngier 	struct page *prop_page;
1010adcdb94eSMarc Zyngier 	u8 *cfg;
1011c48ed51cSMarc Zyngier 
1012015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1013015ec038SMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1014015ec038SMarc Zyngier 		u32 event = its_get_event_id(d);
1015d4d7b4adSMarc Zyngier 		struct its_vlpi_map *map;
1016015ec038SMarc Zyngier 
1017015ec038SMarc Zyngier 		prop_page = its_dev->event_map.vm->vprop_page;
1018d4d7b4adSMarc Zyngier 		map = &its_dev->event_map.vlpi_maps[event];
1019d4d7b4adSMarc Zyngier 		hwirq = map->vintid;
1020d4d7b4adSMarc Zyngier 
1021d4d7b4adSMarc Zyngier 		/* Remember the updated property */
1022d4d7b4adSMarc Zyngier 		map->properties &= ~clr;
1023d4d7b4adSMarc Zyngier 		map->properties |= set | LPI_PROP_GROUP1;
1024015ec038SMarc Zyngier 	} else {
1025adcdb94eSMarc Zyngier 		prop_page = gic_rdists->prop_page;
1026015ec038SMarc Zyngier 		hwirq = d->hwirq;
1027015ec038SMarc Zyngier 	}
1028adcdb94eSMarc Zyngier 
1029adcdb94eSMarc Zyngier 	cfg = page_address(prop_page) + hwirq - 8192;
1030adcdb94eSMarc Zyngier 	*cfg &= ~clr;
1031015ec038SMarc Zyngier 	*cfg |= set | LPI_PROP_GROUP1;
1032c48ed51cSMarc Zyngier 
1033c48ed51cSMarc Zyngier 	/*
1034c48ed51cSMarc Zyngier 	 * Make the above write visible to the redistributors.
1035c48ed51cSMarc Zyngier 	 * And yes, we're flushing exactly: One. Single. Byte.
1036c48ed51cSMarc Zyngier 	 * Humpf...
1037c48ed51cSMarc Zyngier 	 */
1038c48ed51cSMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING)
1039328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cfg, sizeof(*cfg));
1040c48ed51cSMarc Zyngier 	else
1041c48ed51cSMarc Zyngier 		dsb(ishst);
1042015ec038SMarc Zyngier }
1043015ec038SMarc Zyngier 
1044015ec038SMarc Zyngier static void lpi_update_config(struct irq_data *d, u8 clr, u8 set)
1045015ec038SMarc Zyngier {
1046015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1047015ec038SMarc Zyngier 
1048015ec038SMarc Zyngier 	lpi_write_config(d, clr, set);
1049adcdb94eSMarc Zyngier 	its_send_inv(its_dev, its_get_event_id(d));
1050c48ed51cSMarc Zyngier }
1051c48ed51cSMarc Zyngier 
1052015ec038SMarc Zyngier static void its_vlpi_set_doorbell(struct irq_data *d, bool enable)
1053015ec038SMarc Zyngier {
1054015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1055015ec038SMarc Zyngier 	u32 event = its_get_event_id(d);
1056015ec038SMarc Zyngier 
1057015ec038SMarc Zyngier 	if (its_dev->event_map.vlpi_maps[event].db_enabled == enable)
1058015ec038SMarc Zyngier 		return;
1059015ec038SMarc Zyngier 
1060015ec038SMarc Zyngier 	its_dev->event_map.vlpi_maps[event].db_enabled = enable;
1061015ec038SMarc Zyngier 
1062015ec038SMarc Zyngier 	/*
1063015ec038SMarc Zyngier 	 * More fun with the architecture:
1064015ec038SMarc Zyngier 	 *
1065015ec038SMarc Zyngier 	 * Ideally, we'd issue a VMAPTI to set the doorbell to its LPI
1066015ec038SMarc Zyngier 	 * value or to 1023, depending on the enable bit. But that
1067015ec038SMarc Zyngier 	 * would be issueing a mapping for an /existing/ DevID+EventID
1068015ec038SMarc Zyngier 	 * pair, which is UNPREDICTABLE. Instead, let's issue a VMOVI
1069015ec038SMarc Zyngier 	 * to the /same/ vPE, using this opportunity to adjust the
1070015ec038SMarc Zyngier 	 * doorbell. Mouahahahaha. We loves it, Precious.
1071015ec038SMarc Zyngier 	 */
1072015ec038SMarc Zyngier 	its_send_vmovi(its_dev, event);
1073c48ed51cSMarc Zyngier }
1074c48ed51cSMarc Zyngier 
1075c48ed51cSMarc Zyngier static void its_mask_irq(struct irq_data *d)
1076c48ed51cSMarc Zyngier {
1077015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1078015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, false);
1079015ec038SMarc Zyngier 
1080adcdb94eSMarc Zyngier 	lpi_update_config(d, LPI_PROP_ENABLED, 0);
1081c48ed51cSMarc Zyngier }
1082c48ed51cSMarc Zyngier 
1083c48ed51cSMarc Zyngier static void its_unmask_irq(struct irq_data *d)
1084c48ed51cSMarc Zyngier {
1085015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1086015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, true);
1087015ec038SMarc Zyngier 
1088adcdb94eSMarc Zyngier 	lpi_update_config(d, 0, LPI_PROP_ENABLED);
1089c48ed51cSMarc Zyngier }
1090c48ed51cSMarc Zyngier 
1091c48ed51cSMarc Zyngier static int its_set_affinity(struct irq_data *d, const struct cpumask *mask_val,
1092c48ed51cSMarc Zyngier 			    bool force)
1093c48ed51cSMarc Zyngier {
1094fbf8f40eSGanapatrao Kulkarni 	unsigned int cpu;
1095fbf8f40eSGanapatrao Kulkarni 	const struct cpumask *cpu_mask = cpu_online_mask;
1096c48ed51cSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1097c48ed51cSMarc Zyngier 	struct its_collection *target_col;
1098c48ed51cSMarc Zyngier 	u32 id = its_get_event_id(d);
1099c48ed51cSMarc Zyngier 
1100015ec038SMarc Zyngier 	/* A forwarded interrupt should use irq_set_vcpu_affinity */
1101015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1102015ec038SMarc Zyngier 		return -EINVAL;
1103015ec038SMarc Zyngier 
1104fbf8f40eSGanapatrao Kulkarni        /* lpi cannot be routed to a redistributor that is on a foreign node */
1105fbf8f40eSGanapatrao Kulkarni 	if (its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) {
1106fbf8f40eSGanapatrao Kulkarni 		if (its_dev->its->numa_node >= 0) {
1107fbf8f40eSGanapatrao Kulkarni 			cpu_mask = cpumask_of_node(its_dev->its->numa_node);
1108fbf8f40eSGanapatrao Kulkarni 			if (!cpumask_intersects(mask_val, cpu_mask))
1109fbf8f40eSGanapatrao Kulkarni 				return -EINVAL;
1110fbf8f40eSGanapatrao Kulkarni 		}
1111fbf8f40eSGanapatrao Kulkarni 	}
1112fbf8f40eSGanapatrao Kulkarni 
1113fbf8f40eSGanapatrao Kulkarni 	cpu = cpumask_any_and(mask_val, cpu_mask);
1114fbf8f40eSGanapatrao Kulkarni 
1115c48ed51cSMarc Zyngier 	if (cpu >= nr_cpu_ids)
1116c48ed51cSMarc Zyngier 		return -EINVAL;
1117c48ed51cSMarc Zyngier 
11188b8d94a7SMaJun 	/* don't set the affinity when the target cpu is same as current one */
11198b8d94a7SMaJun 	if (cpu != its_dev->event_map.col_map[id]) {
1120c48ed51cSMarc Zyngier 		target_col = &its_dev->its->collections[cpu];
1121c48ed51cSMarc Zyngier 		its_send_movi(its_dev, target_col, id);
1122591e5becSMarc Zyngier 		its_dev->event_map.col_map[id] = cpu;
11230d224d35SMarc Zyngier 		irq_data_update_effective_affinity(d, cpumask_of(cpu));
11248b8d94a7SMaJun 	}
1125c48ed51cSMarc Zyngier 
1126c48ed51cSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
1127c48ed51cSMarc Zyngier }
1128c48ed51cSMarc Zyngier 
1129558b0165SArd Biesheuvel static u64 its_irq_get_msi_base(struct its_device *its_dev)
1130558b0165SArd Biesheuvel {
1131558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
1132558b0165SArd Biesheuvel 
1133558b0165SArd Biesheuvel 	return its->phys_base + GITS_TRANSLATER;
1134558b0165SArd Biesheuvel }
1135558b0165SArd Biesheuvel 
1136b48ac83dSMarc Zyngier static void its_irq_compose_msi_msg(struct irq_data *d, struct msi_msg *msg)
1137b48ac83dSMarc Zyngier {
1138b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1139b48ac83dSMarc Zyngier 	struct its_node *its;
1140b48ac83dSMarc Zyngier 	u64 addr;
1141b48ac83dSMarc Zyngier 
1142b48ac83dSMarc Zyngier 	its = its_dev->its;
1143558b0165SArd Biesheuvel 	addr = its->get_msi_base(its_dev);
1144b48ac83dSMarc Zyngier 
1145b11283ebSVladimir Murzin 	msg->address_lo		= lower_32_bits(addr);
1146b11283ebSVladimir Murzin 	msg->address_hi		= upper_32_bits(addr);
1147b48ac83dSMarc Zyngier 	msg->data		= its_get_event_id(d);
114844bb7e24SRobin Murphy 
114944bb7e24SRobin Murphy 	iommu_dma_map_msi_msg(d->irq, msg);
1150b48ac83dSMarc Zyngier }
1151b48ac83dSMarc Zyngier 
11528d85dcedSMarc Zyngier static int its_irq_set_irqchip_state(struct irq_data *d,
11538d85dcedSMarc Zyngier 				     enum irqchip_irq_state which,
11548d85dcedSMarc Zyngier 				     bool state)
11558d85dcedSMarc Zyngier {
11568d85dcedSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
11578d85dcedSMarc Zyngier 	u32 event = its_get_event_id(d);
11588d85dcedSMarc Zyngier 
11598d85dcedSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
11608d85dcedSMarc Zyngier 		return -EINVAL;
11618d85dcedSMarc Zyngier 
11628d85dcedSMarc Zyngier 	if (state)
11638d85dcedSMarc Zyngier 		its_send_int(its_dev, event);
11648d85dcedSMarc Zyngier 	else
11658d85dcedSMarc Zyngier 		its_send_clear(its_dev, event);
11668d85dcedSMarc Zyngier 
11678d85dcedSMarc Zyngier 	return 0;
11688d85dcedSMarc Zyngier }
11698d85dcedSMarc Zyngier 
11702247e1bfSMarc Zyngier static void its_map_vm(struct its_node *its, struct its_vm *vm)
11712247e1bfSMarc Zyngier {
11722247e1bfSMarc Zyngier 	unsigned long flags;
11732247e1bfSMarc Zyngier 
11742247e1bfSMarc Zyngier 	/* Not using the ITS list? Everything is always mapped. */
11752247e1bfSMarc Zyngier 	if (!its_list_map)
11762247e1bfSMarc Zyngier 		return;
11772247e1bfSMarc Zyngier 
11782247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
11792247e1bfSMarc Zyngier 
11802247e1bfSMarc Zyngier 	/*
11812247e1bfSMarc Zyngier 	 * If the VM wasn't mapped yet, iterate over the vpes and get
11822247e1bfSMarc Zyngier 	 * them mapped now.
11832247e1bfSMarc Zyngier 	 */
11842247e1bfSMarc Zyngier 	vm->vlpi_count[its->list_nr]++;
11852247e1bfSMarc Zyngier 
11862247e1bfSMarc Zyngier 	if (vm->vlpi_count[its->list_nr] == 1) {
11872247e1bfSMarc Zyngier 		int i;
11882247e1bfSMarc Zyngier 
11892247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++) {
11902247e1bfSMarc Zyngier 			struct its_vpe *vpe = vm->vpes[i];
119144c4c25eSMarc Zyngier 			struct irq_data *d = irq_get_irq_data(vpe->irq);
11922247e1bfSMarc Zyngier 
11932247e1bfSMarc Zyngier 			/* Map the VPE to the first possible CPU */
11942247e1bfSMarc Zyngier 			vpe->col_idx = cpumask_first(cpu_online_mask);
11952247e1bfSMarc Zyngier 			its_send_vmapp(its, vpe, true);
11962247e1bfSMarc Zyngier 			its_send_vinvall(its, vpe);
119744c4c25eSMarc Zyngier 			irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
11982247e1bfSMarc Zyngier 		}
11992247e1bfSMarc Zyngier 	}
12002247e1bfSMarc Zyngier 
12012247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
12022247e1bfSMarc Zyngier }
12032247e1bfSMarc Zyngier 
12042247e1bfSMarc Zyngier static void its_unmap_vm(struct its_node *its, struct its_vm *vm)
12052247e1bfSMarc Zyngier {
12062247e1bfSMarc Zyngier 	unsigned long flags;
12072247e1bfSMarc Zyngier 
12082247e1bfSMarc Zyngier 	/* Not using the ITS list? Everything is always mapped. */
12092247e1bfSMarc Zyngier 	if (!its_list_map)
12102247e1bfSMarc Zyngier 		return;
12112247e1bfSMarc Zyngier 
12122247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
12132247e1bfSMarc Zyngier 
12142247e1bfSMarc Zyngier 	if (!--vm->vlpi_count[its->list_nr]) {
12152247e1bfSMarc Zyngier 		int i;
12162247e1bfSMarc Zyngier 
12172247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++)
12182247e1bfSMarc Zyngier 			its_send_vmapp(its, vm->vpes[i], false);
12192247e1bfSMarc Zyngier 	}
12202247e1bfSMarc Zyngier 
12212247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
12222247e1bfSMarc Zyngier }
12232247e1bfSMarc Zyngier 
1224d011e4e6SMarc Zyngier static int its_vlpi_map(struct irq_data *d, struct its_cmd_info *info)
1225d011e4e6SMarc Zyngier {
1226d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1227d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1228d011e4e6SMarc Zyngier 	int ret = 0;
1229d011e4e6SMarc Zyngier 
1230d011e4e6SMarc Zyngier 	if (!info->map)
1231d011e4e6SMarc Zyngier 		return -EINVAL;
1232d011e4e6SMarc Zyngier 
1233d011e4e6SMarc Zyngier 	mutex_lock(&its_dev->event_map.vlpi_lock);
1234d011e4e6SMarc Zyngier 
1235d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm) {
1236d011e4e6SMarc Zyngier 		struct its_vlpi_map *maps;
1237d011e4e6SMarc Zyngier 
1238d011e4e6SMarc Zyngier 		maps = kzalloc(sizeof(*maps) * its_dev->event_map.nr_lpis,
1239d011e4e6SMarc Zyngier 			       GFP_KERNEL);
1240d011e4e6SMarc Zyngier 		if (!maps) {
1241d011e4e6SMarc Zyngier 			ret = -ENOMEM;
1242d011e4e6SMarc Zyngier 			goto out;
1243d011e4e6SMarc Zyngier 		}
1244d011e4e6SMarc Zyngier 
1245d011e4e6SMarc Zyngier 		its_dev->event_map.vm = info->map->vm;
1246d011e4e6SMarc Zyngier 		its_dev->event_map.vlpi_maps = maps;
1247d011e4e6SMarc Zyngier 	} else if (its_dev->event_map.vm != info->map->vm) {
1248d011e4e6SMarc Zyngier 		ret = -EINVAL;
1249d011e4e6SMarc Zyngier 		goto out;
1250d011e4e6SMarc Zyngier 	}
1251d011e4e6SMarc Zyngier 
1252d011e4e6SMarc Zyngier 	/* Get our private copy of the mapping information */
1253d011e4e6SMarc Zyngier 	its_dev->event_map.vlpi_maps[event] = *info->map;
1254d011e4e6SMarc Zyngier 
1255d011e4e6SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1256d011e4e6SMarc Zyngier 		/* Already mapped, move it around */
1257d011e4e6SMarc Zyngier 		its_send_vmovi(its_dev, event);
1258d011e4e6SMarc Zyngier 	} else {
12592247e1bfSMarc Zyngier 		/* Ensure all the VPEs are mapped on this ITS */
12602247e1bfSMarc Zyngier 		its_map_vm(its_dev->its, info->map->vm);
12612247e1bfSMarc Zyngier 
1262d4d7b4adSMarc Zyngier 		/*
1263d4d7b4adSMarc Zyngier 		 * Flag the interrupt as forwarded so that we can
1264d4d7b4adSMarc Zyngier 		 * start poking the virtual property table.
1265d4d7b4adSMarc Zyngier 		 */
1266d4d7b4adSMarc Zyngier 		irqd_set_forwarded_to_vcpu(d);
1267d4d7b4adSMarc Zyngier 
1268d4d7b4adSMarc Zyngier 		/* Write out the property to the prop table */
1269d4d7b4adSMarc Zyngier 		lpi_write_config(d, 0xff, info->map->properties);
1270d4d7b4adSMarc Zyngier 
1271d011e4e6SMarc Zyngier 		/* Drop the physical mapping */
1272d011e4e6SMarc Zyngier 		its_send_discard(its_dev, event);
1273d011e4e6SMarc Zyngier 
1274d011e4e6SMarc Zyngier 		/* and install the virtual one */
1275d011e4e6SMarc Zyngier 		its_send_vmapti(its_dev, event);
1276d011e4e6SMarc Zyngier 
1277d011e4e6SMarc Zyngier 		/* Increment the number of VLPIs */
1278d011e4e6SMarc Zyngier 		its_dev->event_map.nr_vlpis++;
1279d011e4e6SMarc Zyngier 	}
1280d011e4e6SMarc Zyngier 
1281d011e4e6SMarc Zyngier out:
1282d011e4e6SMarc Zyngier 	mutex_unlock(&its_dev->event_map.vlpi_lock);
1283d011e4e6SMarc Zyngier 	return ret;
1284d011e4e6SMarc Zyngier }
1285d011e4e6SMarc Zyngier 
1286d011e4e6SMarc Zyngier static int its_vlpi_get(struct irq_data *d, struct its_cmd_info *info)
1287d011e4e6SMarc Zyngier {
1288d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1289d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1290d011e4e6SMarc Zyngier 	int ret = 0;
1291d011e4e6SMarc Zyngier 
1292d011e4e6SMarc Zyngier 	mutex_lock(&its_dev->event_map.vlpi_lock);
1293d011e4e6SMarc Zyngier 
1294d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm ||
1295d011e4e6SMarc Zyngier 	    !its_dev->event_map.vlpi_maps[event].vm) {
1296d011e4e6SMarc Zyngier 		ret = -EINVAL;
1297d011e4e6SMarc Zyngier 		goto out;
1298d011e4e6SMarc Zyngier 	}
1299d011e4e6SMarc Zyngier 
1300d011e4e6SMarc Zyngier 	/* Copy our mapping information to the incoming request */
1301d011e4e6SMarc Zyngier 	*info->map = its_dev->event_map.vlpi_maps[event];
1302d011e4e6SMarc Zyngier 
1303d011e4e6SMarc Zyngier out:
1304d011e4e6SMarc Zyngier 	mutex_unlock(&its_dev->event_map.vlpi_lock);
1305d011e4e6SMarc Zyngier 	return ret;
1306d011e4e6SMarc Zyngier }
1307d011e4e6SMarc Zyngier 
1308d011e4e6SMarc Zyngier static int its_vlpi_unmap(struct irq_data *d)
1309d011e4e6SMarc Zyngier {
1310d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1311d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1312d011e4e6SMarc Zyngier 	int ret = 0;
1313d011e4e6SMarc Zyngier 
1314d011e4e6SMarc Zyngier 	mutex_lock(&its_dev->event_map.vlpi_lock);
1315d011e4e6SMarc Zyngier 
1316d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d)) {
1317d011e4e6SMarc Zyngier 		ret = -EINVAL;
1318d011e4e6SMarc Zyngier 		goto out;
1319d011e4e6SMarc Zyngier 	}
1320d011e4e6SMarc Zyngier 
1321d011e4e6SMarc Zyngier 	/* Drop the virtual mapping */
1322d011e4e6SMarc Zyngier 	its_send_discard(its_dev, event);
1323d011e4e6SMarc Zyngier 
1324d011e4e6SMarc Zyngier 	/* and restore the physical one */
1325d011e4e6SMarc Zyngier 	irqd_clr_forwarded_to_vcpu(d);
1326d011e4e6SMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
1327d011e4e6SMarc Zyngier 	lpi_update_config(d, 0xff, (LPI_PROP_DEFAULT_PRIO |
1328d011e4e6SMarc Zyngier 				    LPI_PROP_ENABLED |
1329d011e4e6SMarc Zyngier 				    LPI_PROP_GROUP1));
1330d011e4e6SMarc Zyngier 
13312247e1bfSMarc Zyngier 	/* Potentially unmap the VM from this ITS */
13322247e1bfSMarc Zyngier 	its_unmap_vm(its_dev->its, its_dev->event_map.vm);
13332247e1bfSMarc Zyngier 
1334d011e4e6SMarc Zyngier 	/*
1335d011e4e6SMarc Zyngier 	 * Drop the refcount and make the device available again if
1336d011e4e6SMarc Zyngier 	 * this was the last VLPI.
1337d011e4e6SMarc Zyngier 	 */
1338d011e4e6SMarc Zyngier 	if (!--its_dev->event_map.nr_vlpis) {
1339d011e4e6SMarc Zyngier 		its_dev->event_map.vm = NULL;
1340d011e4e6SMarc Zyngier 		kfree(its_dev->event_map.vlpi_maps);
1341d011e4e6SMarc Zyngier 	}
1342d011e4e6SMarc Zyngier 
1343d011e4e6SMarc Zyngier out:
1344d011e4e6SMarc Zyngier 	mutex_unlock(&its_dev->event_map.vlpi_lock);
1345d011e4e6SMarc Zyngier 	return ret;
1346d011e4e6SMarc Zyngier }
1347d011e4e6SMarc Zyngier 
1348015ec038SMarc Zyngier static int its_vlpi_prop_update(struct irq_data *d, struct its_cmd_info *info)
1349015ec038SMarc Zyngier {
1350015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1351015ec038SMarc Zyngier 
1352015ec038SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d))
1353015ec038SMarc Zyngier 		return -EINVAL;
1354015ec038SMarc Zyngier 
1355015ec038SMarc Zyngier 	if (info->cmd_type == PROP_UPDATE_AND_INV_VLPI)
1356015ec038SMarc Zyngier 		lpi_update_config(d, 0xff, info->config);
1357015ec038SMarc Zyngier 	else
1358015ec038SMarc Zyngier 		lpi_write_config(d, 0xff, info->config);
1359015ec038SMarc Zyngier 	its_vlpi_set_doorbell(d, !!(info->config & LPI_PROP_ENABLED));
1360015ec038SMarc Zyngier 
1361015ec038SMarc Zyngier 	return 0;
1362015ec038SMarc Zyngier }
1363015ec038SMarc Zyngier 
1364c808eea8SMarc Zyngier static int its_irq_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
1365c808eea8SMarc Zyngier {
1366c808eea8SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1367c808eea8SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
1368c808eea8SMarc Zyngier 
1369c808eea8SMarc Zyngier 	/* Need a v4 ITS */
1370d011e4e6SMarc Zyngier 	if (!its_dev->its->is_v4)
1371c808eea8SMarc Zyngier 		return -EINVAL;
1372c808eea8SMarc Zyngier 
1373d011e4e6SMarc Zyngier 	/* Unmap request? */
1374d011e4e6SMarc Zyngier 	if (!info)
1375d011e4e6SMarc Zyngier 		return its_vlpi_unmap(d);
1376d011e4e6SMarc Zyngier 
1377c808eea8SMarc Zyngier 	switch (info->cmd_type) {
1378c808eea8SMarc Zyngier 	case MAP_VLPI:
1379d011e4e6SMarc Zyngier 		return its_vlpi_map(d, info);
1380c808eea8SMarc Zyngier 
1381c808eea8SMarc Zyngier 	case GET_VLPI:
1382d011e4e6SMarc Zyngier 		return its_vlpi_get(d, info);
1383c808eea8SMarc Zyngier 
1384c808eea8SMarc Zyngier 	case PROP_UPDATE_VLPI:
1385c808eea8SMarc Zyngier 	case PROP_UPDATE_AND_INV_VLPI:
1386015ec038SMarc Zyngier 		return its_vlpi_prop_update(d, info);
1387c808eea8SMarc Zyngier 
1388c808eea8SMarc Zyngier 	default:
1389c808eea8SMarc Zyngier 		return -EINVAL;
1390c808eea8SMarc Zyngier 	}
1391c808eea8SMarc Zyngier }
1392c808eea8SMarc Zyngier 
1393c48ed51cSMarc Zyngier static struct irq_chip its_irq_chip = {
1394c48ed51cSMarc Zyngier 	.name			= "ITS",
1395c48ed51cSMarc Zyngier 	.irq_mask		= its_mask_irq,
1396c48ed51cSMarc Zyngier 	.irq_unmask		= its_unmask_irq,
1397004fa08dSAshok Kumar 	.irq_eoi		= irq_chip_eoi_parent,
1398c48ed51cSMarc Zyngier 	.irq_set_affinity	= its_set_affinity,
1399b48ac83dSMarc Zyngier 	.irq_compose_msi_msg	= its_irq_compose_msi_msg,
14008d85dcedSMarc Zyngier 	.irq_set_irqchip_state	= its_irq_set_irqchip_state,
1401c808eea8SMarc Zyngier 	.irq_set_vcpu_affinity	= its_irq_set_vcpu_affinity,
1402b48ac83dSMarc Zyngier };
1403b48ac83dSMarc Zyngier 
1404bf9529f8SMarc Zyngier /*
1405bf9529f8SMarc Zyngier  * How we allocate LPIs:
1406bf9529f8SMarc Zyngier  *
1407bf9529f8SMarc Zyngier  * The GIC has id_bits bits for interrupt identifiers. From there, we
1408bf9529f8SMarc Zyngier  * must subtract 8192 which are reserved for SGIs/PPIs/SPIs. Then, as
1409bf9529f8SMarc Zyngier  * we allocate LPIs by chunks of 32, we can shift the whole thing by 5
1410bf9529f8SMarc Zyngier  * bits to the right.
1411bf9529f8SMarc Zyngier  *
1412bf9529f8SMarc Zyngier  * This gives us (((1UL << id_bits) - 8192) >> 5) possible allocations.
1413bf9529f8SMarc Zyngier  */
1414bf9529f8SMarc Zyngier #define IRQS_PER_CHUNK_SHIFT	5
1415bf9529f8SMarc Zyngier #define IRQS_PER_CHUNK		(1 << IRQS_PER_CHUNK_SHIFT)
14166c31e123SShanker Donthineni #define ITS_MAX_LPI_NRBITS	16 /* 64K LPIs */
1417bf9529f8SMarc Zyngier 
1418bf9529f8SMarc Zyngier static unsigned long *lpi_bitmap;
1419bf9529f8SMarc Zyngier static u32 lpi_chunks;
1420bf9529f8SMarc Zyngier static DEFINE_SPINLOCK(lpi_lock);
1421bf9529f8SMarc Zyngier 
1422bf9529f8SMarc Zyngier static int its_lpi_to_chunk(int lpi)
1423bf9529f8SMarc Zyngier {
1424bf9529f8SMarc Zyngier 	return (lpi - 8192) >> IRQS_PER_CHUNK_SHIFT;
1425bf9529f8SMarc Zyngier }
1426bf9529f8SMarc Zyngier 
1427bf9529f8SMarc Zyngier static int its_chunk_to_lpi(int chunk)
1428bf9529f8SMarc Zyngier {
1429bf9529f8SMarc Zyngier 	return (chunk << IRQS_PER_CHUNK_SHIFT) + 8192;
1430bf9529f8SMarc Zyngier }
1431bf9529f8SMarc Zyngier 
143204a0e4deSTomasz Nowicki static int __init its_lpi_init(u32 id_bits)
1433bf9529f8SMarc Zyngier {
1434bf9529f8SMarc Zyngier 	lpi_chunks = its_lpi_to_chunk(1UL << id_bits);
1435bf9529f8SMarc Zyngier 
1436bf9529f8SMarc Zyngier 	lpi_bitmap = kzalloc(BITS_TO_LONGS(lpi_chunks) * sizeof(long),
1437bf9529f8SMarc Zyngier 			     GFP_KERNEL);
1438bf9529f8SMarc Zyngier 	if (!lpi_bitmap) {
1439bf9529f8SMarc Zyngier 		lpi_chunks = 0;
1440bf9529f8SMarc Zyngier 		return -ENOMEM;
1441bf9529f8SMarc Zyngier 	}
1442bf9529f8SMarc Zyngier 
1443bf9529f8SMarc Zyngier 	pr_info("ITS: Allocated %d chunks for LPIs\n", (int)lpi_chunks);
1444bf9529f8SMarc Zyngier 	return 0;
1445bf9529f8SMarc Zyngier }
1446bf9529f8SMarc Zyngier 
1447bf9529f8SMarc Zyngier static unsigned long *its_lpi_alloc_chunks(int nr_irqs, int *base, int *nr_ids)
1448bf9529f8SMarc Zyngier {
1449bf9529f8SMarc Zyngier 	unsigned long *bitmap = NULL;
1450bf9529f8SMarc Zyngier 	int chunk_id;
1451bf9529f8SMarc Zyngier 	int nr_chunks;
1452bf9529f8SMarc Zyngier 	int i;
1453bf9529f8SMarc Zyngier 
1454bf9529f8SMarc Zyngier 	nr_chunks = DIV_ROUND_UP(nr_irqs, IRQS_PER_CHUNK);
1455bf9529f8SMarc Zyngier 
1456bf9529f8SMarc Zyngier 	spin_lock(&lpi_lock);
1457bf9529f8SMarc Zyngier 
1458bf9529f8SMarc Zyngier 	do {
1459bf9529f8SMarc Zyngier 		chunk_id = bitmap_find_next_zero_area(lpi_bitmap, lpi_chunks,
1460bf9529f8SMarc Zyngier 						      0, nr_chunks, 0);
1461bf9529f8SMarc Zyngier 		if (chunk_id < lpi_chunks)
1462bf9529f8SMarc Zyngier 			break;
1463bf9529f8SMarc Zyngier 
1464bf9529f8SMarc Zyngier 		nr_chunks--;
1465bf9529f8SMarc Zyngier 	} while (nr_chunks > 0);
1466bf9529f8SMarc Zyngier 
1467bf9529f8SMarc Zyngier 	if (!nr_chunks)
1468bf9529f8SMarc Zyngier 		goto out;
1469bf9529f8SMarc Zyngier 
1470bf9529f8SMarc Zyngier 	bitmap = kzalloc(BITS_TO_LONGS(nr_chunks * IRQS_PER_CHUNK) * sizeof (long),
1471bf9529f8SMarc Zyngier 			 GFP_ATOMIC);
1472bf9529f8SMarc Zyngier 	if (!bitmap)
1473bf9529f8SMarc Zyngier 		goto out;
1474bf9529f8SMarc Zyngier 
1475bf9529f8SMarc Zyngier 	for (i = 0; i < nr_chunks; i++)
1476bf9529f8SMarc Zyngier 		set_bit(chunk_id + i, lpi_bitmap);
1477bf9529f8SMarc Zyngier 
1478bf9529f8SMarc Zyngier 	*base = its_chunk_to_lpi(chunk_id);
1479bf9529f8SMarc Zyngier 	*nr_ids = nr_chunks * IRQS_PER_CHUNK;
1480bf9529f8SMarc Zyngier 
1481bf9529f8SMarc Zyngier out:
1482bf9529f8SMarc Zyngier 	spin_unlock(&lpi_lock);
1483bf9529f8SMarc Zyngier 
1484c8415b94SMarc Zyngier 	if (!bitmap)
1485c8415b94SMarc Zyngier 		*base = *nr_ids = 0;
1486c8415b94SMarc Zyngier 
1487bf9529f8SMarc Zyngier 	return bitmap;
1488bf9529f8SMarc Zyngier }
1489bf9529f8SMarc Zyngier 
1490cf2be8baSMarc Zyngier static void its_lpi_free_chunks(unsigned long *bitmap, int base, int nr_ids)
1491bf9529f8SMarc Zyngier {
1492bf9529f8SMarc Zyngier 	int lpi;
1493bf9529f8SMarc Zyngier 
1494bf9529f8SMarc Zyngier 	spin_lock(&lpi_lock);
1495bf9529f8SMarc Zyngier 
1496bf9529f8SMarc Zyngier 	for (lpi = base; lpi < (base + nr_ids); lpi += IRQS_PER_CHUNK) {
1497bf9529f8SMarc Zyngier 		int chunk = its_lpi_to_chunk(lpi);
1498cf2be8baSMarc Zyngier 
1499bf9529f8SMarc Zyngier 		BUG_ON(chunk > lpi_chunks);
1500bf9529f8SMarc Zyngier 		if (test_bit(chunk, lpi_bitmap)) {
1501bf9529f8SMarc Zyngier 			clear_bit(chunk, lpi_bitmap);
1502bf9529f8SMarc Zyngier 		} else {
1503bf9529f8SMarc Zyngier 			pr_err("Bad LPI chunk %d\n", chunk);
1504bf9529f8SMarc Zyngier 		}
1505bf9529f8SMarc Zyngier 	}
1506bf9529f8SMarc Zyngier 
1507bf9529f8SMarc Zyngier 	spin_unlock(&lpi_lock);
1508bf9529f8SMarc Zyngier 
1509cf2be8baSMarc Zyngier 	kfree(bitmap);
1510bf9529f8SMarc Zyngier }
15111ac19ca6SMarc Zyngier 
15120e5ccf91SMarc Zyngier static struct page *its_allocate_prop_table(gfp_t gfp_flags)
15130e5ccf91SMarc Zyngier {
15140e5ccf91SMarc Zyngier 	struct page *prop_page;
15151ac19ca6SMarc Zyngier 
15160e5ccf91SMarc Zyngier 	prop_page = alloc_pages(gfp_flags, get_order(LPI_PROPBASE_SZ));
15170e5ccf91SMarc Zyngier 	if (!prop_page)
15180e5ccf91SMarc Zyngier 		return NULL;
15190e5ccf91SMarc Zyngier 
15200e5ccf91SMarc Zyngier 	/* Priority 0xa0, Group-1, disabled */
15210e5ccf91SMarc Zyngier 	memset(page_address(prop_page),
15220e5ccf91SMarc Zyngier 	       LPI_PROP_DEFAULT_PRIO | LPI_PROP_GROUP1,
15230e5ccf91SMarc Zyngier 	       LPI_PROPBASE_SZ);
15240e5ccf91SMarc Zyngier 
15250e5ccf91SMarc Zyngier 	/* Make sure the GIC will observe the written configuration */
15260e5ccf91SMarc Zyngier 	gic_flush_dcache_to_poc(page_address(prop_page), LPI_PROPBASE_SZ);
15270e5ccf91SMarc Zyngier 
15280e5ccf91SMarc Zyngier 	return prop_page;
15290e5ccf91SMarc Zyngier }
15300e5ccf91SMarc Zyngier 
15317d75bbb4SMarc Zyngier static void its_free_prop_table(struct page *prop_page)
15327d75bbb4SMarc Zyngier {
15337d75bbb4SMarc Zyngier 	free_pages((unsigned long)page_address(prop_page),
15347d75bbb4SMarc Zyngier 		   get_order(LPI_PROPBASE_SZ));
15357d75bbb4SMarc Zyngier }
15361ac19ca6SMarc Zyngier 
15371ac19ca6SMarc Zyngier static int __init its_alloc_lpi_tables(void)
15381ac19ca6SMarc Zyngier {
15391ac19ca6SMarc Zyngier 	phys_addr_t paddr;
15401ac19ca6SMarc Zyngier 
15416c31e123SShanker Donthineni 	lpi_id_bits = min_t(u32, gic_rdists->id_bits, ITS_MAX_LPI_NRBITS);
15420e5ccf91SMarc Zyngier 	gic_rdists->prop_page = its_allocate_prop_table(GFP_NOWAIT);
15431ac19ca6SMarc Zyngier 	if (!gic_rdists->prop_page) {
15441ac19ca6SMarc Zyngier 		pr_err("Failed to allocate PROPBASE\n");
15451ac19ca6SMarc Zyngier 		return -ENOMEM;
15461ac19ca6SMarc Zyngier 	}
15471ac19ca6SMarc Zyngier 
15481ac19ca6SMarc Zyngier 	paddr = page_to_phys(gic_rdists->prop_page);
15491ac19ca6SMarc Zyngier 	pr_info("GIC: using LPI property table @%pa\n", &paddr);
15501ac19ca6SMarc Zyngier 
15516c31e123SShanker Donthineni 	return its_lpi_init(lpi_id_bits);
15521ac19ca6SMarc Zyngier }
15531ac19ca6SMarc Zyngier 
15541ac19ca6SMarc Zyngier static const char *its_base_type_string[] = {
15551ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_DEVICE]	= "Devices",
15561ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_VCPU]		= "Virtual CPUs",
15574f46de9dSMarc Zyngier 	[GITS_BASER_TYPE_RESERVED3]	= "Reserved (3)",
15581ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_COLLECTION]	= "Interrupt Collections",
15591ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED5] 	= "Reserved (5)",
15601ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED6] 	= "Reserved (6)",
15611ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED7] 	= "Reserved (7)",
15621ac19ca6SMarc Zyngier };
15631ac19ca6SMarc Zyngier 
15642d81d425SShanker Donthineni static u64 its_read_baser(struct its_node *its, struct its_baser *baser)
15652d81d425SShanker Donthineni {
15662d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
15672d81d425SShanker Donthineni 
15680968a619SVladimir Murzin 	return gits_read_baser(its->base + GITS_BASER + (idx << 3));
15692d81d425SShanker Donthineni }
15702d81d425SShanker Donthineni 
15712d81d425SShanker Donthineni static void its_write_baser(struct its_node *its, struct its_baser *baser,
15722d81d425SShanker Donthineni 			    u64 val)
15732d81d425SShanker Donthineni {
15742d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
15752d81d425SShanker Donthineni 
15760968a619SVladimir Murzin 	gits_write_baser(val, its->base + GITS_BASER + (idx << 3));
15772d81d425SShanker Donthineni 	baser->val = its_read_baser(its, baser);
15782d81d425SShanker Donthineni }
15792d81d425SShanker Donthineni 
15809347359aSShanker Donthineni static int its_setup_baser(struct its_node *its, struct its_baser *baser,
15813faf24eaSShanker Donthineni 			   u64 cache, u64 shr, u32 psz, u32 order,
15823faf24eaSShanker Donthineni 			   bool indirect)
15839347359aSShanker Donthineni {
15849347359aSShanker Donthineni 	u64 val = its_read_baser(its, baser);
15859347359aSShanker Donthineni 	u64 esz = GITS_BASER_ENTRY_SIZE(val);
15869347359aSShanker Donthineni 	u64 type = GITS_BASER_TYPE(val);
158730ae9610SShanker Donthineni 	u64 baser_phys, tmp;
15889347359aSShanker Donthineni 	u32 alloc_pages;
15899347359aSShanker Donthineni 	void *base;
15909347359aSShanker Donthineni 
15919347359aSShanker Donthineni retry_alloc_baser:
15929347359aSShanker Donthineni 	alloc_pages = (PAGE_ORDER_TO_SIZE(order) / psz);
15939347359aSShanker Donthineni 	if (alloc_pages > GITS_BASER_PAGES_MAX) {
15949347359aSShanker Donthineni 		pr_warn("ITS@%pa: %s too large, reduce ITS pages %u->%u\n",
15959347359aSShanker Donthineni 			&its->phys_base, its_base_type_string[type],
15969347359aSShanker Donthineni 			alloc_pages, GITS_BASER_PAGES_MAX);
15979347359aSShanker Donthineni 		alloc_pages = GITS_BASER_PAGES_MAX;
15989347359aSShanker Donthineni 		order = get_order(GITS_BASER_PAGES_MAX * psz);
15999347359aSShanker Donthineni 	}
16009347359aSShanker Donthineni 
16019347359aSShanker Donthineni 	base = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, order);
16029347359aSShanker Donthineni 	if (!base)
16039347359aSShanker Donthineni 		return -ENOMEM;
16049347359aSShanker Donthineni 
160530ae9610SShanker Donthineni 	baser_phys = virt_to_phys(base);
160630ae9610SShanker Donthineni 
160730ae9610SShanker Donthineni 	/* Check if the physical address of the memory is above 48bits */
160830ae9610SShanker Donthineni 	if (IS_ENABLED(CONFIG_ARM64_64K_PAGES) && (baser_phys >> 48)) {
160930ae9610SShanker Donthineni 
161030ae9610SShanker Donthineni 		/* 52bit PA is supported only when PageSize=64K */
161130ae9610SShanker Donthineni 		if (psz != SZ_64K) {
161230ae9610SShanker Donthineni 			pr_err("ITS: no 52bit PA support when psz=%d\n", psz);
161330ae9610SShanker Donthineni 			free_pages((unsigned long)base, order);
161430ae9610SShanker Donthineni 			return -ENXIO;
161530ae9610SShanker Donthineni 		}
161630ae9610SShanker Donthineni 
161730ae9610SShanker Donthineni 		/* Convert 52bit PA to 48bit field */
161830ae9610SShanker Donthineni 		baser_phys = GITS_BASER_PHYS_52_to_48(baser_phys);
161930ae9610SShanker Donthineni 	}
162030ae9610SShanker Donthineni 
16219347359aSShanker Donthineni retry_baser:
162230ae9610SShanker Donthineni 	val = (baser_phys					 |
16239347359aSShanker Donthineni 		(type << GITS_BASER_TYPE_SHIFT)			 |
16249347359aSShanker Donthineni 		((esz - 1) << GITS_BASER_ENTRY_SIZE_SHIFT)	 |
16259347359aSShanker Donthineni 		((alloc_pages - 1) << GITS_BASER_PAGES_SHIFT)	 |
16269347359aSShanker Donthineni 		cache						 |
16279347359aSShanker Donthineni 		shr						 |
16289347359aSShanker Donthineni 		GITS_BASER_VALID);
16299347359aSShanker Donthineni 
16303faf24eaSShanker Donthineni 	val |=	indirect ? GITS_BASER_INDIRECT : 0x0;
16313faf24eaSShanker Donthineni 
16329347359aSShanker Donthineni 	switch (psz) {
16339347359aSShanker Donthineni 	case SZ_4K:
16349347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_4K;
16359347359aSShanker Donthineni 		break;
16369347359aSShanker Donthineni 	case SZ_16K:
16379347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_16K;
16389347359aSShanker Donthineni 		break;
16399347359aSShanker Donthineni 	case SZ_64K:
16409347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_64K;
16419347359aSShanker Donthineni 		break;
16429347359aSShanker Donthineni 	}
16439347359aSShanker Donthineni 
16449347359aSShanker Donthineni 	its_write_baser(its, baser, val);
16459347359aSShanker Donthineni 	tmp = baser->val;
16469347359aSShanker Donthineni 
16479347359aSShanker Donthineni 	if ((val ^ tmp) & GITS_BASER_SHAREABILITY_MASK) {
16489347359aSShanker Donthineni 		/*
16499347359aSShanker Donthineni 		 * Shareability didn't stick. Just use
16509347359aSShanker Donthineni 		 * whatever the read reported, which is likely
16519347359aSShanker Donthineni 		 * to be the only thing this redistributor
16529347359aSShanker Donthineni 		 * supports. If that's zero, make it
16539347359aSShanker Donthineni 		 * non-cacheable as well.
16549347359aSShanker Donthineni 		 */
16559347359aSShanker Donthineni 		shr = tmp & GITS_BASER_SHAREABILITY_MASK;
16569347359aSShanker Donthineni 		if (!shr) {
16579347359aSShanker Donthineni 			cache = GITS_BASER_nC;
1658328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(base, PAGE_ORDER_TO_SIZE(order));
16599347359aSShanker Donthineni 		}
16609347359aSShanker Donthineni 		goto retry_baser;
16619347359aSShanker Donthineni 	}
16629347359aSShanker Donthineni 
16639347359aSShanker Donthineni 	if ((val ^ tmp) & GITS_BASER_PAGE_SIZE_MASK) {
16649347359aSShanker Donthineni 		/*
16659347359aSShanker Donthineni 		 * Page size didn't stick. Let's try a smaller
16669347359aSShanker Donthineni 		 * size and retry. If we reach 4K, then
16679347359aSShanker Donthineni 		 * something is horribly wrong...
16689347359aSShanker Donthineni 		 */
16699347359aSShanker Donthineni 		free_pages((unsigned long)base, order);
16709347359aSShanker Donthineni 		baser->base = NULL;
16719347359aSShanker Donthineni 
16729347359aSShanker Donthineni 		switch (psz) {
16739347359aSShanker Donthineni 		case SZ_16K:
16749347359aSShanker Donthineni 			psz = SZ_4K;
16759347359aSShanker Donthineni 			goto retry_alloc_baser;
16769347359aSShanker Donthineni 		case SZ_64K:
16779347359aSShanker Donthineni 			psz = SZ_16K;
16789347359aSShanker Donthineni 			goto retry_alloc_baser;
16799347359aSShanker Donthineni 		}
16809347359aSShanker Donthineni 	}
16819347359aSShanker Donthineni 
16829347359aSShanker Donthineni 	if (val != tmp) {
1683b11283ebSVladimir Murzin 		pr_err("ITS@%pa: %s doesn't stick: %llx %llx\n",
16849347359aSShanker Donthineni 		       &its->phys_base, its_base_type_string[type],
1685b11283ebSVladimir Murzin 		       val, tmp);
16869347359aSShanker Donthineni 		free_pages((unsigned long)base, order);
16879347359aSShanker Donthineni 		return -ENXIO;
16889347359aSShanker Donthineni 	}
16899347359aSShanker Donthineni 
16909347359aSShanker Donthineni 	baser->order = order;
16919347359aSShanker Donthineni 	baser->base = base;
16929347359aSShanker Donthineni 	baser->psz = psz;
16933faf24eaSShanker Donthineni 	tmp = indirect ? GITS_LVL1_ENTRY_SIZE : esz;
16949347359aSShanker Donthineni 
16953faf24eaSShanker Donthineni 	pr_info("ITS@%pa: allocated %d %s @%lx (%s, esz %d, psz %dK, shr %d)\n",
1696d524eaa2SVladimir Murzin 		&its->phys_base, (int)(PAGE_ORDER_TO_SIZE(order) / (int)tmp),
16979347359aSShanker Donthineni 		its_base_type_string[type],
16989347359aSShanker Donthineni 		(unsigned long)virt_to_phys(base),
16993faf24eaSShanker Donthineni 		indirect ? "indirect" : "flat", (int)esz,
17009347359aSShanker Donthineni 		psz / SZ_1K, (int)shr >> GITS_BASER_SHAREABILITY_SHIFT);
17019347359aSShanker Donthineni 
17029347359aSShanker Donthineni 	return 0;
17039347359aSShanker Donthineni }
17049347359aSShanker Donthineni 
17054cacac57SMarc Zyngier static bool its_parse_indirect_baser(struct its_node *its,
17064cacac57SMarc Zyngier 				     struct its_baser *baser,
170732bd44dcSShanker Donthineni 				     u32 psz, u32 *order, u32 ids)
17084b75c459SShanker Donthineni {
17094cacac57SMarc Zyngier 	u64 tmp = its_read_baser(its, baser);
17104cacac57SMarc Zyngier 	u64 type = GITS_BASER_TYPE(tmp);
17114cacac57SMarc Zyngier 	u64 esz = GITS_BASER_ENTRY_SIZE(tmp);
17122fd632a0SShanker Donthineni 	u64 val = GITS_BASER_InnerShareable | GITS_BASER_RaWaWb;
17134b75c459SShanker Donthineni 	u32 new_order = *order;
17143faf24eaSShanker Donthineni 	bool indirect = false;
17153faf24eaSShanker Donthineni 
17163faf24eaSShanker Donthineni 	/* No need to enable Indirection if memory requirement < (psz*2)bytes */
17173faf24eaSShanker Donthineni 	if ((esz << ids) > (psz * 2)) {
17183faf24eaSShanker Donthineni 		/*
17193faf24eaSShanker Donthineni 		 * Find out whether hw supports a single or two-level table by
17203faf24eaSShanker Donthineni 		 * table by reading bit at offset '62' after writing '1' to it.
17213faf24eaSShanker Donthineni 		 */
17223faf24eaSShanker Donthineni 		its_write_baser(its, baser, val | GITS_BASER_INDIRECT);
17233faf24eaSShanker Donthineni 		indirect = !!(baser->val & GITS_BASER_INDIRECT);
17243faf24eaSShanker Donthineni 
17253faf24eaSShanker Donthineni 		if (indirect) {
17263faf24eaSShanker Donthineni 			/*
17273faf24eaSShanker Donthineni 			 * The size of the lvl2 table is equal to ITS page size
17283faf24eaSShanker Donthineni 			 * which is 'psz'. For computing lvl1 table size,
17293faf24eaSShanker Donthineni 			 * subtract ID bits that sparse lvl2 table from 'ids'
17303faf24eaSShanker Donthineni 			 * which is reported by ITS hardware times lvl1 table
17313faf24eaSShanker Donthineni 			 * entry size.
17323faf24eaSShanker Donthineni 			 */
1733d524eaa2SVladimir Murzin 			ids -= ilog2(psz / (int)esz);
17343faf24eaSShanker Donthineni 			esz = GITS_LVL1_ENTRY_SIZE;
17353faf24eaSShanker Donthineni 		}
17363faf24eaSShanker Donthineni 	}
17374b75c459SShanker Donthineni 
17384b75c459SShanker Donthineni 	/*
17394b75c459SShanker Donthineni 	 * Allocate as many entries as required to fit the
17404b75c459SShanker Donthineni 	 * range of device IDs that the ITS can grok... The ID
17414b75c459SShanker Donthineni 	 * space being incredibly sparse, this results in a
17423faf24eaSShanker Donthineni 	 * massive waste of memory if two-level device table
17433faf24eaSShanker Donthineni 	 * feature is not supported by hardware.
17444b75c459SShanker Donthineni 	 */
17454b75c459SShanker Donthineni 	new_order = max_t(u32, get_order(esz << ids), new_order);
17464b75c459SShanker Donthineni 	if (new_order >= MAX_ORDER) {
17474b75c459SShanker Donthineni 		new_order = MAX_ORDER - 1;
1748d524eaa2SVladimir Murzin 		ids = ilog2(PAGE_ORDER_TO_SIZE(new_order) / (int)esz);
17494cacac57SMarc Zyngier 		pr_warn("ITS@%pa: %s Table too large, reduce ids %u->%u\n",
17504cacac57SMarc Zyngier 			&its->phys_base, its_base_type_string[type],
17514cacac57SMarc Zyngier 			its->device_ids, ids);
17524b75c459SShanker Donthineni 	}
17534b75c459SShanker Donthineni 
17544b75c459SShanker Donthineni 	*order = new_order;
17553faf24eaSShanker Donthineni 
17563faf24eaSShanker Donthineni 	return indirect;
17574b75c459SShanker Donthineni }
17584b75c459SShanker Donthineni 
17591ac19ca6SMarc Zyngier static void its_free_tables(struct its_node *its)
17601ac19ca6SMarc Zyngier {
17611ac19ca6SMarc Zyngier 	int i;
17621ac19ca6SMarc Zyngier 
17631ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
17641a485f4dSShanker Donthineni 		if (its->tables[i].base) {
17651a485f4dSShanker Donthineni 			free_pages((unsigned long)its->tables[i].base,
17661a485f4dSShanker Donthineni 				   its->tables[i].order);
17671a485f4dSShanker Donthineni 			its->tables[i].base = NULL;
17681ac19ca6SMarc Zyngier 		}
17691ac19ca6SMarc Zyngier 	}
17701ac19ca6SMarc Zyngier }
17711ac19ca6SMarc Zyngier 
17720e0b0f69SShanker Donthineni static int its_alloc_tables(struct its_node *its)
17731ac19ca6SMarc Zyngier {
17741ac19ca6SMarc Zyngier 	u64 shr = GITS_BASER_InnerShareable;
17752fd632a0SShanker Donthineni 	u64 cache = GITS_BASER_RaWaWb;
17769347359aSShanker Donthineni 	u32 psz = SZ_64K;
17779347359aSShanker Donthineni 	int err, i;
177894100970SRobert Richter 
1779fa150019SArd Biesheuvel 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_22375)
1780fa150019SArd Biesheuvel 		/* erratum 24313: ignore memory access type */
17819347359aSShanker Donthineni 		cache = GITS_BASER_nCnB;
1782466b7d16SShanker Donthineni 
17831ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
17842d81d425SShanker Donthineni 		struct its_baser *baser = its->tables + i;
17852d81d425SShanker Donthineni 		u64 val = its_read_baser(its, baser);
17861ac19ca6SMarc Zyngier 		u64 type = GITS_BASER_TYPE(val);
17879347359aSShanker Donthineni 		u32 order = get_order(psz);
17883faf24eaSShanker Donthineni 		bool indirect = false;
17891ac19ca6SMarc Zyngier 
17904cacac57SMarc Zyngier 		switch (type) {
17914cacac57SMarc Zyngier 		case GITS_BASER_TYPE_NONE:
17921ac19ca6SMarc Zyngier 			continue;
17931ac19ca6SMarc Zyngier 
17944cacac57SMarc Zyngier 		case GITS_BASER_TYPE_DEVICE:
179532bd44dcSShanker Donthineni 			indirect = its_parse_indirect_baser(its, baser,
179632bd44dcSShanker Donthineni 							    psz, &order,
179732bd44dcSShanker Donthineni 							    its->device_ids);
17984cacac57SMarc Zyngier 		case GITS_BASER_TYPE_VCPU:
17994cacac57SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser,
180032bd44dcSShanker Donthineni 							    psz, &order,
180132bd44dcSShanker Donthineni 							    ITS_MAX_VPEID_BITS);
18024cacac57SMarc Zyngier 			break;
18034cacac57SMarc Zyngier 		}
1804f54b97edSMarc Zyngier 
18053faf24eaSShanker Donthineni 		err = its_setup_baser(its, baser, cache, shr, psz, order, indirect);
18069347359aSShanker Donthineni 		if (err < 0) {
18079347359aSShanker Donthineni 			its_free_tables(its);
18089347359aSShanker Donthineni 			return err;
180930f21363SRobert Richter 		}
181030f21363SRobert Richter 
18119347359aSShanker Donthineni 		/* Update settings which will be used for next BASERn */
18129347359aSShanker Donthineni 		psz = baser->psz;
18139347359aSShanker Donthineni 		cache = baser->val & GITS_BASER_CACHEABILITY_MASK;
18149347359aSShanker Donthineni 		shr = baser->val & GITS_BASER_SHAREABILITY_MASK;
18151ac19ca6SMarc Zyngier 	}
18161ac19ca6SMarc Zyngier 
18171ac19ca6SMarc Zyngier 	return 0;
18181ac19ca6SMarc Zyngier }
18191ac19ca6SMarc Zyngier 
18201ac19ca6SMarc Zyngier static int its_alloc_collections(struct its_node *its)
18211ac19ca6SMarc Zyngier {
18221ac19ca6SMarc Zyngier 	its->collections = kzalloc(nr_cpu_ids * sizeof(*its->collections),
18231ac19ca6SMarc Zyngier 				   GFP_KERNEL);
18241ac19ca6SMarc Zyngier 	if (!its->collections)
18251ac19ca6SMarc Zyngier 		return -ENOMEM;
18261ac19ca6SMarc Zyngier 
18271ac19ca6SMarc Zyngier 	return 0;
18281ac19ca6SMarc Zyngier }
18291ac19ca6SMarc Zyngier 
18307c297a2dSMarc Zyngier static struct page *its_allocate_pending_table(gfp_t gfp_flags)
18317c297a2dSMarc Zyngier {
18327c297a2dSMarc Zyngier 	struct page *pend_page;
18337c297a2dSMarc Zyngier 	/*
18347c297a2dSMarc Zyngier 	 * The pending pages have to be at least 64kB aligned,
18357c297a2dSMarc Zyngier 	 * hence the 'max(LPI_PENDBASE_SZ, SZ_64K)' below.
18367c297a2dSMarc Zyngier 	 */
18377c297a2dSMarc Zyngier 	pend_page = alloc_pages(gfp_flags | __GFP_ZERO,
18387c297a2dSMarc Zyngier 				get_order(max_t(u32, LPI_PENDBASE_SZ, SZ_64K)));
18397c297a2dSMarc Zyngier 	if (!pend_page)
18407c297a2dSMarc Zyngier 		return NULL;
18417c297a2dSMarc Zyngier 
18427c297a2dSMarc Zyngier 	/* Make sure the GIC will observe the zero-ed page */
18437c297a2dSMarc Zyngier 	gic_flush_dcache_to_poc(page_address(pend_page), LPI_PENDBASE_SZ);
18447c297a2dSMarc Zyngier 
18457c297a2dSMarc Zyngier 	return pend_page;
18467c297a2dSMarc Zyngier }
18477c297a2dSMarc Zyngier 
18487d75bbb4SMarc Zyngier static void its_free_pending_table(struct page *pt)
18497d75bbb4SMarc Zyngier {
18507d75bbb4SMarc Zyngier 	free_pages((unsigned long)page_address(pt),
18517d75bbb4SMarc Zyngier 		   get_order(max_t(u32, LPI_PENDBASE_SZ, SZ_64K)));
18527d75bbb4SMarc Zyngier }
18537d75bbb4SMarc Zyngier 
18541ac19ca6SMarc Zyngier static void its_cpu_init_lpis(void)
18551ac19ca6SMarc Zyngier {
18561ac19ca6SMarc Zyngier 	void __iomem *rbase = gic_data_rdist_rd_base();
18571ac19ca6SMarc Zyngier 	struct page *pend_page;
18581ac19ca6SMarc Zyngier 	u64 val, tmp;
18591ac19ca6SMarc Zyngier 
18601ac19ca6SMarc Zyngier 	/* If we didn't allocate the pending table yet, do it now */
18611ac19ca6SMarc Zyngier 	pend_page = gic_data_rdist()->pend_page;
18621ac19ca6SMarc Zyngier 	if (!pend_page) {
18631ac19ca6SMarc Zyngier 		phys_addr_t paddr;
18647c297a2dSMarc Zyngier 
18657c297a2dSMarc Zyngier 		pend_page = its_allocate_pending_table(GFP_NOWAIT);
18661ac19ca6SMarc Zyngier 		if (!pend_page) {
18671ac19ca6SMarc Zyngier 			pr_err("Failed to allocate PENDBASE for CPU%d\n",
18681ac19ca6SMarc Zyngier 			       smp_processor_id());
18691ac19ca6SMarc Zyngier 			return;
18701ac19ca6SMarc Zyngier 		}
18711ac19ca6SMarc Zyngier 
18721ac19ca6SMarc Zyngier 		paddr = page_to_phys(pend_page);
18731ac19ca6SMarc Zyngier 		pr_info("CPU%d: using LPI pending table @%pa\n",
18741ac19ca6SMarc Zyngier 			smp_processor_id(), &paddr);
18751ac19ca6SMarc Zyngier 		gic_data_rdist()->pend_page = pend_page;
18761ac19ca6SMarc Zyngier 	}
18771ac19ca6SMarc Zyngier 
18781ac19ca6SMarc Zyngier 	/* Disable LPIs */
18791ac19ca6SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
18801ac19ca6SMarc Zyngier 	val &= ~GICR_CTLR_ENABLE_LPIS;
18811ac19ca6SMarc Zyngier 	writel_relaxed(val, rbase + GICR_CTLR);
18821ac19ca6SMarc Zyngier 
18831ac19ca6SMarc Zyngier 	/*
18841ac19ca6SMarc Zyngier 	 * Make sure any change to the table is observable by the GIC.
18851ac19ca6SMarc Zyngier 	 */
18861ac19ca6SMarc Zyngier 	dsb(sy);
18871ac19ca6SMarc Zyngier 
18881ac19ca6SMarc Zyngier 	/* set PROPBASE */
18891ac19ca6SMarc Zyngier 	val = (page_to_phys(gic_rdists->prop_page) |
18901ac19ca6SMarc Zyngier 	       GICR_PROPBASER_InnerShareable |
18912fd632a0SShanker Donthineni 	       GICR_PROPBASER_RaWaWb |
18921ac19ca6SMarc Zyngier 	       ((LPI_NRBITS - 1) & GICR_PROPBASER_IDBITS_MASK));
18931ac19ca6SMarc Zyngier 
18940968a619SVladimir Murzin 	gicr_write_propbaser(val, rbase + GICR_PROPBASER);
18950968a619SVladimir Murzin 	tmp = gicr_read_propbaser(rbase + GICR_PROPBASER);
18961ac19ca6SMarc Zyngier 
18971ac19ca6SMarc Zyngier 	if ((tmp ^ val) & GICR_PROPBASER_SHAREABILITY_MASK) {
1898241a386cSMarc Zyngier 		if (!(tmp & GICR_PROPBASER_SHAREABILITY_MASK)) {
1899241a386cSMarc Zyngier 			/*
1900241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
1901241a386cSMarc Zyngier 			 * remove the cacheability attributes as
1902241a386cSMarc Zyngier 			 * well.
1903241a386cSMarc Zyngier 			 */
1904241a386cSMarc Zyngier 			val &= ~(GICR_PROPBASER_SHAREABILITY_MASK |
1905241a386cSMarc Zyngier 				 GICR_PROPBASER_CACHEABILITY_MASK);
1906241a386cSMarc Zyngier 			val |= GICR_PROPBASER_nC;
19070968a619SVladimir Murzin 			gicr_write_propbaser(val, rbase + GICR_PROPBASER);
1908241a386cSMarc Zyngier 		}
19091ac19ca6SMarc Zyngier 		pr_info_once("GIC: using cache flushing for LPI property table\n");
19101ac19ca6SMarc Zyngier 		gic_rdists->flags |= RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING;
19111ac19ca6SMarc Zyngier 	}
19121ac19ca6SMarc Zyngier 
19131ac19ca6SMarc Zyngier 	/* set PENDBASE */
19141ac19ca6SMarc Zyngier 	val = (page_to_phys(pend_page) |
19154ad3e363SMarc Zyngier 	       GICR_PENDBASER_InnerShareable |
19162fd632a0SShanker Donthineni 	       GICR_PENDBASER_RaWaWb);
19171ac19ca6SMarc Zyngier 
19180968a619SVladimir Murzin 	gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
19190968a619SVladimir Murzin 	tmp = gicr_read_pendbaser(rbase + GICR_PENDBASER);
1920241a386cSMarc Zyngier 
1921241a386cSMarc Zyngier 	if (!(tmp & GICR_PENDBASER_SHAREABILITY_MASK)) {
1922241a386cSMarc Zyngier 		/*
1923241a386cSMarc Zyngier 		 * The HW reports non-shareable, we must remove the
1924241a386cSMarc Zyngier 		 * cacheability attributes as well.
1925241a386cSMarc Zyngier 		 */
1926241a386cSMarc Zyngier 		val &= ~(GICR_PENDBASER_SHAREABILITY_MASK |
1927241a386cSMarc Zyngier 			 GICR_PENDBASER_CACHEABILITY_MASK);
1928241a386cSMarc Zyngier 		val |= GICR_PENDBASER_nC;
19290968a619SVladimir Murzin 		gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
1930241a386cSMarc Zyngier 	}
19311ac19ca6SMarc Zyngier 
19321ac19ca6SMarc Zyngier 	/* Enable LPIs */
19331ac19ca6SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
19341ac19ca6SMarc Zyngier 	val |= GICR_CTLR_ENABLE_LPIS;
19351ac19ca6SMarc Zyngier 	writel_relaxed(val, rbase + GICR_CTLR);
19361ac19ca6SMarc Zyngier 
19371ac19ca6SMarc Zyngier 	/* Make sure the GIC has seen the above */
19381ac19ca6SMarc Zyngier 	dsb(sy);
19391ac19ca6SMarc Zyngier }
19401ac19ca6SMarc Zyngier 
19411ac19ca6SMarc Zyngier static void its_cpu_init_collection(void)
19421ac19ca6SMarc Zyngier {
19431ac19ca6SMarc Zyngier 	struct its_node *its;
19441ac19ca6SMarc Zyngier 	int cpu;
19451ac19ca6SMarc Zyngier 
19461ac19ca6SMarc Zyngier 	spin_lock(&its_lock);
19471ac19ca6SMarc Zyngier 	cpu = smp_processor_id();
19481ac19ca6SMarc Zyngier 
19491ac19ca6SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
19501ac19ca6SMarc Zyngier 		u64 target;
19511ac19ca6SMarc Zyngier 
1952fbf8f40eSGanapatrao Kulkarni 		/* avoid cross node collections and its mapping */
1953fbf8f40eSGanapatrao Kulkarni 		if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) {
1954fbf8f40eSGanapatrao Kulkarni 			struct device_node *cpu_node;
1955fbf8f40eSGanapatrao Kulkarni 
1956fbf8f40eSGanapatrao Kulkarni 			cpu_node = of_get_cpu_node(cpu, NULL);
1957fbf8f40eSGanapatrao Kulkarni 			if (its->numa_node != NUMA_NO_NODE &&
1958fbf8f40eSGanapatrao Kulkarni 				its->numa_node != of_node_to_nid(cpu_node))
1959fbf8f40eSGanapatrao Kulkarni 				continue;
1960fbf8f40eSGanapatrao Kulkarni 		}
1961fbf8f40eSGanapatrao Kulkarni 
19621ac19ca6SMarc Zyngier 		/*
19631ac19ca6SMarc Zyngier 		 * We now have to bind each collection to its target
19641ac19ca6SMarc Zyngier 		 * redistributor.
19651ac19ca6SMarc Zyngier 		 */
1966589ce5f4SMarc Zyngier 		if (gic_read_typer(its->base + GITS_TYPER) & GITS_TYPER_PTA) {
19671ac19ca6SMarc Zyngier 			/*
19681ac19ca6SMarc Zyngier 			 * This ITS wants the physical address of the
19691ac19ca6SMarc Zyngier 			 * redistributor.
19701ac19ca6SMarc Zyngier 			 */
19711ac19ca6SMarc Zyngier 			target = gic_data_rdist()->phys_base;
19721ac19ca6SMarc Zyngier 		} else {
19731ac19ca6SMarc Zyngier 			/*
19741ac19ca6SMarc Zyngier 			 * This ITS wants a linear CPU number.
19751ac19ca6SMarc Zyngier 			 */
1976589ce5f4SMarc Zyngier 			target = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
1977263fcd31SMarc Zyngier 			target = GICR_TYPER_CPU_NUMBER(target) << 16;
19781ac19ca6SMarc Zyngier 		}
19791ac19ca6SMarc Zyngier 
19801ac19ca6SMarc Zyngier 		/* Perform collection mapping */
19811ac19ca6SMarc Zyngier 		its->collections[cpu].target_address = target;
19821ac19ca6SMarc Zyngier 		its->collections[cpu].col_id = cpu;
19831ac19ca6SMarc Zyngier 
19841ac19ca6SMarc Zyngier 		its_send_mapc(its, &its->collections[cpu], 1);
19851ac19ca6SMarc Zyngier 		its_send_invall(its, &its->collections[cpu]);
19861ac19ca6SMarc Zyngier 	}
19871ac19ca6SMarc Zyngier 
19881ac19ca6SMarc Zyngier 	spin_unlock(&its_lock);
19891ac19ca6SMarc Zyngier }
199084a6a2e7SMarc Zyngier 
199184a6a2e7SMarc Zyngier static struct its_device *its_find_device(struct its_node *its, u32 dev_id)
199284a6a2e7SMarc Zyngier {
199384a6a2e7SMarc Zyngier 	struct its_device *its_dev = NULL, *tmp;
19943e39e8f5SMarc Zyngier 	unsigned long flags;
199584a6a2e7SMarc Zyngier 
19963e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
199784a6a2e7SMarc Zyngier 
199884a6a2e7SMarc Zyngier 	list_for_each_entry(tmp, &its->its_device_list, entry) {
199984a6a2e7SMarc Zyngier 		if (tmp->device_id == dev_id) {
200084a6a2e7SMarc Zyngier 			its_dev = tmp;
200184a6a2e7SMarc Zyngier 			break;
200284a6a2e7SMarc Zyngier 		}
200384a6a2e7SMarc Zyngier 	}
200484a6a2e7SMarc Zyngier 
20053e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
200684a6a2e7SMarc Zyngier 
200784a6a2e7SMarc Zyngier 	return its_dev;
200884a6a2e7SMarc Zyngier }
200984a6a2e7SMarc Zyngier 
2010466b7d16SShanker Donthineni static struct its_baser *its_get_baser(struct its_node *its, u32 type)
2011466b7d16SShanker Donthineni {
2012466b7d16SShanker Donthineni 	int i;
2013466b7d16SShanker Donthineni 
2014466b7d16SShanker Donthineni 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
2015466b7d16SShanker Donthineni 		if (GITS_BASER_TYPE(its->tables[i].val) == type)
2016466b7d16SShanker Donthineni 			return &its->tables[i];
2017466b7d16SShanker Donthineni 	}
2018466b7d16SShanker Donthineni 
2019466b7d16SShanker Donthineni 	return NULL;
2020466b7d16SShanker Donthineni }
2021466b7d16SShanker Donthineni 
202270cc81edSMarc Zyngier static bool its_alloc_table_entry(struct its_baser *baser, u32 id)
20233faf24eaSShanker Donthineni {
20243faf24eaSShanker Donthineni 	struct page *page;
20253faf24eaSShanker Donthineni 	u32 esz, idx;
20263faf24eaSShanker Donthineni 	__le64 *table;
20273faf24eaSShanker Donthineni 
20283faf24eaSShanker Donthineni 	/* Don't allow device id that exceeds single, flat table limit */
20293faf24eaSShanker Donthineni 	esz = GITS_BASER_ENTRY_SIZE(baser->val);
20303faf24eaSShanker Donthineni 	if (!(baser->val & GITS_BASER_INDIRECT))
203170cc81edSMarc Zyngier 		return (id < (PAGE_ORDER_TO_SIZE(baser->order) / esz));
20323faf24eaSShanker Donthineni 
20333faf24eaSShanker Donthineni 	/* Compute 1st level table index & check if that exceeds table limit */
203470cc81edSMarc Zyngier 	idx = id >> ilog2(baser->psz / esz);
20353faf24eaSShanker Donthineni 	if (idx >= (PAGE_ORDER_TO_SIZE(baser->order) / GITS_LVL1_ENTRY_SIZE))
20363faf24eaSShanker Donthineni 		return false;
20373faf24eaSShanker Donthineni 
20383faf24eaSShanker Donthineni 	table = baser->base;
20393faf24eaSShanker Donthineni 
20403faf24eaSShanker Donthineni 	/* Allocate memory for 2nd level table */
20413faf24eaSShanker Donthineni 	if (!table[idx]) {
20423faf24eaSShanker Donthineni 		page = alloc_pages(GFP_KERNEL | __GFP_ZERO, get_order(baser->psz));
20433faf24eaSShanker Donthineni 		if (!page)
20443faf24eaSShanker Donthineni 			return false;
20453faf24eaSShanker Donthineni 
20463faf24eaSShanker Donthineni 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
20473faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
2048328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(page_address(page), baser->psz);
20493faf24eaSShanker Donthineni 
20503faf24eaSShanker Donthineni 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
20513faf24eaSShanker Donthineni 
20523faf24eaSShanker Donthineni 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
20533faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
2054328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
20553faf24eaSShanker Donthineni 
20563faf24eaSShanker Donthineni 		/* Ensure updated table contents are visible to ITS hardware */
20573faf24eaSShanker Donthineni 		dsb(sy);
20583faf24eaSShanker Donthineni 	}
20593faf24eaSShanker Donthineni 
20603faf24eaSShanker Donthineni 	return true;
20613faf24eaSShanker Donthineni }
20623faf24eaSShanker Donthineni 
206370cc81edSMarc Zyngier static bool its_alloc_device_table(struct its_node *its, u32 dev_id)
206470cc81edSMarc Zyngier {
206570cc81edSMarc Zyngier 	struct its_baser *baser;
206670cc81edSMarc Zyngier 
206770cc81edSMarc Zyngier 	baser = its_get_baser(its, GITS_BASER_TYPE_DEVICE);
206870cc81edSMarc Zyngier 
206970cc81edSMarc Zyngier 	/* Don't allow device id that exceeds ITS hardware limit */
207070cc81edSMarc Zyngier 	if (!baser)
207170cc81edSMarc Zyngier 		return (ilog2(dev_id) < its->device_ids);
207270cc81edSMarc Zyngier 
207370cc81edSMarc Zyngier 	return its_alloc_table_entry(baser, dev_id);
207470cc81edSMarc Zyngier }
207570cc81edSMarc Zyngier 
20767d75bbb4SMarc Zyngier static bool its_alloc_vpe_table(u32 vpe_id)
20777d75bbb4SMarc Zyngier {
20787d75bbb4SMarc Zyngier 	struct its_node *its;
20797d75bbb4SMarc Zyngier 
20807d75bbb4SMarc Zyngier 	/*
20817d75bbb4SMarc Zyngier 	 * Make sure the L2 tables are allocated on *all* v4 ITSs. We
20827d75bbb4SMarc Zyngier 	 * could try and only do it on ITSs corresponding to devices
20837d75bbb4SMarc Zyngier 	 * that have interrupts targeted at this VPE, but the
20847d75bbb4SMarc Zyngier 	 * complexity becomes crazy (and you have tons of memory
20857d75bbb4SMarc Zyngier 	 * anyway, right?).
20867d75bbb4SMarc Zyngier 	 */
20877d75bbb4SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
20887d75bbb4SMarc Zyngier 		struct its_baser *baser;
20897d75bbb4SMarc Zyngier 
20907d75bbb4SMarc Zyngier 		if (!its->is_v4)
20917d75bbb4SMarc Zyngier 			continue;
20927d75bbb4SMarc Zyngier 
20937d75bbb4SMarc Zyngier 		baser = its_get_baser(its, GITS_BASER_TYPE_VCPU);
20947d75bbb4SMarc Zyngier 		if (!baser)
20957d75bbb4SMarc Zyngier 			return false;
20967d75bbb4SMarc Zyngier 
20977d75bbb4SMarc Zyngier 		if (!its_alloc_table_entry(baser, vpe_id))
20987d75bbb4SMarc Zyngier 			return false;
20997d75bbb4SMarc Zyngier 	}
21007d75bbb4SMarc Zyngier 
21017d75bbb4SMarc Zyngier 	return true;
21027d75bbb4SMarc Zyngier }
21037d75bbb4SMarc Zyngier 
210484a6a2e7SMarc Zyngier static struct its_device *its_create_device(struct its_node *its, u32 dev_id,
210593f94ea0SMarc Zyngier 					    int nvecs, bool alloc_lpis)
210684a6a2e7SMarc Zyngier {
210784a6a2e7SMarc Zyngier 	struct its_device *dev;
210893f94ea0SMarc Zyngier 	unsigned long *lpi_map = NULL;
21093e39e8f5SMarc Zyngier 	unsigned long flags;
2110591e5becSMarc Zyngier 	u16 *col_map = NULL;
211184a6a2e7SMarc Zyngier 	void *itt;
211284a6a2e7SMarc Zyngier 	int lpi_base;
211384a6a2e7SMarc Zyngier 	int nr_lpis;
2114c8481267SMarc Zyngier 	int nr_ites;
211584a6a2e7SMarc Zyngier 	int sz;
211684a6a2e7SMarc Zyngier 
21173faf24eaSShanker Donthineni 	if (!its_alloc_device_table(its, dev_id))
2118466b7d16SShanker Donthineni 		return NULL;
2119466b7d16SShanker Donthineni 
212084a6a2e7SMarc Zyngier 	dev = kzalloc(sizeof(*dev), GFP_KERNEL);
2121c8481267SMarc Zyngier 	/*
2122c8481267SMarc Zyngier 	 * At least one bit of EventID is being used, hence a minimum
2123c8481267SMarc Zyngier 	 * of two entries. No, the architecture doesn't let you
2124c8481267SMarc Zyngier 	 * express an ITT with a single entry.
2125c8481267SMarc Zyngier 	 */
212696555c47SWill Deacon 	nr_ites = max(2UL, roundup_pow_of_two(nvecs));
2127c8481267SMarc Zyngier 	sz = nr_ites * its->ite_size;
212884a6a2e7SMarc Zyngier 	sz = max(sz, ITS_ITT_ALIGN) + ITS_ITT_ALIGN - 1;
21296c834125SYun Wu 	itt = kzalloc(sz, GFP_KERNEL);
213093f94ea0SMarc Zyngier 	if (alloc_lpis) {
213184a6a2e7SMarc Zyngier 		lpi_map = its_lpi_alloc_chunks(nvecs, &lpi_base, &nr_lpis);
2132591e5becSMarc Zyngier 		if (lpi_map)
213393f94ea0SMarc Zyngier 			col_map = kzalloc(sizeof(*col_map) * nr_lpis,
213493f94ea0SMarc Zyngier 					  GFP_KERNEL);
213593f94ea0SMarc Zyngier 	} else {
213693f94ea0SMarc Zyngier 		col_map = kzalloc(sizeof(*col_map) * nr_ites, GFP_KERNEL);
213793f94ea0SMarc Zyngier 		nr_lpis = 0;
213893f94ea0SMarc Zyngier 		lpi_base = 0;
213993f94ea0SMarc Zyngier 	}
214084a6a2e7SMarc Zyngier 
214193f94ea0SMarc Zyngier 	if (!dev || !itt ||  !col_map || (!lpi_map && alloc_lpis)) {
214284a6a2e7SMarc Zyngier 		kfree(dev);
214384a6a2e7SMarc Zyngier 		kfree(itt);
214484a6a2e7SMarc Zyngier 		kfree(lpi_map);
2145591e5becSMarc Zyngier 		kfree(col_map);
214684a6a2e7SMarc Zyngier 		return NULL;
214784a6a2e7SMarc Zyngier 	}
214884a6a2e7SMarc Zyngier 
2149328191c0SVladimir Murzin 	gic_flush_dcache_to_poc(itt, sz);
21505a9a8915SMarc Zyngier 
215184a6a2e7SMarc Zyngier 	dev->its = its;
215284a6a2e7SMarc Zyngier 	dev->itt = itt;
2153c8481267SMarc Zyngier 	dev->nr_ites = nr_ites;
2154591e5becSMarc Zyngier 	dev->event_map.lpi_map = lpi_map;
2155591e5becSMarc Zyngier 	dev->event_map.col_map = col_map;
2156591e5becSMarc Zyngier 	dev->event_map.lpi_base = lpi_base;
2157591e5becSMarc Zyngier 	dev->event_map.nr_lpis = nr_lpis;
2158d011e4e6SMarc Zyngier 	mutex_init(&dev->event_map.vlpi_lock);
215984a6a2e7SMarc Zyngier 	dev->device_id = dev_id;
216084a6a2e7SMarc Zyngier 	INIT_LIST_HEAD(&dev->entry);
216184a6a2e7SMarc Zyngier 
21623e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
216384a6a2e7SMarc Zyngier 	list_add(&dev->entry, &its->its_device_list);
21643e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
216584a6a2e7SMarc Zyngier 
216684a6a2e7SMarc Zyngier 	/* Map device to its ITT */
216784a6a2e7SMarc Zyngier 	its_send_mapd(dev, 1);
216884a6a2e7SMarc Zyngier 
216984a6a2e7SMarc Zyngier 	return dev;
217084a6a2e7SMarc Zyngier }
217184a6a2e7SMarc Zyngier 
217284a6a2e7SMarc Zyngier static void its_free_device(struct its_device *its_dev)
217384a6a2e7SMarc Zyngier {
21743e39e8f5SMarc Zyngier 	unsigned long flags;
21753e39e8f5SMarc Zyngier 
21763e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its_dev->its->lock, flags);
217784a6a2e7SMarc Zyngier 	list_del(&its_dev->entry);
21783e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its_dev->its->lock, flags);
217984a6a2e7SMarc Zyngier 	kfree(its_dev->itt);
218084a6a2e7SMarc Zyngier 	kfree(its_dev);
218184a6a2e7SMarc Zyngier }
2182b48ac83dSMarc Zyngier 
2183b48ac83dSMarc Zyngier static int its_alloc_device_irq(struct its_device *dev, irq_hw_number_t *hwirq)
2184b48ac83dSMarc Zyngier {
2185b48ac83dSMarc Zyngier 	int idx;
2186b48ac83dSMarc Zyngier 
2187591e5becSMarc Zyngier 	idx = find_first_zero_bit(dev->event_map.lpi_map,
2188591e5becSMarc Zyngier 				  dev->event_map.nr_lpis);
2189591e5becSMarc Zyngier 	if (idx == dev->event_map.nr_lpis)
2190b48ac83dSMarc Zyngier 		return -ENOSPC;
2191b48ac83dSMarc Zyngier 
2192591e5becSMarc Zyngier 	*hwirq = dev->event_map.lpi_base + idx;
2193591e5becSMarc Zyngier 	set_bit(idx, dev->event_map.lpi_map);
2194b48ac83dSMarc Zyngier 
2195b48ac83dSMarc Zyngier 	return 0;
2196b48ac83dSMarc Zyngier }
2197b48ac83dSMarc Zyngier 
219854456db9SMarc Zyngier static int its_msi_prepare(struct irq_domain *domain, struct device *dev,
2199b48ac83dSMarc Zyngier 			   int nvec, msi_alloc_info_t *info)
2200b48ac83dSMarc Zyngier {
2201b48ac83dSMarc Zyngier 	struct its_node *its;
2202b48ac83dSMarc Zyngier 	struct its_device *its_dev;
220354456db9SMarc Zyngier 	struct msi_domain_info *msi_info;
220454456db9SMarc Zyngier 	u32 dev_id;
2205b48ac83dSMarc Zyngier 
220654456db9SMarc Zyngier 	/*
220754456db9SMarc Zyngier 	 * We ignore "dev" entierely, and rely on the dev_id that has
220854456db9SMarc Zyngier 	 * been passed via the scratchpad. This limits this domain's
220954456db9SMarc Zyngier 	 * usefulness to upper layers that definitely know that they
221054456db9SMarc Zyngier 	 * are built on top of the ITS.
221154456db9SMarc Zyngier 	 */
221254456db9SMarc Zyngier 	dev_id = info->scratchpad[0].ul;
221354456db9SMarc Zyngier 
221454456db9SMarc Zyngier 	msi_info = msi_get_domain_info(domain);
221554456db9SMarc Zyngier 	its = msi_info->data;
221654456db9SMarc Zyngier 
221720b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi &&
221820b3d54eSMarc Zyngier 	    vpe_proxy.dev &&
221920b3d54eSMarc Zyngier 	    vpe_proxy.dev->its == its &&
222020b3d54eSMarc Zyngier 	    dev_id == vpe_proxy.dev->device_id) {
222120b3d54eSMarc Zyngier 		/* Bad luck. Get yourself a better implementation */
222220b3d54eSMarc Zyngier 		WARN_ONCE(1, "DevId %x clashes with GICv4 VPE proxy device\n",
222320b3d54eSMarc Zyngier 			  dev_id);
222420b3d54eSMarc Zyngier 		return -EINVAL;
222520b3d54eSMarc Zyngier 	}
222620b3d54eSMarc Zyngier 
2227f130420eSMarc Zyngier 	its_dev = its_find_device(its, dev_id);
2228e8137f4fSMarc Zyngier 	if (its_dev) {
2229e8137f4fSMarc Zyngier 		/*
2230e8137f4fSMarc Zyngier 		 * We already have seen this ID, probably through
2231e8137f4fSMarc Zyngier 		 * another alias (PCI bridge of some sort). No need to
2232e8137f4fSMarc Zyngier 		 * create the device.
2233e8137f4fSMarc Zyngier 		 */
2234f130420eSMarc Zyngier 		pr_debug("Reusing ITT for devID %x\n", dev_id);
2235e8137f4fSMarc Zyngier 		goto out;
2236e8137f4fSMarc Zyngier 	}
2237b48ac83dSMarc Zyngier 
223893f94ea0SMarc Zyngier 	its_dev = its_create_device(its, dev_id, nvec, true);
2239b48ac83dSMarc Zyngier 	if (!its_dev)
2240b48ac83dSMarc Zyngier 		return -ENOMEM;
2241b48ac83dSMarc Zyngier 
2242f130420eSMarc Zyngier 	pr_debug("ITT %d entries, %d bits\n", nvec, ilog2(nvec));
2243e8137f4fSMarc Zyngier out:
2244b48ac83dSMarc Zyngier 	info->scratchpad[0].ptr = its_dev;
2245b48ac83dSMarc Zyngier 	return 0;
2246b48ac83dSMarc Zyngier }
2247b48ac83dSMarc Zyngier 
224854456db9SMarc Zyngier static struct msi_domain_ops its_msi_domain_ops = {
224954456db9SMarc Zyngier 	.msi_prepare	= its_msi_prepare,
225054456db9SMarc Zyngier };
225154456db9SMarc Zyngier 
2252b48ac83dSMarc Zyngier static int its_irq_gic_domain_alloc(struct irq_domain *domain,
2253b48ac83dSMarc Zyngier 				    unsigned int virq,
2254b48ac83dSMarc Zyngier 				    irq_hw_number_t hwirq)
2255b48ac83dSMarc Zyngier {
2256f833f57fSMarc Zyngier 	struct irq_fwspec fwspec;
2257b48ac83dSMarc Zyngier 
2258f833f57fSMarc Zyngier 	if (irq_domain_get_of_node(domain->parent)) {
2259f833f57fSMarc Zyngier 		fwspec.fwnode = domain->parent->fwnode;
2260f833f57fSMarc Zyngier 		fwspec.param_count = 3;
2261f833f57fSMarc Zyngier 		fwspec.param[0] = GIC_IRQ_TYPE_LPI;
2262f833f57fSMarc Zyngier 		fwspec.param[1] = hwirq;
2263f833f57fSMarc Zyngier 		fwspec.param[2] = IRQ_TYPE_EDGE_RISING;
22643f010cf1STomasz Nowicki 	} else if (is_fwnode_irqchip(domain->parent->fwnode)) {
22653f010cf1STomasz Nowicki 		fwspec.fwnode = domain->parent->fwnode;
22663f010cf1STomasz Nowicki 		fwspec.param_count = 2;
22673f010cf1STomasz Nowicki 		fwspec.param[0] = hwirq;
22683f010cf1STomasz Nowicki 		fwspec.param[1] = IRQ_TYPE_EDGE_RISING;
2269f833f57fSMarc Zyngier 	} else {
2270f833f57fSMarc Zyngier 		return -EINVAL;
2271f833f57fSMarc Zyngier 	}
2272b48ac83dSMarc Zyngier 
2273f833f57fSMarc Zyngier 	return irq_domain_alloc_irqs_parent(domain, virq, 1, &fwspec);
2274b48ac83dSMarc Zyngier }
2275b48ac83dSMarc Zyngier 
2276b48ac83dSMarc Zyngier static int its_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
2277b48ac83dSMarc Zyngier 				unsigned int nr_irqs, void *args)
2278b48ac83dSMarc Zyngier {
2279b48ac83dSMarc Zyngier 	msi_alloc_info_t *info = args;
2280b48ac83dSMarc Zyngier 	struct its_device *its_dev = info->scratchpad[0].ptr;
2281b48ac83dSMarc Zyngier 	irq_hw_number_t hwirq;
2282b48ac83dSMarc Zyngier 	int err;
2283b48ac83dSMarc Zyngier 	int i;
2284b48ac83dSMarc Zyngier 
2285b48ac83dSMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
2286b48ac83dSMarc Zyngier 		err = its_alloc_device_irq(its_dev, &hwirq);
2287b48ac83dSMarc Zyngier 		if (err)
2288b48ac83dSMarc Zyngier 			return err;
2289b48ac83dSMarc Zyngier 
2290b48ac83dSMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i, hwirq);
2291b48ac83dSMarc Zyngier 		if (err)
2292b48ac83dSMarc Zyngier 			return err;
2293b48ac83dSMarc Zyngier 
2294b48ac83dSMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i,
2295b48ac83dSMarc Zyngier 					      hwirq, &its_irq_chip, its_dev);
22960d224d35SMarc Zyngier 		irqd_set_single_target(irq_desc_get_irq_data(irq_to_desc(virq + i)));
2297f130420eSMarc Zyngier 		pr_debug("ID:%d pID:%d vID:%d\n",
2298591e5becSMarc Zyngier 			 (int)(hwirq - its_dev->event_map.lpi_base),
2299591e5becSMarc Zyngier 			 (int) hwirq, virq + i);
2300b48ac83dSMarc Zyngier 	}
2301b48ac83dSMarc Zyngier 
2302b48ac83dSMarc Zyngier 	return 0;
2303b48ac83dSMarc Zyngier }
2304b48ac83dSMarc Zyngier 
230572491643SThomas Gleixner static int its_irq_domain_activate(struct irq_domain *domain,
2306702cb0a0SThomas Gleixner 				   struct irq_data *d, bool reserve)
2307aca268dfSMarc Zyngier {
2308aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
2309aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
2310fbf8f40eSGanapatrao Kulkarni 	const struct cpumask *cpu_mask = cpu_online_mask;
23110d224d35SMarc Zyngier 	int cpu;
2312fbf8f40eSGanapatrao Kulkarni 
2313fbf8f40eSGanapatrao Kulkarni 	/* get the cpu_mask of local node */
2314fbf8f40eSGanapatrao Kulkarni 	if (its_dev->its->numa_node >= 0)
2315fbf8f40eSGanapatrao Kulkarni 		cpu_mask = cpumask_of_node(its_dev->its->numa_node);
2316aca268dfSMarc Zyngier 
2317591e5becSMarc Zyngier 	/* Bind the LPI to the first possible CPU */
23180d224d35SMarc Zyngier 	cpu = cpumask_first(cpu_mask);
23190d224d35SMarc Zyngier 	its_dev->event_map.col_map[event] = cpu;
23200d224d35SMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
2321591e5becSMarc Zyngier 
2322aca268dfSMarc Zyngier 	/* Map the GIC IRQ and event to the device */
23236a25ad3aSMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
232472491643SThomas Gleixner 	return 0;
2325aca268dfSMarc Zyngier }
2326aca268dfSMarc Zyngier 
2327aca268dfSMarc Zyngier static void its_irq_domain_deactivate(struct irq_domain *domain,
2328aca268dfSMarc Zyngier 				      struct irq_data *d)
2329aca268dfSMarc Zyngier {
2330aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
2331aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
2332aca268dfSMarc Zyngier 
2333aca268dfSMarc Zyngier 	/* Stop the delivery of interrupts */
2334aca268dfSMarc Zyngier 	its_send_discard(its_dev, event);
2335aca268dfSMarc Zyngier }
2336aca268dfSMarc Zyngier 
2337b48ac83dSMarc Zyngier static void its_irq_domain_free(struct irq_domain *domain, unsigned int virq,
2338b48ac83dSMarc Zyngier 				unsigned int nr_irqs)
2339b48ac83dSMarc Zyngier {
2340b48ac83dSMarc Zyngier 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
2341b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
2342b48ac83dSMarc Zyngier 	int i;
2343b48ac83dSMarc Zyngier 
2344b48ac83dSMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
2345b48ac83dSMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
2346b48ac83dSMarc Zyngier 								virq + i);
2347aca268dfSMarc Zyngier 		u32 event = its_get_event_id(data);
2348b48ac83dSMarc Zyngier 
2349b48ac83dSMarc Zyngier 		/* Mark interrupt index as unused */
2350591e5becSMarc Zyngier 		clear_bit(event, its_dev->event_map.lpi_map);
2351b48ac83dSMarc Zyngier 
2352b48ac83dSMarc Zyngier 		/* Nuke the entry in the domain */
23532da39949SMarc Zyngier 		irq_domain_reset_irq_data(data);
2354b48ac83dSMarc Zyngier 	}
2355b48ac83dSMarc Zyngier 
2356b48ac83dSMarc Zyngier 	/* If all interrupts have been freed, start mopping the floor */
2357591e5becSMarc Zyngier 	if (bitmap_empty(its_dev->event_map.lpi_map,
2358591e5becSMarc Zyngier 			 its_dev->event_map.nr_lpis)) {
2359cf2be8baSMarc Zyngier 		its_lpi_free_chunks(its_dev->event_map.lpi_map,
2360cf2be8baSMarc Zyngier 				    its_dev->event_map.lpi_base,
2361cf2be8baSMarc Zyngier 				    its_dev->event_map.nr_lpis);
2362cf2be8baSMarc Zyngier 		kfree(its_dev->event_map.col_map);
2363b48ac83dSMarc Zyngier 
2364b48ac83dSMarc Zyngier 		/* Unmap device/itt */
2365b48ac83dSMarc Zyngier 		its_send_mapd(its_dev, 0);
2366b48ac83dSMarc Zyngier 		its_free_device(its_dev);
2367b48ac83dSMarc Zyngier 	}
2368b48ac83dSMarc Zyngier 
2369b48ac83dSMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
2370b48ac83dSMarc Zyngier }
2371b48ac83dSMarc Zyngier 
2372b48ac83dSMarc Zyngier static const struct irq_domain_ops its_domain_ops = {
2373b48ac83dSMarc Zyngier 	.alloc			= its_irq_domain_alloc,
2374b48ac83dSMarc Zyngier 	.free			= its_irq_domain_free,
2375aca268dfSMarc Zyngier 	.activate		= its_irq_domain_activate,
2376aca268dfSMarc Zyngier 	.deactivate		= its_irq_domain_deactivate,
2377b48ac83dSMarc Zyngier };
23784c21f3c2SMarc Zyngier 
237920b3d54eSMarc Zyngier /*
238020b3d54eSMarc Zyngier  * This is insane.
238120b3d54eSMarc Zyngier  *
238220b3d54eSMarc Zyngier  * If a GICv4 doesn't implement Direct LPIs (which is extremely
238320b3d54eSMarc Zyngier  * likely), the only way to perform an invalidate is to use a fake
238420b3d54eSMarc Zyngier  * device to issue an INV command, implying that the LPI has first
238520b3d54eSMarc Zyngier  * been mapped to some event on that device. Since this is not exactly
238620b3d54eSMarc Zyngier  * cheap, we try to keep that mapping around as long as possible, and
238720b3d54eSMarc Zyngier  * only issue an UNMAP if we're short on available slots.
238820b3d54eSMarc Zyngier  *
238920b3d54eSMarc Zyngier  * Broken by design(tm).
239020b3d54eSMarc Zyngier  */
239120b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap_locked(struct its_vpe *vpe)
239220b3d54eSMarc Zyngier {
239320b3d54eSMarc Zyngier 	/* Already unmapped? */
239420b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event == -1)
239520b3d54eSMarc Zyngier 		return;
239620b3d54eSMarc Zyngier 
239720b3d54eSMarc Zyngier 	its_send_discard(vpe_proxy.dev, vpe->vpe_proxy_event);
239820b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe->vpe_proxy_event] = NULL;
239920b3d54eSMarc Zyngier 
240020b3d54eSMarc Zyngier 	/*
240120b3d54eSMarc Zyngier 	 * We don't track empty slots at all, so let's move the
240220b3d54eSMarc Zyngier 	 * next_victim pointer if we can quickly reuse that slot
240320b3d54eSMarc Zyngier 	 * instead of nuking an existing entry. Not clear that this is
240420b3d54eSMarc Zyngier 	 * always a win though, and this might just generate a ripple
240520b3d54eSMarc Zyngier 	 * effect... Let's just hope VPEs don't migrate too often.
240620b3d54eSMarc Zyngier 	 */
240720b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
240820b3d54eSMarc Zyngier 		vpe_proxy.next_victim = vpe->vpe_proxy_event;
240920b3d54eSMarc Zyngier 
241020b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = -1;
241120b3d54eSMarc Zyngier }
241220b3d54eSMarc Zyngier 
241320b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap(struct its_vpe *vpe)
241420b3d54eSMarc Zyngier {
241520b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi) {
241620b3d54eSMarc Zyngier 		unsigned long flags;
241720b3d54eSMarc Zyngier 
241820b3d54eSMarc Zyngier 		raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
241920b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe);
242020b3d54eSMarc Zyngier 		raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
242120b3d54eSMarc Zyngier 	}
242220b3d54eSMarc Zyngier }
242320b3d54eSMarc Zyngier 
242420b3d54eSMarc Zyngier static void its_vpe_db_proxy_map_locked(struct its_vpe *vpe)
242520b3d54eSMarc Zyngier {
242620b3d54eSMarc Zyngier 	/* Already mapped? */
242720b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event != -1)
242820b3d54eSMarc Zyngier 		return;
242920b3d54eSMarc Zyngier 
243020b3d54eSMarc Zyngier 	/* This slot was already allocated. Kick the other VPE out. */
243120b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
243220b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe_proxy.vpes[vpe_proxy.next_victim]);
243320b3d54eSMarc Zyngier 
243420b3d54eSMarc Zyngier 	/* Map the new VPE instead */
243520b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe_proxy.next_victim] = vpe;
243620b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = vpe_proxy.next_victim;
243720b3d54eSMarc Zyngier 	vpe_proxy.next_victim = (vpe_proxy.next_victim + 1) % vpe_proxy.dev->nr_ites;
243820b3d54eSMarc Zyngier 
243920b3d54eSMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = vpe->col_idx;
244020b3d54eSMarc Zyngier 	its_send_mapti(vpe_proxy.dev, vpe->vpe_db_lpi, vpe->vpe_proxy_event);
244120b3d54eSMarc Zyngier }
244220b3d54eSMarc Zyngier 
2443958b90d1SMarc Zyngier static void its_vpe_db_proxy_move(struct its_vpe *vpe, int from, int to)
2444958b90d1SMarc Zyngier {
2445958b90d1SMarc Zyngier 	unsigned long flags;
2446958b90d1SMarc Zyngier 	struct its_collection *target_col;
2447958b90d1SMarc Zyngier 
2448958b90d1SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
2449958b90d1SMarc Zyngier 		void __iomem *rdbase;
2450958b90d1SMarc Zyngier 
2451958b90d1SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, from)->rd_base;
2452958b90d1SMarc Zyngier 		gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
2453958b90d1SMarc Zyngier 		while (gic_read_lpir(rdbase + GICR_SYNCR) & 1)
2454958b90d1SMarc Zyngier 			cpu_relax();
2455958b90d1SMarc Zyngier 
2456958b90d1SMarc Zyngier 		return;
2457958b90d1SMarc Zyngier 	}
2458958b90d1SMarc Zyngier 
2459958b90d1SMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
2460958b90d1SMarc Zyngier 
2461958b90d1SMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
2462958b90d1SMarc Zyngier 
2463958b90d1SMarc Zyngier 	target_col = &vpe_proxy.dev->its->collections[to];
2464958b90d1SMarc Zyngier 	its_send_movi(vpe_proxy.dev, target_col, vpe->vpe_proxy_event);
2465958b90d1SMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = to;
2466958b90d1SMarc Zyngier 
2467958b90d1SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
2468958b90d1SMarc Zyngier }
2469958b90d1SMarc Zyngier 
24703171a47aSMarc Zyngier static int its_vpe_set_affinity(struct irq_data *d,
24713171a47aSMarc Zyngier 				const struct cpumask *mask_val,
24723171a47aSMarc Zyngier 				bool force)
24733171a47aSMarc Zyngier {
24743171a47aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
24753171a47aSMarc Zyngier 	int cpu = cpumask_first(mask_val);
24763171a47aSMarc Zyngier 
24773171a47aSMarc Zyngier 	/*
24783171a47aSMarc Zyngier 	 * Changing affinity is mega expensive, so let's be as lazy as
247920b3d54eSMarc Zyngier 	 * we can and only do it if we really have to. Also, if mapped
2480958b90d1SMarc Zyngier 	 * into the proxy device, we need to move the doorbell
2481958b90d1SMarc Zyngier 	 * interrupt to its new location.
24823171a47aSMarc Zyngier 	 */
24833171a47aSMarc Zyngier 	if (vpe->col_idx != cpu) {
2484958b90d1SMarc Zyngier 		int from = vpe->col_idx;
2485958b90d1SMarc Zyngier 
24863171a47aSMarc Zyngier 		vpe->col_idx = cpu;
24873171a47aSMarc Zyngier 		its_send_vmovp(vpe);
2488958b90d1SMarc Zyngier 		its_vpe_db_proxy_move(vpe, from, cpu);
24893171a47aSMarc Zyngier 	}
24903171a47aSMarc Zyngier 
249144c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
249244c4c25eSMarc Zyngier 
24933171a47aSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
24943171a47aSMarc Zyngier }
24953171a47aSMarc Zyngier 
2496e643d803SMarc Zyngier static void its_vpe_schedule(struct its_vpe *vpe)
2497e643d803SMarc Zyngier {
249850c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
2499e643d803SMarc Zyngier 	u64 val;
2500e643d803SMarc Zyngier 
2501e643d803SMarc Zyngier 	/* Schedule the VPE */
2502e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->its_vm->vprop_page)) &
2503e643d803SMarc Zyngier 		GENMASK_ULL(51, 12);
2504e643d803SMarc Zyngier 	val |= (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
2505e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
2506e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
2507e643d803SMarc Zyngier 	gits_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
2508e643d803SMarc Zyngier 
2509e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->vpt_page)) &
2510e643d803SMarc Zyngier 		GENMASK_ULL(51, 16);
2511e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_RaWaWb;
2512e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_NonShareable;
2513e643d803SMarc Zyngier 	/*
2514e643d803SMarc Zyngier 	 * There is no good way of finding out if the pending table is
2515e643d803SMarc Zyngier 	 * empty as we can race against the doorbell interrupt very
2516e643d803SMarc Zyngier 	 * easily. So in the end, vpe->pending_last is only an
2517e643d803SMarc Zyngier 	 * indication that the vcpu has something pending, not one
2518e643d803SMarc Zyngier 	 * that the pending table is empty. A good implementation
2519e643d803SMarc Zyngier 	 * would be able to read its coarse map pretty quickly anyway,
2520e643d803SMarc Zyngier 	 * making this a tolerable issue.
2521e643d803SMarc Zyngier 	 */
2522e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_PendingLast;
2523e643d803SMarc Zyngier 	val |= vpe->idai ? GICR_VPENDBASER_IDAI : 0;
2524e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
2525e643d803SMarc Zyngier 	gits_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
2526e643d803SMarc Zyngier }
2527e643d803SMarc Zyngier 
2528e643d803SMarc Zyngier static void its_vpe_deschedule(struct its_vpe *vpe)
2529e643d803SMarc Zyngier {
253050c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
2531e643d803SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
2532e643d803SMarc Zyngier 	bool clean;
2533e643d803SMarc Zyngier 	u64 val;
2534e643d803SMarc Zyngier 
2535e643d803SMarc Zyngier 	/* We're being scheduled out */
2536e643d803SMarc Zyngier 	val = gits_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
2537e643d803SMarc Zyngier 	val &= ~GICR_VPENDBASER_Valid;
2538e643d803SMarc Zyngier 	gits_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
2539e643d803SMarc Zyngier 
2540e643d803SMarc Zyngier 	do {
2541e643d803SMarc Zyngier 		val = gits_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
2542e643d803SMarc Zyngier 		clean = !(val & GICR_VPENDBASER_Dirty);
2543e643d803SMarc Zyngier 		if (!clean) {
2544e643d803SMarc Zyngier 			count--;
2545e643d803SMarc Zyngier 			cpu_relax();
2546e643d803SMarc Zyngier 			udelay(1);
2547e643d803SMarc Zyngier 		}
2548e643d803SMarc Zyngier 	} while (!clean && count);
2549e643d803SMarc Zyngier 
2550e643d803SMarc Zyngier 	if (unlikely(!clean && !count)) {
2551e643d803SMarc Zyngier 		pr_err_ratelimited("ITS virtual pending table not cleaning\n");
2552e643d803SMarc Zyngier 		vpe->idai = false;
2553e643d803SMarc Zyngier 		vpe->pending_last = true;
2554e643d803SMarc Zyngier 	} else {
2555e643d803SMarc Zyngier 		vpe->idai = !!(val & GICR_VPENDBASER_IDAI);
2556e643d803SMarc Zyngier 		vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
2557e643d803SMarc Zyngier 	}
2558e643d803SMarc Zyngier }
2559e643d803SMarc Zyngier 
256040619a2eSMarc Zyngier static void its_vpe_invall(struct its_vpe *vpe)
256140619a2eSMarc Zyngier {
256240619a2eSMarc Zyngier 	struct its_node *its;
256340619a2eSMarc Zyngier 
256440619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
256540619a2eSMarc Zyngier 		if (!its->is_v4)
256640619a2eSMarc Zyngier 			continue;
256740619a2eSMarc Zyngier 
25682247e1bfSMarc Zyngier 		if (its_list_map && !vpe->its_vm->vlpi_count[its->list_nr])
25692247e1bfSMarc Zyngier 			continue;
25702247e1bfSMarc Zyngier 
25713c1cceebSMarc Zyngier 		/*
25723c1cceebSMarc Zyngier 		 * Sending a VINVALL to a single ITS is enough, as all
25733c1cceebSMarc Zyngier 		 * we need is to reach the redistributors.
25743c1cceebSMarc Zyngier 		 */
257540619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
25763c1cceebSMarc Zyngier 		return;
257740619a2eSMarc Zyngier 	}
257840619a2eSMarc Zyngier }
257940619a2eSMarc Zyngier 
2580e643d803SMarc Zyngier static int its_vpe_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
2581e643d803SMarc Zyngier {
2582e643d803SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
2583e643d803SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
2584e643d803SMarc Zyngier 
2585e643d803SMarc Zyngier 	switch (info->cmd_type) {
2586e643d803SMarc Zyngier 	case SCHEDULE_VPE:
2587e643d803SMarc Zyngier 		its_vpe_schedule(vpe);
2588e643d803SMarc Zyngier 		return 0;
2589e643d803SMarc Zyngier 
2590e643d803SMarc Zyngier 	case DESCHEDULE_VPE:
2591e643d803SMarc Zyngier 		its_vpe_deschedule(vpe);
2592e643d803SMarc Zyngier 		return 0;
2593e643d803SMarc Zyngier 
25945e2f7642SMarc Zyngier 	case INVALL_VPE:
259540619a2eSMarc Zyngier 		its_vpe_invall(vpe);
25965e2f7642SMarc Zyngier 		return 0;
25975e2f7642SMarc Zyngier 
2598e643d803SMarc Zyngier 	default:
2599e643d803SMarc Zyngier 		return -EINVAL;
2600e643d803SMarc Zyngier 	}
2601e643d803SMarc Zyngier }
2602e643d803SMarc Zyngier 
260320b3d54eSMarc Zyngier static void its_vpe_send_cmd(struct its_vpe *vpe,
260420b3d54eSMarc Zyngier 			     void (*cmd)(struct its_device *, u32))
260520b3d54eSMarc Zyngier {
260620b3d54eSMarc Zyngier 	unsigned long flags;
260720b3d54eSMarc Zyngier 
260820b3d54eSMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
260920b3d54eSMarc Zyngier 
261020b3d54eSMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
261120b3d54eSMarc Zyngier 	cmd(vpe_proxy.dev, vpe->vpe_proxy_event);
261220b3d54eSMarc Zyngier 
261320b3d54eSMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
261420b3d54eSMarc Zyngier }
261520b3d54eSMarc Zyngier 
2616f6a91da7SMarc Zyngier static void its_vpe_send_inv(struct irq_data *d)
2617f6a91da7SMarc Zyngier {
2618f6a91da7SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
261920b3d54eSMarc Zyngier 
262020b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
2621f6a91da7SMarc Zyngier 		void __iomem *rdbase;
2622f6a91da7SMarc Zyngier 
2623f6a91da7SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
2624f6a91da7SMarc Zyngier 		gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_INVLPIR);
2625f6a91da7SMarc Zyngier 		while (gic_read_lpir(rdbase + GICR_SYNCR) & 1)
2626f6a91da7SMarc Zyngier 			cpu_relax();
262720b3d54eSMarc Zyngier 	} else {
262820b3d54eSMarc Zyngier 		its_vpe_send_cmd(vpe, its_send_inv);
262920b3d54eSMarc Zyngier 	}
2630f6a91da7SMarc Zyngier }
2631f6a91da7SMarc Zyngier 
2632f6a91da7SMarc Zyngier static void its_vpe_mask_irq(struct irq_data *d)
2633f6a91da7SMarc Zyngier {
2634f6a91da7SMarc Zyngier 	/*
2635f6a91da7SMarc Zyngier 	 * We need to unmask the LPI, which is described by the parent
2636f6a91da7SMarc Zyngier 	 * irq_data. Instead of calling into the parent (which won't
2637f6a91da7SMarc Zyngier 	 * exactly do the right thing, let's simply use the
2638f6a91da7SMarc Zyngier 	 * parent_data pointer. Yes, I'm naughty.
2639f6a91da7SMarc Zyngier 	 */
2640f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
2641f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
2642f6a91da7SMarc Zyngier }
2643f6a91da7SMarc Zyngier 
2644f6a91da7SMarc Zyngier static void its_vpe_unmask_irq(struct irq_data *d)
2645f6a91da7SMarc Zyngier {
2646f6a91da7SMarc Zyngier 	/* Same hack as above... */
2647f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
2648f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
2649f6a91da7SMarc Zyngier }
2650f6a91da7SMarc Zyngier 
2651e57a3e28SMarc Zyngier static int its_vpe_set_irqchip_state(struct irq_data *d,
2652e57a3e28SMarc Zyngier 				     enum irqchip_irq_state which,
2653e57a3e28SMarc Zyngier 				     bool state)
2654e57a3e28SMarc Zyngier {
2655e57a3e28SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
2656e57a3e28SMarc Zyngier 
2657e57a3e28SMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
2658e57a3e28SMarc Zyngier 		return -EINVAL;
2659e57a3e28SMarc Zyngier 
2660e57a3e28SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
2661e57a3e28SMarc Zyngier 		void __iomem *rdbase;
2662e57a3e28SMarc Zyngier 
2663e57a3e28SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
2664e57a3e28SMarc Zyngier 		if (state) {
2665e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_SETLPIR);
2666e57a3e28SMarc Zyngier 		} else {
2667e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
2668e57a3e28SMarc Zyngier 			while (gic_read_lpir(rdbase + GICR_SYNCR) & 1)
2669e57a3e28SMarc Zyngier 				cpu_relax();
2670e57a3e28SMarc Zyngier 		}
2671e57a3e28SMarc Zyngier 	} else {
2672e57a3e28SMarc Zyngier 		if (state)
2673e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_int);
2674e57a3e28SMarc Zyngier 		else
2675e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_clear);
2676e57a3e28SMarc Zyngier 	}
2677e57a3e28SMarc Zyngier 
2678e57a3e28SMarc Zyngier 	return 0;
2679e57a3e28SMarc Zyngier }
2680e57a3e28SMarc Zyngier 
26818fff27aeSMarc Zyngier static struct irq_chip its_vpe_irq_chip = {
26828fff27aeSMarc Zyngier 	.name			= "GICv4-vpe",
2683f6a91da7SMarc Zyngier 	.irq_mask		= its_vpe_mask_irq,
2684f6a91da7SMarc Zyngier 	.irq_unmask		= its_vpe_unmask_irq,
2685f6a91da7SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
26863171a47aSMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
2687e57a3e28SMarc Zyngier 	.irq_set_irqchip_state	= its_vpe_set_irqchip_state,
2688e643d803SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_set_vcpu_affinity,
26898fff27aeSMarc Zyngier };
26908fff27aeSMarc Zyngier 
26917d75bbb4SMarc Zyngier static int its_vpe_id_alloc(void)
26927d75bbb4SMarc Zyngier {
269332bd44dcSShanker Donthineni 	return ida_simple_get(&its_vpeid_ida, 0, ITS_MAX_VPEID, GFP_KERNEL);
26947d75bbb4SMarc Zyngier }
26957d75bbb4SMarc Zyngier 
26967d75bbb4SMarc Zyngier static void its_vpe_id_free(u16 id)
26977d75bbb4SMarc Zyngier {
26987d75bbb4SMarc Zyngier 	ida_simple_remove(&its_vpeid_ida, id);
26997d75bbb4SMarc Zyngier }
27007d75bbb4SMarc Zyngier 
27017d75bbb4SMarc Zyngier static int its_vpe_init(struct its_vpe *vpe)
27027d75bbb4SMarc Zyngier {
27037d75bbb4SMarc Zyngier 	struct page *vpt_page;
27047d75bbb4SMarc Zyngier 	int vpe_id;
27057d75bbb4SMarc Zyngier 
27067d75bbb4SMarc Zyngier 	/* Allocate vpe_id */
27077d75bbb4SMarc Zyngier 	vpe_id = its_vpe_id_alloc();
27087d75bbb4SMarc Zyngier 	if (vpe_id < 0)
27097d75bbb4SMarc Zyngier 		return vpe_id;
27107d75bbb4SMarc Zyngier 
27117d75bbb4SMarc Zyngier 	/* Allocate VPT */
27127d75bbb4SMarc Zyngier 	vpt_page = its_allocate_pending_table(GFP_KERNEL);
27137d75bbb4SMarc Zyngier 	if (!vpt_page) {
27147d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
27157d75bbb4SMarc Zyngier 		return -ENOMEM;
27167d75bbb4SMarc Zyngier 	}
27177d75bbb4SMarc Zyngier 
27187d75bbb4SMarc Zyngier 	if (!its_alloc_vpe_table(vpe_id)) {
27197d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
27207d75bbb4SMarc Zyngier 		its_free_pending_table(vpe->vpt_page);
27217d75bbb4SMarc Zyngier 		return -ENOMEM;
27227d75bbb4SMarc Zyngier 	}
27237d75bbb4SMarc Zyngier 
27247d75bbb4SMarc Zyngier 	vpe->vpe_id = vpe_id;
27257d75bbb4SMarc Zyngier 	vpe->vpt_page = vpt_page;
272620b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = -1;
27277d75bbb4SMarc Zyngier 
27287d75bbb4SMarc Zyngier 	return 0;
27297d75bbb4SMarc Zyngier }
27307d75bbb4SMarc Zyngier 
27317d75bbb4SMarc Zyngier static void its_vpe_teardown(struct its_vpe *vpe)
27327d75bbb4SMarc Zyngier {
273320b3d54eSMarc Zyngier 	its_vpe_db_proxy_unmap(vpe);
27347d75bbb4SMarc Zyngier 	its_vpe_id_free(vpe->vpe_id);
27357d75bbb4SMarc Zyngier 	its_free_pending_table(vpe->vpt_page);
27367d75bbb4SMarc Zyngier }
27377d75bbb4SMarc Zyngier 
27387d75bbb4SMarc Zyngier static void its_vpe_irq_domain_free(struct irq_domain *domain,
27397d75bbb4SMarc Zyngier 				    unsigned int virq,
27407d75bbb4SMarc Zyngier 				    unsigned int nr_irqs)
27417d75bbb4SMarc Zyngier {
27427d75bbb4SMarc Zyngier 	struct its_vm *vm = domain->host_data;
27437d75bbb4SMarc Zyngier 	int i;
27447d75bbb4SMarc Zyngier 
27457d75bbb4SMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
27467d75bbb4SMarc Zyngier 
27477d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
27487d75bbb4SMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
27497d75bbb4SMarc Zyngier 								virq + i);
27507d75bbb4SMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(data);
27517d75bbb4SMarc Zyngier 
27527d75bbb4SMarc Zyngier 		BUG_ON(vm != vpe->its_vm);
27537d75bbb4SMarc Zyngier 
27547d75bbb4SMarc Zyngier 		clear_bit(data->hwirq, vm->db_bitmap);
27557d75bbb4SMarc Zyngier 		its_vpe_teardown(vpe);
27567d75bbb4SMarc Zyngier 		irq_domain_reset_irq_data(data);
27577d75bbb4SMarc Zyngier 	}
27587d75bbb4SMarc Zyngier 
27597d75bbb4SMarc Zyngier 	if (bitmap_empty(vm->db_bitmap, vm->nr_db_lpis)) {
27607d75bbb4SMarc Zyngier 		its_lpi_free_chunks(vm->db_bitmap, vm->db_lpi_base, vm->nr_db_lpis);
27617d75bbb4SMarc Zyngier 		its_free_prop_table(vm->vprop_page);
27627d75bbb4SMarc Zyngier 	}
27637d75bbb4SMarc Zyngier }
27647d75bbb4SMarc Zyngier 
27657d75bbb4SMarc Zyngier static int its_vpe_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
27667d75bbb4SMarc Zyngier 				    unsigned int nr_irqs, void *args)
27677d75bbb4SMarc Zyngier {
27687d75bbb4SMarc Zyngier 	struct its_vm *vm = args;
27697d75bbb4SMarc Zyngier 	unsigned long *bitmap;
27707d75bbb4SMarc Zyngier 	struct page *vprop_page;
27717d75bbb4SMarc Zyngier 	int base, nr_ids, i, err = 0;
27727d75bbb4SMarc Zyngier 
27737d75bbb4SMarc Zyngier 	BUG_ON(!vm);
27747d75bbb4SMarc Zyngier 
27757d75bbb4SMarc Zyngier 	bitmap = its_lpi_alloc_chunks(nr_irqs, &base, &nr_ids);
27767d75bbb4SMarc Zyngier 	if (!bitmap)
27777d75bbb4SMarc Zyngier 		return -ENOMEM;
27787d75bbb4SMarc Zyngier 
27797d75bbb4SMarc Zyngier 	if (nr_ids < nr_irqs) {
27807d75bbb4SMarc Zyngier 		its_lpi_free_chunks(bitmap, base, nr_ids);
27817d75bbb4SMarc Zyngier 		return -ENOMEM;
27827d75bbb4SMarc Zyngier 	}
27837d75bbb4SMarc Zyngier 
27847d75bbb4SMarc Zyngier 	vprop_page = its_allocate_prop_table(GFP_KERNEL);
27857d75bbb4SMarc Zyngier 	if (!vprop_page) {
27867d75bbb4SMarc Zyngier 		its_lpi_free_chunks(bitmap, base, nr_ids);
27877d75bbb4SMarc Zyngier 		return -ENOMEM;
27887d75bbb4SMarc Zyngier 	}
27897d75bbb4SMarc Zyngier 
27907d75bbb4SMarc Zyngier 	vm->db_bitmap = bitmap;
27917d75bbb4SMarc Zyngier 	vm->db_lpi_base = base;
27927d75bbb4SMarc Zyngier 	vm->nr_db_lpis = nr_ids;
27937d75bbb4SMarc Zyngier 	vm->vprop_page = vprop_page;
27947d75bbb4SMarc Zyngier 
27957d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
27967d75bbb4SMarc Zyngier 		vm->vpes[i]->vpe_db_lpi = base + i;
27977d75bbb4SMarc Zyngier 		err = its_vpe_init(vm->vpes[i]);
27987d75bbb4SMarc Zyngier 		if (err)
27997d75bbb4SMarc Zyngier 			break;
28007d75bbb4SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i,
28017d75bbb4SMarc Zyngier 					       vm->vpes[i]->vpe_db_lpi);
28027d75bbb4SMarc Zyngier 		if (err)
28037d75bbb4SMarc Zyngier 			break;
28047d75bbb4SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
28057d75bbb4SMarc Zyngier 					      &its_vpe_irq_chip, vm->vpes[i]);
28067d75bbb4SMarc Zyngier 		set_bit(i, bitmap);
28077d75bbb4SMarc Zyngier 	}
28087d75bbb4SMarc Zyngier 
28097d75bbb4SMarc Zyngier 	if (err) {
28107d75bbb4SMarc Zyngier 		if (i > 0)
28117d75bbb4SMarc Zyngier 			its_vpe_irq_domain_free(domain, virq, i - 1);
28127d75bbb4SMarc Zyngier 
28137d75bbb4SMarc Zyngier 		its_lpi_free_chunks(bitmap, base, nr_ids);
28147d75bbb4SMarc Zyngier 		its_free_prop_table(vprop_page);
28157d75bbb4SMarc Zyngier 	}
28167d75bbb4SMarc Zyngier 
28177d75bbb4SMarc Zyngier 	return err;
28187d75bbb4SMarc Zyngier }
28197d75bbb4SMarc Zyngier 
282072491643SThomas Gleixner static int its_vpe_irq_domain_activate(struct irq_domain *domain,
2821702cb0a0SThomas Gleixner 				       struct irq_data *d, bool reserve)
2822eb78192bSMarc Zyngier {
2823eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
282440619a2eSMarc Zyngier 	struct its_node *its;
2825eb78192bSMarc Zyngier 
28262247e1bfSMarc Zyngier 	/* If we use the list map, we issue VMAPP on demand... */
28272247e1bfSMarc Zyngier 	if (its_list_map)
28286ef930f2SMarc Zyngier 		return 0;
2829eb78192bSMarc Zyngier 
2830eb78192bSMarc Zyngier 	/* Map the VPE to the first possible CPU */
2831eb78192bSMarc Zyngier 	vpe->col_idx = cpumask_first(cpu_online_mask);
283240619a2eSMarc Zyngier 
283340619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
283440619a2eSMarc Zyngier 		if (!its->is_v4)
283540619a2eSMarc Zyngier 			continue;
283640619a2eSMarc Zyngier 
283775fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, true);
283840619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
283940619a2eSMarc Zyngier 	}
284040619a2eSMarc Zyngier 
284144c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
284244c4c25eSMarc Zyngier 
284372491643SThomas Gleixner 	return 0;
2844eb78192bSMarc Zyngier }
2845eb78192bSMarc Zyngier 
2846eb78192bSMarc Zyngier static void its_vpe_irq_domain_deactivate(struct irq_domain *domain,
2847eb78192bSMarc Zyngier 					  struct irq_data *d)
2848eb78192bSMarc Zyngier {
2849eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
285075fd951bSMarc Zyngier 	struct its_node *its;
2851eb78192bSMarc Zyngier 
28522247e1bfSMarc Zyngier 	/*
28532247e1bfSMarc Zyngier 	 * If we use the list map, we unmap the VPE once no VLPIs are
28542247e1bfSMarc Zyngier 	 * associated with the VM.
28552247e1bfSMarc Zyngier 	 */
28562247e1bfSMarc Zyngier 	if (its_list_map)
28572247e1bfSMarc Zyngier 		return;
28582247e1bfSMarc Zyngier 
285975fd951bSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
286075fd951bSMarc Zyngier 		if (!its->is_v4)
286175fd951bSMarc Zyngier 			continue;
286275fd951bSMarc Zyngier 
286375fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, false);
286475fd951bSMarc Zyngier 	}
2865eb78192bSMarc Zyngier }
2866eb78192bSMarc Zyngier 
28678fff27aeSMarc Zyngier static const struct irq_domain_ops its_vpe_domain_ops = {
28687d75bbb4SMarc Zyngier 	.alloc			= its_vpe_irq_domain_alloc,
28697d75bbb4SMarc Zyngier 	.free			= its_vpe_irq_domain_free,
2870eb78192bSMarc Zyngier 	.activate		= its_vpe_irq_domain_activate,
2871eb78192bSMarc Zyngier 	.deactivate		= its_vpe_irq_domain_deactivate,
28728fff27aeSMarc Zyngier };
28738fff27aeSMarc Zyngier 
28744559fbb3SYun Wu static int its_force_quiescent(void __iomem *base)
28754559fbb3SYun Wu {
28764559fbb3SYun Wu 	u32 count = 1000000;	/* 1s */
28774559fbb3SYun Wu 	u32 val;
28784559fbb3SYun Wu 
28794559fbb3SYun Wu 	val = readl_relaxed(base + GITS_CTLR);
28807611da86SDavid Daney 	/*
28817611da86SDavid Daney 	 * GIC architecture specification requires the ITS to be both
28827611da86SDavid Daney 	 * disabled and quiescent for writes to GITS_BASER<n> or
28837611da86SDavid Daney 	 * GITS_CBASER to not have UNPREDICTABLE results.
28847611da86SDavid Daney 	 */
28857611da86SDavid Daney 	if ((val & GITS_CTLR_QUIESCENT) && !(val & GITS_CTLR_ENABLE))
28864559fbb3SYun Wu 		return 0;
28874559fbb3SYun Wu 
28884559fbb3SYun Wu 	/* Disable the generation of all interrupts to this ITS */
2889d51c4b4dSMarc Zyngier 	val &= ~(GITS_CTLR_ENABLE | GITS_CTLR_ImDe);
28904559fbb3SYun Wu 	writel_relaxed(val, base + GITS_CTLR);
28914559fbb3SYun Wu 
28924559fbb3SYun Wu 	/* Poll GITS_CTLR and wait until ITS becomes quiescent */
28934559fbb3SYun Wu 	while (1) {
28944559fbb3SYun Wu 		val = readl_relaxed(base + GITS_CTLR);
28954559fbb3SYun Wu 		if (val & GITS_CTLR_QUIESCENT)
28964559fbb3SYun Wu 			return 0;
28974559fbb3SYun Wu 
28984559fbb3SYun Wu 		count--;
28994559fbb3SYun Wu 		if (!count)
29004559fbb3SYun Wu 			return -EBUSY;
29014559fbb3SYun Wu 
29024559fbb3SYun Wu 		cpu_relax();
29034559fbb3SYun Wu 		udelay(1);
29044559fbb3SYun Wu 	}
29054559fbb3SYun Wu }
29064559fbb3SYun Wu 
29079d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_22375(void *data)
290894100970SRobert Richter {
290994100970SRobert Richter 	struct its_node *its = data;
291094100970SRobert Richter 
2911fa150019SArd Biesheuvel 	/* erratum 22375: only alloc 8MB table size */
2912fa150019SArd Biesheuvel 	its->device_ids = 0x14;		/* 20 bits, 8MB */
291394100970SRobert Richter 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_22375;
29149d111d49SArd Biesheuvel 
29159d111d49SArd Biesheuvel 	return true;
291694100970SRobert Richter }
291794100970SRobert Richter 
29189d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_23144(void *data)
2919fbf8f40eSGanapatrao Kulkarni {
2920fbf8f40eSGanapatrao Kulkarni 	struct its_node *its = data;
2921fbf8f40eSGanapatrao Kulkarni 
2922fbf8f40eSGanapatrao Kulkarni 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_23144;
29239d111d49SArd Biesheuvel 
29249d111d49SArd Biesheuvel 	return true;
2925fbf8f40eSGanapatrao Kulkarni }
2926fbf8f40eSGanapatrao Kulkarni 
29279d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_qdf2400_e0065(void *data)
292890922a2dSShanker Donthineni {
292990922a2dSShanker Donthineni 	struct its_node *its = data;
293090922a2dSShanker Donthineni 
293190922a2dSShanker Donthineni 	/* On QDF2400, the size of the ITE is 16Bytes */
293290922a2dSShanker Donthineni 	its->ite_size = 16;
29339d111d49SArd Biesheuvel 
29349d111d49SArd Biesheuvel 	return true;
293590922a2dSShanker Donthineni }
293690922a2dSShanker Donthineni 
2937558b0165SArd Biesheuvel static u64 its_irq_get_msi_base_pre_its(struct its_device *its_dev)
2938558b0165SArd Biesheuvel {
2939558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
2940558b0165SArd Biesheuvel 
2941558b0165SArd Biesheuvel 	/*
2942558b0165SArd Biesheuvel 	 * The Socionext Synquacer SoC has a so-called 'pre-ITS',
2943558b0165SArd Biesheuvel 	 * which maps 32-bit writes targeted at a separate window of
2944558b0165SArd Biesheuvel 	 * size '4 << device_id_bits' onto writes to GITS_TRANSLATER
2945558b0165SArd Biesheuvel 	 * with device ID taken from bits [device_id_bits + 1:2] of
2946558b0165SArd Biesheuvel 	 * the window offset.
2947558b0165SArd Biesheuvel 	 */
2948558b0165SArd Biesheuvel 	return its->pre_its_base + (its_dev->device_id << 2);
2949558b0165SArd Biesheuvel }
2950558b0165SArd Biesheuvel 
2951558b0165SArd Biesheuvel static bool __maybe_unused its_enable_quirk_socionext_synquacer(void *data)
2952558b0165SArd Biesheuvel {
2953558b0165SArd Biesheuvel 	struct its_node *its = data;
2954558b0165SArd Biesheuvel 	u32 pre_its_window[2];
2955558b0165SArd Biesheuvel 	u32 ids;
2956558b0165SArd Biesheuvel 
2957558b0165SArd Biesheuvel 	if (!fwnode_property_read_u32_array(its->fwnode_handle,
2958558b0165SArd Biesheuvel 					   "socionext,synquacer-pre-its",
2959558b0165SArd Biesheuvel 					   pre_its_window,
2960558b0165SArd Biesheuvel 					   ARRAY_SIZE(pre_its_window))) {
2961558b0165SArd Biesheuvel 
2962558b0165SArd Biesheuvel 		its->pre_its_base = pre_its_window[0];
2963558b0165SArd Biesheuvel 		its->get_msi_base = its_irq_get_msi_base_pre_its;
2964558b0165SArd Biesheuvel 
2965558b0165SArd Biesheuvel 		ids = ilog2(pre_its_window[1]) - 2;
2966558b0165SArd Biesheuvel 		if (its->device_ids > ids)
2967558b0165SArd Biesheuvel 			its->device_ids = ids;
2968558b0165SArd Biesheuvel 
2969558b0165SArd Biesheuvel 		/* the pre-ITS breaks isolation, so disable MSI remapping */
2970558b0165SArd Biesheuvel 		its->msi_domain_flags &= ~IRQ_DOMAIN_FLAG_MSI_REMAP;
2971558b0165SArd Biesheuvel 		return true;
2972558b0165SArd Biesheuvel 	}
2973558b0165SArd Biesheuvel 	return false;
2974558b0165SArd Biesheuvel }
2975558b0165SArd Biesheuvel 
29765c9a882eSMarc Zyngier static bool __maybe_unused its_enable_quirk_hip07_161600802(void *data)
29775c9a882eSMarc Zyngier {
29785c9a882eSMarc Zyngier 	struct its_node *its = data;
29795c9a882eSMarc Zyngier 
29805c9a882eSMarc Zyngier 	/*
29815c9a882eSMarc Zyngier 	 * Hip07 insists on using the wrong address for the VLPI
29825c9a882eSMarc Zyngier 	 * page. Trick it into doing the right thing...
29835c9a882eSMarc Zyngier 	 */
29845c9a882eSMarc Zyngier 	its->vlpi_redist_offset = SZ_128K;
29855c9a882eSMarc Zyngier 	return true;
2986cc2d3216SMarc Zyngier }
29874c21f3c2SMarc Zyngier 
298867510ccaSRobert Richter static const struct gic_quirk its_quirks[] = {
298994100970SRobert Richter #ifdef CONFIG_CAVIUM_ERRATUM_22375
299094100970SRobert Richter 	{
299194100970SRobert Richter 		.desc	= "ITS: Cavium errata 22375, 24313",
299294100970SRobert Richter 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
299394100970SRobert Richter 		.mask	= 0xffff0fff,
299494100970SRobert Richter 		.init	= its_enable_quirk_cavium_22375,
299594100970SRobert Richter 	},
299694100970SRobert Richter #endif
2997fbf8f40eSGanapatrao Kulkarni #ifdef CONFIG_CAVIUM_ERRATUM_23144
2998fbf8f40eSGanapatrao Kulkarni 	{
2999fbf8f40eSGanapatrao Kulkarni 		.desc	= "ITS: Cavium erratum 23144",
3000fbf8f40eSGanapatrao Kulkarni 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
3001fbf8f40eSGanapatrao Kulkarni 		.mask	= 0xffff0fff,
3002fbf8f40eSGanapatrao Kulkarni 		.init	= its_enable_quirk_cavium_23144,
3003fbf8f40eSGanapatrao Kulkarni 	},
3004fbf8f40eSGanapatrao Kulkarni #endif
300590922a2dSShanker Donthineni #ifdef CONFIG_QCOM_QDF2400_ERRATUM_0065
300690922a2dSShanker Donthineni 	{
300790922a2dSShanker Donthineni 		.desc	= "ITS: QDF2400 erratum 0065",
300890922a2dSShanker Donthineni 		.iidr	= 0x00001070, /* QDF2400 ITS rev 1.x */
300990922a2dSShanker Donthineni 		.mask	= 0xffffffff,
301090922a2dSShanker Donthineni 		.init	= its_enable_quirk_qdf2400_e0065,
301190922a2dSShanker Donthineni 	},
301290922a2dSShanker Donthineni #endif
3013558b0165SArd Biesheuvel #ifdef CONFIG_SOCIONEXT_SYNQUACER_PREITS
3014558b0165SArd Biesheuvel 	{
3015558b0165SArd Biesheuvel 		/*
3016558b0165SArd Biesheuvel 		 * The Socionext Synquacer SoC incorporates ARM's own GIC-500
3017558b0165SArd Biesheuvel 		 * implementation, but with a 'pre-ITS' added that requires
3018558b0165SArd Biesheuvel 		 * special handling in software.
3019558b0165SArd Biesheuvel 		 */
3020558b0165SArd Biesheuvel 		.desc	= "ITS: Socionext Synquacer pre-ITS",
3021558b0165SArd Biesheuvel 		.iidr	= 0x0001143b,
3022558b0165SArd Biesheuvel 		.mask	= 0xffffffff,
3023558b0165SArd Biesheuvel 		.init	= its_enable_quirk_socionext_synquacer,
3024558b0165SArd Biesheuvel 	},
3025558b0165SArd Biesheuvel #endif
30265c9a882eSMarc Zyngier #ifdef CONFIG_HISILICON_ERRATUM_161600802
30275c9a882eSMarc Zyngier 	{
30285c9a882eSMarc Zyngier 		.desc	= "ITS: Hip07 erratum 161600802",
30295c9a882eSMarc Zyngier 		.iidr	= 0x00000004,
30305c9a882eSMarc Zyngier 		.mask	= 0xffffffff,
30315c9a882eSMarc Zyngier 		.init	= its_enable_quirk_hip07_161600802,
30325c9a882eSMarc Zyngier 	},
30335c9a882eSMarc Zyngier #endif
303467510ccaSRobert Richter 	{
303567510ccaSRobert Richter 	}
303667510ccaSRobert Richter };
303767510ccaSRobert Richter 
303867510ccaSRobert Richter static void its_enable_quirks(struct its_node *its)
303967510ccaSRobert Richter {
304067510ccaSRobert Richter 	u32 iidr = readl_relaxed(its->base + GITS_IIDR);
304167510ccaSRobert Richter 
304267510ccaSRobert Richter 	gic_enable_quirks(iidr, its_quirks, its);
304367510ccaSRobert Richter }
304467510ccaSRobert Richter 
3045db40f0a7STomasz Nowicki static int its_init_domain(struct fwnode_handle *handle, struct its_node *its)
3046d14ae5e6STomasz Nowicki {
3047d14ae5e6STomasz Nowicki 	struct irq_domain *inner_domain;
3048d14ae5e6STomasz Nowicki 	struct msi_domain_info *info;
3049d14ae5e6STomasz Nowicki 
3050d14ae5e6STomasz Nowicki 	info = kzalloc(sizeof(*info), GFP_KERNEL);
3051d14ae5e6STomasz Nowicki 	if (!info)
3052d14ae5e6STomasz Nowicki 		return -ENOMEM;
3053d14ae5e6STomasz Nowicki 
3054db40f0a7STomasz Nowicki 	inner_domain = irq_domain_create_tree(handle, &its_domain_ops, its);
3055d14ae5e6STomasz Nowicki 	if (!inner_domain) {
3056d14ae5e6STomasz Nowicki 		kfree(info);
3057d14ae5e6STomasz Nowicki 		return -ENOMEM;
3058d14ae5e6STomasz Nowicki 	}
3059d14ae5e6STomasz Nowicki 
3060db40f0a7STomasz Nowicki 	inner_domain->parent = its_parent;
306196f0d93aSMarc Zyngier 	irq_domain_update_bus_token(inner_domain, DOMAIN_BUS_NEXUS);
3062558b0165SArd Biesheuvel 	inner_domain->flags |= its->msi_domain_flags;
3063d14ae5e6STomasz Nowicki 	info->ops = &its_msi_domain_ops;
3064d14ae5e6STomasz Nowicki 	info->data = its;
3065d14ae5e6STomasz Nowicki 	inner_domain->host_data = info;
3066d14ae5e6STomasz Nowicki 
3067d14ae5e6STomasz Nowicki 	return 0;
3068d14ae5e6STomasz Nowicki }
3069d14ae5e6STomasz Nowicki 
30708fff27aeSMarc Zyngier static int its_init_vpe_domain(void)
30718fff27aeSMarc Zyngier {
307220b3d54eSMarc Zyngier 	struct its_node *its;
307320b3d54eSMarc Zyngier 	u32 devid;
307420b3d54eSMarc Zyngier 	int entries;
307520b3d54eSMarc Zyngier 
307620b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
307720b3d54eSMarc Zyngier 		pr_info("ITS: Using DirectLPI for VPE invalidation\n");
307820b3d54eSMarc Zyngier 		return 0;
307920b3d54eSMarc Zyngier 	}
308020b3d54eSMarc Zyngier 
308120b3d54eSMarc Zyngier 	/* Any ITS will do, even if not v4 */
308220b3d54eSMarc Zyngier 	its = list_first_entry(&its_nodes, struct its_node, entry);
308320b3d54eSMarc Zyngier 
308420b3d54eSMarc Zyngier 	entries = roundup_pow_of_two(nr_cpu_ids);
308520b3d54eSMarc Zyngier 	vpe_proxy.vpes = kzalloc(sizeof(*vpe_proxy.vpes) * entries,
308620b3d54eSMarc Zyngier 				 GFP_KERNEL);
308720b3d54eSMarc Zyngier 	if (!vpe_proxy.vpes) {
308820b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device array\n");
308920b3d54eSMarc Zyngier 		return -ENOMEM;
309020b3d54eSMarc Zyngier 	}
309120b3d54eSMarc Zyngier 
309220b3d54eSMarc Zyngier 	/* Use the last possible DevID */
309320b3d54eSMarc Zyngier 	devid = GENMASK(its->device_ids - 1, 0);
309420b3d54eSMarc Zyngier 	vpe_proxy.dev = its_create_device(its, devid, entries, false);
309520b3d54eSMarc Zyngier 	if (!vpe_proxy.dev) {
309620b3d54eSMarc Zyngier 		kfree(vpe_proxy.vpes);
309720b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device\n");
309820b3d54eSMarc Zyngier 		return -ENOMEM;
309920b3d54eSMarc Zyngier 	}
310020b3d54eSMarc Zyngier 
3101c427a475SShanker Donthineni 	BUG_ON(entries > vpe_proxy.dev->nr_ites);
310220b3d54eSMarc Zyngier 
310320b3d54eSMarc Zyngier 	raw_spin_lock_init(&vpe_proxy.lock);
310420b3d54eSMarc Zyngier 	vpe_proxy.next_victim = 0;
310520b3d54eSMarc Zyngier 	pr_info("ITS: Allocated DevID %x as GICv4 proxy device (%d slots)\n",
310620b3d54eSMarc Zyngier 		devid, vpe_proxy.dev->nr_ites);
310720b3d54eSMarc Zyngier 
31088fff27aeSMarc Zyngier 	return 0;
31098fff27aeSMarc Zyngier }
31108fff27aeSMarc Zyngier 
31113dfa576bSMarc Zyngier static int __init its_compute_its_list_map(struct resource *res,
31123dfa576bSMarc Zyngier 					   void __iomem *its_base)
31133dfa576bSMarc Zyngier {
31143dfa576bSMarc Zyngier 	int its_number;
31153dfa576bSMarc Zyngier 	u32 ctlr;
31163dfa576bSMarc Zyngier 
31173dfa576bSMarc Zyngier 	/*
31183dfa576bSMarc Zyngier 	 * This is assumed to be done early enough that we're
31193dfa576bSMarc Zyngier 	 * guaranteed to be single-threaded, hence no
31203dfa576bSMarc Zyngier 	 * locking. Should this change, we should address
31213dfa576bSMarc Zyngier 	 * this.
31223dfa576bSMarc Zyngier 	 */
3123ab60491eSMarc Zyngier 	its_number = find_first_zero_bit(&its_list_map, GICv4_ITS_LIST_MAX);
3124ab60491eSMarc Zyngier 	if (its_number >= GICv4_ITS_LIST_MAX) {
31253dfa576bSMarc Zyngier 		pr_err("ITS@%pa: No ITSList entry available!\n",
31263dfa576bSMarc Zyngier 		       &res->start);
31273dfa576bSMarc Zyngier 		return -EINVAL;
31283dfa576bSMarc Zyngier 	}
31293dfa576bSMarc Zyngier 
31303dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
31313dfa576bSMarc Zyngier 	ctlr &= ~GITS_CTLR_ITS_NUMBER;
31323dfa576bSMarc Zyngier 	ctlr |= its_number << GITS_CTLR_ITS_NUMBER_SHIFT;
31333dfa576bSMarc Zyngier 	writel_relaxed(ctlr, its_base + GITS_CTLR);
31343dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
31353dfa576bSMarc Zyngier 	if ((ctlr & GITS_CTLR_ITS_NUMBER) != (its_number << GITS_CTLR_ITS_NUMBER_SHIFT)) {
31363dfa576bSMarc Zyngier 		its_number = ctlr & GITS_CTLR_ITS_NUMBER;
31373dfa576bSMarc Zyngier 		its_number >>= GITS_CTLR_ITS_NUMBER_SHIFT;
31383dfa576bSMarc Zyngier 	}
31393dfa576bSMarc Zyngier 
31403dfa576bSMarc Zyngier 	if (test_and_set_bit(its_number, &its_list_map)) {
31413dfa576bSMarc Zyngier 		pr_err("ITS@%pa: Duplicate ITSList entry %d\n",
31423dfa576bSMarc Zyngier 		       &res->start, its_number);
31433dfa576bSMarc Zyngier 		return -EINVAL;
31443dfa576bSMarc Zyngier 	}
31453dfa576bSMarc Zyngier 
31463dfa576bSMarc Zyngier 	return its_number;
31473dfa576bSMarc Zyngier }
31483dfa576bSMarc Zyngier 
3149db40f0a7STomasz Nowicki static int __init its_probe_one(struct resource *res,
3150db40f0a7STomasz Nowicki 				struct fwnode_handle *handle, int numa_node)
31514c21f3c2SMarc Zyngier {
31524c21f3c2SMarc Zyngier 	struct its_node *its;
31534c21f3c2SMarc Zyngier 	void __iomem *its_base;
31543dfa576bSMarc Zyngier 	u32 val, ctlr;
31553dfa576bSMarc Zyngier 	u64 baser, tmp, typer;
31564c21f3c2SMarc Zyngier 	int err;
31574c21f3c2SMarc Zyngier 
3158db40f0a7STomasz Nowicki 	its_base = ioremap(res->start, resource_size(res));
31594c21f3c2SMarc Zyngier 	if (!its_base) {
3160db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Unable to map ITS registers\n", &res->start);
31614c21f3c2SMarc Zyngier 		return -ENOMEM;
31624c21f3c2SMarc Zyngier 	}
31634c21f3c2SMarc Zyngier 
31644c21f3c2SMarc Zyngier 	val = readl_relaxed(its_base + GITS_PIDR2) & GIC_PIDR2_ARCH_MASK;
31654c21f3c2SMarc Zyngier 	if (val != 0x30 && val != 0x40) {
3166db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: No ITS detected, giving up\n", &res->start);
31674c21f3c2SMarc Zyngier 		err = -ENODEV;
31684c21f3c2SMarc Zyngier 		goto out_unmap;
31694c21f3c2SMarc Zyngier 	}
31704c21f3c2SMarc Zyngier 
31714559fbb3SYun Wu 	err = its_force_quiescent(its_base);
31724559fbb3SYun Wu 	if (err) {
3173db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Failed to quiesce, giving up\n", &res->start);
31744559fbb3SYun Wu 		goto out_unmap;
31754559fbb3SYun Wu 	}
31764559fbb3SYun Wu 
3177db40f0a7STomasz Nowicki 	pr_info("ITS %pR\n", res);
31784c21f3c2SMarc Zyngier 
31794c21f3c2SMarc Zyngier 	its = kzalloc(sizeof(*its), GFP_KERNEL);
31804c21f3c2SMarc Zyngier 	if (!its) {
31814c21f3c2SMarc Zyngier 		err = -ENOMEM;
31824c21f3c2SMarc Zyngier 		goto out_unmap;
31834c21f3c2SMarc Zyngier 	}
31844c21f3c2SMarc Zyngier 
31854c21f3c2SMarc Zyngier 	raw_spin_lock_init(&its->lock);
31864c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->entry);
31874c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->its_device_list);
31883dfa576bSMarc Zyngier 	typer = gic_read_typer(its_base + GITS_TYPER);
31894c21f3c2SMarc Zyngier 	its->base = its_base;
3190db40f0a7STomasz Nowicki 	its->phys_base = res->start;
31913dfa576bSMarc Zyngier 	its->ite_size = GITS_TYPER_ITT_ENTRY_SIZE(typer);
3192fa150019SArd Biesheuvel 	its->device_ids = GITS_TYPER_DEVBITS(typer);
31933dfa576bSMarc Zyngier 	its->is_v4 = !!(typer & GITS_TYPER_VLPIS);
31943dfa576bSMarc Zyngier 	if (its->is_v4) {
31953dfa576bSMarc Zyngier 		if (!(typer & GITS_TYPER_VMOVP)) {
31963dfa576bSMarc Zyngier 			err = its_compute_its_list_map(res, its_base);
31973dfa576bSMarc Zyngier 			if (err < 0)
31983dfa576bSMarc Zyngier 				goto out_free_its;
31993dfa576bSMarc Zyngier 
3200debf6d02SMarc Zyngier 			its->list_nr = err;
3201debf6d02SMarc Zyngier 
32023dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Using ITS number %d\n",
32033dfa576bSMarc Zyngier 				&res->start, err);
32043dfa576bSMarc Zyngier 		} else {
32053dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Single VMOVP capable\n", &res->start);
32063dfa576bSMarc Zyngier 		}
32073dfa576bSMarc Zyngier 	}
32083dfa576bSMarc Zyngier 
3209db40f0a7STomasz Nowicki 	its->numa_node = numa_node;
32104c21f3c2SMarc Zyngier 
32115bc13c2cSRobert Richter 	its->cmd_base = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
32125bc13c2cSRobert Richter 						get_order(ITS_CMD_QUEUE_SZ));
32134c21f3c2SMarc Zyngier 	if (!its->cmd_base) {
32144c21f3c2SMarc Zyngier 		err = -ENOMEM;
32154c21f3c2SMarc Zyngier 		goto out_free_its;
32164c21f3c2SMarc Zyngier 	}
32174c21f3c2SMarc Zyngier 	its->cmd_write = its->cmd_base;
3218558b0165SArd Biesheuvel 	its->fwnode_handle = handle;
3219558b0165SArd Biesheuvel 	its->get_msi_base = its_irq_get_msi_base;
3220558b0165SArd Biesheuvel 	its->msi_domain_flags = IRQ_DOMAIN_FLAG_MSI_REMAP;
32214c21f3c2SMarc Zyngier 
322267510ccaSRobert Richter 	its_enable_quirks(its);
322367510ccaSRobert Richter 
32240e0b0f69SShanker Donthineni 	err = its_alloc_tables(its);
32254c21f3c2SMarc Zyngier 	if (err)
32264c21f3c2SMarc Zyngier 		goto out_free_cmd;
32274c21f3c2SMarc Zyngier 
32284c21f3c2SMarc Zyngier 	err = its_alloc_collections(its);
32294c21f3c2SMarc Zyngier 	if (err)
32304c21f3c2SMarc Zyngier 		goto out_free_tables;
32314c21f3c2SMarc Zyngier 
32324c21f3c2SMarc Zyngier 	baser = (virt_to_phys(its->cmd_base)	|
32332fd632a0SShanker Donthineni 		 GITS_CBASER_RaWaWb		|
32344c21f3c2SMarc Zyngier 		 GITS_CBASER_InnerShareable	|
32354c21f3c2SMarc Zyngier 		 (ITS_CMD_QUEUE_SZ / SZ_4K - 1)	|
32364c21f3c2SMarc Zyngier 		 GITS_CBASER_VALID);
32374c21f3c2SMarc Zyngier 
32380968a619SVladimir Murzin 	gits_write_cbaser(baser, its->base + GITS_CBASER);
32390968a619SVladimir Murzin 	tmp = gits_read_cbaser(its->base + GITS_CBASER);
32404c21f3c2SMarc Zyngier 
32414ad3e363SMarc Zyngier 	if ((tmp ^ baser) & GITS_CBASER_SHAREABILITY_MASK) {
3242241a386cSMarc Zyngier 		if (!(tmp & GITS_CBASER_SHAREABILITY_MASK)) {
3243241a386cSMarc Zyngier 			/*
3244241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
3245241a386cSMarc Zyngier 			 * remove the cacheability attributes as
3246241a386cSMarc Zyngier 			 * well.
3247241a386cSMarc Zyngier 			 */
3248241a386cSMarc Zyngier 			baser &= ~(GITS_CBASER_SHAREABILITY_MASK |
3249241a386cSMarc Zyngier 				   GITS_CBASER_CACHEABILITY_MASK);
3250241a386cSMarc Zyngier 			baser |= GITS_CBASER_nC;
32510968a619SVladimir Murzin 			gits_write_cbaser(baser, its->base + GITS_CBASER);
3252241a386cSMarc Zyngier 		}
32534c21f3c2SMarc Zyngier 		pr_info("ITS: using cache flushing for cmd queue\n");
32544c21f3c2SMarc Zyngier 		its->flags |= ITS_FLAGS_CMDQ_NEEDS_FLUSHING;
32554c21f3c2SMarc Zyngier 	}
32564c21f3c2SMarc Zyngier 
32570968a619SVladimir Murzin 	gits_write_cwriter(0, its->base + GITS_CWRITER);
32583dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its->base + GITS_CTLR);
3259d51c4b4dSMarc Zyngier 	ctlr |= GITS_CTLR_ENABLE;
3260d51c4b4dSMarc Zyngier 	if (its->is_v4)
3261d51c4b4dSMarc Zyngier 		ctlr |= GITS_CTLR_ImDe;
3262d51c4b4dSMarc Zyngier 	writel_relaxed(ctlr, its->base + GITS_CTLR);
3263241a386cSMarc Zyngier 
3264db40f0a7STomasz Nowicki 	err = its_init_domain(handle, its);
3265d14ae5e6STomasz Nowicki 	if (err)
326654456db9SMarc Zyngier 		goto out_free_tables;
32674c21f3c2SMarc Zyngier 
32684c21f3c2SMarc Zyngier 	spin_lock(&its_lock);
32694c21f3c2SMarc Zyngier 	list_add(&its->entry, &its_nodes);
32704c21f3c2SMarc Zyngier 	spin_unlock(&its_lock);
32714c21f3c2SMarc Zyngier 
32724c21f3c2SMarc Zyngier 	return 0;
32734c21f3c2SMarc Zyngier 
32744c21f3c2SMarc Zyngier out_free_tables:
32754c21f3c2SMarc Zyngier 	its_free_tables(its);
32764c21f3c2SMarc Zyngier out_free_cmd:
32775bc13c2cSRobert Richter 	free_pages((unsigned long)its->cmd_base, get_order(ITS_CMD_QUEUE_SZ));
32784c21f3c2SMarc Zyngier out_free_its:
32794c21f3c2SMarc Zyngier 	kfree(its);
32804c21f3c2SMarc Zyngier out_unmap:
32814c21f3c2SMarc Zyngier 	iounmap(its_base);
3282db40f0a7STomasz Nowicki 	pr_err("ITS@%pa: failed probing (%d)\n", &res->start, err);
32834c21f3c2SMarc Zyngier 	return err;
32844c21f3c2SMarc Zyngier }
32854c21f3c2SMarc Zyngier 
32864c21f3c2SMarc Zyngier static bool gic_rdists_supports_plpis(void)
32874c21f3c2SMarc Zyngier {
3288589ce5f4SMarc Zyngier 	return !!(gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER) & GICR_TYPER_PLPIS);
32894c21f3c2SMarc Zyngier }
32904c21f3c2SMarc Zyngier 
32914c21f3c2SMarc Zyngier int its_cpu_init(void)
32924c21f3c2SMarc Zyngier {
329316acae72SVladimir Murzin 	if (!list_empty(&its_nodes)) {
32944c21f3c2SMarc Zyngier 		if (!gic_rdists_supports_plpis()) {
32954c21f3c2SMarc Zyngier 			pr_info("CPU%d: LPIs not supported\n", smp_processor_id());
32964c21f3c2SMarc Zyngier 			return -ENXIO;
32974c21f3c2SMarc Zyngier 		}
32984c21f3c2SMarc Zyngier 		its_cpu_init_lpis();
32994c21f3c2SMarc Zyngier 		its_cpu_init_collection();
33004c21f3c2SMarc Zyngier 	}
33014c21f3c2SMarc Zyngier 
33024c21f3c2SMarc Zyngier 	return 0;
33034c21f3c2SMarc Zyngier }
33044c21f3c2SMarc Zyngier 
3305935bba7cSArvind Yadav static const struct of_device_id its_device_id[] = {
33064c21f3c2SMarc Zyngier 	{	.compatible	= "arm,gic-v3-its",	},
33074c21f3c2SMarc Zyngier 	{},
33084c21f3c2SMarc Zyngier };
33094c21f3c2SMarc Zyngier 
3310db40f0a7STomasz Nowicki static int __init its_of_probe(struct device_node *node)
33114c21f3c2SMarc Zyngier {
33124c21f3c2SMarc Zyngier 	struct device_node *np;
3313db40f0a7STomasz Nowicki 	struct resource res;
33144c21f3c2SMarc Zyngier 
33154c21f3c2SMarc Zyngier 	for (np = of_find_matching_node(node, its_device_id); np;
33164c21f3c2SMarc Zyngier 	     np = of_find_matching_node(np, its_device_id)) {
331795a25625SStephen Boyd 		if (!of_device_is_available(np))
331895a25625SStephen Boyd 			continue;
3319d14ae5e6STomasz Nowicki 		if (!of_property_read_bool(np, "msi-controller")) {
3320e81f54c6SRob Herring 			pr_warn("%pOF: no msi-controller property, ITS ignored\n",
3321e81f54c6SRob Herring 				np);
3322d14ae5e6STomasz Nowicki 			continue;
3323d14ae5e6STomasz Nowicki 		}
3324d14ae5e6STomasz Nowicki 
3325db40f0a7STomasz Nowicki 		if (of_address_to_resource(np, 0, &res)) {
3326e81f54c6SRob Herring 			pr_warn("%pOF: no regs?\n", np);
3327db40f0a7STomasz Nowicki 			continue;
33284c21f3c2SMarc Zyngier 		}
33294c21f3c2SMarc Zyngier 
3330db40f0a7STomasz Nowicki 		its_probe_one(&res, &np->fwnode, of_node_to_nid(np));
3331db40f0a7STomasz Nowicki 	}
3332db40f0a7STomasz Nowicki 	return 0;
3333db40f0a7STomasz Nowicki }
3334db40f0a7STomasz Nowicki 
33353f010cf1STomasz Nowicki #ifdef CONFIG_ACPI
33363f010cf1STomasz Nowicki 
33373f010cf1STomasz Nowicki #define ACPI_GICV3_ITS_MEM_SIZE (SZ_128K)
33383f010cf1STomasz Nowicki 
3339d1ce263fSRobert Richter #ifdef CONFIG_ACPI_NUMA
3340dbd2b826SGanapatrao Kulkarni struct its_srat_map {
3341dbd2b826SGanapatrao Kulkarni 	/* numa node id */
3342dbd2b826SGanapatrao Kulkarni 	u32	numa_node;
3343dbd2b826SGanapatrao Kulkarni 	/* GIC ITS ID */
3344dbd2b826SGanapatrao Kulkarni 	u32	its_id;
3345dbd2b826SGanapatrao Kulkarni };
3346dbd2b826SGanapatrao Kulkarni 
3347fdf6e7a8SHanjun Guo static struct its_srat_map *its_srat_maps __initdata;
3348dbd2b826SGanapatrao Kulkarni static int its_in_srat __initdata;
3349dbd2b826SGanapatrao Kulkarni 
3350dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id)
3351dbd2b826SGanapatrao Kulkarni {
3352dbd2b826SGanapatrao Kulkarni 	int i;
3353dbd2b826SGanapatrao Kulkarni 
3354dbd2b826SGanapatrao Kulkarni 	for (i = 0; i < its_in_srat; i++) {
3355dbd2b826SGanapatrao Kulkarni 		if (its_id == its_srat_maps[i].its_id)
3356dbd2b826SGanapatrao Kulkarni 			return its_srat_maps[i].numa_node;
3357dbd2b826SGanapatrao Kulkarni 	}
3358dbd2b826SGanapatrao Kulkarni 	return NUMA_NO_NODE;
3359dbd2b826SGanapatrao Kulkarni }
3360dbd2b826SGanapatrao Kulkarni 
3361fdf6e7a8SHanjun Guo static int __init gic_acpi_match_srat_its(struct acpi_subtable_header *header,
3362fdf6e7a8SHanjun Guo 					  const unsigned long end)
3363fdf6e7a8SHanjun Guo {
3364fdf6e7a8SHanjun Guo 	return 0;
3365fdf6e7a8SHanjun Guo }
3366fdf6e7a8SHanjun Guo 
3367dbd2b826SGanapatrao Kulkarni static int __init gic_acpi_parse_srat_its(struct acpi_subtable_header *header,
3368dbd2b826SGanapatrao Kulkarni 			 const unsigned long end)
3369dbd2b826SGanapatrao Kulkarni {
3370dbd2b826SGanapatrao Kulkarni 	int node;
3371dbd2b826SGanapatrao Kulkarni 	struct acpi_srat_gic_its_affinity *its_affinity;
3372dbd2b826SGanapatrao Kulkarni 
3373dbd2b826SGanapatrao Kulkarni 	its_affinity = (struct acpi_srat_gic_its_affinity *)header;
3374dbd2b826SGanapatrao Kulkarni 	if (!its_affinity)
3375dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
3376dbd2b826SGanapatrao Kulkarni 
3377dbd2b826SGanapatrao Kulkarni 	if (its_affinity->header.length < sizeof(*its_affinity)) {
3378dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid header length %d in ITS affinity\n",
3379dbd2b826SGanapatrao Kulkarni 			its_affinity->header.length);
3380dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
3381dbd2b826SGanapatrao Kulkarni 	}
3382dbd2b826SGanapatrao Kulkarni 
3383dbd2b826SGanapatrao Kulkarni 	node = acpi_map_pxm_to_node(its_affinity->proximity_domain);
3384dbd2b826SGanapatrao Kulkarni 
3385dbd2b826SGanapatrao Kulkarni 	if (node == NUMA_NO_NODE || node >= MAX_NUMNODES) {
3386dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid NUMA node %d in ITS affinity\n", node);
3387dbd2b826SGanapatrao Kulkarni 		return 0;
3388dbd2b826SGanapatrao Kulkarni 	}
3389dbd2b826SGanapatrao Kulkarni 
3390dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].numa_node = node;
3391dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].its_id = its_affinity->its_id;
3392dbd2b826SGanapatrao Kulkarni 	its_in_srat++;
3393dbd2b826SGanapatrao Kulkarni 	pr_info("SRAT: PXM %d -> ITS %d -> Node %d\n",
3394dbd2b826SGanapatrao Kulkarni 		its_affinity->proximity_domain, its_affinity->its_id, node);
3395dbd2b826SGanapatrao Kulkarni 
3396dbd2b826SGanapatrao Kulkarni 	return 0;
3397dbd2b826SGanapatrao Kulkarni }
3398dbd2b826SGanapatrao Kulkarni 
3399dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)
3400dbd2b826SGanapatrao Kulkarni {
3401fdf6e7a8SHanjun Guo 	int count;
3402fdf6e7a8SHanjun Guo 
3403fdf6e7a8SHanjun Guo 	count = acpi_table_parse_entries(ACPI_SIG_SRAT,
3404fdf6e7a8SHanjun Guo 			sizeof(struct acpi_table_srat),
3405fdf6e7a8SHanjun Guo 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
3406fdf6e7a8SHanjun Guo 			gic_acpi_match_srat_its, 0);
3407fdf6e7a8SHanjun Guo 	if (count <= 0)
3408fdf6e7a8SHanjun Guo 		return;
3409fdf6e7a8SHanjun Guo 
3410fdf6e7a8SHanjun Guo 	its_srat_maps = kmalloc(count * sizeof(struct its_srat_map),
3411fdf6e7a8SHanjun Guo 				GFP_KERNEL);
3412fdf6e7a8SHanjun Guo 	if (!its_srat_maps) {
3413fdf6e7a8SHanjun Guo 		pr_warn("SRAT: Failed to allocate memory for its_srat_maps!\n");
3414fdf6e7a8SHanjun Guo 		return;
3415fdf6e7a8SHanjun Guo 	}
3416fdf6e7a8SHanjun Guo 
3417dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_entries(ACPI_SIG_SRAT,
3418dbd2b826SGanapatrao Kulkarni 			sizeof(struct acpi_table_srat),
3419dbd2b826SGanapatrao Kulkarni 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
3420dbd2b826SGanapatrao Kulkarni 			gic_acpi_parse_srat_its, 0);
3421dbd2b826SGanapatrao Kulkarni }
3422fdf6e7a8SHanjun Guo 
3423fdf6e7a8SHanjun Guo /* free the its_srat_maps after ITS probing */
3424fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void)
3425fdf6e7a8SHanjun Guo {
3426fdf6e7a8SHanjun Guo 	kfree(its_srat_maps);
3427fdf6e7a8SHanjun Guo }
3428dbd2b826SGanapatrao Kulkarni #else
3429dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)	{ }
3430dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id) { return NUMA_NO_NODE; }
3431fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void) { }
3432dbd2b826SGanapatrao Kulkarni #endif
3433dbd2b826SGanapatrao Kulkarni 
34343f010cf1STomasz Nowicki static int __init gic_acpi_parse_madt_its(struct acpi_subtable_header *header,
34353f010cf1STomasz Nowicki 					  const unsigned long end)
34363f010cf1STomasz Nowicki {
34373f010cf1STomasz Nowicki 	struct acpi_madt_generic_translator *its_entry;
34383f010cf1STomasz Nowicki 	struct fwnode_handle *dom_handle;
34393f010cf1STomasz Nowicki 	struct resource res;
34403f010cf1STomasz Nowicki 	int err;
34413f010cf1STomasz Nowicki 
34423f010cf1STomasz Nowicki 	its_entry = (struct acpi_madt_generic_translator *)header;
34433f010cf1STomasz Nowicki 	memset(&res, 0, sizeof(res));
34443f010cf1STomasz Nowicki 	res.start = its_entry->base_address;
34453f010cf1STomasz Nowicki 	res.end = its_entry->base_address + ACPI_GICV3_ITS_MEM_SIZE - 1;
34463f010cf1STomasz Nowicki 	res.flags = IORESOURCE_MEM;
34473f010cf1STomasz Nowicki 
34483f010cf1STomasz Nowicki 	dom_handle = irq_domain_alloc_fwnode((void *)its_entry->base_address);
34493f010cf1STomasz Nowicki 	if (!dom_handle) {
34503f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to allocate GICv3 ITS domain token\n",
34513f010cf1STomasz Nowicki 		       &res.start);
34523f010cf1STomasz Nowicki 		return -ENOMEM;
34533f010cf1STomasz Nowicki 	}
34543f010cf1STomasz Nowicki 
34553f010cf1STomasz Nowicki 	err = iort_register_domain_token(its_entry->translation_id, dom_handle);
34563f010cf1STomasz Nowicki 	if (err) {
34573f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to register GICv3 ITS domain token (ITS ID %d) to IORT\n",
34583f010cf1STomasz Nowicki 		       &res.start, its_entry->translation_id);
34593f010cf1STomasz Nowicki 		goto dom_err;
34603f010cf1STomasz Nowicki 	}
34613f010cf1STomasz Nowicki 
3462dbd2b826SGanapatrao Kulkarni 	err = its_probe_one(&res, dom_handle,
3463dbd2b826SGanapatrao Kulkarni 			acpi_get_its_numa_node(its_entry->translation_id));
34643f010cf1STomasz Nowicki 	if (!err)
34653f010cf1STomasz Nowicki 		return 0;
34663f010cf1STomasz Nowicki 
34673f010cf1STomasz Nowicki 	iort_deregister_domain_token(its_entry->translation_id);
34683f010cf1STomasz Nowicki dom_err:
34693f010cf1STomasz Nowicki 	irq_domain_free_fwnode(dom_handle);
34703f010cf1STomasz Nowicki 	return err;
34713f010cf1STomasz Nowicki }
34723f010cf1STomasz Nowicki 
34733f010cf1STomasz Nowicki static void __init its_acpi_probe(void)
34743f010cf1STomasz Nowicki {
3475dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_srat_its();
34763f010cf1STomasz Nowicki 	acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_TRANSLATOR,
34773f010cf1STomasz Nowicki 			      gic_acpi_parse_madt_its, 0);
3478fdf6e7a8SHanjun Guo 	acpi_its_srat_maps_free();
34793f010cf1STomasz Nowicki }
34803f010cf1STomasz Nowicki #else
34813f010cf1STomasz Nowicki static void __init its_acpi_probe(void) { }
34823f010cf1STomasz Nowicki #endif
34833f010cf1STomasz Nowicki 
3484db40f0a7STomasz Nowicki int __init its_init(struct fwnode_handle *handle, struct rdists *rdists,
3485db40f0a7STomasz Nowicki 		    struct irq_domain *parent_domain)
3486db40f0a7STomasz Nowicki {
3487db40f0a7STomasz Nowicki 	struct device_node *of_node;
34888fff27aeSMarc Zyngier 	struct its_node *its;
34898fff27aeSMarc Zyngier 	bool has_v4 = false;
34908fff27aeSMarc Zyngier 	int err;
3491db40f0a7STomasz Nowicki 
3492db40f0a7STomasz Nowicki 	its_parent = parent_domain;
3493db40f0a7STomasz Nowicki 	of_node = to_of_node(handle);
3494db40f0a7STomasz Nowicki 	if (of_node)
3495db40f0a7STomasz Nowicki 		its_of_probe(of_node);
3496db40f0a7STomasz Nowicki 	else
34973f010cf1STomasz Nowicki 		its_acpi_probe();
3498db40f0a7STomasz Nowicki 
34994c21f3c2SMarc Zyngier 	if (list_empty(&its_nodes)) {
35004c21f3c2SMarc Zyngier 		pr_warn("ITS: No ITS available, not enabling LPIs\n");
35014c21f3c2SMarc Zyngier 		return -ENXIO;
35024c21f3c2SMarc Zyngier 	}
35034c21f3c2SMarc Zyngier 
35044c21f3c2SMarc Zyngier 	gic_rdists = rdists;
35058fff27aeSMarc Zyngier 	err = its_alloc_lpi_tables();
35068fff27aeSMarc Zyngier 	if (err)
35078fff27aeSMarc Zyngier 		return err;
35088fff27aeSMarc Zyngier 
35098fff27aeSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry)
35108fff27aeSMarc Zyngier 		has_v4 |= its->is_v4;
35118fff27aeSMarc Zyngier 
35128fff27aeSMarc Zyngier 	if (has_v4 & rdists->has_vlpis) {
35133d63cb53SMarc Zyngier 		if (its_init_vpe_domain() ||
35143d63cb53SMarc Zyngier 		    its_init_v4(parent_domain, &its_vpe_domain_ops)) {
35158fff27aeSMarc Zyngier 			rdists->has_vlpis = false;
35168fff27aeSMarc Zyngier 			pr_err("ITS: Disabling GICv4 support\n");
35178fff27aeSMarc Zyngier 		}
35188fff27aeSMarc Zyngier 	}
35198fff27aeSMarc Zyngier 
35208fff27aeSMarc Zyngier 	return 0;
35214c21f3c2SMarc Zyngier }
3522