1caab277bSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2cc2d3216SMarc Zyngier /*
3d7276b80SMarc Zyngier  * Copyright (C) 2013-2017 ARM Limited, All Rights Reserved.
4cc2d3216SMarc Zyngier  * Author: Marc Zyngier <marc.zyngier@arm.com>
5cc2d3216SMarc Zyngier  */
6cc2d3216SMarc Zyngier 
73f010cf1STomasz Nowicki #include <linux/acpi.h>
88d3554b8SHanjun Guo #include <linux/acpi_iort.h>
9ffedbf0cSMarc Zyngier #include <linux/bitfield.h>
10cc2d3216SMarc Zyngier #include <linux/bitmap.h>
11cc2d3216SMarc Zyngier #include <linux/cpu.h>
12c6e2ccb6SMarc Zyngier #include <linux/crash_dump.h>
13cc2d3216SMarc Zyngier #include <linux/delay.h>
1444bb7e24SRobin Murphy #include <linux/dma-iommu.h>
153fb68faeSMarc Zyngier #include <linux/efi.h>
16cc2d3216SMarc Zyngier #include <linux/interrupt.h>
1796806229SMarc Zyngier #include <linux/iopoll.h>
183f010cf1STomasz Nowicki #include <linux/irqdomain.h>
19880cb3cdSMarc Zyngier #include <linux/list.h>
20cc2d3216SMarc Zyngier #include <linux/log2.h>
215e2c9f9aSMarc Zyngier #include <linux/memblock.h>
22cc2d3216SMarc Zyngier #include <linux/mm.h>
23cc2d3216SMarc Zyngier #include <linux/msi.h>
24cc2d3216SMarc Zyngier #include <linux/of.h>
25cc2d3216SMarc Zyngier #include <linux/of_address.h>
26cc2d3216SMarc Zyngier #include <linux/of_irq.h>
27cc2d3216SMarc Zyngier #include <linux/of_pci.h>
28cc2d3216SMarc Zyngier #include <linux/of_platform.h>
29cc2d3216SMarc Zyngier #include <linux/percpu.h>
30cc2d3216SMarc Zyngier #include <linux/slab.h>
31dba0bc7bSDerek Basehore #include <linux/syscore_ops.h>
32cc2d3216SMarc Zyngier 
3341a83e06SJoel Porquet #include <linux/irqchip.h>
34cc2d3216SMarc Zyngier #include <linux/irqchip/arm-gic-v3.h>
35c808eea8SMarc Zyngier #include <linux/irqchip/arm-gic-v4.h>
36cc2d3216SMarc Zyngier 
37cc2d3216SMarc Zyngier #include <asm/cputype.h>
38cc2d3216SMarc Zyngier #include <asm/exception.h>
39cc2d3216SMarc Zyngier 
4067510ccaSRobert Richter #include "irq-gic-common.h"
4167510ccaSRobert Richter 
4294100970SRobert Richter #define ITS_FLAGS_CMDQ_NEEDS_FLUSHING		(1ULL << 0)
4394100970SRobert Richter #define ITS_FLAGS_WORKAROUND_CAVIUM_22375	(1ULL << 1)
44fbf8f40eSGanapatrao Kulkarni #define ITS_FLAGS_WORKAROUND_CAVIUM_23144	(1ULL << 2)
45dba0bc7bSDerek Basehore #define ITS_FLAGS_SAVE_SUSPEND_STATE		(1ULL << 3)
46cc2d3216SMarc Zyngier 
47c48ed51cSMarc Zyngier #define RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING	(1 << 0)
48c440a9d9SMarc Zyngier #define RDIST_FLAGS_RD_TABLES_PREALLOCATED	(1 << 1)
49c48ed51cSMarc Zyngier 
50a13b0404SMarc Zyngier static u32 lpi_id_bits;
51a13b0404SMarc Zyngier 
52a13b0404SMarc Zyngier /*
53a13b0404SMarc Zyngier  * We allocate memory for PROPBASE to cover 2 ^ lpi_id_bits LPIs to
54a13b0404SMarc Zyngier  * deal with (one configuration byte per interrupt). PENDBASE has to
55a13b0404SMarc Zyngier  * be 64kB aligned (one bit per LPI, plus 8192 bits for SPI/PPI/SGI).
56a13b0404SMarc Zyngier  */
57a13b0404SMarc Zyngier #define LPI_NRBITS		lpi_id_bits
58a13b0404SMarc Zyngier #define LPI_PROPBASE_SZ		ALIGN(BIT(LPI_NRBITS), SZ_64K)
59a13b0404SMarc Zyngier #define LPI_PENDBASE_SZ		ALIGN(BIT(LPI_NRBITS) / 8, SZ_64K)
60a13b0404SMarc Zyngier 
612130b789SJulien Thierry #define LPI_PROP_DEFAULT_PRIO	GICD_INT_DEF_PRI
62a13b0404SMarc Zyngier 
63cc2d3216SMarc Zyngier /*
64cc2d3216SMarc Zyngier  * Collection structure - just an ID, and a redistributor address to
65cc2d3216SMarc Zyngier  * ping. We use one per CPU as a bag of interrupts assigned to this
66cc2d3216SMarc Zyngier  * CPU.
67cc2d3216SMarc Zyngier  */
68cc2d3216SMarc Zyngier struct its_collection {
69cc2d3216SMarc Zyngier 	u64			target_address;
70cc2d3216SMarc Zyngier 	u16			col_id;
71cc2d3216SMarc Zyngier };
72cc2d3216SMarc Zyngier 
73cc2d3216SMarc Zyngier /*
749347359aSShanker Donthineni  * The ITS_BASER structure - contains memory information, cached
759347359aSShanker Donthineni  * value of BASER register configuration and ITS page size.
76466b7d16SShanker Donthineni  */
77466b7d16SShanker Donthineni struct its_baser {
78466b7d16SShanker Donthineni 	void		*base;
79466b7d16SShanker Donthineni 	u64		val;
80466b7d16SShanker Donthineni 	u32		order;
819347359aSShanker Donthineni 	u32		psz;
82466b7d16SShanker Donthineni };
83466b7d16SShanker Donthineni 
84558b0165SArd Biesheuvel struct its_device;
85558b0165SArd Biesheuvel 
86466b7d16SShanker Donthineni /*
87cc2d3216SMarc Zyngier  * The ITS structure - contains most of the infrastructure, with the
88841514abSMarc Zyngier  * top-level MSI domain, the command queue, the collections, and the
89841514abSMarc Zyngier  * list of devices writing to it.
909791ec7dSMarc Zyngier  *
919791ec7dSMarc Zyngier  * dev_alloc_lock has to be taken for device allocations, while the
929791ec7dSMarc Zyngier  * spinlock must be taken to parse data structures such as the device
939791ec7dSMarc Zyngier  * list.
94cc2d3216SMarc Zyngier  */
95cc2d3216SMarc Zyngier struct its_node {
96cc2d3216SMarc Zyngier 	raw_spinlock_t		lock;
979791ec7dSMarc Zyngier 	struct mutex		dev_alloc_lock;
98cc2d3216SMarc Zyngier 	struct list_head	entry;
99cc2d3216SMarc Zyngier 	void __iomem		*base;
1005e46a484SMarc Zyngier 	void __iomem		*sgir_base;
101db40f0a7STomasz Nowicki 	phys_addr_t		phys_base;
102cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_base;
103cc2d3216SMarc Zyngier 	struct its_cmd_block	*cmd_write;
104466b7d16SShanker Donthineni 	struct its_baser	tables[GITS_BASER_NR_REGS];
105cc2d3216SMarc Zyngier 	struct its_collection	*collections;
106558b0165SArd Biesheuvel 	struct fwnode_handle	*fwnode_handle;
107558b0165SArd Biesheuvel 	u64			(*get_msi_base)(struct its_device *its_dev);
1080dd57fedSMarc Zyngier 	u64			typer;
109dba0bc7bSDerek Basehore 	u64			cbaser_save;
110dba0bc7bSDerek Basehore 	u32			ctlr_save;
1115e516846SMarc Zyngier 	u32			mpidr;
112cc2d3216SMarc Zyngier 	struct list_head	its_device_list;
113cc2d3216SMarc Zyngier 	u64			flags;
114debf6d02SMarc Zyngier 	unsigned long		list_nr;
115fbf8f40eSGanapatrao Kulkarni 	int			numa_node;
116558b0165SArd Biesheuvel 	unsigned int		msi_domain_flags;
117558b0165SArd Biesheuvel 	u32			pre_its_base; /* for Socionext Synquacer */
1185c9a882eSMarc Zyngier 	int			vlpi_redist_offset;
119cc2d3216SMarc Zyngier };
120cc2d3216SMarc Zyngier 
1210dd57fedSMarc Zyngier #define is_v4(its)		(!!((its)->typer & GITS_TYPER_VLPIS))
1225e516846SMarc Zyngier #define is_v4_1(its)		(!!((its)->typer & GITS_TYPER_VMAPP))
123576a8342SMarc Zyngier #define device_ids(its)		(FIELD_GET(GITS_TYPER_DEVBITS, (its)->typer) + 1)
1240dd57fedSMarc Zyngier 
125cc2d3216SMarc Zyngier #define ITS_ITT_ALIGN		SZ_256
126cc2d3216SMarc Zyngier 
12732bd44dcSShanker Donthineni /* The maximum number of VPEID bits supported by VLPI commands */
128f2d83409SMarc Zyngier #define ITS_MAX_VPEID_BITS						\
129f2d83409SMarc Zyngier 	({								\
130f2d83409SMarc Zyngier 		int nvpeid = 16;					\
131f2d83409SMarc Zyngier 		if (gic_rdists->has_rvpeid &&				\
132f2d83409SMarc Zyngier 		    gic_rdists->gicd_typer2 & GICD_TYPER2_VIL)		\
133f2d83409SMarc Zyngier 			nvpeid = 1 + (gic_rdists->gicd_typer2 &		\
134f2d83409SMarc Zyngier 				      GICD_TYPER2_VID);			\
135f2d83409SMarc Zyngier 									\
136f2d83409SMarc Zyngier 		nvpeid;							\
137f2d83409SMarc Zyngier 	})
13832bd44dcSShanker Donthineni #define ITS_MAX_VPEID		(1 << (ITS_MAX_VPEID_BITS))
13932bd44dcSShanker Donthineni 
1402eca0d6cSShanker Donthineni /* Convert page order to size in bytes */
1412eca0d6cSShanker Donthineni #define PAGE_ORDER_TO_SIZE(o)	(PAGE_SIZE << (o))
1422eca0d6cSShanker Donthineni 
143591e5becSMarc Zyngier struct event_lpi_map {
144591e5becSMarc Zyngier 	unsigned long		*lpi_map;
145591e5becSMarc Zyngier 	u16			*col_map;
146591e5becSMarc Zyngier 	irq_hw_number_t		lpi_base;
147591e5becSMarc Zyngier 	int			nr_lpis;
14811635fa2SMarc Zyngier 	raw_spinlock_t		vlpi_lock;
149d011e4e6SMarc Zyngier 	struct its_vm		*vm;
150d011e4e6SMarc Zyngier 	struct its_vlpi_map	*vlpi_maps;
151d011e4e6SMarc Zyngier 	int			nr_vlpis;
152591e5becSMarc Zyngier };
153591e5becSMarc Zyngier 
154cc2d3216SMarc Zyngier /*
155d011e4e6SMarc Zyngier  * The ITS view of a device - belongs to an ITS, owns an interrupt
156d011e4e6SMarc Zyngier  * translation table, and a list of interrupts.  If it some of its
157d011e4e6SMarc Zyngier  * LPIs are injected into a guest (GICv4), the event_map.vm field
158d011e4e6SMarc Zyngier  * indicates which one.
159cc2d3216SMarc Zyngier  */
160cc2d3216SMarc Zyngier struct its_device {
161cc2d3216SMarc Zyngier 	struct list_head	entry;
162cc2d3216SMarc Zyngier 	struct its_node		*its;
163591e5becSMarc Zyngier 	struct event_lpi_map	event_map;
164cc2d3216SMarc Zyngier 	void			*itt;
165cc2d3216SMarc Zyngier 	u32			nr_ites;
166cc2d3216SMarc Zyngier 	u32			device_id;
1679791ec7dSMarc Zyngier 	bool			shared;
168cc2d3216SMarc Zyngier };
169cc2d3216SMarc Zyngier 
17020b3d54eSMarc Zyngier static struct {
17120b3d54eSMarc Zyngier 	raw_spinlock_t		lock;
17220b3d54eSMarc Zyngier 	struct its_device	*dev;
17320b3d54eSMarc Zyngier 	struct its_vpe		**vpes;
17420b3d54eSMarc Zyngier 	int			next_victim;
17520b3d54eSMarc Zyngier } vpe_proxy;
17620b3d54eSMarc Zyngier 
1772f13ff1dSMarc Zyngier struct cpu_lpi_count {
1782f13ff1dSMarc Zyngier 	atomic_t	managed;
1792f13ff1dSMarc Zyngier 	atomic_t	unmanaged;
1802f13ff1dSMarc Zyngier };
1812f13ff1dSMarc Zyngier 
1822f13ff1dSMarc Zyngier static DEFINE_PER_CPU(struct cpu_lpi_count, cpu_lpi_count);
1832f13ff1dSMarc Zyngier 
1841ac19ca6SMarc Zyngier static LIST_HEAD(its_nodes);
185a8db7456SSebastian Andrzej Siewior static DEFINE_RAW_SPINLOCK(its_lock);
1861ac19ca6SMarc Zyngier static struct rdists *gic_rdists;
187db40f0a7STomasz Nowicki static struct irq_domain *its_parent;
1881ac19ca6SMarc Zyngier 
1893dfa576bSMarc Zyngier static unsigned long its_list_map;
1903171a47aSMarc Zyngier static u16 vmovp_seq_num;
1913171a47aSMarc Zyngier static DEFINE_RAW_SPINLOCK(vmovp_lock);
1923171a47aSMarc Zyngier 
1937d75bbb4SMarc Zyngier static DEFINE_IDA(its_vpeid_ida);
1943dfa576bSMarc Zyngier 
1951ac19ca6SMarc Zyngier #define gic_data_rdist()		(raw_cpu_ptr(gic_rdists->rdist))
19611e37d35SMarc Zyngier #define gic_data_rdist_cpu(cpu)		(per_cpu_ptr(gic_rdists->rdist, cpu))
1971ac19ca6SMarc Zyngier #define gic_data_rdist_rd_base()	(gic_data_rdist()->rd_base)
198e643d803SMarc Zyngier #define gic_data_rdist_vlpi_base()	(gic_data_rdist_rd_base() + SZ_128K)
1991ac19ca6SMarc Zyngier 
200009384b3SMarc Zyngier /*
201009384b3SMarc Zyngier  * Skip ITSs that have no vLPIs mapped, unless we're on GICv4.1, as we
202009384b3SMarc Zyngier  * always have vSGIs mapped.
203009384b3SMarc Zyngier  */
204009384b3SMarc Zyngier static bool require_its_list_vmovp(struct its_vm *vm, struct its_node *its)
205009384b3SMarc Zyngier {
206009384b3SMarc Zyngier 	return (gic_rdists->has_rvpeid || vm->vlpi_count[its->list_nr]);
207009384b3SMarc Zyngier }
208009384b3SMarc Zyngier 
20984243125SZenghui Yu static u16 get_its_list(struct its_vm *vm)
21084243125SZenghui Yu {
21184243125SZenghui Yu 	struct its_node *its;
21284243125SZenghui Yu 	unsigned long its_list = 0;
21384243125SZenghui Yu 
21484243125SZenghui Yu 	list_for_each_entry(its, &its_nodes, entry) {
2150dd57fedSMarc Zyngier 		if (!is_v4(its))
21684243125SZenghui Yu 			continue;
21784243125SZenghui Yu 
218009384b3SMarc Zyngier 		if (require_its_list_vmovp(vm, its))
21984243125SZenghui Yu 			__set_bit(its->list_nr, &its_list);
22084243125SZenghui Yu 	}
22184243125SZenghui Yu 
22284243125SZenghui Yu 	return (u16)its_list;
22384243125SZenghui Yu }
22484243125SZenghui Yu 
225425c09beSMarc Zyngier static inline u32 its_get_event_id(struct irq_data *d)
226425c09beSMarc Zyngier {
227425c09beSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
228425c09beSMarc Zyngier 	return d->hwirq - its_dev->event_map.lpi_base;
229425c09beSMarc Zyngier }
230425c09beSMarc Zyngier 
231591e5becSMarc Zyngier static struct its_collection *dev_event_to_col(struct its_device *its_dev,
232591e5becSMarc Zyngier 					       u32 event)
233591e5becSMarc Zyngier {
234591e5becSMarc Zyngier 	struct its_node *its = its_dev->its;
235591e5becSMarc Zyngier 
236591e5becSMarc Zyngier 	return its->collections + its_dev->event_map.col_map[event];
237591e5becSMarc Zyngier }
238591e5becSMarc Zyngier 
239c1d4d5cdSMarc Zyngier static struct its_vlpi_map *dev_event_to_vlpi_map(struct its_device *its_dev,
240c1d4d5cdSMarc Zyngier 					       u32 event)
241c1d4d5cdSMarc Zyngier {
242c1d4d5cdSMarc Zyngier 	if (WARN_ON_ONCE(event >= its_dev->event_map.nr_lpis))
243c1d4d5cdSMarc Zyngier 		return NULL;
244c1d4d5cdSMarc Zyngier 
245c1d4d5cdSMarc Zyngier 	return &its_dev->event_map.vlpi_maps[event];
246c1d4d5cdSMarc Zyngier }
247c1d4d5cdSMarc Zyngier 
248f4a81f5aSMarc Zyngier static struct its_vlpi_map *get_vlpi_map(struct irq_data *d)
249f4a81f5aSMarc Zyngier {
250f4a81f5aSMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
251f4a81f5aSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
252f4a81f5aSMarc Zyngier 		u32 event = its_get_event_id(d);
253f4a81f5aSMarc Zyngier 
254f4a81f5aSMarc Zyngier 		return dev_event_to_vlpi_map(its_dev, event);
255f4a81f5aSMarc Zyngier 	}
256f4a81f5aSMarc Zyngier 
257f4a81f5aSMarc Zyngier 	return NULL;
258f4a81f5aSMarc Zyngier }
259f4a81f5aSMarc Zyngier 
260f3a05921SMarc Zyngier static int vpe_to_cpuid_lock(struct its_vpe *vpe, unsigned long *flags)
261425c09beSMarc Zyngier {
262f3a05921SMarc Zyngier 	raw_spin_lock_irqsave(&vpe->vpe_lock, *flags);
263f3a05921SMarc Zyngier 	return vpe->col_idx;
264f3a05921SMarc Zyngier }
265f3a05921SMarc Zyngier 
266f3a05921SMarc Zyngier static void vpe_to_cpuid_unlock(struct its_vpe *vpe, unsigned long flags)
267f3a05921SMarc Zyngier {
268f3a05921SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe->vpe_lock, flags);
269f3a05921SMarc Zyngier }
270f3a05921SMarc Zyngier 
271f3a05921SMarc Zyngier static int irq_to_cpuid_lock(struct irq_data *d, unsigned long *flags)
272f3a05921SMarc Zyngier {
273f3a05921SMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
274f3a05921SMarc Zyngier 	int cpu;
275f3a05921SMarc Zyngier 
276f3a05921SMarc Zyngier 	if (map) {
277f3a05921SMarc Zyngier 		cpu = vpe_to_cpuid_lock(map->vpe, flags);
278f3a05921SMarc Zyngier 	} else {
279f3a05921SMarc Zyngier 		/* Physical LPIs are already locked via the irq_desc lock */
280425c09beSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
281f3a05921SMarc Zyngier 		cpu = its_dev->event_map.col_map[its_get_event_id(d)];
282f3a05921SMarc Zyngier 		/* Keep GCC quiet... */
283f3a05921SMarc Zyngier 		*flags = 0;
284f3a05921SMarc Zyngier 	}
285f3a05921SMarc Zyngier 
286f3a05921SMarc Zyngier 	return cpu;
287f3a05921SMarc Zyngier }
288f3a05921SMarc Zyngier 
289f3a05921SMarc Zyngier static void irq_to_cpuid_unlock(struct irq_data *d, unsigned long flags)
290f3a05921SMarc Zyngier {
291f4a81f5aSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
292425c09beSMarc Zyngier 
293f4a81f5aSMarc Zyngier 	if (map)
294f3a05921SMarc Zyngier 		vpe_to_cpuid_unlock(map->vpe, flags);
295425c09beSMarc Zyngier }
296425c09beSMarc Zyngier 
29783559b47SMarc Zyngier static struct its_collection *valid_col(struct its_collection *col)
29883559b47SMarc Zyngier {
29920faba84SJoe Perches 	if (WARN_ON_ONCE(col->target_address & GENMASK_ULL(15, 0)))
30083559b47SMarc Zyngier 		return NULL;
30183559b47SMarc Zyngier 
30283559b47SMarc Zyngier 	return col;
30383559b47SMarc Zyngier }
30483559b47SMarc Zyngier 
305205e065dSMarc Zyngier static struct its_vpe *valid_vpe(struct its_node *its, struct its_vpe *vpe)
306205e065dSMarc Zyngier {
307205e065dSMarc Zyngier 	if (valid_col(its->collections + vpe->col_idx))
308205e065dSMarc Zyngier 		return vpe;
309205e065dSMarc Zyngier 
310205e065dSMarc Zyngier 	return NULL;
311205e065dSMarc Zyngier }
312205e065dSMarc Zyngier 
313cc2d3216SMarc Zyngier /*
314cc2d3216SMarc Zyngier  * ITS command descriptors - parameters to be encoded in a command
315cc2d3216SMarc Zyngier  * block.
316cc2d3216SMarc Zyngier  */
317cc2d3216SMarc Zyngier struct its_cmd_desc {
318cc2d3216SMarc Zyngier 	union {
319cc2d3216SMarc Zyngier 		struct {
320cc2d3216SMarc Zyngier 			struct its_device *dev;
321cc2d3216SMarc Zyngier 			u32 event_id;
322cc2d3216SMarc Zyngier 		} its_inv_cmd;
323cc2d3216SMarc Zyngier 
324cc2d3216SMarc Zyngier 		struct {
325cc2d3216SMarc Zyngier 			struct its_device *dev;
326cc2d3216SMarc Zyngier 			u32 event_id;
3278d85dcedSMarc Zyngier 		} its_clear_cmd;
3288d85dcedSMarc Zyngier 
3298d85dcedSMarc Zyngier 		struct {
3308d85dcedSMarc Zyngier 			struct its_device *dev;
3318d85dcedSMarc Zyngier 			u32 event_id;
332cc2d3216SMarc Zyngier 		} its_int_cmd;
333cc2d3216SMarc Zyngier 
334cc2d3216SMarc Zyngier 		struct {
335cc2d3216SMarc Zyngier 			struct its_device *dev;
336cc2d3216SMarc Zyngier 			int valid;
337cc2d3216SMarc Zyngier 		} its_mapd_cmd;
338cc2d3216SMarc Zyngier 
339cc2d3216SMarc Zyngier 		struct {
340cc2d3216SMarc Zyngier 			struct its_collection *col;
341cc2d3216SMarc Zyngier 			int valid;
342cc2d3216SMarc Zyngier 		} its_mapc_cmd;
343cc2d3216SMarc Zyngier 
344cc2d3216SMarc Zyngier 		struct {
345cc2d3216SMarc Zyngier 			struct its_device *dev;
346cc2d3216SMarc Zyngier 			u32 phys_id;
347cc2d3216SMarc Zyngier 			u32 event_id;
3486a25ad3aSMarc Zyngier 		} its_mapti_cmd;
349cc2d3216SMarc Zyngier 
350cc2d3216SMarc Zyngier 		struct {
351cc2d3216SMarc Zyngier 			struct its_device *dev;
352cc2d3216SMarc Zyngier 			struct its_collection *col;
353591e5becSMarc Zyngier 			u32 event_id;
354cc2d3216SMarc Zyngier 		} its_movi_cmd;
355cc2d3216SMarc Zyngier 
356cc2d3216SMarc Zyngier 		struct {
357cc2d3216SMarc Zyngier 			struct its_device *dev;
358cc2d3216SMarc Zyngier 			u32 event_id;
359cc2d3216SMarc Zyngier 		} its_discard_cmd;
360cc2d3216SMarc Zyngier 
361cc2d3216SMarc Zyngier 		struct {
362cc2d3216SMarc Zyngier 			struct its_collection *col;
363cc2d3216SMarc Zyngier 		} its_invall_cmd;
364d011e4e6SMarc Zyngier 
365d011e4e6SMarc Zyngier 		struct {
366d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
367eb78192bSMarc Zyngier 		} its_vinvall_cmd;
368eb78192bSMarc Zyngier 
369eb78192bSMarc Zyngier 		struct {
370eb78192bSMarc Zyngier 			struct its_vpe *vpe;
371eb78192bSMarc Zyngier 			struct its_collection *col;
372eb78192bSMarc Zyngier 			bool valid;
373eb78192bSMarc Zyngier 		} its_vmapp_cmd;
374eb78192bSMarc Zyngier 
375eb78192bSMarc Zyngier 		struct {
376eb78192bSMarc Zyngier 			struct its_vpe *vpe;
377d011e4e6SMarc Zyngier 			struct its_device *dev;
378d011e4e6SMarc Zyngier 			u32 virt_id;
379d011e4e6SMarc Zyngier 			u32 event_id;
380d011e4e6SMarc Zyngier 			bool db_enabled;
381d011e4e6SMarc Zyngier 		} its_vmapti_cmd;
382d011e4e6SMarc Zyngier 
383d011e4e6SMarc Zyngier 		struct {
384d011e4e6SMarc Zyngier 			struct its_vpe *vpe;
385d011e4e6SMarc Zyngier 			struct its_device *dev;
386d011e4e6SMarc Zyngier 			u32 event_id;
387d011e4e6SMarc Zyngier 			bool db_enabled;
388d011e4e6SMarc Zyngier 		} its_vmovi_cmd;
3893171a47aSMarc Zyngier 
3903171a47aSMarc Zyngier 		struct {
3913171a47aSMarc Zyngier 			struct its_vpe *vpe;
3923171a47aSMarc Zyngier 			struct its_collection *col;
3933171a47aSMarc Zyngier 			u16 seq_num;
3943171a47aSMarc Zyngier 			u16 its_list;
3953171a47aSMarc Zyngier 		} its_vmovp_cmd;
396d97c97baSMarc Zyngier 
397d97c97baSMarc Zyngier 		struct {
398d97c97baSMarc Zyngier 			struct its_vpe *vpe;
399d97c97baSMarc Zyngier 		} its_invdb_cmd;
400e252cf8aSMarc Zyngier 
401e252cf8aSMarc Zyngier 		struct {
402e252cf8aSMarc Zyngier 			struct its_vpe *vpe;
403e252cf8aSMarc Zyngier 			u8 sgi;
404e252cf8aSMarc Zyngier 			u8 priority;
405e252cf8aSMarc Zyngier 			bool enable;
406e252cf8aSMarc Zyngier 			bool group;
407e252cf8aSMarc Zyngier 			bool clear;
408e252cf8aSMarc Zyngier 		} its_vsgi_cmd;
409cc2d3216SMarc Zyngier 	};
410cc2d3216SMarc Zyngier };
411cc2d3216SMarc Zyngier 
412cc2d3216SMarc Zyngier /*
413cc2d3216SMarc Zyngier  * The ITS command block, which is what the ITS actually parses.
414cc2d3216SMarc Zyngier  */
415cc2d3216SMarc Zyngier struct its_cmd_block {
4162bbdfcc5SBen Dooks (Codethink) 	union {
417cc2d3216SMarc Zyngier 		u64	raw_cmd[4];
4182bbdfcc5SBen Dooks (Codethink) 		__le64	raw_cmd_le[4];
4192bbdfcc5SBen Dooks (Codethink) 	};
420cc2d3216SMarc Zyngier };
421cc2d3216SMarc Zyngier 
422cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_SZ		SZ_64K
423cc2d3216SMarc Zyngier #define ITS_CMD_QUEUE_NR_ENTRIES	(ITS_CMD_QUEUE_SZ / sizeof(struct its_cmd_block))
424cc2d3216SMarc Zyngier 
42567047f90SMarc Zyngier typedef struct its_collection *(*its_cmd_builder_t)(struct its_node *,
42667047f90SMarc Zyngier 						    struct its_cmd_block *,
427cc2d3216SMarc Zyngier 						    struct its_cmd_desc *);
428cc2d3216SMarc Zyngier 
42967047f90SMarc Zyngier typedef struct its_vpe *(*its_cmd_vbuilder_t)(struct its_node *,
43067047f90SMarc Zyngier 					      struct its_cmd_block *,
431d011e4e6SMarc Zyngier 					      struct its_cmd_desc *);
432d011e4e6SMarc Zyngier 
4334d36f136SMarc Zyngier static void its_mask_encode(u64 *raw_cmd, u64 val, int h, int l)
4344d36f136SMarc Zyngier {
4354d36f136SMarc Zyngier 	u64 mask = GENMASK_ULL(h, l);
4364d36f136SMarc Zyngier 	*raw_cmd &= ~mask;
4374d36f136SMarc Zyngier 	*raw_cmd |= (val << l) & mask;
4384d36f136SMarc Zyngier }
4394d36f136SMarc Zyngier 
440cc2d3216SMarc Zyngier static void its_encode_cmd(struct its_cmd_block *cmd, u8 cmd_nr)
441cc2d3216SMarc Zyngier {
4424d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], cmd_nr, 7, 0);
443cc2d3216SMarc Zyngier }
444cc2d3216SMarc Zyngier 
445cc2d3216SMarc Zyngier static void its_encode_devid(struct its_cmd_block *cmd, u32 devid)
446cc2d3216SMarc Zyngier {
4474d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], devid, 63, 32);
448cc2d3216SMarc Zyngier }
449cc2d3216SMarc Zyngier 
450cc2d3216SMarc Zyngier static void its_encode_event_id(struct its_cmd_block *cmd, u32 id)
451cc2d3216SMarc Zyngier {
4524d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], id, 31, 0);
453cc2d3216SMarc Zyngier }
454cc2d3216SMarc Zyngier 
455cc2d3216SMarc Zyngier static void its_encode_phys_id(struct its_cmd_block *cmd, u32 phys_id)
456cc2d3216SMarc Zyngier {
4574d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], phys_id, 63, 32);
458cc2d3216SMarc Zyngier }
459cc2d3216SMarc Zyngier 
460cc2d3216SMarc Zyngier static void its_encode_size(struct its_cmd_block *cmd, u8 size)
461cc2d3216SMarc Zyngier {
4624d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], size, 4, 0);
463cc2d3216SMarc Zyngier }
464cc2d3216SMarc Zyngier 
465cc2d3216SMarc Zyngier static void its_encode_itt(struct its_cmd_block *cmd, u64 itt_addr)
466cc2d3216SMarc Zyngier {
46730ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], itt_addr >> 8, 51, 8);
468cc2d3216SMarc Zyngier }
469cc2d3216SMarc Zyngier 
470cc2d3216SMarc Zyngier static void its_encode_valid(struct its_cmd_block *cmd, int valid)
471cc2d3216SMarc Zyngier {
4724d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], !!valid, 63, 63);
473cc2d3216SMarc Zyngier }
474cc2d3216SMarc Zyngier 
475cc2d3216SMarc Zyngier static void its_encode_target(struct its_cmd_block *cmd, u64 target_addr)
476cc2d3216SMarc Zyngier {
47730ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[2], target_addr >> 16, 51, 16);
478cc2d3216SMarc Zyngier }
479cc2d3216SMarc Zyngier 
480cc2d3216SMarc Zyngier static void its_encode_collection(struct its_cmd_block *cmd, u16 col)
481cc2d3216SMarc Zyngier {
4824d36f136SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], col, 15, 0);
483cc2d3216SMarc Zyngier }
484cc2d3216SMarc Zyngier 
485d011e4e6SMarc Zyngier static void its_encode_vpeid(struct its_cmd_block *cmd, u16 vpeid)
486d011e4e6SMarc Zyngier {
487d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpeid, 47, 32);
488d011e4e6SMarc Zyngier }
489d011e4e6SMarc Zyngier 
490d011e4e6SMarc Zyngier static void its_encode_virt_id(struct its_cmd_block *cmd, u32 virt_id)
491d011e4e6SMarc Zyngier {
492d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], virt_id, 31, 0);
493d011e4e6SMarc Zyngier }
494d011e4e6SMarc Zyngier 
495d011e4e6SMarc Zyngier static void its_encode_db_phys_id(struct its_cmd_block *cmd, u32 db_phys_id)
496d011e4e6SMarc Zyngier {
497d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_phys_id, 63, 32);
498d011e4e6SMarc Zyngier }
499d011e4e6SMarc Zyngier 
500d011e4e6SMarc Zyngier static void its_encode_db_valid(struct its_cmd_block *cmd, bool db_valid)
501d011e4e6SMarc Zyngier {
502d011e4e6SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db_valid, 0, 0);
503d011e4e6SMarc Zyngier }
504d011e4e6SMarc Zyngier 
5053171a47aSMarc Zyngier static void its_encode_seq_num(struct its_cmd_block *cmd, u16 seq_num)
5063171a47aSMarc Zyngier {
5073171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], seq_num, 47, 32);
5083171a47aSMarc Zyngier }
5093171a47aSMarc Zyngier 
5103171a47aSMarc Zyngier static void its_encode_its_list(struct its_cmd_block *cmd, u16 its_list)
5113171a47aSMarc Zyngier {
5123171a47aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], its_list, 15, 0);
5133171a47aSMarc Zyngier }
5143171a47aSMarc Zyngier 
515eb78192bSMarc Zyngier static void its_encode_vpt_addr(struct its_cmd_block *cmd, u64 vpt_pa)
516eb78192bSMarc Zyngier {
51730ae9610SShanker Donthineni 	its_mask_encode(&cmd->raw_cmd[3], vpt_pa >> 16, 51, 16);
518eb78192bSMarc Zyngier }
519eb78192bSMarc Zyngier 
520eb78192bSMarc Zyngier static void its_encode_vpt_size(struct its_cmd_block *cmd, u8 vpt_size)
521eb78192bSMarc Zyngier {
522eb78192bSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpt_size, 4, 0);
523eb78192bSMarc Zyngier }
524eb78192bSMarc Zyngier 
52564edfaa9SMarc Zyngier static void its_encode_vconf_addr(struct its_cmd_block *cmd, u64 vconf_pa)
52664edfaa9SMarc Zyngier {
52764edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], vconf_pa >> 16, 51, 16);
52864edfaa9SMarc Zyngier }
52964edfaa9SMarc Zyngier 
53064edfaa9SMarc Zyngier static void its_encode_alloc(struct its_cmd_block *cmd, bool alloc)
53164edfaa9SMarc Zyngier {
53264edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], alloc, 8, 8);
53364edfaa9SMarc Zyngier }
53464edfaa9SMarc Zyngier 
53564edfaa9SMarc Zyngier static void its_encode_ptz(struct its_cmd_block *cmd, bool ptz)
53664edfaa9SMarc Zyngier {
53764edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], ptz, 9, 9);
53864edfaa9SMarc Zyngier }
53964edfaa9SMarc Zyngier 
54064edfaa9SMarc Zyngier static void its_encode_vmapp_default_db(struct its_cmd_block *cmd,
54164edfaa9SMarc Zyngier 					u32 vpe_db_lpi)
54264edfaa9SMarc Zyngier {
54364edfaa9SMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[1], vpe_db_lpi, 31, 0);
54464edfaa9SMarc Zyngier }
54564edfaa9SMarc Zyngier 
546dd3f050aSMarc Zyngier static void its_encode_vmovp_default_db(struct its_cmd_block *cmd,
547dd3f050aSMarc Zyngier 					u32 vpe_db_lpi)
548dd3f050aSMarc Zyngier {
549dd3f050aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[3], vpe_db_lpi, 31, 0);
550dd3f050aSMarc Zyngier }
551dd3f050aSMarc Zyngier 
552dd3f050aSMarc Zyngier static void its_encode_db(struct its_cmd_block *cmd, bool db)
553dd3f050aSMarc Zyngier {
554dd3f050aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[2], db, 63, 63);
555dd3f050aSMarc Zyngier }
556dd3f050aSMarc Zyngier 
557e252cf8aSMarc Zyngier static void its_encode_sgi_intid(struct its_cmd_block *cmd, u8 sgi)
558e252cf8aSMarc Zyngier {
559e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], sgi, 35, 32);
560e252cf8aSMarc Zyngier }
561e252cf8aSMarc Zyngier 
562e252cf8aSMarc Zyngier static void its_encode_sgi_priority(struct its_cmd_block *cmd, u8 prio)
563e252cf8aSMarc Zyngier {
564e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], prio >> 4, 23, 20);
565e252cf8aSMarc Zyngier }
566e252cf8aSMarc Zyngier 
567e252cf8aSMarc Zyngier static void its_encode_sgi_group(struct its_cmd_block *cmd, bool grp)
568e252cf8aSMarc Zyngier {
569e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], grp, 10, 10);
570e252cf8aSMarc Zyngier }
571e252cf8aSMarc Zyngier 
572e252cf8aSMarc Zyngier static void its_encode_sgi_clear(struct its_cmd_block *cmd, bool clr)
573e252cf8aSMarc Zyngier {
574e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], clr, 9, 9);
575e252cf8aSMarc Zyngier }
576e252cf8aSMarc Zyngier 
577e252cf8aSMarc Zyngier static void its_encode_sgi_enable(struct its_cmd_block *cmd, bool en)
578e252cf8aSMarc Zyngier {
579e252cf8aSMarc Zyngier 	its_mask_encode(&cmd->raw_cmd[0], en, 8, 8);
580e252cf8aSMarc Zyngier }
581e252cf8aSMarc Zyngier 
582cc2d3216SMarc Zyngier static inline void its_fixup_cmd(struct its_cmd_block *cmd)
583cc2d3216SMarc Zyngier {
584cc2d3216SMarc Zyngier 	/* Let's fixup BE commands */
5852bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[0] = cpu_to_le64(cmd->raw_cmd[0]);
5862bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[1] = cpu_to_le64(cmd->raw_cmd[1]);
5872bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[2] = cpu_to_le64(cmd->raw_cmd[2]);
5882bbdfcc5SBen Dooks (Codethink) 	cmd->raw_cmd_le[3] = cpu_to_le64(cmd->raw_cmd[3]);
589cc2d3216SMarc Zyngier }
590cc2d3216SMarc Zyngier 
59167047f90SMarc Zyngier static struct its_collection *its_build_mapd_cmd(struct its_node *its,
59267047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
593cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
594cc2d3216SMarc Zyngier {
595cc2d3216SMarc Zyngier 	unsigned long itt_addr;
596c8481267SMarc Zyngier 	u8 size = ilog2(desc->its_mapd_cmd.dev->nr_ites);
597cc2d3216SMarc Zyngier 
598cc2d3216SMarc Zyngier 	itt_addr = virt_to_phys(desc->its_mapd_cmd.dev->itt);
599cc2d3216SMarc Zyngier 	itt_addr = ALIGN(itt_addr, ITS_ITT_ALIGN);
600cc2d3216SMarc Zyngier 
601cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPD);
602cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_mapd_cmd.dev->device_id);
603cc2d3216SMarc Zyngier 	its_encode_size(cmd, size - 1);
604cc2d3216SMarc Zyngier 	its_encode_itt(cmd, itt_addr);
605cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapd_cmd.valid);
606cc2d3216SMarc Zyngier 
607cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
608cc2d3216SMarc Zyngier 
609591e5becSMarc Zyngier 	return NULL;
610cc2d3216SMarc Zyngier }
611cc2d3216SMarc Zyngier 
61267047f90SMarc Zyngier static struct its_collection *its_build_mapc_cmd(struct its_node *its,
61367047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
614cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
615cc2d3216SMarc Zyngier {
616cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPC);
617cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_mapc_cmd.col->col_id);
618cc2d3216SMarc Zyngier 	its_encode_target(cmd, desc->its_mapc_cmd.col->target_address);
619cc2d3216SMarc Zyngier 	its_encode_valid(cmd, desc->its_mapc_cmd.valid);
620cc2d3216SMarc Zyngier 
621cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
622cc2d3216SMarc Zyngier 
623cc2d3216SMarc Zyngier 	return desc->its_mapc_cmd.col;
624cc2d3216SMarc Zyngier }
625cc2d3216SMarc Zyngier 
62667047f90SMarc Zyngier static struct its_collection *its_build_mapti_cmd(struct its_node *its,
62767047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
628cc2d3216SMarc Zyngier 						  struct its_cmd_desc *desc)
629cc2d3216SMarc Zyngier {
630591e5becSMarc Zyngier 	struct its_collection *col;
631591e5becSMarc Zyngier 
6326a25ad3aSMarc Zyngier 	col = dev_event_to_col(desc->its_mapti_cmd.dev,
6336a25ad3aSMarc Zyngier 			       desc->its_mapti_cmd.event_id);
634591e5becSMarc Zyngier 
6356a25ad3aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MAPTI);
6366a25ad3aSMarc Zyngier 	its_encode_devid(cmd, desc->its_mapti_cmd.dev->device_id);
6376a25ad3aSMarc Zyngier 	its_encode_event_id(cmd, desc->its_mapti_cmd.event_id);
6386a25ad3aSMarc Zyngier 	its_encode_phys_id(cmd, desc->its_mapti_cmd.phys_id);
639591e5becSMarc Zyngier 	its_encode_collection(cmd, col->col_id);
640cc2d3216SMarc Zyngier 
641cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
642cc2d3216SMarc Zyngier 
64383559b47SMarc Zyngier 	return valid_col(col);
644cc2d3216SMarc Zyngier }
645cc2d3216SMarc Zyngier 
64667047f90SMarc Zyngier static struct its_collection *its_build_movi_cmd(struct its_node *its,
64767047f90SMarc Zyngier 						 struct its_cmd_block *cmd,
648cc2d3216SMarc Zyngier 						 struct its_cmd_desc *desc)
649cc2d3216SMarc Zyngier {
650591e5becSMarc Zyngier 	struct its_collection *col;
651591e5becSMarc Zyngier 
652591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_movi_cmd.dev,
653591e5becSMarc Zyngier 			       desc->its_movi_cmd.event_id);
654591e5becSMarc Zyngier 
655cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_MOVI);
656cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_movi_cmd.dev->device_id);
657591e5becSMarc Zyngier 	its_encode_event_id(cmd, desc->its_movi_cmd.event_id);
658cc2d3216SMarc Zyngier 	its_encode_collection(cmd, desc->its_movi_cmd.col->col_id);
659cc2d3216SMarc Zyngier 
660cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
661cc2d3216SMarc Zyngier 
66283559b47SMarc Zyngier 	return valid_col(col);
663cc2d3216SMarc Zyngier }
664cc2d3216SMarc Zyngier 
66567047f90SMarc Zyngier static struct its_collection *its_build_discard_cmd(struct its_node *its,
66667047f90SMarc Zyngier 						    struct its_cmd_block *cmd,
667cc2d3216SMarc Zyngier 						    struct its_cmd_desc *desc)
668cc2d3216SMarc Zyngier {
669591e5becSMarc Zyngier 	struct its_collection *col;
670591e5becSMarc Zyngier 
671591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_discard_cmd.dev,
672591e5becSMarc Zyngier 			       desc->its_discard_cmd.event_id);
673591e5becSMarc Zyngier 
674cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_DISCARD);
675cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_discard_cmd.dev->device_id);
676cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_discard_cmd.event_id);
677cc2d3216SMarc Zyngier 
678cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
679cc2d3216SMarc Zyngier 
68083559b47SMarc Zyngier 	return valid_col(col);
681cc2d3216SMarc Zyngier }
682cc2d3216SMarc Zyngier 
68367047f90SMarc Zyngier static struct its_collection *its_build_inv_cmd(struct its_node *its,
68467047f90SMarc Zyngier 						struct its_cmd_block *cmd,
685cc2d3216SMarc Zyngier 						struct its_cmd_desc *desc)
686cc2d3216SMarc Zyngier {
687591e5becSMarc Zyngier 	struct its_collection *col;
688591e5becSMarc Zyngier 
689591e5becSMarc Zyngier 	col = dev_event_to_col(desc->its_inv_cmd.dev,
690591e5becSMarc Zyngier 			       desc->its_inv_cmd.event_id);
691591e5becSMarc Zyngier 
692cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
693cc2d3216SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
694cc2d3216SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
695cc2d3216SMarc Zyngier 
696cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
697cc2d3216SMarc Zyngier 
69883559b47SMarc Zyngier 	return valid_col(col);
699cc2d3216SMarc Zyngier }
700cc2d3216SMarc Zyngier 
70167047f90SMarc Zyngier static struct its_collection *its_build_int_cmd(struct its_node *its,
70267047f90SMarc Zyngier 						struct its_cmd_block *cmd,
7038d85dcedSMarc Zyngier 						struct its_cmd_desc *desc)
7048d85dcedSMarc Zyngier {
7058d85dcedSMarc Zyngier 	struct its_collection *col;
7068d85dcedSMarc Zyngier 
7078d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_int_cmd.dev,
7088d85dcedSMarc Zyngier 			       desc->its_int_cmd.event_id);
7098d85dcedSMarc Zyngier 
7108d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
7118d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
7128d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
7138d85dcedSMarc Zyngier 
7148d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
7158d85dcedSMarc Zyngier 
71683559b47SMarc Zyngier 	return valid_col(col);
7178d85dcedSMarc Zyngier }
7188d85dcedSMarc Zyngier 
71967047f90SMarc Zyngier static struct its_collection *its_build_clear_cmd(struct its_node *its,
72067047f90SMarc Zyngier 						  struct its_cmd_block *cmd,
7218d85dcedSMarc Zyngier 						  struct its_cmd_desc *desc)
7228d85dcedSMarc Zyngier {
7238d85dcedSMarc Zyngier 	struct its_collection *col;
7248d85dcedSMarc Zyngier 
7258d85dcedSMarc Zyngier 	col = dev_event_to_col(desc->its_clear_cmd.dev,
7268d85dcedSMarc Zyngier 			       desc->its_clear_cmd.event_id);
7278d85dcedSMarc Zyngier 
7288d85dcedSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
7298d85dcedSMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
7308d85dcedSMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
7318d85dcedSMarc Zyngier 
7328d85dcedSMarc Zyngier 	its_fixup_cmd(cmd);
7338d85dcedSMarc Zyngier 
73483559b47SMarc Zyngier 	return valid_col(col);
7358d85dcedSMarc Zyngier }
7368d85dcedSMarc Zyngier 
73767047f90SMarc Zyngier static struct its_collection *its_build_invall_cmd(struct its_node *its,
73867047f90SMarc Zyngier 						   struct its_cmd_block *cmd,
739cc2d3216SMarc Zyngier 						   struct its_cmd_desc *desc)
740cc2d3216SMarc Zyngier {
741cc2d3216SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVALL);
74210794522SZenghui Yu 	its_encode_collection(cmd, desc->its_invall_cmd.col->col_id);
743cc2d3216SMarc Zyngier 
744cc2d3216SMarc Zyngier 	its_fixup_cmd(cmd);
745cc2d3216SMarc Zyngier 
746cc2d3216SMarc Zyngier 	return NULL;
747cc2d3216SMarc Zyngier }
748cc2d3216SMarc Zyngier 
74967047f90SMarc Zyngier static struct its_vpe *its_build_vinvall_cmd(struct its_node *its,
75067047f90SMarc Zyngier 					     struct its_cmd_block *cmd,
751eb78192bSMarc Zyngier 					     struct its_cmd_desc *desc)
752eb78192bSMarc Zyngier {
753eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VINVALL);
754eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vinvall_cmd.vpe->vpe_id);
755eb78192bSMarc Zyngier 
756eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
757eb78192bSMarc Zyngier 
758205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vinvall_cmd.vpe);
759eb78192bSMarc Zyngier }
760eb78192bSMarc Zyngier 
76167047f90SMarc Zyngier static struct its_vpe *its_build_vmapp_cmd(struct its_node *its,
76267047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
763eb78192bSMarc Zyngier 					   struct its_cmd_desc *desc)
764eb78192bSMarc Zyngier {
76564edfaa9SMarc Zyngier 	unsigned long vpt_addr, vconf_addr;
7665c9a882eSMarc Zyngier 	u64 target;
76764edfaa9SMarc Zyngier 	bool alloc;
768eb78192bSMarc Zyngier 
769eb78192bSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPP);
770eb78192bSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapp_cmd.vpe->vpe_id);
771eb78192bSMarc Zyngier 	its_encode_valid(cmd, desc->its_vmapp_cmd.valid);
77264edfaa9SMarc Zyngier 
77364edfaa9SMarc Zyngier 	if (!desc->its_vmapp_cmd.valid) {
77464edfaa9SMarc Zyngier 		if (is_v4_1(its)) {
77564edfaa9SMarc Zyngier 			alloc = !atomic_dec_return(&desc->its_vmapp_cmd.vpe->vmapp_count);
77664edfaa9SMarc Zyngier 			its_encode_alloc(cmd, alloc);
77764edfaa9SMarc Zyngier 		}
77864edfaa9SMarc Zyngier 
77964edfaa9SMarc Zyngier 		goto out;
78064edfaa9SMarc Zyngier 	}
78164edfaa9SMarc Zyngier 
78264edfaa9SMarc Zyngier 	vpt_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->vpt_page));
78364edfaa9SMarc Zyngier 	target = desc->its_vmapp_cmd.col->target_address + its->vlpi_redist_offset;
78464edfaa9SMarc Zyngier 
7855c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
786eb78192bSMarc Zyngier 	its_encode_vpt_addr(cmd, vpt_addr);
787eb78192bSMarc Zyngier 	its_encode_vpt_size(cmd, LPI_NRBITS - 1);
788eb78192bSMarc Zyngier 
78964edfaa9SMarc Zyngier 	if (!is_v4_1(its))
79064edfaa9SMarc Zyngier 		goto out;
79164edfaa9SMarc Zyngier 
79264edfaa9SMarc Zyngier 	vconf_addr = virt_to_phys(page_address(desc->its_vmapp_cmd.vpe->its_vm->vprop_page));
79364edfaa9SMarc Zyngier 
79464edfaa9SMarc Zyngier 	alloc = !atomic_fetch_inc(&desc->its_vmapp_cmd.vpe->vmapp_count);
79564edfaa9SMarc Zyngier 
79664edfaa9SMarc Zyngier 	its_encode_alloc(cmd, alloc);
79764edfaa9SMarc Zyngier 
79864edfaa9SMarc Zyngier 	/* We can only signal PTZ when alloc==1. Why do we have two bits? */
79964edfaa9SMarc Zyngier 	its_encode_ptz(cmd, alloc);
80064edfaa9SMarc Zyngier 	its_encode_vconf_addr(cmd, vconf_addr);
80164edfaa9SMarc Zyngier 	its_encode_vmapp_default_db(cmd, desc->its_vmapp_cmd.vpe->vpe_db_lpi);
80264edfaa9SMarc Zyngier 
80364edfaa9SMarc Zyngier out:
804eb78192bSMarc Zyngier 	its_fixup_cmd(cmd);
805eb78192bSMarc Zyngier 
806205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmapp_cmd.vpe);
807eb78192bSMarc Zyngier }
808eb78192bSMarc Zyngier 
80967047f90SMarc Zyngier static struct its_vpe *its_build_vmapti_cmd(struct its_node *its,
81067047f90SMarc Zyngier 					    struct its_cmd_block *cmd,
811d011e4e6SMarc Zyngier 					    struct its_cmd_desc *desc)
812d011e4e6SMarc Zyngier {
813d011e4e6SMarc Zyngier 	u32 db;
814d011e4e6SMarc Zyngier 
8153858d4dfSMarc Zyngier 	if (!is_v4_1(its) && desc->its_vmapti_cmd.db_enabled)
816d011e4e6SMarc Zyngier 		db = desc->its_vmapti_cmd.vpe->vpe_db_lpi;
817d011e4e6SMarc Zyngier 	else
818d011e4e6SMarc Zyngier 		db = 1023;
819d011e4e6SMarc Zyngier 
820d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMAPTI);
821d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmapti_cmd.dev->device_id);
822d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmapti_cmd.vpe->vpe_id);
823d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmapti_cmd.event_id);
824d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
825d011e4e6SMarc Zyngier 	its_encode_virt_id(cmd, desc->its_vmapti_cmd.virt_id);
826d011e4e6SMarc Zyngier 
827d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
828d011e4e6SMarc Zyngier 
829205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmapti_cmd.vpe);
830d011e4e6SMarc Zyngier }
831d011e4e6SMarc Zyngier 
83267047f90SMarc Zyngier static struct its_vpe *its_build_vmovi_cmd(struct its_node *its,
83367047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
834d011e4e6SMarc Zyngier 					   struct its_cmd_desc *desc)
835d011e4e6SMarc Zyngier {
836d011e4e6SMarc Zyngier 	u32 db;
837d011e4e6SMarc Zyngier 
8383858d4dfSMarc Zyngier 	if (!is_v4_1(its) && desc->its_vmovi_cmd.db_enabled)
839d011e4e6SMarc Zyngier 		db = desc->its_vmovi_cmd.vpe->vpe_db_lpi;
840d011e4e6SMarc Zyngier 	else
841d011e4e6SMarc Zyngier 		db = 1023;
842d011e4e6SMarc Zyngier 
843d011e4e6SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVI);
844d011e4e6SMarc Zyngier 	its_encode_devid(cmd, desc->its_vmovi_cmd.dev->device_id);
845d011e4e6SMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovi_cmd.vpe->vpe_id);
846d011e4e6SMarc Zyngier 	its_encode_event_id(cmd, desc->its_vmovi_cmd.event_id);
847d011e4e6SMarc Zyngier 	its_encode_db_phys_id(cmd, db);
848d011e4e6SMarc Zyngier 	its_encode_db_valid(cmd, true);
849d011e4e6SMarc Zyngier 
850d011e4e6SMarc Zyngier 	its_fixup_cmd(cmd);
851d011e4e6SMarc Zyngier 
852205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmovi_cmd.vpe);
853d011e4e6SMarc Zyngier }
854d011e4e6SMarc Zyngier 
85567047f90SMarc Zyngier static struct its_vpe *its_build_vmovp_cmd(struct its_node *its,
85667047f90SMarc Zyngier 					   struct its_cmd_block *cmd,
8573171a47aSMarc Zyngier 					   struct its_cmd_desc *desc)
8583171a47aSMarc Zyngier {
8595c9a882eSMarc Zyngier 	u64 target;
8605c9a882eSMarc Zyngier 
8615c9a882eSMarc Zyngier 	target = desc->its_vmovp_cmd.col->target_address + its->vlpi_redist_offset;
8623171a47aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VMOVP);
8633171a47aSMarc Zyngier 	its_encode_seq_num(cmd, desc->its_vmovp_cmd.seq_num);
8643171a47aSMarc Zyngier 	its_encode_its_list(cmd, desc->its_vmovp_cmd.its_list);
8653171a47aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vmovp_cmd.vpe->vpe_id);
8665c9a882eSMarc Zyngier 	its_encode_target(cmd, target);
8673171a47aSMarc Zyngier 
868dd3f050aSMarc Zyngier 	if (is_v4_1(its)) {
869dd3f050aSMarc Zyngier 		its_encode_db(cmd, true);
870dd3f050aSMarc Zyngier 		its_encode_vmovp_default_db(cmd, desc->its_vmovp_cmd.vpe->vpe_db_lpi);
871dd3f050aSMarc Zyngier 	}
872dd3f050aSMarc Zyngier 
8733171a47aSMarc Zyngier 	its_fixup_cmd(cmd);
8743171a47aSMarc Zyngier 
875205e065dSMarc Zyngier 	return valid_vpe(its, desc->its_vmovp_cmd.vpe);
8763171a47aSMarc Zyngier }
8773171a47aSMarc Zyngier 
87828614696SMarc Zyngier static struct its_vpe *its_build_vinv_cmd(struct its_node *its,
87928614696SMarc Zyngier 					  struct its_cmd_block *cmd,
88028614696SMarc Zyngier 					  struct its_cmd_desc *desc)
88128614696SMarc Zyngier {
88228614696SMarc Zyngier 	struct its_vlpi_map *map;
88328614696SMarc Zyngier 
88428614696SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_inv_cmd.dev,
88528614696SMarc Zyngier 				    desc->its_inv_cmd.event_id);
88628614696SMarc Zyngier 
88728614696SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INV);
88828614696SMarc Zyngier 	its_encode_devid(cmd, desc->its_inv_cmd.dev->device_id);
88928614696SMarc Zyngier 	its_encode_event_id(cmd, desc->its_inv_cmd.event_id);
89028614696SMarc Zyngier 
89128614696SMarc Zyngier 	its_fixup_cmd(cmd);
89228614696SMarc Zyngier 
89328614696SMarc Zyngier 	return valid_vpe(its, map->vpe);
89428614696SMarc Zyngier }
89528614696SMarc Zyngier 
896ed0e4aa9SMarc Zyngier static struct its_vpe *its_build_vint_cmd(struct its_node *its,
897ed0e4aa9SMarc Zyngier 					  struct its_cmd_block *cmd,
898ed0e4aa9SMarc Zyngier 					  struct its_cmd_desc *desc)
899ed0e4aa9SMarc Zyngier {
900ed0e4aa9SMarc Zyngier 	struct its_vlpi_map *map;
901ed0e4aa9SMarc Zyngier 
902ed0e4aa9SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_int_cmd.dev,
903ed0e4aa9SMarc Zyngier 				    desc->its_int_cmd.event_id);
904ed0e4aa9SMarc Zyngier 
905ed0e4aa9SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INT);
906ed0e4aa9SMarc Zyngier 	its_encode_devid(cmd, desc->its_int_cmd.dev->device_id);
907ed0e4aa9SMarc Zyngier 	its_encode_event_id(cmd, desc->its_int_cmd.event_id);
908ed0e4aa9SMarc Zyngier 
909ed0e4aa9SMarc Zyngier 	its_fixup_cmd(cmd);
910ed0e4aa9SMarc Zyngier 
911ed0e4aa9SMarc Zyngier 	return valid_vpe(its, map->vpe);
912ed0e4aa9SMarc Zyngier }
913ed0e4aa9SMarc Zyngier 
914ed0e4aa9SMarc Zyngier static struct its_vpe *its_build_vclear_cmd(struct its_node *its,
915ed0e4aa9SMarc Zyngier 					    struct its_cmd_block *cmd,
916ed0e4aa9SMarc Zyngier 					    struct its_cmd_desc *desc)
917ed0e4aa9SMarc Zyngier {
918ed0e4aa9SMarc Zyngier 	struct its_vlpi_map *map;
919ed0e4aa9SMarc Zyngier 
920ed0e4aa9SMarc Zyngier 	map = dev_event_to_vlpi_map(desc->its_clear_cmd.dev,
921ed0e4aa9SMarc Zyngier 				    desc->its_clear_cmd.event_id);
922ed0e4aa9SMarc Zyngier 
923ed0e4aa9SMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_CLEAR);
924ed0e4aa9SMarc Zyngier 	its_encode_devid(cmd, desc->its_clear_cmd.dev->device_id);
925ed0e4aa9SMarc Zyngier 	its_encode_event_id(cmd, desc->its_clear_cmd.event_id);
926ed0e4aa9SMarc Zyngier 
927ed0e4aa9SMarc Zyngier 	its_fixup_cmd(cmd);
928ed0e4aa9SMarc Zyngier 
929ed0e4aa9SMarc Zyngier 	return valid_vpe(its, map->vpe);
930ed0e4aa9SMarc Zyngier }
931ed0e4aa9SMarc Zyngier 
932d97c97baSMarc Zyngier static struct its_vpe *its_build_invdb_cmd(struct its_node *its,
933d97c97baSMarc Zyngier 					   struct its_cmd_block *cmd,
934d97c97baSMarc Zyngier 					   struct its_cmd_desc *desc)
935d97c97baSMarc Zyngier {
936d97c97baSMarc Zyngier 	if (WARN_ON(!is_v4_1(its)))
937d97c97baSMarc Zyngier 		return NULL;
938d97c97baSMarc Zyngier 
939d97c97baSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_INVDB);
940d97c97baSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_invdb_cmd.vpe->vpe_id);
941d97c97baSMarc Zyngier 
942d97c97baSMarc Zyngier 	its_fixup_cmd(cmd);
943d97c97baSMarc Zyngier 
944d97c97baSMarc Zyngier 	return valid_vpe(its, desc->its_invdb_cmd.vpe);
945d97c97baSMarc Zyngier }
946d97c97baSMarc Zyngier 
947e252cf8aSMarc Zyngier static struct its_vpe *its_build_vsgi_cmd(struct its_node *its,
948e252cf8aSMarc Zyngier 					  struct its_cmd_block *cmd,
949e252cf8aSMarc Zyngier 					  struct its_cmd_desc *desc)
950e252cf8aSMarc Zyngier {
951e252cf8aSMarc Zyngier 	if (WARN_ON(!is_v4_1(its)))
952e252cf8aSMarc Zyngier 		return NULL;
953e252cf8aSMarc Zyngier 
954e252cf8aSMarc Zyngier 	its_encode_cmd(cmd, GITS_CMD_VSGI);
955e252cf8aSMarc Zyngier 	its_encode_vpeid(cmd, desc->its_vsgi_cmd.vpe->vpe_id);
956e252cf8aSMarc Zyngier 	its_encode_sgi_intid(cmd, desc->its_vsgi_cmd.sgi);
957e252cf8aSMarc Zyngier 	its_encode_sgi_priority(cmd, desc->its_vsgi_cmd.priority);
958e252cf8aSMarc Zyngier 	its_encode_sgi_group(cmd, desc->its_vsgi_cmd.group);
959e252cf8aSMarc Zyngier 	its_encode_sgi_clear(cmd, desc->its_vsgi_cmd.clear);
960e252cf8aSMarc Zyngier 	its_encode_sgi_enable(cmd, desc->its_vsgi_cmd.enable);
961e252cf8aSMarc Zyngier 
962e252cf8aSMarc Zyngier 	its_fixup_cmd(cmd);
963e252cf8aSMarc Zyngier 
964e252cf8aSMarc Zyngier 	return valid_vpe(its, desc->its_vsgi_cmd.vpe);
965e252cf8aSMarc Zyngier }
966e252cf8aSMarc Zyngier 
967cc2d3216SMarc Zyngier static u64 its_cmd_ptr_to_offset(struct its_node *its,
968cc2d3216SMarc Zyngier 				 struct its_cmd_block *ptr)
969cc2d3216SMarc Zyngier {
970cc2d3216SMarc Zyngier 	return (ptr - its->cmd_base) * sizeof(*ptr);
971cc2d3216SMarc Zyngier }
972cc2d3216SMarc Zyngier 
973cc2d3216SMarc Zyngier static int its_queue_full(struct its_node *its)
974cc2d3216SMarc Zyngier {
975cc2d3216SMarc Zyngier 	int widx;
976cc2d3216SMarc Zyngier 	int ridx;
977cc2d3216SMarc Zyngier 
978cc2d3216SMarc Zyngier 	widx = its->cmd_write - its->cmd_base;
979cc2d3216SMarc Zyngier 	ridx = readl_relaxed(its->base + GITS_CREADR) / sizeof(struct its_cmd_block);
980cc2d3216SMarc Zyngier 
981cc2d3216SMarc Zyngier 	/* This is incredibly unlikely to happen, unless the ITS locks up. */
982cc2d3216SMarc Zyngier 	if (((widx + 1) % ITS_CMD_QUEUE_NR_ENTRIES) == ridx)
983cc2d3216SMarc Zyngier 		return 1;
984cc2d3216SMarc Zyngier 
985cc2d3216SMarc Zyngier 	return 0;
986cc2d3216SMarc Zyngier }
987cc2d3216SMarc Zyngier 
988cc2d3216SMarc Zyngier static struct its_cmd_block *its_allocate_entry(struct its_node *its)
989cc2d3216SMarc Zyngier {
990cc2d3216SMarc Zyngier 	struct its_cmd_block *cmd;
991cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
992cc2d3216SMarc Zyngier 
993cc2d3216SMarc Zyngier 	while (its_queue_full(its)) {
994cc2d3216SMarc Zyngier 		count--;
995cc2d3216SMarc Zyngier 		if (!count) {
996cc2d3216SMarc Zyngier 			pr_err_ratelimited("ITS queue not draining\n");
997cc2d3216SMarc Zyngier 			return NULL;
998cc2d3216SMarc Zyngier 		}
999cc2d3216SMarc Zyngier 		cpu_relax();
1000cc2d3216SMarc Zyngier 		udelay(1);
1001cc2d3216SMarc Zyngier 	}
1002cc2d3216SMarc Zyngier 
1003cc2d3216SMarc Zyngier 	cmd = its->cmd_write++;
1004cc2d3216SMarc Zyngier 
1005cc2d3216SMarc Zyngier 	/* Handle queue wrapping */
1006cc2d3216SMarc Zyngier 	if (its->cmd_write == (its->cmd_base + ITS_CMD_QUEUE_NR_ENTRIES))
1007cc2d3216SMarc Zyngier 		its->cmd_write = its->cmd_base;
1008cc2d3216SMarc Zyngier 
100934d677a9SMarc Zyngier 	/* Clear command  */
101034d677a9SMarc Zyngier 	cmd->raw_cmd[0] = 0;
101134d677a9SMarc Zyngier 	cmd->raw_cmd[1] = 0;
101234d677a9SMarc Zyngier 	cmd->raw_cmd[2] = 0;
101334d677a9SMarc Zyngier 	cmd->raw_cmd[3] = 0;
101434d677a9SMarc Zyngier 
1015cc2d3216SMarc Zyngier 	return cmd;
1016cc2d3216SMarc Zyngier }
1017cc2d3216SMarc Zyngier 
1018cc2d3216SMarc Zyngier static struct its_cmd_block *its_post_commands(struct its_node *its)
1019cc2d3216SMarc Zyngier {
1020cc2d3216SMarc Zyngier 	u64 wr = its_cmd_ptr_to_offset(its, its->cmd_write);
1021cc2d3216SMarc Zyngier 
1022cc2d3216SMarc Zyngier 	writel_relaxed(wr, its->base + GITS_CWRITER);
1023cc2d3216SMarc Zyngier 
1024cc2d3216SMarc Zyngier 	return its->cmd_write;
1025cc2d3216SMarc Zyngier }
1026cc2d3216SMarc Zyngier 
1027cc2d3216SMarc Zyngier static void its_flush_cmd(struct its_node *its, struct its_cmd_block *cmd)
1028cc2d3216SMarc Zyngier {
1029cc2d3216SMarc Zyngier 	/*
1030cc2d3216SMarc Zyngier 	 * Make sure the commands written to memory are observable by
1031cc2d3216SMarc Zyngier 	 * the ITS.
1032cc2d3216SMarc Zyngier 	 */
1033cc2d3216SMarc Zyngier 	if (its->flags & ITS_FLAGS_CMDQ_NEEDS_FLUSHING)
1034328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cmd, sizeof(*cmd));
1035cc2d3216SMarc Zyngier 	else
1036cc2d3216SMarc Zyngier 		dsb(ishst);
1037cc2d3216SMarc Zyngier }
1038cc2d3216SMarc Zyngier 
1039a19b462fSMarc Zyngier static int its_wait_for_range_completion(struct its_node *its,
1040a050fa54SHeyi Guo 					 u64	prev_idx,
1041cc2d3216SMarc Zyngier 					 struct its_cmd_block *to)
1042cc2d3216SMarc Zyngier {
1043a050fa54SHeyi Guo 	u64 rd_idx, to_idx, linear_idx;
1044cc2d3216SMarc Zyngier 	u32 count = 1000000;	/* 1s! */
1045cc2d3216SMarc Zyngier 
1046a050fa54SHeyi Guo 	/* Linearize to_idx if the command set has wrapped around */
1047cc2d3216SMarc Zyngier 	to_idx = its_cmd_ptr_to_offset(its, to);
1048a050fa54SHeyi Guo 	if (to_idx < prev_idx)
1049a050fa54SHeyi Guo 		to_idx += ITS_CMD_QUEUE_SZ;
1050a050fa54SHeyi Guo 
1051a050fa54SHeyi Guo 	linear_idx = prev_idx;
1052cc2d3216SMarc Zyngier 
1053cc2d3216SMarc Zyngier 	while (1) {
1054a050fa54SHeyi Guo 		s64 delta;
1055a050fa54SHeyi Guo 
1056cc2d3216SMarc Zyngier 		rd_idx = readl_relaxed(its->base + GITS_CREADR);
10579bdd8b1cSMarc Zyngier 
1058a050fa54SHeyi Guo 		/*
1059a050fa54SHeyi Guo 		 * Compute the read pointer progress, taking the
1060a050fa54SHeyi Guo 		 * potential wrap-around into account.
1061a050fa54SHeyi Guo 		 */
1062a050fa54SHeyi Guo 		delta = rd_idx - prev_idx;
1063a050fa54SHeyi Guo 		if (rd_idx < prev_idx)
1064a050fa54SHeyi Guo 			delta += ITS_CMD_QUEUE_SZ;
10659bdd8b1cSMarc Zyngier 
1066a050fa54SHeyi Guo 		linear_idx += delta;
1067a050fa54SHeyi Guo 		if (linear_idx >= to_idx)
1068cc2d3216SMarc Zyngier 			break;
1069cc2d3216SMarc Zyngier 
1070cc2d3216SMarc Zyngier 		count--;
1071cc2d3216SMarc Zyngier 		if (!count) {
1072a050fa54SHeyi Guo 			pr_err_ratelimited("ITS queue timeout (%llu %llu)\n",
1073a050fa54SHeyi Guo 					   to_idx, linear_idx);
1074a19b462fSMarc Zyngier 			return -1;
1075cc2d3216SMarc Zyngier 		}
1076a050fa54SHeyi Guo 		prev_idx = rd_idx;
1077cc2d3216SMarc Zyngier 		cpu_relax();
1078cc2d3216SMarc Zyngier 		udelay(1);
1079cc2d3216SMarc Zyngier 	}
1080a19b462fSMarc Zyngier 
1081a19b462fSMarc Zyngier 	return 0;
1082cc2d3216SMarc Zyngier }
1083cc2d3216SMarc Zyngier 
1084e4f9094bSMarc Zyngier /* Warning, macro hell follows */
1085e4f9094bSMarc Zyngier #define BUILD_SINGLE_CMD_FUNC(name, buildtype, synctype, buildfn)	\
1086e4f9094bSMarc Zyngier void name(struct its_node *its,						\
1087e4f9094bSMarc Zyngier 	  buildtype builder,						\
1088e4f9094bSMarc Zyngier 	  struct its_cmd_desc *desc)					\
1089e4f9094bSMarc Zyngier {									\
1090e4f9094bSMarc Zyngier 	struct its_cmd_block *cmd, *sync_cmd, *next_cmd;		\
1091e4f9094bSMarc Zyngier 	synctype *sync_obj;						\
1092e4f9094bSMarc Zyngier 	unsigned long flags;						\
1093a050fa54SHeyi Guo 	u64 rd_idx;							\
1094e4f9094bSMarc Zyngier 									\
1095e4f9094bSMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);			\
1096e4f9094bSMarc Zyngier 									\
1097e4f9094bSMarc Zyngier 	cmd = its_allocate_entry(its);					\
1098e4f9094bSMarc Zyngier 	if (!cmd) {		/* We're soooooo screewed... */		\
1099e4f9094bSMarc Zyngier 		raw_spin_unlock_irqrestore(&its->lock, flags);		\
1100e4f9094bSMarc Zyngier 		return;							\
1101e4f9094bSMarc Zyngier 	}								\
110267047f90SMarc Zyngier 	sync_obj = builder(its, cmd, desc);				\
1103e4f9094bSMarc Zyngier 	its_flush_cmd(its, cmd);					\
1104e4f9094bSMarc Zyngier 									\
1105e4f9094bSMarc Zyngier 	if (sync_obj) {							\
1106e4f9094bSMarc Zyngier 		sync_cmd = its_allocate_entry(its);			\
1107e4f9094bSMarc Zyngier 		if (!sync_cmd)						\
1108e4f9094bSMarc Zyngier 			goto post;					\
1109e4f9094bSMarc Zyngier 									\
111067047f90SMarc Zyngier 		buildfn(its, sync_cmd, sync_obj);			\
1111e4f9094bSMarc Zyngier 		its_flush_cmd(its, sync_cmd);				\
1112e4f9094bSMarc Zyngier 	}								\
1113e4f9094bSMarc Zyngier 									\
1114e4f9094bSMarc Zyngier post:									\
1115a050fa54SHeyi Guo 	rd_idx = readl_relaxed(its->base + GITS_CREADR);		\
1116e4f9094bSMarc Zyngier 	next_cmd = its_post_commands(its);				\
1117e4f9094bSMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);			\
1118e4f9094bSMarc Zyngier 									\
1119a050fa54SHeyi Guo 	if (its_wait_for_range_completion(its, rd_idx, next_cmd))	\
1120a19b462fSMarc Zyngier 		pr_err_ratelimited("ITS cmd %ps failed\n", builder);	\
1121e4f9094bSMarc Zyngier }
1122e4f9094bSMarc Zyngier 
112367047f90SMarc Zyngier static void its_build_sync_cmd(struct its_node *its,
112467047f90SMarc Zyngier 			       struct its_cmd_block *sync_cmd,
1125e4f9094bSMarc Zyngier 			       struct its_collection *sync_col)
1126cc2d3216SMarc Zyngier {
1127cc2d3216SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_SYNC);
1128cc2d3216SMarc Zyngier 	its_encode_target(sync_cmd, sync_col->target_address);
1129e4f9094bSMarc Zyngier 
1130cc2d3216SMarc Zyngier 	its_fixup_cmd(sync_cmd);
1131cc2d3216SMarc Zyngier }
1132cc2d3216SMarc Zyngier 
1133e4f9094bSMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_command, its_cmd_builder_t,
1134e4f9094bSMarc Zyngier 			     struct its_collection, its_build_sync_cmd)
1135cc2d3216SMarc Zyngier 
113667047f90SMarc Zyngier static void its_build_vsync_cmd(struct its_node *its,
113767047f90SMarc Zyngier 				struct its_cmd_block *sync_cmd,
1138d011e4e6SMarc Zyngier 				struct its_vpe *sync_vpe)
1139d011e4e6SMarc Zyngier {
1140d011e4e6SMarc Zyngier 	its_encode_cmd(sync_cmd, GITS_CMD_VSYNC);
1141d011e4e6SMarc Zyngier 	its_encode_vpeid(sync_cmd, sync_vpe->vpe_id);
1142d011e4e6SMarc Zyngier 
1143d011e4e6SMarc Zyngier 	its_fixup_cmd(sync_cmd);
1144d011e4e6SMarc Zyngier }
1145d011e4e6SMarc Zyngier 
1146d011e4e6SMarc Zyngier static BUILD_SINGLE_CMD_FUNC(its_send_single_vcommand, its_cmd_vbuilder_t,
1147d011e4e6SMarc Zyngier 			     struct its_vpe, its_build_vsync_cmd)
1148d011e4e6SMarc Zyngier 
11498d85dcedSMarc Zyngier static void its_send_int(struct its_device *dev, u32 event_id)
11508d85dcedSMarc Zyngier {
11518d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
11528d85dcedSMarc Zyngier 
11538d85dcedSMarc Zyngier 	desc.its_int_cmd.dev = dev;
11548d85dcedSMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
11558d85dcedSMarc Zyngier 
11568d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_int_cmd, &desc);
11578d85dcedSMarc Zyngier }
11588d85dcedSMarc Zyngier 
11598d85dcedSMarc Zyngier static void its_send_clear(struct its_device *dev, u32 event_id)
11608d85dcedSMarc Zyngier {
11618d85dcedSMarc Zyngier 	struct its_cmd_desc desc;
11628d85dcedSMarc Zyngier 
11638d85dcedSMarc Zyngier 	desc.its_clear_cmd.dev = dev;
11648d85dcedSMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
11658d85dcedSMarc Zyngier 
11668d85dcedSMarc Zyngier 	its_send_single_command(dev->its, its_build_clear_cmd, &desc);
1167cc2d3216SMarc Zyngier }
1168cc2d3216SMarc Zyngier 
1169cc2d3216SMarc Zyngier static void its_send_inv(struct its_device *dev, u32 event_id)
1170cc2d3216SMarc Zyngier {
1171cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1172cc2d3216SMarc Zyngier 
1173cc2d3216SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
1174cc2d3216SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
1175cc2d3216SMarc Zyngier 
1176cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_inv_cmd, &desc);
1177cc2d3216SMarc Zyngier }
1178cc2d3216SMarc Zyngier 
1179cc2d3216SMarc Zyngier static void its_send_mapd(struct its_device *dev, int valid)
1180cc2d3216SMarc Zyngier {
1181cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1182cc2d3216SMarc Zyngier 
1183cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.dev = dev;
1184cc2d3216SMarc Zyngier 	desc.its_mapd_cmd.valid = !!valid;
1185cc2d3216SMarc Zyngier 
1186cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_mapd_cmd, &desc);
1187cc2d3216SMarc Zyngier }
1188cc2d3216SMarc Zyngier 
1189cc2d3216SMarc Zyngier static void its_send_mapc(struct its_node *its, struct its_collection *col,
1190cc2d3216SMarc Zyngier 			  int valid)
1191cc2d3216SMarc Zyngier {
1192cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1193cc2d3216SMarc Zyngier 
1194cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.col = col;
1195cc2d3216SMarc Zyngier 	desc.its_mapc_cmd.valid = !!valid;
1196cc2d3216SMarc Zyngier 
1197cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_mapc_cmd, &desc);
1198cc2d3216SMarc Zyngier }
1199cc2d3216SMarc Zyngier 
12006a25ad3aSMarc Zyngier static void its_send_mapti(struct its_device *dev, u32 irq_id, u32 id)
1201cc2d3216SMarc Zyngier {
1202cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1203cc2d3216SMarc Zyngier 
12046a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.dev = dev;
12056a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.phys_id = irq_id;
12066a25ad3aSMarc Zyngier 	desc.its_mapti_cmd.event_id = id;
1207cc2d3216SMarc Zyngier 
12086a25ad3aSMarc Zyngier 	its_send_single_command(dev->its, its_build_mapti_cmd, &desc);
1209cc2d3216SMarc Zyngier }
1210cc2d3216SMarc Zyngier 
1211cc2d3216SMarc Zyngier static void its_send_movi(struct its_device *dev,
1212cc2d3216SMarc Zyngier 			  struct its_collection *col, u32 id)
1213cc2d3216SMarc Zyngier {
1214cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1215cc2d3216SMarc Zyngier 
1216cc2d3216SMarc Zyngier 	desc.its_movi_cmd.dev = dev;
1217cc2d3216SMarc Zyngier 	desc.its_movi_cmd.col = col;
1218591e5becSMarc Zyngier 	desc.its_movi_cmd.event_id = id;
1219cc2d3216SMarc Zyngier 
1220cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_movi_cmd, &desc);
1221cc2d3216SMarc Zyngier }
1222cc2d3216SMarc Zyngier 
1223cc2d3216SMarc Zyngier static void its_send_discard(struct its_device *dev, u32 id)
1224cc2d3216SMarc Zyngier {
1225cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1226cc2d3216SMarc Zyngier 
1227cc2d3216SMarc Zyngier 	desc.its_discard_cmd.dev = dev;
1228cc2d3216SMarc Zyngier 	desc.its_discard_cmd.event_id = id;
1229cc2d3216SMarc Zyngier 
1230cc2d3216SMarc Zyngier 	its_send_single_command(dev->its, its_build_discard_cmd, &desc);
1231cc2d3216SMarc Zyngier }
1232cc2d3216SMarc Zyngier 
1233cc2d3216SMarc Zyngier static void its_send_invall(struct its_node *its, struct its_collection *col)
1234cc2d3216SMarc Zyngier {
1235cc2d3216SMarc Zyngier 	struct its_cmd_desc desc;
1236cc2d3216SMarc Zyngier 
1237cc2d3216SMarc Zyngier 	desc.its_invall_cmd.col = col;
1238cc2d3216SMarc Zyngier 
1239cc2d3216SMarc Zyngier 	its_send_single_command(its, its_build_invall_cmd, &desc);
1240cc2d3216SMarc Zyngier }
1241c48ed51cSMarc Zyngier 
1242d011e4e6SMarc Zyngier static void its_send_vmapti(struct its_device *dev, u32 id)
1243d011e4e6SMarc Zyngier {
1244c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = dev_event_to_vlpi_map(dev, id);
1245d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
1246d011e4e6SMarc Zyngier 
1247d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.vpe = map->vpe;
1248d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.dev = dev;
1249d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.virt_id = map->vintid;
1250d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.event_id = id;
1251d011e4e6SMarc Zyngier 	desc.its_vmapti_cmd.db_enabled = map->db_enabled;
1252d011e4e6SMarc Zyngier 
1253d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmapti_cmd, &desc);
1254d011e4e6SMarc Zyngier }
1255d011e4e6SMarc Zyngier 
1256d011e4e6SMarc Zyngier static void its_send_vmovi(struct its_device *dev, u32 id)
1257d011e4e6SMarc Zyngier {
1258c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = dev_event_to_vlpi_map(dev, id);
1259d011e4e6SMarc Zyngier 	struct its_cmd_desc desc;
1260d011e4e6SMarc Zyngier 
1261d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.vpe = map->vpe;
1262d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.dev = dev;
1263d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.event_id = id;
1264d011e4e6SMarc Zyngier 	desc.its_vmovi_cmd.db_enabled = map->db_enabled;
1265d011e4e6SMarc Zyngier 
1266d011e4e6SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vmovi_cmd, &desc);
1267d011e4e6SMarc Zyngier }
1268d011e4e6SMarc Zyngier 
126975fd951bSMarc Zyngier static void its_send_vmapp(struct its_node *its,
127075fd951bSMarc Zyngier 			   struct its_vpe *vpe, bool valid)
1271eb78192bSMarc Zyngier {
1272eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
1273eb78192bSMarc Zyngier 
1274eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.vpe = vpe;
1275eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.valid = valid;
1276eb78192bSMarc Zyngier 	desc.its_vmapp_cmd.col = &its->collections[vpe->col_idx];
127775fd951bSMarc Zyngier 
1278eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vmapp_cmd, &desc);
1279eb78192bSMarc Zyngier }
1280eb78192bSMarc Zyngier 
12813171a47aSMarc Zyngier static void its_send_vmovp(struct its_vpe *vpe)
12823171a47aSMarc Zyngier {
128384243125SZenghui Yu 	struct its_cmd_desc desc = {};
12843171a47aSMarc Zyngier 	struct its_node *its;
12853171a47aSMarc Zyngier 	unsigned long flags;
12863171a47aSMarc Zyngier 	int col_id = vpe->col_idx;
12873171a47aSMarc Zyngier 
12883171a47aSMarc Zyngier 	desc.its_vmovp_cmd.vpe = vpe;
12893171a47aSMarc Zyngier 
12903171a47aSMarc Zyngier 	if (!its_list_map) {
12913171a47aSMarc Zyngier 		its = list_first_entry(&its_nodes, struct its_node, entry);
12923171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
12933171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
12943171a47aSMarc Zyngier 		return;
12953171a47aSMarc Zyngier 	}
12963171a47aSMarc Zyngier 
12973171a47aSMarc Zyngier 	/*
12983171a47aSMarc Zyngier 	 * Yet another marvel of the architecture. If using the
12993171a47aSMarc Zyngier 	 * its_list "feature", we need to make sure that all ITSs
13003171a47aSMarc Zyngier 	 * receive all VMOVP commands in the same order. The only way
13013171a47aSMarc Zyngier 	 * to guarantee this is to make vmovp a serialization point.
13023171a47aSMarc Zyngier 	 *
13033171a47aSMarc Zyngier 	 * Wall <-- Head.
13043171a47aSMarc Zyngier 	 */
13053171a47aSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
13063171a47aSMarc Zyngier 
13073171a47aSMarc Zyngier 	desc.its_vmovp_cmd.seq_num = vmovp_seq_num++;
130884243125SZenghui Yu 	desc.its_vmovp_cmd.its_list = get_its_list(vpe->its_vm);
13093171a47aSMarc Zyngier 
13103171a47aSMarc Zyngier 	/* Emit VMOVPs */
13113171a47aSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
13120dd57fedSMarc Zyngier 		if (!is_v4(its))
13133171a47aSMarc Zyngier 			continue;
13143171a47aSMarc Zyngier 
1315009384b3SMarc Zyngier 		if (!require_its_list_vmovp(vpe->its_vm, its))
13162247e1bfSMarc Zyngier 			continue;
13172247e1bfSMarc Zyngier 
13183171a47aSMarc Zyngier 		desc.its_vmovp_cmd.col = &its->collections[col_id];
13193171a47aSMarc Zyngier 		its_send_single_vcommand(its, its_build_vmovp_cmd, &desc);
13203171a47aSMarc Zyngier 	}
13213171a47aSMarc Zyngier 
13223171a47aSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
13233171a47aSMarc Zyngier }
13243171a47aSMarc Zyngier 
132540619a2eSMarc Zyngier static void its_send_vinvall(struct its_node *its, struct its_vpe *vpe)
1326eb78192bSMarc Zyngier {
1327eb78192bSMarc Zyngier 	struct its_cmd_desc desc;
1328eb78192bSMarc Zyngier 
1329eb78192bSMarc Zyngier 	desc.its_vinvall_cmd.vpe = vpe;
1330eb78192bSMarc Zyngier 	its_send_single_vcommand(its, its_build_vinvall_cmd, &desc);
1331eb78192bSMarc Zyngier }
1332eb78192bSMarc Zyngier 
133328614696SMarc Zyngier static void its_send_vinv(struct its_device *dev, u32 event_id)
133428614696SMarc Zyngier {
133528614696SMarc Zyngier 	struct its_cmd_desc desc;
133628614696SMarc Zyngier 
133728614696SMarc Zyngier 	/*
133828614696SMarc Zyngier 	 * There is no real VINV command. This is just a normal INV,
133928614696SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
134028614696SMarc Zyngier 	 */
134128614696SMarc Zyngier 	desc.its_inv_cmd.dev = dev;
134228614696SMarc Zyngier 	desc.its_inv_cmd.event_id = event_id;
134328614696SMarc Zyngier 
134428614696SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vinv_cmd, &desc);
134528614696SMarc Zyngier }
134628614696SMarc Zyngier 
1347ed0e4aa9SMarc Zyngier static void its_send_vint(struct its_device *dev, u32 event_id)
1348ed0e4aa9SMarc Zyngier {
1349ed0e4aa9SMarc Zyngier 	struct its_cmd_desc desc;
1350ed0e4aa9SMarc Zyngier 
1351ed0e4aa9SMarc Zyngier 	/*
1352ed0e4aa9SMarc Zyngier 	 * There is no real VINT command. This is just a normal INT,
1353ed0e4aa9SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
1354ed0e4aa9SMarc Zyngier 	 */
1355ed0e4aa9SMarc Zyngier 	desc.its_int_cmd.dev = dev;
1356ed0e4aa9SMarc Zyngier 	desc.its_int_cmd.event_id = event_id;
1357ed0e4aa9SMarc Zyngier 
1358ed0e4aa9SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vint_cmd, &desc);
1359ed0e4aa9SMarc Zyngier }
1360ed0e4aa9SMarc Zyngier 
1361ed0e4aa9SMarc Zyngier static void its_send_vclear(struct its_device *dev, u32 event_id)
1362ed0e4aa9SMarc Zyngier {
1363ed0e4aa9SMarc Zyngier 	struct its_cmd_desc desc;
1364ed0e4aa9SMarc Zyngier 
1365ed0e4aa9SMarc Zyngier 	/*
1366ed0e4aa9SMarc Zyngier 	 * There is no real VCLEAR command. This is just a normal CLEAR,
1367ed0e4aa9SMarc Zyngier 	 * with a VSYNC instead of a SYNC.
1368ed0e4aa9SMarc Zyngier 	 */
1369ed0e4aa9SMarc Zyngier 	desc.its_clear_cmd.dev = dev;
1370ed0e4aa9SMarc Zyngier 	desc.its_clear_cmd.event_id = event_id;
1371ed0e4aa9SMarc Zyngier 
1372ed0e4aa9SMarc Zyngier 	its_send_single_vcommand(dev->its, its_build_vclear_cmd, &desc);
1373ed0e4aa9SMarc Zyngier }
1374ed0e4aa9SMarc Zyngier 
1375d97c97baSMarc Zyngier static void its_send_invdb(struct its_node *its, struct its_vpe *vpe)
1376d97c97baSMarc Zyngier {
1377d97c97baSMarc Zyngier 	struct its_cmd_desc desc;
1378d97c97baSMarc Zyngier 
1379d97c97baSMarc Zyngier 	desc.its_invdb_cmd.vpe = vpe;
1380d97c97baSMarc Zyngier 	its_send_single_vcommand(its, its_build_invdb_cmd, &desc);
1381d97c97baSMarc Zyngier }
1382d97c97baSMarc Zyngier 
1383c48ed51cSMarc Zyngier /*
1384c48ed51cSMarc Zyngier  * irqchip functions - assumes MSI, mostly.
1385c48ed51cSMarc Zyngier  */
1386015ec038SMarc Zyngier static void lpi_write_config(struct irq_data *d, u8 clr, u8 set)
1387c48ed51cSMarc Zyngier {
1388c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
1389015ec038SMarc Zyngier 	irq_hw_number_t hwirq;
1390e1a2e201SMarc Zyngier 	void *va;
1391adcdb94eSMarc Zyngier 	u8 *cfg;
1392c48ed51cSMarc Zyngier 
1393c1d4d5cdSMarc Zyngier 	if (map) {
1394c1d4d5cdSMarc Zyngier 		va = page_address(map->vm->vprop_page);
1395d4d7b4adSMarc Zyngier 		hwirq = map->vintid;
1396d4d7b4adSMarc Zyngier 
1397d4d7b4adSMarc Zyngier 		/* Remember the updated property */
1398d4d7b4adSMarc Zyngier 		map->properties &= ~clr;
1399d4d7b4adSMarc Zyngier 		map->properties |= set | LPI_PROP_GROUP1;
1400015ec038SMarc Zyngier 	} else {
1401e1a2e201SMarc Zyngier 		va = gic_rdists->prop_table_va;
1402015ec038SMarc Zyngier 		hwirq = d->hwirq;
1403015ec038SMarc Zyngier 	}
1404adcdb94eSMarc Zyngier 
1405e1a2e201SMarc Zyngier 	cfg = va + hwirq - 8192;
1406adcdb94eSMarc Zyngier 	*cfg &= ~clr;
1407015ec038SMarc Zyngier 	*cfg |= set | LPI_PROP_GROUP1;
1408c48ed51cSMarc Zyngier 
1409c48ed51cSMarc Zyngier 	/*
1410c48ed51cSMarc Zyngier 	 * Make the above write visible to the redistributors.
1411c48ed51cSMarc Zyngier 	 * And yes, we're flushing exactly: One. Single. Byte.
1412c48ed51cSMarc Zyngier 	 * Humpf...
1413c48ed51cSMarc Zyngier 	 */
1414c48ed51cSMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING)
1415328191c0SVladimir Murzin 		gic_flush_dcache_to_poc(cfg, sizeof(*cfg));
1416c48ed51cSMarc Zyngier 	else
1417c48ed51cSMarc Zyngier 		dsb(ishst);
1418015ec038SMarc Zyngier }
1419015ec038SMarc Zyngier 
14202f4f064bSMarc Zyngier static void wait_for_syncr(void __iomem *rdbase)
14212f4f064bSMarc Zyngier {
142204d80dbeSHeyi Guo 	while (readl_relaxed(rdbase + GICR_SYNCR) & 1)
14232f4f064bSMarc Zyngier 		cpu_relax();
14242f4f064bSMarc Zyngier }
14252f4f064bSMarc Zyngier 
1426425c09beSMarc Zyngier static void direct_lpi_inv(struct irq_data *d)
1427425c09beSMarc Zyngier {
1428f4a81f5aSMarc Zyngier 	struct its_vlpi_map *map = get_vlpi_map(d);
1429425c09beSMarc Zyngier 	void __iomem *rdbase;
1430f3a05921SMarc Zyngier 	unsigned long flags;
1431f4a81f5aSMarc Zyngier 	u64 val;
1432f3a05921SMarc Zyngier 	int cpu;
1433f4a81f5aSMarc Zyngier 
1434f4a81f5aSMarc Zyngier 	if (map) {
1435f4a81f5aSMarc Zyngier 		struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1436f4a81f5aSMarc Zyngier 
1437f4a81f5aSMarc Zyngier 		WARN_ON(!is_v4_1(its_dev->its));
1438f4a81f5aSMarc Zyngier 
1439f4a81f5aSMarc Zyngier 		val  = GICR_INVLPIR_V;
1440f4a81f5aSMarc Zyngier 		val |= FIELD_PREP(GICR_INVLPIR_VPEID, map->vpe->vpe_id);
1441f4a81f5aSMarc Zyngier 		val |= FIELD_PREP(GICR_INVLPIR_INTID, map->vintid);
1442f4a81f5aSMarc Zyngier 	} else {
1443f4a81f5aSMarc Zyngier 		val = d->hwirq;
1444f4a81f5aSMarc Zyngier 	}
1445425c09beSMarc Zyngier 
1446425c09beSMarc Zyngier 	/* Target the redistributor this LPI is currently routed to */
1447f3a05921SMarc Zyngier 	cpu = irq_to_cpuid_lock(d, &flags);
14489058a4e9SMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
1449f3a05921SMarc Zyngier 	rdbase = per_cpu_ptr(gic_rdists->rdist, cpu)->rd_base;
1450f4a81f5aSMarc Zyngier 	gic_write_lpir(val, rdbase + GICR_INVLPIR);
1451425c09beSMarc Zyngier 
1452425c09beSMarc Zyngier 	wait_for_syncr(rdbase);
14539058a4e9SMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
1454f3a05921SMarc Zyngier 	irq_to_cpuid_unlock(d, flags);
1455425c09beSMarc Zyngier }
1456425c09beSMarc Zyngier 
1457015ec038SMarc Zyngier static void lpi_update_config(struct irq_data *d, u8 clr, u8 set)
1458015ec038SMarc Zyngier {
1459015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1460015ec038SMarc Zyngier 
1461015ec038SMarc Zyngier 	lpi_write_config(d, clr, set);
1462f4a81f5aSMarc Zyngier 	if (gic_rdists->has_direct_lpi &&
1463f4a81f5aSMarc Zyngier 	    (is_v4_1(its_dev->its) || !irqd_is_forwarded_to_vcpu(d)))
1464425c09beSMarc Zyngier 		direct_lpi_inv(d);
146528614696SMarc Zyngier 	else if (!irqd_is_forwarded_to_vcpu(d))
1466adcdb94eSMarc Zyngier 		its_send_inv(its_dev, its_get_event_id(d));
146728614696SMarc Zyngier 	else
146828614696SMarc Zyngier 		its_send_vinv(its_dev, its_get_event_id(d));
1469c48ed51cSMarc Zyngier }
1470c48ed51cSMarc Zyngier 
1471015ec038SMarc Zyngier static void its_vlpi_set_doorbell(struct irq_data *d, bool enable)
1472015ec038SMarc Zyngier {
1473015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1474015ec038SMarc Zyngier 	u32 event = its_get_event_id(d);
1475c1d4d5cdSMarc Zyngier 	struct its_vlpi_map *map;
1476015ec038SMarc Zyngier 
14773858d4dfSMarc Zyngier 	/*
14783858d4dfSMarc Zyngier 	 * GICv4.1 does away with the per-LPI nonsense, nothing to do
14793858d4dfSMarc Zyngier 	 * here.
14803858d4dfSMarc Zyngier 	 */
14813858d4dfSMarc Zyngier 	if (is_v4_1(its_dev->its))
14823858d4dfSMarc Zyngier 		return;
14833858d4dfSMarc Zyngier 
1484c1d4d5cdSMarc Zyngier 	map = dev_event_to_vlpi_map(its_dev, event);
1485c1d4d5cdSMarc Zyngier 
1486c1d4d5cdSMarc Zyngier 	if (map->db_enabled == enable)
1487015ec038SMarc Zyngier 		return;
1488015ec038SMarc Zyngier 
1489c1d4d5cdSMarc Zyngier 	map->db_enabled = enable;
1490015ec038SMarc Zyngier 
1491015ec038SMarc Zyngier 	/*
1492015ec038SMarc Zyngier 	 * More fun with the architecture:
1493015ec038SMarc Zyngier 	 *
1494015ec038SMarc Zyngier 	 * Ideally, we'd issue a VMAPTI to set the doorbell to its LPI
1495015ec038SMarc Zyngier 	 * value or to 1023, depending on the enable bit. But that
1496015ec038SMarc Zyngier 	 * would be issueing a mapping for an /existing/ DevID+EventID
1497015ec038SMarc Zyngier 	 * pair, which is UNPREDICTABLE. Instead, let's issue a VMOVI
1498015ec038SMarc Zyngier 	 * to the /same/ vPE, using this opportunity to adjust the
1499015ec038SMarc Zyngier 	 * doorbell. Mouahahahaha. We loves it, Precious.
1500015ec038SMarc Zyngier 	 */
1501015ec038SMarc Zyngier 	its_send_vmovi(its_dev, event);
1502c48ed51cSMarc Zyngier }
1503c48ed51cSMarc Zyngier 
1504c48ed51cSMarc Zyngier static void its_mask_irq(struct irq_data *d)
1505c48ed51cSMarc Zyngier {
1506015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1507015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, false);
1508015ec038SMarc Zyngier 
1509adcdb94eSMarc Zyngier 	lpi_update_config(d, LPI_PROP_ENABLED, 0);
1510c48ed51cSMarc Zyngier }
1511c48ed51cSMarc Zyngier 
1512c48ed51cSMarc Zyngier static void its_unmask_irq(struct irq_data *d)
1513c48ed51cSMarc Zyngier {
1514015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1515015ec038SMarc Zyngier 		its_vlpi_set_doorbell(d, true);
1516015ec038SMarc Zyngier 
1517adcdb94eSMarc Zyngier 	lpi_update_config(d, 0, LPI_PROP_ENABLED);
1518c48ed51cSMarc Zyngier }
1519c48ed51cSMarc Zyngier 
15202f13ff1dSMarc Zyngier static __maybe_unused u32 its_read_lpi_count(struct irq_data *d, int cpu)
15212f13ff1dSMarc Zyngier {
15222f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15232f13ff1dSMarc Zyngier 		return atomic_read(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15242f13ff1dSMarc Zyngier 
15252f13ff1dSMarc Zyngier 	return atomic_read(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15262f13ff1dSMarc Zyngier }
15272f13ff1dSMarc Zyngier 
15282f13ff1dSMarc Zyngier static void its_inc_lpi_count(struct irq_data *d, int cpu)
15292f13ff1dSMarc Zyngier {
15302f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15312f13ff1dSMarc Zyngier 		atomic_inc(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15322f13ff1dSMarc Zyngier 	else
15332f13ff1dSMarc Zyngier 		atomic_inc(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15342f13ff1dSMarc Zyngier }
15352f13ff1dSMarc Zyngier 
15362f13ff1dSMarc Zyngier static void its_dec_lpi_count(struct irq_data *d, int cpu)
15372f13ff1dSMarc Zyngier {
15382f13ff1dSMarc Zyngier 	if (irqd_affinity_is_managed(d))
15392f13ff1dSMarc Zyngier 		atomic_dec(&per_cpu_ptr(&cpu_lpi_count, cpu)->managed);
15402f13ff1dSMarc Zyngier 	else
15412f13ff1dSMarc Zyngier 		atomic_dec(&per_cpu_ptr(&cpu_lpi_count, cpu)->unmanaged);
15422f13ff1dSMarc Zyngier }
15432f13ff1dSMarc Zyngier 
1544c48ed51cSMarc Zyngier static int its_set_affinity(struct irq_data *d, const struct cpumask *mask_val,
1545c48ed51cSMarc Zyngier 			    bool force)
1546c48ed51cSMarc Zyngier {
1547fbf8f40eSGanapatrao Kulkarni 	unsigned int cpu;
1548fbf8f40eSGanapatrao Kulkarni 	const struct cpumask *cpu_mask = cpu_online_mask;
1549c48ed51cSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1550c48ed51cSMarc Zyngier 	struct its_collection *target_col;
1551c48ed51cSMarc Zyngier 	u32 id = its_get_event_id(d);
15522f13ff1dSMarc Zyngier 	int prev_cpu;
1553c48ed51cSMarc Zyngier 
1554015ec038SMarc Zyngier 	/* A forwarded interrupt should use irq_set_vcpu_affinity */
1555015ec038SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d))
1556015ec038SMarc Zyngier 		return -EINVAL;
1557015ec038SMarc Zyngier 
15582f13ff1dSMarc Zyngier 	prev_cpu = its_dev->event_map.col_map[id];
15592f13ff1dSMarc Zyngier 	its_dec_lpi_count(d, prev_cpu);
15602f13ff1dSMarc Zyngier 
1561fbf8f40eSGanapatrao Kulkarni        /* lpi cannot be routed to a redistributor that is on a foreign node */
1562fbf8f40eSGanapatrao Kulkarni 	if (its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) {
1563fbf8f40eSGanapatrao Kulkarni 		if (its_dev->its->numa_node >= 0) {
1564fbf8f40eSGanapatrao Kulkarni 			cpu_mask = cpumask_of_node(its_dev->its->numa_node);
1565fbf8f40eSGanapatrao Kulkarni 			if (!cpumask_intersects(mask_val, cpu_mask))
15662f13ff1dSMarc Zyngier 				goto err;
1567fbf8f40eSGanapatrao Kulkarni 		}
1568fbf8f40eSGanapatrao Kulkarni 	}
1569fbf8f40eSGanapatrao Kulkarni 
1570fbf8f40eSGanapatrao Kulkarni 	cpu = cpumask_any_and(mask_val, cpu_mask);
1571fbf8f40eSGanapatrao Kulkarni 
1572c48ed51cSMarc Zyngier 	if (cpu >= nr_cpu_ids)
15732f13ff1dSMarc Zyngier 		goto err;
1574c48ed51cSMarc Zyngier 
15758b8d94a7SMaJun 	/* don't set the affinity when the target cpu is same as current one */
15762f13ff1dSMarc Zyngier 	if (cpu != prev_cpu) {
1577c48ed51cSMarc Zyngier 		target_col = &its_dev->its->collections[cpu];
1578c48ed51cSMarc Zyngier 		its_send_movi(its_dev, target_col, id);
1579591e5becSMarc Zyngier 		its_dev->event_map.col_map[id] = cpu;
15800d224d35SMarc Zyngier 		irq_data_update_effective_affinity(d, cpumask_of(cpu));
15818b8d94a7SMaJun 	}
1582c48ed51cSMarc Zyngier 
15832f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, cpu);
15842f13ff1dSMarc Zyngier 
1585c48ed51cSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
15862f13ff1dSMarc Zyngier 
15872f13ff1dSMarc Zyngier err:
15882f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, prev_cpu);
15892f13ff1dSMarc Zyngier 	return -EINVAL;
1590c48ed51cSMarc Zyngier }
1591c48ed51cSMarc Zyngier 
1592558b0165SArd Biesheuvel static u64 its_irq_get_msi_base(struct its_device *its_dev)
1593558b0165SArd Biesheuvel {
1594558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
1595558b0165SArd Biesheuvel 
1596558b0165SArd Biesheuvel 	return its->phys_base + GITS_TRANSLATER;
1597558b0165SArd Biesheuvel }
1598558b0165SArd Biesheuvel 
1599b48ac83dSMarc Zyngier static void its_irq_compose_msi_msg(struct irq_data *d, struct msi_msg *msg)
1600b48ac83dSMarc Zyngier {
1601b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1602b48ac83dSMarc Zyngier 	struct its_node *its;
1603b48ac83dSMarc Zyngier 	u64 addr;
1604b48ac83dSMarc Zyngier 
1605b48ac83dSMarc Zyngier 	its = its_dev->its;
1606558b0165SArd Biesheuvel 	addr = its->get_msi_base(its_dev);
1607b48ac83dSMarc Zyngier 
1608b11283ebSVladimir Murzin 	msg->address_lo		= lower_32_bits(addr);
1609b11283ebSVladimir Murzin 	msg->address_hi		= upper_32_bits(addr);
1610b48ac83dSMarc Zyngier 	msg->data		= its_get_event_id(d);
161144bb7e24SRobin Murphy 
161235ae7df2SJulien Grall 	iommu_dma_compose_msi_msg(irq_data_get_msi_desc(d), msg);
1613b48ac83dSMarc Zyngier }
1614b48ac83dSMarc Zyngier 
16158d85dcedSMarc Zyngier static int its_irq_set_irqchip_state(struct irq_data *d,
16168d85dcedSMarc Zyngier 				     enum irqchip_irq_state which,
16178d85dcedSMarc Zyngier 				     bool state)
16188d85dcedSMarc Zyngier {
16198d85dcedSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
16208d85dcedSMarc Zyngier 	u32 event = its_get_event_id(d);
16218d85dcedSMarc Zyngier 
16228d85dcedSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
16238d85dcedSMarc Zyngier 		return -EINVAL;
16248d85dcedSMarc Zyngier 
1625ed0e4aa9SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1626ed0e4aa9SMarc Zyngier 		if (state)
1627ed0e4aa9SMarc Zyngier 			its_send_vint(its_dev, event);
1628ed0e4aa9SMarc Zyngier 		else
1629ed0e4aa9SMarc Zyngier 			its_send_vclear(its_dev, event);
1630ed0e4aa9SMarc Zyngier 	} else {
16318d85dcedSMarc Zyngier 		if (state)
16328d85dcedSMarc Zyngier 			its_send_int(its_dev, event);
16338d85dcedSMarc Zyngier 		else
16348d85dcedSMarc Zyngier 			its_send_clear(its_dev, event);
1635ed0e4aa9SMarc Zyngier 	}
16368d85dcedSMarc Zyngier 
16378d85dcedSMarc Zyngier 	return 0;
16388d85dcedSMarc Zyngier }
16398d85dcedSMarc Zyngier 
1640009384b3SMarc Zyngier /*
1641009384b3SMarc Zyngier  * Two favourable cases:
1642009384b3SMarc Zyngier  *
1643009384b3SMarc Zyngier  * (a) Either we have a GICv4.1, and all vPEs have to be mapped at all times
1644009384b3SMarc Zyngier  *     for vSGI delivery
1645009384b3SMarc Zyngier  *
1646009384b3SMarc Zyngier  * (b) Or the ITSs do not use a list map, meaning that VMOVP is cheap enough
1647009384b3SMarc Zyngier  *     and we're better off mapping all VPEs always
1648009384b3SMarc Zyngier  *
1649009384b3SMarc Zyngier  * If neither (a) nor (b) is true, then we map vPEs on demand.
1650009384b3SMarc Zyngier  *
1651009384b3SMarc Zyngier  */
1652009384b3SMarc Zyngier static bool gic_requires_eager_mapping(void)
1653009384b3SMarc Zyngier {
1654009384b3SMarc Zyngier 	if (!its_list_map || gic_rdists->has_rvpeid)
1655009384b3SMarc Zyngier 		return true;
1656009384b3SMarc Zyngier 
1657009384b3SMarc Zyngier 	return false;
1658009384b3SMarc Zyngier }
1659009384b3SMarc Zyngier 
16602247e1bfSMarc Zyngier static void its_map_vm(struct its_node *its, struct its_vm *vm)
16612247e1bfSMarc Zyngier {
16622247e1bfSMarc Zyngier 	unsigned long flags;
16632247e1bfSMarc Zyngier 
1664009384b3SMarc Zyngier 	if (gic_requires_eager_mapping())
16652247e1bfSMarc Zyngier 		return;
16662247e1bfSMarc Zyngier 
16672247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
16682247e1bfSMarc Zyngier 
16692247e1bfSMarc Zyngier 	/*
16702247e1bfSMarc Zyngier 	 * If the VM wasn't mapped yet, iterate over the vpes and get
16712247e1bfSMarc Zyngier 	 * them mapped now.
16722247e1bfSMarc Zyngier 	 */
16732247e1bfSMarc Zyngier 	vm->vlpi_count[its->list_nr]++;
16742247e1bfSMarc Zyngier 
16752247e1bfSMarc Zyngier 	if (vm->vlpi_count[its->list_nr] == 1) {
16762247e1bfSMarc Zyngier 		int i;
16772247e1bfSMarc Zyngier 
16782247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++) {
16792247e1bfSMarc Zyngier 			struct its_vpe *vpe = vm->vpes[i];
168044c4c25eSMarc Zyngier 			struct irq_data *d = irq_get_irq_data(vpe->irq);
16812247e1bfSMarc Zyngier 
16822247e1bfSMarc Zyngier 			/* Map the VPE to the first possible CPU */
16832247e1bfSMarc Zyngier 			vpe->col_idx = cpumask_first(cpu_online_mask);
16842247e1bfSMarc Zyngier 			its_send_vmapp(its, vpe, true);
16852247e1bfSMarc Zyngier 			its_send_vinvall(its, vpe);
168644c4c25eSMarc Zyngier 			irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
16872247e1bfSMarc Zyngier 		}
16882247e1bfSMarc Zyngier 	}
16892247e1bfSMarc Zyngier 
16902247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
16912247e1bfSMarc Zyngier }
16922247e1bfSMarc Zyngier 
16932247e1bfSMarc Zyngier static void its_unmap_vm(struct its_node *its, struct its_vm *vm)
16942247e1bfSMarc Zyngier {
16952247e1bfSMarc Zyngier 	unsigned long flags;
16962247e1bfSMarc Zyngier 
16972247e1bfSMarc Zyngier 	/* Not using the ITS list? Everything is always mapped. */
1698009384b3SMarc Zyngier 	if (gic_requires_eager_mapping())
16992247e1bfSMarc Zyngier 		return;
17002247e1bfSMarc Zyngier 
17012247e1bfSMarc Zyngier 	raw_spin_lock_irqsave(&vmovp_lock, flags);
17022247e1bfSMarc Zyngier 
17032247e1bfSMarc Zyngier 	if (!--vm->vlpi_count[its->list_nr]) {
17042247e1bfSMarc Zyngier 		int i;
17052247e1bfSMarc Zyngier 
17062247e1bfSMarc Zyngier 		for (i = 0; i < vm->nr_vpes; i++)
17072247e1bfSMarc Zyngier 			its_send_vmapp(its, vm->vpes[i], false);
17082247e1bfSMarc Zyngier 	}
17092247e1bfSMarc Zyngier 
17102247e1bfSMarc Zyngier 	raw_spin_unlock_irqrestore(&vmovp_lock, flags);
17112247e1bfSMarc Zyngier }
17122247e1bfSMarc Zyngier 
1713d011e4e6SMarc Zyngier static int its_vlpi_map(struct irq_data *d, struct its_cmd_info *info)
1714d011e4e6SMarc Zyngier {
1715d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1716d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1717d011e4e6SMarc Zyngier 	int ret = 0;
1718d011e4e6SMarc Zyngier 
1719d011e4e6SMarc Zyngier 	if (!info->map)
1720d011e4e6SMarc Zyngier 		return -EINVAL;
1721d011e4e6SMarc Zyngier 
172211635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1723d011e4e6SMarc Zyngier 
1724d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm) {
1725d011e4e6SMarc Zyngier 		struct its_vlpi_map *maps;
1726d011e4e6SMarc Zyngier 
17276396bb22SKees Cook 		maps = kcalloc(its_dev->event_map.nr_lpis, sizeof(*maps),
172811635fa2SMarc Zyngier 			       GFP_ATOMIC);
1729d011e4e6SMarc Zyngier 		if (!maps) {
1730d011e4e6SMarc Zyngier 			ret = -ENOMEM;
1731d011e4e6SMarc Zyngier 			goto out;
1732d011e4e6SMarc Zyngier 		}
1733d011e4e6SMarc Zyngier 
1734d011e4e6SMarc Zyngier 		its_dev->event_map.vm = info->map->vm;
1735d011e4e6SMarc Zyngier 		its_dev->event_map.vlpi_maps = maps;
1736d011e4e6SMarc Zyngier 	} else if (its_dev->event_map.vm != info->map->vm) {
1737d011e4e6SMarc Zyngier 		ret = -EINVAL;
1738d011e4e6SMarc Zyngier 		goto out;
1739d011e4e6SMarc Zyngier 	}
1740d011e4e6SMarc Zyngier 
1741d011e4e6SMarc Zyngier 	/* Get our private copy of the mapping information */
1742d011e4e6SMarc Zyngier 	its_dev->event_map.vlpi_maps[event] = *info->map;
1743d011e4e6SMarc Zyngier 
1744d011e4e6SMarc Zyngier 	if (irqd_is_forwarded_to_vcpu(d)) {
1745d011e4e6SMarc Zyngier 		/* Already mapped, move it around */
1746d011e4e6SMarc Zyngier 		its_send_vmovi(its_dev, event);
1747d011e4e6SMarc Zyngier 	} else {
17482247e1bfSMarc Zyngier 		/* Ensure all the VPEs are mapped on this ITS */
17492247e1bfSMarc Zyngier 		its_map_vm(its_dev->its, info->map->vm);
17502247e1bfSMarc Zyngier 
1751d4d7b4adSMarc Zyngier 		/*
1752d4d7b4adSMarc Zyngier 		 * Flag the interrupt as forwarded so that we can
1753d4d7b4adSMarc Zyngier 		 * start poking the virtual property table.
1754d4d7b4adSMarc Zyngier 		 */
1755d4d7b4adSMarc Zyngier 		irqd_set_forwarded_to_vcpu(d);
1756d4d7b4adSMarc Zyngier 
1757d4d7b4adSMarc Zyngier 		/* Write out the property to the prop table */
1758d4d7b4adSMarc Zyngier 		lpi_write_config(d, 0xff, info->map->properties);
1759d4d7b4adSMarc Zyngier 
1760d011e4e6SMarc Zyngier 		/* Drop the physical mapping */
1761d011e4e6SMarc Zyngier 		its_send_discard(its_dev, event);
1762d011e4e6SMarc Zyngier 
1763d011e4e6SMarc Zyngier 		/* and install the virtual one */
1764d011e4e6SMarc Zyngier 		its_send_vmapti(its_dev, event);
1765d011e4e6SMarc Zyngier 
1766d011e4e6SMarc Zyngier 		/* Increment the number of VLPIs */
1767d011e4e6SMarc Zyngier 		its_dev->event_map.nr_vlpis++;
1768d011e4e6SMarc Zyngier 	}
1769d011e4e6SMarc Zyngier 
1770d011e4e6SMarc Zyngier out:
177111635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1772d011e4e6SMarc Zyngier 	return ret;
1773d011e4e6SMarc Zyngier }
1774d011e4e6SMarc Zyngier 
1775d011e4e6SMarc Zyngier static int its_vlpi_get(struct irq_data *d, struct its_cmd_info *info)
1776d011e4e6SMarc Zyngier {
1777d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1778046b5054SMarc Zyngier 	struct its_vlpi_map *map;
1779d011e4e6SMarc Zyngier 	int ret = 0;
1780d011e4e6SMarc Zyngier 
178111635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1782d011e4e6SMarc Zyngier 
1783046b5054SMarc Zyngier 	map = get_vlpi_map(d);
1784046b5054SMarc Zyngier 
1785046b5054SMarc Zyngier 	if (!its_dev->event_map.vm || !map) {
1786d011e4e6SMarc Zyngier 		ret = -EINVAL;
1787d011e4e6SMarc Zyngier 		goto out;
1788d011e4e6SMarc Zyngier 	}
1789d011e4e6SMarc Zyngier 
1790d011e4e6SMarc Zyngier 	/* Copy our mapping information to the incoming request */
1791c1d4d5cdSMarc Zyngier 	*info->map = *map;
1792d011e4e6SMarc Zyngier 
1793d011e4e6SMarc Zyngier out:
179411635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1795d011e4e6SMarc Zyngier 	return ret;
1796d011e4e6SMarc Zyngier }
1797d011e4e6SMarc Zyngier 
1798d011e4e6SMarc Zyngier static int its_vlpi_unmap(struct irq_data *d)
1799d011e4e6SMarc Zyngier {
1800d011e4e6SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1801d011e4e6SMarc Zyngier 	u32 event = its_get_event_id(d);
1802d011e4e6SMarc Zyngier 	int ret = 0;
1803d011e4e6SMarc Zyngier 
180411635fa2SMarc Zyngier 	raw_spin_lock(&its_dev->event_map.vlpi_lock);
1805d011e4e6SMarc Zyngier 
1806d011e4e6SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d)) {
1807d011e4e6SMarc Zyngier 		ret = -EINVAL;
1808d011e4e6SMarc Zyngier 		goto out;
1809d011e4e6SMarc Zyngier 	}
1810d011e4e6SMarc Zyngier 
1811d011e4e6SMarc Zyngier 	/* Drop the virtual mapping */
1812d011e4e6SMarc Zyngier 	its_send_discard(its_dev, event);
1813d011e4e6SMarc Zyngier 
1814d011e4e6SMarc Zyngier 	/* and restore the physical one */
1815d011e4e6SMarc Zyngier 	irqd_clr_forwarded_to_vcpu(d);
1816d011e4e6SMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
1817d011e4e6SMarc Zyngier 	lpi_update_config(d, 0xff, (LPI_PROP_DEFAULT_PRIO |
1818d011e4e6SMarc Zyngier 				    LPI_PROP_ENABLED |
1819d011e4e6SMarc Zyngier 				    LPI_PROP_GROUP1));
1820d011e4e6SMarc Zyngier 
18212247e1bfSMarc Zyngier 	/* Potentially unmap the VM from this ITS */
18222247e1bfSMarc Zyngier 	its_unmap_vm(its_dev->its, its_dev->event_map.vm);
18232247e1bfSMarc Zyngier 
1824d011e4e6SMarc Zyngier 	/*
1825d011e4e6SMarc Zyngier 	 * Drop the refcount and make the device available again if
1826d011e4e6SMarc Zyngier 	 * this was the last VLPI.
1827d011e4e6SMarc Zyngier 	 */
1828d011e4e6SMarc Zyngier 	if (!--its_dev->event_map.nr_vlpis) {
1829d011e4e6SMarc Zyngier 		its_dev->event_map.vm = NULL;
1830d011e4e6SMarc Zyngier 		kfree(its_dev->event_map.vlpi_maps);
1831d011e4e6SMarc Zyngier 	}
1832d011e4e6SMarc Zyngier 
1833d011e4e6SMarc Zyngier out:
183411635fa2SMarc Zyngier 	raw_spin_unlock(&its_dev->event_map.vlpi_lock);
1835d011e4e6SMarc Zyngier 	return ret;
1836d011e4e6SMarc Zyngier }
1837d011e4e6SMarc Zyngier 
1838015ec038SMarc Zyngier static int its_vlpi_prop_update(struct irq_data *d, struct its_cmd_info *info)
1839015ec038SMarc Zyngier {
1840015ec038SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1841015ec038SMarc Zyngier 
1842015ec038SMarc Zyngier 	if (!its_dev->event_map.vm || !irqd_is_forwarded_to_vcpu(d))
1843015ec038SMarc Zyngier 		return -EINVAL;
1844015ec038SMarc Zyngier 
1845015ec038SMarc Zyngier 	if (info->cmd_type == PROP_UPDATE_AND_INV_VLPI)
1846015ec038SMarc Zyngier 		lpi_update_config(d, 0xff, info->config);
1847015ec038SMarc Zyngier 	else
1848015ec038SMarc Zyngier 		lpi_write_config(d, 0xff, info->config);
1849015ec038SMarc Zyngier 	its_vlpi_set_doorbell(d, !!(info->config & LPI_PROP_ENABLED));
1850015ec038SMarc Zyngier 
1851015ec038SMarc Zyngier 	return 0;
1852015ec038SMarc Zyngier }
1853015ec038SMarc Zyngier 
1854c808eea8SMarc Zyngier static int its_irq_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
1855c808eea8SMarc Zyngier {
1856c808eea8SMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
1857c808eea8SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
1858c808eea8SMarc Zyngier 
1859c808eea8SMarc Zyngier 	/* Need a v4 ITS */
18600dd57fedSMarc Zyngier 	if (!is_v4(its_dev->its))
1861c808eea8SMarc Zyngier 		return -EINVAL;
1862c808eea8SMarc Zyngier 
1863d011e4e6SMarc Zyngier 	/* Unmap request? */
1864d011e4e6SMarc Zyngier 	if (!info)
1865d011e4e6SMarc Zyngier 		return its_vlpi_unmap(d);
1866d011e4e6SMarc Zyngier 
1867c808eea8SMarc Zyngier 	switch (info->cmd_type) {
1868c808eea8SMarc Zyngier 	case MAP_VLPI:
1869d011e4e6SMarc Zyngier 		return its_vlpi_map(d, info);
1870c808eea8SMarc Zyngier 
1871c808eea8SMarc Zyngier 	case GET_VLPI:
1872d011e4e6SMarc Zyngier 		return its_vlpi_get(d, info);
1873c808eea8SMarc Zyngier 
1874c808eea8SMarc Zyngier 	case PROP_UPDATE_VLPI:
1875c808eea8SMarc Zyngier 	case PROP_UPDATE_AND_INV_VLPI:
1876015ec038SMarc Zyngier 		return its_vlpi_prop_update(d, info);
1877c808eea8SMarc Zyngier 
1878c808eea8SMarc Zyngier 	default:
1879c808eea8SMarc Zyngier 		return -EINVAL;
1880c808eea8SMarc Zyngier 	}
1881c808eea8SMarc Zyngier }
1882c808eea8SMarc Zyngier 
1883c48ed51cSMarc Zyngier static struct irq_chip its_irq_chip = {
1884c48ed51cSMarc Zyngier 	.name			= "ITS",
1885c48ed51cSMarc Zyngier 	.irq_mask		= its_mask_irq,
1886c48ed51cSMarc Zyngier 	.irq_unmask		= its_unmask_irq,
1887004fa08dSAshok Kumar 	.irq_eoi		= irq_chip_eoi_parent,
1888c48ed51cSMarc Zyngier 	.irq_set_affinity	= its_set_affinity,
1889b48ac83dSMarc Zyngier 	.irq_compose_msi_msg	= its_irq_compose_msi_msg,
18908d85dcedSMarc Zyngier 	.irq_set_irqchip_state	= its_irq_set_irqchip_state,
1891c808eea8SMarc Zyngier 	.irq_set_vcpu_affinity	= its_irq_set_vcpu_affinity,
1892b48ac83dSMarc Zyngier };
1893b48ac83dSMarc Zyngier 
1894880cb3cdSMarc Zyngier 
1895bf9529f8SMarc Zyngier /*
1896bf9529f8SMarc Zyngier  * How we allocate LPIs:
1897bf9529f8SMarc Zyngier  *
1898880cb3cdSMarc Zyngier  * lpi_range_list contains ranges of LPIs that are to available to
1899880cb3cdSMarc Zyngier  * allocate from. To allocate LPIs, just pick the first range that
1900880cb3cdSMarc Zyngier  * fits the required allocation, and reduce it by the required
1901880cb3cdSMarc Zyngier  * amount. Once empty, remove the range from the list.
1902bf9529f8SMarc Zyngier  *
1903880cb3cdSMarc Zyngier  * To free a range of LPIs, add a free range to the list, sort it and
1904880cb3cdSMarc Zyngier  * merge the result if the new range happens to be adjacent to an
1905880cb3cdSMarc Zyngier  * already free block.
1906880cb3cdSMarc Zyngier  *
1907880cb3cdSMarc Zyngier  * The consequence of the above is that allocation is cost is low, but
1908880cb3cdSMarc Zyngier  * freeing is expensive. We assumes that freeing rarely occurs.
1909880cb3cdSMarc Zyngier  */
19104cb205c0SJia He #define ITS_MAX_LPI_NRBITS	16 /* 64K LPIs */
1911880cb3cdSMarc Zyngier 
1912880cb3cdSMarc Zyngier static DEFINE_MUTEX(lpi_range_lock);
1913880cb3cdSMarc Zyngier static LIST_HEAD(lpi_range_list);
1914bf9529f8SMarc Zyngier 
1915880cb3cdSMarc Zyngier struct lpi_range {
1916880cb3cdSMarc Zyngier 	struct list_head	entry;
1917880cb3cdSMarc Zyngier 	u32			base_id;
1918880cb3cdSMarc Zyngier 	u32			span;
1919880cb3cdSMarc Zyngier };
1920880cb3cdSMarc Zyngier 
1921880cb3cdSMarc Zyngier static struct lpi_range *mk_lpi_range(u32 base, u32 span)
1922bf9529f8SMarc Zyngier {
1923880cb3cdSMarc Zyngier 	struct lpi_range *range;
1924880cb3cdSMarc Zyngier 
19251c73fac5SRasmus Villemoes 	range = kmalloc(sizeof(*range), GFP_KERNEL);
1926880cb3cdSMarc Zyngier 	if (range) {
1927880cb3cdSMarc Zyngier 		range->base_id = base;
1928880cb3cdSMarc Zyngier 		range->span = span;
1929bf9529f8SMarc Zyngier 	}
1930bf9529f8SMarc Zyngier 
1931880cb3cdSMarc Zyngier 	return range;
1932880cb3cdSMarc Zyngier }
1933880cb3cdSMarc Zyngier 
1934880cb3cdSMarc Zyngier static int alloc_lpi_range(u32 nr_lpis, u32 *base)
1935880cb3cdSMarc Zyngier {
1936880cb3cdSMarc Zyngier 	struct lpi_range *range, *tmp;
1937880cb3cdSMarc Zyngier 	int err = -ENOSPC;
1938880cb3cdSMarc Zyngier 
1939880cb3cdSMarc Zyngier 	mutex_lock(&lpi_range_lock);
1940880cb3cdSMarc Zyngier 
1941880cb3cdSMarc Zyngier 	list_for_each_entry_safe(range, tmp, &lpi_range_list, entry) {
1942880cb3cdSMarc Zyngier 		if (range->span >= nr_lpis) {
1943880cb3cdSMarc Zyngier 			*base = range->base_id;
1944880cb3cdSMarc Zyngier 			range->base_id += nr_lpis;
1945880cb3cdSMarc Zyngier 			range->span -= nr_lpis;
1946880cb3cdSMarc Zyngier 
1947880cb3cdSMarc Zyngier 			if (range->span == 0) {
1948880cb3cdSMarc Zyngier 				list_del(&range->entry);
1949880cb3cdSMarc Zyngier 				kfree(range);
1950880cb3cdSMarc Zyngier 			}
1951880cb3cdSMarc Zyngier 
1952880cb3cdSMarc Zyngier 			err = 0;
1953880cb3cdSMarc Zyngier 			break;
1954880cb3cdSMarc Zyngier 		}
1955880cb3cdSMarc Zyngier 	}
1956880cb3cdSMarc Zyngier 
1957880cb3cdSMarc Zyngier 	mutex_unlock(&lpi_range_lock);
1958880cb3cdSMarc Zyngier 
1959880cb3cdSMarc Zyngier 	pr_debug("ITS: alloc %u:%u\n", *base, nr_lpis);
1960880cb3cdSMarc Zyngier 	return err;
1961880cb3cdSMarc Zyngier }
1962880cb3cdSMarc Zyngier 
196312eade12SRasmus Villemoes static void merge_lpi_ranges(struct lpi_range *a, struct lpi_range *b)
196412eade12SRasmus Villemoes {
196512eade12SRasmus Villemoes 	if (&a->entry == &lpi_range_list || &b->entry == &lpi_range_list)
196612eade12SRasmus Villemoes 		return;
196712eade12SRasmus Villemoes 	if (a->base_id + a->span != b->base_id)
196812eade12SRasmus Villemoes 		return;
196912eade12SRasmus Villemoes 	b->base_id = a->base_id;
197012eade12SRasmus Villemoes 	b->span += a->span;
197112eade12SRasmus Villemoes 	list_del(&a->entry);
197212eade12SRasmus Villemoes 	kfree(a);
197312eade12SRasmus Villemoes }
197412eade12SRasmus Villemoes 
1975880cb3cdSMarc Zyngier static int free_lpi_range(u32 base, u32 nr_lpis)
1976880cb3cdSMarc Zyngier {
197712eade12SRasmus Villemoes 	struct lpi_range *new, *old;
1978880cb3cdSMarc Zyngier 
1979880cb3cdSMarc Zyngier 	new = mk_lpi_range(base, nr_lpis);
1980b31a3838SRasmus Villemoes 	if (!new)
1981b31a3838SRasmus Villemoes 		return -ENOMEM;
1982880cb3cdSMarc Zyngier 
1983880cb3cdSMarc Zyngier 	mutex_lock(&lpi_range_lock);
1984880cb3cdSMarc Zyngier 
198512eade12SRasmus Villemoes 	list_for_each_entry_reverse(old, &lpi_range_list, entry) {
198612eade12SRasmus Villemoes 		if (old->base_id < base)
198712eade12SRasmus Villemoes 			break;
1988880cb3cdSMarc Zyngier 	}
198912eade12SRasmus Villemoes 	/*
199012eade12SRasmus Villemoes 	 * old is the last element with ->base_id smaller than base,
199112eade12SRasmus Villemoes 	 * so new goes right after it. If there are no elements with
199212eade12SRasmus Villemoes 	 * ->base_id smaller than base, &old->entry ends up pointing
199312eade12SRasmus Villemoes 	 * at the head of the list, and inserting new it the start of
199412eade12SRasmus Villemoes 	 * the list is the right thing to do in that case as well.
199512eade12SRasmus Villemoes 	 */
199612eade12SRasmus Villemoes 	list_add(&new->entry, &old->entry);
199712eade12SRasmus Villemoes 	/*
199812eade12SRasmus Villemoes 	 * Now check if we can merge with the preceding and/or
199912eade12SRasmus Villemoes 	 * following ranges.
200012eade12SRasmus Villemoes 	 */
200112eade12SRasmus Villemoes 	merge_lpi_ranges(old, new);
200212eade12SRasmus Villemoes 	merge_lpi_ranges(new, list_next_entry(new, entry));
2003880cb3cdSMarc Zyngier 
2004880cb3cdSMarc Zyngier 	mutex_unlock(&lpi_range_lock);
2005b31a3838SRasmus Villemoes 	return 0;
2006bf9529f8SMarc Zyngier }
2007bf9529f8SMarc Zyngier 
200804a0e4deSTomasz Nowicki static int __init its_lpi_init(u32 id_bits)
2009bf9529f8SMarc Zyngier {
2010880cb3cdSMarc Zyngier 	u32 lpis = (1UL << id_bits) - 8192;
201112b2905aSMarc Zyngier 	u32 numlpis;
2012880cb3cdSMarc Zyngier 	int err;
2013bf9529f8SMarc Zyngier 
201412b2905aSMarc Zyngier 	numlpis = 1UL << GICD_TYPER_NUM_LPIS(gic_rdists->gicd_typer);
201512b2905aSMarc Zyngier 
201612b2905aSMarc Zyngier 	if (numlpis > 2 && !WARN_ON(numlpis > lpis)) {
201712b2905aSMarc Zyngier 		lpis = numlpis;
201812b2905aSMarc Zyngier 		pr_info("ITS: Using hypervisor restricted LPI range [%u]\n",
201912b2905aSMarc Zyngier 			lpis);
202012b2905aSMarc Zyngier 	}
202112b2905aSMarc Zyngier 
2022880cb3cdSMarc Zyngier 	/*
2023880cb3cdSMarc Zyngier 	 * Initializing the allocator is just the same as freeing the
2024880cb3cdSMarc Zyngier 	 * full range of LPIs.
2025880cb3cdSMarc Zyngier 	 */
2026880cb3cdSMarc Zyngier 	err = free_lpi_range(8192, lpis);
2027880cb3cdSMarc Zyngier 	pr_debug("ITS: Allocator initialized for %u LPIs\n", lpis);
2028880cb3cdSMarc Zyngier 	return err;
2029bf9529f8SMarc Zyngier }
2030bf9529f8SMarc Zyngier 
203138dd7c49SMarc Zyngier static unsigned long *its_lpi_alloc(int nr_irqs, u32 *base, int *nr_ids)
2032bf9529f8SMarc Zyngier {
2033bf9529f8SMarc Zyngier 	unsigned long *bitmap = NULL;
2034880cb3cdSMarc Zyngier 	int err = 0;
2035bf9529f8SMarc Zyngier 
2036bf9529f8SMarc Zyngier 	do {
203738dd7c49SMarc Zyngier 		err = alloc_lpi_range(nr_irqs, base);
2038880cb3cdSMarc Zyngier 		if (!err)
2039bf9529f8SMarc Zyngier 			break;
2040bf9529f8SMarc Zyngier 
204138dd7c49SMarc Zyngier 		nr_irqs /= 2;
204238dd7c49SMarc Zyngier 	} while (nr_irqs > 0);
2043bf9529f8SMarc Zyngier 
204445725e0fSMarc Zyngier 	if (!nr_irqs)
204545725e0fSMarc Zyngier 		err = -ENOSPC;
204645725e0fSMarc Zyngier 
2047880cb3cdSMarc Zyngier 	if (err)
2048bf9529f8SMarc Zyngier 		goto out;
2049bf9529f8SMarc Zyngier 
205038dd7c49SMarc Zyngier 	bitmap = kcalloc(BITS_TO_LONGS(nr_irqs), sizeof (long), GFP_ATOMIC);
2051bf9529f8SMarc Zyngier 	if (!bitmap)
2052bf9529f8SMarc Zyngier 		goto out;
2053bf9529f8SMarc Zyngier 
205438dd7c49SMarc Zyngier 	*nr_ids = nr_irqs;
2055bf9529f8SMarc Zyngier 
2056bf9529f8SMarc Zyngier out:
2057c8415b94SMarc Zyngier 	if (!bitmap)
2058c8415b94SMarc Zyngier 		*base = *nr_ids = 0;
2059c8415b94SMarc Zyngier 
2060bf9529f8SMarc Zyngier 	return bitmap;
2061bf9529f8SMarc Zyngier }
2062bf9529f8SMarc Zyngier 
206338dd7c49SMarc Zyngier static void its_lpi_free(unsigned long *bitmap, u32 base, u32 nr_ids)
2064bf9529f8SMarc Zyngier {
2065880cb3cdSMarc Zyngier 	WARN_ON(free_lpi_range(base, nr_ids));
2066cf2be8baSMarc Zyngier 	kfree(bitmap);
2067bf9529f8SMarc Zyngier }
20681ac19ca6SMarc Zyngier 
2069053be485SMarc Zyngier static void gic_reset_prop_table(void *va)
2070053be485SMarc Zyngier {
2071053be485SMarc Zyngier 	/* Priority 0xa0, Group-1, disabled */
2072053be485SMarc Zyngier 	memset(va, LPI_PROP_DEFAULT_PRIO | LPI_PROP_GROUP1, LPI_PROPBASE_SZ);
2073053be485SMarc Zyngier 
2074053be485SMarc Zyngier 	/* Make sure the GIC will observe the written configuration */
2075053be485SMarc Zyngier 	gic_flush_dcache_to_poc(va, LPI_PROPBASE_SZ);
2076053be485SMarc Zyngier }
2077053be485SMarc Zyngier 
20780e5ccf91SMarc Zyngier static struct page *its_allocate_prop_table(gfp_t gfp_flags)
20790e5ccf91SMarc Zyngier {
20800e5ccf91SMarc Zyngier 	struct page *prop_page;
20811ac19ca6SMarc Zyngier 
20820e5ccf91SMarc Zyngier 	prop_page = alloc_pages(gfp_flags, get_order(LPI_PROPBASE_SZ));
20830e5ccf91SMarc Zyngier 	if (!prop_page)
20840e5ccf91SMarc Zyngier 		return NULL;
20850e5ccf91SMarc Zyngier 
2086053be485SMarc Zyngier 	gic_reset_prop_table(page_address(prop_page));
20870e5ccf91SMarc Zyngier 
20880e5ccf91SMarc Zyngier 	return prop_page;
20890e5ccf91SMarc Zyngier }
20900e5ccf91SMarc Zyngier 
20917d75bbb4SMarc Zyngier static void its_free_prop_table(struct page *prop_page)
20927d75bbb4SMarc Zyngier {
20937d75bbb4SMarc Zyngier 	free_pages((unsigned long)page_address(prop_page),
20947d75bbb4SMarc Zyngier 		   get_order(LPI_PROPBASE_SZ));
20957d75bbb4SMarc Zyngier }
20961ac19ca6SMarc Zyngier 
20975e2c9f9aSMarc Zyngier static bool gic_check_reserved_range(phys_addr_t addr, unsigned long size)
20985e2c9f9aSMarc Zyngier {
20995e2c9f9aSMarc Zyngier 	phys_addr_t start, end, addr_end;
21005e2c9f9aSMarc Zyngier 	u64 i;
21015e2c9f9aSMarc Zyngier 
21025e2c9f9aSMarc Zyngier 	/*
21035e2c9f9aSMarc Zyngier 	 * We don't bother checking for a kdump kernel as by
21045e2c9f9aSMarc Zyngier 	 * construction, the LPI tables are out of this kernel's
21055e2c9f9aSMarc Zyngier 	 * memory map.
21065e2c9f9aSMarc Zyngier 	 */
21075e2c9f9aSMarc Zyngier 	if (is_kdump_kernel())
21085e2c9f9aSMarc Zyngier 		return true;
21095e2c9f9aSMarc Zyngier 
21105e2c9f9aSMarc Zyngier 	addr_end = addr + size - 1;
21115e2c9f9aSMarc Zyngier 
21125e2c9f9aSMarc Zyngier 	for_each_reserved_mem_region(i, &start, &end) {
21135e2c9f9aSMarc Zyngier 		if (addr >= start && addr_end <= end)
21145e2c9f9aSMarc Zyngier 			return true;
21155e2c9f9aSMarc Zyngier 	}
21165e2c9f9aSMarc Zyngier 
21175e2c9f9aSMarc Zyngier 	/* Not found, not a good sign... */
21185e2c9f9aSMarc Zyngier 	pr_warn("GICv3: Expected reserved range [%pa:%pa], not found\n",
21195e2c9f9aSMarc Zyngier 		&addr, &addr_end);
21205e2c9f9aSMarc Zyngier 	add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
21215e2c9f9aSMarc Zyngier 	return false;
21225e2c9f9aSMarc Zyngier }
21235e2c9f9aSMarc Zyngier 
21243fb68faeSMarc Zyngier static int gic_reserve_range(phys_addr_t addr, unsigned long size)
21253fb68faeSMarc Zyngier {
21263fb68faeSMarc Zyngier 	if (efi_enabled(EFI_CONFIG_TABLES))
21273fb68faeSMarc Zyngier 		return efi_mem_reserve_persistent(addr, size);
21283fb68faeSMarc Zyngier 
21293fb68faeSMarc Zyngier 	return 0;
21303fb68faeSMarc Zyngier }
21313fb68faeSMarc Zyngier 
213211e37d35SMarc Zyngier static int __init its_setup_lpi_prop_table(void)
21331ac19ca6SMarc Zyngier {
2134c440a9d9SMarc Zyngier 	if (gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED) {
2135c440a9d9SMarc Zyngier 		u64 val;
2136c440a9d9SMarc Zyngier 
2137c440a9d9SMarc Zyngier 		val = gicr_read_propbaser(gic_data_rdist_rd_base() + GICR_PROPBASER);
2138c440a9d9SMarc Zyngier 		lpi_id_bits = (val & GICR_PROPBASER_IDBITS_MASK) + 1;
2139c440a9d9SMarc Zyngier 
2140c440a9d9SMarc Zyngier 		gic_rdists->prop_table_pa = val & GENMASK_ULL(51, 12);
2141c440a9d9SMarc Zyngier 		gic_rdists->prop_table_va = memremap(gic_rdists->prop_table_pa,
2142c440a9d9SMarc Zyngier 						     LPI_PROPBASE_SZ,
2143c440a9d9SMarc Zyngier 						     MEMREMAP_WB);
2144c440a9d9SMarc Zyngier 		gic_reset_prop_table(gic_rdists->prop_table_va);
2145c440a9d9SMarc Zyngier 	} else {
2146e1a2e201SMarc Zyngier 		struct page *page;
21471ac19ca6SMarc Zyngier 
2148c440a9d9SMarc Zyngier 		lpi_id_bits = min_t(u32,
2149c440a9d9SMarc Zyngier 				    GICD_TYPER_ID_BITS(gic_rdists->gicd_typer),
21504cb205c0SJia He 				    ITS_MAX_LPI_NRBITS);
2151e1a2e201SMarc Zyngier 		page = its_allocate_prop_table(GFP_NOWAIT);
2152e1a2e201SMarc Zyngier 		if (!page) {
21531ac19ca6SMarc Zyngier 			pr_err("Failed to allocate PROPBASE\n");
21541ac19ca6SMarc Zyngier 			return -ENOMEM;
21551ac19ca6SMarc Zyngier 		}
21561ac19ca6SMarc Zyngier 
2157e1a2e201SMarc Zyngier 		gic_rdists->prop_table_pa = page_to_phys(page);
2158e1a2e201SMarc Zyngier 		gic_rdists->prop_table_va = page_address(page);
21593fb68faeSMarc Zyngier 		WARN_ON(gic_reserve_range(gic_rdists->prop_table_pa,
21603fb68faeSMarc Zyngier 					  LPI_PROPBASE_SZ));
2161c440a9d9SMarc Zyngier 	}
2162e1a2e201SMarc Zyngier 
2163e1a2e201SMarc Zyngier 	pr_info("GICv3: using LPI property table @%pa\n",
2164e1a2e201SMarc Zyngier 		&gic_rdists->prop_table_pa);
21651ac19ca6SMarc Zyngier 
21666c31e123SShanker Donthineni 	return its_lpi_init(lpi_id_bits);
21671ac19ca6SMarc Zyngier }
21681ac19ca6SMarc Zyngier 
21691ac19ca6SMarc Zyngier static const char *its_base_type_string[] = {
21701ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_DEVICE]	= "Devices",
21711ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_VCPU]		= "Virtual CPUs",
21724f46de9dSMarc Zyngier 	[GITS_BASER_TYPE_RESERVED3]	= "Reserved (3)",
21731ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_COLLECTION]	= "Interrupt Collections",
21741ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED5] 	= "Reserved (5)",
21751ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED6] 	= "Reserved (6)",
21761ac19ca6SMarc Zyngier 	[GITS_BASER_TYPE_RESERVED7] 	= "Reserved (7)",
21771ac19ca6SMarc Zyngier };
21781ac19ca6SMarc Zyngier 
21792d81d425SShanker Donthineni static u64 its_read_baser(struct its_node *its, struct its_baser *baser)
21802d81d425SShanker Donthineni {
21812d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
21822d81d425SShanker Donthineni 
21830968a619SVladimir Murzin 	return gits_read_baser(its->base + GITS_BASER + (idx << 3));
21842d81d425SShanker Donthineni }
21852d81d425SShanker Donthineni 
21862d81d425SShanker Donthineni static void its_write_baser(struct its_node *its, struct its_baser *baser,
21872d81d425SShanker Donthineni 			    u64 val)
21882d81d425SShanker Donthineni {
21892d81d425SShanker Donthineni 	u32 idx = baser - its->tables;
21902d81d425SShanker Donthineni 
21910968a619SVladimir Murzin 	gits_write_baser(val, its->base + GITS_BASER + (idx << 3));
21922d81d425SShanker Donthineni 	baser->val = its_read_baser(its, baser);
21932d81d425SShanker Donthineni }
21942d81d425SShanker Donthineni 
21959347359aSShanker Donthineni static int its_setup_baser(struct its_node *its, struct its_baser *baser,
2196d5df9dc9SMarc Zyngier 			   u64 cache, u64 shr, u32 order, bool indirect)
21979347359aSShanker Donthineni {
21989347359aSShanker Donthineni 	u64 val = its_read_baser(its, baser);
21999347359aSShanker Donthineni 	u64 esz = GITS_BASER_ENTRY_SIZE(val);
22009347359aSShanker Donthineni 	u64 type = GITS_BASER_TYPE(val);
220130ae9610SShanker Donthineni 	u64 baser_phys, tmp;
2202d5df9dc9SMarc Zyngier 	u32 alloc_pages, psz;
2203539d3782SShanker Donthineni 	struct page *page;
22049347359aSShanker Donthineni 	void *base;
22059347359aSShanker Donthineni 
2206d5df9dc9SMarc Zyngier 	psz = baser->psz;
22079347359aSShanker Donthineni 	alloc_pages = (PAGE_ORDER_TO_SIZE(order) / psz);
22089347359aSShanker Donthineni 	if (alloc_pages > GITS_BASER_PAGES_MAX) {
22099347359aSShanker Donthineni 		pr_warn("ITS@%pa: %s too large, reduce ITS pages %u->%u\n",
22109347359aSShanker Donthineni 			&its->phys_base, its_base_type_string[type],
22119347359aSShanker Donthineni 			alloc_pages, GITS_BASER_PAGES_MAX);
22129347359aSShanker Donthineni 		alloc_pages = GITS_BASER_PAGES_MAX;
22139347359aSShanker Donthineni 		order = get_order(GITS_BASER_PAGES_MAX * psz);
22149347359aSShanker Donthineni 	}
22159347359aSShanker Donthineni 
2216539d3782SShanker Donthineni 	page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO, order);
2217539d3782SShanker Donthineni 	if (!page)
22189347359aSShanker Donthineni 		return -ENOMEM;
22199347359aSShanker Donthineni 
2220539d3782SShanker Donthineni 	base = (void *)page_address(page);
222130ae9610SShanker Donthineni 	baser_phys = virt_to_phys(base);
222230ae9610SShanker Donthineni 
222330ae9610SShanker Donthineni 	/* Check if the physical address of the memory is above 48bits */
222430ae9610SShanker Donthineni 	if (IS_ENABLED(CONFIG_ARM64_64K_PAGES) && (baser_phys >> 48)) {
222530ae9610SShanker Donthineni 
222630ae9610SShanker Donthineni 		/* 52bit PA is supported only when PageSize=64K */
222730ae9610SShanker Donthineni 		if (psz != SZ_64K) {
222830ae9610SShanker Donthineni 			pr_err("ITS: no 52bit PA support when psz=%d\n", psz);
222930ae9610SShanker Donthineni 			free_pages((unsigned long)base, order);
223030ae9610SShanker Donthineni 			return -ENXIO;
223130ae9610SShanker Donthineni 		}
223230ae9610SShanker Donthineni 
223330ae9610SShanker Donthineni 		/* Convert 52bit PA to 48bit field */
223430ae9610SShanker Donthineni 		baser_phys = GITS_BASER_PHYS_52_to_48(baser_phys);
223530ae9610SShanker Donthineni 	}
223630ae9610SShanker Donthineni 
22379347359aSShanker Donthineni retry_baser:
223830ae9610SShanker Donthineni 	val = (baser_phys					 |
22399347359aSShanker Donthineni 		(type << GITS_BASER_TYPE_SHIFT)			 |
22409347359aSShanker Donthineni 		((esz - 1) << GITS_BASER_ENTRY_SIZE_SHIFT)	 |
22419347359aSShanker Donthineni 		((alloc_pages - 1) << GITS_BASER_PAGES_SHIFT)	 |
22429347359aSShanker Donthineni 		cache						 |
22439347359aSShanker Donthineni 		shr						 |
22449347359aSShanker Donthineni 		GITS_BASER_VALID);
22459347359aSShanker Donthineni 
22463faf24eaSShanker Donthineni 	val |=	indirect ? GITS_BASER_INDIRECT : 0x0;
22473faf24eaSShanker Donthineni 
22489347359aSShanker Donthineni 	switch (psz) {
22499347359aSShanker Donthineni 	case SZ_4K:
22509347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_4K;
22519347359aSShanker Donthineni 		break;
22529347359aSShanker Donthineni 	case SZ_16K:
22539347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_16K;
22549347359aSShanker Donthineni 		break;
22559347359aSShanker Donthineni 	case SZ_64K:
22569347359aSShanker Donthineni 		val |= GITS_BASER_PAGE_SIZE_64K;
22579347359aSShanker Donthineni 		break;
22589347359aSShanker Donthineni 	}
22599347359aSShanker Donthineni 
22609347359aSShanker Donthineni 	its_write_baser(its, baser, val);
22619347359aSShanker Donthineni 	tmp = baser->val;
22629347359aSShanker Donthineni 
22639347359aSShanker Donthineni 	if ((val ^ tmp) & GITS_BASER_SHAREABILITY_MASK) {
22649347359aSShanker Donthineni 		/*
22659347359aSShanker Donthineni 		 * Shareability didn't stick. Just use
22669347359aSShanker Donthineni 		 * whatever the read reported, which is likely
22679347359aSShanker Donthineni 		 * to be the only thing this redistributor
22689347359aSShanker Donthineni 		 * supports. If that's zero, make it
22699347359aSShanker Donthineni 		 * non-cacheable as well.
22709347359aSShanker Donthineni 		 */
22719347359aSShanker Donthineni 		shr = tmp & GITS_BASER_SHAREABILITY_MASK;
22729347359aSShanker Donthineni 		if (!shr) {
22739347359aSShanker Donthineni 			cache = GITS_BASER_nC;
2274328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(base, PAGE_ORDER_TO_SIZE(order));
22759347359aSShanker Donthineni 		}
22769347359aSShanker Donthineni 		goto retry_baser;
22779347359aSShanker Donthineni 	}
22789347359aSShanker Donthineni 
22799347359aSShanker Donthineni 	if (val != tmp) {
2280b11283ebSVladimir Murzin 		pr_err("ITS@%pa: %s doesn't stick: %llx %llx\n",
22819347359aSShanker Donthineni 		       &its->phys_base, its_base_type_string[type],
2282b11283ebSVladimir Murzin 		       val, tmp);
22839347359aSShanker Donthineni 		free_pages((unsigned long)base, order);
22849347359aSShanker Donthineni 		return -ENXIO;
22859347359aSShanker Donthineni 	}
22869347359aSShanker Donthineni 
22879347359aSShanker Donthineni 	baser->order = order;
22889347359aSShanker Donthineni 	baser->base = base;
22899347359aSShanker Donthineni 	baser->psz = psz;
22903faf24eaSShanker Donthineni 	tmp = indirect ? GITS_LVL1_ENTRY_SIZE : esz;
22919347359aSShanker Donthineni 
22923faf24eaSShanker Donthineni 	pr_info("ITS@%pa: allocated %d %s @%lx (%s, esz %d, psz %dK, shr %d)\n",
2293d524eaa2SVladimir Murzin 		&its->phys_base, (int)(PAGE_ORDER_TO_SIZE(order) / (int)tmp),
22949347359aSShanker Donthineni 		its_base_type_string[type],
22959347359aSShanker Donthineni 		(unsigned long)virt_to_phys(base),
22963faf24eaSShanker Donthineni 		indirect ? "indirect" : "flat", (int)esz,
22979347359aSShanker Donthineni 		psz / SZ_1K, (int)shr >> GITS_BASER_SHAREABILITY_SHIFT);
22989347359aSShanker Donthineni 
22999347359aSShanker Donthineni 	return 0;
23009347359aSShanker Donthineni }
23019347359aSShanker Donthineni 
23024cacac57SMarc Zyngier static bool its_parse_indirect_baser(struct its_node *its,
23034cacac57SMarc Zyngier 				     struct its_baser *baser,
2304d5df9dc9SMarc Zyngier 				     u32 *order, u32 ids)
23054b75c459SShanker Donthineni {
23064cacac57SMarc Zyngier 	u64 tmp = its_read_baser(its, baser);
23074cacac57SMarc Zyngier 	u64 type = GITS_BASER_TYPE(tmp);
23084cacac57SMarc Zyngier 	u64 esz = GITS_BASER_ENTRY_SIZE(tmp);
23092fd632a0SShanker Donthineni 	u64 val = GITS_BASER_InnerShareable | GITS_BASER_RaWaWb;
23104b75c459SShanker Donthineni 	u32 new_order = *order;
2311d5df9dc9SMarc Zyngier 	u32 psz = baser->psz;
23123faf24eaSShanker Donthineni 	bool indirect = false;
23133faf24eaSShanker Donthineni 
23143faf24eaSShanker Donthineni 	/* No need to enable Indirection if memory requirement < (psz*2)bytes */
23153faf24eaSShanker Donthineni 	if ((esz << ids) > (psz * 2)) {
23163faf24eaSShanker Donthineni 		/*
23173faf24eaSShanker Donthineni 		 * Find out whether hw supports a single or two-level table by
23183faf24eaSShanker Donthineni 		 * table by reading bit at offset '62' after writing '1' to it.
23193faf24eaSShanker Donthineni 		 */
23203faf24eaSShanker Donthineni 		its_write_baser(its, baser, val | GITS_BASER_INDIRECT);
23213faf24eaSShanker Donthineni 		indirect = !!(baser->val & GITS_BASER_INDIRECT);
23223faf24eaSShanker Donthineni 
23233faf24eaSShanker Donthineni 		if (indirect) {
23243faf24eaSShanker Donthineni 			/*
23253faf24eaSShanker Donthineni 			 * The size of the lvl2 table is equal to ITS page size
23263faf24eaSShanker Donthineni 			 * which is 'psz'. For computing lvl1 table size,
23273faf24eaSShanker Donthineni 			 * subtract ID bits that sparse lvl2 table from 'ids'
23283faf24eaSShanker Donthineni 			 * which is reported by ITS hardware times lvl1 table
23293faf24eaSShanker Donthineni 			 * entry size.
23303faf24eaSShanker Donthineni 			 */
2331d524eaa2SVladimir Murzin 			ids -= ilog2(psz / (int)esz);
23323faf24eaSShanker Donthineni 			esz = GITS_LVL1_ENTRY_SIZE;
23333faf24eaSShanker Donthineni 		}
23343faf24eaSShanker Donthineni 	}
23354b75c459SShanker Donthineni 
23364b75c459SShanker Donthineni 	/*
23374b75c459SShanker Donthineni 	 * Allocate as many entries as required to fit the
23384b75c459SShanker Donthineni 	 * range of device IDs that the ITS can grok... The ID
23394b75c459SShanker Donthineni 	 * space being incredibly sparse, this results in a
23403faf24eaSShanker Donthineni 	 * massive waste of memory if two-level device table
23413faf24eaSShanker Donthineni 	 * feature is not supported by hardware.
23424b75c459SShanker Donthineni 	 */
23434b75c459SShanker Donthineni 	new_order = max_t(u32, get_order(esz << ids), new_order);
23444b75c459SShanker Donthineni 	if (new_order >= MAX_ORDER) {
23454b75c459SShanker Donthineni 		new_order = MAX_ORDER - 1;
2346d524eaa2SVladimir Murzin 		ids = ilog2(PAGE_ORDER_TO_SIZE(new_order) / (int)esz);
2347576a8342SMarc Zyngier 		pr_warn("ITS@%pa: %s Table too large, reduce ids %llu->%u\n",
23484cacac57SMarc Zyngier 			&its->phys_base, its_base_type_string[type],
2349576a8342SMarc Zyngier 			device_ids(its), ids);
23504b75c459SShanker Donthineni 	}
23514b75c459SShanker Donthineni 
23524b75c459SShanker Donthineni 	*order = new_order;
23533faf24eaSShanker Donthineni 
23543faf24eaSShanker Donthineni 	return indirect;
23554b75c459SShanker Donthineni }
23564b75c459SShanker Donthineni 
23575e516846SMarc Zyngier static u32 compute_common_aff(u64 val)
23585e516846SMarc Zyngier {
23595e516846SMarc Zyngier 	u32 aff, clpiaff;
23605e516846SMarc Zyngier 
23615e516846SMarc Zyngier 	aff = FIELD_GET(GICR_TYPER_AFFINITY, val);
23625e516846SMarc Zyngier 	clpiaff = FIELD_GET(GICR_TYPER_COMMON_LPI_AFF, val);
23635e516846SMarc Zyngier 
23645e516846SMarc Zyngier 	return aff & ~(GENMASK(31, 0) >> (clpiaff * 8));
23655e516846SMarc Zyngier }
23665e516846SMarc Zyngier 
23675e516846SMarc Zyngier static u32 compute_its_aff(struct its_node *its)
23685e516846SMarc Zyngier {
23695e516846SMarc Zyngier 	u64 val;
23705e516846SMarc Zyngier 	u32 svpet;
23715e516846SMarc Zyngier 
23725e516846SMarc Zyngier 	/*
23735e516846SMarc Zyngier 	 * Reencode the ITS SVPET and MPIDR as a GICR_TYPER, and compute
23745e516846SMarc Zyngier 	 * the resulting affinity. We then use that to see if this match
23755e516846SMarc Zyngier 	 * our own affinity.
23765e516846SMarc Zyngier 	 */
23775e516846SMarc Zyngier 	svpet = FIELD_GET(GITS_TYPER_SVPET, its->typer);
23785e516846SMarc Zyngier 	val  = FIELD_PREP(GICR_TYPER_COMMON_LPI_AFF, svpet);
23795e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_TYPER_AFFINITY, its->mpidr);
23805e516846SMarc Zyngier 	return compute_common_aff(val);
23815e516846SMarc Zyngier }
23825e516846SMarc Zyngier 
23835e516846SMarc Zyngier static struct its_node *find_sibling_its(struct its_node *cur_its)
23845e516846SMarc Zyngier {
23855e516846SMarc Zyngier 	struct its_node *its;
23865e516846SMarc Zyngier 	u32 aff;
23875e516846SMarc Zyngier 
23885e516846SMarc Zyngier 	if (!FIELD_GET(GITS_TYPER_SVPET, cur_its->typer))
23895e516846SMarc Zyngier 		return NULL;
23905e516846SMarc Zyngier 
23915e516846SMarc Zyngier 	aff = compute_its_aff(cur_its);
23925e516846SMarc Zyngier 
23935e516846SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
23945e516846SMarc Zyngier 		u64 baser;
23955e516846SMarc Zyngier 
23965e516846SMarc Zyngier 		if (!is_v4_1(its) || its == cur_its)
23975e516846SMarc Zyngier 			continue;
23985e516846SMarc Zyngier 
23995e516846SMarc Zyngier 		if (!FIELD_GET(GITS_TYPER_SVPET, its->typer))
24005e516846SMarc Zyngier 			continue;
24015e516846SMarc Zyngier 
24025e516846SMarc Zyngier 		if (aff != compute_its_aff(its))
24035e516846SMarc Zyngier 			continue;
24045e516846SMarc Zyngier 
24055e516846SMarc Zyngier 		/* GICv4.1 guarantees that the vPE table is GITS_BASER2 */
24065e516846SMarc Zyngier 		baser = its->tables[2].val;
24075e516846SMarc Zyngier 		if (!(baser & GITS_BASER_VALID))
24085e516846SMarc Zyngier 			continue;
24095e516846SMarc Zyngier 
24105e516846SMarc Zyngier 		return its;
24115e516846SMarc Zyngier 	}
24125e516846SMarc Zyngier 
24135e516846SMarc Zyngier 	return NULL;
24145e516846SMarc Zyngier }
24155e516846SMarc Zyngier 
24161ac19ca6SMarc Zyngier static void its_free_tables(struct its_node *its)
24171ac19ca6SMarc Zyngier {
24181ac19ca6SMarc Zyngier 	int i;
24191ac19ca6SMarc Zyngier 
24201ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
24211a485f4dSShanker Donthineni 		if (its->tables[i].base) {
24221a485f4dSShanker Donthineni 			free_pages((unsigned long)its->tables[i].base,
24231a485f4dSShanker Donthineni 				   its->tables[i].order);
24241a485f4dSShanker Donthineni 			its->tables[i].base = NULL;
24251ac19ca6SMarc Zyngier 		}
24261ac19ca6SMarc Zyngier 	}
24271ac19ca6SMarc Zyngier }
24281ac19ca6SMarc Zyngier 
2429d5df9dc9SMarc Zyngier static int its_probe_baser_psz(struct its_node *its, struct its_baser *baser)
2430d5df9dc9SMarc Zyngier {
2431d5df9dc9SMarc Zyngier 	u64 psz = SZ_64K;
2432d5df9dc9SMarc Zyngier 
2433d5df9dc9SMarc Zyngier 	while (psz) {
2434d5df9dc9SMarc Zyngier 		u64 val, gpsz;
2435d5df9dc9SMarc Zyngier 
2436d5df9dc9SMarc Zyngier 		val = its_read_baser(its, baser);
2437d5df9dc9SMarc Zyngier 		val &= ~GITS_BASER_PAGE_SIZE_MASK;
2438d5df9dc9SMarc Zyngier 
2439d5df9dc9SMarc Zyngier 		switch (psz) {
2440d5df9dc9SMarc Zyngier 		case SZ_64K:
2441d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_64K;
2442d5df9dc9SMarc Zyngier 			break;
2443d5df9dc9SMarc Zyngier 		case SZ_16K:
2444d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_16K;
2445d5df9dc9SMarc Zyngier 			break;
2446d5df9dc9SMarc Zyngier 		case SZ_4K:
2447d5df9dc9SMarc Zyngier 		default:
2448d5df9dc9SMarc Zyngier 			gpsz = GITS_BASER_PAGE_SIZE_4K;
2449d5df9dc9SMarc Zyngier 			break;
2450d5df9dc9SMarc Zyngier 		}
2451d5df9dc9SMarc Zyngier 
2452d5df9dc9SMarc Zyngier 		gpsz >>= GITS_BASER_PAGE_SIZE_SHIFT;
2453d5df9dc9SMarc Zyngier 
2454d5df9dc9SMarc Zyngier 		val |= FIELD_PREP(GITS_BASER_PAGE_SIZE_MASK, gpsz);
2455d5df9dc9SMarc Zyngier 		its_write_baser(its, baser, val);
2456d5df9dc9SMarc Zyngier 
2457d5df9dc9SMarc Zyngier 		if (FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser->val) == gpsz)
2458d5df9dc9SMarc Zyngier 			break;
2459d5df9dc9SMarc Zyngier 
2460d5df9dc9SMarc Zyngier 		switch (psz) {
2461d5df9dc9SMarc Zyngier 		case SZ_64K:
2462d5df9dc9SMarc Zyngier 			psz = SZ_16K;
2463d5df9dc9SMarc Zyngier 			break;
2464d5df9dc9SMarc Zyngier 		case SZ_16K:
2465d5df9dc9SMarc Zyngier 			psz = SZ_4K;
2466d5df9dc9SMarc Zyngier 			break;
2467d5df9dc9SMarc Zyngier 		case SZ_4K:
2468d5df9dc9SMarc Zyngier 		default:
2469d5df9dc9SMarc Zyngier 			return -1;
2470d5df9dc9SMarc Zyngier 		}
2471d5df9dc9SMarc Zyngier 	}
2472d5df9dc9SMarc Zyngier 
2473d5df9dc9SMarc Zyngier 	baser->psz = psz;
2474d5df9dc9SMarc Zyngier 	return 0;
2475d5df9dc9SMarc Zyngier }
2476d5df9dc9SMarc Zyngier 
24770e0b0f69SShanker Donthineni static int its_alloc_tables(struct its_node *its)
24781ac19ca6SMarc Zyngier {
24791ac19ca6SMarc Zyngier 	u64 shr = GITS_BASER_InnerShareable;
24802fd632a0SShanker Donthineni 	u64 cache = GITS_BASER_RaWaWb;
24819347359aSShanker Donthineni 	int err, i;
248294100970SRobert Richter 
2483fa150019SArd Biesheuvel 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_22375)
2484fa150019SArd Biesheuvel 		/* erratum 24313: ignore memory access type */
24859347359aSShanker Donthineni 		cache = GITS_BASER_nCnB;
2486466b7d16SShanker Donthineni 
24871ac19ca6SMarc Zyngier 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
24882d81d425SShanker Donthineni 		struct its_baser *baser = its->tables + i;
24892d81d425SShanker Donthineni 		u64 val = its_read_baser(its, baser);
24901ac19ca6SMarc Zyngier 		u64 type = GITS_BASER_TYPE(val);
24913faf24eaSShanker Donthineni 		bool indirect = false;
2492d5df9dc9SMarc Zyngier 		u32 order;
24931ac19ca6SMarc Zyngier 
2494d5df9dc9SMarc Zyngier 		if (type == GITS_BASER_TYPE_NONE)
24951ac19ca6SMarc Zyngier 			continue;
24961ac19ca6SMarc Zyngier 
2497d5df9dc9SMarc Zyngier 		if (its_probe_baser_psz(its, baser)) {
2498d5df9dc9SMarc Zyngier 			its_free_tables(its);
2499d5df9dc9SMarc Zyngier 			return -ENXIO;
2500d5df9dc9SMarc Zyngier 		}
2501d5df9dc9SMarc Zyngier 
2502d5df9dc9SMarc Zyngier 		order = get_order(baser->psz);
2503d5df9dc9SMarc Zyngier 
2504d5df9dc9SMarc Zyngier 		switch (type) {
25054cacac57SMarc Zyngier 		case GITS_BASER_TYPE_DEVICE:
2506d5df9dc9SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser, &order,
2507576a8342SMarc Zyngier 							    device_ids(its));
25088d565748SZenghui Yu 			break;
25098d565748SZenghui Yu 
25104cacac57SMarc Zyngier 		case GITS_BASER_TYPE_VCPU:
25115e516846SMarc Zyngier 			if (is_v4_1(its)) {
25125e516846SMarc Zyngier 				struct its_node *sibling;
25135e516846SMarc Zyngier 
25145e516846SMarc Zyngier 				WARN_ON(i != 2);
25155e516846SMarc Zyngier 				if ((sibling = find_sibling_its(its))) {
25165e516846SMarc Zyngier 					*baser = sibling->tables[2];
25175e516846SMarc Zyngier 					its_write_baser(its, baser, baser->val);
25185e516846SMarc Zyngier 					continue;
25195e516846SMarc Zyngier 				}
25205e516846SMarc Zyngier 			}
25215e516846SMarc Zyngier 
2522d5df9dc9SMarc Zyngier 			indirect = its_parse_indirect_baser(its, baser, &order,
252332bd44dcSShanker Donthineni 							    ITS_MAX_VPEID_BITS);
25244cacac57SMarc Zyngier 			break;
25254cacac57SMarc Zyngier 		}
2526f54b97edSMarc Zyngier 
2527d5df9dc9SMarc Zyngier 		err = its_setup_baser(its, baser, cache, shr, order, indirect);
25289347359aSShanker Donthineni 		if (err < 0) {
25299347359aSShanker Donthineni 			its_free_tables(its);
25309347359aSShanker Donthineni 			return err;
253130f21363SRobert Richter 		}
253230f21363SRobert Richter 
25339347359aSShanker Donthineni 		/* Update settings which will be used for next BASERn */
25349347359aSShanker Donthineni 		cache = baser->val & GITS_BASER_CACHEABILITY_MASK;
25359347359aSShanker Donthineni 		shr = baser->val & GITS_BASER_SHAREABILITY_MASK;
25361ac19ca6SMarc Zyngier 	}
25371ac19ca6SMarc Zyngier 
25381ac19ca6SMarc Zyngier 	return 0;
25391ac19ca6SMarc Zyngier }
25401ac19ca6SMarc Zyngier 
25415e516846SMarc Zyngier static u64 inherit_vpe_l1_table_from_its(void)
25425e516846SMarc Zyngier {
25435e516846SMarc Zyngier 	struct its_node *its;
25445e516846SMarc Zyngier 	u64 val;
25455e516846SMarc Zyngier 	u32 aff;
25465e516846SMarc Zyngier 
25475e516846SMarc Zyngier 	val = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
25485e516846SMarc Zyngier 	aff = compute_common_aff(val);
25495e516846SMarc Zyngier 
25505e516846SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
25515e516846SMarc Zyngier 		u64 baser, addr;
25525e516846SMarc Zyngier 
25535e516846SMarc Zyngier 		if (!is_v4_1(its))
25545e516846SMarc Zyngier 			continue;
25555e516846SMarc Zyngier 
25565e516846SMarc Zyngier 		if (!FIELD_GET(GITS_TYPER_SVPET, its->typer))
25575e516846SMarc Zyngier 			continue;
25585e516846SMarc Zyngier 
25595e516846SMarc Zyngier 		if (aff != compute_its_aff(its))
25605e516846SMarc Zyngier 			continue;
25615e516846SMarc Zyngier 
25625e516846SMarc Zyngier 		/* GICv4.1 guarantees that the vPE table is GITS_BASER2 */
25635e516846SMarc Zyngier 		baser = its->tables[2].val;
25645e516846SMarc Zyngier 		if (!(baser & GITS_BASER_VALID))
25655e516846SMarc Zyngier 			continue;
25665e516846SMarc Zyngier 
25675e516846SMarc Zyngier 		/* We have a winner! */
25688b718d40SZenghui Yu 		gic_data_rdist()->vpe_l1_base = its->tables[2].base;
25698b718d40SZenghui Yu 
25705e516846SMarc Zyngier 		val  = GICR_VPROPBASER_4_1_VALID;
25715e516846SMarc Zyngier 		if (baser & GITS_BASER_INDIRECT)
25725e516846SMarc Zyngier 			val |= GICR_VPROPBASER_4_1_INDIRECT;
25735e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE,
25745e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser));
25755e516846SMarc Zyngier 		switch (FIELD_GET(GITS_BASER_PAGE_SIZE_MASK, baser)) {
25765e516846SMarc Zyngier 		case GIC_PAGE_SIZE_64K:
25775e516846SMarc Zyngier 			addr = GITS_BASER_ADDR_48_to_52(baser);
25785e516846SMarc Zyngier 			break;
25795e516846SMarc Zyngier 		default:
25805e516846SMarc Zyngier 			addr = baser & GENMASK_ULL(47, 12);
25815e516846SMarc Zyngier 			break;
25825e516846SMarc Zyngier 		}
25835e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_ADDR, addr >> 12);
25845e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_SHAREABILITY_MASK,
25855e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_SHAREABILITY_MASK, baser));
25865e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_INNER_CACHEABILITY_MASK,
25875e516846SMarc Zyngier 				  FIELD_GET(GITS_BASER_INNER_CACHEABILITY_MASK, baser));
25885e516846SMarc Zyngier 		val |= FIELD_PREP(GICR_VPROPBASER_4_1_SIZE, GITS_BASER_NR_PAGES(baser) - 1);
25895e516846SMarc Zyngier 
25905e516846SMarc Zyngier 		return val;
25915e516846SMarc Zyngier 	}
25925e516846SMarc Zyngier 
25935e516846SMarc Zyngier 	return 0;
25945e516846SMarc Zyngier }
25955e516846SMarc Zyngier 
25965e516846SMarc Zyngier static u64 inherit_vpe_l1_table_from_rd(cpumask_t **mask)
25975e516846SMarc Zyngier {
25985e516846SMarc Zyngier 	u32 aff;
25995e516846SMarc Zyngier 	u64 val;
26005e516846SMarc Zyngier 	int cpu;
26015e516846SMarc Zyngier 
26025e516846SMarc Zyngier 	val = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
26035e516846SMarc Zyngier 	aff = compute_common_aff(val);
26045e516846SMarc Zyngier 
26055e516846SMarc Zyngier 	for_each_possible_cpu(cpu) {
26065e516846SMarc Zyngier 		void __iomem *base = gic_data_rdist_cpu(cpu)->rd_base;
26075e516846SMarc Zyngier 
26085e516846SMarc Zyngier 		if (!base || cpu == smp_processor_id())
26095e516846SMarc Zyngier 			continue;
26105e516846SMarc Zyngier 
26115e516846SMarc Zyngier 		val = gic_read_typer(base + GICR_TYPER);
26124bccf1d7SZenghui Yu 		if (aff != compute_common_aff(val))
26135e516846SMarc Zyngier 			continue;
26145e516846SMarc Zyngier 
26155e516846SMarc Zyngier 		/*
26165e516846SMarc Zyngier 		 * At this point, we have a victim. This particular CPU
26175e516846SMarc Zyngier 		 * has already booted, and has an affinity that matches
26185e516846SMarc Zyngier 		 * ours wrt CommonLPIAff. Let's use its own VPROPBASER.
26195e516846SMarc Zyngier 		 * Make sure we don't write the Z bit in that case.
26205e516846SMarc Zyngier 		 */
26215186a6ccSZenghui Yu 		val = gicr_read_vpropbaser(base + SZ_128K + GICR_VPROPBASER);
26225e516846SMarc Zyngier 		val &= ~GICR_VPROPBASER_4_1_Z;
26235e516846SMarc Zyngier 
26248b718d40SZenghui Yu 		gic_data_rdist()->vpe_l1_base = gic_data_rdist_cpu(cpu)->vpe_l1_base;
26255e516846SMarc Zyngier 		*mask = gic_data_rdist_cpu(cpu)->vpe_table_mask;
26265e516846SMarc Zyngier 
26275e516846SMarc Zyngier 		return val;
26285e516846SMarc Zyngier 	}
26295e516846SMarc Zyngier 
26305e516846SMarc Zyngier 	return 0;
26315e516846SMarc Zyngier }
26325e516846SMarc Zyngier 
26334e6437f1SZenghui Yu static bool allocate_vpe_l2_table(int cpu, u32 id)
26344e6437f1SZenghui Yu {
26354e6437f1SZenghui Yu 	void __iomem *base = gic_data_rdist_cpu(cpu)->rd_base;
2636490d332eSMarc Zyngier 	unsigned int psz, esz, idx, npg, gpsz;
2637490d332eSMarc Zyngier 	u64 val;
26384e6437f1SZenghui Yu 	struct page *page;
26394e6437f1SZenghui Yu 	__le64 *table;
26404e6437f1SZenghui Yu 
26414e6437f1SZenghui Yu 	if (!gic_rdists->has_rvpeid)
26424e6437f1SZenghui Yu 		return true;
26434e6437f1SZenghui Yu 
264428d160deSMarc Zyngier 	/* Skip non-present CPUs */
264528d160deSMarc Zyngier 	if (!base)
264628d160deSMarc Zyngier 		return true;
264728d160deSMarc Zyngier 
26485186a6ccSZenghui Yu 	val  = gicr_read_vpropbaser(base + SZ_128K + GICR_VPROPBASER);
26494e6437f1SZenghui Yu 
26504e6437f1SZenghui Yu 	esz  = FIELD_GET(GICR_VPROPBASER_4_1_ENTRY_SIZE, val) + 1;
26514e6437f1SZenghui Yu 	gpsz = FIELD_GET(GICR_VPROPBASER_4_1_PAGE_SIZE, val);
26524e6437f1SZenghui Yu 	npg  = FIELD_GET(GICR_VPROPBASER_4_1_SIZE, val) + 1;
26534e6437f1SZenghui Yu 
26544e6437f1SZenghui Yu 	switch (gpsz) {
26554e6437f1SZenghui Yu 	default:
26564e6437f1SZenghui Yu 		WARN_ON(1);
26574e6437f1SZenghui Yu 		/* fall through */
26584e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_4K:
26594e6437f1SZenghui Yu 		psz = SZ_4K;
26604e6437f1SZenghui Yu 		break;
26614e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_16K:
26624e6437f1SZenghui Yu 		psz = SZ_16K;
26634e6437f1SZenghui Yu 		break;
26644e6437f1SZenghui Yu 	case GIC_PAGE_SIZE_64K:
26654e6437f1SZenghui Yu 		psz = SZ_64K;
26664e6437f1SZenghui Yu 		break;
26674e6437f1SZenghui Yu 	}
26684e6437f1SZenghui Yu 
26694e6437f1SZenghui Yu 	/* Don't allow vpe_id that exceeds single, flat table limit */
26704e6437f1SZenghui Yu 	if (!(val & GICR_VPROPBASER_4_1_INDIRECT))
26714e6437f1SZenghui Yu 		return (id < (npg * psz / (esz * SZ_8)));
26724e6437f1SZenghui Yu 
26734e6437f1SZenghui Yu 	/* Compute 1st level table index & check if that exceeds table limit */
26744e6437f1SZenghui Yu 	idx = id >> ilog2(psz / (esz * SZ_8));
26754e6437f1SZenghui Yu 	if (idx >= (npg * psz / GITS_LVL1_ENTRY_SIZE))
26764e6437f1SZenghui Yu 		return false;
26774e6437f1SZenghui Yu 
26784e6437f1SZenghui Yu 	table = gic_data_rdist_cpu(cpu)->vpe_l1_base;
26794e6437f1SZenghui Yu 
26804e6437f1SZenghui Yu 	/* Allocate memory for 2nd level table */
26814e6437f1SZenghui Yu 	if (!table[idx]) {
26824e6437f1SZenghui Yu 		page = alloc_pages(GFP_KERNEL | __GFP_ZERO, get_order(psz));
26834e6437f1SZenghui Yu 		if (!page)
26844e6437f1SZenghui Yu 			return false;
26854e6437f1SZenghui Yu 
26864e6437f1SZenghui Yu 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
26874e6437f1SZenghui Yu 		if (!(val & GICR_VPROPBASER_SHAREABILITY_MASK))
26884e6437f1SZenghui Yu 			gic_flush_dcache_to_poc(page_address(page), psz);
26894e6437f1SZenghui Yu 
26904e6437f1SZenghui Yu 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
26914e6437f1SZenghui Yu 
26924e6437f1SZenghui Yu 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
26934e6437f1SZenghui Yu 		if (!(val & GICR_VPROPBASER_SHAREABILITY_MASK))
26944e6437f1SZenghui Yu 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
26954e6437f1SZenghui Yu 
26964e6437f1SZenghui Yu 		/* Ensure updated table contents are visible to RD hardware */
26974e6437f1SZenghui Yu 		dsb(sy);
26984e6437f1SZenghui Yu 	}
26994e6437f1SZenghui Yu 
27004e6437f1SZenghui Yu 	return true;
27014e6437f1SZenghui Yu }
27024e6437f1SZenghui Yu 
27035e516846SMarc Zyngier static int allocate_vpe_l1_table(void)
27045e516846SMarc Zyngier {
27055e516846SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
27065e516846SMarc Zyngier 	u64 val, gpsz, npg, pa;
27075e516846SMarc Zyngier 	unsigned int psz = SZ_64K;
27085e516846SMarc Zyngier 	unsigned int np, epp, esz;
27095e516846SMarc Zyngier 	struct page *page;
27105e516846SMarc Zyngier 
27115e516846SMarc Zyngier 	if (!gic_rdists->has_rvpeid)
27125e516846SMarc Zyngier 		return 0;
27135e516846SMarc Zyngier 
27145e516846SMarc Zyngier 	/*
27155e516846SMarc Zyngier 	 * if VPENDBASER.Valid is set, disable any previously programmed
27165e516846SMarc Zyngier 	 * VPE by setting PendingLast while clearing Valid. This has the
27175e516846SMarc Zyngier 	 * effect of making sure no doorbell will be generated and we can
27185e516846SMarc Zyngier 	 * then safely clear VPROPBASER.Valid.
27195e516846SMarc Zyngier 	 */
27205186a6ccSZenghui Yu 	if (gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER) & GICR_VPENDBASER_Valid)
27215186a6ccSZenghui Yu 		gicr_write_vpendbaser(GICR_VPENDBASER_PendingLast,
27225e516846SMarc Zyngier 				      vlpi_base + GICR_VPENDBASER);
27235e516846SMarc Zyngier 
27245e516846SMarc Zyngier 	/*
27255e516846SMarc Zyngier 	 * If we can inherit the configuration from another RD, let's do
27265e516846SMarc Zyngier 	 * so. Otherwise, we have to go through the allocation process. We
27275e516846SMarc Zyngier 	 * assume that all RDs have the exact same requirements, as
27285e516846SMarc Zyngier 	 * nothing will work otherwise.
27295e516846SMarc Zyngier 	 */
27305e516846SMarc Zyngier 	val = inherit_vpe_l1_table_from_rd(&gic_data_rdist()->vpe_table_mask);
27315e516846SMarc Zyngier 	if (val & GICR_VPROPBASER_4_1_VALID)
27325e516846SMarc Zyngier 		goto out;
27335e516846SMarc Zyngier 
27345e516846SMarc Zyngier 	gic_data_rdist()->vpe_table_mask = kzalloc(sizeof(cpumask_t), GFP_KERNEL);
27355e516846SMarc Zyngier 	if (!gic_data_rdist()->vpe_table_mask)
27365e516846SMarc Zyngier 		return -ENOMEM;
27375e516846SMarc Zyngier 
27385e516846SMarc Zyngier 	val = inherit_vpe_l1_table_from_its();
27395e516846SMarc Zyngier 	if (val & GICR_VPROPBASER_4_1_VALID)
27405e516846SMarc Zyngier 		goto out;
27415e516846SMarc Zyngier 
27425e516846SMarc Zyngier 	/* First probe the page size */
27435e516846SMarc Zyngier 	val = FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE, GIC_PAGE_SIZE_64K);
27445186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
27455186a6ccSZenghui Yu 	val = gicr_read_vpropbaser(vlpi_base + GICR_VPROPBASER);
27465e516846SMarc Zyngier 	gpsz = FIELD_GET(GICR_VPROPBASER_4_1_PAGE_SIZE, val);
27475e516846SMarc Zyngier 	esz = FIELD_GET(GICR_VPROPBASER_4_1_ENTRY_SIZE, val);
27485e516846SMarc Zyngier 
27495e516846SMarc Zyngier 	switch (gpsz) {
27505e516846SMarc Zyngier 	default:
27515e516846SMarc Zyngier 		gpsz = GIC_PAGE_SIZE_4K;
27525e516846SMarc Zyngier 		/* fall through */
27535e516846SMarc Zyngier 	case GIC_PAGE_SIZE_4K:
27545e516846SMarc Zyngier 		psz = SZ_4K;
27555e516846SMarc Zyngier 		break;
27565e516846SMarc Zyngier 	case GIC_PAGE_SIZE_16K:
27575e516846SMarc Zyngier 		psz = SZ_16K;
27585e516846SMarc Zyngier 		break;
27595e516846SMarc Zyngier 	case GIC_PAGE_SIZE_64K:
27605e516846SMarc Zyngier 		psz = SZ_64K;
27615e516846SMarc Zyngier 		break;
27625e516846SMarc Zyngier 	}
27635e516846SMarc Zyngier 
27645e516846SMarc Zyngier 	/*
27655e516846SMarc Zyngier 	 * Start populating the register from scratch, including RO fields
27665e516846SMarc Zyngier 	 * (which we want to print in debug cases...)
27675e516846SMarc Zyngier 	 */
27685e516846SMarc Zyngier 	val = 0;
27695e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_PAGE_SIZE, gpsz);
27705e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_ENTRY_SIZE, esz);
27715e516846SMarc Zyngier 
27725e516846SMarc Zyngier 	/* How many entries per GIC page? */
27735e516846SMarc Zyngier 	esz++;
27745e516846SMarc Zyngier 	epp = psz / (esz * SZ_8);
27755e516846SMarc Zyngier 
27765e516846SMarc Zyngier 	/*
27775e516846SMarc Zyngier 	 * If we need more than just a single L1 page, flag the table
27785e516846SMarc Zyngier 	 * as indirect and compute the number of required L1 pages.
27795e516846SMarc Zyngier 	 */
27805e516846SMarc Zyngier 	if (epp < ITS_MAX_VPEID) {
27815e516846SMarc Zyngier 		int nl2;
27825e516846SMarc Zyngier 
27835e516846SMarc Zyngier 		val |= GICR_VPROPBASER_4_1_INDIRECT;
27845e516846SMarc Zyngier 
27855e516846SMarc Zyngier 		/* Number of L2 pages required to cover the VPEID space */
27865e516846SMarc Zyngier 		nl2 = DIV_ROUND_UP(ITS_MAX_VPEID, epp);
27875e516846SMarc Zyngier 
27885e516846SMarc Zyngier 		/* Number of L1 pages to point to the L2 pages */
27895e516846SMarc Zyngier 		npg = DIV_ROUND_UP(nl2 * SZ_8, psz);
27905e516846SMarc Zyngier 	} else {
27915e516846SMarc Zyngier 		npg = 1;
27925e516846SMarc Zyngier 	}
27935e516846SMarc Zyngier 
2794e88bd316SZenghui Yu 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_SIZE, npg - 1);
27955e516846SMarc Zyngier 
27965e516846SMarc Zyngier 	/* Right, that's the number of CPU pages we need for L1 */
27975e516846SMarc Zyngier 	np = DIV_ROUND_UP(npg * psz, PAGE_SIZE);
27985e516846SMarc Zyngier 
27995e516846SMarc Zyngier 	pr_debug("np = %d, npg = %lld, psz = %d, epp = %d, esz = %d\n",
28005e516846SMarc Zyngier 		 np, npg, psz, epp, esz);
28015e516846SMarc Zyngier 	page = alloc_pages(GFP_KERNEL | __GFP_ZERO, get_order(np * PAGE_SIZE));
28025e516846SMarc Zyngier 	if (!page)
28035e516846SMarc Zyngier 		return -ENOMEM;
28045e516846SMarc Zyngier 
28058b718d40SZenghui Yu 	gic_data_rdist()->vpe_l1_base = page_address(page);
28065e516846SMarc Zyngier 	pa = virt_to_phys(page_address(page));
28075e516846SMarc Zyngier 	WARN_ON(!IS_ALIGNED(pa, psz));
28085e516846SMarc Zyngier 
28095e516846SMarc Zyngier 	val |= FIELD_PREP(GICR_VPROPBASER_4_1_ADDR, pa >> 12);
28105e516846SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
28115e516846SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
28125e516846SMarc Zyngier 	val |= GICR_VPROPBASER_4_1_Z;
28135e516846SMarc Zyngier 	val |= GICR_VPROPBASER_4_1_VALID;
28145e516846SMarc Zyngier 
28155e516846SMarc Zyngier out:
28165186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
28175e516846SMarc Zyngier 	cpumask_set_cpu(smp_processor_id(), gic_data_rdist()->vpe_table_mask);
28185e516846SMarc Zyngier 
28195e516846SMarc Zyngier 	pr_debug("CPU%d: VPROPBASER = %llx %*pbl\n",
28205e516846SMarc Zyngier 		 smp_processor_id(), val,
28215e516846SMarc Zyngier 		 cpumask_pr_args(gic_data_rdist()->vpe_table_mask));
28225e516846SMarc Zyngier 
28235e516846SMarc Zyngier 	return 0;
28245e516846SMarc Zyngier }
28255e516846SMarc Zyngier 
28261ac19ca6SMarc Zyngier static int its_alloc_collections(struct its_node *its)
28271ac19ca6SMarc Zyngier {
282883559b47SMarc Zyngier 	int i;
282983559b47SMarc Zyngier 
28306396bb22SKees Cook 	its->collections = kcalloc(nr_cpu_ids, sizeof(*its->collections),
28311ac19ca6SMarc Zyngier 				   GFP_KERNEL);
28321ac19ca6SMarc Zyngier 	if (!its->collections)
28331ac19ca6SMarc Zyngier 		return -ENOMEM;
28341ac19ca6SMarc Zyngier 
283583559b47SMarc Zyngier 	for (i = 0; i < nr_cpu_ids; i++)
283683559b47SMarc Zyngier 		its->collections[i].target_address = ~0ULL;
283783559b47SMarc Zyngier 
28381ac19ca6SMarc Zyngier 	return 0;
28391ac19ca6SMarc Zyngier }
28401ac19ca6SMarc Zyngier 
28417c297a2dSMarc Zyngier static struct page *its_allocate_pending_table(gfp_t gfp_flags)
28427c297a2dSMarc Zyngier {
28437c297a2dSMarc Zyngier 	struct page *pend_page;
2844adaab500SMarc Zyngier 
28457c297a2dSMarc Zyngier 	pend_page = alloc_pages(gfp_flags | __GFP_ZERO,
2846adaab500SMarc Zyngier 				get_order(LPI_PENDBASE_SZ));
28477c297a2dSMarc Zyngier 	if (!pend_page)
28487c297a2dSMarc Zyngier 		return NULL;
28497c297a2dSMarc Zyngier 
28507c297a2dSMarc Zyngier 	/* Make sure the GIC will observe the zero-ed page */
28517c297a2dSMarc Zyngier 	gic_flush_dcache_to_poc(page_address(pend_page), LPI_PENDBASE_SZ);
28527c297a2dSMarc Zyngier 
28537c297a2dSMarc Zyngier 	return pend_page;
28547c297a2dSMarc Zyngier }
28557c297a2dSMarc Zyngier 
28567d75bbb4SMarc Zyngier static void its_free_pending_table(struct page *pt)
28577d75bbb4SMarc Zyngier {
2858adaab500SMarc Zyngier 	free_pages((unsigned long)page_address(pt), get_order(LPI_PENDBASE_SZ));
28597d75bbb4SMarc Zyngier }
28607d75bbb4SMarc Zyngier 
2861c6e2ccb6SMarc Zyngier /*
28625e2c9f9aSMarc Zyngier  * Booting with kdump and LPIs enabled is generally fine. Any other
28635e2c9f9aSMarc Zyngier  * case is wrong in the absence of firmware/EFI support.
2864c6e2ccb6SMarc Zyngier  */
2865c440a9d9SMarc Zyngier static bool enabled_lpis_allowed(void)
2866c440a9d9SMarc Zyngier {
28675e2c9f9aSMarc Zyngier 	phys_addr_t addr;
28685e2c9f9aSMarc Zyngier 	u64 val;
2869c6e2ccb6SMarc Zyngier 
28705e2c9f9aSMarc Zyngier 	/* Check whether the property table is in a reserved region */
28715e2c9f9aSMarc Zyngier 	val = gicr_read_propbaser(gic_data_rdist_rd_base() + GICR_PROPBASER);
28725e2c9f9aSMarc Zyngier 	addr = val & GENMASK_ULL(51, 12);
28735e2c9f9aSMarc Zyngier 
28745e2c9f9aSMarc Zyngier 	return gic_check_reserved_range(addr, LPI_PROPBASE_SZ);
2875c440a9d9SMarc Zyngier }
2876c440a9d9SMarc Zyngier 
287711e37d35SMarc Zyngier static int __init allocate_lpi_tables(void)
287811e37d35SMarc Zyngier {
2879c440a9d9SMarc Zyngier 	u64 val;
288011e37d35SMarc Zyngier 	int err, cpu;
288111e37d35SMarc Zyngier 
2882c440a9d9SMarc Zyngier 	/*
2883c440a9d9SMarc Zyngier 	 * If LPIs are enabled while we run this from the boot CPU,
2884c440a9d9SMarc Zyngier 	 * flag the RD tables as pre-allocated if the stars do align.
2885c440a9d9SMarc Zyngier 	 */
2886c440a9d9SMarc Zyngier 	val = readl_relaxed(gic_data_rdist_rd_base() + GICR_CTLR);
2887c440a9d9SMarc Zyngier 	if ((val & GICR_CTLR_ENABLE_LPIS) && enabled_lpis_allowed()) {
2888c440a9d9SMarc Zyngier 		gic_rdists->flags |= (RDIST_FLAGS_RD_TABLES_PREALLOCATED |
2889c440a9d9SMarc Zyngier 				      RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING);
2890c440a9d9SMarc Zyngier 		pr_info("GICv3: Using preallocated redistributor tables\n");
2891c440a9d9SMarc Zyngier 	}
2892c440a9d9SMarc Zyngier 
289311e37d35SMarc Zyngier 	err = its_setup_lpi_prop_table();
289411e37d35SMarc Zyngier 	if (err)
289511e37d35SMarc Zyngier 		return err;
289611e37d35SMarc Zyngier 
289711e37d35SMarc Zyngier 	/*
289811e37d35SMarc Zyngier 	 * We allocate all the pending tables anyway, as we may have a
289911e37d35SMarc Zyngier 	 * mix of RDs that have had LPIs enabled, and some that
290011e37d35SMarc Zyngier 	 * don't. We'll free the unused ones as each CPU comes online.
290111e37d35SMarc Zyngier 	 */
290211e37d35SMarc Zyngier 	for_each_possible_cpu(cpu) {
290311e37d35SMarc Zyngier 		struct page *pend_page;
290411e37d35SMarc Zyngier 
290511e37d35SMarc Zyngier 		pend_page = its_allocate_pending_table(GFP_NOWAIT);
290611e37d35SMarc Zyngier 		if (!pend_page) {
290711e37d35SMarc Zyngier 			pr_err("Failed to allocate PENDBASE for CPU%d\n", cpu);
290811e37d35SMarc Zyngier 			return -ENOMEM;
290911e37d35SMarc Zyngier 		}
291011e37d35SMarc Zyngier 
291111e37d35SMarc Zyngier 		gic_data_rdist_cpu(cpu)->pend_page = pend_page;
291211e37d35SMarc Zyngier 	}
291311e37d35SMarc Zyngier 
291411e37d35SMarc Zyngier 	return 0;
291511e37d35SMarc Zyngier }
291611e37d35SMarc Zyngier 
2917e64fab1aSMarc Zyngier static u64 its_clear_vpend_valid(void __iomem *vlpi_base, u64 clr, u64 set)
29186479450fSHeyi Guo {
29196479450fSHeyi Guo 	u32 count = 1000000;	/* 1s! */
29206479450fSHeyi Guo 	bool clean;
29216479450fSHeyi Guo 	u64 val;
29226479450fSHeyi Guo 
29235186a6ccSZenghui Yu 	val = gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
29246479450fSHeyi Guo 	val &= ~GICR_VPENDBASER_Valid;
2925e64fab1aSMarc Zyngier 	val &= ~clr;
2926e64fab1aSMarc Zyngier 	val |= set;
29275186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
29286479450fSHeyi Guo 
29296479450fSHeyi Guo 	do {
29305186a6ccSZenghui Yu 		val = gicr_read_vpendbaser(vlpi_base + GICR_VPENDBASER);
29316479450fSHeyi Guo 		clean = !(val & GICR_VPENDBASER_Dirty);
29326479450fSHeyi Guo 		if (!clean) {
29336479450fSHeyi Guo 			count--;
29346479450fSHeyi Guo 			cpu_relax();
29356479450fSHeyi Guo 			udelay(1);
29366479450fSHeyi Guo 		}
29376479450fSHeyi Guo 	} while (!clean && count);
29386479450fSHeyi Guo 
2939e64fab1aSMarc Zyngier 	if (unlikely(val & GICR_VPENDBASER_Dirty)) {
2940e64fab1aSMarc Zyngier 		pr_err_ratelimited("ITS virtual pending table not cleaning\n");
2941e64fab1aSMarc Zyngier 		val |= GICR_VPENDBASER_PendingLast;
2942e64fab1aSMarc Zyngier 	}
2943e64fab1aSMarc Zyngier 
29446479450fSHeyi Guo 	return val;
29456479450fSHeyi Guo }
29466479450fSHeyi Guo 
29471ac19ca6SMarc Zyngier static void its_cpu_init_lpis(void)
29481ac19ca6SMarc Zyngier {
29491ac19ca6SMarc Zyngier 	void __iomem *rbase = gic_data_rdist_rd_base();
29501ac19ca6SMarc Zyngier 	struct page *pend_page;
295111e37d35SMarc Zyngier 	phys_addr_t paddr;
29521ac19ca6SMarc Zyngier 	u64 val, tmp;
29531ac19ca6SMarc Zyngier 
295411e37d35SMarc Zyngier 	if (gic_data_rdist()->lpi_enabled)
29551ac19ca6SMarc Zyngier 		return;
29561ac19ca6SMarc Zyngier 
2957c440a9d9SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
2958c440a9d9SMarc Zyngier 	if ((gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED) &&
2959c440a9d9SMarc Zyngier 	    (val & GICR_CTLR_ENABLE_LPIS)) {
2960f842ca8eSMarc Zyngier 		/*
2961f842ca8eSMarc Zyngier 		 * Check that we get the same property table on all
2962f842ca8eSMarc Zyngier 		 * RDs. If we don't, this is hopeless.
2963f842ca8eSMarc Zyngier 		 */
2964f842ca8eSMarc Zyngier 		paddr = gicr_read_propbaser(rbase + GICR_PROPBASER);
2965f842ca8eSMarc Zyngier 		paddr &= GENMASK_ULL(51, 12);
2966f842ca8eSMarc Zyngier 		if (WARN_ON(gic_rdists->prop_table_pa != paddr))
2967f842ca8eSMarc Zyngier 			add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
2968f842ca8eSMarc Zyngier 
2969c440a9d9SMarc Zyngier 		paddr = gicr_read_pendbaser(rbase + GICR_PENDBASER);
2970c440a9d9SMarc Zyngier 		paddr &= GENMASK_ULL(51, 16);
2971c440a9d9SMarc Zyngier 
29725e2c9f9aSMarc Zyngier 		WARN_ON(!gic_check_reserved_range(paddr, LPI_PENDBASE_SZ));
2973c440a9d9SMarc Zyngier 		its_free_pending_table(gic_data_rdist()->pend_page);
2974c440a9d9SMarc Zyngier 		gic_data_rdist()->pend_page = NULL;
2975c440a9d9SMarc Zyngier 
2976c440a9d9SMarc Zyngier 		goto out;
2977c440a9d9SMarc Zyngier 	}
2978c440a9d9SMarc Zyngier 
297911e37d35SMarc Zyngier 	pend_page = gic_data_rdist()->pend_page;
29801ac19ca6SMarc Zyngier 	paddr = page_to_phys(pend_page);
29813fb68faeSMarc Zyngier 	WARN_ON(gic_reserve_range(paddr, LPI_PENDBASE_SZ));
29821ac19ca6SMarc Zyngier 
29831ac19ca6SMarc Zyngier 	/* set PROPBASE */
2984e1a2e201SMarc Zyngier 	val = (gic_rdists->prop_table_pa |
29851ac19ca6SMarc Zyngier 	       GICR_PROPBASER_InnerShareable |
29862fd632a0SShanker Donthineni 	       GICR_PROPBASER_RaWaWb |
29871ac19ca6SMarc Zyngier 	       ((LPI_NRBITS - 1) & GICR_PROPBASER_IDBITS_MASK));
29881ac19ca6SMarc Zyngier 
29890968a619SVladimir Murzin 	gicr_write_propbaser(val, rbase + GICR_PROPBASER);
29900968a619SVladimir Murzin 	tmp = gicr_read_propbaser(rbase + GICR_PROPBASER);
29911ac19ca6SMarc Zyngier 
29921ac19ca6SMarc Zyngier 	if ((tmp ^ val) & GICR_PROPBASER_SHAREABILITY_MASK) {
2993241a386cSMarc Zyngier 		if (!(tmp & GICR_PROPBASER_SHAREABILITY_MASK)) {
2994241a386cSMarc Zyngier 			/*
2995241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
2996241a386cSMarc Zyngier 			 * remove the cacheability attributes as
2997241a386cSMarc Zyngier 			 * well.
2998241a386cSMarc Zyngier 			 */
2999241a386cSMarc Zyngier 			val &= ~(GICR_PROPBASER_SHAREABILITY_MASK |
3000241a386cSMarc Zyngier 				 GICR_PROPBASER_CACHEABILITY_MASK);
3001241a386cSMarc Zyngier 			val |= GICR_PROPBASER_nC;
30020968a619SVladimir Murzin 			gicr_write_propbaser(val, rbase + GICR_PROPBASER);
3003241a386cSMarc Zyngier 		}
30041ac19ca6SMarc Zyngier 		pr_info_once("GIC: using cache flushing for LPI property table\n");
30051ac19ca6SMarc Zyngier 		gic_rdists->flags |= RDIST_FLAGS_PROPBASE_NEEDS_FLUSHING;
30061ac19ca6SMarc Zyngier 	}
30071ac19ca6SMarc Zyngier 
30081ac19ca6SMarc Zyngier 	/* set PENDBASE */
30091ac19ca6SMarc Zyngier 	val = (page_to_phys(pend_page) |
30104ad3e363SMarc Zyngier 	       GICR_PENDBASER_InnerShareable |
30112fd632a0SShanker Donthineni 	       GICR_PENDBASER_RaWaWb);
30121ac19ca6SMarc Zyngier 
30130968a619SVladimir Murzin 	gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
30140968a619SVladimir Murzin 	tmp = gicr_read_pendbaser(rbase + GICR_PENDBASER);
3015241a386cSMarc Zyngier 
3016241a386cSMarc Zyngier 	if (!(tmp & GICR_PENDBASER_SHAREABILITY_MASK)) {
3017241a386cSMarc Zyngier 		/*
3018241a386cSMarc Zyngier 		 * The HW reports non-shareable, we must remove the
3019241a386cSMarc Zyngier 		 * cacheability attributes as well.
3020241a386cSMarc Zyngier 		 */
3021241a386cSMarc Zyngier 		val &= ~(GICR_PENDBASER_SHAREABILITY_MASK |
3022241a386cSMarc Zyngier 			 GICR_PENDBASER_CACHEABILITY_MASK);
3023241a386cSMarc Zyngier 		val |= GICR_PENDBASER_nC;
30240968a619SVladimir Murzin 		gicr_write_pendbaser(val, rbase + GICR_PENDBASER);
3025241a386cSMarc Zyngier 	}
30261ac19ca6SMarc Zyngier 
30271ac19ca6SMarc Zyngier 	/* Enable LPIs */
30281ac19ca6SMarc Zyngier 	val = readl_relaxed(rbase + GICR_CTLR);
30291ac19ca6SMarc Zyngier 	val |= GICR_CTLR_ENABLE_LPIS;
30301ac19ca6SMarc Zyngier 	writel_relaxed(val, rbase + GICR_CTLR);
30311ac19ca6SMarc Zyngier 
30325e516846SMarc Zyngier 	if (gic_rdists->has_vlpis && !gic_rdists->has_rvpeid) {
30336479450fSHeyi Guo 		void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
30346479450fSHeyi Guo 
30356479450fSHeyi Guo 		/*
30366479450fSHeyi Guo 		 * It's possible for CPU to receive VLPIs before it is
30376479450fSHeyi Guo 		 * sheduled as a vPE, especially for the first CPU, and the
30386479450fSHeyi Guo 		 * VLPI with INTID larger than 2^(IDbits+1) will be considered
30396479450fSHeyi Guo 		 * as out of range and dropped by GIC.
30406479450fSHeyi Guo 		 * So we initialize IDbits to known value to avoid VLPI drop.
30416479450fSHeyi Guo 		 */
30426479450fSHeyi Guo 		val = (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
30436479450fSHeyi Guo 		pr_debug("GICv4: CPU%d: Init IDbits to 0x%llx for GICR_VPROPBASER\n",
30446479450fSHeyi Guo 			smp_processor_id(), val);
30455186a6ccSZenghui Yu 		gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
30466479450fSHeyi Guo 
30476479450fSHeyi Guo 		/*
30486479450fSHeyi Guo 		 * Also clear Valid bit of GICR_VPENDBASER, in case some
30496479450fSHeyi Guo 		 * ancient programming gets left in and has possibility of
30506479450fSHeyi Guo 		 * corrupting memory.
30516479450fSHeyi Guo 		 */
3052e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base, 0, 0);
30536479450fSHeyi Guo 	}
30546479450fSHeyi Guo 
30555e516846SMarc Zyngier 	if (allocate_vpe_l1_table()) {
30565e516846SMarc Zyngier 		/*
30575e516846SMarc Zyngier 		 * If the allocation has failed, we're in massive trouble.
30585e516846SMarc Zyngier 		 * Disable direct injection, and pray that no VM was
30595e516846SMarc Zyngier 		 * already running...
30605e516846SMarc Zyngier 		 */
30615e516846SMarc Zyngier 		gic_rdists->has_rvpeid = false;
30625e516846SMarc Zyngier 		gic_rdists->has_vlpis = false;
30635e516846SMarc Zyngier 	}
30645e516846SMarc Zyngier 
30651ac19ca6SMarc Zyngier 	/* Make sure the GIC has seen the above */
30661ac19ca6SMarc Zyngier 	dsb(sy);
3067c440a9d9SMarc Zyngier out:
306811e37d35SMarc Zyngier 	gic_data_rdist()->lpi_enabled = true;
3069c440a9d9SMarc Zyngier 	pr_info("GICv3: CPU%d: using %s LPI pending table @%pa\n",
307011e37d35SMarc Zyngier 		smp_processor_id(),
3071c440a9d9SMarc Zyngier 		gic_data_rdist()->pend_page ? "allocated" : "reserved",
307211e37d35SMarc Zyngier 		&paddr);
30731ac19ca6SMarc Zyngier }
30741ac19ca6SMarc Zyngier 
3075920181ceSDerek Basehore static void its_cpu_init_collection(struct its_node *its)
30761ac19ca6SMarc Zyngier {
3077920181ceSDerek Basehore 	int cpu = smp_processor_id();
30781ac19ca6SMarc Zyngier 	u64 target;
30791ac19ca6SMarc Zyngier 
3080fbf8f40eSGanapatrao Kulkarni 	/* avoid cross node collections and its mapping */
3081fbf8f40eSGanapatrao Kulkarni 	if (its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144) {
3082fbf8f40eSGanapatrao Kulkarni 		struct device_node *cpu_node;
3083fbf8f40eSGanapatrao Kulkarni 
3084fbf8f40eSGanapatrao Kulkarni 		cpu_node = of_get_cpu_node(cpu, NULL);
3085fbf8f40eSGanapatrao Kulkarni 		if (its->numa_node != NUMA_NO_NODE &&
3086fbf8f40eSGanapatrao Kulkarni 			its->numa_node != of_node_to_nid(cpu_node))
3087920181ceSDerek Basehore 			return;
3088fbf8f40eSGanapatrao Kulkarni 	}
3089fbf8f40eSGanapatrao Kulkarni 
30901ac19ca6SMarc Zyngier 	/*
30911ac19ca6SMarc Zyngier 	 * We now have to bind each collection to its target
30921ac19ca6SMarc Zyngier 	 * redistributor.
30931ac19ca6SMarc Zyngier 	 */
3094589ce5f4SMarc Zyngier 	if (gic_read_typer(its->base + GITS_TYPER) & GITS_TYPER_PTA) {
30951ac19ca6SMarc Zyngier 		/*
30961ac19ca6SMarc Zyngier 		 * This ITS wants the physical address of the
30971ac19ca6SMarc Zyngier 		 * redistributor.
30981ac19ca6SMarc Zyngier 		 */
30991ac19ca6SMarc Zyngier 		target = gic_data_rdist()->phys_base;
31001ac19ca6SMarc Zyngier 	} else {
3101920181ceSDerek Basehore 		/* This ITS wants a linear CPU number. */
3102589ce5f4SMarc Zyngier 		target = gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER);
3103263fcd31SMarc Zyngier 		target = GICR_TYPER_CPU_NUMBER(target) << 16;
31041ac19ca6SMarc Zyngier 	}
31051ac19ca6SMarc Zyngier 
31061ac19ca6SMarc Zyngier 	/* Perform collection mapping */
31071ac19ca6SMarc Zyngier 	its->collections[cpu].target_address = target;
31081ac19ca6SMarc Zyngier 	its->collections[cpu].col_id = cpu;
31091ac19ca6SMarc Zyngier 
31101ac19ca6SMarc Zyngier 	its_send_mapc(its, &its->collections[cpu], 1);
31111ac19ca6SMarc Zyngier 	its_send_invall(its, &its->collections[cpu]);
31121ac19ca6SMarc Zyngier }
31131ac19ca6SMarc Zyngier 
3114920181ceSDerek Basehore static void its_cpu_init_collections(void)
3115920181ceSDerek Basehore {
3116920181ceSDerek Basehore 	struct its_node *its;
3117920181ceSDerek Basehore 
3118a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
3119920181ceSDerek Basehore 
3120920181ceSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry)
3121920181ceSDerek Basehore 		its_cpu_init_collection(its);
3122920181ceSDerek Basehore 
3123a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
31241ac19ca6SMarc Zyngier }
312584a6a2e7SMarc Zyngier 
312684a6a2e7SMarc Zyngier static struct its_device *its_find_device(struct its_node *its, u32 dev_id)
312784a6a2e7SMarc Zyngier {
312884a6a2e7SMarc Zyngier 	struct its_device *its_dev = NULL, *tmp;
31293e39e8f5SMarc Zyngier 	unsigned long flags;
313084a6a2e7SMarc Zyngier 
31313e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
313284a6a2e7SMarc Zyngier 
313384a6a2e7SMarc Zyngier 	list_for_each_entry(tmp, &its->its_device_list, entry) {
313484a6a2e7SMarc Zyngier 		if (tmp->device_id == dev_id) {
313584a6a2e7SMarc Zyngier 			its_dev = tmp;
313684a6a2e7SMarc Zyngier 			break;
313784a6a2e7SMarc Zyngier 		}
313884a6a2e7SMarc Zyngier 	}
313984a6a2e7SMarc Zyngier 
31403e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
314184a6a2e7SMarc Zyngier 
314284a6a2e7SMarc Zyngier 	return its_dev;
314384a6a2e7SMarc Zyngier }
314484a6a2e7SMarc Zyngier 
3145466b7d16SShanker Donthineni static struct its_baser *its_get_baser(struct its_node *its, u32 type)
3146466b7d16SShanker Donthineni {
3147466b7d16SShanker Donthineni 	int i;
3148466b7d16SShanker Donthineni 
3149466b7d16SShanker Donthineni 	for (i = 0; i < GITS_BASER_NR_REGS; i++) {
3150466b7d16SShanker Donthineni 		if (GITS_BASER_TYPE(its->tables[i].val) == type)
3151466b7d16SShanker Donthineni 			return &its->tables[i];
3152466b7d16SShanker Donthineni 	}
3153466b7d16SShanker Donthineni 
3154466b7d16SShanker Donthineni 	return NULL;
3155466b7d16SShanker Donthineni }
3156466b7d16SShanker Donthineni 
3157539d3782SShanker Donthineni static bool its_alloc_table_entry(struct its_node *its,
3158539d3782SShanker Donthineni 				  struct its_baser *baser, u32 id)
31593faf24eaSShanker Donthineni {
31603faf24eaSShanker Donthineni 	struct page *page;
31613faf24eaSShanker Donthineni 	u32 esz, idx;
31623faf24eaSShanker Donthineni 	__le64 *table;
31633faf24eaSShanker Donthineni 
31643faf24eaSShanker Donthineni 	/* Don't allow device id that exceeds single, flat table limit */
31653faf24eaSShanker Donthineni 	esz = GITS_BASER_ENTRY_SIZE(baser->val);
31663faf24eaSShanker Donthineni 	if (!(baser->val & GITS_BASER_INDIRECT))
316770cc81edSMarc Zyngier 		return (id < (PAGE_ORDER_TO_SIZE(baser->order) / esz));
31683faf24eaSShanker Donthineni 
31693faf24eaSShanker Donthineni 	/* Compute 1st level table index & check if that exceeds table limit */
317070cc81edSMarc Zyngier 	idx = id >> ilog2(baser->psz / esz);
31713faf24eaSShanker Donthineni 	if (idx >= (PAGE_ORDER_TO_SIZE(baser->order) / GITS_LVL1_ENTRY_SIZE))
31723faf24eaSShanker Donthineni 		return false;
31733faf24eaSShanker Donthineni 
31743faf24eaSShanker Donthineni 	table = baser->base;
31753faf24eaSShanker Donthineni 
31763faf24eaSShanker Donthineni 	/* Allocate memory for 2nd level table */
31773faf24eaSShanker Donthineni 	if (!table[idx]) {
3178539d3782SShanker Donthineni 		page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO,
3179539d3782SShanker Donthineni 					get_order(baser->psz));
31803faf24eaSShanker Donthineni 		if (!page)
31813faf24eaSShanker Donthineni 			return false;
31823faf24eaSShanker Donthineni 
31833faf24eaSShanker Donthineni 		/* Flush Lvl2 table to PoC if hw doesn't support coherency */
31843faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
3185328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(page_address(page), baser->psz);
31863faf24eaSShanker Donthineni 
31873faf24eaSShanker Donthineni 		table[idx] = cpu_to_le64(page_to_phys(page) | GITS_BASER_VALID);
31883faf24eaSShanker Donthineni 
31893faf24eaSShanker Donthineni 		/* Flush Lvl1 entry to PoC if hw doesn't support coherency */
31903faf24eaSShanker Donthineni 		if (!(baser->val & GITS_BASER_SHAREABILITY_MASK))
3191328191c0SVladimir Murzin 			gic_flush_dcache_to_poc(table + idx, GITS_LVL1_ENTRY_SIZE);
31923faf24eaSShanker Donthineni 
31933faf24eaSShanker Donthineni 		/* Ensure updated table contents are visible to ITS hardware */
31943faf24eaSShanker Donthineni 		dsb(sy);
31953faf24eaSShanker Donthineni 	}
31963faf24eaSShanker Donthineni 
31973faf24eaSShanker Donthineni 	return true;
31983faf24eaSShanker Donthineni }
31993faf24eaSShanker Donthineni 
320070cc81edSMarc Zyngier static bool its_alloc_device_table(struct its_node *its, u32 dev_id)
320170cc81edSMarc Zyngier {
320270cc81edSMarc Zyngier 	struct its_baser *baser;
320370cc81edSMarc Zyngier 
320470cc81edSMarc Zyngier 	baser = its_get_baser(its, GITS_BASER_TYPE_DEVICE);
320570cc81edSMarc Zyngier 
320670cc81edSMarc Zyngier 	/* Don't allow device id that exceeds ITS hardware limit */
320770cc81edSMarc Zyngier 	if (!baser)
3208576a8342SMarc Zyngier 		return (ilog2(dev_id) < device_ids(its));
320970cc81edSMarc Zyngier 
3210539d3782SShanker Donthineni 	return its_alloc_table_entry(its, baser, dev_id);
321170cc81edSMarc Zyngier }
321270cc81edSMarc Zyngier 
32137d75bbb4SMarc Zyngier static bool its_alloc_vpe_table(u32 vpe_id)
32147d75bbb4SMarc Zyngier {
32157d75bbb4SMarc Zyngier 	struct its_node *its;
32164e6437f1SZenghui Yu 	int cpu;
32177d75bbb4SMarc Zyngier 
32187d75bbb4SMarc Zyngier 	/*
32197d75bbb4SMarc Zyngier 	 * Make sure the L2 tables are allocated on *all* v4 ITSs. We
32207d75bbb4SMarc Zyngier 	 * could try and only do it on ITSs corresponding to devices
32217d75bbb4SMarc Zyngier 	 * that have interrupts targeted at this VPE, but the
32227d75bbb4SMarc Zyngier 	 * complexity becomes crazy (and you have tons of memory
32237d75bbb4SMarc Zyngier 	 * anyway, right?).
32247d75bbb4SMarc Zyngier 	 */
32257d75bbb4SMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
32267d75bbb4SMarc Zyngier 		struct its_baser *baser;
32277d75bbb4SMarc Zyngier 
32280dd57fedSMarc Zyngier 		if (!is_v4(its))
32297d75bbb4SMarc Zyngier 			continue;
32307d75bbb4SMarc Zyngier 
32317d75bbb4SMarc Zyngier 		baser = its_get_baser(its, GITS_BASER_TYPE_VCPU);
32327d75bbb4SMarc Zyngier 		if (!baser)
32337d75bbb4SMarc Zyngier 			return false;
32347d75bbb4SMarc Zyngier 
3235539d3782SShanker Donthineni 		if (!its_alloc_table_entry(its, baser, vpe_id))
32367d75bbb4SMarc Zyngier 			return false;
32377d75bbb4SMarc Zyngier 	}
32387d75bbb4SMarc Zyngier 
32394e6437f1SZenghui Yu 	/* Non v4.1? No need to iterate RDs and go back early. */
32404e6437f1SZenghui Yu 	if (!gic_rdists->has_rvpeid)
32414e6437f1SZenghui Yu 		return true;
32424e6437f1SZenghui Yu 
32434e6437f1SZenghui Yu 	/*
32444e6437f1SZenghui Yu 	 * Make sure the L2 tables are allocated for all copies of
32454e6437f1SZenghui Yu 	 * the L1 table on *all* v4.1 RDs.
32464e6437f1SZenghui Yu 	 */
32474e6437f1SZenghui Yu 	for_each_possible_cpu(cpu) {
32484e6437f1SZenghui Yu 		if (!allocate_vpe_l2_table(cpu, vpe_id))
32494e6437f1SZenghui Yu 			return false;
32504e6437f1SZenghui Yu 	}
32514e6437f1SZenghui Yu 
32527d75bbb4SMarc Zyngier 	return true;
32537d75bbb4SMarc Zyngier }
32547d75bbb4SMarc Zyngier 
325584a6a2e7SMarc Zyngier static struct its_device *its_create_device(struct its_node *its, u32 dev_id,
325693f94ea0SMarc Zyngier 					    int nvecs, bool alloc_lpis)
325784a6a2e7SMarc Zyngier {
325884a6a2e7SMarc Zyngier 	struct its_device *dev;
325993f94ea0SMarc Zyngier 	unsigned long *lpi_map = NULL;
32603e39e8f5SMarc Zyngier 	unsigned long flags;
3261591e5becSMarc Zyngier 	u16 *col_map = NULL;
326284a6a2e7SMarc Zyngier 	void *itt;
326384a6a2e7SMarc Zyngier 	int lpi_base;
326484a6a2e7SMarc Zyngier 	int nr_lpis;
3265c8481267SMarc Zyngier 	int nr_ites;
326684a6a2e7SMarc Zyngier 	int sz;
326784a6a2e7SMarc Zyngier 
32683faf24eaSShanker Donthineni 	if (!its_alloc_device_table(its, dev_id))
3269466b7d16SShanker Donthineni 		return NULL;
3270466b7d16SShanker Donthineni 
3271147c8f37SMarc Zyngier 	if (WARN_ON(!is_power_of_2(nvecs)))
3272147c8f37SMarc Zyngier 		nvecs = roundup_pow_of_two(nvecs);
3273147c8f37SMarc Zyngier 
327484a6a2e7SMarc Zyngier 	dev = kzalloc(sizeof(*dev), GFP_KERNEL);
3275c8481267SMarc Zyngier 	/*
3276147c8f37SMarc Zyngier 	 * Even if the device wants a single LPI, the ITT must be
3277147c8f37SMarc Zyngier 	 * sized as a power of two (and you need at least one bit...).
3278c8481267SMarc Zyngier 	 */
3279147c8f37SMarc Zyngier 	nr_ites = max(2, nvecs);
3280ffedbf0cSMarc Zyngier 	sz = nr_ites * (FIELD_GET(GITS_TYPER_ITT_ENTRY_SIZE, its->typer) + 1);
328184a6a2e7SMarc Zyngier 	sz = max(sz, ITS_ITT_ALIGN) + ITS_ITT_ALIGN - 1;
3282539d3782SShanker Donthineni 	itt = kzalloc_node(sz, GFP_KERNEL, its->numa_node);
328393f94ea0SMarc Zyngier 	if (alloc_lpis) {
328438dd7c49SMarc Zyngier 		lpi_map = its_lpi_alloc(nvecs, &lpi_base, &nr_lpis);
3285591e5becSMarc Zyngier 		if (lpi_map)
32866396bb22SKees Cook 			col_map = kcalloc(nr_lpis, sizeof(*col_map),
328793f94ea0SMarc Zyngier 					  GFP_KERNEL);
328893f94ea0SMarc Zyngier 	} else {
32896396bb22SKees Cook 		col_map = kcalloc(nr_ites, sizeof(*col_map), GFP_KERNEL);
329093f94ea0SMarc Zyngier 		nr_lpis = 0;
329193f94ea0SMarc Zyngier 		lpi_base = 0;
329293f94ea0SMarc Zyngier 	}
329384a6a2e7SMarc Zyngier 
329493f94ea0SMarc Zyngier 	if (!dev || !itt ||  !col_map || (!lpi_map && alloc_lpis)) {
329584a6a2e7SMarc Zyngier 		kfree(dev);
329684a6a2e7SMarc Zyngier 		kfree(itt);
329784a6a2e7SMarc Zyngier 		kfree(lpi_map);
3298591e5becSMarc Zyngier 		kfree(col_map);
329984a6a2e7SMarc Zyngier 		return NULL;
330084a6a2e7SMarc Zyngier 	}
330184a6a2e7SMarc Zyngier 
3302328191c0SVladimir Murzin 	gic_flush_dcache_to_poc(itt, sz);
33035a9a8915SMarc Zyngier 
330484a6a2e7SMarc Zyngier 	dev->its = its;
330584a6a2e7SMarc Zyngier 	dev->itt = itt;
3306c8481267SMarc Zyngier 	dev->nr_ites = nr_ites;
3307591e5becSMarc Zyngier 	dev->event_map.lpi_map = lpi_map;
3308591e5becSMarc Zyngier 	dev->event_map.col_map = col_map;
3309591e5becSMarc Zyngier 	dev->event_map.lpi_base = lpi_base;
3310591e5becSMarc Zyngier 	dev->event_map.nr_lpis = nr_lpis;
331111635fa2SMarc Zyngier 	raw_spin_lock_init(&dev->event_map.vlpi_lock);
331284a6a2e7SMarc Zyngier 	dev->device_id = dev_id;
331384a6a2e7SMarc Zyngier 	INIT_LIST_HEAD(&dev->entry);
331484a6a2e7SMarc Zyngier 
33153e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its->lock, flags);
331684a6a2e7SMarc Zyngier 	list_add(&dev->entry, &its->its_device_list);
33173e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its->lock, flags);
331884a6a2e7SMarc Zyngier 
331984a6a2e7SMarc Zyngier 	/* Map device to its ITT */
332084a6a2e7SMarc Zyngier 	its_send_mapd(dev, 1);
332184a6a2e7SMarc Zyngier 
332284a6a2e7SMarc Zyngier 	return dev;
332384a6a2e7SMarc Zyngier }
332484a6a2e7SMarc Zyngier 
332584a6a2e7SMarc Zyngier static void its_free_device(struct its_device *its_dev)
332684a6a2e7SMarc Zyngier {
33273e39e8f5SMarc Zyngier 	unsigned long flags;
33283e39e8f5SMarc Zyngier 
33293e39e8f5SMarc Zyngier 	raw_spin_lock_irqsave(&its_dev->its->lock, flags);
333084a6a2e7SMarc Zyngier 	list_del(&its_dev->entry);
33313e39e8f5SMarc Zyngier 	raw_spin_unlock_irqrestore(&its_dev->its->lock, flags);
3332898aa5ceSMarc Zyngier 	kfree(its_dev->event_map.col_map);
333384a6a2e7SMarc Zyngier 	kfree(its_dev->itt);
333484a6a2e7SMarc Zyngier 	kfree(its_dev);
333584a6a2e7SMarc Zyngier }
3336b48ac83dSMarc Zyngier 
33378208d170SMarc Zyngier static int its_alloc_device_irq(struct its_device *dev, int nvecs, irq_hw_number_t *hwirq)
3338b48ac83dSMarc Zyngier {
3339b48ac83dSMarc Zyngier 	int idx;
3340b48ac83dSMarc Zyngier 
3341342be106SZenghui Yu 	/* Find a free LPI region in lpi_map and allocate them. */
33428208d170SMarc Zyngier 	idx = bitmap_find_free_region(dev->event_map.lpi_map,
33438208d170SMarc Zyngier 				      dev->event_map.nr_lpis,
33448208d170SMarc Zyngier 				      get_count_order(nvecs));
33458208d170SMarc Zyngier 	if (idx < 0)
3346b48ac83dSMarc Zyngier 		return -ENOSPC;
3347b48ac83dSMarc Zyngier 
3348591e5becSMarc Zyngier 	*hwirq = dev->event_map.lpi_base + idx;
3349b48ac83dSMarc Zyngier 
3350b48ac83dSMarc Zyngier 	return 0;
3351b48ac83dSMarc Zyngier }
3352b48ac83dSMarc Zyngier 
335354456db9SMarc Zyngier static int its_msi_prepare(struct irq_domain *domain, struct device *dev,
3354b48ac83dSMarc Zyngier 			   int nvec, msi_alloc_info_t *info)
3355b48ac83dSMarc Zyngier {
3356b48ac83dSMarc Zyngier 	struct its_node *its;
3357b48ac83dSMarc Zyngier 	struct its_device *its_dev;
335854456db9SMarc Zyngier 	struct msi_domain_info *msi_info;
335954456db9SMarc Zyngier 	u32 dev_id;
33609791ec7dSMarc Zyngier 	int err = 0;
3361b48ac83dSMarc Zyngier 
336254456db9SMarc Zyngier 	/*
3363a7c90f51SJulien Grall 	 * We ignore "dev" entirely, and rely on the dev_id that has
336454456db9SMarc Zyngier 	 * been passed via the scratchpad. This limits this domain's
336554456db9SMarc Zyngier 	 * usefulness to upper layers that definitely know that they
336654456db9SMarc Zyngier 	 * are built on top of the ITS.
336754456db9SMarc Zyngier 	 */
336854456db9SMarc Zyngier 	dev_id = info->scratchpad[0].ul;
336954456db9SMarc Zyngier 
337054456db9SMarc Zyngier 	msi_info = msi_get_domain_info(domain);
337154456db9SMarc Zyngier 	its = msi_info->data;
337254456db9SMarc Zyngier 
337320b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi &&
337420b3d54eSMarc Zyngier 	    vpe_proxy.dev &&
337520b3d54eSMarc Zyngier 	    vpe_proxy.dev->its == its &&
337620b3d54eSMarc Zyngier 	    dev_id == vpe_proxy.dev->device_id) {
337720b3d54eSMarc Zyngier 		/* Bad luck. Get yourself a better implementation */
337820b3d54eSMarc Zyngier 		WARN_ONCE(1, "DevId %x clashes with GICv4 VPE proxy device\n",
337920b3d54eSMarc Zyngier 			  dev_id);
338020b3d54eSMarc Zyngier 		return -EINVAL;
338120b3d54eSMarc Zyngier 	}
338220b3d54eSMarc Zyngier 
33839791ec7dSMarc Zyngier 	mutex_lock(&its->dev_alloc_lock);
3384f130420eSMarc Zyngier 	its_dev = its_find_device(its, dev_id);
3385e8137f4fSMarc Zyngier 	if (its_dev) {
3386e8137f4fSMarc Zyngier 		/*
3387e8137f4fSMarc Zyngier 		 * We already have seen this ID, probably through
3388e8137f4fSMarc Zyngier 		 * another alias (PCI bridge of some sort). No need to
3389e8137f4fSMarc Zyngier 		 * create the device.
3390e8137f4fSMarc Zyngier 		 */
33919791ec7dSMarc Zyngier 		its_dev->shared = true;
3392f130420eSMarc Zyngier 		pr_debug("Reusing ITT for devID %x\n", dev_id);
3393e8137f4fSMarc Zyngier 		goto out;
3394e8137f4fSMarc Zyngier 	}
3395b48ac83dSMarc Zyngier 
339693f94ea0SMarc Zyngier 	its_dev = its_create_device(its, dev_id, nvec, true);
33979791ec7dSMarc Zyngier 	if (!its_dev) {
33989791ec7dSMarc Zyngier 		err = -ENOMEM;
33999791ec7dSMarc Zyngier 		goto out;
34009791ec7dSMarc Zyngier 	}
3401b48ac83dSMarc Zyngier 
3402f130420eSMarc Zyngier 	pr_debug("ITT %d entries, %d bits\n", nvec, ilog2(nvec));
3403e8137f4fSMarc Zyngier out:
34049791ec7dSMarc Zyngier 	mutex_unlock(&its->dev_alloc_lock);
3405b48ac83dSMarc Zyngier 	info->scratchpad[0].ptr = its_dev;
34069791ec7dSMarc Zyngier 	return err;
3407b48ac83dSMarc Zyngier }
3408b48ac83dSMarc Zyngier 
340954456db9SMarc Zyngier static struct msi_domain_ops its_msi_domain_ops = {
341054456db9SMarc Zyngier 	.msi_prepare	= its_msi_prepare,
341154456db9SMarc Zyngier };
341254456db9SMarc Zyngier 
3413b48ac83dSMarc Zyngier static int its_irq_gic_domain_alloc(struct irq_domain *domain,
3414b48ac83dSMarc Zyngier 				    unsigned int virq,
3415b48ac83dSMarc Zyngier 				    irq_hw_number_t hwirq)
3416b48ac83dSMarc Zyngier {
3417f833f57fSMarc Zyngier 	struct irq_fwspec fwspec;
3418b48ac83dSMarc Zyngier 
3419f833f57fSMarc Zyngier 	if (irq_domain_get_of_node(domain->parent)) {
3420f833f57fSMarc Zyngier 		fwspec.fwnode = domain->parent->fwnode;
3421f833f57fSMarc Zyngier 		fwspec.param_count = 3;
3422f833f57fSMarc Zyngier 		fwspec.param[0] = GIC_IRQ_TYPE_LPI;
3423f833f57fSMarc Zyngier 		fwspec.param[1] = hwirq;
3424f833f57fSMarc Zyngier 		fwspec.param[2] = IRQ_TYPE_EDGE_RISING;
34253f010cf1STomasz Nowicki 	} else if (is_fwnode_irqchip(domain->parent->fwnode)) {
34263f010cf1STomasz Nowicki 		fwspec.fwnode = domain->parent->fwnode;
34273f010cf1STomasz Nowicki 		fwspec.param_count = 2;
34283f010cf1STomasz Nowicki 		fwspec.param[0] = hwirq;
34293f010cf1STomasz Nowicki 		fwspec.param[1] = IRQ_TYPE_EDGE_RISING;
3430f833f57fSMarc Zyngier 	} else {
3431f833f57fSMarc Zyngier 		return -EINVAL;
3432f833f57fSMarc Zyngier 	}
3433b48ac83dSMarc Zyngier 
3434f833f57fSMarc Zyngier 	return irq_domain_alloc_irqs_parent(domain, virq, 1, &fwspec);
3435b48ac83dSMarc Zyngier }
3436b48ac83dSMarc Zyngier 
3437b48ac83dSMarc Zyngier static int its_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
3438b48ac83dSMarc Zyngier 				unsigned int nr_irqs, void *args)
3439b48ac83dSMarc Zyngier {
3440b48ac83dSMarc Zyngier 	msi_alloc_info_t *info = args;
3441b48ac83dSMarc Zyngier 	struct its_device *its_dev = info->scratchpad[0].ptr;
344235ae7df2SJulien Grall 	struct its_node *its = its_dev->its;
3443b48ac83dSMarc Zyngier 	irq_hw_number_t hwirq;
3444b48ac83dSMarc Zyngier 	int err;
3445b48ac83dSMarc Zyngier 	int i;
3446b48ac83dSMarc Zyngier 
34478208d170SMarc Zyngier 	err = its_alloc_device_irq(its_dev, nr_irqs, &hwirq);
3448b48ac83dSMarc Zyngier 	if (err)
3449b48ac83dSMarc Zyngier 		return err;
3450b48ac83dSMarc Zyngier 
345135ae7df2SJulien Grall 	err = iommu_dma_prepare_msi(info->desc, its->get_msi_base(its_dev));
345235ae7df2SJulien Grall 	if (err)
345335ae7df2SJulien Grall 		return err;
345435ae7df2SJulien Grall 
34558208d170SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
34568208d170SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i, hwirq + i);
3457b48ac83dSMarc Zyngier 		if (err)
3458b48ac83dSMarc Zyngier 			return err;
3459b48ac83dSMarc Zyngier 
3460b48ac83dSMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i,
34618208d170SMarc Zyngier 					      hwirq + i, &its_irq_chip, its_dev);
34620d224d35SMarc Zyngier 		irqd_set_single_target(irq_desc_get_irq_data(irq_to_desc(virq + i)));
3463f130420eSMarc Zyngier 		pr_debug("ID:%d pID:%d vID:%d\n",
34648208d170SMarc Zyngier 			 (int)(hwirq + i - its_dev->event_map.lpi_base),
34658208d170SMarc Zyngier 			 (int)(hwirq + i), virq + i);
3466b48ac83dSMarc Zyngier 	}
3467b48ac83dSMarc Zyngier 
3468b48ac83dSMarc Zyngier 	return 0;
3469b48ac83dSMarc Zyngier }
3470b48ac83dSMarc Zyngier 
347172491643SThomas Gleixner static int its_irq_domain_activate(struct irq_domain *domain,
3472702cb0a0SThomas Gleixner 				   struct irq_data *d, bool reserve)
3473aca268dfSMarc Zyngier {
3474aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
3475aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
3476fbf8f40eSGanapatrao Kulkarni 	const struct cpumask *cpu_mask = cpu_online_mask;
34770d224d35SMarc Zyngier 	int cpu;
3478fbf8f40eSGanapatrao Kulkarni 
3479fbf8f40eSGanapatrao Kulkarni 	/* get the cpu_mask of local node */
3480fbf8f40eSGanapatrao Kulkarni 	if (its_dev->its->numa_node >= 0)
3481fbf8f40eSGanapatrao Kulkarni 		cpu_mask = cpumask_of_node(its_dev->its->numa_node);
3482aca268dfSMarc Zyngier 
3483591e5becSMarc Zyngier 	/* Bind the LPI to the first possible CPU */
3484c1797b11SYang Yingliang 	cpu = cpumask_first_and(cpu_mask, cpu_online_mask);
3485c1797b11SYang Yingliang 	if (cpu >= nr_cpu_ids) {
3486c1797b11SYang Yingliang 		if (its_dev->its->flags & ITS_FLAGS_WORKAROUND_CAVIUM_23144)
3487c1797b11SYang Yingliang 			return -EINVAL;
3488c1797b11SYang Yingliang 
3489c1797b11SYang Yingliang 		cpu = cpumask_first(cpu_online_mask);
3490c1797b11SYang Yingliang 	}
3491c1797b11SYang Yingliang 
34922f13ff1dSMarc Zyngier 	its_inc_lpi_count(d, cpu);
34930d224d35SMarc Zyngier 	its_dev->event_map.col_map[event] = cpu;
34940d224d35SMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
3495591e5becSMarc Zyngier 
3496aca268dfSMarc Zyngier 	/* Map the GIC IRQ and event to the device */
34976a25ad3aSMarc Zyngier 	its_send_mapti(its_dev, d->hwirq, event);
349872491643SThomas Gleixner 	return 0;
3499aca268dfSMarc Zyngier }
3500aca268dfSMarc Zyngier 
3501aca268dfSMarc Zyngier static void its_irq_domain_deactivate(struct irq_domain *domain,
3502aca268dfSMarc Zyngier 				      struct irq_data *d)
3503aca268dfSMarc Zyngier {
3504aca268dfSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
3505aca268dfSMarc Zyngier 	u32 event = its_get_event_id(d);
3506aca268dfSMarc Zyngier 
35072f13ff1dSMarc Zyngier 	its_dec_lpi_count(d, its_dev->event_map.col_map[event]);
3508aca268dfSMarc Zyngier 	/* Stop the delivery of interrupts */
3509aca268dfSMarc Zyngier 	its_send_discard(its_dev, event);
3510aca268dfSMarc Zyngier }
3511aca268dfSMarc Zyngier 
3512b48ac83dSMarc Zyngier static void its_irq_domain_free(struct irq_domain *domain, unsigned int virq,
3513b48ac83dSMarc Zyngier 				unsigned int nr_irqs)
3514b48ac83dSMarc Zyngier {
3515b48ac83dSMarc Zyngier 	struct irq_data *d = irq_domain_get_irq_data(domain, virq);
3516b48ac83dSMarc Zyngier 	struct its_device *its_dev = irq_data_get_irq_chip_data(d);
35179791ec7dSMarc Zyngier 	struct its_node *its = its_dev->its;
3518b48ac83dSMarc Zyngier 	int i;
3519b48ac83dSMarc Zyngier 
3520c9c96e30SMarc Zyngier 	bitmap_release_region(its_dev->event_map.lpi_map,
3521c9c96e30SMarc Zyngier 			      its_get_event_id(irq_domain_get_irq_data(domain, virq)),
3522c9c96e30SMarc Zyngier 			      get_count_order(nr_irqs));
3523c9c96e30SMarc Zyngier 
3524b48ac83dSMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
3525b48ac83dSMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
3526b48ac83dSMarc Zyngier 								virq + i);
3527b48ac83dSMarc Zyngier 		/* Nuke the entry in the domain */
35282da39949SMarc Zyngier 		irq_domain_reset_irq_data(data);
3529b48ac83dSMarc Zyngier 	}
3530b48ac83dSMarc Zyngier 
35319791ec7dSMarc Zyngier 	mutex_lock(&its->dev_alloc_lock);
35329791ec7dSMarc Zyngier 
35339791ec7dSMarc Zyngier 	/*
35349791ec7dSMarc Zyngier 	 * If all interrupts have been freed, start mopping the
35359791ec7dSMarc Zyngier 	 * floor. This is conditionned on the device not being shared.
35369791ec7dSMarc Zyngier 	 */
35379791ec7dSMarc Zyngier 	if (!its_dev->shared &&
35389791ec7dSMarc Zyngier 	    bitmap_empty(its_dev->event_map.lpi_map,
3539591e5becSMarc Zyngier 			 its_dev->event_map.nr_lpis)) {
354038dd7c49SMarc Zyngier 		its_lpi_free(its_dev->event_map.lpi_map,
3541cf2be8baSMarc Zyngier 			     its_dev->event_map.lpi_base,
3542cf2be8baSMarc Zyngier 			     its_dev->event_map.nr_lpis);
3543b48ac83dSMarc Zyngier 
3544b48ac83dSMarc Zyngier 		/* Unmap device/itt */
3545b48ac83dSMarc Zyngier 		its_send_mapd(its_dev, 0);
3546b48ac83dSMarc Zyngier 		its_free_device(its_dev);
3547b48ac83dSMarc Zyngier 	}
3548b48ac83dSMarc Zyngier 
35499791ec7dSMarc Zyngier 	mutex_unlock(&its->dev_alloc_lock);
35509791ec7dSMarc Zyngier 
3551b48ac83dSMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
3552b48ac83dSMarc Zyngier }
3553b48ac83dSMarc Zyngier 
3554b48ac83dSMarc Zyngier static const struct irq_domain_ops its_domain_ops = {
3555b48ac83dSMarc Zyngier 	.alloc			= its_irq_domain_alloc,
3556b48ac83dSMarc Zyngier 	.free			= its_irq_domain_free,
3557aca268dfSMarc Zyngier 	.activate		= its_irq_domain_activate,
3558aca268dfSMarc Zyngier 	.deactivate		= its_irq_domain_deactivate,
3559b48ac83dSMarc Zyngier };
35604c21f3c2SMarc Zyngier 
356120b3d54eSMarc Zyngier /*
356220b3d54eSMarc Zyngier  * This is insane.
356320b3d54eSMarc Zyngier  *
35640684c704SMarc Zyngier  * If a GICv4.0 doesn't implement Direct LPIs (which is extremely
356520b3d54eSMarc Zyngier  * likely), the only way to perform an invalidate is to use a fake
356620b3d54eSMarc Zyngier  * device to issue an INV command, implying that the LPI has first
356720b3d54eSMarc Zyngier  * been mapped to some event on that device. Since this is not exactly
356820b3d54eSMarc Zyngier  * cheap, we try to keep that mapping around as long as possible, and
356920b3d54eSMarc Zyngier  * only issue an UNMAP if we're short on available slots.
357020b3d54eSMarc Zyngier  *
357120b3d54eSMarc Zyngier  * Broken by design(tm).
35720684c704SMarc Zyngier  *
35730684c704SMarc Zyngier  * GICv4.1, on the other hand, mandates that we're able to invalidate
35740684c704SMarc Zyngier  * by writing to a MMIO register. It doesn't implement the whole of
35750684c704SMarc Zyngier  * DirectLPI, but that's good enough. And most of the time, we don't
35760684c704SMarc Zyngier  * even have to invalidate anything, as the redistributor can be told
35770684c704SMarc Zyngier  * whether to generate a doorbell or not (we thus leave it enabled,
35780684c704SMarc Zyngier  * always).
357920b3d54eSMarc Zyngier  */
358020b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap_locked(struct its_vpe *vpe)
358120b3d54eSMarc Zyngier {
35820684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
35830684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
35840684c704SMarc Zyngier 		return;
35850684c704SMarc Zyngier 
358620b3d54eSMarc Zyngier 	/* Already unmapped? */
358720b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event == -1)
358820b3d54eSMarc Zyngier 		return;
358920b3d54eSMarc Zyngier 
359020b3d54eSMarc Zyngier 	its_send_discard(vpe_proxy.dev, vpe->vpe_proxy_event);
359120b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe->vpe_proxy_event] = NULL;
359220b3d54eSMarc Zyngier 
359320b3d54eSMarc Zyngier 	/*
359420b3d54eSMarc Zyngier 	 * We don't track empty slots at all, so let's move the
359520b3d54eSMarc Zyngier 	 * next_victim pointer if we can quickly reuse that slot
359620b3d54eSMarc Zyngier 	 * instead of nuking an existing entry. Not clear that this is
359720b3d54eSMarc Zyngier 	 * always a win though, and this might just generate a ripple
359820b3d54eSMarc Zyngier 	 * effect... Let's just hope VPEs don't migrate too often.
359920b3d54eSMarc Zyngier 	 */
360020b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
360120b3d54eSMarc Zyngier 		vpe_proxy.next_victim = vpe->vpe_proxy_event;
360220b3d54eSMarc Zyngier 
360320b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = -1;
360420b3d54eSMarc Zyngier }
360520b3d54eSMarc Zyngier 
360620b3d54eSMarc Zyngier static void its_vpe_db_proxy_unmap(struct its_vpe *vpe)
360720b3d54eSMarc Zyngier {
36080684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
36090684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
36100684c704SMarc Zyngier 		return;
36110684c704SMarc Zyngier 
361220b3d54eSMarc Zyngier 	if (!gic_rdists->has_direct_lpi) {
361320b3d54eSMarc Zyngier 		unsigned long flags;
361420b3d54eSMarc Zyngier 
361520b3d54eSMarc Zyngier 		raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
361620b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe);
361720b3d54eSMarc Zyngier 		raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
361820b3d54eSMarc Zyngier 	}
361920b3d54eSMarc Zyngier }
362020b3d54eSMarc Zyngier 
362120b3d54eSMarc Zyngier static void its_vpe_db_proxy_map_locked(struct its_vpe *vpe)
362220b3d54eSMarc Zyngier {
36230684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
36240684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
36250684c704SMarc Zyngier 		return;
36260684c704SMarc Zyngier 
362720b3d54eSMarc Zyngier 	/* Already mapped? */
362820b3d54eSMarc Zyngier 	if (vpe->vpe_proxy_event != -1)
362920b3d54eSMarc Zyngier 		return;
363020b3d54eSMarc Zyngier 
363120b3d54eSMarc Zyngier 	/* This slot was already allocated. Kick the other VPE out. */
363220b3d54eSMarc Zyngier 	if (vpe_proxy.vpes[vpe_proxy.next_victim])
363320b3d54eSMarc Zyngier 		its_vpe_db_proxy_unmap_locked(vpe_proxy.vpes[vpe_proxy.next_victim]);
363420b3d54eSMarc Zyngier 
363520b3d54eSMarc Zyngier 	/* Map the new VPE instead */
363620b3d54eSMarc Zyngier 	vpe_proxy.vpes[vpe_proxy.next_victim] = vpe;
363720b3d54eSMarc Zyngier 	vpe->vpe_proxy_event = vpe_proxy.next_victim;
363820b3d54eSMarc Zyngier 	vpe_proxy.next_victim = (vpe_proxy.next_victim + 1) % vpe_proxy.dev->nr_ites;
363920b3d54eSMarc Zyngier 
364020b3d54eSMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = vpe->col_idx;
364120b3d54eSMarc Zyngier 	its_send_mapti(vpe_proxy.dev, vpe->vpe_db_lpi, vpe->vpe_proxy_event);
364220b3d54eSMarc Zyngier }
364320b3d54eSMarc Zyngier 
3644958b90d1SMarc Zyngier static void its_vpe_db_proxy_move(struct its_vpe *vpe, int from, int to)
3645958b90d1SMarc Zyngier {
3646958b90d1SMarc Zyngier 	unsigned long flags;
3647958b90d1SMarc Zyngier 	struct its_collection *target_col;
3648958b90d1SMarc Zyngier 
36490684c704SMarc Zyngier 	/* GICv4.1 doesn't use a proxy, so nothing to do here */
36500684c704SMarc Zyngier 	if (gic_rdists->has_rvpeid)
36510684c704SMarc Zyngier 		return;
36520684c704SMarc Zyngier 
3653958b90d1SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3654958b90d1SMarc Zyngier 		void __iomem *rdbase;
3655958b90d1SMarc Zyngier 
3656958b90d1SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, from)->rd_base;
3657958b90d1SMarc Zyngier 		gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
36582f4f064bSMarc Zyngier 		wait_for_syncr(rdbase);
3659958b90d1SMarc Zyngier 
3660958b90d1SMarc Zyngier 		return;
3661958b90d1SMarc Zyngier 	}
3662958b90d1SMarc Zyngier 
3663958b90d1SMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
3664958b90d1SMarc Zyngier 
3665958b90d1SMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
3666958b90d1SMarc Zyngier 
3667958b90d1SMarc Zyngier 	target_col = &vpe_proxy.dev->its->collections[to];
3668958b90d1SMarc Zyngier 	its_send_movi(vpe_proxy.dev, target_col, vpe->vpe_proxy_event);
3669958b90d1SMarc Zyngier 	vpe_proxy.dev->event_map.col_map[vpe->vpe_proxy_event] = to;
3670958b90d1SMarc Zyngier 
3671958b90d1SMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
3672958b90d1SMarc Zyngier }
3673958b90d1SMarc Zyngier 
36743171a47aSMarc Zyngier static int its_vpe_set_affinity(struct irq_data *d,
36753171a47aSMarc Zyngier 				const struct cpumask *mask_val,
36763171a47aSMarc Zyngier 				bool force)
36773171a47aSMarc Zyngier {
36783171a47aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3679dd3f050aSMarc Zyngier 	int from, cpu = cpumask_first(mask_val);
3680f3a05921SMarc Zyngier 	unsigned long flags;
36813171a47aSMarc Zyngier 
36823171a47aSMarc Zyngier 	/*
36833171a47aSMarc Zyngier 	 * Changing affinity is mega expensive, so let's be as lazy as
368420b3d54eSMarc Zyngier 	 * we can and only do it if we really have to. Also, if mapped
3685958b90d1SMarc Zyngier 	 * into the proxy device, we need to move the doorbell
3686958b90d1SMarc Zyngier 	 * interrupt to its new location.
3687f3a05921SMarc Zyngier 	 *
3688f3a05921SMarc Zyngier 	 * Another thing is that changing the affinity of a vPE affects
3689f3a05921SMarc Zyngier 	 * *other interrupts* such as all the vLPIs that are routed to
3690f3a05921SMarc Zyngier 	 * this vPE. This means that the irq_desc lock is not enough to
3691f3a05921SMarc Zyngier 	 * protect us, and that we must ensure nobody samples vpe->col_idx
3692f3a05921SMarc Zyngier 	 * during the update, hence the lock below which must also be
3693f3a05921SMarc Zyngier 	 * taken on any vLPI handling path that evaluates vpe->col_idx.
36943171a47aSMarc Zyngier 	 */
3695f3a05921SMarc Zyngier 	from = vpe_to_cpuid_lock(vpe, &flags);
3696f3a05921SMarc Zyngier 	if (from == cpu)
3697dd3f050aSMarc Zyngier 		goto out;
3698958b90d1SMarc Zyngier 
36993171a47aSMarc Zyngier 	vpe->col_idx = cpu;
3700dd3f050aSMarc Zyngier 
3701dd3f050aSMarc Zyngier 	/*
3702dd3f050aSMarc Zyngier 	 * GICv4.1 allows us to skip VMOVP if moving to a cpu whose RD
3703dd3f050aSMarc Zyngier 	 * is sharing its VPE table with the current one.
3704dd3f050aSMarc Zyngier 	 */
3705dd3f050aSMarc Zyngier 	if (gic_data_rdist_cpu(cpu)->vpe_table_mask &&
3706dd3f050aSMarc Zyngier 	    cpumask_test_cpu(from, gic_data_rdist_cpu(cpu)->vpe_table_mask))
3707dd3f050aSMarc Zyngier 		goto out;
3708dd3f050aSMarc Zyngier 
37093171a47aSMarc Zyngier 	its_send_vmovp(vpe);
3710958b90d1SMarc Zyngier 	its_vpe_db_proxy_move(vpe, from, cpu);
37113171a47aSMarc Zyngier 
3712dd3f050aSMarc Zyngier out:
371344c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(cpu));
3714f3a05921SMarc Zyngier 	vpe_to_cpuid_unlock(vpe, flags);
371544c4c25eSMarc Zyngier 
37163171a47aSMarc Zyngier 	return IRQ_SET_MASK_OK_DONE;
37173171a47aSMarc Zyngier }
37183171a47aSMarc Zyngier 
371996806229SMarc Zyngier static void its_wait_vpt_parse_complete(void)
372096806229SMarc Zyngier {
372196806229SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
372296806229SMarc Zyngier 	u64 val;
372396806229SMarc Zyngier 
372496806229SMarc Zyngier 	if (!gic_rdists->has_vpend_valid_dirty)
372596806229SMarc Zyngier 		return;
372696806229SMarc Zyngier 
372796806229SMarc Zyngier 	WARN_ON_ONCE(readq_relaxed_poll_timeout(vlpi_base + GICR_VPENDBASER,
372896806229SMarc Zyngier 						val,
372996806229SMarc Zyngier 						!(val & GICR_VPENDBASER_Dirty),
373096806229SMarc Zyngier 						10, 500));
373196806229SMarc Zyngier }
373296806229SMarc Zyngier 
3733e643d803SMarc Zyngier static void its_vpe_schedule(struct its_vpe *vpe)
3734e643d803SMarc Zyngier {
373550c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3736e643d803SMarc Zyngier 	u64 val;
3737e643d803SMarc Zyngier 
3738e643d803SMarc Zyngier 	/* Schedule the VPE */
3739e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->its_vm->vprop_page)) &
3740e643d803SMarc Zyngier 		GENMASK_ULL(51, 12);
3741e643d803SMarc Zyngier 	val |= (LPI_NRBITS - 1) & GICR_VPROPBASER_IDBITS_MASK;
3742e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_RaWb;
3743e643d803SMarc Zyngier 	val |= GICR_VPROPBASER_InnerShareable;
37445186a6ccSZenghui Yu 	gicr_write_vpropbaser(val, vlpi_base + GICR_VPROPBASER);
3745e643d803SMarc Zyngier 
3746e643d803SMarc Zyngier 	val  = virt_to_phys(page_address(vpe->vpt_page)) &
3747e643d803SMarc Zyngier 		GENMASK_ULL(51, 16);
3748e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_RaWaWb;
3749b2cb11f4SHeyi Guo 	val |= GICR_VPENDBASER_InnerShareable;
3750e643d803SMarc Zyngier 	/*
3751e643d803SMarc Zyngier 	 * There is no good way of finding out if the pending table is
3752e643d803SMarc Zyngier 	 * empty as we can race against the doorbell interrupt very
3753e643d803SMarc Zyngier 	 * easily. So in the end, vpe->pending_last is only an
3754e643d803SMarc Zyngier 	 * indication that the vcpu has something pending, not one
3755e643d803SMarc Zyngier 	 * that the pending table is empty. A good implementation
3756e643d803SMarc Zyngier 	 * would be able to read its coarse map pretty quickly anyway,
3757e643d803SMarc Zyngier 	 * making this a tolerable issue.
3758e643d803SMarc Zyngier 	 */
3759e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_PendingLast;
3760e643d803SMarc Zyngier 	val |= vpe->idai ? GICR_VPENDBASER_IDAI : 0;
3761e643d803SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
37625186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
376396806229SMarc Zyngier 
376496806229SMarc Zyngier 	its_wait_vpt_parse_complete();
3765e643d803SMarc Zyngier }
3766e643d803SMarc Zyngier 
3767e643d803SMarc Zyngier static void its_vpe_deschedule(struct its_vpe *vpe)
3768e643d803SMarc Zyngier {
376950c33097SRobin Murphy 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3770e643d803SMarc Zyngier 	u64 val;
3771e643d803SMarc Zyngier 
3772e64fab1aSMarc Zyngier 	val = its_clear_vpend_valid(vlpi_base, 0, 0);
3773e643d803SMarc Zyngier 
3774e643d803SMarc Zyngier 	vpe->idai = !!(val & GICR_VPENDBASER_IDAI);
3775e643d803SMarc Zyngier 	vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
3776e643d803SMarc Zyngier }
3777e643d803SMarc Zyngier 
377840619a2eSMarc Zyngier static void its_vpe_invall(struct its_vpe *vpe)
377940619a2eSMarc Zyngier {
378040619a2eSMarc Zyngier 	struct its_node *its;
378140619a2eSMarc Zyngier 
378240619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
37830dd57fedSMarc Zyngier 		if (!is_v4(its))
378440619a2eSMarc Zyngier 			continue;
378540619a2eSMarc Zyngier 
37862247e1bfSMarc Zyngier 		if (its_list_map && !vpe->its_vm->vlpi_count[its->list_nr])
37872247e1bfSMarc Zyngier 			continue;
37882247e1bfSMarc Zyngier 
37893c1cceebSMarc Zyngier 		/*
37903c1cceebSMarc Zyngier 		 * Sending a VINVALL to a single ITS is enough, as all
37913c1cceebSMarc Zyngier 		 * we need is to reach the redistributors.
37923c1cceebSMarc Zyngier 		 */
379340619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
37943c1cceebSMarc Zyngier 		return;
379540619a2eSMarc Zyngier 	}
379640619a2eSMarc Zyngier }
379740619a2eSMarc Zyngier 
3798e643d803SMarc Zyngier static int its_vpe_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
3799e643d803SMarc Zyngier {
3800e643d803SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3801e643d803SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
3802e643d803SMarc Zyngier 
3803e643d803SMarc Zyngier 	switch (info->cmd_type) {
3804e643d803SMarc Zyngier 	case SCHEDULE_VPE:
3805e643d803SMarc Zyngier 		its_vpe_schedule(vpe);
3806e643d803SMarc Zyngier 		return 0;
3807e643d803SMarc Zyngier 
3808e643d803SMarc Zyngier 	case DESCHEDULE_VPE:
3809e643d803SMarc Zyngier 		its_vpe_deschedule(vpe);
3810e643d803SMarc Zyngier 		return 0;
3811e643d803SMarc Zyngier 
38125e2f7642SMarc Zyngier 	case INVALL_VPE:
381340619a2eSMarc Zyngier 		its_vpe_invall(vpe);
38145e2f7642SMarc Zyngier 		return 0;
38155e2f7642SMarc Zyngier 
3816e643d803SMarc Zyngier 	default:
3817e643d803SMarc Zyngier 		return -EINVAL;
3818e643d803SMarc Zyngier 	}
3819e643d803SMarc Zyngier }
3820e643d803SMarc Zyngier 
382120b3d54eSMarc Zyngier static void its_vpe_send_cmd(struct its_vpe *vpe,
382220b3d54eSMarc Zyngier 			     void (*cmd)(struct its_device *, u32))
382320b3d54eSMarc Zyngier {
382420b3d54eSMarc Zyngier 	unsigned long flags;
382520b3d54eSMarc Zyngier 
382620b3d54eSMarc Zyngier 	raw_spin_lock_irqsave(&vpe_proxy.lock, flags);
382720b3d54eSMarc Zyngier 
382820b3d54eSMarc Zyngier 	its_vpe_db_proxy_map_locked(vpe);
382920b3d54eSMarc Zyngier 	cmd(vpe_proxy.dev, vpe->vpe_proxy_event);
383020b3d54eSMarc Zyngier 
383120b3d54eSMarc Zyngier 	raw_spin_unlock_irqrestore(&vpe_proxy.lock, flags);
383220b3d54eSMarc Zyngier }
383320b3d54eSMarc Zyngier 
3834f6a91da7SMarc Zyngier static void its_vpe_send_inv(struct irq_data *d)
3835f6a91da7SMarc Zyngier {
3836f6a91da7SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
383720b3d54eSMarc Zyngier 
383820b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3839f6a91da7SMarc Zyngier 		void __iomem *rdbase;
3840f6a91da7SMarc Zyngier 
3841425c09beSMarc Zyngier 		/* Target the redistributor this VPE is currently known on */
38429058a4e9SMarc Zyngier 		raw_spin_lock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
3843f6a91da7SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
3844425c09beSMarc Zyngier 		gic_write_lpir(d->parent_data->hwirq, rdbase + GICR_INVLPIR);
38452f4f064bSMarc Zyngier 		wait_for_syncr(rdbase);
38469058a4e9SMarc Zyngier 		raw_spin_unlock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
384720b3d54eSMarc Zyngier 	} else {
384820b3d54eSMarc Zyngier 		its_vpe_send_cmd(vpe, its_send_inv);
384920b3d54eSMarc Zyngier 	}
3850f6a91da7SMarc Zyngier }
3851f6a91da7SMarc Zyngier 
3852f6a91da7SMarc Zyngier static void its_vpe_mask_irq(struct irq_data *d)
3853f6a91da7SMarc Zyngier {
3854f6a91da7SMarc Zyngier 	/*
3855f6a91da7SMarc Zyngier 	 * We need to unmask the LPI, which is described by the parent
3856f6a91da7SMarc Zyngier 	 * irq_data. Instead of calling into the parent (which won't
3857f6a91da7SMarc Zyngier 	 * exactly do the right thing, let's simply use the
3858f6a91da7SMarc Zyngier 	 * parent_data pointer. Yes, I'm naughty.
3859f6a91da7SMarc Zyngier 	 */
3860f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
3861f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
3862f6a91da7SMarc Zyngier }
3863f6a91da7SMarc Zyngier 
3864f6a91da7SMarc Zyngier static void its_vpe_unmask_irq(struct irq_data *d)
3865f6a91da7SMarc Zyngier {
3866f6a91da7SMarc Zyngier 	/* Same hack as above... */
3867f6a91da7SMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
3868f6a91da7SMarc Zyngier 	its_vpe_send_inv(d);
3869f6a91da7SMarc Zyngier }
3870f6a91da7SMarc Zyngier 
3871e57a3e28SMarc Zyngier static int its_vpe_set_irqchip_state(struct irq_data *d,
3872e57a3e28SMarc Zyngier 				     enum irqchip_irq_state which,
3873e57a3e28SMarc Zyngier 				     bool state)
3874e57a3e28SMarc Zyngier {
3875e57a3e28SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3876e57a3e28SMarc Zyngier 
3877e57a3e28SMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
3878e57a3e28SMarc Zyngier 		return -EINVAL;
3879e57a3e28SMarc Zyngier 
3880e57a3e28SMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
3881e57a3e28SMarc Zyngier 		void __iomem *rdbase;
3882e57a3e28SMarc Zyngier 
3883e57a3e28SMarc Zyngier 		rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
3884e57a3e28SMarc Zyngier 		if (state) {
3885e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_SETLPIR);
3886e57a3e28SMarc Zyngier 		} else {
3887e57a3e28SMarc Zyngier 			gic_write_lpir(vpe->vpe_db_lpi, rdbase + GICR_CLRLPIR);
38882f4f064bSMarc Zyngier 			wait_for_syncr(rdbase);
3889e57a3e28SMarc Zyngier 		}
3890e57a3e28SMarc Zyngier 	} else {
3891e57a3e28SMarc Zyngier 		if (state)
3892e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_int);
3893e57a3e28SMarc Zyngier 		else
3894e57a3e28SMarc Zyngier 			its_vpe_send_cmd(vpe, its_send_clear);
3895e57a3e28SMarc Zyngier 	}
3896e57a3e28SMarc Zyngier 
3897e57a3e28SMarc Zyngier 	return 0;
3898e57a3e28SMarc Zyngier }
3899e57a3e28SMarc Zyngier 
39007809f701SMarc Zyngier static int its_vpe_retrigger(struct irq_data *d)
39017809f701SMarc Zyngier {
39027809f701SMarc Zyngier 	return !its_vpe_set_irqchip_state(d, IRQCHIP_STATE_PENDING, true);
39037809f701SMarc Zyngier }
39047809f701SMarc Zyngier 
39058fff27aeSMarc Zyngier static struct irq_chip its_vpe_irq_chip = {
39068fff27aeSMarc Zyngier 	.name			= "GICv4-vpe",
3907f6a91da7SMarc Zyngier 	.irq_mask		= its_vpe_mask_irq,
3908f6a91da7SMarc Zyngier 	.irq_unmask		= its_vpe_unmask_irq,
3909f6a91da7SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
39103171a47aSMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
39117809f701SMarc Zyngier 	.irq_retrigger		= its_vpe_retrigger,
3912e57a3e28SMarc Zyngier 	.irq_set_irqchip_state	= its_vpe_set_irqchip_state,
3913e643d803SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_set_vcpu_affinity,
39148fff27aeSMarc Zyngier };
39158fff27aeSMarc Zyngier 
3916d97c97baSMarc Zyngier static struct its_node *find_4_1_its(void)
3917d97c97baSMarc Zyngier {
3918d97c97baSMarc Zyngier 	static struct its_node *its = NULL;
3919d97c97baSMarc Zyngier 
3920d97c97baSMarc Zyngier 	if (!its) {
3921d97c97baSMarc Zyngier 		list_for_each_entry(its, &its_nodes, entry) {
3922d97c97baSMarc Zyngier 			if (is_v4_1(its))
3923d97c97baSMarc Zyngier 				return its;
3924d97c97baSMarc Zyngier 		}
3925d97c97baSMarc Zyngier 
3926d97c97baSMarc Zyngier 		/* Oops? */
3927d97c97baSMarc Zyngier 		its = NULL;
3928d97c97baSMarc Zyngier 	}
3929d97c97baSMarc Zyngier 
3930d97c97baSMarc Zyngier 	return its;
3931d97c97baSMarc Zyngier }
3932d97c97baSMarc Zyngier 
3933d97c97baSMarc Zyngier static void its_vpe_4_1_send_inv(struct irq_data *d)
3934d97c97baSMarc Zyngier {
3935d97c97baSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
3936d97c97baSMarc Zyngier 	struct its_node *its;
3937d97c97baSMarc Zyngier 
3938d97c97baSMarc Zyngier 	/*
3939d97c97baSMarc Zyngier 	 * GICv4.1 wants doorbells to be invalidated using the
3940d97c97baSMarc Zyngier 	 * INVDB command in order to be broadcast to all RDs. Send
3941d97c97baSMarc Zyngier 	 * it to the first valid ITS, and let the HW do its magic.
3942d97c97baSMarc Zyngier 	 */
3943d97c97baSMarc Zyngier 	its = find_4_1_its();
3944d97c97baSMarc Zyngier 	if (its)
3945d97c97baSMarc Zyngier 		its_send_invdb(its, vpe);
3946d97c97baSMarc Zyngier }
3947d97c97baSMarc Zyngier 
3948d97c97baSMarc Zyngier static void its_vpe_4_1_mask_irq(struct irq_data *d)
3949d97c97baSMarc Zyngier {
3950d97c97baSMarc Zyngier 	lpi_write_config(d->parent_data, LPI_PROP_ENABLED, 0);
3951d97c97baSMarc Zyngier 	its_vpe_4_1_send_inv(d);
3952d97c97baSMarc Zyngier }
3953d97c97baSMarc Zyngier 
3954d97c97baSMarc Zyngier static void its_vpe_4_1_unmask_irq(struct irq_data *d)
3955d97c97baSMarc Zyngier {
3956d97c97baSMarc Zyngier 	lpi_write_config(d->parent_data, 0, LPI_PROP_ENABLED);
3957d97c97baSMarc Zyngier 	its_vpe_4_1_send_inv(d);
3958d97c97baSMarc Zyngier }
3959d97c97baSMarc Zyngier 
396091bf6395SMarc Zyngier static void its_vpe_4_1_schedule(struct its_vpe *vpe,
396191bf6395SMarc Zyngier 				 struct its_cmd_info *info)
396291bf6395SMarc Zyngier {
396391bf6395SMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
396491bf6395SMarc Zyngier 	u64 val = 0;
396591bf6395SMarc Zyngier 
396691bf6395SMarc Zyngier 	/* Schedule the VPE */
396791bf6395SMarc Zyngier 	val |= GICR_VPENDBASER_Valid;
396891bf6395SMarc Zyngier 	val |= info->g0en ? GICR_VPENDBASER_4_1_VGRP0EN : 0;
396991bf6395SMarc Zyngier 	val |= info->g1en ? GICR_VPENDBASER_4_1_VGRP1EN : 0;
397091bf6395SMarc Zyngier 	val |= FIELD_PREP(GICR_VPENDBASER_4_1_VPEID, vpe->vpe_id);
397191bf6395SMarc Zyngier 
39725186a6ccSZenghui Yu 	gicr_write_vpendbaser(val, vlpi_base + GICR_VPENDBASER);
397396806229SMarc Zyngier 
397496806229SMarc Zyngier 	its_wait_vpt_parse_complete();
397591bf6395SMarc Zyngier }
397691bf6395SMarc Zyngier 
3977e64fab1aSMarc Zyngier static void its_vpe_4_1_deschedule(struct its_vpe *vpe,
3978e64fab1aSMarc Zyngier 				   struct its_cmd_info *info)
3979e64fab1aSMarc Zyngier {
3980e64fab1aSMarc Zyngier 	void __iomem *vlpi_base = gic_data_rdist_vlpi_base();
3981e64fab1aSMarc Zyngier 	u64 val;
3982e64fab1aSMarc Zyngier 
3983e64fab1aSMarc Zyngier 	if (info->req_db) {
3984e64fab1aSMarc Zyngier 		/*
3985e64fab1aSMarc Zyngier 		 * vPE is going to block: make the vPE non-resident with
3986e64fab1aSMarc Zyngier 		 * PendingLast clear and DB set. The GIC guarantees that if
3987e64fab1aSMarc Zyngier 		 * we read-back PendingLast clear, then a doorbell will be
3988e64fab1aSMarc Zyngier 		 * delivered when an interrupt comes.
3989e64fab1aSMarc Zyngier 		 */
3990e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base,
3991e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_PendingLast,
3992e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_4_1_DB);
3993e64fab1aSMarc Zyngier 		vpe->pending_last = !!(val & GICR_VPENDBASER_PendingLast);
3994e64fab1aSMarc Zyngier 	} else {
3995e64fab1aSMarc Zyngier 		/*
3996e64fab1aSMarc Zyngier 		 * We're not blocking, so just make the vPE non-resident
3997e64fab1aSMarc Zyngier 		 * with PendingLast set, indicating that we'll be back.
3998e64fab1aSMarc Zyngier 		 */
3999e64fab1aSMarc Zyngier 		val = its_clear_vpend_valid(vlpi_base,
4000e64fab1aSMarc Zyngier 					    0,
4001e64fab1aSMarc Zyngier 					    GICR_VPENDBASER_PendingLast);
4002e64fab1aSMarc Zyngier 		vpe->pending_last = true;
4003e64fab1aSMarc Zyngier 	}
4004e64fab1aSMarc Zyngier }
4005e64fab1aSMarc Zyngier 
4006b4a4bd0fSMarc Zyngier static void its_vpe_4_1_invall(struct its_vpe *vpe)
4007b4a4bd0fSMarc Zyngier {
4008b4a4bd0fSMarc Zyngier 	void __iomem *rdbase;
4009b4a4bd0fSMarc Zyngier 	u64 val;
4010b4a4bd0fSMarc Zyngier 
4011b4a4bd0fSMarc Zyngier 	val  = GICR_INVALLR_V;
4012b4a4bd0fSMarc Zyngier 	val |= FIELD_PREP(GICR_INVALLR_VPEID, vpe->vpe_id);
4013b4a4bd0fSMarc Zyngier 
4014b4a4bd0fSMarc Zyngier 	/* Target the redistributor this vPE is currently known on */
40159058a4e9SMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
4016b4a4bd0fSMarc Zyngier 	rdbase = per_cpu_ptr(gic_rdists->rdist, vpe->col_idx)->rd_base;
4017b4a4bd0fSMarc Zyngier 	gic_write_lpir(val, rdbase + GICR_INVALLR);
4018b978c25fSZenghui Yu 
4019b978c25fSZenghui Yu 	wait_for_syncr(rdbase);
40209058a4e9SMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(vpe->col_idx)->rd_lock);
4021b4a4bd0fSMarc Zyngier }
4022b4a4bd0fSMarc Zyngier 
402329c647f3SMarc Zyngier static int its_vpe_4_1_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
402429c647f3SMarc Zyngier {
402591bf6395SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
402629c647f3SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
402729c647f3SMarc Zyngier 
402829c647f3SMarc Zyngier 	switch (info->cmd_type) {
402929c647f3SMarc Zyngier 	case SCHEDULE_VPE:
403091bf6395SMarc Zyngier 		its_vpe_4_1_schedule(vpe, info);
403129c647f3SMarc Zyngier 		return 0;
403229c647f3SMarc Zyngier 
403329c647f3SMarc Zyngier 	case DESCHEDULE_VPE:
4034e64fab1aSMarc Zyngier 		its_vpe_4_1_deschedule(vpe, info);
403529c647f3SMarc Zyngier 		return 0;
403629c647f3SMarc Zyngier 
403729c647f3SMarc Zyngier 	case INVALL_VPE:
4038b4a4bd0fSMarc Zyngier 		its_vpe_4_1_invall(vpe);
403929c647f3SMarc Zyngier 		return 0;
404029c647f3SMarc Zyngier 
404129c647f3SMarc Zyngier 	default:
404229c647f3SMarc Zyngier 		return -EINVAL;
404329c647f3SMarc Zyngier 	}
404429c647f3SMarc Zyngier }
404529c647f3SMarc Zyngier 
404629c647f3SMarc Zyngier static struct irq_chip its_vpe_4_1_irq_chip = {
404729c647f3SMarc Zyngier 	.name			= "GICv4.1-vpe",
4048d97c97baSMarc Zyngier 	.irq_mask		= its_vpe_4_1_mask_irq,
4049d97c97baSMarc Zyngier 	.irq_unmask		= its_vpe_4_1_unmask_irq,
405029c647f3SMarc Zyngier 	.irq_eoi		= irq_chip_eoi_parent,
405129c647f3SMarc Zyngier 	.irq_set_affinity	= its_vpe_set_affinity,
405229c647f3SMarc Zyngier 	.irq_set_vcpu_affinity	= its_vpe_4_1_set_vcpu_affinity,
405329c647f3SMarc Zyngier };
405429c647f3SMarc Zyngier 
4055e252cf8aSMarc Zyngier static void its_configure_sgi(struct irq_data *d, bool clear)
4056e252cf8aSMarc Zyngier {
4057e252cf8aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4058e252cf8aSMarc Zyngier 	struct its_cmd_desc desc;
4059e252cf8aSMarc Zyngier 
4060e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.vpe = vpe;
4061e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.sgi = d->hwirq;
4062e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.priority = vpe->sgi_config[d->hwirq].priority;
4063e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.enable = vpe->sgi_config[d->hwirq].enabled;
4064e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.group = vpe->sgi_config[d->hwirq].group;
4065e252cf8aSMarc Zyngier 	desc.its_vsgi_cmd.clear = clear;
4066e252cf8aSMarc Zyngier 
4067e252cf8aSMarc Zyngier 	/*
4068e252cf8aSMarc Zyngier 	 * GICv4.1 allows us to send VSGI commands to any ITS as long as the
4069e252cf8aSMarc Zyngier 	 * destination VPE is mapped there. Since we map them eagerly at
4070e252cf8aSMarc Zyngier 	 * activation time, we're pretty sure the first GICv4.1 ITS will do.
4071e252cf8aSMarc Zyngier 	 */
4072e252cf8aSMarc Zyngier 	its_send_single_vcommand(find_4_1_its(), its_build_vsgi_cmd, &desc);
4073e252cf8aSMarc Zyngier }
4074e252cf8aSMarc Zyngier 
4075b4e8d644SMarc Zyngier static void its_sgi_mask_irq(struct irq_data *d)
4076b4e8d644SMarc Zyngier {
4077b4e8d644SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4078b4e8d644SMarc Zyngier 
4079b4e8d644SMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = false;
4080b4e8d644SMarc Zyngier 	its_configure_sgi(d, false);
4081b4e8d644SMarc Zyngier }
4082b4e8d644SMarc Zyngier 
4083b4e8d644SMarc Zyngier static void its_sgi_unmask_irq(struct irq_data *d)
4084b4e8d644SMarc Zyngier {
4085b4e8d644SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4086b4e8d644SMarc Zyngier 
4087b4e8d644SMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = true;
4088b4e8d644SMarc Zyngier 	its_configure_sgi(d, false);
4089b4e8d644SMarc Zyngier }
4090b4e8d644SMarc Zyngier 
4091166cba71SMarc Zyngier static int its_sgi_set_affinity(struct irq_data *d,
4092166cba71SMarc Zyngier 				const struct cpumask *mask_val,
4093166cba71SMarc Zyngier 				bool force)
4094166cba71SMarc Zyngier {
4095166cba71SMarc Zyngier 	/*
4096166cba71SMarc Zyngier 	 * There is no notion of affinity for virtual SGIs, at least
4097166cba71SMarc Zyngier 	 * not on the host (since they can only be targetting a vPE).
4098166cba71SMarc Zyngier 	 * Tell the kernel we've done whatever it asked for.
4099166cba71SMarc Zyngier 	 */
41004b2dfe1eSMarc Zyngier 	irq_data_update_effective_affinity(d, mask_val);
4101166cba71SMarc Zyngier 	return IRQ_SET_MASK_OK;
4102166cba71SMarc Zyngier }
4103166cba71SMarc Zyngier 
41047017ff0eSMarc Zyngier static int its_sgi_set_irqchip_state(struct irq_data *d,
41057017ff0eSMarc Zyngier 				     enum irqchip_irq_state which,
41067017ff0eSMarc Zyngier 				     bool state)
41077017ff0eSMarc Zyngier {
41087017ff0eSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
41097017ff0eSMarc Zyngier 		return -EINVAL;
41107017ff0eSMarc Zyngier 
41117017ff0eSMarc Zyngier 	if (state) {
41127017ff0eSMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
41137017ff0eSMarc Zyngier 		struct its_node *its = find_4_1_its();
41147017ff0eSMarc Zyngier 		u64 val;
41157017ff0eSMarc Zyngier 
41167017ff0eSMarc Zyngier 		val  = FIELD_PREP(GITS_SGIR_VPEID, vpe->vpe_id);
41177017ff0eSMarc Zyngier 		val |= FIELD_PREP(GITS_SGIR_VINTID, d->hwirq);
41187017ff0eSMarc Zyngier 		writeq_relaxed(val, its->sgir_base + GITS_SGIR - SZ_128K);
41197017ff0eSMarc Zyngier 	} else {
41207017ff0eSMarc Zyngier 		its_configure_sgi(d, true);
41217017ff0eSMarc Zyngier 	}
41227017ff0eSMarc Zyngier 
41237017ff0eSMarc Zyngier 	return 0;
41247017ff0eSMarc Zyngier }
41257017ff0eSMarc Zyngier 
41267017ff0eSMarc Zyngier static int its_sgi_get_irqchip_state(struct irq_data *d,
41277017ff0eSMarc Zyngier 				     enum irqchip_irq_state which, bool *val)
41287017ff0eSMarc Zyngier {
41297017ff0eSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
41307017ff0eSMarc Zyngier 	void __iomem *base;
41317017ff0eSMarc Zyngier 	unsigned long flags;
41327017ff0eSMarc Zyngier 	u32 count = 1000000;	/* 1s! */
41337017ff0eSMarc Zyngier 	u32 status;
41347017ff0eSMarc Zyngier 	int cpu;
41357017ff0eSMarc Zyngier 
41367017ff0eSMarc Zyngier 	if (which != IRQCHIP_STATE_PENDING)
41377017ff0eSMarc Zyngier 		return -EINVAL;
41387017ff0eSMarc Zyngier 
41397017ff0eSMarc Zyngier 	/*
41407017ff0eSMarc Zyngier 	 * Locking galore! We can race against two different events:
41417017ff0eSMarc Zyngier 	 *
41427017ff0eSMarc Zyngier 	 * - Concurent vPE affinity change: we must make sure it cannot
41437017ff0eSMarc Zyngier 	 *   happen, or we'll talk to the wrong redistributor. This is
41447017ff0eSMarc Zyngier 	 *   identical to what happens with vLPIs.
41457017ff0eSMarc Zyngier 	 *
41467017ff0eSMarc Zyngier 	 * - Concurrent VSGIPENDR access: As it involves accessing two
41477017ff0eSMarc Zyngier 	 *   MMIO registers, this must be made atomic one way or another.
41487017ff0eSMarc Zyngier 	 */
41497017ff0eSMarc Zyngier 	cpu = vpe_to_cpuid_lock(vpe, &flags);
41507017ff0eSMarc Zyngier 	raw_spin_lock(&gic_data_rdist_cpu(cpu)->rd_lock);
41517017ff0eSMarc Zyngier 	base = gic_data_rdist_cpu(cpu)->rd_base + SZ_128K;
41527017ff0eSMarc Zyngier 	writel_relaxed(vpe->vpe_id, base + GICR_VSGIR);
41537017ff0eSMarc Zyngier 	do {
41547017ff0eSMarc Zyngier 		status = readl_relaxed(base + GICR_VSGIPENDR);
41557017ff0eSMarc Zyngier 		if (!(status & GICR_VSGIPENDR_BUSY))
41567017ff0eSMarc Zyngier 			goto out;
41577017ff0eSMarc Zyngier 
41587017ff0eSMarc Zyngier 		count--;
41597017ff0eSMarc Zyngier 		if (!count) {
41607017ff0eSMarc Zyngier 			pr_err_ratelimited("Unable to get SGI status\n");
41617017ff0eSMarc Zyngier 			goto out;
41627017ff0eSMarc Zyngier 		}
41637017ff0eSMarc Zyngier 		cpu_relax();
41647017ff0eSMarc Zyngier 		udelay(1);
41657017ff0eSMarc Zyngier 	} while (count);
41667017ff0eSMarc Zyngier 
41677017ff0eSMarc Zyngier out:
41687017ff0eSMarc Zyngier 	raw_spin_unlock(&gic_data_rdist_cpu(cpu)->rd_lock);
41697017ff0eSMarc Zyngier 	vpe_to_cpuid_unlock(vpe, flags);
41707017ff0eSMarc Zyngier 
41717017ff0eSMarc Zyngier 	if (!count)
41727017ff0eSMarc Zyngier 		return -ENXIO;
41737017ff0eSMarc Zyngier 
41747017ff0eSMarc Zyngier 	*val = !!(status & (1 << d->hwirq));
41757017ff0eSMarc Zyngier 
41767017ff0eSMarc Zyngier 	return 0;
41777017ff0eSMarc Zyngier }
41787017ff0eSMarc Zyngier 
417905d32df1SMarc Zyngier static int its_sgi_set_vcpu_affinity(struct irq_data *d, void *vcpu_info)
418005d32df1SMarc Zyngier {
418105d32df1SMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
418205d32df1SMarc Zyngier 	struct its_cmd_info *info = vcpu_info;
418305d32df1SMarc Zyngier 
418405d32df1SMarc Zyngier 	switch (info->cmd_type) {
418505d32df1SMarc Zyngier 	case PROP_UPDATE_VSGI:
418605d32df1SMarc Zyngier 		vpe->sgi_config[d->hwirq].priority = info->priority;
418705d32df1SMarc Zyngier 		vpe->sgi_config[d->hwirq].group = info->group;
418805d32df1SMarc Zyngier 		its_configure_sgi(d, false);
418905d32df1SMarc Zyngier 		return 0;
419005d32df1SMarc Zyngier 
419105d32df1SMarc Zyngier 	default:
419205d32df1SMarc Zyngier 		return -EINVAL;
419305d32df1SMarc Zyngier 	}
419405d32df1SMarc Zyngier }
419505d32df1SMarc Zyngier 
4196166cba71SMarc Zyngier static struct irq_chip its_sgi_irq_chip = {
4197166cba71SMarc Zyngier 	.name			= "GICv4.1-sgi",
4198b4e8d644SMarc Zyngier 	.irq_mask		= its_sgi_mask_irq,
4199b4e8d644SMarc Zyngier 	.irq_unmask		= its_sgi_unmask_irq,
4200166cba71SMarc Zyngier 	.irq_set_affinity	= its_sgi_set_affinity,
42017017ff0eSMarc Zyngier 	.irq_set_irqchip_state	= its_sgi_set_irqchip_state,
42027017ff0eSMarc Zyngier 	.irq_get_irqchip_state	= its_sgi_get_irqchip_state,
420305d32df1SMarc Zyngier 	.irq_set_vcpu_affinity	= its_sgi_set_vcpu_affinity,
4204166cba71SMarc Zyngier };
4205166cba71SMarc Zyngier 
4206166cba71SMarc Zyngier static int its_sgi_irq_domain_alloc(struct irq_domain *domain,
4207166cba71SMarc Zyngier 				    unsigned int virq, unsigned int nr_irqs,
4208166cba71SMarc Zyngier 				    void *args)
4209166cba71SMarc Zyngier {
4210166cba71SMarc Zyngier 	struct its_vpe *vpe = args;
4211166cba71SMarc Zyngier 	int i;
4212166cba71SMarc Zyngier 
4213166cba71SMarc Zyngier 	/* Yes, we do want 16 SGIs */
4214166cba71SMarc Zyngier 	WARN_ON(nr_irqs != 16);
4215166cba71SMarc Zyngier 
4216166cba71SMarc Zyngier 	for (i = 0; i < 16; i++) {
4217166cba71SMarc Zyngier 		vpe->sgi_config[i].priority = 0;
4218166cba71SMarc Zyngier 		vpe->sgi_config[i].enabled = false;
4219166cba71SMarc Zyngier 		vpe->sgi_config[i].group = false;
4220166cba71SMarc Zyngier 
4221166cba71SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
4222166cba71SMarc Zyngier 					      &its_sgi_irq_chip, vpe);
4223166cba71SMarc Zyngier 		irq_set_status_flags(virq + i, IRQ_DISABLE_UNLAZY);
4224166cba71SMarc Zyngier 	}
4225166cba71SMarc Zyngier 
4226166cba71SMarc Zyngier 	return 0;
4227166cba71SMarc Zyngier }
4228166cba71SMarc Zyngier 
4229166cba71SMarc Zyngier static void its_sgi_irq_domain_free(struct irq_domain *domain,
4230166cba71SMarc Zyngier 				    unsigned int virq,
4231166cba71SMarc Zyngier 				    unsigned int nr_irqs)
4232166cba71SMarc Zyngier {
4233166cba71SMarc Zyngier 	/* Nothing to do */
4234166cba71SMarc Zyngier }
4235166cba71SMarc Zyngier 
4236166cba71SMarc Zyngier static int its_sgi_irq_domain_activate(struct irq_domain *domain,
4237166cba71SMarc Zyngier 				       struct irq_data *d, bool reserve)
4238166cba71SMarc Zyngier {
4239e252cf8aSMarc Zyngier 	/* Write out the initial SGI configuration */
4240e252cf8aSMarc Zyngier 	its_configure_sgi(d, false);
4241166cba71SMarc Zyngier 	return 0;
4242166cba71SMarc Zyngier }
4243166cba71SMarc Zyngier 
4244166cba71SMarc Zyngier static void its_sgi_irq_domain_deactivate(struct irq_domain *domain,
4245166cba71SMarc Zyngier 					  struct irq_data *d)
4246166cba71SMarc Zyngier {
4247e252cf8aSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
4248e252cf8aSMarc Zyngier 
4249e252cf8aSMarc Zyngier 	/*
4250e252cf8aSMarc Zyngier 	 * The VSGI command is awkward:
4251e252cf8aSMarc Zyngier 	 *
4252e252cf8aSMarc Zyngier 	 * - To change the configuration, CLEAR must be set to false,
4253e252cf8aSMarc Zyngier 	 *   leaving the pending bit unchanged.
4254e252cf8aSMarc Zyngier 	 * - To clear the pending bit, CLEAR must be set to true, leaving
4255e252cf8aSMarc Zyngier 	 *   the configuration unchanged.
4256e252cf8aSMarc Zyngier 	 *
4257e252cf8aSMarc Zyngier 	 * You just can't do both at once, hence the two commands below.
4258e252cf8aSMarc Zyngier 	 */
4259e252cf8aSMarc Zyngier 	vpe->sgi_config[d->hwirq].enabled = false;
4260e252cf8aSMarc Zyngier 	its_configure_sgi(d, false);
4261e252cf8aSMarc Zyngier 	its_configure_sgi(d, true);
4262166cba71SMarc Zyngier }
4263166cba71SMarc Zyngier 
4264166cba71SMarc Zyngier static const struct irq_domain_ops its_sgi_domain_ops = {
4265166cba71SMarc Zyngier 	.alloc		= its_sgi_irq_domain_alloc,
4266166cba71SMarc Zyngier 	.free		= its_sgi_irq_domain_free,
4267166cba71SMarc Zyngier 	.activate	= its_sgi_irq_domain_activate,
4268166cba71SMarc Zyngier 	.deactivate	= its_sgi_irq_domain_deactivate,
4269166cba71SMarc Zyngier };
4270166cba71SMarc Zyngier 
42717d75bbb4SMarc Zyngier static int its_vpe_id_alloc(void)
42727d75bbb4SMarc Zyngier {
427332bd44dcSShanker Donthineni 	return ida_simple_get(&its_vpeid_ida, 0, ITS_MAX_VPEID, GFP_KERNEL);
42747d75bbb4SMarc Zyngier }
42757d75bbb4SMarc Zyngier 
42767d75bbb4SMarc Zyngier static void its_vpe_id_free(u16 id)
42777d75bbb4SMarc Zyngier {
42787d75bbb4SMarc Zyngier 	ida_simple_remove(&its_vpeid_ida, id);
42797d75bbb4SMarc Zyngier }
42807d75bbb4SMarc Zyngier 
42817d75bbb4SMarc Zyngier static int its_vpe_init(struct its_vpe *vpe)
42827d75bbb4SMarc Zyngier {
42837d75bbb4SMarc Zyngier 	struct page *vpt_page;
42847d75bbb4SMarc Zyngier 	int vpe_id;
42857d75bbb4SMarc Zyngier 
42867d75bbb4SMarc Zyngier 	/* Allocate vpe_id */
42877d75bbb4SMarc Zyngier 	vpe_id = its_vpe_id_alloc();
42887d75bbb4SMarc Zyngier 	if (vpe_id < 0)
42897d75bbb4SMarc Zyngier 		return vpe_id;
42907d75bbb4SMarc Zyngier 
42917d75bbb4SMarc Zyngier 	/* Allocate VPT */
42927d75bbb4SMarc Zyngier 	vpt_page = its_allocate_pending_table(GFP_KERNEL);
42937d75bbb4SMarc Zyngier 	if (!vpt_page) {
42947d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
42957d75bbb4SMarc Zyngier 		return -ENOMEM;
42967d75bbb4SMarc Zyngier 	}
42977d75bbb4SMarc Zyngier 
42987d75bbb4SMarc Zyngier 	if (!its_alloc_vpe_table(vpe_id)) {
42997d75bbb4SMarc Zyngier 		its_vpe_id_free(vpe_id);
430034f8eb92SNianyao Tang 		its_free_pending_table(vpt_page);
43017d75bbb4SMarc Zyngier 		return -ENOMEM;
43027d75bbb4SMarc Zyngier 	}
43037d75bbb4SMarc Zyngier 
4304f3a05921SMarc Zyngier 	raw_spin_lock_init(&vpe->vpe_lock);
43057d75bbb4SMarc Zyngier 	vpe->vpe_id = vpe_id;
43067d75bbb4SMarc Zyngier 	vpe->vpt_page = vpt_page;
430764edfaa9SMarc Zyngier 	if (gic_rdists->has_rvpeid)
430864edfaa9SMarc Zyngier 		atomic_set(&vpe->vmapp_count, 0);
430964edfaa9SMarc Zyngier 	else
431020b3d54eSMarc Zyngier 		vpe->vpe_proxy_event = -1;
43117d75bbb4SMarc Zyngier 
43127d75bbb4SMarc Zyngier 	return 0;
43137d75bbb4SMarc Zyngier }
43147d75bbb4SMarc Zyngier 
43157d75bbb4SMarc Zyngier static void its_vpe_teardown(struct its_vpe *vpe)
43167d75bbb4SMarc Zyngier {
431720b3d54eSMarc Zyngier 	its_vpe_db_proxy_unmap(vpe);
43187d75bbb4SMarc Zyngier 	its_vpe_id_free(vpe->vpe_id);
43197d75bbb4SMarc Zyngier 	its_free_pending_table(vpe->vpt_page);
43207d75bbb4SMarc Zyngier }
43217d75bbb4SMarc Zyngier 
43227d75bbb4SMarc Zyngier static void its_vpe_irq_domain_free(struct irq_domain *domain,
43237d75bbb4SMarc Zyngier 				    unsigned int virq,
43247d75bbb4SMarc Zyngier 				    unsigned int nr_irqs)
43257d75bbb4SMarc Zyngier {
43267d75bbb4SMarc Zyngier 	struct its_vm *vm = domain->host_data;
43277d75bbb4SMarc Zyngier 	int i;
43287d75bbb4SMarc Zyngier 
43297d75bbb4SMarc Zyngier 	irq_domain_free_irqs_parent(domain, virq, nr_irqs);
43307d75bbb4SMarc Zyngier 
43317d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
43327d75bbb4SMarc Zyngier 		struct irq_data *data = irq_domain_get_irq_data(domain,
43337d75bbb4SMarc Zyngier 								virq + i);
43347d75bbb4SMarc Zyngier 		struct its_vpe *vpe = irq_data_get_irq_chip_data(data);
43357d75bbb4SMarc Zyngier 
43367d75bbb4SMarc Zyngier 		BUG_ON(vm != vpe->its_vm);
43377d75bbb4SMarc Zyngier 
43387d75bbb4SMarc Zyngier 		clear_bit(data->hwirq, vm->db_bitmap);
43397d75bbb4SMarc Zyngier 		its_vpe_teardown(vpe);
43407d75bbb4SMarc Zyngier 		irq_domain_reset_irq_data(data);
43417d75bbb4SMarc Zyngier 	}
43427d75bbb4SMarc Zyngier 
43437d75bbb4SMarc Zyngier 	if (bitmap_empty(vm->db_bitmap, vm->nr_db_lpis)) {
434438dd7c49SMarc Zyngier 		its_lpi_free(vm->db_bitmap, vm->db_lpi_base, vm->nr_db_lpis);
43457d75bbb4SMarc Zyngier 		its_free_prop_table(vm->vprop_page);
43467d75bbb4SMarc Zyngier 	}
43477d75bbb4SMarc Zyngier }
43487d75bbb4SMarc Zyngier 
43497d75bbb4SMarc Zyngier static int its_vpe_irq_domain_alloc(struct irq_domain *domain, unsigned int virq,
43507d75bbb4SMarc Zyngier 				    unsigned int nr_irqs, void *args)
43517d75bbb4SMarc Zyngier {
435229c647f3SMarc Zyngier 	struct irq_chip *irqchip = &its_vpe_irq_chip;
43537d75bbb4SMarc Zyngier 	struct its_vm *vm = args;
43547d75bbb4SMarc Zyngier 	unsigned long *bitmap;
43557d75bbb4SMarc Zyngier 	struct page *vprop_page;
43567d75bbb4SMarc Zyngier 	int base, nr_ids, i, err = 0;
43577d75bbb4SMarc Zyngier 
43587d75bbb4SMarc Zyngier 	BUG_ON(!vm);
43597d75bbb4SMarc Zyngier 
436038dd7c49SMarc Zyngier 	bitmap = its_lpi_alloc(roundup_pow_of_two(nr_irqs), &base, &nr_ids);
43617d75bbb4SMarc Zyngier 	if (!bitmap)
43627d75bbb4SMarc Zyngier 		return -ENOMEM;
43637d75bbb4SMarc Zyngier 
43647d75bbb4SMarc Zyngier 	if (nr_ids < nr_irqs) {
436538dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
43667d75bbb4SMarc Zyngier 		return -ENOMEM;
43677d75bbb4SMarc Zyngier 	}
43687d75bbb4SMarc Zyngier 
43697d75bbb4SMarc Zyngier 	vprop_page = its_allocate_prop_table(GFP_KERNEL);
43707d75bbb4SMarc Zyngier 	if (!vprop_page) {
437138dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
43727d75bbb4SMarc Zyngier 		return -ENOMEM;
43737d75bbb4SMarc Zyngier 	}
43747d75bbb4SMarc Zyngier 
43757d75bbb4SMarc Zyngier 	vm->db_bitmap = bitmap;
43767d75bbb4SMarc Zyngier 	vm->db_lpi_base = base;
43777d75bbb4SMarc Zyngier 	vm->nr_db_lpis = nr_ids;
43787d75bbb4SMarc Zyngier 	vm->vprop_page = vprop_page;
43797d75bbb4SMarc Zyngier 
438029c647f3SMarc Zyngier 	if (gic_rdists->has_rvpeid)
438129c647f3SMarc Zyngier 		irqchip = &its_vpe_4_1_irq_chip;
438229c647f3SMarc Zyngier 
43837d75bbb4SMarc Zyngier 	for (i = 0; i < nr_irqs; i++) {
43847d75bbb4SMarc Zyngier 		vm->vpes[i]->vpe_db_lpi = base + i;
43857d75bbb4SMarc Zyngier 		err = its_vpe_init(vm->vpes[i]);
43867d75bbb4SMarc Zyngier 		if (err)
43877d75bbb4SMarc Zyngier 			break;
43887d75bbb4SMarc Zyngier 		err = its_irq_gic_domain_alloc(domain, virq + i,
43897d75bbb4SMarc Zyngier 					       vm->vpes[i]->vpe_db_lpi);
43907d75bbb4SMarc Zyngier 		if (err)
43917d75bbb4SMarc Zyngier 			break;
43927d75bbb4SMarc Zyngier 		irq_domain_set_hwirq_and_chip(domain, virq + i, i,
439329c647f3SMarc Zyngier 					      irqchip, vm->vpes[i]);
43947d75bbb4SMarc Zyngier 		set_bit(i, bitmap);
43957d75bbb4SMarc Zyngier 	}
43967d75bbb4SMarc Zyngier 
43977d75bbb4SMarc Zyngier 	if (err) {
43987d75bbb4SMarc Zyngier 		if (i > 0)
43997d75bbb4SMarc Zyngier 			its_vpe_irq_domain_free(domain, virq, i - 1);
44007d75bbb4SMarc Zyngier 
440138dd7c49SMarc Zyngier 		its_lpi_free(bitmap, base, nr_ids);
44027d75bbb4SMarc Zyngier 		its_free_prop_table(vprop_page);
44037d75bbb4SMarc Zyngier 	}
44047d75bbb4SMarc Zyngier 
44057d75bbb4SMarc Zyngier 	return err;
44067d75bbb4SMarc Zyngier }
44077d75bbb4SMarc Zyngier 
440872491643SThomas Gleixner static int its_vpe_irq_domain_activate(struct irq_domain *domain,
4409702cb0a0SThomas Gleixner 				       struct irq_data *d, bool reserve)
4410eb78192bSMarc Zyngier {
4411eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
441240619a2eSMarc Zyngier 	struct its_node *its;
4413eb78192bSMarc Zyngier 
4414009384b3SMarc Zyngier 	/*
4415009384b3SMarc Zyngier 	 * If we use the list map, we issue VMAPP on demand... Unless
4416009384b3SMarc Zyngier 	 * we're on a GICv4.1 and we eagerly map the VPE on all ITSs
4417009384b3SMarc Zyngier 	 * so that VSGIs can work.
4418009384b3SMarc Zyngier 	 */
4419009384b3SMarc Zyngier 	if (!gic_requires_eager_mapping())
44206ef930f2SMarc Zyngier 		return 0;
4421eb78192bSMarc Zyngier 
4422eb78192bSMarc Zyngier 	/* Map the VPE to the first possible CPU */
4423eb78192bSMarc Zyngier 	vpe->col_idx = cpumask_first(cpu_online_mask);
442440619a2eSMarc Zyngier 
442540619a2eSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
44260dd57fedSMarc Zyngier 		if (!is_v4(its))
442740619a2eSMarc Zyngier 			continue;
442840619a2eSMarc Zyngier 
442975fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, true);
443040619a2eSMarc Zyngier 		its_send_vinvall(its, vpe);
443140619a2eSMarc Zyngier 	}
443240619a2eSMarc Zyngier 
443344c4c25eSMarc Zyngier 	irq_data_update_effective_affinity(d, cpumask_of(vpe->col_idx));
443444c4c25eSMarc Zyngier 
443572491643SThomas Gleixner 	return 0;
4436eb78192bSMarc Zyngier }
4437eb78192bSMarc Zyngier 
4438eb78192bSMarc Zyngier static void its_vpe_irq_domain_deactivate(struct irq_domain *domain,
4439eb78192bSMarc Zyngier 					  struct irq_data *d)
4440eb78192bSMarc Zyngier {
4441eb78192bSMarc Zyngier 	struct its_vpe *vpe = irq_data_get_irq_chip_data(d);
444275fd951bSMarc Zyngier 	struct its_node *its;
4443eb78192bSMarc Zyngier 
44442247e1bfSMarc Zyngier 	/*
4445009384b3SMarc Zyngier 	 * If we use the list map on GICv4.0, we unmap the VPE once no
4446009384b3SMarc Zyngier 	 * VLPIs are associated with the VM.
44472247e1bfSMarc Zyngier 	 */
4448009384b3SMarc Zyngier 	if (!gic_requires_eager_mapping())
44492247e1bfSMarc Zyngier 		return;
44502247e1bfSMarc Zyngier 
445175fd951bSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
44520dd57fedSMarc Zyngier 		if (!is_v4(its))
445375fd951bSMarc Zyngier 			continue;
445475fd951bSMarc Zyngier 
445575fd951bSMarc Zyngier 		its_send_vmapp(its, vpe, false);
445675fd951bSMarc Zyngier 	}
4457eb78192bSMarc Zyngier }
4458eb78192bSMarc Zyngier 
44598fff27aeSMarc Zyngier static const struct irq_domain_ops its_vpe_domain_ops = {
44607d75bbb4SMarc Zyngier 	.alloc			= its_vpe_irq_domain_alloc,
44617d75bbb4SMarc Zyngier 	.free			= its_vpe_irq_domain_free,
4462eb78192bSMarc Zyngier 	.activate		= its_vpe_irq_domain_activate,
4463eb78192bSMarc Zyngier 	.deactivate		= its_vpe_irq_domain_deactivate,
44648fff27aeSMarc Zyngier };
44658fff27aeSMarc Zyngier 
44664559fbb3SYun Wu static int its_force_quiescent(void __iomem *base)
44674559fbb3SYun Wu {
44684559fbb3SYun Wu 	u32 count = 1000000;	/* 1s */
44694559fbb3SYun Wu 	u32 val;
44704559fbb3SYun Wu 
44714559fbb3SYun Wu 	val = readl_relaxed(base + GITS_CTLR);
44727611da86SDavid Daney 	/*
44737611da86SDavid Daney 	 * GIC architecture specification requires the ITS to be both
44747611da86SDavid Daney 	 * disabled and quiescent for writes to GITS_BASER<n> or
44757611da86SDavid Daney 	 * GITS_CBASER to not have UNPREDICTABLE results.
44767611da86SDavid Daney 	 */
44777611da86SDavid Daney 	if ((val & GITS_CTLR_QUIESCENT) && !(val & GITS_CTLR_ENABLE))
44784559fbb3SYun Wu 		return 0;
44794559fbb3SYun Wu 
44804559fbb3SYun Wu 	/* Disable the generation of all interrupts to this ITS */
4481d51c4b4dSMarc Zyngier 	val &= ~(GITS_CTLR_ENABLE | GITS_CTLR_ImDe);
44824559fbb3SYun Wu 	writel_relaxed(val, base + GITS_CTLR);
44834559fbb3SYun Wu 
44844559fbb3SYun Wu 	/* Poll GITS_CTLR and wait until ITS becomes quiescent */
44854559fbb3SYun Wu 	while (1) {
44864559fbb3SYun Wu 		val = readl_relaxed(base + GITS_CTLR);
44874559fbb3SYun Wu 		if (val & GITS_CTLR_QUIESCENT)
44884559fbb3SYun Wu 			return 0;
44894559fbb3SYun Wu 
44904559fbb3SYun Wu 		count--;
44914559fbb3SYun Wu 		if (!count)
44924559fbb3SYun Wu 			return -EBUSY;
44934559fbb3SYun Wu 
44944559fbb3SYun Wu 		cpu_relax();
44954559fbb3SYun Wu 		udelay(1);
44964559fbb3SYun Wu 	}
44974559fbb3SYun Wu }
44984559fbb3SYun Wu 
44999d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_22375(void *data)
450094100970SRobert Richter {
450194100970SRobert Richter 	struct its_node *its = data;
450294100970SRobert Richter 
4503576a8342SMarc Zyngier 	/* erratum 22375: only alloc 8MB table size (20 bits) */
4504576a8342SMarc Zyngier 	its->typer &= ~GITS_TYPER_DEVBITS;
4505576a8342SMarc Zyngier 	its->typer |= FIELD_PREP(GITS_TYPER_DEVBITS, 20 - 1);
450694100970SRobert Richter 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_22375;
45079d111d49SArd Biesheuvel 
45089d111d49SArd Biesheuvel 	return true;
450994100970SRobert Richter }
451094100970SRobert Richter 
45119d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_cavium_23144(void *data)
4512fbf8f40eSGanapatrao Kulkarni {
4513fbf8f40eSGanapatrao Kulkarni 	struct its_node *its = data;
4514fbf8f40eSGanapatrao Kulkarni 
4515fbf8f40eSGanapatrao Kulkarni 	its->flags |= ITS_FLAGS_WORKAROUND_CAVIUM_23144;
45169d111d49SArd Biesheuvel 
45179d111d49SArd Biesheuvel 	return true;
4518fbf8f40eSGanapatrao Kulkarni }
4519fbf8f40eSGanapatrao Kulkarni 
45209d111d49SArd Biesheuvel static bool __maybe_unused its_enable_quirk_qdf2400_e0065(void *data)
452190922a2dSShanker Donthineni {
452290922a2dSShanker Donthineni 	struct its_node *its = data;
452390922a2dSShanker Donthineni 
452490922a2dSShanker Donthineni 	/* On QDF2400, the size of the ITE is 16Bytes */
4525ffedbf0cSMarc Zyngier 	its->typer &= ~GITS_TYPER_ITT_ENTRY_SIZE;
4526ffedbf0cSMarc Zyngier 	its->typer |= FIELD_PREP(GITS_TYPER_ITT_ENTRY_SIZE, 16 - 1);
45279d111d49SArd Biesheuvel 
45289d111d49SArd Biesheuvel 	return true;
452990922a2dSShanker Donthineni }
453090922a2dSShanker Donthineni 
4531558b0165SArd Biesheuvel static u64 its_irq_get_msi_base_pre_its(struct its_device *its_dev)
4532558b0165SArd Biesheuvel {
4533558b0165SArd Biesheuvel 	struct its_node *its = its_dev->its;
4534558b0165SArd Biesheuvel 
4535558b0165SArd Biesheuvel 	/*
4536558b0165SArd Biesheuvel 	 * The Socionext Synquacer SoC has a so-called 'pre-ITS',
4537558b0165SArd Biesheuvel 	 * which maps 32-bit writes targeted at a separate window of
4538558b0165SArd Biesheuvel 	 * size '4 << device_id_bits' onto writes to GITS_TRANSLATER
4539558b0165SArd Biesheuvel 	 * with device ID taken from bits [device_id_bits + 1:2] of
4540558b0165SArd Biesheuvel 	 * the window offset.
4541558b0165SArd Biesheuvel 	 */
4542558b0165SArd Biesheuvel 	return its->pre_its_base + (its_dev->device_id << 2);
4543558b0165SArd Biesheuvel }
4544558b0165SArd Biesheuvel 
4545558b0165SArd Biesheuvel static bool __maybe_unused its_enable_quirk_socionext_synquacer(void *data)
4546558b0165SArd Biesheuvel {
4547558b0165SArd Biesheuvel 	struct its_node *its = data;
4548558b0165SArd Biesheuvel 	u32 pre_its_window[2];
4549558b0165SArd Biesheuvel 	u32 ids;
4550558b0165SArd Biesheuvel 
4551558b0165SArd Biesheuvel 	if (!fwnode_property_read_u32_array(its->fwnode_handle,
4552558b0165SArd Biesheuvel 					   "socionext,synquacer-pre-its",
4553558b0165SArd Biesheuvel 					   pre_its_window,
4554558b0165SArd Biesheuvel 					   ARRAY_SIZE(pre_its_window))) {
4555558b0165SArd Biesheuvel 
4556558b0165SArd Biesheuvel 		its->pre_its_base = pre_its_window[0];
4557558b0165SArd Biesheuvel 		its->get_msi_base = its_irq_get_msi_base_pre_its;
4558558b0165SArd Biesheuvel 
4559558b0165SArd Biesheuvel 		ids = ilog2(pre_its_window[1]) - 2;
4560576a8342SMarc Zyngier 		if (device_ids(its) > ids) {
4561576a8342SMarc Zyngier 			its->typer &= ~GITS_TYPER_DEVBITS;
4562576a8342SMarc Zyngier 			its->typer |= FIELD_PREP(GITS_TYPER_DEVBITS, ids - 1);
4563576a8342SMarc Zyngier 		}
4564558b0165SArd Biesheuvel 
4565558b0165SArd Biesheuvel 		/* the pre-ITS breaks isolation, so disable MSI remapping */
4566558b0165SArd Biesheuvel 		its->msi_domain_flags &= ~IRQ_DOMAIN_FLAG_MSI_REMAP;
4567558b0165SArd Biesheuvel 		return true;
4568558b0165SArd Biesheuvel 	}
4569558b0165SArd Biesheuvel 	return false;
4570558b0165SArd Biesheuvel }
4571558b0165SArd Biesheuvel 
45725c9a882eSMarc Zyngier static bool __maybe_unused its_enable_quirk_hip07_161600802(void *data)
45735c9a882eSMarc Zyngier {
45745c9a882eSMarc Zyngier 	struct its_node *its = data;
45755c9a882eSMarc Zyngier 
45765c9a882eSMarc Zyngier 	/*
45775c9a882eSMarc Zyngier 	 * Hip07 insists on using the wrong address for the VLPI
45785c9a882eSMarc Zyngier 	 * page. Trick it into doing the right thing...
45795c9a882eSMarc Zyngier 	 */
45805c9a882eSMarc Zyngier 	its->vlpi_redist_offset = SZ_128K;
45815c9a882eSMarc Zyngier 	return true;
4582cc2d3216SMarc Zyngier }
45834c21f3c2SMarc Zyngier 
458467510ccaSRobert Richter static const struct gic_quirk its_quirks[] = {
458594100970SRobert Richter #ifdef CONFIG_CAVIUM_ERRATUM_22375
458694100970SRobert Richter 	{
458794100970SRobert Richter 		.desc	= "ITS: Cavium errata 22375, 24313",
458894100970SRobert Richter 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
458994100970SRobert Richter 		.mask	= 0xffff0fff,
459094100970SRobert Richter 		.init	= its_enable_quirk_cavium_22375,
459194100970SRobert Richter 	},
459294100970SRobert Richter #endif
4593fbf8f40eSGanapatrao Kulkarni #ifdef CONFIG_CAVIUM_ERRATUM_23144
4594fbf8f40eSGanapatrao Kulkarni 	{
4595fbf8f40eSGanapatrao Kulkarni 		.desc	= "ITS: Cavium erratum 23144",
4596fbf8f40eSGanapatrao Kulkarni 		.iidr	= 0xa100034c,	/* ThunderX pass 1.x */
4597fbf8f40eSGanapatrao Kulkarni 		.mask	= 0xffff0fff,
4598fbf8f40eSGanapatrao Kulkarni 		.init	= its_enable_quirk_cavium_23144,
4599fbf8f40eSGanapatrao Kulkarni 	},
4600fbf8f40eSGanapatrao Kulkarni #endif
460190922a2dSShanker Donthineni #ifdef CONFIG_QCOM_QDF2400_ERRATUM_0065
460290922a2dSShanker Donthineni 	{
460390922a2dSShanker Donthineni 		.desc	= "ITS: QDF2400 erratum 0065",
460490922a2dSShanker Donthineni 		.iidr	= 0x00001070, /* QDF2400 ITS rev 1.x */
460590922a2dSShanker Donthineni 		.mask	= 0xffffffff,
460690922a2dSShanker Donthineni 		.init	= its_enable_quirk_qdf2400_e0065,
460790922a2dSShanker Donthineni 	},
460890922a2dSShanker Donthineni #endif
4609558b0165SArd Biesheuvel #ifdef CONFIG_SOCIONEXT_SYNQUACER_PREITS
4610558b0165SArd Biesheuvel 	{
4611558b0165SArd Biesheuvel 		/*
4612558b0165SArd Biesheuvel 		 * The Socionext Synquacer SoC incorporates ARM's own GIC-500
4613558b0165SArd Biesheuvel 		 * implementation, but with a 'pre-ITS' added that requires
4614558b0165SArd Biesheuvel 		 * special handling in software.
4615558b0165SArd Biesheuvel 		 */
4616558b0165SArd Biesheuvel 		.desc	= "ITS: Socionext Synquacer pre-ITS",
4617558b0165SArd Biesheuvel 		.iidr	= 0x0001143b,
4618558b0165SArd Biesheuvel 		.mask	= 0xffffffff,
4619558b0165SArd Biesheuvel 		.init	= its_enable_quirk_socionext_synquacer,
4620558b0165SArd Biesheuvel 	},
4621558b0165SArd Biesheuvel #endif
46225c9a882eSMarc Zyngier #ifdef CONFIG_HISILICON_ERRATUM_161600802
46235c9a882eSMarc Zyngier 	{
46245c9a882eSMarc Zyngier 		.desc	= "ITS: Hip07 erratum 161600802",
46255c9a882eSMarc Zyngier 		.iidr	= 0x00000004,
46265c9a882eSMarc Zyngier 		.mask	= 0xffffffff,
46275c9a882eSMarc Zyngier 		.init	= its_enable_quirk_hip07_161600802,
46285c9a882eSMarc Zyngier 	},
46295c9a882eSMarc Zyngier #endif
463067510ccaSRobert Richter 	{
463167510ccaSRobert Richter 	}
463267510ccaSRobert Richter };
463367510ccaSRobert Richter 
463467510ccaSRobert Richter static void its_enable_quirks(struct its_node *its)
463567510ccaSRobert Richter {
463667510ccaSRobert Richter 	u32 iidr = readl_relaxed(its->base + GITS_IIDR);
463767510ccaSRobert Richter 
463867510ccaSRobert Richter 	gic_enable_quirks(iidr, its_quirks, its);
463967510ccaSRobert Richter }
464067510ccaSRobert Richter 
4641dba0bc7bSDerek Basehore static int its_save_disable(void)
4642dba0bc7bSDerek Basehore {
4643dba0bc7bSDerek Basehore 	struct its_node *its;
4644dba0bc7bSDerek Basehore 	int err = 0;
4645dba0bc7bSDerek Basehore 
4646a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
4647dba0bc7bSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry) {
4648dba0bc7bSDerek Basehore 		void __iomem *base;
4649dba0bc7bSDerek Basehore 
4650dba0bc7bSDerek Basehore 		if (!(its->flags & ITS_FLAGS_SAVE_SUSPEND_STATE))
4651dba0bc7bSDerek Basehore 			continue;
4652dba0bc7bSDerek Basehore 
4653dba0bc7bSDerek Basehore 		base = its->base;
4654dba0bc7bSDerek Basehore 		its->ctlr_save = readl_relaxed(base + GITS_CTLR);
4655dba0bc7bSDerek Basehore 		err = its_force_quiescent(base);
4656dba0bc7bSDerek Basehore 		if (err) {
4657dba0bc7bSDerek Basehore 			pr_err("ITS@%pa: failed to quiesce: %d\n",
4658dba0bc7bSDerek Basehore 			       &its->phys_base, err);
4659dba0bc7bSDerek Basehore 			writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4660dba0bc7bSDerek Basehore 			goto err;
4661dba0bc7bSDerek Basehore 		}
4662dba0bc7bSDerek Basehore 
4663dba0bc7bSDerek Basehore 		its->cbaser_save = gits_read_cbaser(base + GITS_CBASER);
4664dba0bc7bSDerek Basehore 	}
4665dba0bc7bSDerek Basehore 
4666dba0bc7bSDerek Basehore err:
4667dba0bc7bSDerek Basehore 	if (err) {
4668dba0bc7bSDerek Basehore 		list_for_each_entry_continue_reverse(its, &its_nodes, entry) {
4669dba0bc7bSDerek Basehore 			void __iomem *base;
4670dba0bc7bSDerek Basehore 
4671dba0bc7bSDerek Basehore 			if (!(its->flags & ITS_FLAGS_SAVE_SUSPEND_STATE))
4672dba0bc7bSDerek Basehore 				continue;
4673dba0bc7bSDerek Basehore 
4674dba0bc7bSDerek Basehore 			base = its->base;
4675dba0bc7bSDerek Basehore 			writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4676dba0bc7bSDerek Basehore 		}
4677dba0bc7bSDerek Basehore 	}
4678a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
4679dba0bc7bSDerek Basehore 
4680dba0bc7bSDerek Basehore 	return err;
4681dba0bc7bSDerek Basehore }
4682dba0bc7bSDerek Basehore 
4683dba0bc7bSDerek Basehore static void its_restore_enable(void)
4684dba0bc7bSDerek Basehore {
4685dba0bc7bSDerek Basehore 	struct its_node *its;
4686dba0bc7bSDerek Basehore 	int ret;
4687dba0bc7bSDerek Basehore 
4688a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
4689dba0bc7bSDerek Basehore 	list_for_each_entry(its, &its_nodes, entry) {
4690dba0bc7bSDerek Basehore 		void __iomem *base;
4691dba0bc7bSDerek Basehore 		int i;
4692dba0bc7bSDerek Basehore 
4693dba0bc7bSDerek Basehore 		if (!(its->flags & ITS_FLAGS_SAVE_SUSPEND_STATE))
4694dba0bc7bSDerek Basehore 			continue;
4695dba0bc7bSDerek Basehore 
4696dba0bc7bSDerek Basehore 		base = its->base;
4697dba0bc7bSDerek Basehore 
4698dba0bc7bSDerek Basehore 		/*
4699dba0bc7bSDerek Basehore 		 * Make sure that the ITS is disabled. If it fails to quiesce,
4700dba0bc7bSDerek Basehore 		 * don't restore it since writing to CBASER or BASER<n>
4701dba0bc7bSDerek Basehore 		 * registers is undefined according to the GIC v3 ITS
4702dba0bc7bSDerek Basehore 		 * Specification.
4703dba0bc7bSDerek Basehore 		 */
4704dba0bc7bSDerek Basehore 		ret = its_force_quiescent(base);
4705dba0bc7bSDerek Basehore 		if (ret) {
4706dba0bc7bSDerek Basehore 			pr_err("ITS@%pa: failed to quiesce on resume: %d\n",
4707dba0bc7bSDerek Basehore 			       &its->phys_base, ret);
4708dba0bc7bSDerek Basehore 			continue;
4709dba0bc7bSDerek Basehore 		}
4710dba0bc7bSDerek Basehore 
4711dba0bc7bSDerek Basehore 		gits_write_cbaser(its->cbaser_save, base + GITS_CBASER);
4712dba0bc7bSDerek Basehore 
4713dba0bc7bSDerek Basehore 		/*
4714dba0bc7bSDerek Basehore 		 * Writing CBASER resets CREADR to 0, so make CWRITER and
4715dba0bc7bSDerek Basehore 		 * cmd_write line up with it.
4716dba0bc7bSDerek Basehore 		 */
4717dba0bc7bSDerek Basehore 		its->cmd_write = its->cmd_base;
4718dba0bc7bSDerek Basehore 		gits_write_cwriter(0, base + GITS_CWRITER);
4719dba0bc7bSDerek Basehore 
4720dba0bc7bSDerek Basehore 		/* Restore GITS_BASER from the value cache. */
4721dba0bc7bSDerek Basehore 		for (i = 0; i < GITS_BASER_NR_REGS; i++) {
4722dba0bc7bSDerek Basehore 			struct its_baser *baser = &its->tables[i];
4723dba0bc7bSDerek Basehore 
4724dba0bc7bSDerek Basehore 			if (!(baser->val & GITS_BASER_VALID))
4725dba0bc7bSDerek Basehore 				continue;
4726dba0bc7bSDerek Basehore 
4727dba0bc7bSDerek Basehore 			its_write_baser(its, baser, baser->val);
4728dba0bc7bSDerek Basehore 		}
4729dba0bc7bSDerek Basehore 		writel_relaxed(its->ctlr_save, base + GITS_CTLR);
4730920181ceSDerek Basehore 
4731920181ceSDerek Basehore 		/*
4732920181ceSDerek Basehore 		 * Reinit the collection if it's stored in the ITS. This is
4733920181ceSDerek Basehore 		 * indicated by the col_id being less than the HCC field.
4734920181ceSDerek Basehore 		 * CID < HCC as specified in the GIC v3 Documentation.
4735920181ceSDerek Basehore 		 */
4736920181ceSDerek Basehore 		if (its->collections[smp_processor_id()].col_id <
4737920181ceSDerek Basehore 		    GITS_TYPER_HCC(gic_read_typer(base + GITS_TYPER)))
4738920181ceSDerek Basehore 			its_cpu_init_collection(its);
4739dba0bc7bSDerek Basehore 	}
4740a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
4741dba0bc7bSDerek Basehore }
4742dba0bc7bSDerek Basehore 
4743dba0bc7bSDerek Basehore static struct syscore_ops its_syscore_ops = {
4744dba0bc7bSDerek Basehore 	.suspend = its_save_disable,
4745dba0bc7bSDerek Basehore 	.resume = its_restore_enable,
4746dba0bc7bSDerek Basehore };
4747dba0bc7bSDerek Basehore 
4748db40f0a7STomasz Nowicki static int its_init_domain(struct fwnode_handle *handle, struct its_node *its)
4749d14ae5e6STomasz Nowicki {
4750d14ae5e6STomasz Nowicki 	struct irq_domain *inner_domain;
4751d14ae5e6STomasz Nowicki 	struct msi_domain_info *info;
4752d14ae5e6STomasz Nowicki 
4753d14ae5e6STomasz Nowicki 	info = kzalloc(sizeof(*info), GFP_KERNEL);
4754d14ae5e6STomasz Nowicki 	if (!info)
4755d14ae5e6STomasz Nowicki 		return -ENOMEM;
4756d14ae5e6STomasz Nowicki 
4757db40f0a7STomasz Nowicki 	inner_domain = irq_domain_create_tree(handle, &its_domain_ops, its);
4758d14ae5e6STomasz Nowicki 	if (!inner_domain) {
4759d14ae5e6STomasz Nowicki 		kfree(info);
4760d14ae5e6STomasz Nowicki 		return -ENOMEM;
4761d14ae5e6STomasz Nowicki 	}
4762d14ae5e6STomasz Nowicki 
4763db40f0a7STomasz Nowicki 	inner_domain->parent = its_parent;
476496f0d93aSMarc Zyngier 	irq_domain_update_bus_token(inner_domain, DOMAIN_BUS_NEXUS);
4765558b0165SArd Biesheuvel 	inner_domain->flags |= its->msi_domain_flags;
4766d14ae5e6STomasz Nowicki 	info->ops = &its_msi_domain_ops;
4767d14ae5e6STomasz Nowicki 	info->data = its;
4768d14ae5e6STomasz Nowicki 	inner_domain->host_data = info;
4769d14ae5e6STomasz Nowicki 
4770d14ae5e6STomasz Nowicki 	return 0;
4771d14ae5e6STomasz Nowicki }
4772d14ae5e6STomasz Nowicki 
47738fff27aeSMarc Zyngier static int its_init_vpe_domain(void)
47748fff27aeSMarc Zyngier {
477520b3d54eSMarc Zyngier 	struct its_node *its;
477620b3d54eSMarc Zyngier 	u32 devid;
477720b3d54eSMarc Zyngier 	int entries;
477820b3d54eSMarc Zyngier 
477920b3d54eSMarc Zyngier 	if (gic_rdists->has_direct_lpi) {
478020b3d54eSMarc Zyngier 		pr_info("ITS: Using DirectLPI for VPE invalidation\n");
478120b3d54eSMarc Zyngier 		return 0;
478220b3d54eSMarc Zyngier 	}
478320b3d54eSMarc Zyngier 
478420b3d54eSMarc Zyngier 	/* Any ITS will do, even if not v4 */
478520b3d54eSMarc Zyngier 	its = list_first_entry(&its_nodes, struct its_node, entry);
478620b3d54eSMarc Zyngier 
478720b3d54eSMarc Zyngier 	entries = roundup_pow_of_two(nr_cpu_ids);
47886396bb22SKees Cook 	vpe_proxy.vpes = kcalloc(entries, sizeof(*vpe_proxy.vpes),
478920b3d54eSMarc Zyngier 				 GFP_KERNEL);
479020b3d54eSMarc Zyngier 	if (!vpe_proxy.vpes) {
479120b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device array\n");
479220b3d54eSMarc Zyngier 		return -ENOMEM;
479320b3d54eSMarc Zyngier 	}
479420b3d54eSMarc Zyngier 
479520b3d54eSMarc Zyngier 	/* Use the last possible DevID */
4796576a8342SMarc Zyngier 	devid = GENMASK(device_ids(its) - 1, 0);
479720b3d54eSMarc Zyngier 	vpe_proxy.dev = its_create_device(its, devid, entries, false);
479820b3d54eSMarc Zyngier 	if (!vpe_proxy.dev) {
479920b3d54eSMarc Zyngier 		kfree(vpe_proxy.vpes);
480020b3d54eSMarc Zyngier 		pr_err("ITS: Can't allocate GICv4 proxy device\n");
480120b3d54eSMarc Zyngier 		return -ENOMEM;
480220b3d54eSMarc Zyngier 	}
480320b3d54eSMarc Zyngier 
4804c427a475SShanker Donthineni 	BUG_ON(entries > vpe_proxy.dev->nr_ites);
480520b3d54eSMarc Zyngier 
480620b3d54eSMarc Zyngier 	raw_spin_lock_init(&vpe_proxy.lock);
480720b3d54eSMarc Zyngier 	vpe_proxy.next_victim = 0;
480820b3d54eSMarc Zyngier 	pr_info("ITS: Allocated DevID %x as GICv4 proxy device (%d slots)\n",
480920b3d54eSMarc Zyngier 		devid, vpe_proxy.dev->nr_ites);
481020b3d54eSMarc Zyngier 
48118fff27aeSMarc Zyngier 	return 0;
48128fff27aeSMarc Zyngier }
48138fff27aeSMarc Zyngier 
48143dfa576bSMarc Zyngier static int __init its_compute_its_list_map(struct resource *res,
48153dfa576bSMarc Zyngier 					   void __iomem *its_base)
48163dfa576bSMarc Zyngier {
48173dfa576bSMarc Zyngier 	int its_number;
48183dfa576bSMarc Zyngier 	u32 ctlr;
48193dfa576bSMarc Zyngier 
48203dfa576bSMarc Zyngier 	/*
48213dfa576bSMarc Zyngier 	 * This is assumed to be done early enough that we're
48223dfa576bSMarc Zyngier 	 * guaranteed to be single-threaded, hence no
48233dfa576bSMarc Zyngier 	 * locking. Should this change, we should address
48243dfa576bSMarc Zyngier 	 * this.
48253dfa576bSMarc Zyngier 	 */
4826ab60491eSMarc Zyngier 	its_number = find_first_zero_bit(&its_list_map, GICv4_ITS_LIST_MAX);
4827ab60491eSMarc Zyngier 	if (its_number >= GICv4_ITS_LIST_MAX) {
48283dfa576bSMarc Zyngier 		pr_err("ITS@%pa: No ITSList entry available!\n",
48293dfa576bSMarc Zyngier 		       &res->start);
48303dfa576bSMarc Zyngier 		return -EINVAL;
48313dfa576bSMarc Zyngier 	}
48323dfa576bSMarc Zyngier 
48333dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
48343dfa576bSMarc Zyngier 	ctlr &= ~GITS_CTLR_ITS_NUMBER;
48353dfa576bSMarc Zyngier 	ctlr |= its_number << GITS_CTLR_ITS_NUMBER_SHIFT;
48363dfa576bSMarc Zyngier 	writel_relaxed(ctlr, its_base + GITS_CTLR);
48373dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its_base + GITS_CTLR);
48383dfa576bSMarc Zyngier 	if ((ctlr & GITS_CTLR_ITS_NUMBER) != (its_number << GITS_CTLR_ITS_NUMBER_SHIFT)) {
48393dfa576bSMarc Zyngier 		its_number = ctlr & GITS_CTLR_ITS_NUMBER;
48403dfa576bSMarc Zyngier 		its_number >>= GITS_CTLR_ITS_NUMBER_SHIFT;
48413dfa576bSMarc Zyngier 	}
48423dfa576bSMarc Zyngier 
48433dfa576bSMarc Zyngier 	if (test_and_set_bit(its_number, &its_list_map)) {
48443dfa576bSMarc Zyngier 		pr_err("ITS@%pa: Duplicate ITSList entry %d\n",
48453dfa576bSMarc Zyngier 		       &res->start, its_number);
48463dfa576bSMarc Zyngier 		return -EINVAL;
48473dfa576bSMarc Zyngier 	}
48483dfa576bSMarc Zyngier 
48493dfa576bSMarc Zyngier 	return its_number;
48503dfa576bSMarc Zyngier }
48513dfa576bSMarc Zyngier 
4852db40f0a7STomasz Nowicki static int __init its_probe_one(struct resource *res,
4853db40f0a7STomasz Nowicki 				struct fwnode_handle *handle, int numa_node)
48544c21f3c2SMarc Zyngier {
48554c21f3c2SMarc Zyngier 	struct its_node *its;
48564c21f3c2SMarc Zyngier 	void __iomem *its_base;
48573dfa576bSMarc Zyngier 	u32 val, ctlr;
48583dfa576bSMarc Zyngier 	u64 baser, tmp, typer;
4859539d3782SShanker Donthineni 	struct page *page;
48604c21f3c2SMarc Zyngier 	int err;
48614c21f3c2SMarc Zyngier 
48625e46a484SMarc Zyngier 	its_base = ioremap(res->start, SZ_64K);
48634c21f3c2SMarc Zyngier 	if (!its_base) {
4864db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Unable to map ITS registers\n", &res->start);
48654c21f3c2SMarc Zyngier 		return -ENOMEM;
48664c21f3c2SMarc Zyngier 	}
48674c21f3c2SMarc Zyngier 
48684c21f3c2SMarc Zyngier 	val = readl_relaxed(its_base + GITS_PIDR2) & GIC_PIDR2_ARCH_MASK;
48694c21f3c2SMarc Zyngier 	if (val != 0x30 && val != 0x40) {
4870db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: No ITS detected, giving up\n", &res->start);
48714c21f3c2SMarc Zyngier 		err = -ENODEV;
48724c21f3c2SMarc Zyngier 		goto out_unmap;
48734c21f3c2SMarc Zyngier 	}
48744c21f3c2SMarc Zyngier 
48754559fbb3SYun Wu 	err = its_force_quiescent(its_base);
48764559fbb3SYun Wu 	if (err) {
4877db40f0a7STomasz Nowicki 		pr_warn("ITS@%pa: Failed to quiesce, giving up\n", &res->start);
48784559fbb3SYun Wu 		goto out_unmap;
48794559fbb3SYun Wu 	}
48804559fbb3SYun Wu 
4881db40f0a7STomasz Nowicki 	pr_info("ITS %pR\n", res);
48824c21f3c2SMarc Zyngier 
48834c21f3c2SMarc Zyngier 	its = kzalloc(sizeof(*its), GFP_KERNEL);
48844c21f3c2SMarc Zyngier 	if (!its) {
48854c21f3c2SMarc Zyngier 		err = -ENOMEM;
48864c21f3c2SMarc Zyngier 		goto out_unmap;
48874c21f3c2SMarc Zyngier 	}
48884c21f3c2SMarc Zyngier 
48894c21f3c2SMarc Zyngier 	raw_spin_lock_init(&its->lock);
48909791ec7dSMarc Zyngier 	mutex_init(&its->dev_alloc_lock);
48914c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->entry);
48924c21f3c2SMarc Zyngier 	INIT_LIST_HEAD(&its->its_device_list);
48933dfa576bSMarc Zyngier 	typer = gic_read_typer(its_base + GITS_TYPER);
48940dd57fedSMarc Zyngier 	its->typer = typer;
48954c21f3c2SMarc Zyngier 	its->base = its_base;
4896db40f0a7STomasz Nowicki 	its->phys_base = res->start;
48970dd57fedSMarc Zyngier 	if (is_v4(its)) {
48983dfa576bSMarc Zyngier 		if (!(typer & GITS_TYPER_VMOVP)) {
48993dfa576bSMarc Zyngier 			err = its_compute_its_list_map(res, its_base);
49003dfa576bSMarc Zyngier 			if (err < 0)
49013dfa576bSMarc Zyngier 				goto out_free_its;
49023dfa576bSMarc Zyngier 
4903debf6d02SMarc Zyngier 			its->list_nr = err;
4904debf6d02SMarc Zyngier 
49053dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Using ITS number %d\n",
49063dfa576bSMarc Zyngier 				&res->start, err);
49073dfa576bSMarc Zyngier 		} else {
49083dfa576bSMarc Zyngier 			pr_info("ITS@%pa: Single VMOVP capable\n", &res->start);
49093dfa576bSMarc Zyngier 		}
49105e516846SMarc Zyngier 
49115e516846SMarc Zyngier 		if (is_v4_1(its)) {
49125e516846SMarc Zyngier 			u32 svpet = FIELD_GET(GITS_TYPER_SVPET, typer);
49135e46a484SMarc Zyngier 
49145e46a484SMarc Zyngier 			its->sgir_base = ioremap(res->start + SZ_128K, SZ_64K);
49155e46a484SMarc Zyngier 			if (!its->sgir_base) {
49165e46a484SMarc Zyngier 				err = -ENOMEM;
49175e46a484SMarc Zyngier 				goto out_free_its;
49185e46a484SMarc Zyngier 			}
49195e46a484SMarc Zyngier 
49205e516846SMarc Zyngier 			its->mpidr = readl_relaxed(its_base + GITS_MPIDR);
49215e516846SMarc Zyngier 
49225e516846SMarc Zyngier 			pr_info("ITS@%pa: Using GICv4.1 mode %08x %08x\n",
49235e516846SMarc Zyngier 				&res->start, its->mpidr, svpet);
49245e516846SMarc Zyngier 		}
49253dfa576bSMarc Zyngier 	}
49263dfa576bSMarc Zyngier 
4927db40f0a7STomasz Nowicki 	its->numa_node = numa_node;
49284c21f3c2SMarc Zyngier 
4929539d3782SShanker Donthineni 	page = alloc_pages_node(its->numa_node, GFP_KERNEL | __GFP_ZERO,
49305bc13c2cSRobert Richter 				get_order(ITS_CMD_QUEUE_SZ));
4931539d3782SShanker Donthineni 	if (!page) {
49324c21f3c2SMarc Zyngier 		err = -ENOMEM;
49335e46a484SMarc Zyngier 		goto out_unmap_sgir;
49344c21f3c2SMarc Zyngier 	}
4935539d3782SShanker Donthineni 	its->cmd_base = (void *)page_address(page);
49364c21f3c2SMarc Zyngier 	its->cmd_write = its->cmd_base;
4937558b0165SArd Biesheuvel 	its->fwnode_handle = handle;
4938558b0165SArd Biesheuvel 	its->get_msi_base = its_irq_get_msi_base;
4939558b0165SArd Biesheuvel 	its->msi_domain_flags = IRQ_DOMAIN_FLAG_MSI_REMAP;
49404c21f3c2SMarc Zyngier 
494167510ccaSRobert Richter 	its_enable_quirks(its);
494267510ccaSRobert Richter 
49430e0b0f69SShanker Donthineni 	err = its_alloc_tables(its);
49444c21f3c2SMarc Zyngier 	if (err)
49454c21f3c2SMarc Zyngier 		goto out_free_cmd;
49464c21f3c2SMarc Zyngier 
49474c21f3c2SMarc Zyngier 	err = its_alloc_collections(its);
49484c21f3c2SMarc Zyngier 	if (err)
49494c21f3c2SMarc Zyngier 		goto out_free_tables;
49504c21f3c2SMarc Zyngier 
49514c21f3c2SMarc Zyngier 	baser = (virt_to_phys(its->cmd_base)	|
49522fd632a0SShanker Donthineni 		 GITS_CBASER_RaWaWb		|
49534c21f3c2SMarc Zyngier 		 GITS_CBASER_InnerShareable	|
49544c21f3c2SMarc Zyngier 		 (ITS_CMD_QUEUE_SZ / SZ_4K - 1)	|
49554c21f3c2SMarc Zyngier 		 GITS_CBASER_VALID);
49564c21f3c2SMarc Zyngier 
49570968a619SVladimir Murzin 	gits_write_cbaser(baser, its->base + GITS_CBASER);
49580968a619SVladimir Murzin 	tmp = gits_read_cbaser(its->base + GITS_CBASER);
49594c21f3c2SMarc Zyngier 
49604ad3e363SMarc Zyngier 	if ((tmp ^ baser) & GITS_CBASER_SHAREABILITY_MASK) {
4961241a386cSMarc Zyngier 		if (!(tmp & GITS_CBASER_SHAREABILITY_MASK)) {
4962241a386cSMarc Zyngier 			/*
4963241a386cSMarc Zyngier 			 * The HW reports non-shareable, we must
4964241a386cSMarc Zyngier 			 * remove the cacheability attributes as
4965241a386cSMarc Zyngier 			 * well.
4966241a386cSMarc Zyngier 			 */
4967241a386cSMarc Zyngier 			baser &= ~(GITS_CBASER_SHAREABILITY_MASK |
4968241a386cSMarc Zyngier 				   GITS_CBASER_CACHEABILITY_MASK);
4969241a386cSMarc Zyngier 			baser |= GITS_CBASER_nC;
49700968a619SVladimir Murzin 			gits_write_cbaser(baser, its->base + GITS_CBASER);
4971241a386cSMarc Zyngier 		}
49724c21f3c2SMarc Zyngier 		pr_info("ITS: using cache flushing for cmd queue\n");
49734c21f3c2SMarc Zyngier 		its->flags |= ITS_FLAGS_CMDQ_NEEDS_FLUSHING;
49744c21f3c2SMarc Zyngier 	}
49754c21f3c2SMarc Zyngier 
49760968a619SVladimir Murzin 	gits_write_cwriter(0, its->base + GITS_CWRITER);
49773dfa576bSMarc Zyngier 	ctlr = readl_relaxed(its->base + GITS_CTLR);
4978d51c4b4dSMarc Zyngier 	ctlr |= GITS_CTLR_ENABLE;
49790dd57fedSMarc Zyngier 	if (is_v4(its))
4980d51c4b4dSMarc Zyngier 		ctlr |= GITS_CTLR_ImDe;
4981d51c4b4dSMarc Zyngier 	writel_relaxed(ctlr, its->base + GITS_CTLR);
4982241a386cSMarc Zyngier 
4983dba0bc7bSDerek Basehore 	if (GITS_TYPER_HCC(typer))
4984dba0bc7bSDerek Basehore 		its->flags |= ITS_FLAGS_SAVE_SUSPEND_STATE;
4985dba0bc7bSDerek Basehore 
4986db40f0a7STomasz Nowicki 	err = its_init_domain(handle, its);
4987d14ae5e6STomasz Nowicki 	if (err)
498854456db9SMarc Zyngier 		goto out_free_tables;
49894c21f3c2SMarc Zyngier 
4990a8db7456SSebastian Andrzej Siewior 	raw_spin_lock(&its_lock);
49914c21f3c2SMarc Zyngier 	list_add(&its->entry, &its_nodes);
4992a8db7456SSebastian Andrzej Siewior 	raw_spin_unlock(&its_lock);
49934c21f3c2SMarc Zyngier 
49944c21f3c2SMarc Zyngier 	return 0;
49954c21f3c2SMarc Zyngier 
49964c21f3c2SMarc Zyngier out_free_tables:
49974c21f3c2SMarc Zyngier 	its_free_tables(its);
49984c21f3c2SMarc Zyngier out_free_cmd:
49995bc13c2cSRobert Richter 	free_pages((unsigned long)its->cmd_base, get_order(ITS_CMD_QUEUE_SZ));
50005e46a484SMarc Zyngier out_unmap_sgir:
50015e46a484SMarc Zyngier 	if (its->sgir_base)
50025e46a484SMarc Zyngier 		iounmap(its->sgir_base);
50034c21f3c2SMarc Zyngier out_free_its:
50044c21f3c2SMarc Zyngier 	kfree(its);
50054c21f3c2SMarc Zyngier out_unmap:
50064c21f3c2SMarc Zyngier 	iounmap(its_base);
5007db40f0a7STomasz Nowicki 	pr_err("ITS@%pa: failed probing (%d)\n", &res->start, err);
50084c21f3c2SMarc Zyngier 	return err;
50094c21f3c2SMarc Zyngier }
50104c21f3c2SMarc Zyngier 
50114c21f3c2SMarc Zyngier static bool gic_rdists_supports_plpis(void)
50124c21f3c2SMarc Zyngier {
5013589ce5f4SMarc Zyngier 	return !!(gic_read_typer(gic_data_rdist_rd_base() + GICR_TYPER) & GICR_TYPER_PLPIS);
50144c21f3c2SMarc Zyngier }
50154c21f3c2SMarc Zyngier 
50166eb486b6SShanker Donthineni static int redist_disable_lpis(void)
50174c21f3c2SMarc Zyngier {
50186eb486b6SShanker Donthineni 	void __iomem *rbase = gic_data_rdist_rd_base();
50196eb486b6SShanker Donthineni 	u64 timeout = USEC_PER_SEC;
50206eb486b6SShanker Donthineni 	u64 val;
50216eb486b6SShanker Donthineni 
50224c21f3c2SMarc Zyngier 	if (!gic_rdists_supports_plpis()) {
50234c21f3c2SMarc Zyngier 		pr_info("CPU%d: LPIs not supported\n", smp_processor_id());
50244c21f3c2SMarc Zyngier 		return -ENXIO;
50254c21f3c2SMarc Zyngier 	}
50266eb486b6SShanker Donthineni 
50276eb486b6SShanker Donthineni 	val = readl_relaxed(rbase + GICR_CTLR);
50286eb486b6SShanker Donthineni 	if (!(val & GICR_CTLR_ENABLE_LPIS))
50296eb486b6SShanker Donthineni 		return 0;
50306eb486b6SShanker Donthineni 
503111e37d35SMarc Zyngier 	/*
503211e37d35SMarc Zyngier 	 * If coming via a CPU hotplug event, we don't need to disable
503311e37d35SMarc Zyngier 	 * LPIs before trying to re-enable them. They are already
503411e37d35SMarc Zyngier 	 * configured and all is well in the world.
5035c440a9d9SMarc Zyngier 	 *
5036c440a9d9SMarc Zyngier 	 * If running with preallocated tables, there is nothing to do.
503711e37d35SMarc Zyngier 	 */
5038c440a9d9SMarc Zyngier 	if (gic_data_rdist()->lpi_enabled ||
5039c440a9d9SMarc Zyngier 	    (gic_rdists->flags & RDIST_FLAGS_RD_TABLES_PREALLOCATED))
504011e37d35SMarc Zyngier 		return 0;
504111e37d35SMarc Zyngier 
504211e37d35SMarc Zyngier 	/*
504311e37d35SMarc Zyngier 	 * From that point on, we only try to do some damage control.
504411e37d35SMarc Zyngier 	 */
504511e37d35SMarc Zyngier 	pr_warn("GICv3: CPU%d: Booted with LPIs enabled, memory probably corrupted\n",
50466eb486b6SShanker Donthineni 		smp_processor_id());
50476eb486b6SShanker Donthineni 	add_taint(TAINT_CRAP, LOCKDEP_STILL_OK);
50486eb486b6SShanker Donthineni 
50496eb486b6SShanker Donthineni 	/* Disable LPIs */
50506eb486b6SShanker Donthineni 	val &= ~GICR_CTLR_ENABLE_LPIS;
50516eb486b6SShanker Donthineni 	writel_relaxed(val, rbase + GICR_CTLR);
50526eb486b6SShanker Donthineni 
50536eb486b6SShanker Donthineni 	/* Make sure any change to GICR_CTLR is observable by the GIC */
50546eb486b6SShanker Donthineni 	dsb(sy);
50556eb486b6SShanker Donthineni 
50566eb486b6SShanker Donthineni 	/*
50576eb486b6SShanker Donthineni 	 * Software must observe RWP==0 after clearing GICR_CTLR.EnableLPIs
50586eb486b6SShanker Donthineni 	 * from 1 to 0 before programming GICR_PEND{PROP}BASER registers.
50596eb486b6SShanker Donthineni 	 * Error out if we time out waiting for RWP to clear.
50606eb486b6SShanker Donthineni 	 */
50616eb486b6SShanker Donthineni 	while (readl_relaxed(rbase + GICR_CTLR) & GICR_CTLR_RWP) {
50626eb486b6SShanker Donthineni 		if (!timeout) {
50636eb486b6SShanker Donthineni 			pr_err("CPU%d: Timeout while disabling LPIs\n",
50646eb486b6SShanker Donthineni 			       smp_processor_id());
50656eb486b6SShanker Donthineni 			return -ETIMEDOUT;
50666eb486b6SShanker Donthineni 		}
50676eb486b6SShanker Donthineni 		udelay(1);
50686eb486b6SShanker Donthineni 		timeout--;
50696eb486b6SShanker Donthineni 	}
50706eb486b6SShanker Donthineni 
50716eb486b6SShanker Donthineni 	/*
50726eb486b6SShanker Donthineni 	 * After it has been written to 1, it is IMPLEMENTATION
50736eb486b6SShanker Donthineni 	 * DEFINED whether GICR_CTLR.EnableLPI becomes RES1 or can be
50746eb486b6SShanker Donthineni 	 * cleared to 0. Error out if clearing the bit failed.
50756eb486b6SShanker Donthineni 	 */
50766eb486b6SShanker Donthineni 	if (readl_relaxed(rbase + GICR_CTLR) & GICR_CTLR_ENABLE_LPIS) {
50776eb486b6SShanker Donthineni 		pr_err("CPU%d: Failed to disable LPIs\n", smp_processor_id());
50786eb486b6SShanker Donthineni 		return -EBUSY;
50796eb486b6SShanker Donthineni 	}
50806eb486b6SShanker Donthineni 
50816eb486b6SShanker Donthineni 	return 0;
50826eb486b6SShanker Donthineni }
50836eb486b6SShanker Donthineni 
50846eb486b6SShanker Donthineni int its_cpu_init(void)
50856eb486b6SShanker Donthineni {
50866eb486b6SShanker Donthineni 	if (!list_empty(&its_nodes)) {
50876eb486b6SShanker Donthineni 		int ret;
50886eb486b6SShanker Donthineni 
50896eb486b6SShanker Donthineni 		ret = redist_disable_lpis();
50906eb486b6SShanker Donthineni 		if (ret)
50916eb486b6SShanker Donthineni 			return ret;
50926eb486b6SShanker Donthineni 
50934c21f3c2SMarc Zyngier 		its_cpu_init_lpis();
5094920181ceSDerek Basehore 		its_cpu_init_collections();
50954c21f3c2SMarc Zyngier 	}
50964c21f3c2SMarc Zyngier 
50974c21f3c2SMarc Zyngier 	return 0;
50984c21f3c2SMarc Zyngier }
50994c21f3c2SMarc Zyngier 
5100935bba7cSArvind Yadav static const struct of_device_id its_device_id[] = {
51014c21f3c2SMarc Zyngier 	{	.compatible	= "arm,gic-v3-its",	},
51024c21f3c2SMarc Zyngier 	{},
51034c21f3c2SMarc Zyngier };
51044c21f3c2SMarc Zyngier 
5105db40f0a7STomasz Nowicki static int __init its_of_probe(struct device_node *node)
51064c21f3c2SMarc Zyngier {
51074c21f3c2SMarc Zyngier 	struct device_node *np;
5108db40f0a7STomasz Nowicki 	struct resource res;
51094c21f3c2SMarc Zyngier 
51104c21f3c2SMarc Zyngier 	for (np = of_find_matching_node(node, its_device_id); np;
51114c21f3c2SMarc Zyngier 	     np = of_find_matching_node(np, its_device_id)) {
511295a25625SStephen Boyd 		if (!of_device_is_available(np))
511395a25625SStephen Boyd 			continue;
5114d14ae5e6STomasz Nowicki 		if (!of_property_read_bool(np, "msi-controller")) {
5115e81f54c6SRob Herring 			pr_warn("%pOF: no msi-controller property, ITS ignored\n",
5116e81f54c6SRob Herring 				np);
5117d14ae5e6STomasz Nowicki 			continue;
5118d14ae5e6STomasz Nowicki 		}
5119d14ae5e6STomasz Nowicki 
5120db40f0a7STomasz Nowicki 		if (of_address_to_resource(np, 0, &res)) {
5121e81f54c6SRob Herring 			pr_warn("%pOF: no regs?\n", np);
5122db40f0a7STomasz Nowicki 			continue;
51234c21f3c2SMarc Zyngier 		}
51244c21f3c2SMarc Zyngier 
5125db40f0a7STomasz Nowicki 		its_probe_one(&res, &np->fwnode, of_node_to_nid(np));
5126db40f0a7STomasz Nowicki 	}
5127db40f0a7STomasz Nowicki 	return 0;
5128db40f0a7STomasz Nowicki }
5129db40f0a7STomasz Nowicki 
51303f010cf1STomasz Nowicki #ifdef CONFIG_ACPI
51313f010cf1STomasz Nowicki 
51323f010cf1STomasz Nowicki #define ACPI_GICV3_ITS_MEM_SIZE (SZ_128K)
51333f010cf1STomasz Nowicki 
5134d1ce263fSRobert Richter #ifdef CONFIG_ACPI_NUMA
5135dbd2b826SGanapatrao Kulkarni struct its_srat_map {
5136dbd2b826SGanapatrao Kulkarni 	/* numa node id */
5137dbd2b826SGanapatrao Kulkarni 	u32	numa_node;
5138dbd2b826SGanapatrao Kulkarni 	/* GIC ITS ID */
5139dbd2b826SGanapatrao Kulkarni 	u32	its_id;
5140dbd2b826SGanapatrao Kulkarni };
5141dbd2b826SGanapatrao Kulkarni 
5142fdf6e7a8SHanjun Guo static struct its_srat_map *its_srat_maps __initdata;
5143dbd2b826SGanapatrao Kulkarni static int its_in_srat __initdata;
5144dbd2b826SGanapatrao Kulkarni 
5145dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id)
5146dbd2b826SGanapatrao Kulkarni {
5147dbd2b826SGanapatrao Kulkarni 	int i;
5148dbd2b826SGanapatrao Kulkarni 
5149dbd2b826SGanapatrao Kulkarni 	for (i = 0; i < its_in_srat; i++) {
5150dbd2b826SGanapatrao Kulkarni 		if (its_id == its_srat_maps[i].its_id)
5151dbd2b826SGanapatrao Kulkarni 			return its_srat_maps[i].numa_node;
5152dbd2b826SGanapatrao Kulkarni 	}
5153dbd2b826SGanapatrao Kulkarni 	return NUMA_NO_NODE;
5154dbd2b826SGanapatrao Kulkarni }
5155dbd2b826SGanapatrao Kulkarni 
515660574d1eSKeith Busch static int __init gic_acpi_match_srat_its(union acpi_subtable_headers *header,
5157fdf6e7a8SHanjun Guo 					  const unsigned long end)
5158fdf6e7a8SHanjun Guo {
5159fdf6e7a8SHanjun Guo 	return 0;
5160fdf6e7a8SHanjun Guo }
5161fdf6e7a8SHanjun Guo 
516260574d1eSKeith Busch static int __init gic_acpi_parse_srat_its(union acpi_subtable_headers *header,
5163dbd2b826SGanapatrao Kulkarni 			 const unsigned long end)
5164dbd2b826SGanapatrao Kulkarni {
5165dbd2b826SGanapatrao Kulkarni 	int node;
5166dbd2b826SGanapatrao Kulkarni 	struct acpi_srat_gic_its_affinity *its_affinity;
5167dbd2b826SGanapatrao Kulkarni 
5168dbd2b826SGanapatrao Kulkarni 	its_affinity = (struct acpi_srat_gic_its_affinity *)header;
5169dbd2b826SGanapatrao Kulkarni 	if (!its_affinity)
5170dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
5171dbd2b826SGanapatrao Kulkarni 
5172dbd2b826SGanapatrao Kulkarni 	if (its_affinity->header.length < sizeof(*its_affinity)) {
5173dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid header length %d in ITS affinity\n",
5174dbd2b826SGanapatrao Kulkarni 			its_affinity->header.length);
5175dbd2b826SGanapatrao Kulkarni 		return -EINVAL;
5176dbd2b826SGanapatrao Kulkarni 	}
5177dbd2b826SGanapatrao Kulkarni 
5178dbd2b826SGanapatrao Kulkarni 	node = acpi_map_pxm_to_node(its_affinity->proximity_domain);
5179dbd2b826SGanapatrao Kulkarni 
5180dbd2b826SGanapatrao Kulkarni 	if (node == NUMA_NO_NODE || node >= MAX_NUMNODES) {
5181dbd2b826SGanapatrao Kulkarni 		pr_err("SRAT: Invalid NUMA node %d in ITS affinity\n", node);
5182dbd2b826SGanapatrao Kulkarni 		return 0;
5183dbd2b826SGanapatrao Kulkarni 	}
5184dbd2b826SGanapatrao Kulkarni 
5185dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].numa_node = node;
5186dbd2b826SGanapatrao Kulkarni 	its_srat_maps[its_in_srat].its_id = its_affinity->its_id;
5187dbd2b826SGanapatrao Kulkarni 	its_in_srat++;
5188dbd2b826SGanapatrao Kulkarni 	pr_info("SRAT: PXM %d -> ITS %d -> Node %d\n",
5189dbd2b826SGanapatrao Kulkarni 		its_affinity->proximity_domain, its_affinity->its_id, node);
5190dbd2b826SGanapatrao Kulkarni 
5191dbd2b826SGanapatrao Kulkarni 	return 0;
5192dbd2b826SGanapatrao Kulkarni }
5193dbd2b826SGanapatrao Kulkarni 
5194dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)
5195dbd2b826SGanapatrao Kulkarni {
5196fdf6e7a8SHanjun Guo 	int count;
5197fdf6e7a8SHanjun Guo 
5198fdf6e7a8SHanjun Guo 	count = acpi_table_parse_entries(ACPI_SIG_SRAT,
5199fdf6e7a8SHanjun Guo 			sizeof(struct acpi_table_srat),
5200fdf6e7a8SHanjun Guo 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
5201fdf6e7a8SHanjun Guo 			gic_acpi_match_srat_its, 0);
5202fdf6e7a8SHanjun Guo 	if (count <= 0)
5203fdf6e7a8SHanjun Guo 		return;
5204fdf6e7a8SHanjun Guo 
52056da2ec56SKees Cook 	its_srat_maps = kmalloc_array(count, sizeof(struct its_srat_map),
5206fdf6e7a8SHanjun Guo 				      GFP_KERNEL);
5207fdf6e7a8SHanjun Guo 	if (!its_srat_maps) {
5208fdf6e7a8SHanjun Guo 		pr_warn("SRAT: Failed to allocate memory for its_srat_maps!\n");
5209fdf6e7a8SHanjun Guo 		return;
5210fdf6e7a8SHanjun Guo 	}
5211fdf6e7a8SHanjun Guo 
5212dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_entries(ACPI_SIG_SRAT,
5213dbd2b826SGanapatrao Kulkarni 			sizeof(struct acpi_table_srat),
5214dbd2b826SGanapatrao Kulkarni 			ACPI_SRAT_TYPE_GIC_ITS_AFFINITY,
5215dbd2b826SGanapatrao Kulkarni 			gic_acpi_parse_srat_its, 0);
5216dbd2b826SGanapatrao Kulkarni }
5217fdf6e7a8SHanjun Guo 
5218fdf6e7a8SHanjun Guo /* free the its_srat_maps after ITS probing */
5219fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void)
5220fdf6e7a8SHanjun Guo {
5221fdf6e7a8SHanjun Guo 	kfree(its_srat_maps);
5222fdf6e7a8SHanjun Guo }
5223dbd2b826SGanapatrao Kulkarni #else
5224dbd2b826SGanapatrao Kulkarni static void __init acpi_table_parse_srat_its(void)	{ }
5225dbd2b826SGanapatrao Kulkarni static int __init acpi_get_its_numa_node(u32 its_id) { return NUMA_NO_NODE; }
5226fdf6e7a8SHanjun Guo static void __init acpi_its_srat_maps_free(void) { }
5227dbd2b826SGanapatrao Kulkarni #endif
5228dbd2b826SGanapatrao Kulkarni 
522960574d1eSKeith Busch static int __init gic_acpi_parse_madt_its(union acpi_subtable_headers *header,
52303f010cf1STomasz Nowicki 					  const unsigned long end)
52313f010cf1STomasz Nowicki {
52323f010cf1STomasz Nowicki 	struct acpi_madt_generic_translator *its_entry;
52333f010cf1STomasz Nowicki 	struct fwnode_handle *dom_handle;
52343f010cf1STomasz Nowicki 	struct resource res;
52353f010cf1STomasz Nowicki 	int err;
52363f010cf1STomasz Nowicki 
52373f010cf1STomasz Nowicki 	its_entry = (struct acpi_madt_generic_translator *)header;
52383f010cf1STomasz Nowicki 	memset(&res, 0, sizeof(res));
52393f010cf1STomasz Nowicki 	res.start = its_entry->base_address;
52403f010cf1STomasz Nowicki 	res.end = its_entry->base_address + ACPI_GICV3_ITS_MEM_SIZE - 1;
52413f010cf1STomasz Nowicki 	res.flags = IORESOURCE_MEM;
52423f010cf1STomasz Nowicki 
52435778cc77SMarc Zyngier 	dom_handle = irq_domain_alloc_fwnode(&res.start);
52443f010cf1STomasz Nowicki 	if (!dom_handle) {
52453f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to allocate GICv3 ITS domain token\n",
52463f010cf1STomasz Nowicki 		       &res.start);
52473f010cf1STomasz Nowicki 		return -ENOMEM;
52483f010cf1STomasz Nowicki 	}
52493f010cf1STomasz Nowicki 
52508b4282e6SShameer Kolothum 	err = iort_register_domain_token(its_entry->translation_id, res.start,
52518b4282e6SShameer Kolothum 					 dom_handle);
52523f010cf1STomasz Nowicki 	if (err) {
52533f010cf1STomasz Nowicki 		pr_err("ITS@%pa: Unable to register GICv3 ITS domain token (ITS ID %d) to IORT\n",
52543f010cf1STomasz Nowicki 		       &res.start, its_entry->translation_id);
52553f010cf1STomasz Nowicki 		goto dom_err;
52563f010cf1STomasz Nowicki 	}
52573f010cf1STomasz Nowicki 
5258dbd2b826SGanapatrao Kulkarni 	err = its_probe_one(&res, dom_handle,
5259dbd2b826SGanapatrao Kulkarni 			acpi_get_its_numa_node(its_entry->translation_id));
52603f010cf1STomasz Nowicki 	if (!err)
52613f010cf1STomasz Nowicki 		return 0;
52623f010cf1STomasz Nowicki 
52633f010cf1STomasz Nowicki 	iort_deregister_domain_token(its_entry->translation_id);
52643f010cf1STomasz Nowicki dom_err:
52653f010cf1STomasz Nowicki 	irq_domain_free_fwnode(dom_handle);
52663f010cf1STomasz Nowicki 	return err;
52673f010cf1STomasz Nowicki }
52683f010cf1STomasz Nowicki 
52693f010cf1STomasz Nowicki static void __init its_acpi_probe(void)
52703f010cf1STomasz Nowicki {
5271dbd2b826SGanapatrao Kulkarni 	acpi_table_parse_srat_its();
52723f010cf1STomasz Nowicki 	acpi_table_parse_madt(ACPI_MADT_TYPE_GENERIC_TRANSLATOR,
52733f010cf1STomasz Nowicki 			      gic_acpi_parse_madt_its, 0);
5274fdf6e7a8SHanjun Guo 	acpi_its_srat_maps_free();
52753f010cf1STomasz Nowicki }
52763f010cf1STomasz Nowicki #else
52773f010cf1STomasz Nowicki static void __init its_acpi_probe(void) { }
52783f010cf1STomasz Nowicki #endif
52793f010cf1STomasz Nowicki 
5280db40f0a7STomasz Nowicki int __init its_init(struct fwnode_handle *handle, struct rdists *rdists,
5281db40f0a7STomasz Nowicki 		    struct irq_domain *parent_domain)
5282db40f0a7STomasz Nowicki {
5283db40f0a7STomasz Nowicki 	struct device_node *of_node;
52848fff27aeSMarc Zyngier 	struct its_node *its;
52858fff27aeSMarc Zyngier 	bool has_v4 = false;
52863c40706dSMarc Zyngier 	bool has_v4_1 = false;
52878fff27aeSMarc Zyngier 	int err;
5288db40f0a7STomasz Nowicki 
52895e516846SMarc Zyngier 	gic_rdists = rdists;
52905e516846SMarc Zyngier 
5291db40f0a7STomasz Nowicki 	its_parent = parent_domain;
5292db40f0a7STomasz Nowicki 	of_node = to_of_node(handle);
5293db40f0a7STomasz Nowicki 	if (of_node)
5294db40f0a7STomasz Nowicki 		its_of_probe(of_node);
5295db40f0a7STomasz Nowicki 	else
52963f010cf1STomasz Nowicki 		its_acpi_probe();
5297db40f0a7STomasz Nowicki 
52984c21f3c2SMarc Zyngier 	if (list_empty(&its_nodes)) {
52994c21f3c2SMarc Zyngier 		pr_warn("ITS: No ITS available, not enabling LPIs\n");
53004c21f3c2SMarc Zyngier 		return -ENXIO;
53014c21f3c2SMarc Zyngier 	}
53024c21f3c2SMarc Zyngier 
530311e37d35SMarc Zyngier 	err = allocate_lpi_tables();
53048fff27aeSMarc Zyngier 	if (err)
53058fff27aeSMarc Zyngier 		return err;
53068fff27aeSMarc Zyngier 
53073c40706dSMarc Zyngier 	list_for_each_entry(its, &its_nodes, entry) {
53080dd57fedSMarc Zyngier 		has_v4 |= is_v4(its);
53093c40706dSMarc Zyngier 		has_v4_1 |= is_v4_1(its);
53103c40706dSMarc Zyngier 	}
53113c40706dSMarc Zyngier 
53123c40706dSMarc Zyngier 	/* Don't bother with inconsistent systems */
53133c40706dSMarc Zyngier 	if (WARN_ON(!has_v4_1 && rdists->has_rvpeid))
53143c40706dSMarc Zyngier 		rdists->has_rvpeid = false;
53158fff27aeSMarc Zyngier 
53168fff27aeSMarc Zyngier 	if (has_v4 & rdists->has_vlpis) {
5317166cba71SMarc Zyngier 		const struct irq_domain_ops *sgi_ops;
5318166cba71SMarc Zyngier 
5319166cba71SMarc Zyngier 		if (has_v4_1)
5320166cba71SMarc Zyngier 			sgi_ops = &its_sgi_domain_ops;
5321166cba71SMarc Zyngier 		else
5322166cba71SMarc Zyngier 			sgi_ops = NULL;
5323166cba71SMarc Zyngier 
53243d63cb53SMarc Zyngier 		if (its_init_vpe_domain() ||
5325166cba71SMarc Zyngier 		    its_init_v4(parent_domain, &its_vpe_domain_ops, sgi_ops)) {
53268fff27aeSMarc Zyngier 			rdists->has_vlpis = false;
53278fff27aeSMarc Zyngier 			pr_err("ITS: Disabling GICv4 support\n");
53288fff27aeSMarc Zyngier 		}
53298fff27aeSMarc Zyngier 	}
53308fff27aeSMarc Zyngier 
5331dba0bc7bSDerek Basehore 	register_syscore_ops(&its_syscore_ops);
5332dba0bc7bSDerek Basehore 
53338fff27aeSMarc Zyngier 	return 0;
53344c21f3c2SMarc Zyngier }
5335