19339d432SThomas Petazzoni /*
29339d432SThomas Petazzoni  * Marvell Armada 370 and Armada XP SoC IRQ handling
39339d432SThomas Petazzoni  *
49339d432SThomas Petazzoni  * Copyright (C) 2012 Marvell
59339d432SThomas Petazzoni  *
69339d432SThomas Petazzoni  * Lior Amsalem <alior@marvell.com>
79339d432SThomas Petazzoni  * Gregory CLEMENT <gregory.clement@free-electrons.com>
89339d432SThomas Petazzoni  * Thomas Petazzoni <thomas.petazzoni@free-electrons.com>
99339d432SThomas Petazzoni  * Ben Dooks <ben.dooks@codethink.co.uk>
109339d432SThomas Petazzoni  *
119339d432SThomas Petazzoni  * This file is licensed under the terms of the GNU General Public
129339d432SThomas Petazzoni  * License version 2.  This program is licensed "as is" without any
139339d432SThomas Petazzoni  * warranty of any kind, whether express or implied.
149339d432SThomas Petazzoni  */
159339d432SThomas Petazzoni 
169339d432SThomas Petazzoni #include <linux/kernel.h>
179339d432SThomas Petazzoni #include <linux/module.h>
189339d432SThomas Petazzoni #include <linux/init.h>
199339d432SThomas Petazzoni #include <linux/irq.h>
209339d432SThomas Petazzoni #include <linux/interrupt.h>
21bc69b8adSEzequiel Garcia #include <linux/irqchip/chained_irq.h>
22d7df84b3SThomas Petazzoni #include <linux/cpu.h>
239339d432SThomas Petazzoni #include <linux/io.h>
249339d432SThomas Petazzoni #include <linux/of_address.h>
259339d432SThomas Petazzoni #include <linux/of_irq.h>
2631f614edSThomas Petazzoni #include <linux/of_pci.h>
279339d432SThomas Petazzoni #include <linux/irqdomain.h>
2831f614edSThomas Petazzoni #include <linux/slab.h>
2931f614edSThomas Petazzoni #include <linux/msi.h>
309339d432SThomas Petazzoni #include <asm/mach/arch.h>
319339d432SThomas Petazzoni #include <asm/exception.h>
329339d432SThomas Petazzoni #include <asm/smp_plat.h>
339339d432SThomas Petazzoni #include <asm/mach/irq.h>
349339d432SThomas Petazzoni 
359339d432SThomas Petazzoni #include "irqchip.h"
369339d432SThomas Petazzoni 
379339d432SThomas Petazzoni /* Interrupt Controller Registers Map */
389339d432SThomas Petazzoni #define ARMADA_370_XP_INT_SET_MASK_OFFS		(0x48)
399339d432SThomas Petazzoni #define ARMADA_370_XP_INT_CLEAR_MASK_OFFS	(0x4C)
409339d432SThomas Petazzoni 
419339d432SThomas Petazzoni #define ARMADA_370_XP_INT_CONTROL		(0x00)
429339d432SThomas Petazzoni #define ARMADA_370_XP_INT_SET_ENABLE_OFFS	(0x30)
439339d432SThomas Petazzoni #define ARMADA_370_XP_INT_CLEAR_ENABLE_OFFS	(0x34)
449339d432SThomas Petazzoni #define ARMADA_370_XP_INT_SOURCE_CTL(irq)	(0x100 + irq*4)
458cc3cfc5SThomas Gleixner #define ARMADA_370_XP_INT_SOURCE_CPU_MASK	0xF
469339d432SThomas Petazzoni 
479339d432SThomas Petazzoni #define ARMADA_370_XP_CPU_INTACK_OFFS		(0x44)
48bc69b8adSEzequiel Garcia #define ARMADA_375_PPI_CAUSE			(0x10)
499339d432SThomas Petazzoni 
509339d432SThomas Petazzoni #define ARMADA_370_XP_SW_TRIG_INT_OFFS           (0x4)
519339d432SThomas Petazzoni #define ARMADA_370_XP_IN_DRBEL_MSK_OFFS          (0xc)
529339d432SThomas Petazzoni #define ARMADA_370_XP_IN_DRBEL_CAUSE_OFFS        (0x8)
539339d432SThomas Petazzoni 
549339d432SThomas Petazzoni #define ARMADA_370_XP_MAX_PER_CPU_IRQS		(28)
559339d432SThomas Petazzoni 
569339d432SThomas Petazzoni #define ARMADA_370_XP_TIMER0_PER_CPU_IRQ	(5)
579339d432SThomas Petazzoni 
585ec69017SThomas Petazzoni #define IPI_DOORBELL_START                      (0)
595ec69017SThomas Petazzoni #define IPI_DOORBELL_END                        (8)
605ec69017SThomas Petazzoni #define IPI_DOORBELL_MASK                       0xFF
6131f614edSThomas Petazzoni #define PCI_MSI_DOORBELL_START                  (16)
6231f614edSThomas Petazzoni #define PCI_MSI_DOORBELL_NR                     (16)
6331f614edSThomas Petazzoni #define PCI_MSI_DOORBELL_END                    (32)
6431f614edSThomas Petazzoni #define PCI_MSI_DOORBELL_MASK                   0xFFFF0000
659339d432SThomas Petazzoni 
669339d432SThomas Petazzoni static void __iomem *per_cpu_int_base;
679339d432SThomas Petazzoni static void __iomem *main_int_base;
689339d432SThomas Petazzoni static struct irq_domain *armada_370_xp_mpic_domain;
6931f614edSThomas Petazzoni #ifdef CONFIG_PCI_MSI
7031f614edSThomas Petazzoni static struct irq_domain *armada_370_xp_msi_domain;
7131f614edSThomas Petazzoni static DECLARE_BITMAP(msi_used, PCI_MSI_DOORBELL_NR);
7231f614edSThomas Petazzoni static DEFINE_MUTEX(msi_used_lock);
7331f614edSThomas Petazzoni static phys_addr_t msi_doorbell_addr;
7431f614edSThomas Petazzoni #endif
759339d432SThomas Petazzoni 
769339d432SThomas Petazzoni /*
779339d432SThomas Petazzoni  * In SMP mode:
789339d432SThomas Petazzoni  * For shared global interrupts, mask/unmask global enable bit
791bf25e78SLinus Torvalds  * For CPU interrupts, mask/unmask the calling CPU's bit
809339d432SThomas Petazzoni  */
819339d432SThomas Petazzoni static void armada_370_xp_irq_mask(struct irq_data *d)
829339d432SThomas Petazzoni {
839339d432SThomas Petazzoni 	irq_hw_number_t hwirq = irqd_to_hwirq(d);
849339d432SThomas Petazzoni 
859339d432SThomas Petazzoni 	if (hwirq != ARMADA_370_XP_TIMER0_PER_CPU_IRQ)
869339d432SThomas Petazzoni 		writel(hwirq, main_int_base +
879339d432SThomas Petazzoni 				ARMADA_370_XP_INT_CLEAR_ENABLE_OFFS);
889339d432SThomas Petazzoni 	else
899339d432SThomas Petazzoni 		writel(hwirq, per_cpu_int_base +
909339d432SThomas Petazzoni 				ARMADA_370_XP_INT_SET_MASK_OFFS);
919339d432SThomas Petazzoni }
929339d432SThomas Petazzoni 
939339d432SThomas Petazzoni static void armada_370_xp_irq_unmask(struct irq_data *d)
949339d432SThomas Petazzoni {
959339d432SThomas Petazzoni 	irq_hw_number_t hwirq = irqd_to_hwirq(d);
969339d432SThomas Petazzoni 
979339d432SThomas Petazzoni 	if (hwirq != ARMADA_370_XP_TIMER0_PER_CPU_IRQ)
989339d432SThomas Petazzoni 		writel(hwirq, main_int_base +
999339d432SThomas Petazzoni 				ARMADA_370_XP_INT_SET_ENABLE_OFFS);
1009339d432SThomas Petazzoni 	else
1019339d432SThomas Petazzoni 		writel(hwirq, per_cpu_int_base +
1029339d432SThomas Petazzoni 				ARMADA_370_XP_INT_CLEAR_MASK_OFFS);
1039339d432SThomas Petazzoni }
1049339d432SThomas Petazzoni 
10531f614edSThomas Petazzoni #ifdef CONFIG_PCI_MSI
10631f614edSThomas Petazzoni 
10731f614edSThomas Petazzoni static int armada_370_xp_alloc_msi(void)
10831f614edSThomas Petazzoni {
10931f614edSThomas Petazzoni 	int hwirq;
11031f614edSThomas Petazzoni 
11131f614edSThomas Petazzoni 	mutex_lock(&msi_used_lock);
11231f614edSThomas Petazzoni 	hwirq = find_first_zero_bit(&msi_used, PCI_MSI_DOORBELL_NR);
11331f614edSThomas Petazzoni 	if (hwirq >= PCI_MSI_DOORBELL_NR)
11431f614edSThomas Petazzoni 		hwirq = -ENOSPC;
11531f614edSThomas Petazzoni 	else
11631f614edSThomas Petazzoni 		set_bit(hwirq, msi_used);
11731f614edSThomas Petazzoni 	mutex_unlock(&msi_used_lock);
11831f614edSThomas Petazzoni 
11931f614edSThomas Petazzoni 	return hwirq;
12031f614edSThomas Petazzoni }
12131f614edSThomas Petazzoni 
12231f614edSThomas Petazzoni static void armada_370_xp_free_msi(int hwirq)
12331f614edSThomas Petazzoni {
12431f614edSThomas Petazzoni 	mutex_lock(&msi_used_lock);
12531f614edSThomas Petazzoni 	if (!test_bit(hwirq, msi_used))
12631f614edSThomas Petazzoni 		pr_err("trying to free unused MSI#%d\n", hwirq);
12731f614edSThomas Petazzoni 	else
12831f614edSThomas Petazzoni 		clear_bit(hwirq, msi_used);
12931f614edSThomas Petazzoni 	mutex_unlock(&msi_used_lock);
13031f614edSThomas Petazzoni }
13131f614edSThomas Petazzoni 
13231f614edSThomas Petazzoni static int armada_370_xp_setup_msi_irq(struct msi_chip *chip,
13331f614edSThomas Petazzoni 				       struct pci_dev *pdev,
13431f614edSThomas Petazzoni 				       struct msi_desc *desc)
13531f614edSThomas Petazzoni {
13631f614edSThomas Petazzoni 	struct msi_msg msg;
137da343fc7SThomas Petazzoni 	int virq, hwirq;
13831f614edSThomas Petazzoni 
13931f614edSThomas Petazzoni 	hwirq = armada_370_xp_alloc_msi();
14031f614edSThomas Petazzoni 	if (hwirq < 0)
14131f614edSThomas Petazzoni 		return hwirq;
14231f614edSThomas Petazzoni 
14331f614edSThomas Petazzoni 	virq = irq_create_mapping(armada_370_xp_msi_domain, hwirq);
14431f614edSThomas Petazzoni 	if (!virq) {
14531f614edSThomas Petazzoni 		armada_370_xp_free_msi(hwirq);
14631f614edSThomas Petazzoni 		return -EINVAL;
14731f614edSThomas Petazzoni 	}
14831f614edSThomas Petazzoni 
14931f614edSThomas Petazzoni 	irq_set_msi_desc(virq, desc);
15031f614edSThomas Petazzoni 
15131f614edSThomas Petazzoni 	msg.address_lo = msi_doorbell_addr;
15231f614edSThomas Petazzoni 	msg.address_hi = 0;
15331f614edSThomas Petazzoni 	msg.data = 0xf00 | (hwirq + 16);
15431f614edSThomas Petazzoni 
15531f614edSThomas Petazzoni 	write_msi_msg(virq, &msg);
15631f614edSThomas Petazzoni 	return 0;
15731f614edSThomas Petazzoni }
15831f614edSThomas Petazzoni 
15931f614edSThomas Petazzoni static void armada_370_xp_teardown_msi_irq(struct msi_chip *chip,
16031f614edSThomas Petazzoni 					   unsigned int irq)
16131f614edSThomas Petazzoni {
16231f614edSThomas Petazzoni 	struct irq_data *d = irq_get_irq_data(irq);
163ff3c6645SNeil Greatorex 	unsigned long hwirq = d->hwirq;
164ff3c6645SNeil Greatorex 
16531f614edSThomas Petazzoni 	irq_dispose_mapping(irq);
166ff3c6645SNeil Greatorex 	armada_370_xp_free_msi(hwirq);
16731f614edSThomas Petazzoni }
16831f614edSThomas Petazzoni 
169830cbe4bSThomas Petazzoni static int armada_370_xp_check_msi_device(struct msi_chip *chip, struct pci_dev *dev,
170830cbe4bSThomas Petazzoni 					  int nvec, int type)
171830cbe4bSThomas Petazzoni {
172830cbe4bSThomas Petazzoni 	/* We support MSI, but not MSI-X */
173830cbe4bSThomas Petazzoni 	if (type == PCI_CAP_ID_MSI)
174830cbe4bSThomas Petazzoni 		return 0;
175830cbe4bSThomas Petazzoni 	return -EINVAL;
17631f614edSThomas Petazzoni }
17731f614edSThomas Petazzoni 
17831f614edSThomas Petazzoni static struct irq_chip armada_370_xp_msi_irq_chip = {
17931f614edSThomas Petazzoni 	.name = "armada_370_xp_msi_irq",
18031f614edSThomas Petazzoni 	.irq_enable = unmask_msi_irq,
18131f614edSThomas Petazzoni 	.irq_disable = mask_msi_irq,
18231f614edSThomas Petazzoni 	.irq_mask = mask_msi_irq,
18331f614edSThomas Petazzoni 	.irq_unmask = unmask_msi_irq,
18431f614edSThomas Petazzoni };
18531f614edSThomas Petazzoni 
18631f614edSThomas Petazzoni static int armada_370_xp_msi_map(struct irq_domain *domain, unsigned int virq,
18731f614edSThomas Petazzoni 				 irq_hw_number_t hw)
18831f614edSThomas Petazzoni {
18931f614edSThomas Petazzoni 	irq_set_chip_and_handler(virq, &armada_370_xp_msi_irq_chip,
19031f614edSThomas Petazzoni 				 handle_simple_irq);
19131f614edSThomas Petazzoni 	set_irq_flags(virq, IRQF_VALID);
19231f614edSThomas Petazzoni 
19331f614edSThomas Petazzoni 	return 0;
19431f614edSThomas Petazzoni }
19531f614edSThomas Petazzoni 
19631f614edSThomas Petazzoni static const struct irq_domain_ops armada_370_xp_msi_irq_ops = {
19731f614edSThomas Petazzoni 	.map = armada_370_xp_msi_map,
19831f614edSThomas Petazzoni };
19931f614edSThomas Petazzoni 
20031f614edSThomas Petazzoni static int armada_370_xp_msi_init(struct device_node *node,
20131f614edSThomas Petazzoni 				  phys_addr_t main_int_phys_base)
20231f614edSThomas Petazzoni {
20331f614edSThomas Petazzoni 	struct msi_chip *msi_chip;
20431f614edSThomas Petazzoni 	u32 reg;
20531f614edSThomas Petazzoni 	int ret;
20631f614edSThomas Petazzoni 
20731f614edSThomas Petazzoni 	msi_doorbell_addr = main_int_phys_base +
20831f614edSThomas Petazzoni 		ARMADA_370_XP_SW_TRIG_INT_OFFS;
20931f614edSThomas Petazzoni 
21031f614edSThomas Petazzoni 	msi_chip = kzalloc(sizeof(*msi_chip), GFP_KERNEL);
21131f614edSThomas Petazzoni 	if (!msi_chip)
21231f614edSThomas Petazzoni 		return -ENOMEM;
21331f614edSThomas Petazzoni 
21431f614edSThomas Petazzoni 	msi_chip->setup_irq = armada_370_xp_setup_msi_irq;
21531f614edSThomas Petazzoni 	msi_chip->teardown_irq = armada_370_xp_teardown_msi_irq;
216830cbe4bSThomas Petazzoni 	msi_chip->check_device = armada_370_xp_check_msi_device;
21731f614edSThomas Petazzoni 	msi_chip->of_node = node;
21831f614edSThomas Petazzoni 
21931f614edSThomas Petazzoni 	armada_370_xp_msi_domain =
22031f614edSThomas Petazzoni 		irq_domain_add_linear(NULL, PCI_MSI_DOORBELL_NR,
22131f614edSThomas Petazzoni 				      &armada_370_xp_msi_irq_ops,
22231f614edSThomas Petazzoni 				      NULL);
22331f614edSThomas Petazzoni 	if (!armada_370_xp_msi_domain) {
22431f614edSThomas Petazzoni 		kfree(msi_chip);
22531f614edSThomas Petazzoni 		return -ENOMEM;
22631f614edSThomas Petazzoni 	}
22731f614edSThomas Petazzoni 
22831f614edSThomas Petazzoni 	ret = of_pci_msi_chip_add(msi_chip);
22931f614edSThomas Petazzoni 	if (ret < 0) {
23031f614edSThomas Petazzoni 		irq_domain_remove(armada_370_xp_msi_domain);
23131f614edSThomas Petazzoni 		kfree(msi_chip);
23231f614edSThomas Petazzoni 		return ret;
23331f614edSThomas Petazzoni 	}
23431f614edSThomas Petazzoni 
23531f614edSThomas Petazzoni 	reg = readl(per_cpu_int_base + ARMADA_370_XP_IN_DRBEL_MSK_OFFS)
23631f614edSThomas Petazzoni 		| PCI_MSI_DOORBELL_MASK;
23731f614edSThomas Petazzoni 
23831f614edSThomas Petazzoni 	writel(reg, per_cpu_int_base +
23931f614edSThomas Petazzoni 	       ARMADA_370_XP_IN_DRBEL_MSK_OFFS);
24031f614edSThomas Petazzoni 
24131f614edSThomas Petazzoni 	/* Unmask IPI interrupt */
24231f614edSThomas Petazzoni 	writel(1, per_cpu_int_base + ARMADA_370_XP_INT_CLEAR_MASK_OFFS);
24331f614edSThomas Petazzoni 
24431f614edSThomas Petazzoni 	return 0;
24531f614edSThomas Petazzoni }
24631f614edSThomas Petazzoni #else
24731f614edSThomas Petazzoni static inline int armada_370_xp_msi_init(struct device_node *node,
24831f614edSThomas Petazzoni 					 phys_addr_t main_int_phys_base)
24931f614edSThomas Petazzoni {
25031f614edSThomas Petazzoni 	return 0;
25131f614edSThomas Petazzoni }
25231f614edSThomas Petazzoni #endif
25331f614edSThomas Petazzoni 
2549339d432SThomas Petazzoni #ifdef CONFIG_SMP
25519e61d41SArnaud Ebalard static DEFINE_RAW_SPINLOCK(irq_controller_lock);
25619e61d41SArnaud Ebalard 
2579339d432SThomas Petazzoni static int armada_xp_set_affinity(struct irq_data *d,
2589339d432SThomas Petazzoni 				  const struct cpumask *mask_val, bool force)
2599339d432SThomas Petazzoni {
2609339d432SThomas Petazzoni 	irq_hw_number_t hwirq = irqd_to_hwirq(d);
2618cc3cfc5SThomas Gleixner 	unsigned long reg, mask;
2629339d432SThomas Petazzoni 	int cpu;
2639339d432SThomas Petazzoni 
2648cc3cfc5SThomas Gleixner 	/* Select a single core from the affinity mask which is online */
2658cc3cfc5SThomas Gleixner 	cpu = cpumask_any_and(mask_val, cpu_online_mask);
2668cc3cfc5SThomas Gleixner 	mask = 1UL << cpu_logical_map(cpu);
2679339d432SThomas Petazzoni 
2689339d432SThomas Petazzoni 	raw_spin_lock(&irq_controller_lock);
2699339d432SThomas Petazzoni 	reg = readl(main_int_base + ARMADA_370_XP_INT_SOURCE_CTL(hwirq));
2708cc3cfc5SThomas Gleixner 	reg = (reg & (~ARMADA_370_XP_INT_SOURCE_CPU_MASK)) | mask;
2719339d432SThomas Petazzoni 	writel(reg, main_int_base + ARMADA_370_XP_INT_SOURCE_CTL(hwirq));
2729339d432SThomas Petazzoni 	raw_spin_unlock(&irq_controller_lock);
2739339d432SThomas Petazzoni 
2749339d432SThomas Petazzoni 	return 0;
2759339d432SThomas Petazzoni }
2769339d432SThomas Petazzoni #endif
2779339d432SThomas Petazzoni 
2789339d432SThomas Petazzoni static struct irq_chip armada_370_xp_irq_chip = {
2799339d432SThomas Petazzoni 	.name		= "armada_370_xp_irq",
2809339d432SThomas Petazzoni 	.irq_mask       = armada_370_xp_irq_mask,
2819339d432SThomas Petazzoni 	.irq_mask_ack   = armada_370_xp_irq_mask,
2829339d432SThomas Petazzoni 	.irq_unmask     = armada_370_xp_irq_unmask,
2839339d432SThomas Petazzoni #ifdef CONFIG_SMP
2849339d432SThomas Petazzoni 	.irq_set_affinity = armada_xp_set_affinity,
2859339d432SThomas Petazzoni #endif
2869339d432SThomas Petazzoni };
2879339d432SThomas Petazzoni 
2889339d432SThomas Petazzoni static int armada_370_xp_mpic_irq_map(struct irq_domain *h,
2899339d432SThomas Petazzoni 				      unsigned int virq, irq_hw_number_t hw)
2909339d432SThomas Petazzoni {
2919339d432SThomas Petazzoni 	armada_370_xp_irq_mask(irq_get_irq_data(virq));
2921bf25e78SLinus Torvalds 	if (hw != ARMADA_370_XP_TIMER0_PER_CPU_IRQ)
2931bf25e78SLinus Torvalds 		writel(hw, per_cpu_int_base +
2941bf25e78SLinus Torvalds 			ARMADA_370_XP_INT_CLEAR_MASK_OFFS);
2951bf25e78SLinus Torvalds 	else
2969339d432SThomas Petazzoni 		writel(hw, main_int_base + ARMADA_370_XP_INT_SET_ENABLE_OFFS);
2979339d432SThomas Petazzoni 	irq_set_status_flags(virq, IRQ_LEVEL);
2989339d432SThomas Petazzoni 
2999339d432SThomas Petazzoni 	if (hw == ARMADA_370_XP_TIMER0_PER_CPU_IRQ) {
3009339d432SThomas Petazzoni 		irq_set_percpu_devid(virq);
3019339d432SThomas Petazzoni 		irq_set_chip_and_handler(virq, &armada_370_xp_irq_chip,
3029339d432SThomas Petazzoni 					handle_percpu_devid_irq);
3039339d432SThomas Petazzoni 
3049339d432SThomas Petazzoni 	} else {
3059339d432SThomas Petazzoni 		irq_set_chip_and_handler(virq, &armada_370_xp_irq_chip,
3069339d432SThomas Petazzoni 					handle_level_irq);
3079339d432SThomas Petazzoni 	}
3089339d432SThomas Petazzoni 	set_irq_flags(virq, IRQF_VALID | IRQF_PROBE);
3099339d432SThomas Petazzoni 
3109339d432SThomas Petazzoni 	return 0;
3119339d432SThomas Petazzoni }
3129339d432SThomas Petazzoni 
3139339d432SThomas Petazzoni #ifdef CONFIG_SMP
314ef37d337SThomas Petazzoni static void armada_mpic_send_doorbell(const struct cpumask *mask,
315ef37d337SThomas Petazzoni 				      unsigned int irq)
3169339d432SThomas Petazzoni {
3179339d432SThomas Petazzoni 	int cpu;
3189339d432SThomas Petazzoni 	unsigned long map = 0;
3199339d432SThomas Petazzoni 
3209339d432SThomas Petazzoni 	/* Convert our logical CPU mask into a physical one. */
3219339d432SThomas Petazzoni 	for_each_cpu(cpu, mask)
3229339d432SThomas Petazzoni 		map |= 1 << cpu_logical_map(cpu);
3239339d432SThomas Petazzoni 
3249339d432SThomas Petazzoni 	/*
3259339d432SThomas Petazzoni 	 * Ensure that stores to Normal memory are visible to the
3269339d432SThomas Petazzoni 	 * other CPUs before issuing the IPI.
3279339d432SThomas Petazzoni 	 */
3289339d432SThomas Petazzoni 	dsb();
3299339d432SThomas Petazzoni 
3309339d432SThomas Petazzoni 	/* submit softirq */
3319339d432SThomas Petazzoni 	writel((map << 8) | irq, main_int_base +
3329339d432SThomas Petazzoni 		ARMADA_370_XP_SW_TRIG_INT_OFFS);
3339339d432SThomas Petazzoni }
3349339d432SThomas Petazzoni 
335d7df84b3SThomas Petazzoni static void armada_xp_mpic_smp_cpu_init(void)
3369339d432SThomas Petazzoni {
337b73842b7SThomas Petazzoni 	u32 control;
338b73842b7SThomas Petazzoni 	int nr_irqs, i;
339b73842b7SThomas Petazzoni 
340b73842b7SThomas Petazzoni 	control = readl(main_int_base + ARMADA_370_XP_INT_CONTROL);
341b73842b7SThomas Petazzoni 	nr_irqs = (control >> 2) & 0x3ff;
342b73842b7SThomas Petazzoni 
343b73842b7SThomas Petazzoni 	for (i = 0; i < nr_irqs; i++)
344b73842b7SThomas Petazzoni 		writel(i, per_cpu_int_base + ARMADA_370_XP_INT_SET_MASK_OFFS);
345b73842b7SThomas Petazzoni 
3469339d432SThomas Petazzoni 	/* Clear pending IPIs */
3479339d432SThomas Petazzoni 	writel(0, per_cpu_int_base + ARMADA_370_XP_IN_DRBEL_CAUSE_OFFS);
3489339d432SThomas Petazzoni 
3499339d432SThomas Petazzoni 	/* Enable first 8 IPIs */
3505ec69017SThomas Petazzoni 	writel(IPI_DOORBELL_MASK, per_cpu_int_base +
3519339d432SThomas Petazzoni 		ARMADA_370_XP_IN_DRBEL_MSK_OFFS);
3529339d432SThomas Petazzoni 
3539339d432SThomas Petazzoni 	/* Unmask IPI interrupt */
3549339d432SThomas Petazzoni 	writel(0, per_cpu_int_base + ARMADA_370_XP_INT_CLEAR_MASK_OFFS);
3559339d432SThomas Petazzoni }
356d7df84b3SThomas Petazzoni 
357d7df84b3SThomas Petazzoni static int armada_xp_mpic_secondary_init(struct notifier_block *nfb,
358d7df84b3SThomas Petazzoni 					 unsigned long action, void *hcpu)
359d7df84b3SThomas Petazzoni {
360d7df84b3SThomas Petazzoni 	if (action == CPU_STARTING || action == CPU_STARTING_FROZEN)
361d7df84b3SThomas Petazzoni 		armada_xp_mpic_smp_cpu_init();
362d7df84b3SThomas Petazzoni 	return NOTIFY_OK;
363d7df84b3SThomas Petazzoni }
364d7df84b3SThomas Petazzoni 
365d7df84b3SThomas Petazzoni static struct notifier_block armada_370_xp_mpic_cpu_notifier = {
366d7df84b3SThomas Petazzoni 	.notifier_call = armada_xp_mpic_secondary_init,
367d7df84b3SThomas Petazzoni 	.priority = 100,
368d7df84b3SThomas Petazzoni };
369d7df84b3SThomas Petazzoni 
3709339d432SThomas Petazzoni #endif /* CONFIG_SMP */
3719339d432SThomas Petazzoni 
3729339d432SThomas Petazzoni static struct irq_domain_ops armada_370_xp_mpic_irq_ops = {
3739339d432SThomas Petazzoni 	.map = armada_370_xp_mpic_irq_map,
3749339d432SThomas Petazzoni 	.xlate = irq_domain_xlate_onecell,
3759339d432SThomas Petazzoni };
3769339d432SThomas Petazzoni 
37731f614edSThomas Petazzoni #ifdef CONFIG_PCI_MSI
378bc69b8adSEzequiel Garcia static void armada_370_xp_handle_msi_irq(struct pt_regs *regs, bool is_chained)
3799b8cf779SEzequiel Garcia {
38031f614edSThomas Petazzoni 	u32 msimask, msinr;
38131f614edSThomas Petazzoni 
38231f614edSThomas Petazzoni 	msimask = readl_relaxed(per_cpu_int_base +
38331f614edSThomas Petazzoni 				ARMADA_370_XP_IN_DRBEL_CAUSE_OFFS)
38431f614edSThomas Petazzoni 		& PCI_MSI_DOORBELL_MASK;
38531f614edSThomas Petazzoni 
386c7f7bd4aSLior Amsalem 	writel(~msimask, per_cpu_int_base +
38731f614edSThomas Petazzoni 	       ARMADA_370_XP_IN_DRBEL_CAUSE_OFFS);
38831f614edSThomas Petazzoni 
38931f614edSThomas Petazzoni 	for (msinr = PCI_MSI_DOORBELL_START;
39031f614edSThomas Petazzoni 	     msinr < PCI_MSI_DOORBELL_END; msinr++) {
39131f614edSThomas Petazzoni 		int irq;
39231f614edSThomas Petazzoni 
39331f614edSThomas Petazzoni 		if (!(msimask & BIT(msinr)))
39431f614edSThomas Petazzoni 			continue;
39531f614edSThomas Petazzoni 
396*e89c6a06SMarc Zyngier 		if (is_chained) {
39731f614edSThomas Petazzoni 			irq = irq_find_mapping(armada_370_xp_msi_domain,
39831f614edSThomas Petazzoni 					       msinr - 16);
399bc69b8adSEzequiel Garcia 			generic_handle_irq(irq);
400*e89c6a06SMarc Zyngier 		} else {
401*e89c6a06SMarc Zyngier 			irq = msinr - 16;
402*e89c6a06SMarc Zyngier 			handle_domain_irq(armada_370_xp_msi_domain,
403*e89c6a06SMarc Zyngier 					  irq, regs);
404*e89c6a06SMarc Zyngier 		}
40531f614edSThomas Petazzoni 	}
40631f614edSThomas Petazzoni }
4079b8cf779SEzequiel Garcia #else
408bc69b8adSEzequiel Garcia static void armada_370_xp_handle_msi_irq(struct pt_regs *r, bool b) {}
40931f614edSThomas Petazzoni #endif
41031f614edSThomas Petazzoni 
411bc69b8adSEzequiel Garcia static void armada_370_xp_mpic_handle_cascade_irq(unsigned int irq,
412bc69b8adSEzequiel Garcia 						  struct irq_desc *desc)
413bc69b8adSEzequiel Garcia {
414bc69b8adSEzequiel Garcia 	struct irq_chip *chip = irq_get_chip(irq);
415bc69b8adSEzequiel Garcia 	unsigned long irqmap, irqn;
416bc69b8adSEzequiel Garcia 	unsigned int cascade_irq;
417bc69b8adSEzequiel Garcia 
418bc69b8adSEzequiel Garcia 	chained_irq_enter(chip, desc);
419bc69b8adSEzequiel Garcia 
420bc69b8adSEzequiel Garcia 	irqmap = readl_relaxed(per_cpu_int_base + ARMADA_375_PPI_CAUSE);
421bc69b8adSEzequiel Garcia 
422bc69b8adSEzequiel Garcia 	if (irqmap & BIT(0)) {
423bc69b8adSEzequiel Garcia 		armada_370_xp_handle_msi_irq(NULL, true);
424bc69b8adSEzequiel Garcia 		irqmap &= ~BIT(0);
425bc69b8adSEzequiel Garcia 	}
426bc69b8adSEzequiel Garcia 
427bc69b8adSEzequiel Garcia 	for_each_set_bit(irqn, &irqmap, BITS_PER_LONG) {
428bc69b8adSEzequiel Garcia 		cascade_irq = irq_find_mapping(armada_370_xp_mpic_domain, irqn);
429bc69b8adSEzequiel Garcia 		generic_handle_irq(cascade_irq);
430bc69b8adSEzequiel Garcia 	}
431bc69b8adSEzequiel Garcia 
432bc69b8adSEzequiel Garcia 	chained_irq_exit(chip, desc);
433bc69b8adSEzequiel Garcia }
434bc69b8adSEzequiel Garcia 
4358783dd3aSStephen Boyd static void __exception_irq_entry
4369b8cf779SEzequiel Garcia armada_370_xp_handle_irq(struct pt_regs *regs)
4379b8cf779SEzequiel Garcia {
4389b8cf779SEzequiel Garcia 	u32 irqstat, irqnr;
4399b8cf779SEzequiel Garcia 
4409b8cf779SEzequiel Garcia 	do {
4419b8cf779SEzequiel Garcia 		irqstat = readl_relaxed(per_cpu_int_base +
4429b8cf779SEzequiel Garcia 					ARMADA_370_XP_CPU_INTACK_OFFS);
4439b8cf779SEzequiel Garcia 		irqnr = irqstat & 0x3FF;
4449b8cf779SEzequiel Garcia 
4459b8cf779SEzequiel Garcia 		if (irqnr > 1022)
4469b8cf779SEzequiel Garcia 			break;
4479b8cf779SEzequiel Garcia 
4489b8cf779SEzequiel Garcia 		if (irqnr > 1) {
449*e89c6a06SMarc Zyngier 			handle_domain_irq(armada_370_xp_mpic_domain,
450*e89c6a06SMarc Zyngier 					  irqnr, regs);
4519b8cf779SEzequiel Garcia 			continue;
4529b8cf779SEzequiel Garcia 		}
4539b8cf779SEzequiel Garcia 
4549b8cf779SEzequiel Garcia 		/* MSI handling */
4559b8cf779SEzequiel Garcia 		if (irqnr == 1)
456bc69b8adSEzequiel Garcia 			armada_370_xp_handle_msi_irq(regs, false);
4579b8cf779SEzequiel Garcia 
4589339d432SThomas Petazzoni #ifdef CONFIG_SMP
4599339d432SThomas Petazzoni 		/* IPI Handling */
4609339d432SThomas Petazzoni 		if (irqnr == 0) {
4619339d432SThomas Petazzoni 			u32 ipimask, ipinr;
4629339d432SThomas Petazzoni 
4639339d432SThomas Petazzoni 			ipimask = readl_relaxed(per_cpu_int_base +
4649339d432SThomas Petazzoni 						ARMADA_370_XP_IN_DRBEL_CAUSE_OFFS)
4655ec69017SThomas Petazzoni 				& IPI_DOORBELL_MASK;
4669339d432SThomas Petazzoni 
467a6f089e9SLior Amsalem 			writel(~ipimask, per_cpu_int_base +
4689339d432SThomas Petazzoni 				ARMADA_370_XP_IN_DRBEL_CAUSE_OFFS);
4699339d432SThomas Petazzoni 
4709339d432SThomas Petazzoni 			/* Handle all pending doorbells */
4715ec69017SThomas Petazzoni 			for (ipinr = IPI_DOORBELL_START;
4725ec69017SThomas Petazzoni 			     ipinr < IPI_DOORBELL_END; ipinr++) {
4739339d432SThomas Petazzoni 				if (ipimask & (0x1 << ipinr))
4749339d432SThomas Petazzoni 					handle_IPI(ipinr, regs);
4759339d432SThomas Petazzoni 			}
4769339d432SThomas Petazzoni 			continue;
4779339d432SThomas Petazzoni 		}
4789339d432SThomas Petazzoni #endif
4799339d432SThomas Petazzoni 
4809339d432SThomas Petazzoni 	} while (1);
4819339d432SThomas Petazzoni }
4829339d432SThomas Petazzoni 
483b313ada8SThomas Petazzoni static int __init armada_370_xp_mpic_of_init(struct device_node *node,
484b313ada8SThomas Petazzoni 					     struct device_node *parent)
485b313ada8SThomas Petazzoni {
486627dfcc2SThomas Petazzoni 	struct resource main_int_res, per_cpu_int_res;
487b73842b7SThomas Petazzoni 	int parent_irq, nr_irqs, i;
488b313ada8SThomas Petazzoni 	u32 control;
489b313ada8SThomas Petazzoni 
490627dfcc2SThomas Petazzoni 	BUG_ON(of_address_to_resource(node, 0, &main_int_res));
491627dfcc2SThomas Petazzoni 	BUG_ON(of_address_to_resource(node, 1, &per_cpu_int_res));
492b313ada8SThomas Petazzoni 
493627dfcc2SThomas Petazzoni 	BUG_ON(!request_mem_region(main_int_res.start,
494627dfcc2SThomas Petazzoni 				   resource_size(&main_int_res),
495627dfcc2SThomas Petazzoni 				   node->full_name));
496627dfcc2SThomas Petazzoni 	BUG_ON(!request_mem_region(per_cpu_int_res.start,
497627dfcc2SThomas Petazzoni 				   resource_size(&per_cpu_int_res),
498627dfcc2SThomas Petazzoni 				   node->full_name));
499627dfcc2SThomas Petazzoni 
500627dfcc2SThomas Petazzoni 	main_int_base = ioremap(main_int_res.start,
501627dfcc2SThomas Petazzoni 				resource_size(&main_int_res));
502b313ada8SThomas Petazzoni 	BUG_ON(!main_int_base);
503627dfcc2SThomas Petazzoni 
504627dfcc2SThomas Petazzoni 	per_cpu_int_base = ioremap(per_cpu_int_res.start,
505627dfcc2SThomas Petazzoni 				   resource_size(&per_cpu_int_res));
506b313ada8SThomas Petazzoni 	BUG_ON(!per_cpu_int_base);
507b313ada8SThomas Petazzoni 
508b313ada8SThomas Petazzoni 	control = readl(main_int_base + ARMADA_370_XP_INT_CONTROL);
509b73842b7SThomas Petazzoni 	nr_irqs = (control >> 2) & 0x3ff;
510b73842b7SThomas Petazzoni 
511b73842b7SThomas Petazzoni 	for (i = 0; i < nr_irqs; i++)
512b73842b7SThomas Petazzoni 		writel(i, main_int_base + ARMADA_370_XP_INT_CLEAR_ENABLE_OFFS);
513b313ada8SThomas Petazzoni 
514b313ada8SThomas Petazzoni 	armada_370_xp_mpic_domain =
515b73842b7SThomas Petazzoni 		irq_domain_add_linear(node, nr_irqs,
516b313ada8SThomas Petazzoni 				&armada_370_xp_mpic_irq_ops, NULL);
517b313ada8SThomas Petazzoni 
518627dfcc2SThomas Petazzoni 	BUG_ON(!armada_370_xp_mpic_domain);
519b313ada8SThomas Petazzoni 
520b313ada8SThomas Petazzoni #ifdef CONFIG_SMP
521b313ada8SThomas Petazzoni 	armada_xp_mpic_smp_cpu_init();
522b313ada8SThomas Petazzoni #endif
523b313ada8SThomas Petazzoni 
52431f614edSThomas Petazzoni 	armada_370_xp_msi_init(node, main_int_res.start);
52531f614edSThomas Petazzoni 
526bc69b8adSEzequiel Garcia 	parent_irq = irq_of_parse_and_map(node, 0);
527bc69b8adSEzequiel Garcia 	if (parent_irq <= 0) {
528bc69b8adSEzequiel Garcia 		irq_set_default_host(armada_370_xp_mpic_domain);
529b313ada8SThomas Petazzoni 		set_handle_irq(armada_370_xp_handle_irq);
530ef37d337SThomas Petazzoni #ifdef CONFIG_SMP
531ef37d337SThomas Petazzoni 		set_smp_cross_call(armada_mpic_send_doorbell);
532d7df84b3SThomas Petazzoni 		register_cpu_notifier(&armada_370_xp_mpic_cpu_notifier);
533ef37d337SThomas Petazzoni #endif
534bc69b8adSEzequiel Garcia 	} else {
535bc69b8adSEzequiel Garcia 		irq_set_chained_handler(parent_irq,
536bc69b8adSEzequiel Garcia 					armada_370_xp_mpic_handle_cascade_irq);
537bc69b8adSEzequiel Garcia 	}
538b313ada8SThomas Petazzoni 
539b313ada8SThomas Petazzoni 	return 0;
540b313ada8SThomas Petazzoni }
541b313ada8SThomas Petazzoni 
5429339d432SThomas Petazzoni IRQCHIP_DECLARE(armada_370_xp_mpic, "marvell,mpic", armada_370_xp_mpic_of_init);
543