xref: /openbmc/linux/drivers/iommu/amd/init.c (revision f52c895a)
1ad8694baSJoerg Roedel // SPDX-License-Identifier: GPL-2.0-only
2ad8694baSJoerg Roedel /*
3ad8694baSJoerg Roedel  * Copyright (C) 2007-2010 Advanced Micro Devices, Inc.
4ad8694baSJoerg Roedel  * Author: Joerg Roedel <jroedel@suse.de>
5ad8694baSJoerg Roedel  *         Leo Duran <leo.duran@amd.com>
6ad8694baSJoerg Roedel  */
7ad8694baSJoerg Roedel 
8ad8694baSJoerg Roedel #define pr_fmt(fmt)     "AMD-Vi: " fmt
9ad8694baSJoerg Roedel #define dev_fmt(fmt)    pr_fmt(fmt)
10ad8694baSJoerg Roedel 
11ad8694baSJoerg Roedel #include <linux/pci.h>
12ad8694baSJoerg Roedel #include <linux/acpi.h>
13ad8694baSJoerg Roedel #include <linux/list.h>
14ad8694baSJoerg Roedel #include <linux/bitmap.h>
15ad8694baSJoerg Roedel #include <linux/slab.h>
16ad8694baSJoerg Roedel #include <linux/syscore_ops.h>
17ad8694baSJoerg Roedel #include <linux/interrupt.h>
18ad8694baSJoerg Roedel #include <linux/msi.h>
19d1adcfbbSDavid Woodhouse #include <linux/irq.h>
20ad8694baSJoerg Roedel #include <linux/amd-iommu.h>
21ad8694baSJoerg Roedel #include <linux/export.h>
22ad8694baSJoerg Roedel #include <linux/kmemleak.h>
2332cb4d02STom Lendacky #include <linux/cc_platform.h>
249b45a773SJoerg Roedel #include <linux/iopoll.h>
25ad8694baSJoerg Roedel #include <asm/pci-direct.h>
26ad8694baSJoerg Roedel #include <asm/iommu.h>
27ad8694baSJoerg Roedel #include <asm/apic.h>
28ad8694baSJoerg Roedel #include <asm/gart.h>
29ad8694baSJoerg Roedel #include <asm/x86_init.h>
30ad8694baSJoerg Roedel #include <asm/io_apic.h>
31ad8694baSJoerg Roedel #include <asm/irq_remapping.h>
326d39bdeeSSuravee Suthikulpanit #include <asm/set_memory.h>
33ad8694baSJoerg Roedel 
34ad8694baSJoerg Roedel #include <linux/crash_dump.h>
35ad8694baSJoerg Roedel 
36ad8694baSJoerg Roedel #include "amd_iommu.h"
37ad8694baSJoerg Roedel #include "../irq_remapping.h"
38ad8694baSJoerg Roedel 
39ad8694baSJoerg Roedel /*
40ad8694baSJoerg Roedel  * definitions for the ACPI scanning code
41ad8694baSJoerg Roedel  */
42ad8694baSJoerg Roedel #define IVRS_HEADER_LENGTH 48
43ad8694baSJoerg Roedel 
44ad8694baSJoerg Roedel #define ACPI_IVHD_TYPE_MAX_SUPPORTED	0x40
45ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_ALL              0x20
46ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE                  0x21
47ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_RANGE            0x22
48ad8694baSJoerg Roedel 
49ad8694baSJoerg Roedel #define IVHD_DEV_ALL                    0x01
50ad8694baSJoerg Roedel #define IVHD_DEV_SELECT                 0x02
51ad8694baSJoerg Roedel #define IVHD_DEV_SELECT_RANGE_START     0x03
52ad8694baSJoerg Roedel #define IVHD_DEV_RANGE_END              0x04
53ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS                  0x42
54ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS_RANGE            0x43
55ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT             0x46
56ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT_RANGE       0x47
57ad8694baSJoerg Roedel #define IVHD_DEV_SPECIAL		0x48
58ad8694baSJoerg Roedel #define IVHD_DEV_ACPI_HID		0xf0
59ad8694baSJoerg Roedel 
60ad8694baSJoerg Roedel #define UID_NOT_PRESENT                 0
61ad8694baSJoerg Roedel #define UID_IS_INTEGER                  1
62ad8694baSJoerg Roedel #define UID_IS_CHARACTER                2
63ad8694baSJoerg Roedel 
64ad8694baSJoerg Roedel #define IVHD_SPECIAL_IOAPIC		1
65ad8694baSJoerg Roedel #define IVHD_SPECIAL_HPET		2
66ad8694baSJoerg Roedel 
67ad8694baSJoerg Roedel #define IVHD_FLAG_HT_TUN_EN_MASK        0x01
68ad8694baSJoerg Roedel #define IVHD_FLAG_PASSPW_EN_MASK        0x02
69ad8694baSJoerg Roedel #define IVHD_FLAG_RESPASSPW_EN_MASK     0x04
70ad8694baSJoerg Roedel #define IVHD_FLAG_ISOC_EN_MASK          0x08
71ad8694baSJoerg Roedel 
72ad8694baSJoerg Roedel #define IVMD_FLAG_EXCL_RANGE            0x08
73ad8694baSJoerg Roedel #define IVMD_FLAG_IW                    0x04
74ad8694baSJoerg Roedel #define IVMD_FLAG_IR                    0x02
75ad8694baSJoerg Roedel #define IVMD_FLAG_UNITY_MAP             0x01
76ad8694baSJoerg Roedel 
77ad8694baSJoerg Roedel #define ACPI_DEVFLAG_INITPASS           0x01
78ad8694baSJoerg Roedel #define ACPI_DEVFLAG_EXTINT             0x02
79ad8694baSJoerg Roedel #define ACPI_DEVFLAG_NMI                0x04
80ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT1            0x10
81ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT2            0x20
82ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT0              0x40
83ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT1              0x80
84ad8694baSJoerg Roedel #define ACPI_DEVFLAG_ATSDIS             0x10000000
85ad8694baSJoerg Roedel 
8642bb5aa0SJoerg Roedel #define LOOP_TIMEOUT	2000000
87bbe3a106SSuravee Suthikulpanit 
8888699c02SMichael Forney #define IVRS_GET_SBDF_ID(seg, bus, dev, fn)	(((seg & 0xffff) << 16) | ((bus & 0xff) << 8) \
89bbe3a106SSuravee Suthikulpanit 						 | ((dev & 0x1f) << 3) | (fn & 0x7))
90bbe3a106SSuravee Suthikulpanit 
91ad8694baSJoerg Roedel /*
92ad8694baSJoerg Roedel  * ACPI table definitions
93ad8694baSJoerg Roedel  *
94ad8694baSJoerg Roedel  * These data structures are laid over the table to parse the important values
95ad8694baSJoerg Roedel  * out of it.
96ad8694baSJoerg Roedel  */
97ad8694baSJoerg Roedel 
98ad8694baSJoerg Roedel /*
99ad8694baSJoerg Roedel  * structure describing one IOMMU in the ACPI table. Typically followed by one
100ad8694baSJoerg Roedel  * or more ivhd_entrys.
101ad8694baSJoerg Roedel  */
102ad8694baSJoerg Roedel struct ivhd_header {
103ad8694baSJoerg Roedel 	u8 type;
104ad8694baSJoerg Roedel 	u8 flags;
105ad8694baSJoerg Roedel 	u16 length;
106ad8694baSJoerg Roedel 	u16 devid;
107ad8694baSJoerg Roedel 	u16 cap_ptr;
108ad8694baSJoerg Roedel 	u64 mmio_phys;
109ad8694baSJoerg Roedel 	u16 pci_seg;
110ad8694baSJoerg Roedel 	u16 info;
111ad8694baSJoerg Roedel 	u32 efr_attr;
112ad8694baSJoerg Roedel 
113ad8694baSJoerg Roedel 	/* Following only valid on IVHD type 11h and 40h */
114ad8694baSJoerg Roedel 	u64 efr_reg; /* Exact copy of MMIO_EXT_FEATURES */
1151e98a35dSSuravee Suthikulpanit 	u64 efr_reg2;
116ad8694baSJoerg Roedel } __attribute__((packed));
117ad8694baSJoerg Roedel 
118ad8694baSJoerg Roedel /*
119ad8694baSJoerg Roedel  * A device entry describing which devices a specific IOMMU translates and
120ad8694baSJoerg Roedel  * which requestor ids they use.
121ad8694baSJoerg Roedel  */
122ad8694baSJoerg Roedel struct ivhd_entry {
123ad8694baSJoerg Roedel 	u8 type;
124ad8694baSJoerg Roedel 	u16 devid;
125ad8694baSJoerg Roedel 	u8 flags;
12643d83af8SKees Cook 	struct_group(ext_hid,
127ad8694baSJoerg Roedel 		u32 ext;
128ad8694baSJoerg Roedel 		u32 hidh;
12943d83af8SKees Cook 	);
130ad8694baSJoerg Roedel 	u64 cid;
131ad8694baSJoerg Roedel 	u8 uidf;
132ad8694baSJoerg Roedel 	u8 uidl;
133ad8694baSJoerg Roedel 	u8 uid;
134ad8694baSJoerg Roedel } __attribute__((packed));
135ad8694baSJoerg Roedel 
136ad8694baSJoerg Roedel /*
137ad8694baSJoerg Roedel  * An AMD IOMMU memory definition structure. It defines things like exclusion
138ad8694baSJoerg Roedel  * ranges for devices and regions that should be unity mapped.
139ad8694baSJoerg Roedel  */
140ad8694baSJoerg Roedel struct ivmd_header {
141ad8694baSJoerg Roedel 	u8 type;
142ad8694baSJoerg Roedel 	u8 flags;
143ad8694baSJoerg Roedel 	u16 length;
144ad8694baSJoerg Roedel 	u16 devid;
145ad8694baSJoerg Roedel 	u16 aux;
146b618ae62SVasant Hegde 	u16 pci_seg;
147b618ae62SVasant Hegde 	u8  resv[6];
148ad8694baSJoerg Roedel 	u64 range_start;
149ad8694baSJoerg Roedel 	u64 range_length;
150ad8694baSJoerg Roedel } __attribute__((packed));
151ad8694baSJoerg Roedel 
152ad8694baSJoerg Roedel bool amd_iommu_dump;
153ad8694baSJoerg Roedel bool amd_iommu_irq_remap __read_mostly;
154ad8694baSJoerg Roedel 
15589c9a09cSSuravee Suthikulpanit enum io_pgtable_fmt amd_iommu_pgtable = AMD_IOMMU_V1;
156f5944964SVasant Hegde /* Guest page table level */
157f5944964SVasant Hegde int amd_iommu_gpt_level = PAGE_MODE_4_LEVEL;
15889c9a09cSSuravee Suthikulpanit 
159ad8694baSJoerg Roedel int amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC;
160ad8694baSJoerg Roedel static int amd_iommu_xt_mode = IRQ_REMAP_XAPIC_MODE;
161ad8694baSJoerg Roedel 
162ad8694baSJoerg Roedel static bool amd_iommu_detected;
163b1e650dbSJoerg Roedel static bool amd_iommu_disabled __initdata;
164b1e650dbSJoerg Roedel static bool amd_iommu_force_enable __initdata;
16566419036SSuravee Suthikulpanit static bool amd_iommu_irtcachedis;
166ad8694baSJoerg Roedel static int amd_iommu_target_ivhd_type;
167ad8694baSJoerg Roedel 
1689dd299d8SSuravee Suthikulpanit /* Global EFR and EFR2 registers */
1699dd299d8SSuravee Suthikulpanit u64 amd_iommu_efr;
1709dd299d8SSuravee Suthikulpanit u64 amd_iommu_efr2;
1719dd299d8SSuravee Suthikulpanit 
172fb2accadSBrijesh Singh /* SNP is enabled on the system? */
173fb2accadSBrijesh Singh bool amd_iommu_snp_en;
174fb2accadSBrijesh Singh EXPORT_SYMBOL(amd_iommu_snp_en);
175fb2accadSBrijesh Singh 
176404ec4e4SVasant Hegde LIST_HEAD(amd_iommu_pci_seg_list);	/* list of all PCI segments */
177ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_list);		/* list of all AMD IOMMUs in the
178ad8694baSJoerg Roedel 					   system */
179ad8694baSJoerg Roedel 
180ad8694baSJoerg Roedel /* Array to assign indices to IOMMUs*/
181ad8694baSJoerg Roedel struct amd_iommu *amd_iommus[MAX_IOMMUS];
182ad8694baSJoerg Roedel 
183ad8694baSJoerg Roedel /* Number of IOMMUs present in the system */
184ad8694baSJoerg Roedel static int amd_iommus_present;
185ad8694baSJoerg Roedel 
186ad8694baSJoerg Roedel /* IOMMUs have a non-present cache? */
187ad8694baSJoerg Roedel bool amd_iommu_np_cache __read_mostly;
188ad8694baSJoerg Roedel bool amd_iommu_iotlb_sup __read_mostly = true;
189ad8694baSJoerg Roedel 
190ad8694baSJoerg Roedel u32 amd_iommu_max_pasid __read_mostly = ~0;
191ad8694baSJoerg Roedel 
192ad8694baSJoerg Roedel bool amd_iommu_v2_present __read_mostly;
193ad8694baSJoerg Roedel static bool amd_iommu_pc_present __read_mostly;
194f1ca7071SMario Limonciello bool amdr_ivrs_remap_support __read_mostly;
195ad8694baSJoerg Roedel 
196ad8694baSJoerg Roedel bool amd_iommu_force_isolation __read_mostly;
197ad8694baSJoerg Roedel 
198ad8694baSJoerg Roedel /*
199ad8694baSJoerg Roedel  * AMD IOMMU allows up to 2^16 different protection domains. This is a bitmap
200ad8694baSJoerg Roedel  * to know which ones are already in use.
201ad8694baSJoerg Roedel  */
202ad8694baSJoerg Roedel unsigned long *amd_iommu_pd_alloc_bitmap;
203ad8694baSJoerg Roedel 
204ad8694baSJoerg Roedel enum iommu_init_state {
205ad8694baSJoerg Roedel 	IOMMU_START_STATE,
206ad8694baSJoerg Roedel 	IOMMU_IVRS_DETECTED,
207ad8694baSJoerg Roedel 	IOMMU_ACPI_FINISHED,
208ad8694baSJoerg Roedel 	IOMMU_ENABLED,
209ad8694baSJoerg Roedel 	IOMMU_PCI_INIT,
210ad8694baSJoerg Roedel 	IOMMU_INTERRUPTS_EN,
211ad8694baSJoerg Roedel 	IOMMU_INITIALIZED,
212ad8694baSJoerg Roedel 	IOMMU_NOT_FOUND,
213ad8694baSJoerg Roedel 	IOMMU_INIT_ERROR,
214ad8694baSJoerg Roedel 	IOMMU_CMDLINE_DISABLED,
215ad8694baSJoerg Roedel };
216ad8694baSJoerg Roedel 
217ad8694baSJoerg Roedel /* Early ioapic and hpet maps from kernel command line */
218ad8694baSJoerg Roedel #define EARLY_MAP_SIZE		4
219ad8694baSJoerg Roedel static struct devid_map __initdata early_ioapic_map[EARLY_MAP_SIZE];
220ad8694baSJoerg Roedel static struct devid_map __initdata early_hpet_map[EARLY_MAP_SIZE];
221ad8694baSJoerg Roedel static struct acpihid_map_entry __initdata early_acpihid_map[EARLY_MAP_SIZE];
222ad8694baSJoerg Roedel 
223ad8694baSJoerg Roedel static int __initdata early_ioapic_map_size;
224ad8694baSJoerg Roedel static int __initdata early_hpet_map_size;
225ad8694baSJoerg Roedel static int __initdata early_acpihid_map_size;
226ad8694baSJoerg Roedel 
227ad8694baSJoerg Roedel static bool __initdata cmdline_maps;
228ad8694baSJoerg Roedel 
229ad8694baSJoerg Roedel static enum iommu_init_state init_state = IOMMU_START_STATE;
230ad8694baSJoerg Roedel 
231ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void);
232ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state);
2331ab5a153SSuravee Suthikulpanit static void init_device_table_dma(struct amd_iommu_pci_seg *pci_seg);
234ad8694baSJoerg Roedel 
235ad8694baSJoerg Roedel static bool amd_iommu_pre_enabled = true;
236ad8694baSJoerg Roedel 
237a44092e3SSuravee Suthikulpanit static u32 amd_iommu_ivinfo __initdata;
238a44092e3SSuravee Suthikulpanit 
239ad8694baSJoerg Roedel bool translation_pre_enabled(struct amd_iommu *iommu)
240ad8694baSJoerg Roedel {
241ad8694baSJoerg Roedel 	return (iommu->flags & AMD_IOMMU_FLAG_TRANS_PRE_ENABLED);
242ad8694baSJoerg Roedel }
243ad8694baSJoerg Roedel 
244ad8694baSJoerg Roedel static void clear_translation_pre_enabled(struct amd_iommu *iommu)
245ad8694baSJoerg Roedel {
246ad8694baSJoerg Roedel 	iommu->flags &= ~AMD_IOMMU_FLAG_TRANS_PRE_ENABLED;
247ad8694baSJoerg Roedel }
248ad8694baSJoerg Roedel 
249ad8694baSJoerg Roedel static void init_translation_status(struct amd_iommu *iommu)
250ad8694baSJoerg Roedel {
251ad8694baSJoerg Roedel 	u64 ctrl;
252ad8694baSJoerg Roedel 
253ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET);
254ad8694baSJoerg Roedel 	if (ctrl & (1<<CONTROL_IOMMU_EN))
255ad8694baSJoerg Roedel 		iommu->flags |= AMD_IOMMU_FLAG_TRANS_PRE_ENABLED;
256ad8694baSJoerg Roedel }
257ad8694baSJoerg Roedel 
258401360ecSSuravee Suthikulpanit static inline unsigned long tbl_size(int entry_size, int last_bdf)
259ad8694baSJoerg Roedel {
260ad8694baSJoerg Roedel 	unsigned shift = PAGE_SHIFT +
261401360ecSSuravee Suthikulpanit 			 get_order((last_bdf + 1) * entry_size);
262ad8694baSJoerg Roedel 
263ad8694baSJoerg Roedel 	return 1UL << shift;
264ad8694baSJoerg Roedel }
265ad8694baSJoerg Roedel 
266ad8694baSJoerg Roedel int amd_iommu_get_num_iommus(void)
267ad8694baSJoerg Roedel {
268ad8694baSJoerg Roedel 	return amd_iommus_present;
269ad8694baSJoerg Roedel }
270ad8694baSJoerg Roedel 
2719dd299d8SSuravee Suthikulpanit /*
2729dd299d8SSuravee Suthikulpanit  * Iterate through all the IOMMUs to get common EFR
2739dd299d8SSuravee Suthikulpanit  * masks among all IOMMUs and warn if found inconsistency.
2749dd299d8SSuravee Suthikulpanit  */
2759dd299d8SSuravee Suthikulpanit static void get_global_efr(void)
276c3811a50SWei Huang {
277c3811a50SWei Huang 	struct amd_iommu *iommu;
278c3811a50SWei Huang 
279c3811a50SWei Huang 	for_each_iommu(iommu) {
2809dd299d8SSuravee Suthikulpanit 		u64 tmp = iommu->features;
2819dd299d8SSuravee Suthikulpanit 		u64 tmp2 = iommu->features2;
2829dd299d8SSuravee Suthikulpanit 
2839dd299d8SSuravee Suthikulpanit 		if (list_is_first(&iommu->list, &amd_iommu_list)) {
2849dd299d8SSuravee Suthikulpanit 			amd_iommu_efr = tmp;
2859dd299d8SSuravee Suthikulpanit 			amd_iommu_efr2 = tmp2;
2869dd299d8SSuravee Suthikulpanit 			continue;
287c3811a50SWei Huang 		}
288c3811a50SWei Huang 
2899dd299d8SSuravee Suthikulpanit 		if (amd_iommu_efr == tmp &&
2909dd299d8SSuravee Suthikulpanit 		    amd_iommu_efr2 == tmp2)
2919dd299d8SSuravee Suthikulpanit 			continue;
2929dd299d8SSuravee Suthikulpanit 
2939dd299d8SSuravee Suthikulpanit 		pr_err(FW_BUG
2949dd299d8SSuravee Suthikulpanit 		       "Found inconsistent EFR/EFR2 %#llx,%#llx (global %#llx,%#llx) on iommu%d (%04x:%02x:%02x.%01x).\n",
2959dd299d8SSuravee Suthikulpanit 		       tmp, tmp2, amd_iommu_efr, amd_iommu_efr2,
2969dd299d8SSuravee Suthikulpanit 		       iommu->index, iommu->pci_seg->id,
2979dd299d8SSuravee Suthikulpanit 		       PCI_BUS_NUM(iommu->devid), PCI_SLOT(iommu->devid),
2989dd299d8SSuravee Suthikulpanit 		       PCI_FUNC(iommu->devid));
2999dd299d8SSuravee Suthikulpanit 
3009dd299d8SSuravee Suthikulpanit 		amd_iommu_efr &= tmp;
3019dd299d8SSuravee Suthikulpanit 		amd_iommu_efr2 &= tmp2;
302c3811a50SWei Huang 	}
3039dd299d8SSuravee Suthikulpanit 
3049dd299d8SSuravee Suthikulpanit 	pr_info("Using global IVHD EFR:%#llx, EFR2:%#llx\n", amd_iommu_efr, amd_iommu_efr2);
3059dd299d8SSuravee Suthikulpanit }
3069dd299d8SSuravee Suthikulpanit 
3079dd299d8SSuravee Suthikulpanit static bool check_feature_on_all_iommus(u64 mask)
3089dd299d8SSuravee Suthikulpanit {
3099dd299d8SSuravee Suthikulpanit 	return !!(amd_iommu_efr & mask);
3109dd299d8SSuravee Suthikulpanit }
311c3811a50SWei Huang 
312f5944964SVasant Hegde static inline int check_feature_gpt_level(void)
313f5944964SVasant Hegde {
314f5944964SVasant Hegde 	return ((amd_iommu_efr >> FEATURE_GATS_SHIFT) & FEATURE_GATS_MASK);
315f5944964SVasant Hegde }
316f5944964SVasant Hegde 
317a44092e3SSuravee Suthikulpanit /*
318a44092e3SSuravee Suthikulpanit  * For IVHD type 0x11/0x40, EFR is also available via IVHD.
319a44092e3SSuravee Suthikulpanit  * Default to IVHD EFR since it is available sooner
320a44092e3SSuravee Suthikulpanit  * (i.e. before PCI init).
321a44092e3SSuravee Suthikulpanit  */
322a44092e3SSuravee Suthikulpanit static void __init early_iommu_features_init(struct amd_iommu *iommu,
323a44092e3SSuravee Suthikulpanit 					     struct ivhd_header *h)
324a44092e3SSuravee Suthikulpanit {
3251e98a35dSSuravee Suthikulpanit 	if (amd_iommu_ivinfo & IOMMU_IVINFO_EFRSUP) {
326a44092e3SSuravee Suthikulpanit 		iommu->features = h->efr_reg;
3271e98a35dSSuravee Suthikulpanit 		iommu->features2 = h->efr_reg2;
3281e98a35dSSuravee Suthikulpanit 	}
329f1ca7071SMario Limonciello 	if (amd_iommu_ivinfo & IOMMU_IVINFO_DMA_REMAP)
330f1ca7071SMario Limonciello 		amdr_ivrs_remap_support = true;
331a44092e3SSuravee Suthikulpanit }
332a44092e3SSuravee Suthikulpanit 
333ad8694baSJoerg Roedel /* Access to l1 and l2 indexed register spaces */
334ad8694baSJoerg Roedel 
335ad8694baSJoerg Roedel static u32 iommu_read_l1(struct amd_iommu *iommu, u16 l1, u8 address)
336ad8694baSJoerg Roedel {
337ad8694baSJoerg Roedel 	u32 val;
338ad8694baSJoerg Roedel 
339ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16));
340ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, 0xfc, &val);
341ad8694baSJoerg Roedel 	return val;
342ad8694baSJoerg Roedel }
343ad8694baSJoerg Roedel 
344ad8694baSJoerg Roedel static void iommu_write_l1(struct amd_iommu *iommu, u16 l1, u8 address, u32 val)
345ad8694baSJoerg Roedel {
346ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16 | 1 << 31));
347ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xfc, val);
348ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16));
349ad8694baSJoerg Roedel }
350ad8694baSJoerg Roedel 
351ad8694baSJoerg Roedel static u32 iommu_read_l2(struct amd_iommu *iommu, u8 address)
352ad8694baSJoerg Roedel {
353ad8694baSJoerg Roedel 	u32 val;
354ad8694baSJoerg Roedel 
355ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, address);
356ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, 0xf4, &val);
357ad8694baSJoerg Roedel 	return val;
358ad8694baSJoerg Roedel }
359ad8694baSJoerg Roedel 
360ad8694baSJoerg Roedel static void iommu_write_l2(struct amd_iommu *iommu, u8 address, u32 val)
361ad8694baSJoerg Roedel {
362ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, (address | 1 << 8));
363ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf4, val);
364ad8694baSJoerg Roedel }
365ad8694baSJoerg Roedel 
366ad8694baSJoerg Roedel /****************************************************************************
367ad8694baSJoerg Roedel  *
368ad8694baSJoerg Roedel  * AMD IOMMU MMIO register space handling functions
369ad8694baSJoerg Roedel  *
370ad8694baSJoerg Roedel  * These functions are used to program the IOMMU device registers in
371ad8694baSJoerg Roedel  * MMIO space required for that driver.
372ad8694baSJoerg Roedel  *
373ad8694baSJoerg Roedel  ****************************************************************************/
374ad8694baSJoerg Roedel 
375ad8694baSJoerg Roedel /*
376ad8694baSJoerg Roedel  * This function set the exclusion range in the IOMMU. DMA accesses to the
377ad8694baSJoerg Roedel  * exclusion range are passed through untranslated
378ad8694baSJoerg Roedel  */
379ad8694baSJoerg Roedel static void iommu_set_exclusion_range(struct amd_iommu *iommu)
380ad8694baSJoerg Roedel {
381ad8694baSJoerg Roedel 	u64 start = iommu->exclusion_start & PAGE_MASK;
382ad8694baSJoerg Roedel 	u64 limit = (start + iommu->exclusion_length - 1) & PAGE_MASK;
383ad8694baSJoerg Roedel 	u64 entry;
384ad8694baSJoerg Roedel 
385ad8694baSJoerg Roedel 	if (!iommu->exclusion_start)
386ad8694baSJoerg Roedel 		return;
387ad8694baSJoerg Roedel 
388ad8694baSJoerg Roedel 	entry = start | MMIO_EXCL_ENABLE_MASK;
389ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET,
390ad8694baSJoerg Roedel 			&entry, sizeof(entry));
391ad8694baSJoerg Roedel 
392ad8694baSJoerg Roedel 	entry = limit;
393ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET,
394ad8694baSJoerg Roedel 			&entry, sizeof(entry));
395ad8694baSJoerg Roedel }
396ad8694baSJoerg Roedel 
39754ce12e0SSuravee Suthikulpanit static void iommu_set_cwwb_range(struct amd_iommu *iommu)
39854ce12e0SSuravee Suthikulpanit {
39954ce12e0SSuravee Suthikulpanit 	u64 start = iommu_virt_to_phys((void *)iommu->cmd_sem);
40054ce12e0SSuravee Suthikulpanit 	u64 entry = start & PM_ADDR_MASK;
40154ce12e0SSuravee Suthikulpanit 
40202c6f31dSSuravee Suthikulpanit 	if (!check_feature_on_all_iommus(FEATURE_SNP))
40354ce12e0SSuravee Suthikulpanit 		return;
40454ce12e0SSuravee Suthikulpanit 
40554ce12e0SSuravee Suthikulpanit 	/* Note:
40654ce12e0SSuravee Suthikulpanit 	 * Re-purpose Exclusion base/limit registers for Completion wait
40754ce12e0SSuravee Suthikulpanit 	 * write-back base/limit.
40854ce12e0SSuravee Suthikulpanit 	 */
40954ce12e0SSuravee Suthikulpanit 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET,
41054ce12e0SSuravee Suthikulpanit 		    &entry, sizeof(entry));
41154ce12e0SSuravee Suthikulpanit 
41254ce12e0SSuravee Suthikulpanit 	/* Note:
41354ce12e0SSuravee Suthikulpanit 	 * Default to 4 Kbytes, which can be specified by setting base
41454ce12e0SSuravee Suthikulpanit 	 * address equal to the limit address.
41554ce12e0SSuravee Suthikulpanit 	 */
41654ce12e0SSuravee Suthikulpanit 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET,
41754ce12e0SSuravee Suthikulpanit 		    &entry, sizeof(entry));
41854ce12e0SSuravee Suthikulpanit }
41954ce12e0SSuravee Suthikulpanit 
420ad8694baSJoerg Roedel /* Programs the physical address of the device table into the IOMMU hardware */
421ad8694baSJoerg Roedel static void iommu_set_device_table(struct amd_iommu *iommu)
422ad8694baSJoerg Roedel {
423ad8694baSJoerg Roedel 	u64 entry;
424b5c85290SVasant Hegde 	u32 dev_table_size = iommu->pci_seg->dev_table_size;
425401360ecSSuravee Suthikulpanit 	void *dev_table = (void *)get_dev_table(iommu);
426ad8694baSJoerg Roedel 
427ad8694baSJoerg Roedel 	BUG_ON(iommu->mmio_base == NULL);
428ad8694baSJoerg Roedel 
429401360ecSSuravee Suthikulpanit 	entry = iommu_virt_to_phys(dev_table);
430ad8694baSJoerg Roedel 	entry |= (dev_table_size >> 12) - 1;
431ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET,
432ad8694baSJoerg Roedel 			&entry, sizeof(entry));
433ad8694baSJoerg Roedel }
434ad8694baSJoerg Roedel 
435ad8694baSJoerg Roedel /* Generic functions to enable/disable certain features of the IOMMU. */
436ad8694baSJoerg Roedel static void iommu_feature_enable(struct amd_iommu *iommu, u8 bit)
437ad8694baSJoerg Roedel {
438ad8694baSJoerg Roedel 	u64 ctrl;
439ad8694baSJoerg Roedel 
440ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base +  MMIO_CONTROL_OFFSET);
441ad8694baSJoerg Roedel 	ctrl |= (1ULL << bit);
442ad8694baSJoerg Roedel 	writeq(ctrl, iommu->mmio_base +  MMIO_CONTROL_OFFSET);
443ad8694baSJoerg Roedel }
444ad8694baSJoerg Roedel 
445ad8694baSJoerg Roedel static void iommu_feature_disable(struct amd_iommu *iommu, u8 bit)
446ad8694baSJoerg Roedel {
447ad8694baSJoerg Roedel 	u64 ctrl;
448ad8694baSJoerg Roedel 
449ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET);
450ad8694baSJoerg Roedel 	ctrl &= ~(1ULL << bit);
451ad8694baSJoerg Roedel 	writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET);
452ad8694baSJoerg Roedel }
453ad8694baSJoerg Roedel 
454ad8694baSJoerg Roedel static void iommu_set_inv_tlb_timeout(struct amd_iommu *iommu, int timeout)
455ad8694baSJoerg Roedel {
456ad8694baSJoerg Roedel 	u64 ctrl;
457ad8694baSJoerg Roedel 
458ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET);
459ad8694baSJoerg Roedel 	ctrl &= ~CTRL_INV_TO_MASK;
460ad8694baSJoerg Roedel 	ctrl |= (timeout << CONTROL_INV_TIMEOUT) & CTRL_INV_TO_MASK;
461ad8694baSJoerg Roedel 	writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET);
462ad8694baSJoerg Roedel }
463ad8694baSJoerg Roedel 
464ad8694baSJoerg Roedel /* Function to enable the hardware */
465ad8694baSJoerg Roedel static void iommu_enable(struct amd_iommu *iommu)
466ad8694baSJoerg Roedel {
467ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_IOMMU_EN);
468ad8694baSJoerg Roedel }
469ad8694baSJoerg Roedel 
470ad8694baSJoerg Roedel static void iommu_disable(struct amd_iommu *iommu)
471ad8694baSJoerg Roedel {
472ad8694baSJoerg Roedel 	if (!iommu->mmio_base)
473ad8694baSJoerg Roedel 		return;
474ad8694baSJoerg Roedel 
475ad8694baSJoerg Roedel 	/* Disable command buffer */
476ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_CMDBUF_EN);
477ad8694baSJoerg Roedel 
478ad8694baSJoerg Roedel 	/* Disable event logging and event interrupts */
479ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_EVT_INT_EN);
480ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN);
481ad8694baSJoerg Roedel 
482ad8694baSJoerg Roedel 	/* Disable IOMMU GA_LOG */
483ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_GALOG_EN);
484ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_GAINT_EN);
485ad8694baSJoerg Roedel 
4867827a268SVasant Hegde 	/* Disable IOMMU PPR logging */
4877827a268SVasant Hegde 	iommu_feature_disable(iommu, CONTROL_PPRLOG_EN);
4887827a268SVasant Hegde 	iommu_feature_disable(iommu, CONTROL_PPRINT_EN);
4897827a268SVasant Hegde 
490ad8694baSJoerg Roedel 	/* Disable IOMMU hardware itself */
491ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_IOMMU_EN);
49266419036SSuravee Suthikulpanit 
49366419036SSuravee Suthikulpanit 	/* Clear IRTE cache disabling bit */
49466419036SSuravee Suthikulpanit 	iommu_feature_disable(iommu, CONTROL_IRTCACHEDIS);
495ad8694baSJoerg Roedel }
496ad8694baSJoerg Roedel 
497ad8694baSJoerg Roedel /*
498ad8694baSJoerg Roedel  * mapping and unmapping functions for the IOMMU MMIO space. Each AMD IOMMU in
499ad8694baSJoerg Roedel  * the system has one.
500ad8694baSJoerg Roedel  */
501ad8694baSJoerg Roedel static u8 __iomem * __init iommu_map_mmio_space(u64 address, u64 end)
502ad8694baSJoerg Roedel {
503ad8694baSJoerg Roedel 	if (!request_mem_region(address, end, "amd_iommu")) {
504ad8694baSJoerg Roedel 		pr_err("Can not reserve memory region %llx-%llx for mmio\n",
505ad8694baSJoerg Roedel 			address, end);
506ad8694baSJoerg Roedel 		pr_err("This is a BIOS bug. Please contact your hardware vendor\n");
507ad8694baSJoerg Roedel 		return NULL;
508ad8694baSJoerg Roedel 	}
509ad8694baSJoerg Roedel 
510ad8694baSJoerg Roedel 	return (u8 __iomem *)ioremap(address, end);
511ad8694baSJoerg Roedel }
512ad8694baSJoerg Roedel 
513ad8694baSJoerg Roedel static void __init iommu_unmap_mmio_space(struct amd_iommu *iommu)
514ad8694baSJoerg Roedel {
515ad8694baSJoerg Roedel 	if (iommu->mmio_base)
516ad8694baSJoerg Roedel 		iounmap(iommu->mmio_base);
517ad8694baSJoerg Roedel 	release_mem_region(iommu->mmio_phys, iommu->mmio_phys_end);
518ad8694baSJoerg Roedel }
519ad8694baSJoerg Roedel 
520ad8694baSJoerg Roedel static inline u32 get_ivhd_header_size(struct ivhd_header *h)
521ad8694baSJoerg Roedel {
522ad8694baSJoerg Roedel 	u32 size = 0;
523ad8694baSJoerg Roedel 
524ad8694baSJoerg Roedel 	switch (h->type) {
525ad8694baSJoerg Roedel 	case 0x10:
526ad8694baSJoerg Roedel 		size = 24;
527ad8694baSJoerg Roedel 		break;
528ad8694baSJoerg Roedel 	case 0x11:
529ad8694baSJoerg Roedel 	case 0x40:
530ad8694baSJoerg Roedel 		size = 40;
531ad8694baSJoerg Roedel 		break;
532ad8694baSJoerg Roedel 	}
533ad8694baSJoerg Roedel 	return size;
534ad8694baSJoerg Roedel }
535ad8694baSJoerg Roedel 
536ad8694baSJoerg Roedel /****************************************************************************
537ad8694baSJoerg Roedel  *
538ad8694baSJoerg Roedel  * The functions below belong to the first pass of AMD IOMMU ACPI table
539ad8694baSJoerg Roedel  * parsing. In this pass we try to find out the highest device id this
540ad8694baSJoerg Roedel  * code has to handle. Upon this information the size of the shared data
541ad8694baSJoerg Roedel  * structures is determined later.
542ad8694baSJoerg Roedel  *
543ad8694baSJoerg Roedel  ****************************************************************************/
544ad8694baSJoerg Roedel 
545ad8694baSJoerg Roedel /*
546ad8694baSJoerg Roedel  * This function calculates the length of a given IVHD entry
547ad8694baSJoerg Roedel  */
548ad8694baSJoerg Roedel static inline int ivhd_entry_length(u8 *ivhd)
549ad8694baSJoerg Roedel {
550ad8694baSJoerg Roedel 	u32 type = ((struct ivhd_entry *)ivhd)->type;
551ad8694baSJoerg Roedel 
552ad8694baSJoerg Roedel 	if (type < 0x80) {
553ad8694baSJoerg Roedel 		return 0x04 << (*ivhd >> 6);
554ad8694baSJoerg Roedel 	} else if (type == IVHD_DEV_ACPI_HID) {
555ad8694baSJoerg Roedel 		/* For ACPI_HID, offset 21 is uid len */
556ad8694baSJoerg Roedel 		return *((u8 *)ivhd + 21) + 22;
557ad8694baSJoerg Roedel 	}
558ad8694baSJoerg Roedel 	return 0;
559ad8694baSJoerg Roedel }
560ad8694baSJoerg Roedel 
561ad8694baSJoerg Roedel /*
562ad8694baSJoerg Roedel  * After reading the highest device id from the IOMMU PCI capability header
563ad8694baSJoerg Roedel  * this function looks if there is a higher device id defined in the ACPI table
564ad8694baSJoerg Roedel  */
565ad8694baSJoerg Roedel static int __init find_last_devid_from_ivhd(struct ivhd_header *h)
566ad8694baSJoerg Roedel {
567ad8694baSJoerg Roedel 	u8 *p = (void *)h, *end = (void *)h;
568ad8694baSJoerg Roedel 	struct ivhd_entry *dev;
56930795900SVasant Hegde 	int last_devid = -EINVAL;
570ad8694baSJoerg Roedel 
571ad8694baSJoerg Roedel 	u32 ivhd_size = get_ivhd_header_size(h);
572ad8694baSJoerg Roedel 
573ad8694baSJoerg Roedel 	if (!ivhd_size) {
574ad8694baSJoerg Roedel 		pr_err("Unsupported IVHD type %#x\n", h->type);
575ad8694baSJoerg Roedel 		return -EINVAL;
576ad8694baSJoerg Roedel 	}
577ad8694baSJoerg Roedel 
578ad8694baSJoerg Roedel 	p += ivhd_size;
579ad8694baSJoerg Roedel 	end += h->length;
580ad8694baSJoerg Roedel 
581ad8694baSJoerg Roedel 	while (p < end) {
582ad8694baSJoerg Roedel 		dev = (struct ivhd_entry *)p;
583ad8694baSJoerg Roedel 		switch (dev->type) {
584ad8694baSJoerg Roedel 		case IVHD_DEV_ALL:
585ad8694baSJoerg Roedel 			/* Use maximum BDF value for DEV_ALL */
58630795900SVasant Hegde 			return 0xffff;
587ad8694baSJoerg Roedel 		case IVHD_DEV_SELECT:
588ad8694baSJoerg Roedel 		case IVHD_DEV_RANGE_END:
589ad8694baSJoerg Roedel 		case IVHD_DEV_ALIAS:
590ad8694baSJoerg Roedel 		case IVHD_DEV_EXT_SELECT:
591ad8694baSJoerg Roedel 			/* all the above subfield types refer to device ids */
59230795900SVasant Hegde 			if (dev->devid > last_devid)
59330795900SVasant Hegde 				last_devid = dev->devid;
594ad8694baSJoerg Roedel 			break;
595ad8694baSJoerg Roedel 		default:
596ad8694baSJoerg Roedel 			break;
597ad8694baSJoerg Roedel 		}
598ad8694baSJoerg Roedel 		p += ivhd_entry_length(p);
599ad8694baSJoerg Roedel 	}
600ad8694baSJoerg Roedel 
601ad8694baSJoerg Roedel 	WARN_ON(p != end);
602ad8694baSJoerg Roedel 
60330795900SVasant Hegde 	return last_devid;
604ad8694baSJoerg Roedel }
605ad8694baSJoerg Roedel 
606ad8694baSJoerg Roedel static int __init check_ivrs_checksum(struct acpi_table_header *table)
607ad8694baSJoerg Roedel {
608ad8694baSJoerg Roedel 	int i;
609ad8694baSJoerg Roedel 	u8 checksum = 0, *p = (u8 *)table;
610ad8694baSJoerg Roedel 
611ad8694baSJoerg Roedel 	for (i = 0; i < table->length; ++i)
612ad8694baSJoerg Roedel 		checksum += p[i];
613ad8694baSJoerg Roedel 	if (checksum != 0) {
614ad8694baSJoerg Roedel 		/* ACPI table corrupt */
615ad8694baSJoerg Roedel 		pr_err(FW_BUG "IVRS invalid checksum\n");
616ad8694baSJoerg Roedel 		return -ENODEV;
617ad8694baSJoerg Roedel 	}
618ad8694baSJoerg Roedel 
619ad8694baSJoerg Roedel 	return 0;
620ad8694baSJoerg Roedel }
621ad8694baSJoerg Roedel 
622ad8694baSJoerg Roedel /*
623ad8694baSJoerg Roedel  * Iterate over all IVHD entries in the ACPI table and find the highest device
624ad8694baSJoerg Roedel  * id which we need to handle. This is the first of three functions which parse
625ad8694baSJoerg Roedel  * the ACPI table. So we check the checksum here.
626ad8694baSJoerg Roedel  */
62730795900SVasant Hegde static int __init find_last_devid_acpi(struct acpi_table_header *table, u16 pci_seg)
628ad8694baSJoerg Roedel {
629ad8694baSJoerg Roedel 	u8 *p = (u8 *)table, *end = (u8 *)table;
630ad8694baSJoerg Roedel 	struct ivhd_header *h;
63130795900SVasant Hegde 	int last_devid, last_bdf = 0;
632ad8694baSJoerg Roedel 
633ad8694baSJoerg Roedel 	p += IVRS_HEADER_LENGTH;
634ad8694baSJoerg Roedel 
635ad8694baSJoerg Roedel 	end += table->length;
636ad8694baSJoerg Roedel 	while (p < end) {
637ad8694baSJoerg Roedel 		h = (struct ivhd_header *)p;
63830795900SVasant Hegde 		if (h->pci_seg == pci_seg &&
63930795900SVasant Hegde 		    h->type == amd_iommu_target_ivhd_type) {
64030795900SVasant Hegde 			last_devid = find_last_devid_from_ivhd(h);
641ad8694baSJoerg Roedel 
64230795900SVasant Hegde 			if (last_devid < 0)
64330795900SVasant Hegde 				return -EINVAL;
64430795900SVasant Hegde 			if (last_devid > last_bdf)
64530795900SVasant Hegde 				last_bdf = last_devid;
646ad8694baSJoerg Roedel 		}
647ad8694baSJoerg Roedel 		p += h->length;
648ad8694baSJoerg Roedel 	}
649ad8694baSJoerg Roedel 	WARN_ON(p != end);
650ad8694baSJoerg Roedel 
65130795900SVasant Hegde 	return last_bdf;
652ad8694baSJoerg Roedel }
653ad8694baSJoerg Roedel 
654ad8694baSJoerg Roedel /****************************************************************************
655ad8694baSJoerg Roedel  *
656ad8694baSJoerg Roedel  * The following functions belong to the code path which parses the ACPI table
657ad8694baSJoerg Roedel  * the second time. In this ACPI parsing iteration we allocate IOMMU specific
65804230c11SSuravee Suthikulpanit  * data structures, initialize the per PCI segment device/alias/rlookup table
65904230c11SSuravee Suthikulpanit  * and also basically initialize the hardware.
660ad8694baSJoerg Roedel  *
661ad8694baSJoerg Roedel  ****************************************************************************/
662ad8694baSJoerg Roedel 
66304230c11SSuravee Suthikulpanit /* Allocate per PCI segment device table */
66404230c11SSuravee Suthikulpanit static inline int __init alloc_dev_table(struct amd_iommu_pci_seg *pci_seg)
66504230c11SSuravee Suthikulpanit {
66604230c11SSuravee Suthikulpanit 	pci_seg->dev_table = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO | GFP_DMA32,
667b5c85290SVasant Hegde 						      get_order(pci_seg->dev_table_size));
66804230c11SSuravee Suthikulpanit 	if (!pci_seg->dev_table)
66904230c11SSuravee Suthikulpanit 		return -ENOMEM;
67004230c11SSuravee Suthikulpanit 
67104230c11SSuravee Suthikulpanit 	return 0;
67204230c11SSuravee Suthikulpanit }
67304230c11SSuravee Suthikulpanit 
67404230c11SSuravee Suthikulpanit static inline void free_dev_table(struct amd_iommu_pci_seg *pci_seg)
67504230c11SSuravee Suthikulpanit {
67604230c11SSuravee Suthikulpanit 	free_pages((unsigned long)pci_seg->dev_table,
677b5c85290SVasant Hegde 		    get_order(pci_seg->dev_table_size));
67804230c11SSuravee Suthikulpanit 	pci_seg->dev_table = NULL;
67904230c11SSuravee Suthikulpanit }
68004230c11SSuravee Suthikulpanit 
681eda797a2SSuravee Suthikulpanit /* Allocate per PCI segment IOMMU rlookup table. */
682eda797a2SSuravee Suthikulpanit static inline int __init alloc_rlookup_table(struct amd_iommu_pci_seg *pci_seg)
683eda797a2SSuravee Suthikulpanit {
684eda797a2SSuravee Suthikulpanit 	pci_seg->rlookup_table = (void *)__get_free_pages(
685eda797a2SSuravee Suthikulpanit 						GFP_KERNEL | __GFP_ZERO,
686ec12dd13SVasant Hegde 						get_order(pci_seg->rlookup_table_size));
687eda797a2SSuravee Suthikulpanit 	if (pci_seg->rlookup_table == NULL)
688eda797a2SSuravee Suthikulpanit 		return -ENOMEM;
689eda797a2SSuravee Suthikulpanit 
690eda797a2SSuravee Suthikulpanit 	return 0;
691eda797a2SSuravee Suthikulpanit }
692eda797a2SSuravee Suthikulpanit 
693eda797a2SSuravee Suthikulpanit static inline void free_rlookup_table(struct amd_iommu_pci_seg *pci_seg)
694eda797a2SSuravee Suthikulpanit {
695eda797a2SSuravee Suthikulpanit 	free_pages((unsigned long)pci_seg->rlookup_table,
696ec12dd13SVasant Hegde 		   get_order(pci_seg->rlookup_table_size));
697eda797a2SSuravee Suthikulpanit 	pci_seg->rlookup_table = NULL;
698eda797a2SSuravee Suthikulpanit }
699eda797a2SSuravee Suthikulpanit 
700333e581bSVasant Hegde static inline int __init alloc_irq_lookup_table(struct amd_iommu_pci_seg *pci_seg)
701333e581bSVasant Hegde {
702333e581bSVasant Hegde 	pci_seg->irq_lookup_table = (void *)__get_free_pages(
703333e581bSVasant Hegde 					     GFP_KERNEL | __GFP_ZERO,
704ec12dd13SVasant Hegde 					     get_order(pci_seg->rlookup_table_size));
705333e581bSVasant Hegde 	kmemleak_alloc(pci_seg->irq_lookup_table,
706ec12dd13SVasant Hegde 		       pci_seg->rlookup_table_size, 1, GFP_KERNEL);
707333e581bSVasant Hegde 	if (pci_seg->irq_lookup_table == NULL)
708333e581bSVasant Hegde 		return -ENOMEM;
709333e581bSVasant Hegde 
710333e581bSVasant Hegde 	return 0;
711333e581bSVasant Hegde }
712333e581bSVasant Hegde 
713333e581bSVasant Hegde static inline void free_irq_lookup_table(struct amd_iommu_pci_seg *pci_seg)
714333e581bSVasant Hegde {
715333e581bSVasant Hegde 	kmemleak_free(pci_seg->irq_lookup_table);
716333e581bSVasant Hegde 	free_pages((unsigned long)pci_seg->irq_lookup_table,
717ec12dd13SVasant Hegde 		   get_order(pci_seg->rlookup_table_size));
718333e581bSVasant Hegde 	pci_seg->irq_lookup_table = NULL;
719333e581bSVasant Hegde }
720eda797a2SSuravee Suthikulpanit 
72199fc4ac3SSuravee Suthikulpanit static int __init alloc_alias_table(struct amd_iommu_pci_seg *pci_seg)
72299fc4ac3SSuravee Suthikulpanit {
72399fc4ac3SSuravee Suthikulpanit 	int i;
72499fc4ac3SSuravee Suthikulpanit 
72599fc4ac3SSuravee Suthikulpanit 	pci_seg->alias_table = (void *)__get_free_pages(GFP_KERNEL,
72674ce42a9SVasant Hegde 					get_order(pci_seg->alias_table_size));
72799fc4ac3SSuravee Suthikulpanit 	if (!pci_seg->alias_table)
72899fc4ac3SSuravee Suthikulpanit 		return -ENOMEM;
72999fc4ac3SSuravee Suthikulpanit 
73099fc4ac3SSuravee Suthikulpanit 	/*
73199fc4ac3SSuravee Suthikulpanit 	 * let all alias entries point to itself
73299fc4ac3SSuravee Suthikulpanit 	 */
733401360ecSSuravee Suthikulpanit 	for (i = 0; i <= pci_seg->last_bdf; ++i)
73499fc4ac3SSuravee Suthikulpanit 		pci_seg->alias_table[i] = i;
73599fc4ac3SSuravee Suthikulpanit 
73699fc4ac3SSuravee Suthikulpanit 	return 0;
73799fc4ac3SSuravee Suthikulpanit }
73899fc4ac3SSuravee Suthikulpanit 
73999fc4ac3SSuravee Suthikulpanit static void __init free_alias_table(struct amd_iommu_pci_seg *pci_seg)
74099fc4ac3SSuravee Suthikulpanit {
74199fc4ac3SSuravee Suthikulpanit 	free_pages((unsigned long)pci_seg->alias_table,
74274ce42a9SVasant Hegde 		   get_order(pci_seg->alias_table_size));
74399fc4ac3SSuravee Suthikulpanit 	pci_seg->alias_table = NULL;
74499fc4ac3SSuravee Suthikulpanit }
74599fc4ac3SSuravee Suthikulpanit 
746ad8694baSJoerg Roedel /*
747ad8694baSJoerg Roedel  * Allocates the command buffer. This buffer is per AMD IOMMU. We can
748ad8694baSJoerg Roedel  * write commands to that buffer later and the IOMMU will execute them
749ad8694baSJoerg Roedel  * asynchronously
750ad8694baSJoerg Roedel  */
751ad8694baSJoerg Roedel static int __init alloc_command_buffer(struct amd_iommu *iommu)
752ad8694baSJoerg Roedel {
753ad8694baSJoerg Roedel 	iommu->cmd_buf = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
754ad8694baSJoerg Roedel 						  get_order(CMD_BUFFER_SIZE));
755ad8694baSJoerg Roedel 
756ad8694baSJoerg Roedel 	return iommu->cmd_buf ? 0 : -ENOMEM;
757ad8694baSJoerg Roedel }
758ad8694baSJoerg Roedel 
759ad8694baSJoerg Roedel /*
760386ae59bSVasant Hegde  * Interrupt handler has processed all pending events and adjusted head
761386ae59bSVasant Hegde  * and tail pointer. Reset overflow mask and restart logging again.
762386ae59bSVasant Hegde  */
763386ae59bSVasant Hegde static void amd_iommu_restart_log(struct amd_iommu *iommu, const char *evt_type,
764386ae59bSVasant Hegde 				  u8 cntrl_intr, u8 cntrl_log,
765386ae59bSVasant Hegde 				  u32 status_run_mask, u32 status_overflow_mask)
766386ae59bSVasant Hegde {
767386ae59bSVasant Hegde 	u32 status;
768386ae59bSVasant Hegde 
769386ae59bSVasant Hegde 	status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET);
770386ae59bSVasant Hegde 	if (status & status_run_mask)
771386ae59bSVasant Hegde 		return;
772386ae59bSVasant Hegde 
773386ae59bSVasant Hegde 	pr_info_ratelimited("IOMMU %s log restarting\n", evt_type);
774386ae59bSVasant Hegde 
775386ae59bSVasant Hegde 	iommu_feature_disable(iommu, cntrl_log);
776386ae59bSVasant Hegde 	iommu_feature_disable(iommu, cntrl_intr);
777386ae59bSVasant Hegde 
778386ae59bSVasant Hegde 	writel(status_overflow_mask, iommu->mmio_base + MMIO_STATUS_OFFSET);
779386ae59bSVasant Hegde 
780386ae59bSVasant Hegde 	iommu_feature_enable(iommu, cntrl_intr);
781386ae59bSVasant Hegde 	iommu_feature_enable(iommu, cntrl_log);
782386ae59bSVasant Hegde }
783386ae59bSVasant Hegde 
784386ae59bSVasant Hegde /*
7855ce97f4eSLennert Buytenhek  * This function restarts event logging in case the IOMMU experienced
7865ce97f4eSLennert Buytenhek  * an event log buffer overflow.
7875ce97f4eSLennert Buytenhek  */
7885ce97f4eSLennert Buytenhek void amd_iommu_restart_event_logging(struct amd_iommu *iommu)
7895ce97f4eSLennert Buytenhek {
790386ae59bSVasant Hegde 	amd_iommu_restart_log(iommu, "Event", CONTROL_EVT_INT_EN,
791386ae59bSVasant Hegde 			      CONTROL_EVT_LOG_EN, MMIO_STATUS_EVT_RUN_MASK,
792386ae59bSVasant Hegde 			      MMIO_STATUS_EVT_OVERFLOW_MASK);
7935ce97f4eSLennert Buytenhek }
7945ce97f4eSLennert Buytenhek 
7955ce97f4eSLennert Buytenhek /*
796af47b0a2SJoao Martins  * This function restarts event logging in case the IOMMU experienced
797386ae59bSVasant Hegde  * GA log overflow.
798af47b0a2SJoao Martins  */
799af47b0a2SJoao Martins void amd_iommu_restart_ga_log(struct amd_iommu *iommu)
800af47b0a2SJoao Martins {
801386ae59bSVasant Hegde 	amd_iommu_restart_log(iommu, "GA", CONTROL_GAINT_EN,
802386ae59bSVasant Hegde 			      CONTROL_GALOG_EN, MMIO_STATUS_GALOG_RUN_MASK,
803386ae59bSVasant Hegde 			      MMIO_STATUS_GALOG_OVERFLOW_MASK);
804af47b0a2SJoao Martins }
805af47b0a2SJoao Martins 
806af47b0a2SJoao Martins /*
807274c2218SVasant Hegde  * This function restarts ppr logging in case the IOMMU experienced
808274c2218SVasant Hegde  * PPR log overflow.
809274c2218SVasant Hegde  */
810274c2218SVasant Hegde void amd_iommu_restart_ppr_log(struct amd_iommu *iommu)
811274c2218SVasant Hegde {
812274c2218SVasant Hegde 	amd_iommu_restart_log(iommu, "PPR", CONTROL_PPRINT_EN,
813274c2218SVasant Hegde 			      CONTROL_PPRLOG_EN, MMIO_STATUS_PPR_RUN_MASK,
814274c2218SVasant Hegde 			      MMIO_STATUS_PPR_OVERFLOW_MASK);
815274c2218SVasant Hegde }
816274c2218SVasant Hegde 
817274c2218SVasant Hegde /*
818ad8694baSJoerg Roedel  * This function resets the command buffer if the IOMMU stopped fetching
819ad8694baSJoerg Roedel  * commands from it.
820ad8694baSJoerg Roedel  */
8213bf01426SVasant Hegde static void amd_iommu_reset_cmd_buffer(struct amd_iommu *iommu)
822ad8694baSJoerg Roedel {
823ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_CMDBUF_EN);
824ad8694baSJoerg Roedel 
825ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_CMD_HEAD_OFFSET);
826ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_CMD_TAIL_OFFSET);
827ad8694baSJoerg Roedel 	iommu->cmd_buf_head = 0;
828ad8694baSJoerg Roedel 	iommu->cmd_buf_tail = 0;
829ad8694baSJoerg Roedel 
830ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_CMDBUF_EN);
831ad8694baSJoerg Roedel }
832ad8694baSJoerg Roedel 
833ad8694baSJoerg Roedel /*
834ad8694baSJoerg Roedel  * This function writes the command buffer address to the hardware and
835ad8694baSJoerg Roedel  * enables it.
836ad8694baSJoerg Roedel  */
837ad8694baSJoerg Roedel static void iommu_enable_command_buffer(struct amd_iommu *iommu)
838ad8694baSJoerg Roedel {
839ad8694baSJoerg Roedel 	u64 entry;
840ad8694baSJoerg Roedel 
841ad8694baSJoerg Roedel 	BUG_ON(iommu->cmd_buf == NULL);
842ad8694baSJoerg Roedel 
843ad8694baSJoerg Roedel 	entry = iommu_virt_to_phys(iommu->cmd_buf);
844ad8694baSJoerg Roedel 	entry |= MMIO_CMD_SIZE_512;
845ad8694baSJoerg Roedel 
846ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_CMD_BUF_OFFSET,
847ad8694baSJoerg Roedel 		    &entry, sizeof(entry));
848ad8694baSJoerg Roedel 
849ad8694baSJoerg Roedel 	amd_iommu_reset_cmd_buffer(iommu);
850ad8694baSJoerg Roedel }
851ad8694baSJoerg Roedel 
852ad8694baSJoerg Roedel /*
853ad8694baSJoerg Roedel  * This function disables the command buffer
854ad8694baSJoerg Roedel  */
855ad8694baSJoerg Roedel static void iommu_disable_command_buffer(struct amd_iommu *iommu)
856ad8694baSJoerg Roedel {
857ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_CMDBUF_EN);
858ad8694baSJoerg Roedel }
859ad8694baSJoerg Roedel 
860ad8694baSJoerg Roedel static void __init free_command_buffer(struct amd_iommu *iommu)
861ad8694baSJoerg Roedel {
862ad8694baSJoerg Roedel 	free_pages((unsigned long)iommu->cmd_buf, get_order(CMD_BUFFER_SIZE));
863ad8694baSJoerg Roedel }
864ad8694baSJoerg Roedel 
8656d39bdeeSSuravee Suthikulpanit static void *__init iommu_alloc_4k_pages(struct amd_iommu *iommu,
8666d39bdeeSSuravee Suthikulpanit 					 gfp_t gfp, size_t size)
8676d39bdeeSSuravee Suthikulpanit {
8686d39bdeeSSuravee Suthikulpanit 	int order = get_order(size);
8696d39bdeeSSuravee Suthikulpanit 	void *buf = (void *)__get_free_pages(gfp, order);
8706d39bdeeSSuravee Suthikulpanit 
8716d39bdeeSSuravee Suthikulpanit 	if (buf &&
87202c6f31dSSuravee Suthikulpanit 	    check_feature_on_all_iommus(FEATURE_SNP) &&
8736d39bdeeSSuravee Suthikulpanit 	    set_memory_4k((unsigned long)buf, (1 << order))) {
8746d39bdeeSSuravee Suthikulpanit 		free_pages((unsigned long)buf, order);
8756d39bdeeSSuravee Suthikulpanit 		buf = NULL;
8766d39bdeeSSuravee Suthikulpanit 	}
8776d39bdeeSSuravee Suthikulpanit 
8786d39bdeeSSuravee Suthikulpanit 	return buf;
8796d39bdeeSSuravee Suthikulpanit }
8806d39bdeeSSuravee Suthikulpanit 
881ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */
882ad8694baSJoerg Roedel static int __init alloc_event_buffer(struct amd_iommu *iommu)
883ad8694baSJoerg Roedel {
8846d39bdeeSSuravee Suthikulpanit 	iommu->evt_buf = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO,
8856d39bdeeSSuravee Suthikulpanit 					      EVT_BUFFER_SIZE);
886ad8694baSJoerg Roedel 
887ad8694baSJoerg Roedel 	return iommu->evt_buf ? 0 : -ENOMEM;
888ad8694baSJoerg Roedel }
889ad8694baSJoerg Roedel 
890ad8694baSJoerg Roedel static void iommu_enable_event_buffer(struct amd_iommu *iommu)
891ad8694baSJoerg Roedel {
892ad8694baSJoerg Roedel 	u64 entry;
893ad8694baSJoerg Roedel 
894ad8694baSJoerg Roedel 	BUG_ON(iommu->evt_buf == NULL);
895ad8694baSJoerg Roedel 
896ad8694baSJoerg Roedel 	entry = iommu_virt_to_phys(iommu->evt_buf) | EVT_LEN_MASK;
897ad8694baSJoerg Roedel 
898ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_EVT_BUF_OFFSET,
899ad8694baSJoerg Roedel 		    &entry, sizeof(entry));
900ad8694baSJoerg Roedel 
901ad8694baSJoerg Roedel 	/* set head and tail to zero manually */
902ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_EVT_HEAD_OFFSET);
903ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_EVT_TAIL_OFFSET);
904ad8694baSJoerg Roedel 
905ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN);
906ad8694baSJoerg Roedel }
907ad8694baSJoerg Roedel 
908ad8694baSJoerg Roedel /*
909ad8694baSJoerg Roedel  * This function disables the event log buffer
910ad8694baSJoerg Roedel  */
911ad8694baSJoerg Roedel static void iommu_disable_event_buffer(struct amd_iommu *iommu)
912ad8694baSJoerg Roedel {
913ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN);
914ad8694baSJoerg Roedel }
915ad8694baSJoerg Roedel 
916ad8694baSJoerg Roedel static void __init free_event_buffer(struct amd_iommu *iommu)
917ad8694baSJoerg Roedel {
918ad8694baSJoerg Roedel 	free_pages((unsigned long)iommu->evt_buf, get_order(EVT_BUFFER_SIZE));
919ad8694baSJoerg Roedel }
920ad8694baSJoerg Roedel 
921ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */
922ad8694baSJoerg Roedel static int __init alloc_ppr_log(struct amd_iommu *iommu)
923ad8694baSJoerg Roedel {
9246d39bdeeSSuravee Suthikulpanit 	iommu->ppr_log = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO,
9256d39bdeeSSuravee Suthikulpanit 					      PPR_LOG_SIZE);
926ad8694baSJoerg Roedel 
927ad8694baSJoerg Roedel 	return iommu->ppr_log ? 0 : -ENOMEM;
928ad8694baSJoerg Roedel }
929ad8694baSJoerg Roedel 
930ad8694baSJoerg Roedel static void iommu_enable_ppr_log(struct amd_iommu *iommu)
931ad8694baSJoerg Roedel {
932ad8694baSJoerg Roedel 	u64 entry;
933ad8694baSJoerg Roedel 
934ad8694baSJoerg Roedel 	if (iommu->ppr_log == NULL)
935ad8694baSJoerg Roedel 		return;
936ad8694baSJoerg Roedel 
937*f52c895aSVasant Hegde 	iommu_feature_enable(iommu, CONTROL_PPR_EN);
938*f52c895aSVasant Hegde 
939ad8694baSJoerg Roedel 	entry = iommu_virt_to_phys(iommu->ppr_log) | PPR_LOG_SIZE_512;
940ad8694baSJoerg Roedel 
941ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_PPR_LOG_OFFSET,
942ad8694baSJoerg Roedel 		    &entry, sizeof(entry));
943ad8694baSJoerg Roedel 
944ad8694baSJoerg Roedel 	/* set head and tail to zero manually */
945ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_PPR_HEAD_OFFSET);
946ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_PPR_TAIL_OFFSET);
947ad8694baSJoerg Roedel 
948ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_PPRLOG_EN);
949*f52c895aSVasant Hegde 	iommu_feature_enable(iommu, CONTROL_PPRINT_EN);
950ad8694baSJoerg Roedel }
951ad8694baSJoerg Roedel 
952ad8694baSJoerg Roedel static void __init free_ppr_log(struct amd_iommu *iommu)
953ad8694baSJoerg Roedel {
954ad8694baSJoerg Roedel 	free_pages((unsigned long)iommu->ppr_log, get_order(PPR_LOG_SIZE));
955ad8694baSJoerg Roedel }
956ad8694baSJoerg Roedel 
957ad8694baSJoerg Roedel static void free_ga_log(struct amd_iommu *iommu)
958ad8694baSJoerg Roedel {
959ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
960092550eaSLibing Zhou 	free_pages((unsigned long)iommu->ga_log, get_order(GA_LOG_SIZE));
961092550eaSLibing Zhou 	free_pages((unsigned long)iommu->ga_log_tail, get_order(8));
962ad8694baSJoerg Roedel #endif
963ad8694baSJoerg Roedel }
964ad8694baSJoerg Roedel 
965be280ea7SJoerg Roedel #ifdef CONFIG_IRQ_REMAP
966ad8694baSJoerg Roedel static int iommu_ga_log_enable(struct amd_iommu *iommu)
967ad8694baSJoerg Roedel {
968ad8694baSJoerg Roedel 	u32 status, i;
969a8d4a37dSMaxim Levitsky 	u64 entry;
970ad8694baSJoerg Roedel 
971ad8694baSJoerg Roedel 	if (!iommu->ga_log)
972ad8694baSJoerg Roedel 		return -EINVAL;
973ad8694baSJoerg Roedel 
974a8d4a37dSMaxim Levitsky 	entry = iommu_virt_to_phys(iommu->ga_log) | GA_LOG_SIZE_512;
975a8d4a37dSMaxim Levitsky 	memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_BASE_OFFSET,
976a8d4a37dSMaxim Levitsky 		    &entry, sizeof(entry));
977a8d4a37dSMaxim Levitsky 	entry = (iommu_virt_to_phys(iommu->ga_log_tail) &
978a8d4a37dSMaxim Levitsky 		 (BIT_ULL(52)-1)) & ~7ULL;
979a8d4a37dSMaxim Levitsky 	memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_TAIL_OFFSET,
980a8d4a37dSMaxim Levitsky 		    &entry, sizeof(entry));
981a8d4a37dSMaxim Levitsky 	writel(0x00, iommu->mmio_base + MMIO_GA_HEAD_OFFSET);
982a8d4a37dSMaxim Levitsky 	writel(0x00, iommu->mmio_base + MMIO_GA_TAIL_OFFSET);
983a8d4a37dSMaxim Levitsky 
984a8d4a37dSMaxim Levitsky 
985ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_GAINT_EN);
986ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_GALOG_EN);
987ad8694baSJoerg Roedel 
988ad8694baSJoerg Roedel 	for (i = 0; i < LOOP_TIMEOUT; ++i) {
989ad8694baSJoerg Roedel 		status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET);
990ad8694baSJoerg Roedel 		if (status & (MMIO_STATUS_GALOG_RUN_MASK))
991ad8694baSJoerg Roedel 			break;
9929b45a773SJoerg Roedel 		udelay(10);
993ad8694baSJoerg Roedel 	}
994ad8694baSJoerg Roedel 
995a8d4a37dSMaxim Levitsky 	if (WARN_ON(i >= LOOP_TIMEOUT))
996ad8694baSJoerg Roedel 		return -EINVAL;
997be280ea7SJoerg Roedel 
998ad8694baSJoerg Roedel 	return 0;
999ad8694baSJoerg Roedel }
1000ad8694baSJoerg Roedel 
1001ad8694baSJoerg Roedel static int iommu_init_ga_log(struct amd_iommu *iommu)
1002ad8694baSJoerg Roedel {
1003ad8694baSJoerg Roedel 	if (!AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir))
1004ad8694baSJoerg Roedel 		return 0;
1005ad8694baSJoerg Roedel 
1006ad8694baSJoerg Roedel 	iommu->ga_log = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
1007ad8694baSJoerg Roedel 					get_order(GA_LOG_SIZE));
1008ad8694baSJoerg Roedel 	if (!iommu->ga_log)
1009ad8694baSJoerg Roedel 		goto err_out;
1010ad8694baSJoerg Roedel 
1011ad8694baSJoerg Roedel 	iommu->ga_log_tail = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
1012ad8694baSJoerg Roedel 					get_order(8));
1013ad8694baSJoerg Roedel 	if (!iommu->ga_log_tail)
1014ad8694baSJoerg Roedel 		goto err_out;
1015ad8694baSJoerg Roedel 
1016ad8694baSJoerg Roedel 	return 0;
1017ad8694baSJoerg Roedel err_out:
1018ad8694baSJoerg Roedel 	free_ga_log(iommu);
1019ad8694baSJoerg Roedel 	return -EINVAL;
1020ad8694baSJoerg Roedel }
1021be280ea7SJoerg Roedel #endif /* CONFIG_IRQ_REMAP */
1022ad8694baSJoerg Roedel 
1023c69d89afSSuravee Suthikulpanit static int __init alloc_cwwb_sem(struct amd_iommu *iommu)
1024c69d89afSSuravee Suthikulpanit {
10256d39bdeeSSuravee Suthikulpanit 	iommu->cmd_sem = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 1);
1026c69d89afSSuravee Suthikulpanit 
1027c69d89afSSuravee Suthikulpanit 	return iommu->cmd_sem ? 0 : -ENOMEM;
1028c69d89afSSuravee Suthikulpanit }
1029c69d89afSSuravee Suthikulpanit 
1030c69d89afSSuravee Suthikulpanit static void __init free_cwwb_sem(struct amd_iommu *iommu)
1031c69d89afSSuravee Suthikulpanit {
1032c69d89afSSuravee Suthikulpanit 	if (iommu->cmd_sem)
1033c69d89afSSuravee Suthikulpanit 		free_page((unsigned long)iommu->cmd_sem);
1034c69d89afSSuravee Suthikulpanit }
1035c69d89afSSuravee Suthikulpanit 
1036ad8694baSJoerg Roedel static void iommu_enable_xt(struct amd_iommu *iommu)
1037ad8694baSJoerg Roedel {
1038ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
1039ad8694baSJoerg Roedel 	/*
1040ad8694baSJoerg Roedel 	 * XT mode (32-bit APIC destination ID) requires
1041ad8694baSJoerg Roedel 	 * GA mode (128-bit IRTE support) as a prerequisite.
1042ad8694baSJoerg Roedel 	 */
1043ad8694baSJoerg Roedel 	if (AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir) &&
1044ad8694baSJoerg Roedel 	    amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
1045ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_XT_EN);
1046ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */
1047ad8694baSJoerg Roedel }
1048ad8694baSJoerg Roedel 
1049ad8694baSJoerg Roedel static void iommu_enable_gt(struct amd_iommu *iommu)
1050ad8694baSJoerg Roedel {
1051ad8694baSJoerg Roedel 	if (!iommu_feature(iommu, FEATURE_GT))
1052ad8694baSJoerg Roedel 		return;
1053ad8694baSJoerg Roedel 
1054ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_GT_EN);
1055ad8694baSJoerg Roedel }
1056ad8694baSJoerg Roedel 
1057ad8694baSJoerg Roedel /* sets a specific bit in the device table entry. */
105856fb7951SSuravee Suthikulpanit static void __set_dev_entry_bit(struct dev_table_entry *dev_table,
105956fb7951SSuravee Suthikulpanit 				u16 devid, u8 bit)
1060ad8694baSJoerg Roedel {
1061ad8694baSJoerg Roedel 	int i = (bit >> 6) & 0x03;
1062ad8694baSJoerg Roedel 	int _bit = bit & 0x3f;
1063ad8694baSJoerg Roedel 
106456fb7951SSuravee Suthikulpanit 	dev_table[devid].data[i] |= (1UL << _bit);
1065ad8694baSJoerg Roedel }
1066ad8694baSJoerg Roedel 
106756fb7951SSuravee Suthikulpanit static void set_dev_entry_bit(struct amd_iommu *iommu, u16 devid, u8 bit)
106856fb7951SSuravee Suthikulpanit {
106956fb7951SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = get_dev_table(iommu);
107056fb7951SSuravee Suthikulpanit 
107156fb7951SSuravee Suthikulpanit 	return __set_dev_entry_bit(dev_table, devid, bit);
107256fb7951SSuravee Suthikulpanit }
107356fb7951SSuravee Suthikulpanit 
107456fb7951SSuravee Suthikulpanit static int __get_dev_entry_bit(struct dev_table_entry *dev_table,
107556fb7951SSuravee Suthikulpanit 			       u16 devid, u8 bit)
1076ad8694baSJoerg Roedel {
1077ad8694baSJoerg Roedel 	int i = (bit >> 6) & 0x03;
1078ad8694baSJoerg Roedel 	int _bit = bit & 0x3f;
1079ad8694baSJoerg Roedel 
108056fb7951SSuravee Suthikulpanit 	return (dev_table[devid].data[i] & (1UL << _bit)) >> _bit;
1081ad8694baSJoerg Roedel }
1082ad8694baSJoerg Roedel 
108356fb7951SSuravee Suthikulpanit static int get_dev_entry_bit(struct amd_iommu *iommu, u16 devid, u8 bit)
108456fb7951SSuravee Suthikulpanit {
108556fb7951SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = get_dev_table(iommu);
108656fb7951SSuravee Suthikulpanit 
108756fb7951SSuravee Suthikulpanit 	return __get_dev_entry_bit(dev_table, devid, bit);
108856fb7951SSuravee Suthikulpanit }
1089ad8694baSJoerg Roedel 
1090eb21ef02SSuravee Suthikulpanit static bool __copy_device_table(struct amd_iommu *iommu)
1091ad8694baSJoerg Roedel {
1092eb21ef02SSuravee Suthikulpanit 	u64 int_ctl, int_tab_len, entry = 0;
1093eb21ef02SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg = iommu->pci_seg;
1094ad8694baSJoerg Roedel 	struct dev_table_entry *old_devtb = NULL;
1095ad8694baSJoerg Roedel 	u32 lo, hi, devid, old_devtb_size;
1096ad8694baSJoerg Roedel 	phys_addr_t old_devtb_phys;
1097ad8694baSJoerg Roedel 	u16 dom_id, dte_v, irq_v;
1098ad8694baSJoerg Roedel 	gfp_t gfp_flag;
1099ad8694baSJoerg Roedel 	u64 tmp;
1100ad8694baSJoerg Roedel 
1101eb21ef02SSuravee Suthikulpanit 	/* Each IOMMU use separate device table with the same size */
1102ad8694baSJoerg Roedel 	lo = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET);
1103ad8694baSJoerg Roedel 	hi = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET + 4);
1104ad8694baSJoerg Roedel 	entry = (((u64) hi) << 32) + lo;
1105ad8694baSJoerg Roedel 
1106ad8694baSJoerg Roedel 	old_devtb_size = ((entry & ~PAGE_MASK) + 1) << 12;
1107b5c85290SVasant Hegde 	if (old_devtb_size != pci_seg->dev_table_size) {
1108ad8694baSJoerg Roedel 		pr_err("The device table size of IOMMU:%d is not expected!\n",
1109ad8694baSJoerg Roedel 			iommu->index);
1110ad8694baSJoerg Roedel 		return false;
1111ad8694baSJoerg Roedel 	}
1112ad8694baSJoerg Roedel 
1113ad8694baSJoerg Roedel 	/*
1114ad8694baSJoerg Roedel 	 * When SME is enabled in the first kernel, the entry includes the
1115ad8694baSJoerg Roedel 	 * memory encryption mask(sme_me_mask), we must remove the memory
1116ad8694baSJoerg Roedel 	 * encryption mask to obtain the true physical address in kdump kernel.
1117ad8694baSJoerg Roedel 	 */
1118ad8694baSJoerg Roedel 	old_devtb_phys = __sme_clr(entry) & PAGE_MASK;
1119ad8694baSJoerg Roedel 
1120ad8694baSJoerg Roedel 	if (old_devtb_phys >= 0x100000000ULL) {
1121ad8694baSJoerg Roedel 		pr_err("The address of old device table is above 4G, not trustworthy!\n");
1122ad8694baSJoerg Roedel 		return false;
1123ad8694baSJoerg Roedel 	}
112432cb4d02STom Lendacky 	old_devtb = (cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) && is_kdump_kernel())
1125ad8694baSJoerg Roedel 		    ? (__force void *)ioremap_encrypted(old_devtb_phys,
1126b5c85290SVasant Hegde 							pci_seg->dev_table_size)
1127b5c85290SVasant Hegde 		    : memremap(old_devtb_phys, pci_seg->dev_table_size, MEMREMAP_WB);
1128ad8694baSJoerg Roedel 
1129ad8694baSJoerg Roedel 	if (!old_devtb)
1130ad8694baSJoerg Roedel 		return false;
1131ad8694baSJoerg Roedel 
1132ad8694baSJoerg Roedel 	gfp_flag = GFP_KERNEL | __GFP_ZERO | GFP_DMA32;
1133eb21ef02SSuravee Suthikulpanit 	pci_seg->old_dev_tbl_cpy = (void *)__get_free_pages(gfp_flag,
1134b5c85290SVasant Hegde 						    get_order(pci_seg->dev_table_size));
1135eb21ef02SSuravee Suthikulpanit 	if (pci_seg->old_dev_tbl_cpy == NULL) {
1136ad8694baSJoerg Roedel 		pr_err("Failed to allocate memory for copying old device table!\n");
1137434d2defSVasant Hegde 		memunmap(old_devtb);
1138ad8694baSJoerg Roedel 		return false;
1139ad8694baSJoerg Roedel 	}
1140ad8694baSJoerg Roedel 
1141401360ecSSuravee Suthikulpanit 	for (devid = 0; devid <= pci_seg->last_bdf; ++devid) {
1142eb21ef02SSuravee Suthikulpanit 		pci_seg->old_dev_tbl_cpy[devid] = old_devtb[devid];
1143ad8694baSJoerg Roedel 		dom_id = old_devtb[devid].data[1] & DEV_DOMID_MASK;
1144ad8694baSJoerg Roedel 		dte_v = old_devtb[devid].data[0] & DTE_FLAG_V;
1145ad8694baSJoerg Roedel 
1146ad8694baSJoerg Roedel 		if (dte_v && dom_id) {
1147eb21ef02SSuravee Suthikulpanit 			pci_seg->old_dev_tbl_cpy[devid].data[0] = old_devtb[devid].data[0];
1148eb21ef02SSuravee Suthikulpanit 			pci_seg->old_dev_tbl_cpy[devid].data[1] = old_devtb[devid].data[1];
1149ad8694baSJoerg Roedel 			__set_bit(dom_id, amd_iommu_pd_alloc_bitmap);
1150ad8694baSJoerg Roedel 			/* If gcr3 table existed, mask it out */
1151ad8694baSJoerg Roedel 			if (old_devtb[devid].data[0] & DTE_FLAG_GV) {
1152ad8694baSJoerg Roedel 				tmp = DTE_GCR3_VAL_B(~0ULL) << DTE_GCR3_SHIFT_B;
1153ad8694baSJoerg Roedel 				tmp |= DTE_GCR3_VAL_C(~0ULL) << DTE_GCR3_SHIFT_C;
1154eb21ef02SSuravee Suthikulpanit 				pci_seg->old_dev_tbl_cpy[devid].data[1] &= ~tmp;
1155ad8694baSJoerg Roedel 				tmp = DTE_GCR3_VAL_A(~0ULL) << DTE_GCR3_SHIFT_A;
1156ad8694baSJoerg Roedel 				tmp |= DTE_FLAG_GV;
1157eb21ef02SSuravee Suthikulpanit 				pci_seg->old_dev_tbl_cpy[devid].data[0] &= ~tmp;
1158ad8694baSJoerg Roedel 			}
1159ad8694baSJoerg Roedel 		}
1160ad8694baSJoerg Roedel 
1161ad8694baSJoerg Roedel 		irq_v = old_devtb[devid].data[2] & DTE_IRQ_REMAP_ENABLE;
1162ad8694baSJoerg Roedel 		int_ctl = old_devtb[devid].data[2] & DTE_IRQ_REMAP_INTCTL_MASK;
11635ae9a046SSuravee Suthikulpanit 		int_tab_len = old_devtb[devid].data[2] & DTE_INTTABLEN_MASK;
1164ad8694baSJoerg Roedel 		if (irq_v && (int_ctl || int_tab_len)) {
1165ad8694baSJoerg Roedel 			if ((int_ctl != DTE_IRQ_REMAP_INTCTL) ||
11665ae9a046SSuravee Suthikulpanit 			    (int_tab_len != DTE_INTTABLEN)) {
1167ad8694baSJoerg Roedel 				pr_err("Wrong old irq remapping flag: %#x\n", devid);
1168434d2defSVasant Hegde 				memunmap(old_devtb);
1169ad8694baSJoerg Roedel 				return false;
1170ad8694baSJoerg Roedel 			}
1171ad8694baSJoerg Roedel 
1172eb21ef02SSuravee Suthikulpanit 			pci_seg->old_dev_tbl_cpy[devid].data[2] = old_devtb[devid].data[2];
1173ad8694baSJoerg Roedel 		}
1174ad8694baSJoerg Roedel 	}
1175ad8694baSJoerg Roedel 	memunmap(old_devtb);
1176ad8694baSJoerg Roedel 
1177ad8694baSJoerg Roedel 	return true;
1178ad8694baSJoerg Roedel }
1179ad8694baSJoerg Roedel 
1180eb21ef02SSuravee Suthikulpanit static bool copy_device_table(void)
1181eb21ef02SSuravee Suthikulpanit {
1182eb21ef02SSuravee Suthikulpanit 	struct amd_iommu *iommu;
1183eb21ef02SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
1184eb21ef02SSuravee Suthikulpanit 
1185eb21ef02SSuravee Suthikulpanit 	if (!amd_iommu_pre_enabled)
1186eb21ef02SSuravee Suthikulpanit 		return false;
1187eb21ef02SSuravee Suthikulpanit 
1188eb21ef02SSuravee Suthikulpanit 	pr_warn("Translation is already enabled - trying to copy translation structures\n");
1189eb21ef02SSuravee Suthikulpanit 
1190eb21ef02SSuravee Suthikulpanit 	/*
1191eb21ef02SSuravee Suthikulpanit 	 * All IOMMUs within PCI segment shares common device table.
1192eb21ef02SSuravee Suthikulpanit 	 * Hence copy device table only once per PCI segment.
1193eb21ef02SSuravee Suthikulpanit 	 */
1194eb21ef02SSuravee Suthikulpanit 	for_each_pci_segment(pci_seg) {
1195eb21ef02SSuravee Suthikulpanit 		for_each_iommu(iommu) {
1196eb21ef02SSuravee Suthikulpanit 			if (pci_seg->id != iommu->pci_seg->id)
1197eb21ef02SSuravee Suthikulpanit 				continue;
1198eb21ef02SSuravee Suthikulpanit 			if (!__copy_device_table(iommu))
1199eb21ef02SSuravee Suthikulpanit 				return false;
1200eb21ef02SSuravee Suthikulpanit 			break;
1201eb21ef02SSuravee Suthikulpanit 		}
1202eb21ef02SSuravee Suthikulpanit 	}
1203eb21ef02SSuravee Suthikulpanit 
1204eb21ef02SSuravee Suthikulpanit 	return true;
1205eb21ef02SSuravee Suthikulpanit }
1206eb21ef02SSuravee Suthikulpanit 
120756fb7951SSuravee Suthikulpanit void amd_iommu_apply_erratum_63(struct amd_iommu *iommu, u16 devid)
1208ad8694baSJoerg Roedel {
1209ad8694baSJoerg Roedel 	int sysmgt;
1210ad8694baSJoerg Roedel 
121156fb7951SSuravee Suthikulpanit 	sysmgt = get_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT1) |
121256fb7951SSuravee Suthikulpanit 		 (get_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT2) << 1);
1213ad8694baSJoerg Roedel 
1214ad8694baSJoerg Roedel 	if (sysmgt == 0x01)
121556fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_IW);
1216ad8694baSJoerg Roedel }
1217ad8694baSJoerg Roedel 
1218ad8694baSJoerg Roedel /*
1219ad8694baSJoerg Roedel  * This function takes the device specific flags read from the ACPI
1220ad8694baSJoerg Roedel  * table and sets up the device table entry with that information
1221ad8694baSJoerg Roedel  */
1222ad8694baSJoerg Roedel static void __init set_dev_entry_from_acpi(struct amd_iommu *iommu,
1223ad8694baSJoerg Roedel 					   u16 devid, u32 flags, u32 ext_flags)
1224ad8694baSJoerg Roedel {
1225ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_INITPASS)
122656fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_INIT_PASS);
1227ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_EXTINT)
122856fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_EINT_PASS);
1229ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_NMI)
123056fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_NMI_PASS);
1231ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_SYSMGT1)
123256fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT1);
1233ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_SYSMGT2)
123456fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT2);
1235ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_LINT0)
123656fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_LINT0_PASS);
1237ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_LINT1)
123856fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_LINT1_PASS);
1239ad8694baSJoerg Roedel 
124056fb7951SSuravee Suthikulpanit 	amd_iommu_apply_erratum_63(iommu, devid);
1241ad8694baSJoerg Roedel 
1242401360ecSSuravee Suthikulpanit 	amd_iommu_set_rlookup_table(iommu, devid);
1243ad8694baSJoerg Roedel }
1244ad8694baSJoerg Roedel 
1245a45627baSSuravee Suthikulpanit int __init add_special_device(u8 type, u8 id, u32 *devid, bool cmd_line)
1246ad8694baSJoerg Roedel {
1247ad8694baSJoerg Roedel 	struct devid_map *entry;
1248ad8694baSJoerg Roedel 	struct list_head *list;
1249ad8694baSJoerg Roedel 
1250ad8694baSJoerg Roedel 	if (type == IVHD_SPECIAL_IOAPIC)
1251ad8694baSJoerg Roedel 		list = &ioapic_map;
1252ad8694baSJoerg Roedel 	else if (type == IVHD_SPECIAL_HPET)
1253ad8694baSJoerg Roedel 		list = &hpet_map;
1254ad8694baSJoerg Roedel 	else
1255ad8694baSJoerg Roedel 		return -EINVAL;
1256ad8694baSJoerg Roedel 
1257ad8694baSJoerg Roedel 	list_for_each_entry(entry, list, list) {
1258ad8694baSJoerg Roedel 		if (!(entry->id == id && entry->cmd_line))
1259ad8694baSJoerg Roedel 			continue;
1260ad8694baSJoerg Roedel 
1261ad8694baSJoerg Roedel 		pr_info("Command-line override present for %s id %d - ignoring\n",
1262ad8694baSJoerg Roedel 			type == IVHD_SPECIAL_IOAPIC ? "IOAPIC" : "HPET", id);
1263ad8694baSJoerg Roedel 
1264ad8694baSJoerg Roedel 		*devid = entry->devid;
1265ad8694baSJoerg Roedel 
1266ad8694baSJoerg Roedel 		return 0;
1267ad8694baSJoerg Roedel 	}
1268ad8694baSJoerg Roedel 
1269ad8694baSJoerg Roedel 	entry = kzalloc(sizeof(*entry), GFP_KERNEL);
1270ad8694baSJoerg Roedel 	if (!entry)
1271ad8694baSJoerg Roedel 		return -ENOMEM;
1272ad8694baSJoerg Roedel 
1273ad8694baSJoerg Roedel 	entry->id	= id;
1274ad8694baSJoerg Roedel 	entry->devid	= *devid;
1275ad8694baSJoerg Roedel 	entry->cmd_line	= cmd_line;
1276ad8694baSJoerg Roedel 
1277ad8694baSJoerg Roedel 	list_add_tail(&entry->list, list);
1278ad8694baSJoerg Roedel 
1279ad8694baSJoerg Roedel 	return 0;
1280ad8694baSJoerg Roedel }
1281ad8694baSJoerg Roedel 
1282a45627baSSuravee Suthikulpanit static int __init add_acpi_hid_device(u8 *hid, u8 *uid, u32 *devid,
1283ad8694baSJoerg Roedel 				      bool cmd_line)
1284ad8694baSJoerg Roedel {
1285ad8694baSJoerg Roedel 	struct acpihid_map_entry *entry;
1286ad8694baSJoerg Roedel 	struct list_head *list = &acpihid_map;
1287ad8694baSJoerg Roedel 
1288ad8694baSJoerg Roedel 	list_for_each_entry(entry, list, list) {
1289ad8694baSJoerg Roedel 		if (strcmp(entry->hid, hid) ||
1290ad8694baSJoerg Roedel 		    (*uid && *entry->uid && strcmp(entry->uid, uid)) ||
1291ad8694baSJoerg Roedel 		    !entry->cmd_line)
1292ad8694baSJoerg Roedel 			continue;
1293ad8694baSJoerg Roedel 
1294ad8694baSJoerg Roedel 		pr_info("Command-line override for hid:%s uid:%s\n",
1295ad8694baSJoerg Roedel 			hid, uid);
1296ad8694baSJoerg Roedel 		*devid = entry->devid;
1297ad8694baSJoerg Roedel 		return 0;
1298ad8694baSJoerg Roedel 	}
1299ad8694baSJoerg Roedel 
1300ad8694baSJoerg Roedel 	entry = kzalloc(sizeof(*entry), GFP_KERNEL);
1301ad8694baSJoerg Roedel 	if (!entry)
1302ad8694baSJoerg Roedel 		return -ENOMEM;
1303ad8694baSJoerg Roedel 
1304ad8694baSJoerg Roedel 	memcpy(entry->uid, uid, strlen(uid));
1305ad8694baSJoerg Roedel 	memcpy(entry->hid, hid, strlen(hid));
1306ad8694baSJoerg Roedel 	entry->devid = *devid;
1307ad8694baSJoerg Roedel 	entry->cmd_line	= cmd_line;
1308ad8694baSJoerg Roedel 	entry->root_devid = (entry->devid & (~0x7));
1309ad8694baSJoerg Roedel 
1310ad8694baSJoerg Roedel 	pr_info("%s, add hid:%s, uid:%s, rdevid:%d\n",
1311ad8694baSJoerg Roedel 		entry->cmd_line ? "cmd" : "ivrs",
1312ad8694baSJoerg Roedel 		entry->hid, entry->uid, entry->root_devid);
1313ad8694baSJoerg Roedel 
1314ad8694baSJoerg Roedel 	list_add_tail(&entry->list, list);
1315ad8694baSJoerg Roedel 	return 0;
1316ad8694baSJoerg Roedel }
1317ad8694baSJoerg Roedel 
1318ad8694baSJoerg Roedel static int __init add_early_maps(void)
1319ad8694baSJoerg Roedel {
1320ad8694baSJoerg Roedel 	int i, ret;
1321ad8694baSJoerg Roedel 
1322ad8694baSJoerg Roedel 	for (i = 0; i < early_ioapic_map_size; ++i) {
1323ad8694baSJoerg Roedel 		ret = add_special_device(IVHD_SPECIAL_IOAPIC,
1324ad8694baSJoerg Roedel 					 early_ioapic_map[i].id,
1325ad8694baSJoerg Roedel 					 &early_ioapic_map[i].devid,
1326ad8694baSJoerg Roedel 					 early_ioapic_map[i].cmd_line);
1327ad8694baSJoerg Roedel 		if (ret)
1328ad8694baSJoerg Roedel 			return ret;
1329ad8694baSJoerg Roedel 	}
1330ad8694baSJoerg Roedel 
1331ad8694baSJoerg Roedel 	for (i = 0; i < early_hpet_map_size; ++i) {
1332ad8694baSJoerg Roedel 		ret = add_special_device(IVHD_SPECIAL_HPET,
1333ad8694baSJoerg Roedel 					 early_hpet_map[i].id,
1334ad8694baSJoerg Roedel 					 &early_hpet_map[i].devid,
1335ad8694baSJoerg Roedel 					 early_hpet_map[i].cmd_line);
1336ad8694baSJoerg Roedel 		if (ret)
1337ad8694baSJoerg Roedel 			return ret;
1338ad8694baSJoerg Roedel 	}
1339ad8694baSJoerg Roedel 
1340ad8694baSJoerg Roedel 	for (i = 0; i < early_acpihid_map_size; ++i) {
1341ad8694baSJoerg Roedel 		ret = add_acpi_hid_device(early_acpihid_map[i].hid,
1342ad8694baSJoerg Roedel 					  early_acpihid_map[i].uid,
1343ad8694baSJoerg Roedel 					  &early_acpihid_map[i].devid,
1344ad8694baSJoerg Roedel 					  early_acpihid_map[i].cmd_line);
1345ad8694baSJoerg Roedel 		if (ret)
1346ad8694baSJoerg Roedel 			return ret;
1347ad8694baSJoerg Roedel 	}
1348ad8694baSJoerg Roedel 
1349ad8694baSJoerg Roedel 	return 0;
1350ad8694baSJoerg Roedel }
1351ad8694baSJoerg Roedel 
1352ad8694baSJoerg Roedel /*
1353ad8694baSJoerg Roedel  * Takes a pointer to an AMD IOMMU entry in the ACPI table and
1354ad8694baSJoerg Roedel  * initializes the hardware and our data structures with it.
1355ad8694baSJoerg Roedel  */
1356ad8694baSJoerg Roedel static int __init init_iommu_from_acpi(struct amd_iommu *iommu,
1357ad8694baSJoerg Roedel 					struct ivhd_header *h)
1358ad8694baSJoerg Roedel {
1359ad8694baSJoerg Roedel 	u8 *p = (u8 *)h;
1360ad8694baSJoerg Roedel 	u8 *end = p, flags = 0;
1361a45627baSSuravee Suthikulpanit 	u16 devid = 0, devid_start = 0, devid_to = 0, seg_id;
1362ad8694baSJoerg Roedel 	u32 dev_i, ext_flags = 0;
1363ad8694baSJoerg Roedel 	bool alias = false;
1364ad8694baSJoerg Roedel 	struct ivhd_entry *e;
136599fc4ac3SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg = iommu->pci_seg;
1366ad8694baSJoerg Roedel 	u32 ivhd_size;
1367ad8694baSJoerg Roedel 	int ret;
1368ad8694baSJoerg Roedel 
1369ad8694baSJoerg Roedel 
1370ad8694baSJoerg Roedel 	ret = add_early_maps();
1371ad8694baSJoerg Roedel 	if (ret)
1372ad8694baSJoerg Roedel 		return ret;
1373ad8694baSJoerg Roedel 
1374ad8694baSJoerg Roedel 	amd_iommu_apply_ivrs_quirks();
1375ad8694baSJoerg Roedel 
1376ad8694baSJoerg Roedel 	/*
1377ad8694baSJoerg Roedel 	 * First save the recommended feature enable bits from ACPI
1378ad8694baSJoerg Roedel 	 */
1379ad8694baSJoerg Roedel 	iommu->acpi_flags = h->flags;
1380ad8694baSJoerg Roedel 
1381ad8694baSJoerg Roedel 	/*
1382ad8694baSJoerg Roedel 	 * Done. Now parse the device entries
1383ad8694baSJoerg Roedel 	 */
1384ad8694baSJoerg Roedel 	ivhd_size = get_ivhd_header_size(h);
1385ad8694baSJoerg Roedel 	if (!ivhd_size) {
1386ad8694baSJoerg Roedel 		pr_err("Unsupported IVHD type %#x\n", h->type);
1387ad8694baSJoerg Roedel 		return -EINVAL;
1388ad8694baSJoerg Roedel 	}
1389ad8694baSJoerg Roedel 
1390ad8694baSJoerg Roedel 	p += ivhd_size;
1391ad8694baSJoerg Roedel 
1392ad8694baSJoerg Roedel 	end += h->length;
1393ad8694baSJoerg Roedel 
1394ad8694baSJoerg Roedel 
1395ad8694baSJoerg Roedel 	while (p < end) {
1396ad8694baSJoerg Roedel 		e = (struct ivhd_entry *)p;
1397a45627baSSuravee Suthikulpanit 		seg_id = pci_seg->id;
1398a45627baSSuravee Suthikulpanit 
1399ad8694baSJoerg Roedel 		switch (e->type) {
1400ad8694baSJoerg Roedel 		case IVHD_DEV_ALL:
1401ad8694baSJoerg Roedel 
1402ad8694baSJoerg Roedel 			DUMP_printk("  DEV_ALL\t\t\tflags: %02x\n", e->flags);
1403ad8694baSJoerg Roedel 
1404401360ecSSuravee Suthikulpanit 			for (dev_i = 0; dev_i <= pci_seg->last_bdf; ++dev_i)
1405ad8694baSJoerg Roedel 				set_dev_entry_from_acpi(iommu, dev_i, e->flags, 0);
1406ad8694baSJoerg Roedel 			break;
1407ad8694baSJoerg Roedel 		case IVHD_DEV_SELECT:
1408ad8694baSJoerg Roedel 
1409a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_SELECT\t\t\t devid: %04x:%02x:%02x.%x "
1410ad8694baSJoerg Roedel 				    "flags: %02x\n",
1411a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1412ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1413ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1414ad8694baSJoerg Roedel 				    e->flags);
1415ad8694baSJoerg Roedel 
1416ad8694baSJoerg Roedel 			devid = e->devid;
1417ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags, 0);
1418ad8694baSJoerg Roedel 			break;
1419ad8694baSJoerg Roedel 		case IVHD_DEV_SELECT_RANGE_START:
1420ad8694baSJoerg Roedel 
1421ad8694baSJoerg Roedel 			DUMP_printk("  DEV_SELECT_RANGE_START\t "
1422a45627baSSuravee Suthikulpanit 				    "devid: %04x:%02x:%02x.%x flags: %02x\n",
1423a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1424ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1425ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1426ad8694baSJoerg Roedel 				    e->flags);
1427ad8694baSJoerg Roedel 
1428ad8694baSJoerg Roedel 			devid_start = e->devid;
1429ad8694baSJoerg Roedel 			flags = e->flags;
1430ad8694baSJoerg Roedel 			ext_flags = 0;
1431ad8694baSJoerg Roedel 			alias = false;
1432ad8694baSJoerg Roedel 			break;
1433ad8694baSJoerg Roedel 		case IVHD_DEV_ALIAS:
1434ad8694baSJoerg Roedel 
1435a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_ALIAS\t\t\t devid: %04x:%02x:%02x.%x "
1436ad8694baSJoerg Roedel 				    "flags: %02x devid_to: %02x:%02x.%x\n",
1437a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1438ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1439ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1440ad8694baSJoerg Roedel 				    e->flags,
1441ad8694baSJoerg Roedel 				    PCI_BUS_NUM(e->ext >> 8),
1442ad8694baSJoerg Roedel 				    PCI_SLOT(e->ext >> 8),
1443ad8694baSJoerg Roedel 				    PCI_FUNC(e->ext >> 8));
1444ad8694baSJoerg Roedel 
1445ad8694baSJoerg Roedel 			devid = e->devid;
1446ad8694baSJoerg Roedel 			devid_to = e->ext >> 8;
1447ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid   , e->flags, 0);
1448ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid_to, e->flags, 0);
144999fc4ac3SSuravee Suthikulpanit 			pci_seg->alias_table[devid] = devid_to;
1450ad8694baSJoerg Roedel 			break;
1451ad8694baSJoerg Roedel 		case IVHD_DEV_ALIAS_RANGE:
1452ad8694baSJoerg Roedel 
1453ad8694baSJoerg Roedel 			DUMP_printk("  DEV_ALIAS_RANGE\t\t "
1454a45627baSSuravee Suthikulpanit 				    "devid: %04x:%02x:%02x.%x flags: %02x "
1455a45627baSSuravee Suthikulpanit 				    "devid_to: %04x:%02x:%02x.%x\n",
1456a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1457ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1458ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1459ad8694baSJoerg Roedel 				    e->flags,
1460a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->ext >> 8),
1461ad8694baSJoerg Roedel 				    PCI_SLOT(e->ext >> 8),
1462ad8694baSJoerg Roedel 				    PCI_FUNC(e->ext >> 8));
1463ad8694baSJoerg Roedel 
1464ad8694baSJoerg Roedel 			devid_start = e->devid;
1465ad8694baSJoerg Roedel 			flags = e->flags;
1466ad8694baSJoerg Roedel 			devid_to = e->ext >> 8;
1467ad8694baSJoerg Roedel 			ext_flags = 0;
1468ad8694baSJoerg Roedel 			alias = true;
1469ad8694baSJoerg Roedel 			break;
1470ad8694baSJoerg Roedel 		case IVHD_DEV_EXT_SELECT:
1471ad8694baSJoerg Roedel 
1472a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_EXT_SELECT\t\t devid: %04x:%02x:%02x.%x "
1473ad8694baSJoerg Roedel 				    "flags: %02x ext: %08x\n",
1474a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1475ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1476ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1477ad8694baSJoerg Roedel 				    e->flags, e->ext);
1478ad8694baSJoerg Roedel 
1479ad8694baSJoerg Roedel 			devid = e->devid;
1480ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags,
1481ad8694baSJoerg Roedel 						e->ext);
1482ad8694baSJoerg Roedel 			break;
1483ad8694baSJoerg Roedel 		case IVHD_DEV_EXT_SELECT_RANGE:
1484ad8694baSJoerg Roedel 
1485ad8694baSJoerg Roedel 			DUMP_printk("  DEV_EXT_SELECT_RANGE\t devid: "
1486a45627baSSuravee Suthikulpanit 				    "%04x:%02x:%02x.%x flags: %02x ext: %08x\n",
1487a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1488ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1489ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1490ad8694baSJoerg Roedel 				    e->flags, e->ext);
1491ad8694baSJoerg Roedel 
1492ad8694baSJoerg Roedel 			devid_start = e->devid;
1493ad8694baSJoerg Roedel 			flags = e->flags;
1494ad8694baSJoerg Roedel 			ext_flags = e->ext;
1495ad8694baSJoerg Roedel 			alias = false;
1496ad8694baSJoerg Roedel 			break;
1497ad8694baSJoerg Roedel 		case IVHD_DEV_RANGE_END:
1498ad8694baSJoerg Roedel 
1499a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_RANGE_END\t\t devid: %04x:%02x:%02x.%x\n",
1500a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1501ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1502ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid));
1503ad8694baSJoerg Roedel 
1504ad8694baSJoerg Roedel 			devid = e->devid;
1505ad8694baSJoerg Roedel 			for (dev_i = devid_start; dev_i <= devid; ++dev_i) {
1506ad8694baSJoerg Roedel 				if (alias) {
150799fc4ac3SSuravee Suthikulpanit 					pci_seg->alias_table[dev_i] = devid_to;
1508ad8694baSJoerg Roedel 					set_dev_entry_from_acpi(iommu,
1509ad8694baSJoerg Roedel 						devid_to, flags, ext_flags);
1510ad8694baSJoerg Roedel 				}
1511ad8694baSJoerg Roedel 				set_dev_entry_from_acpi(iommu, dev_i,
1512ad8694baSJoerg Roedel 							flags, ext_flags);
1513ad8694baSJoerg Roedel 			}
1514ad8694baSJoerg Roedel 			break;
1515ad8694baSJoerg Roedel 		case IVHD_DEV_SPECIAL: {
1516ad8694baSJoerg Roedel 			u8 handle, type;
1517ad8694baSJoerg Roedel 			const char *var;
1518a45627baSSuravee Suthikulpanit 			u32 devid;
1519ad8694baSJoerg Roedel 			int ret;
1520ad8694baSJoerg Roedel 
1521ad8694baSJoerg Roedel 			handle = e->ext & 0xff;
1522a45627baSSuravee Suthikulpanit 			devid = PCI_SEG_DEVID_TO_SBDF(seg_id, (e->ext >> 8));
1523ad8694baSJoerg Roedel 			type   = (e->ext >> 24) & 0xff;
1524ad8694baSJoerg Roedel 
1525ad8694baSJoerg Roedel 			if (type == IVHD_SPECIAL_IOAPIC)
1526ad8694baSJoerg Roedel 				var = "IOAPIC";
1527ad8694baSJoerg Roedel 			else if (type == IVHD_SPECIAL_HPET)
1528ad8694baSJoerg Roedel 				var = "HPET";
1529ad8694baSJoerg Roedel 			else
1530ad8694baSJoerg Roedel 				var = "UNKNOWN";
1531ad8694baSJoerg Roedel 
1532a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_SPECIAL(%s[%d])\t\tdevid: %04x:%02x:%02x.%x\n",
1533ad8694baSJoerg Roedel 				    var, (int)handle,
1534a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(devid),
1535ad8694baSJoerg Roedel 				    PCI_SLOT(devid),
1536ad8694baSJoerg Roedel 				    PCI_FUNC(devid));
1537ad8694baSJoerg Roedel 
1538ad8694baSJoerg Roedel 			ret = add_special_device(type, handle, &devid, false);
1539ad8694baSJoerg Roedel 			if (ret)
1540ad8694baSJoerg Roedel 				return ret;
1541ad8694baSJoerg Roedel 
1542ad8694baSJoerg Roedel 			/*
1543ad8694baSJoerg Roedel 			 * add_special_device might update the devid in case a
1544ad8694baSJoerg Roedel 			 * command-line override is present. So call
1545ad8694baSJoerg Roedel 			 * set_dev_entry_from_acpi after add_special_device.
1546ad8694baSJoerg Roedel 			 */
1547ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags, 0);
1548ad8694baSJoerg Roedel 
1549ad8694baSJoerg Roedel 			break;
1550ad8694baSJoerg Roedel 		}
1551ad8694baSJoerg Roedel 		case IVHD_DEV_ACPI_HID: {
1552a45627baSSuravee Suthikulpanit 			u32 devid;
1553ad8694baSJoerg Roedel 			u8 hid[ACPIHID_HID_LEN];
1554ad8694baSJoerg Roedel 			u8 uid[ACPIHID_UID_LEN];
1555ad8694baSJoerg Roedel 			int ret;
1556ad8694baSJoerg Roedel 
1557ad8694baSJoerg Roedel 			if (h->type != 0x40) {
1558ad8694baSJoerg Roedel 				pr_err(FW_BUG "Invalid IVHD device type %#x\n",
1559ad8694baSJoerg Roedel 				       e->type);
1560ad8694baSJoerg Roedel 				break;
1561ad8694baSJoerg Roedel 			}
1562ad8694baSJoerg Roedel 
156343d83af8SKees Cook 			BUILD_BUG_ON(sizeof(e->ext_hid) != ACPIHID_HID_LEN - 1);
156443d83af8SKees Cook 			memcpy(hid, &e->ext_hid, ACPIHID_HID_LEN - 1);
1565ad8694baSJoerg Roedel 			hid[ACPIHID_HID_LEN - 1] = '\0';
1566ad8694baSJoerg Roedel 
1567ad8694baSJoerg Roedel 			if (!(*hid)) {
1568ad8694baSJoerg Roedel 				pr_err(FW_BUG "Invalid HID.\n");
1569ad8694baSJoerg Roedel 				break;
1570ad8694baSJoerg Roedel 			}
1571ad8694baSJoerg Roedel 
1572ad8694baSJoerg Roedel 			uid[0] = '\0';
1573ad8694baSJoerg Roedel 			switch (e->uidf) {
1574ad8694baSJoerg Roedel 			case UID_NOT_PRESENT:
1575ad8694baSJoerg Roedel 
1576ad8694baSJoerg Roedel 				if (e->uidl != 0)
1577ad8694baSJoerg Roedel 					pr_warn(FW_BUG "Invalid UID length.\n");
1578ad8694baSJoerg Roedel 
1579ad8694baSJoerg Roedel 				break;
1580ad8694baSJoerg Roedel 			case UID_IS_INTEGER:
1581ad8694baSJoerg Roedel 
1582ad8694baSJoerg Roedel 				sprintf(uid, "%d", e->uid);
1583ad8694baSJoerg Roedel 
1584ad8694baSJoerg Roedel 				break;
1585ad8694baSJoerg Roedel 			case UID_IS_CHARACTER:
1586ad8694baSJoerg Roedel 
1587ad8694baSJoerg Roedel 				memcpy(uid, &e->uid, e->uidl);
1588ad8694baSJoerg Roedel 				uid[e->uidl] = '\0';
1589ad8694baSJoerg Roedel 
1590ad8694baSJoerg Roedel 				break;
1591ad8694baSJoerg Roedel 			default:
1592ad8694baSJoerg Roedel 				break;
1593ad8694baSJoerg Roedel 			}
1594ad8694baSJoerg Roedel 
1595a45627baSSuravee Suthikulpanit 			devid = PCI_SEG_DEVID_TO_SBDF(seg_id, e->devid);
1596a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_ACPI_HID(%s[%s])\t\tdevid: %04x:%02x:%02x.%x\n",
1597a45627baSSuravee Suthikulpanit 				    hid, uid, seg_id,
1598ad8694baSJoerg Roedel 				    PCI_BUS_NUM(devid),
1599ad8694baSJoerg Roedel 				    PCI_SLOT(devid),
1600ad8694baSJoerg Roedel 				    PCI_FUNC(devid));
1601ad8694baSJoerg Roedel 
1602ad8694baSJoerg Roedel 			flags = e->flags;
1603ad8694baSJoerg Roedel 
1604ad8694baSJoerg Roedel 			ret = add_acpi_hid_device(hid, uid, &devid, false);
1605ad8694baSJoerg Roedel 			if (ret)
1606ad8694baSJoerg Roedel 				return ret;
1607ad8694baSJoerg Roedel 
1608ad8694baSJoerg Roedel 			/*
1609ad8694baSJoerg Roedel 			 * add_special_device might update the devid in case a
1610ad8694baSJoerg Roedel 			 * command-line override is present. So call
1611ad8694baSJoerg Roedel 			 * set_dev_entry_from_acpi after add_special_device.
1612ad8694baSJoerg Roedel 			 */
1613ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags, 0);
1614ad8694baSJoerg Roedel 
1615ad8694baSJoerg Roedel 			break;
1616ad8694baSJoerg Roedel 		}
1617ad8694baSJoerg Roedel 		default:
1618ad8694baSJoerg Roedel 			break;
1619ad8694baSJoerg Roedel 		}
1620ad8694baSJoerg Roedel 
1621ad8694baSJoerg Roedel 		p += ivhd_entry_length(p);
1622ad8694baSJoerg Roedel 	}
1623ad8694baSJoerg Roedel 
1624ad8694baSJoerg Roedel 	return 0;
1625ad8694baSJoerg Roedel }
1626ad8694baSJoerg Roedel 
1627404ec4e4SVasant Hegde /* Allocate PCI segment data structure */
162830795900SVasant Hegde static struct amd_iommu_pci_seg *__init alloc_pci_segment(u16 id,
162930795900SVasant Hegde 					  struct acpi_table_header *ivrs_base)
1630404ec4e4SVasant Hegde {
1631404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
163230795900SVasant Hegde 	int last_bdf;
163330795900SVasant Hegde 
163430795900SVasant Hegde 	/*
163530795900SVasant Hegde 	 * First parse ACPI tables to find the largest Bus/Dev/Func we need to
163630795900SVasant Hegde 	 * handle in this PCI segment. Upon this information the shared data
163730795900SVasant Hegde 	 * structures for the PCI segments in the system will be allocated.
163830795900SVasant Hegde 	 */
163930795900SVasant Hegde 	last_bdf = find_last_devid_acpi(ivrs_base, id);
164030795900SVasant Hegde 	if (last_bdf < 0)
164130795900SVasant Hegde 		return NULL;
1642404ec4e4SVasant Hegde 
1643404ec4e4SVasant Hegde 	pci_seg = kzalloc(sizeof(struct amd_iommu_pci_seg), GFP_KERNEL);
1644404ec4e4SVasant Hegde 	if (pci_seg == NULL)
1645404ec4e4SVasant Hegde 		return NULL;
1646404ec4e4SVasant Hegde 
164730795900SVasant Hegde 	pci_seg->last_bdf = last_bdf;
164830795900SVasant Hegde 	DUMP_printk("PCI segment : 0x%0x, last bdf : 0x%04x\n", id, last_bdf);
1649401360ecSSuravee Suthikulpanit 	pci_seg->dev_table_size     = tbl_size(DEV_TABLE_ENTRY_SIZE, last_bdf);
1650401360ecSSuravee Suthikulpanit 	pci_seg->alias_table_size   = tbl_size(ALIAS_TABLE_ENTRY_SIZE, last_bdf);
1651401360ecSSuravee Suthikulpanit 	pci_seg->rlookup_table_size = tbl_size(RLOOKUP_TABLE_ENTRY_SIZE, last_bdf);
165230795900SVasant Hegde 
1653404ec4e4SVasant Hegde 	pci_seg->id = id;
165439a303baSVasant Hegde 	init_llist_head(&pci_seg->dev_data_list);
1655b618ae62SVasant Hegde 	INIT_LIST_HEAD(&pci_seg->unity_map);
1656404ec4e4SVasant Hegde 	list_add_tail(&pci_seg->list, &amd_iommu_pci_seg_list);
1657404ec4e4SVasant Hegde 
165804230c11SSuravee Suthikulpanit 	if (alloc_dev_table(pci_seg))
165904230c11SSuravee Suthikulpanit 		return NULL;
166099fc4ac3SSuravee Suthikulpanit 	if (alloc_alias_table(pci_seg))
166199fc4ac3SSuravee Suthikulpanit 		return NULL;
1662eda797a2SSuravee Suthikulpanit 	if (alloc_rlookup_table(pci_seg))
1663eda797a2SSuravee Suthikulpanit 		return NULL;
166404230c11SSuravee Suthikulpanit 
1665404ec4e4SVasant Hegde 	return pci_seg;
1666404ec4e4SVasant Hegde }
1667404ec4e4SVasant Hegde 
166830795900SVasant Hegde static struct amd_iommu_pci_seg *__init get_pci_segment(u16 id,
166930795900SVasant Hegde 					struct acpi_table_header *ivrs_base)
1670404ec4e4SVasant Hegde {
1671404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
1672404ec4e4SVasant Hegde 
1673404ec4e4SVasant Hegde 	for_each_pci_segment(pci_seg) {
1674404ec4e4SVasant Hegde 		if (pci_seg->id == id)
1675404ec4e4SVasant Hegde 			return pci_seg;
1676404ec4e4SVasant Hegde 	}
1677404ec4e4SVasant Hegde 
167830795900SVasant Hegde 	return alloc_pci_segment(id, ivrs_base);
1679404ec4e4SVasant Hegde }
1680404ec4e4SVasant Hegde 
1681404ec4e4SVasant Hegde static void __init free_pci_segments(void)
1682404ec4e4SVasant Hegde {
1683404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg, *next;
1684404ec4e4SVasant Hegde 
1685404ec4e4SVasant Hegde 	for_each_pci_segment_safe(pci_seg, next) {
1686404ec4e4SVasant Hegde 		list_del(&pci_seg->list);
1687333e581bSVasant Hegde 		free_irq_lookup_table(pci_seg);
1688eda797a2SSuravee Suthikulpanit 		free_rlookup_table(pci_seg);
168999fc4ac3SSuravee Suthikulpanit 		free_alias_table(pci_seg);
169004230c11SSuravee Suthikulpanit 		free_dev_table(pci_seg);
1691404ec4e4SVasant Hegde 		kfree(pci_seg);
1692404ec4e4SVasant Hegde 	}
1693404ec4e4SVasant Hegde }
1694404ec4e4SVasant Hegde 
1695ad8694baSJoerg Roedel static void __init free_iommu_one(struct amd_iommu *iommu)
1696ad8694baSJoerg Roedel {
1697c69d89afSSuravee Suthikulpanit 	free_cwwb_sem(iommu);
1698ad8694baSJoerg Roedel 	free_command_buffer(iommu);
1699ad8694baSJoerg Roedel 	free_event_buffer(iommu);
1700ad8694baSJoerg Roedel 	free_ppr_log(iommu);
1701ad8694baSJoerg Roedel 	free_ga_log(iommu);
1702ad8694baSJoerg Roedel 	iommu_unmap_mmio_space(iommu);
1703ad8694baSJoerg Roedel }
1704ad8694baSJoerg Roedel 
1705ad8694baSJoerg Roedel static void __init free_iommu_all(void)
1706ad8694baSJoerg Roedel {
1707ad8694baSJoerg Roedel 	struct amd_iommu *iommu, *next;
1708ad8694baSJoerg Roedel 
1709ad8694baSJoerg Roedel 	for_each_iommu_safe(iommu, next) {
1710ad8694baSJoerg Roedel 		list_del(&iommu->list);
1711ad8694baSJoerg Roedel 		free_iommu_one(iommu);
1712ad8694baSJoerg Roedel 		kfree(iommu);
1713ad8694baSJoerg Roedel 	}
1714ad8694baSJoerg Roedel }
1715ad8694baSJoerg Roedel 
1716ad8694baSJoerg Roedel /*
1717ad8694baSJoerg Roedel  * Family15h Model 10h-1fh erratum 746 (IOMMU Logging May Stall Translations)
1718ad8694baSJoerg Roedel  * Workaround:
1719ad8694baSJoerg Roedel  *     BIOS should disable L2B micellaneous clock gating by setting
1720ad8694baSJoerg Roedel  *     L2_L2B_CK_GATE_CONTROL[CKGateL2BMiscDisable](D0F2xF4_x90[2]) = 1b
1721ad8694baSJoerg Roedel  */
1722ad8694baSJoerg Roedel static void amd_iommu_erratum_746_workaround(struct amd_iommu *iommu)
1723ad8694baSJoerg Roedel {
1724ad8694baSJoerg Roedel 	u32 value;
1725ad8694baSJoerg Roedel 
1726ad8694baSJoerg Roedel 	if ((boot_cpu_data.x86 != 0x15) ||
1727ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model < 0x10) ||
1728ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model > 0x1f))
1729ad8694baSJoerg Roedel 		return;
1730ad8694baSJoerg Roedel 
1731ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, 0x90);
1732ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, 0xf4, &value);
1733ad8694baSJoerg Roedel 
1734ad8694baSJoerg Roedel 	if (value & BIT(2))
1735ad8694baSJoerg Roedel 		return;
1736ad8694baSJoerg Roedel 
1737ad8694baSJoerg Roedel 	/* Select NB indirect register 0x90 and enable writing */
1738ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, 0x90 | (1 << 8));
1739ad8694baSJoerg Roedel 
1740ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf4, value | 0x4);
1741ad8694baSJoerg Roedel 	pci_info(iommu->dev, "Applying erratum 746 workaround\n");
1742ad8694baSJoerg Roedel 
1743ad8694baSJoerg Roedel 	/* Clear the enable writing bit */
1744ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, 0x90);
1745ad8694baSJoerg Roedel }
1746ad8694baSJoerg Roedel 
1747ad8694baSJoerg Roedel /*
1748ad8694baSJoerg Roedel  * Family15h Model 30h-3fh (IOMMU Mishandles ATS Write Permission)
1749ad8694baSJoerg Roedel  * Workaround:
1750ad8694baSJoerg Roedel  *     BIOS should enable ATS write permission check by setting
1751ad8694baSJoerg Roedel  *     L2_DEBUG_3[AtsIgnoreIWDis](D0F2xF4_x47[0]) = 1b
1752ad8694baSJoerg Roedel  */
1753ad8694baSJoerg Roedel static void amd_iommu_ats_write_check_workaround(struct amd_iommu *iommu)
1754ad8694baSJoerg Roedel {
1755ad8694baSJoerg Roedel 	u32 value;
1756ad8694baSJoerg Roedel 
1757ad8694baSJoerg Roedel 	if ((boot_cpu_data.x86 != 0x15) ||
1758ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model < 0x30) ||
1759ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model > 0x3f))
1760ad8694baSJoerg Roedel 		return;
1761ad8694baSJoerg Roedel 
1762ad8694baSJoerg Roedel 	/* Test L2_DEBUG_3[AtsIgnoreIWDis] == 1 */
1763ad8694baSJoerg Roedel 	value = iommu_read_l2(iommu, 0x47);
1764ad8694baSJoerg Roedel 
1765ad8694baSJoerg Roedel 	if (value & BIT(0))
1766ad8694baSJoerg Roedel 		return;
1767ad8694baSJoerg Roedel 
1768ad8694baSJoerg Roedel 	/* Set L2_DEBUG_3[AtsIgnoreIWDis] = 1 */
1769ad8694baSJoerg Roedel 	iommu_write_l2(iommu, 0x47, value | BIT(0));
1770ad8694baSJoerg Roedel 
1771ad8694baSJoerg Roedel 	pci_info(iommu->dev, "Applying ATS write check workaround\n");
1772ad8694baSJoerg Roedel }
1773ad8694baSJoerg Roedel 
1774ad8694baSJoerg Roedel /*
1775664c0b58SPaul Menzel  * This function glues the initialization function for one IOMMU
1776ad8694baSJoerg Roedel  * together and also allocates the command buffer and programs the
1777ad8694baSJoerg Roedel  * hardware. It does NOT enable the IOMMU. This is done afterwards.
1778ad8694baSJoerg Roedel  */
177930795900SVasant Hegde static int __init init_iommu_one(struct amd_iommu *iommu, struct ivhd_header *h,
178030795900SVasant Hegde 				 struct acpi_table_header *ivrs_base)
1781ad8694baSJoerg Roedel {
1782404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
1783ad8694baSJoerg Roedel 
178430795900SVasant Hegde 	pci_seg = get_pci_segment(h->pci_seg, ivrs_base);
1785404ec4e4SVasant Hegde 	if (pci_seg == NULL)
1786404ec4e4SVasant Hegde 		return -ENOMEM;
1787404ec4e4SVasant Hegde 	iommu->pci_seg = pci_seg;
1788404ec4e4SVasant Hegde 
1789ad8694baSJoerg Roedel 	raw_spin_lock_init(&iommu->lock);
1790bccc37a8SSuravee Suthikulpanit 	atomic64_set(&iommu->cmd_sem_val, 0);
1791ad8694baSJoerg Roedel 
1792ad8694baSJoerg Roedel 	/* Add IOMMU to internal data structures */
1793ad8694baSJoerg Roedel 	list_add_tail(&iommu->list, &amd_iommu_list);
1794ad8694baSJoerg Roedel 	iommu->index = amd_iommus_present++;
1795ad8694baSJoerg Roedel 
1796ad8694baSJoerg Roedel 	if (unlikely(iommu->index >= MAX_IOMMUS)) {
1797ad8694baSJoerg Roedel 		WARN(1, "System has more IOMMUs than supported by this driver\n");
1798ad8694baSJoerg Roedel 		return -ENOSYS;
1799ad8694baSJoerg Roedel 	}
1800ad8694baSJoerg Roedel 
1801ad8694baSJoerg Roedel 	/* Index is fine - add IOMMU to the array */
1802ad8694baSJoerg Roedel 	amd_iommus[iommu->index] = iommu;
1803ad8694baSJoerg Roedel 
1804ad8694baSJoerg Roedel 	/*
1805ad8694baSJoerg Roedel 	 * Copy data from ACPI table entry to the iommu struct
1806ad8694baSJoerg Roedel 	 */
1807ad8694baSJoerg Roedel 	iommu->devid   = h->devid;
1808ad8694baSJoerg Roedel 	iommu->cap_ptr = h->cap_ptr;
1809ad8694baSJoerg Roedel 	iommu->mmio_phys = h->mmio_phys;
1810ad8694baSJoerg Roedel 
1811ad8694baSJoerg Roedel 	switch (h->type) {
1812ad8694baSJoerg Roedel 	case 0x10:
1813ad8694baSJoerg Roedel 		/* Check if IVHD EFR contains proper max banks/counters */
1814ad8694baSJoerg Roedel 		if ((h->efr_attr != 0) &&
1815ad8694baSJoerg Roedel 		    ((h->efr_attr & (0xF << 13)) != 0) &&
1816ad8694baSJoerg Roedel 		    ((h->efr_attr & (0x3F << 17)) != 0))
1817ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_REG_END_OFFSET;
1818ad8694baSJoerg Roedel 		else
1819ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET;
1820e52d58d5SSuravee Suthikulpanit 
1821e52d58d5SSuravee Suthikulpanit 		/*
1822e52d58d5SSuravee Suthikulpanit 		 * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports.
1823e52d58d5SSuravee Suthikulpanit 		 * GAM also requires GA mode. Therefore, we need to
1824e52d58d5SSuravee Suthikulpanit 		 * check cmpxchg16b support before enabling it.
1825e52d58d5SSuravee Suthikulpanit 		 */
1826e52d58d5SSuravee Suthikulpanit 		if (!boot_cpu_has(X86_FEATURE_CX16) ||
1827e52d58d5SSuravee Suthikulpanit 		    ((h->efr_attr & (0x1 << IOMMU_FEAT_GASUP_SHIFT)) == 0))
1828ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY;
1829ad8694baSJoerg Roedel 		break;
1830ad8694baSJoerg Roedel 	case 0x11:
1831ad8694baSJoerg Roedel 	case 0x40:
1832ad8694baSJoerg Roedel 		if (h->efr_reg & (1 << 9))
1833ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_REG_END_OFFSET;
1834ad8694baSJoerg Roedel 		else
1835ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET;
1836e52d58d5SSuravee Suthikulpanit 
1837e52d58d5SSuravee Suthikulpanit 		/*
1838e52d58d5SSuravee Suthikulpanit 		 * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports.
1839e52d58d5SSuravee Suthikulpanit 		 * XT, GAM also requires GA mode. Therefore, we need to
1840e52d58d5SSuravee Suthikulpanit 		 * check cmpxchg16b support before enabling them.
1841e52d58d5SSuravee Suthikulpanit 		 */
1842e52d58d5SSuravee Suthikulpanit 		if (!boot_cpu_has(X86_FEATURE_CX16) ||
1843e52d58d5SSuravee Suthikulpanit 		    ((h->efr_reg & (0x1 << IOMMU_EFR_GASUP_SHIFT)) == 0)) {
1844ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY;
1845e52d58d5SSuravee Suthikulpanit 			break;
1846e52d58d5SSuravee Suthikulpanit 		}
1847e52d58d5SSuravee Suthikulpanit 
1848d1adcfbbSDavid Woodhouse 		if (h->efr_reg & BIT(IOMMU_EFR_XTSUP_SHIFT))
1849ad8694baSJoerg Roedel 			amd_iommu_xt_mode = IRQ_REMAP_X2APIC_MODE;
1850a44092e3SSuravee Suthikulpanit 
1851a44092e3SSuravee Suthikulpanit 		early_iommu_features_init(iommu, h);
1852a44092e3SSuravee Suthikulpanit 
1853ad8694baSJoerg Roedel 		break;
1854ad8694baSJoerg Roedel 	default:
1855ad8694baSJoerg Roedel 		return -EINVAL;
1856ad8694baSJoerg Roedel 	}
1857ad8694baSJoerg Roedel 
1858ad8694baSJoerg Roedel 	iommu->mmio_base = iommu_map_mmio_space(iommu->mmio_phys,
1859ad8694baSJoerg Roedel 						iommu->mmio_phys_end);
1860ad8694baSJoerg Roedel 	if (!iommu->mmio_base)
1861ad8694baSJoerg Roedel 		return -ENOMEM;
1862ad8694baSJoerg Roedel 
1863ae180ba4SSuravee Suthikulpanit 	return init_iommu_from_acpi(iommu, h);
1864ae180ba4SSuravee Suthikulpanit }
1865ae180ba4SSuravee Suthikulpanit 
1866ae180ba4SSuravee Suthikulpanit static int __init init_iommu_one_late(struct amd_iommu *iommu)
1867ae180ba4SSuravee Suthikulpanit {
1868ae180ba4SSuravee Suthikulpanit 	int ret;
1869ae180ba4SSuravee Suthikulpanit 
1870c69d89afSSuravee Suthikulpanit 	if (alloc_cwwb_sem(iommu))
1871c69d89afSSuravee Suthikulpanit 		return -ENOMEM;
1872c69d89afSSuravee Suthikulpanit 
1873ad8694baSJoerg Roedel 	if (alloc_command_buffer(iommu))
1874ad8694baSJoerg Roedel 		return -ENOMEM;
1875ad8694baSJoerg Roedel 
1876ad8694baSJoerg Roedel 	if (alloc_event_buffer(iommu))
1877ad8694baSJoerg Roedel 		return -ENOMEM;
1878ad8694baSJoerg Roedel 
1879ad8694baSJoerg Roedel 	iommu->int_enabled = false;
1880ad8694baSJoerg Roedel 
1881ad8694baSJoerg Roedel 	init_translation_status(iommu);
1882ad8694baSJoerg Roedel 	if (translation_pre_enabled(iommu) && !is_kdump_kernel()) {
1883ad8694baSJoerg Roedel 		iommu_disable(iommu);
1884ad8694baSJoerg Roedel 		clear_translation_pre_enabled(iommu);
1885ad8694baSJoerg Roedel 		pr_warn("Translation was enabled for IOMMU:%d but we are not in kdump mode\n",
1886ad8694baSJoerg Roedel 			iommu->index);
1887ad8694baSJoerg Roedel 	}
1888ad8694baSJoerg Roedel 	if (amd_iommu_pre_enabled)
1889ad8694baSJoerg Roedel 		amd_iommu_pre_enabled = translation_pre_enabled(iommu);
1890ad8694baSJoerg Roedel 
18912df985f5SDavid Woodhouse 	if (amd_iommu_irq_remap) {
1892ad8694baSJoerg Roedel 		ret = amd_iommu_create_irq_domain(iommu);
1893ad8694baSJoerg Roedel 		if (ret)
1894ad8694baSJoerg Roedel 			return ret;
18952df985f5SDavid Woodhouse 	}
1896ad8694baSJoerg Roedel 
1897ad8694baSJoerg Roedel 	/*
1898ad8694baSJoerg Roedel 	 * Make sure IOMMU is not considered to translate itself. The IVRS
1899ad8694baSJoerg Roedel 	 * table tells us so, but this is a lie!
1900ad8694baSJoerg Roedel 	 */
1901ae180ba4SSuravee Suthikulpanit 	iommu->pci_seg->rlookup_table[iommu->devid] = NULL;
1902ad8694baSJoerg Roedel 
1903ad8694baSJoerg Roedel 	return 0;
1904ad8694baSJoerg Roedel }
1905ad8694baSJoerg Roedel 
1906ad8694baSJoerg Roedel /**
1907ad8694baSJoerg Roedel  * get_highest_supported_ivhd_type - Look up the appropriate IVHD type
190806ce8a62SKrzysztof Kozlowski  * @ivrs: Pointer to the IVRS header
1909ad8694baSJoerg Roedel  *
1910ad8694baSJoerg Roedel  * This function search through all IVDB of the maximum supported IVHD
1911ad8694baSJoerg Roedel  */
1912ad8694baSJoerg Roedel static u8 get_highest_supported_ivhd_type(struct acpi_table_header *ivrs)
1913ad8694baSJoerg Roedel {
1914ad8694baSJoerg Roedel 	u8 *base = (u8 *)ivrs;
1915ad8694baSJoerg Roedel 	struct ivhd_header *ivhd = (struct ivhd_header *)
1916ad8694baSJoerg Roedel 					(base + IVRS_HEADER_LENGTH);
1917ad8694baSJoerg Roedel 	u8 last_type = ivhd->type;
1918ad8694baSJoerg Roedel 	u16 devid = ivhd->devid;
1919ad8694baSJoerg Roedel 
1920ad8694baSJoerg Roedel 	while (((u8 *)ivhd - base < ivrs->length) &&
1921ad8694baSJoerg Roedel 	       (ivhd->type <= ACPI_IVHD_TYPE_MAX_SUPPORTED)) {
1922ad8694baSJoerg Roedel 		u8 *p = (u8 *) ivhd;
1923ad8694baSJoerg Roedel 
1924ad8694baSJoerg Roedel 		if (ivhd->devid == devid)
1925ad8694baSJoerg Roedel 			last_type = ivhd->type;
1926ad8694baSJoerg Roedel 		ivhd = (struct ivhd_header *)(p + ivhd->length);
1927ad8694baSJoerg Roedel 	}
1928ad8694baSJoerg Roedel 
1929ad8694baSJoerg Roedel 	return last_type;
1930ad8694baSJoerg Roedel }
1931ad8694baSJoerg Roedel 
1932ad8694baSJoerg Roedel /*
1933ad8694baSJoerg Roedel  * Iterates over all IOMMU entries in the ACPI table, allocates the
1934ad8694baSJoerg Roedel  * IOMMU structure and initializes it with init_iommu_one()
1935ad8694baSJoerg Roedel  */
1936ad8694baSJoerg Roedel static int __init init_iommu_all(struct acpi_table_header *table)
1937ad8694baSJoerg Roedel {
1938ad8694baSJoerg Roedel 	u8 *p = (u8 *)table, *end = (u8 *)table;
1939ad8694baSJoerg Roedel 	struct ivhd_header *h;
1940ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
1941ad8694baSJoerg Roedel 	int ret;
1942ad8694baSJoerg Roedel 
1943ad8694baSJoerg Roedel 	end += table->length;
1944ad8694baSJoerg Roedel 	p += IVRS_HEADER_LENGTH;
1945ad8694baSJoerg Roedel 
1946ae180ba4SSuravee Suthikulpanit 	/* Phase 1: Process all IVHD blocks */
1947ad8694baSJoerg Roedel 	while (p < end) {
1948ad8694baSJoerg Roedel 		h = (struct ivhd_header *)p;
1949ad8694baSJoerg Roedel 		if (*p == amd_iommu_target_ivhd_type) {
1950ad8694baSJoerg Roedel 
1951b36a5b0fSVasant Hegde 			DUMP_printk("device: %04x:%02x:%02x.%01x cap: %04x "
1952b36a5b0fSVasant Hegde 				    "flags: %01x info %04x\n",
1953b36a5b0fSVasant Hegde 				    h->pci_seg, PCI_BUS_NUM(h->devid),
1954b36a5b0fSVasant Hegde 				    PCI_SLOT(h->devid), PCI_FUNC(h->devid),
1955b36a5b0fSVasant Hegde 				    h->cap_ptr, h->flags, h->info);
1956ad8694baSJoerg Roedel 			DUMP_printk("       mmio-addr: %016llx\n",
1957ad8694baSJoerg Roedel 				    h->mmio_phys);
1958ad8694baSJoerg Roedel 
1959ad8694baSJoerg Roedel 			iommu = kzalloc(sizeof(struct amd_iommu), GFP_KERNEL);
1960ad8694baSJoerg Roedel 			if (iommu == NULL)
1961ad8694baSJoerg Roedel 				return -ENOMEM;
1962ad8694baSJoerg Roedel 
196330795900SVasant Hegde 			ret = init_iommu_one(iommu, h, table);
1964ad8694baSJoerg Roedel 			if (ret)
1965ad8694baSJoerg Roedel 				return ret;
1966ad8694baSJoerg Roedel 		}
1967ad8694baSJoerg Roedel 		p += h->length;
1968ad8694baSJoerg Roedel 
1969ad8694baSJoerg Roedel 	}
1970ad8694baSJoerg Roedel 	WARN_ON(p != end);
1971ad8694baSJoerg Roedel 
1972ae180ba4SSuravee Suthikulpanit 	/* Phase 2 : Early feature support check */
1973ae180ba4SSuravee Suthikulpanit 	get_global_efr();
1974ae180ba4SSuravee Suthikulpanit 
1975ae180ba4SSuravee Suthikulpanit 	/* Phase 3 : Enabling IOMMU features */
1976ae180ba4SSuravee Suthikulpanit 	for_each_iommu(iommu) {
1977ae180ba4SSuravee Suthikulpanit 		ret = init_iommu_one_late(iommu);
1978ae180ba4SSuravee Suthikulpanit 		if (ret)
1979ae180ba4SSuravee Suthikulpanit 			return ret;
1980ae180ba4SSuravee Suthikulpanit 	}
1981ae180ba4SSuravee Suthikulpanit 
1982ad8694baSJoerg Roedel 	return 0;
1983ad8694baSJoerg Roedel }
1984ad8694baSJoerg Roedel 
1985715601e4SPaul Menzel static void init_iommu_perf_ctr(struct amd_iommu *iommu)
1986ad8694baSJoerg Roedel {
1987994d6608SSuravee Suthikulpanit 	u64 val;
1988ad8694baSJoerg Roedel 	struct pci_dev *pdev = iommu->dev;
1989ad8694baSJoerg Roedel 
1990ad8694baSJoerg Roedel 	if (!iommu_feature(iommu, FEATURE_PC))
1991ad8694baSJoerg Roedel 		return;
1992ad8694baSJoerg Roedel 
1993ad8694baSJoerg Roedel 	amd_iommu_pc_present = true;
1994ad8694baSJoerg Roedel 
1995ad8694baSJoerg Roedel 	pci_info(pdev, "IOMMU performance counters supported\n");
1996ad8694baSJoerg Roedel 
1997ad8694baSJoerg Roedel 	val = readl(iommu->mmio_base + MMIO_CNTR_CONF_OFFSET);
1998ad8694baSJoerg Roedel 	iommu->max_banks = (u8) ((val >> 12) & 0x3f);
1999ad8694baSJoerg Roedel 	iommu->max_counters = (u8) ((val >> 7) & 0xf);
2000ad8694baSJoerg Roedel 
2001ad8694baSJoerg Roedel 	return;
2002ad8694baSJoerg Roedel }
2003ad8694baSJoerg Roedel 
2004ad8694baSJoerg Roedel static ssize_t amd_iommu_show_cap(struct device *dev,
2005ad8694baSJoerg Roedel 				  struct device_attribute *attr,
2006ad8694baSJoerg Roedel 				  char *buf)
2007ad8694baSJoerg Roedel {
2008ad8694baSJoerg Roedel 	struct amd_iommu *iommu = dev_to_amd_iommu(dev);
2009c33fcc13SLu Baolu 	return sysfs_emit(buf, "%x\n", iommu->cap);
2010ad8694baSJoerg Roedel }
2011ad8694baSJoerg Roedel static DEVICE_ATTR(cap, S_IRUGO, amd_iommu_show_cap, NULL);
2012ad8694baSJoerg Roedel 
2013ad8694baSJoerg Roedel static ssize_t amd_iommu_show_features(struct device *dev,
2014ad8694baSJoerg Roedel 				       struct device_attribute *attr,
2015ad8694baSJoerg Roedel 				       char *buf)
2016ad8694baSJoerg Roedel {
2017ad8694baSJoerg Roedel 	struct amd_iommu *iommu = dev_to_amd_iommu(dev);
2018c33fcc13SLu Baolu 	return sysfs_emit(buf, "%llx:%llx\n", iommu->features2, iommu->features);
2019ad8694baSJoerg Roedel }
2020ad8694baSJoerg Roedel static DEVICE_ATTR(features, S_IRUGO, amd_iommu_show_features, NULL);
2021ad8694baSJoerg Roedel 
2022ad8694baSJoerg Roedel static struct attribute *amd_iommu_attrs[] = {
2023ad8694baSJoerg Roedel 	&dev_attr_cap.attr,
2024ad8694baSJoerg Roedel 	&dev_attr_features.attr,
2025ad8694baSJoerg Roedel 	NULL,
2026ad8694baSJoerg Roedel };
2027ad8694baSJoerg Roedel 
2028ad8694baSJoerg Roedel static struct attribute_group amd_iommu_group = {
2029ad8694baSJoerg Roedel 	.name = "amd-iommu",
2030ad8694baSJoerg Roedel 	.attrs = amd_iommu_attrs,
2031ad8694baSJoerg Roedel };
2032ad8694baSJoerg Roedel 
2033ad8694baSJoerg Roedel static const struct attribute_group *amd_iommu_groups[] = {
2034ad8694baSJoerg Roedel 	&amd_iommu_group,
2035ad8694baSJoerg Roedel 	NULL,
2036ad8694baSJoerg Roedel };
2037ad8694baSJoerg Roedel 
2038a44092e3SSuravee Suthikulpanit /*
2039a44092e3SSuravee Suthikulpanit  * Note: IVHD 0x11 and 0x40 also contains exact copy
2040a44092e3SSuravee Suthikulpanit  * of the IOMMU Extended Feature Register [MMIO Offset 0030h].
2041a44092e3SSuravee Suthikulpanit  * Default to EFR in IVHD since it is available sooner (i.e. before PCI init).
2042a44092e3SSuravee Suthikulpanit  */
2043a44092e3SSuravee Suthikulpanit static void __init late_iommu_features_init(struct amd_iommu *iommu)
2044a44092e3SSuravee Suthikulpanit {
20451e98a35dSSuravee Suthikulpanit 	u64 features, features2;
2046a44092e3SSuravee Suthikulpanit 
2047a44092e3SSuravee Suthikulpanit 	if (!(iommu->cap & (1 << IOMMU_CAP_EFR)))
2048a44092e3SSuravee Suthikulpanit 		return;
2049a44092e3SSuravee Suthikulpanit 
2050a44092e3SSuravee Suthikulpanit 	/* read extended feature bits */
2051a44092e3SSuravee Suthikulpanit 	features = readq(iommu->mmio_base + MMIO_EXT_FEATURES);
20521e98a35dSSuravee Suthikulpanit 	features2 = readq(iommu->mmio_base + MMIO_EXT_FEATURES2);
2053a44092e3SSuravee Suthikulpanit 
2054a44092e3SSuravee Suthikulpanit 	if (!iommu->features) {
2055a44092e3SSuravee Suthikulpanit 		iommu->features = features;
20561e98a35dSSuravee Suthikulpanit 		iommu->features2 = features2;
2057a44092e3SSuravee Suthikulpanit 		return;
2058a44092e3SSuravee Suthikulpanit 	}
2059a44092e3SSuravee Suthikulpanit 
2060a44092e3SSuravee Suthikulpanit 	/*
2061a44092e3SSuravee Suthikulpanit 	 * Sanity check and warn if EFR values from
2062a44092e3SSuravee Suthikulpanit 	 * IVHD and MMIO conflict.
2063a44092e3SSuravee Suthikulpanit 	 */
20641e98a35dSSuravee Suthikulpanit 	if (features != iommu->features ||
20651e98a35dSSuravee Suthikulpanit 	    features2 != iommu->features2) {
20661e98a35dSSuravee Suthikulpanit 		pr_warn(FW_WARN
20671e98a35dSSuravee Suthikulpanit 			"EFR mismatch. Use IVHD EFR (%#llx : %#llx), EFR2 (%#llx : %#llx).\n",
20681e98a35dSSuravee Suthikulpanit 			features, iommu->features,
20691e98a35dSSuravee Suthikulpanit 			features2, iommu->features2);
20701e98a35dSSuravee Suthikulpanit 	}
2071a44092e3SSuravee Suthikulpanit }
2072a44092e3SSuravee Suthikulpanit 
2073ad8694baSJoerg Roedel static int __init iommu_init_pci(struct amd_iommu *iommu)
2074ad8694baSJoerg Roedel {
2075ad8694baSJoerg Roedel 	int cap_ptr = iommu->cap_ptr;
2076ad8694baSJoerg Roedel 	int ret;
2077ad8694baSJoerg Roedel 
2078e5670e18SSuravee Suthikulpanit 	iommu->dev = pci_get_domain_bus_and_slot(iommu->pci_seg->id,
2079e5670e18SSuravee Suthikulpanit 						 PCI_BUS_NUM(iommu->devid),
2080ad8694baSJoerg Roedel 						 iommu->devid & 0xff);
2081ad8694baSJoerg Roedel 	if (!iommu->dev)
2082ad8694baSJoerg Roedel 		return -ENODEV;
2083ad8694baSJoerg Roedel 
2084ad8694baSJoerg Roedel 	/* Prevent binding other PCI device drivers to IOMMU devices */
2085ad8694baSJoerg Roedel 	iommu->dev->match_driver = false;
2086ad8694baSJoerg Roedel 
2087ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, cap_ptr + MMIO_CAP_HDR_OFFSET,
2088ad8694baSJoerg Roedel 			      &iommu->cap);
2089ad8694baSJoerg Roedel 
2090ad8694baSJoerg Roedel 	if (!(iommu->cap & (1 << IOMMU_CAP_IOTLB)))
2091ad8694baSJoerg Roedel 		amd_iommu_iotlb_sup = false;
2092ad8694baSJoerg Roedel 
2093a44092e3SSuravee Suthikulpanit 	late_iommu_features_init(iommu);
2094ad8694baSJoerg Roedel 
2095ad8694baSJoerg Roedel 	if (iommu_feature(iommu, FEATURE_GT)) {
2096ad8694baSJoerg Roedel 		int glxval;
2097ad8694baSJoerg Roedel 		u32 max_pasid;
2098ad8694baSJoerg Roedel 		u64 pasmax;
2099ad8694baSJoerg Roedel 
2100ad8694baSJoerg Roedel 		pasmax = iommu->features & FEATURE_PASID_MASK;
2101ad8694baSJoerg Roedel 		pasmax >>= FEATURE_PASID_SHIFT;
2102ad8694baSJoerg Roedel 		max_pasid  = (1 << (pasmax + 1)) - 1;
2103ad8694baSJoerg Roedel 
2104ad8694baSJoerg Roedel 		amd_iommu_max_pasid = min(amd_iommu_max_pasid, max_pasid);
2105ad8694baSJoerg Roedel 
2106ad8694baSJoerg Roedel 		BUG_ON(amd_iommu_max_pasid & ~PASID_MASK);
2107ad8694baSJoerg Roedel 
2108ad8694baSJoerg Roedel 		glxval   = iommu->features & FEATURE_GLXVAL_MASK;
2109ad8694baSJoerg Roedel 		glxval >>= FEATURE_GLXVAL_SHIFT;
2110ad8694baSJoerg Roedel 
2111ad8694baSJoerg Roedel 		if (amd_iommu_max_glx_val == -1)
2112ad8694baSJoerg Roedel 			amd_iommu_max_glx_val = glxval;
2113ad8694baSJoerg Roedel 		else
2114ad8694baSJoerg Roedel 			amd_iommu_max_glx_val = min(amd_iommu_max_glx_val, glxval);
2115ad8694baSJoerg Roedel 	}
2116ad8694baSJoerg Roedel 
2117ad8694baSJoerg Roedel 	if (iommu_feature(iommu, FEATURE_GT) &&
2118ad8694baSJoerg Roedel 	    iommu_feature(iommu, FEATURE_PPR)) {
2119ad8694baSJoerg Roedel 		iommu->is_iommu_v2   = true;
2120ad8694baSJoerg Roedel 		amd_iommu_v2_present = true;
2121ad8694baSJoerg Roedel 	}
2122ad8694baSJoerg Roedel 
2123ad8694baSJoerg Roedel 	if (iommu_feature(iommu, FEATURE_PPR) && alloc_ppr_log(iommu))
2124ad8694baSJoerg Roedel 		return -ENOMEM;
2125ad8694baSJoerg Roedel 
21266664340cSNadav Amit 	if (iommu->cap & (1UL << IOMMU_CAP_NPCACHE)) {
212747a70beaSJoerg Roedel 		pr_info("Using strict mode due to virtualization\n");
212847a70beaSJoerg Roedel 		iommu_set_dma_strict();
2129ad8694baSJoerg Roedel 		amd_iommu_np_cache = true;
21306664340cSNadav Amit 	}
2131ad8694baSJoerg Roedel 
2132ad8694baSJoerg Roedel 	init_iommu_perf_ctr(iommu);
2133ad8694baSJoerg Roedel 
2134643feb00SSuravee Suthikulpanit 	if (amd_iommu_pgtable == AMD_IOMMU_V2) {
2135643feb00SSuravee Suthikulpanit 		if (!iommu_feature(iommu, FEATURE_GIOSUP) ||
2136643feb00SSuravee Suthikulpanit 		    !iommu_feature(iommu, FEATURE_GT)) {
2137643feb00SSuravee Suthikulpanit 			pr_warn("Cannot enable v2 page table for DMA-API. Fallback to v1.\n");
2138643feb00SSuravee Suthikulpanit 			amd_iommu_pgtable = AMD_IOMMU_V1;
2139643feb00SSuravee Suthikulpanit 		} else if (iommu_default_passthrough()) {
2140643feb00SSuravee Suthikulpanit 			pr_warn("V2 page table doesn't support passthrough mode. Fallback to v1.\n");
2141643feb00SSuravee Suthikulpanit 			amd_iommu_pgtable = AMD_IOMMU_V1;
2142643feb00SSuravee Suthikulpanit 		}
2143643feb00SSuravee Suthikulpanit 	}
2144643feb00SSuravee Suthikulpanit 
2145ad8694baSJoerg Roedel 	if (is_rd890_iommu(iommu->dev)) {
2146ad8694baSJoerg Roedel 		int i, j;
2147ad8694baSJoerg Roedel 
2148ad8694baSJoerg Roedel 		iommu->root_pdev =
2149e5670e18SSuravee Suthikulpanit 			pci_get_domain_bus_and_slot(iommu->pci_seg->id,
2150e5670e18SSuravee Suthikulpanit 						    iommu->dev->bus->number,
2151ad8694baSJoerg Roedel 						    PCI_DEVFN(0, 0));
2152ad8694baSJoerg Roedel 
2153ad8694baSJoerg Roedel 		/*
2154ad8694baSJoerg Roedel 		 * Some rd890 systems may not be fully reconfigured by the
2155ad8694baSJoerg Roedel 		 * BIOS, so it's necessary for us to store this information so
2156ad8694baSJoerg Roedel 		 * it can be reprogrammed on resume
2157ad8694baSJoerg Roedel 		 */
2158ad8694baSJoerg Roedel 		pci_read_config_dword(iommu->dev, iommu->cap_ptr + 4,
2159ad8694baSJoerg Roedel 				&iommu->stored_addr_lo);
2160ad8694baSJoerg Roedel 		pci_read_config_dword(iommu->dev, iommu->cap_ptr + 8,
2161ad8694baSJoerg Roedel 				&iommu->stored_addr_hi);
2162ad8694baSJoerg Roedel 
2163ad8694baSJoerg Roedel 		/* Low bit locks writes to configuration space */
2164ad8694baSJoerg Roedel 		iommu->stored_addr_lo &= ~1;
2165ad8694baSJoerg Roedel 
2166ad8694baSJoerg Roedel 		for (i = 0; i < 6; i++)
2167ad8694baSJoerg Roedel 			for (j = 0; j < 0x12; j++)
2168ad8694baSJoerg Roedel 				iommu->stored_l1[i][j] = iommu_read_l1(iommu, i, j);
2169ad8694baSJoerg Roedel 
2170ad8694baSJoerg Roedel 		for (i = 0; i < 0x83; i++)
2171ad8694baSJoerg Roedel 			iommu->stored_l2[i] = iommu_read_l2(iommu, i);
2172ad8694baSJoerg Roedel 	}
2173ad8694baSJoerg Roedel 
2174ad8694baSJoerg Roedel 	amd_iommu_erratum_746_workaround(iommu);
2175ad8694baSJoerg Roedel 	amd_iommu_ats_write_check_workaround(iommu);
2176ad8694baSJoerg Roedel 
217783874d51SBo Liu 	ret = iommu_device_sysfs_add(&iommu->iommu, &iommu->dev->dev,
2178ad8694baSJoerg Roedel 			       amd_iommu_groups, "ivhd%d", iommu->index);
217983874d51SBo Liu 	if (ret)
218083874d51SBo Liu 		return ret;
218183874d51SBo Liu 
21822d471b20SRobin Murphy 	iommu_device_register(&iommu->iommu, &amd_iommu_ops, NULL);
2183ad8694baSJoerg Roedel 
2184ad8694baSJoerg Roedel 	return pci_enable_device(iommu->dev);
2185ad8694baSJoerg Roedel }
2186ad8694baSJoerg Roedel 
2187ad8694baSJoerg Roedel static void print_iommu_info(void)
2188ad8694baSJoerg Roedel {
2189ad8694baSJoerg Roedel 	static const char * const feat_str[] = {
2190ad8694baSJoerg Roedel 		"PreF", "PPR", "X2APIC", "NX", "GT", "[5]",
2191ad8694baSJoerg Roedel 		"IA", "GA", "HE", "PC"
2192ad8694baSJoerg Roedel 	};
2193ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2194ad8694baSJoerg Roedel 
2195ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2196ad8694baSJoerg Roedel 		struct pci_dev *pdev = iommu->dev;
2197ad8694baSJoerg Roedel 		int i;
2198ad8694baSJoerg Roedel 
21993703c839STom Rix 		pci_info(pdev, "Found IOMMU cap 0x%x\n", iommu->cap_ptr);
2200ad8694baSJoerg Roedel 
2201ad8694baSJoerg Roedel 		if (iommu->cap & (1 << IOMMU_CAP_EFR)) {
22021e98a35dSSuravee Suthikulpanit 			pr_info("Extended features (%#llx, %#llx):", iommu->features, iommu->features2);
22034b21a503SAlexander Monakov 
2204ad8694baSJoerg Roedel 			for (i = 0; i < ARRAY_SIZE(feat_str); ++i) {
2205ad8694baSJoerg Roedel 				if (iommu_feature(iommu, (1ULL << i)))
2206ad8694baSJoerg Roedel 					pr_cont(" %s", feat_str[i]);
2207ad8694baSJoerg Roedel 			}
2208ad8694baSJoerg Roedel 
2209ad8694baSJoerg Roedel 			if (iommu->features & FEATURE_GAM_VAPIC)
2210ad8694baSJoerg Roedel 				pr_cont(" GA_vAPIC");
2211ad8694baSJoerg Roedel 
221202c6f31dSSuravee Suthikulpanit 			if (iommu->features & FEATURE_SNP)
221302c6f31dSSuravee Suthikulpanit 				pr_cont(" SNP");
221402c6f31dSSuravee Suthikulpanit 
2215ad8694baSJoerg Roedel 			pr_cont("\n");
2216ad8694baSJoerg Roedel 		}
2217ad8694baSJoerg Roedel 	}
2218ad8694baSJoerg Roedel 	if (irq_remapping_enabled) {
2219ad8694baSJoerg Roedel 		pr_info("Interrupt remapping enabled\n");
2220ad8694baSJoerg Roedel 		if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
2221ad8694baSJoerg Roedel 			pr_info("X2APIC enabled\n");
2222ad8694baSJoerg Roedel 	}
2223f5944964SVasant Hegde 	if (amd_iommu_pgtable == AMD_IOMMU_V2) {
2224f5944964SVasant Hegde 		pr_info("V2 page table enabled (Paging mode : %d level)\n",
2225f5944964SVasant Hegde 			amd_iommu_gpt_level);
2226f5944964SVasant Hegde 	}
2227ad8694baSJoerg Roedel }
2228ad8694baSJoerg Roedel 
2229ad8694baSJoerg Roedel static int __init amd_iommu_init_pci(void)
2230ad8694baSJoerg Roedel {
2231ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
22321ab5a153SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
2233f8993dc6SAdrian Huang 	int ret;
2234ad8694baSJoerg Roedel 
2235ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2236ad8694baSJoerg Roedel 		ret = iommu_init_pci(iommu);
223706687a03SSuravee Suthikulpanit 		if (ret) {
223806687a03SSuravee Suthikulpanit 			pr_err("IOMMU%d: Failed to initialize IOMMU Hardware (error=%d)!\n",
223906687a03SSuravee Suthikulpanit 			       iommu->index, ret);
224006687a03SSuravee Suthikulpanit 			goto out;
224106687a03SSuravee Suthikulpanit 		}
224254ce12e0SSuravee Suthikulpanit 		/* Need to setup range after PCI init */
224354ce12e0SSuravee Suthikulpanit 		iommu_set_cwwb_range(iommu);
2244ad8694baSJoerg Roedel 	}
2245ad8694baSJoerg Roedel 
2246ad8694baSJoerg Roedel 	/*
2247ad8694baSJoerg Roedel 	 * Order is important here to make sure any unity map requirements are
2248ad8694baSJoerg Roedel 	 * fulfilled. The unity mappings are created and written to the device
224931ee890aSRobin Murphy 	 * table during the iommu_init_pci() call.
2250ad8694baSJoerg Roedel 	 *
2251ad8694baSJoerg Roedel 	 * After that we call init_device_table_dma() to make sure any
2252ad8694baSJoerg Roedel 	 * uninitialized DTE will block DMA, and in the end we flush the caches
2253ad8694baSJoerg Roedel 	 * of all IOMMUs to make sure the changes to the device table are
2254ad8694baSJoerg Roedel 	 * active.
2255ad8694baSJoerg Roedel 	 */
22561ab5a153SSuravee Suthikulpanit 	for_each_pci_segment(pci_seg)
22571ab5a153SSuravee Suthikulpanit 		init_device_table_dma(pci_seg);
2258ad8694baSJoerg Roedel 
2259ad8694baSJoerg Roedel 	for_each_iommu(iommu)
2260ad8694baSJoerg Roedel 		iommu_flush_all_caches(iommu);
2261ad8694baSJoerg Roedel 
2262ad8694baSJoerg Roedel 	print_iommu_info();
2263ad8694baSJoerg Roedel 
226406687a03SSuravee Suthikulpanit out:
2265ad8694baSJoerg Roedel 	return ret;
2266ad8694baSJoerg Roedel }
2267ad8694baSJoerg Roedel 
2268ad8694baSJoerg Roedel /****************************************************************************
2269ad8694baSJoerg Roedel  *
2270ad8694baSJoerg Roedel  * The following functions initialize the MSI interrupts for all IOMMUs
2271ad8694baSJoerg Roedel  * in the system. It's a bit challenging because there could be multiple
2272ad8694baSJoerg Roedel  * IOMMUs per PCI BDF but we can call pci_enable_msi(x) only once per
2273ad8694baSJoerg Roedel  * pci_dev.
2274ad8694baSJoerg Roedel  *
2275ad8694baSJoerg Roedel  ****************************************************************************/
2276ad8694baSJoerg Roedel 
2277ad8694baSJoerg Roedel static int iommu_setup_msi(struct amd_iommu *iommu)
2278ad8694baSJoerg Roedel {
2279ad8694baSJoerg Roedel 	int r;
2280ad8694baSJoerg Roedel 
2281ad8694baSJoerg Roedel 	r = pci_enable_msi(iommu->dev);
2282ad8694baSJoerg Roedel 	if (r)
2283ad8694baSJoerg Roedel 		return r;
2284ad8694baSJoerg Roedel 
2285ad8694baSJoerg Roedel 	r = request_threaded_irq(iommu->dev->irq,
2286ad8694baSJoerg Roedel 				 amd_iommu_int_handler,
2287ad8694baSJoerg Roedel 				 amd_iommu_int_thread,
2288ad8694baSJoerg Roedel 				 0, "AMD-Vi",
2289ad8694baSJoerg Roedel 				 iommu);
2290ad8694baSJoerg Roedel 
2291ad8694baSJoerg Roedel 	if (r) {
2292ad8694baSJoerg Roedel 		pci_disable_msi(iommu->dev);
2293ad8694baSJoerg Roedel 		return r;
2294ad8694baSJoerg Roedel 	}
2295ad8694baSJoerg Roedel 
2296ad8694baSJoerg Roedel 	return 0;
2297ad8694baSJoerg Roedel }
2298ad8694baSJoerg Roedel 
2299b5c3786eSThomas Gleixner union intcapxt {
2300b5c3786eSThomas Gleixner 	u64	capxt;
23012fb6acf3SDavid Woodhouse 	struct {
2302b5c3786eSThomas Gleixner 		u64	reserved_0		:  2,
2303b5c3786eSThomas Gleixner 			dest_mode_logical	:  1,
2304b5c3786eSThomas Gleixner 			reserved_1		:  5,
2305b5c3786eSThomas Gleixner 			destid_0_23		: 24,
2306b5c3786eSThomas Gleixner 			vector			:  8,
2307b5c3786eSThomas Gleixner 			reserved_2		: 16,
2308b5c3786eSThomas Gleixner 			destid_24_31		:  8;
23092fb6acf3SDavid Woodhouse 	};
2310b5c3786eSThomas Gleixner } __attribute__ ((packed));
2311ad8694baSJoerg Roedel 
2312ad8694baSJoerg Roedel 
2313d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller;
2314d1adcfbbSDavid Woodhouse 
2315d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_activate(struct irq_domain *domain,
2316d1adcfbbSDavid Woodhouse 				       struct irq_data *irqd, bool reserve)
2317d1adcfbbSDavid Woodhouse {
2318ad8694baSJoerg Roedel 	return 0;
2319d1adcfbbSDavid Woodhouse }
2320ad8694baSJoerg Roedel 
2321d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_deactivate(struct irq_domain *domain,
2322d1adcfbbSDavid Woodhouse 					  struct irq_data *irqd)
2323d1adcfbbSDavid Woodhouse {
2324d1adcfbbSDavid Woodhouse }
2325d1adcfbbSDavid Woodhouse 
2326d1adcfbbSDavid Woodhouse 
2327d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_alloc(struct irq_domain *domain, unsigned int virq,
2328d1adcfbbSDavid Woodhouse 				    unsigned int nr_irqs, void *arg)
2329d1adcfbbSDavid Woodhouse {
2330d1adcfbbSDavid Woodhouse 	struct irq_alloc_info *info = arg;
2331d1adcfbbSDavid Woodhouse 	int i, ret;
2332d1adcfbbSDavid Woodhouse 
2333d1adcfbbSDavid Woodhouse 	if (!info || info->type != X86_IRQ_ALLOC_TYPE_AMDVI)
2334d1adcfbbSDavid Woodhouse 		return -EINVAL;
2335d1adcfbbSDavid Woodhouse 
2336d1adcfbbSDavid Woodhouse 	ret = irq_domain_alloc_irqs_parent(domain, virq, nr_irqs, arg);
2337d1adcfbbSDavid Woodhouse 	if (ret < 0)
2338d1adcfbbSDavid Woodhouse 		return ret;
2339d1adcfbbSDavid Woodhouse 
2340d1adcfbbSDavid Woodhouse 	for (i = virq; i < virq + nr_irqs; i++) {
2341d1adcfbbSDavid Woodhouse 		struct irq_data *irqd = irq_domain_get_irq_data(domain, i);
2342d1adcfbbSDavid Woodhouse 
2343d1adcfbbSDavid Woodhouse 		irqd->chip = &intcapxt_controller;
2344e5ebd90dSVasant Hegde 		irqd->hwirq = info->hwirq;
2345d1adcfbbSDavid Woodhouse 		irqd->chip_data = info->data;
2346d1adcfbbSDavid Woodhouse 		__irq_set_handler(i, handle_edge_irq, 0, "edge");
2347d1adcfbbSDavid Woodhouse 	}
2348d1adcfbbSDavid Woodhouse 
2349d1adcfbbSDavid Woodhouse 	return ret;
2350d1adcfbbSDavid Woodhouse }
2351d1adcfbbSDavid Woodhouse 
2352d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_free(struct irq_domain *domain, unsigned int virq,
2353d1adcfbbSDavid Woodhouse 				    unsigned int nr_irqs)
2354d1adcfbbSDavid Woodhouse {
2355d1adcfbbSDavid Woodhouse 	irq_domain_free_irqs_top(domain, virq, nr_irqs);
2356d1adcfbbSDavid Woodhouse }
2357d1adcfbbSDavid Woodhouse 
23584691f79dSMaxim Levitsky 
23594691f79dSMaxim Levitsky static void intcapxt_unmask_irq(struct irq_data *irqd)
23604691f79dSMaxim Levitsky {
23614691f79dSMaxim Levitsky 	struct amd_iommu *iommu = irqd->chip_data;
23624691f79dSMaxim Levitsky 	struct irq_cfg *cfg = irqd_cfg(irqd);
23634691f79dSMaxim Levitsky 	union intcapxt xt;
23644691f79dSMaxim Levitsky 
23654691f79dSMaxim Levitsky 	xt.capxt = 0ULL;
23664691f79dSMaxim Levitsky 	xt.dest_mode_logical = apic->dest_mode_logical;
23674691f79dSMaxim Levitsky 	xt.vector = cfg->vector;
23684691f79dSMaxim Levitsky 	xt.destid_0_23 = cfg->dest_apicid & GENMASK(23, 0);
23694691f79dSMaxim Levitsky 	xt.destid_24_31 = cfg->dest_apicid >> 24;
23704691f79dSMaxim Levitsky 
2371e5ebd90dSVasant Hegde 	writeq(xt.capxt, iommu->mmio_base + irqd->hwirq);
23724691f79dSMaxim Levitsky }
23734691f79dSMaxim Levitsky 
23744691f79dSMaxim Levitsky static void intcapxt_mask_irq(struct irq_data *irqd)
23754691f79dSMaxim Levitsky {
23764691f79dSMaxim Levitsky 	struct amd_iommu *iommu = irqd->chip_data;
23774691f79dSMaxim Levitsky 
2378e5ebd90dSVasant Hegde 	writeq(0, iommu->mmio_base + irqd->hwirq);
23794691f79dSMaxim Levitsky }
23804691f79dSMaxim Levitsky 
23814691f79dSMaxim Levitsky 
2382d1adcfbbSDavid Woodhouse static int intcapxt_set_affinity(struct irq_data *irqd,
2383d1adcfbbSDavid Woodhouse 				 const struct cpumask *mask, bool force)
2384d1adcfbbSDavid Woodhouse {
2385d1adcfbbSDavid Woodhouse 	struct irq_data *parent = irqd->parent_data;
2386d1adcfbbSDavid Woodhouse 	int ret;
2387d1adcfbbSDavid Woodhouse 
2388d1adcfbbSDavid Woodhouse 	ret = parent->chip->irq_set_affinity(parent, mask, force);
2389d1adcfbbSDavid Woodhouse 	if (ret < 0 || ret == IRQ_SET_MASK_OK_DONE)
2390d1adcfbbSDavid Woodhouse 		return ret;
23914691f79dSMaxim Levitsky 	return 0;
2392d1adcfbbSDavid Woodhouse }
2393d1adcfbbSDavid Woodhouse 
23941980105eSMaxim Levitsky static int intcapxt_set_wake(struct irq_data *irqd, unsigned int on)
23951980105eSMaxim Levitsky {
23961980105eSMaxim Levitsky 	return on ? -EOPNOTSUPP : 0;
23971980105eSMaxim Levitsky }
23981980105eSMaxim Levitsky 
2399d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller = {
2400d1adcfbbSDavid Woodhouse 	.name			= "IOMMU-MSI",
2401d1adcfbbSDavid Woodhouse 	.irq_unmask		= intcapxt_unmask_irq,
2402d1adcfbbSDavid Woodhouse 	.irq_mask		= intcapxt_mask_irq,
2403d1adcfbbSDavid Woodhouse 	.irq_ack		= irq_chip_ack_parent,
2404d1adcfbbSDavid Woodhouse 	.irq_retrigger		= irq_chip_retrigger_hierarchy,
2405d1adcfbbSDavid Woodhouse 	.irq_set_affinity       = intcapxt_set_affinity,
24061980105eSMaxim Levitsky 	.irq_set_wake		= intcapxt_set_wake,
24071980105eSMaxim Levitsky 	.flags			= IRQCHIP_MASK_ON_SUSPEND,
2408d1adcfbbSDavid Woodhouse };
2409d1adcfbbSDavid Woodhouse 
2410d1adcfbbSDavid Woodhouse static const struct irq_domain_ops intcapxt_domain_ops = {
2411d1adcfbbSDavid Woodhouse 	.alloc			= intcapxt_irqdomain_alloc,
2412d1adcfbbSDavid Woodhouse 	.free			= intcapxt_irqdomain_free,
2413d1adcfbbSDavid Woodhouse 	.activate		= intcapxt_irqdomain_activate,
2414d1adcfbbSDavid Woodhouse 	.deactivate		= intcapxt_irqdomain_deactivate,
2415d1adcfbbSDavid Woodhouse };
2416d1adcfbbSDavid Woodhouse 
2417d1adcfbbSDavid Woodhouse 
2418d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_irqdomain;
2419d1adcfbbSDavid Woodhouse 
2420d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_get_irqdomain(void)
2421d1adcfbbSDavid Woodhouse {
2422d1adcfbbSDavid Woodhouse 	struct fwnode_handle *fn;
2423d1adcfbbSDavid Woodhouse 
2424d1adcfbbSDavid Woodhouse 	/* No need for locking here (yet) as the init is single-threaded */
2425d1adcfbbSDavid Woodhouse 	if (iommu_irqdomain)
2426d1adcfbbSDavid Woodhouse 		return iommu_irqdomain;
2427d1adcfbbSDavid Woodhouse 
2428d1adcfbbSDavid Woodhouse 	fn = irq_domain_alloc_named_fwnode("AMD-Vi-MSI");
2429d1adcfbbSDavid Woodhouse 	if (!fn)
2430d1adcfbbSDavid Woodhouse 		return NULL;
2431d1adcfbbSDavid Woodhouse 
2432d1adcfbbSDavid Woodhouse 	iommu_irqdomain = irq_domain_create_hierarchy(x86_vector_domain, 0, 0,
2433d1adcfbbSDavid Woodhouse 						      fn, &intcapxt_domain_ops,
2434d1adcfbbSDavid Woodhouse 						      NULL);
2435d1adcfbbSDavid Woodhouse 	if (!iommu_irqdomain)
2436d1adcfbbSDavid Woodhouse 		irq_domain_free_fwnode(fn);
2437d1adcfbbSDavid Woodhouse 
2438d1adcfbbSDavid Woodhouse 	return iommu_irqdomain;
2439d1adcfbbSDavid Woodhouse }
2440d1adcfbbSDavid Woodhouse 
2441e5ebd90dSVasant Hegde static int __iommu_setup_intcapxt(struct amd_iommu *iommu, const char *devname,
2442e5ebd90dSVasant Hegde 				  int hwirq, irq_handler_t thread_fn)
2443d1adcfbbSDavid Woodhouse {
2444d1adcfbbSDavid Woodhouse 	struct irq_domain *domain;
2445d1adcfbbSDavid Woodhouse 	struct irq_alloc_info info;
2446d1adcfbbSDavid Woodhouse 	int irq, ret;
24474d4a0dbaSVasant Hegde 	int node = dev_to_node(&iommu->dev->dev);
2448d1adcfbbSDavid Woodhouse 
2449d1adcfbbSDavid Woodhouse 	domain = iommu_get_irqdomain();
2450d1adcfbbSDavid Woodhouse 	if (!domain)
2451d1adcfbbSDavid Woodhouse 		return -ENXIO;
2452d1adcfbbSDavid Woodhouse 
2453d1adcfbbSDavid Woodhouse 	init_irq_alloc_info(&info, NULL);
2454d1adcfbbSDavid Woodhouse 	info.type = X86_IRQ_ALLOC_TYPE_AMDVI;
2455d1adcfbbSDavid Woodhouse 	info.data = iommu;
2456e5ebd90dSVasant Hegde 	info.hwirq = hwirq;
2457d1adcfbbSDavid Woodhouse 
24584d4a0dbaSVasant Hegde 	irq = irq_domain_alloc_irqs(domain, 1, node, &info);
2459d1adcfbbSDavid Woodhouse 	if (irq < 0) {
2460d1adcfbbSDavid Woodhouse 		irq_domain_remove(domain);
2461d1adcfbbSDavid Woodhouse 		return irq;
2462d1adcfbbSDavid Woodhouse 	}
2463d1adcfbbSDavid Woodhouse 
2464d1adcfbbSDavid Woodhouse 	ret = request_threaded_irq(irq, amd_iommu_int_handler,
2465e5ebd90dSVasant Hegde 				   thread_fn, 0, devname, iommu);
2466ad8694baSJoerg Roedel 	if (ret) {
2467d1adcfbbSDavid Woodhouse 		irq_domain_free_irqs(irq, 1);
2468d1adcfbbSDavid Woodhouse 		irq_domain_remove(domain);
2469ad8694baSJoerg Roedel 		return ret;
2470ad8694baSJoerg Roedel 	}
2471ad8694baSJoerg Roedel 
2472d1adcfbbSDavid Woodhouse 	return 0;
2473ad8694baSJoerg Roedel }
2474ad8694baSJoerg Roedel 
2475e5ebd90dSVasant Hegde static int iommu_setup_intcapxt(struct amd_iommu *iommu)
2476e5ebd90dSVasant Hegde {
2477e5ebd90dSVasant Hegde 	int ret;
2478e5ebd90dSVasant Hegde 
2479e5ebd90dSVasant Hegde 	snprintf(iommu->evt_irq_name, sizeof(iommu->evt_irq_name),
2480e5ebd90dSVasant Hegde 		 "AMD-Vi%d-Evt", iommu->index);
2481e5ebd90dSVasant Hegde 	ret = __iommu_setup_intcapxt(iommu, iommu->evt_irq_name,
2482e5ebd90dSVasant Hegde 				     MMIO_INTCAPXT_EVT_OFFSET,
2483e5ebd90dSVasant Hegde 				     amd_iommu_int_thread_evtlog);
2484e5ebd90dSVasant Hegde 	if (ret)
2485e5ebd90dSVasant Hegde 		return ret;
2486e5ebd90dSVasant Hegde 
2487e5ebd90dSVasant Hegde 	snprintf(iommu->ppr_irq_name, sizeof(iommu->ppr_irq_name),
2488e5ebd90dSVasant Hegde 		 "AMD-Vi%d-PPR", iommu->index);
2489e5ebd90dSVasant Hegde 	ret = __iommu_setup_intcapxt(iommu, iommu->ppr_irq_name,
2490e5ebd90dSVasant Hegde 				     MMIO_INTCAPXT_PPR_OFFSET,
2491e5ebd90dSVasant Hegde 				     amd_iommu_int_thread_pprlog);
2492e5ebd90dSVasant Hegde 	if (ret)
2493e5ebd90dSVasant Hegde 		return ret;
2494e5ebd90dSVasant Hegde 
2495e5ebd90dSVasant Hegde #ifdef CONFIG_IRQ_REMAP
2496e5ebd90dSVasant Hegde 	snprintf(iommu->ga_irq_name, sizeof(iommu->ga_irq_name),
2497e5ebd90dSVasant Hegde 		 "AMD-Vi%d-GA", iommu->index);
2498e5ebd90dSVasant Hegde 	ret = __iommu_setup_intcapxt(iommu, iommu->ga_irq_name,
2499e5ebd90dSVasant Hegde 				     MMIO_INTCAPXT_GALOG_OFFSET,
2500e5ebd90dSVasant Hegde 				     amd_iommu_int_thread_galog);
2501e5ebd90dSVasant Hegde #endif
2502e5ebd90dSVasant Hegde 
2503e5ebd90dSVasant Hegde 	return ret;
2504e5ebd90dSVasant Hegde }
2505e5ebd90dSVasant Hegde 
2506d1adcfbbSDavid Woodhouse static int iommu_init_irq(struct amd_iommu *iommu)
2507ad8694baSJoerg Roedel {
2508ad8694baSJoerg Roedel 	int ret;
2509ad8694baSJoerg Roedel 
2510ad8694baSJoerg Roedel 	if (iommu->int_enabled)
2511ad8694baSJoerg Roedel 		goto enable_faults;
2512ad8694baSJoerg Roedel 
2513d1adcfbbSDavid Woodhouse 	if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
2514d1adcfbbSDavid Woodhouse 		ret = iommu_setup_intcapxt(iommu);
2515d1adcfbbSDavid Woodhouse 	else if (iommu->dev->msi_cap)
2516ad8694baSJoerg Roedel 		ret = iommu_setup_msi(iommu);
2517ad8694baSJoerg Roedel 	else
2518ad8694baSJoerg Roedel 		ret = -ENODEV;
2519ad8694baSJoerg Roedel 
2520ad8694baSJoerg Roedel 	if (ret)
2521ad8694baSJoerg Roedel 		return ret;
2522ad8694baSJoerg Roedel 
252312bc4570SDavid Woodhouse 	iommu->int_enabled = true;
2524ad8694baSJoerg Roedel enable_faults:
252501b297a4SMaxim Levitsky 
252601b297a4SMaxim Levitsky 	if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
252701b297a4SMaxim Levitsky 		iommu_feature_enable(iommu, CONTROL_INTCAPXT_EN);
252801b297a4SMaxim Levitsky 
2529ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_EVT_INT_EN);
2530ad8694baSJoerg Roedel 
2531ad8694baSJoerg Roedel 	return 0;
2532ad8694baSJoerg Roedel }
2533ad8694baSJoerg Roedel 
2534ad8694baSJoerg Roedel /****************************************************************************
2535ad8694baSJoerg Roedel  *
2536ad8694baSJoerg Roedel  * The next functions belong to the third pass of parsing the ACPI
2537ad8694baSJoerg Roedel  * table. In this last pass the memory mapping requirements are
2538ad8694baSJoerg Roedel  * gathered (like exclusion and unity mapping ranges).
2539ad8694baSJoerg Roedel  *
2540ad8694baSJoerg Roedel  ****************************************************************************/
2541ad8694baSJoerg Roedel 
2542ad8694baSJoerg Roedel static void __init free_unity_maps(void)
2543ad8694baSJoerg Roedel {
2544ad8694baSJoerg Roedel 	struct unity_map_entry *entry, *next;
2545b618ae62SVasant Hegde 	struct amd_iommu_pci_seg *p, *pci_seg;
2546ad8694baSJoerg Roedel 
2547b618ae62SVasant Hegde 	for_each_pci_segment_safe(pci_seg, p) {
2548b618ae62SVasant Hegde 		list_for_each_entry_safe(entry, next, &pci_seg->unity_map, list) {
2549ad8694baSJoerg Roedel 			list_del(&entry->list);
2550ad8694baSJoerg Roedel 			kfree(entry);
2551ad8694baSJoerg Roedel 		}
2552ad8694baSJoerg Roedel 	}
2553b618ae62SVasant Hegde }
2554ad8694baSJoerg Roedel 
2555ad8694baSJoerg Roedel /* called for unity map ACPI definition */
255630795900SVasant Hegde static int __init init_unity_map_range(struct ivmd_header *m,
255730795900SVasant Hegde 				       struct acpi_table_header *ivrs_base)
2558ad8694baSJoerg Roedel {
2559ad8694baSJoerg Roedel 	struct unity_map_entry *e = NULL;
2560b618ae62SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
2561ad8694baSJoerg Roedel 	char *s;
2562ad8694baSJoerg Roedel 
256330795900SVasant Hegde 	pci_seg = get_pci_segment(m->pci_seg, ivrs_base);
2564b618ae62SVasant Hegde 	if (pci_seg == NULL)
2565b618ae62SVasant Hegde 		return -ENOMEM;
2566b618ae62SVasant Hegde 
2567ad8694baSJoerg Roedel 	e = kzalloc(sizeof(*e), GFP_KERNEL);
2568ad8694baSJoerg Roedel 	if (e == NULL)
2569ad8694baSJoerg Roedel 		return -ENOMEM;
2570ad8694baSJoerg Roedel 
2571ad8694baSJoerg Roedel 	switch (m->type) {
2572ad8694baSJoerg Roedel 	default:
2573ad8694baSJoerg Roedel 		kfree(e);
2574ad8694baSJoerg Roedel 		return 0;
2575ad8694baSJoerg Roedel 	case ACPI_IVMD_TYPE:
2576ad8694baSJoerg Roedel 		s = "IVMD_TYPEi\t\t\t";
2577ad8694baSJoerg Roedel 		e->devid_start = e->devid_end = m->devid;
2578ad8694baSJoerg Roedel 		break;
2579ad8694baSJoerg Roedel 	case ACPI_IVMD_TYPE_ALL:
2580ad8694baSJoerg Roedel 		s = "IVMD_TYPE_ALL\t\t";
2581ad8694baSJoerg Roedel 		e->devid_start = 0;
2582401360ecSSuravee Suthikulpanit 		e->devid_end = pci_seg->last_bdf;
2583ad8694baSJoerg Roedel 		break;
2584ad8694baSJoerg Roedel 	case ACPI_IVMD_TYPE_RANGE:
2585ad8694baSJoerg Roedel 		s = "IVMD_TYPE_RANGE\t\t";
2586ad8694baSJoerg Roedel 		e->devid_start = m->devid;
2587ad8694baSJoerg Roedel 		e->devid_end = m->aux;
2588ad8694baSJoerg Roedel 		break;
2589ad8694baSJoerg Roedel 	}
2590ad8694baSJoerg Roedel 	e->address_start = PAGE_ALIGN(m->range_start);
2591ad8694baSJoerg Roedel 	e->address_end = e->address_start + PAGE_ALIGN(m->range_length);
2592ad8694baSJoerg Roedel 	e->prot = m->flags >> 1;
2593ad8694baSJoerg Roedel 
25940bbe4cedSAdrian Huang 	/*
25950bbe4cedSAdrian Huang 	 * Treat per-device exclusion ranges as r/w unity-mapped regions
25960bbe4cedSAdrian Huang 	 * since some buggy BIOSes might lead to the overwritten exclusion
25970bbe4cedSAdrian Huang 	 * range (exclusion_start and exclusion_length members). This
25980bbe4cedSAdrian Huang 	 * happens when there are multiple exclusion ranges (IVMD entries)
25990bbe4cedSAdrian Huang 	 * defined in ACPI table.
26000bbe4cedSAdrian Huang 	 */
26010bbe4cedSAdrian Huang 	if (m->flags & IVMD_FLAG_EXCL_RANGE)
26020bbe4cedSAdrian Huang 		e->prot = (IVMD_FLAG_IW | IVMD_FLAG_IR) >> 1;
26030bbe4cedSAdrian Huang 
2604b618ae62SVasant Hegde 	DUMP_printk("%s devid_start: %04x:%02x:%02x.%x devid_end: "
2605b618ae62SVasant Hegde 		    "%04x:%02x:%02x.%x range_start: %016llx range_end: %016llx"
2606b618ae62SVasant Hegde 		    " flags: %x\n", s, m->pci_seg,
2607ad8694baSJoerg Roedel 		    PCI_BUS_NUM(e->devid_start), PCI_SLOT(e->devid_start),
2608b618ae62SVasant Hegde 		    PCI_FUNC(e->devid_start), m->pci_seg,
2609b618ae62SVasant Hegde 		    PCI_BUS_NUM(e->devid_end),
2610ad8694baSJoerg Roedel 		    PCI_SLOT(e->devid_end), PCI_FUNC(e->devid_end),
2611ad8694baSJoerg Roedel 		    e->address_start, e->address_end, m->flags);
2612ad8694baSJoerg Roedel 
2613b618ae62SVasant Hegde 	list_add_tail(&e->list, &pci_seg->unity_map);
2614ad8694baSJoerg Roedel 
2615ad8694baSJoerg Roedel 	return 0;
2616ad8694baSJoerg Roedel }
2617ad8694baSJoerg Roedel 
2618ad8694baSJoerg Roedel /* iterates over all memory definitions we find in the ACPI table */
2619ad8694baSJoerg Roedel static int __init init_memory_definitions(struct acpi_table_header *table)
2620ad8694baSJoerg Roedel {
2621ad8694baSJoerg Roedel 	u8 *p = (u8 *)table, *end = (u8 *)table;
2622ad8694baSJoerg Roedel 	struct ivmd_header *m;
2623ad8694baSJoerg Roedel 
2624ad8694baSJoerg Roedel 	end += table->length;
2625ad8694baSJoerg Roedel 	p += IVRS_HEADER_LENGTH;
2626ad8694baSJoerg Roedel 
2627ad8694baSJoerg Roedel 	while (p < end) {
2628ad8694baSJoerg Roedel 		m = (struct ivmd_header *)p;
2629ad8694baSJoerg Roedel 		if (m->flags & (IVMD_FLAG_UNITY_MAP | IVMD_FLAG_EXCL_RANGE))
263030795900SVasant Hegde 			init_unity_map_range(m, table);
2631ad8694baSJoerg Roedel 
2632ad8694baSJoerg Roedel 		p += m->length;
2633ad8694baSJoerg Roedel 	}
2634ad8694baSJoerg Roedel 
2635ad8694baSJoerg Roedel 	return 0;
2636ad8694baSJoerg Roedel }
2637ad8694baSJoerg Roedel 
2638ad8694baSJoerg Roedel /*
2639ad8694baSJoerg Roedel  * Init the device table to not allow DMA access for devices
2640ad8694baSJoerg Roedel  */
26411ab5a153SSuravee Suthikulpanit static void init_device_table_dma(struct amd_iommu_pci_seg *pci_seg)
2642ad8694baSJoerg Roedel {
2643ad8694baSJoerg Roedel 	u32 devid;
26441ab5a153SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = pci_seg->dev_table;
26451ab5a153SSuravee Suthikulpanit 
26461ab5a153SSuravee Suthikulpanit 	if (dev_table == NULL)
26471ab5a153SSuravee Suthikulpanit 		return;
2648ad8694baSJoerg Roedel 
2649401360ecSSuravee Suthikulpanit 	for (devid = 0; devid <= pci_seg->last_bdf; ++devid) {
265056fb7951SSuravee Suthikulpanit 		__set_dev_entry_bit(dev_table, devid, DEV_ENTRY_VALID);
2651b9f0043eSSuravee Suthikulpanit 		if (!amd_iommu_snp_en)
265256fb7951SSuravee Suthikulpanit 			__set_dev_entry_bit(dev_table, devid, DEV_ENTRY_TRANSLATION);
2653ad8694baSJoerg Roedel 	}
2654ad8694baSJoerg Roedel }
2655ad8694baSJoerg Roedel 
26561ab5a153SSuravee Suthikulpanit static void __init uninit_device_table_dma(struct amd_iommu_pci_seg *pci_seg)
2657ad8694baSJoerg Roedel {
2658ad8694baSJoerg Roedel 	u32 devid;
26591ab5a153SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = pci_seg->dev_table;
26601ab5a153SSuravee Suthikulpanit 
26611ab5a153SSuravee Suthikulpanit 	if (dev_table == NULL)
26621ab5a153SSuravee Suthikulpanit 		return;
2663ad8694baSJoerg Roedel 
2664401360ecSSuravee Suthikulpanit 	for (devid = 0; devid <= pci_seg->last_bdf; ++devid) {
26651ab5a153SSuravee Suthikulpanit 		dev_table[devid].data[0] = 0ULL;
26661ab5a153SSuravee Suthikulpanit 		dev_table[devid].data[1] = 0ULL;
2667ad8694baSJoerg Roedel 	}
2668ad8694baSJoerg Roedel }
2669ad8694baSJoerg Roedel 
2670ad8694baSJoerg Roedel static void init_device_table(void)
2671ad8694baSJoerg Roedel {
267256fb7951SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
2673ad8694baSJoerg Roedel 	u32 devid;
2674ad8694baSJoerg Roedel 
2675ad8694baSJoerg Roedel 	if (!amd_iommu_irq_remap)
2676ad8694baSJoerg Roedel 		return;
2677ad8694baSJoerg Roedel 
267856fb7951SSuravee Suthikulpanit 	for_each_pci_segment(pci_seg) {
2679401360ecSSuravee Suthikulpanit 		for (devid = 0; devid <= pci_seg->last_bdf; ++devid)
268056fb7951SSuravee Suthikulpanit 			__set_dev_entry_bit(pci_seg->dev_table,
268156fb7951SSuravee Suthikulpanit 					    devid, DEV_ENTRY_IRQ_TBL_EN);
268256fb7951SSuravee Suthikulpanit 	}
2683ad8694baSJoerg Roedel }
2684ad8694baSJoerg Roedel 
2685ad8694baSJoerg Roedel static void iommu_init_flags(struct amd_iommu *iommu)
2686ad8694baSJoerg Roedel {
2687ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_HT_TUN_EN_MASK ?
2688ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_HT_TUN_EN) :
2689ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_HT_TUN_EN);
2690ad8694baSJoerg Roedel 
2691ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_PASSPW_EN_MASK ?
2692ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_PASSPW_EN) :
2693ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_PASSPW_EN);
2694ad8694baSJoerg Roedel 
2695ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_RESPASSPW_EN_MASK ?
2696ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_RESPASSPW_EN) :
2697ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_RESPASSPW_EN);
2698ad8694baSJoerg Roedel 
2699ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_ISOC_EN_MASK ?
2700ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_ISOC_EN) :
2701ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_ISOC_EN);
2702ad8694baSJoerg Roedel 
2703ad8694baSJoerg Roedel 	/*
2704ad8694baSJoerg Roedel 	 * make IOMMU memory accesses cache coherent
2705ad8694baSJoerg Roedel 	 */
2706ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_COHERENT_EN);
2707ad8694baSJoerg Roedel 
2708ad8694baSJoerg Roedel 	/* Set IOTLB invalidation timeout to 1s */
2709ad8694baSJoerg Roedel 	iommu_set_inv_tlb_timeout(iommu, CTRL_INV_TO_1S);
2710ad8694baSJoerg Roedel }
2711ad8694baSJoerg Roedel 
2712ad8694baSJoerg Roedel static void iommu_apply_resume_quirks(struct amd_iommu *iommu)
2713ad8694baSJoerg Roedel {
2714ad8694baSJoerg Roedel 	int i, j;
2715ad8694baSJoerg Roedel 	u32 ioc_feature_control;
2716ad8694baSJoerg Roedel 	struct pci_dev *pdev = iommu->root_pdev;
2717ad8694baSJoerg Roedel 
2718ad8694baSJoerg Roedel 	/* RD890 BIOSes may not have completely reconfigured the iommu */
2719ad8694baSJoerg Roedel 	if (!is_rd890_iommu(iommu->dev) || !pdev)
2720ad8694baSJoerg Roedel 		return;
2721ad8694baSJoerg Roedel 
2722ad8694baSJoerg Roedel 	/*
2723ad8694baSJoerg Roedel 	 * First, we need to ensure that the iommu is enabled. This is
2724ad8694baSJoerg Roedel 	 * controlled by a register in the northbridge
2725ad8694baSJoerg Roedel 	 */
2726ad8694baSJoerg Roedel 
2727ad8694baSJoerg Roedel 	/* Select Northbridge indirect register 0x75 and enable writing */
2728ad8694baSJoerg Roedel 	pci_write_config_dword(pdev, 0x60, 0x75 | (1 << 7));
2729ad8694baSJoerg Roedel 	pci_read_config_dword(pdev, 0x64, &ioc_feature_control);
2730ad8694baSJoerg Roedel 
2731ad8694baSJoerg Roedel 	/* Enable the iommu */
2732ad8694baSJoerg Roedel 	if (!(ioc_feature_control & 0x1))
2733ad8694baSJoerg Roedel 		pci_write_config_dword(pdev, 0x64, ioc_feature_control | 1);
2734ad8694baSJoerg Roedel 
2735ad8694baSJoerg Roedel 	/* Restore the iommu BAR */
2736ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4,
2737ad8694baSJoerg Roedel 			       iommu->stored_addr_lo);
2738ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, iommu->cap_ptr + 8,
2739ad8694baSJoerg Roedel 			       iommu->stored_addr_hi);
2740ad8694baSJoerg Roedel 
2741ad8694baSJoerg Roedel 	/* Restore the l1 indirect regs for each of the 6 l1s */
2742ad8694baSJoerg Roedel 	for (i = 0; i < 6; i++)
2743ad8694baSJoerg Roedel 		for (j = 0; j < 0x12; j++)
2744ad8694baSJoerg Roedel 			iommu_write_l1(iommu, i, j, iommu->stored_l1[i][j]);
2745ad8694baSJoerg Roedel 
2746ad8694baSJoerg Roedel 	/* Restore the l2 indirect regs */
2747ad8694baSJoerg Roedel 	for (i = 0; i < 0x83; i++)
2748ad8694baSJoerg Roedel 		iommu_write_l2(iommu, i, iommu->stored_l2[i]);
2749ad8694baSJoerg Roedel 
2750ad8694baSJoerg Roedel 	/* Lock PCI setup registers */
2751ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4,
2752ad8694baSJoerg Roedel 			       iommu->stored_addr_lo | 1);
2753ad8694baSJoerg Roedel }
2754ad8694baSJoerg Roedel 
2755ad8694baSJoerg Roedel static void iommu_enable_ga(struct amd_iommu *iommu)
2756ad8694baSJoerg Roedel {
2757ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
2758ad8694baSJoerg Roedel 	switch (amd_iommu_guest_ir) {
2759ad8694baSJoerg Roedel 	case AMD_IOMMU_GUEST_IR_VAPIC:
2760ad8694baSJoerg Roedel 	case AMD_IOMMU_GUEST_IR_LEGACY_GA:
2761ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_GA_EN);
2762ad8694baSJoerg Roedel 		iommu->irte_ops = &irte_128_ops;
2763ad8694baSJoerg Roedel 		break;
2764ad8694baSJoerg Roedel 	default:
2765ad8694baSJoerg Roedel 		iommu->irte_ops = &irte_32_ops;
2766ad8694baSJoerg Roedel 		break;
2767ad8694baSJoerg Roedel 	}
2768ad8694baSJoerg Roedel #endif
2769ad8694baSJoerg Roedel }
2770ad8694baSJoerg Roedel 
277166419036SSuravee Suthikulpanit static void iommu_disable_irtcachedis(struct amd_iommu *iommu)
277266419036SSuravee Suthikulpanit {
277366419036SSuravee Suthikulpanit 	iommu_feature_disable(iommu, CONTROL_IRTCACHEDIS);
277466419036SSuravee Suthikulpanit }
277566419036SSuravee Suthikulpanit 
277666419036SSuravee Suthikulpanit static void iommu_enable_irtcachedis(struct amd_iommu *iommu)
277766419036SSuravee Suthikulpanit {
277866419036SSuravee Suthikulpanit 	u64 ctrl;
277966419036SSuravee Suthikulpanit 
278066419036SSuravee Suthikulpanit 	if (!amd_iommu_irtcachedis)
278166419036SSuravee Suthikulpanit 		return;
278266419036SSuravee Suthikulpanit 
278366419036SSuravee Suthikulpanit 	/*
278466419036SSuravee Suthikulpanit 	 * Note:
278566419036SSuravee Suthikulpanit 	 * The support for IRTCacheDis feature is dertermined by
278666419036SSuravee Suthikulpanit 	 * checking if the bit is writable.
278766419036SSuravee Suthikulpanit 	 */
278866419036SSuravee Suthikulpanit 	iommu_feature_enable(iommu, CONTROL_IRTCACHEDIS);
278966419036SSuravee Suthikulpanit 	ctrl = readq(iommu->mmio_base +  MMIO_CONTROL_OFFSET);
279066419036SSuravee Suthikulpanit 	ctrl &= (1ULL << CONTROL_IRTCACHEDIS);
279166419036SSuravee Suthikulpanit 	if (ctrl)
279266419036SSuravee Suthikulpanit 		iommu->irtcachedis_enabled = true;
279366419036SSuravee Suthikulpanit 	pr_info("iommu%d (%#06x) : IRT cache is %s\n",
279466419036SSuravee Suthikulpanit 		iommu->index, iommu->devid,
279566419036SSuravee Suthikulpanit 		iommu->irtcachedis_enabled ? "disabled" : "enabled");
279666419036SSuravee Suthikulpanit }
279766419036SSuravee Suthikulpanit 
2798ad8694baSJoerg Roedel static void early_enable_iommu(struct amd_iommu *iommu)
2799ad8694baSJoerg Roedel {
2800ad8694baSJoerg Roedel 	iommu_disable(iommu);
2801ad8694baSJoerg Roedel 	iommu_init_flags(iommu);
2802ad8694baSJoerg Roedel 	iommu_set_device_table(iommu);
2803ad8694baSJoerg Roedel 	iommu_enable_command_buffer(iommu);
2804ad8694baSJoerg Roedel 	iommu_enable_event_buffer(iommu);
2805ad8694baSJoerg Roedel 	iommu_set_exclusion_range(iommu);
2806ad8694baSJoerg Roedel 	iommu_enable_ga(iommu);
2807ad8694baSJoerg Roedel 	iommu_enable_xt(iommu);
280866419036SSuravee Suthikulpanit 	iommu_enable_irtcachedis(iommu);
2809ad8694baSJoerg Roedel 	iommu_enable(iommu);
2810ad8694baSJoerg Roedel 	iommu_flush_all_caches(iommu);
2811ad8694baSJoerg Roedel }
2812ad8694baSJoerg Roedel 
2813ad8694baSJoerg Roedel /*
2814ad8694baSJoerg Roedel  * This function finally enables all IOMMUs found in the system after
2815ad8694baSJoerg Roedel  * they have been initialized.
2816ad8694baSJoerg Roedel  *
2817ad8694baSJoerg Roedel  * Or if in kdump kernel and IOMMUs are all pre-enabled, try to copy
2818ad8694baSJoerg Roedel  * the old content of device table entries. Not this case or copy failed,
2819ad8694baSJoerg Roedel  * just continue as normal kernel does.
2820ad8694baSJoerg Roedel  */
2821ad8694baSJoerg Roedel static void early_enable_iommus(void)
2822ad8694baSJoerg Roedel {
2823ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2824eb21ef02SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
2825ad8694baSJoerg Roedel 
2826ad8694baSJoerg Roedel 	if (!copy_device_table()) {
2827ad8694baSJoerg Roedel 		/*
2828ad8694baSJoerg Roedel 		 * If come here because of failure in copying device table from old
2829ad8694baSJoerg Roedel 		 * kernel with all IOMMUs enabled, print error message and try to
2830ad8694baSJoerg Roedel 		 * free allocated old_dev_tbl_cpy.
2831ad8694baSJoerg Roedel 		 */
2832ad8694baSJoerg Roedel 		if (amd_iommu_pre_enabled)
2833ad8694baSJoerg Roedel 			pr_err("Failed to copy DEV table from previous kernel.\n");
2834eb21ef02SSuravee Suthikulpanit 
2835eb21ef02SSuravee Suthikulpanit 		for_each_pci_segment(pci_seg) {
2836eb21ef02SSuravee Suthikulpanit 			if (pci_seg->old_dev_tbl_cpy != NULL) {
2837eb21ef02SSuravee Suthikulpanit 				free_pages((unsigned long)pci_seg->old_dev_tbl_cpy,
2838b5c85290SVasant Hegde 						get_order(pci_seg->dev_table_size));
2839eb21ef02SSuravee Suthikulpanit 				pci_seg->old_dev_tbl_cpy = NULL;
2840eb21ef02SSuravee Suthikulpanit 			}
2841eb21ef02SSuravee Suthikulpanit 		}
2842ad8694baSJoerg Roedel 
2843ad8694baSJoerg Roedel 		for_each_iommu(iommu) {
2844ad8694baSJoerg Roedel 			clear_translation_pre_enabled(iommu);
2845ad8694baSJoerg Roedel 			early_enable_iommu(iommu);
2846ad8694baSJoerg Roedel 		}
2847ad8694baSJoerg Roedel 	} else {
2848ad8694baSJoerg Roedel 		pr_info("Copied DEV table from previous kernel.\n");
2849eb21ef02SSuravee Suthikulpanit 
2850eb21ef02SSuravee Suthikulpanit 		for_each_pci_segment(pci_seg) {
2851eb21ef02SSuravee Suthikulpanit 			free_pages((unsigned long)pci_seg->dev_table,
2852b5c85290SVasant Hegde 				   get_order(pci_seg->dev_table_size));
2853eb21ef02SSuravee Suthikulpanit 			pci_seg->dev_table = pci_seg->old_dev_tbl_cpy;
2854eb21ef02SSuravee Suthikulpanit 		}
2855eb21ef02SSuravee Suthikulpanit 
2856ad8694baSJoerg Roedel 		for_each_iommu(iommu) {
2857ad8694baSJoerg Roedel 			iommu_disable_command_buffer(iommu);
2858ad8694baSJoerg Roedel 			iommu_disable_event_buffer(iommu);
285966419036SSuravee Suthikulpanit 			iommu_disable_irtcachedis(iommu);
2860ad8694baSJoerg Roedel 			iommu_enable_command_buffer(iommu);
2861ad8694baSJoerg Roedel 			iommu_enable_event_buffer(iommu);
2862ad8694baSJoerg Roedel 			iommu_enable_ga(iommu);
2863ad8694baSJoerg Roedel 			iommu_enable_xt(iommu);
286466419036SSuravee Suthikulpanit 			iommu_enable_irtcachedis(iommu);
2865ad8694baSJoerg Roedel 			iommu_set_device_table(iommu);
2866ad8694baSJoerg Roedel 			iommu_flush_all_caches(iommu);
2867ad8694baSJoerg Roedel 		}
2868ad8694baSJoerg Roedel 	}
2869ad8694baSJoerg Roedel }
2870ad8694baSJoerg Roedel 
2871ad8694baSJoerg Roedel static void enable_iommus_v2(void)
2872ad8694baSJoerg Roedel {
2873ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2874ad8694baSJoerg Roedel 
2875ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2876ad8694baSJoerg Roedel 		iommu_enable_ppr_log(iommu);
2877ad8694baSJoerg Roedel 		iommu_enable_gt(iommu);
2878ad8694baSJoerg Roedel 	}
2879ad8694baSJoerg Roedel }
2880ad8694baSJoerg Roedel 
2881c5e1a1ebSSuravee Suthikulpanit static void enable_iommus_vapic(void)
2882c5e1a1ebSSuravee Suthikulpanit {
2883c5e1a1ebSSuravee Suthikulpanit #ifdef CONFIG_IRQ_REMAP
2884c5e1a1ebSSuravee Suthikulpanit 	u32 status, i;
2885c5e1a1ebSSuravee Suthikulpanit 	struct amd_iommu *iommu;
2886c5e1a1ebSSuravee Suthikulpanit 
2887c5e1a1ebSSuravee Suthikulpanit 	for_each_iommu(iommu) {
2888c5e1a1ebSSuravee Suthikulpanit 		/*
2889c5e1a1ebSSuravee Suthikulpanit 		 * Disable GALog if already running. It could have been enabled
2890c5e1a1ebSSuravee Suthikulpanit 		 * in the previous boot before kdump.
2891c5e1a1ebSSuravee Suthikulpanit 		 */
2892c5e1a1ebSSuravee Suthikulpanit 		status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET);
2893c5e1a1ebSSuravee Suthikulpanit 		if (!(status & MMIO_STATUS_GALOG_RUN_MASK))
2894c5e1a1ebSSuravee Suthikulpanit 			continue;
2895c5e1a1ebSSuravee Suthikulpanit 
2896c5e1a1ebSSuravee Suthikulpanit 		iommu_feature_disable(iommu, CONTROL_GALOG_EN);
2897c5e1a1ebSSuravee Suthikulpanit 		iommu_feature_disable(iommu, CONTROL_GAINT_EN);
2898c5e1a1ebSSuravee Suthikulpanit 
2899c5e1a1ebSSuravee Suthikulpanit 		/*
2900c5e1a1ebSSuravee Suthikulpanit 		 * Need to set and poll check the GALOGRun bit to zero before
2901c5e1a1ebSSuravee Suthikulpanit 		 * we can set/ modify GA Log registers safely.
2902c5e1a1ebSSuravee Suthikulpanit 		 */
2903c5e1a1ebSSuravee Suthikulpanit 		for (i = 0; i < LOOP_TIMEOUT; ++i) {
2904c5e1a1ebSSuravee Suthikulpanit 			status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET);
2905c5e1a1ebSSuravee Suthikulpanit 			if (!(status & MMIO_STATUS_GALOG_RUN_MASK))
2906c5e1a1ebSSuravee Suthikulpanit 				break;
2907c5e1a1ebSSuravee Suthikulpanit 			udelay(10);
2908c5e1a1ebSSuravee Suthikulpanit 		}
2909c5e1a1ebSSuravee Suthikulpanit 
2910c5e1a1ebSSuravee Suthikulpanit 		if (WARN_ON(i >= LOOP_TIMEOUT))
2911c5e1a1ebSSuravee Suthikulpanit 			return;
2912c5e1a1ebSSuravee Suthikulpanit 	}
2913c5e1a1ebSSuravee Suthikulpanit 
2914c5e1a1ebSSuravee Suthikulpanit 	if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir) &&
2915c5e1a1ebSSuravee Suthikulpanit 	    !check_feature_on_all_iommus(FEATURE_GAM_VAPIC)) {
2916c5e1a1ebSSuravee Suthikulpanit 		amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA;
2917c5e1a1ebSSuravee Suthikulpanit 		return;
2918c5e1a1ebSSuravee Suthikulpanit 	}
2919c5e1a1ebSSuravee Suthikulpanit 
2920432e5dfcSSuravee Suthikulpanit 	if (amd_iommu_snp_en &&
2921432e5dfcSSuravee Suthikulpanit 	    !FEATURE_SNPAVICSUP_GAM(amd_iommu_efr2)) {
2922432e5dfcSSuravee Suthikulpanit 		pr_warn("Force to disable Virtual APIC due to SNP\n");
2923432e5dfcSSuravee Suthikulpanit 		amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA;
2924432e5dfcSSuravee Suthikulpanit 		return;
2925432e5dfcSSuravee Suthikulpanit 	}
2926432e5dfcSSuravee Suthikulpanit 
2927432e5dfcSSuravee Suthikulpanit 	/* Enabling GAM and SNPAVIC support */
2928c5e1a1ebSSuravee Suthikulpanit 	for_each_iommu(iommu) {
2929c5e1a1ebSSuravee Suthikulpanit 		if (iommu_init_ga_log(iommu) ||
2930c5e1a1ebSSuravee Suthikulpanit 		    iommu_ga_log_enable(iommu))
2931c5e1a1ebSSuravee Suthikulpanit 			return;
2932c5e1a1ebSSuravee Suthikulpanit 
2933c5e1a1ebSSuravee Suthikulpanit 		iommu_feature_enable(iommu, CONTROL_GAM_EN);
2934432e5dfcSSuravee Suthikulpanit 		if (amd_iommu_snp_en)
2935432e5dfcSSuravee Suthikulpanit 			iommu_feature_enable(iommu, CONTROL_SNPAVIC_EN);
2936c5e1a1ebSSuravee Suthikulpanit 	}
2937c5e1a1ebSSuravee Suthikulpanit 
2938c5e1a1ebSSuravee Suthikulpanit 	amd_iommu_irq_ops.capability |= (1 << IRQ_POSTING_CAP);
2939c5e1a1ebSSuravee Suthikulpanit 	pr_info("Virtual APIC enabled\n");
2940c5e1a1ebSSuravee Suthikulpanit #endif
2941c5e1a1ebSSuravee Suthikulpanit }
2942c5e1a1ebSSuravee Suthikulpanit 
2943ad8694baSJoerg Roedel static void enable_iommus(void)
2944ad8694baSJoerg Roedel {
2945ad8694baSJoerg Roedel 	early_enable_iommus();
2946c5e1a1ebSSuravee Suthikulpanit 	enable_iommus_vapic();
2947ad8694baSJoerg Roedel 	enable_iommus_v2();
2948ad8694baSJoerg Roedel }
2949ad8694baSJoerg Roedel 
2950ad8694baSJoerg Roedel static void disable_iommus(void)
2951ad8694baSJoerg Roedel {
2952ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2953ad8694baSJoerg Roedel 
2954ad8694baSJoerg Roedel 	for_each_iommu(iommu)
2955ad8694baSJoerg Roedel 		iommu_disable(iommu);
2956ad8694baSJoerg Roedel 
2957ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
2958ad8694baSJoerg Roedel 	if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir))
2959ad8694baSJoerg Roedel 		amd_iommu_irq_ops.capability &= ~(1 << IRQ_POSTING_CAP);
2960ad8694baSJoerg Roedel #endif
2961ad8694baSJoerg Roedel }
2962ad8694baSJoerg Roedel 
2963ad8694baSJoerg Roedel /*
2964ad8694baSJoerg Roedel  * Suspend/Resume support
2965ad8694baSJoerg Roedel  * disable suspend until real resume implemented
2966ad8694baSJoerg Roedel  */
2967ad8694baSJoerg Roedel 
2968ad8694baSJoerg Roedel static void amd_iommu_resume(void)
2969ad8694baSJoerg Roedel {
2970ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2971ad8694baSJoerg Roedel 
2972ad8694baSJoerg Roedel 	for_each_iommu(iommu)
2973ad8694baSJoerg Roedel 		iommu_apply_resume_quirks(iommu);
2974ad8694baSJoerg Roedel 
2975ad8694baSJoerg Roedel 	/* re-load the hardware */
2976ad8694baSJoerg Roedel 	enable_iommus();
2977ad8694baSJoerg Roedel 
2978ad8694baSJoerg Roedel 	amd_iommu_enable_interrupts();
2979ad8694baSJoerg Roedel }
2980ad8694baSJoerg Roedel 
2981ad8694baSJoerg Roedel static int amd_iommu_suspend(void)
2982ad8694baSJoerg Roedel {
2983ad8694baSJoerg Roedel 	/* disable IOMMUs to go out of the way for BIOS */
2984ad8694baSJoerg Roedel 	disable_iommus();
2985ad8694baSJoerg Roedel 
2986ad8694baSJoerg Roedel 	return 0;
2987ad8694baSJoerg Roedel }
2988ad8694baSJoerg Roedel 
2989ad8694baSJoerg Roedel static struct syscore_ops amd_iommu_syscore_ops = {
2990ad8694baSJoerg Roedel 	.suspend = amd_iommu_suspend,
2991ad8694baSJoerg Roedel 	.resume = amd_iommu_resume,
2992ad8694baSJoerg Roedel };
2993ad8694baSJoerg Roedel 
2994ad8694baSJoerg Roedel static void __init free_iommu_resources(void)
2995ad8694baSJoerg Roedel {
2996ad8694baSJoerg Roedel 	kmem_cache_destroy(amd_iommu_irq_cache);
2997ad8694baSJoerg Roedel 	amd_iommu_irq_cache = NULL;
2998ad8694baSJoerg Roedel 
2999ad8694baSJoerg Roedel 	free_iommu_all();
3000404ec4e4SVasant Hegde 	free_pci_segments();
3001ad8694baSJoerg Roedel }
3002ad8694baSJoerg Roedel 
3003ad8694baSJoerg Roedel /* SB IOAPIC is always on this device in AMD systems */
3004ad8694baSJoerg Roedel #define IOAPIC_SB_DEVID		((0x00 << 8) | PCI_DEVFN(0x14, 0))
3005ad8694baSJoerg Roedel 
3006ad8694baSJoerg Roedel static bool __init check_ioapic_information(void)
3007ad8694baSJoerg Roedel {
3008ad8694baSJoerg Roedel 	const char *fw_bug = FW_BUG;
3009ad8694baSJoerg Roedel 	bool ret, has_sb_ioapic;
3010ad8694baSJoerg Roedel 	int idx;
3011ad8694baSJoerg Roedel 
3012ad8694baSJoerg Roedel 	has_sb_ioapic = false;
3013ad8694baSJoerg Roedel 	ret           = false;
3014ad8694baSJoerg Roedel 
3015ad8694baSJoerg Roedel 	/*
3016ad8694baSJoerg Roedel 	 * If we have map overrides on the kernel command line the
3017ad8694baSJoerg Roedel 	 * messages in this function might not describe firmware bugs
3018ad8694baSJoerg Roedel 	 * anymore - so be careful
3019ad8694baSJoerg Roedel 	 */
3020ad8694baSJoerg Roedel 	if (cmdline_maps)
3021ad8694baSJoerg Roedel 		fw_bug = "";
3022ad8694baSJoerg Roedel 
3023ad8694baSJoerg Roedel 	for (idx = 0; idx < nr_ioapics; idx++) {
3024ad8694baSJoerg Roedel 		int devid, id = mpc_ioapic_id(idx);
3025ad8694baSJoerg Roedel 
3026ad8694baSJoerg Roedel 		devid = get_ioapic_devid(id);
3027ad8694baSJoerg Roedel 		if (devid < 0) {
3028ad8694baSJoerg Roedel 			pr_err("%s: IOAPIC[%d] not in IVRS table\n",
3029ad8694baSJoerg Roedel 				fw_bug, id);
3030ad8694baSJoerg Roedel 			ret = false;
3031ad8694baSJoerg Roedel 		} else if (devid == IOAPIC_SB_DEVID) {
3032ad8694baSJoerg Roedel 			has_sb_ioapic = true;
3033ad8694baSJoerg Roedel 			ret           = true;
3034ad8694baSJoerg Roedel 		}
3035ad8694baSJoerg Roedel 	}
3036ad8694baSJoerg Roedel 
3037ad8694baSJoerg Roedel 	if (!has_sb_ioapic) {
3038ad8694baSJoerg Roedel 		/*
3039ad8694baSJoerg Roedel 		 * We expect the SB IOAPIC to be listed in the IVRS
3040ad8694baSJoerg Roedel 		 * table. The system timer is connected to the SB IOAPIC
3041ad8694baSJoerg Roedel 		 * and if we don't have it in the list the system will
3042ad8694baSJoerg Roedel 		 * panic at boot time.  This situation usually happens
3043ad8694baSJoerg Roedel 		 * when the BIOS is buggy and provides us the wrong
3044ad8694baSJoerg Roedel 		 * device id for the IOAPIC in the system.
3045ad8694baSJoerg Roedel 		 */
3046ad8694baSJoerg Roedel 		pr_err("%s: No southbridge IOAPIC found\n", fw_bug);
3047ad8694baSJoerg Roedel 	}
3048ad8694baSJoerg Roedel 
3049ad8694baSJoerg Roedel 	if (!ret)
3050ad8694baSJoerg Roedel 		pr_err("Disabling interrupt remapping\n");
3051ad8694baSJoerg Roedel 
3052ad8694baSJoerg Roedel 	return ret;
3053ad8694baSJoerg Roedel }
3054ad8694baSJoerg Roedel 
3055ad8694baSJoerg Roedel static void __init free_dma_resources(void)
3056ad8694baSJoerg Roedel {
3057ad8694baSJoerg Roedel 	free_pages((unsigned long)amd_iommu_pd_alloc_bitmap,
3058ad8694baSJoerg Roedel 		   get_order(MAX_DOMAIN_ID/8));
3059ad8694baSJoerg Roedel 	amd_iommu_pd_alloc_bitmap = NULL;
3060ad8694baSJoerg Roedel 
3061ad8694baSJoerg Roedel 	free_unity_maps();
3062ad8694baSJoerg Roedel }
3063ad8694baSJoerg Roedel 
3064a44092e3SSuravee Suthikulpanit static void __init ivinfo_init(void *ivrs)
3065a44092e3SSuravee Suthikulpanit {
3066a44092e3SSuravee Suthikulpanit 	amd_iommu_ivinfo = *((u32 *)(ivrs + IOMMU_IVINFO_OFFSET));
3067a44092e3SSuravee Suthikulpanit }
3068a44092e3SSuravee Suthikulpanit 
3069ad8694baSJoerg Roedel /*
3070ad8694baSJoerg Roedel  * This is the hardware init function for AMD IOMMU in the system.
3071ad8694baSJoerg Roedel  * This function is called either from amd_iommu_init or from the interrupt
3072ad8694baSJoerg Roedel  * remapping setup code.
3073ad8694baSJoerg Roedel  *
3074ad8694baSJoerg Roedel  * This function basically parses the ACPI table for AMD IOMMU (IVRS)
3075ad8694baSJoerg Roedel  * four times:
3076ad8694baSJoerg Roedel  *
3077ad8694baSJoerg Roedel  *	1 pass) Discover the most comprehensive IVHD type to use.
3078ad8694baSJoerg Roedel  *
3079ad8694baSJoerg Roedel  *	2 pass) Find the highest PCI device id the driver has to handle.
3080ad8694baSJoerg Roedel  *		Upon this information the size of the data structures is
3081ad8694baSJoerg Roedel  *		determined that needs to be allocated.
3082ad8694baSJoerg Roedel  *
3083ad8694baSJoerg Roedel  *	3 pass) Initialize the data structures just allocated with the
3084ad8694baSJoerg Roedel  *		information in the ACPI table about available AMD IOMMUs
3085ad8694baSJoerg Roedel  *		in the system. It also maps the PCI devices in the
3086ad8694baSJoerg Roedel  *		system to specific IOMMUs
3087ad8694baSJoerg Roedel  *
3088ad8694baSJoerg Roedel  *	4 pass) After the basic data structures are allocated and
3089ad8694baSJoerg Roedel  *		initialized we update them with information about memory
3090ad8694baSJoerg Roedel  *		remapping requirements parsed out of the ACPI table in
3091ad8694baSJoerg Roedel  *		this last pass.
3092ad8694baSJoerg Roedel  *
3093ad8694baSJoerg Roedel  * After everything is set up the IOMMUs are enabled and the necessary
3094ad8694baSJoerg Roedel  * hotplug and suspend notifiers are registered.
3095ad8694baSJoerg Roedel  */
3096ad8694baSJoerg Roedel static int __init early_amd_iommu_init(void)
3097ad8694baSJoerg Roedel {
3098ad8694baSJoerg Roedel 	struct acpi_table_header *ivrs_base;
309999fc4ac3SSuravee Suthikulpanit 	int remap_cache_sz, ret;
3100ad8694baSJoerg Roedel 	acpi_status status;
3101ad8694baSJoerg Roedel 
3102ad8694baSJoerg Roedel 	if (!amd_iommu_detected)
3103ad8694baSJoerg Roedel 		return -ENODEV;
3104ad8694baSJoerg Roedel 
3105ad8694baSJoerg Roedel 	status = acpi_get_table("IVRS", 0, &ivrs_base);
3106ad8694baSJoerg Roedel 	if (status == AE_NOT_FOUND)
3107ad8694baSJoerg Roedel 		return -ENODEV;
3108ad8694baSJoerg Roedel 	else if (ACPI_FAILURE(status)) {
3109ad8694baSJoerg Roedel 		const char *err = acpi_format_exception(status);
3110ad8694baSJoerg Roedel 		pr_err("IVRS table error: %s\n", err);
3111ad8694baSJoerg Roedel 		return -EINVAL;
3112ad8694baSJoerg Roedel 	}
3113ad8694baSJoerg Roedel 
3114ad8694baSJoerg Roedel 	/*
3115ad8694baSJoerg Roedel 	 * Validate checksum here so we don't need to do it when
3116ad8694baSJoerg Roedel 	 * we actually parse the table
3117ad8694baSJoerg Roedel 	 */
3118ad8694baSJoerg Roedel 	ret = check_ivrs_checksum(ivrs_base);
3119ad8694baSJoerg Roedel 	if (ret)
3120ad8694baSJoerg Roedel 		goto out;
3121ad8694baSJoerg Roedel 
3122a44092e3SSuravee Suthikulpanit 	ivinfo_init(ivrs_base);
3123a44092e3SSuravee Suthikulpanit 
3124ad8694baSJoerg Roedel 	amd_iommu_target_ivhd_type = get_highest_supported_ivhd_type(ivrs_base);
3125ad8694baSJoerg Roedel 	DUMP_printk("Using IVHD type %#x\n", amd_iommu_target_ivhd_type);
3126ad8694baSJoerg Roedel 
3127ad8694baSJoerg Roedel 	/* Device table - directly used by all IOMMUs */
3128ad8694baSJoerg Roedel 	ret = -ENOMEM;
3129ad8694baSJoerg Roedel 
3130ad8694baSJoerg Roedel 	amd_iommu_pd_alloc_bitmap = (void *)__get_free_pages(
3131ad8694baSJoerg Roedel 					    GFP_KERNEL | __GFP_ZERO,
3132ad8694baSJoerg Roedel 					    get_order(MAX_DOMAIN_ID/8));
3133ad8694baSJoerg Roedel 	if (amd_iommu_pd_alloc_bitmap == NULL)
3134ad8694baSJoerg Roedel 		goto out;
3135ad8694baSJoerg Roedel 
3136ad8694baSJoerg Roedel 	/*
3137ad8694baSJoerg Roedel 	 * never allocate domain 0 because its used as the non-allocated and
3138ad8694baSJoerg Roedel 	 * error value placeholder
3139ad8694baSJoerg Roedel 	 */
3140ad8694baSJoerg Roedel 	__set_bit(0, amd_iommu_pd_alloc_bitmap);
3141ad8694baSJoerg Roedel 
3142ad8694baSJoerg Roedel 	/*
3143ad8694baSJoerg Roedel 	 * now the data structures are allocated and basically initialized
3144ad8694baSJoerg Roedel 	 * start the real acpi table scan
3145ad8694baSJoerg Roedel 	 */
3146ad8694baSJoerg Roedel 	ret = init_iommu_all(ivrs_base);
3147ad8694baSJoerg Roedel 	if (ret)
3148ad8694baSJoerg Roedel 		goto out;
3149ad8694baSJoerg Roedel 
3150f5944964SVasant Hegde 	/* 5 level guest page table */
3151f5944964SVasant Hegde 	if (cpu_feature_enabled(X86_FEATURE_LA57) &&
3152f5944964SVasant Hegde 	    check_feature_gpt_level() == GUEST_PGTABLE_5_LEVEL)
3153f5944964SVasant Hegde 		amd_iommu_gpt_level = PAGE_MODE_5_LEVEL;
3154f5944964SVasant Hegde 
3155ad8694baSJoerg Roedel 	/* Disable any previously enabled IOMMUs */
3156ad8694baSJoerg Roedel 	if (!is_kdump_kernel() || amd_iommu_disabled)
3157ad8694baSJoerg Roedel 		disable_iommus();
3158ad8694baSJoerg Roedel 
3159ad8694baSJoerg Roedel 	if (amd_iommu_irq_remap)
3160ad8694baSJoerg Roedel 		amd_iommu_irq_remap = check_ioapic_information();
3161ad8694baSJoerg Roedel 
3162ad8694baSJoerg Roedel 	if (amd_iommu_irq_remap) {
3163333e581bSVasant Hegde 		struct amd_iommu_pci_seg *pci_seg;
3164ad8694baSJoerg Roedel 		/*
3165ad8694baSJoerg Roedel 		 * Interrupt remapping enabled, create kmem_cache for the
3166ad8694baSJoerg Roedel 		 * remapping tables.
3167ad8694baSJoerg Roedel 		 */
3168ad8694baSJoerg Roedel 		ret = -ENOMEM;
3169ad8694baSJoerg Roedel 		if (!AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir))
3170ad8694baSJoerg Roedel 			remap_cache_sz = MAX_IRQS_PER_TABLE * sizeof(u32);
3171ad8694baSJoerg Roedel 		else
3172ad8694baSJoerg Roedel 			remap_cache_sz = MAX_IRQS_PER_TABLE * (sizeof(u64) * 2);
3173ad8694baSJoerg Roedel 		amd_iommu_irq_cache = kmem_cache_create("irq_remap_cache",
3174ad8694baSJoerg Roedel 							remap_cache_sz,
31755ae9a046SSuravee Suthikulpanit 							DTE_INTTAB_ALIGNMENT,
3176ad8694baSJoerg Roedel 							0, NULL);
3177ad8694baSJoerg Roedel 		if (!amd_iommu_irq_cache)
3178ad8694baSJoerg Roedel 			goto out;
3179ad8694baSJoerg Roedel 
3180333e581bSVasant Hegde 		for_each_pci_segment(pci_seg) {
3181333e581bSVasant Hegde 			if (alloc_irq_lookup_table(pci_seg))
3182333e581bSVasant Hegde 				goto out;
3183333e581bSVasant Hegde 		}
3184ad8694baSJoerg Roedel 	}
3185ad8694baSJoerg Roedel 
3186ad8694baSJoerg Roedel 	ret = init_memory_definitions(ivrs_base);
3187ad8694baSJoerg Roedel 	if (ret)
3188ad8694baSJoerg Roedel 		goto out;
3189ad8694baSJoerg Roedel 
3190ad8694baSJoerg Roedel 	/* init the device table */
3191ad8694baSJoerg Roedel 	init_device_table();
3192ad8694baSJoerg Roedel 
3193ad8694baSJoerg Roedel out:
3194ad8694baSJoerg Roedel 	/* Don't leak any ACPI memory */
3195ad8694baSJoerg Roedel 	acpi_put_table(ivrs_base);
3196ad8694baSJoerg Roedel 
3197ad8694baSJoerg Roedel 	return ret;
3198ad8694baSJoerg Roedel }
3199ad8694baSJoerg Roedel 
3200ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void)
3201ad8694baSJoerg Roedel {
3202ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
3203ad8694baSJoerg Roedel 	int ret = 0;
3204ad8694baSJoerg Roedel 
3205ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
3206d1adcfbbSDavid Woodhouse 		ret = iommu_init_irq(iommu);
3207ad8694baSJoerg Roedel 		if (ret)
3208ad8694baSJoerg Roedel 			goto out;
3209ad8694baSJoerg Roedel 	}
3210ad8694baSJoerg Roedel 
3211ad8694baSJoerg Roedel out:
3212ad8694baSJoerg Roedel 	return ret;
3213ad8694baSJoerg Roedel }
3214ad8694baSJoerg Roedel 
3215b65412c2SJoerg Roedel static bool __init detect_ivrs(void)
3216ad8694baSJoerg Roedel {
3217ad8694baSJoerg Roedel 	struct acpi_table_header *ivrs_base;
3218ad8694baSJoerg Roedel 	acpi_status status;
3219072a03e0SJoerg Roedel 	int i;
3220ad8694baSJoerg Roedel 
3221ad8694baSJoerg Roedel 	status = acpi_get_table("IVRS", 0, &ivrs_base);
3222ad8694baSJoerg Roedel 	if (status == AE_NOT_FOUND)
3223ad8694baSJoerg Roedel 		return false;
3224ad8694baSJoerg Roedel 	else if (ACPI_FAILURE(status)) {
3225ad8694baSJoerg Roedel 		const char *err = acpi_format_exception(status);
3226ad8694baSJoerg Roedel 		pr_err("IVRS table error: %s\n", err);
3227ad8694baSJoerg Roedel 		return false;
3228ad8694baSJoerg Roedel 	}
3229ad8694baSJoerg Roedel 
3230ad8694baSJoerg Roedel 	acpi_put_table(ivrs_base);
3231ad8694baSJoerg Roedel 
3232b1e650dbSJoerg Roedel 	if (amd_iommu_force_enable)
3233b1e650dbSJoerg Roedel 		goto out;
3234b1e650dbSJoerg Roedel 
3235072a03e0SJoerg Roedel 	/* Don't use IOMMU if there is Stoney Ridge graphics */
3236072a03e0SJoerg Roedel 	for (i = 0; i < 32; i++) {
3237072a03e0SJoerg Roedel 		u32 pci_id;
3238072a03e0SJoerg Roedel 
3239072a03e0SJoerg Roedel 		pci_id = read_pci_config(0, i, 0, 0);
3240072a03e0SJoerg Roedel 		if ((pci_id & 0xffff) == 0x1002 && (pci_id >> 16) == 0x98e4) {
3241072a03e0SJoerg Roedel 			pr_info("Disable IOMMU on Stoney Ridge\n");
3242072a03e0SJoerg Roedel 			return false;
3243072a03e0SJoerg Roedel 		}
3244072a03e0SJoerg Roedel 	}
3245072a03e0SJoerg Roedel 
3246b1e650dbSJoerg Roedel out:
3247ad8694baSJoerg Roedel 	/* Make sure ACS will be enabled during PCI probe */
3248ad8694baSJoerg Roedel 	pci_request_acs();
3249ad8694baSJoerg Roedel 
3250ad8694baSJoerg Roedel 	return true;
3251ad8694baSJoerg Roedel }
3252ad8694baSJoerg Roedel 
3253ad8694baSJoerg Roedel /****************************************************************************
3254ad8694baSJoerg Roedel  *
3255ad8694baSJoerg Roedel  * AMD IOMMU Initialization State Machine
3256ad8694baSJoerg Roedel  *
3257ad8694baSJoerg Roedel  ****************************************************************************/
3258ad8694baSJoerg Roedel 
3259ad8694baSJoerg Roedel static int __init state_next(void)
3260ad8694baSJoerg Roedel {
3261ad8694baSJoerg Roedel 	int ret = 0;
3262ad8694baSJoerg Roedel 
3263ad8694baSJoerg Roedel 	switch (init_state) {
3264ad8694baSJoerg Roedel 	case IOMMU_START_STATE:
3265ad8694baSJoerg Roedel 		if (!detect_ivrs()) {
3266ad8694baSJoerg Roedel 			init_state	= IOMMU_NOT_FOUND;
3267ad8694baSJoerg Roedel 			ret		= -ENODEV;
3268ad8694baSJoerg Roedel 		} else {
3269ad8694baSJoerg Roedel 			init_state	= IOMMU_IVRS_DETECTED;
3270ad8694baSJoerg Roedel 		}
3271ad8694baSJoerg Roedel 		break;
3272ad8694baSJoerg Roedel 	case IOMMU_IVRS_DETECTED:
32739f81ca8dSJoerg Roedel 		if (amd_iommu_disabled) {
3274ad8694baSJoerg Roedel 			init_state = IOMMU_CMDLINE_DISABLED;
3275ad8694baSJoerg Roedel 			ret = -EINVAL;
32769f81ca8dSJoerg Roedel 		} else {
32779f81ca8dSJoerg Roedel 			ret = early_amd_iommu_init();
32789f81ca8dSJoerg Roedel 			init_state = ret ? IOMMU_INIT_ERROR : IOMMU_ACPI_FINISHED;
3279ad8694baSJoerg Roedel 		}
3280ad8694baSJoerg Roedel 		break;
3281ad8694baSJoerg Roedel 	case IOMMU_ACPI_FINISHED:
3282ad8694baSJoerg Roedel 		early_enable_iommus();
3283ad8694baSJoerg Roedel 		x86_platform.iommu_shutdown = disable_iommus;
3284ad8694baSJoerg Roedel 		init_state = IOMMU_ENABLED;
3285ad8694baSJoerg Roedel 		break;
3286ad8694baSJoerg Roedel 	case IOMMU_ENABLED:
3287ad8694baSJoerg Roedel 		register_syscore_ops(&amd_iommu_syscore_ops);
3288ad8694baSJoerg Roedel 		ret = amd_iommu_init_pci();
3289ad8694baSJoerg Roedel 		init_state = ret ? IOMMU_INIT_ERROR : IOMMU_PCI_INIT;
3290c5e1a1ebSSuravee Suthikulpanit 		enable_iommus_vapic();
3291ad8694baSJoerg Roedel 		enable_iommus_v2();
3292ad8694baSJoerg Roedel 		break;
3293ad8694baSJoerg Roedel 	case IOMMU_PCI_INIT:
3294ad8694baSJoerg Roedel 		ret = amd_iommu_enable_interrupts();
3295ad8694baSJoerg Roedel 		init_state = ret ? IOMMU_INIT_ERROR : IOMMU_INTERRUPTS_EN;
3296ad8694baSJoerg Roedel 		break;
3297ad8694baSJoerg Roedel 	case IOMMU_INTERRUPTS_EN:
3298ad8694baSJoerg Roedel 		init_state = IOMMU_INITIALIZED;
3299ad8694baSJoerg Roedel 		break;
3300ad8694baSJoerg Roedel 	case IOMMU_INITIALIZED:
3301ad8694baSJoerg Roedel 		/* Nothing to do */
3302ad8694baSJoerg Roedel 		break;
3303ad8694baSJoerg Roedel 	case IOMMU_NOT_FOUND:
3304ad8694baSJoerg Roedel 	case IOMMU_INIT_ERROR:
3305ad8694baSJoerg Roedel 	case IOMMU_CMDLINE_DISABLED:
3306ad8694baSJoerg Roedel 		/* Error states => do nothing */
3307ad8694baSJoerg Roedel 		ret = -EINVAL;
3308ad8694baSJoerg Roedel 		break;
3309ad8694baSJoerg Roedel 	default:
3310ad8694baSJoerg Roedel 		/* Unknown state */
3311ad8694baSJoerg Roedel 		BUG();
3312ad8694baSJoerg Roedel 	}
3313ad8694baSJoerg Roedel 
3314ad8694baSJoerg Roedel 	if (ret) {
3315ad8694baSJoerg Roedel 		free_dma_resources();
3316ad8694baSJoerg Roedel 		if (!irq_remapping_enabled) {
3317ad8694baSJoerg Roedel 			disable_iommus();
3318ad8694baSJoerg Roedel 			free_iommu_resources();
3319ad8694baSJoerg Roedel 		} else {
3320ad8694baSJoerg Roedel 			struct amd_iommu *iommu;
33211ab5a153SSuravee Suthikulpanit 			struct amd_iommu_pci_seg *pci_seg;
3322ad8694baSJoerg Roedel 
33231ab5a153SSuravee Suthikulpanit 			for_each_pci_segment(pci_seg)
33241ab5a153SSuravee Suthikulpanit 				uninit_device_table_dma(pci_seg);
33251ab5a153SSuravee Suthikulpanit 
3326ad8694baSJoerg Roedel 			for_each_iommu(iommu)
3327ad8694baSJoerg Roedel 				iommu_flush_all_caches(iommu);
3328ad8694baSJoerg Roedel 		}
3329ad8694baSJoerg Roedel 	}
3330ad8694baSJoerg Roedel 	return ret;
3331ad8694baSJoerg Roedel }
3332ad8694baSJoerg Roedel 
3333ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state)
3334ad8694baSJoerg Roedel {
3335ad8694baSJoerg Roedel 	int ret = -EINVAL;
3336ad8694baSJoerg Roedel 
3337ad8694baSJoerg Roedel 	while (init_state != state) {
3338ad8694baSJoerg Roedel 		if (init_state == IOMMU_NOT_FOUND         ||
3339ad8694baSJoerg Roedel 		    init_state == IOMMU_INIT_ERROR        ||
3340ad8694baSJoerg Roedel 		    init_state == IOMMU_CMDLINE_DISABLED)
3341ad8694baSJoerg Roedel 			break;
3342ad8694baSJoerg Roedel 		ret = state_next();
3343ad8694baSJoerg Roedel 	}
3344ad8694baSJoerg Roedel 
3345ad8694baSJoerg Roedel 	return ret;
3346ad8694baSJoerg Roedel }
3347ad8694baSJoerg Roedel 
3348ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
3349ad8694baSJoerg Roedel int __init amd_iommu_prepare(void)
3350ad8694baSJoerg Roedel {
3351ad8694baSJoerg Roedel 	int ret;
3352ad8694baSJoerg Roedel 
3353ad8694baSJoerg Roedel 	amd_iommu_irq_remap = true;
3354ad8694baSJoerg Roedel 
3355ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_ACPI_FINISHED);
33564b8ef157SJoerg Roedel 	if (ret) {
33574b8ef157SJoerg Roedel 		amd_iommu_irq_remap = false;
3358ad8694baSJoerg Roedel 		return ret;
33594b8ef157SJoerg Roedel 	}
33604b8ef157SJoerg Roedel 
3361ad8694baSJoerg Roedel 	return amd_iommu_irq_remap ? 0 : -ENODEV;
3362ad8694baSJoerg Roedel }
3363ad8694baSJoerg Roedel 
3364ad8694baSJoerg Roedel int __init amd_iommu_enable(void)
3365ad8694baSJoerg Roedel {
3366ad8694baSJoerg Roedel 	int ret;
3367ad8694baSJoerg Roedel 
3368ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_ENABLED);
3369ad8694baSJoerg Roedel 	if (ret)
3370ad8694baSJoerg Roedel 		return ret;
3371ad8694baSJoerg Roedel 
3372ad8694baSJoerg Roedel 	irq_remapping_enabled = 1;
3373ad8694baSJoerg Roedel 	return amd_iommu_xt_mode;
3374ad8694baSJoerg Roedel }
3375ad8694baSJoerg Roedel 
3376ad8694baSJoerg Roedel void amd_iommu_disable(void)
3377ad8694baSJoerg Roedel {
3378ad8694baSJoerg Roedel 	amd_iommu_suspend();
3379ad8694baSJoerg Roedel }
3380ad8694baSJoerg Roedel 
3381ad8694baSJoerg Roedel int amd_iommu_reenable(int mode)
3382ad8694baSJoerg Roedel {
3383ad8694baSJoerg Roedel 	amd_iommu_resume();
3384ad8694baSJoerg Roedel 
3385ad8694baSJoerg Roedel 	return 0;
3386ad8694baSJoerg Roedel }
3387ad8694baSJoerg Roedel 
3388ad8694baSJoerg Roedel int __init amd_iommu_enable_faulting(void)
3389ad8694baSJoerg Roedel {
3390ad8694baSJoerg Roedel 	/* We enable MSI later when PCI is initialized */
3391ad8694baSJoerg Roedel 	return 0;
3392ad8694baSJoerg Roedel }
3393ad8694baSJoerg Roedel #endif
3394ad8694baSJoerg Roedel 
3395ad8694baSJoerg Roedel /*
3396ad8694baSJoerg Roedel  * This is the core init function for AMD IOMMU hardware in the system.
3397ad8694baSJoerg Roedel  * This function is called from the generic x86 DMA layer initialization
3398ad8694baSJoerg Roedel  * code.
3399ad8694baSJoerg Roedel  */
3400ad8694baSJoerg Roedel static int __init amd_iommu_init(void)
3401ad8694baSJoerg Roedel {
3402ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
3403ad8694baSJoerg Roedel 	int ret;
3404ad8694baSJoerg Roedel 
3405ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_INITIALIZED);
3406ad8694baSJoerg Roedel #ifdef CONFIG_GART_IOMMU
3407ad8694baSJoerg Roedel 	if (ret && list_empty(&amd_iommu_list)) {
3408ad8694baSJoerg Roedel 		/*
3409ad8694baSJoerg Roedel 		 * We failed to initialize the AMD IOMMU - try fallback
3410ad8694baSJoerg Roedel 		 * to GART if possible.
3411ad8694baSJoerg Roedel 		 */
3412ad8694baSJoerg Roedel 		gart_iommu_init();
3413ad8694baSJoerg Roedel 	}
3414ad8694baSJoerg Roedel #endif
3415ad8694baSJoerg Roedel 
3416ad8694baSJoerg Roedel 	for_each_iommu(iommu)
3417ad8694baSJoerg Roedel 		amd_iommu_debugfs_setup(iommu);
3418ad8694baSJoerg Roedel 
3419ad8694baSJoerg Roedel 	return ret;
3420ad8694baSJoerg Roedel }
3421ad8694baSJoerg Roedel 
3422ad8694baSJoerg Roedel static bool amd_iommu_sme_check(void)
3423ad8694baSJoerg Roedel {
342432cb4d02STom Lendacky 	if (!cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) ||
342532cb4d02STom Lendacky 	    (boot_cpu_data.x86 != 0x17))
3426ad8694baSJoerg Roedel 		return true;
3427ad8694baSJoerg Roedel 
3428ad8694baSJoerg Roedel 	/* For Fam17h, a specific level of support is required */
3429ad8694baSJoerg Roedel 	if (boot_cpu_data.microcode >= 0x08001205)
3430ad8694baSJoerg Roedel 		return true;
3431ad8694baSJoerg Roedel 
3432ad8694baSJoerg Roedel 	if ((boot_cpu_data.microcode >= 0x08001126) &&
3433ad8694baSJoerg Roedel 	    (boot_cpu_data.microcode <= 0x080011ff))
3434ad8694baSJoerg Roedel 		return true;
3435ad8694baSJoerg Roedel 
3436ad8694baSJoerg Roedel 	pr_notice("IOMMU not currently supported when SME is active\n");
3437ad8694baSJoerg Roedel 
3438ad8694baSJoerg Roedel 	return false;
3439ad8694baSJoerg Roedel }
3440ad8694baSJoerg Roedel 
3441ad8694baSJoerg Roedel /****************************************************************************
3442ad8694baSJoerg Roedel  *
3443ad8694baSJoerg Roedel  * Early detect code. This code runs at IOMMU detection time in the DMA
3444ad8694baSJoerg Roedel  * layer. It just looks if there is an IVRS ACPI table to detect AMD
3445ad8694baSJoerg Roedel  * IOMMUs
3446ad8694baSJoerg Roedel  *
3447ad8694baSJoerg Roedel  ****************************************************************************/
3448ad8694baSJoerg Roedel int __init amd_iommu_detect(void)
3449ad8694baSJoerg Roedel {
3450ad8694baSJoerg Roedel 	int ret;
3451ad8694baSJoerg Roedel 
3452ad8694baSJoerg Roedel 	if (no_iommu || (iommu_detected && !gart_iommu_aperture))
3453ad8694baSJoerg Roedel 		return -ENODEV;
3454ad8694baSJoerg Roedel 
3455ad8694baSJoerg Roedel 	if (!amd_iommu_sme_check())
3456ad8694baSJoerg Roedel 		return -ENODEV;
3457ad8694baSJoerg Roedel 
3458ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_IVRS_DETECTED);
3459ad8694baSJoerg Roedel 	if (ret)
3460ad8694baSJoerg Roedel 		return ret;
3461ad8694baSJoerg Roedel 
3462ad8694baSJoerg Roedel 	amd_iommu_detected = true;
3463ad8694baSJoerg Roedel 	iommu_detected = 1;
3464ad8694baSJoerg Roedel 	x86_init.iommu.iommu_init = amd_iommu_init;
3465ad8694baSJoerg Roedel 
3466ad8694baSJoerg Roedel 	return 1;
3467ad8694baSJoerg Roedel }
3468ad8694baSJoerg Roedel 
3469ad8694baSJoerg Roedel /****************************************************************************
3470ad8694baSJoerg Roedel  *
3471ad8694baSJoerg Roedel  * Parsing functions for the AMD IOMMU specific kernel command line
3472ad8694baSJoerg Roedel  * options.
3473ad8694baSJoerg Roedel  *
3474ad8694baSJoerg Roedel  ****************************************************************************/
3475ad8694baSJoerg Roedel 
3476ad8694baSJoerg Roedel static int __init parse_amd_iommu_dump(char *str)
3477ad8694baSJoerg Roedel {
3478ad8694baSJoerg Roedel 	amd_iommu_dump = true;
3479ad8694baSJoerg Roedel 
3480ad8694baSJoerg Roedel 	return 1;
3481ad8694baSJoerg Roedel }
3482ad8694baSJoerg Roedel 
3483ad8694baSJoerg Roedel static int __init parse_amd_iommu_intr(char *str)
3484ad8694baSJoerg Roedel {
3485ad8694baSJoerg Roedel 	for (; *str; ++str) {
3486ad8694baSJoerg Roedel 		if (strncmp(str, "legacy", 6) == 0) {
3487ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA;
3488ad8694baSJoerg Roedel 			break;
3489ad8694baSJoerg Roedel 		}
3490ad8694baSJoerg Roedel 		if (strncmp(str, "vapic", 5) == 0) {
3491ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC;
3492ad8694baSJoerg Roedel 			break;
3493ad8694baSJoerg Roedel 		}
3494ad8694baSJoerg Roedel 	}
3495ad8694baSJoerg Roedel 	return 1;
3496ad8694baSJoerg Roedel }
3497ad8694baSJoerg Roedel 
3498ad8694baSJoerg Roedel static int __init parse_amd_iommu_options(char *str)
3499ad8694baSJoerg Roedel {
3500d799a183SVasant Hegde 	if (!str)
3501d799a183SVasant Hegde 		return -EINVAL;
3502d799a183SVasant Hegde 
3503d799a183SVasant Hegde 	while (*str) {
35041d479f16SJohn Garry 		if (strncmp(str, "fullflush", 9) == 0) {
35051d479f16SJohn Garry 			pr_warn("amd_iommu=fullflush deprecated; use iommu.strict=1 instead\n");
3506308723e3SJohn Garry 			iommu_set_dma_strict();
3507d799a183SVasant Hegde 		} else if (strncmp(str, "force_enable", 12) == 0) {
3508b1e650dbSJoerg Roedel 			amd_iommu_force_enable = true;
3509d799a183SVasant Hegde 		} else if (strncmp(str, "off", 3) == 0) {
3510ad8694baSJoerg Roedel 			amd_iommu_disabled = true;
3511d799a183SVasant Hegde 		} else if (strncmp(str, "force_isolation", 15) == 0) {
3512ad8694baSJoerg Roedel 			amd_iommu_force_isolation = true;
3513d799a183SVasant Hegde 		} else if (strncmp(str, "pgtbl_v1", 8) == 0) {
3514d799a183SVasant Hegde 			amd_iommu_pgtable = AMD_IOMMU_V1;
3515d799a183SVasant Hegde 		} else if (strncmp(str, "pgtbl_v2", 8) == 0) {
3516d799a183SVasant Hegde 			amd_iommu_pgtable = AMD_IOMMU_V2;
351766419036SSuravee Suthikulpanit 		} else if (strncmp(str, "irtcachedis", 11) == 0) {
351866419036SSuravee Suthikulpanit 			amd_iommu_irtcachedis = true;
3519d799a183SVasant Hegde 		} else {
3520d799a183SVasant Hegde 			pr_notice("Unknown option - '%s'\n", str);
3521d799a183SVasant Hegde 		}
3522d799a183SVasant Hegde 
3523d799a183SVasant Hegde 		str += strcspn(str, ",");
3524d799a183SVasant Hegde 		while (*str == ',')
3525d799a183SVasant Hegde 			str++;
3526ad8694baSJoerg Roedel 	}
3527ad8694baSJoerg Roedel 
3528ad8694baSJoerg Roedel 	return 1;
3529ad8694baSJoerg Roedel }
3530ad8694baSJoerg Roedel 
3531ad8694baSJoerg Roedel static int __init parse_ivrs_ioapic(char *str)
3532ad8694baSJoerg Roedel {
3533bbe3a106SSuravee Suthikulpanit 	u32 seg = 0, bus, dev, fn;
35341198d231SKim Phillips 	int id, i;
3535bbe3a106SSuravee Suthikulpanit 	u32 devid;
3536ad8694baSJoerg Roedel 
35371198d231SKim Phillips 	if (sscanf(str, "=%d@%x:%x.%x", &id, &bus, &dev, &fn) == 4 ||
35381198d231SKim Phillips 	    sscanf(str, "=%d@%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5)
35391198d231SKim Phillips 		goto found;
35401198d231SKim Phillips 
35411198d231SKim Phillips 	if (sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn) == 4 ||
35421198d231SKim Phillips 	    sscanf(str, "[%d]=%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5) {
35431198d231SKim Phillips 		pr_warn("ivrs_ioapic%s option format deprecated; use ivrs_ioapic=%d@%04x:%02x:%02x.%d instead\n",
35441198d231SKim Phillips 			str, id, seg, bus, dev, fn);
35451198d231SKim Phillips 		goto found;
3546bbe3a106SSuravee Suthikulpanit 	}
3547ad8694baSJoerg Roedel 
35481198d231SKim Phillips 	pr_err("Invalid command line: ivrs_ioapic%s\n", str);
35491198d231SKim Phillips 	return 1;
35501198d231SKim Phillips 
35511198d231SKim Phillips found:
3552ad8694baSJoerg Roedel 	if (early_ioapic_map_size == EARLY_MAP_SIZE) {
3553ad8694baSJoerg Roedel 		pr_err("Early IOAPIC map overflow - ignoring ivrs_ioapic%s\n",
3554ad8694baSJoerg Roedel 			str);
3555ad8694baSJoerg Roedel 		return 1;
3556ad8694baSJoerg Roedel 	}
3557ad8694baSJoerg Roedel 
3558bbe3a106SSuravee Suthikulpanit 	devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn);
3559ad8694baSJoerg Roedel 
3560ad8694baSJoerg Roedel 	cmdline_maps			= true;
3561ad8694baSJoerg Roedel 	i				= early_ioapic_map_size++;
3562ad8694baSJoerg Roedel 	early_ioapic_map[i].id		= id;
3563ad8694baSJoerg Roedel 	early_ioapic_map[i].devid	= devid;
3564ad8694baSJoerg Roedel 	early_ioapic_map[i].cmd_line	= true;
3565ad8694baSJoerg Roedel 
3566ad8694baSJoerg Roedel 	return 1;
3567ad8694baSJoerg Roedel }
3568ad8694baSJoerg Roedel 
3569ad8694baSJoerg Roedel static int __init parse_ivrs_hpet(char *str)
3570ad8694baSJoerg Roedel {
3571bbe3a106SSuravee Suthikulpanit 	u32 seg = 0, bus, dev, fn;
35721198d231SKim Phillips 	int id, i;
3573bbe3a106SSuravee Suthikulpanit 	u32 devid;
3574ad8694baSJoerg Roedel 
35751198d231SKim Phillips 	if (sscanf(str, "=%d@%x:%x.%x", &id, &bus, &dev, &fn) == 4 ||
35761198d231SKim Phillips 	    sscanf(str, "=%d@%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5)
35771198d231SKim Phillips 		goto found;
35781198d231SKim Phillips 
35791198d231SKim Phillips 	if (sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn) == 4 ||
35801198d231SKim Phillips 	    sscanf(str, "[%d]=%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5) {
35811198d231SKim Phillips 		pr_warn("ivrs_hpet%s option format deprecated; use ivrs_hpet=%d@%04x:%02x:%02x.%d instead\n",
35821198d231SKim Phillips 			str, id, seg, bus, dev, fn);
35831198d231SKim Phillips 		goto found;
3584bbe3a106SSuravee Suthikulpanit 	}
3585ad8694baSJoerg Roedel 
35861198d231SKim Phillips 	pr_err("Invalid command line: ivrs_hpet%s\n", str);
35871198d231SKim Phillips 	return 1;
35881198d231SKim Phillips 
35891198d231SKim Phillips found:
3590ad8694baSJoerg Roedel 	if (early_hpet_map_size == EARLY_MAP_SIZE) {
3591ad8694baSJoerg Roedel 		pr_err("Early HPET map overflow - ignoring ivrs_hpet%s\n",
3592ad8694baSJoerg Roedel 			str);
3593ad8694baSJoerg Roedel 		return 1;
3594ad8694baSJoerg Roedel 	}
3595ad8694baSJoerg Roedel 
3596bbe3a106SSuravee Suthikulpanit 	devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn);
3597ad8694baSJoerg Roedel 
3598ad8694baSJoerg Roedel 	cmdline_maps			= true;
3599ad8694baSJoerg Roedel 	i				= early_hpet_map_size++;
3600ad8694baSJoerg Roedel 	early_hpet_map[i].id		= id;
3601ad8694baSJoerg Roedel 	early_hpet_map[i].devid		= devid;
3602ad8694baSJoerg Roedel 	early_hpet_map[i].cmd_line	= true;
3603ad8694baSJoerg Roedel 
3604ad8694baSJoerg Roedel 	return 1;
3605ad8694baSJoerg Roedel }
3606ad8694baSJoerg Roedel 
3607b6b26d86SGavrilov Ilia #define ACPIID_LEN (ACPIHID_UID_LEN + ACPIHID_HID_LEN)
3608b6b26d86SGavrilov Ilia 
3609ad8694baSJoerg Roedel static int __init parse_ivrs_acpihid(char *str)
3610ad8694baSJoerg Roedel {
3611bbe3a106SSuravee Suthikulpanit 	u32 seg = 0, bus, dev, fn;
36121198d231SKim Phillips 	char *hid, *uid, *p, *addr;
3613b6b26d86SGavrilov Ilia 	char acpiid[ACPIID_LEN] = {0};
36141198d231SKim Phillips 	int i;
3615ad8694baSJoerg Roedel 
36161198d231SKim Phillips 	addr = strchr(str, '@');
36171198d231SKim Phillips 	if (!addr) {
3618b6b26d86SGavrilov Ilia 		addr = strchr(str, '=');
3619b6b26d86SGavrilov Ilia 		if (!addr)
3620b6b26d86SGavrilov Ilia 			goto not_found;
3621b6b26d86SGavrilov Ilia 
3622b6b26d86SGavrilov Ilia 		++addr;
3623b6b26d86SGavrilov Ilia 
3624b6b26d86SGavrilov Ilia 		if (strlen(addr) > ACPIID_LEN)
3625b6b26d86SGavrilov Ilia 			goto not_found;
3626b6b26d86SGavrilov Ilia 
36271198d231SKim Phillips 		if (sscanf(str, "[%x:%x.%x]=%s", &bus, &dev, &fn, acpiid) == 4 ||
36281198d231SKim Phillips 		    sscanf(str, "[%x:%x:%x.%x]=%s", &seg, &bus, &dev, &fn, acpiid) == 5) {
36291198d231SKim Phillips 			pr_warn("ivrs_acpihid%s option format deprecated; use ivrs_acpihid=%s@%04x:%02x:%02x.%d instead\n",
36301198d231SKim Phillips 				str, acpiid, seg, bus, dev, fn);
36311198d231SKim Phillips 			goto found;
36321198d231SKim Phillips 		}
36331198d231SKim Phillips 		goto not_found;
36341198d231SKim Phillips 	}
36351198d231SKim Phillips 
36361198d231SKim Phillips 	/* We have the '@', make it the terminator to get just the acpiid */
36371198d231SKim Phillips 	*addr++ = 0;
36381198d231SKim Phillips 
3639b6b26d86SGavrilov Ilia 	if (strlen(str) > ACPIID_LEN + 1)
3640b6b26d86SGavrilov Ilia 		goto not_found;
3641b6b26d86SGavrilov Ilia 
36421198d231SKim Phillips 	if (sscanf(str, "=%s", acpiid) != 1)
36431198d231SKim Phillips 		goto not_found;
36441198d231SKim Phillips 
36451198d231SKim Phillips 	if (sscanf(addr, "%x:%x.%x", &bus, &dev, &fn) == 3 ||
36461198d231SKim Phillips 	    sscanf(addr, "%x:%x:%x.%x", &seg, &bus, &dev, &fn) == 4)
36471198d231SKim Phillips 		goto found;
36481198d231SKim Phillips 
36491198d231SKim Phillips not_found:
36501198d231SKim Phillips 	pr_err("Invalid command line: ivrs_acpihid%s\n", str);
3651ad8694baSJoerg Roedel 	return 1;
3652ad8694baSJoerg Roedel 
36531198d231SKim Phillips found:
3654ad8694baSJoerg Roedel 	p = acpiid;
3655ad8694baSJoerg Roedel 	hid = strsep(&p, ":");
3656ad8694baSJoerg Roedel 	uid = p;
3657ad8694baSJoerg Roedel 
3658ad8694baSJoerg Roedel 	if (!hid || !(*hid) || !uid) {
3659ad8694baSJoerg Roedel 		pr_err("Invalid command line: hid or uid\n");
3660ad8694baSJoerg Roedel 		return 1;
3661ad8694baSJoerg Roedel 	}
3662ad8694baSJoerg Roedel 
36635f18e9f8SKim Phillips 	/*
36645f18e9f8SKim Phillips 	 * Ignore leading zeroes after ':', so e.g., AMDI0095:00
36655f18e9f8SKim Phillips 	 * will match AMDI0095:0 in the second strcmp in acpi_dev_hid_uid_match
36665f18e9f8SKim Phillips 	 */
36675f18e9f8SKim Phillips 	while (*uid == '0' && *(uid + 1))
36685f18e9f8SKim Phillips 		uid++;
36695f18e9f8SKim Phillips 
3670ad8694baSJoerg Roedel 	i = early_acpihid_map_size++;
3671ad8694baSJoerg Roedel 	memcpy(early_acpihid_map[i].hid, hid, strlen(hid));
3672ad8694baSJoerg Roedel 	memcpy(early_acpihid_map[i].uid, uid, strlen(uid));
3673bbe3a106SSuravee Suthikulpanit 	early_acpihid_map[i].devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn);
3674ad8694baSJoerg Roedel 	early_acpihid_map[i].cmd_line	= true;
3675ad8694baSJoerg Roedel 
3676ad8694baSJoerg Roedel 	return 1;
3677ad8694baSJoerg Roedel }
3678ad8694baSJoerg Roedel 
3679ad8694baSJoerg Roedel __setup("amd_iommu_dump",	parse_amd_iommu_dump);
3680ad8694baSJoerg Roedel __setup("amd_iommu=",		parse_amd_iommu_options);
3681ad8694baSJoerg Roedel __setup("amd_iommu_intr=",	parse_amd_iommu_intr);
3682ad8694baSJoerg Roedel __setup("ivrs_ioapic",		parse_ivrs_ioapic);
3683ad8694baSJoerg Roedel __setup("ivrs_hpet",		parse_ivrs_hpet);
3684ad8694baSJoerg Roedel __setup("ivrs_acpihid",		parse_ivrs_acpihid);
3685ad8694baSJoerg Roedel 
3686ad8694baSJoerg Roedel bool amd_iommu_v2_supported(void)
3687ad8694baSJoerg Roedel {
3688f5944964SVasant Hegde 	/* CPU page table size should match IOMMU guest page table size */
3689f5944964SVasant Hegde 	if (cpu_feature_enabled(X86_FEATURE_LA57) &&
3690f5944964SVasant Hegde 	    amd_iommu_gpt_level != PAGE_MODE_5_LEVEL)
3691f5944964SVasant Hegde 		return false;
3692f5944964SVasant Hegde 
369330315e71SSuravee Suthikulpanit 	/*
369430315e71SSuravee Suthikulpanit 	 * Since DTE[Mode]=0 is prohibited on SNP-enabled system
369530315e71SSuravee Suthikulpanit 	 * (i.e. EFR[SNPSup]=1), IOMMUv2 page table cannot be used without
369630315e71SSuravee Suthikulpanit 	 * setting up IOMMUv1 page table.
369730315e71SSuravee Suthikulpanit 	 */
369830315e71SSuravee Suthikulpanit 	return amd_iommu_v2_present && !amd_iommu_snp_en;
3699ad8694baSJoerg Roedel }
3700ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_v2_supported);
3701ad8694baSJoerg Roedel 
3702ad8694baSJoerg Roedel struct amd_iommu *get_amd_iommu(unsigned int idx)
3703ad8694baSJoerg Roedel {
3704ad8694baSJoerg Roedel 	unsigned int i = 0;
3705ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
3706ad8694baSJoerg Roedel 
3707ad8694baSJoerg Roedel 	for_each_iommu(iommu)
3708ad8694baSJoerg Roedel 		if (i++ == idx)
3709ad8694baSJoerg Roedel 			return iommu;
3710ad8694baSJoerg Roedel 	return NULL;
3711ad8694baSJoerg Roedel }
3712ad8694baSJoerg Roedel 
3713ad8694baSJoerg Roedel /****************************************************************************
3714ad8694baSJoerg Roedel  *
3715ad8694baSJoerg Roedel  * IOMMU EFR Performance Counter support functionality. This code allows
3716ad8694baSJoerg Roedel  * access to the IOMMU PC functionality.
3717ad8694baSJoerg Roedel  *
3718ad8694baSJoerg Roedel  ****************************************************************************/
3719ad8694baSJoerg Roedel 
3720ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_banks(unsigned int idx)
3721ad8694baSJoerg Roedel {
3722ad8694baSJoerg Roedel 	struct amd_iommu *iommu = get_amd_iommu(idx);
3723ad8694baSJoerg Roedel 
3724ad8694baSJoerg Roedel 	if (iommu)
3725ad8694baSJoerg Roedel 		return iommu->max_banks;
3726ad8694baSJoerg Roedel 
3727ad8694baSJoerg Roedel 	return 0;
3728ad8694baSJoerg Roedel }
3729ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_banks);
3730ad8694baSJoerg Roedel 
3731ad8694baSJoerg Roedel bool amd_iommu_pc_supported(void)
3732ad8694baSJoerg Roedel {
3733ad8694baSJoerg Roedel 	return amd_iommu_pc_present;
3734ad8694baSJoerg Roedel }
3735ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_supported);
3736ad8694baSJoerg Roedel 
3737ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_counters(unsigned int idx)
3738ad8694baSJoerg Roedel {
3739ad8694baSJoerg Roedel 	struct amd_iommu *iommu = get_amd_iommu(idx);
3740ad8694baSJoerg Roedel 
3741ad8694baSJoerg Roedel 	if (iommu)
3742ad8694baSJoerg Roedel 		return iommu->max_counters;
3743ad8694baSJoerg Roedel 
3744ad8694baSJoerg Roedel 	return 0;
3745ad8694baSJoerg Roedel }
3746ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_counters);
3747ad8694baSJoerg Roedel 
3748ad8694baSJoerg Roedel static int iommu_pc_get_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr,
3749ad8694baSJoerg Roedel 				u8 fxn, u64 *value, bool is_write)
3750ad8694baSJoerg Roedel {
3751ad8694baSJoerg Roedel 	u32 offset;
3752ad8694baSJoerg Roedel 	u32 max_offset_lim;
3753ad8694baSJoerg Roedel 
3754ad8694baSJoerg Roedel 	/* Make sure the IOMMU PC resource is available */
3755ad8694baSJoerg Roedel 	if (!amd_iommu_pc_present)
3756ad8694baSJoerg Roedel 		return -ENODEV;
3757ad8694baSJoerg Roedel 
3758ad8694baSJoerg Roedel 	/* Check for valid iommu and pc register indexing */
3759ad8694baSJoerg Roedel 	if (WARN_ON(!iommu || (fxn > 0x28) || (fxn & 7)))
3760ad8694baSJoerg Roedel 		return -ENODEV;
3761ad8694baSJoerg Roedel 
3762ad8694baSJoerg Roedel 	offset = (u32)(((0x40 | bank) << 12) | (cntr << 8) | fxn);
3763ad8694baSJoerg Roedel 
3764ad8694baSJoerg Roedel 	/* Limit the offset to the hw defined mmio region aperture */
3765ad8694baSJoerg Roedel 	max_offset_lim = (u32)(((0x40 | iommu->max_banks) << 12) |
3766ad8694baSJoerg Roedel 				(iommu->max_counters << 8) | 0x28);
3767ad8694baSJoerg Roedel 	if ((offset < MMIO_CNTR_REG_OFFSET) ||
3768ad8694baSJoerg Roedel 	    (offset > max_offset_lim))
3769ad8694baSJoerg Roedel 		return -EINVAL;
3770ad8694baSJoerg Roedel 
3771ad8694baSJoerg Roedel 	if (is_write) {
3772ad8694baSJoerg Roedel 		u64 val = *value & GENMASK_ULL(47, 0);
3773ad8694baSJoerg Roedel 
3774ad8694baSJoerg Roedel 		writel((u32)val, iommu->mmio_base + offset);
3775ad8694baSJoerg Roedel 		writel((val >> 32), iommu->mmio_base + offset + 4);
3776ad8694baSJoerg Roedel 	} else {
3777ad8694baSJoerg Roedel 		*value = readl(iommu->mmio_base + offset + 4);
3778ad8694baSJoerg Roedel 		*value <<= 32;
3779ad8694baSJoerg Roedel 		*value |= readl(iommu->mmio_base + offset);
3780ad8694baSJoerg Roedel 		*value &= GENMASK_ULL(47, 0);
3781ad8694baSJoerg Roedel 	}
3782ad8694baSJoerg Roedel 
3783ad8694baSJoerg Roedel 	return 0;
3784ad8694baSJoerg Roedel }
3785ad8694baSJoerg Roedel 
3786ad8694baSJoerg Roedel int amd_iommu_pc_get_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value)
3787ad8694baSJoerg Roedel {
3788ad8694baSJoerg Roedel 	if (!iommu)
3789ad8694baSJoerg Roedel 		return -EINVAL;
3790ad8694baSJoerg Roedel 
3791ad8694baSJoerg Roedel 	return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, false);
3792ad8694baSJoerg Roedel }
3793ad8694baSJoerg Roedel 
3794ad8694baSJoerg Roedel int amd_iommu_pc_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value)
3795ad8694baSJoerg Roedel {
3796ad8694baSJoerg Roedel 	if (!iommu)
3797ad8694baSJoerg Roedel 		return -EINVAL;
3798ad8694baSJoerg Roedel 
3799ad8694baSJoerg Roedel 	return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, true);
3800ad8694baSJoerg Roedel }
3801fb2accadSBrijesh Singh 
3802fb2accadSBrijesh Singh #ifdef CONFIG_AMD_MEM_ENCRYPT
3803fb2accadSBrijesh Singh int amd_iommu_snp_enable(void)
3804fb2accadSBrijesh Singh {
3805fb2accadSBrijesh Singh 	/*
3806fb2accadSBrijesh Singh 	 * The SNP support requires that IOMMU must be enabled, and is
3807fb2accadSBrijesh Singh 	 * not configured in the passthrough mode.
3808fb2accadSBrijesh Singh 	 */
3809fb2accadSBrijesh Singh 	if (no_iommu || iommu_default_passthrough()) {
3810fb2accadSBrijesh Singh 		pr_err("SNP: IOMMU is disabled or configured in passthrough mode, SNP cannot be supported");
3811fb2accadSBrijesh Singh 		return -EINVAL;
3812fb2accadSBrijesh Singh 	}
3813fb2accadSBrijesh Singh 
3814fb2accadSBrijesh Singh 	/*
3815fb2accadSBrijesh Singh 	 * Prevent enabling SNP after IOMMU_ENABLED state because this process
3816fb2accadSBrijesh Singh 	 * affect how IOMMU driver sets up data structures and configures
3817fb2accadSBrijesh Singh 	 * IOMMU hardware.
3818fb2accadSBrijesh Singh 	 */
3819fb2accadSBrijesh Singh 	if (init_state > IOMMU_ENABLED) {
3820fb2accadSBrijesh Singh 		pr_err("SNP: Too late to enable SNP for IOMMU.\n");
3821fb2accadSBrijesh Singh 		return -EINVAL;
3822fb2accadSBrijesh Singh 	}
3823fb2accadSBrijesh Singh 
3824fb2accadSBrijesh Singh 	amd_iommu_snp_en = check_feature_on_all_iommus(FEATURE_SNP);
3825fb2accadSBrijesh Singh 	if (!amd_iommu_snp_en)
3826fb2accadSBrijesh Singh 		return -EINVAL;
3827fb2accadSBrijesh Singh 
3828fb2accadSBrijesh Singh 	pr_info("SNP enabled\n");
3829fb2accadSBrijesh Singh 
3830fb2accadSBrijesh Singh 	/* Enforce IOMMU v1 pagetable when SNP is enabled. */
3831fb2accadSBrijesh Singh 	if (amd_iommu_pgtable != AMD_IOMMU_V1) {
3832fb2accadSBrijesh Singh 		pr_warn("Force to using AMD IOMMU v1 page table due to SNP\n");
3833fb2accadSBrijesh Singh 		amd_iommu_pgtable = AMD_IOMMU_V1;
3834fb2accadSBrijesh Singh 	}
3835fb2accadSBrijesh Singh 
3836fb2accadSBrijesh Singh 	return 0;
3837fb2accadSBrijesh Singh }
3838fb2accadSBrijesh Singh #endif
3839