xref: /openbmc/linux/drivers/iommu/amd/init.c (revision b36a5b0f)
1ad8694baSJoerg Roedel // SPDX-License-Identifier: GPL-2.0-only
2ad8694baSJoerg Roedel /*
3ad8694baSJoerg Roedel  * Copyright (C) 2007-2010 Advanced Micro Devices, Inc.
4ad8694baSJoerg Roedel  * Author: Joerg Roedel <jroedel@suse.de>
5ad8694baSJoerg Roedel  *         Leo Duran <leo.duran@amd.com>
6ad8694baSJoerg Roedel  */
7ad8694baSJoerg Roedel 
8ad8694baSJoerg Roedel #define pr_fmt(fmt)     "AMD-Vi: " fmt
9ad8694baSJoerg Roedel #define dev_fmt(fmt)    pr_fmt(fmt)
10ad8694baSJoerg Roedel 
11ad8694baSJoerg Roedel #include <linux/pci.h>
12ad8694baSJoerg Roedel #include <linux/acpi.h>
13ad8694baSJoerg Roedel #include <linux/list.h>
14ad8694baSJoerg Roedel #include <linux/bitmap.h>
15ad8694baSJoerg Roedel #include <linux/slab.h>
16ad8694baSJoerg Roedel #include <linux/syscore_ops.h>
17ad8694baSJoerg Roedel #include <linux/interrupt.h>
18ad8694baSJoerg Roedel #include <linux/msi.h>
19d1adcfbbSDavid Woodhouse #include <linux/irq.h>
20ad8694baSJoerg Roedel #include <linux/amd-iommu.h>
21ad8694baSJoerg Roedel #include <linux/export.h>
22ad8694baSJoerg Roedel #include <linux/kmemleak.h>
2332cb4d02STom Lendacky #include <linux/cc_platform.h>
249b45a773SJoerg Roedel #include <linux/iopoll.h>
25ad8694baSJoerg Roedel #include <asm/pci-direct.h>
26ad8694baSJoerg Roedel #include <asm/iommu.h>
27ad8694baSJoerg Roedel #include <asm/apic.h>
28ad8694baSJoerg Roedel #include <asm/gart.h>
29ad8694baSJoerg Roedel #include <asm/x86_init.h>
30ad8694baSJoerg Roedel #include <asm/io_apic.h>
31ad8694baSJoerg Roedel #include <asm/irq_remapping.h>
326d39bdeeSSuravee Suthikulpanit #include <asm/set_memory.h>
33ad8694baSJoerg Roedel 
34ad8694baSJoerg Roedel #include <linux/crash_dump.h>
35ad8694baSJoerg Roedel 
36ad8694baSJoerg Roedel #include "amd_iommu.h"
37ad8694baSJoerg Roedel #include "../irq_remapping.h"
38ad8694baSJoerg Roedel 
39ad8694baSJoerg Roedel /*
40ad8694baSJoerg Roedel  * definitions for the ACPI scanning code
41ad8694baSJoerg Roedel  */
42ad8694baSJoerg Roedel #define IVRS_HEADER_LENGTH 48
43ad8694baSJoerg Roedel 
44ad8694baSJoerg Roedel #define ACPI_IVHD_TYPE_MAX_SUPPORTED	0x40
45ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_ALL              0x20
46ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE                  0x21
47ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_RANGE            0x22
48ad8694baSJoerg Roedel 
49ad8694baSJoerg Roedel #define IVHD_DEV_ALL                    0x01
50ad8694baSJoerg Roedel #define IVHD_DEV_SELECT                 0x02
51ad8694baSJoerg Roedel #define IVHD_DEV_SELECT_RANGE_START     0x03
52ad8694baSJoerg Roedel #define IVHD_DEV_RANGE_END              0x04
53ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS                  0x42
54ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS_RANGE            0x43
55ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT             0x46
56ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT_RANGE       0x47
57ad8694baSJoerg Roedel #define IVHD_DEV_SPECIAL		0x48
58ad8694baSJoerg Roedel #define IVHD_DEV_ACPI_HID		0xf0
59ad8694baSJoerg Roedel 
60ad8694baSJoerg Roedel #define UID_NOT_PRESENT                 0
61ad8694baSJoerg Roedel #define UID_IS_INTEGER                  1
62ad8694baSJoerg Roedel #define UID_IS_CHARACTER                2
63ad8694baSJoerg Roedel 
64ad8694baSJoerg Roedel #define IVHD_SPECIAL_IOAPIC		1
65ad8694baSJoerg Roedel #define IVHD_SPECIAL_HPET		2
66ad8694baSJoerg Roedel 
67ad8694baSJoerg Roedel #define IVHD_FLAG_HT_TUN_EN_MASK        0x01
68ad8694baSJoerg Roedel #define IVHD_FLAG_PASSPW_EN_MASK        0x02
69ad8694baSJoerg Roedel #define IVHD_FLAG_RESPASSPW_EN_MASK     0x04
70ad8694baSJoerg Roedel #define IVHD_FLAG_ISOC_EN_MASK          0x08
71ad8694baSJoerg Roedel 
72ad8694baSJoerg Roedel #define IVMD_FLAG_EXCL_RANGE            0x08
73ad8694baSJoerg Roedel #define IVMD_FLAG_IW                    0x04
74ad8694baSJoerg Roedel #define IVMD_FLAG_IR                    0x02
75ad8694baSJoerg Roedel #define IVMD_FLAG_UNITY_MAP             0x01
76ad8694baSJoerg Roedel 
77ad8694baSJoerg Roedel #define ACPI_DEVFLAG_INITPASS           0x01
78ad8694baSJoerg Roedel #define ACPI_DEVFLAG_EXTINT             0x02
79ad8694baSJoerg Roedel #define ACPI_DEVFLAG_NMI                0x04
80ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT1            0x10
81ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT2            0x20
82ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT0              0x40
83ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT1              0x80
84ad8694baSJoerg Roedel #define ACPI_DEVFLAG_ATSDIS             0x10000000
85ad8694baSJoerg Roedel 
8642bb5aa0SJoerg Roedel #define LOOP_TIMEOUT	2000000
87bbe3a106SSuravee Suthikulpanit 
88bbe3a106SSuravee Suthikulpanit #define IVRS_GET_SBDF_ID(seg, bus, dev, fd)	(((seg & 0xffff) << 16) | ((bus & 0xff) << 8) \
89bbe3a106SSuravee Suthikulpanit 						 | ((dev & 0x1f) << 3) | (fn & 0x7))
90bbe3a106SSuravee Suthikulpanit 
91ad8694baSJoerg Roedel /*
92ad8694baSJoerg Roedel  * ACPI table definitions
93ad8694baSJoerg Roedel  *
94ad8694baSJoerg Roedel  * These data structures are laid over the table to parse the important values
95ad8694baSJoerg Roedel  * out of it.
96ad8694baSJoerg Roedel  */
97ad8694baSJoerg Roedel 
98ad8694baSJoerg Roedel extern const struct iommu_ops amd_iommu_ops;
99ad8694baSJoerg Roedel 
100ad8694baSJoerg Roedel /*
101ad8694baSJoerg Roedel  * structure describing one IOMMU in the ACPI table. Typically followed by one
102ad8694baSJoerg Roedel  * or more ivhd_entrys.
103ad8694baSJoerg Roedel  */
104ad8694baSJoerg Roedel struct ivhd_header {
105ad8694baSJoerg Roedel 	u8 type;
106ad8694baSJoerg Roedel 	u8 flags;
107ad8694baSJoerg Roedel 	u16 length;
108ad8694baSJoerg Roedel 	u16 devid;
109ad8694baSJoerg Roedel 	u16 cap_ptr;
110ad8694baSJoerg Roedel 	u64 mmio_phys;
111ad8694baSJoerg Roedel 	u16 pci_seg;
112ad8694baSJoerg Roedel 	u16 info;
113ad8694baSJoerg Roedel 	u32 efr_attr;
114ad8694baSJoerg Roedel 
115ad8694baSJoerg Roedel 	/* Following only valid on IVHD type 11h and 40h */
116ad8694baSJoerg Roedel 	u64 efr_reg; /* Exact copy of MMIO_EXT_FEATURES */
117ad8694baSJoerg Roedel 	u64 res;
118ad8694baSJoerg Roedel } __attribute__((packed));
119ad8694baSJoerg Roedel 
120ad8694baSJoerg Roedel /*
121ad8694baSJoerg Roedel  * A device entry describing which devices a specific IOMMU translates and
122ad8694baSJoerg Roedel  * which requestor ids they use.
123ad8694baSJoerg Roedel  */
124ad8694baSJoerg Roedel struct ivhd_entry {
125ad8694baSJoerg Roedel 	u8 type;
126ad8694baSJoerg Roedel 	u16 devid;
127ad8694baSJoerg Roedel 	u8 flags;
12843d83af8SKees Cook 	struct_group(ext_hid,
129ad8694baSJoerg Roedel 		u32 ext;
130ad8694baSJoerg Roedel 		u32 hidh;
13143d83af8SKees Cook 	);
132ad8694baSJoerg Roedel 	u64 cid;
133ad8694baSJoerg Roedel 	u8 uidf;
134ad8694baSJoerg Roedel 	u8 uidl;
135ad8694baSJoerg Roedel 	u8 uid;
136ad8694baSJoerg Roedel } __attribute__((packed));
137ad8694baSJoerg Roedel 
138ad8694baSJoerg Roedel /*
139ad8694baSJoerg Roedel  * An AMD IOMMU memory definition structure. It defines things like exclusion
140ad8694baSJoerg Roedel  * ranges for devices and regions that should be unity mapped.
141ad8694baSJoerg Roedel  */
142ad8694baSJoerg Roedel struct ivmd_header {
143ad8694baSJoerg Roedel 	u8 type;
144ad8694baSJoerg Roedel 	u8 flags;
145ad8694baSJoerg Roedel 	u16 length;
146ad8694baSJoerg Roedel 	u16 devid;
147ad8694baSJoerg Roedel 	u16 aux;
148b618ae62SVasant Hegde 	u16 pci_seg;
149b618ae62SVasant Hegde 	u8  resv[6];
150ad8694baSJoerg Roedel 	u64 range_start;
151ad8694baSJoerg Roedel 	u64 range_length;
152ad8694baSJoerg Roedel } __attribute__((packed));
153ad8694baSJoerg Roedel 
154ad8694baSJoerg Roedel bool amd_iommu_dump;
155ad8694baSJoerg Roedel bool amd_iommu_irq_remap __read_mostly;
156ad8694baSJoerg Roedel 
15789c9a09cSSuravee Suthikulpanit enum io_pgtable_fmt amd_iommu_pgtable = AMD_IOMMU_V1;
15889c9a09cSSuravee Suthikulpanit 
159ad8694baSJoerg Roedel int amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC;
160ad8694baSJoerg Roedel static int amd_iommu_xt_mode = IRQ_REMAP_XAPIC_MODE;
161ad8694baSJoerg Roedel 
162ad8694baSJoerg Roedel static bool amd_iommu_detected;
163b1e650dbSJoerg Roedel static bool amd_iommu_disabled __initdata;
164b1e650dbSJoerg Roedel static bool amd_iommu_force_enable __initdata;
165ad8694baSJoerg Roedel static int amd_iommu_target_ivhd_type;
166ad8694baSJoerg Roedel 
167404ec4e4SVasant Hegde LIST_HEAD(amd_iommu_pci_seg_list);	/* list of all PCI segments */
168ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_list);		/* list of all AMD IOMMUs in the
169ad8694baSJoerg Roedel 					   system */
170ad8694baSJoerg Roedel 
171ad8694baSJoerg Roedel /* Array to assign indices to IOMMUs*/
172ad8694baSJoerg Roedel struct amd_iommu *amd_iommus[MAX_IOMMUS];
173ad8694baSJoerg Roedel 
174ad8694baSJoerg Roedel /* Number of IOMMUs present in the system */
175ad8694baSJoerg Roedel static int amd_iommus_present;
176ad8694baSJoerg Roedel 
177ad8694baSJoerg Roedel /* IOMMUs have a non-present cache? */
178ad8694baSJoerg Roedel bool amd_iommu_np_cache __read_mostly;
179ad8694baSJoerg Roedel bool amd_iommu_iotlb_sup __read_mostly = true;
180ad8694baSJoerg Roedel 
181ad8694baSJoerg Roedel u32 amd_iommu_max_pasid __read_mostly = ~0;
182ad8694baSJoerg Roedel 
183ad8694baSJoerg Roedel bool amd_iommu_v2_present __read_mostly;
184ad8694baSJoerg Roedel static bool amd_iommu_pc_present __read_mostly;
185f1ca7071SMario Limonciello bool amdr_ivrs_remap_support __read_mostly;
186ad8694baSJoerg Roedel 
187ad8694baSJoerg Roedel bool amd_iommu_force_isolation __read_mostly;
188ad8694baSJoerg Roedel 
189ad8694baSJoerg Roedel /*
190ad8694baSJoerg Roedel  * AMD IOMMU allows up to 2^16 different protection domains. This is a bitmap
191ad8694baSJoerg Roedel  * to know which ones are already in use.
192ad8694baSJoerg Roedel  */
193ad8694baSJoerg Roedel unsigned long *amd_iommu_pd_alloc_bitmap;
194ad8694baSJoerg Roedel 
195ad8694baSJoerg Roedel enum iommu_init_state {
196ad8694baSJoerg Roedel 	IOMMU_START_STATE,
197ad8694baSJoerg Roedel 	IOMMU_IVRS_DETECTED,
198ad8694baSJoerg Roedel 	IOMMU_ACPI_FINISHED,
199ad8694baSJoerg Roedel 	IOMMU_ENABLED,
200ad8694baSJoerg Roedel 	IOMMU_PCI_INIT,
201ad8694baSJoerg Roedel 	IOMMU_INTERRUPTS_EN,
202ad8694baSJoerg Roedel 	IOMMU_INITIALIZED,
203ad8694baSJoerg Roedel 	IOMMU_NOT_FOUND,
204ad8694baSJoerg Roedel 	IOMMU_INIT_ERROR,
205ad8694baSJoerg Roedel 	IOMMU_CMDLINE_DISABLED,
206ad8694baSJoerg Roedel };
207ad8694baSJoerg Roedel 
208ad8694baSJoerg Roedel /* Early ioapic and hpet maps from kernel command line */
209ad8694baSJoerg Roedel #define EARLY_MAP_SIZE		4
210ad8694baSJoerg Roedel static struct devid_map __initdata early_ioapic_map[EARLY_MAP_SIZE];
211ad8694baSJoerg Roedel static struct devid_map __initdata early_hpet_map[EARLY_MAP_SIZE];
212ad8694baSJoerg Roedel static struct acpihid_map_entry __initdata early_acpihid_map[EARLY_MAP_SIZE];
213ad8694baSJoerg Roedel 
214ad8694baSJoerg Roedel static int __initdata early_ioapic_map_size;
215ad8694baSJoerg Roedel static int __initdata early_hpet_map_size;
216ad8694baSJoerg Roedel static int __initdata early_acpihid_map_size;
217ad8694baSJoerg Roedel 
218ad8694baSJoerg Roedel static bool __initdata cmdline_maps;
219ad8694baSJoerg Roedel 
220ad8694baSJoerg Roedel static enum iommu_init_state init_state = IOMMU_START_STATE;
221ad8694baSJoerg Roedel 
222ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void);
223ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state);
2241ab5a153SSuravee Suthikulpanit static void init_device_table_dma(struct amd_iommu_pci_seg *pci_seg);
225ad8694baSJoerg Roedel 
226ad8694baSJoerg Roedel static bool amd_iommu_pre_enabled = true;
227ad8694baSJoerg Roedel 
228a44092e3SSuravee Suthikulpanit static u32 amd_iommu_ivinfo __initdata;
229a44092e3SSuravee Suthikulpanit 
230ad8694baSJoerg Roedel bool translation_pre_enabled(struct amd_iommu *iommu)
231ad8694baSJoerg Roedel {
232ad8694baSJoerg Roedel 	return (iommu->flags & AMD_IOMMU_FLAG_TRANS_PRE_ENABLED);
233ad8694baSJoerg Roedel }
234ad8694baSJoerg Roedel 
235ad8694baSJoerg Roedel static void clear_translation_pre_enabled(struct amd_iommu *iommu)
236ad8694baSJoerg Roedel {
237ad8694baSJoerg Roedel 	iommu->flags &= ~AMD_IOMMU_FLAG_TRANS_PRE_ENABLED;
238ad8694baSJoerg Roedel }
239ad8694baSJoerg Roedel 
240ad8694baSJoerg Roedel static void init_translation_status(struct amd_iommu *iommu)
241ad8694baSJoerg Roedel {
242ad8694baSJoerg Roedel 	u64 ctrl;
243ad8694baSJoerg Roedel 
244ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET);
245ad8694baSJoerg Roedel 	if (ctrl & (1<<CONTROL_IOMMU_EN))
246ad8694baSJoerg Roedel 		iommu->flags |= AMD_IOMMU_FLAG_TRANS_PRE_ENABLED;
247ad8694baSJoerg Roedel }
248ad8694baSJoerg Roedel 
249401360ecSSuravee Suthikulpanit static inline unsigned long tbl_size(int entry_size, int last_bdf)
250ad8694baSJoerg Roedel {
251ad8694baSJoerg Roedel 	unsigned shift = PAGE_SHIFT +
252401360ecSSuravee Suthikulpanit 			 get_order((last_bdf + 1) * entry_size);
253ad8694baSJoerg Roedel 
254ad8694baSJoerg Roedel 	return 1UL << shift;
255ad8694baSJoerg Roedel }
256ad8694baSJoerg Roedel 
257ad8694baSJoerg Roedel int amd_iommu_get_num_iommus(void)
258ad8694baSJoerg Roedel {
259ad8694baSJoerg Roedel 	return amd_iommus_present;
260ad8694baSJoerg Roedel }
261ad8694baSJoerg Roedel 
262c3811a50SWei Huang #ifdef CONFIG_IRQ_REMAP
263c3811a50SWei Huang static bool check_feature_on_all_iommus(u64 mask)
264c3811a50SWei Huang {
265c3811a50SWei Huang 	bool ret = false;
266c3811a50SWei Huang 	struct amd_iommu *iommu;
267c3811a50SWei Huang 
268c3811a50SWei Huang 	for_each_iommu(iommu) {
269c3811a50SWei Huang 		ret = iommu_feature(iommu, mask);
270c3811a50SWei Huang 		if (!ret)
271c3811a50SWei Huang 			return false;
272c3811a50SWei Huang 	}
273c3811a50SWei Huang 
274c3811a50SWei Huang 	return true;
275c3811a50SWei Huang }
276c3811a50SWei Huang #endif
277c3811a50SWei Huang 
278a44092e3SSuravee Suthikulpanit /*
279a44092e3SSuravee Suthikulpanit  * For IVHD type 0x11/0x40, EFR is also available via IVHD.
280a44092e3SSuravee Suthikulpanit  * Default to IVHD EFR since it is available sooner
281a44092e3SSuravee Suthikulpanit  * (i.e. before PCI init).
282a44092e3SSuravee Suthikulpanit  */
283a44092e3SSuravee Suthikulpanit static void __init early_iommu_features_init(struct amd_iommu *iommu,
284a44092e3SSuravee Suthikulpanit 					     struct ivhd_header *h)
285a44092e3SSuravee Suthikulpanit {
286a44092e3SSuravee Suthikulpanit 	if (amd_iommu_ivinfo & IOMMU_IVINFO_EFRSUP)
287a44092e3SSuravee Suthikulpanit 		iommu->features = h->efr_reg;
288f1ca7071SMario Limonciello 	if (amd_iommu_ivinfo & IOMMU_IVINFO_DMA_REMAP)
289f1ca7071SMario Limonciello 		amdr_ivrs_remap_support = true;
290a44092e3SSuravee Suthikulpanit }
291a44092e3SSuravee Suthikulpanit 
292ad8694baSJoerg Roedel /* Access to l1 and l2 indexed register spaces */
293ad8694baSJoerg Roedel 
294ad8694baSJoerg Roedel static u32 iommu_read_l1(struct amd_iommu *iommu, u16 l1, u8 address)
295ad8694baSJoerg Roedel {
296ad8694baSJoerg Roedel 	u32 val;
297ad8694baSJoerg Roedel 
298ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16));
299ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, 0xfc, &val);
300ad8694baSJoerg Roedel 	return val;
301ad8694baSJoerg Roedel }
302ad8694baSJoerg Roedel 
303ad8694baSJoerg Roedel static void iommu_write_l1(struct amd_iommu *iommu, u16 l1, u8 address, u32 val)
304ad8694baSJoerg Roedel {
305ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16 | 1 << 31));
306ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xfc, val);
307ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16));
308ad8694baSJoerg Roedel }
309ad8694baSJoerg Roedel 
310ad8694baSJoerg Roedel static u32 iommu_read_l2(struct amd_iommu *iommu, u8 address)
311ad8694baSJoerg Roedel {
312ad8694baSJoerg Roedel 	u32 val;
313ad8694baSJoerg Roedel 
314ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, address);
315ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, 0xf4, &val);
316ad8694baSJoerg Roedel 	return val;
317ad8694baSJoerg Roedel }
318ad8694baSJoerg Roedel 
319ad8694baSJoerg Roedel static void iommu_write_l2(struct amd_iommu *iommu, u8 address, u32 val)
320ad8694baSJoerg Roedel {
321ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, (address | 1 << 8));
322ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf4, val);
323ad8694baSJoerg Roedel }
324ad8694baSJoerg Roedel 
325ad8694baSJoerg Roedel /****************************************************************************
326ad8694baSJoerg Roedel  *
327ad8694baSJoerg Roedel  * AMD IOMMU MMIO register space handling functions
328ad8694baSJoerg Roedel  *
329ad8694baSJoerg Roedel  * These functions are used to program the IOMMU device registers in
330ad8694baSJoerg Roedel  * MMIO space required for that driver.
331ad8694baSJoerg Roedel  *
332ad8694baSJoerg Roedel  ****************************************************************************/
333ad8694baSJoerg Roedel 
334ad8694baSJoerg Roedel /*
335ad8694baSJoerg Roedel  * This function set the exclusion range in the IOMMU. DMA accesses to the
336ad8694baSJoerg Roedel  * exclusion range are passed through untranslated
337ad8694baSJoerg Roedel  */
338ad8694baSJoerg Roedel static void iommu_set_exclusion_range(struct amd_iommu *iommu)
339ad8694baSJoerg Roedel {
340ad8694baSJoerg Roedel 	u64 start = iommu->exclusion_start & PAGE_MASK;
341ad8694baSJoerg Roedel 	u64 limit = (start + iommu->exclusion_length - 1) & PAGE_MASK;
342ad8694baSJoerg Roedel 	u64 entry;
343ad8694baSJoerg Roedel 
344ad8694baSJoerg Roedel 	if (!iommu->exclusion_start)
345ad8694baSJoerg Roedel 		return;
346ad8694baSJoerg Roedel 
347ad8694baSJoerg Roedel 	entry = start | MMIO_EXCL_ENABLE_MASK;
348ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET,
349ad8694baSJoerg Roedel 			&entry, sizeof(entry));
350ad8694baSJoerg Roedel 
351ad8694baSJoerg Roedel 	entry = limit;
352ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET,
353ad8694baSJoerg Roedel 			&entry, sizeof(entry));
354ad8694baSJoerg Roedel }
355ad8694baSJoerg Roedel 
35654ce12e0SSuravee Suthikulpanit static void iommu_set_cwwb_range(struct amd_iommu *iommu)
35754ce12e0SSuravee Suthikulpanit {
35854ce12e0SSuravee Suthikulpanit 	u64 start = iommu_virt_to_phys((void *)iommu->cmd_sem);
35954ce12e0SSuravee Suthikulpanit 	u64 entry = start & PM_ADDR_MASK;
36054ce12e0SSuravee Suthikulpanit 
36154ce12e0SSuravee Suthikulpanit 	if (!iommu_feature(iommu, FEATURE_SNP))
36254ce12e0SSuravee Suthikulpanit 		return;
36354ce12e0SSuravee Suthikulpanit 
36454ce12e0SSuravee Suthikulpanit 	/* Note:
36554ce12e0SSuravee Suthikulpanit 	 * Re-purpose Exclusion base/limit registers for Completion wait
36654ce12e0SSuravee Suthikulpanit 	 * write-back base/limit.
36754ce12e0SSuravee Suthikulpanit 	 */
36854ce12e0SSuravee Suthikulpanit 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET,
36954ce12e0SSuravee Suthikulpanit 		    &entry, sizeof(entry));
37054ce12e0SSuravee Suthikulpanit 
37154ce12e0SSuravee Suthikulpanit 	/* Note:
37254ce12e0SSuravee Suthikulpanit 	 * Default to 4 Kbytes, which can be specified by setting base
37354ce12e0SSuravee Suthikulpanit 	 * address equal to the limit address.
37454ce12e0SSuravee Suthikulpanit 	 */
37554ce12e0SSuravee Suthikulpanit 	memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET,
37654ce12e0SSuravee Suthikulpanit 		    &entry, sizeof(entry));
37754ce12e0SSuravee Suthikulpanit }
37854ce12e0SSuravee Suthikulpanit 
379ad8694baSJoerg Roedel /* Programs the physical address of the device table into the IOMMU hardware */
380ad8694baSJoerg Roedel static void iommu_set_device_table(struct amd_iommu *iommu)
381ad8694baSJoerg Roedel {
382ad8694baSJoerg Roedel 	u64 entry;
383b5c85290SVasant Hegde 	u32 dev_table_size = iommu->pci_seg->dev_table_size;
384401360ecSSuravee Suthikulpanit 	void *dev_table = (void *)get_dev_table(iommu);
385ad8694baSJoerg Roedel 
386ad8694baSJoerg Roedel 	BUG_ON(iommu->mmio_base == NULL);
387ad8694baSJoerg Roedel 
388401360ecSSuravee Suthikulpanit 	entry = iommu_virt_to_phys(dev_table);
389ad8694baSJoerg Roedel 	entry |= (dev_table_size >> 12) - 1;
390ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET,
391ad8694baSJoerg Roedel 			&entry, sizeof(entry));
392ad8694baSJoerg Roedel }
393ad8694baSJoerg Roedel 
394ad8694baSJoerg Roedel /* Generic functions to enable/disable certain features of the IOMMU. */
395ad8694baSJoerg Roedel static void iommu_feature_enable(struct amd_iommu *iommu, u8 bit)
396ad8694baSJoerg Roedel {
397ad8694baSJoerg Roedel 	u64 ctrl;
398ad8694baSJoerg Roedel 
399ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base +  MMIO_CONTROL_OFFSET);
400ad8694baSJoerg Roedel 	ctrl |= (1ULL << bit);
401ad8694baSJoerg Roedel 	writeq(ctrl, iommu->mmio_base +  MMIO_CONTROL_OFFSET);
402ad8694baSJoerg Roedel }
403ad8694baSJoerg Roedel 
404ad8694baSJoerg Roedel static void iommu_feature_disable(struct amd_iommu *iommu, u8 bit)
405ad8694baSJoerg Roedel {
406ad8694baSJoerg Roedel 	u64 ctrl;
407ad8694baSJoerg Roedel 
408ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET);
409ad8694baSJoerg Roedel 	ctrl &= ~(1ULL << bit);
410ad8694baSJoerg Roedel 	writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET);
411ad8694baSJoerg Roedel }
412ad8694baSJoerg Roedel 
413ad8694baSJoerg Roedel static void iommu_set_inv_tlb_timeout(struct amd_iommu *iommu, int timeout)
414ad8694baSJoerg Roedel {
415ad8694baSJoerg Roedel 	u64 ctrl;
416ad8694baSJoerg Roedel 
417ad8694baSJoerg Roedel 	ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET);
418ad8694baSJoerg Roedel 	ctrl &= ~CTRL_INV_TO_MASK;
419ad8694baSJoerg Roedel 	ctrl |= (timeout << CONTROL_INV_TIMEOUT) & CTRL_INV_TO_MASK;
420ad8694baSJoerg Roedel 	writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET);
421ad8694baSJoerg Roedel }
422ad8694baSJoerg Roedel 
423ad8694baSJoerg Roedel /* Function to enable the hardware */
424ad8694baSJoerg Roedel static void iommu_enable(struct amd_iommu *iommu)
425ad8694baSJoerg Roedel {
426ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_IOMMU_EN);
427ad8694baSJoerg Roedel }
428ad8694baSJoerg Roedel 
429ad8694baSJoerg Roedel static void iommu_disable(struct amd_iommu *iommu)
430ad8694baSJoerg Roedel {
431ad8694baSJoerg Roedel 	if (!iommu->mmio_base)
432ad8694baSJoerg Roedel 		return;
433ad8694baSJoerg Roedel 
434ad8694baSJoerg Roedel 	/* Disable command buffer */
435ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_CMDBUF_EN);
436ad8694baSJoerg Roedel 
437ad8694baSJoerg Roedel 	/* Disable event logging and event interrupts */
438ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_EVT_INT_EN);
439ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN);
440ad8694baSJoerg Roedel 
441ad8694baSJoerg Roedel 	/* Disable IOMMU GA_LOG */
442ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_GALOG_EN);
443ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_GAINT_EN);
444ad8694baSJoerg Roedel 
445ad8694baSJoerg Roedel 	/* Disable IOMMU hardware itself */
446ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_IOMMU_EN);
447ad8694baSJoerg Roedel }
448ad8694baSJoerg Roedel 
449ad8694baSJoerg Roedel /*
450ad8694baSJoerg Roedel  * mapping and unmapping functions for the IOMMU MMIO space. Each AMD IOMMU in
451ad8694baSJoerg Roedel  * the system has one.
452ad8694baSJoerg Roedel  */
453ad8694baSJoerg Roedel static u8 __iomem * __init iommu_map_mmio_space(u64 address, u64 end)
454ad8694baSJoerg Roedel {
455ad8694baSJoerg Roedel 	if (!request_mem_region(address, end, "amd_iommu")) {
456ad8694baSJoerg Roedel 		pr_err("Can not reserve memory region %llx-%llx for mmio\n",
457ad8694baSJoerg Roedel 			address, end);
458ad8694baSJoerg Roedel 		pr_err("This is a BIOS bug. Please contact your hardware vendor\n");
459ad8694baSJoerg Roedel 		return NULL;
460ad8694baSJoerg Roedel 	}
461ad8694baSJoerg Roedel 
462ad8694baSJoerg Roedel 	return (u8 __iomem *)ioremap(address, end);
463ad8694baSJoerg Roedel }
464ad8694baSJoerg Roedel 
465ad8694baSJoerg Roedel static void __init iommu_unmap_mmio_space(struct amd_iommu *iommu)
466ad8694baSJoerg Roedel {
467ad8694baSJoerg Roedel 	if (iommu->mmio_base)
468ad8694baSJoerg Roedel 		iounmap(iommu->mmio_base);
469ad8694baSJoerg Roedel 	release_mem_region(iommu->mmio_phys, iommu->mmio_phys_end);
470ad8694baSJoerg Roedel }
471ad8694baSJoerg Roedel 
472ad8694baSJoerg Roedel static inline u32 get_ivhd_header_size(struct ivhd_header *h)
473ad8694baSJoerg Roedel {
474ad8694baSJoerg Roedel 	u32 size = 0;
475ad8694baSJoerg Roedel 
476ad8694baSJoerg Roedel 	switch (h->type) {
477ad8694baSJoerg Roedel 	case 0x10:
478ad8694baSJoerg Roedel 		size = 24;
479ad8694baSJoerg Roedel 		break;
480ad8694baSJoerg Roedel 	case 0x11:
481ad8694baSJoerg Roedel 	case 0x40:
482ad8694baSJoerg Roedel 		size = 40;
483ad8694baSJoerg Roedel 		break;
484ad8694baSJoerg Roedel 	}
485ad8694baSJoerg Roedel 	return size;
486ad8694baSJoerg Roedel }
487ad8694baSJoerg Roedel 
488ad8694baSJoerg Roedel /****************************************************************************
489ad8694baSJoerg Roedel  *
490ad8694baSJoerg Roedel  * The functions below belong to the first pass of AMD IOMMU ACPI table
491ad8694baSJoerg Roedel  * parsing. In this pass we try to find out the highest device id this
492ad8694baSJoerg Roedel  * code has to handle. Upon this information the size of the shared data
493ad8694baSJoerg Roedel  * structures is determined later.
494ad8694baSJoerg Roedel  *
495ad8694baSJoerg Roedel  ****************************************************************************/
496ad8694baSJoerg Roedel 
497ad8694baSJoerg Roedel /*
498ad8694baSJoerg Roedel  * This function calculates the length of a given IVHD entry
499ad8694baSJoerg Roedel  */
500ad8694baSJoerg Roedel static inline int ivhd_entry_length(u8 *ivhd)
501ad8694baSJoerg Roedel {
502ad8694baSJoerg Roedel 	u32 type = ((struct ivhd_entry *)ivhd)->type;
503ad8694baSJoerg Roedel 
504ad8694baSJoerg Roedel 	if (type < 0x80) {
505ad8694baSJoerg Roedel 		return 0x04 << (*ivhd >> 6);
506ad8694baSJoerg Roedel 	} else if (type == IVHD_DEV_ACPI_HID) {
507ad8694baSJoerg Roedel 		/* For ACPI_HID, offset 21 is uid len */
508ad8694baSJoerg Roedel 		return *((u8 *)ivhd + 21) + 22;
509ad8694baSJoerg Roedel 	}
510ad8694baSJoerg Roedel 	return 0;
511ad8694baSJoerg Roedel }
512ad8694baSJoerg Roedel 
513ad8694baSJoerg Roedel /*
514ad8694baSJoerg Roedel  * After reading the highest device id from the IOMMU PCI capability header
515ad8694baSJoerg Roedel  * this function looks if there is a higher device id defined in the ACPI table
516ad8694baSJoerg Roedel  */
517ad8694baSJoerg Roedel static int __init find_last_devid_from_ivhd(struct ivhd_header *h)
518ad8694baSJoerg Roedel {
519ad8694baSJoerg Roedel 	u8 *p = (void *)h, *end = (void *)h;
520ad8694baSJoerg Roedel 	struct ivhd_entry *dev;
52130795900SVasant Hegde 	int last_devid = -EINVAL;
522ad8694baSJoerg Roedel 
523ad8694baSJoerg Roedel 	u32 ivhd_size = get_ivhd_header_size(h);
524ad8694baSJoerg Roedel 
525ad8694baSJoerg Roedel 	if (!ivhd_size) {
526ad8694baSJoerg Roedel 		pr_err("Unsupported IVHD type %#x\n", h->type);
527ad8694baSJoerg Roedel 		return -EINVAL;
528ad8694baSJoerg Roedel 	}
529ad8694baSJoerg Roedel 
530ad8694baSJoerg Roedel 	p += ivhd_size;
531ad8694baSJoerg Roedel 	end += h->length;
532ad8694baSJoerg Roedel 
533ad8694baSJoerg Roedel 	while (p < end) {
534ad8694baSJoerg Roedel 		dev = (struct ivhd_entry *)p;
535ad8694baSJoerg Roedel 		switch (dev->type) {
536ad8694baSJoerg Roedel 		case IVHD_DEV_ALL:
537ad8694baSJoerg Roedel 			/* Use maximum BDF value for DEV_ALL */
53830795900SVasant Hegde 			return 0xffff;
539ad8694baSJoerg Roedel 		case IVHD_DEV_SELECT:
540ad8694baSJoerg Roedel 		case IVHD_DEV_RANGE_END:
541ad8694baSJoerg Roedel 		case IVHD_DEV_ALIAS:
542ad8694baSJoerg Roedel 		case IVHD_DEV_EXT_SELECT:
543ad8694baSJoerg Roedel 			/* all the above subfield types refer to device ids */
54430795900SVasant Hegde 			if (dev->devid > last_devid)
54530795900SVasant Hegde 				last_devid = dev->devid;
546ad8694baSJoerg Roedel 			break;
547ad8694baSJoerg Roedel 		default:
548ad8694baSJoerg Roedel 			break;
549ad8694baSJoerg Roedel 		}
550ad8694baSJoerg Roedel 		p += ivhd_entry_length(p);
551ad8694baSJoerg Roedel 	}
552ad8694baSJoerg Roedel 
553ad8694baSJoerg Roedel 	WARN_ON(p != end);
554ad8694baSJoerg Roedel 
55530795900SVasant Hegde 	return last_devid;
556ad8694baSJoerg Roedel }
557ad8694baSJoerg Roedel 
558ad8694baSJoerg Roedel static int __init check_ivrs_checksum(struct acpi_table_header *table)
559ad8694baSJoerg Roedel {
560ad8694baSJoerg Roedel 	int i;
561ad8694baSJoerg Roedel 	u8 checksum = 0, *p = (u8 *)table;
562ad8694baSJoerg Roedel 
563ad8694baSJoerg Roedel 	for (i = 0; i < table->length; ++i)
564ad8694baSJoerg Roedel 		checksum += p[i];
565ad8694baSJoerg Roedel 	if (checksum != 0) {
566ad8694baSJoerg Roedel 		/* ACPI table corrupt */
567ad8694baSJoerg Roedel 		pr_err(FW_BUG "IVRS invalid checksum\n");
568ad8694baSJoerg Roedel 		return -ENODEV;
569ad8694baSJoerg Roedel 	}
570ad8694baSJoerg Roedel 
571ad8694baSJoerg Roedel 	return 0;
572ad8694baSJoerg Roedel }
573ad8694baSJoerg Roedel 
574ad8694baSJoerg Roedel /*
575ad8694baSJoerg Roedel  * Iterate over all IVHD entries in the ACPI table and find the highest device
576ad8694baSJoerg Roedel  * id which we need to handle. This is the first of three functions which parse
577ad8694baSJoerg Roedel  * the ACPI table. So we check the checksum here.
578ad8694baSJoerg Roedel  */
57930795900SVasant Hegde static int __init find_last_devid_acpi(struct acpi_table_header *table, u16 pci_seg)
580ad8694baSJoerg Roedel {
581ad8694baSJoerg Roedel 	u8 *p = (u8 *)table, *end = (u8 *)table;
582ad8694baSJoerg Roedel 	struct ivhd_header *h;
58330795900SVasant Hegde 	int last_devid, last_bdf = 0;
584ad8694baSJoerg Roedel 
585ad8694baSJoerg Roedel 	p += IVRS_HEADER_LENGTH;
586ad8694baSJoerg Roedel 
587ad8694baSJoerg Roedel 	end += table->length;
588ad8694baSJoerg Roedel 	while (p < end) {
589ad8694baSJoerg Roedel 		h = (struct ivhd_header *)p;
59030795900SVasant Hegde 		if (h->pci_seg == pci_seg &&
59130795900SVasant Hegde 		    h->type == amd_iommu_target_ivhd_type) {
59230795900SVasant Hegde 			last_devid = find_last_devid_from_ivhd(h);
593ad8694baSJoerg Roedel 
59430795900SVasant Hegde 			if (last_devid < 0)
59530795900SVasant Hegde 				return -EINVAL;
59630795900SVasant Hegde 			if (last_devid > last_bdf)
59730795900SVasant Hegde 				last_bdf = last_devid;
598ad8694baSJoerg Roedel 		}
599ad8694baSJoerg Roedel 		p += h->length;
600ad8694baSJoerg Roedel 	}
601ad8694baSJoerg Roedel 	WARN_ON(p != end);
602ad8694baSJoerg Roedel 
60330795900SVasant Hegde 	return last_bdf;
604ad8694baSJoerg Roedel }
605ad8694baSJoerg Roedel 
606ad8694baSJoerg Roedel /****************************************************************************
607ad8694baSJoerg Roedel  *
608ad8694baSJoerg Roedel  * The following functions belong to the code path which parses the ACPI table
609ad8694baSJoerg Roedel  * the second time. In this ACPI parsing iteration we allocate IOMMU specific
61004230c11SSuravee Suthikulpanit  * data structures, initialize the per PCI segment device/alias/rlookup table
61104230c11SSuravee Suthikulpanit  * and also basically initialize the hardware.
612ad8694baSJoerg Roedel  *
613ad8694baSJoerg Roedel  ****************************************************************************/
614ad8694baSJoerg Roedel 
61504230c11SSuravee Suthikulpanit /* Allocate per PCI segment device table */
61604230c11SSuravee Suthikulpanit static inline int __init alloc_dev_table(struct amd_iommu_pci_seg *pci_seg)
61704230c11SSuravee Suthikulpanit {
61804230c11SSuravee Suthikulpanit 	pci_seg->dev_table = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO | GFP_DMA32,
619b5c85290SVasant Hegde 						      get_order(pci_seg->dev_table_size));
62004230c11SSuravee Suthikulpanit 	if (!pci_seg->dev_table)
62104230c11SSuravee Suthikulpanit 		return -ENOMEM;
62204230c11SSuravee Suthikulpanit 
62304230c11SSuravee Suthikulpanit 	return 0;
62404230c11SSuravee Suthikulpanit }
62504230c11SSuravee Suthikulpanit 
62604230c11SSuravee Suthikulpanit static inline void free_dev_table(struct amd_iommu_pci_seg *pci_seg)
62704230c11SSuravee Suthikulpanit {
62804230c11SSuravee Suthikulpanit 	free_pages((unsigned long)pci_seg->dev_table,
629b5c85290SVasant Hegde 		    get_order(pci_seg->dev_table_size));
63004230c11SSuravee Suthikulpanit 	pci_seg->dev_table = NULL;
63104230c11SSuravee Suthikulpanit }
63204230c11SSuravee Suthikulpanit 
633eda797a2SSuravee Suthikulpanit /* Allocate per PCI segment IOMMU rlookup table. */
634eda797a2SSuravee Suthikulpanit static inline int __init alloc_rlookup_table(struct amd_iommu_pci_seg *pci_seg)
635eda797a2SSuravee Suthikulpanit {
636eda797a2SSuravee Suthikulpanit 	pci_seg->rlookup_table = (void *)__get_free_pages(
637eda797a2SSuravee Suthikulpanit 						GFP_KERNEL | __GFP_ZERO,
638ec12dd13SVasant Hegde 						get_order(pci_seg->rlookup_table_size));
639eda797a2SSuravee Suthikulpanit 	if (pci_seg->rlookup_table == NULL)
640eda797a2SSuravee Suthikulpanit 		return -ENOMEM;
641eda797a2SSuravee Suthikulpanit 
642eda797a2SSuravee Suthikulpanit 	return 0;
643eda797a2SSuravee Suthikulpanit }
644eda797a2SSuravee Suthikulpanit 
645eda797a2SSuravee Suthikulpanit static inline void free_rlookup_table(struct amd_iommu_pci_seg *pci_seg)
646eda797a2SSuravee Suthikulpanit {
647eda797a2SSuravee Suthikulpanit 	free_pages((unsigned long)pci_seg->rlookup_table,
648ec12dd13SVasant Hegde 		   get_order(pci_seg->rlookup_table_size));
649eda797a2SSuravee Suthikulpanit 	pci_seg->rlookup_table = NULL;
650eda797a2SSuravee Suthikulpanit }
651eda797a2SSuravee Suthikulpanit 
652333e581bSVasant Hegde static inline int __init alloc_irq_lookup_table(struct amd_iommu_pci_seg *pci_seg)
653333e581bSVasant Hegde {
654333e581bSVasant Hegde 	pci_seg->irq_lookup_table = (void *)__get_free_pages(
655333e581bSVasant Hegde 					     GFP_KERNEL | __GFP_ZERO,
656ec12dd13SVasant Hegde 					     get_order(pci_seg->rlookup_table_size));
657333e581bSVasant Hegde 	kmemleak_alloc(pci_seg->irq_lookup_table,
658ec12dd13SVasant Hegde 		       pci_seg->rlookup_table_size, 1, GFP_KERNEL);
659333e581bSVasant Hegde 	if (pci_seg->irq_lookup_table == NULL)
660333e581bSVasant Hegde 		return -ENOMEM;
661333e581bSVasant Hegde 
662333e581bSVasant Hegde 	return 0;
663333e581bSVasant Hegde }
664333e581bSVasant Hegde 
665333e581bSVasant Hegde static inline void free_irq_lookup_table(struct amd_iommu_pci_seg *pci_seg)
666333e581bSVasant Hegde {
667333e581bSVasant Hegde 	kmemleak_free(pci_seg->irq_lookup_table);
668333e581bSVasant Hegde 	free_pages((unsigned long)pci_seg->irq_lookup_table,
669ec12dd13SVasant Hegde 		   get_order(pci_seg->rlookup_table_size));
670333e581bSVasant Hegde 	pci_seg->irq_lookup_table = NULL;
671333e581bSVasant Hegde }
672eda797a2SSuravee Suthikulpanit 
67399fc4ac3SSuravee Suthikulpanit static int __init alloc_alias_table(struct amd_iommu_pci_seg *pci_seg)
67499fc4ac3SSuravee Suthikulpanit {
67599fc4ac3SSuravee Suthikulpanit 	int i;
67699fc4ac3SSuravee Suthikulpanit 
67799fc4ac3SSuravee Suthikulpanit 	pci_seg->alias_table = (void *)__get_free_pages(GFP_KERNEL,
67874ce42a9SVasant Hegde 					get_order(pci_seg->alias_table_size));
67999fc4ac3SSuravee Suthikulpanit 	if (!pci_seg->alias_table)
68099fc4ac3SSuravee Suthikulpanit 		return -ENOMEM;
68199fc4ac3SSuravee Suthikulpanit 
68299fc4ac3SSuravee Suthikulpanit 	/*
68399fc4ac3SSuravee Suthikulpanit 	 * let all alias entries point to itself
68499fc4ac3SSuravee Suthikulpanit 	 */
685401360ecSSuravee Suthikulpanit 	for (i = 0; i <= pci_seg->last_bdf; ++i)
68699fc4ac3SSuravee Suthikulpanit 		pci_seg->alias_table[i] = i;
68799fc4ac3SSuravee Suthikulpanit 
68899fc4ac3SSuravee Suthikulpanit 	return 0;
68999fc4ac3SSuravee Suthikulpanit }
69099fc4ac3SSuravee Suthikulpanit 
69199fc4ac3SSuravee Suthikulpanit static void __init free_alias_table(struct amd_iommu_pci_seg *pci_seg)
69299fc4ac3SSuravee Suthikulpanit {
69399fc4ac3SSuravee Suthikulpanit 	free_pages((unsigned long)pci_seg->alias_table,
69474ce42a9SVasant Hegde 		   get_order(pci_seg->alias_table_size));
69599fc4ac3SSuravee Suthikulpanit 	pci_seg->alias_table = NULL;
69699fc4ac3SSuravee Suthikulpanit }
69799fc4ac3SSuravee Suthikulpanit 
698ad8694baSJoerg Roedel /*
699ad8694baSJoerg Roedel  * Allocates the command buffer. This buffer is per AMD IOMMU. We can
700ad8694baSJoerg Roedel  * write commands to that buffer later and the IOMMU will execute them
701ad8694baSJoerg Roedel  * asynchronously
702ad8694baSJoerg Roedel  */
703ad8694baSJoerg Roedel static int __init alloc_command_buffer(struct amd_iommu *iommu)
704ad8694baSJoerg Roedel {
705ad8694baSJoerg Roedel 	iommu->cmd_buf = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
706ad8694baSJoerg Roedel 						  get_order(CMD_BUFFER_SIZE));
707ad8694baSJoerg Roedel 
708ad8694baSJoerg Roedel 	return iommu->cmd_buf ? 0 : -ENOMEM;
709ad8694baSJoerg Roedel }
710ad8694baSJoerg Roedel 
711ad8694baSJoerg Roedel /*
7125ce97f4eSLennert Buytenhek  * This function restarts event logging in case the IOMMU experienced
7135ce97f4eSLennert Buytenhek  * an event log buffer overflow.
7145ce97f4eSLennert Buytenhek  */
7155ce97f4eSLennert Buytenhek void amd_iommu_restart_event_logging(struct amd_iommu *iommu)
7165ce97f4eSLennert Buytenhek {
7175ce97f4eSLennert Buytenhek 	iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN);
7185ce97f4eSLennert Buytenhek 	iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN);
7195ce97f4eSLennert Buytenhek }
7205ce97f4eSLennert Buytenhek 
7215ce97f4eSLennert Buytenhek /*
722ad8694baSJoerg Roedel  * This function resets the command buffer if the IOMMU stopped fetching
723ad8694baSJoerg Roedel  * commands from it.
724ad8694baSJoerg Roedel  */
7253bf01426SVasant Hegde static void amd_iommu_reset_cmd_buffer(struct amd_iommu *iommu)
726ad8694baSJoerg Roedel {
727ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_CMDBUF_EN);
728ad8694baSJoerg Roedel 
729ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_CMD_HEAD_OFFSET);
730ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_CMD_TAIL_OFFSET);
731ad8694baSJoerg Roedel 	iommu->cmd_buf_head = 0;
732ad8694baSJoerg Roedel 	iommu->cmd_buf_tail = 0;
733ad8694baSJoerg Roedel 
734ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_CMDBUF_EN);
735ad8694baSJoerg Roedel }
736ad8694baSJoerg Roedel 
737ad8694baSJoerg Roedel /*
738ad8694baSJoerg Roedel  * This function writes the command buffer address to the hardware and
739ad8694baSJoerg Roedel  * enables it.
740ad8694baSJoerg Roedel  */
741ad8694baSJoerg Roedel static void iommu_enable_command_buffer(struct amd_iommu *iommu)
742ad8694baSJoerg Roedel {
743ad8694baSJoerg Roedel 	u64 entry;
744ad8694baSJoerg Roedel 
745ad8694baSJoerg Roedel 	BUG_ON(iommu->cmd_buf == NULL);
746ad8694baSJoerg Roedel 
747ad8694baSJoerg Roedel 	entry = iommu_virt_to_phys(iommu->cmd_buf);
748ad8694baSJoerg Roedel 	entry |= MMIO_CMD_SIZE_512;
749ad8694baSJoerg Roedel 
750ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_CMD_BUF_OFFSET,
751ad8694baSJoerg Roedel 		    &entry, sizeof(entry));
752ad8694baSJoerg Roedel 
753ad8694baSJoerg Roedel 	amd_iommu_reset_cmd_buffer(iommu);
754ad8694baSJoerg Roedel }
755ad8694baSJoerg Roedel 
756ad8694baSJoerg Roedel /*
757ad8694baSJoerg Roedel  * This function disables the command buffer
758ad8694baSJoerg Roedel  */
759ad8694baSJoerg Roedel static void iommu_disable_command_buffer(struct amd_iommu *iommu)
760ad8694baSJoerg Roedel {
761ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_CMDBUF_EN);
762ad8694baSJoerg Roedel }
763ad8694baSJoerg Roedel 
764ad8694baSJoerg Roedel static void __init free_command_buffer(struct amd_iommu *iommu)
765ad8694baSJoerg Roedel {
766ad8694baSJoerg Roedel 	free_pages((unsigned long)iommu->cmd_buf, get_order(CMD_BUFFER_SIZE));
767ad8694baSJoerg Roedel }
768ad8694baSJoerg Roedel 
7696d39bdeeSSuravee Suthikulpanit static void *__init iommu_alloc_4k_pages(struct amd_iommu *iommu,
7706d39bdeeSSuravee Suthikulpanit 					 gfp_t gfp, size_t size)
7716d39bdeeSSuravee Suthikulpanit {
7726d39bdeeSSuravee Suthikulpanit 	int order = get_order(size);
7736d39bdeeSSuravee Suthikulpanit 	void *buf = (void *)__get_free_pages(gfp, order);
7746d39bdeeSSuravee Suthikulpanit 
7756d39bdeeSSuravee Suthikulpanit 	if (buf &&
7766d39bdeeSSuravee Suthikulpanit 	    iommu_feature(iommu, FEATURE_SNP) &&
7776d39bdeeSSuravee Suthikulpanit 	    set_memory_4k((unsigned long)buf, (1 << order))) {
7786d39bdeeSSuravee Suthikulpanit 		free_pages((unsigned long)buf, order);
7796d39bdeeSSuravee Suthikulpanit 		buf = NULL;
7806d39bdeeSSuravee Suthikulpanit 	}
7816d39bdeeSSuravee Suthikulpanit 
7826d39bdeeSSuravee Suthikulpanit 	return buf;
7836d39bdeeSSuravee Suthikulpanit }
7846d39bdeeSSuravee Suthikulpanit 
785ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */
786ad8694baSJoerg Roedel static int __init alloc_event_buffer(struct amd_iommu *iommu)
787ad8694baSJoerg Roedel {
7886d39bdeeSSuravee Suthikulpanit 	iommu->evt_buf = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO,
7896d39bdeeSSuravee Suthikulpanit 					      EVT_BUFFER_SIZE);
790ad8694baSJoerg Roedel 
791ad8694baSJoerg Roedel 	return iommu->evt_buf ? 0 : -ENOMEM;
792ad8694baSJoerg Roedel }
793ad8694baSJoerg Roedel 
794ad8694baSJoerg Roedel static void iommu_enable_event_buffer(struct amd_iommu *iommu)
795ad8694baSJoerg Roedel {
796ad8694baSJoerg Roedel 	u64 entry;
797ad8694baSJoerg Roedel 
798ad8694baSJoerg Roedel 	BUG_ON(iommu->evt_buf == NULL);
799ad8694baSJoerg Roedel 
800ad8694baSJoerg Roedel 	entry = iommu_virt_to_phys(iommu->evt_buf) | EVT_LEN_MASK;
801ad8694baSJoerg Roedel 
802ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_EVT_BUF_OFFSET,
803ad8694baSJoerg Roedel 		    &entry, sizeof(entry));
804ad8694baSJoerg Roedel 
805ad8694baSJoerg Roedel 	/* set head and tail to zero manually */
806ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_EVT_HEAD_OFFSET);
807ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_EVT_TAIL_OFFSET);
808ad8694baSJoerg Roedel 
809ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN);
810ad8694baSJoerg Roedel }
811ad8694baSJoerg Roedel 
812ad8694baSJoerg Roedel /*
813ad8694baSJoerg Roedel  * This function disables the event log buffer
814ad8694baSJoerg Roedel  */
815ad8694baSJoerg Roedel static void iommu_disable_event_buffer(struct amd_iommu *iommu)
816ad8694baSJoerg Roedel {
817ad8694baSJoerg Roedel 	iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN);
818ad8694baSJoerg Roedel }
819ad8694baSJoerg Roedel 
820ad8694baSJoerg Roedel static void __init free_event_buffer(struct amd_iommu *iommu)
821ad8694baSJoerg Roedel {
822ad8694baSJoerg Roedel 	free_pages((unsigned long)iommu->evt_buf, get_order(EVT_BUFFER_SIZE));
823ad8694baSJoerg Roedel }
824ad8694baSJoerg Roedel 
825ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */
826ad8694baSJoerg Roedel static int __init alloc_ppr_log(struct amd_iommu *iommu)
827ad8694baSJoerg Roedel {
8286d39bdeeSSuravee Suthikulpanit 	iommu->ppr_log = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO,
8296d39bdeeSSuravee Suthikulpanit 					      PPR_LOG_SIZE);
830ad8694baSJoerg Roedel 
831ad8694baSJoerg Roedel 	return iommu->ppr_log ? 0 : -ENOMEM;
832ad8694baSJoerg Roedel }
833ad8694baSJoerg Roedel 
834ad8694baSJoerg Roedel static void iommu_enable_ppr_log(struct amd_iommu *iommu)
835ad8694baSJoerg Roedel {
836ad8694baSJoerg Roedel 	u64 entry;
837ad8694baSJoerg Roedel 
838ad8694baSJoerg Roedel 	if (iommu->ppr_log == NULL)
839ad8694baSJoerg Roedel 		return;
840ad8694baSJoerg Roedel 
841ad8694baSJoerg Roedel 	entry = iommu_virt_to_phys(iommu->ppr_log) | PPR_LOG_SIZE_512;
842ad8694baSJoerg Roedel 
843ad8694baSJoerg Roedel 	memcpy_toio(iommu->mmio_base + MMIO_PPR_LOG_OFFSET,
844ad8694baSJoerg Roedel 		    &entry, sizeof(entry));
845ad8694baSJoerg Roedel 
846ad8694baSJoerg Roedel 	/* set head and tail to zero manually */
847ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_PPR_HEAD_OFFSET);
848ad8694baSJoerg Roedel 	writel(0x00, iommu->mmio_base + MMIO_PPR_TAIL_OFFSET);
849ad8694baSJoerg Roedel 
850ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_PPRLOG_EN);
851ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_PPR_EN);
852ad8694baSJoerg Roedel }
853ad8694baSJoerg Roedel 
854ad8694baSJoerg Roedel static void __init free_ppr_log(struct amd_iommu *iommu)
855ad8694baSJoerg Roedel {
856ad8694baSJoerg Roedel 	free_pages((unsigned long)iommu->ppr_log, get_order(PPR_LOG_SIZE));
857ad8694baSJoerg Roedel }
858ad8694baSJoerg Roedel 
859ad8694baSJoerg Roedel static void free_ga_log(struct amd_iommu *iommu)
860ad8694baSJoerg Roedel {
861ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
862092550eaSLibing Zhou 	free_pages((unsigned long)iommu->ga_log, get_order(GA_LOG_SIZE));
863092550eaSLibing Zhou 	free_pages((unsigned long)iommu->ga_log_tail, get_order(8));
864ad8694baSJoerg Roedel #endif
865ad8694baSJoerg Roedel }
866ad8694baSJoerg Roedel 
867ad8694baSJoerg Roedel static int iommu_ga_log_enable(struct amd_iommu *iommu)
868ad8694baSJoerg Roedel {
869ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
870ad8694baSJoerg Roedel 	u32 status, i;
871a8d4a37dSMaxim Levitsky 	u64 entry;
872ad8694baSJoerg Roedel 
873ad8694baSJoerg Roedel 	if (!iommu->ga_log)
874ad8694baSJoerg Roedel 		return -EINVAL;
875ad8694baSJoerg Roedel 
876ad8694baSJoerg Roedel 	/* Check if already running */
877a8d4a37dSMaxim Levitsky 	status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET);
878a8d4a37dSMaxim Levitsky 	if (WARN_ON(status & (MMIO_STATUS_GALOG_RUN_MASK)))
879ad8694baSJoerg Roedel 		return 0;
880ad8694baSJoerg Roedel 
881a8d4a37dSMaxim Levitsky 	entry = iommu_virt_to_phys(iommu->ga_log) | GA_LOG_SIZE_512;
882a8d4a37dSMaxim Levitsky 	memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_BASE_OFFSET,
883a8d4a37dSMaxim Levitsky 		    &entry, sizeof(entry));
884a8d4a37dSMaxim Levitsky 	entry = (iommu_virt_to_phys(iommu->ga_log_tail) &
885a8d4a37dSMaxim Levitsky 		 (BIT_ULL(52)-1)) & ~7ULL;
886a8d4a37dSMaxim Levitsky 	memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_TAIL_OFFSET,
887a8d4a37dSMaxim Levitsky 		    &entry, sizeof(entry));
888a8d4a37dSMaxim Levitsky 	writel(0x00, iommu->mmio_base + MMIO_GA_HEAD_OFFSET);
889a8d4a37dSMaxim Levitsky 	writel(0x00, iommu->mmio_base + MMIO_GA_TAIL_OFFSET);
890a8d4a37dSMaxim Levitsky 
891a8d4a37dSMaxim Levitsky 
892ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_GAINT_EN);
893ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_GALOG_EN);
894ad8694baSJoerg Roedel 
895ad8694baSJoerg Roedel 	for (i = 0; i < LOOP_TIMEOUT; ++i) {
896ad8694baSJoerg Roedel 		status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET);
897ad8694baSJoerg Roedel 		if (status & (MMIO_STATUS_GALOG_RUN_MASK))
898ad8694baSJoerg Roedel 			break;
8999b45a773SJoerg Roedel 		udelay(10);
900ad8694baSJoerg Roedel 	}
901ad8694baSJoerg Roedel 
902a8d4a37dSMaxim Levitsky 	if (WARN_ON(i >= LOOP_TIMEOUT))
903ad8694baSJoerg Roedel 		return -EINVAL;
904ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */
905ad8694baSJoerg Roedel 	return 0;
906ad8694baSJoerg Roedel }
907ad8694baSJoerg Roedel 
908ad8694baSJoerg Roedel static int iommu_init_ga_log(struct amd_iommu *iommu)
909ad8694baSJoerg Roedel {
910eb03f2d2SSuravee Suthikulpanit #ifdef CONFIG_IRQ_REMAP
911ad8694baSJoerg Roedel 	if (!AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir))
912ad8694baSJoerg Roedel 		return 0;
913ad8694baSJoerg Roedel 
914ad8694baSJoerg Roedel 	iommu->ga_log = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
915ad8694baSJoerg Roedel 					get_order(GA_LOG_SIZE));
916ad8694baSJoerg Roedel 	if (!iommu->ga_log)
917ad8694baSJoerg Roedel 		goto err_out;
918ad8694baSJoerg Roedel 
919ad8694baSJoerg Roedel 	iommu->ga_log_tail = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO,
920ad8694baSJoerg Roedel 					get_order(8));
921ad8694baSJoerg Roedel 	if (!iommu->ga_log_tail)
922ad8694baSJoerg Roedel 		goto err_out;
923ad8694baSJoerg Roedel 
924ad8694baSJoerg Roedel 	return 0;
925ad8694baSJoerg Roedel err_out:
926ad8694baSJoerg Roedel 	free_ga_log(iommu);
927ad8694baSJoerg Roedel 	return -EINVAL;
928eb03f2d2SSuravee Suthikulpanit #else
929eb03f2d2SSuravee Suthikulpanit 	return 0;
930ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */
931ad8694baSJoerg Roedel }
932ad8694baSJoerg Roedel 
933c69d89afSSuravee Suthikulpanit static int __init alloc_cwwb_sem(struct amd_iommu *iommu)
934c69d89afSSuravee Suthikulpanit {
9356d39bdeeSSuravee Suthikulpanit 	iommu->cmd_sem = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 1);
936c69d89afSSuravee Suthikulpanit 
937c69d89afSSuravee Suthikulpanit 	return iommu->cmd_sem ? 0 : -ENOMEM;
938c69d89afSSuravee Suthikulpanit }
939c69d89afSSuravee Suthikulpanit 
940c69d89afSSuravee Suthikulpanit static void __init free_cwwb_sem(struct amd_iommu *iommu)
941c69d89afSSuravee Suthikulpanit {
942c69d89afSSuravee Suthikulpanit 	if (iommu->cmd_sem)
943c69d89afSSuravee Suthikulpanit 		free_page((unsigned long)iommu->cmd_sem);
944c69d89afSSuravee Suthikulpanit }
945c69d89afSSuravee Suthikulpanit 
946ad8694baSJoerg Roedel static void iommu_enable_xt(struct amd_iommu *iommu)
947ad8694baSJoerg Roedel {
948ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
949ad8694baSJoerg Roedel 	/*
950ad8694baSJoerg Roedel 	 * XT mode (32-bit APIC destination ID) requires
951ad8694baSJoerg Roedel 	 * GA mode (128-bit IRTE support) as a prerequisite.
952ad8694baSJoerg Roedel 	 */
953ad8694baSJoerg Roedel 	if (AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir) &&
954ad8694baSJoerg Roedel 	    amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
955ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_XT_EN);
956ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */
957ad8694baSJoerg Roedel }
958ad8694baSJoerg Roedel 
959ad8694baSJoerg Roedel static void iommu_enable_gt(struct amd_iommu *iommu)
960ad8694baSJoerg Roedel {
961ad8694baSJoerg Roedel 	if (!iommu_feature(iommu, FEATURE_GT))
962ad8694baSJoerg Roedel 		return;
963ad8694baSJoerg Roedel 
964ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_GT_EN);
965ad8694baSJoerg Roedel }
966ad8694baSJoerg Roedel 
967ad8694baSJoerg Roedel /* sets a specific bit in the device table entry. */
96856fb7951SSuravee Suthikulpanit static void __set_dev_entry_bit(struct dev_table_entry *dev_table,
96956fb7951SSuravee Suthikulpanit 				u16 devid, u8 bit)
970ad8694baSJoerg Roedel {
971ad8694baSJoerg Roedel 	int i = (bit >> 6) & 0x03;
972ad8694baSJoerg Roedel 	int _bit = bit & 0x3f;
973ad8694baSJoerg Roedel 
97456fb7951SSuravee Suthikulpanit 	dev_table[devid].data[i] |= (1UL << _bit);
975ad8694baSJoerg Roedel }
976ad8694baSJoerg Roedel 
97756fb7951SSuravee Suthikulpanit static void set_dev_entry_bit(struct amd_iommu *iommu, u16 devid, u8 bit)
97856fb7951SSuravee Suthikulpanit {
97956fb7951SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = get_dev_table(iommu);
98056fb7951SSuravee Suthikulpanit 
98156fb7951SSuravee Suthikulpanit 	return __set_dev_entry_bit(dev_table, devid, bit);
98256fb7951SSuravee Suthikulpanit }
98356fb7951SSuravee Suthikulpanit 
98456fb7951SSuravee Suthikulpanit static int __get_dev_entry_bit(struct dev_table_entry *dev_table,
98556fb7951SSuravee Suthikulpanit 			       u16 devid, u8 bit)
986ad8694baSJoerg Roedel {
987ad8694baSJoerg Roedel 	int i = (bit >> 6) & 0x03;
988ad8694baSJoerg Roedel 	int _bit = bit & 0x3f;
989ad8694baSJoerg Roedel 
99056fb7951SSuravee Suthikulpanit 	return (dev_table[devid].data[i] & (1UL << _bit)) >> _bit;
991ad8694baSJoerg Roedel }
992ad8694baSJoerg Roedel 
99356fb7951SSuravee Suthikulpanit static int get_dev_entry_bit(struct amd_iommu *iommu, u16 devid, u8 bit)
99456fb7951SSuravee Suthikulpanit {
99556fb7951SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = get_dev_table(iommu);
99656fb7951SSuravee Suthikulpanit 
99756fb7951SSuravee Suthikulpanit 	return __get_dev_entry_bit(dev_table, devid, bit);
99856fb7951SSuravee Suthikulpanit }
999ad8694baSJoerg Roedel 
1000eb21ef02SSuravee Suthikulpanit static bool __copy_device_table(struct amd_iommu *iommu)
1001ad8694baSJoerg Roedel {
1002eb21ef02SSuravee Suthikulpanit 	u64 int_ctl, int_tab_len, entry = 0;
1003eb21ef02SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg = iommu->pci_seg;
1004ad8694baSJoerg Roedel 	struct dev_table_entry *old_devtb = NULL;
1005ad8694baSJoerg Roedel 	u32 lo, hi, devid, old_devtb_size;
1006ad8694baSJoerg Roedel 	phys_addr_t old_devtb_phys;
1007ad8694baSJoerg Roedel 	u16 dom_id, dte_v, irq_v;
1008ad8694baSJoerg Roedel 	gfp_t gfp_flag;
1009ad8694baSJoerg Roedel 	u64 tmp;
1010ad8694baSJoerg Roedel 
1011eb21ef02SSuravee Suthikulpanit 	/* Each IOMMU use separate device table with the same size */
1012ad8694baSJoerg Roedel 	lo = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET);
1013ad8694baSJoerg Roedel 	hi = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET + 4);
1014ad8694baSJoerg Roedel 	entry = (((u64) hi) << 32) + lo;
1015ad8694baSJoerg Roedel 
1016ad8694baSJoerg Roedel 	old_devtb_size = ((entry & ~PAGE_MASK) + 1) << 12;
1017b5c85290SVasant Hegde 	if (old_devtb_size != pci_seg->dev_table_size) {
1018ad8694baSJoerg Roedel 		pr_err("The device table size of IOMMU:%d is not expected!\n",
1019ad8694baSJoerg Roedel 			iommu->index);
1020ad8694baSJoerg Roedel 		return false;
1021ad8694baSJoerg Roedel 	}
1022ad8694baSJoerg Roedel 
1023ad8694baSJoerg Roedel 	/*
1024ad8694baSJoerg Roedel 	 * When SME is enabled in the first kernel, the entry includes the
1025ad8694baSJoerg Roedel 	 * memory encryption mask(sme_me_mask), we must remove the memory
1026ad8694baSJoerg Roedel 	 * encryption mask to obtain the true physical address in kdump kernel.
1027ad8694baSJoerg Roedel 	 */
1028ad8694baSJoerg Roedel 	old_devtb_phys = __sme_clr(entry) & PAGE_MASK;
1029ad8694baSJoerg Roedel 
1030ad8694baSJoerg Roedel 	if (old_devtb_phys >= 0x100000000ULL) {
1031ad8694baSJoerg Roedel 		pr_err("The address of old device table is above 4G, not trustworthy!\n");
1032ad8694baSJoerg Roedel 		return false;
1033ad8694baSJoerg Roedel 	}
103432cb4d02STom Lendacky 	old_devtb = (cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) && is_kdump_kernel())
1035ad8694baSJoerg Roedel 		    ? (__force void *)ioremap_encrypted(old_devtb_phys,
1036b5c85290SVasant Hegde 							pci_seg->dev_table_size)
1037b5c85290SVasant Hegde 		    : memremap(old_devtb_phys, pci_seg->dev_table_size, MEMREMAP_WB);
1038ad8694baSJoerg Roedel 
1039ad8694baSJoerg Roedel 	if (!old_devtb)
1040ad8694baSJoerg Roedel 		return false;
1041ad8694baSJoerg Roedel 
1042ad8694baSJoerg Roedel 	gfp_flag = GFP_KERNEL | __GFP_ZERO | GFP_DMA32;
1043eb21ef02SSuravee Suthikulpanit 	pci_seg->old_dev_tbl_cpy = (void *)__get_free_pages(gfp_flag,
1044b5c85290SVasant Hegde 						    get_order(pci_seg->dev_table_size));
1045eb21ef02SSuravee Suthikulpanit 	if (pci_seg->old_dev_tbl_cpy == NULL) {
1046ad8694baSJoerg Roedel 		pr_err("Failed to allocate memory for copying old device table!\n");
1047434d2defSVasant Hegde 		memunmap(old_devtb);
1048ad8694baSJoerg Roedel 		return false;
1049ad8694baSJoerg Roedel 	}
1050ad8694baSJoerg Roedel 
1051401360ecSSuravee Suthikulpanit 	for (devid = 0; devid <= pci_seg->last_bdf; ++devid) {
1052eb21ef02SSuravee Suthikulpanit 		pci_seg->old_dev_tbl_cpy[devid] = old_devtb[devid];
1053ad8694baSJoerg Roedel 		dom_id = old_devtb[devid].data[1] & DEV_DOMID_MASK;
1054ad8694baSJoerg Roedel 		dte_v = old_devtb[devid].data[0] & DTE_FLAG_V;
1055ad8694baSJoerg Roedel 
1056ad8694baSJoerg Roedel 		if (dte_v && dom_id) {
1057eb21ef02SSuravee Suthikulpanit 			pci_seg->old_dev_tbl_cpy[devid].data[0] = old_devtb[devid].data[0];
1058eb21ef02SSuravee Suthikulpanit 			pci_seg->old_dev_tbl_cpy[devid].data[1] = old_devtb[devid].data[1];
1059ad8694baSJoerg Roedel 			__set_bit(dom_id, amd_iommu_pd_alloc_bitmap);
1060ad8694baSJoerg Roedel 			/* If gcr3 table existed, mask it out */
1061ad8694baSJoerg Roedel 			if (old_devtb[devid].data[0] & DTE_FLAG_GV) {
1062ad8694baSJoerg Roedel 				tmp = DTE_GCR3_VAL_B(~0ULL) << DTE_GCR3_SHIFT_B;
1063ad8694baSJoerg Roedel 				tmp |= DTE_GCR3_VAL_C(~0ULL) << DTE_GCR3_SHIFT_C;
1064eb21ef02SSuravee Suthikulpanit 				pci_seg->old_dev_tbl_cpy[devid].data[1] &= ~tmp;
1065ad8694baSJoerg Roedel 				tmp = DTE_GCR3_VAL_A(~0ULL) << DTE_GCR3_SHIFT_A;
1066ad8694baSJoerg Roedel 				tmp |= DTE_FLAG_GV;
1067eb21ef02SSuravee Suthikulpanit 				pci_seg->old_dev_tbl_cpy[devid].data[0] &= ~tmp;
1068ad8694baSJoerg Roedel 			}
1069ad8694baSJoerg Roedel 		}
1070ad8694baSJoerg Roedel 
1071ad8694baSJoerg Roedel 		irq_v = old_devtb[devid].data[2] & DTE_IRQ_REMAP_ENABLE;
1072ad8694baSJoerg Roedel 		int_ctl = old_devtb[devid].data[2] & DTE_IRQ_REMAP_INTCTL_MASK;
10735ae9a046SSuravee Suthikulpanit 		int_tab_len = old_devtb[devid].data[2] & DTE_INTTABLEN_MASK;
1074ad8694baSJoerg Roedel 		if (irq_v && (int_ctl || int_tab_len)) {
1075ad8694baSJoerg Roedel 			if ((int_ctl != DTE_IRQ_REMAP_INTCTL) ||
10765ae9a046SSuravee Suthikulpanit 			    (int_tab_len != DTE_INTTABLEN)) {
1077ad8694baSJoerg Roedel 				pr_err("Wrong old irq remapping flag: %#x\n", devid);
1078434d2defSVasant Hegde 				memunmap(old_devtb);
1079ad8694baSJoerg Roedel 				return false;
1080ad8694baSJoerg Roedel 			}
1081ad8694baSJoerg Roedel 
1082eb21ef02SSuravee Suthikulpanit 			pci_seg->old_dev_tbl_cpy[devid].data[2] = old_devtb[devid].data[2];
1083ad8694baSJoerg Roedel 		}
1084ad8694baSJoerg Roedel 	}
1085ad8694baSJoerg Roedel 	memunmap(old_devtb);
1086ad8694baSJoerg Roedel 
1087ad8694baSJoerg Roedel 	return true;
1088ad8694baSJoerg Roedel }
1089ad8694baSJoerg Roedel 
1090eb21ef02SSuravee Suthikulpanit static bool copy_device_table(void)
1091eb21ef02SSuravee Suthikulpanit {
1092eb21ef02SSuravee Suthikulpanit 	struct amd_iommu *iommu;
1093eb21ef02SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
1094eb21ef02SSuravee Suthikulpanit 
1095eb21ef02SSuravee Suthikulpanit 	if (!amd_iommu_pre_enabled)
1096eb21ef02SSuravee Suthikulpanit 		return false;
1097eb21ef02SSuravee Suthikulpanit 
1098eb21ef02SSuravee Suthikulpanit 	pr_warn("Translation is already enabled - trying to copy translation structures\n");
1099eb21ef02SSuravee Suthikulpanit 
1100eb21ef02SSuravee Suthikulpanit 	/*
1101eb21ef02SSuravee Suthikulpanit 	 * All IOMMUs within PCI segment shares common device table.
1102eb21ef02SSuravee Suthikulpanit 	 * Hence copy device table only once per PCI segment.
1103eb21ef02SSuravee Suthikulpanit 	 */
1104eb21ef02SSuravee Suthikulpanit 	for_each_pci_segment(pci_seg) {
1105eb21ef02SSuravee Suthikulpanit 		for_each_iommu(iommu) {
1106eb21ef02SSuravee Suthikulpanit 			if (pci_seg->id != iommu->pci_seg->id)
1107eb21ef02SSuravee Suthikulpanit 				continue;
1108eb21ef02SSuravee Suthikulpanit 			if (!__copy_device_table(iommu))
1109eb21ef02SSuravee Suthikulpanit 				return false;
1110eb21ef02SSuravee Suthikulpanit 			break;
1111eb21ef02SSuravee Suthikulpanit 		}
1112eb21ef02SSuravee Suthikulpanit 	}
1113eb21ef02SSuravee Suthikulpanit 
1114eb21ef02SSuravee Suthikulpanit 	return true;
1115eb21ef02SSuravee Suthikulpanit }
1116eb21ef02SSuravee Suthikulpanit 
111756fb7951SSuravee Suthikulpanit void amd_iommu_apply_erratum_63(struct amd_iommu *iommu, u16 devid)
1118ad8694baSJoerg Roedel {
1119ad8694baSJoerg Roedel 	int sysmgt;
1120ad8694baSJoerg Roedel 
112156fb7951SSuravee Suthikulpanit 	sysmgt = get_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT1) |
112256fb7951SSuravee Suthikulpanit 		 (get_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT2) << 1);
1123ad8694baSJoerg Roedel 
1124ad8694baSJoerg Roedel 	if (sysmgt == 0x01)
112556fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_IW);
1126ad8694baSJoerg Roedel }
1127ad8694baSJoerg Roedel 
1128ad8694baSJoerg Roedel /*
1129ad8694baSJoerg Roedel  * This function takes the device specific flags read from the ACPI
1130ad8694baSJoerg Roedel  * table and sets up the device table entry with that information
1131ad8694baSJoerg Roedel  */
1132ad8694baSJoerg Roedel static void __init set_dev_entry_from_acpi(struct amd_iommu *iommu,
1133ad8694baSJoerg Roedel 					   u16 devid, u32 flags, u32 ext_flags)
1134ad8694baSJoerg Roedel {
1135ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_INITPASS)
113656fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_INIT_PASS);
1137ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_EXTINT)
113856fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_EINT_PASS);
1139ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_NMI)
114056fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_NMI_PASS);
1141ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_SYSMGT1)
114256fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT1);
1143ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_SYSMGT2)
114456fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT2);
1145ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_LINT0)
114656fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_LINT0_PASS);
1147ad8694baSJoerg Roedel 	if (flags & ACPI_DEVFLAG_LINT1)
114856fb7951SSuravee Suthikulpanit 		set_dev_entry_bit(iommu, devid, DEV_ENTRY_LINT1_PASS);
1149ad8694baSJoerg Roedel 
115056fb7951SSuravee Suthikulpanit 	amd_iommu_apply_erratum_63(iommu, devid);
1151ad8694baSJoerg Roedel 
1152401360ecSSuravee Suthikulpanit 	amd_iommu_set_rlookup_table(iommu, devid);
1153ad8694baSJoerg Roedel }
1154ad8694baSJoerg Roedel 
1155a45627baSSuravee Suthikulpanit int __init add_special_device(u8 type, u8 id, u32 *devid, bool cmd_line)
1156ad8694baSJoerg Roedel {
1157ad8694baSJoerg Roedel 	struct devid_map *entry;
1158ad8694baSJoerg Roedel 	struct list_head *list;
1159ad8694baSJoerg Roedel 
1160ad8694baSJoerg Roedel 	if (type == IVHD_SPECIAL_IOAPIC)
1161ad8694baSJoerg Roedel 		list = &ioapic_map;
1162ad8694baSJoerg Roedel 	else if (type == IVHD_SPECIAL_HPET)
1163ad8694baSJoerg Roedel 		list = &hpet_map;
1164ad8694baSJoerg Roedel 	else
1165ad8694baSJoerg Roedel 		return -EINVAL;
1166ad8694baSJoerg Roedel 
1167ad8694baSJoerg Roedel 	list_for_each_entry(entry, list, list) {
1168ad8694baSJoerg Roedel 		if (!(entry->id == id && entry->cmd_line))
1169ad8694baSJoerg Roedel 			continue;
1170ad8694baSJoerg Roedel 
1171ad8694baSJoerg Roedel 		pr_info("Command-line override present for %s id %d - ignoring\n",
1172ad8694baSJoerg Roedel 			type == IVHD_SPECIAL_IOAPIC ? "IOAPIC" : "HPET", id);
1173ad8694baSJoerg Roedel 
1174ad8694baSJoerg Roedel 		*devid = entry->devid;
1175ad8694baSJoerg Roedel 
1176ad8694baSJoerg Roedel 		return 0;
1177ad8694baSJoerg Roedel 	}
1178ad8694baSJoerg Roedel 
1179ad8694baSJoerg Roedel 	entry = kzalloc(sizeof(*entry), GFP_KERNEL);
1180ad8694baSJoerg Roedel 	if (!entry)
1181ad8694baSJoerg Roedel 		return -ENOMEM;
1182ad8694baSJoerg Roedel 
1183ad8694baSJoerg Roedel 	entry->id	= id;
1184ad8694baSJoerg Roedel 	entry->devid	= *devid;
1185ad8694baSJoerg Roedel 	entry->cmd_line	= cmd_line;
1186ad8694baSJoerg Roedel 
1187ad8694baSJoerg Roedel 	list_add_tail(&entry->list, list);
1188ad8694baSJoerg Roedel 
1189ad8694baSJoerg Roedel 	return 0;
1190ad8694baSJoerg Roedel }
1191ad8694baSJoerg Roedel 
1192a45627baSSuravee Suthikulpanit static int __init add_acpi_hid_device(u8 *hid, u8 *uid, u32 *devid,
1193ad8694baSJoerg Roedel 				      bool cmd_line)
1194ad8694baSJoerg Roedel {
1195ad8694baSJoerg Roedel 	struct acpihid_map_entry *entry;
1196ad8694baSJoerg Roedel 	struct list_head *list = &acpihid_map;
1197ad8694baSJoerg Roedel 
1198ad8694baSJoerg Roedel 	list_for_each_entry(entry, list, list) {
1199ad8694baSJoerg Roedel 		if (strcmp(entry->hid, hid) ||
1200ad8694baSJoerg Roedel 		    (*uid && *entry->uid && strcmp(entry->uid, uid)) ||
1201ad8694baSJoerg Roedel 		    !entry->cmd_line)
1202ad8694baSJoerg Roedel 			continue;
1203ad8694baSJoerg Roedel 
1204ad8694baSJoerg Roedel 		pr_info("Command-line override for hid:%s uid:%s\n",
1205ad8694baSJoerg Roedel 			hid, uid);
1206ad8694baSJoerg Roedel 		*devid = entry->devid;
1207ad8694baSJoerg Roedel 		return 0;
1208ad8694baSJoerg Roedel 	}
1209ad8694baSJoerg Roedel 
1210ad8694baSJoerg Roedel 	entry = kzalloc(sizeof(*entry), GFP_KERNEL);
1211ad8694baSJoerg Roedel 	if (!entry)
1212ad8694baSJoerg Roedel 		return -ENOMEM;
1213ad8694baSJoerg Roedel 
1214ad8694baSJoerg Roedel 	memcpy(entry->uid, uid, strlen(uid));
1215ad8694baSJoerg Roedel 	memcpy(entry->hid, hid, strlen(hid));
1216ad8694baSJoerg Roedel 	entry->devid = *devid;
1217ad8694baSJoerg Roedel 	entry->cmd_line	= cmd_line;
1218ad8694baSJoerg Roedel 	entry->root_devid = (entry->devid & (~0x7));
1219ad8694baSJoerg Roedel 
1220ad8694baSJoerg Roedel 	pr_info("%s, add hid:%s, uid:%s, rdevid:%d\n",
1221ad8694baSJoerg Roedel 		entry->cmd_line ? "cmd" : "ivrs",
1222ad8694baSJoerg Roedel 		entry->hid, entry->uid, entry->root_devid);
1223ad8694baSJoerg Roedel 
1224ad8694baSJoerg Roedel 	list_add_tail(&entry->list, list);
1225ad8694baSJoerg Roedel 	return 0;
1226ad8694baSJoerg Roedel }
1227ad8694baSJoerg Roedel 
1228ad8694baSJoerg Roedel static int __init add_early_maps(void)
1229ad8694baSJoerg Roedel {
1230ad8694baSJoerg Roedel 	int i, ret;
1231ad8694baSJoerg Roedel 
1232ad8694baSJoerg Roedel 	for (i = 0; i < early_ioapic_map_size; ++i) {
1233ad8694baSJoerg Roedel 		ret = add_special_device(IVHD_SPECIAL_IOAPIC,
1234ad8694baSJoerg Roedel 					 early_ioapic_map[i].id,
1235ad8694baSJoerg Roedel 					 &early_ioapic_map[i].devid,
1236ad8694baSJoerg Roedel 					 early_ioapic_map[i].cmd_line);
1237ad8694baSJoerg Roedel 		if (ret)
1238ad8694baSJoerg Roedel 			return ret;
1239ad8694baSJoerg Roedel 	}
1240ad8694baSJoerg Roedel 
1241ad8694baSJoerg Roedel 	for (i = 0; i < early_hpet_map_size; ++i) {
1242ad8694baSJoerg Roedel 		ret = add_special_device(IVHD_SPECIAL_HPET,
1243ad8694baSJoerg Roedel 					 early_hpet_map[i].id,
1244ad8694baSJoerg Roedel 					 &early_hpet_map[i].devid,
1245ad8694baSJoerg Roedel 					 early_hpet_map[i].cmd_line);
1246ad8694baSJoerg Roedel 		if (ret)
1247ad8694baSJoerg Roedel 			return ret;
1248ad8694baSJoerg Roedel 	}
1249ad8694baSJoerg Roedel 
1250ad8694baSJoerg Roedel 	for (i = 0; i < early_acpihid_map_size; ++i) {
1251ad8694baSJoerg Roedel 		ret = add_acpi_hid_device(early_acpihid_map[i].hid,
1252ad8694baSJoerg Roedel 					  early_acpihid_map[i].uid,
1253ad8694baSJoerg Roedel 					  &early_acpihid_map[i].devid,
1254ad8694baSJoerg Roedel 					  early_acpihid_map[i].cmd_line);
1255ad8694baSJoerg Roedel 		if (ret)
1256ad8694baSJoerg Roedel 			return ret;
1257ad8694baSJoerg Roedel 	}
1258ad8694baSJoerg Roedel 
1259ad8694baSJoerg Roedel 	return 0;
1260ad8694baSJoerg Roedel }
1261ad8694baSJoerg Roedel 
1262ad8694baSJoerg Roedel /*
1263ad8694baSJoerg Roedel  * Takes a pointer to an AMD IOMMU entry in the ACPI table and
1264ad8694baSJoerg Roedel  * initializes the hardware and our data structures with it.
1265ad8694baSJoerg Roedel  */
1266ad8694baSJoerg Roedel static int __init init_iommu_from_acpi(struct amd_iommu *iommu,
1267ad8694baSJoerg Roedel 					struct ivhd_header *h)
1268ad8694baSJoerg Roedel {
1269ad8694baSJoerg Roedel 	u8 *p = (u8 *)h;
1270ad8694baSJoerg Roedel 	u8 *end = p, flags = 0;
1271a45627baSSuravee Suthikulpanit 	u16 devid = 0, devid_start = 0, devid_to = 0, seg_id;
1272ad8694baSJoerg Roedel 	u32 dev_i, ext_flags = 0;
1273ad8694baSJoerg Roedel 	bool alias = false;
1274ad8694baSJoerg Roedel 	struct ivhd_entry *e;
127599fc4ac3SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg = iommu->pci_seg;
1276ad8694baSJoerg Roedel 	u32 ivhd_size;
1277ad8694baSJoerg Roedel 	int ret;
1278ad8694baSJoerg Roedel 
1279ad8694baSJoerg Roedel 
1280ad8694baSJoerg Roedel 	ret = add_early_maps();
1281ad8694baSJoerg Roedel 	if (ret)
1282ad8694baSJoerg Roedel 		return ret;
1283ad8694baSJoerg Roedel 
1284ad8694baSJoerg Roedel 	amd_iommu_apply_ivrs_quirks();
1285ad8694baSJoerg Roedel 
1286ad8694baSJoerg Roedel 	/*
1287ad8694baSJoerg Roedel 	 * First save the recommended feature enable bits from ACPI
1288ad8694baSJoerg Roedel 	 */
1289ad8694baSJoerg Roedel 	iommu->acpi_flags = h->flags;
1290ad8694baSJoerg Roedel 
1291ad8694baSJoerg Roedel 	/*
1292ad8694baSJoerg Roedel 	 * Done. Now parse the device entries
1293ad8694baSJoerg Roedel 	 */
1294ad8694baSJoerg Roedel 	ivhd_size = get_ivhd_header_size(h);
1295ad8694baSJoerg Roedel 	if (!ivhd_size) {
1296ad8694baSJoerg Roedel 		pr_err("Unsupported IVHD type %#x\n", h->type);
1297ad8694baSJoerg Roedel 		return -EINVAL;
1298ad8694baSJoerg Roedel 	}
1299ad8694baSJoerg Roedel 
1300ad8694baSJoerg Roedel 	p += ivhd_size;
1301ad8694baSJoerg Roedel 
1302ad8694baSJoerg Roedel 	end += h->length;
1303ad8694baSJoerg Roedel 
1304ad8694baSJoerg Roedel 
1305ad8694baSJoerg Roedel 	while (p < end) {
1306ad8694baSJoerg Roedel 		e = (struct ivhd_entry *)p;
1307a45627baSSuravee Suthikulpanit 		seg_id = pci_seg->id;
1308a45627baSSuravee Suthikulpanit 
1309ad8694baSJoerg Roedel 		switch (e->type) {
1310ad8694baSJoerg Roedel 		case IVHD_DEV_ALL:
1311ad8694baSJoerg Roedel 
1312ad8694baSJoerg Roedel 			DUMP_printk("  DEV_ALL\t\t\tflags: %02x\n", e->flags);
1313ad8694baSJoerg Roedel 
1314401360ecSSuravee Suthikulpanit 			for (dev_i = 0; dev_i <= pci_seg->last_bdf; ++dev_i)
1315ad8694baSJoerg Roedel 				set_dev_entry_from_acpi(iommu, dev_i, e->flags, 0);
1316ad8694baSJoerg Roedel 			break;
1317ad8694baSJoerg Roedel 		case IVHD_DEV_SELECT:
1318ad8694baSJoerg Roedel 
1319a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_SELECT\t\t\t devid: %04x:%02x:%02x.%x "
1320ad8694baSJoerg Roedel 				    "flags: %02x\n",
1321a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1322ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1323ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1324ad8694baSJoerg Roedel 				    e->flags);
1325ad8694baSJoerg Roedel 
1326ad8694baSJoerg Roedel 			devid = e->devid;
1327ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags, 0);
1328ad8694baSJoerg Roedel 			break;
1329ad8694baSJoerg Roedel 		case IVHD_DEV_SELECT_RANGE_START:
1330ad8694baSJoerg Roedel 
1331ad8694baSJoerg Roedel 			DUMP_printk("  DEV_SELECT_RANGE_START\t "
1332a45627baSSuravee Suthikulpanit 				    "devid: %04x:%02x:%02x.%x flags: %02x\n",
1333a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1334ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1335ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1336ad8694baSJoerg Roedel 				    e->flags);
1337ad8694baSJoerg Roedel 
1338ad8694baSJoerg Roedel 			devid_start = e->devid;
1339ad8694baSJoerg Roedel 			flags = e->flags;
1340ad8694baSJoerg Roedel 			ext_flags = 0;
1341ad8694baSJoerg Roedel 			alias = false;
1342ad8694baSJoerg Roedel 			break;
1343ad8694baSJoerg Roedel 		case IVHD_DEV_ALIAS:
1344ad8694baSJoerg Roedel 
1345a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_ALIAS\t\t\t devid: %04x:%02x:%02x.%x "
1346ad8694baSJoerg Roedel 				    "flags: %02x devid_to: %02x:%02x.%x\n",
1347a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1348ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1349ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1350ad8694baSJoerg Roedel 				    e->flags,
1351ad8694baSJoerg Roedel 				    PCI_BUS_NUM(e->ext >> 8),
1352ad8694baSJoerg Roedel 				    PCI_SLOT(e->ext >> 8),
1353ad8694baSJoerg Roedel 				    PCI_FUNC(e->ext >> 8));
1354ad8694baSJoerg Roedel 
1355ad8694baSJoerg Roedel 			devid = e->devid;
1356ad8694baSJoerg Roedel 			devid_to = e->ext >> 8;
1357ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid   , e->flags, 0);
1358ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid_to, e->flags, 0);
135999fc4ac3SSuravee Suthikulpanit 			pci_seg->alias_table[devid] = devid_to;
1360ad8694baSJoerg Roedel 			break;
1361ad8694baSJoerg Roedel 		case IVHD_DEV_ALIAS_RANGE:
1362ad8694baSJoerg Roedel 
1363ad8694baSJoerg Roedel 			DUMP_printk("  DEV_ALIAS_RANGE\t\t "
1364a45627baSSuravee Suthikulpanit 				    "devid: %04x:%02x:%02x.%x flags: %02x "
1365a45627baSSuravee Suthikulpanit 				    "devid_to: %04x:%02x:%02x.%x\n",
1366a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1367ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1368ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1369ad8694baSJoerg Roedel 				    e->flags,
1370a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->ext >> 8),
1371ad8694baSJoerg Roedel 				    PCI_SLOT(e->ext >> 8),
1372ad8694baSJoerg Roedel 				    PCI_FUNC(e->ext >> 8));
1373ad8694baSJoerg Roedel 
1374ad8694baSJoerg Roedel 			devid_start = e->devid;
1375ad8694baSJoerg Roedel 			flags = e->flags;
1376ad8694baSJoerg Roedel 			devid_to = e->ext >> 8;
1377ad8694baSJoerg Roedel 			ext_flags = 0;
1378ad8694baSJoerg Roedel 			alias = true;
1379ad8694baSJoerg Roedel 			break;
1380ad8694baSJoerg Roedel 		case IVHD_DEV_EXT_SELECT:
1381ad8694baSJoerg Roedel 
1382a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_EXT_SELECT\t\t devid: %04x:%02x:%02x.%x "
1383ad8694baSJoerg Roedel 				    "flags: %02x ext: %08x\n",
1384a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1385ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1386ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1387ad8694baSJoerg Roedel 				    e->flags, e->ext);
1388ad8694baSJoerg Roedel 
1389ad8694baSJoerg Roedel 			devid = e->devid;
1390ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags,
1391ad8694baSJoerg Roedel 						e->ext);
1392ad8694baSJoerg Roedel 			break;
1393ad8694baSJoerg Roedel 		case IVHD_DEV_EXT_SELECT_RANGE:
1394ad8694baSJoerg Roedel 
1395ad8694baSJoerg Roedel 			DUMP_printk("  DEV_EXT_SELECT_RANGE\t devid: "
1396a45627baSSuravee Suthikulpanit 				    "%04x:%02x:%02x.%x flags: %02x ext: %08x\n",
1397a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1398ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1399ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid),
1400ad8694baSJoerg Roedel 				    e->flags, e->ext);
1401ad8694baSJoerg Roedel 
1402ad8694baSJoerg Roedel 			devid_start = e->devid;
1403ad8694baSJoerg Roedel 			flags = e->flags;
1404ad8694baSJoerg Roedel 			ext_flags = e->ext;
1405ad8694baSJoerg Roedel 			alias = false;
1406ad8694baSJoerg Roedel 			break;
1407ad8694baSJoerg Roedel 		case IVHD_DEV_RANGE_END:
1408ad8694baSJoerg Roedel 
1409a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_RANGE_END\t\t devid: %04x:%02x:%02x.%x\n",
1410a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(e->devid),
1411ad8694baSJoerg Roedel 				    PCI_SLOT(e->devid),
1412ad8694baSJoerg Roedel 				    PCI_FUNC(e->devid));
1413ad8694baSJoerg Roedel 
1414ad8694baSJoerg Roedel 			devid = e->devid;
1415ad8694baSJoerg Roedel 			for (dev_i = devid_start; dev_i <= devid; ++dev_i) {
1416ad8694baSJoerg Roedel 				if (alias) {
141799fc4ac3SSuravee Suthikulpanit 					pci_seg->alias_table[dev_i] = devid_to;
1418ad8694baSJoerg Roedel 					set_dev_entry_from_acpi(iommu,
1419ad8694baSJoerg Roedel 						devid_to, flags, ext_flags);
1420ad8694baSJoerg Roedel 				}
1421ad8694baSJoerg Roedel 				set_dev_entry_from_acpi(iommu, dev_i,
1422ad8694baSJoerg Roedel 							flags, ext_flags);
1423ad8694baSJoerg Roedel 			}
1424ad8694baSJoerg Roedel 			break;
1425ad8694baSJoerg Roedel 		case IVHD_DEV_SPECIAL: {
1426ad8694baSJoerg Roedel 			u8 handle, type;
1427ad8694baSJoerg Roedel 			const char *var;
1428a45627baSSuravee Suthikulpanit 			u32 devid;
1429ad8694baSJoerg Roedel 			int ret;
1430ad8694baSJoerg Roedel 
1431ad8694baSJoerg Roedel 			handle = e->ext & 0xff;
1432a45627baSSuravee Suthikulpanit 			devid = PCI_SEG_DEVID_TO_SBDF(seg_id, (e->ext >> 8));
1433ad8694baSJoerg Roedel 			type   = (e->ext >> 24) & 0xff;
1434ad8694baSJoerg Roedel 
1435ad8694baSJoerg Roedel 			if (type == IVHD_SPECIAL_IOAPIC)
1436ad8694baSJoerg Roedel 				var = "IOAPIC";
1437ad8694baSJoerg Roedel 			else if (type == IVHD_SPECIAL_HPET)
1438ad8694baSJoerg Roedel 				var = "HPET";
1439ad8694baSJoerg Roedel 			else
1440ad8694baSJoerg Roedel 				var = "UNKNOWN";
1441ad8694baSJoerg Roedel 
1442a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_SPECIAL(%s[%d])\t\tdevid: %04x:%02x:%02x.%x\n",
1443ad8694baSJoerg Roedel 				    var, (int)handle,
1444a45627baSSuravee Suthikulpanit 				    seg_id, PCI_BUS_NUM(devid),
1445ad8694baSJoerg Roedel 				    PCI_SLOT(devid),
1446ad8694baSJoerg Roedel 				    PCI_FUNC(devid));
1447ad8694baSJoerg Roedel 
1448ad8694baSJoerg Roedel 			ret = add_special_device(type, handle, &devid, false);
1449ad8694baSJoerg Roedel 			if (ret)
1450ad8694baSJoerg Roedel 				return ret;
1451ad8694baSJoerg Roedel 
1452ad8694baSJoerg Roedel 			/*
1453ad8694baSJoerg Roedel 			 * add_special_device might update the devid in case a
1454ad8694baSJoerg Roedel 			 * command-line override is present. So call
1455ad8694baSJoerg Roedel 			 * set_dev_entry_from_acpi after add_special_device.
1456ad8694baSJoerg Roedel 			 */
1457ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags, 0);
1458ad8694baSJoerg Roedel 
1459ad8694baSJoerg Roedel 			break;
1460ad8694baSJoerg Roedel 		}
1461ad8694baSJoerg Roedel 		case IVHD_DEV_ACPI_HID: {
1462a45627baSSuravee Suthikulpanit 			u32 devid;
1463ad8694baSJoerg Roedel 			u8 hid[ACPIHID_HID_LEN];
1464ad8694baSJoerg Roedel 			u8 uid[ACPIHID_UID_LEN];
1465ad8694baSJoerg Roedel 			int ret;
1466ad8694baSJoerg Roedel 
1467ad8694baSJoerg Roedel 			if (h->type != 0x40) {
1468ad8694baSJoerg Roedel 				pr_err(FW_BUG "Invalid IVHD device type %#x\n",
1469ad8694baSJoerg Roedel 				       e->type);
1470ad8694baSJoerg Roedel 				break;
1471ad8694baSJoerg Roedel 			}
1472ad8694baSJoerg Roedel 
147343d83af8SKees Cook 			BUILD_BUG_ON(sizeof(e->ext_hid) != ACPIHID_HID_LEN - 1);
147443d83af8SKees Cook 			memcpy(hid, &e->ext_hid, ACPIHID_HID_LEN - 1);
1475ad8694baSJoerg Roedel 			hid[ACPIHID_HID_LEN - 1] = '\0';
1476ad8694baSJoerg Roedel 
1477ad8694baSJoerg Roedel 			if (!(*hid)) {
1478ad8694baSJoerg Roedel 				pr_err(FW_BUG "Invalid HID.\n");
1479ad8694baSJoerg Roedel 				break;
1480ad8694baSJoerg Roedel 			}
1481ad8694baSJoerg Roedel 
1482ad8694baSJoerg Roedel 			uid[0] = '\0';
1483ad8694baSJoerg Roedel 			switch (e->uidf) {
1484ad8694baSJoerg Roedel 			case UID_NOT_PRESENT:
1485ad8694baSJoerg Roedel 
1486ad8694baSJoerg Roedel 				if (e->uidl != 0)
1487ad8694baSJoerg Roedel 					pr_warn(FW_BUG "Invalid UID length.\n");
1488ad8694baSJoerg Roedel 
1489ad8694baSJoerg Roedel 				break;
1490ad8694baSJoerg Roedel 			case UID_IS_INTEGER:
1491ad8694baSJoerg Roedel 
1492ad8694baSJoerg Roedel 				sprintf(uid, "%d", e->uid);
1493ad8694baSJoerg Roedel 
1494ad8694baSJoerg Roedel 				break;
1495ad8694baSJoerg Roedel 			case UID_IS_CHARACTER:
1496ad8694baSJoerg Roedel 
1497ad8694baSJoerg Roedel 				memcpy(uid, &e->uid, e->uidl);
1498ad8694baSJoerg Roedel 				uid[e->uidl] = '\0';
1499ad8694baSJoerg Roedel 
1500ad8694baSJoerg Roedel 				break;
1501ad8694baSJoerg Roedel 			default:
1502ad8694baSJoerg Roedel 				break;
1503ad8694baSJoerg Roedel 			}
1504ad8694baSJoerg Roedel 
1505a45627baSSuravee Suthikulpanit 			devid = PCI_SEG_DEVID_TO_SBDF(seg_id, e->devid);
1506a45627baSSuravee Suthikulpanit 			DUMP_printk("  DEV_ACPI_HID(%s[%s])\t\tdevid: %04x:%02x:%02x.%x\n",
1507a45627baSSuravee Suthikulpanit 				    hid, uid, seg_id,
1508ad8694baSJoerg Roedel 				    PCI_BUS_NUM(devid),
1509ad8694baSJoerg Roedel 				    PCI_SLOT(devid),
1510ad8694baSJoerg Roedel 				    PCI_FUNC(devid));
1511ad8694baSJoerg Roedel 
1512ad8694baSJoerg Roedel 			flags = e->flags;
1513ad8694baSJoerg Roedel 
1514ad8694baSJoerg Roedel 			ret = add_acpi_hid_device(hid, uid, &devid, false);
1515ad8694baSJoerg Roedel 			if (ret)
1516ad8694baSJoerg Roedel 				return ret;
1517ad8694baSJoerg Roedel 
1518ad8694baSJoerg Roedel 			/*
1519ad8694baSJoerg Roedel 			 * add_special_device might update the devid in case a
1520ad8694baSJoerg Roedel 			 * command-line override is present. So call
1521ad8694baSJoerg Roedel 			 * set_dev_entry_from_acpi after add_special_device.
1522ad8694baSJoerg Roedel 			 */
1523ad8694baSJoerg Roedel 			set_dev_entry_from_acpi(iommu, devid, e->flags, 0);
1524ad8694baSJoerg Roedel 
1525ad8694baSJoerg Roedel 			break;
1526ad8694baSJoerg Roedel 		}
1527ad8694baSJoerg Roedel 		default:
1528ad8694baSJoerg Roedel 			break;
1529ad8694baSJoerg Roedel 		}
1530ad8694baSJoerg Roedel 
1531ad8694baSJoerg Roedel 		p += ivhd_entry_length(p);
1532ad8694baSJoerg Roedel 	}
1533ad8694baSJoerg Roedel 
1534ad8694baSJoerg Roedel 	return 0;
1535ad8694baSJoerg Roedel }
1536ad8694baSJoerg Roedel 
1537404ec4e4SVasant Hegde /* Allocate PCI segment data structure */
153830795900SVasant Hegde static struct amd_iommu_pci_seg *__init alloc_pci_segment(u16 id,
153930795900SVasant Hegde 					  struct acpi_table_header *ivrs_base)
1540404ec4e4SVasant Hegde {
1541404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
154230795900SVasant Hegde 	int last_bdf;
154330795900SVasant Hegde 
154430795900SVasant Hegde 	/*
154530795900SVasant Hegde 	 * First parse ACPI tables to find the largest Bus/Dev/Func we need to
154630795900SVasant Hegde 	 * handle in this PCI segment. Upon this information the shared data
154730795900SVasant Hegde 	 * structures for the PCI segments in the system will be allocated.
154830795900SVasant Hegde 	 */
154930795900SVasant Hegde 	last_bdf = find_last_devid_acpi(ivrs_base, id);
155030795900SVasant Hegde 	if (last_bdf < 0)
155130795900SVasant Hegde 		return NULL;
1552404ec4e4SVasant Hegde 
1553404ec4e4SVasant Hegde 	pci_seg = kzalloc(sizeof(struct amd_iommu_pci_seg), GFP_KERNEL);
1554404ec4e4SVasant Hegde 	if (pci_seg == NULL)
1555404ec4e4SVasant Hegde 		return NULL;
1556404ec4e4SVasant Hegde 
155730795900SVasant Hegde 	pci_seg->last_bdf = last_bdf;
155830795900SVasant Hegde 	DUMP_printk("PCI segment : 0x%0x, last bdf : 0x%04x\n", id, last_bdf);
1559401360ecSSuravee Suthikulpanit 	pci_seg->dev_table_size     = tbl_size(DEV_TABLE_ENTRY_SIZE, last_bdf);
1560401360ecSSuravee Suthikulpanit 	pci_seg->alias_table_size   = tbl_size(ALIAS_TABLE_ENTRY_SIZE, last_bdf);
1561401360ecSSuravee Suthikulpanit 	pci_seg->rlookup_table_size = tbl_size(RLOOKUP_TABLE_ENTRY_SIZE, last_bdf);
156230795900SVasant Hegde 
1563404ec4e4SVasant Hegde 	pci_seg->id = id;
156439a303baSVasant Hegde 	init_llist_head(&pci_seg->dev_data_list);
1565b618ae62SVasant Hegde 	INIT_LIST_HEAD(&pci_seg->unity_map);
1566404ec4e4SVasant Hegde 	list_add_tail(&pci_seg->list, &amd_iommu_pci_seg_list);
1567404ec4e4SVasant Hegde 
156804230c11SSuravee Suthikulpanit 	if (alloc_dev_table(pci_seg))
156904230c11SSuravee Suthikulpanit 		return NULL;
157099fc4ac3SSuravee Suthikulpanit 	if (alloc_alias_table(pci_seg))
157199fc4ac3SSuravee Suthikulpanit 		return NULL;
1572eda797a2SSuravee Suthikulpanit 	if (alloc_rlookup_table(pci_seg))
1573eda797a2SSuravee Suthikulpanit 		return NULL;
157404230c11SSuravee Suthikulpanit 
1575404ec4e4SVasant Hegde 	return pci_seg;
1576404ec4e4SVasant Hegde }
1577404ec4e4SVasant Hegde 
157830795900SVasant Hegde static struct amd_iommu_pci_seg *__init get_pci_segment(u16 id,
157930795900SVasant Hegde 					struct acpi_table_header *ivrs_base)
1580404ec4e4SVasant Hegde {
1581404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
1582404ec4e4SVasant Hegde 
1583404ec4e4SVasant Hegde 	for_each_pci_segment(pci_seg) {
1584404ec4e4SVasant Hegde 		if (pci_seg->id == id)
1585404ec4e4SVasant Hegde 			return pci_seg;
1586404ec4e4SVasant Hegde 	}
1587404ec4e4SVasant Hegde 
158830795900SVasant Hegde 	return alloc_pci_segment(id, ivrs_base);
1589404ec4e4SVasant Hegde }
1590404ec4e4SVasant Hegde 
1591404ec4e4SVasant Hegde static void __init free_pci_segments(void)
1592404ec4e4SVasant Hegde {
1593404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg, *next;
1594404ec4e4SVasant Hegde 
1595404ec4e4SVasant Hegde 	for_each_pci_segment_safe(pci_seg, next) {
1596404ec4e4SVasant Hegde 		list_del(&pci_seg->list);
1597333e581bSVasant Hegde 		free_irq_lookup_table(pci_seg);
1598eda797a2SSuravee Suthikulpanit 		free_rlookup_table(pci_seg);
159999fc4ac3SSuravee Suthikulpanit 		free_alias_table(pci_seg);
160004230c11SSuravee Suthikulpanit 		free_dev_table(pci_seg);
1601404ec4e4SVasant Hegde 		kfree(pci_seg);
1602404ec4e4SVasant Hegde 	}
1603404ec4e4SVasant Hegde }
1604404ec4e4SVasant Hegde 
1605ad8694baSJoerg Roedel static void __init free_iommu_one(struct amd_iommu *iommu)
1606ad8694baSJoerg Roedel {
1607c69d89afSSuravee Suthikulpanit 	free_cwwb_sem(iommu);
1608ad8694baSJoerg Roedel 	free_command_buffer(iommu);
1609ad8694baSJoerg Roedel 	free_event_buffer(iommu);
1610ad8694baSJoerg Roedel 	free_ppr_log(iommu);
1611ad8694baSJoerg Roedel 	free_ga_log(iommu);
1612ad8694baSJoerg Roedel 	iommu_unmap_mmio_space(iommu);
1613ad8694baSJoerg Roedel }
1614ad8694baSJoerg Roedel 
1615ad8694baSJoerg Roedel static void __init free_iommu_all(void)
1616ad8694baSJoerg Roedel {
1617ad8694baSJoerg Roedel 	struct amd_iommu *iommu, *next;
1618ad8694baSJoerg Roedel 
1619ad8694baSJoerg Roedel 	for_each_iommu_safe(iommu, next) {
1620ad8694baSJoerg Roedel 		list_del(&iommu->list);
1621ad8694baSJoerg Roedel 		free_iommu_one(iommu);
1622ad8694baSJoerg Roedel 		kfree(iommu);
1623ad8694baSJoerg Roedel 	}
1624ad8694baSJoerg Roedel }
1625ad8694baSJoerg Roedel 
1626ad8694baSJoerg Roedel /*
1627ad8694baSJoerg Roedel  * Family15h Model 10h-1fh erratum 746 (IOMMU Logging May Stall Translations)
1628ad8694baSJoerg Roedel  * Workaround:
1629ad8694baSJoerg Roedel  *     BIOS should disable L2B micellaneous clock gating by setting
1630ad8694baSJoerg Roedel  *     L2_L2B_CK_GATE_CONTROL[CKGateL2BMiscDisable](D0F2xF4_x90[2]) = 1b
1631ad8694baSJoerg Roedel  */
1632ad8694baSJoerg Roedel static void amd_iommu_erratum_746_workaround(struct amd_iommu *iommu)
1633ad8694baSJoerg Roedel {
1634ad8694baSJoerg Roedel 	u32 value;
1635ad8694baSJoerg Roedel 
1636ad8694baSJoerg Roedel 	if ((boot_cpu_data.x86 != 0x15) ||
1637ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model < 0x10) ||
1638ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model > 0x1f))
1639ad8694baSJoerg Roedel 		return;
1640ad8694baSJoerg Roedel 
1641ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, 0x90);
1642ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, 0xf4, &value);
1643ad8694baSJoerg Roedel 
1644ad8694baSJoerg Roedel 	if (value & BIT(2))
1645ad8694baSJoerg Roedel 		return;
1646ad8694baSJoerg Roedel 
1647ad8694baSJoerg Roedel 	/* Select NB indirect register 0x90 and enable writing */
1648ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, 0x90 | (1 << 8));
1649ad8694baSJoerg Roedel 
1650ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf4, value | 0x4);
1651ad8694baSJoerg Roedel 	pci_info(iommu->dev, "Applying erratum 746 workaround\n");
1652ad8694baSJoerg Roedel 
1653ad8694baSJoerg Roedel 	/* Clear the enable writing bit */
1654ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, 0xf0, 0x90);
1655ad8694baSJoerg Roedel }
1656ad8694baSJoerg Roedel 
1657ad8694baSJoerg Roedel /*
1658ad8694baSJoerg Roedel  * Family15h Model 30h-3fh (IOMMU Mishandles ATS Write Permission)
1659ad8694baSJoerg Roedel  * Workaround:
1660ad8694baSJoerg Roedel  *     BIOS should enable ATS write permission check by setting
1661ad8694baSJoerg Roedel  *     L2_DEBUG_3[AtsIgnoreIWDis](D0F2xF4_x47[0]) = 1b
1662ad8694baSJoerg Roedel  */
1663ad8694baSJoerg Roedel static void amd_iommu_ats_write_check_workaround(struct amd_iommu *iommu)
1664ad8694baSJoerg Roedel {
1665ad8694baSJoerg Roedel 	u32 value;
1666ad8694baSJoerg Roedel 
1667ad8694baSJoerg Roedel 	if ((boot_cpu_data.x86 != 0x15) ||
1668ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model < 0x30) ||
1669ad8694baSJoerg Roedel 	    (boot_cpu_data.x86_model > 0x3f))
1670ad8694baSJoerg Roedel 		return;
1671ad8694baSJoerg Roedel 
1672ad8694baSJoerg Roedel 	/* Test L2_DEBUG_3[AtsIgnoreIWDis] == 1 */
1673ad8694baSJoerg Roedel 	value = iommu_read_l2(iommu, 0x47);
1674ad8694baSJoerg Roedel 
1675ad8694baSJoerg Roedel 	if (value & BIT(0))
1676ad8694baSJoerg Roedel 		return;
1677ad8694baSJoerg Roedel 
1678ad8694baSJoerg Roedel 	/* Set L2_DEBUG_3[AtsIgnoreIWDis] = 1 */
1679ad8694baSJoerg Roedel 	iommu_write_l2(iommu, 0x47, value | BIT(0));
1680ad8694baSJoerg Roedel 
1681ad8694baSJoerg Roedel 	pci_info(iommu->dev, "Applying ATS write check workaround\n");
1682ad8694baSJoerg Roedel }
1683ad8694baSJoerg Roedel 
1684ad8694baSJoerg Roedel /*
1685664c0b58SPaul Menzel  * This function glues the initialization function for one IOMMU
1686ad8694baSJoerg Roedel  * together and also allocates the command buffer and programs the
1687ad8694baSJoerg Roedel  * hardware. It does NOT enable the IOMMU. This is done afterwards.
1688ad8694baSJoerg Roedel  */
168930795900SVasant Hegde static int __init init_iommu_one(struct amd_iommu *iommu, struct ivhd_header *h,
169030795900SVasant Hegde 				 struct acpi_table_header *ivrs_base)
1691ad8694baSJoerg Roedel {
1692404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
1693ad8694baSJoerg Roedel 	int ret;
1694ad8694baSJoerg Roedel 
169530795900SVasant Hegde 	pci_seg = get_pci_segment(h->pci_seg, ivrs_base);
1696404ec4e4SVasant Hegde 	if (pci_seg == NULL)
1697404ec4e4SVasant Hegde 		return -ENOMEM;
1698404ec4e4SVasant Hegde 	iommu->pci_seg = pci_seg;
1699404ec4e4SVasant Hegde 
1700ad8694baSJoerg Roedel 	raw_spin_lock_init(&iommu->lock);
1701c69d89afSSuravee Suthikulpanit 	iommu->cmd_sem_val = 0;
1702ad8694baSJoerg Roedel 
1703ad8694baSJoerg Roedel 	/* Add IOMMU to internal data structures */
1704ad8694baSJoerg Roedel 	list_add_tail(&iommu->list, &amd_iommu_list);
1705ad8694baSJoerg Roedel 	iommu->index = amd_iommus_present++;
1706ad8694baSJoerg Roedel 
1707ad8694baSJoerg Roedel 	if (unlikely(iommu->index >= MAX_IOMMUS)) {
1708ad8694baSJoerg Roedel 		WARN(1, "System has more IOMMUs than supported by this driver\n");
1709ad8694baSJoerg Roedel 		return -ENOSYS;
1710ad8694baSJoerg Roedel 	}
1711ad8694baSJoerg Roedel 
1712ad8694baSJoerg Roedel 	/* Index is fine - add IOMMU to the array */
1713ad8694baSJoerg Roedel 	amd_iommus[iommu->index] = iommu;
1714ad8694baSJoerg Roedel 
1715ad8694baSJoerg Roedel 	/*
1716ad8694baSJoerg Roedel 	 * Copy data from ACPI table entry to the iommu struct
1717ad8694baSJoerg Roedel 	 */
1718ad8694baSJoerg Roedel 	iommu->devid   = h->devid;
1719ad8694baSJoerg Roedel 	iommu->cap_ptr = h->cap_ptr;
1720ad8694baSJoerg Roedel 	iommu->mmio_phys = h->mmio_phys;
1721ad8694baSJoerg Roedel 
1722ad8694baSJoerg Roedel 	switch (h->type) {
1723ad8694baSJoerg Roedel 	case 0x10:
1724ad8694baSJoerg Roedel 		/* Check if IVHD EFR contains proper max banks/counters */
1725ad8694baSJoerg Roedel 		if ((h->efr_attr != 0) &&
1726ad8694baSJoerg Roedel 		    ((h->efr_attr & (0xF << 13)) != 0) &&
1727ad8694baSJoerg Roedel 		    ((h->efr_attr & (0x3F << 17)) != 0))
1728ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_REG_END_OFFSET;
1729ad8694baSJoerg Roedel 		else
1730ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET;
1731e52d58d5SSuravee Suthikulpanit 
1732e52d58d5SSuravee Suthikulpanit 		/*
1733e52d58d5SSuravee Suthikulpanit 		 * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports.
1734e52d58d5SSuravee Suthikulpanit 		 * GAM also requires GA mode. Therefore, we need to
1735e52d58d5SSuravee Suthikulpanit 		 * check cmpxchg16b support before enabling it.
1736e52d58d5SSuravee Suthikulpanit 		 */
1737e52d58d5SSuravee Suthikulpanit 		if (!boot_cpu_has(X86_FEATURE_CX16) ||
1738e52d58d5SSuravee Suthikulpanit 		    ((h->efr_attr & (0x1 << IOMMU_FEAT_GASUP_SHIFT)) == 0))
1739ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY;
1740ad8694baSJoerg Roedel 		break;
1741ad8694baSJoerg Roedel 	case 0x11:
1742ad8694baSJoerg Roedel 	case 0x40:
1743ad8694baSJoerg Roedel 		if (h->efr_reg & (1 << 9))
1744ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_REG_END_OFFSET;
1745ad8694baSJoerg Roedel 		else
1746ad8694baSJoerg Roedel 			iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET;
1747e52d58d5SSuravee Suthikulpanit 
1748e52d58d5SSuravee Suthikulpanit 		/*
1749e52d58d5SSuravee Suthikulpanit 		 * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports.
1750e52d58d5SSuravee Suthikulpanit 		 * XT, GAM also requires GA mode. Therefore, we need to
1751e52d58d5SSuravee Suthikulpanit 		 * check cmpxchg16b support before enabling them.
1752e52d58d5SSuravee Suthikulpanit 		 */
1753e52d58d5SSuravee Suthikulpanit 		if (!boot_cpu_has(X86_FEATURE_CX16) ||
1754e52d58d5SSuravee Suthikulpanit 		    ((h->efr_reg & (0x1 << IOMMU_EFR_GASUP_SHIFT)) == 0)) {
1755ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY;
1756e52d58d5SSuravee Suthikulpanit 			break;
1757e52d58d5SSuravee Suthikulpanit 		}
1758e52d58d5SSuravee Suthikulpanit 
1759d1adcfbbSDavid Woodhouse 		if (h->efr_reg & BIT(IOMMU_EFR_XTSUP_SHIFT))
1760ad8694baSJoerg Roedel 			amd_iommu_xt_mode = IRQ_REMAP_X2APIC_MODE;
1761a44092e3SSuravee Suthikulpanit 
1762a44092e3SSuravee Suthikulpanit 		early_iommu_features_init(iommu, h);
1763a44092e3SSuravee Suthikulpanit 
1764ad8694baSJoerg Roedel 		break;
1765ad8694baSJoerg Roedel 	default:
1766ad8694baSJoerg Roedel 		return -EINVAL;
1767ad8694baSJoerg Roedel 	}
1768ad8694baSJoerg Roedel 
1769ad8694baSJoerg Roedel 	iommu->mmio_base = iommu_map_mmio_space(iommu->mmio_phys,
1770ad8694baSJoerg Roedel 						iommu->mmio_phys_end);
1771ad8694baSJoerg Roedel 	if (!iommu->mmio_base)
1772ad8694baSJoerg Roedel 		return -ENOMEM;
1773ad8694baSJoerg Roedel 
1774c69d89afSSuravee Suthikulpanit 	if (alloc_cwwb_sem(iommu))
1775c69d89afSSuravee Suthikulpanit 		return -ENOMEM;
1776c69d89afSSuravee Suthikulpanit 
1777ad8694baSJoerg Roedel 	if (alloc_command_buffer(iommu))
1778ad8694baSJoerg Roedel 		return -ENOMEM;
1779ad8694baSJoerg Roedel 
1780ad8694baSJoerg Roedel 	if (alloc_event_buffer(iommu))
1781ad8694baSJoerg Roedel 		return -ENOMEM;
1782ad8694baSJoerg Roedel 
1783ad8694baSJoerg Roedel 	iommu->int_enabled = false;
1784ad8694baSJoerg Roedel 
1785ad8694baSJoerg Roedel 	init_translation_status(iommu);
1786ad8694baSJoerg Roedel 	if (translation_pre_enabled(iommu) && !is_kdump_kernel()) {
1787ad8694baSJoerg Roedel 		iommu_disable(iommu);
1788ad8694baSJoerg Roedel 		clear_translation_pre_enabled(iommu);
1789ad8694baSJoerg Roedel 		pr_warn("Translation was enabled for IOMMU:%d but we are not in kdump mode\n",
1790ad8694baSJoerg Roedel 			iommu->index);
1791ad8694baSJoerg Roedel 	}
1792ad8694baSJoerg Roedel 	if (amd_iommu_pre_enabled)
1793ad8694baSJoerg Roedel 		amd_iommu_pre_enabled = translation_pre_enabled(iommu);
1794ad8694baSJoerg Roedel 
1795ad8694baSJoerg Roedel 	ret = init_iommu_from_acpi(iommu, h);
1796ad8694baSJoerg Roedel 	if (ret)
1797ad8694baSJoerg Roedel 		return ret;
1798ad8694baSJoerg Roedel 
17992df985f5SDavid Woodhouse 	if (amd_iommu_irq_remap) {
1800ad8694baSJoerg Roedel 		ret = amd_iommu_create_irq_domain(iommu);
1801ad8694baSJoerg Roedel 		if (ret)
1802ad8694baSJoerg Roedel 			return ret;
18032df985f5SDavid Woodhouse 	}
1804ad8694baSJoerg Roedel 
1805ad8694baSJoerg Roedel 	/*
1806ad8694baSJoerg Roedel 	 * Make sure IOMMU is not considered to translate itself. The IVRS
1807ad8694baSJoerg Roedel 	 * table tells us so, but this is a lie!
1808ad8694baSJoerg Roedel 	 */
1809ccacd94fSVasant Hegde 	pci_seg->rlookup_table[iommu->devid] = NULL;
1810ad8694baSJoerg Roedel 
1811ad8694baSJoerg Roedel 	return 0;
1812ad8694baSJoerg Roedel }
1813ad8694baSJoerg Roedel 
1814ad8694baSJoerg Roedel /**
1815ad8694baSJoerg Roedel  * get_highest_supported_ivhd_type - Look up the appropriate IVHD type
181606ce8a62SKrzysztof Kozlowski  * @ivrs: Pointer to the IVRS header
1817ad8694baSJoerg Roedel  *
1818ad8694baSJoerg Roedel  * This function search through all IVDB of the maximum supported IVHD
1819ad8694baSJoerg Roedel  */
1820ad8694baSJoerg Roedel static u8 get_highest_supported_ivhd_type(struct acpi_table_header *ivrs)
1821ad8694baSJoerg Roedel {
1822ad8694baSJoerg Roedel 	u8 *base = (u8 *)ivrs;
1823ad8694baSJoerg Roedel 	struct ivhd_header *ivhd = (struct ivhd_header *)
1824ad8694baSJoerg Roedel 					(base + IVRS_HEADER_LENGTH);
1825ad8694baSJoerg Roedel 	u8 last_type = ivhd->type;
1826ad8694baSJoerg Roedel 	u16 devid = ivhd->devid;
1827ad8694baSJoerg Roedel 
1828ad8694baSJoerg Roedel 	while (((u8 *)ivhd - base < ivrs->length) &&
1829ad8694baSJoerg Roedel 	       (ivhd->type <= ACPI_IVHD_TYPE_MAX_SUPPORTED)) {
1830ad8694baSJoerg Roedel 		u8 *p = (u8 *) ivhd;
1831ad8694baSJoerg Roedel 
1832ad8694baSJoerg Roedel 		if (ivhd->devid == devid)
1833ad8694baSJoerg Roedel 			last_type = ivhd->type;
1834ad8694baSJoerg Roedel 		ivhd = (struct ivhd_header *)(p + ivhd->length);
1835ad8694baSJoerg Roedel 	}
1836ad8694baSJoerg Roedel 
1837ad8694baSJoerg Roedel 	return last_type;
1838ad8694baSJoerg Roedel }
1839ad8694baSJoerg Roedel 
1840ad8694baSJoerg Roedel /*
1841ad8694baSJoerg Roedel  * Iterates over all IOMMU entries in the ACPI table, allocates the
1842ad8694baSJoerg Roedel  * IOMMU structure and initializes it with init_iommu_one()
1843ad8694baSJoerg Roedel  */
1844ad8694baSJoerg Roedel static int __init init_iommu_all(struct acpi_table_header *table)
1845ad8694baSJoerg Roedel {
1846ad8694baSJoerg Roedel 	u8 *p = (u8 *)table, *end = (u8 *)table;
1847ad8694baSJoerg Roedel 	struct ivhd_header *h;
1848ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
1849ad8694baSJoerg Roedel 	int ret;
1850ad8694baSJoerg Roedel 
1851ad8694baSJoerg Roedel 	end += table->length;
1852ad8694baSJoerg Roedel 	p += IVRS_HEADER_LENGTH;
1853ad8694baSJoerg Roedel 
1854ad8694baSJoerg Roedel 	while (p < end) {
1855ad8694baSJoerg Roedel 		h = (struct ivhd_header *)p;
1856ad8694baSJoerg Roedel 		if (*p == amd_iommu_target_ivhd_type) {
1857ad8694baSJoerg Roedel 
1858*b36a5b0fSVasant Hegde 			DUMP_printk("device: %04x:%02x:%02x.%01x cap: %04x "
1859*b36a5b0fSVasant Hegde 				    "flags: %01x info %04x\n",
1860*b36a5b0fSVasant Hegde 				    h->pci_seg, PCI_BUS_NUM(h->devid),
1861*b36a5b0fSVasant Hegde 				    PCI_SLOT(h->devid), PCI_FUNC(h->devid),
1862*b36a5b0fSVasant Hegde 				    h->cap_ptr, h->flags, h->info);
1863ad8694baSJoerg Roedel 			DUMP_printk("       mmio-addr: %016llx\n",
1864ad8694baSJoerg Roedel 				    h->mmio_phys);
1865ad8694baSJoerg Roedel 
1866ad8694baSJoerg Roedel 			iommu = kzalloc(sizeof(struct amd_iommu), GFP_KERNEL);
1867ad8694baSJoerg Roedel 			if (iommu == NULL)
1868ad8694baSJoerg Roedel 				return -ENOMEM;
1869ad8694baSJoerg Roedel 
187030795900SVasant Hegde 			ret = init_iommu_one(iommu, h, table);
1871ad8694baSJoerg Roedel 			if (ret)
1872ad8694baSJoerg Roedel 				return ret;
1873ad8694baSJoerg Roedel 		}
1874ad8694baSJoerg Roedel 		p += h->length;
1875ad8694baSJoerg Roedel 
1876ad8694baSJoerg Roedel 	}
1877ad8694baSJoerg Roedel 	WARN_ON(p != end);
1878ad8694baSJoerg Roedel 
1879ad8694baSJoerg Roedel 	return 0;
1880ad8694baSJoerg Roedel }
1881ad8694baSJoerg Roedel 
1882715601e4SPaul Menzel static void init_iommu_perf_ctr(struct amd_iommu *iommu)
1883ad8694baSJoerg Roedel {
1884994d6608SSuravee Suthikulpanit 	u64 val;
1885ad8694baSJoerg Roedel 	struct pci_dev *pdev = iommu->dev;
1886ad8694baSJoerg Roedel 
1887ad8694baSJoerg Roedel 	if (!iommu_feature(iommu, FEATURE_PC))
1888ad8694baSJoerg Roedel 		return;
1889ad8694baSJoerg Roedel 
1890ad8694baSJoerg Roedel 	amd_iommu_pc_present = true;
1891ad8694baSJoerg Roedel 
1892ad8694baSJoerg Roedel 	pci_info(pdev, "IOMMU performance counters supported\n");
1893ad8694baSJoerg Roedel 
1894ad8694baSJoerg Roedel 	val = readl(iommu->mmio_base + MMIO_CNTR_CONF_OFFSET);
1895ad8694baSJoerg Roedel 	iommu->max_banks = (u8) ((val >> 12) & 0x3f);
1896ad8694baSJoerg Roedel 	iommu->max_counters = (u8) ((val >> 7) & 0xf);
1897ad8694baSJoerg Roedel 
1898ad8694baSJoerg Roedel 	return;
1899ad8694baSJoerg Roedel }
1900ad8694baSJoerg Roedel 
1901ad8694baSJoerg Roedel static ssize_t amd_iommu_show_cap(struct device *dev,
1902ad8694baSJoerg Roedel 				  struct device_attribute *attr,
1903ad8694baSJoerg Roedel 				  char *buf)
1904ad8694baSJoerg Roedel {
1905ad8694baSJoerg Roedel 	struct amd_iommu *iommu = dev_to_amd_iommu(dev);
1906ad8694baSJoerg Roedel 	return sprintf(buf, "%x\n", iommu->cap);
1907ad8694baSJoerg Roedel }
1908ad8694baSJoerg Roedel static DEVICE_ATTR(cap, S_IRUGO, amd_iommu_show_cap, NULL);
1909ad8694baSJoerg Roedel 
1910ad8694baSJoerg Roedel static ssize_t amd_iommu_show_features(struct device *dev,
1911ad8694baSJoerg Roedel 				       struct device_attribute *attr,
1912ad8694baSJoerg Roedel 				       char *buf)
1913ad8694baSJoerg Roedel {
1914ad8694baSJoerg Roedel 	struct amd_iommu *iommu = dev_to_amd_iommu(dev);
1915ad8694baSJoerg Roedel 	return sprintf(buf, "%llx\n", iommu->features);
1916ad8694baSJoerg Roedel }
1917ad8694baSJoerg Roedel static DEVICE_ATTR(features, S_IRUGO, amd_iommu_show_features, NULL);
1918ad8694baSJoerg Roedel 
1919ad8694baSJoerg Roedel static struct attribute *amd_iommu_attrs[] = {
1920ad8694baSJoerg Roedel 	&dev_attr_cap.attr,
1921ad8694baSJoerg Roedel 	&dev_attr_features.attr,
1922ad8694baSJoerg Roedel 	NULL,
1923ad8694baSJoerg Roedel };
1924ad8694baSJoerg Roedel 
1925ad8694baSJoerg Roedel static struct attribute_group amd_iommu_group = {
1926ad8694baSJoerg Roedel 	.name = "amd-iommu",
1927ad8694baSJoerg Roedel 	.attrs = amd_iommu_attrs,
1928ad8694baSJoerg Roedel };
1929ad8694baSJoerg Roedel 
1930ad8694baSJoerg Roedel static const struct attribute_group *amd_iommu_groups[] = {
1931ad8694baSJoerg Roedel 	&amd_iommu_group,
1932ad8694baSJoerg Roedel 	NULL,
1933ad8694baSJoerg Roedel };
1934ad8694baSJoerg Roedel 
1935a44092e3SSuravee Suthikulpanit /*
1936a44092e3SSuravee Suthikulpanit  * Note: IVHD 0x11 and 0x40 also contains exact copy
1937a44092e3SSuravee Suthikulpanit  * of the IOMMU Extended Feature Register [MMIO Offset 0030h].
1938a44092e3SSuravee Suthikulpanit  * Default to EFR in IVHD since it is available sooner (i.e. before PCI init).
1939a44092e3SSuravee Suthikulpanit  */
1940a44092e3SSuravee Suthikulpanit static void __init late_iommu_features_init(struct amd_iommu *iommu)
1941a44092e3SSuravee Suthikulpanit {
1942a44092e3SSuravee Suthikulpanit 	u64 features;
1943a44092e3SSuravee Suthikulpanit 
1944a44092e3SSuravee Suthikulpanit 	if (!(iommu->cap & (1 << IOMMU_CAP_EFR)))
1945a44092e3SSuravee Suthikulpanit 		return;
1946a44092e3SSuravee Suthikulpanit 
1947a44092e3SSuravee Suthikulpanit 	/* read extended feature bits */
1948a44092e3SSuravee Suthikulpanit 	features = readq(iommu->mmio_base + MMIO_EXT_FEATURES);
1949a44092e3SSuravee Suthikulpanit 
1950a44092e3SSuravee Suthikulpanit 	if (!iommu->features) {
1951a44092e3SSuravee Suthikulpanit 		iommu->features = features;
1952a44092e3SSuravee Suthikulpanit 		return;
1953a44092e3SSuravee Suthikulpanit 	}
1954a44092e3SSuravee Suthikulpanit 
1955a44092e3SSuravee Suthikulpanit 	/*
1956a44092e3SSuravee Suthikulpanit 	 * Sanity check and warn if EFR values from
1957a44092e3SSuravee Suthikulpanit 	 * IVHD and MMIO conflict.
1958a44092e3SSuravee Suthikulpanit 	 */
1959a44092e3SSuravee Suthikulpanit 	if (features != iommu->features)
1960304c73baSPaul Menzel 		pr_warn(FW_WARN "EFR mismatch. Use IVHD EFR (%#llx : %#llx).\n",
1961a44092e3SSuravee Suthikulpanit 			features, iommu->features);
1962a44092e3SSuravee Suthikulpanit }
1963a44092e3SSuravee Suthikulpanit 
1964ad8694baSJoerg Roedel static int __init iommu_init_pci(struct amd_iommu *iommu)
1965ad8694baSJoerg Roedel {
1966ad8694baSJoerg Roedel 	int cap_ptr = iommu->cap_ptr;
1967ad8694baSJoerg Roedel 	int ret;
1968ad8694baSJoerg Roedel 
1969e5670e18SSuravee Suthikulpanit 	iommu->dev = pci_get_domain_bus_and_slot(iommu->pci_seg->id,
1970e5670e18SSuravee Suthikulpanit 						 PCI_BUS_NUM(iommu->devid),
1971ad8694baSJoerg Roedel 						 iommu->devid & 0xff);
1972ad8694baSJoerg Roedel 	if (!iommu->dev)
1973ad8694baSJoerg Roedel 		return -ENODEV;
1974ad8694baSJoerg Roedel 
1975ad8694baSJoerg Roedel 	/* Prevent binding other PCI device drivers to IOMMU devices */
1976ad8694baSJoerg Roedel 	iommu->dev->match_driver = false;
1977ad8694baSJoerg Roedel 
1978ad8694baSJoerg Roedel 	pci_read_config_dword(iommu->dev, cap_ptr + MMIO_CAP_HDR_OFFSET,
1979ad8694baSJoerg Roedel 			      &iommu->cap);
1980ad8694baSJoerg Roedel 
1981ad8694baSJoerg Roedel 	if (!(iommu->cap & (1 << IOMMU_CAP_IOTLB)))
1982ad8694baSJoerg Roedel 		amd_iommu_iotlb_sup = false;
1983ad8694baSJoerg Roedel 
1984a44092e3SSuravee Suthikulpanit 	late_iommu_features_init(iommu);
1985ad8694baSJoerg Roedel 
1986ad8694baSJoerg Roedel 	if (iommu_feature(iommu, FEATURE_GT)) {
1987ad8694baSJoerg Roedel 		int glxval;
1988ad8694baSJoerg Roedel 		u32 max_pasid;
1989ad8694baSJoerg Roedel 		u64 pasmax;
1990ad8694baSJoerg Roedel 
1991ad8694baSJoerg Roedel 		pasmax = iommu->features & FEATURE_PASID_MASK;
1992ad8694baSJoerg Roedel 		pasmax >>= FEATURE_PASID_SHIFT;
1993ad8694baSJoerg Roedel 		max_pasid  = (1 << (pasmax + 1)) - 1;
1994ad8694baSJoerg Roedel 
1995ad8694baSJoerg Roedel 		amd_iommu_max_pasid = min(amd_iommu_max_pasid, max_pasid);
1996ad8694baSJoerg Roedel 
1997ad8694baSJoerg Roedel 		BUG_ON(amd_iommu_max_pasid & ~PASID_MASK);
1998ad8694baSJoerg Roedel 
1999ad8694baSJoerg Roedel 		glxval   = iommu->features & FEATURE_GLXVAL_MASK;
2000ad8694baSJoerg Roedel 		glxval >>= FEATURE_GLXVAL_SHIFT;
2001ad8694baSJoerg Roedel 
2002ad8694baSJoerg Roedel 		if (amd_iommu_max_glx_val == -1)
2003ad8694baSJoerg Roedel 			amd_iommu_max_glx_val = glxval;
2004ad8694baSJoerg Roedel 		else
2005ad8694baSJoerg Roedel 			amd_iommu_max_glx_val = min(amd_iommu_max_glx_val, glxval);
2006ad8694baSJoerg Roedel 	}
2007ad8694baSJoerg Roedel 
2008ad8694baSJoerg Roedel 	if (iommu_feature(iommu, FEATURE_GT) &&
2009ad8694baSJoerg Roedel 	    iommu_feature(iommu, FEATURE_PPR)) {
2010ad8694baSJoerg Roedel 		iommu->is_iommu_v2   = true;
2011ad8694baSJoerg Roedel 		amd_iommu_v2_present = true;
2012ad8694baSJoerg Roedel 	}
2013ad8694baSJoerg Roedel 
2014ad8694baSJoerg Roedel 	if (iommu_feature(iommu, FEATURE_PPR) && alloc_ppr_log(iommu))
2015ad8694baSJoerg Roedel 		return -ENOMEM;
2016ad8694baSJoerg Roedel 
2017eb03f2d2SSuravee Suthikulpanit 	ret = iommu_init_ga_log(iommu);
2018ad8694baSJoerg Roedel 	if (ret)
2019ad8694baSJoerg Roedel 		return ret;
2020ad8694baSJoerg Roedel 
20216664340cSNadav Amit 	if (iommu->cap & (1UL << IOMMU_CAP_NPCACHE)) {
202247a70beaSJoerg Roedel 		pr_info("Using strict mode due to virtualization\n");
202347a70beaSJoerg Roedel 		iommu_set_dma_strict();
2024ad8694baSJoerg Roedel 		amd_iommu_np_cache = true;
20256664340cSNadav Amit 	}
2026ad8694baSJoerg Roedel 
2027ad8694baSJoerg Roedel 	init_iommu_perf_ctr(iommu);
2028ad8694baSJoerg Roedel 
2029ad8694baSJoerg Roedel 	if (is_rd890_iommu(iommu->dev)) {
2030ad8694baSJoerg Roedel 		int i, j;
2031ad8694baSJoerg Roedel 
2032ad8694baSJoerg Roedel 		iommu->root_pdev =
2033e5670e18SSuravee Suthikulpanit 			pci_get_domain_bus_and_slot(iommu->pci_seg->id,
2034e5670e18SSuravee Suthikulpanit 						    iommu->dev->bus->number,
2035ad8694baSJoerg Roedel 						    PCI_DEVFN(0, 0));
2036ad8694baSJoerg Roedel 
2037ad8694baSJoerg Roedel 		/*
2038ad8694baSJoerg Roedel 		 * Some rd890 systems may not be fully reconfigured by the
2039ad8694baSJoerg Roedel 		 * BIOS, so it's necessary for us to store this information so
2040ad8694baSJoerg Roedel 		 * it can be reprogrammed on resume
2041ad8694baSJoerg Roedel 		 */
2042ad8694baSJoerg Roedel 		pci_read_config_dword(iommu->dev, iommu->cap_ptr + 4,
2043ad8694baSJoerg Roedel 				&iommu->stored_addr_lo);
2044ad8694baSJoerg Roedel 		pci_read_config_dword(iommu->dev, iommu->cap_ptr + 8,
2045ad8694baSJoerg Roedel 				&iommu->stored_addr_hi);
2046ad8694baSJoerg Roedel 
2047ad8694baSJoerg Roedel 		/* Low bit locks writes to configuration space */
2048ad8694baSJoerg Roedel 		iommu->stored_addr_lo &= ~1;
2049ad8694baSJoerg Roedel 
2050ad8694baSJoerg Roedel 		for (i = 0; i < 6; i++)
2051ad8694baSJoerg Roedel 			for (j = 0; j < 0x12; j++)
2052ad8694baSJoerg Roedel 				iommu->stored_l1[i][j] = iommu_read_l1(iommu, i, j);
2053ad8694baSJoerg Roedel 
2054ad8694baSJoerg Roedel 		for (i = 0; i < 0x83; i++)
2055ad8694baSJoerg Roedel 			iommu->stored_l2[i] = iommu_read_l2(iommu, i);
2056ad8694baSJoerg Roedel 	}
2057ad8694baSJoerg Roedel 
2058ad8694baSJoerg Roedel 	amd_iommu_erratum_746_workaround(iommu);
2059ad8694baSJoerg Roedel 	amd_iommu_ats_write_check_workaround(iommu);
2060ad8694baSJoerg Roedel 
206183874d51SBo Liu 	ret = iommu_device_sysfs_add(&iommu->iommu, &iommu->dev->dev,
2062ad8694baSJoerg Roedel 			       amd_iommu_groups, "ivhd%d", iommu->index);
206383874d51SBo Liu 	if (ret)
206483874d51SBo Liu 		return ret;
206583874d51SBo Liu 
20662d471b20SRobin Murphy 	iommu_device_register(&iommu->iommu, &amd_iommu_ops, NULL);
2067ad8694baSJoerg Roedel 
2068ad8694baSJoerg Roedel 	return pci_enable_device(iommu->dev);
2069ad8694baSJoerg Roedel }
2070ad8694baSJoerg Roedel 
2071ad8694baSJoerg Roedel static void print_iommu_info(void)
2072ad8694baSJoerg Roedel {
2073ad8694baSJoerg Roedel 	static const char * const feat_str[] = {
2074ad8694baSJoerg Roedel 		"PreF", "PPR", "X2APIC", "NX", "GT", "[5]",
2075ad8694baSJoerg Roedel 		"IA", "GA", "HE", "PC"
2076ad8694baSJoerg Roedel 	};
2077ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2078ad8694baSJoerg Roedel 
2079ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2080ad8694baSJoerg Roedel 		struct pci_dev *pdev = iommu->dev;
2081ad8694baSJoerg Roedel 		int i;
2082ad8694baSJoerg Roedel 
20833703c839STom Rix 		pci_info(pdev, "Found IOMMU cap 0x%x\n", iommu->cap_ptr);
2084ad8694baSJoerg Roedel 
2085ad8694baSJoerg Roedel 		if (iommu->cap & (1 << IOMMU_CAP_EFR)) {
20864b21a503SAlexander Monakov 			pr_info("Extended features (%#llx):", iommu->features);
20874b21a503SAlexander Monakov 
2088ad8694baSJoerg Roedel 			for (i = 0; i < ARRAY_SIZE(feat_str); ++i) {
2089ad8694baSJoerg Roedel 				if (iommu_feature(iommu, (1ULL << i)))
2090ad8694baSJoerg Roedel 					pr_cont(" %s", feat_str[i]);
2091ad8694baSJoerg Roedel 			}
2092ad8694baSJoerg Roedel 
2093ad8694baSJoerg Roedel 			if (iommu->features & FEATURE_GAM_VAPIC)
2094ad8694baSJoerg Roedel 				pr_cont(" GA_vAPIC");
2095ad8694baSJoerg Roedel 
2096ad8694baSJoerg Roedel 			pr_cont("\n");
2097ad8694baSJoerg Roedel 		}
2098ad8694baSJoerg Roedel 	}
2099ad8694baSJoerg Roedel 	if (irq_remapping_enabled) {
2100ad8694baSJoerg Roedel 		pr_info("Interrupt remapping enabled\n");
2101ad8694baSJoerg Roedel 		if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir))
2102ad8694baSJoerg Roedel 			pr_info("Virtual APIC enabled\n");
2103ad8694baSJoerg Roedel 		if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
2104ad8694baSJoerg Roedel 			pr_info("X2APIC enabled\n");
2105ad8694baSJoerg Roedel 	}
2106ad8694baSJoerg Roedel }
2107ad8694baSJoerg Roedel 
2108ad8694baSJoerg Roedel static int __init amd_iommu_init_pci(void)
2109ad8694baSJoerg Roedel {
2110ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
21111ab5a153SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
2112f8993dc6SAdrian Huang 	int ret;
2113ad8694baSJoerg Roedel 
2114ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2115ad8694baSJoerg Roedel 		ret = iommu_init_pci(iommu);
211606687a03SSuravee Suthikulpanit 		if (ret) {
211706687a03SSuravee Suthikulpanit 			pr_err("IOMMU%d: Failed to initialize IOMMU Hardware (error=%d)!\n",
211806687a03SSuravee Suthikulpanit 			       iommu->index, ret);
211906687a03SSuravee Suthikulpanit 			goto out;
212006687a03SSuravee Suthikulpanit 		}
212154ce12e0SSuravee Suthikulpanit 		/* Need to setup range after PCI init */
212254ce12e0SSuravee Suthikulpanit 		iommu_set_cwwb_range(iommu);
2123ad8694baSJoerg Roedel 	}
2124ad8694baSJoerg Roedel 
2125ad8694baSJoerg Roedel 	/*
2126ad8694baSJoerg Roedel 	 * Order is important here to make sure any unity map requirements are
2127ad8694baSJoerg Roedel 	 * fulfilled. The unity mappings are created and written to the device
2128ad8694baSJoerg Roedel 	 * table during the amd_iommu_init_api() call.
2129ad8694baSJoerg Roedel 	 *
2130ad8694baSJoerg Roedel 	 * After that we call init_device_table_dma() to make sure any
2131ad8694baSJoerg Roedel 	 * uninitialized DTE will block DMA, and in the end we flush the caches
2132ad8694baSJoerg Roedel 	 * of all IOMMUs to make sure the changes to the device table are
2133ad8694baSJoerg Roedel 	 * active.
2134ad8694baSJoerg Roedel 	 */
2135ad8694baSJoerg Roedel 	ret = amd_iommu_init_api();
213606687a03SSuravee Suthikulpanit 	if (ret) {
213706687a03SSuravee Suthikulpanit 		pr_err("IOMMU: Failed to initialize IOMMU-API interface (error=%d)!\n",
213806687a03SSuravee Suthikulpanit 		       ret);
213906687a03SSuravee Suthikulpanit 		goto out;
214006687a03SSuravee Suthikulpanit 	}
2141ad8694baSJoerg Roedel 
21421ab5a153SSuravee Suthikulpanit 	for_each_pci_segment(pci_seg)
21431ab5a153SSuravee Suthikulpanit 		init_device_table_dma(pci_seg);
2144ad8694baSJoerg Roedel 
2145ad8694baSJoerg Roedel 	for_each_iommu(iommu)
2146ad8694baSJoerg Roedel 		iommu_flush_all_caches(iommu);
2147ad8694baSJoerg Roedel 
2148ad8694baSJoerg Roedel 	print_iommu_info();
2149ad8694baSJoerg Roedel 
215006687a03SSuravee Suthikulpanit out:
2151ad8694baSJoerg Roedel 	return ret;
2152ad8694baSJoerg Roedel }
2153ad8694baSJoerg Roedel 
2154ad8694baSJoerg Roedel /****************************************************************************
2155ad8694baSJoerg Roedel  *
2156ad8694baSJoerg Roedel  * The following functions initialize the MSI interrupts for all IOMMUs
2157ad8694baSJoerg Roedel  * in the system. It's a bit challenging because there could be multiple
2158ad8694baSJoerg Roedel  * IOMMUs per PCI BDF but we can call pci_enable_msi(x) only once per
2159ad8694baSJoerg Roedel  * pci_dev.
2160ad8694baSJoerg Roedel  *
2161ad8694baSJoerg Roedel  ****************************************************************************/
2162ad8694baSJoerg Roedel 
2163ad8694baSJoerg Roedel static int iommu_setup_msi(struct amd_iommu *iommu)
2164ad8694baSJoerg Roedel {
2165ad8694baSJoerg Roedel 	int r;
2166ad8694baSJoerg Roedel 
2167ad8694baSJoerg Roedel 	r = pci_enable_msi(iommu->dev);
2168ad8694baSJoerg Roedel 	if (r)
2169ad8694baSJoerg Roedel 		return r;
2170ad8694baSJoerg Roedel 
2171ad8694baSJoerg Roedel 	r = request_threaded_irq(iommu->dev->irq,
2172ad8694baSJoerg Roedel 				 amd_iommu_int_handler,
2173ad8694baSJoerg Roedel 				 amd_iommu_int_thread,
2174ad8694baSJoerg Roedel 				 0, "AMD-Vi",
2175ad8694baSJoerg Roedel 				 iommu);
2176ad8694baSJoerg Roedel 
2177ad8694baSJoerg Roedel 	if (r) {
2178ad8694baSJoerg Roedel 		pci_disable_msi(iommu->dev);
2179ad8694baSJoerg Roedel 		return r;
2180ad8694baSJoerg Roedel 	}
2181ad8694baSJoerg Roedel 
2182ad8694baSJoerg Roedel 	return 0;
2183ad8694baSJoerg Roedel }
2184ad8694baSJoerg Roedel 
2185b5c3786eSThomas Gleixner union intcapxt {
2186b5c3786eSThomas Gleixner 	u64	capxt;
21872fb6acf3SDavid Woodhouse 	struct {
2188b5c3786eSThomas Gleixner 		u64	reserved_0		:  2,
2189b5c3786eSThomas Gleixner 			dest_mode_logical	:  1,
2190b5c3786eSThomas Gleixner 			reserved_1		:  5,
2191b5c3786eSThomas Gleixner 			destid_0_23		: 24,
2192b5c3786eSThomas Gleixner 			vector			:  8,
2193b5c3786eSThomas Gleixner 			reserved_2		: 16,
2194b5c3786eSThomas Gleixner 			destid_24_31		:  8;
21952fb6acf3SDavid Woodhouse 	};
2196b5c3786eSThomas Gleixner } __attribute__ ((packed));
2197ad8694baSJoerg Roedel 
2198ad8694baSJoerg Roedel 
2199d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller;
2200d1adcfbbSDavid Woodhouse 
2201d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_activate(struct irq_domain *domain,
2202d1adcfbbSDavid Woodhouse 				       struct irq_data *irqd, bool reserve)
2203d1adcfbbSDavid Woodhouse {
2204ad8694baSJoerg Roedel 	return 0;
2205d1adcfbbSDavid Woodhouse }
2206ad8694baSJoerg Roedel 
2207d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_deactivate(struct irq_domain *domain,
2208d1adcfbbSDavid Woodhouse 					  struct irq_data *irqd)
2209d1adcfbbSDavid Woodhouse {
2210d1adcfbbSDavid Woodhouse }
2211d1adcfbbSDavid Woodhouse 
2212d1adcfbbSDavid Woodhouse 
2213d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_alloc(struct irq_domain *domain, unsigned int virq,
2214d1adcfbbSDavid Woodhouse 				    unsigned int nr_irqs, void *arg)
2215d1adcfbbSDavid Woodhouse {
2216d1adcfbbSDavid Woodhouse 	struct irq_alloc_info *info = arg;
2217d1adcfbbSDavid Woodhouse 	int i, ret;
2218d1adcfbbSDavid Woodhouse 
2219d1adcfbbSDavid Woodhouse 	if (!info || info->type != X86_IRQ_ALLOC_TYPE_AMDVI)
2220d1adcfbbSDavid Woodhouse 		return -EINVAL;
2221d1adcfbbSDavid Woodhouse 
2222d1adcfbbSDavid Woodhouse 	ret = irq_domain_alloc_irqs_parent(domain, virq, nr_irqs, arg);
2223d1adcfbbSDavid Woodhouse 	if (ret < 0)
2224d1adcfbbSDavid Woodhouse 		return ret;
2225d1adcfbbSDavid Woodhouse 
2226d1adcfbbSDavid Woodhouse 	for (i = virq; i < virq + nr_irqs; i++) {
2227d1adcfbbSDavid Woodhouse 		struct irq_data *irqd = irq_domain_get_irq_data(domain, i);
2228d1adcfbbSDavid Woodhouse 
2229d1adcfbbSDavid Woodhouse 		irqd->chip = &intcapxt_controller;
2230d1adcfbbSDavid Woodhouse 		irqd->chip_data = info->data;
2231d1adcfbbSDavid Woodhouse 		__irq_set_handler(i, handle_edge_irq, 0, "edge");
2232d1adcfbbSDavid Woodhouse 	}
2233d1adcfbbSDavid Woodhouse 
2234d1adcfbbSDavid Woodhouse 	return ret;
2235d1adcfbbSDavid Woodhouse }
2236d1adcfbbSDavid Woodhouse 
2237d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_free(struct irq_domain *domain, unsigned int virq,
2238d1adcfbbSDavid Woodhouse 				    unsigned int nr_irqs)
2239d1adcfbbSDavid Woodhouse {
2240d1adcfbbSDavid Woodhouse 	irq_domain_free_irqs_top(domain, virq, nr_irqs);
2241d1adcfbbSDavid Woodhouse }
2242d1adcfbbSDavid Woodhouse 
22434691f79dSMaxim Levitsky 
22444691f79dSMaxim Levitsky static void intcapxt_unmask_irq(struct irq_data *irqd)
22454691f79dSMaxim Levitsky {
22464691f79dSMaxim Levitsky 	struct amd_iommu *iommu = irqd->chip_data;
22474691f79dSMaxim Levitsky 	struct irq_cfg *cfg = irqd_cfg(irqd);
22484691f79dSMaxim Levitsky 	union intcapxt xt;
22494691f79dSMaxim Levitsky 
22504691f79dSMaxim Levitsky 	xt.capxt = 0ULL;
22514691f79dSMaxim Levitsky 	xt.dest_mode_logical = apic->dest_mode_logical;
22524691f79dSMaxim Levitsky 	xt.vector = cfg->vector;
22534691f79dSMaxim Levitsky 	xt.destid_0_23 = cfg->dest_apicid & GENMASK(23, 0);
22544691f79dSMaxim Levitsky 	xt.destid_24_31 = cfg->dest_apicid >> 24;
22554691f79dSMaxim Levitsky 
22564691f79dSMaxim Levitsky 	/**
22574691f79dSMaxim Levitsky 	 * Current IOMMU implementation uses the same IRQ for all
22584691f79dSMaxim Levitsky 	 * 3 IOMMU interrupts.
22594691f79dSMaxim Levitsky 	 */
22604691f79dSMaxim Levitsky 	writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET);
22614691f79dSMaxim Levitsky 	writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET);
22624691f79dSMaxim Levitsky 	writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET);
22634691f79dSMaxim Levitsky }
22644691f79dSMaxim Levitsky 
22654691f79dSMaxim Levitsky static void intcapxt_mask_irq(struct irq_data *irqd)
22664691f79dSMaxim Levitsky {
22674691f79dSMaxim Levitsky 	struct amd_iommu *iommu = irqd->chip_data;
22684691f79dSMaxim Levitsky 
22694691f79dSMaxim Levitsky 	writeq(0, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET);
22704691f79dSMaxim Levitsky 	writeq(0, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET);
22714691f79dSMaxim Levitsky 	writeq(0, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET);
22724691f79dSMaxim Levitsky }
22734691f79dSMaxim Levitsky 
22744691f79dSMaxim Levitsky 
2275d1adcfbbSDavid Woodhouse static int intcapxt_set_affinity(struct irq_data *irqd,
2276d1adcfbbSDavid Woodhouse 				 const struct cpumask *mask, bool force)
2277d1adcfbbSDavid Woodhouse {
2278d1adcfbbSDavid Woodhouse 	struct irq_data *parent = irqd->parent_data;
2279d1adcfbbSDavid Woodhouse 	int ret;
2280d1adcfbbSDavid Woodhouse 
2281d1adcfbbSDavid Woodhouse 	ret = parent->chip->irq_set_affinity(parent, mask, force);
2282d1adcfbbSDavid Woodhouse 	if (ret < 0 || ret == IRQ_SET_MASK_OK_DONE)
2283d1adcfbbSDavid Woodhouse 		return ret;
22844691f79dSMaxim Levitsky 	return 0;
2285d1adcfbbSDavid Woodhouse }
2286d1adcfbbSDavid Woodhouse 
22871980105eSMaxim Levitsky static int intcapxt_set_wake(struct irq_data *irqd, unsigned int on)
22881980105eSMaxim Levitsky {
22891980105eSMaxim Levitsky 	return on ? -EOPNOTSUPP : 0;
22901980105eSMaxim Levitsky }
22911980105eSMaxim Levitsky 
2292d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller = {
2293d1adcfbbSDavid Woodhouse 	.name			= "IOMMU-MSI",
2294d1adcfbbSDavid Woodhouse 	.irq_unmask		= intcapxt_unmask_irq,
2295d1adcfbbSDavid Woodhouse 	.irq_mask		= intcapxt_mask_irq,
2296d1adcfbbSDavid Woodhouse 	.irq_ack		= irq_chip_ack_parent,
2297d1adcfbbSDavid Woodhouse 	.irq_retrigger		= irq_chip_retrigger_hierarchy,
2298d1adcfbbSDavid Woodhouse 	.irq_set_affinity       = intcapxt_set_affinity,
22991980105eSMaxim Levitsky 	.irq_set_wake		= intcapxt_set_wake,
23001980105eSMaxim Levitsky 	.flags			= IRQCHIP_MASK_ON_SUSPEND,
2301d1adcfbbSDavid Woodhouse };
2302d1adcfbbSDavid Woodhouse 
2303d1adcfbbSDavid Woodhouse static const struct irq_domain_ops intcapxt_domain_ops = {
2304d1adcfbbSDavid Woodhouse 	.alloc			= intcapxt_irqdomain_alloc,
2305d1adcfbbSDavid Woodhouse 	.free			= intcapxt_irqdomain_free,
2306d1adcfbbSDavid Woodhouse 	.activate		= intcapxt_irqdomain_activate,
2307d1adcfbbSDavid Woodhouse 	.deactivate		= intcapxt_irqdomain_deactivate,
2308d1adcfbbSDavid Woodhouse };
2309d1adcfbbSDavid Woodhouse 
2310d1adcfbbSDavid Woodhouse 
2311d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_irqdomain;
2312d1adcfbbSDavid Woodhouse 
2313d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_get_irqdomain(void)
2314d1adcfbbSDavid Woodhouse {
2315d1adcfbbSDavid Woodhouse 	struct fwnode_handle *fn;
2316d1adcfbbSDavid Woodhouse 
2317d1adcfbbSDavid Woodhouse 	/* No need for locking here (yet) as the init is single-threaded */
2318d1adcfbbSDavid Woodhouse 	if (iommu_irqdomain)
2319d1adcfbbSDavid Woodhouse 		return iommu_irqdomain;
2320d1adcfbbSDavid Woodhouse 
2321d1adcfbbSDavid Woodhouse 	fn = irq_domain_alloc_named_fwnode("AMD-Vi-MSI");
2322d1adcfbbSDavid Woodhouse 	if (!fn)
2323d1adcfbbSDavid Woodhouse 		return NULL;
2324d1adcfbbSDavid Woodhouse 
2325d1adcfbbSDavid Woodhouse 	iommu_irqdomain = irq_domain_create_hierarchy(x86_vector_domain, 0, 0,
2326d1adcfbbSDavid Woodhouse 						      fn, &intcapxt_domain_ops,
2327d1adcfbbSDavid Woodhouse 						      NULL);
2328d1adcfbbSDavid Woodhouse 	if (!iommu_irqdomain)
2329d1adcfbbSDavid Woodhouse 		irq_domain_free_fwnode(fn);
2330d1adcfbbSDavid Woodhouse 
2331d1adcfbbSDavid Woodhouse 	return iommu_irqdomain;
2332d1adcfbbSDavid Woodhouse }
2333d1adcfbbSDavid Woodhouse 
2334d1adcfbbSDavid Woodhouse static int iommu_setup_intcapxt(struct amd_iommu *iommu)
2335d1adcfbbSDavid Woodhouse {
2336d1adcfbbSDavid Woodhouse 	struct irq_domain *domain;
2337d1adcfbbSDavid Woodhouse 	struct irq_alloc_info info;
2338d1adcfbbSDavid Woodhouse 	int irq, ret;
2339d1adcfbbSDavid Woodhouse 
2340d1adcfbbSDavid Woodhouse 	domain = iommu_get_irqdomain();
2341d1adcfbbSDavid Woodhouse 	if (!domain)
2342d1adcfbbSDavid Woodhouse 		return -ENXIO;
2343d1adcfbbSDavid Woodhouse 
2344d1adcfbbSDavid Woodhouse 	init_irq_alloc_info(&info, NULL);
2345d1adcfbbSDavid Woodhouse 	info.type = X86_IRQ_ALLOC_TYPE_AMDVI;
2346d1adcfbbSDavid Woodhouse 	info.data = iommu;
2347d1adcfbbSDavid Woodhouse 
2348d1adcfbbSDavid Woodhouse 	irq = irq_domain_alloc_irqs(domain, 1, NUMA_NO_NODE, &info);
2349d1adcfbbSDavid Woodhouse 	if (irq < 0) {
2350d1adcfbbSDavid Woodhouse 		irq_domain_remove(domain);
2351d1adcfbbSDavid Woodhouse 		return irq;
2352d1adcfbbSDavid Woodhouse 	}
2353d1adcfbbSDavid Woodhouse 
2354d1adcfbbSDavid Woodhouse 	ret = request_threaded_irq(irq, amd_iommu_int_handler,
2355d1adcfbbSDavid Woodhouse 				   amd_iommu_int_thread, 0, "AMD-Vi", iommu);
2356ad8694baSJoerg Roedel 	if (ret) {
2357d1adcfbbSDavid Woodhouse 		irq_domain_free_irqs(irq, 1);
2358d1adcfbbSDavid Woodhouse 		irq_domain_remove(domain);
2359ad8694baSJoerg Roedel 		return ret;
2360ad8694baSJoerg Roedel 	}
2361ad8694baSJoerg Roedel 
2362d1adcfbbSDavid Woodhouse 	return 0;
2363ad8694baSJoerg Roedel }
2364ad8694baSJoerg Roedel 
2365d1adcfbbSDavid Woodhouse static int iommu_init_irq(struct amd_iommu *iommu)
2366ad8694baSJoerg Roedel {
2367ad8694baSJoerg Roedel 	int ret;
2368ad8694baSJoerg Roedel 
2369ad8694baSJoerg Roedel 	if (iommu->int_enabled)
2370ad8694baSJoerg Roedel 		goto enable_faults;
2371ad8694baSJoerg Roedel 
2372d1adcfbbSDavid Woodhouse 	if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
2373d1adcfbbSDavid Woodhouse 		ret = iommu_setup_intcapxt(iommu);
2374d1adcfbbSDavid Woodhouse 	else if (iommu->dev->msi_cap)
2375ad8694baSJoerg Roedel 		ret = iommu_setup_msi(iommu);
2376ad8694baSJoerg Roedel 	else
2377ad8694baSJoerg Roedel 		ret = -ENODEV;
2378ad8694baSJoerg Roedel 
2379ad8694baSJoerg Roedel 	if (ret)
2380ad8694baSJoerg Roedel 		return ret;
2381ad8694baSJoerg Roedel 
238212bc4570SDavid Woodhouse 	iommu->int_enabled = true;
2383ad8694baSJoerg Roedel enable_faults:
238401b297a4SMaxim Levitsky 
238501b297a4SMaxim Levitsky 	if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE)
238601b297a4SMaxim Levitsky 		iommu_feature_enable(iommu, CONTROL_INTCAPXT_EN);
238701b297a4SMaxim Levitsky 
2388ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_EVT_INT_EN);
2389ad8694baSJoerg Roedel 
2390ad8694baSJoerg Roedel 	if (iommu->ppr_log != NULL)
2391ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_PPRINT_EN);
2392ad8694baSJoerg Roedel 
2393ad8694baSJoerg Roedel 	iommu_ga_log_enable(iommu);
2394ad8694baSJoerg Roedel 
2395ad8694baSJoerg Roedel 	return 0;
2396ad8694baSJoerg Roedel }
2397ad8694baSJoerg Roedel 
2398ad8694baSJoerg Roedel /****************************************************************************
2399ad8694baSJoerg Roedel  *
2400ad8694baSJoerg Roedel  * The next functions belong to the third pass of parsing the ACPI
2401ad8694baSJoerg Roedel  * table. In this last pass the memory mapping requirements are
2402ad8694baSJoerg Roedel  * gathered (like exclusion and unity mapping ranges).
2403ad8694baSJoerg Roedel  *
2404ad8694baSJoerg Roedel  ****************************************************************************/
2405ad8694baSJoerg Roedel 
2406ad8694baSJoerg Roedel static void __init free_unity_maps(void)
2407ad8694baSJoerg Roedel {
2408ad8694baSJoerg Roedel 	struct unity_map_entry *entry, *next;
2409b618ae62SVasant Hegde 	struct amd_iommu_pci_seg *p, *pci_seg;
2410ad8694baSJoerg Roedel 
2411b618ae62SVasant Hegde 	for_each_pci_segment_safe(pci_seg, p) {
2412b618ae62SVasant Hegde 		list_for_each_entry_safe(entry, next, &pci_seg->unity_map, list) {
2413ad8694baSJoerg Roedel 			list_del(&entry->list);
2414ad8694baSJoerg Roedel 			kfree(entry);
2415ad8694baSJoerg Roedel 		}
2416ad8694baSJoerg Roedel 	}
2417b618ae62SVasant Hegde }
2418ad8694baSJoerg Roedel 
2419ad8694baSJoerg Roedel /* called for unity map ACPI definition */
242030795900SVasant Hegde static int __init init_unity_map_range(struct ivmd_header *m,
242130795900SVasant Hegde 				       struct acpi_table_header *ivrs_base)
2422ad8694baSJoerg Roedel {
2423ad8694baSJoerg Roedel 	struct unity_map_entry *e = NULL;
2424b618ae62SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
2425ad8694baSJoerg Roedel 	char *s;
2426ad8694baSJoerg Roedel 
242730795900SVasant Hegde 	pci_seg = get_pci_segment(m->pci_seg, ivrs_base);
2428b618ae62SVasant Hegde 	if (pci_seg == NULL)
2429b618ae62SVasant Hegde 		return -ENOMEM;
2430b618ae62SVasant Hegde 
2431ad8694baSJoerg Roedel 	e = kzalloc(sizeof(*e), GFP_KERNEL);
2432ad8694baSJoerg Roedel 	if (e == NULL)
2433ad8694baSJoerg Roedel 		return -ENOMEM;
2434ad8694baSJoerg Roedel 
2435ad8694baSJoerg Roedel 	switch (m->type) {
2436ad8694baSJoerg Roedel 	default:
2437ad8694baSJoerg Roedel 		kfree(e);
2438ad8694baSJoerg Roedel 		return 0;
2439ad8694baSJoerg Roedel 	case ACPI_IVMD_TYPE:
2440ad8694baSJoerg Roedel 		s = "IVMD_TYPEi\t\t\t";
2441ad8694baSJoerg Roedel 		e->devid_start = e->devid_end = m->devid;
2442ad8694baSJoerg Roedel 		break;
2443ad8694baSJoerg Roedel 	case ACPI_IVMD_TYPE_ALL:
2444ad8694baSJoerg Roedel 		s = "IVMD_TYPE_ALL\t\t";
2445ad8694baSJoerg Roedel 		e->devid_start = 0;
2446401360ecSSuravee Suthikulpanit 		e->devid_end = pci_seg->last_bdf;
2447ad8694baSJoerg Roedel 		break;
2448ad8694baSJoerg Roedel 	case ACPI_IVMD_TYPE_RANGE:
2449ad8694baSJoerg Roedel 		s = "IVMD_TYPE_RANGE\t\t";
2450ad8694baSJoerg Roedel 		e->devid_start = m->devid;
2451ad8694baSJoerg Roedel 		e->devid_end = m->aux;
2452ad8694baSJoerg Roedel 		break;
2453ad8694baSJoerg Roedel 	}
2454ad8694baSJoerg Roedel 	e->address_start = PAGE_ALIGN(m->range_start);
2455ad8694baSJoerg Roedel 	e->address_end = e->address_start + PAGE_ALIGN(m->range_length);
2456ad8694baSJoerg Roedel 	e->prot = m->flags >> 1;
2457ad8694baSJoerg Roedel 
24580bbe4cedSAdrian Huang 	/*
24590bbe4cedSAdrian Huang 	 * Treat per-device exclusion ranges as r/w unity-mapped regions
24600bbe4cedSAdrian Huang 	 * since some buggy BIOSes might lead to the overwritten exclusion
24610bbe4cedSAdrian Huang 	 * range (exclusion_start and exclusion_length members). This
24620bbe4cedSAdrian Huang 	 * happens when there are multiple exclusion ranges (IVMD entries)
24630bbe4cedSAdrian Huang 	 * defined in ACPI table.
24640bbe4cedSAdrian Huang 	 */
24650bbe4cedSAdrian Huang 	if (m->flags & IVMD_FLAG_EXCL_RANGE)
24660bbe4cedSAdrian Huang 		e->prot = (IVMD_FLAG_IW | IVMD_FLAG_IR) >> 1;
24670bbe4cedSAdrian Huang 
2468b618ae62SVasant Hegde 	DUMP_printk("%s devid_start: %04x:%02x:%02x.%x devid_end: "
2469b618ae62SVasant Hegde 		    "%04x:%02x:%02x.%x range_start: %016llx range_end: %016llx"
2470b618ae62SVasant Hegde 		    " flags: %x\n", s, m->pci_seg,
2471ad8694baSJoerg Roedel 		    PCI_BUS_NUM(e->devid_start), PCI_SLOT(e->devid_start),
2472b618ae62SVasant Hegde 		    PCI_FUNC(e->devid_start), m->pci_seg,
2473b618ae62SVasant Hegde 		    PCI_BUS_NUM(e->devid_end),
2474ad8694baSJoerg Roedel 		    PCI_SLOT(e->devid_end), PCI_FUNC(e->devid_end),
2475ad8694baSJoerg Roedel 		    e->address_start, e->address_end, m->flags);
2476ad8694baSJoerg Roedel 
2477b618ae62SVasant Hegde 	list_add_tail(&e->list, &pci_seg->unity_map);
2478ad8694baSJoerg Roedel 
2479ad8694baSJoerg Roedel 	return 0;
2480ad8694baSJoerg Roedel }
2481ad8694baSJoerg Roedel 
2482ad8694baSJoerg Roedel /* iterates over all memory definitions we find in the ACPI table */
2483ad8694baSJoerg Roedel static int __init init_memory_definitions(struct acpi_table_header *table)
2484ad8694baSJoerg Roedel {
2485ad8694baSJoerg Roedel 	u8 *p = (u8 *)table, *end = (u8 *)table;
2486ad8694baSJoerg Roedel 	struct ivmd_header *m;
2487ad8694baSJoerg Roedel 
2488ad8694baSJoerg Roedel 	end += table->length;
2489ad8694baSJoerg Roedel 	p += IVRS_HEADER_LENGTH;
2490ad8694baSJoerg Roedel 
2491ad8694baSJoerg Roedel 	while (p < end) {
2492ad8694baSJoerg Roedel 		m = (struct ivmd_header *)p;
2493ad8694baSJoerg Roedel 		if (m->flags & (IVMD_FLAG_UNITY_MAP | IVMD_FLAG_EXCL_RANGE))
249430795900SVasant Hegde 			init_unity_map_range(m, table);
2495ad8694baSJoerg Roedel 
2496ad8694baSJoerg Roedel 		p += m->length;
2497ad8694baSJoerg Roedel 	}
2498ad8694baSJoerg Roedel 
2499ad8694baSJoerg Roedel 	return 0;
2500ad8694baSJoerg Roedel }
2501ad8694baSJoerg Roedel 
2502ad8694baSJoerg Roedel /*
2503ad8694baSJoerg Roedel  * Init the device table to not allow DMA access for devices
2504ad8694baSJoerg Roedel  */
25051ab5a153SSuravee Suthikulpanit static void init_device_table_dma(struct amd_iommu_pci_seg *pci_seg)
2506ad8694baSJoerg Roedel {
2507ad8694baSJoerg Roedel 	u32 devid;
25081ab5a153SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = pci_seg->dev_table;
25091ab5a153SSuravee Suthikulpanit 
25101ab5a153SSuravee Suthikulpanit 	if (dev_table == NULL)
25111ab5a153SSuravee Suthikulpanit 		return;
2512ad8694baSJoerg Roedel 
2513401360ecSSuravee Suthikulpanit 	for (devid = 0; devid <= pci_seg->last_bdf; ++devid) {
251456fb7951SSuravee Suthikulpanit 		__set_dev_entry_bit(dev_table, devid, DEV_ENTRY_VALID);
251556fb7951SSuravee Suthikulpanit 		__set_dev_entry_bit(dev_table, devid, DEV_ENTRY_TRANSLATION);
2516ad8694baSJoerg Roedel 	}
2517ad8694baSJoerg Roedel }
2518ad8694baSJoerg Roedel 
25191ab5a153SSuravee Suthikulpanit static void __init uninit_device_table_dma(struct amd_iommu_pci_seg *pci_seg)
2520ad8694baSJoerg Roedel {
2521ad8694baSJoerg Roedel 	u32 devid;
25221ab5a153SSuravee Suthikulpanit 	struct dev_table_entry *dev_table = pci_seg->dev_table;
25231ab5a153SSuravee Suthikulpanit 
25241ab5a153SSuravee Suthikulpanit 	if (dev_table == NULL)
25251ab5a153SSuravee Suthikulpanit 		return;
2526ad8694baSJoerg Roedel 
2527401360ecSSuravee Suthikulpanit 	for (devid = 0; devid <= pci_seg->last_bdf; ++devid) {
25281ab5a153SSuravee Suthikulpanit 		dev_table[devid].data[0] = 0ULL;
25291ab5a153SSuravee Suthikulpanit 		dev_table[devid].data[1] = 0ULL;
2530ad8694baSJoerg Roedel 	}
2531ad8694baSJoerg Roedel }
2532ad8694baSJoerg Roedel 
2533ad8694baSJoerg Roedel static void init_device_table(void)
2534ad8694baSJoerg Roedel {
253556fb7951SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
2536ad8694baSJoerg Roedel 	u32 devid;
2537ad8694baSJoerg Roedel 
2538ad8694baSJoerg Roedel 	if (!amd_iommu_irq_remap)
2539ad8694baSJoerg Roedel 		return;
2540ad8694baSJoerg Roedel 
254156fb7951SSuravee Suthikulpanit 	for_each_pci_segment(pci_seg) {
2542401360ecSSuravee Suthikulpanit 		for (devid = 0; devid <= pci_seg->last_bdf; ++devid)
254356fb7951SSuravee Suthikulpanit 			__set_dev_entry_bit(pci_seg->dev_table,
254456fb7951SSuravee Suthikulpanit 					    devid, DEV_ENTRY_IRQ_TBL_EN);
254556fb7951SSuravee Suthikulpanit 	}
2546ad8694baSJoerg Roedel }
2547ad8694baSJoerg Roedel 
2548ad8694baSJoerg Roedel static void iommu_init_flags(struct amd_iommu *iommu)
2549ad8694baSJoerg Roedel {
2550ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_HT_TUN_EN_MASK ?
2551ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_HT_TUN_EN) :
2552ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_HT_TUN_EN);
2553ad8694baSJoerg Roedel 
2554ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_PASSPW_EN_MASK ?
2555ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_PASSPW_EN) :
2556ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_PASSPW_EN);
2557ad8694baSJoerg Roedel 
2558ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_RESPASSPW_EN_MASK ?
2559ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_RESPASSPW_EN) :
2560ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_RESPASSPW_EN);
2561ad8694baSJoerg Roedel 
2562ad8694baSJoerg Roedel 	iommu->acpi_flags & IVHD_FLAG_ISOC_EN_MASK ?
2563ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_ISOC_EN) :
2564ad8694baSJoerg Roedel 		iommu_feature_disable(iommu, CONTROL_ISOC_EN);
2565ad8694baSJoerg Roedel 
2566ad8694baSJoerg Roedel 	/*
2567ad8694baSJoerg Roedel 	 * make IOMMU memory accesses cache coherent
2568ad8694baSJoerg Roedel 	 */
2569ad8694baSJoerg Roedel 	iommu_feature_enable(iommu, CONTROL_COHERENT_EN);
2570ad8694baSJoerg Roedel 
2571ad8694baSJoerg Roedel 	/* Set IOTLB invalidation timeout to 1s */
2572ad8694baSJoerg Roedel 	iommu_set_inv_tlb_timeout(iommu, CTRL_INV_TO_1S);
2573ad8694baSJoerg Roedel }
2574ad8694baSJoerg Roedel 
2575ad8694baSJoerg Roedel static void iommu_apply_resume_quirks(struct amd_iommu *iommu)
2576ad8694baSJoerg Roedel {
2577ad8694baSJoerg Roedel 	int i, j;
2578ad8694baSJoerg Roedel 	u32 ioc_feature_control;
2579ad8694baSJoerg Roedel 	struct pci_dev *pdev = iommu->root_pdev;
2580ad8694baSJoerg Roedel 
2581ad8694baSJoerg Roedel 	/* RD890 BIOSes may not have completely reconfigured the iommu */
2582ad8694baSJoerg Roedel 	if (!is_rd890_iommu(iommu->dev) || !pdev)
2583ad8694baSJoerg Roedel 		return;
2584ad8694baSJoerg Roedel 
2585ad8694baSJoerg Roedel 	/*
2586ad8694baSJoerg Roedel 	 * First, we need to ensure that the iommu is enabled. This is
2587ad8694baSJoerg Roedel 	 * controlled by a register in the northbridge
2588ad8694baSJoerg Roedel 	 */
2589ad8694baSJoerg Roedel 
2590ad8694baSJoerg Roedel 	/* Select Northbridge indirect register 0x75 and enable writing */
2591ad8694baSJoerg Roedel 	pci_write_config_dword(pdev, 0x60, 0x75 | (1 << 7));
2592ad8694baSJoerg Roedel 	pci_read_config_dword(pdev, 0x64, &ioc_feature_control);
2593ad8694baSJoerg Roedel 
2594ad8694baSJoerg Roedel 	/* Enable the iommu */
2595ad8694baSJoerg Roedel 	if (!(ioc_feature_control & 0x1))
2596ad8694baSJoerg Roedel 		pci_write_config_dword(pdev, 0x64, ioc_feature_control | 1);
2597ad8694baSJoerg Roedel 
2598ad8694baSJoerg Roedel 	/* Restore the iommu BAR */
2599ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4,
2600ad8694baSJoerg Roedel 			       iommu->stored_addr_lo);
2601ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, iommu->cap_ptr + 8,
2602ad8694baSJoerg Roedel 			       iommu->stored_addr_hi);
2603ad8694baSJoerg Roedel 
2604ad8694baSJoerg Roedel 	/* Restore the l1 indirect regs for each of the 6 l1s */
2605ad8694baSJoerg Roedel 	for (i = 0; i < 6; i++)
2606ad8694baSJoerg Roedel 		for (j = 0; j < 0x12; j++)
2607ad8694baSJoerg Roedel 			iommu_write_l1(iommu, i, j, iommu->stored_l1[i][j]);
2608ad8694baSJoerg Roedel 
2609ad8694baSJoerg Roedel 	/* Restore the l2 indirect regs */
2610ad8694baSJoerg Roedel 	for (i = 0; i < 0x83; i++)
2611ad8694baSJoerg Roedel 		iommu_write_l2(iommu, i, iommu->stored_l2[i]);
2612ad8694baSJoerg Roedel 
2613ad8694baSJoerg Roedel 	/* Lock PCI setup registers */
2614ad8694baSJoerg Roedel 	pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4,
2615ad8694baSJoerg Roedel 			       iommu->stored_addr_lo | 1);
2616ad8694baSJoerg Roedel }
2617ad8694baSJoerg Roedel 
2618ad8694baSJoerg Roedel static void iommu_enable_ga(struct amd_iommu *iommu)
2619ad8694baSJoerg Roedel {
2620ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
2621ad8694baSJoerg Roedel 	switch (amd_iommu_guest_ir) {
2622ad8694baSJoerg Roedel 	case AMD_IOMMU_GUEST_IR_VAPIC:
2623ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_GAM_EN);
2624df561f66SGustavo A. R. Silva 		fallthrough;
2625ad8694baSJoerg Roedel 	case AMD_IOMMU_GUEST_IR_LEGACY_GA:
2626ad8694baSJoerg Roedel 		iommu_feature_enable(iommu, CONTROL_GA_EN);
2627ad8694baSJoerg Roedel 		iommu->irte_ops = &irte_128_ops;
2628ad8694baSJoerg Roedel 		break;
2629ad8694baSJoerg Roedel 	default:
2630ad8694baSJoerg Roedel 		iommu->irte_ops = &irte_32_ops;
2631ad8694baSJoerg Roedel 		break;
2632ad8694baSJoerg Roedel 	}
2633ad8694baSJoerg Roedel #endif
2634ad8694baSJoerg Roedel }
2635ad8694baSJoerg Roedel 
2636ad8694baSJoerg Roedel static void early_enable_iommu(struct amd_iommu *iommu)
2637ad8694baSJoerg Roedel {
2638ad8694baSJoerg Roedel 	iommu_disable(iommu);
2639ad8694baSJoerg Roedel 	iommu_init_flags(iommu);
2640ad8694baSJoerg Roedel 	iommu_set_device_table(iommu);
2641ad8694baSJoerg Roedel 	iommu_enable_command_buffer(iommu);
2642ad8694baSJoerg Roedel 	iommu_enable_event_buffer(iommu);
2643ad8694baSJoerg Roedel 	iommu_set_exclusion_range(iommu);
2644ad8694baSJoerg Roedel 	iommu_enable_ga(iommu);
2645ad8694baSJoerg Roedel 	iommu_enable_xt(iommu);
2646ad8694baSJoerg Roedel 	iommu_enable(iommu);
2647ad8694baSJoerg Roedel 	iommu_flush_all_caches(iommu);
2648ad8694baSJoerg Roedel }
2649ad8694baSJoerg Roedel 
2650ad8694baSJoerg Roedel /*
2651ad8694baSJoerg Roedel  * This function finally enables all IOMMUs found in the system after
2652ad8694baSJoerg Roedel  * they have been initialized.
2653ad8694baSJoerg Roedel  *
2654ad8694baSJoerg Roedel  * Or if in kdump kernel and IOMMUs are all pre-enabled, try to copy
2655ad8694baSJoerg Roedel  * the old content of device table entries. Not this case or copy failed,
2656ad8694baSJoerg Roedel  * just continue as normal kernel does.
2657ad8694baSJoerg Roedel  */
2658ad8694baSJoerg Roedel static void early_enable_iommus(void)
2659ad8694baSJoerg Roedel {
2660ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2661eb21ef02SSuravee Suthikulpanit 	struct amd_iommu_pci_seg *pci_seg;
2662ad8694baSJoerg Roedel 
2663ad8694baSJoerg Roedel 	if (!copy_device_table()) {
2664ad8694baSJoerg Roedel 		/*
2665ad8694baSJoerg Roedel 		 * If come here because of failure in copying device table from old
2666ad8694baSJoerg Roedel 		 * kernel with all IOMMUs enabled, print error message and try to
2667ad8694baSJoerg Roedel 		 * free allocated old_dev_tbl_cpy.
2668ad8694baSJoerg Roedel 		 */
2669ad8694baSJoerg Roedel 		if (amd_iommu_pre_enabled)
2670ad8694baSJoerg Roedel 			pr_err("Failed to copy DEV table from previous kernel.\n");
2671eb21ef02SSuravee Suthikulpanit 
2672eb21ef02SSuravee Suthikulpanit 		for_each_pci_segment(pci_seg) {
2673eb21ef02SSuravee Suthikulpanit 			if (pci_seg->old_dev_tbl_cpy != NULL) {
2674eb21ef02SSuravee Suthikulpanit 				free_pages((unsigned long)pci_seg->old_dev_tbl_cpy,
2675b5c85290SVasant Hegde 						get_order(pci_seg->dev_table_size));
2676eb21ef02SSuravee Suthikulpanit 				pci_seg->old_dev_tbl_cpy = NULL;
2677eb21ef02SSuravee Suthikulpanit 			}
2678eb21ef02SSuravee Suthikulpanit 		}
2679ad8694baSJoerg Roedel 
2680ad8694baSJoerg Roedel 		for_each_iommu(iommu) {
2681ad8694baSJoerg Roedel 			clear_translation_pre_enabled(iommu);
2682ad8694baSJoerg Roedel 			early_enable_iommu(iommu);
2683ad8694baSJoerg Roedel 		}
2684ad8694baSJoerg Roedel 	} else {
2685ad8694baSJoerg Roedel 		pr_info("Copied DEV table from previous kernel.\n");
2686eb21ef02SSuravee Suthikulpanit 
2687eb21ef02SSuravee Suthikulpanit 		for_each_pci_segment(pci_seg) {
2688eb21ef02SSuravee Suthikulpanit 			free_pages((unsigned long)pci_seg->dev_table,
2689b5c85290SVasant Hegde 				   get_order(pci_seg->dev_table_size));
2690eb21ef02SSuravee Suthikulpanit 			pci_seg->dev_table = pci_seg->old_dev_tbl_cpy;
2691eb21ef02SSuravee Suthikulpanit 		}
2692eb21ef02SSuravee Suthikulpanit 
2693ad8694baSJoerg Roedel 		for_each_iommu(iommu) {
2694ad8694baSJoerg Roedel 			iommu_disable_command_buffer(iommu);
2695ad8694baSJoerg Roedel 			iommu_disable_event_buffer(iommu);
2696ad8694baSJoerg Roedel 			iommu_enable_command_buffer(iommu);
2697ad8694baSJoerg Roedel 			iommu_enable_event_buffer(iommu);
2698ad8694baSJoerg Roedel 			iommu_enable_ga(iommu);
2699ad8694baSJoerg Roedel 			iommu_enable_xt(iommu);
2700ad8694baSJoerg Roedel 			iommu_set_device_table(iommu);
2701ad8694baSJoerg Roedel 			iommu_flush_all_caches(iommu);
2702ad8694baSJoerg Roedel 		}
2703ad8694baSJoerg Roedel 	}
2704ad8694baSJoerg Roedel 
2705ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
2706c3811a50SWei Huang 	/*
2707c3811a50SWei Huang 	 * Note: We have already checked GASup from IVRS table.
2708c3811a50SWei Huang 	 *       Now, we need to make sure that GAMSup is set.
2709c3811a50SWei Huang 	 */
2710c3811a50SWei Huang 	if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir) &&
2711c3811a50SWei Huang 	    !check_feature_on_all_iommus(FEATURE_GAM_VAPIC))
2712c3811a50SWei Huang 		amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA;
2713c3811a50SWei Huang 
2714ad8694baSJoerg Roedel 	if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir))
2715ad8694baSJoerg Roedel 		amd_iommu_irq_ops.capability |= (1 << IRQ_POSTING_CAP);
2716ad8694baSJoerg Roedel #endif
2717ad8694baSJoerg Roedel }
2718ad8694baSJoerg Roedel 
2719ad8694baSJoerg Roedel static void enable_iommus_v2(void)
2720ad8694baSJoerg Roedel {
2721ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2722ad8694baSJoerg Roedel 
2723ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2724ad8694baSJoerg Roedel 		iommu_enable_ppr_log(iommu);
2725ad8694baSJoerg Roedel 		iommu_enable_gt(iommu);
2726ad8694baSJoerg Roedel 	}
2727ad8694baSJoerg Roedel }
2728ad8694baSJoerg Roedel 
2729ad8694baSJoerg Roedel static void enable_iommus(void)
2730ad8694baSJoerg Roedel {
2731ad8694baSJoerg Roedel 	early_enable_iommus();
2732ad8694baSJoerg Roedel 
2733ad8694baSJoerg Roedel 	enable_iommus_v2();
2734ad8694baSJoerg Roedel }
2735ad8694baSJoerg Roedel 
2736ad8694baSJoerg Roedel static void disable_iommus(void)
2737ad8694baSJoerg Roedel {
2738ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2739ad8694baSJoerg Roedel 
2740ad8694baSJoerg Roedel 	for_each_iommu(iommu)
2741ad8694baSJoerg Roedel 		iommu_disable(iommu);
2742ad8694baSJoerg Roedel 
2743ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
2744ad8694baSJoerg Roedel 	if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir))
2745ad8694baSJoerg Roedel 		amd_iommu_irq_ops.capability &= ~(1 << IRQ_POSTING_CAP);
2746ad8694baSJoerg Roedel #endif
2747ad8694baSJoerg Roedel }
2748ad8694baSJoerg Roedel 
2749ad8694baSJoerg Roedel /*
2750ad8694baSJoerg Roedel  * Suspend/Resume support
2751ad8694baSJoerg Roedel  * disable suspend until real resume implemented
2752ad8694baSJoerg Roedel  */
2753ad8694baSJoerg Roedel 
2754ad8694baSJoerg Roedel static void amd_iommu_resume(void)
2755ad8694baSJoerg Roedel {
2756ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2757ad8694baSJoerg Roedel 
2758ad8694baSJoerg Roedel 	for_each_iommu(iommu)
2759ad8694baSJoerg Roedel 		iommu_apply_resume_quirks(iommu);
2760ad8694baSJoerg Roedel 
2761ad8694baSJoerg Roedel 	/* re-load the hardware */
2762ad8694baSJoerg Roedel 	enable_iommus();
2763ad8694baSJoerg Roedel 
2764ad8694baSJoerg Roedel 	amd_iommu_enable_interrupts();
2765ad8694baSJoerg Roedel }
2766ad8694baSJoerg Roedel 
2767ad8694baSJoerg Roedel static int amd_iommu_suspend(void)
2768ad8694baSJoerg Roedel {
2769ad8694baSJoerg Roedel 	/* disable IOMMUs to go out of the way for BIOS */
2770ad8694baSJoerg Roedel 	disable_iommus();
2771ad8694baSJoerg Roedel 
2772ad8694baSJoerg Roedel 	return 0;
2773ad8694baSJoerg Roedel }
2774ad8694baSJoerg Roedel 
2775ad8694baSJoerg Roedel static struct syscore_ops amd_iommu_syscore_ops = {
2776ad8694baSJoerg Roedel 	.suspend = amd_iommu_suspend,
2777ad8694baSJoerg Roedel 	.resume = amd_iommu_resume,
2778ad8694baSJoerg Roedel };
2779ad8694baSJoerg Roedel 
2780ad8694baSJoerg Roedel static void __init free_iommu_resources(void)
2781ad8694baSJoerg Roedel {
2782ad8694baSJoerg Roedel 	kmem_cache_destroy(amd_iommu_irq_cache);
2783ad8694baSJoerg Roedel 	amd_iommu_irq_cache = NULL;
2784ad8694baSJoerg Roedel 
2785ad8694baSJoerg Roedel 	free_iommu_all();
2786404ec4e4SVasant Hegde 	free_pci_segments();
2787ad8694baSJoerg Roedel }
2788ad8694baSJoerg Roedel 
2789ad8694baSJoerg Roedel /* SB IOAPIC is always on this device in AMD systems */
2790ad8694baSJoerg Roedel #define IOAPIC_SB_DEVID		((0x00 << 8) | PCI_DEVFN(0x14, 0))
2791ad8694baSJoerg Roedel 
2792ad8694baSJoerg Roedel static bool __init check_ioapic_information(void)
2793ad8694baSJoerg Roedel {
2794ad8694baSJoerg Roedel 	const char *fw_bug = FW_BUG;
2795ad8694baSJoerg Roedel 	bool ret, has_sb_ioapic;
2796ad8694baSJoerg Roedel 	int idx;
2797ad8694baSJoerg Roedel 
2798ad8694baSJoerg Roedel 	has_sb_ioapic = false;
2799ad8694baSJoerg Roedel 	ret           = false;
2800ad8694baSJoerg Roedel 
2801ad8694baSJoerg Roedel 	/*
2802ad8694baSJoerg Roedel 	 * If we have map overrides on the kernel command line the
2803ad8694baSJoerg Roedel 	 * messages in this function might not describe firmware bugs
2804ad8694baSJoerg Roedel 	 * anymore - so be careful
2805ad8694baSJoerg Roedel 	 */
2806ad8694baSJoerg Roedel 	if (cmdline_maps)
2807ad8694baSJoerg Roedel 		fw_bug = "";
2808ad8694baSJoerg Roedel 
2809ad8694baSJoerg Roedel 	for (idx = 0; idx < nr_ioapics; idx++) {
2810ad8694baSJoerg Roedel 		int devid, id = mpc_ioapic_id(idx);
2811ad8694baSJoerg Roedel 
2812ad8694baSJoerg Roedel 		devid = get_ioapic_devid(id);
2813ad8694baSJoerg Roedel 		if (devid < 0) {
2814ad8694baSJoerg Roedel 			pr_err("%s: IOAPIC[%d] not in IVRS table\n",
2815ad8694baSJoerg Roedel 				fw_bug, id);
2816ad8694baSJoerg Roedel 			ret = false;
2817ad8694baSJoerg Roedel 		} else if (devid == IOAPIC_SB_DEVID) {
2818ad8694baSJoerg Roedel 			has_sb_ioapic = true;
2819ad8694baSJoerg Roedel 			ret           = true;
2820ad8694baSJoerg Roedel 		}
2821ad8694baSJoerg Roedel 	}
2822ad8694baSJoerg Roedel 
2823ad8694baSJoerg Roedel 	if (!has_sb_ioapic) {
2824ad8694baSJoerg Roedel 		/*
2825ad8694baSJoerg Roedel 		 * We expect the SB IOAPIC to be listed in the IVRS
2826ad8694baSJoerg Roedel 		 * table. The system timer is connected to the SB IOAPIC
2827ad8694baSJoerg Roedel 		 * and if we don't have it in the list the system will
2828ad8694baSJoerg Roedel 		 * panic at boot time.  This situation usually happens
2829ad8694baSJoerg Roedel 		 * when the BIOS is buggy and provides us the wrong
2830ad8694baSJoerg Roedel 		 * device id for the IOAPIC in the system.
2831ad8694baSJoerg Roedel 		 */
2832ad8694baSJoerg Roedel 		pr_err("%s: No southbridge IOAPIC found\n", fw_bug);
2833ad8694baSJoerg Roedel 	}
2834ad8694baSJoerg Roedel 
2835ad8694baSJoerg Roedel 	if (!ret)
2836ad8694baSJoerg Roedel 		pr_err("Disabling interrupt remapping\n");
2837ad8694baSJoerg Roedel 
2838ad8694baSJoerg Roedel 	return ret;
2839ad8694baSJoerg Roedel }
2840ad8694baSJoerg Roedel 
2841ad8694baSJoerg Roedel static void __init free_dma_resources(void)
2842ad8694baSJoerg Roedel {
2843ad8694baSJoerg Roedel 	free_pages((unsigned long)amd_iommu_pd_alloc_bitmap,
2844ad8694baSJoerg Roedel 		   get_order(MAX_DOMAIN_ID/8));
2845ad8694baSJoerg Roedel 	amd_iommu_pd_alloc_bitmap = NULL;
2846ad8694baSJoerg Roedel 
2847ad8694baSJoerg Roedel 	free_unity_maps();
2848ad8694baSJoerg Roedel }
2849ad8694baSJoerg Roedel 
2850a44092e3SSuravee Suthikulpanit static void __init ivinfo_init(void *ivrs)
2851a44092e3SSuravee Suthikulpanit {
2852a44092e3SSuravee Suthikulpanit 	amd_iommu_ivinfo = *((u32 *)(ivrs + IOMMU_IVINFO_OFFSET));
2853a44092e3SSuravee Suthikulpanit }
2854a44092e3SSuravee Suthikulpanit 
2855ad8694baSJoerg Roedel /*
2856ad8694baSJoerg Roedel  * This is the hardware init function for AMD IOMMU in the system.
2857ad8694baSJoerg Roedel  * This function is called either from amd_iommu_init or from the interrupt
2858ad8694baSJoerg Roedel  * remapping setup code.
2859ad8694baSJoerg Roedel  *
2860ad8694baSJoerg Roedel  * This function basically parses the ACPI table for AMD IOMMU (IVRS)
2861ad8694baSJoerg Roedel  * four times:
2862ad8694baSJoerg Roedel  *
2863ad8694baSJoerg Roedel  *	1 pass) Discover the most comprehensive IVHD type to use.
2864ad8694baSJoerg Roedel  *
2865ad8694baSJoerg Roedel  *	2 pass) Find the highest PCI device id the driver has to handle.
2866ad8694baSJoerg Roedel  *		Upon this information the size of the data structures is
2867ad8694baSJoerg Roedel  *		determined that needs to be allocated.
2868ad8694baSJoerg Roedel  *
2869ad8694baSJoerg Roedel  *	3 pass) Initialize the data structures just allocated with the
2870ad8694baSJoerg Roedel  *		information in the ACPI table about available AMD IOMMUs
2871ad8694baSJoerg Roedel  *		in the system. It also maps the PCI devices in the
2872ad8694baSJoerg Roedel  *		system to specific IOMMUs
2873ad8694baSJoerg Roedel  *
2874ad8694baSJoerg Roedel  *	4 pass) After the basic data structures are allocated and
2875ad8694baSJoerg Roedel  *		initialized we update them with information about memory
2876ad8694baSJoerg Roedel  *		remapping requirements parsed out of the ACPI table in
2877ad8694baSJoerg Roedel  *		this last pass.
2878ad8694baSJoerg Roedel  *
2879ad8694baSJoerg Roedel  * After everything is set up the IOMMUs are enabled and the necessary
2880ad8694baSJoerg Roedel  * hotplug and suspend notifiers are registered.
2881ad8694baSJoerg Roedel  */
2882ad8694baSJoerg Roedel static int __init early_amd_iommu_init(void)
2883ad8694baSJoerg Roedel {
2884ad8694baSJoerg Roedel 	struct acpi_table_header *ivrs_base;
288599fc4ac3SSuravee Suthikulpanit 	int remap_cache_sz, ret;
2886ad8694baSJoerg Roedel 	acpi_status status;
2887ad8694baSJoerg Roedel 
2888ad8694baSJoerg Roedel 	if (!amd_iommu_detected)
2889ad8694baSJoerg Roedel 		return -ENODEV;
2890ad8694baSJoerg Roedel 
2891ad8694baSJoerg Roedel 	status = acpi_get_table("IVRS", 0, &ivrs_base);
2892ad8694baSJoerg Roedel 	if (status == AE_NOT_FOUND)
2893ad8694baSJoerg Roedel 		return -ENODEV;
2894ad8694baSJoerg Roedel 	else if (ACPI_FAILURE(status)) {
2895ad8694baSJoerg Roedel 		const char *err = acpi_format_exception(status);
2896ad8694baSJoerg Roedel 		pr_err("IVRS table error: %s\n", err);
2897ad8694baSJoerg Roedel 		return -EINVAL;
2898ad8694baSJoerg Roedel 	}
2899ad8694baSJoerg Roedel 
2900ad8694baSJoerg Roedel 	/*
2901ad8694baSJoerg Roedel 	 * Validate checksum here so we don't need to do it when
2902ad8694baSJoerg Roedel 	 * we actually parse the table
2903ad8694baSJoerg Roedel 	 */
2904ad8694baSJoerg Roedel 	ret = check_ivrs_checksum(ivrs_base);
2905ad8694baSJoerg Roedel 	if (ret)
2906ad8694baSJoerg Roedel 		goto out;
2907ad8694baSJoerg Roedel 
2908a44092e3SSuravee Suthikulpanit 	ivinfo_init(ivrs_base);
2909a44092e3SSuravee Suthikulpanit 
2910ad8694baSJoerg Roedel 	amd_iommu_target_ivhd_type = get_highest_supported_ivhd_type(ivrs_base);
2911ad8694baSJoerg Roedel 	DUMP_printk("Using IVHD type %#x\n", amd_iommu_target_ivhd_type);
2912ad8694baSJoerg Roedel 
2913ad8694baSJoerg Roedel 	/* Device table - directly used by all IOMMUs */
2914ad8694baSJoerg Roedel 	ret = -ENOMEM;
2915ad8694baSJoerg Roedel 
2916ad8694baSJoerg Roedel 	amd_iommu_pd_alloc_bitmap = (void *)__get_free_pages(
2917ad8694baSJoerg Roedel 					    GFP_KERNEL | __GFP_ZERO,
2918ad8694baSJoerg Roedel 					    get_order(MAX_DOMAIN_ID/8));
2919ad8694baSJoerg Roedel 	if (amd_iommu_pd_alloc_bitmap == NULL)
2920ad8694baSJoerg Roedel 		goto out;
2921ad8694baSJoerg Roedel 
2922ad8694baSJoerg Roedel 	/*
2923ad8694baSJoerg Roedel 	 * never allocate domain 0 because its used as the non-allocated and
2924ad8694baSJoerg Roedel 	 * error value placeholder
2925ad8694baSJoerg Roedel 	 */
2926ad8694baSJoerg Roedel 	__set_bit(0, amd_iommu_pd_alloc_bitmap);
2927ad8694baSJoerg Roedel 
2928ad8694baSJoerg Roedel 	/*
2929ad8694baSJoerg Roedel 	 * now the data structures are allocated and basically initialized
2930ad8694baSJoerg Roedel 	 * start the real acpi table scan
2931ad8694baSJoerg Roedel 	 */
2932ad8694baSJoerg Roedel 	ret = init_iommu_all(ivrs_base);
2933ad8694baSJoerg Roedel 	if (ret)
2934ad8694baSJoerg Roedel 		goto out;
2935ad8694baSJoerg Roedel 
2936ad8694baSJoerg Roedel 	/* Disable any previously enabled IOMMUs */
2937ad8694baSJoerg Roedel 	if (!is_kdump_kernel() || amd_iommu_disabled)
2938ad8694baSJoerg Roedel 		disable_iommus();
2939ad8694baSJoerg Roedel 
2940ad8694baSJoerg Roedel 	if (amd_iommu_irq_remap)
2941ad8694baSJoerg Roedel 		amd_iommu_irq_remap = check_ioapic_information();
2942ad8694baSJoerg Roedel 
2943ad8694baSJoerg Roedel 	if (amd_iommu_irq_remap) {
2944333e581bSVasant Hegde 		struct amd_iommu_pci_seg *pci_seg;
2945ad8694baSJoerg Roedel 		/*
2946ad8694baSJoerg Roedel 		 * Interrupt remapping enabled, create kmem_cache for the
2947ad8694baSJoerg Roedel 		 * remapping tables.
2948ad8694baSJoerg Roedel 		 */
2949ad8694baSJoerg Roedel 		ret = -ENOMEM;
2950ad8694baSJoerg Roedel 		if (!AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir))
2951ad8694baSJoerg Roedel 			remap_cache_sz = MAX_IRQS_PER_TABLE * sizeof(u32);
2952ad8694baSJoerg Roedel 		else
2953ad8694baSJoerg Roedel 			remap_cache_sz = MAX_IRQS_PER_TABLE * (sizeof(u64) * 2);
2954ad8694baSJoerg Roedel 		amd_iommu_irq_cache = kmem_cache_create("irq_remap_cache",
2955ad8694baSJoerg Roedel 							remap_cache_sz,
29565ae9a046SSuravee Suthikulpanit 							DTE_INTTAB_ALIGNMENT,
2957ad8694baSJoerg Roedel 							0, NULL);
2958ad8694baSJoerg Roedel 		if (!amd_iommu_irq_cache)
2959ad8694baSJoerg Roedel 			goto out;
2960ad8694baSJoerg Roedel 
2961333e581bSVasant Hegde 		for_each_pci_segment(pci_seg) {
2962333e581bSVasant Hegde 			if (alloc_irq_lookup_table(pci_seg))
2963333e581bSVasant Hegde 				goto out;
2964333e581bSVasant Hegde 		}
2965ad8694baSJoerg Roedel 	}
2966ad8694baSJoerg Roedel 
2967ad8694baSJoerg Roedel 	ret = init_memory_definitions(ivrs_base);
2968ad8694baSJoerg Roedel 	if (ret)
2969ad8694baSJoerg Roedel 		goto out;
2970ad8694baSJoerg Roedel 
2971ad8694baSJoerg Roedel 	/* init the device table */
2972ad8694baSJoerg Roedel 	init_device_table();
2973ad8694baSJoerg Roedel 
2974ad8694baSJoerg Roedel out:
2975ad8694baSJoerg Roedel 	/* Don't leak any ACPI memory */
2976ad8694baSJoerg Roedel 	acpi_put_table(ivrs_base);
2977ad8694baSJoerg Roedel 
2978ad8694baSJoerg Roedel 	return ret;
2979ad8694baSJoerg Roedel }
2980ad8694baSJoerg Roedel 
2981ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void)
2982ad8694baSJoerg Roedel {
2983ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
2984ad8694baSJoerg Roedel 	int ret = 0;
2985ad8694baSJoerg Roedel 
2986ad8694baSJoerg Roedel 	for_each_iommu(iommu) {
2987d1adcfbbSDavid Woodhouse 		ret = iommu_init_irq(iommu);
2988ad8694baSJoerg Roedel 		if (ret)
2989ad8694baSJoerg Roedel 			goto out;
2990ad8694baSJoerg Roedel 	}
2991ad8694baSJoerg Roedel 
2992ad8694baSJoerg Roedel out:
2993ad8694baSJoerg Roedel 	return ret;
2994ad8694baSJoerg Roedel }
2995ad8694baSJoerg Roedel 
2996b65412c2SJoerg Roedel static bool __init detect_ivrs(void)
2997ad8694baSJoerg Roedel {
2998ad8694baSJoerg Roedel 	struct acpi_table_header *ivrs_base;
2999ad8694baSJoerg Roedel 	acpi_status status;
3000072a03e0SJoerg Roedel 	int i;
3001ad8694baSJoerg Roedel 
3002ad8694baSJoerg Roedel 	status = acpi_get_table("IVRS", 0, &ivrs_base);
3003ad8694baSJoerg Roedel 	if (status == AE_NOT_FOUND)
3004ad8694baSJoerg Roedel 		return false;
3005ad8694baSJoerg Roedel 	else if (ACPI_FAILURE(status)) {
3006ad8694baSJoerg Roedel 		const char *err = acpi_format_exception(status);
3007ad8694baSJoerg Roedel 		pr_err("IVRS table error: %s\n", err);
3008ad8694baSJoerg Roedel 		return false;
3009ad8694baSJoerg Roedel 	}
3010ad8694baSJoerg Roedel 
3011ad8694baSJoerg Roedel 	acpi_put_table(ivrs_base);
3012ad8694baSJoerg Roedel 
3013b1e650dbSJoerg Roedel 	if (amd_iommu_force_enable)
3014b1e650dbSJoerg Roedel 		goto out;
3015b1e650dbSJoerg Roedel 
3016072a03e0SJoerg Roedel 	/* Don't use IOMMU if there is Stoney Ridge graphics */
3017072a03e0SJoerg Roedel 	for (i = 0; i < 32; i++) {
3018072a03e0SJoerg Roedel 		u32 pci_id;
3019072a03e0SJoerg Roedel 
3020072a03e0SJoerg Roedel 		pci_id = read_pci_config(0, i, 0, 0);
3021072a03e0SJoerg Roedel 		if ((pci_id & 0xffff) == 0x1002 && (pci_id >> 16) == 0x98e4) {
3022072a03e0SJoerg Roedel 			pr_info("Disable IOMMU on Stoney Ridge\n");
3023072a03e0SJoerg Roedel 			return false;
3024072a03e0SJoerg Roedel 		}
3025072a03e0SJoerg Roedel 	}
3026072a03e0SJoerg Roedel 
3027b1e650dbSJoerg Roedel out:
3028ad8694baSJoerg Roedel 	/* Make sure ACS will be enabled during PCI probe */
3029ad8694baSJoerg Roedel 	pci_request_acs();
3030ad8694baSJoerg Roedel 
3031ad8694baSJoerg Roedel 	return true;
3032ad8694baSJoerg Roedel }
3033ad8694baSJoerg Roedel 
3034ad8694baSJoerg Roedel /****************************************************************************
3035ad8694baSJoerg Roedel  *
3036ad8694baSJoerg Roedel  * AMD IOMMU Initialization State Machine
3037ad8694baSJoerg Roedel  *
3038ad8694baSJoerg Roedel  ****************************************************************************/
3039ad8694baSJoerg Roedel 
3040ad8694baSJoerg Roedel static int __init state_next(void)
3041ad8694baSJoerg Roedel {
3042ad8694baSJoerg Roedel 	int ret = 0;
3043ad8694baSJoerg Roedel 
3044ad8694baSJoerg Roedel 	switch (init_state) {
3045ad8694baSJoerg Roedel 	case IOMMU_START_STATE:
3046ad8694baSJoerg Roedel 		if (!detect_ivrs()) {
3047ad8694baSJoerg Roedel 			init_state	= IOMMU_NOT_FOUND;
3048ad8694baSJoerg Roedel 			ret		= -ENODEV;
3049ad8694baSJoerg Roedel 		} else {
3050ad8694baSJoerg Roedel 			init_state	= IOMMU_IVRS_DETECTED;
3051ad8694baSJoerg Roedel 		}
3052ad8694baSJoerg Roedel 		break;
3053ad8694baSJoerg Roedel 	case IOMMU_IVRS_DETECTED:
30549f81ca8dSJoerg Roedel 		if (amd_iommu_disabled) {
3055ad8694baSJoerg Roedel 			init_state = IOMMU_CMDLINE_DISABLED;
3056ad8694baSJoerg Roedel 			ret = -EINVAL;
30579f81ca8dSJoerg Roedel 		} else {
30589f81ca8dSJoerg Roedel 			ret = early_amd_iommu_init();
30599f81ca8dSJoerg Roedel 			init_state = ret ? IOMMU_INIT_ERROR : IOMMU_ACPI_FINISHED;
3060ad8694baSJoerg Roedel 		}
3061ad8694baSJoerg Roedel 		break;
3062ad8694baSJoerg Roedel 	case IOMMU_ACPI_FINISHED:
3063ad8694baSJoerg Roedel 		early_enable_iommus();
3064ad8694baSJoerg Roedel 		x86_platform.iommu_shutdown = disable_iommus;
3065ad8694baSJoerg Roedel 		init_state = IOMMU_ENABLED;
3066ad8694baSJoerg Roedel 		break;
3067ad8694baSJoerg Roedel 	case IOMMU_ENABLED:
3068ad8694baSJoerg Roedel 		register_syscore_ops(&amd_iommu_syscore_ops);
3069ad8694baSJoerg Roedel 		ret = amd_iommu_init_pci();
3070ad8694baSJoerg Roedel 		init_state = ret ? IOMMU_INIT_ERROR : IOMMU_PCI_INIT;
3071ad8694baSJoerg Roedel 		enable_iommus_v2();
3072ad8694baSJoerg Roedel 		break;
3073ad8694baSJoerg Roedel 	case IOMMU_PCI_INIT:
3074ad8694baSJoerg Roedel 		ret = amd_iommu_enable_interrupts();
3075ad8694baSJoerg Roedel 		init_state = ret ? IOMMU_INIT_ERROR : IOMMU_INTERRUPTS_EN;
3076ad8694baSJoerg Roedel 		break;
3077ad8694baSJoerg Roedel 	case IOMMU_INTERRUPTS_EN:
3078ad8694baSJoerg Roedel 		init_state = IOMMU_INITIALIZED;
3079ad8694baSJoerg Roedel 		break;
3080ad8694baSJoerg Roedel 	case IOMMU_INITIALIZED:
3081ad8694baSJoerg Roedel 		/* Nothing to do */
3082ad8694baSJoerg Roedel 		break;
3083ad8694baSJoerg Roedel 	case IOMMU_NOT_FOUND:
3084ad8694baSJoerg Roedel 	case IOMMU_INIT_ERROR:
3085ad8694baSJoerg Roedel 	case IOMMU_CMDLINE_DISABLED:
3086ad8694baSJoerg Roedel 		/* Error states => do nothing */
3087ad8694baSJoerg Roedel 		ret = -EINVAL;
3088ad8694baSJoerg Roedel 		break;
3089ad8694baSJoerg Roedel 	default:
3090ad8694baSJoerg Roedel 		/* Unknown state */
3091ad8694baSJoerg Roedel 		BUG();
3092ad8694baSJoerg Roedel 	}
3093ad8694baSJoerg Roedel 
3094ad8694baSJoerg Roedel 	if (ret) {
3095ad8694baSJoerg Roedel 		free_dma_resources();
3096ad8694baSJoerg Roedel 		if (!irq_remapping_enabled) {
3097ad8694baSJoerg Roedel 			disable_iommus();
3098ad8694baSJoerg Roedel 			free_iommu_resources();
3099ad8694baSJoerg Roedel 		} else {
3100ad8694baSJoerg Roedel 			struct amd_iommu *iommu;
31011ab5a153SSuravee Suthikulpanit 			struct amd_iommu_pci_seg *pci_seg;
3102ad8694baSJoerg Roedel 
31031ab5a153SSuravee Suthikulpanit 			for_each_pci_segment(pci_seg)
31041ab5a153SSuravee Suthikulpanit 				uninit_device_table_dma(pci_seg);
31051ab5a153SSuravee Suthikulpanit 
3106ad8694baSJoerg Roedel 			for_each_iommu(iommu)
3107ad8694baSJoerg Roedel 				iommu_flush_all_caches(iommu);
3108ad8694baSJoerg Roedel 		}
3109ad8694baSJoerg Roedel 	}
3110ad8694baSJoerg Roedel 	return ret;
3111ad8694baSJoerg Roedel }
3112ad8694baSJoerg Roedel 
3113ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state)
3114ad8694baSJoerg Roedel {
3115ad8694baSJoerg Roedel 	int ret = -EINVAL;
3116ad8694baSJoerg Roedel 
3117ad8694baSJoerg Roedel 	while (init_state != state) {
3118ad8694baSJoerg Roedel 		if (init_state == IOMMU_NOT_FOUND         ||
3119ad8694baSJoerg Roedel 		    init_state == IOMMU_INIT_ERROR        ||
3120ad8694baSJoerg Roedel 		    init_state == IOMMU_CMDLINE_DISABLED)
3121ad8694baSJoerg Roedel 			break;
3122ad8694baSJoerg Roedel 		ret = state_next();
3123ad8694baSJoerg Roedel 	}
3124ad8694baSJoerg Roedel 
3125ad8694baSJoerg Roedel 	return ret;
3126ad8694baSJoerg Roedel }
3127ad8694baSJoerg Roedel 
3128ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
3129ad8694baSJoerg Roedel int __init amd_iommu_prepare(void)
3130ad8694baSJoerg Roedel {
3131ad8694baSJoerg Roedel 	int ret;
3132ad8694baSJoerg Roedel 
3133ad8694baSJoerg Roedel 	amd_iommu_irq_remap = true;
3134ad8694baSJoerg Roedel 
3135ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_ACPI_FINISHED);
31364b8ef157SJoerg Roedel 	if (ret) {
31374b8ef157SJoerg Roedel 		amd_iommu_irq_remap = false;
3138ad8694baSJoerg Roedel 		return ret;
31394b8ef157SJoerg Roedel 	}
31404b8ef157SJoerg Roedel 
3141ad8694baSJoerg Roedel 	return amd_iommu_irq_remap ? 0 : -ENODEV;
3142ad8694baSJoerg Roedel }
3143ad8694baSJoerg Roedel 
3144ad8694baSJoerg Roedel int __init amd_iommu_enable(void)
3145ad8694baSJoerg Roedel {
3146ad8694baSJoerg Roedel 	int ret;
3147ad8694baSJoerg Roedel 
3148ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_ENABLED);
3149ad8694baSJoerg Roedel 	if (ret)
3150ad8694baSJoerg Roedel 		return ret;
3151ad8694baSJoerg Roedel 
3152ad8694baSJoerg Roedel 	irq_remapping_enabled = 1;
3153ad8694baSJoerg Roedel 	return amd_iommu_xt_mode;
3154ad8694baSJoerg Roedel }
3155ad8694baSJoerg Roedel 
3156ad8694baSJoerg Roedel void amd_iommu_disable(void)
3157ad8694baSJoerg Roedel {
3158ad8694baSJoerg Roedel 	amd_iommu_suspend();
3159ad8694baSJoerg Roedel }
3160ad8694baSJoerg Roedel 
3161ad8694baSJoerg Roedel int amd_iommu_reenable(int mode)
3162ad8694baSJoerg Roedel {
3163ad8694baSJoerg Roedel 	amd_iommu_resume();
3164ad8694baSJoerg Roedel 
3165ad8694baSJoerg Roedel 	return 0;
3166ad8694baSJoerg Roedel }
3167ad8694baSJoerg Roedel 
3168ad8694baSJoerg Roedel int __init amd_iommu_enable_faulting(void)
3169ad8694baSJoerg Roedel {
3170ad8694baSJoerg Roedel 	/* We enable MSI later when PCI is initialized */
3171ad8694baSJoerg Roedel 	return 0;
3172ad8694baSJoerg Roedel }
3173ad8694baSJoerg Roedel #endif
3174ad8694baSJoerg Roedel 
3175ad8694baSJoerg Roedel /*
3176ad8694baSJoerg Roedel  * This is the core init function for AMD IOMMU hardware in the system.
3177ad8694baSJoerg Roedel  * This function is called from the generic x86 DMA layer initialization
3178ad8694baSJoerg Roedel  * code.
3179ad8694baSJoerg Roedel  */
3180ad8694baSJoerg Roedel static int __init amd_iommu_init(void)
3181ad8694baSJoerg Roedel {
3182ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
3183ad8694baSJoerg Roedel 	int ret;
3184ad8694baSJoerg Roedel 
3185ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_INITIALIZED);
3186ad8694baSJoerg Roedel #ifdef CONFIG_GART_IOMMU
3187ad8694baSJoerg Roedel 	if (ret && list_empty(&amd_iommu_list)) {
3188ad8694baSJoerg Roedel 		/*
3189ad8694baSJoerg Roedel 		 * We failed to initialize the AMD IOMMU - try fallback
3190ad8694baSJoerg Roedel 		 * to GART if possible.
3191ad8694baSJoerg Roedel 		 */
3192ad8694baSJoerg Roedel 		gart_iommu_init();
3193ad8694baSJoerg Roedel 	}
3194ad8694baSJoerg Roedel #endif
3195ad8694baSJoerg Roedel 
3196ad8694baSJoerg Roedel 	for_each_iommu(iommu)
3197ad8694baSJoerg Roedel 		amd_iommu_debugfs_setup(iommu);
3198ad8694baSJoerg Roedel 
3199ad8694baSJoerg Roedel 	return ret;
3200ad8694baSJoerg Roedel }
3201ad8694baSJoerg Roedel 
3202ad8694baSJoerg Roedel static bool amd_iommu_sme_check(void)
3203ad8694baSJoerg Roedel {
320432cb4d02STom Lendacky 	if (!cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) ||
320532cb4d02STom Lendacky 	    (boot_cpu_data.x86 != 0x17))
3206ad8694baSJoerg Roedel 		return true;
3207ad8694baSJoerg Roedel 
3208ad8694baSJoerg Roedel 	/* For Fam17h, a specific level of support is required */
3209ad8694baSJoerg Roedel 	if (boot_cpu_data.microcode >= 0x08001205)
3210ad8694baSJoerg Roedel 		return true;
3211ad8694baSJoerg Roedel 
3212ad8694baSJoerg Roedel 	if ((boot_cpu_data.microcode >= 0x08001126) &&
3213ad8694baSJoerg Roedel 	    (boot_cpu_data.microcode <= 0x080011ff))
3214ad8694baSJoerg Roedel 		return true;
3215ad8694baSJoerg Roedel 
3216ad8694baSJoerg Roedel 	pr_notice("IOMMU not currently supported when SME is active\n");
3217ad8694baSJoerg Roedel 
3218ad8694baSJoerg Roedel 	return false;
3219ad8694baSJoerg Roedel }
3220ad8694baSJoerg Roedel 
3221ad8694baSJoerg Roedel /****************************************************************************
3222ad8694baSJoerg Roedel  *
3223ad8694baSJoerg Roedel  * Early detect code. This code runs at IOMMU detection time in the DMA
3224ad8694baSJoerg Roedel  * layer. It just looks if there is an IVRS ACPI table to detect AMD
3225ad8694baSJoerg Roedel  * IOMMUs
3226ad8694baSJoerg Roedel  *
3227ad8694baSJoerg Roedel  ****************************************************************************/
3228ad8694baSJoerg Roedel int __init amd_iommu_detect(void)
3229ad8694baSJoerg Roedel {
3230ad8694baSJoerg Roedel 	int ret;
3231ad8694baSJoerg Roedel 
3232ad8694baSJoerg Roedel 	if (no_iommu || (iommu_detected && !gart_iommu_aperture))
3233ad8694baSJoerg Roedel 		return -ENODEV;
3234ad8694baSJoerg Roedel 
3235ad8694baSJoerg Roedel 	if (!amd_iommu_sme_check())
3236ad8694baSJoerg Roedel 		return -ENODEV;
3237ad8694baSJoerg Roedel 
3238ad8694baSJoerg Roedel 	ret = iommu_go_to_state(IOMMU_IVRS_DETECTED);
3239ad8694baSJoerg Roedel 	if (ret)
3240ad8694baSJoerg Roedel 		return ret;
3241ad8694baSJoerg Roedel 
3242ad8694baSJoerg Roedel 	amd_iommu_detected = true;
3243ad8694baSJoerg Roedel 	iommu_detected = 1;
3244ad8694baSJoerg Roedel 	x86_init.iommu.iommu_init = amd_iommu_init;
3245ad8694baSJoerg Roedel 
3246ad8694baSJoerg Roedel 	return 1;
3247ad8694baSJoerg Roedel }
3248ad8694baSJoerg Roedel 
3249ad8694baSJoerg Roedel /****************************************************************************
3250ad8694baSJoerg Roedel  *
3251ad8694baSJoerg Roedel  * Parsing functions for the AMD IOMMU specific kernel command line
3252ad8694baSJoerg Roedel  * options.
3253ad8694baSJoerg Roedel  *
3254ad8694baSJoerg Roedel  ****************************************************************************/
3255ad8694baSJoerg Roedel 
3256ad8694baSJoerg Roedel static int __init parse_amd_iommu_dump(char *str)
3257ad8694baSJoerg Roedel {
3258ad8694baSJoerg Roedel 	amd_iommu_dump = true;
3259ad8694baSJoerg Roedel 
3260ad8694baSJoerg Roedel 	return 1;
3261ad8694baSJoerg Roedel }
3262ad8694baSJoerg Roedel 
3263ad8694baSJoerg Roedel static int __init parse_amd_iommu_intr(char *str)
3264ad8694baSJoerg Roedel {
3265ad8694baSJoerg Roedel 	for (; *str; ++str) {
3266ad8694baSJoerg Roedel 		if (strncmp(str, "legacy", 6) == 0) {
3267ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA;
3268ad8694baSJoerg Roedel 			break;
3269ad8694baSJoerg Roedel 		}
3270ad8694baSJoerg Roedel 		if (strncmp(str, "vapic", 5) == 0) {
3271ad8694baSJoerg Roedel 			amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC;
3272ad8694baSJoerg Roedel 			break;
3273ad8694baSJoerg Roedel 		}
3274ad8694baSJoerg Roedel 	}
3275ad8694baSJoerg Roedel 	return 1;
3276ad8694baSJoerg Roedel }
3277ad8694baSJoerg Roedel 
3278ad8694baSJoerg Roedel static int __init parse_amd_iommu_options(char *str)
3279ad8694baSJoerg Roedel {
3280ad8694baSJoerg Roedel 	for (; *str; ++str) {
32811d479f16SJohn Garry 		if (strncmp(str, "fullflush", 9) == 0) {
32821d479f16SJohn Garry 			pr_warn("amd_iommu=fullflush deprecated; use iommu.strict=1 instead\n");
3283308723e3SJohn Garry 			iommu_set_dma_strict();
32841d479f16SJohn Garry 		}
3285b1e650dbSJoerg Roedel 		if (strncmp(str, "force_enable", 12) == 0)
3286b1e650dbSJoerg Roedel 			amd_iommu_force_enable = true;
3287ad8694baSJoerg Roedel 		if (strncmp(str, "off", 3) == 0)
3288ad8694baSJoerg Roedel 			amd_iommu_disabled = true;
3289ad8694baSJoerg Roedel 		if (strncmp(str, "force_isolation", 15) == 0)
3290ad8694baSJoerg Roedel 			amd_iommu_force_isolation = true;
3291ad8694baSJoerg Roedel 	}
3292ad8694baSJoerg Roedel 
3293ad8694baSJoerg Roedel 	return 1;
3294ad8694baSJoerg Roedel }
3295ad8694baSJoerg Roedel 
3296ad8694baSJoerg Roedel static int __init parse_ivrs_ioapic(char *str)
3297ad8694baSJoerg Roedel {
3298bbe3a106SSuravee Suthikulpanit 	u32 seg = 0, bus, dev, fn;
3299ad8694baSJoerg Roedel 	int ret, id, i;
3300bbe3a106SSuravee Suthikulpanit 	u32 devid;
3301ad8694baSJoerg Roedel 
3302ad8694baSJoerg Roedel 	ret = sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn);
3303ad8694baSJoerg Roedel 	if (ret != 4) {
3304bbe3a106SSuravee Suthikulpanit 		ret = sscanf(str, "[%d]=%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn);
3305bbe3a106SSuravee Suthikulpanit 		if (ret != 5) {
3306ad8694baSJoerg Roedel 			pr_err("Invalid command line: ivrs_ioapic%s\n", str);
3307ad8694baSJoerg Roedel 			return 1;
3308ad8694baSJoerg Roedel 		}
3309bbe3a106SSuravee Suthikulpanit 	}
3310ad8694baSJoerg Roedel 
3311ad8694baSJoerg Roedel 	if (early_ioapic_map_size == EARLY_MAP_SIZE) {
3312ad8694baSJoerg Roedel 		pr_err("Early IOAPIC map overflow - ignoring ivrs_ioapic%s\n",
3313ad8694baSJoerg Roedel 			str);
3314ad8694baSJoerg Roedel 		return 1;
3315ad8694baSJoerg Roedel 	}
3316ad8694baSJoerg Roedel 
3317bbe3a106SSuravee Suthikulpanit 	devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn);
3318ad8694baSJoerg Roedel 
3319ad8694baSJoerg Roedel 	cmdline_maps			= true;
3320ad8694baSJoerg Roedel 	i				= early_ioapic_map_size++;
3321ad8694baSJoerg Roedel 	early_ioapic_map[i].id		= id;
3322ad8694baSJoerg Roedel 	early_ioapic_map[i].devid	= devid;
3323ad8694baSJoerg Roedel 	early_ioapic_map[i].cmd_line	= true;
3324ad8694baSJoerg Roedel 
3325ad8694baSJoerg Roedel 	return 1;
3326ad8694baSJoerg Roedel }
3327ad8694baSJoerg Roedel 
3328ad8694baSJoerg Roedel static int __init parse_ivrs_hpet(char *str)
3329ad8694baSJoerg Roedel {
3330bbe3a106SSuravee Suthikulpanit 	u32 seg = 0, bus, dev, fn;
3331ad8694baSJoerg Roedel 	int ret, id, i;
3332bbe3a106SSuravee Suthikulpanit 	u32 devid;
3333ad8694baSJoerg Roedel 
3334ad8694baSJoerg Roedel 	ret = sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn);
3335ad8694baSJoerg Roedel 	if (ret != 4) {
3336bbe3a106SSuravee Suthikulpanit 		ret = sscanf(str, "[%d]=%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn);
3337bbe3a106SSuravee Suthikulpanit 		if (ret != 5) {
3338ad8694baSJoerg Roedel 			pr_err("Invalid command line: ivrs_hpet%s\n", str);
3339ad8694baSJoerg Roedel 			return 1;
3340ad8694baSJoerg Roedel 		}
3341bbe3a106SSuravee Suthikulpanit 	}
3342ad8694baSJoerg Roedel 
3343ad8694baSJoerg Roedel 	if (early_hpet_map_size == EARLY_MAP_SIZE) {
3344ad8694baSJoerg Roedel 		pr_err("Early HPET map overflow - ignoring ivrs_hpet%s\n",
3345ad8694baSJoerg Roedel 			str);
3346ad8694baSJoerg Roedel 		return 1;
3347ad8694baSJoerg Roedel 	}
3348ad8694baSJoerg Roedel 
3349bbe3a106SSuravee Suthikulpanit 	devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn);
3350ad8694baSJoerg Roedel 
3351ad8694baSJoerg Roedel 	cmdline_maps			= true;
3352ad8694baSJoerg Roedel 	i				= early_hpet_map_size++;
3353ad8694baSJoerg Roedel 	early_hpet_map[i].id		= id;
3354ad8694baSJoerg Roedel 	early_hpet_map[i].devid		= devid;
3355ad8694baSJoerg Roedel 	early_hpet_map[i].cmd_line	= true;
3356ad8694baSJoerg Roedel 
3357ad8694baSJoerg Roedel 	return 1;
3358ad8694baSJoerg Roedel }
3359ad8694baSJoerg Roedel 
3360ad8694baSJoerg Roedel static int __init parse_ivrs_acpihid(char *str)
3361ad8694baSJoerg Roedel {
3362bbe3a106SSuravee Suthikulpanit 	u32 seg = 0, bus, dev, fn;
3363ad8694baSJoerg Roedel 	char *hid, *uid, *p;
3364ad8694baSJoerg Roedel 	char acpiid[ACPIHID_UID_LEN + ACPIHID_HID_LEN] = {0};
3365ad8694baSJoerg Roedel 	int ret, i;
3366ad8694baSJoerg Roedel 
3367ad8694baSJoerg Roedel 	ret = sscanf(str, "[%x:%x.%x]=%s", &bus, &dev, &fn, acpiid);
3368ad8694baSJoerg Roedel 	if (ret != 4) {
3369bbe3a106SSuravee Suthikulpanit 		ret = sscanf(str, "[%x:%x:%x.%x]=%s", &seg, &bus, &dev, &fn, acpiid);
3370bbe3a106SSuravee Suthikulpanit 		if (ret != 5) {
3371ad8694baSJoerg Roedel 			pr_err("Invalid command line: ivrs_acpihid(%s)\n", str);
3372ad8694baSJoerg Roedel 			return 1;
3373ad8694baSJoerg Roedel 		}
3374bbe3a106SSuravee Suthikulpanit 	}
3375ad8694baSJoerg Roedel 
3376ad8694baSJoerg Roedel 	p = acpiid;
3377ad8694baSJoerg Roedel 	hid = strsep(&p, ":");
3378ad8694baSJoerg Roedel 	uid = p;
3379ad8694baSJoerg Roedel 
3380ad8694baSJoerg Roedel 	if (!hid || !(*hid) || !uid) {
3381ad8694baSJoerg Roedel 		pr_err("Invalid command line: hid or uid\n");
3382ad8694baSJoerg Roedel 		return 1;
3383ad8694baSJoerg Roedel 	}
3384ad8694baSJoerg Roedel 
3385ad8694baSJoerg Roedel 	i = early_acpihid_map_size++;
3386ad8694baSJoerg Roedel 	memcpy(early_acpihid_map[i].hid, hid, strlen(hid));
3387ad8694baSJoerg Roedel 	memcpy(early_acpihid_map[i].uid, uid, strlen(uid));
3388bbe3a106SSuravee Suthikulpanit 	early_acpihid_map[i].devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn);
3389ad8694baSJoerg Roedel 	early_acpihid_map[i].cmd_line	= true;
3390ad8694baSJoerg Roedel 
3391ad8694baSJoerg Roedel 	return 1;
3392ad8694baSJoerg Roedel }
3393ad8694baSJoerg Roedel 
3394ad8694baSJoerg Roedel __setup("amd_iommu_dump",	parse_amd_iommu_dump);
3395ad8694baSJoerg Roedel __setup("amd_iommu=",		parse_amd_iommu_options);
3396ad8694baSJoerg Roedel __setup("amd_iommu_intr=",	parse_amd_iommu_intr);
3397ad8694baSJoerg Roedel __setup("ivrs_ioapic",		parse_ivrs_ioapic);
3398ad8694baSJoerg Roedel __setup("ivrs_hpet",		parse_ivrs_hpet);
3399ad8694baSJoerg Roedel __setup("ivrs_acpihid",		parse_ivrs_acpihid);
3400ad8694baSJoerg Roedel 
3401ad8694baSJoerg Roedel bool amd_iommu_v2_supported(void)
3402ad8694baSJoerg Roedel {
3403ad8694baSJoerg Roedel 	return amd_iommu_v2_present;
3404ad8694baSJoerg Roedel }
3405ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_v2_supported);
3406ad8694baSJoerg Roedel 
3407ad8694baSJoerg Roedel struct amd_iommu *get_amd_iommu(unsigned int idx)
3408ad8694baSJoerg Roedel {
3409ad8694baSJoerg Roedel 	unsigned int i = 0;
3410ad8694baSJoerg Roedel 	struct amd_iommu *iommu;
3411ad8694baSJoerg Roedel 
3412ad8694baSJoerg Roedel 	for_each_iommu(iommu)
3413ad8694baSJoerg Roedel 		if (i++ == idx)
3414ad8694baSJoerg Roedel 			return iommu;
3415ad8694baSJoerg Roedel 	return NULL;
3416ad8694baSJoerg Roedel }
3417ad8694baSJoerg Roedel 
3418ad8694baSJoerg Roedel /****************************************************************************
3419ad8694baSJoerg Roedel  *
3420ad8694baSJoerg Roedel  * IOMMU EFR Performance Counter support functionality. This code allows
3421ad8694baSJoerg Roedel  * access to the IOMMU PC functionality.
3422ad8694baSJoerg Roedel  *
3423ad8694baSJoerg Roedel  ****************************************************************************/
3424ad8694baSJoerg Roedel 
3425ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_banks(unsigned int idx)
3426ad8694baSJoerg Roedel {
3427ad8694baSJoerg Roedel 	struct amd_iommu *iommu = get_amd_iommu(idx);
3428ad8694baSJoerg Roedel 
3429ad8694baSJoerg Roedel 	if (iommu)
3430ad8694baSJoerg Roedel 		return iommu->max_banks;
3431ad8694baSJoerg Roedel 
3432ad8694baSJoerg Roedel 	return 0;
3433ad8694baSJoerg Roedel }
3434ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_banks);
3435ad8694baSJoerg Roedel 
3436ad8694baSJoerg Roedel bool amd_iommu_pc_supported(void)
3437ad8694baSJoerg Roedel {
3438ad8694baSJoerg Roedel 	return amd_iommu_pc_present;
3439ad8694baSJoerg Roedel }
3440ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_supported);
3441ad8694baSJoerg Roedel 
3442ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_counters(unsigned int idx)
3443ad8694baSJoerg Roedel {
3444ad8694baSJoerg Roedel 	struct amd_iommu *iommu = get_amd_iommu(idx);
3445ad8694baSJoerg Roedel 
3446ad8694baSJoerg Roedel 	if (iommu)
3447ad8694baSJoerg Roedel 		return iommu->max_counters;
3448ad8694baSJoerg Roedel 
3449ad8694baSJoerg Roedel 	return 0;
3450ad8694baSJoerg Roedel }
3451ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_counters);
3452ad8694baSJoerg Roedel 
3453ad8694baSJoerg Roedel static int iommu_pc_get_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr,
3454ad8694baSJoerg Roedel 				u8 fxn, u64 *value, bool is_write)
3455ad8694baSJoerg Roedel {
3456ad8694baSJoerg Roedel 	u32 offset;
3457ad8694baSJoerg Roedel 	u32 max_offset_lim;
3458ad8694baSJoerg Roedel 
3459ad8694baSJoerg Roedel 	/* Make sure the IOMMU PC resource is available */
3460ad8694baSJoerg Roedel 	if (!amd_iommu_pc_present)
3461ad8694baSJoerg Roedel 		return -ENODEV;
3462ad8694baSJoerg Roedel 
3463ad8694baSJoerg Roedel 	/* Check for valid iommu and pc register indexing */
3464ad8694baSJoerg Roedel 	if (WARN_ON(!iommu || (fxn > 0x28) || (fxn & 7)))
3465ad8694baSJoerg Roedel 		return -ENODEV;
3466ad8694baSJoerg Roedel 
3467ad8694baSJoerg Roedel 	offset = (u32)(((0x40 | bank) << 12) | (cntr << 8) | fxn);
3468ad8694baSJoerg Roedel 
3469ad8694baSJoerg Roedel 	/* Limit the offset to the hw defined mmio region aperture */
3470ad8694baSJoerg Roedel 	max_offset_lim = (u32)(((0x40 | iommu->max_banks) << 12) |
3471ad8694baSJoerg Roedel 				(iommu->max_counters << 8) | 0x28);
3472ad8694baSJoerg Roedel 	if ((offset < MMIO_CNTR_REG_OFFSET) ||
3473ad8694baSJoerg Roedel 	    (offset > max_offset_lim))
3474ad8694baSJoerg Roedel 		return -EINVAL;
3475ad8694baSJoerg Roedel 
3476ad8694baSJoerg Roedel 	if (is_write) {
3477ad8694baSJoerg Roedel 		u64 val = *value & GENMASK_ULL(47, 0);
3478ad8694baSJoerg Roedel 
3479ad8694baSJoerg Roedel 		writel((u32)val, iommu->mmio_base + offset);
3480ad8694baSJoerg Roedel 		writel((val >> 32), iommu->mmio_base + offset + 4);
3481ad8694baSJoerg Roedel 	} else {
3482ad8694baSJoerg Roedel 		*value = readl(iommu->mmio_base + offset + 4);
3483ad8694baSJoerg Roedel 		*value <<= 32;
3484ad8694baSJoerg Roedel 		*value |= readl(iommu->mmio_base + offset);
3485ad8694baSJoerg Roedel 		*value &= GENMASK_ULL(47, 0);
3486ad8694baSJoerg Roedel 	}
3487ad8694baSJoerg Roedel 
3488ad8694baSJoerg Roedel 	return 0;
3489ad8694baSJoerg Roedel }
3490ad8694baSJoerg Roedel 
3491ad8694baSJoerg Roedel int amd_iommu_pc_get_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value)
3492ad8694baSJoerg Roedel {
3493ad8694baSJoerg Roedel 	if (!iommu)
3494ad8694baSJoerg Roedel 		return -EINVAL;
3495ad8694baSJoerg Roedel 
3496ad8694baSJoerg Roedel 	return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, false);
3497ad8694baSJoerg Roedel }
3498ad8694baSJoerg Roedel 
3499ad8694baSJoerg Roedel int amd_iommu_pc_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value)
3500ad8694baSJoerg Roedel {
3501ad8694baSJoerg Roedel 	if (!iommu)
3502ad8694baSJoerg Roedel 		return -EINVAL;
3503ad8694baSJoerg Roedel 
3504ad8694baSJoerg Roedel 	return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, true);
3505ad8694baSJoerg Roedel }
3506