1ad8694baSJoerg Roedel /* SPDX-License-Identifier: GPL-2.0-only */
2ad8694baSJoerg Roedel /*
3ad8694baSJoerg Roedel  * Copyright (C) 2007-2010 Advanced Micro Devices, Inc.
4ad8694baSJoerg Roedel  * Author: Joerg Roedel <jroedel@suse.de>
5ad8694baSJoerg Roedel  *         Leo Duran <leo.duran@amd.com>
6ad8694baSJoerg Roedel  */
7ad8694baSJoerg Roedel 
8ad8694baSJoerg Roedel #ifndef _ASM_X86_AMD_IOMMU_TYPES_H
9ad8694baSJoerg Roedel #define _ASM_X86_AMD_IOMMU_TYPES_H
10ad8694baSJoerg Roedel 
11ad8694baSJoerg Roedel #include <linux/types.h>
12ad8694baSJoerg Roedel #include <linux/mutex.h>
13ad8694baSJoerg Roedel #include <linux/msi.h>
14ad8694baSJoerg Roedel #include <linux/list.h>
15ad8694baSJoerg Roedel #include <linux/spinlock.h>
16ad8694baSJoerg Roedel #include <linux/pci.h>
17ad8694baSJoerg Roedel #include <linux/irqreturn.h>
18c9b258c6SSuravee Suthikulpanit #include <linux/io-pgtable.h>
19ad8694baSJoerg Roedel 
20ad8694baSJoerg Roedel /*
21ad8694baSJoerg Roedel  * Maximum number of IOMMUs supported
22ad8694baSJoerg Roedel  */
23ad8694baSJoerg Roedel #define MAX_IOMMUS	32
24ad8694baSJoerg Roedel 
25ad8694baSJoerg Roedel /*
26ad8694baSJoerg Roedel  * some size calculation constants
27ad8694baSJoerg Roedel  */
28ad8694baSJoerg Roedel #define DEV_TABLE_ENTRY_SIZE		32
29ad8694baSJoerg Roedel #define ALIAS_TABLE_ENTRY_SIZE		2
30ad8694baSJoerg Roedel #define RLOOKUP_TABLE_ENTRY_SIZE	(sizeof(void *))
31ad8694baSJoerg Roedel 
32ad8694baSJoerg Roedel /* Capability offsets used by the driver */
33ad8694baSJoerg Roedel #define MMIO_CAP_HDR_OFFSET	0x00
34ad8694baSJoerg Roedel #define MMIO_RANGE_OFFSET	0x0c
35ad8694baSJoerg Roedel #define MMIO_MISC_OFFSET	0x10
36ad8694baSJoerg Roedel 
37ad8694baSJoerg Roedel /* Masks, shifts and macros to parse the device range capability */
38ad8694baSJoerg Roedel #define MMIO_RANGE_LD_MASK	0xff000000
39ad8694baSJoerg Roedel #define MMIO_RANGE_FD_MASK	0x00ff0000
40ad8694baSJoerg Roedel #define MMIO_RANGE_BUS_MASK	0x0000ff00
41ad8694baSJoerg Roedel #define MMIO_RANGE_LD_SHIFT	24
42ad8694baSJoerg Roedel #define MMIO_RANGE_FD_SHIFT	16
43ad8694baSJoerg Roedel #define MMIO_RANGE_BUS_SHIFT	8
44ad8694baSJoerg Roedel #define MMIO_GET_LD(x)  (((x) & MMIO_RANGE_LD_MASK) >> MMIO_RANGE_LD_SHIFT)
45ad8694baSJoerg Roedel #define MMIO_GET_FD(x)  (((x) & MMIO_RANGE_FD_MASK) >> MMIO_RANGE_FD_SHIFT)
46ad8694baSJoerg Roedel #define MMIO_GET_BUS(x) (((x) & MMIO_RANGE_BUS_MASK) >> MMIO_RANGE_BUS_SHIFT)
47ad8694baSJoerg Roedel #define MMIO_MSI_NUM(x)	((x) & 0x1f)
48ad8694baSJoerg Roedel 
49ad8694baSJoerg Roedel /* Flag masks for the AMD IOMMU exclusion range */
50ad8694baSJoerg Roedel #define MMIO_EXCL_ENABLE_MASK 0x01ULL
51ad8694baSJoerg Roedel #define MMIO_EXCL_ALLOW_MASK  0x02ULL
52ad8694baSJoerg Roedel 
53ad8694baSJoerg Roedel /* Used offsets into the MMIO space */
54ad8694baSJoerg Roedel #define MMIO_DEV_TABLE_OFFSET   0x0000
55ad8694baSJoerg Roedel #define MMIO_CMD_BUF_OFFSET     0x0008
56ad8694baSJoerg Roedel #define MMIO_EVT_BUF_OFFSET     0x0010
57ad8694baSJoerg Roedel #define MMIO_CONTROL_OFFSET     0x0018
58ad8694baSJoerg Roedel #define MMIO_EXCL_BASE_OFFSET   0x0020
59ad8694baSJoerg Roedel #define MMIO_EXCL_LIMIT_OFFSET  0x0028
60ad8694baSJoerg Roedel #define MMIO_EXT_FEATURES	0x0030
61ad8694baSJoerg Roedel #define MMIO_PPR_LOG_OFFSET	0x0038
62ad8694baSJoerg Roedel #define MMIO_GA_LOG_BASE_OFFSET	0x00e0
63ad8694baSJoerg Roedel #define MMIO_GA_LOG_TAIL_OFFSET	0x00e8
64ad8694baSJoerg Roedel #define MMIO_MSI_ADDR_LO_OFFSET	0x015C
65ad8694baSJoerg Roedel #define MMIO_MSI_ADDR_HI_OFFSET	0x0160
66ad8694baSJoerg Roedel #define MMIO_MSI_DATA_OFFSET	0x0164
67ad8694baSJoerg Roedel #define MMIO_INTCAPXT_EVT_OFFSET	0x0170
68ad8694baSJoerg Roedel #define MMIO_INTCAPXT_PPR_OFFSET	0x0178
69ad8694baSJoerg Roedel #define MMIO_INTCAPXT_GALOG_OFFSET	0x0180
701e98a35dSSuravee Suthikulpanit #define MMIO_EXT_FEATURES2	0x01A0
71ad8694baSJoerg Roedel #define MMIO_CMD_HEAD_OFFSET	0x2000
72ad8694baSJoerg Roedel #define MMIO_CMD_TAIL_OFFSET	0x2008
73ad8694baSJoerg Roedel #define MMIO_EVT_HEAD_OFFSET	0x2010
74ad8694baSJoerg Roedel #define MMIO_EVT_TAIL_OFFSET	0x2018
75ad8694baSJoerg Roedel #define MMIO_STATUS_OFFSET	0x2020
76ad8694baSJoerg Roedel #define MMIO_PPR_HEAD_OFFSET	0x2030
77ad8694baSJoerg Roedel #define MMIO_PPR_TAIL_OFFSET	0x2038
78ad8694baSJoerg Roedel #define MMIO_GA_HEAD_OFFSET	0x2040
79ad8694baSJoerg Roedel #define MMIO_GA_TAIL_OFFSET	0x2048
80ad8694baSJoerg Roedel #define MMIO_CNTR_CONF_OFFSET	0x4000
81ad8694baSJoerg Roedel #define MMIO_CNTR_REG_OFFSET	0x40000
82ad8694baSJoerg Roedel #define MMIO_REG_END_OFFSET	0x80000
83ad8694baSJoerg Roedel 
84ad8694baSJoerg Roedel 
85ad8694baSJoerg Roedel 
86ad8694baSJoerg Roedel /* Extended Feature Bits */
87d18f4ee2SVasant Hegde #define FEATURE_PREFETCH	BIT_ULL(0)
88d18f4ee2SVasant Hegde #define FEATURE_PPR		BIT_ULL(1)
89d18f4ee2SVasant Hegde #define FEATURE_X2APIC		BIT_ULL(2)
90d18f4ee2SVasant Hegde #define FEATURE_NX		BIT_ULL(3)
91d18f4ee2SVasant Hegde #define FEATURE_GT		BIT_ULL(4)
92d18f4ee2SVasant Hegde #define FEATURE_IA		BIT_ULL(6)
93d18f4ee2SVasant Hegde #define FEATURE_GA		BIT_ULL(7)
94d18f4ee2SVasant Hegde #define FEATURE_HE		BIT_ULL(8)
95d18f4ee2SVasant Hegde #define FEATURE_PC		BIT_ULL(9)
96f5944964SVasant Hegde #define FEATURE_GATS_SHIFT	(12)
97f5944964SVasant Hegde #define FEATURE_GATS_MASK	(3ULL)
98d18f4ee2SVasant Hegde #define FEATURE_GAM_VAPIC	BIT_ULL(21)
99d18f4ee2SVasant Hegde #define FEATURE_GIOSUP		BIT_ULL(48)
100d18f4ee2SVasant Hegde #define FEATURE_EPHSUP		BIT_ULL(50)
101d18f4ee2SVasant Hegde #define FEATURE_SNP		BIT_ULL(63)
102ad8694baSJoerg Roedel 
103ad8694baSJoerg Roedel #define FEATURE_PASID_SHIFT	32
104ad8694baSJoerg Roedel #define FEATURE_PASID_MASK	(0x1fULL << FEATURE_PASID_SHIFT)
105ad8694baSJoerg Roedel 
106ad8694baSJoerg Roedel #define FEATURE_GLXVAL_SHIFT	14
107ad8694baSJoerg Roedel #define FEATURE_GLXVAL_MASK	(0x03ULL << FEATURE_GLXVAL_SHIFT)
108ad8694baSJoerg Roedel 
109432e5dfcSSuravee Suthikulpanit /* Extended Feature 2 Bits */
110432e5dfcSSuravee Suthikulpanit #define FEATURE_SNPAVICSUP_SHIFT	5
111432e5dfcSSuravee Suthikulpanit #define FEATURE_SNPAVICSUP_MASK		(0x07ULL << FEATURE_SNPAVICSUP_SHIFT)
112432e5dfcSSuravee Suthikulpanit #define FEATURE_SNPAVICSUP_GAM(x) \
113432e5dfcSSuravee Suthikulpanit 	((x & FEATURE_SNPAVICSUP_MASK) >> FEATURE_SNPAVICSUP_SHIFT == 0x1)
114432e5dfcSSuravee Suthikulpanit 
115ad8694baSJoerg Roedel /* Note:
116ad8694baSJoerg Roedel  * The current driver only support 16-bit PASID.
117ad8694baSJoerg Roedel  * Currently, hardware only implement upto 16-bit PASID
118ad8694baSJoerg Roedel  * even though the spec says it could have upto 20 bits.
119ad8694baSJoerg Roedel  */
120ad8694baSJoerg Roedel #define PASID_MASK		0x0000ffff
121ad8694baSJoerg Roedel 
122ad8694baSJoerg Roedel /* MMIO status bits */
123386ae59bSVasant Hegde #define MMIO_STATUS_EVT_OVERFLOW_MASK		BIT(0)
124d18f4ee2SVasant Hegde #define MMIO_STATUS_EVT_INT_MASK		BIT(1)
125d18f4ee2SVasant Hegde #define MMIO_STATUS_COM_WAIT_INT_MASK		BIT(2)
126386ae59bSVasant Hegde #define MMIO_STATUS_EVT_RUN_MASK		BIT(3)
127274c2218SVasant Hegde #define MMIO_STATUS_PPR_OVERFLOW_MASK		BIT(5)
128d18f4ee2SVasant Hegde #define MMIO_STATUS_PPR_INT_MASK		BIT(6)
129274c2218SVasant Hegde #define MMIO_STATUS_PPR_RUN_MASK		BIT(7)
130d18f4ee2SVasant Hegde #define MMIO_STATUS_GALOG_RUN_MASK		BIT(8)
131d18f4ee2SVasant Hegde #define MMIO_STATUS_GALOG_OVERFLOW_MASK		BIT(9)
132d18f4ee2SVasant Hegde #define MMIO_STATUS_GALOG_INT_MASK		BIT(10)
133ad8694baSJoerg Roedel 
134ad8694baSJoerg Roedel /* event logging constants */
135ad8694baSJoerg Roedel #define EVENT_ENTRY_SIZE	0x10
136ad8694baSJoerg Roedel #define EVENT_TYPE_SHIFT	28
137ad8694baSJoerg Roedel #define EVENT_TYPE_MASK		0xf
138ad8694baSJoerg Roedel #define EVENT_TYPE_ILL_DEV	0x1
139ad8694baSJoerg Roedel #define EVENT_TYPE_IO_FAULT	0x2
140ad8694baSJoerg Roedel #define EVENT_TYPE_DEV_TAB_ERR	0x3
141ad8694baSJoerg Roedel #define EVENT_TYPE_PAGE_TAB_ERR	0x4
142ad8694baSJoerg Roedel #define EVENT_TYPE_ILL_CMD	0x5
143ad8694baSJoerg Roedel #define EVENT_TYPE_CMD_HARD_ERR	0x6
144ad8694baSJoerg Roedel #define EVENT_TYPE_IOTLB_INV_TO	0x7
145ad8694baSJoerg Roedel #define EVENT_TYPE_INV_DEV_REQ	0x8
146ad8694baSJoerg Roedel #define EVENT_TYPE_INV_PPR_REQ	0x9
1472818de6eSSuravee Suthikulpanit #define EVENT_TYPE_RMP_FAULT	0xd
1482818de6eSSuravee Suthikulpanit #define EVENT_TYPE_RMP_HW_ERR	0xe
149ad8694baSJoerg Roedel #define EVENT_DEVID_MASK	0xffff
150ad8694baSJoerg Roedel #define EVENT_DEVID_SHIFT	0
151ad8694baSJoerg Roedel #define EVENT_DOMID_MASK_LO	0xffff
152ad8694baSJoerg Roedel #define EVENT_DOMID_MASK_HI	0xf0000
153ad8694baSJoerg Roedel #define EVENT_FLAGS_MASK	0xfff
154ad8694baSJoerg Roedel #define EVENT_FLAGS_SHIFT	0x10
1559f78e446SLennert Buytenhek #define EVENT_FLAG_RW		0x020
1569f78e446SLennert Buytenhek #define EVENT_FLAG_I		0x008
157ad8694baSJoerg Roedel 
158ad8694baSJoerg Roedel /* feature control bits */
15960b51e3eSSuravee Suthikulpanit #define CONTROL_IOMMU_EN	0
16060b51e3eSSuravee Suthikulpanit #define CONTROL_HT_TUN_EN	1
16160b51e3eSSuravee Suthikulpanit #define CONTROL_EVT_LOG_EN	2
16260b51e3eSSuravee Suthikulpanit #define CONTROL_EVT_INT_EN	3
16360b51e3eSSuravee Suthikulpanit #define CONTROL_COMWAIT_EN	4
16460b51e3eSSuravee Suthikulpanit #define CONTROL_INV_TIMEOUT	5
16560b51e3eSSuravee Suthikulpanit #define CONTROL_PASSPW_EN	8
16660b51e3eSSuravee Suthikulpanit #define CONTROL_RESPASSPW_EN	9
16760b51e3eSSuravee Suthikulpanit #define CONTROL_COHERENT_EN	10
16860b51e3eSSuravee Suthikulpanit #define CONTROL_ISOC_EN		11
16960b51e3eSSuravee Suthikulpanit #define CONTROL_CMDBUF_EN	12
17060b51e3eSSuravee Suthikulpanit #define CONTROL_PPRLOG_EN	13
17160b51e3eSSuravee Suthikulpanit #define CONTROL_PPRINT_EN	14
17260b51e3eSSuravee Suthikulpanit #define CONTROL_PPR_EN		15
17360b51e3eSSuravee Suthikulpanit #define CONTROL_GT_EN		16
17460b51e3eSSuravee Suthikulpanit #define CONTROL_GA_EN		17
17560b51e3eSSuravee Suthikulpanit #define CONTROL_GAM_EN		25
17660b51e3eSSuravee Suthikulpanit #define CONTROL_GALOG_EN	28
17760b51e3eSSuravee Suthikulpanit #define CONTROL_GAINT_EN	29
17860b51e3eSSuravee Suthikulpanit #define CONTROL_XT_EN		50
17960b51e3eSSuravee Suthikulpanit #define CONTROL_INTCAPXT_EN	51
18066419036SSuravee Suthikulpanit #define CONTROL_IRTCACHEDIS	59
181432e5dfcSSuravee Suthikulpanit #define CONTROL_SNPAVIC_EN	61
182ad8694baSJoerg Roedel 
183ad8694baSJoerg Roedel #define CTRL_INV_TO_MASK	(7 << CONTROL_INV_TIMEOUT)
184ad8694baSJoerg Roedel #define CTRL_INV_TO_NONE	0
185ad8694baSJoerg Roedel #define CTRL_INV_TO_1MS		1
186ad8694baSJoerg Roedel #define CTRL_INV_TO_10MS	2
187ad8694baSJoerg Roedel #define CTRL_INV_TO_100MS	3
188ad8694baSJoerg Roedel #define CTRL_INV_TO_1S		4
189ad8694baSJoerg Roedel #define CTRL_INV_TO_10S		5
190ad8694baSJoerg Roedel #define CTRL_INV_TO_100S	6
191ad8694baSJoerg Roedel 
192ad8694baSJoerg Roedel /* command specific defines */
193ad8694baSJoerg Roedel #define CMD_COMPL_WAIT          0x01
194ad8694baSJoerg Roedel #define CMD_INV_DEV_ENTRY       0x02
195ad8694baSJoerg Roedel #define CMD_INV_IOMMU_PAGES	0x03
196ad8694baSJoerg Roedel #define CMD_INV_IOTLB_PAGES	0x04
197ad8694baSJoerg Roedel #define CMD_INV_IRT		0x05
198ad8694baSJoerg Roedel #define CMD_COMPLETE_PPR	0x07
199ad8694baSJoerg Roedel #define CMD_INV_ALL		0x08
200ad8694baSJoerg Roedel 
201ad8694baSJoerg Roedel #define CMD_COMPL_WAIT_STORE_MASK	0x01
202ad8694baSJoerg Roedel #define CMD_COMPL_WAIT_INT_MASK		0x02
203ad8694baSJoerg Roedel #define CMD_INV_IOMMU_PAGES_SIZE_MASK	0x01
204ad8694baSJoerg Roedel #define CMD_INV_IOMMU_PAGES_PDE_MASK	0x02
205ad8694baSJoerg Roedel #define CMD_INV_IOMMU_PAGES_GN_MASK	0x04
206ad8694baSJoerg Roedel 
207ad8694baSJoerg Roedel #define PPR_STATUS_MASK			0xf
208ad8694baSJoerg Roedel #define PPR_STATUS_SHIFT		12
209ad8694baSJoerg Roedel 
210ad8694baSJoerg Roedel #define CMD_INV_IOMMU_ALL_PAGES_ADDRESS	0x7fffffffffffffffULL
211ad8694baSJoerg Roedel 
212ad8694baSJoerg Roedel /* macros and definitions for device table entries */
213ad8694baSJoerg Roedel #define DEV_ENTRY_VALID         0x00
214ad8694baSJoerg Roedel #define DEV_ENTRY_TRANSLATION   0x01
215ad8694baSJoerg Roedel #define DEV_ENTRY_PPR           0x34
216ad8694baSJoerg Roedel #define DEV_ENTRY_IR            0x3d
217ad8694baSJoerg Roedel #define DEV_ENTRY_IW            0x3e
218ad8694baSJoerg Roedel #define DEV_ENTRY_NO_PAGE_FAULT	0x62
219ad8694baSJoerg Roedel #define DEV_ENTRY_EX            0x67
220ad8694baSJoerg Roedel #define DEV_ENTRY_SYSMGT1       0x68
221ad8694baSJoerg Roedel #define DEV_ENTRY_SYSMGT2       0x69
222ad8694baSJoerg Roedel #define DEV_ENTRY_IRQ_TBL_EN	0x80
223ad8694baSJoerg Roedel #define DEV_ENTRY_INIT_PASS     0xb8
224ad8694baSJoerg Roedel #define DEV_ENTRY_EINT_PASS     0xb9
225ad8694baSJoerg Roedel #define DEV_ENTRY_NMI_PASS      0xba
226ad8694baSJoerg Roedel #define DEV_ENTRY_LINT0_PASS    0xbe
227ad8694baSJoerg Roedel #define DEV_ENTRY_LINT1_PASS    0xbf
228ad8694baSJoerg Roedel #define DEV_ENTRY_MODE_MASK	0x07
229ad8694baSJoerg Roedel #define DEV_ENTRY_MODE_SHIFT	0x09
230ad8694baSJoerg Roedel 
231ad8694baSJoerg Roedel #define MAX_DEV_TABLE_ENTRIES	0xffff
232ad8694baSJoerg Roedel 
233ad8694baSJoerg Roedel /* constants to configure the command buffer */
234ad8694baSJoerg Roedel #define CMD_BUFFER_SIZE    8192
235ad8694baSJoerg Roedel #define CMD_BUFFER_UNINITIALIZED 1
236ad8694baSJoerg Roedel #define CMD_BUFFER_ENTRIES 512
237ad8694baSJoerg Roedel #define MMIO_CMD_SIZE_SHIFT 56
238ad8694baSJoerg Roedel #define MMIO_CMD_SIZE_512 (0x9ULL << MMIO_CMD_SIZE_SHIFT)
239ad8694baSJoerg Roedel 
240ad8694baSJoerg Roedel /* constants for event buffer handling */
241ad8694baSJoerg Roedel #define EVT_BUFFER_SIZE		8192 /* 512 entries */
242ad8694baSJoerg Roedel #define EVT_LEN_MASK		(0x9ULL << 56)
243ad8694baSJoerg Roedel 
244ad8694baSJoerg Roedel /* Constants for PPR Log handling */
245ad8694baSJoerg Roedel #define PPR_LOG_ENTRIES		512
246ad8694baSJoerg Roedel #define PPR_LOG_SIZE_SHIFT	56
247ad8694baSJoerg Roedel #define PPR_LOG_SIZE_512	(0x9ULL << PPR_LOG_SIZE_SHIFT)
248ad8694baSJoerg Roedel #define PPR_ENTRY_SIZE		16
249ad8694baSJoerg Roedel #define PPR_LOG_SIZE		(PPR_ENTRY_SIZE * PPR_LOG_ENTRIES)
250ad8694baSJoerg Roedel 
251ad8694baSJoerg Roedel #define PPR_REQ_TYPE(x)		(((x) >> 60) & 0xfULL)
252ad8694baSJoerg Roedel #define PPR_FLAGS(x)		(((x) >> 48) & 0xfffULL)
253ad8694baSJoerg Roedel #define PPR_DEVID(x)		((x) & 0xffffULL)
254ad8694baSJoerg Roedel #define PPR_TAG(x)		(((x) >> 32) & 0x3ffULL)
255ad8694baSJoerg Roedel #define PPR_PASID1(x)		(((x) >> 16) & 0xffffULL)
256ad8694baSJoerg Roedel #define PPR_PASID2(x)		(((x) >> 42) & 0xfULL)
257ad8694baSJoerg Roedel #define PPR_PASID(x)		((PPR_PASID2(x) << 16) | PPR_PASID1(x))
258ad8694baSJoerg Roedel 
259ad8694baSJoerg Roedel #define PPR_REQ_FAULT		0x01
260ad8694baSJoerg Roedel 
261ad8694baSJoerg Roedel /* Constants for GA Log handling */
262ad8694baSJoerg Roedel #define GA_LOG_ENTRIES		512
263ad8694baSJoerg Roedel #define GA_LOG_SIZE_SHIFT	56
264ad8694baSJoerg Roedel #define GA_LOG_SIZE_512		(0x8ULL << GA_LOG_SIZE_SHIFT)
265ad8694baSJoerg Roedel #define GA_ENTRY_SIZE		8
266ad8694baSJoerg Roedel #define GA_LOG_SIZE		(GA_ENTRY_SIZE * GA_LOG_ENTRIES)
267ad8694baSJoerg Roedel 
268ad8694baSJoerg Roedel #define GA_TAG(x)		(u32)(x & 0xffffffffULL)
269ad8694baSJoerg Roedel #define GA_DEVID(x)		(u16)(((x) >> 32) & 0xffffULL)
270ad8694baSJoerg Roedel #define GA_REQ_TYPE(x)		(((x) >> 60) & 0xfULL)
271ad8694baSJoerg Roedel 
272ad8694baSJoerg Roedel #define GA_GUEST_NR		0x1
273ad8694baSJoerg Roedel 
274c9b258c6SSuravee Suthikulpanit #define IOMMU_IN_ADDR_BIT_SIZE  52
275c9b258c6SSuravee Suthikulpanit #define IOMMU_OUT_ADDR_BIT_SIZE 52
276c9b258c6SSuravee Suthikulpanit 
277c9b258c6SSuravee Suthikulpanit /*
278c9b258c6SSuravee Suthikulpanit  * This bitmap is used to advertise the page sizes our hardware support
279c9b258c6SSuravee Suthikulpanit  * to the IOMMU core, which will then use this information to split
280c9b258c6SSuravee Suthikulpanit  * physically contiguous memory regions it is mapping into page sizes
281c9b258c6SSuravee Suthikulpanit  * that we support.
282c9b258c6SSuravee Suthikulpanit  *
283c9b258c6SSuravee Suthikulpanit  * 512GB Pages are not supported due to a hardware bug
284c9b258c6SSuravee Suthikulpanit  */
285c9b258c6SSuravee Suthikulpanit #define AMD_IOMMU_PGSIZES	((~0xFFFUL) & ~(2ULL << 38))
286aaac38f6SVasant Hegde /* 4K, 2MB, 1G page sizes are supported */
287aaac38f6SVasant Hegde #define AMD_IOMMU_PGSIZES_V2	(PAGE_SIZE | (1ULL << 21) | (1ULL << 30))
288c9b258c6SSuravee Suthikulpanit 
289ad8694baSJoerg Roedel /* Bit value definition for dte irq remapping fields*/
29085751a8aSVasant Hegde #define DTE_IRQ_PHYS_ADDR_MASK		GENMASK_ULL(51, 6)
291ad8694baSJoerg Roedel #define DTE_IRQ_REMAP_INTCTL_MASK	(0x3ULL << 60)
292ad8694baSJoerg Roedel #define DTE_IRQ_REMAP_INTCTL    (2ULL << 60)
293ad8694baSJoerg Roedel #define DTE_IRQ_REMAP_ENABLE    1ULL
294ad8694baSJoerg Roedel 
2955ae9a046SSuravee Suthikulpanit /*
2965ae9a046SSuravee Suthikulpanit  * AMD IOMMU hardware only support 512 IRTEs despite
2975ae9a046SSuravee Suthikulpanit  * the architectural limitation of 2048 entries.
2985ae9a046SSuravee Suthikulpanit  */
2995ae9a046SSuravee Suthikulpanit #define DTE_INTTAB_ALIGNMENT    128
3005ae9a046SSuravee Suthikulpanit #define DTE_INTTABLEN_VALUE     9ULL
3015ae9a046SSuravee Suthikulpanit #define DTE_INTTABLEN           (DTE_INTTABLEN_VALUE << 1)
3025ae9a046SSuravee Suthikulpanit #define DTE_INTTABLEN_MASK      (0xfULL << 1)
3035ae9a046SSuravee Suthikulpanit #define MAX_IRQS_PER_TABLE      (1 << DTE_INTTABLEN_VALUE)
3045ae9a046SSuravee Suthikulpanit 
305ad8694baSJoerg Roedel #define PAGE_MODE_NONE    0x00
306ad8694baSJoerg Roedel #define PAGE_MODE_1_LEVEL 0x01
307ad8694baSJoerg Roedel #define PAGE_MODE_2_LEVEL 0x02
308ad8694baSJoerg Roedel #define PAGE_MODE_3_LEVEL 0x03
309ad8694baSJoerg Roedel #define PAGE_MODE_4_LEVEL 0x04
310ad8694baSJoerg Roedel #define PAGE_MODE_5_LEVEL 0x05
311ad8694baSJoerg Roedel #define PAGE_MODE_6_LEVEL 0x06
312ad8694baSJoerg Roedel #define PAGE_MODE_7_LEVEL 0x07
313ad8694baSJoerg Roedel 
314f5944964SVasant Hegde #define GUEST_PGTABLE_4_LEVEL	0x00
315f5944964SVasant Hegde #define GUEST_PGTABLE_5_LEVEL	0x01
316f5944964SVasant Hegde 
317ad8694baSJoerg Roedel #define PM_LEVEL_SHIFT(x)	(12 + ((x) * 9))
318ad8694baSJoerg Roedel #define PM_LEVEL_SIZE(x)	(((x) < 6) ? \
319ad8694baSJoerg Roedel 				  ((1ULL << PM_LEVEL_SHIFT((x))) - 1): \
320ad8694baSJoerg Roedel 				   (0xffffffffffffffffULL))
321ad8694baSJoerg Roedel #define PM_LEVEL_INDEX(x, a)	(((a) >> PM_LEVEL_SHIFT((x))) & 0x1ffULL)
322ad8694baSJoerg Roedel #define PM_LEVEL_ENC(x)		(((x) << 9) & 0xe00ULL)
323ad8694baSJoerg Roedel #define PM_LEVEL_PDE(x, a)	((a) | PM_LEVEL_ENC((x)) | \
324ad8694baSJoerg Roedel 				 IOMMU_PTE_PR | IOMMU_PTE_IR | IOMMU_PTE_IW)
325ad8694baSJoerg Roedel #define PM_PTE_LEVEL(pte)	(((pte) >> 9) & 0x7ULL)
326ad8694baSJoerg Roedel 
327ad8694baSJoerg Roedel #define PM_MAP_4k		0
328ad8694baSJoerg Roedel #define PM_ADDR_MASK		0x000ffffffffff000ULL
329ad8694baSJoerg Roedel #define PM_MAP_MASK(lvl)	(PM_ADDR_MASK & \
330ad8694baSJoerg Roedel 				(~((1ULL << (12 + ((lvl) * 9))) - 1)))
331ad8694baSJoerg Roedel #define PM_ALIGNED(lvl, addr)	((PM_MAP_MASK(lvl) & (addr)) == (addr))
332ad8694baSJoerg Roedel 
333ad8694baSJoerg Roedel /*
334ad8694baSJoerg Roedel  * Returns the page table level to use for a given page size
335ad8694baSJoerg Roedel  * Pagesize is expected to be a power-of-two
336ad8694baSJoerg Roedel  */
337ad8694baSJoerg Roedel #define PAGE_SIZE_LEVEL(pagesize) \
338ad8694baSJoerg Roedel 		((__ffs(pagesize) - 12) / 9)
339ad8694baSJoerg Roedel /*
340ad8694baSJoerg Roedel  * Returns the number of ptes to use for a given page size
341ad8694baSJoerg Roedel  * Pagesize is expected to be a power-of-two
342ad8694baSJoerg Roedel  */
343ad8694baSJoerg Roedel #define PAGE_SIZE_PTE_COUNT(pagesize) \
344ad8694baSJoerg Roedel 		(1ULL << ((__ffs(pagesize) - 12) % 9))
345ad8694baSJoerg Roedel 
346ad8694baSJoerg Roedel /*
347ad8694baSJoerg Roedel  * Aligns a given io-virtual address to a given page size
348ad8694baSJoerg Roedel  * Pagesize is expected to be a power-of-two
349ad8694baSJoerg Roedel  */
350ad8694baSJoerg Roedel #define PAGE_SIZE_ALIGN(address, pagesize) \
351ad8694baSJoerg Roedel 		((address) & ~((pagesize) - 1))
352ad8694baSJoerg Roedel /*
353ad8694baSJoerg Roedel  * Creates an IOMMU PTE for an address and a given pagesize
354ad8694baSJoerg Roedel  * The PTE has no permission bits set
355ad8694baSJoerg Roedel  * Pagesize is expected to be a power-of-two larger than 4096
356ad8694baSJoerg Roedel  */
357ad8694baSJoerg Roedel #define PAGE_SIZE_PTE(address, pagesize)		\
358ad8694baSJoerg Roedel 		(((address) | ((pagesize) - 1)) &	\
359ad8694baSJoerg Roedel 		 (~(pagesize >> 1)) & PM_ADDR_MASK)
360ad8694baSJoerg Roedel 
361ad8694baSJoerg Roedel /*
362ad8694baSJoerg Roedel  * Takes a PTE value with mode=0x07 and returns the page size it maps
363ad8694baSJoerg Roedel  */
364ad8694baSJoerg Roedel #define PTE_PAGE_SIZE(pte) \
365ad8694baSJoerg Roedel 	(1ULL << (1 + ffz(((pte) | 0xfffULL))))
366ad8694baSJoerg Roedel 
367ad8694baSJoerg Roedel /*
368ad8694baSJoerg Roedel  * Takes a page-table level and returns the default page-size for this level
369ad8694baSJoerg Roedel  */
370ad8694baSJoerg Roedel #define PTE_LEVEL_PAGE_SIZE(level)			\
371ad8694baSJoerg Roedel 	(1ULL << (12 + (9 * (level))))
372ad8694baSJoerg Roedel 
373ad8694baSJoerg Roedel /*
374ad8694baSJoerg Roedel  * Bit value definition for I/O PTE fields
375ad8694baSJoerg Roedel  */
376d18f4ee2SVasant Hegde #define IOMMU_PTE_PR	BIT_ULL(0)
377d18f4ee2SVasant Hegde #define IOMMU_PTE_U	BIT_ULL(59)
378d18f4ee2SVasant Hegde #define IOMMU_PTE_FC	BIT_ULL(60)
379d18f4ee2SVasant Hegde #define IOMMU_PTE_IR	BIT_ULL(61)
380d18f4ee2SVasant Hegde #define IOMMU_PTE_IW	BIT_ULL(62)
381ad8694baSJoerg Roedel 
382ad8694baSJoerg Roedel /*
383ad8694baSJoerg Roedel  * Bit value definition for DTE fields
384ad8694baSJoerg Roedel  */
385d18f4ee2SVasant Hegde #define DTE_FLAG_V	BIT_ULL(0)
386d18f4ee2SVasant Hegde #define DTE_FLAG_TV	BIT_ULL(1)
387*8e11876aSVasant Hegde #define DTE_FLAG_GIOV	BIT_ULL(54)
388*8e11876aSVasant Hegde #define DTE_FLAG_GV	BIT_ULL(55)
389*8e11876aSVasant Hegde #define DTE_GLX_SHIFT	(56)
390*8e11876aSVasant Hegde #define DTE_GLX_MASK	(3)
391d18f4ee2SVasant Hegde #define DTE_FLAG_IR	BIT_ULL(61)
392d18f4ee2SVasant Hegde #define DTE_FLAG_IW	BIT_ULL(62)
393ad8694baSJoerg Roedel 
394d18f4ee2SVasant Hegde #define DTE_FLAG_IOTLB	BIT_ULL(32)
395ad8694baSJoerg Roedel #define DTE_FLAG_MASK	(0x3ffULL << 32)
396ad8694baSJoerg Roedel #define DEV_DOMID_MASK	0xffffULL
397ad8694baSJoerg Roedel 
398ad8694baSJoerg Roedel #define DTE_GCR3_VAL_A(x)	(((x) >> 12) & 0x00007ULL)
399ad8694baSJoerg Roedel #define DTE_GCR3_VAL_B(x)	(((x) >> 15) & 0x0ffffULL)
400ad8694baSJoerg Roedel #define DTE_GCR3_VAL_C(x)	(((x) >> 31) & 0x1fffffULL)
401ad8694baSJoerg Roedel 
402ad8694baSJoerg Roedel #define DTE_GCR3_INDEX_A	0
403ad8694baSJoerg Roedel #define DTE_GCR3_INDEX_B	1
404ad8694baSJoerg Roedel #define DTE_GCR3_INDEX_C	1
405ad8694baSJoerg Roedel 
406ad8694baSJoerg Roedel #define DTE_GCR3_SHIFT_A	58
407ad8694baSJoerg Roedel #define DTE_GCR3_SHIFT_B	16
408ad8694baSJoerg Roedel #define DTE_GCR3_SHIFT_C	43
409ad8694baSJoerg Roedel 
410f5944964SVasant Hegde #define DTE_GPT_LEVEL_SHIFT	54
411f5944964SVasant Hegde 
412ad8694baSJoerg Roedel #define GCR3_VALID		0x01ULL
413ad8694baSJoerg Roedel 
414ad8694baSJoerg Roedel #define IOMMU_PAGE_MASK (((1ULL << 52) - 1) & ~0xfffULL)
415ad8694baSJoerg Roedel #define IOMMU_PTE_PRESENT(pte) ((pte) & IOMMU_PTE_PR)
416ad8694baSJoerg Roedel #define IOMMU_PTE_PAGE(pte) (iommu_phys_to_virt((pte) & IOMMU_PAGE_MASK))
417ad8694baSJoerg Roedel #define IOMMU_PTE_MODE(pte) (((pte) >> 9) & 0x07)
418ad8694baSJoerg Roedel 
419ad8694baSJoerg Roedel #define IOMMU_PROT_MASK 0x03
420ad8694baSJoerg Roedel #define IOMMU_PROT_IR 0x01
421ad8694baSJoerg Roedel #define IOMMU_PROT_IW 0x02
422ad8694baSJoerg Roedel 
423ad8694baSJoerg Roedel #define IOMMU_UNITY_MAP_FLAG_EXCL_RANGE	(1 << 2)
424ad8694baSJoerg Roedel 
425ad8694baSJoerg Roedel /* IOMMU capabilities */
426ad8694baSJoerg Roedel #define IOMMU_CAP_IOTLB   24
427ad8694baSJoerg Roedel #define IOMMU_CAP_NPCACHE 26
428ad8694baSJoerg Roedel #define IOMMU_CAP_EFR     27
429ad8694baSJoerg Roedel 
430a44092e3SSuravee Suthikulpanit /* IOMMU IVINFO */
431a44092e3SSuravee Suthikulpanit #define IOMMU_IVINFO_OFFSET     36
432a44092e3SSuravee Suthikulpanit #define IOMMU_IVINFO_EFRSUP     BIT(0)
433f1ca7071SMario Limonciello #define IOMMU_IVINFO_DMA_REMAP  BIT(1)
434a44092e3SSuravee Suthikulpanit 
435ad8694baSJoerg Roedel /* IOMMU Feature Reporting Field (for IVHD type 10h */
436ad8694baSJoerg Roedel #define IOMMU_FEAT_GASUP_SHIFT	6
437ad8694baSJoerg Roedel 
438ad8694baSJoerg Roedel /* IOMMU Extended Feature Register (EFR) */
439ad8694baSJoerg Roedel #define IOMMU_EFR_XTSUP_SHIFT	2
440ad8694baSJoerg Roedel #define IOMMU_EFR_GASUP_SHIFT	7
441ad8694baSJoerg Roedel #define IOMMU_EFR_MSICAPMMIOSUP_SHIFT	46
442ad8694baSJoerg Roedel 
443ad8694baSJoerg Roedel #define MAX_DOMAIN_ID 65536
444ad8694baSJoerg Roedel 
445ad8694baSJoerg Roedel /* Protection domain flags */
446d18f4ee2SVasant Hegde #define PD_DMA_OPS_MASK		BIT(0) /* domain used for dma_ops */
447d18f4ee2SVasant Hegde #define PD_DEFAULT_MASK		BIT(1) /* domain is a default dma_ops
448ad8694baSJoerg Roedel 					      domain for an IOMMU */
449d18f4ee2SVasant Hegde #define PD_PASSTHROUGH_MASK	BIT(2) /* domain has no page
450ad8694baSJoerg Roedel 					      translation */
451d18f4ee2SVasant Hegde #define PD_IOMMUV2_MASK		BIT(3) /* domain has gcr3 table */
452d18f4ee2SVasant Hegde #define PD_GIOV_MASK		BIT(4) /* domain enable GIOV support */
453ad8694baSJoerg Roedel 
454ad8694baSJoerg Roedel extern bool amd_iommu_dump;
455ad8694baSJoerg Roedel #define DUMP_printk(format, arg...)				\
456ad8694baSJoerg Roedel 	do {							\
457ad8694baSJoerg Roedel 		if (amd_iommu_dump)				\
458ad8694baSJoerg Roedel 			pr_info("AMD-Vi: " format, ## arg);	\
459ad8694baSJoerg Roedel 	} while(0);
460ad8694baSJoerg Roedel 
461ad8694baSJoerg Roedel /* global flag if IOMMUs cache non-present entries */
462ad8694baSJoerg Roedel extern bool amd_iommu_np_cache;
463ad8694baSJoerg Roedel /* Only true if all IOMMUs support device IOTLBs */
464ad8694baSJoerg Roedel extern bool amd_iommu_iotlb_sup;
465ad8694baSJoerg Roedel 
466ad8694baSJoerg Roedel struct irq_remap_table {
467ad8694baSJoerg Roedel 	raw_spinlock_t lock;
468ad8694baSJoerg Roedel 	unsigned min_index;
469ad8694baSJoerg Roedel 	u32 *table;
470ad8694baSJoerg Roedel };
471ad8694baSJoerg Roedel 
472ad8694baSJoerg Roedel /* Interrupt remapping feature used? */
473ad8694baSJoerg Roedel extern bool amd_iommu_irq_remap;
474ad8694baSJoerg Roedel 
475f9e2f0e8SVasant Hegde extern const struct iommu_ops amd_iommu_ops;
476f9e2f0e8SVasant Hegde 
477f1ca7071SMario Limonciello /* IVRS indicates that pre-boot remapping was enabled */
478f1ca7071SMario Limonciello extern bool amdr_ivrs_remap_support;
479f1ca7071SMario Limonciello 
480ad8694baSJoerg Roedel /* kmem_cache to get tables with 128 byte alignement */
481ad8694baSJoerg Roedel extern struct kmem_cache *amd_iommu_irq_cache;
482ad8694baSJoerg Roedel 
483eda797a2SSuravee Suthikulpanit #define PCI_SBDF_TO_SEGID(sbdf)		(((sbdf) >> 16) & 0xffff)
484eda797a2SSuravee Suthikulpanit #define PCI_SBDF_TO_DEVID(sbdf)		((sbdf) & 0xffff)
485bf87972cSSuravee Suthikulpanit #define PCI_SEG_DEVID_TO_SBDF(seg, devid)	((((u32)(seg) & 0xffff) << 16) | \
486bf87972cSSuravee Suthikulpanit 						 ((devid) & 0xffff))
487eda797a2SSuravee Suthikulpanit 
488404ec4e4SVasant Hegde /* Make iterating over all pci segment easier */
489404ec4e4SVasant Hegde #define for_each_pci_segment(pci_seg) \
490404ec4e4SVasant Hegde 	list_for_each_entry((pci_seg), &amd_iommu_pci_seg_list, list)
491404ec4e4SVasant Hegde #define for_each_pci_segment_safe(pci_seg, next) \
492404ec4e4SVasant Hegde 	list_for_each_entry_safe((pci_seg), (next), &amd_iommu_pci_seg_list, list)
493ad8694baSJoerg Roedel /*
494ad8694baSJoerg Roedel  * Make iterating over all IOMMUs easier
495ad8694baSJoerg Roedel  */
496ad8694baSJoerg Roedel #define for_each_iommu(iommu) \
497ad8694baSJoerg Roedel 	list_for_each_entry((iommu), &amd_iommu_list, list)
498ad8694baSJoerg Roedel #define for_each_iommu_safe(iommu, next) \
499ad8694baSJoerg Roedel 	list_for_each_entry_safe((iommu), (next), &amd_iommu_list, list)
500ad8694baSJoerg Roedel 
501ad8694baSJoerg Roedel #define APERTURE_RANGE_SHIFT	27	/* 128 MB */
502ad8694baSJoerg Roedel #define APERTURE_RANGE_SIZE	(1ULL << APERTURE_RANGE_SHIFT)
503ad8694baSJoerg Roedel #define APERTURE_RANGE_PAGES	(APERTURE_RANGE_SIZE >> PAGE_SHIFT)
504ad8694baSJoerg Roedel #define APERTURE_MAX_RANGES	32	/* allows 4GB of DMA address space */
505ad8694baSJoerg Roedel #define APERTURE_RANGE_INDEX(a)	((a) >> APERTURE_RANGE_SHIFT)
506ad8694baSJoerg Roedel #define APERTURE_PAGE_INDEX(a)	(((a) >> 21) & 0x3fULL)
507ad8694baSJoerg Roedel 
508ad8694baSJoerg Roedel /*
509ad8694baSJoerg Roedel  * This struct is used to pass information about
510ad8694baSJoerg Roedel  * incoming PPR faults around.
511ad8694baSJoerg Roedel  */
512ad8694baSJoerg Roedel struct amd_iommu_fault {
513ad8694baSJoerg Roedel 	u64 address;    /* IO virtual address of the fault*/
514ad8694baSJoerg Roedel 	u32 pasid;      /* Address space identifier */
515214a05c1SVasant Hegde 	u32 sbdf;	/* Originating PCI device id */
516ad8694baSJoerg Roedel 	u16 tag;        /* PPR tag */
517ad8694baSJoerg Roedel 	u16 flags;      /* Fault flags */
518ad8694baSJoerg Roedel 
519ad8694baSJoerg Roedel };
520ad8694baSJoerg Roedel 
521ad8694baSJoerg Roedel 
522eda797a2SSuravee Suthikulpanit struct amd_iommu;
523ad8694baSJoerg Roedel struct iommu_domain;
524ad8694baSJoerg Roedel struct irq_domain;
525ad8694baSJoerg Roedel struct amd_irte_ops;
526ad8694baSJoerg Roedel 
527ad8694baSJoerg Roedel #define AMD_IOMMU_FLAG_TRANS_PRE_ENABLED      (1 << 0)
528ad8694baSJoerg Roedel 
529c9b258c6SSuravee Suthikulpanit #define io_pgtable_to_data(x) \
530c9b258c6SSuravee Suthikulpanit 	container_of((x), struct amd_io_pgtable, iop)
531c9b258c6SSuravee Suthikulpanit 
532c9b258c6SSuravee Suthikulpanit #define io_pgtable_ops_to_data(x) \
533c9b258c6SSuravee Suthikulpanit 	io_pgtable_to_data(io_pgtable_ops_to_pgtable(x))
534c9b258c6SSuravee Suthikulpanit 
535c9b258c6SSuravee Suthikulpanit #define io_pgtable_ops_to_domain(x) \
536c9b258c6SSuravee Suthikulpanit 	container_of(io_pgtable_ops_to_data(x), \
537c9b258c6SSuravee Suthikulpanit 		     struct protection_domain, iop)
538c9b258c6SSuravee Suthikulpanit 
539c9b258c6SSuravee Suthikulpanit #define io_pgtable_cfg_to_data(x) \
540c9b258c6SSuravee Suthikulpanit 	container_of((x), struct amd_io_pgtable, pgtbl_cfg)
541c9b258c6SSuravee Suthikulpanit 
542c9b258c6SSuravee Suthikulpanit struct amd_io_pgtable {
543c9b258c6SSuravee Suthikulpanit 	struct io_pgtable_cfg	pgtbl_cfg;
544c9b258c6SSuravee Suthikulpanit 	struct io_pgtable	iop;
545c9b258c6SSuravee Suthikulpanit 	int			mode;
546c9b258c6SSuravee Suthikulpanit 	u64			*root;
547d2272ec7SSuravee Suthikulpanit 	atomic64_t		pt_root;	/* pgtable root and pgtable mode */
548aaac38f6SVasant Hegde 	u64			*pgd;		/* v2 pgtable pgd pointer */
549c9b258c6SSuravee Suthikulpanit };
550c9b258c6SSuravee Suthikulpanit 
551ad8694baSJoerg Roedel /*
552ad8694baSJoerg Roedel  * This structure contains generic data for  IOMMU protection domains
553ad8694baSJoerg Roedel  * independent of their use.
554ad8694baSJoerg Roedel  */
555ad8694baSJoerg Roedel struct protection_domain {
556ad8694baSJoerg Roedel 	struct list_head dev_list; /* List of all devices in this domain */
557ad8694baSJoerg Roedel 	struct iommu_domain domain; /* generic domain handle used by
558ad8694baSJoerg Roedel 				       iommu core code */
559c9b258c6SSuravee Suthikulpanit 	struct amd_io_pgtable iop;
560ad8694baSJoerg Roedel 	spinlock_t lock;	/* mostly used to lock the page table*/
561ad8694baSJoerg Roedel 	u16 id;			/* the domain id written to the device table */
562ad8694baSJoerg Roedel 	int glx;		/* Number of levels for GCR3 table */
5630d571dcbSVasant Hegde 	int nid;		/* Node ID */
564ad8694baSJoerg Roedel 	u64 *gcr3_tbl;		/* Guest CR3 table */
565ad8694baSJoerg Roedel 	unsigned long flags;	/* flags to find out type of domain */
566ad8694baSJoerg Roedel 	unsigned dev_cnt;	/* devices assigned to this domain */
567ad8694baSJoerg Roedel 	unsigned dev_iommu[MAX_IOMMUS]; /* per-IOMMU reference count */
568ad8694baSJoerg Roedel };
569ad8694baSJoerg Roedel 
570ad8694baSJoerg Roedel /*
571404ec4e4SVasant Hegde  * This structure contains information about one PCI segment in the system.
572404ec4e4SVasant Hegde  */
573404ec4e4SVasant Hegde struct amd_iommu_pci_seg {
574404ec4e4SVasant Hegde 	/* List with all PCI segments in the system */
575404ec4e4SVasant Hegde 	struct list_head list;
576404ec4e4SVasant Hegde 
57739a303baSVasant Hegde 	/* List of all available dev_data structures */
57839a303baSVasant Hegde 	struct llist_head dev_data_list;
57939a303baSVasant Hegde 
580404ec4e4SVasant Hegde 	/* PCI segment number */
581404ec4e4SVasant Hegde 	u16 id;
58204230c11SSuravee Suthikulpanit 
58330795900SVasant Hegde 	/* Largest PCI device id we expect translation requests for */
58430795900SVasant Hegde 	u16 last_bdf;
58530795900SVasant Hegde 
586b5c85290SVasant Hegde 	/* Size of the device table */
587b5c85290SVasant Hegde 	u32 dev_table_size;
588b5c85290SVasant Hegde 
58974ce42a9SVasant Hegde 	/* Size of the alias table */
59074ce42a9SVasant Hegde 	u32 alias_table_size;
59174ce42a9SVasant Hegde 
592ec12dd13SVasant Hegde 	/* Size of the rlookup table */
593ec12dd13SVasant Hegde 	u32 rlookup_table_size;
594ec12dd13SVasant Hegde 
59504230c11SSuravee Suthikulpanit 	/*
59604230c11SSuravee Suthikulpanit 	 * device table virtual address
59704230c11SSuravee Suthikulpanit 	 *
59804230c11SSuravee Suthikulpanit 	 * Pointer to the per PCI segment device table.
59904230c11SSuravee Suthikulpanit 	 * It is indexed by the PCI device id or the HT unit id and contains
60004230c11SSuravee Suthikulpanit 	 * information about the domain the device belongs to as well as the
60104230c11SSuravee Suthikulpanit 	 * page table root pointer.
60204230c11SSuravee Suthikulpanit 	 */
60304230c11SSuravee Suthikulpanit 	struct dev_table_entry *dev_table;
604eda797a2SSuravee Suthikulpanit 
605eda797a2SSuravee Suthikulpanit 	/*
606eda797a2SSuravee Suthikulpanit 	 * The rlookup iommu table is used to find the IOMMU which is
607eda797a2SSuravee Suthikulpanit 	 * responsible for a specific device. It is indexed by the PCI
608eda797a2SSuravee Suthikulpanit 	 * device id.
609eda797a2SSuravee Suthikulpanit 	 */
610eda797a2SSuravee Suthikulpanit 	struct amd_iommu **rlookup_table;
611333e581bSVasant Hegde 
612333e581bSVasant Hegde 	/*
613333e581bSVasant Hegde 	 * This table is used to find the irq remapping table for a given
614333e581bSVasant Hegde 	 * device id quickly.
615333e581bSVasant Hegde 	 */
616333e581bSVasant Hegde 	struct irq_remap_table **irq_lookup_table;
617eb21ef02SSuravee Suthikulpanit 
618eb21ef02SSuravee Suthikulpanit 	/*
619eb21ef02SSuravee Suthikulpanit 	 * Pointer to a device table which the content of old device table
620eb21ef02SSuravee Suthikulpanit 	 * will be copied to. It's only be used in kdump kernel.
621eb21ef02SSuravee Suthikulpanit 	 */
622eb21ef02SSuravee Suthikulpanit 	struct dev_table_entry *old_dev_tbl_cpy;
62399fc4ac3SSuravee Suthikulpanit 
62499fc4ac3SSuravee Suthikulpanit 	/*
62599fc4ac3SSuravee Suthikulpanit 	 * The alias table is a driver specific data structure which contains the
62699fc4ac3SSuravee Suthikulpanit 	 * mappings of the PCI device ids to the actual requestor ids on the IOMMU.
62799fc4ac3SSuravee Suthikulpanit 	 * More than one device can share the same requestor id.
62899fc4ac3SSuravee Suthikulpanit 	 */
62999fc4ac3SSuravee Suthikulpanit 	u16 *alias_table;
630b618ae62SVasant Hegde 
631b618ae62SVasant Hegde 	/*
632b618ae62SVasant Hegde 	 * A list of required unity mappings we find in ACPI. It is not locked
633b618ae62SVasant Hegde 	 * because as runtime it is only read. It is created at ACPI table
634b618ae62SVasant Hegde 	 * parsing time.
635b618ae62SVasant Hegde 	 */
636b618ae62SVasant Hegde 	struct list_head unity_map;
637404ec4e4SVasant Hegde };
638404ec4e4SVasant Hegde 
639404ec4e4SVasant Hegde /*
640ad8694baSJoerg Roedel  * Structure where we save information about one hardware AMD IOMMU in the
641ad8694baSJoerg Roedel  * system.
642ad8694baSJoerg Roedel  */
643ad8694baSJoerg Roedel struct amd_iommu {
644ad8694baSJoerg Roedel 	struct list_head list;
645ad8694baSJoerg Roedel 
646ad8694baSJoerg Roedel 	/* Index within the IOMMU array */
647ad8694baSJoerg Roedel 	int index;
648ad8694baSJoerg Roedel 
649ad8694baSJoerg Roedel 	/* locks the accesses to the hardware */
650ad8694baSJoerg Roedel 	raw_spinlock_t lock;
651ad8694baSJoerg Roedel 
652ad8694baSJoerg Roedel 	/* Pointer to PCI device of this IOMMU */
653ad8694baSJoerg Roedel 	struct pci_dev *dev;
654ad8694baSJoerg Roedel 
655ad8694baSJoerg Roedel 	/* Cache pdev to root device for resume quirks */
656ad8694baSJoerg Roedel 	struct pci_dev *root_pdev;
657ad8694baSJoerg Roedel 
658ad8694baSJoerg Roedel 	/* physical address of MMIO space */
659ad8694baSJoerg Roedel 	u64 mmio_phys;
660ad8694baSJoerg Roedel 
661ad8694baSJoerg Roedel 	/* physical end address of MMIO space */
662ad8694baSJoerg Roedel 	u64 mmio_phys_end;
663ad8694baSJoerg Roedel 
664ad8694baSJoerg Roedel 	/* virtual address of MMIO space */
665ad8694baSJoerg Roedel 	u8 __iomem *mmio_base;
666ad8694baSJoerg Roedel 
667ad8694baSJoerg Roedel 	/* capabilities of that IOMMU read from ACPI */
668ad8694baSJoerg Roedel 	u32 cap;
669ad8694baSJoerg Roedel 
670ad8694baSJoerg Roedel 	/* flags read from acpi table */
671ad8694baSJoerg Roedel 	u8 acpi_flags;
672ad8694baSJoerg Roedel 
673ad8694baSJoerg Roedel 	/* Extended features */
674ad8694baSJoerg Roedel 	u64 features;
675ad8694baSJoerg Roedel 
6761e98a35dSSuravee Suthikulpanit 	/* Extended features 2 */
6771e98a35dSSuravee Suthikulpanit 	u64 features2;
6781e98a35dSSuravee Suthikulpanit 
679ad8694baSJoerg Roedel 	/* IOMMUv2 */
680ad8694baSJoerg Roedel 	bool is_iommu_v2;
681ad8694baSJoerg Roedel 
682ad8694baSJoerg Roedel 	/* PCI device id of the IOMMU device */
683ad8694baSJoerg Roedel 	u16 devid;
684ad8694baSJoerg Roedel 
685ad8694baSJoerg Roedel 	/*
686ad8694baSJoerg Roedel 	 * Capability pointer. There could be more than one IOMMU per PCI
687ad8694baSJoerg Roedel 	 * device function if there are more than one AMD IOMMU capability
688ad8694baSJoerg Roedel 	 * pointers.
689ad8694baSJoerg Roedel 	 */
690ad8694baSJoerg Roedel 	u16 cap_ptr;
691ad8694baSJoerg Roedel 
692ad8694baSJoerg Roedel 	/* pci domain of this IOMMU */
693404ec4e4SVasant Hegde 	struct amd_iommu_pci_seg *pci_seg;
694ad8694baSJoerg Roedel 
695ad8694baSJoerg Roedel 	/* start of exclusion range of that IOMMU */
696ad8694baSJoerg Roedel 	u64 exclusion_start;
697ad8694baSJoerg Roedel 	/* length of exclusion range of that IOMMU */
698ad8694baSJoerg Roedel 	u64 exclusion_length;
699ad8694baSJoerg Roedel 
700ad8694baSJoerg Roedel 	/* command buffer virtual address */
701ad8694baSJoerg Roedel 	u8 *cmd_buf;
702ad8694baSJoerg Roedel 	u32 cmd_buf_head;
703ad8694baSJoerg Roedel 	u32 cmd_buf_tail;
704ad8694baSJoerg Roedel 
705ad8694baSJoerg Roedel 	/* event buffer virtual address */
706ad8694baSJoerg Roedel 	u8 *evt_buf;
707ad8694baSJoerg Roedel 
708e5ebd90dSVasant Hegde 	/* Name for event log interrupt */
709e5ebd90dSVasant Hegde 	unsigned char evt_irq_name[16];
710e5ebd90dSVasant Hegde 
711ad8694baSJoerg Roedel 	/* Base of the PPR log, if present */
712ad8694baSJoerg Roedel 	u8 *ppr_log;
713ad8694baSJoerg Roedel 
714e5ebd90dSVasant Hegde 	/* Name for PPR log interrupt */
715e5ebd90dSVasant Hegde 	unsigned char ppr_irq_name[16];
716e5ebd90dSVasant Hegde 
717ad8694baSJoerg Roedel 	/* Base of the GA log, if present */
718ad8694baSJoerg Roedel 	u8 *ga_log;
719ad8694baSJoerg Roedel 
720e5ebd90dSVasant Hegde 	/* Name for GA log interrupt */
721e5ebd90dSVasant Hegde 	unsigned char ga_irq_name[16];
722e5ebd90dSVasant Hegde 
723ad8694baSJoerg Roedel 	/* Tail of the GA log, if present */
724ad8694baSJoerg Roedel 	u8 *ga_log_tail;
725ad8694baSJoerg Roedel 
726ad8694baSJoerg Roedel 	/* true if interrupts for this IOMMU are already enabled */
727ad8694baSJoerg Roedel 	bool int_enabled;
728ad8694baSJoerg Roedel 
729ad8694baSJoerg Roedel 	/* if one, we need to send a completion wait command */
730ad8694baSJoerg Roedel 	bool need_sync;
731ad8694baSJoerg Roedel 
73266419036SSuravee Suthikulpanit 	/* true if disable irte caching */
73366419036SSuravee Suthikulpanit 	bool irtcachedis_enabled;
73466419036SSuravee Suthikulpanit 
735ad8694baSJoerg Roedel 	/* Handle for IOMMU core code */
736ad8694baSJoerg Roedel 	struct iommu_device iommu;
737ad8694baSJoerg Roedel 
738ad8694baSJoerg Roedel 	/*
739ad8694baSJoerg Roedel 	 * We can't rely on the BIOS to restore all values on reinit, so we
740ad8694baSJoerg Roedel 	 * need to stash them
741ad8694baSJoerg Roedel 	 */
742ad8694baSJoerg Roedel 
743ad8694baSJoerg Roedel 	/* The iommu BAR */
744ad8694baSJoerg Roedel 	u32 stored_addr_lo;
745ad8694baSJoerg Roedel 	u32 stored_addr_hi;
746ad8694baSJoerg Roedel 
747ad8694baSJoerg Roedel 	/*
748ad8694baSJoerg Roedel 	 * Each iommu has 6 l1s, each of which is documented as having 0x12
749ad8694baSJoerg Roedel 	 * registers
750ad8694baSJoerg Roedel 	 */
751ad8694baSJoerg Roedel 	u32 stored_l1[6][0x12];
752ad8694baSJoerg Roedel 
753ad8694baSJoerg Roedel 	/* The l2 indirect registers */
754ad8694baSJoerg Roedel 	u32 stored_l2[0x83];
755ad8694baSJoerg Roedel 
756ad8694baSJoerg Roedel 	/* The maximum PC banks and counters/bank (PCSup=1) */
757ad8694baSJoerg Roedel 	u8 max_banks;
758ad8694baSJoerg Roedel 	u8 max_counters;
759ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
760ad8694baSJoerg Roedel 	struct irq_domain *ir_domain;
761ad8694baSJoerg Roedel 
762ad8694baSJoerg Roedel 	struct amd_irte_ops *irte_ops;
763ad8694baSJoerg Roedel #endif
764ad8694baSJoerg Roedel 
765ad8694baSJoerg Roedel 	u32 flags;
766c69d89afSSuravee Suthikulpanit 	volatile u64 *cmd_sem;
767bccc37a8SSuravee Suthikulpanit 	atomic64_t cmd_sem_val;
768ad8694baSJoerg Roedel 
769ad8694baSJoerg Roedel #ifdef CONFIG_AMD_IOMMU_DEBUGFS
770ad8694baSJoerg Roedel 	/* DebugFS Info */
771ad8694baSJoerg Roedel 	struct dentry *debugfs;
772ad8694baSJoerg Roedel #endif
773ad8694baSJoerg Roedel };
774ad8694baSJoerg Roedel 
dev_to_amd_iommu(struct device * dev)775ad8694baSJoerg Roedel static inline struct amd_iommu *dev_to_amd_iommu(struct device *dev)
776ad8694baSJoerg Roedel {
777ad8694baSJoerg Roedel 	struct iommu_device *iommu = dev_to_iommu_device(dev);
778ad8694baSJoerg Roedel 
779ad8694baSJoerg Roedel 	return container_of(iommu, struct amd_iommu, iommu);
780ad8694baSJoerg Roedel }
781ad8694baSJoerg Roedel 
782ad8694baSJoerg Roedel #define ACPIHID_UID_LEN 256
783ad8694baSJoerg Roedel #define ACPIHID_HID_LEN 9
784ad8694baSJoerg Roedel 
785ad8694baSJoerg Roedel struct acpihid_map_entry {
786ad8694baSJoerg Roedel 	struct list_head list;
787ad8694baSJoerg Roedel 	u8 uid[ACPIHID_UID_LEN];
788ad8694baSJoerg Roedel 	u8 hid[ACPIHID_HID_LEN];
789a45627baSSuravee Suthikulpanit 	u32 devid;
790a45627baSSuravee Suthikulpanit 	u32 root_devid;
791ad8694baSJoerg Roedel 	bool cmd_line;
792ad8694baSJoerg Roedel 	struct iommu_group *group;
793ad8694baSJoerg Roedel };
794ad8694baSJoerg Roedel 
795ad8694baSJoerg Roedel struct devid_map {
796ad8694baSJoerg Roedel 	struct list_head list;
797ad8694baSJoerg Roedel 	u8 id;
798a45627baSSuravee Suthikulpanit 	u32 devid;
799ad8694baSJoerg Roedel 	bool cmd_line;
800ad8694baSJoerg Roedel };
801ad8694baSJoerg Roedel 
802ad8694baSJoerg Roedel /*
803ad8694baSJoerg Roedel  * This struct contains device specific data for the IOMMU
804ad8694baSJoerg Roedel  */
805ad8694baSJoerg Roedel struct iommu_dev_data {
806ad8694baSJoerg Roedel 	/*Protect against attach/detach races */
807ad8694baSJoerg Roedel 	spinlock_t lock;
808ad8694baSJoerg Roedel 
809ad8694baSJoerg Roedel 	struct list_head list;		  /* For domain->dev_list */
810ad8694baSJoerg Roedel 	struct llist_node dev_data_list;  /* For global dev_data_list */
811ad8694baSJoerg Roedel 	struct protection_domain *domain; /* Domain the device is bound to */
812d02674d7SVasant Hegde 	struct device *dev;
813ad8694baSJoerg Roedel 	u16 devid;			  /* PCI Device ID */
814ad8694baSJoerg Roedel 	bool iommu_v2;			  /* Device can make use of IOMMUv2 */
815ad8694baSJoerg Roedel 	struct {
816ad8694baSJoerg Roedel 		bool enabled;
817ad8694baSJoerg Roedel 		int qdep;
818ad8694baSJoerg Roedel 	} ats;				  /* ATS state */
819ad8694baSJoerg Roedel 	bool pri_tlp;			  /* PASID TLB required for
820ad8694baSJoerg Roedel 					     PPR completions */
821ad8694baSJoerg Roedel 	bool use_vapic;			  /* Enable device to use vapic mode */
822ad8694baSJoerg Roedel 	bool defer_attach;
823ad8694baSJoerg Roedel 
824ad8694baSJoerg Roedel 	struct ratelimit_state rs;        /* Ratelimit IOPF messages */
825ad8694baSJoerg Roedel };
826ad8694baSJoerg Roedel 
827ad8694baSJoerg Roedel /* Map HPET and IOAPIC ids to the devid used by the IOMMU */
828ad8694baSJoerg Roedel extern struct list_head ioapic_map;
829ad8694baSJoerg Roedel extern struct list_head hpet_map;
830ad8694baSJoerg Roedel extern struct list_head acpihid_map;
831ad8694baSJoerg Roedel 
832ad8694baSJoerg Roedel /*
833404ec4e4SVasant Hegde  * List with all PCI segments in the system. This list is not locked because
834404ec4e4SVasant Hegde  * it is only written at driver initialization time
835404ec4e4SVasant Hegde  */
836404ec4e4SVasant Hegde extern struct list_head amd_iommu_pci_seg_list;
837404ec4e4SVasant Hegde 
838404ec4e4SVasant Hegde /*
839ad8694baSJoerg Roedel  * List with all IOMMUs in the system. This list is not locked because it is
840ad8694baSJoerg Roedel  * only written and read at driver initialization or suspend time
841ad8694baSJoerg Roedel  */
842ad8694baSJoerg Roedel extern struct list_head amd_iommu_list;
843ad8694baSJoerg Roedel 
844ad8694baSJoerg Roedel /*
845ad8694baSJoerg Roedel  * Array with pointers to each IOMMU struct
846ad8694baSJoerg Roedel  * The indices are referenced in the protection domains
847ad8694baSJoerg Roedel  */
848ad8694baSJoerg Roedel extern struct amd_iommu *amd_iommus[MAX_IOMMUS];
849ad8694baSJoerg Roedel 
850ad8694baSJoerg Roedel /*
851ad8694baSJoerg Roedel  * Structure defining one entry in the device table
852ad8694baSJoerg Roedel  */
853ad8694baSJoerg Roedel struct dev_table_entry {
854ad8694baSJoerg Roedel 	u64 data[4];
855ad8694baSJoerg Roedel };
856ad8694baSJoerg Roedel 
857ad8694baSJoerg Roedel /*
858ad8694baSJoerg Roedel  * One entry for unity mappings parsed out of the ACPI table.
859ad8694baSJoerg Roedel  */
860ad8694baSJoerg Roedel struct unity_map_entry {
861ad8694baSJoerg Roedel 	struct list_head list;
862ad8694baSJoerg Roedel 
863ad8694baSJoerg Roedel 	/* starting device id this entry is used for (including) */
864ad8694baSJoerg Roedel 	u16 devid_start;
865ad8694baSJoerg Roedel 	/* end device id this entry is used for (including) */
866ad8694baSJoerg Roedel 	u16 devid_end;
867ad8694baSJoerg Roedel 
868ad8694baSJoerg Roedel 	/* start address to unity map (including) */
869ad8694baSJoerg Roedel 	u64 address_start;
870ad8694baSJoerg Roedel 	/* end address to unity map (including) */
871ad8694baSJoerg Roedel 	u64 address_end;
872ad8694baSJoerg Roedel 
873ad8694baSJoerg Roedel 	/* required protection */
874ad8694baSJoerg Roedel 	int prot;
875ad8694baSJoerg Roedel };
876ad8694baSJoerg Roedel 
877ad8694baSJoerg Roedel /*
878ad8694baSJoerg Roedel  * Data structures for device handling
879ad8694baSJoerg Roedel  */
880ad8694baSJoerg Roedel 
881ad8694baSJoerg Roedel /* size of the dma_ops aperture as power of 2 */
882ad8694baSJoerg Roedel extern unsigned amd_iommu_aperture_order;
883ad8694baSJoerg Roedel 
884ad8694baSJoerg Roedel /* allocation bitmap for domain ids */
885ad8694baSJoerg Roedel extern unsigned long *amd_iommu_pd_alloc_bitmap;
886ad8694baSJoerg Roedel 
887ad8694baSJoerg Roedel /* Smallest max PASID supported by any IOMMU in the system */
888ad8694baSJoerg Roedel extern u32 amd_iommu_max_pasid;
889ad8694baSJoerg Roedel 
890ad8694baSJoerg Roedel extern bool amd_iommu_v2_present;
891ad8694baSJoerg Roedel 
892ad8694baSJoerg Roedel extern bool amd_iommu_force_isolation;
893ad8694baSJoerg Roedel 
894ad8694baSJoerg Roedel /* Max levels of glxval supported */
895ad8694baSJoerg Roedel extern int amd_iommu_max_glx_val;
896ad8694baSJoerg Roedel 
897ad8694baSJoerg Roedel /*
898ad8694baSJoerg Roedel  * This function flushes all internal caches of
899ad8694baSJoerg Roedel  * the IOMMU used by this driver.
900ad8694baSJoerg Roedel  */
90178db2985SVasant Hegde void iommu_flush_all_caches(struct amd_iommu *iommu);
902ad8694baSJoerg Roedel 
get_ioapic_devid(int id)903ad8694baSJoerg Roedel static inline int get_ioapic_devid(int id)
904ad8694baSJoerg Roedel {
905ad8694baSJoerg Roedel 	struct devid_map *entry;
906ad8694baSJoerg Roedel 
907ad8694baSJoerg Roedel 	list_for_each_entry(entry, &ioapic_map, list) {
908ad8694baSJoerg Roedel 		if (entry->id == id)
909ad8694baSJoerg Roedel 			return entry->devid;
910ad8694baSJoerg Roedel 	}
911ad8694baSJoerg Roedel 
912ad8694baSJoerg Roedel 	return -EINVAL;
913ad8694baSJoerg Roedel }
914ad8694baSJoerg Roedel 
get_hpet_devid(int id)915ad8694baSJoerg Roedel static inline int get_hpet_devid(int id)
916ad8694baSJoerg Roedel {
917ad8694baSJoerg Roedel 	struct devid_map *entry;
918ad8694baSJoerg Roedel 
919ad8694baSJoerg Roedel 	list_for_each_entry(entry, &hpet_map, list) {
920ad8694baSJoerg Roedel 		if (entry->id == id)
921ad8694baSJoerg Roedel 			return entry->devid;
922ad8694baSJoerg Roedel 	}
923ad8694baSJoerg Roedel 
924ad8694baSJoerg Roedel 	return -EINVAL;
925ad8694baSJoerg Roedel }
926ad8694baSJoerg Roedel 
927ad8694baSJoerg Roedel enum amd_iommu_intr_mode_type {
928ad8694baSJoerg Roedel 	AMD_IOMMU_GUEST_IR_LEGACY,
929ad8694baSJoerg Roedel 
930ad8694baSJoerg Roedel 	/* This mode is not visible to users. It is used when
931ad8694baSJoerg Roedel 	 * we cannot fully enable vAPIC and fallback to only support
932ad8694baSJoerg Roedel 	 * legacy interrupt remapping via 128-bit IRTE.
933ad8694baSJoerg Roedel 	 */
934ad8694baSJoerg Roedel 	AMD_IOMMU_GUEST_IR_LEGACY_GA,
935ad8694baSJoerg Roedel 	AMD_IOMMU_GUEST_IR_VAPIC,
936ad8694baSJoerg Roedel };
937ad8694baSJoerg Roedel 
938ad8694baSJoerg Roedel #define AMD_IOMMU_GUEST_IR_GA(x)	(x == AMD_IOMMU_GUEST_IR_VAPIC || \
939ad8694baSJoerg Roedel 					 x == AMD_IOMMU_GUEST_IR_LEGACY_GA)
940ad8694baSJoerg Roedel 
941ad8694baSJoerg Roedel #define AMD_IOMMU_GUEST_IR_VAPIC(x)	(x == AMD_IOMMU_GUEST_IR_VAPIC)
942ad8694baSJoerg Roedel 
943ad8694baSJoerg Roedel union irte {
944ad8694baSJoerg Roedel 	u32 val;
945ad8694baSJoerg Roedel 	struct {
946ad8694baSJoerg Roedel 		u32 valid	: 1,
947ad8694baSJoerg Roedel 		    no_fault	: 1,
948ad8694baSJoerg Roedel 		    int_type	: 3,
949ad8694baSJoerg Roedel 		    rq_eoi	: 1,
950ad8694baSJoerg Roedel 		    dm		: 1,
951ad8694baSJoerg Roedel 		    rsvd_1	: 1,
952ad8694baSJoerg Roedel 		    destination	: 8,
953ad8694baSJoerg Roedel 		    vector	: 8,
954ad8694baSJoerg Roedel 		    rsvd_2	: 8;
955ad8694baSJoerg Roedel 	} fields;
956ad8694baSJoerg Roedel };
957ad8694baSJoerg Roedel 
958ad8694baSJoerg Roedel #define APICID_TO_IRTE_DEST_LO(x)    (x & 0xffffff)
959ad8694baSJoerg Roedel #define APICID_TO_IRTE_DEST_HI(x)    ((x >> 24) & 0xff)
960ad8694baSJoerg Roedel 
961ad8694baSJoerg Roedel union irte_ga_lo {
962ad8694baSJoerg Roedel 	u64 val;
963ad8694baSJoerg Roedel 
964ad8694baSJoerg Roedel 	/* For int remapping */
965ad8694baSJoerg Roedel 	struct {
966ad8694baSJoerg Roedel 		u64 valid	: 1,
967ad8694baSJoerg Roedel 		    no_fault	: 1,
968ad8694baSJoerg Roedel 		    /* ------ */
969ad8694baSJoerg Roedel 		    int_type	: 3,
970ad8694baSJoerg Roedel 		    rq_eoi	: 1,
971ad8694baSJoerg Roedel 		    dm		: 1,
972ad8694baSJoerg Roedel 		    /* ------ */
973ad8694baSJoerg Roedel 		    guest_mode	: 1,
974ad8694baSJoerg Roedel 		    destination	: 24,
975ad8694baSJoerg Roedel 		    ga_tag	: 32;
976ad8694baSJoerg Roedel 	} fields_remap;
977ad8694baSJoerg Roedel 
978ad8694baSJoerg Roedel 	/* For guest vAPIC */
979ad8694baSJoerg Roedel 	struct {
980ad8694baSJoerg Roedel 		u64 valid	: 1,
981ad8694baSJoerg Roedel 		    no_fault	: 1,
982ad8694baSJoerg Roedel 		    /* ------ */
983ad8694baSJoerg Roedel 		    ga_log_intr	: 1,
984ad8694baSJoerg Roedel 		    rsvd1	: 3,
985ad8694baSJoerg Roedel 		    is_run	: 1,
986ad8694baSJoerg Roedel 		    /* ------ */
987ad8694baSJoerg Roedel 		    guest_mode	: 1,
988ad8694baSJoerg Roedel 		    destination	: 24,
989ad8694baSJoerg Roedel 		    ga_tag	: 32;
990ad8694baSJoerg Roedel 	} fields_vapic;
991ad8694baSJoerg Roedel };
992ad8694baSJoerg Roedel 
993ad8694baSJoerg Roedel union irte_ga_hi {
994ad8694baSJoerg Roedel 	u64 val;
995ad8694baSJoerg Roedel 	struct {
996ad8694baSJoerg Roedel 		u64 vector	: 8,
997ad8694baSJoerg Roedel 		    rsvd_1	: 4,
998ad8694baSJoerg Roedel 		    ga_root_ptr	: 40,
999ad8694baSJoerg Roedel 		    rsvd_2	: 4,
1000ad8694baSJoerg Roedel 		    destination : 8;
1001ad8694baSJoerg Roedel 	} fields;
1002ad8694baSJoerg Roedel };
1003ad8694baSJoerg Roedel 
1004ad8694baSJoerg Roedel struct irte_ga {
10050a0a6800SPeter Zijlstra 	union {
10060a0a6800SPeter Zijlstra 		struct {
1007ad8694baSJoerg Roedel 			union irte_ga_lo lo;
1008ad8694baSJoerg Roedel 			union irte_ga_hi hi;
1009ad8694baSJoerg Roedel 		};
10100a0a6800SPeter Zijlstra 		u128 irte;
10110a0a6800SPeter Zijlstra 	};
10120a0a6800SPeter Zijlstra };
1013ad8694baSJoerg Roedel 
1014ad8694baSJoerg Roedel struct irq_2_irte {
1015ad8694baSJoerg Roedel 	u16 devid; /* Device ID for IRTE table */
1016ad8694baSJoerg Roedel 	u16 index; /* Index into IRTE table*/
1017ad8694baSJoerg Roedel };
1018ad8694baSJoerg Roedel 
1019ad8694baSJoerg Roedel struct amd_ir_data {
1020ad8694baSJoerg Roedel 	u32 cached_ga_tag;
10219457d75cSSuravee Suthikulpanit 	struct amd_iommu *iommu;
1022ad8694baSJoerg Roedel 	struct irq_2_irte irq_2_irte;
1023ad8694baSJoerg Roedel 	struct msi_msg msi_entry;
1024ad8694baSJoerg Roedel 	void *entry;    /* Pointer to union irte or struct irte_ga */
1025ad8694baSJoerg Roedel 
1026ad8694baSJoerg Roedel 	/**
1027ad8694baSJoerg Roedel 	 * Store information for activate/de-activate
1028ad8694baSJoerg Roedel 	 * Guest virtual APIC mode during runtime.
1029ad8694baSJoerg Roedel 	 */
1030ad8694baSJoerg Roedel 	struct irq_cfg *cfg;
1031ad8694baSJoerg Roedel 	int ga_vector;
1032ccc62b82SKishon Vijay Abraham I 	u64 ga_root_ptr;
1033ccc62b82SKishon Vijay Abraham I 	u32 ga_tag;
1034ad8694baSJoerg Roedel };
1035ad8694baSJoerg Roedel 
1036ad8694baSJoerg Roedel struct amd_irte_ops {
10378c44963bSThomas Gleixner 	void (*prepare)(void *, u32, bool, u8, u32, int);
1038c4649a45SSuravee Suthikulpanit 	void (*activate)(struct amd_iommu *iommu, void *, u16, u16);
1039c4649a45SSuravee Suthikulpanit 	void (*deactivate)(struct amd_iommu *iommu, void *, u16, u16);
1040c4649a45SSuravee Suthikulpanit 	void (*set_affinity)(struct amd_iommu *iommu, void *, u16, u16, u8, u32);
1041ad8694baSJoerg Roedel 	void *(*get)(struct irq_remap_table *, int);
1042ad8694baSJoerg Roedel 	void (*set_allocated)(struct irq_remap_table *, int);
1043ad8694baSJoerg Roedel 	bool (*is_allocated)(struct irq_remap_table *, int);
1044ad8694baSJoerg Roedel 	void (*clear_allocated)(struct irq_remap_table *, int);
1045ad8694baSJoerg Roedel };
1046ad8694baSJoerg Roedel 
1047ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP
1048ad8694baSJoerg Roedel extern struct amd_irte_ops irte_32_ops;
1049ad8694baSJoerg Roedel extern struct amd_irte_ops irte_128_ops;
1050ad8694baSJoerg Roedel #endif
1051ad8694baSJoerg Roedel 
1052ad8694baSJoerg Roedel #endif /* _ASM_X86_AMD_IOMMU_TYPES_H */
1053