xref: /openbmc/linux/drivers/infiniband/core/rw.c (revision 632bc3f6)
1a060b562SChristoph Hellwig /*
2a060b562SChristoph Hellwig  * Copyright (c) 2016 HGST, a Western Digital Company.
3a060b562SChristoph Hellwig  *
4a060b562SChristoph Hellwig  * This program is free software; you can redistribute it and/or modify it
5a060b562SChristoph Hellwig  * under the terms and conditions of the GNU General Public License,
6a060b562SChristoph Hellwig  * version 2, as published by the Free Software Foundation.
7a060b562SChristoph Hellwig  *
8a060b562SChristoph Hellwig  * This program is distributed in the hope it will be useful, but WITHOUT
9a060b562SChristoph Hellwig  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
10a060b562SChristoph Hellwig  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
11a060b562SChristoph Hellwig  * more details.
12a060b562SChristoph Hellwig  */
13a060b562SChristoph Hellwig #include <linux/moduleparam.h>
14a060b562SChristoph Hellwig #include <linux/slab.h>
15a060b562SChristoph Hellwig #include <rdma/mr_pool.h>
16a060b562SChristoph Hellwig #include <rdma/rw.h>
17a060b562SChristoph Hellwig 
18a060b562SChristoph Hellwig enum {
19a060b562SChristoph Hellwig 	RDMA_RW_SINGLE_WR,
20a060b562SChristoph Hellwig 	RDMA_RW_MULTI_WR,
21a060b562SChristoph Hellwig 	RDMA_RW_MR,
220e353e34SChristoph Hellwig 	RDMA_RW_SIG_MR,
23a060b562SChristoph Hellwig };
24a060b562SChristoph Hellwig 
25a060b562SChristoph Hellwig static bool rdma_rw_force_mr;
26a060b562SChristoph Hellwig module_param_named(force_mr, rdma_rw_force_mr, bool, 0);
27a060b562SChristoph Hellwig MODULE_PARM_DESC(force_mr, "Force usage of MRs for RDMA READ/WRITE operations");
28a060b562SChristoph Hellwig 
29a060b562SChristoph Hellwig /*
30a060b562SChristoph Hellwig  * Check if the device might use memory registration.  This is currently only
31a060b562SChristoph Hellwig  * true for iWarp devices. In the future we can hopefully fine tune this based
32a060b562SChristoph Hellwig  * on HCA driver input.
33a060b562SChristoph Hellwig  */
34a060b562SChristoph Hellwig static inline bool rdma_rw_can_use_mr(struct ib_device *dev, u8 port_num)
35a060b562SChristoph Hellwig {
36a060b562SChristoph Hellwig 	if (rdma_protocol_iwarp(dev, port_num))
37a060b562SChristoph Hellwig 		return true;
38a060b562SChristoph Hellwig 	if (unlikely(rdma_rw_force_mr))
39a060b562SChristoph Hellwig 		return true;
40a060b562SChristoph Hellwig 	return false;
41a060b562SChristoph Hellwig }
42a060b562SChristoph Hellwig 
43a060b562SChristoph Hellwig /*
44a060b562SChristoph Hellwig  * Check if the device will use memory registration for this RW operation.
45a060b562SChristoph Hellwig  * We currently always use memory registrations for iWarp RDMA READs, and
46a060b562SChristoph Hellwig  * have a debug option to force usage of MRs.
47a060b562SChristoph Hellwig  *
48a060b562SChristoph Hellwig  * XXX: In the future we can hopefully fine tune this based on HCA driver
49a060b562SChristoph Hellwig  * input.
50a060b562SChristoph Hellwig  */
51a060b562SChristoph Hellwig static inline bool rdma_rw_io_needs_mr(struct ib_device *dev, u8 port_num,
52a060b562SChristoph Hellwig 		enum dma_data_direction dir, int dma_nents)
53a060b562SChristoph Hellwig {
54a060b562SChristoph Hellwig 	if (rdma_protocol_iwarp(dev, port_num) && dir == DMA_FROM_DEVICE)
55a060b562SChristoph Hellwig 		return true;
56a060b562SChristoph Hellwig 	if (unlikely(rdma_rw_force_mr))
57a060b562SChristoph Hellwig 		return true;
58a060b562SChristoph Hellwig 	return false;
59a060b562SChristoph Hellwig }
60a060b562SChristoph Hellwig 
61a060b562SChristoph Hellwig static inline u32 rdma_rw_fr_page_list_len(struct ib_device *dev)
62a060b562SChristoph Hellwig {
63a060b562SChristoph Hellwig 	/* arbitrary limit to avoid allocating gigantic resources */
64a060b562SChristoph Hellwig 	return min_t(u32, dev->attrs.max_fast_reg_page_list_len, 256);
65a060b562SChristoph Hellwig }
66a060b562SChristoph Hellwig 
67eaa74ec7SBart Van Assche /* Caller must have zero-initialized *reg. */
68a060b562SChristoph Hellwig static int rdma_rw_init_one_mr(struct ib_qp *qp, u8 port_num,
69a060b562SChristoph Hellwig 		struct rdma_rw_reg_ctx *reg, struct scatterlist *sg,
70a060b562SChristoph Hellwig 		u32 sg_cnt, u32 offset)
71a060b562SChristoph Hellwig {
72a060b562SChristoph Hellwig 	u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device);
73a060b562SChristoph Hellwig 	u32 nents = min(sg_cnt, pages_per_mr);
74a060b562SChristoph Hellwig 	int count = 0, ret;
75a060b562SChristoph Hellwig 
76a060b562SChristoph Hellwig 	reg->mr = ib_mr_pool_get(qp, &qp->rdma_mrs);
77a060b562SChristoph Hellwig 	if (!reg->mr)
78a060b562SChristoph Hellwig 		return -EAGAIN;
79a060b562SChristoph Hellwig 
80a060b562SChristoph Hellwig 	if (reg->mr->need_inval) {
81a060b562SChristoph Hellwig 		reg->inv_wr.opcode = IB_WR_LOCAL_INV;
82a060b562SChristoph Hellwig 		reg->inv_wr.ex.invalidate_rkey = reg->mr->lkey;
83a060b562SChristoph Hellwig 		reg->inv_wr.next = &reg->reg_wr.wr;
84a060b562SChristoph Hellwig 		count++;
85a060b562SChristoph Hellwig 	} else {
86a060b562SChristoph Hellwig 		reg->inv_wr.next = NULL;
87a060b562SChristoph Hellwig 	}
88a060b562SChristoph Hellwig 
899aa8b321SBart Van Assche 	ret = ib_map_mr_sg(reg->mr, sg, nents, &offset, PAGE_SIZE);
90a060b562SChristoph Hellwig 	if (ret < nents) {
91a060b562SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, reg->mr);
92a060b562SChristoph Hellwig 		return -EINVAL;
93a060b562SChristoph Hellwig 	}
94a060b562SChristoph Hellwig 
95a060b562SChristoph Hellwig 	reg->reg_wr.wr.opcode = IB_WR_REG_MR;
96a060b562SChristoph Hellwig 	reg->reg_wr.mr = reg->mr;
97a060b562SChristoph Hellwig 	reg->reg_wr.access = IB_ACCESS_LOCAL_WRITE;
98a060b562SChristoph Hellwig 	if (rdma_protocol_iwarp(qp->device, port_num))
99a060b562SChristoph Hellwig 		reg->reg_wr.access |= IB_ACCESS_REMOTE_WRITE;
100a060b562SChristoph Hellwig 	count++;
101a060b562SChristoph Hellwig 
102a060b562SChristoph Hellwig 	reg->sge.addr = reg->mr->iova;
103a060b562SChristoph Hellwig 	reg->sge.length = reg->mr->length;
104a060b562SChristoph Hellwig 	return count;
105a060b562SChristoph Hellwig }
106a060b562SChristoph Hellwig 
107a060b562SChristoph Hellwig static int rdma_rw_init_mr_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
108a060b562SChristoph Hellwig 		u8 port_num, struct scatterlist *sg, u32 sg_cnt, u32 offset,
109a060b562SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
110a060b562SChristoph Hellwig {
111eaa74ec7SBart Van Assche 	struct rdma_rw_reg_ctx *prev = NULL;
112a060b562SChristoph Hellwig 	u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device);
113a060b562SChristoph Hellwig 	int i, j, ret = 0, count = 0;
114a060b562SChristoph Hellwig 
115a060b562SChristoph Hellwig 	ctx->nr_ops = (sg_cnt + pages_per_mr - 1) / pages_per_mr;
116a060b562SChristoph Hellwig 	ctx->reg = kcalloc(ctx->nr_ops, sizeof(*ctx->reg), GFP_KERNEL);
117a060b562SChristoph Hellwig 	if (!ctx->reg) {
118a060b562SChristoph Hellwig 		ret = -ENOMEM;
119a060b562SChristoph Hellwig 		goto out;
120a060b562SChristoph Hellwig 	}
121a060b562SChristoph Hellwig 
122a060b562SChristoph Hellwig 	for (i = 0; i < ctx->nr_ops; i++) {
123a060b562SChristoph Hellwig 		struct rdma_rw_reg_ctx *reg = &ctx->reg[i];
124a060b562SChristoph Hellwig 		u32 nents = min(sg_cnt, pages_per_mr);
125a060b562SChristoph Hellwig 
126a060b562SChristoph Hellwig 		ret = rdma_rw_init_one_mr(qp, port_num, reg, sg, sg_cnt,
127a060b562SChristoph Hellwig 				offset);
128a060b562SChristoph Hellwig 		if (ret < 0)
129a060b562SChristoph Hellwig 			goto out_free;
130a060b562SChristoph Hellwig 		count += ret;
131a060b562SChristoph Hellwig 
132a060b562SChristoph Hellwig 		if (prev) {
133a060b562SChristoph Hellwig 			if (reg->mr->need_inval)
134a060b562SChristoph Hellwig 				prev->wr.wr.next = &reg->inv_wr;
135a060b562SChristoph Hellwig 			else
136a060b562SChristoph Hellwig 				prev->wr.wr.next = &reg->reg_wr.wr;
137a060b562SChristoph Hellwig 		}
138a060b562SChristoph Hellwig 
139a060b562SChristoph Hellwig 		reg->reg_wr.wr.next = &reg->wr.wr;
140a060b562SChristoph Hellwig 
141a060b562SChristoph Hellwig 		reg->wr.wr.sg_list = &reg->sge;
142a060b562SChristoph Hellwig 		reg->wr.wr.num_sge = 1;
143a060b562SChristoph Hellwig 		reg->wr.remote_addr = remote_addr;
144a060b562SChristoph Hellwig 		reg->wr.rkey = rkey;
145a060b562SChristoph Hellwig 		if (dir == DMA_TO_DEVICE) {
146a060b562SChristoph Hellwig 			reg->wr.wr.opcode = IB_WR_RDMA_WRITE;
147a060b562SChristoph Hellwig 		} else if (!rdma_cap_read_inv(qp->device, port_num)) {
148a060b562SChristoph Hellwig 			reg->wr.wr.opcode = IB_WR_RDMA_READ;
149a060b562SChristoph Hellwig 		} else {
150a060b562SChristoph Hellwig 			reg->wr.wr.opcode = IB_WR_RDMA_READ_WITH_INV;
151a060b562SChristoph Hellwig 			reg->wr.wr.ex.invalidate_rkey = reg->mr->lkey;
152a060b562SChristoph Hellwig 		}
153a060b562SChristoph Hellwig 		count++;
154a060b562SChristoph Hellwig 
155a060b562SChristoph Hellwig 		remote_addr += reg->sge.length;
156a060b562SChristoph Hellwig 		sg_cnt -= nents;
157a060b562SChristoph Hellwig 		for (j = 0; j < nents; j++)
158a060b562SChristoph Hellwig 			sg = sg_next(sg);
159eaa74ec7SBart Van Assche 		prev = reg;
160a060b562SChristoph Hellwig 		offset = 0;
161a060b562SChristoph Hellwig 	}
162a060b562SChristoph Hellwig 
163eaa74ec7SBart Van Assche 	if (prev)
164eaa74ec7SBart Van Assche 		prev->wr.wr.next = NULL;
165eaa74ec7SBart Van Assche 
166a060b562SChristoph Hellwig 	ctx->type = RDMA_RW_MR;
167a060b562SChristoph Hellwig 	return count;
168a060b562SChristoph Hellwig 
169a060b562SChristoph Hellwig out_free:
170a060b562SChristoph Hellwig 	while (--i >= 0)
171a060b562SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->reg[i].mr);
172a060b562SChristoph Hellwig 	kfree(ctx->reg);
173a060b562SChristoph Hellwig out:
174a060b562SChristoph Hellwig 	return ret;
175a060b562SChristoph Hellwig }
176a060b562SChristoph Hellwig 
177a060b562SChristoph Hellwig static int rdma_rw_init_map_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
178a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 sg_cnt, u32 offset,
179a060b562SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
180a060b562SChristoph Hellwig {
181a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
182632bc3f6SBart Van Assche 	u32 max_sge = dir == DMA_TO_DEVICE ? qp->max_write_sge :
183632bc3f6SBart Van Assche 		      qp->max_read_sge;
184a060b562SChristoph Hellwig 	struct ib_sge *sge;
185a060b562SChristoph Hellwig 	u32 total_len = 0, i, j;
186a060b562SChristoph Hellwig 
187a060b562SChristoph Hellwig 	ctx->nr_ops = DIV_ROUND_UP(sg_cnt, max_sge);
188a060b562SChristoph Hellwig 
189a060b562SChristoph Hellwig 	ctx->map.sges = sge = kcalloc(sg_cnt, sizeof(*sge), GFP_KERNEL);
190a060b562SChristoph Hellwig 	if (!ctx->map.sges)
191a060b562SChristoph Hellwig 		goto out;
192a060b562SChristoph Hellwig 
193a060b562SChristoph Hellwig 	ctx->map.wrs = kcalloc(ctx->nr_ops, sizeof(*ctx->map.wrs), GFP_KERNEL);
194a060b562SChristoph Hellwig 	if (!ctx->map.wrs)
195a060b562SChristoph Hellwig 		goto out_free_sges;
196a060b562SChristoph Hellwig 
197a060b562SChristoph Hellwig 	for (i = 0; i < ctx->nr_ops; i++) {
198a060b562SChristoph Hellwig 		struct ib_rdma_wr *rdma_wr = &ctx->map.wrs[i];
199a060b562SChristoph Hellwig 		u32 nr_sge = min(sg_cnt, max_sge);
200a060b562SChristoph Hellwig 
201a060b562SChristoph Hellwig 		if (dir == DMA_TO_DEVICE)
202a060b562SChristoph Hellwig 			rdma_wr->wr.opcode = IB_WR_RDMA_WRITE;
203a060b562SChristoph Hellwig 		else
204a060b562SChristoph Hellwig 			rdma_wr->wr.opcode = IB_WR_RDMA_READ;
205a060b562SChristoph Hellwig 		rdma_wr->remote_addr = remote_addr + total_len;
206a060b562SChristoph Hellwig 		rdma_wr->rkey = rkey;
207eaa74ec7SBart Van Assche 		rdma_wr->wr.num_sge = nr_sge;
208a060b562SChristoph Hellwig 		rdma_wr->wr.sg_list = sge;
209a060b562SChristoph Hellwig 
210a060b562SChristoph Hellwig 		for (j = 0; j < nr_sge; j++, sg = sg_next(sg)) {
211a060b562SChristoph Hellwig 			sge->addr = ib_sg_dma_address(dev, sg) + offset;
212a060b562SChristoph Hellwig 			sge->length = ib_sg_dma_len(dev, sg) - offset;
213a060b562SChristoph Hellwig 			sge->lkey = qp->pd->local_dma_lkey;
214a060b562SChristoph Hellwig 
215a060b562SChristoph Hellwig 			total_len += sge->length;
216a060b562SChristoph Hellwig 			sge++;
217a060b562SChristoph Hellwig 			sg_cnt--;
218a060b562SChristoph Hellwig 			offset = 0;
219a060b562SChristoph Hellwig 		}
220a060b562SChristoph Hellwig 
221eaa74ec7SBart Van Assche 		rdma_wr->wr.next = i + 1 < ctx->nr_ops ?
222eaa74ec7SBart Van Assche 			&ctx->map.wrs[i + 1].wr : NULL;
223a060b562SChristoph Hellwig 	}
224a060b562SChristoph Hellwig 
225a060b562SChristoph Hellwig 	ctx->type = RDMA_RW_MULTI_WR;
226a060b562SChristoph Hellwig 	return ctx->nr_ops;
227a060b562SChristoph Hellwig 
228a060b562SChristoph Hellwig out_free_sges:
229a060b562SChristoph Hellwig 	kfree(ctx->map.sges);
230a060b562SChristoph Hellwig out:
231a060b562SChristoph Hellwig 	return -ENOMEM;
232a060b562SChristoph Hellwig }
233a060b562SChristoph Hellwig 
234a060b562SChristoph Hellwig static int rdma_rw_init_single_wr(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
235a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 offset, u64 remote_addr, u32 rkey,
236a060b562SChristoph Hellwig 		enum dma_data_direction dir)
237a060b562SChristoph Hellwig {
238a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
239a060b562SChristoph Hellwig 	struct ib_rdma_wr *rdma_wr = &ctx->single.wr;
240a060b562SChristoph Hellwig 
241a060b562SChristoph Hellwig 	ctx->nr_ops = 1;
242a060b562SChristoph Hellwig 
243a060b562SChristoph Hellwig 	ctx->single.sge.lkey = qp->pd->local_dma_lkey;
244a060b562SChristoph Hellwig 	ctx->single.sge.addr = ib_sg_dma_address(dev, sg) + offset;
245a060b562SChristoph Hellwig 	ctx->single.sge.length = ib_sg_dma_len(dev, sg) - offset;
246a060b562SChristoph Hellwig 
247a060b562SChristoph Hellwig 	memset(rdma_wr, 0, sizeof(*rdma_wr));
248a060b562SChristoph Hellwig 	if (dir == DMA_TO_DEVICE)
249a060b562SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_WRITE;
250a060b562SChristoph Hellwig 	else
251a060b562SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_READ;
252a060b562SChristoph Hellwig 	rdma_wr->wr.sg_list = &ctx->single.sge;
253a060b562SChristoph Hellwig 	rdma_wr->wr.num_sge = 1;
254a060b562SChristoph Hellwig 	rdma_wr->remote_addr = remote_addr;
255a060b562SChristoph Hellwig 	rdma_wr->rkey = rkey;
256a060b562SChristoph Hellwig 
257a060b562SChristoph Hellwig 	ctx->type = RDMA_RW_SINGLE_WR;
258a060b562SChristoph Hellwig 	return 1;
259a060b562SChristoph Hellwig }
260a060b562SChristoph Hellwig 
261a060b562SChristoph Hellwig /**
262a060b562SChristoph Hellwig  * rdma_rw_ctx_init - initialize a RDMA READ/WRITE context
263a060b562SChristoph Hellwig  * @ctx:	context to initialize
264a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
265a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
266a060b562SChristoph Hellwig  * @sg:		scatterlist to READ/WRITE from/to
267a060b562SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
268a060b562SChristoph Hellwig  * @sg_offset:	current byte offset into @sg
269a060b562SChristoph Hellwig  * @remote_addr:remote address to read/write (relative to @rkey)
270a060b562SChristoph Hellwig  * @rkey:	remote key to operate on
271a060b562SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
272a060b562SChristoph Hellwig  *
273a060b562SChristoph Hellwig  * Returns the number of WQEs that will be needed on the workqueue if
274a060b562SChristoph Hellwig  * successful, or a negative error code.
275a060b562SChristoph Hellwig  */
276a060b562SChristoph Hellwig int rdma_rw_ctx_init(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num,
277a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 sg_cnt, u32 sg_offset,
278a060b562SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
279a060b562SChristoph Hellwig {
280a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
281a060b562SChristoph Hellwig 	int ret;
282a060b562SChristoph Hellwig 
283a060b562SChristoph Hellwig 	ret = ib_dma_map_sg(dev, sg, sg_cnt, dir);
284a060b562SChristoph Hellwig 	if (!ret)
285a060b562SChristoph Hellwig 		return -ENOMEM;
286a060b562SChristoph Hellwig 	sg_cnt = ret;
287a060b562SChristoph Hellwig 
288a060b562SChristoph Hellwig 	/*
289a060b562SChristoph Hellwig 	 * Skip to the S/G entry that sg_offset falls into:
290a060b562SChristoph Hellwig 	 */
291a060b562SChristoph Hellwig 	for (;;) {
292a060b562SChristoph Hellwig 		u32 len = ib_sg_dma_len(dev, sg);
293a060b562SChristoph Hellwig 
294a060b562SChristoph Hellwig 		if (sg_offset < len)
295a060b562SChristoph Hellwig 			break;
296a060b562SChristoph Hellwig 
297a060b562SChristoph Hellwig 		sg = sg_next(sg);
298a060b562SChristoph Hellwig 		sg_offset -= len;
299a060b562SChristoph Hellwig 		sg_cnt--;
300a060b562SChristoph Hellwig 	}
301a060b562SChristoph Hellwig 
302a060b562SChristoph Hellwig 	ret = -EIO;
303a060b562SChristoph Hellwig 	if (WARN_ON_ONCE(sg_cnt == 0))
304a060b562SChristoph Hellwig 		goto out_unmap_sg;
305a060b562SChristoph Hellwig 
306a060b562SChristoph Hellwig 	if (rdma_rw_io_needs_mr(qp->device, port_num, dir, sg_cnt)) {
307a060b562SChristoph Hellwig 		ret = rdma_rw_init_mr_wrs(ctx, qp, port_num, sg, sg_cnt,
308a060b562SChristoph Hellwig 				sg_offset, remote_addr, rkey, dir);
309a060b562SChristoph Hellwig 	} else if (sg_cnt > 1) {
310a060b562SChristoph Hellwig 		ret = rdma_rw_init_map_wrs(ctx, qp, sg, sg_cnt, sg_offset,
311a060b562SChristoph Hellwig 				remote_addr, rkey, dir);
312a060b562SChristoph Hellwig 	} else {
313a060b562SChristoph Hellwig 		ret = rdma_rw_init_single_wr(ctx, qp, sg, sg_offset,
314a060b562SChristoph Hellwig 				remote_addr, rkey, dir);
315a060b562SChristoph Hellwig 	}
316a060b562SChristoph Hellwig 
317a060b562SChristoph Hellwig 	if (ret < 0)
318a060b562SChristoph Hellwig 		goto out_unmap_sg;
319a060b562SChristoph Hellwig 	return ret;
320a060b562SChristoph Hellwig 
321a060b562SChristoph Hellwig out_unmap_sg:
322a060b562SChristoph Hellwig 	ib_dma_unmap_sg(dev, sg, sg_cnt, dir);
323a060b562SChristoph Hellwig 	return ret;
324a060b562SChristoph Hellwig }
325a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_init);
326a060b562SChristoph Hellwig 
3270e353e34SChristoph Hellwig /**
3280e353e34SChristoph Hellwig  * rdma_rw_ctx_signature init - initialize a RW context with signature offload
3290e353e34SChristoph Hellwig  * @ctx:	context to initialize
3300e353e34SChristoph Hellwig  * @qp:		queue pair to operate on
3310e353e34SChristoph Hellwig  * @port_num:	port num to which the connection is bound
3320e353e34SChristoph Hellwig  * @sg:		scatterlist to READ/WRITE from/to
3330e353e34SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
3340e353e34SChristoph Hellwig  * @prot_sg:	scatterlist to READ/WRITE protection information from/to
3350e353e34SChristoph Hellwig  * @prot_sg_cnt: number of entries in @prot_sg
3360e353e34SChristoph Hellwig  * @sig_attrs:	signature offloading algorithms
3370e353e34SChristoph Hellwig  * @remote_addr:remote address to read/write (relative to @rkey)
3380e353e34SChristoph Hellwig  * @rkey:	remote key to operate on
3390e353e34SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
3400e353e34SChristoph Hellwig  *
3410e353e34SChristoph Hellwig  * Returns the number of WQEs that will be needed on the workqueue if
3420e353e34SChristoph Hellwig  * successful, or a negative error code.
3430e353e34SChristoph Hellwig  */
3440e353e34SChristoph Hellwig int rdma_rw_ctx_signature_init(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
3450e353e34SChristoph Hellwig 		u8 port_num, struct scatterlist *sg, u32 sg_cnt,
3460e353e34SChristoph Hellwig 		struct scatterlist *prot_sg, u32 prot_sg_cnt,
3470e353e34SChristoph Hellwig 		struct ib_sig_attrs *sig_attrs,
3480e353e34SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
3490e353e34SChristoph Hellwig {
3500e353e34SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
3510e353e34SChristoph Hellwig 	u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device);
3520e353e34SChristoph Hellwig 	struct ib_rdma_wr *rdma_wr;
3530e353e34SChristoph Hellwig 	struct ib_send_wr *prev_wr = NULL;
3540e353e34SChristoph Hellwig 	int count = 0, ret;
3550e353e34SChristoph Hellwig 
3560e353e34SChristoph Hellwig 	if (sg_cnt > pages_per_mr || prot_sg_cnt > pages_per_mr) {
3570e353e34SChristoph Hellwig 		pr_err("SG count too large\n");
3580e353e34SChristoph Hellwig 		return -EINVAL;
3590e353e34SChristoph Hellwig 	}
3600e353e34SChristoph Hellwig 
3610e353e34SChristoph Hellwig 	ret = ib_dma_map_sg(dev, sg, sg_cnt, dir);
3620e353e34SChristoph Hellwig 	if (!ret)
3630e353e34SChristoph Hellwig 		return -ENOMEM;
3640e353e34SChristoph Hellwig 	sg_cnt = ret;
3650e353e34SChristoph Hellwig 
3660e353e34SChristoph Hellwig 	ret = ib_dma_map_sg(dev, prot_sg, prot_sg_cnt, dir);
3670e353e34SChristoph Hellwig 	if (!ret) {
3680e353e34SChristoph Hellwig 		ret = -ENOMEM;
3690e353e34SChristoph Hellwig 		goto out_unmap_sg;
3700e353e34SChristoph Hellwig 	}
3710e353e34SChristoph Hellwig 	prot_sg_cnt = ret;
3720e353e34SChristoph Hellwig 
3730e353e34SChristoph Hellwig 	ctx->type = RDMA_RW_SIG_MR;
3740e353e34SChristoph Hellwig 	ctx->nr_ops = 1;
3750e353e34SChristoph Hellwig 	ctx->sig = kcalloc(1, sizeof(*ctx->sig), GFP_KERNEL);
3760e353e34SChristoph Hellwig 	if (!ctx->sig) {
3770e353e34SChristoph Hellwig 		ret = -ENOMEM;
3780e353e34SChristoph Hellwig 		goto out_unmap_prot_sg;
3790e353e34SChristoph Hellwig 	}
3800e353e34SChristoph Hellwig 
3810e353e34SChristoph Hellwig 	ret = rdma_rw_init_one_mr(qp, port_num, &ctx->sig->data, sg, sg_cnt, 0);
3820e353e34SChristoph Hellwig 	if (ret < 0)
3830e353e34SChristoph Hellwig 		goto out_free_ctx;
3840e353e34SChristoph Hellwig 	count += ret;
3850e353e34SChristoph Hellwig 	prev_wr = &ctx->sig->data.reg_wr.wr;
3860e353e34SChristoph Hellwig 
3870e353e34SChristoph Hellwig 	if (prot_sg_cnt) {
3880e353e34SChristoph Hellwig 		ret = rdma_rw_init_one_mr(qp, port_num, &ctx->sig->prot,
3890e353e34SChristoph Hellwig 				prot_sg, prot_sg_cnt, 0);
3900e353e34SChristoph Hellwig 		if (ret < 0)
3910e353e34SChristoph Hellwig 			goto out_destroy_data_mr;
3920e353e34SChristoph Hellwig 		count += ret;
3930e353e34SChristoph Hellwig 
3940e353e34SChristoph Hellwig 		if (ctx->sig->prot.inv_wr.next)
3950e353e34SChristoph Hellwig 			prev_wr->next = &ctx->sig->prot.inv_wr;
3960e353e34SChristoph Hellwig 		else
3970e353e34SChristoph Hellwig 			prev_wr->next = &ctx->sig->prot.reg_wr.wr;
3980e353e34SChristoph Hellwig 		prev_wr = &ctx->sig->prot.reg_wr.wr;
3990e353e34SChristoph Hellwig 	} else {
4000e353e34SChristoph Hellwig 		ctx->sig->prot.mr = NULL;
4010e353e34SChristoph Hellwig 	}
4020e353e34SChristoph Hellwig 
4030e353e34SChristoph Hellwig 	ctx->sig->sig_mr = ib_mr_pool_get(qp, &qp->sig_mrs);
4040e353e34SChristoph Hellwig 	if (!ctx->sig->sig_mr) {
4050e353e34SChristoph Hellwig 		ret = -EAGAIN;
4060e353e34SChristoph Hellwig 		goto out_destroy_prot_mr;
4070e353e34SChristoph Hellwig 	}
4080e353e34SChristoph Hellwig 
4090e353e34SChristoph Hellwig 	if (ctx->sig->sig_mr->need_inval) {
4100e353e34SChristoph Hellwig 		memset(&ctx->sig->sig_inv_wr, 0, sizeof(ctx->sig->sig_inv_wr));
4110e353e34SChristoph Hellwig 
4120e353e34SChristoph Hellwig 		ctx->sig->sig_inv_wr.opcode = IB_WR_LOCAL_INV;
4130e353e34SChristoph Hellwig 		ctx->sig->sig_inv_wr.ex.invalidate_rkey = ctx->sig->sig_mr->rkey;
4140e353e34SChristoph Hellwig 
4150e353e34SChristoph Hellwig 		prev_wr->next = &ctx->sig->sig_inv_wr;
4160e353e34SChristoph Hellwig 		prev_wr = &ctx->sig->sig_inv_wr;
4170e353e34SChristoph Hellwig 	}
4180e353e34SChristoph Hellwig 
4190e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.opcode = IB_WR_REG_SIG_MR;
4200e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.wr_cqe = NULL;
4210e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.sg_list = &ctx->sig->data.sge;
4220e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.num_sge = 1;
4230e353e34SChristoph Hellwig 	ctx->sig->sig_wr.access_flags = IB_ACCESS_LOCAL_WRITE;
4240e353e34SChristoph Hellwig 	ctx->sig->sig_wr.sig_attrs = sig_attrs;
4250e353e34SChristoph Hellwig 	ctx->sig->sig_wr.sig_mr = ctx->sig->sig_mr;
4260e353e34SChristoph Hellwig 	if (prot_sg_cnt)
4270e353e34SChristoph Hellwig 		ctx->sig->sig_wr.prot = &ctx->sig->prot.sge;
4280e353e34SChristoph Hellwig 	prev_wr->next = &ctx->sig->sig_wr.wr;
4290e353e34SChristoph Hellwig 	prev_wr = &ctx->sig->sig_wr.wr;
4300e353e34SChristoph Hellwig 	count++;
4310e353e34SChristoph Hellwig 
4320e353e34SChristoph Hellwig 	ctx->sig->sig_sge.addr = 0;
4330e353e34SChristoph Hellwig 	ctx->sig->sig_sge.length = ctx->sig->data.sge.length;
4340e353e34SChristoph Hellwig 	if (sig_attrs->wire.sig_type != IB_SIG_TYPE_NONE)
4350e353e34SChristoph Hellwig 		ctx->sig->sig_sge.length += ctx->sig->prot.sge.length;
4360e353e34SChristoph Hellwig 
4370e353e34SChristoph Hellwig 	rdma_wr = &ctx->sig->data.wr;
4380e353e34SChristoph Hellwig 	rdma_wr->wr.sg_list = &ctx->sig->sig_sge;
4390e353e34SChristoph Hellwig 	rdma_wr->wr.num_sge = 1;
4400e353e34SChristoph Hellwig 	rdma_wr->remote_addr = remote_addr;
4410e353e34SChristoph Hellwig 	rdma_wr->rkey = rkey;
4420e353e34SChristoph Hellwig 	if (dir == DMA_TO_DEVICE)
4430e353e34SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_WRITE;
4440e353e34SChristoph Hellwig 	else
4450e353e34SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_READ;
4460e353e34SChristoph Hellwig 	prev_wr->next = &rdma_wr->wr;
4470e353e34SChristoph Hellwig 	prev_wr = &rdma_wr->wr;
4480e353e34SChristoph Hellwig 	count++;
4490e353e34SChristoph Hellwig 
4500e353e34SChristoph Hellwig 	return count;
4510e353e34SChristoph Hellwig 
4520e353e34SChristoph Hellwig out_destroy_prot_mr:
4530e353e34SChristoph Hellwig 	if (prot_sg_cnt)
4540e353e34SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->prot.mr);
4550e353e34SChristoph Hellwig out_destroy_data_mr:
4560e353e34SChristoph Hellwig 	ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->data.mr);
4570e353e34SChristoph Hellwig out_free_ctx:
4580e353e34SChristoph Hellwig 	kfree(ctx->sig);
4590e353e34SChristoph Hellwig out_unmap_prot_sg:
4600e353e34SChristoph Hellwig 	ib_dma_unmap_sg(dev, prot_sg, prot_sg_cnt, dir);
4610e353e34SChristoph Hellwig out_unmap_sg:
4620e353e34SChristoph Hellwig 	ib_dma_unmap_sg(dev, sg, sg_cnt, dir);
4630e353e34SChristoph Hellwig 	return ret;
4640e353e34SChristoph Hellwig }
4650e353e34SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_signature_init);
4660e353e34SChristoph Hellwig 
467a060b562SChristoph Hellwig /*
468a060b562SChristoph Hellwig  * Now that we are going to post the WRs we can update the lkey and need_inval
469a060b562SChristoph Hellwig  * state on the MRs.  If we were doing this at init time, we would get double
470a060b562SChristoph Hellwig  * or missing invalidations if a context was initialized but not actually
471a060b562SChristoph Hellwig  * posted.
472a060b562SChristoph Hellwig  */
473a060b562SChristoph Hellwig static void rdma_rw_update_lkey(struct rdma_rw_reg_ctx *reg, bool need_inval)
474a060b562SChristoph Hellwig {
475a060b562SChristoph Hellwig 	reg->mr->need_inval = need_inval;
476a060b562SChristoph Hellwig 	ib_update_fast_reg_key(reg->mr, ib_inc_rkey(reg->mr->lkey));
477a060b562SChristoph Hellwig 	reg->reg_wr.key = reg->mr->lkey;
478a060b562SChristoph Hellwig 	reg->sge.lkey = reg->mr->lkey;
479a060b562SChristoph Hellwig }
480a060b562SChristoph Hellwig 
481a060b562SChristoph Hellwig /**
482a060b562SChristoph Hellwig  * rdma_rw_ctx_wrs - return chain of WRs for a RDMA READ or WRITE operation
483a060b562SChristoph Hellwig  * @ctx:	context to operate on
484a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
485a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
486a060b562SChristoph Hellwig  * @cqe:	completion queue entry for the last WR
487a060b562SChristoph Hellwig  * @chain_wr:	WR to append to the posted chain
488a060b562SChristoph Hellwig  *
489a060b562SChristoph Hellwig  * Return the WR chain for the set of RDMA READ/WRITE operations described by
490a060b562SChristoph Hellwig  * @ctx, as well as any memory registration operations needed.  If @chain_wr
491a060b562SChristoph Hellwig  * is non-NULL the WR it points to will be appended to the chain of WRs posted.
492a060b562SChristoph Hellwig  * If @chain_wr is not set @cqe must be set so that the caller gets a
493a060b562SChristoph Hellwig  * completion notification.
494a060b562SChristoph Hellwig  */
495a060b562SChristoph Hellwig struct ib_send_wr *rdma_rw_ctx_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
496a060b562SChristoph Hellwig 		u8 port_num, struct ib_cqe *cqe, struct ib_send_wr *chain_wr)
497a060b562SChristoph Hellwig {
498a060b562SChristoph Hellwig 	struct ib_send_wr *first_wr, *last_wr;
499a060b562SChristoph Hellwig 	int i;
500a060b562SChristoph Hellwig 
501a060b562SChristoph Hellwig 	switch (ctx->type) {
5020e353e34SChristoph Hellwig 	case RDMA_RW_SIG_MR:
5030e353e34SChristoph Hellwig 		rdma_rw_update_lkey(&ctx->sig->data, true);
5040e353e34SChristoph Hellwig 		if (ctx->sig->prot.mr)
5050e353e34SChristoph Hellwig 			rdma_rw_update_lkey(&ctx->sig->prot, true);
5060e353e34SChristoph Hellwig 
5070e353e34SChristoph Hellwig 		ctx->sig->sig_mr->need_inval = true;
5080e353e34SChristoph Hellwig 		ib_update_fast_reg_key(ctx->sig->sig_mr,
5090e353e34SChristoph Hellwig 			ib_inc_rkey(ctx->sig->sig_mr->lkey));
5100e353e34SChristoph Hellwig 		ctx->sig->sig_sge.lkey = ctx->sig->sig_mr->lkey;
5110e353e34SChristoph Hellwig 
5120e353e34SChristoph Hellwig 		if (ctx->sig->data.inv_wr.next)
5130e353e34SChristoph Hellwig 			first_wr = &ctx->sig->data.inv_wr;
5140e353e34SChristoph Hellwig 		else
5150e353e34SChristoph Hellwig 			first_wr = &ctx->sig->data.reg_wr.wr;
5160e353e34SChristoph Hellwig 		last_wr = &ctx->sig->data.wr.wr;
5170e353e34SChristoph Hellwig 		break;
518a060b562SChristoph Hellwig 	case RDMA_RW_MR:
519a060b562SChristoph Hellwig 		for (i = 0; i < ctx->nr_ops; i++) {
520a060b562SChristoph Hellwig 			rdma_rw_update_lkey(&ctx->reg[i],
521a060b562SChristoph Hellwig 				ctx->reg[i].wr.wr.opcode !=
522a060b562SChristoph Hellwig 					IB_WR_RDMA_READ_WITH_INV);
523a060b562SChristoph Hellwig 		}
524a060b562SChristoph Hellwig 
525a060b562SChristoph Hellwig 		if (ctx->reg[0].inv_wr.next)
526a060b562SChristoph Hellwig 			first_wr = &ctx->reg[0].inv_wr;
527a060b562SChristoph Hellwig 		else
528a060b562SChristoph Hellwig 			first_wr = &ctx->reg[0].reg_wr.wr;
529a060b562SChristoph Hellwig 		last_wr = &ctx->reg[ctx->nr_ops - 1].wr.wr;
530a060b562SChristoph Hellwig 		break;
531a060b562SChristoph Hellwig 	case RDMA_RW_MULTI_WR:
532a060b562SChristoph Hellwig 		first_wr = &ctx->map.wrs[0].wr;
533a060b562SChristoph Hellwig 		last_wr = &ctx->map.wrs[ctx->nr_ops - 1].wr;
534a060b562SChristoph Hellwig 		break;
535a060b562SChristoph Hellwig 	case RDMA_RW_SINGLE_WR:
536a060b562SChristoph Hellwig 		first_wr = &ctx->single.wr.wr;
537a060b562SChristoph Hellwig 		last_wr = &ctx->single.wr.wr;
538a060b562SChristoph Hellwig 		break;
539a060b562SChristoph Hellwig 	default:
540a060b562SChristoph Hellwig 		BUG();
541a060b562SChristoph Hellwig 	}
542a060b562SChristoph Hellwig 
543a060b562SChristoph Hellwig 	if (chain_wr) {
544a060b562SChristoph Hellwig 		last_wr->next = chain_wr;
545a060b562SChristoph Hellwig 	} else {
546a060b562SChristoph Hellwig 		last_wr->wr_cqe = cqe;
547a060b562SChristoph Hellwig 		last_wr->send_flags |= IB_SEND_SIGNALED;
548a060b562SChristoph Hellwig 	}
549a060b562SChristoph Hellwig 
550a060b562SChristoph Hellwig 	return first_wr;
551a060b562SChristoph Hellwig }
552a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_wrs);
553a060b562SChristoph Hellwig 
554a060b562SChristoph Hellwig /**
555a060b562SChristoph Hellwig  * rdma_rw_ctx_post - post a RDMA READ or RDMA WRITE operation
556a060b562SChristoph Hellwig  * @ctx:	context to operate on
557a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
558a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
559a060b562SChristoph Hellwig  * @cqe:	completion queue entry for the last WR
560a060b562SChristoph Hellwig  * @chain_wr:	WR to append to the posted chain
561a060b562SChristoph Hellwig  *
562a060b562SChristoph Hellwig  * Post the set of RDMA READ/WRITE operations described by @ctx, as well as
563a060b562SChristoph Hellwig  * any memory registration operations needed.  If @chain_wr is non-NULL the
564a060b562SChristoph Hellwig  * WR it points to will be appended to the chain of WRs posted.  If @chain_wr
565a060b562SChristoph Hellwig  * is not set @cqe must be set so that the caller gets a completion
566a060b562SChristoph Hellwig  * notification.
567a060b562SChristoph Hellwig  */
568a060b562SChristoph Hellwig int rdma_rw_ctx_post(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num,
569a060b562SChristoph Hellwig 		struct ib_cqe *cqe, struct ib_send_wr *chain_wr)
570a060b562SChristoph Hellwig {
571a060b562SChristoph Hellwig 	struct ib_send_wr *first_wr, *bad_wr;
572a060b562SChristoph Hellwig 
573a060b562SChristoph Hellwig 	first_wr = rdma_rw_ctx_wrs(ctx, qp, port_num, cqe, chain_wr);
574a060b562SChristoph Hellwig 	return ib_post_send(qp, first_wr, &bad_wr);
575a060b562SChristoph Hellwig }
576a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_post);
577a060b562SChristoph Hellwig 
578a060b562SChristoph Hellwig /**
579a060b562SChristoph Hellwig  * rdma_rw_ctx_destroy - release all resources allocated by rdma_rw_ctx_init
580a060b562SChristoph Hellwig  * @ctx:	context to release
581a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
582a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
583a060b562SChristoph Hellwig  * @sg:		scatterlist that was used for the READ/WRITE
584a060b562SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
585a060b562SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
586a060b562SChristoph Hellwig  */
587a060b562SChristoph Hellwig void rdma_rw_ctx_destroy(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num,
588a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 sg_cnt, enum dma_data_direction dir)
589a060b562SChristoph Hellwig {
590a060b562SChristoph Hellwig 	int i;
591a060b562SChristoph Hellwig 
592a060b562SChristoph Hellwig 	switch (ctx->type) {
593a060b562SChristoph Hellwig 	case RDMA_RW_MR:
594a060b562SChristoph Hellwig 		for (i = 0; i < ctx->nr_ops; i++)
595a060b562SChristoph Hellwig 			ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->reg[i].mr);
596a060b562SChristoph Hellwig 		kfree(ctx->reg);
597a060b562SChristoph Hellwig 		break;
598a060b562SChristoph Hellwig 	case RDMA_RW_MULTI_WR:
599a060b562SChristoph Hellwig 		kfree(ctx->map.wrs);
600a060b562SChristoph Hellwig 		kfree(ctx->map.sges);
601a060b562SChristoph Hellwig 		break;
602a060b562SChristoph Hellwig 	case RDMA_RW_SINGLE_WR:
603a060b562SChristoph Hellwig 		break;
604a060b562SChristoph Hellwig 	default:
605a060b562SChristoph Hellwig 		BUG();
606a060b562SChristoph Hellwig 		break;
607a060b562SChristoph Hellwig 	}
608a060b562SChristoph Hellwig 
609a060b562SChristoph Hellwig 	ib_dma_unmap_sg(qp->pd->device, sg, sg_cnt, dir);
610a060b562SChristoph Hellwig }
611a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_destroy);
612a060b562SChristoph Hellwig 
6130e353e34SChristoph Hellwig /**
6140e353e34SChristoph Hellwig  * rdma_rw_ctx_destroy_signature - release all resources allocated by
6150e353e34SChristoph Hellwig  *	rdma_rw_ctx_init_signature
6160e353e34SChristoph Hellwig  * @ctx:	context to release
6170e353e34SChristoph Hellwig  * @qp:		queue pair to operate on
6180e353e34SChristoph Hellwig  * @port_num:	port num to which the connection is bound
6190e353e34SChristoph Hellwig  * @sg:		scatterlist that was used for the READ/WRITE
6200e353e34SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
6210e353e34SChristoph Hellwig  * @prot_sg:	scatterlist that was used for the READ/WRITE of the PI
6220e353e34SChristoph Hellwig  * @prot_sg_cnt: number of entries in @prot_sg
6230e353e34SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
6240e353e34SChristoph Hellwig  */
6250e353e34SChristoph Hellwig void rdma_rw_ctx_destroy_signature(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
6260e353e34SChristoph Hellwig 		u8 port_num, struct scatterlist *sg, u32 sg_cnt,
6270e353e34SChristoph Hellwig 		struct scatterlist *prot_sg, u32 prot_sg_cnt,
6280e353e34SChristoph Hellwig 		enum dma_data_direction dir)
6290e353e34SChristoph Hellwig {
6300e353e34SChristoph Hellwig 	if (WARN_ON_ONCE(ctx->type != RDMA_RW_SIG_MR))
6310e353e34SChristoph Hellwig 		return;
6320e353e34SChristoph Hellwig 
6330e353e34SChristoph Hellwig 	ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->data.mr);
6340e353e34SChristoph Hellwig 	ib_dma_unmap_sg(qp->pd->device, sg, sg_cnt, dir);
6350e353e34SChristoph Hellwig 
6360e353e34SChristoph Hellwig 	if (ctx->sig->prot.mr) {
6370e353e34SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->prot.mr);
6380e353e34SChristoph Hellwig 		ib_dma_unmap_sg(qp->pd->device, prot_sg, prot_sg_cnt, dir);
6390e353e34SChristoph Hellwig 	}
6400e353e34SChristoph Hellwig 
6410e353e34SChristoph Hellwig 	ib_mr_pool_put(qp, &qp->sig_mrs, ctx->sig->sig_mr);
6420e353e34SChristoph Hellwig 	kfree(ctx->sig);
6430e353e34SChristoph Hellwig }
6440e353e34SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_destroy_signature);
6450e353e34SChristoph Hellwig 
646a060b562SChristoph Hellwig void rdma_rw_init_qp(struct ib_device *dev, struct ib_qp_init_attr *attr)
647a060b562SChristoph Hellwig {
648a060b562SChristoph Hellwig 	u32 factor;
649a060b562SChristoph Hellwig 
650a060b562SChristoph Hellwig 	WARN_ON_ONCE(attr->port_num == 0);
651a060b562SChristoph Hellwig 
652a060b562SChristoph Hellwig 	/*
653a060b562SChristoph Hellwig 	 * Each context needs at least one RDMA READ or WRITE WR.
654a060b562SChristoph Hellwig 	 *
655a060b562SChristoph Hellwig 	 * For some hardware we might need more, eventually we should ask the
656a060b562SChristoph Hellwig 	 * HCA driver for a multiplier here.
657a060b562SChristoph Hellwig 	 */
658a060b562SChristoph Hellwig 	factor = 1;
659a060b562SChristoph Hellwig 
660a060b562SChristoph Hellwig 	/*
661a060b562SChristoph Hellwig 	 * If the devices needs MRs to perform RDMA READ or WRITE operations,
662a060b562SChristoph Hellwig 	 * we'll need two additional MRs for the registrations and the
663a060b562SChristoph Hellwig 	 * invalidation.
664a060b562SChristoph Hellwig 	 */
6650e353e34SChristoph Hellwig 	if (attr->create_flags & IB_QP_CREATE_SIGNATURE_EN)
6660e353e34SChristoph Hellwig 		factor += 6;	/* (inv + reg) * (data + prot + sig) */
6670e353e34SChristoph Hellwig 	else if (rdma_rw_can_use_mr(dev, attr->port_num))
668a060b562SChristoph Hellwig 		factor += 2;	/* inv + reg */
669a060b562SChristoph Hellwig 
670a060b562SChristoph Hellwig 	attr->cap.max_send_wr += factor * attr->cap.max_rdma_ctxs;
671a060b562SChristoph Hellwig 
672a060b562SChristoph Hellwig 	/*
673a060b562SChristoph Hellwig 	 * But maybe we were just too high in the sky and the device doesn't
674a060b562SChristoph Hellwig 	 * even support all we need, and we'll have to live with what we get..
675a060b562SChristoph Hellwig 	 */
676a060b562SChristoph Hellwig 	attr->cap.max_send_wr =
677a060b562SChristoph Hellwig 		min_t(u32, attr->cap.max_send_wr, dev->attrs.max_qp_wr);
678a060b562SChristoph Hellwig }
679a060b562SChristoph Hellwig 
680a060b562SChristoph Hellwig int rdma_rw_init_mrs(struct ib_qp *qp, struct ib_qp_init_attr *attr)
681a060b562SChristoph Hellwig {
682a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
6830e353e34SChristoph Hellwig 	u32 nr_mrs = 0, nr_sig_mrs = 0;
684a060b562SChristoph Hellwig 	int ret = 0;
685a060b562SChristoph Hellwig 
6860e353e34SChristoph Hellwig 	if (attr->create_flags & IB_QP_CREATE_SIGNATURE_EN) {
6870e353e34SChristoph Hellwig 		nr_sig_mrs = attr->cap.max_rdma_ctxs;
6880e353e34SChristoph Hellwig 		nr_mrs = attr->cap.max_rdma_ctxs * 2;
6890e353e34SChristoph Hellwig 	} else if (rdma_rw_can_use_mr(dev, attr->port_num)) {
6900e353e34SChristoph Hellwig 		nr_mrs = attr->cap.max_rdma_ctxs;
691a060b562SChristoph Hellwig 	}
692a060b562SChristoph Hellwig 
6930e353e34SChristoph Hellwig 	if (nr_mrs) {
6940e353e34SChristoph Hellwig 		ret = ib_mr_pool_init(qp, &qp->rdma_mrs, nr_mrs,
6950e353e34SChristoph Hellwig 				IB_MR_TYPE_MEM_REG,
6960e353e34SChristoph Hellwig 				rdma_rw_fr_page_list_len(dev));
6970e353e34SChristoph Hellwig 		if (ret) {
6980e353e34SChristoph Hellwig 			pr_err("%s: failed to allocated %d MRs\n",
6990e353e34SChristoph Hellwig 				__func__, nr_mrs);
7000e353e34SChristoph Hellwig 			return ret;
7010e353e34SChristoph Hellwig 		}
7020e353e34SChristoph Hellwig 	}
7030e353e34SChristoph Hellwig 
7040e353e34SChristoph Hellwig 	if (nr_sig_mrs) {
7050e353e34SChristoph Hellwig 		ret = ib_mr_pool_init(qp, &qp->sig_mrs, nr_sig_mrs,
7060e353e34SChristoph Hellwig 				IB_MR_TYPE_SIGNATURE, 2);
7070e353e34SChristoph Hellwig 		if (ret) {
7080e353e34SChristoph Hellwig 			pr_err("%s: failed to allocated %d SIG MRs\n",
7090e353e34SChristoph Hellwig 				__func__, nr_mrs);
7100e353e34SChristoph Hellwig 			goto out_free_rdma_mrs;
7110e353e34SChristoph Hellwig 		}
7120e353e34SChristoph Hellwig 	}
7130e353e34SChristoph Hellwig 
7140e353e34SChristoph Hellwig 	return 0;
7150e353e34SChristoph Hellwig 
7160e353e34SChristoph Hellwig out_free_rdma_mrs:
7170e353e34SChristoph Hellwig 	ib_mr_pool_destroy(qp, &qp->rdma_mrs);
718a060b562SChristoph Hellwig 	return ret;
719a060b562SChristoph Hellwig }
720a060b562SChristoph Hellwig 
721a060b562SChristoph Hellwig void rdma_rw_cleanup_mrs(struct ib_qp *qp)
722a060b562SChristoph Hellwig {
7230e353e34SChristoph Hellwig 	ib_mr_pool_destroy(qp, &qp->sig_mrs);
724a060b562SChristoph Hellwig 	ib_mr_pool_destroy(qp, &qp->rdma_mrs);
725a060b562SChristoph Hellwig }
726