xref: /openbmc/linux/drivers/infiniband/core/rw.c (revision 50b7d220)
1a060b562SChristoph Hellwig /*
2a060b562SChristoph Hellwig  * Copyright (c) 2016 HGST, a Western Digital Company.
3a060b562SChristoph Hellwig  *
4a060b562SChristoph Hellwig  * This program is free software; you can redistribute it and/or modify it
5a060b562SChristoph Hellwig  * under the terms and conditions of the GNU General Public License,
6a060b562SChristoph Hellwig  * version 2, as published by the Free Software Foundation.
7a060b562SChristoph Hellwig  *
8a060b562SChristoph Hellwig  * This program is distributed in the hope it will be useful, but WITHOUT
9a060b562SChristoph Hellwig  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
10a060b562SChristoph Hellwig  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
11a060b562SChristoph Hellwig  * more details.
12a060b562SChristoph Hellwig  */
13a060b562SChristoph Hellwig #include <linux/moduleparam.h>
14a060b562SChristoph Hellwig #include <linux/slab.h>
1550b7d220SLogan Gunthorpe #include <linux/pci-p2pdma.h>
16a060b562SChristoph Hellwig #include <rdma/mr_pool.h>
17a060b562SChristoph Hellwig #include <rdma/rw.h>
18a060b562SChristoph Hellwig 
19a060b562SChristoph Hellwig enum {
20a060b562SChristoph Hellwig 	RDMA_RW_SINGLE_WR,
21a060b562SChristoph Hellwig 	RDMA_RW_MULTI_WR,
22a060b562SChristoph Hellwig 	RDMA_RW_MR,
230e353e34SChristoph Hellwig 	RDMA_RW_SIG_MR,
24a060b562SChristoph Hellwig };
25a060b562SChristoph Hellwig 
26a060b562SChristoph Hellwig static bool rdma_rw_force_mr;
27a060b562SChristoph Hellwig module_param_named(force_mr, rdma_rw_force_mr, bool, 0);
28a060b562SChristoph Hellwig MODULE_PARM_DESC(force_mr, "Force usage of MRs for RDMA READ/WRITE operations");
29a060b562SChristoph Hellwig 
30a060b562SChristoph Hellwig /*
31a060b562SChristoph Hellwig  * Check if the device might use memory registration.  This is currently only
32a060b562SChristoph Hellwig  * true for iWarp devices. In the future we can hopefully fine tune this based
33a060b562SChristoph Hellwig  * on HCA driver input.
34a060b562SChristoph Hellwig  */
35a060b562SChristoph Hellwig static inline bool rdma_rw_can_use_mr(struct ib_device *dev, u8 port_num)
36a060b562SChristoph Hellwig {
37a060b562SChristoph Hellwig 	if (rdma_protocol_iwarp(dev, port_num))
38a060b562SChristoph Hellwig 		return true;
39a060b562SChristoph Hellwig 	if (unlikely(rdma_rw_force_mr))
40a060b562SChristoph Hellwig 		return true;
41a060b562SChristoph Hellwig 	return false;
42a060b562SChristoph Hellwig }
43a060b562SChristoph Hellwig 
44a060b562SChristoph Hellwig /*
45a060b562SChristoph Hellwig  * Check if the device will use memory registration for this RW operation.
46a060b562SChristoph Hellwig  * We currently always use memory registrations for iWarp RDMA READs, and
47a060b562SChristoph Hellwig  * have a debug option to force usage of MRs.
48a060b562SChristoph Hellwig  *
49a060b562SChristoph Hellwig  * XXX: In the future we can hopefully fine tune this based on HCA driver
50a060b562SChristoph Hellwig  * input.
51a060b562SChristoph Hellwig  */
52a060b562SChristoph Hellwig static inline bool rdma_rw_io_needs_mr(struct ib_device *dev, u8 port_num,
53a060b562SChristoph Hellwig 		enum dma_data_direction dir, int dma_nents)
54a060b562SChristoph Hellwig {
55a060b562SChristoph Hellwig 	if (rdma_protocol_iwarp(dev, port_num) && dir == DMA_FROM_DEVICE)
56a060b562SChristoph Hellwig 		return true;
57a060b562SChristoph Hellwig 	if (unlikely(rdma_rw_force_mr))
58a060b562SChristoph Hellwig 		return true;
59a060b562SChristoph Hellwig 	return false;
60a060b562SChristoph Hellwig }
61a060b562SChristoph Hellwig 
62a060b562SChristoph Hellwig static inline u32 rdma_rw_fr_page_list_len(struct ib_device *dev)
63a060b562SChristoph Hellwig {
64a060b562SChristoph Hellwig 	/* arbitrary limit to avoid allocating gigantic resources */
65a060b562SChristoph Hellwig 	return min_t(u32, dev->attrs.max_fast_reg_page_list_len, 256);
66a060b562SChristoph Hellwig }
67a060b562SChristoph Hellwig 
68eaa74ec7SBart Van Assche /* Caller must have zero-initialized *reg. */
69a060b562SChristoph Hellwig static int rdma_rw_init_one_mr(struct ib_qp *qp, u8 port_num,
70a060b562SChristoph Hellwig 		struct rdma_rw_reg_ctx *reg, struct scatterlist *sg,
71a060b562SChristoph Hellwig 		u32 sg_cnt, u32 offset)
72a060b562SChristoph Hellwig {
73a060b562SChristoph Hellwig 	u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device);
74a060b562SChristoph Hellwig 	u32 nents = min(sg_cnt, pages_per_mr);
75a060b562SChristoph Hellwig 	int count = 0, ret;
76a060b562SChristoph Hellwig 
77a060b562SChristoph Hellwig 	reg->mr = ib_mr_pool_get(qp, &qp->rdma_mrs);
78a060b562SChristoph Hellwig 	if (!reg->mr)
79a060b562SChristoph Hellwig 		return -EAGAIN;
80a060b562SChristoph Hellwig 
81a060b562SChristoph Hellwig 	if (reg->mr->need_inval) {
82a060b562SChristoph Hellwig 		reg->inv_wr.opcode = IB_WR_LOCAL_INV;
83a060b562SChristoph Hellwig 		reg->inv_wr.ex.invalidate_rkey = reg->mr->lkey;
84a060b562SChristoph Hellwig 		reg->inv_wr.next = &reg->reg_wr.wr;
85a060b562SChristoph Hellwig 		count++;
86a060b562SChristoph Hellwig 	} else {
87a060b562SChristoph Hellwig 		reg->inv_wr.next = NULL;
88a060b562SChristoph Hellwig 	}
89a060b562SChristoph Hellwig 
909aa8b321SBart Van Assche 	ret = ib_map_mr_sg(reg->mr, sg, nents, &offset, PAGE_SIZE);
91c2d7c8ffSDan Carpenter 	if (ret < 0 || ret < nents) {
92a060b562SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, reg->mr);
93a060b562SChristoph Hellwig 		return -EINVAL;
94a060b562SChristoph Hellwig 	}
95a060b562SChristoph Hellwig 
96a060b562SChristoph Hellwig 	reg->reg_wr.wr.opcode = IB_WR_REG_MR;
97a060b562SChristoph Hellwig 	reg->reg_wr.mr = reg->mr;
98a060b562SChristoph Hellwig 	reg->reg_wr.access = IB_ACCESS_LOCAL_WRITE;
99a060b562SChristoph Hellwig 	if (rdma_protocol_iwarp(qp->device, port_num))
100a060b562SChristoph Hellwig 		reg->reg_wr.access |= IB_ACCESS_REMOTE_WRITE;
101a060b562SChristoph Hellwig 	count++;
102a060b562SChristoph Hellwig 
103a060b562SChristoph Hellwig 	reg->sge.addr = reg->mr->iova;
104a060b562SChristoph Hellwig 	reg->sge.length = reg->mr->length;
105a060b562SChristoph Hellwig 	return count;
106a060b562SChristoph Hellwig }
107a060b562SChristoph Hellwig 
108a060b562SChristoph Hellwig static int rdma_rw_init_mr_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
109a060b562SChristoph Hellwig 		u8 port_num, struct scatterlist *sg, u32 sg_cnt, u32 offset,
110a060b562SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
111a060b562SChristoph Hellwig {
112eaa74ec7SBart Van Assche 	struct rdma_rw_reg_ctx *prev = NULL;
113a060b562SChristoph Hellwig 	u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device);
114a060b562SChristoph Hellwig 	int i, j, ret = 0, count = 0;
115a060b562SChristoph Hellwig 
116a060b562SChristoph Hellwig 	ctx->nr_ops = (sg_cnt + pages_per_mr - 1) / pages_per_mr;
117a060b562SChristoph Hellwig 	ctx->reg = kcalloc(ctx->nr_ops, sizeof(*ctx->reg), GFP_KERNEL);
118a060b562SChristoph Hellwig 	if (!ctx->reg) {
119a060b562SChristoph Hellwig 		ret = -ENOMEM;
120a060b562SChristoph Hellwig 		goto out;
121a060b562SChristoph Hellwig 	}
122a060b562SChristoph Hellwig 
123a060b562SChristoph Hellwig 	for (i = 0; i < ctx->nr_ops; i++) {
124a060b562SChristoph Hellwig 		struct rdma_rw_reg_ctx *reg = &ctx->reg[i];
125a060b562SChristoph Hellwig 		u32 nents = min(sg_cnt, pages_per_mr);
126a060b562SChristoph Hellwig 
127a060b562SChristoph Hellwig 		ret = rdma_rw_init_one_mr(qp, port_num, reg, sg, sg_cnt,
128a060b562SChristoph Hellwig 				offset);
129a060b562SChristoph Hellwig 		if (ret < 0)
130a060b562SChristoph Hellwig 			goto out_free;
131a060b562SChristoph Hellwig 		count += ret;
132a060b562SChristoph Hellwig 
133a060b562SChristoph Hellwig 		if (prev) {
134a060b562SChristoph Hellwig 			if (reg->mr->need_inval)
135a060b562SChristoph Hellwig 				prev->wr.wr.next = &reg->inv_wr;
136a060b562SChristoph Hellwig 			else
137a060b562SChristoph Hellwig 				prev->wr.wr.next = &reg->reg_wr.wr;
138a060b562SChristoph Hellwig 		}
139a060b562SChristoph Hellwig 
140a060b562SChristoph Hellwig 		reg->reg_wr.wr.next = &reg->wr.wr;
141a060b562SChristoph Hellwig 
142a060b562SChristoph Hellwig 		reg->wr.wr.sg_list = &reg->sge;
143a060b562SChristoph Hellwig 		reg->wr.wr.num_sge = 1;
144a060b562SChristoph Hellwig 		reg->wr.remote_addr = remote_addr;
145a060b562SChristoph Hellwig 		reg->wr.rkey = rkey;
146a060b562SChristoph Hellwig 		if (dir == DMA_TO_DEVICE) {
147a060b562SChristoph Hellwig 			reg->wr.wr.opcode = IB_WR_RDMA_WRITE;
148a060b562SChristoph Hellwig 		} else if (!rdma_cap_read_inv(qp->device, port_num)) {
149a060b562SChristoph Hellwig 			reg->wr.wr.opcode = IB_WR_RDMA_READ;
150a060b562SChristoph Hellwig 		} else {
151a060b562SChristoph Hellwig 			reg->wr.wr.opcode = IB_WR_RDMA_READ_WITH_INV;
152a060b562SChristoph Hellwig 			reg->wr.wr.ex.invalidate_rkey = reg->mr->lkey;
153a060b562SChristoph Hellwig 		}
154a060b562SChristoph Hellwig 		count++;
155a060b562SChristoph Hellwig 
156a060b562SChristoph Hellwig 		remote_addr += reg->sge.length;
157a060b562SChristoph Hellwig 		sg_cnt -= nents;
158a060b562SChristoph Hellwig 		for (j = 0; j < nents; j++)
159a060b562SChristoph Hellwig 			sg = sg_next(sg);
160eaa74ec7SBart Van Assche 		prev = reg;
161a060b562SChristoph Hellwig 		offset = 0;
162a060b562SChristoph Hellwig 	}
163a060b562SChristoph Hellwig 
164eaa74ec7SBart Van Assche 	if (prev)
165eaa74ec7SBart Van Assche 		prev->wr.wr.next = NULL;
166eaa74ec7SBart Van Assche 
167a060b562SChristoph Hellwig 	ctx->type = RDMA_RW_MR;
168a060b562SChristoph Hellwig 	return count;
169a060b562SChristoph Hellwig 
170a060b562SChristoph Hellwig out_free:
171a060b562SChristoph Hellwig 	while (--i >= 0)
172a060b562SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->reg[i].mr);
173a060b562SChristoph Hellwig 	kfree(ctx->reg);
174a060b562SChristoph Hellwig out:
175a060b562SChristoph Hellwig 	return ret;
176a060b562SChristoph Hellwig }
177a060b562SChristoph Hellwig 
178a060b562SChristoph Hellwig static int rdma_rw_init_map_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
179a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 sg_cnt, u32 offset,
180a060b562SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
181a060b562SChristoph Hellwig {
182a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
183632bc3f6SBart Van Assche 	u32 max_sge = dir == DMA_TO_DEVICE ? qp->max_write_sge :
184632bc3f6SBart Van Assche 		      qp->max_read_sge;
185a060b562SChristoph Hellwig 	struct ib_sge *sge;
186a060b562SChristoph Hellwig 	u32 total_len = 0, i, j;
187a060b562SChristoph Hellwig 
188a060b562SChristoph Hellwig 	ctx->nr_ops = DIV_ROUND_UP(sg_cnt, max_sge);
189a060b562SChristoph Hellwig 
190a060b562SChristoph Hellwig 	ctx->map.sges = sge = kcalloc(sg_cnt, sizeof(*sge), GFP_KERNEL);
191a060b562SChristoph Hellwig 	if (!ctx->map.sges)
192a060b562SChristoph Hellwig 		goto out;
193a060b562SChristoph Hellwig 
194a060b562SChristoph Hellwig 	ctx->map.wrs = kcalloc(ctx->nr_ops, sizeof(*ctx->map.wrs), GFP_KERNEL);
195a060b562SChristoph Hellwig 	if (!ctx->map.wrs)
196a060b562SChristoph Hellwig 		goto out_free_sges;
197a060b562SChristoph Hellwig 
198a060b562SChristoph Hellwig 	for (i = 0; i < ctx->nr_ops; i++) {
199a060b562SChristoph Hellwig 		struct ib_rdma_wr *rdma_wr = &ctx->map.wrs[i];
200a060b562SChristoph Hellwig 		u32 nr_sge = min(sg_cnt, max_sge);
201a060b562SChristoph Hellwig 
202a060b562SChristoph Hellwig 		if (dir == DMA_TO_DEVICE)
203a060b562SChristoph Hellwig 			rdma_wr->wr.opcode = IB_WR_RDMA_WRITE;
204a060b562SChristoph Hellwig 		else
205a060b562SChristoph Hellwig 			rdma_wr->wr.opcode = IB_WR_RDMA_READ;
206a060b562SChristoph Hellwig 		rdma_wr->remote_addr = remote_addr + total_len;
207a060b562SChristoph Hellwig 		rdma_wr->rkey = rkey;
208eaa74ec7SBart Van Assche 		rdma_wr->wr.num_sge = nr_sge;
209a060b562SChristoph Hellwig 		rdma_wr->wr.sg_list = sge;
210a060b562SChristoph Hellwig 
211a060b562SChristoph Hellwig 		for (j = 0; j < nr_sge; j++, sg = sg_next(sg)) {
212a060b562SChristoph Hellwig 			sge->addr = ib_sg_dma_address(dev, sg) + offset;
213a060b562SChristoph Hellwig 			sge->length = ib_sg_dma_len(dev, sg) - offset;
214a060b562SChristoph Hellwig 			sge->lkey = qp->pd->local_dma_lkey;
215a060b562SChristoph Hellwig 
216a060b562SChristoph Hellwig 			total_len += sge->length;
217a060b562SChristoph Hellwig 			sge++;
218a060b562SChristoph Hellwig 			sg_cnt--;
219a060b562SChristoph Hellwig 			offset = 0;
220a060b562SChristoph Hellwig 		}
221a060b562SChristoph Hellwig 
222eaa74ec7SBart Van Assche 		rdma_wr->wr.next = i + 1 < ctx->nr_ops ?
223eaa74ec7SBart Van Assche 			&ctx->map.wrs[i + 1].wr : NULL;
224a060b562SChristoph Hellwig 	}
225a060b562SChristoph Hellwig 
226a060b562SChristoph Hellwig 	ctx->type = RDMA_RW_MULTI_WR;
227a060b562SChristoph Hellwig 	return ctx->nr_ops;
228a060b562SChristoph Hellwig 
229a060b562SChristoph Hellwig out_free_sges:
230a060b562SChristoph Hellwig 	kfree(ctx->map.sges);
231a060b562SChristoph Hellwig out:
232a060b562SChristoph Hellwig 	return -ENOMEM;
233a060b562SChristoph Hellwig }
234a060b562SChristoph Hellwig 
235a060b562SChristoph Hellwig static int rdma_rw_init_single_wr(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
236a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 offset, u64 remote_addr, u32 rkey,
237a060b562SChristoph Hellwig 		enum dma_data_direction dir)
238a060b562SChristoph Hellwig {
239a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
240a060b562SChristoph Hellwig 	struct ib_rdma_wr *rdma_wr = &ctx->single.wr;
241a060b562SChristoph Hellwig 
242a060b562SChristoph Hellwig 	ctx->nr_ops = 1;
243a060b562SChristoph Hellwig 
244a060b562SChristoph Hellwig 	ctx->single.sge.lkey = qp->pd->local_dma_lkey;
245a060b562SChristoph Hellwig 	ctx->single.sge.addr = ib_sg_dma_address(dev, sg) + offset;
246a060b562SChristoph Hellwig 	ctx->single.sge.length = ib_sg_dma_len(dev, sg) - offset;
247a060b562SChristoph Hellwig 
248a060b562SChristoph Hellwig 	memset(rdma_wr, 0, sizeof(*rdma_wr));
249a060b562SChristoph Hellwig 	if (dir == DMA_TO_DEVICE)
250a060b562SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_WRITE;
251a060b562SChristoph Hellwig 	else
252a060b562SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_READ;
253a060b562SChristoph Hellwig 	rdma_wr->wr.sg_list = &ctx->single.sge;
254a060b562SChristoph Hellwig 	rdma_wr->wr.num_sge = 1;
255a060b562SChristoph Hellwig 	rdma_wr->remote_addr = remote_addr;
256a060b562SChristoph Hellwig 	rdma_wr->rkey = rkey;
257a060b562SChristoph Hellwig 
258a060b562SChristoph Hellwig 	ctx->type = RDMA_RW_SINGLE_WR;
259a060b562SChristoph Hellwig 	return 1;
260a060b562SChristoph Hellwig }
261a060b562SChristoph Hellwig 
262a060b562SChristoph Hellwig /**
263a060b562SChristoph Hellwig  * rdma_rw_ctx_init - initialize a RDMA READ/WRITE context
264a060b562SChristoph Hellwig  * @ctx:	context to initialize
265a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
266a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
267a060b562SChristoph Hellwig  * @sg:		scatterlist to READ/WRITE from/to
268a060b562SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
269a060b562SChristoph Hellwig  * @sg_offset:	current byte offset into @sg
270a060b562SChristoph Hellwig  * @remote_addr:remote address to read/write (relative to @rkey)
271a060b562SChristoph Hellwig  * @rkey:	remote key to operate on
272a060b562SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
273a060b562SChristoph Hellwig  *
274a060b562SChristoph Hellwig  * Returns the number of WQEs that will be needed on the workqueue if
275a060b562SChristoph Hellwig  * successful, or a negative error code.
276a060b562SChristoph Hellwig  */
277a060b562SChristoph Hellwig int rdma_rw_ctx_init(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num,
278a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 sg_cnt, u32 sg_offset,
279a060b562SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
280a060b562SChristoph Hellwig {
281a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
282a060b562SChristoph Hellwig 	int ret;
283a060b562SChristoph Hellwig 
28450b7d220SLogan Gunthorpe 	if (is_pci_p2pdma_page(sg_page(sg)))
28550b7d220SLogan Gunthorpe 		ret = pci_p2pdma_map_sg(dev->dma_device, sg, sg_cnt, dir);
28650b7d220SLogan Gunthorpe 	else
287a060b562SChristoph Hellwig 		ret = ib_dma_map_sg(dev, sg, sg_cnt, dir);
28850b7d220SLogan Gunthorpe 
289a060b562SChristoph Hellwig 	if (!ret)
290a060b562SChristoph Hellwig 		return -ENOMEM;
291a060b562SChristoph Hellwig 	sg_cnt = ret;
292a060b562SChristoph Hellwig 
293a060b562SChristoph Hellwig 	/*
294a060b562SChristoph Hellwig 	 * Skip to the S/G entry that sg_offset falls into:
295a060b562SChristoph Hellwig 	 */
296a060b562SChristoph Hellwig 	for (;;) {
297a060b562SChristoph Hellwig 		u32 len = ib_sg_dma_len(dev, sg);
298a060b562SChristoph Hellwig 
299a060b562SChristoph Hellwig 		if (sg_offset < len)
300a060b562SChristoph Hellwig 			break;
301a060b562SChristoph Hellwig 
302a060b562SChristoph Hellwig 		sg = sg_next(sg);
303a060b562SChristoph Hellwig 		sg_offset -= len;
304a060b562SChristoph Hellwig 		sg_cnt--;
305a060b562SChristoph Hellwig 	}
306a060b562SChristoph Hellwig 
307a060b562SChristoph Hellwig 	ret = -EIO;
308a060b562SChristoph Hellwig 	if (WARN_ON_ONCE(sg_cnt == 0))
309a060b562SChristoph Hellwig 		goto out_unmap_sg;
310a060b562SChristoph Hellwig 
311a060b562SChristoph Hellwig 	if (rdma_rw_io_needs_mr(qp->device, port_num, dir, sg_cnt)) {
312a060b562SChristoph Hellwig 		ret = rdma_rw_init_mr_wrs(ctx, qp, port_num, sg, sg_cnt,
313a060b562SChristoph Hellwig 				sg_offset, remote_addr, rkey, dir);
314a060b562SChristoph Hellwig 	} else if (sg_cnt > 1) {
315a060b562SChristoph Hellwig 		ret = rdma_rw_init_map_wrs(ctx, qp, sg, sg_cnt, sg_offset,
316a060b562SChristoph Hellwig 				remote_addr, rkey, dir);
317a060b562SChristoph Hellwig 	} else {
318a060b562SChristoph Hellwig 		ret = rdma_rw_init_single_wr(ctx, qp, sg, sg_offset,
319a060b562SChristoph Hellwig 				remote_addr, rkey, dir);
320a060b562SChristoph Hellwig 	}
321a060b562SChristoph Hellwig 
322a060b562SChristoph Hellwig 	if (ret < 0)
323a060b562SChristoph Hellwig 		goto out_unmap_sg;
324a060b562SChristoph Hellwig 	return ret;
325a060b562SChristoph Hellwig 
326a060b562SChristoph Hellwig out_unmap_sg:
327a060b562SChristoph Hellwig 	ib_dma_unmap_sg(dev, sg, sg_cnt, dir);
328a060b562SChristoph Hellwig 	return ret;
329a060b562SChristoph Hellwig }
330a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_init);
331a060b562SChristoph Hellwig 
3320e353e34SChristoph Hellwig /**
333222c7b1fSBart Van Assche  * rdma_rw_ctx_signature_init - initialize a RW context with signature offload
3340e353e34SChristoph Hellwig  * @ctx:	context to initialize
3350e353e34SChristoph Hellwig  * @qp:		queue pair to operate on
3360e353e34SChristoph Hellwig  * @port_num:	port num to which the connection is bound
3370e353e34SChristoph Hellwig  * @sg:		scatterlist to READ/WRITE from/to
3380e353e34SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
3390e353e34SChristoph Hellwig  * @prot_sg:	scatterlist to READ/WRITE protection information from/to
3400e353e34SChristoph Hellwig  * @prot_sg_cnt: number of entries in @prot_sg
3410e353e34SChristoph Hellwig  * @sig_attrs:	signature offloading algorithms
3420e353e34SChristoph Hellwig  * @remote_addr:remote address to read/write (relative to @rkey)
3430e353e34SChristoph Hellwig  * @rkey:	remote key to operate on
3440e353e34SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
3450e353e34SChristoph Hellwig  *
3460e353e34SChristoph Hellwig  * Returns the number of WQEs that will be needed on the workqueue if
3470e353e34SChristoph Hellwig  * successful, or a negative error code.
3480e353e34SChristoph Hellwig  */
3490e353e34SChristoph Hellwig int rdma_rw_ctx_signature_init(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
3500e353e34SChristoph Hellwig 		u8 port_num, struct scatterlist *sg, u32 sg_cnt,
3510e353e34SChristoph Hellwig 		struct scatterlist *prot_sg, u32 prot_sg_cnt,
3520e353e34SChristoph Hellwig 		struct ib_sig_attrs *sig_attrs,
3530e353e34SChristoph Hellwig 		u64 remote_addr, u32 rkey, enum dma_data_direction dir)
3540e353e34SChristoph Hellwig {
3550e353e34SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
3560e353e34SChristoph Hellwig 	u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device);
3570e353e34SChristoph Hellwig 	struct ib_rdma_wr *rdma_wr;
3580e353e34SChristoph Hellwig 	struct ib_send_wr *prev_wr = NULL;
3590e353e34SChristoph Hellwig 	int count = 0, ret;
3600e353e34SChristoph Hellwig 
3610e353e34SChristoph Hellwig 	if (sg_cnt > pages_per_mr || prot_sg_cnt > pages_per_mr) {
3620e353e34SChristoph Hellwig 		pr_err("SG count too large\n");
3630e353e34SChristoph Hellwig 		return -EINVAL;
3640e353e34SChristoph Hellwig 	}
3650e353e34SChristoph Hellwig 
3660e353e34SChristoph Hellwig 	ret = ib_dma_map_sg(dev, sg, sg_cnt, dir);
3670e353e34SChristoph Hellwig 	if (!ret)
3680e353e34SChristoph Hellwig 		return -ENOMEM;
3690e353e34SChristoph Hellwig 	sg_cnt = ret;
3700e353e34SChristoph Hellwig 
3710e353e34SChristoph Hellwig 	ret = ib_dma_map_sg(dev, prot_sg, prot_sg_cnt, dir);
3720e353e34SChristoph Hellwig 	if (!ret) {
3730e353e34SChristoph Hellwig 		ret = -ENOMEM;
3740e353e34SChristoph Hellwig 		goto out_unmap_sg;
3750e353e34SChristoph Hellwig 	}
3760e353e34SChristoph Hellwig 	prot_sg_cnt = ret;
3770e353e34SChristoph Hellwig 
3780e353e34SChristoph Hellwig 	ctx->type = RDMA_RW_SIG_MR;
3790e353e34SChristoph Hellwig 	ctx->nr_ops = 1;
3800e353e34SChristoph Hellwig 	ctx->sig = kcalloc(1, sizeof(*ctx->sig), GFP_KERNEL);
3810e353e34SChristoph Hellwig 	if (!ctx->sig) {
3820e353e34SChristoph Hellwig 		ret = -ENOMEM;
3830e353e34SChristoph Hellwig 		goto out_unmap_prot_sg;
3840e353e34SChristoph Hellwig 	}
3850e353e34SChristoph Hellwig 
3860e353e34SChristoph Hellwig 	ret = rdma_rw_init_one_mr(qp, port_num, &ctx->sig->data, sg, sg_cnt, 0);
3870e353e34SChristoph Hellwig 	if (ret < 0)
3880e353e34SChristoph Hellwig 		goto out_free_ctx;
3890e353e34SChristoph Hellwig 	count += ret;
3900e353e34SChristoph Hellwig 	prev_wr = &ctx->sig->data.reg_wr.wr;
3910e353e34SChristoph Hellwig 
3920e353e34SChristoph Hellwig 	ret = rdma_rw_init_one_mr(qp, port_num, &ctx->sig->prot,
3930e353e34SChristoph Hellwig 				  prot_sg, prot_sg_cnt, 0);
3940e353e34SChristoph Hellwig 	if (ret < 0)
3950e353e34SChristoph Hellwig 		goto out_destroy_data_mr;
3960e353e34SChristoph Hellwig 	count += ret;
3970e353e34SChristoph Hellwig 
3980e353e34SChristoph Hellwig 	if (ctx->sig->prot.inv_wr.next)
3990e353e34SChristoph Hellwig 		prev_wr->next = &ctx->sig->prot.inv_wr;
4000e353e34SChristoph Hellwig 	else
4010e353e34SChristoph Hellwig 		prev_wr->next = &ctx->sig->prot.reg_wr.wr;
4020e353e34SChristoph Hellwig 	prev_wr = &ctx->sig->prot.reg_wr.wr;
4030e353e34SChristoph Hellwig 
4040e353e34SChristoph Hellwig 	ctx->sig->sig_mr = ib_mr_pool_get(qp, &qp->sig_mrs);
4050e353e34SChristoph Hellwig 	if (!ctx->sig->sig_mr) {
4060e353e34SChristoph Hellwig 		ret = -EAGAIN;
4070e353e34SChristoph Hellwig 		goto out_destroy_prot_mr;
4080e353e34SChristoph Hellwig 	}
4090e353e34SChristoph Hellwig 
4100e353e34SChristoph Hellwig 	if (ctx->sig->sig_mr->need_inval) {
4110e353e34SChristoph Hellwig 		memset(&ctx->sig->sig_inv_wr, 0, sizeof(ctx->sig->sig_inv_wr));
4120e353e34SChristoph Hellwig 
4130e353e34SChristoph Hellwig 		ctx->sig->sig_inv_wr.opcode = IB_WR_LOCAL_INV;
4140e353e34SChristoph Hellwig 		ctx->sig->sig_inv_wr.ex.invalidate_rkey = ctx->sig->sig_mr->rkey;
4150e353e34SChristoph Hellwig 
4160e353e34SChristoph Hellwig 		prev_wr->next = &ctx->sig->sig_inv_wr;
4170e353e34SChristoph Hellwig 		prev_wr = &ctx->sig->sig_inv_wr;
4180e353e34SChristoph Hellwig 	}
4190e353e34SChristoph Hellwig 
4200e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.opcode = IB_WR_REG_SIG_MR;
4210e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.wr_cqe = NULL;
4220e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.sg_list = &ctx->sig->data.sge;
4230e353e34SChristoph Hellwig 	ctx->sig->sig_wr.wr.num_sge = 1;
4240e353e34SChristoph Hellwig 	ctx->sig->sig_wr.access_flags = IB_ACCESS_LOCAL_WRITE;
4250e353e34SChristoph Hellwig 	ctx->sig->sig_wr.sig_attrs = sig_attrs;
4260e353e34SChristoph Hellwig 	ctx->sig->sig_wr.sig_mr = ctx->sig->sig_mr;
4270e353e34SChristoph Hellwig 	if (prot_sg_cnt)
4280e353e34SChristoph Hellwig 		ctx->sig->sig_wr.prot = &ctx->sig->prot.sge;
4290e353e34SChristoph Hellwig 	prev_wr->next = &ctx->sig->sig_wr.wr;
4300e353e34SChristoph Hellwig 	prev_wr = &ctx->sig->sig_wr.wr;
4310e353e34SChristoph Hellwig 	count++;
4320e353e34SChristoph Hellwig 
4330e353e34SChristoph Hellwig 	ctx->sig->sig_sge.addr = 0;
4340e353e34SChristoph Hellwig 	ctx->sig->sig_sge.length = ctx->sig->data.sge.length;
4350e353e34SChristoph Hellwig 	if (sig_attrs->wire.sig_type != IB_SIG_TYPE_NONE)
4360e353e34SChristoph Hellwig 		ctx->sig->sig_sge.length += ctx->sig->prot.sge.length;
4370e353e34SChristoph Hellwig 
4380e353e34SChristoph Hellwig 	rdma_wr = &ctx->sig->data.wr;
4390e353e34SChristoph Hellwig 	rdma_wr->wr.sg_list = &ctx->sig->sig_sge;
4400e353e34SChristoph Hellwig 	rdma_wr->wr.num_sge = 1;
4410e353e34SChristoph Hellwig 	rdma_wr->remote_addr = remote_addr;
4420e353e34SChristoph Hellwig 	rdma_wr->rkey = rkey;
4430e353e34SChristoph Hellwig 	if (dir == DMA_TO_DEVICE)
4440e353e34SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_WRITE;
4450e353e34SChristoph Hellwig 	else
4460e353e34SChristoph Hellwig 		rdma_wr->wr.opcode = IB_WR_RDMA_READ;
4470e353e34SChristoph Hellwig 	prev_wr->next = &rdma_wr->wr;
4480e353e34SChristoph Hellwig 	prev_wr = &rdma_wr->wr;
4490e353e34SChristoph Hellwig 	count++;
4500e353e34SChristoph Hellwig 
4510e353e34SChristoph Hellwig 	return count;
4520e353e34SChristoph Hellwig 
4530e353e34SChristoph Hellwig out_destroy_prot_mr:
4540e353e34SChristoph Hellwig 	if (prot_sg_cnt)
4550e353e34SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->prot.mr);
4560e353e34SChristoph Hellwig out_destroy_data_mr:
4570e353e34SChristoph Hellwig 	ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->data.mr);
4580e353e34SChristoph Hellwig out_free_ctx:
4590e353e34SChristoph Hellwig 	kfree(ctx->sig);
4600e353e34SChristoph Hellwig out_unmap_prot_sg:
4610e353e34SChristoph Hellwig 	ib_dma_unmap_sg(dev, prot_sg, prot_sg_cnt, dir);
4620e353e34SChristoph Hellwig out_unmap_sg:
4630e353e34SChristoph Hellwig 	ib_dma_unmap_sg(dev, sg, sg_cnt, dir);
4640e353e34SChristoph Hellwig 	return ret;
4650e353e34SChristoph Hellwig }
4660e353e34SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_signature_init);
4670e353e34SChristoph Hellwig 
468a060b562SChristoph Hellwig /*
469a060b562SChristoph Hellwig  * Now that we are going to post the WRs we can update the lkey and need_inval
470a060b562SChristoph Hellwig  * state on the MRs.  If we were doing this at init time, we would get double
471a060b562SChristoph Hellwig  * or missing invalidations if a context was initialized but not actually
472a060b562SChristoph Hellwig  * posted.
473a060b562SChristoph Hellwig  */
474a060b562SChristoph Hellwig static void rdma_rw_update_lkey(struct rdma_rw_reg_ctx *reg, bool need_inval)
475a060b562SChristoph Hellwig {
476a060b562SChristoph Hellwig 	reg->mr->need_inval = need_inval;
477a060b562SChristoph Hellwig 	ib_update_fast_reg_key(reg->mr, ib_inc_rkey(reg->mr->lkey));
478a060b562SChristoph Hellwig 	reg->reg_wr.key = reg->mr->lkey;
479a060b562SChristoph Hellwig 	reg->sge.lkey = reg->mr->lkey;
480a060b562SChristoph Hellwig }
481a060b562SChristoph Hellwig 
482a060b562SChristoph Hellwig /**
483a060b562SChristoph Hellwig  * rdma_rw_ctx_wrs - return chain of WRs for a RDMA READ or WRITE operation
484a060b562SChristoph Hellwig  * @ctx:	context to operate on
485a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
486a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
487a060b562SChristoph Hellwig  * @cqe:	completion queue entry for the last WR
488a060b562SChristoph Hellwig  * @chain_wr:	WR to append to the posted chain
489a060b562SChristoph Hellwig  *
490a060b562SChristoph Hellwig  * Return the WR chain for the set of RDMA READ/WRITE operations described by
491a060b562SChristoph Hellwig  * @ctx, as well as any memory registration operations needed.  If @chain_wr
492a060b562SChristoph Hellwig  * is non-NULL the WR it points to will be appended to the chain of WRs posted.
493a060b562SChristoph Hellwig  * If @chain_wr is not set @cqe must be set so that the caller gets a
494a060b562SChristoph Hellwig  * completion notification.
495a060b562SChristoph Hellwig  */
496a060b562SChristoph Hellwig struct ib_send_wr *rdma_rw_ctx_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
497a060b562SChristoph Hellwig 		u8 port_num, struct ib_cqe *cqe, struct ib_send_wr *chain_wr)
498a060b562SChristoph Hellwig {
499a060b562SChristoph Hellwig 	struct ib_send_wr *first_wr, *last_wr;
500a060b562SChristoph Hellwig 	int i;
501a060b562SChristoph Hellwig 
502a060b562SChristoph Hellwig 	switch (ctx->type) {
5030e353e34SChristoph Hellwig 	case RDMA_RW_SIG_MR:
5040e353e34SChristoph Hellwig 		rdma_rw_update_lkey(&ctx->sig->data, true);
5050e353e34SChristoph Hellwig 		if (ctx->sig->prot.mr)
5060e353e34SChristoph Hellwig 			rdma_rw_update_lkey(&ctx->sig->prot, true);
5070e353e34SChristoph Hellwig 
5080e353e34SChristoph Hellwig 		ctx->sig->sig_mr->need_inval = true;
5090e353e34SChristoph Hellwig 		ib_update_fast_reg_key(ctx->sig->sig_mr,
5100e353e34SChristoph Hellwig 			ib_inc_rkey(ctx->sig->sig_mr->lkey));
5110e353e34SChristoph Hellwig 		ctx->sig->sig_sge.lkey = ctx->sig->sig_mr->lkey;
5120e353e34SChristoph Hellwig 
5130e353e34SChristoph Hellwig 		if (ctx->sig->data.inv_wr.next)
5140e353e34SChristoph Hellwig 			first_wr = &ctx->sig->data.inv_wr;
5150e353e34SChristoph Hellwig 		else
5160e353e34SChristoph Hellwig 			first_wr = &ctx->sig->data.reg_wr.wr;
5170e353e34SChristoph Hellwig 		last_wr = &ctx->sig->data.wr.wr;
5180e353e34SChristoph Hellwig 		break;
519a060b562SChristoph Hellwig 	case RDMA_RW_MR:
520a060b562SChristoph Hellwig 		for (i = 0; i < ctx->nr_ops; i++) {
521a060b562SChristoph Hellwig 			rdma_rw_update_lkey(&ctx->reg[i],
522a060b562SChristoph Hellwig 				ctx->reg[i].wr.wr.opcode !=
523a060b562SChristoph Hellwig 					IB_WR_RDMA_READ_WITH_INV);
524a060b562SChristoph Hellwig 		}
525a060b562SChristoph Hellwig 
526a060b562SChristoph Hellwig 		if (ctx->reg[0].inv_wr.next)
527a060b562SChristoph Hellwig 			first_wr = &ctx->reg[0].inv_wr;
528a060b562SChristoph Hellwig 		else
529a060b562SChristoph Hellwig 			first_wr = &ctx->reg[0].reg_wr.wr;
530a060b562SChristoph Hellwig 		last_wr = &ctx->reg[ctx->nr_ops - 1].wr.wr;
531a060b562SChristoph Hellwig 		break;
532a060b562SChristoph Hellwig 	case RDMA_RW_MULTI_WR:
533a060b562SChristoph Hellwig 		first_wr = &ctx->map.wrs[0].wr;
534a060b562SChristoph Hellwig 		last_wr = &ctx->map.wrs[ctx->nr_ops - 1].wr;
535a060b562SChristoph Hellwig 		break;
536a060b562SChristoph Hellwig 	case RDMA_RW_SINGLE_WR:
537a060b562SChristoph Hellwig 		first_wr = &ctx->single.wr.wr;
538a060b562SChristoph Hellwig 		last_wr = &ctx->single.wr.wr;
539a060b562SChristoph Hellwig 		break;
540a060b562SChristoph Hellwig 	default:
541a060b562SChristoph Hellwig 		BUG();
542a060b562SChristoph Hellwig 	}
543a060b562SChristoph Hellwig 
544a060b562SChristoph Hellwig 	if (chain_wr) {
545a060b562SChristoph Hellwig 		last_wr->next = chain_wr;
546a060b562SChristoph Hellwig 	} else {
547a060b562SChristoph Hellwig 		last_wr->wr_cqe = cqe;
548a060b562SChristoph Hellwig 		last_wr->send_flags |= IB_SEND_SIGNALED;
549a060b562SChristoph Hellwig 	}
550a060b562SChristoph Hellwig 
551a060b562SChristoph Hellwig 	return first_wr;
552a060b562SChristoph Hellwig }
553a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_wrs);
554a060b562SChristoph Hellwig 
555a060b562SChristoph Hellwig /**
556a060b562SChristoph Hellwig  * rdma_rw_ctx_post - post a RDMA READ or RDMA WRITE operation
557a060b562SChristoph Hellwig  * @ctx:	context to operate on
558a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
559a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
560a060b562SChristoph Hellwig  * @cqe:	completion queue entry for the last WR
561a060b562SChristoph Hellwig  * @chain_wr:	WR to append to the posted chain
562a060b562SChristoph Hellwig  *
563a060b562SChristoph Hellwig  * Post the set of RDMA READ/WRITE operations described by @ctx, as well as
564a060b562SChristoph Hellwig  * any memory registration operations needed.  If @chain_wr is non-NULL the
565a060b562SChristoph Hellwig  * WR it points to will be appended to the chain of WRs posted.  If @chain_wr
566a060b562SChristoph Hellwig  * is not set @cqe must be set so that the caller gets a completion
567a060b562SChristoph Hellwig  * notification.
568a060b562SChristoph Hellwig  */
569a060b562SChristoph Hellwig int rdma_rw_ctx_post(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num,
570a060b562SChristoph Hellwig 		struct ib_cqe *cqe, struct ib_send_wr *chain_wr)
571a060b562SChristoph Hellwig {
5721fec77bfSBart Van Assche 	struct ib_send_wr *first_wr;
573a060b562SChristoph Hellwig 
574a060b562SChristoph Hellwig 	first_wr = rdma_rw_ctx_wrs(ctx, qp, port_num, cqe, chain_wr);
5751fec77bfSBart Van Assche 	return ib_post_send(qp, first_wr, NULL);
576a060b562SChristoph Hellwig }
577a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_post);
578a060b562SChristoph Hellwig 
579a060b562SChristoph Hellwig /**
580a060b562SChristoph Hellwig  * rdma_rw_ctx_destroy - release all resources allocated by rdma_rw_ctx_init
581a060b562SChristoph Hellwig  * @ctx:	context to release
582a060b562SChristoph Hellwig  * @qp:		queue pair to operate on
583a060b562SChristoph Hellwig  * @port_num:	port num to which the connection is bound
584a060b562SChristoph Hellwig  * @sg:		scatterlist that was used for the READ/WRITE
585a060b562SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
586a060b562SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
587a060b562SChristoph Hellwig  */
588a060b562SChristoph Hellwig void rdma_rw_ctx_destroy(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num,
589a060b562SChristoph Hellwig 		struct scatterlist *sg, u32 sg_cnt, enum dma_data_direction dir)
590a060b562SChristoph Hellwig {
591a060b562SChristoph Hellwig 	int i;
592a060b562SChristoph Hellwig 
593a060b562SChristoph Hellwig 	switch (ctx->type) {
594a060b562SChristoph Hellwig 	case RDMA_RW_MR:
595a060b562SChristoph Hellwig 		for (i = 0; i < ctx->nr_ops; i++)
596a060b562SChristoph Hellwig 			ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->reg[i].mr);
597a060b562SChristoph Hellwig 		kfree(ctx->reg);
598a060b562SChristoph Hellwig 		break;
599a060b562SChristoph Hellwig 	case RDMA_RW_MULTI_WR:
600a060b562SChristoph Hellwig 		kfree(ctx->map.wrs);
601a060b562SChristoph Hellwig 		kfree(ctx->map.sges);
602a060b562SChristoph Hellwig 		break;
603a060b562SChristoph Hellwig 	case RDMA_RW_SINGLE_WR:
604a060b562SChristoph Hellwig 		break;
605a060b562SChristoph Hellwig 	default:
606a060b562SChristoph Hellwig 		BUG();
607a060b562SChristoph Hellwig 		break;
608a060b562SChristoph Hellwig 	}
609a060b562SChristoph Hellwig 
61050b7d220SLogan Gunthorpe 	/* P2PDMA contexts do not need to be unmapped */
61150b7d220SLogan Gunthorpe 	if (!is_pci_p2pdma_page(sg_page(sg)))
612a060b562SChristoph Hellwig 		ib_dma_unmap_sg(qp->pd->device, sg, sg_cnt, dir);
613a060b562SChristoph Hellwig }
614a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_destroy);
615a060b562SChristoph Hellwig 
6160e353e34SChristoph Hellwig /**
6170e353e34SChristoph Hellwig  * rdma_rw_ctx_destroy_signature - release all resources allocated by
6180e353e34SChristoph Hellwig  *	rdma_rw_ctx_init_signature
6190e353e34SChristoph Hellwig  * @ctx:	context to release
6200e353e34SChristoph Hellwig  * @qp:		queue pair to operate on
6210e353e34SChristoph Hellwig  * @port_num:	port num to which the connection is bound
6220e353e34SChristoph Hellwig  * @sg:		scatterlist that was used for the READ/WRITE
6230e353e34SChristoph Hellwig  * @sg_cnt:	number of entries in @sg
6240e353e34SChristoph Hellwig  * @prot_sg:	scatterlist that was used for the READ/WRITE of the PI
6250e353e34SChristoph Hellwig  * @prot_sg_cnt: number of entries in @prot_sg
6260e353e34SChristoph Hellwig  * @dir:	%DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ
6270e353e34SChristoph Hellwig  */
6280e353e34SChristoph Hellwig void rdma_rw_ctx_destroy_signature(struct rdma_rw_ctx *ctx, struct ib_qp *qp,
6290e353e34SChristoph Hellwig 		u8 port_num, struct scatterlist *sg, u32 sg_cnt,
6300e353e34SChristoph Hellwig 		struct scatterlist *prot_sg, u32 prot_sg_cnt,
6310e353e34SChristoph Hellwig 		enum dma_data_direction dir)
6320e353e34SChristoph Hellwig {
6330e353e34SChristoph Hellwig 	if (WARN_ON_ONCE(ctx->type != RDMA_RW_SIG_MR))
6340e353e34SChristoph Hellwig 		return;
6350e353e34SChristoph Hellwig 
6360e353e34SChristoph Hellwig 	ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->data.mr);
6370e353e34SChristoph Hellwig 	ib_dma_unmap_sg(qp->pd->device, sg, sg_cnt, dir);
6380e353e34SChristoph Hellwig 
6390e353e34SChristoph Hellwig 	if (ctx->sig->prot.mr) {
6400e353e34SChristoph Hellwig 		ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->prot.mr);
6410e353e34SChristoph Hellwig 		ib_dma_unmap_sg(qp->pd->device, prot_sg, prot_sg_cnt, dir);
6420e353e34SChristoph Hellwig 	}
6430e353e34SChristoph Hellwig 
6440e353e34SChristoph Hellwig 	ib_mr_pool_put(qp, &qp->sig_mrs, ctx->sig->sig_mr);
6450e353e34SChristoph Hellwig 	kfree(ctx->sig);
6460e353e34SChristoph Hellwig }
6470e353e34SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_destroy_signature);
6480e353e34SChristoph Hellwig 
64900628182SChuck Lever /**
65000628182SChuck Lever  * rdma_rw_mr_factor - return number of MRs required for a payload
65100628182SChuck Lever  * @device:	device handling the connection
65200628182SChuck Lever  * @port_num:	port num to which the connection is bound
65300628182SChuck Lever  * @maxpages:	maximum payload pages per rdma_rw_ctx
65400628182SChuck Lever  *
65500628182SChuck Lever  * Returns the number of MRs the device requires to move @maxpayload
65600628182SChuck Lever  * bytes. The returned value is used during transport creation to
65700628182SChuck Lever  * compute max_rdma_ctxts and the size of the transport's Send and
65800628182SChuck Lever  * Send Completion Queues.
65900628182SChuck Lever  */
66000628182SChuck Lever unsigned int rdma_rw_mr_factor(struct ib_device *device, u8 port_num,
66100628182SChuck Lever 			       unsigned int maxpages)
66200628182SChuck Lever {
66300628182SChuck Lever 	unsigned int mr_pages;
66400628182SChuck Lever 
66500628182SChuck Lever 	if (rdma_rw_can_use_mr(device, port_num))
66600628182SChuck Lever 		mr_pages = rdma_rw_fr_page_list_len(device);
66700628182SChuck Lever 	else
66800628182SChuck Lever 		mr_pages = device->attrs.max_sge_rd;
66900628182SChuck Lever 	return DIV_ROUND_UP(maxpages, mr_pages);
67000628182SChuck Lever }
67100628182SChuck Lever EXPORT_SYMBOL(rdma_rw_mr_factor);
67200628182SChuck Lever 
673a060b562SChristoph Hellwig void rdma_rw_init_qp(struct ib_device *dev, struct ib_qp_init_attr *attr)
674a060b562SChristoph Hellwig {
675a060b562SChristoph Hellwig 	u32 factor;
676a060b562SChristoph Hellwig 
677a060b562SChristoph Hellwig 	WARN_ON_ONCE(attr->port_num == 0);
678a060b562SChristoph Hellwig 
679a060b562SChristoph Hellwig 	/*
680a060b562SChristoph Hellwig 	 * Each context needs at least one RDMA READ or WRITE WR.
681a060b562SChristoph Hellwig 	 *
682a060b562SChristoph Hellwig 	 * For some hardware we might need more, eventually we should ask the
683a060b562SChristoph Hellwig 	 * HCA driver for a multiplier here.
684a060b562SChristoph Hellwig 	 */
685a060b562SChristoph Hellwig 	factor = 1;
686a060b562SChristoph Hellwig 
687a060b562SChristoph Hellwig 	/*
688a060b562SChristoph Hellwig 	 * If the devices needs MRs to perform RDMA READ or WRITE operations,
689a060b562SChristoph Hellwig 	 * we'll need two additional MRs for the registrations and the
690a060b562SChristoph Hellwig 	 * invalidation.
691a060b562SChristoph Hellwig 	 */
6920e353e34SChristoph Hellwig 	if (attr->create_flags & IB_QP_CREATE_SIGNATURE_EN)
6930e353e34SChristoph Hellwig 		factor += 6;	/* (inv + reg) * (data + prot + sig) */
6940e353e34SChristoph Hellwig 	else if (rdma_rw_can_use_mr(dev, attr->port_num))
695a060b562SChristoph Hellwig 		factor += 2;	/* inv + reg */
696a060b562SChristoph Hellwig 
697a060b562SChristoph Hellwig 	attr->cap.max_send_wr += factor * attr->cap.max_rdma_ctxs;
698a060b562SChristoph Hellwig 
699a060b562SChristoph Hellwig 	/*
700a060b562SChristoph Hellwig 	 * But maybe we were just too high in the sky and the device doesn't
701a060b562SChristoph Hellwig 	 * even support all we need, and we'll have to live with what we get..
702a060b562SChristoph Hellwig 	 */
703a060b562SChristoph Hellwig 	attr->cap.max_send_wr =
704a060b562SChristoph Hellwig 		min_t(u32, attr->cap.max_send_wr, dev->attrs.max_qp_wr);
705a060b562SChristoph Hellwig }
706a060b562SChristoph Hellwig 
707a060b562SChristoph Hellwig int rdma_rw_init_mrs(struct ib_qp *qp, struct ib_qp_init_attr *attr)
708a060b562SChristoph Hellwig {
709a060b562SChristoph Hellwig 	struct ib_device *dev = qp->pd->device;
7100e353e34SChristoph Hellwig 	u32 nr_mrs = 0, nr_sig_mrs = 0;
711a060b562SChristoph Hellwig 	int ret = 0;
712a060b562SChristoph Hellwig 
7130e353e34SChristoph Hellwig 	if (attr->create_flags & IB_QP_CREATE_SIGNATURE_EN) {
7140e353e34SChristoph Hellwig 		nr_sig_mrs = attr->cap.max_rdma_ctxs;
7150e353e34SChristoph Hellwig 		nr_mrs = attr->cap.max_rdma_ctxs * 2;
7160e353e34SChristoph Hellwig 	} else if (rdma_rw_can_use_mr(dev, attr->port_num)) {
7170e353e34SChristoph Hellwig 		nr_mrs = attr->cap.max_rdma_ctxs;
718a060b562SChristoph Hellwig 	}
719a060b562SChristoph Hellwig 
7200e353e34SChristoph Hellwig 	if (nr_mrs) {
7210e353e34SChristoph Hellwig 		ret = ib_mr_pool_init(qp, &qp->rdma_mrs, nr_mrs,
7220e353e34SChristoph Hellwig 				IB_MR_TYPE_MEM_REG,
7230e353e34SChristoph Hellwig 				rdma_rw_fr_page_list_len(dev));
7240e353e34SChristoph Hellwig 		if (ret) {
7250e353e34SChristoph Hellwig 			pr_err("%s: failed to allocated %d MRs\n",
7260e353e34SChristoph Hellwig 				__func__, nr_mrs);
7270e353e34SChristoph Hellwig 			return ret;
7280e353e34SChristoph Hellwig 		}
7290e353e34SChristoph Hellwig 	}
7300e353e34SChristoph Hellwig 
7310e353e34SChristoph Hellwig 	if (nr_sig_mrs) {
7320e353e34SChristoph Hellwig 		ret = ib_mr_pool_init(qp, &qp->sig_mrs, nr_sig_mrs,
7330e353e34SChristoph Hellwig 				IB_MR_TYPE_SIGNATURE, 2);
7340e353e34SChristoph Hellwig 		if (ret) {
7350e353e34SChristoph Hellwig 			pr_err("%s: failed to allocated %d SIG MRs\n",
7360e353e34SChristoph Hellwig 				__func__, nr_mrs);
7370e353e34SChristoph Hellwig 			goto out_free_rdma_mrs;
7380e353e34SChristoph Hellwig 		}
7390e353e34SChristoph Hellwig 	}
7400e353e34SChristoph Hellwig 
7410e353e34SChristoph Hellwig 	return 0;
7420e353e34SChristoph Hellwig 
7430e353e34SChristoph Hellwig out_free_rdma_mrs:
7440e353e34SChristoph Hellwig 	ib_mr_pool_destroy(qp, &qp->rdma_mrs);
745a060b562SChristoph Hellwig 	return ret;
746a060b562SChristoph Hellwig }
747a060b562SChristoph Hellwig 
748a060b562SChristoph Hellwig void rdma_rw_cleanup_mrs(struct ib_qp *qp)
749a060b562SChristoph Hellwig {
7500e353e34SChristoph Hellwig 	ib_mr_pool_destroy(qp, &qp->sig_mrs);
751a060b562SChristoph Hellwig 	ib_mr_pool_destroy(qp, &qp->rdma_mrs);
752a060b562SChristoph Hellwig }
753