1a060b562SChristoph Hellwig /* 2a060b562SChristoph Hellwig * Copyright (c) 2016 HGST, a Western Digital Company. 3a060b562SChristoph Hellwig * 4a060b562SChristoph Hellwig * This program is free software; you can redistribute it and/or modify it 5a060b562SChristoph Hellwig * under the terms and conditions of the GNU General Public License, 6a060b562SChristoph Hellwig * version 2, as published by the Free Software Foundation. 7a060b562SChristoph Hellwig * 8a060b562SChristoph Hellwig * This program is distributed in the hope it will be useful, but WITHOUT 9a060b562SChristoph Hellwig * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 10a060b562SChristoph Hellwig * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License for 11a060b562SChristoph Hellwig * more details. 12a060b562SChristoph Hellwig */ 13a060b562SChristoph Hellwig #include <linux/moduleparam.h> 14a060b562SChristoph Hellwig #include <linux/slab.h> 15a060b562SChristoph Hellwig #include <rdma/mr_pool.h> 16a060b562SChristoph Hellwig #include <rdma/rw.h> 17a060b562SChristoph Hellwig 18a060b562SChristoph Hellwig enum { 19a060b562SChristoph Hellwig RDMA_RW_SINGLE_WR, 20a060b562SChristoph Hellwig RDMA_RW_MULTI_WR, 21a060b562SChristoph Hellwig RDMA_RW_MR, 220e353e34SChristoph Hellwig RDMA_RW_SIG_MR, 23a060b562SChristoph Hellwig }; 24a060b562SChristoph Hellwig 25a060b562SChristoph Hellwig static bool rdma_rw_force_mr; 26a060b562SChristoph Hellwig module_param_named(force_mr, rdma_rw_force_mr, bool, 0); 27a060b562SChristoph Hellwig MODULE_PARM_DESC(force_mr, "Force usage of MRs for RDMA READ/WRITE operations"); 28a060b562SChristoph Hellwig 29a060b562SChristoph Hellwig /* 30a060b562SChristoph Hellwig * Check if the device might use memory registration. This is currently only 31a060b562SChristoph Hellwig * true for iWarp devices. In the future we can hopefully fine tune this based 32a060b562SChristoph Hellwig * on HCA driver input. 33a060b562SChristoph Hellwig */ 34a060b562SChristoph Hellwig static inline bool rdma_rw_can_use_mr(struct ib_device *dev, u8 port_num) 35a060b562SChristoph Hellwig { 36a060b562SChristoph Hellwig if (rdma_protocol_iwarp(dev, port_num)) 37a060b562SChristoph Hellwig return true; 38a060b562SChristoph Hellwig if (unlikely(rdma_rw_force_mr)) 39a060b562SChristoph Hellwig return true; 40a060b562SChristoph Hellwig return false; 41a060b562SChristoph Hellwig } 42a060b562SChristoph Hellwig 43a060b562SChristoph Hellwig /* 44a060b562SChristoph Hellwig * Check if the device will use memory registration for this RW operation. 45a060b562SChristoph Hellwig * We currently always use memory registrations for iWarp RDMA READs, and 46a060b562SChristoph Hellwig * have a debug option to force usage of MRs. 47a060b562SChristoph Hellwig * 48a060b562SChristoph Hellwig * XXX: In the future we can hopefully fine tune this based on HCA driver 49a060b562SChristoph Hellwig * input. 50a060b562SChristoph Hellwig */ 51a060b562SChristoph Hellwig static inline bool rdma_rw_io_needs_mr(struct ib_device *dev, u8 port_num, 52a060b562SChristoph Hellwig enum dma_data_direction dir, int dma_nents) 53a060b562SChristoph Hellwig { 54a060b562SChristoph Hellwig if (rdma_protocol_iwarp(dev, port_num) && dir == DMA_FROM_DEVICE) 55a060b562SChristoph Hellwig return true; 56a060b562SChristoph Hellwig if (unlikely(rdma_rw_force_mr)) 57a060b562SChristoph Hellwig return true; 58a060b562SChristoph Hellwig return false; 59a060b562SChristoph Hellwig } 60a060b562SChristoph Hellwig 61a060b562SChristoph Hellwig static inline u32 rdma_rw_max_sge(struct ib_device *dev, 62a060b562SChristoph Hellwig enum dma_data_direction dir) 63a060b562SChristoph Hellwig { 64a060b562SChristoph Hellwig return dir == DMA_TO_DEVICE ? 65a060b562SChristoph Hellwig dev->attrs.max_sge : dev->attrs.max_sge_rd; 66a060b562SChristoph Hellwig } 67a060b562SChristoph Hellwig 68a060b562SChristoph Hellwig static inline u32 rdma_rw_fr_page_list_len(struct ib_device *dev) 69a060b562SChristoph Hellwig { 70a060b562SChristoph Hellwig /* arbitrary limit to avoid allocating gigantic resources */ 71a060b562SChristoph Hellwig return min_t(u32, dev->attrs.max_fast_reg_page_list_len, 256); 72a060b562SChristoph Hellwig } 73a060b562SChristoph Hellwig 74a060b562SChristoph Hellwig static int rdma_rw_init_one_mr(struct ib_qp *qp, u8 port_num, 75a060b562SChristoph Hellwig struct rdma_rw_reg_ctx *reg, struct scatterlist *sg, 76a060b562SChristoph Hellwig u32 sg_cnt, u32 offset) 77a060b562SChristoph Hellwig { 78a060b562SChristoph Hellwig u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device); 79a060b562SChristoph Hellwig u32 nents = min(sg_cnt, pages_per_mr); 80a060b562SChristoph Hellwig int count = 0, ret; 81a060b562SChristoph Hellwig 82a060b562SChristoph Hellwig reg->mr = ib_mr_pool_get(qp, &qp->rdma_mrs); 83a060b562SChristoph Hellwig if (!reg->mr) 84a060b562SChristoph Hellwig return -EAGAIN; 85a060b562SChristoph Hellwig 86a060b562SChristoph Hellwig if (reg->mr->need_inval) { 87a060b562SChristoph Hellwig reg->inv_wr.opcode = IB_WR_LOCAL_INV; 88a060b562SChristoph Hellwig reg->inv_wr.ex.invalidate_rkey = reg->mr->lkey; 89a060b562SChristoph Hellwig reg->inv_wr.next = ®->reg_wr.wr; 90a060b562SChristoph Hellwig count++; 91a060b562SChristoph Hellwig } else { 92a060b562SChristoph Hellwig reg->inv_wr.next = NULL; 93a060b562SChristoph Hellwig } 94a060b562SChristoph Hellwig 95a060b562SChristoph Hellwig ret = ib_map_mr_sg(reg->mr, sg, nents, offset, PAGE_SIZE); 96a060b562SChristoph Hellwig if (ret < nents) { 97a060b562SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, reg->mr); 98a060b562SChristoph Hellwig return -EINVAL; 99a060b562SChristoph Hellwig } 100a060b562SChristoph Hellwig 101a060b562SChristoph Hellwig reg->reg_wr.wr.opcode = IB_WR_REG_MR; 102a060b562SChristoph Hellwig reg->reg_wr.mr = reg->mr; 103a060b562SChristoph Hellwig reg->reg_wr.access = IB_ACCESS_LOCAL_WRITE; 104a060b562SChristoph Hellwig if (rdma_protocol_iwarp(qp->device, port_num)) 105a060b562SChristoph Hellwig reg->reg_wr.access |= IB_ACCESS_REMOTE_WRITE; 106a060b562SChristoph Hellwig count++; 107a060b562SChristoph Hellwig 108a060b562SChristoph Hellwig reg->sge.addr = reg->mr->iova; 109a060b562SChristoph Hellwig reg->sge.length = reg->mr->length; 110a060b562SChristoph Hellwig return count; 111a060b562SChristoph Hellwig } 112a060b562SChristoph Hellwig 113a060b562SChristoph Hellwig static int rdma_rw_init_mr_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp, 114a060b562SChristoph Hellwig u8 port_num, struct scatterlist *sg, u32 sg_cnt, u32 offset, 115a060b562SChristoph Hellwig u64 remote_addr, u32 rkey, enum dma_data_direction dir) 116a060b562SChristoph Hellwig { 117a060b562SChristoph Hellwig u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device); 118a060b562SChristoph Hellwig int i, j, ret = 0, count = 0; 119a060b562SChristoph Hellwig 120a060b562SChristoph Hellwig ctx->nr_ops = (sg_cnt + pages_per_mr - 1) / pages_per_mr; 121a060b562SChristoph Hellwig ctx->reg = kcalloc(ctx->nr_ops, sizeof(*ctx->reg), GFP_KERNEL); 122a060b562SChristoph Hellwig if (!ctx->reg) { 123a060b562SChristoph Hellwig ret = -ENOMEM; 124a060b562SChristoph Hellwig goto out; 125a060b562SChristoph Hellwig } 126a060b562SChristoph Hellwig 127a060b562SChristoph Hellwig for (i = 0; i < ctx->nr_ops; i++) { 128a060b562SChristoph Hellwig struct rdma_rw_reg_ctx *prev = i ? &ctx->reg[i - 1] : NULL; 129a060b562SChristoph Hellwig struct rdma_rw_reg_ctx *reg = &ctx->reg[i]; 130a060b562SChristoph Hellwig u32 nents = min(sg_cnt, pages_per_mr); 131a060b562SChristoph Hellwig 132a060b562SChristoph Hellwig ret = rdma_rw_init_one_mr(qp, port_num, reg, sg, sg_cnt, 133a060b562SChristoph Hellwig offset); 134a060b562SChristoph Hellwig if (ret < 0) 135a060b562SChristoph Hellwig goto out_free; 136a060b562SChristoph Hellwig count += ret; 137a060b562SChristoph Hellwig 138a060b562SChristoph Hellwig if (prev) { 139a060b562SChristoph Hellwig if (reg->mr->need_inval) 140a060b562SChristoph Hellwig prev->wr.wr.next = ®->inv_wr; 141a060b562SChristoph Hellwig else 142a060b562SChristoph Hellwig prev->wr.wr.next = ®->reg_wr.wr; 143a060b562SChristoph Hellwig } 144a060b562SChristoph Hellwig 145a060b562SChristoph Hellwig reg->reg_wr.wr.next = ®->wr.wr; 146a060b562SChristoph Hellwig 147a060b562SChristoph Hellwig reg->wr.wr.sg_list = ®->sge; 148a060b562SChristoph Hellwig reg->wr.wr.num_sge = 1; 149a060b562SChristoph Hellwig reg->wr.remote_addr = remote_addr; 150a060b562SChristoph Hellwig reg->wr.rkey = rkey; 151a060b562SChristoph Hellwig if (dir == DMA_TO_DEVICE) { 152a060b562SChristoph Hellwig reg->wr.wr.opcode = IB_WR_RDMA_WRITE; 153a060b562SChristoph Hellwig } else if (!rdma_cap_read_inv(qp->device, port_num)) { 154a060b562SChristoph Hellwig reg->wr.wr.opcode = IB_WR_RDMA_READ; 155a060b562SChristoph Hellwig } else { 156a060b562SChristoph Hellwig reg->wr.wr.opcode = IB_WR_RDMA_READ_WITH_INV; 157a060b562SChristoph Hellwig reg->wr.wr.ex.invalidate_rkey = reg->mr->lkey; 158a060b562SChristoph Hellwig } 159a060b562SChristoph Hellwig count++; 160a060b562SChristoph Hellwig 161a060b562SChristoph Hellwig remote_addr += reg->sge.length; 162a060b562SChristoph Hellwig sg_cnt -= nents; 163a060b562SChristoph Hellwig for (j = 0; j < nents; j++) 164a060b562SChristoph Hellwig sg = sg_next(sg); 165a060b562SChristoph Hellwig offset = 0; 166a060b562SChristoph Hellwig } 167a060b562SChristoph Hellwig 168a060b562SChristoph Hellwig ctx->type = RDMA_RW_MR; 169a060b562SChristoph Hellwig return count; 170a060b562SChristoph Hellwig 171a060b562SChristoph Hellwig out_free: 172a060b562SChristoph Hellwig while (--i >= 0) 173a060b562SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->reg[i].mr); 174a060b562SChristoph Hellwig kfree(ctx->reg); 175a060b562SChristoph Hellwig out: 176a060b562SChristoph Hellwig return ret; 177a060b562SChristoph Hellwig } 178a060b562SChristoph Hellwig 179a060b562SChristoph Hellwig static int rdma_rw_init_map_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp, 180a060b562SChristoph Hellwig struct scatterlist *sg, u32 sg_cnt, u32 offset, 181a060b562SChristoph Hellwig u64 remote_addr, u32 rkey, enum dma_data_direction dir) 182a060b562SChristoph Hellwig { 183a060b562SChristoph Hellwig struct ib_device *dev = qp->pd->device; 184a060b562SChristoph Hellwig u32 max_sge = rdma_rw_max_sge(dev, dir); 185a060b562SChristoph Hellwig struct ib_sge *sge; 186a060b562SChristoph Hellwig u32 total_len = 0, i, j; 187a060b562SChristoph Hellwig 188a060b562SChristoph Hellwig ctx->nr_ops = DIV_ROUND_UP(sg_cnt, max_sge); 189a060b562SChristoph Hellwig 190a060b562SChristoph Hellwig ctx->map.sges = sge = kcalloc(sg_cnt, sizeof(*sge), GFP_KERNEL); 191a060b562SChristoph Hellwig if (!ctx->map.sges) 192a060b562SChristoph Hellwig goto out; 193a060b562SChristoph Hellwig 194a060b562SChristoph Hellwig ctx->map.wrs = kcalloc(ctx->nr_ops, sizeof(*ctx->map.wrs), GFP_KERNEL); 195a060b562SChristoph Hellwig if (!ctx->map.wrs) 196a060b562SChristoph Hellwig goto out_free_sges; 197a060b562SChristoph Hellwig 198a060b562SChristoph Hellwig for (i = 0; i < ctx->nr_ops; i++) { 199a060b562SChristoph Hellwig struct ib_rdma_wr *rdma_wr = &ctx->map.wrs[i]; 200a060b562SChristoph Hellwig u32 nr_sge = min(sg_cnt, max_sge); 201a060b562SChristoph Hellwig 202a060b562SChristoph Hellwig if (dir == DMA_TO_DEVICE) 203a060b562SChristoph Hellwig rdma_wr->wr.opcode = IB_WR_RDMA_WRITE; 204a060b562SChristoph Hellwig else 205a060b562SChristoph Hellwig rdma_wr->wr.opcode = IB_WR_RDMA_READ; 206a060b562SChristoph Hellwig rdma_wr->remote_addr = remote_addr + total_len; 207a060b562SChristoph Hellwig rdma_wr->rkey = rkey; 208a060b562SChristoph Hellwig rdma_wr->wr.sg_list = sge; 209a060b562SChristoph Hellwig 210a060b562SChristoph Hellwig for (j = 0; j < nr_sge; j++, sg = sg_next(sg)) { 211a060b562SChristoph Hellwig rdma_wr->wr.num_sge++; 212a060b562SChristoph Hellwig 213a060b562SChristoph Hellwig sge->addr = ib_sg_dma_address(dev, sg) + offset; 214a060b562SChristoph Hellwig sge->length = ib_sg_dma_len(dev, sg) - offset; 215a060b562SChristoph Hellwig sge->lkey = qp->pd->local_dma_lkey; 216a060b562SChristoph Hellwig 217a060b562SChristoph Hellwig total_len += sge->length; 218a060b562SChristoph Hellwig sge++; 219a060b562SChristoph Hellwig sg_cnt--; 220a060b562SChristoph Hellwig offset = 0; 221a060b562SChristoph Hellwig } 222a060b562SChristoph Hellwig 223a060b562SChristoph Hellwig if (i + 1 < ctx->nr_ops) 224a060b562SChristoph Hellwig rdma_wr->wr.next = &ctx->map.wrs[i + 1].wr; 225a060b562SChristoph Hellwig } 226a060b562SChristoph Hellwig 227a060b562SChristoph Hellwig ctx->type = RDMA_RW_MULTI_WR; 228a060b562SChristoph Hellwig return ctx->nr_ops; 229a060b562SChristoph Hellwig 230a060b562SChristoph Hellwig out_free_sges: 231a060b562SChristoph Hellwig kfree(ctx->map.sges); 232a060b562SChristoph Hellwig out: 233a060b562SChristoph Hellwig return -ENOMEM; 234a060b562SChristoph Hellwig } 235a060b562SChristoph Hellwig 236a060b562SChristoph Hellwig static int rdma_rw_init_single_wr(struct rdma_rw_ctx *ctx, struct ib_qp *qp, 237a060b562SChristoph Hellwig struct scatterlist *sg, u32 offset, u64 remote_addr, u32 rkey, 238a060b562SChristoph Hellwig enum dma_data_direction dir) 239a060b562SChristoph Hellwig { 240a060b562SChristoph Hellwig struct ib_device *dev = qp->pd->device; 241a060b562SChristoph Hellwig struct ib_rdma_wr *rdma_wr = &ctx->single.wr; 242a060b562SChristoph Hellwig 243a060b562SChristoph Hellwig ctx->nr_ops = 1; 244a060b562SChristoph Hellwig 245a060b562SChristoph Hellwig ctx->single.sge.lkey = qp->pd->local_dma_lkey; 246a060b562SChristoph Hellwig ctx->single.sge.addr = ib_sg_dma_address(dev, sg) + offset; 247a060b562SChristoph Hellwig ctx->single.sge.length = ib_sg_dma_len(dev, sg) - offset; 248a060b562SChristoph Hellwig 249a060b562SChristoph Hellwig memset(rdma_wr, 0, sizeof(*rdma_wr)); 250a060b562SChristoph Hellwig if (dir == DMA_TO_DEVICE) 251a060b562SChristoph Hellwig rdma_wr->wr.opcode = IB_WR_RDMA_WRITE; 252a060b562SChristoph Hellwig else 253a060b562SChristoph Hellwig rdma_wr->wr.opcode = IB_WR_RDMA_READ; 254a060b562SChristoph Hellwig rdma_wr->wr.sg_list = &ctx->single.sge; 255a060b562SChristoph Hellwig rdma_wr->wr.num_sge = 1; 256a060b562SChristoph Hellwig rdma_wr->remote_addr = remote_addr; 257a060b562SChristoph Hellwig rdma_wr->rkey = rkey; 258a060b562SChristoph Hellwig 259a060b562SChristoph Hellwig ctx->type = RDMA_RW_SINGLE_WR; 260a060b562SChristoph Hellwig return 1; 261a060b562SChristoph Hellwig } 262a060b562SChristoph Hellwig 263a060b562SChristoph Hellwig /** 264a060b562SChristoph Hellwig * rdma_rw_ctx_init - initialize a RDMA READ/WRITE context 265a060b562SChristoph Hellwig * @ctx: context to initialize 266a060b562SChristoph Hellwig * @qp: queue pair to operate on 267a060b562SChristoph Hellwig * @port_num: port num to which the connection is bound 268a060b562SChristoph Hellwig * @sg: scatterlist to READ/WRITE from/to 269a060b562SChristoph Hellwig * @sg_cnt: number of entries in @sg 270a060b562SChristoph Hellwig * @sg_offset: current byte offset into @sg 271a060b562SChristoph Hellwig * @remote_addr:remote address to read/write (relative to @rkey) 272a060b562SChristoph Hellwig * @rkey: remote key to operate on 273a060b562SChristoph Hellwig * @dir: %DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ 274a060b562SChristoph Hellwig * 275a060b562SChristoph Hellwig * Returns the number of WQEs that will be needed on the workqueue if 276a060b562SChristoph Hellwig * successful, or a negative error code. 277a060b562SChristoph Hellwig */ 278a060b562SChristoph Hellwig int rdma_rw_ctx_init(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num, 279a060b562SChristoph Hellwig struct scatterlist *sg, u32 sg_cnt, u32 sg_offset, 280a060b562SChristoph Hellwig u64 remote_addr, u32 rkey, enum dma_data_direction dir) 281a060b562SChristoph Hellwig { 282a060b562SChristoph Hellwig struct ib_device *dev = qp->pd->device; 283a060b562SChristoph Hellwig int ret; 284a060b562SChristoph Hellwig 285a060b562SChristoph Hellwig ret = ib_dma_map_sg(dev, sg, sg_cnt, dir); 286a060b562SChristoph Hellwig if (!ret) 287a060b562SChristoph Hellwig return -ENOMEM; 288a060b562SChristoph Hellwig sg_cnt = ret; 289a060b562SChristoph Hellwig 290a060b562SChristoph Hellwig /* 291a060b562SChristoph Hellwig * Skip to the S/G entry that sg_offset falls into: 292a060b562SChristoph Hellwig */ 293a060b562SChristoph Hellwig for (;;) { 294a060b562SChristoph Hellwig u32 len = ib_sg_dma_len(dev, sg); 295a060b562SChristoph Hellwig 296a060b562SChristoph Hellwig if (sg_offset < len) 297a060b562SChristoph Hellwig break; 298a060b562SChristoph Hellwig 299a060b562SChristoph Hellwig sg = sg_next(sg); 300a060b562SChristoph Hellwig sg_offset -= len; 301a060b562SChristoph Hellwig sg_cnt--; 302a060b562SChristoph Hellwig } 303a060b562SChristoph Hellwig 304a060b562SChristoph Hellwig ret = -EIO; 305a060b562SChristoph Hellwig if (WARN_ON_ONCE(sg_cnt == 0)) 306a060b562SChristoph Hellwig goto out_unmap_sg; 307a060b562SChristoph Hellwig 308a060b562SChristoph Hellwig if (rdma_rw_io_needs_mr(qp->device, port_num, dir, sg_cnt)) { 309a060b562SChristoph Hellwig ret = rdma_rw_init_mr_wrs(ctx, qp, port_num, sg, sg_cnt, 310a060b562SChristoph Hellwig sg_offset, remote_addr, rkey, dir); 311a060b562SChristoph Hellwig } else if (sg_cnt > 1) { 312a060b562SChristoph Hellwig ret = rdma_rw_init_map_wrs(ctx, qp, sg, sg_cnt, sg_offset, 313a060b562SChristoph Hellwig remote_addr, rkey, dir); 314a060b562SChristoph Hellwig } else { 315a060b562SChristoph Hellwig ret = rdma_rw_init_single_wr(ctx, qp, sg, sg_offset, 316a060b562SChristoph Hellwig remote_addr, rkey, dir); 317a060b562SChristoph Hellwig } 318a060b562SChristoph Hellwig 319a060b562SChristoph Hellwig if (ret < 0) 320a060b562SChristoph Hellwig goto out_unmap_sg; 321a060b562SChristoph Hellwig return ret; 322a060b562SChristoph Hellwig 323a060b562SChristoph Hellwig out_unmap_sg: 324a060b562SChristoph Hellwig ib_dma_unmap_sg(dev, sg, sg_cnt, dir); 325a060b562SChristoph Hellwig return ret; 326a060b562SChristoph Hellwig } 327a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_init); 328a060b562SChristoph Hellwig 3290e353e34SChristoph Hellwig /** 3300e353e34SChristoph Hellwig * rdma_rw_ctx_signature init - initialize a RW context with signature offload 3310e353e34SChristoph Hellwig * @ctx: context to initialize 3320e353e34SChristoph Hellwig * @qp: queue pair to operate on 3330e353e34SChristoph Hellwig * @port_num: port num to which the connection is bound 3340e353e34SChristoph Hellwig * @sg: scatterlist to READ/WRITE from/to 3350e353e34SChristoph Hellwig * @sg_cnt: number of entries in @sg 3360e353e34SChristoph Hellwig * @prot_sg: scatterlist to READ/WRITE protection information from/to 3370e353e34SChristoph Hellwig * @prot_sg_cnt: number of entries in @prot_sg 3380e353e34SChristoph Hellwig * @sig_attrs: signature offloading algorithms 3390e353e34SChristoph Hellwig * @remote_addr:remote address to read/write (relative to @rkey) 3400e353e34SChristoph Hellwig * @rkey: remote key to operate on 3410e353e34SChristoph Hellwig * @dir: %DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ 3420e353e34SChristoph Hellwig * 3430e353e34SChristoph Hellwig * Returns the number of WQEs that will be needed on the workqueue if 3440e353e34SChristoph Hellwig * successful, or a negative error code. 3450e353e34SChristoph Hellwig */ 3460e353e34SChristoph Hellwig int rdma_rw_ctx_signature_init(struct rdma_rw_ctx *ctx, struct ib_qp *qp, 3470e353e34SChristoph Hellwig u8 port_num, struct scatterlist *sg, u32 sg_cnt, 3480e353e34SChristoph Hellwig struct scatterlist *prot_sg, u32 prot_sg_cnt, 3490e353e34SChristoph Hellwig struct ib_sig_attrs *sig_attrs, 3500e353e34SChristoph Hellwig u64 remote_addr, u32 rkey, enum dma_data_direction dir) 3510e353e34SChristoph Hellwig { 3520e353e34SChristoph Hellwig struct ib_device *dev = qp->pd->device; 3530e353e34SChristoph Hellwig u32 pages_per_mr = rdma_rw_fr_page_list_len(qp->pd->device); 3540e353e34SChristoph Hellwig struct ib_rdma_wr *rdma_wr; 3550e353e34SChristoph Hellwig struct ib_send_wr *prev_wr = NULL; 3560e353e34SChristoph Hellwig int count = 0, ret; 3570e353e34SChristoph Hellwig 3580e353e34SChristoph Hellwig if (sg_cnt > pages_per_mr || prot_sg_cnt > pages_per_mr) { 3590e353e34SChristoph Hellwig pr_err("SG count too large\n"); 3600e353e34SChristoph Hellwig return -EINVAL; 3610e353e34SChristoph Hellwig } 3620e353e34SChristoph Hellwig 3630e353e34SChristoph Hellwig ret = ib_dma_map_sg(dev, sg, sg_cnt, dir); 3640e353e34SChristoph Hellwig if (!ret) 3650e353e34SChristoph Hellwig return -ENOMEM; 3660e353e34SChristoph Hellwig sg_cnt = ret; 3670e353e34SChristoph Hellwig 3680e353e34SChristoph Hellwig ret = ib_dma_map_sg(dev, prot_sg, prot_sg_cnt, dir); 3690e353e34SChristoph Hellwig if (!ret) { 3700e353e34SChristoph Hellwig ret = -ENOMEM; 3710e353e34SChristoph Hellwig goto out_unmap_sg; 3720e353e34SChristoph Hellwig } 3730e353e34SChristoph Hellwig prot_sg_cnt = ret; 3740e353e34SChristoph Hellwig 3750e353e34SChristoph Hellwig ctx->type = RDMA_RW_SIG_MR; 3760e353e34SChristoph Hellwig ctx->nr_ops = 1; 3770e353e34SChristoph Hellwig ctx->sig = kcalloc(1, sizeof(*ctx->sig), GFP_KERNEL); 3780e353e34SChristoph Hellwig if (!ctx->sig) { 3790e353e34SChristoph Hellwig ret = -ENOMEM; 3800e353e34SChristoph Hellwig goto out_unmap_prot_sg; 3810e353e34SChristoph Hellwig } 3820e353e34SChristoph Hellwig 3830e353e34SChristoph Hellwig ret = rdma_rw_init_one_mr(qp, port_num, &ctx->sig->data, sg, sg_cnt, 0); 3840e353e34SChristoph Hellwig if (ret < 0) 3850e353e34SChristoph Hellwig goto out_free_ctx; 3860e353e34SChristoph Hellwig count += ret; 3870e353e34SChristoph Hellwig prev_wr = &ctx->sig->data.reg_wr.wr; 3880e353e34SChristoph Hellwig 3890e353e34SChristoph Hellwig if (prot_sg_cnt) { 3900e353e34SChristoph Hellwig ret = rdma_rw_init_one_mr(qp, port_num, &ctx->sig->prot, 3910e353e34SChristoph Hellwig prot_sg, prot_sg_cnt, 0); 3920e353e34SChristoph Hellwig if (ret < 0) 3930e353e34SChristoph Hellwig goto out_destroy_data_mr; 3940e353e34SChristoph Hellwig count += ret; 3950e353e34SChristoph Hellwig 3960e353e34SChristoph Hellwig if (ctx->sig->prot.inv_wr.next) 3970e353e34SChristoph Hellwig prev_wr->next = &ctx->sig->prot.inv_wr; 3980e353e34SChristoph Hellwig else 3990e353e34SChristoph Hellwig prev_wr->next = &ctx->sig->prot.reg_wr.wr; 4000e353e34SChristoph Hellwig prev_wr = &ctx->sig->prot.reg_wr.wr; 4010e353e34SChristoph Hellwig } else { 4020e353e34SChristoph Hellwig ctx->sig->prot.mr = NULL; 4030e353e34SChristoph Hellwig } 4040e353e34SChristoph Hellwig 4050e353e34SChristoph Hellwig ctx->sig->sig_mr = ib_mr_pool_get(qp, &qp->sig_mrs); 4060e353e34SChristoph Hellwig if (!ctx->sig->sig_mr) { 4070e353e34SChristoph Hellwig ret = -EAGAIN; 4080e353e34SChristoph Hellwig goto out_destroy_prot_mr; 4090e353e34SChristoph Hellwig } 4100e353e34SChristoph Hellwig 4110e353e34SChristoph Hellwig if (ctx->sig->sig_mr->need_inval) { 4120e353e34SChristoph Hellwig memset(&ctx->sig->sig_inv_wr, 0, sizeof(ctx->sig->sig_inv_wr)); 4130e353e34SChristoph Hellwig 4140e353e34SChristoph Hellwig ctx->sig->sig_inv_wr.opcode = IB_WR_LOCAL_INV; 4150e353e34SChristoph Hellwig ctx->sig->sig_inv_wr.ex.invalidate_rkey = ctx->sig->sig_mr->rkey; 4160e353e34SChristoph Hellwig 4170e353e34SChristoph Hellwig prev_wr->next = &ctx->sig->sig_inv_wr; 4180e353e34SChristoph Hellwig prev_wr = &ctx->sig->sig_inv_wr; 4190e353e34SChristoph Hellwig } 4200e353e34SChristoph Hellwig 4210e353e34SChristoph Hellwig ctx->sig->sig_wr.wr.opcode = IB_WR_REG_SIG_MR; 4220e353e34SChristoph Hellwig ctx->sig->sig_wr.wr.wr_cqe = NULL; 4230e353e34SChristoph Hellwig ctx->sig->sig_wr.wr.sg_list = &ctx->sig->data.sge; 4240e353e34SChristoph Hellwig ctx->sig->sig_wr.wr.num_sge = 1; 4250e353e34SChristoph Hellwig ctx->sig->sig_wr.access_flags = IB_ACCESS_LOCAL_WRITE; 4260e353e34SChristoph Hellwig ctx->sig->sig_wr.sig_attrs = sig_attrs; 4270e353e34SChristoph Hellwig ctx->sig->sig_wr.sig_mr = ctx->sig->sig_mr; 4280e353e34SChristoph Hellwig if (prot_sg_cnt) 4290e353e34SChristoph Hellwig ctx->sig->sig_wr.prot = &ctx->sig->prot.sge; 4300e353e34SChristoph Hellwig prev_wr->next = &ctx->sig->sig_wr.wr; 4310e353e34SChristoph Hellwig prev_wr = &ctx->sig->sig_wr.wr; 4320e353e34SChristoph Hellwig count++; 4330e353e34SChristoph Hellwig 4340e353e34SChristoph Hellwig ctx->sig->sig_sge.addr = 0; 4350e353e34SChristoph Hellwig ctx->sig->sig_sge.length = ctx->sig->data.sge.length; 4360e353e34SChristoph Hellwig if (sig_attrs->wire.sig_type != IB_SIG_TYPE_NONE) 4370e353e34SChristoph Hellwig ctx->sig->sig_sge.length += ctx->sig->prot.sge.length; 4380e353e34SChristoph Hellwig 4390e353e34SChristoph Hellwig rdma_wr = &ctx->sig->data.wr; 4400e353e34SChristoph Hellwig rdma_wr->wr.sg_list = &ctx->sig->sig_sge; 4410e353e34SChristoph Hellwig rdma_wr->wr.num_sge = 1; 4420e353e34SChristoph Hellwig rdma_wr->remote_addr = remote_addr; 4430e353e34SChristoph Hellwig rdma_wr->rkey = rkey; 4440e353e34SChristoph Hellwig if (dir == DMA_TO_DEVICE) 4450e353e34SChristoph Hellwig rdma_wr->wr.opcode = IB_WR_RDMA_WRITE; 4460e353e34SChristoph Hellwig else 4470e353e34SChristoph Hellwig rdma_wr->wr.opcode = IB_WR_RDMA_READ; 4480e353e34SChristoph Hellwig prev_wr->next = &rdma_wr->wr; 4490e353e34SChristoph Hellwig prev_wr = &rdma_wr->wr; 4500e353e34SChristoph Hellwig count++; 4510e353e34SChristoph Hellwig 4520e353e34SChristoph Hellwig return count; 4530e353e34SChristoph Hellwig 4540e353e34SChristoph Hellwig out_destroy_prot_mr: 4550e353e34SChristoph Hellwig if (prot_sg_cnt) 4560e353e34SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->prot.mr); 4570e353e34SChristoph Hellwig out_destroy_data_mr: 4580e353e34SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->data.mr); 4590e353e34SChristoph Hellwig out_free_ctx: 4600e353e34SChristoph Hellwig kfree(ctx->sig); 4610e353e34SChristoph Hellwig out_unmap_prot_sg: 4620e353e34SChristoph Hellwig ib_dma_unmap_sg(dev, prot_sg, prot_sg_cnt, dir); 4630e353e34SChristoph Hellwig out_unmap_sg: 4640e353e34SChristoph Hellwig ib_dma_unmap_sg(dev, sg, sg_cnt, dir); 4650e353e34SChristoph Hellwig return ret; 4660e353e34SChristoph Hellwig } 4670e353e34SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_signature_init); 4680e353e34SChristoph Hellwig 469a060b562SChristoph Hellwig /* 470a060b562SChristoph Hellwig * Now that we are going to post the WRs we can update the lkey and need_inval 471a060b562SChristoph Hellwig * state on the MRs. If we were doing this at init time, we would get double 472a060b562SChristoph Hellwig * or missing invalidations if a context was initialized but not actually 473a060b562SChristoph Hellwig * posted. 474a060b562SChristoph Hellwig */ 475a060b562SChristoph Hellwig static void rdma_rw_update_lkey(struct rdma_rw_reg_ctx *reg, bool need_inval) 476a060b562SChristoph Hellwig { 477a060b562SChristoph Hellwig reg->mr->need_inval = need_inval; 478a060b562SChristoph Hellwig ib_update_fast_reg_key(reg->mr, ib_inc_rkey(reg->mr->lkey)); 479a060b562SChristoph Hellwig reg->reg_wr.key = reg->mr->lkey; 480a060b562SChristoph Hellwig reg->sge.lkey = reg->mr->lkey; 481a060b562SChristoph Hellwig } 482a060b562SChristoph Hellwig 483a060b562SChristoph Hellwig /** 484a060b562SChristoph Hellwig * rdma_rw_ctx_wrs - return chain of WRs for a RDMA READ or WRITE operation 485a060b562SChristoph Hellwig * @ctx: context to operate on 486a060b562SChristoph Hellwig * @qp: queue pair to operate on 487a060b562SChristoph Hellwig * @port_num: port num to which the connection is bound 488a060b562SChristoph Hellwig * @cqe: completion queue entry for the last WR 489a060b562SChristoph Hellwig * @chain_wr: WR to append to the posted chain 490a060b562SChristoph Hellwig * 491a060b562SChristoph Hellwig * Return the WR chain for the set of RDMA READ/WRITE operations described by 492a060b562SChristoph Hellwig * @ctx, as well as any memory registration operations needed. If @chain_wr 493a060b562SChristoph Hellwig * is non-NULL the WR it points to will be appended to the chain of WRs posted. 494a060b562SChristoph Hellwig * If @chain_wr is not set @cqe must be set so that the caller gets a 495a060b562SChristoph Hellwig * completion notification. 496a060b562SChristoph Hellwig */ 497a060b562SChristoph Hellwig struct ib_send_wr *rdma_rw_ctx_wrs(struct rdma_rw_ctx *ctx, struct ib_qp *qp, 498a060b562SChristoph Hellwig u8 port_num, struct ib_cqe *cqe, struct ib_send_wr *chain_wr) 499a060b562SChristoph Hellwig { 500a060b562SChristoph Hellwig struct ib_send_wr *first_wr, *last_wr; 501a060b562SChristoph Hellwig int i; 502a060b562SChristoph Hellwig 503a060b562SChristoph Hellwig switch (ctx->type) { 5040e353e34SChristoph Hellwig case RDMA_RW_SIG_MR: 5050e353e34SChristoph Hellwig rdma_rw_update_lkey(&ctx->sig->data, true); 5060e353e34SChristoph Hellwig if (ctx->sig->prot.mr) 5070e353e34SChristoph Hellwig rdma_rw_update_lkey(&ctx->sig->prot, true); 5080e353e34SChristoph Hellwig 5090e353e34SChristoph Hellwig ctx->sig->sig_mr->need_inval = true; 5100e353e34SChristoph Hellwig ib_update_fast_reg_key(ctx->sig->sig_mr, 5110e353e34SChristoph Hellwig ib_inc_rkey(ctx->sig->sig_mr->lkey)); 5120e353e34SChristoph Hellwig ctx->sig->sig_sge.lkey = ctx->sig->sig_mr->lkey; 5130e353e34SChristoph Hellwig 5140e353e34SChristoph Hellwig if (ctx->sig->data.inv_wr.next) 5150e353e34SChristoph Hellwig first_wr = &ctx->sig->data.inv_wr; 5160e353e34SChristoph Hellwig else 5170e353e34SChristoph Hellwig first_wr = &ctx->sig->data.reg_wr.wr; 5180e353e34SChristoph Hellwig last_wr = &ctx->sig->data.wr.wr; 5190e353e34SChristoph Hellwig break; 520a060b562SChristoph Hellwig case RDMA_RW_MR: 521a060b562SChristoph Hellwig for (i = 0; i < ctx->nr_ops; i++) { 522a060b562SChristoph Hellwig rdma_rw_update_lkey(&ctx->reg[i], 523a060b562SChristoph Hellwig ctx->reg[i].wr.wr.opcode != 524a060b562SChristoph Hellwig IB_WR_RDMA_READ_WITH_INV); 525a060b562SChristoph Hellwig } 526a060b562SChristoph Hellwig 527a060b562SChristoph Hellwig if (ctx->reg[0].inv_wr.next) 528a060b562SChristoph Hellwig first_wr = &ctx->reg[0].inv_wr; 529a060b562SChristoph Hellwig else 530a060b562SChristoph Hellwig first_wr = &ctx->reg[0].reg_wr.wr; 531a060b562SChristoph Hellwig last_wr = &ctx->reg[ctx->nr_ops - 1].wr.wr; 532a060b562SChristoph Hellwig break; 533a060b562SChristoph Hellwig case RDMA_RW_MULTI_WR: 534a060b562SChristoph Hellwig first_wr = &ctx->map.wrs[0].wr; 535a060b562SChristoph Hellwig last_wr = &ctx->map.wrs[ctx->nr_ops - 1].wr; 536a060b562SChristoph Hellwig break; 537a060b562SChristoph Hellwig case RDMA_RW_SINGLE_WR: 538a060b562SChristoph Hellwig first_wr = &ctx->single.wr.wr; 539a060b562SChristoph Hellwig last_wr = &ctx->single.wr.wr; 540a060b562SChristoph Hellwig break; 541a060b562SChristoph Hellwig default: 542a060b562SChristoph Hellwig BUG(); 543a060b562SChristoph Hellwig } 544a060b562SChristoph Hellwig 545a060b562SChristoph Hellwig if (chain_wr) { 546a060b562SChristoph Hellwig last_wr->next = chain_wr; 547a060b562SChristoph Hellwig } else { 548a060b562SChristoph Hellwig last_wr->wr_cqe = cqe; 549a060b562SChristoph Hellwig last_wr->send_flags |= IB_SEND_SIGNALED; 550a060b562SChristoph Hellwig } 551a060b562SChristoph Hellwig 552a060b562SChristoph Hellwig return first_wr; 553a060b562SChristoph Hellwig } 554a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_wrs); 555a060b562SChristoph Hellwig 556a060b562SChristoph Hellwig /** 557a060b562SChristoph Hellwig * rdma_rw_ctx_post - post a RDMA READ or RDMA WRITE operation 558a060b562SChristoph Hellwig * @ctx: context to operate on 559a060b562SChristoph Hellwig * @qp: queue pair to operate on 560a060b562SChristoph Hellwig * @port_num: port num to which the connection is bound 561a060b562SChristoph Hellwig * @cqe: completion queue entry for the last WR 562a060b562SChristoph Hellwig * @chain_wr: WR to append to the posted chain 563a060b562SChristoph Hellwig * 564a060b562SChristoph Hellwig * Post the set of RDMA READ/WRITE operations described by @ctx, as well as 565a060b562SChristoph Hellwig * any memory registration operations needed. If @chain_wr is non-NULL the 566a060b562SChristoph Hellwig * WR it points to will be appended to the chain of WRs posted. If @chain_wr 567a060b562SChristoph Hellwig * is not set @cqe must be set so that the caller gets a completion 568a060b562SChristoph Hellwig * notification. 569a060b562SChristoph Hellwig */ 570a060b562SChristoph Hellwig int rdma_rw_ctx_post(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num, 571a060b562SChristoph Hellwig struct ib_cqe *cqe, struct ib_send_wr *chain_wr) 572a060b562SChristoph Hellwig { 573a060b562SChristoph Hellwig struct ib_send_wr *first_wr, *bad_wr; 574a060b562SChristoph Hellwig 575a060b562SChristoph Hellwig first_wr = rdma_rw_ctx_wrs(ctx, qp, port_num, cqe, chain_wr); 576a060b562SChristoph Hellwig return ib_post_send(qp, first_wr, &bad_wr); 577a060b562SChristoph Hellwig } 578a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_post); 579a060b562SChristoph Hellwig 580a060b562SChristoph Hellwig /** 581a060b562SChristoph Hellwig * rdma_rw_ctx_destroy - release all resources allocated by rdma_rw_ctx_init 582a060b562SChristoph Hellwig * @ctx: context to release 583a060b562SChristoph Hellwig * @qp: queue pair to operate on 584a060b562SChristoph Hellwig * @port_num: port num to which the connection is bound 585a060b562SChristoph Hellwig * @sg: scatterlist that was used for the READ/WRITE 586a060b562SChristoph Hellwig * @sg_cnt: number of entries in @sg 587a060b562SChristoph Hellwig * @dir: %DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ 588a060b562SChristoph Hellwig */ 589a060b562SChristoph Hellwig void rdma_rw_ctx_destroy(struct rdma_rw_ctx *ctx, struct ib_qp *qp, u8 port_num, 590a060b562SChristoph Hellwig struct scatterlist *sg, u32 sg_cnt, enum dma_data_direction dir) 591a060b562SChristoph Hellwig { 592a060b562SChristoph Hellwig int i; 593a060b562SChristoph Hellwig 594a060b562SChristoph Hellwig switch (ctx->type) { 595a060b562SChristoph Hellwig case RDMA_RW_MR: 596a060b562SChristoph Hellwig for (i = 0; i < ctx->nr_ops; i++) 597a060b562SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->reg[i].mr); 598a060b562SChristoph Hellwig kfree(ctx->reg); 599a060b562SChristoph Hellwig break; 600a060b562SChristoph Hellwig case RDMA_RW_MULTI_WR: 601a060b562SChristoph Hellwig kfree(ctx->map.wrs); 602a060b562SChristoph Hellwig kfree(ctx->map.sges); 603a060b562SChristoph Hellwig break; 604a060b562SChristoph Hellwig case RDMA_RW_SINGLE_WR: 605a060b562SChristoph Hellwig break; 606a060b562SChristoph Hellwig default: 607a060b562SChristoph Hellwig BUG(); 608a060b562SChristoph Hellwig break; 609a060b562SChristoph Hellwig } 610a060b562SChristoph Hellwig 611a060b562SChristoph Hellwig ib_dma_unmap_sg(qp->pd->device, sg, sg_cnt, dir); 612a060b562SChristoph Hellwig } 613a060b562SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_destroy); 614a060b562SChristoph Hellwig 6150e353e34SChristoph Hellwig /** 6160e353e34SChristoph Hellwig * rdma_rw_ctx_destroy_signature - release all resources allocated by 6170e353e34SChristoph Hellwig * rdma_rw_ctx_init_signature 6180e353e34SChristoph Hellwig * @ctx: context to release 6190e353e34SChristoph Hellwig * @qp: queue pair to operate on 6200e353e34SChristoph Hellwig * @port_num: port num to which the connection is bound 6210e353e34SChristoph Hellwig * @sg: scatterlist that was used for the READ/WRITE 6220e353e34SChristoph Hellwig * @sg_cnt: number of entries in @sg 6230e353e34SChristoph Hellwig * @prot_sg: scatterlist that was used for the READ/WRITE of the PI 6240e353e34SChristoph Hellwig * @prot_sg_cnt: number of entries in @prot_sg 6250e353e34SChristoph Hellwig * @dir: %DMA_TO_DEVICE for RDMA WRITE, %DMA_FROM_DEVICE for RDMA READ 6260e353e34SChristoph Hellwig */ 6270e353e34SChristoph Hellwig void rdma_rw_ctx_destroy_signature(struct rdma_rw_ctx *ctx, struct ib_qp *qp, 6280e353e34SChristoph Hellwig u8 port_num, struct scatterlist *sg, u32 sg_cnt, 6290e353e34SChristoph Hellwig struct scatterlist *prot_sg, u32 prot_sg_cnt, 6300e353e34SChristoph Hellwig enum dma_data_direction dir) 6310e353e34SChristoph Hellwig { 6320e353e34SChristoph Hellwig if (WARN_ON_ONCE(ctx->type != RDMA_RW_SIG_MR)) 6330e353e34SChristoph Hellwig return; 6340e353e34SChristoph Hellwig 6350e353e34SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->data.mr); 6360e353e34SChristoph Hellwig ib_dma_unmap_sg(qp->pd->device, sg, sg_cnt, dir); 6370e353e34SChristoph Hellwig 6380e353e34SChristoph Hellwig if (ctx->sig->prot.mr) { 6390e353e34SChristoph Hellwig ib_mr_pool_put(qp, &qp->rdma_mrs, ctx->sig->prot.mr); 6400e353e34SChristoph Hellwig ib_dma_unmap_sg(qp->pd->device, prot_sg, prot_sg_cnt, dir); 6410e353e34SChristoph Hellwig } 6420e353e34SChristoph Hellwig 6430e353e34SChristoph Hellwig ib_mr_pool_put(qp, &qp->sig_mrs, ctx->sig->sig_mr); 6440e353e34SChristoph Hellwig kfree(ctx->sig); 6450e353e34SChristoph Hellwig } 6460e353e34SChristoph Hellwig EXPORT_SYMBOL(rdma_rw_ctx_destroy_signature); 6470e353e34SChristoph Hellwig 648a060b562SChristoph Hellwig void rdma_rw_init_qp(struct ib_device *dev, struct ib_qp_init_attr *attr) 649a060b562SChristoph Hellwig { 650a060b562SChristoph Hellwig u32 factor; 651a060b562SChristoph Hellwig 652a060b562SChristoph Hellwig WARN_ON_ONCE(attr->port_num == 0); 653a060b562SChristoph Hellwig 654a060b562SChristoph Hellwig /* 655a060b562SChristoph Hellwig * Each context needs at least one RDMA READ or WRITE WR. 656a060b562SChristoph Hellwig * 657a060b562SChristoph Hellwig * For some hardware we might need more, eventually we should ask the 658a060b562SChristoph Hellwig * HCA driver for a multiplier here. 659a060b562SChristoph Hellwig */ 660a060b562SChristoph Hellwig factor = 1; 661a060b562SChristoph Hellwig 662a060b562SChristoph Hellwig /* 663a060b562SChristoph Hellwig * If the devices needs MRs to perform RDMA READ or WRITE operations, 664a060b562SChristoph Hellwig * we'll need two additional MRs for the registrations and the 665a060b562SChristoph Hellwig * invalidation. 666a060b562SChristoph Hellwig */ 6670e353e34SChristoph Hellwig if (attr->create_flags & IB_QP_CREATE_SIGNATURE_EN) 6680e353e34SChristoph Hellwig factor += 6; /* (inv + reg) * (data + prot + sig) */ 6690e353e34SChristoph Hellwig else if (rdma_rw_can_use_mr(dev, attr->port_num)) 670a060b562SChristoph Hellwig factor += 2; /* inv + reg */ 671a060b562SChristoph Hellwig 672a060b562SChristoph Hellwig attr->cap.max_send_wr += factor * attr->cap.max_rdma_ctxs; 673a060b562SChristoph Hellwig 674a060b562SChristoph Hellwig /* 675a060b562SChristoph Hellwig * But maybe we were just too high in the sky and the device doesn't 676a060b562SChristoph Hellwig * even support all we need, and we'll have to live with what we get.. 677a060b562SChristoph Hellwig */ 678a060b562SChristoph Hellwig attr->cap.max_send_wr = 679a060b562SChristoph Hellwig min_t(u32, attr->cap.max_send_wr, dev->attrs.max_qp_wr); 680a060b562SChristoph Hellwig } 681a060b562SChristoph Hellwig 682a060b562SChristoph Hellwig int rdma_rw_init_mrs(struct ib_qp *qp, struct ib_qp_init_attr *attr) 683a060b562SChristoph Hellwig { 684a060b562SChristoph Hellwig struct ib_device *dev = qp->pd->device; 6850e353e34SChristoph Hellwig u32 nr_mrs = 0, nr_sig_mrs = 0; 686a060b562SChristoph Hellwig int ret = 0; 687a060b562SChristoph Hellwig 6880e353e34SChristoph Hellwig if (attr->create_flags & IB_QP_CREATE_SIGNATURE_EN) { 6890e353e34SChristoph Hellwig nr_sig_mrs = attr->cap.max_rdma_ctxs; 6900e353e34SChristoph Hellwig nr_mrs = attr->cap.max_rdma_ctxs * 2; 6910e353e34SChristoph Hellwig } else if (rdma_rw_can_use_mr(dev, attr->port_num)) { 6920e353e34SChristoph Hellwig nr_mrs = attr->cap.max_rdma_ctxs; 693a060b562SChristoph Hellwig } 694a060b562SChristoph Hellwig 6950e353e34SChristoph Hellwig if (nr_mrs) { 6960e353e34SChristoph Hellwig ret = ib_mr_pool_init(qp, &qp->rdma_mrs, nr_mrs, 6970e353e34SChristoph Hellwig IB_MR_TYPE_MEM_REG, 6980e353e34SChristoph Hellwig rdma_rw_fr_page_list_len(dev)); 6990e353e34SChristoph Hellwig if (ret) { 7000e353e34SChristoph Hellwig pr_err("%s: failed to allocated %d MRs\n", 7010e353e34SChristoph Hellwig __func__, nr_mrs); 7020e353e34SChristoph Hellwig return ret; 7030e353e34SChristoph Hellwig } 7040e353e34SChristoph Hellwig } 7050e353e34SChristoph Hellwig 7060e353e34SChristoph Hellwig if (nr_sig_mrs) { 7070e353e34SChristoph Hellwig ret = ib_mr_pool_init(qp, &qp->sig_mrs, nr_sig_mrs, 7080e353e34SChristoph Hellwig IB_MR_TYPE_SIGNATURE, 2); 7090e353e34SChristoph Hellwig if (ret) { 7100e353e34SChristoph Hellwig pr_err("%s: failed to allocated %d SIG MRs\n", 7110e353e34SChristoph Hellwig __func__, nr_mrs); 7120e353e34SChristoph Hellwig goto out_free_rdma_mrs; 7130e353e34SChristoph Hellwig } 7140e353e34SChristoph Hellwig } 7150e353e34SChristoph Hellwig 7160e353e34SChristoph Hellwig return 0; 7170e353e34SChristoph Hellwig 7180e353e34SChristoph Hellwig out_free_rdma_mrs: 7190e353e34SChristoph Hellwig ib_mr_pool_destroy(qp, &qp->rdma_mrs); 720a060b562SChristoph Hellwig return ret; 721a060b562SChristoph Hellwig } 722a060b562SChristoph Hellwig 723a060b562SChristoph Hellwig void rdma_rw_cleanup_mrs(struct ib_qp *qp) 724a060b562SChristoph Hellwig { 7250e353e34SChristoph Hellwig ib_mr_pool_destroy(qp, &qp->sig_mrs); 726a060b562SChristoph Hellwig ib_mr_pool_destroy(qp, &qp->rdma_mrs); 727a060b562SChristoph Hellwig } 728