xref: /openbmc/linux/drivers/iio/dac/ad5686.h (revision d8084a04)
10357e488SStefan Popa /* SPDX-License-Identifier: GPL-2.0+ */
20357e488SStefan Popa /*
30357e488SStefan Popa  * This file is part of AD5686 DAC driver
40357e488SStefan Popa  *
50357e488SStefan Popa  * Copyright 2018 Analog Devices Inc.
60357e488SStefan Popa  */
70357e488SStefan Popa 
80357e488SStefan Popa #ifndef __DRIVERS_IIO_DAC_AD5686_H__
90357e488SStefan Popa #define __DRIVERS_IIO_DAC_AD5686_H__
100357e488SStefan Popa 
110357e488SStefan Popa #include <linux/types.h>
120357e488SStefan Popa #include <linux/cache.h>
130357e488SStefan Popa #include <linux/mutex.h>
140357e488SStefan Popa #include <linux/kernel.h>
150357e488SStefan Popa 
161dbae4c6SStefan Popa #define AD5683_DATA(x)				((x) << 4)
170357e488SStefan Popa #define AD5686_ADDR(x)				((x) << 16)
180357e488SStefan Popa #define AD5686_CMD(x)				((x) << 20)
190357e488SStefan Popa 
200357e488SStefan Popa #define AD5686_ADDR_DAC(chan)			(0x1 << (chan))
210357e488SStefan Popa #define AD5686_ADDR_ALL_DAC			0xF
220357e488SStefan Popa 
230357e488SStefan Popa #define AD5686_CMD_NOOP				0x0
240357e488SStefan Popa #define AD5686_CMD_WRITE_INPUT_N		0x1
250357e488SStefan Popa #define AD5686_CMD_UPDATE_DAC_N			0x2
260357e488SStefan Popa #define AD5686_CMD_WRITE_INPUT_N_UPDATE_N	0x3
270357e488SStefan Popa #define AD5686_CMD_POWERDOWN_DAC		0x4
280357e488SStefan Popa #define AD5686_CMD_LDAC_MASK			0x5
290357e488SStefan Popa #define AD5686_CMD_RESET			0x6
300357e488SStefan Popa #define AD5686_CMD_INTERNAL_REFER_SETUP		0x7
310357e488SStefan Popa #define AD5686_CMD_DAISY_CHAIN_ENABLE		0x8
320357e488SStefan Popa #define AD5686_CMD_READBACK_ENABLE		0x9
330357e488SStefan Popa 
340357e488SStefan Popa #define AD5686_LDAC_PWRDN_NONE			0x0
350357e488SStefan Popa #define AD5686_LDAC_PWRDN_1K			0x1
360357e488SStefan Popa #define AD5686_LDAC_PWRDN_100K			0x2
370357e488SStefan Popa #define AD5686_LDAC_PWRDN_3STATE		0x3
380357e488SStefan Popa 
39be1b24d2SStefan Popa #define AD5686_CMD_CONTROL_REG			0x4
401dbae4c6SStefan Popa #define AD5686_CMD_READBACK_ENABLE_V2		0x5
411dbae4c6SStefan Popa #define AD5683_REF_BIT_MSK			BIT(12)
42be1b24d2SStefan Popa #define AD5693_REF_BIT_MSK			BIT(12)
43be1b24d2SStefan Popa 
440357e488SStefan Popa /**
450357e488SStefan Popa  * ad5686_supported_device_ids:
460357e488SStefan Popa  */
470357e488SStefan Popa enum ad5686_supported_device_ids {
48d8084a04SStefan Popa 	ID_AD5311R,
494177381bSStefan Popa 	ID_AD5671R,
500357e488SStefan Popa 	ID_AD5672R,
514177381bSStefan Popa 	ID_AD5675R,
520357e488SStefan Popa 	ID_AD5676,
530357e488SStefan Popa 	ID_AD5676R,
541dbae4c6SStefan Popa 	ID_AD5681R,
551dbae4c6SStefan Popa 	ID_AD5682R,
561dbae4c6SStefan Popa 	ID_AD5683,
571dbae4c6SStefan Popa 	ID_AD5683R,
580357e488SStefan Popa 	ID_AD5684,
590357e488SStefan Popa 	ID_AD5684R,
600357e488SStefan Popa 	ID_AD5685R,
610357e488SStefan Popa 	ID_AD5686,
620357e488SStefan Popa 	ID_AD5686R,
63be1b24d2SStefan Popa 	ID_AD5691R,
64be1b24d2SStefan Popa 	ID_AD5692R,
65be1b24d2SStefan Popa 	ID_AD5693,
66be1b24d2SStefan Popa 	ID_AD5693R,
674177381bSStefan Popa 	ID_AD5694,
684177381bSStefan Popa 	ID_AD5694R,
694177381bSStefan Popa 	ID_AD5695R,
704177381bSStefan Popa 	ID_AD5696,
714177381bSStefan Popa 	ID_AD5696R,
720357e488SStefan Popa };
730357e488SStefan Popa 
74be1b24d2SStefan Popa enum ad5686_regmap_type {
751dbae4c6SStefan Popa 	AD5683_REGMAP,
76be1b24d2SStefan Popa 	AD5686_REGMAP,
77be1b24d2SStefan Popa 	AD5693_REGMAP
78be1b24d2SStefan Popa };
79be1b24d2SStefan Popa 
800357e488SStefan Popa struct ad5686_state;
810357e488SStefan Popa 
820357e488SStefan Popa typedef int (*ad5686_write_func)(struct ad5686_state *st,
830357e488SStefan Popa 				 u8 cmd, u8 addr, u16 val);
840357e488SStefan Popa 
850357e488SStefan Popa typedef int (*ad5686_read_func)(struct ad5686_state *st, u8 addr);
860357e488SStefan Popa 
870357e488SStefan Popa /**
880357e488SStefan Popa  * struct ad5686_chip_info - chip specific information
890357e488SStefan Popa  * @int_vref_mv:	AD5620/40/60: the internal reference voltage
900357e488SStefan Popa  * @num_channels:	number of channels
910357e488SStefan Popa  * @channel:		channel specification
92be1b24d2SStefan Popa  * @regmap_type:	register map layout variant
930357e488SStefan Popa  */
940357e488SStefan Popa 
950357e488SStefan Popa struct ad5686_chip_info {
960357e488SStefan Popa 	u16				int_vref_mv;
970357e488SStefan Popa 	unsigned int			num_channels;
980357e488SStefan Popa 	struct iio_chan_spec		*channels;
99be1b24d2SStefan Popa 	enum ad5686_regmap_type		regmap_type;
1000357e488SStefan Popa };
1010357e488SStefan Popa 
1020357e488SStefan Popa /**
1030357e488SStefan Popa  * struct ad5446_state - driver instance specific data
1040357e488SStefan Popa  * @spi:		spi_device
1050357e488SStefan Popa  * @chip_info:		chip model specific constants, available modes etc
1060357e488SStefan Popa  * @reg:		supply regulator
1070357e488SStefan Popa  * @vref_mv:		actual reference voltage used
1080357e488SStefan Popa  * @pwr_down_mask:	power down mask
1090357e488SStefan Popa  * @pwr_down_mode:	current power down mode
110be1b24d2SStefan Popa  * @use_internal_vref:	set to true if the internal reference voltage is used
1110357e488SStefan Popa  * @data:		spi transfer buffers
1120357e488SStefan Popa  */
1130357e488SStefan Popa 
1140357e488SStefan Popa struct ad5686_state {
1150357e488SStefan Popa 	struct device			*dev;
1160357e488SStefan Popa 	const struct ad5686_chip_info	*chip_info;
1170357e488SStefan Popa 	struct regulator		*reg;
1180357e488SStefan Popa 	unsigned short			vref_mv;
1190357e488SStefan Popa 	unsigned int			pwr_down_mask;
1200357e488SStefan Popa 	unsigned int			pwr_down_mode;
1210357e488SStefan Popa 	ad5686_write_func		write;
1220357e488SStefan Popa 	ad5686_read_func		read;
123be1b24d2SStefan Popa 	bool				use_internal_vref;
1240357e488SStefan Popa 
1250357e488SStefan Popa 	/*
1260357e488SStefan Popa 	 * DMA (thus cache coherency maintenance) requires the
1270357e488SStefan Popa 	 * transfer buffers to live in their own cache lines.
1280357e488SStefan Popa 	 */
1290357e488SStefan Popa 
1300357e488SStefan Popa 	union {
1310357e488SStefan Popa 		__be32 d32;
1320357e488SStefan Popa 		__be16 d16;
1330357e488SStefan Popa 		u8 d8[4];
1340357e488SStefan Popa 	} data[3] ____cacheline_aligned;
1350357e488SStefan Popa };
1360357e488SStefan Popa 
1370357e488SStefan Popa 
1380357e488SStefan Popa int ad5686_probe(struct device *dev,
1390357e488SStefan Popa 		 enum ad5686_supported_device_ids chip_type,
1400357e488SStefan Popa 		 const char *name, ad5686_write_func write,
1410357e488SStefan Popa 		 ad5686_read_func read);
1420357e488SStefan Popa 
1430357e488SStefan Popa int ad5686_remove(struct device *dev);
1440357e488SStefan Popa 
1450357e488SStefan Popa 
1460357e488SStefan Popa #endif /* __DRIVERS_IIO_DAC_AD5686_H__ */
147