xref: /openbmc/linux/drivers/i2c/busses/i2c-mt65xx.c (revision b2ed11e2)
1ce38815dSXudong Chen /*
2ce38815dSXudong Chen  * Copyright (c) 2014 MediaTek Inc.
3ce38815dSXudong Chen  * Author: Xudong Chen <xudong.chen@mediatek.com>
4ce38815dSXudong Chen  *
5ce38815dSXudong Chen  * This program is free software; you can redistribute it and/or modify
6ce38815dSXudong Chen  * it under the terms of the GNU General Public License version 2 as
7ce38815dSXudong Chen  * published by the Free Software Foundation.
8ce38815dSXudong Chen  *
9ce38815dSXudong Chen  * This program is distributed in the hope that it will be useful,
10ce38815dSXudong Chen  * but WITHOUT ANY WARRANTY; without even the implied warranty of
11ce38815dSXudong Chen  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
12ce38815dSXudong Chen  * GNU General Public License for more details.
13ce38815dSXudong Chen  */
14ce38815dSXudong Chen 
15ce38815dSXudong Chen #include <linux/clk.h>
16ce38815dSXudong Chen #include <linux/completion.h>
17ce38815dSXudong Chen #include <linux/delay.h>
18ce38815dSXudong Chen #include <linux/device.h>
19ce38815dSXudong Chen #include <linux/dma-mapping.h>
20ce38815dSXudong Chen #include <linux/err.h>
21ce38815dSXudong Chen #include <linux/errno.h>
22ce38815dSXudong Chen #include <linux/i2c.h>
23ce38815dSXudong Chen #include <linux/init.h>
24ce38815dSXudong Chen #include <linux/interrupt.h>
25ce38815dSXudong Chen #include <linux/io.h>
26ce38815dSXudong Chen #include <linux/kernel.h>
27ce38815dSXudong Chen #include <linux/mm.h>
28ce38815dSXudong Chen #include <linux/module.h>
29ce38815dSXudong Chen #include <linux/of_address.h>
30ce38815dSXudong Chen #include <linux/of_irq.h>
31ce38815dSXudong Chen #include <linux/platform_device.h>
32ce38815dSXudong Chen #include <linux/scatterlist.h>
33ce38815dSXudong Chen #include <linux/sched.h>
34ce38815dSXudong Chen #include <linux/slab.h>
35ce38815dSXudong Chen 
36b2ed11e2SEddie Huang #define I2C_RS_TRANSFER			(1 << 4)
37ce38815dSXudong Chen #define I2C_HS_NACKERR			(1 << 2)
38ce38815dSXudong Chen #define I2C_ACKERR			(1 << 1)
39ce38815dSXudong Chen #define I2C_TRANSAC_COMP		(1 << 0)
40ce38815dSXudong Chen #define I2C_TRANSAC_START		(1 << 0)
41b2ed11e2SEddie Huang #define I2C_RS_MUL_CNFG			(1 << 15)
42b2ed11e2SEddie Huang #define I2C_RS_MUL_TRIG			(1 << 14)
43ce38815dSXudong Chen #define I2C_DCM_DISABLE			0x0000
44ce38815dSXudong Chen #define I2C_IO_CONFIG_OPEN_DRAIN	0x0003
45ce38815dSXudong Chen #define I2C_IO_CONFIG_PUSH_PULL		0x0000
46ce38815dSXudong Chen #define I2C_SOFT_RST			0x0001
47ce38815dSXudong Chen #define I2C_FIFO_ADDR_CLR		0x0001
48ce38815dSXudong Chen #define I2C_DELAY_LEN			0x0002
49ce38815dSXudong Chen #define I2C_ST_START_CON		0x8001
50ce38815dSXudong Chen #define I2C_FS_START_CON		0x1800
51ce38815dSXudong Chen #define I2C_TIME_CLR_VALUE		0x0000
52ce38815dSXudong Chen #define I2C_TIME_DEFAULT_VALUE		0x0003
53ce38815dSXudong Chen #define I2C_FS_TIME_INIT_VALUE		0x1303
54ce38815dSXudong Chen #define I2C_WRRD_TRANAC_VALUE		0x0002
55ce38815dSXudong Chen #define I2C_RD_TRANAC_VALUE		0x0001
56ce38815dSXudong Chen 
57ce38815dSXudong Chen #define I2C_DMA_CON_TX			0x0000
58ce38815dSXudong Chen #define I2C_DMA_CON_RX			0x0001
59ce38815dSXudong Chen #define I2C_DMA_START_EN		0x0001
60ce38815dSXudong Chen #define I2C_DMA_INT_FLAG_NONE		0x0000
61ce38815dSXudong Chen #define I2C_DMA_CLR_FLAG		0x0000
62ce38815dSXudong Chen 
63ce38815dSXudong Chen #define I2C_DEFAULT_SPEED		100000	/* hz */
64ce38815dSXudong Chen #define MAX_FS_MODE_SPEED		400000
65ce38815dSXudong Chen #define MAX_HS_MODE_SPEED		3400000
66ce38815dSXudong Chen #define MAX_SAMPLE_CNT_DIV		8
67ce38815dSXudong Chen #define MAX_STEP_CNT_DIV		64
68ce38815dSXudong Chen #define MAX_HS_STEP_CNT_DIV		8
69ce38815dSXudong Chen 
70ce38815dSXudong Chen #define I2C_CONTROL_RS                  (0x1 << 1)
71ce38815dSXudong Chen #define I2C_CONTROL_DMA_EN              (0x1 << 2)
72ce38815dSXudong Chen #define I2C_CONTROL_CLK_EXT_EN          (0x1 << 3)
73ce38815dSXudong Chen #define I2C_CONTROL_DIR_CHANGE          (0x1 << 4)
74ce38815dSXudong Chen #define I2C_CONTROL_ACKERR_DET_EN       (0x1 << 5)
75ce38815dSXudong Chen #define I2C_CONTROL_TRANSFER_LEN_CHANGE (0x1 << 6)
76ce38815dSXudong Chen #define I2C_CONTROL_WRAPPER             (0x1 << 0)
77ce38815dSXudong Chen 
78ce38815dSXudong Chen #define I2C_DRV_NAME		"i2c-mt65xx"
79ce38815dSXudong Chen 
80ce38815dSXudong Chen enum DMA_REGS_OFFSET {
81ce38815dSXudong Chen 	OFFSET_INT_FLAG = 0x0,
82ce38815dSXudong Chen 	OFFSET_INT_EN = 0x04,
83ce38815dSXudong Chen 	OFFSET_EN = 0x08,
84ce38815dSXudong Chen 	OFFSET_CON = 0x18,
85ce38815dSXudong Chen 	OFFSET_TX_MEM_ADDR = 0x1c,
86ce38815dSXudong Chen 	OFFSET_RX_MEM_ADDR = 0x20,
87ce38815dSXudong Chen 	OFFSET_TX_LEN = 0x24,
88ce38815dSXudong Chen 	OFFSET_RX_LEN = 0x28,
89ce38815dSXudong Chen };
90ce38815dSXudong Chen 
91ce38815dSXudong Chen enum i2c_trans_st_rs {
92ce38815dSXudong Chen 	I2C_TRANS_STOP = 0,
93ce38815dSXudong Chen 	I2C_TRANS_REPEATED_START,
94ce38815dSXudong Chen };
95ce38815dSXudong Chen 
96ce38815dSXudong Chen enum mtk_trans_op {
97ce38815dSXudong Chen 	I2C_MASTER_WR = 1,
98ce38815dSXudong Chen 	I2C_MASTER_RD,
99ce38815dSXudong Chen 	I2C_MASTER_WRRD,
100ce38815dSXudong Chen };
101ce38815dSXudong Chen 
102ce38815dSXudong Chen enum I2C_REGS_OFFSET {
103ce38815dSXudong Chen 	OFFSET_DATA_PORT = 0x0,
104ce38815dSXudong Chen 	OFFSET_SLAVE_ADDR = 0x04,
105ce38815dSXudong Chen 	OFFSET_INTR_MASK = 0x08,
106ce38815dSXudong Chen 	OFFSET_INTR_STAT = 0x0c,
107ce38815dSXudong Chen 	OFFSET_CONTROL = 0x10,
108ce38815dSXudong Chen 	OFFSET_TRANSFER_LEN = 0x14,
109ce38815dSXudong Chen 	OFFSET_TRANSAC_LEN = 0x18,
110ce38815dSXudong Chen 	OFFSET_DELAY_LEN = 0x1c,
111ce38815dSXudong Chen 	OFFSET_TIMING = 0x20,
112ce38815dSXudong Chen 	OFFSET_START = 0x24,
113ce38815dSXudong Chen 	OFFSET_EXT_CONF = 0x28,
114ce38815dSXudong Chen 	OFFSET_FIFO_STAT = 0x30,
115ce38815dSXudong Chen 	OFFSET_FIFO_THRESH = 0x34,
116ce38815dSXudong Chen 	OFFSET_FIFO_ADDR_CLR = 0x38,
117ce38815dSXudong Chen 	OFFSET_IO_CONFIG = 0x40,
118ce38815dSXudong Chen 	OFFSET_RSV_DEBUG = 0x44,
119ce38815dSXudong Chen 	OFFSET_HS = 0x48,
120ce38815dSXudong Chen 	OFFSET_SOFTRESET = 0x50,
121ce38815dSXudong Chen 	OFFSET_DCM_EN = 0x54,
122ce38815dSXudong Chen 	OFFSET_PATH_DIR = 0x60,
123ce38815dSXudong Chen 	OFFSET_DEBUGSTAT = 0x64,
124ce38815dSXudong Chen 	OFFSET_DEBUGCTRL = 0x68,
125ce38815dSXudong Chen 	OFFSET_TRANSFER_LEN_AUX = 0x6c,
126ce38815dSXudong Chen };
127ce38815dSXudong Chen 
128ce38815dSXudong Chen struct mtk_i2c_compatible {
129ce38815dSXudong Chen 	const struct i2c_adapter_quirks *quirks;
130ce38815dSXudong Chen 	unsigned char pmic_i2c: 1;
131ce38815dSXudong Chen 	unsigned char dcm: 1;
132b2ed11e2SEddie Huang 	unsigned char auto_restart: 1;
133ce38815dSXudong Chen };
134ce38815dSXudong Chen 
135ce38815dSXudong Chen struct mtk_i2c {
136ce38815dSXudong Chen 	struct i2c_adapter adap;	/* i2c host adapter */
137ce38815dSXudong Chen 	struct device *dev;
138ce38815dSXudong Chen 	struct completion msg_complete;
139ce38815dSXudong Chen 
140ce38815dSXudong Chen 	/* set in i2c probe */
141ce38815dSXudong Chen 	void __iomem *base;		/* i2c base addr */
142ce38815dSXudong Chen 	void __iomem *pdmabase;		/* dma base address*/
143ce38815dSXudong Chen 	struct clk *clk_main;		/* main clock for i2c bus */
144ce38815dSXudong Chen 	struct clk *clk_dma;		/* DMA clock for i2c via DMA */
145ce38815dSXudong Chen 	struct clk *clk_pmic;		/* PMIC clock for i2c from PMIC */
146ce38815dSXudong Chen 	bool have_pmic;			/* can use i2c pins from PMIC */
147ce38815dSXudong Chen 	bool use_push_pull;		/* IO config push-pull mode */
148ce38815dSXudong Chen 
149ce38815dSXudong Chen 	u16 irq_stat;			/* interrupt status */
150ce38815dSXudong Chen 	unsigned int speed_hz;		/* The speed in transfer */
151ce38815dSXudong Chen 	enum mtk_trans_op op;
152ce38815dSXudong Chen 	u16 timing_reg;
153ce38815dSXudong Chen 	u16 high_speed_reg;
154ce38815dSXudong Chen 	const struct mtk_i2c_compatible *dev_comp;
155ce38815dSXudong Chen };
156ce38815dSXudong Chen 
157ce38815dSXudong Chen static const struct i2c_adapter_quirks mt6577_i2c_quirks = {
158ce38815dSXudong Chen 	.flags = I2C_AQ_COMB_WRITE_THEN_READ,
159ce38815dSXudong Chen 	.max_num_msgs = 1,
160ce38815dSXudong Chen 	.max_write_len = 255,
161ce38815dSXudong Chen 	.max_read_len = 255,
162ce38815dSXudong Chen 	.max_comb_1st_msg_len = 255,
163ce38815dSXudong Chen 	.max_comb_2nd_msg_len = 31,
164ce38815dSXudong Chen };
165ce38815dSXudong Chen 
166b2ed11e2SEddie Huang static const struct i2c_adapter_quirks mt8173_i2c_quirks = {
167b2ed11e2SEddie Huang 	.max_num_msgs = 65535,
168b2ed11e2SEddie Huang 	.max_write_len = 65535,
169b2ed11e2SEddie Huang 	.max_read_len = 65535,
170b2ed11e2SEddie Huang 	.max_comb_1st_msg_len = 65535,
171b2ed11e2SEddie Huang 	.max_comb_2nd_msg_len = 65535,
172b2ed11e2SEddie Huang };
173b2ed11e2SEddie Huang 
174ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6577_compat = {
175ce38815dSXudong Chen 	.quirks = &mt6577_i2c_quirks,
176ce38815dSXudong Chen 	.pmic_i2c = 0,
177ce38815dSXudong Chen 	.dcm = 1,
178b2ed11e2SEddie Huang 	.auto_restart = 0,
179ce38815dSXudong Chen };
180ce38815dSXudong Chen 
181ce38815dSXudong Chen static const struct mtk_i2c_compatible mt6589_compat = {
182ce38815dSXudong Chen 	.quirks = &mt6577_i2c_quirks,
183ce38815dSXudong Chen 	.pmic_i2c = 1,
184ce38815dSXudong Chen 	.dcm = 0,
185b2ed11e2SEddie Huang 	.auto_restart = 0,
186b2ed11e2SEddie Huang };
187b2ed11e2SEddie Huang 
188b2ed11e2SEddie Huang static const struct mtk_i2c_compatible mt8173_compat = {
189b2ed11e2SEddie Huang 	.quirks = &mt8173_i2c_quirks,
190b2ed11e2SEddie Huang 	.pmic_i2c = 0,
191b2ed11e2SEddie Huang 	.dcm = 1,
192b2ed11e2SEddie Huang 	.auto_restart = 1,
193ce38815dSXudong Chen };
194ce38815dSXudong Chen 
195ce38815dSXudong Chen static const struct of_device_id mtk_i2c_of_match[] = {
196ce38815dSXudong Chen 	{ .compatible = "mediatek,mt6577-i2c", .data = &mt6577_compat },
197ce38815dSXudong Chen 	{ .compatible = "mediatek,mt6589-i2c", .data = &mt6589_compat },
198b2ed11e2SEddie Huang 	{ .compatible = "mediatek,mt8173-i2c", .data = &mt8173_compat },
199ce38815dSXudong Chen 	{}
200ce38815dSXudong Chen };
201ce38815dSXudong Chen MODULE_DEVICE_TABLE(of, mtk_i2c_of_match);
202ce38815dSXudong Chen 
203ce38815dSXudong Chen static int mtk_i2c_clock_enable(struct mtk_i2c *i2c)
204ce38815dSXudong Chen {
205ce38815dSXudong Chen 	int ret;
206ce38815dSXudong Chen 
207ce38815dSXudong Chen 	ret = clk_prepare_enable(i2c->clk_dma);
208ce38815dSXudong Chen 	if (ret)
209ce38815dSXudong Chen 		return ret;
210ce38815dSXudong Chen 
211ce38815dSXudong Chen 	ret = clk_prepare_enable(i2c->clk_main);
212ce38815dSXudong Chen 	if (ret)
213ce38815dSXudong Chen 		goto err_main;
214ce38815dSXudong Chen 
215ce38815dSXudong Chen 	if (i2c->have_pmic) {
216ce38815dSXudong Chen 		ret = clk_prepare_enable(i2c->clk_pmic);
217ce38815dSXudong Chen 		if (ret)
218ce38815dSXudong Chen 			goto err_pmic;
219ce38815dSXudong Chen 	}
220ce38815dSXudong Chen 	return 0;
221ce38815dSXudong Chen 
222ce38815dSXudong Chen err_pmic:
223ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_main);
224ce38815dSXudong Chen err_main:
225ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_dma);
226ce38815dSXudong Chen 
227ce38815dSXudong Chen 	return ret;
228ce38815dSXudong Chen }
229ce38815dSXudong Chen 
230ce38815dSXudong Chen static void mtk_i2c_clock_disable(struct mtk_i2c *i2c)
231ce38815dSXudong Chen {
232ce38815dSXudong Chen 	if (i2c->have_pmic)
233ce38815dSXudong Chen 		clk_disable_unprepare(i2c->clk_pmic);
234ce38815dSXudong Chen 
235ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_main);
236ce38815dSXudong Chen 	clk_disable_unprepare(i2c->clk_dma);
237ce38815dSXudong Chen }
238ce38815dSXudong Chen 
239ce38815dSXudong Chen static void mtk_i2c_init_hw(struct mtk_i2c *i2c)
240ce38815dSXudong Chen {
241ce38815dSXudong Chen 	u16 control_reg;
242ce38815dSXudong Chen 
243ce38815dSXudong Chen 	writew(I2C_SOFT_RST, i2c->base + OFFSET_SOFTRESET);
244ce38815dSXudong Chen 
245ce38815dSXudong Chen 	/* Set ioconfig */
246ce38815dSXudong Chen 	if (i2c->use_push_pull)
247ce38815dSXudong Chen 		writew(I2C_IO_CONFIG_PUSH_PULL, i2c->base + OFFSET_IO_CONFIG);
248ce38815dSXudong Chen 	else
249ce38815dSXudong Chen 		writew(I2C_IO_CONFIG_OPEN_DRAIN, i2c->base + OFFSET_IO_CONFIG);
250ce38815dSXudong Chen 
251ce38815dSXudong Chen 	if (i2c->dev_comp->dcm)
252ce38815dSXudong Chen 		writew(I2C_DCM_DISABLE, i2c->base + OFFSET_DCM_EN);
253ce38815dSXudong Chen 
254ce38815dSXudong Chen 	writew(i2c->timing_reg, i2c->base + OFFSET_TIMING);
255ce38815dSXudong Chen 	writew(i2c->high_speed_reg, i2c->base + OFFSET_HS);
256ce38815dSXudong Chen 
257ce38815dSXudong Chen 	/* If use i2c pin from PMIC mt6397 side, need set PATH_DIR first */
258ce38815dSXudong Chen 	if (i2c->have_pmic)
259ce38815dSXudong Chen 		writew(I2C_CONTROL_WRAPPER, i2c->base + OFFSET_PATH_DIR);
260ce38815dSXudong Chen 
261ce38815dSXudong Chen 	control_reg = I2C_CONTROL_ACKERR_DET_EN |
262ce38815dSXudong Chen 		      I2C_CONTROL_CLK_EXT_EN | I2C_CONTROL_DMA_EN;
263ce38815dSXudong Chen 	writew(control_reg, i2c->base + OFFSET_CONTROL);
264ce38815dSXudong Chen 	writew(I2C_DELAY_LEN, i2c->base + OFFSET_DELAY_LEN);
265ce38815dSXudong Chen }
266ce38815dSXudong Chen 
267ce38815dSXudong Chen /*
268ce38815dSXudong Chen  * Calculate i2c port speed
269ce38815dSXudong Chen  *
270ce38815dSXudong Chen  * Hardware design:
271ce38815dSXudong Chen  * i2c_bus_freq = parent_clk / (clock_div * 2 * sample_cnt * step_cnt)
272ce38815dSXudong Chen  * clock_div: fixed in hardware, but may be various in different SoCs
273ce38815dSXudong Chen  *
274ce38815dSXudong Chen  * The calculation want to pick the highest bus frequency that is still
275ce38815dSXudong Chen  * less than or equal to i2c->speed_hz. The calculation try to get
276ce38815dSXudong Chen  * sample_cnt and step_cn
277ce38815dSXudong Chen  */
278ce38815dSXudong Chen static int mtk_i2c_set_speed(struct mtk_i2c *i2c, unsigned int parent_clk,
279ce38815dSXudong Chen 			     unsigned int clock_div)
280ce38815dSXudong Chen {
281ce38815dSXudong Chen 	unsigned int clk_src;
282ce38815dSXudong Chen 	unsigned int step_cnt;
283ce38815dSXudong Chen 	unsigned int sample_cnt;
284ce38815dSXudong Chen 	unsigned int max_step_cnt;
285ce38815dSXudong Chen 	unsigned int target_speed;
286ce38815dSXudong Chen 	unsigned int base_sample_cnt = MAX_SAMPLE_CNT_DIV;
287ce38815dSXudong Chen 	unsigned int base_step_cnt;
288ce38815dSXudong Chen 	unsigned int opt_div;
289ce38815dSXudong Chen 	unsigned int best_mul;
290ce38815dSXudong Chen 	unsigned int cnt_mul;
291ce38815dSXudong Chen 
292ce38815dSXudong Chen 	clk_src = parent_clk / clock_div;
293ce38815dSXudong Chen 	target_speed = i2c->speed_hz;
294ce38815dSXudong Chen 
295ce38815dSXudong Chen 	if (target_speed > MAX_HS_MODE_SPEED)
296ce38815dSXudong Chen 		target_speed = MAX_HS_MODE_SPEED;
297ce38815dSXudong Chen 
298ce38815dSXudong Chen 	if (target_speed > MAX_FS_MODE_SPEED)
299ce38815dSXudong Chen 		max_step_cnt = MAX_HS_STEP_CNT_DIV;
300ce38815dSXudong Chen 	else
301ce38815dSXudong Chen 		max_step_cnt = MAX_STEP_CNT_DIV;
302ce38815dSXudong Chen 
303ce38815dSXudong Chen 	base_step_cnt = max_step_cnt;
304ce38815dSXudong Chen 	/* Find the best combination */
305ce38815dSXudong Chen 	opt_div = DIV_ROUND_UP(clk_src >> 1, target_speed);
306ce38815dSXudong Chen 	best_mul = MAX_SAMPLE_CNT_DIV * max_step_cnt;
307ce38815dSXudong Chen 
308ce38815dSXudong Chen 	/* Search for the best pair (sample_cnt, step_cnt) with
309ce38815dSXudong Chen 	 * 0 < sample_cnt < MAX_SAMPLE_CNT_DIV
310ce38815dSXudong Chen 	 * 0 < step_cnt < max_step_cnt
311ce38815dSXudong Chen 	 * sample_cnt * step_cnt >= opt_div
312ce38815dSXudong Chen 	 * optimizing for sample_cnt * step_cnt being minimal
313ce38815dSXudong Chen 	 */
314ce38815dSXudong Chen 	for (sample_cnt = 1; sample_cnt <= MAX_SAMPLE_CNT_DIV; sample_cnt++) {
315ce38815dSXudong Chen 		step_cnt = DIV_ROUND_UP(opt_div, sample_cnt);
316ce38815dSXudong Chen 		cnt_mul = step_cnt * sample_cnt;
317ce38815dSXudong Chen 		if (step_cnt > max_step_cnt)
318ce38815dSXudong Chen 			continue;
319ce38815dSXudong Chen 
320ce38815dSXudong Chen 		if (cnt_mul < best_mul) {
321ce38815dSXudong Chen 			best_mul = cnt_mul;
322ce38815dSXudong Chen 			base_sample_cnt = sample_cnt;
323ce38815dSXudong Chen 			base_step_cnt = step_cnt;
324ce38815dSXudong Chen 			if (best_mul == opt_div)
325ce38815dSXudong Chen 				break;
326ce38815dSXudong Chen 		}
327ce38815dSXudong Chen 	}
328ce38815dSXudong Chen 
329ce38815dSXudong Chen 	sample_cnt = base_sample_cnt;
330ce38815dSXudong Chen 	step_cnt = base_step_cnt;
331ce38815dSXudong Chen 
332ce38815dSXudong Chen 	if ((clk_src / (2 * sample_cnt * step_cnt)) > target_speed) {
333ce38815dSXudong Chen 		/* In this case, hardware can't support such
334ce38815dSXudong Chen 		 * low i2c_bus_freq
335ce38815dSXudong Chen 		 */
336ce38815dSXudong Chen 		dev_dbg(i2c->dev, "Unsupported speed (%uhz)\n",	target_speed);
337ce38815dSXudong Chen 		return -EINVAL;
338ce38815dSXudong Chen 	}
339ce38815dSXudong Chen 
340ce38815dSXudong Chen 	step_cnt--;
341ce38815dSXudong Chen 	sample_cnt--;
342ce38815dSXudong Chen 
343ce38815dSXudong Chen 	if (target_speed > MAX_FS_MODE_SPEED) {
344ce38815dSXudong Chen 		/* Set the high speed mode register */
345ce38815dSXudong Chen 		i2c->timing_reg = I2C_FS_TIME_INIT_VALUE;
346ce38815dSXudong Chen 		i2c->high_speed_reg = I2C_TIME_DEFAULT_VALUE |
347ce38815dSXudong Chen 			(sample_cnt << 12) | (step_cnt << 8);
348ce38815dSXudong Chen 	} else {
349ce38815dSXudong Chen 		i2c->timing_reg = (sample_cnt << 8) | (step_cnt << 0);
350ce38815dSXudong Chen 		/* Disable the high speed transaction */
351ce38815dSXudong Chen 		i2c->high_speed_reg = I2C_TIME_CLR_VALUE;
352ce38815dSXudong Chen 	}
353ce38815dSXudong Chen 
354ce38815dSXudong Chen 	return 0;
355ce38815dSXudong Chen }
356ce38815dSXudong Chen 
357b2ed11e2SEddie Huang static int mtk_i2c_do_transfer(struct mtk_i2c *i2c, struct i2c_msg *msgs,
358b2ed11e2SEddie Huang 			       int num, int left_num)
359ce38815dSXudong Chen {
360ce38815dSXudong Chen 	u16 addr_reg;
361b2ed11e2SEddie Huang 	u16 start_reg;
362ce38815dSXudong Chen 	u16 control_reg;
363b2ed11e2SEddie Huang 	u16 restart_flag = 0;
364ce38815dSXudong Chen 	dma_addr_t rpaddr = 0;
365ce38815dSXudong Chen 	dma_addr_t wpaddr = 0;
366ce38815dSXudong Chen 	int ret;
367ce38815dSXudong Chen 
368ce38815dSXudong Chen 	i2c->irq_stat = 0;
369ce38815dSXudong Chen 
370b2ed11e2SEddie Huang 	if (i2c->dev_comp->auto_restart)
371b2ed11e2SEddie Huang 		restart_flag = I2C_RS_TRANSFER;
372b2ed11e2SEddie Huang 
373ce38815dSXudong Chen 	reinit_completion(&i2c->msg_complete);
374ce38815dSXudong Chen 
375ce38815dSXudong Chen 	control_reg = readw(i2c->base + OFFSET_CONTROL) &
376ce38815dSXudong Chen 			~(I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS);
377b2ed11e2SEddie Huang 	if ((i2c->speed_hz > 400000) || (left_num >= 1))
378ce38815dSXudong Chen 		control_reg |= I2C_CONTROL_RS;
379ce38815dSXudong Chen 
380ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_WRRD)
381ce38815dSXudong Chen 		control_reg |= I2C_CONTROL_DIR_CHANGE | I2C_CONTROL_RS;
382ce38815dSXudong Chen 
383ce38815dSXudong Chen 	writew(control_reg, i2c->base + OFFSET_CONTROL);
384ce38815dSXudong Chen 
385ce38815dSXudong Chen 	/* set start condition */
386ce38815dSXudong Chen 	if (i2c->speed_hz <= 100000)
387ce38815dSXudong Chen 		writew(I2C_ST_START_CON, i2c->base + OFFSET_EXT_CONF);
388ce38815dSXudong Chen 	else
389ce38815dSXudong Chen 		writew(I2C_FS_START_CON, i2c->base + OFFSET_EXT_CONF);
390ce38815dSXudong Chen 
391ce38815dSXudong Chen 	addr_reg = msgs->addr << 1;
392ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_RD)
393ce38815dSXudong Chen 		addr_reg |= 0x1;
394ce38815dSXudong Chen 
395ce38815dSXudong Chen 	writew(addr_reg, i2c->base + OFFSET_SLAVE_ADDR);
396ce38815dSXudong Chen 
397ce38815dSXudong Chen 	/* Clear interrupt status */
398b2ed11e2SEddie Huang 	writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR |
399b2ed11e2SEddie Huang 	       I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_STAT);
400ce38815dSXudong Chen 	writew(I2C_FIFO_ADDR_CLR, i2c->base + OFFSET_FIFO_ADDR_CLR);
401ce38815dSXudong Chen 
402ce38815dSXudong Chen 	/* Enable interrupt */
403b2ed11e2SEddie Huang 	writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR |
404b2ed11e2SEddie Huang 	       I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_MASK);
405ce38815dSXudong Chen 
406ce38815dSXudong Chen 	/* Set transfer and transaction len */
407ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_WRRD) {
408ce38815dSXudong Chen 		writew(msgs->len | ((msgs + 1)->len) << 8,
409ce38815dSXudong Chen 		       i2c->base + OFFSET_TRANSFER_LEN);
410ce38815dSXudong Chen 		writew(I2C_WRRD_TRANAC_VALUE, i2c->base + OFFSET_TRANSAC_LEN);
411ce38815dSXudong Chen 	} else {
412ce38815dSXudong Chen 		writew(msgs->len, i2c->base + OFFSET_TRANSFER_LEN);
413b2ed11e2SEddie Huang 		writew(num, i2c->base + OFFSET_TRANSAC_LEN);
414ce38815dSXudong Chen 	}
415ce38815dSXudong Chen 
416ce38815dSXudong Chen 	/* Prepare buffer data to start transfer */
417ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_RD) {
418ce38815dSXudong Chen 		writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG);
419ce38815dSXudong Chen 		writel(I2C_DMA_CON_RX, i2c->pdmabase + OFFSET_CON);
420ce38815dSXudong Chen 		rpaddr = dma_map_single(i2c->dev, msgs->buf,
421ce38815dSXudong Chen 					msgs->len, DMA_FROM_DEVICE);
422ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, rpaddr))
423ce38815dSXudong Chen 			return -ENOMEM;
424ce38815dSXudong Chen 		writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR);
425ce38815dSXudong Chen 		writel(msgs->len, i2c->pdmabase + OFFSET_RX_LEN);
426ce38815dSXudong Chen 	} else if (i2c->op == I2C_MASTER_WR) {
427ce38815dSXudong Chen 		writel(I2C_DMA_INT_FLAG_NONE, i2c->pdmabase + OFFSET_INT_FLAG);
428ce38815dSXudong Chen 		writel(I2C_DMA_CON_TX, i2c->pdmabase + OFFSET_CON);
429ce38815dSXudong Chen 		wpaddr = dma_map_single(i2c->dev, msgs->buf,
430ce38815dSXudong Chen 					msgs->len, DMA_TO_DEVICE);
431ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, wpaddr))
432ce38815dSXudong Chen 			return -ENOMEM;
433ce38815dSXudong Chen 		writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR);
434ce38815dSXudong Chen 		writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN);
435ce38815dSXudong Chen 	} else {
436ce38815dSXudong Chen 		writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_INT_FLAG);
437ce38815dSXudong Chen 		writel(I2C_DMA_CLR_FLAG, i2c->pdmabase + OFFSET_CON);
438ce38815dSXudong Chen 		wpaddr = dma_map_single(i2c->dev, msgs->buf,
439ce38815dSXudong Chen 					msgs->len, DMA_TO_DEVICE);
440ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, wpaddr))
441ce38815dSXudong Chen 			return -ENOMEM;
442ce38815dSXudong Chen 		rpaddr = dma_map_single(i2c->dev, (msgs + 1)->buf,
443ce38815dSXudong Chen 					(msgs + 1)->len,
444ce38815dSXudong Chen 					DMA_FROM_DEVICE);
445ce38815dSXudong Chen 		if (dma_mapping_error(i2c->dev, rpaddr)) {
446ce38815dSXudong Chen 			dma_unmap_single(i2c->dev, wpaddr,
447ce38815dSXudong Chen 					 msgs->len, DMA_TO_DEVICE);
448ce38815dSXudong Chen 			return -ENOMEM;
449ce38815dSXudong Chen 		}
450ce38815dSXudong Chen 		writel((u32)wpaddr, i2c->pdmabase + OFFSET_TX_MEM_ADDR);
451ce38815dSXudong Chen 		writel((u32)rpaddr, i2c->pdmabase + OFFSET_RX_MEM_ADDR);
452ce38815dSXudong Chen 		writel(msgs->len, i2c->pdmabase + OFFSET_TX_LEN);
453ce38815dSXudong Chen 		writel((msgs + 1)->len, i2c->pdmabase + OFFSET_RX_LEN);
454ce38815dSXudong Chen 	}
455ce38815dSXudong Chen 
456ce38815dSXudong Chen 	writel(I2C_DMA_START_EN, i2c->pdmabase + OFFSET_EN);
457b2ed11e2SEddie Huang 
458b2ed11e2SEddie Huang 	if (!i2c->dev_comp->auto_restart) {
459b2ed11e2SEddie Huang 		start_reg = I2C_TRANSAC_START;
460b2ed11e2SEddie Huang 	} else {
461b2ed11e2SEddie Huang 		start_reg = I2C_TRANSAC_START | I2C_RS_MUL_TRIG;
462b2ed11e2SEddie Huang 		if (left_num >= 1)
463b2ed11e2SEddie Huang 			start_reg |= I2C_RS_MUL_CNFG;
464b2ed11e2SEddie Huang 	}
465b2ed11e2SEddie Huang 	writew(start_reg, i2c->base + OFFSET_START);
466ce38815dSXudong Chen 
467ce38815dSXudong Chen 	ret = wait_for_completion_timeout(&i2c->msg_complete,
468ce38815dSXudong Chen 					  i2c->adap.timeout);
469ce38815dSXudong Chen 
470ce38815dSXudong Chen 	/* Clear interrupt mask */
471b2ed11e2SEddie Huang 	writew(~(restart_flag | I2C_HS_NACKERR | I2C_ACKERR |
472ce38815dSXudong Chen 	       I2C_TRANSAC_COMP), i2c->base + OFFSET_INTR_MASK);
473ce38815dSXudong Chen 
474ce38815dSXudong Chen 	if (i2c->op == I2C_MASTER_WR) {
475ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, wpaddr,
476ce38815dSXudong Chen 				 msgs->len, DMA_TO_DEVICE);
477ce38815dSXudong Chen 	} else if (i2c->op == I2C_MASTER_RD) {
478ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, rpaddr,
479ce38815dSXudong Chen 				 msgs->len, DMA_FROM_DEVICE);
480ce38815dSXudong Chen 	} else {
481ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, wpaddr, msgs->len,
482ce38815dSXudong Chen 				 DMA_TO_DEVICE);
483ce38815dSXudong Chen 		dma_unmap_single(i2c->dev, rpaddr, (msgs + 1)->len,
484ce38815dSXudong Chen 				 DMA_FROM_DEVICE);
485ce38815dSXudong Chen 	}
486ce38815dSXudong Chen 
487ce38815dSXudong Chen 	if (ret == 0) {
488ce38815dSXudong Chen 		dev_dbg(i2c->dev, "addr: %x, transfer timeout\n", msgs->addr);
489ce38815dSXudong Chen 		mtk_i2c_init_hw(i2c);
490ce38815dSXudong Chen 		return -ETIMEDOUT;
491ce38815dSXudong Chen 	}
492ce38815dSXudong Chen 
493ce38815dSXudong Chen 	completion_done(&i2c->msg_complete);
494ce38815dSXudong Chen 
495ce38815dSXudong Chen 	if (i2c->irq_stat & (I2C_HS_NACKERR | I2C_ACKERR)) {
496ce38815dSXudong Chen 		dev_dbg(i2c->dev, "addr: %x, transfer ACK error\n", msgs->addr);
497ce38815dSXudong Chen 		mtk_i2c_init_hw(i2c);
498ce38815dSXudong Chen 		return -ENXIO;
499ce38815dSXudong Chen 	}
500ce38815dSXudong Chen 
501ce38815dSXudong Chen 	return 0;
502ce38815dSXudong Chen }
503ce38815dSXudong Chen 
504ce38815dSXudong Chen static int mtk_i2c_transfer(struct i2c_adapter *adap,
505ce38815dSXudong Chen 			    struct i2c_msg msgs[], int num)
506ce38815dSXudong Chen {
507ce38815dSXudong Chen 	int ret;
508ce38815dSXudong Chen 	int left_num = num;
509ce38815dSXudong Chen 	struct mtk_i2c *i2c = i2c_get_adapdata(adap);
510ce38815dSXudong Chen 
511ce38815dSXudong Chen 	ret = mtk_i2c_clock_enable(i2c);
512ce38815dSXudong Chen 	if (ret)
513ce38815dSXudong Chen 		return ret;
514ce38815dSXudong Chen 
515b2ed11e2SEddie Huang 	while (left_num--) {
516ce38815dSXudong Chen 		if (!msgs->buf) {
517ce38815dSXudong Chen 			dev_dbg(i2c->dev, "data buffer is NULL.\n");
518ce38815dSXudong Chen 			ret = -EINVAL;
519ce38815dSXudong Chen 			goto err_exit;
520ce38815dSXudong Chen 		}
521ce38815dSXudong Chen 
522ce38815dSXudong Chen 		if (msgs->flags & I2C_M_RD)
523ce38815dSXudong Chen 			i2c->op = I2C_MASTER_RD;
524ce38815dSXudong Chen 		else
525ce38815dSXudong Chen 			i2c->op = I2C_MASTER_WR;
526ce38815dSXudong Chen 
527b2ed11e2SEddie Huang 		if (!i2c->dev_comp->auto_restart) {
528ce38815dSXudong Chen 			if (num > 1) {
529ce38815dSXudong Chen 				/* combined two messages into one transaction */
530ce38815dSXudong Chen 				i2c->op = I2C_MASTER_WRRD;
531ce38815dSXudong Chen 				left_num--;
532ce38815dSXudong Chen 			}
533b2ed11e2SEddie Huang 		}
534ce38815dSXudong Chen 
535ce38815dSXudong Chen 		/* always use DMA mode. */
536b2ed11e2SEddie Huang 		ret = mtk_i2c_do_transfer(i2c, msgs, num, left_num);
537ce38815dSXudong Chen 		if (ret < 0)
538ce38815dSXudong Chen 			goto err_exit;
539ce38815dSXudong Chen 
540b2ed11e2SEddie Huang 		msgs++;
541b2ed11e2SEddie Huang 	}
542ce38815dSXudong Chen 	/* the return value is number of executed messages */
543ce38815dSXudong Chen 	ret = num;
544ce38815dSXudong Chen 
545ce38815dSXudong Chen err_exit:
546ce38815dSXudong Chen 	mtk_i2c_clock_disable(i2c);
547ce38815dSXudong Chen 	return ret;
548ce38815dSXudong Chen }
549ce38815dSXudong Chen 
550ce38815dSXudong Chen static irqreturn_t mtk_i2c_irq(int irqno, void *dev_id)
551ce38815dSXudong Chen {
552ce38815dSXudong Chen 	struct mtk_i2c *i2c = dev_id;
553b2ed11e2SEddie Huang 	u16 restart_flag = 0;
554b2ed11e2SEddie Huang 
555b2ed11e2SEddie Huang 	if (i2c->dev_comp->auto_restart)
556b2ed11e2SEddie Huang 		restart_flag = I2C_RS_TRANSFER;
557ce38815dSXudong Chen 
558ce38815dSXudong Chen 	i2c->irq_stat = readw(i2c->base + OFFSET_INTR_STAT);
559b2ed11e2SEddie Huang 	writew(restart_flag | I2C_HS_NACKERR | I2C_ACKERR
560ce38815dSXudong Chen 		| I2C_TRANSAC_COMP, i2c->base + OFFSET_INTR_STAT);
561ce38815dSXudong Chen 
562ce38815dSXudong Chen 	complete(&i2c->msg_complete);
563ce38815dSXudong Chen 
564ce38815dSXudong Chen 	return IRQ_HANDLED;
565ce38815dSXudong Chen }
566ce38815dSXudong Chen 
567ce38815dSXudong Chen static u32 mtk_i2c_functionality(struct i2c_adapter *adap)
568ce38815dSXudong Chen {
569ce38815dSXudong Chen 	return I2C_FUNC_I2C | I2C_FUNC_SMBUS_EMUL;
570ce38815dSXudong Chen }
571ce38815dSXudong Chen 
572ce38815dSXudong Chen static const struct i2c_algorithm mtk_i2c_algorithm = {
573ce38815dSXudong Chen 	.master_xfer = mtk_i2c_transfer,
574ce38815dSXudong Chen 	.functionality = mtk_i2c_functionality,
575ce38815dSXudong Chen };
576ce38815dSXudong Chen 
577ce38815dSXudong Chen static int mtk_i2c_parse_dt(struct device_node *np, struct mtk_i2c *i2c,
578ce38815dSXudong Chen 			    unsigned int *clk_src_div)
579ce38815dSXudong Chen {
580ce38815dSXudong Chen 	int ret;
581ce38815dSXudong Chen 
582ce38815dSXudong Chen 	ret = of_property_read_u32(np, "clock-frequency", &i2c->speed_hz);
583ce38815dSXudong Chen 	if (ret < 0)
584ce38815dSXudong Chen 		i2c->speed_hz = I2C_DEFAULT_SPEED;
585ce38815dSXudong Chen 
586ce38815dSXudong Chen 	ret = of_property_read_u32(np, "clock-div", clk_src_div);
587ce38815dSXudong Chen 	if (ret < 0)
588ce38815dSXudong Chen 		return ret;
589ce38815dSXudong Chen 
590ce38815dSXudong Chen 	if (*clk_src_div == 0)
591ce38815dSXudong Chen 		return -EINVAL;
592ce38815dSXudong Chen 
593ce38815dSXudong Chen 	i2c->have_pmic = of_property_read_bool(np, "mediatek,have-pmic");
594ce38815dSXudong Chen 	i2c->use_push_pull =
595ce38815dSXudong Chen 		of_property_read_bool(np, "mediatek,use-push-pull");
596ce38815dSXudong Chen 
597ce38815dSXudong Chen 	return 0;
598ce38815dSXudong Chen }
599ce38815dSXudong Chen 
600ce38815dSXudong Chen static int mtk_i2c_probe(struct platform_device *pdev)
601ce38815dSXudong Chen {
602ce38815dSXudong Chen 	const struct of_device_id *of_id;
603ce38815dSXudong Chen 	int ret = 0;
604ce38815dSXudong Chen 	struct mtk_i2c *i2c;
605ce38815dSXudong Chen 	struct clk *clk;
606ce38815dSXudong Chen 	unsigned int clk_src_div;
607ce38815dSXudong Chen 	struct resource *res;
608ce38815dSXudong Chen 	int irq;
609ce38815dSXudong Chen 
610ce38815dSXudong Chen 	i2c = devm_kzalloc(&pdev->dev, sizeof(*i2c), GFP_KERNEL);
611ce38815dSXudong Chen 	if (!i2c)
612ce38815dSXudong Chen 		return -ENOMEM;
613ce38815dSXudong Chen 
614ce38815dSXudong Chen 	ret = mtk_i2c_parse_dt(pdev->dev.of_node, i2c, &clk_src_div);
615ce38815dSXudong Chen 	if (ret)
616ce38815dSXudong Chen 		return -EINVAL;
617ce38815dSXudong Chen 
618ce38815dSXudong Chen 	res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
619ce38815dSXudong Chen 	i2c->base = devm_ioremap_resource(&pdev->dev, res);
620ce38815dSXudong Chen 	if (IS_ERR(i2c->base))
621ce38815dSXudong Chen 		return PTR_ERR(i2c->base);
622ce38815dSXudong Chen 
623ce38815dSXudong Chen 	res = platform_get_resource(pdev, IORESOURCE_MEM, 1);
624ce38815dSXudong Chen 	i2c->pdmabase = devm_ioremap_resource(&pdev->dev, res);
625ce38815dSXudong Chen 	if (IS_ERR(i2c->pdmabase))
626ce38815dSXudong Chen 		return PTR_ERR(i2c->pdmabase);
627ce38815dSXudong Chen 
628ce38815dSXudong Chen 	irq = platform_get_irq(pdev, 0);
629ce38815dSXudong Chen 	if (irq <= 0)
630ce38815dSXudong Chen 		return irq;
631ce38815dSXudong Chen 
632ce38815dSXudong Chen 	init_completion(&i2c->msg_complete);
633ce38815dSXudong Chen 
634ce38815dSXudong Chen 	of_id = of_match_node(mtk_i2c_of_match, pdev->dev.of_node);
635ce38815dSXudong Chen 	if (!of_id)
636ce38815dSXudong Chen 		return -EINVAL;
637ce38815dSXudong Chen 
638ce38815dSXudong Chen 	i2c->dev_comp = of_id->data;
639ce38815dSXudong Chen 	i2c->adap.dev.of_node = pdev->dev.of_node;
640ce38815dSXudong Chen 	i2c->dev = &pdev->dev;
641ce38815dSXudong Chen 	i2c->adap.dev.parent = &pdev->dev;
642ce38815dSXudong Chen 	i2c->adap.owner = THIS_MODULE;
643ce38815dSXudong Chen 	i2c->adap.algo = &mtk_i2c_algorithm;
644ce38815dSXudong Chen 	i2c->adap.quirks = i2c->dev_comp->quirks;
645ce38815dSXudong Chen 	i2c->adap.timeout = 2 * HZ;
646ce38815dSXudong Chen 	i2c->adap.retries = 1;
647ce38815dSXudong Chen 
648ce38815dSXudong Chen 	if (i2c->have_pmic && !i2c->dev_comp->pmic_i2c)
649ce38815dSXudong Chen 		return -EINVAL;
650ce38815dSXudong Chen 
651ce38815dSXudong Chen 	i2c->clk_main = devm_clk_get(&pdev->dev, "main");
652ce38815dSXudong Chen 	if (IS_ERR(i2c->clk_main)) {
653ce38815dSXudong Chen 		dev_err(&pdev->dev, "cannot get main clock\n");
654ce38815dSXudong Chen 		return PTR_ERR(i2c->clk_main);
655ce38815dSXudong Chen 	}
656ce38815dSXudong Chen 
657ce38815dSXudong Chen 	i2c->clk_dma = devm_clk_get(&pdev->dev, "dma");
658ce38815dSXudong Chen 	if (IS_ERR(i2c->clk_dma)) {
659ce38815dSXudong Chen 		dev_err(&pdev->dev, "cannot get dma clock\n");
660ce38815dSXudong Chen 		return PTR_ERR(i2c->clk_dma);
661ce38815dSXudong Chen 	}
662ce38815dSXudong Chen 
663ce38815dSXudong Chen 	clk = i2c->clk_main;
664ce38815dSXudong Chen 	if (i2c->have_pmic) {
665ce38815dSXudong Chen 		i2c->clk_pmic = devm_clk_get(&pdev->dev, "pmic");
666ce38815dSXudong Chen 		if (IS_ERR(i2c->clk_pmic)) {
667ce38815dSXudong Chen 			dev_err(&pdev->dev, "cannot get pmic clock\n");
668ce38815dSXudong Chen 			return PTR_ERR(i2c->clk_pmic);
669ce38815dSXudong Chen 		}
670ce38815dSXudong Chen 		clk = i2c->clk_pmic;
671ce38815dSXudong Chen 	}
672ce38815dSXudong Chen 
673ce38815dSXudong Chen 	strlcpy(i2c->adap.name, I2C_DRV_NAME, sizeof(i2c->adap.name));
674ce38815dSXudong Chen 
675ce38815dSXudong Chen 	ret = mtk_i2c_set_speed(i2c, clk_get_rate(clk), clk_src_div);
676ce38815dSXudong Chen 	if (ret) {
677ce38815dSXudong Chen 		dev_err(&pdev->dev, "Failed to set the speed.\n");
678ce38815dSXudong Chen 		return -EINVAL;
679ce38815dSXudong Chen 	}
680ce38815dSXudong Chen 
681ce38815dSXudong Chen 	ret = mtk_i2c_clock_enable(i2c);
682ce38815dSXudong Chen 	if (ret) {
683ce38815dSXudong Chen 		dev_err(&pdev->dev, "clock enable failed!\n");
684ce38815dSXudong Chen 		return ret;
685ce38815dSXudong Chen 	}
686ce38815dSXudong Chen 	mtk_i2c_init_hw(i2c);
687ce38815dSXudong Chen 	mtk_i2c_clock_disable(i2c);
688ce38815dSXudong Chen 
689ce38815dSXudong Chen 	ret = devm_request_irq(&pdev->dev, irq, mtk_i2c_irq,
690ce38815dSXudong Chen 			       IRQF_TRIGGER_NONE, I2C_DRV_NAME, i2c);
691ce38815dSXudong Chen 	if (ret < 0) {
692ce38815dSXudong Chen 		dev_err(&pdev->dev,
693ce38815dSXudong Chen 			"Request I2C IRQ %d fail\n", irq);
694ce38815dSXudong Chen 		return ret;
695ce38815dSXudong Chen 	}
696ce38815dSXudong Chen 
697ce38815dSXudong Chen 	i2c_set_adapdata(&i2c->adap, i2c);
698ce38815dSXudong Chen 	ret = i2c_add_adapter(&i2c->adap);
699ce38815dSXudong Chen 	if (ret) {
700ce38815dSXudong Chen 		dev_err(&pdev->dev, "Failed to add i2c bus to i2c core\n");
701ce38815dSXudong Chen 		return ret;
702ce38815dSXudong Chen 	}
703ce38815dSXudong Chen 
704ce38815dSXudong Chen 	platform_set_drvdata(pdev, i2c);
705ce38815dSXudong Chen 
706ce38815dSXudong Chen 	return 0;
707ce38815dSXudong Chen }
708ce38815dSXudong Chen 
709ce38815dSXudong Chen static int mtk_i2c_remove(struct platform_device *pdev)
710ce38815dSXudong Chen {
711ce38815dSXudong Chen 	struct mtk_i2c *i2c = platform_get_drvdata(pdev);
712ce38815dSXudong Chen 
713ce38815dSXudong Chen 	i2c_del_adapter(&i2c->adap);
714ce38815dSXudong Chen 
715ce38815dSXudong Chen 	return 0;
716ce38815dSXudong Chen }
717ce38815dSXudong Chen 
718ce38815dSXudong Chen static struct platform_driver mtk_i2c_driver = {
719ce38815dSXudong Chen 	.probe = mtk_i2c_probe,
720ce38815dSXudong Chen 	.remove = mtk_i2c_remove,
721ce38815dSXudong Chen 	.driver = {
722ce38815dSXudong Chen 		.name = I2C_DRV_NAME,
723ce38815dSXudong Chen 		.of_match_table = of_match_ptr(mtk_i2c_of_match),
724ce38815dSXudong Chen 	},
725ce38815dSXudong Chen };
726ce38815dSXudong Chen 
727ce38815dSXudong Chen module_platform_driver(mtk_i2c_driver);
728ce38815dSXudong Chen 
729ce38815dSXudong Chen MODULE_LICENSE("GPL v2");
730ce38815dSXudong Chen MODULE_DESCRIPTION("MediaTek I2C Bus Driver");
731ce38815dSXudong Chen MODULE_AUTHOR("Xudong Chen <xudong.chen@mediatek.com>");
732