xref: /openbmc/linux/drivers/hwmon/peci/cputemp.c (revision 2b91c4a8)
1bf3608f3SIwona Winiarska // SPDX-License-Identifier: GPL-2.0-only
2bf3608f3SIwona Winiarska // Copyright (c) 2018-2021 Intel Corporation
3bf3608f3SIwona Winiarska 
4bf3608f3SIwona Winiarska #include <linux/auxiliary_bus.h>
5bf3608f3SIwona Winiarska #include <linux/bitfield.h>
6bf3608f3SIwona Winiarska #include <linux/bitops.h>
7bf3608f3SIwona Winiarska #include <linux/hwmon.h>
8bf3608f3SIwona Winiarska #include <linux/jiffies.h>
9bf3608f3SIwona Winiarska #include <linux/module.h>
10bf3608f3SIwona Winiarska #include <linux/peci.h>
11bf3608f3SIwona Winiarska #include <linux/peci-cpu.h>
12bf3608f3SIwona Winiarska #include <linux/units.h>
13bf3608f3SIwona Winiarska 
14bf3608f3SIwona Winiarska #include "common.h"
15bf3608f3SIwona Winiarska 
16bf3608f3SIwona Winiarska #define CORE_NUMS_MAX		64
17bf3608f3SIwona Winiarska 
18bf3608f3SIwona Winiarska #define BASE_CHANNEL_NUMS	5
19bf3608f3SIwona Winiarska #define CPUTEMP_CHANNEL_NUMS	(BASE_CHANNEL_NUMS + CORE_NUMS_MAX)
20bf3608f3SIwona Winiarska 
21bf3608f3SIwona Winiarska #define TEMP_TARGET_FAN_TEMP_MASK	GENMASK(15, 8)
22bf3608f3SIwona Winiarska #define TEMP_TARGET_REF_TEMP_MASK	GENMASK(23, 16)
23bf3608f3SIwona Winiarska #define TEMP_TARGET_TJ_OFFSET_MASK	GENMASK(29, 24)
24bf3608f3SIwona Winiarska 
25bf3608f3SIwona Winiarska #define DTS_MARGIN_MASK		GENMASK(15, 0)
26bf3608f3SIwona Winiarska #define PCS_MODULE_TEMP_MASK	GENMASK(15, 0)
27bf3608f3SIwona Winiarska 
28bf3608f3SIwona Winiarska struct resolved_cores_reg {
29bf3608f3SIwona Winiarska 	u8 bus;
30bf3608f3SIwona Winiarska 	u8 dev;
31bf3608f3SIwona Winiarska 	u8 func;
32bf3608f3SIwona Winiarska 	u8 offset;
33bf3608f3SIwona Winiarska };
34bf3608f3SIwona Winiarska 
35bf3608f3SIwona Winiarska struct cpu_info {
36bf3608f3SIwona Winiarska 	struct resolved_cores_reg *reg;
37bf3608f3SIwona Winiarska 	u8 min_peci_revision;
38bf3608f3SIwona Winiarska 	s32 (*thermal_margin_to_millidegree)(u16 val);
39bf3608f3SIwona Winiarska };
40bf3608f3SIwona Winiarska 
41bf3608f3SIwona Winiarska struct peci_temp_target {
42bf3608f3SIwona Winiarska 	s32 tcontrol;
43bf3608f3SIwona Winiarska 	s32 tthrottle;
44bf3608f3SIwona Winiarska 	s32 tjmax;
45bf3608f3SIwona Winiarska 	struct peci_sensor_state state;
46bf3608f3SIwona Winiarska };
47bf3608f3SIwona Winiarska 
48bf3608f3SIwona Winiarska enum peci_temp_target_type {
49bf3608f3SIwona Winiarska 	tcontrol_type,
50bf3608f3SIwona Winiarska 	tthrottle_type,
51bf3608f3SIwona Winiarska 	tjmax_type,
52bf3608f3SIwona Winiarska 	crit_hyst_type,
53bf3608f3SIwona Winiarska };
54bf3608f3SIwona Winiarska 
55bf3608f3SIwona Winiarska struct peci_cputemp {
56bf3608f3SIwona Winiarska 	struct peci_device *peci_dev;
57bf3608f3SIwona Winiarska 	struct device *dev;
58bf3608f3SIwona Winiarska 	const char *name;
59bf3608f3SIwona Winiarska 	const struct cpu_info *gen_info;
60bf3608f3SIwona Winiarska 	struct {
61bf3608f3SIwona Winiarska 		struct peci_temp_target target;
62bf3608f3SIwona Winiarska 		struct peci_sensor_data die;
63bf3608f3SIwona Winiarska 		struct peci_sensor_data dts;
64bf3608f3SIwona Winiarska 		struct peci_sensor_data core[CORE_NUMS_MAX];
65bf3608f3SIwona Winiarska 	} temp;
66bf3608f3SIwona Winiarska 	const char **coretemp_label;
67bf3608f3SIwona Winiarska 	DECLARE_BITMAP(core_mask, CORE_NUMS_MAX);
68bf3608f3SIwona Winiarska };
69bf3608f3SIwona Winiarska 
70bf3608f3SIwona Winiarska enum cputemp_channels {
71bf3608f3SIwona Winiarska 	channel_die,
72bf3608f3SIwona Winiarska 	channel_dts,
73bf3608f3SIwona Winiarska 	channel_tcontrol,
74bf3608f3SIwona Winiarska 	channel_tthrottle,
75bf3608f3SIwona Winiarska 	channel_tjmax,
76bf3608f3SIwona Winiarska 	channel_core,
77bf3608f3SIwona Winiarska };
78bf3608f3SIwona Winiarska 
79bf3608f3SIwona Winiarska static const char * const cputemp_label[BASE_CHANNEL_NUMS] = {
80bf3608f3SIwona Winiarska 	"Die",
81bf3608f3SIwona Winiarska 	"DTS",
82bf3608f3SIwona Winiarska 	"Tcontrol",
83bf3608f3SIwona Winiarska 	"Tthrottle",
84bf3608f3SIwona Winiarska 	"Tjmax",
85bf3608f3SIwona Winiarska };
86bf3608f3SIwona Winiarska 
87bf3608f3SIwona Winiarska static int update_temp_target(struct peci_cputemp *priv)
88bf3608f3SIwona Winiarska {
89bf3608f3SIwona Winiarska 	s32 tthrottle_offset, tcontrol_margin;
90bf3608f3SIwona Winiarska 	u32 pcs;
91bf3608f3SIwona Winiarska 	int ret;
92bf3608f3SIwona Winiarska 
93bf3608f3SIwona Winiarska 	if (!peci_sensor_need_update(&priv->temp.target.state))
94bf3608f3SIwona Winiarska 		return 0;
95bf3608f3SIwona Winiarska 
96bf3608f3SIwona Winiarska 	ret = peci_pcs_read(priv->peci_dev, PECI_PCS_TEMP_TARGET, 0, &pcs);
97bf3608f3SIwona Winiarska 	if (ret)
98bf3608f3SIwona Winiarska 		return ret;
99bf3608f3SIwona Winiarska 
100bf3608f3SIwona Winiarska 	priv->temp.target.tjmax =
101bf3608f3SIwona Winiarska 		FIELD_GET(TEMP_TARGET_REF_TEMP_MASK, pcs) * MILLIDEGREE_PER_DEGREE;
102bf3608f3SIwona Winiarska 
103bf3608f3SIwona Winiarska 	tcontrol_margin = FIELD_GET(TEMP_TARGET_FAN_TEMP_MASK, pcs);
104bf3608f3SIwona Winiarska 	tcontrol_margin = sign_extend32(tcontrol_margin, 7) * MILLIDEGREE_PER_DEGREE;
105bf3608f3SIwona Winiarska 	priv->temp.target.tcontrol = priv->temp.target.tjmax - tcontrol_margin;
106bf3608f3SIwona Winiarska 
107bf3608f3SIwona Winiarska 	tthrottle_offset = FIELD_GET(TEMP_TARGET_TJ_OFFSET_MASK, pcs) * MILLIDEGREE_PER_DEGREE;
108bf3608f3SIwona Winiarska 	priv->temp.target.tthrottle = priv->temp.target.tjmax - tthrottle_offset;
109bf3608f3SIwona Winiarska 
110bf3608f3SIwona Winiarska 	peci_sensor_mark_updated(&priv->temp.target.state);
111bf3608f3SIwona Winiarska 
112bf3608f3SIwona Winiarska 	return 0;
113bf3608f3SIwona Winiarska }
114bf3608f3SIwona Winiarska 
115bf3608f3SIwona Winiarska static int get_temp_target(struct peci_cputemp *priv, enum peci_temp_target_type type, long *val)
116bf3608f3SIwona Winiarska {
117bf3608f3SIwona Winiarska 	int ret;
118bf3608f3SIwona Winiarska 
119bf3608f3SIwona Winiarska 	mutex_lock(&priv->temp.target.state.lock);
120bf3608f3SIwona Winiarska 
121bf3608f3SIwona Winiarska 	ret = update_temp_target(priv);
122bf3608f3SIwona Winiarska 	if (ret)
123bf3608f3SIwona Winiarska 		goto unlock;
124bf3608f3SIwona Winiarska 
125bf3608f3SIwona Winiarska 	switch (type) {
126bf3608f3SIwona Winiarska 	case tcontrol_type:
127bf3608f3SIwona Winiarska 		*val = priv->temp.target.tcontrol;
128bf3608f3SIwona Winiarska 		break;
129bf3608f3SIwona Winiarska 	case tthrottle_type:
130bf3608f3SIwona Winiarska 		*val = priv->temp.target.tthrottle;
131bf3608f3SIwona Winiarska 		break;
132bf3608f3SIwona Winiarska 	case tjmax_type:
133bf3608f3SIwona Winiarska 		*val = priv->temp.target.tjmax;
134bf3608f3SIwona Winiarska 		break;
135bf3608f3SIwona Winiarska 	case crit_hyst_type:
136bf3608f3SIwona Winiarska 		*val = priv->temp.target.tjmax - priv->temp.target.tcontrol;
137bf3608f3SIwona Winiarska 		break;
138bf3608f3SIwona Winiarska 	default:
139bf3608f3SIwona Winiarska 		ret = -EOPNOTSUPP;
140bf3608f3SIwona Winiarska 		break;
141bf3608f3SIwona Winiarska 	}
142bf3608f3SIwona Winiarska unlock:
143bf3608f3SIwona Winiarska 	mutex_unlock(&priv->temp.target.state.lock);
144bf3608f3SIwona Winiarska 
145bf3608f3SIwona Winiarska 	return ret;
146bf3608f3SIwona Winiarska }
147bf3608f3SIwona Winiarska 
148bf3608f3SIwona Winiarska /*
149bf3608f3SIwona Winiarska  * Error codes:
150bf3608f3SIwona Winiarska  *   0x8000: General sensor error
151bf3608f3SIwona Winiarska  *   0x8001: Reserved
152bf3608f3SIwona Winiarska  *   0x8002: Underflow on reading value
153bf3608f3SIwona Winiarska  *   0x8003-0x81ff: Reserved
154bf3608f3SIwona Winiarska  */
155bf3608f3SIwona Winiarska static bool dts_valid(u16 val)
156bf3608f3SIwona Winiarska {
157bf3608f3SIwona Winiarska 	return val < 0x8000 || val > 0x81ff;
158bf3608f3SIwona Winiarska }
159bf3608f3SIwona Winiarska 
160bf3608f3SIwona Winiarska /*
161bf3608f3SIwona Winiarska  * Processors return a value of DTS reading in S10.6 fixed point format
162bf3608f3SIwona Winiarska  * (16 bits: 10-bit signed magnitude, 6-bit fraction).
163bf3608f3SIwona Winiarska  */
164bf3608f3SIwona Winiarska static s32 dts_ten_dot_six_to_millidegree(u16 val)
165bf3608f3SIwona Winiarska {
166bf3608f3SIwona Winiarska 	return sign_extend32(val, 15) * MILLIDEGREE_PER_DEGREE / 64;
167bf3608f3SIwona Winiarska }
168bf3608f3SIwona Winiarska 
169bf3608f3SIwona Winiarska /*
170bf3608f3SIwona Winiarska  * For older processors, thermal margin reading is returned in S8.8 fixed
171bf3608f3SIwona Winiarska  * point format (16 bits: 8-bit signed magnitude, 8-bit fraction).
172bf3608f3SIwona Winiarska  */
173bf3608f3SIwona Winiarska static s32 dts_eight_dot_eight_to_millidegree(u16 val)
174bf3608f3SIwona Winiarska {
175bf3608f3SIwona Winiarska 	return sign_extend32(val, 15) * MILLIDEGREE_PER_DEGREE / 256;
176bf3608f3SIwona Winiarska }
177bf3608f3SIwona Winiarska 
178bf3608f3SIwona Winiarska static int get_die_temp(struct peci_cputemp *priv, long *val)
179bf3608f3SIwona Winiarska {
180bf3608f3SIwona Winiarska 	int ret = 0;
181bf3608f3SIwona Winiarska 	long tjmax;
182bf3608f3SIwona Winiarska 	u16 temp;
183bf3608f3SIwona Winiarska 
184bf3608f3SIwona Winiarska 	mutex_lock(&priv->temp.die.state.lock);
185bf3608f3SIwona Winiarska 	if (!peci_sensor_need_update(&priv->temp.die.state))
186bf3608f3SIwona Winiarska 		goto skip_update;
187bf3608f3SIwona Winiarska 
188bf3608f3SIwona Winiarska 	ret = peci_temp_read(priv->peci_dev, &temp);
189bf3608f3SIwona Winiarska 	if (ret)
190bf3608f3SIwona Winiarska 		goto err_unlock;
191bf3608f3SIwona Winiarska 
192bf3608f3SIwona Winiarska 	if (!dts_valid(temp)) {
193bf3608f3SIwona Winiarska 		ret = -EIO;
194bf3608f3SIwona Winiarska 		goto err_unlock;
195bf3608f3SIwona Winiarska 	}
196bf3608f3SIwona Winiarska 
197bf3608f3SIwona Winiarska 	ret = get_temp_target(priv, tjmax_type, &tjmax);
198bf3608f3SIwona Winiarska 	if (ret)
199bf3608f3SIwona Winiarska 		goto err_unlock;
200bf3608f3SIwona Winiarska 
201bf3608f3SIwona Winiarska 	priv->temp.die.value = (s32)tjmax + dts_ten_dot_six_to_millidegree(temp);
202bf3608f3SIwona Winiarska 
203bf3608f3SIwona Winiarska 	peci_sensor_mark_updated(&priv->temp.die.state);
204bf3608f3SIwona Winiarska 
205bf3608f3SIwona Winiarska skip_update:
206bf3608f3SIwona Winiarska 	*val = priv->temp.die.value;
207bf3608f3SIwona Winiarska err_unlock:
208bf3608f3SIwona Winiarska 	mutex_unlock(&priv->temp.die.state.lock);
209bf3608f3SIwona Winiarska 	return ret;
210bf3608f3SIwona Winiarska }
211bf3608f3SIwona Winiarska 
212bf3608f3SIwona Winiarska static int get_dts(struct peci_cputemp *priv, long *val)
213bf3608f3SIwona Winiarska {
214bf3608f3SIwona Winiarska 	int ret = 0;
215bf3608f3SIwona Winiarska 	u16 thermal_margin;
216bf3608f3SIwona Winiarska 	long tcontrol;
217bf3608f3SIwona Winiarska 	u32 pcs;
218bf3608f3SIwona Winiarska 
219bf3608f3SIwona Winiarska 	mutex_lock(&priv->temp.dts.state.lock);
220bf3608f3SIwona Winiarska 	if (!peci_sensor_need_update(&priv->temp.dts.state))
221bf3608f3SIwona Winiarska 		goto skip_update;
222bf3608f3SIwona Winiarska 
223bf3608f3SIwona Winiarska 	ret = peci_pcs_read(priv->peci_dev, PECI_PCS_THERMAL_MARGIN, 0, &pcs);
224bf3608f3SIwona Winiarska 	if (ret)
225bf3608f3SIwona Winiarska 		goto err_unlock;
226bf3608f3SIwona Winiarska 
227bf3608f3SIwona Winiarska 	thermal_margin = FIELD_GET(DTS_MARGIN_MASK, pcs);
228bf3608f3SIwona Winiarska 	if (!dts_valid(thermal_margin)) {
229bf3608f3SIwona Winiarska 		ret = -EIO;
230bf3608f3SIwona Winiarska 		goto err_unlock;
231bf3608f3SIwona Winiarska 	}
232bf3608f3SIwona Winiarska 
233bf3608f3SIwona Winiarska 	ret = get_temp_target(priv, tcontrol_type, &tcontrol);
234bf3608f3SIwona Winiarska 	if (ret)
235bf3608f3SIwona Winiarska 		goto err_unlock;
236bf3608f3SIwona Winiarska 
237bf3608f3SIwona Winiarska 	/* Note that the tcontrol should be available before calling it */
238bf3608f3SIwona Winiarska 	priv->temp.dts.value =
239bf3608f3SIwona Winiarska 		(s32)tcontrol - priv->gen_info->thermal_margin_to_millidegree(thermal_margin);
240bf3608f3SIwona Winiarska 
241bf3608f3SIwona Winiarska 	peci_sensor_mark_updated(&priv->temp.dts.state);
242bf3608f3SIwona Winiarska 
243bf3608f3SIwona Winiarska skip_update:
244bf3608f3SIwona Winiarska 	*val = priv->temp.dts.value;
245bf3608f3SIwona Winiarska err_unlock:
246bf3608f3SIwona Winiarska 	mutex_unlock(&priv->temp.dts.state.lock);
247bf3608f3SIwona Winiarska 	return ret;
248bf3608f3SIwona Winiarska }
249bf3608f3SIwona Winiarska 
250bf3608f3SIwona Winiarska static int get_core_temp(struct peci_cputemp *priv, int core_index, long *val)
251bf3608f3SIwona Winiarska {
252bf3608f3SIwona Winiarska 	int ret = 0;
253bf3608f3SIwona Winiarska 	u16 core_dts_margin;
254bf3608f3SIwona Winiarska 	long tjmax;
255bf3608f3SIwona Winiarska 	u32 pcs;
256bf3608f3SIwona Winiarska 
257bf3608f3SIwona Winiarska 	mutex_lock(&priv->temp.core[core_index].state.lock);
258bf3608f3SIwona Winiarska 	if (!peci_sensor_need_update(&priv->temp.core[core_index].state))
259bf3608f3SIwona Winiarska 		goto skip_update;
260bf3608f3SIwona Winiarska 
261bf3608f3SIwona Winiarska 	ret = peci_pcs_read(priv->peci_dev, PECI_PCS_MODULE_TEMP, core_index, &pcs);
262bf3608f3SIwona Winiarska 	if (ret)
263bf3608f3SIwona Winiarska 		goto err_unlock;
264bf3608f3SIwona Winiarska 
265bf3608f3SIwona Winiarska 	core_dts_margin = FIELD_GET(PCS_MODULE_TEMP_MASK, pcs);
266bf3608f3SIwona Winiarska 	if (!dts_valid(core_dts_margin)) {
267bf3608f3SIwona Winiarska 		ret = -EIO;
268bf3608f3SIwona Winiarska 		goto err_unlock;
269bf3608f3SIwona Winiarska 	}
270bf3608f3SIwona Winiarska 
271bf3608f3SIwona Winiarska 	ret = get_temp_target(priv, tjmax_type, &tjmax);
272bf3608f3SIwona Winiarska 	if (ret)
273bf3608f3SIwona Winiarska 		goto err_unlock;
274bf3608f3SIwona Winiarska 
275bf3608f3SIwona Winiarska 	/* Note that the tjmax should be available before calling it */
276bf3608f3SIwona Winiarska 	priv->temp.core[core_index].value =
277bf3608f3SIwona Winiarska 		(s32)tjmax + dts_ten_dot_six_to_millidegree(core_dts_margin);
278bf3608f3SIwona Winiarska 
279bf3608f3SIwona Winiarska 	peci_sensor_mark_updated(&priv->temp.core[core_index].state);
280bf3608f3SIwona Winiarska 
281bf3608f3SIwona Winiarska skip_update:
282bf3608f3SIwona Winiarska 	*val = priv->temp.core[core_index].value;
283bf3608f3SIwona Winiarska err_unlock:
284bf3608f3SIwona Winiarska 	mutex_unlock(&priv->temp.core[core_index].state.lock);
285bf3608f3SIwona Winiarska 	return ret;
286bf3608f3SIwona Winiarska }
287bf3608f3SIwona Winiarska 
288bf3608f3SIwona Winiarska static int cputemp_read_string(struct device *dev, enum hwmon_sensor_types type,
289bf3608f3SIwona Winiarska 			       u32 attr, int channel, const char **str)
290bf3608f3SIwona Winiarska {
291bf3608f3SIwona Winiarska 	struct peci_cputemp *priv = dev_get_drvdata(dev);
292bf3608f3SIwona Winiarska 
293bf3608f3SIwona Winiarska 	if (attr != hwmon_temp_label)
294bf3608f3SIwona Winiarska 		return -EOPNOTSUPP;
295bf3608f3SIwona Winiarska 
296bf3608f3SIwona Winiarska 	*str = channel < channel_core ?
297bf3608f3SIwona Winiarska 		cputemp_label[channel] : priv->coretemp_label[channel - channel_core];
298bf3608f3SIwona Winiarska 
299bf3608f3SIwona Winiarska 	return 0;
300bf3608f3SIwona Winiarska }
301bf3608f3SIwona Winiarska 
302bf3608f3SIwona Winiarska static int cputemp_read(struct device *dev, enum hwmon_sensor_types type,
303bf3608f3SIwona Winiarska 			u32 attr, int channel, long *val)
304bf3608f3SIwona Winiarska {
305bf3608f3SIwona Winiarska 	struct peci_cputemp *priv = dev_get_drvdata(dev);
306bf3608f3SIwona Winiarska 
307bf3608f3SIwona Winiarska 	switch (attr) {
308bf3608f3SIwona Winiarska 	case hwmon_temp_input:
309bf3608f3SIwona Winiarska 		switch (channel) {
310bf3608f3SIwona Winiarska 		case channel_die:
311bf3608f3SIwona Winiarska 			return get_die_temp(priv, val);
312bf3608f3SIwona Winiarska 		case channel_dts:
313bf3608f3SIwona Winiarska 			return get_dts(priv, val);
314bf3608f3SIwona Winiarska 		case channel_tcontrol:
315bf3608f3SIwona Winiarska 			return get_temp_target(priv, tcontrol_type, val);
316bf3608f3SIwona Winiarska 		case channel_tthrottle:
317bf3608f3SIwona Winiarska 			return get_temp_target(priv, tthrottle_type, val);
318bf3608f3SIwona Winiarska 		case channel_tjmax:
319bf3608f3SIwona Winiarska 			return get_temp_target(priv, tjmax_type, val);
320bf3608f3SIwona Winiarska 		default:
321bf3608f3SIwona Winiarska 			return get_core_temp(priv, channel - channel_core, val);
322bf3608f3SIwona Winiarska 		}
323bf3608f3SIwona Winiarska 		break;
324bf3608f3SIwona Winiarska 	case hwmon_temp_max:
325bf3608f3SIwona Winiarska 		return get_temp_target(priv, tcontrol_type, val);
326bf3608f3SIwona Winiarska 	case hwmon_temp_crit:
327bf3608f3SIwona Winiarska 		return get_temp_target(priv, tjmax_type, val);
328bf3608f3SIwona Winiarska 	case hwmon_temp_crit_hyst:
329bf3608f3SIwona Winiarska 		return get_temp_target(priv, crit_hyst_type, val);
330bf3608f3SIwona Winiarska 	default:
331bf3608f3SIwona Winiarska 		return -EOPNOTSUPP;
332bf3608f3SIwona Winiarska 	}
333bf3608f3SIwona Winiarska 
334bf3608f3SIwona Winiarska 	return 0;
335bf3608f3SIwona Winiarska }
336bf3608f3SIwona Winiarska 
337bf3608f3SIwona Winiarska static umode_t cputemp_is_visible(const void *data, enum hwmon_sensor_types type,
338bf3608f3SIwona Winiarska 				  u32 attr, int channel)
339bf3608f3SIwona Winiarska {
340bf3608f3SIwona Winiarska 	const struct peci_cputemp *priv = data;
341bf3608f3SIwona Winiarska 
342bf3608f3SIwona Winiarska 	if (channel > CPUTEMP_CHANNEL_NUMS)
343bf3608f3SIwona Winiarska 		return 0;
344bf3608f3SIwona Winiarska 
345bf3608f3SIwona Winiarska 	if (channel < channel_core)
346bf3608f3SIwona Winiarska 		return 0444;
347bf3608f3SIwona Winiarska 
348bf3608f3SIwona Winiarska 	if (test_bit(channel - channel_core, priv->core_mask))
349bf3608f3SIwona Winiarska 		return 0444;
350bf3608f3SIwona Winiarska 
351bf3608f3SIwona Winiarska 	return 0;
352bf3608f3SIwona Winiarska }
353bf3608f3SIwona Winiarska 
354bf3608f3SIwona Winiarska static int init_core_mask(struct peci_cputemp *priv)
355bf3608f3SIwona Winiarska {
356bf3608f3SIwona Winiarska 	struct peci_device *peci_dev = priv->peci_dev;
357bf3608f3SIwona Winiarska 	struct resolved_cores_reg *reg = priv->gen_info->reg;
358bf3608f3SIwona Winiarska 	u64 core_mask;
359bf3608f3SIwona Winiarska 	u32 data;
360bf3608f3SIwona Winiarska 	int ret;
361bf3608f3SIwona Winiarska 
362bf3608f3SIwona Winiarska 	/* Get the RESOLVED_CORES register value */
363bf3608f3SIwona Winiarska 	switch (peci_dev->info.model) {
364bf3608f3SIwona Winiarska 	case INTEL_FAM6_ICELAKE_X:
365bf3608f3SIwona Winiarska 	case INTEL_FAM6_ICELAKE_D:
366bf3608f3SIwona Winiarska 		ret = peci_ep_pci_local_read(peci_dev, 0, reg->bus, reg->dev,
367bf3608f3SIwona Winiarska 					     reg->func, reg->offset + 4, &data);
368bf3608f3SIwona Winiarska 		if (ret)
369bf3608f3SIwona Winiarska 			return ret;
370bf3608f3SIwona Winiarska 
371bf3608f3SIwona Winiarska 		core_mask = (u64)data << 32;
372bf3608f3SIwona Winiarska 
373bf3608f3SIwona Winiarska 		ret = peci_ep_pci_local_read(peci_dev, 0, reg->bus, reg->dev,
374bf3608f3SIwona Winiarska 					     reg->func, reg->offset, &data);
375bf3608f3SIwona Winiarska 		if (ret)
376bf3608f3SIwona Winiarska 			return ret;
377bf3608f3SIwona Winiarska 
378bf3608f3SIwona Winiarska 		core_mask |= data;
379bf3608f3SIwona Winiarska 
380bf3608f3SIwona Winiarska 		break;
381bf3608f3SIwona Winiarska 	default:
382bf3608f3SIwona Winiarska 		ret = peci_pci_local_read(peci_dev, reg->bus, reg->dev,
383bf3608f3SIwona Winiarska 					  reg->func, reg->offset, &data);
384bf3608f3SIwona Winiarska 		if (ret)
385bf3608f3SIwona Winiarska 			return ret;
386bf3608f3SIwona Winiarska 
387bf3608f3SIwona Winiarska 		core_mask = data;
388bf3608f3SIwona Winiarska 
389bf3608f3SIwona Winiarska 		break;
390bf3608f3SIwona Winiarska 	}
391bf3608f3SIwona Winiarska 
392bf3608f3SIwona Winiarska 	if (!core_mask)
393bf3608f3SIwona Winiarska 		return -EIO;
394bf3608f3SIwona Winiarska 
395bf3608f3SIwona Winiarska 	bitmap_from_u64(priv->core_mask, core_mask);
396bf3608f3SIwona Winiarska 
397bf3608f3SIwona Winiarska 	return 0;
398bf3608f3SIwona Winiarska }
399bf3608f3SIwona Winiarska 
400bf3608f3SIwona Winiarska static int create_temp_label(struct peci_cputemp *priv)
401bf3608f3SIwona Winiarska {
402bf3608f3SIwona Winiarska 	unsigned long core_max = find_last_bit(priv->core_mask, CORE_NUMS_MAX);
403bf3608f3SIwona Winiarska 	int i;
404bf3608f3SIwona Winiarska 
405f0009360SZev Weiss 	priv->coretemp_label = devm_kzalloc(priv->dev, (core_max + 1) * sizeof(char *), GFP_KERNEL);
406bf3608f3SIwona Winiarska 	if (!priv->coretemp_label)
407bf3608f3SIwona Winiarska 		return -ENOMEM;
408bf3608f3SIwona Winiarska 
409bf3608f3SIwona Winiarska 	for_each_set_bit(i, priv->core_mask, CORE_NUMS_MAX) {
410bf3608f3SIwona Winiarska 		priv->coretemp_label[i] = devm_kasprintf(priv->dev, GFP_KERNEL, "Core %d", i);
411bf3608f3SIwona Winiarska 		if (!priv->coretemp_label[i])
412bf3608f3SIwona Winiarska 			return -ENOMEM;
413bf3608f3SIwona Winiarska 	}
414bf3608f3SIwona Winiarska 
415bf3608f3SIwona Winiarska 	return 0;
416bf3608f3SIwona Winiarska }
417bf3608f3SIwona Winiarska 
418bf3608f3SIwona Winiarska static void check_resolved_cores(struct peci_cputemp *priv)
419bf3608f3SIwona Winiarska {
420bf3608f3SIwona Winiarska 	/*
421bf3608f3SIwona Winiarska 	 * Failure to resolve cores is non-critical, we're still able to
422bf3608f3SIwona Winiarska 	 * provide other sensor data.
423bf3608f3SIwona Winiarska 	 */
424bf3608f3SIwona Winiarska 
425bf3608f3SIwona Winiarska 	if (init_core_mask(priv))
426bf3608f3SIwona Winiarska 		return;
427bf3608f3SIwona Winiarska 
428bf3608f3SIwona Winiarska 	if (create_temp_label(priv))
429bf3608f3SIwona Winiarska 		bitmap_zero(priv->core_mask, CORE_NUMS_MAX);
430bf3608f3SIwona Winiarska }
431bf3608f3SIwona Winiarska 
432bf3608f3SIwona Winiarska static void sensor_init(struct peci_cputemp *priv)
433bf3608f3SIwona Winiarska {
434bf3608f3SIwona Winiarska 	int i;
435bf3608f3SIwona Winiarska 
436bf3608f3SIwona Winiarska 	mutex_init(&priv->temp.target.state.lock);
437bf3608f3SIwona Winiarska 	mutex_init(&priv->temp.die.state.lock);
438bf3608f3SIwona Winiarska 	mutex_init(&priv->temp.dts.state.lock);
439bf3608f3SIwona Winiarska 
440bf3608f3SIwona Winiarska 	for_each_set_bit(i, priv->core_mask, CORE_NUMS_MAX)
441bf3608f3SIwona Winiarska 		mutex_init(&priv->temp.core[i].state.lock);
442bf3608f3SIwona Winiarska }
443bf3608f3SIwona Winiarska 
444bf3608f3SIwona Winiarska static const struct hwmon_ops peci_cputemp_ops = {
445bf3608f3SIwona Winiarska 	.is_visible = cputemp_is_visible,
446bf3608f3SIwona Winiarska 	.read_string = cputemp_read_string,
447bf3608f3SIwona Winiarska 	.read = cputemp_read,
448bf3608f3SIwona Winiarska };
449bf3608f3SIwona Winiarska 
45009e02c8eSGuenter Roeck static const struct hwmon_channel_info *peci_cputemp_info[] = {
45109e02c8eSGuenter Roeck 	HWMON_CHANNEL_INFO(temp,
452bf3608f3SIwona Winiarska 			   /* Die temperature */
45309e02c8eSGuenter Roeck 			   HWMON_T_LABEL | HWMON_T_INPUT | HWMON_T_MAX |
45409e02c8eSGuenter Roeck 			   HWMON_T_CRIT | HWMON_T_CRIT_HYST,
455bf3608f3SIwona Winiarska 			   /* DTS margin */
45609e02c8eSGuenter Roeck 			   HWMON_T_LABEL | HWMON_T_INPUT | HWMON_T_MAX |
45709e02c8eSGuenter Roeck 			   HWMON_T_CRIT | HWMON_T_CRIT_HYST,
458bf3608f3SIwona Winiarska 			   /* Tcontrol temperature */
459bf3608f3SIwona Winiarska 			   HWMON_T_LABEL | HWMON_T_INPUT | HWMON_T_CRIT,
460bf3608f3SIwona Winiarska 			   /* Tthrottle temperature */
461bf3608f3SIwona Winiarska 			   HWMON_T_LABEL | HWMON_T_INPUT,
462bf3608f3SIwona Winiarska 			   /* Tjmax temperature */
463bf3608f3SIwona Winiarska 			   HWMON_T_LABEL | HWMON_T_INPUT,
464bf3608f3SIwona Winiarska 			   /* Core temperature - for all core channels */
46509e02c8eSGuenter Roeck 			   [channel_core ... CPUTEMP_CHANNEL_NUMS - 1] =
46609e02c8eSGuenter Roeck 						HWMON_T_LABEL | HWMON_T_INPUT),
467bf3608f3SIwona Winiarska 	NULL
468bf3608f3SIwona Winiarska };
469bf3608f3SIwona Winiarska 
470bf3608f3SIwona Winiarska static const struct hwmon_chip_info peci_cputemp_chip_info = {
471bf3608f3SIwona Winiarska 	.ops = &peci_cputemp_ops,
472bf3608f3SIwona Winiarska 	.info = peci_cputemp_info,
473bf3608f3SIwona Winiarska };
474bf3608f3SIwona Winiarska 
475bf3608f3SIwona Winiarska static int peci_cputemp_probe(struct auxiliary_device *adev,
476bf3608f3SIwona Winiarska 			      const struct auxiliary_device_id *id)
477bf3608f3SIwona Winiarska {
478bf3608f3SIwona Winiarska 	struct device *dev = &adev->dev;
479bf3608f3SIwona Winiarska 	struct peci_device *peci_dev = to_peci_device(dev->parent);
480bf3608f3SIwona Winiarska 	struct peci_cputemp *priv;
481bf3608f3SIwona Winiarska 	struct device *hwmon_dev;
482bf3608f3SIwona Winiarska 
483bf3608f3SIwona Winiarska 	priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
484bf3608f3SIwona Winiarska 	if (!priv)
485bf3608f3SIwona Winiarska 		return -ENOMEM;
486bf3608f3SIwona Winiarska 
487bf3608f3SIwona Winiarska 	priv->name = devm_kasprintf(dev, GFP_KERNEL, "peci_cputemp.cpu%d",
488bf3608f3SIwona Winiarska 				    peci_dev->info.socket_id);
489bf3608f3SIwona Winiarska 	if (!priv->name)
490bf3608f3SIwona Winiarska 		return -ENOMEM;
491bf3608f3SIwona Winiarska 
492bf3608f3SIwona Winiarska 	priv->dev = dev;
493bf3608f3SIwona Winiarska 	priv->peci_dev = peci_dev;
494bf3608f3SIwona Winiarska 	priv->gen_info = (const struct cpu_info *)id->driver_data;
495bf3608f3SIwona Winiarska 
496bf3608f3SIwona Winiarska 	/*
497bf3608f3SIwona Winiarska 	 * This is just a sanity check. Since we're using commands that are
498bf3608f3SIwona Winiarska 	 * guaranteed to be supported on a given platform, we should never see
499bf3608f3SIwona Winiarska 	 * revision lower than expected.
500bf3608f3SIwona Winiarska 	 */
501bf3608f3SIwona Winiarska 	if (peci_dev->info.peci_revision < priv->gen_info->min_peci_revision)
502bf3608f3SIwona Winiarska 		dev_warn(priv->dev,
503bf3608f3SIwona Winiarska 			 "Unexpected PECI revision %#x, some features may be unavailable\n",
504bf3608f3SIwona Winiarska 			 peci_dev->info.peci_revision);
505bf3608f3SIwona Winiarska 
506bf3608f3SIwona Winiarska 	check_resolved_cores(priv);
507bf3608f3SIwona Winiarska 
508bf3608f3SIwona Winiarska 	sensor_init(priv);
509bf3608f3SIwona Winiarska 
510bf3608f3SIwona Winiarska 	hwmon_dev = devm_hwmon_device_register_with_info(priv->dev, priv->name,
511bf3608f3SIwona Winiarska 							 priv, &peci_cputemp_chip_info, NULL);
512bf3608f3SIwona Winiarska 
513bf3608f3SIwona Winiarska 	return PTR_ERR_OR_ZERO(hwmon_dev);
514bf3608f3SIwona Winiarska }
515bf3608f3SIwona Winiarska 
516bf3608f3SIwona Winiarska /*
517bf3608f3SIwona Winiarska  * RESOLVED_CORES PCI configuration register may have different location on
518bf3608f3SIwona Winiarska  * different platforms.
519bf3608f3SIwona Winiarska  */
520bf3608f3SIwona Winiarska static struct resolved_cores_reg resolved_cores_reg_hsx = {
521bf3608f3SIwona Winiarska 	.bus = 1,
522bf3608f3SIwona Winiarska 	.dev = 30,
523bf3608f3SIwona Winiarska 	.func = 3,
524bf3608f3SIwona Winiarska 	.offset = 0xb4,
525bf3608f3SIwona Winiarska };
526bf3608f3SIwona Winiarska 
527bf3608f3SIwona Winiarska static struct resolved_cores_reg resolved_cores_reg_icx = {
528bf3608f3SIwona Winiarska 	.bus = 14,
529bf3608f3SIwona Winiarska 	.dev = 30,
530bf3608f3SIwona Winiarska 	.func = 3,
531bf3608f3SIwona Winiarska 	.offset = 0xd0,
532bf3608f3SIwona Winiarska };
533bf3608f3SIwona Winiarska 
534bf3608f3SIwona Winiarska static const struct cpu_info cpu_hsx = {
535bf3608f3SIwona Winiarska 	.reg		= &resolved_cores_reg_hsx,
536bf3608f3SIwona Winiarska 	.min_peci_revision = 0x33,
537bf3608f3SIwona Winiarska 	.thermal_margin_to_millidegree = &dts_eight_dot_eight_to_millidegree,
538bf3608f3SIwona Winiarska };
539bf3608f3SIwona Winiarska 
540*2b91c4a8SIwona Winiarska static const struct cpu_info cpu_skx = {
541*2b91c4a8SIwona Winiarska 	.reg		= &resolved_cores_reg_hsx,
542*2b91c4a8SIwona Winiarska 	.min_peci_revision = 0x33,
543*2b91c4a8SIwona Winiarska 	.thermal_margin_to_millidegree = &dts_ten_dot_six_to_millidegree,
544*2b91c4a8SIwona Winiarska };
545*2b91c4a8SIwona Winiarska 
546bf3608f3SIwona Winiarska static const struct cpu_info cpu_icx = {
547bf3608f3SIwona Winiarska 	.reg		= &resolved_cores_reg_icx,
548bf3608f3SIwona Winiarska 	.min_peci_revision = 0x40,
549bf3608f3SIwona Winiarska 	.thermal_margin_to_millidegree = &dts_ten_dot_six_to_millidegree,
550bf3608f3SIwona Winiarska };
551bf3608f3SIwona Winiarska 
552bf3608f3SIwona Winiarska static const struct auxiliary_device_id peci_cputemp_ids[] = {
553bf3608f3SIwona Winiarska 	{
554bf3608f3SIwona Winiarska 		.name = "peci_cpu.cputemp.hsx",
555bf3608f3SIwona Winiarska 		.driver_data = (kernel_ulong_t)&cpu_hsx,
556bf3608f3SIwona Winiarska 	},
557bf3608f3SIwona Winiarska 	{
558bf3608f3SIwona Winiarska 		.name = "peci_cpu.cputemp.bdx",
559bf3608f3SIwona Winiarska 		.driver_data = (kernel_ulong_t)&cpu_hsx,
560bf3608f3SIwona Winiarska 	},
561bf3608f3SIwona Winiarska 	{
562bf3608f3SIwona Winiarska 		.name = "peci_cpu.cputemp.bdxd",
563bf3608f3SIwona Winiarska 		.driver_data = (kernel_ulong_t)&cpu_hsx,
564bf3608f3SIwona Winiarska 	},
565bf3608f3SIwona Winiarska 	{
566bf3608f3SIwona Winiarska 		.name = "peci_cpu.cputemp.skx",
567*2b91c4a8SIwona Winiarska 		.driver_data = (kernel_ulong_t)&cpu_skx,
568bf3608f3SIwona Winiarska 	},
569bf3608f3SIwona Winiarska 	{
570bf3608f3SIwona Winiarska 		.name = "peci_cpu.cputemp.icx",
571bf3608f3SIwona Winiarska 		.driver_data = (kernel_ulong_t)&cpu_icx,
572bf3608f3SIwona Winiarska 	},
573bf3608f3SIwona Winiarska 	{
574bf3608f3SIwona Winiarska 		.name = "peci_cpu.cputemp.icxd",
575bf3608f3SIwona Winiarska 		.driver_data = (kernel_ulong_t)&cpu_icx,
576bf3608f3SIwona Winiarska 	},
577bf3608f3SIwona Winiarska 	{ }
578bf3608f3SIwona Winiarska };
579bf3608f3SIwona Winiarska MODULE_DEVICE_TABLE(auxiliary, peci_cputemp_ids);
580bf3608f3SIwona Winiarska 
581bf3608f3SIwona Winiarska static struct auxiliary_driver peci_cputemp_driver = {
582bf3608f3SIwona Winiarska 	.probe		= peci_cputemp_probe,
583bf3608f3SIwona Winiarska 	.id_table	= peci_cputemp_ids,
584bf3608f3SIwona Winiarska };
585bf3608f3SIwona Winiarska 
586bf3608f3SIwona Winiarska module_auxiliary_driver(peci_cputemp_driver);
587bf3608f3SIwona Winiarska 
588bf3608f3SIwona Winiarska MODULE_AUTHOR("Jae Hyun Yoo <jae.hyun.yoo@linux.intel.com>");
589bf3608f3SIwona Winiarska MODULE_AUTHOR("Iwona Winiarska <iwona.winiarska@intel.com>");
590bf3608f3SIwona Winiarska MODULE_DESCRIPTION("PECI cputemp driver");
591bf3608f3SIwona Winiarska MODULE_LICENSE("GPL");
592bf3608f3SIwona Winiarska MODULE_IMPORT_NS(PECI_CPU);
593