xref: /openbmc/linux/drivers/gpu/drm/tegra/nvdec.c (revision 62fa0a98)
146f226c9SMikko Perttunen // SPDX-License-Identifier: GPL-2.0-only
246f226c9SMikko Perttunen /*
395ffcb4cSMikko Perttunen  * Copyright (c) 2015-2022, NVIDIA Corporation.
446f226c9SMikko Perttunen  */
546f226c9SMikko Perttunen 
646f226c9SMikko Perttunen #include <linux/clk.h>
746f226c9SMikko Perttunen #include <linux/delay.h>
87ac1a36aSRobin Murphy #include <linux/dma-mapping.h>
946f226c9SMikko Perttunen #include <linux/host1x.h>
1046f226c9SMikko Perttunen #include <linux/iommu.h>
11fbc82b9bSMikko Perttunen #include <linux/iopoll.h>
1246f226c9SMikko Perttunen #include <linux/module.h>
1346f226c9SMikko Perttunen #include <linux/of.h>
1446f226c9SMikko Perttunen #include <linux/platform_device.h>
1546f226c9SMikko Perttunen #include <linux/pm_runtime.h>
1646f226c9SMikko Perttunen #include <linux/reset.h>
1746f226c9SMikko Perttunen 
18fbc82b9bSMikko Perttunen #include <soc/tegra/mc.h>
1946f226c9SMikko Perttunen 
2046f226c9SMikko Perttunen #include "drm.h"
2146f226c9SMikko Perttunen #include "falcon.h"
22fbc82b9bSMikko Perttunen #include "riscv.h"
2346f226c9SMikko Perttunen #include "vic.h"
2446f226c9SMikko Perttunen 
25fbc82b9bSMikko Perttunen #define NVDEC_FALCON_DEBUGINFO			0x1094
2688c0292fSMikko Perttunen #define NVDEC_TFBIF_TRANSCFG			0x2c44
2788c0292fSMikko Perttunen 
2846f226c9SMikko Perttunen struct nvdec_config {
2946f226c9SMikko Perttunen 	const char *firmware;
3046f226c9SMikko Perttunen 	unsigned int version;
3146f226c9SMikko Perttunen 	bool supports_sid;
32fbc82b9bSMikko Perttunen 	bool has_riscv;
3395ffcb4cSMikko Perttunen 	bool has_extra_clocks;
3446f226c9SMikko Perttunen };
3546f226c9SMikko Perttunen 
3646f226c9SMikko Perttunen struct nvdec {
3746f226c9SMikko Perttunen 	struct falcon falcon;
3846f226c9SMikko Perttunen 
3946f226c9SMikko Perttunen 	void __iomem *regs;
4046f226c9SMikko Perttunen 	struct tegra_drm_client client;
4146f226c9SMikko Perttunen 	struct host1x_channel *channel;
4246f226c9SMikko Perttunen 	struct device *dev;
4395ffcb4cSMikko Perttunen 	struct clk_bulk_data clks[3];
4495ffcb4cSMikko Perttunen 	unsigned int num_clks;
45fbc82b9bSMikko Perttunen 	struct reset_control *reset;
4646f226c9SMikko Perttunen 
4746f226c9SMikko Perttunen 	/* Platform configuration */
4846f226c9SMikko Perttunen 	const struct nvdec_config *config;
49fbc82b9bSMikko Perttunen 
50fbc82b9bSMikko Perttunen 	/* RISC-V specific data */
51fbc82b9bSMikko Perttunen 	struct tegra_drm_riscv riscv;
52fbc82b9bSMikko Perttunen 	phys_addr_t carveout_base;
5346f226c9SMikko Perttunen };
5446f226c9SMikko Perttunen 
to_nvdec(struct tegra_drm_client * client)5546f226c9SMikko Perttunen static inline struct nvdec *to_nvdec(struct tegra_drm_client *client)
5646f226c9SMikko Perttunen {
5746f226c9SMikko Perttunen 	return container_of(client, struct nvdec, client);
5846f226c9SMikko Perttunen }
5946f226c9SMikko Perttunen 
nvdec_writel(struct nvdec * nvdec,u32 value,unsigned int offset)602245c2a2SArnd Bergmann static inline void nvdec_writel(struct nvdec *nvdec, u32 value,
612245c2a2SArnd Bergmann 				unsigned int offset)
6246f226c9SMikko Perttunen {
6346f226c9SMikko Perttunen 	writel(value, nvdec->regs + offset);
6446f226c9SMikko Perttunen }
6546f226c9SMikko Perttunen 
nvdec_boot_falcon(struct nvdec * nvdec)66fbc82b9bSMikko Perttunen static int nvdec_boot_falcon(struct nvdec *nvdec)
6746f226c9SMikko Perttunen {
682abdd44eSThierry Reding 	u32 stream_id;
6946f226c9SMikko Perttunen 	int err;
7046f226c9SMikko Perttunen 
712abdd44eSThierry Reding 	if (nvdec->config->supports_sid && tegra_dev_iommu_get_stream_id(nvdec->dev, &stream_id)) {
7246f226c9SMikko Perttunen 		u32 value;
7346f226c9SMikko Perttunen 
7446f226c9SMikko Perttunen 		value = TRANSCFG_ATT(1, TRANSCFG_SID_FALCON) | TRANSCFG_ATT(0, TRANSCFG_SID_HW);
7588c0292fSMikko Perttunen 		nvdec_writel(nvdec, value, NVDEC_TFBIF_TRANSCFG);
7646f226c9SMikko Perttunen 
772abdd44eSThierry Reding 		nvdec_writel(nvdec, stream_id, VIC_THI_STREAMID0);
782abdd44eSThierry Reding 		nvdec_writel(nvdec, stream_id, VIC_THI_STREAMID1);
7946f226c9SMikko Perttunen 	}
8046f226c9SMikko Perttunen 
8146f226c9SMikko Perttunen 	err = falcon_boot(&nvdec->falcon);
8246f226c9SMikko Perttunen 	if (err < 0)
8346f226c9SMikko Perttunen 		return err;
8446f226c9SMikko Perttunen 
8546f226c9SMikko Perttunen 	err = falcon_wait_idle(&nvdec->falcon);
8646f226c9SMikko Perttunen 	if (err < 0) {
8746f226c9SMikko Perttunen 		dev_err(nvdec->dev, "falcon boot timed out\n");
8846f226c9SMikko Perttunen 		return err;
8946f226c9SMikko Perttunen 	}
9046f226c9SMikko Perttunen 
9146f226c9SMikko Perttunen 	return 0;
9246f226c9SMikko Perttunen }
9346f226c9SMikko Perttunen 
nvdec_wait_debuginfo(struct nvdec * nvdec,const char * phase)94fbc82b9bSMikko Perttunen static int nvdec_wait_debuginfo(struct nvdec *nvdec, const char *phase)
95fbc82b9bSMikko Perttunen {
96fbc82b9bSMikko Perttunen 	int err;
97fbc82b9bSMikko Perttunen 	u32 val;
98fbc82b9bSMikko Perttunen 
99fbc82b9bSMikko Perttunen 	err = readl_poll_timeout(nvdec->regs + NVDEC_FALCON_DEBUGINFO, val, val == 0x0, 10, 100000);
100fbc82b9bSMikko Perttunen 	if (err) {
101fbc82b9bSMikko Perttunen 		dev_err(nvdec->dev, "failed to boot %s, debuginfo=0x%x\n", phase, val);
102fbc82b9bSMikko Perttunen 		return err;
103fbc82b9bSMikko Perttunen 	}
104fbc82b9bSMikko Perttunen 
105fbc82b9bSMikko Perttunen 	return 0;
106fbc82b9bSMikko Perttunen }
107fbc82b9bSMikko Perttunen 
nvdec_boot_riscv(struct nvdec * nvdec)108fbc82b9bSMikko Perttunen static int nvdec_boot_riscv(struct nvdec *nvdec)
109fbc82b9bSMikko Perttunen {
110fbc82b9bSMikko Perttunen 	int err;
111fbc82b9bSMikko Perttunen 
112fbc82b9bSMikko Perttunen 	err = reset_control_acquire(nvdec->reset);
113fbc82b9bSMikko Perttunen 	if (err)
114fbc82b9bSMikko Perttunen 		return err;
115fbc82b9bSMikko Perttunen 
116fbc82b9bSMikko Perttunen 	nvdec_writel(nvdec, 0xabcd1234, NVDEC_FALCON_DEBUGINFO);
117fbc82b9bSMikko Perttunen 
118fbc82b9bSMikko Perttunen 	err = tegra_drm_riscv_boot_bootrom(&nvdec->riscv, nvdec->carveout_base, 1,
119fbc82b9bSMikko Perttunen 					   &nvdec->riscv.bl_desc);
120fbc82b9bSMikko Perttunen 	if (err) {
121fbc82b9bSMikko Perttunen 		dev_err(nvdec->dev, "failed to execute bootloader\n");
122fbc82b9bSMikko Perttunen 		goto release_reset;
123fbc82b9bSMikko Perttunen 	}
124fbc82b9bSMikko Perttunen 
125fbc82b9bSMikko Perttunen 	err = nvdec_wait_debuginfo(nvdec, "bootloader");
126fbc82b9bSMikko Perttunen 	if (err)
127fbc82b9bSMikko Perttunen 		goto release_reset;
128fbc82b9bSMikko Perttunen 
129fbc82b9bSMikko Perttunen 	err = reset_control_reset(nvdec->reset);
130fbc82b9bSMikko Perttunen 	if (err)
131fbc82b9bSMikko Perttunen 		goto release_reset;
132fbc82b9bSMikko Perttunen 
133fbc82b9bSMikko Perttunen 	nvdec_writel(nvdec, 0xabcd1234, NVDEC_FALCON_DEBUGINFO);
134fbc82b9bSMikko Perttunen 
135fbc82b9bSMikko Perttunen 	err = tegra_drm_riscv_boot_bootrom(&nvdec->riscv, nvdec->carveout_base, 1,
136fbc82b9bSMikko Perttunen 					   &nvdec->riscv.os_desc);
137fbc82b9bSMikko Perttunen 	if (err) {
138fbc82b9bSMikko Perttunen 		dev_err(nvdec->dev, "failed to execute firmware\n");
139fbc82b9bSMikko Perttunen 		goto release_reset;
140fbc82b9bSMikko Perttunen 	}
141fbc82b9bSMikko Perttunen 
142fbc82b9bSMikko Perttunen 	err = nvdec_wait_debuginfo(nvdec, "firmware");
143fbc82b9bSMikko Perttunen 	if (err)
144fbc82b9bSMikko Perttunen 		goto release_reset;
145fbc82b9bSMikko Perttunen 
146fbc82b9bSMikko Perttunen release_reset:
147fbc82b9bSMikko Perttunen 	reset_control_release(nvdec->reset);
148fbc82b9bSMikko Perttunen 
149fbc82b9bSMikko Perttunen 	return err;
150fbc82b9bSMikko Perttunen }
151fbc82b9bSMikko Perttunen 
nvdec_init(struct host1x_client * client)15246f226c9SMikko Perttunen static int nvdec_init(struct host1x_client *client)
15346f226c9SMikko Perttunen {
15446f226c9SMikko Perttunen 	struct tegra_drm_client *drm = host1x_to_drm_client(client);
15546f226c9SMikko Perttunen 	struct drm_device *dev = dev_get_drvdata(client->host);
15646f226c9SMikko Perttunen 	struct tegra_drm *tegra = dev->dev_private;
15746f226c9SMikko Perttunen 	struct nvdec *nvdec = to_nvdec(drm);
15846f226c9SMikko Perttunen 	int err;
15946f226c9SMikko Perttunen 
16046f226c9SMikko Perttunen 	err = host1x_client_iommu_attach(client);
16146f226c9SMikko Perttunen 	if (err < 0 && err != -ENODEV) {
16246f226c9SMikko Perttunen 		dev_err(nvdec->dev, "failed to attach to domain: %d\n", err);
16346f226c9SMikko Perttunen 		return err;
16446f226c9SMikko Perttunen 	}
16546f226c9SMikko Perttunen 
16646f226c9SMikko Perttunen 	nvdec->channel = host1x_channel_request(client);
16746f226c9SMikko Perttunen 	if (!nvdec->channel) {
16846f226c9SMikko Perttunen 		err = -ENOMEM;
16946f226c9SMikko Perttunen 		goto detach;
17046f226c9SMikko Perttunen 	}
17146f226c9SMikko Perttunen 
17246f226c9SMikko Perttunen 	client->syncpts[0] = host1x_syncpt_request(client, 0);
17346f226c9SMikko Perttunen 	if (!client->syncpts[0]) {
17446f226c9SMikko Perttunen 		err = -ENOMEM;
17546f226c9SMikko Perttunen 		goto free_channel;
17646f226c9SMikko Perttunen 	}
17746f226c9SMikko Perttunen 
17846f226c9SMikko Perttunen 	err = tegra_drm_register_client(tegra, drm);
17946f226c9SMikko Perttunen 	if (err < 0)
180*62fa0a98SMikko Perttunen 		goto free_syncpt;
18146f226c9SMikko Perttunen 
18246f226c9SMikko Perttunen 	/*
18346f226c9SMikko Perttunen 	 * Inherit the DMA parameters (such as maximum segment size) from the
18446f226c9SMikko Perttunen 	 * parent host1x device.
18546f226c9SMikko Perttunen 	 */
18646f226c9SMikko Perttunen 	client->dev->dma_parms = client->host->dma_parms;
18746f226c9SMikko Perttunen 
18846f226c9SMikko Perttunen 	return 0;
18946f226c9SMikko Perttunen 
190*62fa0a98SMikko Perttunen free_syncpt:
19146f226c9SMikko Perttunen 	host1x_syncpt_put(client->syncpts[0]);
19246f226c9SMikko Perttunen free_channel:
19346f226c9SMikko Perttunen 	host1x_channel_put(nvdec->channel);
19446f226c9SMikko Perttunen detach:
19546f226c9SMikko Perttunen 	host1x_client_iommu_detach(client);
19646f226c9SMikko Perttunen 
19746f226c9SMikko Perttunen 	return err;
19846f226c9SMikko Perttunen }
19946f226c9SMikko Perttunen 
nvdec_exit(struct host1x_client * client)20046f226c9SMikko Perttunen static int nvdec_exit(struct host1x_client *client)
20146f226c9SMikko Perttunen {
20246f226c9SMikko Perttunen 	struct tegra_drm_client *drm = host1x_to_drm_client(client);
20346f226c9SMikko Perttunen 	struct drm_device *dev = dev_get_drvdata(client->host);
20446f226c9SMikko Perttunen 	struct tegra_drm *tegra = dev->dev_private;
20546f226c9SMikko Perttunen 	struct nvdec *nvdec = to_nvdec(drm);
20646f226c9SMikko Perttunen 	int err;
20746f226c9SMikko Perttunen 
20846f226c9SMikko Perttunen 	/* avoid a dangling pointer just in case this disappears */
20946f226c9SMikko Perttunen 	client->dev->dma_parms = NULL;
21046f226c9SMikko Perttunen 
21146f226c9SMikko Perttunen 	err = tegra_drm_unregister_client(tegra, drm);
21246f226c9SMikko Perttunen 	if (err < 0)
21346f226c9SMikko Perttunen 		return err;
21446f226c9SMikko Perttunen 
21528b16229SDmitry Osipenko 	pm_runtime_dont_use_autosuspend(client->dev);
21628b16229SDmitry Osipenko 	pm_runtime_force_suspend(client->dev);
21728b16229SDmitry Osipenko 
21846f226c9SMikko Perttunen 	host1x_syncpt_put(client->syncpts[0]);
21946f226c9SMikko Perttunen 	host1x_channel_put(nvdec->channel);
22046f226c9SMikko Perttunen 	host1x_client_iommu_detach(client);
22146f226c9SMikko Perttunen 
22228b16229SDmitry Osipenko 	nvdec->channel = NULL;
22328b16229SDmitry Osipenko 
22446f226c9SMikko Perttunen 	if (client->group) {
22546f226c9SMikko Perttunen 		dma_unmap_single(nvdec->dev, nvdec->falcon.firmware.phys,
22646f226c9SMikko Perttunen 				 nvdec->falcon.firmware.size, DMA_TO_DEVICE);
22746f226c9SMikko Perttunen 		tegra_drm_free(tegra, nvdec->falcon.firmware.size,
22846f226c9SMikko Perttunen 			       nvdec->falcon.firmware.virt,
22946f226c9SMikko Perttunen 			       nvdec->falcon.firmware.iova);
23046f226c9SMikko Perttunen 	} else {
23146f226c9SMikko Perttunen 		dma_free_coherent(nvdec->dev, nvdec->falcon.firmware.size,
23246f226c9SMikko Perttunen 				  nvdec->falcon.firmware.virt,
23346f226c9SMikko Perttunen 				  nvdec->falcon.firmware.iova);
23446f226c9SMikko Perttunen 	}
23546f226c9SMikko Perttunen 
23646f226c9SMikko Perttunen 	return 0;
23746f226c9SMikko Perttunen }
23846f226c9SMikko Perttunen 
23946f226c9SMikko Perttunen static const struct host1x_client_ops nvdec_client_ops = {
24046f226c9SMikko Perttunen 	.init = nvdec_init,
24146f226c9SMikko Perttunen 	.exit = nvdec_exit,
24246f226c9SMikko Perttunen };
24346f226c9SMikko Perttunen 
nvdec_load_falcon_firmware(struct nvdec * nvdec)244fbc82b9bSMikko Perttunen static int nvdec_load_falcon_firmware(struct nvdec *nvdec)
24546f226c9SMikko Perttunen {
24646f226c9SMikko Perttunen 	struct host1x_client *client = &nvdec->client.base;
24746f226c9SMikko Perttunen 	struct tegra_drm *tegra = nvdec->client.drm;
24846f226c9SMikko Perttunen 	dma_addr_t iova;
24946f226c9SMikko Perttunen 	size_t size;
25046f226c9SMikko Perttunen 	void *virt;
25146f226c9SMikko Perttunen 	int err;
25246f226c9SMikko Perttunen 
25346f226c9SMikko Perttunen 	if (nvdec->falcon.firmware.virt)
25446f226c9SMikko Perttunen 		return 0;
25546f226c9SMikko Perttunen 
25646f226c9SMikko Perttunen 	err = falcon_read_firmware(&nvdec->falcon, nvdec->config->firmware);
25746f226c9SMikko Perttunen 	if (err < 0)
25846f226c9SMikko Perttunen 		return err;
25946f226c9SMikko Perttunen 
26046f226c9SMikko Perttunen 	size = nvdec->falcon.firmware.size;
26146f226c9SMikko Perttunen 
26246f226c9SMikko Perttunen 	if (!client->group) {
26346f226c9SMikko Perttunen 		virt = dma_alloc_coherent(nvdec->dev, size, &iova, GFP_KERNEL);
26446f226c9SMikko Perttunen 
26546f226c9SMikko Perttunen 		err = dma_mapping_error(nvdec->dev, iova);
26646f226c9SMikko Perttunen 		if (err < 0)
26746f226c9SMikko Perttunen 			return err;
26846f226c9SMikko Perttunen 	} else {
26946f226c9SMikko Perttunen 		virt = tegra_drm_alloc(tegra, size, &iova);
270cf8d3223SMikko Perttunen 		if (IS_ERR(virt))
271cf8d3223SMikko Perttunen 			return PTR_ERR(virt);
27246f226c9SMikko Perttunen 	}
27346f226c9SMikko Perttunen 
27446f226c9SMikko Perttunen 	nvdec->falcon.firmware.virt = virt;
27546f226c9SMikko Perttunen 	nvdec->falcon.firmware.iova = iova;
27646f226c9SMikko Perttunen 
27746f226c9SMikko Perttunen 	err = falcon_load_firmware(&nvdec->falcon);
27846f226c9SMikko Perttunen 	if (err < 0)
27946f226c9SMikko Perttunen 		goto cleanup;
28046f226c9SMikko Perttunen 
28146f226c9SMikko Perttunen 	/*
28246f226c9SMikko Perttunen 	 * In this case we have received an IOVA from the shared domain, so we
28346f226c9SMikko Perttunen 	 * need to make sure to get the physical address so that the DMA API
28446f226c9SMikko Perttunen 	 * knows what memory pages to flush the cache for.
28546f226c9SMikko Perttunen 	 */
28646f226c9SMikko Perttunen 	if (client->group) {
28746f226c9SMikko Perttunen 		dma_addr_t phys;
28846f226c9SMikko Perttunen 
28946f226c9SMikko Perttunen 		phys = dma_map_single(nvdec->dev, virt, size, DMA_TO_DEVICE);
29046f226c9SMikko Perttunen 
29146f226c9SMikko Perttunen 		err = dma_mapping_error(nvdec->dev, phys);
29246f226c9SMikko Perttunen 		if (err < 0)
29346f226c9SMikko Perttunen 			goto cleanup;
29446f226c9SMikko Perttunen 
29546f226c9SMikko Perttunen 		nvdec->falcon.firmware.phys = phys;
29646f226c9SMikko Perttunen 	}
29746f226c9SMikko Perttunen 
29846f226c9SMikko Perttunen 	return 0;
29946f226c9SMikko Perttunen 
30046f226c9SMikko Perttunen cleanup:
30146f226c9SMikko Perttunen 	if (!client->group)
30246f226c9SMikko Perttunen 		dma_free_coherent(nvdec->dev, size, virt, iova);
30346f226c9SMikko Perttunen 	else
30446f226c9SMikko Perttunen 		tegra_drm_free(tegra, size, virt, iova);
30546f226c9SMikko Perttunen 
30646f226c9SMikko Perttunen 	return err;
30746f226c9SMikko Perttunen }
30846f226c9SMikko Perttunen 
nvdec_runtime_resume(struct device * dev)309e1189fafSArnd Bergmann static __maybe_unused int nvdec_runtime_resume(struct device *dev)
31046f226c9SMikko Perttunen {
31146f226c9SMikko Perttunen 	struct nvdec *nvdec = dev_get_drvdata(dev);
31246f226c9SMikko Perttunen 	int err;
31346f226c9SMikko Perttunen 
31495ffcb4cSMikko Perttunen 	err = clk_bulk_prepare_enable(nvdec->num_clks, nvdec->clks);
31546f226c9SMikko Perttunen 	if (err < 0)
31646f226c9SMikko Perttunen 		return err;
31746f226c9SMikko Perttunen 
31846f226c9SMikko Perttunen 	usleep_range(10, 20);
31946f226c9SMikko Perttunen 
320fbc82b9bSMikko Perttunen 	if (nvdec->config->has_riscv) {
321fbc82b9bSMikko Perttunen 		err = nvdec_boot_riscv(nvdec);
322fbc82b9bSMikko Perttunen 		if (err < 0)
323fbc82b9bSMikko Perttunen 			goto disable;
324fbc82b9bSMikko Perttunen 	} else {
325fbc82b9bSMikko Perttunen 		err = nvdec_load_falcon_firmware(nvdec);
32646f226c9SMikko Perttunen 		if (err < 0)
32746f226c9SMikko Perttunen 			goto disable;
32846f226c9SMikko Perttunen 
329fbc82b9bSMikko Perttunen 		err = nvdec_boot_falcon(nvdec);
33046f226c9SMikko Perttunen 		if (err < 0)
33146f226c9SMikko Perttunen 			goto disable;
332fbc82b9bSMikko Perttunen 	}
33346f226c9SMikko Perttunen 
33446f226c9SMikko Perttunen 	return 0;
33546f226c9SMikko Perttunen 
33646f226c9SMikko Perttunen disable:
33795ffcb4cSMikko Perttunen 	clk_bulk_disable_unprepare(nvdec->num_clks, nvdec->clks);
33846f226c9SMikko Perttunen 	return err;
33946f226c9SMikko Perttunen }
34046f226c9SMikko Perttunen 
nvdec_runtime_suspend(struct device * dev)341e1189fafSArnd Bergmann static __maybe_unused int nvdec_runtime_suspend(struct device *dev)
34246f226c9SMikko Perttunen {
34346f226c9SMikko Perttunen 	struct nvdec *nvdec = dev_get_drvdata(dev);
34446f226c9SMikko Perttunen 
34528b16229SDmitry Osipenko 	host1x_channel_stop(nvdec->channel);
34628b16229SDmitry Osipenko 
34795ffcb4cSMikko Perttunen 	clk_bulk_disable_unprepare(nvdec->num_clks, nvdec->clks);
34846f226c9SMikko Perttunen 
34946f226c9SMikko Perttunen 	return 0;
35046f226c9SMikko Perttunen }
35146f226c9SMikko Perttunen 
nvdec_open_channel(struct tegra_drm_client * client,struct tegra_drm_context * context)35246f226c9SMikko Perttunen static int nvdec_open_channel(struct tegra_drm_client *client,
35346f226c9SMikko Perttunen 			    struct tegra_drm_context *context)
35446f226c9SMikko Perttunen {
35546f226c9SMikko Perttunen 	struct nvdec *nvdec = to_nvdec(client);
35646f226c9SMikko Perttunen 
35746f226c9SMikko Perttunen 	context->channel = host1x_channel_get(nvdec->channel);
35858ed47adSDmitry Osipenko 	if (!context->channel)
35946f226c9SMikko Perttunen 		return -ENOMEM;
36046f226c9SMikko Perttunen 
36146f226c9SMikko Perttunen 	return 0;
36246f226c9SMikko Perttunen }
36346f226c9SMikko Perttunen 
nvdec_close_channel(struct tegra_drm_context * context)36446f226c9SMikko Perttunen static void nvdec_close_channel(struct tegra_drm_context *context)
36546f226c9SMikko Perttunen {
36646f226c9SMikko Perttunen 	host1x_channel_put(context->channel);
36746f226c9SMikko Perttunen }
36846f226c9SMikko Perttunen 
nvdec_can_use_memory_ctx(struct tegra_drm_client * client,bool * supported)369bf0297acSMikko Perttunen static int nvdec_can_use_memory_ctx(struct tegra_drm_client *client, bool *supported)
370bf0297acSMikko Perttunen {
371bf0297acSMikko Perttunen 	*supported = true;
372bf0297acSMikko Perttunen 
373bf0297acSMikko Perttunen 	return 0;
374bf0297acSMikko Perttunen }
375bf0297acSMikko Perttunen 
37646f226c9SMikko Perttunen static const struct tegra_drm_client_ops nvdec_ops = {
37746f226c9SMikko Perttunen 	.open_channel = nvdec_open_channel,
37846f226c9SMikko Perttunen 	.close_channel = nvdec_close_channel,
37946f226c9SMikko Perttunen 	.submit = tegra_drm_submit,
380bf0297acSMikko Perttunen 	.get_streamid_offset = tegra_drm_get_streamid_offset_thi,
381bf0297acSMikko Perttunen 	.can_use_memory_ctx = nvdec_can_use_memory_ctx,
38246f226c9SMikko Perttunen };
38346f226c9SMikko Perttunen 
38446f226c9SMikko Perttunen #define NVIDIA_TEGRA_210_NVDEC_FIRMWARE "nvidia/tegra210/nvdec.bin"
38546f226c9SMikko Perttunen 
38646f226c9SMikko Perttunen static const struct nvdec_config nvdec_t210_config = {
38746f226c9SMikko Perttunen 	.firmware = NVIDIA_TEGRA_210_NVDEC_FIRMWARE,
38846f226c9SMikko Perttunen 	.version = 0x21,
38946f226c9SMikko Perttunen 	.supports_sid = false,
39046f226c9SMikko Perttunen };
39146f226c9SMikko Perttunen 
39246f226c9SMikko Perttunen #define NVIDIA_TEGRA_186_NVDEC_FIRMWARE "nvidia/tegra186/nvdec.bin"
39346f226c9SMikko Perttunen 
39446f226c9SMikko Perttunen static const struct nvdec_config nvdec_t186_config = {
39546f226c9SMikko Perttunen 	.firmware = NVIDIA_TEGRA_186_NVDEC_FIRMWARE,
39646f226c9SMikko Perttunen 	.version = 0x18,
39746f226c9SMikko Perttunen 	.supports_sid = true,
39846f226c9SMikko Perttunen };
39946f226c9SMikko Perttunen 
40046f226c9SMikko Perttunen #define NVIDIA_TEGRA_194_NVDEC_FIRMWARE "nvidia/tegra194/nvdec.bin"
40146f226c9SMikko Perttunen 
40246f226c9SMikko Perttunen static const struct nvdec_config nvdec_t194_config = {
40346f226c9SMikko Perttunen 	.firmware = NVIDIA_TEGRA_194_NVDEC_FIRMWARE,
40446f226c9SMikko Perttunen 	.version = 0x19,
40546f226c9SMikko Perttunen 	.supports_sid = true,
40646f226c9SMikko Perttunen };
40746f226c9SMikko Perttunen 
408fbc82b9bSMikko Perttunen static const struct nvdec_config nvdec_t234_config = {
409fbc82b9bSMikko Perttunen 	.version = 0x23,
410fbc82b9bSMikko Perttunen 	.supports_sid = true,
411fbc82b9bSMikko Perttunen 	.has_riscv = true,
412fbc82b9bSMikko Perttunen 	.has_extra_clocks = true,
413fbc82b9bSMikko Perttunen };
414fbc82b9bSMikko Perttunen 
41546f226c9SMikko Perttunen static const struct of_device_id tegra_nvdec_of_match[] = {
41646f226c9SMikko Perttunen 	{ .compatible = "nvidia,tegra210-nvdec", .data = &nvdec_t210_config },
41746f226c9SMikko Perttunen 	{ .compatible = "nvidia,tegra186-nvdec", .data = &nvdec_t186_config },
41846f226c9SMikko Perttunen 	{ .compatible = "nvidia,tegra194-nvdec", .data = &nvdec_t194_config },
419fbc82b9bSMikko Perttunen 	{ .compatible = "nvidia,tegra234-nvdec", .data = &nvdec_t234_config },
42046f226c9SMikko Perttunen 	{ },
42146f226c9SMikko Perttunen };
42246f226c9SMikko Perttunen MODULE_DEVICE_TABLE(of, tegra_nvdec_of_match);
42346f226c9SMikko Perttunen 
nvdec_probe(struct platform_device * pdev)42446f226c9SMikko Perttunen static int nvdec_probe(struct platform_device *pdev)
42546f226c9SMikko Perttunen {
42646f226c9SMikko Perttunen 	struct device *dev = &pdev->dev;
42746f226c9SMikko Perttunen 	struct host1x_syncpt **syncpts;
42846f226c9SMikko Perttunen 	struct nvdec *nvdec;
42946f226c9SMikko Perttunen 	u32 host_class;
43046f226c9SMikko Perttunen 	int err;
43146f226c9SMikko Perttunen 
43246f226c9SMikko Perttunen 	/* inherit DMA mask from host1x parent */
43346f226c9SMikko Perttunen 	err = dma_coerce_mask_and_coherent(dev, *dev->parent->dma_mask);
43446f226c9SMikko Perttunen 	if (err < 0) {
43546f226c9SMikko Perttunen 		dev_err(&pdev->dev, "failed to set DMA mask: %d\n", err);
43646f226c9SMikko Perttunen 		return err;
43746f226c9SMikko Perttunen 	}
43846f226c9SMikko Perttunen 
43946f226c9SMikko Perttunen 	nvdec = devm_kzalloc(dev, sizeof(*nvdec), GFP_KERNEL);
44046f226c9SMikko Perttunen 	if (!nvdec)
44146f226c9SMikko Perttunen 		return -ENOMEM;
44246f226c9SMikko Perttunen 
44346f226c9SMikko Perttunen 	nvdec->config = of_device_get_match_data(dev);
44446f226c9SMikko Perttunen 
44546f226c9SMikko Perttunen 	syncpts = devm_kzalloc(dev, sizeof(*syncpts), GFP_KERNEL);
44646f226c9SMikko Perttunen 	if (!syncpts)
44746f226c9SMikko Perttunen 		return -ENOMEM;
44846f226c9SMikko Perttunen 
44946f226c9SMikko Perttunen 	nvdec->regs = devm_platform_get_and_ioremap_resource(pdev, 0, NULL);
45046f226c9SMikko Perttunen 	if (IS_ERR(nvdec->regs))
45146f226c9SMikko Perttunen 		return PTR_ERR(nvdec->regs);
45246f226c9SMikko Perttunen 
45395ffcb4cSMikko Perttunen 	nvdec->clks[0].id = "nvdec";
45495ffcb4cSMikko Perttunen 	nvdec->num_clks = 1;
45595ffcb4cSMikko Perttunen 
45695ffcb4cSMikko Perttunen 	if (nvdec->config->has_extra_clocks) {
45795ffcb4cSMikko Perttunen 		nvdec->num_clks = 3;
45895ffcb4cSMikko Perttunen 		nvdec->clks[1].id = "fuse";
45995ffcb4cSMikko Perttunen 		nvdec->clks[2].id = "tsec_pka";
46046f226c9SMikko Perttunen 	}
46146f226c9SMikko Perttunen 
46295ffcb4cSMikko Perttunen 	err = devm_clk_bulk_get(dev, nvdec->num_clks, nvdec->clks);
46395ffcb4cSMikko Perttunen 	if (err) {
46495ffcb4cSMikko Perttunen 		dev_err(&pdev->dev, "failed to get clock(s)\n");
46595ffcb4cSMikko Perttunen 		return err;
46695ffcb4cSMikko Perttunen 	}
46795ffcb4cSMikko Perttunen 
46895ffcb4cSMikko Perttunen 	err = clk_set_rate(nvdec->clks[0].clk, ULONG_MAX);
469e97a951fSMikko Perttunen 	if (err < 0) {
470e97a951fSMikko Perttunen 		dev_err(&pdev->dev, "failed to set clock rate\n");
471e97a951fSMikko Perttunen 		return err;
472e97a951fSMikko Perttunen 	}
473e97a951fSMikko Perttunen 
47446f226c9SMikko Perttunen 	err = of_property_read_u32(dev->of_node, "nvidia,host1x-class", &host_class);
47546f226c9SMikko Perttunen 	if (err < 0)
47646f226c9SMikko Perttunen 		host_class = HOST1X_CLASS_NVDEC;
47746f226c9SMikko Perttunen 
478fbc82b9bSMikko Perttunen 	if (nvdec->config->has_riscv) {
479fbc82b9bSMikko Perttunen 		struct tegra_mc *mc;
480fbc82b9bSMikko Perttunen 
481fbc82b9bSMikko Perttunen 		mc = devm_tegra_memory_controller_get(dev);
482fbc82b9bSMikko Perttunen 		if (IS_ERR(mc)) {
483fbc82b9bSMikko Perttunen 			dev_err_probe(dev, PTR_ERR(mc),
484fbc82b9bSMikko Perttunen 				"failed to get memory controller handle\n");
485fbc82b9bSMikko Perttunen 			return PTR_ERR(mc);
486fbc82b9bSMikko Perttunen 		}
487fbc82b9bSMikko Perttunen 
488fbc82b9bSMikko Perttunen 		err = tegra_mc_get_carveout_info(mc, 1, &nvdec->carveout_base, NULL);
489fbc82b9bSMikko Perttunen 		if (err) {
490fbc82b9bSMikko Perttunen 			dev_err(dev, "failed to get carveout info: %d\n", err);
491fbc82b9bSMikko Perttunen 			return err;
492fbc82b9bSMikko Perttunen 		}
493fbc82b9bSMikko Perttunen 
494fbc82b9bSMikko Perttunen 		nvdec->reset = devm_reset_control_get_exclusive_released(dev, "nvdec");
495fbc82b9bSMikko Perttunen 		if (IS_ERR(nvdec->reset)) {
496fbc82b9bSMikko Perttunen 			dev_err_probe(dev, PTR_ERR(nvdec->reset), "failed to get reset\n");
497fbc82b9bSMikko Perttunen 			return PTR_ERR(nvdec->reset);
498fbc82b9bSMikko Perttunen 		}
499fbc82b9bSMikko Perttunen 
500fbc82b9bSMikko Perttunen 		nvdec->riscv.dev = dev;
501fbc82b9bSMikko Perttunen 		nvdec->riscv.regs = nvdec->regs;
502fbc82b9bSMikko Perttunen 
503fbc82b9bSMikko Perttunen 		err = tegra_drm_riscv_read_descriptors(&nvdec->riscv);
504fbc82b9bSMikko Perttunen 		if (err < 0)
505fbc82b9bSMikko Perttunen 			return err;
506fbc82b9bSMikko Perttunen 	} else {
50746f226c9SMikko Perttunen 		nvdec->falcon.dev = dev;
50846f226c9SMikko Perttunen 		nvdec->falcon.regs = nvdec->regs;
50946f226c9SMikko Perttunen 
51046f226c9SMikko Perttunen 		err = falcon_init(&nvdec->falcon);
51146f226c9SMikko Perttunen 		if (err < 0)
51246f226c9SMikko Perttunen 			return err;
513fbc82b9bSMikko Perttunen 	}
51446f226c9SMikko Perttunen 
51546f226c9SMikko Perttunen 	platform_set_drvdata(pdev, nvdec);
51646f226c9SMikko Perttunen 
51746f226c9SMikko Perttunen 	INIT_LIST_HEAD(&nvdec->client.base.list);
51846f226c9SMikko Perttunen 	nvdec->client.base.ops = &nvdec_client_ops;
51946f226c9SMikko Perttunen 	nvdec->client.base.dev = dev;
52046f226c9SMikko Perttunen 	nvdec->client.base.class = host_class;
52146f226c9SMikko Perttunen 	nvdec->client.base.syncpts = syncpts;
52246f226c9SMikko Perttunen 	nvdec->client.base.num_syncpts = 1;
52346f226c9SMikko Perttunen 	nvdec->dev = dev;
52446f226c9SMikko Perttunen 
52546f226c9SMikko Perttunen 	INIT_LIST_HEAD(&nvdec->client.list);
52646f226c9SMikko Perttunen 	nvdec->client.version = nvdec->config->version;
52746f226c9SMikko Perttunen 	nvdec->client.ops = &nvdec_ops;
52846f226c9SMikko Perttunen 
52946f226c9SMikko Perttunen 	err = host1x_client_register(&nvdec->client.base);
53046f226c9SMikko Perttunen 	if (err < 0) {
53146f226c9SMikko Perttunen 		dev_err(dev, "failed to register host1x client: %d\n", err);
53246f226c9SMikko Perttunen 		goto exit_falcon;
53346f226c9SMikko Perttunen 	}
53446f226c9SMikko Perttunen 
535*62fa0a98SMikko Perttunen 	pm_runtime_enable(dev);
536*62fa0a98SMikko Perttunen 	pm_runtime_use_autosuspend(dev);
537*62fa0a98SMikko Perttunen 	pm_runtime_set_autosuspend_delay(dev, 500);
538*62fa0a98SMikko Perttunen 
53946f226c9SMikko Perttunen 	return 0;
54046f226c9SMikko Perttunen 
54146f226c9SMikko Perttunen exit_falcon:
54246f226c9SMikko Perttunen 	falcon_exit(&nvdec->falcon);
54346f226c9SMikko Perttunen 
54446f226c9SMikko Perttunen 	return err;
54546f226c9SMikko Perttunen }
54646f226c9SMikko Perttunen 
nvdec_remove(struct platform_device * pdev)547312f9e92SUwe Kleine-König static void nvdec_remove(struct platform_device *pdev)
54846f226c9SMikko Perttunen {
54946f226c9SMikko Perttunen 	struct nvdec *nvdec = platform_get_drvdata(pdev);
55046f226c9SMikko Perttunen 
551*62fa0a98SMikko Perttunen 	pm_runtime_disable(&pdev->dev);
5521d83d1a2SUwe Kleine-König 	host1x_client_unregister(&nvdec->client.base);
55346f226c9SMikko Perttunen 	falcon_exit(&nvdec->falcon);
55446f226c9SMikko Perttunen }
55546f226c9SMikko Perttunen 
55646f226c9SMikko Perttunen static const struct dev_pm_ops nvdec_pm_ops = {
55746f226c9SMikko Perttunen 	SET_RUNTIME_PM_OPS(nvdec_runtime_suspend, nvdec_runtime_resume, NULL)
55828b16229SDmitry Osipenko 	SET_SYSTEM_SLEEP_PM_OPS(pm_runtime_force_suspend,
55928b16229SDmitry Osipenko 				pm_runtime_force_resume)
56046f226c9SMikko Perttunen };
56146f226c9SMikko Perttunen 
56246f226c9SMikko Perttunen struct platform_driver tegra_nvdec_driver = {
56346f226c9SMikko Perttunen 	.driver = {
56446f226c9SMikko Perttunen 		.name = "tegra-nvdec",
56546f226c9SMikko Perttunen 		.of_match_table = tegra_nvdec_of_match,
56646f226c9SMikko Perttunen 		.pm = &nvdec_pm_ops
56746f226c9SMikko Perttunen 	},
56846f226c9SMikko Perttunen 	.probe = nvdec_probe,
569312f9e92SUwe Kleine-König 	.remove_new = nvdec_remove,
57046f226c9SMikko Perttunen };
57146f226c9SMikko Perttunen 
57246f226c9SMikko Perttunen #if IS_ENABLED(CONFIG_ARCH_TEGRA_210_SOC)
57346f226c9SMikko Perttunen MODULE_FIRMWARE(NVIDIA_TEGRA_210_NVDEC_FIRMWARE);
57446f226c9SMikko Perttunen #endif
57546f226c9SMikko Perttunen #if IS_ENABLED(CONFIG_ARCH_TEGRA_186_SOC)
57646f226c9SMikko Perttunen MODULE_FIRMWARE(NVIDIA_TEGRA_186_NVDEC_FIRMWARE);
57746f226c9SMikko Perttunen #endif
57846f226c9SMikko Perttunen #if IS_ENABLED(CONFIG_ARCH_TEGRA_194_SOC)
57946f226c9SMikko Perttunen MODULE_FIRMWARE(NVIDIA_TEGRA_194_NVDEC_FIRMWARE);
58046f226c9SMikko Perttunen #endif
581