19e32e16eSYakir Yang /* 29e32e16eSYakir Yang * Rockchip SoC DP (Display Port) interface driver. 39e32e16eSYakir Yang * 49e32e16eSYakir Yang * Copyright (C) Fuzhou Rockchip Electronics Co., Ltd. 59e32e16eSYakir Yang * Author: Andy Yan <andy.yan@rock-chips.com> 69e32e16eSYakir Yang * Yakir Yang <ykk@rock-chips.com> 79e32e16eSYakir Yang * Jeff Chen <jeff.chen@rock-chips.com> 89e32e16eSYakir Yang * 99e32e16eSYakir Yang * This program is free software; you can redistribute it and/or modify it 109e32e16eSYakir Yang * under the terms of the GNU General Public License as published by the 119e32e16eSYakir Yang * Free Software Foundation; either version 2 of the License, or (at your 129e32e16eSYakir Yang * option) any later version. 139e32e16eSYakir Yang */ 149e32e16eSYakir Yang 159e32e16eSYakir Yang #include <linux/component.h> 169e32e16eSYakir Yang #include <linux/mfd/syscon.h> 17d9c900b0SYakir Yang #include <linux/of_device.h> 189e32e16eSYakir Yang #include <linux/of_graph.h> 199e32e16eSYakir Yang #include <linux/regmap.h> 209e32e16eSYakir Yang #include <linux/reset.h> 219e32e16eSYakir Yang #include <linux/clk.h> 229e32e16eSYakir Yang 239e32e16eSYakir Yang #include <drm/drmP.h> 249e32e16eSYakir Yang #include <drm/drm_crtc_helper.h> 259e32e16eSYakir Yang #include <drm/drm_dp_helper.h> 269e32e16eSYakir Yang #include <drm/drm_of.h> 279e32e16eSYakir Yang #include <drm/drm_panel.h> 289e32e16eSYakir Yang 299e32e16eSYakir Yang #include <video/of_videomode.h> 309e32e16eSYakir Yang #include <video/videomode.h> 319e32e16eSYakir Yang 329e32e16eSYakir Yang #include <drm/bridge/analogix_dp.h> 339e32e16eSYakir Yang 349e32e16eSYakir Yang #include "rockchip_drm_drv.h" 358f0ac5c4SYakir Yang #include "rockchip_drm_psr.h" 369e32e16eSYakir Yang #include "rockchip_drm_vop.h" 379e32e16eSYakir Yang 38d9c900b0SYakir Yang #define RK3288_GRF_SOC_CON6 0x25c 39d9c900b0SYakir Yang #define RK3288_EDP_LCDC_SEL BIT(5) 4082872e42SYakir Yang #define RK3399_GRF_SOC_CON20 0x6250 4182872e42SYakir Yang #define RK3399_EDP_LCDC_SEL BIT(5) 42d9c900b0SYakir Yang 43d9c900b0SYakir Yang #define HIWORD_UPDATE(val, mask) (val | (mask) << 16) 44d9c900b0SYakir Yang 458f0ac5c4SYakir Yang #define PSR_WAIT_LINE_FLAG_TIMEOUT_MS 100 468f0ac5c4SYakir Yang 479e32e16eSYakir Yang #define to_dp(nm) container_of(nm, struct rockchip_dp_device, nm) 489e32e16eSYakir Yang 49d9c900b0SYakir Yang /** 50d9c900b0SYakir Yang * struct rockchip_dp_chip_data - splite the grf setting of kind of chips 51d9c900b0SYakir Yang * @lcdsel_grf_reg: grf register offset of lcdc select 52d9c900b0SYakir Yang * @lcdsel_big: reg value of selecting vop big for eDP 53d9c900b0SYakir Yang * @lcdsel_lit: reg value of selecting vop little for eDP 54d9c900b0SYakir Yang * @chip_type: specific chip type 55d9c900b0SYakir Yang */ 56d9c900b0SYakir Yang struct rockchip_dp_chip_data { 57d9c900b0SYakir Yang u32 lcdsel_grf_reg; 58d9c900b0SYakir Yang u32 lcdsel_big; 59d9c900b0SYakir Yang u32 lcdsel_lit; 60d9c900b0SYakir Yang u32 chip_type; 61d9c900b0SYakir Yang }; 629e32e16eSYakir Yang 639e32e16eSYakir Yang struct rockchip_dp_device { 649e32e16eSYakir Yang struct drm_device *drm_dev; 659e32e16eSYakir Yang struct device *dev; 669e32e16eSYakir Yang struct drm_encoder encoder; 679e32e16eSYakir Yang struct drm_display_mode mode; 689e32e16eSYakir Yang 699e32e16eSYakir Yang struct clk *pclk; 70dc1c93beSYakir Yang struct clk *grfclk; 719e32e16eSYakir Yang struct regmap *grf; 729e32e16eSYakir Yang struct reset_control *rst; 739e32e16eSYakir Yang 74d9c900b0SYakir Yang const struct rockchip_dp_chip_data *data; 75d9c900b0SYakir Yang 766b2d8fd9SJeffy Chen struct analogix_dp_device *adp; 779e32e16eSYakir Yang struct analogix_dp_plat_data plat_data; 789e32e16eSYakir Yang }; 799e32e16eSYakir Yang 808f0ac5c4SYakir Yang static void analogix_dp_psr_set(struct drm_encoder *encoder, bool enabled) 818f0ac5c4SYakir Yang { 828f0ac5c4SYakir Yang struct rockchip_dp_device *dp = to_dp(encoder); 83baa2f024SSean Paul int ret; 848f0ac5c4SYakir Yang 856b2d8fd9SJeffy Chen if (!analogix_dp_psr_supported(dp->adp)) 860546d685STomeu Vizoso return; 870546d685STomeu Vizoso 88d8dd6804SHaneen Mohammed DRM_DEV_DEBUG(dp->dev, "%s PSR...\n", enabled ? "Entry" : "Exit"); 898f0ac5c4SYakir Yang 90459b086dSJeffy Chen ret = rockchip_drm_wait_vact_end(dp->encoder.crtc, 918f0ac5c4SYakir Yang PSR_WAIT_LINE_FLAG_TIMEOUT_MS); 928f0ac5c4SYakir Yang if (ret) { 93d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dp->dev, "line flag interrupt did not arrive\n"); 948f0ac5c4SYakir Yang return; 958f0ac5c4SYakir Yang } 968f0ac5c4SYakir Yang 97baa2f024SSean Paul if (enabled) 986b2d8fd9SJeffy Chen analogix_dp_enable_psr(dp->adp); 998f0ac5c4SYakir Yang else 1006b2d8fd9SJeffy Chen analogix_dp_disable_psr(dp->adp); 1018f0ac5c4SYakir Yang } 1028f0ac5c4SYakir Yang 1039e32e16eSYakir Yang static int rockchip_dp_pre_init(struct rockchip_dp_device *dp) 1049e32e16eSYakir Yang { 1059e32e16eSYakir Yang reset_control_assert(dp->rst); 1069e32e16eSYakir Yang usleep_range(10, 20); 1079e32e16eSYakir Yang reset_control_deassert(dp->rst); 1089e32e16eSYakir Yang 1099e32e16eSYakir Yang return 0; 1109e32e16eSYakir Yang } 1119e32e16eSYakir Yang 1129e32e16eSYakir Yang static int rockchip_dp_poweron(struct analogix_dp_plat_data *plat_data) 1139e32e16eSYakir Yang { 1149e32e16eSYakir Yang struct rockchip_dp_device *dp = to_dp(plat_data); 1159e32e16eSYakir Yang int ret; 1169e32e16eSYakir Yang 1179e32e16eSYakir Yang ret = clk_prepare_enable(dp->pclk); 1189e32e16eSYakir Yang if (ret < 0) { 119d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dp->dev, "failed to enable pclk %d\n", ret); 1209e32e16eSYakir Yang return ret; 1219e32e16eSYakir Yang } 1229e32e16eSYakir Yang 1239e32e16eSYakir Yang ret = rockchip_dp_pre_init(dp); 1249e32e16eSYakir Yang if (ret < 0) { 125d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dp->dev, "failed to dp pre init %d\n", ret); 1263694c5c3SWei Yongjun clk_disable_unprepare(dp->pclk); 1279e32e16eSYakir Yang return ret; 1289e32e16eSYakir Yang } 1299e32e16eSYakir Yang 1307f3c191bSzain wang return rockchip_drm_psr_activate(&dp->encoder); 1319e32e16eSYakir Yang } 1329e32e16eSYakir Yang 1339e32e16eSYakir Yang static int rockchip_dp_powerdown(struct analogix_dp_plat_data *plat_data) 1349e32e16eSYakir Yang { 1359e32e16eSYakir Yang struct rockchip_dp_device *dp = to_dp(plat_data); 1367f3c191bSzain wang int ret; 1377f3c191bSzain wang 1387f3c191bSzain wang ret = rockchip_drm_psr_deactivate(&dp->encoder); 1397f3c191bSzain wang if (ret != 0) 1407f3c191bSzain wang return ret; 1419e32e16eSYakir Yang 1429e32e16eSYakir Yang clk_disable_unprepare(dp->pclk); 1439e32e16eSYakir Yang 1449e32e16eSYakir Yang return 0; 1459e32e16eSYakir Yang } 1469e32e16eSYakir Yang 147db8a9aedSYakir Yang static int rockchip_dp_get_modes(struct analogix_dp_plat_data *plat_data, 148db8a9aedSYakir Yang struct drm_connector *connector) 149db8a9aedSYakir Yang { 150db8a9aedSYakir Yang struct drm_display_info *di = &connector->display_info; 151db8a9aedSYakir Yang /* VOP couldn't output YUV video format for eDP rightly */ 152db8a9aedSYakir Yang u32 mask = DRM_COLOR_FORMAT_YCRCB444 | DRM_COLOR_FORMAT_YCRCB422; 153db8a9aedSYakir Yang 154db8a9aedSYakir Yang if ((di->color_formats & mask)) { 155db8a9aedSYakir Yang DRM_DEBUG_KMS("Swapping display color format from YUV to RGB\n"); 156db8a9aedSYakir Yang di->color_formats &= ~mask; 157db8a9aedSYakir Yang di->color_formats |= DRM_COLOR_FORMAT_RGB444; 158db8a9aedSYakir Yang di->bpc = 8; 159db8a9aedSYakir Yang } 160db8a9aedSYakir Yang 161db8a9aedSYakir Yang return 0; 162db8a9aedSYakir Yang } 163db8a9aedSYakir Yang 1649e32e16eSYakir Yang static bool 1659e32e16eSYakir Yang rockchip_dp_drm_encoder_mode_fixup(struct drm_encoder *encoder, 1669e32e16eSYakir Yang const struct drm_display_mode *mode, 1679e32e16eSYakir Yang struct drm_display_mode *adjusted_mode) 1689e32e16eSYakir Yang { 1699e32e16eSYakir Yang /* do nothing */ 1709e32e16eSYakir Yang return true; 1719e32e16eSYakir Yang } 1729e32e16eSYakir Yang 1739e32e16eSYakir Yang static void rockchip_dp_drm_encoder_mode_set(struct drm_encoder *encoder, 1749e32e16eSYakir Yang struct drm_display_mode *mode, 1759e32e16eSYakir Yang struct drm_display_mode *adjusted) 1769e32e16eSYakir Yang { 1779e32e16eSYakir Yang /* do nothing */ 1789e32e16eSYakir Yang } 1799e32e16eSYakir Yang 1809e32e16eSYakir Yang static void rockchip_dp_drm_encoder_enable(struct drm_encoder *encoder) 1819e32e16eSYakir Yang { 1829e32e16eSYakir Yang struct rockchip_dp_device *dp = to_dp(encoder); 1839e32e16eSYakir Yang int ret; 1849e32e16eSYakir Yang u32 val; 1859e32e16eSYakir Yang 1869e32e16eSYakir Yang ret = drm_of_encoder_active_endpoint_id(dp->dev->of_node, encoder); 1879e32e16eSYakir Yang if (ret < 0) 1889e32e16eSYakir Yang return; 1899e32e16eSYakir Yang 1909e32e16eSYakir Yang if (ret) 191d9c900b0SYakir Yang val = dp->data->lcdsel_lit; 1929e32e16eSYakir Yang else 193d9c900b0SYakir Yang val = dp->data->lcdsel_big; 1949e32e16eSYakir Yang 195d8dd6804SHaneen Mohammed DRM_DEV_DEBUG(dp->dev, "vop %s output to dp\n", (ret) ? "LIT" : "BIG"); 1969e32e16eSYakir Yang 197dc1c93beSYakir Yang ret = clk_prepare_enable(dp->grfclk); 198dc1c93beSYakir Yang if (ret < 0) { 199d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dp->dev, "failed to enable grfclk %d\n", ret); 2009e32e16eSYakir Yang return; 2019e32e16eSYakir Yang } 202dc1c93beSYakir Yang 203dc1c93beSYakir Yang ret = regmap_write(dp->grf, dp->data->lcdsel_grf_reg, val); 204dc1c93beSYakir Yang if (ret != 0) 205d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dp->dev, "Could not write to GRF: %d\n", ret); 206dc1c93beSYakir Yang 207dc1c93beSYakir Yang clk_disable_unprepare(dp->grfclk); 2089e32e16eSYakir Yang } 2099e32e16eSYakir Yang 2109e32e16eSYakir Yang static void rockchip_dp_drm_encoder_nop(struct drm_encoder *encoder) 2119e32e16eSYakir Yang { 2129e32e16eSYakir Yang /* do nothing */ 2139e32e16eSYakir Yang } 2149e32e16eSYakir Yang 2154e257d9eSMark Yao static int 2164e257d9eSMark Yao rockchip_dp_drm_encoder_atomic_check(struct drm_encoder *encoder, 2174e257d9eSMark Yao struct drm_crtc_state *crtc_state, 2184e257d9eSMark Yao struct drm_connector_state *conn_state) 2194e257d9eSMark Yao { 2204e257d9eSMark Yao struct rockchip_crtc_state *s = to_rockchip_crtc_state(crtc_state); 2214e257d9eSMark Yao 2224e257d9eSMark Yao /* 223d698f0ebSYakir Yang * The hardware IC designed that VOP must output the RGB10 video 224d698f0ebSYakir Yang * format to eDP controller, and if eDP panel only support RGB8, 225d698f0ebSYakir Yang * then eDP controller should cut down the video data, not via VOP 226d698f0ebSYakir Yang * controller, that's why we need to hardcode the VOP output mode 227d698f0ebSYakir Yang * to RGA10 here. 2284e257d9eSMark Yao */ 22982872e42SYakir Yang 2304e257d9eSMark Yao s->output_mode = ROCKCHIP_OUT_MODE_AAAA; 2314e257d9eSMark Yao s->output_type = DRM_MODE_CONNECTOR_eDP; 2324e257d9eSMark Yao 2334e257d9eSMark Yao return 0; 2344e257d9eSMark Yao } 2354e257d9eSMark Yao 2369e32e16eSYakir Yang static struct drm_encoder_helper_funcs rockchip_dp_encoder_helper_funcs = { 2379e32e16eSYakir Yang .mode_fixup = rockchip_dp_drm_encoder_mode_fixup, 2389e32e16eSYakir Yang .mode_set = rockchip_dp_drm_encoder_mode_set, 2399e32e16eSYakir Yang .enable = rockchip_dp_drm_encoder_enable, 2409e32e16eSYakir Yang .disable = rockchip_dp_drm_encoder_nop, 2414e257d9eSMark Yao .atomic_check = rockchip_dp_drm_encoder_atomic_check, 2429e32e16eSYakir Yang }; 2439e32e16eSYakir Yang 2449e32e16eSYakir Yang static struct drm_encoder_funcs rockchip_dp_encoder_funcs = { 2457fe201cdSJeffy Chen .destroy = drm_encoder_cleanup, 2469e32e16eSYakir Yang }; 2479e32e16eSYakir Yang 248102712a3SJeffy Chen static int rockchip_dp_of_probe(struct rockchip_dp_device *dp) 2499e32e16eSYakir Yang { 2509e32e16eSYakir Yang struct device *dev = dp->dev; 2519e32e16eSYakir Yang struct device_node *np = dev->of_node; 2529e32e16eSYakir Yang 2539e32e16eSYakir Yang dp->grf = syscon_regmap_lookup_by_phandle(np, "rockchip,grf"); 2549e32e16eSYakir Yang if (IS_ERR(dp->grf)) { 255d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dev, "failed to get rockchip,grf property\n"); 2569e32e16eSYakir Yang return PTR_ERR(dp->grf); 2579e32e16eSYakir Yang } 2589e32e16eSYakir Yang 259dc1c93beSYakir Yang dp->grfclk = devm_clk_get(dev, "grf"); 260dc1c93beSYakir Yang if (PTR_ERR(dp->grfclk) == -ENOENT) { 261dc1c93beSYakir Yang dp->grfclk = NULL; 262dc1c93beSYakir Yang } else if (PTR_ERR(dp->grfclk) == -EPROBE_DEFER) { 263dc1c93beSYakir Yang return -EPROBE_DEFER; 264dc1c93beSYakir Yang } else if (IS_ERR(dp->grfclk)) { 265d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dev, "failed to get grf clock\n"); 266dc1c93beSYakir Yang return PTR_ERR(dp->grfclk); 267dc1c93beSYakir Yang } 268dc1c93beSYakir Yang 2699e32e16eSYakir Yang dp->pclk = devm_clk_get(dev, "pclk"); 2709e32e16eSYakir Yang if (IS_ERR(dp->pclk)) { 271d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dev, "failed to get pclk property\n"); 2729e32e16eSYakir Yang return PTR_ERR(dp->pclk); 2739e32e16eSYakir Yang } 2749e32e16eSYakir Yang 2759e32e16eSYakir Yang dp->rst = devm_reset_control_get(dev, "dp"); 2769e32e16eSYakir Yang if (IS_ERR(dp->rst)) { 277d8dd6804SHaneen Mohammed DRM_DEV_ERROR(dev, "failed to get dp reset control\n"); 2789e32e16eSYakir Yang return PTR_ERR(dp->rst); 2799e32e16eSYakir Yang } 2809e32e16eSYakir Yang 2819e32e16eSYakir Yang return 0; 2829e32e16eSYakir Yang } 2839e32e16eSYakir Yang 2849e32e16eSYakir Yang static int rockchip_dp_drm_create_encoder(struct rockchip_dp_device *dp) 2859e32e16eSYakir Yang { 2869e32e16eSYakir Yang struct drm_encoder *encoder = &dp->encoder; 2879e32e16eSYakir Yang struct drm_device *drm_dev = dp->drm_dev; 2889e32e16eSYakir Yang struct device *dev = dp->dev; 2899e32e16eSYakir Yang int ret; 2909e32e16eSYakir Yang 2919e32e16eSYakir Yang encoder->possible_crtcs = drm_of_find_possible_crtcs(drm_dev, 2929e32e16eSYakir Yang dev->of_node); 2939e32e16eSYakir Yang DRM_DEBUG_KMS("possible_crtcs = 0x%x\n", encoder->possible_crtcs); 2949e32e16eSYakir Yang 2959e32e16eSYakir Yang ret = drm_encoder_init(drm_dev, encoder, &rockchip_dp_encoder_funcs, 2969e32e16eSYakir Yang DRM_MODE_ENCODER_TMDS, NULL); 2979e32e16eSYakir Yang if (ret) { 2989e32e16eSYakir Yang DRM_ERROR("failed to initialize encoder with drm\n"); 2999e32e16eSYakir Yang return ret; 3009e32e16eSYakir Yang } 3019e32e16eSYakir Yang 3029e32e16eSYakir Yang drm_encoder_helper_add(encoder, &rockchip_dp_encoder_helper_funcs); 3039e32e16eSYakir Yang 3049e32e16eSYakir Yang return 0; 3059e32e16eSYakir Yang } 3069e32e16eSYakir Yang 3079e32e16eSYakir Yang static int rockchip_dp_bind(struct device *dev, struct device *master, 3089e32e16eSYakir Yang void *data) 3099e32e16eSYakir Yang { 3109e32e16eSYakir Yang struct rockchip_dp_device *dp = dev_get_drvdata(dev); 311d9c900b0SYakir Yang const struct rockchip_dp_chip_data *dp_data; 3129e32e16eSYakir Yang struct drm_device *drm_dev = data; 3139e32e16eSYakir Yang int ret; 3149e32e16eSYakir Yang 315d9c900b0SYakir Yang dp_data = of_device_get_match_data(dev); 316d9c900b0SYakir Yang if (!dp_data) 317d9c900b0SYakir Yang return -ENODEV; 318d9c900b0SYakir Yang 319d9c900b0SYakir Yang dp->data = dp_data; 3209e32e16eSYakir Yang dp->drm_dev = drm_dev; 3219e32e16eSYakir Yang 3229e32e16eSYakir Yang ret = rockchip_dp_drm_create_encoder(dp); 3239e32e16eSYakir Yang if (ret) { 3249e32e16eSYakir Yang DRM_ERROR("failed to create drm encoder\n"); 3259e32e16eSYakir Yang return ret; 3269e32e16eSYakir Yang } 3279e32e16eSYakir Yang 3289e32e16eSYakir Yang dp->plat_data.encoder = &dp->encoder; 3299e32e16eSYakir Yang 330d9c900b0SYakir Yang dp->plat_data.dev_type = dp->data->chip_type; 3319e32e16eSYakir Yang dp->plat_data.power_on = rockchip_dp_poweron; 3329e32e16eSYakir Yang dp->plat_data.power_off = rockchip_dp_powerdown; 333db8a9aedSYakir Yang dp->plat_data.get_modes = rockchip_dp_get_modes; 3349e32e16eSYakir Yang 335c8c04514SJeffy Chen ret = rockchip_drm_psr_register(&dp->encoder, analogix_dp_psr_set); 336c8c04514SJeffy Chen if (ret < 0) 337c8c04514SJeffy Chen goto err_cleanup_encoder; 3388f0ac5c4SYakir Yang 3396b2d8fd9SJeffy Chen dp->adp = analogix_dp_bind(dev, dp->drm_dev, &dp->plat_data); 3407fe201cdSJeffy Chen if (IS_ERR(dp->adp)) { 341c8c04514SJeffy Chen ret = PTR_ERR(dp->adp); 342c8c04514SJeffy Chen goto err_unreg_psr; 3437fe201cdSJeffy Chen } 3446b2d8fd9SJeffy Chen 3456b2d8fd9SJeffy Chen return 0; 346c8c04514SJeffy Chen err_unreg_psr: 347c8c04514SJeffy Chen rockchip_drm_psr_unregister(&dp->encoder); 348c8c04514SJeffy Chen err_cleanup_encoder: 349c8c04514SJeffy Chen dp->encoder.funcs->destroy(&dp->encoder); 350c8c04514SJeffy Chen return ret; 3519e32e16eSYakir Yang } 3529e32e16eSYakir Yang 3539e32e16eSYakir Yang static void rockchip_dp_unbind(struct device *dev, struct device *master, 3549e32e16eSYakir Yang void *data) 3559e32e16eSYakir Yang { 3568f0ac5c4SYakir Yang struct rockchip_dp_device *dp = dev_get_drvdata(dev); 3578f0ac5c4SYakir Yang 3586b2d8fd9SJeffy Chen analogix_dp_unbind(dp->adp); 359d8e7e73eSJeffy Chen rockchip_drm_psr_unregister(&dp->encoder); 3607fe201cdSJeffy Chen dp->encoder.funcs->destroy(&dp->encoder); 3619e32e16eSYakir Yang } 3629e32e16eSYakir Yang 3639e32e16eSYakir Yang static const struct component_ops rockchip_dp_component_ops = { 3649e32e16eSYakir Yang .bind = rockchip_dp_bind, 3659e32e16eSYakir Yang .unbind = rockchip_dp_unbind, 3669e32e16eSYakir Yang }; 3679e32e16eSYakir Yang 3689e32e16eSYakir Yang static int rockchip_dp_probe(struct platform_device *pdev) 3699e32e16eSYakir Yang { 3709e32e16eSYakir Yang struct device *dev = &pdev->dev; 371eb87c91cSYakir Yang struct drm_panel *panel = NULL; 3729e32e16eSYakir Yang struct rockchip_dp_device *dp; 373ebc94461SRob Herring int ret; 3749e32e16eSYakir Yang 375ebc94461SRob Herring ret = drm_of_find_panel_or_bridge(dev->of_node, 1, 0, &panel, NULL); 376102712a3SJeffy Chen if (ret < 0) 377ebc94461SRob Herring return ret; 3789e32e16eSYakir Yang 3799e32e16eSYakir Yang dp = devm_kzalloc(dev, sizeof(*dp), GFP_KERNEL); 3809e32e16eSYakir Yang if (!dp) 3819e32e16eSYakir Yang return -ENOMEM; 3829e32e16eSYakir Yang 3839e32e16eSYakir Yang dp->dev = dev; 3849e32e16eSYakir Yang dp->plat_data.panel = panel; 3859e32e16eSYakir Yang 386102712a3SJeffy Chen ret = rockchip_dp_of_probe(dp); 387102712a3SJeffy Chen if (ret < 0) 388102712a3SJeffy Chen return ret; 389102712a3SJeffy Chen 3909e32e16eSYakir Yang platform_set_drvdata(pdev, dp); 3919e32e16eSYakir Yang 3929e32e16eSYakir Yang return component_add(dev, &rockchip_dp_component_ops); 3939e32e16eSYakir Yang } 3949e32e16eSYakir Yang 3959e32e16eSYakir Yang static int rockchip_dp_remove(struct platform_device *pdev) 3969e32e16eSYakir Yang { 3979e32e16eSYakir Yang component_del(&pdev->dev, &rockchip_dp_component_ops); 3989e32e16eSYakir Yang 3999e32e16eSYakir Yang return 0; 4009e32e16eSYakir Yang } 4019e32e16eSYakir Yang 4026b2d8fd9SJeffy Chen #ifdef CONFIG_PM_SLEEP 4036b2d8fd9SJeffy Chen static int rockchip_dp_suspend(struct device *dev) 4046b2d8fd9SJeffy Chen { 4056b2d8fd9SJeffy Chen struct rockchip_dp_device *dp = dev_get_drvdata(dev); 4066b2d8fd9SJeffy Chen 4076b2d8fd9SJeffy Chen return analogix_dp_suspend(dp->adp); 4086b2d8fd9SJeffy Chen } 4096b2d8fd9SJeffy Chen 4106b2d8fd9SJeffy Chen static int rockchip_dp_resume(struct device *dev) 4116b2d8fd9SJeffy Chen { 4126b2d8fd9SJeffy Chen struct rockchip_dp_device *dp = dev_get_drvdata(dev); 4136b2d8fd9SJeffy Chen 4146b2d8fd9SJeffy Chen return analogix_dp_resume(dp->adp); 4156b2d8fd9SJeffy Chen } 4166b2d8fd9SJeffy Chen #endif 4176b2d8fd9SJeffy Chen 4189e32e16eSYakir Yang static const struct dev_pm_ops rockchip_dp_pm_ops = { 419fe64ba5cSTomeu Vizoso #ifdef CONFIG_PM_SLEEP 4206b2d8fd9SJeffy Chen .suspend = rockchip_dp_suspend, 4216b2d8fd9SJeffy Chen .resume_early = rockchip_dp_resume, 422fe64ba5cSTomeu Vizoso #endif 4239e32e16eSYakir Yang }; 4249e32e16eSYakir Yang 42582872e42SYakir Yang static const struct rockchip_dp_chip_data rk3399_edp = { 42682872e42SYakir Yang .lcdsel_grf_reg = RK3399_GRF_SOC_CON20, 42782872e42SYakir Yang .lcdsel_big = HIWORD_UPDATE(0, RK3399_EDP_LCDC_SEL), 42882872e42SYakir Yang .lcdsel_lit = HIWORD_UPDATE(RK3399_EDP_LCDC_SEL, RK3399_EDP_LCDC_SEL), 42982872e42SYakir Yang .chip_type = RK3399_EDP, 43082872e42SYakir Yang }; 43182872e42SYakir Yang 432d9c900b0SYakir Yang static const struct rockchip_dp_chip_data rk3288_dp = { 433d9c900b0SYakir Yang .lcdsel_grf_reg = RK3288_GRF_SOC_CON6, 434d9c900b0SYakir Yang .lcdsel_big = HIWORD_UPDATE(0, RK3288_EDP_LCDC_SEL), 435d9c900b0SYakir Yang .lcdsel_lit = HIWORD_UPDATE(RK3288_EDP_LCDC_SEL, RK3288_EDP_LCDC_SEL), 436d9c900b0SYakir Yang .chip_type = RK3288_DP, 437d9c900b0SYakir Yang }; 438d9c900b0SYakir Yang 4399e32e16eSYakir Yang static const struct of_device_id rockchip_dp_dt_ids[] = { 440d9c900b0SYakir Yang {.compatible = "rockchip,rk3288-dp", .data = &rk3288_dp }, 44182872e42SYakir Yang {.compatible = "rockchip,rk3399-edp", .data = &rk3399_edp }, 4429e32e16eSYakir Yang {} 4439e32e16eSYakir Yang }; 4449e32e16eSYakir Yang MODULE_DEVICE_TABLE(of, rockchip_dp_dt_ids); 4459e32e16eSYakir Yang 4468820b68bSJeffy Chen struct platform_driver rockchip_dp_driver = { 4479e32e16eSYakir Yang .probe = rockchip_dp_probe, 4489e32e16eSYakir Yang .remove = rockchip_dp_remove, 4499e32e16eSYakir Yang .driver = { 4509e32e16eSYakir Yang .name = "rockchip-dp", 4519e32e16eSYakir Yang .pm = &rockchip_dp_pm_ops, 4529e32e16eSYakir Yang .of_match_table = of_match_ptr(rockchip_dp_dt_ids), 4539e32e16eSYakir Yang }, 4549e32e16eSYakir Yang }; 455