xref: /openbmc/linux/drivers/gpu/drm/radeon/r100.c (revision ceb776bc)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "drm.h"
31771fe6b9SJerome Glisse #include "radeon_drm.h"
32771fe6b9SJerome Glisse #include "radeon_reg.h"
33771fe6b9SJerome Glisse #include "radeon.h"
343ce0a23dSJerome Glisse #include "r100d.h"
35d4550907SJerome Glisse #include "rs100d.h"
36d4550907SJerome Glisse #include "rv200d.h"
37d4550907SJerome Glisse #include "rv250d.h"
383ce0a23dSJerome Glisse 
3970967ab9SBen Hutchings #include <linux/firmware.h>
4070967ab9SBen Hutchings #include <linux/platform_device.h>
4170967ab9SBen Hutchings 
42551ebd83SDave Airlie #include "r100_reg_safe.h"
43551ebd83SDave Airlie #include "rn50_reg_safe.h"
44551ebd83SDave Airlie 
4570967ab9SBen Hutchings /* Firmware Names */
4670967ab9SBen Hutchings #define FIRMWARE_R100		"radeon/R100_cp.bin"
4770967ab9SBen Hutchings #define FIRMWARE_R200		"radeon/R200_cp.bin"
4870967ab9SBen Hutchings #define FIRMWARE_R300		"radeon/R300_cp.bin"
4970967ab9SBen Hutchings #define FIRMWARE_R420		"radeon/R420_cp.bin"
5070967ab9SBen Hutchings #define FIRMWARE_RS690		"radeon/RS690_cp.bin"
5170967ab9SBen Hutchings #define FIRMWARE_RS600		"radeon/RS600_cp.bin"
5270967ab9SBen Hutchings #define FIRMWARE_R520		"radeon/R520_cp.bin"
5370967ab9SBen Hutchings 
5470967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R100);
5570967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R200);
5670967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R300);
5770967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R420);
5870967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS690);
5970967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS600);
6070967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R520);
61771fe6b9SJerome Glisse 
62551ebd83SDave Airlie #include "r100_track.h"
63551ebd83SDave Airlie 
64771fe6b9SJerome Glisse /* This files gather functions specifics to:
65771fe6b9SJerome Glisse  * r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280
66771fe6b9SJerome Glisse  */
67771fe6b9SJerome Glisse 
68771fe6b9SJerome Glisse /*
69771fe6b9SJerome Glisse  * PCI GART
70771fe6b9SJerome Glisse  */
71771fe6b9SJerome Glisse void r100_pci_gart_tlb_flush(struct radeon_device *rdev)
72771fe6b9SJerome Glisse {
73771fe6b9SJerome Glisse 	/* TODO: can we do somethings here ? */
74771fe6b9SJerome Glisse 	/* It seems hw only cache one entry so we should discard this
75771fe6b9SJerome Glisse 	 * entry otherwise if first GPU GART read hit this entry it
76771fe6b9SJerome Glisse 	 * could end up in wrong address. */
77771fe6b9SJerome Glisse }
78771fe6b9SJerome Glisse 
794aac0473SJerome Glisse int r100_pci_gart_init(struct radeon_device *rdev)
804aac0473SJerome Glisse {
814aac0473SJerome Glisse 	int r;
824aac0473SJerome Glisse 
834aac0473SJerome Glisse 	if (rdev->gart.table.ram.ptr) {
844aac0473SJerome Glisse 		WARN(1, "R100 PCI GART already initialized.\n");
854aac0473SJerome Glisse 		return 0;
864aac0473SJerome Glisse 	}
874aac0473SJerome Glisse 	/* Initialize common gart structure */
884aac0473SJerome Glisse 	r = radeon_gart_init(rdev);
894aac0473SJerome Glisse 	if (r)
904aac0473SJerome Glisse 		return r;
914aac0473SJerome Glisse 	rdev->gart.table_size = rdev->gart.num_gpu_pages * 4;
924aac0473SJerome Glisse 	rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush;
934aac0473SJerome Glisse 	rdev->asic->gart_set_page = &r100_pci_gart_set_page;
944aac0473SJerome Glisse 	return radeon_gart_table_ram_alloc(rdev);
954aac0473SJerome Glisse }
964aac0473SJerome Glisse 
97771fe6b9SJerome Glisse int r100_pci_gart_enable(struct radeon_device *rdev)
98771fe6b9SJerome Glisse {
99771fe6b9SJerome Glisse 	uint32_t tmp;
100771fe6b9SJerome Glisse 
101771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
102771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
103771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
104771fe6b9SJerome Glisse 	/* set address range for PCI address translate */
105771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, rdev->mc.gtt_location);
106771fe6b9SJerome Glisse 	tmp = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
107771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, tmp);
108771fe6b9SJerome Glisse 	/* Enable bus mastering */
109771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
110771fe6b9SJerome Glisse 	WREG32(RADEON_BUS_CNTL, tmp);
111771fe6b9SJerome Glisse 	/* set PCI GART page-table base address */
112771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_PT_BASE, rdev->gart.table_addr);
113771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_PCIGART_TRANSLATE_EN;
114771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
115771fe6b9SJerome Glisse 	r100_pci_gart_tlb_flush(rdev);
116771fe6b9SJerome Glisse 	rdev->gart.ready = true;
117771fe6b9SJerome Glisse 	return 0;
118771fe6b9SJerome Glisse }
119771fe6b9SJerome Glisse 
120771fe6b9SJerome Glisse void r100_pci_gart_disable(struct radeon_device *rdev)
121771fe6b9SJerome Glisse {
122771fe6b9SJerome Glisse 	uint32_t tmp;
123771fe6b9SJerome Glisse 
124771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
125771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
126771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp & ~RADEON_PCIGART_TRANSLATE_EN);
127771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, 0);
128771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, 0);
129771fe6b9SJerome Glisse }
130771fe6b9SJerome Glisse 
131771fe6b9SJerome Glisse int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr)
132771fe6b9SJerome Glisse {
133771fe6b9SJerome Glisse 	if (i < 0 || i > rdev->gart.num_gpu_pages) {
134771fe6b9SJerome Glisse 		return -EINVAL;
135771fe6b9SJerome Glisse 	}
136ed10f95dSDave Airlie 	rdev->gart.table.ram.ptr[i] = cpu_to_le32(lower_32_bits(addr));
137771fe6b9SJerome Glisse 	return 0;
138771fe6b9SJerome Glisse }
139771fe6b9SJerome Glisse 
1404aac0473SJerome Glisse void r100_pci_gart_fini(struct radeon_device *rdev)
141771fe6b9SJerome Glisse {
142771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
1434aac0473SJerome Glisse 	radeon_gart_table_ram_free(rdev);
1444aac0473SJerome Glisse 	radeon_gart_fini(rdev);
145771fe6b9SJerome Glisse }
146771fe6b9SJerome Glisse 
1477ed220d7SMichel Dänzer int r100_irq_set(struct radeon_device *rdev)
1487ed220d7SMichel Dänzer {
1497ed220d7SMichel Dänzer 	uint32_t tmp = 0;
1507ed220d7SMichel Dänzer 
1517ed220d7SMichel Dänzer 	if (rdev->irq.sw_int) {
1527ed220d7SMichel Dänzer 		tmp |= RADEON_SW_INT_ENABLE;
1537ed220d7SMichel Dänzer 	}
1547ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[0]) {
1557ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC_VBLANK_MASK;
1567ed220d7SMichel Dänzer 	}
1577ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[1]) {
1587ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC2_VBLANK_MASK;
1597ed220d7SMichel Dänzer 	}
1607ed220d7SMichel Dänzer 	WREG32(RADEON_GEN_INT_CNTL, tmp);
1617ed220d7SMichel Dänzer 	return 0;
1627ed220d7SMichel Dänzer }
1637ed220d7SMichel Dänzer 
1649f022ddfSJerome Glisse void r100_irq_disable(struct radeon_device *rdev)
1659f022ddfSJerome Glisse {
1669f022ddfSJerome Glisse 	u32 tmp;
1679f022ddfSJerome Glisse 
1689f022ddfSJerome Glisse 	WREG32(R_000040_GEN_INT_CNTL, 0);
1699f022ddfSJerome Glisse 	/* Wait and acknowledge irq */
1709f022ddfSJerome Glisse 	mdelay(1);
1719f022ddfSJerome Glisse 	tmp = RREG32(R_000044_GEN_INT_STATUS);
1729f022ddfSJerome Glisse 	WREG32(R_000044_GEN_INT_STATUS, tmp);
1739f022ddfSJerome Glisse }
1749f022ddfSJerome Glisse 
1757ed220d7SMichel Dänzer static inline uint32_t r100_irq_ack(struct radeon_device *rdev)
1767ed220d7SMichel Dänzer {
1777ed220d7SMichel Dänzer 	uint32_t irqs = RREG32(RADEON_GEN_INT_STATUS);
1787ed220d7SMichel Dänzer 	uint32_t irq_mask = RADEON_SW_INT_TEST | RADEON_CRTC_VBLANK_STAT |
1797ed220d7SMichel Dänzer 		RADEON_CRTC2_VBLANK_STAT;
1807ed220d7SMichel Dänzer 
1817ed220d7SMichel Dänzer 	if (irqs) {
1827ed220d7SMichel Dänzer 		WREG32(RADEON_GEN_INT_STATUS, irqs);
1837ed220d7SMichel Dänzer 	}
1847ed220d7SMichel Dänzer 	return irqs & irq_mask;
1857ed220d7SMichel Dänzer }
1867ed220d7SMichel Dänzer 
1877ed220d7SMichel Dänzer int r100_irq_process(struct radeon_device *rdev)
1887ed220d7SMichel Dänzer {
1897ed220d7SMichel Dänzer 	uint32_t status;
1907ed220d7SMichel Dänzer 
1917ed220d7SMichel Dänzer 	status = r100_irq_ack(rdev);
1927ed220d7SMichel Dänzer 	if (!status) {
1937ed220d7SMichel Dänzer 		return IRQ_NONE;
1947ed220d7SMichel Dänzer 	}
195a513c184SJerome Glisse 	if (rdev->shutdown) {
196a513c184SJerome Glisse 		return IRQ_NONE;
197a513c184SJerome Glisse 	}
1987ed220d7SMichel Dänzer 	while (status) {
1997ed220d7SMichel Dänzer 		/* SW interrupt */
2007ed220d7SMichel Dänzer 		if (status & RADEON_SW_INT_TEST) {
2017ed220d7SMichel Dänzer 			radeon_fence_process(rdev);
2027ed220d7SMichel Dänzer 		}
2037ed220d7SMichel Dänzer 		/* Vertical blank interrupts */
2047ed220d7SMichel Dänzer 		if (status & RADEON_CRTC_VBLANK_STAT) {
2057ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 0);
2067ed220d7SMichel Dänzer 		}
2077ed220d7SMichel Dänzer 		if (status & RADEON_CRTC2_VBLANK_STAT) {
2087ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 1);
2097ed220d7SMichel Dänzer 		}
2107ed220d7SMichel Dänzer 		status = r100_irq_ack(rdev);
2117ed220d7SMichel Dänzer 	}
2127ed220d7SMichel Dänzer 	return IRQ_HANDLED;
2137ed220d7SMichel Dänzer }
2147ed220d7SMichel Dänzer 
2157ed220d7SMichel Dänzer u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc)
2167ed220d7SMichel Dänzer {
2177ed220d7SMichel Dänzer 	if (crtc == 0)
2187ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC_CRNT_FRAME);
2197ed220d7SMichel Dänzer 	else
2207ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC2_CRNT_FRAME);
2217ed220d7SMichel Dänzer }
2227ed220d7SMichel Dänzer 
223771fe6b9SJerome Glisse void r100_fence_ring_emit(struct radeon_device *rdev,
224771fe6b9SJerome Glisse 			  struct radeon_fence *fence)
225771fe6b9SJerome Glisse {
226771fe6b9SJerome Glisse 	/* Who ever call radeon_fence_emit should call ring_lock and ask
227771fe6b9SJerome Glisse 	 * for enough space (today caller are ib schedule and buffer move) */
228771fe6b9SJerome Glisse 	/* Wait until IDLE & CLEAN */
229771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(0x1720, 0));
230771fe6b9SJerome Glisse 	radeon_ring_write(rdev, (1 << 16) | (1 << 17));
231771fe6b9SJerome Glisse 	/* Emit fence sequence & fire IRQ */
232771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(rdev->fence_drv.scratch_reg, 0));
233771fe6b9SJerome Glisse 	radeon_ring_write(rdev, fence->seq);
234771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_GEN_INT_STATUS, 0));
235771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_SW_INT_FIRE);
236771fe6b9SJerome Glisse }
237771fe6b9SJerome Glisse 
238771fe6b9SJerome Glisse int r100_wb_init(struct radeon_device *rdev)
239771fe6b9SJerome Glisse {
240771fe6b9SJerome Glisse 	int r;
241771fe6b9SJerome Glisse 
242771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj == NULL) {
243a77f1718SMatt Turner 		r = radeon_object_create(rdev, NULL, RADEON_GPU_PAGE_SIZE,
244771fe6b9SJerome Glisse 					 true,
245771fe6b9SJerome Glisse 					 RADEON_GEM_DOMAIN_GTT,
246771fe6b9SJerome Glisse 					 false, &rdev->wb.wb_obj);
247771fe6b9SJerome Glisse 		if (r) {
248771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failed to create WB buffer (%d).\n", r);
249771fe6b9SJerome Glisse 			return r;
250771fe6b9SJerome Glisse 		}
251771fe6b9SJerome Glisse 		r = radeon_object_pin(rdev->wb.wb_obj,
252771fe6b9SJerome Glisse 				      RADEON_GEM_DOMAIN_GTT,
253771fe6b9SJerome Glisse 				      &rdev->wb.gpu_addr);
254771fe6b9SJerome Glisse 		if (r) {
255771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failed to pin WB buffer (%d).\n", r);
256771fe6b9SJerome Glisse 			return r;
257771fe6b9SJerome Glisse 		}
258771fe6b9SJerome Glisse 		r = radeon_object_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
259771fe6b9SJerome Glisse 		if (r) {
260771fe6b9SJerome Glisse 			DRM_ERROR("radeon: failed to map WB buffer (%d).\n", r);
261771fe6b9SJerome Glisse 			return r;
262771fe6b9SJerome Glisse 		}
263771fe6b9SJerome Glisse 	}
2649f022ddfSJerome Glisse 	WREG32(R_000774_SCRATCH_ADDR, rdev->wb.gpu_addr);
2659f022ddfSJerome Glisse 	WREG32(R_00070C_CP_RB_RPTR_ADDR,
2669f022ddfSJerome Glisse 		S_00070C_RB_RPTR_ADDR((rdev->wb.gpu_addr + 1024) >> 2));
2679f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0xff);
268771fe6b9SJerome Glisse 	return 0;
269771fe6b9SJerome Glisse }
270771fe6b9SJerome Glisse 
2719f022ddfSJerome Glisse void r100_wb_disable(struct radeon_device *rdev)
2729f022ddfSJerome Glisse {
2739f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0);
2749f022ddfSJerome Glisse }
2759f022ddfSJerome Glisse 
276771fe6b9SJerome Glisse void r100_wb_fini(struct radeon_device *rdev)
277771fe6b9SJerome Glisse {
2789f022ddfSJerome Glisse 	r100_wb_disable(rdev);
279771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj) {
280771fe6b9SJerome Glisse 		radeon_object_kunmap(rdev->wb.wb_obj);
281771fe6b9SJerome Glisse 		radeon_object_unpin(rdev->wb.wb_obj);
282771fe6b9SJerome Glisse 		radeon_object_unref(&rdev->wb.wb_obj);
283771fe6b9SJerome Glisse 		rdev->wb.wb = NULL;
284771fe6b9SJerome Glisse 		rdev->wb.wb_obj = NULL;
285771fe6b9SJerome Glisse 	}
286771fe6b9SJerome Glisse }
287771fe6b9SJerome Glisse 
288771fe6b9SJerome Glisse int r100_copy_blit(struct radeon_device *rdev,
289771fe6b9SJerome Glisse 		   uint64_t src_offset,
290771fe6b9SJerome Glisse 		   uint64_t dst_offset,
291771fe6b9SJerome Glisse 		   unsigned num_pages,
292771fe6b9SJerome Glisse 		   struct radeon_fence *fence)
293771fe6b9SJerome Glisse {
294771fe6b9SJerome Glisse 	uint32_t cur_pages;
295771fe6b9SJerome Glisse 	uint32_t stride_bytes = PAGE_SIZE;
296771fe6b9SJerome Glisse 	uint32_t pitch;
297771fe6b9SJerome Glisse 	uint32_t stride_pixels;
298771fe6b9SJerome Glisse 	unsigned ndw;
299771fe6b9SJerome Glisse 	int num_loops;
300771fe6b9SJerome Glisse 	int r = 0;
301771fe6b9SJerome Glisse 
302771fe6b9SJerome Glisse 	/* radeon limited to 16k stride */
303771fe6b9SJerome Glisse 	stride_bytes &= 0x3fff;
304771fe6b9SJerome Glisse 	/* radeon pitch is /64 */
305771fe6b9SJerome Glisse 	pitch = stride_bytes / 64;
306771fe6b9SJerome Glisse 	stride_pixels = stride_bytes / 4;
307771fe6b9SJerome Glisse 	num_loops = DIV_ROUND_UP(num_pages, 8191);
308771fe6b9SJerome Glisse 
309771fe6b9SJerome Glisse 	/* Ask for enough room for blit + flush + fence */
310771fe6b9SJerome Glisse 	ndw = 64 + (10 * num_loops);
311771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, ndw);
312771fe6b9SJerome Glisse 	if (r) {
313771fe6b9SJerome Glisse 		DRM_ERROR("radeon: moving bo (%d) asking for %u dw.\n", r, ndw);
314771fe6b9SJerome Glisse 		return -EINVAL;
315771fe6b9SJerome Glisse 	}
316771fe6b9SJerome Glisse 	while (num_pages > 0) {
317771fe6b9SJerome Glisse 		cur_pages = num_pages;
318771fe6b9SJerome Glisse 		if (cur_pages > 8191) {
319771fe6b9SJerome Glisse 			cur_pages = 8191;
320771fe6b9SJerome Glisse 		}
321771fe6b9SJerome Glisse 		num_pages -= cur_pages;
322771fe6b9SJerome Glisse 
323771fe6b9SJerome Glisse 		/* pages are in Y direction - height
324771fe6b9SJerome Glisse 		   page width in X direction - width */
325771fe6b9SJerome Glisse 		radeon_ring_write(rdev, PACKET3(PACKET3_BITBLT_MULTI, 8));
326771fe6b9SJerome Glisse 		radeon_ring_write(rdev,
327771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
328771fe6b9SJerome Glisse 				  RADEON_GMC_DST_PITCH_OFFSET_CNTL |
329771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_CLIPPING |
330771fe6b9SJerome Glisse 				  RADEON_GMC_DST_CLIPPING |
331771fe6b9SJerome Glisse 				  RADEON_GMC_BRUSH_NONE |
332771fe6b9SJerome Glisse 				  (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
333771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_DATATYPE_COLOR |
334771fe6b9SJerome Glisse 				  RADEON_ROP3_S |
335771fe6b9SJerome Glisse 				  RADEON_DP_SRC_SOURCE_MEMORY |
336771fe6b9SJerome Glisse 				  RADEON_GMC_CLR_CMP_CNTL_DIS |
337771fe6b9SJerome Glisse 				  RADEON_GMC_WR_MSK_DIS);
338771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (src_offset >> 10));
339771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (dst_offset >> 10));
340771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
341771fe6b9SJerome Glisse 		radeon_ring_write(rdev, 0);
342771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
343771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
344771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
345771fe6b9SJerome Glisse 		radeon_ring_write(rdev, cur_pages | (stride_pixels << 16));
346771fe6b9SJerome Glisse 	}
347771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_DSTCACHE_CTLSTAT, 0));
348771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_RB2D_DC_FLUSH_ALL);
349771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
350771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
351771fe6b9SJerome Glisse 			  RADEON_WAIT_2D_IDLECLEAN |
352771fe6b9SJerome Glisse 			  RADEON_WAIT_HOST_IDLECLEAN |
353771fe6b9SJerome Glisse 			  RADEON_WAIT_DMA_GUI_IDLE);
354771fe6b9SJerome Glisse 	if (fence) {
355771fe6b9SJerome Glisse 		r = radeon_fence_emit(rdev, fence);
356771fe6b9SJerome Glisse 	}
357771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
358771fe6b9SJerome Glisse 	return r;
359771fe6b9SJerome Glisse }
360771fe6b9SJerome Glisse 
36145600232SJerome Glisse static int r100_cp_wait_for_idle(struct radeon_device *rdev)
36245600232SJerome Glisse {
36345600232SJerome Glisse 	unsigned i;
36445600232SJerome Glisse 	u32 tmp;
36545600232SJerome Glisse 
36645600232SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
36745600232SJerome Glisse 		tmp = RREG32(R_000E40_RBBM_STATUS);
36845600232SJerome Glisse 		if (!G_000E40_CP_CMDSTRM_BUSY(tmp)) {
36945600232SJerome Glisse 			return 0;
37045600232SJerome Glisse 		}
37145600232SJerome Glisse 		udelay(1);
37245600232SJerome Glisse 	}
37345600232SJerome Glisse 	return -1;
37445600232SJerome Glisse }
37545600232SJerome Glisse 
376771fe6b9SJerome Glisse void r100_ring_start(struct radeon_device *rdev)
377771fe6b9SJerome Glisse {
378771fe6b9SJerome Glisse 	int r;
379771fe6b9SJerome Glisse 
380771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
381771fe6b9SJerome Glisse 	if (r) {
382771fe6b9SJerome Glisse 		return;
383771fe6b9SJerome Glisse 	}
384771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_ISYNC_CNTL, 0));
385771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
386771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY2D_IDLE3D |
387771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY3D_IDLE2D |
388771fe6b9SJerome Glisse 			  RADEON_ISYNC_WAIT_IDLEGUI |
389771fe6b9SJerome Glisse 			  RADEON_ISYNC_CPSCRATCH_IDLEGUI);
390771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
391771fe6b9SJerome Glisse }
392771fe6b9SJerome Glisse 
39370967ab9SBen Hutchings 
39470967ab9SBen Hutchings /* Load the microcode for the CP */
39570967ab9SBen Hutchings static int r100_cp_init_microcode(struct radeon_device *rdev)
396771fe6b9SJerome Glisse {
39770967ab9SBen Hutchings 	struct platform_device *pdev;
39870967ab9SBen Hutchings 	const char *fw_name = NULL;
39970967ab9SBen Hutchings 	int err;
400771fe6b9SJerome Glisse 
40170967ab9SBen Hutchings 	DRM_DEBUG("\n");
40270967ab9SBen Hutchings 
40370967ab9SBen Hutchings 	pdev = platform_device_register_simple("radeon_cp", 0, NULL, 0);
40470967ab9SBen Hutchings 	err = IS_ERR(pdev);
40570967ab9SBen Hutchings 	if (err) {
40670967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to register firmware\n");
40770967ab9SBen Hutchings 		return -EINVAL;
408771fe6b9SJerome Glisse 	}
409771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_R100) || (rdev->family == CHIP_RV100) ||
410771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RV200) || (rdev->family == CHIP_RS100) ||
411771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
412771fe6b9SJerome Glisse 		DRM_INFO("Loading R100 Microcode\n");
41370967ab9SBen Hutchings 		fw_name = FIRMWARE_R100;
414771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R200) ||
415771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV250) ||
416771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV280) ||
417771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS300)) {
418771fe6b9SJerome Glisse 		DRM_INFO("Loading R200 Microcode\n");
41970967ab9SBen Hutchings 		fw_name = FIRMWARE_R200;
420771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R300) ||
421771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R350) ||
422771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV350) ||
423771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV380) ||
424771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS400) ||
425771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS480)) {
426771fe6b9SJerome Glisse 		DRM_INFO("Loading R300 Microcode\n");
42770967ab9SBen Hutchings 		fw_name = FIRMWARE_R300;
428771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R420) ||
429771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R423) ||
430771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV410)) {
431771fe6b9SJerome Glisse 		DRM_INFO("Loading R400 Microcode\n");
43270967ab9SBen Hutchings 		fw_name = FIRMWARE_R420;
433771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RS690) ||
434771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS740)) {
435771fe6b9SJerome Glisse 		DRM_INFO("Loading RS690/RS740 Microcode\n");
43670967ab9SBen Hutchings 		fw_name = FIRMWARE_RS690;
437771fe6b9SJerome Glisse 	} else if (rdev->family == CHIP_RS600) {
438771fe6b9SJerome Glisse 		DRM_INFO("Loading RS600 Microcode\n");
43970967ab9SBen Hutchings 		fw_name = FIRMWARE_RS600;
440771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RV515) ||
441771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R520) ||
442771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV530) ||
443771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R580) ||
444771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV560) ||
445771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV570)) {
446771fe6b9SJerome Glisse 		DRM_INFO("Loading R500 Microcode\n");
44770967ab9SBen Hutchings 		fw_name = FIRMWARE_R520;
44870967ab9SBen Hutchings 	}
44970967ab9SBen Hutchings 
4503ce0a23dSJerome Glisse 	err = request_firmware(&rdev->me_fw, fw_name, &pdev->dev);
45170967ab9SBen Hutchings 	platform_device_unregister(pdev);
45270967ab9SBen Hutchings 	if (err) {
45370967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to load firmware \"%s\"\n",
45470967ab9SBen Hutchings 		       fw_name);
4553ce0a23dSJerome Glisse 	} else if (rdev->me_fw->size % 8) {
45670967ab9SBen Hutchings 		printk(KERN_ERR
45770967ab9SBen Hutchings 		       "radeon_cp: Bogus length %zu in firmware \"%s\"\n",
4583ce0a23dSJerome Glisse 		       rdev->me_fw->size, fw_name);
45970967ab9SBen Hutchings 		err = -EINVAL;
4603ce0a23dSJerome Glisse 		release_firmware(rdev->me_fw);
4613ce0a23dSJerome Glisse 		rdev->me_fw = NULL;
46270967ab9SBen Hutchings 	}
46370967ab9SBen Hutchings 	return err;
46470967ab9SBen Hutchings }
465d4550907SJerome Glisse 
46670967ab9SBen Hutchings static void r100_cp_load_microcode(struct radeon_device *rdev)
46770967ab9SBen Hutchings {
46870967ab9SBen Hutchings 	const __be32 *fw_data;
46970967ab9SBen Hutchings 	int i, size;
47070967ab9SBen Hutchings 
47170967ab9SBen Hutchings 	if (r100_gui_wait_for_idle(rdev)) {
47270967ab9SBen Hutchings 		printk(KERN_WARNING "Failed to wait GUI idle while "
47370967ab9SBen Hutchings 		       "programming pipes. Bad things might happen.\n");
47470967ab9SBen Hutchings 	}
47570967ab9SBen Hutchings 
4763ce0a23dSJerome Glisse 	if (rdev->me_fw) {
4773ce0a23dSJerome Glisse 		size = rdev->me_fw->size / 4;
4783ce0a23dSJerome Glisse 		fw_data = (const __be32 *)&rdev->me_fw->data[0];
47970967ab9SBen Hutchings 		WREG32(RADEON_CP_ME_RAM_ADDR, 0);
48070967ab9SBen Hutchings 		for (i = 0; i < size; i += 2) {
48170967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAH,
48270967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i]));
48370967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAL,
48470967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i + 1]));
485771fe6b9SJerome Glisse 		}
486771fe6b9SJerome Glisse 	}
487771fe6b9SJerome Glisse }
488771fe6b9SJerome Glisse 
489771fe6b9SJerome Glisse int r100_cp_init(struct radeon_device *rdev, unsigned ring_size)
490771fe6b9SJerome Glisse {
491771fe6b9SJerome Glisse 	unsigned rb_bufsz;
492771fe6b9SJerome Glisse 	unsigned rb_blksz;
493771fe6b9SJerome Glisse 	unsigned max_fetch;
494771fe6b9SJerome Glisse 	unsigned pre_write_timer;
495771fe6b9SJerome Glisse 	unsigned pre_write_limit;
496771fe6b9SJerome Glisse 	unsigned indirect2_start;
497771fe6b9SJerome Glisse 	unsigned indirect1_start;
498771fe6b9SJerome Glisse 	uint32_t tmp;
499771fe6b9SJerome Glisse 	int r;
500771fe6b9SJerome Glisse 
501771fe6b9SJerome Glisse 	if (r100_debugfs_cp_init(rdev)) {
502771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for CP !\n");
503771fe6b9SJerome Glisse 	}
504771fe6b9SJerome Glisse 	/* Reset CP */
505771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_CSQ_STAT);
506771fe6b9SJerome Glisse 	if ((tmp & (1 << 31))) {
507771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp busy (0x%08X) resetting\n", tmp);
508771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_MODE, 0);
509771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_CNTL, 0);
510771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
511771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
512771fe6b9SJerome Glisse 		mdelay(2);
513771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, 0);
514771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
515771fe6b9SJerome Glisse 		mdelay(2);
516771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_STAT);
517771fe6b9SJerome Glisse 		if ((tmp & (1 << 31))) {
518771fe6b9SJerome Glisse 			DRM_INFO("radeon: cp reset failed (0x%08X)\n", tmp);
519771fe6b9SJerome Glisse 		}
520771fe6b9SJerome Glisse 	} else {
521771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp idle (0x%08X)\n", tmp);
522771fe6b9SJerome Glisse 	}
52370967ab9SBen Hutchings 
5243ce0a23dSJerome Glisse 	if (!rdev->me_fw) {
52570967ab9SBen Hutchings 		r = r100_cp_init_microcode(rdev);
52670967ab9SBen Hutchings 		if (r) {
52770967ab9SBen Hutchings 			DRM_ERROR("Failed to load firmware!\n");
52870967ab9SBen Hutchings 			return r;
52970967ab9SBen Hutchings 		}
53070967ab9SBen Hutchings 	}
53170967ab9SBen Hutchings 
532771fe6b9SJerome Glisse 	/* Align ring size */
533771fe6b9SJerome Glisse 	rb_bufsz = drm_order(ring_size / 8);
534771fe6b9SJerome Glisse 	ring_size = (1 << (rb_bufsz + 1)) * 4;
535771fe6b9SJerome Glisse 	r100_cp_load_microcode(rdev);
536771fe6b9SJerome Glisse 	r = radeon_ring_init(rdev, ring_size);
537771fe6b9SJerome Glisse 	if (r) {
538771fe6b9SJerome Glisse 		return r;
539771fe6b9SJerome Glisse 	}
540771fe6b9SJerome Glisse 	/* Each time the cp read 1024 bytes (16 dword/quadword) update
541771fe6b9SJerome Glisse 	 * the rptr copy in system ram */
542771fe6b9SJerome Glisse 	rb_blksz = 9;
543771fe6b9SJerome Glisse 	/* cp will read 128bytes at a time (4 dwords) */
544771fe6b9SJerome Glisse 	max_fetch = 1;
545771fe6b9SJerome Glisse 	rdev->cp.align_mask = 16 - 1;
546771fe6b9SJerome Glisse 	/* Write to CP_RB_WPTR will be delayed for pre_write_timer clocks */
547771fe6b9SJerome Glisse 	pre_write_timer = 64;
548771fe6b9SJerome Glisse 	/* Force CP_RB_WPTR write if written more than one time before the
549771fe6b9SJerome Glisse 	 * delay expire
550771fe6b9SJerome Glisse 	 */
551771fe6b9SJerome Glisse 	pre_write_limit = 0;
552771fe6b9SJerome Glisse 	/* Setup the cp cache like this (cache size is 96 dwords) :
553771fe6b9SJerome Glisse 	 *	RING		0  to 15
554771fe6b9SJerome Glisse 	 *	INDIRECT1	16 to 79
555771fe6b9SJerome Glisse 	 *	INDIRECT2	80 to 95
556771fe6b9SJerome Glisse 	 * So ring cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
557771fe6b9SJerome Glisse 	 *    indirect1 cache size is 64dwords (> (2 * max_fetch = 2 * 4dwords))
558771fe6b9SJerome Glisse 	 *    indirect2 cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
559771fe6b9SJerome Glisse 	 * Idea being that most of the gpu cmd will be through indirect1 buffer
560771fe6b9SJerome Glisse 	 * so it gets the bigger cache.
561771fe6b9SJerome Glisse 	 */
562771fe6b9SJerome Glisse 	indirect2_start = 80;
563771fe6b9SJerome Glisse 	indirect1_start = 16;
564771fe6b9SJerome Glisse 	/* cp setup */
565771fe6b9SJerome Glisse 	WREG32(0x718, pre_write_timer | (pre_write_limit << 28));
566771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL,
5674e484e7dSMichel Dänzer #ifdef __BIG_ENDIAN
5684e484e7dSMichel Dänzer 	       RADEON_BUF_SWAP_32BIT |
5694e484e7dSMichel Dänzer #endif
570771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BUFSZ, rb_bufsz) |
571771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BLKSZ, rb_blksz) |
572771fe6b9SJerome Glisse 	       REG_SET(RADEON_MAX_FETCH, max_fetch) |
573771fe6b9SJerome Glisse 	       RADEON_RB_NO_UPDATE);
574771fe6b9SJerome Glisse 	/* Set ring address */
575771fe6b9SJerome Glisse 	DRM_INFO("radeon: ring at 0x%016lX\n", (unsigned long)rdev->cp.gpu_addr);
576771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_BASE, rdev->cp.gpu_addr);
577771fe6b9SJerome Glisse 	/* Force read & write ptr to 0 */
578771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_RB_CNTL);
579771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
580771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
581771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
582771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
583771fe6b9SJerome Glisse 	udelay(10);
584771fe6b9SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
585771fe6b9SJerome Glisse 	rdev->cp.wptr = RREG32(RADEON_CP_RB_WPTR);
586771fe6b9SJerome Glisse 	/* Set cp mode to bus mastering & enable cp*/
587771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE,
588771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT2_START, indirect2_start) |
589771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT1_START, indirect1_start));
590771fe6b9SJerome Glisse 	WREG32(0x718, 0);
591771fe6b9SJerome Glisse 	WREG32(0x744, 0x00004D4D);
592771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, RADEON_CSQ_PRIBM_INDBM);
593771fe6b9SJerome Glisse 	radeon_ring_start(rdev);
594771fe6b9SJerome Glisse 	r = radeon_ring_test(rdev);
595771fe6b9SJerome Glisse 	if (r) {
596771fe6b9SJerome Glisse 		DRM_ERROR("radeon: cp isn't working (%d).\n", r);
597771fe6b9SJerome Glisse 		return r;
598771fe6b9SJerome Glisse 	}
599771fe6b9SJerome Glisse 	rdev->cp.ready = true;
600771fe6b9SJerome Glisse 	return 0;
601771fe6b9SJerome Glisse }
602771fe6b9SJerome Glisse 
603771fe6b9SJerome Glisse void r100_cp_fini(struct radeon_device *rdev)
604771fe6b9SJerome Glisse {
60545600232SJerome Glisse 	if (r100_cp_wait_for_idle(rdev)) {
60645600232SJerome Glisse 		DRM_ERROR("Wait for CP idle timeout, shutting down CP.\n");
60745600232SJerome Glisse 	}
608771fe6b9SJerome Glisse 	/* Disable ring */
609a18d7ea1SJerome Glisse 	r100_cp_disable(rdev);
610771fe6b9SJerome Glisse 	radeon_ring_fini(rdev);
611771fe6b9SJerome Glisse 	DRM_INFO("radeon: cp finalized\n");
612771fe6b9SJerome Glisse }
613771fe6b9SJerome Glisse 
614771fe6b9SJerome Glisse void r100_cp_disable(struct radeon_device *rdev)
615771fe6b9SJerome Glisse {
616771fe6b9SJerome Glisse 	/* Disable ring */
617771fe6b9SJerome Glisse 	rdev->cp.ready = false;
618771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
619771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
620771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
621771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
622771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
623771fe6b9SJerome Glisse 	}
624771fe6b9SJerome Glisse }
625771fe6b9SJerome Glisse 
626771fe6b9SJerome Glisse int r100_cp_reset(struct radeon_device *rdev)
627771fe6b9SJerome Glisse {
628771fe6b9SJerome Glisse 	uint32_t tmp;
629771fe6b9SJerome Glisse 	bool reinit_cp;
630771fe6b9SJerome Glisse 	int i;
631771fe6b9SJerome Glisse 
632771fe6b9SJerome Glisse 	reinit_cp = rdev->cp.ready;
633771fe6b9SJerome Glisse 	rdev->cp.ready = false;
634771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
635771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
636771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
637771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
638771fe6b9SJerome Glisse 	udelay(200);
639771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
640771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
641771fe6b9SJerome Glisse 	mdelay(1);
642771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
643771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
644771fe6b9SJerome Glisse 		if (!(tmp & (1 << 16))) {
645771fe6b9SJerome Glisse 			DRM_INFO("CP reset succeed (RBBM_STATUS=0x%08X)\n",
646771fe6b9SJerome Glisse 				 tmp);
647771fe6b9SJerome Glisse 			if (reinit_cp) {
648771fe6b9SJerome Glisse 				return r100_cp_init(rdev, rdev->cp.ring_size);
649771fe6b9SJerome Glisse 			}
650771fe6b9SJerome Glisse 			return 0;
651771fe6b9SJerome Glisse 		}
652771fe6b9SJerome Glisse 		DRM_UDELAY(1);
653771fe6b9SJerome Glisse 	}
654771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
655771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset CP (RBBM_STATUS=0x%08X)!\n", tmp);
656771fe6b9SJerome Glisse 	return -1;
657771fe6b9SJerome Glisse }
658771fe6b9SJerome Glisse 
6593ce0a23dSJerome Glisse void r100_cp_commit(struct radeon_device *rdev)
6603ce0a23dSJerome Glisse {
6613ce0a23dSJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, rdev->cp.wptr);
6623ce0a23dSJerome Glisse 	(void)RREG32(RADEON_CP_RB_WPTR);
6633ce0a23dSJerome Glisse }
6643ce0a23dSJerome Glisse 
665771fe6b9SJerome Glisse 
666771fe6b9SJerome Glisse /*
667771fe6b9SJerome Glisse  * CS functions
668771fe6b9SJerome Glisse  */
669771fe6b9SJerome Glisse int r100_cs_parse_packet0(struct radeon_cs_parser *p,
670771fe6b9SJerome Glisse 			  struct radeon_cs_packet *pkt,
671068a117cSJerome Glisse 			  const unsigned *auth, unsigned n,
672771fe6b9SJerome Glisse 			  radeon_packet0_check_t check)
673771fe6b9SJerome Glisse {
674771fe6b9SJerome Glisse 	unsigned reg;
675771fe6b9SJerome Glisse 	unsigned i, j, m;
676771fe6b9SJerome Glisse 	unsigned idx;
677771fe6b9SJerome Glisse 	int r;
678771fe6b9SJerome Glisse 
679771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
680771fe6b9SJerome Glisse 	reg = pkt->reg;
681068a117cSJerome Glisse 	/* Check that register fall into register range
682068a117cSJerome Glisse 	 * determined by the number of entry (n) in the
683068a117cSJerome Glisse 	 * safe register bitmap.
684068a117cSJerome Glisse 	 */
685771fe6b9SJerome Glisse 	if (pkt->one_reg_wr) {
686771fe6b9SJerome Glisse 		if ((reg >> 7) > n) {
687771fe6b9SJerome Glisse 			return -EINVAL;
688771fe6b9SJerome Glisse 		}
689771fe6b9SJerome Glisse 	} else {
690771fe6b9SJerome Glisse 		if (((reg + (pkt->count << 2)) >> 7) > n) {
691771fe6b9SJerome Glisse 			return -EINVAL;
692771fe6b9SJerome Glisse 		}
693771fe6b9SJerome Glisse 	}
694771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++) {
695771fe6b9SJerome Glisse 		j = (reg >> 7);
696771fe6b9SJerome Glisse 		m = 1 << ((reg >> 2) & 31);
697771fe6b9SJerome Glisse 		if (auth[j] & m) {
698771fe6b9SJerome Glisse 			r = check(p, pkt, idx, reg);
699771fe6b9SJerome Glisse 			if (r) {
700771fe6b9SJerome Glisse 				return r;
701771fe6b9SJerome Glisse 			}
702771fe6b9SJerome Glisse 		}
703771fe6b9SJerome Glisse 		if (pkt->one_reg_wr) {
704771fe6b9SJerome Glisse 			if (!(auth[j] & m)) {
705771fe6b9SJerome Glisse 				break;
706771fe6b9SJerome Glisse 			}
707771fe6b9SJerome Glisse 		} else {
708771fe6b9SJerome Glisse 			reg += 4;
709771fe6b9SJerome Glisse 		}
710771fe6b9SJerome Glisse 	}
711771fe6b9SJerome Glisse 	return 0;
712771fe6b9SJerome Glisse }
713771fe6b9SJerome Glisse 
714771fe6b9SJerome Glisse void r100_cs_dump_packet(struct radeon_cs_parser *p,
715771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt)
716771fe6b9SJerome Glisse {
717771fe6b9SJerome Glisse 	volatile uint32_t *ib;
718771fe6b9SJerome Glisse 	unsigned i;
719771fe6b9SJerome Glisse 	unsigned idx;
720771fe6b9SJerome Glisse 
721771fe6b9SJerome Glisse 	ib = p->ib->ptr;
722771fe6b9SJerome Glisse 	idx = pkt->idx;
723771fe6b9SJerome Glisse 	for (i = 0; i <= (pkt->count + 1); i++, idx++) {
724771fe6b9SJerome Glisse 		DRM_INFO("ib[%d]=0x%08X\n", idx, ib[idx]);
725771fe6b9SJerome Glisse 	}
726771fe6b9SJerome Glisse }
727771fe6b9SJerome Glisse 
728771fe6b9SJerome Glisse /**
729771fe6b9SJerome Glisse  * r100_cs_packet_parse() - parse cp packet and point ib index to next packet
730771fe6b9SJerome Glisse  * @parser:	parser structure holding parsing context.
731771fe6b9SJerome Glisse  * @pkt:	where to store packet informations
732771fe6b9SJerome Glisse  *
733771fe6b9SJerome Glisse  * Assume that chunk_ib_index is properly set. Will return -EINVAL
734771fe6b9SJerome Glisse  * if packet is bigger than remaining ib size. or if packets is unknown.
735771fe6b9SJerome Glisse  **/
736771fe6b9SJerome Glisse int r100_cs_packet_parse(struct radeon_cs_parser *p,
737771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt,
738771fe6b9SJerome Glisse 			 unsigned idx)
739771fe6b9SJerome Glisse {
740771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk = &p->chunks[p->chunk_ib_idx];
741fa99239cSRoel Kluin 	uint32_t header;
742771fe6b9SJerome Glisse 
743771fe6b9SJerome Glisse 	if (idx >= ib_chunk->length_dw) {
744771fe6b9SJerome Glisse 		DRM_ERROR("Can not parse packet at %d after CS end %d !\n",
745771fe6b9SJerome Glisse 			  idx, ib_chunk->length_dw);
746771fe6b9SJerome Glisse 		return -EINVAL;
747771fe6b9SJerome Glisse 	}
748513bcb46SDave Airlie 	header = radeon_get_ib_value(p, idx);
749771fe6b9SJerome Glisse 	pkt->idx = idx;
750771fe6b9SJerome Glisse 	pkt->type = CP_PACKET_GET_TYPE(header);
751771fe6b9SJerome Glisse 	pkt->count = CP_PACKET_GET_COUNT(header);
752771fe6b9SJerome Glisse 	switch (pkt->type) {
753771fe6b9SJerome Glisse 	case PACKET_TYPE0:
754771fe6b9SJerome Glisse 		pkt->reg = CP_PACKET0_GET_REG(header);
755771fe6b9SJerome Glisse 		pkt->one_reg_wr = CP_PACKET0_GET_ONE_REG_WR(header);
756771fe6b9SJerome Glisse 		break;
757771fe6b9SJerome Glisse 	case PACKET_TYPE3:
758771fe6b9SJerome Glisse 		pkt->opcode = CP_PACKET3_GET_OPCODE(header);
759771fe6b9SJerome Glisse 		break;
760771fe6b9SJerome Glisse 	case PACKET_TYPE2:
761771fe6b9SJerome Glisse 		pkt->count = -1;
762771fe6b9SJerome Glisse 		break;
763771fe6b9SJerome Glisse 	default:
764771fe6b9SJerome Glisse 		DRM_ERROR("Unknown packet type %d at %d !\n", pkt->type, idx);
765771fe6b9SJerome Glisse 		return -EINVAL;
766771fe6b9SJerome Glisse 	}
767771fe6b9SJerome Glisse 	if ((pkt->count + 1 + pkt->idx) >= ib_chunk->length_dw) {
768771fe6b9SJerome Glisse 		DRM_ERROR("Packet (%d:%d:%d) end after CS buffer (%d) !\n",
769771fe6b9SJerome Glisse 			  pkt->idx, pkt->type, pkt->count, ib_chunk->length_dw);
770771fe6b9SJerome Glisse 		return -EINVAL;
771771fe6b9SJerome Glisse 	}
772771fe6b9SJerome Glisse 	return 0;
773771fe6b9SJerome Glisse }
774771fe6b9SJerome Glisse 
775771fe6b9SJerome Glisse /**
776531369e6SDave Airlie  * r100_cs_packet_next_vline() - parse userspace VLINE packet
777531369e6SDave Airlie  * @parser:		parser structure holding parsing context.
778531369e6SDave Airlie  *
779531369e6SDave Airlie  * Userspace sends a special sequence for VLINE waits.
780531369e6SDave Airlie  * PACKET0 - VLINE_START_END + value
781531369e6SDave Airlie  * PACKET0 - WAIT_UNTIL +_value
782531369e6SDave Airlie  * RELOC (P3) - crtc_id in reloc.
783531369e6SDave Airlie  *
784531369e6SDave Airlie  * This function parses this and relocates the VLINE START END
785531369e6SDave Airlie  * and WAIT UNTIL packets to the correct crtc.
786531369e6SDave Airlie  * It also detects a switched off crtc and nulls out the
787531369e6SDave Airlie  * wait in that case.
788531369e6SDave Airlie  */
789531369e6SDave Airlie int r100_cs_packet_parse_vline(struct radeon_cs_parser *p)
790531369e6SDave Airlie {
791531369e6SDave Airlie 	struct drm_mode_object *obj;
792531369e6SDave Airlie 	struct drm_crtc *crtc;
793531369e6SDave Airlie 	struct radeon_crtc *radeon_crtc;
794531369e6SDave Airlie 	struct radeon_cs_packet p3reloc, waitreloc;
795531369e6SDave Airlie 	int crtc_id;
796531369e6SDave Airlie 	int r;
797531369e6SDave Airlie 	uint32_t header, h_idx, reg;
798513bcb46SDave Airlie 	volatile uint32_t *ib;
799531369e6SDave Airlie 
800513bcb46SDave Airlie 	ib = p->ib->ptr;
801531369e6SDave Airlie 
802531369e6SDave Airlie 	/* parse the wait until */
803531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &waitreloc, p->idx);
804531369e6SDave Airlie 	if (r)
805531369e6SDave Airlie 		return r;
806531369e6SDave Airlie 
807531369e6SDave Airlie 	/* check its a wait until and only 1 count */
808531369e6SDave Airlie 	if (waitreloc.reg != RADEON_WAIT_UNTIL ||
809531369e6SDave Airlie 	    waitreloc.count != 0) {
810531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until segment\n");
811531369e6SDave Airlie 		r = -EINVAL;
812531369e6SDave Airlie 		return r;
813531369e6SDave Airlie 	}
814531369e6SDave Airlie 
815513bcb46SDave Airlie 	if (radeon_get_ib_value(p, waitreloc.idx + 1) != RADEON_WAIT_CRTC_VLINE) {
816531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until\n");
817531369e6SDave Airlie 		r = -EINVAL;
818531369e6SDave Airlie 		return r;
819531369e6SDave Airlie 	}
820531369e6SDave Airlie 
821531369e6SDave Airlie 	/* jump over the NOP */
82290ebd065SAlex Deucher 	r = r100_cs_packet_parse(p, &p3reloc, p->idx + waitreloc.count + 2);
823531369e6SDave Airlie 	if (r)
824531369e6SDave Airlie 		return r;
825531369e6SDave Airlie 
826531369e6SDave Airlie 	h_idx = p->idx - 2;
82790ebd065SAlex Deucher 	p->idx += waitreloc.count + 2;
82890ebd065SAlex Deucher 	p->idx += p3reloc.count + 2;
829531369e6SDave Airlie 
830513bcb46SDave Airlie 	header = radeon_get_ib_value(p, h_idx);
831513bcb46SDave Airlie 	crtc_id = radeon_get_ib_value(p, h_idx + 5);
832d4ac6a05SDave Airlie 	reg = CP_PACKET0_GET_REG(header);
833531369e6SDave Airlie 	mutex_lock(&p->rdev->ddev->mode_config.mutex);
834531369e6SDave Airlie 	obj = drm_mode_object_find(p->rdev->ddev, crtc_id, DRM_MODE_OBJECT_CRTC);
835531369e6SDave Airlie 	if (!obj) {
836531369e6SDave Airlie 		DRM_ERROR("cannot find crtc %d\n", crtc_id);
837531369e6SDave Airlie 		r = -EINVAL;
838531369e6SDave Airlie 		goto out;
839531369e6SDave Airlie 	}
840531369e6SDave Airlie 	crtc = obj_to_crtc(obj);
841531369e6SDave Airlie 	radeon_crtc = to_radeon_crtc(crtc);
842531369e6SDave Airlie 	crtc_id = radeon_crtc->crtc_id;
843531369e6SDave Airlie 
844531369e6SDave Airlie 	if (!crtc->enabled) {
845531369e6SDave Airlie 		/* if the CRTC isn't enabled - we need to nop out the wait until */
846513bcb46SDave Airlie 		ib[h_idx + 2] = PACKET2(0);
847513bcb46SDave Airlie 		ib[h_idx + 3] = PACKET2(0);
848531369e6SDave Airlie 	} else if (crtc_id == 1) {
849531369e6SDave Airlie 		switch (reg) {
850531369e6SDave Airlie 		case AVIVO_D1MODE_VLINE_START_END:
85190ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
852531369e6SDave Airlie 			header |= AVIVO_D2MODE_VLINE_START_END >> 2;
853531369e6SDave Airlie 			break;
854531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
85590ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
856531369e6SDave Airlie 			header |= RADEON_CRTC2_GUI_TRIG_VLINE >> 2;
857531369e6SDave Airlie 			break;
858531369e6SDave Airlie 		default:
859531369e6SDave Airlie 			DRM_ERROR("unknown crtc reloc\n");
860531369e6SDave Airlie 			r = -EINVAL;
861531369e6SDave Airlie 			goto out;
862531369e6SDave Airlie 		}
863513bcb46SDave Airlie 		ib[h_idx] = header;
864513bcb46SDave Airlie 		ib[h_idx + 3] |= RADEON_ENG_DISPLAY_SELECT_CRTC1;
865531369e6SDave Airlie 	}
866531369e6SDave Airlie out:
867531369e6SDave Airlie 	mutex_unlock(&p->rdev->ddev->mode_config.mutex);
868531369e6SDave Airlie 	return r;
869531369e6SDave Airlie }
870531369e6SDave Airlie 
871531369e6SDave Airlie /**
872771fe6b9SJerome Glisse  * r100_cs_packet_next_reloc() - parse next packet which should be reloc packet3
873771fe6b9SJerome Glisse  * @parser:		parser structure holding parsing context.
874771fe6b9SJerome Glisse  * @data:		pointer to relocation data
875771fe6b9SJerome Glisse  * @offset_start:	starting offset
876771fe6b9SJerome Glisse  * @offset_mask:	offset mask (to align start offset on)
877771fe6b9SJerome Glisse  * @reloc:		reloc informations
878771fe6b9SJerome Glisse  *
879771fe6b9SJerome Glisse  * Check next packet is relocation packet3, do bo validation and compute
880771fe6b9SJerome Glisse  * GPU offset using the provided start.
881771fe6b9SJerome Glisse  **/
882771fe6b9SJerome Glisse int r100_cs_packet_next_reloc(struct radeon_cs_parser *p,
883771fe6b9SJerome Glisse 			      struct radeon_cs_reloc **cs_reloc)
884771fe6b9SJerome Glisse {
885771fe6b9SJerome Glisse 	struct radeon_cs_chunk *relocs_chunk;
886771fe6b9SJerome Glisse 	struct radeon_cs_packet p3reloc;
887771fe6b9SJerome Glisse 	unsigned idx;
888771fe6b9SJerome Glisse 	int r;
889771fe6b9SJerome Glisse 
890771fe6b9SJerome Glisse 	if (p->chunk_relocs_idx == -1) {
891771fe6b9SJerome Glisse 		DRM_ERROR("No relocation chunk !\n");
892771fe6b9SJerome Glisse 		return -EINVAL;
893771fe6b9SJerome Glisse 	}
894771fe6b9SJerome Glisse 	*cs_reloc = NULL;
895771fe6b9SJerome Glisse 	relocs_chunk = &p->chunks[p->chunk_relocs_idx];
896771fe6b9SJerome Glisse 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
897771fe6b9SJerome Glisse 	if (r) {
898771fe6b9SJerome Glisse 		return r;
899771fe6b9SJerome Glisse 	}
900771fe6b9SJerome Glisse 	p->idx += p3reloc.count + 2;
901771fe6b9SJerome Glisse 	if (p3reloc.type != PACKET_TYPE3 || p3reloc.opcode != PACKET3_NOP) {
902771fe6b9SJerome Glisse 		DRM_ERROR("No packet3 for relocation for packet at %d.\n",
903771fe6b9SJerome Glisse 			  p3reloc.idx);
904771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
905771fe6b9SJerome Glisse 		return -EINVAL;
906771fe6b9SJerome Glisse 	}
907513bcb46SDave Airlie 	idx = radeon_get_ib_value(p, p3reloc.idx + 1);
908771fe6b9SJerome Glisse 	if (idx >= relocs_chunk->length_dw) {
909771fe6b9SJerome Glisse 		DRM_ERROR("Relocs at %d after relocations chunk end %d !\n",
910771fe6b9SJerome Glisse 			  idx, relocs_chunk->length_dw);
911771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
912771fe6b9SJerome Glisse 		return -EINVAL;
913771fe6b9SJerome Glisse 	}
914771fe6b9SJerome Glisse 	/* FIXME: we assume reloc size is 4 dwords */
915771fe6b9SJerome Glisse 	*cs_reloc = p->relocs_ptr[(idx / 4)];
916771fe6b9SJerome Glisse 	return 0;
917771fe6b9SJerome Glisse }
918771fe6b9SJerome Glisse 
919551ebd83SDave Airlie static int r100_get_vtx_size(uint32_t vtx_fmt)
920551ebd83SDave Airlie {
921551ebd83SDave Airlie 	int vtx_size;
922551ebd83SDave Airlie 	vtx_size = 2;
923551ebd83SDave Airlie 	/* ordered according to bits in spec */
924551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W0)
925551ebd83SDave Airlie 		vtx_size++;
926551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPCOLOR)
927551ebd83SDave Airlie 		vtx_size += 3;
928551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPALPHA)
929551ebd83SDave Airlie 		vtx_size++;
930551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKCOLOR)
931551ebd83SDave Airlie 		vtx_size++;
932551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPSPEC)
933551ebd83SDave Airlie 		vtx_size += 3;
934551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPFOG)
935551ebd83SDave Airlie 		vtx_size++;
936551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKSPEC)
937551ebd83SDave Airlie 		vtx_size++;
938551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST0)
939551ebd83SDave Airlie 		vtx_size += 2;
940551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST1)
941551ebd83SDave Airlie 		vtx_size += 2;
942551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q1)
943551ebd83SDave Airlie 		vtx_size++;
944551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST2)
945551ebd83SDave Airlie 		vtx_size += 2;
946551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q2)
947551ebd83SDave Airlie 		vtx_size++;
948551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST3)
949551ebd83SDave Airlie 		vtx_size += 2;
950551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q3)
951551ebd83SDave Airlie 		vtx_size++;
952551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q0)
953551ebd83SDave Airlie 		vtx_size++;
954551ebd83SDave Airlie 	/* blend weight */
955551ebd83SDave Airlie 	if (vtx_fmt & (0x7 << 15))
956551ebd83SDave Airlie 		vtx_size += (vtx_fmt >> 15) & 0x7;
957551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N0)
958551ebd83SDave Airlie 		vtx_size += 3;
959551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_XY1)
960551ebd83SDave Airlie 		vtx_size += 2;
961551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z1)
962551ebd83SDave Airlie 		vtx_size++;
963551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W1)
964551ebd83SDave Airlie 		vtx_size++;
965551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N1)
966551ebd83SDave Airlie 		vtx_size++;
967551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z)
968551ebd83SDave Airlie 		vtx_size++;
969551ebd83SDave Airlie 	return vtx_size;
970551ebd83SDave Airlie }
971551ebd83SDave Airlie 
972771fe6b9SJerome Glisse static int r100_packet0_check(struct radeon_cs_parser *p,
973551ebd83SDave Airlie 			      struct radeon_cs_packet *pkt,
974551ebd83SDave Airlie 			      unsigned idx, unsigned reg)
975771fe6b9SJerome Glisse {
976771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
977551ebd83SDave Airlie 	struct r100_cs_track *track;
978771fe6b9SJerome Glisse 	volatile uint32_t *ib;
979771fe6b9SJerome Glisse 	uint32_t tmp;
980771fe6b9SJerome Glisse 	int r;
981551ebd83SDave Airlie 	int i, face;
982e024e110SDave Airlie 	u32 tile_flags = 0;
983513bcb46SDave Airlie 	u32 idx_value;
984771fe6b9SJerome Glisse 
985771fe6b9SJerome Glisse 	ib = p->ib->ptr;
986551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
987551ebd83SDave Airlie 
988513bcb46SDave Airlie 	idx_value = radeon_get_ib_value(p, idx);
989513bcb46SDave Airlie 
990771fe6b9SJerome Glisse 	switch (reg) {
991531369e6SDave Airlie 	case RADEON_CRTC_GUI_TRIG_VLINE:
992531369e6SDave Airlie 		r = r100_cs_packet_parse_vline(p);
993531369e6SDave Airlie 		if (r) {
994531369e6SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
995531369e6SDave Airlie 				  idx, reg);
996531369e6SDave Airlie 			r100_cs_dump_packet(p, pkt);
997531369e6SDave Airlie 			return r;
998531369e6SDave Airlie 		}
999531369e6SDave Airlie 		break;
1000771fe6b9SJerome Glisse 		/* FIXME: only allow PACKET3 blit? easier to check for out of
1001771fe6b9SJerome Glisse 		 * range access */
1002771fe6b9SJerome Glisse 	case RADEON_DST_PITCH_OFFSET:
1003771fe6b9SJerome Glisse 	case RADEON_SRC_PITCH_OFFSET:
1004551ebd83SDave Airlie 		r = r100_reloc_pitch_offset(p, pkt, idx, reg);
1005551ebd83SDave Airlie 		if (r)
1006551ebd83SDave Airlie 			return r;
1007551ebd83SDave Airlie 		break;
1008551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHOFFSET:
1009771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1010771fe6b9SJerome Glisse 		if (r) {
1011771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1012771fe6b9SJerome Glisse 				  idx, reg);
1013771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1014771fe6b9SJerome Glisse 			return r;
1015771fe6b9SJerome Glisse 		}
1016551ebd83SDave Airlie 		track->zb.robj = reloc->robj;
1017513bcb46SDave Airlie 		track->zb.offset = idx_value;
1018513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1019771fe6b9SJerome Glisse 		break;
1020771fe6b9SJerome Glisse 	case RADEON_RB3D_COLOROFFSET:
1021551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1022551ebd83SDave Airlie 		if (r) {
1023551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1024551ebd83SDave Airlie 				  idx, reg);
1025551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1026551ebd83SDave Airlie 			return r;
1027551ebd83SDave Airlie 		}
1028551ebd83SDave Airlie 		track->cb[0].robj = reloc->robj;
1029513bcb46SDave Airlie 		track->cb[0].offset = idx_value;
1030513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1031551ebd83SDave Airlie 		break;
1032771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_0:
1033771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_1:
1034771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_2:
1035551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXOFFSET_0) / 24;
1036771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1037771fe6b9SJerome Glisse 		if (r) {
1038771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1039771fe6b9SJerome Glisse 				  idx, reg);
1040771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1041771fe6b9SJerome Glisse 			return r;
1042771fe6b9SJerome Glisse 		}
1043513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1044551ebd83SDave Airlie 		track->textures[i].robj = reloc->robj;
1045771fe6b9SJerome Glisse 		break;
1046551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_0:
1047551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_1:
1048551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_2:
1049551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_3:
1050551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_4:
1051551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T0_0) / 4;
1052551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1053551ebd83SDave Airlie 		if (r) {
1054551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1055551ebd83SDave Airlie 				  idx, reg);
1056551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1057551ebd83SDave Airlie 			return r;
1058551ebd83SDave Airlie 		}
1059513bcb46SDave Airlie 		track->textures[0].cube_info[i].offset = idx_value;
1060513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1061551ebd83SDave Airlie 		track->textures[0].cube_info[i].robj = reloc->robj;
1062551ebd83SDave Airlie 		break;
1063551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_0:
1064551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_1:
1065551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_2:
1066551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_3:
1067551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_4:
1068551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T1_0) / 4;
1069551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1070551ebd83SDave Airlie 		if (r) {
1071551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1072551ebd83SDave Airlie 				  idx, reg);
1073551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1074551ebd83SDave Airlie 			return r;
1075551ebd83SDave Airlie 		}
1076513bcb46SDave Airlie 		track->textures[1].cube_info[i].offset = idx_value;
1077513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1078551ebd83SDave Airlie 		track->textures[1].cube_info[i].robj = reloc->robj;
1079551ebd83SDave Airlie 		break;
1080551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_0:
1081551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_1:
1082551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_2:
1083551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_3:
1084551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_4:
1085551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T2_0) / 4;
1086551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1087551ebd83SDave Airlie 		if (r) {
1088551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1089551ebd83SDave Airlie 				  idx, reg);
1090551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1091551ebd83SDave Airlie 			return r;
1092551ebd83SDave Airlie 		}
1093513bcb46SDave Airlie 		track->textures[2].cube_info[i].offset = idx_value;
1094513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1095551ebd83SDave Airlie 		track->textures[2].cube_info[i].robj = reloc->robj;
1096551ebd83SDave Airlie 		break;
1097551ebd83SDave Airlie 	case RADEON_RE_WIDTH_HEIGHT:
1098513bcb46SDave Airlie 		track->maxy = ((idx_value >> 16) & 0x7FF);
1099551ebd83SDave Airlie 		break;
1100e024e110SDave Airlie 	case RADEON_RB3D_COLORPITCH:
1101e024e110SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1102e024e110SDave Airlie 		if (r) {
1103e024e110SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1104e024e110SDave Airlie 				  idx, reg);
1105e024e110SDave Airlie 			r100_cs_dump_packet(p, pkt);
1106e024e110SDave Airlie 			return r;
1107e024e110SDave Airlie 		}
1108e024e110SDave Airlie 
1109e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1110e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_TILE_ENABLE;
1111e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO)
1112e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_MICROTILE_ENABLE;
1113e024e110SDave Airlie 
1114513bcb46SDave Airlie 		tmp = idx_value & ~(0x7 << 16);
1115e024e110SDave Airlie 		tmp |= tile_flags;
1116e024e110SDave Airlie 		ib[idx] = tmp;
1117551ebd83SDave Airlie 
1118513bcb46SDave Airlie 		track->cb[0].pitch = idx_value & RADEON_COLORPITCH_MASK;
1119551ebd83SDave Airlie 		break;
1120551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHPITCH:
1121513bcb46SDave Airlie 		track->zb.pitch = idx_value & RADEON_DEPTHPITCH_MASK;
1122551ebd83SDave Airlie 		break;
1123551ebd83SDave Airlie 	case RADEON_RB3D_CNTL:
1124513bcb46SDave Airlie 		switch ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f) {
1125551ebd83SDave Airlie 		case 7:
1126551ebd83SDave Airlie 		case 8:
1127551ebd83SDave Airlie 		case 9:
1128551ebd83SDave Airlie 		case 11:
1129551ebd83SDave Airlie 		case 12:
1130551ebd83SDave Airlie 			track->cb[0].cpp = 1;
1131551ebd83SDave Airlie 			break;
1132551ebd83SDave Airlie 		case 3:
1133551ebd83SDave Airlie 		case 4:
1134551ebd83SDave Airlie 		case 15:
1135551ebd83SDave Airlie 			track->cb[0].cpp = 2;
1136551ebd83SDave Airlie 			break;
1137551ebd83SDave Airlie 		case 6:
1138551ebd83SDave Airlie 			track->cb[0].cpp = 4;
1139551ebd83SDave Airlie 			break;
1140551ebd83SDave Airlie 		default:
1141551ebd83SDave Airlie 			DRM_ERROR("Invalid color buffer format (%d) !\n",
1142513bcb46SDave Airlie 				  ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f));
1143551ebd83SDave Airlie 			return -EINVAL;
1144551ebd83SDave Airlie 		}
1145513bcb46SDave Airlie 		track->z_enabled = !!(idx_value & RADEON_Z_ENABLE);
1146551ebd83SDave Airlie 		break;
1147551ebd83SDave Airlie 	case RADEON_RB3D_ZSTENCILCNTL:
1148513bcb46SDave Airlie 		switch (idx_value & 0xf) {
1149551ebd83SDave Airlie 		case 0:
1150551ebd83SDave Airlie 			track->zb.cpp = 2;
1151551ebd83SDave Airlie 			break;
1152551ebd83SDave Airlie 		case 2:
1153551ebd83SDave Airlie 		case 3:
1154551ebd83SDave Airlie 		case 4:
1155551ebd83SDave Airlie 		case 5:
1156551ebd83SDave Airlie 		case 9:
1157551ebd83SDave Airlie 		case 11:
1158551ebd83SDave Airlie 			track->zb.cpp = 4;
1159551ebd83SDave Airlie 			break;
1160551ebd83SDave Airlie 		default:
1161551ebd83SDave Airlie 			break;
1162551ebd83SDave Airlie 		}
1163e024e110SDave Airlie 		break;
116417782d99SDave Airlie 	case RADEON_RB3D_ZPASS_ADDR:
116517782d99SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
116617782d99SDave Airlie 		if (r) {
116717782d99SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
116817782d99SDave Airlie 				  idx, reg);
116917782d99SDave Airlie 			r100_cs_dump_packet(p, pkt);
117017782d99SDave Airlie 			return r;
117117782d99SDave Airlie 		}
1172513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
117317782d99SDave Airlie 		break;
1174551ebd83SDave Airlie 	case RADEON_PP_CNTL:
1175551ebd83SDave Airlie 		{
1176513bcb46SDave Airlie 			uint32_t temp = idx_value >> 4;
1177551ebd83SDave Airlie 			for (i = 0; i < track->num_texture; i++)
1178551ebd83SDave Airlie 				track->textures[i].enabled = !!(temp & (1 << i));
1179551ebd83SDave Airlie 		}
1180551ebd83SDave Airlie 		break;
1181551ebd83SDave Airlie 	case RADEON_SE_VF_CNTL:
1182513bcb46SDave Airlie 		track->vap_vf_cntl = idx_value;
1183551ebd83SDave Airlie 		break;
1184551ebd83SDave Airlie 	case RADEON_SE_VTX_FMT:
1185513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(idx_value);
1186551ebd83SDave Airlie 		break;
1187551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_0:
1188551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_1:
1189551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_2:
1190551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_SIZE_0) / 8;
1191513bcb46SDave Airlie 		track->textures[i].width = (idx_value & RADEON_TEX_USIZE_MASK) + 1;
1192513bcb46SDave Airlie 		track->textures[i].height = ((idx_value & RADEON_TEX_VSIZE_MASK) >> RADEON_TEX_VSIZE_SHIFT) + 1;
1193551ebd83SDave Airlie 		break;
1194551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_0:
1195551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_1:
1196551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_2:
1197551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_PITCH_0) / 8;
1198513bcb46SDave Airlie 		track->textures[i].pitch = idx_value + 32;
1199551ebd83SDave Airlie 		break;
1200551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_0:
1201551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_1:
1202551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_2:
1203551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFILTER_0) / 24;
1204513bcb46SDave Airlie 		track->textures[i].num_levels = ((idx_value & RADEON_MAX_MIP_LEVEL_MASK)
1205551ebd83SDave Airlie 						 >> RADEON_MAX_MIP_LEVEL_SHIFT);
1206513bcb46SDave Airlie 		tmp = (idx_value >> 23) & 0x7;
1207551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1208551ebd83SDave Airlie 			track->textures[i].roundup_w = false;
1209513bcb46SDave Airlie 		tmp = (idx_value >> 27) & 0x7;
1210551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1211551ebd83SDave Airlie 			track->textures[i].roundup_h = false;
1212551ebd83SDave Airlie 		break;
1213551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_0:
1214551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_1:
1215551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_2:
1216551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFORMAT_0) / 24;
1217513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_NON_POWER2) {
1218551ebd83SDave Airlie 			track->textures[i].use_pitch = 1;
1219551ebd83SDave Airlie 		} else {
1220551ebd83SDave Airlie 			track->textures[i].use_pitch = 0;
1221513bcb46SDave Airlie 			track->textures[i].width = 1 << ((idx_value >> RADEON_TXFORMAT_WIDTH_SHIFT) & RADEON_TXFORMAT_WIDTH_MASK);
1222513bcb46SDave Airlie 			track->textures[i].height = 1 << ((idx_value >> RADEON_TXFORMAT_HEIGHT_SHIFT) & RADEON_TXFORMAT_HEIGHT_MASK);
1223551ebd83SDave Airlie 		}
1224513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_CUBIC_MAP_ENABLE)
1225551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 2;
1226513bcb46SDave Airlie 		switch ((idx_value & RADEON_TXFORMAT_FORMAT_MASK)) {
1227551ebd83SDave Airlie 		case RADEON_TXFORMAT_I8:
1228551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB332:
1229551ebd83SDave Airlie 		case RADEON_TXFORMAT_Y8:
1230551ebd83SDave Airlie 			track->textures[i].cpp = 1;
1231551ebd83SDave Airlie 			break;
1232551ebd83SDave Airlie 		case RADEON_TXFORMAT_AI88:
1233551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB1555:
1234551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB565:
1235551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB4444:
1236551ebd83SDave Airlie 		case RADEON_TXFORMAT_VYUY422:
1237551ebd83SDave Airlie 		case RADEON_TXFORMAT_YVYU422:
1238551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT1:
1239551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW16:
1240551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDV655:
1241551ebd83SDave Airlie 		case RADEON_TXFORMAT_DUDV88:
1242551ebd83SDave Airlie 			track->textures[i].cpp = 2;
1243551ebd83SDave Airlie 			break;
1244551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB8888:
1245551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGBA8888:
1246551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT23:
1247551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT45:
1248551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW32:
1249551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDUV8888:
1250551ebd83SDave Airlie 			track->textures[i].cpp = 4;
1251551ebd83SDave Airlie 			break;
1252551ebd83SDave Airlie 		}
1253513bcb46SDave Airlie 		track->textures[i].cube_info[4].width = 1 << ((idx_value >> 16) & 0xf);
1254513bcb46SDave Airlie 		track->textures[i].cube_info[4].height = 1 << ((idx_value >> 20) & 0xf);
1255551ebd83SDave Airlie 		break;
1256551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_0:
1257551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_1:
1258551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_2:
1259513bcb46SDave Airlie 		tmp = idx_value;
1260551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_FACES_0) / 4;
1261551ebd83SDave Airlie 		for (face = 0; face < 4; face++) {
1262551ebd83SDave Airlie 			track->textures[i].cube_info[face].width = 1 << ((tmp >> (face * 8)) & 0xf);
1263551ebd83SDave Airlie 			track->textures[i].cube_info[face].height = 1 << ((tmp >> ((face * 8) + 4)) & 0xf);
1264551ebd83SDave Airlie 		}
1265551ebd83SDave Airlie 		break;
1266771fe6b9SJerome Glisse 	default:
1267551ebd83SDave Airlie 		printk(KERN_ERR "Forbidden register 0x%04X in cs at %d\n",
1268551ebd83SDave Airlie 		       reg, idx);
1269551ebd83SDave Airlie 		return -EINVAL;
1270771fe6b9SJerome Glisse 	}
1271771fe6b9SJerome Glisse 	return 0;
1272771fe6b9SJerome Glisse }
1273771fe6b9SJerome Glisse 
1274068a117cSJerome Glisse int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
1275068a117cSJerome Glisse 					 struct radeon_cs_packet *pkt,
1276068a117cSJerome Glisse 					 struct radeon_object *robj)
1277068a117cSJerome Glisse {
1278068a117cSJerome Glisse 	unsigned idx;
1279513bcb46SDave Airlie 	u32 value;
1280068a117cSJerome Glisse 	idx = pkt->idx + 1;
1281513bcb46SDave Airlie 	value = radeon_get_ib_value(p, idx + 2);
1282513bcb46SDave Airlie 	if ((value + 1) > radeon_object_size(robj)) {
1283068a117cSJerome Glisse 		DRM_ERROR("[drm] Buffer too small for PACKET3 INDX_BUFFER "
1284068a117cSJerome Glisse 			  "(need %u have %lu) !\n",
1285513bcb46SDave Airlie 			  value + 1,
1286068a117cSJerome Glisse 			  radeon_object_size(robj));
1287068a117cSJerome Glisse 		return -EINVAL;
1288068a117cSJerome Glisse 	}
1289068a117cSJerome Glisse 	return 0;
1290068a117cSJerome Glisse }
1291068a117cSJerome Glisse 
1292771fe6b9SJerome Glisse static int r100_packet3_check(struct radeon_cs_parser *p,
1293771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
1294771fe6b9SJerome Glisse {
1295771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1296551ebd83SDave Airlie 	struct r100_cs_track *track;
1297771fe6b9SJerome Glisse 	unsigned idx;
1298771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1299771fe6b9SJerome Glisse 	int r;
1300771fe6b9SJerome Glisse 
1301771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1302771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
1303551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1304771fe6b9SJerome Glisse 	switch (pkt->opcode) {
1305771fe6b9SJerome Glisse 	case PACKET3_3D_LOAD_VBPNTR:
1306513bcb46SDave Airlie 		r = r100_packet3_load_vbpntr(p, pkt, idx);
1307513bcb46SDave Airlie 		if (r)
1308771fe6b9SJerome Glisse 			return r;
1309771fe6b9SJerome Glisse 		break;
1310771fe6b9SJerome Glisse 	case PACKET3_INDX_BUFFER:
1311771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1312771fe6b9SJerome Glisse 		if (r) {
1313771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1314771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1315771fe6b9SJerome Glisse 			return r;
1316771fe6b9SJerome Glisse 		}
1317513bcb46SDave Airlie 		ib[idx+1] = radeon_get_ib_value(p, idx+1) + ((u32)reloc->lobj.gpu_offset);
1318068a117cSJerome Glisse 		r = r100_cs_track_check_pkt3_indx_buffer(p, pkt, reloc->robj);
1319068a117cSJerome Glisse 		if (r) {
1320068a117cSJerome Glisse 			return r;
1321068a117cSJerome Glisse 		}
1322771fe6b9SJerome Glisse 		break;
1323771fe6b9SJerome Glisse 	case 0x23:
1324771fe6b9SJerome Glisse 		/* 3D_RNDR_GEN_INDX_PRIM on r100/r200 */
1325771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1326771fe6b9SJerome Glisse 		if (r) {
1327771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1328771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1329771fe6b9SJerome Glisse 			return r;
1330771fe6b9SJerome Glisse 		}
1331513bcb46SDave Airlie 		ib[idx] = radeon_get_ib_value(p, idx) + ((u32)reloc->lobj.gpu_offset);
1332551ebd83SDave Airlie 		track->num_arrays = 1;
1333513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 2));
1334551ebd83SDave Airlie 
1335551ebd83SDave Airlie 		track->arrays[0].robj = reloc->robj;
1336551ebd83SDave Airlie 		track->arrays[0].esize = track->vtx_size;
1337551ebd83SDave Airlie 
1338513bcb46SDave Airlie 		track->max_indx = radeon_get_ib_value(p, idx+1);
1339551ebd83SDave Airlie 
1340513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx+3);
1341551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1342551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1343551ebd83SDave Airlie 		if (r)
1344551ebd83SDave Airlie 			return r;
1345771fe6b9SJerome Glisse 		break;
1346771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD:
1347513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx + 1) >> 4) & 0x3) != 3) {
1348551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1349551ebd83SDave Airlie 			return -EINVAL;
1350551ebd83SDave Airlie 		}
1351513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1352551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1353551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1354551ebd83SDave Airlie 		if (r)
1355551ebd83SDave Airlie 			return r;
1356551ebd83SDave Airlie 		break;
1357771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1358771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD_2:
1359513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx) >> 4) & 0x3) != 3) {
1360551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1361551ebd83SDave Airlie 			return -EINVAL;
1362551ebd83SDave Airlie 		}
1363513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1364551ebd83SDave Airlie 		track->immd_dwords = pkt->count;
1365551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1366551ebd83SDave Airlie 		if (r)
1367551ebd83SDave Airlie 			return r;
1368551ebd83SDave Airlie 		break;
1369771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1370771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF_2:
1371513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1372551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1373551ebd83SDave Airlie 		if (r)
1374551ebd83SDave Airlie 			return r;
1375551ebd83SDave Airlie 		break;
1376771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1377771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX_2:
1378513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1379551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1380551ebd83SDave Airlie 		if (r)
1381551ebd83SDave Airlie 			return r;
1382551ebd83SDave Airlie 		break;
1383771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1384771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF:
1385513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1386551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1387551ebd83SDave Airlie 		if (r)
1388551ebd83SDave Airlie 			return r;
1389551ebd83SDave Airlie 		break;
1390771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1391771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX:
1392513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1393551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1394551ebd83SDave Airlie 		if (r)
1395551ebd83SDave Airlie 			return r;
1396551ebd83SDave Airlie 		break;
1397771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1398771fe6b9SJerome Glisse 	case PACKET3_NOP:
1399771fe6b9SJerome Glisse 		break;
1400771fe6b9SJerome Glisse 	default:
1401771fe6b9SJerome Glisse 		DRM_ERROR("Packet3 opcode %x not supported\n", pkt->opcode);
1402771fe6b9SJerome Glisse 		return -EINVAL;
1403771fe6b9SJerome Glisse 	}
1404771fe6b9SJerome Glisse 	return 0;
1405771fe6b9SJerome Glisse }
1406771fe6b9SJerome Glisse 
1407771fe6b9SJerome Glisse int r100_cs_parse(struct radeon_cs_parser *p)
1408771fe6b9SJerome Glisse {
1409771fe6b9SJerome Glisse 	struct radeon_cs_packet pkt;
14109f022ddfSJerome Glisse 	struct r100_cs_track *track;
1411771fe6b9SJerome Glisse 	int r;
1412771fe6b9SJerome Glisse 
14139f022ddfSJerome Glisse 	track = kzalloc(sizeof(*track), GFP_KERNEL);
14149f022ddfSJerome Glisse 	r100_cs_track_clear(p->rdev, track);
14159f022ddfSJerome Glisse 	p->track = track;
1416771fe6b9SJerome Glisse 	do {
1417771fe6b9SJerome Glisse 		r = r100_cs_packet_parse(p, &pkt, p->idx);
1418771fe6b9SJerome Glisse 		if (r) {
1419771fe6b9SJerome Glisse 			return r;
1420771fe6b9SJerome Glisse 		}
1421771fe6b9SJerome Glisse 		p->idx += pkt.count + 2;
1422771fe6b9SJerome Glisse 		switch (pkt.type) {
1423771fe6b9SJerome Glisse 			case PACKET_TYPE0:
1424551ebd83SDave Airlie 				if (p->rdev->family >= CHIP_R200)
1425551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1426551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1427551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1428551ebd83SDave Airlie 								  &r200_packet0_check);
1429551ebd83SDave Airlie 				else
1430551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1431551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1432551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1433551ebd83SDave Airlie 								  &r100_packet0_check);
1434771fe6b9SJerome Glisse 				break;
1435771fe6b9SJerome Glisse 			case PACKET_TYPE2:
1436771fe6b9SJerome Glisse 				break;
1437771fe6b9SJerome Glisse 			case PACKET_TYPE3:
1438771fe6b9SJerome Glisse 				r = r100_packet3_check(p, &pkt);
1439771fe6b9SJerome Glisse 				break;
1440771fe6b9SJerome Glisse 			default:
1441771fe6b9SJerome Glisse 				DRM_ERROR("Unknown packet type %d !\n",
1442771fe6b9SJerome Glisse 					  pkt.type);
1443771fe6b9SJerome Glisse 				return -EINVAL;
1444771fe6b9SJerome Glisse 		}
1445771fe6b9SJerome Glisse 		if (r) {
1446771fe6b9SJerome Glisse 			return r;
1447771fe6b9SJerome Glisse 		}
1448771fe6b9SJerome Glisse 	} while (p->idx < p->chunks[p->chunk_ib_idx].length_dw);
1449771fe6b9SJerome Glisse 	return 0;
1450771fe6b9SJerome Glisse }
1451771fe6b9SJerome Glisse 
1452771fe6b9SJerome Glisse 
1453771fe6b9SJerome Glisse /*
1454771fe6b9SJerome Glisse  * Global GPU functions
1455771fe6b9SJerome Glisse  */
1456771fe6b9SJerome Glisse void r100_errata(struct radeon_device *rdev)
1457771fe6b9SJerome Glisse {
1458771fe6b9SJerome Glisse 	rdev->pll_errata = 0;
1459771fe6b9SJerome Glisse 
1460771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV200 || rdev->family == CHIP_RS200) {
1461771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DUMMYREADS;
1462771fe6b9SJerome Glisse 	}
1463771fe6b9SJerome Glisse 
1464771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV100 ||
1465771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS100 ||
1466771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS200) {
1467771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DELAY;
1468771fe6b9SJerome Glisse 	}
1469771fe6b9SJerome Glisse }
1470771fe6b9SJerome Glisse 
1471771fe6b9SJerome Glisse /* Wait for vertical sync on primary CRTC */
1472771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev)
1473771fe6b9SJerome Glisse {
1474771fe6b9SJerome Glisse 	uint32_t crtc_gen_cntl, tmp;
1475771fe6b9SJerome Glisse 	int i;
1476771fe6b9SJerome Glisse 
1477771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
1478771fe6b9SJerome Glisse 	if ((crtc_gen_cntl & RADEON_CRTC_DISP_REQ_EN_B) ||
1479771fe6b9SJerome Glisse 	    !(crtc_gen_cntl & RADEON_CRTC_EN)) {
1480771fe6b9SJerome Glisse 		return;
1481771fe6b9SJerome Glisse 	}
1482771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1483771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_STATUS, RADEON_CRTC_VBLANK_SAVE_CLEAR);
1484771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1485771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC_STATUS);
1486771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC_VBLANK_SAVE) {
1487771fe6b9SJerome Glisse 			return;
1488771fe6b9SJerome Glisse 		}
1489771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1490771fe6b9SJerome Glisse 	}
1491771fe6b9SJerome Glisse }
1492771fe6b9SJerome Glisse 
1493771fe6b9SJerome Glisse /* Wait for vertical sync on secondary CRTC */
1494771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev)
1495771fe6b9SJerome Glisse {
1496771fe6b9SJerome Glisse 	uint32_t crtc2_gen_cntl, tmp;
1497771fe6b9SJerome Glisse 	int i;
1498771fe6b9SJerome Glisse 
1499771fe6b9SJerome Glisse 	crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
1500771fe6b9SJerome Glisse 	if ((crtc2_gen_cntl & RADEON_CRTC2_DISP_REQ_EN_B) ||
1501771fe6b9SJerome Glisse 	    !(crtc2_gen_cntl & RADEON_CRTC2_EN))
1502771fe6b9SJerome Glisse 		return;
1503771fe6b9SJerome Glisse 
1504771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1505771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC2_STATUS, RADEON_CRTC2_VBLANK_SAVE_CLEAR);
1506771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1507771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC2_STATUS);
1508771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC2_VBLANK_SAVE) {
1509771fe6b9SJerome Glisse 			return;
1510771fe6b9SJerome Glisse 		}
1511771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1512771fe6b9SJerome Glisse 	}
1513771fe6b9SJerome Glisse }
1514771fe6b9SJerome Glisse 
1515771fe6b9SJerome Glisse int r100_rbbm_fifo_wait_for_entry(struct radeon_device *rdev, unsigned n)
1516771fe6b9SJerome Glisse {
1517771fe6b9SJerome Glisse 	unsigned i;
1518771fe6b9SJerome Glisse 	uint32_t tmp;
1519771fe6b9SJerome Glisse 
1520771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1521771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_FIFOCNT_MASK;
1522771fe6b9SJerome Glisse 		if (tmp >= n) {
1523771fe6b9SJerome Glisse 			return 0;
1524771fe6b9SJerome Glisse 		}
1525771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1526771fe6b9SJerome Glisse 	}
1527771fe6b9SJerome Glisse 	return -1;
1528771fe6b9SJerome Glisse }
1529771fe6b9SJerome Glisse 
1530771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev)
1531771fe6b9SJerome Glisse {
1532771fe6b9SJerome Glisse 	unsigned i;
1533771fe6b9SJerome Glisse 	uint32_t tmp;
1534771fe6b9SJerome Glisse 
1535771fe6b9SJerome Glisse 	if (r100_rbbm_fifo_wait_for_entry(rdev, 64)) {
1536771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: wait for empty RBBM fifo failed !"
1537771fe6b9SJerome Glisse 		       " Bad things might happen.\n");
1538771fe6b9SJerome Glisse 	}
1539771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1540771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1541771fe6b9SJerome Glisse 		if (!(tmp & (1 << 31))) {
1542771fe6b9SJerome Glisse 			return 0;
1543771fe6b9SJerome Glisse 		}
1544771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1545771fe6b9SJerome Glisse 	}
1546771fe6b9SJerome Glisse 	return -1;
1547771fe6b9SJerome Glisse }
1548771fe6b9SJerome Glisse 
1549771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev)
1550771fe6b9SJerome Glisse {
1551771fe6b9SJerome Glisse 	unsigned i;
1552771fe6b9SJerome Glisse 	uint32_t tmp;
1553771fe6b9SJerome Glisse 
1554771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1555771fe6b9SJerome Glisse 		/* read MC_STATUS */
1556771fe6b9SJerome Glisse 		tmp = RREG32(0x0150);
1557771fe6b9SJerome Glisse 		if (tmp & (1 << 2)) {
1558771fe6b9SJerome Glisse 			return 0;
1559771fe6b9SJerome Glisse 		}
1560771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1561771fe6b9SJerome Glisse 	}
1562771fe6b9SJerome Glisse 	return -1;
1563771fe6b9SJerome Glisse }
1564771fe6b9SJerome Glisse 
1565771fe6b9SJerome Glisse void r100_gpu_init(struct radeon_device *rdev)
1566771fe6b9SJerome Glisse {
1567771fe6b9SJerome Glisse 	/* TODO: anythings to do here ? pipes ? */
1568771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1569771fe6b9SJerome Glisse }
1570771fe6b9SJerome Glisse 
1571771fe6b9SJerome Glisse void r100_hdp_reset(struct radeon_device *rdev)
1572771fe6b9SJerome Glisse {
1573771fe6b9SJerome Glisse 	uint32_t tmp;
1574771fe6b9SJerome Glisse 
1575771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL;
1576771fe6b9SJerome Glisse 	tmp |= (7 << 28);
1577771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp | RADEON_HDP_SOFT_RESET | RADEON_HDP_READ_BUFFER_INVALIDATE);
1578771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1579771fe6b9SJerome Glisse 	udelay(200);
1580771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1581771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
1582771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1583771fe6b9SJerome Glisse }
1584771fe6b9SJerome Glisse 
1585771fe6b9SJerome Glisse int r100_rb2d_reset(struct radeon_device *rdev)
1586771fe6b9SJerome Glisse {
1587771fe6b9SJerome Glisse 	uint32_t tmp;
1588771fe6b9SJerome Glisse 	int i;
1589771fe6b9SJerome Glisse 
1590771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_E2);
1591771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
1592771fe6b9SJerome Glisse 	udelay(200);
1593771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1594771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
1595771fe6b9SJerome Glisse 	mdelay(1);
1596771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1597771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1598771fe6b9SJerome Glisse 		if (!(tmp & (1 << 26))) {
1599771fe6b9SJerome Glisse 			DRM_INFO("RB2D reset succeed (RBBM_STATUS=0x%08X)\n",
1600771fe6b9SJerome Glisse 				 tmp);
1601771fe6b9SJerome Glisse 			return 0;
1602771fe6b9SJerome Glisse 		}
1603771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1604771fe6b9SJerome Glisse 	}
1605771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
1606771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset RB2D (RBBM_STATUS=0x%08X)!\n", tmp);
1607771fe6b9SJerome Glisse 	return -1;
1608771fe6b9SJerome Glisse }
1609771fe6b9SJerome Glisse 
1610771fe6b9SJerome Glisse int r100_gpu_reset(struct radeon_device *rdev)
1611771fe6b9SJerome Glisse {
1612771fe6b9SJerome Glisse 	uint32_t status;
1613771fe6b9SJerome Glisse 
1614771fe6b9SJerome Glisse 	/* reset order likely matter */
1615771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1616771fe6b9SJerome Glisse 	/* reset HDP */
1617771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1618771fe6b9SJerome Glisse 	/* reset rb2d */
1619771fe6b9SJerome Glisse 	if (status & ((1 << 17) | (1 << 18) | (1 << 27))) {
1620771fe6b9SJerome Glisse 		r100_rb2d_reset(rdev);
1621771fe6b9SJerome Glisse 	}
1622771fe6b9SJerome Glisse 	/* TODO: reset 3D engine */
1623771fe6b9SJerome Glisse 	/* reset CP */
1624771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1625771fe6b9SJerome Glisse 	if (status & (1 << 16)) {
1626771fe6b9SJerome Glisse 		r100_cp_reset(rdev);
1627771fe6b9SJerome Glisse 	}
1628771fe6b9SJerome Glisse 	/* Check if GPU is idle */
1629771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1630771fe6b9SJerome Glisse 	if (status & (1 << 31)) {
1631771fe6b9SJerome Glisse 		DRM_ERROR("Failed to reset GPU (RBBM_STATUS=0x%08X)\n", status);
1632771fe6b9SJerome Glisse 		return -1;
1633771fe6b9SJerome Glisse 	}
1634771fe6b9SJerome Glisse 	DRM_INFO("GPU reset succeed (RBBM_STATUS=0x%08X)\n", status);
1635771fe6b9SJerome Glisse 	return 0;
1636771fe6b9SJerome Glisse }
1637771fe6b9SJerome Glisse 
1638771fe6b9SJerome Glisse 
1639771fe6b9SJerome Glisse /*
1640771fe6b9SJerome Glisse  * VRAM info
1641771fe6b9SJerome Glisse  */
1642771fe6b9SJerome Glisse static void r100_vram_get_type(struct radeon_device *rdev)
1643771fe6b9SJerome Glisse {
1644771fe6b9SJerome Glisse 	uint32_t tmp;
1645771fe6b9SJerome Glisse 
1646771fe6b9SJerome Glisse 	rdev->mc.vram_is_ddr = false;
1647771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
1648771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1649771fe6b9SJerome Glisse 	else if (RREG32(RADEON_MEM_SDRAM_MODE_REG) & RADEON_MEM_CFG_TYPE_DDR)
1650771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1651771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_RV100) ||
1652771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS100) ||
1653771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
1654771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1655771fe6b9SJerome Glisse 		if (tmp & RV100_HALF_MODE) {
1656771fe6b9SJerome Glisse 			rdev->mc.vram_width = 32;
1657771fe6b9SJerome Glisse 		} else {
1658771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1659771fe6b9SJerome Glisse 		}
1660771fe6b9SJerome Glisse 		if (rdev->flags & RADEON_SINGLE_CRTC) {
1661771fe6b9SJerome Glisse 			rdev->mc.vram_width /= 4;
1662771fe6b9SJerome Glisse 			rdev->mc.vram_is_ddr = true;
1663771fe6b9SJerome Glisse 		}
1664771fe6b9SJerome Glisse 	} else if (rdev->family <= CHIP_RV280) {
1665771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1666771fe6b9SJerome Glisse 		if (tmp & RADEON_MEM_NUM_CHANNELS_MASK) {
1667771fe6b9SJerome Glisse 			rdev->mc.vram_width = 128;
1668771fe6b9SJerome Glisse 		} else {
1669771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1670771fe6b9SJerome Glisse 		}
1671771fe6b9SJerome Glisse 	} else {
1672771fe6b9SJerome Glisse 		/* newer IGPs */
1673771fe6b9SJerome Glisse 		rdev->mc.vram_width = 128;
1674771fe6b9SJerome Glisse 	}
1675771fe6b9SJerome Glisse }
1676771fe6b9SJerome Glisse 
16772a0f8918SDave Airlie static u32 r100_get_accessible_vram(struct radeon_device *rdev)
1678771fe6b9SJerome Glisse {
16792a0f8918SDave Airlie 	u32 aper_size;
16802a0f8918SDave Airlie 	u8 byte;
16812a0f8918SDave Airlie 
16822a0f8918SDave Airlie 	aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
16832a0f8918SDave Airlie 
16842a0f8918SDave Airlie 	/* Set HDP_APER_CNTL only on cards that are known not to be broken,
16852a0f8918SDave Airlie 	 * that is has the 2nd generation multifunction PCI interface
16862a0f8918SDave Airlie 	 */
16872a0f8918SDave Airlie 	if (rdev->family == CHIP_RV280 ||
16882a0f8918SDave Airlie 	    rdev->family >= CHIP_RV350) {
16892a0f8918SDave Airlie 		WREG32_P(RADEON_HOST_PATH_CNTL, RADEON_HDP_APER_CNTL,
16902a0f8918SDave Airlie 		       ~RADEON_HDP_APER_CNTL);
16912a0f8918SDave Airlie 		DRM_INFO("Generation 2 PCI interface, using max accessible memory\n");
16922a0f8918SDave Airlie 		return aper_size * 2;
16932a0f8918SDave Airlie 	}
16942a0f8918SDave Airlie 
16952a0f8918SDave Airlie 	/* Older cards have all sorts of funny issues to deal with. First
16962a0f8918SDave Airlie 	 * check if it's a multifunction card by reading the PCI config
16972a0f8918SDave Airlie 	 * header type... Limit those to one aperture size
16982a0f8918SDave Airlie 	 */
16992a0f8918SDave Airlie 	pci_read_config_byte(rdev->pdev, 0xe, &byte);
17002a0f8918SDave Airlie 	if (byte & 0x80) {
17012a0f8918SDave Airlie 		DRM_INFO("Generation 1 PCI interface in multifunction mode\n");
17022a0f8918SDave Airlie 		DRM_INFO("Limiting VRAM to one aperture\n");
17032a0f8918SDave Airlie 		return aper_size;
17042a0f8918SDave Airlie 	}
17052a0f8918SDave Airlie 
17062a0f8918SDave Airlie 	/* Single function older card. We read HDP_APER_CNTL to see how the BIOS
17072a0f8918SDave Airlie 	 * have set it up. We don't write this as it's broken on some ASICs but
17082a0f8918SDave Airlie 	 * we expect the BIOS to have done the right thing (might be too optimistic...)
17092a0f8918SDave Airlie 	 */
17102a0f8918SDave Airlie 	if (RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL)
17112a0f8918SDave Airlie 		return aper_size * 2;
17122a0f8918SDave Airlie 	return aper_size;
17132a0f8918SDave Airlie }
17142a0f8918SDave Airlie 
17152a0f8918SDave Airlie void r100_vram_init_sizes(struct radeon_device *rdev)
17162a0f8918SDave Airlie {
17172a0f8918SDave Airlie 	u64 config_aper_size;
17182a0f8918SDave Airlie 	u32 accessible;
17192a0f8918SDave Airlie 
17202a0f8918SDave Airlie 	config_aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
1721771fe6b9SJerome Glisse 
1722771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
1723771fe6b9SJerome Glisse 		uint32_t tom;
1724771fe6b9SJerome Glisse 		/* read NB_TOM to get the amount of ram stolen for the GPU */
1725771fe6b9SJerome Glisse 		tom = RREG32(RADEON_NB_TOM);
17267a50f01aSDave Airlie 		rdev->mc.real_vram_size = (((tom >> 16) - (tom & 0xffff) + 1) << 16);
17273e43d821SDave Airlie 		/* for IGPs we need to keep VRAM where it was put by the BIOS */
17283e43d821SDave Airlie 		rdev->mc.vram_location = (tom & 0xffff) << 16;
17297a50f01aSDave Airlie 		WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
17307a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1731771fe6b9SJerome Glisse 	} else {
17327a50f01aSDave Airlie 		rdev->mc.real_vram_size = RREG32(RADEON_CONFIG_MEMSIZE);
1733771fe6b9SJerome Glisse 		/* Some production boards of m6 will report 0
1734771fe6b9SJerome Glisse 		 * if it's 8 MB
1735771fe6b9SJerome Glisse 		 */
17367a50f01aSDave Airlie 		if (rdev->mc.real_vram_size == 0) {
17377a50f01aSDave Airlie 			rdev->mc.real_vram_size = 8192 * 1024;
17387a50f01aSDave Airlie 			WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
1739771fe6b9SJerome Glisse 		}
17403e43d821SDave Airlie 		/* let driver place VRAM */
17413e43d821SDave Airlie 		rdev->mc.vram_location = 0xFFFFFFFFUL;
17422a0f8918SDave Airlie 		 /* Fix for RN50, M6, M7 with 8/16/32(??) MBs of VRAM -
17432a0f8918SDave Airlie 		  * Novell bug 204882 + along with lots of ubuntu ones */
17447a50f01aSDave Airlie 		if (config_aper_size > rdev->mc.real_vram_size)
17457a50f01aSDave Airlie 			rdev->mc.mc_vram_size = config_aper_size;
17467a50f01aSDave Airlie 		else
17477a50f01aSDave Airlie 			rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1748771fe6b9SJerome Glisse 	}
1749771fe6b9SJerome Glisse 
17502a0f8918SDave Airlie 	/* work out accessible VRAM */
17512a0f8918SDave Airlie 	accessible = r100_get_accessible_vram(rdev);
17522a0f8918SDave Airlie 
1753771fe6b9SJerome Glisse 	rdev->mc.aper_base = drm_get_resource_start(rdev->ddev, 0);
1754771fe6b9SJerome Glisse 	rdev->mc.aper_size = drm_get_resource_len(rdev->ddev, 0);
17552a0f8918SDave Airlie 
17562a0f8918SDave Airlie 	if (accessible > rdev->mc.aper_size)
17572a0f8918SDave Airlie 		accessible = rdev->mc.aper_size;
17582a0f8918SDave Airlie 
17597a50f01aSDave Airlie 	if (rdev->mc.mc_vram_size > rdev->mc.aper_size)
17607a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.aper_size;
17617a50f01aSDave Airlie 
17627a50f01aSDave Airlie 	if (rdev->mc.real_vram_size > rdev->mc.aper_size)
17637a50f01aSDave Airlie 		rdev->mc.real_vram_size = rdev->mc.aper_size;
17642a0f8918SDave Airlie }
17652a0f8918SDave Airlie 
17662a0f8918SDave Airlie void r100_vram_info(struct radeon_device *rdev)
17672a0f8918SDave Airlie {
17682a0f8918SDave Airlie 	r100_vram_get_type(rdev);
17692a0f8918SDave Airlie 
17702a0f8918SDave Airlie 	r100_vram_init_sizes(rdev);
1771771fe6b9SJerome Glisse }
1772771fe6b9SJerome Glisse 
1773771fe6b9SJerome Glisse 
1774771fe6b9SJerome Glisse /*
1775771fe6b9SJerome Glisse  * Indirect registers accessor
1776771fe6b9SJerome Glisse  */
1777771fe6b9SJerome Glisse void r100_pll_errata_after_index(struct radeon_device *rdev)
1778771fe6b9SJerome Glisse {
1779771fe6b9SJerome Glisse 	if (!(rdev->pll_errata & CHIP_ERRATA_PLL_DUMMYREADS)) {
1780771fe6b9SJerome Glisse 		return;
1781771fe6b9SJerome Glisse 	}
1782771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CLOCK_CNTL_DATA);
1783771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CRTC_GEN_CNTL);
1784771fe6b9SJerome Glisse }
1785771fe6b9SJerome Glisse 
1786771fe6b9SJerome Glisse static void r100_pll_errata_after_data(struct radeon_device *rdev)
1787771fe6b9SJerome Glisse {
1788771fe6b9SJerome Glisse 	/* This workarounds is necessary on RV100, RS100 and RS200 chips
1789771fe6b9SJerome Glisse 	 * or the chip could hang on a subsequent access
1790771fe6b9SJerome Glisse 	 */
1791771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_PLL_DELAY) {
1792771fe6b9SJerome Glisse 		udelay(5000);
1793771fe6b9SJerome Glisse 	}
1794771fe6b9SJerome Glisse 
1795771fe6b9SJerome Glisse 	/* This function is required to workaround a hardware bug in some (all?)
1796771fe6b9SJerome Glisse 	 * revisions of the R300.  This workaround should be called after every
1797771fe6b9SJerome Glisse 	 * CLOCK_CNTL_INDEX register access.  If not, register reads afterward
1798771fe6b9SJerome Glisse 	 * may not be correct.
1799771fe6b9SJerome Glisse 	 */
1800771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_R300_CG) {
1801771fe6b9SJerome Glisse 		uint32_t save, tmp;
1802771fe6b9SJerome Glisse 
1803771fe6b9SJerome Glisse 		save = RREG32(RADEON_CLOCK_CNTL_INDEX);
1804771fe6b9SJerome Glisse 		tmp = save & ~(0x3f | RADEON_PLL_WR_EN);
1805771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, tmp);
1806771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CLOCK_CNTL_DATA);
1807771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, save);
1808771fe6b9SJerome Glisse 	}
1809771fe6b9SJerome Glisse }
1810771fe6b9SJerome Glisse 
1811771fe6b9SJerome Glisse uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg)
1812771fe6b9SJerome Glisse {
1813771fe6b9SJerome Glisse 	uint32_t data;
1814771fe6b9SJerome Glisse 
1815771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, reg & 0x3f);
1816771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1817771fe6b9SJerome Glisse 	data = RREG32(RADEON_CLOCK_CNTL_DATA);
1818771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1819771fe6b9SJerome Glisse 	return data;
1820771fe6b9SJerome Glisse }
1821771fe6b9SJerome Glisse 
1822771fe6b9SJerome Glisse void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1823771fe6b9SJerome Glisse {
1824771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, ((reg & 0x3f) | RADEON_PLL_WR_EN));
1825771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1826771fe6b9SJerome Glisse 	WREG32(RADEON_CLOCK_CNTL_DATA, v);
1827771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1828771fe6b9SJerome Glisse }
1829771fe6b9SJerome Glisse 
1830d4550907SJerome Glisse void r100_set_safe_registers(struct radeon_device *rdev)
1831068a117cSJerome Glisse {
1832551ebd83SDave Airlie 	if (ASIC_IS_RN50(rdev)) {
1833551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = rn50_reg_safe_bm;
1834551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(rn50_reg_safe_bm);
1835551ebd83SDave Airlie 	} else if (rdev->family < CHIP_R200) {
1836551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = r100_reg_safe_bm;
1837551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(r100_reg_safe_bm);
1838551ebd83SDave Airlie 	} else {
1839d4550907SJerome Glisse 		r200_set_safe_registers(rdev);
1840551ebd83SDave Airlie 	}
1841068a117cSJerome Glisse }
1842068a117cSJerome Glisse 
1843771fe6b9SJerome Glisse /*
1844771fe6b9SJerome Glisse  * Debugfs info
1845771fe6b9SJerome Glisse  */
1846771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1847771fe6b9SJerome Glisse static int r100_debugfs_rbbm_info(struct seq_file *m, void *data)
1848771fe6b9SJerome Glisse {
1849771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1850771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1851771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1852771fe6b9SJerome Glisse 	uint32_t reg, value;
1853771fe6b9SJerome Glisse 	unsigned i;
1854771fe6b9SJerome Glisse 
1855771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_STATUS 0x%08x\n", RREG32(RADEON_RBBM_STATUS));
1856771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_CMDFIFO_STAT 0x%08x\n", RREG32(0xE7C));
1857771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1858771fe6b9SJerome Glisse 	for (i = 0; i < 64; i++) {
1859771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i | 0x100);
1860771fe6b9SJerome Glisse 		reg = (RREG32(RADEON_RBBM_CMDFIFO_DATA) - 1) >> 2;
1861771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i);
1862771fe6b9SJerome Glisse 		value = RREG32(RADEON_RBBM_CMDFIFO_DATA);
1863771fe6b9SJerome Glisse 		seq_printf(m, "[0x%03X] 0x%04X=0x%08X\n", i, reg, value);
1864771fe6b9SJerome Glisse 	}
1865771fe6b9SJerome Glisse 	return 0;
1866771fe6b9SJerome Glisse }
1867771fe6b9SJerome Glisse 
1868771fe6b9SJerome Glisse static int r100_debugfs_cp_ring_info(struct seq_file *m, void *data)
1869771fe6b9SJerome Glisse {
1870771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1871771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1872771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1873771fe6b9SJerome Glisse 	uint32_t rdp, wdp;
1874771fe6b9SJerome Glisse 	unsigned count, i, j;
1875771fe6b9SJerome Glisse 
1876771fe6b9SJerome Glisse 	radeon_ring_free_size(rdev);
1877771fe6b9SJerome Glisse 	rdp = RREG32(RADEON_CP_RB_RPTR);
1878771fe6b9SJerome Glisse 	wdp = RREG32(RADEON_CP_RB_WPTR);
1879771fe6b9SJerome Glisse 	count = (rdp + rdev->cp.ring_size - wdp) & rdev->cp.ptr_mask;
1880771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1881771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_WPTR 0x%08x\n", wdp);
1882771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_RPTR 0x%08x\n", rdp);
1883771fe6b9SJerome Glisse 	seq_printf(m, "%u free dwords in ring\n", rdev->cp.ring_free_dw);
1884771fe6b9SJerome Glisse 	seq_printf(m, "%u dwords in ring\n", count);
1885771fe6b9SJerome Glisse 	for (j = 0; j <= count; j++) {
1886771fe6b9SJerome Glisse 		i = (rdp + j) & rdev->cp.ptr_mask;
1887771fe6b9SJerome Glisse 		seq_printf(m, "r[%04d]=0x%08x\n", i, rdev->cp.ring[i]);
1888771fe6b9SJerome Glisse 	}
1889771fe6b9SJerome Glisse 	return 0;
1890771fe6b9SJerome Glisse }
1891771fe6b9SJerome Glisse 
1892771fe6b9SJerome Glisse 
1893771fe6b9SJerome Glisse static int r100_debugfs_cp_csq_fifo(struct seq_file *m, void *data)
1894771fe6b9SJerome Glisse {
1895771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1896771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1897771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1898771fe6b9SJerome Glisse 	uint32_t csq_stat, csq2_stat, tmp;
1899771fe6b9SJerome Glisse 	unsigned r_rptr, r_wptr, ib1_rptr, ib1_wptr, ib2_rptr, ib2_wptr;
1900771fe6b9SJerome Glisse 	unsigned i;
1901771fe6b9SJerome Glisse 
1902771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1903771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_MODE 0x%08x\n", RREG32(RADEON_CP_CSQ_MODE));
1904771fe6b9SJerome Glisse 	csq_stat = RREG32(RADEON_CP_CSQ_STAT);
1905771fe6b9SJerome Glisse 	csq2_stat = RREG32(RADEON_CP_CSQ2_STAT);
1906771fe6b9SJerome Glisse 	r_rptr = (csq_stat >> 0) & 0x3ff;
1907771fe6b9SJerome Glisse 	r_wptr = (csq_stat >> 10) & 0x3ff;
1908771fe6b9SJerome Glisse 	ib1_rptr = (csq_stat >> 20) & 0x3ff;
1909771fe6b9SJerome Glisse 	ib1_wptr = (csq2_stat >> 0) & 0x3ff;
1910771fe6b9SJerome Glisse 	ib2_rptr = (csq2_stat >> 10) & 0x3ff;
1911771fe6b9SJerome Glisse 	ib2_wptr = (csq2_stat >> 20) & 0x3ff;
1912771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_STAT 0x%08x\n", csq_stat);
1913771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ2_STAT 0x%08x\n", csq2_stat);
1914771fe6b9SJerome Glisse 	seq_printf(m, "Ring rptr %u\n", r_rptr);
1915771fe6b9SJerome Glisse 	seq_printf(m, "Ring wptr %u\n", r_wptr);
1916771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 rptr %u\n", ib1_rptr);
1917771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 wptr %u\n", ib1_wptr);
1918771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 rptr %u\n", ib2_rptr);
1919771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 wptr %u\n", ib2_wptr);
1920771fe6b9SJerome Glisse 	/* FIXME: 0, 128, 640 depends on fifo setup see cp_init_kms
1921771fe6b9SJerome Glisse 	 * 128 = indirect1_start * 8 & 640 = indirect2_start * 8 */
1922771fe6b9SJerome Glisse 	seq_printf(m, "Ring fifo:\n");
1923771fe6b9SJerome Glisse 	for (i = 0; i < 256; i++) {
1924771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1925771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1926771fe6b9SJerome Glisse 		seq_printf(m, "rfifo[%04d]=0x%08X\n", i, tmp);
1927771fe6b9SJerome Glisse 	}
1928771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 fifo:\n");
1929771fe6b9SJerome Glisse 	for (i = 256; i <= 512; i++) {
1930771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1931771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1932771fe6b9SJerome Glisse 		seq_printf(m, "ib1fifo[%04d]=0x%08X\n", i, tmp);
1933771fe6b9SJerome Glisse 	}
1934771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 fifo:\n");
1935771fe6b9SJerome Glisse 	for (i = 640; i < ib1_wptr; i++) {
1936771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1937771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1938771fe6b9SJerome Glisse 		seq_printf(m, "ib2fifo[%04d]=0x%08X\n", i, tmp);
1939771fe6b9SJerome Glisse 	}
1940771fe6b9SJerome Glisse 	return 0;
1941771fe6b9SJerome Glisse }
1942771fe6b9SJerome Glisse 
1943771fe6b9SJerome Glisse static int r100_debugfs_mc_info(struct seq_file *m, void *data)
1944771fe6b9SJerome Glisse {
1945771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1946771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1947771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1948771fe6b9SJerome Glisse 	uint32_t tmp;
1949771fe6b9SJerome Glisse 
1950771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CONFIG_MEMSIZE);
1951771fe6b9SJerome Glisse 	seq_printf(m, "CONFIG_MEMSIZE 0x%08x\n", tmp);
1952771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_FB_LOCATION);
1953771fe6b9SJerome Glisse 	seq_printf(m, "MC_FB_LOCATION 0x%08x\n", tmp);
1954771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
1955771fe6b9SJerome Glisse 	seq_printf(m, "BUS_CNTL 0x%08x\n", tmp);
1956771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_AGP_LOCATION);
1957771fe6b9SJerome Glisse 	seq_printf(m, "MC_AGP_LOCATION 0x%08x\n", tmp);
1958771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AGP_BASE);
1959771fe6b9SJerome Glisse 	seq_printf(m, "AGP_BASE 0x%08x\n", tmp);
1960771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
1961771fe6b9SJerome Glisse 	seq_printf(m, "HOST_PATH_CNTL 0x%08x\n", tmp);
1962771fe6b9SJerome Glisse 	tmp = RREG32(0x01D0);
1963771fe6b9SJerome Glisse 	seq_printf(m, "AIC_CTRL 0x%08x\n", tmp);
1964771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_LO_ADDR);
1965771fe6b9SJerome Glisse 	seq_printf(m, "AIC_LO_ADDR 0x%08x\n", tmp);
1966771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_HI_ADDR);
1967771fe6b9SJerome Glisse 	seq_printf(m, "AIC_HI_ADDR 0x%08x\n", tmp);
1968771fe6b9SJerome Glisse 	tmp = RREG32(0x01E4);
1969771fe6b9SJerome Glisse 	seq_printf(m, "AIC_TLB_ADDR 0x%08x\n", tmp);
1970771fe6b9SJerome Glisse 	return 0;
1971771fe6b9SJerome Glisse }
1972771fe6b9SJerome Glisse 
1973771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_rbbm_list[] = {
1974771fe6b9SJerome Glisse 	{"r100_rbbm_info", r100_debugfs_rbbm_info, 0, NULL},
1975771fe6b9SJerome Glisse };
1976771fe6b9SJerome Glisse 
1977771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_cp_list[] = {
1978771fe6b9SJerome Glisse 	{"r100_cp_ring_info", r100_debugfs_cp_ring_info, 0, NULL},
1979771fe6b9SJerome Glisse 	{"r100_cp_csq_fifo", r100_debugfs_cp_csq_fifo, 0, NULL},
1980771fe6b9SJerome Glisse };
1981771fe6b9SJerome Glisse 
1982771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_mc_info_list[] = {
1983771fe6b9SJerome Glisse 	{"r100_mc_info", r100_debugfs_mc_info, 0, NULL},
1984771fe6b9SJerome Glisse };
1985771fe6b9SJerome Glisse #endif
1986771fe6b9SJerome Glisse 
1987771fe6b9SJerome Glisse int r100_debugfs_rbbm_init(struct radeon_device *rdev)
1988771fe6b9SJerome Glisse {
1989771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1990771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_rbbm_list, 1);
1991771fe6b9SJerome Glisse #else
1992771fe6b9SJerome Glisse 	return 0;
1993771fe6b9SJerome Glisse #endif
1994771fe6b9SJerome Glisse }
1995771fe6b9SJerome Glisse 
1996771fe6b9SJerome Glisse int r100_debugfs_cp_init(struct radeon_device *rdev)
1997771fe6b9SJerome Glisse {
1998771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1999771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_cp_list, 2);
2000771fe6b9SJerome Glisse #else
2001771fe6b9SJerome Glisse 	return 0;
2002771fe6b9SJerome Glisse #endif
2003771fe6b9SJerome Glisse }
2004771fe6b9SJerome Glisse 
2005771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev)
2006771fe6b9SJerome Glisse {
2007771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2008771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_mc_info_list, 1);
2009771fe6b9SJerome Glisse #else
2010771fe6b9SJerome Glisse 	return 0;
2011771fe6b9SJerome Glisse #endif
2012771fe6b9SJerome Glisse }
2013e024e110SDave Airlie 
2014e024e110SDave Airlie int r100_set_surface_reg(struct radeon_device *rdev, int reg,
2015e024e110SDave Airlie 			 uint32_t tiling_flags, uint32_t pitch,
2016e024e110SDave Airlie 			 uint32_t offset, uint32_t obj_size)
2017e024e110SDave Airlie {
2018e024e110SDave Airlie 	int surf_index = reg * 16;
2019e024e110SDave Airlie 	int flags = 0;
2020e024e110SDave Airlie 
2021e024e110SDave Airlie 	/* r100/r200 divide by 16 */
2022e024e110SDave Airlie 	if (rdev->family < CHIP_R300)
2023e024e110SDave Airlie 		flags = pitch / 16;
2024e024e110SDave Airlie 	else
2025e024e110SDave Airlie 		flags = pitch / 8;
2026e024e110SDave Airlie 
2027e024e110SDave Airlie 	if (rdev->family <= CHIP_RS200) {
2028e024e110SDave Airlie 		if ((tiling_flags & (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2029e024e110SDave Airlie 				 == (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2030e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_BOTH;
2031e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2032e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_MACRO;
2033e024e110SDave Airlie 	} else if (rdev->family <= CHIP_RV280) {
2034e024e110SDave Airlie 		if (tiling_flags & (RADEON_TILING_MACRO))
2035e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MACRO;
2036e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2037e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MICRO;
2038e024e110SDave Airlie 	} else {
2039e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2040e024e110SDave Airlie 			flags |= R300_SURF_TILE_MACRO;
2041e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2042e024e110SDave Airlie 			flags |= R300_SURF_TILE_MICRO;
2043e024e110SDave Airlie 	}
2044e024e110SDave Airlie 
2045c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_16BIT)
2046c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_16BPP | RADEON_SURF_AP1_SWP_16BPP;
2047c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_32BIT)
2048c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_32BPP | RADEON_SURF_AP1_SWP_32BPP;
2049c88f9f0cSMichel Dänzer 
2050e024e110SDave Airlie 	DRM_DEBUG("writing surface %d %d %x %x\n", reg, flags, offset, offset+obj_size-1);
2051e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, flags);
2052e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_LOWER_BOUND + surf_index, offset);
2053e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_UPPER_BOUND + surf_index, offset + obj_size - 1);
2054e024e110SDave Airlie 	return 0;
2055e024e110SDave Airlie }
2056e024e110SDave Airlie 
2057e024e110SDave Airlie void r100_clear_surface_reg(struct radeon_device *rdev, int reg)
2058e024e110SDave Airlie {
2059e024e110SDave Airlie 	int surf_index = reg * 16;
2060e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, 0);
2061e024e110SDave Airlie }
2062c93bb85bSJerome Glisse 
2063c93bb85bSJerome Glisse void r100_bandwidth_update(struct radeon_device *rdev)
2064c93bb85bSJerome Glisse {
2065c93bb85bSJerome Glisse 	fixed20_12 trcd_ff, trp_ff, tras_ff, trbs_ff, tcas_ff;
2066c93bb85bSJerome Glisse 	fixed20_12 sclk_ff, mclk_ff, sclk_eff_ff, sclk_delay_ff;
2067c93bb85bSJerome Glisse 	fixed20_12 peak_disp_bw, mem_bw, pix_clk, pix_clk2, temp_ff, crit_point_ff;
2068c93bb85bSJerome Glisse 	uint32_t temp, data, mem_trcd, mem_trp, mem_tras;
2069c93bb85bSJerome Glisse 	fixed20_12 memtcas_ff[8] = {
2070c93bb85bSJerome Glisse 		fixed_init(1),
2071c93bb85bSJerome Glisse 		fixed_init(2),
2072c93bb85bSJerome Glisse 		fixed_init(3),
2073c93bb85bSJerome Glisse 		fixed_init(0),
2074c93bb85bSJerome Glisse 		fixed_init_half(1),
2075c93bb85bSJerome Glisse 		fixed_init_half(2),
2076c93bb85bSJerome Glisse 		fixed_init(0),
2077c93bb85bSJerome Glisse 	};
2078c93bb85bSJerome Glisse 	fixed20_12 memtcas_rs480_ff[8] = {
2079c93bb85bSJerome Glisse 		fixed_init(0),
2080c93bb85bSJerome Glisse 		fixed_init(1),
2081c93bb85bSJerome Glisse 		fixed_init(2),
2082c93bb85bSJerome Glisse 		fixed_init(3),
2083c93bb85bSJerome Glisse 		fixed_init(0),
2084c93bb85bSJerome Glisse 		fixed_init_half(1),
2085c93bb85bSJerome Glisse 		fixed_init_half(2),
2086c93bb85bSJerome Glisse 		fixed_init_half(3),
2087c93bb85bSJerome Glisse 	};
2088c93bb85bSJerome Glisse 	fixed20_12 memtcas2_ff[8] = {
2089c93bb85bSJerome Glisse 		fixed_init(0),
2090c93bb85bSJerome Glisse 		fixed_init(1),
2091c93bb85bSJerome Glisse 		fixed_init(2),
2092c93bb85bSJerome Glisse 		fixed_init(3),
2093c93bb85bSJerome Glisse 		fixed_init(4),
2094c93bb85bSJerome Glisse 		fixed_init(5),
2095c93bb85bSJerome Glisse 		fixed_init(6),
2096c93bb85bSJerome Glisse 		fixed_init(7),
2097c93bb85bSJerome Glisse 	};
2098c93bb85bSJerome Glisse 	fixed20_12 memtrbs[8] = {
2099c93bb85bSJerome Glisse 		fixed_init(1),
2100c93bb85bSJerome Glisse 		fixed_init_half(1),
2101c93bb85bSJerome Glisse 		fixed_init(2),
2102c93bb85bSJerome Glisse 		fixed_init_half(2),
2103c93bb85bSJerome Glisse 		fixed_init(3),
2104c93bb85bSJerome Glisse 		fixed_init_half(3),
2105c93bb85bSJerome Glisse 		fixed_init(4),
2106c93bb85bSJerome Glisse 		fixed_init_half(4)
2107c93bb85bSJerome Glisse 	};
2108c93bb85bSJerome Glisse 	fixed20_12 memtrbs_r4xx[8] = {
2109c93bb85bSJerome Glisse 		fixed_init(4),
2110c93bb85bSJerome Glisse 		fixed_init(5),
2111c93bb85bSJerome Glisse 		fixed_init(6),
2112c93bb85bSJerome Glisse 		fixed_init(7),
2113c93bb85bSJerome Glisse 		fixed_init(8),
2114c93bb85bSJerome Glisse 		fixed_init(9),
2115c93bb85bSJerome Glisse 		fixed_init(10),
2116c93bb85bSJerome Glisse 		fixed_init(11)
2117c93bb85bSJerome Glisse 	};
2118c93bb85bSJerome Glisse 	fixed20_12 min_mem_eff;
2119c93bb85bSJerome Glisse 	fixed20_12 mc_latency_sclk, mc_latency_mclk, k1;
2120c93bb85bSJerome Glisse 	fixed20_12 cur_latency_mclk, cur_latency_sclk;
2121c93bb85bSJerome Glisse 	fixed20_12 disp_latency, disp_latency_overhead, disp_drain_rate,
2122c93bb85bSJerome Glisse 		disp_drain_rate2, read_return_rate;
2123c93bb85bSJerome Glisse 	fixed20_12 time_disp1_drop_priority;
2124c93bb85bSJerome Glisse 	int c;
2125c93bb85bSJerome Glisse 	int cur_size = 16;       /* in octawords */
2126c93bb85bSJerome Glisse 	int critical_point = 0, critical_point2;
2127c93bb85bSJerome Glisse /* 	uint32_t read_return_rate, time_disp1_drop_priority; */
2128c93bb85bSJerome Glisse 	int stop_req, max_stop_req;
2129c93bb85bSJerome Glisse 	struct drm_display_mode *mode1 = NULL;
2130c93bb85bSJerome Glisse 	struct drm_display_mode *mode2 = NULL;
2131c93bb85bSJerome Glisse 	uint32_t pixel_bytes1 = 0;
2132c93bb85bSJerome Glisse 	uint32_t pixel_bytes2 = 0;
2133c93bb85bSJerome Glisse 
2134c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[0]->base.enabled) {
2135c93bb85bSJerome Glisse 		mode1 = &rdev->mode_info.crtcs[0]->base.mode;
2136c93bb85bSJerome Glisse 		pixel_bytes1 = rdev->mode_info.crtcs[0]->base.fb->bits_per_pixel / 8;
2137c93bb85bSJerome Glisse 	}
2138dfee5614SDave Airlie 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
2139c93bb85bSJerome Glisse 		if (rdev->mode_info.crtcs[1]->base.enabled) {
2140c93bb85bSJerome Glisse 			mode2 = &rdev->mode_info.crtcs[1]->base.mode;
2141c93bb85bSJerome Glisse 			pixel_bytes2 = rdev->mode_info.crtcs[1]->base.fb->bits_per_pixel / 8;
2142c93bb85bSJerome Glisse 		}
2143dfee5614SDave Airlie 	}
2144c93bb85bSJerome Glisse 
2145c93bb85bSJerome Glisse 	min_mem_eff.full = rfixed_const_8(0);
2146c93bb85bSJerome Glisse 	/* get modes */
2147c93bb85bSJerome Glisse 	if ((rdev->disp_priority == 2) && ASIC_IS_R300(rdev)) {
2148c93bb85bSJerome Glisse 		uint32_t mc_init_misc_lat_timer = RREG32(R300_MC_INIT_MISC_LAT_TIMER);
2149c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP1R_INIT_LAT_MASK << R300_MC_DISP1R_INIT_LAT_SHIFT);
2150c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP0R_INIT_LAT_MASK << R300_MC_DISP0R_INIT_LAT_SHIFT);
2151c93bb85bSJerome Glisse 		/* check crtc enables */
2152c93bb85bSJerome Glisse 		if (mode2)
2153c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP1R_INIT_LAT_SHIFT);
2154c93bb85bSJerome Glisse 		if (mode1)
2155c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP0R_INIT_LAT_SHIFT);
2156c93bb85bSJerome Glisse 		WREG32(R300_MC_INIT_MISC_LAT_TIMER, mc_init_misc_lat_timer);
2157c93bb85bSJerome Glisse 	}
2158c93bb85bSJerome Glisse 
2159c93bb85bSJerome Glisse 	/*
2160c93bb85bSJerome Glisse 	 * determine is there is enough bw for current mode
2161c93bb85bSJerome Glisse 	 */
2162c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_const(rdev->clock.default_mclk);
2163c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(100);
2164c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_div(mclk_ff, temp_ff);
2165c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_const(rdev->clock.default_sclk);
2166c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_div(sclk_ff, temp_ff);
2167c93bb85bSJerome Glisse 
2168c93bb85bSJerome Glisse 	temp = (rdev->mc.vram_width / 8) * (rdev->mc.vram_is_ddr ? 2 : 1);
2169c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(temp);
2170c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mclk_ff, temp_ff);
2171c93bb85bSJerome Glisse 
2172c93bb85bSJerome Glisse 	pix_clk.full = 0;
2173c93bb85bSJerome Glisse 	pix_clk2.full = 0;
2174c93bb85bSJerome Glisse 	peak_disp_bw.full = 0;
2175c93bb85bSJerome Glisse 	if (mode1) {
2176c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2177c93bb85bSJerome Glisse 		pix_clk.full = rfixed_const(mode1->clock); /* convert to fixed point */
2178c93bb85bSJerome Glisse 		pix_clk.full = rfixed_div(pix_clk, temp_ff);
2179c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes1);
2180c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk, temp_ff);
2181c93bb85bSJerome Glisse 	}
2182c93bb85bSJerome Glisse 	if (mode2) {
2183c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2184c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_const(mode2->clock); /* convert to fixed point */
2185c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_div(pix_clk2, temp_ff);
2186c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes2);
2187c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk2, temp_ff);
2188c93bb85bSJerome Glisse 	}
2189c93bb85bSJerome Glisse 
2190c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mem_bw, min_mem_eff);
2191c93bb85bSJerome Glisse 	if (peak_disp_bw.full >= mem_bw.full) {
2192c93bb85bSJerome Glisse 		DRM_ERROR("You may not have enough display bandwidth for current mode\n"
2193c93bb85bSJerome Glisse 			  "If you have flickering problem, try to lower resolution, refresh rate, or color depth\n");
2194c93bb85bSJerome Glisse 	}
2195c93bb85bSJerome Glisse 
2196c93bb85bSJerome Glisse 	/*  Get values from the EXT_MEM_CNTL register...converting its contents. */
2197c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_TIMING_CNTL);
2198c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || (rdev->flags & RADEON_IS_IGP)) { /* RV100, M6, IGPs */
2199c93bb85bSJerome Glisse 		mem_trcd = ((temp >> 2) & 0x3) + 1;
2200c93bb85bSJerome Glisse 		mem_trp  = ((temp & 0x3)) + 1;
2201c93bb85bSJerome Glisse 		mem_tras = ((temp & 0x70) >> 4) + 1;
2202c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R300 ||
2203c93bb85bSJerome Glisse 		   rdev->family == CHIP_R350) { /* r300, r350 */
2204c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2205c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2206c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 4;
2207c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_RV350 ||
2208c93bb85bSJerome Glisse 		   rdev->family <= CHIP_RV380) {
2209c93bb85bSJerome Glisse 		/* rv3x0 */
2210c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 3;
2211c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 3;
2212c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 6;
2213c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R420 ||
2214c93bb85bSJerome Glisse 		   rdev->family == CHIP_R423 ||
2215c93bb85bSJerome Glisse 		   rdev->family == CHIP_RV410) {
2216c93bb85bSJerome Glisse 		/* r4xx */
2217c93bb85bSJerome Glisse 		mem_trcd = (temp & 0xf) + 3;
2218c93bb85bSJerome Glisse 		if (mem_trcd > 15)
2219c93bb85bSJerome Glisse 			mem_trcd = 15;
2220c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0xf) + 3;
2221c93bb85bSJerome Glisse 		if (mem_trp > 15)
2222c93bb85bSJerome Glisse 			mem_trp = 15;
2223c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0x1f) + 6;
2224c93bb85bSJerome Glisse 		if (mem_tras > 31)
2225c93bb85bSJerome Glisse 			mem_tras = 31;
2226c93bb85bSJerome Glisse 	} else { /* RV200, R200 */
2227c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2228c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2229c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0xf) + 4;
2230c93bb85bSJerome Glisse 	}
2231c93bb85bSJerome Glisse 	/* convert to FF */
2232c93bb85bSJerome Glisse 	trcd_ff.full = rfixed_const(mem_trcd);
2233c93bb85bSJerome Glisse 	trp_ff.full = rfixed_const(mem_trp);
2234c93bb85bSJerome Glisse 	tras_ff.full = rfixed_const(mem_tras);
2235c93bb85bSJerome Glisse 
2236c93bb85bSJerome Glisse 	/* Get values from the MEM_SDRAM_MODE_REG register...converting its */
2237c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_SDRAM_MODE_REG);
2238c93bb85bSJerome Glisse 	data = (temp & (7 << 20)) >> 20;
2239c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || rdev->flags & RADEON_IS_IGP) {
2240c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RS480) /* don't think rs400 */
2241c93bb85bSJerome Glisse 			tcas_ff = memtcas_rs480_ff[data];
2242c93bb85bSJerome Glisse 		else
2243c93bb85bSJerome Glisse 			tcas_ff = memtcas_ff[data];
2244c93bb85bSJerome Glisse 	} else
2245c93bb85bSJerome Glisse 		tcas_ff = memtcas2_ff[data];
2246c93bb85bSJerome Glisse 
2247c93bb85bSJerome Glisse 	if (rdev->family == CHIP_RS400 ||
2248c93bb85bSJerome Glisse 	    rdev->family == CHIP_RS480) {
2249c93bb85bSJerome Glisse 		/* extra cas latency stored in bits 23-25 0-4 clocks */
2250c93bb85bSJerome Glisse 		data = (temp >> 23) & 0x7;
2251c93bb85bSJerome Glisse 		if (data < 5)
2252c93bb85bSJerome Glisse 			tcas_ff.full += rfixed_const(data);
2253c93bb85bSJerome Glisse 	}
2254c93bb85bSJerome Glisse 
2255c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev) && !(rdev->flags & RADEON_IS_IGP)) {
2256c93bb85bSJerome Glisse 		/* on the R300, Tcas is included in Trbs.
2257c93bb85bSJerome Glisse 		 */
2258c93bb85bSJerome Glisse 		temp = RREG32(RADEON_MEM_CNTL);
2259c93bb85bSJerome Glisse 		data = (R300_MEM_NUM_CHANNELS_MASK & temp);
2260c93bb85bSJerome Glisse 		if (data == 1) {
2261c93bb85bSJerome Glisse 			if (R300_MEM_USE_CD_CH_ONLY & temp) {
2262c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_INDEX);
2263c93bb85bSJerome Glisse 				temp &= ~R300_MC_IND_ADDR_MASK;
2264c93bb85bSJerome Glisse 				temp |= R300_MC_READ_CNTL_CD_mcind;
2265c93bb85bSJerome Glisse 				WREG32(R300_MC_IND_INDEX, temp);
2266c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_DATA);
2267c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_C_MASK & temp);
2268c93bb85bSJerome Glisse 			} else {
2269c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_READ_CNTL_AB);
2270c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2271c93bb85bSJerome Glisse 			}
2272c93bb85bSJerome Glisse 		} else {
2273c93bb85bSJerome Glisse 			temp = RREG32(R300_MC_READ_CNTL_AB);
2274c93bb85bSJerome Glisse 			data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2275c93bb85bSJerome Glisse 		}
2276c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RV410 ||
2277c93bb85bSJerome Glisse 		    rdev->family == CHIP_R420 ||
2278c93bb85bSJerome Glisse 		    rdev->family == CHIP_R423)
2279c93bb85bSJerome Glisse 			trbs_ff = memtrbs_r4xx[data];
2280c93bb85bSJerome Glisse 		else
2281c93bb85bSJerome Glisse 			trbs_ff = memtrbs[data];
2282c93bb85bSJerome Glisse 		tcas_ff.full += trbs_ff.full;
2283c93bb85bSJerome Glisse 	}
2284c93bb85bSJerome Glisse 
2285c93bb85bSJerome Glisse 	sclk_eff_ff.full = sclk_ff.full;
2286c93bb85bSJerome Glisse 
2287c93bb85bSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
2288c93bb85bSJerome Glisse 		fixed20_12 agpmode_ff;
2289c93bb85bSJerome Glisse 		agpmode_ff.full = rfixed_const(radeon_agpmode);
2290c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const_666(16);
2291c93bb85bSJerome Glisse 		sclk_eff_ff.full -= rfixed_mul(agpmode_ff, temp_ff);
2292c93bb85bSJerome Glisse 	}
2293c93bb85bSJerome Glisse 	/* TODO PCIE lanes may affect this - agpmode == 16?? */
2294c93bb85bSJerome Glisse 
2295c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev)) {
2296c93bb85bSJerome Glisse 		sclk_delay_ff.full = rfixed_const(250);
2297c93bb85bSJerome Glisse 	} else {
2298c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RV100) ||
2299c93bb85bSJerome Glisse 		    rdev->flags & RADEON_IS_IGP) {
2300c93bb85bSJerome Glisse 			if (rdev->mc.vram_is_ddr)
2301c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2302c93bb85bSJerome Glisse 			else
2303c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(33);
2304c93bb85bSJerome Glisse 		} else {
2305c93bb85bSJerome Glisse 			if (rdev->mc.vram_width == 128)
2306c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(57);
2307c93bb85bSJerome Glisse 			else
2308c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2309c93bb85bSJerome Glisse 		}
2310c93bb85bSJerome Glisse 	}
2311c93bb85bSJerome Glisse 
2312c93bb85bSJerome Glisse 	mc_latency_sclk.full = rfixed_div(sclk_delay_ff, sclk_eff_ff);
2313c93bb85bSJerome Glisse 
2314c93bb85bSJerome Glisse 	if (rdev->mc.vram_is_ddr) {
2315c93bb85bSJerome Glisse 		if (rdev->mc.vram_width == 32) {
2316c93bb85bSJerome Glisse 			k1.full = rfixed_const(40);
2317c93bb85bSJerome Glisse 			c  = 3;
2318c93bb85bSJerome Glisse 		} else {
2319c93bb85bSJerome Glisse 			k1.full = rfixed_const(20);
2320c93bb85bSJerome Glisse 			c  = 1;
2321c93bb85bSJerome Glisse 		}
2322c93bb85bSJerome Glisse 	} else {
2323c93bb85bSJerome Glisse 		k1.full = rfixed_const(40);
2324c93bb85bSJerome Glisse 		c  = 3;
2325c93bb85bSJerome Glisse 	}
2326c93bb85bSJerome Glisse 
2327c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(2);
2328c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_mul(trcd_ff, temp_ff);
2329c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(c);
2330c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tcas_ff, temp_ff);
2331c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(4);
2332c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tras_ff, temp_ff);
2333c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(trp_ff, temp_ff);
2334c93bb85bSJerome Glisse 	mc_latency_mclk.full += k1.full;
2335c93bb85bSJerome Glisse 
2336c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_div(mc_latency_mclk, mclk_ff);
2337c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_div(temp_ff, sclk_eff_ff);
2338c93bb85bSJerome Glisse 
2339c93bb85bSJerome Glisse 	/*
2340c93bb85bSJerome Glisse 	  HW cursor time assuming worst case of full size colour cursor.
2341c93bb85bSJerome Glisse 	*/
2342c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const((2 * (cur_size - (rdev->mc.vram_is_ddr + 1))));
2343c93bb85bSJerome Glisse 	temp_ff.full += trcd_ff.full;
2344c93bb85bSJerome Glisse 	if (temp_ff.full < tras_ff.full)
2345c93bb85bSJerome Glisse 		temp_ff.full = tras_ff.full;
2346c93bb85bSJerome Glisse 	cur_latency_mclk.full = rfixed_div(temp_ff, mclk_ff);
2347c93bb85bSJerome Glisse 
2348c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(cur_size);
2349c93bb85bSJerome Glisse 	cur_latency_sclk.full = rfixed_div(temp_ff, sclk_eff_ff);
2350c93bb85bSJerome Glisse 	/*
2351c93bb85bSJerome Glisse 	  Find the total latency for the display data.
2352c93bb85bSJerome Glisse 	*/
2353b5fc9010SMichel Dänzer 	disp_latency_overhead.full = rfixed_const(8);
2354c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_div(disp_latency_overhead, sclk_ff);
2355c93bb85bSJerome Glisse 	mc_latency_mclk.full += disp_latency_overhead.full + cur_latency_mclk.full;
2356c93bb85bSJerome Glisse 	mc_latency_sclk.full += disp_latency_overhead.full + cur_latency_sclk.full;
2357c93bb85bSJerome Glisse 
2358c93bb85bSJerome Glisse 	if (mc_latency_mclk.full > mc_latency_sclk.full)
2359c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_mclk.full;
2360c93bb85bSJerome Glisse 	else
2361c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_sclk.full;
2362c93bb85bSJerome Glisse 
2363c93bb85bSJerome Glisse 	/* setup Max GRPH_STOP_REQ default value */
2364c93bb85bSJerome Glisse 	if (ASIC_IS_RV100(rdev))
2365c93bb85bSJerome Glisse 		max_stop_req = 0x5c;
2366c93bb85bSJerome Glisse 	else
2367c93bb85bSJerome Glisse 		max_stop_req = 0x7c;
2368c93bb85bSJerome Glisse 
2369c93bb85bSJerome Glisse 	if (mode1) {
2370c93bb85bSJerome Glisse 		/*  CRTC1
2371c93bb85bSJerome Glisse 		    Set GRPH_BUFFER_CNTL register using h/w defined optimal values.
2372c93bb85bSJerome Glisse 		    GRPH_STOP_REQ <= MIN[ 0x7C, (CRTC_H_DISP + 1) * (bit depth) / 0x10 ]
2373c93bb85bSJerome Glisse 		*/
2374c93bb85bSJerome Glisse 		stop_req = mode1->hdisplay * pixel_bytes1 / 16;
2375c93bb85bSJerome Glisse 
2376c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2377c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2378c93bb85bSJerome Glisse 
2379c93bb85bSJerome Glisse 		/*
2380c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2381c93bb85bSJerome Glisse 		*/
2382c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes1));
2383c93bb85bSJerome Glisse 		disp_drain_rate.full = rfixed_div(pix_clk, temp_ff);
2384c93bb85bSJerome Glisse 
2385c93bb85bSJerome Glisse 		/*
2386c93bb85bSJerome Glisse 		  Find the critical point of the display buffer.
2387c93bb85bSJerome Glisse 		*/
2388c93bb85bSJerome Glisse 		crit_point_ff.full = rfixed_mul(disp_drain_rate, disp_latency);
2389c93bb85bSJerome Glisse 		crit_point_ff.full += rfixed_const_half(0);
2390c93bb85bSJerome Glisse 
2391c93bb85bSJerome Glisse 		critical_point = rfixed_trunc(crit_point_ff);
2392c93bb85bSJerome Glisse 
2393c93bb85bSJerome Glisse 		if (rdev->disp_priority == 2) {
2394c93bb85bSJerome Glisse 			critical_point = 0;
2395c93bb85bSJerome Glisse 		}
2396c93bb85bSJerome Glisse 
2397c93bb85bSJerome Glisse 		/*
2398c93bb85bSJerome Glisse 		  The critical point should never be above max_stop_req-4.  Setting
2399c93bb85bSJerome Glisse 		  GRPH_CRITICAL_CNTL = 0 will thus force high priority all the time.
2400c93bb85bSJerome Glisse 		*/
2401c93bb85bSJerome Glisse 		if (max_stop_req - critical_point < 4)
2402c93bb85bSJerome Glisse 			critical_point = 0;
2403c93bb85bSJerome Glisse 
2404c93bb85bSJerome Glisse 		if (critical_point == 0 && mode2 && rdev->family == CHIP_R300) {
2405c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0, when CRTC2 is enabled.*/
2406c93bb85bSJerome Glisse 			critical_point = 0x10;
2407c93bb85bSJerome Glisse 		}
2408c93bb85bSJerome Glisse 
2409c93bb85bSJerome Glisse 		temp = RREG32(RADEON_GRPH_BUFFER_CNTL);
2410c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_STOP_REQ_MASK);
2411c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2412c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_START_REQ_MASK);
2413c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2414c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2415c93bb85bSJerome Glisse 			stop_req -= 0x10;
2416c93bb85bSJerome Glisse 		}
2417c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2418c93bb85bSJerome Glisse 		temp |= RADEON_GRPH_BUFFER_SIZE;
2419c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2420c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2421c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2422c93bb85bSJerome Glisse 		/*
2423c93bb85bSJerome Glisse 		  Write the result into the register.
2424c93bb85bSJerome Glisse 		*/
2425c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH_BUFFER_CNTL, ((temp & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2426c93bb85bSJerome Glisse 						       (critical_point << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2427c93bb85bSJerome Glisse 
2428c93bb85bSJerome Glisse #if 0
2429c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2430c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2431c93bb85bSJerome Glisse 			/* attempt to program RS400 disp regs correctly ??? */
2432c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP1_REG_CNTL);
2433c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_START_REQ_LEVEL_MASK |
2434c93bb85bSJerome Glisse 				  RS400_DISP1_STOP_REQ_LEVEL_MASK);
2435c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, (temp |
2436c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2437c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2438c93bb85bSJerome Glisse 			temp = RREG32(RS400_DMIF_MEM_CNTL1);
2439c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_CRITICAL_POINT_START_MASK |
2440c93bb85bSJerome Glisse 				  RS400_DISP1_CRITICAL_POINT_STOP_MASK);
2441c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1, (temp |
2442c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_START_SHIFT) |
2443c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_STOP_SHIFT)));
2444c93bb85bSJerome Glisse 		}
2445c93bb85bSJerome Glisse #endif
2446c93bb85bSJerome Glisse 
2447c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH_BUFFER_CNTL from to %x\n",
2448c93bb85bSJerome Glisse 			  /* 	  (unsigned int)info->SavedReg->grph_buffer_cntl, */
2449c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH_BUFFER_CNTL));
2450c93bb85bSJerome Glisse 	}
2451c93bb85bSJerome Glisse 
2452c93bb85bSJerome Glisse 	if (mode2) {
2453c93bb85bSJerome Glisse 		u32 grph2_cntl;
2454c93bb85bSJerome Glisse 		stop_req = mode2->hdisplay * pixel_bytes2 / 16;
2455c93bb85bSJerome Glisse 
2456c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2457c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2458c93bb85bSJerome Glisse 
2459c93bb85bSJerome Glisse 		/*
2460c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2461c93bb85bSJerome Glisse 		*/
2462c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes2));
2463c93bb85bSJerome Glisse 		disp_drain_rate2.full = rfixed_div(pix_clk2, temp_ff);
2464c93bb85bSJerome Glisse 
2465c93bb85bSJerome Glisse 		grph2_cntl = RREG32(RADEON_GRPH2_BUFFER_CNTL);
2466c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_STOP_REQ_MASK);
2467c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2468c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_START_REQ_MASK);
2469c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2470c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2471c93bb85bSJerome Glisse 			stop_req -= 0x10;
2472c93bb85bSJerome Glisse 		}
2473c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2474c93bb85bSJerome Glisse 		grph2_cntl |= RADEON_GRPH_BUFFER_SIZE;
2475c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2476c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2477c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2478c93bb85bSJerome Glisse 
2479c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS100) ||
2480c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS200))
2481c93bb85bSJerome Glisse 			critical_point2 = 0;
2482c93bb85bSJerome Glisse 		else {
2483c93bb85bSJerome Glisse 			temp = (rdev->mc.vram_width * rdev->mc.vram_is_ddr + 1)/128;
2484c93bb85bSJerome Glisse 			temp_ff.full = rfixed_const(temp);
2485c93bb85bSJerome Glisse 			temp_ff.full = rfixed_mul(mclk_ff, temp_ff);
2486c93bb85bSJerome Glisse 			if (sclk_ff.full < temp_ff.full)
2487c93bb85bSJerome Glisse 				temp_ff.full = sclk_ff.full;
2488c93bb85bSJerome Glisse 
2489c93bb85bSJerome Glisse 			read_return_rate.full = temp_ff.full;
2490c93bb85bSJerome Glisse 
2491c93bb85bSJerome Glisse 			if (mode1) {
2492c93bb85bSJerome Glisse 				temp_ff.full = read_return_rate.full - disp_drain_rate.full;
2493c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = rfixed_div(crit_point_ff, temp_ff);
2494c93bb85bSJerome Glisse 			} else {
2495c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = 0;
2496c93bb85bSJerome Glisse 			}
2497c93bb85bSJerome Glisse 			crit_point_ff.full = disp_latency.full + time_disp1_drop_priority.full + disp_latency.full;
2498c93bb85bSJerome Glisse 			crit_point_ff.full = rfixed_mul(crit_point_ff, disp_drain_rate2);
2499c93bb85bSJerome Glisse 			crit_point_ff.full += rfixed_const_half(0);
2500c93bb85bSJerome Glisse 
2501c93bb85bSJerome Glisse 			critical_point2 = rfixed_trunc(crit_point_ff);
2502c93bb85bSJerome Glisse 
2503c93bb85bSJerome Glisse 			if (rdev->disp_priority == 2) {
2504c93bb85bSJerome Glisse 				critical_point2 = 0;
2505c93bb85bSJerome Glisse 			}
2506c93bb85bSJerome Glisse 
2507c93bb85bSJerome Glisse 			if (max_stop_req - critical_point2 < 4)
2508c93bb85bSJerome Glisse 				critical_point2 = 0;
2509c93bb85bSJerome Glisse 
2510c93bb85bSJerome Glisse 		}
2511c93bb85bSJerome Glisse 
2512c93bb85bSJerome Glisse 		if (critical_point2 == 0 && rdev->family == CHIP_R300) {
2513c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0 */
2514c93bb85bSJerome Glisse 			critical_point2 = 0x10;
2515c93bb85bSJerome Glisse 		}
2516c93bb85bSJerome Glisse 
2517c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH2_BUFFER_CNTL, ((grph2_cntl & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2518c93bb85bSJerome Glisse 						  (critical_point2 << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2519c93bb85bSJerome Glisse 
2520c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2521c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2522c93bb85bSJerome Glisse #if 0
2523c93bb85bSJerome Glisse 			/* attempt to program RS400 disp2 regs correctly ??? */
2524c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL1);
2525c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_START_REQ_LEVEL_MASK |
2526c93bb85bSJerome Glisse 				  RS400_DISP2_STOP_REQ_LEVEL_MASK);
2527c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, (temp |
2528c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2529c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2530c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL2);
2531c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_CRITICAL_POINT_START_MASK |
2532c93bb85bSJerome Glisse 				  RS400_DISP2_CRITICAL_POINT_STOP_MASK);
2533c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, (temp |
2534c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_START_SHIFT) |
2535c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_STOP_SHIFT)));
2536c93bb85bSJerome Glisse #endif
2537c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, 0x105DC1CC);
2538c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, 0x2749D000);
2539c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1,  0x29CA71DC);
2540c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, 0x28FBC3AC);
2541c93bb85bSJerome Glisse 		}
2542c93bb85bSJerome Glisse 
2543c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH2_BUFFER_CNTL from to %x\n",
2544c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH2_BUFFER_CNTL));
2545c93bb85bSJerome Glisse 	}
2546c93bb85bSJerome Glisse }
2547551ebd83SDave Airlie 
2548551ebd83SDave Airlie static inline void r100_cs_track_texture_print(struct r100_cs_track_texture *t)
2549551ebd83SDave Airlie {
2550551ebd83SDave Airlie 	DRM_ERROR("pitch                      %d\n", t->pitch);
2551ceb776bcSMathias Fröhlich 	DRM_ERROR("use_pitch                  %d\n", t->use_pitch);
2552551ebd83SDave Airlie 	DRM_ERROR("width                      %d\n", t->width);
2553ceb776bcSMathias Fröhlich 	DRM_ERROR("width_11                   %d\n", t->width_11);
2554551ebd83SDave Airlie 	DRM_ERROR("height                     %d\n", t->height);
2555ceb776bcSMathias Fröhlich 	DRM_ERROR("height_11                  %d\n", t->height_11);
2556551ebd83SDave Airlie 	DRM_ERROR("num levels                 %d\n", t->num_levels);
2557551ebd83SDave Airlie 	DRM_ERROR("depth                      %d\n", t->txdepth);
2558551ebd83SDave Airlie 	DRM_ERROR("bpp                        %d\n", t->cpp);
2559551ebd83SDave Airlie 	DRM_ERROR("coordinate type            %d\n", t->tex_coord_type);
2560551ebd83SDave Airlie 	DRM_ERROR("width round to power of 2  %d\n", t->roundup_w);
2561551ebd83SDave Airlie 	DRM_ERROR("height round to power of 2 %d\n", t->roundup_h);
2562551ebd83SDave Airlie }
2563551ebd83SDave Airlie 
2564551ebd83SDave Airlie static int r100_cs_track_cube(struct radeon_device *rdev,
2565551ebd83SDave Airlie 			      struct r100_cs_track *track, unsigned idx)
2566551ebd83SDave Airlie {
2567551ebd83SDave Airlie 	unsigned face, w, h;
2568551ebd83SDave Airlie 	struct radeon_object *cube_robj;
2569551ebd83SDave Airlie 	unsigned long size;
2570551ebd83SDave Airlie 
2571551ebd83SDave Airlie 	for (face = 0; face < 5; face++) {
2572551ebd83SDave Airlie 		cube_robj = track->textures[idx].cube_info[face].robj;
2573551ebd83SDave Airlie 		w = track->textures[idx].cube_info[face].width;
2574551ebd83SDave Airlie 		h = track->textures[idx].cube_info[face].height;
2575551ebd83SDave Airlie 
2576551ebd83SDave Airlie 		size = w * h;
2577551ebd83SDave Airlie 		size *= track->textures[idx].cpp;
2578551ebd83SDave Airlie 
2579551ebd83SDave Airlie 		size += track->textures[idx].cube_info[face].offset;
2580551ebd83SDave Airlie 
2581551ebd83SDave Airlie 		if (size > radeon_object_size(cube_robj)) {
2582551ebd83SDave Airlie 			DRM_ERROR("Cube texture offset greater than object size %lu %lu\n",
2583551ebd83SDave Airlie 				  size, radeon_object_size(cube_robj));
2584551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[idx]);
2585551ebd83SDave Airlie 			return -1;
2586551ebd83SDave Airlie 		}
2587551ebd83SDave Airlie 	}
2588551ebd83SDave Airlie 	return 0;
2589551ebd83SDave Airlie }
2590551ebd83SDave Airlie 
2591551ebd83SDave Airlie static int r100_cs_track_texture_check(struct radeon_device *rdev,
2592551ebd83SDave Airlie 				       struct r100_cs_track *track)
2593551ebd83SDave Airlie {
2594551ebd83SDave Airlie 	struct radeon_object *robj;
2595551ebd83SDave Airlie 	unsigned long size;
2596551ebd83SDave Airlie 	unsigned u, i, w, h;
2597551ebd83SDave Airlie 	int ret;
2598551ebd83SDave Airlie 
2599551ebd83SDave Airlie 	for (u = 0; u < track->num_texture; u++) {
2600551ebd83SDave Airlie 		if (!track->textures[u].enabled)
2601551ebd83SDave Airlie 			continue;
2602551ebd83SDave Airlie 		robj = track->textures[u].robj;
2603551ebd83SDave Airlie 		if (robj == NULL) {
2604551ebd83SDave Airlie 			DRM_ERROR("No texture bound to unit %u\n", u);
2605551ebd83SDave Airlie 			return -EINVAL;
2606551ebd83SDave Airlie 		}
2607551ebd83SDave Airlie 		size = 0;
2608551ebd83SDave Airlie 		for (i = 0; i <= track->textures[u].num_levels; i++) {
2609551ebd83SDave Airlie 			if (track->textures[u].use_pitch) {
2610551ebd83SDave Airlie 				if (rdev->family < CHIP_R300)
2611551ebd83SDave Airlie 					w = (track->textures[u].pitch / track->textures[u].cpp) / (1 << i);
2612551ebd83SDave Airlie 				else
2613551ebd83SDave Airlie 					w = track->textures[u].pitch / (1 << i);
2614551ebd83SDave Airlie 			} else {
2615ceb776bcSMathias Fröhlich 				w = track->textures[u].width;
2616551ebd83SDave Airlie 				if (rdev->family >= CHIP_RV515)
2617551ebd83SDave Airlie 					w |= track->textures[u].width_11;
2618ceb776bcSMathias Fröhlich 				w = w / (1 << i);
2619551ebd83SDave Airlie 				if (track->textures[u].roundup_w)
2620551ebd83SDave Airlie 					w = roundup_pow_of_two(w);
2621551ebd83SDave Airlie 			}
2622ceb776bcSMathias Fröhlich 			h = track->textures[u].height;
2623551ebd83SDave Airlie 			if (rdev->family >= CHIP_RV515)
2624551ebd83SDave Airlie 				h |= track->textures[u].height_11;
2625ceb776bcSMathias Fröhlich 			h = h / (1 << i);
2626551ebd83SDave Airlie 			if (track->textures[u].roundup_h)
2627551ebd83SDave Airlie 				h = roundup_pow_of_two(h);
2628551ebd83SDave Airlie 			size += w * h;
2629551ebd83SDave Airlie 		}
2630551ebd83SDave Airlie 		size *= track->textures[u].cpp;
2631551ebd83SDave Airlie 		switch (track->textures[u].tex_coord_type) {
2632551ebd83SDave Airlie 		case 0:
2633551ebd83SDave Airlie 			break;
2634551ebd83SDave Airlie 		case 1:
2635551ebd83SDave Airlie 			size *= (1 << track->textures[u].txdepth);
2636551ebd83SDave Airlie 			break;
2637551ebd83SDave Airlie 		case 2:
2638551ebd83SDave Airlie 			if (track->separate_cube) {
2639551ebd83SDave Airlie 				ret = r100_cs_track_cube(rdev, track, u);
2640551ebd83SDave Airlie 				if (ret)
2641551ebd83SDave Airlie 					return ret;
2642551ebd83SDave Airlie 			} else
2643551ebd83SDave Airlie 				size *= 6;
2644551ebd83SDave Airlie 			break;
2645551ebd83SDave Airlie 		default:
2646551ebd83SDave Airlie 			DRM_ERROR("Invalid texture coordinate type %u for unit "
2647551ebd83SDave Airlie 				  "%u\n", track->textures[u].tex_coord_type, u);
2648551ebd83SDave Airlie 			return -EINVAL;
2649551ebd83SDave Airlie 		}
2650551ebd83SDave Airlie 		if (size > radeon_object_size(robj)) {
2651551ebd83SDave Airlie 			DRM_ERROR("Texture of unit %u needs %lu bytes but is "
2652551ebd83SDave Airlie 				  "%lu\n", u, size, radeon_object_size(robj));
2653551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[u]);
2654551ebd83SDave Airlie 			return -EINVAL;
2655551ebd83SDave Airlie 		}
2656551ebd83SDave Airlie 	}
2657551ebd83SDave Airlie 	return 0;
2658551ebd83SDave Airlie }
2659551ebd83SDave Airlie 
2660551ebd83SDave Airlie int r100_cs_track_check(struct radeon_device *rdev, struct r100_cs_track *track)
2661551ebd83SDave Airlie {
2662551ebd83SDave Airlie 	unsigned i;
2663551ebd83SDave Airlie 	unsigned long size;
2664551ebd83SDave Airlie 	unsigned prim_walk;
2665551ebd83SDave Airlie 	unsigned nverts;
2666551ebd83SDave Airlie 
2667551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2668551ebd83SDave Airlie 		if (track->cb[i].robj == NULL) {
2669551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for color buffer %d !\n", i);
2670551ebd83SDave Airlie 			return -EINVAL;
2671551ebd83SDave Airlie 		}
2672551ebd83SDave Airlie 		size = track->cb[i].pitch * track->cb[i].cpp * track->maxy;
2673551ebd83SDave Airlie 		size += track->cb[i].offset;
2674551ebd83SDave Airlie 		if (size > radeon_object_size(track->cb[i].robj)) {
2675551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for color buffer %d "
2676551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", i, size,
2677551ebd83SDave Airlie 				  radeon_object_size(track->cb[i].robj));
2678551ebd83SDave Airlie 			DRM_ERROR("[drm] color buffer %d (%u %u %u %u)\n",
2679551ebd83SDave Airlie 				  i, track->cb[i].pitch, track->cb[i].cpp,
2680551ebd83SDave Airlie 				  track->cb[i].offset, track->maxy);
2681551ebd83SDave Airlie 			return -EINVAL;
2682551ebd83SDave Airlie 		}
2683551ebd83SDave Airlie 	}
2684551ebd83SDave Airlie 	if (track->z_enabled) {
2685551ebd83SDave Airlie 		if (track->zb.robj == NULL) {
2686551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for z buffer !\n");
2687551ebd83SDave Airlie 			return -EINVAL;
2688551ebd83SDave Airlie 		}
2689551ebd83SDave Airlie 		size = track->zb.pitch * track->zb.cpp * track->maxy;
2690551ebd83SDave Airlie 		size += track->zb.offset;
2691551ebd83SDave Airlie 		if (size > radeon_object_size(track->zb.robj)) {
2692551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for z buffer "
2693551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", size,
2694551ebd83SDave Airlie 				  radeon_object_size(track->zb.robj));
2695551ebd83SDave Airlie 			DRM_ERROR("[drm] zbuffer (%u %u %u %u)\n",
2696551ebd83SDave Airlie 				  track->zb.pitch, track->zb.cpp,
2697551ebd83SDave Airlie 				  track->zb.offset, track->maxy);
2698551ebd83SDave Airlie 			return -EINVAL;
2699551ebd83SDave Airlie 		}
2700551ebd83SDave Airlie 	}
2701551ebd83SDave Airlie 	prim_walk = (track->vap_vf_cntl >> 4) & 0x3;
2702551ebd83SDave Airlie 	nverts = (track->vap_vf_cntl >> 16) & 0xFFFF;
2703551ebd83SDave Airlie 	switch (prim_walk) {
2704551ebd83SDave Airlie 	case 1:
2705551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2706551ebd83SDave Airlie 			size = track->arrays[i].esize * track->max_indx * 4;
2707551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2708551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2709551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2710551ebd83SDave Airlie 				return -EINVAL;
2711551ebd83SDave Airlie 			}
2712551ebd83SDave Airlie 			if (size > radeon_object_size(track->arrays[i].robj)) {
2713551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u need %lu dwords "
2714551ebd83SDave Airlie 					   "have %lu dwords\n", prim_walk, i,
2715551ebd83SDave Airlie 					   size >> 2,
2716551ebd83SDave Airlie 					   radeon_object_size(track->arrays[i].robj) >> 2);
2717551ebd83SDave Airlie 				DRM_ERROR("Max indices %u\n", track->max_indx);
2718551ebd83SDave Airlie 				return -EINVAL;
2719551ebd83SDave Airlie 			}
2720551ebd83SDave Airlie 		}
2721551ebd83SDave Airlie 		break;
2722551ebd83SDave Airlie 	case 2:
2723551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2724551ebd83SDave Airlie 			size = track->arrays[i].esize * (nverts - 1) * 4;
2725551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2726551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2727551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2728551ebd83SDave Airlie 				return -EINVAL;
2729551ebd83SDave Airlie 			}
2730551ebd83SDave Airlie 			if (size > radeon_object_size(track->arrays[i].robj)) {
2731551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u need %lu dwords "
2732551ebd83SDave Airlie 					   "have %lu dwords\n", prim_walk, i, size >> 2,
2733551ebd83SDave Airlie 					   radeon_object_size(track->arrays[i].robj) >> 2);
2734551ebd83SDave Airlie 				return -EINVAL;
2735551ebd83SDave Airlie 			}
2736551ebd83SDave Airlie 		}
2737551ebd83SDave Airlie 		break;
2738551ebd83SDave Airlie 	case 3:
2739551ebd83SDave Airlie 		size = track->vtx_size * nverts;
2740551ebd83SDave Airlie 		if (size != track->immd_dwords) {
2741551ebd83SDave Airlie 			DRM_ERROR("IMMD draw %u dwors but needs %lu dwords\n",
2742551ebd83SDave Airlie 				  track->immd_dwords, size);
2743551ebd83SDave Airlie 			DRM_ERROR("VAP_VF_CNTL.NUM_VERTICES %u, VTX_SIZE %u\n",
2744551ebd83SDave Airlie 				  nverts, track->vtx_size);
2745551ebd83SDave Airlie 			return -EINVAL;
2746551ebd83SDave Airlie 		}
2747551ebd83SDave Airlie 		break;
2748551ebd83SDave Airlie 	default:
2749551ebd83SDave Airlie 		DRM_ERROR("[drm] Invalid primitive walk %d for VAP_VF_CNTL\n",
2750551ebd83SDave Airlie 			  prim_walk);
2751551ebd83SDave Airlie 		return -EINVAL;
2752551ebd83SDave Airlie 	}
2753551ebd83SDave Airlie 	return r100_cs_track_texture_check(rdev, track);
2754551ebd83SDave Airlie }
2755551ebd83SDave Airlie 
2756551ebd83SDave Airlie void r100_cs_track_clear(struct radeon_device *rdev, struct r100_cs_track *track)
2757551ebd83SDave Airlie {
2758551ebd83SDave Airlie 	unsigned i, face;
2759551ebd83SDave Airlie 
2760551ebd83SDave Airlie 	if (rdev->family < CHIP_R300) {
2761551ebd83SDave Airlie 		track->num_cb = 1;
2762551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200)
2763551ebd83SDave Airlie 			track->num_texture = 3;
2764551ebd83SDave Airlie 		else
2765551ebd83SDave Airlie 			track->num_texture = 6;
2766551ebd83SDave Airlie 		track->maxy = 2048;
2767551ebd83SDave Airlie 		track->separate_cube = 1;
2768551ebd83SDave Airlie 	} else {
2769551ebd83SDave Airlie 		track->num_cb = 4;
2770551ebd83SDave Airlie 		track->num_texture = 16;
2771551ebd83SDave Airlie 		track->maxy = 4096;
2772551ebd83SDave Airlie 		track->separate_cube = 0;
2773551ebd83SDave Airlie 	}
2774551ebd83SDave Airlie 
2775551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2776551ebd83SDave Airlie 		track->cb[i].robj = NULL;
2777551ebd83SDave Airlie 		track->cb[i].pitch = 8192;
2778551ebd83SDave Airlie 		track->cb[i].cpp = 16;
2779551ebd83SDave Airlie 		track->cb[i].offset = 0;
2780551ebd83SDave Airlie 	}
2781551ebd83SDave Airlie 	track->z_enabled = true;
2782551ebd83SDave Airlie 	track->zb.robj = NULL;
2783551ebd83SDave Airlie 	track->zb.pitch = 8192;
2784551ebd83SDave Airlie 	track->zb.cpp = 4;
2785551ebd83SDave Airlie 	track->zb.offset = 0;
2786551ebd83SDave Airlie 	track->vtx_size = 0x7F;
2787551ebd83SDave Airlie 	track->immd_dwords = 0xFFFFFFFFUL;
2788551ebd83SDave Airlie 	track->num_arrays = 11;
2789551ebd83SDave Airlie 	track->max_indx = 0x00FFFFFFUL;
2790551ebd83SDave Airlie 	for (i = 0; i < track->num_arrays; i++) {
2791551ebd83SDave Airlie 		track->arrays[i].robj = NULL;
2792551ebd83SDave Airlie 		track->arrays[i].esize = 0x7F;
2793551ebd83SDave Airlie 	}
2794551ebd83SDave Airlie 	for (i = 0; i < track->num_texture; i++) {
2795551ebd83SDave Airlie 		track->textures[i].pitch = 16536;
2796551ebd83SDave Airlie 		track->textures[i].width = 16536;
2797551ebd83SDave Airlie 		track->textures[i].height = 16536;
2798551ebd83SDave Airlie 		track->textures[i].width_11 = 1 << 11;
2799551ebd83SDave Airlie 		track->textures[i].height_11 = 1 << 11;
2800551ebd83SDave Airlie 		track->textures[i].num_levels = 12;
2801551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200) {
2802551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 0;
2803551ebd83SDave Airlie 			track->textures[i].txdepth = 0;
2804551ebd83SDave Airlie 		} else {
2805551ebd83SDave Airlie 			track->textures[i].txdepth = 16;
2806551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 1;
2807551ebd83SDave Airlie 		}
2808551ebd83SDave Airlie 		track->textures[i].cpp = 64;
2809551ebd83SDave Airlie 		track->textures[i].robj = NULL;
2810551ebd83SDave Airlie 		/* CS IB emission code makes sure texture unit are disabled */
2811551ebd83SDave Airlie 		track->textures[i].enabled = false;
2812551ebd83SDave Airlie 		track->textures[i].roundup_w = true;
2813551ebd83SDave Airlie 		track->textures[i].roundup_h = true;
2814551ebd83SDave Airlie 		if (track->separate_cube)
2815551ebd83SDave Airlie 			for (face = 0; face < 5; face++) {
2816551ebd83SDave Airlie 				track->textures[i].cube_info[face].robj = NULL;
2817551ebd83SDave Airlie 				track->textures[i].cube_info[face].width = 16536;
2818551ebd83SDave Airlie 				track->textures[i].cube_info[face].height = 16536;
2819551ebd83SDave Airlie 				track->textures[i].cube_info[face].offset = 0;
2820551ebd83SDave Airlie 			}
2821551ebd83SDave Airlie 	}
2822551ebd83SDave Airlie }
28233ce0a23dSJerome Glisse 
28243ce0a23dSJerome Glisse int r100_ring_test(struct radeon_device *rdev)
28253ce0a23dSJerome Glisse {
28263ce0a23dSJerome Glisse 	uint32_t scratch;
28273ce0a23dSJerome Glisse 	uint32_t tmp = 0;
28283ce0a23dSJerome Glisse 	unsigned i;
28293ce0a23dSJerome Glisse 	int r;
28303ce0a23dSJerome Glisse 
28313ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
28323ce0a23dSJerome Glisse 	if (r) {
28333ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to get scratch reg (%d).\n", r);
28343ce0a23dSJerome Glisse 		return r;
28353ce0a23dSJerome Glisse 	}
28363ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
28373ce0a23dSJerome Glisse 	r = radeon_ring_lock(rdev, 2);
28383ce0a23dSJerome Glisse 	if (r) {
28393ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
28403ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
28413ce0a23dSJerome Glisse 		return r;
28423ce0a23dSJerome Glisse 	}
28433ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(scratch, 0));
28443ce0a23dSJerome Glisse 	radeon_ring_write(rdev, 0xDEADBEEF);
28453ce0a23dSJerome Glisse 	radeon_ring_unlock_commit(rdev);
28463ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
28473ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
28483ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
28493ce0a23dSJerome Glisse 			break;
28503ce0a23dSJerome Glisse 		}
28513ce0a23dSJerome Glisse 		DRM_UDELAY(1);
28523ce0a23dSJerome Glisse 	}
28533ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
28543ce0a23dSJerome Glisse 		DRM_INFO("ring test succeeded in %d usecs\n", i);
28553ce0a23dSJerome Glisse 	} else {
28563ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ring test failed (sracth(0x%04X)=0x%08X)\n",
28573ce0a23dSJerome Glisse 			  scratch, tmp);
28583ce0a23dSJerome Glisse 		r = -EINVAL;
28593ce0a23dSJerome Glisse 	}
28603ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
28613ce0a23dSJerome Glisse 	return r;
28623ce0a23dSJerome Glisse }
28633ce0a23dSJerome Glisse 
28643ce0a23dSJerome Glisse void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib)
28653ce0a23dSJerome Glisse {
28663ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_CP_IB_BASE, 1));
28673ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->gpu_addr);
28683ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->length_dw);
28693ce0a23dSJerome Glisse }
28703ce0a23dSJerome Glisse 
28713ce0a23dSJerome Glisse int r100_ib_test(struct radeon_device *rdev)
28723ce0a23dSJerome Glisse {
28733ce0a23dSJerome Glisse 	struct radeon_ib *ib;
28743ce0a23dSJerome Glisse 	uint32_t scratch;
28753ce0a23dSJerome Glisse 	uint32_t tmp = 0;
28763ce0a23dSJerome Glisse 	unsigned i;
28773ce0a23dSJerome Glisse 	int r;
28783ce0a23dSJerome Glisse 
28793ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
28803ce0a23dSJerome Glisse 	if (r) {
28813ce0a23dSJerome Glisse 		DRM_ERROR("radeon: failed to get scratch reg (%d).\n", r);
28823ce0a23dSJerome Glisse 		return r;
28833ce0a23dSJerome Glisse 	}
28843ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
28853ce0a23dSJerome Glisse 	r = radeon_ib_get(rdev, &ib);
28863ce0a23dSJerome Glisse 	if (r) {
28873ce0a23dSJerome Glisse 		return r;
28883ce0a23dSJerome Glisse 	}
28893ce0a23dSJerome Glisse 	ib->ptr[0] = PACKET0(scratch, 0);
28903ce0a23dSJerome Glisse 	ib->ptr[1] = 0xDEADBEEF;
28913ce0a23dSJerome Glisse 	ib->ptr[2] = PACKET2(0);
28923ce0a23dSJerome Glisse 	ib->ptr[3] = PACKET2(0);
28933ce0a23dSJerome Glisse 	ib->ptr[4] = PACKET2(0);
28943ce0a23dSJerome Glisse 	ib->ptr[5] = PACKET2(0);
28953ce0a23dSJerome Glisse 	ib->ptr[6] = PACKET2(0);
28963ce0a23dSJerome Glisse 	ib->ptr[7] = PACKET2(0);
28973ce0a23dSJerome Glisse 	ib->length_dw = 8;
28983ce0a23dSJerome Glisse 	r = radeon_ib_schedule(rdev, ib);
28993ce0a23dSJerome Glisse 	if (r) {
29003ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
29013ce0a23dSJerome Glisse 		radeon_ib_free(rdev, &ib);
29023ce0a23dSJerome Glisse 		return r;
29033ce0a23dSJerome Glisse 	}
29043ce0a23dSJerome Glisse 	r = radeon_fence_wait(ib->fence, false);
29053ce0a23dSJerome Glisse 	if (r) {
29063ce0a23dSJerome Glisse 		return r;
29073ce0a23dSJerome Glisse 	}
29083ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
29093ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
29103ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
29113ce0a23dSJerome Glisse 			break;
29123ce0a23dSJerome Glisse 		}
29133ce0a23dSJerome Glisse 		DRM_UDELAY(1);
29143ce0a23dSJerome Glisse 	}
29153ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
29163ce0a23dSJerome Glisse 		DRM_INFO("ib test succeeded in %u usecs\n", i);
29173ce0a23dSJerome Glisse 	} else {
29183ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ib test failed (sracth(0x%04X)=0x%08X)\n",
29193ce0a23dSJerome Glisse 			  scratch, tmp);
29203ce0a23dSJerome Glisse 		r = -EINVAL;
29213ce0a23dSJerome Glisse 	}
29223ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
29233ce0a23dSJerome Glisse 	radeon_ib_free(rdev, &ib);
29243ce0a23dSJerome Glisse 	return r;
29253ce0a23dSJerome Glisse }
29269f022ddfSJerome Glisse 
29279f022ddfSJerome Glisse void r100_ib_fini(struct radeon_device *rdev)
29289f022ddfSJerome Glisse {
29299f022ddfSJerome Glisse 	radeon_ib_pool_fini(rdev);
29309f022ddfSJerome Glisse }
29319f022ddfSJerome Glisse 
29329f022ddfSJerome Glisse int r100_ib_init(struct radeon_device *rdev)
29339f022ddfSJerome Glisse {
29349f022ddfSJerome Glisse 	int r;
29359f022ddfSJerome Glisse 
29369f022ddfSJerome Glisse 	r = radeon_ib_pool_init(rdev);
29379f022ddfSJerome Glisse 	if (r) {
29389f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB pool (%d).\n", r);
29399f022ddfSJerome Glisse 		r100_ib_fini(rdev);
29409f022ddfSJerome Glisse 		return r;
29419f022ddfSJerome Glisse 	}
29429f022ddfSJerome Glisse 	r = r100_ib_test(rdev);
29439f022ddfSJerome Glisse 	if (r) {
29449f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled testing IB (%d).\n", r);
29459f022ddfSJerome Glisse 		r100_ib_fini(rdev);
29469f022ddfSJerome Glisse 		return r;
29479f022ddfSJerome Glisse 	}
29489f022ddfSJerome Glisse 	return 0;
29499f022ddfSJerome Glisse }
29509f022ddfSJerome Glisse 
29519f022ddfSJerome Glisse void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save)
29529f022ddfSJerome Glisse {
29539f022ddfSJerome Glisse 	/* Shutdown CP we shouldn't need to do that but better be safe than
29549f022ddfSJerome Glisse 	 * sorry
29559f022ddfSJerome Glisse 	 */
29569f022ddfSJerome Glisse 	rdev->cp.ready = false;
29579f022ddfSJerome Glisse 	WREG32(R_000740_CP_CSQ_CNTL, 0);
29589f022ddfSJerome Glisse 
29599f022ddfSJerome Glisse 	/* Save few CRTC registers */
2960ca6ffc64SJerome Glisse 	save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
29619f022ddfSJerome Glisse 	save->CRTC_EXT_CNTL = RREG32(R_000054_CRTC_EXT_CNTL);
29629f022ddfSJerome Glisse 	save->CRTC_GEN_CNTL = RREG32(R_000050_CRTC_GEN_CNTL);
29639f022ddfSJerome Glisse 	save->CUR_OFFSET = RREG32(R_000260_CUR_OFFSET);
29649f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
29659f022ddfSJerome Glisse 		save->CRTC2_GEN_CNTL = RREG32(R_0003F8_CRTC2_GEN_CNTL);
29669f022ddfSJerome Glisse 		save->CUR2_OFFSET = RREG32(R_000360_CUR2_OFFSET);
29679f022ddfSJerome Glisse 	}
29689f022ddfSJerome Glisse 
29699f022ddfSJerome Glisse 	/* Disable VGA aperture access */
2970ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & save->GENMO_WT);
29719f022ddfSJerome Glisse 	/* Disable cursor, overlay, crtc */
29729f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, save->CUR_OFFSET | S_000260_CUR_LOCK(1));
29739f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL |
29749f022ddfSJerome Glisse 					S_000054_CRTC_DISPLAY_DIS(1));
29759f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL,
29769f022ddfSJerome Glisse 			(C_000050_CRTC_CUR_EN & save->CRTC_GEN_CNTL) |
29779f022ddfSJerome Glisse 			S_000050_CRTC_DISP_REQ_EN_B(1));
29789f022ddfSJerome Glisse 	WREG32(R_000420_OV0_SCALE_CNTL,
29799f022ddfSJerome Glisse 		C_000420_OV0_OVERLAY_EN & RREG32(R_000420_OV0_SCALE_CNTL));
29809f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, C_000260_CUR_LOCK & save->CUR_OFFSET);
29819f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
29829f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET, save->CUR2_OFFSET |
29839f022ddfSJerome Glisse 						S_000360_CUR2_LOCK(1));
29849f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL,
29859f022ddfSJerome Glisse 			(C_0003F8_CRTC2_CUR_EN & save->CRTC2_GEN_CNTL) |
29869f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISPLAY_DIS(1) |
29879f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISP_REQ_EN_B(1));
29889f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET,
29899f022ddfSJerome Glisse 			C_000360_CUR2_LOCK & save->CUR2_OFFSET);
29909f022ddfSJerome Glisse 	}
29919f022ddfSJerome Glisse }
29929f022ddfSJerome Glisse 
29939f022ddfSJerome Glisse void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save)
29949f022ddfSJerome Glisse {
29959f022ddfSJerome Glisse 	/* Update base address for crtc */
29969f022ddfSJerome Glisse 	WREG32(R_00023C_DISPLAY_BASE_ADDR, rdev->mc.vram_location);
29979f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
29989f022ddfSJerome Glisse 		WREG32(R_00033C_CRTC2_DISPLAY_BASE_ADDR,
29999f022ddfSJerome Glisse 				rdev->mc.vram_location);
30009f022ddfSJerome Glisse 	}
30019f022ddfSJerome Glisse 	/* Restore CRTC registers */
3002ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, save->GENMO_WT);
30039f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL);
30049f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL, save->CRTC_GEN_CNTL);
30059f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
30069f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL, save->CRTC2_GEN_CNTL);
30079f022ddfSJerome Glisse 	}
30089f022ddfSJerome Glisse }
3009ca6ffc64SJerome Glisse 
3010ca6ffc64SJerome Glisse void r100_vga_render_disable(struct radeon_device *rdev)
3011ca6ffc64SJerome Glisse {
3012ca6ffc64SJerome Glisse 	u32 tmp;
3013ca6ffc64SJerome Glisse 
3014ca6ffc64SJerome Glisse 	tmp = RREG8(R_0003C2_GENMO_WT);
3015ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & tmp);
3016ca6ffc64SJerome Glisse }
3017d4550907SJerome Glisse 
3018d4550907SJerome Glisse static void r100_debugfs(struct radeon_device *rdev)
3019d4550907SJerome Glisse {
3020d4550907SJerome Glisse 	int r;
3021d4550907SJerome Glisse 
3022d4550907SJerome Glisse 	r = r100_debugfs_mc_info_init(rdev);
3023d4550907SJerome Glisse 	if (r)
3024d4550907SJerome Glisse 		dev_warn(rdev->dev, "Failed to create r100_mc debugfs file.\n");
3025d4550907SJerome Glisse }
3026d4550907SJerome Glisse 
3027d4550907SJerome Glisse static void r100_mc_program(struct radeon_device *rdev)
3028d4550907SJerome Glisse {
3029d4550907SJerome Glisse 	struct r100_mc_save save;
3030d4550907SJerome Glisse 
3031d4550907SJerome Glisse 	/* Stops all mc clients */
3032d4550907SJerome Glisse 	r100_mc_stop(rdev, &save);
3033d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3034d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION,
3035d4550907SJerome Glisse 			S_00014C_MC_AGP_START(rdev->mc.gtt_start >> 16) |
3036d4550907SJerome Glisse 			S_00014C_MC_AGP_TOP(rdev->mc.gtt_end >> 16));
3037d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, lower_32_bits(rdev->mc.agp_base));
3038d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3039d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2,
3040d4550907SJerome Glisse 				upper_32_bits(rdev->mc.agp_base) & 0xff);
3041d4550907SJerome Glisse 	} else {
3042d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION, 0x0FFFFFFF);
3043d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, 0);
3044d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3045d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2, 0);
3046d4550907SJerome Glisse 	}
3047d4550907SJerome Glisse 	/* Wait for mc idle */
3048d4550907SJerome Glisse 	if (r100_mc_wait_for_idle(rdev))
3049d4550907SJerome Glisse 		dev_warn(rdev->dev, "Wait for MC idle timeout.\n");
3050d4550907SJerome Glisse 	/* Program MC, should be a 32bits limited address space */
3051d4550907SJerome Glisse 	WREG32(R_000148_MC_FB_LOCATION,
3052d4550907SJerome Glisse 		S_000148_MC_FB_START(rdev->mc.vram_start >> 16) |
3053d4550907SJerome Glisse 		S_000148_MC_FB_TOP(rdev->mc.vram_end >> 16));
3054d4550907SJerome Glisse 	r100_mc_resume(rdev, &save);
3055d4550907SJerome Glisse }
3056d4550907SJerome Glisse 
3057d4550907SJerome Glisse void r100_clock_startup(struct radeon_device *rdev)
3058d4550907SJerome Glisse {
3059d4550907SJerome Glisse 	u32 tmp;
3060d4550907SJerome Glisse 
3061d4550907SJerome Glisse 	if (radeon_dynclks != -1 && radeon_dynclks)
3062d4550907SJerome Glisse 		radeon_legacy_set_clock_gating(rdev, 1);
3063d4550907SJerome Glisse 	/* We need to force on some of the block */
3064d4550907SJerome Glisse 	tmp = RREG32_PLL(R_00000D_SCLK_CNTL);
3065d4550907SJerome Glisse 	tmp |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
3066d4550907SJerome Glisse 	if ((rdev->family == CHIP_RV250) || (rdev->family == CHIP_RV280))
3067d4550907SJerome Glisse 		tmp |= S_00000D_FORCE_DISP1(1) | S_00000D_FORCE_DISP2(1);
3068d4550907SJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, tmp);
3069d4550907SJerome Glisse }
3070d4550907SJerome Glisse 
3071d4550907SJerome Glisse static int r100_startup(struct radeon_device *rdev)
3072d4550907SJerome Glisse {
3073d4550907SJerome Glisse 	int r;
3074d4550907SJerome Glisse 
3075d4550907SJerome Glisse 	r100_mc_program(rdev);
3076d4550907SJerome Glisse 	/* Resume clock */
3077d4550907SJerome Glisse 	r100_clock_startup(rdev);
3078d4550907SJerome Glisse 	/* Initialize GPU configuration (# pipes, ...) */
3079d4550907SJerome Glisse 	r100_gpu_init(rdev);
3080d4550907SJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
3081d4550907SJerome Glisse 	 * memory through TTM but finalize after TTM) */
3082d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3083d4550907SJerome Glisse 		r = r100_pci_gart_enable(rdev);
3084d4550907SJerome Glisse 		if (r)
3085d4550907SJerome Glisse 			return r;
3086d4550907SJerome Glisse 	}
3087d4550907SJerome Glisse 	/* Enable IRQ */
3088d4550907SJerome Glisse 	rdev->irq.sw_int = true;
3089d4550907SJerome Glisse 	r100_irq_set(rdev);
3090d4550907SJerome Glisse 	/* 1M ring buffer */
3091d4550907SJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
3092d4550907SJerome Glisse 	if (r) {
3093d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
3094d4550907SJerome Glisse 		return r;
3095d4550907SJerome Glisse 	}
3096d4550907SJerome Glisse 	r = r100_wb_init(rdev);
3097d4550907SJerome Glisse 	if (r)
3098d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
3099d4550907SJerome Glisse 	r = r100_ib_init(rdev);
3100d4550907SJerome Glisse 	if (r) {
3101d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
3102d4550907SJerome Glisse 		return r;
3103d4550907SJerome Glisse 	}
3104d4550907SJerome Glisse 	return 0;
3105d4550907SJerome Glisse }
3106d4550907SJerome Glisse 
3107d4550907SJerome Glisse int r100_resume(struct radeon_device *rdev)
3108d4550907SJerome Glisse {
3109d4550907SJerome Glisse 	/* Make sur GART are not working */
3110d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3111d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3112d4550907SJerome Glisse 	/* Resume clock before doing reset */
3113d4550907SJerome Glisse 	r100_clock_startup(rdev);
3114d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3115d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3116d4550907SJerome Glisse 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3117d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3118d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3119d4550907SJerome Glisse 	}
3120d4550907SJerome Glisse 	/* post */
3121d4550907SJerome Glisse 	radeon_combios_asic_init(rdev->ddev);
3122d4550907SJerome Glisse 	/* Resume clock after posting */
3123d4550907SJerome Glisse 	r100_clock_startup(rdev);
3124d4550907SJerome Glisse 	return r100_startup(rdev);
3125d4550907SJerome Glisse }
3126d4550907SJerome Glisse 
3127d4550907SJerome Glisse int r100_suspend(struct radeon_device *rdev)
3128d4550907SJerome Glisse {
3129d4550907SJerome Glisse 	r100_cp_disable(rdev);
3130d4550907SJerome Glisse 	r100_wb_disable(rdev);
3131d4550907SJerome Glisse 	r100_irq_disable(rdev);
3132d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3133d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3134d4550907SJerome Glisse 	return 0;
3135d4550907SJerome Glisse }
3136d4550907SJerome Glisse 
3137d4550907SJerome Glisse void r100_fini(struct radeon_device *rdev)
3138d4550907SJerome Glisse {
3139d4550907SJerome Glisse 	r100_suspend(rdev);
3140d4550907SJerome Glisse 	r100_cp_fini(rdev);
3141d4550907SJerome Glisse 	r100_wb_fini(rdev);
3142d4550907SJerome Glisse 	r100_ib_fini(rdev);
3143d4550907SJerome Glisse 	radeon_gem_fini(rdev);
3144d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3145d4550907SJerome Glisse 		r100_pci_gart_fini(rdev);
3146d4550907SJerome Glisse 	radeon_irq_kms_fini(rdev);
3147d4550907SJerome Glisse 	radeon_fence_driver_fini(rdev);
3148d4550907SJerome Glisse 	radeon_object_fini(rdev);
3149d4550907SJerome Glisse 	radeon_atombios_fini(rdev);
3150d4550907SJerome Glisse 	kfree(rdev->bios);
3151d4550907SJerome Glisse 	rdev->bios = NULL;
3152d4550907SJerome Glisse }
3153d4550907SJerome Glisse 
3154d4550907SJerome Glisse int r100_mc_init(struct radeon_device *rdev)
3155d4550907SJerome Glisse {
3156d4550907SJerome Glisse 	int r;
3157d4550907SJerome Glisse 	u32 tmp;
3158d4550907SJerome Glisse 
3159d4550907SJerome Glisse 	/* Setup GPU memory space */
3160d4550907SJerome Glisse 	rdev->mc.vram_location = 0xFFFFFFFFUL;
3161d4550907SJerome Glisse 	rdev->mc.gtt_location = 0xFFFFFFFFUL;
3162d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
3163d4550907SJerome Glisse 		tmp = G_00015C_MC_FB_START(RREG32(R_00015C_NB_TOM));
3164d4550907SJerome Glisse 		rdev->mc.vram_location = tmp << 16;
3165d4550907SJerome Glisse 	}
3166d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3167d4550907SJerome Glisse 		r = radeon_agp_init(rdev);
3168d4550907SJerome Glisse 		if (r) {
3169d4550907SJerome Glisse 			printk(KERN_WARNING "[drm] Disabling AGP\n");
3170d4550907SJerome Glisse 			rdev->flags &= ~RADEON_IS_AGP;
3171d4550907SJerome Glisse 			rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
3172d4550907SJerome Glisse 		} else {
3173d4550907SJerome Glisse 			rdev->mc.gtt_location = rdev->mc.agp_base;
3174d4550907SJerome Glisse 		}
3175d4550907SJerome Glisse 	}
3176d4550907SJerome Glisse 	r = radeon_mc_setup(rdev);
3177d4550907SJerome Glisse 	if (r)
3178d4550907SJerome Glisse 		return r;
3179d4550907SJerome Glisse 	return 0;
3180d4550907SJerome Glisse }
3181d4550907SJerome Glisse 
3182d4550907SJerome Glisse int r100_init(struct radeon_device *rdev)
3183d4550907SJerome Glisse {
3184d4550907SJerome Glisse 	int r;
3185d4550907SJerome Glisse 
3186d4550907SJerome Glisse 	/* Register debugfs file specific to this group of asics */
3187d4550907SJerome Glisse 	r100_debugfs(rdev);
3188d4550907SJerome Glisse 	/* Disable VGA */
3189d4550907SJerome Glisse 	r100_vga_render_disable(rdev);
3190d4550907SJerome Glisse 	/* Initialize scratch registers */
3191d4550907SJerome Glisse 	radeon_scratch_init(rdev);
3192d4550907SJerome Glisse 	/* Initialize surface registers */
3193d4550907SJerome Glisse 	radeon_surface_init(rdev);
3194d4550907SJerome Glisse 	/* TODO: disable VGA need to use VGA request */
3195d4550907SJerome Glisse 	/* BIOS*/
3196d4550907SJerome Glisse 	if (!radeon_get_bios(rdev)) {
3197d4550907SJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
3198d4550907SJerome Glisse 			return -EINVAL;
3199d4550907SJerome Glisse 	}
3200d4550907SJerome Glisse 	if (rdev->is_atom_bios) {
3201d4550907SJerome Glisse 		dev_err(rdev->dev, "Expecting combios for RS400/RS480 GPU\n");
3202d4550907SJerome Glisse 		return -EINVAL;
3203d4550907SJerome Glisse 	} else {
3204d4550907SJerome Glisse 		r = radeon_combios_init(rdev);
3205d4550907SJerome Glisse 		if (r)
3206d4550907SJerome Glisse 			return r;
3207d4550907SJerome Glisse 	}
3208d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3209d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3210d4550907SJerome Glisse 		dev_warn(rdev->dev,
3211d4550907SJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3212d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3213d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3214d4550907SJerome Glisse 	}
3215d4550907SJerome Glisse 	/* check if cards are posted or not */
3216d4550907SJerome Glisse 	if (!radeon_card_posted(rdev) && rdev->bios) {
3217d4550907SJerome Glisse 		DRM_INFO("GPU not posted. posting now...\n");
3218d4550907SJerome Glisse 		radeon_combios_asic_init(rdev->ddev);
3219d4550907SJerome Glisse 	}
3220d4550907SJerome Glisse 	/* Set asic errata */
3221d4550907SJerome Glisse 	r100_errata(rdev);
3222d4550907SJerome Glisse 	/* Initialize clocks */
3223d4550907SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
3224d4550907SJerome Glisse 	/* Get vram informations */
3225d4550907SJerome Glisse 	r100_vram_info(rdev);
3226d4550907SJerome Glisse 	/* Initialize memory controller (also test AGP) */
3227d4550907SJerome Glisse 	r = r100_mc_init(rdev);
3228d4550907SJerome Glisse 	if (r)
3229d4550907SJerome Glisse 		return r;
3230d4550907SJerome Glisse 	/* Fence driver */
3231d4550907SJerome Glisse 	r = radeon_fence_driver_init(rdev);
3232d4550907SJerome Glisse 	if (r)
3233d4550907SJerome Glisse 		return r;
3234d4550907SJerome Glisse 	r = radeon_irq_kms_init(rdev);
3235d4550907SJerome Glisse 	if (r)
3236d4550907SJerome Glisse 		return r;
3237d4550907SJerome Glisse 	/* Memory manager */
3238d4550907SJerome Glisse 	r = radeon_object_init(rdev);
3239d4550907SJerome Glisse 	if (r)
3240d4550907SJerome Glisse 		return r;
3241d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3242d4550907SJerome Glisse 		r = r100_pci_gart_init(rdev);
3243d4550907SJerome Glisse 		if (r)
3244d4550907SJerome Glisse 			return r;
3245d4550907SJerome Glisse 	}
3246d4550907SJerome Glisse 	r100_set_safe_registers(rdev);
3247d4550907SJerome Glisse 	rdev->accel_working = true;
3248d4550907SJerome Glisse 	r = r100_startup(rdev);
3249d4550907SJerome Glisse 	if (r) {
3250d4550907SJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3251d4550907SJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3252d4550907SJerome Glisse 		r100_suspend(rdev);
3253d4550907SJerome Glisse 		r100_cp_fini(rdev);
3254d4550907SJerome Glisse 		r100_wb_fini(rdev);
3255d4550907SJerome Glisse 		r100_ib_fini(rdev);
3256d4550907SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3257d4550907SJerome Glisse 			r100_pci_gart_fini(rdev);
3258d4550907SJerome Glisse 		radeon_irq_kms_fini(rdev);
3259d4550907SJerome Glisse 		rdev->accel_working = false;
3260d4550907SJerome Glisse 	}
3261d4550907SJerome Glisse 	return 0;
3262d4550907SJerome Glisse }
3263