xref: /openbmc/linux/drivers/gpu/drm/radeon/r100.c (revision bae6b562)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
295a0e3ad6STejun Heo #include <linux/slab.h>
30771fe6b9SJerome Glisse #include "drmP.h"
31771fe6b9SJerome Glisse #include "drm.h"
32771fe6b9SJerome Glisse #include "radeon_drm.h"
33771fe6b9SJerome Glisse #include "radeon_reg.h"
34771fe6b9SJerome Glisse #include "radeon.h"
35e6990375SDaniel Vetter #include "radeon_asic.h"
363ce0a23dSJerome Glisse #include "r100d.h"
37d4550907SJerome Glisse #include "rs100d.h"
38d4550907SJerome Glisse #include "rv200d.h"
39d4550907SJerome Glisse #include "rv250d.h"
403ce0a23dSJerome Glisse 
4170967ab9SBen Hutchings #include <linux/firmware.h>
4270967ab9SBen Hutchings #include <linux/platform_device.h>
4370967ab9SBen Hutchings 
44551ebd83SDave Airlie #include "r100_reg_safe.h"
45551ebd83SDave Airlie #include "rn50_reg_safe.h"
46551ebd83SDave Airlie 
4770967ab9SBen Hutchings /* Firmware Names */
4870967ab9SBen Hutchings #define FIRMWARE_R100		"radeon/R100_cp.bin"
4970967ab9SBen Hutchings #define FIRMWARE_R200		"radeon/R200_cp.bin"
5070967ab9SBen Hutchings #define FIRMWARE_R300		"radeon/R300_cp.bin"
5170967ab9SBen Hutchings #define FIRMWARE_R420		"radeon/R420_cp.bin"
5270967ab9SBen Hutchings #define FIRMWARE_RS690		"radeon/RS690_cp.bin"
5370967ab9SBen Hutchings #define FIRMWARE_RS600		"radeon/RS600_cp.bin"
5470967ab9SBen Hutchings #define FIRMWARE_R520		"radeon/R520_cp.bin"
5570967ab9SBen Hutchings 
5670967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R100);
5770967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R200);
5870967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R300);
5970967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R420);
6070967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS690);
6170967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS600);
6270967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R520);
63771fe6b9SJerome Glisse 
64551ebd83SDave Airlie #include "r100_track.h"
65551ebd83SDave Airlie 
66771fe6b9SJerome Glisse /* This files gather functions specifics to:
67771fe6b9SJerome Glisse  * r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280
68771fe6b9SJerome Glisse  */
69771fe6b9SJerome Glisse 
70bae6b562SAlex Deucher void r100_set_power_state(struct radeon_device *rdev)
71bae6b562SAlex Deucher {
72bae6b562SAlex Deucher 	/* if *_clock_mode are the same, *_power_state are as well */
73bae6b562SAlex Deucher 	if (rdev->pm.requested_clock_mode == rdev->pm.current_clock_mode)
74bae6b562SAlex Deucher 		return;
75bae6b562SAlex Deucher 
76bae6b562SAlex Deucher 	DRM_INFO("Setting: e: %d m: %d p: %d\n",
77bae6b562SAlex Deucher 		 rdev->pm.requested_clock_mode->sclk,
78bae6b562SAlex Deucher 		 rdev->pm.requested_clock_mode->mclk,
79bae6b562SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
80bae6b562SAlex Deucher 
81bae6b562SAlex Deucher 	/* set pcie lanes */
82bae6b562SAlex Deucher 	/* TODO */
83bae6b562SAlex Deucher 
84bae6b562SAlex Deucher 	/* set voltage */
85bae6b562SAlex Deucher 	/* TODO */
86bae6b562SAlex Deucher 
87bae6b562SAlex Deucher 	/* set engine clock */
88bae6b562SAlex Deucher 	radeon_sync_with_vblank(rdev);
89bae6b562SAlex Deucher 	radeon_pm_debug_check_in_vbl(rdev, false);
90bae6b562SAlex Deucher 	radeon_set_engine_clock(rdev, rdev->pm.requested_clock_mode->sclk);
91bae6b562SAlex Deucher 	radeon_pm_debug_check_in_vbl(rdev, true);
92bae6b562SAlex Deucher 
93bae6b562SAlex Deucher #if 0
94bae6b562SAlex Deucher 	/* set memory clock */
95bae6b562SAlex Deucher 	if (rdev->asic->set_memory_clock) {
96bae6b562SAlex Deucher 		radeon_sync_with_vblank(rdev);
97bae6b562SAlex Deucher 		radeon_pm_debug_check_in_vbl(rdev, false);
98bae6b562SAlex Deucher 		radeon_set_memory_clock(rdev, rdev->pm.requested_clock_mode->mclk);
99bae6b562SAlex Deucher 		radeon_pm_debug_check_in_vbl(rdev, true);
100bae6b562SAlex Deucher 	}
101bae6b562SAlex Deucher #endif
102bae6b562SAlex Deucher 
103bae6b562SAlex Deucher 	rdev->pm.current_power_state = rdev->pm.requested_power_state;
104bae6b562SAlex Deucher 	rdev->pm.current_clock_mode = rdev->pm.requested_clock_mode;
105bae6b562SAlex Deucher }
106bae6b562SAlex Deucher 
107def9ba9cSAlex Deucher bool r100_gui_idle(struct radeon_device *rdev)
108def9ba9cSAlex Deucher {
109def9ba9cSAlex Deucher 	if (RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_ACTIVE)
110def9ba9cSAlex Deucher 		return false;
111def9ba9cSAlex Deucher 	else
112def9ba9cSAlex Deucher 		return true;
113def9ba9cSAlex Deucher }
114def9ba9cSAlex Deucher 
11505a05c50SAlex Deucher /* hpd for digital panel detect/disconnect */
11605a05c50SAlex Deucher bool r100_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd)
11705a05c50SAlex Deucher {
11805a05c50SAlex Deucher 	bool connected = false;
11905a05c50SAlex Deucher 
12005a05c50SAlex Deucher 	switch (hpd) {
12105a05c50SAlex Deucher 	case RADEON_HPD_1:
12205a05c50SAlex Deucher 		if (RREG32(RADEON_FP_GEN_CNTL) & RADEON_FP_DETECT_SENSE)
12305a05c50SAlex Deucher 			connected = true;
12405a05c50SAlex Deucher 		break;
12505a05c50SAlex Deucher 	case RADEON_HPD_2:
12605a05c50SAlex Deucher 		if (RREG32(RADEON_FP2_GEN_CNTL) & RADEON_FP2_DETECT_SENSE)
12705a05c50SAlex Deucher 			connected = true;
12805a05c50SAlex Deucher 		break;
12905a05c50SAlex Deucher 	default:
13005a05c50SAlex Deucher 		break;
13105a05c50SAlex Deucher 	}
13205a05c50SAlex Deucher 	return connected;
13305a05c50SAlex Deucher }
13405a05c50SAlex Deucher 
13505a05c50SAlex Deucher void r100_hpd_set_polarity(struct radeon_device *rdev,
13605a05c50SAlex Deucher 			   enum radeon_hpd_id hpd)
13705a05c50SAlex Deucher {
13805a05c50SAlex Deucher 	u32 tmp;
13905a05c50SAlex Deucher 	bool connected = r100_hpd_sense(rdev, hpd);
14005a05c50SAlex Deucher 
14105a05c50SAlex Deucher 	switch (hpd) {
14205a05c50SAlex Deucher 	case RADEON_HPD_1:
14305a05c50SAlex Deucher 		tmp = RREG32(RADEON_FP_GEN_CNTL);
14405a05c50SAlex Deucher 		if (connected)
14505a05c50SAlex Deucher 			tmp &= ~RADEON_FP_DETECT_INT_POL;
14605a05c50SAlex Deucher 		else
14705a05c50SAlex Deucher 			tmp |= RADEON_FP_DETECT_INT_POL;
14805a05c50SAlex Deucher 		WREG32(RADEON_FP_GEN_CNTL, tmp);
14905a05c50SAlex Deucher 		break;
15005a05c50SAlex Deucher 	case RADEON_HPD_2:
15105a05c50SAlex Deucher 		tmp = RREG32(RADEON_FP2_GEN_CNTL);
15205a05c50SAlex Deucher 		if (connected)
15305a05c50SAlex Deucher 			tmp &= ~RADEON_FP2_DETECT_INT_POL;
15405a05c50SAlex Deucher 		else
15505a05c50SAlex Deucher 			tmp |= RADEON_FP2_DETECT_INT_POL;
15605a05c50SAlex Deucher 		WREG32(RADEON_FP2_GEN_CNTL, tmp);
15705a05c50SAlex Deucher 		break;
15805a05c50SAlex Deucher 	default:
15905a05c50SAlex Deucher 		break;
16005a05c50SAlex Deucher 	}
16105a05c50SAlex Deucher }
16205a05c50SAlex Deucher 
16305a05c50SAlex Deucher void r100_hpd_init(struct radeon_device *rdev)
16405a05c50SAlex Deucher {
16505a05c50SAlex Deucher 	struct drm_device *dev = rdev->ddev;
16605a05c50SAlex Deucher 	struct drm_connector *connector;
16705a05c50SAlex Deucher 
16805a05c50SAlex Deucher 	list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
16905a05c50SAlex Deucher 		struct radeon_connector *radeon_connector = to_radeon_connector(connector);
17005a05c50SAlex Deucher 		switch (radeon_connector->hpd.hpd) {
17105a05c50SAlex Deucher 		case RADEON_HPD_1:
17205a05c50SAlex Deucher 			rdev->irq.hpd[0] = true;
17305a05c50SAlex Deucher 			break;
17405a05c50SAlex Deucher 		case RADEON_HPD_2:
17505a05c50SAlex Deucher 			rdev->irq.hpd[1] = true;
17605a05c50SAlex Deucher 			break;
17705a05c50SAlex Deucher 		default:
17805a05c50SAlex Deucher 			break;
17905a05c50SAlex Deucher 		}
18005a05c50SAlex Deucher 	}
181003e69f9SJerome Glisse 	if (rdev->irq.installed)
18205a05c50SAlex Deucher 		r100_irq_set(rdev);
18305a05c50SAlex Deucher }
18405a05c50SAlex Deucher 
18505a05c50SAlex Deucher void r100_hpd_fini(struct radeon_device *rdev)
18605a05c50SAlex Deucher {
18705a05c50SAlex Deucher 	struct drm_device *dev = rdev->ddev;
18805a05c50SAlex Deucher 	struct drm_connector *connector;
18905a05c50SAlex Deucher 
19005a05c50SAlex Deucher 	list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
19105a05c50SAlex Deucher 		struct radeon_connector *radeon_connector = to_radeon_connector(connector);
19205a05c50SAlex Deucher 		switch (radeon_connector->hpd.hpd) {
19305a05c50SAlex Deucher 		case RADEON_HPD_1:
19405a05c50SAlex Deucher 			rdev->irq.hpd[0] = false;
19505a05c50SAlex Deucher 			break;
19605a05c50SAlex Deucher 		case RADEON_HPD_2:
19705a05c50SAlex Deucher 			rdev->irq.hpd[1] = false;
19805a05c50SAlex Deucher 			break;
19905a05c50SAlex Deucher 		default:
20005a05c50SAlex Deucher 			break;
20105a05c50SAlex Deucher 		}
20205a05c50SAlex Deucher 	}
20305a05c50SAlex Deucher }
20405a05c50SAlex Deucher 
205771fe6b9SJerome Glisse /*
206771fe6b9SJerome Glisse  * PCI GART
207771fe6b9SJerome Glisse  */
208771fe6b9SJerome Glisse void r100_pci_gart_tlb_flush(struct radeon_device *rdev)
209771fe6b9SJerome Glisse {
210771fe6b9SJerome Glisse 	/* TODO: can we do somethings here ? */
211771fe6b9SJerome Glisse 	/* It seems hw only cache one entry so we should discard this
212771fe6b9SJerome Glisse 	 * entry otherwise if first GPU GART read hit this entry it
213771fe6b9SJerome Glisse 	 * could end up in wrong address. */
214771fe6b9SJerome Glisse }
215771fe6b9SJerome Glisse 
2164aac0473SJerome Glisse int r100_pci_gart_init(struct radeon_device *rdev)
2174aac0473SJerome Glisse {
2184aac0473SJerome Glisse 	int r;
2194aac0473SJerome Glisse 
2204aac0473SJerome Glisse 	if (rdev->gart.table.ram.ptr) {
2214aac0473SJerome Glisse 		WARN(1, "R100 PCI GART already initialized.\n");
2224aac0473SJerome Glisse 		return 0;
2234aac0473SJerome Glisse 	}
2244aac0473SJerome Glisse 	/* Initialize common gart structure */
2254aac0473SJerome Glisse 	r = radeon_gart_init(rdev);
2264aac0473SJerome Glisse 	if (r)
2274aac0473SJerome Glisse 		return r;
2284aac0473SJerome Glisse 	rdev->gart.table_size = rdev->gart.num_gpu_pages * 4;
2294aac0473SJerome Glisse 	rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush;
2304aac0473SJerome Glisse 	rdev->asic->gart_set_page = &r100_pci_gart_set_page;
2314aac0473SJerome Glisse 	return radeon_gart_table_ram_alloc(rdev);
2324aac0473SJerome Glisse }
2334aac0473SJerome Glisse 
23417e15b0cSDave Airlie /* required on r1xx, r2xx, r300, r(v)350, r420/r481, rs400/rs480 */
23517e15b0cSDave Airlie void r100_enable_bm(struct radeon_device *rdev)
23617e15b0cSDave Airlie {
23717e15b0cSDave Airlie 	uint32_t tmp;
23817e15b0cSDave Airlie 	/* Enable bus mastering */
23917e15b0cSDave Airlie 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
24017e15b0cSDave Airlie 	WREG32(RADEON_BUS_CNTL, tmp);
24117e15b0cSDave Airlie }
24217e15b0cSDave Airlie 
243771fe6b9SJerome Glisse int r100_pci_gart_enable(struct radeon_device *rdev)
244771fe6b9SJerome Glisse {
245771fe6b9SJerome Glisse 	uint32_t tmp;
246771fe6b9SJerome Glisse 
24782568565SDave Airlie 	radeon_gart_restore(rdev);
248771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
249771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
250771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
251771fe6b9SJerome Glisse 	/* set address range for PCI address translate */
252d594e46aSJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, rdev->mc.gtt_start);
253d594e46aSJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, rdev->mc.gtt_end);
254771fe6b9SJerome Glisse 	/* set PCI GART page-table base address */
255771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_PT_BASE, rdev->gart.table_addr);
256771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_PCIGART_TRANSLATE_EN;
257771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
258771fe6b9SJerome Glisse 	r100_pci_gart_tlb_flush(rdev);
259771fe6b9SJerome Glisse 	rdev->gart.ready = true;
260771fe6b9SJerome Glisse 	return 0;
261771fe6b9SJerome Glisse }
262771fe6b9SJerome Glisse 
263771fe6b9SJerome Glisse void r100_pci_gart_disable(struct radeon_device *rdev)
264771fe6b9SJerome Glisse {
265771fe6b9SJerome Glisse 	uint32_t tmp;
266771fe6b9SJerome Glisse 
267771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
268771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
269771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp & ~RADEON_PCIGART_TRANSLATE_EN);
270771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, 0);
271771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, 0);
272771fe6b9SJerome Glisse }
273771fe6b9SJerome Glisse 
274771fe6b9SJerome Glisse int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr)
275771fe6b9SJerome Glisse {
276771fe6b9SJerome Glisse 	if (i < 0 || i > rdev->gart.num_gpu_pages) {
277771fe6b9SJerome Glisse 		return -EINVAL;
278771fe6b9SJerome Glisse 	}
279ed10f95dSDave Airlie 	rdev->gart.table.ram.ptr[i] = cpu_to_le32(lower_32_bits(addr));
280771fe6b9SJerome Glisse 	return 0;
281771fe6b9SJerome Glisse }
282771fe6b9SJerome Glisse 
2834aac0473SJerome Glisse void r100_pci_gart_fini(struct radeon_device *rdev)
284771fe6b9SJerome Glisse {
285f9274562SJerome Glisse 	radeon_gart_fini(rdev);
286771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
2874aac0473SJerome Glisse 	radeon_gart_table_ram_free(rdev);
288771fe6b9SJerome Glisse }
289771fe6b9SJerome Glisse 
2907ed220d7SMichel Dänzer int r100_irq_set(struct radeon_device *rdev)
2917ed220d7SMichel Dänzer {
2927ed220d7SMichel Dänzer 	uint32_t tmp = 0;
2937ed220d7SMichel Dänzer 
294003e69f9SJerome Glisse 	if (!rdev->irq.installed) {
295003e69f9SJerome Glisse 		WARN(1, "Can't enable IRQ/MSI because no handler is installed.\n");
296003e69f9SJerome Glisse 		WREG32(R_000040_GEN_INT_CNTL, 0);
297003e69f9SJerome Glisse 		return -EINVAL;
298003e69f9SJerome Glisse 	}
2997ed220d7SMichel Dänzer 	if (rdev->irq.sw_int) {
3007ed220d7SMichel Dänzer 		tmp |= RADEON_SW_INT_ENABLE;
3017ed220d7SMichel Dänzer 	}
3022031f77cSAlex Deucher 	if (rdev->irq.gui_idle) {
3032031f77cSAlex Deucher 		tmp |= RADEON_GUI_IDLE_MASK;
3042031f77cSAlex Deucher 	}
3057ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[0]) {
3067ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC_VBLANK_MASK;
3077ed220d7SMichel Dänzer 	}
3087ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[1]) {
3097ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC2_VBLANK_MASK;
3107ed220d7SMichel Dänzer 	}
31105a05c50SAlex Deucher 	if (rdev->irq.hpd[0]) {
31205a05c50SAlex Deucher 		tmp |= RADEON_FP_DETECT_MASK;
31305a05c50SAlex Deucher 	}
31405a05c50SAlex Deucher 	if (rdev->irq.hpd[1]) {
31505a05c50SAlex Deucher 		tmp |= RADEON_FP2_DETECT_MASK;
31605a05c50SAlex Deucher 	}
3177ed220d7SMichel Dänzer 	WREG32(RADEON_GEN_INT_CNTL, tmp);
3187ed220d7SMichel Dänzer 	return 0;
3197ed220d7SMichel Dänzer }
3207ed220d7SMichel Dänzer 
3219f022ddfSJerome Glisse void r100_irq_disable(struct radeon_device *rdev)
3229f022ddfSJerome Glisse {
3239f022ddfSJerome Glisse 	u32 tmp;
3249f022ddfSJerome Glisse 
3259f022ddfSJerome Glisse 	WREG32(R_000040_GEN_INT_CNTL, 0);
3269f022ddfSJerome Glisse 	/* Wait and acknowledge irq */
3279f022ddfSJerome Glisse 	mdelay(1);
3289f022ddfSJerome Glisse 	tmp = RREG32(R_000044_GEN_INT_STATUS);
3299f022ddfSJerome Glisse 	WREG32(R_000044_GEN_INT_STATUS, tmp);
3309f022ddfSJerome Glisse }
3319f022ddfSJerome Glisse 
3327ed220d7SMichel Dänzer static inline uint32_t r100_irq_ack(struct radeon_device *rdev)
3337ed220d7SMichel Dänzer {
3347ed220d7SMichel Dänzer 	uint32_t irqs = RREG32(RADEON_GEN_INT_STATUS);
33505a05c50SAlex Deucher 	uint32_t irq_mask = RADEON_SW_INT_TEST |
33605a05c50SAlex Deucher 		RADEON_CRTC_VBLANK_STAT | RADEON_CRTC2_VBLANK_STAT |
33705a05c50SAlex Deucher 		RADEON_FP_DETECT_STAT | RADEON_FP2_DETECT_STAT;
3387ed220d7SMichel Dänzer 
3392031f77cSAlex Deucher 	/* the interrupt works, but the status bit is permanently asserted */
3402031f77cSAlex Deucher 	if (rdev->irq.gui_idle && radeon_gui_idle(rdev)) {
3412031f77cSAlex Deucher 		if (!rdev->irq.gui_idle_acked)
3422031f77cSAlex Deucher 			irq_mask |= RADEON_GUI_IDLE_STAT;
3432031f77cSAlex Deucher 	}
3442031f77cSAlex Deucher 
3457ed220d7SMichel Dänzer 	if (irqs) {
3467ed220d7SMichel Dänzer 		WREG32(RADEON_GEN_INT_STATUS, irqs);
3477ed220d7SMichel Dänzer 	}
3487ed220d7SMichel Dänzer 	return irqs & irq_mask;
3497ed220d7SMichel Dänzer }
3507ed220d7SMichel Dänzer 
3517ed220d7SMichel Dänzer int r100_irq_process(struct radeon_device *rdev)
3527ed220d7SMichel Dänzer {
3533e5cb98dSAlex Deucher 	uint32_t status, msi_rearm;
354d4877cf2SAlex Deucher 	bool queue_hotplug = false;
3557ed220d7SMichel Dänzer 
3562031f77cSAlex Deucher 	/* reset gui idle ack.  the status bit is broken */
3572031f77cSAlex Deucher 	rdev->irq.gui_idle_acked = false;
3582031f77cSAlex Deucher 
3597ed220d7SMichel Dänzer 	status = r100_irq_ack(rdev);
3607ed220d7SMichel Dänzer 	if (!status) {
3617ed220d7SMichel Dänzer 		return IRQ_NONE;
3627ed220d7SMichel Dänzer 	}
363a513c184SJerome Glisse 	if (rdev->shutdown) {
364a513c184SJerome Glisse 		return IRQ_NONE;
365a513c184SJerome Glisse 	}
3667ed220d7SMichel Dänzer 	while (status) {
3677ed220d7SMichel Dänzer 		/* SW interrupt */
3687ed220d7SMichel Dänzer 		if (status & RADEON_SW_INT_TEST) {
3697ed220d7SMichel Dänzer 			radeon_fence_process(rdev);
3707ed220d7SMichel Dänzer 		}
3712031f77cSAlex Deucher 		/* gui idle interrupt */
3722031f77cSAlex Deucher 		if (status & RADEON_GUI_IDLE_STAT) {
3732031f77cSAlex Deucher 			rdev->irq.gui_idle_acked = true;
3742031f77cSAlex Deucher 			rdev->pm.gui_idle = true;
3752031f77cSAlex Deucher 			wake_up(&rdev->irq.idle_queue);
3762031f77cSAlex Deucher 		}
3777ed220d7SMichel Dänzer 		/* Vertical blank interrupts */
3787ed220d7SMichel Dänzer 		if (status & RADEON_CRTC_VBLANK_STAT) {
3797ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 0);
380839461d3SRafał Miłecki 			rdev->pm.vblank_sync = true;
38173a6d3fcSRafał Miłecki 			wake_up(&rdev->irq.vblank_queue);
3827ed220d7SMichel Dänzer 		}
3837ed220d7SMichel Dänzer 		if (status & RADEON_CRTC2_VBLANK_STAT) {
3847ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 1);
385839461d3SRafał Miłecki 			rdev->pm.vblank_sync = true;
38673a6d3fcSRafał Miłecki 			wake_up(&rdev->irq.vblank_queue);
3877ed220d7SMichel Dänzer 		}
38805a05c50SAlex Deucher 		if (status & RADEON_FP_DETECT_STAT) {
389d4877cf2SAlex Deucher 			queue_hotplug = true;
390d4877cf2SAlex Deucher 			DRM_DEBUG("HPD1\n");
39105a05c50SAlex Deucher 		}
39205a05c50SAlex Deucher 		if (status & RADEON_FP2_DETECT_STAT) {
393d4877cf2SAlex Deucher 			queue_hotplug = true;
394d4877cf2SAlex Deucher 			DRM_DEBUG("HPD2\n");
39505a05c50SAlex Deucher 		}
3967ed220d7SMichel Dänzer 		status = r100_irq_ack(rdev);
3977ed220d7SMichel Dänzer 	}
3982031f77cSAlex Deucher 	/* reset gui idle ack.  the status bit is broken */
3992031f77cSAlex Deucher 	rdev->irq.gui_idle_acked = false;
400d4877cf2SAlex Deucher 	if (queue_hotplug)
401d4877cf2SAlex Deucher 		queue_work(rdev->wq, &rdev->hotplug_work);
4023e5cb98dSAlex Deucher 	if (rdev->msi_enabled) {
4033e5cb98dSAlex Deucher 		switch (rdev->family) {
4043e5cb98dSAlex Deucher 		case CHIP_RS400:
4053e5cb98dSAlex Deucher 		case CHIP_RS480:
4063e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_AIC_CNTL) & ~RS400_MSI_REARM;
4073e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm);
4083e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm | RS400_MSI_REARM);
4093e5cb98dSAlex Deucher 			break;
4103e5cb98dSAlex Deucher 		default:
4113e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_MSI_REARM_EN) & ~RV370_MSI_REARM_EN;
4123e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm);
4133e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm | RV370_MSI_REARM_EN);
4143e5cb98dSAlex Deucher 			break;
4153e5cb98dSAlex Deucher 		}
4163e5cb98dSAlex Deucher 	}
4177ed220d7SMichel Dänzer 	return IRQ_HANDLED;
4187ed220d7SMichel Dänzer }
4197ed220d7SMichel Dänzer 
4207ed220d7SMichel Dänzer u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc)
4217ed220d7SMichel Dänzer {
4227ed220d7SMichel Dänzer 	if (crtc == 0)
4237ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC_CRNT_FRAME);
4247ed220d7SMichel Dänzer 	else
4257ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC2_CRNT_FRAME);
4267ed220d7SMichel Dänzer }
4277ed220d7SMichel Dänzer 
4289e5b2af7SPauli Nieminen /* Who ever call radeon_fence_emit should call ring_lock and ask
4299e5b2af7SPauli Nieminen  * for enough space (today caller are ib schedule and buffer move) */
430771fe6b9SJerome Glisse void r100_fence_ring_emit(struct radeon_device *rdev,
431771fe6b9SJerome Glisse 			  struct radeon_fence *fence)
432771fe6b9SJerome Glisse {
4339e5b2af7SPauli Nieminen 	/* We have to make sure that caches are flushed before
4349e5b2af7SPauli Nieminen 	 * CPU might read something from VRAM. */
4359e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, PACKET0(RADEON_RB3D_DSTCACHE_CTLSTAT, 0));
4369e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, RADEON_RB3D_DC_FLUSH_ALL);
4379e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, PACKET0(RADEON_RB3D_ZCACHE_CTLSTAT, 0));
4389e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, RADEON_RB3D_ZC_FLUSH_ALL);
439771fe6b9SJerome Glisse 	/* Wait until IDLE & CLEAN */
4404612dc97SAlex Deucher 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
4414612dc97SAlex Deucher 	radeon_ring_write(rdev, RADEON_WAIT_2D_IDLECLEAN | RADEON_WAIT_3D_IDLECLEAN);
442cafe6609SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_HOST_PATH_CNTL, 0));
443cafe6609SJerome Glisse 	radeon_ring_write(rdev, rdev->config.r100.hdp_cntl |
444cafe6609SJerome Glisse 				RADEON_HDP_READ_BUFFER_INVALIDATE);
445cafe6609SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_HOST_PATH_CNTL, 0));
446cafe6609SJerome Glisse 	radeon_ring_write(rdev, rdev->config.r100.hdp_cntl);
447771fe6b9SJerome Glisse 	/* Emit fence sequence & fire IRQ */
448771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(rdev->fence_drv.scratch_reg, 0));
449771fe6b9SJerome Glisse 	radeon_ring_write(rdev, fence->seq);
450771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_GEN_INT_STATUS, 0));
451771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_SW_INT_FIRE);
452771fe6b9SJerome Glisse }
453771fe6b9SJerome Glisse 
454771fe6b9SJerome Glisse int r100_wb_init(struct radeon_device *rdev)
455771fe6b9SJerome Glisse {
456771fe6b9SJerome Glisse 	int r;
457771fe6b9SJerome Glisse 
458771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj == NULL) {
4594c788679SJerome Glisse 		r = radeon_bo_create(rdev, NULL, RADEON_GPU_PAGE_SIZE, true,
460771fe6b9SJerome Glisse 					RADEON_GEM_DOMAIN_GTT,
4614c788679SJerome Glisse 					&rdev->wb.wb_obj);
462771fe6b9SJerome Glisse 		if (r) {
4634c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) create WB buffer failed\n", r);
464771fe6b9SJerome Glisse 			return r;
465771fe6b9SJerome Glisse 		}
4664c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
4674c788679SJerome Glisse 		if (unlikely(r != 0))
4684c788679SJerome Glisse 			return r;
4694c788679SJerome Glisse 		r = radeon_bo_pin(rdev->wb.wb_obj, RADEON_GEM_DOMAIN_GTT,
470771fe6b9SJerome Glisse 					&rdev->wb.gpu_addr);
471771fe6b9SJerome Glisse 		if (r) {
4724c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) pin WB buffer failed\n", r);
4734c788679SJerome Glisse 			radeon_bo_unreserve(rdev->wb.wb_obj);
474771fe6b9SJerome Glisse 			return r;
475771fe6b9SJerome Glisse 		}
4764c788679SJerome Glisse 		r = radeon_bo_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
4774c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
478771fe6b9SJerome Glisse 		if (r) {
4794c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) map WB buffer failed\n", r);
480771fe6b9SJerome Glisse 			return r;
481771fe6b9SJerome Glisse 		}
482771fe6b9SJerome Glisse 	}
4839f022ddfSJerome Glisse 	WREG32(R_000774_SCRATCH_ADDR, rdev->wb.gpu_addr);
4849f022ddfSJerome Glisse 	WREG32(R_00070C_CP_RB_RPTR_ADDR,
4859f022ddfSJerome Glisse 		S_00070C_RB_RPTR_ADDR((rdev->wb.gpu_addr + 1024) >> 2));
4869f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0xff);
487771fe6b9SJerome Glisse 	return 0;
488771fe6b9SJerome Glisse }
489771fe6b9SJerome Glisse 
4909f022ddfSJerome Glisse void r100_wb_disable(struct radeon_device *rdev)
4919f022ddfSJerome Glisse {
4929f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0);
4939f022ddfSJerome Glisse }
4949f022ddfSJerome Glisse 
495771fe6b9SJerome Glisse void r100_wb_fini(struct radeon_device *rdev)
496771fe6b9SJerome Glisse {
4974c788679SJerome Glisse 	int r;
4984c788679SJerome Glisse 
4999f022ddfSJerome Glisse 	r100_wb_disable(rdev);
500771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj) {
5014c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
5024c788679SJerome Glisse 		if (unlikely(r != 0)) {
5034c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) can't finish WB\n", r);
5044c788679SJerome Glisse 			return;
5054c788679SJerome Glisse 		}
5064c788679SJerome Glisse 		radeon_bo_kunmap(rdev->wb.wb_obj);
5074c788679SJerome Glisse 		radeon_bo_unpin(rdev->wb.wb_obj);
5084c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
5094c788679SJerome Glisse 		radeon_bo_unref(&rdev->wb.wb_obj);
510771fe6b9SJerome Glisse 		rdev->wb.wb = NULL;
511771fe6b9SJerome Glisse 		rdev->wb.wb_obj = NULL;
512771fe6b9SJerome Glisse 	}
513771fe6b9SJerome Glisse }
514771fe6b9SJerome Glisse 
515771fe6b9SJerome Glisse int r100_copy_blit(struct radeon_device *rdev,
516771fe6b9SJerome Glisse 		   uint64_t src_offset,
517771fe6b9SJerome Glisse 		   uint64_t dst_offset,
518771fe6b9SJerome Glisse 		   unsigned num_pages,
519771fe6b9SJerome Glisse 		   struct radeon_fence *fence)
520771fe6b9SJerome Glisse {
521771fe6b9SJerome Glisse 	uint32_t cur_pages;
522771fe6b9SJerome Glisse 	uint32_t stride_bytes = PAGE_SIZE;
523771fe6b9SJerome Glisse 	uint32_t pitch;
524771fe6b9SJerome Glisse 	uint32_t stride_pixels;
525771fe6b9SJerome Glisse 	unsigned ndw;
526771fe6b9SJerome Glisse 	int num_loops;
527771fe6b9SJerome Glisse 	int r = 0;
528771fe6b9SJerome Glisse 
529771fe6b9SJerome Glisse 	/* radeon limited to 16k stride */
530771fe6b9SJerome Glisse 	stride_bytes &= 0x3fff;
531771fe6b9SJerome Glisse 	/* radeon pitch is /64 */
532771fe6b9SJerome Glisse 	pitch = stride_bytes / 64;
533771fe6b9SJerome Glisse 	stride_pixels = stride_bytes / 4;
534771fe6b9SJerome Glisse 	num_loops = DIV_ROUND_UP(num_pages, 8191);
535771fe6b9SJerome Glisse 
536771fe6b9SJerome Glisse 	/* Ask for enough room for blit + flush + fence */
537771fe6b9SJerome Glisse 	ndw = 64 + (10 * num_loops);
538771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, ndw);
539771fe6b9SJerome Glisse 	if (r) {
540771fe6b9SJerome Glisse 		DRM_ERROR("radeon: moving bo (%d) asking for %u dw.\n", r, ndw);
541771fe6b9SJerome Glisse 		return -EINVAL;
542771fe6b9SJerome Glisse 	}
543771fe6b9SJerome Glisse 	while (num_pages > 0) {
544771fe6b9SJerome Glisse 		cur_pages = num_pages;
545771fe6b9SJerome Glisse 		if (cur_pages > 8191) {
546771fe6b9SJerome Glisse 			cur_pages = 8191;
547771fe6b9SJerome Glisse 		}
548771fe6b9SJerome Glisse 		num_pages -= cur_pages;
549771fe6b9SJerome Glisse 
550771fe6b9SJerome Glisse 		/* pages are in Y direction - height
551771fe6b9SJerome Glisse 		   page width in X direction - width */
552771fe6b9SJerome Glisse 		radeon_ring_write(rdev, PACKET3(PACKET3_BITBLT_MULTI, 8));
553771fe6b9SJerome Glisse 		radeon_ring_write(rdev,
554771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
555771fe6b9SJerome Glisse 				  RADEON_GMC_DST_PITCH_OFFSET_CNTL |
556771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_CLIPPING |
557771fe6b9SJerome Glisse 				  RADEON_GMC_DST_CLIPPING |
558771fe6b9SJerome Glisse 				  RADEON_GMC_BRUSH_NONE |
559771fe6b9SJerome Glisse 				  (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
560771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_DATATYPE_COLOR |
561771fe6b9SJerome Glisse 				  RADEON_ROP3_S |
562771fe6b9SJerome Glisse 				  RADEON_DP_SRC_SOURCE_MEMORY |
563771fe6b9SJerome Glisse 				  RADEON_GMC_CLR_CMP_CNTL_DIS |
564771fe6b9SJerome Glisse 				  RADEON_GMC_WR_MSK_DIS);
565771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (src_offset >> 10));
566771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (dst_offset >> 10));
567771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
568771fe6b9SJerome Glisse 		radeon_ring_write(rdev, 0);
569771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
570771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
571771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
572771fe6b9SJerome Glisse 		radeon_ring_write(rdev, cur_pages | (stride_pixels << 16));
573771fe6b9SJerome Glisse 	}
574771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_DSTCACHE_CTLSTAT, 0));
575771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_RB2D_DC_FLUSH_ALL);
576771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
577771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
578771fe6b9SJerome Glisse 			  RADEON_WAIT_2D_IDLECLEAN |
579771fe6b9SJerome Glisse 			  RADEON_WAIT_HOST_IDLECLEAN |
580771fe6b9SJerome Glisse 			  RADEON_WAIT_DMA_GUI_IDLE);
581771fe6b9SJerome Glisse 	if (fence) {
582771fe6b9SJerome Glisse 		r = radeon_fence_emit(rdev, fence);
583771fe6b9SJerome Glisse 	}
584771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
585771fe6b9SJerome Glisse 	return r;
586771fe6b9SJerome Glisse }
587771fe6b9SJerome Glisse 
58845600232SJerome Glisse static int r100_cp_wait_for_idle(struct radeon_device *rdev)
58945600232SJerome Glisse {
59045600232SJerome Glisse 	unsigned i;
59145600232SJerome Glisse 	u32 tmp;
59245600232SJerome Glisse 
59345600232SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
59445600232SJerome Glisse 		tmp = RREG32(R_000E40_RBBM_STATUS);
59545600232SJerome Glisse 		if (!G_000E40_CP_CMDSTRM_BUSY(tmp)) {
59645600232SJerome Glisse 			return 0;
59745600232SJerome Glisse 		}
59845600232SJerome Glisse 		udelay(1);
59945600232SJerome Glisse 	}
60045600232SJerome Glisse 	return -1;
60145600232SJerome Glisse }
60245600232SJerome Glisse 
603771fe6b9SJerome Glisse void r100_ring_start(struct radeon_device *rdev)
604771fe6b9SJerome Glisse {
605771fe6b9SJerome Glisse 	int r;
606771fe6b9SJerome Glisse 
607771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
608771fe6b9SJerome Glisse 	if (r) {
609771fe6b9SJerome Glisse 		return;
610771fe6b9SJerome Glisse 	}
611771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_ISYNC_CNTL, 0));
612771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
613771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY2D_IDLE3D |
614771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY3D_IDLE2D |
615771fe6b9SJerome Glisse 			  RADEON_ISYNC_WAIT_IDLEGUI |
616771fe6b9SJerome Glisse 			  RADEON_ISYNC_CPSCRATCH_IDLEGUI);
617771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
618771fe6b9SJerome Glisse }
619771fe6b9SJerome Glisse 
62070967ab9SBen Hutchings 
62170967ab9SBen Hutchings /* Load the microcode for the CP */
62270967ab9SBen Hutchings static int r100_cp_init_microcode(struct radeon_device *rdev)
623771fe6b9SJerome Glisse {
62470967ab9SBen Hutchings 	struct platform_device *pdev;
62570967ab9SBen Hutchings 	const char *fw_name = NULL;
62670967ab9SBen Hutchings 	int err;
627771fe6b9SJerome Glisse 
62870967ab9SBen Hutchings 	DRM_DEBUG("\n");
62970967ab9SBen Hutchings 
63070967ab9SBen Hutchings 	pdev = platform_device_register_simple("radeon_cp", 0, NULL, 0);
63170967ab9SBen Hutchings 	err = IS_ERR(pdev);
63270967ab9SBen Hutchings 	if (err) {
63370967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to register firmware\n");
63470967ab9SBen Hutchings 		return -EINVAL;
635771fe6b9SJerome Glisse 	}
636771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_R100) || (rdev->family == CHIP_RV100) ||
637771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RV200) || (rdev->family == CHIP_RS100) ||
638771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
639771fe6b9SJerome Glisse 		DRM_INFO("Loading R100 Microcode\n");
64070967ab9SBen Hutchings 		fw_name = FIRMWARE_R100;
641771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R200) ||
642771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV250) ||
643771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV280) ||
644771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS300)) {
645771fe6b9SJerome Glisse 		DRM_INFO("Loading R200 Microcode\n");
64670967ab9SBen Hutchings 		fw_name = FIRMWARE_R200;
647771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R300) ||
648771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R350) ||
649771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV350) ||
650771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV380) ||
651771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS400) ||
652771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS480)) {
653771fe6b9SJerome Glisse 		DRM_INFO("Loading R300 Microcode\n");
65470967ab9SBen Hutchings 		fw_name = FIRMWARE_R300;
655771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R420) ||
656771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R423) ||
657771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV410)) {
658771fe6b9SJerome Glisse 		DRM_INFO("Loading R400 Microcode\n");
65970967ab9SBen Hutchings 		fw_name = FIRMWARE_R420;
660771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RS690) ||
661771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS740)) {
662771fe6b9SJerome Glisse 		DRM_INFO("Loading RS690/RS740 Microcode\n");
66370967ab9SBen Hutchings 		fw_name = FIRMWARE_RS690;
664771fe6b9SJerome Glisse 	} else if (rdev->family == CHIP_RS600) {
665771fe6b9SJerome Glisse 		DRM_INFO("Loading RS600 Microcode\n");
66670967ab9SBen Hutchings 		fw_name = FIRMWARE_RS600;
667771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RV515) ||
668771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R520) ||
669771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV530) ||
670771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R580) ||
671771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV560) ||
672771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV570)) {
673771fe6b9SJerome Glisse 		DRM_INFO("Loading R500 Microcode\n");
67470967ab9SBen Hutchings 		fw_name = FIRMWARE_R520;
67570967ab9SBen Hutchings 	}
67670967ab9SBen Hutchings 
6773ce0a23dSJerome Glisse 	err = request_firmware(&rdev->me_fw, fw_name, &pdev->dev);
67870967ab9SBen Hutchings 	platform_device_unregister(pdev);
67970967ab9SBen Hutchings 	if (err) {
68070967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to load firmware \"%s\"\n",
68170967ab9SBen Hutchings 		       fw_name);
6823ce0a23dSJerome Glisse 	} else if (rdev->me_fw->size % 8) {
68370967ab9SBen Hutchings 		printk(KERN_ERR
68470967ab9SBen Hutchings 		       "radeon_cp: Bogus length %zu in firmware \"%s\"\n",
6853ce0a23dSJerome Glisse 		       rdev->me_fw->size, fw_name);
68670967ab9SBen Hutchings 		err = -EINVAL;
6873ce0a23dSJerome Glisse 		release_firmware(rdev->me_fw);
6883ce0a23dSJerome Glisse 		rdev->me_fw = NULL;
68970967ab9SBen Hutchings 	}
69070967ab9SBen Hutchings 	return err;
69170967ab9SBen Hutchings }
692d4550907SJerome Glisse 
69370967ab9SBen Hutchings static void r100_cp_load_microcode(struct radeon_device *rdev)
69470967ab9SBen Hutchings {
69570967ab9SBen Hutchings 	const __be32 *fw_data;
69670967ab9SBen Hutchings 	int i, size;
69770967ab9SBen Hutchings 
69870967ab9SBen Hutchings 	if (r100_gui_wait_for_idle(rdev)) {
69970967ab9SBen Hutchings 		printk(KERN_WARNING "Failed to wait GUI idle while "
70070967ab9SBen Hutchings 		       "programming pipes. Bad things might happen.\n");
70170967ab9SBen Hutchings 	}
70270967ab9SBen Hutchings 
7033ce0a23dSJerome Glisse 	if (rdev->me_fw) {
7043ce0a23dSJerome Glisse 		size = rdev->me_fw->size / 4;
7053ce0a23dSJerome Glisse 		fw_data = (const __be32 *)&rdev->me_fw->data[0];
70670967ab9SBen Hutchings 		WREG32(RADEON_CP_ME_RAM_ADDR, 0);
70770967ab9SBen Hutchings 		for (i = 0; i < size; i += 2) {
70870967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAH,
70970967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i]));
71070967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAL,
71170967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i + 1]));
712771fe6b9SJerome Glisse 		}
713771fe6b9SJerome Glisse 	}
714771fe6b9SJerome Glisse }
715771fe6b9SJerome Glisse 
716771fe6b9SJerome Glisse int r100_cp_init(struct radeon_device *rdev, unsigned ring_size)
717771fe6b9SJerome Glisse {
718771fe6b9SJerome Glisse 	unsigned rb_bufsz;
719771fe6b9SJerome Glisse 	unsigned rb_blksz;
720771fe6b9SJerome Glisse 	unsigned max_fetch;
721771fe6b9SJerome Glisse 	unsigned pre_write_timer;
722771fe6b9SJerome Glisse 	unsigned pre_write_limit;
723771fe6b9SJerome Glisse 	unsigned indirect2_start;
724771fe6b9SJerome Glisse 	unsigned indirect1_start;
725771fe6b9SJerome Glisse 	uint32_t tmp;
726771fe6b9SJerome Glisse 	int r;
727771fe6b9SJerome Glisse 
728771fe6b9SJerome Glisse 	if (r100_debugfs_cp_init(rdev)) {
729771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for CP !\n");
730771fe6b9SJerome Glisse 	}
7313ce0a23dSJerome Glisse 	if (!rdev->me_fw) {
73270967ab9SBen Hutchings 		r = r100_cp_init_microcode(rdev);
73370967ab9SBen Hutchings 		if (r) {
73470967ab9SBen Hutchings 			DRM_ERROR("Failed to load firmware!\n");
73570967ab9SBen Hutchings 			return r;
73670967ab9SBen Hutchings 		}
73770967ab9SBen Hutchings 	}
73870967ab9SBen Hutchings 
739771fe6b9SJerome Glisse 	/* Align ring size */
740771fe6b9SJerome Glisse 	rb_bufsz = drm_order(ring_size / 8);
741771fe6b9SJerome Glisse 	ring_size = (1 << (rb_bufsz + 1)) * 4;
742771fe6b9SJerome Glisse 	r100_cp_load_microcode(rdev);
743771fe6b9SJerome Glisse 	r = radeon_ring_init(rdev, ring_size);
744771fe6b9SJerome Glisse 	if (r) {
745771fe6b9SJerome Glisse 		return r;
746771fe6b9SJerome Glisse 	}
747771fe6b9SJerome Glisse 	/* Each time the cp read 1024 bytes (16 dword/quadword) update
748771fe6b9SJerome Glisse 	 * the rptr copy in system ram */
749771fe6b9SJerome Glisse 	rb_blksz = 9;
750771fe6b9SJerome Glisse 	/* cp will read 128bytes at a time (4 dwords) */
751771fe6b9SJerome Glisse 	max_fetch = 1;
752771fe6b9SJerome Glisse 	rdev->cp.align_mask = 16 - 1;
753771fe6b9SJerome Glisse 	/* Write to CP_RB_WPTR will be delayed for pre_write_timer clocks */
754771fe6b9SJerome Glisse 	pre_write_timer = 64;
755771fe6b9SJerome Glisse 	/* Force CP_RB_WPTR write if written more than one time before the
756771fe6b9SJerome Glisse 	 * delay expire
757771fe6b9SJerome Glisse 	 */
758771fe6b9SJerome Glisse 	pre_write_limit = 0;
759771fe6b9SJerome Glisse 	/* Setup the cp cache like this (cache size is 96 dwords) :
760771fe6b9SJerome Glisse 	 *	RING		0  to 15
761771fe6b9SJerome Glisse 	 *	INDIRECT1	16 to 79
762771fe6b9SJerome Glisse 	 *	INDIRECT2	80 to 95
763771fe6b9SJerome Glisse 	 * So ring cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
764771fe6b9SJerome Glisse 	 *    indirect1 cache size is 64dwords (> (2 * max_fetch = 2 * 4dwords))
765771fe6b9SJerome Glisse 	 *    indirect2 cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
766771fe6b9SJerome Glisse 	 * Idea being that most of the gpu cmd will be through indirect1 buffer
767771fe6b9SJerome Glisse 	 * so it gets the bigger cache.
768771fe6b9SJerome Glisse 	 */
769771fe6b9SJerome Glisse 	indirect2_start = 80;
770771fe6b9SJerome Glisse 	indirect1_start = 16;
771771fe6b9SJerome Glisse 	/* cp setup */
772771fe6b9SJerome Glisse 	WREG32(0x718, pre_write_timer | (pre_write_limit << 28));
773d6f28938SAlex Deucher 	tmp = (REG_SET(RADEON_RB_BUFSZ, rb_bufsz) |
774771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BLKSZ, rb_blksz) |
775771fe6b9SJerome Glisse 	       REG_SET(RADEON_MAX_FETCH, max_fetch) |
776771fe6b9SJerome Glisse 	       RADEON_RB_NO_UPDATE);
777d6f28938SAlex Deucher #ifdef __BIG_ENDIAN
778d6f28938SAlex Deucher 	tmp |= RADEON_BUF_SWAP_32BIT;
779d6f28938SAlex Deucher #endif
780d6f28938SAlex Deucher 	WREG32(RADEON_CP_RB_CNTL, tmp);
781d6f28938SAlex Deucher 
782771fe6b9SJerome Glisse 	/* Set ring address */
783771fe6b9SJerome Glisse 	DRM_INFO("radeon: ring at 0x%016lX\n", (unsigned long)rdev->cp.gpu_addr);
784771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_BASE, rdev->cp.gpu_addr);
785771fe6b9SJerome Glisse 	/* Force read & write ptr to 0 */
786771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
787771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
788771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
789771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
790771fe6b9SJerome Glisse 	udelay(10);
791771fe6b9SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
792771fe6b9SJerome Glisse 	rdev->cp.wptr = RREG32(RADEON_CP_RB_WPTR);
7939e5786bdSDave Airlie 	/* protect against crazy HW on resume */
7949e5786bdSDave Airlie 	rdev->cp.wptr &= rdev->cp.ptr_mask;
795771fe6b9SJerome Glisse 	/* Set cp mode to bus mastering & enable cp*/
796771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE,
797771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT2_START, indirect2_start) |
798771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT1_START, indirect1_start));
799771fe6b9SJerome Glisse 	WREG32(0x718, 0);
800771fe6b9SJerome Glisse 	WREG32(0x744, 0x00004D4D);
801771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, RADEON_CSQ_PRIBM_INDBM);
802771fe6b9SJerome Glisse 	radeon_ring_start(rdev);
803771fe6b9SJerome Glisse 	r = radeon_ring_test(rdev);
804771fe6b9SJerome Glisse 	if (r) {
805771fe6b9SJerome Glisse 		DRM_ERROR("radeon: cp isn't working (%d).\n", r);
806771fe6b9SJerome Glisse 		return r;
807771fe6b9SJerome Glisse 	}
808771fe6b9SJerome Glisse 	rdev->cp.ready = true;
809771fe6b9SJerome Glisse 	return 0;
810771fe6b9SJerome Glisse }
811771fe6b9SJerome Glisse 
812771fe6b9SJerome Glisse void r100_cp_fini(struct radeon_device *rdev)
813771fe6b9SJerome Glisse {
81445600232SJerome Glisse 	if (r100_cp_wait_for_idle(rdev)) {
81545600232SJerome Glisse 		DRM_ERROR("Wait for CP idle timeout, shutting down CP.\n");
81645600232SJerome Glisse 	}
817771fe6b9SJerome Glisse 	/* Disable ring */
818a18d7ea1SJerome Glisse 	r100_cp_disable(rdev);
819771fe6b9SJerome Glisse 	radeon_ring_fini(rdev);
820771fe6b9SJerome Glisse 	DRM_INFO("radeon: cp finalized\n");
821771fe6b9SJerome Glisse }
822771fe6b9SJerome Glisse 
823771fe6b9SJerome Glisse void r100_cp_disable(struct radeon_device *rdev)
824771fe6b9SJerome Glisse {
825771fe6b9SJerome Glisse 	/* Disable ring */
826771fe6b9SJerome Glisse 	rdev->cp.ready = false;
827771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
828771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
829771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
830771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
831771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
832771fe6b9SJerome Glisse 	}
833771fe6b9SJerome Glisse }
834771fe6b9SJerome Glisse 
8353ce0a23dSJerome Glisse void r100_cp_commit(struct radeon_device *rdev)
8363ce0a23dSJerome Glisse {
8373ce0a23dSJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, rdev->cp.wptr);
8383ce0a23dSJerome Glisse 	(void)RREG32(RADEON_CP_RB_WPTR);
8393ce0a23dSJerome Glisse }
8403ce0a23dSJerome Glisse 
841771fe6b9SJerome Glisse 
842771fe6b9SJerome Glisse /*
843771fe6b9SJerome Glisse  * CS functions
844771fe6b9SJerome Glisse  */
845771fe6b9SJerome Glisse int r100_cs_parse_packet0(struct radeon_cs_parser *p,
846771fe6b9SJerome Glisse 			  struct radeon_cs_packet *pkt,
847068a117cSJerome Glisse 			  const unsigned *auth, unsigned n,
848771fe6b9SJerome Glisse 			  radeon_packet0_check_t check)
849771fe6b9SJerome Glisse {
850771fe6b9SJerome Glisse 	unsigned reg;
851771fe6b9SJerome Glisse 	unsigned i, j, m;
852771fe6b9SJerome Glisse 	unsigned idx;
853771fe6b9SJerome Glisse 	int r;
854771fe6b9SJerome Glisse 
855771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
856771fe6b9SJerome Glisse 	reg = pkt->reg;
857068a117cSJerome Glisse 	/* Check that register fall into register range
858068a117cSJerome Glisse 	 * determined by the number of entry (n) in the
859068a117cSJerome Glisse 	 * safe register bitmap.
860068a117cSJerome Glisse 	 */
861771fe6b9SJerome Glisse 	if (pkt->one_reg_wr) {
862771fe6b9SJerome Glisse 		if ((reg >> 7) > n) {
863771fe6b9SJerome Glisse 			return -EINVAL;
864771fe6b9SJerome Glisse 		}
865771fe6b9SJerome Glisse 	} else {
866771fe6b9SJerome Glisse 		if (((reg + (pkt->count << 2)) >> 7) > n) {
867771fe6b9SJerome Glisse 			return -EINVAL;
868771fe6b9SJerome Glisse 		}
869771fe6b9SJerome Glisse 	}
870771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++) {
871771fe6b9SJerome Glisse 		j = (reg >> 7);
872771fe6b9SJerome Glisse 		m = 1 << ((reg >> 2) & 31);
873771fe6b9SJerome Glisse 		if (auth[j] & m) {
874771fe6b9SJerome Glisse 			r = check(p, pkt, idx, reg);
875771fe6b9SJerome Glisse 			if (r) {
876771fe6b9SJerome Glisse 				return r;
877771fe6b9SJerome Glisse 			}
878771fe6b9SJerome Glisse 		}
879771fe6b9SJerome Glisse 		if (pkt->one_reg_wr) {
880771fe6b9SJerome Glisse 			if (!(auth[j] & m)) {
881771fe6b9SJerome Glisse 				break;
882771fe6b9SJerome Glisse 			}
883771fe6b9SJerome Glisse 		} else {
884771fe6b9SJerome Glisse 			reg += 4;
885771fe6b9SJerome Glisse 		}
886771fe6b9SJerome Glisse 	}
887771fe6b9SJerome Glisse 	return 0;
888771fe6b9SJerome Glisse }
889771fe6b9SJerome Glisse 
890771fe6b9SJerome Glisse void r100_cs_dump_packet(struct radeon_cs_parser *p,
891771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt)
892771fe6b9SJerome Glisse {
893771fe6b9SJerome Glisse 	volatile uint32_t *ib;
894771fe6b9SJerome Glisse 	unsigned i;
895771fe6b9SJerome Glisse 	unsigned idx;
896771fe6b9SJerome Glisse 
897771fe6b9SJerome Glisse 	ib = p->ib->ptr;
898771fe6b9SJerome Glisse 	idx = pkt->idx;
899771fe6b9SJerome Glisse 	for (i = 0; i <= (pkt->count + 1); i++, idx++) {
900771fe6b9SJerome Glisse 		DRM_INFO("ib[%d]=0x%08X\n", idx, ib[idx]);
901771fe6b9SJerome Glisse 	}
902771fe6b9SJerome Glisse }
903771fe6b9SJerome Glisse 
904771fe6b9SJerome Glisse /**
905771fe6b9SJerome Glisse  * r100_cs_packet_parse() - parse cp packet and point ib index to next packet
906771fe6b9SJerome Glisse  * @parser:	parser structure holding parsing context.
907771fe6b9SJerome Glisse  * @pkt:	where to store packet informations
908771fe6b9SJerome Glisse  *
909771fe6b9SJerome Glisse  * Assume that chunk_ib_index is properly set. Will return -EINVAL
910771fe6b9SJerome Glisse  * if packet is bigger than remaining ib size. or if packets is unknown.
911771fe6b9SJerome Glisse  **/
912771fe6b9SJerome Glisse int r100_cs_packet_parse(struct radeon_cs_parser *p,
913771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt,
914771fe6b9SJerome Glisse 			 unsigned idx)
915771fe6b9SJerome Glisse {
916771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk = &p->chunks[p->chunk_ib_idx];
917fa99239cSRoel Kluin 	uint32_t header;
918771fe6b9SJerome Glisse 
919771fe6b9SJerome Glisse 	if (idx >= ib_chunk->length_dw) {
920771fe6b9SJerome Glisse 		DRM_ERROR("Can not parse packet at %d after CS end %d !\n",
921771fe6b9SJerome Glisse 			  idx, ib_chunk->length_dw);
922771fe6b9SJerome Glisse 		return -EINVAL;
923771fe6b9SJerome Glisse 	}
924513bcb46SDave Airlie 	header = radeon_get_ib_value(p, idx);
925771fe6b9SJerome Glisse 	pkt->idx = idx;
926771fe6b9SJerome Glisse 	pkt->type = CP_PACKET_GET_TYPE(header);
927771fe6b9SJerome Glisse 	pkt->count = CP_PACKET_GET_COUNT(header);
928771fe6b9SJerome Glisse 	switch (pkt->type) {
929771fe6b9SJerome Glisse 	case PACKET_TYPE0:
930771fe6b9SJerome Glisse 		pkt->reg = CP_PACKET0_GET_REG(header);
931771fe6b9SJerome Glisse 		pkt->one_reg_wr = CP_PACKET0_GET_ONE_REG_WR(header);
932771fe6b9SJerome Glisse 		break;
933771fe6b9SJerome Glisse 	case PACKET_TYPE3:
934771fe6b9SJerome Glisse 		pkt->opcode = CP_PACKET3_GET_OPCODE(header);
935771fe6b9SJerome Glisse 		break;
936771fe6b9SJerome Glisse 	case PACKET_TYPE2:
937771fe6b9SJerome Glisse 		pkt->count = -1;
938771fe6b9SJerome Glisse 		break;
939771fe6b9SJerome Glisse 	default:
940771fe6b9SJerome Glisse 		DRM_ERROR("Unknown packet type %d at %d !\n", pkt->type, idx);
941771fe6b9SJerome Glisse 		return -EINVAL;
942771fe6b9SJerome Glisse 	}
943771fe6b9SJerome Glisse 	if ((pkt->count + 1 + pkt->idx) >= ib_chunk->length_dw) {
944771fe6b9SJerome Glisse 		DRM_ERROR("Packet (%d:%d:%d) end after CS buffer (%d) !\n",
945771fe6b9SJerome Glisse 			  pkt->idx, pkt->type, pkt->count, ib_chunk->length_dw);
946771fe6b9SJerome Glisse 		return -EINVAL;
947771fe6b9SJerome Glisse 	}
948771fe6b9SJerome Glisse 	return 0;
949771fe6b9SJerome Glisse }
950771fe6b9SJerome Glisse 
951771fe6b9SJerome Glisse /**
952531369e6SDave Airlie  * r100_cs_packet_next_vline() - parse userspace VLINE packet
953531369e6SDave Airlie  * @parser:		parser structure holding parsing context.
954531369e6SDave Airlie  *
955531369e6SDave Airlie  * Userspace sends a special sequence for VLINE waits.
956531369e6SDave Airlie  * PACKET0 - VLINE_START_END + value
957531369e6SDave Airlie  * PACKET0 - WAIT_UNTIL +_value
958531369e6SDave Airlie  * RELOC (P3) - crtc_id in reloc.
959531369e6SDave Airlie  *
960531369e6SDave Airlie  * This function parses this and relocates the VLINE START END
961531369e6SDave Airlie  * and WAIT UNTIL packets to the correct crtc.
962531369e6SDave Airlie  * It also detects a switched off crtc and nulls out the
963531369e6SDave Airlie  * wait in that case.
964531369e6SDave Airlie  */
965531369e6SDave Airlie int r100_cs_packet_parse_vline(struct radeon_cs_parser *p)
966531369e6SDave Airlie {
967531369e6SDave Airlie 	struct drm_mode_object *obj;
968531369e6SDave Airlie 	struct drm_crtc *crtc;
969531369e6SDave Airlie 	struct radeon_crtc *radeon_crtc;
970531369e6SDave Airlie 	struct radeon_cs_packet p3reloc, waitreloc;
971531369e6SDave Airlie 	int crtc_id;
972531369e6SDave Airlie 	int r;
973531369e6SDave Airlie 	uint32_t header, h_idx, reg;
974513bcb46SDave Airlie 	volatile uint32_t *ib;
975531369e6SDave Airlie 
976513bcb46SDave Airlie 	ib = p->ib->ptr;
977531369e6SDave Airlie 
978531369e6SDave Airlie 	/* parse the wait until */
979531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &waitreloc, p->idx);
980531369e6SDave Airlie 	if (r)
981531369e6SDave Airlie 		return r;
982531369e6SDave Airlie 
983531369e6SDave Airlie 	/* check its a wait until and only 1 count */
984531369e6SDave Airlie 	if (waitreloc.reg != RADEON_WAIT_UNTIL ||
985531369e6SDave Airlie 	    waitreloc.count != 0) {
986531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until segment\n");
987531369e6SDave Airlie 		r = -EINVAL;
988531369e6SDave Airlie 		return r;
989531369e6SDave Airlie 	}
990531369e6SDave Airlie 
991513bcb46SDave Airlie 	if (radeon_get_ib_value(p, waitreloc.idx + 1) != RADEON_WAIT_CRTC_VLINE) {
992531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until\n");
993531369e6SDave Airlie 		r = -EINVAL;
994531369e6SDave Airlie 		return r;
995531369e6SDave Airlie 	}
996531369e6SDave Airlie 
997531369e6SDave Airlie 	/* jump over the NOP */
99890ebd065SAlex Deucher 	r = r100_cs_packet_parse(p, &p3reloc, p->idx + waitreloc.count + 2);
999531369e6SDave Airlie 	if (r)
1000531369e6SDave Airlie 		return r;
1001531369e6SDave Airlie 
1002531369e6SDave Airlie 	h_idx = p->idx - 2;
100390ebd065SAlex Deucher 	p->idx += waitreloc.count + 2;
100490ebd065SAlex Deucher 	p->idx += p3reloc.count + 2;
1005531369e6SDave Airlie 
1006513bcb46SDave Airlie 	header = radeon_get_ib_value(p, h_idx);
1007513bcb46SDave Airlie 	crtc_id = radeon_get_ib_value(p, h_idx + 5);
1008d4ac6a05SDave Airlie 	reg = CP_PACKET0_GET_REG(header);
1009531369e6SDave Airlie 	mutex_lock(&p->rdev->ddev->mode_config.mutex);
1010531369e6SDave Airlie 	obj = drm_mode_object_find(p->rdev->ddev, crtc_id, DRM_MODE_OBJECT_CRTC);
1011531369e6SDave Airlie 	if (!obj) {
1012531369e6SDave Airlie 		DRM_ERROR("cannot find crtc %d\n", crtc_id);
1013531369e6SDave Airlie 		r = -EINVAL;
1014531369e6SDave Airlie 		goto out;
1015531369e6SDave Airlie 	}
1016531369e6SDave Airlie 	crtc = obj_to_crtc(obj);
1017531369e6SDave Airlie 	radeon_crtc = to_radeon_crtc(crtc);
1018531369e6SDave Airlie 	crtc_id = radeon_crtc->crtc_id;
1019531369e6SDave Airlie 
1020531369e6SDave Airlie 	if (!crtc->enabled) {
1021531369e6SDave Airlie 		/* if the CRTC isn't enabled - we need to nop out the wait until */
1022513bcb46SDave Airlie 		ib[h_idx + 2] = PACKET2(0);
1023513bcb46SDave Airlie 		ib[h_idx + 3] = PACKET2(0);
1024531369e6SDave Airlie 	} else if (crtc_id == 1) {
1025531369e6SDave Airlie 		switch (reg) {
1026531369e6SDave Airlie 		case AVIVO_D1MODE_VLINE_START_END:
102790ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
1028531369e6SDave Airlie 			header |= AVIVO_D2MODE_VLINE_START_END >> 2;
1029531369e6SDave Airlie 			break;
1030531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
103190ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
1032531369e6SDave Airlie 			header |= RADEON_CRTC2_GUI_TRIG_VLINE >> 2;
1033531369e6SDave Airlie 			break;
1034531369e6SDave Airlie 		default:
1035531369e6SDave Airlie 			DRM_ERROR("unknown crtc reloc\n");
1036531369e6SDave Airlie 			r = -EINVAL;
1037531369e6SDave Airlie 			goto out;
1038531369e6SDave Airlie 		}
1039513bcb46SDave Airlie 		ib[h_idx] = header;
1040513bcb46SDave Airlie 		ib[h_idx + 3] |= RADEON_ENG_DISPLAY_SELECT_CRTC1;
1041531369e6SDave Airlie 	}
1042531369e6SDave Airlie out:
1043531369e6SDave Airlie 	mutex_unlock(&p->rdev->ddev->mode_config.mutex);
1044531369e6SDave Airlie 	return r;
1045531369e6SDave Airlie }
1046531369e6SDave Airlie 
1047531369e6SDave Airlie /**
1048771fe6b9SJerome Glisse  * r100_cs_packet_next_reloc() - parse next packet which should be reloc packet3
1049771fe6b9SJerome Glisse  * @parser:		parser structure holding parsing context.
1050771fe6b9SJerome Glisse  * @data:		pointer to relocation data
1051771fe6b9SJerome Glisse  * @offset_start:	starting offset
1052771fe6b9SJerome Glisse  * @offset_mask:	offset mask (to align start offset on)
1053771fe6b9SJerome Glisse  * @reloc:		reloc informations
1054771fe6b9SJerome Glisse  *
1055771fe6b9SJerome Glisse  * Check next packet is relocation packet3, do bo validation and compute
1056771fe6b9SJerome Glisse  * GPU offset using the provided start.
1057771fe6b9SJerome Glisse  **/
1058771fe6b9SJerome Glisse int r100_cs_packet_next_reloc(struct radeon_cs_parser *p,
1059771fe6b9SJerome Glisse 			      struct radeon_cs_reloc **cs_reloc)
1060771fe6b9SJerome Glisse {
1061771fe6b9SJerome Glisse 	struct radeon_cs_chunk *relocs_chunk;
1062771fe6b9SJerome Glisse 	struct radeon_cs_packet p3reloc;
1063771fe6b9SJerome Glisse 	unsigned idx;
1064771fe6b9SJerome Glisse 	int r;
1065771fe6b9SJerome Glisse 
1066771fe6b9SJerome Glisse 	if (p->chunk_relocs_idx == -1) {
1067771fe6b9SJerome Glisse 		DRM_ERROR("No relocation chunk !\n");
1068771fe6b9SJerome Glisse 		return -EINVAL;
1069771fe6b9SJerome Glisse 	}
1070771fe6b9SJerome Glisse 	*cs_reloc = NULL;
1071771fe6b9SJerome Glisse 	relocs_chunk = &p->chunks[p->chunk_relocs_idx];
1072771fe6b9SJerome Glisse 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
1073771fe6b9SJerome Glisse 	if (r) {
1074771fe6b9SJerome Glisse 		return r;
1075771fe6b9SJerome Glisse 	}
1076771fe6b9SJerome Glisse 	p->idx += p3reloc.count + 2;
1077771fe6b9SJerome Glisse 	if (p3reloc.type != PACKET_TYPE3 || p3reloc.opcode != PACKET3_NOP) {
1078771fe6b9SJerome Glisse 		DRM_ERROR("No packet3 for relocation for packet at %d.\n",
1079771fe6b9SJerome Glisse 			  p3reloc.idx);
1080771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
1081771fe6b9SJerome Glisse 		return -EINVAL;
1082771fe6b9SJerome Glisse 	}
1083513bcb46SDave Airlie 	idx = radeon_get_ib_value(p, p3reloc.idx + 1);
1084771fe6b9SJerome Glisse 	if (idx >= relocs_chunk->length_dw) {
1085771fe6b9SJerome Glisse 		DRM_ERROR("Relocs at %d after relocations chunk end %d !\n",
1086771fe6b9SJerome Glisse 			  idx, relocs_chunk->length_dw);
1087771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
1088771fe6b9SJerome Glisse 		return -EINVAL;
1089771fe6b9SJerome Glisse 	}
1090771fe6b9SJerome Glisse 	/* FIXME: we assume reloc size is 4 dwords */
1091771fe6b9SJerome Glisse 	*cs_reloc = p->relocs_ptr[(idx / 4)];
1092771fe6b9SJerome Glisse 	return 0;
1093771fe6b9SJerome Glisse }
1094771fe6b9SJerome Glisse 
1095551ebd83SDave Airlie static int r100_get_vtx_size(uint32_t vtx_fmt)
1096551ebd83SDave Airlie {
1097551ebd83SDave Airlie 	int vtx_size;
1098551ebd83SDave Airlie 	vtx_size = 2;
1099551ebd83SDave Airlie 	/* ordered according to bits in spec */
1100551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W0)
1101551ebd83SDave Airlie 		vtx_size++;
1102551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPCOLOR)
1103551ebd83SDave Airlie 		vtx_size += 3;
1104551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPALPHA)
1105551ebd83SDave Airlie 		vtx_size++;
1106551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKCOLOR)
1107551ebd83SDave Airlie 		vtx_size++;
1108551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPSPEC)
1109551ebd83SDave Airlie 		vtx_size += 3;
1110551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPFOG)
1111551ebd83SDave Airlie 		vtx_size++;
1112551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKSPEC)
1113551ebd83SDave Airlie 		vtx_size++;
1114551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST0)
1115551ebd83SDave Airlie 		vtx_size += 2;
1116551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST1)
1117551ebd83SDave Airlie 		vtx_size += 2;
1118551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q1)
1119551ebd83SDave Airlie 		vtx_size++;
1120551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST2)
1121551ebd83SDave Airlie 		vtx_size += 2;
1122551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q2)
1123551ebd83SDave Airlie 		vtx_size++;
1124551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST3)
1125551ebd83SDave Airlie 		vtx_size += 2;
1126551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q3)
1127551ebd83SDave Airlie 		vtx_size++;
1128551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q0)
1129551ebd83SDave Airlie 		vtx_size++;
1130551ebd83SDave Airlie 	/* blend weight */
1131551ebd83SDave Airlie 	if (vtx_fmt & (0x7 << 15))
1132551ebd83SDave Airlie 		vtx_size += (vtx_fmt >> 15) & 0x7;
1133551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N0)
1134551ebd83SDave Airlie 		vtx_size += 3;
1135551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_XY1)
1136551ebd83SDave Airlie 		vtx_size += 2;
1137551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z1)
1138551ebd83SDave Airlie 		vtx_size++;
1139551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W1)
1140551ebd83SDave Airlie 		vtx_size++;
1141551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N1)
1142551ebd83SDave Airlie 		vtx_size++;
1143551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z)
1144551ebd83SDave Airlie 		vtx_size++;
1145551ebd83SDave Airlie 	return vtx_size;
1146551ebd83SDave Airlie }
1147551ebd83SDave Airlie 
1148771fe6b9SJerome Glisse static int r100_packet0_check(struct radeon_cs_parser *p,
1149551ebd83SDave Airlie 			      struct radeon_cs_packet *pkt,
1150551ebd83SDave Airlie 			      unsigned idx, unsigned reg)
1151771fe6b9SJerome Glisse {
1152771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1153551ebd83SDave Airlie 	struct r100_cs_track *track;
1154771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1155771fe6b9SJerome Glisse 	uint32_t tmp;
1156771fe6b9SJerome Glisse 	int r;
1157551ebd83SDave Airlie 	int i, face;
1158e024e110SDave Airlie 	u32 tile_flags = 0;
1159513bcb46SDave Airlie 	u32 idx_value;
1160771fe6b9SJerome Glisse 
1161771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1162551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1163551ebd83SDave Airlie 
1164513bcb46SDave Airlie 	idx_value = radeon_get_ib_value(p, idx);
1165513bcb46SDave Airlie 
1166771fe6b9SJerome Glisse 	switch (reg) {
1167531369e6SDave Airlie 	case RADEON_CRTC_GUI_TRIG_VLINE:
1168531369e6SDave Airlie 		r = r100_cs_packet_parse_vline(p);
1169531369e6SDave Airlie 		if (r) {
1170531369e6SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1171531369e6SDave Airlie 				  idx, reg);
1172531369e6SDave Airlie 			r100_cs_dump_packet(p, pkt);
1173531369e6SDave Airlie 			return r;
1174531369e6SDave Airlie 		}
1175531369e6SDave Airlie 		break;
1176771fe6b9SJerome Glisse 		/* FIXME: only allow PACKET3 blit? easier to check for out of
1177771fe6b9SJerome Glisse 		 * range access */
1178771fe6b9SJerome Glisse 	case RADEON_DST_PITCH_OFFSET:
1179771fe6b9SJerome Glisse 	case RADEON_SRC_PITCH_OFFSET:
1180551ebd83SDave Airlie 		r = r100_reloc_pitch_offset(p, pkt, idx, reg);
1181551ebd83SDave Airlie 		if (r)
1182551ebd83SDave Airlie 			return r;
1183551ebd83SDave Airlie 		break;
1184551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHOFFSET:
1185771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1186771fe6b9SJerome Glisse 		if (r) {
1187771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1188771fe6b9SJerome Glisse 				  idx, reg);
1189771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1190771fe6b9SJerome Glisse 			return r;
1191771fe6b9SJerome Glisse 		}
1192551ebd83SDave Airlie 		track->zb.robj = reloc->robj;
1193513bcb46SDave Airlie 		track->zb.offset = idx_value;
1194513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1195771fe6b9SJerome Glisse 		break;
1196771fe6b9SJerome Glisse 	case RADEON_RB3D_COLOROFFSET:
1197551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1198551ebd83SDave Airlie 		if (r) {
1199551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1200551ebd83SDave Airlie 				  idx, reg);
1201551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1202551ebd83SDave Airlie 			return r;
1203551ebd83SDave Airlie 		}
1204551ebd83SDave Airlie 		track->cb[0].robj = reloc->robj;
1205513bcb46SDave Airlie 		track->cb[0].offset = idx_value;
1206513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1207551ebd83SDave Airlie 		break;
1208771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_0:
1209771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_1:
1210771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_2:
1211551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXOFFSET_0) / 24;
1212771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1213771fe6b9SJerome Glisse 		if (r) {
1214771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1215771fe6b9SJerome Glisse 				  idx, reg);
1216771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1217771fe6b9SJerome Glisse 			return r;
1218771fe6b9SJerome Glisse 		}
1219513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1220551ebd83SDave Airlie 		track->textures[i].robj = reloc->robj;
1221771fe6b9SJerome Glisse 		break;
1222551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_0:
1223551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_1:
1224551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_2:
1225551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_3:
1226551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_4:
1227551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T0_0) / 4;
1228551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1229551ebd83SDave Airlie 		if (r) {
1230551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1231551ebd83SDave Airlie 				  idx, reg);
1232551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1233551ebd83SDave Airlie 			return r;
1234551ebd83SDave Airlie 		}
1235513bcb46SDave Airlie 		track->textures[0].cube_info[i].offset = idx_value;
1236513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1237551ebd83SDave Airlie 		track->textures[0].cube_info[i].robj = reloc->robj;
1238551ebd83SDave Airlie 		break;
1239551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_0:
1240551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_1:
1241551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_2:
1242551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_3:
1243551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_4:
1244551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T1_0) / 4;
1245551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1246551ebd83SDave Airlie 		if (r) {
1247551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1248551ebd83SDave Airlie 				  idx, reg);
1249551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1250551ebd83SDave Airlie 			return r;
1251551ebd83SDave Airlie 		}
1252513bcb46SDave Airlie 		track->textures[1].cube_info[i].offset = idx_value;
1253513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1254551ebd83SDave Airlie 		track->textures[1].cube_info[i].robj = reloc->robj;
1255551ebd83SDave Airlie 		break;
1256551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_0:
1257551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_1:
1258551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_2:
1259551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_3:
1260551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_4:
1261551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T2_0) / 4;
1262551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1263551ebd83SDave Airlie 		if (r) {
1264551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1265551ebd83SDave Airlie 				  idx, reg);
1266551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1267551ebd83SDave Airlie 			return r;
1268551ebd83SDave Airlie 		}
1269513bcb46SDave Airlie 		track->textures[2].cube_info[i].offset = idx_value;
1270513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1271551ebd83SDave Airlie 		track->textures[2].cube_info[i].robj = reloc->robj;
1272551ebd83SDave Airlie 		break;
1273551ebd83SDave Airlie 	case RADEON_RE_WIDTH_HEIGHT:
1274513bcb46SDave Airlie 		track->maxy = ((idx_value >> 16) & 0x7FF);
1275551ebd83SDave Airlie 		break;
1276e024e110SDave Airlie 	case RADEON_RB3D_COLORPITCH:
1277e024e110SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1278e024e110SDave Airlie 		if (r) {
1279e024e110SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1280e024e110SDave Airlie 				  idx, reg);
1281e024e110SDave Airlie 			r100_cs_dump_packet(p, pkt);
1282e024e110SDave Airlie 			return r;
1283e024e110SDave Airlie 		}
1284e024e110SDave Airlie 
1285e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1286e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_TILE_ENABLE;
1287e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO)
1288e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_MICROTILE_ENABLE;
1289e024e110SDave Airlie 
1290513bcb46SDave Airlie 		tmp = idx_value & ~(0x7 << 16);
1291e024e110SDave Airlie 		tmp |= tile_flags;
1292e024e110SDave Airlie 		ib[idx] = tmp;
1293551ebd83SDave Airlie 
1294513bcb46SDave Airlie 		track->cb[0].pitch = idx_value & RADEON_COLORPITCH_MASK;
1295551ebd83SDave Airlie 		break;
1296551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHPITCH:
1297513bcb46SDave Airlie 		track->zb.pitch = idx_value & RADEON_DEPTHPITCH_MASK;
1298551ebd83SDave Airlie 		break;
1299551ebd83SDave Airlie 	case RADEON_RB3D_CNTL:
1300513bcb46SDave Airlie 		switch ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f) {
1301551ebd83SDave Airlie 		case 7:
1302551ebd83SDave Airlie 		case 8:
1303551ebd83SDave Airlie 		case 9:
1304551ebd83SDave Airlie 		case 11:
1305551ebd83SDave Airlie 		case 12:
1306551ebd83SDave Airlie 			track->cb[0].cpp = 1;
1307551ebd83SDave Airlie 			break;
1308551ebd83SDave Airlie 		case 3:
1309551ebd83SDave Airlie 		case 4:
1310551ebd83SDave Airlie 		case 15:
1311551ebd83SDave Airlie 			track->cb[0].cpp = 2;
1312551ebd83SDave Airlie 			break;
1313551ebd83SDave Airlie 		case 6:
1314551ebd83SDave Airlie 			track->cb[0].cpp = 4;
1315551ebd83SDave Airlie 			break;
1316551ebd83SDave Airlie 		default:
1317551ebd83SDave Airlie 			DRM_ERROR("Invalid color buffer format (%d) !\n",
1318513bcb46SDave Airlie 				  ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f));
1319551ebd83SDave Airlie 			return -EINVAL;
1320551ebd83SDave Airlie 		}
1321513bcb46SDave Airlie 		track->z_enabled = !!(idx_value & RADEON_Z_ENABLE);
1322551ebd83SDave Airlie 		break;
1323551ebd83SDave Airlie 	case RADEON_RB3D_ZSTENCILCNTL:
1324513bcb46SDave Airlie 		switch (idx_value & 0xf) {
1325551ebd83SDave Airlie 		case 0:
1326551ebd83SDave Airlie 			track->zb.cpp = 2;
1327551ebd83SDave Airlie 			break;
1328551ebd83SDave Airlie 		case 2:
1329551ebd83SDave Airlie 		case 3:
1330551ebd83SDave Airlie 		case 4:
1331551ebd83SDave Airlie 		case 5:
1332551ebd83SDave Airlie 		case 9:
1333551ebd83SDave Airlie 		case 11:
1334551ebd83SDave Airlie 			track->zb.cpp = 4;
1335551ebd83SDave Airlie 			break;
1336551ebd83SDave Airlie 		default:
1337551ebd83SDave Airlie 			break;
1338551ebd83SDave Airlie 		}
1339e024e110SDave Airlie 		break;
134017782d99SDave Airlie 	case RADEON_RB3D_ZPASS_ADDR:
134117782d99SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
134217782d99SDave Airlie 		if (r) {
134317782d99SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
134417782d99SDave Airlie 				  idx, reg);
134517782d99SDave Airlie 			r100_cs_dump_packet(p, pkt);
134617782d99SDave Airlie 			return r;
134717782d99SDave Airlie 		}
1348513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
134917782d99SDave Airlie 		break;
1350551ebd83SDave Airlie 	case RADEON_PP_CNTL:
1351551ebd83SDave Airlie 		{
1352513bcb46SDave Airlie 			uint32_t temp = idx_value >> 4;
1353551ebd83SDave Airlie 			for (i = 0; i < track->num_texture; i++)
1354551ebd83SDave Airlie 				track->textures[i].enabled = !!(temp & (1 << i));
1355551ebd83SDave Airlie 		}
1356551ebd83SDave Airlie 		break;
1357551ebd83SDave Airlie 	case RADEON_SE_VF_CNTL:
1358513bcb46SDave Airlie 		track->vap_vf_cntl = idx_value;
1359551ebd83SDave Airlie 		break;
1360551ebd83SDave Airlie 	case RADEON_SE_VTX_FMT:
1361513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(idx_value);
1362551ebd83SDave Airlie 		break;
1363551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_0:
1364551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_1:
1365551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_2:
1366551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_SIZE_0) / 8;
1367513bcb46SDave Airlie 		track->textures[i].width = (idx_value & RADEON_TEX_USIZE_MASK) + 1;
1368513bcb46SDave Airlie 		track->textures[i].height = ((idx_value & RADEON_TEX_VSIZE_MASK) >> RADEON_TEX_VSIZE_SHIFT) + 1;
1369551ebd83SDave Airlie 		break;
1370551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_0:
1371551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_1:
1372551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_2:
1373551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_PITCH_0) / 8;
1374513bcb46SDave Airlie 		track->textures[i].pitch = idx_value + 32;
1375551ebd83SDave Airlie 		break;
1376551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_0:
1377551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_1:
1378551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_2:
1379551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFILTER_0) / 24;
1380513bcb46SDave Airlie 		track->textures[i].num_levels = ((idx_value & RADEON_MAX_MIP_LEVEL_MASK)
1381551ebd83SDave Airlie 						 >> RADEON_MAX_MIP_LEVEL_SHIFT);
1382513bcb46SDave Airlie 		tmp = (idx_value >> 23) & 0x7;
1383551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1384551ebd83SDave Airlie 			track->textures[i].roundup_w = false;
1385513bcb46SDave Airlie 		tmp = (idx_value >> 27) & 0x7;
1386551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1387551ebd83SDave Airlie 			track->textures[i].roundup_h = false;
1388551ebd83SDave Airlie 		break;
1389551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_0:
1390551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_1:
1391551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_2:
1392551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFORMAT_0) / 24;
1393513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_NON_POWER2) {
1394551ebd83SDave Airlie 			track->textures[i].use_pitch = 1;
1395551ebd83SDave Airlie 		} else {
1396551ebd83SDave Airlie 			track->textures[i].use_pitch = 0;
1397513bcb46SDave Airlie 			track->textures[i].width = 1 << ((idx_value >> RADEON_TXFORMAT_WIDTH_SHIFT) & RADEON_TXFORMAT_WIDTH_MASK);
1398513bcb46SDave Airlie 			track->textures[i].height = 1 << ((idx_value >> RADEON_TXFORMAT_HEIGHT_SHIFT) & RADEON_TXFORMAT_HEIGHT_MASK);
1399551ebd83SDave Airlie 		}
1400513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_CUBIC_MAP_ENABLE)
1401551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 2;
1402513bcb46SDave Airlie 		switch ((idx_value & RADEON_TXFORMAT_FORMAT_MASK)) {
1403551ebd83SDave Airlie 		case RADEON_TXFORMAT_I8:
1404551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB332:
1405551ebd83SDave Airlie 		case RADEON_TXFORMAT_Y8:
1406551ebd83SDave Airlie 			track->textures[i].cpp = 1;
1407551ebd83SDave Airlie 			break;
1408551ebd83SDave Airlie 		case RADEON_TXFORMAT_AI88:
1409551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB1555:
1410551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB565:
1411551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB4444:
1412551ebd83SDave Airlie 		case RADEON_TXFORMAT_VYUY422:
1413551ebd83SDave Airlie 		case RADEON_TXFORMAT_YVYU422:
1414551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW16:
1415551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDV655:
1416551ebd83SDave Airlie 		case RADEON_TXFORMAT_DUDV88:
1417551ebd83SDave Airlie 			track->textures[i].cpp = 2;
1418551ebd83SDave Airlie 			break;
1419551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB8888:
1420551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGBA8888:
1421551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW32:
1422551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDUV8888:
1423551ebd83SDave Airlie 			track->textures[i].cpp = 4;
1424551ebd83SDave Airlie 			break;
1425d785d78bSDave Airlie 		case RADEON_TXFORMAT_DXT1:
1426d785d78bSDave Airlie 			track->textures[i].cpp = 1;
1427d785d78bSDave Airlie 			track->textures[i].compress_format = R100_TRACK_COMP_DXT1;
1428d785d78bSDave Airlie 			break;
1429d785d78bSDave Airlie 		case RADEON_TXFORMAT_DXT23:
1430d785d78bSDave Airlie 		case RADEON_TXFORMAT_DXT45:
1431d785d78bSDave Airlie 			track->textures[i].cpp = 1;
1432d785d78bSDave Airlie 			track->textures[i].compress_format = R100_TRACK_COMP_DXT35;
1433d785d78bSDave Airlie 			break;
1434551ebd83SDave Airlie 		}
1435513bcb46SDave Airlie 		track->textures[i].cube_info[4].width = 1 << ((idx_value >> 16) & 0xf);
1436513bcb46SDave Airlie 		track->textures[i].cube_info[4].height = 1 << ((idx_value >> 20) & 0xf);
1437551ebd83SDave Airlie 		break;
1438551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_0:
1439551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_1:
1440551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_2:
1441513bcb46SDave Airlie 		tmp = idx_value;
1442551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_FACES_0) / 4;
1443551ebd83SDave Airlie 		for (face = 0; face < 4; face++) {
1444551ebd83SDave Airlie 			track->textures[i].cube_info[face].width = 1 << ((tmp >> (face * 8)) & 0xf);
1445551ebd83SDave Airlie 			track->textures[i].cube_info[face].height = 1 << ((tmp >> ((face * 8) + 4)) & 0xf);
1446551ebd83SDave Airlie 		}
1447551ebd83SDave Airlie 		break;
1448771fe6b9SJerome Glisse 	default:
1449551ebd83SDave Airlie 		printk(KERN_ERR "Forbidden register 0x%04X in cs at %d\n",
1450551ebd83SDave Airlie 		       reg, idx);
1451551ebd83SDave Airlie 		return -EINVAL;
1452771fe6b9SJerome Glisse 	}
1453771fe6b9SJerome Glisse 	return 0;
1454771fe6b9SJerome Glisse }
1455771fe6b9SJerome Glisse 
1456068a117cSJerome Glisse int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
1457068a117cSJerome Glisse 					 struct radeon_cs_packet *pkt,
14584c788679SJerome Glisse 					 struct radeon_bo *robj)
1459068a117cSJerome Glisse {
1460068a117cSJerome Glisse 	unsigned idx;
1461513bcb46SDave Airlie 	u32 value;
1462068a117cSJerome Glisse 	idx = pkt->idx + 1;
1463513bcb46SDave Airlie 	value = radeon_get_ib_value(p, idx + 2);
14644c788679SJerome Glisse 	if ((value + 1) > radeon_bo_size(robj)) {
1465068a117cSJerome Glisse 		DRM_ERROR("[drm] Buffer too small for PACKET3 INDX_BUFFER "
1466068a117cSJerome Glisse 			  "(need %u have %lu) !\n",
1467513bcb46SDave Airlie 			  value + 1,
14684c788679SJerome Glisse 			  radeon_bo_size(robj));
1469068a117cSJerome Glisse 		return -EINVAL;
1470068a117cSJerome Glisse 	}
1471068a117cSJerome Glisse 	return 0;
1472068a117cSJerome Glisse }
1473068a117cSJerome Glisse 
1474771fe6b9SJerome Glisse static int r100_packet3_check(struct radeon_cs_parser *p,
1475771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
1476771fe6b9SJerome Glisse {
1477771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1478551ebd83SDave Airlie 	struct r100_cs_track *track;
1479771fe6b9SJerome Glisse 	unsigned idx;
1480771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1481771fe6b9SJerome Glisse 	int r;
1482771fe6b9SJerome Glisse 
1483771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1484771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
1485551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1486771fe6b9SJerome Glisse 	switch (pkt->opcode) {
1487771fe6b9SJerome Glisse 	case PACKET3_3D_LOAD_VBPNTR:
1488513bcb46SDave Airlie 		r = r100_packet3_load_vbpntr(p, pkt, idx);
1489513bcb46SDave Airlie 		if (r)
1490771fe6b9SJerome Glisse 			return r;
1491771fe6b9SJerome Glisse 		break;
1492771fe6b9SJerome Glisse 	case PACKET3_INDX_BUFFER:
1493771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1494771fe6b9SJerome Glisse 		if (r) {
1495771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1496771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1497771fe6b9SJerome Glisse 			return r;
1498771fe6b9SJerome Glisse 		}
1499513bcb46SDave Airlie 		ib[idx+1] = radeon_get_ib_value(p, idx+1) + ((u32)reloc->lobj.gpu_offset);
1500068a117cSJerome Glisse 		r = r100_cs_track_check_pkt3_indx_buffer(p, pkt, reloc->robj);
1501068a117cSJerome Glisse 		if (r) {
1502068a117cSJerome Glisse 			return r;
1503068a117cSJerome Glisse 		}
1504771fe6b9SJerome Glisse 		break;
1505771fe6b9SJerome Glisse 	case 0x23:
1506771fe6b9SJerome Glisse 		/* 3D_RNDR_GEN_INDX_PRIM on r100/r200 */
1507771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1508771fe6b9SJerome Glisse 		if (r) {
1509771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1510771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1511771fe6b9SJerome Glisse 			return r;
1512771fe6b9SJerome Glisse 		}
1513513bcb46SDave Airlie 		ib[idx] = radeon_get_ib_value(p, idx) + ((u32)reloc->lobj.gpu_offset);
1514551ebd83SDave Airlie 		track->num_arrays = 1;
1515513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 2));
1516551ebd83SDave Airlie 
1517551ebd83SDave Airlie 		track->arrays[0].robj = reloc->robj;
1518551ebd83SDave Airlie 		track->arrays[0].esize = track->vtx_size;
1519551ebd83SDave Airlie 
1520513bcb46SDave Airlie 		track->max_indx = radeon_get_ib_value(p, idx+1);
1521551ebd83SDave Airlie 
1522513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx+3);
1523551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1524551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1525551ebd83SDave Airlie 		if (r)
1526551ebd83SDave Airlie 			return r;
1527771fe6b9SJerome Glisse 		break;
1528771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD:
1529513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx + 1) >> 4) & 0x3) != 3) {
1530551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1531551ebd83SDave Airlie 			return -EINVAL;
1532551ebd83SDave Airlie 		}
1533cf57fc7aSAlex Deucher 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 0));
1534513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1535551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1536551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1537551ebd83SDave Airlie 		if (r)
1538551ebd83SDave Airlie 			return r;
1539551ebd83SDave Airlie 		break;
1540771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1541771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD_2:
1542513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx) >> 4) & 0x3) != 3) {
1543551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1544551ebd83SDave Airlie 			return -EINVAL;
1545551ebd83SDave Airlie 		}
1546513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1547551ebd83SDave Airlie 		track->immd_dwords = pkt->count;
1548551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1549551ebd83SDave Airlie 		if (r)
1550551ebd83SDave Airlie 			return r;
1551551ebd83SDave Airlie 		break;
1552771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1553771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF_2:
1554513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1555551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1556551ebd83SDave Airlie 		if (r)
1557551ebd83SDave Airlie 			return r;
1558551ebd83SDave Airlie 		break;
1559771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1560771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX_2:
1561513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1562551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1563551ebd83SDave Airlie 		if (r)
1564551ebd83SDave Airlie 			return r;
1565551ebd83SDave Airlie 		break;
1566771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1567771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF:
1568513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1569551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1570551ebd83SDave Airlie 		if (r)
1571551ebd83SDave Airlie 			return r;
1572551ebd83SDave Airlie 		break;
1573771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1574771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX:
1575513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1576551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1577551ebd83SDave Airlie 		if (r)
1578551ebd83SDave Airlie 			return r;
1579551ebd83SDave Airlie 		break;
1580771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1581771fe6b9SJerome Glisse 	case PACKET3_NOP:
1582771fe6b9SJerome Glisse 		break;
1583771fe6b9SJerome Glisse 	default:
1584771fe6b9SJerome Glisse 		DRM_ERROR("Packet3 opcode %x not supported\n", pkt->opcode);
1585771fe6b9SJerome Glisse 		return -EINVAL;
1586771fe6b9SJerome Glisse 	}
1587771fe6b9SJerome Glisse 	return 0;
1588771fe6b9SJerome Glisse }
1589771fe6b9SJerome Glisse 
1590771fe6b9SJerome Glisse int r100_cs_parse(struct radeon_cs_parser *p)
1591771fe6b9SJerome Glisse {
1592771fe6b9SJerome Glisse 	struct radeon_cs_packet pkt;
15939f022ddfSJerome Glisse 	struct r100_cs_track *track;
1594771fe6b9SJerome Glisse 	int r;
1595771fe6b9SJerome Glisse 
15969f022ddfSJerome Glisse 	track = kzalloc(sizeof(*track), GFP_KERNEL);
15979f022ddfSJerome Glisse 	r100_cs_track_clear(p->rdev, track);
15989f022ddfSJerome Glisse 	p->track = track;
1599771fe6b9SJerome Glisse 	do {
1600771fe6b9SJerome Glisse 		r = r100_cs_packet_parse(p, &pkt, p->idx);
1601771fe6b9SJerome Glisse 		if (r) {
1602771fe6b9SJerome Glisse 			return r;
1603771fe6b9SJerome Glisse 		}
1604771fe6b9SJerome Glisse 		p->idx += pkt.count + 2;
1605771fe6b9SJerome Glisse 		switch (pkt.type) {
1606771fe6b9SJerome Glisse 			case PACKET_TYPE0:
1607551ebd83SDave Airlie 				if (p->rdev->family >= CHIP_R200)
1608551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1609551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1610551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1611551ebd83SDave Airlie 								  &r200_packet0_check);
1612551ebd83SDave Airlie 				else
1613551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1614551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1615551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1616551ebd83SDave Airlie 								  &r100_packet0_check);
1617771fe6b9SJerome Glisse 				break;
1618771fe6b9SJerome Glisse 			case PACKET_TYPE2:
1619771fe6b9SJerome Glisse 				break;
1620771fe6b9SJerome Glisse 			case PACKET_TYPE3:
1621771fe6b9SJerome Glisse 				r = r100_packet3_check(p, &pkt);
1622771fe6b9SJerome Glisse 				break;
1623771fe6b9SJerome Glisse 			default:
1624771fe6b9SJerome Glisse 				DRM_ERROR("Unknown packet type %d !\n",
1625771fe6b9SJerome Glisse 					  pkt.type);
1626771fe6b9SJerome Glisse 				return -EINVAL;
1627771fe6b9SJerome Glisse 		}
1628771fe6b9SJerome Glisse 		if (r) {
1629771fe6b9SJerome Glisse 			return r;
1630771fe6b9SJerome Glisse 		}
1631771fe6b9SJerome Glisse 	} while (p->idx < p->chunks[p->chunk_ib_idx].length_dw);
1632771fe6b9SJerome Glisse 	return 0;
1633771fe6b9SJerome Glisse }
1634771fe6b9SJerome Glisse 
1635771fe6b9SJerome Glisse 
1636771fe6b9SJerome Glisse /*
1637771fe6b9SJerome Glisse  * Global GPU functions
1638771fe6b9SJerome Glisse  */
1639771fe6b9SJerome Glisse void r100_errata(struct radeon_device *rdev)
1640771fe6b9SJerome Glisse {
1641771fe6b9SJerome Glisse 	rdev->pll_errata = 0;
1642771fe6b9SJerome Glisse 
1643771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV200 || rdev->family == CHIP_RS200) {
1644771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DUMMYREADS;
1645771fe6b9SJerome Glisse 	}
1646771fe6b9SJerome Glisse 
1647771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV100 ||
1648771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS100 ||
1649771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS200) {
1650771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DELAY;
1651771fe6b9SJerome Glisse 	}
1652771fe6b9SJerome Glisse }
1653771fe6b9SJerome Glisse 
1654771fe6b9SJerome Glisse /* Wait for vertical sync on primary CRTC */
1655771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev)
1656771fe6b9SJerome Glisse {
1657771fe6b9SJerome Glisse 	uint32_t crtc_gen_cntl, tmp;
1658771fe6b9SJerome Glisse 	int i;
1659771fe6b9SJerome Glisse 
1660771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
1661771fe6b9SJerome Glisse 	if ((crtc_gen_cntl & RADEON_CRTC_DISP_REQ_EN_B) ||
1662771fe6b9SJerome Glisse 	    !(crtc_gen_cntl & RADEON_CRTC_EN)) {
1663771fe6b9SJerome Glisse 		return;
1664771fe6b9SJerome Glisse 	}
1665771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1666771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_STATUS, RADEON_CRTC_VBLANK_SAVE_CLEAR);
1667771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1668771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC_STATUS);
1669771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC_VBLANK_SAVE) {
1670771fe6b9SJerome Glisse 			return;
1671771fe6b9SJerome Glisse 		}
1672771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1673771fe6b9SJerome Glisse 	}
1674771fe6b9SJerome Glisse }
1675771fe6b9SJerome Glisse 
1676771fe6b9SJerome Glisse /* Wait for vertical sync on secondary CRTC */
1677771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev)
1678771fe6b9SJerome Glisse {
1679771fe6b9SJerome Glisse 	uint32_t crtc2_gen_cntl, tmp;
1680771fe6b9SJerome Glisse 	int i;
1681771fe6b9SJerome Glisse 
1682771fe6b9SJerome Glisse 	crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
1683771fe6b9SJerome Glisse 	if ((crtc2_gen_cntl & RADEON_CRTC2_DISP_REQ_EN_B) ||
1684771fe6b9SJerome Glisse 	    !(crtc2_gen_cntl & RADEON_CRTC2_EN))
1685771fe6b9SJerome Glisse 		return;
1686771fe6b9SJerome Glisse 
1687771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1688771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC2_STATUS, RADEON_CRTC2_VBLANK_SAVE_CLEAR);
1689771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1690771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC2_STATUS);
1691771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC2_VBLANK_SAVE) {
1692771fe6b9SJerome Glisse 			return;
1693771fe6b9SJerome Glisse 		}
1694771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1695771fe6b9SJerome Glisse 	}
1696771fe6b9SJerome Glisse }
1697771fe6b9SJerome Glisse 
1698771fe6b9SJerome Glisse int r100_rbbm_fifo_wait_for_entry(struct radeon_device *rdev, unsigned n)
1699771fe6b9SJerome Glisse {
1700771fe6b9SJerome Glisse 	unsigned i;
1701771fe6b9SJerome Glisse 	uint32_t tmp;
1702771fe6b9SJerome Glisse 
1703771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1704771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_FIFOCNT_MASK;
1705771fe6b9SJerome Glisse 		if (tmp >= n) {
1706771fe6b9SJerome Glisse 			return 0;
1707771fe6b9SJerome Glisse 		}
1708771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1709771fe6b9SJerome Glisse 	}
1710771fe6b9SJerome Glisse 	return -1;
1711771fe6b9SJerome Glisse }
1712771fe6b9SJerome Glisse 
1713771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev)
1714771fe6b9SJerome Glisse {
1715771fe6b9SJerome Glisse 	unsigned i;
1716771fe6b9SJerome Glisse 	uint32_t tmp;
1717771fe6b9SJerome Glisse 
1718771fe6b9SJerome Glisse 	if (r100_rbbm_fifo_wait_for_entry(rdev, 64)) {
1719771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: wait for empty RBBM fifo failed !"
1720771fe6b9SJerome Glisse 		       " Bad things might happen.\n");
1721771fe6b9SJerome Glisse 	}
1722771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1723771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
17244612dc97SAlex Deucher 		if (!(tmp & RADEON_RBBM_ACTIVE)) {
1725771fe6b9SJerome Glisse 			return 0;
1726771fe6b9SJerome Glisse 		}
1727771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1728771fe6b9SJerome Glisse 	}
1729771fe6b9SJerome Glisse 	return -1;
1730771fe6b9SJerome Glisse }
1731771fe6b9SJerome Glisse 
1732771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev)
1733771fe6b9SJerome Glisse {
1734771fe6b9SJerome Glisse 	unsigned i;
1735771fe6b9SJerome Glisse 	uint32_t tmp;
1736771fe6b9SJerome Glisse 
1737771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1738771fe6b9SJerome Glisse 		/* read MC_STATUS */
17394612dc97SAlex Deucher 		tmp = RREG32(RADEON_MC_STATUS);
17404612dc97SAlex Deucher 		if (tmp & RADEON_MC_IDLE) {
1741771fe6b9SJerome Glisse 			return 0;
1742771fe6b9SJerome Glisse 		}
1743771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1744771fe6b9SJerome Glisse 	}
1745771fe6b9SJerome Glisse 	return -1;
1746771fe6b9SJerome Glisse }
1747771fe6b9SJerome Glisse 
1748225758d8SJerome Glisse void r100_gpu_lockup_update(struct r100_gpu_lockup *lockup, struct radeon_cp *cp)
1749771fe6b9SJerome Glisse {
1750225758d8SJerome Glisse 	lockup->last_cp_rptr = cp->rptr;
1751225758d8SJerome Glisse 	lockup->last_jiffies = jiffies;
1752771fe6b9SJerome Glisse }
1753771fe6b9SJerome Glisse 
1754225758d8SJerome Glisse /**
1755225758d8SJerome Glisse  * r100_gpu_cp_is_lockup() - check if CP is lockup by recording information
1756225758d8SJerome Glisse  * @rdev:	radeon device structure
1757225758d8SJerome Glisse  * @lockup:	r100_gpu_lockup structure holding CP lockup tracking informations
1758225758d8SJerome Glisse  * @cp:		radeon_cp structure holding CP information
1759225758d8SJerome Glisse  *
1760225758d8SJerome Glisse  * We don't need to initialize the lockup tracking information as we will either
1761225758d8SJerome Glisse  * have CP rptr to a different value of jiffies wrap around which will force
1762225758d8SJerome Glisse  * initialization of the lockup tracking informations.
1763225758d8SJerome Glisse  *
1764225758d8SJerome Glisse  * A possible false positivie is if we get call after while and last_cp_rptr ==
1765225758d8SJerome Glisse  * the current CP rptr, even if it's unlikely it might happen. To avoid this
1766225758d8SJerome Glisse  * if the elapsed time since last call is bigger than 2 second than we return
1767225758d8SJerome Glisse  * false and update the tracking information. Due to this the caller must call
1768225758d8SJerome Glisse  * r100_gpu_cp_is_lockup several time in less than 2sec for lockup to be reported
1769225758d8SJerome Glisse  * the fencing code should be cautious about that.
1770225758d8SJerome Glisse  *
1771225758d8SJerome Glisse  * Caller should write to the ring to force CP to do something so we don't get
1772225758d8SJerome Glisse  * false positive when CP is just gived nothing to do.
1773225758d8SJerome Glisse  *
1774225758d8SJerome Glisse  **/
1775225758d8SJerome Glisse bool r100_gpu_cp_is_lockup(struct radeon_device *rdev, struct r100_gpu_lockup *lockup, struct radeon_cp *cp)
1776771fe6b9SJerome Glisse {
1777225758d8SJerome Glisse 	unsigned long cjiffies, elapsed;
1778771fe6b9SJerome Glisse 
1779225758d8SJerome Glisse 	cjiffies = jiffies;
1780225758d8SJerome Glisse 	if (!time_after(cjiffies, lockup->last_jiffies)) {
1781225758d8SJerome Glisse 		/* likely a wrap around */
1782225758d8SJerome Glisse 		lockup->last_cp_rptr = cp->rptr;
1783225758d8SJerome Glisse 		lockup->last_jiffies = jiffies;
1784225758d8SJerome Glisse 		return false;
1785225758d8SJerome Glisse 	}
1786225758d8SJerome Glisse 	if (cp->rptr != lockup->last_cp_rptr) {
1787225758d8SJerome Glisse 		/* CP is still working no lockup */
1788225758d8SJerome Glisse 		lockup->last_cp_rptr = cp->rptr;
1789225758d8SJerome Glisse 		lockup->last_jiffies = jiffies;
1790225758d8SJerome Glisse 		return false;
1791225758d8SJerome Glisse 	}
1792225758d8SJerome Glisse 	elapsed = jiffies_to_msecs(cjiffies - lockup->last_jiffies);
1793225758d8SJerome Glisse 	if (elapsed >= 3000) {
1794225758d8SJerome Glisse 		/* very likely the improbable case where current
1795225758d8SJerome Glisse 		 * rptr is equal to last recorded, a while ago, rptr
1796225758d8SJerome Glisse 		 * this is more likely a false positive update tracking
1797225758d8SJerome Glisse 		 * information which should force us to be recall at
1798225758d8SJerome Glisse 		 * latter point
1799225758d8SJerome Glisse 		 */
1800225758d8SJerome Glisse 		lockup->last_cp_rptr = cp->rptr;
1801225758d8SJerome Glisse 		lockup->last_jiffies = jiffies;
1802225758d8SJerome Glisse 		return false;
1803225758d8SJerome Glisse 	}
1804225758d8SJerome Glisse 	if (elapsed >= 1000) {
1805225758d8SJerome Glisse 		dev_err(rdev->dev, "GPU lockup CP stall for more than %lumsec\n", elapsed);
1806225758d8SJerome Glisse 		return true;
1807225758d8SJerome Glisse 	}
1808225758d8SJerome Glisse 	/* give a chance to the GPU ... */
1809225758d8SJerome Glisse 	return false;
1810771fe6b9SJerome Glisse }
1811771fe6b9SJerome Glisse 
1812225758d8SJerome Glisse bool r100_gpu_is_lockup(struct radeon_device *rdev)
1813771fe6b9SJerome Glisse {
1814225758d8SJerome Glisse 	u32 rbbm_status;
1815225758d8SJerome Glisse 	int r;
1816771fe6b9SJerome Glisse 
1817225758d8SJerome Glisse 	rbbm_status = RREG32(R_000E40_RBBM_STATUS);
1818225758d8SJerome Glisse 	if (!G_000E40_GUI_ACTIVE(rbbm_status)) {
1819225758d8SJerome Glisse 		r100_gpu_lockup_update(&rdev->config.r100.lockup, &rdev->cp);
1820225758d8SJerome Glisse 		return false;
1821225758d8SJerome Glisse 	}
1822225758d8SJerome Glisse 	/* force CP activities */
1823225758d8SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
1824225758d8SJerome Glisse 	if (!r) {
1825225758d8SJerome Glisse 		/* PACKET2 NOP */
1826225758d8SJerome Glisse 		radeon_ring_write(rdev, 0x80000000);
1827225758d8SJerome Glisse 		radeon_ring_write(rdev, 0x80000000);
1828225758d8SJerome Glisse 		radeon_ring_unlock_commit(rdev);
1829225758d8SJerome Glisse 	}
1830225758d8SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
1831225758d8SJerome Glisse 	return r100_gpu_cp_is_lockup(rdev, &rdev->config.r100.lockup, &rdev->cp);
1832225758d8SJerome Glisse }
1833225758d8SJerome Glisse 
183490aca4d2SJerome Glisse void r100_bm_disable(struct radeon_device *rdev)
183590aca4d2SJerome Glisse {
183690aca4d2SJerome Glisse 	u32 tmp;
183790aca4d2SJerome Glisse 
183890aca4d2SJerome Glisse 	/* disable bus mastering */
183990aca4d2SJerome Glisse 	tmp = RREG32(R_000030_BUS_CNTL);
184090aca4d2SJerome Glisse 	WREG32(R_000030_BUS_CNTL, (tmp & 0xFFFFFFFF) | 0x00000044);
1841771fe6b9SJerome Glisse 	mdelay(1);
184290aca4d2SJerome Glisse 	WREG32(R_000030_BUS_CNTL, (tmp & 0xFFFFFFFF) | 0x00000042);
184390aca4d2SJerome Glisse 	mdelay(1);
184490aca4d2SJerome Glisse 	WREG32(R_000030_BUS_CNTL, (tmp & 0xFFFFFFFF) | 0x00000040);
184590aca4d2SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
184690aca4d2SJerome Glisse 	mdelay(1);
184790aca4d2SJerome Glisse 	pci_read_config_word(rdev->pdev, 0x4, (u16*)&tmp);
184890aca4d2SJerome Glisse 	pci_write_config_word(rdev->pdev, 0x4, tmp & 0xFFFB);
184990aca4d2SJerome Glisse 	mdelay(1);
185090aca4d2SJerome Glisse }
185190aca4d2SJerome Glisse 
1852a2d07b74SJerome Glisse int r100_asic_reset(struct radeon_device *rdev)
1853771fe6b9SJerome Glisse {
185490aca4d2SJerome Glisse 	struct r100_mc_save save;
185590aca4d2SJerome Glisse 	u32 status, tmp;
1856771fe6b9SJerome Glisse 
185790aca4d2SJerome Glisse 	r100_mc_stop(rdev, &save);
185890aca4d2SJerome Glisse 	status = RREG32(R_000E40_RBBM_STATUS);
185990aca4d2SJerome Glisse 	if (!G_000E40_GUI_ACTIVE(status)) {
1860771fe6b9SJerome Glisse 		return 0;
1861771fe6b9SJerome Glisse 	}
186290aca4d2SJerome Glisse 	status = RREG32(R_000E40_RBBM_STATUS);
186390aca4d2SJerome Glisse 	dev_info(rdev->dev, "(%s:%d) RBBM_STATUS=0x%08X\n", __func__, __LINE__, status);
186490aca4d2SJerome Glisse 	/* stop CP */
186590aca4d2SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
186690aca4d2SJerome Glisse 	tmp = RREG32(RADEON_CP_RB_CNTL);
186790aca4d2SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
186890aca4d2SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
186990aca4d2SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
187090aca4d2SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
187190aca4d2SJerome Glisse 	/* save PCI state */
187290aca4d2SJerome Glisse 	pci_save_state(rdev->pdev);
187390aca4d2SJerome Glisse 	/* disable bus mastering */
187490aca4d2SJerome Glisse 	r100_bm_disable(rdev);
187590aca4d2SJerome Glisse 	WREG32(R_0000F0_RBBM_SOFT_RESET, S_0000F0_SOFT_RESET_SE(1) |
187690aca4d2SJerome Glisse 					S_0000F0_SOFT_RESET_RE(1) |
187790aca4d2SJerome Glisse 					S_0000F0_SOFT_RESET_PP(1) |
187890aca4d2SJerome Glisse 					S_0000F0_SOFT_RESET_RB(1));
187990aca4d2SJerome Glisse 	RREG32(R_0000F0_RBBM_SOFT_RESET);
188090aca4d2SJerome Glisse 	mdelay(500);
188190aca4d2SJerome Glisse 	WREG32(R_0000F0_RBBM_SOFT_RESET, 0);
188290aca4d2SJerome Glisse 	mdelay(1);
188390aca4d2SJerome Glisse 	status = RREG32(R_000E40_RBBM_STATUS);
188490aca4d2SJerome Glisse 	dev_info(rdev->dev, "(%s:%d) RBBM_STATUS=0x%08X\n", __func__, __LINE__, status);
1885771fe6b9SJerome Glisse 	/* reset CP */
188690aca4d2SJerome Glisse 	WREG32(R_0000F0_RBBM_SOFT_RESET, S_0000F0_SOFT_RESET_CP(1));
188790aca4d2SJerome Glisse 	RREG32(R_0000F0_RBBM_SOFT_RESET);
188890aca4d2SJerome Glisse 	mdelay(500);
188990aca4d2SJerome Glisse 	WREG32(R_0000F0_RBBM_SOFT_RESET, 0);
189090aca4d2SJerome Glisse 	mdelay(1);
189190aca4d2SJerome Glisse 	status = RREG32(R_000E40_RBBM_STATUS);
189290aca4d2SJerome Glisse 	dev_info(rdev->dev, "(%s:%d) RBBM_STATUS=0x%08X\n", __func__, __LINE__, status);
189390aca4d2SJerome Glisse 	/* restore PCI & busmastering */
189490aca4d2SJerome Glisse 	pci_restore_state(rdev->pdev);
189590aca4d2SJerome Glisse 	r100_enable_bm(rdev);
1896771fe6b9SJerome Glisse 	/* Check if GPU is idle */
189790aca4d2SJerome Glisse 	if (G_000E40_SE_BUSY(status) || G_000E40_RE_BUSY(status) ||
189890aca4d2SJerome Glisse 		G_000E40_TAM_BUSY(status) || G_000E40_PB_BUSY(status)) {
189990aca4d2SJerome Glisse 		dev_err(rdev->dev, "failed to reset GPU\n");
190090aca4d2SJerome Glisse 		rdev->gpu_lockup = true;
1901771fe6b9SJerome Glisse 		return -1;
1902771fe6b9SJerome Glisse 	}
190390aca4d2SJerome Glisse 	r100_mc_resume(rdev, &save);
190490aca4d2SJerome Glisse 	dev_info(rdev->dev, "GPU reset succeed\n");
1905771fe6b9SJerome Glisse 	return 0;
1906771fe6b9SJerome Glisse }
1907771fe6b9SJerome Glisse 
190892cde00cSAlex Deucher void r100_set_common_regs(struct radeon_device *rdev)
190992cde00cSAlex Deucher {
19102739d49cSAlex Deucher 	struct drm_device *dev = rdev->ddev;
19112739d49cSAlex Deucher 	bool force_dac2 = false;
1912d668046cSDave Airlie 	u32 tmp;
19132739d49cSAlex Deucher 
191492cde00cSAlex Deucher 	/* set these so they don't interfere with anything */
191592cde00cSAlex Deucher 	WREG32(RADEON_OV0_SCALE_CNTL, 0);
191692cde00cSAlex Deucher 	WREG32(RADEON_SUBPIC_CNTL, 0);
191792cde00cSAlex Deucher 	WREG32(RADEON_VIPH_CONTROL, 0);
191892cde00cSAlex Deucher 	WREG32(RADEON_I2C_CNTL_1, 0);
191992cde00cSAlex Deucher 	WREG32(RADEON_DVI_I2C_CNTL_1, 0);
192092cde00cSAlex Deucher 	WREG32(RADEON_CAP0_TRIG_CNTL, 0);
192192cde00cSAlex Deucher 	WREG32(RADEON_CAP1_TRIG_CNTL, 0);
19222739d49cSAlex Deucher 
19232739d49cSAlex Deucher 	/* always set up dac2 on rn50 and some rv100 as lots
19242739d49cSAlex Deucher 	 * of servers seem to wire it up to a VGA port but
19252739d49cSAlex Deucher 	 * don't report it in the bios connector
19262739d49cSAlex Deucher 	 * table.
19272739d49cSAlex Deucher 	 */
19282739d49cSAlex Deucher 	switch (dev->pdev->device) {
19292739d49cSAlex Deucher 		/* RN50 */
19302739d49cSAlex Deucher 	case 0x515e:
19312739d49cSAlex Deucher 	case 0x5969:
19322739d49cSAlex Deucher 		force_dac2 = true;
19332739d49cSAlex Deucher 		break;
19342739d49cSAlex Deucher 		/* RV100*/
19352739d49cSAlex Deucher 	case 0x5159:
19362739d49cSAlex Deucher 	case 0x515a:
19372739d49cSAlex Deucher 		/* DELL triple head servers */
19382739d49cSAlex Deucher 		if ((dev->pdev->subsystem_vendor == 0x1028 /* DELL */) &&
19392739d49cSAlex Deucher 		    ((dev->pdev->subsystem_device == 0x016c) ||
19402739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x016d) ||
19412739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x016e) ||
19422739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x016f) ||
19432739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x0170) ||
19442739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x017d) ||
19452739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x017e) ||
19462739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x0183) ||
19472739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x018a) ||
19482739d49cSAlex Deucher 		     (dev->pdev->subsystem_device == 0x019a)))
19492739d49cSAlex Deucher 			force_dac2 = true;
19502739d49cSAlex Deucher 		break;
19512739d49cSAlex Deucher 	}
19522739d49cSAlex Deucher 
19532739d49cSAlex Deucher 	if (force_dac2) {
19542739d49cSAlex Deucher 		u32 disp_hw_debug = RREG32(RADEON_DISP_HW_DEBUG);
19552739d49cSAlex Deucher 		u32 tv_dac_cntl = RREG32(RADEON_TV_DAC_CNTL);
19562739d49cSAlex Deucher 		u32 dac2_cntl = RREG32(RADEON_DAC_CNTL2);
19572739d49cSAlex Deucher 
19582739d49cSAlex Deucher 		/* For CRT on DAC2, don't turn it on if BIOS didn't
19592739d49cSAlex Deucher 		   enable it, even it's detected.
19602739d49cSAlex Deucher 		*/
19612739d49cSAlex Deucher 
19622739d49cSAlex Deucher 		/* force it to crtc0 */
19632739d49cSAlex Deucher 		dac2_cntl &= ~RADEON_DAC2_DAC_CLK_SEL;
19642739d49cSAlex Deucher 		dac2_cntl |= RADEON_DAC2_DAC2_CLK_SEL;
19652739d49cSAlex Deucher 		disp_hw_debug |= RADEON_CRT2_DISP1_SEL;
19662739d49cSAlex Deucher 
19672739d49cSAlex Deucher 		/* set up the TV DAC */
19682739d49cSAlex Deucher 		tv_dac_cntl &= ~(RADEON_TV_DAC_PEDESTAL |
19692739d49cSAlex Deucher 				 RADEON_TV_DAC_STD_MASK |
19702739d49cSAlex Deucher 				 RADEON_TV_DAC_RDACPD |
19712739d49cSAlex Deucher 				 RADEON_TV_DAC_GDACPD |
19722739d49cSAlex Deucher 				 RADEON_TV_DAC_BDACPD |
19732739d49cSAlex Deucher 				 RADEON_TV_DAC_BGADJ_MASK |
19742739d49cSAlex Deucher 				 RADEON_TV_DAC_DACADJ_MASK);
19752739d49cSAlex Deucher 		tv_dac_cntl |= (RADEON_TV_DAC_NBLANK |
19762739d49cSAlex Deucher 				RADEON_TV_DAC_NHOLD |
19772739d49cSAlex Deucher 				RADEON_TV_DAC_STD_PS2 |
19782739d49cSAlex Deucher 				(0x58 << 16));
19792739d49cSAlex Deucher 
19802739d49cSAlex Deucher 		WREG32(RADEON_TV_DAC_CNTL, tv_dac_cntl);
19812739d49cSAlex Deucher 		WREG32(RADEON_DISP_HW_DEBUG, disp_hw_debug);
19822739d49cSAlex Deucher 		WREG32(RADEON_DAC_CNTL2, dac2_cntl);
19832739d49cSAlex Deucher 	}
1984d668046cSDave Airlie 
1985d668046cSDave Airlie 	/* switch PM block to ACPI mode */
1986d668046cSDave Airlie 	tmp = RREG32_PLL(RADEON_PLL_PWRMGT_CNTL);
1987d668046cSDave Airlie 	tmp &= ~RADEON_PM_MODE_SEL;
1988d668046cSDave Airlie 	WREG32_PLL(RADEON_PLL_PWRMGT_CNTL, tmp);
1989d668046cSDave Airlie 
199092cde00cSAlex Deucher }
1991771fe6b9SJerome Glisse 
1992771fe6b9SJerome Glisse /*
1993771fe6b9SJerome Glisse  * VRAM info
1994771fe6b9SJerome Glisse  */
1995771fe6b9SJerome Glisse static void r100_vram_get_type(struct radeon_device *rdev)
1996771fe6b9SJerome Glisse {
1997771fe6b9SJerome Glisse 	uint32_t tmp;
1998771fe6b9SJerome Glisse 
1999771fe6b9SJerome Glisse 	rdev->mc.vram_is_ddr = false;
2000771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
2001771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
2002771fe6b9SJerome Glisse 	else if (RREG32(RADEON_MEM_SDRAM_MODE_REG) & RADEON_MEM_CFG_TYPE_DDR)
2003771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
2004771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_RV100) ||
2005771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS100) ||
2006771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
2007771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
2008771fe6b9SJerome Glisse 		if (tmp & RV100_HALF_MODE) {
2009771fe6b9SJerome Glisse 			rdev->mc.vram_width = 32;
2010771fe6b9SJerome Glisse 		} else {
2011771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
2012771fe6b9SJerome Glisse 		}
2013771fe6b9SJerome Glisse 		if (rdev->flags & RADEON_SINGLE_CRTC) {
2014771fe6b9SJerome Glisse 			rdev->mc.vram_width /= 4;
2015771fe6b9SJerome Glisse 			rdev->mc.vram_is_ddr = true;
2016771fe6b9SJerome Glisse 		}
2017771fe6b9SJerome Glisse 	} else if (rdev->family <= CHIP_RV280) {
2018771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
2019771fe6b9SJerome Glisse 		if (tmp & RADEON_MEM_NUM_CHANNELS_MASK) {
2020771fe6b9SJerome Glisse 			rdev->mc.vram_width = 128;
2021771fe6b9SJerome Glisse 		} else {
2022771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
2023771fe6b9SJerome Glisse 		}
2024771fe6b9SJerome Glisse 	} else {
2025771fe6b9SJerome Glisse 		/* newer IGPs */
2026771fe6b9SJerome Glisse 		rdev->mc.vram_width = 128;
2027771fe6b9SJerome Glisse 	}
2028771fe6b9SJerome Glisse }
2029771fe6b9SJerome Glisse 
20302a0f8918SDave Airlie static u32 r100_get_accessible_vram(struct radeon_device *rdev)
2031771fe6b9SJerome Glisse {
20322a0f8918SDave Airlie 	u32 aper_size;
20332a0f8918SDave Airlie 	u8 byte;
20342a0f8918SDave Airlie 
20352a0f8918SDave Airlie 	aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
20362a0f8918SDave Airlie 
20372a0f8918SDave Airlie 	/* Set HDP_APER_CNTL only on cards that are known not to be broken,
20382a0f8918SDave Airlie 	 * that is has the 2nd generation multifunction PCI interface
20392a0f8918SDave Airlie 	 */
20402a0f8918SDave Airlie 	if (rdev->family == CHIP_RV280 ||
20412a0f8918SDave Airlie 	    rdev->family >= CHIP_RV350) {
20422a0f8918SDave Airlie 		WREG32_P(RADEON_HOST_PATH_CNTL, RADEON_HDP_APER_CNTL,
20432a0f8918SDave Airlie 		       ~RADEON_HDP_APER_CNTL);
20442a0f8918SDave Airlie 		DRM_INFO("Generation 2 PCI interface, using max accessible memory\n");
20452a0f8918SDave Airlie 		return aper_size * 2;
20462a0f8918SDave Airlie 	}
20472a0f8918SDave Airlie 
20482a0f8918SDave Airlie 	/* Older cards have all sorts of funny issues to deal with. First
20492a0f8918SDave Airlie 	 * check if it's a multifunction card by reading the PCI config
20502a0f8918SDave Airlie 	 * header type... Limit those to one aperture size
20512a0f8918SDave Airlie 	 */
20522a0f8918SDave Airlie 	pci_read_config_byte(rdev->pdev, 0xe, &byte);
20532a0f8918SDave Airlie 	if (byte & 0x80) {
20542a0f8918SDave Airlie 		DRM_INFO("Generation 1 PCI interface in multifunction mode\n");
20552a0f8918SDave Airlie 		DRM_INFO("Limiting VRAM to one aperture\n");
20562a0f8918SDave Airlie 		return aper_size;
20572a0f8918SDave Airlie 	}
20582a0f8918SDave Airlie 
20592a0f8918SDave Airlie 	/* Single function older card. We read HDP_APER_CNTL to see how the BIOS
20602a0f8918SDave Airlie 	 * have set it up. We don't write this as it's broken on some ASICs but
20612a0f8918SDave Airlie 	 * we expect the BIOS to have done the right thing (might be too optimistic...)
20622a0f8918SDave Airlie 	 */
20632a0f8918SDave Airlie 	if (RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL)
20642a0f8918SDave Airlie 		return aper_size * 2;
20652a0f8918SDave Airlie 	return aper_size;
20662a0f8918SDave Airlie }
20672a0f8918SDave Airlie 
20682a0f8918SDave Airlie void r100_vram_init_sizes(struct radeon_device *rdev)
20692a0f8918SDave Airlie {
20702a0f8918SDave Airlie 	u64 config_aper_size;
20712a0f8918SDave Airlie 
2072d594e46aSJerome Glisse 	/* work out accessible VRAM */
2073d594e46aSJerome Glisse 	rdev->mc.aper_base = drm_get_resource_start(rdev->ddev, 0);
2074d594e46aSJerome Glisse 	rdev->mc.aper_size = drm_get_resource_len(rdev->ddev, 0);
207551e5fcd3SJerome Glisse 	rdev->mc.visible_vram_size = r100_get_accessible_vram(rdev);
207651e5fcd3SJerome Glisse 	/* FIXME we don't use the second aperture yet when we could use it */
207751e5fcd3SJerome Glisse 	if (rdev->mc.visible_vram_size > rdev->mc.aper_size)
207851e5fcd3SJerome Glisse 		rdev->mc.visible_vram_size = rdev->mc.aper_size;
20792a0f8918SDave Airlie 	config_aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
2080771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
2081771fe6b9SJerome Glisse 		uint32_t tom;
2082771fe6b9SJerome Glisse 		/* read NB_TOM to get the amount of ram stolen for the GPU */
2083771fe6b9SJerome Glisse 		tom = RREG32(RADEON_NB_TOM);
20847a50f01aSDave Airlie 		rdev->mc.real_vram_size = (((tom >> 16) - (tom & 0xffff) + 1) << 16);
20857a50f01aSDave Airlie 		WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
20867a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
2087771fe6b9SJerome Glisse 	} else {
20887a50f01aSDave Airlie 		rdev->mc.real_vram_size = RREG32(RADEON_CONFIG_MEMSIZE);
2089771fe6b9SJerome Glisse 		/* Some production boards of m6 will report 0
2090771fe6b9SJerome Glisse 		 * if it's 8 MB
2091771fe6b9SJerome Glisse 		 */
20927a50f01aSDave Airlie 		if (rdev->mc.real_vram_size == 0) {
20937a50f01aSDave Airlie 			rdev->mc.real_vram_size = 8192 * 1024;
20947a50f01aSDave Airlie 			WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
2095771fe6b9SJerome Glisse 		}
20962a0f8918SDave Airlie 		/* Fix for RN50, M6, M7 with 8/16/32(??) MBs of VRAM -
2097d594e46aSJerome Glisse 		 * Novell bug 204882 + along with lots of ubuntu ones
2098d594e46aSJerome Glisse 		 */
20997a50f01aSDave Airlie 		if (config_aper_size > rdev->mc.real_vram_size)
21007a50f01aSDave Airlie 			rdev->mc.mc_vram_size = config_aper_size;
21017a50f01aSDave Airlie 		else
21027a50f01aSDave Airlie 			rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
2103771fe6b9SJerome Glisse 	}
2104d594e46aSJerome Glisse }
21052a0f8918SDave Airlie 
210628d52043SDave Airlie void r100_vga_set_state(struct radeon_device *rdev, bool state)
210728d52043SDave Airlie {
210828d52043SDave Airlie 	uint32_t temp;
210928d52043SDave Airlie 
211028d52043SDave Airlie 	temp = RREG32(RADEON_CONFIG_CNTL);
211128d52043SDave Airlie 	if (state == false) {
211228d52043SDave Airlie 		temp &= ~(1<<8);
211328d52043SDave Airlie 		temp |= (1<<9);
211428d52043SDave Airlie 	} else {
211528d52043SDave Airlie 		temp &= ~(1<<9);
211628d52043SDave Airlie 	}
211728d52043SDave Airlie 	WREG32(RADEON_CONFIG_CNTL, temp);
211828d52043SDave Airlie }
211928d52043SDave Airlie 
2120d594e46aSJerome Glisse void r100_mc_init(struct radeon_device *rdev)
21212a0f8918SDave Airlie {
2122d594e46aSJerome Glisse 	u64 base;
21232a0f8918SDave Airlie 
2124d594e46aSJerome Glisse 	r100_vram_get_type(rdev);
21252a0f8918SDave Airlie 	r100_vram_init_sizes(rdev);
2126d594e46aSJerome Glisse 	base = rdev->mc.aper_base;
2127d594e46aSJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
2128d594e46aSJerome Glisse 		base = (RREG32(RADEON_NB_TOM) & 0xffff) << 16;
2129d594e46aSJerome Glisse 	radeon_vram_location(rdev, &rdev->mc, base);
2130d594e46aSJerome Glisse 	if (!(rdev->flags & RADEON_IS_AGP))
2131d594e46aSJerome Glisse 		radeon_gtt_location(rdev, &rdev->mc);
2132f47299c5SAlex Deucher 	radeon_update_bandwidth_info(rdev);
2133771fe6b9SJerome Glisse }
2134771fe6b9SJerome Glisse 
2135771fe6b9SJerome Glisse 
2136771fe6b9SJerome Glisse /*
2137771fe6b9SJerome Glisse  * Indirect registers accessor
2138771fe6b9SJerome Glisse  */
2139771fe6b9SJerome Glisse void r100_pll_errata_after_index(struct radeon_device *rdev)
2140771fe6b9SJerome Glisse {
2141771fe6b9SJerome Glisse 	if (!(rdev->pll_errata & CHIP_ERRATA_PLL_DUMMYREADS)) {
2142771fe6b9SJerome Glisse 		return;
2143771fe6b9SJerome Glisse 	}
2144771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CLOCK_CNTL_DATA);
2145771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CRTC_GEN_CNTL);
2146771fe6b9SJerome Glisse }
2147771fe6b9SJerome Glisse 
2148771fe6b9SJerome Glisse static void r100_pll_errata_after_data(struct radeon_device *rdev)
2149771fe6b9SJerome Glisse {
2150771fe6b9SJerome Glisse 	/* This workarounds is necessary on RV100, RS100 and RS200 chips
2151771fe6b9SJerome Glisse 	 * or the chip could hang on a subsequent access
2152771fe6b9SJerome Glisse 	 */
2153771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_PLL_DELAY) {
2154771fe6b9SJerome Glisse 		udelay(5000);
2155771fe6b9SJerome Glisse 	}
2156771fe6b9SJerome Glisse 
2157771fe6b9SJerome Glisse 	/* This function is required to workaround a hardware bug in some (all?)
2158771fe6b9SJerome Glisse 	 * revisions of the R300.  This workaround should be called after every
2159771fe6b9SJerome Glisse 	 * CLOCK_CNTL_INDEX register access.  If not, register reads afterward
2160771fe6b9SJerome Glisse 	 * may not be correct.
2161771fe6b9SJerome Glisse 	 */
2162771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_R300_CG) {
2163771fe6b9SJerome Glisse 		uint32_t save, tmp;
2164771fe6b9SJerome Glisse 
2165771fe6b9SJerome Glisse 		save = RREG32(RADEON_CLOCK_CNTL_INDEX);
2166771fe6b9SJerome Glisse 		tmp = save & ~(0x3f | RADEON_PLL_WR_EN);
2167771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, tmp);
2168771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CLOCK_CNTL_DATA);
2169771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, save);
2170771fe6b9SJerome Glisse 	}
2171771fe6b9SJerome Glisse }
2172771fe6b9SJerome Glisse 
2173771fe6b9SJerome Glisse uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg)
2174771fe6b9SJerome Glisse {
2175771fe6b9SJerome Glisse 	uint32_t data;
2176771fe6b9SJerome Glisse 
2177771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, reg & 0x3f);
2178771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
2179771fe6b9SJerome Glisse 	data = RREG32(RADEON_CLOCK_CNTL_DATA);
2180771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
2181771fe6b9SJerome Glisse 	return data;
2182771fe6b9SJerome Glisse }
2183771fe6b9SJerome Glisse 
2184771fe6b9SJerome Glisse void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
2185771fe6b9SJerome Glisse {
2186771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, ((reg & 0x3f) | RADEON_PLL_WR_EN));
2187771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
2188771fe6b9SJerome Glisse 	WREG32(RADEON_CLOCK_CNTL_DATA, v);
2189771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
2190771fe6b9SJerome Glisse }
2191771fe6b9SJerome Glisse 
2192d4550907SJerome Glisse void r100_set_safe_registers(struct radeon_device *rdev)
2193068a117cSJerome Glisse {
2194551ebd83SDave Airlie 	if (ASIC_IS_RN50(rdev)) {
2195551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = rn50_reg_safe_bm;
2196551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(rn50_reg_safe_bm);
2197551ebd83SDave Airlie 	} else if (rdev->family < CHIP_R200) {
2198551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = r100_reg_safe_bm;
2199551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(r100_reg_safe_bm);
2200551ebd83SDave Airlie 	} else {
2201d4550907SJerome Glisse 		r200_set_safe_registers(rdev);
2202551ebd83SDave Airlie 	}
2203068a117cSJerome Glisse }
2204068a117cSJerome Glisse 
2205771fe6b9SJerome Glisse /*
2206771fe6b9SJerome Glisse  * Debugfs info
2207771fe6b9SJerome Glisse  */
2208771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2209771fe6b9SJerome Glisse static int r100_debugfs_rbbm_info(struct seq_file *m, void *data)
2210771fe6b9SJerome Glisse {
2211771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2212771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2213771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2214771fe6b9SJerome Glisse 	uint32_t reg, value;
2215771fe6b9SJerome Glisse 	unsigned i;
2216771fe6b9SJerome Glisse 
2217771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_STATUS 0x%08x\n", RREG32(RADEON_RBBM_STATUS));
2218771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_CMDFIFO_STAT 0x%08x\n", RREG32(0xE7C));
2219771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2220771fe6b9SJerome Glisse 	for (i = 0; i < 64; i++) {
2221771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i | 0x100);
2222771fe6b9SJerome Glisse 		reg = (RREG32(RADEON_RBBM_CMDFIFO_DATA) - 1) >> 2;
2223771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i);
2224771fe6b9SJerome Glisse 		value = RREG32(RADEON_RBBM_CMDFIFO_DATA);
2225771fe6b9SJerome Glisse 		seq_printf(m, "[0x%03X] 0x%04X=0x%08X\n", i, reg, value);
2226771fe6b9SJerome Glisse 	}
2227771fe6b9SJerome Glisse 	return 0;
2228771fe6b9SJerome Glisse }
2229771fe6b9SJerome Glisse 
2230771fe6b9SJerome Glisse static int r100_debugfs_cp_ring_info(struct seq_file *m, void *data)
2231771fe6b9SJerome Glisse {
2232771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2233771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2234771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2235771fe6b9SJerome Glisse 	uint32_t rdp, wdp;
2236771fe6b9SJerome Glisse 	unsigned count, i, j;
2237771fe6b9SJerome Glisse 
2238771fe6b9SJerome Glisse 	radeon_ring_free_size(rdev);
2239771fe6b9SJerome Glisse 	rdp = RREG32(RADEON_CP_RB_RPTR);
2240771fe6b9SJerome Glisse 	wdp = RREG32(RADEON_CP_RB_WPTR);
2241771fe6b9SJerome Glisse 	count = (rdp + rdev->cp.ring_size - wdp) & rdev->cp.ptr_mask;
2242771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2243771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_WPTR 0x%08x\n", wdp);
2244771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_RPTR 0x%08x\n", rdp);
2245771fe6b9SJerome Glisse 	seq_printf(m, "%u free dwords in ring\n", rdev->cp.ring_free_dw);
2246771fe6b9SJerome Glisse 	seq_printf(m, "%u dwords in ring\n", count);
2247771fe6b9SJerome Glisse 	for (j = 0; j <= count; j++) {
2248771fe6b9SJerome Glisse 		i = (rdp + j) & rdev->cp.ptr_mask;
2249771fe6b9SJerome Glisse 		seq_printf(m, "r[%04d]=0x%08x\n", i, rdev->cp.ring[i]);
2250771fe6b9SJerome Glisse 	}
2251771fe6b9SJerome Glisse 	return 0;
2252771fe6b9SJerome Glisse }
2253771fe6b9SJerome Glisse 
2254771fe6b9SJerome Glisse 
2255771fe6b9SJerome Glisse static int r100_debugfs_cp_csq_fifo(struct seq_file *m, void *data)
2256771fe6b9SJerome Glisse {
2257771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2258771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2259771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2260771fe6b9SJerome Glisse 	uint32_t csq_stat, csq2_stat, tmp;
2261771fe6b9SJerome Glisse 	unsigned r_rptr, r_wptr, ib1_rptr, ib1_wptr, ib2_rptr, ib2_wptr;
2262771fe6b9SJerome Glisse 	unsigned i;
2263771fe6b9SJerome Glisse 
2264771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2265771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_MODE 0x%08x\n", RREG32(RADEON_CP_CSQ_MODE));
2266771fe6b9SJerome Glisse 	csq_stat = RREG32(RADEON_CP_CSQ_STAT);
2267771fe6b9SJerome Glisse 	csq2_stat = RREG32(RADEON_CP_CSQ2_STAT);
2268771fe6b9SJerome Glisse 	r_rptr = (csq_stat >> 0) & 0x3ff;
2269771fe6b9SJerome Glisse 	r_wptr = (csq_stat >> 10) & 0x3ff;
2270771fe6b9SJerome Glisse 	ib1_rptr = (csq_stat >> 20) & 0x3ff;
2271771fe6b9SJerome Glisse 	ib1_wptr = (csq2_stat >> 0) & 0x3ff;
2272771fe6b9SJerome Glisse 	ib2_rptr = (csq2_stat >> 10) & 0x3ff;
2273771fe6b9SJerome Glisse 	ib2_wptr = (csq2_stat >> 20) & 0x3ff;
2274771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_STAT 0x%08x\n", csq_stat);
2275771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ2_STAT 0x%08x\n", csq2_stat);
2276771fe6b9SJerome Glisse 	seq_printf(m, "Ring rptr %u\n", r_rptr);
2277771fe6b9SJerome Glisse 	seq_printf(m, "Ring wptr %u\n", r_wptr);
2278771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 rptr %u\n", ib1_rptr);
2279771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 wptr %u\n", ib1_wptr);
2280771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 rptr %u\n", ib2_rptr);
2281771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 wptr %u\n", ib2_wptr);
2282771fe6b9SJerome Glisse 	/* FIXME: 0, 128, 640 depends on fifo setup see cp_init_kms
2283771fe6b9SJerome Glisse 	 * 128 = indirect1_start * 8 & 640 = indirect2_start * 8 */
2284771fe6b9SJerome Glisse 	seq_printf(m, "Ring fifo:\n");
2285771fe6b9SJerome Glisse 	for (i = 0; i < 256; i++) {
2286771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2287771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2288771fe6b9SJerome Glisse 		seq_printf(m, "rfifo[%04d]=0x%08X\n", i, tmp);
2289771fe6b9SJerome Glisse 	}
2290771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 fifo:\n");
2291771fe6b9SJerome Glisse 	for (i = 256; i <= 512; i++) {
2292771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2293771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2294771fe6b9SJerome Glisse 		seq_printf(m, "ib1fifo[%04d]=0x%08X\n", i, tmp);
2295771fe6b9SJerome Glisse 	}
2296771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 fifo:\n");
2297771fe6b9SJerome Glisse 	for (i = 640; i < ib1_wptr; i++) {
2298771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2299771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2300771fe6b9SJerome Glisse 		seq_printf(m, "ib2fifo[%04d]=0x%08X\n", i, tmp);
2301771fe6b9SJerome Glisse 	}
2302771fe6b9SJerome Glisse 	return 0;
2303771fe6b9SJerome Glisse }
2304771fe6b9SJerome Glisse 
2305771fe6b9SJerome Glisse static int r100_debugfs_mc_info(struct seq_file *m, void *data)
2306771fe6b9SJerome Glisse {
2307771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2308771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2309771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2310771fe6b9SJerome Glisse 	uint32_t tmp;
2311771fe6b9SJerome Glisse 
2312771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CONFIG_MEMSIZE);
2313771fe6b9SJerome Glisse 	seq_printf(m, "CONFIG_MEMSIZE 0x%08x\n", tmp);
2314771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_FB_LOCATION);
2315771fe6b9SJerome Glisse 	seq_printf(m, "MC_FB_LOCATION 0x%08x\n", tmp);
2316771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
2317771fe6b9SJerome Glisse 	seq_printf(m, "BUS_CNTL 0x%08x\n", tmp);
2318771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_AGP_LOCATION);
2319771fe6b9SJerome Glisse 	seq_printf(m, "MC_AGP_LOCATION 0x%08x\n", tmp);
2320771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AGP_BASE);
2321771fe6b9SJerome Glisse 	seq_printf(m, "AGP_BASE 0x%08x\n", tmp);
2322771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
2323771fe6b9SJerome Glisse 	seq_printf(m, "HOST_PATH_CNTL 0x%08x\n", tmp);
2324771fe6b9SJerome Glisse 	tmp = RREG32(0x01D0);
2325771fe6b9SJerome Glisse 	seq_printf(m, "AIC_CTRL 0x%08x\n", tmp);
2326771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_LO_ADDR);
2327771fe6b9SJerome Glisse 	seq_printf(m, "AIC_LO_ADDR 0x%08x\n", tmp);
2328771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_HI_ADDR);
2329771fe6b9SJerome Glisse 	seq_printf(m, "AIC_HI_ADDR 0x%08x\n", tmp);
2330771fe6b9SJerome Glisse 	tmp = RREG32(0x01E4);
2331771fe6b9SJerome Glisse 	seq_printf(m, "AIC_TLB_ADDR 0x%08x\n", tmp);
2332771fe6b9SJerome Glisse 	return 0;
2333771fe6b9SJerome Glisse }
2334771fe6b9SJerome Glisse 
2335771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_rbbm_list[] = {
2336771fe6b9SJerome Glisse 	{"r100_rbbm_info", r100_debugfs_rbbm_info, 0, NULL},
2337771fe6b9SJerome Glisse };
2338771fe6b9SJerome Glisse 
2339771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_cp_list[] = {
2340771fe6b9SJerome Glisse 	{"r100_cp_ring_info", r100_debugfs_cp_ring_info, 0, NULL},
2341771fe6b9SJerome Glisse 	{"r100_cp_csq_fifo", r100_debugfs_cp_csq_fifo, 0, NULL},
2342771fe6b9SJerome Glisse };
2343771fe6b9SJerome Glisse 
2344771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_mc_info_list[] = {
2345771fe6b9SJerome Glisse 	{"r100_mc_info", r100_debugfs_mc_info, 0, NULL},
2346771fe6b9SJerome Glisse };
2347771fe6b9SJerome Glisse #endif
2348771fe6b9SJerome Glisse 
2349771fe6b9SJerome Glisse int r100_debugfs_rbbm_init(struct radeon_device *rdev)
2350771fe6b9SJerome Glisse {
2351771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2352771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_rbbm_list, 1);
2353771fe6b9SJerome Glisse #else
2354771fe6b9SJerome Glisse 	return 0;
2355771fe6b9SJerome Glisse #endif
2356771fe6b9SJerome Glisse }
2357771fe6b9SJerome Glisse 
2358771fe6b9SJerome Glisse int r100_debugfs_cp_init(struct radeon_device *rdev)
2359771fe6b9SJerome Glisse {
2360771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2361771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_cp_list, 2);
2362771fe6b9SJerome Glisse #else
2363771fe6b9SJerome Glisse 	return 0;
2364771fe6b9SJerome Glisse #endif
2365771fe6b9SJerome Glisse }
2366771fe6b9SJerome Glisse 
2367771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev)
2368771fe6b9SJerome Glisse {
2369771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2370771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_mc_info_list, 1);
2371771fe6b9SJerome Glisse #else
2372771fe6b9SJerome Glisse 	return 0;
2373771fe6b9SJerome Glisse #endif
2374771fe6b9SJerome Glisse }
2375e024e110SDave Airlie 
2376e024e110SDave Airlie int r100_set_surface_reg(struct radeon_device *rdev, int reg,
2377e024e110SDave Airlie 			 uint32_t tiling_flags, uint32_t pitch,
2378e024e110SDave Airlie 			 uint32_t offset, uint32_t obj_size)
2379e024e110SDave Airlie {
2380e024e110SDave Airlie 	int surf_index = reg * 16;
2381e024e110SDave Airlie 	int flags = 0;
2382e024e110SDave Airlie 
2383e024e110SDave Airlie 	/* r100/r200 divide by 16 */
2384e024e110SDave Airlie 	if (rdev->family < CHIP_R300)
2385e024e110SDave Airlie 		flags = pitch / 16;
2386e024e110SDave Airlie 	else
2387e024e110SDave Airlie 		flags = pitch / 8;
2388e024e110SDave Airlie 
2389e024e110SDave Airlie 	if (rdev->family <= CHIP_RS200) {
2390e024e110SDave Airlie 		if ((tiling_flags & (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2391e024e110SDave Airlie 				 == (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2392e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_BOTH;
2393e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2394e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_MACRO;
2395e024e110SDave Airlie 	} else if (rdev->family <= CHIP_RV280) {
2396e024e110SDave Airlie 		if (tiling_flags & (RADEON_TILING_MACRO))
2397e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MACRO;
2398e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2399e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MICRO;
2400e024e110SDave Airlie 	} else {
2401e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2402e024e110SDave Airlie 			flags |= R300_SURF_TILE_MACRO;
2403e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2404e024e110SDave Airlie 			flags |= R300_SURF_TILE_MICRO;
2405e024e110SDave Airlie 	}
2406e024e110SDave Airlie 
2407c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_16BIT)
2408c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_16BPP | RADEON_SURF_AP1_SWP_16BPP;
2409c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_32BIT)
2410c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_32BPP | RADEON_SURF_AP1_SWP_32BPP;
2411c88f9f0cSMichel Dänzer 
2412e024e110SDave Airlie 	DRM_DEBUG("writing surface %d %d %x %x\n", reg, flags, offset, offset+obj_size-1);
2413e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, flags);
2414e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_LOWER_BOUND + surf_index, offset);
2415e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_UPPER_BOUND + surf_index, offset + obj_size - 1);
2416e024e110SDave Airlie 	return 0;
2417e024e110SDave Airlie }
2418e024e110SDave Airlie 
2419e024e110SDave Airlie void r100_clear_surface_reg(struct radeon_device *rdev, int reg)
2420e024e110SDave Airlie {
2421e024e110SDave Airlie 	int surf_index = reg * 16;
2422e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, 0);
2423e024e110SDave Airlie }
2424c93bb85bSJerome Glisse 
2425c93bb85bSJerome Glisse void r100_bandwidth_update(struct radeon_device *rdev)
2426c93bb85bSJerome Glisse {
2427c93bb85bSJerome Glisse 	fixed20_12 trcd_ff, trp_ff, tras_ff, trbs_ff, tcas_ff;
2428c93bb85bSJerome Glisse 	fixed20_12 sclk_ff, mclk_ff, sclk_eff_ff, sclk_delay_ff;
2429c93bb85bSJerome Glisse 	fixed20_12 peak_disp_bw, mem_bw, pix_clk, pix_clk2, temp_ff, crit_point_ff;
2430c93bb85bSJerome Glisse 	uint32_t temp, data, mem_trcd, mem_trp, mem_tras;
2431c93bb85bSJerome Glisse 	fixed20_12 memtcas_ff[8] = {
2432c93bb85bSJerome Glisse 		fixed_init(1),
2433c93bb85bSJerome Glisse 		fixed_init(2),
2434c93bb85bSJerome Glisse 		fixed_init(3),
2435c93bb85bSJerome Glisse 		fixed_init(0),
2436c93bb85bSJerome Glisse 		fixed_init_half(1),
2437c93bb85bSJerome Glisse 		fixed_init_half(2),
2438c93bb85bSJerome Glisse 		fixed_init(0),
2439c93bb85bSJerome Glisse 	};
2440c93bb85bSJerome Glisse 	fixed20_12 memtcas_rs480_ff[8] = {
2441c93bb85bSJerome Glisse 		fixed_init(0),
2442c93bb85bSJerome Glisse 		fixed_init(1),
2443c93bb85bSJerome Glisse 		fixed_init(2),
2444c93bb85bSJerome Glisse 		fixed_init(3),
2445c93bb85bSJerome Glisse 		fixed_init(0),
2446c93bb85bSJerome Glisse 		fixed_init_half(1),
2447c93bb85bSJerome Glisse 		fixed_init_half(2),
2448c93bb85bSJerome Glisse 		fixed_init_half(3),
2449c93bb85bSJerome Glisse 	};
2450c93bb85bSJerome Glisse 	fixed20_12 memtcas2_ff[8] = {
2451c93bb85bSJerome Glisse 		fixed_init(0),
2452c93bb85bSJerome Glisse 		fixed_init(1),
2453c93bb85bSJerome Glisse 		fixed_init(2),
2454c93bb85bSJerome Glisse 		fixed_init(3),
2455c93bb85bSJerome Glisse 		fixed_init(4),
2456c93bb85bSJerome Glisse 		fixed_init(5),
2457c93bb85bSJerome Glisse 		fixed_init(6),
2458c93bb85bSJerome Glisse 		fixed_init(7),
2459c93bb85bSJerome Glisse 	};
2460c93bb85bSJerome Glisse 	fixed20_12 memtrbs[8] = {
2461c93bb85bSJerome Glisse 		fixed_init(1),
2462c93bb85bSJerome Glisse 		fixed_init_half(1),
2463c93bb85bSJerome Glisse 		fixed_init(2),
2464c93bb85bSJerome Glisse 		fixed_init_half(2),
2465c93bb85bSJerome Glisse 		fixed_init(3),
2466c93bb85bSJerome Glisse 		fixed_init_half(3),
2467c93bb85bSJerome Glisse 		fixed_init(4),
2468c93bb85bSJerome Glisse 		fixed_init_half(4)
2469c93bb85bSJerome Glisse 	};
2470c93bb85bSJerome Glisse 	fixed20_12 memtrbs_r4xx[8] = {
2471c93bb85bSJerome Glisse 		fixed_init(4),
2472c93bb85bSJerome Glisse 		fixed_init(5),
2473c93bb85bSJerome Glisse 		fixed_init(6),
2474c93bb85bSJerome Glisse 		fixed_init(7),
2475c93bb85bSJerome Glisse 		fixed_init(8),
2476c93bb85bSJerome Glisse 		fixed_init(9),
2477c93bb85bSJerome Glisse 		fixed_init(10),
2478c93bb85bSJerome Glisse 		fixed_init(11)
2479c93bb85bSJerome Glisse 	};
2480c93bb85bSJerome Glisse 	fixed20_12 min_mem_eff;
2481c93bb85bSJerome Glisse 	fixed20_12 mc_latency_sclk, mc_latency_mclk, k1;
2482c93bb85bSJerome Glisse 	fixed20_12 cur_latency_mclk, cur_latency_sclk;
2483c93bb85bSJerome Glisse 	fixed20_12 disp_latency, disp_latency_overhead, disp_drain_rate,
2484c93bb85bSJerome Glisse 		disp_drain_rate2, read_return_rate;
2485c93bb85bSJerome Glisse 	fixed20_12 time_disp1_drop_priority;
2486c93bb85bSJerome Glisse 	int c;
2487c93bb85bSJerome Glisse 	int cur_size = 16;       /* in octawords */
2488c93bb85bSJerome Glisse 	int critical_point = 0, critical_point2;
2489c93bb85bSJerome Glisse /* 	uint32_t read_return_rate, time_disp1_drop_priority; */
2490c93bb85bSJerome Glisse 	int stop_req, max_stop_req;
2491c93bb85bSJerome Glisse 	struct drm_display_mode *mode1 = NULL;
2492c93bb85bSJerome Glisse 	struct drm_display_mode *mode2 = NULL;
2493c93bb85bSJerome Glisse 	uint32_t pixel_bytes1 = 0;
2494c93bb85bSJerome Glisse 	uint32_t pixel_bytes2 = 0;
2495c93bb85bSJerome Glisse 
2496f46c0120SAlex Deucher 	radeon_update_display_priority(rdev);
2497f46c0120SAlex Deucher 
2498c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[0]->base.enabled) {
2499c93bb85bSJerome Glisse 		mode1 = &rdev->mode_info.crtcs[0]->base.mode;
2500c93bb85bSJerome Glisse 		pixel_bytes1 = rdev->mode_info.crtcs[0]->base.fb->bits_per_pixel / 8;
2501c93bb85bSJerome Glisse 	}
2502dfee5614SDave Airlie 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
2503c93bb85bSJerome Glisse 		if (rdev->mode_info.crtcs[1]->base.enabled) {
2504c93bb85bSJerome Glisse 			mode2 = &rdev->mode_info.crtcs[1]->base.mode;
2505c93bb85bSJerome Glisse 			pixel_bytes2 = rdev->mode_info.crtcs[1]->base.fb->bits_per_pixel / 8;
2506c93bb85bSJerome Glisse 		}
2507dfee5614SDave Airlie 	}
2508c93bb85bSJerome Glisse 
2509c93bb85bSJerome Glisse 	min_mem_eff.full = rfixed_const_8(0);
2510c93bb85bSJerome Glisse 	/* get modes */
2511c93bb85bSJerome Glisse 	if ((rdev->disp_priority == 2) && ASIC_IS_R300(rdev)) {
2512c93bb85bSJerome Glisse 		uint32_t mc_init_misc_lat_timer = RREG32(R300_MC_INIT_MISC_LAT_TIMER);
2513c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP1R_INIT_LAT_MASK << R300_MC_DISP1R_INIT_LAT_SHIFT);
2514c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP0R_INIT_LAT_MASK << R300_MC_DISP0R_INIT_LAT_SHIFT);
2515c93bb85bSJerome Glisse 		/* check crtc enables */
2516c93bb85bSJerome Glisse 		if (mode2)
2517c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP1R_INIT_LAT_SHIFT);
2518c93bb85bSJerome Glisse 		if (mode1)
2519c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP0R_INIT_LAT_SHIFT);
2520c93bb85bSJerome Glisse 		WREG32(R300_MC_INIT_MISC_LAT_TIMER, mc_init_misc_lat_timer);
2521c93bb85bSJerome Glisse 	}
2522c93bb85bSJerome Glisse 
2523c93bb85bSJerome Glisse 	/*
2524c93bb85bSJerome Glisse 	 * determine is there is enough bw for current mode
2525c93bb85bSJerome Glisse 	 */
2526f47299c5SAlex Deucher 	sclk_ff = rdev->pm.sclk;
2527f47299c5SAlex Deucher 	mclk_ff = rdev->pm.mclk;
2528c93bb85bSJerome Glisse 
2529c93bb85bSJerome Glisse 	temp = (rdev->mc.vram_width / 8) * (rdev->mc.vram_is_ddr ? 2 : 1);
2530c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(temp);
2531c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mclk_ff, temp_ff);
2532c93bb85bSJerome Glisse 
2533c93bb85bSJerome Glisse 	pix_clk.full = 0;
2534c93bb85bSJerome Glisse 	pix_clk2.full = 0;
2535c93bb85bSJerome Glisse 	peak_disp_bw.full = 0;
2536c93bb85bSJerome Glisse 	if (mode1) {
2537c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2538c93bb85bSJerome Glisse 		pix_clk.full = rfixed_const(mode1->clock); /* convert to fixed point */
2539c93bb85bSJerome Glisse 		pix_clk.full = rfixed_div(pix_clk, temp_ff);
2540c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes1);
2541c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk, temp_ff);
2542c93bb85bSJerome Glisse 	}
2543c93bb85bSJerome Glisse 	if (mode2) {
2544c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2545c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_const(mode2->clock); /* convert to fixed point */
2546c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_div(pix_clk2, temp_ff);
2547c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes2);
2548c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk2, temp_ff);
2549c93bb85bSJerome Glisse 	}
2550c93bb85bSJerome Glisse 
2551c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mem_bw, min_mem_eff);
2552c93bb85bSJerome Glisse 	if (peak_disp_bw.full >= mem_bw.full) {
2553c93bb85bSJerome Glisse 		DRM_ERROR("You may not have enough display bandwidth for current mode\n"
2554c93bb85bSJerome Glisse 			  "If you have flickering problem, try to lower resolution, refresh rate, or color depth\n");
2555c93bb85bSJerome Glisse 	}
2556c93bb85bSJerome Glisse 
2557c93bb85bSJerome Glisse 	/*  Get values from the EXT_MEM_CNTL register...converting its contents. */
2558c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_TIMING_CNTL);
2559c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || (rdev->flags & RADEON_IS_IGP)) { /* RV100, M6, IGPs */
2560c93bb85bSJerome Glisse 		mem_trcd = ((temp >> 2) & 0x3) + 1;
2561c93bb85bSJerome Glisse 		mem_trp  = ((temp & 0x3)) + 1;
2562c93bb85bSJerome Glisse 		mem_tras = ((temp & 0x70) >> 4) + 1;
2563c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R300 ||
2564c93bb85bSJerome Glisse 		   rdev->family == CHIP_R350) { /* r300, r350 */
2565c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2566c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2567c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 4;
2568c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_RV350 ||
2569c93bb85bSJerome Glisse 		   rdev->family <= CHIP_RV380) {
2570c93bb85bSJerome Glisse 		/* rv3x0 */
2571c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 3;
2572c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 3;
2573c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 6;
2574c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R420 ||
2575c93bb85bSJerome Glisse 		   rdev->family == CHIP_R423 ||
2576c93bb85bSJerome Glisse 		   rdev->family == CHIP_RV410) {
2577c93bb85bSJerome Glisse 		/* r4xx */
2578c93bb85bSJerome Glisse 		mem_trcd = (temp & 0xf) + 3;
2579c93bb85bSJerome Glisse 		if (mem_trcd > 15)
2580c93bb85bSJerome Glisse 			mem_trcd = 15;
2581c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0xf) + 3;
2582c93bb85bSJerome Glisse 		if (mem_trp > 15)
2583c93bb85bSJerome Glisse 			mem_trp = 15;
2584c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0x1f) + 6;
2585c93bb85bSJerome Glisse 		if (mem_tras > 31)
2586c93bb85bSJerome Glisse 			mem_tras = 31;
2587c93bb85bSJerome Glisse 	} else { /* RV200, R200 */
2588c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2589c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2590c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0xf) + 4;
2591c93bb85bSJerome Glisse 	}
2592c93bb85bSJerome Glisse 	/* convert to FF */
2593c93bb85bSJerome Glisse 	trcd_ff.full = rfixed_const(mem_trcd);
2594c93bb85bSJerome Glisse 	trp_ff.full = rfixed_const(mem_trp);
2595c93bb85bSJerome Glisse 	tras_ff.full = rfixed_const(mem_tras);
2596c93bb85bSJerome Glisse 
2597c93bb85bSJerome Glisse 	/* Get values from the MEM_SDRAM_MODE_REG register...converting its */
2598c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_SDRAM_MODE_REG);
2599c93bb85bSJerome Glisse 	data = (temp & (7 << 20)) >> 20;
2600c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || rdev->flags & RADEON_IS_IGP) {
2601c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RS480) /* don't think rs400 */
2602c93bb85bSJerome Glisse 			tcas_ff = memtcas_rs480_ff[data];
2603c93bb85bSJerome Glisse 		else
2604c93bb85bSJerome Glisse 			tcas_ff = memtcas_ff[data];
2605c93bb85bSJerome Glisse 	} else
2606c93bb85bSJerome Glisse 		tcas_ff = memtcas2_ff[data];
2607c93bb85bSJerome Glisse 
2608c93bb85bSJerome Glisse 	if (rdev->family == CHIP_RS400 ||
2609c93bb85bSJerome Glisse 	    rdev->family == CHIP_RS480) {
2610c93bb85bSJerome Glisse 		/* extra cas latency stored in bits 23-25 0-4 clocks */
2611c93bb85bSJerome Glisse 		data = (temp >> 23) & 0x7;
2612c93bb85bSJerome Glisse 		if (data < 5)
2613c93bb85bSJerome Glisse 			tcas_ff.full += rfixed_const(data);
2614c93bb85bSJerome Glisse 	}
2615c93bb85bSJerome Glisse 
2616c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev) && !(rdev->flags & RADEON_IS_IGP)) {
2617c93bb85bSJerome Glisse 		/* on the R300, Tcas is included in Trbs.
2618c93bb85bSJerome Glisse 		 */
2619c93bb85bSJerome Glisse 		temp = RREG32(RADEON_MEM_CNTL);
2620c93bb85bSJerome Glisse 		data = (R300_MEM_NUM_CHANNELS_MASK & temp);
2621c93bb85bSJerome Glisse 		if (data == 1) {
2622c93bb85bSJerome Glisse 			if (R300_MEM_USE_CD_CH_ONLY & temp) {
2623c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_INDEX);
2624c93bb85bSJerome Glisse 				temp &= ~R300_MC_IND_ADDR_MASK;
2625c93bb85bSJerome Glisse 				temp |= R300_MC_READ_CNTL_CD_mcind;
2626c93bb85bSJerome Glisse 				WREG32(R300_MC_IND_INDEX, temp);
2627c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_DATA);
2628c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_C_MASK & temp);
2629c93bb85bSJerome Glisse 			} else {
2630c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_READ_CNTL_AB);
2631c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2632c93bb85bSJerome Glisse 			}
2633c93bb85bSJerome Glisse 		} else {
2634c93bb85bSJerome Glisse 			temp = RREG32(R300_MC_READ_CNTL_AB);
2635c93bb85bSJerome Glisse 			data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2636c93bb85bSJerome Glisse 		}
2637c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RV410 ||
2638c93bb85bSJerome Glisse 		    rdev->family == CHIP_R420 ||
2639c93bb85bSJerome Glisse 		    rdev->family == CHIP_R423)
2640c93bb85bSJerome Glisse 			trbs_ff = memtrbs_r4xx[data];
2641c93bb85bSJerome Glisse 		else
2642c93bb85bSJerome Glisse 			trbs_ff = memtrbs[data];
2643c93bb85bSJerome Glisse 		tcas_ff.full += trbs_ff.full;
2644c93bb85bSJerome Glisse 	}
2645c93bb85bSJerome Glisse 
2646c93bb85bSJerome Glisse 	sclk_eff_ff.full = sclk_ff.full;
2647c93bb85bSJerome Glisse 
2648c93bb85bSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
2649c93bb85bSJerome Glisse 		fixed20_12 agpmode_ff;
2650c93bb85bSJerome Glisse 		agpmode_ff.full = rfixed_const(radeon_agpmode);
2651c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const_666(16);
2652c93bb85bSJerome Glisse 		sclk_eff_ff.full -= rfixed_mul(agpmode_ff, temp_ff);
2653c93bb85bSJerome Glisse 	}
2654c93bb85bSJerome Glisse 	/* TODO PCIE lanes may affect this - agpmode == 16?? */
2655c93bb85bSJerome Glisse 
2656c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev)) {
2657c93bb85bSJerome Glisse 		sclk_delay_ff.full = rfixed_const(250);
2658c93bb85bSJerome Glisse 	} else {
2659c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RV100) ||
2660c93bb85bSJerome Glisse 		    rdev->flags & RADEON_IS_IGP) {
2661c93bb85bSJerome Glisse 			if (rdev->mc.vram_is_ddr)
2662c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2663c93bb85bSJerome Glisse 			else
2664c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(33);
2665c93bb85bSJerome Glisse 		} else {
2666c93bb85bSJerome Glisse 			if (rdev->mc.vram_width == 128)
2667c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(57);
2668c93bb85bSJerome Glisse 			else
2669c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2670c93bb85bSJerome Glisse 		}
2671c93bb85bSJerome Glisse 	}
2672c93bb85bSJerome Glisse 
2673c93bb85bSJerome Glisse 	mc_latency_sclk.full = rfixed_div(sclk_delay_ff, sclk_eff_ff);
2674c93bb85bSJerome Glisse 
2675c93bb85bSJerome Glisse 	if (rdev->mc.vram_is_ddr) {
2676c93bb85bSJerome Glisse 		if (rdev->mc.vram_width == 32) {
2677c93bb85bSJerome Glisse 			k1.full = rfixed_const(40);
2678c93bb85bSJerome Glisse 			c  = 3;
2679c93bb85bSJerome Glisse 		} else {
2680c93bb85bSJerome Glisse 			k1.full = rfixed_const(20);
2681c93bb85bSJerome Glisse 			c  = 1;
2682c93bb85bSJerome Glisse 		}
2683c93bb85bSJerome Glisse 	} else {
2684c93bb85bSJerome Glisse 		k1.full = rfixed_const(40);
2685c93bb85bSJerome Glisse 		c  = 3;
2686c93bb85bSJerome Glisse 	}
2687c93bb85bSJerome Glisse 
2688c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(2);
2689c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_mul(trcd_ff, temp_ff);
2690c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(c);
2691c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tcas_ff, temp_ff);
2692c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(4);
2693c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tras_ff, temp_ff);
2694c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(trp_ff, temp_ff);
2695c93bb85bSJerome Glisse 	mc_latency_mclk.full += k1.full;
2696c93bb85bSJerome Glisse 
2697c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_div(mc_latency_mclk, mclk_ff);
2698c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_div(temp_ff, sclk_eff_ff);
2699c93bb85bSJerome Glisse 
2700c93bb85bSJerome Glisse 	/*
2701c93bb85bSJerome Glisse 	  HW cursor time assuming worst case of full size colour cursor.
2702c93bb85bSJerome Glisse 	*/
2703c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const((2 * (cur_size - (rdev->mc.vram_is_ddr + 1))));
2704c93bb85bSJerome Glisse 	temp_ff.full += trcd_ff.full;
2705c93bb85bSJerome Glisse 	if (temp_ff.full < tras_ff.full)
2706c93bb85bSJerome Glisse 		temp_ff.full = tras_ff.full;
2707c93bb85bSJerome Glisse 	cur_latency_mclk.full = rfixed_div(temp_ff, mclk_ff);
2708c93bb85bSJerome Glisse 
2709c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(cur_size);
2710c93bb85bSJerome Glisse 	cur_latency_sclk.full = rfixed_div(temp_ff, sclk_eff_ff);
2711c93bb85bSJerome Glisse 	/*
2712c93bb85bSJerome Glisse 	  Find the total latency for the display data.
2713c93bb85bSJerome Glisse 	*/
2714b5fc9010SMichel Dänzer 	disp_latency_overhead.full = rfixed_const(8);
2715c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_div(disp_latency_overhead, sclk_ff);
2716c93bb85bSJerome Glisse 	mc_latency_mclk.full += disp_latency_overhead.full + cur_latency_mclk.full;
2717c93bb85bSJerome Glisse 	mc_latency_sclk.full += disp_latency_overhead.full + cur_latency_sclk.full;
2718c93bb85bSJerome Glisse 
2719c93bb85bSJerome Glisse 	if (mc_latency_mclk.full > mc_latency_sclk.full)
2720c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_mclk.full;
2721c93bb85bSJerome Glisse 	else
2722c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_sclk.full;
2723c93bb85bSJerome Glisse 
2724c93bb85bSJerome Glisse 	/* setup Max GRPH_STOP_REQ default value */
2725c93bb85bSJerome Glisse 	if (ASIC_IS_RV100(rdev))
2726c93bb85bSJerome Glisse 		max_stop_req = 0x5c;
2727c93bb85bSJerome Glisse 	else
2728c93bb85bSJerome Glisse 		max_stop_req = 0x7c;
2729c93bb85bSJerome Glisse 
2730c93bb85bSJerome Glisse 	if (mode1) {
2731c93bb85bSJerome Glisse 		/*  CRTC1
2732c93bb85bSJerome Glisse 		    Set GRPH_BUFFER_CNTL register using h/w defined optimal values.
2733c93bb85bSJerome Glisse 		    GRPH_STOP_REQ <= MIN[ 0x7C, (CRTC_H_DISP + 1) * (bit depth) / 0x10 ]
2734c93bb85bSJerome Glisse 		*/
2735c93bb85bSJerome Glisse 		stop_req = mode1->hdisplay * pixel_bytes1 / 16;
2736c93bb85bSJerome Glisse 
2737c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2738c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2739c93bb85bSJerome Glisse 
2740c93bb85bSJerome Glisse 		/*
2741c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2742c93bb85bSJerome Glisse 		*/
2743c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes1));
2744c93bb85bSJerome Glisse 		disp_drain_rate.full = rfixed_div(pix_clk, temp_ff);
2745c93bb85bSJerome Glisse 
2746c93bb85bSJerome Glisse 		/*
2747c93bb85bSJerome Glisse 		  Find the critical point of the display buffer.
2748c93bb85bSJerome Glisse 		*/
2749c93bb85bSJerome Glisse 		crit_point_ff.full = rfixed_mul(disp_drain_rate, disp_latency);
2750c93bb85bSJerome Glisse 		crit_point_ff.full += rfixed_const_half(0);
2751c93bb85bSJerome Glisse 
2752c93bb85bSJerome Glisse 		critical_point = rfixed_trunc(crit_point_ff);
2753c93bb85bSJerome Glisse 
2754c93bb85bSJerome Glisse 		if (rdev->disp_priority == 2) {
2755c93bb85bSJerome Glisse 			critical_point = 0;
2756c93bb85bSJerome Glisse 		}
2757c93bb85bSJerome Glisse 
2758c93bb85bSJerome Glisse 		/*
2759c93bb85bSJerome Glisse 		  The critical point should never be above max_stop_req-4.  Setting
2760c93bb85bSJerome Glisse 		  GRPH_CRITICAL_CNTL = 0 will thus force high priority all the time.
2761c93bb85bSJerome Glisse 		*/
2762c93bb85bSJerome Glisse 		if (max_stop_req - critical_point < 4)
2763c93bb85bSJerome Glisse 			critical_point = 0;
2764c93bb85bSJerome Glisse 
2765c93bb85bSJerome Glisse 		if (critical_point == 0 && mode2 && rdev->family == CHIP_R300) {
2766c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0, when CRTC2 is enabled.*/
2767c93bb85bSJerome Glisse 			critical_point = 0x10;
2768c93bb85bSJerome Glisse 		}
2769c93bb85bSJerome Glisse 
2770c93bb85bSJerome Glisse 		temp = RREG32(RADEON_GRPH_BUFFER_CNTL);
2771c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_STOP_REQ_MASK);
2772c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2773c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_START_REQ_MASK);
2774c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2775c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2776c93bb85bSJerome Glisse 			stop_req -= 0x10;
2777c93bb85bSJerome Glisse 		}
2778c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2779c93bb85bSJerome Glisse 		temp |= RADEON_GRPH_BUFFER_SIZE;
2780c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2781c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2782c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2783c93bb85bSJerome Glisse 		/*
2784c93bb85bSJerome Glisse 		  Write the result into the register.
2785c93bb85bSJerome Glisse 		*/
2786c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH_BUFFER_CNTL, ((temp & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2787c93bb85bSJerome Glisse 						       (critical_point << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2788c93bb85bSJerome Glisse 
2789c93bb85bSJerome Glisse #if 0
2790c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2791c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2792c93bb85bSJerome Glisse 			/* attempt to program RS400 disp regs correctly ??? */
2793c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP1_REG_CNTL);
2794c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_START_REQ_LEVEL_MASK |
2795c93bb85bSJerome Glisse 				  RS400_DISP1_STOP_REQ_LEVEL_MASK);
2796c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, (temp |
2797c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2798c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2799c93bb85bSJerome Glisse 			temp = RREG32(RS400_DMIF_MEM_CNTL1);
2800c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_CRITICAL_POINT_START_MASK |
2801c93bb85bSJerome Glisse 				  RS400_DISP1_CRITICAL_POINT_STOP_MASK);
2802c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1, (temp |
2803c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_START_SHIFT) |
2804c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_STOP_SHIFT)));
2805c93bb85bSJerome Glisse 		}
2806c93bb85bSJerome Glisse #endif
2807c93bb85bSJerome Glisse 
2808c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH_BUFFER_CNTL from to %x\n",
2809c93bb85bSJerome Glisse 			  /* 	  (unsigned int)info->SavedReg->grph_buffer_cntl, */
2810c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH_BUFFER_CNTL));
2811c93bb85bSJerome Glisse 	}
2812c93bb85bSJerome Glisse 
2813c93bb85bSJerome Glisse 	if (mode2) {
2814c93bb85bSJerome Glisse 		u32 grph2_cntl;
2815c93bb85bSJerome Glisse 		stop_req = mode2->hdisplay * pixel_bytes2 / 16;
2816c93bb85bSJerome Glisse 
2817c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2818c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2819c93bb85bSJerome Glisse 
2820c93bb85bSJerome Glisse 		/*
2821c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2822c93bb85bSJerome Glisse 		*/
2823c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes2));
2824c93bb85bSJerome Glisse 		disp_drain_rate2.full = rfixed_div(pix_clk2, temp_ff);
2825c93bb85bSJerome Glisse 
2826c93bb85bSJerome Glisse 		grph2_cntl = RREG32(RADEON_GRPH2_BUFFER_CNTL);
2827c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_STOP_REQ_MASK);
2828c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2829c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_START_REQ_MASK);
2830c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2831c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2832c93bb85bSJerome Glisse 			stop_req -= 0x10;
2833c93bb85bSJerome Glisse 		}
2834c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2835c93bb85bSJerome Glisse 		grph2_cntl |= RADEON_GRPH_BUFFER_SIZE;
2836c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2837c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2838c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2839c93bb85bSJerome Glisse 
2840c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS100) ||
2841c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS200))
2842c93bb85bSJerome Glisse 			critical_point2 = 0;
2843c93bb85bSJerome Glisse 		else {
2844c93bb85bSJerome Glisse 			temp = (rdev->mc.vram_width * rdev->mc.vram_is_ddr + 1)/128;
2845c93bb85bSJerome Glisse 			temp_ff.full = rfixed_const(temp);
2846c93bb85bSJerome Glisse 			temp_ff.full = rfixed_mul(mclk_ff, temp_ff);
2847c93bb85bSJerome Glisse 			if (sclk_ff.full < temp_ff.full)
2848c93bb85bSJerome Glisse 				temp_ff.full = sclk_ff.full;
2849c93bb85bSJerome Glisse 
2850c93bb85bSJerome Glisse 			read_return_rate.full = temp_ff.full;
2851c93bb85bSJerome Glisse 
2852c93bb85bSJerome Glisse 			if (mode1) {
2853c93bb85bSJerome Glisse 				temp_ff.full = read_return_rate.full - disp_drain_rate.full;
2854c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = rfixed_div(crit_point_ff, temp_ff);
2855c93bb85bSJerome Glisse 			} else {
2856c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = 0;
2857c93bb85bSJerome Glisse 			}
2858c93bb85bSJerome Glisse 			crit_point_ff.full = disp_latency.full + time_disp1_drop_priority.full + disp_latency.full;
2859c93bb85bSJerome Glisse 			crit_point_ff.full = rfixed_mul(crit_point_ff, disp_drain_rate2);
2860c93bb85bSJerome Glisse 			crit_point_ff.full += rfixed_const_half(0);
2861c93bb85bSJerome Glisse 
2862c93bb85bSJerome Glisse 			critical_point2 = rfixed_trunc(crit_point_ff);
2863c93bb85bSJerome Glisse 
2864c93bb85bSJerome Glisse 			if (rdev->disp_priority == 2) {
2865c93bb85bSJerome Glisse 				critical_point2 = 0;
2866c93bb85bSJerome Glisse 			}
2867c93bb85bSJerome Glisse 
2868c93bb85bSJerome Glisse 			if (max_stop_req - critical_point2 < 4)
2869c93bb85bSJerome Glisse 				critical_point2 = 0;
2870c93bb85bSJerome Glisse 
2871c93bb85bSJerome Glisse 		}
2872c93bb85bSJerome Glisse 
2873c93bb85bSJerome Glisse 		if (critical_point2 == 0 && rdev->family == CHIP_R300) {
2874c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0 */
2875c93bb85bSJerome Glisse 			critical_point2 = 0x10;
2876c93bb85bSJerome Glisse 		}
2877c93bb85bSJerome Glisse 
2878c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH2_BUFFER_CNTL, ((grph2_cntl & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2879c93bb85bSJerome Glisse 						  (critical_point2 << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2880c93bb85bSJerome Glisse 
2881c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2882c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2883c93bb85bSJerome Glisse #if 0
2884c93bb85bSJerome Glisse 			/* attempt to program RS400 disp2 regs correctly ??? */
2885c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL1);
2886c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_START_REQ_LEVEL_MASK |
2887c93bb85bSJerome Glisse 				  RS400_DISP2_STOP_REQ_LEVEL_MASK);
2888c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, (temp |
2889c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2890c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2891c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL2);
2892c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_CRITICAL_POINT_START_MASK |
2893c93bb85bSJerome Glisse 				  RS400_DISP2_CRITICAL_POINT_STOP_MASK);
2894c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, (temp |
2895c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_START_SHIFT) |
2896c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_STOP_SHIFT)));
2897c93bb85bSJerome Glisse #endif
2898c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, 0x105DC1CC);
2899c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, 0x2749D000);
2900c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1,  0x29CA71DC);
2901c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, 0x28FBC3AC);
2902c93bb85bSJerome Glisse 		}
2903c93bb85bSJerome Glisse 
2904c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH2_BUFFER_CNTL from to %x\n",
2905c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH2_BUFFER_CNTL));
2906c93bb85bSJerome Glisse 	}
2907c93bb85bSJerome Glisse }
2908551ebd83SDave Airlie 
2909551ebd83SDave Airlie static inline void r100_cs_track_texture_print(struct r100_cs_track_texture *t)
2910551ebd83SDave Airlie {
2911551ebd83SDave Airlie 	DRM_ERROR("pitch                      %d\n", t->pitch);
2912ceb776bcSMathias Fröhlich 	DRM_ERROR("use_pitch                  %d\n", t->use_pitch);
2913551ebd83SDave Airlie 	DRM_ERROR("width                      %d\n", t->width);
2914ceb776bcSMathias Fröhlich 	DRM_ERROR("width_11                   %d\n", t->width_11);
2915551ebd83SDave Airlie 	DRM_ERROR("height                     %d\n", t->height);
2916ceb776bcSMathias Fröhlich 	DRM_ERROR("height_11                  %d\n", t->height_11);
2917551ebd83SDave Airlie 	DRM_ERROR("num levels                 %d\n", t->num_levels);
2918551ebd83SDave Airlie 	DRM_ERROR("depth                      %d\n", t->txdepth);
2919551ebd83SDave Airlie 	DRM_ERROR("bpp                        %d\n", t->cpp);
2920551ebd83SDave Airlie 	DRM_ERROR("coordinate type            %d\n", t->tex_coord_type);
2921551ebd83SDave Airlie 	DRM_ERROR("width round to power of 2  %d\n", t->roundup_w);
2922551ebd83SDave Airlie 	DRM_ERROR("height round to power of 2 %d\n", t->roundup_h);
2923d785d78bSDave Airlie 	DRM_ERROR("compress format            %d\n", t->compress_format);
2924551ebd83SDave Airlie }
2925551ebd83SDave Airlie 
2926551ebd83SDave Airlie static int r100_cs_track_cube(struct radeon_device *rdev,
2927551ebd83SDave Airlie 			      struct r100_cs_track *track, unsigned idx)
2928551ebd83SDave Airlie {
2929551ebd83SDave Airlie 	unsigned face, w, h;
29304c788679SJerome Glisse 	struct radeon_bo *cube_robj;
2931551ebd83SDave Airlie 	unsigned long size;
2932551ebd83SDave Airlie 
2933551ebd83SDave Airlie 	for (face = 0; face < 5; face++) {
2934551ebd83SDave Airlie 		cube_robj = track->textures[idx].cube_info[face].robj;
2935551ebd83SDave Airlie 		w = track->textures[idx].cube_info[face].width;
2936551ebd83SDave Airlie 		h = track->textures[idx].cube_info[face].height;
2937551ebd83SDave Airlie 
2938551ebd83SDave Airlie 		size = w * h;
2939551ebd83SDave Airlie 		size *= track->textures[idx].cpp;
2940551ebd83SDave Airlie 
2941551ebd83SDave Airlie 		size += track->textures[idx].cube_info[face].offset;
2942551ebd83SDave Airlie 
29434c788679SJerome Glisse 		if (size > radeon_bo_size(cube_robj)) {
2944551ebd83SDave Airlie 			DRM_ERROR("Cube texture offset greater than object size %lu %lu\n",
29454c788679SJerome Glisse 				  size, radeon_bo_size(cube_robj));
2946551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[idx]);
2947551ebd83SDave Airlie 			return -1;
2948551ebd83SDave Airlie 		}
2949551ebd83SDave Airlie 	}
2950551ebd83SDave Airlie 	return 0;
2951551ebd83SDave Airlie }
2952551ebd83SDave Airlie 
2953d785d78bSDave Airlie static int r100_track_compress_size(int compress_format, int w, int h)
2954d785d78bSDave Airlie {
2955d785d78bSDave Airlie 	int block_width, block_height, block_bytes;
2956d785d78bSDave Airlie 	int wblocks, hblocks;
2957d785d78bSDave Airlie 	int min_wblocks;
2958d785d78bSDave Airlie 	int sz;
2959d785d78bSDave Airlie 
2960d785d78bSDave Airlie 	block_width = 4;
2961d785d78bSDave Airlie 	block_height = 4;
2962d785d78bSDave Airlie 
2963d785d78bSDave Airlie 	switch (compress_format) {
2964d785d78bSDave Airlie 	case R100_TRACK_COMP_DXT1:
2965d785d78bSDave Airlie 		block_bytes = 8;
2966d785d78bSDave Airlie 		min_wblocks = 4;
2967d785d78bSDave Airlie 		break;
2968d785d78bSDave Airlie 	default:
2969d785d78bSDave Airlie 	case R100_TRACK_COMP_DXT35:
2970d785d78bSDave Airlie 		block_bytes = 16;
2971d785d78bSDave Airlie 		min_wblocks = 2;
2972d785d78bSDave Airlie 		break;
2973d785d78bSDave Airlie 	}
2974d785d78bSDave Airlie 
2975d785d78bSDave Airlie 	hblocks = (h + block_height - 1) / block_height;
2976d785d78bSDave Airlie 	wblocks = (w + block_width - 1) / block_width;
2977d785d78bSDave Airlie 	if (wblocks < min_wblocks)
2978d785d78bSDave Airlie 		wblocks = min_wblocks;
2979d785d78bSDave Airlie 	sz = wblocks * hblocks * block_bytes;
2980d785d78bSDave Airlie 	return sz;
2981d785d78bSDave Airlie }
2982d785d78bSDave Airlie 
2983551ebd83SDave Airlie static int r100_cs_track_texture_check(struct radeon_device *rdev,
2984551ebd83SDave Airlie 				       struct r100_cs_track *track)
2985551ebd83SDave Airlie {
29864c788679SJerome Glisse 	struct radeon_bo *robj;
2987551ebd83SDave Airlie 	unsigned long size;
2988b73c5f8bSMarek Olšák 	unsigned u, i, w, h, d;
2989551ebd83SDave Airlie 	int ret;
2990551ebd83SDave Airlie 
2991551ebd83SDave Airlie 	for (u = 0; u < track->num_texture; u++) {
2992551ebd83SDave Airlie 		if (!track->textures[u].enabled)
2993551ebd83SDave Airlie 			continue;
2994551ebd83SDave Airlie 		robj = track->textures[u].robj;
2995551ebd83SDave Airlie 		if (robj == NULL) {
2996551ebd83SDave Airlie 			DRM_ERROR("No texture bound to unit %u\n", u);
2997551ebd83SDave Airlie 			return -EINVAL;
2998551ebd83SDave Airlie 		}
2999551ebd83SDave Airlie 		size = 0;
3000551ebd83SDave Airlie 		for (i = 0; i <= track->textures[u].num_levels; i++) {
3001551ebd83SDave Airlie 			if (track->textures[u].use_pitch) {
3002551ebd83SDave Airlie 				if (rdev->family < CHIP_R300)
3003551ebd83SDave Airlie 					w = (track->textures[u].pitch / track->textures[u].cpp) / (1 << i);
3004551ebd83SDave Airlie 				else
3005551ebd83SDave Airlie 					w = track->textures[u].pitch / (1 << i);
3006551ebd83SDave Airlie 			} else {
3007ceb776bcSMathias Fröhlich 				w = track->textures[u].width;
3008551ebd83SDave Airlie 				if (rdev->family >= CHIP_RV515)
3009551ebd83SDave Airlie 					w |= track->textures[u].width_11;
3010ceb776bcSMathias Fröhlich 				w = w / (1 << i);
3011551ebd83SDave Airlie 				if (track->textures[u].roundup_w)
3012551ebd83SDave Airlie 					w = roundup_pow_of_two(w);
3013551ebd83SDave Airlie 			}
3014ceb776bcSMathias Fröhlich 			h = track->textures[u].height;
3015551ebd83SDave Airlie 			if (rdev->family >= CHIP_RV515)
3016551ebd83SDave Airlie 				h |= track->textures[u].height_11;
3017ceb776bcSMathias Fröhlich 			h = h / (1 << i);
3018551ebd83SDave Airlie 			if (track->textures[u].roundup_h)
3019551ebd83SDave Airlie 				h = roundup_pow_of_two(h);
3020b73c5f8bSMarek Olšák 			if (track->textures[u].tex_coord_type == 1) {
3021b73c5f8bSMarek Olšák 				d = (1 << track->textures[u].txdepth) / (1 << i);
3022b73c5f8bSMarek Olšák 				if (!d)
3023b73c5f8bSMarek Olšák 					d = 1;
3024b73c5f8bSMarek Olšák 			} else {
3025b73c5f8bSMarek Olšák 				d = 1;
3026b73c5f8bSMarek Olšák 			}
3027d785d78bSDave Airlie 			if (track->textures[u].compress_format) {
3028d785d78bSDave Airlie 
3029b73c5f8bSMarek Olšák 				size += r100_track_compress_size(track->textures[u].compress_format, w, h) * d;
3030d785d78bSDave Airlie 				/* compressed textures are block based */
3031d785d78bSDave Airlie 			} else
3032b73c5f8bSMarek Olšák 				size += w * h * d;
3033551ebd83SDave Airlie 		}
3034551ebd83SDave Airlie 		size *= track->textures[u].cpp;
3035d785d78bSDave Airlie 
3036551ebd83SDave Airlie 		switch (track->textures[u].tex_coord_type) {
3037551ebd83SDave Airlie 		case 0:
3038551ebd83SDave Airlie 		case 1:
3039551ebd83SDave Airlie 			break;
3040551ebd83SDave Airlie 		case 2:
3041551ebd83SDave Airlie 			if (track->separate_cube) {
3042551ebd83SDave Airlie 				ret = r100_cs_track_cube(rdev, track, u);
3043551ebd83SDave Airlie 				if (ret)
3044551ebd83SDave Airlie 					return ret;
3045551ebd83SDave Airlie 			} else
3046551ebd83SDave Airlie 				size *= 6;
3047551ebd83SDave Airlie 			break;
3048551ebd83SDave Airlie 		default:
3049551ebd83SDave Airlie 			DRM_ERROR("Invalid texture coordinate type %u for unit "
3050551ebd83SDave Airlie 				  "%u\n", track->textures[u].tex_coord_type, u);
3051551ebd83SDave Airlie 			return -EINVAL;
3052551ebd83SDave Airlie 		}
30534c788679SJerome Glisse 		if (size > radeon_bo_size(robj)) {
3054551ebd83SDave Airlie 			DRM_ERROR("Texture of unit %u needs %lu bytes but is "
30554c788679SJerome Glisse 				  "%lu\n", u, size, radeon_bo_size(robj));
3056551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[u]);
3057551ebd83SDave Airlie 			return -EINVAL;
3058551ebd83SDave Airlie 		}
3059551ebd83SDave Airlie 	}
3060551ebd83SDave Airlie 	return 0;
3061551ebd83SDave Airlie }
3062551ebd83SDave Airlie 
3063551ebd83SDave Airlie int r100_cs_track_check(struct radeon_device *rdev, struct r100_cs_track *track)
3064551ebd83SDave Airlie {
3065551ebd83SDave Airlie 	unsigned i;
3066551ebd83SDave Airlie 	unsigned long size;
3067551ebd83SDave Airlie 	unsigned prim_walk;
3068551ebd83SDave Airlie 	unsigned nverts;
3069551ebd83SDave Airlie 
3070551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
3071551ebd83SDave Airlie 		if (track->cb[i].robj == NULL) {
307246c64d4bSMarek Olšák 			if (!(track->fastfill || track->color_channel_mask ||
307346c64d4bSMarek Olšák 			      track->blend_read_enable)) {
307446c64d4bSMarek Olšák 				continue;
307546c64d4bSMarek Olšák 			}
3076551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for color buffer %d !\n", i);
3077551ebd83SDave Airlie 			return -EINVAL;
3078551ebd83SDave Airlie 		}
3079551ebd83SDave Airlie 		size = track->cb[i].pitch * track->cb[i].cpp * track->maxy;
3080551ebd83SDave Airlie 		size += track->cb[i].offset;
30814c788679SJerome Glisse 		if (size > radeon_bo_size(track->cb[i].robj)) {
3082551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for color buffer %d "
3083551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", i, size,
30844c788679SJerome Glisse 				  radeon_bo_size(track->cb[i].robj));
3085551ebd83SDave Airlie 			DRM_ERROR("[drm] color buffer %d (%u %u %u %u)\n",
3086551ebd83SDave Airlie 				  i, track->cb[i].pitch, track->cb[i].cpp,
3087551ebd83SDave Airlie 				  track->cb[i].offset, track->maxy);
3088551ebd83SDave Airlie 			return -EINVAL;
3089551ebd83SDave Airlie 		}
3090551ebd83SDave Airlie 	}
3091551ebd83SDave Airlie 	if (track->z_enabled) {
3092551ebd83SDave Airlie 		if (track->zb.robj == NULL) {
3093551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for z buffer !\n");
3094551ebd83SDave Airlie 			return -EINVAL;
3095551ebd83SDave Airlie 		}
3096551ebd83SDave Airlie 		size = track->zb.pitch * track->zb.cpp * track->maxy;
3097551ebd83SDave Airlie 		size += track->zb.offset;
30984c788679SJerome Glisse 		if (size > radeon_bo_size(track->zb.robj)) {
3099551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for z buffer "
3100551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", size,
31014c788679SJerome Glisse 				  radeon_bo_size(track->zb.robj));
3102551ebd83SDave Airlie 			DRM_ERROR("[drm] zbuffer (%u %u %u %u)\n",
3103551ebd83SDave Airlie 				  track->zb.pitch, track->zb.cpp,
3104551ebd83SDave Airlie 				  track->zb.offset, track->maxy);
3105551ebd83SDave Airlie 			return -EINVAL;
3106551ebd83SDave Airlie 		}
3107551ebd83SDave Airlie 	}
3108551ebd83SDave Airlie 	prim_walk = (track->vap_vf_cntl >> 4) & 0x3;
3109cae94b0aSMarek Olšák 	if (track->vap_vf_cntl & (1 << 14)) {
3110cae94b0aSMarek Olšák 		nverts = track->vap_alt_nverts;
3111cae94b0aSMarek Olšák 	} else {
3112551ebd83SDave Airlie 		nverts = (track->vap_vf_cntl >> 16) & 0xFFFF;
3113cae94b0aSMarek Olšák 	}
3114551ebd83SDave Airlie 	switch (prim_walk) {
3115551ebd83SDave Airlie 	case 1:
3116551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
3117551ebd83SDave Airlie 			size = track->arrays[i].esize * track->max_indx * 4;
3118551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
3119551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
3120551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
3121551ebd83SDave Airlie 				return -EINVAL;
3122551ebd83SDave Airlie 			}
31234c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
31244c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
31254c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
31264c788679SJerome Glisse 					prim_walk, i, size >> 2,
31274c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
31284c788679SJerome Glisse 					>> 2);
3129551ebd83SDave Airlie 				DRM_ERROR("Max indices %u\n", track->max_indx);
3130551ebd83SDave Airlie 				return -EINVAL;
3131551ebd83SDave Airlie 			}
3132551ebd83SDave Airlie 		}
3133551ebd83SDave Airlie 		break;
3134551ebd83SDave Airlie 	case 2:
3135551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
3136551ebd83SDave Airlie 			size = track->arrays[i].esize * (nverts - 1) * 4;
3137551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
3138551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
3139551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
3140551ebd83SDave Airlie 				return -EINVAL;
3141551ebd83SDave Airlie 			}
31424c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
31434c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
31444c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
31454c788679SJerome Glisse 					prim_walk, i, size >> 2,
31464c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
31474c788679SJerome Glisse 					>> 2);
3148551ebd83SDave Airlie 				return -EINVAL;
3149551ebd83SDave Airlie 			}
3150551ebd83SDave Airlie 		}
3151551ebd83SDave Airlie 		break;
3152551ebd83SDave Airlie 	case 3:
3153551ebd83SDave Airlie 		size = track->vtx_size * nverts;
3154551ebd83SDave Airlie 		if (size != track->immd_dwords) {
3155551ebd83SDave Airlie 			DRM_ERROR("IMMD draw %u dwors but needs %lu dwords\n",
3156551ebd83SDave Airlie 				  track->immd_dwords, size);
3157551ebd83SDave Airlie 			DRM_ERROR("VAP_VF_CNTL.NUM_VERTICES %u, VTX_SIZE %u\n",
3158551ebd83SDave Airlie 				  nverts, track->vtx_size);
3159551ebd83SDave Airlie 			return -EINVAL;
3160551ebd83SDave Airlie 		}
3161551ebd83SDave Airlie 		break;
3162551ebd83SDave Airlie 	default:
3163551ebd83SDave Airlie 		DRM_ERROR("[drm] Invalid primitive walk %d for VAP_VF_CNTL\n",
3164551ebd83SDave Airlie 			  prim_walk);
3165551ebd83SDave Airlie 		return -EINVAL;
3166551ebd83SDave Airlie 	}
3167551ebd83SDave Airlie 	return r100_cs_track_texture_check(rdev, track);
3168551ebd83SDave Airlie }
3169551ebd83SDave Airlie 
3170551ebd83SDave Airlie void r100_cs_track_clear(struct radeon_device *rdev, struct r100_cs_track *track)
3171551ebd83SDave Airlie {
3172551ebd83SDave Airlie 	unsigned i, face;
3173551ebd83SDave Airlie 
3174551ebd83SDave Airlie 	if (rdev->family < CHIP_R300) {
3175551ebd83SDave Airlie 		track->num_cb = 1;
3176551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200)
3177551ebd83SDave Airlie 			track->num_texture = 3;
3178551ebd83SDave Airlie 		else
3179551ebd83SDave Airlie 			track->num_texture = 6;
3180551ebd83SDave Airlie 		track->maxy = 2048;
3181551ebd83SDave Airlie 		track->separate_cube = 1;
3182551ebd83SDave Airlie 	} else {
3183551ebd83SDave Airlie 		track->num_cb = 4;
3184551ebd83SDave Airlie 		track->num_texture = 16;
3185551ebd83SDave Airlie 		track->maxy = 4096;
3186551ebd83SDave Airlie 		track->separate_cube = 0;
3187551ebd83SDave Airlie 	}
3188551ebd83SDave Airlie 
3189551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
3190551ebd83SDave Airlie 		track->cb[i].robj = NULL;
3191551ebd83SDave Airlie 		track->cb[i].pitch = 8192;
3192551ebd83SDave Airlie 		track->cb[i].cpp = 16;
3193551ebd83SDave Airlie 		track->cb[i].offset = 0;
3194551ebd83SDave Airlie 	}
3195551ebd83SDave Airlie 	track->z_enabled = true;
3196551ebd83SDave Airlie 	track->zb.robj = NULL;
3197551ebd83SDave Airlie 	track->zb.pitch = 8192;
3198551ebd83SDave Airlie 	track->zb.cpp = 4;
3199551ebd83SDave Airlie 	track->zb.offset = 0;
3200551ebd83SDave Airlie 	track->vtx_size = 0x7F;
3201551ebd83SDave Airlie 	track->immd_dwords = 0xFFFFFFFFUL;
3202551ebd83SDave Airlie 	track->num_arrays = 11;
3203551ebd83SDave Airlie 	track->max_indx = 0x00FFFFFFUL;
3204551ebd83SDave Airlie 	for (i = 0; i < track->num_arrays; i++) {
3205551ebd83SDave Airlie 		track->arrays[i].robj = NULL;
3206551ebd83SDave Airlie 		track->arrays[i].esize = 0x7F;
3207551ebd83SDave Airlie 	}
3208551ebd83SDave Airlie 	for (i = 0; i < track->num_texture; i++) {
3209d785d78bSDave Airlie 		track->textures[i].compress_format = R100_TRACK_COMP_NONE;
3210551ebd83SDave Airlie 		track->textures[i].pitch = 16536;
3211551ebd83SDave Airlie 		track->textures[i].width = 16536;
3212551ebd83SDave Airlie 		track->textures[i].height = 16536;
3213551ebd83SDave Airlie 		track->textures[i].width_11 = 1 << 11;
3214551ebd83SDave Airlie 		track->textures[i].height_11 = 1 << 11;
3215551ebd83SDave Airlie 		track->textures[i].num_levels = 12;
3216551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200) {
3217551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 0;
3218551ebd83SDave Airlie 			track->textures[i].txdepth = 0;
3219551ebd83SDave Airlie 		} else {
3220551ebd83SDave Airlie 			track->textures[i].txdepth = 16;
3221551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 1;
3222551ebd83SDave Airlie 		}
3223551ebd83SDave Airlie 		track->textures[i].cpp = 64;
3224551ebd83SDave Airlie 		track->textures[i].robj = NULL;
3225551ebd83SDave Airlie 		/* CS IB emission code makes sure texture unit are disabled */
3226551ebd83SDave Airlie 		track->textures[i].enabled = false;
3227551ebd83SDave Airlie 		track->textures[i].roundup_w = true;
3228551ebd83SDave Airlie 		track->textures[i].roundup_h = true;
3229551ebd83SDave Airlie 		if (track->separate_cube)
3230551ebd83SDave Airlie 			for (face = 0; face < 5; face++) {
3231551ebd83SDave Airlie 				track->textures[i].cube_info[face].robj = NULL;
3232551ebd83SDave Airlie 				track->textures[i].cube_info[face].width = 16536;
3233551ebd83SDave Airlie 				track->textures[i].cube_info[face].height = 16536;
3234551ebd83SDave Airlie 				track->textures[i].cube_info[face].offset = 0;
3235551ebd83SDave Airlie 			}
3236551ebd83SDave Airlie 	}
3237551ebd83SDave Airlie }
32383ce0a23dSJerome Glisse 
32393ce0a23dSJerome Glisse int r100_ring_test(struct radeon_device *rdev)
32403ce0a23dSJerome Glisse {
32413ce0a23dSJerome Glisse 	uint32_t scratch;
32423ce0a23dSJerome Glisse 	uint32_t tmp = 0;
32433ce0a23dSJerome Glisse 	unsigned i;
32443ce0a23dSJerome Glisse 	int r;
32453ce0a23dSJerome Glisse 
32463ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
32473ce0a23dSJerome Glisse 	if (r) {
32483ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to get scratch reg (%d).\n", r);
32493ce0a23dSJerome Glisse 		return r;
32503ce0a23dSJerome Glisse 	}
32513ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
32523ce0a23dSJerome Glisse 	r = radeon_ring_lock(rdev, 2);
32533ce0a23dSJerome Glisse 	if (r) {
32543ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
32553ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
32563ce0a23dSJerome Glisse 		return r;
32573ce0a23dSJerome Glisse 	}
32583ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(scratch, 0));
32593ce0a23dSJerome Glisse 	radeon_ring_write(rdev, 0xDEADBEEF);
32603ce0a23dSJerome Glisse 	radeon_ring_unlock_commit(rdev);
32613ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
32623ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
32633ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
32643ce0a23dSJerome Glisse 			break;
32653ce0a23dSJerome Glisse 		}
32663ce0a23dSJerome Glisse 		DRM_UDELAY(1);
32673ce0a23dSJerome Glisse 	}
32683ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
32693ce0a23dSJerome Glisse 		DRM_INFO("ring test succeeded in %d usecs\n", i);
32703ce0a23dSJerome Glisse 	} else {
32713ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ring test failed (sracth(0x%04X)=0x%08X)\n",
32723ce0a23dSJerome Glisse 			  scratch, tmp);
32733ce0a23dSJerome Glisse 		r = -EINVAL;
32743ce0a23dSJerome Glisse 	}
32753ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
32763ce0a23dSJerome Glisse 	return r;
32773ce0a23dSJerome Glisse }
32783ce0a23dSJerome Glisse 
32793ce0a23dSJerome Glisse void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib)
32803ce0a23dSJerome Glisse {
32813ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_CP_IB_BASE, 1));
32823ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->gpu_addr);
32833ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->length_dw);
32843ce0a23dSJerome Glisse }
32853ce0a23dSJerome Glisse 
32863ce0a23dSJerome Glisse int r100_ib_test(struct radeon_device *rdev)
32873ce0a23dSJerome Glisse {
32883ce0a23dSJerome Glisse 	struct radeon_ib *ib;
32893ce0a23dSJerome Glisse 	uint32_t scratch;
32903ce0a23dSJerome Glisse 	uint32_t tmp = 0;
32913ce0a23dSJerome Glisse 	unsigned i;
32923ce0a23dSJerome Glisse 	int r;
32933ce0a23dSJerome Glisse 
32943ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
32953ce0a23dSJerome Glisse 	if (r) {
32963ce0a23dSJerome Glisse 		DRM_ERROR("radeon: failed to get scratch reg (%d).\n", r);
32973ce0a23dSJerome Glisse 		return r;
32983ce0a23dSJerome Glisse 	}
32993ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
33003ce0a23dSJerome Glisse 	r = radeon_ib_get(rdev, &ib);
33013ce0a23dSJerome Glisse 	if (r) {
33023ce0a23dSJerome Glisse 		return r;
33033ce0a23dSJerome Glisse 	}
33043ce0a23dSJerome Glisse 	ib->ptr[0] = PACKET0(scratch, 0);
33053ce0a23dSJerome Glisse 	ib->ptr[1] = 0xDEADBEEF;
33063ce0a23dSJerome Glisse 	ib->ptr[2] = PACKET2(0);
33073ce0a23dSJerome Glisse 	ib->ptr[3] = PACKET2(0);
33083ce0a23dSJerome Glisse 	ib->ptr[4] = PACKET2(0);
33093ce0a23dSJerome Glisse 	ib->ptr[5] = PACKET2(0);
33103ce0a23dSJerome Glisse 	ib->ptr[6] = PACKET2(0);
33113ce0a23dSJerome Glisse 	ib->ptr[7] = PACKET2(0);
33123ce0a23dSJerome Glisse 	ib->length_dw = 8;
33133ce0a23dSJerome Glisse 	r = radeon_ib_schedule(rdev, ib);
33143ce0a23dSJerome Glisse 	if (r) {
33153ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
33163ce0a23dSJerome Glisse 		radeon_ib_free(rdev, &ib);
33173ce0a23dSJerome Glisse 		return r;
33183ce0a23dSJerome Glisse 	}
33193ce0a23dSJerome Glisse 	r = radeon_fence_wait(ib->fence, false);
33203ce0a23dSJerome Glisse 	if (r) {
33213ce0a23dSJerome Glisse 		return r;
33223ce0a23dSJerome Glisse 	}
33233ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
33243ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
33253ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
33263ce0a23dSJerome Glisse 			break;
33273ce0a23dSJerome Glisse 		}
33283ce0a23dSJerome Glisse 		DRM_UDELAY(1);
33293ce0a23dSJerome Glisse 	}
33303ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
33313ce0a23dSJerome Glisse 		DRM_INFO("ib test succeeded in %u usecs\n", i);
33323ce0a23dSJerome Glisse 	} else {
33333ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ib test failed (sracth(0x%04X)=0x%08X)\n",
33343ce0a23dSJerome Glisse 			  scratch, tmp);
33353ce0a23dSJerome Glisse 		r = -EINVAL;
33363ce0a23dSJerome Glisse 	}
33373ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
33383ce0a23dSJerome Glisse 	radeon_ib_free(rdev, &ib);
33393ce0a23dSJerome Glisse 	return r;
33403ce0a23dSJerome Glisse }
33419f022ddfSJerome Glisse 
33429f022ddfSJerome Glisse void r100_ib_fini(struct radeon_device *rdev)
33439f022ddfSJerome Glisse {
33449f022ddfSJerome Glisse 	radeon_ib_pool_fini(rdev);
33459f022ddfSJerome Glisse }
33469f022ddfSJerome Glisse 
33479f022ddfSJerome Glisse int r100_ib_init(struct radeon_device *rdev)
33489f022ddfSJerome Glisse {
33499f022ddfSJerome Glisse 	int r;
33509f022ddfSJerome Glisse 
33519f022ddfSJerome Glisse 	r = radeon_ib_pool_init(rdev);
33529f022ddfSJerome Glisse 	if (r) {
33539f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB pool (%d).\n", r);
33549f022ddfSJerome Glisse 		r100_ib_fini(rdev);
33559f022ddfSJerome Glisse 		return r;
33569f022ddfSJerome Glisse 	}
33579f022ddfSJerome Glisse 	r = r100_ib_test(rdev);
33589f022ddfSJerome Glisse 	if (r) {
33599f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled testing IB (%d).\n", r);
33609f022ddfSJerome Glisse 		r100_ib_fini(rdev);
33619f022ddfSJerome Glisse 		return r;
33629f022ddfSJerome Glisse 	}
33639f022ddfSJerome Glisse 	return 0;
33649f022ddfSJerome Glisse }
33659f022ddfSJerome Glisse 
33669f022ddfSJerome Glisse void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save)
33679f022ddfSJerome Glisse {
33689f022ddfSJerome Glisse 	/* Shutdown CP we shouldn't need to do that but better be safe than
33699f022ddfSJerome Glisse 	 * sorry
33709f022ddfSJerome Glisse 	 */
33719f022ddfSJerome Glisse 	rdev->cp.ready = false;
33729f022ddfSJerome Glisse 	WREG32(R_000740_CP_CSQ_CNTL, 0);
33739f022ddfSJerome Glisse 
33749f022ddfSJerome Glisse 	/* Save few CRTC registers */
3375ca6ffc64SJerome Glisse 	save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
33769f022ddfSJerome Glisse 	save->CRTC_EXT_CNTL = RREG32(R_000054_CRTC_EXT_CNTL);
33779f022ddfSJerome Glisse 	save->CRTC_GEN_CNTL = RREG32(R_000050_CRTC_GEN_CNTL);
33789f022ddfSJerome Glisse 	save->CUR_OFFSET = RREG32(R_000260_CUR_OFFSET);
33799f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
33809f022ddfSJerome Glisse 		save->CRTC2_GEN_CNTL = RREG32(R_0003F8_CRTC2_GEN_CNTL);
33819f022ddfSJerome Glisse 		save->CUR2_OFFSET = RREG32(R_000360_CUR2_OFFSET);
33829f022ddfSJerome Glisse 	}
33839f022ddfSJerome Glisse 
33849f022ddfSJerome Glisse 	/* Disable VGA aperture access */
3385ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & save->GENMO_WT);
33869f022ddfSJerome Glisse 	/* Disable cursor, overlay, crtc */
33879f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, save->CUR_OFFSET | S_000260_CUR_LOCK(1));
33889f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL |
33899f022ddfSJerome Glisse 					S_000054_CRTC_DISPLAY_DIS(1));
33909f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL,
33919f022ddfSJerome Glisse 			(C_000050_CRTC_CUR_EN & save->CRTC_GEN_CNTL) |
33929f022ddfSJerome Glisse 			S_000050_CRTC_DISP_REQ_EN_B(1));
33939f022ddfSJerome Glisse 	WREG32(R_000420_OV0_SCALE_CNTL,
33949f022ddfSJerome Glisse 		C_000420_OV0_OVERLAY_EN & RREG32(R_000420_OV0_SCALE_CNTL));
33959f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, C_000260_CUR_LOCK & save->CUR_OFFSET);
33969f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
33979f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET, save->CUR2_OFFSET |
33989f022ddfSJerome Glisse 						S_000360_CUR2_LOCK(1));
33999f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL,
34009f022ddfSJerome Glisse 			(C_0003F8_CRTC2_CUR_EN & save->CRTC2_GEN_CNTL) |
34019f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISPLAY_DIS(1) |
34029f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISP_REQ_EN_B(1));
34039f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET,
34049f022ddfSJerome Glisse 			C_000360_CUR2_LOCK & save->CUR2_OFFSET);
34059f022ddfSJerome Glisse 	}
34069f022ddfSJerome Glisse }
34079f022ddfSJerome Glisse 
34089f022ddfSJerome Glisse void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save)
34099f022ddfSJerome Glisse {
34109f022ddfSJerome Glisse 	/* Update base address for crtc */
3411d594e46aSJerome Glisse 	WREG32(R_00023C_DISPLAY_BASE_ADDR, rdev->mc.vram_start);
34129f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
3413d594e46aSJerome Glisse 		WREG32(R_00033C_CRTC2_DISPLAY_BASE_ADDR, rdev->mc.vram_start);
34149f022ddfSJerome Glisse 	}
34159f022ddfSJerome Glisse 	/* Restore CRTC registers */
3416ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, save->GENMO_WT);
34179f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL);
34189f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL, save->CRTC_GEN_CNTL);
34199f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
34209f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL, save->CRTC2_GEN_CNTL);
34219f022ddfSJerome Glisse 	}
34229f022ddfSJerome Glisse }
3423ca6ffc64SJerome Glisse 
3424ca6ffc64SJerome Glisse void r100_vga_render_disable(struct radeon_device *rdev)
3425ca6ffc64SJerome Glisse {
3426ca6ffc64SJerome Glisse 	u32 tmp;
3427ca6ffc64SJerome Glisse 
3428ca6ffc64SJerome Glisse 	tmp = RREG8(R_0003C2_GENMO_WT);
3429ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & tmp);
3430ca6ffc64SJerome Glisse }
3431d4550907SJerome Glisse 
3432d4550907SJerome Glisse static void r100_debugfs(struct radeon_device *rdev)
3433d4550907SJerome Glisse {
3434d4550907SJerome Glisse 	int r;
3435d4550907SJerome Glisse 
3436d4550907SJerome Glisse 	r = r100_debugfs_mc_info_init(rdev);
3437d4550907SJerome Glisse 	if (r)
3438d4550907SJerome Glisse 		dev_warn(rdev->dev, "Failed to create r100_mc debugfs file.\n");
3439d4550907SJerome Glisse }
3440d4550907SJerome Glisse 
3441d4550907SJerome Glisse static void r100_mc_program(struct radeon_device *rdev)
3442d4550907SJerome Glisse {
3443d4550907SJerome Glisse 	struct r100_mc_save save;
3444d4550907SJerome Glisse 
3445d4550907SJerome Glisse 	/* Stops all mc clients */
3446d4550907SJerome Glisse 	r100_mc_stop(rdev, &save);
3447d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3448d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION,
3449d4550907SJerome Glisse 			S_00014C_MC_AGP_START(rdev->mc.gtt_start >> 16) |
3450d4550907SJerome Glisse 			S_00014C_MC_AGP_TOP(rdev->mc.gtt_end >> 16));
3451d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, lower_32_bits(rdev->mc.agp_base));
3452d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3453d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2,
3454d4550907SJerome Glisse 				upper_32_bits(rdev->mc.agp_base) & 0xff);
3455d4550907SJerome Glisse 	} else {
3456d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION, 0x0FFFFFFF);
3457d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, 0);
3458d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3459d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2, 0);
3460d4550907SJerome Glisse 	}
3461d4550907SJerome Glisse 	/* Wait for mc idle */
3462d4550907SJerome Glisse 	if (r100_mc_wait_for_idle(rdev))
3463d4550907SJerome Glisse 		dev_warn(rdev->dev, "Wait for MC idle timeout.\n");
3464d4550907SJerome Glisse 	/* Program MC, should be a 32bits limited address space */
3465d4550907SJerome Glisse 	WREG32(R_000148_MC_FB_LOCATION,
3466d4550907SJerome Glisse 		S_000148_MC_FB_START(rdev->mc.vram_start >> 16) |
3467d4550907SJerome Glisse 		S_000148_MC_FB_TOP(rdev->mc.vram_end >> 16));
3468d4550907SJerome Glisse 	r100_mc_resume(rdev, &save);
3469d4550907SJerome Glisse }
3470d4550907SJerome Glisse 
3471d4550907SJerome Glisse void r100_clock_startup(struct radeon_device *rdev)
3472d4550907SJerome Glisse {
3473d4550907SJerome Glisse 	u32 tmp;
3474d4550907SJerome Glisse 
3475d4550907SJerome Glisse 	if (radeon_dynclks != -1 && radeon_dynclks)
3476d4550907SJerome Glisse 		radeon_legacy_set_clock_gating(rdev, 1);
3477d4550907SJerome Glisse 	/* We need to force on some of the block */
3478d4550907SJerome Glisse 	tmp = RREG32_PLL(R_00000D_SCLK_CNTL);
3479d4550907SJerome Glisse 	tmp |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
3480d4550907SJerome Glisse 	if ((rdev->family == CHIP_RV250) || (rdev->family == CHIP_RV280))
3481d4550907SJerome Glisse 		tmp |= S_00000D_FORCE_DISP1(1) | S_00000D_FORCE_DISP2(1);
3482d4550907SJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, tmp);
3483d4550907SJerome Glisse }
3484d4550907SJerome Glisse 
3485d4550907SJerome Glisse static int r100_startup(struct radeon_device *rdev)
3486d4550907SJerome Glisse {
3487d4550907SJerome Glisse 	int r;
3488d4550907SJerome Glisse 
348992cde00cSAlex Deucher 	/* set common regs */
349092cde00cSAlex Deucher 	r100_set_common_regs(rdev);
349192cde00cSAlex Deucher 	/* program mc */
3492d4550907SJerome Glisse 	r100_mc_program(rdev);
3493d4550907SJerome Glisse 	/* Resume clock */
3494d4550907SJerome Glisse 	r100_clock_startup(rdev);
3495d4550907SJerome Glisse 	/* Initialize GPU configuration (# pipes, ...) */
349690aca4d2SJerome Glisse //	r100_gpu_init(rdev);
3497d4550907SJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
3498d4550907SJerome Glisse 	 * memory through TTM but finalize after TTM) */
349917e15b0cSDave Airlie 	r100_enable_bm(rdev);
3500d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3501d4550907SJerome Glisse 		r = r100_pci_gart_enable(rdev);
3502d4550907SJerome Glisse 		if (r)
3503d4550907SJerome Glisse 			return r;
3504d4550907SJerome Glisse 	}
3505d4550907SJerome Glisse 	/* Enable IRQ */
3506d4550907SJerome Glisse 	r100_irq_set(rdev);
3507cafe6609SJerome Glisse 	rdev->config.r100.hdp_cntl = RREG32(RADEON_HOST_PATH_CNTL);
3508d4550907SJerome Glisse 	/* 1M ring buffer */
3509d4550907SJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
3510d4550907SJerome Glisse 	if (r) {
3511d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
3512d4550907SJerome Glisse 		return r;
3513d4550907SJerome Glisse 	}
3514d4550907SJerome Glisse 	r = r100_wb_init(rdev);
3515d4550907SJerome Glisse 	if (r)
3516d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
3517d4550907SJerome Glisse 	r = r100_ib_init(rdev);
3518d4550907SJerome Glisse 	if (r) {
3519d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
3520d4550907SJerome Glisse 		return r;
3521d4550907SJerome Glisse 	}
3522d4550907SJerome Glisse 	return 0;
3523d4550907SJerome Glisse }
3524d4550907SJerome Glisse 
3525d4550907SJerome Glisse int r100_resume(struct radeon_device *rdev)
3526d4550907SJerome Glisse {
3527d4550907SJerome Glisse 	/* Make sur GART are not working */
3528d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3529d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3530d4550907SJerome Glisse 	/* Resume clock before doing reset */
3531d4550907SJerome Glisse 	r100_clock_startup(rdev);
3532d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3533a2d07b74SJerome Glisse 	if (radeon_asic_reset(rdev)) {
3534d4550907SJerome Glisse 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3535d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3536d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3537d4550907SJerome Glisse 	}
3538d4550907SJerome Glisse 	/* post */
3539d4550907SJerome Glisse 	radeon_combios_asic_init(rdev->ddev);
3540d4550907SJerome Glisse 	/* Resume clock after posting */
3541d4550907SJerome Glisse 	r100_clock_startup(rdev);
3542550e2d92SDave Airlie 	/* Initialize surface registers */
3543550e2d92SDave Airlie 	radeon_surface_init(rdev);
3544d4550907SJerome Glisse 	return r100_startup(rdev);
3545d4550907SJerome Glisse }
3546d4550907SJerome Glisse 
3547d4550907SJerome Glisse int r100_suspend(struct radeon_device *rdev)
3548d4550907SJerome Glisse {
3549d4550907SJerome Glisse 	r100_cp_disable(rdev);
3550d4550907SJerome Glisse 	r100_wb_disable(rdev);
3551d4550907SJerome Glisse 	r100_irq_disable(rdev);
3552d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3553d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3554d4550907SJerome Glisse 	return 0;
3555d4550907SJerome Glisse }
3556d4550907SJerome Glisse 
3557d4550907SJerome Glisse void r100_fini(struct radeon_device *rdev)
3558d4550907SJerome Glisse {
355929fb52caSAlex Deucher 	radeon_pm_fini(rdev);
3560d4550907SJerome Glisse 	r100_cp_fini(rdev);
3561d4550907SJerome Glisse 	r100_wb_fini(rdev);
3562d4550907SJerome Glisse 	r100_ib_fini(rdev);
3563d4550907SJerome Glisse 	radeon_gem_fini(rdev);
3564d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3565d4550907SJerome Glisse 		r100_pci_gart_fini(rdev);
3566d0269ed8SJerome Glisse 	radeon_agp_fini(rdev);
3567d4550907SJerome Glisse 	radeon_irq_kms_fini(rdev);
3568d4550907SJerome Glisse 	radeon_fence_driver_fini(rdev);
35694c788679SJerome Glisse 	radeon_bo_fini(rdev);
3570d4550907SJerome Glisse 	radeon_atombios_fini(rdev);
3571d4550907SJerome Glisse 	kfree(rdev->bios);
3572d4550907SJerome Glisse 	rdev->bios = NULL;
3573d4550907SJerome Glisse }
3574d4550907SJerome Glisse 
3575d4550907SJerome Glisse int r100_init(struct radeon_device *rdev)
3576d4550907SJerome Glisse {
3577d4550907SJerome Glisse 	int r;
3578d4550907SJerome Glisse 
3579d4550907SJerome Glisse 	/* Register debugfs file specific to this group of asics */
3580d4550907SJerome Glisse 	r100_debugfs(rdev);
3581d4550907SJerome Glisse 	/* Disable VGA */
3582d4550907SJerome Glisse 	r100_vga_render_disable(rdev);
3583d4550907SJerome Glisse 	/* Initialize scratch registers */
3584d4550907SJerome Glisse 	radeon_scratch_init(rdev);
3585d4550907SJerome Glisse 	/* Initialize surface registers */
3586d4550907SJerome Glisse 	radeon_surface_init(rdev);
3587d4550907SJerome Glisse 	/* TODO: disable VGA need to use VGA request */
3588d4550907SJerome Glisse 	/* BIOS*/
3589d4550907SJerome Glisse 	if (!radeon_get_bios(rdev)) {
3590d4550907SJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
3591d4550907SJerome Glisse 			return -EINVAL;
3592d4550907SJerome Glisse 	}
3593d4550907SJerome Glisse 	if (rdev->is_atom_bios) {
3594d4550907SJerome Glisse 		dev_err(rdev->dev, "Expecting combios for RS400/RS480 GPU\n");
3595d4550907SJerome Glisse 		return -EINVAL;
3596d4550907SJerome Glisse 	} else {
3597d4550907SJerome Glisse 		r = radeon_combios_init(rdev);
3598d4550907SJerome Glisse 		if (r)
3599d4550907SJerome Glisse 			return r;
3600d4550907SJerome Glisse 	}
3601d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3602a2d07b74SJerome Glisse 	if (radeon_asic_reset(rdev)) {
3603d4550907SJerome Glisse 		dev_warn(rdev->dev,
3604d4550907SJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3605d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3606d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3607d4550907SJerome Glisse 	}
3608d4550907SJerome Glisse 	/* check if cards are posted or not */
360972542d77SDave Airlie 	if (radeon_boot_test_post_card(rdev) == false)
361072542d77SDave Airlie 		return -EINVAL;
3611d4550907SJerome Glisse 	/* Set asic errata */
3612d4550907SJerome Glisse 	r100_errata(rdev);
3613d4550907SJerome Glisse 	/* Initialize clocks */
3614d4550907SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
36156234077dSRafał Miłecki 	/* Initialize power management */
36166234077dSRafał Miłecki 	radeon_pm_init(rdev);
3617d594e46aSJerome Glisse 	/* initialize AGP */
3618d594e46aSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3619d594e46aSJerome Glisse 		r = radeon_agp_init(rdev);
3620d594e46aSJerome Glisse 		if (r) {
3621d594e46aSJerome Glisse 			radeon_agp_disable(rdev);
3622d594e46aSJerome Glisse 		}
3623d594e46aSJerome Glisse 	}
3624d594e46aSJerome Glisse 	/* initialize VRAM */
3625d594e46aSJerome Glisse 	r100_mc_init(rdev);
3626d4550907SJerome Glisse 	/* Fence driver */
3627d4550907SJerome Glisse 	r = radeon_fence_driver_init(rdev);
3628d4550907SJerome Glisse 	if (r)
3629d4550907SJerome Glisse 		return r;
3630d4550907SJerome Glisse 	r = radeon_irq_kms_init(rdev);
3631d4550907SJerome Glisse 	if (r)
3632d4550907SJerome Glisse 		return r;
3633d4550907SJerome Glisse 	/* Memory manager */
36344c788679SJerome Glisse 	r = radeon_bo_init(rdev);
3635d4550907SJerome Glisse 	if (r)
3636d4550907SJerome Glisse 		return r;
3637d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3638d4550907SJerome Glisse 		r = r100_pci_gart_init(rdev);
3639d4550907SJerome Glisse 		if (r)
3640d4550907SJerome Glisse 			return r;
3641d4550907SJerome Glisse 	}
3642d4550907SJerome Glisse 	r100_set_safe_registers(rdev);
3643d4550907SJerome Glisse 	rdev->accel_working = true;
3644d4550907SJerome Glisse 	r = r100_startup(rdev);
3645d4550907SJerome Glisse 	if (r) {
3646d4550907SJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3647d4550907SJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3648d4550907SJerome Glisse 		r100_cp_fini(rdev);
3649d4550907SJerome Glisse 		r100_wb_fini(rdev);
3650d4550907SJerome Glisse 		r100_ib_fini(rdev);
3651655efd3dSJerome Glisse 		radeon_irq_kms_fini(rdev);
3652d4550907SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3653d4550907SJerome Glisse 			r100_pci_gart_fini(rdev);
3654d4550907SJerome Glisse 		rdev->accel_working = false;
3655d4550907SJerome Glisse 	}
3656d4550907SJerome Glisse 	return 0;
3657d4550907SJerome Glisse }
3658