xref: /openbmc/linux/drivers/gpu/drm/radeon/r100.c (revision 655efd3d)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "drm.h"
31771fe6b9SJerome Glisse #include "radeon_drm.h"
32771fe6b9SJerome Glisse #include "radeon_reg.h"
33771fe6b9SJerome Glisse #include "radeon.h"
343ce0a23dSJerome Glisse #include "r100d.h"
35d4550907SJerome Glisse #include "rs100d.h"
36d4550907SJerome Glisse #include "rv200d.h"
37d4550907SJerome Glisse #include "rv250d.h"
383ce0a23dSJerome Glisse 
3970967ab9SBen Hutchings #include <linux/firmware.h>
4070967ab9SBen Hutchings #include <linux/platform_device.h>
4170967ab9SBen Hutchings 
42551ebd83SDave Airlie #include "r100_reg_safe.h"
43551ebd83SDave Airlie #include "rn50_reg_safe.h"
44551ebd83SDave Airlie 
4570967ab9SBen Hutchings /* Firmware Names */
4670967ab9SBen Hutchings #define FIRMWARE_R100		"radeon/R100_cp.bin"
4770967ab9SBen Hutchings #define FIRMWARE_R200		"radeon/R200_cp.bin"
4870967ab9SBen Hutchings #define FIRMWARE_R300		"radeon/R300_cp.bin"
4970967ab9SBen Hutchings #define FIRMWARE_R420		"radeon/R420_cp.bin"
5070967ab9SBen Hutchings #define FIRMWARE_RS690		"radeon/RS690_cp.bin"
5170967ab9SBen Hutchings #define FIRMWARE_RS600		"radeon/RS600_cp.bin"
5270967ab9SBen Hutchings #define FIRMWARE_R520		"radeon/R520_cp.bin"
5370967ab9SBen Hutchings 
5470967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R100);
5570967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R200);
5670967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R300);
5770967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R420);
5870967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS690);
5970967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS600);
6070967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R520);
61771fe6b9SJerome Glisse 
62551ebd83SDave Airlie #include "r100_track.h"
63551ebd83SDave Airlie 
64771fe6b9SJerome Glisse /* This files gather functions specifics to:
65771fe6b9SJerome Glisse  * r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280
66771fe6b9SJerome Glisse  */
67771fe6b9SJerome Glisse 
6805a05c50SAlex Deucher /* hpd for digital panel detect/disconnect */
6905a05c50SAlex Deucher bool r100_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd)
7005a05c50SAlex Deucher {
7105a05c50SAlex Deucher 	bool connected = false;
7205a05c50SAlex Deucher 
7305a05c50SAlex Deucher 	switch (hpd) {
7405a05c50SAlex Deucher 	case RADEON_HPD_1:
7505a05c50SAlex Deucher 		if (RREG32(RADEON_FP_GEN_CNTL) & RADEON_FP_DETECT_SENSE)
7605a05c50SAlex Deucher 			connected = true;
7705a05c50SAlex Deucher 		break;
7805a05c50SAlex Deucher 	case RADEON_HPD_2:
7905a05c50SAlex Deucher 		if (RREG32(RADEON_FP2_GEN_CNTL) & RADEON_FP2_DETECT_SENSE)
8005a05c50SAlex Deucher 			connected = true;
8105a05c50SAlex Deucher 		break;
8205a05c50SAlex Deucher 	default:
8305a05c50SAlex Deucher 		break;
8405a05c50SAlex Deucher 	}
8505a05c50SAlex Deucher 	return connected;
8605a05c50SAlex Deucher }
8705a05c50SAlex Deucher 
8805a05c50SAlex Deucher void r100_hpd_set_polarity(struct radeon_device *rdev,
8905a05c50SAlex Deucher 			   enum radeon_hpd_id hpd)
9005a05c50SAlex Deucher {
9105a05c50SAlex Deucher 	u32 tmp;
9205a05c50SAlex Deucher 	bool connected = r100_hpd_sense(rdev, hpd);
9305a05c50SAlex Deucher 
9405a05c50SAlex Deucher 	switch (hpd) {
9505a05c50SAlex Deucher 	case RADEON_HPD_1:
9605a05c50SAlex Deucher 		tmp = RREG32(RADEON_FP_GEN_CNTL);
9705a05c50SAlex Deucher 		if (connected)
9805a05c50SAlex Deucher 			tmp &= ~RADEON_FP_DETECT_INT_POL;
9905a05c50SAlex Deucher 		else
10005a05c50SAlex Deucher 			tmp |= RADEON_FP_DETECT_INT_POL;
10105a05c50SAlex Deucher 		WREG32(RADEON_FP_GEN_CNTL, tmp);
10205a05c50SAlex Deucher 		break;
10305a05c50SAlex Deucher 	case RADEON_HPD_2:
10405a05c50SAlex Deucher 		tmp = RREG32(RADEON_FP2_GEN_CNTL);
10505a05c50SAlex Deucher 		if (connected)
10605a05c50SAlex Deucher 			tmp &= ~RADEON_FP2_DETECT_INT_POL;
10705a05c50SAlex Deucher 		else
10805a05c50SAlex Deucher 			tmp |= RADEON_FP2_DETECT_INT_POL;
10905a05c50SAlex Deucher 		WREG32(RADEON_FP2_GEN_CNTL, tmp);
11005a05c50SAlex Deucher 		break;
11105a05c50SAlex Deucher 	default:
11205a05c50SAlex Deucher 		break;
11305a05c50SAlex Deucher 	}
11405a05c50SAlex Deucher }
11505a05c50SAlex Deucher 
11605a05c50SAlex Deucher void r100_hpd_init(struct radeon_device *rdev)
11705a05c50SAlex Deucher {
11805a05c50SAlex Deucher 	struct drm_device *dev = rdev->ddev;
11905a05c50SAlex Deucher 	struct drm_connector *connector;
12005a05c50SAlex Deucher 
12105a05c50SAlex Deucher 	list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
12205a05c50SAlex Deucher 		struct radeon_connector *radeon_connector = to_radeon_connector(connector);
12305a05c50SAlex Deucher 		switch (radeon_connector->hpd.hpd) {
12405a05c50SAlex Deucher 		case RADEON_HPD_1:
12505a05c50SAlex Deucher 			rdev->irq.hpd[0] = true;
12605a05c50SAlex Deucher 			break;
12705a05c50SAlex Deucher 		case RADEON_HPD_2:
12805a05c50SAlex Deucher 			rdev->irq.hpd[1] = true;
12905a05c50SAlex Deucher 			break;
13005a05c50SAlex Deucher 		default:
13105a05c50SAlex Deucher 			break;
13205a05c50SAlex Deucher 		}
13305a05c50SAlex Deucher 	}
134003e69f9SJerome Glisse 	if (rdev->irq.installed)
13505a05c50SAlex Deucher 		r100_irq_set(rdev);
13605a05c50SAlex Deucher }
13705a05c50SAlex Deucher 
13805a05c50SAlex Deucher void r100_hpd_fini(struct radeon_device *rdev)
13905a05c50SAlex Deucher {
14005a05c50SAlex Deucher 	struct drm_device *dev = rdev->ddev;
14105a05c50SAlex Deucher 	struct drm_connector *connector;
14205a05c50SAlex Deucher 
14305a05c50SAlex Deucher 	list_for_each_entry(connector, &dev->mode_config.connector_list, head) {
14405a05c50SAlex Deucher 		struct radeon_connector *radeon_connector = to_radeon_connector(connector);
14505a05c50SAlex Deucher 		switch (radeon_connector->hpd.hpd) {
14605a05c50SAlex Deucher 		case RADEON_HPD_1:
14705a05c50SAlex Deucher 			rdev->irq.hpd[0] = false;
14805a05c50SAlex Deucher 			break;
14905a05c50SAlex Deucher 		case RADEON_HPD_2:
15005a05c50SAlex Deucher 			rdev->irq.hpd[1] = false;
15105a05c50SAlex Deucher 			break;
15205a05c50SAlex Deucher 		default:
15305a05c50SAlex Deucher 			break;
15405a05c50SAlex Deucher 		}
15505a05c50SAlex Deucher 	}
15605a05c50SAlex Deucher }
15705a05c50SAlex Deucher 
158771fe6b9SJerome Glisse /*
159771fe6b9SJerome Glisse  * PCI GART
160771fe6b9SJerome Glisse  */
161771fe6b9SJerome Glisse void r100_pci_gart_tlb_flush(struct radeon_device *rdev)
162771fe6b9SJerome Glisse {
163771fe6b9SJerome Glisse 	/* TODO: can we do somethings here ? */
164771fe6b9SJerome Glisse 	/* It seems hw only cache one entry so we should discard this
165771fe6b9SJerome Glisse 	 * entry otherwise if first GPU GART read hit this entry it
166771fe6b9SJerome Glisse 	 * could end up in wrong address. */
167771fe6b9SJerome Glisse }
168771fe6b9SJerome Glisse 
1694aac0473SJerome Glisse int r100_pci_gart_init(struct radeon_device *rdev)
1704aac0473SJerome Glisse {
1714aac0473SJerome Glisse 	int r;
1724aac0473SJerome Glisse 
1734aac0473SJerome Glisse 	if (rdev->gart.table.ram.ptr) {
1744aac0473SJerome Glisse 		WARN(1, "R100 PCI GART already initialized.\n");
1754aac0473SJerome Glisse 		return 0;
1764aac0473SJerome Glisse 	}
1774aac0473SJerome Glisse 	/* Initialize common gart structure */
1784aac0473SJerome Glisse 	r = radeon_gart_init(rdev);
1794aac0473SJerome Glisse 	if (r)
1804aac0473SJerome Glisse 		return r;
1814aac0473SJerome Glisse 	rdev->gart.table_size = rdev->gart.num_gpu_pages * 4;
1824aac0473SJerome Glisse 	rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush;
1834aac0473SJerome Glisse 	rdev->asic->gart_set_page = &r100_pci_gart_set_page;
1844aac0473SJerome Glisse 	return radeon_gart_table_ram_alloc(rdev);
1854aac0473SJerome Glisse }
1864aac0473SJerome Glisse 
18717e15b0cSDave Airlie /* required on r1xx, r2xx, r300, r(v)350, r420/r481, rs400/rs480 */
18817e15b0cSDave Airlie void r100_enable_bm(struct radeon_device *rdev)
18917e15b0cSDave Airlie {
19017e15b0cSDave Airlie 	uint32_t tmp;
19117e15b0cSDave Airlie 	/* Enable bus mastering */
19217e15b0cSDave Airlie 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
19317e15b0cSDave Airlie 	WREG32(RADEON_BUS_CNTL, tmp);
19417e15b0cSDave Airlie }
19517e15b0cSDave Airlie 
196771fe6b9SJerome Glisse int r100_pci_gart_enable(struct radeon_device *rdev)
197771fe6b9SJerome Glisse {
198771fe6b9SJerome Glisse 	uint32_t tmp;
199771fe6b9SJerome Glisse 
200771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
201771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
202771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
203771fe6b9SJerome Glisse 	/* set address range for PCI address translate */
204771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, rdev->mc.gtt_location);
205771fe6b9SJerome Glisse 	tmp = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
206771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, tmp);
207771fe6b9SJerome Glisse 	/* set PCI GART page-table base address */
208771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_PT_BASE, rdev->gart.table_addr);
209771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_PCIGART_TRANSLATE_EN;
210771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
211771fe6b9SJerome Glisse 	r100_pci_gart_tlb_flush(rdev);
212771fe6b9SJerome Glisse 	rdev->gart.ready = true;
213771fe6b9SJerome Glisse 	return 0;
214771fe6b9SJerome Glisse }
215771fe6b9SJerome Glisse 
216771fe6b9SJerome Glisse void r100_pci_gart_disable(struct radeon_device *rdev)
217771fe6b9SJerome Glisse {
218771fe6b9SJerome Glisse 	uint32_t tmp;
219771fe6b9SJerome Glisse 
220771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
221771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
222771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp & ~RADEON_PCIGART_TRANSLATE_EN);
223771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, 0);
224771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, 0);
225771fe6b9SJerome Glisse }
226771fe6b9SJerome Glisse 
227771fe6b9SJerome Glisse int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr)
228771fe6b9SJerome Glisse {
229771fe6b9SJerome Glisse 	if (i < 0 || i > rdev->gart.num_gpu_pages) {
230771fe6b9SJerome Glisse 		return -EINVAL;
231771fe6b9SJerome Glisse 	}
232ed10f95dSDave Airlie 	rdev->gart.table.ram.ptr[i] = cpu_to_le32(lower_32_bits(addr));
233771fe6b9SJerome Glisse 	return 0;
234771fe6b9SJerome Glisse }
235771fe6b9SJerome Glisse 
2364aac0473SJerome Glisse void r100_pci_gart_fini(struct radeon_device *rdev)
237771fe6b9SJerome Glisse {
238771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
2394aac0473SJerome Glisse 	radeon_gart_table_ram_free(rdev);
2404aac0473SJerome Glisse 	radeon_gart_fini(rdev);
241771fe6b9SJerome Glisse }
242771fe6b9SJerome Glisse 
2437ed220d7SMichel Dänzer int r100_irq_set(struct radeon_device *rdev)
2447ed220d7SMichel Dänzer {
2457ed220d7SMichel Dänzer 	uint32_t tmp = 0;
2467ed220d7SMichel Dänzer 
247003e69f9SJerome Glisse 	if (!rdev->irq.installed) {
248003e69f9SJerome Glisse 		WARN(1, "Can't enable IRQ/MSI because no handler is installed.\n");
249003e69f9SJerome Glisse 		WREG32(R_000040_GEN_INT_CNTL, 0);
250003e69f9SJerome Glisse 		return -EINVAL;
251003e69f9SJerome Glisse 	}
2527ed220d7SMichel Dänzer 	if (rdev->irq.sw_int) {
2537ed220d7SMichel Dänzer 		tmp |= RADEON_SW_INT_ENABLE;
2547ed220d7SMichel Dänzer 	}
2557ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[0]) {
2567ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC_VBLANK_MASK;
2577ed220d7SMichel Dänzer 	}
2587ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[1]) {
2597ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC2_VBLANK_MASK;
2607ed220d7SMichel Dänzer 	}
26105a05c50SAlex Deucher 	if (rdev->irq.hpd[0]) {
26205a05c50SAlex Deucher 		tmp |= RADEON_FP_DETECT_MASK;
26305a05c50SAlex Deucher 	}
26405a05c50SAlex Deucher 	if (rdev->irq.hpd[1]) {
26505a05c50SAlex Deucher 		tmp |= RADEON_FP2_DETECT_MASK;
26605a05c50SAlex Deucher 	}
2677ed220d7SMichel Dänzer 	WREG32(RADEON_GEN_INT_CNTL, tmp);
2687ed220d7SMichel Dänzer 	return 0;
2697ed220d7SMichel Dänzer }
2707ed220d7SMichel Dänzer 
2719f022ddfSJerome Glisse void r100_irq_disable(struct radeon_device *rdev)
2729f022ddfSJerome Glisse {
2739f022ddfSJerome Glisse 	u32 tmp;
2749f022ddfSJerome Glisse 
2759f022ddfSJerome Glisse 	WREG32(R_000040_GEN_INT_CNTL, 0);
2769f022ddfSJerome Glisse 	/* Wait and acknowledge irq */
2779f022ddfSJerome Glisse 	mdelay(1);
2789f022ddfSJerome Glisse 	tmp = RREG32(R_000044_GEN_INT_STATUS);
2799f022ddfSJerome Glisse 	WREG32(R_000044_GEN_INT_STATUS, tmp);
2809f022ddfSJerome Glisse }
2819f022ddfSJerome Glisse 
2827ed220d7SMichel Dänzer static inline uint32_t r100_irq_ack(struct radeon_device *rdev)
2837ed220d7SMichel Dänzer {
2847ed220d7SMichel Dänzer 	uint32_t irqs = RREG32(RADEON_GEN_INT_STATUS);
28505a05c50SAlex Deucher 	uint32_t irq_mask = RADEON_SW_INT_TEST |
28605a05c50SAlex Deucher 		RADEON_CRTC_VBLANK_STAT | RADEON_CRTC2_VBLANK_STAT |
28705a05c50SAlex Deucher 		RADEON_FP_DETECT_STAT | RADEON_FP2_DETECT_STAT;
2887ed220d7SMichel Dänzer 
2897ed220d7SMichel Dänzer 	if (irqs) {
2907ed220d7SMichel Dänzer 		WREG32(RADEON_GEN_INT_STATUS, irqs);
2917ed220d7SMichel Dänzer 	}
2927ed220d7SMichel Dänzer 	return irqs & irq_mask;
2937ed220d7SMichel Dänzer }
2947ed220d7SMichel Dänzer 
2957ed220d7SMichel Dänzer int r100_irq_process(struct radeon_device *rdev)
2967ed220d7SMichel Dänzer {
2973e5cb98dSAlex Deucher 	uint32_t status, msi_rearm;
298d4877cf2SAlex Deucher 	bool queue_hotplug = false;
2997ed220d7SMichel Dänzer 
3007ed220d7SMichel Dänzer 	status = r100_irq_ack(rdev);
3017ed220d7SMichel Dänzer 	if (!status) {
3027ed220d7SMichel Dänzer 		return IRQ_NONE;
3037ed220d7SMichel Dänzer 	}
304a513c184SJerome Glisse 	if (rdev->shutdown) {
305a513c184SJerome Glisse 		return IRQ_NONE;
306a513c184SJerome Glisse 	}
3077ed220d7SMichel Dänzer 	while (status) {
3087ed220d7SMichel Dänzer 		/* SW interrupt */
3097ed220d7SMichel Dänzer 		if (status & RADEON_SW_INT_TEST) {
3107ed220d7SMichel Dänzer 			radeon_fence_process(rdev);
3117ed220d7SMichel Dänzer 		}
3127ed220d7SMichel Dänzer 		/* Vertical blank interrupts */
3137ed220d7SMichel Dänzer 		if (status & RADEON_CRTC_VBLANK_STAT) {
3147ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 0);
3157ed220d7SMichel Dänzer 		}
3167ed220d7SMichel Dänzer 		if (status & RADEON_CRTC2_VBLANK_STAT) {
3177ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 1);
3187ed220d7SMichel Dänzer 		}
31905a05c50SAlex Deucher 		if (status & RADEON_FP_DETECT_STAT) {
320d4877cf2SAlex Deucher 			queue_hotplug = true;
321d4877cf2SAlex Deucher 			DRM_DEBUG("HPD1\n");
32205a05c50SAlex Deucher 		}
32305a05c50SAlex Deucher 		if (status & RADEON_FP2_DETECT_STAT) {
324d4877cf2SAlex Deucher 			queue_hotplug = true;
325d4877cf2SAlex Deucher 			DRM_DEBUG("HPD2\n");
32605a05c50SAlex Deucher 		}
3277ed220d7SMichel Dänzer 		status = r100_irq_ack(rdev);
3287ed220d7SMichel Dänzer 	}
329d4877cf2SAlex Deucher 	if (queue_hotplug)
330d4877cf2SAlex Deucher 		queue_work(rdev->wq, &rdev->hotplug_work);
3313e5cb98dSAlex Deucher 	if (rdev->msi_enabled) {
3323e5cb98dSAlex Deucher 		switch (rdev->family) {
3333e5cb98dSAlex Deucher 		case CHIP_RS400:
3343e5cb98dSAlex Deucher 		case CHIP_RS480:
3353e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_AIC_CNTL) & ~RS400_MSI_REARM;
3363e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm);
3373e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm | RS400_MSI_REARM);
3383e5cb98dSAlex Deucher 			break;
3393e5cb98dSAlex Deucher 		default:
3403e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_MSI_REARM_EN) & ~RV370_MSI_REARM_EN;
3413e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm);
3423e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm | RV370_MSI_REARM_EN);
3433e5cb98dSAlex Deucher 			break;
3443e5cb98dSAlex Deucher 		}
3453e5cb98dSAlex Deucher 	}
3467ed220d7SMichel Dänzer 	return IRQ_HANDLED;
3477ed220d7SMichel Dänzer }
3487ed220d7SMichel Dänzer 
3497ed220d7SMichel Dänzer u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc)
3507ed220d7SMichel Dänzer {
3517ed220d7SMichel Dänzer 	if (crtc == 0)
3527ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC_CRNT_FRAME);
3537ed220d7SMichel Dänzer 	else
3547ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC2_CRNT_FRAME);
3557ed220d7SMichel Dänzer }
3567ed220d7SMichel Dänzer 
3579e5b2af7SPauli Nieminen /* Who ever call radeon_fence_emit should call ring_lock and ask
3589e5b2af7SPauli Nieminen  * for enough space (today caller are ib schedule and buffer move) */
359771fe6b9SJerome Glisse void r100_fence_ring_emit(struct radeon_device *rdev,
360771fe6b9SJerome Glisse 			  struct radeon_fence *fence)
361771fe6b9SJerome Glisse {
3629e5b2af7SPauli Nieminen 	/* We have to make sure that caches are flushed before
3639e5b2af7SPauli Nieminen 	 * CPU might read something from VRAM. */
3649e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, PACKET0(RADEON_RB3D_DSTCACHE_CTLSTAT, 0));
3659e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, RADEON_RB3D_DC_FLUSH_ALL);
3669e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, PACKET0(RADEON_RB3D_ZCACHE_CTLSTAT, 0));
3679e5b2af7SPauli Nieminen 	radeon_ring_write(rdev, RADEON_RB3D_ZC_FLUSH_ALL);
368771fe6b9SJerome Glisse 	/* Wait until IDLE & CLEAN */
369771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(0x1720, 0));
370771fe6b9SJerome Glisse 	radeon_ring_write(rdev, (1 << 16) | (1 << 17));
371cafe6609SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_HOST_PATH_CNTL, 0));
372cafe6609SJerome Glisse 	radeon_ring_write(rdev, rdev->config.r100.hdp_cntl |
373cafe6609SJerome Glisse 				RADEON_HDP_READ_BUFFER_INVALIDATE);
374cafe6609SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_HOST_PATH_CNTL, 0));
375cafe6609SJerome Glisse 	radeon_ring_write(rdev, rdev->config.r100.hdp_cntl);
376771fe6b9SJerome Glisse 	/* Emit fence sequence & fire IRQ */
377771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(rdev->fence_drv.scratch_reg, 0));
378771fe6b9SJerome Glisse 	radeon_ring_write(rdev, fence->seq);
379771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_GEN_INT_STATUS, 0));
380771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_SW_INT_FIRE);
381771fe6b9SJerome Glisse }
382771fe6b9SJerome Glisse 
383771fe6b9SJerome Glisse int r100_wb_init(struct radeon_device *rdev)
384771fe6b9SJerome Glisse {
385771fe6b9SJerome Glisse 	int r;
386771fe6b9SJerome Glisse 
387771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj == NULL) {
3884c788679SJerome Glisse 		r = radeon_bo_create(rdev, NULL, RADEON_GPU_PAGE_SIZE, true,
389771fe6b9SJerome Glisse 					RADEON_GEM_DOMAIN_GTT,
3904c788679SJerome Glisse 					&rdev->wb.wb_obj);
391771fe6b9SJerome Glisse 		if (r) {
3924c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) create WB buffer failed\n", r);
393771fe6b9SJerome Glisse 			return r;
394771fe6b9SJerome Glisse 		}
3954c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
3964c788679SJerome Glisse 		if (unlikely(r != 0))
3974c788679SJerome Glisse 			return r;
3984c788679SJerome Glisse 		r = radeon_bo_pin(rdev->wb.wb_obj, RADEON_GEM_DOMAIN_GTT,
399771fe6b9SJerome Glisse 					&rdev->wb.gpu_addr);
400771fe6b9SJerome Glisse 		if (r) {
4014c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) pin WB buffer failed\n", r);
4024c788679SJerome Glisse 			radeon_bo_unreserve(rdev->wb.wb_obj);
403771fe6b9SJerome Glisse 			return r;
404771fe6b9SJerome Glisse 		}
4054c788679SJerome Glisse 		r = radeon_bo_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
4064c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
407771fe6b9SJerome Glisse 		if (r) {
4084c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) map WB buffer failed\n", r);
409771fe6b9SJerome Glisse 			return r;
410771fe6b9SJerome Glisse 		}
411771fe6b9SJerome Glisse 	}
4129f022ddfSJerome Glisse 	WREG32(R_000774_SCRATCH_ADDR, rdev->wb.gpu_addr);
4139f022ddfSJerome Glisse 	WREG32(R_00070C_CP_RB_RPTR_ADDR,
4149f022ddfSJerome Glisse 		S_00070C_RB_RPTR_ADDR((rdev->wb.gpu_addr + 1024) >> 2));
4159f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0xff);
416771fe6b9SJerome Glisse 	return 0;
417771fe6b9SJerome Glisse }
418771fe6b9SJerome Glisse 
4199f022ddfSJerome Glisse void r100_wb_disable(struct radeon_device *rdev)
4209f022ddfSJerome Glisse {
4219f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0);
4229f022ddfSJerome Glisse }
4239f022ddfSJerome Glisse 
424771fe6b9SJerome Glisse void r100_wb_fini(struct radeon_device *rdev)
425771fe6b9SJerome Glisse {
4264c788679SJerome Glisse 	int r;
4274c788679SJerome Glisse 
4289f022ddfSJerome Glisse 	r100_wb_disable(rdev);
429771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj) {
4304c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
4314c788679SJerome Glisse 		if (unlikely(r != 0)) {
4324c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) can't finish WB\n", r);
4334c788679SJerome Glisse 			return;
4344c788679SJerome Glisse 		}
4354c788679SJerome Glisse 		radeon_bo_kunmap(rdev->wb.wb_obj);
4364c788679SJerome Glisse 		radeon_bo_unpin(rdev->wb.wb_obj);
4374c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
4384c788679SJerome Glisse 		radeon_bo_unref(&rdev->wb.wb_obj);
439771fe6b9SJerome Glisse 		rdev->wb.wb = NULL;
440771fe6b9SJerome Glisse 		rdev->wb.wb_obj = NULL;
441771fe6b9SJerome Glisse 	}
442771fe6b9SJerome Glisse }
443771fe6b9SJerome Glisse 
444771fe6b9SJerome Glisse int r100_copy_blit(struct radeon_device *rdev,
445771fe6b9SJerome Glisse 		   uint64_t src_offset,
446771fe6b9SJerome Glisse 		   uint64_t dst_offset,
447771fe6b9SJerome Glisse 		   unsigned num_pages,
448771fe6b9SJerome Glisse 		   struct radeon_fence *fence)
449771fe6b9SJerome Glisse {
450771fe6b9SJerome Glisse 	uint32_t cur_pages;
451771fe6b9SJerome Glisse 	uint32_t stride_bytes = PAGE_SIZE;
452771fe6b9SJerome Glisse 	uint32_t pitch;
453771fe6b9SJerome Glisse 	uint32_t stride_pixels;
454771fe6b9SJerome Glisse 	unsigned ndw;
455771fe6b9SJerome Glisse 	int num_loops;
456771fe6b9SJerome Glisse 	int r = 0;
457771fe6b9SJerome Glisse 
458771fe6b9SJerome Glisse 	/* radeon limited to 16k stride */
459771fe6b9SJerome Glisse 	stride_bytes &= 0x3fff;
460771fe6b9SJerome Glisse 	/* radeon pitch is /64 */
461771fe6b9SJerome Glisse 	pitch = stride_bytes / 64;
462771fe6b9SJerome Glisse 	stride_pixels = stride_bytes / 4;
463771fe6b9SJerome Glisse 	num_loops = DIV_ROUND_UP(num_pages, 8191);
464771fe6b9SJerome Glisse 
465771fe6b9SJerome Glisse 	/* Ask for enough room for blit + flush + fence */
466771fe6b9SJerome Glisse 	ndw = 64 + (10 * num_loops);
467771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, ndw);
468771fe6b9SJerome Glisse 	if (r) {
469771fe6b9SJerome Glisse 		DRM_ERROR("radeon: moving bo (%d) asking for %u dw.\n", r, ndw);
470771fe6b9SJerome Glisse 		return -EINVAL;
471771fe6b9SJerome Glisse 	}
472771fe6b9SJerome Glisse 	while (num_pages > 0) {
473771fe6b9SJerome Glisse 		cur_pages = num_pages;
474771fe6b9SJerome Glisse 		if (cur_pages > 8191) {
475771fe6b9SJerome Glisse 			cur_pages = 8191;
476771fe6b9SJerome Glisse 		}
477771fe6b9SJerome Glisse 		num_pages -= cur_pages;
478771fe6b9SJerome Glisse 
479771fe6b9SJerome Glisse 		/* pages are in Y direction - height
480771fe6b9SJerome Glisse 		   page width in X direction - width */
481771fe6b9SJerome Glisse 		radeon_ring_write(rdev, PACKET3(PACKET3_BITBLT_MULTI, 8));
482771fe6b9SJerome Glisse 		radeon_ring_write(rdev,
483771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
484771fe6b9SJerome Glisse 				  RADEON_GMC_DST_PITCH_OFFSET_CNTL |
485771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_CLIPPING |
486771fe6b9SJerome Glisse 				  RADEON_GMC_DST_CLIPPING |
487771fe6b9SJerome Glisse 				  RADEON_GMC_BRUSH_NONE |
488771fe6b9SJerome Glisse 				  (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
489771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_DATATYPE_COLOR |
490771fe6b9SJerome Glisse 				  RADEON_ROP3_S |
491771fe6b9SJerome Glisse 				  RADEON_DP_SRC_SOURCE_MEMORY |
492771fe6b9SJerome Glisse 				  RADEON_GMC_CLR_CMP_CNTL_DIS |
493771fe6b9SJerome Glisse 				  RADEON_GMC_WR_MSK_DIS);
494771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (src_offset >> 10));
495771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (dst_offset >> 10));
496771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
497771fe6b9SJerome Glisse 		radeon_ring_write(rdev, 0);
498771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
499771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
500771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
501771fe6b9SJerome Glisse 		radeon_ring_write(rdev, cur_pages | (stride_pixels << 16));
502771fe6b9SJerome Glisse 	}
503771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_DSTCACHE_CTLSTAT, 0));
504771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_RB2D_DC_FLUSH_ALL);
505771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
506771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
507771fe6b9SJerome Glisse 			  RADEON_WAIT_2D_IDLECLEAN |
508771fe6b9SJerome Glisse 			  RADEON_WAIT_HOST_IDLECLEAN |
509771fe6b9SJerome Glisse 			  RADEON_WAIT_DMA_GUI_IDLE);
510771fe6b9SJerome Glisse 	if (fence) {
511771fe6b9SJerome Glisse 		r = radeon_fence_emit(rdev, fence);
512771fe6b9SJerome Glisse 	}
513771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
514771fe6b9SJerome Glisse 	return r;
515771fe6b9SJerome Glisse }
516771fe6b9SJerome Glisse 
51745600232SJerome Glisse static int r100_cp_wait_for_idle(struct radeon_device *rdev)
51845600232SJerome Glisse {
51945600232SJerome Glisse 	unsigned i;
52045600232SJerome Glisse 	u32 tmp;
52145600232SJerome Glisse 
52245600232SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
52345600232SJerome Glisse 		tmp = RREG32(R_000E40_RBBM_STATUS);
52445600232SJerome Glisse 		if (!G_000E40_CP_CMDSTRM_BUSY(tmp)) {
52545600232SJerome Glisse 			return 0;
52645600232SJerome Glisse 		}
52745600232SJerome Glisse 		udelay(1);
52845600232SJerome Glisse 	}
52945600232SJerome Glisse 	return -1;
53045600232SJerome Glisse }
53145600232SJerome Glisse 
532771fe6b9SJerome Glisse void r100_ring_start(struct radeon_device *rdev)
533771fe6b9SJerome Glisse {
534771fe6b9SJerome Glisse 	int r;
535771fe6b9SJerome Glisse 
536771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
537771fe6b9SJerome Glisse 	if (r) {
538771fe6b9SJerome Glisse 		return;
539771fe6b9SJerome Glisse 	}
540771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_ISYNC_CNTL, 0));
541771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
542771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY2D_IDLE3D |
543771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY3D_IDLE2D |
544771fe6b9SJerome Glisse 			  RADEON_ISYNC_WAIT_IDLEGUI |
545771fe6b9SJerome Glisse 			  RADEON_ISYNC_CPSCRATCH_IDLEGUI);
546771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
547771fe6b9SJerome Glisse }
548771fe6b9SJerome Glisse 
54970967ab9SBen Hutchings 
55070967ab9SBen Hutchings /* Load the microcode for the CP */
55170967ab9SBen Hutchings static int r100_cp_init_microcode(struct radeon_device *rdev)
552771fe6b9SJerome Glisse {
55370967ab9SBen Hutchings 	struct platform_device *pdev;
55470967ab9SBen Hutchings 	const char *fw_name = NULL;
55570967ab9SBen Hutchings 	int err;
556771fe6b9SJerome Glisse 
55770967ab9SBen Hutchings 	DRM_DEBUG("\n");
55870967ab9SBen Hutchings 
55970967ab9SBen Hutchings 	pdev = platform_device_register_simple("radeon_cp", 0, NULL, 0);
56070967ab9SBen Hutchings 	err = IS_ERR(pdev);
56170967ab9SBen Hutchings 	if (err) {
56270967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to register firmware\n");
56370967ab9SBen Hutchings 		return -EINVAL;
564771fe6b9SJerome Glisse 	}
565771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_R100) || (rdev->family == CHIP_RV100) ||
566771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RV200) || (rdev->family == CHIP_RS100) ||
567771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
568771fe6b9SJerome Glisse 		DRM_INFO("Loading R100 Microcode\n");
56970967ab9SBen Hutchings 		fw_name = FIRMWARE_R100;
570771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R200) ||
571771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV250) ||
572771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV280) ||
573771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS300)) {
574771fe6b9SJerome Glisse 		DRM_INFO("Loading R200 Microcode\n");
57570967ab9SBen Hutchings 		fw_name = FIRMWARE_R200;
576771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R300) ||
577771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R350) ||
578771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV350) ||
579771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV380) ||
580771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS400) ||
581771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS480)) {
582771fe6b9SJerome Glisse 		DRM_INFO("Loading R300 Microcode\n");
58370967ab9SBen Hutchings 		fw_name = FIRMWARE_R300;
584771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R420) ||
585771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R423) ||
586771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV410)) {
587771fe6b9SJerome Glisse 		DRM_INFO("Loading R400 Microcode\n");
58870967ab9SBen Hutchings 		fw_name = FIRMWARE_R420;
589771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RS690) ||
590771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS740)) {
591771fe6b9SJerome Glisse 		DRM_INFO("Loading RS690/RS740 Microcode\n");
59270967ab9SBen Hutchings 		fw_name = FIRMWARE_RS690;
593771fe6b9SJerome Glisse 	} else if (rdev->family == CHIP_RS600) {
594771fe6b9SJerome Glisse 		DRM_INFO("Loading RS600 Microcode\n");
59570967ab9SBen Hutchings 		fw_name = FIRMWARE_RS600;
596771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RV515) ||
597771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R520) ||
598771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV530) ||
599771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R580) ||
600771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV560) ||
601771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV570)) {
602771fe6b9SJerome Glisse 		DRM_INFO("Loading R500 Microcode\n");
60370967ab9SBen Hutchings 		fw_name = FIRMWARE_R520;
60470967ab9SBen Hutchings 	}
60570967ab9SBen Hutchings 
6063ce0a23dSJerome Glisse 	err = request_firmware(&rdev->me_fw, fw_name, &pdev->dev);
60770967ab9SBen Hutchings 	platform_device_unregister(pdev);
60870967ab9SBen Hutchings 	if (err) {
60970967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to load firmware \"%s\"\n",
61070967ab9SBen Hutchings 		       fw_name);
6113ce0a23dSJerome Glisse 	} else if (rdev->me_fw->size % 8) {
61270967ab9SBen Hutchings 		printk(KERN_ERR
61370967ab9SBen Hutchings 		       "radeon_cp: Bogus length %zu in firmware \"%s\"\n",
6143ce0a23dSJerome Glisse 		       rdev->me_fw->size, fw_name);
61570967ab9SBen Hutchings 		err = -EINVAL;
6163ce0a23dSJerome Glisse 		release_firmware(rdev->me_fw);
6173ce0a23dSJerome Glisse 		rdev->me_fw = NULL;
61870967ab9SBen Hutchings 	}
61970967ab9SBen Hutchings 	return err;
62070967ab9SBen Hutchings }
621d4550907SJerome Glisse 
62270967ab9SBen Hutchings static void r100_cp_load_microcode(struct radeon_device *rdev)
62370967ab9SBen Hutchings {
62470967ab9SBen Hutchings 	const __be32 *fw_data;
62570967ab9SBen Hutchings 	int i, size;
62670967ab9SBen Hutchings 
62770967ab9SBen Hutchings 	if (r100_gui_wait_for_idle(rdev)) {
62870967ab9SBen Hutchings 		printk(KERN_WARNING "Failed to wait GUI idle while "
62970967ab9SBen Hutchings 		       "programming pipes. Bad things might happen.\n");
63070967ab9SBen Hutchings 	}
63170967ab9SBen Hutchings 
6323ce0a23dSJerome Glisse 	if (rdev->me_fw) {
6333ce0a23dSJerome Glisse 		size = rdev->me_fw->size / 4;
6343ce0a23dSJerome Glisse 		fw_data = (const __be32 *)&rdev->me_fw->data[0];
63570967ab9SBen Hutchings 		WREG32(RADEON_CP_ME_RAM_ADDR, 0);
63670967ab9SBen Hutchings 		for (i = 0; i < size; i += 2) {
63770967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAH,
63870967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i]));
63970967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAL,
64070967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i + 1]));
641771fe6b9SJerome Glisse 		}
642771fe6b9SJerome Glisse 	}
643771fe6b9SJerome Glisse }
644771fe6b9SJerome Glisse 
645771fe6b9SJerome Glisse int r100_cp_init(struct radeon_device *rdev, unsigned ring_size)
646771fe6b9SJerome Glisse {
647771fe6b9SJerome Glisse 	unsigned rb_bufsz;
648771fe6b9SJerome Glisse 	unsigned rb_blksz;
649771fe6b9SJerome Glisse 	unsigned max_fetch;
650771fe6b9SJerome Glisse 	unsigned pre_write_timer;
651771fe6b9SJerome Glisse 	unsigned pre_write_limit;
652771fe6b9SJerome Glisse 	unsigned indirect2_start;
653771fe6b9SJerome Glisse 	unsigned indirect1_start;
654771fe6b9SJerome Glisse 	uint32_t tmp;
655771fe6b9SJerome Glisse 	int r;
656771fe6b9SJerome Glisse 
657771fe6b9SJerome Glisse 	if (r100_debugfs_cp_init(rdev)) {
658771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for CP !\n");
659771fe6b9SJerome Glisse 	}
660771fe6b9SJerome Glisse 	/* Reset CP */
661771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_CSQ_STAT);
662771fe6b9SJerome Glisse 	if ((tmp & (1 << 31))) {
663771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp busy (0x%08X) resetting\n", tmp);
664771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_MODE, 0);
665771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_CNTL, 0);
666771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
667771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
668771fe6b9SJerome Glisse 		mdelay(2);
669771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, 0);
670771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
671771fe6b9SJerome Glisse 		mdelay(2);
672771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_STAT);
673771fe6b9SJerome Glisse 		if ((tmp & (1 << 31))) {
674771fe6b9SJerome Glisse 			DRM_INFO("radeon: cp reset failed (0x%08X)\n", tmp);
675771fe6b9SJerome Glisse 		}
676771fe6b9SJerome Glisse 	} else {
677771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp idle (0x%08X)\n", tmp);
678771fe6b9SJerome Glisse 	}
67970967ab9SBen Hutchings 
6803ce0a23dSJerome Glisse 	if (!rdev->me_fw) {
68170967ab9SBen Hutchings 		r = r100_cp_init_microcode(rdev);
68270967ab9SBen Hutchings 		if (r) {
68370967ab9SBen Hutchings 			DRM_ERROR("Failed to load firmware!\n");
68470967ab9SBen Hutchings 			return r;
68570967ab9SBen Hutchings 		}
68670967ab9SBen Hutchings 	}
68770967ab9SBen Hutchings 
688771fe6b9SJerome Glisse 	/* Align ring size */
689771fe6b9SJerome Glisse 	rb_bufsz = drm_order(ring_size / 8);
690771fe6b9SJerome Glisse 	ring_size = (1 << (rb_bufsz + 1)) * 4;
691771fe6b9SJerome Glisse 	r100_cp_load_microcode(rdev);
692771fe6b9SJerome Glisse 	r = radeon_ring_init(rdev, ring_size);
693771fe6b9SJerome Glisse 	if (r) {
694771fe6b9SJerome Glisse 		return r;
695771fe6b9SJerome Glisse 	}
696771fe6b9SJerome Glisse 	/* Each time the cp read 1024 bytes (16 dword/quadword) update
697771fe6b9SJerome Glisse 	 * the rptr copy in system ram */
698771fe6b9SJerome Glisse 	rb_blksz = 9;
699771fe6b9SJerome Glisse 	/* cp will read 128bytes at a time (4 dwords) */
700771fe6b9SJerome Glisse 	max_fetch = 1;
701771fe6b9SJerome Glisse 	rdev->cp.align_mask = 16 - 1;
702771fe6b9SJerome Glisse 	/* Write to CP_RB_WPTR will be delayed for pre_write_timer clocks */
703771fe6b9SJerome Glisse 	pre_write_timer = 64;
704771fe6b9SJerome Glisse 	/* Force CP_RB_WPTR write if written more than one time before the
705771fe6b9SJerome Glisse 	 * delay expire
706771fe6b9SJerome Glisse 	 */
707771fe6b9SJerome Glisse 	pre_write_limit = 0;
708771fe6b9SJerome Glisse 	/* Setup the cp cache like this (cache size is 96 dwords) :
709771fe6b9SJerome Glisse 	 *	RING		0  to 15
710771fe6b9SJerome Glisse 	 *	INDIRECT1	16 to 79
711771fe6b9SJerome Glisse 	 *	INDIRECT2	80 to 95
712771fe6b9SJerome Glisse 	 * So ring cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
713771fe6b9SJerome Glisse 	 *    indirect1 cache size is 64dwords (> (2 * max_fetch = 2 * 4dwords))
714771fe6b9SJerome Glisse 	 *    indirect2 cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
715771fe6b9SJerome Glisse 	 * Idea being that most of the gpu cmd will be through indirect1 buffer
716771fe6b9SJerome Glisse 	 * so it gets the bigger cache.
717771fe6b9SJerome Glisse 	 */
718771fe6b9SJerome Glisse 	indirect2_start = 80;
719771fe6b9SJerome Glisse 	indirect1_start = 16;
720771fe6b9SJerome Glisse 	/* cp setup */
721771fe6b9SJerome Glisse 	WREG32(0x718, pre_write_timer | (pre_write_limit << 28));
722d6f28938SAlex Deucher 	tmp = (REG_SET(RADEON_RB_BUFSZ, rb_bufsz) |
723771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BLKSZ, rb_blksz) |
724771fe6b9SJerome Glisse 	       REG_SET(RADEON_MAX_FETCH, max_fetch) |
725771fe6b9SJerome Glisse 	       RADEON_RB_NO_UPDATE);
726d6f28938SAlex Deucher #ifdef __BIG_ENDIAN
727d6f28938SAlex Deucher 	tmp |= RADEON_BUF_SWAP_32BIT;
728d6f28938SAlex Deucher #endif
729d6f28938SAlex Deucher 	WREG32(RADEON_CP_RB_CNTL, tmp);
730d6f28938SAlex Deucher 
731771fe6b9SJerome Glisse 	/* Set ring address */
732771fe6b9SJerome Glisse 	DRM_INFO("radeon: ring at 0x%016lX\n", (unsigned long)rdev->cp.gpu_addr);
733771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_BASE, rdev->cp.gpu_addr);
734771fe6b9SJerome Glisse 	/* Force read & write ptr to 0 */
735771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
736771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
737771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
738771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
739771fe6b9SJerome Glisse 	udelay(10);
740771fe6b9SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
741771fe6b9SJerome Glisse 	rdev->cp.wptr = RREG32(RADEON_CP_RB_WPTR);
742771fe6b9SJerome Glisse 	/* Set cp mode to bus mastering & enable cp*/
743771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE,
744771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT2_START, indirect2_start) |
745771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT1_START, indirect1_start));
746771fe6b9SJerome Glisse 	WREG32(0x718, 0);
747771fe6b9SJerome Glisse 	WREG32(0x744, 0x00004D4D);
748771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, RADEON_CSQ_PRIBM_INDBM);
749771fe6b9SJerome Glisse 	radeon_ring_start(rdev);
750771fe6b9SJerome Glisse 	r = radeon_ring_test(rdev);
751771fe6b9SJerome Glisse 	if (r) {
752771fe6b9SJerome Glisse 		DRM_ERROR("radeon: cp isn't working (%d).\n", r);
753771fe6b9SJerome Glisse 		return r;
754771fe6b9SJerome Glisse 	}
755771fe6b9SJerome Glisse 	rdev->cp.ready = true;
756771fe6b9SJerome Glisse 	return 0;
757771fe6b9SJerome Glisse }
758771fe6b9SJerome Glisse 
759771fe6b9SJerome Glisse void r100_cp_fini(struct radeon_device *rdev)
760771fe6b9SJerome Glisse {
76145600232SJerome Glisse 	if (r100_cp_wait_for_idle(rdev)) {
76245600232SJerome Glisse 		DRM_ERROR("Wait for CP idle timeout, shutting down CP.\n");
76345600232SJerome Glisse 	}
764771fe6b9SJerome Glisse 	/* Disable ring */
765a18d7ea1SJerome Glisse 	r100_cp_disable(rdev);
766771fe6b9SJerome Glisse 	radeon_ring_fini(rdev);
767771fe6b9SJerome Glisse 	DRM_INFO("radeon: cp finalized\n");
768771fe6b9SJerome Glisse }
769771fe6b9SJerome Glisse 
770771fe6b9SJerome Glisse void r100_cp_disable(struct radeon_device *rdev)
771771fe6b9SJerome Glisse {
772771fe6b9SJerome Glisse 	/* Disable ring */
773771fe6b9SJerome Glisse 	rdev->cp.ready = false;
774771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
775771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
776771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
777771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
778771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
779771fe6b9SJerome Glisse 	}
780771fe6b9SJerome Glisse }
781771fe6b9SJerome Glisse 
782771fe6b9SJerome Glisse int r100_cp_reset(struct radeon_device *rdev)
783771fe6b9SJerome Glisse {
784771fe6b9SJerome Glisse 	uint32_t tmp;
785771fe6b9SJerome Glisse 	bool reinit_cp;
786771fe6b9SJerome Glisse 	int i;
787771fe6b9SJerome Glisse 
788771fe6b9SJerome Glisse 	reinit_cp = rdev->cp.ready;
789771fe6b9SJerome Glisse 	rdev->cp.ready = false;
790771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
791771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
792771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
793771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
794771fe6b9SJerome Glisse 	udelay(200);
795771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
796771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
797771fe6b9SJerome Glisse 	mdelay(1);
798771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
799771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
800771fe6b9SJerome Glisse 		if (!(tmp & (1 << 16))) {
801771fe6b9SJerome Glisse 			DRM_INFO("CP reset succeed (RBBM_STATUS=0x%08X)\n",
802771fe6b9SJerome Glisse 				 tmp);
803771fe6b9SJerome Glisse 			if (reinit_cp) {
804771fe6b9SJerome Glisse 				return r100_cp_init(rdev, rdev->cp.ring_size);
805771fe6b9SJerome Glisse 			}
806771fe6b9SJerome Glisse 			return 0;
807771fe6b9SJerome Glisse 		}
808771fe6b9SJerome Glisse 		DRM_UDELAY(1);
809771fe6b9SJerome Glisse 	}
810771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
811771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset CP (RBBM_STATUS=0x%08X)!\n", tmp);
812771fe6b9SJerome Glisse 	return -1;
813771fe6b9SJerome Glisse }
814771fe6b9SJerome Glisse 
8153ce0a23dSJerome Glisse void r100_cp_commit(struct radeon_device *rdev)
8163ce0a23dSJerome Glisse {
8173ce0a23dSJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, rdev->cp.wptr);
8183ce0a23dSJerome Glisse 	(void)RREG32(RADEON_CP_RB_WPTR);
8193ce0a23dSJerome Glisse }
8203ce0a23dSJerome Glisse 
821771fe6b9SJerome Glisse 
822771fe6b9SJerome Glisse /*
823771fe6b9SJerome Glisse  * CS functions
824771fe6b9SJerome Glisse  */
825771fe6b9SJerome Glisse int r100_cs_parse_packet0(struct radeon_cs_parser *p,
826771fe6b9SJerome Glisse 			  struct radeon_cs_packet *pkt,
827068a117cSJerome Glisse 			  const unsigned *auth, unsigned n,
828771fe6b9SJerome Glisse 			  radeon_packet0_check_t check)
829771fe6b9SJerome Glisse {
830771fe6b9SJerome Glisse 	unsigned reg;
831771fe6b9SJerome Glisse 	unsigned i, j, m;
832771fe6b9SJerome Glisse 	unsigned idx;
833771fe6b9SJerome Glisse 	int r;
834771fe6b9SJerome Glisse 
835771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
836771fe6b9SJerome Glisse 	reg = pkt->reg;
837068a117cSJerome Glisse 	/* Check that register fall into register range
838068a117cSJerome Glisse 	 * determined by the number of entry (n) in the
839068a117cSJerome Glisse 	 * safe register bitmap.
840068a117cSJerome Glisse 	 */
841771fe6b9SJerome Glisse 	if (pkt->one_reg_wr) {
842771fe6b9SJerome Glisse 		if ((reg >> 7) > n) {
843771fe6b9SJerome Glisse 			return -EINVAL;
844771fe6b9SJerome Glisse 		}
845771fe6b9SJerome Glisse 	} else {
846771fe6b9SJerome Glisse 		if (((reg + (pkt->count << 2)) >> 7) > n) {
847771fe6b9SJerome Glisse 			return -EINVAL;
848771fe6b9SJerome Glisse 		}
849771fe6b9SJerome Glisse 	}
850771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++) {
851771fe6b9SJerome Glisse 		j = (reg >> 7);
852771fe6b9SJerome Glisse 		m = 1 << ((reg >> 2) & 31);
853771fe6b9SJerome Glisse 		if (auth[j] & m) {
854771fe6b9SJerome Glisse 			r = check(p, pkt, idx, reg);
855771fe6b9SJerome Glisse 			if (r) {
856771fe6b9SJerome Glisse 				return r;
857771fe6b9SJerome Glisse 			}
858771fe6b9SJerome Glisse 		}
859771fe6b9SJerome Glisse 		if (pkt->one_reg_wr) {
860771fe6b9SJerome Glisse 			if (!(auth[j] & m)) {
861771fe6b9SJerome Glisse 				break;
862771fe6b9SJerome Glisse 			}
863771fe6b9SJerome Glisse 		} else {
864771fe6b9SJerome Glisse 			reg += 4;
865771fe6b9SJerome Glisse 		}
866771fe6b9SJerome Glisse 	}
867771fe6b9SJerome Glisse 	return 0;
868771fe6b9SJerome Glisse }
869771fe6b9SJerome Glisse 
870771fe6b9SJerome Glisse void r100_cs_dump_packet(struct radeon_cs_parser *p,
871771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt)
872771fe6b9SJerome Glisse {
873771fe6b9SJerome Glisse 	volatile uint32_t *ib;
874771fe6b9SJerome Glisse 	unsigned i;
875771fe6b9SJerome Glisse 	unsigned idx;
876771fe6b9SJerome Glisse 
877771fe6b9SJerome Glisse 	ib = p->ib->ptr;
878771fe6b9SJerome Glisse 	idx = pkt->idx;
879771fe6b9SJerome Glisse 	for (i = 0; i <= (pkt->count + 1); i++, idx++) {
880771fe6b9SJerome Glisse 		DRM_INFO("ib[%d]=0x%08X\n", idx, ib[idx]);
881771fe6b9SJerome Glisse 	}
882771fe6b9SJerome Glisse }
883771fe6b9SJerome Glisse 
884771fe6b9SJerome Glisse /**
885771fe6b9SJerome Glisse  * r100_cs_packet_parse() - parse cp packet and point ib index to next packet
886771fe6b9SJerome Glisse  * @parser:	parser structure holding parsing context.
887771fe6b9SJerome Glisse  * @pkt:	where to store packet informations
888771fe6b9SJerome Glisse  *
889771fe6b9SJerome Glisse  * Assume that chunk_ib_index is properly set. Will return -EINVAL
890771fe6b9SJerome Glisse  * if packet is bigger than remaining ib size. or if packets is unknown.
891771fe6b9SJerome Glisse  **/
892771fe6b9SJerome Glisse int r100_cs_packet_parse(struct radeon_cs_parser *p,
893771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt,
894771fe6b9SJerome Glisse 			 unsigned idx)
895771fe6b9SJerome Glisse {
896771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk = &p->chunks[p->chunk_ib_idx];
897fa99239cSRoel Kluin 	uint32_t header;
898771fe6b9SJerome Glisse 
899771fe6b9SJerome Glisse 	if (idx >= ib_chunk->length_dw) {
900771fe6b9SJerome Glisse 		DRM_ERROR("Can not parse packet at %d after CS end %d !\n",
901771fe6b9SJerome Glisse 			  idx, ib_chunk->length_dw);
902771fe6b9SJerome Glisse 		return -EINVAL;
903771fe6b9SJerome Glisse 	}
904513bcb46SDave Airlie 	header = radeon_get_ib_value(p, idx);
905771fe6b9SJerome Glisse 	pkt->idx = idx;
906771fe6b9SJerome Glisse 	pkt->type = CP_PACKET_GET_TYPE(header);
907771fe6b9SJerome Glisse 	pkt->count = CP_PACKET_GET_COUNT(header);
908771fe6b9SJerome Glisse 	switch (pkt->type) {
909771fe6b9SJerome Glisse 	case PACKET_TYPE0:
910771fe6b9SJerome Glisse 		pkt->reg = CP_PACKET0_GET_REG(header);
911771fe6b9SJerome Glisse 		pkt->one_reg_wr = CP_PACKET0_GET_ONE_REG_WR(header);
912771fe6b9SJerome Glisse 		break;
913771fe6b9SJerome Glisse 	case PACKET_TYPE3:
914771fe6b9SJerome Glisse 		pkt->opcode = CP_PACKET3_GET_OPCODE(header);
915771fe6b9SJerome Glisse 		break;
916771fe6b9SJerome Glisse 	case PACKET_TYPE2:
917771fe6b9SJerome Glisse 		pkt->count = -1;
918771fe6b9SJerome Glisse 		break;
919771fe6b9SJerome Glisse 	default:
920771fe6b9SJerome Glisse 		DRM_ERROR("Unknown packet type %d at %d !\n", pkt->type, idx);
921771fe6b9SJerome Glisse 		return -EINVAL;
922771fe6b9SJerome Glisse 	}
923771fe6b9SJerome Glisse 	if ((pkt->count + 1 + pkt->idx) >= ib_chunk->length_dw) {
924771fe6b9SJerome Glisse 		DRM_ERROR("Packet (%d:%d:%d) end after CS buffer (%d) !\n",
925771fe6b9SJerome Glisse 			  pkt->idx, pkt->type, pkt->count, ib_chunk->length_dw);
926771fe6b9SJerome Glisse 		return -EINVAL;
927771fe6b9SJerome Glisse 	}
928771fe6b9SJerome Glisse 	return 0;
929771fe6b9SJerome Glisse }
930771fe6b9SJerome Glisse 
931771fe6b9SJerome Glisse /**
932531369e6SDave Airlie  * r100_cs_packet_next_vline() - parse userspace VLINE packet
933531369e6SDave Airlie  * @parser:		parser structure holding parsing context.
934531369e6SDave Airlie  *
935531369e6SDave Airlie  * Userspace sends a special sequence for VLINE waits.
936531369e6SDave Airlie  * PACKET0 - VLINE_START_END + value
937531369e6SDave Airlie  * PACKET0 - WAIT_UNTIL +_value
938531369e6SDave Airlie  * RELOC (P3) - crtc_id in reloc.
939531369e6SDave Airlie  *
940531369e6SDave Airlie  * This function parses this and relocates the VLINE START END
941531369e6SDave Airlie  * and WAIT UNTIL packets to the correct crtc.
942531369e6SDave Airlie  * It also detects a switched off crtc and nulls out the
943531369e6SDave Airlie  * wait in that case.
944531369e6SDave Airlie  */
945531369e6SDave Airlie int r100_cs_packet_parse_vline(struct radeon_cs_parser *p)
946531369e6SDave Airlie {
947531369e6SDave Airlie 	struct drm_mode_object *obj;
948531369e6SDave Airlie 	struct drm_crtc *crtc;
949531369e6SDave Airlie 	struct radeon_crtc *radeon_crtc;
950531369e6SDave Airlie 	struct radeon_cs_packet p3reloc, waitreloc;
951531369e6SDave Airlie 	int crtc_id;
952531369e6SDave Airlie 	int r;
953531369e6SDave Airlie 	uint32_t header, h_idx, reg;
954513bcb46SDave Airlie 	volatile uint32_t *ib;
955531369e6SDave Airlie 
956513bcb46SDave Airlie 	ib = p->ib->ptr;
957531369e6SDave Airlie 
958531369e6SDave Airlie 	/* parse the wait until */
959531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &waitreloc, p->idx);
960531369e6SDave Airlie 	if (r)
961531369e6SDave Airlie 		return r;
962531369e6SDave Airlie 
963531369e6SDave Airlie 	/* check its a wait until and only 1 count */
964531369e6SDave Airlie 	if (waitreloc.reg != RADEON_WAIT_UNTIL ||
965531369e6SDave Airlie 	    waitreloc.count != 0) {
966531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until segment\n");
967531369e6SDave Airlie 		r = -EINVAL;
968531369e6SDave Airlie 		return r;
969531369e6SDave Airlie 	}
970531369e6SDave Airlie 
971513bcb46SDave Airlie 	if (radeon_get_ib_value(p, waitreloc.idx + 1) != RADEON_WAIT_CRTC_VLINE) {
972531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until\n");
973531369e6SDave Airlie 		r = -EINVAL;
974531369e6SDave Airlie 		return r;
975531369e6SDave Airlie 	}
976531369e6SDave Airlie 
977531369e6SDave Airlie 	/* jump over the NOP */
97890ebd065SAlex Deucher 	r = r100_cs_packet_parse(p, &p3reloc, p->idx + waitreloc.count + 2);
979531369e6SDave Airlie 	if (r)
980531369e6SDave Airlie 		return r;
981531369e6SDave Airlie 
982531369e6SDave Airlie 	h_idx = p->idx - 2;
98390ebd065SAlex Deucher 	p->idx += waitreloc.count + 2;
98490ebd065SAlex Deucher 	p->idx += p3reloc.count + 2;
985531369e6SDave Airlie 
986513bcb46SDave Airlie 	header = radeon_get_ib_value(p, h_idx);
987513bcb46SDave Airlie 	crtc_id = radeon_get_ib_value(p, h_idx + 5);
988d4ac6a05SDave Airlie 	reg = CP_PACKET0_GET_REG(header);
989531369e6SDave Airlie 	mutex_lock(&p->rdev->ddev->mode_config.mutex);
990531369e6SDave Airlie 	obj = drm_mode_object_find(p->rdev->ddev, crtc_id, DRM_MODE_OBJECT_CRTC);
991531369e6SDave Airlie 	if (!obj) {
992531369e6SDave Airlie 		DRM_ERROR("cannot find crtc %d\n", crtc_id);
993531369e6SDave Airlie 		r = -EINVAL;
994531369e6SDave Airlie 		goto out;
995531369e6SDave Airlie 	}
996531369e6SDave Airlie 	crtc = obj_to_crtc(obj);
997531369e6SDave Airlie 	radeon_crtc = to_radeon_crtc(crtc);
998531369e6SDave Airlie 	crtc_id = radeon_crtc->crtc_id;
999531369e6SDave Airlie 
1000531369e6SDave Airlie 	if (!crtc->enabled) {
1001531369e6SDave Airlie 		/* if the CRTC isn't enabled - we need to nop out the wait until */
1002513bcb46SDave Airlie 		ib[h_idx + 2] = PACKET2(0);
1003513bcb46SDave Airlie 		ib[h_idx + 3] = PACKET2(0);
1004531369e6SDave Airlie 	} else if (crtc_id == 1) {
1005531369e6SDave Airlie 		switch (reg) {
1006531369e6SDave Airlie 		case AVIVO_D1MODE_VLINE_START_END:
100790ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
1008531369e6SDave Airlie 			header |= AVIVO_D2MODE_VLINE_START_END >> 2;
1009531369e6SDave Airlie 			break;
1010531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
101190ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
1012531369e6SDave Airlie 			header |= RADEON_CRTC2_GUI_TRIG_VLINE >> 2;
1013531369e6SDave Airlie 			break;
1014531369e6SDave Airlie 		default:
1015531369e6SDave Airlie 			DRM_ERROR("unknown crtc reloc\n");
1016531369e6SDave Airlie 			r = -EINVAL;
1017531369e6SDave Airlie 			goto out;
1018531369e6SDave Airlie 		}
1019513bcb46SDave Airlie 		ib[h_idx] = header;
1020513bcb46SDave Airlie 		ib[h_idx + 3] |= RADEON_ENG_DISPLAY_SELECT_CRTC1;
1021531369e6SDave Airlie 	}
1022531369e6SDave Airlie out:
1023531369e6SDave Airlie 	mutex_unlock(&p->rdev->ddev->mode_config.mutex);
1024531369e6SDave Airlie 	return r;
1025531369e6SDave Airlie }
1026531369e6SDave Airlie 
1027531369e6SDave Airlie /**
1028771fe6b9SJerome Glisse  * r100_cs_packet_next_reloc() - parse next packet which should be reloc packet3
1029771fe6b9SJerome Glisse  * @parser:		parser structure holding parsing context.
1030771fe6b9SJerome Glisse  * @data:		pointer to relocation data
1031771fe6b9SJerome Glisse  * @offset_start:	starting offset
1032771fe6b9SJerome Glisse  * @offset_mask:	offset mask (to align start offset on)
1033771fe6b9SJerome Glisse  * @reloc:		reloc informations
1034771fe6b9SJerome Glisse  *
1035771fe6b9SJerome Glisse  * Check next packet is relocation packet3, do bo validation and compute
1036771fe6b9SJerome Glisse  * GPU offset using the provided start.
1037771fe6b9SJerome Glisse  **/
1038771fe6b9SJerome Glisse int r100_cs_packet_next_reloc(struct radeon_cs_parser *p,
1039771fe6b9SJerome Glisse 			      struct radeon_cs_reloc **cs_reloc)
1040771fe6b9SJerome Glisse {
1041771fe6b9SJerome Glisse 	struct radeon_cs_chunk *relocs_chunk;
1042771fe6b9SJerome Glisse 	struct radeon_cs_packet p3reloc;
1043771fe6b9SJerome Glisse 	unsigned idx;
1044771fe6b9SJerome Glisse 	int r;
1045771fe6b9SJerome Glisse 
1046771fe6b9SJerome Glisse 	if (p->chunk_relocs_idx == -1) {
1047771fe6b9SJerome Glisse 		DRM_ERROR("No relocation chunk !\n");
1048771fe6b9SJerome Glisse 		return -EINVAL;
1049771fe6b9SJerome Glisse 	}
1050771fe6b9SJerome Glisse 	*cs_reloc = NULL;
1051771fe6b9SJerome Glisse 	relocs_chunk = &p->chunks[p->chunk_relocs_idx];
1052771fe6b9SJerome Glisse 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
1053771fe6b9SJerome Glisse 	if (r) {
1054771fe6b9SJerome Glisse 		return r;
1055771fe6b9SJerome Glisse 	}
1056771fe6b9SJerome Glisse 	p->idx += p3reloc.count + 2;
1057771fe6b9SJerome Glisse 	if (p3reloc.type != PACKET_TYPE3 || p3reloc.opcode != PACKET3_NOP) {
1058771fe6b9SJerome Glisse 		DRM_ERROR("No packet3 for relocation for packet at %d.\n",
1059771fe6b9SJerome Glisse 			  p3reloc.idx);
1060771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
1061771fe6b9SJerome Glisse 		return -EINVAL;
1062771fe6b9SJerome Glisse 	}
1063513bcb46SDave Airlie 	idx = radeon_get_ib_value(p, p3reloc.idx + 1);
1064771fe6b9SJerome Glisse 	if (idx >= relocs_chunk->length_dw) {
1065771fe6b9SJerome Glisse 		DRM_ERROR("Relocs at %d after relocations chunk end %d !\n",
1066771fe6b9SJerome Glisse 			  idx, relocs_chunk->length_dw);
1067771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
1068771fe6b9SJerome Glisse 		return -EINVAL;
1069771fe6b9SJerome Glisse 	}
1070771fe6b9SJerome Glisse 	/* FIXME: we assume reloc size is 4 dwords */
1071771fe6b9SJerome Glisse 	*cs_reloc = p->relocs_ptr[(idx / 4)];
1072771fe6b9SJerome Glisse 	return 0;
1073771fe6b9SJerome Glisse }
1074771fe6b9SJerome Glisse 
1075551ebd83SDave Airlie static int r100_get_vtx_size(uint32_t vtx_fmt)
1076551ebd83SDave Airlie {
1077551ebd83SDave Airlie 	int vtx_size;
1078551ebd83SDave Airlie 	vtx_size = 2;
1079551ebd83SDave Airlie 	/* ordered according to bits in spec */
1080551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W0)
1081551ebd83SDave Airlie 		vtx_size++;
1082551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPCOLOR)
1083551ebd83SDave Airlie 		vtx_size += 3;
1084551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPALPHA)
1085551ebd83SDave Airlie 		vtx_size++;
1086551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKCOLOR)
1087551ebd83SDave Airlie 		vtx_size++;
1088551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPSPEC)
1089551ebd83SDave Airlie 		vtx_size += 3;
1090551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPFOG)
1091551ebd83SDave Airlie 		vtx_size++;
1092551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKSPEC)
1093551ebd83SDave Airlie 		vtx_size++;
1094551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST0)
1095551ebd83SDave Airlie 		vtx_size += 2;
1096551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST1)
1097551ebd83SDave Airlie 		vtx_size += 2;
1098551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q1)
1099551ebd83SDave Airlie 		vtx_size++;
1100551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST2)
1101551ebd83SDave Airlie 		vtx_size += 2;
1102551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q2)
1103551ebd83SDave Airlie 		vtx_size++;
1104551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST3)
1105551ebd83SDave Airlie 		vtx_size += 2;
1106551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q3)
1107551ebd83SDave Airlie 		vtx_size++;
1108551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q0)
1109551ebd83SDave Airlie 		vtx_size++;
1110551ebd83SDave Airlie 	/* blend weight */
1111551ebd83SDave Airlie 	if (vtx_fmt & (0x7 << 15))
1112551ebd83SDave Airlie 		vtx_size += (vtx_fmt >> 15) & 0x7;
1113551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N0)
1114551ebd83SDave Airlie 		vtx_size += 3;
1115551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_XY1)
1116551ebd83SDave Airlie 		vtx_size += 2;
1117551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z1)
1118551ebd83SDave Airlie 		vtx_size++;
1119551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W1)
1120551ebd83SDave Airlie 		vtx_size++;
1121551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N1)
1122551ebd83SDave Airlie 		vtx_size++;
1123551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z)
1124551ebd83SDave Airlie 		vtx_size++;
1125551ebd83SDave Airlie 	return vtx_size;
1126551ebd83SDave Airlie }
1127551ebd83SDave Airlie 
1128771fe6b9SJerome Glisse static int r100_packet0_check(struct radeon_cs_parser *p,
1129551ebd83SDave Airlie 			      struct radeon_cs_packet *pkt,
1130551ebd83SDave Airlie 			      unsigned idx, unsigned reg)
1131771fe6b9SJerome Glisse {
1132771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1133551ebd83SDave Airlie 	struct r100_cs_track *track;
1134771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1135771fe6b9SJerome Glisse 	uint32_t tmp;
1136771fe6b9SJerome Glisse 	int r;
1137551ebd83SDave Airlie 	int i, face;
1138e024e110SDave Airlie 	u32 tile_flags = 0;
1139513bcb46SDave Airlie 	u32 idx_value;
1140771fe6b9SJerome Glisse 
1141771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1142551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1143551ebd83SDave Airlie 
1144513bcb46SDave Airlie 	idx_value = radeon_get_ib_value(p, idx);
1145513bcb46SDave Airlie 
1146771fe6b9SJerome Glisse 	switch (reg) {
1147531369e6SDave Airlie 	case RADEON_CRTC_GUI_TRIG_VLINE:
1148531369e6SDave Airlie 		r = r100_cs_packet_parse_vline(p);
1149531369e6SDave Airlie 		if (r) {
1150531369e6SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1151531369e6SDave Airlie 				  idx, reg);
1152531369e6SDave Airlie 			r100_cs_dump_packet(p, pkt);
1153531369e6SDave Airlie 			return r;
1154531369e6SDave Airlie 		}
1155531369e6SDave Airlie 		break;
1156771fe6b9SJerome Glisse 		/* FIXME: only allow PACKET3 blit? easier to check for out of
1157771fe6b9SJerome Glisse 		 * range access */
1158771fe6b9SJerome Glisse 	case RADEON_DST_PITCH_OFFSET:
1159771fe6b9SJerome Glisse 	case RADEON_SRC_PITCH_OFFSET:
1160551ebd83SDave Airlie 		r = r100_reloc_pitch_offset(p, pkt, idx, reg);
1161551ebd83SDave Airlie 		if (r)
1162551ebd83SDave Airlie 			return r;
1163551ebd83SDave Airlie 		break;
1164551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHOFFSET:
1165771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1166771fe6b9SJerome Glisse 		if (r) {
1167771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1168771fe6b9SJerome Glisse 				  idx, reg);
1169771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1170771fe6b9SJerome Glisse 			return r;
1171771fe6b9SJerome Glisse 		}
1172551ebd83SDave Airlie 		track->zb.robj = reloc->robj;
1173513bcb46SDave Airlie 		track->zb.offset = idx_value;
1174513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1175771fe6b9SJerome Glisse 		break;
1176771fe6b9SJerome Glisse 	case RADEON_RB3D_COLOROFFSET:
1177551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1178551ebd83SDave Airlie 		if (r) {
1179551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1180551ebd83SDave Airlie 				  idx, reg);
1181551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1182551ebd83SDave Airlie 			return r;
1183551ebd83SDave Airlie 		}
1184551ebd83SDave Airlie 		track->cb[0].robj = reloc->robj;
1185513bcb46SDave Airlie 		track->cb[0].offset = idx_value;
1186513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1187551ebd83SDave Airlie 		break;
1188771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_0:
1189771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_1:
1190771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_2:
1191551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXOFFSET_0) / 24;
1192771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1193771fe6b9SJerome Glisse 		if (r) {
1194771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1195771fe6b9SJerome Glisse 				  idx, reg);
1196771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1197771fe6b9SJerome Glisse 			return r;
1198771fe6b9SJerome Glisse 		}
1199513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1200551ebd83SDave Airlie 		track->textures[i].robj = reloc->robj;
1201771fe6b9SJerome Glisse 		break;
1202551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_0:
1203551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_1:
1204551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_2:
1205551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_3:
1206551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_4:
1207551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T0_0) / 4;
1208551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1209551ebd83SDave Airlie 		if (r) {
1210551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1211551ebd83SDave Airlie 				  idx, reg);
1212551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1213551ebd83SDave Airlie 			return r;
1214551ebd83SDave Airlie 		}
1215513bcb46SDave Airlie 		track->textures[0].cube_info[i].offset = idx_value;
1216513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1217551ebd83SDave Airlie 		track->textures[0].cube_info[i].robj = reloc->robj;
1218551ebd83SDave Airlie 		break;
1219551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_0:
1220551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_1:
1221551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_2:
1222551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_3:
1223551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_4:
1224551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T1_0) / 4;
1225551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1226551ebd83SDave Airlie 		if (r) {
1227551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1228551ebd83SDave Airlie 				  idx, reg);
1229551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1230551ebd83SDave Airlie 			return r;
1231551ebd83SDave Airlie 		}
1232513bcb46SDave Airlie 		track->textures[1].cube_info[i].offset = idx_value;
1233513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1234551ebd83SDave Airlie 		track->textures[1].cube_info[i].robj = reloc->robj;
1235551ebd83SDave Airlie 		break;
1236551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_0:
1237551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_1:
1238551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_2:
1239551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_3:
1240551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_4:
1241551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T2_0) / 4;
1242551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1243551ebd83SDave Airlie 		if (r) {
1244551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1245551ebd83SDave Airlie 				  idx, reg);
1246551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1247551ebd83SDave Airlie 			return r;
1248551ebd83SDave Airlie 		}
1249513bcb46SDave Airlie 		track->textures[2].cube_info[i].offset = idx_value;
1250513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1251551ebd83SDave Airlie 		track->textures[2].cube_info[i].robj = reloc->robj;
1252551ebd83SDave Airlie 		break;
1253551ebd83SDave Airlie 	case RADEON_RE_WIDTH_HEIGHT:
1254513bcb46SDave Airlie 		track->maxy = ((idx_value >> 16) & 0x7FF);
1255551ebd83SDave Airlie 		break;
1256e024e110SDave Airlie 	case RADEON_RB3D_COLORPITCH:
1257e024e110SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1258e024e110SDave Airlie 		if (r) {
1259e024e110SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1260e024e110SDave Airlie 				  idx, reg);
1261e024e110SDave Airlie 			r100_cs_dump_packet(p, pkt);
1262e024e110SDave Airlie 			return r;
1263e024e110SDave Airlie 		}
1264e024e110SDave Airlie 
1265e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1266e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_TILE_ENABLE;
1267e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO)
1268e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_MICROTILE_ENABLE;
1269e024e110SDave Airlie 
1270513bcb46SDave Airlie 		tmp = idx_value & ~(0x7 << 16);
1271e024e110SDave Airlie 		tmp |= tile_flags;
1272e024e110SDave Airlie 		ib[idx] = tmp;
1273551ebd83SDave Airlie 
1274513bcb46SDave Airlie 		track->cb[0].pitch = idx_value & RADEON_COLORPITCH_MASK;
1275551ebd83SDave Airlie 		break;
1276551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHPITCH:
1277513bcb46SDave Airlie 		track->zb.pitch = idx_value & RADEON_DEPTHPITCH_MASK;
1278551ebd83SDave Airlie 		break;
1279551ebd83SDave Airlie 	case RADEON_RB3D_CNTL:
1280513bcb46SDave Airlie 		switch ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f) {
1281551ebd83SDave Airlie 		case 7:
1282551ebd83SDave Airlie 		case 8:
1283551ebd83SDave Airlie 		case 9:
1284551ebd83SDave Airlie 		case 11:
1285551ebd83SDave Airlie 		case 12:
1286551ebd83SDave Airlie 			track->cb[0].cpp = 1;
1287551ebd83SDave Airlie 			break;
1288551ebd83SDave Airlie 		case 3:
1289551ebd83SDave Airlie 		case 4:
1290551ebd83SDave Airlie 		case 15:
1291551ebd83SDave Airlie 			track->cb[0].cpp = 2;
1292551ebd83SDave Airlie 			break;
1293551ebd83SDave Airlie 		case 6:
1294551ebd83SDave Airlie 			track->cb[0].cpp = 4;
1295551ebd83SDave Airlie 			break;
1296551ebd83SDave Airlie 		default:
1297551ebd83SDave Airlie 			DRM_ERROR("Invalid color buffer format (%d) !\n",
1298513bcb46SDave Airlie 				  ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f));
1299551ebd83SDave Airlie 			return -EINVAL;
1300551ebd83SDave Airlie 		}
1301513bcb46SDave Airlie 		track->z_enabled = !!(idx_value & RADEON_Z_ENABLE);
1302551ebd83SDave Airlie 		break;
1303551ebd83SDave Airlie 	case RADEON_RB3D_ZSTENCILCNTL:
1304513bcb46SDave Airlie 		switch (idx_value & 0xf) {
1305551ebd83SDave Airlie 		case 0:
1306551ebd83SDave Airlie 			track->zb.cpp = 2;
1307551ebd83SDave Airlie 			break;
1308551ebd83SDave Airlie 		case 2:
1309551ebd83SDave Airlie 		case 3:
1310551ebd83SDave Airlie 		case 4:
1311551ebd83SDave Airlie 		case 5:
1312551ebd83SDave Airlie 		case 9:
1313551ebd83SDave Airlie 		case 11:
1314551ebd83SDave Airlie 			track->zb.cpp = 4;
1315551ebd83SDave Airlie 			break;
1316551ebd83SDave Airlie 		default:
1317551ebd83SDave Airlie 			break;
1318551ebd83SDave Airlie 		}
1319e024e110SDave Airlie 		break;
132017782d99SDave Airlie 	case RADEON_RB3D_ZPASS_ADDR:
132117782d99SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
132217782d99SDave Airlie 		if (r) {
132317782d99SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
132417782d99SDave Airlie 				  idx, reg);
132517782d99SDave Airlie 			r100_cs_dump_packet(p, pkt);
132617782d99SDave Airlie 			return r;
132717782d99SDave Airlie 		}
1328513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
132917782d99SDave Airlie 		break;
1330551ebd83SDave Airlie 	case RADEON_PP_CNTL:
1331551ebd83SDave Airlie 		{
1332513bcb46SDave Airlie 			uint32_t temp = idx_value >> 4;
1333551ebd83SDave Airlie 			for (i = 0; i < track->num_texture; i++)
1334551ebd83SDave Airlie 				track->textures[i].enabled = !!(temp & (1 << i));
1335551ebd83SDave Airlie 		}
1336551ebd83SDave Airlie 		break;
1337551ebd83SDave Airlie 	case RADEON_SE_VF_CNTL:
1338513bcb46SDave Airlie 		track->vap_vf_cntl = idx_value;
1339551ebd83SDave Airlie 		break;
1340551ebd83SDave Airlie 	case RADEON_SE_VTX_FMT:
1341513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(idx_value);
1342551ebd83SDave Airlie 		break;
1343551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_0:
1344551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_1:
1345551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_2:
1346551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_SIZE_0) / 8;
1347513bcb46SDave Airlie 		track->textures[i].width = (idx_value & RADEON_TEX_USIZE_MASK) + 1;
1348513bcb46SDave Airlie 		track->textures[i].height = ((idx_value & RADEON_TEX_VSIZE_MASK) >> RADEON_TEX_VSIZE_SHIFT) + 1;
1349551ebd83SDave Airlie 		break;
1350551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_0:
1351551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_1:
1352551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_2:
1353551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_PITCH_0) / 8;
1354513bcb46SDave Airlie 		track->textures[i].pitch = idx_value + 32;
1355551ebd83SDave Airlie 		break;
1356551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_0:
1357551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_1:
1358551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_2:
1359551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFILTER_0) / 24;
1360513bcb46SDave Airlie 		track->textures[i].num_levels = ((idx_value & RADEON_MAX_MIP_LEVEL_MASK)
1361551ebd83SDave Airlie 						 >> RADEON_MAX_MIP_LEVEL_SHIFT);
1362513bcb46SDave Airlie 		tmp = (idx_value >> 23) & 0x7;
1363551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1364551ebd83SDave Airlie 			track->textures[i].roundup_w = false;
1365513bcb46SDave Airlie 		tmp = (idx_value >> 27) & 0x7;
1366551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1367551ebd83SDave Airlie 			track->textures[i].roundup_h = false;
1368551ebd83SDave Airlie 		break;
1369551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_0:
1370551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_1:
1371551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_2:
1372551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFORMAT_0) / 24;
1373513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_NON_POWER2) {
1374551ebd83SDave Airlie 			track->textures[i].use_pitch = 1;
1375551ebd83SDave Airlie 		} else {
1376551ebd83SDave Airlie 			track->textures[i].use_pitch = 0;
1377513bcb46SDave Airlie 			track->textures[i].width = 1 << ((idx_value >> RADEON_TXFORMAT_WIDTH_SHIFT) & RADEON_TXFORMAT_WIDTH_MASK);
1378513bcb46SDave Airlie 			track->textures[i].height = 1 << ((idx_value >> RADEON_TXFORMAT_HEIGHT_SHIFT) & RADEON_TXFORMAT_HEIGHT_MASK);
1379551ebd83SDave Airlie 		}
1380513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_CUBIC_MAP_ENABLE)
1381551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 2;
1382513bcb46SDave Airlie 		switch ((idx_value & RADEON_TXFORMAT_FORMAT_MASK)) {
1383551ebd83SDave Airlie 		case RADEON_TXFORMAT_I8:
1384551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB332:
1385551ebd83SDave Airlie 		case RADEON_TXFORMAT_Y8:
1386551ebd83SDave Airlie 			track->textures[i].cpp = 1;
1387551ebd83SDave Airlie 			break;
1388551ebd83SDave Airlie 		case RADEON_TXFORMAT_AI88:
1389551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB1555:
1390551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB565:
1391551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB4444:
1392551ebd83SDave Airlie 		case RADEON_TXFORMAT_VYUY422:
1393551ebd83SDave Airlie 		case RADEON_TXFORMAT_YVYU422:
1394551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW16:
1395551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDV655:
1396551ebd83SDave Airlie 		case RADEON_TXFORMAT_DUDV88:
1397551ebd83SDave Airlie 			track->textures[i].cpp = 2;
1398551ebd83SDave Airlie 			break;
1399551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB8888:
1400551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGBA8888:
1401551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW32:
1402551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDUV8888:
1403551ebd83SDave Airlie 			track->textures[i].cpp = 4;
1404551ebd83SDave Airlie 			break;
1405d785d78bSDave Airlie 		case RADEON_TXFORMAT_DXT1:
1406d785d78bSDave Airlie 			track->textures[i].cpp = 1;
1407d785d78bSDave Airlie 			track->textures[i].compress_format = R100_TRACK_COMP_DXT1;
1408d785d78bSDave Airlie 			break;
1409d785d78bSDave Airlie 		case RADEON_TXFORMAT_DXT23:
1410d785d78bSDave Airlie 		case RADEON_TXFORMAT_DXT45:
1411d785d78bSDave Airlie 			track->textures[i].cpp = 1;
1412d785d78bSDave Airlie 			track->textures[i].compress_format = R100_TRACK_COMP_DXT35;
1413d785d78bSDave Airlie 			break;
1414551ebd83SDave Airlie 		}
1415513bcb46SDave Airlie 		track->textures[i].cube_info[4].width = 1 << ((idx_value >> 16) & 0xf);
1416513bcb46SDave Airlie 		track->textures[i].cube_info[4].height = 1 << ((idx_value >> 20) & 0xf);
1417551ebd83SDave Airlie 		break;
1418551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_0:
1419551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_1:
1420551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_2:
1421513bcb46SDave Airlie 		tmp = idx_value;
1422551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_FACES_0) / 4;
1423551ebd83SDave Airlie 		for (face = 0; face < 4; face++) {
1424551ebd83SDave Airlie 			track->textures[i].cube_info[face].width = 1 << ((tmp >> (face * 8)) & 0xf);
1425551ebd83SDave Airlie 			track->textures[i].cube_info[face].height = 1 << ((tmp >> ((face * 8) + 4)) & 0xf);
1426551ebd83SDave Airlie 		}
1427551ebd83SDave Airlie 		break;
1428771fe6b9SJerome Glisse 	default:
1429551ebd83SDave Airlie 		printk(KERN_ERR "Forbidden register 0x%04X in cs at %d\n",
1430551ebd83SDave Airlie 		       reg, idx);
1431551ebd83SDave Airlie 		return -EINVAL;
1432771fe6b9SJerome Glisse 	}
1433771fe6b9SJerome Glisse 	return 0;
1434771fe6b9SJerome Glisse }
1435771fe6b9SJerome Glisse 
1436068a117cSJerome Glisse int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
1437068a117cSJerome Glisse 					 struct radeon_cs_packet *pkt,
14384c788679SJerome Glisse 					 struct radeon_bo *robj)
1439068a117cSJerome Glisse {
1440068a117cSJerome Glisse 	unsigned idx;
1441513bcb46SDave Airlie 	u32 value;
1442068a117cSJerome Glisse 	idx = pkt->idx + 1;
1443513bcb46SDave Airlie 	value = radeon_get_ib_value(p, idx + 2);
14444c788679SJerome Glisse 	if ((value + 1) > radeon_bo_size(robj)) {
1445068a117cSJerome Glisse 		DRM_ERROR("[drm] Buffer too small for PACKET3 INDX_BUFFER "
1446068a117cSJerome Glisse 			  "(need %u have %lu) !\n",
1447513bcb46SDave Airlie 			  value + 1,
14484c788679SJerome Glisse 			  radeon_bo_size(robj));
1449068a117cSJerome Glisse 		return -EINVAL;
1450068a117cSJerome Glisse 	}
1451068a117cSJerome Glisse 	return 0;
1452068a117cSJerome Glisse }
1453068a117cSJerome Glisse 
1454771fe6b9SJerome Glisse static int r100_packet3_check(struct radeon_cs_parser *p,
1455771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
1456771fe6b9SJerome Glisse {
1457771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1458551ebd83SDave Airlie 	struct r100_cs_track *track;
1459771fe6b9SJerome Glisse 	unsigned idx;
1460771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1461771fe6b9SJerome Glisse 	int r;
1462771fe6b9SJerome Glisse 
1463771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1464771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
1465551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1466771fe6b9SJerome Glisse 	switch (pkt->opcode) {
1467771fe6b9SJerome Glisse 	case PACKET3_3D_LOAD_VBPNTR:
1468513bcb46SDave Airlie 		r = r100_packet3_load_vbpntr(p, pkt, idx);
1469513bcb46SDave Airlie 		if (r)
1470771fe6b9SJerome Glisse 			return r;
1471771fe6b9SJerome Glisse 		break;
1472771fe6b9SJerome Glisse 	case PACKET3_INDX_BUFFER:
1473771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1474771fe6b9SJerome Glisse 		if (r) {
1475771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1476771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1477771fe6b9SJerome Glisse 			return r;
1478771fe6b9SJerome Glisse 		}
1479513bcb46SDave Airlie 		ib[idx+1] = radeon_get_ib_value(p, idx+1) + ((u32)reloc->lobj.gpu_offset);
1480068a117cSJerome Glisse 		r = r100_cs_track_check_pkt3_indx_buffer(p, pkt, reloc->robj);
1481068a117cSJerome Glisse 		if (r) {
1482068a117cSJerome Glisse 			return r;
1483068a117cSJerome Glisse 		}
1484771fe6b9SJerome Glisse 		break;
1485771fe6b9SJerome Glisse 	case 0x23:
1486771fe6b9SJerome Glisse 		/* 3D_RNDR_GEN_INDX_PRIM on r100/r200 */
1487771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1488771fe6b9SJerome Glisse 		if (r) {
1489771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1490771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1491771fe6b9SJerome Glisse 			return r;
1492771fe6b9SJerome Glisse 		}
1493513bcb46SDave Airlie 		ib[idx] = radeon_get_ib_value(p, idx) + ((u32)reloc->lobj.gpu_offset);
1494551ebd83SDave Airlie 		track->num_arrays = 1;
1495513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 2));
1496551ebd83SDave Airlie 
1497551ebd83SDave Airlie 		track->arrays[0].robj = reloc->robj;
1498551ebd83SDave Airlie 		track->arrays[0].esize = track->vtx_size;
1499551ebd83SDave Airlie 
1500513bcb46SDave Airlie 		track->max_indx = radeon_get_ib_value(p, idx+1);
1501551ebd83SDave Airlie 
1502513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx+3);
1503551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1504551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1505551ebd83SDave Airlie 		if (r)
1506551ebd83SDave Airlie 			return r;
1507771fe6b9SJerome Glisse 		break;
1508771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD:
1509513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx + 1) >> 4) & 0x3) != 3) {
1510551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1511551ebd83SDave Airlie 			return -EINVAL;
1512551ebd83SDave Airlie 		}
1513cf57fc7aSAlex Deucher 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 0));
1514513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1515551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1516551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1517551ebd83SDave Airlie 		if (r)
1518551ebd83SDave Airlie 			return r;
1519551ebd83SDave Airlie 		break;
1520771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1521771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD_2:
1522513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx) >> 4) & 0x3) != 3) {
1523551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1524551ebd83SDave Airlie 			return -EINVAL;
1525551ebd83SDave Airlie 		}
1526513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1527551ebd83SDave Airlie 		track->immd_dwords = pkt->count;
1528551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1529551ebd83SDave Airlie 		if (r)
1530551ebd83SDave Airlie 			return r;
1531551ebd83SDave Airlie 		break;
1532771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1533771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF_2:
1534513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1535551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1536551ebd83SDave Airlie 		if (r)
1537551ebd83SDave Airlie 			return r;
1538551ebd83SDave Airlie 		break;
1539771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1540771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX_2:
1541513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1542551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1543551ebd83SDave Airlie 		if (r)
1544551ebd83SDave Airlie 			return r;
1545551ebd83SDave Airlie 		break;
1546771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1547771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF:
1548513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1549551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1550551ebd83SDave Airlie 		if (r)
1551551ebd83SDave Airlie 			return r;
1552551ebd83SDave Airlie 		break;
1553771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1554771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX:
1555513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1556551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1557551ebd83SDave Airlie 		if (r)
1558551ebd83SDave Airlie 			return r;
1559551ebd83SDave Airlie 		break;
1560771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1561771fe6b9SJerome Glisse 	case PACKET3_NOP:
1562771fe6b9SJerome Glisse 		break;
1563771fe6b9SJerome Glisse 	default:
1564771fe6b9SJerome Glisse 		DRM_ERROR("Packet3 opcode %x not supported\n", pkt->opcode);
1565771fe6b9SJerome Glisse 		return -EINVAL;
1566771fe6b9SJerome Glisse 	}
1567771fe6b9SJerome Glisse 	return 0;
1568771fe6b9SJerome Glisse }
1569771fe6b9SJerome Glisse 
1570771fe6b9SJerome Glisse int r100_cs_parse(struct radeon_cs_parser *p)
1571771fe6b9SJerome Glisse {
1572771fe6b9SJerome Glisse 	struct radeon_cs_packet pkt;
15739f022ddfSJerome Glisse 	struct r100_cs_track *track;
1574771fe6b9SJerome Glisse 	int r;
1575771fe6b9SJerome Glisse 
15769f022ddfSJerome Glisse 	track = kzalloc(sizeof(*track), GFP_KERNEL);
15779f022ddfSJerome Glisse 	r100_cs_track_clear(p->rdev, track);
15789f022ddfSJerome Glisse 	p->track = track;
1579771fe6b9SJerome Glisse 	do {
1580771fe6b9SJerome Glisse 		r = r100_cs_packet_parse(p, &pkt, p->idx);
1581771fe6b9SJerome Glisse 		if (r) {
1582771fe6b9SJerome Glisse 			return r;
1583771fe6b9SJerome Glisse 		}
1584771fe6b9SJerome Glisse 		p->idx += pkt.count + 2;
1585771fe6b9SJerome Glisse 		switch (pkt.type) {
1586771fe6b9SJerome Glisse 			case PACKET_TYPE0:
1587551ebd83SDave Airlie 				if (p->rdev->family >= CHIP_R200)
1588551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1589551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1590551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1591551ebd83SDave Airlie 								  &r200_packet0_check);
1592551ebd83SDave Airlie 				else
1593551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1594551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1595551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1596551ebd83SDave Airlie 								  &r100_packet0_check);
1597771fe6b9SJerome Glisse 				break;
1598771fe6b9SJerome Glisse 			case PACKET_TYPE2:
1599771fe6b9SJerome Glisse 				break;
1600771fe6b9SJerome Glisse 			case PACKET_TYPE3:
1601771fe6b9SJerome Glisse 				r = r100_packet3_check(p, &pkt);
1602771fe6b9SJerome Glisse 				break;
1603771fe6b9SJerome Glisse 			default:
1604771fe6b9SJerome Glisse 				DRM_ERROR("Unknown packet type %d !\n",
1605771fe6b9SJerome Glisse 					  pkt.type);
1606771fe6b9SJerome Glisse 				return -EINVAL;
1607771fe6b9SJerome Glisse 		}
1608771fe6b9SJerome Glisse 		if (r) {
1609771fe6b9SJerome Glisse 			return r;
1610771fe6b9SJerome Glisse 		}
1611771fe6b9SJerome Glisse 	} while (p->idx < p->chunks[p->chunk_ib_idx].length_dw);
1612771fe6b9SJerome Glisse 	return 0;
1613771fe6b9SJerome Glisse }
1614771fe6b9SJerome Glisse 
1615771fe6b9SJerome Glisse 
1616771fe6b9SJerome Glisse /*
1617771fe6b9SJerome Glisse  * Global GPU functions
1618771fe6b9SJerome Glisse  */
1619771fe6b9SJerome Glisse void r100_errata(struct radeon_device *rdev)
1620771fe6b9SJerome Glisse {
1621771fe6b9SJerome Glisse 	rdev->pll_errata = 0;
1622771fe6b9SJerome Glisse 
1623771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV200 || rdev->family == CHIP_RS200) {
1624771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DUMMYREADS;
1625771fe6b9SJerome Glisse 	}
1626771fe6b9SJerome Glisse 
1627771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV100 ||
1628771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS100 ||
1629771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS200) {
1630771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DELAY;
1631771fe6b9SJerome Glisse 	}
1632771fe6b9SJerome Glisse }
1633771fe6b9SJerome Glisse 
1634771fe6b9SJerome Glisse /* Wait for vertical sync on primary CRTC */
1635771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev)
1636771fe6b9SJerome Glisse {
1637771fe6b9SJerome Glisse 	uint32_t crtc_gen_cntl, tmp;
1638771fe6b9SJerome Glisse 	int i;
1639771fe6b9SJerome Glisse 
1640771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
1641771fe6b9SJerome Glisse 	if ((crtc_gen_cntl & RADEON_CRTC_DISP_REQ_EN_B) ||
1642771fe6b9SJerome Glisse 	    !(crtc_gen_cntl & RADEON_CRTC_EN)) {
1643771fe6b9SJerome Glisse 		return;
1644771fe6b9SJerome Glisse 	}
1645771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1646771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_STATUS, RADEON_CRTC_VBLANK_SAVE_CLEAR);
1647771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1648771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC_STATUS);
1649771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC_VBLANK_SAVE) {
1650771fe6b9SJerome Glisse 			return;
1651771fe6b9SJerome Glisse 		}
1652771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1653771fe6b9SJerome Glisse 	}
1654771fe6b9SJerome Glisse }
1655771fe6b9SJerome Glisse 
1656771fe6b9SJerome Glisse /* Wait for vertical sync on secondary CRTC */
1657771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev)
1658771fe6b9SJerome Glisse {
1659771fe6b9SJerome Glisse 	uint32_t crtc2_gen_cntl, tmp;
1660771fe6b9SJerome Glisse 	int i;
1661771fe6b9SJerome Glisse 
1662771fe6b9SJerome Glisse 	crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
1663771fe6b9SJerome Glisse 	if ((crtc2_gen_cntl & RADEON_CRTC2_DISP_REQ_EN_B) ||
1664771fe6b9SJerome Glisse 	    !(crtc2_gen_cntl & RADEON_CRTC2_EN))
1665771fe6b9SJerome Glisse 		return;
1666771fe6b9SJerome Glisse 
1667771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1668771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC2_STATUS, RADEON_CRTC2_VBLANK_SAVE_CLEAR);
1669771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1670771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC2_STATUS);
1671771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC2_VBLANK_SAVE) {
1672771fe6b9SJerome Glisse 			return;
1673771fe6b9SJerome Glisse 		}
1674771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1675771fe6b9SJerome Glisse 	}
1676771fe6b9SJerome Glisse }
1677771fe6b9SJerome Glisse 
1678771fe6b9SJerome Glisse int r100_rbbm_fifo_wait_for_entry(struct radeon_device *rdev, unsigned n)
1679771fe6b9SJerome Glisse {
1680771fe6b9SJerome Glisse 	unsigned i;
1681771fe6b9SJerome Glisse 	uint32_t tmp;
1682771fe6b9SJerome Glisse 
1683771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1684771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_FIFOCNT_MASK;
1685771fe6b9SJerome Glisse 		if (tmp >= n) {
1686771fe6b9SJerome Glisse 			return 0;
1687771fe6b9SJerome Glisse 		}
1688771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1689771fe6b9SJerome Glisse 	}
1690771fe6b9SJerome Glisse 	return -1;
1691771fe6b9SJerome Glisse }
1692771fe6b9SJerome Glisse 
1693771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev)
1694771fe6b9SJerome Glisse {
1695771fe6b9SJerome Glisse 	unsigned i;
1696771fe6b9SJerome Glisse 	uint32_t tmp;
1697771fe6b9SJerome Glisse 
1698771fe6b9SJerome Glisse 	if (r100_rbbm_fifo_wait_for_entry(rdev, 64)) {
1699771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: wait for empty RBBM fifo failed !"
1700771fe6b9SJerome Glisse 		       " Bad things might happen.\n");
1701771fe6b9SJerome Glisse 	}
1702771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1703771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1704771fe6b9SJerome Glisse 		if (!(tmp & (1 << 31))) {
1705771fe6b9SJerome Glisse 			return 0;
1706771fe6b9SJerome Glisse 		}
1707771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1708771fe6b9SJerome Glisse 	}
1709771fe6b9SJerome Glisse 	return -1;
1710771fe6b9SJerome Glisse }
1711771fe6b9SJerome Glisse 
1712771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev)
1713771fe6b9SJerome Glisse {
1714771fe6b9SJerome Glisse 	unsigned i;
1715771fe6b9SJerome Glisse 	uint32_t tmp;
1716771fe6b9SJerome Glisse 
1717771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1718771fe6b9SJerome Glisse 		/* read MC_STATUS */
1719771fe6b9SJerome Glisse 		tmp = RREG32(0x0150);
1720771fe6b9SJerome Glisse 		if (tmp & (1 << 2)) {
1721771fe6b9SJerome Glisse 			return 0;
1722771fe6b9SJerome Glisse 		}
1723771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1724771fe6b9SJerome Glisse 	}
1725771fe6b9SJerome Glisse 	return -1;
1726771fe6b9SJerome Glisse }
1727771fe6b9SJerome Glisse 
1728771fe6b9SJerome Glisse void r100_gpu_init(struct radeon_device *rdev)
1729771fe6b9SJerome Glisse {
1730771fe6b9SJerome Glisse 	/* TODO: anythings to do here ? pipes ? */
1731771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1732771fe6b9SJerome Glisse }
1733771fe6b9SJerome Glisse 
1734771fe6b9SJerome Glisse void r100_hdp_reset(struct radeon_device *rdev)
1735771fe6b9SJerome Glisse {
1736771fe6b9SJerome Glisse 	uint32_t tmp;
1737771fe6b9SJerome Glisse 
1738771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL;
1739771fe6b9SJerome Glisse 	tmp |= (7 << 28);
1740771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp | RADEON_HDP_SOFT_RESET | RADEON_HDP_READ_BUFFER_INVALIDATE);
1741771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1742771fe6b9SJerome Glisse 	udelay(200);
1743771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1744771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
1745771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1746771fe6b9SJerome Glisse }
1747771fe6b9SJerome Glisse 
1748771fe6b9SJerome Glisse int r100_rb2d_reset(struct radeon_device *rdev)
1749771fe6b9SJerome Glisse {
1750771fe6b9SJerome Glisse 	uint32_t tmp;
1751771fe6b9SJerome Glisse 	int i;
1752771fe6b9SJerome Glisse 
1753771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_E2);
1754771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
1755771fe6b9SJerome Glisse 	udelay(200);
1756771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1757771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
1758771fe6b9SJerome Glisse 	mdelay(1);
1759771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1760771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1761771fe6b9SJerome Glisse 		if (!(tmp & (1 << 26))) {
1762771fe6b9SJerome Glisse 			DRM_INFO("RB2D reset succeed (RBBM_STATUS=0x%08X)\n",
1763771fe6b9SJerome Glisse 				 tmp);
1764771fe6b9SJerome Glisse 			return 0;
1765771fe6b9SJerome Glisse 		}
1766771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1767771fe6b9SJerome Glisse 	}
1768771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
1769771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset RB2D (RBBM_STATUS=0x%08X)!\n", tmp);
1770771fe6b9SJerome Glisse 	return -1;
1771771fe6b9SJerome Glisse }
1772771fe6b9SJerome Glisse 
1773771fe6b9SJerome Glisse int r100_gpu_reset(struct radeon_device *rdev)
1774771fe6b9SJerome Glisse {
1775771fe6b9SJerome Glisse 	uint32_t status;
1776771fe6b9SJerome Glisse 
1777771fe6b9SJerome Glisse 	/* reset order likely matter */
1778771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1779771fe6b9SJerome Glisse 	/* reset HDP */
1780771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1781771fe6b9SJerome Glisse 	/* reset rb2d */
1782771fe6b9SJerome Glisse 	if (status & ((1 << 17) | (1 << 18) | (1 << 27))) {
1783771fe6b9SJerome Glisse 		r100_rb2d_reset(rdev);
1784771fe6b9SJerome Glisse 	}
1785771fe6b9SJerome Glisse 	/* TODO: reset 3D engine */
1786771fe6b9SJerome Glisse 	/* reset CP */
1787771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1788771fe6b9SJerome Glisse 	if (status & (1 << 16)) {
1789771fe6b9SJerome Glisse 		r100_cp_reset(rdev);
1790771fe6b9SJerome Glisse 	}
1791771fe6b9SJerome Glisse 	/* Check if GPU is idle */
1792771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1793771fe6b9SJerome Glisse 	if (status & (1 << 31)) {
1794771fe6b9SJerome Glisse 		DRM_ERROR("Failed to reset GPU (RBBM_STATUS=0x%08X)\n", status);
1795771fe6b9SJerome Glisse 		return -1;
1796771fe6b9SJerome Glisse 	}
1797771fe6b9SJerome Glisse 	DRM_INFO("GPU reset succeed (RBBM_STATUS=0x%08X)\n", status);
1798771fe6b9SJerome Glisse 	return 0;
1799771fe6b9SJerome Glisse }
1800771fe6b9SJerome Glisse 
180192cde00cSAlex Deucher void r100_set_common_regs(struct radeon_device *rdev)
180292cde00cSAlex Deucher {
180392cde00cSAlex Deucher 	/* set these so they don't interfere with anything */
180492cde00cSAlex Deucher 	WREG32(RADEON_OV0_SCALE_CNTL, 0);
180592cde00cSAlex Deucher 	WREG32(RADEON_SUBPIC_CNTL, 0);
180692cde00cSAlex Deucher 	WREG32(RADEON_VIPH_CONTROL, 0);
180792cde00cSAlex Deucher 	WREG32(RADEON_I2C_CNTL_1, 0);
180892cde00cSAlex Deucher 	WREG32(RADEON_DVI_I2C_CNTL_1, 0);
180992cde00cSAlex Deucher 	WREG32(RADEON_CAP0_TRIG_CNTL, 0);
181092cde00cSAlex Deucher 	WREG32(RADEON_CAP1_TRIG_CNTL, 0);
181192cde00cSAlex Deucher }
1812771fe6b9SJerome Glisse 
1813771fe6b9SJerome Glisse /*
1814771fe6b9SJerome Glisse  * VRAM info
1815771fe6b9SJerome Glisse  */
1816771fe6b9SJerome Glisse static void r100_vram_get_type(struct radeon_device *rdev)
1817771fe6b9SJerome Glisse {
1818771fe6b9SJerome Glisse 	uint32_t tmp;
1819771fe6b9SJerome Glisse 
1820771fe6b9SJerome Glisse 	rdev->mc.vram_is_ddr = false;
1821771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
1822771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1823771fe6b9SJerome Glisse 	else if (RREG32(RADEON_MEM_SDRAM_MODE_REG) & RADEON_MEM_CFG_TYPE_DDR)
1824771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1825771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_RV100) ||
1826771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS100) ||
1827771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
1828771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1829771fe6b9SJerome Glisse 		if (tmp & RV100_HALF_MODE) {
1830771fe6b9SJerome Glisse 			rdev->mc.vram_width = 32;
1831771fe6b9SJerome Glisse 		} else {
1832771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1833771fe6b9SJerome Glisse 		}
1834771fe6b9SJerome Glisse 		if (rdev->flags & RADEON_SINGLE_CRTC) {
1835771fe6b9SJerome Glisse 			rdev->mc.vram_width /= 4;
1836771fe6b9SJerome Glisse 			rdev->mc.vram_is_ddr = true;
1837771fe6b9SJerome Glisse 		}
1838771fe6b9SJerome Glisse 	} else if (rdev->family <= CHIP_RV280) {
1839771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1840771fe6b9SJerome Glisse 		if (tmp & RADEON_MEM_NUM_CHANNELS_MASK) {
1841771fe6b9SJerome Glisse 			rdev->mc.vram_width = 128;
1842771fe6b9SJerome Glisse 		} else {
1843771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1844771fe6b9SJerome Glisse 		}
1845771fe6b9SJerome Glisse 	} else {
1846771fe6b9SJerome Glisse 		/* newer IGPs */
1847771fe6b9SJerome Glisse 		rdev->mc.vram_width = 128;
1848771fe6b9SJerome Glisse 	}
1849771fe6b9SJerome Glisse }
1850771fe6b9SJerome Glisse 
18512a0f8918SDave Airlie static u32 r100_get_accessible_vram(struct radeon_device *rdev)
1852771fe6b9SJerome Glisse {
18532a0f8918SDave Airlie 	u32 aper_size;
18542a0f8918SDave Airlie 	u8 byte;
18552a0f8918SDave Airlie 
18562a0f8918SDave Airlie 	aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
18572a0f8918SDave Airlie 
18582a0f8918SDave Airlie 	/* Set HDP_APER_CNTL only on cards that are known not to be broken,
18592a0f8918SDave Airlie 	 * that is has the 2nd generation multifunction PCI interface
18602a0f8918SDave Airlie 	 */
18612a0f8918SDave Airlie 	if (rdev->family == CHIP_RV280 ||
18622a0f8918SDave Airlie 	    rdev->family >= CHIP_RV350) {
18632a0f8918SDave Airlie 		WREG32_P(RADEON_HOST_PATH_CNTL, RADEON_HDP_APER_CNTL,
18642a0f8918SDave Airlie 		       ~RADEON_HDP_APER_CNTL);
18652a0f8918SDave Airlie 		DRM_INFO("Generation 2 PCI interface, using max accessible memory\n");
18662a0f8918SDave Airlie 		return aper_size * 2;
18672a0f8918SDave Airlie 	}
18682a0f8918SDave Airlie 
18692a0f8918SDave Airlie 	/* Older cards have all sorts of funny issues to deal with. First
18702a0f8918SDave Airlie 	 * check if it's a multifunction card by reading the PCI config
18712a0f8918SDave Airlie 	 * header type... Limit those to one aperture size
18722a0f8918SDave Airlie 	 */
18732a0f8918SDave Airlie 	pci_read_config_byte(rdev->pdev, 0xe, &byte);
18742a0f8918SDave Airlie 	if (byte & 0x80) {
18752a0f8918SDave Airlie 		DRM_INFO("Generation 1 PCI interface in multifunction mode\n");
18762a0f8918SDave Airlie 		DRM_INFO("Limiting VRAM to one aperture\n");
18772a0f8918SDave Airlie 		return aper_size;
18782a0f8918SDave Airlie 	}
18792a0f8918SDave Airlie 
18802a0f8918SDave Airlie 	/* Single function older card. We read HDP_APER_CNTL to see how the BIOS
18812a0f8918SDave Airlie 	 * have set it up. We don't write this as it's broken on some ASICs but
18822a0f8918SDave Airlie 	 * we expect the BIOS to have done the right thing (might be too optimistic...)
18832a0f8918SDave Airlie 	 */
18842a0f8918SDave Airlie 	if (RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL)
18852a0f8918SDave Airlie 		return aper_size * 2;
18862a0f8918SDave Airlie 	return aper_size;
18872a0f8918SDave Airlie }
18882a0f8918SDave Airlie 
18892a0f8918SDave Airlie void r100_vram_init_sizes(struct radeon_device *rdev)
18902a0f8918SDave Airlie {
18912a0f8918SDave Airlie 	u64 config_aper_size;
18922a0f8918SDave Airlie 	u32 accessible;
18932a0f8918SDave Airlie 
18942a0f8918SDave Airlie 	config_aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
1895771fe6b9SJerome Glisse 
1896771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
1897771fe6b9SJerome Glisse 		uint32_t tom;
1898771fe6b9SJerome Glisse 		/* read NB_TOM to get the amount of ram stolen for the GPU */
1899771fe6b9SJerome Glisse 		tom = RREG32(RADEON_NB_TOM);
19007a50f01aSDave Airlie 		rdev->mc.real_vram_size = (((tom >> 16) - (tom & 0xffff) + 1) << 16);
19013e43d821SDave Airlie 		/* for IGPs we need to keep VRAM where it was put by the BIOS */
19023e43d821SDave Airlie 		rdev->mc.vram_location = (tom & 0xffff) << 16;
19037a50f01aSDave Airlie 		WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
19047a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1905771fe6b9SJerome Glisse 	} else {
19067a50f01aSDave Airlie 		rdev->mc.real_vram_size = RREG32(RADEON_CONFIG_MEMSIZE);
1907771fe6b9SJerome Glisse 		/* Some production boards of m6 will report 0
1908771fe6b9SJerome Glisse 		 * if it's 8 MB
1909771fe6b9SJerome Glisse 		 */
19107a50f01aSDave Airlie 		if (rdev->mc.real_vram_size == 0) {
19117a50f01aSDave Airlie 			rdev->mc.real_vram_size = 8192 * 1024;
19127a50f01aSDave Airlie 			WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
1913771fe6b9SJerome Glisse 		}
19143e43d821SDave Airlie 		/* let driver place VRAM */
19153e43d821SDave Airlie 		rdev->mc.vram_location = 0xFFFFFFFFUL;
19162a0f8918SDave Airlie 		 /* Fix for RN50, M6, M7 with 8/16/32(??) MBs of VRAM -
19172a0f8918SDave Airlie 		  * Novell bug 204882 + along with lots of ubuntu ones */
19187a50f01aSDave Airlie 		if (config_aper_size > rdev->mc.real_vram_size)
19197a50f01aSDave Airlie 			rdev->mc.mc_vram_size = config_aper_size;
19207a50f01aSDave Airlie 		else
19217a50f01aSDave Airlie 			rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1922771fe6b9SJerome Glisse 	}
1923771fe6b9SJerome Glisse 
19242a0f8918SDave Airlie 	/* work out accessible VRAM */
19252a0f8918SDave Airlie 	accessible = r100_get_accessible_vram(rdev);
19262a0f8918SDave Airlie 
1927771fe6b9SJerome Glisse 	rdev->mc.aper_base = drm_get_resource_start(rdev->ddev, 0);
1928771fe6b9SJerome Glisse 	rdev->mc.aper_size = drm_get_resource_len(rdev->ddev, 0);
19292a0f8918SDave Airlie 
19302a0f8918SDave Airlie 	if (accessible > rdev->mc.aper_size)
19312a0f8918SDave Airlie 		accessible = rdev->mc.aper_size;
19322a0f8918SDave Airlie 
19337a50f01aSDave Airlie 	if (rdev->mc.mc_vram_size > rdev->mc.aper_size)
19347a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.aper_size;
19357a50f01aSDave Airlie 
19367a50f01aSDave Airlie 	if (rdev->mc.real_vram_size > rdev->mc.aper_size)
19377a50f01aSDave Airlie 		rdev->mc.real_vram_size = rdev->mc.aper_size;
19382a0f8918SDave Airlie }
19392a0f8918SDave Airlie 
194028d52043SDave Airlie void r100_vga_set_state(struct radeon_device *rdev, bool state)
194128d52043SDave Airlie {
194228d52043SDave Airlie 	uint32_t temp;
194328d52043SDave Airlie 
194428d52043SDave Airlie 	temp = RREG32(RADEON_CONFIG_CNTL);
194528d52043SDave Airlie 	if (state == false) {
194628d52043SDave Airlie 		temp &= ~(1<<8);
194728d52043SDave Airlie 		temp |= (1<<9);
194828d52043SDave Airlie 	} else {
194928d52043SDave Airlie 		temp &= ~(1<<9);
195028d52043SDave Airlie 	}
195128d52043SDave Airlie 	WREG32(RADEON_CONFIG_CNTL, temp);
195228d52043SDave Airlie }
195328d52043SDave Airlie 
19542a0f8918SDave Airlie void r100_vram_info(struct radeon_device *rdev)
19552a0f8918SDave Airlie {
19562a0f8918SDave Airlie 	r100_vram_get_type(rdev);
19572a0f8918SDave Airlie 
19582a0f8918SDave Airlie 	r100_vram_init_sizes(rdev);
1959771fe6b9SJerome Glisse }
1960771fe6b9SJerome Glisse 
1961771fe6b9SJerome Glisse 
1962771fe6b9SJerome Glisse /*
1963771fe6b9SJerome Glisse  * Indirect registers accessor
1964771fe6b9SJerome Glisse  */
1965771fe6b9SJerome Glisse void r100_pll_errata_after_index(struct radeon_device *rdev)
1966771fe6b9SJerome Glisse {
1967771fe6b9SJerome Glisse 	if (!(rdev->pll_errata & CHIP_ERRATA_PLL_DUMMYREADS)) {
1968771fe6b9SJerome Glisse 		return;
1969771fe6b9SJerome Glisse 	}
1970771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CLOCK_CNTL_DATA);
1971771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CRTC_GEN_CNTL);
1972771fe6b9SJerome Glisse }
1973771fe6b9SJerome Glisse 
1974771fe6b9SJerome Glisse static void r100_pll_errata_after_data(struct radeon_device *rdev)
1975771fe6b9SJerome Glisse {
1976771fe6b9SJerome Glisse 	/* This workarounds is necessary on RV100, RS100 and RS200 chips
1977771fe6b9SJerome Glisse 	 * or the chip could hang on a subsequent access
1978771fe6b9SJerome Glisse 	 */
1979771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_PLL_DELAY) {
1980771fe6b9SJerome Glisse 		udelay(5000);
1981771fe6b9SJerome Glisse 	}
1982771fe6b9SJerome Glisse 
1983771fe6b9SJerome Glisse 	/* This function is required to workaround a hardware bug in some (all?)
1984771fe6b9SJerome Glisse 	 * revisions of the R300.  This workaround should be called after every
1985771fe6b9SJerome Glisse 	 * CLOCK_CNTL_INDEX register access.  If not, register reads afterward
1986771fe6b9SJerome Glisse 	 * may not be correct.
1987771fe6b9SJerome Glisse 	 */
1988771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_R300_CG) {
1989771fe6b9SJerome Glisse 		uint32_t save, tmp;
1990771fe6b9SJerome Glisse 
1991771fe6b9SJerome Glisse 		save = RREG32(RADEON_CLOCK_CNTL_INDEX);
1992771fe6b9SJerome Glisse 		tmp = save & ~(0x3f | RADEON_PLL_WR_EN);
1993771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, tmp);
1994771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CLOCK_CNTL_DATA);
1995771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, save);
1996771fe6b9SJerome Glisse 	}
1997771fe6b9SJerome Glisse }
1998771fe6b9SJerome Glisse 
1999771fe6b9SJerome Glisse uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg)
2000771fe6b9SJerome Glisse {
2001771fe6b9SJerome Glisse 	uint32_t data;
2002771fe6b9SJerome Glisse 
2003771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, reg & 0x3f);
2004771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
2005771fe6b9SJerome Glisse 	data = RREG32(RADEON_CLOCK_CNTL_DATA);
2006771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
2007771fe6b9SJerome Glisse 	return data;
2008771fe6b9SJerome Glisse }
2009771fe6b9SJerome Glisse 
2010771fe6b9SJerome Glisse void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
2011771fe6b9SJerome Glisse {
2012771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, ((reg & 0x3f) | RADEON_PLL_WR_EN));
2013771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
2014771fe6b9SJerome Glisse 	WREG32(RADEON_CLOCK_CNTL_DATA, v);
2015771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
2016771fe6b9SJerome Glisse }
2017771fe6b9SJerome Glisse 
2018d4550907SJerome Glisse void r100_set_safe_registers(struct radeon_device *rdev)
2019068a117cSJerome Glisse {
2020551ebd83SDave Airlie 	if (ASIC_IS_RN50(rdev)) {
2021551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = rn50_reg_safe_bm;
2022551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(rn50_reg_safe_bm);
2023551ebd83SDave Airlie 	} else if (rdev->family < CHIP_R200) {
2024551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = r100_reg_safe_bm;
2025551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(r100_reg_safe_bm);
2026551ebd83SDave Airlie 	} else {
2027d4550907SJerome Glisse 		r200_set_safe_registers(rdev);
2028551ebd83SDave Airlie 	}
2029068a117cSJerome Glisse }
2030068a117cSJerome Glisse 
2031771fe6b9SJerome Glisse /*
2032771fe6b9SJerome Glisse  * Debugfs info
2033771fe6b9SJerome Glisse  */
2034771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2035771fe6b9SJerome Glisse static int r100_debugfs_rbbm_info(struct seq_file *m, void *data)
2036771fe6b9SJerome Glisse {
2037771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2038771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2039771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2040771fe6b9SJerome Glisse 	uint32_t reg, value;
2041771fe6b9SJerome Glisse 	unsigned i;
2042771fe6b9SJerome Glisse 
2043771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_STATUS 0x%08x\n", RREG32(RADEON_RBBM_STATUS));
2044771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_CMDFIFO_STAT 0x%08x\n", RREG32(0xE7C));
2045771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2046771fe6b9SJerome Glisse 	for (i = 0; i < 64; i++) {
2047771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i | 0x100);
2048771fe6b9SJerome Glisse 		reg = (RREG32(RADEON_RBBM_CMDFIFO_DATA) - 1) >> 2;
2049771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i);
2050771fe6b9SJerome Glisse 		value = RREG32(RADEON_RBBM_CMDFIFO_DATA);
2051771fe6b9SJerome Glisse 		seq_printf(m, "[0x%03X] 0x%04X=0x%08X\n", i, reg, value);
2052771fe6b9SJerome Glisse 	}
2053771fe6b9SJerome Glisse 	return 0;
2054771fe6b9SJerome Glisse }
2055771fe6b9SJerome Glisse 
2056771fe6b9SJerome Glisse static int r100_debugfs_cp_ring_info(struct seq_file *m, void *data)
2057771fe6b9SJerome Glisse {
2058771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2059771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2060771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2061771fe6b9SJerome Glisse 	uint32_t rdp, wdp;
2062771fe6b9SJerome Glisse 	unsigned count, i, j;
2063771fe6b9SJerome Glisse 
2064771fe6b9SJerome Glisse 	radeon_ring_free_size(rdev);
2065771fe6b9SJerome Glisse 	rdp = RREG32(RADEON_CP_RB_RPTR);
2066771fe6b9SJerome Glisse 	wdp = RREG32(RADEON_CP_RB_WPTR);
2067771fe6b9SJerome Glisse 	count = (rdp + rdev->cp.ring_size - wdp) & rdev->cp.ptr_mask;
2068771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2069771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_WPTR 0x%08x\n", wdp);
2070771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_RPTR 0x%08x\n", rdp);
2071771fe6b9SJerome Glisse 	seq_printf(m, "%u free dwords in ring\n", rdev->cp.ring_free_dw);
2072771fe6b9SJerome Glisse 	seq_printf(m, "%u dwords in ring\n", count);
2073771fe6b9SJerome Glisse 	for (j = 0; j <= count; j++) {
2074771fe6b9SJerome Glisse 		i = (rdp + j) & rdev->cp.ptr_mask;
2075771fe6b9SJerome Glisse 		seq_printf(m, "r[%04d]=0x%08x\n", i, rdev->cp.ring[i]);
2076771fe6b9SJerome Glisse 	}
2077771fe6b9SJerome Glisse 	return 0;
2078771fe6b9SJerome Glisse }
2079771fe6b9SJerome Glisse 
2080771fe6b9SJerome Glisse 
2081771fe6b9SJerome Glisse static int r100_debugfs_cp_csq_fifo(struct seq_file *m, void *data)
2082771fe6b9SJerome Glisse {
2083771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2084771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2085771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2086771fe6b9SJerome Glisse 	uint32_t csq_stat, csq2_stat, tmp;
2087771fe6b9SJerome Glisse 	unsigned r_rptr, r_wptr, ib1_rptr, ib1_wptr, ib2_rptr, ib2_wptr;
2088771fe6b9SJerome Glisse 	unsigned i;
2089771fe6b9SJerome Glisse 
2090771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
2091771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_MODE 0x%08x\n", RREG32(RADEON_CP_CSQ_MODE));
2092771fe6b9SJerome Glisse 	csq_stat = RREG32(RADEON_CP_CSQ_STAT);
2093771fe6b9SJerome Glisse 	csq2_stat = RREG32(RADEON_CP_CSQ2_STAT);
2094771fe6b9SJerome Glisse 	r_rptr = (csq_stat >> 0) & 0x3ff;
2095771fe6b9SJerome Glisse 	r_wptr = (csq_stat >> 10) & 0x3ff;
2096771fe6b9SJerome Glisse 	ib1_rptr = (csq_stat >> 20) & 0x3ff;
2097771fe6b9SJerome Glisse 	ib1_wptr = (csq2_stat >> 0) & 0x3ff;
2098771fe6b9SJerome Glisse 	ib2_rptr = (csq2_stat >> 10) & 0x3ff;
2099771fe6b9SJerome Glisse 	ib2_wptr = (csq2_stat >> 20) & 0x3ff;
2100771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_STAT 0x%08x\n", csq_stat);
2101771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ2_STAT 0x%08x\n", csq2_stat);
2102771fe6b9SJerome Glisse 	seq_printf(m, "Ring rptr %u\n", r_rptr);
2103771fe6b9SJerome Glisse 	seq_printf(m, "Ring wptr %u\n", r_wptr);
2104771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 rptr %u\n", ib1_rptr);
2105771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 wptr %u\n", ib1_wptr);
2106771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 rptr %u\n", ib2_rptr);
2107771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 wptr %u\n", ib2_wptr);
2108771fe6b9SJerome Glisse 	/* FIXME: 0, 128, 640 depends on fifo setup see cp_init_kms
2109771fe6b9SJerome Glisse 	 * 128 = indirect1_start * 8 & 640 = indirect2_start * 8 */
2110771fe6b9SJerome Glisse 	seq_printf(m, "Ring fifo:\n");
2111771fe6b9SJerome Glisse 	for (i = 0; i < 256; i++) {
2112771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2113771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2114771fe6b9SJerome Glisse 		seq_printf(m, "rfifo[%04d]=0x%08X\n", i, tmp);
2115771fe6b9SJerome Glisse 	}
2116771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 fifo:\n");
2117771fe6b9SJerome Glisse 	for (i = 256; i <= 512; i++) {
2118771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2119771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2120771fe6b9SJerome Glisse 		seq_printf(m, "ib1fifo[%04d]=0x%08X\n", i, tmp);
2121771fe6b9SJerome Glisse 	}
2122771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 fifo:\n");
2123771fe6b9SJerome Glisse 	for (i = 640; i < ib1_wptr; i++) {
2124771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
2125771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
2126771fe6b9SJerome Glisse 		seq_printf(m, "ib2fifo[%04d]=0x%08X\n", i, tmp);
2127771fe6b9SJerome Glisse 	}
2128771fe6b9SJerome Glisse 	return 0;
2129771fe6b9SJerome Glisse }
2130771fe6b9SJerome Glisse 
2131771fe6b9SJerome Glisse static int r100_debugfs_mc_info(struct seq_file *m, void *data)
2132771fe6b9SJerome Glisse {
2133771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2134771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2135771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2136771fe6b9SJerome Glisse 	uint32_t tmp;
2137771fe6b9SJerome Glisse 
2138771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CONFIG_MEMSIZE);
2139771fe6b9SJerome Glisse 	seq_printf(m, "CONFIG_MEMSIZE 0x%08x\n", tmp);
2140771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_FB_LOCATION);
2141771fe6b9SJerome Glisse 	seq_printf(m, "MC_FB_LOCATION 0x%08x\n", tmp);
2142771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
2143771fe6b9SJerome Glisse 	seq_printf(m, "BUS_CNTL 0x%08x\n", tmp);
2144771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_AGP_LOCATION);
2145771fe6b9SJerome Glisse 	seq_printf(m, "MC_AGP_LOCATION 0x%08x\n", tmp);
2146771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AGP_BASE);
2147771fe6b9SJerome Glisse 	seq_printf(m, "AGP_BASE 0x%08x\n", tmp);
2148771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
2149771fe6b9SJerome Glisse 	seq_printf(m, "HOST_PATH_CNTL 0x%08x\n", tmp);
2150771fe6b9SJerome Glisse 	tmp = RREG32(0x01D0);
2151771fe6b9SJerome Glisse 	seq_printf(m, "AIC_CTRL 0x%08x\n", tmp);
2152771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_LO_ADDR);
2153771fe6b9SJerome Glisse 	seq_printf(m, "AIC_LO_ADDR 0x%08x\n", tmp);
2154771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_HI_ADDR);
2155771fe6b9SJerome Glisse 	seq_printf(m, "AIC_HI_ADDR 0x%08x\n", tmp);
2156771fe6b9SJerome Glisse 	tmp = RREG32(0x01E4);
2157771fe6b9SJerome Glisse 	seq_printf(m, "AIC_TLB_ADDR 0x%08x\n", tmp);
2158771fe6b9SJerome Glisse 	return 0;
2159771fe6b9SJerome Glisse }
2160771fe6b9SJerome Glisse 
2161771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_rbbm_list[] = {
2162771fe6b9SJerome Glisse 	{"r100_rbbm_info", r100_debugfs_rbbm_info, 0, NULL},
2163771fe6b9SJerome Glisse };
2164771fe6b9SJerome Glisse 
2165771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_cp_list[] = {
2166771fe6b9SJerome Glisse 	{"r100_cp_ring_info", r100_debugfs_cp_ring_info, 0, NULL},
2167771fe6b9SJerome Glisse 	{"r100_cp_csq_fifo", r100_debugfs_cp_csq_fifo, 0, NULL},
2168771fe6b9SJerome Glisse };
2169771fe6b9SJerome Glisse 
2170771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_mc_info_list[] = {
2171771fe6b9SJerome Glisse 	{"r100_mc_info", r100_debugfs_mc_info, 0, NULL},
2172771fe6b9SJerome Glisse };
2173771fe6b9SJerome Glisse #endif
2174771fe6b9SJerome Glisse 
2175771fe6b9SJerome Glisse int r100_debugfs_rbbm_init(struct radeon_device *rdev)
2176771fe6b9SJerome Glisse {
2177771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2178771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_rbbm_list, 1);
2179771fe6b9SJerome Glisse #else
2180771fe6b9SJerome Glisse 	return 0;
2181771fe6b9SJerome Glisse #endif
2182771fe6b9SJerome Glisse }
2183771fe6b9SJerome Glisse 
2184771fe6b9SJerome Glisse int r100_debugfs_cp_init(struct radeon_device *rdev)
2185771fe6b9SJerome Glisse {
2186771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2187771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_cp_list, 2);
2188771fe6b9SJerome Glisse #else
2189771fe6b9SJerome Glisse 	return 0;
2190771fe6b9SJerome Glisse #endif
2191771fe6b9SJerome Glisse }
2192771fe6b9SJerome Glisse 
2193771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev)
2194771fe6b9SJerome Glisse {
2195771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2196771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_mc_info_list, 1);
2197771fe6b9SJerome Glisse #else
2198771fe6b9SJerome Glisse 	return 0;
2199771fe6b9SJerome Glisse #endif
2200771fe6b9SJerome Glisse }
2201e024e110SDave Airlie 
2202e024e110SDave Airlie int r100_set_surface_reg(struct radeon_device *rdev, int reg,
2203e024e110SDave Airlie 			 uint32_t tiling_flags, uint32_t pitch,
2204e024e110SDave Airlie 			 uint32_t offset, uint32_t obj_size)
2205e024e110SDave Airlie {
2206e024e110SDave Airlie 	int surf_index = reg * 16;
2207e024e110SDave Airlie 	int flags = 0;
2208e024e110SDave Airlie 
2209e024e110SDave Airlie 	/* r100/r200 divide by 16 */
2210e024e110SDave Airlie 	if (rdev->family < CHIP_R300)
2211e024e110SDave Airlie 		flags = pitch / 16;
2212e024e110SDave Airlie 	else
2213e024e110SDave Airlie 		flags = pitch / 8;
2214e024e110SDave Airlie 
2215e024e110SDave Airlie 	if (rdev->family <= CHIP_RS200) {
2216e024e110SDave Airlie 		if ((tiling_flags & (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2217e024e110SDave Airlie 				 == (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2218e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_BOTH;
2219e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2220e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_MACRO;
2221e024e110SDave Airlie 	} else if (rdev->family <= CHIP_RV280) {
2222e024e110SDave Airlie 		if (tiling_flags & (RADEON_TILING_MACRO))
2223e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MACRO;
2224e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2225e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MICRO;
2226e024e110SDave Airlie 	} else {
2227e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2228e024e110SDave Airlie 			flags |= R300_SURF_TILE_MACRO;
2229e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2230e024e110SDave Airlie 			flags |= R300_SURF_TILE_MICRO;
2231e024e110SDave Airlie 	}
2232e024e110SDave Airlie 
2233c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_16BIT)
2234c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_16BPP | RADEON_SURF_AP1_SWP_16BPP;
2235c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_32BIT)
2236c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_32BPP | RADEON_SURF_AP1_SWP_32BPP;
2237c88f9f0cSMichel Dänzer 
2238e024e110SDave Airlie 	DRM_DEBUG("writing surface %d %d %x %x\n", reg, flags, offset, offset+obj_size-1);
2239e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, flags);
2240e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_LOWER_BOUND + surf_index, offset);
2241e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_UPPER_BOUND + surf_index, offset + obj_size - 1);
2242e024e110SDave Airlie 	return 0;
2243e024e110SDave Airlie }
2244e024e110SDave Airlie 
2245e024e110SDave Airlie void r100_clear_surface_reg(struct radeon_device *rdev, int reg)
2246e024e110SDave Airlie {
2247e024e110SDave Airlie 	int surf_index = reg * 16;
2248e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, 0);
2249e024e110SDave Airlie }
2250c93bb85bSJerome Glisse 
2251c93bb85bSJerome Glisse void r100_bandwidth_update(struct radeon_device *rdev)
2252c93bb85bSJerome Glisse {
2253c93bb85bSJerome Glisse 	fixed20_12 trcd_ff, trp_ff, tras_ff, trbs_ff, tcas_ff;
2254c93bb85bSJerome Glisse 	fixed20_12 sclk_ff, mclk_ff, sclk_eff_ff, sclk_delay_ff;
2255c93bb85bSJerome Glisse 	fixed20_12 peak_disp_bw, mem_bw, pix_clk, pix_clk2, temp_ff, crit_point_ff;
2256c93bb85bSJerome Glisse 	uint32_t temp, data, mem_trcd, mem_trp, mem_tras;
2257c93bb85bSJerome Glisse 	fixed20_12 memtcas_ff[8] = {
2258c93bb85bSJerome Glisse 		fixed_init(1),
2259c93bb85bSJerome Glisse 		fixed_init(2),
2260c93bb85bSJerome Glisse 		fixed_init(3),
2261c93bb85bSJerome Glisse 		fixed_init(0),
2262c93bb85bSJerome Glisse 		fixed_init_half(1),
2263c93bb85bSJerome Glisse 		fixed_init_half(2),
2264c93bb85bSJerome Glisse 		fixed_init(0),
2265c93bb85bSJerome Glisse 	};
2266c93bb85bSJerome Glisse 	fixed20_12 memtcas_rs480_ff[8] = {
2267c93bb85bSJerome Glisse 		fixed_init(0),
2268c93bb85bSJerome Glisse 		fixed_init(1),
2269c93bb85bSJerome Glisse 		fixed_init(2),
2270c93bb85bSJerome Glisse 		fixed_init(3),
2271c93bb85bSJerome Glisse 		fixed_init(0),
2272c93bb85bSJerome Glisse 		fixed_init_half(1),
2273c93bb85bSJerome Glisse 		fixed_init_half(2),
2274c93bb85bSJerome Glisse 		fixed_init_half(3),
2275c93bb85bSJerome Glisse 	};
2276c93bb85bSJerome Glisse 	fixed20_12 memtcas2_ff[8] = {
2277c93bb85bSJerome Glisse 		fixed_init(0),
2278c93bb85bSJerome Glisse 		fixed_init(1),
2279c93bb85bSJerome Glisse 		fixed_init(2),
2280c93bb85bSJerome Glisse 		fixed_init(3),
2281c93bb85bSJerome Glisse 		fixed_init(4),
2282c93bb85bSJerome Glisse 		fixed_init(5),
2283c93bb85bSJerome Glisse 		fixed_init(6),
2284c93bb85bSJerome Glisse 		fixed_init(7),
2285c93bb85bSJerome Glisse 	};
2286c93bb85bSJerome Glisse 	fixed20_12 memtrbs[8] = {
2287c93bb85bSJerome Glisse 		fixed_init(1),
2288c93bb85bSJerome Glisse 		fixed_init_half(1),
2289c93bb85bSJerome Glisse 		fixed_init(2),
2290c93bb85bSJerome Glisse 		fixed_init_half(2),
2291c93bb85bSJerome Glisse 		fixed_init(3),
2292c93bb85bSJerome Glisse 		fixed_init_half(3),
2293c93bb85bSJerome Glisse 		fixed_init(4),
2294c93bb85bSJerome Glisse 		fixed_init_half(4)
2295c93bb85bSJerome Glisse 	};
2296c93bb85bSJerome Glisse 	fixed20_12 memtrbs_r4xx[8] = {
2297c93bb85bSJerome Glisse 		fixed_init(4),
2298c93bb85bSJerome Glisse 		fixed_init(5),
2299c93bb85bSJerome Glisse 		fixed_init(6),
2300c93bb85bSJerome Glisse 		fixed_init(7),
2301c93bb85bSJerome Glisse 		fixed_init(8),
2302c93bb85bSJerome Glisse 		fixed_init(9),
2303c93bb85bSJerome Glisse 		fixed_init(10),
2304c93bb85bSJerome Glisse 		fixed_init(11)
2305c93bb85bSJerome Glisse 	};
2306c93bb85bSJerome Glisse 	fixed20_12 min_mem_eff;
2307c93bb85bSJerome Glisse 	fixed20_12 mc_latency_sclk, mc_latency_mclk, k1;
2308c93bb85bSJerome Glisse 	fixed20_12 cur_latency_mclk, cur_latency_sclk;
2309c93bb85bSJerome Glisse 	fixed20_12 disp_latency, disp_latency_overhead, disp_drain_rate,
2310c93bb85bSJerome Glisse 		disp_drain_rate2, read_return_rate;
2311c93bb85bSJerome Glisse 	fixed20_12 time_disp1_drop_priority;
2312c93bb85bSJerome Glisse 	int c;
2313c93bb85bSJerome Glisse 	int cur_size = 16;       /* in octawords */
2314c93bb85bSJerome Glisse 	int critical_point = 0, critical_point2;
2315c93bb85bSJerome Glisse /* 	uint32_t read_return_rate, time_disp1_drop_priority; */
2316c93bb85bSJerome Glisse 	int stop_req, max_stop_req;
2317c93bb85bSJerome Glisse 	struct drm_display_mode *mode1 = NULL;
2318c93bb85bSJerome Glisse 	struct drm_display_mode *mode2 = NULL;
2319c93bb85bSJerome Glisse 	uint32_t pixel_bytes1 = 0;
2320c93bb85bSJerome Glisse 	uint32_t pixel_bytes2 = 0;
2321c93bb85bSJerome Glisse 
2322c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[0]->base.enabled) {
2323c93bb85bSJerome Glisse 		mode1 = &rdev->mode_info.crtcs[0]->base.mode;
2324c93bb85bSJerome Glisse 		pixel_bytes1 = rdev->mode_info.crtcs[0]->base.fb->bits_per_pixel / 8;
2325c93bb85bSJerome Glisse 	}
2326dfee5614SDave Airlie 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
2327c93bb85bSJerome Glisse 		if (rdev->mode_info.crtcs[1]->base.enabled) {
2328c93bb85bSJerome Glisse 			mode2 = &rdev->mode_info.crtcs[1]->base.mode;
2329c93bb85bSJerome Glisse 			pixel_bytes2 = rdev->mode_info.crtcs[1]->base.fb->bits_per_pixel / 8;
2330c93bb85bSJerome Glisse 		}
2331dfee5614SDave Airlie 	}
2332c93bb85bSJerome Glisse 
2333c93bb85bSJerome Glisse 	min_mem_eff.full = rfixed_const_8(0);
2334c93bb85bSJerome Glisse 	/* get modes */
2335c93bb85bSJerome Glisse 	if ((rdev->disp_priority == 2) && ASIC_IS_R300(rdev)) {
2336c93bb85bSJerome Glisse 		uint32_t mc_init_misc_lat_timer = RREG32(R300_MC_INIT_MISC_LAT_TIMER);
2337c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP1R_INIT_LAT_MASK << R300_MC_DISP1R_INIT_LAT_SHIFT);
2338c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP0R_INIT_LAT_MASK << R300_MC_DISP0R_INIT_LAT_SHIFT);
2339c93bb85bSJerome Glisse 		/* check crtc enables */
2340c93bb85bSJerome Glisse 		if (mode2)
2341c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP1R_INIT_LAT_SHIFT);
2342c93bb85bSJerome Glisse 		if (mode1)
2343c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP0R_INIT_LAT_SHIFT);
2344c93bb85bSJerome Glisse 		WREG32(R300_MC_INIT_MISC_LAT_TIMER, mc_init_misc_lat_timer);
2345c93bb85bSJerome Glisse 	}
2346c93bb85bSJerome Glisse 
2347c93bb85bSJerome Glisse 	/*
2348c93bb85bSJerome Glisse 	 * determine is there is enough bw for current mode
2349c93bb85bSJerome Glisse 	 */
2350c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_const(rdev->clock.default_mclk);
2351c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(100);
2352c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_div(mclk_ff, temp_ff);
2353c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_const(rdev->clock.default_sclk);
2354c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_div(sclk_ff, temp_ff);
2355c93bb85bSJerome Glisse 
2356c93bb85bSJerome Glisse 	temp = (rdev->mc.vram_width / 8) * (rdev->mc.vram_is_ddr ? 2 : 1);
2357c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(temp);
2358c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mclk_ff, temp_ff);
2359c93bb85bSJerome Glisse 
2360c93bb85bSJerome Glisse 	pix_clk.full = 0;
2361c93bb85bSJerome Glisse 	pix_clk2.full = 0;
2362c93bb85bSJerome Glisse 	peak_disp_bw.full = 0;
2363c93bb85bSJerome Glisse 	if (mode1) {
2364c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2365c93bb85bSJerome Glisse 		pix_clk.full = rfixed_const(mode1->clock); /* convert to fixed point */
2366c93bb85bSJerome Glisse 		pix_clk.full = rfixed_div(pix_clk, temp_ff);
2367c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes1);
2368c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk, temp_ff);
2369c93bb85bSJerome Glisse 	}
2370c93bb85bSJerome Glisse 	if (mode2) {
2371c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2372c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_const(mode2->clock); /* convert to fixed point */
2373c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_div(pix_clk2, temp_ff);
2374c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes2);
2375c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk2, temp_ff);
2376c93bb85bSJerome Glisse 	}
2377c93bb85bSJerome Glisse 
2378c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mem_bw, min_mem_eff);
2379c93bb85bSJerome Glisse 	if (peak_disp_bw.full >= mem_bw.full) {
2380c93bb85bSJerome Glisse 		DRM_ERROR("You may not have enough display bandwidth for current mode\n"
2381c93bb85bSJerome Glisse 			  "If you have flickering problem, try to lower resolution, refresh rate, or color depth\n");
2382c93bb85bSJerome Glisse 	}
2383c93bb85bSJerome Glisse 
2384c93bb85bSJerome Glisse 	/*  Get values from the EXT_MEM_CNTL register...converting its contents. */
2385c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_TIMING_CNTL);
2386c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || (rdev->flags & RADEON_IS_IGP)) { /* RV100, M6, IGPs */
2387c93bb85bSJerome Glisse 		mem_trcd = ((temp >> 2) & 0x3) + 1;
2388c93bb85bSJerome Glisse 		mem_trp  = ((temp & 0x3)) + 1;
2389c93bb85bSJerome Glisse 		mem_tras = ((temp & 0x70) >> 4) + 1;
2390c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R300 ||
2391c93bb85bSJerome Glisse 		   rdev->family == CHIP_R350) { /* r300, r350 */
2392c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2393c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2394c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 4;
2395c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_RV350 ||
2396c93bb85bSJerome Glisse 		   rdev->family <= CHIP_RV380) {
2397c93bb85bSJerome Glisse 		/* rv3x0 */
2398c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 3;
2399c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 3;
2400c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 6;
2401c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R420 ||
2402c93bb85bSJerome Glisse 		   rdev->family == CHIP_R423 ||
2403c93bb85bSJerome Glisse 		   rdev->family == CHIP_RV410) {
2404c93bb85bSJerome Glisse 		/* r4xx */
2405c93bb85bSJerome Glisse 		mem_trcd = (temp & 0xf) + 3;
2406c93bb85bSJerome Glisse 		if (mem_trcd > 15)
2407c93bb85bSJerome Glisse 			mem_trcd = 15;
2408c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0xf) + 3;
2409c93bb85bSJerome Glisse 		if (mem_trp > 15)
2410c93bb85bSJerome Glisse 			mem_trp = 15;
2411c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0x1f) + 6;
2412c93bb85bSJerome Glisse 		if (mem_tras > 31)
2413c93bb85bSJerome Glisse 			mem_tras = 31;
2414c93bb85bSJerome Glisse 	} else { /* RV200, R200 */
2415c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2416c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2417c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0xf) + 4;
2418c93bb85bSJerome Glisse 	}
2419c93bb85bSJerome Glisse 	/* convert to FF */
2420c93bb85bSJerome Glisse 	trcd_ff.full = rfixed_const(mem_trcd);
2421c93bb85bSJerome Glisse 	trp_ff.full = rfixed_const(mem_trp);
2422c93bb85bSJerome Glisse 	tras_ff.full = rfixed_const(mem_tras);
2423c93bb85bSJerome Glisse 
2424c93bb85bSJerome Glisse 	/* Get values from the MEM_SDRAM_MODE_REG register...converting its */
2425c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_SDRAM_MODE_REG);
2426c93bb85bSJerome Glisse 	data = (temp & (7 << 20)) >> 20;
2427c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || rdev->flags & RADEON_IS_IGP) {
2428c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RS480) /* don't think rs400 */
2429c93bb85bSJerome Glisse 			tcas_ff = memtcas_rs480_ff[data];
2430c93bb85bSJerome Glisse 		else
2431c93bb85bSJerome Glisse 			tcas_ff = memtcas_ff[data];
2432c93bb85bSJerome Glisse 	} else
2433c93bb85bSJerome Glisse 		tcas_ff = memtcas2_ff[data];
2434c93bb85bSJerome Glisse 
2435c93bb85bSJerome Glisse 	if (rdev->family == CHIP_RS400 ||
2436c93bb85bSJerome Glisse 	    rdev->family == CHIP_RS480) {
2437c93bb85bSJerome Glisse 		/* extra cas latency stored in bits 23-25 0-4 clocks */
2438c93bb85bSJerome Glisse 		data = (temp >> 23) & 0x7;
2439c93bb85bSJerome Glisse 		if (data < 5)
2440c93bb85bSJerome Glisse 			tcas_ff.full += rfixed_const(data);
2441c93bb85bSJerome Glisse 	}
2442c93bb85bSJerome Glisse 
2443c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev) && !(rdev->flags & RADEON_IS_IGP)) {
2444c93bb85bSJerome Glisse 		/* on the R300, Tcas is included in Trbs.
2445c93bb85bSJerome Glisse 		 */
2446c93bb85bSJerome Glisse 		temp = RREG32(RADEON_MEM_CNTL);
2447c93bb85bSJerome Glisse 		data = (R300_MEM_NUM_CHANNELS_MASK & temp);
2448c93bb85bSJerome Glisse 		if (data == 1) {
2449c93bb85bSJerome Glisse 			if (R300_MEM_USE_CD_CH_ONLY & temp) {
2450c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_INDEX);
2451c93bb85bSJerome Glisse 				temp &= ~R300_MC_IND_ADDR_MASK;
2452c93bb85bSJerome Glisse 				temp |= R300_MC_READ_CNTL_CD_mcind;
2453c93bb85bSJerome Glisse 				WREG32(R300_MC_IND_INDEX, temp);
2454c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_DATA);
2455c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_C_MASK & temp);
2456c93bb85bSJerome Glisse 			} else {
2457c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_READ_CNTL_AB);
2458c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2459c93bb85bSJerome Glisse 			}
2460c93bb85bSJerome Glisse 		} else {
2461c93bb85bSJerome Glisse 			temp = RREG32(R300_MC_READ_CNTL_AB);
2462c93bb85bSJerome Glisse 			data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2463c93bb85bSJerome Glisse 		}
2464c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RV410 ||
2465c93bb85bSJerome Glisse 		    rdev->family == CHIP_R420 ||
2466c93bb85bSJerome Glisse 		    rdev->family == CHIP_R423)
2467c93bb85bSJerome Glisse 			trbs_ff = memtrbs_r4xx[data];
2468c93bb85bSJerome Glisse 		else
2469c93bb85bSJerome Glisse 			trbs_ff = memtrbs[data];
2470c93bb85bSJerome Glisse 		tcas_ff.full += trbs_ff.full;
2471c93bb85bSJerome Glisse 	}
2472c93bb85bSJerome Glisse 
2473c93bb85bSJerome Glisse 	sclk_eff_ff.full = sclk_ff.full;
2474c93bb85bSJerome Glisse 
2475c93bb85bSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
2476c93bb85bSJerome Glisse 		fixed20_12 agpmode_ff;
2477c93bb85bSJerome Glisse 		agpmode_ff.full = rfixed_const(radeon_agpmode);
2478c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const_666(16);
2479c93bb85bSJerome Glisse 		sclk_eff_ff.full -= rfixed_mul(agpmode_ff, temp_ff);
2480c93bb85bSJerome Glisse 	}
2481c93bb85bSJerome Glisse 	/* TODO PCIE lanes may affect this - agpmode == 16?? */
2482c93bb85bSJerome Glisse 
2483c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev)) {
2484c93bb85bSJerome Glisse 		sclk_delay_ff.full = rfixed_const(250);
2485c93bb85bSJerome Glisse 	} else {
2486c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RV100) ||
2487c93bb85bSJerome Glisse 		    rdev->flags & RADEON_IS_IGP) {
2488c93bb85bSJerome Glisse 			if (rdev->mc.vram_is_ddr)
2489c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2490c93bb85bSJerome Glisse 			else
2491c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(33);
2492c93bb85bSJerome Glisse 		} else {
2493c93bb85bSJerome Glisse 			if (rdev->mc.vram_width == 128)
2494c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(57);
2495c93bb85bSJerome Glisse 			else
2496c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2497c93bb85bSJerome Glisse 		}
2498c93bb85bSJerome Glisse 	}
2499c93bb85bSJerome Glisse 
2500c93bb85bSJerome Glisse 	mc_latency_sclk.full = rfixed_div(sclk_delay_ff, sclk_eff_ff);
2501c93bb85bSJerome Glisse 
2502c93bb85bSJerome Glisse 	if (rdev->mc.vram_is_ddr) {
2503c93bb85bSJerome Glisse 		if (rdev->mc.vram_width == 32) {
2504c93bb85bSJerome Glisse 			k1.full = rfixed_const(40);
2505c93bb85bSJerome Glisse 			c  = 3;
2506c93bb85bSJerome Glisse 		} else {
2507c93bb85bSJerome Glisse 			k1.full = rfixed_const(20);
2508c93bb85bSJerome Glisse 			c  = 1;
2509c93bb85bSJerome Glisse 		}
2510c93bb85bSJerome Glisse 	} else {
2511c93bb85bSJerome Glisse 		k1.full = rfixed_const(40);
2512c93bb85bSJerome Glisse 		c  = 3;
2513c93bb85bSJerome Glisse 	}
2514c93bb85bSJerome Glisse 
2515c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(2);
2516c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_mul(trcd_ff, temp_ff);
2517c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(c);
2518c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tcas_ff, temp_ff);
2519c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(4);
2520c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tras_ff, temp_ff);
2521c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(trp_ff, temp_ff);
2522c93bb85bSJerome Glisse 	mc_latency_mclk.full += k1.full;
2523c93bb85bSJerome Glisse 
2524c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_div(mc_latency_mclk, mclk_ff);
2525c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_div(temp_ff, sclk_eff_ff);
2526c93bb85bSJerome Glisse 
2527c93bb85bSJerome Glisse 	/*
2528c93bb85bSJerome Glisse 	  HW cursor time assuming worst case of full size colour cursor.
2529c93bb85bSJerome Glisse 	*/
2530c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const((2 * (cur_size - (rdev->mc.vram_is_ddr + 1))));
2531c93bb85bSJerome Glisse 	temp_ff.full += trcd_ff.full;
2532c93bb85bSJerome Glisse 	if (temp_ff.full < tras_ff.full)
2533c93bb85bSJerome Glisse 		temp_ff.full = tras_ff.full;
2534c93bb85bSJerome Glisse 	cur_latency_mclk.full = rfixed_div(temp_ff, mclk_ff);
2535c93bb85bSJerome Glisse 
2536c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(cur_size);
2537c93bb85bSJerome Glisse 	cur_latency_sclk.full = rfixed_div(temp_ff, sclk_eff_ff);
2538c93bb85bSJerome Glisse 	/*
2539c93bb85bSJerome Glisse 	  Find the total latency for the display data.
2540c93bb85bSJerome Glisse 	*/
2541b5fc9010SMichel Dänzer 	disp_latency_overhead.full = rfixed_const(8);
2542c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_div(disp_latency_overhead, sclk_ff);
2543c93bb85bSJerome Glisse 	mc_latency_mclk.full += disp_latency_overhead.full + cur_latency_mclk.full;
2544c93bb85bSJerome Glisse 	mc_latency_sclk.full += disp_latency_overhead.full + cur_latency_sclk.full;
2545c93bb85bSJerome Glisse 
2546c93bb85bSJerome Glisse 	if (mc_latency_mclk.full > mc_latency_sclk.full)
2547c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_mclk.full;
2548c93bb85bSJerome Glisse 	else
2549c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_sclk.full;
2550c93bb85bSJerome Glisse 
2551c93bb85bSJerome Glisse 	/* setup Max GRPH_STOP_REQ default value */
2552c93bb85bSJerome Glisse 	if (ASIC_IS_RV100(rdev))
2553c93bb85bSJerome Glisse 		max_stop_req = 0x5c;
2554c93bb85bSJerome Glisse 	else
2555c93bb85bSJerome Glisse 		max_stop_req = 0x7c;
2556c93bb85bSJerome Glisse 
2557c93bb85bSJerome Glisse 	if (mode1) {
2558c93bb85bSJerome Glisse 		/*  CRTC1
2559c93bb85bSJerome Glisse 		    Set GRPH_BUFFER_CNTL register using h/w defined optimal values.
2560c93bb85bSJerome Glisse 		    GRPH_STOP_REQ <= MIN[ 0x7C, (CRTC_H_DISP + 1) * (bit depth) / 0x10 ]
2561c93bb85bSJerome Glisse 		*/
2562c93bb85bSJerome Glisse 		stop_req = mode1->hdisplay * pixel_bytes1 / 16;
2563c93bb85bSJerome Glisse 
2564c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2565c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2566c93bb85bSJerome Glisse 
2567c93bb85bSJerome Glisse 		/*
2568c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2569c93bb85bSJerome Glisse 		*/
2570c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes1));
2571c93bb85bSJerome Glisse 		disp_drain_rate.full = rfixed_div(pix_clk, temp_ff);
2572c93bb85bSJerome Glisse 
2573c93bb85bSJerome Glisse 		/*
2574c93bb85bSJerome Glisse 		  Find the critical point of the display buffer.
2575c93bb85bSJerome Glisse 		*/
2576c93bb85bSJerome Glisse 		crit_point_ff.full = rfixed_mul(disp_drain_rate, disp_latency);
2577c93bb85bSJerome Glisse 		crit_point_ff.full += rfixed_const_half(0);
2578c93bb85bSJerome Glisse 
2579c93bb85bSJerome Glisse 		critical_point = rfixed_trunc(crit_point_ff);
2580c93bb85bSJerome Glisse 
2581c93bb85bSJerome Glisse 		if (rdev->disp_priority == 2) {
2582c93bb85bSJerome Glisse 			critical_point = 0;
2583c93bb85bSJerome Glisse 		}
2584c93bb85bSJerome Glisse 
2585c93bb85bSJerome Glisse 		/*
2586c93bb85bSJerome Glisse 		  The critical point should never be above max_stop_req-4.  Setting
2587c93bb85bSJerome Glisse 		  GRPH_CRITICAL_CNTL = 0 will thus force high priority all the time.
2588c93bb85bSJerome Glisse 		*/
2589c93bb85bSJerome Glisse 		if (max_stop_req - critical_point < 4)
2590c93bb85bSJerome Glisse 			critical_point = 0;
2591c93bb85bSJerome Glisse 
2592c93bb85bSJerome Glisse 		if (critical_point == 0 && mode2 && rdev->family == CHIP_R300) {
2593c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0, when CRTC2 is enabled.*/
2594c93bb85bSJerome Glisse 			critical_point = 0x10;
2595c93bb85bSJerome Glisse 		}
2596c93bb85bSJerome Glisse 
2597c93bb85bSJerome Glisse 		temp = RREG32(RADEON_GRPH_BUFFER_CNTL);
2598c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_STOP_REQ_MASK);
2599c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2600c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_START_REQ_MASK);
2601c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2602c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2603c93bb85bSJerome Glisse 			stop_req -= 0x10;
2604c93bb85bSJerome Glisse 		}
2605c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2606c93bb85bSJerome Glisse 		temp |= RADEON_GRPH_BUFFER_SIZE;
2607c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2608c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2609c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2610c93bb85bSJerome Glisse 		/*
2611c93bb85bSJerome Glisse 		  Write the result into the register.
2612c93bb85bSJerome Glisse 		*/
2613c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH_BUFFER_CNTL, ((temp & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2614c93bb85bSJerome Glisse 						       (critical_point << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2615c93bb85bSJerome Glisse 
2616c93bb85bSJerome Glisse #if 0
2617c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2618c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2619c93bb85bSJerome Glisse 			/* attempt to program RS400 disp regs correctly ??? */
2620c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP1_REG_CNTL);
2621c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_START_REQ_LEVEL_MASK |
2622c93bb85bSJerome Glisse 				  RS400_DISP1_STOP_REQ_LEVEL_MASK);
2623c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, (temp |
2624c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2625c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2626c93bb85bSJerome Glisse 			temp = RREG32(RS400_DMIF_MEM_CNTL1);
2627c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_CRITICAL_POINT_START_MASK |
2628c93bb85bSJerome Glisse 				  RS400_DISP1_CRITICAL_POINT_STOP_MASK);
2629c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1, (temp |
2630c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_START_SHIFT) |
2631c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_STOP_SHIFT)));
2632c93bb85bSJerome Glisse 		}
2633c93bb85bSJerome Glisse #endif
2634c93bb85bSJerome Glisse 
2635c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH_BUFFER_CNTL from to %x\n",
2636c93bb85bSJerome Glisse 			  /* 	  (unsigned int)info->SavedReg->grph_buffer_cntl, */
2637c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH_BUFFER_CNTL));
2638c93bb85bSJerome Glisse 	}
2639c93bb85bSJerome Glisse 
2640c93bb85bSJerome Glisse 	if (mode2) {
2641c93bb85bSJerome Glisse 		u32 grph2_cntl;
2642c93bb85bSJerome Glisse 		stop_req = mode2->hdisplay * pixel_bytes2 / 16;
2643c93bb85bSJerome Glisse 
2644c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2645c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2646c93bb85bSJerome Glisse 
2647c93bb85bSJerome Glisse 		/*
2648c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2649c93bb85bSJerome Glisse 		*/
2650c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes2));
2651c93bb85bSJerome Glisse 		disp_drain_rate2.full = rfixed_div(pix_clk2, temp_ff);
2652c93bb85bSJerome Glisse 
2653c93bb85bSJerome Glisse 		grph2_cntl = RREG32(RADEON_GRPH2_BUFFER_CNTL);
2654c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_STOP_REQ_MASK);
2655c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2656c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_START_REQ_MASK);
2657c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2658c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2659c93bb85bSJerome Glisse 			stop_req -= 0x10;
2660c93bb85bSJerome Glisse 		}
2661c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2662c93bb85bSJerome Glisse 		grph2_cntl |= RADEON_GRPH_BUFFER_SIZE;
2663c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2664c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2665c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2666c93bb85bSJerome Glisse 
2667c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS100) ||
2668c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS200))
2669c93bb85bSJerome Glisse 			critical_point2 = 0;
2670c93bb85bSJerome Glisse 		else {
2671c93bb85bSJerome Glisse 			temp = (rdev->mc.vram_width * rdev->mc.vram_is_ddr + 1)/128;
2672c93bb85bSJerome Glisse 			temp_ff.full = rfixed_const(temp);
2673c93bb85bSJerome Glisse 			temp_ff.full = rfixed_mul(mclk_ff, temp_ff);
2674c93bb85bSJerome Glisse 			if (sclk_ff.full < temp_ff.full)
2675c93bb85bSJerome Glisse 				temp_ff.full = sclk_ff.full;
2676c93bb85bSJerome Glisse 
2677c93bb85bSJerome Glisse 			read_return_rate.full = temp_ff.full;
2678c93bb85bSJerome Glisse 
2679c93bb85bSJerome Glisse 			if (mode1) {
2680c93bb85bSJerome Glisse 				temp_ff.full = read_return_rate.full - disp_drain_rate.full;
2681c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = rfixed_div(crit_point_ff, temp_ff);
2682c93bb85bSJerome Glisse 			} else {
2683c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = 0;
2684c93bb85bSJerome Glisse 			}
2685c93bb85bSJerome Glisse 			crit_point_ff.full = disp_latency.full + time_disp1_drop_priority.full + disp_latency.full;
2686c93bb85bSJerome Glisse 			crit_point_ff.full = rfixed_mul(crit_point_ff, disp_drain_rate2);
2687c93bb85bSJerome Glisse 			crit_point_ff.full += rfixed_const_half(0);
2688c93bb85bSJerome Glisse 
2689c93bb85bSJerome Glisse 			critical_point2 = rfixed_trunc(crit_point_ff);
2690c93bb85bSJerome Glisse 
2691c93bb85bSJerome Glisse 			if (rdev->disp_priority == 2) {
2692c93bb85bSJerome Glisse 				critical_point2 = 0;
2693c93bb85bSJerome Glisse 			}
2694c93bb85bSJerome Glisse 
2695c93bb85bSJerome Glisse 			if (max_stop_req - critical_point2 < 4)
2696c93bb85bSJerome Glisse 				critical_point2 = 0;
2697c93bb85bSJerome Glisse 
2698c93bb85bSJerome Glisse 		}
2699c93bb85bSJerome Glisse 
2700c93bb85bSJerome Glisse 		if (critical_point2 == 0 && rdev->family == CHIP_R300) {
2701c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0 */
2702c93bb85bSJerome Glisse 			critical_point2 = 0x10;
2703c93bb85bSJerome Glisse 		}
2704c93bb85bSJerome Glisse 
2705c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH2_BUFFER_CNTL, ((grph2_cntl & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2706c93bb85bSJerome Glisse 						  (critical_point2 << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2707c93bb85bSJerome Glisse 
2708c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2709c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2710c93bb85bSJerome Glisse #if 0
2711c93bb85bSJerome Glisse 			/* attempt to program RS400 disp2 regs correctly ??? */
2712c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL1);
2713c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_START_REQ_LEVEL_MASK |
2714c93bb85bSJerome Glisse 				  RS400_DISP2_STOP_REQ_LEVEL_MASK);
2715c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, (temp |
2716c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2717c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2718c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL2);
2719c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_CRITICAL_POINT_START_MASK |
2720c93bb85bSJerome Glisse 				  RS400_DISP2_CRITICAL_POINT_STOP_MASK);
2721c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, (temp |
2722c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_START_SHIFT) |
2723c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_STOP_SHIFT)));
2724c93bb85bSJerome Glisse #endif
2725c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, 0x105DC1CC);
2726c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, 0x2749D000);
2727c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1,  0x29CA71DC);
2728c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, 0x28FBC3AC);
2729c93bb85bSJerome Glisse 		}
2730c93bb85bSJerome Glisse 
2731c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH2_BUFFER_CNTL from to %x\n",
2732c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH2_BUFFER_CNTL));
2733c93bb85bSJerome Glisse 	}
2734c93bb85bSJerome Glisse }
2735551ebd83SDave Airlie 
2736551ebd83SDave Airlie static inline void r100_cs_track_texture_print(struct r100_cs_track_texture *t)
2737551ebd83SDave Airlie {
2738551ebd83SDave Airlie 	DRM_ERROR("pitch                      %d\n", t->pitch);
2739ceb776bcSMathias Fröhlich 	DRM_ERROR("use_pitch                  %d\n", t->use_pitch);
2740551ebd83SDave Airlie 	DRM_ERROR("width                      %d\n", t->width);
2741ceb776bcSMathias Fröhlich 	DRM_ERROR("width_11                   %d\n", t->width_11);
2742551ebd83SDave Airlie 	DRM_ERROR("height                     %d\n", t->height);
2743ceb776bcSMathias Fröhlich 	DRM_ERROR("height_11                  %d\n", t->height_11);
2744551ebd83SDave Airlie 	DRM_ERROR("num levels                 %d\n", t->num_levels);
2745551ebd83SDave Airlie 	DRM_ERROR("depth                      %d\n", t->txdepth);
2746551ebd83SDave Airlie 	DRM_ERROR("bpp                        %d\n", t->cpp);
2747551ebd83SDave Airlie 	DRM_ERROR("coordinate type            %d\n", t->tex_coord_type);
2748551ebd83SDave Airlie 	DRM_ERROR("width round to power of 2  %d\n", t->roundup_w);
2749551ebd83SDave Airlie 	DRM_ERROR("height round to power of 2 %d\n", t->roundup_h);
2750d785d78bSDave Airlie 	DRM_ERROR("compress format            %d\n", t->compress_format);
2751551ebd83SDave Airlie }
2752551ebd83SDave Airlie 
2753551ebd83SDave Airlie static int r100_cs_track_cube(struct radeon_device *rdev,
2754551ebd83SDave Airlie 			      struct r100_cs_track *track, unsigned idx)
2755551ebd83SDave Airlie {
2756551ebd83SDave Airlie 	unsigned face, w, h;
27574c788679SJerome Glisse 	struct radeon_bo *cube_robj;
2758551ebd83SDave Airlie 	unsigned long size;
2759551ebd83SDave Airlie 
2760551ebd83SDave Airlie 	for (face = 0; face < 5; face++) {
2761551ebd83SDave Airlie 		cube_robj = track->textures[idx].cube_info[face].robj;
2762551ebd83SDave Airlie 		w = track->textures[idx].cube_info[face].width;
2763551ebd83SDave Airlie 		h = track->textures[idx].cube_info[face].height;
2764551ebd83SDave Airlie 
2765551ebd83SDave Airlie 		size = w * h;
2766551ebd83SDave Airlie 		size *= track->textures[idx].cpp;
2767551ebd83SDave Airlie 
2768551ebd83SDave Airlie 		size += track->textures[idx].cube_info[face].offset;
2769551ebd83SDave Airlie 
27704c788679SJerome Glisse 		if (size > radeon_bo_size(cube_robj)) {
2771551ebd83SDave Airlie 			DRM_ERROR("Cube texture offset greater than object size %lu %lu\n",
27724c788679SJerome Glisse 				  size, radeon_bo_size(cube_robj));
2773551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[idx]);
2774551ebd83SDave Airlie 			return -1;
2775551ebd83SDave Airlie 		}
2776551ebd83SDave Airlie 	}
2777551ebd83SDave Airlie 	return 0;
2778551ebd83SDave Airlie }
2779551ebd83SDave Airlie 
2780d785d78bSDave Airlie static int r100_track_compress_size(int compress_format, int w, int h)
2781d785d78bSDave Airlie {
2782d785d78bSDave Airlie 	int block_width, block_height, block_bytes;
2783d785d78bSDave Airlie 	int wblocks, hblocks;
2784d785d78bSDave Airlie 	int min_wblocks;
2785d785d78bSDave Airlie 	int sz;
2786d785d78bSDave Airlie 
2787d785d78bSDave Airlie 	block_width = 4;
2788d785d78bSDave Airlie 	block_height = 4;
2789d785d78bSDave Airlie 
2790d785d78bSDave Airlie 	switch (compress_format) {
2791d785d78bSDave Airlie 	case R100_TRACK_COMP_DXT1:
2792d785d78bSDave Airlie 		block_bytes = 8;
2793d785d78bSDave Airlie 		min_wblocks = 4;
2794d785d78bSDave Airlie 		break;
2795d785d78bSDave Airlie 	default:
2796d785d78bSDave Airlie 	case R100_TRACK_COMP_DXT35:
2797d785d78bSDave Airlie 		block_bytes = 16;
2798d785d78bSDave Airlie 		min_wblocks = 2;
2799d785d78bSDave Airlie 		break;
2800d785d78bSDave Airlie 	}
2801d785d78bSDave Airlie 
2802d785d78bSDave Airlie 	hblocks = (h + block_height - 1) / block_height;
2803d785d78bSDave Airlie 	wblocks = (w + block_width - 1) / block_width;
2804d785d78bSDave Airlie 	if (wblocks < min_wblocks)
2805d785d78bSDave Airlie 		wblocks = min_wblocks;
2806d785d78bSDave Airlie 	sz = wblocks * hblocks * block_bytes;
2807d785d78bSDave Airlie 	return sz;
2808d785d78bSDave Airlie }
2809d785d78bSDave Airlie 
2810551ebd83SDave Airlie static int r100_cs_track_texture_check(struct radeon_device *rdev,
2811551ebd83SDave Airlie 				       struct r100_cs_track *track)
2812551ebd83SDave Airlie {
28134c788679SJerome Glisse 	struct radeon_bo *robj;
2814551ebd83SDave Airlie 	unsigned long size;
2815551ebd83SDave Airlie 	unsigned u, i, w, h;
2816551ebd83SDave Airlie 	int ret;
2817551ebd83SDave Airlie 
2818551ebd83SDave Airlie 	for (u = 0; u < track->num_texture; u++) {
2819551ebd83SDave Airlie 		if (!track->textures[u].enabled)
2820551ebd83SDave Airlie 			continue;
2821551ebd83SDave Airlie 		robj = track->textures[u].robj;
2822551ebd83SDave Airlie 		if (robj == NULL) {
2823551ebd83SDave Airlie 			DRM_ERROR("No texture bound to unit %u\n", u);
2824551ebd83SDave Airlie 			return -EINVAL;
2825551ebd83SDave Airlie 		}
2826551ebd83SDave Airlie 		size = 0;
2827551ebd83SDave Airlie 		for (i = 0; i <= track->textures[u].num_levels; i++) {
2828551ebd83SDave Airlie 			if (track->textures[u].use_pitch) {
2829551ebd83SDave Airlie 				if (rdev->family < CHIP_R300)
2830551ebd83SDave Airlie 					w = (track->textures[u].pitch / track->textures[u].cpp) / (1 << i);
2831551ebd83SDave Airlie 				else
2832551ebd83SDave Airlie 					w = track->textures[u].pitch / (1 << i);
2833551ebd83SDave Airlie 			} else {
2834ceb776bcSMathias Fröhlich 				w = track->textures[u].width;
2835551ebd83SDave Airlie 				if (rdev->family >= CHIP_RV515)
2836551ebd83SDave Airlie 					w |= track->textures[u].width_11;
2837ceb776bcSMathias Fröhlich 				w = w / (1 << i);
2838551ebd83SDave Airlie 				if (track->textures[u].roundup_w)
2839551ebd83SDave Airlie 					w = roundup_pow_of_two(w);
2840551ebd83SDave Airlie 			}
2841ceb776bcSMathias Fröhlich 			h = track->textures[u].height;
2842551ebd83SDave Airlie 			if (rdev->family >= CHIP_RV515)
2843551ebd83SDave Airlie 				h |= track->textures[u].height_11;
2844ceb776bcSMathias Fröhlich 			h = h / (1 << i);
2845551ebd83SDave Airlie 			if (track->textures[u].roundup_h)
2846551ebd83SDave Airlie 				h = roundup_pow_of_two(h);
2847d785d78bSDave Airlie 			if (track->textures[u].compress_format) {
2848d785d78bSDave Airlie 
2849d785d78bSDave Airlie 				size += r100_track_compress_size(track->textures[u].compress_format, w, h);
2850d785d78bSDave Airlie 				/* compressed textures are block based */
2851d785d78bSDave Airlie 			} else
2852551ebd83SDave Airlie 				size += w * h;
2853551ebd83SDave Airlie 		}
2854551ebd83SDave Airlie 		size *= track->textures[u].cpp;
2855d785d78bSDave Airlie 
2856551ebd83SDave Airlie 		switch (track->textures[u].tex_coord_type) {
2857551ebd83SDave Airlie 		case 0:
2858551ebd83SDave Airlie 			break;
2859551ebd83SDave Airlie 		case 1:
2860551ebd83SDave Airlie 			size *= (1 << track->textures[u].txdepth);
2861551ebd83SDave Airlie 			break;
2862551ebd83SDave Airlie 		case 2:
2863551ebd83SDave Airlie 			if (track->separate_cube) {
2864551ebd83SDave Airlie 				ret = r100_cs_track_cube(rdev, track, u);
2865551ebd83SDave Airlie 				if (ret)
2866551ebd83SDave Airlie 					return ret;
2867551ebd83SDave Airlie 			} else
2868551ebd83SDave Airlie 				size *= 6;
2869551ebd83SDave Airlie 			break;
2870551ebd83SDave Airlie 		default:
2871551ebd83SDave Airlie 			DRM_ERROR("Invalid texture coordinate type %u for unit "
2872551ebd83SDave Airlie 				  "%u\n", track->textures[u].tex_coord_type, u);
2873551ebd83SDave Airlie 			return -EINVAL;
2874551ebd83SDave Airlie 		}
28754c788679SJerome Glisse 		if (size > radeon_bo_size(robj)) {
2876551ebd83SDave Airlie 			DRM_ERROR("Texture of unit %u needs %lu bytes but is "
28774c788679SJerome Glisse 				  "%lu\n", u, size, radeon_bo_size(robj));
2878551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[u]);
2879551ebd83SDave Airlie 			return -EINVAL;
2880551ebd83SDave Airlie 		}
2881551ebd83SDave Airlie 	}
2882551ebd83SDave Airlie 	return 0;
2883551ebd83SDave Airlie }
2884551ebd83SDave Airlie 
2885551ebd83SDave Airlie int r100_cs_track_check(struct radeon_device *rdev, struct r100_cs_track *track)
2886551ebd83SDave Airlie {
2887551ebd83SDave Airlie 	unsigned i;
2888551ebd83SDave Airlie 	unsigned long size;
2889551ebd83SDave Airlie 	unsigned prim_walk;
2890551ebd83SDave Airlie 	unsigned nverts;
2891551ebd83SDave Airlie 
2892551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2893551ebd83SDave Airlie 		if (track->cb[i].robj == NULL) {
289446c64d4bSMarek Olšák 			if (!(track->fastfill || track->color_channel_mask ||
289546c64d4bSMarek Olšák 			      track->blend_read_enable)) {
289646c64d4bSMarek Olšák 				continue;
289746c64d4bSMarek Olšák 			}
2898551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for color buffer %d !\n", i);
2899551ebd83SDave Airlie 			return -EINVAL;
2900551ebd83SDave Airlie 		}
2901551ebd83SDave Airlie 		size = track->cb[i].pitch * track->cb[i].cpp * track->maxy;
2902551ebd83SDave Airlie 		size += track->cb[i].offset;
29034c788679SJerome Glisse 		if (size > radeon_bo_size(track->cb[i].robj)) {
2904551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for color buffer %d "
2905551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", i, size,
29064c788679SJerome Glisse 				  radeon_bo_size(track->cb[i].robj));
2907551ebd83SDave Airlie 			DRM_ERROR("[drm] color buffer %d (%u %u %u %u)\n",
2908551ebd83SDave Airlie 				  i, track->cb[i].pitch, track->cb[i].cpp,
2909551ebd83SDave Airlie 				  track->cb[i].offset, track->maxy);
2910551ebd83SDave Airlie 			return -EINVAL;
2911551ebd83SDave Airlie 		}
2912551ebd83SDave Airlie 	}
2913551ebd83SDave Airlie 	if (track->z_enabled) {
2914551ebd83SDave Airlie 		if (track->zb.robj == NULL) {
2915551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for z buffer !\n");
2916551ebd83SDave Airlie 			return -EINVAL;
2917551ebd83SDave Airlie 		}
2918551ebd83SDave Airlie 		size = track->zb.pitch * track->zb.cpp * track->maxy;
2919551ebd83SDave Airlie 		size += track->zb.offset;
29204c788679SJerome Glisse 		if (size > radeon_bo_size(track->zb.robj)) {
2921551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for z buffer "
2922551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", size,
29234c788679SJerome Glisse 				  radeon_bo_size(track->zb.robj));
2924551ebd83SDave Airlie 			DRM_ERROR("[drm] zbuffer (%u %u %u %u)\n",
2925551ebd83SDave Airlie 				  track->zb.pitch, track->zb.cpp,
2926551ebd83SDave Airlie 				  track->zb.offset, track->maxy);
2927551ebd83SDave Airlie 			return -EINVAL;
2928551ebd83SDave Airlie 		}
2929551ebd83SDave Airlie 	}
2930551ebd83SDave Airlie 	prim_walk = (track->vap_vf_cntl >> 4) & 0x3;
2931551ebd83SDave Airlie 	nverts = (track->vap_vf_cntl >> 16) & 0xFFFF;
2932551ebd83SDave Airlie 	switch (prim_walk) {
2933551ebd83SDave Airlie 	case 1:
2934551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2935551ebd83SDave Airlie 			size = track->arrays[i].esize * track->max_indx * 4;
2936551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2937551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2938551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2939551ebd83SDave Airlie 				return -EINVAL;
2940551ebd83SDave Airlie 			}
29414c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
29424c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
29434c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
29444c788679SJerome Glisse 					prim_walk, i, size >> 2,
29454c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
29464c788679SJerome Glisse 					>> 2);
2947551ebd83SDave Airlie 				DRM_ERROR("Max indices %u\n", track->max_indx);
2948551ebd83SDave Airlie 				return -EINVAL;
2949551ebd83SDave Airlie 			}
2950551ebd83SDave Airlie 		}
2951551ebd83SDave Airlie 		break;
2952551ebd83SDave Airlie 	case 2:
2953551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2954551ebd83SDave Airlie 			size = track->arrays[i].esize * (nverts - 1) * 4;
2955551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2956551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2957551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2958551ebd83SDave Airlie 				return -EINVAL;
2959551ebd83SDave Airlie 			}
29604c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
29614c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
29624c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
29634c788679SJerome Glisse 					prim_walk, i, size >> 2,
29644c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
29654c788679SJerome Glisse 					>> 2);
2966551ebd83SDave Airlie 				return -EINVAL;
2967551ebd83SDave Airlie 			}
2968551ebd83SDave Airlie 		}
2969551ebd83SDave Airlie 		break;
2970551ebd83SDave Airlie 	case 3:
2971551ebd83SDave Airlie 		size = track->vtx_size * nverts;
2972551ebd83SDave Airlie 		if (size != track->immd_dwords) {
2973551ebd83SDave Airlie 			DRM_ERROR("IMMD draw %u dwors but needs %lu dwords\n",
2974551ebd83SDave Airlie 				  track->immd_dwords, size);
2975551ebd83SDave Airlie 			DRM_ERROR("VAP_VF_CNTL.NUM_VERTICES %u, VTX_SIZE %u\n",
2976551ebd83SDave Airlie 				  nverts, track->vtx_size);
2977551ebd83SDave Airlie 			return -EINVAL;
2978551ebd83SDave Airlie 		}
2979551ebd83SDave Airlie 		break;
2980551ebd83SDave Airlie 	default:
2981551ebd83SDave Airlie 		DRM_ERROR("[drm] Invalid primitive walk %d for VAP_VF_CNTL\n",
2982551ebd83SDave Airlie 			  prim_walk);
2983551ebd83SDave Airlie 		return -EINVAL;
2984551ebd83SDave Airlie 	}
2985551ebd83SDave Airlie 	return r100_cs_track_texture_check(rdev, track);
2986551ebd83SDave Airlie }
2987551ebd83SDave Airlie 
2988551ebd83SDave Airlie void r100_cs_track_clear(struct radeon_device *rdev, struct r100_cs_track *track)
2989551ebd83SDave Airlie {
2990551ebd83SDave Airlie 	unsigned i, face;
2991551ebd83SDave Airlie 
2992551ebd83SDave Airlie 	if (rdev->family < CHIP_R300) {
2993551ebd83SDave Airlie 		track->num_cb = 1;
2994551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200)
2995551ebd83SDave Airlie 			track->num_texture = 3;
2996551ebd83SDave Airlie 		else
2997551ebd83SDave Airlie 			track->num_texture = 6;
2998551ebd83SDave Airlie 		track->maxy = 2048;
2999551ebd83SDave Airlie 		track->separate_cube = 1;
3000551ebd83SDave Airlie 	} else {
3001551ebd83SDave Airlie 		track->num_cb = 4;
3002551ebd83SDave Airlie 		track->num_texture = 16;
3003551ebd83SDave Airlie 		track->maxy = 4096;
3004551ebd83SDave Airlie 		track->separate_cube = 0;
3005551ebd83SDave Airlie 	}
3006551ebd83SDave Airlie 
3007551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
3008551ebd83SDave Airlie 		track->cb[i].robj = NULL;
3009551ebd83SDave Airlie 		track->cb[i].pitch = 8192;
3010551ebd83SDave Airlie 		track->cb[i].cpp = 16;
3011551ebd83SDave Airlie 		track->cb[i].offset = 0;
3012551ebd83SDave Airlie 	}
3013551ebd83SDave Airlie 	track->z_enabled = true;
3014551ebd83SDave Airlie 	track->zb.robj = NULL;
3015551ebd83SDave Airlie 	track->zb.pitch = 8192;
3016551ebd83SDave Airlie 	track->zb.cpp = 4;
3017551ebd83SDave Airlie 	track->zb.offset = 0;
3018551ebd83SDave Airlie 	track->vtx_size = 0x7F;
3019551ebd83SDave Airlie 	track->immd_dwords = 0xFFFFFFFFUL;
3020551ebd83SDave Airlie 	track->num_arrays = 11;
3021551ebd83SDave Airlie 	track->max_indx = 0x00FFFFFFUL;
3022551ebd83SDave Airlie 	for (i = 0; i < track->num_arrays; i++) {
3023551ebd83SDave Airlie 		track->arrays[i].robj = NULL;
3024551ebd83SDave Airlie 		track->arrays[i].esize = 0x7F;
3025551ebd83SDave Airlie 	}
3026551ebd83SDave Airlie 	for (i = 0; i < track->num_texture; i++) {
3027d785d78bSDave Airlie 		track->textures[i].compress_format = R100_TRACK_COMP_NONE;
3028551ebd83SDave Airlie 		track->textures[i].pitch = 16536;
3029551ebd83SDave Airlie 		track->textures[i].width = 16536;
3030551ebd83SDave Airlie 		track->textures[i].height = 16536;
3031551ebd83SDave Airlie 		track->textures[i].width_11 = 1 << 11;
3032551ebd83SDave Airlie 		track->textures[i].height_11 = 1 << 11;
3033551ebd83SDave Airlie 		track->textures[i].num_levels = 12;
3034551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200) {
3035551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 0;
3036551ebd83SDave Airlie 			track->textures[i].txdepth = 0;
3037551ebd83SDave Airlie 		} else {
3038551ebd83SDave Airlie 			track->textures[i].txdepth = 16;
3039551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 1;
3040551ebd83SDave Airlie 		}
3041551ebd83SDave Airlie 		track->textures[i].cpp = 64;
3042551ebd83SDave Airlie 		track->textures[i].robj = NULL;
3043551ebd83SDave Airlie 		/* CS IB emission code makes sure texture unit are disabled */
3044551ebd83SDave Airlie 		track->textures[i].enabled = false;
3045551ebd83SDave Airlie 		track->textures[i].roundup_w = true;
3046551ebd83SDave Airlie 		track->textures[i].roundup_h = true;
3047551ebd83SDave Airlie 		if (track->separate_cube)
3048551ebd83SDave Airlie 			for (face = 0; face < 5; face++) {
3049551ebd83SDave Airlie 				track->textures[i].cube_info[face].robj = NULL;
3050551ebd83SDave Airlie 				track->textures[i].cube_info[face].width = 16536;
3051551ebd83SDave Airlie 				track->textures[i].cube_info[face].height = 16536;
3052551ebd83SDave Airlie 				track->textures[i].cube_info[face].offset = 0;
3053551ebd83SDave Airlie 			}
3054551ebd83SDave Airlie 	}
3055551ebd83SDave Airlie }
30563ce0a23dSJerome Glisse 
30573ce0a23dSJerome Glisse int r100_ring_test(struct radeon_device *rdev)
30583ce0a23dSJerome Glisse {
30593ce0a23dSJerome Glisse 	uint32_t scratch;
30603ce0a23dSJerome Glisse 	uint32_t tmp = 0;
30613ce0a23dSJerome Glisse 	unsigned i;
30623ce0a23dSJerome Glisse 	int r;
30633ce0a23dSJerome Glisse 
30643ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
30653ce0a23dSJerome Glisse 	if (r) {
30663ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to get scratch reg (%d).\n", r);
30673ce0a23dSJerome Glisse 		return r;
30683ce0a23dSJerome Glisse 	}
30693ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
30703ce0a23dSJerome Glisse 	r = radeon_ring_lock(rdev, 2);
30713ce0a23dSJerome Glisse 	if (r) {
30723ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
30733ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
30743ce0a23dSJerome Glisse 		return r;
30753ce0a23dSJerome Glisse 	}
30763ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(scratch, 0));
30773ce0a23dSJerome Glisse 	radeon_ring_write(rdev, 0xDEADBEEF);
30783ce0a23dSJerome Glisse 	radeon_ring_unlock_commit(rdev);
30793ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
30803ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
30813ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
30823ce0a23dSJerome Glisse 			break;
30833ce0a23dSJerome Glisse 		}
30843ce0a23dSJerome Glisse 		DRM_UDELAY(1);
30853ce0a23dSJerome Glisse 	}
30863ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
30873ce0a23dSJerome Glisse 		DRM_INFO("ring test succeeded in %d usecs\n", i);
30883ce0a23dSJerome Glisse 	} else {
30893ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ring test failed (sracth(0x%04X)=0x%08X)\n",
30903ce0a23dSJerome Glisse 			  scratch, tmp);
30913ce0a23dSJerome Glisse 		r = -EINVAL;
30923ce0a23dSJerome Glisse 	}
30933ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
30943ce0a23dSJerome Glisse 	return r;
30953ce0a23dSJerome Glisse }
30963ce0a23dSJerome Glisse 
30973ce0a23dSJerome Glisse void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib)
30983ce0a23dSJerome Glisse {
30993ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_CP_IB_BASE, 1));
31003ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->gpu_addr);
31013ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->length_dw);
31023ce0a23dSJerome Glisse }
31033ce0a23dSJerome Glisse 
31043ce0a23dSJerome Glisse int r100_ib_test(struct radeon_device *rdev)
31053ce0a23dSJerome Glisse {
31063ce0a23dSJerome Glisse 	struct radeon_ib *ib;
31073ce0a23dSJerome Glisse 	uint32_t scratch;
31083ce0a23dSJerome Glisse 	uint32_t tmp = 0;
31093ce0a23dSJerome Glisse 	unsigned i;
31103ce0a23dSJerome Glisse 	int r;
31113ce0a23dSJerome Glisse 
31123ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
31133ce0a23dSJerome Glisse 	if (r) {
31143ce0a23dSJerome Glisse 		DRM_ERROR("radeon: failed to get scratch reg (%d).\n", r);
31153ce0a23dSJerome Glisse 		return r;
31163ce0a23dSJerome Glisse 	}
31173ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
31183ce0a23dSJerome Glisse 	r = radeon_ib_get(rdev, &ib);
31193ce0a23dSJerome Glisse 	if (r) {
31203ce0a23dSJerome Glisse 		return r;
31213ce0a23dSJerome Glisse 	}
31223ce0a23dSJerome Glisse 	ib->ptr[0] = PACKET0(scratch, 0);
31233ce0a23dSJerome Glisse 	ib->ptr[1] = 0xDEADBEEF;
31243ce0a23dSJerome Glisse 	ib->ptr[2] = PACKET2(0);
31253ce0a23dSJerome Glisse 	ib->ptr[3] = PACKET2(0);
31263ce0a23dSJerome Glisse 	ib->ptr[4] = PACKET2(0);
31273ce0a23dSJerome Glisse 	ib->ptr[5] = PACKET2(0);
31283ce0a23dSJerome Glisse 	ib->ptr[6] = PACKET2(0);
31293ce0a23dSJerome Glisse 	ib->ptr[7] = PACKET2(0);
31303ce0a23dSJerome Glisse 	ib->length_dw = 8;
31313ce0a23dSJerome Glisse 	r = radeon_ib_schedule(rdev, ib);
31323ce0a23dSJerome Glisse 	if (r) {
31333ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
31343ce0a23dSJerome Glisse 		radeon_ib_free(rdev, &ib);
31353ce0a23dSJerome Glisse 		return r;
31363ce0a23dSJerome Glisse 	}
31373ce0a23dSJerome Glisse 	r = radeon_fence_wait(ib->fence, false);
31383ce0a23dSJerome Glisse 	if (r) {
31393ce0a23dSJerome Glisse 		return r;
31403ce0a23dSJerome Glisse 	}
31413ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
31423ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
31433ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
31443ce0a23dSJerome Glisse 			break;
31453ce0a23dSJerome Glisse 		}
31463ce0a23dSJerome Glisse 		DRM_UDELAY(1);
31473ce0a23dSJerome Glisse 	}
31483ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
31493ce0a23dSJerome Glisse 		DRM_INFO("ib test succeeded in %u usecs\n", i);
31503ce0a23dSJerome Glisse 	} else {
31513ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ib test failed (sracth(0x%04X)=0x%08X)\n",
31523ce0a23dSJerome Glisse 			  scratch, tmp);
31533ce0a23dSJerome Glisse 		r = -EINVAL;
31543ce0a23dSJerome Glisse 	}
31553ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
31563ce0a23dSJerome Glisse 	radeon_ib_free(rdev, &ib);
31573ce0a23dSJerome Glisse 	return r;
31583ce0a23dSJerome Glisse }
31599f022ddfSJerome Glisse 
31609f022ddfSJerome Glisse void r100_ib_fini(struct radeon_device *rdev)
31619f022ddfSJerome Glisse {
31629f022ddfSJerome Glisse 	radeon_ib_pool_fini(rdev);
31639f022ddfSJerome Glisse }
31649f022ddfSJerome Glisse 
31659f022ddfSJerome Glisse int r100_ib_init(struct radeon_device *rdev)
31669f022ddfSJerome Glisse {
31679f022ddfSJerome Glisse 	int r;
31689f022ddfSJerome Glisse 
31699f022ddfSJerome Glisse 	r = radeon_ib_pool_init(rdev);
31709f022ddfSJerome Glisse 	if (r) {
31719f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB pool (%d).\n", r);
31729f022ddfSJerome Glisse 		r100_ib_fini(rdev);
31739f022ddfSJerome Glisse 		return r;
31749f022ddfSJerome Glisse 	}
31759f022ddfSJerome Glisse 	r = r100_ib_test(rdev);
31769f022ddfSJerome Glisse 	if (r) {
31779f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled testing IB (%d).\n", r);
31789f022ddfSJerome Glisse 		r100_ib_fini(rdev);
31799f022ddfSJerome Glisse 		return r;
31809f022ddfSJerome Glisse 	}
31819f022ddfSJerome Glisse 	return 0;
31829f022ddfSJerome Glisse }
31839f022ddfSJerome Glisse 
31849f022ddfSJerome Glisse void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save)
31859f022ddfSJerome Glisse {
31869f022ddfSJerome Glisse 	/* Shutdown CP we shouldn't need to do that but better be safe than
31879f022ddfSJerome Glisse 	 * sorry
31889f022ddfSJerome Glisse 	 */
31899f022ddfSJerome Glisse 	rdev->cp.ready = false;
31909f022ddfSJerome Glisse 	WREG32(R_000740_CP_CSQ_CNTL, 0);
31919f022ddfSJerome Glisse 
31929f022ddfSJerome Glisse 	/* Save few CRTC registers */
3193ca6ffc64SJerome Glisse 	save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
31949f022ddfSJerome Glisse 	save->CRTC_EXT_CNTL = RREG32(R_000054_CRTC_EXT_CNTL);
31959f022ddfSJerome Glisse 	save->CRTC_GEN_CNTL = RREG32(R_000050_CRTC_GEN_CNTL);
31969f022ddfSJerome Glisse 	save->CUR_OFFSET = RREG32(R_000260_CUR_OFFSET);
31979f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
31989f022ddfSJerome Glisse 		save->CRTC2_GEN_CNTL = RREG32(R_0003F8_CRTC2_GEN_CNTL);
31999f022ddfSJerome Glisse 		save->CUR2_OFFSET = RREG32(R_000360_CUR2_OFFSET);
32009f022ddfSJerome Glisse 	}
32019f022ddfSJerome Glisse 
32029f022ddfSJerome Glisse 	/* Disable VGA aperture access */
3203ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & save->GENMO_WT);
32049f022ddfSJerome Glisse 	/* Disable cursor, overlay, crtc */
32059f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, save->CUR_OFFSET | S_000260_CUR_LOCK(1));
32069f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL |
32079f022ddfSJerome Glisse 					S_000054_CRTC_DISPLAY_DIS(1));
32089f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL,
32099f022ddfSJerome Glisse 			(C_000050_CRTC_CUR_EN & save->CRTC_GEN_CNTL) |
32109f022ddfSJerome Glisse 			S_000050_CRTC_DISP_REQ_EN_B(1));
32119f022ddfSJerome Glisse 	WREG32(R_000420_OV0_SCALE_CNTL,
32129f022ddfSJerome Glisse 		C_000420_OV0_OVERLAY_EN & RREG32(R_000420_OV0_SCALE_CNTL));
32139f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, C_000260_CUR_LOCK & save->CUR_OFFSET);
32149f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
32159f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET, save->CUR2_OFFSET |
32169f022ddfSJerome Glisse 						S_000360_CUR2_LOCK(1));
32179f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL,
32189f022ddfSJerome Glisse 			(C_0003F8_CRTC2_CUR_EN & save->CRTC2_GEN_CNTL) |
32199f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISPLAY_DIS(1) |
32209f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISP_REQ_EN_B(1));
32219f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET,
32229f022ddfSJerome Glisse 			C_000360_CUR2_LOCK & save->CUR2_OFFSET);
32239f022ddfSJerome Glisse 	}
32249f022ddfSJerome Glisse }
32259f022ddfSJerome Glisse 
32269f022ddfSJerome Glisse void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save)
32279f022ddfSJerome Glisse {
32289f022ddfSJerome Glisse 	/* Update base address for crtc */
32299f022ddfSJerome Glisse 	WREG32(R_00023C_DISPLAY_BASE_ADDR, rdev->mc.vram_location);
32309f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
32319f022ddfSJerome Glisse 		WREG32(R_00033C_CRTC2_DISPLAY_BASE_ADDR,
32329f022ddfSJerome Glisse 				rdev->mc.vram_location);
32339f022ddfSJerome Glisse 	}
32349f022ddfSJerome Glisse 	/* Restore CRTC registers */
3235ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, save->GENMO_WT);
32369f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL);
32379f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL, save->CRTC_GEN_CNTL);
32389f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
32399f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL, save->CRTC2_GEN_CNTL);
32409f022ddfSJerome Glisse 	}
32419f022ddfSJerome Glisse }
3242ca6ffc64SJerome Glisse 
3243ca6ffc64SJerome Glisse void r100_vga_render_disable(struct radeon_device *rdev)
3244ca6ffc64SJerome Glisse {
3245ca6ffc64SJerome Glisse 	u32 tmp;
3246ca6ffc64SJerome Glisse 
3247ca6ffc64SJerome Glisse 	tmp = RREG8(R_0003C2_GENMO_WT);
3248ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & tmp);
3249ca6ffc64SJerome Glisse }
3250d4550907SJerome Glisse 
3251d4550907SJerome Glisse static void r100_debugfs(struct radeon_device *rdev)
3252d4550907SJerome Glisse {
3253d4550907SJerome Glisse 	int r;
3254d4550907SJerome Glisse 
3255d4550907SJerome Glisse 	r = r100_debugfs_mc_info_init(rdev);
3256d4550907SJerome Glisse 	if (r)
3257d4550907SJerome Glisse 		dev_warn(rdev->dev, "Failed to create r100_mc debugfs file.\n");
3258d4550907SJerome Glisse }
3259d4550907SJerome Glisse 
3260d4550907SJerome Glisse static void r100_mc_program(struct radeon_device *rdev)
3261d4550907SJerome Glisse {
3262d4550907SJerome Glisse 	struct r100_mc_save save;
3263d4550907SJerome Glisse 
3264d4550907SJerome Glisse 	/* Stops all mc clients */
3265d4550907SJerome Glisse 	r100_mc_stop(rdev, &save);
3266d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3267d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION,
3268d4550907SJerome Glisse 			S_00014C_MC_AGP_START(rdev->mc.gtt_start >> 16) |
3269d4550907SJerome Glisse 			S_00014C_MC_AGP_TOP(rdev->mc.gtt_end >> 16));
3270d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, lower_32_bits(rdev->mc.agp_base));
3271d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3272d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2,
3273d4550907SJerome Glisse 				upper_32_bits(rdev->mc.agp_base) & 0xff);
3274d4550907SJerome Glisse 	} else {
3275d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION, 0x0FFFFFFF);
3276d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, 0);
3277d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3278d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2, 0);
3279d4550907SJerome Glisse 	}
3280d4550907SJerome Glisse 	/* Wait for mc idle */
3281d4550907SJerome Glisse 	if (r100_mc_wait_for_idle(rdev))
3282d4550907SJerome Glisse 		dev_warn(rdev->dev, "Wait for MC idle timeout.\n");
3283d4550907SJerome Glisse 	/* Program MC, should be a 32bits limited address space */
3284d4550907SJerome Glisse 	WREG32(R_000148_MC_FB_LOCATION,
3285d4550907SJerome Glisse 		S_000148_MC_FB_START(rdev->mc.vram_start >> 16) |
3286d4550907SJerome Glisse 		S_000148_MC_FB_TOP(rdev->mc.vram_end >> 16));
3287d4550907SJerome Glisse 	r100_mc_resume(rdev, &save);
3288d4550907SJerome Glisse }
3289d4550907SJerome Glisse 
3290d4550907SJerome Glisse void r100_clock_startup(struct radeon_device *rdev)
3291d4550907SJerome Glisse {
3292d4550907SJerome Glisse 	u32 tmp;
3293d4550907SJerome Glisse 
3294d4550907SJerome Glisse 	if (radeon_dynclks != -1 && radeon_dynclks)
3295d4550907SJerome Glisse 		radeon_legacy_set_clock_gating(rdev, 1);
3296d4550907SJerome Glisse 	/* We need to force on some of the block */
3297d4550907SJerome Glisse 	tmp = RREG32_PLL(R_00000D_SCLK_CNTL);
3298d4550907SJerome Glisse 	tmp |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
3299d4550907SJerome Glisse 	if ((rdev->family == CHIP_RV250) || (rdev->family == CHIP_RV280))
3300d4550907SJerome Glisse 		tmp |= S_00000D_FORCE_DISP1(1) | S_00000D_FORCE_DISP2(1);
3301d4550907SJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, tmp);
3302d4550907SJerome Glisse }
3303d4550907SJerome Glisse 
3304d4550907SJerome Glisse static int r100_startup(struct radeon_device *rdev)
3305d4550907SJerome Glisse {
3306d4550907SJerome Glisse 	int r;
3307d4550907SJerome Glisse 
330892cde00cSAlex Deucher 	/* set common regs */
330992cde00cSAlex Deucher 	r100_set_common_regs(rdev);
331092cde00cSAlex Deucher 	/* program mc */
3311d4550907SJerome Glisse 	r100_mc_program(rdev);
3312d4550907SJerome Glisse 	/* Resume clock */
3313d4550907SJerome Glisse 	r100_clock_startup(rdev);
3314d4550907SJerome Glisse 	/* Initialize GPU configuration (# pipes, ...) */
3315d4550907SJerome Glisse 	r100_gpu_init(rdev);
3316d4550907SJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
3317d4550907SJerome Glisse 	 * memory through TTM but finalize after TTM) */
331817e15b0cSDave Airlie 	r100_enable_bm(rdev);
3319d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3320d4550907SJerome Glisse 		r = r100_pci_gart_enable(rdev);
3321d4550907SJerome Glisse 		if (r)
3322d4550907SJerome Glisse 			return r;
3323d4550907SJerome Glisse 	}
3324d4550907SJerome Glisse 	/* Enable IRQ */
3325d4550907SJerome Glisse 	r100_irq_set(rdev);
3326cafe6609SJerome Glisse 	rdev->config.r100.hdp_cntl = RREG32(RADEON_HOST_PATH_CNTL);
3327d4550907SJerome Glisse 	/* 1M ring buffer */
3328d4550907SJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
3329d4550907SJerome Glisse 	if (r) {
3330d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
3331d4550907SJerome Glisse 		return r;
3332d4550907SJerome Glisse 	}
3333d4550907SJerome Glisse 	r = r100_wb_init(rdev);
3334d4550907SJerome Glisse 	if (r)
3335d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
3336d4550907SJerome Glisse 	r = r100_ib_init(rdev);
3337d4550907SJerome Glisse 	if (r) {
3338d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
3339d4550907SJerome Glisse 		return r;
3340d4550907SJerome Glisse 	}
3341d4550907SJerome Glisse 	return 0;
3342d4550907SJerome Glisse }
3343d4550907SJerome Glisse 
3344d4550907SJerome Glisse int r100_resume(struct radeon_device *rdev)
3345d4550907SJerome Glisse {
3346d4550907SJerome Glisse 	/* Make sur GART are not working */
3347d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3348d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3349d4550907SJerome Glisse 	/* Resume clock before doing reset */
3350d4550907SJerome Glisse 	r100_clock_startup(rdev);
3351d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3352d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3353d4550907SJerome Glisse 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3354d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3355d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3356d4550907SJerome Glisse 	}
3357d4550907SJerome Glisse 	/* post */
3358d4550907SJerome Glisse 	radeon_combios_asic_init(rdev->ddev);
3359d4550907SJerome Glisse 	/* Resume clock after posting */
3360d4550907SJerome Glisse 	r100_clock_startup(rdev);
3361550e2d92SDave Airlie 	/* Initialize surface registers */
3362550e2d92SDave Airlie 	radeon_surface_init(rdev);
3363d4550907SJerome Glisse 	return r100_startup(rdev);
3364d4550907SJerome Glisse }
3365d4550907SJerome Glisse 
3366d4550907SJerome Glisse int r100_suspend(struct radeon_device *rdev)
3367d4550907SJerome Glisse {
3368d4550907SJerome Glisse 	r100_cp_disable(rdev);
3369d4550907SJerome Glisse 	r100_wb_disable(rdev);
3370d4550907SJerome Glisse 	r100_irq_disable(rdev);
3371d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3372d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3373d4550907SJerome Glisse 	return 0;
3374d4550907SJerome Glisse }
3375d4550907SJerome Glisse 
3376d4550907SJerome Glisse void r100_fini(struct radeon_device *rdev)
3377d4550907SJerome Glisse {
3378d4550907SJerome Glisse 	r100_cp_fini(rdev);
3379d4550907SJerome Glisse 	r100_wb_fini(rdev);
3380d4550907SJerome Glisse 	r100_ib_fini(rdev);
3381d4550907SJerome Glisse 	radeon_gem_fini(rdev);
3382d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3383d4550907SJerome Glisse 		r100_pci_gart_fini(rdev);
3384d0269ed8SJerome Glisse 	radeon_agp_fini(rdev);
3385d4550907SJerome Glisse 	radeon_irq_kms_fini(rdev);
3386d4550907SJerome Glisse 	radeon_fence_driver_fini(rdev);
33874c788679SJerome Glisse 	radeon_bo_fini(rdev);
3388d4550907SJerome Glisse 	radeon_atombios_fini(rdev);
3389d4550907SJerome Glisse 	kfree(rdev->bios);
3390d4550907SJerome Glisse 	rdev->bios = NULL;
3391d4550907SJerome Glisse }
3392d4550907SJerome Glisse 
3393d4550907SJerome Glisse int r100_mc_init(struct radeon_device *rdev)
3394d4550907SJerome Glisse {
3395d4550907SJerome Glisse 	int r;
3396d4550907SJerome Glisse 	u32 tmp;
3397d4550907SJerome Glisse 
3398d4550907SJerome Glisse 	/* Setup GPU memory space */
3399d4550907SJerome Glisse 	rdev->mc.vram_location = 0xFFFFFFFFUL;
3400d4550907SJerome Glisse 	rdev->mc.gtt_location = 0xFFFFFFFFUL;
3401d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
3402d4550907SJerome Glisse 		tmp = G_00015C_MC_FB_START(RREG32(R_00015C_NB_TOM));
3403d4550907SJerome Glisse 		rdev->mc.vram_location = tmp << 16;
3404d4550907SJerome Glisse 	}
3405d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3406d4550907SJerome Glisse 		r = radeon_agp_init(rdev);
3407d4550907SJerome Glisse 		if (r) {
3408700a0cc0SJerome Glisse 			radeon_agp_disable(rdev);
3409d4550907SJerome Glisse 		} else {
3410d4550907SJerome Glisse 			rdev->mc.gtt_location = rdev->mc.agp_base;
3411d4550907SJerome Glisse 		}
3412d4550907SJerome Glisse 	}
3413d4550907SJerome Glisse 	r = radeon_mc_setup(rdev);
3414d4550907SJerome Glisse 	if (r)
3415d4550907SJerome Glisse 		return r;
3416d4550907SJerome Glisse 	return 0;
3417d4550907SJerome Glisse }
3418d4550907SJerome Glisse 
3419d4550907SJerome Glisse int r100_init(struct radeon_device *rdev)
3420d4550907SJerome Glisse {
3421d4550907SJerome Glisse 	int r;
3422d4550907SJerome Glisse 
3423d4550907SJerome Glisse 	/* Register debugfs file specific to this group of asics */
3424d4550907SJerome Glisse 	r100_debugfs(rdev);
3425d4550907SJerome Glisse 	/* Disable VGA */
3426d4550907SJerome Glisse 	r100_vga_render_disable(rdev);
3427d4550907SJerome Glisse 	/* Initialize scratch registers */
3428d4550907SJerome Glisse 	radeon_scratch_init(rdev);
3429d4550907SJerome Glisse 	/* Initialize surface registers */
3430d4550907SJerome Glisse 	radeon_surface_init(rdev);
3431d4550907SJerome Glisse 	/* TODO: disable VGA need to use VGA request */
3432d4550907SJerome Glisse 	/* BIOS*/
3433d4550907SJerome Glisse 	if (!radeon_get_bios(rdev)) {
3434d4550907SJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
3435d4550907SJerome Glisse 			return -EINVAL;
3436d4550907SJerome Glisse 	}
3437d4550907SJerome Glisse 	if (rdev->is_atom_bios) {
3438d4550907SJerome Glisse 		dev_err(rdev->dev, "Expecting combios for RS400/RS480 GPU\n");
3439d4550907SJerome Glisse 		return -EINVAL;
3440d4550907SJerome Glisse 	} else {
3441d4550907SJerome Glisse 		r = radeon_combios_init(rdev);
3442d4550907SJerome Glisse 		if (r)
3443d4550907SJerome Glisse 			return r;
3444d4550907SJerome Glisse 	}
3445d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3446d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3447d4550907SJerome Glisse 		dev_warn(rdev->dev,
3448d4550907SJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3449d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3450d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3451d4550907SJerome Glisse 	}
3452d4550907SJerome Glisse 	/* check if cards are posted or not */
345372542d77SDave Airlie 	if (radeon_boot_test_post_card(rdev) == false)
345472542d77SDave Airlie 		return -EINVAL;
3455d4550907SJerome Glisse 	/* Set asic errata */
3456d4550907SJerome Glisse 	r100_errata(rdev);
3457d4550907SJerome Glisse 	/* Initialize clocks */
3458d4550907SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
34596234077dSRafał Miłecki 	/* Initialize power management */
34606234077dSRafał Miłecki 	radeon_pm_init(rdev);
3461d4550907SJerome Glisse 	/* Get vram informations */
3462d4550907SJerome Glisse 	r100_vram_info(rdev);
3463d4550907SJerome Glisse 	/* Initialize memory controller (also test AGP) */
3464d4550907SJerome Glisse 	r = r100_mc_init(rdev);
3465d4550907SJerome Glisse 	if (r)
3466d4550907SJerome Glisse 		return r;
3467d4550907SJerome Glisse 	/* Fence driver */
3468d4550907SJerome Glisse 	r = radeon_fence_driver_init(rdev);
3469d4550907SJerome Glisse 	if (r)
3470d4550907SJerome Glisse 		return r;
3471d4550907SJerome Glisse 	r = radeon_irq_kms_init(rdev);
3472d4550907SJerome Glisse 	if (r)
3473d4550907SJerome Glisse 		return r;
3474d4550907SJerome Glisse 	/* Memory manager */
34754c788679SJerome Glisse 	r = radeon_bo_init(rdev);
3476d4550907SJerome Glisse 	if (r)
3477d4550907SJerome Glisse 		return r;
3478d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3479d4550907SJerome Glisse 		r = r100_pci_gart_init(rdev);
3480d4550907SJerome Glisse 		if (r)
3481d4550907SJerome Glisse 			return r;
3482d4550907SJerome Glisse 	}
3483d4550907SJerome Glisse 	r100_set_safe_registers(rdev);
3484d4550907SJerome Glisse 	rdev->accel_working = true;
3485d4550907SJerome Glisse 	r = r100_startup(rdev);
3486d4550907SJerome Glisse 	if (r) {
3487d4550907SJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3488d4550907SJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3489d4550907SJerome Glisse 		r100_cp_fini(rdev);
3490d4550907SJerome Glisse 		r100_wb_fini(rdev);
3491d4550907SJerome Glisse 		r100_ib_fini(rdev);
3492655efd3dSJerome Glisse 		radeon_irq_kms_fini(rdev);
3493d4550907SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3494d4550907SJerome Glisse 			r100_pci_gart_fini(rdev);
3495d4550907SJerome Glisse 		rdev->accel_working = false;
3496d4550907SJerome Glisse 	}
3497d4550907SJerome Glisse 	return 0;
3498d4550907SJerome Glisse }
3499