xref: /openbmc/linux/drivers/gpu/drm/radeon/r100.c (revision 4c788679)
1771fe6b9SJerome Glisse /*
2771fe6b9SJerome Glisse  * Copyright 2008 Advanced Micro Devices, Inc.
3771fe6b9SJerome Glisse  * Copyright 2008 Red Hat Inc.
4771fe6b9SJerome Glisse  * Copyright 2009 Jerome Glisse.
5771fe6b9SJerome Glisse  *
6771fe6b9SJerome Glisse  * Permission is hereby granted, free of charge, to any person obtaining a
7771fe6b9SJerome Glisse  * copy of this software and associated documentation files (the "Software"),
8771fe6b9SJerome Glisse  * to deal in the Software without restriction, including without limitation
9771fe6b9SJerome Glisse  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10771fe6b9SJerome Glisse  * and/or sell copies of the Software, and to permit persons to whom the
11771fe6b9SJerome Glisse  * Software is furnished to do so, subject to the following conditions:
12771fe6b9SJerome Glisse  *
13771fe6b9SJerome Glisse  * The above copyright notice and this permission notice shall be included in
14771fe6b9SJerome Glisse  * all copies or substantial portions of the Software.
15771fe6b9SJerome Glisse  *
16771fe6b9SJerome Glisse  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17771fe6b9SJerome Glisse  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18771fe6b9SJerome Glisse  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19771fe6b9SJerome Glisse  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20771fe6b9SJerome Glisse  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21771fe6b9SJerome Glisse  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22771fe6b9SJerome Glisse  * OTHER DEALINGS IN THE SOFTWARE.
23771fe6b9SJerome Glisse  *
24771fe6b9SJerome Glisse  * Authors: Dave Airlie
25771fe6b9SJerome Glisse  *          Alex Deucher
26771fe6b9SJerome Glisse  *          Jerome Glisse
27771fe6b9SJerome Glisse  */
28771fe6b9SJerome Glisse #include <linux/seq_file.h>
29771fe6b9SJerome Glisse #include "drmP.h"
30771fe6b9SJerome Glisse #include "drm.h"
31771fe6b9SJerome Glisse #include "radeon_drm.h"
32771fe6b9SJerome Glisse #include "radeon_reg.h"
33771fe6b9SJerome Glisse #include "radeon.h"
343ce0a23dSJerome Glisse #include "r100d.h"
35d4550907SJerome Glisse #include "rs100d.h"
36d4550907SJerome Glisse #include "rv200d.h"
37d4550907SJerome Glisse #include "rv250d.h"
383ce0a23dSJerome Glisse 
3970967ab9SBen Hutchings #include <linux/firmware.h>
4070967ab9SBen Hutchings #include <linux/platform_device.h>
4170967ab9SBen Hutchings 
42551ebd83SDave Airlie #include "r100_reg_safe.h"
43551ebd83SDave Airlie #include "rn50_reg_safe.h"
44551ebd83SDave Airlie 
4570967ab9SBen Hutchings /* Firmware Names */
4670967ab9SBen Hutchings #define FIRMWARE_R100		"radeon/R100_cp.bin"
4770967ab9SBen Hutchings #define FIRMWARE_R200		"radeon/R200_cp.bin"
4870967ab9SBen Hutchings #define FIRMWARE_R300		"radeon/R300_cp.bin"
4970967ab9SBen Hutchings #define FIRMWARE_R420		"radeon/R420_cp.bin"
5070967ab9SBen Hutchings #define FIRMWARE_RS690		"radeon/RS690_cp.bin"
5170967ab9SBen Hutchings #define FIRMWARE_RS600		"radeon/RS600_cp.bin"
5270967ab9SBen Hutchings #define FIRMWARE_R520		"radeon/R520_cp.bin"
5370967ab9SBen Hutchings 
5470967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R100);
5570967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R200);
5670967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R300);
5770967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R420);
5870967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS690);
5970967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_RS600);
6070967ab9SBen Hutchings MODULE_FIRMWARE(FIRMWARE_R520);
61771fe6b9SJerome Glisse 
62551ebd83SDave Airlie #include "r100_track.h"
63551ebd83SDave Airlie 
64771fe6b9SJerome Glisse /* This files gather functions specifics to:
65771fe6b9SJerome Glisse  * r100,rv100,rs100,rv200,rs200,r200,rv250,rs300,rv280
66771fe6b9SJerome Glisse  */
67771fe6b9SJerome Glisse 
68771fe6b9SJerome Glisse /*
69771fe6b9SJerome Glisse  * PCI GART
70771fe6b9SJerome Glisse  */
71771fe6b9SJerome Glisse void r100_pci_gart_tlb_flush(struct radeon_device *rdev)
72771fe6b9SJerome Glisse {
73771fe6b9SJerome Glisse 	/* TODO: can we do somethings here ? */
74771fe6b9SJerome Glisse 	/* It seems hw only cache one entry so we should discard this
75771fe6b9SJerome Glisse 	 * entry otherwise if first GPU GART read hit this entry it
76771fe6b9SJerome Glisse 	 * could end up in wrong address. */
77771fe6b9SJerome Glisse }
78771fe6b9SJerome Glisse 
794aac0473SJerome Glisse int r100_pci_gart_init(struct radeon_device *rdev)
804aac0473SJerome Glisse {
814aac0473SJerome Glisse 	int r;
824aac0473SJerome Glisse 
834aac0473SJerome Glisse 	if (rdev->gart.table.ram.ptr) {
844aac0473SJerome Glisse 		WARN(1, "R100 PCI GART already initialized.\n");
854aac0473SJerome Glisse 		return 0;
864aac0473SJerome Glisse 	}
874aac0473SJerome Glisse 	/* Initialize common gart structure */
884aac0473SJerome Glisse 	r = radeon_gart_init(rdev);
894aac0473SJerome Glisse 	if (r)
904aac0473SJerome Glisse 		return r;
914aac0473SJerome Glisse 	rdev->gart.table_size = rdev->gart.num_gpu_pages * 4;
924aac0473SJerome Glisse 	rdev->asic->gart_tlb_flush = &r100_pci_gart_tlb_flush;
934aac0473SJerome Glisse 	rdev->asic->gart_set_page = &r100_pci_gart_set_page;
944aac0473SJerome Glisse 	return radeon_gart_table_ram_alloc(rdev);
954aac0473SJerome Glisse }
964aac0473SJerome Glisse 
9717e15b0cSDave Airlie /* required on r1xx, r2xx, r300, r(v)350, r420/r481, rs400/rs480 */
9817e15b0cSDave Airlie void r100_enable_bm(struct radeon_device *rdev)
9917e15b0cSDave Airlie {
10017e15b0cSDave Airlie 	uint32_t tmp;
10117e15b0cSDave Airlie 	/* Enable bus mastering */
10217e15b0cSDave Airlie 	tmp = RREG32(RADEON_BUS_CNTL) & ~RADEON_BUS_MASTER_DIS;
10317e15b0cSDave Airlie 	WREG32(RADEON_BUS_CNTL, tmp);
10417e15b0cSDave Airlie }
10517e15b0cSDave Airlie 
106771fe6b9SJerome Glisse int r100_pci_gart_enable(struct radeon_device *rdev)
107771fe6b9SJerome Glisse {
108771fe6b9SJerome Glisse 	uint32_t tmp;
109771fe6b9SJerome Glisse 
110771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
111771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
112771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
113771fe6b9SJerome Glisse 	/* set address range for PCI address translate */
114771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, rdev->mc.gtt_location);
115771fe6b9SJerome Glisse 	tmp = rdev->mc.gtt_location + rdev->mc.gtt_size - 1;
116771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, tmp);
117771fe6b9SJerome Glisse 	/* set PCI GART page-table base address */
118771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_PT_BASE, rdev->gart.table_addr);
119771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_PCIGART_TRANSLATE_EN;
120771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp);
121771fe6b9SJerome Glisse 	r100_pci_gart_tlb_flush(rdev);
122771fe6b9SJerome Glisse 	rdev->gart.ready = true;
123771fe6b9SJerome Glisse 	return 0;
124771fe6b9SJerome Glisse }
125771fe6b9SJerome Glisse 
126771fe6b9SJerome Glisse void r100_pci_gart_disable(struct radeon_device *rdev)
127771fe6b9SJerome Glisse {
128771fe6b9SJerome Glisse 	uint32_t tmp;
129771fe6b9SJerome Glisse 
130771fe6b9SJerome Glisse 	/* discard memory request outside of configured range */
131771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_CNTL) | RADEON_DIS_OUT_OF_PCI_GART_ACCESS;
132771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_CNTL, tmp & ~RADEON_PCIGART_TRANSLATE_EN);
133771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_LO_ADDR, 0);
134771fe6b9SJerome Glisse 	WREG32(RADEON_AIC_HI_ADDR, 0);
135771fe6b9SJerome Glisse }
136771fe6b9SJerome Glisse 
137771fe6b9SJerome Glisse int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr)
138771fe6b9SJerome Glisse {
139771fe6b9SJerome Glisse 	if (i < 0 || i > rdev->gart.num_gpu_pages) {
140771fe6b9SJerome Glisse 		return -EINVAL;
141771fe6b9SJerome Glisse 	}
142ed10f95dSDave Airlie 	rdev->gart.table.ram.ptr[i] = cpu_to_le32(lower_32_bits(addr));
143771fe6b9SJerome Glisse 	return 0;
144771fe6b9SJerome Glisse }
145771fe6b9SJerome Glisse 
1464aac0473SJerome Glisse void r100_pci_gart_fini(struct radeon_device *rdev)
147771fe6b9SJerome Glisse {
148771fe6b9SJerome Glisse 	r100_pci_gart_disable(rdev);
1494aac0473SJerome Glisse 	radeon_gart_table_ram_free(rdev);
1504aac0473SJerome Glisse 	radeon_gart_fini(rdev);
151771fe6b9SJerome Glisse }
152771fe6b9SJerome Glisse 
1537ed220d7SMichel Dänzer int r100_irq_set(struct radeon_device *rdev)
1547ed220d7SMichel Dänzer {
1557ed220d7SMichel Dänzer 	uint32_t tmp = 0;
1567ed220d7SMichel Dänzer 
1577ed220d7SMichel Dänzer 	if (rdev->irq.sw_int) {
1587ed220d7SMichel Dänzer 		tmp |= RADEON_SW_INT_ENABLE;
1597ed220d7SMichel Dänzer 	}
1607ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[0]) {
1617ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC_VBLANK_MASK;
1627ed220d7SMichel Dänzer 	}
1637ed220d7SMichel Dänzer 	if (rdev->irq.crtc_vblank_int[1]) {
1647ed220d7SMichel Dänzer 		tmp |= RADEON_CRTC2_VBLANK_MASK;
1657ed220d7SMichel Dänzer 	}
1667ed220d7SMichel Dänzer 	WREG32(RADEON_GEN_INT_CNTL, tmp);
1677ed220d7SMichel Dänzer 	return 0;
1687ed220d7SMichel Dänzer }
1697ed220d7SMichel Dänzer 
1709f022ddfSJerome Glisse void r100_irq_disable(struct radeon_device *rdev)
1719f022ddfSJerome Glisse {
1729f022ddfSJerome Glisse 	u32 tmp;
1739f022ddfSJerome Glisse 
1749f022ddfSJerome Glisse 	WREG32(R_000040_GEN_INT_CNTL, 0);
1759f022ddfSJerome Glisse 	/* Wait and acknowledge irq */
1769f022ddfSJerome Glisse 	mdelay(1);
1779f022ddfSJerome Glisse 	tmp = RREG32(R_000044_GEN_INT_STATUS);
1789f022ddfSJerome Glisse 	WREG32(R_000044_GEN_INT_STATUS, tmp);
1799f022ddfSJerome Glisse }
1809f022ddfSJerome Glisse 
1817ed220d7SMichel Dänzer static inline uint32_t r100_irq_ack(struct radeon_device *rdev)
1827ed220d7SMichel Dänzer {
1837ed220d7SMichel Dänzer 	uint32_t irqs = RREG32(RADEON_GEN_INT_STATUS);
1847ed220d7SMichel Dänzer 	uint32_t irq_mask = RADEON_SW_INT_TEST | RADEON_CRTC_VBLANK_STAT |
1857ed220d7SMichel Dänzer 		RADEON_CRTC2_VBLANK_STAT;
1867ed220d7SMichel Dänzer 
1877ed220d7SMichel Dänzer 	if (irqs) {
1887ed220d7SMichel Dänzer 		WREG32(RADEON_GEN_INT_STATUS, irqs);
1897ed220d7SMichel Dänzer 	}
1907ed220d7SMichel Dänzer 	return irqs & irq_mask;
1917ed220d7SMichel Dänzer }
1927ed220d7SMichel Dänzer 
1937ed220d7SMichel Dänzer int r100_irq_process(struct radeon_device *rdev)
1947ed220d7SMichel Dänzer {
1953e5cb98dSAlex Deucher 	uint32_t status, msi_rearm;
1967ed220d7SMichel Dänzer 
1977ed220d7SMichel Dänzer 	status = r100_irq_ack(rdev);
1987ed220d7SMichel Dänzer 	if (!status) {
1997ed220d7SMichel Dänzer 		return IRQ_NONE;
2007ed220d7SMichel Dänzer 	}
201a513c184SJerome Glisse 	if (rdev->shutdown) {
202a513c184SJerome Glisse 		return IRQ_NONE;
203a513c184SJerome Glisse 	}
2047ed220d7SMichel Dänzer 	while (status) {
2057ed220d7SMichel Dänzer 		/* SW interrupt */
2067ed220d7SMichel Dänzer 		if (status & RADEON_SW_INT_TEST) {
2077ed220d7SMichel Dänzer 			radeon_fence_process(rdev);
2087ed220d7SMichel Dänzer 		}
2097ed220d7SMichel Dänzer 		/* Vertical blank interrupts */
2107ed220d7SMichel Dänzer 		if (status & RADEON_CRTC_VBLANK_STAT) {
2117ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 0);
2127ed220d7SMichel Dänzer 		}
2137ed220d7SMichel Dänzer 		if (status & RADEON_CRTC2_VBLANK_STAT) {
2147ed220d7SMichel Dänzer 			drm_handle_vblank(rdev->ddev, 1);
2157ed220d7SMichel Dänzer 		}
2167ed220d7SMichel Dänzer 		status = r100_irq_ack(rdev);
2177ed220d7SMichel Dänzer 	}
2183e5cb98dSAlex Deucher 	if (rdev->msi_enabled) {
2193e5cb98dSAlex Deucher 		switch (rdev->family) {
2203e5cb98dSAlex Deucher 		case CHIP_RS400:
2213e5cb98dSAlex Deucher 		case CHIP_RS480:
2223e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_AIC_CNTL) & ~RS400_MSI_REARM;
2233e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm);
2243e5cb98dSAlex Deucher 			WREG32(RADEON_AIC_CNTL, msi_rearm | RS400_MSI_REARM);
2253e5cb98dSAlex Deucher 			break;
2263e5cb98dSAlex Deucher 		default:
2273e5cb98dSAlex Deucher 			msi_rearm = RREG32(RADEON_MSI_REARM_EN) & ~RV370_MSI_REARM_EN;
2283e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm);
2293e5cb98dSAlex Deucher 			WREG32(RADEON_MSI_REARM_EN, msi_rearm | RV370_MSI_REARM_EN);
2303e5cb98dSAlex Deucher 			break;
2313e5cb98dSAlex Deucher 		}
2323e5cb98dSAlex Deucher 	}
2337ed220d7SMichel Dänzer 	return IRQ_HANDLED;
2347ed220d7SMichel Dänzer }
2357ed220d7SMichel Dänzer 
2367ed220d7SMichel Dänzer u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc)
2377ed220d7SMichel Dänzer {
2387ed220d7SMichel Dänzer 	if (crtc == 0)
2397ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC_CRNT_FRAME);
2407ed220d7SMichel Dänzer 	else
2417ed220d7SMichel Dänzer 		return RREG32(RADEON_CRTC2_CRNT_FRAME);
2427ed220d7SMichel Dänzer }
2437ed220d7SMichel Dänzer 
244771fe6b9SJerome Glisse void r100_fence_ring_emit(struct radeon_device *rdev,
245771fe6b9SJerome Glisse 			  struct radeon_fence *fence)
246771fe6b9SJerome Glisse {
247771fe6b9SJerome Glisse 	/* Who ever call radeon_fence_emit should call ring_lock and ask
248771fe6b9SJerome Glisse 	 * for enough space (today caller are ib schedule and buffer move) */
249771fe6b9SJerome Glisse 	/* Wait until IDLE & CLEAN */
250771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(0x1720, 0));
251771fe6b9SJerome Glisse 	radeon_ring_write(rdev, (1 << 16) | (1 << 17));
252771fe6b9SJerome Glisse 	/* Emit fence sequence & fire IRQ */
253771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(rdev->fence_drv.scratch_reg, 0));
254771fe6b9SJerome Glisse 	radeon_ring_write(rdev, fence->seq);
255771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_GEN_INT_STATUS, 0));
256771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_SW_INT_FIRE);
257771fe6b9SJerome Glisse }
258771fe6b9SJerome Glisse 
259771fe6b9SJerome Glisse int r100_wb_init(struct radeon_device *rdev)
260771fe6b9SJerome Glisse {
261771fe6b9SJerome Glisse 	int r;
262771fe6b9SJerome Glisse 
263771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj == NULL) {
2644c788679SJerome Glisse 		r = radeon_bo_create(rdev, NULL, RADEON_GPU_PAGE_SIZE, true,
265771fe6b9SJerome Glisse 					RADEON_GEM_DOMAIN_GTT,
2664c788679SJerome Glisse 					&rdev->wb.wb_obj);
267771fe6b9SJerome Glisse 		if (r) {
2684c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) create WB buffer failed\n", r);
269771fe6b9SJerome Glisse 			return r;
270771fe6b9SJerome Glisse 		}
2714c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
2724c788679SJerome Glisse 		if (unlikely(r != 0))
2734c788679SJerome Glisse 			return r;
2744c788679SJerome Glisse 		r = radeon_bo_pin(rdev->wb.wb_obj, RADEON_GEM_DOMAIN_GTT,
275771fe6b9SJerome Glisse 					&rdev->wb.gpu_addr);
276771fe6b9SJerome Glisse 		if (r) {
2774c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) pin WB buffer failed\n", r);
2784c788679SJerome Glisse 			radeon_bo_unreserve(rdev->wb.wb_obj);
279771fe6b9SJerome Glisse 			return r;
280771fe6b9SJerome Glisse 		}
2814c788679SJerome Glisse 		r = radeon_bo_kmap(rdev->wb.wb_obj, (void **)&rdev->wb.wb);
2824c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
283771fe6b9SJerome Glisse 		if (r) {
2844c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) map WB buffer failed\n", r);
285771fe6b9SJerome Glisse 			return r;
286771fe6b9SJerome Glisse 		}
287771fe6b9SJerome Glisse 	}
2889f022ddfSJerome Glisse 	WREG32(R_000774_SCRATCH_ADDR, rdev->wb.gpu_addr);
2899f022ddfSJerome Glisse 	WREG32(R_00070C_CP_RB_RPTR_ADDR,
2909f022ddfSJerome Glisse 		S_00070C_RB_RPTR_ADDR((rdev->wb.gpu_addr + 1024) >> 2));
2919f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0xff);
292771fe6b9SJerome Glisse 	return 0;
293771fe6b9SJerome Glisse }
294771fe6b9SJerome Glisse 
2959f022ddfSJerome Glisse void r100_wb_disable(struct radeon_device *rdev)
2969f022ddfSJerome Glisse {
2979f022ddfSJerome Glisse 	WREG32(R_000770_SCRATCH_UMSK, 0);
2989f022ddfSJerome Glisse }
2999f022ddfSJerome Glisse 
300771fe6b9SJerome Glisse void r100_wb_fini(struct radeon_device *rdev)
301771fe6b9SJerome Glisse {
3024c788679SJerome Glisse 	int r;
3034c788679SJerome Glisse 
3049f022ddfSJerome Glisse 	r100_wb_disable(rdev);
305771fe6b9SJerome Glisse 	if (rdev->wb.wb_obj) {
3064c788679SJerome Glisse 		r = radeon_bo_reserve(rdev->wb.wb_obj, false);
3074c788679SJerome Glisse 		if (unlikely(r != 0)) {
3084c788679SJerome Glisse 			dev_err(rdev->dev, "(%d) can't finish WB\n", r);
3094c788679SJerome Glisse 			return;
3104c788679SJerome Glisse 		}
3114c788679SJerome Glisse 		radeon_bo_kunmap(rdev->wb.wb_obj);
3124c788679SJerome Glisse 		radeon_bo_unpin(rdev->wb.wb_obj);
3134c788679SJerome Glisse 		radeon_bo_unreserve(rdev->wb.wb_obj);
3144c788679SJerome Glisse 		radeon_bo_unref(&rdev->wb.wb_obj);
315771fe6b9SJerome Glisse 		rdev->wb.wb = NULL;
316771fe6b9SJerome Glisse 		rdev->wb.wb_obj = NULL;
317771fe6b9SJerome Glisse 	}
318771fe6b9SJerome Glisse }
319771fe6b9SJerome Glisse 
320771fe6b9SJerome Glisse int r100_copy_blit(struct radeon_device *rdev,
321771fe6b9SJerome Glisse 		   uint64_t src_offset,
322771fe6b9SJerome Glisse 		   uint64_t dst_offset,
323771fe6b9SJerome Glisse 		   unsigned num_pages,
324771fe6b9SJerome Glisse 		   struct radeon_fence *fence)
325771fe6b9SJerome Glisse {
326771fe6b9SJerome Glisse 	uint32_t cur_pages;
327771fe6b9SJerome Glisse 	uint32_t stride_bytes = PAGE_SIZE;
328771fe6b9SJerome Glisse 	uint32_t pitch;
329771fe6b9SJerome Glisse 	uint32_t stride_pixels;
330771fe6b9SJerome Glisse 	unsigned ndw;
331771fe6b9SJerome Glisse 	int num_loops;
332771fe6b9SJerome Glisse 	int r = 0;
333771fe6b9SJerome Glisse 
334771fe6b9SJerome Glisse 	/* radeon limited to 16k stride */
335771fe6b9SJerome Glisse 	stride_bytes &= 0x3fff;
336771fe6b9SJerome Glisse 	/* radeon pitch is /64 */
337771fe6b9SJerome Glisse 	pitch = stride_bytes / 64;
338771fe6b9SJerome Glisse 	stride_pixels = stride_bytes / 4;
339771fe6b9SJerome Glisse 	num_loops = DIV_ROUND_UP(num_pages, 8191);
340771fe6b9SJerome Glisse 
341771fe6b9SJerome Glisse 	/* Ask for enough room for blit + flush + fence */
342771fe6b9SJerome Glisse 	ndw = 64 + (10 * num_loops);
343771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, ndw);
344771fe6b9SJerome Glisse 	if (r) {
345771fe6b9SJerome Glisse 		DRM_ERROR("radeon: moving bo (%d) asking for %u dw.\n", r, ndw);
346771fe6b9SJerome Glisse 		return -EINVAL;
347771fe6b9SJerome Glisse 	}
348771fe6b9SJerome Glisse 	while (num_pages > 0) {
349771fe6b9SJerome Glisse 		cur_pages = num_pages;
350771fe6b9SJerome Glisse 		if (cur_pages > 8191) {
351771fe6b9SJerome Glisse 			cur_pages = 8191;
352771fe6b9SJerome Glisse 		}
353771fe6b9SJerome Glisse 		num_pages -= cur_pages;
354771fe6b9SJerome Glisse 
355771fe6b9SJerome Glisse 		/* pages are in Y direction - height
356771fe6b9SJerome Glisse 		   page width in X direction - width */
357771fe6b9SJerome Glisse 		radeon_ring_write(rdev, PACKET3(PACKET3_BITBLT_MULTI, 8));
358771fe6b9SJerome Glisse 		radeon_ring_write(rdev,
359771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_PITCH_OFFSET_CNTL |
360771fe6b9SJerome Glisse 				  RADEON_GMC_DST_PITCH_OFFSET_CNTL |
361771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_CLIPPING |
362771fe6b9SJerome Glisse 				  RADEON_GMC_DST_CLIPPING |
363771fe6b9SJerome Glisse 				  RADEON_GMC_BRUSH_NONE |
364771fe6b9SJerome Glisse 				  (RADEON_COLOR_FORMAT_ARGB8888 << 8) |
365771fe6b9SJerome Glisse 				  RADEON_GMC_SRC_DATATYPE_COLOR |
366771fe6b9SJerome Glisse 				  RADEON_ROP3_S |
367771fe6b9SJerome Glisse 				  RADEON_DP_SRC_SOURCE_MEMORY |
368771fe6b9SJerome Glisse 				  RADEON_GMC_CLR_CMP_CNTL_DIS |
369771fe6b9SJerome Glisse 				  RADEON_GMC_WR_MSK_DIS);
370771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (src_offset >> 10));
371771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (pitch << 22) | (dst_offset >> 10));
372771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
373771fe6b9SJerome Glisse 		radeon_ring_write(rdev, 0);
374771fe6b9SJerome Glisse 		radeon_ring_write(rdev, (0x1fff) | (0x1fff << 16));
375771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
376771fe6b9SJerome Glisse 		radeon_ring_write(rdev, num_pages);
377771fe6b9SJerome Glisse 		radeon_ring_write(rdev, cur_pages | (stride_pixels << 16));
378771fe6b9SJerome Glisse 	}
379771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_DSTCACHE_CTLSTAT, 0));
380771fe6b9SJerome Glisse 	radeon_ring_write(rdev, RADEON_RB2D_DC_FLUSH_ALL);
381771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_WAIT_UNTIL, 0));
382771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
383771fe6b9SJerome Glisse 			  RADEON_WAIT_2D_IDLECLEAN |
384771fe6b9SJerome Glisse 			  RADEON_WAIT_HOST_IDLECLEAN |
385771fe6b9SJerome Glisse 			  RADEON_WAIT_DMA_GUI_IDLE);
386771fe6b9SJerome Glisse 	if (fence) {
387771fe6b9SJerome Glisse 		r = radeon_fence_emit(rdev, fence);
388771fe6b9SJerome Glisse 	}
389771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
390771fe6b9SJerome Glisse 	return r;
391771fe6b9SJerome Glisse }
392771fe6b9SJerome Glisse 
39345600232SJerome Glisse static int r100_cp_wait_for_idle(struct radeon_device *rdev)
39445600232SJerome Glisse {
39545600232SJerome Glisse 	unsigned i;
39645600232SJerome Glisse 	u32 tmp;
39745600232SJerome Glisse 
39845600232SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
39945600232SJerome Glisse 		tmp = RREG32(R_000E40_RBBM_STATUS);
40045600232SJerome Glisse 		if (!G_000E40_CP_CMDSTRM_BUSY(tmp)) {
40145600232SJerome Glisse 			return 0;
40245600232SJerome Glisse 		}
40345600232SJerome Glisse 		udelay(1);
40445600232SJerome Glisse 	}
40545600232SJerome Glisse 	return -1;
40645600232SJerome Glisse }
40745600232SJerome Glisse 
408771fe6b9SJerome Glisse void r100_ring_start(struct radeon_device *rdev)
409771fe6b9SJerome Glisse {
410771fe6b9SJerome Glisse 	int r;
411771fe6b9SJerome Glisse 
412771fe6b9SJerome Glisse 	r = radeon_ring_lock(rdev, 2);
413771fe6b9SJerome Glisse 	if (r) {
414771fe6b9SJerome Glisse 		return;
415771fe6b9SJerome Glisse 	}
416771fe6b9SJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_ISYNC_CNTL, 0));
417771fe6b9SJerome Glisse 	radeon_ring_write(rdev,
418771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY2D_IDLE3D |
419771fe6b9SJerome Glisse 			  RADEON_ISYNC_ANY3D_IDLE2D |
420771fe6b9SJerome Glisse 			  RADEON_ISYNC_WAIT_IDLEGUI |
421771fe6b9SJerome Glisse 			  RADEON_ISYNC_CPSCRATCH_IDLEGUI);
422771fe6b9SJerome Glisse 	radeon_ring_unlock_commit(rdev);
423771fe6b9SJerome Glisse }
424771fe6b9SJerome Glisse 
42570967ab9SBen Hutchings 
42670967ab9SBen Hutchings /* Load the microcode for the CP */
42770967ab9SBen Hutchings static int r100_cp_init_microcode(struct radeon_device *rdev)
428771fe6b9SJerome Glisse {
42970967ab9SBen Hutchings 	struct platform_device *pdev;
43070967ab9SBen Hutchings 	const char *fw_name = NULL;
43170967ab9SBen Hutchings 	int err;
432771fe6b9SJerome Glisse 
43370967ab9SBen Hutchings 	DRM_DEBUG("\n");
43470967ab9SBen Hutchings 
43570967ab9SBen Hutchings 	pdev = platform_device_register_simple("radeon_cp", 0, NULL, 0);
43670967ab9SBen Hutchings 	err = IS_ERR(pdev);
43770967ab9SBen Hutchings 	if (err) {
43870967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to register firmware\n");
43970967ab9SBen Hutchings 		return -EINVAL;
440771fe6b9SJerome Glisse 	}
441771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_R100) || (rdev->family == CHIP_RV100) ||
442771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RV200) || (rdev->family == CHIP_RS100) ||
443771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
444771fe6b9SJerome Glisse 		DRM_INFO("Loading R100 Microcode\n");
44570967ab9SBen Hutchings 		fw_name = FIRMWARE_R100;
446771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R200) ||
447771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV250) ||
448771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV280) ||
449771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS300)) {
450771fe6b9SJerome Glisse 		DRM_INFO("Loading R200 Microcode\n");
45170967ab9SBen Hutchings 		fw_name = FIRMWARE_R200;
452771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R300) ||
453771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R350) ||
454771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV350) ||
455771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV380) ||
456771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS400) ||
457771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS480)) {
458771fe6b9SJerome Glisse 		DRM_INFO("Loading R300 Microcode\n");
45970967ab9SBen Hutchings 		fw_name = FIRMWARE_R300;
460771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_R420) ||
461771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R423) ||
462771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV410)) {
463771fe6b9SJerome Glisse 		DRM_INFO("Loading R400 Microcode\n");
46470967ab9SBen Hutchings 		fw_name = FIRMWARE_R420;
465771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RS690) ||
466771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RS740)) {
467771fe6b9SJerome Glisse 		DRM_INFO("Loading RS690/RS740 Microcode\n");
46870967ab9SBen Hutchings 		fw_name = FIRMWARE_RS690;
469771fe6b9SJerome Glisse 	} else if (rdev->family == CHIP_RS600) {
470771fe6b9SJerome Glisse 		DRM_INFO("Loading RS600 Microcode\n");
47170967ab9SBen Hutchings 		fw_name = FIRMWARE_RS600;
472771fe6b9SJerome Glisse 	} else if ((rdev->family == CHIP_RV515) ||
473771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R520) ||
474771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV530) ||
475771fe6b9SJerome Glisse 		   (rdev->family == CHIP_R580) ||
476771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV560) ||
477771fe6b9SJerome Glisse 		   (rdev->family == CHIP_RV570)) {
478771fe6b9SJerome Glisse 		DRM_INFO("Loading R500 Microcode\n");
47970967ab9SBen Hutchings 		fw_name = FIRMWARE_R520;
48070967ab9SBen Hutchings 	}
48170967ab9SBen Hutchings 
4823ce0a23dSJerome Glisse 	err = request_firmware(&rdev->me_fw, fw_name, &pdev->dev);
48370967ab9SBen Hutchings 	platform_device_unregister(pdev);
48470967ab9SBen Hutchings 	if (err) {
48570967ab9SBen Hutchings 		printk(KERN_ERR "radeon_cp: Failed to load firmware \"%s\"\n",
48670967ab9SBen Hutchings 		       fw_name);
4873ce0a23dSJerome Glisse 	} else if (rdev->me_fw->size % 8) {
48870967ab9SBen Hutchings 		printk(KERN_ERR
48970967ab9SBen Hutchings 		       "radeon_cp: Bogus length %zu in firmware \"%s\"\n",
4903ce0a23dSJerome Glisse 		       rdev->me_fw->size, fw_name);
49170967ab9SBen Hutchings 		err = -EINVAL;
4923ce0a23dSJerome Glisse 		release_firmware(rdev->me_fw);
4933ce0a23dSJerome Glisse 		rdev->me_fw = NULL;
49470967ab9SBen Hutchings 	}
49570967ab9SBen Hutchings 	return err;
49670967ab9SBen Hutchings }
497d4550907SJerome Glisse 
49870967ab9SBen Hutchings static void r100_cp_load_microcode(struct radeon_device *rdev)
49970967ab9SBen Hutchings {
50070967ab9SBen Hutchings 	const __be32 *fw_data;
50170967ab9SBen Hutchings 	int i, size;
50270967ab9SBen Hutchings 
50370967ab9SBen Hutchings 	if (r100_gui_wait_for_idle(rdev)) {
50470967ab9SBen Hutchings 		printk(KERN_WARNING "Failed to wait GUI idle while "
50570967ab9SBen Hutchings 		       "programming pipes. Bad things might happen.\n");
50670967ab9SBen Hutchings 	}
50770967ab9SBen Hutchings 
5083ce0a23dSJerome Glisse 	if (rdev->me_fw) {
5093ce0a23dSJerome Glisse 		size = rdev->me_fw->size / 4;
5103ce0a23dSJerome Glisse 		fw_data = (const __be32 *)&rdev->me_fw->data[0];
51170967ab9SBen Hutchings 		WREG32(RADEON_CP_ME_RAM_ADDR, 0);
51270967ab9SBen Hutchings 		for (i = 0; i < size; i += 2) {
51370967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAH,
51470967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i]));
51570967ab9SBen Hutchings 			WREG32(RADEON_CP_ME_RAM_DATAL,
51670967ab9SBen Hutchings 			       be32_to_cpup(&fw_data[i + 1]));
517771fe6b9SJerome Glisse 		}
518771fe6b9SJerome Glisse 	}
519771fe6b9SJerome Glisse }
520771fe6b9SJerome Glisse 
521771fe6b9SJerome Glisse int r100_cp_init(struct radeon_device *rdev, unsigned ring_size)
522771fe6b9SJerome Glisse {
523771fe6b9SJerome Glisse 	unsigned rb_bufsz;
524771fe6b9SJerome Glisse 	unsigned rb_blksz;
525771fe6b9SJerome Glisse 	unsigned max_fetch;
526771fe6b9SJerome Glisse 	unsigned pre_write_timer;
527771fe6b9SJerome Glisse 	unsigned pre_write_limit;
528771fe6b9SJerome Glisse 	unsigned indirect2_start;
529771fe6b9SJerome Glisse 	unsigned indirect1_start;
530771fe6b9SJerome Glisse 	uint32_t tmp;
531771fe6b9SJerome Glisse 	int r;
532771fe6b9SJerome Glisse 
533771fe6b9SJerome Glisse 	if (r100_debugfs_cp_init(rdev)) {
534771fe6b9SJerome Glisse 		DRM_ERROR("Failed to register debugfs file for CP !\n");
535771fe6b9SJerome Glisse 	}
536771fe6b9SJerome Glisse 	/* Reset CP */
537771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CP_CSQ_STAT);
538771fe6b9SJerome Glisse 	if ((tmp & (1 << 31))) {
539771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp busy (0x%08X) resetting\n", tmp);
540771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_MODE, 0);
541771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_CNTL, 0);
542771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
543771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
544771fe6b9SJerome Glisse 		mdelay(2);
545771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_SOFT_RESET, 0);
546771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_SOFT_RESET);
547771fe6b9SJerome Glisse 		mdelay(2);
548771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_STAT);
549771fe6b9SJerome Glisse 		if ((tmp & (1 << 31))) {
550771fe6b9SJerome Glisse 			DRM_INFO("radeon: cp reset failed (0x%08X)\n", tmp);
551771fe6b9SJerome Glisse 		}
552771fe6b9SJerome Glisse 	} else {
553771fe6b9SJerome Glisse 		DRM_INFO("radeon: cp idle (0x%08X)\n", tmp);
554771fe6b9SJerome Glisse 	}
55570967ab9SBen Hutchings 
5563ce0a23dSJerome Glisse 	if (!rdev->me_fw) {
55770967ab9SBen Hutchings 		r = r100_cp_init_microcode(rdev);
55870967ab9SBen Hutchings 		if (r) {
55970967ab9SBen Hutchings 			DRM_ERROR("Failed to load firmware!\n");
56070967ab9SBen Hutchings 			return r;
56170967ab9SBen Hutchings 		}
56270967ab9SBen Hutchings 	}
56370967ab9SBen Hutchings 
564771fe6b9SJerome Glisse 	/* Align ring size */
565771fe6b9SJerome Glisse 	rb_bufsz = drm_order(ring_size / 8);
566771fe6b9SJerome Glisse 	ring_size = (1 << (rb_bufsz + 1)) * 4;
567771fe6b9SJerome Glisse 	r100_cp_load_microcode(rdev);
568771fe6b9SJerome Glisse 	r = radeon_ring_init(rdev, ring_size);
569771fe6b9SJerome Glisse 	if (r) {
570771fe6b9SJerome Glisse 		return r;
571771fe6b9SJerome Glisse 	}
572771fe6b9SJerome Glisse 	/* Each time the cp read 1024 bytes (16 dword/quadword) update
573771fe6b9SJerome Glisse 	 * the rptr copy in system ram */
574771fe6b9SJerome Glisse 	rb_blksz = 9;
575771fe6b9SJerome Glisse 	/* cp will read 128bytes at a time (4 dwords) */
576771fe6b9SJerome Glisse 	max_fetch = 1;
577771fe6b9SJerome Glisse 	rdev->cp.align_mask = 16 - 1;
578771fe6b9SJerome Glisse 	/* Write to CP_RB_WPTR will be delayed for pre_write_timer clocks */
579771fe6b9SJerome Glisse 	pre_write_timer = 64;
580771fe6b9SJerome Glisse 	/* Force CP_RB_WPTR write if written more than one time before the
581771fe6b9SJerome Glisse 	 * delay expire
582771fe6b9SJerome Glisse 	 */
583771fe6b9SJerome Glisse 	pre_write_limit = 0;
584771fe6b9SJerome Glisse 	/* Setup the cp cache like this (cache size is 96 dwords) :
585771fe6b9SJerome Glisse 	 *	RING		0  to 15
586771fe6b9SJerome Glisse 	 *	INDIRECT1	16 to 79
587771fe6b9SJerome Glisse 	 *	INDIRECT2	80 to 95
588771fe6b9SJerome Glisse 	 * So ring cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
589771fe6b9SJerome Glisse 	 *    indirect1 cache size is 64dwords (> (2 * max_fetch = 2 * 4dwords))
590771fe6b9SJerome Glisse 	 *    indirect2 cache size is 16dwords (> (2 * max_fetch = 2 * 4dwords))
591771fe6b9SJerome Glisse 	 * Idea being that most of the gpu cmd will be through indirect1 buffer
592771fe6b9SJerome Glisse 	 * so it gets the bigger cache.
593771fe6b9SJerome Glisse 	 */
594771fe6b9SJerome Glisse 	indirect2_start = 80;
595771fe6b9SJerome Glisse 	indirect1_start = 16;
596771fe6b9SJerome Glisse 	/* cp setup */
597771fe6b9SJerome Glisse 	WREG32(0x718, pre_write_timer | (pre_write_limit << 28));
598d6f28938SAlex Deucher 	tmp = (REG_SET(RADEON_RB_BUFSZ, rb_bufsz) |
599771fe6b9SJerome Glisse 	       REG_SET(RADEON_RB_BLKSZ, rb_blksz) |
600771fe6b9SJerome Glisse 	       REG_SET(RADEON_MAX_FETCH, max_fetch) |
601771fe6b9SJerome Glisse 	       RADEON_RB_NO_UPDATE);
602d6f28938SAlex Deucher #ifdef __BIG_ENDIAN
603d6f28938SAlex Deucher 	tmp |= RADEON_BUF_SWAP_32BIT;
604d6f28938SAlex Deucher #endif
605d6f28938SAlex Deucher 	WREG32(RADEON_CP_RB_CNTL, tmp);
606d6f28938SAlex Deucher 
607771fe6b9SJerome Glisse 	/* Set ring address */
608771fe6b9SJerome Glisse 	DRM_INFO("radeon: ring at 0x%016lX\n", (unsigned long)rdev->cp.gpu_addr);
609771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_BASE, rdev->cp.gpu_addr);
610771fe6b9SJerome Glisse 	/* Force read & write ptr to 0 */
611771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp | RADEON_RB_RPTR_WR_ENA);
612771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_RPTR_WR, 0);
613771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, 0);
614771fe6b9SJerome Glisse 	WREG32(RADEON_CP_RB_CNTL, tmp);
615771fe6b9SJerome Glisse 	udelay(10);
616771fe6b9SJerome Glisse 	rdev->cp.rptr = RREG32(RADEON_CP_RB_RPTR);
617771fe6b9SJerome Glisse 	rdev->cp.wptr = RREG32(RADEON_CP_RB_WPTR);
618771fe6b9SJerome Glisse 	/* Set cp mode to bus mastering & enable cp*/
619771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE,
620771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT2_START, indirect2_start) |
621771fe6b9SJerome Glisse 	       REG_SET(RADEON_INDIRECT1_START, indirect1_start));
622771fe6b9SJerome Glisse 	WREG32(0x718, 0);
623771fe6b9SJerome Glisse 	WREG32(0x744, 0x00004D4D);
624771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, RADEON_CSQ_PRIBM_INDBM);
625771fe6b9SJerome Glisse 	radeon_ring_start(rdev);
626771fe6b9SJerome Glisse 	r = radeon_ring_test(rdev);
627771fe6b9SJerome Glisse 	if (r) {
628771fe6b9SJerome Glisse 		DRM_ERROR("radeon: cp isn't working (%d).\n", r);
629771fe6b9SJerome Glisse 		return r;
630771fe6b9SJerome Glisse 	}
631771fe6b9SJerome Glisse 	rdev->cp.ready = true;
632771fe6b9SJerome Glisse 	return 0;
633771fe6b9SJerome Glisse }
634771fe6b9SJerome Glisse 
635771fe6b9SJerome Glisse void r100_cp_fini(struct radeon_device *rdev)
636771fe6b9SJerome Glisse {
63745600232SJerome Glisse 	if (r100_cp_wait_for_idle(rdev)) {
63845600232SJerome Glisse 		DRM_ERROR("Wait for CP idle timeout, shutting down CP.\n");
63945600232SJerome Glisse 	}
640771fe6b9SJerome Glisse 	/* Disable ring */
641a18d7ea1SJerome Glisse 	r100_cp_disable(rdev);
642771fe6b9SJerome Glisse 	radeon_ring_fini(rdev);
643771fe6b9SJerome Glisse 	DRM_INFO("radeon: cp finalized\n");
644771fe6b9SJerome Glisse }
645771fe6b9SJerome Glisse 
646771fe6b9SJerome Glisse void r100_cp_disable(struct radeon_device *rdev)
647771fe6b9SJerome Glisse {
648771fe6b9SJerome Glisse 	/* Disable ring */
649771fe6b9SJerome Glisse 	rdev->cp.ready = false;
650771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
651771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
652771fe6b9SJerome Glisse 	if (r100_gui_wait_for_idle(rdev)) {
653771fe6b9SJerome Glisse 		printk(KERN_WARNING "Failed to wait GUI idle while "
654771fe6b9SJerome Glisse 		       "programming pipes. Bad things might happen.\n");
655771fe6b9SJerome Glisse 	}
656771fe6b9SJerome Glisse }
657771fe6b9SJerome Glisse 
658771fe6b9SJerome Glisse int r100_cp_reset(struct radeon_device *rdev)
659771fe6b9SJerome Glisse {
660771fe6b9SJerome Glisse 	uint32_t tmp;
661771fe6b9SJerome Glisse 	bool reinit_cp;
662771fe6b9SJerome Glisse 	int i;
663771fe6b9SJerome Glisse 
664771fe6b9SJerome Glisse 	reinit_cp = rdev->cp.ready;
665771fe6b9SJerome Glisse 	rdev->cp.ready = false;
666771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_MODE, 0);
667771fe6b9SJerome Glisse 	WREG32(RADEON_CP_CSQ_CNTL, 0);
668771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_CP);
669771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
670771fe6b9SJerome Glisse 	udelay(200);
671771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
672771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
673771fe6b9SJerome Glisse 	mdelay(1);
674771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
675771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
676771fe6b9SJerome Glisse 		if (!(tmp & (1 << 16))) {
677771fe6b9SJerome Glisse 			DRM_INFO("CP reset succeed (RBBM_STATUS=0x%08X)\n",
678771fe6b9SJerome Glisse 				 tmp);
679771fe6b9SJerome Glisse 			if (reinit_cp) {
680771fe6b9SJerome Glisse 				return r100_cp_init(rdev, rdev->cp.ring_size);
681771fe6b9SJerome Glisse 			}
682771fe6b9SJerome Glisse 			return 0;
683771fe6b9SJerome Glisse 		}
684771fe6b9SJerome Glisse 		DRM_UDELAY(1);
685771fe6b9SJerome Glisse 	}
686771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
687771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset CP (RBBM_STATUS=0x%08X)!\n", tmp);
688771fe6b9SJerome Glisse 	return -1;
689771fe6b9SJerome Glisse }
690771fe6b9SJerome Glisse 
6913ce0a23dSJerome Glisse void r100_cp_commit(struct radeon_device *rdev)
6923ce0a23dSJerome Glisse {
6933ce0a23dSJerome Glisse 	WREG32(RADEON_CP_RB_WPTR, rdev->cp.wptr);
6943ce0a23dSJerome Glisse 	(void)RREG32(RADEON_CP_RB_WPTR);
6953ce0a23dSJerome Glisse }
6963ce0a23dSJerome Glisse 
697771fe6b9SJerome Glisse 
698771fe6b9SJerome Glisse /*
699771fe6b9SJerome Glisse  * CS functions
700771fe6b9SJerome Glisse  */
701771fe6b9SJerome Glisse int r100_cs_parse_packet0(struct radeon_cs_parser *p,
702771fe6b9SJerome Glisse 			  struct radeon_cs_packet *pkt,
703068a117cSJerome Glisse 			  const unsigned *auth, unsigned n,
704771fe6b9SJerome Glisse 			  radeon_packet0_check_t check)
705771fe6b9SJerome Glisse {
706771fe6b9SJerome Glisse 	unsigned reg;
707771fe6b9SJerome Glisse 	unsigned i, j, m;
708771fe6b9SJerome Glisse 	unsigned idx;
709771fe6b9SJerome Glisse 	int r;
710771fe6b9SJerome Glisse 
711771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
712771fe6b9SJerome Glisse 	reg = pkt->reg;
713068a117cSJerome Glisse 	/* Check that register fall into register range
714068a117cSJerome Glisse 	 * determined by the number of entry (n) in the
715068a117cSJerome Glisse 	 * safe register bitmap.
716068a117cSJerome Glisse 	 */
717771fe6b9SJerome Glisse 	if (pkt->one_reg_wr) {
718771fe6b9SJerome Glisse 		if ((reg >> 7) > n) {
719771fe6b9SJerome Glisse 			return -EINVAL;
720771fe6b9SJerome Glisse 		}
721771fe6b9SJerome Glisse 	} else {
722771fe6b9SJerome Glisse 		if (((reg + (pkt->count << 2)) >> 7) > n) {
723771fe6b9SJerome Glisse 			return -EINVAL;
724771fe6b9SJerome Glisse 		}
725771fe6b9SJerome Glisse 	}
726771fe6b9SJerome Glisse 	for (i = 0; i <= pkt->count; i++, idx++) {
727771fe6b9SJerome Glisse 		j = (reg >> 7);
728771fe6b9SJerome Glisse 		m = 1 << ((reg >> 2) & 31);
729771fe6b9SJerome Glisse 		if (auth[j] & m) {
730771fe6b9SJerome Glisse 			r = check(p, pkt, idx, reg);
731771fe6b9SJerome Glisse 			if (r) {
732771fe6b9SJerome Glisse 				return r;
733771fe6b9SJerome Glisse 			}
734771fe6b9SJerome Glisse 		}
735771fe6b9SJerome Glisse 		if (pkt->one_reg_wr) {
736771fe6b9SJerome Glisse 			if (!(auth[j] & m)) {
737771fe6b9SJerome Glisse 				break;
738771fe6b9SJerome Glisse 			}
739771fe6b9SJerome Glisse 		} else {
740771fe6b9SJerome Glisse 			reg += 4;
741771fe6b9SJerome Glisse 		}
742771fe6b9SJerome Glisse 	}
743771fe6b9SJerome Glisse 	return 0;
744771fe6b9SJerome Glisse }
745771fe6b9SJerome Glisse 
746771fe6b9SJerome Glisse void r100_cs_dump_packet(struct radeon_cs_parser *p,
747771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt)
748771fe6b9SJerome Glisse {
749771fe6b9SJerome Glisse 	volatile uint32_t *ib;
750771fe6b9SJerome Glisse 	unsigned i;
751771fe6b9SJerome Glisse 	unsigned idx;
752771fe6b9SJerome Glisse 
753771fe6b9SJerome Glisse 	ib = p->ib->ptr;
754771fe6b9SJerome Glisse 	idx = pkt->idx;
755771fe6b9SJerome Glisse 	for (i = 0; i <= (pkt->count + 1); i++, idx++) {
756771fe6b9SJerome Glisse 		DRM_INFO("ib[%d]=0x%08X\n", idx, ib[idx]);
757771fe6b9SJerome Glisse 	}
758771fe6b9SJerome Glisse }
759771fe6b9SJerome Glisse 
760771fe6b9SJerome Glisse /**
761771fe6b9SJerome Glisse  * r100_cs_packet_parse() - parse cp packet and point ib index to next packet
762771fe6b9SJerome Glisse  * @parser:	parser structure holding parsing context.
763771fe6b9SJerome Glisse  * @pkt:	where to store packet informations
764771fe6b9SJerome Glisse  *
765771fe6b9SJerome Glisse  * Assume that chunk_ib_index is properly set. Will return -EINVAL
766771fe6b9SJerome Glisse  * if packet is bigger than remaining ib size. or if packets is unknown.
767771fe6b9SJerome Glisse  **/
768771fe6b9SJerome Glisse int r100_cs_packet_parse(struct radeon_cs_parser *p,
769771fe6b9SJerome Glisse 			 struct radeon_cs_packet *pkt,
770771fe6b9SJerome Glisse 			 unsigned idx)
771771fe6b9SJerome Glisse {
772771fe6b9SJerome Glisse 	struct radeon_cs_chunk *ib_chunk = &p->chunks[p->chunk_ib_idx];
773fa99239cSRoel Kluin 	uint32_t header;
774771fe6b9SJerome Glisse 
775771fe6b9SJerome Glisse 	if (idx >= ib_chunk->length_dw) {
776771fe6b9SJerome Glisse 		DRM_ERROR("Can not parse packet at %d after CS end %d !\n",
777771fe6b9SJerome Glisse 			  idx, ib_chunk->length_dw);
778771fe6b9SJerome Glisse 		return -EINVAL;
779771fe6b9SJerome Glisse 	}
780513bcb46SDave Airlie 	header = radeon_get_ib_value(p, idx);
781771fe6b9SJerome Glisse 	pkt->idx = idx;
782771fe6b9SJerome Glisse 	pkt->type = CP_PACKET_GET_TYPE(header);
783771fe6b9SJerome Glisse 	pkt->count = CP_PACKET_GET_COUNT(header);
784771fe6b9SJerome Glisse 	switch (pkt->type) {
785771fe6b9SJerome Glisse 	case PACKET_TYPE0:
786771fe6b9SJerome Glisse 		pkt->reg = CP_PACKET0_GET_REG(header);
787771fe6b9SJerome Glisse 		pkt->one_reg_wr = CP_PACKET0_GET_ONE_REG_WR(header);
788771fe6b9SJerome Glisse 		break;
789771fe6b9SJerome Glisse 	case PACKET_TYPE3:
790771fe6b9SJerome Glisse 		pkt->opcode = CP_PACKET3_GET_OPCODE(header);
791771fe6b9SJerome Glisse 		break;
792771fe6b9SJerome Glisse 	case PACKET_TYPE2:
793771fe6b9SJerome Glisse 		pkt->count = -1;
794771fe6b9SJerome Glisse 		break;
795771fe6b9SJerome Glisse 	default:
796771fe6b9SJerome Glisse 		DRM_ERROR("Unknown packet type %d at %d !\n", pkt->type, idx);
797771fe6b9SJerome Glisse 		return -EINVAL;
798771fe6b9SJerome Glisse 	}
799771fe6b9SJerome Glisse 	if ((pkt->count + 1 + pkt->idx) >= ib_chunk->length_dw) {
800771fe6b9SJerome Glisse 		DRM_ERROR("Packet (%d:%d:%d) end after CS buffer (%d) !\n",
801771fe6b9SJerome Glisse 			  pkt->idx, pkt->type, pkt->count, ib_chunk->length_dw);
802771fe6b9SJerome Glisse 		return -EINVAL;
803771fe6b9SJerome Glisse 	}
804771fe6b9SJerome Glisse 	return 0;
805771fe6b9SJerome Glisse }
806771fe6b9SJerome Glisse 
807771fe6b9SJerome Glisse /**
808531369e6SDave Airlie  * r100_cs_packet_next_vline() - parse userspace VLINE packet
809531369e6SDave Airlie  * @parser:		parser structure holding parsing context.
810531369e6SDave Airlie  *
811531369e6SDave Airlie  * Userspace sends a special sequence for VLINE waits.
812531369e6SDave Airlie  * PACKET0 - VLINE_START_END + value
813531369e6SDave Airlie  * PACKET0 - WAIT_UNTIL +_value
814531369e6SDave Airlie  * RELOC (P3) - crtc_id in reloc.
815531369e6SDave Airlie  *
816531369e6SDave Airlie  * This function parses this and relocates the VLINE START END
817531369e6SDave Airlie  * and WAIT UNTIL packets to the correct crtc.
818531369e6SDave Airlie  * It also detects a switched off crtc and nulls out the
819531369e6SDave Airlie  * wait in that case.
820531369e6SDave Airlie  */
821531369e6SDave Airlie int r100_cs_packet_parse_vline(struct radeon_cs_parser *p)
822531369e6SDave Airlie {
823531369e6SDave Airlie 	struct drm_mode_object *obj;
824531369e6SDave Airlie 	struct drm_crtc *crtc;
825531369e6SDave Airlie 	struct radeon_crtc *radeon_crtc;
826531369e6SDave Airlie 	struct radeon_cs_packet p3reloc, waitreloc;
827531369e6SDave Airlie 	int crtc_id;
828531369e6SDave Airlie 	int r;
829531369e6SDave Airlie 	uint32_t header, h_idx, reg;
830513bcb46SDave Airlie 	volatile uint32_t *ib;
831531369e6SDave Airlie 
832513bcb46SDave Airlie 	ib = p->ib->ptr;
833531369e6SDave Airlie 
834531369e6SDave Airlie 	/* parse the wait until */
835531369e6SDave Airlie 	r = r100_cs_packet_parse(p, &waitreloc, p->idx);
836531369e6SDave Airlie 	if (r)
837531369e6SDave Airlie 		return r;
838531369e6SDave Airlie 
839531369e6SDave Airlie 	/* check its a wait until and only 1 count */
840531369e6SDave Airlie 	if (waitreloc.reg != RADEON_WAIT_UNTIL ||
841531369e6SDave Airlie 	    waitreloc.count != 0) {
842531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until segment\n");
843531369e6SDave Airlie 		r = -EINVAL;
844531369e6SDave Airlie 		return r;
845531369e6SDave Airlie 	}
846531369e6SDave Airlie 
847513bcb46SDave Airlie 	if (radeon_get_ib_value(p, waitreloc.idx + 1) != RADEON_WAIT_CRTC_VLINE) {
848531369e6SDave Airlie 		DRM_ERROR("vline wait had illegal wait until\n");
849531369e6SDave Airlie 		r = -EINVAL;
850531369e6SDave Airlie 		return r;
851531369e6SDave Airlie 	}
852531369e6SDave Airlie 
853531369e6SDave Airlie 	/* jump over the NOP */
85490ebd065SAlex Deucher 	r = r100_cs_packet_parse(p, &p3reloc, p->idx + waitreloc.count + 2);
855531369e6SDave Airlie 	if (r)
856531369e6SDave Airlie 		return r;
857531369e6SDave Airlie 
858531369e6SDave Airlie 	h_idx = p->idx - 2;
85990ebd065SAlex Deucher 	p->idx += waitreloc.count + 2;
86090ebd065SAlex Deucher 	p->idx += p3reloc.count + 2;
861531369e6SDave Airlie 
862513bcb46SDave Airlie 	header = radeon_get_ib_value(p, h_idx);
863513bcb46SDave Airlie 	crtc_id = radeon_get_ib_value(p, h_idx + 5);
864d4ac6a05SDave Airlie 	reg = CP_PACKET0_GET_REG(header);
865531369e6SDave Airlie 	mutex_lock(&p->rdev->ddev->mode_config.mutex);
866531369e6SDave Airlie 	obj = drm_mode_object_find(p->rdev->ddev, crtc_id, DRM_MODE_OBJECT_CRTC);
867531369e6SDave Airlie 	if (!obj) {
868531369e6SDave Airlie 		DRM_ERROR("cannot find crtc %d\n", crtc_id);
869531369e6SDave Airlie 		r = -EINVAL;
870531369e6SDave Airlie 		goto out;
871531369e6SDave Airlie 	}
872531369e6SDave Airlie 	crtc = obj_to_crtc(obj);
873531369e6SDave Airlie 	radeon_crtc = to_radeon_crtc(crtc);
874531369e6SDave Airlie 	crtc_id = radeon_crtc->crtc_id;
875531369e6SDave Airlie 
876531369e6SDave Airlie 	if (!crtc->enabled) {
877531369e6SDave Airlie 		/* if the CRTC isn't enabled - we need to nop out the wait until */
878513bcb46SDave Airlie 		ib[h_idx + 2] = PACKET2(0);
879513bcb46SDave Airlie 		ib[h_idx + 3] = PACKET2(0);
880531369e6SDave Airlie 	} else if (crtc_id == 1) {
881531369e6SDave Airlie 		switch (reg) {
882531369e6SDave Airlie 		case AVIVO_D1MODE_VLINE_START_END:
88390ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
884531369e6SDave Airlie 			header |= AVIVO_D2MODE_VLINE_START_END >> 2;
885531369e6SDave Airlie 			break;
886531369e6SDave Airlie 		case RADEON_CRTC_GUI_TRIG_VLINE:
88790ebd065SAlex Deucher 			header &= ~R300_CP_PACKET0_REG_MASK;
888531369e6SDave Airlie 			header |= RADEON_CRTC2_GUI_TRIG_VLINE >> 2;
889531369e6SDave Airlie 			break;
890531369e6SDave Airlie 		default:
891531369e6SDave Airlie 			DRM_ERROR("unknown crtc reloc\n");
892531369e6SDave Airlie 			r = -EINVAL;
893531369e6SDave Airlie 			goto out;
894531369e6SDave Airlie 		}
895513bcb46SDave Airlie 		ib[h_idx] = header;
896513bcb46SDave Airlie 		ib[h_idx + 3] |= RADEON_ENG_DISPLAY_SELECT_CRTC1;
897531369e6SDave Airlie 	}
898531369e6SDave Airlie out:
899531369e6SDave Airlie 	mutex_unlock(&p->rdev->ddev->mode_config.mutex);
900531369e6SDave Airlie 	return r;
901531369e6SDave Airlie }
902531369e6SDave Airlie 
903531369e6SDave Airlie /**
904771fe6b9SJerome Glisse  * r100_cs_packet_next_reloc() - parse next packet which should be reloc packet3
905771fe6b9SJerome Glisse  * @parser:		parser structure holding parsing context.
906771fe6b9SJerome Glisse  * @data:		pointer to relocation data
907771fe6b9SJerome Glisse  * @offset_start:	starting offset
908771fe6b9SJerome Glisse  * @offset_mask:	offset mask (to align start offset on)
909771fe6b9SJerome Glisse  * @reloc:		reloc informations
910771fe6b9SJerome Glisse  *
911771fe6b9SJerome Glisse  * Check next packet is relocation packet3, do bo validation and compute
912771fe6b9SJerome Glisse  * GPU offset using the provided start.
913771fe6b9SJerome Glisse  **/
914771fe6b9SJerome Glisse int r100_cs_packet_next_reloc(struct radeon_cs_parser *p,
915771fe6b9SJerome Glisse 			      struct radeon_cs_reloc **cs_reloc)
916771fe6b9SJerome Glisse {
917771fe6b9SJerome Glisse 	struct radeon_cs_chunk *relocs_chunk;
918771fe6b9SJerome Glisse 	struct radeon_cs_packet p3reloc;
919771fe6b9SJerome Glisse 	unsigned idx;
920771fe6b9SJerome Glisse 	int r;
921771fe6b9SJerome Glisse 
922771fe6b9SJerome Glisse 	if (p->chunk_relocs_idx == -1) {
923771fe6b9SJerome Glisse 		DRM_ERROR("No relocation chunk !\n");
924771fe6b9SJerome Glisse 		return -EINVAL;
925771fe6b9SJerome Glisse 	}
926771fe6b9SJerome Glisse 	*cs_reloc = NULL;
927771fe6b9SJerome Glisse 	relocs_chunk = &p->chunks[p->chunk_relocs_idx];
928771fe6b9SJerome Glisse 	r = r100_cs_packet_parse(p, &p3reloc, p->idx);
929771fe6b9SJerome Glisse 	if (r) {
930771fe6b9SJerome Glisse 		return r;
931771fe6b9SJerome Glisse 	}
932771fe6b9SJerome Glisse 	p->idx += p3reloc.count + 2;
933771fe6b9SJerome Glisse 	if (p3reloc.type != PACKET_TYPE3 || p3reloc.opcode != PACKET3_NOP) {
934771fe6b9SJerome Glisse 		DRM_ERROR("No packet3 for relocation for packet at %d.\n",
935771fe6b9SJerome Glisse 			  p3reloc.idx);
936771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
937771fe6b9SJerome Glisse 		return -EINVAL;
938771fe6b9SJerome Glisse 	}
939513bcb46SDave Airlie 	idx = radeon_get_ib_value(p, p3reloc.idx + 1);
940771fe6b9SJerome Glisse 	if (idx >= relocs_chunk->length_dw) {
941771fe6b9SJerome Glisse 		DRM_ERROR("Relocs at %d after relocations chunk end %d !\n",
942771fe6b9SJerome Glisse 			  idx, relocs_chunk->length_dw);
943771fe6b9SJerome Glisse 		r100_cs_dump_packet(p, &p3reloc);
944771fe6b9SJerome Glisse 		return -EINVAL;
945771fe6b9SJerome Glisse 	}
946771fe6b9SJerome Glisse 	/* FIXME: we assume reloc size is 4 dwords */
947771fe6b9SJerome Glisse 	*cs_reloc = p->relocs_ptr[(idx / 4)];
948771fe6b9SJerome Glisse 	return 0;
949771fe6b9SJerome Glisse }
950771fe6b9SJerome Glisse 
951551ebd83SDave Airlie static int r100_get_vtx_size(uint32_t vtx_fmt)
952551ebd83SDave Airlie {
953551ebd83SDave Airlie 	int vtx_size;
954551ebd83SDave Airlie 	vtx_size = 2;
955551ebd83SDave Airlie 	/* ordered according to bits in spec */
956551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W0)
957551ebd83SDave Airlie 		vtx_size++;
958551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPCOLOR)
959551ebd83SDave Airlie 		vtx_size += 3;
960551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPALPHA)
961551ebd83SDave Airlie 		vtx_size++;
962551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKCOLOR)
963551ebd83SDave Airlie 		vtx_size++;
964551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPSPEC)
965551ebd83SDave Airlie 		vtx_size += 3;
966551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_FPFOG)
967551ebd83SDave Airlie 		vtx_size++;
968551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_PKSPEC)
969551ebd83SDave Airlie 		vtx_size++;
970551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST0)
971551ebd83SDave Airlie 		vtx_size += 2;
972551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST1)
973551ebd83SDave Airlie 		vtx_size += 2;
974551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q1)
975551ebd83SDave Airlie 		vtx_size++;
976551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST2)
977551ebd83SDave Airlie 		vtx_size += 2;
978551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q2)
979551ebd83SDave Airlie 		vtx_size++;
980551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_ST3)
981551ebd83SDave Airlie 		vtx_size += 2;
982551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q3)
983551ebd83SDave Airlie 		vtx_size++;
984551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Q0)
985551ebd83SDave Airlie 		vtx_size++;
986551ebd83SDave Airlie 	/* blend weight */
987551ebd83SDave Airlie 	if (vtx_fmt & (0x7 << 15))
988551ebd83SDave Airlie 		vtx_size += (vtx_fmt >> 15) & 0x7;
989551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N0)
990551ebd83SDave Airlie 		vtx_size += 3;
991551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_XY1)
992551ebd83SDave Airlie 		vtx_size += 2;
993551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z1)
994551ebd83SDave Airlie 		vtx_size++;
995551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_W1)
996551ebd83SDave Airlie 		vtx_size++;
997551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_N1)
998551ebd83SDave Airlie 		vtx_size++;
999551ebd83SDave Airlie 	if (vtx_fmt & RADEON_SE_VTX_FMT_Z)
1000551ebd83SDave Airlie 		vtx_size++;
1001551ebd83SDave Airlie 	return vtx_size;
1002551ebd83SDave Airlie }
1003551ebd83SDave Airlie 
1004771fe6b9SJerome Glisse static int r100_packet0_check(struct radeon_cs_parser *p,
1005551ebd83SDave Airlie 			      struct radeon_cs_packet *pkt,
1006551ebd83SDave Airlie 			      unsigned idx, unsigned reg)
1007771fe6b9SJerome Glisse {
1008771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1009551ebd83SDave Airlie 	struct r100_cs_track *track;
1010771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1011771fe6b9SJerome Glisse 	uint32_t tmp;
1012771fe6b9SJerome Glisse 	int r;
1013551ebd83SDave Airlie 	int i, face;
1014e024e110SDave Airlie 	u32 tile_flags = 0;
1015513bcb46SDave Airlie 	u32 idx_value;
1016771fe6b9SJerome Glisse 
1017771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1018551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1019551ebd83SDave Airlie 
1020513bcb46SDave Airlie 	idx_value = radeon_get_ib_value(p, idx);
1021513bcb46SDave Airlie 
1022771fe6b9SJerome Glisse 	switch (reg) {
1023531369e6SDave Airlie 	case RADEON_CRTC_GUI_TRIG_VLINE:
1024531369e6SDave Airlie 		r = r100_cs_packet_parse_vline(p);
1025531369e6SDave Airlie 		if (r) {
1026531369e6SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1027531369e6SDave Airlie 				  idx, reg);
1028531369e6SDave Airlie 			r100_cs_dump_packet(p, pkt);
1029531369e6SDave Airlie 			return r;
1030531369e6SDave Airlie 		}
1031531369e6SDave Airlie 		break;
1032771fe6b9SJerome Glisse 		/* FIXME: only allow PACKET3 blit? easier to check for out of
1033771fe6b9SJerome Glisse 		 * range access */
1034771fe6b9SJerome Glisse 	case RADEON_DST_PITCH_OFFSET:
1035771fe6b9SJerome Glisse 	case RADEON_SRC_PITCH_OFFSET:
1036551ebd83SDave Airlie 		r = r100_reloc_pitch_offset(p, pkt, idx, reg);
1037551ebd83SDave Airlie 		if (r)
1038551ebd83SDave Airlie 			return r;
1039551ebd83SDave Airlie 		break;
1040551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHOFFSET:
1041771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1042771fe6b9SJerome Glisse 		if (r) {
1043771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1044771fe6b9SJerome Glisse 				  idx, reg);
1045771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1046771fe6b9SJerome Glisse 			return r;
1047771fe6b9SJerome Glisse 		}
1048551ebd83SDave Airlie 		track->zb.robj = reloc->robj;
1049513bcb46SDave Airlie 		track->zb.offset = idx_value;
1050513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1051771fe6b9SJerome Glisse 		break;
1052771fe6b9SJerome Glisse 	case RADEON_RB3D_COLOROFFSET:
1053551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1054551ebd83SDave Airlie 		if (r) {
1055551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1056551ebd83SDave Airlie 				  idx, reg);
1057551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1058551ebd83SDave Airlie 			return r;
1059551ebd83SDave Airlie 		}
1060551ebd83SDave Airlie 		track->cb[0].robj = reloc->robj;
1061513bcb46SDave Airlie 		track->cb[0].offset = idx_value;
1062513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1063551ebd83SDave Airlie 		break;
1064771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_0:
1065771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_1:
1066771fe6b9SJerome Glisse 	case RADEON_PP_TXOFFSET_2:
1067551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXOFFSET_0) / 24;
1068771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1069771fe6b9SJerome Glisse 		if (r) {
1070771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1071771fe6b9SJerome Glisse 				  idx, reg);
1072771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1073771fe6b9SJerome Glisse 			return r;
1074771fe6b9SJerome Glisse 		}
1075513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1076551ebd83SDave Airlie 		track->textures[i].robj = reloc->robj;
1077771fe6b9SJerome Glisse 		break;
1078551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_0:
1079551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_1:
1080551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_2:
1081551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_3:
1082551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T0_4:
1083551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T0_0) / 4;
1084551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1085551ebd83SDave Airlie 		if (r) {
1086551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1087551ebd83SDave Airlie 				  idx, reg);
1088551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1089551ebd83SDave Airlie 			return r;
1090551ebd83SDave Airlie 		}
1091513bcb46SDave Airlie 		track->textures[0].cube_info[i].offset = idx_value;
1092513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1093551ebd83SDave Airlie 		track->textures[0].cube_info[i].robj = reloc->robj;
1094551ebd83SDave Airlie 		break;
1095551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_0:
1096551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_1:
1097551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_2:
1098551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_3:
1099551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T1_4:
1100551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T1_0) / 4;
1101551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1102551ebd83SDave Airlie 		if (r) {
1103551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1104551ebd83SDave Airlie 				  idx, reg);
1105551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1106551ebd83SDave Airlie 			return r;
1107551ebd83SDave Airlie 		}
1108513bcb46SDave Airlie 		track->textures[1].cube_info[i].offset = idx_value;
1109513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1110551ebd83SDave Airlie 		track->textures[1].cube_info[i].robj = reloc->robj;
1111551ebd83SDave Airlie 		break;
1112551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_0:
1113551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_1:
1114551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_2:
1115551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_3:
1116551ebd83SDave Airlie 	case RADEON_PP_CUBIC_OFFSET_T2_4:
1117551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_OFFSET_T2_0) / 4;
1118551ebd83SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1119551ebd83SDave Airlie 		if (r) {
1120551ebd83SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1121551ebd83SDave Airlie 				  idx, reg);
1122551ebd83SDave Airlie 			r100_cs_dump_packet(p, pkt);
1123551ebd83SDave Airlie 			return r;
1124551ebd83SDave Airlie 		}
1125513bcb46SDave Airlie 		track->textures[2].cube_info[i].offset = idx_value;
1126513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
1127551ebd83SDave Airlie 		track->textures[2].cube_info[i].robj = reloc->robj;
1128551ebd83SDave Airlie 		break;
1129551ebd83SDave Airlie 	case RADEON_RE_WIDTH_HEIGHT:
1130513bcb46SDave Airlie 		track->maxy = ((idx_value >> 16) & 0x7FF);
1131551ebd83SDave Airlie 		break;
1132e024e110SDave Airlie 	case RADEON_RB3D_COLORPITCH:
1133e024e110SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
1134e024e110SDave Airlie 		if (r) {
1135e024e110SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
1136e024e110SDave Airlie 				  idx, reg);
1137e024e110SDave Airlie 			r100_cs_dump_packet(p, pkt);
1138e024e110SDave Airlie 			return r;
1139e024e110SDave Airlie 		}
1140e024e110SDave Airlie 
1141e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MACRO)
1142e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_TILE_ENABLE;
1143e024e110SDave Airlie 		if (reloc->lobj.tiling_flags & RADEON_TILING_MICRO)
1144e024e110SDave Airlie 			tile_flags |= RADEON_COLOR_MICROTILE_ENABLE;
1145e024e110SDave Airlie 
1146513bcb46SDave Airlie 		tmp = idx_value & ~(0x7 << 16);
1147e024e110SDave Airlie 		tmp |= tile_flags;
1148e024e110SDave Airlie 		ib[idx] = tmp;
1149551ebd83SDave Airlie 
1150513bcb46SDave Airlie 		track->cb[0].pitch = idx_value & RADEON_COLORPITCH_MASK;
1151551ebd83SDave Airlie 		break;
1152551ebd83SDave Airlie 	case RADEON_RB3D_DEPTHPITCH:
1153513bcb46SDave Airlie 		track->zb.pitch = idx_value & RADEON_DEPTHPITCH_MASK;
1154551ebd83SDave Airlie 		break;
1155551ebd83SDave Airlie 	case RADEON_RB3D_CNTL:
1156513bcb46SDave Airlie 		switch ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f) {
1157551ebd83SDave Airlie 		case 7:
1158551ebd83SDave Airlie 		case 8:
1159551ebd83SDave Airlie 		case 9:
1160551ebd83SDave Airlie 		case 11:
1161551ebd83SDave Airlie 		case 12:
1162551ebd83SDave Airlie 			track->cb[0].cpp = 1;
1163551ebd83SDave Airlie 			break;
1164551ebd83SDave Airlie 		case 3:
1165551ebd83SDave Airlie 		case 4:
1166551ebd83SDave Airlie 		case 15:
1167551ebd83SDave Airlie 			track->cb[0].cpp = 2;
1168551ebd83SDave Airlie 			break;
1169551ebd83SDave Airlie 		case 6:
1170551ebd83SDave Airlie 			track->cb[0].cpp = 4;
1171551ebd83SDave Airlie 			break;
1172551ebd83SDave Airlie 		default:
1173551ebd83SDave Airlie 			DRM_ERROR("Invalid color buffer format (%d) !\n",
1174513bcb46SDave Airlie 				  ((idx_value >> RADEON_RB3D_COLOR_FORMAT_SHIFT) & 0x1f));
1175551ebd83SDave Airlie 			return -EINVAL;
1176551ebd83SDave Airlie 		}
1177513bcb46SDave Airlie 		track->z_enabled = !!(idx_value & RADEON_Z_ENABLE);
1178551ebd83SDave Airlie 		break;
1179551ebd83SDave Airlie 	case RADEON_RB3D_ZSTENCILCNTL:
1180513bcb46SDave Airlie 		switch (idx_value & 0xf) {
1181551ebd83SDave Airlie 		case 0:
1182551ebd83SDave Airlie 			track->zb.cpp = 2;
1183551ebd83SDave Airlie 			break;
1184551ebd83SDave Airlie 		case 2:
1185551ebd83SDave Airlie 		case 3:
1186551ebd83SDave Airlie 		case 4:
1187551ebd83SDave Airlie 		case 5:
1188551ebd83SDave Airlie 		case 9:
1189551ebd83SDave Airlie 		case 11:
1190551ebd83SDave Airlie 			track->zb.cpp = 4;
1191551ebd83SDave Airlie 			break;
1192551ebd83SDave Airlie 		default:
1193551ebd83SDave Airlie 			break;
1194551ebd83SDave Airlie 		}
1195e024e110SDave Airlie 		break;
119617782d99SDave Airlie 	case RADEON_RB3D_ZPASS_ADDR:
119717782d99SDave Airlie 		r = r100_cs_packet_next_reloc(p, &reloc);
119817782d99SDave Airlie 		if (r) {
119917782d99SDave Airlie 			DRM_ERROR("No reloc for ib[%d]=0x%04X\n",
120017782d99SDave Airlie 				  idx, reg);
120117782d99SDave Airlie 			r100_cs_dump_packet(p, pkt);
120217782d99SDave Airlie 			return r;
120317782d99SDave Airlie 		}
1204513bcb46SDave Airlie 		ib[idx] = idx_value + ((u32)reloc->lobj.gpu_offset);
120517782d99SDave Airlie 		break;
1206551ebd83SDave Airlie 	case RADEON_PP_CNTL:
1207551ebd83SDave Airlie 		{
1208513bcb46SDave Airlie 			uint32_t temp = idx_value >> 4;
1209551ebd83SDave Airlie 			for (i = 0; i < track->num_texture; i++)
1210551ebd83SDave Airlie 				track->textures[i].enabled = !!(temp & (1 << i));
1211551ebd83SDave Airlie 		}
1212551ebd83SDave Airlie 		break;
1213551ebd83SDave Airlie 	case RADEON_SE_VF_CNTL:
1214513bcb46SDave Airlie 		track->vap_vf_cntl = idx_value;
1215551ebd83SDave Airlie 		break;
1216551ebd83SDave Airlie 	case RADEON_SE_VTX_FMT:
1217513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(idx_value);
1218551ebd83SDave Airlie 		break;
1219551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_0:
1220551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_1:
1221551ebd83SDave Airlie 	case RADEON_PP_TEX_SIZE_2:
1222551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_SIZE_0) / 8;
1223513bcb46SDave Airlie 		track->textures[i].width = (idx_value & RADEON_TEX_USIZE_MASK) + 1;
1224513bcb46SDave Airlie 		track->textures[i].height = ((idx_value & RADEON_TEX_VSIZE_MASK) >> RADEON_TEX_VSIZE_SHIFT) + 1;
1225551ebd83SDave Airlie 		break;
1226551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_0:
1227551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_1:
1228551ebd83SDave Airlie 	case RADEON_PP_TEX_PITCH_2:
1229551ebd83SDave Airlie 		i = (reg - RADEON_PP_TEX_PITCH_0) / 8;
1230513bcb46SDave Airlie 		track->textures[i].pitch = idx_value + 32;
1231551ebd83SDave Airlie 		break;
1232551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_0:
1233551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_1:
1234551ebd83SDave Airlie 	case RADEON_PP_TXFILTER_2:
1235551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFILTER_0) / 24;
1236513bcb46SDave Airlie 		track->textures[i].num_levels = ((idx_value & RADEON_MAX_MIP_LEVEL_MASK)
1237551ebd83SDave Airlie 						 >> RADEON_MAX_MIP_LEVEL_SHIFT);
1238513bcb46SDave Airlie 		tmp = (idx_value >> 23) & 0x7;
1239551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1240551ebd83SDave Airlie 			track->textures[i].roundup_w = false;
1241513bcb46SDave Airlie 		tmp = (idx_value >> 27) & 0x7;
1242551ebd83SDave Airlie 		if (tmp == 2 || tmp == 6)
1243551ebd83SDave Airlie 			track->textures[i].roundup_h = false;
1244551ebd83SDave Airlie 		break;
1245551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_0:
1246551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_1:
1247551ebd83SDave Airlie 	case RADEON_PP_TXFORMAT_2:
1248551ebd83SDave Airlie 		i = (reg - RADEON_PP_TXFORMAT_0) / 24;
1249513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_NON_POWER2) {
1250551ebd83SDave Airlie 			track->textures[i].use_pitch = 1;
1251551ebd83SDave Airlie 		} else {
1252551ebd83SDave Airlie 			track->textures[i].use_pitch = 0;
1253513bcb46SDave Airlie 			track->textures[i].width = 1 << ((idx_value >> RADEON_TXFORMAT_WIDTH_SHIFT) & RADEON_TXFORMAT_WIDTH_MASK);
1254513bcb46SDave Airlie 			track->textures[i].height = 1 << ((idx_value >> RADEON_TXFORMAT_HEIGHT_SHIFT) & RADEON_TXFORMAT_HEIGHT_MASK);
1255551ebd83SDave Airlie 		}
1256513bcb46SDave Airlie 		if (idx_value & RADEON_TXFORMAT_CUBIC_MAP_ENABLE)
1257551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 2;
1258513bcb46SDave Airlie 		switch ((idx_value & RADEON_TXFORMAT_FORMAT_MASK)) {
1259551ebd83SDave Airlie 		case RADEON_TXFORMAT_I8:
1260551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB332:
1261551ebd83SDave Airlie 		case RADEON_TXFORMAT_Y8:
1262551ebd83SDave Airlie 			track->textures[i].cpp = 1;
1263551ebd83SDave Airlie 			break;
1264551ebd83SDave Airlie 		case RADEON_TXFORMAT_AI88:
1265551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB1555:
1266551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGB565:
1267551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB4444:
1268551ebd83SDave Airlie 		case RADEON_TXFORMAT_VYUY422:
1269551ebd83SDave Airlie 		case RADEON_TXFORMAT_YVYU422:
1270551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT1:
1271551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW16:
1272551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDV655:
1273551ebd83SDave Airlie 		case RADEON_TXFORMAT_DUDV88:
1274551ebd83SDave Airlie 			track->textures[i].cpp = 2;
1275551ebd83SDave Airlie 			break;
1276551ebd83SDave Airlie 		case RADEON_TXFORMAT_ARGB8888:
1277551ebd83SDave Airlie 		case RADEON_TXFORMAT_RGBA8888:
1278551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT23:
1279551ebd83SDave Airlie 		case RADEON_TXFORMAT_DXT45:
1280551ebd83SDave Airlie 		case RADEON_TXFORMAT_SHADOW32:
1281551ebd83SDave Airlie 		case RADEON_TXFORMAT_LDUDUV8888:
1282551ebd83SDave Airlie 			track->textures[i].cpp = 4;
1283551ebd83SDave Airlie 			break;
1284551ebd83SDave Airlie 		}
1285513bcb46SDave Airlie 		track->textures[i].cube_info[4].width = 1 << ((idx_value >> 16) & 0xf);
1286513bcb46SDave Airlie 		track->textures[i].cube_info[4].height = 1 << ((idx_value >> 20) & 0xf);
1287551ebd83SDave Airlie 		break;
1288551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_0:
1289551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_1:
1290551ebd83SDave Airlie 	case RADEON_PP_CUBIC_FACES_2:
1291513bcb46SDave Airlie 		tmp = idx_value;
1292551ebd83SDave Airlie 		i = (reg - RADEON_PP_CUBIC_FACES_0) / 4;
1293551ebd83SDave Airlie 		for (face = 0; face < 4; face++) {
1294551ebd83SDave Airlie 			track->textures[i].cube_info[face].width = 1 << ((tmp >> (face * 8)) & 0xf);
1295551ebd83SDave Airlie 			track->textures[i].cube_info[face].height = 1 << ((tmp >> ((face * 8) + 4)) & 0xf);
1296551ebd83SDave Airlie 		}
1297551ebd83SDave Airlie 		break;
1298771fe6b9SJerome Glisse 	default:
1299551ebd83SDave Airlie 		printk(KERN_ERR "Forbidden register 0x%04X in cs at %d\n",
1300551ebd83SDave Airlie 		       reg, idx);
1301551ebd83SDave Airlie 		return -EINVAL;
1302771fe6b9SJerome Glisse 	}
1303771fe6b9SJerome Glisse 	return 0;
1304771fe6b9SJerome Glisse }
1305771fe6b9SJerome Glisse 
1306068a117cSJerome Glisse int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
1307068a117cSJerome Glisse 					 struct radeon_cs_packet *pkt,
13084c788679SJerome Glisse 					 struct radeon_bo *robj)
1309068a117cSJerome Glisse {
1310068a117cSJerome Glisse 	unsigned idx;
1311513bcb46SDave Airlie 	u32 value;
1312068a117cSJerome Glisse 	idx = pkt->idx + 1;
1313513bcb46SDave Airlie 	value = radeon_get_ib_value(p, idx + 2);
13144c788679SJerome Glisse 	if ((value + 1) > radeon_bo_size(robj)) {
1315068a117cSJerome Glisse 		DRM_ERROR("[drm] Buffer too small for PACKET3 INDX_BUFFER "
1316068a117cSJerome Glisse 			  "(need %u have %lu) !\n",
1317513bcb46SDave Airlie 			  value + 1,
13184c788679SJerome Glisse 			  radeon_bo_size(robj));
1319068a117cSJerome Glisse 		return -EINVAL;
1320068a117cSJerome Glisse 	}
1321068a117cSJerome Glisse 	return 0;
1322068a117cSJerome Glisse }
1323068a117cSJerome Glisse 
1324771fe6b9SJerome Glisse static int r100_packet3_check(struct radeon_cs_parser *p,
1325771fe6b9SJerome Glisse 			      struct radeon_cs_packet *pkt)
1326771fe6b9SJerome Glisse {
1327771fe6b9SJerome Glisse 	struct radeon_cs_reloc *reloc;
1328551ebd83SDave Airlie 	struct r100_cs_track *track;
1329771fe6b9SJerome Glisse 	unsigned idx;
1330771fe6b9SJerome Glisse 	volatile uint32_t *ib;
1331771fe6b9SJerome Glisse 	int r;
1332771fe6b9SJerome Glisse 
1333771fe6b9SJerome Glisse 	ib = p->ib->ptr;
1334771fe6b9SJerome Glisse 	idx = pkt->idx + 1;
1335551ebd83SDave Airlie 	track = (struct r100_cs_track *)p->track;
1336771fe6b9SJerome Glisse 	switch (pkt->opcode) {
1337771fe6b9SJerome Glisse 	case PACKET3_3D_LOAD_VBPNTR:
1338513bcb46SDave Airlie 		r = r100_packet3_load_vbpntr(p, pkt, idx);
1339513bcb46SDave Airlie 		if (r)
1340771fe6b9SJerome Glisse 			return r;
1341771fe6b9SJerome Glisse 		break;
1342771fe6b9SJerome Glisse 	case PACKET3_INDX_BUFFER:
1343771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1344771fe6b9SJerome Glisse 		if (r) {
1345771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1346771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1347771fe6b9SJerome Glisse 			return r;
1348771fe6b9SJerome Glisse 		}
1349513bcb46SDave Airlie 		ib[idx+1] = radeon_get_ib_value(p, idx+1) + ((u32)reloc->lobj.gpu_offset);
1350068a117cSJerome Glisse 		r = r100_cs_track_check_pkt3_indx_buffer(p, pkt, reloc->robj);
1351068a117cSJerome Glisse 		if (r) {
1352068a117cSJerome Glisse 			return r;
1353068a117cSJerome Glisse 		}
1354771fe6b9SJerome Glisse 		break;
1355771fe6b9SJerome Glisse 	case 0x23:
1356771fe6b9SJerome Glisse 		/* 3D_RNDR_GEN_INDX_PRIM on r100/r200 */
1357771fe6b9SJerome Glisse 		r = r100_cs_packet_next_reloc(p, &reloc);
1358771fe6b9SJerome Glisse 		if (r) {
1359771fe6b9SJerome Glisse 			DRM_ERROR("No reloc for packet3 %d\n", pkt->opcode);
1360771fe6b9SJerome Glisse 			r100_cs_dump_packet(p, pkt);
1361771fe6b9SJerome Glisse 			return r;
1362771fe6b9SJerome Glisse 		}
1363513bcb46SDave Airlie 		ib[idx] = radeon_get_ib_value(p, idx) + ((u32)reloc->lobj.gpu_offset);
1364551ebd83SDave Airlie 		track->num_arrays = 1;
1365513bcb46SDave Airlie 		track->vtx_size = r100_get_vtx_size(radeon_get_ib_value(p, idx + 2));
1366551ebd83SDave Airlie 
1367551ebd83SDave Airlie 		track->arrays[0].robj = reloc->robj;
1368551ebd83SDave Airlie 		track->arrays[0].esize = track->vtx_size;
1369551ebd83SDave Airlie 
1370513bcb46SDave Airlie 		track->max_indx = radeon_get_ib_value(p, idx+1);
1371551ebd83SDave Airlie 
1372513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx+3);
1373551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1374551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1375551ebd83SDave Airlie 		if (r)
1376551ebd83SDave Airlie 			return r;
1377771fe6b9SJerome Glisse 		break;
1378771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD:
1379513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx + 1) >> 4) & 0x3) != 3) {
1380551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1381551ebd83SDave Airlie 			return -EINVAL;
1382551ebd83SDave Airlie 		}
1383513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1384551ebd83SDave Airlie 		track->immd_dwords = pkt->count - 1;
1385551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1386551ebd83SDave Airlie 		if (r)
1387551ebd83SDave Airlie 			return r;
1388551ebd83SDave Airlie 		break;
1389771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1390771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_IMMD_2:
1391513bcb46SDave Airlie 		if (((radeon_get_ib_value(p, idx) >> 4) & 0x3) != 3) {
1392551ebd83SDave Airlie 			DRM_ERROR("PRIM_WALK must be 3 for IMMD draw\n");
1393551ebd83SDave Airlie 			return -EINVAL;
1394551ebd83SDave Airlie 		}
1395513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1396551ebd83SDave Airlie 		track->immd_dwords = pkt->count;
1397551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1398551ebd83SDave Airlie 		if (r)
1399551ebd83SDave Airlie 			return r;
1400551ebd83SDave Airlie 		break;
1401771fe6b9SJerome Glisse 		/* triggers drawing using in-packet vertex data */
1402771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF_2:
1403513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1404551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1405551ebd83SDave Airlie 		if (r)
1406551ebd83SDave Airlie 			return r;
1407551ebd83SDave Airlie 		break;
1408771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1409771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX_2:
1410513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx);
1411551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1412551ebd83SDave Airlie 		if (r)
1413551ebd83SDave Airlie 			return r;
1414551ebd83SDave Airlie 		break;
1415771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1416771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_VBUF:
1417513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1418551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1419551ebd83SDave Airlie 		if (r)
1420551ebd83SDave Airlie 			return r;
1421551ebd83SDave Airlie 		break;
1422771fe6b9SJerome Glisse 		/* triggers drawing of vertex buffers setup elsewhere */
1423771fe6b9SJerome Glisse 	case PACKET3_3D_DRAW_INDX:
1424513bcb46SDave Airlie 		track->vap_vf_cntl = radeon_get_ib_value(p, idx + 1);
1425551ebd83SDave Airlie 		r = r100_cs_track_check(p->rdev, track);
1426551ebd83SDave Airlie 		if (r)
1427551ebd83SDave Airlie 			return r;
1428551ebd83SDave Airlie 		break;
1429771fe6b9SJerome Glisse 		/* triggers drawing using indices to vertex buffer */
1430771fe6b9SJerome Glisse 	case PACKET3_NOP:
1431771fe6b9SJerome Glisse 		break;
1432771fe6b9SJerome Glisse 	default:
1433771fe6b9SJerome Glisse 		DRM_ERROR("Packet3 opcode %x not supported\n", pkt->opcode);
1434771fe6b9SJerome Glisse 		return -EINVAL;
1435771fe6b9SJerome Glisse 	}
1436771fe6b9SJerome Glisse 	return 0;
1437771fe6b9SJerome Glisse }
1438771fe6b9SJerome Glisse 
1439771fe6b9SJerome Glisse int r100_cs_parse(struct radeon_cs_parser *p)
1440771fe6b9SJerome Glisse {
1441771fe6b9SJerome Glisse 	struct radeon_cs_packet pkt;
14429f022ddfSJerome Glisse 	struct r100_cs_track *track;
1443771fe6b9SJerome Glisse 	int r;
1444771fe6b9SJerome Glisse 
14459f022ddfSJerome Glisse 	track = kzalloc(sizeof(*track), GFP_KERNEL);
14469f022ddfSJerome Glisse 	r100_cs_track_clear(p->rdev, track);
14479f022ddfSJerome Glisse 	p->track = track;
1448771fe6b9SJerome Glisse 	do {
1449771fe6b9SJerome Glisse 		r = r100_cs_packet_parse(p, &pkt, p->idx);
1450771fe6b9SJerome Glisse 		if (r) {
1451771fe6b9SJerome Glisse 			return r;
1452771fe6b9SJerome Glisse 		}
1453771fe6b9SJerome Glisse 		p->idx += pkt.count + 2;
1454771fe6b9SJerome Glisse 		switch (pkt.type) {
1455771fe6b9SJerome Glisse 			case PACKET_TYPE0:
1456551ebd83SDave Airlie 				if (p->rdev->family >= CHIP_R200)
1457551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1458551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1459551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1460551ebd83SDave Airlie 								  &r200_packet0_check);
1461551ebd83SDave Airlie 				else
1462551ebd83SDave Airlie 					r = r100_cs_parse_packet0(p, &pkt,
1463551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm,
1464551ebd83SDave Airlie 								  p->rdev->config.r100.reg_safe_bm_size,
1465551ebd83SDave Airlie 								  &r100_packet0_check);
1466771fe6b9SJerome Glisse 				break;
1467771fe6b9SJerome Glisse 			case PACKET_TYPE2:
1468771fe6b9SJerome Glisse 				break;
1469771fe6b9SJerome Glisse 			case PACKET_TYPE3:
1470771fe6b9SJerome Glisse 				r = r100_packet3_check(p, &pkt);
1471771fe6b9SJerome Glisse 				break;
1472771fe6b9SJerome Glisse 			default:
1473771fe6b9SJerome Glisse 				DRM_ERROR("Unknown packet type %d !\n",
1474771fe6b9SJerome Glisse 					  pkt.type);
1475771fe6b9SJerome Glisse 				return -EINVAL;
1476771fe6b9SJerome Glisse 		}
1477771fe6b9SJerome Glisse 		if (r) {
1478771fe6b9SJerome Glisse 			return r;
1479771fe6b9SJerome Glisse 		}
1480771fe6b9SJerome Glisse 	} while (p->idx < p->chunks[p->chunk_ib_idx].length_dw);
1481771fe6b9SJerome Glisse 	return 0;
1482771fe6b9SJerome Glisse }
1483771fe6b9SJerome Glisse 
1484771fe6b9SJerome Glisse 
1485771fe6b9SJerome Glisse /*
1486771fe6b9SJerome Glisse  * Global GPU functions
1487771fe6b9SJerome Glisse  */
1488771fe6b9SJerome Glisse void r100_errata(struct radeon_device *rdev)
1489771fe6b9SJerome Glisse {
1490771fe6b9SJerome Glisse 	rdev->pll_errata = 0;
1491771fe6b9SJerome Glisse 
1492771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV200 || rdev->family == CHIP_RS200) {
1493771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DUMMYREADS;
1494771fe6b9SJerome Glisse 	}
1495771fe6b9SJerome Glisse 
1496771fe6b9SJerome Glisse 	if (rdev->family == CHIP_RV100 ||
1497771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS100 ||
1498771fe6b9SJerome Glisse 	    rdev->family == CHIP_RS200) {
1499771fe6b9SJerome Glisse 		rdev->pll_errata |= CHIP_ERRATA_PLL_DELAY;
1500771fe6b9SJerome Glisse 	}
1501771fe6b9SJerome Glisse }
1502771fe6b9SJerome Glisse 
1503771fe6b9SJerome Glisse /* Wait for vertical sync on primary CRTC */
1504771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync(struct radeon_device *rdev)
1505771fe6b9SJerome Glisse {
1506771fe6b9SJerome Glisse 	uint32_t crtc_gen_cntl, tmp;
1507771fe6b9SJerome Glisse 	int i;
1508771fe6b9SJerome Glisse 
1509771fe6b9SJerome Glisse 	crtc_gen_cntl = RREG32(RADEON_CRTC_GEN_CNTL);
1510771fe6b9SJerome Glisse 	if ((crtc_gen_cntl & RADEON_CRTC_DISP_REQ_EN_B) ||
1511771fe6b9SJerome Glisse 	    !(crtc_gen_cntl & RADEON_CRTC_EN)) {
1512771fe6b9SJerome Glisse 		return;
1513771fe6b9SJerome Glisse 	}
1514771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1515771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC_STATUS, RADEON_CRTC_VBLANK_SAVE_CLEAR);
1516771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1517771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC_STATUS);
1518771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC_VBLANK_SAVE) {
1519771fe6b9SJerome Glisse 			return;
1520771fe6b9SJerome Glisse 		}
1521771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1522771fe6b9SJerome Glisse 	}
1523771fe6b9SJerome Glisse }
1524771fe6b9SJerome Glisse 
1525771fe6b9SJerome Glisse /* Wait for vertical sync on secondary CRTC */
1526771fe6b9SJerome Glisse void r100_gpu_wait_for_vsync2(struct radeon_device *rdev)
1527771fe6b9SJerome Glisse {
1528771fe6b9SJerome Glisse 	uint32_t crtc2_gen_cntl, tmp;
1529771fe6b9SJerome Glisse 	int i;
1530771fe6b9SJerome Glisse 
1531771fe6b9SJerome Glisse 	crtc2_gen_cntl = RREG32(RADEON_CRTC2_GEN_CNTL);
1532771fe6b9SJerome Glisse 	if ((crtc2_gen_cntl & RADEON_CRTC2_DISP_REQ_EN_B) ||
1533771fe6b9SJerome Glisse 	    !(crtc2_gen_cntl & RADEON_CRTC2_EN))
1534771fe6b9SJerome Glisse 		return;
1535771fe6b9SJerome Glisse 
1536771fe6b9SJerome Glisse 	/* Clear the CRTC_VBLANK_SAVE bit */
1537771fe6b9SJerome Glisse 	WREG32(RADEON_CRTC2_STATUS, RADEON_CRTC2_VBLANK_SAVE_CLEAR);
1538771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1539771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CRTC2_STATUS);
1540771fe6b9SJerome Glisse 		if (tmp & RADEON_CRTC2_VBLANK_SAVE) {
1541771fe6b9SJerome Glisse 			return;
1542771fe6b9SJerome Glisse 		}
1543771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1544771fe6b9SJerome Glisse 	}
1545771fe6b9SJerome Glisse }
1546771fe6b9SJerome Glisse 
1547771fe6b9SJerome Glisse int r100_rbbm_fifo_wait_for_entry(struct radeon_device *rdev, unsigned n)
1548771fe6b9SJerome Glisse {
1549771fe6b9SJerome Glisse 	unsigned i;
1550771fe6b9SJerome Glisse 	uint32_t tmp;
1551771fe6b9SJerome Glisse 
1552771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1553771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS) & RADEON_RBBM_FIFOCNT_MASK;
1554771fe6b9SJerome Glisse 		if (tmp >= n) {
1555771fe6b9SJerome Glisse 			return 0;
1556771fe6b9SJerome Glisse 		}
1557771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1558771fe6b9SJerome Glisse 	}
1559771fe6b9SJerome Glisse 	return -1;
1560771fe6b9SJerome Glisse }
1561771fe6b9SJerome Glisse 
1562771fe6b9SJerome Glisse int r100_gui_wait_for_idle(struct radeon_device *rdev)
1563771fe6b9SJerome Glisse {
1564771fe6b9SJerome Glisse 	unsigned i;
1565771fe6b9SJerome Glisse 	uint32_t tmp;
1566771fe6b9SJerome Glisse 
1567771fe6b9SJerome Glisse 	if (r100_rbbm_fifo_wait_for_entry(rdev, 64)) {
1568771fe6b9SJerome Glisse 		printk(KERN_WARNING "radeon: wait for empty RBBM fifo failed !"
1569771fe6b9SJerome Glisse 		       " Bad things might happen.\n");
1570771fe6b9SJerome Glisse 	}
1571771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1572771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1573771fe6b9SJerome Glisse 		if (!(tmp & (1 << 31))) {
1574771fe6b9SJerome Glisse 			return 0;
1575771fe6b9SJerome Glisse 		}
1576771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1577771fe6b9SJerome Glisse 	}
1578771fe6b9SJerome Glisse 	return -1;
1579771fe6b9SJerome Glisse }
1580771fe6b9SJerome Glisse 
1581771fe6b9SJerome Glisse int r100_mc_wait_for_idle(struct radeon_device *rdev)
1582771fe6b9SJerome Glisse {
1583771fe6b9SJerome Glisse 	unsigned i;
1584771fe6b9SJerome Glisse 	uint32_t tmp;
1585771fe6b9SJerome Glisse 
1586771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1587771fe6b9SJerome Glisse 		/* read MC_STATUS */
1588771fe6b9SJerome Glisse 		tmp = RREG32(0x0150);
1589771fe6b9SJerome Glisse 		if (tmp & (1 << 2)) {
1590771fe6b9SJerome Glisse 			return 0;
1591771fe6b9SJerome Glisse 		}
1592771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1593771fe6b9SJerome Glisse 	}
1594771fe6b9SJerome Glisse 	return -1;
1595771fe6b9SJerome Glisse }
1596771fe6b9SJerome Glisse 
1597771fe6b9SJerome Glisse void r100_gpu_init(struct radeon_device *rdev)
1598771fe6b9SJerome Glisse {
1599771fe6b9SJerome Glisse 	/* TODO: anythings to do here ? pipes ? */
1600771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1601771fe6b9SJerome Glisse }
1602771fe6b9SJerome Glisse 
160323956dfaSDave Airlie void r100_hdp_flush(struct radeon_device *rdev)
160423956dfaSDave Airlie {
160523956dfaSDave Airlie 	u32 tmp;
160623956dfaSDave Airlie 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
160723956dfaSDave Airlie 	tmp |= RADEON_HDP_READ_BUFFER_INVALIDATE;
160823956dfaSDave Airlie 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
160923956dfaSDave Airlie }
161023956dfaSDave Airlie 
1611771fe6b9SJerome Glisse void r100_hdp_reset(struct radeon_device *rdev)
1612771fe6b9SJerome Glisse {
1613771fe6b9SJerome Glisse 	uint32_t tmp;
1614771fe6b9SJerome Glisse 
1615771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL;
1616771fe6b9SJerome Glisse 	tmp |= (7 << 28);
1617771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp | RADEON_HDP_SOFT_RESET | RADEON_HDP_READ_BUFFER_INVALIDATE);
1618771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1619771fe6b9SJerome Glisse 	udelay(200);
1620771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1621771fe6b9SJerome Glisse 	WREG32(RADEON_HOST_PATH_CNTL, tmp);
1622771fe6b9SJerome Glisse 	(void)RREG32(RADEON_HOST_PATH_CNTL);
1623771fe6b9SJerome Glisse }
1624771fe6b9SJerome Glisse 
1625771fe6b9SJerome Glisse int r100_rb2d_reset(struct radeon_device *rdev)
1626771fe6b9SJerome Glisse {
1627771fe6b9SJerome Glisse 	uint32_t tmp;
1628771fe6b9SJerome Glisse 	int i;
1629771fe6b9SJerome Glisse 
1630771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, RADEON_SOFT_RESET_E2);
1631771fe6b9SJerome Glisse 	(void)RREG32(RADEON_RBBM_SOFT_RESET);
1632771fe6b9SJerome Glisse 	udelay(200);
1633771fe6b9SJerome Glisse 	WREG32(RADEON_RBBM_SOFT_RESET, 0);
1634771fe6b9SJerome Glisse 	/* Wait to prevent race in RBBM_STATUS */
1635771fe6b9SJerome Glisse 	mdelay(1);
1636771fe6b9SJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
1637771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_RBBM_STATUS);
1638771fe6b9SJerome Glisse 		if (!(tmp & (1 << 26))) {
1639771fe6b9SJerome Glisse 			DRM_INFO("RB2D reset succeed (RBBM_STATUS=0x%08X)\n",
1640771fe6b9SJerome Glisse 				 tmp);
1641771fe6b9SJerome Glisse 			return 0;
1642771fe6b9SJerome Glisse 		}
1643771fe6b9SJerome Glisse 		DRM_UDELAY(1);
1644771fe6b9SJerome Glisse 	}
1645771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_RBBM_STATUS);
1646771fe6b9SJerome Glisse 	DRM_ERROR("Failed to reset RB2D (RBBM_STATUS=0x%08X)!\n", tmp);
1647771fe6b9SJerome Glisse 	return -1;
1648771fe6b9SJerome Glisse }
1649771fe6b9SJerome Glisse 
1650771fe6b9SJerome Glisse int r100_gpu_reset(struct radeon_device *rdev)
1651771fe6b9SJerome Glisse {
1652771fe6b9SJerome Glisse 	uint32_t status;
1653771fe6b9SJerome Glisse 
1654771fe6b9SJerome Glisse 	/* reset order likely matter */
1655771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1656771fe6b9SJerome Glisse 	/* reset HDP */
1657771fe6b9SJerome Glisse 	r100_hdp_reset(rdev);
1658771fe6b9SJerome Glisse 	/* reset rb2d */
1659771fe6b9SJerome Glisse 	if (status & ((1 << 17) | (1 << 18) | (1 << 27))) {
1660771fe6b9SJerome Glisse 		r100_rb2d_reset(rdev);
1661771fe6b9SJerome Glisse 	}
1662771fe6b9SJerome Glisse 	/* TODO: reset 3D engine */
1663771fe6b9SJerome Glisse 	/* reset CP */
1664771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1665771fe6b9SJerome Glisse 	if (status & (1 << 16)) {
1666771fe6b9SJerome Glisse 		r100_cp_reset(rdev);
1667771fe6b9SJerome Glisse 	}
1668771fe6b9SJerome Glisse 	/* Check if GPU is idle */
1669771fe6b9SJerome Glisse 	status = RREG32(RADEON_RBBM_STATUS);
1670771fe6b9SJerome Glisse 	if (status & (1 << 31)) {
1671771fe6b9SJerome Glisse 		DRM_ERROR("Failed to reset GPU (RBBM_STATUS=0x%08X)\n", status);
1672771fe6b9SJerome Glisse 		return -1;
1673771fe6b9SJerome Glisse 	}
1674771fe6b9SJerome Glisse 	DRM_INFO("GPU reset succeed (RBBM_STATUS=0x%08X)\n", status);
1675771fe6b9SJerome Glisse 	return 0;
1676771fe6b9SJerome Glisse }
1677771fe6b9SJerome Glisse 
1678771fe6b9SJerome Glisse 
1679771fe6b9SJerome Glisse /*
1680771fe6b9SJerome Glisse  * VRAM info
1681771fe6b9SJerome Glisse  */
1682771fe6b9SJerome Glisse static void r100_vram_get_type(struct radeon_device *rdev)
1683771fe6b9SJerome Glisse {
1684771fe6b9SJerome Glisse 	uint32_t tmp;
1685771fe6b9SJerome Glisse 
1686771fe6b9SJerome Glisse 	rdev->mc.vram_is_ddr = false;
1687771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP)
1688771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1689771fe6b9SJerome Glisse 	else if (RREG32(RADEON_MEM_SDRAM_MODE_REG) & RADEON_MEM_CFG_TYPE_DDR)
1690771fe6b9SJerome Glisse 		rdev->mc.vram_is_ddr = true;
1691771fe6b9SJerome Glisse 	if ((rdev->family == CHIP_RV100) ||
1692771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS100) ||
1693771fe6b9SJerome Glisse 	    (rdev->family == CHIP_RS200)) {
1694771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1695771fe6b9SJerome Glisse 		if (tmp & RV100_HALF_MODE) {
1696771fe6b9SJerome Glisse 			rdev->mc.vram_width = 32;
1697771fe6b9SJerome Glisse 		} else {
1698771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1699771fe6b9SJerome Glisse 		}
1700771fe6b9SJerome Glisse 		if (rdev->flags & RADEON_SINGLE_CRTC) {
1701771fe6b9SJerome Glisse 			rdev->mc.vram_width /= 4;
1702771fe6b9SJerome Glisse 			rdev->mc.vram_is_ddr = true;
1703771fe6b9SJerome Glisse 		}
1704771fe6b9SJerome Glisse 	} else if (rdev->family <= CHIP_RV280) {
1705771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_MEM_CNTL);
1706771fe6b9SJerome Glisse 		if (tmp & RADEON_MEM_NUM_CHANNELS_MASK) {
1707771fe6b9SJerome Glisse 			rdev->mc.vram_width = 128;
1708771fe6b9SJerome Glisse 		} else {
1709771fe6b9SJerome Glisse 			rdev->mc.vram_width = 64;
1710771fe6b9SJerome Glisse 		}
1711771fe6b9SJerome Glisse 	} else {
1712771fe6b9SJerome Glisse 		/* newer IGPs */
1713771fe6b9SJerome Glisse 		rdev->mc.vram_width = 128;
1714771fe6b9SJerome Glisse 	}
1715771fe6b9SJerome Glisse }
1716771fe6b9SJerome Glisse 
17172a0f8918SDave Airlie static u32 r100_get_accessible_vram(struct radeon_device *rdev)
1718771fe6b9SJerome Glisse {
17192a0f8918SDave Airlie 	u32 aper_size;
17202a0f8918SDave Airlie 	u8 byte;
17212a0f8918SDave Airlie 
17222a0f8918SDave Airlie 	aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
17232a0f8918SDave Airlie 
17242a0f8918SDave Airlie 	/* Set HDP_APER_CNTL only on cards that are known not to be broken,
17252a0f8918SDave Airlie 	 * that is has the 2nd generation multifunction PCI interface
17262a0f8918SDave Airlie 	 */
17272a0f8918SDave Airlie 	if (rdev->family == CHIP_RV280 ||
17282a0f8918SDave Airlie 	    rdev->family >= CHIP_RV350) {
17292a0f8918SDave Airlie 		WREG32_P(RADEON_HOST_PATH_CNTL, RADEON_HDP_APER_CNTL,
17302a0f8918SDave Airlie 		       ~RADEON_HDP_APER_CNTL);
17312a0f8918SDave Airlie 		DRM_INFO("Generation 2 PCI interface, using max accessible memory\n");
17322a0f8918SDave Airlie 		return aper_size * 2;
17332a0f8918SDave Airlie 	}
17342a0f8918SDave Airlie 
17352a0f8918SDave Airlie 	/* Older cards have all sorts of funny issues to deal with. First
17362a0f8918SDave Airlie 	 * check if it's a multifunction card by reading the PCI config
17372a0f8918SDave Airlie 	 * header type... Limit those to one aperture size
17382a0f8918SDave Airlie 	 */
17392a0f8918SDave Airlie 	pci_read_config_byte(rdev->pdev, 0xe, &byte);
17402a0f8918SDave Airlie 	if (byte & 0x80) {
17412a0f8918SDave Airlie 		DRM_INFO("Generation 1 PCI interface in multifunction mode\n");
17422a0f8918SDave Airlie 		DRM_INFO("Limiting VRAM to one aperture\n");
17432a0f8918SDave Airlie 		return aper_size;
17442a0f8918SDave Airlie 	}
17452a0f8918SDave Airlie 
17462a0f8918SDave Airlie 	/* Single function older card. We read HDP_APER_CNTL to see how the BIOS
17472a0f8918SDave Airlie 	 * have set it up. We don't write this as it's broken on some ASICs but
17482a0f8918SDave Airlie 	 * we expect the BIOS to have done the right thing (might be too optimistic...)
17492a0f8918SDave Airlie 	 */
17502a0f8918SDave Airlie 	if (RREG32(RADEON_HOST_PATH_CNTL) & RADEON_HDP_APER_CNTL)
17512a0f8918SDave Airlie 		return aper_size * 2;
17522a0f8918SDave Airlie 	return aper_size;
17532a0f8918SDave Airlie }
17542a0f8918SDave Airlie 
17552a0f8918SDave Airlie void r100_vram_init_sizes(struct radeon_device *rdev)
17562a0f8918SDave Airlie {
17572a0f8918SDave Airlie 	u64 config_aper_size;
17582a0f8918SDave Airlie 	u32 accessible;
17592a0f8918SDave Airlie 
17602a0f8918SDave Airlie 	config_aper_size = RREG32(RADEON_CONFIG_APER_SIZE);
1761771fe6b9SJerome Glisse 
1762771fe6b9SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
1763771fe6b9SJerome Glisse 		uint32_t tom;
1764771fe6b9SJerome Glisse 		/* read NB_TOM to get the amount of ram stolen for the GPU */
1765771fe6b9SJerome Glisse 		tom = RREG32(RADEON_NB_TOM);
17667a50f01aSDave Airlie 		rdev->mc.real_vram_size = (((tom >> 16) - (tom & 0xffff) + 1) << 16);
17673e43d821SDave Airlie 		/* for IGPs we need to keep VRAM where it was put by the BIOS */
17683e43d821SDave Airlie 		rdev->mc.vram_location = (tom & 0xffff) << 16;
17697a50f01aSDave Airlie 		WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
17707a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1771771fe6b9SJerome Glisse 	} else {
17727a50f01aSDave Airlie 		rdev->mc.real_vram_size = RREG32(RADEON_CONFIG_MEMSIZE);
1773771fe6b9SJerome Glisse 		/* Some production boards of m6 will report 0
1774771fe6b9SJerome Glisse 		 * if it's 8 MB
1775771fe6b9SJerome Glisse 		 */
17767a50f01aSDave Airlie 		if (rdev->mc.real_vram_size == 0) {
17777a50f01aSDave Airlie 			rdev->mc.real_vram_size = 8192 * 1024;
17787a50f01aSDave Airlie 			WREG32(RADEON_CONFIG_MEMSIZE, rdev->mc.real_vram_size);
1779771fe6b9SJerome Glisse 		}
17803e43d821SDave Airlie 		/* let driver place VRAM */
17813e43d821SDave Airlie 		rdev->mc.vram_location = 0xFFFFFFFFUL;
17822a0f8918SDave Airlie 		 /* Fix for RN50, M6, M7 with 8/16/32(??) MBs of VRAM -
17832a0f8918SDave Airlie 		  * Novell bug 204882 + along with lots of ubuntu ones */
17847a50f01aSDave Airlie 		if (config_aper_size > rdev->mc.real_vram_size)
17857a50f01aSDave Airlie 			rdev->mc.mc_vram_size = config_aper_size;
17867a50f01aSDave Airlie 		else
17877a50f01aSDave Airlie 			rdev->mc.mc_vram_size = rdev->mc.real_vram_size;
1788771fe6b9SJerome Glisse 	}
1789771fe6b9SJerome Glisse 
17902a0f8918SDave Airlie 	/* work out accessible VRAM */
17912a0f8918SDave Airlie 	accessible = r100_get_accessible_vram(rdev);
17922a0f8918SDave Airlie 
1793771fe6b9SJerome Glisse 	rdev->mc.aper_base = drm_get_resource_start(rdev->ddev, 0);
1794771fe6b9SJerome Glisse 	rdev->mc.aper_size = drm_get_resource_len(rdev->ddev, 0);
17952a0f8918SDave Airlie 
17962a0f8918SDave Airlie 	if (accessible > rdev->mc.aper_size)
17972a0f8918SDave Airlie 		accessible = rdev->mc.aper_size;
17982a0f8918SDave Airlie 
17997a50f01aSDave Airlie 	if (rdev->mc.mc_vram_size > rdev->mc.aper_size)
18007a50f01aSDave Airlie 		rdev->mc.mc_vram_size = rdev->mc.aper_size;
18017a50f01aSDave Airlie 
18027a50f01aSDave Airlie 	if (rdev->mc.real_vram_size > rdev->mc.aper_size)
18037a50f01aSDave Airlie 		rdev->mc.real_vram_size = rdev->mc.aper_size;
18042a0f8918SDave Airlie }
18052a0f8918SDave Airlie 
180628d52043SDave Airlie void r100_vga_set_state(struct radeon_device *rdev, bool state)
180728d52043SDave Airlie {
180828d52043SDave Airlie 	uint32_t temp;
180928d52043SDave Airlie 
181028d52043SDave Airlie 	temp = RREG32(RADEON_CONFIG_CNTL);
181128d52043SDave Airlie 	if (state == false) {
181228d52043SDave Airlie 		temp &= ~(1<<8);
181328d52043SDave Airlie 		temp |= (1<<9);
181428d52043SDave Airlie 	} else {
181528d52043SDave Airlie 		temp &= ~(1<<9);
181628d52043SDave Airlie 	}
181728d52043SDave Airlie 	WREG32(RADEON_CONFIG_CNTL, temp);
181828d52043SDave Airlie }
181928d52043SDave Airlie 
18202a0f8918SDave Airlie void r100_vram_info(struct radeon_device *rdev)
18212a0f8918SDave Airlie {
18222a0f8918SDave Airlie 	r100_vram_get_type(rdev);
18232a0f8918SDave Airlie 
18242a0f8918SDave Airlie 	r100_vram_init_sizes(rdev);
1825771fe6b9SJerome Glisse }
1826771fe6b9SJerome Glisse 
1827771fe6b9SJerome Glisse 
1828771fe6b9SJerome Glisse /*
1829771fe6b9SJerome Glisse  * Indirect registers accessor
1830771fe6b9SJerome Glisse  */
1831771fe6b9SJerome Glisse void r100_pll_errata_after_index(struct radeon_device *rdev)
1832771fe6b9SJerome Glisse {
1833771fe6b9SJerome Glisse 	if (!(rdev->pll_errata & CHIP_ERRATA_PLL_DUMMYREADS)) {
1834771fe6b9SJerome Glisse 		return;
1835771fe6b9SJerome Glisse 	}
1836771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CLOCK_CNTL_DATA);
1837771fe6b9SJerome Glisse 	(void)RREG32(RADEON_CRTC_GEN_CNTL);
1838771fe6b9SJerome Glisse }
1839771fe6b9SJerome Glisse 
1840771fe6b9SJerome Glisse static void r100_pll_errata_after_data(struct radeon_device *rdev)
1841771fe6b9SJerome Glisse {
1842771fe6b9SJerome Glisse 	/* This workarounds is necessary on RV100, RS100 and RS200 chips
1843771fe6b9SJerome Glisse 	 * or the chip could hang on a subsequent access
1844771fe6b9SJerome Glisse 	 */
1845771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_PLL_DELAY) {
1846771fe6b9SJerome Glisse 		udelay(5000);
1847771fe6b9SJerome Glisse 	}
1848771fe6b9SJerome Glisse 
1849771fe6b9SJerome Glisse 	/* This function is required to workaround a hardware bug in some (all?)
1850771fe6b9SJerome Glisse 	 * revisions of the R300.  This workaround should be called after every
1851771fe6b9SJerome Glisse 	 * CLOCK_CNTL_INDEX register access.  If not, register reads afterward
1852771fe6b9SJerome Glisse 	 * may not be correct.
1853771fe6b9SJerome Glisse 	 */
1854771fe6b9SJerome Glisse 	if (rdev->pll_errata & CHIP_ERRATA_R300_CG) {
1855771fe6b9SJerome Glisse 		uint32_t save, tmp;
1856771fe6b9SJerome Glisse 
1857771fe6b9SJerome Glisse 		save = RREG32(RADEON_CLOCK_CNTL_INDEX);
1858771fe6b9SJerome Glisse 		tmp = save & ~(0x3f | RADEON_PLL_WR_EN);
1859771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, tmp);
1860771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CLOCK_CNTL_DATA);
1861771fe6b9SJerome Glisse 		WREG32(RADEON_CLOCK_CNTL_INDEX, save);
1862771fe6b9SJerome Glisse 	}
1863771fe6b9SJerome Glisse }
1864771fe6b9SJerome Glisse 
1865771fe6b9SJerome Glisse uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg)
1866771fe6b9SJerome Glisse {
1867771fe6b9SJerome Glisse 	uint32_t data;
1868771fe6b9SJerome Glisse 
1869771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, reg & 0x3f);
1870771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1871771fe6b9SJerome Glisse 	data = RREG32(RADEON_CLOCK_CNTL_DATA);
1872771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1873771fe6b9SJerome Glisse 	return data;
1874771fe6b9SJerome Glisse }
1875771fe6b9SJerome Glisse 
1876771fe6b9SJerome Glisse void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v)
1877771fe6b9SJerome Glisse {
1878771fe6b9SJerome Glisse 	WREG8(RADEON_CLOCK_CNTL_INDEX, ((reg & 0x3f) | RADEON_PLL_WR_EN));
1879771fe6b9SJerome Glisse 	r100_pll_errata_after_index(rdev);
1880771fe6b9SJerome Glisse 	WREG32(RADEON_CLOCK_CNTL_DATA, v);
1881771fe6b9SJerome Glisse 	r100_pll_errata_after_data(rdev);
1882771fe6b9SJerome Glisse }
1883771fe6b9SJerome Glisse 
1884d4550907SJerome Glisse void r100_set_safe_registers(struct radeon_device *rdev)
1885068a117cSJerome Glisse {
1886551ebd83SDave Airlie 	if (ASIC_IS_RN50(rdev)) {
1887551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = rn50_reg_safe_bm;
1888551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(rn50_reg_safe_bm);
1889551ebd83SDave Airlie 	} else if (rdev->family < CHIP_R200) {
1890551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm = r100_reg_safe_bm;
1891551ebd83SDave Airlie 		rdev->config.r100.reg_safe_bm_size = ARRAY_SIZE(r100_reg_safe_bm);
1892551ebd83SDave Airlie 	} else {
1893d4550907SJerome Glisse 		r200_set_safe_registers(rdev);
1894551ebd83SDave Airlie 	}
1895068a117cSJerome Glisse }
1896068a117cSJerome Glisse 
1897771fe6b9SJerome Glisse /*
1898771fe6b9SJerome Glisse  * Debugfs info
1899771fe6b9SJerome Glisse  */
1900771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
1901771fe6b9SJerome Glisse static int r100_debugfs_rbbm_info(struct seq_file *m, void *data)
1902771fe6b9SJerome Glisse {
1903771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1904771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1905771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1906771fe6b9SJerome Glisse 	uint32_t reg, value;
1907771fe6b9SJerome Glisse 	unsigned i;
1908771fe6b9SJerome Glisse 
1909771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_STATUS 0x%08x\n", RREG32(RADEON_RBBM_STATUS));
1910771fe6b9SJerome Glisse 	seq_printf(m, "RBBM_CMDFIFO_STAT 0x%08x\n", RREG32(0xE7C));
1911771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1912771fe6b9SJerome Glisse 	for (i = 0; i < 64; i++) {
1913771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i | 0x100);
1914771fe6b9SJerome Glisse 		reg = (RREG32(RADEON_RBBM_CMDFIFO_DATA) - 1) >> 2;
1915771fe6b9SJerome Glisse 		WREG32(RADEON_RBBM_CMDFIFO_ADDR, i);
1916771fe6b9SJerome Glisse 		value = RREG32(RADEON_RBBM_CMDFIFO_DATA);
1917771fe6b9SJerome Glisse 		seq_printf(m, "[0x%03X] 0x%04X=0x%08X\n", i, reg, value);
1918771fe6b9SJerome Glisse 	}
1919771fe6b9SJerome Glisse 	return 0;
1920771fe6b9SJerome Glisse }
1921771fe6b9SJerome Glisse 
1922771fe6b9SJerome Glisse static int r100_debugfs_cp_ring_info(struct seq_file *m, void *data)
1923771fe6b9SJerome Glisse {
1924771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1925771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1926771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1927771fe6b9SJerome Glisse 	uint32_t rdp, wdp;
1928771fe6b9SJerome Glisse 	unsigned count, i, j;
1929771fe6b9SJerome Glisse 
1930771fe6b9SJerome Glisse 	radeon_ring_free_size(rdev);
1931771fe6b9SJerome Glisse 	rdp = RREG32(RADEON_CP_RB_RPTR);
1932771fe6b9SJerome Glisse 	wdp = RREG32(RADEON_CP_RB_WPTR);
1933771fe6b9SJerome Glisse 	count = (rdp + rdev->cp.ring_size - wdp) & rdev->cp.ptr_mask;
1934771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1935771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_WPTR 0x%08x\n", wdp);
1936771fe6b9SJerome Glisse 	seq_printf(m, "CP_RB_RPTR 0x%08x\n", rdp);
1937771fe6b9SJerome Glisse 	seq_printf(m, "%u free dwords in ring\n", rdev->cp.ring_free_dw);
1938771fe6b9SJerome Glisse 	seq_printf(m, "%u dwords in ring\n", count);
1939771fe6b9SJerome Glisse 	for (j = 0; j <= count; j++) {
1940771fe6b9SJerome Glisse 		i = (rdp + j) & rdev->cp.ptr_mask;
1941771fe6b9SJerome Glisse 		seq_printf(m, "r[%04d]=0x%08x\n", i, rdev->cp.ring[i]);
1942771fe6b9SJerome Glisse 	}
1943771fe6b9SJerome Glisse 	return 0;
1944771fe6b9SJerome Glisse }
1945771fe6b9SJerome Glisse 
1946771fe6b9SJerome Glisse 
1947771fe6b9SJerome Glisse static int r100_debugfs_cp_csq_fifo(struct seq_file *m, void *data)
1948771fe6b9SJerome Glisse {
1949771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
1950771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
1951771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
1952771fe6b9SJerome Glisse 	uint32_t csq_stat, csq2_stat, tmp;
1953771fe6b9SJerome Glisse 	unsigned r_rptr, r_wptr, ib1_rptr, ib1_wptr, ib2_rptr, ib2_wptr;
1954771fe6b9SJerome Glisse 	unsigned i;
1955771fe6b9SJerome Glisse 
1956771fe6b9SJerome Glisse 	seq_printf(m, "CP_STAT 0x%08x\n", RREG32(RADEON_CP_STAT));
1957771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_MODE 0x%08x\n", RREG32(RADEON_CP_CSQ_MODE));
1958771fe6b9SJerome Glisse 	csq_stat = RREG32(RADEON_CP_CSQ_STAT);
1959771fe6b9SJerome Glisse 	csq2_stat = RREG32(RADEON_CP_CSQ2_STAT);
1960771fe6b9SJerome Glisse 	r_rptr = (csq_stat >> 0) & 0x3ff;
1961771fe6b9SJerome Glisse 	r_wptr = (csq_stat >> 10) & 0x3ff;
1962771fe6b9SJerome Glisse 	ib1_rptr = (csq_stat >> 20) & 0x3ff;
1963771fe6b9SJerome Glisse 	ib1_wptr = (csq2_stat >> 0) & 0x3ff;
1964771fe6b9SJerome Glisse 	ib2_rptr = (csq2_stat >> 10) & 0x3ff;
1965771fe6b9SJerome Glisse 	ib2_wptr = (csq2_stat >> 20) & 0x3ff;
1966771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ_STAT 0x%08x\n", csq_stat);
1967771fe6b9SJerome Glisse 	seq_printf(m, "CP_CSQ2_STAT 0x%08x\n", csq2_stat);
1968771fe6b9SJerome Glisse 	seq_printf(m, "Ring rptr %u\n", r_rptr);
1969771fe6b9SJerome Glisse 	seq_printf(m, "Ring wptr %u\n", r_wptr);
1970771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 rptr %u\n", ib1_rptr);
1971771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 wptr %u\n", ib1_wptr);
1972771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 rptr %u\n", ib2_rptr);
1973771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 wptr %u\n", ib2_wptr);
1974771fe6b9SJerome Glisse 	/* FIXME: 0, 128, 640 depends on fifo setup see cp_init_kms
1975771fe6b9SJerome Glisse 	 * 128 = indirect1_start * 8 & 640 = indirect2_start * 8 */
1976771fe6b9SJerome Glisse 	seq_printf(m, "Ring fifo:\n");
1977771fe6b9SJerome Glisse 	for (i = 0; i < 256; i++) {
1978771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1979771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1980771fe6b9SJerome Glisse 		seq_printf(m, "rfifo[%04d]=0x%08X\n", i, tmp);
1981771fe6b9SJerome Glisse 	}
1982771fe6b9SJerome Glisse 	seq_printf(m, "Indirect1 fifo:\n");
1983771fe6b9SJerome Glisse 	for (i = 256; i <= 512; i++) {
1984771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1985771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1986771fe6b9SJerome Glisse 		seq_printf(m, "ib1fifo[%04d]=0x%08X\n", i, tmp);
1987771fe6b9SJerome Glisse 	}
1988771fe6b9SJerome Glisse 	seq_printf(m, "Indirect2 fifo:\n");
1989771fe6b9SJerome Glisse 	for (i = 640; i < ib1_wptr; i++) {
1990771fe6b9SJerome Glisse 		WREG32(RADEON_CP_CSQ_ADDR, i << 2);
1991771fe6b9SJerome Glisse 		tmp = RREG32(RADEON_CP_CSQ_DATA);
1992771fe6b9SJerome Glisse 		seq_printf(m, "ib2fifo[%04d]=0x%08X\n", i, tmp);
1993771fe6b9SJerome Glisse 	}
1994771fe6b9SJerome Glisse 	return 0;
1995771fe6b9SJerome Glisse }
1996771fe6b9SJerome Glisse 
1997771fe6b9SJerome Glisse static int r100_debugfs_mc_info(struct seq_file *m, void *data)
1998771fe6b9SJerome Glisse {
1999771fe6b9SJerome Glisse 	struct drm_info_node *node = (struct drm_info_node *) m->private;
2000771fe6b9SJerome Glisse 	struct drm_device *dev = node->minor->dev;
2001771fe6b9SJerome Glisse 	struct radeon_device *rdev = dev->dev_private;
2002771fe6b9SJerome Glisse 	uint32_t tmp;
2003771fe6b9SJerome Glisse 
2004771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_CONFIG_MEMSIZE);
2005771fe6b9SJerome Glisse 	seq_printf(m, "CONFIG_MEMSIZE 0x%08x\n", tmp);
2006771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_FB_LOCATION);
2007771fe6b9SJerome Glisse 	seq_printf(m, "MC_FB_LOCATION 0x%08x\n", tmp);
2008771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_BUS_CNTL);
2009771fe6b9SJerome Glisse 	seq_printf(m, "BUS_CNTL 0x%08x\n", tmp);
2010771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_MC_AGP_LOCATION);
2011771fe6b9SJerome Glisse 	seq_printf(m, "MC_AGP_LOCATION 0x%08x\n", tmp);
2012771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AGP_BASE);
2013771fe6b9SJerome Glisse 	seq_printf(m, "AGP_BASE 0x%08x\n", tmp);
2014771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_HOST_PATH_CNTL);
2015771fe6b9SJerome Glisse 	seq_printf(m, "HOST_PATH_CNTL 0x%08x\n", tmp);
2016771fe6b9SJerome Glisse 	tmp = RREG32(0x01D0);
2017771fe6b9SJerome Glisse 	seq_printf(m, "AIC_CTRL 0x%08x\n", tmp);
2018771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_LO_ADDR);
2019771fe6b9SJerome Glisse 	seq_printf(m, "AIC_LO_ADDR 0x%08x\n", tmp);
2020771fe6b9SJerome Glisse 	tmp = RREG32(RADEON_AIC_HI_ADDR);
2021771fe6b9SJerome Glisse 	seq_printf(m, "AIC_HI_ADDR 0x%08x\n", tmp);
2022771fe6b9SJerome Glisse 	tmp = RREG32(0x01E4);
2023771fe6b9SJerome Glisse 	seq_printf(m, "AIC_TLB_ADDR 0x%08x\n", tmp);
2024771fe6b9SJerome Glisse 	return 0;
2025771fe6b9SJerome Glisse }
2026771fe6b9SJerome Glisse 
2027771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_rbbm_list[] = {
2028771fe6b9SJerome Glisse 	{"r100_rbbm_info", r100_debugfs_rbbm_info, 0, NULL},
2029771fe6b9SJerome Glisse };
2030771fe6b9SJerome Glisse 
2031771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_cp_list[] = {
2032771fe6b9SJerome Glisse 	{"r100_cp_ring_info", r100_debugfs_cp_ring_info, 0, NULL},
2033771fe6b9SJerome Glisse 	{"r100_cp_csq_fifo", r100_debugfs_cp_csq_fifo, 0, NULL},
2034771fe6b9SJerome Glisse };
2035771fe6b9SJerome Glisse 
2036771fe6b9SJerome Glisse static struct drm_info_list r100_debugfs_mc_info_list[] = {
2037771fe6b9SJerome Glisse 	{"r100_mc_info", r100_debugfs_mc_info, 0, NULL},
2038771fe6b9SJerome Glisse };
2039771fe6b9SJerome Glisse #endif
2040771fe6b9SJerome Glisse 
2041771fe6b9SJerome Glisse int r100_debugfs_rbbm_init(struct radeon_device *rdev)
2042771fe6b9SJerome Glisse {
2043771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2044771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_rbbm_list, 1);
2045771fe6b9SJerome Glisse #else
2046771fe6b9SJerome Glisse 	return 0;
2047771fe6b9SJerome Glisse #endif
2048771fe6b9SJerome Glisse }
2049771fe6b9SJerome Glisse 
2050771fe6b9SJerome Glisse int r100_debugfs_cp_init(struct radeon_device *rdev)
2051771fe6b9SJerome Glisse {
2052771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2053771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_cp_list, 2);
2054771fe6b9SJerome Glisse #else
2055771fe6b9SJerome Glisse 	return 0;
2056771fe6b9SJerome Glisse #endif
2057771fe6b9SJerome Glisse }
2058771fe6b9SJerome Glisse 
2059771fe6b9SJerome Glisse int r100_debugfs_mc_info_init(struct radeon_device *rdev)
2060771fe6b9SJerome Glisse {
2061771fe6b9SJerome Glisse #if defined(CONFIG_DEBUG_FS)
2062771fe6b9SJerome Glisse 	return radeon_debugfs_add_files(rdev, r100_debugfs_mc_info_list, 1);
2063771fe6b9SJerome Glisse #else
2064771fe6b9SJerome Glisse 	return 0;
2065771fe6b9SJerome Glisse #endif
2066771fe6b9SJerome Glisse }
2067e024e110SDave Airlie 
2068e024e110SDave Airlie int r100_set_surface_reg(struct radeon_device *rdev, int reg,
2069e024e110SDave Airlie 			 uint32_t tiling_flags, uint32_t pitch,
2070e024e110SDave Airlie 			 uint32_t offset, uint32_t obj_size)
2071e024e110SDave Airlie {
2072e024e110SDave Airlie 	int surf_index = reg * 16;
2073e024e110SDave Airlie 	int flags = 0;
2074e024e110SDave Airlie 
2075e024e110SDave Airlie 	/* r100/r200 divide by 16 */
2076e024e110SDave Airlie 	if (rdev->family < CHIP_R300)
2077e024e110SDave Airlie 		flags = pitch / 16;
2078e024e110SDave Airlie 	else
2079e024e110SDave Airlie 		flags = pitch / 8;
2080e024e110SDave Airlie 
2081e024e110SDave Airlie 	if (rdev->family <= CHIP_RS200) {
2082e024e110SDave Airlie 		if ((tiling_flags & (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2083e024e110SDave Airlie 				 == (RADEON_TILING_MACRO|RADEON_TILING_MICRO))
2084e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_BOTH;
2085e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2086e024e110SDave Airlie 			flags |= RADEON_SURF_TILE_COLOR_MACRO;
2087e024e110SDave Airlie 	} else if (rdev->family <= CHIP_RV280) {
2088e024e110SDave Airlie 		if (tiling_flags & (RADEON_TILING_MACRO))
2089e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MACRO;
2090e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2091e024e110SDave Airlie 			flags |= R200_SURF_TILE_COLOR_MICRO;
2092e024e110SDave Airlie 	} else {
2093e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MACRO)
2094e024e110SDave Airlie 			flags |= R300_SURF_TILE_MACRO;
2095e024e110SDave Airlie 		if (tiling_flags & RADEON_TILING_MICRO)
2096e024e110SDave Airlie 			flags |= R300_SURF_TILE_MICRO;
2097e024e110SDave Airlie 	}
2098e024e110SDave Airlie 
2099c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_16BIT)
2100c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_16BPP | RADEON_SURF_AP1_SWP_16BPP;
2101c88f9f0cSMichel Dänzer 	if (tiling_flags & RADEON_TILING_SWAP_32BIT)
2102c88f9f0cSMichel Dänzer 		flags |= RADEON_SURF_AP0_SWP_32BPP | RADEON_SURF_AP1_SWP_32BPP;
2103c88f9f0cSMichel Dänzer 
2104e024e110SDave Airlie 	DRM_DEBUG("writing surface %d %d %x %x\n", reg, flags, offset, offset+obj_size-1);
2105e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, flags);
2106e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_LOWER_BOUND + surf_index, offset);
2107e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_UPPER_BOUND + surf_index, offset + obj_size - 1);
2108e024e110SDave Airlie 	return 0;
2109e024e110SDave Airlie }
2110e024e110SDave Airlie 
2111e024e110SDave Airlie void r100_clear_surface_reg(struct radeon_device *rdev, int reg)
2112e024e110SDave Airlie {
2113e024e110SDave Airlie 	int surf_index = reg * 16;
2114e024e110SDave Airlie 	WREG32(RADEON_SURFACE0_INFO + surf_index, 0);
2115e024e110SDave Airlie }
2116c93bb85bSJerome Glisse 
2117c93bb85bSJerome Glisse void r100_bandwidth_update(struct radeon_device *rdev)
2118c93bb85bSJerome Glisse {
2119c93bb85bSJerome Glisse 	fixed20_12 trcd_ff, trp_ff, tras_ff, trbs_ff, tcas_ff;
2120c93bb85bSJerome Glisse 	fixed20_12 sclk_ff, mclk_ff, sclk_eff_ff, sclk_delay_ff;
2121c93bb85bSJerome Glisse 	fixed20_12 peak_disp_bw, mem_bw, pix_clk, pix_clk2, temp_ff, crit_point_ff;
2122c93bb85bSJerome Glisse 	uint32_t temp, data, mem_trcd, mem_trp, mem_tras;
2123c93bb85bSJerome Glisse 	fixed20_12 memtcas_ff[8] = {
2124c93bb85bSJerome Glisse 		fixed_init(1),
2125c93bb85bSJerome Glisse 		fixed_init(2),
2126c93bb85bSJerome Glisse 		fixed_init(3),
2127c93bb85bSJerome Glisse 		fixed_init(0),
2128c93bb85bSJerome Glisse 		fixed_init_half(1),
2129c93bb85bSJerome Glisse 		fixed_init_half(2),
2130c93bb85bSJerome Glisse 		fixed_init(0),
2131c93bb85bSJerome Glisse 	};
2132c93bb85bSJerome Glisse 	fixed20_12 memtcas_rs480_ff[8] = {
2133c93bb85bSJerome Glisse 		fixed_init(0),
2134c93bb85bSJerome Glisse 		fixed_init(1),
2135c93bb85bSJerome Glisse 		fixed_init(2),
2136c93bb85bSJerome Glisse 		fixed_init(3),
2137c93bb85bSJerome Glisse 		fixed_init(0),
2138c93bb85bSJerome Glisse 		fixed_init_half(1),
2139c93bb85bSJerome Glisse 		fixed_init_half(2),
2140c93bb85bSJerome Glisse 		fixed_init_half(3),
2141c93bb85bSJerome Glisse 	};
2142c93bb85bSJerome Glisse 	fixed20_12 memtcas2_ff[8] = {
2143c93bb85bSJerome Glisse 		fixed_init(0),
2144c93bb85bSJerome Glisse 		fixed_init(1),
2145c93bb85bSJerome Glisse 		fixed_init(2),
2146c93bb85bSJerome Glisse 		fixed_init(3),
2147c93bb85bSJerome Glisse 		fixed_init(4),
2148c93bb85bSJerome Glisse 		fixed_init(5),
2149c93bb85bSJerome Glisse 		fixed_init(6),
2150c93bb85bSJerome Glisse 		fixed_init(7),
2151c93bb85bSJerome Glisse 	};
2152c93bb85bSJerome Glisse 	fixed20_12 memtrbs[8] = {
2153c93bb85bSJerome Glisse 		fixed_init(1),
2154c93bb85bSJerome Glisse 		fixed_init_half(1),
2155c93bb85bSJerome Glisse 		fixed_init(2),
2156c93bb85bSJerome Glisse 		fixed_init_half(2),
2157c93bb85bSJerome Glisse 		fixed_init(3),
2158c93bb85bSJerome Glisse 		fixed_init_half(3),
2159c93bb85bSJerome Glisse 		fixed_init(4),
2160c93bb85bSJerome Glisse 		fixed_init_half(4)
2161c93bb85bSJerome Glisse 	};
2162c93bb85bSJerome Glisse 	fixed20_12 memtrbs_r4xx[8] = {
2163c93bb85bSJerome Glisse 		fixed_init(4),
2164c93bb85bSJerome Glisse 		fixed_init(5),
2165c93bb85bSJerome Glisse 		fixed_init(6),
2166c93bb85bSJerome Glisse 		fixed_init(7),
2167c93bb85bSJerome Glisse 		fixed_init(8),
2168c93bb85bSJerome Glisse 		fixed_init(9),
2169c93bb85bSJerome Glisse 		fixed_init(10),
2170c93bb85bSJerome Glisse 		fixed_init(11)
2171c93bb85bSJerome Glisse 	};
2172c93bb85bSJerome Glisse 	fixed20_12 min_mem_eff;
2173c93bb85bSJerome Glisse 	fixed20_12 mc_latency_sclk, mc_latency_mclk, k1;
2174c93bb85bSJerome Glisse 	fixed20_12 cur_latency_mclk, cur_latency_sclk;
2175c93bb85bSJerome Glisse 	fixed20_12 disp_latency, disp_latency_overhead, disp_drain_rate,
2176c93bb85bSJerome Glisse 		disp_drain_rate2, read_return_rate;
2177c93bb85bSJerome Glisse 	fixed20_12 time_disp1_drop_priority;
2178c93bb85bSJerome Glisse 	int c;
2179c93bb85bSJerome Glisse 	int cur_size = 16;       /* in octawords */
2180c93bb85bSJerome Glisse 	int critical_point = 0, critical_point2;
2181c93bb85bSJerome Glisse /* 	uint32_t read_return_rate, time_disp1_drop_priority; */
2182c93bb85bSJerome Glisse 	int stop_req, max_stop_req;
2183c93bb85bSJerome Glisse 	struct drm_display_mode *mode1 = NULL;
2184c93bb85bSJerome Glisse 	struct drm_display_mode *mode2 = NULL;
2185c93bb85bSJerome Glisse 	uint32_t pixel_bytes1 = 0;
2186c93bb85bSJerome Glisse 	uint32_t pixel_bytes2 = 0;
2187c93bb85bSJerome Glisse 
2188c93bb85bSJerome Glisse 	if (rdev->mode_info.crtcs[0]->base.enabled) {
2189c93bb85bSJerome Glisse 		mode1 = &rdev->mode_info.crtcs[0]->base.mode;
2190c93bb85bSJerome Glisse 		pixel_bytes1 = rdev->mode_info.crtcs[0]->base.fb->bits_per_pixel / 8;
2191c93bb85bSJerome Glisse 	}
2192dfee5614SDave Airlie 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
2193c93bb85bSJerome Glisse 		if (rdev->mode_info.crtcs[1]->base.enabled) {
2194c93bb85bSJerome Glisse 			mode2 = &rdev->mode_info.crtcs[1]->base.mode;
2195c93bb85bSJerome Glisse 			pixel_bytes2 = rdev->mode_info.crtcs[1]->base.fb->bits_per_pixel / 8;
2196c93bb85bSJerome Glisse 		}
2197dfee5614SDave Airlie 	}
2198c93bb85bSJerome Glisse 
2199c93bb85bSJerome Glisse 	min_mem_eff.full = rfixed_const_8(0);
2200c93bb85bSJerome Glisse 	/* get modes */
2201c93bb85bSJerome Glisse 	if ((rdev->disp_priority == 2) && ASIC_IS_R300(rdev)) {
2202c93bb85bSJerome Glisse 		uint32_t mc_init_misc_lat_timer = RREG32(R300_MC_INIT_MISC_LAT_TIMER);
2203c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP1R_INIT_LAT_MASK << R300_MC_DISP1R_INIT_LAT_SHIFT);
2204c93bb85bSJerome Glisse 		mc_init_misc_lat_timer &= ~(R300_MC_DISP0R_INIT_LAT_MASK << R300_MC_DISP0R_INIT_LAT_SHIFT);
2205c93bb85bSJerome Glisse 		/* check crtc enables */
2206c93bb85bSJerome Glisse 		if (mode2)
2207c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP1R_INIT_LAT_SHIFT);
2208c93bb85bSJerome Glisse 		if (mode1)
2209c93bb85bSJerome Glisse 			mc_init_misc_lat_timer |= (1 << R300_MC_DISP0R_INIT_LAT_SHIFT);
2210c93bb85bSJerome Glisse 		WREG32(R300_MC_INIT_MISC_LAT_TIMER, mc_init_misc_lat_timer);
2211c93bb85bSJerome Glisse 	}
2212c93bb85bSJerome Glisse 
2213c93bb85bSJerome Glisse 	/*
2214c93bb85bSJerome Glisse 	 * determine is there is enough bw for current mode
2215c93bb85bSJerome Glisse 	 */
2216c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_const(rdev->clock.default_mclk);
2217c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(100);
2218c93bb85bSJerome Glisse 	mclk_ff.full = rfixed_div(mclk_ff, temp_ff);
2219c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_const(rdev->clock.default_sclk);
2220c93bb85bSJerome Glisse 	sclk_ff.full = rfixed_div(sclk_ff, temp_ff);
2221c93bb85bSJerome Glisse 
2222c93bb85bSJerome Glisse 	temp = (rdev->mc.vram_width / 8) * (rdev->mc.vram_is_ddr ? 2 : 1);
2223c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(temp);
2224c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mclk_ff, temp_ff);
2225c93bb85bSJerome Glisse 
2226c93bb85bSJerome Glisse 	pix_clk.full = 0;
2227c93bb85bSJerome Glisse 	pix_clk2.full = 0;
2228c93bb85bSJerome Glisse 	peak_disp_bw.full = 0;
2229c93bb85bSJerome Glisse 	if (mode1) {
2230c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2231c93bb85bSJerome Glisse 		pix_clk.full = rfixed_const(mode1->clock); /* convert to fixed point */
2232c93bb85bSJerome Glisse 		pix_clk.full = rfixed_div(pix_clk, temp_ff);
2233c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes1);
2234c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk, temp_ff);
2235c93bb85bSJerome Glisse 	}
2236c93bb85bSJerome Glisse 	if (mode2) {
2237c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(1000);
2238c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_const(mode2->clock); /* convert to fixed point */
2239c93bb85bSJerome Glisse 		pix_clk2.full = rfixed_div(pix_clk2, temp_ff);
2240c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const(pixel_bytes2);
2241c93bb85bSJerome Glisse 		peak_disp_bw.full += rfixed_mul(pix_clk2, temp_ff);
2242c93bb85bSJerome Glisse 	}
2243c93bb85bSJerome Glisse 
2244c93bb85bSJerome Glisse 	mem_bw.full = rfixed_mul(mem_bw, min_mem_eff);
2245c93bb85bSJerome Glisse 	if (peak_disp_bw.full >= mem_bw.full) {
2246c93bb85bSJerome Glisse 		DRM_ERROR("You may not have enough display bandwidth for current mode\n"
2247c93bb85bSJerome Glisse 			  "If you have flickering problem, try to lower resolution, refresh rate, or color depth\n");
2248c93bb85bSJerome Glisse 	}
2249c93bb85bSJerome Glisse 
2250c93bb85bSJerome Glisse 	/*  Get values from the EXT_MEM_CNTL register...converting its contents. */
2251c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_TIMING_CNTL);
2252c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || (rdev->flags & RADEON_IS_IGP)) { /* RV100, M6, IGPs */
2253c93bb85bSJerome Glisse 		mem_trcd = ((temp >> 2) & 0x3) + 1;
2254c93bb85bSJerome Glisse 		mem_trp  = ((temp & 0x3)) + 1;
2255c93bb85bSJerome Glisse 		mem_tras = ((temp & 0x70) >> 4) + 1;
2256c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R300 ||
2257c93bb85bSJerome Glisse 		   rdev->family == CHIP_R350) { /* r300, r350 */
2258c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2259c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2260c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 4;
2261c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_RV350 ||
2262c93bb85bSJerome Glisse 		   rdev->family <= CHIP_RV380) {
2263c93bb85bSJerome Glisse 		/* rv3x0 */
2264c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 3;
2265c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 3;
2266c93bb85bSJerome Glisse 		mem_tras = ((temp >> 11) & 0xf) + 6;
2267c93bb85bSJerome Glisse 	} else if (rdev->family == CHIP_R420 ||
2268c93bb85bSJerome Glisse 		   rdev->family == CHIP_R423 ||
2269c93bb85bSJerome Glisse 		   rdev->family == CHIP_RV410) {
2270c93bb85bSJerome Glisse 		/* r4xx */
2271c93bb85bSJerome Glisse 		mem_trcd = (temp & 0xf) + 3;
2272c93bb85bSJerome Glisse 		if (mem_trcd > 15)
2273c93bb85bSJerome Glisse 			mem_trcd = 15;
2274c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0xf) + 3;
2275c93bb85bSJerome Glisse 		if (mem_trp > 15)
2276c93bb85bSJerome Glisse 			mem_trp = 15;
2277c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0x1f) + 6;
2278c93bb85bSJerome Glisse 		if (mem_tras > 31)
2279c93bb85bSJerome Glisse 			mem_tras = 31;
2280c93bb85bSJerome Glisse 	} else { /* RV200, R200 */
2281c93bb85bSJerome Glisse 		mem_trcd = (temp & 0x7) + 1;
2282c93bb85bSJerome Glisse 		mem_trp = ((temp >> 8) & 0x7) + 1;
2283c93bb85bSJerome Glisse 		mem_tras = ((temp >> 12) & 0xf) + 4;
2284c93bb85bSJerome Glisse 	}
2285c93bb85bSJerome Glisse 	/* convert to FF */
2286c93bb85bSJerome Glisse 	trcd_ff.full = rfixed_const(mem_trcd);
2287c93bb85bSJerome Glisse 	trp_ff.full = rfixed_const(mem_trp);
2288c93bb85bSJerome Glisse 	tras_ff.full = rfixed_const(mem_tras);
2289c93bb85bSJerome Glisse 
2290c93bb85bSJerome Glisse 	/* Get values from the MEM_SDRAM_MODE_REG register...converting its */
2291c93bb85bSJerome Glisse 	temp = RREG32(RADEON_MEM_SDRAM_MODE_REG);
2292c93bb85bSJerome Glisse 	data = (temp & (7 << 20)) >> 20;
2293c93bb85bSJerome Glisse 	if ((rdev->family == CHIP_RV100) || rdev->flags & RADEON_IS_IGP) {
2294c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RS480) /* don't think rs400 */
2295c93bb85bSJerome Glisse 			tcas_ff = memtcas_rs480_ff[data];
2296c93bb85bSJerome Glisse 		else
2297c93bb85bSJerome Glisse 			tcas_ff = memtcas_ff[data];
2298c93bb85bSJerome Glisse 	} else
2299c93bb85bSJerome Glisse 		tcas_ff = memtcas2_ff[data];
2300c93bb85bSJerome Glisse 
2301c93bb85bSJerome Glisse 	if (rdev->family == CHIP_RS400 ||
2302c93bb85bSJerome Glisse 	    rdev->family == CHIP_RS480) {
2303c93bb85bSJerome Glisse 		/* extra cas latency stored in bits 23-25 0-4 clocks */
2304c93bb85bSJerome Glisse 		data = (temp >> 23) & 0x7;
2305c93bb85bSJerome Glisse 		if (data < 5)
2306c93bb85bSJerome Glisse 			tcas_ff.full += rfixed_const(data);
2307c93bb85bSJerome Glisse 	}
2308c93bb85bSJerome Glisse 
2309c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev) && !(rdev->flags & RADEON_IS_IGP)) {
2310c93bb85bSJerome Glisse 		/* on the R300, Tcas is included in Trbs.
2311c93bb85bSJerome Glisse 		 */
2312c93bb85bSJerome Glisse 		temp = RREG32(RADEON_MEM_CNTL);
2313c93bb85bSJerome Glisse 		data = (R300_MEM_NUM_CHANNELS_MASK & temp);
2314c93bb85bSJerome Glisse 		if (data == 1) {
2315c93bb85bSJerome Glisse 			if (R300_MEM_USE_CD_CH_ONLY & temp) {
2316c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_INDEX);
2317c93bb85bSJerome Glisse 				temp &= ~R300_MC_IND_ADDR_MASK;
2318c93bb85bSJerome Glisse 				temp |= R300_MC_READ_CNTL_CD_mcind;
2319c93bb85bSJerome Glisse 				WREG32(R300_MC_IND_INDEX, temp);
2320c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_IND_DATA);
2321c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_C_MASK & temp);
2322c93bb85bSJerome Glisse 			} else {
2323c93bb85bSJerome Glisse 				temp = RREG32(R300_MC_READ_CNTL_AB);
2324c93bb85bSJerome Glisse 				data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2325c93bb85bSJerome Glisse 			}
2326c93bb85bSJerome Glisse 		} else {
2327c93bb85bSJerome Glisse 			temp = RREG32(R300_MC_READ_CNTL_AB);
2328c93bb85bSJerome Glisse 			data = (R300_MEM_RBS_POSITION_A_MASK & temp);
2329c93bb85bSJerome Glisse 		}
2330c93bb85bSJerome Glisse 		if (rdev->family == CHIP_RV410 ||
2331c93bb85bSJerome Glisse 		    rdev->family == CHIP_R420 ||
2332c93bb85bSJerome Glisse 		    rdev->family == CHIP_R423)
2333c93bb85bSJerome Glisse 			trbs_ff = memtrbs_r4xx[data];
2334c93bb85bSJerome Glisse 		else
2335c93bb85bSJerome Glisse 			trbs_ff = memtrbs[data];
2336c93bb85bSJerome Glisse 		tcas_ff.full += trbs_ff.full;
2337c93bb85bSJerome Glisse 	}
2338c93bb85bSJerome Glisse 
2339c93bb85bSJerome Glisse 	sclk_eff_ff.full = sclk_ff.full;
2340c93bb85bSJerome Glisse 
2341c93bb85bSJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
2342c93bb85bSJerome Glisse 		fixed20_12 agpmode_ff;
2343c93bb85bSJerome Glisse 		agpmode_ff.full = rfixed_const(radeon_agpmode);
2344c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const_666(16);
2345c93bb85bSJerome Glisse 		sclk_eff_ff.full -= rfixed_mul(agpmode_ff, temp_ff);
2346c93bb85bSJerome Glisse 	}
2347c93bb85bSJerome Glisse 	/* TODO PCIE lanes may affect this - agpmode == 16?? */
2348c93bb85bSJerome Glisse 
2349c93bb85bSJerome Glisse 	if (ASIC_IS_R300(rdev)) {
2350c93bb85bSJerome Glisse 		sclk_delay_ff.full = rfixed_const(250);
2351c93bb85bSJerome Glisse 	} else {
2352c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RV100) ||
2353c93bb85bSJerome Glisse 		    rdev->flags & RADEON_IS_IGP) {
2354c93bb85bSJerome Glisse 			if (rdev->mc.vram_is_ddr)
2355c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2356c93bb85bSJerome Glisse 			else
2357c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(33);
2358c93bb85bSJerome Glisse 		} else {
2359c93bb85bSJerome Glisse 			if (rdev->mc.vram_width == 128)
2360c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(57);
2361c93bb85bSJerome Glisse 			else
2362c93bb85bSJerome Glisse 				sclk_delay_ff.full = rfixed_const(41);
2363c93bb85bSJerome Glisse 		}
2364c93bb85bSJerome Glisse 	}
2365c93bb85bSJerome Glisse 
2366c93bb85bSJerome Glisse 	mc_latency_sclk.full = rfixed_div(sclk_delay_ff, sclk_eff_ff);
2367c93bb85bSJerome Glisse 
2368c93bb85bSJerome Glisse 	if (rdev->mc.vram_is_ddr) {
2369c93bb85bSJerome Glisse 		if (rdev->mc.vram_width == 32) {
2370c93bb85bSJerome Glisse 			k1.full = rfixed_const(40);
2371c93bb85bSJerome Glisse 			c  = 3;
2372c93bb85bSJerome Glisse 		} else {
2373c93bb85bSJerome Glisse 			k1.full = rfixed_const(20);
2374c93bb85bSJerome Glisse 			c  = 1;
2375c93bb85bSJerome Glisse 		}
2376c93bb85bSJerome Glisse 	} else {
2377c93bb85bSJerome Glisse 		k1.full = rfixed_const(40);
2378c93bb85bSJerome Glisse 		c  = 3;
2379c93bb85bSJerome Glisse 	}
2380c93bb85bSJerome Glisse 
2381c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(2);
2382c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_mul(trcd_ff, temp_ff);
2383c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(c);
2384c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tcas_ff, temp_ff);
2385c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(4);
2386c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(tras_ff, temp_ff);
2387c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_mul(trp_ff, temp_ff);
2388c93bb85bSJerome Glisse 	mc_latency_mclk.full += k1.full;
2389c93bb85bSJerome Glisse 
2390c93bb85bSJerome Glisse 	mc_latency_mclk.full = rfixed_div(mc_latency_mclk, mclk_ff);
2391c93bb85bSJerome Glisse 	mc_latency_mclk.full += rfixed_div(temp_ff, sclk_eff_ff);
2392c93bb85bSJerome Glisse 
2393c93bb85bSJerome Glisse 	/*
2394c93bb85bSJerome Glisse 	  HW cursor time assuming worst case of full size colour cursor.
2395c93bb85bSJerome Glisse 	*/
2396c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const((2 * (cur_size - (rdev->mc.vram_is_ddr + 1))));
2397c93bb85bSJerome Glisse 	temp_ff.full += trcd_ff.full;
2398c93bb85bSJerome Glisse 	if (temp_ff.full < tras_ff.full)
2399c93bb85bSJerome Glisse 		temp_ff.full = tras_ff.full;
2400c93bb85bSJerome Glisse 	cur_latency_mclk.full = rfixed_div(temp_ff, mclk_ff);
2401c93bb85bSJerome Glisse 
2402c93bb85bSJerome Glisse 	temp_ff.full = rfixed_const(cur_size);
2403c93bb85bSJerome Glisse 	cur_latency_sclk.full = rfixed_div(temp_ff, sclk_eff_ff);
2404c93bb85bSJerome Glisse 	/*
2405c93bb85bSJerome Glisse 	  Find the total latency for the display data.
2406c93bb85bSJerome Glisse 	*/
2407b5fc9010SMichel Dänzer 	disp_latency_overhead.full = rfixed_const(8);
2408c93bb85bSJerome Glisse 	disp_latency_overhead.full = rfixed_div(disp_latency_overhead, sclk_ff);
2409c93bb85bSJerome Glisse 	mc_latency_mclk.full += disp_latency_overhead.full + cur_latency_mclk.full;
2410c93bb85bSJerome Glisse 	mc_latency_sclk.full += disp_latency_overhead.full + cur_latency_sclk.full;
2411c93bb85bSJerome Glisse 
2412c93bb85bSJerome Glisse 	if (mc_latency_mclk.full > mc_latency_sclk.full)
2413c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_mclk.full;
2414c93bb85bSJerome Glisse 	else
2415c93bb85bSJerome Glisse 		disp_latency.full = mc_latency_sclk.full;
2416c93bb85bSJerome Glisse 
2417c93bb85bSJerome Glisse 	/* setup Max GRPH_STOP_REQ default value */
2418c93bb85bSJerome Glisse 	if (ASIC_IS_RV100(rdev))
2419c93bb85bSJerome Glisse 		max_stop_req = 0x5c;
2420c93bb85bSJerome Glisse 	else
2421c93bb85bSJerome Glisse 		max_stop_req = 0x7c;
2422c93bb85bSJerome Glisse 
2423c93bb85bSJerome Glisse 	if (mode1) {
2424c93bb85bSJerome Glisse 		/*  CRTC1
2425c93bb85bSJerome Glisse 		    Set GRPH_BUFFER_CNTL register using h/w defined optimal values.
2426c93bb85bSJerome Glisse 		    GRPH_STOP_REQ <= MIN[ 0x7C, (CRTC_H_DISP + 1) * (bit depth) / 0x10 ]
2427c93bb85bSJerome Glisse 		*/
2428c93bb85bSJerome Glisse 		stop_req = mode1->hdisplay * pixel_bytes1 / 16;
2429c93bb85bSJerome Glisse 
2430c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2431c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2432c93bb85bSJerome Glisse 
2433c93bb85bSJerome Glisse 		/*
2434c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2435c93bb85bSJerome Glisse 		*/
2436c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes1));
2437c93bb85bSJerome Glisse 		disp_drain_rate.full = rfixed_div(pix_clk, temp_ff);
2438c93bb85bSJerome Glisse 
2439c93bb85bSJerome Glisse 		/*
2440c93bb85bSJerome Glisse 		  Find the critical point of the display buffer.
2441c93bb85bSJerome Glisse 		*/
2442c93bb85bSJerome Glisse 		crit_point_ff.full = rfixed_mul(disp_drain_rate, disp_latency);
2443c93bb85bSJerome Glisse 		crit_point_ff.full += rfixed_const_half(0);
2444c93bb85bSJerome Glisse 
2445c93bb85bSJerome Glisse 		critical_point = rfixed_trunc(crit_point_ff);
2446c93bb85bSJerome Glisse 
2447c93bb85bSJerome Glisse 		if (rdev->disp_priority == 2) {
2448c93bb85bSJerome Glisse 			critical_point = 0;
2449c93bb85bSJerome Glisse 		}
2450c93bb85bSJerome Glisse 
2451c93bb85bSJerome Glisse 		/*
2452c93bb85bSJerome Glisse 		  The critical point should never be above max_stop_req-4.  Setting
2453c93bb85bSJerome Glisse 		  GRPH_CRITICAL_CNTL = 0 will thus force high priority all the time.
2454c93bb85bSJerome Glisse 		*/
2455c93bb85bSJerome Glisse 		if (max_stop_req - critical_point < 4)
2456c93bb85bSJerome Glisse 			critical_point = 0;
2457c93bb85bSJerome Glisse 
2458c93bb85bSJerome Glisse 		if (critical_point == 0 && mode2 && rdev->family == CHIP_R300) {
2459c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0, when CRTC2 is enabled.*/
2460c93bb85bSJerome Glisse 			critical_point = 0x10;
2461c93bb85bSJerome Glisse 		}
2462c93bb85bSJerome Glisse 
2463c93bb85bSJerome Glisse 		temp = RREG32(RADEON_GRPH_BUFFER_CNTL);
2464c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_STOP_REQ_MASK);
2465c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2466c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_START_REQ_MASK);
2467c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2468c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2469c93bb85bSJerome Glisse 			stop_req -= 0x10;
2470c93bb85bSJerome Glisse 		}
2471c93bb85bSJerome Glisse 		temp |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2472c93bb85bSJerome Glisse 		temp |= RADEON_GRPH_BUFFER_SIZE;
2473c93bb85bSJerome Glisse 		temp &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2474c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2475c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2476c93bb85bSJerome Glisse 		/*
2477c93bb85bSJerome Glisse 		  Write the result into the register.
2478c93bb85bSJerome Glisse 		*/
2479c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH_BUFFER_CNTL, ((temp & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2480c93bb85bSJerome Glisse 						       (critical_point << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2481c93bb85bSJerome Glisse 
2482c93bb85bSJerome Glisse #if 0
2483c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2484c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2485c93bb85bSJerome Glisse 			/* attempt to program RS400 disp regs correctly ??? */
2486c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP1_REG_CNTL);
2487c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_START_REQ_LEVEL_MASK |
2488c93bb85bSJerome Glisse 				  RS400_DISP1_STOP_REQ_LEVEL_MASK);
2489c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, (temp |
2490c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2491c93bb85bSJerome Glisse 						       (critical_point << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2492c93bb85bSJerome Glisse 			temp = RREG32(RS400_DMIF_MEM_CNTL1);
2493c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP1_CRITICAL_POINT_START_MASK |
2494c93bb85bSJerome Glisse 				  RS400_DISP1_CRITICAL_POINT_STOP_MASK);
2495c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1, (temp |
2496c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_START_SHIFT) |
2497c93bb85bSJerome Glisse 						      (critical_point << RS400_DISP1_CRITICAL_POINT_STOP_SHIFT)));
2498c93bb85bSJerome Glisse 		}
2499c93bb85bSJerome Glisse #endif
2500c93bb85bSJerome Glisse 
2501c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH_BUFFER_CNTL from to %x\n",
2502c93bb85bSJerome Glisse 			  /* 	  (unsigned int)info->SavedReg->grph_buffer_cntl, */
2503c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH_BUFFER_CNTL));
2504c93bb85bSJerome Glisse 	}
2505c93bb85bSJerome Glisse 
2506c93bb85bSJerome Glisse 	if (mode2) {
2507c93bb85bSJerome Glisse 		u32 grph2_cntl;
2508c93bb85bSJerome Glisse 		stop_req = mode2->hdisplay * pixel_bytes2 / 16;
2509c93bb85bSJerome Glisse 
2510c93bb85bSJerome Glisse 		if (stop_req > max_stop_req)
2511c93bb85bSJerome Glisse 			stop_req = max_stop_req;
2512c93bb85bSJerome Glisse 
2513c93bb85bSJerome Glisse 		/*
2514c93bb85bSJerome Glisse 		  Find the drain rate of the display buffer.
2515c93bb85bSJerome Glisse 		*/
2516c93bb85bSJerome Glisse 		temp_ff.full = rfixed_const((16/pixel_bytes2));
2517c93bb85bSJerome Glisse 		disp_drain_rate2.full = rfixed_div(pix_clk2, temp_ff);
2518c93bb85bSJerome Glisse 
2519c93bb85bSJerome Glisse 		grph2_cntl = RREG32(RADEON_GRPH2_BUFFER_CNTL);
2520c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_STOP_REQ_MASK);
2521c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_STOP_REQ_SHIFT);
2522c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_START_REQ_MASK);
2523c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_R350) &&
2524c93bb85bSJerome Glisse 		    (stop_req > 0x15)) {
2525c93bb85bSJerome Glisse 			stop_req -= 0x10;
2526c93bb85bSJerome Glisse 		}
2527c93bb85bSJerome Glisse 		grph2_cntl |= (stop_req << RADEON_GRPH_START_REQ_SHIFT);
2528c93bb85bSJerome Glisse 		grph2_cntl |= RADEON_GRPH_BUFFER_SIZE;
2529c93bb85bSJerome Glisse 		grph2_cntl &= ~(RADEON_GRPH_CRITICAL_CNTL   |
2530c93bb85bSJerome Glisse 			  RADEON_GRPH_CRITICAL_AT_SOF |
2531c93bb85bSJerome Glisse 			  RADEON_GRPH_STOP_CNTL);
2532c93bb85bSJerome Glisse 
2533c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS100) ||
2534c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS200))
2535c93bb85bSJerome Glisse 			critical_point2 = 0;
2536c93bb85bSJerome Glisse 		else {
2537c93bb85bSJerome Glisse 			temp = (rdev->mc.vram_width * rdev->mc.vram_is_ddr + 1)/128;
2538c93bb85bSJerome Glisse 			temp_ff.full = rfixed_const(temp);
2539c93bb85bSJerome Glisse 			temp_ff.full = rfixed_mul(mclk_ff, temp_ff);
2540c93bb85bSJerome Glisse 			if (sclk_ff.full < temp_ff.full)
2541c93bb85bSJerome Glisse 				temp_ff.full = sclk_ff.full;
2542c93bb85bSJerome Glisse 
2543c93bb85bSJerome Glisse 			read_return_rate.full = temp_ff.full;
2544c93bb85bSJerome Glisse 
2545c93bb85bSJerome Glisse 			if (mode1) {
2546c93bb85bSJerome Glisse 				temp_ff.full = read_return_rate.full - disp_drain_rate.full;
2547c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = rfixed_div(crit_point_ff, temp_ff);
2548c93bb85bSJerome Glisse 			} else {
2549c93bb85bSJerome Glisse 				time_disp1_drop_priority.full = 0;
2550c93bb85bSJerome Glisse 			}
2551c93bb85bSJerome Glisse 			crit_point_ff.full = disp_latency.full + time_disp1_drop_priority.full + disp_latency.full;
2552c93bb85bSJerome Glisse 			crit_point_ff.full = rfixed_mul(crit_point_ff, disp_drain_rate2);
2553c93bb85bSJerome Glisse 			crit_point_ff.full += rfixed_const_half(0);
2554c93bb85bSJerome Glisse 
2555c93bb85bSJerome Glisse 			critical_point2 = rfixed_trunc(crit_point_ff);
2556c93bb85bSJerome Glisse 
2557c93bb85bSJerome Glisse 			if (rdev->disp_priority == 2) {
2558c93bb85bSJerome Glisse 				critical_point2 = 0;
2559c93bb85bSJerome Glisse 			}
2560c93bb85bSJerome Glisse 
2561c93bb85bSJerome Glisse 			if (max_stop_req - critical_point2 < 4)
2562c93bb85bSJerome Glisse 				critical_point2 = 0;
2563c93bb85bSJerome Glisse 
2564c93bb85bSJerome Glisse 		}
2565c93bb85bSJerome Glisse 
2566c93bb85bSJerome Glisse 		if (critical_point2 == 0 && rdev->family == CHIP_R300) {
2567c93bb85bSJerome Glisse 			/* some R300 cards have problem with this set to 0 */
2568c93bb85bSJerome Glisse 			critical_point2 = 0x10;
2569c93bb85bSJerome Glisse 		}
2570c93bb85bSJerome Glisse 
2571c93bb85bSJerome Glisse 		WREG32(RADEON_GRPH2_BUFFER_CNTL, ((grph2_cntl & ~RADEON_GRPH_CRITICAL_POINT_MASK) |
2572c93bb85bSJerome Glisse 						  (critical_point2 << RADEON_GRPH_CRITICAL_POINT_SHIFT)));
2573c93bb85bSJerome Glisse 
2574c93bb85bSJerome Glisse 		if ((rdev->family == CHIP_RS400) ||
2575c93bb85bSJerome Glisse 		    (rdev->family == CHIP_RS480)) {
2576c93bb85bSJerome Glisse #if 0
2577c93bb85bSJerome Glisse 			/* attempt to program RS400 disp2 regs correctly ??? */
2578c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL1);
2579c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_START_REQ_LEVEL_MASK |
2580c93bb85bSJerome Glisse 				  RS400_DISP2_STOP_REQ_LEVEL_MASK);
2581c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, (temp |
2582c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_START_REQ_LEVEL_SHIFT) |
2583c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP1_STOP_REQ_LEVEL_SHIFT)));
2584c93bb85bSJerome Glisse 			temp = RREG32(RS400_DISP2_REQ_CNTL2);
2585c93bb85bSJerome Glisse 			temp &= ~(RS400_DISP2_CRITICAL_POINT_START_MASK |
2586c93bb85bSJerome Glisse 				  RS400_DISP2_CRITICAL_POINT_STOP_MASK);
2587c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, (temp |
2588c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_START_SHIFT) |
2589c93bb85bSJerome Glisse 						       (critical_point2 << RS400_DISP2_CRITICAL_POINT_STOP_SHIFT)));
2590c93bb85bSJerome Glisse #endif
2591c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL1, 0x105DC1CC);
2592c93bb85bSJerome Glisse 			WREG32(RS400_DISP2_REQ_CNTL2, 0x2749D000);
2593c93bb85bSJerome Glisse 			WREG32(RS400_DMIF_MEM_CNTL1,  0x29CA71DC);
2594c93bb85bSJerome Glisse 			WREG32(RS400_DISP1_REQ_CNTL1, 0x28FBC3AC);
2595c93bb85bSJerome Glisse 		}
2596c93bb85bSJerome Glisse 
2597c93bb85bSJerome Glisse 		DRM_DEBUG("GRPH2_BUFFER_CNTL from to %x\n",
2598c93bb85bSJerome Glisse 			  (unsigned int)RREG32(RADEON_GRPH2_BUFFER_CNTL));
2599c93bb85bSJerome Glisse 	}
2600c93bb85bSJerome Glisse }
2601551ebd83SDave Airlie 
2602551ebd83SDave Airlie static inline void r100_cs_track_texture_print(struct r100_cs_track_texture *t)
2603551ebd83SDave Airlie {
2604551ebd83SDave Airlie 	DRM_ERROR("pitch                      %d\n", t->pitch);
2605ceb776bcSMathias Fröhlich 	DRM_ERROR("use_pitch                  %d\n", t->use_pitch);
2606551ebd83SDave Airlie 	DRM_ERROR("width                      %d\n", t->width);
2607ceb776bcSMathias Fröhlich 	DRM_ERROR("width_11                   %d\n", t->width_11);
2608551ebd83SDave Airlie 	DRM_ERROR("height                     %d\n", t->height);
2609ceb776bcSMathias Fröhlich 	DRM_ERROR("height_11                  %d\n", t->height_11);
2610551ebd83SDave Airlie 	DRM_ERROR("num levels                 %d\n", t->num_levels);
2611551ebd83SDave Airlie 	DRM_ERROR("depth                      %d\n", t->txdepth);
2612551ebd83SDave Airlie 	DRM_ERROR("bpp                        %d\n", t->cpp);
2613551ebd83SDave Airlie 	DRM_ERROR("coordinate type            %d\n", t->tex_coord_type);
2614551ebd83SDave Airlie 	DRM_ERROR("width round to power of 2  %d\n", t->roundup_w);
2615551ebd83SDave Airlie 	DRM_ERROR("height round to power of 2 %d\n", t->roundup_h);
2616551ebd83SDave Airlie }
2617551ebd83SDave Airlie 
2618551ebd83SDave Airlie static int r100_cs_track_cube(struct radeon_device *rdev,
2619551ebd83SDave Airlie 			      struct r100_cs_track *track, unsigned idx)
2620551ebd83SDave Airlie {
2621551ebd83SDave Airlie 	unsigned face, w, h;
26224c788679SJerome Glisse 	struct radeon_bo *cube_robj;
2623551ebd83SDave Airlie 	unsigned long size;
2624551ebd83SDave Airlie 
2625551ebd83SDave Airlie 	for (face = 0; face < 5; face++) {
2626551ebd83SDave Airlie 		cube_robj = track->textures[idx].cube_info[face].robj;
2627551ebd83SDave Airlie 		w = track->textures[idx].cube_info[face].width;
2628551ebd83SDave Airlie 		h = track->textures[idx].cube_info[face].height;
2629551ebd83SDave Airlie 
2630551ebd83SDave Airlie 		size = w * h;
2631551ebd83SDave Airlie 		size *= track->textures[idx].cpp;
2632551ebd83SDave Airlie 
2633551ebd83SDave Airlie 		size += track->textures[idx].cube_info[face].offset;
2634551ebd83SDave Airlie 
26354c788679SJerome Glisse 		if (size > radeon_bo_size(cube_robj)) {
2636551ebd83SDave Airlie 			DRM_ERROR("Cube texture offset greater than object size %lu %lu\n",
26374c788679SJerome Glisse 				  size, radeon_bo_size(cube_robj));
2638551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[idx]);
2639551ebd83SDave Airlie 			return -1;
2640551ebd83SDave Airlie 		}
2641551ebd83SDave Airlie 	}
2642551ebd83SDave Airlie 	return 0;
2643551ebd83SDave Airlie }
2644551ebd83SDave Airlie 
2645551ebd83SDave Airlie static int r100_cs_track_texture_check(struct radeon_device *rdev,
2646551ebd83SDave Airlie 				       struct r100_cs_track *track)
2647551ebd83SDave Airlie {
26484c788679SJerome Glisse 	struct radeon_bo *robj;
2649551ebd83SDave Airlie 	unsigned long size;
2650551ebd83SDave Airlie 	unsigned u, i, w, h;
2651551ebd83SDave Airlie 	int ret;
2652551ebd83SDave Airlie 
2653551ebd83SDave Airlie 	for (u = 0; u < track->num_texture; u++) {
2654551ebd83SDave Airlie 		if (!track->textures[u].enabled)
2655551ebd83SDave Airlie 			continue;
2656551ebd83SDave Airlie 		robj = track->textures[u].robj;
2657551ebd83SDave Airlie 		if (robj == NULL) {
2658551ebd83SDave Airlie 			DRM_ERROR("No texture bound to unit %u\n", u);
2659551ebd83SDave Airlie 			return -EINVAL;
2660551ebd83SDave Airlie 		}
2661551ebd83SDave Airlie 		size = 0;
2662551ebd83SDave Airlie 		for (i = 0; i <= track->textures[u].num_levels; i++) {
2663551ebd83SDave Airlie 			if (track->textures[u].use_pitch) {
2664551ebd83SDave Airlie 				if (rdev->family < CHIP_R300)
2665551ebd83SDave Airlie 					w = (track->textures[u].pitch / track->textures[u].cpp) / (1 << i);
2666551ebd83SDave Airlie 				else
2667551ebd83SDave Airlie 					w = track->textures[u].pitch / (1 << i);
2668551ebd83SDave Airlie 			} else {
2669ceb776bcSMathias Fröhlich 				w = track->textures[u].width;
2670551ebd83SDave Airlie 				if (rdev->family >= CHIP_RV515)
2671551ebd83SDave Airlie 					w |= track->textures[u].width_11;
2672ceb776bcSMathias Fröhlich 				w = w / (1 << i);
2673551ebd83SDave Airlie 				if (track->textures[u].roundup_w)
2674551ebd83SDave Airlie 					w = roundup_pow_of_two(w);
2675551ebd83SDave Airlie 			}
2676ceb776bcSMathias Fröhlich 			h = track->textures[u].height;
2677551ebd83SDave Airlie 			if (rdev->family >= CHIP_RV515)
2678551ebd83SDave Airlie 				h |= track->textures[u].height_11;
2679ceb776bcSMathias Fröhlich 			h = h / (1 << i);
2680551ebd83SDave Airlie 			if (track->textures[u].roundup_h)
2681551ebd83SDave Airlie 				h = roundup_pow_of_two(h);
2682551ebd83SDave Airlie 			size += w * h;
2683551ebd83SDave Airlie 		}
2684551ebd83SDave Airlie 		size *= track->textures[u].cpp;
2685551ebd83SDave Airlie 		switch (track->textures[u].tex_coord_type) {
2686551ebd83SDave Airlie 		case 0:
2687551ebd83SDave Airlie 			break;
2688551ebd83SDave Airlie 		case 1:
2689551ebd83SDave Airlie 			size *= (1 << track->textures[u].txdepth);
2690551ebd83SDave Airlie 			break;
2691551ebd83SDave Airlie 		case 2:
2692551ebd83SDave Airlie 			if (track->separate_cube) {
2693551ebd83SDave Airlie 				ret = r100_cs_track_cube(rdev, track, u);
2694551ebd83SDave Airlie 				if (ret)
2695551ebd83SDave Airlie 					return ret;
2696551ebd83SDave Airlie 			} else
2697551ebd83SDave Airlie 				size *= 6;
2698551ebd83SDave Airlie 			break;
2699551ebd83SDave Airlie 		default:
2700551ebd83SDave Airlie 			DRM_ERROR("Invalid texture coordinate type %u for unit "
2701551ebd83SDave Airlie 				  "%u\n", track->textures[u].tex_coord_type, u);
2702551ebd83SDave Airlie 			return -EINVAL;
2703551ebd83SDave Airlie 		}
27044c788679SJerome Glisse 		if (size > radeon_bo_size(robj)) {
2705551ebd83SDave Airlie 			DRM_ERROR("Texture of unit %u needs %lu bytes but is "
27064c788679SJerome Glisse 				  "%lu\n", u, size, radeon_bo_size(robj));
2707551ebd83SDave Airlie 			r100_cs_track_texture_print(&track->textures[u]);
2708551ebd83SDave Airlie 			return -EINVAL;
2709551ebd83SDave Airlie 		}
2710551ebd83SDave Airlie 	}
2711551ebd83SDave Airlie 	return 0;
2712551ebd83SDave Airlie }
2713551ebd83SDave Airlie 
2714551ebd83SDave Airlie int r100_cs_track_check(struct radeon_device *rdev, struct r100_cs_track *track)
2715551ebd83SDave Airlie {
2716551ebd83SDave Airlie 	unsigned i;
2717551ebd83SDave Airlie 	unsigned long size;
2718551ebd83SDave Airlie 	unsigned prim_walk;
2719551ebd83SDave Airlie 	unsigned nverts;
2720551ebd83SDave Airlie 
2721551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2722551ebd83SDave Airlie 		if (track->cb[i].robj == NULL) {
2723551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for color buffer %d !\n", i);
2724551ebd83SDave Airlie 			return -EINVAL;
2725551ebd83SDave Airlie 		}
2726551ebd83SDave Airlie 		size = track->cb[i].pitch * track->cb[i].cpp * track->maxy;
2727551ebd83SDave Airlie 		size += track->cb[i].offset;
27284c788679SJerome Glisse 		if (size > radeon_bo_size(track->cb[i].robj)) {
2729551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for color buffer %d "
2730551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", i, size,
27314c788679SJerome Glisse 				  radeon_bo_size(track->cb[i].robj));
2732551ebd83SDave Airlie 			DRM_ERROR("[drm] color buffer %d (%u %u %u %u)\n",
2733551ebd83SDave Airlie 				  i, track->cb[i].pitch, track->cb[i].cpp,
2734551ebd83SDave Airlie 				  track->cb[i].offset, track->maxy);
2735551ebd83SDave Airlie 			return -EINVAL;
2736551ebd83SDave Airlie 		}
2737551ebd83SDave Airlie 	}
2738551ebd83SDave Airlie 	if (track->z_enabled) {
2739551ebd83SDave Airlie 		if (track->zb.robj == NULL) {
2740551ebd83SDave Airlie 			DRM_ERROR("[drm] No buffer for z buffer !\n");
2741551ebd83SDave Airlie 			return -EINVAL;
2742551ebd83SDave Airlie 		}
2743551ebd83SDave Airlie 		size = track->zb.pitch * track->zb.cpp * track->maxy;
2744551ebd83SDave Airlie 		size += track->zb.offset;
27454c788679SJerome Glisse 		if (size > radeon_bo_size(track->zb.robj)) {
2746551ebd83SDave Airlie 			DRM_ERROR("[drm] Buffer too small for z buffer "
2747551ebd83SDave Airlie 				  "(need %lu have %lu) !\n", size,
27484c788679SJerome Glisse 				  radeon_bo_size(track->zb.robj));
2749551ebd83SDave Airlie 			DRM_ERROR("[drm] zbuffer (%u %u %u %u)\n",
2750551ebd83SDave Airlie 				  track->zb.pitch, track->zb.cpp,
2751551ebd83SDave Airlie 				  track->zb.offset, track->maxy);
2752551ebd83SDave Airlie 			return -EINVAL;
2753551ebd83SDave Airlie 		}
2754551ebd83SDave Airlie 	}
2755551ebd83SDave Airlie 	prim_walk = (track->vap_vf_cntl >> 4) & 0x3;
2756551ebd83SDave Airlie 	nverts = (track->vap_vf_cntl >> 16) & 0xFFFF;
2757551ebd83SDave Airlie 	switch (prim_walk) {
2758551ebd83SDave Airlie 	case 1:
2759551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2760551ebd83SDave Airlie 			size = track->arrays[i].esize * track->max_indx * 4;
2761551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2762551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2763551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2764551ebd83SDave Airlie 				return -EINVAL;
2765551ebd83SDave Airlie 			}
27664c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
27674c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
27684c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
27694c788679SJerome Glisse 					prim_walk, i, size >> 2,
27704c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
27714c788679SJerome Glisse 					>> 2);
2772551ebd83SDave Airlie 				DRM_ERROR("Max indices %u\n", track->max_indx);
2773551ebd83SDave Airlie 				return -EINVAL;
2774551ebd83SDave Airlie 			}
2775551ebd83SDave Airlie 		}
2776551ebd83SDave Airlie 		break;
2777551ebd83SDave Airlie 	case 2:
2778551ebd83SDave Airlie 		for (i = 0; i < track->num_arrays; i++) {
2779551ebd83SDave Airlie 			size = track->arrays[i].esize * (nverts - 1) * 4;
2780551ebd83SDave Airlie 			if (track->arrays[i].robj == NULL) {
2781551ebd83SDave Airlie 				DRM_ERROR("(PW %u) Vertex array %u no buffer "
2782551ebd83SDave Airlie 					  "bound\n", prim_walk, i);
2783551ebd83SDave Airlie 				return -EINVAL;
2784551ebd83SDave Airlie 			}
27854c788679SJerome Glisse 			if (size > radeon_bo_size(track->arrays[i].robj)) {
27864c788679SJerome Glisse 				dev_err(rdev->dev, "(PW %u) Vertex array %u "
27874c788679SJerome Glisse 					"need %lu dwords have %lu dwords\n",
27884c788679SJerome Glisse 					prim_walk, i, size >> 2,
27894c788679SJerome Glisse 					radeon_bo_size(track->arrays[i].robj)
27904c788679SJerome Glisse 					>> 2);
2791551ebd83SDave Airlie 				return -EINVAL;
2792551ebd83SDave Airlie 			}
2793551ebd83SDave Airlie 		}
2794551ebd83SDave Airlie 		break;
2795551ebd83SDave Airlie 	case 3:
2796551ebd83SDave Airlie 		size = track->vtx_size * nverts;
2797551ebd83SDave Airlie 		if (size != track->immd_dwords) {
2798551ebd83SDave Airlie 			DRM_ERROR("IMMD draw %u dwors but needs %lu dwords\n",
2799551ebd83SDave Airlie 				  track->immd_dwords, size);
2800551ebd83SDave Airlie 			DRM_ERROR("VAP_VF_CNTL.NUM_VERTICES %u, VTX_SIZE %u\n",
2801551ebd83SDave Airlie 				  nverts, track->vtx_size);
2802551ebd83SDave Airlie 			return -EINVAL;
2803551ebd83SDave Airlie 		}
2804551ebd83SDave Airlie 		break;
2805551ebd83SDave Airlie 	default:
2806551ebd83SDave Airlie 		DRM_ERROR("[drm] Invalid primitive walk %d for VAP_VF_CNTL\n",
2807551ebd83SDave Airlie 			  prim_walk);
2808551ebd83SDave Airlie 		return -EINVAL;
2809551ebd83SDave Airlie 	}
2810551ebd83SDave Airlie 	return r100_cs_track_texture_check(rdev, track);
2811551ebd83SDave Airlie }
2812551ebd83SDave Airlie 
2813551ebd83SDave Airlie void r100_cs_track_clear(struct radeon_device *rdev, struct r100_cs_track *track)
2814551ebd83SDave Airlie {
2815551ebd83SDave Airlie 	unsigned i, face;
2816551ebd83SDave Airlie 
2817551ebd83SDave Airlie 	if (rdev->family < CHIP_R300) {
2818551ebd83SDave Airlie 		track->num_cb = 1;
2819551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200)
2820551ebd83SDave Airlie 			track->num_texture = 3;
2821551ebd83SDave Airlie 		else
2822551ebd83SDave Airlie 			track->num_texture = 6;
2823551ebd83SDave Airlie 		track->maxy = 2048;
2824551ebd83SDave Airlie 		track->separate_cube = 1;
2825551ebd83SDave Airlie 	} else {
2826551ebd83SDave Airlie 		track->num_cb = 4;
2827551ebd83SDave Airlie 		track->num_texture = 16;
2828551ebd83SDave Airlie 		track->maxy = 4096;
2829551ebd83SDave Airlie 		track->separate_cube = 0;
2830551ebd83SDave Airlie 	}
2831551ebd83SDave Airlie 
2832551ebd83SDave Airlie 	for (i = 0; i < track->num_cb; i++) {
2833551ebd83SDave Airlie 		track->cb[i].robj = NULL;
2834551ebd83SDave Airlie 		track->cb[i].pitch = 8192;
2835551ebd83SDave Airlie 		track->cb[i].cpp = 16;
2836551ebd83SDave Airlie 		track->cb[i].offset = 0;
2837551ebd83SDave Airlie 	}
2838551ebd83SDave Airlie 	track->z_enabled = true;
2839551ebd83SDave Airlie 	track->zb.robj = NULL;
2840551ebd83SDave Airlie 	track->zb.pitch = 8192;
2841551ebd83SDave Airlie 	track->zb.cpp = 4;
2842551ebd83SDave Airlie 	track->zb.offset = 0;
2843551ebd83SDave Airlie 	track->vtx_size = 0x7F;
2844551ebd83SDave Airlie 	track->immd_dwords = 0xFFFFFFFFUL;
2845551ebd83SDave Airlie 	track->num_arrays = 11;
2846551ebd83SDave Airlie 	track->max_indx = 0x00FFFFFFUL;
2847551ebd83SDave Airlie 	for (i = 0; i < track->num_arrays; i++) {
2848551ebd83SDave Airlie 		track->arrays[i].robj = NULL;
2849551ebd83SDave Airlie 		track->arrays[i].esize = 0x7F;
2850551ebd83SDave Airlie 	}
2851551ebd83SDave Airlie 	for (i = 0; i < track->num_texture; i++) {
2852551ebd83SDave Airlie 		track->textures[i].pitch = 16536;
2853551ebd83SDave Airlie 		track->textures[i].width = 16536;
2854551ebd83SDave Airlie 		track->textures[i].height = 16536;
2855551ebd83SDave Airlie 		track->textures[i].width_11 = 1 << 11;
2856551ebd83SDave Airlie 		track->textures[i].height_11 = 1 << 11;
2857551ebd83SDave Airlie 		track->textures[i].num_levels = 12;
2858551ebd83SDave Airlie 		if (rdev->family <= CHIP_RS200) {
2859551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 0;
2860551ebd83SDave Airlie 			track->textures[i].txdepth = 0;
2861551ebd83SDave Airlie 		} else {
2862551ebd83SDave Airlie 			track->textures[i].txdepth = 16;
2863551ebd83SDave Airlie 			track->textures[i].tex_coord_type = 1;
2864551ebd83SDave Airlie 		}
2865551ebd83SDave Airlie 		track->textures[i].cpp = 64;
2866551ebd83SDave Airlie 		track->textures[i].robj = NULL;
2867551ebd83SDave Airlie 		/* CS IB emission code makes sure texture unit are disabled */
2868551ebd83SDave Airlie 		track->textures[i].enabled = false;
2869551ebd83SDave Airlie 		track->textures[i].roundup_w = true;
2870551ebd83SDave Airlie 		track->textures[i].roundup_h = true;
2871551ebd83SDave Airlie 		if (track->separate_cube)
2872551ebd83SDave Airlie 			for (face = 0; face < 5; face++) {
2873551ebd83SDave Airlie 				track->textures[i].cube_info[face].robj = NULL;
2874551ebd83SDave Airlie 				track->textures[i].cube_info[face].width = 16536;
2875551ebd83SDave Airlie 				track->textures[i].cube_info[face].height = 16536;
2876551ebd83SDave Airlie 				track->textures[i].cube_info[face].offset = 0;
2877551ebd83SDave Airlie 			}
2878551ebd83SDave Airlie 	}
2879551ebd83SDave Airlie }
28803ce0a23dSJerome Glisse 
28813ce0a23dSJerome Glisse int r100_ring_test(struct radeon_device *rdev)
28823ce0a23dSJerome Glisse {
28833ce0a23dSJerome Glisse 	uint32_t scratch;
28843ce0a23dSJerome Glisse 	uint32_t tmp = 0;
28853ce0a23dSJerome Glisse 	unsigned i;
28863ce0a23dSJerome Glisse 	int r;
28873ce0a23dSJerome Glisse 
28883ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
28893ce0a23dSJerome Glisse 	if (r) {
28903ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to get scratch reg (%d).\n", r);
28913ce0a23dSJerome Glisse 		return r;
28923ce0a23dSJerome Glisse 	}
28933ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
28943ce0a23dSJerome Glisse 	r = radeon_ring_lock(rdev, 2);
28953ce0a23dSJerome Glisse 	if (r) {
28963ce0a23dSJerome Glisse 		DRM_ERROR("radeon: cp failed to lock ring (%d).\n", r);
28973ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
28983ce0a23dSJerome Glisse 		return r;
28993ce0a23dSJerome Glisse 	}
29003ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(scratch, 0));
29013ce0a23dSJerome Glisse 	radeon_ring_write(rdev, 0xDEADBEEF);
29023ce0a23dSJerome Glisse 	radeon_ring_unlock_commit(rdev);
29033ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
29043ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
29053ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
29063ce0a23dSJerome Glisse 			break;
29073ce0a23dSJerome Glisse 		}
29083ce0a23dSJerome Glisse 		DRM_UDELAY(1);
29093ce0a23dSJerome Glisse 	}
29103ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
29113ce0a23dSJerome Glisse 		DRM_INFO("ring test succeeded in %d usecs\n", i);
29123ce0a23dSJerome Glisse 	} else {
29133ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ring test failed (sracth(0x%04X)=0x%08X)\n",
29143ce0a23dSJerome Glisse 			  scratch, tmp);
29153ce0a23dSJerome Glisse 		r = -EINVAL;
29163ce0a23dSJerome Glisse 	}
29173ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
29183ce0a23dSJerome Glisse 	return r;
29193ce0a23dSJerome Glisse }
29203ce0a23dSJerome Glisse 
29213ce0a23dSJerome Glisse void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib)
29223ce0a23dSJerome Glisse {
29233ce0a23dSJerome Glisse 	radeon_ring_write(rdev, PACKET0(RADEON_CP_IB_BASE, 1));
29243ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->gpu_addr);
29253ce0a23dSJerome Glisse 	radeon_ring_write(rdev, ib->length_dw);
29263ce0a23dSJerome Glisse }
29273ce0a23dSJerome Glisse 
29283ce0a23dSJerome Glisse int r100_ib_test(struct radeon_device *rdev)
29293ce0a23dSJerome Glisse {
29303ce0a23dSJerome Glisse 	struct radeon_ib *ib;
29313ce0a23dSJerome Glisse 	uint32_t scratch;
29323ce0a23dSJerome Glisse 	uint32_t tmp = 0;
29333ce0a23dSJerome Glisse 	unsigned i;
29343ce0a23dSJerome Glisse 	int r;
29353ce0a23dSJerome Glisse 
29363ce0a23dSJerome Glisse 	r = radeon_scratch_get(rdev, &scratch);
29373ce0a23dSJerome Glisse 	if (r) {
29383ce0a23dSJerome Glisse 		DRM_ERROR("radeon: failed to get scratch reg (%d).\n", r);
29393ce0a23dSJerome Glisse 		return r;
29403ce0a23dSJerome Glisse 	}
29413ce0a23dSJerome Glisse 	WREG32(scratch, 0xCAFEDEAD);
29423ce0a23dSJerome Glisse 	r = radeon_ib_get(rdev, &ib);
29433ce0a23dSJerome Glisse 	if (r) {
29443ce0a23dSJerome Glisse 		return r;
29453ce0a23dSJerome Glisse 	}
29463ce0a23dSJerome Glisse 	ib->ptr[0] = PACKET0(scratch, 0);
29473ce0a23dSJerome Glisse 	ib->ptr[1] = 0xDEADBEEF;
29483ce0a23dSJerome Glisse 	ib->ptr[2] = PACKET2(0);
29493ce0a23dSJerome Glisse 	ib->ptr[3] = PACKET2(0);
29503ce0a23dSJerome Glisse 	ib->ptr[4] = PACKET2(0);
29513ce0a23dSJerome Glisse 	ib->ptr[5] = PACKET2(0);
29523ce0a23dSJerome Glisse 	ib->ptr[6] = PACKET2(0);
29533ce0a23dSJerome Glisse 	ib->ptr[7] = PACKET2(0);
29543ce0a23dSJerome Glisse 	ib->length_dw = 8;
29553ce0a23dSJerome Glisse 	r = radeon_ib_schedule(rdev, ib);
29563ce0a23dSJerome Glisse 	if (r) {
29573ce0a23dSJerome Glisse 		radeon_scratch_free(rdev, scratch);
29583ce0a23dSJerome Glisse 		radeon_ib_free(rdev, &ib);
29593ce0a23dSJerome Glisse 		return r;
29603ce0a23dSJerome Glisse 	}
29613ce0a23dSJerome Glisse 	r = radeon_fence_wait(ib->fence, false);
29623ce0a23dSJerome Glisse 	if (r) {
29633ce0a23dSJerome Glisse 		return r;
29643ce0a23dSJerome Glisse 	}
29653ce0a23dSJerome Glisse 	for (i = 0; i < rdev->usec_timeout; i++) {
29663ce0a23dSJerome Glisse 		tmp = RREG32(scratch);
29673ce0a23dSJerome Glisse 		if (tmp == 0xDEADBEEF) {
29683ce0a23dSJerome Glisse 			break;
29693ce0a23dSJerome Glisse 		}
29703ce0a23dSJerome Glisse 		DRM_UDELAY(1);
29713ce0a23dSJerome Glisse 	}
29723ce0a23dSJerome Glisse 	if (i < rdev->usec_timeout) {
29733ce0a23dSJerome Glisse 		DRM_INFO("ib test succeeded in %u usecs\n", i);
29743ce0a23dSJerome Glisse 	} else {
29753ce0a23dSJerome Glisse 		DRM_ERROR("radeon: ib test failed (sracth(0x%04X)=0x%08X)\n",
29763ce0a23dSJerome Glisse 			  scratch, tmp);
29773ce0a23dSJerome Glisse 		r = -EINVAL;
29783ce0a23dSJerome Glisse 	}
29793ce0a23dSJerome Glisse 	radeon_scratch_free(rdev, scratch);
29803ce0a23dSJerome Glisse 	radeon_ib_free(rdev, &ib);
29813ce0a23dSJerome Glisse 	return r;
29823ce0a23dSJerome Glisse }
29839f022ddfSJerome Glisse 
29849f022ddfSJerome Glisse void r100_ib_fini(struct radeon_device *rdev)
29859f022ddfSJerome Glisse {
29869f022ddfSJerome Glisse 	radeon_ib_pool_fini(rdev);
29879f022ddfSJerome Glisse }
29889f022ddfSJerome Glisse 
29899f022ddfSJerome Glisse int r100_ib_init(struct radeon_device *rdev)
29909f022ddfSJerome Glisse {
29919f022ddfSJerome Glisse 	int r;
29929f022ddfSJerome Glisse 
29939f022ddfSJerome Glisse 	r = radeon_ib_pool_init(rdev);
29949f022ddfSJerome Glisse 	if (r) {
29959f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled initializing IB pool (%d).\n", r);
29969f022ddfSJerome Glisse 		r100_ib_fini(rdev);
29979f022ddfSJerome Glisse 		return r;
29989f022ddfSJerome Glisse 	}
29999f022ddfSJerome Glisse 	r = r100_ib_test(rdev);
30009f022ddfSJerome Glisse 	if (r) {
30019f022ddfSJerome Glisse 		dev_err(rdev->dev, "failled testing IB (%d).\n", r);
30029f022ddfSJerome Glisse 		r100_ib_fini(rdev);
30039f022ddfSJerome Glisse 		return r;
30049f022ddfSJerome Glisse 	}
30059f022ddfSJerome Glisse 	return 0;
30069f022ddfSJerome Glisse }
30079f022ddfSJerome Glisse 
30089f022ddfSJerome Glisse void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save)
30099f022ddfSJerome Glisse {
30109f022ddfSJerome Glisse 	/* Shutdown CP we shouldn't need to do that but better be safe than
30119f022ddfSJerome Glisse 	 * sorry
30129f022ddfSJerome Glisse 	 */
30139f022ddfSJerome Glisse 	rdev->cp.ready = false;
30149f022ddfSJerome Glisse 	WREG32(R_000740_CP_CSQ_CNTL, 0);
30159f022ddfSJerome Glisse 
30169f022ddfSJerome Glisse 	/* Save few CRTC registers */
3017ca6ffc64SJerome Glisse 	save->GENMO_WT = RREG8(R_0003C2_GENMO_WT);
30189f022ddfSJerome Glisse 	save->CRTC_EXT_CNTL = RREG32(R_000054_CRTC_EXT_CNTL);
30199f022ddfSJerome Glisse 	save->CRTC_GEN_CNTL = RREG32(R_000050_CRTC_GEN_CNTL);
30209f022ddfSJerome Glisse 	save->CUR_OFFSET = RREG32(R_000260_CUR_OFFSET);
30219f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
30229f022ddfSJerome Glisse 		save->CRTC2_GEN_CNTL = RREG32(R_0003F8_CRTC2_GEN_CNTL);
30239f022ddfSJerome Glisse 		save->CUR2_OFFSET = RREG32(R_000360_CUR2_OFFSET);
30249f022ddfSJerome Glisse 	}
30259f022ddfSJerome Glisse 
30269f022ddfSJerome Glisse 	/* Disable VGA aperture access */
3027ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & save->GENMO_WT);
30289f022ddfSJerome Glisse 	/* Disable cursor, overlay, crtc */
30299f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, save->CUR_OFFSET | S_000260_CUR_LOCK(1));
30309f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL |
30319f022ddfSJerome Glisse 					S_000054_CRTC_DISPLAY_DIS(1));
30329f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL,
30339f022ddfSJerome Glisse 			(C_000050_CRTC_CUR_EN & save->CRTC_GEN_CNTL) |
30349f022ddfSJerome Glisse 			S_000050_CRTC_DISP_REQ_EN_B(1));
30359f022ddfSJerome Glisse 	WREG32(R_000420_OV0_SCALE_CNTL,
30369f022ddfSJerome Glisse 		C_000420_OV0_OVERLAY_EN & RREG32(R_000420_OV0_SCALE_CNTL));
30379f022ddfSJerome Glisse 	WREG32(R_000260_CUR_OFFSET, C_000260_CUR_LOCK & save->CUR_OFFSET);
30389f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
30399f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET, save->CUR2_OFFSET |
30409f022ddfSJerome Glisse 						S_000360_CUR2_LOCK(1));
30419f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL,
30429f022ddfSJerome Glisse 			(C_0003F8_CRTC2_CUR_EN & save->CRTC2_GEN_CNTL) |
30439f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISPLAY_DIS(1) |
30449f022ddfSJerome Glisse 			S_0003F8_CRTC2_DISP_REQ_EN_B(1));
30459f022ddfSJerome Glisse 		WREG32(R_000360_CUR2_OFFSET,
30469f022ddfSJerome Glisse 			C_000360_CUR2_LOCK & save->CUR2_OFFSET);
30479f022ddfSJerome Glisse 	}
30489f022ddfSJerome Glisse }
30499f022ddfSJerome Glisse 
30509f022ddfSJerome Glisse void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save)
30519f022ddfSJerome Glisse {
30529f022ddfSJerome Glisse 	/* Update base address for crtc */
30539f022ddfSJerome Glisse 	WREG32(R_00023C_DISPLAY_BASE_ADDR, rdev->mc.vram_location);
30549f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
30559f022ddfSJerome Glisse 		WREG32(R_00033C_CRTC2_DISPLAY_BASE_ADDR,
30569f022ddfSJerome Glisse 				rdev->mc.vram_location);
30579f022ddfSJerome Glisse 	}
30589f022ddfSJerome Glisse 	/* Restore CRTC registers */
3059ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, save->GENMO_WT);
30609f022ddfSJerome Glisse 	WREG32(R_000054_CRTC_EXT_CNTL, save->CRTC_EXT_CNTL);
30619f022ddfSJerome Glisse 	WREG32(R_000050_CRTC_GEN_CNTL, save->CRTC_GEN_CNTL);
30629f022ddfSJerome Glisse 	if (!(rdev->flags & RADEON_SINGLE_CRTC)) {
30639f022ddfSJerome Glisse 		WREG32(R_0003F8_CRTC2_GEN_CNTL, save->CRTC2_GEN_CNTL);
30649f022ddfSJerome Glisse 	}
30659f022ddfSJerome Glisse }
3066ca6ffc64SJerome Glisse 
3067ca6ffc64SJerome Glisse void r100_vga_render_disable(struct radeon_device *rdev)
3068ca6ffc64SJerome Glisse {
3069ca6ffc64SJerome Glisse 	u32 tmp;
3070ca6ffc64SJerome Glisse 
3071ca6ffc64SJerome Glisse 	tmp = RREG8(R_0003C2_GENMO_WT);
3072ca6ffc64SJerome Glisse 	WREG8(R_0003C2_GENMO_WT, C_0003C2_VGA_RAM_EN & tmp);
3073ca6ffc64SJerome Glisse }
3074d4550907SJerome Glisse 
3075d4550907SJerome Glisse static void r100_debugfs(struct radeon_device *rdev)
3076d4550907SJerome Glisse {
3077d4550907SJerome Glisse 	int r;
3078d4550907SJerome Glisse 
3079d4550907SJerome Glisse 	r = r100_debugfs_mc_info_init(rdev);
3080d4550907SJerome Glisse 	if (r)
3081d4550907SJerome Glisse 		dev_warn(rdev->dev, "Failed to create r100_mc debugfs file.\n");
3082d4550907SJerome Glisse }
3083d4550907SJerome Glisse 
3084d4550907SJerome Glisse static void r100_mc_program(struct radeon_device *rdev)
3085d4550907SJerome Glisse {
3086d4550907SJerome Glisse 	struct r100_mc_save save;
3087d4550907SJerome Glisse 
3088d4550907SJerome Glisse 	/* Stops all mc clients */
3089d4550907SJerome Glisse 	r100_mc_stop(rdev, &save);
3090d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3091d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION,
3092d4550907SJerome Glisse 			S_00014C_MC_AGP_START(rdev->mc.gtt_start >> 16) |
3093d4550907SJerome Glisse 			S_00014C_MC_AGP_TOP(rdev->mc.gtt_end >> 16));
3094d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, lower_32_bits(rdev->mc.agp_base));
3095d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3096d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2,
3097d4550907SJerome Glisse 				upper_32_bits(rdev->mc.agp_base) & 0xff);
3098d4550907SJerome Glisse 	} else {
3099d4550907SJerome Glisse 		WREG32(R_00014C_MC_AGP_LOCATION, 0x0FFFFFFF);
3100d4550907SJerome Glisse 		WREG32(R_000170_AGP_BASE, 0);
3101d4550907SJerome Glisse 		if (rdev->family > CHIP_RV200)
3102d4550907SJerome Glisse 			WREG32(R_00015C_AGP_BASE_2, 0);
3103d4550907SJerome Glisse 	}
3104d4550907SJerome Glisse 	/* Wait for mc idle */
3105d4550907SJerome Glisse 	if (r100_mc_wait_for_idle(rdev))
3106d4550907SJerome Glisse 		dev_warn(rdev->dev, "Wait for MC idle timeout.\n");
3107d4550907SJerome Glisse 	/* Program MC, should be a 32bits limited address space */
3108d4550907SJerome Glisse 	WREG32(R_000148_MC_FB_LOCATION,
3109d4550907SJerome Glisse 		S_000148_MC_FB_START(rdev->mc.vram_start >> 16) |
3110d4550907SJerome Glisse 		S_000148_MC_FB_TOP(rdev->mc.vram_end >> 16));
3111d4550907SJerome Glisse 	r100_mc_resume(rdev, &save);
3112d4550907SJerome Glisse }
3113d4550907SJerome Glisse 
3114d4550907SJerome Glisse void r100_clock_startup(struct radeon_device *rdev)
3115d4550907SJerome Glisse {
3116d4550907SJerome Glisse 	u32 tmp;
3117d4550907SJerome Glisse 
3118d4550907SJerome Glisse 	if (radeon_dynclks != -1 && radeon_dynclks)
3119d4550907SJerome Glisse 		radeon_legacy_set_clock_gating(rdev, 1);
3120d4550907SJerome Glisse 	/* We need to force on some of the block */
3121d4550907SJerome Glisse 	tmp = RREG32_PLL(R_00000D_SCLK_CNTL);
3122d4550907SJerome Glisse 	tmp |= S_00000D_FORCE_CP(1) | S_00000D_FORCE_VIP(1);
3123d4550907SJerome Glisse 	if ((rdev->family == CHIP_RV250) || (rdev->family == CHIP_RV280))
3124d4550907SJerome Glisse 		tmp |= S_00000D_FORCE_DISP1(1) | S_00000D_FORCE_DISP2(1);
3125d4550907SJerome Glisse 	WREG32_PLL(R_00000D_SCLK_CNTL, tmp);
3126d4550907SJerome Glisse }
3127d4550907SJerome Glisse 
3128d4550907SJerome Glisse static int r100_startup(struct radeon_device *rdev)
3129d4550907SJerome Glisse {
3130d4550907SJerome Glisse 	int r;
3131d4550907SJerome Glisse 
3132d4550907SJerome Glisse 	r100_mc_program(rdev);
3133d4550907SJerome Glisse 	/* Resume clock */
3134d4550907SJerome Glisse 	r100_clock_startup(rdev);
3135d4550907SJerome Glisse 	/* Initialize GPU configuration (# pipes, ...) */
3136d4550907SJerome Glisse 	r100_gpu_init(rdev);
3137d4550907SJerome Glisse 	/* Initialize GART (initialize after TTM so we can allocate
3138d4550907SJerome Glisse 	 * memory through TTM but finalize after TTM) */
313917e15b0cSDave Airlie 	r100_enable_bm(rdev);
3140d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3141d4550907SJerome Glisse 		r = r100_pci_gart_enable(rdev);
3142d4550907SJerome Glisse 		if (r)
3143d4550907SJerome Glisse 			return r;
3144d4550907SJerome Glisse 	}
3145d4550907SJerome Glisse 	/* Enable IRQ */
3146d4550907SJerome Glisse 	r100_irq_set(rdev);
3147d4550907SJerome Glisse 	/* 1M ring buffer */
3148d4550907SJerome Glisse 	r = r100_cp_init(rdev, 1024 * 1024);
3149d4550907SJerome Glisse 	if (r) {
3150d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing CP (%d).\n", r);
3151d4550907SJerome Glisse 		return r;
3152d4550907SJerome Glisse 	}
3153d4550907SJerome Glisse 	r = r100_wb_init(rdev);
3154d4550907SJerome Glisse 	if (r)
3155d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing WB (%d).\n", r);
3156d4550907SJerome Glisse 	r = r100_ib_init(rdev);
3157d4550907SJerome Glisse 	if (r) {
3158d4550907SJerome Glisse 		dev_err(rdev->dev, "failled initializing IB (%d).\n", r);
3159d4550907SJerome Glisse 		return r;
3160d4550907SJerome Glisse 	}
3161d4550907SJerome Glisse 	return 0;
3162d4550907SJerome Glisse }
3163d4550907SJerome Glisse 
3164d4550907SJerome Glisse int r100_resume(struct radeon_device *rdev)
3165d4550907SJerome Glisse {
3166d4550907SJerome Glisse 	/* Make sur GART are not working */
3167d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3168d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3169d4550907SJerome Glisse 	/* Resume clock before doing reset */
3170d4550907SJerome Glisse 	r100_clock_startup(rdev);
3171d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3172d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3173d4550907SJerome Glisse 		dev_warn(rdev->dev, "GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3174d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3175d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3176d4550907SJerome Glisse 	}
3177d4550907SJerome Glisse 	/* post */
3178d4550907SJerome Glisse 	radeon_combios_asic_init(rdev->ddev);
3179d4550907SJerome Glisse 	/* Resume clock after posting */
3180d4550907SJerome Glisse 	r100_clock_startup(rdev);
3181d4550907SJerome Glisse 	return r100_startup(rdev);
3182d4550907SJerome Glisse }
3183d4550907SJerome Glisse 
3184d4550907SJerome Glisse int r100_suspend(struct radeon_device *rdev)
3185d4550907SJerome Glisse {
3186d4550907SJerome Glisse 	r100_cp_disable(rdev);
3187d4550907SJerome Glisse 	r100_wb_disable(rdev);
3188d4550907SJerome Glisse 	r100_irq_disable(rdev);
3189d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3190d4550907SJerome Glisse 		r100_pci_gart_disable(rdev);
3191d4550907SJerome Glisse 	return 0;
3192d4550907SJerome Glisse }
3193d4550907SJerome Glisse 
3194d4550907SJerome Glisse void r100_fini(struct radeon_device *rdev)
3195d4550907SJerome Glisse {
3196d4550907SJerome Glisse 	r100_suspend(rdev);
3197d4550907SJerome Glisse 	r100_cp_fini(rdev);
3198d4550907SJerome Glisse 	r100_wb_fini(rdev);
3199d4550907SJerome Glisse 	r100_ib_fini(rdev);
3200d4550907SJerome Glisse 	radeon_gem_fini(rdev);
3201d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI)
3202d4550907SJerome Glisse 		r100_pci_gart_fini(rdev);
3203d4550907SJerome Glisse 	radeon_irq_kms_fini(rdev);
3204d4550907SJerome Glisse 	radeon_fence_driver_fini(rdev);
32054c788679SJerome Glisse 	radeon_bo_fini(rdev);
3206d4550907SJerome Glisse 	radeon_atombios_fini(rdev);
3207d4550907SJerome Glisse 	kfree(rdev->bios);
3208d4550907SJerome Glisse 	rdev->bios = NULL;
3209d4550907SJerome Glisse }
3210d4550907SJerome Glisse 
3211d4550907SJerome Glisse int r100_mc_init(struct radeon_device *rdev)
3212d4550907SJerome Glisse {
3213d4550907SJerome Glisse 	int r;
3214d4550907SJerome Glisse 	u32 tmp;
3215d4550907SJerome Glisse 
3216d4550907SJerome Glisse 	/* Setup GPU memory space */
3217d4550907SJerome Glisse 	rdev->mc.vram_location = 0xFFFFFFFFUL;
3218d4550907SJerome Glisse 	rdev->mc.gtt_location = 0xFFFFFFFFUL;
3219d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_IGP) {
3220d4550907SJerome Glisse 		tmp = G_00015C_MC_FB_START(RREG32(R_00015C_NB_TOM));
3221d4550907SJerome Glisse 		rdev->mc.vram_location = tmp << 16;
3222d4550907SJerome Glisse 	}
3223d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_AGP) {
3224d4550907SJerome Glisse 		r = radeon_agp_init(rdev);
3225d4550907SJerome Glisse 		if (r) {
3226d4550907SJerome Glisse 			printk(KERN_WARNING "[drm] Disabling AGP\n");
3227d4550907SJerome Glisse 			rdev->flags &= ~RADEON_IS_AGP;
3228d4550907SJerome Glisse 			rdev->mc.gtt_size = radeon_gart_size * 1024 * 1024;
3229d4550907SJerome Glisse 		} else {
3230d4550907SJerome Glisse 			rdev->mc.gtt_location = rdev->mc.agp_base;
3231d4550907SJerome Glisse 		}
3232d4550907SJerome Glisse 	}
3233d4550907SJerome Glisse 	r = radeon_mc_setup(rdev);
3234d4550907SJerome Glisse 	if (r)
3235d4550907SJerome Glisse 		return r;
3236d4550907SJerome Glisse 	return 0;
3237d4550907SJerome Glisse }
3238d4550907SJerome Glisse 
3239d4550907SJerome Glisse int r100_init(struct radeon_device *rdev)
3240d4550907SJerome Glisse {
3241d4550907SJerome Glisse 	int r;
3242d4550907SJerome Glisse 
3243d4550907SJerome Glisse 	/* Register debugfs file specific to this group of asics */
3244d4550907SJerome Glisse 	r100_debugfs(rdev);
3245d4550907SJerome Glisse 	/* Disable VGA */
3246d4550907SJerome Glisse 	r100_vga_render_disable(rdev);
3247d4550907SJerome Glisse 	/* Initialize scratch registers */
3248d4550907SJerome Glisse 	radeon_scratch_init(rdev);
3249d4550907SJerome Glisse 	/* Initialize surface registers */
3250d4550907SJerome Glisse 	radeon_surface_init(rdev);
3251d4550907SJerome Glisse 	/* TODO: disable VGA need to use VGA request */
3252d4550907SJerome Glisse 	/* BIOS*/
3253d4550907SJerome Glisse 	if (!radeon_get_bios(rdev)) {
3254d4550907SJerome Glisse 		if (ASIC_IS_AVIVO(rdev))
3255d4550907SJerome Glisse 			return -EINVAL;
3256d4550907SJerome Glisse 	}
3257d4550907SJerome Glisse 	if (rdev->is_atom_bios) {
3258d4550907SJerome Glisse 		dev_err(rdev->dev, "Expecting combios for RS400/RS480 GPU\n");
3259d4550907SJerome Glisse 		return -EINVAL;
3260d4550907SJerome Glisse 	} else {
3261d4550907SJerome Glisse 		r = radeon_combios_init(rdev);
3262d4550907SJerome Glisse 		if (r)
3263d4550907SJerome Glisse 			return r;
3264d4550907SJerome Glisse 	}
3265d4550907SJerome Glisse 	/* Reset gpu before posting otherwise ATOM will enter infinite loop */
3266d4550907SJerome Glisse 	if (radeon_gpu_reset(rdev)) {
3267d4550907SJerome Glisse 		dev_warn(rdev->dev,
3268d4550907SJerome Glisse 			"GPU reset failed ! (0xE40=0x%08X, 0x7C0=0x%08X)\n",
3269d4550907SJerome Glisse 			RREG32(R_000E40_RBBM_STATUS),
3270d4550907SJerome Glisse 			RREG32(R_0007C0_CP_STAT));
3271d4550907SJerome Glisse 	}
3272d4550907SJerome Glisse 	/* check if cards are posted or not */
327372542d77SDave Airlie 	if (radeon_boot_test_post_card(rdev) == false)
327472542d77SDave Airlie 		return -EINVAL;
3275d4550907SJerome Glisse 	/* Set asic errata */
3276d4550907SJerome Glisse 	r100_errata(rdev);
3277d4550907SJerome Glisse 	/* Initialize clocks */
3278d4550907SJerome Glisse 	radeon_get_clock_info(rdev->ddev);
3279d4550907SJerome Glisse 	/* Get vram informations */
3280d4550907SJerome Glisse 	r100_vram_info(rdev);
3281d4550907SJerome Glisse 	/* Initialize memory controller (also test AGP) */
3282d4550907SJerome Glisse 	r = r100_mc_init(rdev);
3283d4550907SJerome Glisse 	if (r)
3284d4550907SJerome Glisse 		return r;
3285d4550907SJerome Glisse 	/* Fence driver */
3286d4550907SJerome Glisse 	r = radeon_fence_driver_init(rdev);
3287d4550907SJerome Glisse 	if (r)
3288d4550907SJerome Glisse 		return r;
3289d4550907SJerome Glisse 	r = radeon_irq_kms_init(rdev);
3290d4550907SJerome Glisse 	if (r)
3291d4550907SJerome Glisse 		return r;
3292d4550907SJerome Glisse 	/* Memory manager */
32934c788679SJerome Glisse 	r = radeon_bo_init(rdev);
3294d4550907SJerome Glisse 	if (r)
3295d4550907SJerome Glisse 		return r;
3296d4550907SJerome Glisse 	if (rdev->flags & RADEON_IS_PCI) {
3297d4550907SJerome Glisse 		r = r100_pci_gart_init(rdev);
3298d4550907SJerome Glisse 		if (r)
3299d4550907SJerome Glisse 			return r;
3300d4550907SJerome Glisse 	}
3301d4550907SJerome Glisse 	r100_set_safe_registers(rdev);
3302d4550907SJerome Glisse 	rdev->accel_working = true;
3303d4550907SJerome Glisse 	r = r100_startup(rdev);
3304d4550907SJerome Glisse 	if (r) {
3305d4550907SJerome Glisse 		/* Somethings want wront with the accel init stop accel */
3306d4550907SJerome Glisse 		dev_err(rdev->dev, "Disabling GPU acceleration\n");
3307d4550907SJerome Glisse 		r100_suspend(rdev);
3308d4550907SJerome Glisse 		r100_cp_fini(rdev);
3309d4550907SJerome Glisse 		r100_wb_fini(rdev);
3310d4550907SJerome Glisse 		r100_ib_fini(rdev);
3311d4550907SJerome Glisse 		if (rdev->flags & RADEON_IS_PCI)
3312d4550907SJerome Glisse 			r100_pci_gart_fini(rdev);
3313d4550907SJerome Glisse 		radeon_irq_kms_fini(rdev);
3314d4550907SJerome Glisse 		rdev->accel_working = false;
3315d4550907SJerome Glisse 	}
3316d4550907SJerome Glisse 	return 0;
3317d4550907SJerome Glisse }
3318