xref: /openbmc/linux/drivers/gpu/drm/radeon/cik_sdma.c (revision f2c6b0f4)
12483b4eaSChristian König /*
22483b4eaSChristian König  * Copyright 2013 Advanced Micro Devices, Inc.
32483b4eaSChristian König  *
42483b4eaSChristian König  * Permission is hereby granted, free of charge, to any person obtaining a
52483b4eaSChristian König  * copy of this software and associated documentation files (the "Software"),
62483b4eaSChristian König  * to deal in the Software without restriction, including without limitation
72483b4eaSChristian König  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
82483b4eaSChristian König  * and/or sell copies of the Software, and to permit persons to whom the
92483b4eaSChristian König  * Software is furnished to do so, subject to the following conditions:
102483b4eaSChristian König  *
112483b4eaSChristian König  * The above copyright notice and this permission notice shall be included in
122483b4eaSChristian König  * all copies or substantial portions of the Software.
132483b4eaSChristian König  *
142483b4eaSChristian König  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
152483b4eaSChristian König  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
162483b4eaSChristian König  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
172483b4eaSChristian König  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
182483b4eaSChristian König  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
192483b4eaSChristian König  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
202483b4eaSChristian König  * OTHER DEALINGS IN THE SOFTWARE.
212483b4eaSChristian König  *
222483b4eaSChristian König  * Authors: Alex Deucher
232483b4eaSChristian König  */
242483b4eaSChristian König #include <linux/firmware.h>
252483b4eaSChristian König #include <drm/drmP.h>
262483b4eaSChristian König #include "radeon.h"
27f2c6b0f4SAlex Deucher #include "radeon_ucode.h"
282483b4eaSChristian König #include "radeon_asic.h"
2974d360f6SChristian König #include "radeon_trace.h"
302483b4eaSChristian König #include "cikd.h"
312483b4eaSChristian König 
322483b4eaSChristian König /* sdma */
332483b4eaSChristian König #define CIK_SDMA_UCODE_SIZE 1050
342483b4eaSChristian König #define CIK_SDMA_UCODE_VERSION 64
352483b4eaSChristian König 
362483b4eaSChristian König u32 cik_gpu_check_soft_reset(struct radeon_device *rdev);
372483b4eaSChristian König 
382483b4eaSChristian König /*
392483b4eaSChristian König  * sDMA - System DMA
402483b4eaSChristian König  * Starting with CIK, the GPU has new asynchronous
412483b4eaSChristian König  * DMA engines.  These engines are used for compute
422483b4eaSChristian König  * and gfx.  There are two DMA engines (SDMA0, SDMA1)
432483b4eaSChristian König  * and each one supports 1 ring buffer used for gfx
442483b4eaSChristian König  * and 2 queues used for compute.
452483b4eaSChristian König  *
462483b4eaSChristian König  * The programming model is very similar to the CP
472483b4eaSChristian König  * (ring buffer, IBs, etc.), but sDMA has it's own
482483b4eaSChristian König  * packet format that is different from the PM4 format
492483b4eaSChristian König  * used by the CP. sDMA supports copying data, writing
502483b4eaSChristian König  * embedded data, solid fills, and a number of other
512483b4eaSChristian König  * things.  It also has support for tiling/detiling of
522483b4eaSChristian König  * buffers.
532483b4eaSChristian König  */
542483b4eaSChristian König 
552483b4eaSChristian König /**
56ea31bf69SAlex Deucher  * cik_sdma_get_rptr - get the current read pointer
57ea31bf69SAlex Deucher  *
58ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
59ea31bf69SAlex Deucher  * @ring: radeon ring pointer
60ea31bf69SAlex Deucher  *
61ea31bf69SAlex Deucher  * Get the current rptr from the hardware (CIK+).
62ea31bf69SAlex Deucher  */
63ea31bf69SAlex Deucher uint32_t cik_sdma_get_rptr(struct radeon_device *rdev,
64ea31bf69SAlex Deucher 			   struct radeon_ring *ring)
65ea31bf69SAlex Deucher {
66ea31bf69SAlex Deucher 	u32 rptr, reg;
67ea31bf69SAlex Deucher 
68ea31bf69SAlex Deucher 	if (rdev->wb.enabled) {
69ea31bf69SAlex Deucher 		rptr = rdev->wb.wb[ring->rptr_offs/4];
70ea31bf69SAlex Deucher 	} else {
71ea31bf69SAlex Deucher 		if (ring->idx == R600_RING_TYPE_DMA_INDEX)
72ea31bf69SAlex Deucher 			reg = SDMA0_GFX_RB_RPTR + SDMA0_REGISTER_OFFSET;
73ea31bf69SAlex Deucher 		else
74ea31bf69SAlex Deucher 			reg = SDMA0_GFX_RB_RPTR + SDMA1_REGISTER_OFFSET;
75ea31bf69SAlex Deucher 
76ea31bf69SAlex Deucher 		rptr = RREG32(reg);
77ea31bf69SAlex Deucher 	}
78ea31bf69SAlex Deucher 
79ea31bf69SAlex Deucher 	return (rptr & 0x3fffc) >> 2;
80ea31bf69SAlex Deucher }
81ea31bf69SAlex Deucher 
82ea31bf69SAlex Deucher /**
83ea31bf69SAlex Deucher  * cik_sdma_get_wptr - get the current write pointer
84ea31bf69SAlex Deucher  *
85ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
86ea31bf69SAlex Deucher  * @ring: radeon ring pointer
87ea31bf69SAlex Deucher  *
88ea31bf69SAlex Deucher  * Get the current wptr from the hardware (CIK+).
89ea31bf69SAlex Deucher  */
90ea31bf69SAlex Deucher uint32_t cik_sdma_get_wptr(struct radeon_device *rdev,
91ea31bf69SAlex Deucher 			   struct radeon_ring *ring)
92ea31bf69SAlex Deucher {
93ea31bf69SAlex Deucher 	u32 reg;
94ea31bf69SAlex Deucher 
95ea31bf69SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
96ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA0_REGISTER_OFFSET;
97ea31bf69SAlex Deucher 	else
98ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA1_REGISTER_OFFSET;
99ea31bf69SAlex Deucher 
100ea31bf69SAlex Deucher 	return (RREG32(reg) & 0x3fffc) >> 2;
101ea31bf69SAlex Deucher }
102ea31bf69SAlex Deucher 
103ea31bf69SAlex Deucher /**
104ea31bf69SAlex Deucher  * cik_sdma_set_wptr - commit the write pointer
105ea31bf69SAlex Deucher  *
106ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
107ea31bf69SAlex Deucher  * @ring: radeon ring pointer
108ea31bf69SAlex Deucher  *
109ea31bf69SAlex Deucher  * Write the wptr back to the hardware (CIK+).
110ea31bf69SAlex Deucher  */
111ea31bf69SAlex Deucher void cik_sdma_set_wptr(struct radeon_device *rdev,
112ea31bf69SAlex Deucher 		       struct radeon_ring *ring)
113ea31bf69SAlex Deucher {
114ea31bf69SAlex Deucher 	u32 reg;
115ea31bf69SAlex Deucher 
116ea31bf69SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
117ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA0_REGISTER_OFFSET;
118ea31bf69SAlex Deucher 	else
119ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA1_REGISTER_OFFSET;
120ea31bf69SAlex Deucher 
121ea31bf69SAlex Deucher 	WREG32(reg, (ring->wptr << 2) & 0x3fffc);
122ea31bf69SAlex Deucher }
123ea31bf69SAlex Deucher 
124ea31bf69SAlex Deucher /**
1252483b4eaSChristian König  * cik_sdma_ring_ib_execute - Schedule an IB on the DMA engine
1262483b4eaSChristian König  *
1272483b4eaSChristian König  * @rdev: radeon_device pointer
1282483b4eaSChristian König  * @ib: IB object to schedule
1292483b4eaSChristian König  *
1302483b4eaSChristian König  * Schedule an IB in the DMA ring (CIK).
1312483b4eaSChristian König  */
1322483b4eaSChristian König void cik_sdma_ring_ib_execute(struct radeon_device *rdev,
1332483b4eaSChristian König 			      struct radeon_ib *ib)
1342483b4eaSChristian König {
1352483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ib->ring];
1362483b4eaSChristian König 	u32 extra_bits = (ib->vm ? ib->vm->id : 0) & 0xf;
1372483b4eaSChristian König 
1382483b4eaSChristian König 	if (rdev->wb.enabled) {
1392483b4eaSChristian König 		u32 next_rptr = ring->wptr + 5;
1402483b4eaSChristian König 		while ((next_rptr & 7) != 4)
1412483b4eaSChristian König 			next_rptr++;
1422483b4eaSChristian König 		next_rptr += 4;
1432483b4eaSChristian König 		radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0));
1442483b4eaSChristian König 		radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc);
1455e167cdbSChristian König 		radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr));
1462483b4eaSChristian König 		radeon_ring_write(ring, 1); /* number of DWs to follow */
1472483b4eaSChristian König 		radeon_ring_write(ring, next_rptr);
1482483b4eaSChristian König 	}
1492483b4eaSChristian König 
1502483b4eaSChristian König 	/* IB packet must end on a 8 DW boundary */
1512483b4eaSChristian König 	while ((ring->wptr & 7) != 4)
1522483b4eaSChristian König 		radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_NOP, 0, 0));
1532483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_INDIRECT_BUFFER, 0, extra_bits));
1542483b4eaSChristian König 	radeon_ring_write(ring, ib->gpu_addr & 0xffffffe0); /* base must be 32 byte aligned */
1555e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(ib->gpu_addr));
1562483b4eaSChristian König 	radeon_ring_write(ring, ib->length_dw);
1572483b4eaSChristian König 
1582483b4eaSChristian König }
1592483b4eaSChristian König 
1602483b4eaSChristian König /**
161ca113f6bSAlex Deucher  * cik_sdma_hdp_flush_ring_emit - emit an hdp flush on the DMA ring
162ca113f6bSAlex Deucher  *
163ca113f6bSAlex Deucher  * @rdev: radeon_device pointer
164ca113f6bSAlex Deucher  * @ridx: radeon ring index
165ca113f6bSAlex Deucher  *
166ca113f6bSAlex Deucher  * Emit an hdp flush packet on the requested DMA ring.
167ca113f6bSAlex Deucher  */
168ca113f6bSAlex Deucher static void cik_sdma_hdp_flush_ring_emit(struct radeon_device *rdev,
169ca113f6bSAlex Deucher 					 int ridx)
170ca113f6bSAlex Deucher {
171ca113f6bSAlex Deucher 	struct radeon_ring *ring = &rdev->ring[ridx];
172da9e07e6SAlex Deucher 	u32 extra_bits = (SDMA_POLL_REG_MEM_EXTRA_OP(1) |
173da9e07e6SAlex Deucher 			  SDMA_POLL_REG_MEM_EXTRA_FUNC(3)); /* == */
174da9e07e6SAlex Deucher 	u32 ref_and_mask;
175ca113f6bSAlex Deucher 
176da9e07e6SAlex Deucher 	if (ridx == R600_RING_TYPE_DMA_INDEX)
177da9e07e6SAlex Deucher 		ref_and_mask = SDMA0;
178da9e07e6SAlex Deucher 	else
179da9e07e6SAlex Deucher 		ref_and_mask = SDMA1;
180da9e07e6SAlex Deucher 
181da9e07e6SAlex Deucher 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_POLL_REG_MEM, 0, extra_bits));
182da9e07e6SAlex Deucher 	radeon_ring_write(ring, GPU_HDP_FLUSH_DONE);
183da9e07e6SAlex Deucher 	radeon_ring_write(ring, GPU_HDP_FLUSH_REQ);
184da9e07e6SAlex Deucher 	radeon_ring_write(ring, ref_and_mask); /* reference */
185da9e07e6SAlex Deucher 	radeon_ring_write(ring, ref_and_mask); /* mask */
186da9e07e6SAlex Deucher 	radeon_ring_write(ring, (0xfff << 16) | 10); /* retry count, poll interval */
187ca113f6bSAlex Deucher }
188ca113f6bSAlex Deucher 
189ca113f6bSAlex Deucher /**
1902483b4eaSChristian König  * cik_sdma_fence_ring_emit - emit a fence on the DMA ring
1912483b4eaSChristian König  *
1922483b4eaSChristian König  * @rdev: radeon_device pointer
1932483b4eaSChristian König  * @fence: radeon fence object
1942483b4eaSChristian König  *
1952483b4eaSChristian König  * Add a DMA fence packet to the ring to write
1962483b4eaSChristian König  * the fence seq number and DMA trap packet to generate
1972483b4eaSChristian König  * an interrupt if needed (CIK).
1982483b4eaSChristian König  */
1992483b4eaSChristian König void cik_sdma_fence_ring_emit(struct radeon_device *rdev,
2002483b4eaSChristian König 			      struct radeon_fence *fence)
2012483b4eaSChristian König {
2022483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[fence->ring];
2032483b4eaSChristian König 	u64 addr = rdev->fence_drv[fence->ring].gpu_addr;
2042483b4eaSChristian König 
2052483b4eaSChristian König 	/* write the fence */
2062483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_FENCE, 0, 0));
2075e167cdbSChristian König 	radeon_ring_write(ring, lower_32_bits(addr));
2085e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(addr));
2092483b4eaSChristian König 	radeon_ring_write(ring, fence->seq);
2102483b4eaSChristian König 	/* generate an interrupt */
2112483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_TRAP, 0, 0));
2122483b4eaSChristian König 	/* flush HDP */
213ca113f6bSAlex Deucher 	cik_sdma_hdp_flush_ring_emit(rdev, fence->ring);
2142483b4eaSChristian König }
2152483b4eaSChristian König 
2162483b4eaSChristian König /**
2172483b4eaSChristian König  * cik_sdma_semaphore_ring_emit - emit a semaphore on the dma ring
2182483b4eaSChristian König  *
2192483b4eaSChristian König  * @rdev: radeon_device pointer
2202483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
2212483b4eaSChristian König  * @semaphore: radeon semaphore object
2222483b4eaSChristian König  * @emit_wait: wait or signal semaphore
2232483b4eaSChristian König  *
2242483b4eaSChristian König  * Add a DMA semaphore packet to the ring wait on or signal
2252483b4eaSChristian König  * other rings (CIK).
2262483b4eaSChristian König  */
2271654b817SChristian König bool cik_sdma_semaphore_ring_emit(struct radeon_device *rdev,
2282483b4eaSChristian König 				  struct radeon_ring *ring,
2292483b4eaSChristian König 				  struct radeon_semaphore *semaphore,
2302483b4eaSChristian König 				  bool emit_wait)
2312483b4eaSChristian König {
2322483b4eaSChristian König 	u64 addr = semaphore->gpu_addr;
2332483b4eaSChristian König 	u32 extra_bits = emit_wait ? 0 : SDMA_SEMAPHORE_EXTRA_S;
2342483b4eaSChristian König 
2352483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SEMAPHORE, 0, extra_bits));
2362483b4eaSChristian König 	radeon_ring_write(ring, addr & 0xfffffff8);
2375e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(addr));
2381654b817SChristian König 
2391654b817SChristian König 	return true;
2402483b4eaSChristian König }
2412483b4eaSChristian König 
2422483b4eaSChristian König /**
2432483b4eaSChristian König  * cik_sdma_gfx_stop - stop the gfx async dma engines
2442483b4eaSChristian König  *
2452483b4eaSChristian König  * @rdev: radeon_device pointer
2462483b4eaSChristian König  *
2472483b4eaSChristian König  * Stop the gfx async dma ring buffers (CIK).
2482483b4eaSChristian König  */
2492483b4eaSChristian König static void cik_sdma_gfx_stop(struct radeon_device *rdev)
2502483b4eaSChristian König {
2512483b4eaSChristian König 	u32 rb_cntl, reg_offset;
2522483b4eaSChristian König 	int i;
2532483b4eaSChristian König 
25450efa51aSAlex Deucher 	if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
25550efa51aSAlex Deucher 	    (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
2562483b4eaSChristian König 		radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size);
2572483b4eaSChristian König 
2582483b4eaSChristian König 	for (i = 0; i < 2; i++) {
2592483b4eaSChristian König 		if (i == 0)
2602483b4eaSChristian König 			reg_offset = SDMA0_REGISTER_OFFSET;
2612483b4eaSChristian König 		else
2622483b4eaSChristian König 			reg_offset = SDMA1_REGISTER_OFFSET;
2632483b4eaSChristian König 		rb_cntl = RREG32(SDMA0_GFX_RB_CNTL + reg_offset);
2642483b4eaSChristian König 		rb_cntl &= ~SDMA_RB_ENABLE;
2652483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl);
2662483b4eaSChristian König 		WREG32(SDMA0_GFX_IB_CNTL + reg_offset, 0);
2672483b4eaSChristian König 	}
2687b1bbe88SAlex Deucher 	rdev->ring[R600_RING_TYPE_DMA_INDEX].ready = false;
2697b1bbe88SAlex Deucher 	rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX].ready = false;
2702483b4eaSChristian König }
2712483b4eaSChristian König 
2722483b4eaSChristian König /**
2732483b4eaSChristian König  * cik_sdma_rlc_stop - stop the compute async dma engines
2742483b4eaSChristian König  *
2752483b4eaSChristian König  * @rdev: radeon_device pointer
2762483b4eaSChristian König  *
2772483b4eaSChristian König  * Stop the compute async dma queues (CIK).
2782483b4eaSChristian König  */
2792483b4eaSChristian König static void cik_sdma_rlc_stop(struct radeon_device *rdev)
2802483b4eaSChristian König {
2812483b4eaSChristian König 	/* XXX todo */
2822483b4eaSChristian König }
2832483b4eaSChristian König 
2842483b4eaSChristian König /**
2852483b4eaSChristian König  * cik_sdma_enable - stop the async dma engines
2862483b4eaSChristian König  *
2872483b4eaSChristian König  * @rdev: radeon_device pointer
2882483b4eaSChristian König  * @enable: enable/disable the DMA MEs.
2892483b4eaSChristian König  *
2902483b4eaSChristian König  * Halt or unhalt the async dma engines (CIK).
2912483b4eaSChristian König  */
2922483b4eaSChristian König void cik_sdma_enable(struct radeon_device *rdev, bool enable)
2932483b4eaSChristian König {
2942483b4eaSChristian König 	u32 me_cntl, reg_offset;
2952483b4eaSChristian König 	int i;
2962483b4eaSChristian König 
29707ae78c9SAlex Deucher 	if (enable == false) {
29807ae78c9SAlex Deucher 		cik_sdma_gfx_stop(rdev);
29907ae78c9SAlex Deucher 		cik_sdma_rlc_stop(rdev);
30007ae78c9SAlex Deucher 	}
30107ae78c9SAlex Deucher 
3022483b4eaSChristian König 	for (i = 0; i < 2; i++) {
3032483b4eaSChristian König 		if (i == 0)
3042483b4eaSChristian König 			reg_offset = SDMA0_REGISTER_OFFSET;
3052483b4eaSChristian König 		else
3062483b4eaSChristian König 			reg_offset = SDMA1_REGISTER_OFFSET;
3072483b4eaSChristian König 		me_cntl = RREG32(SDMA0_ME_CNTL + reg_offset);
3082483b4eaSChristian König 		if (enable)
3092483b4eaSChristian König 			me_cntl &= ~SDMA_HALT;
3102483b4eaSChristian König 		else
3112483b4eaSChristian König 			me_cntl |= SDMA_HALT;
3122483b4eaSChristian König 		WREG32(SDMA0_ME_CNTL + reg_offset, me_cntl);
3132483b4eaSChristian König 	}
3142483b4eaSChristian König }
3152483b4eaSChristian König 
3162483b4eaSChristian König /**
3172483b4eaSChristian König  * cik_sdma_gfx_resume - setup and start the async dma engines
3182483b4eaSChristian König  *
3192483b4eaSChristian König  * @rdev: radeon_device pointer
3202483b4eaSChristian König  *
3212483b4eaSChristian König  * Set up the gfx DMA ring buffers and enable them (CIK).
3222483b4eaSChristian König  * Returns 0 for success, error for failure.
3232483b4eaSChristian König  */
3242483b4eaSChristian König static int cik_sdma_gfx_resume(struct radeon_device *rdev)
3252483b4eaSChristian König {
3262483b4eaSChristian König 	struct radeon_ring *ring;
3272483b4eaSChristian König 	u32 rb_cntl, ib_cntl;
3282483b4eaSChristian König 	u32 rb_bufsz;
3292483b4eaSChristian König 	u32 reg_offset, wb_offset;
3302483b4eaSChristian König 	int i, r;
3312483b4eaSChristian König 
3322483b4eaSChristian König 	for (i = 0; i < 2; i++) {
3332483b4eaSChristian König 		if (i == 0) {
3342483b4eaSChristian König 			ring = &rdev->ring[R600_RING_TYPE_DMA_INDEX];
3352483b4eaSChristian König 			reg_offset = SDMA0_REGISTER_OFFSET;
3362483b4eaSChristian König 			wb_offset = R600_WB_DMA_RPTR_OFFSET;
3372483b4eaSChristian König 		} else {
3382483b4eaSChristian König 			ring = &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX];
3392483b4eaSChristian König 			reg_offset = SDMA1_REGISTER_OFFSET;
3402483b4eaSChristian König 			wb_offset = CAYMAN_WB_DMA1_RPTR_OFFSET;
3412483b4eaSChristian König 		}
3422483b4eaSChristian König 
3432483b4eaSChristian König 		WREG32(SDMA0_SEM_INCOMPLETE_TIMER_CNTL + reg_offset, 0);
3442483b4eaSChristian König 		WREG32(SDMA0_SEM_WAIT_FAIL_TIMER_CNTL + reg_offset, 0);
3452483b4eaSChristian König 
3462483b4eaSChristian König 		/* Set ring buffer size in dwords */
3479c725e5bSDave Airlie 		rb_bufsz = order_base_2(ring->ring_size / 4);
3482483b4eaSChristian König 		rb_cntl = rb_bufsz << 1;
3492483b4eaSChristian König #ifdef __BIG_ENDIAN
3502483b4eaSChristian König 		rb_cntl |= SDMA_RB_SWAP_ENABLE | SDMA_RPTR_WRITEBACK_SWAP_ENABLE;
3512483b4eaSChristian König #endif
3522483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl);
3532483b4eaSChristian König 
3542483b4eaSChristian König 		/* Initialize the ring buffer's read and write pointers */
3552483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_RPTR + reg_offset, 0);
3562483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_WPTR + reg_offset, 0);
3572483b4eaSChristian König 
3582483b4eaSChristian König 		/* set the wb address whether it's enabled or not */
3592483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_RPTR_ADDR_HI + reg_offset,
3602483b4eaSChristian König 		       upper_32_bits(rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFF);
3612483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_RPTR_ADDR_LO + reg_offset,
3622483b4eaSChristian König 		       ((rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFC));
3632483b4eaSChristian König 
3642483b4eaSChristian König 		if (rdev->wb.enabled)
3652483b4eaSChristian König 			rb_cntl |= SDMA_RPTR_WRITEBACK_ENABLE;
3662483b4eaSChristian König 
3672483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_BASE + reg_offset, ring->gpu_addr >> 8);
3682483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_BASE_HI + reg_offset, ring->gpu_addr >> 40);
3692483b4eaSChristian König 
3702483b4eaSChristian König 		ring->wptr = 0;
3712483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_WPTR + reg_offset, ring->wptr << 2);
3722483b4eaSChristian König 
3732483b4eaSChristian König 		/* enable DMA RB */
3742483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl | SDMA_RB_ENABLE);
3752483b4eaSChristian König 
3762483b4eaSChristian König 		ib_cntl = SDMA_IB_ENABLE;
3772483b4eaSChristian König #ifdef __BIG_ENDIAN
3782483b4eaSChristian König 		ib_cntl |= SDMA_IB_SWAP_ENABLE;
3792483b4eaSChristian König #endif
3802483b4eaSChristian König 		/* enable DMA IBs */
3812483b4eaSChristian König 		WREG32(SDMA0_GFX_IB_CNTL + reg_offset, ib_cntl);
3822483b4eaSChristian König 
3832483b4eaSChristian König 		ring->ready = true;
3842483b4eaSChristian König 
3852483b4eaSChristian König 		r = radeon_ring_test(rdev, ring->idx, ring);
3862483b4eaSChristian König 		if (r) {
3872483b4eaSChristian König 			ring->ready = false;
3882483b4eaSChristian König 			return r;
3892483b4eaSChristian König 		}
3902483b4eaSChristian König 	}
3912483b4eaSChristian König 
39250efa51aSAlex Deucher 	if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
39350efa51aSAlex Deucher 	    (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
3942483b4eaSChristian König 		radeon_ttm_set_active_vram_size(rdev, rdev->mc.real_vram_size);
3952483b4eaSChristian König 
3962483b4eaSChristian König 	return 0;
3972483b4eaSChristian König }
3982483b4eaSChristian König 
3992483b4eaSChristian König /**
4002483b4eaSChristian König  * cik_sdma_rlc_resume - setup and start the async dma engines
4012483b4eaSChristian König  *
4022483b4eaSChristian König  * @rdev: radeon_device pointer
4032483b4eaSChristian König  *
4042483b4eaSChristian König  * Set up the compute DMA queues and enable them (CIK).
4052483b4eaSChristian König  * Returns 0 for success, error for failure.
4062483b4eaSChristian König  */
4072483b4eaSChristian König static int cik_sdma_rlc_resume(struct radeon_device *rdev)
4082483b4eaSChristian König {
4092483b4eaSChristian König 	/* XXX todo */
4102483b4eaSChristian König 	return 0;
4112483b4eaSChristian König }
4122483b4eaSChristian König 
4132483b4eaSChristian König /**
4142483b4eaSChristian König  * cik_sdma_load_microcode - load the sDMA ME ucode
4152483b4eaSChristian König  *
4162483b4eaSChristian König  * @rdev: radeon_device pointer
4172483b4eaSChristian König  *
4182483b4eaSChristian König  * Loads the sDMA0/1 ucode.
4192483b4eaSChristian König  * Returns 0 for success, -EINVAL if the ucode is not available.
4202483b4eaSChristian König  */
4212483b4eaSChristian König static int cik_sdma_load_microcode(struct radeon_device *rdev)
4222483b4eaSChristian König {
4232483b4eaSChristian König 	int i;
4242483b4eaSChristian König 
4252483b4eaSChristian König 	if (!rdev->sdma_fw)
4262483b4eaSChristian König 		return -EINVAL;
4272483b4eaSChristian König 
4282483b4eaSChristian König 	/* halt the MEs */
4292483b4eaSChristian König 	cik_sdma_enable(rdev, false);
4302483b4eaSChristian König 
431f2c6b0f4SAlex Deucher 	if (rdev->new_fw) {
432f2c6b0f4SAlex Deucher 		const struct sdma_firmware_header_v1_0 *hdr =
433f2c6b0f4SAlex Deucher 			(const struct sdma_firmware_header_v1_0 *)rdev->sdma_fw->data;
434f2c6b0f4SAlex Deucher 		const __le32 *fw_data;
435f2c6b0f4SAlex Deucher 		u32 fw_size;
436f2c6b0f4SAlex Deucher 
437f2c6b0f4SAlex Deucher 		radeon_ucode_print_sdma_hdr(&hdr->header);
438f2c6b0f4SAlex Deucher 
439f2c6b0f4SAlex Deucher 		/* sdma0 */
440f2c6b0f4SAlex Deucher 		fw_data = (const __le32 *)
441f2c6b0f4SAlex Deucher 			(rdev->sdma_fw->data + le32_to_cpu(hdr->header.ucode_array_offset_bytes));
442f2c6b0f4SAlex Deucher 		fw_size = le32_to_cpu(hdr->header.ucode_size_bytes) / 4;
443f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
444f2c6b0f4SAlex Deucher 		for (i = 0; i < fw_size; i++)
445f2c6b0f4SAlex Deucher 			WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, le32_to_cpup(fw_data++));
446f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
447f2c6b0f4SAlex Deucher 
448f2c6b0f4SAlex Deucher 		/* sdma1 */
449f2c6b0f4SAlex Deucher 		fw_data = (const __le32 *)
450f2c6b0f4SAlex Deucher 			(rdev->sdma_fw->data + le32_to_cpu(hdr->header.ucode_array_offset_bytes));
451f2c6b0f4SAlex Deucher 		fw_size = le32_to_cpu(hdr->header.ucode_size_bytes) / 4;
452f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
453f2c6b0f4SAlex Deucher 		for (i = 0; i < fw_size; i++)
454f2c6b0f4SAlex Deucher 			WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, le32_to_cpup(fw_data++));
455f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
456f2c6b0f4SAlex Deucher 	} else {
457f2c6b0f4SAlex Deucher 		const __be32 *fw_data;
458f2c6b0f4SAlex Deucher 
4592483b4eaSChristian König 		/* sdma0 */
4602483b4eaSChristian König 		fw_data = (const __be32 *)rdev->sdma_fw->data;
4612483b4eaSChristian König 		WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
4622483b4eaSChristian König 		for (i = 0; i < CIK_SDMA_UCODE_SIZE; i++)
4632483b4eaSChristian König 			WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, be32_to_cpup(fw_data++));
4642483b4eaSChristian König 		WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
4652483b4eaSChristian König 
4662483b4eaSChristian König 		/* sdma1 */
4672483b4eaSChristian König 		fw_data = (const __be32 *)rdev->sdma_fw->data;
4682483b4eaSChristian König 		WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
4692483b4eaSChristian König 		for (i = 0; i < CIK_SDMA_UCODE_SIZE; i++)
4702483b4eaSChristian König 			WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, be32_to_cpup(fw_data++));
4712483b4eaSChristian König 		WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
472f2c6b0f4SAlex Deucher 	}
4732483b4eaSChristian König 
4742483b4eaSChristian König 	WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
4752483b4eaSChristian König 	WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
4762483b4eaSChristian König 	return 0;
4772483b4eaSChristian König }
4782483b4eaSChristian König 
4792483b4eaSChristian König /**
4802483b4eaSChristian König  * cik_sdma_resume - setup and start the async dma engines
4812483b4eaSChristian König  *
4822483b4eaSChristian König  * @rdev: radeon_device pointer
4832483b4eaSChristian König  *
4842483b4eaSChristian König  * Set up the DMA engines and enable them (CIK).
4852483b4eaSChristian König  * Returns 0 for success, error for failure.
4862483b4eaSChristian König  */
4872483b4eaSChristian König int cik_sdma_resume(struct radeon_device *rdev)
4882483b4eaSChristian König {
4892483b4eaSChristian König 	int r;
4902483b4eaSChristian König 
4912483b4eaSChristian König 	/* Reset dma */
4922483b4eaSChristian König 	WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1);
4932483b4eaSChristian König 	RREG32(SRBM_SOFT_RESET);
4942483b4eaSChristian König 	udelay(50);
4952483b4eaSChristian König 	WREG32(SRBM_SOFT_RESET, 0);
4962483b4eaSChristian König 	RREG32(SRBM_SOFT_RESET);
4972483b4eaSChristian König 
4982483b4eaSChristian König 	r = cik_sdma_load_microcode(rdev);
4992483b4eaSChristian König 	if (r)
5002483b4eaSChristian König 		return r;
5012483b4eaSChristian König 
5022483b4eaSChristian König 	/* unhalt the MEs */
5032483b4eaSChristian König 	cik_sdma_enable(rdev, true);
5042483b4eaSChristian König 
5052483b4eaSChristian König 	/* start the gfx rings and rlc compute queues */
5062483b4eaSChristian König 	r = cik_sdma_gfx_resume(rdev);
5072483b4eaSChristian König 	if (r)
5082483b4eaSChristian König 		return r;
5092483b4eaSChristian König 	r = cik_sdma_rlc_resume(rdev);
5102483b4eaSChristian König 	if (r)
5112483b4eaSChristian König 		return r;
5122483b4eaSChristian König 
5132483b4eaSChristian König 	return 0;
5142483b4eaSChristian König }
5152483b4eaSChristian König 
5162483b4eaSChristian König /**
5172483b4eaSChristian König  * cik_sdma_fini - tear down the async dma engines
5182483b4eaSChristian König  *
5192483b4eaSChristian König  * @rdev: radeon_device pointer
5202483b4eaSChristian König  *
5212483b4eaSChristian König  * Stop the async dma engines and free the rings (CIK).
5222483b4eaSChristian König  */
5232483b4eaSChristian König void cik_sdma_fini(struct radeon_device *rdev)
5242483b4eaSChristian König {
5252483b4eaSChristian König 	/* halt the MEs */
5262483b4eaSChristian König 	cik_sdma_enable(rdev, false);
5272483b4eaSChristian König 	radeon_ring_fini(rdev, &rdev->ring[R600_RING_TYPE_DMA_INDEX]);
5282483b4eaSChristian König 	radeon_ring_fini(rdev, &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]);
5292483b4eaSChristian König 	/* XXX - compute dma queue tear down */
5302483b4eaSChristian König }
5312483b4eaSChristian König 
5322483b4eaSChristian König /**
5332483b4eaSChristian König  * cik_copy_dma - copy pages using the DMA engine
5342483b4eaSChristian König  *
5352483b4eaSChristian König  * @rdev: radeon_device pointer
5362483b4eaSChristian König  * @src_offset: src GPU address
5372483b4eaSChristian König  * @dst_offset: dst GPU address
5382483b4eaSChristian König  * @num_gpu_pages: number of GPU pages to xfer
5392483b4eaSChristian König  * @fence: radeon fence object
5402483b4eaSChristian König  *
5412483b4eaSChristian König  * Copy GPU paging using the DMA engine (CIK).
5422483b4eaSChristian König  * Used by the radeon ttm implementation to move pages if
5432483b4eaSChristian König  * registered as the asic copy callback.
5442483b4eaSChristian König  */
5452483b4eaSChristian König int cik_copy_dma(struct radeon_device *rdev,
5462483b4eaSChristian König 		 uint64_t src_offset, uint64_t dst_offset,
5472483b4eaSChristian König 		 unsigned num_gpu_pages,
5482483b4eaSChristian König 		 struct radeon_fence **fence)
5492483b4eaSChristian König {
5502483b4eaSChristian König 	struct radeon_semaphore *sem = NULL;
5512483b4eaSChristian König 	int ring_index = rdev->asic->copy.dma_ring_index;
5522483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ring_index];
5532483b4eaSChristian König 	u32 size_in_bytes, cur_size_in_bytes;
5542483b4eaSChristian König 	int i, num_loops;
5552483b4eaSChristian König 	int r = 0;
5562483b4eaSChristian König 
5572483b4eaSChristian König 	r = radeon_semaphore_create(rdev, &sem);
5582483b4eaSChristian König 	if (r) {
5592483b4eaSChristian König 		DRM_ERROR("radeon: moving bo (%d).\n", r);
5602483b4eaSChristian König 		return r;
5612483b4eaSChristian König 	}
5622483b4eaSChristian König 
5632483b4eaSChristian König 	size_in_bytes = (num_gpu_pages << RADEON_GPU_PAGE_SHIFT);
5642483b4eaSChristian König 	num_loops = DIV_ROUND_UP(size_in_bytes, 0x1fffff);
5652483b4eaSChristian König 	r = radeon_ring_lock(rdev, ring, num_loops * 7 + 14);
5662483b4eaSChristian König 	if (r) {
5672483b4eaSChristian König 		DRM_ERROR("radeon: moving bo (%d).\n", r);
5682483b4eaSChristian König 		radeon_semaphore_free(rdev, &sem, NULL);
5692483b4eaSChristian König 		return r;
5702483b4eaSChristian König 	}
5712483b4eaSChristian König 
5721654b817SChristian König 	radeon_semaphore_sync_to(sem, *fence);
5731654b817SChristian König 	radeon_semaphore_sync_rings(rdev, sem, ring->idx);
5742483b4eaSChristian König 
5752483b4eaSChristian König 	for (i = 0; i < num_loops; i++) {
5762483b4eaSChristian König 		cur_size_in_bytes = size_in_bytes;
5772483b4eaSChristian König 		if (cur_size_in_bytes > 0x1fffff)
5782483b4eaSChristian König 			cur_size_in_bytes = 0x1fffff;
5792483b4eaSChristian König 		size_in_bytes -= cur_size_in_bytes;
5802483b4eaSChristian König 		radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_COPY, SDMA_COPY_SUB_OPCODE_LINEAR, 0));
5812483b4eaSChristian König 		radeon_ring_write(ring, cur_size_in_bytes);
5822483b4eaSChristian König 		radeon_ring_write(ring, 0); /* src/dst endian swap */
5835e167cdbSChristian König 		radeon_ring_write(ring, lower_32_bits(src_offset));
5845e167cdbSChristian König 		radeon_ring_write(ring, upper_32_bits(src_offset));
5855e167cdbSChristian König 		radeon_ring_write(ring, lower_32_bits(dst_offset));
5865e167cdbSChristian König 		radeon_ring_write(ring, upper_32_bits(dst_offset));
5872483b4eaSChristian König 		src_offset += cur_size_in_bytes;
5882483b4eaSChristian König 		dst_offset += cur_size_in_bytes;
5892483b4eaSChristian König 	}
5902483b4eaSChristian König 
5912483b4eaSChristian König 	r = radeon_fence_emit(rdev, fence, ring->idx);
5922483b4eaSChristian König 	if (r) {
5932483b4eaSChristian König 		radeon_ring_unlock_undo(rdev, ring);
594aa4c8b36SMaarten Lankhorst 		radeon_semaphore_free(rdev, &sem, NULL);
5952483b4eaSChristian König 		return r;
5962483b4eaSChristian König 	}
5972483b4eaSChristian König 
5982483b4eaSChristian König 	radeon_ring_unlock_commit(rdev, ring);
5992483b4eaSChristian König 	radeon_semaphore_free(rdev, &sem, *fence);
6002483b4eaSChristian König 
6012483b4eaSChristian König 	return r;
6022483b4eaSChristian König }
6032483b4eaSChristian König 
6042483b4eaSChristian König /**
6052483b4eaSChristian König  * cik_sdma_ring_test - simple async dma engine test
6062483b4eaSChristian König  *
6072483b4eaSChristian König  * @rdev: radeon_device pointer
6082483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
6092483b4eaSChristian König  *
6102483b4eaSChristian König  * Test the DMA engine by writing using it to write an
6112483b4eaSChristian König  * value to memory. (CIK).
6122483b4eaSChristian König  * Returns 0 for success, error for failure.
6132483b4eaSChristian König  */
6142483b4eaSChristian König int cik_sdma_ring_test(struct radeon_device *rdev,
6152483b4eaSChristian König 		       struct radeon_ring *ring)
6162483b4eaSChristian König {
6172483b4eaSChristian König 	unsigned i;
6182483b4eaSChristian König 	int r;
6192483b4eaSChristian König 	void __iomem *ptr = (void *)rdev->vram_scratch.ptr;
6202483b4eaSChristian König 	u32 tmp;
6212483b4eaSChristian König 
6222483b4eaSChristian König 	if (!ptr) {
6232483b4eaSChristian König 		DRM_ERROR("invalid vram scratch pointer\n");
6242483b4eaSChristian König 		return -EINVAL;
6252483b4eaSChristian König 	}
6262483b4eaSChristian König 
6272483b4eaSChristian König 	tmp = 0xCAFEDEAD;
6282483b4eaSChristian König 	writel(tmp, ptr);
6292483b4eaSChristian König 
6307e95cfb0SAlex Deucher 	r = radeon_ring_lock(rdev, ring, 5);
6312483b4eaSChristian König 	if (r) {
6322483b4eaSChristian König 		DRM_ERROR("radeon: dma failed to lock ring %d (%d).\n", ring->idx, r);
6332483b4eaSChristian König 		return r;
6342483b4eaSChristian König 	}
6352483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0));
6362483b4eaSChristian König 	radeon_ring_write(ring, rdev->vram_scratch.gpu_addr & 0xfffffffc);
6375e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(rdev->vram_scratch.gpu_addr));
6382483b4eaSChristian König 	radeon_ring_write(ring, 1); /* number of DWs to follow */
6392483b4eaSChristian König 	radeon_ring_write(ring, 0xDEADBEEF);
6402483b4eaSChristian König 	radeon_ring_unlock_commit(rdev, ring);
6412483b4eaSChristian König 
6422483b4eaSChristian König 	for (i = 0; i < rdev->usec_timeout; i++) {
6432483b4eaSChristian König 		tmp = readl(ptr);
6442483b4eaSChristian König 		if (tmp == 0xDEADBEEF)
6452483b4eaSChristian König 			break;
6462483b4eaSChristian König 		DRM_UDELAY(1);
6472483b4eaSChristian König 	}
6482483b4eaSChristian König 
6492483b4eaSChristian König 	if (i < rdev->usec_timeout) {
6502483b4eaSChristian König 		DRM_INFO("ring test on %d succeeded in %d usecs\n", ring->idx, i);
6512483b4eaSChristian König 	} else {
6522483b4eaSChristian König 		DRM_ERROR("radeon: ring %d test failed (0x%08X)\n",
6532483b4eaSChristian König 			  ring->idx, tmp);
6542483b4eaSChristian König 		r = -EINVAL;
6552483b4eaSChristian König 	}
6562483b4eaSChristian König 	return r;
6572483b4eaSChristian König }
6582483b4eaSChristian König 
6592483b4eaSChristian König /**
6602483b4eaSChristian König  * cik_sdma_ib_test - test an IB on the DMA engine
6612483b4eaSChristian König  *
6622483b4eaSChristian König  * @rdev: radeon_device pointer
6632483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
6642483b4eaSChristian König  *
6652483b4eaSChristian König  * Test a simple IB in the DMA ring (CIK).
6662483b4eaSChristian König  * Returns 0 on success, error on failure.
6672483b4eaSChristian König  */
6682483b4eaSChristian König int cik_sdma_ib_test(struct radeon_device *rdev, struct radeon_ring *ring)
6692483b4eaSChristian König {
6702483b4eaSChristian König 	struct radeon_ib ib;
6712483b4eaSChristian König 	unsigned i;
6722483b4eaSChristian König 	int r;
6732483b4eaSChristian König 	void __iomem *ptr = (void *)rdev->vram_scratch.ptr;
6742483b4eaSChristian König 	u32 tmp = 0;
6752483b4eaSChristian König 
6762483b4eaSChristian König 	if (!ptr) {
6772483b4eaSChristian König 		DRM_ERROR("invalid vram scratch pointer\n");
6782483b4eaSChristian König 		return -EINVAL;
6792483b4eaSChristian König 	}
6802483b4eaSChristian König 
6812483b4eaSChristian König 	tmp = 0xCAFEDEAD;
6822483b4eaSChristian König 	writel(tmp, ptr);
6832483b4eaSChristian König 
6842483b4eaSChristian König 	r = radeon_ib_get(rdev, ring->idx, &ib, NULL, 256);
6852483b4eaSChristian König 	if (r) {
6862483b4eaSChristian König 		DRM_ERROR("radeon: failed to get ib (%d).\n", r);
6872483b4eaSChristian König 		return r;
6882483b4eaSChristian König 	}
6892483b4eaSChristian König 
6902483b4eaSChristian König 	ib.ptr[0] = SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
6912483b4eaSChristian König 	ib.ptr[1] = rdev->vram_scratch.gpu_addr & 0xfffffffc;
6925e167cdbSChristian König 	ib.ptr[2] = upper_32_bits(rdev->vram_scratch.gpu_addr);
6932483b4eaSChristian König 	ib.ptr[3] = 1;
6942483b4eaSChristian König 	ib.ptr[4] = 0xDEADBEEF;
6952483b4eaSChristian König 	ib.length_dw = 5;
6962483b4eaSChristian König 
6972483b4eaSChristian König 	r = radeon_ib_schedule(rdev, &ib, NULL);
6982483b4eaSChristian König 	if (r) {
6992483b4eaSChristian König 		radeon_ib_free(rdev, &ib);
7002483b4eaSChristian König 		DRM_ERROR("radeon: failed to schedule ib (%d).\n", r);
7012483b4eaSChristian König 		return r;
7022483b4eaSChristian König 	}
7032483b4eaSChristian König 	r = radeon_fence_wait(ib.fence, false);
7042483b4eaSChristian König 	if (r) {
7052483b4eaSChristian König 		DRM_ERROR("radeon: fence wait failed (%d).\n", r);
7062483b4eaSChristian König 		return r;
7072483b4eaSChristian König 	}
7082483b4eaSChristian König 	for (i = 0; i < rdev->usec_timeout; i++) {
7092483b4eaSChristian König 		tmp = readl(ptr);
7102483b4eaSChristian König 		if (tmp == 0xDEADBEEF)
7112483b4eaSChristian König 			break;
7122483b4eaSChristian König 		DRM_UDELAY(1);
7132483b4eaSChristian König 	}
7142483b4eaSChristian König 	if (i < rdev->usec_timeout) {
7152483b4eaSChristian König 		DRM_INFO("ib test on ring %d succeeded in %u usecs\n", ib.fence->ring, i);
7162483b4eaSChristian König 	} else {
7172483b4eaSChristian König 		DRM_ERROR("radeon: ib test failed (0x%08X)\n", tmp);
7182483b4eaSChristian König 		r = -EINVAL;
7192483b4eaSChristian König 	}
7202483b4eaSChristian König 	radeon_ib_free(rdev, &ib);
7212483b4eaSChristian König 	return r;
7222483b4eaSChristian König }
7232483b4eaSChristian König 
7242483b4eaSChristian König /**
7252483b4eaSChristian König  * cik_sdma_is_lockup - Check if the DMA engine is locked up
7262483b4eaSChristian König  *
7272483b4eaSChristian König  * @rdev: radeon_device pointer
7282483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
7292483b4eaSChristian König  *
7302483b4eaSChristian König  * Check if the async DMA engine is locked up (CIK).
7312483b4eaSChristian König  * Returns true if the engine appears to be locked up, false if not.
7322483b4eaSChristian König  */
7332483b4eaSChristian König bool cik_sdma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring)
7342483b4eaSChristian König {
7352483b4eaSChristian König 	u32 reset_mask = cik_gpu_check_soft_reset(rdev);
7362483b4eaSChristian König 	u32 mask;
7372483b4eaSChristian König 
7382483b4eaSChristian König 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
7392483b4eaSChristian König 		mask = RADEON_RESET_DMA;
7402483b4eaSChristian König 	else
7412483b4eaSChristian König 		mask = RADEON_RESET_DMA1;
7422483b4eaSChristian König 
7432483b4eaSChristian König 	if (!(reset_mask & mask)) {
744ff212f25SChristian König 		radeon_ring_lockup_update(rdev, ring);
7452483b4eaSChristian König 		return false;
7462483b4eaSChristian König 	}
7472483b4eaSChristian König 	return radeon_ring_test_lockup(rdev, ring);
7482483b4eaSChristian König }
7492483b4eaSChristian König 
7502483b4eaSChristian König /**
7512483b4eaSChristian König  * cik_sdma_vm_set_page - update the page tables using sDMA
7522483b4eaSChristian König  *
7532483b4eaSChristian König  * @rdev: radeon_device pointer
7542483b4eaSChristian König  * @ib: indirect buffer to fill with commands
7552483b4eaSChristian König  * @pe: addr of the page entry
7562483b4eaSChristian König  * @addr: dst addr to write into pe
7572483b4eaSChristian König  * @count: number of page entries to update
7582483b4eaSChristian König  * @incr: increase next addr by incr bytes
7592483b4eaSChristian König  * @flags: access flags
7602483b4eaSChristian König  *
7612483b4eaSChristian König  * Update the page tables using sDMA (CIK).
7622483b4eaSChristian König  */
7632483b4eaSChristian König void cik_sdma_vm_set_page(struct radeon_device *rdev,
7642483b4eaSChristian König 			  struct radeon_ib *ib,
7652483b4eaSChristian König 			  uint64_t pe,
7662483b4eaSChristian König 			  uint64_t addr, unsigned count,
7672483b4eaSChristian König 			  uint32_t incr, uint32_t flags)
7682483b4eaSChristian König {
7692483b4eaSChristian König 	uint64_t value;
7702483b4eaSChristian König 	unsigned ndw;
7712483b4eaSChristian König 
77224c16439SChristian König 	trace_radeon_vm_set_page(pe, addr, count, incr, flags);
77374d360f6SChristian König 
7743d7938faSChristian König 	if (flags == R600_PTE_GART) {
7753d7938faSChristian König 		uint64_t src = rdev->gart.table_addr + (addr >> 12) * 8;
7763d7938faSChristian König 		while (count) {
7773d7938faSChristian König 			unsigned bytes = count * 8;
7783d7938faSChristian König 			if (bytes > 0x1FFFF8)
7793d7938faSChristian König 				bytes = 0x1FFFF8;
7803d7938faSChristian König 
7813d7938faSChristian König 			ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_COPY, SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
7823d7938faSChristian König 			ib->ptr[ib->length_dw++] = bytes;
7833d7938faSChristian König 			ib->ptr[ib->length_dw++] = 0; /* src/dst endian swap */
7845e167cdbSChristian König 			ib->ptr[ib->length_dw++] = lower_32_bits(src);
7853d7938faSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(src);
7865e167cdbSChristian König 			ib->ptr[ib->length_dw++] = lower_32_bits(pe);
7873d7938faSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(pe);
7883d7938faSChristian König 
7893d7938faSChristian König 			pe += bytes;
7903d7938faSChristian König 			src += bytes;
7913d7938faSChristian König 			count -= bytes / 8;
7923d7938faSChristian König 		}
7933d7938faSChristian König 	} else if (flags & R600_PTE_SYSTEM) {
7942483b4eaSChristian König 		while (count) {
7952483b4eaSChristian König 			ndw = count * 2;
7962483b4eaSChristian König 			if (ndw > 0xFFFFE)
7972483b4eaSChristian König 				ndw = 0xFFFFE;
7982483b4eaSChristian König 
7992483b4eaSChristian König 			/* for non-physically contiguous pages (system) */
8002483b4eaSChristian König 			ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
8012483b4eaSChristian König 			ib->ptr[ib->length_dw++] = pe;
8022483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(pe);
8032483b4eaSChristian König 			ib->ptr[ib->length_dw++] = ndw;
8042483b4eaSChristian König 			for (; ndw > 0; ndw -= 2, --count, pe += 8) {
8052483b4eaSChristian König 				value = radeon_vm_map_gart(rdev, addr);
8062483b4eaSChristian König 				value &= 0xFFFFFFFFFFFFF000ULL;
8072483b4eaSChristian König 				addr += incr;
80824c16439SChristian König 				value |= flags;
8092483b4eaSChristian König 				ib->ptr[ib->length_dw++] = value;
8102483b4eaSChristian König 				ib->ptr[ib->length_dw++] = upper_32_bits(value);
8112483b4eaSChristian König 			}
8122483b4eaSChristian König 		}
8132483b4eaSChristian König 	} else {
8142483b4eaSChristian König 		while (count) {
8152483b4eaSChristian König 			ndw = count;
8162483b4eaSChristian König 			if (ndw > 0x7FFFF)
8172483b4eaSChristian König 				ndw = 0x7FFFF;
8182483b4eaSChristian König 
81924c16439SChristian König 			if (flags & R600_PTE_VALID)
8202483b4eaSChristian König 				value = addr;
8212483b4eaSChristian König 			else
8222483b4eaSChristian König 				value = 0;
8232483b4eaSChristian König 			/* for physically contiguous pages (vram) */
8242483b4eaSChristian König 			ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_GENERATE_PTE_PDE, 0, 0);
8252483b4eaSChristian König 			ib->ptr[ib->length_dw++] = pe; /* dst addr */
8262483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(pe);
82724c16439SChristian König 			ib->ptr[ib->length_dw++] = flags; /* mask */
8282483b4eaSChristian König 			ib->ptr[ib->length_dw++] = 0;
8292483b4eaSChristian König 			ib->ptr[ib->length_dw++] = value; /* value */
8302483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(value);
8312483b4eaSChristian König 			ib->ptr[ib->length_dw++] = incr; /* increment size */
8322483b4eaSChristian König 			ib->ptr[ib->length_dw++] = 0;
8332483b4eaSChristian König 			ib->ptr[ib->length_dw++] = ndw; /* number of entries */
8342483b4eaSChristian König 			pe += ndw * 8;
8352483b4eaSChristian König 			addr += ndw * incr;
8362483b4eaSChristian König 			count -= ndw;
8372483b4eaSChristian König 		}
8382483b4eaSChristian König 	}
8392483b4eaSChristian König 	while (ib->length_dw & 0x7)
8402483b4eaSChristian König 		ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_NOP, 0, 0);
8412483b4eaSChristian König }
8422483b4eaSChristian König 
8432483b4eaSChristian König /**
8442483b4eaSChristian König  * cik_dma_vm_flush - cik vm flush using sDMA
8452483b4eaSChristian König  *
8462483b4eaSChristian König  * @rdev: radeon_device pointer
8472483b4eaSChristian König  *
8482483b4eaSChristian König  * Update the page table base and flush the VM TLB
8492483b4eaSChristian König  * using sDMA (CIK).
8502483b4eaSChristian König  */
8512483b4eaSChristian König void cik_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm)
8522483b4eaSChristian König {
8532483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ridx];
8542483b4eaSChristian König 
8552483b4eaSChristian König 	if (vm == NULL)
8562483b4eaSChristian König 		return;
8572483b4eaSChristian König 
8582483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8592483b4eaSChristian König 	if (vm->id < 8) {
8602483b4eaSChristian König 		radeon_ring_write(ring, (VM_CONTEXT0_PAGE_TABLE_BASE_ADDR + (vm->id << 2)) >> 2);
8612483b4eaSChristian König 	} else {
8622483b4eaSChristian König 		radeon_ring_write(ring, (VM_CONTEXT8_PAGE_TABLE_BASE_ADDR + ((vm->id - 8) << 2)) >> 2);
8632483b4eaSChristian König 	}
8642483b4eaSChristian König 	radeon_ring_write(ring, vm->pd_gpu_addr >> 12);
8652483b4eaSChristian König 
8662483b4eaSChristian König 	/* update SH_MEM_* regs */
8672483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8682483b4eaSChristian König 	radeon_ring_write(ring, SRBM_GFX_CNTL >> 2);
8692483b4eaSChristian König 	radeon_ring_write(ring, VMID(vm->id));
8702483b4eaSChristian König 
8712483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8722483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_BASES >> 2);
8732483b4eaSChristian König 	radeon_ring_write(ring, 0);
8742483b4eaSChristian König 
8752483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8762483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_CONFIG >> 2);
8772483b4eaSChristian König 	radeon_ring_write(ring, 0);
8782483b4eaSChristian König 
8792483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8802483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_APE1_BASE >> 2);
8812483b4eaSChristian König 	radeon_ring_write(ring, 1);
8822483b4eaSChristian König 
8832483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8842483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_APE1_LIMIT >> 2);
8852483b4eaSChristian König 	radeon_ring_write(ring, 0);
8862483b4eaSChristian König 
8872483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8882483b4eaSChristian König 	radeon_ring_write(ring, SRBM_GFX_CNTL >> 2);
8892483b4eaSChristian König 	radeon_ring_write(ring, VMID(0));
8902483b4eaSChristian König 
8912483b4eaSChristian König 	/* flush HDP */
892ca113f6bSAlex Deucher 	cik_sdma_hdp_flush_ring_emit(rdev, ridx);
8932483b4eaSChristian König 
8942483b4eaSChristian König 	/* flush TLB */
8952483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
8962483b4eaSChristian König 	radeon_ring_write(ring, VM_INVALIDATE_REQUEST >> 2);
8972483b4eaSChristian König 	radeon_ring_write(ring, 1 << vm->id);
8982483b4eaSChristian König }
8992483b4eaSChristian König 
900