xref: /openbmc/linux/drivers/gpu/drm/radeon/cik_sdma.c (revision 0a999f7d)
12483b4eaSChristian König /*
22483b4eaSChristian König  * Copyright 2013 Advanced Micro Devices, Inc.
32483b4eaSChristian König  *
42483b4eaSChristian König  * Permission is hereby granted, free of charge, to any person obtaining a
52483b4eaSChristian König  * copy of this software and associated documentation files (the "Software"),
62483b4eaSChristian König  * to deal in the Software without restriction, including without limitation
72483b4eaSChristian König  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
82483b4eaSChristian König  * and/or sell copies of the Software, and to permit persons to whom the
92483b4eaSChristian König  * Software is furnished to do so, subject to the following conditions:
102483b4eaSChristian König  *
112483b4eaSChristian König  * The above copyright notice and this permission notice shall be included in
122483b4eaSChristian König  * all copies or substantial portions of the Software.
132483b4eaSChristian König  *
142483b4eaSChristian König  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
152483b4eaSChristian König  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
162483b4eaSChristian König  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
172483b4eaSChristian König  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
182483b4eaSChristian König  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
192483b4eaSChristian König  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
202483b4eaSChristian König  * OTHER DEALINGS IN THE SOFTWARE.
212483b4eaSChristian König  *
222483b4eaSChristian König  * Authors: Alex Deucher
232483b4eaSChristian König  */
242483b4eaSChristian König #include <linux/firmware.h>
25c182615fSSam Ravnborg 
262483b4eaSChristian König #include "radeon.h"
27f2c6b0f4SAlex Deucher #include "radeon_ucode.h"
282483b4eaSChristian König #include "radeon_asic.h"
2974d360f6SChristian König #include "radeon_trace.h"
30*0a999f7dSLee Jones #include "cik.h"
312483b4eaSChristian König #include "cikd.h"
322483b4eaSChristian König 
332483b4eaSChristian König /* sdma */
342483b4eaSChristian König #define CIK_SDMA_UCODE_SIZE 1050
352483b4eaSChristian König #define CIK_SDMA_UCODE_VERSION 64
362483b4eaSChristian König 
372483b4eaSChristian König /*
382483b4eaSChristian König  * sDMA - System DMA
392483b4eaSChristian König  * Starting with CIK, the GPU has new asynchronous
402483b4eaSChristian König  * DMA engines.  These engines are used for compute
412483b4eaSChristian König  * and gfx.  There are two DMA engines (SDMA0, SDMA1)
422483b4eaSChristian König  * and each one supports 1 ring buffer used for gfx
432483b4eaSChristian König  * and 2 queues used for compute.
442483b4eaSChristian König  *
452483b4eaSChristian König  * The programming model is very similar to the CP
462483b4eaSChristian König  * (ring buffer, IBs, etc.), but sDMA has it's own
472483b4eaSChristian König  * packet format that is different from the PM4 format
482483b4eaSChristian König  * used by the CP. sDMA supports copying data, writing
492483b4eaSChristian König  * embedded data, solid fills, and a number of other
502483b4eaSChristian König  * things.  It also has support for tiling/detiling of
512483b4eaSChristian König  * buffers.
522483b4eaSChristian König  */
532483b4eaSChristian König 
542483b4eaSChristian König /**
55ea31bf69SAlex Deucher  * cik_sdma_get_rptr - get the current read pointer
56ea31bf69SAlex Deucher  *
57ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
58ea31bf69SAlex Deucher  * @ring: radeon ring pointer
59ea31bf69SAlex Deucher  *
60ea31bf69SAlex Deucher  * Get the current rptr from the hardware (CIK+).
61ea31bf69SAlex Deucher  */
cik_sdma_get_rptr(struct radeon_device * rdev,struct radeon_ring * ring)62ea31bf69SAlex Deucher uint32_t cik_sdma_get_rptr(struct radeon_device *rdev,
63ea31bf69SAlex Deucher 			   struct radeon_ring *ring)
64ea31bf69SAlex Deucher {
65ea31bf69SAlex Deucher 	u32 rptr, reg;
66ea31bf69SAlex Deucher 
67ea31bf69SAlex Deucher 	if (rdev->wb.enabled) {
68ea31bf69SAlex Deucher 		rptr = rdev->wb.wb[ring->rptr_offs/4];
69ea31bf69SAlex Deucher 	} else {
70ea31bf69SAlex Deucher 		if (ring->idx == R600_RING_TYPE_DMA_INDEX)
71ea31bf69SAlex Deucher 			reg = SDMA0_GFX_RB_RPTR + SDMA0_REGISTER_OFFSET;
72ea31bf69SAlex Deucher 		else
73ea31bf69SAlex Deucher 			reg = SDMA0_GFX_RB_RPTR + SDMA1_REGISTER_OFFSET;
74ea31bf69SAlex Deucher 
75ea31bf69SAlex Deucher 		rptr = RREG32(reg);
76ea31bf69SAlex Deucher 	}
77ea31bf69SAlex Deucher 
78ea31bf69SAlex Deucher 	return (rptr & 0x3fffc) >> 2;
79ea31bf69SAlex Deucher }
80ea31bf69SAlex Deucher 
81ea31bf69SAlex Deucher /**
82ea31bf69SAlex Deucher  * cik_sdma_get_wptr - get the current write pointer
83ea31bf69SAlex Deucher  *
84ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
85ea31bf69SAlex Deucher  * @ring: radeon ring pointer
86ea31bf69SAlex Deucher  *
87ea31bf69SAlex Deucher  * Get the current wptr from the hardware (CIK+).
88ea31bf69SAlex Deucher  */
cik_sdma_get_wptr(struct radeon_device * rdev,struct radeon_ring * ring)89ea31bf69SAlex Deucher uint32_t cik_sdma_get_wptr(struct radeon_device *rdev,
90ea31bf69SAlex Deucher 			   struct radeon_ring *ring)
91ea31bf69SAlex Deucher {
92ea31bf69SAlex Deucher 	u32 reg;
93ea31bf69SAlex Deucher 
94ea31bf69SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
95ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA0_REGISTER_OFFSET;
96ea31bf69SAlex Deucher 	else
97ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA1_REGISTER_OFFSET;
98ea31bf69SAlex Deucher 
99ea31bf69SAlex Deucher 	return (RREG32(reg) & 0x3fffc) >> 2;
100ea31bf69SAlex Deucher }
101ea31bf69SAlex Deucher 
102ea31bf69SAlex Deucher /**
103ea31bf69SAlex Deucher  * cik_sdma_set_wptr - commit the write pointer
104ea31bf69SAlex Deucher  *
105ea31bf69SAlex Deucher  * @rdev: radeon_device pointer
106ea31bf69SAlex Deucher  * @ring: radeon ring pointer
107ea31bf69SAlex Deucher  *
108ea31bf69SAlex Deucher  * Write the wptr back to the hardware (CIK+).
109ea31bf69SAlex Deucher  */
cik_sdma_set_wptr(struct radeon_device * rdev,struct radeon_ring * ring)110ea31bf69SAlex Deucher void cik_sdma_set_wptr(struct radeon_device *rdev,
111ea31bf69SAlex Deucher 		       struct radeon_ring *ring)
112ea31bf69SAlex Deucher {
113ea31bf69SAlex Deucher 	u32 reg;
114ea31bf69SAlex Deucher 
115ea31bf69SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
116ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA0_REGISTER_OFFSET;
117ea31bf69SAlex Deucher 	else
118ea31bf69SAlex Deucher 		reg = SDMA0_GFX_RB_WPTR + SDMA1_REGISTER_OFFSET;
119ea31bf69SAlex Deucher 
120ea31bf69SAlex Deucher 	WREG32(reg, (ring->wptr << 2) & 0x3fffc);
121f069dc1dSMichel Dänzer 	(void)RREG32(reg);
122ea31bf69SAlex Deucher }
123ea31bf69SAlex Deucher 
124ea31bf69SAlex Deucher /**
1252483b4eaSChristian König  * cik_sdma_ring_ib_execute - Schedule an IB on the DMA engine
1262483b4eaSChristian König  *
1272483b4eaSChristian König  * @rdev: radeon_device pointer
1282483b4eaSChristian König  * @ib: IB object to schedule
1292483b4eaSChristian König  *
1302483b4eaSChristian König  * Schedule an IB in the DMA ring (CIK).
1312483b4eaSChristian König  */
cik_sdma_ring_ib_execute(struct radeon_device * rdev,struct radeon_ib * ib)1322483b4eaSChristian König void cik_sdma_ring_ib_execute(struct radeon_device *rdev,
1332483b4eaSChristian König 			      struct radeon_ib *ib)
1342483b4eaSChristian König {
1352483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ib->ring];
1367c42bc1aSChristian König 	u32 extra_bits = (ib->vm ? ib->vm->ids[ib->ring].id : 0) & 0xf;
1372483b4eaSChristian König 
1382483b4eaSChristian König 	if (rdev->wb.enabled) {
1392483b4eaSChristian König 		u32 next_rptr = ring->wptr + 5;
1402483b4eaSChristian König 		while ((next_rptr & 7) != 4)
1412483b4eaSChristian König 			next_rptr++;
1422483b4eaSChristian König 		next_rptr += 4;
1432483b4eaSChristian König 		radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0));
1442483b4eaSChristian König 		radeon_ring_write(ring, ring->next_rptr_gpu_addr & 0xfffffffc);
1455e167cdbSChristian König 		radeon_ring_write(ring, upper_32_bits(ring->next_rptr_gpu_addr));
1462483b4eaSChristian König 		radeon_ring_write(ring, 1); /* number of DWs to follow */
1472483b4eaSChristian König 		radeon_ring_write(ring, next_rptr);
1482483b4eaSChristian König 	}
1492483b4eaSChristian König 
1502483b4eaSChristian König 	/* IB packet must end on a 8 DW boundary */
1512483b4eaSChristian König 	while ((ring->wptr & 7) != 4)
1522483b4eaSChristian König 		radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_NOP, 0, 0));
1532483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_INDIRECT_BUFFER, 0, extra_bits));
1542483b4eaSChristian König 	radeon_ring_write(ring, ib->gpu_addr & 0xffffffe0); /* base must be 32 byte aligned */
1555e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(ib->gpu_addr));
1562483b4eaSChristian König 	radeon_ring_write(ring, ib->length_dw);
1572483b4eaSChristian König 
1582483b4eaSChristian König }
1592483b4eaSChristian König 
1602483b4eaSChristian König /**
161ca113f6bSAlex Deucher  * cik_sdma_hdp_flush_ring_emit - emit an hdp flush on the DMA ring
162ca113f6bSAlex Deucher  *
163ca113f6bSAlex Deucher  * @rdev: radeon_device pointer
164ca113f6bSAlex Deucher  * @ridx: radeon ring index
165ca113f6bSAlex Deucher  *
166ca113f6bSAlex Deucher  * Emit an hdp flush packet on the requested DMA ring.
167ca113f6bSAlex Deucher  */
cik_sdma_hdp_flush_ring_emit(struct radeon_device * rdev,int ridx)168ca113f6bSAlex Deucher static void cik_sdma_hdp_flush_ring_emit(struct radeon_device *rdev,
169ca113f6bSAlex Deucher 					 int ridx)
170ca113f6bSAlex Deucher {
171ca113f6bSAlex Deucher 	struct radeon_ring *ring = &rdev->ring[ridx];
172da9e07e6SAlex Deucher 	u32 extra_bits = (SDMA_POLL_REG_MEM_EXTRA_OP(1) |
173da9e07e6SAlex Deucher 			  SDMA_POLL_REG_MEM_EXTRA_FUNC(3)); /* == */
174da9e07e6SAlex Deucher 	u32 ref_and_mask;
175ca113f6bSAlex Deucher 
176da9e07e6SAlex Deucher 	if (ridx == R600_RING_TYPE_DMA_INDEX)
177da9e07e6SAlex Deucher 		ref_and_mask = SDMA0;
178da9e07e6SAlex Deucher 	else
179da9e07e6SAlex Deucher 		ref_and_mask = SDMA1;
180da9e07e6SAlex Deucher 
181da9e07e6SAlex Deucher 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_POLL_REG_MEM, 0, extra_bits));
182da9e07e6SAlex Deucher 	radeon_ring_write(ring, GPU_HDP_FLUSH_DONE);
183da9e07e6SAlex Deucher 	radeon_ring_write(ring, GPU_HDP_FLUSH_REQ);
184da9e07e6SAlex Deucher 	radeon_ring_write(ring, ref_and_mask); /* reference */
185da9e07e6SAlex Deucher 	radeon_ring_write(ring, ref_and_mask); /* mask */
186da9e07e6SAlex Deucher 	radeon_ring_write(ring, (0xfff << 16) | 10); /* retry count, poll interval */
187ca113f6bSAlex Deucher }
188ca113f6bSAlex Deucher 
189ca113f6bSAlex Deucher /**
1902483b4eaSChristian König  * cik_sdma_fence_ring_emit - emit a fence on the DMA ring
1912483b4eaSChristian König  *
1922483b4eaSChristian König  * @rdev: radeon_device pointer
1932483b4eaSChristian König  * @fence: radeon fence object
1942483b4eaSChristian König  *
1952483b4eaSChristian König  * Add a DMA fence packet to the ring to write
1962483b4eaSChristian König  * the fence seq number and DMA trap packet to generate
1972483b4eaSChristian König  * an interrupt if needed (CIK).
1982483b4eaSChristian König  */
cik_sdma_fence_ring_emit(struct radeon_device * rdev,struct radeon_fence * fence)1992483b4eaSChristian König void cik_sdma_fence_ring_emit(struct radeon_device *rdev,
2002483b4eaSChristian König 			      struct radeon_fence *fence)
2012483b4eaSChristian König {
2022483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[fence->ring];
2032483b4eaSChristian König 	u64 addr = rdev->fence_drv[fence->ring].gpu_addr;
2042483b4eaSChristian König 
2052483b4eaSChristian König 	/* write the fence */
2062483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_FENCE, 0, 0));
2075e167cdbSChristian König 	radeon_ring_write(ring, lower_32_bits(addr));
2085e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(addr));
2092483b4eaSChristian König 	radeon_ring_write(ring, fence->seq);
2102483b4eaSChristian König 	/* generate an interrupt */
2112483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_TRAP, 0, 0));
2122483b4eaSChristian König 	/* flush HDP */
213ca113f6bSAlex Deucher 	cik_sdma_hdp_flush_ring_emit(rdev, fence->ring);
2142483b4eaSChristian König }
2152483b4eaSChristian König 
2162483b4eaSChristian König /**
2172483b4eaSChristian König  * cik_sdma_semaphore_ring_emit - emit a semaphore on the dma ring
2182483b4eaSChristian König  *
2192483b4eaSChristian König  * @rdev: radeon_device pointer
2202483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
2212483b4eaSChristian König  * @semaphore: radeon semaphore object
2222483b4eaSChristian König  * @emit_wait: wait or signal semaphore
2232483b4eaSChristian König  *
2242483b4eaSChristian König  * Add a DMA semaphore packet to the ring wait on or signal
2252483b4eaSChristian König  * other rings (CIK).
2262483b4eaSChristian König  */
cik_sdma_semaphore_ring_emit(struct radeon_device * rdev,struct radeon_ring * ring,struct radeon_semaphore * semaphore,bool emit_wait)2271654b817SChristian König bool cik_sdma_semaphore_ring_emit(struct radeon_device *rdev,
2282483b4eaSChristian König 				  struct radeon_ring *ring,
2292483b4eaSChristian König 				  struct radeon_semaphore *semaphore,
2302483b4eaSChristian König 				  bool emit_wait)
2312483b4eaSChristian König {
2322483b4eaSChristian König 	u64 addr = semaphore->gpu_addr;
2332483b4eaSChristian König 	u32 extra_bits = emit_wait ? 0 : SDMA_SEMAPHORE_EXTRA_S;
2342483b4eaSChristian König 
2352483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SEMAPHORE, 0, extra_bits));
2362483b4eaSChristian König 	radeon_ring_write(ring, addr & 0xfffffff8);
2375e167cdbSChristian König 	radeon_ring_write(ring, upper_32_bits(addr));
2381654b817SChristian König 
2391654b817SChristian König 	return true;
2402483b4eaSChristian König }
2412483b4eaSChristian König 
2422483b4eaSChristian König /**
2432483b4eaSChristian König  * cik_sdma_gfx_stop - stop the gfx async dma engines
2442483b4eaSChristian König  *
2452483b4eaSChristian König  * @rdev: radeon_device pointer
2462483b4eaSChristian König  *
2472483b4eaSChristian König  * Stop the gfx async dma ring buffers (CIK).
2482483b4eaSChristian König  */
cik_sdma_gfx_stop(struct radeon_device * rdev)2492483b4eaSChristian König static void cik_sdma_gfx_stop(struct radeon_device *rdev)
2502483b4eaSChristian König {
2512483b4eaSChristian König 	u32 rb_cntl, reg_offset;
2522483b4eaSChristian König 	int i;
2532483b4eaSChristian König 
25450efa51aSAlex Deucher 	if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
25550efa51aSAlex Deucher 	    (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
2562483b4eaSChristian König 		radeon_ttm_set_active_vram_size(rdev, rdev->mc.visible_vram_size);
2572483b4eaSChristian König 
2582483b4eaSChristian König 	for (i = 0; i < 2; i++) {
2592483b4eaSChristian König 		if (i == 0)
2602483b4eaSChristian König 			reg_offset = SDMA0_REGISTER_OFFSET;
2612483b4eaSChristian König 		else
2622483b4eaSChristian König 			reg_offset = SDMA1_REGISTER_OFFSET;
2632483b4eaSChristian König 		rb_cntl = RREG32(SDMA0_GFX_RB_CNTL + reg_offset);
2642483b4eaSChristian König 		rb_cntl &= ~SDMA_RB_ENABLE;
2652483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl);
2662483b4eaSChristian König 		WREG32(SDMA0_GFX_IB_CNTL + reg_offset, 0);
2672483b4eaSChristian König 	}
2687b1bbe88SAlex Deucher 	rdev->ring[R600_RING_TYPE_DMA_INDEX].ready = false;
2697b1bbe88SAlex Deucher 	rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX].ready = false;
2702ba8d1bbSJérôme Glisse 
2712ba8d1bbSJérôme Glisse 	/* FIXME use something else than big hammer but after few days can not
2722ba8d1bbSJérôme Glisse 	 * seem to find good combination so reset SDMA blocks as it seems we
2732ba8d1bbSJérôme Glisse 	 * do not shut them down properly. This fix hibernation and does not
2742ba8d1bbSJérôme Glisse 	 * affect suspend to ram.
2752ba8d1bbSJérôme Glisse 	 */
2762ba8d1bbSJérôme Glisse 	WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1);
2772ba8d1bbSJérôme Glisse 	(void)RREG32(SRBM_SOFT_RESET);
2782ba8d1bbSJérôme Glisse 	udelay(50);
2792ba8d1bbSJérôme Glisse 	WREG32(SRBM_SOFT_RESET, 0);
2802ba8d1bbSJérôme Glisse 	(void)RREG32(SRBM_SOFT_RESET);
2812483b4eaSChristian König }
2822483b4eaSChristian König 
2832483b4eaSChristian König /**
2842483b4eaSChristian König  * cik_sdma_rlc_stop - stop the compute async dma engines
2852483b4eaSChristian König  *
2862483b4eaSChristian König  * @rdev: radeon_device pointer
2872483b4eaSChristian König  *
2882483b4eaSChristian König  * Stop the compute async dma queues (CIK).
2892483b4eaSChristian König  */
cik_sdma_rlc_stop(struct radeon_device * rdev)2902483b4eaSChristian König static void cik_sdma_rlc_stop(struct radeon_device *rdev)
2912483b4eaSChristian König {
2922483b4eaSChristian König 	/* XXX todo */
2932483b4eaSChristian König }
2942483b4eaSChristian König 
2952483b4eaSChristian König /**
296d7a60d8eSBen Goz  * cik_sdma_ctx_switch_enable - enable/disable sdma engine preemption
297d7a60d8eSBen Goz  *
298d7a60d8eSBen Goz  * @rdev: radeon_device pointer
299d7a60d8eSBen Goz  * @enable: enable/disable preemption.
300d7a60d8eSBen Goz  *
301d7a60d8eSBen Goz  * Halt or unhalt the async dma engines (CIK).
302d7a60d8eSBen Goz  */
cik_sdma_ctx_switch_enable(struct radeon_device * rdev,bool enable)30355e3ad34Skbuild test robot static void cik_sdma_ctx_switch_enable(struct radeon_device *rdev, bool enable)
304d7a60d8eSBen Goz {
305d7a60d8eSBen Goz 	uint32_t reg_offset, value;
306d7a60d8eSBen Goz 	int i;
307d7a60d8eSBen Goz 
308d7a60d8eSBen Goz 	for (i = 0; i < 2; i++) {
309d7a60d8eSBen Goz 		if (i == 0)
310d7a60d8eSBen Goz 			reg_offset = SDMA0_REGISTER_OFFSET;
311d7a60d8eSBen Goz 		else
312d7a60d8eSBen Goz 			reg_offset = SDMA1_REGISTER_OFFSET;
313d7a60d8eSBen Goz 		value = RREG32(SDMA0_CNTL + reg_offset);
314d7a60d8eSBen Goz 		if (enable)
315d7a60d8eSBen Goz 			value |= AUTO_CTXSW_ENABLE;
316d7a60d8eSBen Goz 		else
317d7a60d8eSBen Goz 			value &= ~AUTO_CTXSW_ENABLE;
318d7a60d8eSBen Goz 		WREG32(SDMA0_CNTL + reg_offset, value);
319d7a60d8eSBen Goz 	}
320d7a60d8eSBen Goz }
321d7a60d8eSBen Goz 
322d7a60d8eSBen Goz /**
3232483b4eaSChristian König  * cik_sdma_enable - stop the async dma engines
3242483b4eaSChristian König  *
3252483b4eaSChristian König  * @rdev: radeon_device pointer
3262483b4eaSChristian König  * @enable: enable/disable the DMA MEs.
3272483b4eaSChristian König  *
3282483b4eaSChristian König  * Halt or unhalt the async dma engines (CIK).
3292483b4eaSChristian König  */
cik_sdma_enable(struct radeon_device * rdev,bool enable)3302483b4eaSChristian König void cik_sdma_enable(struct radeon_device *rdev, bool enable)
3312483b4eaSChristian König {
3322483b4eaSChristian König 	u32 me_cntl, reg_offset;
3332483b4eaSChristian König 	int i;
3342483b4eaSChristian König 
335fbd62354SWambui Karuga 	if (!enable) {
33607ae78c9SAlex Deucher 		cik_sdma_gfx_stop(rdev);
33707ae78c9SAlex Deucher 		cik_sdma_rlc_stop(rdev);
33807ae78c9SAlex Deucher 	}
33907ae78c9SAlex Deucher 
3402483b4eaSChristian König 	for (i = 0; i < 2; i++) {
3412483b4eaSChristian König 		if (i == 0)
3422483b4eaSChristian König 			reg_offset = SDMA0_REGISTER_OFFSET;
3432483b4eaSChristian König 		else
3442483b4eaSChristian König 			reg_offset = SDMA1_REGISTER_OFFSET;
3452483b4eaSChristian König 		me_cntl = RREG32(SDMA0_ME_CNTL + reg_offset);
3462483b4eaSChristian König 		if (enable)
3472483b4eaSChristian König 			me_cntl &= ~SDMA_HALT;
3482483b4eaSChristian König 		else
3492483b4eaSChristian König 			me_cntl |= SDMA_HALT;
3502483b4eaSChristian König 		WREG32(SDMA0_ME_CNTL + reg_offset, me_cntl);
3512483b4eaSChristian König 	}
352d7a60d8eSBen Goz 
353d7a60d8eSBen Goz 	cik_sdma_ctx_switch_enable(rdev, enable);
3542483b4eaSChristian König }
3552483b4eaSChristian König 
3562483b4eaSChristian König /**
3572483b4eaSChristian König  * cik_sdma_gfx_resume - setup and start the async dma engines
3582483b4eaSChristian König  *
3592483b4eaSChristian König  * @rdev: radeon_device pointer
3602483b4eaSChristian König  *
3612483b4eaSChristian König  * Set up the gfx DMA ring buffers and enable them (CIK).
3622483b4eaSChristian König  * Returns 0 for success, error for failure.
3632483b4eaSChristian König  */
cik_sdma_gfx_resume(struct radeon_device * rdev)3642483b4eaSChristian König static int cik_sdma_gfx_resume(struct radeon_device *rdev)
3652483b4eaSChristian König {
3662483b4eaSChristian König 	struct radeon_ring *ring;
3672483b4eaSChristian König 	u32 rb_cntl, ib_cntl;
3682483b4eaSChristian König 	u32 rb_bufsz;
3692483b4eaSChristian König 	u32 reg_offset, wb_offset;
3702483b4eaSChristian König 	int i, r;
3712483b4eaSChristian König 
3722483b4eaSChristian König 	for (i = 0; i < 2; i++) {
3732483b4eaSChristian König 		if (i == 0) {
3742483b4eaSChristian König 			ring = &rdev->ring[R600_RING_TYPE_DMA_INDEX];
3752483b4eaSChristian König 			reg_offset = SDMA0_REGISTER_OFFSET;
3762483b4eaSChristian König 			wb_offset = R600_WB_DMA_RPTR_OFFSET;
3772483b4eaSChristian König 		} else {
3782483b4eaSChristian König 			ring = &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX];
3792483b4eaSChristian König 			reg_offset = SDMA1_REGISTER_OFFSET;
3802483b4eaSChristian König 			wb_offset = CAYMAN_WB_DMA1_RPTR_OFFSET;
3812483b4eaSChristian König 		}
3822483b4eaSChristian König 
3832483b4eaSChristian König 		WREG32(SDMA0_SEM_INCOMPLETE_TIMER_CNTL + reg_offset, 0);
3842483b4eaSChristian König 		WREG32(SDMA0_SEM_WAIT_FAIL_TIMER_CNTL + reg_offset, 0);
3852483b4eaSChristian König 
3862483b4eaSChristian König 		/* Set ring buffer size in dwords */
3879c725e5bSDave Airlie 		rb_bufsz = order_base_2(ring->ring_size / 4);
3882483b4eaSChristian König 		rb_cntl = rb_bufsz << 1;
3892483b4eaSChristian König #ifdef __BIG_ENDIAN
3902483b4eaSChristian König 		rb_cntl |= SDMA_RB_SWAP_ENABLE | SDMA_RPTR_WRITEBACK_SWAP_ENABLE;
3912483b4eaSChristian König #endif
3922483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl);
3932483b4eaSChristian König 
3942483b4eaSChristian König 		/* Initialize the ring buffer's read and write pointers */
3952483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_RPTR + reg_offset, 0);
3962483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_WPTR + reg_offset, 0);
3972483b4eaSChristian König 
3982483b4eaSChristian König 		/* set the wb address whether it's enabled or not */
3992483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_RPTR_ADDR_HI + reg_offset,
4002483b4eaSChristian König 		       upper_32_bits(rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFF);
4012483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_RPTR_ADDR_LO + reg_offset,
4022483b4eaSChristian König 		       ((rdev->wb.gpu_addr + wb_offset) & 0xFFFFFFFC));
4032483b4eaSChristian König 
4042483b4eaSChristian König 		if (rdev->wb.enabled)
4052483b4eaSChristian König 			rb_cntl |= SDMA_RPTR_WRITEBACK_ENABLE;
4062483b4eaSChristian König 
4072483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_BASE + reg_offset, ring->gpu_addr >> 8);
4082483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_BASE_HI + reg_offset, ring->gpu_addr >> 40);
4092483b4eaSChristian König 
4102483b4eaSChristian König 		ring->wptr = 0;
4112483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_WPTR + reg_offset, ring->wptr << 2);
4122483b4eaSChristian König 
4132483b4eaSChristian König 		/* enable DMA RB */
4142483b4eaSChristian König 		WREG32(SDMA0_GFX_RB_CNTL + reg_offset, rb_cntl | SDMA_RB_ENABLE);
4152483b4eaSChristian König 
4162483b4eaSChristian König 		ib_cntl = SDMA_IB_ENABLE;
4172483b4eaSChristian König #ifdef __BIG_ENDIAN
4182483b4eaSChristian König 		ib_cntl |= SDMA_IB_SWAP_ENABLE;
4192483b4eaSChristian König #endif
4202483b4eaSChristian König 		/* enable DMA IBs */
4212483b4eaSChristian König 		WREG32(SDMA0_GFX_IB_CNTL + reg_offset, ib_cntl);
4222483b4eaSChristian König 
4232483b4eaSChristian König 		ring->ready = true;
4242483b4eaSChristian König 
4252483b4eaSChristian König 		r = radeon_ring_test(rdev, ring->idx, ring);
4262483b4eaSChristian König 		if (r) {
4272483b4eaSChristian König 			ring->ready = false;
4282483b4eaSChristian König 			return r;
4292483b4eaSChristian König 		}
4302483b4eaSChristian König 	}
4312483b4eaSChristian König 
43250efa51aSAlex Deucher 	if ((rdev->asic->copy.copy_ring_index == R600_RING_TYPE_DMA_INDEX) ||
43350efa51aSAlex Deucher 	    (rdev->asic->copy.copy_ring_index == CAYMAN_RING_TYPE_DMA1_INDEX))
4342483b4eaSChristian König 		radeon_ttm_set_active_vram_size(rdev, rdev->mc.real_vram_size);
4352483b4eaSChristian König 
4362483b4eaSChristian König 	return 0;
4372483b4eaSChristian König }
4382483b4eaSChristian König 
4392483b4eaSChristian König /**
4402483b4eaSChristian König  * cik_sdma_rlc_resume - setup and start the async dma engines
4412483b4eaSChristian König  *
4422483b4eaSChristian König  * @rdev: radeon_device pointer
4432483b4eaSChristian König  *
4442483b4eaSChristian König  * Set up the compute DMA queues and enable them (CIK).
4452483b4eaSChristian König  * Returns 0 for success, error for failure.
4462483b4eaSChristian König  */
cik_sdma_rlc_resume(struct radeon_device * rdev)4472483b4eaSChristian König static int cik_sdma_rlc_resume(struct radeon_device *rdev)
4482483b4eaSChristian König {
4492483b4eaSChristian König 	/* XXX todo */
4502483b4eaSChristian König 	return 0;
4512483b4eaSChristian König }
4522483b4eaSChristian König 
4532483b4eaSChristian König /**
4542483b4eaSChristian König  * cik_sdma_load_microcode - load the sDMA ME ucode
4552483b4eaSChristian König  *
4562483b4eaSChristian König  * @rdev: radeon_device pointer
4572483b4eaSChristian König  *
4582483b4eaSChristian König  * Loads the sDMA0/1 ucode.
4592483b4eaSChristian König  * Returns 0 for success, -EINVAL if the ucode is not available.
4602483b4eaSChristian König  */
cik_sdma_load_microcode(struct radeon_device * rdev)4612483b4eaSChristian König static int cik_sdma_load_microcode(struct radeon_device *rdev)
4622483b4eaSChristian König {
4632483b4eaSChristian König 	int i;
4642483b4eaSChristian König 
4652483b4eaSChristian König 	if (!rdev->sdma_fw)
4662483b4eaSChristian König 		return -EINVAL;
4672483b4eaSChristian König 
4682483b4eaSChristian König 	/* halt the MEs */
4692483b4eaSChristian König 	cik_sdma_enable(rdev, false);
4702483b4eaSChristian König 
471f2c6b0f4SAlex Deucher 	if (rdev->new_fw) {
472f2c6b0f4SAlex Deucher 		const struct sdma_firmware_header_v1_0 *hdr =
473f2c6b0f4SAlex Deucher 			(const struct sdma_firmware_header_v1_0 *)rdev->sdma_fw->data;
474f2c6b0f4SAlex Deucher 		const __le32 *fw_data;
475f2c6b0f4SAlex Deucher 		u32 fw_size;
476f2c6b0f4SAlex Deucher 
477f2c6b0f4SAlex Deucher 		radeon_ucode_print_sdma_hdr(&hdr->header);
478f2c6b0f4SAlex Deucher 
479f2c6b0f4SAlex Deucher 		/* sdma0 */
480f2c6b0f4SAlex Deucher 		fw_data = (const __le32 *)
481f2c6b0f4SAlex Deucher 			(rdev->sdma_fw->data + le32_to_cpu(hdr->header.ucode_array_offset_bytes));
482f2c6b0f4SAlex Deucher 		fw_size = le32_to_cpu(hdr->header.ucode_size_bytes) / 4;
483f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
484f2c6b0f4SAlex Deucher 		for (i = 0; i < fw_size; i++)
485f2c6b0f4SAlex Deucher 			WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, le32_to_cpup(fw_data++));
486f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
487f2c6b0f4SAlex Deucher 
488f2c6b0f4SAlex Deucher 		/* sdma1 */
489f2c6b0f4SAlex Deucher 		fw_data = (const __le32 *)
490f2c6b0f4SAlex Deucher 			(rdev->sdma_fw->data + le32_to_cpu(hdr->header.ucode_array_offset_bytes));
491f2c6b0f4SAlex Deucher 		fw_size = le32_to_cpu(hdr->header.ucode_size_bytes) / 4;
492f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
493f2c6b0f4SAlex Deucher 		for (i = 0; i < fw_size; i++)
494f2c6b0f4SAlex Deucher 			WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, le32_to_cpup(fw_data++));
495f2c6b0f4SAlex Deucher 		WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
496f2c6b0f4SAlex Deucher 	} else {
497f2c6b0f4SAlex Deucher 		const __be32 *fw_data;
498f2c6b0f4SAlex Deucher 
4992483b4eaSChristian König 		/* sdma0 */
5002483b4eaSChristian König 		fw_data = (const __be32 *)rdev->sdma_fw->data;
5012483b4eaSChristian König 		WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
5022483b4eaSChristian König 		for (i = 0; i < CIK_SDMA_UCODE_SIZE; i++)
5032483b4eaSChristian König 			WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, be32_to_cpup(fw_data++));
5042483b4eaSChristian König 		WREG32(SDMA0_UCODE_DATA + SDMA0_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
5052483b4eaSChristian König 
5062483b4eaSChristian König 		/* sdma1 */
5072483b4eaSChristian König 		fw_data = (const __be32 *)rdev->sdma_fw->data;
5082483b4eaSChristian König 		WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
5092483b4eaSChristian König 		for (i = 0; i < CIK_SDMA_UCODE_SIZE; i++)
5102483b4eaSChristian König 			WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, be32_to_cpup(fw_data++));
5112483b4eaSChristian König 		WREG32(SDMA0_UCODE_DATA + SDMA1_REGISTER_OFFSET, CIK_SDMA_UCODE_VERSION);
512f2c6b0f4SAlex Deucher 	}
5132483b4eaSChristian König 
5142483b4eaSChristian König 	WREG32(SDMA0_UCODE_ADDR + SDMA0_REGISTER_OFFSET, 0);
5152483b4eaSChristian König 	WREG32(SDMA0_UCODE_ADDR + SDMA1_REGISTER_OFFSET, 0);
5162483b4eaSChristian König 	return 0;
5172483b4eaSChristian König }
5182483b4eaSChristian König 
5192483b4eaSChristian König /**
5202483b4eaSChristian König  * cik_sdma_resume - setup and start the async dma engines
5212483b4eaSChristian König  *
5222483b4eaSChristian König  * @rdev: radeon_device pointer
5232483b4eaSChristian König  *
5242483b4eaSChristian König  * Set up the DMA engines and enable them (CIK).
5252483b4eaSChristian König  * Returns 0 for success, error for failure.
5262483b4eaSChristian König  */
cik_sdma_resume(struct radeon_device * rdev)5272483b4eaSChristian König int cik_sdma_resume(struct radeon_device *rdev)
5282483b4eaSChristian König {
5292483b4eaSChristian König 	int r;
5302483b4eaSChristian König 
5312483b4eaSChristian König 	r = cik_sdma_load_microcode(rdev);
5322483b4eaSChristian König 	if (r)
5332483b4eaSChristian König 		return r;
5342483b4eaSChristian König 
5352483b4eaSChristian König 	/* unhalt the MEs */
5362483b4eaSChristian König 	cik_sdma_enable(rdev, true);
5372483b4eaSChristian König 
5382483b4eaSChristian König 	/* start the gfx rings and rlc compute queues */
5392483b4eaSChristian König 	r = cik_sdma_gfx_resume(rdev);
5402483b4eaSChristian König 	if (r)
5412483b4eaSChristian König 		return r;
5422483b4eaSChristian König 	r = cik_sdma_rlc_resume(rdev);
5432483b4eaSChristian König 	if (r)
5442483b4eaSChristian König 		return r;
5452483b4eaSChristian König 
5462483b4eaSChristian König 	return 0;
5472483b4eaSChristian König }
5482483b4eaSChristian König 
5492483b4eaSChristian König /**
5502483b4eaSChristian König  * cik_sdma_fini - tear down the async dma engines
5512483b4eaSChristian König  *
5522483b4eaSChristian König  * @rdev: radeon_device pointer
5532483b4eaSChristian König  *
5542483b4eaSChristian König  * Stop the async dma engines and free the rings (CIK).
5552483b4eaSChristian König  */
cik_sdma_fini(struct radeon_device * rdev)5562483b4eaSChristian König void cik_sdma_fini(struct radeon_device *rdev)
5572483b4eaSChristian König {
5582483b4eaSChristian König 	/* halt the MEs */
5592483b4eaSChristian König 	cik_sdma_enable(rdev, false);
5602483b4eaSChristian König 	radeon_ring_fini(rdev, &rdev->ring[R600_RING_TYPE_DMA_INDEX]);
5612483b4eaSChristian König 	radeon_ring_fini(rdev, &rdev->ring[CAYMAN_RING_TYPE_DMA1_INDEX]);
5622483b4eaSChristian König 	/* XXX - compute dma queue tear down */
5632483b4eaSChristian König }
5642483b4eaSChristian König 
5652483b4eaSChristian König /**
5662483b4eaSChristian König  * cik_copy_dma - copy pages using the DMA engine
5672483b4eaSChristian König  *
5682483b4eaSChristian König  * @rdev: radeon_device pointer
5692483b4eaSChristian König  * @src_offset: src GPU address
5702483b4eaSChristian König  * @dst_offset: dst GPU address
5712483b4eaSChristian König  * @num_gpu_pages: number of GPU pages to xfer
57257d20a43SChristian König  * @resv: reservation object to sync to
5732483b4eaSChristian König  *
5742483b4eaSChristian König  * Copy GPU paging using the DMA engine (CIK).
5752483b4eaSChristian König  * Used by the radeon ttm implementation to move pages if
5762483b4eaSChristian König  * registered as the asic copy callback.
5772483b4eaSChristian König  */
cik_copy_dma(struct radeon_device * rdev,uint64_t src_offset,uint64_t dst_offset,unsigned num_gpu_pages,struct dma_resv * resv)57857d20a43SChristian König struct radeon_fence *cik_copy_dma(struct radeon_device *rdev,
5792483b4eaSChristian König 				  uint64_t src_offset, uint64_t dst_offset,
5802483b4eaSChristian König 				  unsigned num_gpu_pages,
58152791eeeSChristian König 				  struct dma_resv *resv)
5822483b4eaSChristian König {
58357d20a43SChristian König 	struct radeon_fence *fence;
584975700d2SChristian König 	struct radeon_sync sync;
5852483b4eaSChristian König 	int ring_index = rdev->asic->copy.dma_ring_index;
5862483b4eaSChristian König 	struct radeon_ring *ring = &rdev->ring[ring_index];
5872483b4eaSChristian König 	u32 size_in_bytes, cur_size_in_bytes;
5882483b4eaSChristian König 	int i, num_loops;
5892483b4eaSChristian König 	int r = 0;
5902483b4eaSChristian König 
591975700d2SChristian König 	radeon_sync_create(&sync);
5922483b4eaSChristian König 
5932483b4eaSChristian König 	size_in_bytes = (num_gpu_pages << RADEON_GPU_PAGE_SHIFT);
5942483b4eaSChristian König 	num_loops = DIV_ROUND_UP(size_in_bytes, 0x1fffff);
5952483b4eaSChristian König 	r = radeon_ring_lock(rdev, ring, num_loops * 7 + 14);
5962483b4eaSChristian König 	if (r) {
5972483b4eaSChristian König 		DRM_ERROR("radeon: moving bo (%d).\n", r);
598975700d2SChristian König 		radeon_sync_free(rdev, &sync, NULL);
59957d20a43SChristian König 		return ERR_PTR(r);
6002483b4eaSChristian König 	}
6012483b4eaSChristian König 
602975700d2SChristian König 	radeon_sync_resv(rdev, &sync, resv, false);
603975700d2SChristian König 	radeon_sync_rings(rdev, &sync, ring->idx);
6042483b4eaSChristian König 
6052483b4eaSChristian König 	for (i = 0; i < num_loops; i++) {
6062483b4eaSChristian König 		cur_size_in_bytes = size_in_bytes;
6072483b4eaSChristian König 		if (cur_size_in_bytes > 0x1fffff)
6082483b4eaSChristian König 			cur_size_in_bytes = 0x1fffff;
6092483b4eaSChristian König 		size_in_bytes -= cur_size_in_bytes;
6102483b4eaSChristian König 		radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_COPY, SDMA_COPY_SUB_OPCODE_LINEAR, 0));
6112483b4eaSChristian König 		radeon_ring_write(ring, cur_size_in_bytes);
6122483b4eaSChristian König 		radeon_ring_write(ring, 0); /* src/dst endian swap */
6135e167cdbSChristian König 		radeon_ring_write(ring, lower_32_bits(src_offset));
6145e167cdbSChristian König 		radeon_ring_write(ring, upper_32_bits(src_offset));
6155e167cdbSChristian König 		radeon_ring_write(ring, lower_32_bits(dst_offset));
6165e167cdbSChristian König 		radeon_ring_write(ring, upper_32_bits(dst_offset));
6172483b4eaSChristian König 		src_offset += cur_size_in_bytes;
6182483b4eaSChristian König 		dst_offset += cur_size_in_bytes;
6192483b4eaSChristian König 	}
6202483b4eaSChristian König 
62157d20a43SChristian König 	r = radeon_fence_emit(rdev, &fence, ring->idx);
6222483b4eaSChristian König 	if (r) {
6232483b4eaSChristian König 		radeon_ring_unlock_undo(rdev, ring);
624975700d2SChristian König 		radeon_sync_free(rdev, &sync, NULL);
62557d20a43SChristian König 		return ERR_PTR(r);
6262483b4eaSChristian König 	}
6272483b4eaSChristian König 
6281538a9e0SMichel Dänzer 	radeon_ring_unlock_commit(rdev, ring, false);
629975700d2SChristian König 	radeon_sync_free(rdev, &sync, fence);
6302483b4eaSChristian König 
63157d20a43SChristian König 	return fence;
6322483b4eaSChristian König }
6332483b4eaSChristian König 
6342483b4eaSChristian König /**
6352483b4eaSChristian König  * cik_sdma_ring_test - simple async dma engine test
6362483b4eaSChristian König  *
6372483b4eaSChristian König  * @rdev: radeon_device pointer
6382483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
6392483b4eaSChristian König  *
6402483b4eaSChristian König  * Test the DMA engine by writing using it to write an
6412483b4eaSChristian König  * value to memory. (CIK).
6422483b4eaSChristian König  * Returns 0 for success, error for failure.
6432483b4eaSChristian König  */
cik_sdma_ring_test(struct radeon_device * rdev,struct radeon_ring * ring)6442483b4eaSChristian König int cik_sdma_ring_test(struct radeon_device *rdev,
6452483b4eaSChristian König 		       struct radeon_ring *ring)
6462483b4eaSChristian König {
6472483b4eaSChristian König 	unsigned i;
6482483b4eaSChristian König 	int r;
649adfed2b0SAlex Deucher 	unsigned index;
6502483b4eaSChristian König 	u32 tmp;
651adfed2b0SAlex Deucher 	u64 gpu_addr;
6522483b4eaSChristian König 
653adfed2b0SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
654adfed2b0SAlex Deucher 		index = R600_WB_DMA_RING_TEST_OFFSET;
655adfed2b0SAlex Deucher 	else
656adfed2b0SAlex Deucher 		index = CAYMAN_WB_DMA1_RING_TEST_OFFSET;
657adfed2b0SAlex Deucher 
658adfed2b0SAlex Deucher 	gpu_addr = rdev->wb.gpu_addr + index;
6592483b4eaSChristian König 
6602483b4eaSChristian König 	tmp = 0xCAFEDEAD;
661adfed2b0SAlex Deucher 	rdev->wb.wb[index/4] = cpu_to_le32(tmp);
6622483b4eaSChristian König 
6637e95cfb0SAlex Deucher 	r = radeon_ring_lock(rdev, ring, 5);
6642483b4eaSChristian König 	if (r) {
6652483b4eaSChristian König 		DRM_ERROR("radeon: dma failed to lock ring %d (%d).\n", ring->idx, r);
6662483b4eaSChristian König 		return r;
6672483b4eaSChristian König 	}
6682483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0));
669adfed2b0SAlex Deucher 	radeon_ring_write(ring, lower_32_bits(gpu_addr));
670adfed2b0SAlex Deucher 	radeon_ring_write(ring, upper_32_bits(gpu_addr));
6712483b4eaSChristian König 	radeon_ring_write(ring, 1); /* number of DWs to follow */
6722483b4eaSChristian König 	radeon_ring_write(ring, 0xDEADBEEF);
6731538a9e0SMichel Dänzer 	radeon_ring_unlock_commit(rdev, ring, false);
6742483b4eaSChristian König 
6752483b4eaSChristian König 	for (i = 0; i < rdev->usec_timeout; i++) {
676adfed2b0SAlex Deucher 		tmp = le32_to_cpu(rdev->wb.wb[index/4]);
6772483b4eaSChristian König 		if (tmp == 0xDEADBEEF)
6782483b4eaSChristian König 			break;
6790e1a351dSSam Ravnborg 		udelay(1);
6802483b4eaSChristian König 	}
6812483b4eaSChristian König 
6822483b4eaSChristian König 	if (i < rdev->usec_timeout) {
6832483b4eaSChristian König 		DRM_INFO("ring test on %d succeeded in %d usecs\n", ring->idx, i);
6842483b4eaSChristian König 	} else {
6852483b4eaSChristian König 		DRM_ERROR("radeon: ring %d test failed (0x%08X)\n",
6862483b4eaSChristian König 			  ring->idx, tmp);
6872483b4eaSChristian König 		r = -EINVAL;
6882483b4eaSChristian König 	}
6892483b4eaSChristian König 	return r;
6902483b4eaSChristian König }
6912483b4eaSChristian König 
6922483b4eaSChristian König /**
6932483b4eaSChristian König  * cik_sdma_ib_test - test an IB on the DMA engine
6942483b4eaSChristian König  *
6952483b4eaSChristian König  * @rdev: radeon_device pointer
6962483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
6972483b4eaSChristian König  *
6982483b4eaSChristian König  * Test a simple IB in the DMA ring (CIK).
6992483b4eaSChristian König  * Returns 0 on success, error on failure.
7002483b4eaSChristian König  */
cik_sdma_ib_test(struct radeon_device * rdev,struct radeon_ring * ring)7012483b4eaSChristian König int cik_sdma_ib_test(struct radeon_device *rdev, struct radeon_ring *ring)
7022483b4eaSChristian König {
7032483b4eaSChristian König 	struct radeon_ib ib;
7042483b4eaSChristian König 	unsigned i;
7050b021c58SAlex Deucher 	unsigned index;
7062483b4eaSChristian König 	int r;
7072483b4eaSChristian König 	u32 tmp = 0;
7080b021c58SAlex Deucher 	u64 gpu_addr;
7092483b4eaSChristian König 
7100b021c58SAlex Deucher 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
7110b021c58SAlex Deucher 		index = R600_WB_DMA_RING_TEST_OFFSET;
7120b021c58SAlex Deucher 	else
7130b021c58SAlex Deucher 		index = CAYMAN_WB_DMA1_RING_TEST_OFFSET;
7140b021c58SAlex Deucher 
7150b021c58SAlex Deucher 	gpu_addr = rdev->wb.gpu_addr + index;
7162483b4eaSChristian König 
7172483b4eaSChristian König 	tmp = 0xCAFEDEAD;
7180b021c58SAlex Deucher 	rdev->wb.wb[index/4] = cpu_to_le32(tmp);
7192483b4eaSChristian König 
7202483b4eaSChristian König 	r = radeon_ib_get(rdev, ring->idx, &ib, NULL, 256);
7212483b4eaSChristian König 	if (r) {
7222483b4eaSChristian König 		DRM_ERROR("radeon: failed to get ib (%d).\n", r);
7232483b4eaSChristian König 		return r;
7242483b4eaSChristian König 	}
7252483b4eaSChristian König 
7262483b4eaSChristian König 	ib.ptr[0] = SDMA_PACKET(SDMA_OPCODE_WRITE, SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
7270b021c58SAlex Deucher 	ib.ptr[1] = lower_32_bits(gpu_addr);
7280b021c58SAlex Deucher 	ib.ptr[2] = upper_32_bits(gpu_addr);
7292483b4eaSChristian König 	ib.ptr[3] = 1;
7302483b4eaSChristian König 	ib.ptr[4] = 0xDEADBEEF;
7312483b4eaSChristian König 	ib.length_dw = 5;
7322483b4eaSChristian König 
7331538a9e0SMichel Dänzer 	r = radeon_ib_schedule(rdev, &ib, NULL, false);
7342483b4eaSChristian König 	if (r) {
7352483b4eaSChristian König 		radeon_ib_free(rdev, &ib);
7362483b4eaSChristian König 		DRM_ERROR("radeon: failed to schedule ib (%d).\n", r);
7372483b4eaSChristian König 		return r;
7382483b4eaSChristian König 	}
73904db4cafSMatthew Dawson 	r = radeon_fence_wait_timeout(ib.fence, false, usecs_to_jiffies(
74004db4cafSMatthew Dawson 		RADEON_USEC_IB_TEST_TIMEOUT));
74104db4cafSMatthew Dawson 	if (r < 0) {
7422483b4eaSChristian König 		DRM_ERROR("radeon: fence wait failed (%d).\n", r);
7432483b4eaSChristian König 		return r;
74404db4cafSMatthew Dawson 	} else if (r == 0) {
74504db4cafSMatthew Dawson 		DRM_ERROR("radeon: fence wait timed out.\n");
74604db4cafSMatthew Dawson 		return -ETIMEDOUT;
7472483b4eaSChristian König 	}
74804db4cafSMatthew Dawson 	r = 0;
7492483b4eaSChristian König 	for (i = 0; i < rdev->usec_timeout; i++) {
7500b021c58SAlex Deucher 		tmp = le32_to_cpu(rdev->wb.wb[index/4]);
7512483b4eaSChristian König 		if (tmp == 0xDEADBEEF)
7522483b4eaSChristian König 			break;
7530e1a351dSSam Ravnborg 		udelay(1);
7542483b4eaSChristian König 	}
7552483b4eaSChristian König 	if (i < rdev->usec_timeout) {
7562483b4eaSChristian König 		DRM_INFO("ib test on ring %d succeeded in %u usecs\n", ib.fence->ring, i);
7572483b4eaSChristian König 	} else {
7582483b4eaSChristian König 		DRM_ERROR("radeon: ib test failed (0x%08X)\n", tmp);
7592483b4eaSChristian König 		r = -EINVAL;
7602483b4eaSChristian König 	}
7612483b4eaSChristian König 	radeon_ib_free(rdev, &ib);
7622483b4eaSChristian König 	return r;
7632483b4eaSChristian König }
7642483b4eaSChristian König 
7652483b4eaSChristian König /**
7662483b4eaSChristian König  * cik_sdma_is_lockup - Check if the DMA engine is locked up
7672483b4eaSChristian König  *
7682483b4eaSChristian König  * @rdev: radeon_device pointer
7692483b4eaSChristian König  * @ring: radeon_ring structure holding ring information
7702483b4eaSChristian König  *
7712483b4eaSChristian König  * Check if the async DMA engine is locked up (CIK).
7722483b4eaSChristian König  * Returns true if the engine appears to be locked up, false if not.
7732483b4eaSChristian König  */
cik_sdma_is_lockup(struct radeon_device * rdev,struct radeon_ring * ring)7742483b4eaSChristian König bool cik_sdma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring)
7752483b4eaSChristian König {
7762483b4eaSChristian König 	u32 reset_mask = cik_gpu_check_soft_reset(rdev);
7772483b4eaSChristian König 	u32 mask;
7782483b4eaSChristian König 
7792483b4eaSChristian König 	if (ring->idx == R600_RING_TYPE_DMA_INDEX)
7802483b4eaSChristian König 		mask = RADEON_RESET_DMA;
7812483b4eaSChristian König 	else
7822483b4eaSChristian König 		mask = RADEON_RESET_DMA1;
7832483b4eaSChristian König 
7842483b4eaSChristian König 	if (!(reset_mask & mask)) {
785ff212f25SChristian König 		radeon_ring_lockup_update(rdev, ring);
7862483b4eaSChristian König 		return false;
7872483b4eaSChristian König 	}
7882483b4eaSChristian König 	return radeon_ring_test_lockup(rdev, ring);
7892483b4eaSChristian König }
7902483b4eaSChristian König 
7912483b4eaSChristian König /**
79203f62abdSChristian König  * cik_sdma_vm_copy_pages - update PTEs by copying them from the GART
7932483b4eaSChristian König  *
7942483b4eaSChristian König  * @rdev: radeon_device pointer
7952483b4eaSChristian König  * @ib: indirect buffer to fill with commands
7962483b4eaSChristian König  * @pe: addr of the page entry
79703f62abdSChristian König  * @src: src addr to copy from
7982483b4eaSChristian König  * @count: number of page entries to update
7992483b4eaSChristian König  *
80003f62abdSChristian König  * Update PTEs by copying them from the GART using sDMA (CIK).
8012483b4eaSChristian König  */
cik_sdma_vm_copy_pages(struct radeon_device * rdev,struct radeon_ib * ib,uint64_t pe,uint64_t src,unsigned count)80203f62abdSChristian König void cik_sdma_vm_copy_pages(struct radeon_device *rdev,
8032483b4eaSChristian König 			    struct radeon_ib *ib,
80403f62abdSChristian König 			    uint64_t pe, uint64_t src,
80503f62abdSChristian König 			    unsigned count)
8062483b4eaSChristian König {
8073d7938faSChristian König 	while (count) {
8083d7938faSChristian König 		unsigned bytes = count * 8;
8093d7938faSChristian König 		if (bytes > 0x1FFFF8)
8103d7938faSChristian König 			bytes = 0x1FFFF8;
8113d7938faSChristian König 
81203f62abdSChristian König 		ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_COPY,
81303f62abdSChristian König 			SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
8143d7938faSChristian König 		ib->ptr[ib->length_dw++] = bytes;
8153d7938faSChristian König 		ib->ptr[ib->length_dw++] = 0; /* src/dst endian swap */
8165e167cdbSChristian König 		ib->ptr[ib->length_dw++] = lower_32_bits(src);
8173d7938faSChristian König 		ib->ptr[ib->length_dw++] = upper_32_bits(src);
8185e167cdbSChristian König 		ib->ptr[ib->length_dw++] = lower_32_bits(pe);
8193d7938faSChristian König 		ib->ptr[ib->length_dw++] = upper_32_bits(pe);
8203d7938faSChristian König 
8213d7938faSChristian König 		pe += bytes;
8223d7938faSChristian König 		src += bytes;
8233d7938faSChristian König 		count -= bytes / 8;
8243d7938faSChristian König 	}
82503f62abdSChristian König }
82603f62abdSChristian König 
82703f62abdSChristian König /**
82803f62abdSChristian König  * cik_sdma_vm_write_pages - update PTEs by writing them manually
82903f62abdSChristian König  *
83003f62abdSChristian König  * @rdev: radeon_device pointer
83103f62abdSChristian König  * @ib: indirect buffer to fill with commands
83203f62abdSChristian König  * @pe: addr of the page entry
83303f62abdSChristian König  * @addr: dst addr to write into pe
83403f62abdSChristian König  * @count: number of page entries to update
83503f62abdSChristian König  * @incr: increase next addr by incr bytes
83603f62abdSChristian König  * @flags: access flags
83703f62abdSChristian König  *
83803f62abdSChristian König  * Update PTEs by writing them manually using sDMA (CIK).
83903f62abdSChristian König  */
cik_sdma_vm_write_pages(struct radeon_device * rdev,struct radeon_ib * ib,uint64_t pe,uint64_t addr,unsigned count,uint32_t incr,uint32_t flags)84003f62abdSChristian König void cik_sdma_vm_write_pages(struct radeon_device *rdev,
84103f62abdSChristian König 			     struct radeon_ib *ib,
84203f62abdSChristian König 			     uint64_t pe,
84303f62abdSChristian König 			     uint64_t addr, unsigned count,
84403f62abdSChristian König 			     uint32_t incr, uint32_t flags)
84503f62abdSChristian König {
84603f62abdSChristian König 	uint64_t value;
84703f62abdSChristian König 	unsigned ndw;
84803f62abdSChristian König 
8492483b4eaSChristian König 	while (count) {
8502483b4eaSChristian König 		ndw = count * 2;
8512483b4eaSChristian König 		if (ndw > 0xFFFFE)
8522483b4eaSChristian König 			ndw = 0xFFFFE;
8532483b4eaSChristian König 
8542483b4eaSChristian König 		/* for non-physically contiguous pages (system) */
85503f62abdSChristian König 		ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_WRITE,
85603f62abdSChristian König 			SDMA_WRITE_SUB_OPCODE_LINEAR, 0);
8572483b4eaSChristian König 		ib->ptr[ib->length_dw++] = pe;
8582483b4eaSChristian König 		ib->ptr[ib->length_dw++] = upper_32_bits(pe);
8592483b4eaSChristian König 		ib->ptr[ib->length_dw++] = ndw;
8602483b4eaSChristian König 		for (; ndw > 0; ndw -= 2, --count, pe += 8) {
86103f62abdSChristian König 			if (flags & R600_PTE_SYSTEM) {
8622483b4eaSChristian König 				value = radeon_vm_map_gart(rdev, addr);
86303f62abdSChristian König 			} else if (flags & R600_PTE_VALID) {
86403f62abdSChristian König 				value = addr;
86503f62abdSChristian König 			} else {
86603f62abdSChristian König 				value = 0;
86703f62abdSChristian König 			}
8682483b4eaSChristian König 			addr += incr;
86924c16439SChristian König 			value |= flags;
8702483b4eaSChristian König 			ib->ptr[ib->length_dw++] = value;
8712483b4eaSChristian König 			ib->ptr[ib->length_dw++] = upper_32_bits(value);
8722483b4eaSChristian König 		}
8732483b4eaSChristian König 	}
87403f62abdSChristian König }
87503f62abdSChristian König 
87603f62abdSChristian König /**
87703f62abdSChristian König  * cik_sdma_vm_set_pages - update the page tables using sDMA
87803f62abdSChristian König  *
87903f62abdSChristian König  * @rdev: radeon_device pointer
88003f62abdSChristian König  * @ib: indirect buffer to fill with commands
88103f62abdSChristian König  * @pe: addr of the page entry
88203f62abdSChristian König  * @addr: dst addr to write into pe
88303f62abdSChristian König  * @count: number of page entries to update
88403f62abdSChristian König  * @incr: increase next addr by incr bytes
88503f62abdSChristian König  * @flags: access flags
88603f62abdSChristian König  *
88703f62abdSChristian König  * Update the page tables using sDMA (CIK).
88803f62abdSChristian König  */
cik_sdma_vm_set_pages(struct radeon_device * rdev,struct radeon_ib * ib,uint64_t pe,uint64_t addr,unsigned count,uint32_t incr,uint32_t flags)88903f62abdSChristian König void cik_sdma_vm_set_pages(struct radeon_device *rdev,
89003f62abdSChristian König 			   struct radeon_ib *ib,
89103f62abdSChristian König 			   uint64_t pe,
89203f62abdSChristian König 			   uint64_t addr, unsigned count,
89303f62abdSChristian König 			   uint32_t incr, uint32_t flags)
89403f62abdSChristian König {
89503f62abdSChristian König 	uint64_t value;
89603f62abdSChristian König 	unsigned ndw;
89703f62abdSChristian König 
8982483b4eaSChristian König 	while (count) {
8992483b4eaSChristian König 		ndw = count;
9002483b4eaSChristian König 		if (ndw > 0x7FFFF)
9012483b4eaSChristian König 			ndw = 0x7FFFF;
9022483b4eaSChristian König 
90324c16439SChristian König 		if (flags & R600_PTE_VALID)
9042483b4eaSChristian König 			value = addr;
9052483b4eaSChristian König 		else
9062483b4eaSChristian König 			value = 0;
90703f62abdSChristian König 
9082483b4eaSChristian König 		/* for physically contiguous pages (vram) */
9092483b4eaSChristian König 		ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_GENERATE_PTE_PDE, 0, 0);
9102483b4eaSChristian König 		ib->ptr[ib->length_dw++] = pe; /* dst addr */
9112483b4eaSChristian König 		ib->ptr[ib->length_dw++] = upper_32_bits(pe);
91224c16439SChristian König 		ib->ptr[ib->length_dw++] = flags; /* mask */
9132483b4eaSChristian König 		ib->ptr[ib->length_dw++] = 0;
9142483b4eaSChristian König 		ib->ptr[ib->length_dw++] = value; /* value */
9152483b4eaSChristian König 		ib->ptr[ib->length_dw++] = upper_32_bits(value);
9162483b4eaSChristian König 		ib->ptr[ib->length_dw++] = incr; /* increment size */
9172483b4eaSChristian König 		ib->ptr[ib->length_dw++] = 0;
9182483b4eaSChristian König 		ib->ptr[ib->length_dw++] = ndw; /* number of entries */
91903f62abdSChristian König 
9202483b4eaSChristian König 		pe += ndw * 8;
9212483b4eaSChristian König 		addr += ndw * incr;
9222483b4eaSChristian König 		count -= ndw;
9232483b4eaSChristian König 	}
9242483b4eaSChristian König }
92503f62abdSChristian König 
92603f62abdSChristian König /**
92703f62abdSChristian König  * cik_sdma_vm_pad_ib - pad the IB to the required number of dw
92803f62abdSChristian König  *
92903f62abdSChristian König  * @ib: indirect buffer to fill with padding
93003f62abdSChristian König  *
93103f62abdSChristian König  */
cik_sdma_vm_pad_ib(struct radeon_ib * ib)93203f62abdSChristian König void cik_sdma_vm_pad_ib(struct radeon_ib *ib)
93303f62abdSChristian König {
9342483b4eaSChristian König 	while (ib->length_dw & 0x7)
9352483b4eaSChristian König 		ib->ptr[ib->length_dw++] = SDMA_PACKET(SDMA_OPCODE_NOP, 0, 0);
9362483b4eaSChristian König }
9372483b4eaSChristian König 
938f934f937SLee Jones /*
9392483b4eaSChristian König  * cik_dma_vm_flush - cik vm flush using sDMA
9402483b4eaSChristian König  *
9412483b4eaSChristian König  * Update the page table base and flush the VM TLB
9422483b4eaSChristian König  * using sDMA (CIK).
9432483b4eaSChristian König  */
cik_dma_vm_flush(struct radeon_device * rdev,struct radeon_ring * ring,unsigned vm_id,uint64_t pd_addr)944faffaf62SChristian König void cik_dma_vm_flush(struct radeon_device *rdev, struct radeon_ring *ring,
945faffaf62SChristian König 		      unsigned vm_id, uint64_t pd_addr)
9462483b4eaSChristian König {
9473a01fd36SAlex Deucher 	u32 extra_bits = (SDMA_POLL_REG_MEM_EXTRA_OP(0) |
9483a01fd36SAlex Deucher 			  SDMA_POLL_REG_MEM_EXTRA_FUNC(0)); /* always */
9493a01fd36SAlex Deucher 
9502483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
951faffaf62SChristian König 	if (vm_id < 8) {
952faffaf62SChristian König 		radeon_ring_write(ring, (VM_CONTEXT0_PAGE_TABLE_BASE_ADDR + (vm_id << 2)) >> 2);
9532483b4eaSChristian König 	} else {
954faffaf62SChristian König 		radeon_ring_write(ring, (VM_CONTEXT8_PAGE_TABLE_BASE_ADDR + ((vm_id - 8) << 2)) >> 2);
9552483b4eaSChristian König 	}
956faffaf62SChristian König 	radeon_ring_write(ring, pd_addr >> 12);
9572483b4eaSChristian König 
9582483b4eaSChristian König 	/* update SH_MEM_* regs */
9592483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9602483b4eaSChristian König 	radeon_ring_write(ring, SRBM_GFX_CNTL >> 2);
961faffaf62SChristian König 	radeon_ring_write(ring, VMID(vm_id));
9622483b4eaSChristian König 
9632483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9642483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_BASES >> 2);
9652483b4eaSChristian König 	radeon_ring_write(ring, 0);
9662483b4eaSChristian König 
9672483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9682483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_CONFIG >> 2);
9692483b4eaSChristian König 	radeon_ring_write(ring, 0);
9702483b4eaSChristian König 
9712483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9722483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_APE1_BASE >> 2);
9732483b4eaSChristian König 	radeon_ring_write(ring, 1);
9742483b4eaSChristian König 
9752483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9762483b4eaSChristian König 	radeon_ring_write(ring, SH_MEM_APE1_LIMIT >> 2);
9772483b4eaSChristian König 	radeon_ring_write(ring, 0);
9782483b4eaSChristian König 
9792483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9802483b4eaSChristian König 	radeon_ring_write(ring, SRBM_GFX_CNTL >> 2);
9812483b4eaSChristian König 	radeon_ring_write(ring, VMID(0));
9822483b4eaSChristian König 
9832483b4eaSChristian König 	/* flush HDP */
984faffaf62SChristian König 	cik_sdma_hdp_flush_ring_emit(rdev, ring->idx);
9852483b4eaSChristian König 
9862483b4eaSChristian König 	/* flush TLB */
9872483b4eaSChristian König 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_SRBM_WRITE, 0, 0xf000));
9882483b4eaSChristian König 	radeon_ring_write(ring, VM_INVALIDATE_REQUEST >> 2);
989faffaf62SChristian König 	radeon_ring_write(ring, 1 << vm_id);
9903a01fd36SAlex Deucher 
9913a01fd36SAlex Deucher 	radeon_ring_write(ring, SDMA_PACKET(SDMA_OPCODE_POLL_REG_MEM, 0, extra_bits));
9923a01fd36SAlex Deucher 	radeon_ring_write(ring, VM_INVALIDATE_REQUEST >> 2);
9933a01fd36SAlex Deucher 	radeon_ring_write(ring, 0);
9943a01fd36SAlex Deucher 	radeon_ring_write(ring, 0); /* reference */
9953a01fd36SAlex Deucher 	radeon_ring_write(ring, 0); /* mask */
9963a01fd36SAlex Deucher 	radeon_ring_write(ring, (0xfff << 16) | 10); /* retry count, poll interval */
9972483b4eaSChristian König }
9982483b4eaSChristian König 
999