xref: /openbmc/linux/drivers/gpu/drm/msm/dp/dp_aux.c (revision 525be5dc)
1c943b494SChandan Uddaraju // SPDX-License-Identifier: GPL-2.0-only
2c943b494SChandan Uddaraju /*
3c943b494SChandan Uddaraju  * Copyright (c) 2012-2020, The Linux Foundation. All rights reserved.
4c943b494SChandan Uddaraju  */
5c943b494SChandan Uddaraju 
6c943b494SChandan Uddaraju #include <linux/delay.h>
7937f941cSStephen Boyd #include <drm/drm_print.h>
8c943b494SChandan Uddaraju 
9c943b494SChandan Uddaraju #include "dp_reg.h"
10c943b494SChandan Uddaraju #include "dp_aux.h"
11c943b494SChandan Uddaraju 
12e305f678SStephen Boyd enum msm_dp_aux_err {
13e305f678SStephen Boyd 	DP_AUX_ERR_NONE,
14e305f678SStephen Boyd 	DP_AUX_ERR_ADDR,
15e305f678SStephen Boyd 	DP_AUX_ERR_TOUT,
16e305f678SStephen Boyd 	DP_AUX_ERR_NACK,
17e305f678SStephen Boyd 	DP_AUX_ERR_DEFER,
18e305f678SStephen Boyd 	DP_AUX_ERR_NACK_DEFER,
19e305f678SStephen Boyd 	DP_AUX_ERR_PHY,
20e305f678SStephen Boyd };
21c943b494SChandan Uddaraju 
22c943b494SChandan Uddaraju struct dp_aux_private {
23c943b494SChandan Uddaraju 	struct device *dev;
24c943b494SChandan Uddaraju 	struct dp_catalog *catalog;
25c943b494SChandan Uddaraju 
26c943b494SChandan Uddaraju 	struct mutex mutex;
27c943b494SChandan Uddaraju 	struct completion comp;
28c943b494SChandan Uddaraju 
29e305f678SStephen Boyd 	enum msm_dp_aux_err aux_error_num;
30c943b494SChandan Uddaraju 	u32 retry_cnt;
31c943b494SChandan Uddaraju 	bool cmd_busy;
32c943b494SChandan Uddaraju 	bool native;
33c943b494SChandan Uddaraju 	bool read;
34c943b494SChandan Uddaraju 	bool no_send_addr;
35c943b494SChandan Uddaraju 	bool no_send_stop;
36d03fcc1dSDouglas Anderson 	bool initted;
3786d56a77SSankeerth Billakanti 	bool is_edp;
38525be5dcSDouglas Anderson 	bool enable_xfers;
39c943b494SChandan Uddaraju 	u32 offset;
40c943b494SChandan Uddaraju 	u32 segment;
41c943b494SChandan Uddaraju 
42c943b494SChandan Uddaraju 	struct drm_dp_aux dp_aux;
43c943b494SChandan Uddaraju };
44c943b494SChandan Uddaraju 
45413b7a32SStephen Boyd #define MAX_AUX_RETRIES			5
46413b7a32SStephen Boyd 
dp_aux_write(struct dp_aux_private * aux,struct drm_dp_aux_msg * msg)47e305f678SStephen Boyd static ssize_t dp_aux_write(struct dp_aux_private *aux,
48c943b494SChandan Uddaraju 			struct drm_dp_aux_msg *msg)
49c943b494SChandan Uddaraju {
50e305f678SStephen Boyd 	u8 data[4];
51e305f678SStephen Boyd 	u32 reg;
52e305f678SStephen Boyd 	ssize_t len;
53c943b494SChandan Uddaraju 	u8 *msgdata = msg->buffer;
54c943b494SChandan Uddaraju 	int const AUX_CMD_FIFO_LEN = 128;
55c943b494SChandan Uddaraju 	int i = 0;
56c943b494SChandan Uddaraju 
57c943b494SChandan Uddaraju 	if (aux->read)
58e305f678SStephen Boyd 		len = 0;
59c943b494SChandan Uddaraju 	else
60e305f678SStephen Boyd 		len = msg->size;
61c943b494SChandan Uddaraju 
62c943b494SChandan Uddaraju 	/*
63c943b494SChandan Uddaraju 	 * cmd fifo only has depth of 144 bytes
64c943b494SChandan Uddaraju 	 * limit buf length to 128 bytes here
65c943b494SChandan Uddaraju 	 */
66e305f678SStephen Boyd 	if (len > AUX_CMD_FIFO_LEN - 4) {
67c943b494SChandan Uddaraju 		DRM_ERROR("buf size greater than allowed size of 128 bytes\n");
68e305f678SStephen Boyd 		return -EINVAL;
69c943b494SChandan Uddaraju 	}
70c943b494SChandan Uddaraju 
71c943b494SChandan Uddaraju 	/* Pack cmd and write to HW */
72c943b494SChandan Uddaraju 	data[0] = (msg->address >> 16) & 0xf;	/* addr[19:16] */
73c943b494SChandan Uddaraju 	if (aux->read)
74c943b494SChandan Uddaraju 		data[0] |=  BIT(4);		/* R/W */
75c943b494SChandan Uddaraju 
76e305f678SStephen Boyd 	data[1] = msg->address >> 8;		/* addr[15:8] */
77e305f678SStephen Boyd 	data[2] = msg->address;			/* addr[7:0] */
78e305f678SStephen Boyd 	data[3] = msg->size - 1;		/* len[7:0] */
79c943b494SChandan Uddaraju 
80e305f678SStephen Boyd 	for (i = 0; i < len + 4; i++) {
81c943b494SChandan Uddaraju 		reg = (i < 4) ? data[i] : msgdata[i - 4];
82e305f678SStephen Boyd 		reg <<= DP_AUX_DATA_OFFSET;
83e305f678SStephen Boyd 		reg &= DP_AUX_DATA_MASK;
84e305f678SStephen Boyd 		reg |= DP_AUX_DATA_WRITE;
85c943b494SChandan Uddaraju 		/* index = 0, write */
86c943b494SChandan Uddaraju 		if (i == 0)
87c943b494SChandan Uddaraju 			reg |= DP_AUX_DATA_INDEX_WRITE;
88c943b494SChandan Uddaraju 		aux->catalog->aux_data = reg;
89c943b494SChandan Uddaraju 		dp_catalog_aux_write_data(aux->catalog);
90c943b494SChandan Uddaraju 	}
91c943b494SChandan Uddaraju 
92c943b494SChandan Uddaraju 	dp_catalog_aux_clear_trans(aux->catalog, false);
93c943b494SChandan Uddaraju 	dp_catalog_aux_clear_hw_interrupts(aux->catalog);
94c943b494SChandan Uddaraju 
95c943b494SChandan Uddaraju 	reg = 0; /* Transaction number == 1 */
96c943b494SChandan Uddaraju 	if (!aux->native) { /* i2c */
97c943b494SChandan Uddaraju 		reg |= DP_AUX_TRANS_CTRL_I2C;
98c943b494SChandan Uddaraju 
99c943b494SChandan Uddaraju 		if (aux->no_send_addr)
100c943b494SChandan Uddaraju 			reg |= DP_AUX_TRANS_CTRL_NO_SEND_ADDR;
101c943b494SChandan Uddaraju 
102c943b494SChandan Uddaraju 		if (aux->no_send_stop)
103c943b494SChandan Uddaraju 			reg |= DP_AUX_TRANS_CTRL_NO_SEND_STOP;
104c943b494SChandan Uddaraju 	}
105c943b494SChandan Uddaraju 
106c943b494SChandan Uddaraju 	reg |= DP_AUX_TRANS_CTRL_GO;
107c943b494SChandan Uddaraju 	aux->catalog->aux_data = reg;
108c943b494SChandan Uddaraju 	dp_catalog_aux_write_trans(aux->catalog);
109c943b494SChandan Uddaraju 
110c943b494SChandan Uddaraju 	return len;
111c943b494SChandan Uddaraju }
112c943b494SChandan Uddaraju 
dp_aux_cmd_fifo_tx(struct dp_aux_private * aux,struct drm_dp_aux_msg * msg)113e305f678SStephen Boyd static ssize_t dp_aux_cmd_fifo_tx(struct dp_aux_private *aux,
114c943b494SChandan Uddaraju 			      struct drm_dp_aux_msg *msg)
115c943b494SChandan Uddaraju {
116e305f678SStephen Boyd 	ssize_t ret;
117e305f678SStephen Boyd 	unsigned long time_left;
118c943b494SChandan Uddaraju 
119c943b494SChandan Uddaraju 	reinit_completion(&aux->comp);
120c943b494SChandan Uddaraju 
121e305f678SStephen Boyd 	ret = dp_aux_write(aux, msg);
122e305f678SStephen Boyd 	if (ret < 0)
123e305f678SStephen Boyd 		return ret;
124c943b494SChandan Uddaraju 
125e305f678SStephen Boyd 	time_left = wait_for_completion_timeout(&aux->comp,
126e305f678SStephen Boyd 						msecs_to_jiffies(250));
127e305f678SStephen Boyd 	if (!time_left)
128c943b494SChandan Uddaraju 		return -ETIMEDOUT;
129c943b494SChandan Uddaraju 
130c943b494SChandan Uddaraju 	return ret;
131c943b494SChandan Uddaraju }
132c943b494SChandan Uddaraju 
dp_aux_cmd_fifo_rx(struct dp_aux_private * aux,struct drm_dp_aux_msg * msg)133e305f678SStephen Boyd static ssize_t dp_aux_cmd_fifo_rx(struct dp_aux_private *aux,
134c943b494SChandan Uddaraju 		struct drm_dp_aux_msg *msg)
135c943b494SChandan Uddaraju {
136c943b494SChandan Uddaraju 	u32 data;
137c943b494SChandan Uddaraju 	u8 *dp;
138c943b494SChandan Uddaraju 	u32 i, actual_i;
139c943b494SChandan Uddaraju 	u32 len = msg->size;
140c943b494SChandan Uddaraju 
141c943b494SChandan Uddaraju 	dp_catalog_aux_clear_trans(aux->catalog, true);
142c943b494SChandan Uddaraju 
143c943b494SChandan Uddaraju 	data = DP_AUX_DATA_INDEX_WRITE; /* INDEX_WRITE */
144c943b494SChandan Uddaraju 	data |= DP_AUX_DATA_READ;  /* read */
145c943b494SChandan Uddaraju 
146c943b494SChandan Uddaraju 	aux->catalog->aux_data = data;
147c943b494SChandan Uddaraju 	dp_catalog_aux_write_data(aux->catalog);
148c943b494SChandan Uddaraju 
149c943b494SChandan Uddaraju 	dp = msg->buffer;
150c943b494SChandan Uddaraju 
151c943b494SChandan Uddaraju 	/* discard first byte */
152c943b494SChandan Uddaraju 	data = dp_catalog_aux_read_data(aux->catalog);
153c943b494SChandan Uddaraju 
154c943b494SChandan Uddaraju 	for (i = 0; i < len; i++) {
155c943b494SChandan Uddaraju 		data = dp_catalog_aux_read_data(aux->catalog);
156c943b494SChandan Uddaraju 		*dp++ = (u8)((data >> DP_AUX_DATA_OFFSET) & 0xff);
157c943b494SChandan Uddaraju 
158c943b494SChandan Uddaraju 		actual_i = (data >> DP_AUX_DATA_INDEX_OFFSET) & 0xFF;
159c943b494SChandan Uddaraju 		if (i != actual_i)
160e305f678SStephen Boyd 			break;
161c943b494SChandan Uddaraju 	}
162e305f678SStephen Boyd 
163e305f678SStephen Boyd 	return i;
164c943b494SChandan Uddaraju }
165c943b494SChandan Uddaraju 
dp_aux_update_offset_and_segment(struct dp_aux_private * aux,struct drm_dp_aux_msg * input_msg)166c943b494SChandan Uddaraju static void dp_aux_update_offset_and_segment(struct dp_aux_private *aux,
167c943b494SChandan Uddaraju 					     struct drm_dp_aux_msg *input_msg)
168c943b494SChandan Uddaraju {
169c943b494SChandan Uddaraju 	u32 edid_address = 0x50;
170c943b494SChandan Uddaraju 	u32 segment_address = 0x30;
171c943b494SChandan Uddaraju 	bool i2c_read = input_msg->request &
172c943b494SChandan Uddaraju 		(DP_AUX_I2C_READ & DP_AUX_NATIVE_READ);
173c943b494SChandan Uddaraju 	u8 *data;
174c943b494SChandan Uddaraju 
175c943b494SChandan Uddaraju 	if (aux->native || i2c_read || ((input_msg->address != edid_address) &&
176c943b494SChandan Uddaraju 		(input_msg->address != segment_address)))
177c943b494SChandan Uddaraju 		return;
178c943b494SChandan Uddaraju 
179c943b494SChandan Uddaraju 
180c943b494SChandan Uddaraju 	data = input_msg->buffer;
181c943b494SChandan Uddaraju 	if (input_msg->address == segment_address)
182c943b494SChandan Uddaraju 		aux->segment = *data;
183c943b494SChandan Uddaraju 	else
184c943b494SChandan Uddaraju 		aux->offset = *data;
185c943b494SChandan Uddaraju }
186c943b494SChandan Uddaraju 
187c943b494SChandan Uddaraju /**
188c943b494SChandan Uddaraju  * dp_aux_transfer_helper() - helper function for EDID read transactions
189c943b494SChandan Uddaraju  *
190c943b494SChandan Uddaraju  * @aux: DP AUX private structure
191c943b494SChandan Uddaraju  * @input_msg: input message from DRM upstream APIs
192c943b494SChandan Uddaraju  * @send_seg: send the segment to sink
193c943b494SChandan Uddaraju  *
194c943b494SChandan Uddaraju  * return: void
195c943b494SChandan Uddaraju  *
196c943b494SChandan Uddaraju  * This helper function is used to fix EDID reads for non-compliant
197c943b494SChandan Uddaraju  * sinks that do not handle the i2c middle-of-transaction flag correctly.
198c943b494SChandan Uddaraju  */
dp_aux_transfer_helper(struct dp_aux_private * aux,struct drm_dp_aux_msg * input_msg,bool send_seg)199c943b494SChandan Uddaraju static void dp_aux_transfer_helper(struct dp_aux_private *aux,
200c943b494SChandan Uddaraju 				   struct drm_dp_aux_msg *input_msg,
201c943b494SChandan Uddaraju 				   bool send_seg)
202c943b494SChandan Uddaraju {
203c943b494SChandan Uddaraju 	struct drm_dp_aux_msg helper_msg;
204c943b494SChandan Uddaraju 	u32 message_size = 0x10;
205c943b494SChandan Uddaraju 	u32 segment_address = 0x30;
206c943b494SChandan Uddaraju 	u32 const edid_block_length = 0x80;
207c943b494SChandan Uddaraju 	bool i2c_mot = input_msg->request & DP_AUX_I2C_MOT;
208c943b494SChandan Uddaraju 	bool i2c_read = input_msg->request &
209c943b494SChandan Uddaraju 		(DP_AUX_I2C_READ & DP_AUX_NATIVE_READ);
210c943b494SChandan Uddaraju 
211c943b494SChandan Uddaraju 	if (!i2c_mot || !i2c_read || (input_msg->size == 0))
212c943b494SChandan Uddaraju 		return;
213c943b494SChandan Uddaraju 
214c943b494SChandan Uddaraju 	/*
215c943b494SChandan Uddaraju 	 * Sending the segment value and EDID offset will be performed
216c943b494SChandan Uddaraju 	 * from the DRM upstream EDID driver for each block. Avoid
217c943b494SChandan Uddaraju 	 * duplicate AUX transactions related to this while reading the
218c943b494SChandan Uddaraju 	 * first 16 bytes of each block.
219c943b494SChandan Uddaraju 	 */
220c943b494SChandan Uddaraju 	if (!(aux->offset % edid_block_length) || !send_seg)
221c943b494SChandan Uddaraju 		goto end;
222c943b494SChandan Uddaraju 
223c943b494SChandan Uddaraju 	aux->read = false;
224c943b494SChandan Uddaraju 	aux->cmd_busy = true;
225c943b494SChandan Uddaraju 	aux->no_send_addr = true;
226c943b494SChandan Uddaraju 	aux->no_send_stop = true;
227c943b494SChandan Uddaraju 
228c943b494SChandan Uddaraju 	/*
229c943b494SChandan Uddaraju 	 * Send the segment address for every i2c read in which the
230c943b494SChandan Uddaraju 	 * middle-of-tranaction flag is set. This is required to support EDID
231c943b494SChandan Uddaraju 	 * reads of more than 2 blocks as the segment address is reset to 0
232c943b494SChandan Uddaraju 	 * since we are overriding the middle-of-transaction flag for read
233c943b494SChandan Uddaraju 	 * transactions.
234c943b494SChandan Uddaraju 	 */
235c943b494SChandan Uddaraju 
236c943b494SChandan Uddaraju 	if (aux->segment) {
237c943b494SChandan Uddaraju 		memset(&helper_msg, 0, sizeof(helper_msg));
238c943b494SChandan Uddaraju 		helper_msg.address = segment_address;
239c943b494SChandan Uddaraju 		helper_msg.buffer = &aux->segment;
240c943b494SChandan Uddaraju 		helper_msg.size = 1;
241c943b494SChandan Uddaraju 		dp_aux_cmd_fifo_tx(aux, &helper_msg);
242c943b494SChandan Uddaraju 	}
243c943b494SChandan Uddaraju 
244c943b494SChandan Uddaraju 	/*
245c943b494SChandan Uddaraju 	 * Send the offset address for every i2c read in which the
246c943b494SChandan Uddaraju 	 * middle-of-transaction flag is set. This will ensure that the sink
247c943b494SChandan Uddaraju 	 * will update its read pointer and return the correct portion of the
248c943b494SChandan Uddaraju 	 * EDID buffer in the subsequent i2c read trasntion triggered in the
249c943b494SChandan Uddaraju 	 * native AUX transfer function.
250c943b494SChandan Uddaraju 	 */
251c943b494SChandan Uddaraju 	memset(&helper_msg, 0, sizeof(helper_msg));
252c943b494SChandan Uddaraju 	helper_msg.address = input_msg->address;
253c943b494SChandan Uddaraju 	helper_msg.buffer = &aux->offset;
254c943b494SChandan Uddaraju 	helper_msg.size = 1;
255c943b494SChandan Uddaraju 	dp_aux_cmd_fifo_tx(aux, &helper_msg);
256c943b494SChandan Uddaraju 
257c943b494SChandan Uddaraju end:
258c943b494SChandan Uddaraju 	aux->offset += message_size;
259c943b494SChandan Uddaraju 	if (aux->offset == 0x80 || aux->offset == 0x100)
260c943b494SChandan Uddaraju 		aux->segment = 0x0; /* reset segment at end of block */
261c943b494SChandan Uddaraju }
262c943b494SChandan Uddaraju 
263c943b494SChandan Uddaraju /*
264c943b494SChandan Uddaraju  * This function does the real job to process an AUX transaction.
265c943b494SChandan Uddaraju  * It will call aux_reset() function to reset the AUX channel,
266c943b494SChandan Uddaraju  * if the waiting is timeout.
267c943b494SChandan Uddaraju  */
dp_aux_transfer(struct drm_dp_aux * dp_aux,struct drm_dp_aux_msg * msg)268c943b494SChandan Uddaraju static ssize_t dp_aux_transfer(struct drm_dp_aux *dp_aux,
269c943b494SChandan Uddaraju 			       struct drm_dp_aux_msg *msg)
270c943b494SChandan Uddaraju {
271c943b494SChandan Uddaraju 	ssize_t ret;
272c943b494SChandan Uddaraju 	int const aux_cmd_native_max = 16;
273c943b494SChandan Uddaraju 	int const aux_cmd_i2c_max = 128;
27447327fddSStephen Boyd 	struct dp_aux_private *aux;
275c943b494SChandan Uddaraju 
27647327fddSStephen Boyd 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
277c943b494SChandan Uddaraju 
278c943b494SChandan Uddaraju 	aux->native = msg->request & (DP_AUX_NATIVE_WRITE & DP_AUX_NATIVE_READ);
279c943b494SChandan Uddaraju 
280c943b494SChandan Uddaraju 	/* Ignore address only message */
28147327fddSStephen Boyd 	if (msg->size == 0 || !msg->buffer) {
282c943b494SChandan Uddaraju 		msg->reply = aux->native ?
283c943b494SChandan Uddaraju 			DP_AUX_NATIVE_REPLY_ACK : DP_AUX_I2C_REPLY_ACK;
28447327fddSStephen Boyd 		return msg->size;
285c943b494SChandan Uddaraju 	}
286c943b494SChandan Uddaraju 
287c943b494SChandan Uddaraju 	/* msg sanity check */
28847327fddSStephen Boyd 	if ((aux->native && msg->size > aux_cmd_native_max) ||
28947327fddSStephen Boyd 	    msg->size > aux_cmd_i2c_max) {
290c943b494SChandan Uddaraju 		DRM_ERROR("%s: invalid msg: size(%zu), request(%x)\n",
291c943b494SChandan Uddaraju 			__func__, msg->size, msg->request);
29247327fddSStephen Boyd 		return -EINVAL;
293c943b494SChandan Uddaraju 	}
294c943b494SChandan Uddaraju 
29547327fddSStephen Boyd 	mutex_lock(&aux->mutex);
296d03fcc1dSDouglas Anderson 	if (!aux->initted) {
297d03fcc1dSDouglas Anderson 		ret = -EIO;
298d03fcc1dSDouglas Anderson 		goto exit;
299d03fcc1dSDouglas Anderson 	}
30047327fddSStephen Boyd 
30186d56a77SSankeerth Billakanti 	/*
302525be5dcSDouglas Anderson 	 * If we're using DP and an external display isn't connected then the
303525be5dcSDouglas Anderson 	 * transfer won't succeed. Return right away. If we don't do this we
304525be5dcSDouglas Anderson 	 * can end up with long timeouts if someone tries to access the DP AUX
305525be5dcSDouglas Anderson 	 * character device when no DP device is connected.
306525be5dcSDouglas Anderson 	 */
307525be5dcSDouglas Anderson 	if (!aux->is_edp && !aux->enable_xfers) {
308525be5dcSDouglas Anderson 		ret = -ENXIO;
309525be5dcSDouglas Anderson 		goto exit;
310525be5dcSDouglas Anderson 	}
311525be5dcSDouglas Anderson 
312525be5dcSDouglas Anderson 	/*
31386d56a77SSankeerth Billakanti 	 * For eDP it's important to give a reasonably long wait here for HPD
31486d56a77SSankeerth Billakanti 	 * to be asserted. This is because the panel driver may have _just_
31586d56a77SSankeerth Billakanti 	 * turned on the panel and then tried to do an AUX transfer. The panel
31686d56a77SSankeerth Billakanti 	 * driver has no way of knowing when the panel is ready, so it's up
31786d56a77SSankeerth Billakanti 	 * to us to wait. For DP we never get into this situation so let's
31886d56a77SSankeerth Billakanti 	 * avoid ever doing the extra long wait for DP.
31986d56a77SSankeerth Billakanti 	 */
32086d56a77SSankeerth Billakanti 	if (aux->is_edp) {
32186d56a77SSankeerth Billakanti 		ret = dp_catalog_aux_wait_for_hpd_connect_state(aux->catalog);
32286d56a77SSankeerth Billakanti 		if (ret) {
32386d56a77SSankeerth Billakanti 			DRM_DEBUG_DP("Panel not ready for aux transactions\n");
32486d56a77SSankeerth Billakanti 			goto exit;
32586d56a77SSankeerth Billakanti 		}
32686d56a77SSankeerth Billakanti 	}
32786d56a77SSankeerth Billakanti 
328c943b494SChandan Uddaraju 	dp_aux_update_offset_and_segment(aux, msg);
329c943b494SChandan Uddaraju 	dp_aux_transfer_helper(aux, msg, true);
330c943b494SChandan Uddaraju 
331c943b494SChandan Uddaraju 	aux->read = msg->request & (DP_AUX_I2C_READ & DP_AUX_NATIVE_READ);
332c943b494SChandan Uddaraju 	aux->cmd_busy = true;
333c943b494SChandan Uddaraju 
334c943b494SChandan Uddaraju 	if (aux->read) {
335c943b494SChandan Uddaraju 		aux->no_send_addr = true;
336c943b494SChandan Uddaraju 		aux->no_send_stop = false;
337c943b494SChandan Uddaraju 	} else {
338c943b494SChandan Uddaraju 		aux->no_send_addr = true;
339c943b494SChandan Uddaraju 		aux->no_send_stop = true;
340c943b494SChandan Uddaraju 	}
341c943b494SChandan Uddaraju 
342c943b494SChandan Uddaraju 	ret = dp_aux_cmd_fifo_tx(aux, msg);
343c943b494SChandan Uddaraju 	if (ret < 0) {
344413b7a32SStephen Boyd 		if (aux->native) {
345413b7a32SStephen Boyd 			aux->retry_cnt++;
346413b7a32SStephen Boyd 			if (!(aux->retry_cnt % MAX_AUX_RETRIES))
347413b7a32SStephen Boyd 				dp_catalog_aux_update_cfg(aux->catalog);
348413b7a32SStephen Boyd 		}
3490b324564SKuogee Hsieh 		/* reset aux if link is in connected state */
3500b324564SKuogee Hsieh 		if (dp_catalog_link_is_connected(aux->catalog))
3510b324564SKuogee Hsieh 			dp_catalog_aux_reset(aux->catalog);
352c943b494SChandan Uddaraju 	} else {
353e305f678SStephen Boyd 		aux->retry_cnt = 0;
354e305f678SStephen Boyd 		switch (aux->aux_error_num) {
355e305f678SStephen Boyd 		case DP_AUX_ERR_NONE:
356e305f678SStephen Boyd 			if (aux->read)
357e305f678SStephen Boyd 				ret = dp_aux_cmd_fifo_rx(aux, msg);
358e305f678SStephen Boyd 			msg->reply = aux->native ? DP_AUX_NATIVE_REPLY_ACK : DP_AUX_I2C_REPLY_ACK;
359e305f678SStephen Boyd 			break;
360e305f678SStephen Boyd 		case DP_AUX_ERR_DEFER:
361e305f678SStephen Boyd 			msg->reply = aux->native ? DP_AUX_NATIVE_REPLY_DEFER : DP_AUX_I2C_REPLY_DEFER;
362e305f678SStephen Boyd 			break;
363e305f678SStephen Boyd 		case DP_AUX_ERR_PHY:
364e305f678SStephen Boyd 		case DP_AUX_ERR_ADDR:
365e305f678SStephen Boyd 		case DP_AUX_ERR_NACK:
366e305f678SStephen Boyd 		case DP_AUX_ERR_NACK_DEFER:
367e305f678SStephen Boyd 			msg->reply = aux->native ? DP_AUX_NATIVE_REPLY_NACK : DP_AUX_I2C_REPLY_NACK;
368e305f678SStephen Boyd 			break;
369e305f678SStephen Boyd 		case DP_AUX_ERR_TOUT:
370e305f678SStephen Boyd 			ret = -ETIMEDOUT;
371e305f678SStephen Boyd 			break;
372e305f678SStephen Boyd 		}
373c943b494SChandan Uddaraju 	}
374c943b494SChandan Uddaraju 
375c943b494SChandan Uddaraju 	aux->cmd_busy = false;
376d03fcc1dSDouglas Anderson 
377d03fcc1dSDouglas Anderson exit:
378c943b494SChandan Uddaraju 	mutex_unlock(&aux->mutex);
379e305f678SStephen Boyd 
380c943b494SChandan Uddaraju 	return ret;
381c943b494SChandan Uddaraju }
382c943b494SChandan Uddaraju 
dp_aux_isr(struct drm_dp_aux * dp_aux)383bfc12020SDouglas Anderson irqreturn_t dp_aux_isr(struct drm_dp_aux *dp_aux)
384c943b494SChandan Uddaraju {
38524c7861bSStephen Boyd 	u32 isr;
386c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
387c943b494SChandan Uddaraju 
388c943b494SChandan Uddaraju 	if (!dp_aux) {
389c943b494SChandan Uddaraju 		DRM_ERROR("invalid input\n");
390bfc12020SDouglas Anderson 		return IRQ_NONE;
391c943b494SChandan Uddaraju 	}
392c943b494SChandan Uddaraju 
393c943b494SChandan Uddaraju 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
394c943b494SChandan Uddaraju 
39524c7861bSStephen Boyd 	isr = dp_catalog_aux_get_irq(aux->catalog);
396c943b494SChandan Uddaraju 
3971cba0d15SKuogee Hsieh 	/* no interrupts pending, return immediately */
3981cba0d15SKuogee Hsieh 	if (!isr)
399bfc12020SDouglas Anderson 		return IRQ_NONE;
4001cba0d15SKuogee Hsieh 
401b20566cdSDouglas Anderson 	if (!aux->cmd_busy) {
402b20566cdSDouglas Anderson 		DRM_ERROR("Unexpected DP AUX IRQ %#010x when not busy\n", isr);
403bfc12020SDouglas Anderson 		return IRQ_NONE;
404b20566cdSDouglas Anderson 	}
405c943b494SChandan Uddaraju 
406b20566cdSDouglas Anderson 	/*
407b20566cdSDouglas Anderson 	 * The logic below assumes only one error bit is set (other than "done"
408b20566cdSDouglas Anderson 	 * which can apparently be set at the same time as some of the other
409b20566cdSDouglas Anderson 	 * bits). Warn if more than one get set so we know we need to improve
410b20566cdSDouglas Anderson 	 * the logic.
411b20566cdSDouglas Anderson 	 */
412b20566cdSDouglas Anderson 	if (hweight32(isr & ~DP_INTR_AUX_XFER_DONE) > 1)
413b20566cdSDouglas Anderson 		DRM_WARN("Some DP AUX interrupts unhandled: %#010x\n", isr);
414b20566cdSDouglas Anderson 
415b20566cdSDouglas Anderson 	if (isr & DP_INTR_AUX_ERROR) {
416b20566cdSDouglas Anderson 		aux->aux_error_num = DP_AUX_ERR_PHY;
417b20566cdSDouglas Anderson 		dp_catalog_aux_clear_hw_interrupts(aux->catalog);
418b20566cdSDouglas Anderson 	} else if (isr & DP_INTR_NACK_DEFER) {
419b20566cdSDouglas Anderson 		aux->aux_error_num = DP_AUX_ERR_NACK_DEFER;
420b20566cdSDouglas Anderson 	} else if (isr & DP_INTR_WRONG_ADDR) {
421b20566cdSDouglas Anderson 		aux->aux_error_num = DP_AUX_ERR_ADDR;
422b20566cdSDouglas Anderson 	} else if (isr & DP_INTR_TIMEOUT) {
423b20566cdSDouglas Anderson 		aux->aux_error_num = DP_AUX_ERR_TOUT;
424b20566cdSDouglas Anderson 	} else if (!aux->native && (isr & DP_INTR_I2C_NACK)) {
425b20566cdSDouglas Anderson 		aux->aux_error_num = DP_AUX_ERR_NACK;
426b20566cdSDouglas Anderson 	} else if (!aux->native && (isr & DP_INTR_I2C_DEFER)) {
427b20566cdSDouglas Anderson 		if (isr & DP_INTR_AUX_XFER_DONE)
428b20566cdSDouglas Anderson 			aux->aux_error_num = DP_AUX_ERR_NACK;
429c943b494SChandan Uddaraju 		else
430b20566cdSDouglas Anderson 			aux->aux_error_num = DP_AUX_ERR_DEFER;
431b20566cdSDouglas Anderson 	} else if (isr & DP_INTR_AUX_XFER_DONE) {
432b20566cdSDouglas Anderson 		aux->aux_error_num = DP_AUX_ERR_NONE;
433b20566cdSDouglas Anderson 	} else {
434b20566cdSDouglas Anderson 		DRM_WARN("Unexpected interrupt: %#010x\n", isr);
435bfc12020SDouglas Anderson 		return IRQ_NONE;
436b20566cdSDouglas Anderson 	}
43724c7861bSStephen Boyd 
43824c7861bSStephen Boyd 	complete(&aux->comp);
439bfc12020SDouglas Anderson 
440bfc12020SDouglas Anderson 	return IRQ_HANDLED;
441c943b494SChandan Uddaraju }
442c943b494SChandan Uddaraju 
dp_aux_enable_xfers(struct drm_dp_aux * dp_aux,bool enabled)443525be5dcSDouglas Anderson void dp_aux_enable_xfers(struct drm_dp_aux *dp_aux, bool enabled)
444525be5dcSDouglas Anderson {
445525be5dcSDouglas Anderson 	struct dp_aux_private *aux;
446525be5dcSDouglas Anderson 
447525be5dcSDouglas Anderson 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
448525be5dcSDouglas Anderson 	aux->enable_xfers = enabled;
449525be5dcSDouglas Anderson }
450525be5dcSDouglas Anderson 
dp_aux_reconfig(struct drm_dp_aux * dp_aux)451c943b494SChandan Uddaraju void dp_aux_reconfig(struct drm_dp_aux *dp_aux)
452c943b494SChandan Uddaraju {
453c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
454c943b494SChandan Uddaraju 
455c943b494SChandan Uddaraju 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
456c943b494SChandan Uddaraju 
457937f941cSStephen Boyd 	dp_catalog_aux_update_cfg(aux->catalog);
458c943b494SChandan Uddaraju 	dp_catalog_aux_reset(aux->catalog);
459c943b494SChandan Uddaraju }
460c943b494SChandan Uddaraju 
dp_aux_init(struct drm_dp_aux * dp_aux)461c943b494SChandan Uddaraju void dp_aux_init(struct drm_dp_aux *dp_aux)
462c943b494SChandan Uddaraju {
463c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
464c943b494SChandan Uddaraju 
465c943b494SChandan Uddaraju 	if (!dp_aux) {
466c943b494SChandan Uddaraju 		DRM_ERROR("invalid input\n");
467c943b494SChandan Uddaraju 		return;
468c943b494SChandan Uddaraju 	}
469c943b494SChandan Uddaraju 
470c943b494SChandan Uddaraju 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
471c943b494SChandan Uddaraju 
472d03fcc1dSDouglas Anderson 	mutex_lock(&aux->mutex);
473d03fcc1dSDouglas Anderson 
474c943b494SChandan Uddaraju 	dp_catalog_aux_enable(aux->catalog, true);
475c943b494SChandan Uddaraju 	aux->retry_cnt = 0;
476d03fcc1dSDouglas Anderson 	aux->initted = true;
477d03fcc1dSDouglas Anderson 
478d03fcc1dSDouglas Anderson 	mutex_unlock(&aux->mutex);
479c943b494SChandan Uddaraju }
480c943b494SChandan Uddaraju 
dp_aux_deinit(struct drm_dp_aux * dp_aux)481c943b494SChandan Uddaraju void dp_aux_deinit(struct drm_dp_aux *dp_aux)
482c943b494SChandan Uddaraju {
483c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
484c943b494SChandan Uddaraju 
485c943b494SChandan Uddaraju 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
486c943b494SChandan Uddaraju 
487d03fcc1dSDouglas Anderson 	mutex_lock(&aux->mutex);
488d03fcc1dSDouglas Anderson 
489d03fcc1dSDouglas Anderson 	aux->initted = false;
490c943b494SChandan Uddaraju 	dp_catalog_aux_enable(aux->catalog, false);
491d03fcc1dSDouglas Anderson 
492d03fcc1dSDouglas Anderson 	mutex_unlock(&aux->mutex);
493c943b494SChandan Uddaraju }
494c943b494SChandan Uddaraju 
dp_aux_register(struct drm_dp_aux * dp_aux)495c943b494SChandan Uddaraju int dp_aux_register(struct drm_dp_aux *dp_aux)
496c943b494SChandan Uddaraju {
497c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
498c943b494SChandan Uddaraju 	int ret;
499c943b494SChandan Uddaraju 
500c943b494SChandan Uddaraju 	if (!dp_aux) {
501c943b494SChandan Uddaraju 		DRM_ERROR("invalid input\n");
502c943b494SChandan Uddaraju 		return -EINVAL;
503c943b494SChandan Uddaraju 	}
504c943b494SChandan Uddaraju 
505c943b494SChandan Uddaraju 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
506c943b494SChandan Uddaraju 
507c943b494SChandan Uddaraju 	aux->dp_aux.name = "dpu_dp_aux";
508c943b494SChandan Uddaraju 	aux->dp_aux.dev = aux->dev;
509c943b494SChandan Uddaraju 	aux->dp_aux.transfer = dp_aux_transfer;
510c943b494SChandan Uddaraju 	ret = drm_dp_aux_register(&aux->dp_aux);
511c943b494SChandan Uddaraju 	if (ret) {
512c943b494SChandan Uddaraju 		DRM_ERROR("%s: failed to register drm aux: %d\n", __func__,
513c943b494SChandan Uddaraju 				ret);
514c943b494SChandan Uddaraju 		return ret;
515c943b494SChandan Uddaraju 	}
516c943b494SChandan Uddaraju 
517c943b494SChandan Uddaraju 	return 0;
518c943b494SChandan Uddaraju }
519c943b494SChandan Uddaraju 
dp_aux_unregister(struct drm_dp_aux * dp_aux)520c943b494SChandan Uddaraju void dp_aux_unregister(struct drm_dp_aux *dp_aux)
521c943b494SChandan Uddaraju {
522c943b494SChandan Uddaraju 	drm_dp_aux_unregister(dp_aux);
523c943b494SChandan Uddaraju }
524c943b494SChandan Uddaraju 
dp_aux_get(struct device * dev,struct dp_catalog * catalog,bool is_edp)52586d56a77SSankeerth Billakanti struct drm_dp_aux *dp_aux_get(struct device *dev, struct dp_catalog *catalog,
52686d56a77SSankeerth Billakanti 			      bool is_edp)
527c943b494SChandan Uddaraju {
528c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
529c943b494SChandan Uddaraju 
530c943b494SChandan Uddaraju 	if (!catalog) {
531c943b494SChandan Uddaraju 		DRM_ERROR("invalid input\n");
532c943b494SChandan Uddaraju 		return ERR_PTR(-ENODEV);
533c943b494SChandan Uddaraju 	}
534c943b494SChandan Uddaraju 
535c943b494SChandan Uddaraju 	aux = devm_kzalloc(dev, sizeof(*aux), GFP_KERNEL);
536c943b494SChandan Uddaraju 	if (!aux)
537c943b494SChandan Uddaraju 		return ERR_PTR(-ENOMEM);
538c943b494SChandan Uddaraju 
539c943b494SChandan Uddaraju 	init_completion(&aux->comp);
540c943b494SChandan Uddaraju 	aux->cmd_busy = false;
54186d56a77SSankeerth Billakanti 	aux->is_edp = is_edp;
542c943b494SChandan Uddaraju 	mutex_init(&aux->mutex);
543c943b494SChandan Uddaraju 
544c943b494SChandan Uddaraju 	aux->dev = dev;
545c943b494SChandan Uddaraju 	aux->catalog = catalog;
546c943b494SChandan Uddaraju 	aux->retry_cnt = 0;
547c943b494SChandan Uddaraju 
548c943b494SChandan Uddaraju 	return &aux->dp_aux;
549c943b494SChandan Uddaraju }
550c943b494SChandan Uddaraju 
dp_aux_put(struct drm_dp_aux * dp_aux)551c943b494SChandan Uddaraju void dp_aux_put(struct drm_dp_aux *dp_aux)
552c943b494SChandan Uddaraju {
553c943b494SChandan Uddaraju 	struct dp_aux_private *aux;
554c943b494SChandan Uddaraju 
555c943b494SChandan Uddaraju 	if (!dp_aux)
556c943b494SChandan Uddaraju 		return;
557c943b494SChandan Uddaraju 
558c943b494SChandan Uddaraju 	aux = container_of(dp_aux, struct dp_aux_private, dp_aux);
559c943b494SChandan Uddaraju 
560c943b494SChandan Uddaraju 	mutex_destroy(&aux->mutex);
561c943b494SChandan Uddaraju 
562c943b494SChandan Uddaraju 	devm_kfree(aux->dev, aux);
563c943b494SChandan Uddaraju }
564