1 // SPDX-License-Identifier: MIT
2 /*
3  * Copyright © 2020 Intel Corporation
4  */
5 
6 #include "display/intel_audio_regs.h"
7 #include "display/intel_dmc_regs.h"
8 #include "display/vlv_dsi_pll_regs.h"
9 #include "gt/intel_gt_regs.h"
10 #include "gvt/gvt.h"
11 
12 #include "i915_drv.h"
13 #include "i915_pvinfo.h"
14 #include "i915_reg.h"
15 #include "intel_gvt.h"
16 #include "intel_mchbar_regs.h"
17 
18 #define MMIO_F(reg, s) do { \
19 	int ret; \
20 	ret = iter->handle_mmio_cb(iter, i915_mmio_reg_offset(reg), s); \
21 	if (ret) \
22 		return ret; \
23 } while (0)
24 
25 #define MMIO_D(reg) MMIO_F(reg, 4)
26 
27 #define MMIO_RING_F(prefix, s) do { \
28 	MMIO_F(prefix(RENDER_RING_BASE), s); \
29 	MMIO_F(prefix(BLT_RING_BASE), s); \
30 	MMIO_F(prefix(GEN6_BSD_RING_BASE), s); \
31 	MMIO_F(prefix(VEBOX_RING_BASE), s); \
32 	if (HAS_ENGINE(to_gt(iter->i915), VCS1)) \
33 		MMIO_F(prefix(GEN8_BSD2_RING_BASE), s); \
34 } while (0)
35 
36 #define MMIO_RING_D(prefix) \
37 	MMIO_RING_F(prefix, 4)
38 
39 static int iterate_generic_mmio(struct intel_gvt_mmio_table_iter *iter)
40 {
41 	struct drm_i915_private *dev_priv = iter->i915;
42 
43 	MMIO_RING_D(RING_IMR);
44 	MMIO_D(SDEIMR);
45 	MMIO_D(SDEIER);
46 	MMIO_D(SDEIIR);
47 	MMIO_D(SDEISR);
48 	MMIO_RING_D(RING_HWSTAM);
49 	MMIO_D(BSD_HWS_PGA_GEN7);
50 	MMIO_D(BLT_HWS_PGA_GEN7);
51 	MMIO_D(VEBOX_HWS_PGA_GEN7);
52 
53 #define RING_REG(base) _MMIO((base) + 0x28)
54 	MMIO_RING_D(RING_REG);
55 #undef RING_REG
56 
57 #define RING_REG(base) _MMIO((base) + 0x134)
58 	MMIO_RING_D(RING_REG);
59 #undef RING_REG
60 
61 #define RING_REG(base) _MMIO((base) + 0x6c)
62 	MMIO_RING_D(RING_REG);
63 #undef RING_REG
64 	MMIO_D(_MMIO(0x2148));
65 	MMIO_D(CCID(RENDER_RING_BASE));
66 	MMIO_D(_MMIO(0x12198));
67 	MMIO_D(GEN7_CXT_SIZE);
68 	MMIO_RING_D(RING_TAIL);
69 	MMIO_RING_D(RING_HEAD);
70 	MMIO_RING_D(RING_CTL);
71 	MMIO_RING_D(RING_ACTHD);
72 	MMIO_RING_D(RING_START);
73 
74 	/* RING MODE */
75 #define RING_REG(base) _MMIO((base) + 0x29c)
76 	MMIO_RING_D(RING_REG);
77 #undef RING_REG
78 
79 	MMIO_RING_D(RING_MI_MODE);
80 	MMIO_RING_D(RING_INSTPM);
81 	MMIO_RING_D(RING_TIMESTAMP);
82 	MMIO_RING_D(RING_TIMESTAMP_UDW);
83 	MMIO_D(GEN7_GT_MODE);
84 	MMIO_D(CACHE_MODE_0_GEN7);
85 	MMIO_D(CACHE_MODE_1);
86 	MMIO_D(CACHE_MODE_0);
87 	MMIO_D(_MMIO(0x2124));
88 	MMIO_D(_MMIO(0x20dc));
89 	MMIO_D(_3D_CHICKEN3);
90 	MMIO_D(_MMIO(0x2088));
91 	MMIO_D(FF_SLICE_CS_CHICKEN2);
92 	MMIO_D(_MMIO(0x2470));
93 	MMIO_D(GAM_ECOCHK);
94 	MMIO_D(GEN7_COMMON_SLICE_CHICKEN1);
95 	MMIO_D(COMMON_SLICE_CHICKEN2);
96 	MMIO_D(_MMIO(0x9030));
97 	MMIO_D(_MMIO(0x20a0));
98 	MMIO_D(_MMIO(0x2420));
99 	MMIO_D(_MMIO(0x2430));
100 	MMIO_D(_MMIO(0x2434));
101 	MMIO_D(_MMIO(0x2438));
102 	MMIO_D(_MMIO(0x243c));
103 	MMIO_D(_MMIO(0x7018));
104 	MMIO_D(HALF_SLICE_CHICKEN3);
105 	MMIO_D(GEN7_HALF_SLICE_CHICKEN1);
106 	/* display */
107 	MMIO_F(_MMIO(0x60220), 0x20);
108 	MMIO_D(_MMIO(0x602a0));
109 	MMIO_D(_MMIO(0x65050));
110 	MMIO_D(_MMIO(0x650b4));
111 	MMIO_D(_MMIO(0xc4040));
112 	MMIO_D(DERRMR);
113 	MMIO_D(PIPEDSL(PIPE_A));
114 	MMIO_D(PIPEDSL(PIPE_B));
115 	MMIO_D(PIPEDSL(PIPE_C));
116 	MMIO_D(PIPEDSL(_PIPE_EDP));
117 	MMIO_D(PIPECONF(PIPE_A));
118 	MMIO_D(PIPECONF(PIPE_B));
119 	MMIO_D(PIPECONF(PIPE_C));
120 	MMIO_D(PIPECONF(_PIPE_EDP));
121 	MMIO_D(PIPESTAT(PIPE_A));
122 	MMIO_D(PIPESTAT(PIPE_B));
123 	MMIO_D(PIPESTAT(PIPE_C));
124 	MMIO_D(PIPESTAT(_PIPE_EDP));
125 	MMIO_D(PIPE_FLIPCOUNT_G4X(PIPE_A));
126 	MMIO_D(PIPE_FLIPCOUNT_G4X(PIPE_B));
127 	MMIO_D(PIPE_FLIPCOUNT_G4X(PIPE_C));
128 	MMIO_D(PIPE_FLIPCOUNT_G4X(_PIPE_EDP));
129 	MMIO_D(PIPE_FRMCOUNT_G4X(PIPE_A));
130 	MMIO_D(PIPE_FRMCOUNT_G4X(PIPE_B));
131 	MMIO_D(PIPE_FRMCOUNT_G4X(PIPE_C));
132 	MMIO_D(PIPE_FRMCOUNT_G4X(_PIPE_EDP));
133 	MMIO_D(CURCNTR(PIPE_A));
134 	MMIO_D(CURCNTR(PIPE_B));
135 	MMIO_D(CURCNTR(PIPE_C));
136 	MMIO_D(CURPOS(PIPE_A));
137 	MMIO_D(CURPOS(PIPE_B));
138 	MMIO_D(CURPOS(PIPE_C));
139 	MMIO_D(CURBASE(PIPE_A));
140 	MMIO_D(CURBASE(PIPE_B));
141 	MMIO_D(CURBASE(PIPE_C));
142 	MMIO_D(CUR_FBC_CTL(PIPE_A));
143 	MMIO_D(CUR_FBC_CTL(PIPE_B));
144 	MMIO_D(CUR_FBC_CTL(PIPE_C));
145 	MMIO_D(_MMIO(0x700ac));
146 	MMIO_D(_MMIO(0x710ac));
147 	MMIO_D(_MMIO(0x720ac));
148 	MMIO_D(_MMIO(0x70090));
149 	MMIO_D(_MMIO(0x70094));
150 	MMIO_D(_MMIO(0x70098));
151 	MMIO_D(_MMIO(0x7009c));
152 	MMIO_D(DSPCNTR(PIPE_A));
153 	MMIO_D(DSPADDR(PIPE_A));
154 	MMIO_D(DSPSTRIDE(PIPE_A));
155 	MMIO_D(DSPPOS(PIPE_A));
156 	MMIO_D(DSPSIZE(PIPE_A));
157 	MMIO_D(DSPSURF(PIPE_A));
158 	MMIO_D(DSPOFFSET(PIPE_A));
159 	MMIO_D(DSPSURFLIVE(PIPE_A));
160 	MMIO_D(REG_50080(PIPE_A, PLANE_PRIMARY));
161 	MMIO_D(DSPCNTR(PIPE_B));
162 	MMIO_D(DSPADDR(PIPE_B));
163 	MMIO_D(DSPSTRIDE(PIPE_B));
164 	MMIO_D(DSPPOS(PIPE_B));
165 	MMIO_D(DSPSIZE(PIPE_B));
166 	MMIO_D(DSPSURF(PIPE_B));
167 	MMIO_D(DSPOFFSET(PIPE_B));
168 	MMIO_D(DSPSURFLIVE(PIPE_B));
169 	MMIO_D(REG_50080(PIPE_B, PLANE_PRIMARY));
170 	MMIO_D(DSPCNTR(PIPE_C));
171 	MMIO_D(DSPADDR(PIPE_C));
172 	MMIO_D(DSPSTRIDE(PIPE_C));
173 	MMIO_D(DSPPOS(PIPE_C));
174 	MMIO_D(DSPSIZE(PIPE_C));
175 	MMIO_D(DSPSURF(PIPE_C));
176 	MMIO_D(DSPOFFSET(PIPE_C));
177 	MMIO_D(DSPSURFLIVE(PIPE_C));
178 	MMIO_D(REG_50080(PIPE_C, PLANE_PRIMARY));
179 	MMIO_D(SPRCTL(PIPE_A));
180 	MMIO_D(SPRLINOFF(PIPE_A));
181 	MMIO_D(SPRSTRIDE(PIPE_A));
182 	MMIO_D(SPRPOS(PIPE_A));
183 	MMIO_D(SPRSIZE(PIPE_A));
184 	MMIO_D(SPRKEYVAL(PIPE_A));
185 	MMIO_D(SPRKEYMSK(PIPE_A));
186 	MMIO_D(SPRSURF(PIPE_A));
187 	MMIO_D(SPRKEYMAX(PIPE_A));
188 	MMIO_D(SPROFFSET(PIPE_A));
189 	MMIO_D(SPRSCALE(PIPE_A));
190 	MMIO_D(SPRSURFLIVE(PIPE_A));
191 	MMIO_D(REG_50080(PIPE_A, PLANE_SPRITE0));
192 	MMIO_D(SPRCTL(PIPE_B));
193 	MMIO_D(SPRLINOFF(PIPE_B));
194 	MMIO_D(SPRSTRIDE(PIPE_B));
195 	MMIO_D(SPRPOS(PIPE_B));
196 	MMIO_D(SPRSIZE(PIPE_B));
197 	MMIO_D(SPRKEYVAL(PIPE_B));
198 	MMIO_D(SPRKEYMSK(PIPE_B));
199 	MMIO_D(SPRSURF(PIPE_B));
200 	MMIO_D(SPRKEYMAX(PIPE_B));
201 	MMIO_D(SPROFFSET(PIPE_B));
202 	MMIO_D(SPRSCALE(PIPE_B));
203 	MMIO_D(SPRSURFLIVE(PIPE_B));
204 	MMIO_D(REG_50080(PIPE_B, PLANE_SPRITE0));
205 	MMIO_D(SPRCTL(PIPE_C));
206 	MMIO_D(SPRLINOFF(PIPE_C));
207 	MMIO_D(SPRSTRIDE(PIPE_C));
208 	MMIO_D(SPRPOS(PIPE_C));
209 	MMIO_D(SPRSIZE(PIPE_C));
210 	MMIO_D(SPRKEYVAL(PIPE_C));
211 	MMIO_D(SPRKEYMSK(PIPE_C));
212 	MMIO_D(SPRSURF(PIPE_C));
213 	MMIO_D(SPRKEYMAX(PIPE_C));
214 	MMIO_D(SPROFFSET(PIPE_C));
215 	MMIO_D(SPRSCALE(PIPE_C));
216 	MMIO_D(SPRSURFLIVE(PIPE_C));
217 	MMIO_D(REG_50080(PIPE_C, PLANE_SPRITE0));
218 	MMIO_D(HTOTAL(TRANSCODER_A));
219 	MMIO_D(HBLANK(TRANSCODER_A));
220 	MMIO_D(HSYNC(TRANSCODER_A));
221 	MMIO_D(VTOTAL(TRANSCODER_A));
222 	MMIO_D(VBLANK(TRANSCODER_A));
223 	MMIO_D(VSYNC(TRANSCODER_A));
224 	MMIO_D(BCLRPAT(TRANSCODER_A));
225 	MMIO_D(VSYNCSHIFT(TRANSCODER_A));
226 	MMIO_D(PIPESRC(TRANSCODER_A));
227 	MMIO_D(HTOTAL(TRANSCODER_B));
228 	MMIO_D(HBLANK(TRANSCODER_B));
229 	MMIO_D(HSYNC(TRANSCODER_B));
230 	MMIO_D(VTOTAL(TRANSCODER_B));
231 	MMIO_D(VBLANK(TRANSCODER_B));
232 	MMIO_D(VSYNC(TRANSCODER_B));
233 	MMIO_D(BCLRPAT(TRANSCODER_B));
234 	MMIO_D(VSYNCSHIFT(TRANSCODER_B));
235 	MMIO_D(PIPESRC(TRANSCODER_B));
236 	MMIO_D(HTOTAL(TRANSCODER_C));
237 	MMIO_D(HBLANK(TRANSCODER_C));
238 	MMIO_D(HSYNC(TRANSCODER_C));
239 	MMIO_D(VTOTAL(TRANSCODER_C));
240 	MMIO_D(VBLANK(TRANSCODER_C));
241 	MMIO_D(VSYNC(TRANSCODER_C));
242 	MMIO_D(BCLRPAT(TRANSCODER_C));
243 	MMIO_D(VSYNCSHIFT(TRANSCODER_C));
244 	MMIO_D(PIPESRC(TRANSCODER_C));
245 	MMIO_D(HTOTAL(TRANSCODER_EDP));
246 	MMIO_D(HBLANK(TRANSCODER_EDP));
247 	MMIO_D(HSYNC(TRANSCODER_EDP));
248 	MMIO_D(VTOTAL(TRANSCODER_EDP));
249 	MMIO_D(VBLANK(TRANSCODER_EDP));
250 	MMIO_D(VSYNC(TRANSCODER_EDP));
251 	MMIO_D(BCLRPAT(TRANSCODER_EDP));
252 	MMIO_D(VSYNCSHIFT(TRANSCODER_EDP));
253 	MMIO_D(PIPE_DATA_M1(TRANSCODER_A));
254 	MMIO_D(PIPE_DATA_N1(TRANSCODER_A));
255 	MMIO_D(PIPE_DATA_M2(TRANSCODER_A));
256 	MMIO_D(PIPE_DATA_N2(TRANSCODER_A));
257 	MMIO_D(PIPE_LINK_M1(TRANSCODER_A));
258 	MMIO_D(PIPE_LINK_N1(TRANSCODER_A));
259 	MMIO_D(PIPE_LINK_M2(TRANSCODER_A));
260 	MMIO_D(PIPE_LINK_N2(TRANSCODER_A));
261 	MMIO_D(PIPE_DATA_M1(TRANSCODER_B));
262 	MMIO_D(PIPE_DATA_N1(TRANSCODER_B));
263 	MMIO_D(PIPE_DATA_M2(TRANSCODER_B));
264 	MMIO_D(PIPE_DATA_N2(TRANSCODER_B));
265 	MMIO_D(PIPE_LINK_M1(TRANSCODER_B));
266 	MMIO_D(PIPE_LINK_N1(TRANSCODER_B));
267 	MMIO_D(PIPE_LINK_M2(TRANSCODER_B));
268 	MMIO_D(PIPE_LINK_N2(TRANSCODER_B));
269 	MMIO_D(PIPE_DATA_M1(TRANSCODER_C));
270 	MMIO_D(PIPE_DATA_N1(TRANSCODER_C));
271 	MMIO_D(PIPE_DATA_M2(TRANSCODER_C));
272 	MMIO_D(PIPE_DATA_N2(TRANSCODER_C));
273 	MMIO_D(PIPE_LINK_M1(TRANSCODER_C));
274 	MMIO_D(PIPE_LINK_N1(TRANSCODER_C));
275 	MMIO_D(PIPE_LINK_M2(TRANSCODER_C));
276 	MMIO_D(PIPE_LINK_N2(TRANSCODER_C));
277 	MMIO_D(PIPE_DATA_M1(TRANSCODER_EDP));
278 	MMIO_D(PIPE_DATA_N1(TRANSCODER_EDP));
279 	MMIO_D(PIPE_DATA_M2(TRANSCODER_EDP));
280 	MMIO_D(PIPE_DATA_N2(TRANSCODER_EDP));
281 	MMIO_D(PIPE_LINK_M1(TRANSCODER_EDP));
282 	MMIO_D(PIPE_LINK_N1(TRANSCODER_EDP));
283 	MMIO_D(PIPE_LINK_M2(TRANSCODER_EDP));
284 	MMIO_D(PIPE_LINK_N2(TRANSCODER_EDP));
285 	MMIO_D(PF_CTL(PIPE_A));
286 	MMIO_D(PF_WIN_SZ(PIPE_A));
287 	MMIO_D(PF_WIN_POS(PIPE_A));
288 	MMIO_D(PF_VSCALE(PIPE_A));
289 	MMIO_D(PF_HSCALE(PIPE_A));
290 	MMIO_D(PF_CTL(PIPE_B));
291 	MMIO_D(PF_WIN_SZ(PIPE_B));
292 	MMIO_D(PF_WIN_POS(PIPE_B));
293 	MMIO_D(PF_VSCALE(PIPE_B));
294 	MMIO_D(PF_HSCALE(PIPE_B));
295 	MMIO_D(PF_CTL(PIPE_C));
296 	MMIO_D(PF_WIN_SZ(PIPE_C));
297 	MMIO_D(PF_WIN_POS(PIPE_C));
298 	MMIO_D(PF_VSCALE(PIPE_C));
299 	MMIO_D(PF_HSCALE(PIPE_C));
300 	MMIO_D(WM0_PIPE_ILK(PIPE_A));
301 	MMIO_D(WM0_PIPE_ILK(PIPE_B));
302 	MMIO_D(WM0_PIPE_ILK(PIPE_C));
303 	MMIO_D(WM1_LP_ILK);
304 	MMIO_D(WM2_LP_ILK);
305 	MMIO_D(WM3_LP_ILK);
306 	MMIO_D(WM1S_LP_ILK);
307 	MMIO_D(WM2S_LP_IVB);
308 	MMIO_D(WM3S_LP_IVB);
309 	MMIO_D(BLC_PWM_CPU_CTL2);
310 	MMIO_D(BLC_PWM_CPU_CTL);
311 	MMIO_D(BLC_PWM_PCH_CTL1);
312 	MMIO_D(BLC_PWM_PCH_CTL2);
313 	MMIO_D(_MMIO(0x48268));
314 	MMIO_F(PCH_GMBUS0, 4 * 4);
315 	MMIO_F(PCH_GPIO_BASE, 6 * 4);
316 	MMIO_F(_MMIO(0xe4f00), 0x28);
317 	MMIO_D(_MMIO(_PCH_TRANSACONF));
318 	MMIO_D(_MMIO(_PCH_TRANSBCONF));
319 	MMIO_D(FDI_RX_IIR(PIPE_A));
320 	MMIO_D(FDI_RX_IIR(PIPE_B));
321 	MMIO_D(FDI_RX_IIR(PIPE_C));
322 	MMIO_D(FDI_RX_IMR(PIPE_A));
323 	MMIO_D(FDI_RX_IMR(PIPE_B));
324 	MMIO_D(FDI_RX_IMR(PIPE_C));
325 	MMIO_D(FDI_RX_CTL(PIPE_A));
326 	MMIO_D(FDI_RX_CTL(PIPE_B));
327 	MMIO_D(FDI_RX_CTL(PIPE_C));
328 	MMIO_D(_MMIO(_PCH_TRANS_HTOTAL_A));
329 	MMIO_D(_MMIO(_PCH_TRANS_HBLANK_A));
330 	MMIO_D(_MMIO(_PCH_TRANS_HSYNC_A));
331 	MMIO_D(_MMIO(_PCH_TRANS_VTOTAL_A));
332 	MMIO_D(_MMIO(_PCH_TRANS_VBLANK_A));
333 	MMIO_D(_MMIO(_PCH_TRANS_VSYNC_A));
334 	MMIO_D(_MMIO(_PCH_TRANS_VSYNCSHIFT_A));
335 	MMIO_D(_MMIO(_PCH_TRANS_HTOTAL_B));
336 	MMIO_D(_MMIO(_PCH_TRANS_HBLANK_B));
337 	MMIO_D(_MMIO(_PCH_TRANS_HSYNC_B));
338 	MMIO_D(_MMIO(_PCH_TRANS_VTOTAL_B));
339 	MMIO_D(_MMIO(_PCH_TRANS_VBLANK_B));
340 	MMIO_D(_MMIO(_PCH_TRANS_VSYNC_B));
341 	MMIO_D(_MMIO(_PCH_TRANS_VSYNCSHIFT_B));
342 	MMIO_D(_MMIO(_PCH_TRANSA_DATA_M1));
343 	MMIO_D(_MMIO(_PCH_TRANSA_DATA_N1));
344 	MMIO_D(_MMIO(_PCH_TRANSA_DATA_M2));
345 	MMIO_D(_MMIO(_PCH_TRANSA_DATA_N2));
346 	MMIO_D(_MMIO(_PCH_TRANSA_LINK_M1));
347 	MMIO_D(_MMIO(_PCH_TRANSA_LINK_N1));
348 	MMIO_D(_MMIO(_PCH_TRANSA_LINK_M2));
349 	MMIO_D(_MMIO(_PCH_TRANSA_LINK_N2));
350 	MMIO_D(TRANS_DP_CTL(PIPE_A));
351 	MMIO_D(TRANS_DP_CTL(PIPE_B));
352 	MMIO_D(TRANS_DP_CTL(PIPE_C));
353 	MMIO_D(TVIDEO_DIP_CTL(PIPE_A));
354 	MMIO_D(TVIDEO_DIP_DATA(PIPE_A));
355 	MMIO_D(TVIDEO_DIP_GCP(PIPE_A));
356 	MMIO_D(TVIDEO_DIP_CTL(PIPE_B));
357 	MMIO_D(TVIDEO_DIP_DATA(PIPE_B));
358 	MMIO_D(TVIDEO_DIP_GCP(PIPE_B));
359 	MMIO_D(TVIDEO_DIP_CTL(PIPE_C));
360 	MMIO_D(TVIDEO_DIP_DATA(PIPE_C));
361 	MMIO_D(TVIDEO_DIP_GCP(PIPE_C));
362 	MMIO_D(_MMIO(_FDI_RXA_MISC));
363 	MMIO_D(_MMIO(_FDI_RXB_MISC));
364 	MMIO_D(_MMIO(_FDI_RXA_TUSIZE1));
365 	MMIO_D(_MMIO(_FDI_RXA_TUSIZE2));
366 	MMIO_D(_MMIO(_FDI_RXB_TUSIZE1));
367 	MMIO_D(_MMIO(_FDI_RXB_TUSIZE2));
368 	MMIO_D(PCH_PP_CONTROL);
369 	MMIO_D(PCH_PP_DIVISOR);
370 	MMIO_D(PCH_PP_STATUS);
371 	MMIO_D(PCH_LVDS);
372 	MMIO_D(_MMIO(_PCH_DPLL_A));
373 	MMIO_D(_MMIO(_PCH_DPLL_B));
374 	MMIO_D(_MMIO(_PCH_FPA0));
375 	MMIO_D(_MMIO(_PCH_FPA1));
376 	MMIO_D(_MMIO(_PCH_FPB0));
377 	MMIO_D(_MMIO(_PCH_FPB1));
378 	MMIO_D(PCH_DREF_CONTROL);
379 	MMIO_D(PCH_RAWCLK_FREQ);
380 	MMIO_D(PCH_DPLL_SEL);
381 	MMIO_D(_MMIO(0x61208));
382 	MMIO_D(_MMIO(0x6120c));
383 	MMIO_D(PCH_PP_ON_DELAYS);
384 	MMIO_D(PCH_PP_OFF_DELAYS);
385 	MMIO_D(_MMIO(0xe651c));
386 	MMIO_D(_MMIO(0xe661c));
387 	MMIO_D(_MMIO(0xe671c));
388 	MMIO_D(_MMIO(0xe681c));
389 	MMIO_D(_MMIO(0xe6c04));
390 	MMIO_D(_MMIO(0xe6e1c));
391 	MMIO_D(PCH_PORT_HOTPLUG);
392 	MMIO_D(LCPLL_CTL);
393 	MMIO_D(FUSE_STRAP);
394 	MMIO_D(DIGITAL_PORT_HOTPLUG_CNTRL);
395 	MMIO_D(DISP_ARB_CTL);
396 	MMIO_D(DISP_ARB_CTL2);
397 	MMIO_D(ILK_DISPLAY_CHICKEN1);
398 	MMIO_D(ILK_DISPLAY_CHICKEN2);
399 	MMIO_D(ILK_DSPCLK_GATE_D);
400 	MMIO_D(SOUTH_CHICKEN1);
401 	MMIO_D(SOUTH_CHICKEN2);
402 	MMIO_D(_MMIO(_TRANSA_CHICKEN1));
403 	MMIO_D(_MMIO(_TRANSB_CHICKEN1));
404 	MMIO_D(SOUTH_DSPCLK_GATE_D);
405 	MMIO_D(_MMIO(_TRANSA_CHICKEN2));
406 	MMIO_D(_MMIO(_TRANSB_CHICKEN2));
407 	MMIO_D(ILK_DPFC_CB_BASE(INTEL_FBC_A));
408 	MMIO_D(ILK_DPFC_CONTROL(INTEL_FBC_A));
409 	MMIO_D(ILK_DPFC_RECOMP_CTL(INTEL_FBC_A));
410 	MMIO_D(ILK_DPFC_STATUS(INTEL_FBC_A));
411 	MMIO_D(ILK_DPFC_FENCE_YOFF(INTEL_FBC_A));
412 	MMIO_D(ILK_DPFC_CHICKEN(INTEL_FBC_A));
413 	MMIO_D(ILK_FBC_RT_BASE);
414 	MMIO_D(IPS_CTL);
415 	MMIO_D(PIPE_CSC_COEFF_RY_GY(PIPE_A));
416 	MMIO_D(PIPE_CSC_COEFF_BY(PIPE_A));
417 	MMIO_D(PIPE_CSC_COEFF_RU_GU(PIPE_A));
418 	MMIO_D(PIPE_CSC_COEFF_BU(PIPE_A));
419 	MMIO_D(PIPE_CSC_COEFF_RV_GV(PIPE_A));
420 	MMIO_D(PIPE_CSC_COEFF_BV(PIPE_A));
421 	MMIO_D(PIPE_CSC_MODE(PIPE_A));
422 	MMIO_D(PIPE_CSC_PREOFF_HI(PIPE_A));
423 	MMIO_D(PIPE_CSC_PREOFF_ME(PIPE_A));
424 	MMIO_D(PIPE_CSC_PREOFF_LO(PIPE_A));
425 	MMIO_D(PIPE_CSC_POSTOFF_HI(PIPE_A));
426 	MMIO_D(PIPE_CSC_POSTOFF_ME(PIPE_A));
427 	MMIO_D(PIPE_CSC_POSTOFF_LO(PIPE_A));
428 	MMIO_D(PIPE_CSC_COEFF_RY_GY(PIPE_B));
429 	MMIO_D(PIPE_CSC_COEFF_BY(PIPE_B));
430 	MMIO_D(PIPE_CSC_COEFF_RU_GU(PIPE_B));
431 	MMIO_D(PIPE_CSC_COEFF_BU(PIPE_B));
432 	MMIO_D(PIPE_CSC_COEFF_RV_GV(PIPE_B));
433 	MMIO_D(PIPE_CSC_COEFF_BV(PIPE_B));
434 	MMIO_D(PIPE_CSC_MODE(PIPE_B));
435 	MMIO_D(PIPE_CSC_PREOFF_HI(PIPE_B));
436 	MMIO_D(PIPE_CSC_PREOFF_ME(PIPE_B));
437 	MMIO_D(PIPE_CSC_PREOFF_LO(PIPE_B));
438 	MMIO_D(PIPE_CSC_POSTOFF_HI(PIPE_B));
439 	MMIO_D(PIPE_CSC_POSTOFF_ME(PIPE_B));
440 	MMIO_D(PIPE_CSC_POSTOFF_LO(PIPE_B));
441 	MMIO_D(PIPE_CSC_COEFF_RY_GY(PIPE_C));
442 	MMIO_D(PIPE_CSC_COEFF_BY(PIPE_C));
443 	MMIO_D(PIPE_CSC_COEFF_RU_GU(PIPE_C));
444 	MMIO_D(PIPE_CSC_COEFF_BU(PIPE_C));
445 	MMIO_D(PIPE_CSC_COEFF_RV_GV(PIPE_C));
446 	MMIO_D(PIPE_CSC_COEFF_BV(PIPE_C));
447 	MMIO_D(PIPE_CSC_MODE(PIPE_C));
448 	MMIO_D(PIPE_CSC_PREOFF_HI(PIPE_C));
449 	MMIO_D(PIPE_CSC_PREOFF_ME(PIPE_C));
450 	MMIO_D(PIPE_CSC_PREOFF_LO(PIPE_C));
451 	MMIO_D(PIPE_CSC_POSTOFF_HI(PIPE_C));
452 	MMIO_D(PIPE_CSC_POSTOFF_ME(PIPE_C));
453 	MMIO_D(PIPE_CSC_POSTOFF_LO(PIPE_C));
454 	MMIO_D(PREC_PAL_INDEX(PIPE_A));
455 	MMIO_D(PREC_PAL_DATA(PIPE_A));
456 	MMIO_F(PREC_PAL_GC_MAX(PIPE_A, 0), 4 * 3);
457 	MMIO_D(PREC_PAL_INDEX(PIPE_B));
458 	MMIO_D(PREC_PAL_DATA(PIPE_B));
459 	MMIO_F(PREC_PAL_GC_MAX(PIPE_B, 0), 4 * 3);
460 	MMIO_D(PREC_PAL_INDEX(PIPE_C));
461 	MMIO_D(PREC_PAL_DATA(PIPE_C));
462 	MMIO_F(PREC_PAL_GC_MAX(PIPE_C, 0), 4 * 3);
463 	MMIO_D(_MMIO(0x60110));
464 	MMIO_D(_MMIO(0x61110));
465 	MMIO_F(_MMIO(0x70400), 0x40);
466 	MMIO_F(_MMIO(0x71400), 0x40);
467 	MMIO_F(_MMIO(0x72400), 0x40);
468 	MMIO_D(WM_LINETIME(PIPE_A));
469 	MMIO_D(WM_LINETIME(PIPE_B));
470 	MMIO_D(WM_LINETIME(PIPE_C));
471 	MMIO_D(SPLL_CTL);
472 	MMIO_D(_MMIO(_WRPLL_CTL1));
473 	MMIO_D(_MMIO(_WRPLL_CTL2));
474 	MMIO_D(PORT_CLK_SEL(PORT_A));
475 	MMIO_D(PORT_CLK_SEL(PORT_B));
476 	MMIO_D(PORT_CLK_SEL(PORT_C));
477 	MMIO_D(PORT_CLK_SEL(PORT_D));
478 	MMIO_D(PORT_CLK_SEL(PORT_E));
479 	MMIO_D(TRANS_CLK_SEL(TRANSCODER_A));
480 	MMIO_D(TRANS_CLK_SEL(TRANSCODER_B));
481 	MMIO_D(TRANS_CLK_SEL(TRANSCODER_C));
482 	MMIO_D(HSW_NDE_RSTWRN_OPT);
483 	MMIO_D(_MMIO(0x46508));
484 	MMIO_D(_MMIO(0x49080));
485 	MMIO_D(_MMIO(0x49180));
486 	MMIO_D(_MMIO(0x49280));
487 	MMIO_F(_MMIO(0x49090), 0x14);
488 	MMIO_F(_MMIO(0x49190), 0x14);
489 	MMIO_F(_MMIO(0x49290), 0x14);
490 	MMIO_D(GAMMA_MODE(PIPE_A));
491 	MMIO_D(GAMMA_MODE(PIPE_B));
492 	MMIO_D(GAMMA_MODE(PIPE_C));
493 	MMIO_D(PIPE_MULT(PIPE_A));
494 	MMIO_D(PIPE_MULT(PIPE_B));
495 	MMIO_D(PIPE_MULT(PIPE_C));
496 	MMIO_D(HSW_TVIDEO_DIP_CTL(TRANSCODER_A));
497 	MMIO_D(HSW_TVIDEO_DIP_CTL(TRANSCODER_B));
498 	MMIO_D(HSW_TVIDEO_DIP_CTL(TRANSCODER_C));
499 	MMIO_D(SFUSE_STRAP);
500 	MMIO_D(SBI_ADDR);
501 	MMIO_D(SBI_DATA);
502 	MMIO_D(SBI_CTL_STAT);
503 	MMIO_D(PIXCLK_GATE);
504 	MMIO_F(_MMIO(_DPA_AUX_CH_CTL), 6 * 4);
505 	MMIO_D(DDI_BUF_CTL(PORT_A));
506 	MMIO_D(DDI_BUF_CTL(PORT_B));
507 	MMIO_D(DDI_BUF_CTL(PORT_C));
508 	MMIO_D(DDI_BUF_CTL(PORT_D));
509 	MMIO_D(DDI_BUF_CTL(PORT_E));
510 	MMIO_D(DP_TP_CTL(PORT_A));
511 	MMIO_D(DP_TP_CTL(PORT_B));
512 	MMIO_D(DP_TP_CTL(PORT_C));
513 	MMIO_D(DP_TP_CTL(PORT_D));
514 	MMIO_D(DP_TP_CTL(PORT_E));
515 	MMIO_D(DP_TP_STATUS(PORT_A));
516 	MMIO_D(DP_TP_STATUS(PORT_B));
517 	MMIO_D(DP_TP_STATUS(PORT_C));
518 	MMIO_D(DP_TP_STATUS(PORT_D));
519 	MMIO_D(DP_TP_STATUS(PORT_E));
520 	MMIO_F(_MMIO(_DDI_BUF_TRANS_A), 0x50);
521 	MMIO_F(_MMIO(0x64e60), 0x50);
522 	MMIO_F(_MMIO(0x64eC0), 0x50);
523 	MMIO_F(_MMIO(0x64f20), 0x50);
524 	MMIO_F(_MMIO(0x64f80), 0x50);
525 	MMIO_D(HSW_AUD_CFG(PIPE_A));
526 	MMIO_D(HSW_AUD_PIN_ELD_CP_VLD);
527 	MMIO_D(HSW_AUD_MISC_CTRL(PIPE_A));
528 	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_A));
529 	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_B));
530 	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_C));
531 	MMIO_D(_MMIO(_TRANS_DDI_FUNC_CTL_EDP));
532 	MMIO_D(_MMIO(_TRANSA_MSA_MISC));
533 	MMIO_D(_MMIO(_TRANSB_MSA_MISC));
534 	MMIO_D(_MMIO(_TRANSC_MSA_MISC));
535 	MMIO_D(_MMIO(_TRANS_EDP_MSA_MISC));
536 	MMIO_D(FORCEWAKE);
537 	MMIO_D(FORCEWAKE_ACK);
538 	MMIO_D(GEN6_GT_CORE_STATUS);
539 	MMIO_D(GEN6_GT_THREAD_STATUS_REG);
540 	MMIO_D(GTFIFODBG);
541 	MMIO_D(GTFIFOCTL);
542 	MMIO_D(ECOBUS);
543 	MMIO_D(GEN6_RC_CONTROL);
544 	MMIO_D(GEN6_RC_STATE);
545 	MMIO_D(GEN6_RPNSWREQ);
546 	MMIO_D(GEN6_RC_VIDEO_FREQ);
547 	MMIO_D(GEN6_RP_DOWN_TIMEOUT);
548 	MMIO_D(GEN6_RP_INTERRUPT_LIMITS);
549 	MMIO_D(GEN6_RPSTAT1);
550 	MMIO_D(GEN6_RP_CONTROL);
551 	MMIO_D(GEN6_RP_UP_THRESHOLD);
552 	MMIO_D(GEN6_RP_DOWN_THRESHOLD);
553 	MMIO_D(GEN6_RP_CUR_UP_EI);
554 	MMIO_D(GEN6_RP_CUR_UP);
555 	MMIO_D(GEN6_RP_PREV_UP);
556 	MMIO_D(GEN6_RP_CUR_DOWN_EI);
557 	MMIO_D(GEN6_RP_CUR_DOWN);
558 	MMIO_D(GEN6_RP_PREV_DOWN);
559 	MMIO_D(GEN6_RP_UP_EI);
560 	MMIO_D(GEN6_RP_DOWN_EI);
561 	MMIO_D(GEN6_RP_IDLE_HYSTERSIS);
562 	MMIO_D(GEN6_RC1_WAKE_RATE_LIMIT);
563 	MMIO_D(GEN6_RC6_WAKE_RATE_LIMIT);
564 	MMIO_D(GEN6_RC6pp_WAKE_RATE_LIMIT);
565 	MMIO_D(GEN6_RC_EVALUATION_INTERVAL);
566 	MMIO_D(GEN6_RC_IDLE_HYSTERSIS);
567 	MMIO_D(GEN6_RC_SLEEP);
568 	MMIO_D(GEN6_RC1e_THRESHOLD);
569 	MMIO_D(GEN6_RC6_THRESHOLD);
570 	MMIO_D(GEN6_RC6p_THRESHOLD);
571 	MMIO_D(GEN6_RC6pp_THRESHOLD);
572 	MMIO_D(GEN6_PMINTRMSK);
573 
574 	MMIO_D(RSTDBYCTL);
575 	MMIO_D(GEN6_GDRST);
576 	MMIO_F(FENCE_REG_GEN6_LO(0), 0x80);
577 	MMIO_D(CPU_VGACNTRL);
578 	MMIO_D(TILECTL);
579 	MMIO_D(GEN6_UCGCTL1);
580 	MMIO_D(GEN6_UCGCTL2);
581 	MMIO_F(_MMIO(0x4f000), 0x90);
582 	MMIO_D(GEN6_PCODE_DATA);
583 	MMIO_D(_MMIO(0x13812c));
584 	MMIO_D(GEN7_ERR_INT);
585 	MMIO_D(HSW_EDRAM_CAP);
586 	MMIO_D(HSW_IDICR);
587 	MMIO_D(GFX_FLSH_CNTL_GEN6);
588 	MMIO_D(_MMIO(0x3c));
589 	MMIO_D(_MMIO(0x860));
590 	MMIO_D(ECOSKPD(RENDER_RING_BASE));
591 	MMIO_D(_MMIO(0x121d0));
592 	MMIO_D(ECOSKPD(BLT_RING_BASE));
593 	MMIO_D(_MMIO(0x41d0));
594 	MMIO_D(GAC_ECO_BITS);
595 	MMIO_D(_MMIO(0x6200));
596 	MMIO_D(_MMIO(0x6204));
597 	MMIO_D(_MMIO(0x6208));
598 	MMIO_D(_MMIO(0x7118));
599 	MMIO_D(_MMIO(0x7180));
600 	MMIO_D(_MMIO(0x7408));
601 	MMIO_D(_MMIO(0x7c00));
602 	MMIO_D(GEN6_MBCTL);
603 	MMIO_D(_MMIO(0x911c));
604 	MMIO_D(_MMIO(0x9120));
605 	MMIO_D(GEN7_UCGCTL4);
606 	MMIO_D(GAB_CTL);
607 	MMIO_D(_MMIO(0x48800));
608 	MMIO_D(_MMIO(0xce044));
609 	MMIO_D(_MMIO(0xe6500));
610 	MMIO_D(_MMIO(0xe6504));
611 	MMIO_D(_MMIO(0xe6600));
612 	MMIO_D(_MMIO(0xe6604));
613 	MMIO_D(_MMIO(0xe6700));
614 	MMIO_D(_MMIO(0xe6704));
615 	MMIO_D(_MMIO(0xe6800));
616 	MMIO_D(_MMIO(0xe6804));
617 	MMIO_D(PCH_GMBUS4);
618 	MMIO_D(PCH_GMBUS5);
619 	MMIO_D(_MMIO(0x902c));
620 	MMIO_D(_MMIO(0xec008));
621 	MMIO_D(_MMIO(0xec00c));
622 	MMIO_D(_MMIO(0xec008 + 0x18));
623 	MMIO_D(_MMIO(0xec00c + 0x18));
624 	MMIO_D(_MMIO(0xec008 + 0x18 * 2));
625 	MMIO_D(_MMIO(0xec00c + 0x18 * 2));
626 	MMIO_D(_MMIO(0xec008 + 0x18 * 3));
627 	MMIO_D(_MMIO(0xec00c + 0x18 * 3));
628 	MMIO_D(_MMIO(0xec408));
629 	MMIO_D(_MMIO(0xec40c));
630 	MMIO_D(_MMIO(0xec408 + 0x18));
631 	MMIO_D(_MMIO(0xec40c + 0x18));
632 	MMIO_D(_MMIO(0xec408 + 0x18 * 2));
633 	MMIO_D(_MMIO(0xec40c + 0x18 * 2));
634 	MMIO_D(_MMIO(0xec408 + 0x18 * 3));
635 	MMIO_D(_MMIO(0xec40c + 0x18 * 3));
636 	MMIO_D(_MMIO(0xfc810));
637 	MMIO_D(_MMIO(0xfc81c));
638 	MMIO_D(_MMIO(0xfc828));
639 	MMIO_D(_MMIO(0xfc834));
640 	MMIO_D(_MMIO(0xfcc00));
641 	MMIO_D(_MMIO(0xfcc0c));
642 	MMIO_D(_MMIO(0xfcc18));
643 	MMIO_D(_MMIO(0xfcc24));
644 	MMIO_D(_MMIO(0xfd000));
645 	MMIO_D(_MMIO(0xfd00c));
646 	MMIO_D(_MMIO(0xfd018));
647 	MMIO_D(_MMIO(0xfd024));
648 	MMIO_D(_MMIO(0xfd034));
649 	MMIO_D(FPGA_DBG);
650 	MMIO_D(_MMIO(0x2054));
651 	MMIO_D(_MMIO(0x12054));
652 	MMIO_D(_MMIO(0x22054));
653 	MMIO_D(_MMIO(0x1a054));
654 	MMIO_D(_MMIO(0x44070));
655 	MMIO_D(_MMIO(0x2178));
656 	MMIO_D(_MMIO(0x217c));
657 	MMIO_D(_MMIO(0x12178));
658 	MMIO_D(_MMIO(0x1217c));
659 	MMIO_F(_MMIO(0x5200), 32);
660 	MMIO_F(_MMIO(0x5240), 32);
661 	MMIO_F(_MMIO(0x5280), 16);
662 	MMIO_D(BCS_SWCTRL);
663 	MMIO_F(HS_INVOCATION_COUNT, 8);
664 	MMIO_F(DS_INVOCATION_COUNT, 8);
665 	MMIO_F(IA_VERTICES_COUNT, 8);
666 	MMIO_F(IA_PRIMITIVES_COUNT, 8);
667 	MMIO_F(VS_INVOCATION_COUNT, 8);
668 	MMIO_F(GS_INVOCATION_COUNT, 8);
669 	MMIO_F(GS_PRIMITIVES_COUNT, 8);
670 	MMIO_F(CL_INVOCATION_COUNT, 8);
671 	MMIO_F(CL_PRIMITIVES_COUNT, 8);
672 	MMIO_F(PS_INVOCATION_COUNT, 8);
673 	MMIO_F(PS_DEPTH_COUNT, 8);
674 	MMIO_D(ARB_MODE);
675 	MMIO_RING_D(RING_BBADDR);
676 	MMIO_D(_MMIO(0x2220));
677 	MMIO_D(_MMIO(0x12220));
678 	MMIO_D(_MMIO(0x22220));
679 	MMIO_RING_D(RING_SYNC_1);
680 	MMIO_RING_D(RING_SYNC_0);
681 	MMIO_D(GUC_STATUS);
682 
683 	MMIO_F(_MMIO(MCHBAR_MIRROR_BASE_SNB), 0x40000);
684 	MMIO_F(_MMIO(VGT_PVINFO_PAGE), VGT_PVINFO_SIZE);
685 	MMIO_F(LGC_PALETTE(PIPE_A, 0), 1024);
686 	MMIO_F(LGC_PALETTE(PIPE_B, 0), 1024);
687 	MMIO_F(LGC_PALETTE(PIPE_C, 0), 1024);
688 
689 	return 0;
690 }
691 
692 static int iterate_bdw_only_mmio(struct intel_gvt_mmio_table_iter *iter)
693 {
694 	MMIO_D(HSW_PWR_WELL_CTL1);
695 	MMIO_D(HSW_PWR_WELL_CTL2);
696 	MMIO_D(HSW_PWR_WELL_CTL3);
697 	MMIO_D(HSW_PWR_WELL_CTL4);
698 	MMIO_D(HSW_PWR_WELL_CTL5);
699 	MMIO_D(HSW_PWR_WELL_CTL6);
700 
701 	MMIO_D(WM_MISC);
702 	MMIO_D(_MMIO(_SRD_CTL_EDP));
703 
704 	MMIO_D(_MMIO(0xb1f0));
705 	MMIO_D(_MMIO(0xb1c0));
706 	MMIO_D(_MMIO(0xb100));
707 	MMIO_D(_MMIO(0xb10c));
708 	MMIO_D(_MMIO(0xb110));
709 	MMIO_D(_MMIO(0x83a4));
710 	MMIO_D(_MMIO(0x8430));
711 	MMIO_D(_MMIO(0x2248));
712 	MMIO_D(FORCEWAKE_ACK_HSW);
713 
714 	return 0;
715 }
716 
717 static int iterate_bdw_plus_mmio(struct intel_gvt_mmio_table_iter *iter)
718 {
719 	struct drm_i915_private *dev_priv = iter->i915;
720 
721 	MMIO_D(GEN8_GT_IMR(0));
722 	MMIO_D(GEN8_GT_IER(0));
723 	MMIO_D(GEN8_GT_IIR(0));
724 	MMIO_D(GEN8_GT_ISR(0));
725 	MMIO_D(GEN8_GT_IMR(1));
726 	MMIO_D(GEN8_GT_IER(1));
727 	MMIO_D(GEN8_GT_IIR(1));
728 	MMIO_D(GEN8_GT_ISR(1));
729 	MMIO_D(GEN8_GT_IMR(2));
730 	MMIO_D(GEN8_GT_IER(2));
731 	MMIO_D(GEN8_GT_IIR(2));
732 	MMIO_D(GEN8_GT_ISR(2));
733 	MMIO_D(GEN8_GT_IMR(3));
734 	MMIO_D(GEN8_GT_IER(3));
735 	MMIO_D(GEN8_GT_IIR(3));
736 	MMIO_D(GEN8_GT_ISR(3));
737 	MMIO_D(GEN8_DE_PIPE_IMR(PIPE_A));
738 	MMIO_D(GEN8_DE_PIPE_IER(PIPE_A));
739 	MMIO_D(GEN8_DE_PIPE_IIR(PIPE_A));
740 	MMIO_D(GEN8_DE_PIPE_ISR(PIPE_A));
741 	MMIO_D(GEN8_DE_PIPE_IMR(PIPE_B));
742 	MMIO_D(GEN8_DE_PIPE_IER(PIPE_B));
743 	MMIO_D(GEN8_DE_PIPE_IIR(PIPE_B));
744 	MMIO_D(GEN8_DE_PIPE_ISR(PIPE_B));
745 	MMIO_D(GEN8_DE_PIPE_IMR(PIPE_C));
746 	MMIO_D(GEN8_DE_PIPE_IER(PIPE_C));
747 	MMIO_D(GEN8_DE_PIPE_IIR(PIPE_C));
748 	MMIO_D(GEN8_DE_PIPE_ISR(PIPE_C));
749 	MMIO_D(GEN8_DE_PORT_IMR);
750 	MMIO_D(GEN8_DE_PORT_IER);
751 	MMIO_D(GEN8_DE_PORT_IIR);
752 	MMIO_D(GEN8_DE_PORT_ISR);
753 	MMIO_D(GEN8_DE_MISC_IMR);
754 	MMIO_D(GEN8_DE_MISC_IER);
755 	MMIO_D(GEN8_DE_MISC_IIR);
756 	MMIO_D(GEN8_DE_MISC_ISR);
757 	MMIO_D(GEN8_PCU_IMR);
758 	MMIO_D(GEN8_PCU_IER);
759 	MMIO_D(GEN8_PCU_IIR);
760 	MMIO_D(GEN8_PCU_ISR);
761 	MMIO_D(GEN8_MASTER_IRQ);
762 	MMIO_RING_D(RING_ACTHD_UDW);
763 
764 #define RING_REG(base) _MMIO((base) + 0xd0)
765 	MMIO_RING_D(RING_REG);
766 #undef RING_REG
767 
768 #define RING_REG(base) _MMIO((base) + 0x230)
769 	MMIO_RING_D(RING_REG);
770 #undef RING_REG
771 
772 #define RING_REG(base) _MMIO((base) + 0x234)
773 	MMIO_RING_F(RING_REG, 8);
774 #undef RING_REG
775 
776 #define RING_REG(base) _MMIO((base) + 0x244)
777 	MMIO_RING_D(RING_REG);
778 #undef RING_REG
779 
780 #define RING_REG(base) _MMIO((base) + 0x370)
781 	MMIO_RING_F(RING_REG, 48);
782 #undef RING_REG
783 
784 #define RING_REG(base) _MMIO((base) + 0x3a0)
785 	MMIO_RING_D(RING_REG);
786 #undef RING_REG
787 
788 	MMIO_D(PIPEMISC(PIPE_A));
789 	MMIO_D(PIPEMISC(PIPE_B));
790 	MMIO_D(PIPEMISC(PIPE_C));
791 	MMIO_D(_MMIO(0x1c1d0));
792 	MMIO_D(GEN6_MBCUNIT_SNPCR);
793 	MMIO_D(GEN7_MISCCPCTL);
794 	MMIO_D(_MMIO(0x1c054));
795 	MMIO_D(GEN6_PCODE_MAILBOX);
796 	if (!IS_BROXTON(dev_priv))
797 		MMIO_D(GEN8_PRIVATE_PAT_LO);
798 	MMIO_D(GEN8_PRIVATE_PAT_HI);
799 	MMIO_D(GAMTARBMODE);
800 
801 #define RING_REG(base) _MMIO((base) + 0x270)
802 	MMIO_RING_F(RING_REG, 32);
803 #undef RING_REG
804 
805 	MMIO_RING_D(RING_HWS_PGA);
806 	MMIO_D(HDC_CHICKEN0);
807 	MMIO_D(CHICKEN_PIPESL_1(PIPE_A));
808 	MMIO_D(CHICKEN_PIPESL_1(PIPE_B));
809 	MMIO_D(CHICKEN_PIPESL_1(PIPE_C));
810 	MMIO_D(_MMIO(0x6671c));
811 	MMIO_D(_MMIO(0x66c00));
812 	MMIO_D(_MMIO(0x66c04));
813 	MMIO_D(HSW_GTT_CACHE_EN);
814 	MMIO_D(GEN8_EU_DISABLE0);
815 	MMIO_D(GEN8_EU_DISABLE1);
816 	MMIO_D(GEN8_EU_DISABLE2);
817 	MMIO_D(_MMIO(0xfdc));
818 	MMIO_D(GEN8_ROW_CHICKEN);
819 	MMIO_D(GEN7_ROW_CHICKEN2);
820 	MMIO_D(GEN8_UCGCTL6);
821 	MMIO_D(GEN8_L3SQCREG4);
822 	MMIO_D(GEN9_SCRATCH_LNCF1);
823 	MMIO_F(_MMIO(0x24d0), 48);
824 	MMIO_D(_MMIO(0x44484));
825 	MMIO_D(_MMIO(0x4448c));
826 	MMIO_D(GEN8_L3_LRA_1_GPGPU);
827 	MMIO_D(_MMIO(0x110000));
828 	MMIO_D(_MMIO(0x48400));
829 	MMIO_D(_MMIO(0x6e570));
830 	MMIO_D(_MMIO(0x65f10));
831 	MMIO_D(_MMIO(0xe194));
832 	MMIO_D(_MMIO(0xe188));
833 	MMIO_D(HALF_SLICE_CHICKEN2);
834 	MMIO_D(_MMIO(0x2580));
835 	MMIO_D(_MMIO(0xe220));
836 	MMIO_D(_MMIO(0xe230));
837 	MMIO_D(_MMIO(0xe240));
838 	MMIO_D(_MMIO(0xe260));
839 	MMIO_D(_MMIO(0xe270));
840 	MMIO_D(_MMIO(0xe280));
841 	MMIO_D(_MMIO(0xe2a0));
842 	MMIO_D(_MMIO(0xe2b0));
843 	MMIO_D(_MMIO(0xe2c0));
844 	MMIO_D(_MMIO(0x21f0));
845 	MMIO_D(GEN8_GAMW_ECO_DEV_RW_IA);
846 	MMIO_D(_MMIO(0x215c));
847 	MMIO_F(_MMIO(0x2290), 8);
848 	MMIO_D(_MMIO(0x2b00));
849 	MMIO_D(_MMIO(0x2360));
850 	MMIO_D(_MMIO(0x1c17c));
851 	MMIO_D(_MMIO(0x1c178));
852 	MMIO_D(_MMIO(0x4260));
853 	MMIO_D(_MMIO(0x4264));
854 	MMIO_D(_MMIO(0x4268));
855 	MMIO_D(_MMIO(0x426c));
856 	MMIO_D(_MMIO(0x4270));
857 	MMIO_D(_MMIO(0x4094));
858 	MMIO_D(_MMIO(0x22178));
859 	MMIO_D(_MMIO(0x1a178));
860 	MMIO_D(_MMIO(0x1a17c));
861 	MMIO_D(_MMIO(0x2217c));
862 	MMIO_D(EDP_PSR_IMR);
863 	MMIO_D(EDP_PSR_IIR);
864 	MMIO_D(_MMIO(0xe4cc));
865 	MMIO_D(GEN7_SC_INSTDONE);
866 
867 	return 0;
868 }
869 
870 static int iterate_pre_skl_mmio(struct intel_gvt_mmio_table_iter *iter)
871 {
872 	MMIO_D(FORCEWAKE_MT);
873 
874 	MMIO_D(PCH_ADPA);
875 	MMIO_F(_MMIO(_PCH_DPB_AUX_CH_CTL), 6 * 4);
876 	MMIO_F(_MMIO(_PCH_DPC_AUX_CH_CTL), 6 * 4);
877 	MMIO_F(_MMIO(_PCH_DPD_AUX_CH_CTL), 6 * 4);
878 
879 	MMIO_F(_MMIO(0x70440), 0xc);
880 	MMIO_F(_MMIO(0x71440), 0xc);
881 	MMIO_F(_MMIO(0x72440), 0xc);
882 	MMIO_F(_MMIO(0x7044c), 0xc);
883 	MMIO_F(_MMIO(0x7144c), 0xc);
884 	MMIO_F(_MMIO(0x7244c), 0xc);
885 
886 	return 0;
887 }
888 
889 static int iterate_skl_plus_mmio(struct intel_gvt_mmio_table_iter *iter)
890 {
891 	struct drm_i915_private *dev_priv = iter->i915;
892 
893 	MMIO_D(FORCEWAKE_RENDER_GEN9);
894 	MMIO_D(FORCEWAKE_ACK_RENDER_GEN9);
895 	MMIO_D(FORCEWAKE_GT_GEN9);
896 	MMIO_D(FORCEWAKE_ACK_GT_GEN9);
897 	MMIO_D(FORCEWAKE_MEDIA_GEN9);
898 	MMIO_D(FORCEWAKE_ACK_MEDIA_GEN9);
899 	MMIO_F(DP_AUX_CH_CTL(AUX_CH_B), 6 * 4);
900 	MMIO_F(DP_AUX_CH_CTL(AUX_CH_C), 6 * 4);
901 	MMIO_F(DP_AUX_CH_CTL(AUX_CH_D), 6 * 4);
902 	MMIO_D(HSW_PWR_WELL_CTL1);
903 	MMIO_D(HSW_PWR_WELL_CTL2);
904 	MMIO_D(DBUF_CTL_S(0));
905 	MMIO_D(GEN9_PG_ENABLE);
906 	MMIO_D(GEN9_MEDIA_PG_IDLE_HYSTERESIS);
907 	MMIO_D(GEN9_RENDER_PG_IDLE_HYSTERESIS);
908 	MMIO_D(GEN9_GAMT_ECO_REG_RW_IA);
909 	MMIO_D(MMCD_MISC_CTRL);
910 	MMIO_D(CHICKEN_PAR1_1);
911 	MMIO_D(DC_STATE_EN);
912 	MMIO_D(DC_STATE_DEBUG);
913 	MMIO_D(CDCLK_CTL);
914 	MMIO_D(LCPLL1_CTL);
915 	MMIO_D(LCPLL2_CTL);
916 	MMIO_D(_MMIO(_DPLL1_CFGCR1));
917 	MMIO_D(_MMIO(_DPLL2_CFGCR1));
918 	MMIO_D(_MMIO(_DPLL3_CFGCR1));
919 	MMIO_D(_MMIO(_DPLL1_CFGCR2));
920 	MMIO_D(_MMIO(_DPLL2_CFGCR2));
921 	MMIO_D(_MMIO(_DPLL3_CFGCR2));
922 	MMIO_D(DPLL_CTRL1);
923 	MMIO_D(DPLL_CTRL2);
924 	MMIO_D(DPLL_STATUS);
925 	MMIO_D(SKL_PS_WIN_POS(PIPE_A, 0));
926 	MMIO_D(SKL_PS_WIN_POS(PIPE_A, 1));
927 	MMIO_D(SKL_PS_WIN_POS(PIPE_B, 0));
928 	MMIO_D(SKL_PS_WIN_POS(PIPE_B, 1));
929 	MMIO_D(SKL_PS_WIN_POS(PIPE_C, 0));
930 	MMIO_D(SKL_PS_WIN_POS(PIPE_C, 1));
931 	MMIO_D(SKL_PS_WIN_SZ(PIPE_A, 0));
932 	MMIO_D(SKL_PS_WIN_SZ(PIPE_A, 1));
933 	MMIO_D(SKL_PS_WIN_SZ(PIPE_B, 0));
934 	MMIO_D(SKL_PS_WIN_SZ(PIPE_B, 1));
935 	MMIO_D(SKL_PS_WIN_SZ(PIPE_C, 0));
936 	MMIO_D(SKL_PS_WIN_SZ(PIPE_C, 1));
937 	MMIO_D(SKL_PS_CTRL(PIPE_A, 0));
938 	MMIO_D(SKL_PS_CTRL(PIPE_A, 1));
939 	MMIO_D(SKL_PS_CTRL(PIPE_B, 0));
940 	MMIO_D(SKL_PS_CTRL(PIPE_B, 1));
941 	MMIO_D(SKL_PS_CTRL(PIPE_C, 0));
942 	MMIO_D(SKL_PS_CTRL(PIPE_C, 1));
943 	MMIO_D(PLANE_BUF_CFG(PIPE_A, 0));
944 	MMIO_D(PLANE_BUF_CFG(PIPE_A, 1));
945 	MMIO_D(PLANE_BUF_CFG(PIPE_A, 2));
946 	MMIO_D(PLANE_BUF_CFG(PIPE_A, 3));
947 	MMIO_D(PLANE_BUF_CFG(PIPE_B, 0));
948 	MMIO_D(PLANE_BUF_CFG(PIPE_B, 1));
949 	MMIO_D(PLANE_BUF_CFG(PIPE_B, 2));
950 	MMIO_D(PLANE_BUF_CFG(PIPE_B, 3));
951 	MMIO_D(PLANE_BUF_CFG(PIPE_C, 0));
952 	MMIO_D(PLANE_BUF_CFG(PIPE_C, 1));
953 	MMIO_D(PLANE_BUF_CFG(PIPE_C, 2));
954 	MMIO_D(PLANE_BUF_CFG(PIPE_C, 3));
955 	MMIO_D(CUR_BUF_CFG(PIPE_A));
956 	MMIO_D(CUR_BUF_CFG(PIPE_B));
957 	MMIO_D(CUR_BUF_CFG(PIPE_C));
958 	MMIO_F(PLANE_WM(PIPE_A, 0, 0), 4 * 8);
959 	MMIO_F(PLANE_WM(PIPE_A, 1, 0), 4 * 8);
960 	MMIO_F(PLANE_WM(PIPE_A, 2, 0), 4 * 8);
961 	MMIO_F(PLANE_WM(PIPE_B, 0, 0), 4 * 8);
962 	MMIO_F(PLANE_WM(PIPE_B, 1, 0), 4 * 8);
963 	MMIO_F(PLANE_WM(PIPE_B, 2, 0), 4 * 8);
964 	MMIO_F(PLANE_WM(PIPE_C, 0, 0), 4 * 8);
965 	MMIO_F(PLANE_WM(PIPE_C, 1, 0), 4 * 8);
966 	MMIO_F(PLANE_WM(PIPE_C, 2, 0), 4 * 8);
967 	MMIO_F(CUR_WM(PIPE_A, 0), 4 * 8);
968 	MMIO_F(CUR_WM(PIPE_B, 0), 4 * 8);
969 	MMIO_F(CUR_WM(PIPE_C, 0), 4 * 8);
970 	MMIO_D(PLANE_WM_TRANS(PIPE_A, 0));
971 	MMIO_D(PLANE_WM_TRANS(PIPE_A, 1));
972 	MMIO_D(PLANE_WM_TRANS(PIPE_A, 2));
973 	MMIO_D(PLANE_WM_TRANS(PIPE_B, 0));
974 	MMIO_D(PLANE_WM_TRANS(PIPE_B, 1));
975 	MMIO_D(PLANE_WM_TRANS(PIPE_B, 2));
976 	MMIO_D(PLANE_WM_TRANS(PIPE_C, 0));
977 	MMIO_D(PLANE_WM_TRANS(PIPE_C, 1));
978 	MMIO_D(PLANE_WM_TRANS(PIPE_C, 2));
979 	MMIO_D(CUR_WM_TRANS(PIPE_A));
980 	MMIO_D(CUR_WM_TRANS(PIPE_B));
981 	MMIO_D(CUR_WM_TRANS(PIPE_C));
982 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 0));
983 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 1));
984 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 2));
985 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_A, 3));
986 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 0));
987 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 1));
988 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 2));
989 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_B, 3));
990 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 0));
991 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 1));
992 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 2));
993 	MMIO_D(PLANE_NV12_BUF_CFG(PIPE_C, 3));
994 	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 1)));
995 	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 2)));
996 	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 3)));
997 	MMIO_D(_MMIO(_REG_701C0(PIPE_A, 4)));
998 	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 1)));
999 	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 2)));
1000 	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 3)));
1001 	MMIO_D(_MMIO(_REG_701C0(PIPE_B, 4)));
1002 	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 1)));
1003 	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 2)));
1004 	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 3)));
1005 	MMIO_D(_MMIO(_REG_701C0(PIPE_C, 4)));
1006 	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 1)));
1007 	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 2)));
1008 	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 3)));
1009 	MMIO_D(_MMIO(_REG_701C4(PIPE_A, 4)));
1010 	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 1)));
1011 	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 2)));
1012 	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 3)));
1013 	MMIO_D(_MMIO(_REG_701C4(PIPE_B, 4)));
1014 	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 1)));
1015 	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 2)));
1016 	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 3)));
1017 	MMIO_D(_MMIO(_REG_701C4(PIPE_C, 4)));
1018 	MMIO_D(_MMIO(_PLANE_CTL_3_A));
1019 	MMIO_D(_MMIO(_PLANE_CTL_3_B));
1020 	MMIO_D(_MMIO(0x72380));
1021 	MMIO_D(_MMIO(0x7239c));
1022 	MMIO_D(_MMIO(_PLANE_SURF_3_A));
1023 	MMIO_D(_MMIO(_PLANE_SURF_3_B));
1024 	MMIO_D(DMC_SSP_BASE);
1025 	MMIO_D(DMC_HTP_SKL);
1026 	MMIO_D(DMC_LAST_WRITE);
1027 	MMIO_D(BDW_SCRATCH1);
1028 	MMIO_D(SKL_DFSM);
1029 	MMIO_D(DISPIO_CR_TX_BMU_CR0);
1030 	MMIO_F(GEN9_GFX_MOCS(0), 0x7f8);
1031 	MMIO_F(GEN7_L3CNTLREG2, 0x80);
1032 	MMIO_D(RPM_CONFIG0);
1033 	MMIO_D(_MMIO(0xd08));
1034 	MMIO_D(RC6_LOCATION);
1035 	MMIO_D(GEN7_FF_SLICE_CS_CHICKEN1);
1036 	MMIO_D(GEN9_CS_DEBUG_MODE1);
1037 	/* TRTT */
1038 	MMIO_D(TRVATTL3PTRDW(0));
1039 	MMIO_D(TRVATTL3PTRDW(1));
1040 	MMIO_D(TRVATTL3PTRDW(2));
1041 	MMIO_D(TRVATTL3PTRDW(3));
1042 	MMIO_D(TRVADR);
1043 	MMIO_D(TRTTE);
1044 	MMIO_D(_MMIO(0x4dfc));
1045 	MMIO_D(_MMIO(0x46430));
1046 	MMIO_D(_MMIO(0x46520));
1047 	MMIO_D(_MMIO(0xc403c));
1048 	MMIO_D(GEN8_GARBCNTL);
1049 	MMIO_D(DMA_CTRL);
1050 	MMIO_D(_MMIO(0x65900));
1051 	MMIO_D(GEN6_STOLEN_RESERVED);
1052 	MMIO_D(_MMIO(0x4068));
1053 	MMIO_D(_MMIO(0x67054));
1054 	MMIO_D(_MMIO(0x6e560));
1055 	MMIO_D(_MMIO(0x6e554));
1056 	MMIO_D(_MMIO(0x2b20));
1057 	MMIO_D(_MMIO(0x65f00));
1058 	MMIO_D(_MMIO(0x65f08));
1059 	MMIO_D(_MMIO(0x320f0));
1060 	MMIO_D(_MMIO(0x70034));
1061 	MMIO_D(_MMIO(0x71034));
1062 	MMIO_D(_MMIO(0x72034));
1063 	MMIO_D(_MMIO(_PLANE_KEYVAL_1(PIPE_A)));
1064 	MMIO_D(_MMIO(_PLANE_KEYVAL_1(PIPE_B)));
1065 	MMIO_D(_MMIO(_PLANE_KEYVAL_1(PIPE_C)));
1066 	MMIO_D(_MMIO(_PLANE_KEYMAX_1(PIPE_A)));
1067 	MMIO_D(_MMIO(_PLANE_KEYMAX_1(PIPE_B)));
1068 	MMIO_D(_MMIO(_PLANE_KEYMAX_1(PIPE_C)));
1069 	MMIO_D(_MMIO(_PLANE_KEYMSK_1(PIPE_A)));
1070 	MMIO_D(_MMIO(_PLANE_KEYMSK_1(PIPE_B)));
1071 	MMIO_D(_MMIO(_PLANE_KEYMSK_1(PIPE_C)));
1072 	MMIO_D(_MMIO(0x44500));
1073 #define CSFE_CHICKEN1_REG(base) _MMIO((base) + 0xD4)
1074 	MMIO_RING_D(CSFE_CHICKEN1_REG);
1075 #undef CSFE_CHICKEN1_REG
1076 	MMIO_D(GEN8_HDC_CHICKEN1);
1077 	MMIO_D(GEN9_WM_CHICKEN3);
1078 
1079 	if (IS_KABYLAKE(dev_priv) ||
1080 	    IS_COFFEELAKE(dev_priv) || IS_COMETLAKE(dev_priv))
1081 		MMIO_D(GAMT_CHKN_BIT_REG);
1082 	if (!IS_BROXTON(dev_priv))
1083 		MMIO_D(GEN9_CTX_PREEMPT_REG);
1084 	MMIO_F(_MMIO(DMC_MMIO_START_RANGE), 0x3000);
1085 	return 0;
1086 }
1087 
1088 static int iterate_bxt_mmio(struct intel_gvt_mmio_table_iter *iter)
1089 {
1090 	struct drm_i915_private *dev_priv = iter->i915;
1091 
1092 	MMIO_F(_MMIO(0x80000), 0x3000);
1093 	MMIO_D(GEN7_SAMPLER_INSTDONE);
1094 	MMIO_D(GEN7_ROW_INSTDONE);
1095 	MMIO_D(GEN8_FAULT_TLB_DATA0);
1096 	MMIO_D(GEN8_FAULT_TLB_DATA1);
1097 	MMIO_D(ERROR_GEN6);
1098 	MMIO_D(DONE_REG);
1099 	MMIO_D(EIR);
1100 	MMIO_D(PGTBL_ER);
1101 	MMIO_D(_MMIO(0x4194));
1102 	MMIO_D(_MMIO(0x4294));
1103 	MMIO_D(_MMIO(0x4494));
1104 	MMIO_RING_D(RING_PSMI_CTL);
1105 	MMIO_RING_D(RING_DMA_FADD);
1106 	MMIO_RING_D(RING_DMA_FADD_UDW);
1107 	MMIO_RING_D(RING_IPEHR);
1108 	MMIO_RING_D(RING_INSTPS);
1109 	MMIO_RING_D(RING_BBADDR_UDW);
1110 	MMIO_RING_D(RING_BBSTATE);
1111 	MMIO_RING_D(RING_IPEIR);
1112 	MMIO_F(SOFT_SCRATCH(0), 16 * 4);
1113 	MMIO_D(BXT_P_CR_GT_DISP_PWRON);
1114 	MMIO_D(BXT_RP_STATE_CAP);
1115 	MMIO_D(BXT_PHY_CTL_FAMILY(DPIO_PHY0));
1116 	MMIO_D(BXT_PHY_CTL_FAMILY(DPIO_PHY1));
1117 	MMIO_D(BXT_PHY_CTL(PORT_A));
1118 	MMIO_D(BXT_PHY_CTL(PORT_B));
1119 	MMIO_D(BXT_PHY_CTL(PORT_C));
1120 	MMIO_D(BXT_PORT_PLL_ENABLE(PORT_A));
1121 	MMIO_D(BXT_PORT_PLL_ENABLE(PORT_B));
1122 	MMIO_D(BXT_PORT_PLL_ENABLE(PORT_C));
1123 	MMIO_D(BXT_PORT_CL1CM_DW0(DPIO_PHY0));
1124 	MMIO_D(BXT_PORT_CL1CM_DW9(DPIO_PHY0));
1125 	MMIO_D(BXT_PORT_CL1CM_DW10(DPIO_PHY0));
1126 	MMIO_D(BXT_PORT_CL1CM_DW28(DPIO_PHY0));
1127 	MMIO_D(BXT_PORT_CL1CM_DW30(DPIO_PHY0));
1128 	MMIO_D(BXT_PORT_CL2CM_DW6(DPIO_PHY0));
1129 	MMIO_D(BXT_PORT_REF_DW3(DPIO_PHY0));
1130 	MMIO_D(BXT_PORT_REF_DW6(DPIO_PHY0));
1131 	MMIO_D(BXT_PORT_REF_DW8(DPIO_PHY0));
1132 	MMIO_D(BXT_PORT_CL1CM_DW0(DPIO_PHY1));
1133 	MMIO_D(BXT_PORT_CL1CM_DW9(DPIO_PHY1));
1134 	MMIO_D(BXT_PORT_CL1CM_DW10(DPIO_PHY1));
1135 	MMIO_D(BXT_PORT_CL1CM_DW28(DPIO_PHY1));
1136 	MMIO_D(BXT_PORT_CL1CM_DW30(DPIO_PHY1));
1137 	MMIO_D(BXT_PORT_CL2CM_DW6(DPIO_PHY1));
1138 	MMIO_D(BXT_PORT_REF_DW3(DPIO_PHY1));
1139 	MMIO_D(BXT_PORT_REF_DW6(DPIO_PHY1));
1140 	MMIO_D(BXT_PORT_REF_DW8(DPIO_PHY1));
1141 	MMIO_D(BXT_PORT_PLL_EBB_0(DPIO_PHY0, DPIO_CH0));
1142 	MMIO_D(BXT_PORT_PLL_EBB_4(DPIO_PHY0, DPIO_CH0));
1143 	MMIO_D(BXT_PORT_PCS_DW10_LN01(DPIO_PHY0, DPIO_CH0));
1144 	MMIO_D(BXT_PORT_PCS_DW10_GRP(DPIO_PHY0, DPIO_CH0));
1145 	MMIO_D(BXT_PORT_PCS_DW12_LN01(DPIO_PHY0, DPIO_CH0));
1146 	MMIO_D(BXT_PORT_PCS_DW12_LN23(DPIO_PHY0, DPIO_CH0));
1147 	MMIO_D(BXT_PORT_PCS_DW12_GRP(DPIO_PHY0, DPIO_CH0));
1148 	MMIO_D(BXT_PORT_TX_DW2_LN0(DPIO_PHY0, DPIO_CH0));
1149 	MMIO_D(BXT_PORT_TX_DW2_GRP(DPIO_PHY0, DPIO_CH0));
1150 	MMIO_D(BXT_PORT_TX_DW3_LN0(DPIO_PHY0, DPIO_CH0));
1151 	MMIO_D(BXT_PORT_TX_DW3_GRP(DPIO_PHY0, DPIO_CH0));
1152 	MMIO_D(BXT_PORT_TX_DW4_LN0(DPIO_PHY0, DPIO_CH0));
1153 	MMIO_D(BXT_PORT_TX_DW4_GRP(DPIO_PHY0, DPIO_CH0));
1154 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 0));
1155 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 1));
1156 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 2));
1157 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH0, 3));
1158 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 0));
1159 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 1));
1160 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 2));
1161 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 3));
1162 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 6));
1163 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 8));
1164 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 9));
1165 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH0, 10));
1166 	MMIO_D(BXT_PORT_PLL_EBB_0(DPIO_PHY0, DPIO_CH1));
1167 	MMIO_D(BXT_PORT_PLL_EBB_4(DPIO_PHY0, DPIO_CH1));
1168 	MMIO_D(BXT_PORT_PCS_DW10_LN01(DPIO_PHY0, DPIO_CH1));
1169 	MMIO_D(BXT_PORT_PCS_DW10_GRP(DPIO_PHY0, DPIO_CH1));
1170 	MMIO_D(BXT_PORT_PCS_DW12_LN01(DPIO_PHY0, DPIO_CH1));
1171 	MMIO_D(BXT_PORT_PCS_DW12_LN23(DPIO_PHY0, DPIO_CH1));
1172 	MMIO_D(BXT_PORT_PCS_DW12_GRP(DPIO_PHY0, DPIO_CH1));
1173 	MMIO_D(BXT_PORT_TX_DW2_LN0(DPIO_PHY0, DPIO_CH1));
1174 	MMIO_D(BXT_PORT_TX_DW2_GRP(DPIO_PHY0, DPIO_CH1));
1175 	MMIO_D(BXT_PORT_TX_DW3_LN0(DPIO_PHY0, DPIO_CH1));
1176 	MMIO_D(BXT_PORT_TX_DW3_GRP(DPIO_PHY0, DPIO_CH1));
1177 	MMIO_D(BXT_PORT_TX_DW4_LN0(DPIO_PHY0, DPIO_CH1));
1178 	MMIO_D(BXT_PORT_TX_DW4_GRP(DPIO_PHY0, DPIO_CH1));
1179 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 0));
1180 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 1));
1181 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 2));
1182 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY0, DPIO_CH1, 3));
1183 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 0));
1184 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 1));
1185 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 2));
1186 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 3));
1187 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 6));
1188 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 8));
1189 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 9));
1190 	MMIO_D(BXT_PORT_PLL(DPIO_PHY0, DPIO_CH1, 10));
1191 	MMIO_D(BXT_PORT_PLL_EBB_0(DPIO_PHY1, DPIO_CH0));
1192 	MMIO_D(BXT_PORT_PLL_EBB_4(DPIO_PHY1, DPIO_CH0));
1193 	MMIO_D(BXT_PORT_PCS_DW10_LN01(DPIO_PHY1, DPIO_CH0));
1194 	MMIO_D(BXT_PORT_PCS_DW10_GRP(DPIO_PHY1, DPIO_CH0));
1195 	MMIO_D(BXT_PORT_PCS_DW12_LN01(DPIO_PHY1, DPIO_CH0));
1196 	MMIO_D(BXT_PORT_PCS_DW12_LN23(DPIO_PHY1, DPIO_CH0));
1197 	MMIO_D(BXT_PORT_PCS_DW12_GRP(DPIO_PHY1, DPIO_CH0));
1198 	MMIO_D(BXT_PORT_TX_DW2_LN0(DPIO_PHY1, DPIO_CH0));
1199 	MMIO_D(BXT_PORT_TX_DW2_GRP(DPIO_PHY1, DPIO_CH0));
1200 	MMIO_D(BXT_PORT_TX_DW3_LN0(DPIO_PHY1, DPIO_CH0));
1201 	MMIO_D(BXT_PORT_TX_DW3_GRP(DPIO_PHY1, DPIO_CH0));
1202 	MMIO_D(BXT_PORT_TX_DW4_LN0(DPIO_PHY1, DPIO_CH0));
1203 	MMIO_D(BXT_PORT_TX_DW4_GRP(DPIO_PHY1, DPIO_CH0));
1204 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 0));
1205 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 1));
1206 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 2));
1207 	MMIO_D(BXT_PORT_TX_DW14_LN(DPIO_PHY1, DPIO_CH0, 3));
1208 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 0));
1209 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 1));
1210 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 2));
1211 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 3));
1212 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 6));
1213 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 8));
1214 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 9));
1215 	MMIO_D(BXT_PORT_PLL(DPIO_PHY1, DPIO_CH0, 10));
1216 	MMIO_D(BXT_DE_PLL_CTL);
1217 	MMIO_D(BXT_DE_PLL_ENABLE);
1218 	MMIO_D(BXT_DSI_PLL_CTL);
1219 	MMIO_D(BXT_DSI_PLL_ENABLE);
1220 	MMIO_D(GEN9_CLKGATE_DIS_0);
1221 	MMIO_D(GEN9_CLKGATE_DIS_4);
1222 	MMIO_D(HSW_TVIDEO_DIP_GCP(TRANSCODER_A));
1223 	MMIO_D(HSW_TVIDEO_DIP_GCP(TRANSCODER_B));
1224 	MMIO_D(HSW_TVIDEO_DIP_GCP(TRANSCODER_C));
1225 	MMIO_D(RC6_CTX_BASE);
1226 	MMIO_D(GEN8_PUSHBUS_CONTROL);
1227 	MMIO_D(GEN8_PUSHBUS_ENABLE);
1228 	MMIO_D(GEN8_PUSHBUS_SHIFT);
1229 	MMIO_D(GEN6_GFXPAUSE);
1230 	MMIO_D(GEN8_L3SQCREG1);
1231 	MMIO_D(GEN8_L3CNTLREG);
1232 	MMIO_D(_MMIO(0x20D8));
1233 	MMIO_F(GEN8_RING_CS_GPR(RENDER_RING_BASE, 0), 0x40);
1234 	MMIO_F(GEN8_RING_CS_GPR(GEN6_BSD_RING_BASE, 0), 0x40);
1235 	MMIO_F(GEN8_RING_CS_GPR(BLT_RING_BASE, 0), 0x40);
1236 	MMIO_F(GEN8_RING_CS_GPR(VEBOX_RING_BASE, 0), 0x40);
1237 	MMIO_D(GEN9_CTX_PREEMPT_REG);
1238 	MMIO_D(GEN8_PRIVATE_PAT_LO);
1239 
1240 	return 0;
1241 }
1242 
1243 /**
1244  * intel_gvt_iterate_mmio_table - Iterate the GVT MMIO table
1245  * @iter: the interator
1246  *
1247  * This function is called for iterating the GVT MMIO table when i915 is
1248  * taking the snapshot of the HW and GVT is building MMIO tracking table.
1249  */
1250 int intel_gvt_iterate_mmio_table(struct intel_gvt_mmio_table_iter *iter)
1251 {
1252 	struct drm_i915_private *i915 = iter->i915;
1253 	int ret;
1254 
1255 	ret = iterate_generic_mmio(iter);
1256 	if (ret)
1257 		goto err;
1258 
1259 	if (IS_BROADWELL(i915)) {
1260 		ret = iterate_bdw_only_mmio(iter);
1261 		if (ret)
1262 			goto err;
1263 		ret = iterate_bdw_plus_mmio(iter);
1264 		if (ret)
1265 			goto err;
1266 		ret = iterate_pre_skl_mmio(iter);
1267 		if (ret)
1268 			goto err;
1269 	} else if (IS_SKYLAKE(i915) ||
1270 		   IS_KABYLAKE(i915) ||
1271 		   IS_COFFEELAKE(i915) ||
1272 		   IS_COMETLAKE(i915)) {
1273 		ret = iterate_bdw_plus_mmio(iter);
1274 		if (ret)
1275 			goto err;
1276 		ret = iterate_skl_plus_mmio(iter);
1277 		if (ret)
1278 			goto err;
1279 	} else if (IS_BROXTON(i915)) {
1280 		ret = iterate_bdw_plus_mmio(iter);
1281 		if (ret)
1282 			goto err;
1283 		ret = iterate_skl_plus_mmio(iter);
1284 		if (ret)
1285 			goto err;
1286 		ret = iterate_bxt_mmio(iter);
1287 		if (ret)
1288 			goto err;
1289 	}
1290 
1291 	return 0;
1292 err:
1293 	return ret;
1294 }
1295 EXPORT_SYMBOL_NS_GPL(intel_gvt_iterate_mmio_table, I915_GVT);
1296