124f90d66SChris Wilson // SPDX-License-Identifier: MIT
23fb33cd3SChris Wilson /*
33fb33cd3SChris Wilson  * Copyright © 2019 Intel Corporation
43fb33cd3SChris Wilson  */
53fb33cd3SChris Wilson 
63fb33cd3SChris Wilson #include "gt/intel_engine_pm.h"
745233ab2SChris Wilson #include "gt/intel_gpu_commands.h"
83fb33cd3SChris Wilson #include "i915_selftest.h"
93fb33cd3SChris Wilson 
103fb33cd3SChris Wilson #include "gem/selftests/mock_context.h"
113fb33cd3SChris Wilson #include "selftests/igt_reset.h"
123fb33cd3SChris Wilson #include "selftests/igt_spinner.h"
133fb33cd3SChris Wilson 
143fb33cd3SChris Wilson struct live_mocs {
158bb92516SChris Wilson 	struct drm_i915_mocs_table table;
168bb92516SChris Wilson 	struct drm_i915_mocs_table *mocs;
178bb92516SChris Wilson 	struct drm_i915_mocs_table *l3cc;
183fb33cd3SChris Wilson 	struct i915_vma *scratch;
193fb33cd3SChris Wilson 	void *vaddr;
203fb33cd3SChris Wilson };
213fb33cd3SChris Wilson 
22e36ba817SChris Wilson static struct intel_context *mocs_context_create(struct intel_engine_cs *engine)
23e36ba817SChris Wilson {
24e36ba817SChris Wilson 	struct intel_context *ce;
25e36ba817SChris Wilson 
26e36ba817SChris Wilson 	ce = intel_context_create(engine);
27e36ba817SChris Wilson 	if (IS_ERR(ce))
28e36ba817SChris Wilson 		return ce;
29e36ba817SChris Wilson 
30e36ba817SChris Wilson 	/* We build large requests to read the registers from the ring */
31e36ba817SChris Wilson 	ce->ring = __intel_context_ring_size(SZ_16K);
32e36ba817SChris Wilson 
33e36ba817SChris Wilson 	return ce;
34e36ba817SChris Wilson }
35e36ba817SChris Wilson 
363fb33cd3SChris Wilson static int request_add_sync(struct i915_request *rq, int err)
373fb33cd3SChris Wilson {
383fb33cd3SChris Wilson 	i915_request_get(rq);
393fb33cd3SChris Wilson 	i915_request_add(rq);
403fb33cd3SChris Wilson 	if (i915_request_wait(rq, 0, HZ / 5) < 0)
413fb33cd3SChris Wilson 		err = -ETIME;
423fb33cd3SChris Wilson 	i915_request_put(rq);
433fb33cd3SChris Wilson 
443fb33cd3SChris Wilson 	return err;
453fb33cd3SChris Wilson }
463fb33cd3SChris Wilson 
473fb33cd3SChris Wilson static int request_add_spin(struct i915_request *rq, struct igt_spinner *spin)
483fb33cd3SChris Wilson {
493fb33cd3SChris Wilson 	int err = 0;
503fb33cd3SChris Wilson 
513fb33cd3SChris Wilson 	i915_request_get(rq);
523fb33cd3SChris Wilson 	i915_request_add(rq);
533fb33cd3SChris Wilson 	if (spin && !igt_wait_for_spinner(spin, rq))
543fb33cd3SChris Wilson 		err = -ETIME;
553fb33cd3SChris Wilson 	i915_request_put(rq);
563fb33cd3SChris Wilson 
573fb33cd3SChris Wilson 	return err;
583fb33cd3SChris Wilson }
593fb33cd3SChris Wilson 
603fb33cd3SChris Wilson static int live_mocs_init(struct live_mocs *arg, struct intel_gt *gt)
613fb33cd3SChris Wilson {
620e744b51SChris Wilson 	unsigned int flags;
633fb33cd3SChris Wilson 	int err;
643fb33cd3SChris Wilson 
650e744b51SChris Wilson 	memset(arg, 0, sizeof(*arg));
660e744b51SChris Wilson 
678bb92516SChris Wilson 	flags = get_mocs_settings(gt->i915, &arg->table);
680e744b51SChris Wilson 	if (!flags)
693fb33cd3SChris Wilson 		return -EINVAL;
703fb33cd3SChris Wilson 
710e744b51SChris Wilson 	if (flags & HAS_RENDER_L3CC)
728bb92516SChris Wilson 		arg->l3cc = &arg->table;
730e744b51SChris Wilson 
740e744b51SChris Wilson 	if (flags & (HAS_GLOBAL_MOCS | HAS_ENGINE_MOCS))
758bb92516SChris Wilson 		arg->mocs = &arg->table;
760e744b51SChris Wilson 
772a665968SMaarten Lankhorst 	arg->scratch =
782a665968SMaarten Lankhorst 		__vm_create_scratch_for_read_pinned(&gt->ggtt->vm, PAGE_SIZE);
793fb33cd3SChris Wilson 	if (IS_ERR(arg->scratch))
803fb33cd3SChris Wilson 		return PTR_ERR(arg->scratch);
813fb33cd3SChris Wilson 
82e20e9b15SMaarten Lankhorst 	arg->vaddr = i915_gem_object_pin_map_unlocked(arg->scratch->obj, I915_MAP_WB);
833fb33cd3SChris Wilson 	if (IS_ERR(arg->vaddr)) {
843fb33cd3SChris Wilson 		err = PTR_ERR(arg->vaddr);
853fb33cd3SChris Wilson 		goto err_scratch;
863fb33cd3SChris Wilson 	}
873fb33cd3SChris Wilson 
883fb33cd3SChris Wilson 	return 0;
893fb33cd3SChris Wilson 
903fb33cd3SChris Wilson err_scratch:
913fb33cd3SChris Wilson 	i915_vma_unpin_and_release(&arg->scratch, 0);
923fb33cd3SChris Wilson 	return err;
933fb33cd3SChris Wilson }
943fb33cd3SChris Wilson 
953fb33cd3SChris Wilson static void live_mocs_fini(struct live_mocs *arg)
963fb33cd3SChris Wilson {
973fb33cd3SChris Wilson 	i915_vma_unpin_and_release(&arg->scratch, I915_VMA_RELEASE_MAP);
983fb33cd3SChris Wilson }
993fb33cd3SChris Wilson 
1003fb33cd3SChris Wilson static int read_regs(struct i915_request *rq,
1013fb33cd3SChris Wilson 		     u32 addr, unsigned int count,
102368fd0d7SJani Nikula 		     u32 *offset)
1033fb33cd3SChris Wilson {
1043fb33cd3SChris Wilson 	unsigned int i;
1053fb33cd3SChris Wilson 	u32 *cs;
1063fb33cd3SChris Wilson 
1073fb33cd3SChris Wilson 	GEM_BUG_ON(!IS_ALIGNED(*offset, sizeof(u32)));
1083fb33cd3SChris Wilson 
1093fb33cd3SChris Wilson 	cs = intel_ring_begin(rq, 4 * count);
1103fb33cd3SChris Wilson 	if (IS_ERR(cs))
1113fb33cd3SChris Wilson 		return PTR_ERR(cs);
1123fb33cd3SChris Wilson 
1133fb33cd3SChris Wilson 	for (i = 0; i < count; i++) {
1143fb33cd3SChris Wilson 		*cs++ = MI_STORE_REGISTER_MEM_GEN8 | MI_USE_GGTT;
1153fb33cd3SChris Wilson 		*cs++ = addr;
1163fb33cd3SChris Wilson 		*cs++ = *offset;
1173fb33cd3SChris Wilson 		*cs++ = 0;
1183fb33cd3SChris Wilson 
1193fb33cd3SChris Wilson 		addr += sizeof(u32);
1203fb33cd3SChris Wilson 		*offset += sizeof(u32);
1213fb33cd3SChris Wilson 	}
1223fb33cd3SChris Wilson 
1233fb33cd3SChris Wilson 	intel_ring_advance(rq, cs);
1243fb33cd3SChris Wilson 
1253fb33cd3SChris Wilson 	return 0;
1263fb33cd3SChris Wilson }
1273fb33cd3SChris Wilson 
1283fb33cd3SChris Wilson static int read_mocs_table(struct i915_request *rq,
1293fb33cd3SChris Wilson 			   const struct drm_i915_mocs_table *table,
130368fd0d7SJani Nikula 			   u32 *offset)
1313fb33cd3SChris Wilson {
1323fb33cd3SChris Wilson 	u32 addr;
1333fb33cd3SChris Wilson 
1348bb92516SChris Wilson 	if (!table)
1358bb92516SChris Wilson 		return 0;
1368bb92516SChris Wilson 
1375a833995SChris Wilson 	if (HAS_GLOBAL_MOCS_REGISTERS(rq->engine->i915))
1383fb33cd3SChris Wilson 		addr = global_mocs_offset();
1393fb33cd3SChris Wilson 	else
1403fb33cd3SChris Wilson 		addr = mocs_offset(rq->engine);
1413fb33cd3SChris Wilson 
1423fb33cd3SChris Wilson 	return read_regs(rq, addr, table->n_entries, offset);
1433fb33cd3SChris Wilson }
1443fb33cd3SChris Wilson 
1453fb33cd3SChris Wilson static int read_l3cc_table(struct i915_request *rq,
1463fb33cd3SChris Wilson 			   const struct drm_i915_mocs_table *table,
147368fd0d7SJani Nikula 			   u32 *offset)
1483fb33cd3SChris Wilson {
1493fb33cd3SChris Wilson 	u32 addr = i915_mmio_reg_offset(GEN9_LNCFCMOCS(0));
1503fb33cd3SChris Wilson 
1518bb92516SChris Wilson 	if (!table)
1528bb92516SChris Wilson 		return 0;
1538bb92516SChris Wilson 
1543fb33cd3SChris Wilson 	return read_regs(rq, addr, (table->n_entries + 1) / 2, offset);
1553fb33cd3SChris Wilson }
1563fb33cd3SChris Wilson 
1573fb33cd3SChris Wilson static int check_mocs_table(struct intel_engine_cs *engine,
1583fb33cd3SChris Wilson 			    const struct drm_i915_mocs_table *table,
159368fd0d7SJani Nikula 			    u32 **vaddr)
1603fb33cd3SChris Wilson {
1613fb33cd3SChris Wilson 	unsigned int i;
1623fb33cd3SChris Wilson 	u32 expect;
1633fb33cd3SChris Wilson 
1648bb92516SChris Wilson 	if (!table)
1658bb92516SChris Wilson 		return 0;
1668bb92516SChris Wilson 
1673fb33cd3SChris Wilson 	for_each_mocs(expect, table, i) {
1683fb33cd3SChris Wilson 		if (**vaddr != expect) {
1693fb33cd3SChris Wilson 			pr_err("%s: Invalid MOCS[%d] entry, found %08x, expected %08x\n",
1703fb33cd3SChris Wilson 			       engine->name, i, **vaddr, expect);
1713fb33cd3SChris Wilson 			return -EINVAL;
1723fb33cd3SChris Wilson 		}
1733fb33cd3SChris Wilson 		++*vaddr;
1743fb33cd3SChris Wilson 	}
1753fb33cd3SChris Wilson 
1763fb33cd3SChris Wilson 	return 0;
1773fb33cd3SChris Wilson }
1783fb33cd3SChris Wilson 
1793fb33cd3SChris Wilson static bool mcr_range(struct drm_i915_private *i915, u32 offset)
1803fb33cd3SChris Wilson {
1813fb33cd3SChris Wilson 	/*
1823fb33cd3SChris Wilson 	 * Registers in this range are affected by the MCR selector
1833fb33cd3SChris Wilson 	 * which only controls CPU initiated MMIO. Routing does not
1843fb33cd3SChris Wilson 	 * work for CS access so we cannot verify them on this path.
1853fb33cd3SChris Wilson 	 */
186*c816723bSLucas De Marchi 	return GRAPHICS_VER(i915) >= 8 && offset >= 0xb000 && offset <= 0xb4ff;
1873fb33cd3SChris Wilson }
1883fb33cd3SChris Wilson 
1893fb33cd3SChris Wilson static int check_l3cc_table(struct intel_engine_cs *engine,
1903fb33cd3SChris Wilson 			    const struct drm_i915_mocs_table *table,
191368fd0d7SJani Nikula 			    u32 **vaddr)
1923fb33cd3SChris Wilson {
1933fb33cd3SChris Wilson 	/* Can we read the MCR range 0xb00 directly? See intel_workarounds! */
1943fb33cd3SChris Wilson 	u32 reg = i915_mmio_reg_offset(GEN9_LNCFCMOCS(0));
1953fb33cd3SChris Wilson 	unsigned int i;
1963fb33cd3SChris Wilson 	u32 expect;
1973fb33cd3SChris Wilson 
1988bb92516SChris Wilson 	if (!table)
1998bb92516SChris Wilson 		return 0;
2008bb92516SChris Wilson 
2013fb33cd3SChris Wilson 	for_each_l3cc(expect, table, i) {
2023fb33cd3SChris Wilson 		if (!mcr_range(engine->i915, reg) && **vaddr != expect) {
2033fb33cd3SChris Wilson 			pr_err("%s: Invalid L3CC[%d] entry, found %08x, expected %08x\n",
2043fb33cd3SChris Wilson 			       engine->name, i, **vaddr, expect);
2053fb33cd3SChris Wilson 			return -EINVAL;
2063fb33cd3SChris Wilson 		}
2073fb33cd3SChris Wilson 		++*vaddr;
2083fb33cd3SChris Wilson 		reg += 4;
2093fb33cd3SChris Wilson 	}
2103fb33cd3SChris Wilson 
2113fb33cd3SChris Wilson 	return 0;
2123fb33cd3SChris Wilson }
2133fb33cd3SChris Wilson 
2143fb33cd3SChris Wilson static int check_mocs_engine(struct live_mocs *arg,
2153fb33cd3SChris Wilson 			     struct intel_context *ce)
2163fb33cd3SChris Wilson {
2173fb33cd3SChris Wilson 	struct i915_vma *vma = arg->scratch;
2183fb33cd3SChris Wilson 	struct i915_request *rq;
2193fb33cd3SChris Wilson 	u32 offset;
2203fb33cd3SChris Wilson 	u32 *vaddr;
2213fb33cd3SChris Wilson 	int err;
2223fb33cd3SChris Wilson 
2233fb33cd3SChris Wilson 	memset32(arg->vaddr, STACK_MAGIC, PAGE_SIZE / sizeof(u32));
2243fb33cd3SChris Wilson 
2253fb33cd3SChris Wilson 	rq = intel_context_create_request(ce);
2263fb33cd3SChris Wilson 	if (IS_ERR(rq))
2273fb33cd3SChris Wilson 		return PTR_ERR(rq);
2283fb33cd3SChris Wilson 
2293fb33cd3SChris Wilson 	i915_vma_lock(vma);
2303fb33cd3SChris Wilson 	err = i915_request_await_object(rq, vma->obj, true);
2313fb33cd3SChris Wilson 	if (!err)
2323fb33cd3SChris Wilson 		err = i915_vma_move_to_active(vma, rq, EXEC_OBJECT_WRITE);
2333fb33cd3SChris Wilson 	i915_vma_unlock(vma);
2343fb33cd3SChris Wilson 
2353fb33cd3SChris Wilson 	/* Read the mocs tables back using SRM */
2363fb33cd3SChris Wilson 	offset = i915_ggtt_offset(vma);
2373fb33cd3SChris Wilson 	if (!err)
2388bb92516SChris Wilson 		err = read_mocs_table(rq, arg->mocs, &offset);
2393fb33cd3SChris Wilson 	if (!err && ce->engine->class == RENDER_CLASS)
2408bb92516SChris Wilson 		err = read_l3cc_table(rq, arg->l3cc, &offset);
2413fb33cd3SChris Wilson 	offset -= i915_ggtt_offset(vma);
2423fb33cd3SChris Wilson 	GEM_BUG_ON(offset > PAGE_SIZE);
2433fb33cd3SChris Wilson 
2443fb33cd3SChris Wilson 	err = request_add_sync(rq, err);
2453fb33cd3SChris Wilson 	if (err)
2463fb33cd3SChris Wilson 		return err;
2473fb33cd3SChris Wilson 
2483fb33cd3SChris Wilson 	/* Compare the results against the expected tables */
2493fb33cd3SChris Wilson 	vaddr = arg->vaddr;
2503fb33cd3SChris Wilson 	if (!err)
2518bb92516SChris Wilson 		err = check_mocs_table(ce->engine, arg->mocs, &vaddr);
2523fb33cd3SChris Wilson 	if (!err && ce->engine->class == RENDER_CLASS)
2538bb92516SChris Wilson 		err = check_l3cc_table(ce->engine, arg->l3cc, &vaddr);
2543fb33cd3SChris Wilson 	if (err)
2553fb33cd3SChris Wilson 		return err;
2563fb33cd3SChris Wilson 
2573fb33cd3SChris Wilson 	GEM_BUG_ON(arg->vaddr + offset != vaddr);
2583fb33cd3SChris Wilson 	return 0;
2593fb33cd3SChris Wilson }
2603fb33cd3SChris Wilson 
2613fb33cd3SChris Wilson static int live_mocs_kernel(void *arg)
2623fb33cd3SChris Wilson {
2633fb33cd3SChris Wilson 	struct intel_gt *gt = arg;
2643fb33cd3SChris Wilson 	struct intel_engine_cs *engine;
2653fb33cd3SChris Wilson 	enum intel_engine_id id;
2663fb33cd3SChris Wilson 	struct live_mocs mocs;
2673fb33cd3SChris Wilson 	int err;
2683fb33cd3SChris Wilson 
2693fb33cd3SChris Wilson 	/* Basic check the system is configured with the expected mocs table */
2703fb33cd3SChris Wilson 
2713fb33cd3SChris Wilson 	err = live_mocs_init(&mocs, gt);
2723fb33cd3SChris Wilson 	if (err)
2733fb33cd3SChris Wilson 		return err;
2743fb33cd3SChris Wilson 
2753fb33cd3SChris Wilson 	for_each_engine(engine, gt, id) {
276de5825beSChris Wilson 		intel_engine_pm_get(engine);
2773fb33cd3SChris Wilson 		err = check_mocs_engine(&mocs, engine->kernel_context);
278de5825beSChris Wilson 		intel_engine_pm_put(engine);
2793fb33cd3SChris Wilson 		if (err)
2803fb33cd3SChris Wilson 			break;
2813fb33cd3SChris Wilson 	}
2823fb33cd3SChris Wilson 
2833fb33cd3SChris Wilson 	live_mocs_fini(&mocs);
2843fb33cd3SChris Wilson 	return err;
2853fb33cd3SChris Wilson }
2863fb33cd3SChris Wilson 
2873fb33cd3SChris Wilson static int live_mocs_clean(void *arg)
2883fb33cd3SChris Wilson {
2893fb33cd3SChris Wilson 	struct intel_gt *gt = arg;
2903fb33cd3SChris Wilson 	struct intel_engine_cs *engine;
2913fb33cd3SChris Wilson 	enum intel_engine_id id;
2923fb33cd3SChris Wilson 	struct live_mocs mocs;
2933fb33cd3SChris Wilson 	int err;
2943fb33cd3SChris Wilson 
2953fb33cd3SChris Wilson 	/* Every new context should see the same mocs table */
2963fb33cd3SChris Wilson 
2973fb33cd3SChris Wilson 	err = live_mocs_init(&mocs, gt);
2983fb33cd3SChris Wilson 	if (err)
2993fb33cd3SChris Wilson 		return err;
3003fb33cd3SChris Wilson 
3013fb33cd3SChris Wilson 	for_each_engine(engine, gt, id) {
3023fb33cd3SChris Wilson 		struct intel_context *ce;
3033fb33cd3SChris Wilson 
304e36ba817SChris Wilson 		ce = mocs_context_create(engine);
3053fb33cd3SChris Wilson 		if (IS_ERR(ce)) {
3063fb33cd3SChris Wilson 			err = PTR_ERR(ce);
3073fb33cd3SChris Wilson 			break;
3083fb33cd3SChris Wilson 		}
3093fb33cd3SChris Wilson 
3103fb33cd3SChris Wilson 		err = check_mocs_engine(&mocs, ce);
3113fb33cd3SChris Wilson 		intel_context_put(ce);
3123fb33cd3SChris Wilson 		if (err)
3133fb33cd3SChris Wilson 			break;
3143fb33cd3SChris Wilson 	}
3153fb33cd3SChris Wilson 
3163fb33cd3SChris Wilson 	live_mocs_fini(&mocs);
3173fb33cd3SChris Wilson 	return err;
3183fb33cd3SChris Wilson }
3193fb33cd3SChris Wilson 
3203fb33cd3SChris Wilson static int active_engine_reset(struct intel_context *ce,
3213fb33cd3SChris Wilson 			       const char *reason)
3223fb33cd3SChris Wilson {
3233fb33cd3SChris Wilson 	struct igt_spinner spin;
3243fb33cd3SChris Wilson 	struct i915_request *rq;
3253fb33cd3SChris Wilson 	int err;
3263fb33cd3SChris Wilson 
3273fb33cd3SChris Wilson 	err = igt_spinner_init(&spin, ce->engine->gt);
3283fb33cd3SChris Wilson 	if (err)
3293fb33cd3SChris Wilson 		return err;
3303fb33cd3SChris Wilson 
3313fb33cd3SChris Wilson 	rq = igt_spinner_create_request(&spin, ce, MI_NOOP);
3323fb33cd3SChris Wilson 	if (IS_ERR(rq)) {
3333fb33cd3SChris Wilson 		igt_spinner_fini(&spin);
3343fb33cd3SChris Wilson 		return PTR_ERR(rq);
3353fb33cd3SChris Wilson 	}
3363fb33cd3SChris Wilson 
3373fb33cd3SChris Wilson 	err = request_add_spin(rq, &spin);
3383fb33cd3SChris Wilson 	if (err == 0)
3393fb33cd3SChris Wilson 		err = intel_engine_reset(ce->engine, reason);
3403fb33cd3SChris Wilson 
3413fb33cd3SChris Wilson 	igt_spinner_end(&spin);
3423fb33cd3SChris Wilson 	igt_spinner_fini(&spin);
3433fb33cd3SChris Wilson 
3443fb33cd3SChris Wilson 	return err;
3453fb33cd3SChris Wilson }
3463fb33cd3SChris Wilson 
3473fb33cd3SChris Wilson static int __live_mocs_reset(struct live_mocs *mocs,
3483fb33cd3SChris Wilson 			     struct intel_context *ce)
3493fb33cd3SChris Wilson {
3508005f37cSChris Wilson 	struct intel_gt *gt = ce->engine->gt;
3513fb33cd3SChris Wilson 	int err;
3523fb33cd3SChris Wilson 
3538005f37cSChris Wilson 	if (intel_has_reset_engine(gt)) {
3543fb33cd3SChris Wilson 		err = intel_engine_reset(ce->engine, "mocs");
3553fb33cd3SChris Wilson 		if (err)
3563fb33cd3SChris Wilson 			return err;
3573fb33cd3SChris Wilson 
3583fb33cd3SChris Wilson 		err = check_mocs_engine(mocs, ce);
3593fb33cd3SChris Wilson 		if (err)
3603fb33cd3SChris Wilson 			return err;
3613fb33cd3SChris Wilson 
3623fb33cd3SChris Wilson 		err = active_engine_reset(ce, "mocs");
3633fb33cd3SChris Wilson 		if (err)
3643fb33cd3SChris Wilson 			return err;
3653fb33cd3SChris Wilson 
3663fb33cd3SChris Wilson 		err = check_mocs_engine(mocs, ce);
3673fb33cd3SChris Wilson 		if (err)
3683fb33cd3SChris Wilson 			return err;
3698005f37cSChris Wilson 	}
3703fb33cd3SChris Wilson 
3718005f37cSChris Wilson 	if (intel_has_gpu_reset(gt)) {
3728005f37cSChris Wilson 		intel_gt_reset(gt, ce->engine->mask, "mocs");
3733fb33cd3SChris Wilson 
3743fb33cd3SChris Wilson 		err = check_mocs_engine(mocs, ce);
3753fb33cd3SChris Wilson 		if (err)
3763fb33cd3SChris Wilson 			return err;
3778005f37cSChris Wilson 	}
3783fb33cd3SChris Wilson 
3793fb33cd3SChris Wilson 	return 0;
3803fb33cd3SChris Wilson }
3813fb33cd3SChris Wilson 
3823fb33cd3SChris Wilson static int live_mocs_reset(void *arg)
3833fb33cd3SChris Wilson {
3843fb33cd3SChris Wilson 	struct intel_gt *gt = arg;
3853fb33cd3SChris Wilson 	struct intel_engine_cs *engine;
3863fb33cd3SChris Wilson 	enum intel_engine_id id;
3873fb33cd3SChris Wilson 	struct live_mocs mocs;
3883fb33cd3SChris Wilson 	int err = 0;
3893fb33cd3SChris Wilson 
3903fb33cd3SChris Wilson 	/* Check the mocs setup is retained over per-engine and global resets */
3913fb33cd3SChris Wilson 
3923fb33cd3SChris Wilson 	err = live_mocs_init(&mocs, gt);
3933fb33cd3SChris Wilson 	if (err)
3943fb33cd3SChris Wilson 		return err;
3953fb33cd3SChris Wilson 
3963fb33cd3SChris Wilson 	igt_global_reset_lock(gt);
3973fb33cd3SChris Wilson 	for_each_engine(engine, gt, id) {
3983fb33cd3SChris Wilson 		struct intel_context *ce;
3993fb33cd3SChris Wilson 
400e36ba817SChris Wilson 		ce = mocs_context_create(engine);
4013fb33cd3SChris Wilson 		if (IS_ERR(ce)) {
4023fb33cd3SChris Wilson 			err = PTR_ERR(ce);
4033fb33cd3SChris Wilson 			break;
4043fb33cd3SChris Wilson 		}
4053fb33cd3SChris Wilson 
4063fb33cd3SChris Wilson 		intel_engine_pm_get(engine);
4073fb33cd3SChris Wilson 		err = __live_mocs_reset(&mocs, ce);
4083fb33cd3SChris Wilson 		intel_engine_pm_put(engine);
4093fb33cd3SChris Wilson 
4103fb33cd3SChris Wilson 		intel_context_put(ce);
4113fb33cd3SChris Wilson 		if (err)
4123fb33cd3SChris Wilson 			break;
4133fb33cd3SChris Wilson 	}
4143fb33cd3SChris Wilson 	igt_global_reset_unlock(gt);
4153fb33cd3SChris Wilson 
4163fb33cd3SChris Wilson 	live_mocs_fini(&mocs);
4173fb33cd3SChris Wilson 	return err;
4183fb33cd3SChris Wilson }
4193fb33cd3SChris Wilson 
4203fb33cd3SChris Wilson int intel_mocs_live_selftests(struct drm_i915_private *i915)
4213fb33cd3SChris Wilson {
4223fb33cd3SChris Wilson 	static const struct i915_subtest tests[] = {
4233fb33cd3SChris Wilson 		SUBTEST(live_mocs_kernel),
4243fb33cd3SChris Wilson 		SUBTEST(live_mocs_clean),
4253fb33cd3SChris Wilson 		SUBTEST(live_mocs_reset),
4263fb33cd3SChris Wilson 	};
4273fb33cd3SChris Wilson 	struct drm_i915_mocs_table table;
4283fb33cd3SChris Wilson 
4293fb33cd3SChris Wilson 	if (!get_mocs_settings(i915, &table))
4303fb33cd3SChris Wilson 		return 0;
4313fb33cd3SChris Wilson 
4323fb33cd3SChris Wilson 	return intel_gt_live_subtests(tests, &i915->gt);
4333fb33cd3SChris Wilson }
434