xref: /openbmc/linux/drivers/gpu/drm/arm/hdlcd_drv.c (revision 86418f90)
18e22d792SLiviu Dudau /*
28e22d792SLiviu Dudau  * Copyright (C) 2013-2015 ARM Limited
38e22d792SLiviu Dudau  * Author: Liviu Dudau <Liviu.Dudau@arm.com>
48e22d792SLiviu Dudau  *
58e22d792SLiviu Dudau  * This file is subject to the terms and conditions of the GNU General Public
68e22d792SLiviu Dudau  * License.  See the file COPYING in the main directory of this archive
78e22d792SLiviu Dudau  * for more details.
88e22d792SLiviu Dudau  *
98e22d792SLiviu Dudau  *  ARM HDLCD Driver
108e22d792SLiviu Dudau  */
118e22d792SLiviu Dudau 
128e22d792SLiviu Dudau #include <linux/module.h>
138e22d792SLiviu Dudau #include <linux/spinlock.h>
148e22d792SLiviu Dudau #include <linux/clk.h>
158e22d792SLiviu Dudau #include <linux/component.h>
168e22d792SLiviu Dudau #include <linux/list.h>
178e22d792SLiviu Dudau #include <linux/of_graph.h>
188e22d792SLiviu Dudau #include <linux/of_reserved_mem.h>
198e22d792SLiviu Dudau #include <linux/pm_runtime.h>
208e22d792SLiviu Dudau 
218e22d792SLiviu Dudau #include <drm/drmP.h>
228e22d792SLiviu Dudau #include <drm/drm_atomic_helper.h>
238e22d792SLiviu Dudau #include <drm/drm_crtc.h>
248e22d792SLiviu Dudau #include <drm/drm_crtc_helper.h>
258e22d792SLiviu Dudau #include <drm/drm_fb_helper.h>
268e22d792SLiviu Dudau #include <drm/drm_fb_cma_helper.h>
278e22d792SLiviu Dudau #include <drm/drm_gem_cma_helper.h>
288e22d792SLiviu Dudau #include <drm/drm_of.h>
298e22d792SLiviu Dudau 
308e22d792SLiviu Dudau #include "hdlcd_drv.h"
318e22d792SLiviu Dudau #include "hdlcd_regs.h"
328e22d792SLiviu Dudau 
338e22d792SLiviu Dudau static int hdlcd_load(struct drm_device *drm, unsigned long flags)
348e22d792SLiviu Dudau {
358e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
368e22d792SLiviu Dudau 	struct platform_device *pdev = to_platform_device(drm->dev);
378e22d792SLiviu Dudau 	struct resource *res;
388e22d792SLiviu Dudau 	u32 version;
398e22d792SLiviu Dudau 	int ret;
408e22d792SLiviu Dudau 
418e22d792SLiviu Dudau 	hdlcd->clk = devm_clk_get(drm->dev, "pxlclk");
428e22d792SLiviu Dudau 	if (IS_ERR(hdlcd->clk))
438e22d792SLiviu Dudau 		return PTR_ERR(hdlcd->clk);
448e22d792SLiviu Dudau 
458e22d792SLiviu Dudau #ifdef CONFIG_DEBUG_FS
468e22d792SLiviu Dudau 	atomic_set(&hdlcd->buffer_underrun_count, 0);
478e22d792SLiviu Dudau 	atomic_set(&hdlcd->bus_error_count, 0);
488e22d792SLiviu Dudau 	atomic_set(&hdlcd->vsync_count, 0);
498e22d792SLiviu Dudau 	atomic_set(&hdlcd->dma_end_count, 0);
508e22d792SLiviu Dudau #endif
518e22d792SLiviu Dudau 
528e22d792SLiviu Dudau 	res = platform_get_resource(pdev, IORESOURCE_MEM, 0);
538e22d792SLiviu Dudau 	hdlcd->mmio = devm_ioremap_resource(drm->dev, res);
548e22d792SLiviu Dudau 	if (IS_ERR(hdlcd->mmio)) {
558e22d792SLiviu Dudau 		DRM_ERROR("failed to map control registers area\n");
5669c2565aSDan Carpenter 		ret = PTR_ERR(hdlcd->mmio);
578e22d792SLiviu Dudau 		hdlcd->mmio = NULL;
5869c2565aSDan Carpenter 		return ret;
598e22d792SLiviu Dudau 	}
608e22d792SLiviu Dudau 
618e22d792SLiviu Dudau 	version = hdlcd_read(hdlcd, HDLCD_REG_VERSION);
628e22d792SLiviu Dudau 	if ((version & HDLCD_PRODUCT_MASK) != HDLCD_PRODUCT_ID) {
638e22d792SLiviu Dudau 		DRM_ERROR("unknown product id: 0x%x\n", version);
6461a6dcd7SAlexey Brodkin 		return -EINVAL;
658e22d792SLiviu Dudau 	}
668e22d792SLiviu Dudau 	DRM_INFO("found ARM HDLCD version r%dp%d\n",
678e22d792SLiviu Dudau 		(version & HDLCD_VERSION_MAJOR_MASK) >> 8,
688e22d792SLiviu Dudau 		version & HDLCD_VERSION_MINOR_MASK);
698e22d792SLiviu Dudau 
708e22d792SLiviu Dudau 	/* Get the optional framebuffer memory resource */
718e22d792SLiviu Dudau 	ret = of_reserved_mem_device_init(drm->dev);
728e22d792SLiviu Dudau 	if (ret && ret != -ENODEV)
7361a6dcd7SAlexey Brodkin 		return ret;
748e22d792SLiviu Dudau 
758e22d792SLiviu Dudau 	ret = dma_set_mask_and_coherent(drm->dev, DMA_BIT_MASK(32));
768e22d792SLiviu Dudau 	if (ret)
778e22d792SLiviu Dudau 		goto setup_fail;
788e22d792SLiviu Dudau 
798e22d792SLiviu Dudau 	ret = hdlcd_setup_crtc(drm);
808e22d792SLiviu Dudau 	if (ret < 0) {
818e22d792SLiviu Dudau 		DRM_ERROR("failed to create crtc\n");
828e22d792SLiviu Dudau 		goto setup_fail;
838e22d792SLiviu Dudau 	}
848e22d792SLiviu Dudau 
858e22d792SLiviu Dudau 	ret = drm_irq_install(drm, platform_get_irq(pdev, 0));
868e22d792SLiviu Dudau 	if (ret < 0) {
878e22d792SLiviu Dudau 		DRM_ERROR("failed to install IRQ handler\n");
888e22d792SLiviu Dudau 		goto irq_fail;
898e22d792SLiviu Dudau 	}
908e22d792SLiviu Dudau 
918e22d792SLiviu Dudau 	return 0;
928e22d792SLiviu Dudau 
938e22d792SLiviu Dudau irq_fail:
948e22d792SLiviu Dudau 	drm_crtc_cleanup(&hdlcd->crtc);
958e22d792SLiviu Dudau setup_fail:
968e22d792SLiviu Dudau 	of_reserved_mem_device_release(drm->dev);
978e22d792SLiviu Dudau 
988e22d792SLiviu Dudau 	return ret;
998e22d792SLiviu Dudau }
1008e22d792SLiviu Dudau 
1018e22d792SLiviu Dudau static void hdlcd_fb_output_poll_changed(struct drm_device *drm)
1028e22d792SLiviu Dudau {
1038e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
1048e22d792SLiviu Dudau 
1058e22d792SLiviu Dudau 	drm_fbdev_cma_hotplug_event(hdlcd->fbdev);
1068e22d792SLiviu Dudau }
1078e22d792SLiviu Dudau 
1088e22d792SLiviu Dudau static const struct drm_mode_config_funcs hdlcd_mode_config_funcs = {
1098e22d792SLiviu Dudau 	.fb_create = drm_fb_cma_create,
1108e22d792SLiviu Dudau 	.output_poll_changed = hdlcd_fb_output_poll_changed,
1118e22d792SLiviu Dudau 	.atomic_check = drm_atomic_helper_check,
1122bd6cc8cSDaniel Vetter 	.atomic_commit = drm_atomic_helper_commit,
1138e22d792SLiviu Dudau };
1148e22d792SLiviu Dudau 
1158e22d792SLiviu Dudau static void hdlcd_setup_mode_config(struct drm_device *drm)
1168e22d792SLiviu Dudau {
1178e22d792SLiviu Dudau 	drm_mode_config_init(drm);
1188e22d792SLiviu Dudau 	drm->mode_config.min_width = 0;
1198e22d792SLiviu Dudau 	drm->mode_config.min_height = 0;
1208e22d792SLiviu Dudau 	drm->mode_config.max_width = HDLCD_MAX_XRES;
1218e22d792SLiviu Dudau 	drm->mode_config.max_height = HDLCD_MAX_YRES;
1228e22d792SLiviu Dudau 	drm->mode_config.funcs = &hdlcd_mode_config_funcs;
1238e22d792SLiviu Dudau }
1248e22d792SLiviu Dudau 
1258e22d792SLiviu Dudau static void hdlcd_lastclose(struct drm_device *drm)
1268e22d792SLiviu Dudau {
1278e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
1288e22d792SLiviu Dudau 
1298e22d792SLiviu Dudau 	drm_fbdev_cma_restore_mode(hdlcd->fbdev);
1308e22d792SLiviu Dudau }
1318e22d792SLiviu Dudau 
1328e22d792SLiviu Dudau static irqreturn_t hdlcd_irq(int irq, void *arg)
1338e22d792SLiviu Dudau {
1348e22d792SLiviu Dudau 	struct drm_device *drm = arg;
1358e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
1368e22d792SLiviu Dudau 	unsigned long irq_status;
1378e22d792SLiviu Dudau 
1388e22d792SLiviu Dudau 	irq_status = hdlcd_read(hdlcd, HDLCD_REG_INT_STATUS);
1398e22d792SLiviu Dudau 
1408e22d792SLiviu Dudau #ifdef CONFIG_DEBUG_FS
1418e22d792SLiviu Dudau 	if (irq_status & HDLCD_INTERRUPT_UNDERRUN)
1428e22d792SLiviu Dudau 		atomic_inc(&hdlcd->buffer_underrun_count);
1438e22d792SLiviu Dudau 
1448e22d792SLiviu Dudau 	if (irq_status & HDLCD_INTERRUPT_DMA_END)
1458e22d792SLiviu Dudau 		atomic_inc(&hdlcd->dma_end_count);
1468e22d792SLiviu Dudau 
1478e22d792SLiviu Dudau 	if (irq_status & HDLCD_INTERRUPT_BUS_ERROR)
1488e22d792SLiviu Dudau 		atomic_inc(&hdlcd->bus_error_count);
1498e22d792SLiviu Dudau 
1508e22d792SLiviu Dudau 	if (irq_status & HDLCD_INTERRUPT_VSYNC)
1518e22d792SLiviu Dudau 		atomic_inc(&hdlcd->vsync_count);
1528e22d792SLiviu Dudau 
1538e22d792SLiviu Dudau #endif
15438c8c22cSDaniel Vetter 	if (irq_status & HDLCD_INTERRUPT_VSYNC)
1558e22d792SLiviu Dudau 		drm_crtc_handle_vblank(&hdlcd->crtc);
1568e22d792SLiviu Dudau 
1578e22d792SLiviu Dudau 	/* acknowledge interrupt(s) */
1588e22d792SLiviu Dudau 	hdlcd_write(hdlcd, HDLCD_REG_INT_CLEAR, irq_status);
1598e22d792SLiviu Dudau 
1608e22d792SLiviu Dudau 	return IRQ_HANDLED;
1618e22d792SLiviu Dudau }
1628e22d792SLiviu Dudau 
1638e22d792SLiviu Dudau static void hdlcd_irq_preinstall(struct drm_device *drm)
1648e22d792SLiviu Dudau {
1658e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
1668e22d792SLiviu Dudau 	/* Ensure interrupts are disabled */
1678e22d792SLiviu Dudau 	hdlcd_write(hdlcd, HDLCD_REG_INT_MASK, 0);
1688e22d792SLiviu Dudau 	hdlcd_write(hdlcd, HDLCD_REG_INT_CLEAR, ~0);
1698e22d792SLiviu Dudau }
1708e22d792SLiviu Dudau 
1718e22d792SLiviu Dudau static int hdlcd_irq_postinstall(struct drm_device *drm)
1728e22d792SLiviu Dudau {
1738e22d792SLiviu Dudau #ifdef CONFIG_DEBUG_FS
1748e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
1758e22d792SLiviu Dudau 	unsigned long irq_mask = hdlcd_read(hdlcd, HDLCD_REG_INT_MASK);
1768e22d792SLiviu Dudau 
1778e22d792SLiviu Dudau 	/* enable debug interrupts */
1788e22d792SLiviu Dudau 	irq_mask |= HDLCD_DEBUG_INT_MASK;
1798e22d792SLiviu Dudau 
1808e22d792SLiviu Dudau 	hdlcd_write(hdlcd, HDLCD_REG_INT_MASK, irq_mask);
1818e22d792SLiviu Dudau #endif
1828e22d792SLiviu Dudau 	return 0;
1838e22d792SLiviu Dudau }
1848e22d792SLiviu Dudau 
1858e22d792SLiviu Dudau static void hdlcd_irq_uninstall(struct drm_device *drm)
1868e22d792SLiviu Dudau {
1878e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
1888e22d792SLiviu Dudau 	/* disable all the interrupts that we might have enabled */
1898e22d792SLiviu Dudau 	unsigned long irq_mask = hdlcd_read(hdlcd, HDLCD_REG_INT_MASK);
1908e22d792SLiviu Dudau 
1918e22d792SLiviu Dudau #ifdef CONFIG_DEBUG_FS
1928e22d792SLiviu Dudau 	/* disable debug interrupts */
1938e22d792SLiviu Dudau 	irq_mask &= ~HDLCD_DEBUG_INT_MASK;
1948e22d792SLiviu Dudau #endif
1958e22d792SLiviu Dudau 
1968e22d792SLiviu Dudau 	/* disable vsync interrupts */
1978e22d792SLiviu Dudau 	irq_mask &= ~HDLCD_INTERRUPT_VSYNC;
1988e22d792SLiviu Dudau 
1998e22d792SLiviu Dudau 	hdlcd_write(hdlcd, HDLCD_REG_INT_MASK, irq_mask);
2008e22d792SLiviu Dudau }
2018e22d792SLiviu Dudau 
2028e22d792SLiviu Dudau #ifdef CONFIG_DEBUG_FS
2038e22d792SLiviu Dudau static int hdlcd_show_underrun_count(struct seq_file *m, void *arg)
2048e22d792SLiviu Dudau {
2058e22d792SLiviu Dudau 	struct drm_info_node *node = (struct drm_info_node *)m->private;
2068e22d792SLiviu Dudau 	struct drm_device *drm = node->minor->dev;
2078e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
2088e22d792SLiviu Dudau 
2098e22d792SLiviu Dudau 	seq_printf(m, "underrun : %d\n", atomic_read(&hdlcd->buffer_underrun_count));
2108e22d792SLiviu Dudau 	seq_printf(m, "dma_end  : %d\n", atomic_read(&hdlcd->dma_end_count));
2118e22d792SLiviu Dudau 	seq_printf(m, "bus_error: %d\n", atomic_read(&hdlcd->bus_error_count));
2128e22d792SLiviu Dudau 	seq_printf(m, "vsync    : %d\n", atomic_read(&hdlcd->vsync_count));
2138e22d792SLiviu Dudau 	return 0;
2148e22d792SLiviu Dudau }
2158e22d792SLiviu Dudau 
2168e22d792SLiviu Dudau static int hdlcd_show_pxlclock(struct seq_file *m, void *arg)
2178e22d792SLiviu Dudau {
2188e22d792SLiviu Dudau 	struct drm_info_node *node = (struct drm_info_node *)m->private;
2198e22d792SLiviu Dudau 	struct drm_device *drm = node->minor->dev;
2208e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
2218e22d792SLiviu Dudau 	unsigned long clkrate = clk_get_rate(hdlcd->clk);
2228e22d792SLiviu Dudau 	unsigned long mode_clock = hdlcd->crtc.mode.crtc_clock * 1000;
2238e22d792SLiviu Dudau 
2248e22d792SLiviu Dudau 	seq_printf(m, "hw  : %lu\n", clkrate);
2258e22d792SLiviu Dudau 	seq_printf(m, "mode: %lu\n", mode_clock);
2268e22d792SLiviu Dudau 	return 0;
2278e22d792SLiviu Dudau }
2288e22d792SLiviu Dudau 
2298e22d792SLiviu Dudau static struct drm_info_list hdlcd_debugfs_list[] = {
2308e22d792SLiviu Dudau 	{ "interrupt_count", hdlcd_show_underrun_count, 0 },
2318e22d792SLiviu Dudau 	{ "clocks", hdlcd_show_pxlclock, 0 },
232f6c68b4bSLiviu Dudau 	{ "fb", drm_fb_cma_debugfs_show, 0 },
2338e22d792SLiviu Dudau };
2348e22d792SLiviu Dudau 
2358e22d792SLiviu Dudau static int hdlcd_debugfs_init(struct drm_minor *minor)
2368e22d792SLiviu Dudau {
2378e22d792SLiviu Dudau 	return drm_debugfs_create_files(hdlcd_debugfs_list,
2388e22d792SLiviu Dudau 		ARRAY_SIZE(hdlcd_debugfs_list),	minor->debugfs_root, minor);
2398e22d792SLiviu Dudau }
2408e22d792SLiviu Dudau #endif
2418e22d792SLiviu Dudau 
242d55f7e5dSDaniel Vetter DEFINE_DRM_GEM_CMA_FOPS(fops);
2438e22d792SLiviu Dudau 
2448e22d792SLiviu Dudau static struct drm_driver hdlcd_driver = {
2458e22d792SLiviu Dudau 	.driver_features = DRIVER_HAVE_IRQ | DRIVER_GEM |
2468e22d792SLiviu Dudau 			   DRIVER_MODESET | DRIVER_PRIME |
2478e22d792SLiviu Dudau 			   DRIVER_ATOMIC,
2488e22d792SLiviu Dudau 	.lastclose = hdlcd_lastclose,
2498e22d792SLiviu Dudau 	.irq_handler = hdlcd_irq,
2508e22d792SLiviu Dudau 	.irq_preinstall = hdlcd_irq_preinstall,
2518e22d792SLiviu Dudau 	.irq_postinstall = hdlcd_irq_postinstall,
2528e22d792SLiviu Dudau 	.irq_uninstall = hdlcd_irq_uninstall,
2536d910bfaSDaniel Vetter 	.gem_free_object_unlocked = drm_gem_cma_free_object,
2548e22d792SLiviu Dudau 	.gem_vm_ops = &drm_gem_cma_vm_ops,
2558e22d792SLiviu Dudau 	.dumb_create = drm_gem_cma_dumb_create,
2568e22d792SLiviu Dudau 	.dumb_map_offset = drm_gem_cma_dumb_map_offset,
2578e22d792SLiviu Dudau 	.dumb_destroy = drm_gem_dumb_destroy,
2588e22d792SLiviu Dudau 	.prime_handle_to_fd = drm_gem_prime_handle_to_fd,
2598e22d792SLiviu Dudau 	.prime_fd_to_handle = drm_gem_prime_fd_to_handle,
2608e22d792SLiviu Dudau 	.gem_prime_export = drm_gem_prime_export,
2618e22d792SLiviu Dudau 	.gem_prime_import = drm_gem_prime_import,
2628e22d792SLiviu Dudau 	.gem_prime_get_sg_table = drm_gem_cma_prime_get_sg_table,
2638e22d792SLiviu Dudau 	.gem_prime_import_sg_table = drm_gem_cma_prime_import_sg_table,
2648e22d792SLiviu Dudau 	.gem_prime_vmap = drm_gem_cma_prime_vmap,
2658e22d792SLiviu Dudau 	.gem_prime_vunmap = drm_gem_cma_prime_vunmap,
2668e22d792SLiviu Dudau 	.gem_prime_mmap = drm_gem_cma_prime_mmap,
2678e22d792SLiviu Dudau #ifdef CONFIG_DEBUG_FS
2688e22d792SLiviu Dudau 	.debugfs_init = hdlcd_debugfs_init,
2698e22d792SLiviu Dudau #endif
2708e22d792SLiviu Dudau 	.fops = &fops,
2718e22d792SLiviu Dudau 	.name = "hdlcd",
2728e22d792SLiviu Dudau 	.desc = "ARM HDLCD Controller DRM",
2738e22d792SLiviu Dudau 	.date = "20151021",
2748e22d792SLiviu Dudau 	.major = 1,
2758e22d792SLiviu Dudau 	.minor = 0,
2768e22d792SLiviu Dudau };
2778e22d792SLiviu Dudau 
2788e22d792SLiviu Dudau static int hdlcd_drm_bind(struct device *dev)
2798e22d792SLiviu Dudau {
2808e22d792SLiviu Dudau 	struct drm_device *drm;
2818e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd;
2828e22d792SLiviu Dudau 	int ret;
2838e22d792SLiviu Dudau 
2848e22d792SLiviu Dudau 	hdlcd = devm_kzalloc(dev, sizeof(*hdlcd), GFP_KERNEL);
2858e22d792SLiviu Dudau 	if (!hdlcd)
2868e22d792SLiviu Dudau 		return -ENOMEM;
2878e22d792SLiviu Dudau 
2888e22d792SLiviu Dudau 	drm = drm_dev_alloc(&hdlcd_driver, dev);
2890f288605STom Gundersen 	if (IS_ERR(drm))
2900f288605STom Gundersen 		return PTR_ERR(drm);
2918e22d792SLiviu Dudau 
2928e22d792SLiviu Dudau 	drm->dev_private = hdlcd;
293a95acec1SLiviu Dudau 	dev_set_drvdata(dev, drm);
294a95acec1SLiviu Dudau 
2958e22d792SLiviu Dudau 	hdlcd_setup_mode_config(drm);
2968e22d792SLiviu Dudau 	ret = hdlcd_load(drm, 0);
2978e22d792SLiviu Dudau 	if (ret)
2988e22d792SLiviu Dudau 		goto err_free;
2998e22d792SLiviu Dudau 
3008e22d792SLiviu Dudau 	ret = component_bind_all(dev, drm);
3018e22d792SLiviu Dudau 	if (ret) {
3028e22d792SLiviu Dudau 		DRM_ERROR("Failed to bind all components\n");
30390731c24SBrian Starkey 		goto err_unload;
3048e22d792SLiviu Dudau 	}
3058e22d792SLiviu Dudau 
306a95acec1SLiviu Dudau 	ret = pm_runtime_set_active(dev);
307a95acec1SLiviu Dudau 	if (ret)
308a95acec1SLiviu Dudau 		goto err_pm_active;
309a95acec1SLiviu Dudau 
310a95acec1SLiviu Dudau 	pm_runtime_enable(dev);
311a95acec1SLiviu Dudau 
3128e22d792SLiviu Dudau 	ret = drm_vblank_init(drm, drm->mode_config.num_crtc);
3138e22d792SLiviu Dudau 	if (ret < 0) {
3148e22d792SLiviu Dudau 		DRM_ERROR("failed to initialise vblank\n");
3158e22d792SLiviu Dudau 		goto err_vblank;
3168e22d792SLiviu Dudau 	}
3178e22d792SLiviu Dudau 
3188e22d792SLiviu Dudau 	drm_mode_config_reset(drm);
3198e22d792SLiviu Dudau 	drm_kms_helper_poll_init(drm);
3208e22d792SLiviu Dudau 
321e4563f6bSGabriel Krisman Bertazi 	hdlcd->fbdev = drm_fbdev_cma_init(drm, 32,
3228e22d792SLiviu Dudau 					  drm->mode_config.num_connector);
3238e22d792SLiviu Dudau 
3248e22d792SLiviu Dudau 	if (IS_ERR(hdlcd->fbdev)) {
3258e22d792SLiviu Dudau 		ret = PTR_ERR(hdlcd->fbdev);
3268e22d792SLiviu Dudau 		hdlcd->fbdev = NULL;
3278e22d792SLiviu Dudau 		goto err_fbdev;
3288e22d792SLiviu Dudau 	}
3298e22d792SLiviu Dudau 
33090731c24SBrian Starkey 	ret = drm_dev_register(drm, 0);
33190731c24SBrian Starkey 	if (ret)
33290731c24SBrian Starkey 		goto err_register;
33390731c24SBrian Starkey 
3348e22d792SLiviu Dudau 	return 0;
3358e22d792SLiviu Dudau 
33690731c24SBrian Starkey err_register:
33790731c24SBrian Starkey 	if (hdlcd->fbdev) {
33890731c24SBrian Starkey 		drm_fbdev_cma_fini(hdlcd->fbdev);
33990731c24SBrian Starkey 		hdlcd->fbdev = NULL;
34090731c24SBrian Starkey 	}
3418e22d792SLiviu Dudau err_fbdev:
3428e22d792SLiviu Dudau 	drm_kms_helper_poll_fini(drm);
3438e22d792SLiviu Dudau 	drm_vblank_cleanup(drm);
3448e22d792SLiviu Dudau err_vblank:
345a95acec1SLiviu Dudau 	pm_runtime_disable(drm->dev);
346a95acec1SLiviu Dudau err_pm_active:
3478e22d792SLiviu Dudau 	component_unbind_all(dev, drm);
3488e22d792SLiviu Dudau err_unload:
3498e22d792SLiviu Dudau 	drm_irq_uninstall(drm);
3508e22d792SLiviu Dudau 	of_reserved_mem_device_release(drm->dev);
3518e22d792SLiviu Dudau err_free:
352747e5a5fSRobin Murphy 	drm_mode_config_cleanup(drm);
353a95acec1SLiviu Dudau 	dev_set_drvdata(dev, NULL);
3548e22d792SLiviu Dudau 	drm_dev_unref(drm);
3558e22d792SLiviu Dudau 
3568e22d792SLiviu Dudau 	return ret;
3578e22d792SLiviu Dudau }
3588e22d792SLiviu Dudau 
3598e22d792SLiviu Dudau static void hdlcd_drm_unbind(struct device *dev)
3608e22d792SLiviu Dudau {
3618e22d792SLiviu Dudau 	struct drm_device *drm = dev_get_drvdata(dev);
3628e22d792SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm->dev_private;
3638e22d792SLiviu Dudau 
36490731c24SBrian Starkey 	drm_dev_unregister(drm);
3658e22d792SLiviu Dudau 	if (hdlcd->fbdev) {
3668e22d792SLiviu Dudau 		drm_fbdev_cma_fini(hdlcd->fbdev);
3678e22d792SLiviu Dudau 		hdlcd->fbdev = NULL;
3688e22d792SLiviu Dudau 	}
3698e22d792SLiviu Dudau 	drm_kms_helper_poll_fini(drm);
3708e22d792SLiviu Dudau 	component_unbind_all(dev, drm);
3718e22d792SLiviu Dudau 	drm_vblank_cleanup(drm);
3728e22d792SLiviu Dudau 	pm_runtime_get_sync(drm->dev);
3738e22d792SLiviu Dudau 	drm_irq_uninstall(drm);
3748e22d792SLiviu Dudau 	pm_runtime_put_sync(drm->dev);
3758e22d792SLiviu Dudau 	pm_runtime_disable(drm->dev);
3768e22d792SLiviu Dudau 	of_reserved_mem_device_release(drm->dev);
3778e22d792SLiviu Dudau 	drm_mode_config_cleanup(drm);
3788e22d792SLiviu Dudau 	drm_dev_unref(drm);
3798e22d792SLiviu Dudau 	drm->dev_private = NULL;
3808e22d792SLiviu Dudau 	dev_set_drvdata(dev, NULL);
3818e22d792SLiviu Dudau }
3828e22d792SLiviu Dudau 
3838e22d792SLiviu Dudau static const struct component_master_ops hdlcd_master_ops = {
3848e22d792SLiviu Dudau 	.bind		= hdlcd_drm_bind,
3858e22d792SLiviu Dudau 	.unbind		= hdlcd_drm_unbind,
3868e22d792SLiviu Dudau };
3878e22d792SLiviu Dudau 
3888e22d792SLiviu Dudau static int compare_dev(struct device *dev, void *data)
3898e22d792SLiviu Dudau {
3908e22d792SLiviu Dudau 	return dev->of_node == data;
3918e22d792SLiviu Dudau }
3928e22d792SLiviu Dudau 
3938e22d792SLiviu Dudau static int hdlcd_probe(struct platform_device *pdev)
3948e22d792SLiviu Dudau {
39586418f90SRob Herring 	struct device_node *port;
3968e22d792SLiviu Dudau 	struct component_match *match = NULL;
3978e22d792SLiviu Dudau 
3988e22d792SLiviu Dudau 	/* there is only one output port inside each device, find it */
39986418f90SRob Herring 	port = of_graph_get_remote_node(pdev->dev.of_node, 0, 0);
40086418f90SRob Herring 	if (!port)
4018e22d792SLiviu Dudau 		return -ENODEV;
4028e22d792SLiviu Dudau 
40397ac0e47SRussell King 	drm_of_component_match_add(&pdev->dev, &match, compare_dev, port);
40497ac0e47SRussell King 	of_node_put(port);
4058e22d792SLiviu Dudau 
4068e22d792SLiviu Dudau 	return component_master_add_with_match(&pdev->dev, &hdlcd_master_ops,
4078e22d792SLiviu Dudau 					       match);
4088e22d792SLiviu Dudau }
4098e22d792SLiviu Dudau 
4108e22d792SLiviu Dudau static int hdlcd_remove(struct platform_device *pdev)
4118e22d792SLiviu Dudau {
4128e22d792SLiviu Dudau 	component_master_del(&pdev->dev, &hdlcd_master_ops);
4138e22d792SLiviu Dudau 	return 0;
4148e22d792SLiviu Dudau }
4158e22d792SLiviu Dudau 
4168e22d792SLiviu Dudau static const struct of_device_id  hdlcd_of_match[] = {
4178e22d792SLiviu Dudau 	{ .compatible	= "arm,hdlcd" },
4188e22d792SLiviu Dudau 	{},
4198e22d792SLiviu Dudau };
4208e22d792SLiviu Dudau MODULE_DEVICE_TABLE(of, hdlcd_of_match);
4218e22d792SLiviu Dudau 
4228e22d792SLiviu Dudau static int __maybe_unused hdlcd_pm_suspend(struct device *dev)
4238e22d792SLiviu Dudau {
4248e22d792SLiviu Dudau 	struct drm_device *drm = dev_get_drvdata(dev);
425a95acec1SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm ? drm->dev_private : NULL;
4268e22d792SLiviu Dudau 
427a95acec1SLiviu Dudau 	if (!hdlcd)
4288e22d792SLiviu Dudau 		return 0;
4298e22d792SLiviu Dudau 
430a95acec1SLiviu Dudau 	drm_kms_helper_poll_disable(drm);
431a95acec1SLiviu Dudau 
432a95acec1SLiviu Dudau 	hdlcd->state = drm_atomic_helper_suspend(drm);
433a95acec1SLiviu Dudau 	if (IS_ERR(hdlcd->state)) {
434a95acec1SLiviu Dudau 		drm_kms_helper_poll_enable(drm);
435a95acec1SLiviu Dudau 		return PTR_ERR(hdlcd->state);
436a95acec1SLiviu Dudau 	}
437a95acec1SLiviu Dudau 
4388e22d792SLiviu Dudau 	return 0;
4398e22d792SLiviu Dudau }
4408e22d792SLiviu Dudau 
4418e22d792SLiviu Dudau static int __maybe_unused hdlcd_pm_resume(struct device *dev)
4428e22d792SLiviu Dudau {
4438e22d792SLiviu Dudau 	struct drm_device *drm = dev_get_drvdata(dev);
444a95acec1SLiviu Dudau 	struct hdlcd_drm_private *hdlcd = drm ? drm->dev_private : NULL;
4458e22d792SLiviu Dudau 
446a95acec1SLiviu Dudau 	if (!hdlcd)
4478e22d792SLiviu Dudau 		return 0;
4488e22d792SLiviu Dudau 
449a95acec1SLiviu Dudau 	drm_atomic_helper_resume(drm, hdlcd->state);
450a95acec1SLiviu Dudau 	drm_kms_helper_poll_enable(drm);
451a95acec1SLiviu Dudau 	pm_runtime_set_active(dev);
452a95acec1SLiviu Dudau 
4538e22d792SLiviu Dudau 	return 0;
4548e22d792SLiviu Dudau }
4558e22d792SLiviu Dudau 
4568e22d792SLiviu Dudau static SIMPLE_DEV_PM_OPS(hdlcd_pm_ops, hdlcd_pm_suspend, hdlcd_pm_resume);
4578e22d792SLiviu Dudau 
4588e22d792SLiviu Dudau static struct platform_driver hdlcd_platform_driver = {
4598e22d792SLiviu Dudau 	.probe		= hdlcd_probe,
4608e22d792SLiviu Dudau 	.remove		= hdlcd_remove,
4618e22d792SLiviu Dudau 	.driver	= {
4628e22d792SLiviu Dudau 		.name = "hdlcd",
4638e22d792SLiviu Dudau 		.pm = &hdlcd_pm_ops,
4648e22d792SLiviu Dudau 		.of_match_table	= hdlcd_of_match,
4658e22d792SLiviu Dudau 	},
4668e22d792SLiviu Dudau };
4678e22d792SLiviu Dudau 
4688e22d792SLiviu Dudau module_platform_driver(hdlcd_platform_driver);
4698e22d792SLiviu Dudau 
4708e22d792SLiviu Dudau MODULE_AUTHOR("Liviu Dudau");
4718e22d792SLiviu Dudau MODULE_DESCRIPTION("ARM HDLCD DRM driver");
4728e22d792SLiviu Dudau MODULE_LICENSE("GPL v2");
473