1 /*
2  * Copyright 2021 Advanced Micro Devices, Inc.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice shall be included in
12  * all copies or substantial portions of the Software.
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20  * OTHER DEALINGS IN THE SOFTWARE.
21  *
22  */
23 #ifndef _nbio_7_7_0_OFFSET_HEADER
24 #define _nbio_7_7_0_OFFSET_HEADER
25 
26 
27 
28 // addressBlock: nbio_iohub_nb_nbcfg_nb_cfgdec
29 // base address: 0x0
30 #define cfgNBCFG_SCRATCH_4                                                                              0x0078
31 
32 
33 // addressBlock: nbio_nbif0_bif_cfg_dev0_rc_bifcfgdecp
34 // base address: 0x0
35 #define cfgBIF_CFG_DEV0_RC_VENDOR_ID                                                                    0x0000
36 #define cfgBIF_CFG_DEV0_RC_DEVICE_ID                                                                    0x0002
37 #define cfgBIF_CFG_DEV0_RC_COMMAND                                                                      0x0004
38 #define cfgBIF_CFG_DEV0_RC_STATUS                                                                       0x0006
39 #define cfgBIF_CFG_DEV0_RC_REVISION_ID                                                                  0x0008
40 #define cfgBIF_CFG_DEV0_RC_PROG_INTERFACE                                                               0x0009
41 #define cfgBIF_CFG_DEV0_RC_SUB_CLASS                                                                    0x000a
42 #define cfgBIF_CFG_DEV0_RC_BASE_CLASS                                                                   0x000b
43 #define cfgBIF_CFG_DEV0_RC_CACHE_LINE                                                                   0x000c
44 #define cfgBIF_CFG_DEV0_RC_LATENCY                                                                      0x000d
45 #define cfgBIF_CFG_DEV0_RC_HEADER                                                                       0x000e
46 #define cfgBIF_CFG_DEV0_RC_BIST                                                                         0x000f
47 #define cfgBIF_CFG_DEV0_RC_BASE_ADDR_1                                                                  0x0010
48 #define cfgBIF_CFG_DEV0_RC_BASE_ADDR_2                                                                  0x0014
49 #define cfgBIF_CFG_DEV0_RC_SUB_BUS_NUMBER_LATENCY                                                       0x0018
50 #define cfgBIF_CFG_DEV0_RC_IO_BASE_LIMIT                                                                0x001c
51 #define cfgBIF_CFG_DEV0_RC_SECONDARY_STATUS                                                             0x001e
52 #define cfgBIF_CFG_DEV0_RC_MEM_BASE_LIMIT                                                               0x0020
53 #define cfgBIF_CFG_DEV0_RC_PREF_BASE_LIMIT                                                              0x0024
54 #define cfgBIF_CFG_DEV0_RC_PREF_BASE_UPPER                                                              0x0028
55 #define cfgBIF_CFG_DEV0_RC_PREF_LIMIT_UPPER                                                             0x002c
56 #define cfgBIF_CFG_DEV0_RC_IO_BASE_LIMIT_HI                                                             0x0030
57 #define cfgBIF_CFG_DEV0_RC_CAP_PTR                                                                      0x0034
58 #define cfgBIF_CFG_DEV0_RC_ROM_BASE_ADDR                                                                0x0038
59 #define cfgBIF_CFG_DEV0_RC_INTERRUPT_LINE                                                               0x003c
60 #define cfgBIF_CFG_DEV0_RC_INTERRUPT_PIN                                                                0x003d
61 #define cfgBIF_CFG_DEV0_RC_IRQ_BRIDGE_CNTL                                                              0x003e
62 #define cfgBIF_CFG_DEV0_RC_EXT_BRIDGE_CNTL                                                              0x0040
63 #define cfgBIF_CFG_DEV0_RC_PMI_CAP_LIST                                                                 0x0050
64 #define cfgBIF_CFG_DEV0_RC_PMI_CAP                                                                      0x0052
65 #define cfgBIF_CFG_DEV0_RC_PMI_STATUS_CNTL                                                              0x0054
66 #define cfgBIF_CFG_DEV0_RC_PCIE_CAP_LIST                                                                0x0058
67 #define cfgBIF_CFG_DEV0_RC_PCIE_CAP                                                                     0x005a
68 #define cfgBIF_CFG_DEV0_RC_DEVICE_CAP                                                                   0x005c
69 #define cfgBIF_CFG_DEV0_RC_DEVICE_CNTL                                                                  0x0060
70 #define cfgBIF_CFG_DEV0_RC_DEVICE_STATUS                                                                0x0062
71 #define cfgBIF_CFG_DEV0_RC_LINK_CAP                                                                     0x0064
72 #define cfgBIF_CFG_DEV0_RC_LINK_CNTL                                                                    0x0068
73 #define cfgBIF_CFG_DEV0_RC_LINK_STATUS                                                                  0x006a
74 #define cfgBIF_CFG_DEV0_RC_SLOT_CAP                                                                     0x006c
75 #define cfgBIF_CFG_DEV0_RC_SLOT_CNTL                                                                    0x0070
76 #define cfgBIF_CFG_DEV0_RC_SLOT_STATUS                                                                  0x0072
77 #define cfgBIF_CFG_DEV0_RC_ROOT_CNTL                                                                    0x0074
78 #define cfgBIF_CFG_DEV0_RC_ROOT_CAP                                                                     0x0076
79 #define cfgBIF_CFG_DEV0_RC_ROOT_STATUS                                                                  0x0078
80 #define cfgBIF_CFG_DEV0_RC_DEVICE_CAP2                                                                  0x007c
81 #define cfgBIF_CFG_DEV0_RC_DEVICE_CNTL2                                                                 0x0080
82 #define cfgBIF_CFG_DEV0_RC_DEVICE_STATUS2                                                               0x0082
83 #define cfgBIF_CFG_DEV0_RC_LINK_CAP2                                                                    0x0084
84 #define cfgBIF_CFG_DEV0_RC_LINK_CNTL2                                                                   0x0088
85 #define cfgBIF_CFG_DEV0_RC_LINK_STATUS2                                                                 0x008a
86 #define cfgBIF_CFG_DEV0_RC_SLOT_CAP2                                                                    0x008c
87 #define cfgBIF_CFG_DEV0_RC_SLOT_CNTL2                                                                   0x0090
88 #define cfgBIF_CFG_DEV0_RC_SLOT_STATUS2                                                                 0x0092
89 #define cfgBIF_CFG_DEV0_RC_MSI_CAP_LIST                                                                 0x00a0
90 #define cfgBIF_CFG_DEV0_RC_MSI_MSG_CNTL                                                                 0x00a2
91 #define cfgBIF_CFG_DEV0_RC_MSI_MSG_ADDR_LO                                                              0x00a4
92 #define cfgBIF_CFG_DEV0_RC_MSI_MSG_ADDR_HI                                                              0x00a8
93 #define cfgBIF_CFG_DEV0_RC_MSI_MSG_DATA                                                                 0x00a8
94 #define cfgBIF_CFG_DEV0_RC_MSI_EXT_MSG_DATA                                                             0x00aa
95 #define cfgBIF_CFG_DEV0_RC_MSI_MSG_DATA_64                                                              0x00ac
96 #define cfgBIF_CFG_DEV0_RC_MSI_EXT_MSG_DATA_64                                                          0x00ae
97 #define cfgBIF_CFG_DEV0_RC_SSID_CAP_LIST                                                                0x00c0
98 #define cfgBIF_CFG_DEV0_RC_SSID_CAP                                                                     0x00c4
99 #define cfgBIF_CFG_DEV0_RC_MSI_MAP_CAP_LIST                                                             0x00c8
100 #define cfgBIF_CFG_DEV0_RC_MSI_MAP_CAP                                                                  0x00ca
101 #define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                            0x0100
102 #define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC_HDR                                                     0x0104
103 #define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC1                                                        0x0108
104 #define cfgBIF_CFG_DEV0_RC_PCIE_VENDOR_SPECIFIC2                                                        0x010c
105 #define cfgBIF_CFG_DEV0_RC_PCIE_VC_ENH_CAP_LIST                                                         0x0110
106 #define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_CAP_REG1                                                        0x0114
107 #define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_CAP_REG2                                                        0x0118
108 #define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_CNTL                                                            0x011c
109 #define cfgBIF_CFG_DEV0_RC_PCIE_PORT_VC_STATUS                                                          0x011e
110 #define cfgBIF_CFG_DEV0_RC_PCIE_VC0_RESOURCE_CAP                                                        0x0120
111 #define cfgBIF_CFG_DEV0_RC_PCIE_VC0_RESOURCE_CNTL                                                       0x0124
112 #define cfgBIF_CFG_DEV0_RC_PCIE_VC0_RESOURCE_STATUS                                                     0x012a
113 #define cfgBIF_CFG_DEV0_RC_PCIE_VC1_RESOURCE_CAP                                                        0x012c
114 #define cfgBIF_CFG_DEV0_RC_PCIE_VC1_RESOURCE_CNTL                                                       0x0130
115 #define cfgBIF_CFG_DEV0_RC_PCIE_VC1_RESOURCE_STATUS                                                     0x0136
116 #define cfgBIF_CFG_DEV0_RC_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                             0x0140
117 #define cfgBIF_CFG_DEV0_RC_PCIE_DEV_SERIAL_NUM_DW1                                                      0x0144
118 #define cfgBIF_CFG_DEV0_RC_PCIE_DEV_SERIAL_NUM_DW2                                                      0x0148
119 #define cfgBIF_CFG_DEV0_RC_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                0x0150
120 #define cfgBIF_CFG_DEV0_RC_PCIE_UNCORR_ERR_STATUS                                                       0x0154
121 #define cfgBIF_CFG_DEV0_RC_PCIE_UNCORR_ERR_MASK                                                         0x0158
122 #define cfgBIF_CFG_DEV0_RC_PCIE_UNCORR_ERR_SEVERITY                                                     0x015c
123 #define cfgBIF_CFG_DEV0_RC_PCIE_CORR_ERR_STATUS                                                         0x0160
124 #define cfgBIF_CFG_DEV0_RC_PCIE_CORR_ERR_MASK                                                           0x0164
125 #define cfgBIF_CFG_DEV0_RC_PCIE_ADV_ERR_CAP_CNTL                                                        0x0168
126 #define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG0                                                                0x016c
127 #define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG1                                                                0x0170
128 #define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG2                                                                0x0174
129 #define cfgBIF_CFG_DEV0_RC_PCIE_HDR_LOG3                                                                0x0178
130 #define cfgBIF_CFG_DEV0_RC_PCIE_ROOT_ERR_CMD                                                            0x017c
131 #define cfgBIF_CFG_DEV0_RC_PCIE_ROOT_ERR_STATUS                                                         0x0180
132 #define cfgBIF_CFG_DEV0_RC_PCIE_ERR_SRC_ID                                                              0x0184
133 #define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG0                                                         0x0188
134 #define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG1                                                         0x018c
135 #define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG2                                                         0x0190
136 #define cfgBIF_CFG_DEV0_RC_PCIE_TLP_PREFIX_LOG3                                                         0x0194
137 #define cfgBIF_CFG_DEV0_RC_PCIE_SECONDARY_ENH_CAP_LIST                                                  0x0270
138 #define cfgBIF_CFG_DEV0_RC_PCIE_LINK_CNTL3                                                              0x0274
139 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_ERROR_STATUS                                                       0x0278
140 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_0_EQUALIZATION_CNTL                                                0x027c
141 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_1_EQUALIZATION_CNTL                                                0x027e
142 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_2_EQUALIZATION_CNTL                                                0x0280
143 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_3_EQUALIZATION_CNTL                                                0x0282
144 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_4_EQUALIZATION_CNTL                                                0x0284
145 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_5_EQUALIZATION_CNTL                                                0x0286
146 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_6_EQUALIZATION_CNTL                                                0x0288
147 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_7_EQUALIZATION_CNTL                                                0x028a
148 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_8_EQUALIZATION_CNTL                                                0x028c
149 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_9_EQUALIZATION_CNTL                                                0x028e
150 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_10_EQUALIZATION_CNTL                                               0x0290
151 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_11_EQUALIZATION_CNTL                                               0x0292
152 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_12_EQUALIZATION_CNTL                                               0x0294
153 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_13_EQUALIZATION_CNTL                                               0x0296
154 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_14_EQUALIZATION_CNTL                                               0x0298
155 #define cfgBIF_CFG_DEV0_RC_PCIE_LANE_15_EQUALIZATION_CNTL                                               0x029a
156 #define cfgBIF_CFG_DEV0_RC_PCIE_ACS_ENH_CAP_LIST                                                        0x02a0
157 #define cfgBIF_CFG_DEV0_RC_PCIE_ACS_CAP                                                                 0x02a4
158 #define cfgBIF_CFG_DEV0_RC_PCIE_ACS_CNTL                                                                0x02a6
159 #define cfgBIF_CFG_DEV0_RC_PCIE_DLF_ENH_CAP_LIST                                                        0x0400
160 #define cfgBIF_CFG_DEV0_RC_DATA_LINK_FEATURE_CAP                                                        0x0404
161 #define cfgBIF_CFG_DEV0_RC_DATA_LINK_FEATURE_STATUS                                                     0x0408
162 #define cfgBIF_CFG_DEV0_RC_PCIE_PHY_16GT_ENH_CAP_LIST                                                   0x0410
163 #define cfgBIF_CFG_DEV0_RC_LINK_CAP_16GT                                                                0x0414
164 #define cfgBIF_CFG_DEV0_RC_LINK_CNTL_16GT                                                               0x0418
165 #define cfgBIF_CFG_DEV0_RC_LINK_STATUS_16GT                                                             0x041c
166 #define cfgBIF_CFG_DEV0_RC_LOCAL_PARITY_MISMATCH_STATUS_16GT                                            0x0420
167 #define cfgBIF_CFG_DEV0_RC_RTM1_PARITY_MISMATCH_STATUS_16GT                                             0x0424
168 #define cfgBIF_CFG_DEV0_RC_RTM2_PARITY_MISMATCH_STATUS_16GT                                             0x0428
169 #define cfgBIF_CFG_DEV0_RC_LANE_0_EQUALIZATION_CNTL_16GT                                                0x0430
170 #define cfgBIF_CFG_DEV0_RC_LANE_1_EQUALIZATION_CNTL_16GT                                                0x0431
171 #define cfgBIF_CFG_DEV0_RC_LANE_2_EQUALIZATION_CNTL_16GT                                                0x0432
172 #define cfgBIF_CFG_DEV0_RC_LANE_3_EQUALIZATION_CNTL_16GT                                                0x0433
173 #define cfgBIF_CFG_DEV0_RC_LANE_4_EQUALIZATION_CNTL_16GT                                                0x0434
174 #define cfgBIF_CFG_DEV0_RC_LANE_5_EQUALIZATION_CNTL_16GT                                                0x0435
175 #define cfgBIF_CFG_DEV0_RC_LANE_6_EQUALIZATION_CNTL_16GT                                                0x0436
176 #define cfgBIF_CFG_DEV0_RC_LANE_7_EQUALIZATION_CNTL_16GT                                                0x0437
177 #define cfgBIF_CFG_DEV0_RC_LANE_8_EQUALIZATION_CNTL_16GT                                                0x0438
178 #define cfgBIF_CFG_DEV0_RC_LANE_9_EQUALIZATION_CNTL_16GT                                                0x0439
179 #define cfgBIF_CFG_DEV0_RC_LANE_10_EQUALIZATION_CNTL_16GT                                               0x043a
180 #define cfgBIF_CFG_DEV0_RC_LANE_11_EQUALIZATION_CNTL_16GT                                               0x043b
181 #define cfgBIF_CFG_DEV0_RC_LANE_12_EQUALIZATION_CNTL_16GT                                               0x043c
182 #define cfgBIF_CFG_DEV0_RC_LANE_13_EQUALIZATION_CNTL_16GT                                               0x043d
183 #define cfgBIF_CFG_DEV0_RC_LANE_14_EQUALIZATION_CNTL_16GT                                               0x043e
184 #define cfgBIF_CFG_DEV0_RC_LANE_15_EQUALIZATION_CNTL_16GT                                               0x043f
185 #define cfgBIF_CFG_DEV0_RC_PCIE_MARGINING_ENH_CAP_LIST                                                  0x0450
186 #define cfgBIF_CFG_DEV0_RC_MARGINING_PORT_CAP                                                           0x0454
187 #define cfgBIF_CFG_DEV0_RC_MARGINING_PORT_STATUS                                                        0x0456
188 #define cfgBIF_CFG_DEV0_RC_LANE_0_MARGINING_LANE_CNTL                                                   0x0458
189 #define cfgBIF_CFG_DEV0_RC_LANE_0_MARGINING_LANE_STATUS                                                 0x045a
190 #define cfgBIF_CFG_DEV0_RC_LANE_1_MARGINING_LANE_CNTL                                                   0x045c
191 #define cfgBIF_CFG_DEV0_RC_LANE_1_MARGINING_LANE_STATUS                                                 0x045e
192 #define cfgBIF_CFG_DEV0_RC_LANE_2_MARGINING_LANE_CNTL                                                   0x0460
193 #define cfgBIF_CFG_DEV0_RC_LANE_2_MARGINING_LANE_STATUS                                                 0x0462
194 #define cfgBIF_CFG_DEV0_RC_LANE_3_MARGINING_LANE_CNTL                                                   0x0464
195 #define cfgBIF_CFG_DEV0_RC_LANE_3_MARGINING_LANE_STATUS                                                 0x0466
196 #define cfgBIF_CFG_DEV0_RC_LANE_4_MARGINING_LANE_CNTL                                                   0x0468
197 #define cfgBIF_CFG_DEV0_RC_LANE_4_MARGINING_LANE_STATUS                                                 0x046a
198 #define cfgBIF_CFG_DEV0_RC_LANE_5_MARGINING_LANE_CNTL                                                   0x046c
199 #define cfgBIF_CFG_DEV0_RC_LANE_5_MARGINING_LANE_STATUS                                                 0x046e
200 #define cfgBIF_CFG_DEV0_RC_LANE_6_MARGINING_LANE_CNTL                                                   0x0470
201 #define cfgBIF_CFG_DEV0_RC_LANE_6_MARGINING_LANE_STATUS                                                 0x0472
202 #define cfgBIF_CFG_DEV0_RC_LANE_7_MARGINING_LANE_CNTL                                                   0x0474
203 #define cfgBIF_CFG_DEV0_RC_LANE_7_MARGINING_LANE_STATUS                                                 0x0476
204 #define cfgBIF_CFG_DEV0_RC_LANE_8_MARGINING_LANE_CNTL                                                   0x0478
205 #define cfgBIF_CFG_DEV0_RC_LANE_8_MARGINING_LANE_STATUS                                                 0x047a
206 #define cfgBIF_CFG_DEV0_RC_LANE_9_MARGINING_LANE_CNTL                                                   0x047c
207 #define cfgBIF_CFG_DEV0_RC_LANE_9_MARGINING_LANE_STATUS                                                 0x047e
208 #define cfgBIF_CFG_DEV0_RC_LANE_10_MARGINING_LANE_CNTL                                                  0x0480
209 #define cfgBIF_CFG_DEV0_RC_LANE_10_MARGINING_LANE_STATUS                                                0x0482
210 #define cfgBIF_CFG_DEV0_RC_LANE_11_MARGINING_LANE_CNTL                                                  0x0484
211 #define cfgBIF_CFG_DEV0_RC_LANE_11_MARGINING_LANE_STATUS                                                0x0486
212 #define cfgBIF_CFG_DEV0_RC_LANE_12_MARGINING_LANE_CNTL                                                  0x0488
213 #define cfgBIF_CFG_DEV0_RC_LANE_12_MARGINING_LANE_STATUS                                                0x048a
214 #define cfgBIF_CFG_DEV0_RC_LANE_13_MARGINING_LANE_CNTL                                                  0x048c
215 #define cfgBIF_CFG_DEV0_RC_LANE_13_MARGINING_LANE_STATUS                                                0x048e
216 #define cfgBIF_CFG_DEV0_RC_LANE_14_MARGINING_LANE_CNTL                                                  0x0490
217 #define cfgBIF_CFG_DEV0_RC_LANE_14_MARGINING_LANE_STATUS                                                0x0492
218 #define cfgBIF_CFG_DEV0_RC_LANE_15_MARGINING_LANE_CNTL                                                  0x0494
219 #define cfgBIF_CFG_DEV0_RC_LANE_15_MARGINING_LANE_STATUS                                                0x0496
220 
221 
222 // addressBlock: nbio_nbif0_bif_cfg_dev1_rc_bifcfgdecp
223 // base address: 0x0
224 #define cfgBIF_CFG_DEV1_RC_VENDOR_ID                                                                    0x0000
225 #define cfgBIF_CFG_DEV1_RC_DEVICE_ID                                                                    0x0002
226 #define cfgBIF_CFG_DEV1_RC_COMMAND                                                                      0x0004
227 #define cfgBIF_CFG_DEV1_RC_STATUS                                                                       0x0006
228 #define cfgBIF_CFG_DEV1_RC_REVISION_ID                                                                  0x0008
229 #define cfgBIF_CFG_DEV1_RC_PROG_INTERFACE                                                               0x0009
230 #define cfgBIF_CFG_DEV1_RC_SUB_CLASS                                                                    0x000a
231 #define cfgBIF_CFG_DEV1_RC_BASE_CLASS                                                                   0x000b
232 #define cfgBIF_CFG_DEV1_RC_CACHE_LINE                                                                   0x000c
233 #define cfgBIF_CFG_DEV1_RC_LATENCY                                                                      0x000d
234 #define cfgBIF_CFG_DEV1_RC_HEADER                                                                       0x000e
235 #define cfgBIF_CFG_DEV1_RC_BIST                                                                         0x000f
236 #define cfgBIF_CFG_DEV1_RC_BASE_ADDR_1                                                                  0x0010
237 #define cfgBIF_CFG_DEV1_RC_BASE_ADDR_2                                                                  0x0014
238 #define cfgBIF_CFG_DEV1_RC_SUB_BUS_NUMBER_LATENCY                                                       0x0018
239 #define cfgBIF_CFG_DEV1_RC_IO_BASE_LIMIT                                                                0x001c
240 #define cfgBIF_CFG_DEV1_RC_SECONDARY_STATUS                                                             0x001e
241 #define cfgBIF_CFG_DEV1_RC_MEM_BASE_LIMIT                                                               0x0020
242 #define cfgBIF_CFG_DEV1_RC_PREF_BASE_LIMIT                                                              0x0024
243 #define cfgBIF_CFG_DEV1_RC_PREF_BASE_UPPER                                                              0x0028
244 #define cfgBIF_CFG_DEV1_RC_PREF_LIMIT_UPPER                                                             0x002c
245 #define cfgBIF_CFG_DEV1_RC_IO_BASE_LIMIT_HI                                                             0x0030
246 #define cfgBIF_CFG_DEV1_RC_CAP_PTR                                                                      0x0034
247 #define cfgBIF_CFG_DEV1_RC_ROM_BASE_ADDR                                                                0x0038
248 #define cfgBIF_CFG_DEV1_RC_INTERRUPT_LINE                                                               0x003c
249 #define cfgBIF_CFG_DEV1_RC_INTERRUPT_PIN                                                                0x003d
250 #define cfgBIF_CFG_DEV1_RC_IRQ_BRIDGE_CNTL                                                              0x003e
251 #define cfgBIF_CFG_DEV1_RC_EXT_BRIDGE_CNTL                                                              0x0040
252 #define cfgBIF_CFG_DEV1_RC_PMI_CAP_LIST                                                                 0x0050
253 #define cfgBIF_CFG_DEV1_RC_PMI_CAP                                                                      0x0052
254 #define cfgBIF_CFG_DEV1_RC_PMI_STATUS_CNTL                                                              0x0054
255 #define cfgBIF_CFG_DEV1_RC_PCIE_CAP_LIST                                                                0x0058
256 #define cfgBIF_CFG_DEV1_RC_PCIE_CAP                                                                     0x005a
257 #define cfgBIF_CFG_DEV1_RC_DEVICE_CAP                                                                   0x005c
258 #define cfgBIF_CFG_DEV1_RC_DEVICE_CNTL                                                                  0x0060
259 #define cfgBIF_CFG_DEV1_RC_DEVICE_STATUS                                                                0x0062
260 #define cfgBIF_CFG_DEV1_RC_LINK_CAP                                                                     0x0064
261 #define cfgBIF_CFG_DEV1_RC_LINK_CNTL                                                                    0x0068
262 #define cfgBIF_CFG_DEV1_RC_LINK_STATUS                                                                  0x006a
263 #define cfgBIF_CFG_DEV1_RC_SLOT_CAP                                                                     0x006c
264 #define cfgBIF_CFG_DEV1_RC_SLOT_CNTL                                                                    0x0070
265 #define cfgBIF_CFG_DEV1_RC_SLOT_STATUS                                                                  0x0072
266 #define cfgBIF_CFG_DEV1_RC_ROOT_CNTL                                                                    0x0074
267 #define cfgBIF_CFG_DEV1_RC_ROOT_CAP                                                                     0x0076
268 #define cfgBIF_CFG_DEV1_RC_ROOT_STATUS                                                                  0x0078
269 #define cfgBIF_CFG_DEV1_RC_DEVICE_CAP2                                                                  0x007c
270 #define cfgBIF_CFG_DEV1_RC_DEVICE_CNTL2                                                                 0x0080
271 #define cfgBIF_CFG_DEV1_RC_DEVICE_STATUS2                                                               0x0082
272 #define cfgBIF_CFG_DEV1_RC_LINK_CAP2                                                                    0x0084
273 #define cfgBIF_CFG_DEV1_RC_LINK_CNTL2                                                                   0x0088
274 #define cfgBIF_CFG_DEV1_RC_LINK_STATUS2                                                                 0x008a
275 #define cfgBIF_CFG_DEV1_RC_SLOT_CAP2                                                                    0x008c
276 #define cfgBIF_CFG_DEV1_RC_SLOT_CNTL2                                                                   0x0090
277 #define cfgBIF_CFG_DEV1_RC_SLOT_STATUS2                                                                 0x0092
278 #define cfgBIF_CFG_DEV1_RC_MSI_CAP_LIST                                                                 0x00a0
279 #define cfgBIF_CFG_DEV1_RC_MSI_MSG_CNTL                                                                 0x00a2
280 #define cfgBIF_CFG_DEV1_RC_MSI_MSG_ADDR_LO                                                              0x00a4
281 #define cfgBIF_CFG_DEV1_RC_MSI_MSG_ADDR_HI                                                              0x00a8
282 #define cfgBIF_CFG_DEV1_RC_MSI_MSG_DATA                                                                 0x00a8
283 #define cfgBIF_CFG_DEV1_RC_MSI_EXT_MSG_DATA                                                             0x00aa
284 #define cfgBIF_CFG_DEV1_RC_MSI_MSG_DATA_64                                                              0x00ac
285 #define cfgBIF_CFG_DEV1_RC_MSI_EXT_MSG_DATA_64                                                          0x00ae
286 #define cfgBIF_CFG_DEV1_RC_SSID_CAP_LIST                                                                0x00c0
287 #define cfgBIF_CFG_DEV1_RC_SSID_CAP                                                                     0x00c4
288 #define cfgBIF_CFG_DEV1_RC_MSI_MAP_CAP_LIST                                                             0x00c8
289 #define cfgBIF_CFG_DEV1_RC_MSI_MAP_CAP                                                                  0x00ca
290 #define cfgBIF_CFG_DEV1_RC_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                            0x0100
291 #define cfgBIF_CFG_DEV1_RC_PCIE_VENDOR_SPECIFIC_HDR                                                     0x0104
292 #define cfgBIF_CFG_DEV1_RC_PCIE_VENDOR_SPECIFIC1                                                        0x0108
293 #define cfgBIF_CFG_DEV1_RC_PCIE_VENDOR_SPECIFIC2                                                        0x010c
294 #define cfgBIF_CFG_DEV1_RC_PCIE_VC_ENH_CAP_LIST                                                         0x0110
295 #define cfgBIF_CFG_DEV1_RC_PCIE_PORT_VC_CAP_REG1                                                        0x0114
296 #define cfgBIF_CFG_DEV1_RC_PCIE_PORT_VC_CAP_REG2                                                        0x0118
297 #define cfgBIF_CFG_DEV1_RC_PCIE_PORT_VC_CNTL                                                            0x011c
298 #define cfgBIF_CFG_DEV1_RC_PCIE_PORT_VC_STATUS                                                          0x011e
299 #define cfgBIF_CFG_DEV1_RC_PCIE_VC0_RESOURCE_CAP                                                        0x0120
300 #define cfgBIF_CFG_DEV1_RC_PCIE_VC0_RESOURCE_CNTL                                                       0x0124
301 #define cfgBIF_CFG_DEV1_RC_PCIE_VC0_RESOURCE_STATUS                                                     0x012a
302 #define cfgBIF_CFG_DEV1_RC_PCIE_VC1_RESOURCE_CAP                                                        0x012c
303 #define cfgBIF_CFG_DEV1_RC_PCIE_VC1_RESOURCE_CNTL                                                       0x0130
304 #define cfgBIF_CFG_DEV1_RC_PCIE_VC1_RESOURCE_STATUS                                                     0x0136
305 #define cfgBIF_CFG_DEV1_RC_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                             0x0140
306 #define cfgBIF_CFG_DEV1_RC_PCIE_DEV_SERIAL_NUM_DW1                                                      0x0144
307 #define cfgBIF_CFG_DEV1_RC_PCIE_DEV_SERIAL_NUM_DW2                                                      0x0148
308 #define cfgBIF_CFG_DEV1_RC_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                0x0150
309 #define cfgBIF_CFG_DEV1_RC_PCIE_UNCORR_ERR_STATUS                                                       0x0154
310 #define cfgBIF_CFG_DEV1_RC_PCIE_UNCORR_ERR_MASK                                                         0x0158
311 #define cfgBIF_CFG_DEV1_RC_PCIE_UNCORR_ERR_SEVERITY                                                     0x015c
312 #define cfgBIF_CFG_DEV1_RC_PCIE_CORR_ERR_STATUS                                                         0x0160
313 #define cfgBIF_CFG_DEV1_RC_PCIE_CORR_ERR_MASK                                                           0x0164
314 #define cfgBIF_CFG_DEV1_RC_PCIE_ADV_ERR_CAP_CNTL                                                        0x0168
315 #define cfgBIF_CFG_DEV1_RC_PCIE_HDR_LOG0                                                                0x016c
316 #define cfgBIF_CFG_DEV1_RC_PCIE_HDR_LOG1                                                                0x0170
317 #define cfgBIF_CFG_DEV1_RC_PCIE_HDR_LOG2                                                                0x0174
318 #define cfgBIF_CFG_DEV1_RC_PCIE_HDR_LOG3                                                                0x0178
319 #define cfgBIF_CFG_DEV1_RC_PCIE_ROOT_ERR_CMD                                                            0x017c
320 #define cfgBIF_CFG_DEV1_RC_PCIE_ROOT_ERR_STATUS                                                         0x0180
321 #define cfgBIF_CFG_DEV1_RC_PCIE_ERR_SRC_ID                                                              0x0184
322 #define cfgBIF_CFG_DEV1_RC_PCIE_TLP_PREFIX_LOG0                                                         0x0188
323 #define cfgBIF_CFG_DEV1_RC_PCIE_TLP_PREFIX_LOG1                                                         0x018c
324 #define cfgBIF_CFG_DEV1_RC_PCIE_TLP_PREFIX_LOG2                                                         0x0190
325 #define cfgBIF_CFG_DEV1_RC_PCIE_TLP_PREFIX_LOG3                                                         0x0194
326 #define cfgBIF_CFG_DEV1_RC_PCIE_SECONDARY_ENH_CAP_LIST                                                  0x0270
327 #define cfgBIF_CFG_DEV1_RC_PCIE_LINK_CNTL3                                                              0x0274
328 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_ERROR_STATUS                                                       0x0278
329 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_0_EQUALIZATION_CNTL                                                0x027c
330 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_1_EQUALIZATION_CNTL                                                0x027e
331 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_2_EQUALIZATION_CNTL                                                0x0280
332 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_3_EQUALIZATION_CNTL                                                0x0282
333 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_4_EQUALIZATION_CNTL                                                0x0284
334 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_5_EQUALIZATION_CNTL                                                0x0286
335 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_6_EQUALIZATION_CNTL                                                0x0288
336 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_7_EQUALIZATION_CNTL                                                0x028a
337 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_8_EQUALIZATION_CNTL                                                0x028c
338 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_9_EQUALIZATION_CNTL                                                0x028e
339 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_10_EQUALIZATION_CNTL                                               0x0290
340 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_11_EQUALIZATION_CNTL                                               0x0292
341 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_12_EQUALIZATION_CNTL                                               0x0294
342 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_13_EQUALIZATION_CNTL                                               0x0296
343 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_14_EQUALIZATION_CNTL                                               0x0298
344 #define cfgBIF_CFG_DEV1_RC_PCIE_LANE_15_EQUALIZATION_CNTL                                               0x029a
345 #define cfgBIF_CFG_DEV1_RC_PCIE_ACS_ENH_CAP_LIST                                                        0x02a0
346 #define cfgBIF_CFG_DEV1_RC_PCIE_ACS_CAP                                                                 0x02a4
347 #define cfgBIF_CFG_DEV1_RC_PCIE_ACS_CNTL                                                                0x02a6
348 #define cfgBIF_CFG_DEV1_RC_PCIE_DLF_ENH_CAP_LIST                                                        0x0400
349 #define cfgBIF_CFG_DEV1_RC_DATA_LINK_FEATURE_CAP                                                        0x0404
350 #define cfgBIF_CFG_DEV1_RC_DATA_LINK_FEATURE_STATUS                                                     0x0408
351 #define cfgBIF_CFG_DEV1_RC_PCIE_PHY_16GT_ENH_CAP_LIST                                                   0x0410
352 #define cfgBIF_CFG_DEV1_RC_LINK_CAP_16GT                                                                0x0414
353 #define cfgBIF_CFG_DEV1_RC_LINK_CNTL_16GT                                                               0x0418
354 #define cfgBIF_CFG_DEV1_RC_LINK_STATUS_16GT                                                             0x041c
355 #define cfgBIF_CFG_DEV1_RC_LOCAL_PARITY_MISMATCH_STATUS_16GT                                            0x0420
356 #define cfgBIF_CFG_DEV1_RC_RTM1_PARITY_MISMATCH_STATUS_16GT                                             0x0424
357 #define cfgBIF_CFG_DEV1_RC_RTM2_PARITY_MISMATCH_STATUS_16GT                                             0x0428
358 #define cfgBIF_CFG_DEV1_RC_LANE_0_EQUALIZATION_CNTL_16GT                                                0x0430
359 #define cfgBIF_CFG_DEV1_RC_LANE_1_EQUALIZATION_CNTL_16GT                                                0x0431
360 #define cfgBIF_CFG_DEV1_RC_LANE_2_EQUALIZATION_CNTL_16GT                                                0x0432
361 #define cfgBIF_CFG_DEV1_RC_LANE_3_EQUALIZATION_CNTL_16GT                                                0x0433
362 #define cfgBIF_CFG_DEV1_RC_LANE_4_EQUALIZATION_CNTL_16GT                                                0x0434
363 #define cfgBIF_CFG_DEV1_RC_LANE_5_EQUALIZATION_CNTL_16GT                                                0x0435
364 #define cfgBIF_CFG_DEV1_RC_LANE_6_EQUALIZATION_CNTL_16GT                                                0x0436
365 #define cfgBIF_CFG_DEV1_RC_LANE_7_EQUALIZATION_CNTL_16GT                                                0x0437
366 #define cfgBIF_CFG_DEV1_RC_LANE_8_EQUALIZATION_CNTL_16GT                                                0x0438
367 #define cfgBIF_CFG_DEV1_RC_LANE_9_EQUALIZATION_CNTL_16GT                                                0x0439
368 #define cfgBIF_CFG_DEV1_RC_LANE_10_EQUALIZATION_CNTL_16GT                                               0x043a
369 #define cfgBIF_CFG_DEV1_RC_LANE_11_EQUALIZATION_CNTL_16GT                                               0x043b
370 #define cfgBIF_CFG_DEV1_RC_LANE_12_EQUALIZATION_CNTL_16GT                                               0x043c
371 #define cfgBIF_CFG_DEV1_RC_LANE_13_EQUALIZATION_CNTL_16GT                                               0x043d
372 #define cfgBIF_CFG_DEV1_RC_LANE_14_EQUALIZATION_CNTL_16GT                                               0x043e
373 #define cfgBIF_CFG_DEV1_RC_LANE_15_EQUALIZATION_CNTL_16GT                                               0x043f
374 #define cfgBIF_CFG_DEV1_RC_PCIE_MARGINING_ENH_CAP_LIST                                                  0x0450
375 #define cfgBIF_CFG_DEV1_RC_MARGINING_PORT_CAP                                                           0x0454
376 #define cfgBIF_CFG_DEV1_RC_MARGINING_PORT_STATUS                                                        0x0456
377 #define cfgBIF_CFG_DEV1_RC_LANE_0_MARGINING_LANE_CNTL                                                   0x0458
378 #define cfgBIF_CFG_DEV1_RC_LANE_0_MARGINING_LANE_STATUS                                                 0x045a
379 #define cfgBIF_CFG_DEV1_RC_LANE_1_MARGINING_LANE_CNTL                                                   0x045c
380 #define cfgBIF_CFG_DEV1_RC_LANE_1_MARGINING_LANE_STATUS                                                 0x045e
381 #define cfgBIF_CFG_DEV1_RC_LANE_2_MARGINING_LANE_CNTL                                                   0x0460
382 #define cfgBIF_CFG_DEV1_RC_LANE_2_MARGINING_LANE_STATUS                                                 0x0462
383 #define cfgBIF_CFG_DEV1_RC_LANE_3_MARGINING_LANE_CNTL                                                   0x0464
384 #define cfgBIF_CFG_DEV1_RC_LANE_3_MARGINING_LANE_STATUS                                                 0x0466
385 #define cfgBIF_CFG_DEV1_RC_LANE_4_MARGINING_LANE_CNTL                                                   0x0468
386 #define cfgBIF_CFG_DEV1_RC_LANE_4_MARGINING_LANE_STATUS                                                 0x046a
387 #define cfgBIF_CFG_DEV1_RC_LANE_5_MARGINING_LANE_CNTL                                                   0x046c
388 #define cfgBIF_CFG_DEV1_RC_LANE_5_MARGINING_LANE_STATUS                                                 0x046e
389 #define cfgBIF_CFG_DEV1_RC_LANE_6_MARGINING_LANE_CNTL                                                   0x0470
390 #define cfgBIF_CFG_DEV1_RC_LANE_6_MARGINING_LANE_STATUS                                                 0x0472
391 #define cfgBIF_CFG_DEV1_RC_LANE_7_MARGINING_LANE_CNTL                                                   0x0474
392 #define cfgBIF_CFG_DEV1_RC_LANE_7_MARGINING_LANE_STATUS                                                 0x0476
393 #define cfgBIF_CFG_DEV1_RC_LANE_8_MARGINING_LANE_CNTL                                                   0x0478
394 #define cfgBIF_CFG_DEV1_RC_LANE_8_MARGINING_LANE_STATUS                                                 0x047a
395 #define cfgBIF_CFG_DEV1_RC_LANE_9_MARGINING_LANE_CNTL                                                   0x047c
396 #define cfgBIF_CFG_DEV1_RC_LANE_9_MARGINING_LANE_STATUS                                                 0x047e
397 #define cfgBIF_CFG_DEV1_RC_LANE_10_MARGINING_LANE_CNTL                                                  0x0480
398 #define cfgBIF_CFG_DEV1_RC_LANE_10_MARGINING_LANE_STATUS                                                0x0482
399 #define cfgBIF_CFG_DEV1_RC_LANE_11_MARGINING_LANE_CNTL                                                  0x0484
400 #define cfgBIF_CFG_DEV1_RC_LANE_11_MARGINING_LANE_STATUS                                                0x0486
401 #define cfgBIF_CFG_DEV1_RC_LANE_12_MARGINING_LANE_CNTL                                                  0x0488
402 #define cfgBIF_CFG_DEV1_RC_LANE_12_MARGINING_LANE_STATUS                                                0x048a
403 #define cfgBIF_CFG_DEV1_RC_LANE_13_MARGINING_LANE_CNTL                                                  0x048c
404 #define cfgBIF_CFG_DEV1_RC_LANE_13_MARGINING_LANE_STATUS                                                0x048e
405 #define cfgBIF_CFG_DEV1_RC_LANE_14_MARGINING_LANE_CNTL                                                  0x0490
406 #define cfgBIF_CFG_DEV1_RC_LANE_14_MARGINING_LANE_STATUS                                                0x0492
407 #define cfgBIF_CFG_DEV1_RC_LANE_15_MARGINING_LANE_CNTL                                                  0x0494
408 #define cfgBIF_CFG_DEV1_RC_LANE_15_MARGINING_LANE_STATUS                                                0x0496
409 
410 
411 // addressBlock: nbio_nbif0_bif_cfg_dev2_rc_bifcfgdecp
412 // base address: 0x0
413 #define cfgBIF_CFG_DEV2_RC_SUB_BUS_NUMBER_LATENCY                                                       0x0018
414 #define cfgBIF_CFG_DEV2_RC_IO_BASE_LIMIT                                                                0x001c
415 #define cfgBIF_CFG_DEV2_RC_SECONDARY_STATUS                                                             0x001e
416 #define cfgBIF_CFG_DEV2_RC_MEM_BASE_LIMIT                                                               0x0020
417 #define cfgBIF_CFG_DEV2_RC_PREF_BASE_LIMIT                                                              0x0024
418 #define cfgBIF_CFG_DEV2_RC_PREF_BASE_UPPER                                                              0x0028
419 #define cfgBIF_CFG_DEV2_RC_PREF_LIMIT_UPPER                                                             0x002c
420 #define cfgBIF_CFG_DEV2_RC_IO_BASE_LIMIT_HI                                                             0x0030
421 #define cfgBIF_CFG_DEV2_RC_IRQ_BRIDGE_CNTL                                                              0x003e
422 #define cfgBIF_CFG_DEV2_RC_SLOT_CAP                                                                     0x006c
423 #define cfgBIF_CFG_DEV2_RC_SLOT_CNTL                                                                    0x0070
424 #define cfgBIF_CFG_DEV2_RC_SLOT_STATUS                                                                  0x0072
425 #define cfgBIF_CFG_DEV2_RC_SLOT_CAP2                                                                    0x008c
426 #define cfgBIF_CFG_DEV2_RC_SLOT_CNTL2                                                                   0x0090
427 #define cfgBIF_CFG_DEV2_RC_SLOT_STATUS2                                                                 0x0092
428 #define cfgBIF_CFG_DEV2_RC_SSID_CAP_LIST                                                                0x00c0
429 #define cfgBIF_CFG_DEV2_RC_SSID_CAP                                                                     0x00c4
430 
431 
432 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf0_bifcfgdecp
433 // base address: 0x0
434 #define cfgBIF_CFG_DEV0_EPF0_VENDOR_ID                                                                  0x0000
435 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_ID                                                                  0x0002
436 #define cfgBIF_CFG_DEV0_EPF0_COMMAND                                                                    0x0004
437 #define cfgBIF_CFG_DEV0_EPF0_STATUS                                                                     0x0006
438 #define cfgBIF_CFG_DEV0_EPF0_REVISION_ID                                                                0x0008
439 #define cfgBIF_CFG_DEV0_EPF0_PROG_INTERFACE                                                             0x0009
440 #define cfgBIF_CFG_DEV0_EPF0_SUB_CLASS                                                                  0x000a
441 #define cfgBIF_CFG_DEV0_EPF0_BASE_CLASS                                                                 0x000b
442 #define cfgBIF_CFG_DEV0_EPF0_CACHE_LINE                                                                 0x000c
443 #define cfgBIF_CFG_DEV0_EPF0_LATENCY                                                                    0x000d
444 #define cfgBIF_CFG_DEV0_EPF0_HEADER                                                                     0x000e
445 #define cfgBIF_CFG_DEV0_EPF0_BIST                                                                       0x000f
446 #define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_1                                                                0x0010
447 #define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_2                                                                0x0014
448 #define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_3                                                                0x0018
449 #define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_4                                                                0x001c
450 #define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_5                                                                0x0020
451 #define cfgBIF_CFG_DEV0_EPF0_BASE_ADDR_6                                                                0x0024
452 #define cfgBIF_CFG_DEV0_EPF0_CARDBUS_CIS_PTR                                                            0x0028
453 #define cfgBIF_CFG_DEV0_EPF0_ADAPTER_ID                                                                 0x002c
454 #define cfgBIF_CFG_DEV0_EPF0_ROM_BASE_ADDR                                                              0x0030
455 #define cfgBIF_CFG_DEV0_EPF0_CAP_PTR                                                                    0x0034
456 #define cfgBIF_CFG_DEV0_EPF0_INTERRUPT_LINE                                                             0x003c
457 #define cfgBIF_CFG_DEV0_EPF0_INTERRUPT_PIN                                                              0x003d
458 #define cfgBIF_CFG_DEV0_EPF0_MIN_GRANT                                                                  0x003e
459 #define cfgBIF_CFG_DEV0_EPF0_MAX_LATENCY                                                                0x003f
460 #define cfgBIF_CFG_DEV0_EPF0_VENDOR_CAP_LIST                                                            0x0048
461 #define cfgBIF_CFG_DEV0_EPF0_ADAPTER_ID_W                                                               0x004c
462 #define cfgBIF_CFG_DEV0_EPF0_PMI_CAP_LIST                                                               0x0050
463 #define cfgBIF_CFG_DEV0_EPF0_PMI_CAP                                                                    0x0052
464 #define cfgBIF_CFG_DEV0_EPF0_PMI_STATUS_CNTL                                                            0x0054
465 #define cfgBIF_CFG_DEV0_EPF0_PCIE_CAP_LIST                                                              0x0064
466 #define cfgBIF_CFG_DEV0_EPF0_PCIE_CAP                                                                   0x0066
467 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_CAP                                                                 0x0068
468 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_CNTL                                                                0x006c
469 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_STATUS                                                              0x006e
470 #define cfgBIF_CFG_DEV0_EPF0_LINK_CAP                                                                   0x0070
471 #define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL                                                                  0x0074
472 #define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS                                                                0x0076
473 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_CAP2                                                                0x0088
474 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_CNTL2                                                               0x008c
475 #define cfgBIF_CFG_DEV0_EPF0_DEVICE_STATUS2                                                             0x008e
476 #define cfgBIF_CFG_DEV0_EPF0_LINK_CAP2                                                                  0x0090
477 #define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL2                                                                 0x0094
478 #define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS2                                                               0x0096
479 #define cfgBIF_CFG_DEV0_EPF0_MSI_CAP_LIST                                                               0x00a0
480 #define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_CNTL                                                               0x00a2
481 #define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_ADDR_LO                                                            0x00a4
482 #define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_ADDR_HI                                                            0x00a8
483 #define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_DATA                                                               0x00a8
484 #define cfgBIF_CFG_DEV0_EPF0_MSI_EXT_MSG_DATA                                                           0x00aa
485 #define cfgBIF_CFG_DEV0_EPF0_MSI_MASK                                                                   0x00ac
486 #define cfgBIF_CFG_DEV0_EPF0_MSI_MSG_DATA_64                                                            0x00ac
487 #define cfgBIF_CFG_DEV0_EPF0_MSI_EXT_MSG_DATA_64                                                        0x00ae
488 #define cfgBIF_CFG_DEV0_EPF0_MSI_MASK_64                                                                0x00b0
489 #define cfgBIF_CFG_DEV0_EPF0_MSI_PENDING                                                                0x00b0
490 #define cfgBIF_CFG_DEV0_EPF0_MSI_PENDING_64                                                             0x00b4
491 #define cfgBIF_CFG_DEV0_EPF0_MSIX_CAP_LIST                                                              0x00c0
492 #define cfgBIF_CFG_DEV0_EPF0_MSIX_MSG_CNTL                                                              0x00c2
493 #define cfgBIF_CFG_DEV0_EPF0_MSIX_TABLE                                                                 0x00c4
494 #define cfgBIF_CFG_DEV0_EPF0_MSIX_PBA                                                                   0x00c8
495 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
496 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
497 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC1                                                      0x0108
498 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VENDOR_SPECIFIC2                                                      0x010c
499 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC_ENH_CAP_LIST                                                       0x0110
500 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_CAP_REG1                                                      0x0114
501 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_CAP_REG2                                                      0x0118
502 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_CNTL                                                          0x011c
503 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PORT_VC_STATUS                                                        0x011e
504 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC0_RESOURCE_CAP                                                      0x0120
505 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC0_RESOURCE_CNTL                                                     0x0124
506 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC0_RESOURCE_STATUS                                                   0x012a
507 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC1_RESOURCE_CAP                                                      0x012c
508 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC1_RESOURCE_CNTL                                                     0x0130
509 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VC1_RESOURCE_STATUS                                                   0x0136
510 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                           0x0140
511 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DEV_SERIAL_NUM_DW1                                                    0x0144
512 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DEV_SERIAL_NUM_DW2                                                    0x0148
513 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
514 #define cfgBIF_CFG_DEV0_EPF0_PCIE_UNCORR_ERR_STATUS                                                     0x0154
515 #define cfgBIF_CFG_DEV0_EPF0_PCIE_UNCORR_ERR_MASK                                                       0x0158
516 #define cfgBIF_CFG_DEV0_EPF0_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
517 #define cfgBIF_CFG_DEV0_EPF0_PCIE_CORR_ERR_STATUS                                                       0x0160
518 #define cfgBIF_CFG_DEV0_EPF0_PCIE_CORR_ERR_MASK                                                         0x0164
519 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
520 #define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG0                                                              0x016c
521 #define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG1                                                              0x0170
522 #define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG2                                                              0x0174
523 #define cfgBIF_CFG_DEV0_EPF0_PCIE_HDR_LOG3                                                              0x0178
524 #define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG0                                                       0x0188
525 #define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG1                                                       0x018c
526 #define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG2                                                       0x0190
527 #define cfgBIF_CFG_DEV0_EPF0_PCIE_TLP_PREFIX_LOG3                                                       0x0194
528 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
529 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR1_CAP                                                              0x0204
530 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR1_CNTL                                                             0x0208
531 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR2_CAP                                                              0x020c
532 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR2_CNTL                                                             0x0210
533 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR3_CAP                                                              0x0214
534 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR3_CNTL                                                             0x0218
535 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR4_CAP                                                              0x021c
536 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR4_CNTL                                                             0x0220
537 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR5_CAP                                                              0x0224
538 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR5_CNTL                                                             0x0228
539 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR6_CAP                                                              0x022c
540 #define cfgBIF_CFG_DEV0_EPF0_PCIE_BAR6_CNTL                                                             0x0230
541 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
542 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
543 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_DATA                                                       0x0248
544 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PWR_BUDGET_CAP                                                        0x024c
545 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
546 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_CAP                                                               0x0254
547 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
548 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_STATUS                                                            0x025c
549 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_CNTL                                                              0x025e
550 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
551 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
552 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
553 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
554 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
555 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
556 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
557 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
558 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SECONDARY_ENH_CAP_LIST                                                0x0270
559 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LINK_CNTL3                                                            0x0274
560 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_ERROR_STATUS                                                     0x0278
561 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_0_EQUALIZATION_CNTL                                              0x027c
562 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_1_EQUALIZATION_CNTL                                              0x027e
563 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_2_EQUALIZATION_CNTL                                              0x0280
564 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_3_EQUALIZATION_CNTL                                              0x0282
565 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_4_EQUALIZATION_CNTL                                              0x0284
566 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_5_EQUALIZATION_CNTL                                              0x0286
567 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_6_EQUALIZATION_CNTL                                              0x0288
568 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_7_EQUALIZATION_CNTL                                              0x028a
569 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_8_EQUALIZATION_CNTL                                              0x028c
570 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_9_EQUALIZATION_CNTL                                              0x028e
571 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_10_EQUALIZATION_CNTL                                             0x0290
572 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_11_EQUALIZATION_CNTL                                             0x0292
573 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_12_EQUALIZATION_CNTL                                             0x0294
574 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_13_EQUALIZATION_CNTL                                             0x0296
575 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_14_EQUALIZATION_CNTL                                             0x0298
576 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LANE_15_EQUALIZATION_CNTL                                             0x029a
577 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
578 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ACS_CAP                                                               0x02a4
579 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ACS_CNTL                                                              0x02a6
580 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ATS_ENH_CAP_LIST                                                      0x02b0
581 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ATS_CAP                                                               0x02b4
582 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ATS_CNTL                                                              0x02b6
583 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PAGE_REQ_ENH_CAP_LIST                                                 0x02c0
584 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PAGE_REQ_CNTL                                                         0x02c4
585 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PAGE_REQ_STATUS                                                       0x02c6
586 #define cfgBIF_CFG_DEV0_EPF0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY                                            0x02c8
587 #define cfgBIF_CFG_DEV0_EPF0_PCIE_OUTSTAND_PAGE_REQ_ALLOC                                               0x02cc
588 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
589 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PASID_CAP                                                             0x02d4
590 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PASID_CNTL                                                            0x02d6
591 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_ENH_CAP_LIST                                                       0x02f0
592 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_CAP                                                                0x02f4
593 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_CNTL                                                               0x02f6
594 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_ADDR0                                                              0x02f8
595 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_ADDR1                                                              0x02fc
596 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_RCV0                                                               0x0300
597 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_RCV1                                                               0x0304
598 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_ALL0                                                         0x0308
599 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_ALL1                                                         0x030c
600 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_UNTRANSLATED_0                                               0x0310
601 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MC_BLOCK_UNTRANSLATED_1                                               0x0314
602 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LTR_ENH_CAP_LIST                                                      0x0320
603 #define cfgBIF_CFG_DEV0_EPF0_PCIE_LTR_CAP                                                               0x0324
604 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
605 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ARI_CAP                                                               0x032c
606 #define cfgBIF_CFG_DEV0_EPF0_PCIE_ARI_CNTL                                                              0x032e
607 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_ENH_CAP_LIST                                                    0x0330
608 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_CAP                                                             0x0334
609 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_CONTROL                                                         0x0338
610 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_STATUS                                                          0x033a
611 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_INITIAL_VFS                                                     0x033c
612 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_TOTAL_VFS                                                       0x033e
613 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_NUM_VFS                                                         0x0340
614 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_FUNC_DEP_LINK                                                   0x0342
615 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_FIRST_VF_OFFSET                                                 0x0344
616 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_STRIDE                                                       0x0346
617 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_DEVICE_ID                                                    0x034a
618 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE                                             0x034c
619 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_SYSTEM_PAGE_SIZE                                                0x0350
620 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_BASE_ADDR_0                                                  0x0354
621 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_BASE_ADDR_1                                                  0x0358
622 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_BASE_ADDR_2                                                  0x035c
623 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_BASE_ADDR_3                                                  0x0360
624 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_BASE_ADDR_4                                                  0x0364
625 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_BASE_ADDR_5                                                  0x0368
626 #define cfgBIF_CFG_DEV0_EPF0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET                                 0x036c
627 #define cfgBIF_CFG_DEV0_EPF0_PCIE_DLF_ENH_CAP_LIST                                                      0x0400
628 #define cfgBIF_CFG_DEV0_EPF0_DATA_LINK_FEATURE_CAP                                                      0x0404
629 #define cfgBIF_CFG_DEV0_EPF0_DATA_LINK_FEATURE_STATUS                                                   0x0408
630 #define cfgBIF_CFG_DEV0_EPF0_PCIE_PHY_16GT_ENH_CAP_LIST                                                 0x0410
631 #define cfgBIF_CFG_DEV0_EPF0_LINK_CAP_16GT                                                              0x0414
632 #define cfgBIF_CFG_DEV0_EPF0_LINK_CNTL_16GT                                                             0x0418
633 #define cfgBIF_CFG_DEV0_EPF0_LINK_STATUS_16GT                                                           0x041c
634 #define cfgBIF_CFG_DEV0_EPF0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                          0x0420
635 #define cfgBIF_CFG_DEV0_EPF0_RTM1_PARITY_MISMATCH_STATUS_16GT                                           0x0424
636 #define cfgBIF_CFG_DEV0_EPF0_RTM2_PARITY_MISMATCH_STATUS_16GT                                           0x0428
637 #define cfgBIF_CFG_DEV0_EPF0_LANE_0_EQUALIZATION_CNTL_16GT                                              0x0430
638 #define cfgBIF_CFG_DEV0_EPF0_LANE_1_EQUALIZATION_CNTL_16GT                                              0x0431
639 #define cfgBIF_CFG_DEV0_EPF0_LANE_2_EQUALIZATION_CNTL_16GT                                              0x0432
640 #define cfgBIF_CFG_DEV0_EPF0_LANE_3_EQUALIZATION_CNTL_16GT                                              0x0433
641 #define cfgBIF_CFG_DEV0_EPF0_LANE_4_EQUALIZATION_CNTL_16GT                                              0x0434
642 #define cfgBIF_CFG_DEV0_EPF0_LANE_5_EQUALIZATION_CNTL_16GT                                              0x0435
643 #define cfgBIF_CFG_DEV0_EPF0_LANE_6_EQUALIZATION_CNTL_16GT                                              0x0436
644 #define cfgBIF_CFG_DEV0_EPF0_LANE_7_EQUALIZATION_CNTL_16GT                                              0x0437
645 #define cfgBIF_CFG_DEV0_EPF0_LANE_8_EQUALIZATION_CNTL_16GT                                              0x0438
646 #define cfgBIF_CFG_DEV0_EPF0_LANE_9_EQUALIZATION_CNTL_16GT                                              0x0439
647 #define cfgBIF_CFG_DEV0_EPF0_LANE_10_EQUALIZATION_CNTL_16GT                                             0x043a
648 #define cfgBIF_CFG_DEV0_EPF0_LANE_11_EQUALIZATION_CNTL_16GT                                             0x043b
649 #define cfgBIF_CFG_DEV0_EPF0_LANE_12_EQUALIZATION_CNTL_16GT                                             0x043c
650 #define cfgBIF_CFG_DEV0_EPF0_LANE_13_EQUALIZATION_CNTL_16GT                                             0x043d
651 #define cfgBIF_CFG_DEV0_EPF0_LANE_14_EQUALIZATION_CNTL_16GT                                             0x043e
652 #define cfgBIF_CFG_DEV0_EPF0_LANE_15_EQUALIZATION_CNTL_16GT                                             0x043f
653 #define cfgBIF_CFG_DEV0_EPF0_PCIE_MARGINING_ENH_CAP_LIST                                                0x0450
654 #define cfgBIF_CFG_DEV0_EPF0_MARGINING_PORT_CAP                                                         0x0454
655 #define cfgBIF_CFG_DEV0_EPF0_MARGINING_PORT_STATUS                                                      0x0456
656 #define cfgBIF_CFG_DEV0_EPF0_LANE_0_MARGINING_LANE_CNTL                                                 0x0458
657 #define cfgBIF_CFG_DEV0_EPF0_LANE_0_MARGINING_LANE_STATUS                                               0x045a
658 #define cfgBIF_CFG_DEV0_EPF0_LANE_1_MARGINING_LANE_CNTL                                                 0x045c
659 #define cfgBIF_CFG_DEV0_EPF0_LANE_1_MARGINING_LANE_STATUS                                               0x045e
660 #define cfgBIF_CFG_DEV0_EPF0_LANE_2_MARGINING_LANE_CNTL                                                 0x0460
661 #define cfgBIF_CFG_DEV0_EPF0_LANE_2_MARGINING_LANE_STATUS                                               0x0462
662 #define cfgBIF_CFG_DEV0_EPF0_LANE_3_MARGINING_LANE_CNTL                                                 0x0464
663 #define cfgBIF_CFG_DEV0_EPF0_LANE_3_MARGINING_LANE_STATUS                                               0x0466
664 #define cfgBIF_CFG_DEV0_EPF0_LANE_4_MARGINING_LANE_CNTL                                                 0x0468
665 #define cfgBIF_CFG_DEV0_EPF0_LANE_4_MARGINING_LANE_STATUS                                               0x046a
666 #define cfgBIF_CFG_DEV0_EPF0_LANE_5_MARGINING_LANE_CNTL                                                 0x046c
667 #define cfgBIF_CFG_DEV0_EPF0_LANE_5_MARGINING_LANE_STATUS                                               0x046e
668 #define cfgBIF_CFG_DEV0_EPF0_LANE_6_MARGINING_LANE_CNTL                                                 0x0470
669 #define cfgBIF_CFG_DEV0_EPF0_LANE_6_MARGINING_LANE_STATUS                                               0x0472
670 #define cfgBIF_CFG_DEV0_EPF0_LANE_7_MARGINING_LANE_CNTL                                                 0x0474
671 #define cfgBIF_CFG_DEV0_EPF0_LANE_7_MARGINING_LANE_STATUS                                               0x0476
672 #define cfgBIF_CFG_DEV0_EPF0_LANE_8_MARGINING_LANE_CNTL                                                 0x0478
673 #define cfgBIF_CFG_DEV0_EPF0_LANE_8_MARGINING_LANE_STATUS                                               0x047a
674 #define cfgBIF_CFG_DEV0_EPF0_LANE_9_MARGINING_LANE_CNTL                                                 0x047c
675 #define cfgBIF_CFG_DEV0_EPF0_LANE_9_MARGINING_LANE_STATUS                                               0x047e
676 #define cfgBIF_CFG_DEV0_EPF0_LANE_10_MARGINING_LANE_CNTL                                                0x0480
677 #define cfgBIF_CFG_DEV0_EPF0_LANE_10_MARGINING_LANE_STATUS                                              0x0482
678 #define cfgBIF_CFG_DEV0_EPF0_LANE_11_MARGINING_LANE_CNTL                                                0x0484
679 #define cfgBIF_CFG_DEV0_EPF0_LANE_11_MARGINING_LANE_STATUS                                              0x0486
680 #define cfgBIF_CFG_DEV0_EPF0_LANE_12_MARGINING_LANE_CNTL                                                0x0488
681 #define cfgBIF_CFG_DEV0_EPF0_LANE_12_MARGINING_LANE_STATUS                                              0x048a
682 #define cfgBIF_CFG_DEV0_EPF0_LANE_13_MARGINING_LANE_CNTL                                                0x048c
683 #define cfgBIF_CFG_DEV0_EPF0_LANE_13_MARGINING_LANE_STATUS                                              0x048e
684 #define cfgBIF_CFG_DEV0_EPF0_LANE_14_MARGINING_LANE_CNTL                                                0x0490
685 #define cfgBIF_CFG_DEV0_EPF0_LANE_14_MARGINING_LANE_STATUS                                              0x0492
686 #define cfgBIF_CFG_DEV0_EPF0_LANE_15_MARGINING_LANE_CNTL                                                0x0494
687 #define cfgBIF_CFG_DEV0_EPF0_LANE_15_MARGINING_LANE_STATUS                                              0x0496
688 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST                                            0x04c0
689 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR1_CAP                                                    0x04c4
690 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR1_CNTL                                                   0x04c8
691 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR2_CAP                                                    0x04cc
692 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR2_CNTL                                                   0x04d0
693 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR3_CAP                                                    0x04d4
694 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR3_CNTL                                                   0x04d8
695 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR4_CAP                                                    0x04dc
696 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR4_CNTL                                                   0x04e0
697 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR5_CAP                                                    0x04e4
698 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR5_CNTL                                                   0x04e8
699 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR6_CAP                                                    0x04ec
700 #define cfgBIF_CFG_DEV0_EPF0_PCIE_VF_RESIZE_BAR6_CNTL                                                   0x04f0
701 #define cfgPCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV                                                     0x0580
702 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV                                                              0x0584
703 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW                                                 0x0588
704 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE                                                  0x058c
705 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS                                                  0x0590
706 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL                                                0x0594
707 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0                                                0x0598
708 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1                                                0x059c
709 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2                                                0x05a0
710 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT                                                      0x05a4
711 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB                                                     0x05a8
712 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS                                                      0x05ac
713 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION                                                       0x05b0
714 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE                                         0x05b4
715 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB                                                       0x05b8
716 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB                                                       0x05bc
717 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB                                                       0x05c0
718 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB                                                       0x05c4
719 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB                                                       0x05c8
720 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB                                                       0x05cc
721 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB                                                       0x05d0
722 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB                                                       0x05d4
723 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB                                                       0x05d8
724 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB                                                       0x05dc
725 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB                                                      0x05e0
726 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB                                                      0x05e4
727 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB                                                      0x05e8
728 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB                                                      0x05ec
729 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB                                                      0x05f0
730 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB                                                      0x05f4
731 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB                                                      0x05f8
732 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB                                                      0x05fc
733 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB                                                      0x0600
734 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB                                                      0x0604
735 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB                                                      0x0608
736 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB                                                      0x060c
737 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB                                                      0x0610
738 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB                                                      0x0614
739 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB                                                      0x0618
740 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB                                                      0x061c
741 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB                                                      0x0620
742 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB                                                      0x0624
743 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB                                                      0x0628
744 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB                                                      0x062c
745 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB                                                      0x0630
746 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW0                                                   0x0640
747 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW1                                                   0x0644
748 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW2                                                   0x0648
749 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW3                                                   0x064c
750 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW4                                                   0x0650
751 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW5                                                   0x0654
752 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW6                                                   0x0658
753 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW7                                                   0x065c
754 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW8                                                   0x0660
755 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW0                                                   0x0670
756 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW1                                                   0x0674
757 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW2                                                   0x0678
758 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW3                                                   0x067c
759 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW4                                                   0x0680
760 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW5                                                   0x0684
761 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW6                                                   0x0688
762 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW7                                                   0x068c
763 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW8                                                   0x0690
764 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW0                                                   0x06a0
765 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW1                                                   0x06a4
766 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW2                                                   0x06a8
767 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW3                                                   0x06ac
768 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW4                                                   0x06b0
769 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW5                                                   0x06b4
770 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW6                                                   0x06b8
771 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW7                                                   0x06bc
772 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW8                                                   0x06c0
773 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0                                                  0x06d0
774 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1                                                  0x06d4
775 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2                                                  0x06d8
776 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3                                                  0x06dc
777 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4                                                  0x06e0
778 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5                                                  0x06e4
779 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6                                                  0x06e8
780 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7                                                  0x06ec
781 #define cfgPCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8                                                  0x06f0
782 
783 
784 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf1_bifcfgdecp
785 // base address: 0x0
786 #define cfgBIF_CFG_DEV0_EPF1_VENDOR_ID                                                                  0x0000
787 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_ID                                                                  0x0002
788 #define cfgBIF_CFG_DEV0_EPF1_COMMAND                                                                    0x0004
789 #define cfgBIF_CFG_DEV0_EPF1_STATUS                                                                     0x0006
790 #define cfgBIF_CFG_DEV0_EPF1_REVISION_ID                                                                0x0008
791 #define cfgBIF_CFG_DEV0_EPF1_PROG_INTERFACE                                                             0x0009
792 #define cfgBIF_CFG_DEV0_EPF1_SUB_CLASS                                                                  0x000a
793 #define cfgBIF_CFG_DEV0_EPF1_BASE_CLASS                                                                 0x000b
794 #define cfgBIF_CFG_DEV0_EPF1_CACHE_LINE                                                                 0x000c
795 #define cfgBIF_CFG_DEV0_EPF1_LATENCY                                                                    0x000d
796 #define cfgBIF_CFG_DEV0_EPF1_HEADER                                                                     0x000e
797 #define cfgBIF_CFG_DEV0_EPF1_BIST                                                                       0x000f
798 #define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_1                                                                0x0010
799 #define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_2                                                                0x0014
800 #define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_3                                                                0x0018
801 #define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_4                                                                0x001c
802 #define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_5                                                                0x0020
803 #define cfgBIF_CFG_DEV0_EPF1_BASE_ADDR_6                                                                0x0024
804 #define cfgBIF_CFG_DEV0_EPF1_CARDBUS_CIS_PTR                                                            0x0028
805 #define cfgBIF_CFG_DEV0_EPF1_ADAPTER_ID                                                                 0x002c
806 #define cfgBIF_CFG_DEV0_EPF1_ROM_BASE_ADDR                                                              0x0030
807 #define cfgBIF_CFG_DEV0_EPF1_CAP_PTR                                                                    0x0034
808 #define cfgBIF_CFG_DEV0_EPF1_INTERRUPT_LINE                                                             0x003c
809 #define cfgBIF_CFG_DEV0_EPF1_INTERRUPT_PIN                                                              0x003d
810 #define cfgBIF_CFG_DEV0_EPF1_MIN_GRANT                                                                  0x003e
811 #define cfgBIF_CFG_DEV0_EPF1_MAX_LATENCY                                                                0x003f
812 #define cfgBIF_CFG_DEV0_EPF1_VENDOR_CAP_LIST                                                            0x0048
813 #define cfgBIF_CFG_DEV0_EPF1_ADAPTER_ID_W                                                               0x004c
814 #define cfgBIF_CFG_DEV0_EPF1_PMI_CAP_LIST                                                               0x0050
815 #define cfgBIF_CFG_DEV0_EPF1_PMI_CAP                                                                    0x0052
816 #define cfgBIF_CFG_DEV0_EPF1_PMI_STATUS_CNTL                                                            0x0054
817 #define cfgBIF_CFG_DEV0_EPF1_PCIE_CAP_LIST                                                              0x0064
818 #define cfgBIF_CFG_DEV0_EPF1_PCIE_CAP                                                                   0x0066
819 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_CAP                                                                 0x0068
820 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_CNTL                                                                0x006c
821 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_STATUS                                                              0x006e
822 #define cfgBIF_CFG_DEV0_EPF1_LINK_CAP                                                                   0x0070
823 #define cfgBIF_CFG_DEV0_EPF1_LINK_CNTL                                                                  0x0074
824 #define cfgBIF_CFG_DEV0_EPF1_LINK_STATUS                                                                0x0076
825 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_CAP2                                                                0x0088
826 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_CNTL2                                                               0x008c
827 #define cfgBIF_CFG_DEV0_EPF1_DEVICE_STATUS2                                                             0x008e
828 #define cfgBIF_CFG_DEV0_EPF1_LINK_CAP2                                                                  0x0090
829 #define cfgBIF_CFG_DEV0_EPF1_LINK_CNTL2                                                                 0x0094
830 #define cfgBIF_CFG_DEV0_EPF1_LINK_STATUS2                                                               0x0096
831 #define cfgBIF_CFG_DEV0_EPF1_MSI_CAP_LIST                                                               0x00a0
832 #define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_CNTL                                                               0x00a2
833 #define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_ADDR_LO                                                            0x00a4
834 #define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_ADDR_HI                                                            0x00a8
835 #define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_DATA                                                               0x00a8
836 #define cfgBIF_CFG_DEV0_EPF1_MSI_EXT_MSG_DATA                                                           0x00aa
837 #define cfgBIF_CFG_DEV0_EPF1_MSI_MASK                                                                   0x00ac
838 #define cfgBIF_CFG_DEV0_EPF1_MSI_MSG_DATA_64                                                            0x00ac
839 #define cfgBIF_CFG_DEV0_EPF1_MSI_EXT_MSG_DATA_64                                                        0x00ae
840 #define cfgBIF_CFG_DEV0_EPF1_MSI_MASK_64                                                                0x00b0
841 #define cfgBIF_CFG_DEV0_EPF1_MSI_PENDING                                                                0x00b0
842 #define cfgBIF_CFG_DEV0_EPF1_MSI_PENDING_64                                                             0x00b4
843 #define cfgBIF_CFG_DEV0_EPF1_MSIX_CAP_LIST                                                              0x00c0
844 #define cfgBIF_CFG_DEV0_EPF1_MSIX_MSG_CNTL                                                              0x00c2
845 #define cfgBIF_CFG_DEV0_EPF1_MSIX_TABLE                                                                 0x00c4
846 #define cfgBIF_CFG_DEV0_EPF1_MSIX_PBA                                                                   0x00c8
847 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
848 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
849 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC1                                                      0x0108
850 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VENDOR_SPECIFIC2                                                      0x010c
851 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                           0x0140
852 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DEV_SERIAL_NUM_DW1                                                    0x0144
853 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DEV_SERIAL_NUM_DW2                                                    0x0148
854 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
855 #define cfgBIF_CFG_DEV0_EPF1_PCIE_UNCORR_ERR_STATUS                                                     0x0154
856 #define cfgBIF_CFG_DEV0_EPF1_PCIE_UNCORR_ERR_MASK                                                       0x0158
857 #define cfgBIF_CFG_DEV0_EPF1_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
858 #define cfgBIF_CFG_DEV0_EPF1_PCIE_CORR_ERR_STATUS                                                       0x0160
859 #define cfgBIF_CFG_DEV0_EPF1_PCIE_CORR_ERR_MASK                                                         0x0164
860 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
861 #define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG0                                                              0x016c
862 #define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG1                                                              0x0170
863 #define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG2                                                              0x0174
864 #define cfgBIF_CFG_DEV0_EPF1_PCIE_HDR_LOG3                                                              0x0178
865 #define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG0                                                       0x0188
866 #define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG1                                                       0x018c
867 #define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG2                                                       0x0190
868 #define cfgBIF_CFG_DEV0_EPF1_PCIE_TLP_PREFIX_LOG3                                                       0x0194
869 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
870 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR1_CAP                                                              0x0204
871 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR1_CNTL                                                             0x0208
872 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR2_CAP                                                              0x020c
873 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR2_CNTL                                                             0x0210
874 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR3_CAP                                                              0x0214
875 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR3_CNTL                                                             0x0218
876 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR4_CAP                                                              0x021c
877 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR4_CNTL                                                             0x0220
878 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR5_CAP                                                              0x0224
879 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR5_CNTL                                                             0x0228
880 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR6_CAP                                                              0x022c
881 #define cfgBIF_CFG_DEV0_EPF1_PCIE_BAR6_CNTL                                                             0x0230
882 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
883 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
884 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_DATA                                                       0x0248
885 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PWR_BUDGET_CAP                                                        0x024c
886 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
887 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_CAP                                                               0x0254
888 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
889 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_STATUS                                                            0x025c
890 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_CNTL                                                              0x025e
891 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
892 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
893 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
894 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
895 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
896 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
897 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
898 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
899 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SECONDARY_ENH_CAP_LIST                                                0x0270
900 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LINK_CNTL3                                                            0x0274
901 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_ERROR_STATUS                                                     0x0278
902 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_0_EQUALIZATION_CNTL                                              0x027c
903 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_1_EQUALIZATION_CNTL                                              0x027e
904 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_2_EQUALIZATION_CNTL                                              0x0280
905 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_3_EQUALIZATION_CNTL                                              0x0282
906 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_4_EQUALIZATION_CNTL                                              0x0284
907 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_5_EQUALIZATION_CNTL                                              0x0286
908 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_6_EQUALIZATION_CNTL                                              0x0288
909 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_7_EQUALIZATION_CNTL                                              0x028a
910 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_8_EQUALIZATION_CNTL                                              0x028c
911 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_9_EQUALIZATION_CNTL                                              0x028e
912 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_10_EQUALIZATION_CNTL                                             0x0290
913 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_11_EQUALIZATION_CNTL                                             0x0292
914 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_12_EQUALIZATION_CNTL                                             0x0294
915 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_13_EQUALIZATION_CNTL                                             0x0296
916 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_14_EQUALIZATION_CNTL                                             0x0298
917 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LANE_15_EQUALIZATION_CNTL                                             0x029a
918 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
919 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ACS_CAP                                                               0x02a4
920 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ACS_CNTL                                                              0x02a6
921 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ATS_ENH_CAP_LIST                                                      0x02b0
922 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ATS_CAP                                                               0x02b4
923 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ATS_CNTL                                                              0x02b6
924 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PAGE_REQ_ENH_CAP_LIST                                                 0x02c0
925 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PAGE_REQ_CNTL                                                         0x02c4
926 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PAGE_REQ_STATUS                                                       0x02c6
927 #define cfgBIF_CFG_DEV0_EPF1_PCIE_OUTSTAND_PAGE_REQ_CAPACITY                                            0x02c8
928 #define cfgBIF_CFG_DEV0_EPF1_PCIE_OUTSTAND_PAGE_REQ_ALLOC                                               0x02cc
929 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
930 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PASID_CAP                                                             0x02d4
931 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PASID_CNTL                                                            0x02d6
932 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_ENH_CAP_LIST                                                       0x02f0
933 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_CAP                                                                0x02f4
934 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_CNTL                                                               0x02f6
935 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_ADDR0                                                              0x02f8
936 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_ADDR1                                                              0x02fc
937 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_RCV0                                                               0x0300
938 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_RCV1                                                               0x0304
939 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_BLOCK_ALL0                                                         0x0308
940 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_BLOCK_ALL1                                                         0x030c
941 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_BLOCK_UNTRANSLATED_0                                               0x0310
942 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MC_BLOCK_UNTRANSLATED_1                                               0x0314
943 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LTR_ENH_CAP_LIST                                                      0x0320
944 #define cfgBIF_CFG_DEV0_EPF1_PCIE_LTR_CAP                                                               0x0324
945 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
946 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ARI_CAP                                                               0x032c
947 #define cfgBIF_CFG_DEV0_EPF1_PCIE_ARI_CNTL                                                              0x032e
948 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_ENH_CAP_LIST                                                    0x0330
949 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_CAP                                                             0x0334
950 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_CONTROL                                                         0x0338
951 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_STATUS                                                          0x033a
952 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_INITIAL_VFS                                                     0x033c
953 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_TOTAL_VFS                                                       0x033e
954 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_NUM_VFS                                                         0x0340
955 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_FUNC_DEP_LINK                                                   0x0342
956 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_FIRST_VF_OFFSET                                                 0x0344
957 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_STRIDE                                                       0x0346
958 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_DEVICE_ID                                                    0x034a
959 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_SUPPORTED_PAGE_SIZE                                             0x034c
960 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_SYSTEM_PAGE_SIZE                                                0x0350
961 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_BASE_ADDR_0                                                  0x0354
962 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_BASE_ADDR_1                                                  0x0358
963 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_BASE_ADDR_2                                                  0x035c
964 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_BASE_ADDR_3                                                  0x0360
965 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_BASE_ADDR_4                                                  0x0364
966 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_BASE_ADDR_5                                                  0x0368
967 #define cfgBIF_CFG_DEV0_EPF1_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET                                 0x036c
968 #define cfgBIF_CFG_DEV0_EPF1_PCIE_DLF_ENH_CAP_LIST                                                      0x0400
969 #define cfgBIF_CFG_DEV0_EPF1_DATA_LINK_FEATURE_CAP                                                      0x0404
970 #define cfgBIF_CFG_DEV0_EPF1_DATA_LINK_FEATURE_STATUS                                                   0x0408
971 #define cfgBIF_CFG_DEV0_EPF1_PCIE_PHY_16GT_ENH_CAP_LIST                                                 0x0410
972 #define cfgBIF_CFG_DEV0_EPF1_LINK_CAP_16GT                                                              0x0414
973 #define cfgBIF_CFG_DEV0_EPF1_LINK_CNTL_16GT                                                             0x0418
974 #define cfgBIF_CFG_DEV0_EPF1_LINK_STATUS_16GT                                                           0x041c
975 #define cfgBIF_CFG_DEV0_EPF1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                          0x0420
976 #define cfgBIF_CFG_DEV0_EPF1_RTM1_PARITY_MISMATCH_STATUS_16GT                                           0x0424
977 #define cfgBIF_CFG_DEV0_EPF1_RTM2_PARITY_MISMATCH_STATUS_16GT                                           0x0428
978 #define cfgBIF_CFG_DEV0_EPF1_LANE_0_EQUALIZATION_CNTL_16GT                                              0x0430
979 #define cfgBIF_CFG_DEV0_EPF1_LANE_1_EQUALIZATION_CNTL_16GT                                              0x0431
980 #define cfgBIF_CFG_DEV0_EPF1_LANE_2_EQUALIZATION_CNTL_16GT                                              0x0432
981 #define cfgBIF_CFG_DEV0_EPF1_LANE_3_EQUALIZATION_CNTL_16GT                                              0x0433
982 #define cfgBIF_CFG_DEV0_EPF1_LANE_4_EQUALIZATION_CNTL_16GT                                              0x0434
983 #define cfgBIF_CFG_DEV0_EPF1_LANE_5_EQUALIZATION_CNTL_16GT                                              0x0435
984 #define cfgBIF_CFG_DEV0_EPF1_LANE_6_EQUALIZATION_CNTL_16GT                                              0x0436
985 #define cfgBIF_CFG_DEV0_EPF1_LANE_7_EQUALIZATION_CNTL_16GT                                              0x0437
986 #define cfgBIF_CFG_DEV0_EPF1_LANE_8_EQUALIZATION_CNTL_16GT                                              0x0438
987 #define cfgBIF_CFG_DEV0_EPF1_LANE_9_EQUALIZATION_CNTL_16GT                                              0x0439
988 #define cfgBIF_CFG_DEV0_EPF1_LANE_10_EQUALIZATION_CNTL_16GT                                             0x043a
989 #define cfgBIF_CFG_DEV0_EPF1_LANE_11_EQUALIZATION_CNTL_16GT                                             0x043b
990 #define cfgBIF_CFG_DEV0_EPF1_LANE_12_EQUALIZATION_CNTL_16GT                                             0x043c
991 #define cfgBIF_CFG_DEV0_EPF1_LANE_13_EQUALIZATION_CNTL_16GT                                             0x043d
992 #define cfgBIF_CFG_DEV0_EPF1_LANE_14_EQUALIZATION_CNTL_16GT                                             0x043e
993 #define cfgBIF_CFG_DEV0_EPF1_LANE_15_EQUALIZATION_CNTL_16GT                                             0x043f
994 #define cfgBIF_CFG_DEV0_EPF1_PCIE_MARGINING_ENH_CAP_LIST                                                0x0450
995 #define cfgBIF_CFG_DEV0_EPF1_MARGINING_PORT_CAP                                                         0x0454
996 #define cfgBIF_CFG_DEV0_EPF1_MARGINING_PORT_STATUS                                                      0x0456
997 #define cfgBIF_CFG_DEV0_EPF1_LANE_0_MARGINING_LANE_CNTL                                                 0x0458
998 #define cfgBIF_CFG_DEV0_EPF1_LANE_0_MARGINING_LANE_STATUS                                               0x045a
999 #define cfgBIF_CFG_DEV0_EPF1_LANE_1_MARGINING_LANE_CNTL                                                 0x045c
1000 #define cfgBIF_CFG_DEV0_EPF1_LANE_1_MARGINING_LANE_STATUS                                               0x045e
1001 #define cfgBIF_CFG_DEV0_EPF1_LANE_2_MARGINING_LANE_CNTL                                                 0x0460
1002 #define cfgBIF_CFG_DEV0_EPF1_LANE_2_MARGINING_LANE_STATUS                                               0x0462
1003 #define cfgBIF_CFG_DEV0_EPF1_LANE_3_MARGINING_LANE_CNTL                                                 0x0464
1004 #define cfgBIF_CFG_DEV0_EPF1_LANE_3_MARGINING_LANE_STATUS                                               0x0466
1005 #define cfgBIF_CFG_DEV0_EPF1_LANE_4_MARGINING_LANE_CNTL                                                 0x0468
1006 #define cfgBIF_CFG_DEV0_EPF1_LANE_4_MARGINING_LANE_STATUS                                               0x046a
1007 #define cfgBIF_CFG_DEV0_EPF1_LANE_5_MARGINING_LANE_CNTL                                                 0x046c
1008 #define cfgBIF_CFG_DEV0_EPF1_LANE_5_MARGINING_LANE_STATUS                                               0x046e
1009 #define cfgBIF_CFG_DEV0_EPF1_LANE_6_MARGINING_LANE_CNTL                                                 0x0470
1010 #define cfgBIF_CFG_DEV0_EPF1_LANE_6_MARGINING_LANE_STATUS                                               0x0472
1011 #define cfgBIF_CFG_DEV0_EPF1_LANE_7_MARGINING_LANE_CNTL                                                 0x0474
1012 #define cfgBIF_CFG_DEV0_EPF1_LANE_7_MARGINING_LANE_STATUS                                               0x0476
1013 #define cfgBIF_CFG_DEV0_EPF1_LANE_8_MARGINING_LANE_CNTL                                                 0x0478
1014 #define cfgBIF_CFG_DEV0_EPF1_LANE_8_MARGINING_LANE_STATUS                                               0x047a
1015 #define cfgBIF_CFG_DEV0_EPF1_LANE_9_MARGINING_LANE_CNTL                                                 0x047c
1016 #define cfgBIF_CFG_DEV0_EPF1_LANE_9_MARGINING_LANE_STATUS                                               0x047e
1017 #define cfgBIF_CFG_DEV0_EPF1_LANE_10_MARGINING_LANE_CNTL                                                0x0480
1018 #define cfgBIF_CFG_DEV0_EPF1_LANE_10_MARGINING_LANE_STATUS                                              0x0482
1019 #define cfgBIF_CFG_DEV0_EPF1_LANE_11_MARGINING_LANE_CNTL                                                0x0484
1020 #define cfgBIF_CFG_DEV0_EPF1_LANE_11_MARGINING_LANE_STATUS                                              0x0486
1021 #define cfgBIF_CFG_DEV0_EPF1_LANE_12_MARGINING_LANE_CNTL                                                0x0488
1022 #define cfgBIF_CFG_DEV0_EPF1_LANE_12_MARGINING_LANE_STATUS                                              0x048a
1023 #define cfgBIF_CFG_DEV0_EPF1_LANE_13_MARGINING_LANE_CNTL                                                0x048c
1024 #define cfgBIF_CFG_DEV0_EPF1_LANE_13_MARGINING_LANE_STATUS                                              0x048e
1025 #define cfgBIF_CFG_DEV0_EPF1_LANE_14_MARGINING_LANE_CNTL                                                0x0490
1026 #define cfgBIF_CFG_DEV0_EPF1_LANE_14_MARGINING_LANE_STATUS                                              0x0492
1027 #define cfgBIF_CFG_DEV0_EPF1_LANE_15_MARGINING_LANE_CNTL                                                0x0494
1028 #define cfgBIF_CFG_DEV0_EPF1_LANE_15_MARGINING_LANE_STATUS                                              0x0496
1029 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST                                            0x04c0
1030 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR1_CAP                                                    0x04c4
1031 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR1_CNTL                                                   0x04c8
1032 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR2_CAP                                                    0x04cc
1033 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR2_CNTL                                                   0x04d0
1034 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR3_CAP                                                    0x04d4
1035 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR3_CNTL                                                   0x04d8
1036 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR4_CAP                                                    0x04dc
1037 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR4_CNTL                                                   0x04e0
1038 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR5_CAP                                                    0x04e4
1039 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR5_CNTL                                                   0x04e8
1040 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR6_CAP                                                    0x04ec
1041 #define cfgBIF_CFG_DEV0_EPF1_PCIE_VF_RESIZE_BAR6_CNTL                                                   0x04f0
1042 
1043 
1044 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf2_bifcfgdecp
1045 // base address: 0x0
1046 #define cfgBIF_CFG_DEV0_EPF2_VENDOR_ID                                                                  0x0000
1047 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_ID                                                                  0x0002
1048 #define cfgBIF_CFG_DEV0_EPF2_COMMAND                                                                    0x0004
1049 #define cfgBIF_CFG_DEV0_EPF2_STATUS                                                                     0x0006
1050 #define cfgBIF_CFG_DEV0_EPF2_REVISION_ID                                                                0x0008
1051 #define cfgBIF_CFG_DEV0_EPF2_PROG_INTERFACE                                                             0x0009
1052 #define cfgBIF_CFG_DEV0_EPF2_SUB_CLASS                                                                  0x000a
1053 #define cfgBIF_CFG_DEV0_EPF2_BASE_CLASS                                                                 0x000b
1054 #define cfgBIF_CFG_DEV0_EPF2_CACHE_LINE                                                                 0x000c
1055 #define cfgBIF_CFG_DEV0_EPF2_LATENCY                                                                    0x000d
1056 #define cfgBIF_CFG_DEV0_EPF2_HEADER                                                                     0x000e
1057 #define cfgBIF_CFG_DEV0_EPF2_BIST                                                                       0x000f
1058 #define cfgBIF_CFG_DEV0_EPF2_BASE_ADDR_1                                                                0x0010
1059 #define cfgBIF_CFG_DEV0_EPF2_BASE_ADDR_2                                                                0x0014
1060 #define cfgBIF_CFG_DEV0_EPF2_BASE_ADDR_3                                                                0x0018
1061 #define cfgBIF_CFG_DEV0_EPF2_BASE_ADDR_4                                                                0x001c
1062 #define cfgBIF_CFG_DEV0_EPF2_BASE_ADDR_5                                                                0x0020
1063 #define cfgBIF_CFG_DEV0_EPF2_BASE_ADDR_6                                                                0x0024
1064 #define cfgBIF_CFG_DEV0_EPF2_CARDBUS_CIS_PTR                                                            0x0028
1065 #define cfgBIF_CFG_DEV0_EPF2_ADAPTER_ID                                                                 0x002c
1066 #define cfgBIF_CFG_DEV0_EPF2_ROM_BASE_ADDR                                                              0x0030
1067 #define cfgBIF_CFG_DEV0_EPF2_CAP_PTR                                                                    0x0034
1068 #define cfgBIF_CFG_DEV0_EPF2_INTERRUPT_LINE                                                             0x003c
1069 #define cfgBIF_CFG_DEV0_EPF2_INTERRUPT_PIN                                                              0x003d
1070 #define cfgBIF_CFG_DEV0_EPF2_MIN_GRANT                                                                  0x003e
1071 #define cfgBIF_CFG_DEV0_EPF2_MAX_LATENCY                                                                0x003f
1072 #define cfgBIF_CFG_DEV0_EPF2_VENDOR_CAP_LIST                                                            0x0048
1073 #define cfgBIF_CFG_DEV0_EPF2_ADAPTER_ID_W                                                               0x004c
1074 #define cfgBIF_CFG_DEV0_EPF2_PMI_CAP_LIST                                                               0x0050
1075 #define cfgBIF_CFG_DEV0_EPF2_PMI_CAP                                                                    0x0052
1076 #define cfgBIF_CFG_DEV0_EPF2_PMI_STATUS_CNTL                                                            0x0054
1077 #define cfgBIF_CFG_DEV0_EPF2_SBRN                                                                       0x0060
1078 #define cfgBIF_CFG_DEV0_EPF2_FLADJ                                                                      0x0061
1079 #define cfgBIF_CFG_DEV0_EPF2_DBESL_DBESLD                                                               0x0062
1080 #define cfgBIF_CFG_DEV0_EPF2_PCIE_CAP_LIST                                                              0x0064
1081 #define cfgBIF_CFG_DEV0_EPF2_PCIE_CAP                                                                   0x0066
1082 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_CAP                                                                 0x0068
1083 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_CNTL                                                                0x006c
1084 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_STATUS                                                              0x006e
1085 #define cfgBIF_CFG_DEV0_EPF2_LINK_CAP                                                                   0x0070
1086 #define cfgBIF_CFG_DEV0_EPF2_LINK_CNTL                                                                  0x0074
1087 #define cfgBIF_CFG_DEV0_EPF2_LINK_STATUS                                                                0x0076
1088 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_CAP2                                                                0x0088
1089 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_CNTL2                                                               0x008c
1090 #define cfgBIF_CFG_DEV0_EPF2_DEVICE_STATUS2                                                             0x008e
1091 #define cfgBIF_CFG_DEV0_EPF2_LINK_CAP2                                                                  0x0090
1092 #define cfgBIF_CFG_DEV0_EPF2_LINK_CNTL2                                                                 0x0094
1093 #define cfgBIF_CFG_DEV0_EPF2_LINK_STATUS2                                                               0x0096
1094 #define cfgBIF_CFG_DEV0_EPF2_MSI_CAP_LIST                                                               0x00a0
1095 #define cfgBIF_CFG_DEV0_EPF2_MSI_MSG_CNTL                                                               0x00a2
1096 #define cfgBIF_CFG_DEV0_EPF2_MSI_MSG_ADDR_LO                                                            0x00a4
1097 #define cfgBIF_CFG_DEV0_EPF2_MSI_MSG_ADDR_HI                                                            0x00a8
1098 #define cfgBIF_CFG_DEV0_EPF2_MSI_MSG_DATA                                                               0x00a8
1099 #define cfgBIF_CFG_DEV0_EPF2_MSI_EXT_MSG_DATA                                                           0x00aa
1100 #define cfgBIF_CFG_DEV0_EPF2_MSI_MASK                                                                   0x00ac
1101 #define cfgBIF_CFG_DEV0_EPF2_MSI_MSG_DATA_64                                                            0x00ac
1102 #define cfgBIF_CFG_DEV0_EPF2_MSI_EXT_MSG_DATA_64                                                        0x00ae
1103 #define cfgBIF_CFG_DEV0_EPF2_MSI_MASK_64                                                                0x00b0
1104 #define cfgBIF_CFG_DEV0_EPF2_MSI_PENDING                                                                0x00b0
1105 #define cfgBIF_CFG_DEV0_EPF2_MSI_PENDING_64                                                             0x00b4
1106 #define cfgBIF_CFG_DEV0_EPF2_MSIX_CAP_LIST                                                              0x00c0
1107 #define cfgBIF_CFG_DEV0_EPF2_MSIX_MSG_CNTL                                                              0x00c2
1108 #define cfgBIF_CFG_DEV0_EPF2_MSIX_TABLE                                                                 0x00c4
1109 #define cfgBIF_CFG_DEV0_EPF2_MSIX_PBA                                                                   0x00c8
1110 #define cfgBIF_CFG_DEV0_EPF2_SATA_CAP_0                                                                 0x00d0
1111 #define cfgBIF_CFG_DEV0_EPF2_SATA_CAP_1                                                                 0x00d4
1112 #define cfgBIF_CFG_DEV0_EPF2_SATA_IDP_INDEX                                                             0x00d8
1113 #define cfgBIF_CFG_DEV0_EPF2_SATA_IDP_DATA                                                              0x00dc
1114 #define cfgBIF_CFG_DEV0_EPF2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
1115 #define cfgBIF_CFG_DEV0_EPF2_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
1116 #define cfgBIF_CFG_DEV0_EPF2_PCIE_VENDOR_SPECIFIC1                                                      0x0108
1117 #define cfgBIF_CFG_DEV0_EPF2_PCIE_VENDOR_SPECIFIC2                                                      0x010c
1118 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
1119 #define cfgBIF_CFG_DEV0_EPF2_PCIE_UNCORR_ERR_STATUS                                                     0x0154
1120 #define cfgBIF_CFG_DEV0_EPF2_PCIE_UNCORR_ERR_MASK                                                       0x0158
1121 #define cfgBIF_CFG_DEV0_EPF2_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
1122 #define cfgBIF_CFG_DEV0_EPF2_PCIE_CORR_ERR_STATUS                                                       0x0160
1123 #define cfgBIF_CFG_DEV0_EPF2_PCIE_CORR_ERR_MASK                                                         0x0164
1124 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
1125 #define cfgBIF_CFG_DEV0_EPF2_PCIE_HDR_LOG0                                                              0x016c
1126 #define cfgBIF_CFG_DEV0_EPF2_PCIE_HDR_LOG1                                                              0x0170
1127 #define cfgBIF_CFG_DEV0_EPF2_PCIE_HDR_LOG2                                                              0x0174
1128 #define cfgBIF_CFG_DEV0_EPF2_PCIE_HDR_LOG3                                                              0x0178
1129 #define cfgBIF_CFG_DEV0_EPF2_PCIE_TLP_PREFIX_LOG0                                                       0x0188
1130 #define cfgBIF_CFG_DEV0_EPF2_PCIE_TLP_PREFIX_LOG1                                                       0x018c
1131 #define cfgBIF_CFG_DEV0_EPF2_PCIE_TLP_PREFIX_LOG2                                                       0x0190
1132 #define cfgBIF_CFG_DEV0_EPF2_PCIE_TLP_PREFIX_LOG3                                                       0x0194
1133 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
1134 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR1_CAP                                                              0x0204
1135 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR1_CNTL                                                             0x0208
1136 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR2_CAP                                                              0x020c
1137 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR2_CNTL                                                             0x0210
1138 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR3_CAP                                                              0x0214
1139 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR3_CNTL                                                             0x0218
1140 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR4_CAP                                                              0x021c
1141 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR4_CNTL                                                             0x0220
1142 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR5_CAP                                                              0x0224
1143 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR5_CNTL                                                             0x0228
1144 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR6_CAP                                                              0x022c
1145 #define cfgBIF_CFG_DEV0_EPF2_PCIE_BAR6_CNTL                                                             0x0230
1146 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
1147 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
1148 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PWR_BUDGET_DATA                                                       0x0248
1149 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PWR_BUDGET_CAP                                                        0x024c
1150 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
1151 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_CAP                                                               0x0254
1152 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
1153 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_STATUS                                                            0x025c
1154 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_CNTL                                                              0x025e
1155 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
1156 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
1157 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
1158 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
1159 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
1160 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
1161 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
1162 #define cfgBIF_CFG_DEV0_EPF2_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
1163 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
1164 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ACS_CAP                                                               0x02a4
1165 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ACS_CNTL                                                              0x02a6
1166 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
1167 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PASID_CAP                                                             0x02d4
1168 #define cfgBIF_CFG_DEV0_EPF2_PCIE_PASID_CNTL                                                            0x02d6
1169 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
1170 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ARI_CAP                                                               0x032c
1171 #define cfgBIF_CFG_DEV0_EPF2_PCIE_ARI_CNTL                                                              0x032e
1172 
1173 
1174 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf3_bifcfgdecp
1175 // base address: 0x0
1176 #define cfgBIF_CFG_DEV0_EPF3_VENDOR_ID                                                                  0x0000
1177 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_ID                                                                  0x0002
1178 #define cfgBIF_CFG_DEV0_EPF3_COMMAND                                                                    0x0004
1179 #define cfgBIF_CFG_DEV0_EPF3_STATUS                                                                     0x0006
1180 #define cfgBIF_CFG_DEV0_EPF3_REVISION_ID                                                                0x0008
1181 #define cfgBIF_CFG_DEV0_EPF3_PROG_INTERFACE                                                             0x0009
1182 #define cfgBIF_CFG_DEV0_EPF3_SUB_CLASS                                                                  0x000a
1183 #define cfgBIF_CFG_DEV0_EPF3_BASE_CLASS                                                                 0x000b
1184 #define cfgBIF_CFG_DEV0_EPF3_CACHE_LINE                                                                 0x000c
1185 #define cfgBIF_CFG_DEV0_EPF3_LATENCY                                                                    0x000d
1186 #define cfgBIF_CFG_DEV0_EPF3_HEADER                                                                     0x000e
1187 #define cfgBIF_CFG_DEV0_EPF3_BIST                                                                       0x000f
1188 #define cfgBIF_CFG_DEV0_EPF3_BASE_ADDR_1                                                                0x0010
1189 #define cfgBIF_CFG_DEV0_EPF3_BASE_ADDR_2                                                                0x0014
1190 #define cfgBIF_CFG_DEV0_EPF3_BASE_ADDR_3                                                                0x0018
1191 #define cfgBIF_CFG_DEV0_EPF3_BASE_ADDR_4                                                                0x001c
1192 #define cfgBIF_CFG_DEV0_EPF3_BASE_ADDR_5                                                                0x0020
1193 #define cfgBIF_CFG_DEV0_EPF3_BASE_ADDR_6                                                                0x0024
1194 #define cfgBIF_CFG_DEV0_EPF3_CARDBUS_CIS_PTR                                                            0x0028
1195 #define cfgBIF_CFG_DEV0_EPF3_ADAPTER_ID                                                                 0x002c
1196 #define cfgBIF_CFG_DEV0_EPF3_ROM_BASE_ADDR                                                              0x0030
1197 #define cfgBIF_CFG_DEV0_EPF3_CAP_PTR                                                                    0x0034
1198 #define cfgBIF_CFG_DEV0_EPF3_INTERRUPT_LINE                                                             0x003c
1199 #define cfgBIF_CFG_DEV0_EPF3_INTERRUPT_PIN                                                              0x003d
1200 #define cfgBIF_CFG_DEV0_EPF3_MIN_GRANT                                                                  0x003e
1201 #define cfgBIF_CFG_DEV0_EPF3_MAX_LATENCY                                                                0x003f
1202 #define cfgBIF_CFG_DEV0_EPF3_VENDOR_CAP_LIST                                                            0x0048
1203 #define cfgBIF_CFG_DEV0_EPF3_ADAPTER_ID_W                                                               0x004c
1204 #define cfgBIF_CFG_DEV0_EPF3_PMI_CAP_LIST                                                               0x0050
1205 #define cfgBIF_CFG_DEV0_EPF3_PMI_CAP                                                                    0x0052
1206 #define cfgBIF_CFG_DEV0_EPF3_PMI_STATUS_CNTL                                                            0x0054
1207 #define cfgBIF_CFG_DEV0_EPF3_SBRN                                                                       0x0060
1208 #define cfgBIF_CFG_DEV0_EPF3_FLADJ                                                                      0x0061
1209 #define cfgBIF_CFG_DEV0_EPF3_DBESL_DBESLD                                                               0x0062
1210 #define cfgBIF_CFG_DEV0_EPF3_PCIE_CAP_LIST                                                              0x0064
1211 #define cfgBIF_CFG_DEV0_EPF3_PCIE_CAP                                                                   0x0066
1212 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_CAP                                                                 0x0068
1213 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_CNTL                                                                0x006c
1214 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_STATUS                                                              0x006e
1215 #define cfgBIF_CFG_DEV0_EPF3_LINK_CAP                                                                   0x0070
1216 #define cfgBIF_CFG_DEV0_EPF3_LINK_CNTL                                                                  0x0074
1217 #define cfgBIF_CFG_DEV0_EPF3_LINK_STATUS                                                                0x0076
1218 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_CAP2                                                                0x0088
1219 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_CNTL2                                                               0x008c
1220 #define cfgBIF_CFG_DEV0_EPF3_DEVICE_STATUS2                                                             0x008e
1221 #define cfgBIF_CFG_DEV0_EPF3_LINK_CAP2                                                                  0x0090
1222 #define cfgBIF_CFG_DEV0_EPF3_LINK_CNTL2                                                                 0x0094
1223 #define cfgBIF_CFG_DEV0_EPF3_LINK_STATUS2                                                               0x0096
1224 #define cfgBIF_CFG_DEV0_EPF3_MSI_CAP_LIST                                                               0x00a0
1225 #define cfgBIF_CFG_DEV0_EPF3_MSI_MSG_CNTL                                                               0x00a2
1226 #define cfgBIF_CFG_DEV0_EPF3_MSI_MSG_ADDR_LO                                                            0x00a4
1227 #define cfgBIF_CFG_DEV0_EPF3_MSI_MSG_ADDR_HI                                                            0x00a8
1228 #define cfgBIF_CFG_DEV0_EPF3_MSI_MSG_DATA                                                               0x00a8
1229 #define cfgBIF_CFG_DEV0_EPF3_MSI_EXT_MSG_DATA                                                           0x00aa
1230 #define cfgBIF_CFG_DEV0_EPF3_MSI_MASK                                                                   0x00ac
1231 #define cfgBIF_CFG_DEV0_EPF3_MSI_MSG_DATA_64                                                            0x00ac
1232 #define cfgBIF_CFG_DEV0_EPF3_MSI_EXT_MSG_DATA_64                                                        0x00ae
1233 #define cfgBIF_CFG_DEV0_EPF3_MSI_MASK_64                                                                0x00b0
1234 #define cfgBIF_CFG_DEV0_EPF3_MSI_PENDING                                                                0x00b0
1235 #define cfgBIF_CFG_DEV0_EPF3_MSI_PENDING_64                                                             0x00b4
1236 #define cfgBIF_CFG_DEV0_EPF3_MSIX_CAP_LIST                                                              0x00c0
1237 #define cfgBIF_CFG_DEV0_EPF3_MSIX_MSG_CNTL                                                              0x00c2
1238 #define cfgBIF_CFG_DEV0_EPF3_MSIX_TABLE                                                                 0x00c4
1239 #define cfgBIF_CFG_DEV0_EPF3_MSIX_PBA                                                                   0x00c8
1240 #define cfgBIF_CFG_DEV0_EPF3_SATA_CAP_0                                                                 0x00d0
1241 #define cfgBIF_CFG_DEV0_EPF3_SATA_CAP_1                                                                 0x00d4
1242 #define cfgBIF_CFG_DEV0_EPF3_SATA_IDP_INDEX                                                             0x00d8
1243 #define cfgBIF_CFG_DEV0_EPF3_SATA_IDP_DATA                                                              0x00dc
1244 #define cfgBIF_CFG_DEV0_EPF3_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
1245 #define cfgBIF_CFG_DEV0_EPF3_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
1246 #define cfgBIF_CFG_DEV0_EPF3_PCIE_VENDOR_SPECIFIC1                                                      0x0108
1247 #define cfgBIF_CFG_DEV0_EPF3_PCIE_VENDOR_SPECIFIC2                                                      0x010c
1248 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
1249 #define cfgBIF_CFG_DEV0_EPF3_PCIE_UNCORR_ERR_STATUS                                                     0x0154
1250 #define cfgBIF_CFG_DEV0_EPF3_PCIE_UNCORR_ERR_MASK                                                       0x0158
1251 #define cfgBIF_CFG_DEV0_EPF3_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
1252 #define cfgBIF_CFG_DEV0_EPF3_PCIE_CORR_ERR_STATUS                                                       0x0160
1253 #define cfgBIF_CFG_DEV0_EPF3_PCIE_CORR_ERR_MASK                                                         0x0164
1254 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
1255 #define cfgBIF_CFG_DEV0_EPF3_PCIE_HDR_LOG0                                                              0x016c
1256 #define cfgBIF_CFG_DEV0_EPF3_PCIE_HDR_LOG1                                                              0x0170
1257 #define cfgBIF_CFG_DEV0_EPF3_PCIE_HDR_LOG2                                                              0x0174
1258 #define cfgBIF_CFG_DEV0_EPF3_PCIE_HDR_LOG3                                                              0x0178
1259 #define cfgBIF_CFG_DEV0_EPF3_PCIE_TLP_PREFIX_LOG0                                                       0x0188
1260 #define cfgBIF_CFG_DEV0_EPF3_PCIE_TLP_PREFIX_LOG1                                                       0x018c
1261 #define cfgBIF_CFG_DEV0_EPF3_PCIE_TLP_PREFIX_LOG2                                                       0x0190
1262 #define cfgBIF_CFG_DEV0_EPF3_PCIE_TLP_PREFIX_LOG3                                                       0x0194
1263 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
1264 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR1_CAP                                                              0x0204
1265 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR1_CNTL                                                             0x0208
1266 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR2_CAP                                                              0x020c
1267 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR2_CNTL                                                             0x0210
1268 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR3_CAP                                                              0x0214
1269 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR3_CNTL                                                             0x0218
1270 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR4_CAP                                                              0x021c
1271 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR4_CNTL                                                             0x0220
1272 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR5_CAP                                                              0x0224
1273 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR5_CNTL                                                             0x0228
1274 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR6_CAP                                                              0x022c
1275 #define cfgBIF_CFG_DEV0_EPF3_PCIE_BAR6_CNTL                                                             0x0230
1276 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
1277 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
1278 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PWR_BUDGET_DATA                                                       0x0248
1279 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PWR_BUDGET_CAP                                                        0x024c
1280 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
1281 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_CAP                                                               0x0254
1282 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
1283 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_STATUS                                                            0x025c
1284 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_CNTL                                                              0x025e
1285 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
1286 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
1287 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
1288 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
1289 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
1290 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
1291 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
1292 #define cfgBIF_CFG_DEV0_EPF3_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
1293 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
1294 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ACS_CAP                                                               0x02a4
1295 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ACS_CNTL                                                              0x02a6
1296 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
1297 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PASID_CAP                                                             0x02d4
1298 #define cfgBIF_CFG_DEV0_EPF3_PCIE_PASID_CNTL                                                            0x02d6
1299 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
1300 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ARI_CAP                                                               0x032c
1301 #define cfgBIF_CFG_DEV0_EPF3_PCIE_ARI_CNTL                                                              0x032e
1302 
1303 
1304 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf4_bifcfgdecp
1305 // base address: 0x0
1306 #define cfgBIF_CFG_DEV0_EPF4_VENDOR_ID                                                                  0x0000
1307 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_ID                                                                  0x0002
1308 #define cfgBIF_CFG_DEV0_EPF4_COMMAND                                                                    0x0004
1309 #define cfgBIF_CFG_DEV0_EPF4_STATUS                                                                     0x0006
1310 #define cfgBIF_CFG_DEV0_EPF4_REVISION_ID                                                                0x0008
1311 #define cfgBIF_CFG_DEV0_EPF4_PROG_INTERFACE                                                             0x0009
1312 #define cfgBIF_CFG_DEV0_EPF4_SUB_CLASS                                                                  0x000a
1313 #define cfgBIF_CFG_DEV0_EPF4_BASE_CLASS                                                                 0x000b
1314 #define cfgBIF_CFG_DEV0_EPF4_CACHE_LINE                                                                 0x000c
1315 #define cfgBIF_CFG_DEV0_EPF4_LATENCY                                                                    0x000d
1316 #define cfgBIF_CFG_DEV0_EPF4_HEADER                                                                     0x000e
1317 #define cfgBIF_CFG_DEV0_EPF4_BIST                                                                       0x000f
1318 #define cfgBIF_CFG_DEV0_EPF4_BASE_ADDR_1                                                                0x0010
1319 #define cfgBIF_CFG_DEV0_EPF4_BASE_ADDR_2                                                                0x0014
1320 #define cfgBIF_CFG_DEV0_EPF4_BASE_ADDR_3                                                                0x0018
1321 #define cfgBIF_CFG_DEV0_EPF4_BASE_ADDR_4                                                                0x001c
1322 #define cfgBIF_CFG_DEV0_EPF4_BASE_ADDR_5                                                                0x0020
1323 #define cfgBIF_CFG_DEV0_EPF4_BASE_ADDR_6                                                                0x0024
1324 #define cfgBIF_CFG_DEV0_EPF4_CARDBUS_CIS_PTR                                                            0x0028
1325 #define cfgBIF_CFG_DEV0_EPF4_ADAPTER_ID                                                                 0x002c
1326 #define cfgBIF_CFG_DEV0_EPF4_ROM_BASE_ADDR                                                              0x0030
1327 #define cfgBIF_CFG_DEV0_EPF4_CAP_PTR                                                                    0x0034
1328 #define cfgBIF_CFG_DEV0_EPF4_INTERRUPT_LINE                                                             0x003c
1329 #define cfgBIF_CFG_DEV0_EPF4_INTERRUPT_PIN                                                              0x003d
1330 #define cfgBIF_CFG_DEV0_EPF4_MIN_GRANT                                                                  0x003e
1331 #define cfgBIF_CFG_DEV0_EPF4_MAX_LATENCY                                                                0x003f
1332 #define cfgBIF_CFG_DEV0_EPF4_VENDOR_CAP_LIST                                                            0x0048
1333 #define cfgBIF_CFG_DEV0_EPF4_ADAPTER_ID_W                                                               0x004c
1334 #define cfgBIF_CFG_DEV0_EPF4_PMI_CAP_LIST                                                               0x0050
1335 #define cfgBIF_CFG_DEV0_EPF4_PMI_CAP                                                                    0x0052
1336 #define cfgBIF_CFG_DEV0_EPF4_PMI_STATUS_CNTL                                                            0x0054
1337 #define cfgBIF_CFG_DEV0_EPF4_SBRN                                                                       0x0060
1338 #define cfgBIF_CFG_DEV0_EPF4_FLADJ                                                                      0x0061
1339 #define cfgBIF_CFG_DEV0_EPF4_DBESL_DBESLD                                                               0x0062
1340 #define cfgBIF_CFG_DEV0_EPF4_PCIE_CAP_LIST                                                              0x0064
1341 #define cfgBIF_CFG_DEV0_EPF4_PCIE_CAP                                                                   0x0066
1342 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_CAP                                                                 0x0068
1343 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_CNTL                                                                0x006c
1344 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_STATUS                                                              0x006e
1345 #define cfgBIF_CFG_DEV0_EPF4_LINK_CAP                                                                   0x0070
1346 #define cfgBIF_CFG_DEV0_EPF4_LINK_CNTL                                                                  0x0074
1347 #define cfgBIF_CFG_DEV0_EPF4_LINK_STATUS                                                                0x0076
1348 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_CAP2                                                                0x0088
1349 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_CNTL2                                                               0x008c
1350 #define cfgBIF_CFG_DEV0_EPF4_DEVICE_STATUS2                                                             0x008e
1351 #define cfgBIF_CFG_DEV0_EPF4_LINK_CAP2                                                                  0x0090
1352 #define cfgBIF_CFG_DEV0_EPF4_LINK_CNTL2                                                                 0x0094
1353 #define cfgBIF_CFG_DEV0_EPF4_LINK_STATUS2                                                               0x0096
1354 #define cfgBIF_CFG_DEV0_EPF4_MSI_CAP_LIST                                                               0x00a0
1355 #define cfgBIF_CFG_DEV0_EPF4_MSI_MSG_CNTL                                                               0x00a2
1356 #define cfgBIF_CFG_DEV0_EPF4_MSI_MSG_ADDR_LO                                                            0x00a4
1357 #define cfgBIF_CFG_DEV0_EPF4_MSI_MSG_ADDR_HI                                                            0x00a8
1358 #define cfgBIF_CFG_DEV0_EPF4_MSI_MSG_DATA                                                               0x00a8
1359 #define cfgBIF_CFG_DEV0_EPF4_MSI_EXT_MSG_DATA                                                           0x00aa
1360 #define cfgBIF_CFG_DEV0_EPF4_MSI_MASK                                                                   0x00ac
1361 #define cfgBIF_CFG_DEV0_EPF4_MSI_MSG_DATA_64                                                            0x00ac
1362 #define cfgBIF_CFG_DEV0_EPF4_MSI_EXT_MSG_DATA_64                                                        0x00ae
1363 #define cfgBIF_CFG_DEV0_EPF4_MSI_MASK_64                                                                0x00b0
1364 #define cfgBIF_CFG_DEV0_EPF4_MSI_PENDING                                                                0x00b0
1365 #define cfgBIF_CFG_DEV0_EPF4_MSI_PENDING_64                                                             0x00b4
1366 #define cfgBIF_CFG_DEV0_EPF4_MSIX_CAP_LIST                                                              0x00c0
1367 #define cfgBIF_CFG_DEV0_EPF4_MSIX_MSG_CNTL                                                              0x00c2
1368 #define cfgBIF_CFG_DEV0_EPF4_MSIX_TABLE                                                                 0x00c4
1369 #define cfgBIF_CFG_DEV0_EPF4_MSIX_PBA                                                                   0x00c8
1370 #define cfgBIF_CFG_DEV0_EPF4_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
1371 #define cfgBIF_CFG_DEV0_EPF4_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
1372 #define cfgBIF_CFG_DEV0_EPF4_PCIE_VENDOR_SPECIFIC1                                                      0x0108
1373 #define cfgBIF_CFG_DEV0_EPF4_PCIE_VENDOR_SPECIFIC2                                                      0x010c
1374 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
1375 #define cfgBIF_CFG_DEV0_EPF4_PCIE_UNCORR_ERR_STATUS                                                     0x0154
1376 #define cfgBIF_CFG_DEV0_EPF4_PCIE_UNCORR_ERR_MASK                                                       0x0158
1377 #define cfgBIF_CFG_DEV0_EPF4_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
1378 #define cfgBIF_CFG_DEV0_EPF4_PCIE_CORR_ERR_STATUS                                                       0x0160
1379 #define cfgBIF_CFG_DEV0_EPF4_PCIE_CORR_ERR_MASK                                                         0x0164
1380 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
1381 #define cfgBIF_CFG_DEV0_EPF4_PCIE_HDR_LOG0                                                              0x016c
1382 #define cfgBIF_CFG_DEV0_EPF4_PCIE_HDR_LOG1                                                              0x0170
1383 #define cfgBIF_CFG_DEV0_EPF4_PCIE_HDR_LOG2                                                              0x0174
1384 #define cfgBIF_CFG_DEV0_EPF4_PCIE_HDR_LOG3                                                              0x0178
1385 #define cfgBIF_CFG_DEV0_EPF4_PCIE_TLP_PREFIX_LOG0                                                       0x0188
1386 #define cfgBIF_CFG_DEV0_EPF4_PCIE_TLP_PREFIX_LOG1                                                       0x018c
1387 #define cfgBIF_CFG_DEV0_EPF4_PCIE_TLP_PREFIX_LOG2                                                       0x0190
1388 #define cfgBIF_CFG_DEV0_EPF4_PCIE_TLP_PREFIX_LOG3                                                       0x0194
1389 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
1390 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR1_CAP                                                              0x0204
1391 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR1_CNTL                                                             0x0208
1392 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR2_CAP                                                              0x020c
1393 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR2_CNTL                                                             0x0210
1394 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR3_CAP                                                              0x0214
1395 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR3_CNTL                                                             0x0218
1396 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR4_CAP                                                              0x021c
1397 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR4_CNTL                                                             0x0220
1398 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR5_CAP                                                              0x0224
1399 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR5_CNTL                                                             0x0228
1400 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR6_CAP                                                              0x022c
1401 #define cfgBIF_CFG_DEV0_EPF4_PCIE_BAR6_CNTL                                                             0x0230
1402 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
1403 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
1404 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PWR_BUDGET_DATA                                                       0x0248
1405 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PWR_BUDGET_CAP                                                        0x024c
1406 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
1407 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_CAP                                                               0x0254
1408 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
1409 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_STATUS                                                            0x025c
1410 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_CNTL                                                              0x025e
1411 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
1412 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
1413 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
1414 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
1415 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
1416 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
1417 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
1418 #define cfgBIF_CFG_DEV0_EPF4_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
1419 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
1420 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ACS_CAP                                                               0x02a4
1421 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ACS_CNTL                                                              0x02a6
1422 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
1423 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PASID_CAP                                                             0x02d4
1424 #define cfgBIF_CFG_DEV0_EPF4_PCIE_PASID_CNTL                                                            0x02d6
1425 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
1426 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ARI_CAP                                                               0x032c
1427 #define cfgBIF_CFG_DEV0_EPF4_PCIE_ARI_CNTL                                                              0x032e
1428 
1429 
1430 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf5_bifcfgdecp
1431 // base address: 0x0
1432 #define cfgBIF_CFG_DEV0_EPF5_VENDOR_ID                                                                  0x0000
1433 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_ID                                                                  0x0002
1434 #define cfgBIF_CFG_DEV0_EPF5_COMMAND                                                                    0x0004
1435 #define cfgBIF_CFG_DEV0_EPF5_STATUS                                                                     0x0006
1436 #define cfgBIF_CFG_DEV0_EPF5_REVISION_ID                                                                0x0008
1437 #define cfgBIF_CFG_DEV0_EPF5_PROG_INTERFACE                                                             0x0009
1438 #define cfgBIF_CFG_DEV0_EPF5_SUB_CLASS                                                                  0x000a
1439 #define cfgBIF_CFG_DEV0_EPF5_BASE_CLASS                                                                 0x000b
1440 #define cfgBIF_CFG_DEV0_EPF5_CACHE_LINE                                                                 0x000c
1441 #define cfgBIF_CFG_DEV0_EPF5_LATENCY                                                                    0x000d
1442 #define cfgBIF_CFG_DEV0_EPF5_HEADER                                                                     0x000e
1443 #define cfgBIF_CFG_DEV0_EPF5_BIST                                                                       0x000f
1444 #define cfgBIF_CFG_DEV0_EPF5_BASE_ADDR_1                                                                0x0010
1445 #define cfgBIF_CFG_DEV0_EPF5_BASE_ADDR_2                                                                0x0014
1446 #define cfgBIF_CFG_DEV0_EPF5_BASE_ADDR_3                                                                0x0018
1447 #define cfgBIF_CFG_DEV0_EPF5_BASE_ADDR_4                                                                0x001c
1448 #define cfgBIF_CFG_DEV0_EPF5_BASE_ADDR_5                                                                0x0020
1449 #define cfgBIF_CFG_DEV0_EPF5_BASE_ADDR_6                                                                0x0024
1450 #define cfgBIF_CFG_DEV0_EPF5_CARDBUS_CIS_PTR                                                            0x0028
1451 #define cfgBIF_CFG_DEV0_EPF5_ADAPTER_ID                                                                 0x002c
1452 #define cfgBIF_CFG_DEV0_EPF5_ROM_BASE_ADDR                                                              0x0030
1453 #define cfgBIF_CFG_DEV0_EPF5_CAP_PTR                                                                    0x0034
1454 #define cfgBIF_CFG_DEV0_EPF5_INTERRUPT_LINE                                                             0x003c
1455 #define cfgBIF_CFG_DEV0_EPF5_INTERRUPT_PIN                                                              0x003d
1456 #define cfgBIF_CFG_DEV0_EPF5_MIN_GRANT                                                                  0x003e
1457 #define cfgBIF_CFG_DEV0_EPF5_MAX_LATENCY                                                                0x003f
1458 #define cfgBIF_CFG_DEV0_EPF5_VENDOR_CAP_LIST                                                            0x0048
1459 #define cfgBIF_CFG_DEV0_EPF5_ADAPTER_ID_W                                                               0x004c
1460 #define cfgBIF_CFG_DEV0_EPF5_PMI_CAP_LIST                                                               0x0050
1461 #define cfgBIF_CFG_DEV0_EPF5_PMI_CAP                                                                    0x0052
1462 #define cfgBIF_CFG_DEV0_EPF5_PMI_STATUS_CNTL                                                            0x0054
1463 #define cfgBIF_CFG_DEV0_EPF5_SBRN                                                                       0x0060
1464 #define cfgBIF_CFG_DEV0_EPF5_FLADJ                                                                      0x0061
1465 #define cfgBIF_CFG_DEV0_EPF5_DBESL_DBESLD                                                               0x0062
1466 #define cfgBIF_CFG_DEV0_EPF5_PCIE_CAP_LIST                                                              0x0064
1467 #define cfgBIF_CFG_DEV0_EPF5_PCIE_CAP                                                                   0x0066
1468 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_CAP                                                                 0x0068
1469 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_CNTL                                                                0x006c
1470 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_STATUS                                                              0x006e
1471 #define cfgBIF_CFG_DEV0_EPF5_LINK_CAP                                                                   0x0070
1472 #define cfgBIF_CFG_DEV0_EPF5_LINK_CNTL                                                                  0x0074
1473 #define cfgBIF_CFG_DEV0_EPF5_LINK_STATUS                                                                0x0076
1474 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_CAP2                                                                0x0088
1475 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_CNTL2                                                               0x008c
1476 #define cfgBIF_CFG_DEV0_EPF5_DEVICE_STATUS2                                                             0x008e
1477 #define cfgBIF_CFG_DEV0_EPF5_LINK_CAP2                                                                  0x0090
1478 #define cfgBIF_CFG_DEV0_EPF5_LINK_CNTL2                                                                 0x0094
1479 #define cfgBIF_CFG_DEV0_EPF5_LINK_STATUS2                                                               0x0096
1480 #define cfgBIF_CFG_DEV0_EPF5_MSI_CAP_LIST                                                               0x00a0
1481 #define cfgBIF_CFG_DEV0_EPF5_MSI_MSG_CNTL                                                               0x00a2
1482 #define cfgBIF_CFG_DEV0_EPF5_MSI_MSG_ADDR_LO                                                            0x00a4
1483 #define cfgBIF_CFG_DEV0_EPF5_MSI_MSG_ADDR_HI                                                            0x00a8
1484 #define cfgBIF_CFG_DEV0_EPF5_MSI_MSG_DATA                                                               0x00a8
1485 #define cfgBIF_CFG_DEV0_EPF5_MSI_EXT_MSG_DATA                                                           0x00aa
1486 #define cfgBIF_CFG_DEV0_EPF5_MSI_MASK                                                                   0x00ac
1487 #define cfgBIF_CFG_DEV0_EPF5_MSI_MSG_DATA_64                                                            0x00ac
1488 #define cfgBIF_CFG_DEV0_EPF5_MSI_EXT_MSG_DATA_64                                                        0x00ae
1489 #define cfgBIF_CFG_DEV0_EPF5_MSI_MASK_64                                                                0x00b0
1490 #define cfgBIF_CFG_DEV0_EPF5_MSI_PENDING                                                                0x00b0
1491 #define cfgBIF_CFG_DEV0_EPF5_MSI_PENDING_64                                                             0x00b4
1492 #define cfgBIF_CFG_DEV0_EPF5_MSIX_CAP_LIST                                                              0x00c0
1493 #define cfgBIF_CFG_DEV0_EPF5_MSIX_MSG_CNTL                                                              0x00c2
1494 #define cfgBIF_CFG_DEV0_EPF5_MSIX_TABLE                                                                 0x00c4
1495 #define cfgBIF_CFG_DEV0_EPF5_MSIX_PBA                                                                   0x00c8
1496 #define cfgBIF_CFG_DEV0_EPF5_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
1497 #define cfgBIF_CFG_DEV0_EPF5_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
1498 #define cfgBIF_CFG_DEV0_EPF5_PCIE_VENDOR_SPECIFIC1                                                      0x0108
1499 #define cfgBIF_CFG_DEV0_EPF5_PCIE_VENDOR_SPECIFIC2                                                      0x010c
1500 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
1501 #define cfgBIF_CFG_DEV0_EPF5_PCIE_UNCORR_ERR_STATUS                                                     0x0154
1502 #define cfgBIF_CFG_DEV0_EPF5_PCIE_UNCORR_ERR_MASK                                                       0x0158
1503 #define cfgBIF_CFG_DEV0_EPF5_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
1504 #define cfgBIF_CFG_DEV0_EPF5_PCIE_CORR_ERR_STATUS                                                       0x0160
1505 #define cfgBIF_CFG_DEV0_EPF5_PCIE_CORR_ERR_MASK                                                         0x0164
1506 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
1507 #define cfgBIF_CFG_DEV0_EPF5_PCIE_HDR_LOG0                                                              0x016c
1508 #define cfgBIF_CFG_DEV0_EPF5_PCIE_HDR_LOG1                                                              0x0170
1509 #define cfgBIF_CFG_DEV0_EPF5_PCIE_HDR_LOG2                                                              0x0174
1510 #define cfgBIF_CFG_DEV0_EPF5_PCIE_HDR_LOG3                                                              0x0178
1511 #define cfgBIF_CFG_DEV0_EPF5_PCIE_TLP_PREFIX_LOG0                                                       0x0188
1512 #define cfgBIF_CFG_DEV0_EPF5_PCIE_TLP_PREFIX_LOG1                                                       0x018c
1513 #define cfgBIF_CFG_DEV0_EPF5_PCIE_TLP_PREFIX_LOG2                                                       0x0190
1514 #define cfgBIF_CFG_DEV0_EPF5_PCIE_TLP_PREFIX_LOG3                                                       0x0194
1515 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
1516 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR1_CAP                                                              0x0204
1517 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR1_CNTL                                                             0x0208
1518 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR2_CAP                                                              0x020c
1519 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR2_CNTL                                                             0x0210
1520 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR3_CAP                                                              0x0214
1521 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR3_CNTL                                                             0x0218
1522 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR4_CAP                                                              0x021c
1523 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR4_CNTL                                                             0x0220
1524 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR5_CAP                                                              0x0224
1525 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR5_CNTL                                                             0x0228
1526 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR6_CAP                                                              0x022c
1527 #define cfgBIF_CFG_DEV0_EPF5_PCIE_BAR6_CNTL                                                             0x0230
1528 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
1529 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
1530 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PWR_BUDGET_DATA                                                       0x0248
1531 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PWR_BUDGET_CAP                                                        0x024c
1532 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
1533 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_CAP                                                               0x0254
1534 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
1535 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_STATUS                                                            0x025c
1536 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_CNTL                                                              0x025e
1537 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
1538 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
1539 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
1540 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
1541 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
1542 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
1543 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
1544 #define cfgBIF_CFG_DEV0_EPF5_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
1545 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
1546 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ACS_CAP                                                               0x02a4
1547 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ACS_CNTL                                                              0x02a6
1548 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
1549 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PASID_CAP                                                             0x02d4
1550 #define cfgBIF_CFG_DEV0_EPF5_PCIE_PASID_CNTL                                                            0x02d6
1551 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
1552 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ARI_CAP                                                               0x032c
1553 #define cfgBIF_CFG_DEV0_EPF5_PCIE_ARI_CNTL                                                              0x032e
1554 
1555 
1556 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf6_bifcfgdecp
1557 // base address: 0x0
1558 #define cfgBIF_CFG_DEV0_EPF6_VENDOR_ID                                                                  0x0000
1559 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_ID                                                                  0x0002
1560 #define cfgBIF_CFG_DEV0_EPF6_COMMAND                                                                    0x0004
1561 #define cfgBIF_CFG_DEV0_EPF6_STATUS                                                                     0x0006
1562 #define cfgBIF_CFG_DEV0_EPF6_REVISION_ID                                                                0x0008
1563 #define cfgBIF_CFG_DEV0_EPF6_PROG_INTERFACE                                                             0x0009
1564 #define cfgBIF_CFG_DEV0_EPF6_SUB_CLASS                                                                  0x000a
1565 #define cfgBIF_CFG_DEV0_EPF6_BASE_CLASS                                                                 0x000b
1566 #define cfgBIF_CFG_DEV0_EPF6_CACHE_LINE                                                                 0x000c
1567 #define cfgBIF_CFG_DEV0_EPF6_LATENCY                                                                    0x000d
1568 #define cfgBIF_CFG_DEV0_EPF6_HEADER                                                                     0x000e
1569 #define cfgBIF_CFG_DEV0_EPF6_BIST                                                                       0x000f
1570 #define cfgBIF_CFG_DEV0_EPF6_BASE_ADDR_1                                                                0x0010
1571 #define cfgBIF_CFG_DEV0_EPF6_BASE_ADDR_2                                                                0x0014
1572 #define cfgBIF_CFG_DEV0_EPF6_BASE_ADDR_3                                                                0x0018
1573 #define cfgBIF_CFG_DEV0_EPF6_BASE_ADDR_4                                                                0x001c
1574 #define cfgBIF_CFG_DEV0_EPF6_BASE_ADDR_5                                                                0x0020
1575 #define cfgBIF_CFG_DEV0_EPF6_BASE_ADDR_6                                                                0x0024
1576 #define cfgBIF_CFG_DEV0_EPF6_CARDBUS_CIS_PTR                                                            0x0028
1577 #define cfgBIF_CFG_DEV0_EPF6_ADAPTER_ID                                                                 0x002c
1578 #define cfgBIF_CFG_DEV0_EPF6_ROM_BASE_ADDR                                                              0x0030
1579 #define cfgBIF_CFG_DEV0_EPF6_CAP_PTR                                                                    0x0034
1580 #define cfgBIF_CFG_DEV0_EPF6_INTERRUPT_LINE                                                             0x003c
1581 #define cfgBIF_CFG_DEV0_EPF6_INTERRUPT_PIN                                                              0x003d
1582 #define cfgBIF_CFG_DEV0_EPF6_MIN_GRANT                                                                  0x003e
1583 #define cfgBIF_CFG_DEV0_EPF6_MAX_LATENCY                                                                0x003f
1584 #define cfgBIF_CFG_DEV0_EPF6_VENDOR_CAP_LIST                                                            0x0048
1585 #define cfgBIF_CFG_DEV0_EPF6_ADAPTER_ID_W                                                               0x004c
1586 #define cfgBIF_CFG_DEV0_EPF6_PMI_CAP_LIST                                                               0x0050
1587 #define cfgBIF_CFG_DEV0_EPF6_PMI_CAP                                                                    0x0052
1588 #define cfgBIF_CFG_DEV0_EPF6_PMI_STATUS_CNTL                                                            0x0054
1589 #define cfgBIF_CFG_DEV0_EPF6_SBRN                                                                       0x0060
1590 #define cfgBIF_CFG_DEV0_EPF6_FLADJ                                                                      0x0061
1591 #define cfgBIF_CFG_DEV0_EPF6_DBESL_DBESLD                                                               0x0062
1592 #define cfgBIF_CFG_DEV0_EPF6_PCIE_CAP_LIST                                                              0x0064
1593 #define cfgBIF_CFG_DEV0_EPF6_PCIE_CAP                                                                   0x0066
1594 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_CAP                                                                 0x0068
1595 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_CNTL                                                                0x006c
1596 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_STATUS                                                              0x006e
1597 #define cfgBIF_CFG_DEV0_EPF6_LINK_CAP                                                                   0x0070
1598 #define cfgBIF_CFG_DEV0_EPF6_LINK_CNTL                                                                  0x0074
1599 #define cfgBIF_CFG_DEV0_EPF6_LINK_STATUS                                                                0x0076
1600 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_CAP2                                                                0x0088
1601 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_CNTL2                                                               0x008c
1602 #define cfgBIF_CFG_DEV0_EPF6_DEVICE_STATUS2                                                             0x008e
1603 #define cfgBIF_CFG_DEV0_EPF6_LINK_CAP2                                                                  0x0090
1604 #define cfgBIF_CFG_DEV0_EPF6_LINK_CNTL2                                                                 0x0094
1605 #define cfgBIF_CFG_DEV0_EPF6_LINK_STATUS2                                                               0x0096
1606 #define cfgBIF_CFG_DEV0_EPF6_MSI_CAP_LIST                                                               0x00a0
1607 #define cfgBIF_CFG_DEV0_EPF6_MSI_MSG_CNTL                                                               0x00a2
1608 #define cfgBIF_CFG_DEV0_EPF6_MSI_MSG_ADDR_LO                                                            0x00a4
1609 #define cfgBIF_CFG_DEV0_EPF6_MSI_MSG_ADDR_HI                                                            0x00a8
1610 #define cfgBIF_CFG_DEV0_EPF6_MSI_MSG_DATA                                                               0x00a8
1611 #define cfgBIF_CFG_DEV0_EPF6_MSI_EXT_MSG_DATA                                                           0x00aa
1612 #define cfgBIF_CFG_DEV0_EPF6_MSI_MASK                                                                   0x00ac
1613 #define cfgBIF_CFG_DEV0_EPF6_MSI_MSG_DATA_64                                                            0x00ac
1614 #define cfgBIF_CFG_DEV0_EPF6_MSI_EXT_MSG_DATA_64                                                        0x00ae
1615 #define cfgBIF_CFG_DEV0_EPF6_MSI_MASK_64                                                                0x00b0
1616 #define cfgBIF_CFG_DEV0_EPF6_MSI_PENDING                                                                0x00b0
1617 #define cfgBIF_CFG_DEV0_EPF6_MSI_PENDING_64                                                             0x00b4
1618 #define cfgBIF_CFG_DEV0_EPF6_MSIX_CAP_LIST                                                              0x00c0
1619 #define cfgBIF_CFG_DEV0_EPF6_MSIX_MSG_CNTL                                                              0x00c2
1620 #define cfgBIF_CFG_DEV0_EPF6_MSIX_TABLE                                                                 0x00c4
1621 #define cfgBIF_CFG_DEV0_EPF6_MSIX_PBA                                                                   0x00c8
1622 #define cfgBIF_CFG_DEV0_EPF6_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                          0x0100
1623 #define cfgBIF_CFG_DEV0_EPF6_PCIE_VENDOR_SPECIFIC_HDR                                                   0x0104
1624 #define cfgBIF_CFG_DEV0_EPF6_PCIE_VENDOR_SPECIFIC1                                                      0x0108
1625 #define cfgBIF_CFG_DEV0_EPF6_PCIE_VENDOR_SPECIFIC2                                                      0x010c
1626 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                              0x0150
1627 #define cfgBIF_CFG_DEV0_EPF6_PCIE_UNCORR_ERR_STATUS                                                     0x0154
1628 #define cfgBIF_CFG_DEV0_EPF6_PCIE_UNCORR_ERR_MASK                                                       0x0158
1629 #define cfgBIF_CFG_DEV0_EPF6_PCIE_UNCORR_ERR_SEVERITY                                                   0x015c
1630 #define cfgBIF_CFG_DEV0_EPF6_PCIE_CORR_ERR_STATUS                                                       0x0160
1631 #define cfgBIF_CFG_DEV0_EPF6_PCIE_CORR_ERR_MASK                                                         0x0164
1632 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ADV_ERR_CAP_CNTL                                                      0x0168
1633 #define cfgBIF_CFG_DEV0_EPF6_PCIE_HDR_LOG0                                                              0x016c
1634 #define cfgBIF_CFG_DEV0_EPF6_PCIE_HDR_LOG1                                                              0x0170
1635 #define cfgBIF_CFG_DEV0_EPF6_PCIE_HDR_LOG2                                                              0x0174
1636 #define cfgBIF_CFG_DEV0_EPF6_PCIE_HDR_LOG3                                                              0x0178
1637 #define cfgBIF_CFG_DEV0_EPF6_PCIE_TLP_PREFIX_LOG0                                                       0x0188
1638 #define cfgBIF_CFG_DEV0_EPF6_PCIE_TLP_PREFIX_LOG1                                                       0x018c
1639 #define cfgBIF_CFG_DEV0_EPF6_PCIE_TLP_PREFIX_LOG2                                                       0x0190
1640 #define cfgBIF_CFG_DEV0_EPF6_PCIE_TLP_PREFIX_LOG3                                                       0x0194
1641 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR_ENH_CAP_LIST                                                      0x0200
1642 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR1_CAP                                                              0x0204
1643 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR1_CNTL                                                             0x0208
1644 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR2_CAP                                                              0x020c
1645 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR2_CNTL                                                             0x0210
1646 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR3_CAP                                                              0x0214
1647 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR3_CNTL                                                             0x0218
1648 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR4_CAP                                                              0x021c
1649 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR4_CNTL                                                             0x0220
1650 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR5_CAP                                                              0x0224
1651 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR5_CNTL                                                             0x0228
1652 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR6_CAP                                                              0x022c
1653 #define cfgBIF_CFG_DEV0_EPF6_PCIE_BAR6_CNTL                                                             0x0230
1654 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PWR_BUDGET_ENH_CAP_LIST                                               0x0240
1655 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PWR_BUDGET_DATA_SELECT                                                0x0244
1656 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PWR_BUDGET_DATA                                                       0x0248
1657 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PWR_BUDGET_CAP                                                        0x024c
1658 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_ENH_CAP_LIST                                                      0x0250
1659 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_CAP                                                               0x0254
1660 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_LATENCY_INDICATOR                                                 0x0258
1661 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_STATUS                                                            0x025c
1662 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_CNTL                                                              0x025e
1663 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                              0x0260
1664 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                              0x0261
1665 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                              0x0262
1666 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                              0x0263
1667 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                              0x0264
1668 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                              0x0265
1669 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                              0x0266
1670 #define cfgBIF_CFG_DEV0_EPF6_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                              0x0267
1671 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ACS_ENH_CAP_LIST                                                      0x02a0
1672 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ACS_CAP                                                               0x02a4
1673 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ACS_CNTL                                                              0x02a6
1674 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PASID_ENH_CAP_LIST                                                    0x02d0
1675 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PASID_CAP                                                             0x02d4
1676 #define cfgBIF_CFG_DEV0_EPF6_PCIE_PASID_CNTL                                                            0x02d6
1677 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ARI_ENH_CAP_LIST                                                      0x0328
1678 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ARI_CAP                                                               0x032c
1679 #define cfgBIF_CFG_DEV0_EPF6_PCIE_ARI_CNTL                                                              0x032e
1680 
1681 
1682 // addressBlock: nbio_pcie0_bifplr0_cfgdecp
1683 // base address: 0x0
1684 #define cfgBIFPLR0_VENDOR_ID                                                                            0x0000
1685 #define cfgBIFPLR0_DEVICE_ID                                                                            0x0002
1686 #define cfgBIFPLR0_COMMAND                                                                              0x0004
1687 #define cfgBIFPLR0_STATUS                                                                               0x0006
1688 #define cfgBIFPLR0_REVISION_ID                                                                          0x0008
1689 #define cfgBIFPLR0_PROG_INTERFACE                                                                       0x0009
1690 #define cfgBIFPLR0_SUB_CLASS                                                                            0x000a
1691 #define cfgBIFPLR0_BASE_CLASS                                                                           0x000b
1692 #define cfgBIFPLR0_CACHE_LINE                                                                           0x000c
1693 #define cfgBIFPLR0_LATENCY                                                                              0x000d
1694 #define cfgBIFPLR0_HEADER                                                                               0x000e
1695 #define cfgBIFPLR0_BIST                                                                                 0x000f
1696 #define cfgBIFPLR0_SUB_BUS_NUMBER_LATENCY                                                               0x0018
1697 #define cfgBIFPLR0_IO_BASE_LIMIT                                                                        0x001c
1698 #define cfgBIFPLR0_SECONDARY_STATUS                                                                     0x001e
1699 #define cfgBIFPLR0_MEM_BASE_LIMIT                                                                       0x0020
1700 #define cfgBIFPLR0_PREF_BASE_LIMIT                                                                      0x0024
1701 #define cfgBIFPLR0_PREF_BASE_UPPER                                                                      0x0028
1702 #define cfgBIFPLR0_PREF_LIMIT_UPPER                                                                     0x002c
1703 #define cfgBIFPLR0_IO_BASE_LIMIT_HI                                                                     0x0030
1704 #define cfgBIFPLR0_CAP_PTR                                                                              0x0034
1705 #define cfgBIFPLR0_ROM_BASE_ADDR                                                                        0x0038
1706 #define cfgBIFPLR0_INTERRUPT_LINE                                                                       0x003c
1707 #define cfgBIFPLR0_INTERRUPT_PIN                                                                        0x003d
1708 #define cfgBIFPLR0_EXT_BRIDGE_CNTL                                                                      0x0040
1709 #define cfgBIFPLR0_VENDOR_CAP_LIST                                                                      0x0048
1710 #define cfgBIFPLR0_ADAPTER_ID_W                                                                         0x004c
1711 #define cfgBIFPLR0_PMI_CAP_LIST                                                                         0x0050
1712 #define cfgBIFPLR0_PMI_CAP                                                                              0x0052
1713 #define cfgBIFPLR0_PMI_STATUS_CNTL                                                                      0x0054
1714 #define cfgBIFPLR0_PCIE_CAP_LIST                                                                        0x0058
1715 #define cfgBIFPLR0_PCIE_CAP                                                                             0x005a
1716 #define cfgBIFPLR0_DEVICE_CAP                                                                           0x005c
1717 #define cfgBIFPLR0_DEVICE_CNTL                                                                          0x0060
1718 #define cfgBIFPLR0_DEVICE_STATUS                                                                        0x0062
1719 #define cfgBIFPLR0_LINK_CAP                                                                             0x0064
1720 #define cfgBIFPLR0_LINK_CNTL                                                                            0x0068
1721 #define cfgBIFPLR0_LINK_STATUS                                                                          0x006a
1722 #define cfgBIFPLR0_SLOT_CAP                                                                             0x006c
1723 #define cfgBIFPLR0_SLOT_CNTL                                                                            0x0070
1724 #define cfgBIFPLR0_SLOT_STATUS                                                                          0x0072
1725 #define cfgBIFPLR0_ROOT_CNTL                                                                            0x0074
1726 #define cfgBIFPLR0_ROOT_CAP                                                                             0x0076
1727 #define cfgBIFPLR0_ROOT_STATUS                                                                          0x0078
1728 #define cfgBIFPLR0_DEVICE_CAP2                                                                          0x007c
1729 #define cfgBIFPLR0_DEVICE_CNTL2                                                                         0x0080
1730 #define cfgBIFPLR0_DEVICE_STATUS2                                                                       0x0082
1731 #define cfgBIFPLR0_LINK_CAP2                                                                            0x0084
1732 #define cfgBIFPLR0_LINK_CNTL2                                                                           0x0088
1733 #define cfgBIFPLR0_LINK_STATUS2                                                                         0x008a
1734 #define cfgBIFPLR0_SLOT_CAP2                                                                            0x008c
1735 #define cfgBIFPLR0_SLOT_CNTL2                                                                           0x0090
1736 #define cfgBIFPLR0_SLOT_STATUS2                                                                         0x0092
1737 #define cfgBIFPLR0_MSI_CAP_LIST                                                                         0x00a0
1738 #define cfgBIFPLR0_MSI_MSG_CNTL                                                                         0x00a2
1739 #define cfgBIFPLR0_MSI_MSG_ADDR_LO                                                                      0x00a4
1740 #define cfgBIFPLR0_MSI_MSG_ADDR_HI                                                                      0x00a8
1741 #define cfgBIFPLR0_MSI_MSG_DATA                                                                         0x00a8
1742 #define cfgBIFPLR0_MSI_MSG_DATA_64                                                                      0x00ac
1743 #define cfgBIFPLR0_SSID_CAP_LIST                                                                        0x00c0
1744 #define cfgBIFPLR0_SSID_CAP                                                                             0x00c4
1745 #define cfgBIFPLR0_MSI_MAP_CAP_LIST                                                                     0x00c8
1746 #define cfgBIFPLR0_MSI_MAP_CAP                                                                          0x00ca
1747 #define cfgBIFPLR0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                    0x0100
1748 #define cfgBIFPLR0_PCIE_VENDOR_SPECIFIC_HDR                                                             0x0104
1749 #define cfgBIFPLR0_PCIE_VENDOR_SPECIFIC1                                                                0x0108
1750 #define cfgBIFPLR0_PCIE_VENDOR_SPECIFIC2                                                                0x010c
1751 #define cfgBIFPLR0_PCIE_VC_ENH_CAP_LIST                                                                 0x0110
1752 #define cfgBIFPLR0_PCIE_PORT_VC_CAP_REG1                                                                0x0114
1753 #define cfgBIFPLR0_PCIE_PORT_VC_CAP_REG2                                                                0x0118
1754 #define cfgBIFPLR0_PCIE_PORT_VC_CNTL                                                                    0x011c
1755 #define cfgBIFPLR0_PCIE_PORT_VC_STATUS                                                                  0x011e
1756 #define cfgBIFPLR0_PCIE_VC0_RESOURCE_CAP                                                                0x0120
1757 #define cfgBIFPLR0_PCIE_VC0_RESOURCE_CNTL                                                               0x0124
1758 #define cfgBIFPLR0_PCIE_VC0_RESOURCE_STATUS                                                             0x012a
1759 #define cfgBIFPLR0_PCIE_VC1_RESOURCE_CAP                                                                0x012c
1760 #define cfgBIFPLR0_PCIE_VC1_RESOURCE_CNTL                                                               0x0130
1761 #define cfgBIFPLR0_PCIE_VC1_RESOURCE_STATUS                                                             0x0136
1762 #define cfgBIFPLR0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                     0x0140
1763 #define cfgBIFPLR0_PCIE_DEV_SERIAL_NUM_DW1                                                              0x0144
1764 #define cfgBIFPLR0_PCIE_DEV_SERIAL_NUM_DW2                                                              0x0148
1765 #define cfgBIFPLR0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                        0x0150
1766 #define cfgBIFPLR0_PCIE_UNCORR_ERR_STATUS                                                               0x0154
1767 #define cfgBIFPLR0_PCIE_UNCORR_ERR_MASK                                                                 0x0158
1768 #define cfgBIFPLR0_PCIE_UNCORR_ERR_SEVERITY                                                             0x015c
1769 #define cfgBIFPLR0_PCIE_CORR_ERR_STATUS                                                                 0x0160
1770 #define cfgBIFPLR0_PCIE_CORR_ERR_MASK                                                                   0x0164
1771 #define cfgBIFPLR0_PCIE_ADV_ERR_CAP_CNTL                                                                0x0168
1772 #define cfgBIFPLR0_PCIE_HDR_LOG0                                                                        0x016c
1773 #define cfgBIFPLR0_PCIE_HDR_LOG1                                                                        0x0170
1774 #define cfgBIFPLR0_PCIE_HDR_LOG2                                                                        0x0174
1775 #define cfgBIFPLR0_PCIE_HDR_LOG3                                                                        0x0178
1776 #define cfgBIFPLR0_PCIE_ROOT_ERR_CMD                                                                    0x017c
1777 #define cfgBIFPLR0_PCIE_ROOT_ERR_STATUS                                                                 0x0180
1778 #define cfgBIFPLR0_PCIE_ERR_SRC_ID                                                                      0x0184
1779 #define cfgBIFPLR0_PCIE_TLP_PREFIX_LOG0                                                                 0x0188
1780 #define cfgBIFPLR0_PCIE_TLP_PREFIX_LOG1                                                                 0x018c
1781 #define cfgBIFPLR0_PCIE_TLP_PREFIX_LOG2                                                                 0x0190
1782 #define cfgBIFPLR0_PCIE_TLP_PREFIX_LOG3                                                                 0x0194
1783 #define cfgBIFPLR0_PCIE_SECONDARY_ENH_CAP_LIST                                                          0x0270
1784 #define cfgBIFPLR0_PCIE_LINK_CNTL3                                                                      0x0274
1785 #define cfgBIFPLR0_PCIE_LANE_ERROR_STATUS                                                               0x0278
1786 #define cfgBIFPLR0_PCIE_LANE_0_EQUALIZATION_CNTL                                                        0x027c
1787 #define cfgBIFPLR0_PCIE_LANE_1_EQUALIZATION_CNTL                                                        0x027e
1788 #define cfgBIFPLR0_PCIE_LANE_2_EQUALIZATION_CNTL                                                        0x0280
1789 #define cfgBIFPLR0_PCIE_LANE_3_EQUALIZATION_CNTL                                                        0x0282
1790 #define cfgBIFPLR0_PCIE_LANE_4_EQUALIZATION_CNTL                                                        0x0284
1791 #define cfgBIFPLR0_PCIE_LANE_5_EQUALIZATION_CNTL                                                        0x0286
1792 #define cfgBIFPLR0_PCIE_LANE_6_EQUALIZATION_CNTL                                                        0x0288
1793 #define cfgBIFPLR0_PCIE_LANE_7_EQUALIZATION_CNTL                                                        0x028a
1794 #define cfgBIFPLR0_PCIE_LANE_8_EQUALIZATION_CNTL                                                        0x028c
1795 #define cfgBIFPLR0_PCIE_LANE_9_EQUALIZATION_CNTL                                                        0x028e
1796 #define cfgBIFPLR0_PCIE_LANE_10_EQUALIZATION_CNTL                                                       0x0290
1797 #define cfgBIFPLR0_PCIE_LANE_11_EQUALIZATION_CNTL                                                       0x0292
1798 #define cfgBIFPLR0_PCIE_LANE_12_EQUALIZATION_CNTL                                                       0x0294
1799 #define cfgBIFPLR0_PCIE_LANE_13_EQUALIZATION_CNTL                                                       0x0296
1800 #define cfgBIFPLR0_PCIE_LANE_14_EQUALIZATION_CNTL                                                       0x0298
1801 #define cfgBIFPLR0_PCIE_LANE_15_EQUALIZATION_CNTL                                                       0x029a
1802 #define cfgBIFPLR0_PCIE_ACS_ENH_CAP_LIST                                                                0x02a0
1803 #define cfgBIFPLR0_PCIE_ACS_CAP                                                                         0x02a4
1804 #define cfgBIFPLR0_PCIE_ACS_CNTL                                                                        0x02a6
1805 #define cfgBIFPLR0_PCIE_MC_ENH_CAP_LIST                                                                 0x02f0
1806 #define cfgBIFPLR0_PCIE_MC_CAP                                                                          0x02f4
1807 #define cfgBIFPLR0_PCIE_MC_CNTL                                                                         0x02f6
1808 #define cfgBIFPLR0_PCIE_MC_ADDR0                                                                        0x02f8
1809 #define cfgBIFPLR0_PCIE_MC_ADDR1                                                                        0x02fc
1810 #define cfgBIFPLR0_PCIE_MC_RCV0                                                                         0x0300
1811 #define cfgBIFPLR0_PCIE_MC_RCV1                                                                         0x0304
1812 #define cfgBIFPLR0_PCIE_MC_BLOCK_ALL0                                                                   0x0308
1813 #define cfgBIFPLR0_PCIE_MC_BLOCK_ALL1                                                                   0x030c
1814 #define cfgBIFPLR0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                         0x0310
1815 #define cfgBIFPLR0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                         0x0314
1816 #define cfgBIFPLR0_PCIE_MC_OVERLAY_BAR0                                                                 0x0318
1817 #define cfgBIFPLR0_PCIE_MC_OVERLAY_BAR1                                                                 0x031c
1818 #define cfgBIFPLR0_PCIE_L1_PM_SUB_CAP_LIST                                                              0x0370
1819 #define cfgBIFPLR0_PCIE_L1_PM_SUB_CAP                                                                   0x0374
1820 #define cfgBIFPLR0_PCIE_L1_PM_SUB_CNTL                                                                  0x0378
1821 #define cfgBIFPLR0_PCIE_L1_PM_SUB_CNTL2                                                                 0x037c
1822 #define cfgBIFPLR0_PCIE_DPC_ENH_CAP_LIST                                                                0x0380
1823 #define cfgBIFPLR0_PCIE_DPC_CAP_LIST                                                                    0x0384
1824 #define cfgBIFPLR0_PCIE_DPC_CNTL                                                                        0x0386
1825 #define cfgBIFPLR0_PCIE_DPC_STATUS                                                                      0x0388
1826 #define cfgBIFPLR0_PCIE_DPC_ERROR_SOURCE_ID                                                             0x038a
1827 #define cfgBIFPLR0_PCIE_RP_PIO_STATUS                                                                   0x038c
1828 #define cfgBIFPLR0_PCIE_RP_PIO_MASK                                                                     0x0390
1829 #define cfgBIFPLR0_PCIE_RP_PIO_SEVERITY                                                                 0x0394
1830 #define cfgBIFPLR0_PCIE_RP_PIO_SYSERROR                                                                 0x0398
1831 #define cfgBIFPLR0_PCIE_RP_PIO_EXCEPTION                                                                0x039c
1832 #define cfgBIFPLR0_PCIE_RP_PIO_HDR_LOG0                                                                 0x03a0
1833 #define cfgBIFPLR0_PCIE_RP_PIO_HDR_LOG1                                                                 0x03a4
1834 #define cfgBIFPLR0_PCIE_RP_PIO_HDR_LOG2                                                                 0x03a8
1835 #define cfgBIFPLR0_PCIE_RP_PIO_HDR_LOG3                                                                 0x03ac
1836 #define cfgBIFPLR0_PCIE_RP_PIO_PREFIX_LOG0                                                              0x03b4
1837 #define cfgBIFPLR0_PCIE_RP_PIO_PREFIX_LOG1                                                              0x03b8
1838 #define cfgBIFPLR0_PCIE_RP_PIO_PREFIX_LOG2                                                              0x03bc
1839 #define cfgBIFPLR0_PCIE_RP_PIO_PREFIX_LOG3                                                              0x03c0
1840 #define cfgBIFPLR0_PCIE_ESM_CAP_LIST                                                                    0x03c4
1841 #define cfgBIFPLR0_PCIE_ESM_HEADER_1                                                                    0x03c8
1842 #define cfgBIFPLR0_PCIE_ESM_HEADER_2                                                                    0x03cc
1843 #define cfgBIFPLR0_PCIE_ESM_STATUS                                                                      0x03ce
1844 #define cfgBIFPLR0_PCIE_ESM_CTRL                                                                        0x03d0
1845 #define cfgBIFPLR0_PCIE_ESM_CAP_1                                                                       0x03d4
1846 #define cfgBIFPLR0_PCIE_ESM_CAP_2                                                                       0x03d8
1847 #define cfgBIFPLR0_PCIE_ESM_CAP_3                                                                       0x03dc
1848 #define cfgBIFPLR0_PCIE_ESM_CAP_4                                                                       0x03e0
1849 #define cfgBIFPLR0_PCIE_ESM_CAP_5                                                                       0x03e4
1850 #define cfgBIFPLR0_PCIE_ESM_CAP_6                                                                       0x03e8
1851 #define cfgBIFPLR0_PCIE_ESM_CAP_7                                                                       0x03ec
1852 #define cfgBIFPLR0_PCIE_DLF_ENH_CAP_LIST                                                                0x0400
1853 #define cfgBIFPLR0_DATA_LINK_FEATURE_CAP                                                                0x0404
1854 #define cfgBIFPLR0_DATA_LINK_FEATURE_STATUS                                                             0x0408
1855 #define cfgBIFPLR0_PCIE_PHY_16GT_ENH_CAP_LIST                                                           0x0410
1856 #define cfgBIFPLR0_LINK_CAP_16GT                                                                        0x0414
1857 #define cfgBIFPLR0_LINK_CNTL_16GT                                                                       0x0418
1858 #define cfgBIFPLR0_LINK_STATUS_16GT                                                                     0x041c
1859 #define cfgBIFPLR0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                    0x0420
1860 #define cfgBIFPLR0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                     0x0424
1861 #define cfgBIFPLR0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                     0x0428
1862 #define cfgBIFPLR0_LANE_0_EQUALIZATION_CNTL_16GT                                                        0x0430
1863 #define cfgBIFPLR0_LANE_1_EQUALIZATION_CNTL_16GT                                                        0x0431
1864 #define cfgBIFPLR0_LANE_2_EQUALIZATION_CNTL_16GT                                                        0x0432
1865 #define cfgBIFPLR0_LANE_3_EQUALIZATION_CNTL_16GT                                                        0x0433
1866 #define cfgBIFPLR0_LANE_4_EQUALIZATION_CNTL_16GT                                                        0x0434
1867 #define cfgBIFPLR0_LANE_5_EQUALIZATION_CNTL_16GT                                                        0x0435
1868 #define cfgBIFPLR0_LANE_6_EQUALIZATION_CNTL_16GT                                                        0x0436
1869 #define cfgBIFPLR0_LANE_7_EQUALIZATION_CNTL_16GT                                                        0x0437
1870 #define cfgBIFPLR0_LANE_8_EQUALIZATION_CNTL_16GT                                                        0x0438
1871 #define cfgBIFPLR0_LANE_9_EQUALIZATION_CNTL_16GT                                                        0x0439
1872 #define cfgBIFPLR0_LANE_10_EQUALIZATION_CNTL_16GT                                                       0x043a
1873 #define cfgBIFPLR0_LANE_11_EQUALIZATION_CNTL_16GT                                                       0x043b
1874 #define cfgBIFPLR0_LANE_12_EQUALIZATION_CNTL_16GT                                                       0x043c
1875 #define cfgBIFPLR0_LANE_13_EQUALIZATION_CNTL_16GT                                                       0x043d
1876 #define cfgBIFPLR0_LANE_14_EQUALIZATION_CNTL_16GT                                                       0x043e
1877 #define cfgBIFPLR0_LANE_15_EQUALIZATION_CNTL_16GT                                                       0x043f
1878 #define cfgBIFPLR0_PCIE_MARGINING_ENH_CAP_LIST                                                          0x0440
1879 #define cfgBIFPLR0_MARGINING_PORT_CAP                                                                   0x0444
1880 #define cfgBIFPLR0_MARGINING_PORT_STATUS                                                                0x0446
1881 #define cfgBIFPLR0_LANE_0_MARGINING_LANE_CNTL                                                           0x0448
1882 #define cfgBIFPLR0_LANE_0_MARGINING_LANE_STATUS                                                         0x044a
1883 #define cfgBIFPLR0_LANE_1_MARGINING_LANE_CNTL                                                           0x044c
1884 #define cfgBIFPLR0_LANE_1_MARGINING_LANE_STATUS                                                         0x044e
1885 #define cfgBIFPLR0_LANE_2_MARGINING_LANE_CNTL                                                           0x0450
1886 #define cfgBIFPLR0_LANE_2_MARGINING_LANE_STATUS                                                         0x0452
1887 #define cfgBIFPLR0_LANE_3_MARGINING_LANE_CNTL                                                           0x0454
1888 #define cfgBIFPLR0_LANE_3_MARGINING_LANE_STATUS                                                         0x0456
1889 #define cfgBIFPLR0_LANE_4_MARGINING_LANE_CNTL                                                           0x0458
1890 #define cfgBIFPLR0_LANE_4_MARGINING_LANE_STATUS                                                         0x045a
1891 #define cfgBIFPLR0_LANE_5_MARGINING_LANE_CNTL                                                           0x045c
1892 #define cfgBIFPLR0_LANE_5_MARGINING_LANE_STATUS                                                         0x045e
1893 #define cfgBIFPLR0_LANE_6_MARGINING_LANE_CNTL                                                           0x0460
1894 #define cfgBIFPLR0_LANE_6_MARGINING_LANE_STATUS                                                         0x0462
1895 #define cfgBIFPLR0_LANE_7_MARGINING_LANE_CNTL                                                           0x0464
1896 #define cfgBIFPLR0_LANE_7_MARGINING_LANE_STATUS                                                         0x0466
1897 #define cfgBIFPLR0_LANE_8_MARGINING_LANE_CNTL                                                           0x0468
1898 #define cfgBIFPLR0_LANE_8_MARGINING_LANE_STATUS                                                         0x046a
1899 #define cfgBIFPLR0_LANE_9_MARGINING_LANE_CNTL                                                           0x046c
1900 #define cfgBIFPLR0_LANE_9_MARGINING_LANE_STATUS                                                         0x046e
1901 #define cfgBIFPLR0_LANE_10_MARGINING_LANE_CNTL                                                          0x0470
1902 #define cfgBIFPLR0_LANE_10_MARGINING_LANE_STATUS                                                        0x0472
1903 #define cfgBIFPLR0_LANE_11_MARGINING_LANE_CNTL                                                          0x0474
1904 #define cfgBIFPLR0_LANE_11_MARGINING_LANE_STATUS                                                        0x0476
1905 #define cfgBIFPLR0_LANE_12_MARGINING_LANE_CNTL                                                          0x0478
1906 #define cfgBIFPLR0_LANE_12_MARGINING_LANE_STATUS                                                        0x047a
1907 #define cfgBIFPLR0_LANE_13_MARGINING_LANE_CNTL                                                          0x047c
1908 #define cfgBIFPLR0_LANE_13_MARGINING_LANE_STATUS                                                        0x047e
1909 #define cfgBIFPLR0_LANE_14_MARGINING_LANE_CNTL                                                          0x0480
1910 #define cfgBIFPLR0_LANE_14_MARGINING_LANE_STATUS                                                        0x0482
1911 #define cfgBIFPLR0_LANE_15_MARGINING_LANE_CNTL                                                          0x0484
1912 #define cfgBIFPLR0_LANE_15_MARGINING_LANE_STATUS                                                        0x0486
1913 #define cfgBIFPLR0_PCIE_CCIX_CAP_LIST                                                                   0x0488
1914 #define cfgBIFPLR0_PCIE_CCIX_HEADER_1                                                                   0x048c
1915 #define cfgBIFPLR0_PCIE_CCIX_HEADER_2                                                                   0x0490
1916 #define cfgBIFPLR0_PCIE_CCIX_CAP                                                                        0x0492
1917 #define cfgBIFPLR0_PCIE_CCIX_ESM_REQD_CAP                                                               0x0494
1918 #define cfgBIFPLR0_PCIE_CCIX_ESM_OPTL_CAP                                                               0x0498
1919 #define cfgBIFPLR0_PCIE_CCIX_ESM_STATUS                                                                 0x049c
1920 #define cfgBIFPLR0_PCIE_CCIX_ESM_CNTL                                                                   0x04a0
1921 #define cfgBIFPLR0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                    0x04a4
1922 #define cfgBIFPLR0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                    0x04a5
1923 #define cfgBIFPLR0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                    0x04a6
1924 #define cfgBIFPLR0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                    0x04a7
1925 #define cfgBIFPLR0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                    0x04a8
1926 #define cfgBIFPLR0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                    0x04a9
1927 #define cfgBIFPLR0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                    0x04aa
1928 #define cfgBIFPLR0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                    0x04ab
1929 #define cfgBIFPLR0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                    0x04ac
1930 #define cfgBIFPLR0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                    0x04ad
1931 #define cfgBIFPLR0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                   0x04ae
1932 #define cfgBIFPLR0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                   0x04af
1933 #define cfgBIFPLR0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                   0x04b0
1934 #define cfgBIFPLR0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                   0x04b1
1935 #define cfgBIFPLR0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                   0x04b2
1936 #define cfgBIFPLR0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                   0x04b3
1937 #define cfgBIFPLR0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                    0x04b4
1938 #define cfgBIFPLR0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                    0x04b5
1939 #define cfgBIFPLR0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                    0x04b6
1940 #define cfgBIFPLR0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                    0x04b7
1941 #define cfgBIFPLR0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                    0x04b8
1942 #define cfgBIFPLR0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                    0x04b9
1943 #define cfgBIFPLR0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                    0x04ba
1944 #define cfgBIFPLR0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                    0x04bb
1945 #define cfgBIFPLR0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                    0x04bc
1946 #define cfgBIFPLR0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                    0x04bd
1947 #define cfgBIFPLR0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                   0x04be
1948 #define cfgBIFPLR0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                   0x04bf
1949 #define cfgBIFPLR0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                   0x04c0
1950 #define cfgBIFPLR0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                   0x04c1
1951 #define cfgBIFPLR0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                   0x04c2
1952 #define cfgBIFPLR0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                   0x04c3
1953 #define cfgBIFPLR0_PCIE_CCIX_TRANS_CAP                                                                  0x04c4
1954 #define cfgBIFPLR0_PCIE_CCIX_TRANS_CNTL                                                                 0x04c8
1955 #define cfgBIFPLR0_LINK_CAP_32GT                                                                        0x0504
1956 #define cfgBIFPLR0_LINK_CNTL_32GT                                                                       0x0508
1957 #define cfgBIFPLR0_LINK_STATUS_32GT                                                                     0x050c
1958 
1959 
1960 // addressBlock: nbio_pcie0_bifplr1_cfgdecp
1961 // base address: 0x0
1962 #define cfgBIFPLR1_VENDOR_ID                                                                            0x0000
1963 #define cfgBIFPLR1_DEVICE_ID                                                                            0x0002
1964 #define cfgBIFPLR1_COMMAND                                                                              0x0004
1965 #define cfgBIFPLR1_STATUS                                                                               0x0006
1966 #define cfgBIFPLR1_REVISION_ID                                                                          0x0008
1967 #define cfgBIFPLR1_PROG_INTERFACE                                                                       0x0009
1968 #define cfgBIFPLR1_SUB_CLASS                                                                            0x000a
1969 #define cfgBIFPLR1_BASE_CLASS                                                                           0x000b
1970 #define cfgBIFPLR1_CACHE_LINE                                                                           0x000c
1971 #define cfgBIFPLR1_LATENCY                                                                              0x000d
1972 #define cfgBIFPLR1_HEADER                                                                               0x000e
1973 #define cfgBIFPLR1_BIST                                                                                 0x000f
1974 #define cfgBIFPLR1_SUB_BUS_NUMBER_LATENCY                                                               0x0018
1975 #define cfgBIFPLR1_IO_BASE_LIMIT                                                                        0x001c
1976 #define cfgBIFPLR1_SECONDARY_STATUS                                                                     0x001e
1977 #define cfgBIFPLR1_MEM_BASE_LIMIT                                                                       0x0020
1978 #define cfgBIFPLR1_PREF_BASE_LIMIT                                                                      0x0024
1979 #define cfgBIFPLR1_PREF_BASE_UPPER                                                                      0x0028
1980 #define cfgBIFPLR1_PREF_LIMIT_UPPER                                                                     0x002c
1981 #define cfgBIFPLR1_IO_BASE_LIMIT_HI                                                                     0x0030
1982 #define cfgBIFPLR1_CAP_PTR                                                                              0x0034
1983 #define cfgBIFPLR1_ROM_BASE_ADDR                                                                        0x0038
1984 #define cfgBIFPLR1_INTERRUPT_LINE                                                                       0x003c
1985 #define cfgBIFPLR1_INTERRUPT_PIN                                                                        0x003d
1986 #define cfgBIFPLR1_EXT_BRIDGE_CNTL                                                                      0x0040
1987 #define cfgBIFPLR1_VENDOR_CAP_LIST                                                                      0x0048
1988 #define cfgBIFPLR1_ADAPTER_ID_W                                                                         0x004c
1989 #define cfgBIFPLR1_PMI_CAP_LIST                                                                         0x0050
1990 #define cfgBIFPLR1_PMI_CAP                                                                              0x0052
1991 #define cfgBIFPLR1_PMI_STATUS_CNTL                                                                      0x0054
1992 #define cfgBIFPLR1_PCIE_CAP_LIST                                                                        0x0058
1993 #define cfgBIFPLR1_PCIE_CAP                                                                             0x005a
1994 #define cfgBIFPLR1_DEVICE_CAP                                                                           0x005c
1995 #define cfgBIFPLR1_DEVICE_CNTL                                                                          0x0060
1996 #define cfgBIFPLR1_DEVICE_STATUS                                                                        0x0062
1997 #define cfgBIFPLR1_LINK_CAP                                                                             0x0064
1998 #define cfgBIFPLR1_LINK_CNTL                                                                            0x0068
1999 #define cfgBIFPLR1_LINK_STATUS                                                                          0x006a
2000 #define cfgBIFPLR1_SLOT_CAP                                                                             0x006c
2001 #define cfgBIFPLR1_SLOT_CNTL                                                                            0x0070
2002 #define cfgBIFPLR1_SLOT_STATUS                                                                          0x0072
2003 #define cfgBIFPLR1_ROOT_CNTL                                                                            0x0074
2004 #define cfgBIFPLR1_ROOT_CAP                                                                             0x0076
2005 #define cfgBIFPLR1_ROOT_STATUS                                                                          0x0078
2006 #define cfgBIFPLR1_DEVICE_CAP2                                                                          0x007c
2007 #define cfgBIFPLR1_DEVICE_CNTL2                                                                         0x0080
2008 #define cfgBIFPLR1_DEVICE_STATUS2                                                                       0x0082
2009 #define cfgBIFPLR1_LINK_CAP2                                                                            0x0084
2010 #define cfgBIFPLR1_LINK_CNTL2                                                                           0x0088
2011 #define cfgBIFPLR1_LINK_STATUS2                                                                         0x008a
2012 #define cfgBIFPLR1_SLOT_CAP2                                                                            0x008c
2013 #define cfgBIFPLR1_SLOT_CNTL2                                                                           0x0090
2014 #define cfgBIFPLR1_SLOT_STATUS2                                                                         0x0092
2015 #define cfgBIFPLR1_MSI_CAP_LIST                                                                         0x00a0
2016 #define cfgBIFPLR1_MSI_MSG_CNTL                                                                         0x00a2
2017 #define cfgBIFPLR1_MSI_MSG_ADDR_LO                                                                      0x00a4
2018 #define cfgBIFPLR1_MSI_MSG_ADDR_HI                                                                      0x00a8
2019 #define cfgBIFPLR1_MSI_MSG_DATA                                                                         0x00a8
2020 #define cfgBIFPLR1_MSI_MSG_DATA_64                                                                      0x00ac
2021 #define cfgBIFPLR1_SSID_CAP_LIST                                                                        0x00c0
2022 #define cfgBIFPLR1_SSID_CAP                                                                             0x00c4
2023 #define cfgBIFPLR1_MSI_MAP_CAP_LIST                                                                     0x00c8
2024 #define cfgBIFPLR1_MSI_MAP_CAP                                                                          0x00ca
2025 #define cfgBIFPLR1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                    0x0100
2026 #define cfgBIFPLR1_PCIE_VENDOR_SPECIFIC_HDR                                                             0x0104
2027 #define cfgBIFPLR1_PCIE_VENDOR_SPECIFIC1                                                                0x0108
2028 #define cfgBIFPLR1_PCIE_VENDOR_SPECIFIC2                                                                0x010c
2029 #define cfgBIFPLR1_PCIE_VC_ENH_CAP_LIST                                                                 0x0110
2030 #define cfgBIFPLR1_PCIE_PORT_VC_CAP_REG1                                                                0x0114
2031 #define cfgBIFPLR1_PCIE_PORT_VC_CAP_REG2                                                                0x0118
2032 #define cfgBIFPLR1_PCIE_PORT_VC_CNTL                                                                    0x011c
2033 #define cfgBIFPLR1_PCIE_PORT_VC_STATUS                                                                  0x011e
2034 #define cfgBIFPLR1_PCIE_VC0_RESOURCE_CAP                                                                0x0120
2035 #define cfgBIFPLR1_PCIE_VC0_RESOURCE_CNTL                                                               0x0124
2036 #define cfgBIFPLR1_PCIE_VC0_RESOURCE_STATUS                                                             0x012a
2037 #define cfgBIFPLR1_PCIE_VC1_RESOURCE_CAP                                                                0x012c
2038 #define cfgBIFPLR1_PCIE_VC1_RESOURCE_CNTL                                                               0x0130
2039 #define cfgBIFPLR1_PCIE_VC1_RESOURCE_STATUS                                                             0x0136
2040 #define cfgBIFPLR1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                     0x0140
2041 #define cfgBIFPLR1_PCIE_DEV_SERIAL_NUM_DW1                                                              0x0144
2042 #define cfgBIFPLR1_PCIE_DEV_SERIAL_NUM_DW2                                                              0x0148
2043 #define cfgBIFPLR1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                        0x0150
2044 #define cfgBIFPLR1_PCIE_UNCORR_ERR_STATUS                                                               0x0154
2045 #define cfgBIFPLR1_PCIE_UNCORR_ERR_MASK                                                                 0x0158
2046 #define cfgBIFPLR1_PCIE_UNCORR_ERR_SEVERITY                                                             0x015c
2047 #define cfgBIFPLR1_PCIE_CORR_ERR_STATUS                                                                 0x0160
2048 #define cfgBIFPLR1_PCIE_CORR_ERR_MASK                                                                   0x0164
2049 #define cfgBIFPLR1_PCIE_ADV_ERR_CAP_CNTL                                                                0x0168
2050 #define cfgBIFPLR1_PCIE_HDR_LOG0                                                                        0x016c
2051 #define cfgBIFPLR1_PCIE_HDR_LOG1                                                                        0x0170
2052 #define cfgBIFPLR1_PCIE_HDR_LOG2                                                                        0x0174
2053 #define cfgBIFPLR1_PCIE_HDR_LOG3                                                                        0x0178
2054 #define cfgBIFPLR1_PCIE_ROOT_ERR_CMD                                                                    0x017c
2055 #define cfgBIFPLR1_PCIE_ROOT_ERR_STATUS                                                                 0x0180
2056 #define cfgBIFPLR1_PCIE_ERR_SRC_ID                                                                      0x0184
2057 #define cfgBIFPLR1_PCIE_TLP_PREFIX_LOG0                                                                 0x0188
2058 #define cfgBIFPLR1_PCIE_TLP_PREFIX_LOG1                                                                 0x018c
2059 #define cfgBIFPLR1_PCIE_TLP_PREFIX_LOG2                                                                 0x0190
2060 #define cfgBIFPLR1_PCIE_TLP_PREFIX_LOG3                                                                 0x0194
2061 #define cfgBIFPLR1_PCIE_SECONDARY_ENH_CAP_LIST                                                          0x0270
2062 #define cfgBIFPLR1_PCIE_LINK_CNTL3                                                                      0x0274
2063 #define cfgBIFPLR1_PCIE_LANE_ERROR_STATUS                                                               0x0278
2064 #define cfgBIFPLR1_PCIE_LANE_0_EQUALIZATION_CNTL                                                        0x027c
2065 #define cfgBIFPLR1_PCIE_LANE_1_EQUALIZATION_CNTL                                                        0x027e
2066 #define cfgBIFPLR1_PCIE_LANE_2_EQUALIZATION_CNTL                                                        0x0280
2067 #define cfgBIFPLR1_PCIE_LANE_3_EQUALIZATION_CNTL                                                        0x0282
2068 #define cfgBIFPLR1_PCIE_LANE_4_EQUALIZATION_CNTL                                                        0x0284
2069 #define cfgBIFPLR1_PCIE_LANE_5_EQUALIZATION_CNTL                                                        0x0286
2070 #define cfgBIFPLR1_PCIE_LANE_6_EQUALIZATION_CNTL                                                        0x0288
2071 #define cfgBIFPLR1_PCIE_LANE_7_EQUALIZATION_CNTL                                                        0x028a
2072 #define cfgBIFPLR1_PCIE_LANE_8_EQUALIZATION_CNTL                                                        0x028c
2073 #define cfgBIFPLR1_PCIE_LANE_9_EQUALIZATION_CNTL                                                        0x028e
2074 #define cfgBIFPLR1_PCIE_LANE_10_EQUALIZATION_CNTL                                                       0x0290
2075 #define cfgBIFPLR1_PCIE_LANE_11_EQUALIZATION_CNTL                                                       0x0292
2076 #define cfgBIFPLR1_PCIE_LANE_12_EQUALIZATION_CNTL                                                       0x0294
2077 #define cfgBIFPLR1_PCIE_LANE_13_EQUALIZATION_CNTL                                                       0x0296
2078 #define cfgBIFPLR1_PCIE_LANE_14_EQUALIZATION_CNTL                                                       0x0298
2079 #define cfgBIFPLR1_PCIE_LANE_15_EQUALIZATION_CNTL                                                       0x029a
2080 #define cfgBIFPLR1_PCIE_ACS_ENH_CAP_LIST                                                                0x02a0
2081 #define cfgBIFPLR1_PCIE_ACS_CAP                                                                         0x02a4
2082 #define cfgBIFPLR1_PCIE_ACS_CNTL                                                                        0x02a6
2083 #define cfgBIFPLR1_PCIE_MC_ENH_CAP_LIST                                                                 0x02f0
2084 #define cfgBIFPLR1_PCIE_MC_CAP                                                                          0x02f4
2085 #define cfgBIFPLR1_PCIE_MC_CNTL                                                                         0x02f6
2086 #define cfgBIFPLR1_PCIE_MC_ADDR0                                                                        0x02f8
2087 #define cfgBIFPLR1_PCIE_MC_ADDR1                                                                        0x02fc
2088 #define cfgBIFPLR1_PCIE_MC_RCV0                                                                         0x0300
2089 #define cfgBIFPLR1_PCIE_MC_RCV1                                                                         0x0304
2090 #define cfgBIFPLR1_PCIE_MC_BLOCK_ALL0                                                                   0x0308
2091 #define cfgBIFPLR1_PCIE_MC_BLOCK_ALL1                                                                   0x030c
2092 #define cfgBIFPLR1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                         0x0310
2093 #define cfgBIFPLR1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                         0x0314
2094 #define cfgBIFPLR1_PCIE_MC_OVERLAY_BAR0                                                                 0x0318
2095 #define cfgBIFPLR1_PCIE_MC_OVERLAY_BAR1                                                                 0x031c
2096 #define cfgBIFPLR1_PCIE_L1_PM_SUB_CAP_LIST                                                              0x0370
2097 #define cfgBIFPLR1_PCIE_L1_PM_SUB_CAP                                                                   0x0374
2098 #define cfgBIFPLR1_PCIE_L1_PM_SUB_CNTL                                                                  0x0378
2099 #define cfgBIFPLR1_PCIE_L1_PM_SUB_CNTL2                                                                 0x037c
2100 #define cfgBIFPLR1_PCIE_DPC_ENH_CAP_LIST                                                                0x0380
2101 #define cfgBIFPLR1_PCIE_DPC_CAP_LIST                                                                    0x0384
2102 #define cfgBIFPLR1_PCIE_DPC_CNTL                                                                        0x0386
2103 #define cfgBIFPLR1_PCIE_DPC_STATUS                                                                      0x0388
2104 #define cfgBIFPLR1_PCIE_DPC_ERROR_SOURCE_ID                                                             0x038a
2105 #define cfgBIFPLR1_PCIE_RP_PIO_STATUS                                                                   0x038c
2106 #define cfgBIFPLR1_PCIE_RP_PIO_MASK                                                                     0x0390
2107 #define cfgBIFPLR1_PCIE_RP_PIO_SEVERITY                                                                 0x0394
2108 #define cfgBIFPLR1_PCIE_RP_PIO_SYSERROR                                                                 0x0398
2109 #define cfgBIFPLR1_PCIE_RP_PIO_EXCEPTION                                                                0x039c
2110 #define cfgBIFPLR1_PCIE_RP_PIO_HDR_LOG0                                                                 0x03a0
2111 #define cfgBIFPLR1_PCIE_RP_PIO_HDR_LOG1                                                                 0x03a4
2112 #define cfgBIFPLR1_PCIE_RP_PIO_HDR_LOG2                                                                 0x03a8
2113 #define cfgBIFPLR1_PCIE_RP_PIO_HDR_LOG3                                                                 0x03ac
2114 #define cfgBIFPLR1_PCIE_RP_PIO_PREFIX_LOG0                                                              0x03b4
2115 #define cfgBIFPLR1_PCIE_RP_PIO_PREFIX_LOG1                                                              0x03b8
2116 #define cfgBIFPLR1_PCIE_RP_PIO_PREFIX_LOG2                                                              0x03bc
2117 #define cfgBIFPLR1_PCIE_RP_PIO_PREFIX_LOG3                                                              0x03c0
2118 #define cfgBIFPLR1_PCIE_ESM_CAP_LIST                                                                    0x03c4
2119 #define cfgBIFPLR1_PCIE_ESM_HEADER_1                                                                    0x03c8
2120 #define cfgBIFPLR1_PCIE_ESM_HEADER_2                                                                    0x03cc
2121 #define cfgBIFPLR1_PCIE_ESM_STATUS                                                                      0x03ce
2122 #define cfgBIFPLR1_PCIE_ESM_CTRL                                                                        0x03d0
2123 #define cfgBIFPLR1_PCIE_ESM_CAP_1                                                                       0x03d4
2124 #define cfgBIFPLR1_PCIE_ESM_CAP_2                                                                       0x03d8
2125 #define cfgBIFPLR1_PCIE_ESM_CAP_3                                                                       0x03dc
2126 #define cfgBIFPLR1_PCIE_ESM_CAP_4                                                                       0x03e0
2127 #define cfgBIFPLR1_PCIE_ESM_CAP_5                                                                       0x03e4
2128 #define cfgBIFPLR1_PCIE_ESM_CAP_6                                                                       0x03e8
2129 #define cfgBIFPLR1_PCIE_ESM_CAP_7                                                                       0x03ec
2130 #define cfgBIFPLR1_PCIE_DLF_ENH_CAP_LIST                                                                0x0400
2131 #define cfgBIFPLR1_DATA_LINK_FEATURE_CAP                                                                0x0404
2132 #define cfgBIFPLR1_DATA_LINK_FEATURE_STATUS                                                             0x0408
2133 #define cfgBIFPLR1_PCIE_PHY_16GT_ENH_CAP_LIST                                                           0x0410
2134 #define cfgBIFPLR1_LINK_CAP_16GT                                                                        0x0414
2135 #define cfgBIFPLR1_LINK_CNTL_16GT                                                                       0x0418
2136 #define cfgBIFPLR1_LINK_STATUS_16GT                                                                     0x041c
2137 #define cfgBIFPLR1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                    0x0420
2138 #define cfgBIFPLR1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                     0x0424
2139 #define cfgBIFPLR1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                     0x0428
2140 #define cfgBIFPLR1_LANE_0_EQUALIZATION_CNTL_16GT                                                        0x0430
2141 #define cfgBIFPLR1_LANE_1_EQUALIZATION_CNTL_16GT                                                        0x0431
2142 #define cfgBIFPLR1_LANE_2_EQUALIZATION_CNTL_16GT                                                        0x0432
2143 #define cfgBIFPLR1_LANE_3_EQUALIZATION_CNTL_16GT                                                        0x0433
2144 #define cfgBIFPLR1_LANE_4_EQUALIZATION_CNTL_16GT                                                        0x0434
2145 #define cfgBIFPLR1_LANE_5_EQUALIZATION_CNTL_16GT                                                        0x0435
2146 #define cfgBIFPLR1_LANE_6_EQUALIZATION_CNTL_16GT                                                        0x0436
2147 #define cfgBIFPLR1_LANE_7_EQUALIZATION_CNTL_16GT                                                        0x0437
2148 #define cfgBIFPLR1_LANE_8_EQUALIZATION_CNTL_16GT                                                        0x0438
2149 #define cfgBIFPLR1_LANE_9_EQUALIZATION_CNTL_16GT                                                        0x0439
2150 #define cfgBIFPLR1_LANE_10_EQUALIZATION_CNTL_16GT                                                       0x043a
2151 #define cfgBIFPLR1_LANE_11_EQUALIZATION_CNTL_16GT                                                       0x043b
2152 #define cfgBIFPLR1_LANE_12_EQUALIZATION_CNTL_16GT                                                       0x043c
2153 #define cfgBIFPLR1_LANE_13_EQUALIZATION_CNTL_16GT                                                       0x043d
2154 #define cfgBIFPLR1_LANE_14_EQUALIZATION_CNTL_16GT                                                       0x043e
2155 #define cfgBIFPLR1_LANE_15_EQUALIZATION_CNTL_16GT                                                       0x043f
2156 #define cfgBIFPLR1_PCIE_MARGINING_ENH_CAP_LIST                                                          0x0440
2157 #define cfgBIFPLR1_MARGINING_PORT_CAP                                                                   0x0444
2158 #define cfgBIFPLR1_MARGINING_PORT_STATUS                                                                0x0446
2159 #define cfgBIFPLR1_LANE_0_MARGINING_LANE_CNTL                                                           0x0448
2160 #define cfgBIFPLR1_LANE_0_MARGINING_LANE_STATUS                                                         0x044a
2161 #define cfgBIFPLR1_LANE_1_MARGINING_LANE_CNTL                                                           0x044c
2162 #define cfgBIFPLR1_LANE_1_MARGINING_LANE_STATUS                                                         0x044e
2163 #define cfgBIFPLR1_LANE_2_MARGINING_LANE_CNTL                                                           0x0450
2164 #define cfgBIFPLR1_LANE_2_MARGINING_LANE_STATUS                                                         0x0452
2165 #define cfgBIFPLR1_LANE_3_MARGINING_LANE_CNTL                                                           0x0454
2166 #define cfgBIFPLR1_LANE_3_MARGINING_LANE_STATUS                                                         0x0456
2167 #define cfgBIFPLR1_LANE_4_MARGINING_LANE_CNTL                                                           0x0458
2168 #define cfgBIFPLR1_LANE_4_MARGINING_LANE_STATUS                                                         0x045a
2169 #define cfgBIFPLR1_LANE_5_MARGINING_LANE_CNTL                                                           0x045c
2170 #define cfgBIFPLR1_LANE_5_MARGINING_LANE_STATUS                                                         0x045e
2171 #define cfgBIFPLR1_LANE_6_MARGINING_LANE_CNTL                                                           0x0460
2172 #define cfgBIFPLR1_LANE_6_MARGINING_LANE_STATUS                                                         0x0462
2173 #define cfgBIFPLR1_LANE_7_MARGINING_LANE_CNTL                                                           0x0464
2174 #define cfgBIFPLR1_LANE_7_MARGINING_LANE_STATUS                                                         0x0466
2175 #define cfgBIFPLR1_LANE_8_MARGINING_LANE_CNTL                                                           0x0468
2176 #define cfgBIFPLR1_LANE_8_MARGINING_LANE_STATUS                                                         0x046a
2177 #define cfgBIFPLR1_LANE_9_MARGINING_LANE_CNTL                                                           0x046c
2178 #define cfgBIFPLR1_LANE_9_MARGINING_LANE_STATUS                                                         0x046e
2179 #define cfgBIFPLR1_LANE_10_MARGINING_LANE_CNTL                                                          0x0470
2180 #define cfgBIFPLR1_LANE_10_MARGINING_LANE_STATUS                                                        0x0472
2181 #define cfgBIFPLR1_LANE_11_MARGINING_LANE_CNTL                                                          0x0474
2182 #define cfgBIFPLR1_LANE_11_MARGINING_LANE_STATUS                                                        0x0476
2183 #define cfgBIFPLR1_LANE_12_MARGINING_LANE_CNTL                                                          0x0478
2184 #define cfgBIFPLR1_LANE_12_MARGINING_LANE_STATUS                                                        0x047a
2185 #define cfgBIFPLR1_LANE_13_MARGINING_LANE_CNTL                                                          0x047c
2186 #define cfgBIFPLR1_LANE_13_MARGINING_LANE_STATUS                                                        0x047e
2187 #define cfgBIFPLR1_LANE_14_MARGINING_LANE_CNTL                                                          0x0480
2188 #define cfgBIFPLR1_LANE_14_MARGINING_LANE_STATUS                                                        0x0482
2189 #define cfgBIFPLR1_LANE_15_MARGINING_LANE_CNTL                                                          0x0484
2190 #define cfgBIFPLR1_LANE_15_MARGINING_LANE_STATUS                                                        0x0486
2191 #define cfgBIFPLR1_PCIE_CCIX_CAP_LIST                                                                   0x0488
2192 #define cfgBIFPLR1_PCIE_CCIX_HEADER_1                                                                   0x048c
2193 #define cfgBIFPLR1_PCIE_CCIX_HEADER_2                                                                   0x0490
2194 #define cfgBIFPLR1_PCIE_CCIX_CAP                                                                        0x0492
2195 #define cfgBIFPLR1_PCIE_CCIX_ESM_REQD_CAP                                                               0x0494
2196 #define cfgBIFPLR1_PCIE_CCIX_ESM_OPTL_CAP                                                               0x0498
2197 #define cfgBIFPLR1_PCIE_CCIX_ESM_STATUS                                                                 0x049c
2198 #define cfgBIFPLR1_PCIE_CCIX_ESM_CNTL                                                                   0x04a0
2199 #define cfgBIFPLR1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                    0x04a4
2200 #define cfgBIFPLR1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                    0x04a5
2201 #define cfgBIFPLR1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                    0x04a6
2202 #define cfgBIFPLR1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                    0x04a7
2203 #define cfgBIFPLR1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                    0x04a8
2204 #define cfgBIFPLR1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                    0x04a9
2205 #define cfgBIFPLR1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                    0x04aa
2206 #define cfgBIFPLR1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                    0x04ab
2207 #define cfgBIFPLR1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                    0x04ac
2208 #define cfgBIFPLR1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                    0x04ad
2209 #define cfgBIFPLR1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                   0x04ae
2210 #define cfgBIFPLR1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                   0x04af
2211 #define cfgBIFPLR1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                   0x04b0
2212 #define cfgBIFPLR1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                   0x04b1
2213 #define cfgBIFPLR1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                   0x04b2
2214 #define cfgBIFPLR1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                   0x04b3
2215 #define cfgBIFPLR1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                    0x04b4
2216 #define cfgBIFPLR1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                    0x04b5
2217 #define cfgBIFPLR1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                    0x04b6
2218 #define cfgBIFPLR1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                    0x04b7
2219 #define cfgBIFPLR1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                    0x04b8
2220 #define cfgBIFPLR1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                    0x04b9
2221 #define cfgBIFPLR1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                    0x04ba
2222 #define cfgBIFPLR1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                    0x04bb
2223 #define cfgBIFPLR1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                    0x04bc
2224 #define cfgBIFPLR1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                    0x04bd
2225 #define cfgBIFPLR1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                   0x04be
2226 #define cfgBIFPLR1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                   0x04bf
2227 #define cfgBIFPLR1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                   0x04c0
2228 #define cfgBIFPLR1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                   0x04c1
2229 #define cfgBIFPLR1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                   0x04c2
2230 #define cfgBIFPLR1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                   0x04c3
2231 #define cfgBIFPLR1_PCIE_CCIX_TRANS_CAP                                                                  0x04c4
2232 #define cfgBIFPLR1_PCIE_CCIX_TRANS_CNTL                                                                 0x04c8
2233 #define cfgBIFPLR1_LINK_CAP_32GT                                                                        0x0504
2234 #define cfgBIFPLR1_LINK_CNTL_32GT                                                                       0x0508
2235 #define cfgBIFPLR1_LINK_STATUS_32GT                                                                     0x050c
2236 
2237 
2238 // addressBlock: nbio_pcie0_bifplr2_cfgdecp
2239 // base address: 0x0
2240 #define cfgBIFPLR2_VENDOR_ID                                                                            0x0000
2241 #define cfgBIFPLR2_DEVICE_ID                                                                            0x0002
2242 #define cfgBIFPLR2_COMMAND                                                                              0x0004
2243 #define cfgBIFPLR2_STATUS                                                                               0x0006
2244 #define cfgBIFPLR2_REVISION_ID                                                                          0x0008
2245 #define cfgBIFPLR2_PROG_INTERFACE                                                                       0x0009
2246 #define cfgBIFPLR2_SUB_CLASS                                                                            0x000a
2247 #define cfgBIFPLR2_BASE_CLASS                                                                           0x000b
2248 #define cfgBIFPLR2_CACHE_LINE                                                                           0x000c
2249 #define cfgBIFPLR2_LATENCY                                                                              0x000d
2250 #define cfgBIFPLR2_HEADER                                                                               0x000e
2251 #define cfgBIFPLR2_BIST                                                                                 0x000f
2252 #define cfgBIFPLR2_SUB_BUS_NUMBER_LATENCY                                                               0x0018
2253 #define cfgBIFPLR2_IO_BASE_LIMIT                                                                        0x001c
2254 #define cfgBIFPLR2_SECONDARY_STATUS                                                                     0x001e
2255 #define cfgBIFPLR2_MEM_BASE_LIMIT                                                                       0x0020
2256 #define cfgBIFPLR2_PREF_BASE_LIMIT                                                                      0x0024
2257 #define cfgBIFPLR2_PREF_BASE_UPPER                                                                      0x0028
2258 #define cfgBIFPLR2_PREF_LIMIT_UPPER                                                                     0x002c
2259 #define cfgBIFPLR2_IO_BASE_LIMIT_HI                                                                     0x0030
2260 #define cfgBIFPLR2_CAP_PTR                                                                              0x0034
2261 #define cfgBIFPLR2_ROM_BASE_ADDR                                                                        0x0038
2262 #define cfgBIFPLR2_INTERRUPT_LINE                                                                       0x003c
2263 #define cfgBIFPLR2_INTERRUPT_PIN                                                                        0x003d
2264 #define cfgBIFPLR2_EXT_BRIDGE_CNTL                                                                      0x0040
2265 #define cfgBIFPLR2_VENDOR_CAP_LIST                                                                      0x0048
2266 #define cfgBIFPLR2_ADAPTER_ID_W                                                                         0x004c
2267 #define cfgBIFPLR2_PMI_CAP_LIST                                                                         0x0050
2268 #define cfgBIFPLR2_PMI_CAP                                                                              0x0052
2269 #define cfgBIFPLR2_PMI_STATUS_CNTL                                                                      0x0054
2270 #define cfgBIFPLR2_PCIE_CAP_LIST                                                                        0x0058
2271 #define cfgBIFPLR2_PCIE_CAP                                                                             0x005a
2272 #define cfgBIFPLR2_DEVICE_CAP                                                                           0x005c
2273 #define cfgBIFPLR2_DEVICE_CNTL                                                                          0x0060
2274 #define cfgBIFPLR2_DEVICE_STATUS                                                                        0x0062
2275 #define cfgBIFPLR2_LINK_CAP                                                                             0x0064
2276 #define cfgBIFPLR2_LINK_CNTL                                                                            0x0068
2277 #define cfgBIFPLR2_LINK_STATUS                                                                          0x006a
2278 #define cfgBIFPLR2_SLOT_CAP                                                                             0x006c
2279 #define cfgBIFPLR2_SLOT_CNTL                                                                            0x0070
2280 #define cfgBIFPLR2_SLOT_STATUS                                                                          0x0072
2281 #define cfgBIFPLR2_ROOT_CNTL                                                                            0x0074
2282 #define cfgBIFPLR2_ROOT_CAP                                                                             0x0076
2283 #define cfgBIFPLR2_ROOT_STATUS                                                                          0x0078
2284 #define cfgBIFPLR2_DEVICE_CAP2                                                                          0x007c
2285 #define cfgBIFPLR2_DEVICE_CNTL2                                                                         0x0080
2286 #define cfgBIFPLR2_DEVICE_STATUS2                                                                       0x0082
2287 #define cfgBIFPLR2_LINK_CAP2                                                                            0x0084
2288 #define cfgBIFPLR2_LINK_CNTL2                                                                           0x0088
2289 #define cfgBIFPLR2_LINK_STATUS2                                                                         0x008a
2290 #define cfgBIFPLR2_SLOT_CAP2                                                                            0x008c
2291 #define cfgBIFPLR2_SLOT_CNTL2                                                                           0x0090
2292 #define cfgBIFPLR2_SLOT_STATUS2                                                                         0x0092
2293 #define cfgBIFPLR2_MSI_CAP_LIST                                                                         0x00a0
2294 #define cfgBIFPLR2_MSI_MSG_CNTL                                                                         0x00a2
2295 #define cfgBIFPLR2_MSI_MSG_ADDR_LO                                                                      0x00a4
2296 #define cfgBIFPLR2_MSI_MSG_ADDR_HI                                                                      0x00a8
2297 #define cfgBIFPLR2_MSI_MSG_DATA                                                                         0x00a8
2298 #define cfgBIFPLR2_MSI_MSG_DATA_64                                                                      0x00ac
2299 #define cfgBIFPLR2_SSID_CAP_LIST                                                                        0x00c0
2300 #define cfgBIFPLR2_SSID_CAP                                                                             0x00c4
2301 #define cfgBIFPLR2_MSI_MAP_CAP_LIST                                                                     0x00c8
2302 #define cfgBIFPLR2_MSI_MAP_CAP                                                                          0x00ca
2303 #define cfgBIFPLR2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                    0x0100
2304 #define cfgBIFPLR2_PCIE_VENDOR_SPECIFIC_HDR                                                             0x0104
2305 #define cfgBIFPLR2_PCIE_VENDOR_SPECIFIC1                                                                0x0108
2306 #define cfgBIFPLR2_PCIE_VENDOR_SPECIFIC2                                                                0x010c
2307 #define cfgBIFPLR2_PCIE_VC_ENH_CAP_LIST                                                                 0x0110
2308 #define cfgBIFPLR2_PCIE_PORT_VC_CAP_REG1                                                                0x0114
2309 #define cfgBIFPLR2_PCIE_PORT_VC_CAP_REG2                                                                0x0118
2310 #define cfgBIFPLR2_PCIE_PORT_VC_CNTL                                                                    0x011c
2311 #define cfgBIFPLR2_PCIE_PORT_VC_STATUS                                                                  0x011e
2312 #define cfgBIFPLR2_PCIE_VC0_RESOURCE_CAP                                                                0x0120
2313 #define cfgBIFPLR2_PCIE_VC0_RESOURCE_CNTL                                                               0x0124
2314 #define cfgBIFPLR2_PCIE_VC0_RESOURCE_STATUS                                                             0x012a
2315 #define cfgBIFPLR2_PCIE_VC1_RESOURCE_CAP                                                                0x012c
2316 #define cfgBIFPLR2_PCIE_VC1_RESOURCE_CNTL                                                               0x0130
2317 #define cfgBIFPLR2_PCIE_VC1_RESOURCE_STATUS                                                             0x0136
2318 #define cfgBIFPLR2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                     0x0140
2319 #define cfgBIFPLR2_PCIE_DEV_SERIAL_NUM_DW1                                                              0x0144
2320 #define cfgBIFPLR2_PCIE_DEV_SERIAL_NUM_DW2                                                              0x0148
2321 #define cfgBIFPLR2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                        0x0150
2322 #define cfgBIFPLR2_PCIE_UNCORR_ERR_STATUS                                                               0x0154
2323 #define cfgBIFPLR2_PCIE_UNCORR_ERR_MASK                                                                 0x0158
2324 #define cfgBIFPLR2_PCIE_UNCORR_ERR_SEVERITY                                                             0x015c
2325 #define cfgBIFPLR2_PCIE_CORR_ERR_STATUS                                                                 0x0160
2326 #define cfgBIFPLR2_PCIE_CORR_ERR_MASK                                                                   0x0164
2327 #define cfgBIFPLR2_PCIE_ADV_ERR_CAP_CNTL                                                                0x0168
2328 #define cfgBIFPLR2_PCIE_HDR_LOG0                                                                        0x016c
2329 #define cfgBIFPLR2_PCIE_HDR_LOG1                                                                        0x0170
2330 #define cfgBIFPLR2_PCIE_HDR_LOG2                                                                        0x0174
2331 #define cfgBIFPLR2_PCIE_HDR_LOG3                                                                        0x0178
2332 #define cfgBIFPLR2_PCIE_ROOT_ERR_CMD                                                                    0x017c
2333 #define cfgBIFPLR2_PCIE_ROOT_ERR_STATUS                                                                 0x0180
2334 #define cfgBIFPLR2_PCIE_ERR_SRC_ID                                                                      0x0184
2335 #define cfgBIFPLR2_PCIE_TLP_PREFIX_LOG0                                                                 0x0188
2336 #define cfgBIFPLR2_PCIE_TLP_PREFIX_LOG1                                                                 0x018c
2337 #define cfgBIFPLR2_PCIE_TLP_PREFIX_LOG2                                                                 0x0190
2338 #define cfgBIFPLR2_PCIE_TLP_PREFIX_LOG3                                                                 0x0194
2339 #define cfgBIFPLR2_PCIE_SECONDARY_ENH_CAP_LIST                                                          0x0270
2340 #define cfgBIFPLR2_PCIE_LINK_CNTL3                                                                      0x0274
2341 #define cfgBIFPLR2_PCIE_LANE_ERROR_STATUS                                                               0x0278
2342 #define cfgBIFPLR2_PCIE_LANE_0_EQUALIZATION_CNTL                                                        0x027c
2343 #define cfgBIFPLR2_PCIE_LANE_1_EQUALIZATION_CNTL                                                        0x027e
2344 #define cfgBIFPLR2_PCIE_LANE_2_EQUALIZATION_CNTL                                                        0x0280
2345 #define cfgBIFPLR2_PCIE_LANE_3_EQUALIZATION_CNTL                                                        0x0282
2346 #define cfgBIFPLR2_PCIE_LANE_4_EQUALIZATION_CNTL                                                        0x0284
2347 #define cfgBIFPLR2_PCIE_LANE_5_EQUALIZATION_CNTL                                                        0x0286
2348 #define cfgBIFPLR2_PCIE_LANE_6_EQUALIZATION_CNTL                                                        0x0288
2349 #define cfgBIFPLR2_PCIE_LANE_7_EQUALIZATION_CNTL                                                        0x028a
2350 #define cfgBIFPLR2_PCIE_LANE_8_EQUALIZATION_CNTL                                                        0x028c
2351 #define cfgBIFPLR2_PCIE_LANE_9_EQUALIZATION_CNTL                                                        0x028e
2352 #define cfgBIFPLR2_PCIE_LANE_10_EQUALIZATION_CNTL                                                       0x0290
2353 #define cfgBIFPLR2_PCIE_LANE_11_EQUALIZATION_CNTL                                                       0x0292
2354 #define cfgBIFPLR2_PCIE_LANE_12_EQUALIZATION_CNTL                                                       0x0294
2355 #define cfgBIFPLR2_PCIE_LANE_13_EQUALIZATION_CNTL                                                       0x0296
2356 #define cfgBIFPLR2_PCIE_LANE_14_EQUALIZATION_CNTL                                                       0x0298
2357 #define cfgBIFPLR2_PCIE_LANE_15_EQUALIZATION_CNTL                                                       0x029a
2358 #define cfgBIFPLR2_PCIE_ACS_ENH_CAP_LIST                                                                0x02a0
2359 #define cfgBIFPLR2_PCIE_ACS_CAP                                                                         0x02a4
2360 #define cfgBIFPLR2_PCIE_ACS_CNTL                                                                        0x02a6
2361 #define cfgBIFPLR2_PCIE_MC_ENH_CAP_LIST                                                                 0x02f0
2362 #define cfgBIFPLR2_PCIE_MC_CAP                                                                          0x02f4
2363 #define cfgBIFPLR2_PCIE_MC_CNTL                                                                         0x02f6
2364 #define cfgBIFPLR2_PCIE_MC_ADDR0                                                                        0x02f8
2365 #define cfgBIFPLR2_PCIE_MC_ADDR1                                                                        0x02fc
2366 #define cfgBIFPLR2_PCIE_MC_RCV0                                                                         0x0300
2367 #define cfgBIFPLR2_PCIE_MC_RCV1                                                                         0x0304
2368 #define cfgBIFPLR2_PCIE_MC_BLOCK_ALL0                                                                   0x0308
2369 #define cfgBIFPLR2_PCIE_MC_BLOCK_ALL1                                                                   0x030c
2370 #define cfgBIFPLR2_PCIE_MC_BLOCK_UNTRANSLATED_0                                                         0x0310
2371 #define cfgBIFPLR2_PCIE_MC_BLOCK_UNTRANSLATED_1                                                         0x0314
2372 #define cfgBIFPLR2_PCIE_MC_OVERLAY_BAR0                                                                 0x0318
2373 #define cfgBIFPLR2_PCIE_MC_OVERLAY_BAR1                                                                 0x031c
2374 #define cfgBIFPLR2_PCIE_L1_PM_SUB_CAP_LIST                                                              0x0370
2375 #define cfgBIFPLR2_PCIE_L1_PM_SUB_CAP                                                                   0x0374
2376 #define cfgBIFPLR2_PCIE_L1_PM_SUB_CNTL                                                                  0x0378
2377 #define cfgBIFPLR2_PCIE_L1_PM_SUB_CNTL2                                                                 0x037c
2378 #define cfgBIFPLR2_PCIE_DPC_ENH_CAP_LIST                                                                0x0380
2379 #define cfgBIFPLR2_PCIE_DPC_CAP_LIST                                                                    0x0384
2380 #define cfgBIFPLR2_PCIE_DPC_CNTL                                                                        0x0386
2381 #define cfgBIFPLR2_PCIE_DPC_STATUS                                                                      0x0388
2382 #define cfgBIFPLR2_PCIE_DPC_ERROR_SOURCE_ID                                                             0x038a
2383 #define cfgBIFPLR2_PCIE_RP_PIO_STATUS                                                                   0x038c
2384 #define cfgBIFPLR2_PCIE_RP_PIO_MASK                                                                     0x0390
2385 #define cfgBIFPLR2_PCIE_RP_PIO_SEVERITY                                                                 0x0394
2386 #define cfgBIFPLR2_PCIE_RP_PIO_SYSERROR                                                                 0x0398
2387 #define cfgBIFPLR2_PCIE_RP_PIO_EXCEPTION                                                                0x039c
2388 #define cfgBIFPLR2_PCIE_RP_PIO_HDR_LOG0                                                                 0x03a0
2389 #define cfgBIFPLR2_PCIE_RP_PIO_HDR_LOG1                                                                 0x03a4
2390 #define cfgBIFPLR2_PCIE_RP_PIO_HDR_LOG2                                                                 0x03a8
2391 #define cfgBIFPLR2_PCIE_RP_PIO_HDR_LOG3                                                                 0x03ac
2392 #define cfgBIFPLR2_PCIE_RP_PIO_PREFIX_LOG0                                                              0x03b4
2393 #define cfgBIFPLR2_PCIE_RP_PIO_PREFIX_LOG1                                                              0x03b8
2394 #define cfgBIFPLR2_PCIE_RP_PIO_PREFIX_LOG2                                                              0x03bc
2395 #define cfgBIFPLR2_PCIE_RP_PIO_PREFIX_LOG3                                                              0x03c0
2396 #define cfgBIFPLR2_PCIE_ESM_CAP_LIST                                                                    0x03c4
2397 #define cfgBIFPLR2_PCIE_ESM_HEADER_1                                                                    0x03c8
2398 #define cfgBIFPLR2_PCIE_ESM_HEADER_2                                                                    0x03cc
2399 #define cfgBIFPLR2_PCIE_ESM_STATUS                                                                      0x03ce
2400 #define cfgBIFPLR2_PCIE_ESM_CTRL                                                                        0x03d0
2401 #define cfgBIFPLR2_PCIE_ESM_CAP_1                                                                       0x03d4
2402 #define cfgBIFPLR2_PCIE_ESM_CAP_2                                                                       0x03d8
2403 #define cfgBIFPLR2_PCIE_ESM_CAP_3                                                                       0x03dc
2404 #define cfgBIFPLR2_PCIE_ESM_CAP_4                                                                       0x03e0
2405 #define cfgBIFPLR2_PCIE_ESM_CAP_5                                                                       0x03e4
2406 #define cfgBIFPLR2_PCIE_ESM_CAP_6                                                                       0x03e8
2407 #define cfgBIFPLR2_PCIE_ESM_CAP_7                                                                       0x03ec
2408 #define cfgBIFPLR2_PCIE_DLF_ENH_CAP_LIST                                                                0x0400
2409 #define cfgBIFPLR2_DATA_LINK_FEATURE_CAP                                                                0x0404
2410 #define cfgBIFPLR2_DATA_LINK_FEATURE_STATUS                                                             0x0408
2411 #define cfgBIFPLR2_PCIE_PHY_16GT_ENH_CAP_LIST                                                           0x0410
2412 #define cfgBIFPLR2_LINK_CAP_16GT                                                                        0x0414
2413 #define cfgBIFPLR2_LINK_CNTL_16GT                                                                       0x0418
2414 #define cfgBIFPLR2_LINK_STATUS_16GT                                                                     0x041c
2415 #define cfgBIFPLR2_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                    0x0420
2416 #define cfgBIFPLR2_RTM1_PARITY_MISMATCH_STATUS_16GT                                                     0x0424
2417 #define cfgBIFPLR2_RTM2_PARITY_MISMATCH_STATUS_16GT                                                     0x0428
2418 #define cfgBIFPLR2_LANE_0_EQUALIZATION_CNTL_16GT                                                        0x0430
2419 #define cfgBIFPLR2_LANE_1_EQUALIZATION_CNTL_16GT                                                        0x0431
2420 #define cfgBIFPLR2_LANE_2_EQUALIZATION_CNTL_16GT                                                        0x0432
2421 #define cfgBIFPLR2_LANE_3_EQUALIZATION_CNTL_16GT                                                        0x0433
2422 #define cfgBIFPLR2_LANE_4_EQUALIZATION_CNTL_16GT                                                        0x0434
2423 #define cfgBIFPLR2_LANE_5_EQUALIZATION_CNTL_16GT                                                        0x0435
2424 #define cfgBIFPLR2_LANE_6_EQUALIZATION_CNTL_16GT                                                        0x0436
2425 #define cfgBIFPLR2_LANE_7_EQUALIZATION_CNTL_16GT                                                        0x0437
2426 #define cfgBIFPLR2_LANE_8_EQUALIZATION_CNTL_16GT                                                        0x0438
2427 #define cfgBIFPLR2_LANE_9_EQUALIZATION_CNTL_16GT                                                        0x0439
2428 #define cfgBIFPLR2_LANE_10_EQUALIZATION_CNTL_16GT                                                       0x043a
2429 #define cfgBIFPLR2_LANE_11_EQUALIZATION_CNTL_16GT                                                       0x043b
2430 #define cfgBIFPLR2_LANE_12_EQUALIZATION_CNTL_16GT                                                       0x043c
2431 #define cfgBIFPLR2_LANE_13_EQUALIZATION_CNTL_16GT                                                       0x043d
2432 #define cfgBIFPLR2_LANE_14_EQUALIZATION_CNTL_16GT                                                       0x043e
2433 #define cfgBIFPLR2_LANE_15_EQUALIZATION_CNTL_16GT                                                       0x043f
2434 #define cfgBIFPLR2_PCIE_MARGINING_ENH_CAP_LIST                                                          0x0440
2435 #define cfgBIFPLR2_MARGINING_PORT_CAP                                                                   0x0444
2436 #define cfgBIFPLR2_MARGINING_PORT_STATUS                                                                0x0446
2437 #define cfgBIFPLR2_LANE_0_MARGINING_LANE_CNTL                                                           0x0448
2438 #define cfgBIFPLR2_LANE_0_MARGINING_LANE_STATUS                                                         0x044a
2439 #define cfgBIFPLR2_LANE_1_MARGINING_LANE_CNTL                                                           0x044c
2440 #define cfgBIFPLR2_LANE_1_MARGINING_LANE_STATUS                                                         0x044e
2441 #define cfgBIFPLR2_LANE_2_MARGINING_LANE_CNTL                                                           0x0450
2442 #define cfgBIFPLR2_LANE_2_MARGINING_LANE_STATUS                                                         0x0452
2443 #define cfgBIFPLR2_LANE_3_MARGINING_LANE_CNTL                                                           0x0454
2444 #define cfgBIFPLR2_LANE_3_MARGINING_LANE_STATUS                                                         0x0456
2445 #define cfgBIFPLR2_LANE_4_MARGINING_LANE_CNTL                                                           0x0458
2446 #define cfgBIFPLR2_LANE_4_MARGINING_LANE_STATUS                                                         0x045a
2447 #define cfgBIFPLR2_LANE_5_MARGINING_LANE_CNTL                                                           0x045c
2448 #define cfgBIFPLR2_LANE_5_MARGINING_LANE_STATUS                                                         0x045e
2449 #define cfgBIFPLR2_LANE_6_MARGINING_LANE_CNTL                                                           0x0460
2450 #define cfgBIFPLR2_LANE_6_MARGINING_LANE_STATUS                                                         0x0462
2451 #define cfgBIFPLR2_LANE_7_MARGINING_LANE_CNTL                                                           0x0464
2452 #define cfgBIFPLR2_LANE_7_MARGINING_LANE_STATUS                                                         0x0466
2453 #define cfgBIFPLR2_LANE_8_MARGINING_LANE_CNTL                                                           0x0468
2454 #define cfgBIFPLR2_LANE_8_MARGINING_LANE_STATUS                                                         0x046a
2455 #define cfgBIFPLR2_LANE_9_MARGINING_LANE_CNTL                                                           0x046c
2456 #define cfgBIFPLR2_LANE_9_MARGINING_LANE_STATUS                                                         0x046e
2457 #define cfgBIFPLR2_LANE_10_MARGINING_LANE_CNTL                                                          0x0470
2458 #define cfgBIFPLR2_LANE_10_MARGINING_LANE_STATUS                                                        0x0472
2459 #define cfgBIFPLR2_LANE_11_MARGINING_LANE_CNTL                                                          0x0474
2460 #define cfgBIFPLR2_LANE_11_MARGINING_LANE_STATUS                                                        0x0476
2461 #define cfgBIFPLR2_LANE_12_MARGINING_LANE_CNTL                                                          0x0478
2462 #define cfgBIFPLR2_LANE_12_MARGINING_LANE_STATUS                                                        0x047a
2463 #define cfgBIFPLR2_LANE_13_MARGINING_LANE_CNTL                                                          0x047c
2464 #define cfgBIFPLR2_LANE_13_MARGINING_LANE_STATUS                                                        0x047e
2465 #define cfgBIFPLR2_LANE_14_MARGINING_LANE_CNTL                                                          0x0480
2466 #define cfgBIFPLR2_LANE_14_MARGINING_LANE_STATUS                                                        0x0482
2467 #define cfgBIFPLR2_LANE_15_MARGINING_LANE_CNTL                                                          0x0484
2468 #define cfgBIFPLR2_LANE_15_MARGINING_LANE_STATUS                                                        0x0486
2469 #define cfgBIFPLR2_PCIE_CCIX_CAP_LIST                                                                   0x0488
2470 #define cfgBIFPLR2_PCIE_CCIX_HEADER_1                                                                   0x048c
2471 #define cfgBIFPLR2_PCIE_CCIX_HEADER_2                                                                   0x0490
2472 #define cfgBIFPLR2_PCIE_CCIX_CAP                                                                        0x0492
2473 #define cfgBIFPLR2_PCIE_CCIX_ESM_REQD_CAP                                                               0x0494
2474 #define cfgBIFPLR2_PCIE_CCIX_ESM_OPTL_CAP                                                               0x0498
2475 #define cfgBIFPLR2_PCIE_CCIX_ESM_STATUS                                                                 0x049c
2476 #define cfgBIFPLR2_PCIE_CCIX_ESM_CNTL                                                                   0x04a0
2477 #define cfgBIFPLR2_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                    0x04a4
2478 #define cfgBIFPLR2_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                    0x04a5
2479 #define cfgBIFPLR2_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                    0x04a6
2480 #define cfgBIFPLR2_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                    0x04a7
2481 #define cfgBIFPLR2_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                    0x04a8
2482 #define cfgBIFPLR2_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                    0x04a9
2483 #define cfgBIFPLR2_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                    0x04aa
2484 #define cfgBIFPLR2_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                    0x04ab
2485 #define cfgBIFPLR2_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                    0x04ac
2486 #define cfgBIFPLR2_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                    0x04ad
2487 #define cfgBIFPLR2_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                   0x04ae
2488 #define cfgBIFPLR2_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                   0x04af
2489 #define cfgBIFPLR2_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                   0x04b0
2490 #define cfgBIFPLR2_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                   0x04b1
2491 #define cfgBIFPLR2_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                   0x04b2
2492 #define cfgBIFPLR2_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                   0x04b3
2493 #define cfgBIFPLR2_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                    0x04b4
2494 #define cfgBIFPLR2_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                    0x04b5
2495 #define cfgBIFPLR2_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                    0x04b6
2496 #define cfgBIFPLR2_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                    0x04b7
2497 #define cfgBIFPLR2_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                    0x04b8
2498 #define cfgBIFPLR2_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                    0x04b9
2499 #define cfgBIFPLR2_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                    0x04ba
2500 #define cfgBIFPLR2_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                    0x04bb
2501 #define cfgBIFPLR2_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                    0x04bc
2502 #define cfgBIFPLR2_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                    0x04bd
2503 #define cfgBIFPLR2_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                   0x04be
2504 #define cfgBIFPLR2_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                   0x04bf
2505 #define cfgBIFPLR2_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                   0x04c0
2506 #define cfgBIFPLR2_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                   0x04c1
2507 #define cfgBIFPLR2_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                   0x04c2
2508 #define cfgBIFPLR2_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                   0x04c3
2509 #define cfgBIFPLR2_PCIE_CCIX_TRANS_CAP                                                                  0x04c4
2510 #define cfgBIFPLR2_PCIE_CCIX_TRANS_CNTL                                                                 0x04c8
2511 #define cfgBIFPLR2_LINK_CAP_32GT                                                                        0x0504
2512 #define cfgBIFPLR2_LINK_CNTL_32GT                                                                       0x0508
2513 #define cfgBIFPLR2_LINK_STATUS_32GT                                                                     0x050c
2514 
2515 
2516 // addressBlock: nbio_pcie0_bifplr3_cfgdecp
2517 // base address: 0x0
2518 #define cfgBIFPLR3_VENDOR_ID                                                                            0x0000
2519 #define cfgBIFPLR3_DEVICE_ID                                                                            0x0002
2520 #define cfgBIFPLR3_COMMAND                                                                              0x0004
2521 #define cfgBIFPLR3_STATUS                                                                               0x0006
2522 #define cfgBIFPLR3_REVISION_ID                                                                          0x0008
2523 #define cfgBIFPLR3_PROG_INTERFACE                                                                       0x0009
2524 #define cfgBIFPLR3_SUB_CLASS                                                                            0x000a
2525 #define cfgBIFPLR3_BASE_CLASS                                                                           0x000b
2526 #define cfgBIFPLR3_CACHE_LINE                                                                           0x000c
2527 #define cfgBIFPLR3_LATENCY                                                                              0x000d
2528 #define cfgBIFPLR3_HEADER                                                                               0x000e
2529 #define cfgBIFPLR3_BIST                                                                                 0x000f
2530 #define cfgBIFPLR3_SUB_BUS_NUMBER_LATENCY                                                               0x0018
2531 #define cfgBIFPLR3_IO_BASE_LIMIT                                                                        0x001c
2532 #define cfgBIFPLR3_SECONDARY_STATUS                                                                     0x001e
2533 #define cfgBIFPLR3_MEM_BASE_LIMIT                                                                       0x0020
2534 #define cfgBIFPLR3_PREF_BASE_LIMIT                                                                      0x0024
2535 #define cfgBIFPLR3_PREF_BASE_UPPER                                                                      0x0028
2536 #define cfgBIFPLR3_PREF_LIMIT_UPPER                                                                     0x002c
2537 #define cfgBIFPLR3_IO_BASE_LIMIT_HI                                                                     0x0030
2538 #define cfgBIFPLR3_CAP_PTR                                                                              0x0034
2539 #define cfgBIFPLR3_ROM_BASE_ADDR                                                                        0x0038
2540 #define cfgBIFPLR3_INTERRUPT_LINE                                                                       0x003c
2541 #define cfgBIFPLR3_INTERRUPT_PIN                                                                        0x003d
2542 #define cfgBIFPLR3_EXT_BRIDGE_CNTL                                                                      0x0040
2543 #define cfgBIFPLR3_VENDOR_CAP_LIST                                                                      0x0048
2544 #define cfgBIFPLR3_ADAPTER_ID_W                                                                         0x004c
2545 #define cfgBIFPLR3_PMI_CAP_LIST                                                                         0x0050
2546 #define cfgBIFPLR3_PMI_CAP                                                                              0x0052
2547 #define cfgBIFPLR3_PMI_STATUS_CNTL                                                                      0x0054
2548 #define cfgBIFPLR3_PCIE_CAP_LIST                                                                        0x0058
2549 #define cfgBIFPLR3_PCIE_CAP                                                                             0x005a
2550 #define cfgBIFPLR3_DEVICE_CAP                                                                           0x005c
2551 #define cfgBIFPLR3_DEVICE_CNTL                                                                          0x0060
2552 #define cfgBIFPLR3_DEVICE_STATUS                                                                        0x0062
2553 #define cfgBIFPLR3_LINK_CAP                                                                             0x0064
2554 #define cfgBIFPLR3_LINK_CNTL                                                                            0x0068
2555 #define cfgBIFPLR3_LINK_STATUS                                                                          0x006a
2556 #define cfgBIFPLR3_SLOT_CAP                                                                             0x006c
2557 #define cfgBIFPLR3_SLOT_CNTL                                                                            0x0070
2558 #define cfgBIFPLR3_SLOT_STATUS                                                                          0x0072
2559 #define cfgBIFPLR3_ROOT_CNTL                                                                            0x0074
2560 #define cfgBIFPLR3_ROOT_CAP                                                                             0x0076
2561 #define cfgBIFPLR3_ROOT_STATUS                                                                          0x0078
2562 #define cfgBIFPLR3_DEVICE_CAP2                                                                          0x007c
2563 #define cfgBIFPLR3_DEVICE_CNTL2                                                                         0x0080
2564 #define cfgBIFPLR3_DEVICE_STATUS2                                                                       0x0082
2565 #define cfgBIFPLR3_LINK_CAP2                                                                            0x0084
2566 #define cfgBIFPLR3_LINK_CNTL2                                                                           0x0088
2567 #define cfgBIFPLR3_LINK_STATUS2                                                                         0x008a
2568 #define cfgBIFPLR3_SLOT_CAP2                                                                            0x008c
2569 #define cfgBIFPLR3_SLOT_CNTL2                                                                           0x0090
2570 #define cfgBIFPLR3_SLOT_STATUS2                                                                         0x0092
2571 #define cfgBIFPLR3_MSI_CAP_LIST                                                                         0x00a0
2572 #define cfgBIFPLR3_MSI_MSG_CNTL                                                                         0x00a2
2573 #define cfgBIFPLR3_MSI_MSG_ADDR_LO                                                                      0x00a4
2574 #define cfgBIFPLR3_MSI_MSG_ADDR_HI                                                                      0x00a8
2575 #define cfgBIFPLR3_MSI_MSG_DATA                                                                         0x00a8
2576 #define cfgBIFPLR3_MSI_MSG_DATA_64                                                                      0x00ac
2577 #define cfgBIFPLR3_SSID_CAP_LIST                                                                        0x00c0
2578 #define cfgBIFPLR3_SSID_CAP                                                                             0x00c4
2579 #define cfgBIFPLR3_MSI_MAP_CAP_LIST                                                                     0x00c8
2580 #define cfgBIFPLR3_MSI_MAP_CAP                                                                          0x00ca
2581 #define cfgBIFPLR3_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                    0x0100
2582 #define cfgBIFPLR3_PCIE_VENDOR_SPECIFIC_HDR                                                             0x0104
2583 #define cfgBIFPLR3_PCIE_VENDOR_SPECIFIC1                                                                0x0108
2584 #define cfgBIFPLR3_PCIE_VENDOR_SPECIFIC2                                                                0x010c
2585 #define cfgBIFPLR3_PCIE_VC_ENH_CAP_LIST                                                                 0x0110
2586 #define cfgBIFPLR3_PCIE_PORT_VC_CAP_REG1                                                                0x0114
2587 #define cfgBIFPLR3_PCIE_PORT_VC_CAP_REG2                                                                0x0118
2588 #define cfgBIFPLR3_PCIE_PORT_VC_CNTL                                                                    0x011c
2589 #define cfgBIFPLR3_PCIE_PORT_VC_STATUS                                                                  0x011e
2590 #define cfgBIFPLR3_PCIE_VC0_RESOURCE_CAP                                                                0x0120
2591 #define cfgBIFPLR3_PCIE_VC0_RESOURCE_CNTL                                                               0x0124
2592 #define cfgBIFPLR3_PCIE_VC0_RESOURCE_STATUS                                                             0x012a
2593 #define cfgBIFPLR3_PCIE_VC1_RESOURCE_CAP                                                                0x012c
2594 #define cfgBIFPLR3_PCIE_VC1_RESOURCE_CNTL                                                               0x0130
2595 #define cfgBIFPLR3_PCIE_VC1_RESOURCE_STATUS                                                             0x0136
2596 #define cfgBIFPLR3_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                     0x0140
2597 #define cfgBIFPLR3_PCIE_DEV_SERIAL_NUM_DW1                                                              0x0144
2598 #define cfgBIFPLR3_PCIE_DEV_SERIAL_NUM_DW2                                                              0x0148
2599 #define cfgBIFPLR3_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                        0x0150
2600 #define cfgBIFPLR3_PCIE_UNCORR_ERR_STATUS                                                               0x0154
2601 #define cfgBIFPLR3_PCIE_UNCORR_ERR_MASK                                                                 0x0158
2602 #define cfgBIFPLR3_PCIE_UNCORR_ERR_SEVERITY                                                             0x015c
2603 #define cfgBIFPLR3_PCIE_CORR_ERR_STATUS                                                                 0x0160
2604 #define cfgBIFPLR3_PCIE_CORR_ERR_MASK                                                                   0x0164
2605 #define cfgBIFPLR3_PCIE_ADV_ERR_CAP_CNTL                                                                0x0168
2606 #define cfgBIFPLR3_PCIE_HDR_LOG0                                                                        0x016c
2607 #define cfgBIFPLR3_PCIE_HDR_LOG1                                                                        0x0170
2608 #define cfgBIFPLR3_PCIE_HDR_LOG2                                                                        0x0174
2609 #define cfgBIFPLR3_PCIE_HDR_LOG3                                                                        0x0178
2610 #define cfgBIFPLR3_PCIE_ROOT_ERR_CMD                                                                    0x017c
2611 #define cfgBIFPLR3_PCIE_ROOT_ERR_STATUS                                                                 0x0180
2612 #define cfgBIFPLR3_PCIE_ERR_SRC_ID                                                                      0x0184
2613 #define cfgBIFPLR3_PCIE_TLP_PREFIX_LOG0                                                                 0x0188
2614 #define cfgBIFPLR3_PCIE_TLP_PREFIX_LOG1                                                                 0x018c
2615 #define cfgBIFPLR3_PCIE_TLP_PREFIX_LOG2                                                                 0x0190
2616 #define cfgBIFPLR3_PCIE_TLP_PREFIX_LOG3                                                                 0x0194
2617 #define cfgBIFPLR3_PCIE_SECONDARY_ENH_CAP_LIST                                                          0x0270
2618 #define cfgBIFPLR3_PCIE_LINK_CNTL3                                                                      0x0274
2619 #define cfgBIFPLR3_PCIE_LANE_ERROR_STATUS                                                               0x0278
2620 #define cfgBIFPLR3_PCIE_LANE_0_EQUALIZATION_CNTL                                                        0x027c
2621 #define cfgBIFPLR3_PCIE_LANE_1_EQUALIZATION_CNTL                                                        0x027e
2622 #define cfgBIFPLR3_PCIE_LANE_2_EQUALIZATION_CNTL                                                        0x0280
2623 #define cfgBIFPLR3_PCIE_LANE_3_EQUALIZATION_CNTL                                                        0x0282
2624 #define cfgBIFPLR3_PCIE_LANE_4_EQUALIZATION_CNTL                                                        0x0284
2625 #define cfgBIFPLR3_PCIE_LANE_5_EQUALIZATION_CNTL                                                        0x0286
2626 #define cfgBIFPLR3_PCIE_LANE_6_EQUALIZATION_CNTL                                                        0x0288
2627 #define cfgBIFPLR3_PCIE_LANE_7_EQUALIZATION_CNTL                                                        0x028a
2628 #define cfgBIFPLR3_PCIE_LANE_8_EQUALIZATION_CNTL                                                        0x028c
2629 #define cfgBIFPLR3_PCIE_LANE_9_EQUALIZATION_CNTL                                                        0x028e
2630 #define cfgBIFPLR3_PCIE_LANE_10_EQUALIZATION_CNTL                                                       0x0290
2631 #define cfgBIFPLR3_PCIE_LANE_11_EQUALIZATION_CNTL                                                       0x0292
2632 #define cfgBIFPLR3_PCIE_LANE_12_EQUALIZATION_CNTL                                                       0x0294
2633 #define cfgBIFPLR3_PCIE_LANE_13_EQUALIZATION_CNTL                                                       0x0296
2634 #define cfgBIFPLR3_PCIE_LANE_14_EQUALIZATION_CNTL                                                       0x0298
2635 #define cfgBIFPLR3_PCIE_LANE_15_EQUALIZATION_CNTL                                                       0x029a
2636 #define cfgBIFPLR3_PCIE_ACS_ENH_CAP_LIST                                                                0x02a0
2637 #define cfgBIFPLR3_PCIE_ACS_CAP                                                                         0x02a4
2638 #define cfgBIFPLR3_PCIE_ACS_CNTL                                                                        0x02a6
2639 #define cfgBIFPLR3_PCIE_MC_ENH_CAP_LIST                                                                 0x02f0
2640 #define cfgBIFPLR3_PCIE_MC_CAP                                                                          0x02f4
2641 #define cfgBIFPLR3_PCIE_MC_CNTL                                                                         0x02f6
2642 #define cfgBIFPLR3_PCIE_MC_ADDR0                                                                        0x02f8
2643 #define cfgBIFPLR3_PCIE_MC_ADDR1                                                                        0x02fc
2644 #define cfgBIFPLR3_PCIE_MC_RCV0                                                                         0x0300
2645 #define cfgBIFPLR3_PCIE_MC_RCV1                                                                         0x0304
2646 #define cfgBIFPLR3_PCIE_MC_BLOCK_ALL0                                                                   0x0308
2647 #define cfgBIFPLR3_PCIE_MC_BLOCK_ALL1                                                                   0x030c
2648 #define cfgBIFPLR3_PCIE_MC_BLOCK_UNTRANSLATED_0                                                         0x0310
2649 #define cfgBIFPLR3_PCIE_MC_BLOCK_UNTRANSLATED_1                                                         0x0314
2650 #define cfgBIFPLR3_PCIE_MC_OVERLAY_BAR0                                                                 0x0318
2651 #define cfgBIFPLR3_PCIE_MC_OVERLAY_BAR1                                                                 0x031c
2652 #define cfgBIFPLR3_PCIE_L1_PM_SUB_CAP_LIST                                                              0x0370
2653 #define cfgBIFPLR3_PCIE_L1_PM_SUB_CAP                                                                   0x0374
2654 #define cfgBIFPLR3_PCIE_L1_PM_SUB_CNTL                                                                  0x0378
2655 #define cfgBIFPLR3_PCIE_L1_PM_SUB_CNTL2                                                                 0x037c
2656 #define cfgBIFPLR3_PCIE_DPC_ENH_CAP_LIST                                                                0x0380
2657 #define cfgBIFPLR3_PCIE_DPC_CAP_LIST                                                                    0x0384
2658 #define cfgBIFPLR3_PCIE_DPC_CNTL                                                                        0x0386
2659 #define cfgBIFPLR3_PCIE_DPC_STATUS                                                                      0x0388
2660 #define cfgBIFPLR3_PCIE_DPC_ERROR_SOURCE_ID                                                             0x038a
2661 #define cfgBIFPLR3_PCIE_RP_PIO_STATUS                                                                   0x038c
2662 #define cfgBIFPLR3_PCIE_RP_PIO_MASK                                                                     0x0390
2663 #define cfgBIFPLR3_PCIE_RP_PIO_SEVERITY                                                                 0x0394
2664 #define cfgBIFPLR3_PCIE_RP_PIO_SYSERROR                                                                 0x0398
2665 #define cfgBIFPLR3_PCIE_RP_PIO_EXCEPTION                                                                0x039c
2666 #define cfgBIFPLR3_PCIE_RP_PIO_HDR_LOG0                                                                 0x03a0
2667 #define cfgBIFPLR3_PCIE_RP_PIO_HDR_LOG1                                                                 0x03a4
2668 #define cfgBIFPLR3_PCIE_RP_PIO_HDR_LOG2                                                                 0x03a8
2669 #define cfgBIFPLR3_PCIE_RP_PIO_HDR_LOG3                                                                 0x03ac
2670 #define cfgBIFPLR3_PCIE_RP_PIO_PREFIX_LOG0                                                              0x03b4
2671 #define cfgBIFPLR3_PCIE_RP_PIO_PREFIX_LOG1                                                              0x03b8
2672 #define cfgBIFPLR3_PCIE_RP_PIO_PREFIX_LOG2                                                              0x03bc
2673 #define cfgBIFPLR3_PCIE_RP_PIO_PREFIX_LOG3                                                              0x03c0
2674 #define cfgBIFPLR3_PCIE_ESM_CAP_LIST                                                                    0x03c4
2675 #define cfgBIFPLR3_PCIE_ESM_HEADER_1                                                                    0x03c8
2676 #define cfgBIFPLR3_PCIE_ESM_HEADER_2                                                                    0x03cc
2677 #define cfgBIFPLR3_PCIE_ESM_STATUS                                                                      0x03ce
2678 #define cfgBIFPLR3_PCIE_ESM_CTRL                                                                        0x03d0
2679 #define cfgBIFPLR3_PCIE_ESM_CAP_1                                                                       0x03d4
2680 #define cfgBIFPLR3_PCIE_ESM_CAP_2                                                                       0x03d8
2681 #define cfgBIFPLR3_PCIE_ESM_CAP_3                                                                       0x03dc
2682 #define cfgBIFPLR3_PCIE_ESM_CAP_4                                                                       0x03e0
2683 #define cfgBIFPLR3_PCIE_ESM_CAP_5                                                                       0x03e4
2684 #define cfgBIFPLR3_PCIE_ESM_CAP_6                                                                       0x03e8
2685 #define cfgBIFPLR3_PCIE_ESM_CAP_7                                                                       0x03ec
2686 #define cfgBIFPLR3_PCIE_DLF_ENH_CAP_LIST                                                                0x0400
2687 #define cfgBIFPLR3_DATA_LINK_FEATURE_CAP                                                                0x0404
2688 #define cfgBIFPLR3_DATA_LINK_FEATURE_STATUS                                                             0x0408
2689 #define cfgBIFPLR3_PCIE_PHY_16GT_ENH_CAP_LIST                                                           0x0410
2690 #define cfgBIFPLR3_LINK_CAP_16GT                                                                        0x0414
2691 #define cfgBIFPLR3_LINK_CNTL_16GT                                                                       0x0418
2692 #define cfgBIFPLR3_LINK_STATUS_16GT                                                                     0x041c
2693 #define cfgBIFPLR3_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                    0x0420
2694 #define cfgBIFPLR3_RTM1_PARITY_MISMATCH_STATUS_16GT                                                     0x0424
2695 #define cfgBIFPLR3_RTM2_PARITY_MISMATCH_STATUS_16GT                                                     0x0428
2696 #define cfgBIFPLR3_LANE_0_EQUALIZATION_CNTL_16GT                                                        0x0430
2697 #define cfgBIFPLR3_LANE_1_EQUALIZATION_CNTL_16GT                                                        0x0431
2698 #define cfgBIFPLR3_LANE_2_EQUALIZATION_CNTL_16GT                                                        0x0432
2699 #define cfgBIFPLR3_LANE_3_EQUALIZATION_CNTL_16GT                                                        0x0433
2700 #define cfgBIFPLR3_LANE_4_EQUALIZATION_CNTL_16GT                                                        0x0434
2701 #define cfgBIFPLR3_LANE_5_EQUALIZATION_CNTL_16GT                                                        0x0435
2702 #define cfgBIFPLR3_LANE_6_EQUALIZATION_CNTL_16GT                                                        0x0436
2703 #define cfgBIFPLR3_LANE_7_EQUALIZATION_CNTL_16GT                                                        0x0437
2704 #define cfgBIFPLR3_LANE_8_EQUALIZATION_CNTL_16GT                                                        0x0438
2705 #define cfgBIFPLR3_LANE_9_EQUALIZATION_CNTL_16GT                                                        0x0439
2706 #define cfgBIFPLR3_LANE_10_EQUALIZATION_CNTL_16GT                                                       0x043a
2707 #define cfgBIFPLR3_LANE_11_EQUALIZATION_CNTL_16GT                                                       0x043b
2708 #define cfgBIFPLR3_LANE_12_EQUALIZATION_CNTL_16GT                                                       0x043c
2709 #define cfgBIFPLR3_LANE_13_EQUALIZATION_CNTL_16GT                                                       0x043d
2710 #define cfgBIFPLR3_LANE_14_EQUALIZATION_CNTL_16GT                                                       0x043e
2711 #define cfgBIFPLR3_LANE_15_EQUALIZATION_CNTL_16GT                                                       0x043f
2712 #define cfgBIFPLR3_PCIE_MARGINING_ENH_CAP_LIST                                                          0x0440
2713 #define cfgBIFPLR3_MARGINING_PORT_CAP                                                                   0x0444
2714 #define cfgBIFPLR3_MARGINING_PORT_STATUS                                                                0x0446
2715 #define cfgBIFPLR3_LANE_0_MARGINING_LANE_CNTL                                                           0x0448
2716 #define cfgBIFPLR3_LANE_0_MARGINING_LANE_STATUS                                                         0x044a
2717 #define cfgBIFPLR3_LANE_1_MARGINING_LANE_CNTL                                                           0x044c
2718 #define cfgBIFPLR3_LANE_1_MARGINING_LANE_STATUS                                                         0x044e
2719 #define cfgBIFPLR3_LANE_2_MARGINING_LANE_CNTL                                                           0x0450
2720 #define cfgBIFPLR3_LANE_2_MARGINING_LANE_STATUS                                                         0x0452
2721 #define cfgBIFPLR3_LANE_3_MARGINING_LANE_CNTL                                                           0x0454
2722 #define cfgBIFPLR3_LANE_3_MARGINING_LANE_STATUS                                                         0x0456
2723 #define cfgBIFPLR3_LANE_4_MARGINING_LANE_CNTL                                                           0x0458
2724 #define cfgBIFPLR3_LANE_4_MARGINING_LANE_STATUS                                                         0x045a
2725 #define cfgBIFPLR3_LANE_5_MARGINING_LANE_CNTL                                                           0x045c
2726 #define cfgBIFPLR3_LANE_5_MARGINING_LANE_STATUS                                                         0x045e
2727 #define cfgBIFPLR3_LANE_6_MARGINING_LANE_CNTL                                                           0x0460
2728 #define cfgBIFPLR3_LANE_6_MARGINING_LANE_STATUS                                                         0x0462
2729 #define cfgBIFPLR3_LANE_7_MARGINING_LANE_CNTL                                                           0x0464
2730 #define cfgBIFPLR3_LANE_7_MARGINING_LANE_STATUS                                                         0x0466
2731 #define cfgBIFPLR3_LANE_8_MARGINING_LANE_CNTL                                                           0x0468
2732 #define cfgBIFPLR3_LANE_8_MARGINING_LANE_STATUS                                                         0x046a
2733 #define cfgBIFPLR3_LANE_9_MARGINING_LANE_CNTL                                                           0x046c
2734 #define cfgBIFPLR3_LANE_9_MARGINING_LANE_STATUS                                                         0x046e
2735 #define cfgBIFPLR3_LANE_10_MARGINING_LANE_CNTL                                                          0x0470
2736 #define cfgBIFPLR3_LANE_10_MARGINING_LANE_STATUS                                                        0x0472
2737 #define cfgBIFPLR3_LANE_11_MARGINING_LANE_CNTL                                                          0x0474
2738 #define cfgBIFPLR3_LANE_11_MARGINING_LANE_STATUS                                                        0x0476
2739 #define cfgBIFPLR3_LANE_12_MARGINING_LANE_CNTL                                                          0x0478
2740 #define cfgBIFPLR3_LANE_12_MARGINING_LANE_STATUS                                                        0x047a
2741 #define cfgBIFPLR3_LANE_13_MARGINING_LANE_CNTL                                                          0x047c
2742 #define cfgBIFPLR3_LANE_13_MARGINING_LANE_STATUS                                                        0x047e
2743 #define cfgBIFPLR3_LANE_14_MARGINING_LANE_CNTL                                                          0x0480
2744 #define cfgBIFPLR3_LANE_14_MARGINING_LANE_STATUS                                                        0x0482
2745 #define cfgBIFPLR3_LANE_15_MARGINING_LANE_CNTL                                                          0x0484
2746 #define cfgBIFPLR3_LANE_15_MARGINING_LANE_STATUS                                                        0x0486
2747 #define cfgBIFPLR3_PCIE_CCIX_CAP_LIST                                                                   0x0488
2748 #define cfgBIFPLR3_PCIE_CCIX_HEADER_1                                                                   0x048c
2749 #define cfgBIFPLR3_PCIE_CCIX_HEADER_2                                                                   0x0490
2750 #define cfgBIFPLR3_PCIE_CCIX_CAP                                                                        0x0492
2751 #define cfgBIFPLR3_PCIE_CCIX_ESM_REQD_CAP                                                               0x0494
2752 #define cfgBIFPLR3_PCIE_CCIX_ESM_OPTL_CAP                                                               0x0498
2753 #define cfgBIFPLR3_PCIE_CCIX_ESM_STATUS                                                                 0x049c
2754 #define cfgBIFPLR3_PCIE_CCIX_ESM_CNTL                                                                   0x04a0
2755 #define cfgBIFPLR3_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                    0x04a4
2756 #define cfgBIFPLR3_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                    0x04a5
2757 #define cfgBIFPLR3_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                    0x04a6
2758 #define cfgBIFPLR3_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                    0x04a7
2759 #define cfgBIFPLR3_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                    0x04a8
2760 #define cfgBIFPLR3_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                    0x04a9
2761 #define cfgBIFPLR3_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                    0x04aa
2762 #define cfgBIFPLR3_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                    0x04ab
2763 #define cfgBIFPLR3_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                    0x04ac
2764 #define cfgBIFPLR3_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                    0x04ad
2765 #define cfgBIFPLR3_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                   0x04ae
2766 #define cfgBIFPLR3_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                   0x04af
2767 #define cfgBIFPLR3_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                   0x04b0
2768 #define cfgBIFPLR3_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                   0x04b1
2769 #define cfgBIFPLR3_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                   0x04b2
2770 #define cfgBIFPLR3_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                   0x04b3
2771 #define cfgBIFPLR3_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                    0x04b4
2772 #define cfgBIFPLR3_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                    0x04b5
2773 #define cfgBIFPLR3_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                    0x04b6
2774 #define cfgBIFPLR3_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                    0x04b7
2775 #define cfgBIFPLR3_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                    0x04b8
2776 #define cfgBIFPLR3_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                    0x04b9
2777 #define cfgBIFPLR3_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                    0x04ba
2778 #define cfgBIFPLR3_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                    0x04bb
2779 #define cfgBIFPLR3_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                    0x04bc
2780 #define cfgBIFPLR3_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                    0x04bd
2781 #define cfgBIFPLR3_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                   0x04be
2782 #define cfgBIFPLR3_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                   0x04bf
2783 #define cfgBIFPLR3_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                   0x04c0
2784 #define cfgBIFPLR3_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                   0x04c1
2785 #define cfgBIFPLR3_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                   0x04c2
2786 #define cfgBIFPLR3_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                   0x04c3
2787 #define cfgBIFPLR3_PCIE_CCIX_TRANS_CAP                                                                  0x04c4
2788 #define cfgBIFPLR3_PCIE_CCIX_TRANS_CNTL                                                                 0x04c8
2789 #define cfgBIFPLR3_LINK_CAP_32GT                                                                        0x0504
2790 #define cfgBIFPLR3_LINK_CNTL_32GT                                                                       0x0508
2791 #define cfgBIFPLR3_LINK_STATUS_32GT                                                                     0x050c
2792 
2793 
2794 // addressBlock: nbio_pcie0_bifplr4_cfgdecp
2795 // base address: 0x0
2796 #define cfgBIFPLR4_VENDOR_ID                                                                            0x0000
2797 #define cfgBIFPLR4_DEVICE_ID                                                                            0x0002
2798 #define cfgBIFPLR4_COMMAND                                                                              0x0004
2799 #define cfgBIFPLR4_STATUS                                                                               0x0006
2800 #define cfgBIFPLR4_REVISION_ID                                                                          0x0008
2801 #define cfgBIFPLR4_PROG_INTERFACE                                                                       0x0009
2802 #define cfgBIFPLR4_SUB_CLASS                                                                            0x000a
2803 #define cfgBIFPLR4_BASE_CLASS                                                                           0x000b
2804 #define cfgBIFPLR4_CACHE_LINE                                                                           0x000c
2805 #define cfgBIFPLR4_LATENCY                                                                              0x000d
2806 #define cfgBIFPLR4_HEADER                                                                               0x000e
2807 #define cfgBIFPLR4_BIST                                                                                 0x000f
2808 #define cfgBIFPLR4_SUB_BUS_NUMBER_LATENCY                                                               0x0018
2809 #define cfgBIFPLR4_IO_BASE_LIMIT                                                                        0x001c
2810 #define cfgBIFPLR4_SECONDARY_STATUS                                                                     0x001e
2811 #define cfgBIFPLR4_MEM_BASE_LIMIT                                                                       0x0020
2812 #define cfgBIFPLR4_PREF_BASE_LIMIT                                                                      0x0024
2813 #define cfgBIFPLR4_PREF_BASE_UPPER                                                                      0x0028
2814 #define cfgBIFPLR4_PREF_LIMIT_UPPER                                                                     0x002c
2815 #define cfgBIFPLR4_IO_BASE_LIMIT_HI                                                                     0x0030
2816 #define cfgBIFPLR4_CAP_PTR                                                                              0x0034
2817 #define cfgBIFPLR4_ROM_BASE_ADDR                                                                        0x0038
2818 #define cfgBIFPLR4_INTERRUPT_LINE                                                                       0x003c
2819 #define cfgBIFPLR4_INTERRUPT_PIN                                                                        0x003d
2820 #define cfgBIFPLR4_EXT_BRIDGE_CNTL                                                                      0x0040
2821 #define cfgBIFPLR4_VENDOR_CAP_LIST                                                                      0x0048
2822 #define cfgBIFPLR4_ADAPTER_ID_W                                                                         0x004c
2823 #define cfgBIFPLR4_PMI_CAP_LIST                                                                         0x0050
2824 #define cfgBIFPLR4_PMI_CAP                                                                              0x0052
2825 #define cfgBIFPLR4_PMI_STATUS_CNTL                                                                      0x0054
2826 #define cfgBIFPLR4_PCIE_CAP_LIST                                                                        0x0058
2827 #define cfgBIFPLR4_PCIE_CAP                                                                             0x005a
2828 #define cfgBIFPLR4_DEVICE_CAP                                                                           0x005c
2829 #define cfgBIFPLR4_DEVICE_CNTL                                                                          0x0060
2830 #define cfgBIFPLR4_DEVICE_STATUS                                                                        0x0062
2831 #define cfgBIFPLR4_LINK_CAP                                                                             0x0064
2832 #define cfgBIFPLR4_LINK_CNTL                                                                            0x0068
2833 #define cfgBIFPLR4_LINK_STATUS                                                                          0x006a
2834 #define cfgBIFPLR4_SLOT_CAP                                                                             0x006c
2835 #define cfgBIFPLR4_SLOT_CNTL                                                                            0x0070
2836 #define cfgBIFPLR4_SLOT_STATUS                                                                          0x0072
2837 #define cfgBIFPLR4_ROOT_CNTL                                                                            0x0074
2838 #define cfgBIFPLR4_ROOT_CAP                                                                             0x0076
2839 #define cfgBIFPLR4_ROOT_STATUS                                                                          0x0078
2840 #define cfgBIFPLR4_DEVICE_CAP2                                                                          0x007c
2841 #define cfgBIFPLR4_DEVICE_CNTL2                                                                         0x0080
2842 #define cfgBIFPLR4_DEVICE_STATUS2                                                                       0x0082
2843 #define cfgBIFPLR4_LINK_CAP2                                                                            0x0084
2844 #define cfgBIFPLR4_LINK_CNTL2                                                                           0x0088
2845 #define cfgBIFPLR4_LINK_STATUS2                                                                         0x008a
2846 #define cfgBIFPLR4_SLOT_CAP2                                                                            0x008c
2847 #define cfgBIFPLR4_SLOT_CNTL2                                                                           0x0090
2848 #define cfgBIFPLR4_SLOT_STATUS2                                                                         0x0092
2849 #define cfgBIFPLR4_MSI_CAP_LIST                                                                         0x00a0
2850 #define cfgBIFPLR4_MSI_MSG_CNTL                                                                         0x00a2
2851 #define cfgBIFPLR4_MSI_MSG_ADDR_LO                                                                      0x00a4
2852 #define cfgBIFPLR4_MSI_MSG_ADDR_HI                                                                      0x00a8
2853 #define cfgBIFPLR4_MSI_MSG_DATA                                                                         0x00a8
2854 #define cfgBIFPLR4_MSI_MSG_DATA_64                                                                      0x00ac
2855 #define cfgBIFPLR4_SSID_CAP_LIST                                                                        0x00c0
2856 #define cfgBIFPLR4_SSID_CAP                                                                             0x00c4
2857 #define cfgBIFPLR4_MSI_MAP_CAP_LIST                                                                     0x00c8
2858 #define cfgBIFPLR4_MSI_MAP_CAP                                                                          0x00ca
2859 #define cfgBIFPLR4_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                    0x0100
2860 #define cfgBIFPLR4_PCIE_VENDOR_SPECIFIC_HDR                                                             0x0104
2861 #define cfgBIFPLR4_PCIE_VENDOR_SPECIFIC1                                                                0x0108
2862 #define cfgBIFPLR4_PCIE_VENDOR_SPECIFIC2                                                                0x010c
2863 #define cfgBIFPLR4_PCIE_VC_ENH_CAP_LIST                                                                 0x0110
2864 #define cfgBIFPLR4_PCIE_PORT_VC_CAP_REG1                                                                0x0114
2865 #define cfgBIFPLR4_PCIE_PORT_VC_CAP_REG2                                                                0x0118
2866 #define cfgBIFPLR4_PCIE_PORT_VC_CNTL                                                                    0x011c
2867 #define cfgBIFPLR4_PCIE_PORT_VC_STATUS                                                                  0x011e
2868 #define cfgBIFPLR4_PCIE_VC0_RESOURCE_CAP                                                                0x0120
2869 #define cfgBIFPLR4_PCIE_VC0_RESOURCE_CNTL                                                               0x0124
2870 #define cfgBIFPLR4_PCIE_VC0_RESOURCE_STATUS                                                             0x012a
2871 #define cfgBIFPLR4_PCIE_VC1_RESOURCE_CAP                                                                0x012c
2872 #define cfgBIFPLR4_PCIE_VC1_RESOURCE_CNTL                                                               0x0130
2873 #define cfgBIFPLR4_PCIE_VC1_RESOURCE_STATUS                                                             0x0136
2874 #define cfgBIFPLR4_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                     0x0140
2875 #define cfgBIFPLR4_PCIE_DEV_SERIAL_NUM_DW1                                                              0x0144
2876 #define cfgBIFPLR4_PCIE_DEV_SERIAL_NUM_DW2                                                              0x0148
2877 #define cfgBIFPLR4_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                        0x0150
2878 #define cfgBIFPLR4_PCIE_UNCORR_ERR_STATUS                                                               0x0154
2879 #define cfgBIFPLR4_PCIE_UNCORR_ERR_MASK                                                                 0x0158
2880 #define cfgBIFPLR4_PCIE_UNCORR_ERR_SEVERITY                                                             0x015c
2881 #define cfgBIFPLR4_PCIE_CORR_ERR_STATUS                                                                 0x0160
2882 #define cfgBIFPLR4_PCIE_CORR_ERR_MASK                                                                   0x0164
2883 #define cfgBIFPLR4_PCIE_ADV_ERR_CAP_CNTL                                                                0x0168
2884 #define cfgBIFPLR4_PCIE_HDR_LOG0                                                                        0x016c
2885 #define cfgBIFPLR4_PCIE_HDR_LOG1                                                                        0x0170
2886 #define cfgBIFPLR4_PCIE_HDR_LOG2                                                                        0x0174
2887 #define cfgBIFPLR4_PCIE_HDR_LOG3                                                                        0x0178
2888 #define cfgBIFPLR4_PCIE_ROOT_ERR_CMD                                                                    0x017c
2889 #define cfgBIFPLR4_PCIE_ROOT_ERR_STATUS                                                                 0x0180
2890 #define cfgBIFPLR4_PCIE_ERR_SRC_ID                                                                      0x0184
2891 #define cfgBIFPLR4_PCIE_TLP_PREFIX_LOG0                                                                 0x0188
2892 #define cfgBIFPLR4_PCIE_TLP_PREFIX_LOG1                                                                 0x018c
2893 #define cfgBIFPLR4_PCIE_TLP_PREFIX_LOG2                                                                 0x0190
2894 #define cfgBIFPLR4_PCIE_TLP_PREFIX_LOG3                                                                 0x0194
2895 #define cfgBIFPLR4_PCIE_SECONDARY_ENH_CAP_LIST                                                          0x0270
2896 #define cfgBIFPLR4_PCIE_LINK_CNTL3                                                                      0x0274
2897 #define cfgBIFPLR4_PCIE_LANE_ERROR_STATUS                                                               0x0278
2898 #define cfgBIFPLR4_PCIE_LANE_0_EQUALIZATION_CNTL                                                        0x027c
2899 #define cfgBIFPLR4_PCIE_LANE_1_EQUALIZATION_CNTL                                                        0x027e
2900 #define cfgBIFPLR4_PCIE_LANE_2_EQUALIZATION_CNTL                                                        0x0280
2901 #define cfgBIFPLR4_PCIE_LANE_3_EQUALIZATION_CNTL                                                        0x0282
2902 #define cfgBIFPLR4_PCIE_LANE_4_EQUALIZATION_CNTL                                                        0x0284
2903 #define cfgBIFPLR4_PCIE_LANE_5_EQUALIZATION_CNTL                                                        0x0286
2904 #define cfgBIFPLR4_PCIE_LANE_6_EQUALIZATION_CNTL                                                        0x0288
2905 #define cfgBIFPLR4_PCIE_LANE_7_EQUALIZATION_CNTL                                                        0x028a
2906 #define cfgBIFPLR4_PCIE_LANE_8_EQUALIZATION_CNTL                                                        0x028c
2907 #define cfgBIFPLR4_PCIE_LANE_9_EQUALIZATION_CNTL                                                        0x028e
2908 #define cfgBIFPLR4_PCIE_LANE_10_EQUALIZATION_CNTL                                                       0x0290
2909 #define cfgBIFPLR4_PCIE_LANE_11_EQUALIZATION_CNTL                                                       0x0292
2910 #define cfgBIFPLR4_PCIE_LANE_12_EQUALIZATION_CNTL                                                       0x0294
2911 #define cfgBIFPLR4_PCIE_LANE_13_EQUALIZATION_CNTL                                                       0x0296
2912 #define cfgBIFPLR4_PCIE_LANE_14_EQUALIZATION_CNTL                                                       0x0298
2913 #define cfgBIFPLR4_PCIE_LANE_15_EQUALIZATION_CNTL                                                       0x029a
2914 #define cfgBIFPLR4_PCIE_ACS_ENH_CAP_LIST                                                                0x02a0
2915 #define cfgBIFPLR4_PCIE_ACS_CAP                                                                         0x02a4
2916 #define cfgBIFPLR4_PCIE_ACS_CNTL                                                                        0x02a6
2917 #define cfgBIFPLR4_PCIE_MC_ENH_CAP_LIST                                                                 0x02f0
2918 #define cfgBIFPLR4_PCIE_MC_CAP                                                                          0x02f4
2919 #define cfgBIFPLR4_PCIE_MC_CNTL                                                                         0x02f6
2920 #define cfgBIFPLR4_PCIE_MC_ADDR0                                                                        0x02f8
2921 #define cfgBIFPLR4_PCIE_MC_ADDR1                                                                        0x02fc
2922 #define cfgBIFPLR4_PCIE_MC_RCV0                                                                         0x0300
2923 #define cfgBIFPLR4_PCIE_MC_RCV1                                                                         0x0304
2924 #define cfgBIFPLR4_PCIE_MC_BLOCK_ALL0                                                                   0x0308
2925 #define cfgBIFPLR4_PCIE_MC_BLOCK_ALL1                                                                   0x030c
2926 #define cfgBIFPLR4_PCIE_MC_BLOCK_UNTRANSLATED_0                                                         0x0310
2927 #define cfgBIFPLR4_PCIE_MC_BLOCK_UNTRANSLATED_1                                                         0x0314
2928 #define cfgBIFPLR4_PCIE_MC_OVERLAY_BAR0                                                                 0x0318
2929 #define cfgBIFPLR4_PCIE_MC_OVERLAY_BAR1                                                                 0x031c
2930 #define cfgBIFPLR4_PCIE_L1_PM_SUB_CAP_LIST                                                              0x0370
2931 #define cfgBIFPLR4_PCIE_L1_PM_SUB_CAP                                                                   0x0374
2932 #define cfgBIFPLR4_PCIE_L1_PM_SUB_CNTL                                                                  0x0378
2933 #define cfgBIFPLR4_PCIE_L1_PM_SUB_CNTL2                                                                 0x037c
2934 #define cfgBIFPLR4_PCIE_DPC_ENH_CAP_LIST                                                                0x0380
2935 #define cfgBIFPLR4_PCIE_DPC_CAP_LIST                                                                    0x0384
2936 #define cfgBIFPLR4_PCIE_DPC_CNTL                                                                        0x0386
2937 #define cfgBIFPLR4_PCIE_DPC_STATUS                                                                      0x0388
2938 #define cfgBIFPLR4_PCIE_DPC_ERROR_SOURCE_ID                                                             0x038a
2939 #define cfgBIFPLR4_PCIE_RP_PIO_STATUS                                                                   0x038c
2940 #define cfgBIFPLR4_PCIE_RP_PIO_MASK                                                                     0x0390
2941 #define cfgBIFPLR4_PCIE_RP_PIO_SEVERITY                                                                 0x0394
2942 #define cfgBIFPLR4_PCIE_RP_PIO_SYSERROR                                                                 0x0398
2943 #define cfgBIFPLR4_PCIE_RP_PIO_EXCEPTION                                                                0x039c
2944 #define cfgBIFPLR4_PCIE_RP_PIO_HDR_LOG0                                                                 0x03a0
2945 #define cfgBIFPLR4_PCIE_RP_PIO_HDR_LOG1                                                                 0x03a4
2946 #define cfgBIFPLR4_PCIE_RP_PIO_HDR_LOG2                                                                 0x03a8
2947 #define cfgBIFPLR4_PCIE_RP_PIO_HDR_LOG3                                                                 0x03ac
2948 #define cfgBIFPLR4_PCIE_RP_PIO_PREFIX_LOG0                                                              0x03b4
2949 #define cfgBIFPLR4_PCIE_RP_PIO_PREFIX_LOG1                                                              0x03b8
2950 #define cfgBIFPLR4_PCIE_RP_PIO_PREFIX_LOG2                                                              0x03bc
2951 #define cfgBIFPLR4_PCIE_RP_PIO_PREFIX_LOG3                                                              0x03c0
2952 #define cfgBIFPLR4_PCIE_ESM_CAP_LIST                                                                    0x03c4
2953 #define cfgBIFPLR4_PCIE_ESM_HEADER_1                                                                    0x03c8
2954 #define cfgBIFPLR4_PCIE_ESM_HEADER_2                                                                    0x03cc
2955 #define cfgBIFPLR4_PCIE_ESM_STATUS                                                                      0x03ce
2956 #define cfgBIFPLR4_PCIE_ESM_CTRL                                                                        0x03d0
2957 #define cfgBIFPLR4_PCIE_ESM_CAP_1                                                                       0x03d4
2958 #define cfgBIFPLR4_PCIE_ESM_CAP_2                                                                       0x03d8
2959 #define cfgBIFPLR4_PCIE_ESM_CAP_3                                                                       0x03dc
2960 #define cfgBIFPLR4_PCIE_ESM_CAP_4                                                                       0x03e0
2961 #define cfgBIFPLR4_PCIE_ESM_CAP_5                                                                       0x03e4
2962 #define cfgBIFPLR4_PCIE_ESM_CAP_6                                                                       0x03e8
2963 #define cfgBIFPLR4_PCIE_ESM_CAP_7                                                                       0x03ec
2964 #define cfgBIFPLR4_PCIE_DLF_ENH_CAP_LIST                                                                0x0400
2965 #define cfgBIFPLR4_DATA_LINK_FEATURE_CAP                                                                0x0404
2966 #define cfgBIFPLR4_DATA_LINK_FEATURE_STATUS                                                             0x0408
2967 #define cfgBIFPLR4_PCIE_PHY_16GT_ENH_CAP_LIST                                                           0x0410
2968 #define cfgBIFPLR4_LINK_CAP_16GT                                                                        0x0414
2969 #define cfgBIFPLR4_LINK_CNTL_16GT                                                                       0x0418
2970 #define cfgBIFPLR4_LINK_STATUS_16GT                                                                     0x041c
2971 #define cfgBIFPLR4_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                    0x0420
2972 #define cfgBIFPLR4_RTM1_PARITY_MISMATCH_STATUS_16GT                                                     0x0424
2973 #define cfgBIFPLR4_RTM2_PARITY_MISMATCH_STATUS_16GT                                                     0x0428
2974 #define cfgBIFPLR4_LANE_0_EQUALIZATION_CNTL_16GT                                                        0x0430
2975 #define cfgBIFPLR4_LANE_1_EQUALIZATION_CNTL_16GT                                                        0x0431
2976 #define cfgBIFPLR4_LANE_2_EQUALIZATION_CNTL_16GT                                                        0x0432
2977 #define cfgBIFPLR4_LANE_3_EQUALIZATION_CNTL_16GT                                                        0x0433
2978 #define cfgBIFPLR4_LANE_4_EQUALIZATION_CNTL_16GT                                                        0x0434
2979 #define cfgBIFPLR4_LANE_5_EQUALIZATION_CNTL_16GT                                                        0x0435
2980 #define cfgBIFPLR4_LANE_6_EQUALIZATION_CNTL_16GT                                                        0x0436
2981 #define cfgBIFPLR4_LANE_7_EQUALIZATION_CNTL_16GT                                                        0x0437
2982 #define cfgBIFPLR4_LANE_8_EQUALIZATION_CNTL_16GT                                                        0x0438
2983 #define cfgBIFPLR4_LANE_9_EQUALIZATION_CNTL_16GT                                                        0x0439
2984 #define cfgBIFPLR4_LANE_10_EQUALIZATION_CNTL_16GT                                                       0x043a
2985 #define cfgBIFPLR4_LANE_11_EQUALIZATION_CNTL_16GT                                                       0x043b
2986 #define cfgBIFPLR4_LANE_12_EQUALIZATION_CNTL_16GT                                                       0x043c
2987 #define cfgBIFPLR4_LANE_13_EQUALIZATION_CNTL_16GT                                                       0x043d
2988 #define cfgBIFPLR4_LANE_14_EQUALIZATION_CNTL_16GT                                                       0x043e
2989 #define cfgBIFPLR4_LANE_15_EQUALIZATION_CNTL_16GT                                                       0x043f
2990 #define cfgBIFPLR4_PCIE_MARGINING_ENH_CAP_LIST                                                          0x0440
2991 #define cfgBIFPLR4_MARGINING_PORT_CAP                                                                   0x0444
2992 #define cfgBIFPLR4_MARGINING_PORT_STATUS                                                                0x0446
2993 #define cfgBIFPLR4_LANE_0_MARGINING_LANE_CNTL                                                           0x0448
2994 #define cfgBIFPLR4_LANE_0_MARGINING_LANE_STATUS                                                         0x044a
2995 #define cfgBIFPLR4_LANE_1_MARGINING_LANE_CNTL                                                           0x044c
2996 #define cfgBIFPLR4_LANE_1_MARGINING_LANE_STATUS                                                         0x044e
2997 #define cfgBIFPLR4_LANE_2_MARGINING_LANE_CNTL                                                           0x0450
2998 #define cfgBIFPLR4_LANE_2_MARGINING_LANE_STATUS                                                         0x0452
2999 #define cfgBIFPLR4_LANE_3_MARGINING_LANE_CNTL                                                           0x0454
3000 #define cfgBIFPLR4_LANE_3_MARGINING_LANE_STATUS                                                         0x0456
3001 #define cfgBIFPLR4_LANE_4_MARGINING_LANE_CNTL                                                           0x0458
3002 #define cfgBIFPLR4_LANE_4_MARGINING_LANE_STATUS                                                         0x045a
3003 #define cfgBIFPLR4_LANE_5_MARGINING_LANE_CNTL                                                           0x045c
3004 #define cfgBIFPLR4_LANE_5_MARGINING_LANE_STATUS                                                         0x045e
3005 #define cfgBIFPLR4_LANE_6_MARGINING_LANE_CNTL                                                           0x0460
3006 #define cfgBIFPLR4_LANE_6_MARGINING_LANE_STATUS                                                         0x0462
3007 #define cfgBIFPLR4_LANE_7_MARGINING_LANE_CNTL                                                           0x0464
3008 #define cfgBIFPLR4_LANE_7_MARGINING_LANE_STATUS                                                         0x0466
3009 #define cfgBIFPLR4_LANE_8_MARGINING_LANE_CNTL                                                           0x0468
3010 #define cfgBIFPLR4_LANE_8_MARGINING_LANE_STATUS                                                         0x046a
3011 #define cfgBIFPLR4_LANE_9_MARGINING_LANE_CNTL                                                           0x046c
3012 #define cfgBIFPLR4_LANE_9_MARGINING_LANE_STATUS                                                         0x046e
3013 #define cfgBIFPLR4_LANE_10_MARGINING_LANE_CNTL                                                          0x0470
3014 #define cfgBIFPLR4_LANE_10_MARGINING_LANE_STATUS                                                        0x0472
3015 #define cfgBIFPLR4_LANE_11_MARGINING_LANE_CNTL                                                          0x0474
3016 #define cfgBIFPLR4_LANE_11_MARGINING_LANE_STATUS                                                        0x0476
3017 #define cfgBIFPLR4_LANE_12_MARGINING_LANE_CNTL                                                          0x0478
3018 #define cfgBIFPLR4_LANE_12_MARGINING_LANE_STATUS                                                        0x047a
3019 #define cfgBIFPLR4_LANE_13_MARGINING_LANE_CNTL                                                          0x047c
3020 #define cfgBIFPLR4_LANE_13_MARGINING_LANE_STATUS                                                        0x047e
3021 #define cfgBIFPLR4_LANE_14_MARGINING_LANE_CNTL                                                          0x0480
3022 #define cfgBIFPLR4_LANE_14_MARGINING_LANE_STATUS                                                        0x0482
3023 #define cfgBIFPLR4_LANE_15_MARGINING_LANE_CNTL                                                          0x0484
3024 #define cfgBIFPLR4_LANE_15_MARGINING_LANE_STATUS                                                        0x0486
3025 #define cfgBIFPLR4_PCIE_CCIX_CAP_LIST                                                                   0x0488
3026 #define cfgBIFPLR4_PCIE_CCIX_HEADER_1                                                                   0x048c
3027 #define cfgBIFPLR4_PCIE_CCIX_HEADER_2                                                                   0x0490
3028 #define cfgBIFPLR4_PCIE_CCIX_CAP                                                                        0x0492
3029 #define cfgBIFPLR4_PCIE_CCIX_ESM_REQD_CAP                                                               0x0494
3030 #define cfgBIFPLR4_PCIE_CCIX_ESM_OPTL_CAP                                                               0x0498
3031 #define cfgBIFPLR4_PCIE_CCIX_ESM_STATUS                                                                 0x049c
3032 #define cfgBIFPLR4_PCIE_CCIX_ESM_CNTL                                                                   0x04a0
3033 #define cfgBIFPLR4_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                    0x04a4
3034 #define cfgBIFPLR4_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                    0x04a5
3035 #define cfgBIFPLR4_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                    0x04a6
3036 #define cfgBIFPLR4_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                    0x04a7
3037 #define cfgBIFPLR4_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                    0x04a8
3038 #define cfgBIFPLR4_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                    0x04a9
3039 #define cfgBIFPLR4_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                    0x04aa
3040 #define cfgBIFPLR4_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                    0x04ab
3041 #define cfgBIFPLR4_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                    0x04ac
3042 #define cfgBIFPLR4_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                    0x04ad
3043 #define cfgBIFPLR4_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                   0x04ae
3044 #define cfgBIFPLR4_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                   0x04af
3045 #define cfgBIFPLR4_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                   0x04b0
3046 #define cfgBIFPLR4_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                   0x04b1
3047 #define cfgBIFPLR4_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                   0x04b2
3048 #define cfgBIFPLR4_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                   0x04b3
3049 #define cfgBIFPLR4_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                    0x04b4
3050 #define cfgBIFPLR4_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                    0x04b5
3051 #define cfgBIFPLR4_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                    0x04b6
3052 #define cfgBIFPLR4_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                    0x04b7
3053 #define cfgBIFPLR4_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                    0x04b8
3054 #define cfgBIFPLR4_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                    0x04b9
3055 #define cfgBIFPLR4_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                    0x04ba
3056 #define cfgBIFPLR4_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                    0x04bb
3057 #define cfgBIFPLR4_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                    0x04bc
3058 #define cfgBIFPLR4_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                    0x04bd
3059 #define cfgBIFPLR4_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                   0x04be
3060 #define cfgBIFPLR4_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                   0x04bf
3061 #define cfgBIFPLR4_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                   0x04c0
3062 #define cfgBIFPLR4_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                   0x04c1
3063 #define cfgBIFPLR4_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                   0x04c2
3064 #define cfgBIFPLR4_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                   0x04c3
3065 #define cfgBIFPLR4_PCIE_CCIX_TRANS_CAP                                                                  0x04c4
3066 #define cfgBIFPLR4_PCIE_CCIX_TRANS_CNTL                                                                 0x04c8
3067 #define cfgBIFPLR4_LINK_CAP_32GT                                                                        0x0504
3068 #define cfgBIFPLR4_LINK_CNTL_32GT                                                                       0x0508
3069 #define cfgBIFPLR4_LINK_STATUS_32GT                                                                     0x050c
3070 
3071 
3072 // addressBlock: nbio_pcie1_bifplr5_cfgdecp
3073 // base address: 0x0
3074 #define cfgBIFPLR5_VENDOR_ID                                                                            0x0000
3075 #define cfgBIFPLR5_DEVICE_ID                                                                            0x0002
3076 #define cfgBIFPLR5_COMMAND                                                                              0x0004
3077 #define cfgBIFPLR5_STATUS                                                                               0x0006
3078 #define cfgBIFPLR5_REVISION_ID                                                                          0x0008
3079 #define cfgBIFPLR5_PROG_INTERFACE                                                                       0x0009
3080 #define cfgBIFPLR5_SUB_CLASS                                                                            0x000a
3081 #define cfgBIFPLR5_BASE_CLASS                                                                           0x000b
3082 #define cfgBIFPLR5_CACHE_LINE                                                                           0x000c
3083 #define cfgBIFPLR5_LATENCY                                                                              0x000d
3084 #define cfgBIFPLR5_HEADER                                                                               0x000e
3085 #define cfgBIFPLR5_BIST                                                                                 0x000f
3086 #define cfgBIFPLR5_SUB_BUS_NUMBER_LATENCY                                                               0x0018
3087 #define cfgBIFPLR5_IO_BASE_LIMIT                                                                        0x001c
3088 #define cfgBIFPLR5_SECONDARY_STATUS                                                                     0x001e
3089 #define cfgBIFPLR5_MEM_BASE_LIMIT                                                                       0x0020
3090 #define cfgBIFPLR5_PREF_BASE_LIMIT                                                                      0x0024
3091 #define cfgBIFPLR5_PREF_BASE_UPPER                                                                      0x0028
3092 #define cfgBIFPLR5_PREF_LIMIT_UPPER                                                                     0x002c
3093 #define cfgBIFPLR5_IO_BASE_LIMIT_HI                                                                     0x0030
3094 #define cfgBIFPLR5_CAP_PTR                                                                              0x0034
3095 #define cfgBIFPLR5_ROM_BASE_ADDR                                                                        0x0038
3096 #define cfgBIFPLR5_INTERRUPT_LINE                                                                       0x003c
3097 #define cfgBIFPLR5_INTERRUPT_PIN                                                                        0x003d
3098 #define cfgBIFPLR5_EXT_BRIDGE_CNTL                                                                      0x0040
3099 #define cfgBIFPLR5_VENDOR_CAP_LIST                                                                      0x0048
3100 #define cfgBIFPLR5_ADAPTER_ID_W                                                                         0x004c
3101 #define cfgBIFPLR5_PMI_CAP_LIST                                                                         0x0050
3102 #define cfgBIFPLR5_PMI_CAP                                                                              0x0052
3103 #define cfgBIFPLR5_PMI_STATUS_CNTL                                                                      0x0054
3104 #define cfgBIFPLR5_PCIE_CAP_LIST                                                                        0x0058
3105 #define cfgBIFPLR5_PCIE_CAP                                                                             0x005a
3106 #define cfgBIFPLR5_DEVICE_CAP                                                                           0x005c
3107 #define cfgBIFPLR5_DEVICE_CNTL                                                                          0x0060
3108 #define cfgBIFPLR5_DEVICE_STATUS                                                                        0x0062
3109 #define cfgBIFPLR5_LINK_CAP                                                                             0x0064
3110 #define cfgBIFPLR5_LINK_CNTL                                                                            0x0068
3111 #define cfgBIFPLR5_LINK_STATUS                                                                          0x006a
3112 #define cfgBIFPLR5_SLOT_CAP                                                                             0x006c
3113 #define cfgBIFPLR5_SLOT_CNTL                                                                            0x0070
3114 #define cfgBIFPLR5_SLOT_STATUS                                                                          0x0072
3115 #define cfgBIFPLR5_ROOT_CNTL                                                                            0x0074
3116 #define cfgBIFPLR5_ROOT_CAP                                                                             0x0076
3117 #define cfgBIFPLR5_ROOT_STATUS                                                                          0x0078
3118 #define cfgBIFPLR5_DEVICE_CAP2                                                                          0x007c
3119 #define cfgBIFPLR5_DEVICE_CNTL2                                                                         0x0080
3120 #define cfgBIFPLR5_DEVICE_STATUS2                                                                       0x0082
3121 #define cfgBIFPLR5_LINK_CAP2                                                                            0x0084
3122 #define cfgBIFPLR5_LINK_CNTL2                                                                           0x0088
3123 #define cfgBIFPLR5_LINK_STATUS2                                                                         0x008a
3124 #define cfgBIFPLR5_SLOT_CAP2                                                                            0x008c
3125 #define cfgBIFPLR5_SLOT_CNTL2                                                                           0x0090
3126 #define cfgBIFPLR5_SLOT_STATUS2                                                                         0x0092
3127 #define cfgBIFPLR5_MSI_CAP_LIST                                                                         0x00a0
3128 #define cfgBIFPLR5_MSI_MSG_CNTL                                                                         0x00a2
3129 #define cfgBIFPLR5_MSI_MSG_ADDR_LO                                                                      0x00a4
3130 #define cfgBIFPLR5_MSI_MSG_ADDR_HI                                                                      0x00a8
3131 #define cfgBIFPLR5_MSI_MSG_DATA                                                                         0x00a8
3132 #define cfgBIFPLR5_MSI_MSG_DATA_64                                                                      0x00ac
3133 #define cfgBIFPLR5_SSID_CAP_LIST                                                                        0x00c0
3134 #define cfgBIFPLR5_SSID_CAP                                                                             0x00c4
3135 #define cfgBIFPLR5_MSI_MAP_CAP_LIST                                                                     0x00c8
3136 #define cfgBIFPLR5_MSI_MAP_CAP                                                                          0x00ca
3137 #define cfgBIFPLR5_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                    0x0100
3138 #define cfgBIFPLR5_PCIE_VENDOR_SPECIFIC_HDR                                                             0x0104
3139 #define cfgBIFPLR5_PCIE_VENDOR_SPECIFIC1                                                                0x0108
3140 #define cfgBIFPLR5_PCIE_VENDOR_SPECIFIC2                                                                0x010c
3141 #define cfgBIFPLR5_PCIE_VC_ENH_CAP_LIST                                                                 0x0110
3142 #define cfgBIFPLR5_PCIE_PORT_VC_CAP_REG1                                                                0x0114
3143 #define cfgBIFPLR5_PCIE_PORT_VC_CAP_REG2                                                                0x0118
3144 #define cfgBIFPLR5_PCIE_PORT_VC_CNTL                                                                    0x011c
3145 #define cfgBIFPLR5_PCIE_PORT_VC_STATUS                                                                  0x011e
3146 #define cfgBIFPLR5_PCIE_VC0_RESOURCE_CAP                                                                0x0120
3147 #define cfgBIFPLR5_PCIE_VC0_RESOURCE_CNTL                                                               0x0124
3148 #define cfgBIFPLR5_PCIE_VC0_RESOURCE_STATUS                                                             0x012a
3149 #define cfgBIFPLR5_PCIE_VC1_RESOURCE_CAP                                                                0x012c
3150 #define cfgBIFPLR5_PCIE_VC1_RESOURCE_CNTL                                                               0x0130
3151 #define cfgBIFPLR5_PCIE_VC1_RESOURCE_STATUS                                                             0x0136
3152 #define cfgBIFPLR5_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                     0x0140
3153 #define cfgBIFPLR5_PCIE_DEV_SERIAL_NUM_DW1                                                              0x0144
3154 #define cfgBIFPLR5_PCIE_DEV_SERIAL_NUM_DW2                                                              0x0148
3155 #define cfgBIFPLR5_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                        0x0150
3156 #define cfgBIFPLR5_PCIE_UNCORR_ERR_STATUS                                                               0x0154
3157 #define cfgBIFPLR5_PCIE_UNCORR_ERR_MASK                                                                 0x0158
3158 #define cfgBIFPLR5_PCIE_UNCORR_ERR_SEVERITY                                                             0x015c
3159 #define cfgBIFPLR5_PCIE_CORR_ERR_STATUS                                                                 0x0160
3160 #define cfgBIFPLR5_PCIE_CORR_ERR_MASK                                                                   0x0164
3161 #define cfgBIFPLR5_PCIE_ADV_ERR_CAP_CNTL                                                                0x0168
3162 #define cfgBIFPLR5_PCIE_HDR_LOG0                                                                        0x016c
3163 #define cfgBIFPLR5_PCIE_HDR_LOG1                                                                        0x0170
3164 #define cfgBIFPLR5_PCIE_HDR_LOG2                                                                        0x0174
3165 #define cfgBIFPLR5_PCIE_HDR_LOG3                                                                        0x0178
3166 #define cfgBIFPLR5_PCIE_ROOT_ERR_CMD                                                                    0x017c
3167 #define cfgBIFPLR5_PCIE_ROOT_ERR_STATUS                                                                 0x0180
3168 #define cfgBIFPLR5_PCIE_ERR_SRC_ID                                                                      0x0184
3169 #define cfgBIFPLR5_PCIE_TLP_PREFIX_LOG0                                                                 0x0188
3170 #define cfgBIFPLR5_PCIE_TLP_PREFIX_LOG1                                                                 0x018c
3171 #define cfgBIFPLR5_PCIE_TLP_PREFIX_LOG2                                                                 0x0190
3172 #define cfgBIFPLR5_PCIE_TLP_PREFIX_LOG3                                                                 0x0194
3173 #define cfgBIFPLR5_PCIE_SECONDARY_ENH_CAP_LIST                                                          0x0270
3174 #define cfgBIFPLR5_PCIE_LINK_CNTL3                                                                      0x0274
3175 #define cfgBIFPLR5_PCIE_LANE_ERROR_STATUS                                                               0x0278
3176 #define cfgBIFPLR5_PCIE_LANE_0_EQUALIZATION_CNTL                                                        0x027c
3177 #define cfgBIFPLR5_PCIE_LANE_1_EQUALIZATION_CNTL                                                        0x027e
3178 #define cfgBIFPLR5_PCIE_LANE_2_EQUALIZATION_CNTL                                                        0x0280
3179 #define cfgBIFPLR5_PCIE_LANE_3_EQUALIZATION_CNTL                                                        0x0282
3180 #define cfgBIFPLR5_PCIE_LANE_4_EQUALIZATION_CNTL                                                        0x0284
3181 #define cfgBIFPLR5_PCIE_LANE_5_EQUALIZATION_CNTL                                                        0x0286
3182 #define cfgBIFPLR5_PCIE_LANE_6_EQUALIZATION_CNTL                                                        0x0288
3183 #define cfgBIFPLR5_PCIE_LANE_7_EQUALIZATION_CNTL                                                        0x028a
3184 #define cfgBIFPLR5_PCIE_LANE_8_EQUALIZATION_CNTL                                                        0x028c
3185 #define cfgBIFPLR5_PCIE_LANE_9_EQUALIZATION_CNTL                                                        0x028e
3186 #define cfgBIFPLR5_PCIE_LANE_10_EQUALIZATION_CNTL                                                       0x0290
3187 #define cfgBIFPLR5_PCIE_LANE_11_EQUALIZATION_CNTL                                                       0x0292
3188 #define cfgBIFPLR5_PCIE_LANE_12_EQUALIZATION_CNTL                                                       0x0294
3189 #define cfgBIFPLR5_PCIE_LANE_13_EQUALIZATION_CNTL                                                       0x0296
3190 #define cfgBIFPLR5_PCIE_LANE_14_EQUALIZATION_CNTL                                                       0x0298
3191 #define cfgBIFPLR5_PCIE_LANE_15_EQUALIZATION_CNTL                                                       0x029a
3192 #define cfgBIFPLR5_PCIE_ACS_ENH_CAP_LIST                                                                0x02a0
3193 #define cfgBIFPLR5_PCIE_ACS_CAP                                                                         0x02a4
3194 #define cfgBIFPLR5_PCIE_ACS_CNTL                                                                        0x02a6
3195 #define cfgBIFPLR5_PCIE_MC_ENH_CAP_LIST                                                                 0x02f0
3196 #define cfgBIFPLR5_PCIE_MC_CAP                                                                          0x02f4
3197 #define cfgBIFPLR5_PCIE_MC_CNTL                                                                         0x02f6
3198 #define cfgBIFPLR5_PCIE_MC_ADDR0                                                                        0x02f8
3199 #define cfgBIFPLR5_PCIE_MC_ADDR1                                                                        0x02fc
3200 #define cfgBIFPLR5_PCIE_MC_RCV0                                                                         0x0300
3201 #define cfgBIFPLR5_PCIE_MC_RCV1                                                                         0x0304
3202 #define cfgBIFPLR5_PCIE_MC_BLOCK_ALL0                                                                   0x0308
3203 #define cfgBIFPLR5_PCIE_MC_BLOCK_ALL1                                                                   0x030c
3204 #define cfgBIFPLR5_PCIE_MC_BLOCK_UNTRANSLATED_0                                                         0x0310
3205 #define cfgBIFPLR5_PCIE_MC_BLOCK_UNTRANSLATED_1                                                         0x0314
3206 #define cfgBIFPLR5_PCIE_MC_OVERLAY_BAR0                                                                 0x0318
3207 #define cfgBIFPLR5_PCIE_MC_OVERLAY_BAR1                                                                 0x031c
3208 #define cfgBIFPLR5_PCIE_L1_PM_SUB_CAP_LIST                                                              0x0370
3209 #define cfgBIFPLR5_PCIE_L1_PM_SUB_CAP                                                                   0x0374
3210 #define cfgBIFPLR5_PCIE_L1_PM_SUB_CNTL                                                                  0x0378
3211 #define cfgBIFPLR5_PCIE_L1_PM_SUB_CNTL2                                                                 0x037c
3212 #define cfgBIFPLR5_PCIE_DPC_ENH_CAP_LIST                                                                0x0380
3213 #define cfgBIFPLR5_PCIE_DPC_CAP_LIST                                                                    0x0384
3214 #define cfgBIFPLR5_PCIE_DPC_CNTL                                                                        0x0386
3215 #define cfgBIFPLR5_PCIE_DPC_STATUS                                                                      0x0388
3216 #define cfgBIFPLR5_PCIE_DPC_ERROR_SOURCE_ID                                                             0x038a
3217 #define cfgBIFPLR5_PCIE_RP_PIO_STATUS                                                                   0x038c
3218 #define cfgBIFPLR5_PCIE_RP_PIO_MASK                                                                     0x0390
3219 #define cfgBIFPLR5_PCIE_RP_PIO_SEVERITY                                                                 0x0394
3220 #define cfgBIFPLR5_PCIE_RP_PIO_SYSERROR                                                                 0x0398
3221 #define cfgBIFPLR5_PCIE_RP_PIO_EXCEPTION                                                                0x039c
3222 #define cfgBIFPLR5_PCIE_RP_PIO_HDR_LOG0                                                                 0x03a0
3223 #define cfgBIFPLR5_PCIE_RP_PIO_HDR_LOG1                                                                 0x03a4
3224 #define cfgBIFPLR5_PCIE_RP_PIO_HDR_LOG2                                                                 0x03a8
3225 #define cfgBIFPLR5_PCIE_RP_PIO_HDR_LOG3                                                                 0x03ac
3226 #define cfgBIFPLR5_PCIE_RP_PIO_PREFIX_LOG0                                                              0x03b4
3227 #define cfgBIFPLR5_PCIE_RP_PIO_PREFIX_LOG1                                                              0x03b8
3228 #define cfgBIFPLR5_PCIE_RP_PIO_PREFIX_LOG2                                                              0x03bc
3229 #define cfgBIFPLR5_PCIE_RP_PIO_PREFIX_LOG3                                                              0x03c0
3230 #define cfgBIFPLR5_PCIE_ESM_CAP_LIST                                                                    0x03c4
3231 #define cfgBIFPLR5_PCIE_ESM_HEADER_1                                                                    0x03c8
3232 #define cfgBIFPLR5_PCIE_ESM_HEADER_2                                                                    0x03cc
3233 #define cfgBIFPLR5_PCIE_ESM_STATUS                                                                      0x03ce
3234 #define cfgBIFPLR5_PCIE_ESM_CTRL                                                                        0x03d0
3235 #define cfgBIFPLR5_PCIE_ESM_CAP_1                                                                       0x03d4
3236 #define cfgBIFPLR5_PCIE_ESM_CAP_2                                                                       0x03d8
3237 #define cfgBIFPLR5_PCIE_ESM_CAP_3                                                                       0x03dc
3238 #define cfgBIFPLR5_PCIE_ESM_CAP_4                                                                       0x03e0
3239 #define cfgBIFPLR5_PCIE_ESM_CAP_5                                                                       0x03e4
3240 #define cfgBIFPLR5_PCIE_ESM_CAP_6                                                                       0x03e8
3241 #define cfgBIFPLR5_PCIE_ESM_CAP_7                                                                       0x03ec
3242 #define cfgBIFPLR5_PCIE_DLF_ENH_CAP_LIST                                                                0x0400
3243 #define cfgBIFPLR5_DATA_LINK_FEATURE_CAP                                                                0x0404
3244 #define cfgBIFPLR5_DATA_LINK_FEATURE_STATUS                                                             0x0408
3245 #define cfgBIFPLR5_PCIE_PHY_16GT_ENH_CAP_LIST                                                           0x0410
3246 #define cfgBIFPLR5_LINK_CAP_16GT                                                                        0x0414
3247 #define cfgBIFPLR5_LINK_CNTL_16GT                                                                       0x0418
3248 #define cfgBIFPLR5_LINK_STATUS_16GT                                                                     0x041c
3249 #define cfgBIFPLR5_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                    0x0420
3250 #define cfgBIFPLR5_RTM1_PARITY_MISMATCH_STATUS_16GT                                                     0x0424
3251 #define cfgBIFPLR5_RTM2_PARITY_MISMATCH_STATUS_16GT                                                     0x0428
3252 #define cfgBIFPLR5_LANE_0_EQUALIZATION_CNTL_16GT                                                        0x0430
3253 #define cfgBIFPLR5_LANE_1_EQUALIZATION_CNTL_16GT                                                        0x0431
3254 #define cfgBIFPLR5_LANE_2_EQUALIZATION_CNTL_16GT                                                        0x0432
3255 #define cfgBIFPLR5_LANE_3_EQUALIZATION_CNTL_16GT                                                        0x0433
3256 #define cfgBIFPLR5_LANE_4_EQUALIZATION_CNTL_16GT                                                        0x0434
3257 #define cfgBIFPLR5_LANE_5_EQUALIZATION_CNTL_16GT                                                        0x0435
3258 #define cfgBIFPLR5_LANE_6_EQUALIZATION_CNTL_16GT                                                        0x0436
3259 #define cfgBIFPLR5_LANE_7_EQUALIZATION_CNTL_16GT                                                        0x0437
3260 #define cfgBIFPLR5_LANE_8_EQUALIZATION_CNTL_16GT                                                        0x0438
3261 #define cfgBIFPLR5_LANE_9_EQUALIZATION_CNTL_16GT                                                        0x0439
3262 #define cfgBIFPLR5_LANE_10_EQUALIZATION_CNTL_16GT                                                       0x043a
3263 #define cfgBIFPLR5_LANE_11_EQUALIZATION_CNTL_16GT                                                       0x043b
3264 #define cfgBIFPLR5_LANE_12_EQUALIZATION_CNTL_16GT                                                       0x043c
3265 #define cfgBIFPLR5_LANE_13_EQUALIZATION_CNTL_16GT                                                       0x043d
3266 #define cfgBIFPLR5_LANE_14_EQUALIZATION_CNTL_16GT                                                       0x043e
3267 #define cfgBIFPLR5_LANE_15_EQUALIZATION_CNTL_16GT                                                       0x043f
3268 #define cfgBIFPLR5_PCIE_MARGINING_ENH_CAP_LIST                                                          0x0440
3269 #define cfgBIFPLR5_MARGINING_PORT_CAP                                                                   0x0444
3270 #define cfgBIFPLR5_MARGINING_PORT_STATUS                                                                0x0446
3271 #define cfgBIFPLR5_LANE_0_MARGINING_LANE_CNTL                                                           0x0448
3272 #define cfgBIFPLR5_LANE_0_MARGINING_LANE_STATUS                                                         0x044a
3273 #define cfgBIFPLR5_LANE_1_MARGINING_LANE_CNTL                                                           0x044c
3274 #define cfgBIFPLR5_LANE_1_MARGINING_LANE_STATUS                                                         0x044e
3275 #define cfgBIFPLR5_LANE_2_MARGINING_LANE_CNTL                                                           0x0450
3276 #define cfgBIFPLR5_LANE_2_MARGINING_LANE_STATUS                                                         0x0452
3277 #define cfgBIFPLR5_LANE_3_MARGINING_LANE_CNTL                                                           0x0454
3278 #define cfgBIFPLR5_LANE_3_MARGINING_LANE_STATUS                                                         0x0456
3279 #define cfgBIFPLR5_LANE_4_MARGINING_LANE_CNTL                                                           0x0458
3280 #define cfgBIFPLR5_LANE_4_MARGINING_LANE_STATUS                                                         0x045a
3281 #define cfgBIFPLR5_LANE_5_MARGINING_LANE_CNTL                                                           0x045c
3282 #define cfgBIFPLR5_LANE_5_MARGINING_LANE_STATUS                                                         0x045e
3283 #define cfgBIFPLR5_LANE_6_MARGINING_LANE_CNTL                                                           0x0460
3284 #define cfgBIFPLR5_LANE_6_MARGINING_LANE_STATUS                                                         0x0462
3285 #define cfgBIFPLR5_LANE_7_MARGINING_LANE_CNTL                                                           0x0464
3286 #define cfgBIFPLR5_LANE_7_MARGINING_LANE_STATUS                                                         0x0466
3287 #define cfgBIFPLR5_LANE_8_MARGINING_LANE_CNTL                                                           0x0468
3288 #define cfgBIFPLR5_LANE_8_MARGINING_LANE_STATUS                                                         0x046a
3289 #define cfgBIFPLR5_LANE_9_MARGINING_LANE_CNTL                                                           0x046c
3290 #define cfgBIFPLR5_LANE_9_MARGINING_LANE_STATUS                                                         0x046e
3291 #define cfgBIFPLR5_LANE_10_MARGINING_LANE_CNTL                                                          0x0470
3292 #define cfgBIFPLR5_LANE_10_MARGINING_LANE_STATUS                                                        0x0472
3293 #define cfgBIFPLR5_LANE_11_MARGINING_LANE_CNTL                                                          0x0474
3294 #define cfgBIFPLR5_LANE_11_MARGINING_LANE_STATUS                                                        0x0476
3295 #define cfgBIFPLR5_LANE_12_MARGINING_LANE_CNTL                                                          0x0478
3296 #define cfgBIFPLR5_LANE_12_MARGINING_LANE_STATUS                                                        0x047a
3297 #define cfgBIFPLR5_LANE_13_MARGINING_LANE_CNTL                                                          0x047c
3298 #define cfgBIFPLR5_LANE_13_MARGINING_LANE_STATUS                                                        0x047e
3299 #define cfgBIFPLR5_LANE_14_MARGINING_LANE_CNTL                                                          0x0480
3300 #define cfgBIFPLR5_LANE_14_MARGINING_LANE_STATUS                                                        0x0482
3301 #define cfgBIFPLR5_LANE_15_MARGINING_LANE_CNTL                                                          0x0484
3302 #define cfgBIFPLR5_LANE_15_MARGINING_LANE_STATUS                                                        0x0486
3303 #define cfgBIFPLR5_PCIE_CCIX_CAP_LIST                                                                   0x0488
3304 #define cfgBIFPLR5_PCIE_CCIX_HEADER_1                                                                   0x048c
3305 #define cfgBIFPLR5_PCIE_CCIX_HEADER_2                                                                   0x0490
3306 #define cfgBIFPLR5_PCIE_CCIX_CAP                                                                        0x0492
3307 #define cfgBIFPLR5_PCIE_CCIX_ESM_REQD_CAP                                                               0x0494
3308 #define cfgBIFPLR5_PCIE_CCIX_ESM_OPTL_CAP                                                               0x0498
3309 #define cfgBIFPLR5_PCIE_CCIX_ESM_STATUS                                                                 0x049c
3310 #define cfgBIFPLR5_PCIE_CCIX_ESM_CNTL                                                                   0x04a0
3311 #define cfgBIFPLR5_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                    0x04a4
3312 #define cfgBIFPLR5_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                    0x04a5
3313 #define cfgBIFPLR5_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                    0x04a6
3314 #define cfgBIFPLR5_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                    0x04a7
3315 #define cfgBIFPLR5_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                    0x04a8
3316 #define cfgBIFPLR5_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                    0x04a9
3317 #define cfgBIFPLR5_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                    0x04aa
3318 #define cfgBIFPLR5_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                    0x04ab
3319 #define cfgBIFPLR5_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                    0x04ac
3320 #define cfgBIFPLR5_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                    0x04ad
3321 #define cfgBIFPLR5_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                   0x04ae
3322 #define cfgBIFPLR5_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                   0x04af
3323 #define cfgBIFPLR5_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                   0x04b0
3324 #define cfgBIFPLR5_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                   0x04b1
3325 #define cfgBIFPLR5_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                   0x04b2
3326 #define cfgBIFPLR5_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                   0x04b3
3327 #define cfgBIFPLR5_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                    0x04b4
3328 #define cfgBIFPLR5_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                    0x04b5
3329 #define cfgBIFPLR5_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                    0x04b6
3330 #define cfgBIFPLR5_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                    0x04b7
3331 #define cfgBIFPLR5_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                    0x04b8
3332 #define cfgBIFPLR5_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                    0x04b9
3333 #define cfgBIFPLR5_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                    0x04ba
3334 #define cfgBIFPLR5_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                    0x04bb
3335 #define cfgBIFPLR5_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                    0x04bc
3336 #define cfgBIFPLR5_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                    0x04bd
3337 #define cfgBIFPLR5_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                   0x04be
3338 #define cfgBIFPLR5_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                   0x04bf
3339 #define cfgBIFPLR5_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                   0x04c0
3340 #define cfgBIFPLR5_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                   0x04c1
3341 #define cfgBIFPLR5_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                   0x04c2
3342 #define cfgBIFPLR5_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                   0x04c3
3343 #define cfgBIFPLR5_PCIE_CCIX_TRANS_CAP                                                                  0x04c4
3344 #define cfgBIFPLR5_PCIE_CCIX_TRANS_CNTL                                                                 0x04c8
3345 #define cfgBIFPLR5_LINK_CAP_32GT                                                                        0x0504
3346 #define cfgBIFPLR5_LINK_CNTL_32GT                                                                       0x0508
3347 #define cfgBIFPLR5_LINK_STATUS_32GT                                                                     0x050c
3348 
3349 
3350 // addressBlock: nbio_nbif0_bif_bx_pf_SYSPFVFDEC:1
3351 // base address: 0x0
3352 #define regBIF_BX_PF0_MM_INDEX                                                                          0x0000
3353 #define regBIF_BX_PF0_MM_INDEX_BASE_IDX                                                                 0
3354 #define regBIF_BX_PF0_MM_DATA                                                                           0x0001
3355 #define regBIF_BX_PF0_MM_DATA_BASE_IDX                                                                  0
3356 #define regBIF_BX_PF0_MM_INDEX_HI                                                                       0x0006
3357 #define regBIF_BX_PF0_MM_INDEX_HI_BASE_IDX                                                              0
3358 #define regBIF_BX_PF0_RSMU_INDEX                                                                        0x0000
3359 #define regBIF_BX_PF0_RSMU_INDEX_BASE_IDX                                                               1
3360 #define regBIF_BX_PF0_RSMU_DATA                                                                         0x0001
3361 #define regBIF_BX_PF0_RSMU_DATA_BASE_IDX                                                                1
3362 
3363 
3364 // addressBlock: nbio_nbif0_bif_bx_SYSDEC:1
3365 // base address: 0x0
3366 #define regBIF_BX0_PCIE_INDEX                                                                           0x000c
3367 #define regBIF_BX0_PCIE_INDEX_BASE_IDX                                                                  0
3368 #define regBIF_BX0_PCIE_DATA                                                                            0x000d
3369 #define regBIF_BX0_PCIE_DATA_BASE_IDX                                                                   0
3370 #define regBIF_BX0_PCIE_INDEX2                                                                          0x000e
3371 #define regBIF_BX0_PCIE_INDEX2_BASE_IDX                                                                 0
3372 #define regBIF_BX0_PCIE_DATA2                                                                           0x000f
3373 #define regBIF_BX0_PCIE_DATA2_BASE_IDX                                                                  0
3374 #define regBIF_BX0_SBIOS_SCRATCH_0                                                                      0x0034
3375 #define regBIF_BX0_SBIOS_SCRATCH_0_BASE_IDX                                                             1
3376 #define regBIF_BX0_SBIOS_SCRATCH_1                                                                      0x0035
3377 #define regBIF_BX0_SBIOS_SCRATCH_1_BASE_IDX                                                             1
3378 #define regBIF_BX0_SBIOS_SCRATCH_2                                                                      0x0036
3379 #define regBIF_BX0_SBIOS_SCRATCH_2_BASE_IDX                                                             1
3380 #define regBIF_BX0_SBIOS_SCRATCH_3                                                                      0x0037
3381 #define regBIF_BX0_SBIOS_SCRATCH_3_BASE_IDX                                                             1
3382 #define regBIF_BX0_BIOS_SCRATCH_0                                                                       0x0038
3383 #define regBIF_BX0_BIOS_SCRATCH_0_BASE_IDX                                                              1
3384 #define regBIF_BX0_BIOS_SCRATCH_1                                                                       0x0039
3385 #define regBIF_BX0_BIOS_SCRATCH_1_BASE_IDX                                                              1
3386 #define regBIF_BX0_BIOS_SCRATCH_2                                                                       0x003a
3387 #define regBIF_BX0_BIOS_SCRATCH_2_BASE_IDX                                                              1
3388 #define regBIF_BX0_BIOS_SCRATCH_3                                                                       0x003b
3389 #define regBIF_BX0_BIOS_SCRATCH_3_BASE_IDX                                                              1
3390 #define regBIF_BX0_BIOS_SCRATCH_4                                                                       0x003c
3391 #define regBIF_BX0_BIOS_SCRATCH_4_BASE_IDX                                                              1
3392 #define regBIF_BX0_BIOS_SCRATCH_5                                                                       0x003d
3393 #define regBIF_BX0_BIOS_SCRATCH_5_BASE_IDX                                                              1
3394 #define regBIF_BX0_BIOS_SCRATCH_6                                                                       0x003e
3395 #define regBIF_BX0_BIOS_SCRATCH_6_BASE_IDX                                                              1
3396 #define regBIF_BX0_BIOS_SCRATCH_7                                                                       0x003f
3397 #define regBIF_BX0_BIOS_SCRATCH_7_BASE_IDX                                                              1
3398 #define regBIF_BX0_BIOS_SCRATCH_8                                                                       0x0040
3399 #define regBIF_BX0_BIOS_SCRATCH_8_BASE_IDX                                                              1
3400 #define regBIF_BX0_BIOS_SCRATCH_9                                                                       0x0041
3401 #define regBIF_BX0_BIOS_SCRATCH_9_BASE_IDX                                                              1
3402 #define regBIF_BX0_BIOS_SCRATCH_10                                                                      0x0042
3403 #define regBIF_BX0_BIOS_SCRATCH_10_BASE_IDX                                                             1
3404 #define regBIF_BX0_BIOS_SCRATCH_11                                                                      0x0043
3405 #define regBIF_BX0_BIOS_SCRATCH_11_BASE_IDX                                                             1
3406 #define regBIF_BX0_BIOS_SCRATCH_12                                                                      0x0044
3407 #define regBIF_BX0_BIOS_SCRATCH_12_BASE_IDX                                                             1
3408 #define regBIF_BX0_BIOS_SCRATCH_13                                                                      0x0045
3409 #define regBIF_BX0_BIOS_SCRATCH_13_BASE_IDX                                                             1
3410 #define regBIF_BX0_BIOS_SCRATCH_14                                                                      0x0046
3411 #define regBIF_BX0_BIOS_SCRATCH_14_BASE_IDX                                                             1
3412 #define regBIF_BX0_BIOS_SCRATCH_15                                                                      0x0047
3413 #define regBIF_BX0_BIOS_SCRATCH_15_BASE_IDX                                                             1
3414 #define regBIF_BX0_BIF_RLC_INTR_CNTL                                                                    0x004c
3415 #define regBIF_BX0_BIF_RLC_INTR_CNTL_BASE_IDX                                                           1
3416 #define regBIF_BX0_BIF_VCE_INTR_CNTL                                                                    0x004d
3417 #define regBIF_BX0_BIF_VCE_INTR_CNTL_BASE_IDX                                                           1
3418 #define regBIF_BX0_BIF_UVD_INTR_CNTL                                                                    0x004e
3419 #define regBIF_BX0_BIF_UVD_INTR_CNTL_BASE_IDX                                                           1
3420 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR0                                                                0x006c
3421 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR0_BASE_IDX                                                       1
3422 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR0                                                          0x006d
3423 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR0_BASE_IDX                                                 1
3424 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR1                                                                0x006e
3425 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR1_BASE_IDX                                                       1
3426 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR1                                                          0x006f
3427 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR1_BASE_IDX                                                 1
3428 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR2                                                                0x0070
3429 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR2_BASE_IDX                                                       1
3430 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR2                                                          0x0071
3431 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR2_BASE_IDX                                                 1
3432 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR3                                                                0x0072
3433 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR3_BASE_IDX                                                       1
3434 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR3                                                          0x0073
3435 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR3_BASE_IDX                                                 1
3436 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR4                                                                0x0074
3437 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR4_BASE_IDX                                                       1
3438 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR4                                                          0x0075
3439 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR4_BASE_IDX                                                 1
3440 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR5                                                                0x0076
3441 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR5_BASE_IDX                                                       1
3442 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR5                                                          0x0077
3443 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR5_BASE_IDX                                                 1
3444 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR6                                                                0x0078
3445 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR6_BASE_IDX                                                       1
3446 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR6                                                          0x0079
3447 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR6_BASE_IDX                                                 1
3448 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR7                                                                0x007a
3449 #define regBIF_BX0_GFX_MMIOREG_CAM_ADDR7_BASE_IDX                                                       1
3450 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR7                                                          0x007b
3451 #define regBIF_BX0_GFX_MMIOREG_CAM_REMAP_ADDR7_BASE_IDX                                                 1
3452 #define regBIF_BX0_GFX_MMIOREG_CAM_CNTL                                                                 0x007c
3453 #define regBIF_BX0_GFX_MMIOREG_CAM_CNTL_BASE_IDX                                                        1
3454 #define regBIF_BX0_GFX_MMIOREG_CAM_ZERO_CPL                                                             0x007d
3455 #define regBIF_BX0_GFX_MMIOREG_CAM_ZERO_CPL_BASE_IDX                                                    1
3456 #define regBIF_BX0_GFX_MMIOREG_CAM_ONE_CPL                                                              0x007e
3457 #define regBIF_BX0_GFX_MMIOREG_CAM_ONE_CPL_BASE_IDX                                                     1
3458 #define regBIF_BX0_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL                                                     0x007f
3459 #define regBIF_BX0_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL_BASE_IDX                                            1
3460 
3461 
3462 // addressBlock: nbio_nbif0_rcc_strap_BIFDEC1
3463 // base address: 0x0
3464 #define regRCC_STRAP0_RCC_BIF_STRAP0                                                                    0x0000
3465 #define regRCC_STRAP0_RCC_BIF_STRAP0_BASE_IDX                                                           2
3466 #define regRCC_STRAP0_RCC_BIF_STRAP1                                                                    0x0001
3467 #define regRCC_STRAP0_RCC_BIF_STRAP1_BASE_IDX                                                           2
3468 #define regRCC_STRAP0_RCC_BIF_STRAP2                                                                    0x0002
3469 #define regRCC_STRAP0_RCC_BIF_STRAP2_BASE_IDX                                                           2
3470 #define regRCC_STRAP0_RCC_BIF_STRAP3                                                                    0x0003
3471 #define regRCC_STRAP0_RCC_BIF_STRAP3_BASE_IDX                                                           2
3472 #define regRCC_STRAP0_RCC_BIF_STRAP4                                                                    0x0004
3473 #define regRCC_STRAP0_RCC_BIF_STRAP4_BASE_IDX                                                           2
3474 #define regRCC_STRAP0_RCC_BIF_STRAP5                                                                    0x0005
3475 #define regRCC_STRAP0_RCC_BIF_STRAP5_BASE_IDX                                                           2
3476 #define regRCC_STRAP0_RCC_BIF_STRAP6                                                                    0x0006
3477 #define regRCC_STRAP0_RCC_BIF_STRAP6_BASE_IDX                                                           2
3478 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP0                                                              0x0007
3479 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP0_BASE_IDX                                                     2
3480 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP1                                                              0x0008
3481 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP1_BASE_IDX                                                     2
3482 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP10                                                             0x0009
3483 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP10_BASE_IDX                                                    2
3484 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP11                                                             0x000a
3485 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP11_BASE_IDX                                                    2
3486 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP12                                                             0x000b
3487 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP12_BASE_IDX                                                    2
3488 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP13                                                             0x000c
3489 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP13_BASE_IDX                                                    2
3490 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP2                                                              0x000d
3491 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP2_BASE_IDX                                                     2
3492 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP3                                                              0x000e
3493 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP3_BASE_IDX                                                     2
3494 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP4                                                              0x000f
3495 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP4_BASE_IDX                                                     2
3496 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP5                                                              0x0010
3497 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP5_BASE_IDX                                                     2
3498 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP6                                                              0x0011
3499 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP6_BASE_IDX                                                     2
3500 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP7                                                              0x0012
3501 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP7_BASE_IDX                                                     2
3502 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP8                                                              0x0013
3503 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP8_BASE_IDX                                                     2
3504 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP9                                                              0x0014
3505 #define regRCC_STRAP0_RCC_DEV0_PORT_STRAP9_BASE_IDX                                                     2
3506 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP0                                                              0x0015
3507 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP0_BASE_IDX                                                     2
3508 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP1                                                              0x0016
3509 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP1_BASE_IDX                                                     2
3510 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP13                                                             0x0017
3511 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP13_BASE_IDX                                                    2
3512 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP14                                                             0x0018
3513 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP14_BASE_IDX                                                    2
3514 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP15                                                             0x0019
3515 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP15_BASE_IDX                                                    2
3516 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP16                                                             0x001a
3517 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP16_BASE_IDX                                                    2
3518 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP17                                                             0x001b
3519 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP17_BASE_IDX                                                    2
3520 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP18                                                             0x001c
3521 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP18_BASE_IDX                                                    2
3522 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP2                                                              0x001d
3523 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP2_BASE_IDX                                                     2
3524 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP3                                                              0x001e
3525 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP3_BASE_IDX                                                     2
3526 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP4                                                              0x001f
3527 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP4_BASE_IDX                                                     2
3528 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP5                                                              0x0020
3529 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP5_BASE_IDX                                                     2
3530 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP8                                                              0x0022
3531 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP8_BASE_IDX                                                     2
3532 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP9                                                              0x0023
3533 #define regRCC_STRAP0_RCC_DEV0_EPF0_STRAP9_BASE_IDX                                                     2
3534 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP0                                                              0x0024
3535 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP0_BASE_IDX                                                     2
3536 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP2                                                              0x002f
3537 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP2_BASE_IDX                                                     2
3538 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP3                                                              0x0030
3539 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP3_BASE_IDX                                                     2
3540 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP4                                                              0x0031
3541 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP4_BASE_IDX                                                     2
3542 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP5                                                              0x0032
3543 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP5_BASE_IDX                                                     2
3544 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP6                                                              0x0033
3545 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP6_BASE_IDX                                                     2
3546 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP7                                                              0x0034
3547 #define regRCC_STRAP0_RCC_DEV0_EPF1_STRAP7_BASE_IDX                                                     2
3548 
3549 
3550 // addressBlock: nbio_nbif0_rcc_ep_dev0_BIFDEC1:1
3551 // base address: 0x0
3552 #define regRCC_EP_DEV0_0_EP_PCIE_SCRATCH                                                                0x0036
3553 #define regRCC_EP_DEV0_0_EP_PCIE_SCRATCH_BASE_IDX                                                       2
3554 #define regRCC_EP_DEV0_0_EP_PCIE_CNTL                                                                   0x0038
3555 #define regRCC_EP_DEV0_0_EP_PCIE_CNTL_BASE_IDX                                                          2
3556 #define regRCC_EP_DEV0_0_EP_PCIE_INT_CNTL                                                               0x0039
3557 #define regRCC_EP_DEV0_0_EP_PCIE_INT_CNTL_BASE_IDX                                                      2
3558 #define regRCC_EP_DEV0_0_EP_PCIE_INT_STATUS                                                             0x003a
3559 #define regRCC_EP_DEV0_0_EP_PCIE_INT_STATUS_BASE_IDX                                                    2
3560 #define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL2                                                               0x003b
3561 #define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL2_BASE_IDX                                                      2
3562 #define regRCC_EP_DEV0_0_EP_PCIE_BUS_CNTL                                                               0x003c
3563 #define regRCC_EP_DEV0_0_EP_PCIE_BUS_CNTL_BASE_IDX                                                      2
3564 #define regRCC_EP_DEV0_0_EP_PCIE_CFG_CNTL                                                               0x003d
3565 #define regRCC_EP_DEV0_0_EP_PCIE_CFG_CNTL_BASE_IDX                                                      2
3566 #define regRCC_EP_DEV0_0_EP_PCIE_TX_LTR_CNTL                                                            0x003f
3567 #define regRCC_EP_DEV0_0_EP_PCIE_TX_LTR_CNTL_BASE_IDX                                                   2
3568 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0                                               0x0040
3569 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      2
3570 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1                                               0x0040
3571 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      2
3572 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2                                               0x0040
3573 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      2
3574 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3                                               0x0040
3575 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      2
3576 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4                                               0x0041
3577 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      2
3578 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5                                               0x0041
3579 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      2
3580 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6                                               0x0041
3581 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      2
3582 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7                                               0x0041
3583 #define regRCC_EP_DEV0_0_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      2
3584 #define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC                                                             0x0042
3585 #define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC_BASE_IDX                                                    2
3586 #define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC2                                                            0x0043
3587 #define regRCC_EP_DEV0_0_EP_PCIE_STRAP_MISC2_BASE_IDX                                                   2
3588 #define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CAP                                                             0x0045
3589 #define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CAP_BASE_IDX                                                    2
3590 #define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_LATENCY_INDICATOR                                               0x0046
3591 #define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX                                      2
3592 #define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CNTL                                                            0x0046
3593 #define regRCC_EP_DEV0_0_EP_PCIE_F0_DPA_CNTL_BASE_IDX                                                   2
3594 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0                                               0x0046
3595 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      2
3596 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1                                               0x0047
3597 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      2
3598 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2                                               0x0047
3599 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      2
3600 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3                                               0x0047
3601 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      2
3602 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4                                               0x0047
3603 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      2
3604 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5                                               0x0048
3605 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      2
3606 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6                                               0x0048
3607 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      2
3608 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7                                               0x0048
3609 #define regRCC_EP_DEV0_0_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      2
3610 #define regRCC_EP_DEV0_0_EP_PCIE_PME_CONTROL                                                            0x0048
3611 #define regRCC_EP_DEV0_0_EP_PCIE_PME_CONTROL_BASE_IDX                                                   2
3612 #define regRCC_EP_DEV0_0_EP_PCIEP_RESERVED                                                              0x0049
3613 #define regRCC_EP_DEV0_0_EP_PCIEP_RESERVED_BASE_IDX                                                     2
3614 #define regRCC_EP_DEV0_0_EP_PCIE_TX_CNTL                                                                0x004b
3615 #define regRCC_EP_DEV0_0_EP_PCIE_TX_CNTL_BASE_IDX                                                       2
3616 #define regRCC_EP_DEV0_0_EP_PCIE_TX_REQUESTER_ID                                                        0x004c
3617 #define regRCC_EP_DEV0_0_EP_PCIE_TX_REQUESTER_ID_BASE_IDX                                               2
3618 #define regRCC_EP_DEV0_0_EP_PCIE_ERR_CNTL                                                               0x004d
3619 #define regRCC_EP_DEV0_0_EP_PCIE_ERR_CNTL_BASE_IDX                                                      2
3620 #define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL                                                                0x004e
3621 #define regRCC_EP_DEV0_0_EP_PCIE_RX_CNTL_BASE_IDX                                                       2
3622 #define regRCC_EP_DEV0_0_EP_PCIE_LC_SPEED_CNTL                                                          0x004f
3623 #define regRCC_EP_DEV0_0_EP_PCIE_LC_SPEED_CNTL_BASE_IDX                                                 2
3624 
3625 
3626 // addressBlock: nbio_nbif0_rcc_dwn_dev0_BIFDEC1:1
3627 // base address: 0x0
3628 #define regRCC_DWN_DEV0_0_DN_PCIE_RESERVED                                                              0x0050
3629 #define regRCC_DWN_DEV0_0_DN_PCIE_RESERVED_BASE_IDX                                                     2
3630 #define regRCC_DWN_DEV0_0_DN_PCIE_SCRATCH                                                               0x0051
3631 #define regRCC_DWN_DEV0_0_DN_PCIE_SCRATCH_BASE_IDX                                                      2
3632 #define regRCC_DWN_DEV0_0_DN_PCIE_CNTL                                                                  0x0053
3633 #define regRCC_DWN_DEV0_0_DN_PCIE_CNTL_BASE_IDX                                                         2
3634 #define regRCC_DWN_DEV0_0_DN_PCIE_CONFIG_CNTL                                                           0x0054
3635 #define regRCC_DWN_DEV0_0_DN_PCIE_CONFIG_CNTL_BASE_IDX                                                  2
3636 #define regRCC_DWN_DEV0_0_DN_PCIE_RX_CNTL2                                                              0x0055
3637 #define regRCC_DWN_DEV0_0_DN_PCIE_RX_CNTL2_BASE_IDX                                                     2
3638 #define regRCC_DWN_DEV0_0_DN_PCIE_BUS_CNTL                                                              0x0056
3639 #define regRCC_DWN_DEV0_0_DN_PCIE_BUS_CNTL_BASE_IDX                                                     2
3640 #define regRCC_DWN_DEV0_0_DN_PCIE_CFG_CNTL                                                              0x0057
3641 #define regRCC_DWN_DEV0_0_DN_PCIE_CFG_CNTL_BASE_IDX                                                     2
3642 #define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_F0                                                              0x0058
3643 #define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_F0_BASE_IDX                                                     2
3644 #define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC                                                            0x0059
3645 #define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC_BASE_IDX                                                   2
3646 #define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC2                                                           0x005a
3647 #define regRCC_DWN_DEV0_0_DN_PCIE_STRAP_MISC2_BASE_IDX                                                  2
3648 
3649 
3650 // addressBlock: nbio_nbif0_rcc_dwnp_dev0_BIFDEC1:1
3651 // base address: 0x0
3652 #define regRCC_DWNP_DEV0_0_PCIE_ERR_CNTL                                                                0x005c
3653 #define regRCC_DWNP_DEV0_0_PCIE_ERR_CNTL_BASE_IDX                                                       2
3654 #define regRCC_DWNP_DEV0_0_PCIE_RX_CNTL                                                                 0x005d
3655 #define regRCC_DWNP_DEV0_0_PCIE_RX_CNTL_BASE_IDX                                                        2
3656 #define regRCC_DWNP_DEV0_0_PCIE_LC_SPEED_CNTL                                                           0x005e
3657 #define regRCC_DWNP_DEV0_0_PCIE_LC_SPEED_CNTL_BASE_IDX                                                  2
3658 #define regRCC_DWNP_DEV0_0_PCIE_LC_CNTL2                                                                0x005f
3659 #define regRCC_DWNP_DEV0_0_PCIE_LC_CNTL2_BASE_IDX                                                       2
3660 #define regRCC_DWNP_DEV0_0_PCIEP_STRAP_MISC                                                             0x0060
3661 #define regRCC_DWNP_DEV0_0_PCIEP_STRAP_MISC_BASE_IDX                                                    2
3662 #define regRCC_DWNP_DEV0_0_LTR_MSG_INFO_FROM_EP                                                         0x0061
3663 #define regRCC_DWNP_DEV0_0_LTR_MSG_INFO_FROM_EP_BASE_IDX                                                2
3664 
3665 
3666 // addressBlock: nbio_nbif0_rcc_dev0_epf0_BIFPFVFDEC1
3667 // base address: 0x0
3668 #define regRCC_DEV0_EPF0_0_RCC_ERR_LOG                                                                  0x0085
3669 #define regRCC_DEV0_EPF0_0_RCC_ERR_LOG_BASE_IDX                                                         2
3670 #define regRCC_DEV0_EPF0_0_RCC_DOORBELL_APER_EN                                                         0x00c0
3671 #define regRCC_DEV0_EPF0_0_RCC_DOORBELL_APER_EN_BASE_IDX                                                2
3672 #define regRCC_DEV0_EPF0_0_RCC_CONFIG_MEMSIZE                                                           0x00c3
3673 #define regRCC_DEV0_EPF0_0_RCC_CONFIG_MEMSIZE_BASE_IDX                                                  2
3674 #define regRCC_DEV0_EPF0_0_RCC_CONFIG_RESERVED                                                          0x00c4
3675 #define regRCC_DEV0_EPF0_0_RCC_CONFIG_RESERVED_BASE_IDX                                                 2
3676 #define regRCC_DEV0_EPF0_0_RCC_IOV_FUNC_IDENTIFIER                                                      0x00c5
3677 #define regRCC_DEV0_EPF0_0_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX                                             2
3678 
3679 
3680 // addressBlock: nbio_nbif0_rcc_dev0_BIFDEC1:1
3681 // base address: 0x0
3682 #define regRCC_DEV0_0_RCC_ERR_INT_CNTL                                                                  0x0086
3683 #define regRCC_DEV0_0_RCC_ERR_INT_CNTL_BASE_IDX                                                         2
3684 #define regRCC_DEV0_0_RCC_BACO_CNTL_MISC                                                                0x0087
3685 #define regRCC_DEV0_0_RCC_BACO_CNTL_MISC_BASE_IDX                                                       2
3686 #define regRCC_DEV0_0_RCC_RESET_EN                                                                      0x0088
3687 #define regRCC_DEV0_0_RCC_RESET_EN_BASE_IDX                                                             2
3688 #define regRCC_DEV0_0_RCC_VDM_SUPPORT                                                                   0x0089
3689 #define regRCC_DEV0_0_RCC_VDM_SUPPORT_BASE_IDX                                                          2
3690 #define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL0                                                            0x008a
3691 #define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL0_BASE_IDX                                                   2
3692 #define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL1                                                            0x008b
3693 #define regRCC_DEV0_0_RCC_MARGIN_PARAM_CNTL1_BASE_IDX                                                   2
3694 #define regRCC_DEV0_0_RCC_GPUIOV_REGION                                                                 0x008c
3695 #define regRCC_DEV0_0_RCC_GPUIOV_REGION_BASE_IDX                                                        2
3696 #define regRCC_DEV0_0_RCC_GPU_HOSTVM_EN                                                                 0x008d
3697 #define regRCC_DEV0_0_RCC_GPU_HOSTVM_EN_BASE_IDX                                                        2
3698 #define regRCC_DEV0_0_RCC_CONSOLE_IOV_MODE_CNTL                                                         0x008e
3699 #define regRCC_DEV0_0_RCC_CONSOLE_IOV_MODE_CNTL_BASE_IDX                                                2
3700 #define regRCC_DEV0_0_RCC_CONSOLE_IOV_FIRST_VF_OFFSET                                                   0x008f
3701 #define regRCC_DEV0_0_RCC_CONSOLE_IOV_FIRST_VF_OFFSET_BASE_IDX                                          2
3702 #define regRCC_DEV0_0_RCC_CONSOLE_IOV_VF_STRIDE                                                         0x008f
3703 #define regRCC_DEV0_0_RCC_CONSOLE_IOV_VF_STRIDE_BASE_IDX                                                2
3704 #define regRCC_DEV0_0_RCC_PEER_REG_RANGE0                                                               0x00be
3705 #define regRCC_DEV0_0_RCC_PEER_REG_RANGE0_BASE_IDX                                                      2
3706 #define regRCC_DEV0_0_RCC_PEER_REG_RANGE1                                                               0x00bf
3707 #define regRCC_DEV0_0_RCC_PEER_REG_RANGE1_BASE_IDX                                                      2
3708 #define regRCC_DEV0_0_RCC_BUS_CNTL                                                                      0x00c1
3709 #define regRCC_DEV0_0_RCC_BUS_CNTL_BASE_IDX                                                             2
3710 #define regRCC_DEV0_0_RCC_CONFIG_CNTL                                                                   0x00c2
3711 #define regRCC_DEV0_0_RCC_CONFIG_CNTL_BASE_IDX                                                          2
3712 #define regRCC_DEV0_0_RCC_CONFIG_F0_BASE                                                                0x00c6
3713 #define regRCC_DEV0_0_RCC_CONFIG_F0_BASE_BASE_IDX                                                       2
3714 #define regRCC_DEV0_0_RCC_CONFIG_APER_SIZE                                                              0x00c7
3715 #define regRCC_DEV0_0_RCC_CONFIG_APER_SIZE_BASE_IDX                                                     2
3716 #define regRCC_DEV0_0_RCC_CONFIG_REG_APER_SIZE                                                          0x00c8
3717 #define regRCC_DEV0_0_RCC_CONFIG_REG_APER_SIZE_BASE_IDX                                                 2
3718 #define regRCC_DEV0_0_RCC_XDMA_LO                                                                       0x00c9
3719 #define regRCC_DEV0_0_RCC_XDMA_LO_BASE_IDX                                                              2
3720 #define regRCC_DEV0_0_RCC_XDMA_HI                                                                       0x00ca
3721 #define regRCC_DEV0_0_RCC_XDMA_HI_BASE_IDX                                                              2
3722 #define regRCC_DEV0_0_RCC_FEATURES_CONTROL_MISC                                                         0x00cb
3723 #define regRCC_DEV0_0_RCC_FEATURES_CONTROL_MISC_BASE_IDX                                                2
3724 #define regRCC_DEV0_0_RCC_BUSNUM_CNTL1                                                                  0x00cc
3725 #define regRCC_DEV0_0_RCC_BUSNUM_CNTL1_BASE_IDX                                                         2
3726 #define regRCC_DEV0_0_RCC_BUSNUM_LIST0                                                                  0x00cd
3727 #define regRCC_DEV0_0_RCC_BUSNUM_LIST0_BASE_IDX                                                         2
3728 #define regRCC_DEV0_0_RCC_BUSNUM_LIST1                                                                  0x00ce
3729 #define regRCC_DEV0_0_RCC_BUSNUM_LIST1_BASE_IDX                                                         2
3730 #define regRCC_DEV0_0_RCC_BUSNUM_CNTL2                                                                  0x00cf
3731 #define regRCC_DEV0_0_RCC_BUSNUM_CNTL2_BASE_IDX                                                         2
3732 #define regRCC_DEV0_0_RCC_CAPTURE_HOST_BUSNUM                                                           0x00d0
3733 #define regRCC_DEV0_0_RCC_CAPTURE_HOST_BUSNUM_BASE_IDX                                                  2
3734 #define regRCC_DEV0_0_RCC_HOST_BUSNUM                                                                   0x00d1
3735 #define regRCC_DEV0_0_RCC_HOST_BUSNUM_BASE_IDX                                                          2
3736 #define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_HI                                                            0x00d2
3737 #define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_HI_BASE_IDX                                                   2
3738 #define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_LO                                                            0x00d3
3739 #define regRCC_DEV0_0_RCC_PEER0_FB_OFFSET_LO_BASE_IDX                                                   2
3740 #define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_HI                                                            0x00d4
3741 #define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_HI_BASE_IDX                                                   2
3742 #define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_LO                                                            0x00d5
3743 #define regRCC_DEV0_0_RCC_PEER1_FB_OFFSET_LO_BASE_IDX                                                   2
3744 #define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_HI                                                            0x00d6
3745 #define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_HI_BASE_IDX                                                   2
3746 #define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_LO                                                            0x00d7
3747 #define regRCC_DEV0_0_RCC_PEER2_FB_OFFSET_LO_BASE_IDX                                                   2
3748 #define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_HI                                                            0x00d8
3749 #define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_HI_BASE_IDX                                                   2
3750 #define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_LO                                                            0x00d9
3751 #define regRCC_DEV0_0_RCC_PEER3_FB_OFFSET_LO_BASE_IDX                                                   2
3752 #define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST0                                                              0x00da
3753 #define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST0_BASE_IDX                                                     2
3754 #define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST1                                                              0x00db
3755 #define regRCC_DEV0_0_RCC_DEVFUNCNUM_LIST1_BASE_IDX                                                     2
3756 #define regRCC_DEV0_0_RCC_DEV0_LINK_CNTL                                                                0x00dd
3757 #define regRCC_DEV0_0_RCC_DEV0_LINK_CNTL_BASE_IDX                                                       2
3758 #define regRCC_DEV0_0_RCC_CMN_LINK_CNTL                                                                 0x00de
3759 #define regRCC_DEV0_0_RCC_CMN_LINK_CNTL_BASE_IDX                                                        2
3760 #define regRCC_DEV0_0_RCC_EP_REQUESTERID_RESTORE                                                        0x00df
3761 #define regRCC_DEV0_0_RCC_EP_REQUESTERID_RESTORE_BASE_IDX                                               2
3762 #define regRCC_DEV0_0_RCC_LTR_LSWITCH_CNTL                                                              0x00e0
3763 #define regRCC_DEV0_0_RCC_LTR_LSWITCH_CNTL_BASE_IDX                                                     2
3764 #define regRCC_DEV0_0_RCC_MH_ARB_CNTL                                                                   0x00e1
3765 #define regRCC_DEV0_0_RCC_MH_ARB_CNTL_BASE_IDX                                                          2
3766 
3767 
3768 // addressBlock: nbio_nbif0_bif_bx_BIFDEC1:1
3769 // base address: 0x0
3770 #define regBIF_BX0_CC_BIF_BX_STRAP0                                                                     0x00e2
3771 #define regBIF_BX0_CC_BIF_BX_STRAP0_BASE_IDX                                                            2
3772 #define regBIF_BX0_CC_BIF_BX_PINSTRAP0                                                                  0x00e4
3773 #define regBIF_BX0_CC_BIF_BX_PINSTRAP0_BASE_IDX                                                         2
3774 #define regBIF_BX0_BIF_MM_INDACCESS_CNTL                                                                0x00e6
3775 #define regBIF_BX0_BIF_MM_INDACCESS_CNTL_BASE_IDX                                                       2
3776 #define regBIF_BX0_BUS_CNTL                                                                             0x00e7
3777 #define regBIF_BX0_BUS_CNTL_BASE_IDX                                                                    2
3778 #define regBIF_BX0_BIF_SCRATCH0                                                                         0x00e8
3779 #define regBIF_BX0_BIF_SCRATCH0_BASE_IDX                                                                2
3780 #define regBIF_BX0_BIF_SCRATCH1                                                                         0x00e9
3781 #define regBIF_BX0_BIF_SCRATCH1_BASE_IDX                                                                2
3782 #define regBIF_BX0_BX_RESET_EN                                                                          0x00ed
3783 #define regBIF_BX0_BX_RESET_EN_BASE_IDX                                                                 2
3784 #define regBIF_BX0_MM_CFGREGS_CNTL                                                                      0x00ee
3785 #define regBIF_BX0_MM_CFGREGS_CNTL_BASE_IDX                                                             2
3786 #define regBIF_BX0_BX_RESET_CNTL                                                                        0x00f0
3787 #define regBIF_BX0_BX_RESET_CNTL_BASE_IDX                                                               2
3788 #define regBIF_BX0_INTERRUPT_CNTL                                                                       0x00f1
3789 #define regBIF_BX0_INTERRUPT_CNTL_BASE_IDX                                                              2
3790 #define regBIF_BX0_INTERRUPT_CNTL2                                                                      0x00f2
3791 #define regBIF_BX0_INTERRUPT_CNTL2_BASE_IDX                                                             2
3792 #define regBIF_BX0_CLKREQB_PAD_CNTL                                                                     0x00f8
3793 #define regBIF_BX0_CLKREQB_PAD_CNTL_BASE_IDX                                                            2
3794 #define regBIF_BX0_BIF_FEATURES_CONTROL_MISC                                                            0x00fb
3795 #define regBIF_BX0_BIF_FEATURES_CONTROL_MISC_BASE_IDX                                                   2
3796 #define regBIF_BX0_BIF_DOORBELL_CNTL                                                                    0x00fd
3797 #define regBIF_BX0_BIF_DOORBELL_CNTL_BASE_IDX                                                           2
3798 #define regBIF_BX0_BIF_DOORBELL_INT_CNTL                                                                0x00fe
3799 #define regBIF_BX0_BIF_DOORBELL_INT_CNTL_BASE_IDX                                                       2
3800 #define regBIF_BX0_BIF_FB_EN                                                                            0x0100
3801 #define regBIF_BX0_BIF_FB_EN_BASE_IDX                                                                   2
3802 #define regBIF_BX0_BIF_INTR_CNTL                                                                        0x0101
3803 #define regBIF_BX0_BIF_INTR_CNTL_BASE_IDX                                                               2
3804 #define regBIF_BX0_BIF_MST_TRANS_PENDING_VF                                                             0x0109
3805 #define regBIF_BX0_BIF_MST_TRANS_PENDING_VF_BASE_IDX                                                    2
3806 #define regBIF_BX0_BIF_SLV_TRANS_PENDING_VF                                                             0x010a
3807 #define regBIF_BX0_BIF_SLV_TRANS_PENDING_VF_BASE_IDX                                                    2
3808 #define regBIF_BX0_BACO_CNTL                                                                            0x010b
3809 #define regBIF_BX0_BACO_CNTL_BASE_IDX                                                                   2
3810 #define regBIF_BX0_BIF_BACO_EXIT_TIME0                                                                  0x010c
3811 #define regBIF_BX0_BIF_BACO_EXIT_TIME0_BASE_IDX                                                         2
3812 #define regBIF_BX0_BIF_BACO_EXIT_TIMER1                                                                 0x010d
3813 #define regBIF_BX0_BIF_BACO_EXIT_TIMER1_BASE_IDX                                                        2
3814 #define regBIF_BX0_BIF_BACO_EXIT_TIMER2                                                                 0x010e
3815 #define regBIF_BX0_BIF_BACO_EXIT_TIMER2_BASE_IDX                                                        2
3816 #define regBIF_BX0_BIF_BACO_EXIT_TIMER3                                                                 0x010f
3817 #define regBIF_BX0_BIF_BACO_EXIT_TIMER3_BASE_IDX                                                        2
3818 #define regBIF_BX0_BIF_BACO_EXIT_TIMER4                                                                 0x0110
3819 #define regBIF_BX0_BIF_BACO_EXIT_TIMER4_BASE_IDX                                                        2
3820 #define regBIF_BX0_MEM_TYPE_CNTL                                                                        0x0111
3821 #define regBIF_BX0_MEM_TYPE_CNTL_BASE_IDX                                                               2
3822 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_CNTL                                                               0x0113
3823 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_CNTL_BASE_IDX                                                      2
3824 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_0                                                                  0x0114
3825 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_0_BASE_IDX                                                         2
3826 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_1                                                                  0x0115
3827 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_1_BASE_IDX                                                         2
3828 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_2                                                                  0x0116
3829 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_2_BASE_IDX                                                         2
3830 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_3                                                                  0x0117
3831 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_3_BASE_IDX                                                         2
3832 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_4                                                                  0x0118
3833 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_4_BASE_IDX                                                         2
3834 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_5                                                                  0x0119
3835 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_5_BASE_IDX                                                         2
3836 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_6                                                                  0x011a
3837 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_6_BASE_IDX                                                         2
3838 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_7                                                                  0x011b
3839 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_7_BASE_IDX                                                         2
3840 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_8                                                                  0x011c
3841 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_8_BASE_IDX                                                         2
3842 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_9                                                                  0x011d
3843 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_9_BASE_IDX                                                         2
3844 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_10                                                                 0x011e
3845 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_10_BASE_IDX                                                        2
3846 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_11                                                                 0x011f
3847 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_11_BASE_IDX                                                        2
3848 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_12                                                                 0x0120
3849 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_12_BASE_IDX                                                        2
3850 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_13                                                                 0x0121
3851 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_13_BASE_IDX                                                        2
3852 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_14                                                                 0x0122
3853 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_14_BASE_IDX                                                        2
3854 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_15                                                                 0x0123
3855 #define regBIF_BX0_NBIF_GFX_ADDR_LUT_15_BASE_IDX                                                        2
3856 #define regBIF_BX0_REMAP_HDP_MEM_FLUSH_CNTL                                                             0x012d
3857 #define regBIF_BX0_REMAP_HDP_MEM_FLUSH_CNTL_BASE_IDX                                                    2
3858 #define regBIF_BX0_REMAP_HDP_REG_FLUSH_CNTL                                                             0x012e
3859 #define regBIF_BX0_REMAP_HDP_REG_FLUSH_CNTL_BASE_IDX                                                    2
3860 #define regBIF_BX0_BIF_RB_CNTL                                                                          0x012f
3861 #define regBIF_BX0_BIF_RB_CNTL_BASE_IDX                                                                 2
3862 #define regBIF_BX0_BIF_RB_BASE                                                                          0x0130
3863 #define regBIF_BX0_BIF_RB_BASE_BASE_IDX                                                                 2
3864 #define regBIF_BX0_BIF_RB_RPTR                                                                          0x0131
3865 #define regBIF_BX0_BIF_RB_RPTR_BASE_IDX                                                                 2
3866 #define regBIF_BX0_BIF_RB_WPTR                                                                          0x0132
3867 #define regBIF_BX0_BIF_RB_WPTR_BASE_IDX                                                                 2
3868 #define regBIF_BX0_BIF_RB_WPTR_ADDR_HI                                                                  0x0133
3869 #define regBIF_BX0_BIF_RB_WPTR_ADDR_HI_BASE_IDX                                                         2
3870 #define regBIF_BX0_BIF_RB_WPTR_ADDR_LO                                                                  0x0134
3871 #define regBIF_BX0_BIF_RB_WPTR_ADDR_LO_BASE_IDX                                                         2
3872 #define regBIF_BX0_MAILBOX_INDEX                                                                        0x0135
3873 #define regBIF_BX0_MAILBOX_INDEX_BASE_IDX                                                               2
3874 #define regBIF_BX0_BIF_GFX_SDMA_GPUIOV_CFG_SIZE                                                         0x0145
3875 #define regBIF_BX0_BIF_GFX_SDMA_GPUIOV_CFG_SIZE_BASE_IDX                                                2
3876 #define regBIF_BX0_BIF_PERSTB_PAD_CNTL                                                                  0x0148
3877 #define regBIF_BX0_BIF_PERSTB_PAD_CNTL_BASE_IDX                                                         2
3878 #define regBIF_BX0_BIF_PX_EN_PAD_CNTL                                                                   0x0149
3879 #define regBIF_BX0_BIF_PX_EN_PAD_CNTL_BASE_IDX                                                          2
3880 #define regBIF_BX0_BIF_REFPADKIN_PAD_CNTL                                                               0x014a
3881 #define regBIF_BX0_BIF_REFPADKIN_PAD_CNTL_BASE_IDX                                                      2
3882 #define regBIF_BX0_BIF_CLKREQB_PAD_CNTL                                                                 0x014b
3883 #define regBIF_BX0_BIF_CLKREQB_PAD_CNTL_BASE_IDX                                                        2
3884 #define regBIF_BX0_BIF_PWRBRK_PAD_CNTL                                                                  0x014c
3885 #define regBIF_BX0_BIF_PWRBRK_PAD_CNTL_BASE_IDX                                                         2
3886 
3887 
3888 // addressBlock: nbio_nbif0_bif_bx_pf_BIFPFVFDEC1:1
3889 // base address: 0x0
3890 #define regBIF_BX_PF0_BIF_BME_STATUS                                                                    0x00eb
3891 #define regBIF_BX_PF0_BIF_BME_STATUS_BASE_IDX                                                           2
3892 #define regBIF_BX_PF0_BIF_ATOMIC_ERR_LOG                                                                0x00ec
3893 #define regBIF_BX_PF0_BIF_ATOMIC_ERR_LOG_BASE_IDX                                                       2
3894 #define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_HIGH                                              0x00f3
3895 #define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX                                     2
3896 #define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_LOW                                               0x00f4
3897 #define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX                                      2
3898 #define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_CNTL                                                   0x00f5
3899 #define regBIF_BX_PF0_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX                                          2
3900 #define regBIF_BX_PF0_HDP_REG_COHERENCY_FLUSH_CNTL                                                      0x00f6
3901 #define regBIF_BX_PF0_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX                                             2
3902 #define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_CNTL                                                      0x00f7
3903 #define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX                                             2
3904 #define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL                                                 0x00f9
3905 #define regBIF_BX_PF0_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX                                        2
3906 #define regBIF_BX_PF0_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL                                            0x00fa
3907 #define regBIF_BX_PF0_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX                                   2
3908 #define regBIF_BX_PF0_GPU_HDP_FLUSH_ONLY_REQ                                                            0x0104
3909 #define regBIF_BX_PF0_GPU_HDP_FLUSH_ONLY_REQ_BASE_IDX                                                   2
3910 #define regBIF_BX_PF0_GPU_HDP_INVALIDATE_ONLY_REQ                                                       0x0105
3911 #define regBIF_BX_PF0_GPU_HDP_INVALIDATE_ONLY_REQ_BASE_IDX                                              2
3912 #define regBIF_BX_PF0_GPU_HDP_FLUSH_REQ                                                                 0x0106
3913 #define regBIF_BX_PF0_GPU_HDP_FLUSH_REQ_BASE_IDX                                                        2
3914 #define regBIF_BX_PF0_GPU_HDP_FLUSH_DONE                                                                0x0107
3915 #define regBIF_BX_PF0_GPU_HDP_FLUSH_DONE_BASE_IDX                                                       2
3916 #define regBIF_BX_PF0_BIF_TRANS_PENDING                                                                 0x0108
3917 #define regBIF_BX_PF0_BIF_TRANS_PENDING_BASE_IDX                                                        2
3918 #define regBIF_BX_PF0_NBIF_GFX_ADDR_LUT_BYPASS                                                          0x0112
3919 #define regBIF_BX_PF0_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX                                                 2
3920 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW0                                                            0x0136
3921 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX                                                   2
3922 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW1                                                            0x0137
3923 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX                                                   2
3924 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW2                                                            0x0138
3925 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX                                                   2
3926 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW3                                                            0x0139
3927 #define regBIF_BX_PF0_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX                                                   2
3928 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW0                                                            0x013a
3929 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX                                                   2
3930 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW1                                                            0x013b
3931 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX                                                   2
3932 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW2                                                            0x013c
3933 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX                                                   2
3934 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW3                                                            0x013d
3935 #define regBIF_BX_PF0_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX                                                   2
3936 #define regBIF_BX_PF0_MAILBOX_CONTROL                                                                   0x013e
3937 #define regBIF_BX_PF0_MAILBOX_CONTROL_BASE_IDX                                                          2
3938 #define regBIF_BX_PF0_MAILBOX_INT_CNTL                                                                  0x013f
3939 #define regBIF_BX_PF0_MAILBOX_INT_CNTL_BASE_IDX                                                         2
3940 #define regBIF_BX_PF0_BIF_VMHV_MAILBOX                                                                  0x0140
3941 #define regBIF_BX_PF0_BIF_VMHV_MAILBOX_BASE_IDX                                                         2
3942 
3943 
3944 // addressBlock: nbio_nbif0_rcc_dev0_epf0_BIFDEC2
3945 // base address: 0x0
3946 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_ADDR_LO                                                        0x0400
3947 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_ADDR_LO_BASE_IDX                                               3
3948 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_ADDR_HI                                                        0x0401
3949 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_ADDR_HI_BASE_IDX                                               3
3950 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_MSG_DATA                                                       0x0402
3951 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_MSG_DATA_BASE_IDX                                              3
3952 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_CONTROL                                                        0x0403
3953 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT0_CONTROL_BASE_IDX                                               3
3954 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_ADDR_LO                                                        0x0404
3955 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_ADDR_LO_BASE_IDX                                               3
3956 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_ADDR_HI                                                        0x0405
3957 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_ADDR_HI_BASE_IDX                                               3
3958 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_MSG_DATA                                                       0x0406
3959 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_MSG_DATA_BASE_IDX                                              3
3960 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_CONTROL                                                        0x0407
3961 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT1_CONTROL_BASE_IDX                                               3
3962 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_ADDR_LO                                                        0x0408
3963 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_ADDR_LO_BASE_IDX                                               3
3964 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_ADDR_HI                                                        0x0409
3965 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_ADDR_HI_BASE_IDX                                               3
3966 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_MSG_DATA                                                       0x040a
3967 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_MSG_DATA_BASE_IDX                                              3
3968 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_CONTROL                                                        0x040b
3969 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT2_CONTROL_BASE_IDX                                               3
3970 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_ADDR_LO                                                        0x040c
3971 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_ADDR_LO_BASE_IDX                                               3
3972 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_ADDR_HI                                                        0x040d
3973 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_ADDR_HI_BASE_IDX                                               3
3974 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_MSG_DATA                                                       0x040e
3975 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_MSG_DATA_BASE_IDX                                              3
3976 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_CONTROL                                                        0x040f
3977 #define regRCC_DEV0_EPF0_0_GFXMSIX_VECT3_CONTROL_BASE_IDX                                               3
3978 #define regRCC_DEV0_EPF0_0_GFXMSIX_PBA                                                                  0x0800
3979 #define regRCC_DEV0_EPF0_0_GFXMSIX_PBA_BASE_IDX                                                         3
3980 
3981 
3982 // addressBlock: nbio_nbif0_gdc_GDCDEC
3983 // base address: 0x1400000
3984 #define regGDC0_NGDC_SDP_PORT_CTRL                                                                      0x4f0ae2
3985 #define regGDC0_NGDC_SDP_PORT_CTRL_BASE_IDX                                                             3
3986 #define regGDC0_NGDC_MGCG_CTRL                                                                          0x4f0aea
3987 #define regGDC0_NGDC_MGCG_CTRL_BASE_IDX                                                                 3
3988 #define regGDC0_NGDC_RESERVED_0                                                                         0x4f0aeb
3989 #define regGDC0_NGDC_RESERVED_0_BASE_IDX                                                                3
3990 #define regGDC0_NGDC_RESERVED_1                                                                         0x4f0aec
3991 #define regGDC0_NGDC_RESERVED_1_BASE_IDX                                                                3
3992 #define regGDC0_NGDC_SDP_PORT_CTRL_SOCCLK                                                               0x4f0aed
3993 #define regGDC0_NGDC_SDP_PORT_CTRL_SOCCLK_BASE_IDX                                                      3
3994 #define regGDC0_NGDC_SDP_PORT_CTRL1_SOCCLK                                                              0x4f0aee
3995 #define regGDC0_NGDC_SDP_PORT_CTRL1_SOCCLK_BASE_IDX                                                     3
3996 #define regGDC0_NBIF_GFX_DOORBELL_STATUS                                                                0x4f0aef
3997 #define regGDC0_NBIF_GFX_DOORBELL_STATUS_BASE_IDX                                                       3
3998 #define regGDC0_BIF_SDMA0_DOORBELL_RANGE                                                                0x4f0af0
3999 #define regGDC0_BIF_SDMA0_DOORBELL_RANGE_BASE_IDX                                                       3
4000 #define regGDC0_BIF_SDMA1_DOORBELL_RANGE                                                                0x4f0af1
4001 #define regGDC0_BIF_SDMA1_DOORBELL_RANGE_BASE_IDX                                                       3
4002 #define regGDC0_BIF_IH_DOORBELL_RANGE                                                                   0x4f0af2
4003 #define regGDC0_BIF_IH_DOORBELL_RANGE_BASE_IDX                                                          3
4004 #define regGDC0_BIF_VCN0_DOORBELL_RANGE                                                                 0x4f0af3
4005 #define regGDC0_BIF_VCN0_DOORBELL_RANGE_BASE_IDX                                                        3
4006 #define regGDC0_BIF_RLC_DOORBELL_RANGE                                                                  0x4f0af5
4007 #define regGDC0_BIF_RLC_DOORBELL_RANGE_BASE_IDX                                                         3
4008 #define regGDC0_ATDMA_MISC_CNTL                                                                         0x4f0afd
4009 #define regGDC0_ATDMA_MISC_CNTL_BASE_IDX                                                                3
4010 #define regGDC0_BIF_DOORBELL_FENCE_CNTL                                                                 0x4f0afe
4011 #define regGDC0_BIF_DOORBELL_FENCE_CNTL_BASE_IDX                                                        3
4012 #define regGDC0_S2A_MISC_CNTL                                                                           0x4f0aff
4013 #define regGDC0_S2A_MISC_CNTL_BASE_IDX                                                                  3
4014 #define regGDC0_NGDC_PG_MISC_CTRL                                                                       0x4f0b18
4015 #define regGDC0_NGDC_PG_MISC_CTRL_BASE_IDX                                                              3
4016 #define regGDC0_NGDC_PGMST_CTRL                                                                         0x4f0b19
4017 #define regGDC0_NGDC_PGMST_CTRL_BASE_IDX                                                                3
4018 
4019 
4020 // addressBlock: nbio_nbif0_bif_cfg_dev0_rc_bifcfgdecp
4021 // base address: 0x10100000
4022 #define regBIF_CFG_DEV0_RC0_VENDOR_ID                                                                   0x0000
4023 #define regBIF_CFG_DEV0_RC0_VENDOR_ID_BASE_IDX                                                          5
4024 #define regBIF_CFG_DEV0_RC0_DEVICE_ID                                                                   0x0000
4025 #define regBIF_CFG_DEV0_RC0_DEVICE_ID_BASE_IDX                                                          5
4026 #define regBIF_CFG_DEV0_RC0_COMMAND                                                                     0x0001
4027 #define regBIF_CFG_DEV0_RC0_COMMAND_BASE_IDX                                                            5
4028 #define regBIF_CFG_DEV0_RC0_STATUS                                                                      0x0001
4029 #define regBIF_CFG_DEV0_RC0_STATUS_BASE_IDX                                                             5
4030 #define regBIF_CFG_DEV0_RC0_REVISION_ID                                                                 0x0002
4031 #define regBIF_CFG_DEV0_RC0_REVISION_ID_BASE_IDX                                                        5
4032 #define regBIF_CFG_DEV0_RC0_PROG_INTERFACE                                                              0x0002
4033 #define regBIF_CFG_DEV0_RC0_PROG_INTERFACE_BASE_IDX                                                     5
4034 #define regBIF_CFG_DEV0_RC0_SUB_CLASS                                                                   0x0002
4035 #define regBIF_CFG_DEV0_RC0_SUB_CLASS_BASE_IDX                                                          5
4036 #define regBIF_CFG_DEV0_RC0_BASE_CLASS                                                                  0x0002
4037 #define regBIF_CFG_DEV0_RC0_BASE_CLASS_BASE_IDX                                                         5
4038 #define regBIF_CFG_DEV0_RC0_CACHE_LINE                                                                  0x0003
4039 #define regBIF_CFG_DEV0_RC0_CACHE_LINE_BASE_IDX                                                         5
4040 #define regBIF_CFG_DEV0_RC0_LATENCY                                                                     0x0003
4041 #define regBIF_CFG_DEV0_RC0_LATENCY_BASE_IDX                                                            5
4042 #define regBIF_CFG_DEV0_RC0_HEADER                                                                      0x0003
4043 #define regBIF_CFG_DEV0_RC0_HEADER_BASE_IDX                                                             5
4044 #define regBIF_CFG_DEV0_RC0_BIST                                                                        0x0003
4045 #define regBIF_CFG_DEV0_RC0_BIST_BASE_IDX                                                               5
4046 #define regBIF_CFG_DEV0_RC0_BASE_ADDR_1                                                                 0x0004
4047 #define regBIF_CFG_DEV0_RC0_BASE_ADDR_1_BASE_IDX                                                        5
4048 #define regBIF_CFG_DEV0_RC0_BASE_ADDR_2                                                                 0x0005
4049 #define regBIF_CFG_DEV0_RC0_BASE_ADDR_2_BASE_IDX                                                        5
4050 #define regBIF_CFG_DEV0_RC0_SUB_BUS_NUMBER_LATENCY                                                      0x0006
4051 #define regBIF_CFG_DEV0_RC0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                             5
4052 #define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT                                                               0x0007
4053 #define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT_BASE_IDX                                                      5
4054 #define regBIF_CFG_DEV0_RC0_SECONDARY_STATUS                                                            0x0007
4055 #define regBIF_CFG_DEV0_RC0_SECONDARY_STATUS_BASE_IDX                                                   5
4056 #define regBIF_CFG_DEV0_RC0_MEM_BASE_LIMIT                                                              0x0008
4057 #define regBIF_CFG_DEV0_RC0_MEM_BASE_LIMIT_BASE_IDX                                                     5
4058 #define regBIF_CFG_DEV0_RC0_PREF_BASE_LIMIT                                                             0x0009
4059 #define regBIF_CFG_DEV0_RC0_PREF_BASE_LIMIT_BASE_IDX                                                    5
4060 #define regBIF_CFG_DEV0_RC0_PREF_BASE_UPPER                                                             0x000a
4061 #define regBIF_CFG_DEV0_RC0_PREF_BASE_UPPER_BASE_IDX                                                    5
4062 #define regBIF_CFG_DEV0_RC0_PREF_LIMIT_UPPER                                                            0x000b
4063 #define regBIF_CFG_DEV0_RC0_PREF_LIMIT_UPPER_BASE_IDX                                                   5
4064 #define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT_HI                                                            0x000c
4065 #define regBIF_CFG_DEV0_RC0_IO_BASE_LIMIT_HI_BASE_IDX                                                   5
4066 #define regBIF_CFG_DEV0_RC0_CAP_PTR                                                                     0x000d
4067 #define regBIF_CFG_DEV0_RC0_CAP_PTR_BASE_IDX                                                            5
4068 #define regBIF_CFG_DEV0_RC0_ROM_BASE_ADDR                                                               0x000e
4069 #define regBIF_CFG_DEV0_RC0_ROM_BASE_ADDR_BASE_IDX                                                      5
4070 #define regBIF_CFG_DEV0_RC0_INTERRUPT_LINE                                                              0x000f
4071 #define regBIF_CFG_DEV0_RC0_INTERRUPT_LINE_BASE_IDX                                                     5
4072 #define regBIF_CFG_DEV0_RC0_INTERRUPT_PIN                                                               0x000f
4073 #define regBIF_CFG_DEV0_RC0_INTERRUPT_PIN_BASE_IDX                                                      5
4074 #define regBIF_CFG_DEV0_RC0_IRQ_BRIDGE_CNTL                                                             0x000f
4075 #define regBIF_CFG_DEV0_RC0_IRQ_BRIDGE_CNTL_BASE_IDX                                                    5
4076 #define regBIF_CFG_DEV0_RC0_EXT_BRIDGE_CNTL                                                             0x0010
4077 #define regBIF_CFG_DEV0_RC0_EXT_BRIDGE_CNTL_BASE_IDX                                                    5
4078 #define regBIF_CFG_DEV0_RC0_PMI_CAP_LIST                                                                0x0014
4079 #define regBIF_CFG_DEV0_RC0_PMI_CAP_LIST_BASE_IDX                                                       5
4080 #define regBIF_CFG_DEV0_RC0_PMI_CAP                                                                     0x0014
4081 #define regBIF_CFG_DEV0_RC0_PMI_CAP_BASE_IDX                                                            5
4082 #define regBIF_CFG_DEV0_RC0_PMI_STATUS_CNTL                                                             0x0015
4083 #define regBIF_CFG_DEV0_RC0_PMI_STATUS_CNTL_BASE_IDX                                                    5
4084 #define regBIF_CFG_DEV0_RC0_PCIE_CAP_LIST                                                               0x0016
4085 #define regBIF_CFG_DEV0_RC0_PCIE_CAP_LIST_BASE_IDX                                                      5
4086 #define regBIF_CFG_DEV0_RC0_PCIE_CAP                                                                    0x0016
4087 #define regBIF_CFG_DEV0_RC0_PCIE_CAP_BASE_IDX                                                           5
4088 #define regBIF_CFG_DEV0_RC0_DEVICE_CAP                                                                  0x0017
4089 #define regBIF_CFG_DEV0_RC0_DEVICE_CAP_BASE_IDX                                                         5
4090 #define regBIF_CFG_DEV0_RC0_DEVICE_CNTL                                                                 0x0018
4091 #define regBIF_CFG_DEV0_RC0_DEVICE_CNTL_BASE_IDX                                                        5
4092 #define regBIF_CFG_DEV0_RC0_DEVICE_STATUS                                                               0x0018
4093 #define regBIF_CFG_DEV0_RC0_DEVICE_STATUS_BASE_IDX                                                      5
4094 #define regBIF_CFG_DEV0_RC0_LINK_CAP                                                                    0x0019
4095 #define regBIF_CFG_DEV0_RC0_LINK_CAP_BASE_IDX                                                           5
4096 #define regBIF_CFG_DEV0_RC0_LINK_CNTL                                                                   0x001a
4097 #define regBIF_CFG_DEV0_RC0_LINK_CNTL_BASE_IDX                                                          5
4098 #define regBIF_CFG_DEV0_RC0_LINK_STATUS                                                                 0x001a
4099 #define regBIF_CFG_DEV0_RC0_LINK_STATUS_BASE_IDX                                                        5
4100 #define regBIF_CFG_DEV0_RC0_SLOT_CAP                                                                    0x001b
4101 #define regBIF_CFG_DEV0_RC0_SLOT_CAP_BASE_IDX                                                           5
4102 #define regBIF_CFG_DEV0_RC0_SLOT_CNTL                                                                   0x001c
4103 #define regBIF_CFG_DEV0_RC0_SLOT_CNTL_BASE_IDX                                                          5
4104 #define regBIF_CFG_DEV0_RC0_SLOT_STATUS                                                                 0x001c
4105 #define regBIF_CFG_DEV0_RC0_SLOT_STATUS_BASE_IDX                                                        5
4106 #define regBIF_CFG_DEV0_RC0_ROOT_CNTL                                                                   0x001d
4107 #define regBIF_CFG_DEV0_RC0_ROOT_CNTL_BASE_IDX                                                          5
4108 #define regBIF_CFG_DEV0_RC0_ROOT_CAP                                                                    0x001d
4109 #define regBIF_CFG_DEV0_RC0_ROOT_CAP_BASE_IDX                                                           5
4110 #define regBIF_CFG_DEV0_RC0_ROOT_STATUS                                                                 0x001e
4111 #define regBIF_CFG_DEV0_RC0_ROOT_STATUS_BASE_IDX                                                        5
4112 #define regBIF_CFG_DEV0_RC0_DEVICE_CAP2                                                                 0x001f
4113 #define regBIF_CFG_DEV0_RC0_DEVICE_CAP2_BASE_IDX                                                        5
4114 #define regBIF_CFG_DEV0_RC0_DEVICE_CNTL2                                                                0x0020
4115 #define regBIF_CFG_DEV0_RC0_DEVICE_CNTL2_BASE_IDX                                                       5
4116 #define regBIF_CFG_DEV0_RC0_DEVICE_STATUS2                                                              0x0020
4117 #define regBIF_CFG_DEV0_RC0_DEVICE_STATUS2_BASE_IDX                                                     5
4118 #define regBIF_CFG_DEV0_RC0_LINK_CAP2                                                                   0x0021
4119 #define regBIF_CFG_DEV0_RC0_LINK_CAP2_BASE_IDX                                                          5
4120 #define regBIF_CFG_DEV0_RC0_LINK_CNTL2                                                                  0x0022
4121 #define regBIF_CFG_DEV0_RC0_LINK_CNTL2_BASE_IDX                                                         5
4122 #define regBIF_CFG_DEV0_RC0_LINK_STATUS2                                                                0x0022
4123 #define regBIF_CFG_DEV0_RC0_LINK_STATUS2_BASE_IDX                                                       5
4124 #define regBIF_CFG_DEV0_RC0_SLOT_CAP2                                                                   0x0023
4125 #define regBIF_CFG_DEV0_RC0_SLOT_CAP2_BASE_IDX                                                          5
4126 #define regBIF_CFG_DEV0_RC0_SLOT_CNTL2                                                                  0x0024
4127 #define regBIF_CFG_DEV0_RC0_SLOT_CNTL2_BASE_IDX                                                         5
4128 #define regBIF_CFG_DEV0_RC0_SLOT_STATUS2                                                                0x0024
4129 #define regBIF_CFG_DEV0_RC0_SLOT_STATUS2_BASE_IDX                                                       5
4130 #define regBIF_CFG_DEV0_RC0_MSI_CAP_LIST                                                                0x0028
4131 #define regBIF_CFG_DEV0_RC0_MSI_CAP_LIST_BASE_IDX                                                       5
4132 #define regBIF_CFG_DEV0_RC0_MSI_MSG_CNTL                                                                0x0028
4133 #define regBIF_CFG_DEV0_RC0_MSI_MSG_CNTL_BASE_IDX                                                       5
4134 #define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_LO                                                             0x0029
4135 #define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_LO_BASE_IDX                                                    5
4136 #define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_HI                                                             0x002a
4137 #define regBIF_CFG_DEV0_RC0_MSI_MSG_ADDR_HI_BASE_IDX                                                    5
4138 #define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA                                                                0x002a
4139 #define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA_BASE_IDX                                                       5
4140 #define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA                                                            0x002a
4141 #define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA_BASE_IDX                                                   5
4142 #define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA_64                                                             0x002b
4143 #define regBIF_CFG_DEV0_RC0_MSI_MSG_DATA_64_BASE_IDX                                                    5
4144 #define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA_64                                                         0x002b
4145 #define regBIF_CFG_DEV0_RC0_MSI_EXT_MSG_DATA_64_BASE_IDX                                                5
4146 #define regBIF_CFG_DEV0_RC0_SSID_CAP_LIST                                                               0x0030
4147 #define regBIF_CFG_DEV0_RC0_SSID_CAP_LIST_BASE_IDX                                                      5
4148 #define regBIF_CFG_DEV0_RC0_SSID_CAP                                                                    0x0031
4149 #define regBIF_CFG_DEV0_RC0_SSID_CAP_BASE_IDX                                                           5
4150 #define regBIF_CFG_DEV0_RC0_MSI_MAP_CAP_LIST                                                            0x0032
4151 #define regBIF_CFG_DEV0_RC0_MSI_MAP_CAP_LIST_BASE_IDX                                                   5
4152 #define regBIF_CFG_DEV0_RC0_MSI_MAP_CAP                                                                 0x0032
4153 #define regBIF_CFG_DEV0_RC0_MSI_MAP_CAP_BASE_IDX                                                        5
4154 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                           0x0040
4155 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                  5
4156 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_HDR                                                    0x0041
4157 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                           5
4158 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC1                                                       0x0042
4159 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                              5
4160 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC2                                                       0x0043
4161 #define regBIF_CFG_DEV0_RC0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                              5
4162 #define regBIF_CFG_DEV0_RC0_PCIE_VC_ENH_CAP_LIST                                                        0x0044
4163 #define regBIF_CFG_DEV0_RC0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                               5
4164 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG1                                                       0x0045
4165 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                              5
4166 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG2                                                       0x0046
4167 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                              5
4168 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CNTL                                                           0x0047
4169 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_CNTL_BASE_IDX                                                  5
4170 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_STATUS                                                         0x0047
4171 #define regBIF_CFG_DEV0_RC0_PCIE_PORT_VC_STATUS_BASE_IDX                                                5
4172 #define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CAP                                                       0x0048
4173 #define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                              5
4174 #define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CNTL                                                      0x0049
4175 #define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                             5
4176 #define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_STATUS                                                    0x004a
4177 #define regBIF_CFG_DEV0_RC0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                           5
4178 #define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CAP                                                       0x004b
4179 #define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                              5
4180 #define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CNTL                                                      0x004c
4181 #define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                             5
4182 #define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_STATUS                                                    0x004d
4183 #define regBIF_CFG_DEV0_RC0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                           5
4184 #define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                            0x0050
4185 #define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                   5
4186 #define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW1                                                     0x0051
4187 #define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                            5
4188 #define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW2                                                     0x0052
4189 #define regBIF_CFG_DEV0_RC0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                            5
4190 #define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                               0x0054
4191 #define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                      5
4192 #define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_STATUS                                                      0x0055
4193 #define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                             5
4194 #define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_MASK                                                        0x0056
4195 #define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                               5
4196 #define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_SEVERITY                                                    0x0057
4197 #define regBIF_CFG_DEV0_RC0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                           5
4198 #define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_STATUS                                                        0x0058
4199 #define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_STATUS_BASE_IDX                                               5
4200 #define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_MASK                                                          0x0059
4201 #define regBIF_CFG_DEV0_RC0_PCIE_CORR_ERR_MASK_BASE_IDX                                                 5
4202 #define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_CAP_CNTL                                                       0x005a
4203 #define regBIF_CFG_DEV0_RC0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                              5
4204 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG0                                                               0x005b
4205 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG0_BASE_IDX                                                      5
4206 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG1                                                               0x005c
4207 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG1_BASE_IDX                                                      5
4208 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG2                                                               0x005d
4209 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG2_BASE_IDX                                                      5
4210 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG3                                                               0x005e
4211 #define regBIF_CFG_DEV0_RC0_PCIE_HDR_LOG3_BASE_IDX                                                      5
4212 #define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_CMD                                                           0x005f
4213 #define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                  5
4214 #define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_STATUS                                                        0x0060
4215 #define regBIF_CFG_DEV0_RC0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                               5
4216 #define regBIF_CFG_DEV0_RC0_PCIE_ERR_SRC_ID                                                             0x0061
4217 #define regBIF_CFG_DEV0_RC0_PCIE_ERR_SRC_ID_BASE_IDX                                                    5
4218 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG0                                                        0x0062
4219 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                               5
4220 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG1                                                        0x0063
4221 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                               5
4222 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG2                                                        0x0064
4223 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                               5
4224 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG3                                                        0x0065
4225 #define regBIF_CFG_DEV0_RC0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                               5
4226 #define regBIF_CFG_DEV0_RC0_PCIE_SECONDARY_ENH_CAP_LIST                                                 0x009c
4227 #define regBIF_CFG_DEV0_RC0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                        5
4228 #define regBIF_CFG_DEV0_RC0_PCIE_LINK_CNTL3                                                             0x009d
4229 #define regBIF_CFG_DEV0_RC0_PCIE_LINK_CNTL3_BASE_IDX                                                    5
4230 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_ERROR_STATUS                                                      0x009e
4231 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                             5
4232 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_0_EQUALIZATION_CNTL                                               0x009f
4233 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                      5
4234 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_1_EQUALIZATION_CNTL                                               0x009f
4235 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                      5
4236 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_2_EQUALIZATION_CNTL                                               0x00a0
4237 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                      5
4238 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_3_EQUALIZATION_CNTL                                               0x00a0
4239 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                      5
4240 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_4_EQUALIZATION_CNTL                                               0x00a1
4241 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                      5
4242 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_5_EQUALIZATION_CNTL                                               0x00a1
4243 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                      5
4244 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_6_EQUALIZATION_CNTL                                               0x00a2
4245 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                      5
4246 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_7_EQUALIZATION_CNTL                                               0x00a2
4247 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                      5
4248 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_8_EQUALIZATION_CNTL                                               0x00a3
4249 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                      5
4250 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_9_EQUALIZATION_CNTL                                               0x00a3
4251 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                      5
4252 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_10_EQUALIZATION_CNTL                                              0x00a4
4253 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                     5
4254 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_11_EQUALIZATION_CNTL                                              0x00a4
4255 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                     5
4256 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_12_EQUALIZATION_CNTL                                              0x00a5
4257 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                     5
4258 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_13_EQUALIZATION_CNTL                                              0x00a5
4259 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                     5
4260 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_14_EQUALIZATION_CNTL                                              0x00a6
4261 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                     5
4262 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_15_EQUALIZATION_CNTL                                              0x00a6
4263 #define regBIF_CFG_DEV0_RC0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                     5
4264 #define regBIF_CFG_DEV0_RC0_PCIE_ACS_ENH_CAP_LIST                                                       0x00a8
4265 #define regBIF_CFG_DEV0_RC0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                              5
4266 #define regBIF_CFG_DEV0_RC0_PCIE_ACS_CAP                                                                0x00a9
4267 #define regBIF_CFG_DEV0_RC0_PCIE_ACS_CAP_BASE_IDX                                                       5
4268 #define regBIF_CFG_DEV0_RC0_PCIE_ACS_CNTL                                                               0x00a9
4269 #define regBIF_CFG_DEV0_RC0_PCIE_ACS_CNTL_BASE_IDX                                                      5
4270 #define regBIF_CFG_DEV0_RC0_PCIE_DLF_ENH_CAP_LIST                                                       0x0100
4271 #define regBIF_CFG_DEV0_RC0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                              5
4272 #define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_CAP                                                       0x0101
4273 #define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_CAP_BASE_IDX                                              5
4274 #define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_STATUS                                                    0x0102
4275 #define regBIF_CFG_DEV0_RC0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                           5
4276 #define regBIF_CFG_DEV0_RC0_PCIE_PHY_16GT_ENH_CAP_LIST                                                  0x0104
4277 #define regBIF_CFG_DEV0_RC0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                         5
4278 #define regBIF_CFG_DEV0_RC0_LINK_CAP_16GT                                                               0x0105
4279 #define regBIF_CFG_DEV0_RC0_LINK_CAP_16GT_BASE_IDX                                                      5
4280 #define regBIF_CFG_DEV0_RC0_LINK_CNTL_16GT                                                              0x0106
4281 #define regBIF_CFG_DEV0_RC0_LINK_CNTL_16GT_BASE_IDX                                                     5
4282 #define regBIF_CFG_DEV0_RC0_LINK_STATUS_16GT                                                            0x0107
4283 #define regBIF_CFG_DEV0_RC0_LINK_STATUS_16GT_BASE_IDX                                                   5
4284 #define regBIF_CFG_DEV0_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                           0x0108
4285 #define regBIF_CFG_DEV0_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                  5
4286 #define regBIF_CFG_DEV0_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT                                            0x0109
4287 #define regBIF_CFG_DEV0_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
4288 #define regBIF_CFG_DEV0_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT                                            0x010a
4289 #define regBIF_CFG_DEV0_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
4290 #define regBIF_CFG_DEV0_RC0_LANE_0_EQUALIZATION_CNTL_16GT                                               0x010c
4291 #define regBIF_CFG_DEV0_RC0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4292 #define regBIF_CFG_DEV0_RC0_LANE_1_EQUALIZATION_CNTL_16GT                                               0x010c
4293 #define regBIF_CFG_DEV0_RC0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4294 #define regBIF_CFG_DEV0_RC0_LANE_2_EQUALIZATION_CNTL_16GT                                               0x010c
4295 #define regBIF_CFG_DEV0_RC0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4296 #define regBIF_CFG_DEV0_RC0_LANE_3_EQUALIZATION_CNTL_16GT                                               0x010c
4297 #define regBIF_CFG_DEV0_RC0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4298 #define regBIF_CFG_DEV0_RC0_LANE_4_EQUALIZATION_CNTL_16GT                                               0x010d
4299 #define regBIF_CFG_DEV0_RC0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4300 #define regBIF_CFG_DEV0_RC0_LANE_5_EQUALIZATION_CNTL_16GT                                               0x010d
4301 #define regBIF_CFG_DEV0_RC0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4302 #define regBIF_CFG_DEV0_RC0_LANE_6_EQUALIZATION_CNTL_16GT                                               0x010d
4303 #define regBIF_CFG_DEV0_RC0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4304 #define regBIF_CFG_DEV0_RC0_LANE_7_EQUALIZATION_CNTL_16GT                                               0x010d
4305 #define regBIF_CFG_DEV0_RC0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4306 #define regBIF_CFG_DEV0_RC0_LANE_8_EQUALIZATION_CNTL_16GT                                               0x010e
4307 #define regBIF_CFG_DEV0_RC0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4308 #define regBIF_CFG_DEV0_RC0_LANE_9_EQUALIZATION_CNTL_16GT                                               0x010e
4309 #define regBIF_CFG_DEV0_RC0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4310 #define regBIF_CFG_DEV0_RC0_LANE_10_EQUALIZATION_CNTL_16GT                                              0x010e
4311 #define regBIF_CFG_DEV0_RC0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4312 #define regBIF_CFG_DEV0_RC0_LANE_11_EQUALIZATION_CNTL_16GT                                              0x010e
4313 #define regBIF_CFG_DEV0_RC0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4314 #define regBIF_CFG_DEV0_RC0_LANE_12_EQUALIZATION_CNTL_16GT                                              0x010f
4315 #define regBIF_CFG_DEV0_RC0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4316 #define regBIF_CFG_DEV0_RC0_LANE_13_EQUALIZATION_CNTL_16GT                                              0x010f
4317 #define regBIF_CFG_DEV0_RC0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4318 #define regBIF_CFG_DEV0_RC0_LANE_14_EQUALIZATION_CNTL_16GT                                              0x010f
4319 #define regBIF_CFG_DEV0_RC0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4320 #define regBIF_CFG_DEV0_RC0_LANE_15_EQUALIZATION_CNTL_16GT                                              0x010f
4321 #define regBIF_CFG_DEV0_RC0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4322 #define regBIF_CFG_DEV0_RC0_PCIE_MARGINING_ENH_CAP_LIST                                                 0x0114
4323 #define regBIF_CFG_DEV0_RC0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                        5
4324 #define regBIF_CFG_DEV0_RC0_MARGINING_PORT_CAP                                                          0x0115
4325 #define regBIF_CFG_DEV0_RC0_MARGINING_PORT_CAP_BASE_IDX                                                 5
4326 #define regBIF_CFG_DEV0_RC0_MARGINING_PORT_STATUS                                                       0x0115
4327 #define regBIF_CFG_DEV0_RC0_MARGINING_PORT_STATUS_BASE_IDX                                              5
4328 #define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_CNTL                                                  0x0116
4329 #define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                         5
4330 #define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_STATUS                                                0x0116
4331 #define regBIF_CFG_DEV0_RC0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                       5
4332 #define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_CNTL                                                  0x0117
4333 #define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                         5
4334 #define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_STATUS                                                0x0117
4335 #define regBIF_CFG_DEV0_RC0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                       5
4336 #define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_CNTL                                                  0x0118
4337 #define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                         5
4338 #define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_STATUS                                                0x0118
4339 #define regBIF_CFG_DEV0_RC0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                       5
4340 #define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_CNTL                                                  0x0119
4341 #define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                         5
4342 #define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_STATUS                                                0x0119
4343 #define regBIF_CFG_DEV0_RC0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                       5
4344 #define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_CNTL                                                  0x011a
4345 #define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                         5
4346 #define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_STATUS                                                0x011a
4347 #define regBIF_CFG_DEV0_RC0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                       5
4348 #define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_CNTL                                                  0x011b
4349 #define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                         5
4350 #define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_STATUS                                                0x011b
4351 #define regBIF_CFG_DEV0_RC0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                       5
4352 #define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_CNTL                                                  0x011c
4353 #define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                         5
4354 #define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_STATUS                                                0x011c
4355 #define regBIF_CFG_DEV0_RC0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                       5
4356 #define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_CNTL                                                  0x011d
4357 #define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                         5
4358 #define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_STATUS                                                0x011d
4359 #define regBIF_CFG_DEV0_RC0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                       5
4360 #define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_CNTL                                                  0x011e
4361 #define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                         5
4362 #define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_STATUS                                                0x011e
4363 #define regBIF_CFG_DEV0_RC0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                       5
4364 #define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_CNTL                                                  0x011f
4365 #define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                         5
4366 #define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_STATUS                                                0x011f
4367 #define regBIF_CFG_DEV0_RC0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                       5
4368 #define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_CNTL                                                 0x0120
4369 #define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                        5
4370 #define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_STATUS                                               0x0120
4371 #define regBIF_CFG_DEV0_RC0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                      5
4372 #define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_CNTL                                                 0x0121
4373 #define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                        5
4374 #define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_STATUS                                               0x0121
4375 #define regBIF_CFG_DEV0_RC0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                      5
4376 #define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_CNTL                                                 0x0122
4377 #define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                        5
4378 #define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_STATUS                                               0x0122
4379 #define regBIF_CFG_DEV0_RC0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                      5
4380 #define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_CNTL                                                 0x0123
4381 #define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                        5
4382 #define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_STATUS                                               0x0123
4383 #define regBIF_CFG_DEV0_RC0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                      5
4384 #define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_CNTL                                                 0x0124
4385 #define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                        5
4386 #define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_STATUS                                               0x0124
4387 #define regBIF_CFG_DEV0_RC0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                      5
4388 #define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_CNTL                                                 0x0125
4389 #define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                        5
4390 #define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_STATUS                                               0x0125
4391 #define regBIF_CFG_DEV0_RC0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                      5
4392 
4393 
4394 // addressBlock: nbio_nbif0_bif_cfg_dev1_rc_bifcfgdecp
4395 // base address: 0x10101000
4396 #define regBIF_CFG_DEV1_RC0_VENDOR_ID                                                                   0x0400
4397 #define regBIF_CFG_DEV1_RC0_VENDOR_ID_BASE_IDX                                                          5
4398 #define regBIF_CFG_DEV1_RC0_DEVICE_ID                                                                   0x0400
4399 #define regBIF_CFG_DEV1_RC0_DEVICE_ID_BASE_IDX                                                          5
4400 #define regBIF_CFG_DEV1_RC0_COMMAND                                                                     0x0401
4401 #define regBIF_CFG_DEV1_RC0_COMMAND_BASE_IDX                                                            5
4402 #define regBIF_CFG_DEV1_RC0_STATUS                                                                      0x0401
4403 #define regBIF_CFG_DEV1_RC0_STATUS_BASE_IDX                                                             5
4404 #define regBIF_CFG_DEV1_RC0_REVISION_ID                                                                 0x0402
4405 #define regBIF_CFG_DEV1_RC0_REVISION_ID_BASE_IDX                                                        5
4406 #define regBIF_CFG_DEV1_RC0_PROG_INTERFACE                                                              0x0402
4407 #define regBIF_CFG_DEV1_RC0_PROG_INTERFACE_BASE_IDX                                                     5
4408 #define regBIF_CFG_DEV1_RC0_SUB_CLASS                                                                   0x0402
4409 #define regBIF_CFG_DEV1_RC0_SUB_CLASS_BASE_IDX                                                          5
4410 #define regBIF_CFG_DEV1_RC0_BASE_CLASS                                                                  0x0402
4411 #define regBIF_CFG_DEV1_RC0_BASE_CLASS_BASE_IDX                                                         5
4412 #define regBIF_CFG_DEV1_RC0_CACHE_LINE                                                                  0x0403
4413 #define regBIF_CFG_DEV1_RC0_CACHE_LINE_BASE_IDX                                                         5
4414 #define regBIF_CFG_DEV1_RC0_LATENCY                                                                     0x0403
4415 #define regBIF_CFG_DEV1_RC0_LATENCY_BASE_IDX                                                            5
4416 #define regBIF_CFG_DEV1_RC0_HEADER                                                                      0x0403
4417 #define regBIF_CFG_DEV1_RC0_HEADER_BASE_IDX                                                             5
4418 #define regBIF_CFG_DEV1_RC0_BIST                                                                        0x0403
4419 #define regBIF_CFG_DEV1_RC0_BIST_BASE_IDX                                                               5
4420 #define regBIF_CFG_DEV1_RC0_BASE_ADDR_1                                                                 0x0404
4421 #define regBIF_CFG_DEV1_RC0_BASE_ADDR_1_BASE_IDX                                                        5
4422 #define regBIF_CFG_DEV1_RC0_BASE_ADDR_2                                                                 0x0405
4423 #define regBIF_CFG_DEV1_RC0_BASE_ADDR_2_BASE_IDX                                                        5
4424 #define regBIF_CFG_DEV1_RC0_SUB_BUS_NUMBER_LATENCY                                                      0x0406
4425 #define regBIF_CFG_DEV1_RC0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                             5
4426 #define regBIF_CFG_DEV1_RC0_IO_BASE_LIMIT                                                               0x0407
4427 #define regBIF_CFG_DEV1_RC0_IO_BASE_LIMIT_BASE_IDX                                                      5
4428 #define regBIF_CFG_DEV1_RC0_SECONDARY_STATUS                                                            0x0407
4429 #define regBIF_CFG_DEV1_RC0_SECONDARY_STATUS_BASE_IDX                                                   5
4430 #define regBIF_CFG_DEV1_RC0_MEM_BASE_LIMIT                                                              0x0408
4431 #define regBIF_CFG_DEV1_RC0_MEM_BASE_LIMIT_BASE_IDX                                                     5
4432 #define regBIF_CFG_DEV1_RC0_PREF_BASE_LIMIT                                                             0x0409
4433 #define regBIF_CFG_DEV1_RC0_PREF_BASE_LIMIT_BASE_IDX                                                    5
4434 #define regBIF_CFG_DEV1_RC0_PREF_BASE_UPPER                                                             0x040a
4435 #define regBIF_CFG_DEV1_RC0_PREF_BASE_UPPER_BASE_IDX                                                    5
4436 #define regBIF_CFG_DEV1_RC0_PREF_LIMIT_UPPER                                                            0x040b
4437 #define regBIF_CFG_DEV1_RC0_PREF_LIMIT_UPPER_BASE_IDX                                                   5
4438 #define regBIF_CFG_DEV1_RC0_IO_BASE_LIMIT_HI                                                            0x040c
4439 #define regBIF_CFG_DEV1_RC0_IO_BASE_LIMIT_HI_BASE_IDX                                                   5
4440 #define regBIF_CFG_DEV1_RC0_CAP_PTR                                                                     0x040d
4441 #define regBIF_CFG_DEV1_RC0_CAP_PTR_BASE_IDX                                                            5
4442 #define regBIF_CFG_DEV1_RC0_ROM_BASE_ADDR                                                               0x040e
4443 #define regBIF_CFG_DEV1_RC0_ROM_BASE_ADDR_BASE_IDX                                                      5
4444 #define regBIF_CFG_DEV1_RC0_INTERRUPT_LINE                                                              0x040f
4445 #define regBIF_CFG_DEV1_RC0_INTERRUPT_LINE_BASE_IDX                                                     5
4446 #define regBIF_CFG_DEV1_RC0_INTERRUPT_PIN                                                               0x040f
4447 #define regBIF_CFG_DEV1_RC0_INTERRUPT_PIN_BASE_IDX                                                      5
4448 #define regBIF_CFG_DEV1_RC0_IRQ_BRIDGE_CNTL                                                             0x040f
4449 #define regBIF_CFG_DEV1_RC0_IRQ_BRIDGE_CNTL_BASE_IDX                                                    5
4450 #define regBIF_CFG_DEV1_RC0_EXT_BRIDGE_CNTL                                                             0x0410
4451 #define regBIF_CFG_DEV1_RC0_EXT_BRIDGE_CNTL_BASE_IDX                                                    5
4452 #define regBIF_CFG_DEV1_RC0_PMI_CAP_LIST                                                                0x0414
4453 #define regBIF_CFG_DEV1_RC0_PMI_CAP_LIST_BASE_IDX                                                       5
4454 #define regBIF_CFG_DEV1_RC0_PMI_CAP                                                                     0x0414
4455 #define regBIF_CFG_DEV1_RC0_PMI_CAP_BASE_IDX                                                            5
4456 #define regBIF_CFG_DEV1_RC0_PMI_STATUS_CNTL                                                             0x0415
4457 #define regBIF_CFG_DEV1_RC0_PMI_STATUS_CNTL_BASE_IDX                                                    5
4458 #define regBIF_CFG_DEV1_RC0_PCIE_CAP_LIST                                                               0x0416
4459 #define regBIF_CFG_DEV1_RC0_PCIE_CAP_LIST_BASE_IDX                                                      5
4460 #define regBIF_CFG_DEV1_RC0_PCIE_CAP                                                                    0x0416
4461 #define regBIF_CFG_DEV1_RC0_PCIE_CAP_BASE_IDX                                                           5
4462 #define regBIF_CFG_DEV1_RC0_DEVICE_CAP                                                                  0x0417
4463 #define regBIF_CFG_DEV1_RC0_DEVICE_CAP_BASE_IDX                                                         5
4464 #define regBIF_CFG_DEV1_RC0_DEVICE_CNTL                                                                 0x0418
4465 #define regBIF_CFG_DEV1_RC0_DEVICE_CNTL_BASE_IDX                                                        5
4466 #define regBIF_CFG_DEV1_RC0_DEVICE_STATUS                                                               0x0418
4467 #define regBIF_CFG_DEV1_RC0_DEVICE_STATUS_BASE_IDX                                                      5
4468 #define regBIF_CFG_DEV1_RC0_LINK_CAP                                                                    0x0419
4469 #define regBIF_CFG_DEV1_RC0_LINK_CAP_BASE_IDX                                                           5
4470 #define regBIF_CFG_DEV1_RC0_LINK_CNTL                                                                   0x041a
4471 #define regBIF_CFG_DEV1_RC0_LINK_CNTL_BASE_IDX                                                          5
4472 #define regBIF_CFG_DEV1_RC0_LINK_STATUS                                                                 0x041a
4473 #define regBIF_CFG_DEV1_RC0_LINK_STATUS_BASE_IDX                                                        5
4474 #define regBIF_CFG_DEV1_RC0_SLOT_CAP                                                                    0x041b
4475 #define regBIF_CFG_DEV1_RC0_SLOT_CAP_BASE_IDX                                                           5
4476 #define regBIF_CFG_DEV1_RC0_SLOT_CNTL                                                                   0x041c
4477 #define regBIF_CFG_DEV1_RC0_SLOT_CNTL_BASE_IDX                                                          5
4478 #define regBIF_CFG_DEV1_RC0_SLOT_STATUS                                                                 0x041c
4479 #define regBIF_CFG_DEV1_RC0_SLOT_STATUS_BASE_IDX                                                        5
4480 #define regBIF_CFG_DEV1_RC0_ROOT_CNTL                                                                   0x041d
4481 #define regBIF_CFG_DEV1_RC0_ROOT_CNTL_BASE_IDX                                                          5
4482 #define regBIF_CFG_DEV1_RC0_ROOT_CAP                                                                    0x041d
4483 #define regBIF_CFG_DEV1_RC0_ROOT_CAP_BASE_IDX                                                           5
4484 #define regBIF_CFG_DEV1_RC0_ROOT_STATUS                                                                 0x041e
4485 #define regBIF_CFG_DEV1_RC0_ROOT_STATUS_BASE_IDX                                                        5
4486 #define regBIF_CFG_DEV1_RC0_DEVICE_CAP2                                                                 0x041f
4487 #define regBIF_CFG_DEV1_RC0_DEVICE_CAP2_BASE_IDX                                                        5
4488 #define regBIF_CFG_DEV1_RC0_DEVICE_CNTL2                                                                0x0420
4489 #define regBIF_CFG_DEV1_RC0_DEVICE_CNTL2_BASE_IDX                                                       5
4490 #define regBIF_CFG_DEV1_RC0_DEVICE_STATUS2                                                              0x0420
4491 #define regBIF_CFG_DEV1_RC0_DEVICE_STATUS2_BASE_IDX                                                     5
4492 #define regBIF_CFG_DEV1_RC0_LINK_CAP2                                                                   0x0421
4493 #define regBIF_CFG_DEV1_RC0_LINK_CAP2_BASE_IDX                                                          5
4494 #define regBIF_CFG_DEV1_RC0_LINK_CNTL2                                                                  0x0422
4495 #define regBIF_CFG_DEV1_RC0_LINK_CNTL2_BASE_IDX                                                         5
4496 #define regBIF_CFG_DEV1_RC0_LINK_STATUS2                                                                0x0422
4497 #define regBIF_CFG_DEV1_RC0_LINK_STATUS2_BASE_IDX                                                       5
4498 #define regBIF_CFG_DEV1_RC0_SLOT_CAP2                                                                   0x0423
4499 #define regBIF_CFG_DEV1_RC0_SLOT_CAP2_BASE_IDX                                                          5
4500 #define regBIF_CFG_DEV1_RC0_SLOT_CNTL2                                                                  0x0424
4501 #define regBIF_CFG_DEV1_RC0_SLOT_CNTL2_BASE_IDX                                                         5
4502 #define regBIF_CFG_DEV1_RC0_SLOT_STATUS2                                                                0x0424
4503 #define regBIF_CFG_DEV1_RC0_SLOT_STATUS2_BASE_IDX                                                       5
4504 #define regBIF_CFG_DEV1_RC0_MSI_CAP_LIST                                                                0x0428
4505 #define regBIF_CFG_DEV1_RC0_MSI_CAP_LIST_BASE_IDX                                                       5
4506 #define regBIF_CFG_DEV1_RC0_MSI_MSG_CNTL                                                                0x0428
4507 #define regBIF_CFG_DEV1_RC0_MSI_MSG_CNTL_BASE_IDX                                                       5
4508 #define regBIF_CFG_DEV1_RC0_MSI_MSG_ADDR_LO                                                             0x0429
4509 #define regBIF_CFG_DEV1_RC0_MSI_MSG_ADDR_LO_BASE_IDX                                                    5
4510 #define regBIF_CFG_DEV1_RC0_MSI_MSG_ADDR_HI                                                             0x042a
4511 #define regBIF_CFG_DEV1_RC0_MSI_MSG_ADDR_HI_BASE_IDX                                                    5
4512 #define regBIF_CFG_DEV1_RC0_MSI_MSG_DATA                                                                0x042a
4513 #define regBIF_CFG_DEV1_RC0_MSI_MSG_DATA_BASE_IDX                                                       5
4514 #define regBIF_CFG_DEV1_RC0_MSI_EXT_MSG_DATA                                                            0x042a
4515 #define regBIF_CFG_DEV1_RC0_MSI_EXT_MSG_DATA_BASE_IDX                                                   5
4516 #define regBIF_CFG_DEV1_RC0_MSI_MSG_DATA_64                                                             0x042b
4517 #define regBIF_CFG_DEV1_RC0_MSI_MSG_DATA_64_BASE_IDX                                                    5
4518 #define regBIF_CFG_DEV1_RC0_MSI_EXT_MSG_DATA_64                                                         0x042b
4519 #define regBIF_CFG_DEV1_RC0_MSI_EXT_MSG_DATA_64_BASE_IDX                                                5
4520 #define regBIF_CFG_DEV1_RC0_SSID_CAP_LIST                                                               0x0430
4521 #define regBIF_CFG_DEV1_RC0_SSID_CAP_LIST_BASE_IDX                                                      5
4522 #define regBIF_CFG_DEV1_RC0_SSID_CAP                                                                    0x0431
4523 #define regBIF_CFG_DEV1_RC0_SSID_CAP_BASE_IDX                                                           5
4524 #define regBIF_CFG_DEV1_RC0_MSI_MAP_CAP_LIST                                                            0x0432
4525 #define regBIF_CFG_DEV1_RC0_MSI_MAP_CAP_LIST_BASE_IDX                                                   5
4526 #define regBIF_CFG_DEV1_RC0_MSI_MAP_CAP                                                                 0x0432
4527 #define regBIF_CFG_DEV1_RC0_MSI_MAP_CAP_BASE_IDX                                                        5
4528 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                           0x0440
4529 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                  5
4530 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC_HDR                                                    0x0441
4531 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                           5
4532 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC1                                                       0x0442
4533 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                              5
4534 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC2                                                       0x0443
4535 #define regBIF_CFG_DEV1_RC0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                              5
4536 #define regBIF_CFG_DEV1_RC0_PCIE_VC_ENH_CAP_LIST                                                        0x0444
4537 #define regBIF_CFG_DEV1_RC0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                               5
4538 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_CAP_REG1                                                       0x0445
4539 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                              5
4540 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_CAP_REG2                                                       0x0446
4541 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                              5
4542 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_CNTL                                                           0x0447
4543 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_CNTL_BASE_IDX                                                  5
4544 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_STATUS                                                         0x0447
4545 #define regBIF_CFG_DEV1_RC0_PCIE_PORT_VC_STATUS_BASE_IDX                                                5
4546 #define regBIF_CFG_DEV1_RC0_PCIE_VC0_RESOURCE_CAP                                                       0x0448
4547 #define regBIF_CFG_DEV1_RC0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                              5
4548 #define regBIF_CFG_DEV1_RC0_PCIE_VC0_RESOURCE_CNTL                                                      0x0449
4549 #define regBIF_CFG_DEV1_RC0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                             5
4550 #define regBIF_CFG_DEV1_RC0_PCIE_VC0_RESOURCE_STATUS                                                    0x044a
4551 #define regBIF_CFG_DEV1_RC0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                           5
4552 #define regBIF_CFG_DEV1_RC0_PCIE_VC1_RESOURCE_CAP                                                       0x044b
4553 #define regBIF_CFG_DEV1_RC0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                              5
4554 #define regBIF_CFG_DEV1_RC0_PCIE_VC1_RESOURCE_CNTL                                                      0x044c
4555 #define regBIF_CFG_DEV1_RC0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                             5
4556 #define regBIF_CFG_DEV1_RC0_PCIE_VC1_RESOURCE_STATUS                                                    0x044d
4557 #define regBIF_CFG_DEV1_RC0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                           5
4558 #define regBIF_CFG_DEV1_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                            0x0450
4559 #define regBIF_CFG_DEV1_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                   5
4560 #define regBIF_CFG_DEV1_RC0_PCIE_DEV_SERIAL_NUM_DW1                                                     0x0451
4561 #define regBIF_CFG_DEV1_RC0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                            5
4562 #define regBIF_CFG_DEV1_RC0_PCIE_DEV_SERIAL_NUM_DW2                                                     0x0452
4563 #define regBIF_CFG_DEV1_RC0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                            5
4564 #define regBIF_CFG_DEV1_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                               0x0454
4565 #define regBIF_CFG_DEV1_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                      5
4566 #define regBIF_CFG_DEV1_RC0_PCIE_UNCORR_ERR_STATUS                                                      0x0455
4567 #define regBIF_CFG_DEV1_RC0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                             5
4568 #define regBIF_CFG_DEV1_RC0_PCIE_UNCORR_ERR_MASK                                                        0x0456
4569 #define regBIF_CFG_DEV1_RC0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                               5
4570 #define regBIF_CFG_DEV1_RC0_PCIE_UNCORR_ERR_SEVERITY                                                    0x0457
4571 #define regBIF_CFG_DEV1_RC0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                           5
4572 #define regBIF_CFG_DEV1_RC0_PCIE_CORR_ERR_STATUS                                                        0x0458
4573 #define regBIF_CFG_DEV1_RC0_PCIE_CORR_ERR_STATUS_BASE_IDX                                               5
4574 #define regBIF_CFG_DEV1_RC0_PCIE_CORR_ERR_MASK                                                          0x0459
4575 #define regBIF_CFG_DEV1_RC0_PCIE_CORR_ERR_MASK_BASE_IDX                                                 5
4576 #define regBIF_CFG_DEV1_RC0_PCIE_ADV_ERR_CAP_CNTL                                                       0x045a
4577 #define regBIF_CFG_DEV1_RC0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                              5
4578 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG0                                                               0x045b
4579 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG0_BASE_IDX                                                      5
4580 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG1                                                               0x045c
4581 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG1_BASE_IDX                                                      5
4582 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG2                                                               0x045d
4583 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG2_BASE_IDX                                                      5
4584 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG3                                                               0x045e
4585 #define regBIF_CFG_DEV1_RC0_PCIE_HDR_LOG3_BASE_IDX                                                      5
4586 #define regBIF_CFG_DEV1_RC0_PCIE_ROOT_ERR_CMD                                                           0x045f
4587 #define regBIF_CFG_DEV1_RC0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                  5
4588 #define regBIF_CFG_DEV1_RC0_PCIE_ROOT_ERR_STATUS                                                        0x0460
4589 #define regBIF_CFG_DEV1_RC0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                               5
4590 #define regBIF_CFG_DEV1_RC0_PCIE_ERR_SRC_ID                                                             0x0461
4591 #define regBIF_CFG_DEV1_RC0_PCIE_ERR_SRC_ID_BASE_IDX                                                    5
4592 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG0                                                        0x0462
4593 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                               5
4594 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG1                                                        0x0463
4595 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                               5
4596 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG2                                                        0x0464
4597 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                               5
4598 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG3                                                        0x0465
4599 #define regBIF_CFG_DEV1_RC0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                               5
4600 #define regBIF_CFG_DEV1_RC0_PCIE_SECONDARY_ENH_CAP_LIST                                                 0x049c
4601 #define regBIF_CFG_DEV1_RC0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                        5
4602 #define regBIF_CFG_DEV1_RC0_PCIE_LINK_CNTL3                                                             0x049d
4603 #define regBIF_CFG_DEV1_RC0_PCIE_LINK_CNTL3_BASE_IDX                                                    5
4604 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_ERROR_STATUS                                                      0x049e
4605 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                             5
4606 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_0_EQUALIZATION_CNTL                                               0x049f
4607 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                      5
4608 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_1_EQUALIZATION_CNTL                                               0x049f
4609 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                      5
4610 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_2_EQUALIZATION_CNTL                                               0x04a0
4611 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                      5
4612 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_3_EQUALIZATION_CNTL                                               0x04a0
4613 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                      5
4614 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_4_EQUALIZATION_CNTL                                               0x04a1
4615 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                      5
4616 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_5_EQUALIZATION_CNTL                                               0x04a1
4617 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                      5
4618 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_6_EQUALIZATION_CNTL                                               0x04a2
4619 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                      5
4620 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_7_EQUALIZATION_CNTL                                               0x04a2
4621 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                      5
4622 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_8_EQUALIZATION_CNTL                                               0x04a3
4623 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                      5
4624 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_9_EQUALIZATION_CNTL                                               0x04a3
4625 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                      5
4626 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_10_EQUALIZATION_CNTL                                              0x04a4
4627 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                     5
4628 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_11_EQUALIZATION_CNTL                                              0x04a4
4629 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                     5
4630 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_12_EQUALIZATION_CNTL                                              0x04a5
4631 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                     5
4632 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_13_EQUALIZATION_CNTL                                              0x04a5
4633 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                     5
4634 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_14_EQUALIZATION_CNTL                                              0x04a6
4635 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                     5
4636 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_15_EQUALIZATION_CNTL                                              0x04a6
4637 #define regBIF_CFG_DEV1_RC0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                     5
4638 #define regBIF_CFG_DEV1_RC0_PCIE_ACS_ENH_CAP_LIST                                                       0x04a8
4639 #define regBIF_CFG_DEV1_RC0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                              5
4640 #define regBIF_CFG_DEV1_RC0_PCIE_ACS_CAP                                                                0x04a9
4641 #define regBIF_CFG_DEV1_RC0_PCIE_ACS_CAP_BASE_IDX                                                       5
4642 #define regBIF_CFG_DEV1_RC0_PCIE_ACS_CNTL                                                               0x04a9
4643 #define regBIF_CFG_DEV1_RC0_PCIE_ACS_CNTL_BASE_IDX                                                      5
4644 #define regBIF_CFG_DEV1_RC0_PCIE_DLF_ENH_CAP_LIST                                                       0x0500
4645 #define regBIF_CFG_DEV1_RC0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                              5
4646 #define regBIF_CFG_DEV1_RC0_DATA_LINK_FEATURE_CAP                                                       0x0501
4647 #define regBIF_CFG_DEV1_RC0_DATA_LINK_FEATURE_CAP_BASE_IDX                                              5
4648 #define regBIF_CFG_DEV1_RC0_DATA_LINK_FEATURE_STATUS                                                    0x0502
4649 #define regBIF_CFG_DEV1_RC0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                           5
4650 #define regBIF_CFG_DEV1_RC0_PCIE_PHY_16GT_ENH_CAP_LIST                                                  0x0504
4651 #define regBIF_CFG_DEV1_RC0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                         5
4652 #define regBIF_CFG_DEV1_RC0_LINK_CAP_16GT                                                               0x0505
4653 #define regBIF_CFG_DEV1_RC0_LINK_CAP_16GT_BASE_IDX                                                      5
4654 #define regBIF_CFG_DEV1_RC0_LINK_CNTL_16GT                                                              0x0506
4655 #define regBIF_CFG_DEV1_RC0_LINK_CNTL_16GT_BASE_IDX                                                     5
4656 #define regBIF_CFG_DEV1_RC0_LINK_STATUS_16GT                                                            0x0507
4657 #define regBIF_CFG_DEV1_RC0_LINK_STATUS_16GT_BASE_IDX                                                   5
4658 #define regBIF_CFG_DEV1_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                           0x0508
4659 #define regBIF_CFG_DEV1_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                  5
4660 #define regBIF_CFG_DEV1_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT                                            0x0509
4661 #define regBIF_CFG_DEV1_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
4662 #define regBIF_CFG_DEV1_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT                                            0x050a
4663 #define regBIF_CFG_DEV1_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
4664 #define regBIF_CFG_DEV1_RC0_LANE_0_EQUALIZATION_CNTL_16GT                                               0x050c
4665 #define regBIF_CFG_DEV1_RC0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4666 #define regBIF_CFG_DEV1_RC0_LANE_1_EQUALIZATION_CNTL_16GT                                               0x050c
4667 #define regBIF_CFG_DEV1_RC0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4668 #define regBIF_CFG_DEV1_RC0_LANE_2_EQUALIZATION_CNTL_16GT                                               0x050c
4669 #define regBIF_CFG_DEV1_RC0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4670 #define regBIF_CFG_DEV1_RC0_LANE_3_EQUALIZATION_CNTL_16GT                                               0x050c
4671 #define regBIF_CFG_DEV1_RC0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4672 #define regBIF_CFG_DEV1_RC0_LANE_4_EQUALIZATION_CNTL_16GT                                               0x050d
4673 #define regBIF_CFG_DEV1_RC0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4674 #define regBIF_CFG_DEV1_RC0_LANE_5_EQUALIZATION_CNTL_16GT                                               0x050d
4675 #define regBIF_CFG_DEV1_RC0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4676 #define regBIF_CFG_DEV1_RC0_LANE_6_EQUALIZATION_CNTL_16GT                                               0x050d
4677 #define regBIF_CFG_DEV1_RC0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4678 #define regBIF_CFG_DEV1_RC0_LANE_7_EQUALIZATION_CNTL_16GT                                               0x050d
4679 #define regBIF_CFG_DEV1_RC0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4680 #define regBIF_CFG_DEV1_RC0_LANE_8_EQUALIZATION_CNTL_16GT                                               0x050e
4681 #define regBIF_CFG_DEV1_RC0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4682 #define regBIF_CFG_DEV1_RC0_LANE_9_EQUALIZATION_CNTL_16GT                                               0x050e
4683 #define regBIF_CFG_DEV1_RC0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
4684 #define regBIF_CFG_DEV1_RC0_LANE_10_EQUALIZATION_CNTL_16GT                                              0x050e
4685 #define regBIF_CFG_DEV1_RC0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4686 #define regBIF_CFG_DEV1_RC0_LANE_11_EQUALIZATION_CNTL_16GT                                              0x050e
4687 #define regBIF_CFG_DEV1_RC0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4688 #define regBIF_CFG_DEV1_RC0_LANE_12_EQUALIZATION_CNTL_16GT                                              0x050f
4689 #define regBIF_CFG_DEV1_RC0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4690 #define regBIF_CFG_DEV1_RC0_LANE_13_EQUALIZATION_CNTL_16GT                                              0x050f
4691 #define regBIF_CFG_DEV1_RC0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4692 #define regBIF_CFG_DEV1_RC0_LANE_14_EQUALIZATION_CNTL_16GT                                              0x050f
4693 #define regBIF_CFG_DEV1_RC0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4694 #define regBIF_CFG_DEV1_RC0_LANE_15_EQUALIZATION_CNTL_16GT                                              0x050f
4695 #define regBIF_CFG_DEV1_RC0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
4696 #define regBIF_CFG_DEV1_RC0_PCIE_MARGINING_ENH_CAP_LIST                                                 0x0514
4697 #define regBIF_CFG_DEV1_RC0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                        5
4698 #define regBIF_CFG_DEV1_RC0_MARGINING_PORT_CAP                                                          0x0515
4699 #define regBIF_CFG_DEV1_RC0_MARGINING_PORT_CAP_BASE_IDX                                                 5
4700 #define regBIF_CFG_DEV1_RC0_MARGINING_PORT_STATUS                                                       0x0515
4701 #define regBIF_CFG_DEV1_RC0_MARGINING_PORT_STATUS_BASE_IDX                                              5
4702 #define regBIF_CFG_DEV1_RC0_LANE_0_MARGINING_LANE_CNTL                                                  0x0516
4703 #define regBIF_CFG_DEV1_RC0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                         5
4704 #define regBIF_CFG_DEV1_RC0_LANE_0_MARGINING_LANE_STATUS                                                0x0516
4705 #define regBIF_CFG_DEV1_RC0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                       5
4706 #define regBIF_CFG_DEV1_RC0_LANE_1_MARGINING_LANE_CNTL                                                  0x0517
4707 #define regBIF_CFG_DEV1_RC0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                         5
4708 #define regBIF_CFG_DEV1_RC0_LANE_1_MARGINING_LANE_STATUS                                                0x0517
4709 #define regBIF_CFG_DEV1_RC0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                       5
4710 #define regBIF_CFG_DEV1_RC0_LANE_2_MARGINING_LANE_CNTL                                                  0x0518
4711 #define regBIF_CFG_DEV1_RC0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                         5
4712 #define regBIF_CFG_DEV1_RC0_LANE_2_MARGINING_LANE_STATUS                                                0x0518
4713 #define regBIF_CFG_DEV1_RC0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                       5
4714 #define regBIF_CFG_DEV1_RC0_LANE_3_MARGINING_LANE_CNTL                                                  0x0519
4715 #define regBIF_CFG_DEV1_RC0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                         5
4716 #define regBIF_CFG_DEV1_RC0_LANE_3_MARGINING_LANE_STATUS                                                0x0519
4717 #define regBIF_CFG_DEV1_RC0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                       5
4718 #define regBIF_CFG_DEV1_RC0_LANE_4_MARGINING_LANE_CNTL                                                  0x051a
4719 #define regBIF_CFG_DEV1_RC0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                         5
4720 #define regBIF_CFG_DEV1_RC0_LANE_4_MARGINING_LANE_STATUS                                                0x051a
4721 #define regBIF_CFG_DEV1_RC0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                       5
4722 #define regBIF_CFG_DEV1_RC0_LANE_5_MARGINING_LANE_CNTL                                                  0x051b
4723 #define regBIF_CFG_DEV1_RC0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                         5
4724 #define regBIF_CFG_DEV1_RC0_LANE_5_MARGINING_LANE_STATUS                                                0x051b
4725 #define regBIF_CFG_DEV1_RC0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                       5
4726 #define regBIF_CFG_DEV1_RC0_LANE_6_MARGINING_LANE_CNTL                                                  0x051c
4727 #define regBIF_CFG_DEV1_RC0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                         5
4728 #define regBIF_CFG_DEV1_RC0_LANE_6_MARGINING_LANE_STATUS                                                0x051c
4729 #define regBIF_CFG_DEV1_RC0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                       5
4730 #define regBIF_CFG_DEV1_RC0_LANE_7_MARGINING_LANE_CNTL                                                  0x051d
4731 #define regBIF_CFG_DEV1_RC0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                         5
4732 #define regBIF_CFG_DEV1_RC0_LANE_7_MARGINING_LANE_STATUS                                                0x051d
4733 #define regBIF_CFG_DEV1_RC0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                       5
4734 #define regBIF_CFG_DEV1_RC0_LANE_8_MARGINING_LANE_CNTL                                                  0x051e
4735 #define regBIF_CFG_DEV1_RC0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                         5
4736 #define regBIF_CFG_DEV1_RC0_LANE_8_MARGINING_LANE_STATUS                                                0x051e
4737 #define regBIF_CFG_DEV1_RC0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                       5
4738 #define regBIF_CFG_DEV1_RC0_LANE_9_MARGINING_LANE_CNTL                                                  0x051f
4739 #define regBIF_CFG_DEV1_RC0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                         5
4740 #define regBIF_CFG_DEV1_RC0_LANE_9_MARGINING_LANE_STATUS                                                0x051f
4741 #define regBIF_CFG_DEV1_RC0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                       5
4742 #define regBIF_CFG_DEV1_RC0_LANE_10_MARGINING_LANE_CNTL                                                 0x0520
4743 #define regBIF_CFG_DEV1_RC0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                        5
4744 #define regBIF_CFG_DEV1_RC0_LANE_10_MARGINING_LANE_STATUS                                               0x0520
4745 #define regBIF_CFG_DEV1_RC0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                      5
4746 #define regBIF_CFG_DEV1_RC0_LANE_11_MARGINING_LANE_CNTL                                                 0x0521
4747 #define regBIF_CFG_DEV1_RC0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                        5
4748 #define regBIF_CFG_DEV1_RC0_LANE_11_MARGINING_LANE_STATUS                                               0x0521
4749 #define regBIF_CFG_DEV1_RC0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                      5
4750 #define regBIF_CFG_DEV1_RC0_LANE_12_MARGINING_LANE_CNTL                                                 0x0522
4751 #define regBIF_CFG_DEV1_RC0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                        5
4752 #define regBIF_CFG_DEV1_RC0_LANE_12_MARGINING_LANE_STATUS                                               0x0522
4753 #define regBIF_CFG_DEV1_RC0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                      5
4754 #define regBIF_CFG_DEV1_RC0_LANE_13_MARGINING_LANE_CNTL                                                 0x0523
4755 #define regBIF_CFG_DEV1_RC0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                        5
4756 #define regBIF_CFG_DEV1_RC0_LANE_13_MARGINING_LANE_STATUS                                               0x0523
4757 #define regBIF_CFG_DEV1_RC0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                      5
4758 #define regBIF_CFG_DEV1_RC0_LANE_14_MARGINING_LANE_CNTL                                                 0x0524
4759 #define regBIF_CFG_DEV1_RC0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                        5
4760 #define regBIF_CFG_DEV1_RC0_LANE_14_MARGINING_LANE_STATUS                                               0x0524
4761 #define regBIF_CFG_DEV1_RC0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                      5
4762 #define regBIF_CFG_DEV1_RC0_LANE_15_MARGINING_LANE_CNTL                                                 0x0525
4763 #define regBIF_CFG_DEV1_RC0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                        5
4764 #define regBIF_CFG_DEV1_RC0_LANE_15_MARGINING_LANE_STATUS                                               0x0525
4765 #define regBIF_CFG_DEV1_RC0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                      5
4766 
4767 
4768 // addressBlock: nbio_nbif0_bif_cfg_dev2_rc_bifcfgdecp
4769 // base address: 0x10102000
4770 #define regBIF_CFG_DEV2_RC0_VENDOR_ID                                                                   0x0800
4771 #define regBIF_CFG_DEV2_RC0_VENDOR_ID_BASE_IDX                                                          5
4772 #define regBIF_CFG_DEV2_RC0_DEVICE_ID                                                                   0x0800
4773 #define regBIF_CFG_DEV2_RC0_DEVICE_ID_BASE_IDX                                                          5
4774 #define regBIF_CFG_DEV2_RC0_COMMAND                                                                     0x0801
4775 #define regBIF_CFG_DEV2_RC0_COMMAND_BASE_IDX                                                            5
4776 #define regBIF_CFG_DEV2_RC0_STATUS                                                                      0x0801
4777 #define regBIF_CFG_DEV2_RC0_STATUS_BASE_IDX                                                             5
4778 #define regBIF_CFG_DEV2_RC0_REVISION_ID                                                                 0x0802
4779 #define regBIF_CFG_DEV2_RC0_REVISION_ID_BASE_IDX                                                        5
4780 #define regBIF_CFG_DEV2_RC0_PROG_INTERFACE                                                              0x0802
4781 #define regBIF_CFG_DEV2_RC0_PROG_INTERFACE_BASE_IDX                                                     5
4782 #define regBIF_CFG_DEV2_RC0_SUB_CLASS                                                                   0x0802
4783 #define regBIF_CFG_DEV2_RC0_SUB_CLASS_BASE_IDX                                                          5
4784 #define regBIF_CFG_DEV2_RC0_BASE_CLASS                                                                  0x0802
4785 #define regBIF_CFG_DEV2_RC0_BASE_CLASS_BASE_IDX                                                         5
4786 #define regBIF_CFG_DEV2_RC0_CACHE_LINE                                                                  0x0803
4787 #define regBIF_CFG_DEV2_RC0_CACHE_LINE_BASE_IDX                                                         5
4788 #define regBIF_CFG_DEV2_RC0_LATENCY                                                                     0x0803
4789 #define regBIF_CFG_DEV2_RC0_LATENCY_BASE_IDX                                                            5
4790 #define regBIF_CFG_DEV2_RC0_HEADER                                                                      0x0803
4791 #define regBIF_CFG_DEV2_RC0_HEADER_BASE_IDX                                                             5
4792 #define regBIF_CFG_DEV2_RC0_BIST                                                                        0x0803
4793 #define regBIF_CFG_DEV2_RC0_BIST_BASE_IDX                                                               5
4794 #define regBIF_CFG_DEV2_RC0_BASE_ADDR_1                                                                 0x0804
4795 #define regBIF_CFG_DEV2_RC0_BASE_ADDR_1_BASE_IDX                                                        5
4796 #define regBIF_CFG_DEV2_RC0_BASE_ADDR_2                                                                 0x0805
4797 #define regBIF_CFG_DEV2_RC0_BASE_ADDR_2_BASE_IDX                                                        5
4798 #define regBIF_CFG_DEV2_RC0_SUB_BUS_NUMBER_LATENCY                                                      0x0806
4799 #define regBIF_CFG_DEV2_RC0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                             5
4800 #define regBIF_CFG_DEV2_RC0_IO_BASE_LIMIT                                                               0x0807
4801 #define regBIF_CFG_DEV2_RC0_IO_BASE_LIMIT_BASE_IDX                                                      5
4802 #define regBIF_CFG_DEV2_RC0_SECONDARY_STATUS                                                            0x0807
4803 #define regBIF_CFG_DEV2_RC0_SECONDARY_STATUS_BASE_IDX                                                   5
4804 #define regBIF_CFG_DEV2_RC0_MEM_BASE_LIMIT                                                              0x0808
4805 #define regBIF_CFG_DEV2_RC0_MEM_BASE_LIMIT_BASE_IDX                                                     5
4806 #define regBIF_CFG_DEV2_RC0_PREF_BASE_LIMIT                                                             0x0809
4807 #define regBIF_CFG_DEV2_RC0_PREF_BASE_LIMIT_BASE_IDX                                                    5
4808 #define regBIF_CFG_DEV2_RC0_PREF_BASE_UPPER                                                             0x080a
4809 #define regBIF_CFG_DEV2_RC0_PREF_BASE_UPPER_BASE_IDX                                                    5
4810 #define regBIF_CFG_DEV2_RC0_PREF_LIMIT_UPPER                                                            0x080b
4811 #define regBIF_CFG_DEV2_RC0_PREF_LIMIT_UPPER_BASE_IDX                                                   5
4812 #define regBIF_CFG_DEV2_RC0_IO_BASE_LIMIT_HI                                                            0x080c
4813 #define regBIF_CFG_DEV2_RC0_IO_BASE_LIMIT_HI_BASE_IDX                                                   5
4814 #define regBIF_CFG_DEV2_RC0_CAP_PTR                                                                     0x080d
4815 #define regBIF_CFG_DEV2_RC0_CAP_PTR_BASE_IDX                                                            5
4816 #define regBIF_CFG_DEV2_RC0_ROM_BASE_ADDR                                                               0x080e
4817 #define regBIF_CFG_DEV2_RC0_ROM_BASE_ADDR_BASE_IDX                                                      5
4818 #define regBIF_CFG_DEV2_RC0_INTERRUPT_LINE                                                              0x080f
4819 #define regBIF_CFG_DEV2_RC0_INTERRUPT_LINE_BASE_IDX                                                     5
4820 #define regBIF_CFG_DEV2_RC0_INTERRUPT_PIN                                                               0x080f
4821 #define regBIF_CFG_DEV2_RC0_INTERRUPT_PIN_BASE_IDX                                                      5
4822 #define regBIF_CFG_DEV2_RC0_IRQ_BRIDGE_CNTL                                                             0x080f
4823 #define regBIF_CFG_DEV2_RC0_IRQ_BRIDGE_CNTL_BASE_IDX                                                    5
4824 #define regBIF_CFG_DEV2_RC0_EXT_BRIDGE_CNTL                                                             0x0810
4825 #define regBIF_CFG_DEV2_RC0_EXT_BRIDGE_CNTL_BASE_IDX                                                    5
4826 #define regBIF_CFG_DEV2_RC0_PMI_CAP_LIST                                                                0x0814
4827 #define regBIF_CFG_DEV2_RC0_PMI_CAP_LIST_BASE_IDX                                                       5
4828 #define regBIF_CFG_DEV2_RC0_PMI_CAP                                                                     0x0814
4829 #define regBIF_CFG_DEV2_RC0_PMI_CAP_BASE_IDX                                                            5
4830 #define regBIF_CFG_DEV2_RC0_PMI_STATUS_CNTL                                                             0x0815
4831 #define regBIF_CFG_DEV2_RC0_PMI_STATUS_CNTL_BASE_IDX                                                    5
4832 #define regBIF_CFG_DEV2_RC0_PCIE_CAP_LIST                                                               0x0816
4833 #define regBIF_CFG_DEV2_RC0_PCIE_CAP_LIST_BASE_IDX                                                      5
4834 #define regBIF_CFG_DEV2_RC0_PCIE_CAP                                                                    0x0816
4835 #define regBIF_CFG_DEV2_RC0_PCIE_CAP_BASE_IDX                                                           5
4836 #define regBIF_CFG_DEV2_RC0_DEVICE_CAP                                                                  0x0817
4837 #define regBIF_CFG_DEV2_RC0_DEVICE_CAP_BASE_IDX                                                         5
4838 #define regBIF_CFG_DEV2_RC0_DEVICE_CNTL                                                                 0x0818
4839 #define regBIF_CFG_DEV2_RC0_DEVICE_CNTL_BASE_IDX                                                        5
4840 #define regBIF_CFG_DEV2_RC0_DEVICE_STATUS                                                               0x0818
4841 #define regBIF_CFG_DEV2_RC0_DEVICE_STATUS_BASE_IDX                                                      5
4842 #define regBIF_CFG_DEV2_RC0_LINK_CAP                                                                    0x0819
4843 #define regBIF_CFG_DEV2_RC0_LINK_CAP_BASE_IDX                                                           5
4844 #define regBIF_CFG_DEV2_RC0_LINK_CNTL                                                                   0x081a
4845 #define regBIF_CFG_DEV2_RC0_LINK_CNTL_BASE_IDX                                                          5
4846 #define regBIF_CFG_DEV2_RC0_LINK_STATUS                                                                 0x081a
4847 #define regBIF_CFG_DEV2_RC0_LINK_STATUS_BASE_IDX                                                        5
4848 #define regBIF_CFG_DEV2_RC0_SLOT_CAP                                                                    0x081b
4849 #define regBIF_CFG_DEV2_RC0_SLOT_CAP_BASE_IDX                                                           5
4850 #define regBIF_CFG_DEV2_RC0_SLOT_CNTL                                                                   0x081c
4851 #define regBIF_CFG_DEV2_RC0_SLOT_CNTL_BASE_IDX                                                          5
4852 #define regBIF_CFG_DEV2_RC0_SLOT_STATUS                                                                 0x081c
4853 #define regBIF_CFG_DEV2_RC0_SLOT_STATUS_BASE_IDX                                                        5
4854 #define regBIF_CFG_DEV2_RC0_ROOT_CNTL                                                                   0x081d
4855 #define regBIF_CFG_DEV2_RC0_ROOT_CNTL_BASE_IDX                                                          5
4856 #define regBIF_CFG_DEV2_RC0_ROOT_CAP                                                                    0x081d
4857 #define regBIF_CFG_DEV2_RC0_ROOT_CAP_BASE_IDX                                                           5
4858 #define regBIF_CFG_DEV2_RC0_ROOT_STATUS                                                                 0x081e
4859 #define regBIF_CFG_DEV2_RC0_ROOT_STATUS_BASE_IDX                                                        5
4860 #define regBIF_CFG_DEV2_RC0_DEVICE_CAP2                                                                 0x081f
4861 #define regBIF_CFG_DEV2_RC0_DEVICE_CAP2_BASE_IDX                                                        5
4862 #define regBIF_CFG_DEV2_RC0_DEVICE_CNTL2                                                                0x0820
4863 #define regBIF_CFG_DEV2_RC0_DEVICE_CNTL2_BASE_IDX                                                       5
4864 #define regBIF_CFG_DEV2_RC0_DEVICE_STATUS2                                                              0x0820
4865 #define regBIF_CFG_DEV2_RC0_DEVICE_STATUS2_BASE_IDX                                                     5
4866 #define regBIF_CFG_DEV2_RC0_LINK_CAP2                                                                   0x0821
4867 #define regBIF_CFG_DEV2_RC0_LINK_CAP2_BASE_IDX                                                          5
4868 #define regBIF_CFG_DEV2_RC0_LINK_CNTL2                                                                  0x0822
4869 #define regBIF_CFG_DEV2_RC0_LINK_CNTL2_BASE_IDX                                                         5
4870 #define regBIF_CFG_DEV2_RC0_LINK_STATUS2                                                                0x0822
4871 #define regBIF_CFG_DEV2_RC0_LINK_STATUS2_BASE_IDX                                                       5
4872 #define regBIF_CFG_DEV2_RC0_SLOT_CAP2                                                                   0x0823
4873 #define regBIF_CFG_DEV2_RC0_SLOT_CAP2_BASE_IDX                                                          5
4874 #define regBIF_CFG_DEV2_RC0_SLOT_CNTL2                                                                  0x0824
4875 #define regBIF_CFG_DEV2_RC0_SLOT_CNTL2_BASE_IDX                                                         5
4876 #define regBIF_CFG_DEV2_RC0_SLOT_STATUS2                                                                0x0824
4877 #define regBIF_CFG_DEV2_RC0_SLOT_STATUS2_BASE_IDX                                                       5
4878 #define regBIF_CFG_DEV2_RC0_MSI_CAP_LIST                                                                0x0828
4879 #define regBIF_CFG_DEV2_RC0_MSI_CAP_LIST_BASE_IDX                                                       5
4880 #define regBIF_CFG_DEV2_RC0_MSI_MSG_CNTL                                                                0x0828
4881 #define regBIF_CFG_DEV2_RC0_MSI_MSG_CNTL_BASE_IDX                                                       5
4882 #define regBIF_CFG_DEV2_RC0_MSI_MSG_ADDR_LO                                                             0x0829
4883 #define regBIF_CFG_DEV2_RC0_MSI_MSG_ADDR_LO_BASE_IDX                                                    5
4884 #define regBIF_CFG_DEV2_RC0_MSI_MSG_ADDR_HI                                                             0x082a
4885 #define regBIF_CFG_DEV2_RC0_MSI_MSG_ADDR_HI_BASE_IDX                                                    5
4886 #define regBIF_CFG_DEV2_RC0_MSI_MSG_DATA                                                                0x082a
4887 #define regBIF_CFG_DEV2_RC0_MSI_MSG_DATA_BASE_IDX                                                       5
4888 #define regBIF_CFG_DEV2_RC0_MSI_EXT_MSG_DATA                                                            0x082a
4889 #define regBIF_CFG_DEV2_RC0_MSI_EXT_MSG_DATA_BASE_IDX                                                   5
4890 #define regBIF_CFG_DEV2_RC0_MSI_MSG_DATA_64                                                             0x082b
4891 #define regBIF_CFG_DEV2_RC0_MSI_MSG_DATA_64_BASE_IDX                                                    5
4892 #define regBIF_CFG_DEV2_RC0_MSI_EXT_MSG_DATA_64                                                         0x082b
4893 #define regBIF_CFG_DEV2_RC0_MSI_EXT_MSG_DATA_64_BASE_IDX                                                5
4894 #define regBIF_CFG_DEV2_RC0_SSID_CAP_LIST                                                               0x0830
4895 #define regBIF_CFG_DEV2_RC0_SSID_CAP_LIST_BASE_IDX                                                      5
4896 #define regBIF_CFG_DEV2_RC0_SSID_CAP                                                                    0x0831
4897 #define regBIF_CFG_DEV2_RC0_SSID_CAP_BASE_IDX                                                           5
4898 #define regBIF_CFG_DEV2_RC0_MSI_MAP_CAP_LIST                                                            0x0832
4899 #define regBIF_CFG_DEV2_RC0_MSI_MAP_CAP_LIST_BASE_IDX                                                   5
4900 #define regBIF_CFG_DEV2_RC0_MSI_MAP_CAP                                                                 0x0832
4901 #define regBIF_CFG_DEV2_RC0_MSI_MAP_CAP_BASE_IDX                                                        5
4902 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                           0x0840
4903 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                  5
4904 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC_HDR                                                    0x0841
4905 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                           5
4906 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC1                                                       0x0842
4907 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                              5
4908 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC2                                                       0x0843
4909 #define regBIF_CFG_DEV2_RC0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                              5
4910 #define regBIF_CFG_DEV2_RC0_PCIE_VC_ENH_CAP_LIST                                                        0x0844
4911 #define regBIF_CFG_DEV2_RC0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                               5
4912 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_CAP_REG1                                                       0x0845
4913 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                              5
4914 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_CAP_REG2                                                       0x0846
4915 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                              5
4916 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_CNTL                                                           0x0847
4917 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_CNTL_BASE_IDX                                                  5
4918 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_STATUS                                                         0x0847
4919 #define regBIF_CFG_DEV2_RC0_PCIE_PORT_VC_STATUS_BASE_IDX                                                5
4920 #define regBIF_CFG_DEV2_RC0_PCIE_VC0_RESOURCE_CAP                                                       0x0848
4921 #define regBIF_CFG_DEV2_RC0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                              5
4922 #define regBIF_CFG_DEV2_RC0_PCIE_VC0_RESOURCE_CNTL                                                      0x0849
4923 #define regBIF_CFG_DEV2_RC0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                             5
4924 #define regBIF_CFG_DEV2_RC0_PCIE_VC0_RESOURCE_STATUS                                                    0x084a
4925 #define regBIF_CFG_DEV2_RC0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                           5
4926 #define regBIF_CFG_DEV2_RC0_PCIE_VC1_RESOURCE_CAP                                                       0x084b
4927 #define regBIF_CFG_DEV2_RC0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                              5
4928 #define regBIF_CFG_DEV2_RC0_PCIE_VC1_RESOURCE_CNTL                                                      0x084c
4929 #define regBIF_CFG_DEV2_RC0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                             5
4930 #define regBIF_CFG_DEV2_RC0_PCIE_VC1_RESOURCE_STATUS                                                    0x084d
4931 #define regBIF_CFG_DEV2_RC0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                           5
4932 #define regBIF_CFG_DEV2_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                            0x0850
4933 #define regBIF_CFG_DEV2_RC0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                   5
4934 #define regBIF_CFG_DEV2_RC0_PCIE_DEV_SERIAL_NUM_DW1                                                     0x0851
4935 #define regBIF_CFG_DEV2_RC0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                            5
4936 #define regBIF_CFG_DEV2_RC0_PCIE_DEV_SERIAL_NUM_DW2                                                     0x0852
4937 #define regBIF_CFG_DEV2_RC0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                            5
4938 #define regBIF_CFG_DEV2_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                               0x0854
4939 #define regBIF_CFG_DEV2_RC0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                      5
4940 #define regBIF_CFG_DEV2_RC0_PCIE_UNCORR_ERR_STATUS                                                      0x0855
4941 #define regBIF_CFG_DEV2_RC0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                             5
4942 #define regBIF_CFG_DEV2_RC0_PCIE_UNCORR_ERR_MASK                                                        0x0856
4943 #define regBIF_CFG_DEV2_RC0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                               5
4944 #define regBIF_CFG_DEV2_RC0_PCIE_UNCORR_ERR_SEVERITY                                                    0x0857
4945 #define regBIF_CFG_DEV2_RC0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                           5
4946 #define regBIF_CFG_DEV2_RC0_PCIE_CORR_ERR_STATUS                                                        0x0858
4947 #define regBIF_CFG_DEV2_RC0_PCIE_CORR_ERR_STATUS_BASE_IDX                                               5
4948 #define regBIF_CFG_DEV2_RC0_PCIE_CORR_ERR_MASK                                                          0x0859
4949 #define regBIF_CFG_DEV2_RC0_PCIE_CORR_ERR_MASK_BASE_IDX                                                 5
4950 #define regBIF_CFG_DEV2_RC0_PCIE_ADV_ERR_CAP_CNTL                                                       0x085a
4951 #define regBIF_CFG_DEV2_RC0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                              5
4952 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG0                                                               0x085b
4953 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG0_BASE_IDX                                                      5
4954 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG1                                                               0x085c
4955 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG1_BASE_IDX                                                      5
4956 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG2                                                               0x085d
4957 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG2_BASE_IDX                                                      5
4958 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG3                                                               0x085e
4959 #define regBIF_CFG_DEV2_RC0_PCIE_HDR_LOG3_BASE_IDX                                                      5
4960 #define regBIF_CFG_DEV2_RC0_PCIE_ROOT_ERR_CMD                                                           0x085f
4961 #define regBIF_CFG_DEV2_RC0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                  5
4962 #define regBIF_CFG_DEV2_RC0_PCIE_ROOT_ERR_STATUS                                                        0x0860
4963 #define regBIF_CFG_DEV2_RC0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                               5
4964 #define regBIF_CFG_DEV2_RC0_PCIE_ERR_SRC_ID                                                             0x0861
4965 #define regBIF_CFG_DEV2_RC0_PCIE_ERR_SRC_ID_BASE_IDX                                                    5
4966 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG0                                                        0x0862
4967 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                               5
4968 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG1                                                        0x0863
4969 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                               5
4970 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG2                                                        0x0864
4971 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                               5
4972 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG3                                                        0x0865
4973 #define regBIF_CFG_DEV2_RC0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                               5
4974 #define regBIF_CFG_DEV2_RC0_PCIE_SECONDARY_ENH_CAP_LIST                                                 0x089c
4975 #define regBIF_CFG_DEV2_RC0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                        5
4976 #define regBIF_CFG_DEV2_RC0_PCIE_LINK_CNTL3                                                             0x089d
4977 #define regBIF_CFG_DEV2_RC0_PCIE_LINK_CNTL3_BASE_IDX                                                    5
4978 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_ERROR_STATUS                                                      0x089e
4979 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                             5
4980 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_0_EQUALIZATION_CNTL                                               0x089f
4981 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                      5
4982 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_1_EQUALIZATION_CNTL                                               0x089f
4983 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                      5
4984 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_2_EQUALIZATION_CNTL                                               0x08a0
4985 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                      5
4986 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_3_EQUALIZATION_CNTL                                               0x08a0
4987 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                      5
4988 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_4_EQUALIZATION_CNTL                                               0x08a1
4989 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                      5
4990 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_5_EQUALIZATION_CNTL                                               0x08a1
4991 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                      5
4992 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_6_EQUALIZATION_CNTL                                               0x08a2
4993 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                      5
4994 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_7_EQUALIZATION_CNTL                                               0x08a2
4995 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                      5
4996 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_8_EQUALIZATION_CNTL                                               0x08a3
4997 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                      5
4998 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_9_EQUALIZATION_CNTL                                               0x08a3
4999 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                      5
5000 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_10_EQUALIZATION_CNTL                                              0x08a4
5001 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                     5
5002 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_11_EQUALIZATION_CNTL                                              0x08a4
5003 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                     5
5004 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_12_EQUALIZATION_CNTL                                              0x08a5
5005 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                     5
5006 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_13_EQUALIZATION_CNTL                                              0x08a5
5007 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                     5
5008 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_14_EQUALIZATION_CNTL                                              0x08a6
5009 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                     5
5010 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_15_EQUALIZATION_CNTL                                              0x08a6
5011 #define regBIF_CFG_DEV2_RC0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                     5
5012 #define regBIF_CFG_DEV2_RC0_PCIE_ACS_ENH_CAP_LIST                                                       0x08a8
5013 #define regBIF_CFG_DEV2_RC0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                              5
5014 #define regBIF_CFG_DEV2_RC0_PCIE_ACS_CAP                                                                0x08a9
5015 #define regBIF_CFG_DEV2_RC0_PCIE_ACS_CAP_BASE_IDX                                                       5
5016 #define regBIF_CFG_DEV2_RC0_PCIE_ACS_CNTL                                                               0x08a9
5017 #define regBIF_CFG_DEV2_RC0_PCIE_ACS_CNTL_BASE_IDX                                                      5
5018 #define regBIF_CFG_DEV2_RC0_PCIE_DLF_ENH_CAP_LIST                                                       0x0900
5019 #define regBIF_CFG_DEV2_RC0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                              5
5020 #define regBIF_CFG_DEV2_RC0_DATA_LINK_FEATURE_CAP                                                       0x0901
5021 #define regBIF_CFG_DEV2_RC0_DATA_LINK_FEATURE_CAP_BASE_IDX                                              5
5022 #define regBIF_CFG_DEV2_RC0_DATA_LINK_FEATURE_STATUS                                                    0x0902
5023 #define regBIF_CFG_DEV2_RC0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                           5
5024 #define regBIF_CFG_DEV2_RC0_PCIE_PHY_16GT_ENH_CAP_LIST                                                  0x0904
5025 #define regBIF_CFG_DEV2_RC0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                         5
5026 #define regBIF_CFG_DEV2_RC0_LINK_CAP_16GT                                                               0x0905
5027 #define regBIF_CFG_DEV2_RC0_LINK_CAP_16GT_BASE_IDX                                                      5
5028 #define regBIF_CFG_DEV2_RC0_LINK_CNTL_16GT                                                              0x0906
5029 #define regBIF_CFG_DEV2_RC0_LINK_CNTL_16GT_BASE_IDX                                                     5
5030 #define regBIF_CFG_DEV2_RC0_LINK_STATUS_16GT                                                            0x0907
5031 #define regBIF_CFG_DEV2_RC0_LINK_STATUS_16GT_BASE_IDX                                                   5
5032 #define regBIF_CFG_DEV2_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                           0x0908
5033 #define regBIF_CFG_DEV2_RC0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                  5
5034 #define regBIF_CFG_DEV2_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT                                            0x0909
5035 #define regBIF_CFG_DEV2_RC0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
5036 #define regBIF_CFG_DEV2_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT                                            0x090a
5037 #define regBIF_CFG_DEV2_RC0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
5038 #define regBIF_CFG_DEV2_RC0_LANE_0_EQUALIZATION_CNTL_16GT                                               0x090c
5039 #define regBIF_CFG_DEV2_RC0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5040 #define regBIF_CFG_DEV2_RC0_LANE_1_EQUALIZATION_CNTL_16GT                                               0x090c
5041 #define regBIF_CFG_DEV2_RC0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5042 #define regBIF_CFG_DEV2_RC0_LANE_2_EQUALIZATION_CNTL_16GT                                               0x090c
5043 #define regBIF_CFG_DEV2_RC0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5044 #define regBIF_CFG_DEV2_RC0_LANE_3_EQUALIZATION_CNTL_16GT                                               0x090c
5045 #define regBIF_CFG_DEV2_RC0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5046 #define regBIF_CFG_DEV2_RC0_LANE_4_EQUALIZATION_CNTL_16GT                                               0x090d
5047 #define regBIF_CFG_DEV2_RC0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5048 #define regBIF_CFG_DEV2_RC0_LANE_5_EQUALIZATION_CNTL_16GT                                               0x090d
5049 #define regBIF_CFG_DEV2_RC0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5050 #define regBIF_CFG_DEV2_RC0_LANE_6_EQUALIZATION_CNTL_16GT                                               0x090d
5051 #define regBIF_CFG_DEV2_RC0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5052 #define regBIF_CFG_DEV2_RC0_LANE_7_EQUALIZATION_CNTL_16GT                                               0x090d
5053 #define regBIF_CFG_DEV2_RC0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5054 #define regBIF_CFG_DEV2_RC0_LANE_8_EQUALIZATION_CNTL_16GT                                               0x090e
5055 #define regBIF_CFG_DEV2_RC0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5056 #define regBIF_CFG_DEV2_RC0_LANE_9_EQUALIZATION_CNTL_16GT                                               0x090e
5057 #define regBIF_CFG_DEV2_RC0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
5058 #define regBIF_CFG_DEV2_RC0_LANE_10_EQUALIZATION_CNTL_16GT                                              0x090e
5059 #define regBIF_CFG_DEV2_RC0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
5060 #define regBIF_CFG_DEV2_RC0_LANE_11_EQUALIZATION_CNTL_16GT                                              0x090e
5061 #define regBIF_CFG_DEV2_RC0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
5062 #define regBIF_CFG_DEV2_RC0_LANE_12_EQUALIZATION_CNTL_16GT                                              0x090f
5063 #define regBIF_CFG_DEV2_RC0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
5064 #define regBIF_CFG_DEV2_RC0_LANE_13_EQUALIZATION_CNTL_16GT                                              0x090f
5065 #define regBIF_CFG_DEV2_RC0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
5066 #define regBIF_CFG_DEV2_RC0_LANE_14_EQUALIZATION_CNTL_16GT                                              0x090f
5067 #define regBIF_CFG_DEV2_RC0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
5068 #define regBIF_CFG_DEV2_RC0_LANE_15_EQUALIZATION_CNTL_16GT                                              0x090f
5069 #define regBIF_CFG_DEV2_RC0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
5070 #define regBIF_CFG_DEV2_RC0_PCIE_MARGINING_ENH_CAP_LIST                                                 0x0914
5071 #define regBIF_CFG_DEV2_RC0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                        5
5072 #define regBIF_CFG_DEV2_RC0_MARGINING_PORT_CAP                                                          0x0915
5073 #define regBIF_CFG_DEV2_RC0_MARGINING_PORT_CAP_BASE_IDX                                                 5
5074 #define regBIF_CFG_DEV2_RC0_MARGINING_PORT_STATUS                                                       0x0915
5075 #define regBIF_CFG_DEV2_RC0_MARGINING_PORT_STATUS_BASE_IDX                                              5
5076 #define regBIF_CFG_DEV2_RC0_LANE_0_MARGINING_LANE_CNTL                                                  0x0916
5077 #define regBIF_CFG_DEV2_RC0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                         5
5078 #define regBIF_CFG_DEV2_RC0_LANE_0_MARGINING_LANE_STATUS                                                0x0916
5079 #define regBIF_CFG_DEV2_RC0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                       5
5080 #define regBIF_CFG_DEV2_RC0_LANE_1_MARGINING_LANE_CNTL                                                  0x0917
5081 #define regBIF_CFG_DEV2_RC0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                         5
5082 #define regBIF_CFG_DEV2_RC0_LANE_1_MARGINING_LANE_STATUS                                                0x0917
5083 #define regBIF_CFG_DEV2_RC0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                       5
5084 #define regBIF_CFG_DEV2_RC0_LANE_2_MARGINING_LANE_CNTL                                                  0x0918
5085 #define regBIF_CFG_DEV2_RC0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                         5
5086 #define regBIF_CFG_DEV2_RC0_LANE_2_MARGINING_LANE_STATUS                                                0x0918
5087 #define regBIF_CFG_DEV2_RC0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                       5
5088 #define regBIF_CFG_DEV2_RC0_LANE_3_MARGINING_LANE_CNTL                                                  0x0919
5089 #define regBIF_CFG_DEV2_RC0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                         5
5090 #define regBIF_CFG_DEV2_RC0_LANE_3_MARGINING_LANE_STATUS                                                0x0919
5091 #define regBIF_CFG_DEV2_RC0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                       5
5092 #define regBIF_CFG_DEV2_RC0_LANE_4_MARGINING_LANE_CNTL                                                  0x091a
5093 #define regBIF_CFG_DEV2_RC0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                         5
5094 #define regBIF_CFG_DEV2_RC0_LANE_4_MARGINING_LANE_STATUS                                                0x091a
5095 #define regBIF_CFG_DEV2_RC0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                       5
5096 #define regBIF_CFG_DEV2_RC0_LANE_5_MARGINING_LANE_CNTL                                                  0x091b
5097 #define regBIF_CFG_DEV2_RC0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                         5
5098 #define regBIF_CFG_DEV2_RC0_LANE_5_MARGINING_LANE_STATUS                                                0x091b
5099 #define regBIF_CFG_DEV2_RC0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                       5
5100 #define regBIF_CFG_DEV2_RC0_LANE_6_MARGINING_LANE_CNTL                                                  0x091c
5101 #define regBIF_CFG_DEV2_RC0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                         5
5102 #define regBIF_CFG_DEV2_RC0_LANE_6_MARGINING_LANE_STATUS                                                0x091c
5103 #define regBIF_CFG_DEV2_RC0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                       5
5104 #define regBIF_CFG_DEV2_RC0_LANE_7_MARGINING_LANE_CNTL                                                  0x091d
5105 #define regBIF_CFG_DEV2_RC0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                         5
5106 #define regBIF_CFG_DEV2_RC0_LANE_7_MARGINING_LANE_STATUS                                                0x091d
5107 #define regBIF_CFG_DEV2_RC0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                       5
5108 #define regBIF_CFG_DEV2_RC0_LANE_8_MARGINING_LANE_CNTL                                                  0x091e
5109 #define regBIF_CFG_DEV2_RC0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                         5
5110 #define regBIF_CFG_DEV2_RC0_LANE_8_MARGINING_LANE_STATUS                                                0x091e
5111 #define regBIF_CFG_DEV2_RC0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                       5
5112 #define regBIF_CFG_DEV2_RC0_LANE_9_MARGINING_LANE_CNTL                                                  0x091f
5113 #define regBIF_CFG_DEV2_RC0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                         5
5114 #define regBIF_CFG_DEV2_RC0_LANE_9_MARGINING_LANE_STATUS                                                0x091f
5115 #define regBIF_CFG_DEV2_RC0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                       5
5116 #define regBIF_CFG_DEV2_RC0_LANE_10_MARGINING_LANE_CNTL                                                 0x0920
5117 #define regBIF_CFG_DEV2_RC0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                        5
5118 #define regBIF_CFG_DEV2_RC0_LANE_10_MARGINING_LANE_STATUS                                               0x0920
5119 #define regBIF_CFG_DEV2_RC0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                      5
5120 #define regBIF_CFG_DEV2_RC0_LANE_11_MARGINING_LANE_CNTL                                                 0x0921
5121 #define regBIF_CFG_DEV2_RC0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                        5
5122 #define regBIF_CFG_DEV2_RC0_LANE_11_MARGINING_LANE_STATUS                                               0x0921
5123 #define regBIF_CFG_DEV2_RC0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                      5
5124 #define regBIF_CFG_DEV2_RC0_LANE_12_MARGINING_LANE_CNTL                                                 0x0922
5125 #define regBIF_CFG_DEV2_RC0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                        5
5126 #define regBIF_CFG_DEV2_RC0_LANE_12_MARGINING_LANE_STATUS                                               0x0922
5127 #define regBIF_CFG_DEV2_RC0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                      5
5128 #define regBIF_CFG_DEV2_RC0_LANE_13_MARGINING_LANE_CNTL                                                 0x0923
5129 #define regBIF_CFG_DEV2_RC0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                        5
5130 #define regBIF_CFG_DEV2_RC0_LANE_13_MARGINING_LANE_STATUS                                               0x0923
5131 #define regBIF_CFG_DEV2_RC0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                      5
5132 #define regBIF_CFG_DEV2_RC0_LANE_14_MARGINING_LANE_CNTL                                                 0x0924
5133 #define regBIF_CFG_DEV2_RC0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                        5
5134 #define regBIF_CFG_DEV2_RC0_LANE_14_MARGINING_LANE_STATUS                                               0x0924
5135 #define regBIF_CFG_DEV2_RC0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                      5
5136 #define regBIF_CFG_DEV2_RC0_LANE_15_MARGINING_LANE_CNTL                                                 0x0925
5137 #define regBIF_CFG_DEV2_RC0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                        5
5138 #define regBIF_CFG_DEV2_RC0_LANE_15_MARGINING_LANE_STATUS                                               0x0925
5139 #define regBIF_CFG_DEV2_RC0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                      5
5140 
5141 
5142 // addressBlock: nbio_nbif0_bif_bx_pf_SYSPFVFDEC
5143 // base address: 0x10120000
5144 #define regBIF_BX_PF1_MM_INDEX                                                                          0x8000
5145 #define regBIF_BX_PF1_MM_INDEX_BASE_IDX                                                                 5
5146 #define regBIF_BX_PF1_MM_DATA                                                                           0x8001
5147 #define regBIF_BX_PF1_MM_DATA_BASE_IDX                                                                  5
5148 #define regBIF_BX_PF1_MM_INDEX_HI                                                                       0x8006
5149 #define regBIF_BX_PF1_MM_INDEX_HI_BASE_IDX                                                              5
5150 
5151 
5152 // addressBlock: nbio_nbif0_bif_bx_SYSDEC
5153 // base address: 0x10120000
5154 #define regBIF_BX1_PCIE_INDEX                                                                           0x800c
5155 #define regBIF_BX1_PCIE_INDEX_BASE_IDX                                                                  5
5156 #define regBIF_BX1_PCIE_DATA                                                                            0x800d
5157 #define regBIF_BX1_PCIE_DATA_BASE_IDX                                                                   5
5158 #define regBIF_BX1_PCIE_INDEX2                                                                          0x800e
5159 #define regBIF_BX1_PCIE_INDEX2_BASE_IDX                                                                 5
5160 #define regBIF_BX1_PCIE_DATA2                                                                           0x800f
5161 #define regBIF_BX1_PCIE_DATA2_BASE_IDX                                                                  5
5162 #define regBIF_BX1_SBIOS_SCRATCH_0                                                                      0x8048
5163 #define regBIF_BX1_SBIOS_SCRATCH_0_BASE_IDX                                                             5
5164 #define regBIF_BX1_SBIOS_SCRATCH_1                                                                      0x8049
5165 #define regBIF_BX1_SBIOS_SCRATCH_1_BASE_IDX                                                             5
5166 #define regBIF_BX1_SBIOS_SCRATCH_2                                                                      0x804a
5167 #define regBIF_BX1_SBIOS_SCRATCH_2_BASE_IDX                                                             5
5168 #define regBIF_BX1_SBIOS_SCRATCH_3                                                                      0x804b
5169 #define regBIF_BX1_SBIOS_SCRATCH_3_BASE_IDX                                                             5
5170 #define regBIF_BX1_BIOS_SCRATCH_0                                                                       0x804c
5171 #define regBIF_BX1_BIOS_SCRATCH_0_BASE_IDX                                                              5
5172 #define regBIF_BX1_BIOS_SCRATCH_1                                                                       0x804d
5173 #define regBIF_BX1_BIOS_SCRATCH_1_BASE_IDX                                                              5
5174 #define regBIF_BX1_BIOS_SCRATCH_2                                                                       0x804e
5175 #define regBIF_BX1_BIOS_SCRATCH_2_BASE_IDX                                                              5
5176 #define regBIF_BX1_BIOS_SCRATCH_3                                                                       0x804f
5177 #define regBIF_BX1_BIOS_SCRATCH_3_BASE_IDX                                                              5
5178 #define regBIF_BX1_BIOS_SCRATCH_4                                                                       0x8050
5179 #define regBIF_BX1_BIOS_SCRATCH_4_BASE_IDX                                                              5
5180 #define regBIF_BX1_BIOS_SCRATCH_5                                                                       0x8051
5181 #define regBIF_BX1_BIOS_SCRATCH_5_BASE_IDX                                                              5
5182 #define regBIF_BX1_BIOS_SCRATCH_6                                                                       0x8052
5183 #define regBIF_BX1_BIOS_SCRATCH_6_BASE_IDX                                                              5
5184 #define regBIF_BX1_BIOS_SCRATCH_7                                                                       0x8053
5185 #define regBIF_BX1_BIOS_SCRATCH_7_BASE_IDX                                                              5
5186 #define regBIF_BX1_BIOS_SCRATCH_8                                                                       0x8054
5187 #define regBIF_BX1_BIOS_SCRATCH_8_BASE_IDX                                                              5
5188 #define regBIF_BX1_BIOS_SCRATCH_9                                                                       0x8055
5189 #define regBIF_BX1_BIOS_SCRATCH_9_BASE_IDX                                                              5
5190 #define regBIF_BX1_BIOS_SCRATCH_10                                                                      0x8056
5191 #define regBIF_BX1_BIOS_SCRATCH_10_BASE_IDX                                                             5
5192 #define regBIF_BX1_BIOS_SCRATCH_11                                                                      0x8057
5193 #define regBIF_BX1_BIOS_SCRATCH_11_BASE_IDX                                                             5
5194 #define regBIF_BX1_BIOS_SCRATCH_12                                                                      0x8058
5195 #define regBIF_BX1_BIOS_SCRATCH_12_BASE_IDX                                                             5
5196 #define regBIF_BX1_BIOS_SCRATCH_13                                                                      0x8059
5197 #define regBIF_BX1_BIOS_SCRATCH_13_BASE_IDX                                                             5
5198 #define regBIF_BX1_BIOS_SCRATCH_14                                                                      0x805a
5199 #define regBIF_BX1_BIOS_SCRATCH_14_BASE_IDX                                                             5
5200 #define regBIF_BX1_BIOS_SCRATCH_15                                                                      0x805b
5201 #define regBIF_BX1_BIOS_SCRATCH_15_BASE_IDX                                                             5
5202 #define regBIF_BX1_BIF_RLC_INTR_CNTL                                                                    0x8060
5203 #define regBIF_BX1_BIF_RLC_INTR_CNTL_BASE_IDX                                                           5
5204 #define regBIF_BX1_BIF_VCE_INTR_CNTL                                                                    0x8061
5205 #define regBIF_BX1_BIF_VCE_INTR_CNTL_BASE_IDX                                                           5
5206 #define regBIF_BX1_BIF_UVD_INTR_CNTL                                                                    0x8062
5207 #define regBIF_BX1_BIF_UVD_INTR_CNTL_BASE_IDX                                                           5
5208 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR0                                                                0x8080
5209 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR0_BASE_IDX                                                       5
5210 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR0                                                          0x8081
5211 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR0_BASE_IDX                                                 5
5212 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR1                                                                0x8082
5213 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR1_BASE_IDX                                                       5
5214 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR1                                                          0x8083
5215 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR1_BASE_IDX                                                 5
5216 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR2                                                                0x8084
5217 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR2_BASE_IDX                                                       5
5218 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR2                                                          0x8085
5219 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR2_BASE_IDX                                                 5
5220 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR3                                                                0x8086
5221 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR3_BASE_IDX                                                       5
5222 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR3                                                          0x8087
5223 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR3_BASE_IDX                                                 5
5224 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR4                                                                0x8088
5225 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR4_BASE_IDX                                                       5
5226 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR4                                                          0x8089
5227 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR4_BASE_IDX                                                 5
5228 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR5                                                                0x808a
5229 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR5_BASE_IDX                                                       5
5230 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR5                                                          0x808b
5231 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR5_BASE_IDX                                                 5
5232 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR6                                                                0x808c
5233 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR6_BASE_IDX                                                       5
5234 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR6                                                          0x808d
5235 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR6_BASE_IDX                                                 5
5236 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR7                                                                0x808e
5237 #define regBIF_BX1_GFX_MMIOREG_CAM_ADDR7_BASE_IDX                                                       5
5238 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR7                                                          0x808f
5239 #define regBIF_BX1_GFX_MMIOREG_CAM_REMAP_ADDR7_BASE_IDX                                                 5
5240 #define regBIF_BX1_GFX_MMIOREG_CAM_CNTL                                                                 0x8090
5241 #define regBIF_BX1_GFX_MMIOREG_CAM_CNTL_BASE_IDX                                                        5
5242 #define regBIF_BX1_GFX_MMIOREG_CAM_ZERO_CPL                                                             0x8091
5243 #define regBIF_BX1_GFX_MMIOREG_CAM_ZERO_CPL_BASE_IDX                                                    5
5244 #define regBIF_BX1_GFX_MMIOREG_CAM_ONE_CPL                                                              0x8092
5245 #define regBIF_BX1_GFX_MMIOREG_CAM_ONE_CPL_BASE_IDX                                                     5
5246 #define regBIF_BX1_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL                                                     0x8093
5247 #define regBIF_BX1_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL_BASE_IDX                                            5
5248 
5249 
5250 // addressBlock: nbio_nbif0_rcc_strap_BIFDEC1:1
5251 // base address: 0x10120000
5252 #define regRCC_STRAP1_RCC_BIF_STRAP0                                                                    0x8d20
5253 #define regRCC_STRAP1_RCC_BIF_STRAP0_BASE_IDX                                                           5
5254 #define regRCC_STRAP1_RCC_BIF_STRAP1                                                                    0x8d21
5255 #define regRCC_STRAP1_RCC_BIF_STRAP1_BASE_IDX                                                           5
5256 #define regRCC_STRAP1_RCC_BIF_STRAP2                                                                    0x8d22
5257 #define regRCC_STRAP1_RCC_BIF_STRAP2_BASE_IDX                                                           5
5258 #define regRCC_STRAP1_RCC_BIF_STRAP3                                                                    0x8d23
5259 #define regRCC_STRAP1_RCC_BIF_STRAP3_BASE_IDX                                                           5
5260 #define regRCC_STRAP1_RCC_BIF_STRAP4                                                                    0x8d24
5261 #define regRCC_STRAP1_RCC_BIF_STRAP4_BASE_IDX                                                           5
5262 #define regRCC_STRAP1_RCC_BIF_STRAP5                                                                    0x8d25
5263 #define regRCC_STRAP1_RCC_BIF_STRAP5_BASE_IDX                                                           5
5264 #define regRCC_STRAP1_RCC_BIF_STRAP6                                                                    0x8d26
5265 #define regRCC_STRAP1_RCC_BIF_STRAP6_BASE_IDX                                                           5
5266 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP0                                                              0x8d27
5267 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP0_BASE_IDX                                                     5
5268 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP1                                                              0x8d28
5269 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP1_BASE_IDX                                                     5
5270 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP10                                                             0x8d29
5271 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP10_BASE_IDX                                                    5
5272 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP11                                                             0x8d2a
5273 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP11_BASE_IDX                                                    5
5274 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP12                                                             0x8d2b
5275 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP12_BASE_IDX                                                    5
5276 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP13                                                             0x8d2c
5277 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP13_BASE_IDX                                                    5
5278 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP2                                                              0x8d2d
5279 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP2_BASE_IDX                                                     5
5280 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP3                                                              0x8d2e
5281 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP3_BASE_IDX                                                     5
5282 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP4                                                              0x8d2f
5283 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP4_BASE_IDX                                                     5
5284 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP5                                                              0x8d30
5285 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP5_BASE_IDX                                                     5
5286 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP6                                                              0x8d31
5287 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP6_BASE_IDX                                                     5
5288 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP7                                                              0x8d32
5289 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP7_BASE_IDX                                                     5
5290 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP8                                                              0x8d33
5291 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP8_BASE_IDX                                                     5
5292 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP9                                                              0x8d34
5293 #define regRCC_STRAP1_RCC_DEV0_PORT_STRAP9_BASE_IDX                                                     5
5294 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP0                                                              0x8d35
5295 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP0_BASE_IDX                                                     5
5296 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP1                                                              0x8d36
5297 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP1_BASE_IDX                                                     5
5298 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP13                                                             0x8d37
5299 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP13_BASE_IDX                                                    5
5300 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP14                                                             0x8d38
5301 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP14_BASE_IDX                                                    5
5302 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP15                                                             0x8d39
5303 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP15_BASE_IDX                                                    5
5304 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP16                                                             0x8d3a
5305 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP16_BASE_IDX                                                    5
5306 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP17                                                             0x8d3b
5307 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP17_BASE_IDX                                                    5
5308 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP18                                                             0x8d3c
5309 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP18_BASE_IDX                                                    5
5310 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP2                                                              0x8d3d
5311 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP2_BASE_IDX                                                     5
5312 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP3                                                              0x8d3e
5313 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP3_BASE_IDX                                                     5
5314 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP4                                                              0x8d3f
5315 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP4_BASE_IDX                                                     5
5316 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP5                                                              0x8d40
5317 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP5_BASE_IDX                                                     5
5318 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP8                                                              0x8d42
5319 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP8_BASE_IDX                                                     5
5320 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP9                                                              0x8d43
5321 #define regRCC_STRAP1_RCC_DEV0_EPF0_STRAP9_BASE_IDX                                                     5
5322 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP0                                                              0x8d44
5323 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP0_BASE_IDX                                                     5
5324 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP2                                                              0x8d4f
5325 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP2_BASE_IDX                                                     5
5326 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP3                                                              0x8d50
5327 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP3_BASE_IDX                                                     5
5328 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP4                                                              0x8d51
5329 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP4_BASE_IDX                                                     5
5330 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP5                                                              0x8d52
5331 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP5_BASE_IDX                                                     5
5332 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP6                                                              0x8d53
5333 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP6_BASE_IDX                                                     5
5334 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP7                                                              0x8d54
5335 #define regRCC_STRAP1_RCC_DEV0_EPF1_STRAP7_BASE_IDX                                                     5
5336 
5337 
5338 // addressBlock: nbio_nbif0_rcc_ep_dev0_BIFDEC1
5339 // base address: 0x10120000
5340 #define regRCC_EP_DEV0_1_EP_PCIE_SCRATCH                                                                0x8d56
5341 #define regRCC_EP_DEV0_1_EP_PCIE_SCRATCH_BASE_IDX                                                       5
5342 #define regRCC_EP_DEV0_1_EP_PCIE_CNTL                                                                   0x8d58
5343 #define regRCC_EP_DEV0_1_EP_PCIE_CNTL_BASE_IDX                                                          5
5344 #define regRCC_EP_DEV0_1_EP_PCIE_INT_CNTL                                                               0x8d59
5345 #define regRCC_EP_DEV0_1_EP_PCIE_INT_CNTL_BASE_IDX                                                      5
5346 #define regRCC_EP_DEV0_1_EP_PCIE_INT_STATUS                                                             0x8d5a
5347 #define regRCC_EP_DEV0_1_EP_PCIE_INT_STATUS_BASE_IDX                                                    5
5348 #define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL2                                                               0x8d5b
5349 #define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL2_BASE_IDX                                                      5
5350 #define regRCC_EP_DEV0_1_EP_PCIE_BUS_CNTL                                                               0x8d5c
5351 #define regRCC_EP_DEV0_1_EP_PCIE_BUS_CNTL_BASE_IDX                                                      5
5352 #define regRCC_EP_DEV0_1_EP_PCIE_CFG_CNTL                                                               0x8d5d
5353 #define regRCC_EP_DEV0_1_EP_PCIE_CFG_CNTL_BASE_IDX                                                      5
5354 #define regRCC_EP_DEV0_1_EP_PCIE_TX_LTR_CNTL                                                            0x8d5f
5355 #define regRCC_EP_DEV0_1_EP_PCIE_TX_LTR_CNTL_BASE_IDX                                                   5
5356 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0                                               0x8d60
5357 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      5
5358 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1                                               0x8d60
5359 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      5
5360 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2                                               0x8d60
5361 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      5
5362 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3                                               0x8d60
5363 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      5
5364 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4                                               0x8d61
5365 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      5
5366 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5                                               0x8d61
5367 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      5
5368 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6                                               0x8d61
5369 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      5
5370 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7                                               0x8d61
5371 #define regRCC_EP_DEV0_1_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      5
5372 #define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC                                                             0x8d62
5373 #define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC_BASE_IDX                                                    5
5374 #define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC2                                                            0x8d63
5375 #define regRCC_EP_DEV0_1_EP_PCIE_STRAP_MISC2_BASE_IDX                                                   5
5376 #define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CAP                                                             0x8d65
5377 #define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CAP_BASE_IDX                                                    5
5378 #define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_LATENCY_INDICATOR                                               0x8d66
5379 #define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
5380 #define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CNTL                                                            0x8d66
5381 #define regRCC_EP_DEV0_1_EP_PCIE_F0_DPA_CNTL_BASE_IDX                                                   5
5382 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0                                               0x8d66
5383 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      5
5384 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1                                               0x8d67
5385 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      5
5386 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2                                               0x8d67
5387 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      5
5388 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3                                               0x8d67
5389 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      5
5390 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4                                               0x8d67
5391 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      5
5392 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5                                               0x8d68
5393 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      5
5394 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6                                               0x8d68
5395 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      5
5396 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7                                               0x8d68
5397 #define regRCC_EP_DEV0_1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      5
5398 #define regRCC_EP_DEV0_1_EP_PCIE_PME_CONTROL                                                            0x8d68
5399 #define regRCC_EP_DEV0_1_EP_PCIE_PME_CONTROL_BASE_IDX                                                   5
5400 #define regRCC_EP_DEV0_1_EP_PCIEP_RESERVED                                                              0x8d69
5401 #define regRCC_EP_DEV0_1_EP_PCIEP_RESERVED_BASE_IDX                                                     5
5402 #define regRCC_EP_DEV0_1_EP_PCIE_TX_CNTL                                                                0x8d6b
5403 #define regRCC_EP_DEV0_1_EP_PCIE_TX_CNTL_BASE_IDX                                                       5
5404 #define regRCC_EP_DEV0_1_EP_PCIE_TX_REQUESTER_ID                                                        0x8d6c
5405 #define regRCC_EP_DEV0_1_EP_PCIE_TX_REQUESTER_ID_BASE_IDX                                               5
5406 #define regRCC_EP_DEV0_1_EP_PCIE_ERR_CNTL                                                               0x8d6d
5407 #define regRCC_EP_DEV0_1_EP_PCIE_ERR_CNTL_BASE_IDX                                                      5
5408 #define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL                                                                0x8d6e
5409 #define regRCC_EP_DEV0_1_EP_PCIE_RX_CNTL_BASE_IDX                                                       5
5410 #define regRCC_EP_DEV0_1_EP_PCIE_LC_SPEED_CNTL                                                          0x8d6f
5411 #define regRCC_EP_DEV0_1_EP_PCIE_LC_SPEED_CNTL_BASE_IDX                                                 5
5412 
5413 
5414 // addressBlock: nbio_nbif0_rcc_dwn_dev0_BIFDEC1
5415 // base address: 0x10120000
5416 #define regRCC_DWN_DEV0_1_DN_PCIE_RESERVED                                                              0x8d70
5417 #define regRCC_DWN_DEV0_1_DN_PCIE_RESERVED_BASE_IDX                                                     5
5418 #define regRCC_DWN_DEV0_1_DN_PCIE_SCRATCH                                                               0x8d71
5419 #define regRCC_DWN_DEV0_1_DN_PCIE_SCRATCH_BASE_IDX                                                      5
5420 #define regRCC_DWN_DEV0_1_DN_PCIE_CNTL                                                                  0x8d73
5421 #define regRCC_DWN_DEV0_1_DN_PCIE_CNTL_BASE_IDX                                                         5
5422 #define regRCC_DWN_DEV0_1_DN_PCIE_CONFIG_CNTL                                                           0x8d74
5423 #define regRCC_DWN_DEV0_1_DN_PCIE_CONFIG_CNTL_BASE_IDX                                                  5
5424 #define regRCC_DWN_DEV0_1_DN_PCIE_RX_CNTL2                                                              0x8d75
5425 #define regRCC_DWN_DEV0_1_DN_PCIE_RX_CNTL2_BASE_IDX                                                     5
5426 #define regRCC_DWN_DEV0_1_DN_PCIE_BUS_CNTL                                                              0x8d76
5427 #define regRCC_DWN_DEV0_1_DN_PCIE_BUS_CNTL_BASE_IDX                                                     5
5428 #define regRCC_DWN_DEV0_1_DN_PCIE_CFG_CNTL                                                              0x8d77
5429 #define regRCC_DWN_DEV0_1_DN_PCIE_CFG_CNTL_BASE_IDX                                                     5
5430 #define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_F0                                                              0x8d78
5431 #define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_F0_BASE_IDX                                                     5
5432 #define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC                                                            0x8d79
5433 #define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC_BASE_IDX                                                   5
5434 #define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC2                                                           0x8d7a
5435 #define regRCC_DWN_DEV0_1_DN_PCIE_STRAP_MISC2_BASE_IDX                                                  5
5436 
5437 
5438 // addressBlock: nbio_nbif0_rcc_dwnp_dev0_BIFDEC1
5439 // base address: 0x10120000
5440 #define regRCC_DWNP_DEV0_1_PCIE_ERR_CNTL                                                                0x8d7c
5441 #define regRCC_DWNP_DEV0_1_PCIE_ERR_CNTL_BASE_IDX                                                       5
5442 #define regRCC_DWNP_DEV0_1_PCIE_RX_CNTL                                                                 0x8d7d
5443 #define regRCC_DWNP_DEV0_1_PCIE_RX_CNTL_BASE_IDX                                                        5
5444 #define regRCC_DWNP_DEV0_1_PCIE_LC_SPEED_CNTL                                                           0x8d7e
5445 #define regRCC_DWNP_DEV0_1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                  5
5446 #define regRCC_DWNP_DEV0_1_PCIE_LC_CNTL2                                                                0x8d7f
5447 #define regRCC_DWNP_DEV0_1_PCIE_LC_CNTL2_BASE_IDX                                                       5
5448 #define regRCC_DWNP_DEV0_1_PCIEP_STRAP_MISC                                                             0x8d80
5449 #define regRCC_DWNP_DEV0_1_PCIEP_STRAP_MISC_BASE_IDX                                                    5
5450 #define regRCC_DWNP_DEV0_1_LTR_MSG_INFO_FROM_EP                                                         0x8d81
5451 #define regRCC_DWNP_DEV0_1_LTR_MSG_INFO_FROM_EP_BASE_IDX                                                5
5452 
5453 
5454 // addressBlock: nbio_nbif0_rcc_dev0_BIFDEC1
5455 // base address: 0x10120000
5456 #define regRCC_DEV0_1_RCC_ERR_INT_CNTL                                                                  0x8da6
5457 #define regRCC_DEV0_1_RCC_ERR_INT_CNTL_BASE_IDX                                                         5
5458 #define regRCC_DEV0_1_RCC_BACO_CNTL_MISC                                                                0x8da7
5459 #define regRCC_DEV0_1_RCC_BACO_CNTL_MISC_BASE_IDX                                                       5
5460 #define regRCC_DEV0_1_RCC_RESET_EN                                                                      0x8da8
5461 #define regRCC_DEV0_1_RCC_RESET_EN_BASE_IDX                                                             5
5462 #define regRCC_DEV0_1_RCC_VDM_SUPPORT                                                                   0x8da9
5463 #define regRCC_DEV0_1_RCC_VDM_SUPPORT_BASE_IDX                                                          5
5464 #define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL0                                                            0x8daa
5465 #define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL0_BASE_IDX                                                   5
5466 #define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL1                                                            0x8dab
5467 #define regRCC_DEV0_1_RCC_MARGIN_PARAM_CNTL1_BASE_IDX                                                   5
5468 #define regRCC_DEV0_1_RCC_GPUIOV_REGION                                                                 0x8dac
5469 #define regRCC_DEV0_1_RCC_GPUIOV_REGION_BASE_IDX                                                        5
5470 #define regRCC_DEV0_1_RCC_GPU_HOSTVM_EN                                                                 0x8dad
5471 #define regRCC_DEV0_1_RCC_GPU_HOSTVM_EN_BASE_IDX                                                        5
5472 #define regRCC_DEV0_1_RCC_CONSOLE_IOV_MODE_CNTL                                                         0x8dae
5473 #define regRCC_DEV0_1_RCC_CONSOLE_IOV_MODE_CNTL_BASE_IDX                                                5
5474 #define regRCC_DEV0_1_RCC_CONSOLE_IOV_FIRST_VF_OFFSET                                                   0x8daf
5475 #define regRCC_DEV0_1_RCC_CONSOLE_IOV_FIRST_VF_OFFSET_BASE_IDX                                          5
5476 #define regRCC_DEV0_1_RCC_CONSOLE_IOV_VF_STRIDE                                                         0x8daf
5477 #define regRCC_DEV0_1_RCC_CONSOLE_IOV_VF_STRIDE_BASE_IDX                                                5
5478 #define regRCC_DEV0_1_RCC_PEER_REG_RANGE0                                                               0x8dde
5479 #define regRCC_DEV0_1_RCC_PEER_REG_RANGE0_BASE_IDX                                                      5
5480 #define regRCC_DEV0_1_RCC_PEER_REG_RANGE1                                                               0x8ddf
5481 #define regRCC_DEV0_1_RCC_PEER_REG_RANGE1_BASE_IDX                                                      5
5482 #define regRCC_DEV0_1_RCC_BUS_CNTL                                                                      0x8de1
5483 #define regRCC_DEV0_1_RCC_BUS_CNTL_BASE_IDX                                                             5
5484 #define regRCC_DEV0_1_RCC_CONFIG_CNTL                                                                   0x8de2
5485 #define regRCC_DEV0_1_RCC_CONFIG_CNTL_BASE_IDX                                                          5
5486 #define regRCC_DEV0_1_RCC_CONFIG_F0_BASE                                                                0x8de6
5487 #define regRCC_DEV0_1_RCC_CONFIG_F0_BASE_BASE_IDX                                                       5
5488 #define regRCC_DEV0_1_RCC_CONFIG_APER_SIZE                                                              0x8de7
5489 #define regRCC_DEV0_1_RCC_CONFIG_APER_SIZE_BASE_IDX                                                     5
5490 #define regRCC_DEV0_1_RCC_CONFIG_REG_APER_SIZE                                                          0x8de8
5491 #define regRCC_DEV0_1_RCC_CONFIG_REG_APER_SIZE_BASE_IDX                                                 5
5492 #define regRCC_DEV0_1_RCC_XDMA_LO                                                                       0x8de9
5493 #define regRCC_DEV0_1_RCC_XDMA_LO_BASE_IDX                                                              5
5494 #define regRCC_DEV0_1_RCC_XDMA_HI                                                                       0x8dea
5495 #define regRCC_DEV0_1_RCC_XDMA_HI_BASE_IDX                                                              5
5496 #define regRCC_DEV0_1_RCC_FEATURES_CONTROL_MISC                                                         0x8deb
5497 #define regRCC_DEV0_1_RCC_FEATURES_CONTROL_MISC_BASE_IDX                                                5
5498 #define regRCC_DEV0_1_RCC_BUSNUM_CNTL1                                                                  0x8dec
5499 #define regRCC_DEV0_1_RCC_BUSNUM_CNTL1_BASE_IDX                                                         5
5500 #define regRCC_DEV0_1_RCC_BUSNUM_LIST0                                                                  0x8ded
5501 #define regRCC_DEV0_1_RCC_BUSNUM_LIST0_BASE_IDX                                                         5
5502 #define regRCC_DEV0_1_RCC_BUSNUM_LIST1                                                                  0x8dee
5503 #define regRCC_DEV0_1_RCC_BUSNUM_LIST1_BASE_IDX                                                         5
5504 #define regRCC_DEV0_1_RCC_BUSNUM_CNTL2                                                                  0x8def
5505 #define regRCC_DEV0_1_RCC_BUSNUM_CNTL2_BASE_IDX                                                         5
5506 #define regRCC_DEV0_1_RCC_CAPTURE_HOST_BUSNUM                                                           0x8df0
5507 #define regRCC_DEV0_1_RCC_CAPTURE_HOST_BUSNUM_BASE_IDX                                                  5
5508 #define regRCC_DEV0_1_RCC_HOST_BUSNUM                                                                   0x8df1
5509 #define regRCC_DEV0_1_RCC_HOST_BUSNUM_BASE_IDX                                                          5
5510 #define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_HI                                                            0x8df2
5511 #define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_HI_BASE_IDX                                                   5
5512 #define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_LO                                                            0x8df3
5513 #define regRCC_DEV0_1_RCC_PEER0_FB_OFFSET_LO_BASE_IDX                                                   5
5514 #define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_HI                                                            0x8df4
5515 #define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_HI_BASE_IDX                                                   5
5516 #define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_LO                                                            0x8df5
5517 #define regRCC_DEV0_1_RCC_PEER1_FB_OFFSET_LO_BASE_IDX                                                   5
5518 #define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_HI                                                            0x8df6
5519 #define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_HI_BASE_IDX                                                   5
5520 #define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_LO                                                            0x8df7
5521 #define regRCC_DEV0_1_RCC_PEER2_FB_OFFSET_LO_BASE_IDX                                                   5
5522 #define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_HI                                                            0x8df8
5523 #define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_HI_BASE_IDX                                                   5
5524 #define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_LO                                                            0x8df9
5525 #define regRCC_DEV0_1_RCC_PEER3_FB_OFFSET_LO_BASE_IDX                                                   5
5526 #define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST0                                                              0x8dfa
5527 #define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST0_BASE_IDX                                                     5
5528 #define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST1                                                              0x8dfb
5529 #define regRCC_DEV0_1_RCC_DEVFUNCNUM_LIST1_BASE_IDX                                                     5
5530 #define regRCC_DEV0_1_RCC_DEV0_LINK_CNTL                                                                0x8dfd
5531 #define regRCC_DEV0_1_RCC_DEV0_LINK_CNTL_BASE_IDX                                                       5
5532 #define regRCC_DEV0_1_RCC_CMN_LINK_CNTL                                                                 0x8dfe
5533 #define regRCC_DEV0_1_RCC_CMN_LINK_CNTL_BASE_IDX                                                        5
5534 #define regRCC_DEV0_1_RCC_EP_REQUESTERID_RESTORE                                                        0x8dff
5535 #define regRCC_DEV0_1_RCC_EP_REQUESTERID_RESTORE_BASE_IDX                                               5
5536 #define regRCC_DEV0_1_RCC_LTR_LSWITCH_CNTL                                                              0x8e00
5537 #define regRCC_DEV0_1_RCC_LTR_LSWITCH_CNTL_BASE_IDX                                                     5
5538 #define regRCC_DEV0_1_RCC_MH_ARB_CNTL                                                                   0x8e01
5539 #define regRCC_DEV0_1_RCC_MH_ARB_CNTL_BASE_IDX                                                          5
5540 
5541 
5542 // addressBlock: nbio_nbif0_bif_bx_BIFDEC1
5543 // base address: 0x10120000
5544 #define regBIF_BX1_CC_BIF_BX_STRAP0                                                                     0x8e02
5545 #define regBIF_BX1_CC_BIF_BX_STRAP0_BASE_IDX                                                            5
5546 #define regBIF_BX1_CC_BIF_BX_PINSTRAP0                                                                  0x8e04
5547 #define regBIF_BX1_CC_BIF_BX_PINSTRAP0_BASE_IDX                                                         5
5548 #define regBIF_BX1_BIF_MM_INDACCESS_CNTL                                                                0x8e06
5549 #define regBIF_BX1_BIF_MM_INDACCESS_CNTL_BASE_IDX                                                       5
5550 #define regBIF_BX1_BUS_CNTL                                                                             0x8e07
5551 #define regBIF_BX1_BUS_CNTL_BASE_IDX                                                                    5
5552 #define regBIF_BX1_BIF_SCRATCH0                                                                         0x8e08
5553 #define regBIF_BX1_BIF_SCRATCH0_BASE_IDX                                                                5
5554 #define regBIF_BX1_BIF_SCRATCH1                                                                         0x8e09
5555 #define regBIF_BX1_BIF_SCRATCH1_BASE_IDX                                                                5
5556 #define regBIF_BX1_BX_RESET_EN                                                                          0x8e0d
5557 #define regBIF_BX1_BX_RESET_EN_BASE_IDX                                                                 5
5558 #define regBIF_BX1_MM_CFGREGS_CNTL                                                                      0x8e0e
5559 #define regBIF_BX1_MM_CFGREGS_CNTL_BASE_IDX                                                             5
5560 #define regBIF_BX1_BX_RESET_CNTL                                                                        0x8e10
5561 #define regBIF_BX1_BX_RESET_CNTL_BASE_IDX                                                               5
5562 #define regBIF_BX1_INTERRUPT_CNTL                                                                       0x8e11
5563 #define regBIF_BX1_INTERRUPT_CNTL_BASE_IDX                                                              5
5564 #define regBIF_BX1_INTERRUPT_CNTL2                                                                      0x8e12
5565 #define regBIF_BX1_INTERRUPT_CNTL2_BASE_IDX                                                             5
5566 #define regBIF_BX1_CLKREQB_PAD_CNTL                                                                     0x8e18
5567 #define regBIF_BX1_CLKREQB_PAD_CNTL_BASE_IDX                                                            5
5568 #define regBIF_BX1_BIF_FEATURES_CONTROL_MISC                                                            0x8e1b
5569 #define regBIF_BX1_BIF_FEATURES_CONTROL_MISC_BASE_IDX                                                   5
5570 #define regBIF_BX1_BIF_DOORBELL_CNTL                                                                    0x8e1d
5571 #define regBIF_BX1_BIF_DOORBELL_CNTL_BASE_IDX                                                           5
5572 #define regBIF_BX1_BIF_DOORBELL_INT_CNTL                                                                0x8e1e
5573 #define regBIF_BX1_BIF_DOORBELL_INT_CNTL_BASE_IDX                                                       5
5574 #define regBIF_BX1_BIF_FB_EN                                                                            0x8e20
5575 #define regBIF_BX1_BIF_FB_EN_BASE_IDX                                                                   5
5576 #define regBIF_BX1_BIF_INTR_CNTL                                                                        0x8e21
5577 #define regBIF_BX1_BIF_INTR_CNTL_BASE_IDX                                                               5
5578 #define regBIF_BX1_BIF_MST_TRANS_PENDING_VF                                                             0x8e29
5579 #define regBIF_BX1_BIF_MST_TRANS_PENDING_VF_BASE_IDX                                                    5
5580 #define regBIF_BX1_BIF_SLV_TRANS_PENDING_VF                                                             0x8e2a
5581 #define regBIF_BX1_BIF_SLV_TRANS_PENDING_VF_BASE_IDX                                                    5
5582 #define regBIF_BX1_BACO_CNTL                                                                            0x8e2b
5583 #define regBIF_BX1_BACO_CNTL_BASE_IDX                                                                   5
5584 #define regBIF_BX1_BIF_BACO_EXIT_TIME0                                                                  0x8e2c
5585 #define regBIF_BX1_BIF_BACO_EXIT_TIME0_BASE_IDX                                                         5
5586 #define regBIF_BX1_BIF_BACO_EXIT_TIMER1                                                                 0x8e2d
5587 #define regBIF_BX1_BIF_BACO_EXIT_TIMER1_BASE_IDX                                                        5
5588 #define regBIF_BX1_BIF_BACO_EXIT_TIMER2                                                                 0x8e2e
5589 #define regBIF_BX1_BIF_BACO_EXIT_TIMER2_BASE_IDX                                                        5
5590 #define regBIF_BX1_BIF_BACO_EXIT_TIMER3                                                                 0x8e2f
5591 #define regBIF_BX1_BIF_BACO_EXIT_TIMER3_BASE_IDX                                                        5
5592 #define regBIF_BX1_BIF_BACO_EXIT_TIMER4                                                                 0x8e30
5593 #define regBIF_BX1_BIF_BACO_EXIT_TIMER4_BASE_IDX                                                        5
5594 #define regBIF_BX1_MEM_TYPE_CNTL                                                                        0x8e31
5595 #define regBIF_BX1_MEM_TYPE_CNTL_BASE_IDX                                                               5
5596 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_CNTL                                                               0x8e33
5597 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_CNTL_BASE_IDX                                                      5
5598 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_0                                                                  0x8e34
5599 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_0_BASE_IDX                                                         5
5600 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_1                                                                  0x8e35
5601 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_1_BASE_IDX                                                         5
5602 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_2                                                                  0x8e36
5603 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_2_BASE_IDX                                                         5
5604 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_3                                                                  0x8e37
5605 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_3_BASE_IDX                                                         5
5606 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_4                                                                  0x8e38
5607 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_4_BASE_IDX                                                         5
5608 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_5                                                                  0x8e39
5609 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_5_BASE_IDX                                                         5
5610 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_6                                                                  0x8e3a
5611 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_6_BASE_IDX                                                         5
5612 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_7                                                                  0x8e3b
5613 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_7_BASE_IDX                                                         5
5614 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_8                                                                  0x8e3c
5615 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_8_BASE_IDX                                                         5
5616 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_9                                                                  0x8e3d
5617 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_9_BASE_IDX                                                         5
5618 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_10                                                                 0x8e3e
5619 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_10_BASE_IDX                                                        5
5620 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_11                                                                 0x8e3f
5621 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_11_BASE_IDX                                                        5
5622 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_12                                                                 0x8e40
5623 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_12_BASE_IDX                                                        5
5624 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_13                                                                 0x8e41
5625 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_13_BASE_IDX                                                        5
5626 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_14                                                                 0x8e42
5627 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_14_BASE_IDX                                                        5
5628 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_15                                                                 0x8e43
5629 #define regBIF_BX1_NBIF_GFX_ADDR_LUT_15_BASE_IDX                                                        5
5630 #define regBIF_BX1_VF_REGWR_EN                                                                          0x8e44
5631 #define regBIF_BX1_VF_REGWR_EN_BASE_IDX                                                                 5
5632 #define regBIF_BX1_VF_DOORBELL_EN                                                                       0x8e45
5633 #define regBIF_BX1_VF_DOORBELL_EN_BASE_IDX                                                              5
5634 #define regBIF_BX1_VF_FB_EN                                                                             0x8e46
5635 #define regBIF_BX1_VF_FB_EN_BASE_IDX                                                                    5
5636 #define regBIF_BX1_VF_REGWR_STATUS                                                                      0x8e47
5637 #define regBIF_BX1_VF_REGWR_STATUS_BASE_IDX                                                             5
5638 #define regBIF_BX1_VF_DOORBELL_STATUS                                                                   0x8e48
5639 #define regBIF_BX1_VF_DOORBELL_STATUS_BASE_IDX                                                          5
5640 #define regBIF_BX1_VF_FB_STATUS                                                                         0x8e49
5641 #define regBIF_BX1_VF_FB_STATUS_BASE_IDX                                                                5
5642 #define regBIF_BX1_REMAP_HDP_MEM_FLUSH_CNTL                                                             0x8e4d
5643 #define regBIF_BX1_REMAP_HDP_MEM_FLUSH_CNTL_BASE_IDX                                                    5
5644 #define regBIF_BX1_REMAP_HDP_REG_FLUSH_CNTL                                                             0x8e4e
5645 #define regBIF_BX1_REMAP_HDP_REG_FLUSH_CNTL_BASE_IDX                                                    5
5646 #define regBIF_BX1_BIF_RB_CNTL                                                                          0x8e4f
5647 #define regBIF_BX1_BIF_RB_CNTL_BASE_IDX                                                                 5
5648 #define regBIF_BX1_BIF_RB_BASE                                                                          0x8e50
5649 #define regBIF_BX1_BIF_RB_BASE_BASE_IDX                                                                 5
5650 #define regBIF_BX1_BIF_RB_RPTR                                                                          0x8e51
5651 #define regBIF_BX1_BIF_RB_RPTR_BASE_IDX                                                                 5
5652 #define regBIF_BX1_BIF_RB_WPTR                                                                          0x8e52
5653 #define regBIF_BX1_BIF_RB_WPTR_BASE_IDX                                                                 5
5654 #define regBIF_BX1_BIF_RB_WPTR_ADDR_HI                                                                  0x8e53
5655 #define regBIF_BX1_BIF_RB_WPTR_ADDR_HI_BASE_IDX                                                         5
5656 #define regBIF_BX1_BIF_RB_WPTR_ADDR_LO                                                                  0x8e54
5657 #define regBIF_BX1_BIF_RB_WPTR_ADDR_LO_BASE_IDX                                                         5
5658 #define regBIF_BX1_MAILBOX_INDEX                                                                        0x8e55
5659 #define regBIF_BX1_MAILBOX_INDEX_BASE_IDX                                                               5
5660 #define regBIF_BX1_BIF_VCN0_GPUIOV_CFG_SIZE                                                             0x8e63
5661 #define regBIF_BX1_BIF_VCN0_GPUIOV_CFG_SIZE_BASE_IDX                                                    5
5662 #define regBIF_BX1_BIF_VCN1_GPUIOV_CFG_SIZE                                                             0x8e64
5663 #define regBIF_BX1_BIF_VCN1_GPUIOV_CFG_SIZE_BASE_IDX                                                    5
5664 #define regBIF_BX1_BIF_GFX_SDMA_GPUIOV_CFG_SIZE                                                         0x8e65
5665 #define regBIF_BX1_BIF_GFX_SDMA_GPUIOV_CFG_SIZE_BASE_IDX                                                5
5666 #define regBIF_BX1_BIF_PERSTB_PAD_CNTL                                                                  0x8e68
5667 #define regBIF_BX1_BIF_PERSTB_PAD_CNTL_BASE_IDX                                                         5
5668 #define regBIF_BX1_BIF_PX_EN_PAD_CNTL                                                                   0x8e69
5669 #define regBIF_BX1_BIF_PX_EN_PAD_CNTL_BASE_IDX                                                          5
5670 #define regBIF_BX1_BIF_REFPADKIN_PAD_CNTL                                                               0x8e6a
5671 #define regBIF_BX1_BIF_REFPADKIN_PAD_CNTL_BASE_IDX                                                      5
5672 #define regBIF_BX1_BIF_CLKREQB_PAD_CNTL                                                                 0x8e6b
5673 #define regBIF_BX1_BIF_CLKREQB_PAD_CNTL_BASE_IDX                                                        5
5674 #define regBIF_BX1_BIF_PWRBRK_PAD_CNTL                                                                  0x8e6c
5675 #define regBIF_BX1_BIF_PWRBRK_PAD_CNTL_BASE_IDX                                                         5
5676 
5677 
5678 // addressBlock: nbio_nbif0_bif_bx_pf_BIFPFVFDEC1
5679 // base address: 0x10120000
5680 #define regBIF_BX_PF1_BIF_BME_STATUS                                                                    0x8e0b
5681 #define regBIF_BX_PF1_BIF_BME_STATUS_BASE_IDX                                                           5
5682 #define regBIF_BX_PF1_BIF_ATOMIC_ERR_LOG                                                                0x8e0c
5683 #define regBIF_BX_PF1_BIF_ATOMIC_ERR_LOG_BASE_IDX                                                       5
5684 #define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_HIGH                                              0x8e13
5685 #define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX                                     5
5686 #define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_LOW                                               0x8e14
5687 #define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX                                      5
5688 #define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_CNTL                                                   0x8e15
5689 #define regBIF_BX_PF1_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX                                          5
5690 #define regBIF_BX_PF1_HDP_REG_COHERENCY_FLUSH_CNTL                                                      0x8e16
5691 #define regBIF_BX_PF1_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX                                             5
5692 #define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_CNTL                                                      0x8e17
5693 #define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX                                             5
5694 #define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL                                                 0x8e19
5695 #define regBIF_BX_PF1_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX                                        5
5696 #define regBIF_BX_PF1_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL                                            0x8e1a
5697 #define regBIF_BX_PF1_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX                                   5
5698 #define regBIF_BX_PF1_GPU_HDP_FLUSH_ONLY_REQ                                                            0x8e24
5699 #define regBIF_BX_PF1_GPU_HDP_FLUSH_ONLY_REQ_BASE_IDX                                                   5
5700 #define regBIF_BX_PF1_GPU_HDP_INVALIDATE_ONLY_REQ                                                       0x8e25
5701 #define regBIF_BX_PF1_GPU_HDP_INVALIDATE_ONLY_REQ_BASE_IDX                                              5
5702 #define regBIF_BX_PF1_GPU_HDP_FLUSH_REQ                                                                 0x8e26
5703 #define regBIF_BX_PF1_GPU_HDP_FLUSH_REQ_BASE_IDX                                                        5
5704 #define regBIF_BX_PF1_GPU_HDP_FLUSH_DONE                                                                0x8e27
5705 #define regBIF_BX_PF1_GPU_HDP_FLUSH_DONE_BASE_IDX                                                       5
5706 #define regBIF_BX_PF1_BIF_TRANS_PENDING                                                                 0x8e28
5707 #define regBIF_BX_PF1_BIF_TRANS_PENDING_BASE_IDX                                                        5
5708 #define regBIF_BX_PF1_NBIF_GFX_ADDR_LUT_BYPASS                                                          0x8e32
5709 #define regBIF_BX_PF1_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX                                                 5
5710 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW0                                                            0x8e56
5711 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX                                                   5
5712 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW1                                                            0x8e57
5713 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX                                                   5
5714 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW2                                                            0x8e58
5715 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX                                                   5
5716 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW3                                                            0x8e59
5717 #define regBIF_BX_PF1_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX                                                   5
5718 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW0                                                            0x8e5a
5719 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX                                                   5
5720 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW1                                                            0x8e5b
5721 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX                                                   5
5722 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW2                                                            0x8e5c
5723 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX                                                   5
5724 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW3                                                            0x8e5d
5725 #define regBIF_BX_PF1_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX                                                   5
5726 #define regBIF_BX_PF1_MAILBOX_CONTROL                                                                   0x8e5e
5727 #define regBIF_BX_PF1_MAILBOX_CONTROL_BASE_IDX                                                          5
5728 #define regBIF_BX_PF1_MAILBOX_INT_CNTL                                                                  0x8e5f
5729 #define regBIF_BX_PF1_MAILBOX_INT_CNTL_BASE_IDX                                                         5
5730 #define regBIF_BX_PF1_BIF_VMHV_MAILBOX                                                                  0x8e60
5731 #define regBIF_BX_PF1_BIF_VMHV_MAILBOX_BASE_IDX                                                         5
5732 
5733 
5734 // addressBlock: nbio_nbif0_rcc_strap_rcc_strap_internal
5735 // base address: 0x10100000
5736 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP0                                                              0xc400
5737 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP0_BASE_IDX                                                     5
5738 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP1                                                              0xc401
5739 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP1_BASE_IDX                                                     5
5740 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP2                                                              0xc402
5741 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP2_BASE_IDX                                                     5
5742 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP3                                                              0xc403
5743 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP3_BASE_IDX                                                     5
5744 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP4                                                              0xc404
5745 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP4_BASE_IDX                                                     5
5746 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP5                                                              0xc405
5747 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP5_BASE_IDX                                                     5
5748 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP6                                                              0xc406
5749 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP6_BASE_IDX                                                     5
5750 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP7                                                              0xc407
5751 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP7_BASE_IDX                                                     5
5752 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP8                                                              0xc408
5753 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP8_BASE_IDX                                                     5
5754 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP9                                                              0xc409
5755 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP9_BASE_IDX                                                     5
5756 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP10                                                             0xc40a
5757 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP10_BASE_IDX                                                    5
5758 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP11                                                             0xc40b
5759 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP11_BASE_IDX                                                    5
5760 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP12                                                             0xc40c
5761 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP12_BASE_IDX                                                    5
5762 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP13                                                             0xc40d
5763 #define regRCC_STRAP2_RCC_DEV0_PORT_STRAP13_BASE_IDX                                                    5
5764 #define regRCC_DEV1_PORT_STRAP0                                                                         0xc480
5765 #define regRCC_DEV1_PORT_STRAP0_BASE_IDX                                                                5
5766 #define regRCC_DEV1_PORT_STRAP1                                                                         0xc481
5767 #define regRCC_DEV1_PORT_STRAP1_BASE_IDX                                                                5
5768 #define regRCC_DEV1_PORT_STRAP2                                                                         0xc482
5769 #define regRCC_DEV1_PORT_STRAP2_BASE_IDX                                                                5
5770 #define regRCC_DEV1_PORT_STRAP3                                                                         0xc483
5771 #define regRCC_DEV1_PORT_STRAP3_BASE_IDX                                                                5
5772 #define regRCC_DEV1_PORT_STRAP4                                                                         0xc484
5773 #define regRCC_DEV1_PORT_STRAP4_BASE_IDX                                                                5
5774 #define regRCC_DEV1_PORT_STRAP5                                                                         0xc485
5775 #define regRCC_DEV1_PORT_STRAP5_BASE_IDX                                                                5
5776 #define regRCC_DEV1_PORT_STRAP6                                                                         0xc486
5777 #define regRCC_DEV1_PORT_STRAP6_BASE_IDX                                                                5
5778 #define regRCC_DEV1_PORT_STRAP7                                                                         0xc487
5779 #define regRCC_DEV1_PORT_STRAP7_BASE_IDX                                                                5
5780 #define regRCC_DEV1_PORT_STRAP8                                                                         0xc488
5781 #define regRCC_DEV1_PORT_STRAP8_BASE_IDX                                                                5
5782 #define regRCC_DEV1_PORT_STRAP9                                                                         0xc489
5783 #define regRCC_DEV1_PORT_STRAP9_BASE_IDX                                                                5
5784 #define regRCC_DEV1_PORT_STRAP10                                                                        0xc48a
5785 #define regRCC_DEV1_PORT_STRAP10_BASE_IDX                                                               5
5786 #define regRCC_DEV1_PORT_STRAP11                                                                        0xc48b
5787 #define regRCC_DEV1_PORT_STRAP11_BASE_IDX                                                               5
5788 #define regRCC_DEV1_PORT_STRAP12                                                                        0xc48c
5789 #define regRCC_DEV1_PORT_STRAP12_BASE_IDX                                                               5
5790 #define regRCC_DEV1_PORT_STRAP13                                                                        0xc48d
5791 #define regRCC_DEV1_PORT_STRAP13_BASE_IDX                                                               5
5792 #define regRCC_DEV2_PORT_STRAP0                                                                         0xc500
5793 #define regRCC_DEV2_PORT_STRAP0_BASE_IDX                                                                5
5794 #define regRCC_DEV2_PORT_STRAP1                                                                         0xc501
5795 #define regRCC_DEV2_PORT_STRAP1_BASE_IDX                                                                5
5796 #define regRCC_DEV2_PORT_STRAP2                                                                         0xc502
5797 #define regRCC_DEV2_PORT_STRAP2_BASE_IDX                                                                5
5798 #define regRCC_DEV2_PORT_STRAP3                                                                         0xc503
5799 #define regRCC_DEV2_PORT_STRAP3_BASE_IDX                                                                5
5800 #define regRCC_DEV2_PORT_STRAP4                                                                         0xc504
5801 #define regRCC_DEV2_PORT_STRAP4_BASE_IDX                                                                5
5802 #define regRCC_DEV2_PORT_STRAP5                                                                         0xc505
5803 #define regRCC_DEV2_PORT_STRAP5_BASE_IDX                                                                5
5804 #define regRCC_DEV2_PORT_STRAP6                                                                         0xc506
5805 #define regRCC_DEV2_PORT_STRAP6_BASE_IDX                                                                5
5806 #define regRCC_DEV2_PORT_STRAP7                                                                         0xc507
5807 #define regRCC_DEV2_PORT_STRAP7_BASE_IDX                                                                5
5808 #define regRCC_DEV2_PORT_STRAP8                                                                         0xc508
5809 #define regRCC_DEV2_PORT_STRAP8_BASE_IDX                                                                5
5810 #define regRCC_DEV2_PORT_STRAP9                                                                         0xc509
5811 #define regRCC_DEV2_PORT_STRAP9_BASE_IDX                                                                5
5812 #define regRCC_DEV2_PORT_STRAP10                                                                        0xc50a
5813 #define regRCC_DEV2_PORT_STRAP10_BASE_IDX                                                               5
5814 #define regRCC_DEV2_PORT_STRAP11                                                                        0xc50b
5815 #define regRCC_DEV2_PORT_STRAP11_BASE_IDX                                                               5
5816 #define regRCC_DEV2_PORT_STRAP12                                                                        0xc50c
5817 #define regRCC_DEV2_PORT_STRAP12_BASE_IDX                                                               5
5818 #define regRCC_DEV2_PORT_STRAP13                                                                        0xc50d
5819 #define regRCC_DEV2_PORT_STRAP13_BASE_IDX                                                               5
5820 #define regRCC_STRAP2_RCC_BIF_STRAP0                                                                    0xc600
5821 #define regRCC_STRAP2_RCC_BIF_STRAP0_BASE_IDX                                                           5
5822 #define regRCC_STRAP2_RCC_BIF_STRAP1                                                                    0xc601
5823 #define regRCC_STRAP2_RCC_BIF_STRAP1_BASE_IDX                                                           5
5824 #define regRCC_STRAP2_RCC_BIF_STRAP2                                                                    0xc602
5825 #define regRCC_STRAP2_RCC_BIF_STRAP2_BASE_IDX                                                           5
5826 #define regRCC_STRAP2_RCC_BIF_STRAP3                                                                    0xc603
5827 #define regRCC_STRAP2_RCC_BIF_STRAP3_BASE_IDX                                                           5
5828 #define regRCC_STRAP2_RCC_BIF_STRAP4                                                                    0xc604
5829 #define regRCC_STRAP2_RCC_BIF_STRAP4_BASE_IDX                                                           5
5830 #define regRCC_STRAP2_RCC_BIF_STRAP5                                                                    0xc605
5831 #define regRCC_STRAP2_RCC_BIF_STRAP5_BASE_IDX                                                           5
5832 #define regRCC_STRAP2_RCC_BIF_STRAP6                                                                    0xc606
5833 #define regRCC_STRAP2_RCC_BIF_STRAP6_BASE_IDX                                                           5
5834 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP0                                                              0xd000
5835 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP0_BASE_IDX                                                     5
5836 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP1                                                              0xd001
5837 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP1_BASE_IDX                                                     5
5838 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP2                                                              0xd002
5839 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP2_BASE_IDX                                                     5
5840 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP3                                                              0xd003
5841 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP3_BASE_IDX                                                     5
5842 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP4                                                              0xd004
5843 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP4_BASE_IDX                                                     5
5844 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP5                                                              0xd005
5845 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP5_BASE_IDX                                                     5
5846 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP8                                                              0xd008
5847 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP8_BASE_IDX                                                     5
5848 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP9                                                              0xd009
5849 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP9_BASE_IDX                                                     5
5850 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP13                                                             0xd00d
5851 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP13_BASE_IDX                                                    5
5852 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP14                                                             0xd00e
5853 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP14_BASE_IDX                                                    5
5854 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP15                                                             0xd00f
5855 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP15_BASE_IDX                                                    5
5856 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP16                                                             0xd010
5857 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP16_BASE_IDX                                                    5
5858 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP17                                                             0xd011
5859 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP17_BASE_IDX                                                    5
5860 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP18                                                             0xd012
5861 #define regRCC_STRAP2_RCC_DEV0_EPF0_STRAP18_BASE_IDX                                                    5
5862 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP0                                                              0xd080
5863 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP0_BASE_IDX                                                     5
5864 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP2                                                              0xd082
5865 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP2_BASE_IDX                                                     5
5866 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP3                                                              0xd083
5867 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP3_BASE_IDX                                                     5
5868 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP4                                                              0xd084
5869 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP4_BASE_IDX                                                     5
5870 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP5                                                              0xd085
5871 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP5_BASE_IDX                                                     5
5872 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP6                                                              0xd086
5873 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP6_BASE_IDX                                                     5
5874 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP7                                                              0xd087
5875 #define regRCC_STRAP2_RCC_DEV0_EPF1_STRAP7_BASE_IDX                                                     5
5876 #define regRCC_DEV0_EPF2_STRAP0                                                                         0xd100
5877 #define regRCC_DEV0_EPF2_STRAP0_BASE_IDX                                                                5
5878 #define regRCC_DEV0_EPF2_STRAP2                                                                         0xd102
5879 #define regRCC_DEV0_EPF2_STRAP2_BASE_IDX                                                                5
5880 #define regRCC_DEV0_EPF2_STRAP3                                                                         0xd103
5881 #define regRCC_DEV0_EPF2_STRAP3_BASE_IDX                                                                5
5882 #define regRCC_DEV0_EPF2_STRAP4                                                                         0xd104
5883 #define regRCC_DEV0_EPF2_STRAP4_BASE_IDX                                                                5
5884 #define regRCC_DEV0_EPF2_STRAP5                                                                         0xd105
5885 #define regRCC_DEV0_EPF2_STRAP5_BASE_IDX                                                                5
5886 #define regRCC_DEV0_EPF2_STRAP6                                                                         0xd106
5887 #define regRCC_DEV0_EPF2_STRAP6_BASE_IDX                                                                5
5888 #define regRCC_DEV0_EPF2_STRAP7                                                                         0xd107
5889 #define regRCC_DEV0_EPF2_STRAP7_BASE_IDX                                                                5
5890 #define regRCC_DEV0_EPF2_STRAP10                                                                        0xd10a
5891 #define regRCC_DEV0_EPF2_STRAP10_BASE_IDX                                                               5
5892 #define regRCC_DEV0_EPF2_STRAP11                                                                        0xd10b
5893 #define regRCC_DEV0_EPF2_STRAP11_BASE_IDX                                                               5
5894 #define regRCC_DEV0_EPF2_STRAP12                                                                        0xd10c
5895 #define regRCC_DEV0_EPF2_STRAP12_BASE_IDX                                                               5
5896 #define regRCC_DEV0_EPF2_STRAP13                                                                        0xd10d
5897 #define regRCC_DEV0_EPF2_STRAP13_BASE_IDX                                                               5
5898 #define regRCC_DEV0_EPF2_STRAP14                                                                        0xd10e
5899 #define regRCC_DEV0_EPF2_STRAP14_BASE_IDX                                                               5
5900 #define regRCC_DEV0_EPF3_STRAP0                                                                         0xd180
5901 #define regRCC_DEV0_EPF3_STRAP0_BASE_IDX                                                                5
5902 #define regRCC_DEV0_EPF3_STRAP2                                                                         0xd182
5903 #define regRCC_DEV0_EPF3_STRAP2_BASE_IDX                                                                5
5904 #define regRCC_DEV0_EPF3_STRAP3                                                                         0xd183
5905 #define regRCC_DEV0_EPF3_STRAP3_BASE_IDX                                                                5
5906 #define regRCC_DEV0_EPF3_STRAP4                                                                         0xd184
5907 #define regRCC_DEV0_EPF3_STRAP4_BASE_IDX                                                                5
5908 #define regRCC_DEV0_EPF3_STRAP5                                                                         0xd185
5909 #define regRCC_DEV0_EPF3_STRAP5_BASE_IDX                                                                5
5910 #define regRCC_DEV0_EPF3_STRAP6                                                                         0xd186
5911 #define regRCC_DEV0_EPF3_STRAP6_BASE_IDX                                                                5
5912 #define regRCC_DEV0_EPF3_STRAP7                                                                         0xd187
5913 #define regRCC_DEV0_EPF3_STRAP7_BASE_IDX                                                                5
5914 #define regRCC_DEV0_EPF3_STRAP10                                                                        0xd18a
5915 #define regRCC_DEV0_EPF3_STRAP10_BASE_IDX                                                               5
5916 #define regRCC_DEV0_EPF3_STRAP11                                                                        0xd18b
5917 #define regRCC_DEV0_EPF3_STRAP11_BASE_IDX                                                               5
5918 #define regRCC_DEV0_EPF3_STRAP12                                                                        0xd18c
5919 #define regRCC_DEV0_EPF3_STRAP12_BASE_IDX                                                               5
5920 #define regRCC_DEV0_EPF3_STRAP13                                                                        0xd18d
5921 #define regRCC_DEV0_EPF3_STRAP13_BASE_IDX                                                               5
5922 #define regRCC_DEV0_EPF3_STRAP14                                                                        0xd18e
5923 #define regRCC_DEV0_EPF3_STRAP14_BASE_IDX                                                               5
5924 #define regRCC_DEV0_EPF4_STRAP0                                                                         0xd200
5925 #define regRCC_DEV0_EPF4_STRAP0_BASE_IDX                                                                5
5926 #define regRCC_DEV0_EPF4_STRAP2                                                                         0xd202
5927 #define regRCC_DEV0_EPF4_STRAP2_BASE_IDX                                                                5
5928 #define regRCC_DEV0_EPF4_STRAP3                                                                         0xd203
5929 #define regRCC_DEV0_EPF4_STRAP3_BASE_IDX                                                                5
5930 #define regRCC_DEV0_EPF4_STRAP4                                                                         0xd204
5931 #define regRCC_DEV0_EPF4_STRAP4_BASE_IDX                                                                5
5932 #define regRCC_DEV0_EPF4_STRAP5                                                                         0xd205
5933 #define regRCC_DEV0_EPF4_STRAP5_BASE_IDX                                                                5
5934 #define regRCC_DEV0_EPF4_STRAP6                                                                         0xd206
5935 #define regRCC_DEV0_EPF4_STRAP6_BASE_IDX                                                                5
5936 #define regRCC_DEV0_EPF4_STRAP7                                                                         0xd207
5937 #define regRCC_DEV0_EPF4_STRAP7_BASE_IDX                                                                5
5938 #define regRCC_DEV0_EPF4_STRAP13                                                                        0xd20d
5939 #define regRCC_DEV0_EPF4_STRAP13_BASE_IDX                                                               5
5940 #define regRCC_DEV0_EPF4_STRAP14                                                                        0xd20e
5941 #define regRCC_DEV0_EPF4_STRAP14_BASE_IDX                                                               5
5942 #define regRCC_DEV0_EPF5_STRAP0                                                                         0xd280
5943 #define regRCC_DEV0_EPF5_STRAP0_BASE_IDX                                                                5
5944 #define regRCC_DEV0_EPF5_STRAP2                                                                         0xd282
5945 #define regRCC_DEV0_EPF5_STRAP2_BASE_IDX                                                                5
5946 #define regRCC_DEV0_EPF5_STRAP3                                                                         0xd283
5947 #define regRCC_DEV0_EPF5_STRAP3_BASE_IDX                                                                5
5948 #define regRCC_DEV0_EPF5_STRAP4                                                                         0xd284
5949 #define regRCC_DEV0_EPF5_STRAP4_BASE_IDX                                                                5
5950 #define regRCC_DEV0_EPF5_STRAP5                                                                         0xd285
5951 #define regRCC_DEV0_EPF5_STRAP5_BASE_IDX                                                                5
5952 #define regRCC_DEV0_EPF5_STRAP6                                                                         0xd286
5953 #define regRCC_DEV0_EPF5_STRAP6_BASE_IDX                                                                5
5954 #define regRCC_DEV0_EPF5_STRAP7                                                                         0xd287
5955 #define regRCC_DEV0_EPF5_STRAP7_BASE_IDX                                                                5
5956 #define regRCC_DEV0_EPF5_STRAP13                                                                        0xd28d
5957 #define regRCC_DEV0_EPF5_STRAP13_BASE_IDX                                                               5
5958 #define regRCC_DEV0_EPF5_STRAP14                                                                        0xd28e
5959 #define regRCC_DEV0_EPF5_STRAP14_BASE_IDX                                                               5
5960 #define regRCC_DEV0_EPF6_STRAP0                                                                         0xd300
5961 #define regRCC_DEV0_EPF6_STRAP0_BASE_IDX                                                                5
5962 #define regRCC_DEV0_EPF6_STRAP2                                                                         0xd302
5963 #define regRCC_DEV0_EPF6_STRAP2_BASE_IDX                                                                5
5964 #define regRCC_DEV0_EPF6_STRAP3                                                                         0xd303
5965 #define regRCC_DEV0_EPF6_STRAP3_BASE_IDX                                                                5
5966 #define regRCC_DEV0_EPF6_STRAP4                                                                         0xd304
5967 #define regRCC_DEV0_EPF6_STRAP4_BASE_IDX                                                                5
5968 #define regRCC_DEV0_EPF6_STRAP5                                                                         0xd305
5969 #define regRCC_DEV0_EPF6_STRAP5_BASE_IDX                                                                5
5970 #define regRCC_DEV0_EPF6_STRAP6                                                                         0xd306
5971 #define regRCC_DEV0_EPF6_STRAP6_BASE_IDX                                                                5
5972 #define regRCC_DEV0_EPF6_STRAP7                                                                         0xd307
5973 #define regRCC_DEV0_EPF6_STRAP7_BASE_IDX                                                                5
5974 #define regRCC_DEV0_EPF6_STRAP13                                                                        0xd30d
5975 #define regRCC_DEV0_EPF6_STRAP13_BASE_IDX                                                               5
5976 #define regRCC_DEV0_EPF6_STRAP14                                                                        0xd30e
5977 #define regRCC_DEV0_EPF6_STRAP14_BASE_IDX                                                               5
5978 #define regRCC_DEV0_EPF7_STRAP0                                                                         0xd380
5979 #define regRCC_DEV0_EPF7_STRAP0_BASE_IDX                                                                5
5980 #define regRCC_DEV0_EPF7_STRAP2                                                                         0xd382
5981 #define regRCC_DEV0_EPF7_STRAP2_BASE_IDX                                                                5
5982 #define regRCC_DEV0_EPF7_STRAP3                                                                         0xd383
5983 #define regRCC_DEV0_EPF7_STRAP3_BASE_IDX                                                                5
5984 #define regRCC_DEV0_EPF7_STRAP4                                                                         0xd384
5985 #define regRCC_DEV0_EPF7_STRAP4_BASE_IDX                                                                5
5986 #define regRCC_DEV0_EPF7_STRAP5                                                                         0xd385
5987 #define regRCC_DEV0_EPF7_STRAP5_BASE_IDX                                                                5
5988 #define regRCC_DEV0_EPF7_STRAP6                                                                         0xd386
5989 #define regRCC_DEV0_EPF7_STRAP6_BASE_IDX                                                                5
5990 #define regRCC_DEV0_EPF7_STRAP7                                                                         0xd387
5991 #define regRCC_DEV0_EPF7_STRAP7_BASE_IDX                                                                5
5992 #define regRCC_DEV0_EPF7_STRAP13                                                                        0xd38d
5993 #define regRCC_DEV0_EPF7_STRAP13_BASE_IDX                                                               5
5994 #define regRCC_DEV0_EPF7_STRAP14                                                                        0xd38e
5995 #define regRCC_DEV0_EPF7_STRAP14_BASE_IDX                                                               5
5996 #define regRCC_DEV1_EPF0_STRAP0                                                                         0xd400
5997 #define regRCC_DEV1_EPF0_STRAP0_BASE_IDX                                                                5
5998 #define regRCC_DEV1_EPF0_STRAP2                                                                         0xd402
5999 #define regRCC_DEV1_EPF0_STRAP2_BASE_IDX                                                                5
6000 #define regRCC_DEV1_EPF0_STRAP3                                                                         0xd403
6001 #define regRCC_DEV1_EPF0_STRAP3_BASE_IDX                                                                5
6002 #define regRCC_DEV1_EPF0_STRAP4                                                                         0xd404
6003 #define regRCC_DEV1_EPF0_STRAP4_BASE_IDX                                                                5
6004 #define regRCC_DEV1_EPF0_STRAP5                                                                         0xd405
6005 #define regRCC_DEV1_EPF0_STRAP5_BASE_IDX                                                                5
6006 #define regRCC_DEV1_EPF0_STRAP6                                                                         0xd406
6007 #define regRCC_DEV1_EPF0_STRAP6_BASE_IDX                                                                5
6008 #define regRCC_DEV1_EPF0_STRAP7                                                                         0xd407
6009 #define regRCC_DEV1_EPF0_STRAP7_BASE_IDX                                                                5
6010 #define regRCC_DEV1_EPF0_STRAP13                                                                        0xd40d
6011 #define regRCC_DEV1_EPF0_STRAP13_BASE_IDX                                                               5
6012 #define regRCC_DEV1_EPF0_STRAP14                                                                        0xd40e
6013 #define regRCC_DEV1_EPF0_STRAP14_BASE_IDX                                                               5
6014 #define regRCC_DEV1_EPF1_STRAP0                                                                         0xd480
6015 #define regRCC_DEV1_EPF1_STRAP0_BASE_IDX                                                                5
6016 #define regRCC_DEV1_EPF1_STRAP2                                                                         0xd482
6017 #define regRCC_DEV1_EPF1_STRAP2_BASE_IDX                                                                5
6018 #define regRCC_DEV1_EPF1_STRAP3                                                                         0xd483
6019 #define regRCC_DEV1_EPF1_STRAP3_BASE_IDX                                                                5
6020 #define regRCC_DEV1_EPF1_STRAP4                                                                         0xd484
6021 #define regRCC_DEV1_EPF1_STRAP4_BASE_IDX                                                                5
6022 #define regRCC_DEV1_EPF1_STRAP5                                                                         0xd485
6023 #define regRCC_DEV1_EPF1_STRAP5_BASE_IDX                                                                5
6024 #define regRCC_DEV1_EPF1_STRAP6                                                                         0xd486
6025 #define regRCC_DEV1_EPF1_STRAP6_BASE_IDX                                                                5
6026 #define regRCC_DEV1_EPF1_STRAP7                                                                         0xd487
6027 #define regRCC_DEV1_EPF1_STRAP7_BASE_IDX                                                                5
6028 #define regRCC_DEV1_EPF2_STRAP0                                                                         0xd500
6029 #define regRCC_DEV1_EPF2_STRAP0_BASE_IDX                                                                5
6030 #define regRCC_DEV1_EPF2_STRAP2                                                                         0xd502
6031 #define regRCC_DEV1_EPF2_STRAP2_BASE_IDX                                                                5
6032 #define regRCC_DEV1_EPF2_STRAP3                                                                         0xd503
6033 #define regRCC_DEV1_EPF2_STRAP3_BASE_IDX                                                                5
6034 #define regRCC_DEV1_EPF2_STRAP4                                                                         0xd504
6035 #define regRCC_DEV1_EPF2_STRAP4_BASE_IDX                                                                5
6036 #define regRCC_DEV1_EPF2_STRAP5                                                                         0xd505
6037 #define regRCC_DEV1_EPF2_STRAP5_BASE_IDX                                                                5
6038 #define regRCC_DEV1_EPF2_STRAP6                                                                         0xd506
6039 #define regRCC_DEV1_EPF2_STRAP6_BASE_IDX                                                                5
6040 #define regRCC_DEV1_EPF2_STRAP13                                                                        0xd50d
6041 #define regRCC_DEV1_EPF2_STRAP13_BASE_IDX                                                               5
6042 #define regRCC_DEV1_EPF2_STRAP14                                                                        0xd50e
6043 #define regRCC_DEV1_EPF2_STRAP14_BASE_IDX                                                               5
6044 #define regRCC_DEV1_EPF3_STRAP0                                                                         0xd580
6045 #define regRCC_DEV1_EPF3_STRAP0_BASE_IDX                                                                5
6046 #define regRCC_DEV1_EPF3_STRAP2                                                                         0xd582
6047 #define regRCC_DEV1_EPF3_STRAP2_BASE_IDX                                                                5
6048 #define regRCC_DEV1_EPF3_STRAP3                                                                         0xd583
6049 #define regRCC_DEV1_EPF3_STRAP3_BASE_IDX                                                                5
6050 #define regRCC_DEV1_EPF3_STRAP4                                                                         0xd584
6051 #define regRCC_DEV1_EPF3_STRAP4_BASE_IDX                                                                5
6052 #define regRCC_DEV1_EPF3_STRAP5                                                                         0xd585
6053 #define regRCC_DEV1_EPF3_STRAP5_BASE_IDX                                                                5
6054 #define regRCC_DEV1_EPF3_STRAP6                                                                         0xd586
6055 #define regRCC_DEV1_EPF3_STRAP6_BASE_IDX                                                                5
6056 #define regRCC_DEV1_EPF3_STRAP13                                                                        0xd58d
6057 #define regRCC_DEV1_EPF3_STRAP13_BASE_IDX                                                               5
6058 #define regRCC_DEV1_EPF3_STRAP14                                                                        0xd58e
6059 #define regRCC_DEV1_EPF3_STRAP14_BASE_IDX                                                               5
6060 #define regRCC_DEV1_EPF4_STRAP0                                                                         0xd600
6061 #define regRCC_DEV1_EPF4_STRAP0_BASE_IDX                                                                5
6062 #define regRCC_DEV1_EPF4_STRAP2                                                                         0xd602
6063 #define regRCC_DEV1_EPF4_STRAP2_BASE_IDX                                                                5
6064 #define regRCC_DEV1_EPF4_STRAP3                                                                         0xd603
6065 #define regRCC_DEV1_EPF4_STRAP3_BASE_IDX                                                                5
6066 #define regRCC_DEV1_EPF4_STRAP4                                                                         0xd604
6067 #define regRCC_DEV1_EPF4_STRAP4_BASE_IDX                                                                5
6068 #define regRCC_DEV1_EPF4_STRAP5                                                                         0xd605
6069 #define regRCC_DEV1_EPF4_STRAP5_BASE_IDX                                                                5
6070 #define regRCC_DEV1_EPF4_STRAP6                                                                         0xd606
6071 #define regRCC_DEV1_EPF4_STRAP6_BASE_IDX                                                                5
6072 #define regRCC_DEV1_EPF4_STRAP13                                                                        0xd60d
6073 #define regRCC_DEV1_EPF4_STRAP13_BASE_IDX                                                               5
6074 #define regRCC_DEV1_EPF4_STRAP14                                                                        0xd60e
6075 #define regRCC_DEV1_EPF4_STRAP14_BASE_IDX                                                               5
6076 #define regRCC_DEV1_EPF5_STRAP0                                                                         0xd680
6077 #define regRCC_DEV1_EPF5_STRAP0_BASE_IDX                                                                5
6078 #define regRCC_DEV1_EPF5_STRAP2                                                                         0xd682
6079 #define regRCC_DEV1_EPF5_STRAP2_BASE_IDX                                                                5
6080 #define regRCC_DEV1_EPF5_STRAP3                                                                         0xd683
6081 #define regRCC_DEV1_EPF5_STRAP3_BASE_IDX                                                                5
6082 #define regRCC_DEV1_EPF5_STRAP4                                                                         0xd684
6083 #define regRCC_DEV1_EPF5_STRAP4_BASE_IDX                                                                5
6084 #define regRCC_DEV1_EPF5_STRAP5                                                                         0xd685
6085 #define regRCC_DEV1_EPF5_STRAP5_BASE_IDX                                                                5
6086 #define regRCC_DEV1_EPF5_STRAP6                                                                         0xd686
6087 #define regRCC_DEV1_EPF5_STRAP6_BASE_IDX                                                                5
6088 #define regRCC_DEV1_EPF5_STRAP13                                                                        0xd68d
6089 #define regRCC_DEV1_EPF5_STRAP13_BASE_IDX                                                               5
6090 #define regRCC_DEV1_EPF5_STRAP14                                                                        0xd68e
6091 #define regRCC_DEV1_EPF5_STRAP14_BASE_IDX                                                               5
6092 #define regRCC_DEV2_EPF0_STRAP0                                                                         0xd800
6093 #define regRCC_DEV2_EPF0_STRAP0_BASE_IDX                                                                5
6094 #define regRCC_DEV2_EPF0_STRAP2                                                                         0xd802
6095 #define regRCC_DEV2_EPF0_STRAP2_BASE_IDX                                                                5
6096 #define regRCC_DEV2_EPF0_STRAP3                                                                         0xd803
6097 #define regRCC_DEV2_EPF0_STRAP3_BASE_IDX                                                                5
6098 #define regRCC_DEV2_EPF0_STRAP4                                                                         0xd804
6099 #define regRCC_DEV2_EPF0_STRAP4_BASE_IDX                                                                5
6100 #define regRCC_DEV2_EPF0_STRAP5                                                                         0xd805
6101 #define regRCC_DEV2_EPF0_STRAP5_BASE_IDX                                                                5
6102 #define regRCC_DEV2_EPF0_STRAP6                                                                         0xd806
6103 #define regRCC_DEV2_EPF0_STRAP6_BASE_IDX                                                                5
6104 #define regRCC_DEV2_EPF0_STRAP7                                                                         0xd807
6105 #define regRCC_DEV2_EPF0_STRAP7_BASE_IDX                                                                5
6106 #define regRCC_DEV2_EPF0_STRAP13                                                                        0xd80d
6107 #define regRCC_DEV2_EPF0_STRAP13_BASE_IDX                                                               5
6108 #define regRCC_DEV2_EPF0_STRAP14                                                                        0xd80e
6109 #define regRCC_DEV2_EPF0_STRAP14_BASE_IDX                                                               5
6110 #define regRCC_DEV2_EPF1_STRAP0                                                                         0xd880
6111 #define regRCC_DEV2_EPF1_STRAP0_BASE_IDX                                                                5
6112 #define regRCC_DEV2_EPF1_STRAP2                                                                         0xd882
6113 #define regRCC_DEV2_EPF1_STRAP2_BASE_IDX                                                                5
6114 #define regRCC_DEV2_EPF1_STRAP3                                                                         0xd883
6115 #define regRCC_DEV2_EPF1_STRAP3_BASE_IDX                                                                5
6116 #define regRCC_DEV2_EPF1_STRAP4                                                                         0xd884
6117 #define regRCC_DEV2_EPF1_STRAP4_BASE_IDX                                                                5
6118 #define regRCC_DEV2_EPF1_STRAP5                                                                         0xd885
6119 #define regRCC_DEV2_EPF1_STRAP5_BASE_IDX                                                                5
6120 #define regRCC_DEV2_EPF1_STRAP6                                                                         0xd886
6121 #define regRCC_DEV2_EPF1_STRAP6_BASE_IDX                                                                5
6122 #define regRCC_DEV2_EPF1_STRAP13                                                                        0xd88d
6123 #define regRCC_DEV2_EPF1_STRAP13_BASE_IDX                                                               5
6124 #define regRCC_DEV2_EPF1_STRAP14                                                                        0xd88e
6125 #define regRCC_DEV2_EPF1_STRAP14_BASE_IDX                                                               5
6126 #define regRCC_DEV2_EPF2_STRAP0                                                                         0xd900
6127 #define regRCC_DEV2_EPF2_STRAP0_BASE_IDX                                                                5
6128 #define regRCC_DEV2_EPF2_STRAP2                                                                         0xd902
6129 #define regRCC_DEV2_EPF2_STRAP2_BASE_IDX                                                                5
6130 #define regRCC_DEV2_EPF2_STRAP3                                                                         0xd903
6131 #define regRCC_DEV2_EPF2_STRAP3_BASE_IDX                                                                5
6132 #define regRCC_DEV2_EPF2_STRAP4                                                                         0xd904
6133 #define regRCC_DEV2_EPF2_STRAP4_BASE_IDX                                                                5
6134 #define regRCC_DEV2_EPF2_STRAP5                                                                         0xd905
6135 #define regRCC_DEV2_EPF2_STRAP5_BASE_IDX                                                                5
6136 #define regRCC_DEV2_EPF2_STRAP6                                                                         0xd906
6137 #define regRCC_DEV2_EPF2_STRAP6_BASE_IDX                                                                5
6138 #define regRCC_DEV2_EPF2_STRAP13                                                                        0xd90d
6139 #define regRCC_DEV2_EPF2_STRAP13_BASE_IDX                                                               5
6140 #define regRCC_DEV2_EPF2_STRAP14                                                                        0xd90e
6141 #define regRCC_DEV2_EPF2_STRAP14_BASE_IDX                                                               5
6142 
6143 
6144 // addressBlock: nbio_nbif0_rcc_dev0_RCCPORTDEC
6145 // base address: 0x10131000
6146 #define regRCC_DEV0_2_RCC_VDM_SUPPORT                                                                   0xc440
6147 #define regRCC_DEV0_2_RCC_VDM_SUPPORT_BASE_IDX                                                          5
6148 #define regRCC_DEV0_2_RCC_BUS_CNTL                                                                      0xc441
6149 #define regRCC_DEV0_2_RCC_BUS_CNTL_BASE_IDX                                                             5
6150 #define regRCC_DEV0_2_RCC_FEATURES_CONTROL_MISC                                                         0xc442
6151 #define regRCC_DEV0_2_RCC_FEATURES_CONTROL_MISC_BASE_IDX                                                5
6152 #define regRCC_DEV0_2_RCC_DEV0_LINK_CNTL                                                                0xc443
6153 #define regRCC_DEV0_2_RCC_DEV0_LINK_CNTL_BASE_IDX                                                       5
6154 #define regRCC_DEV0_2_RCC_CMN_LINK_CNTL                                                                 0xc444
6155 #define regRCC_DEV0_2_RCC_CMN_LINK_CNTL_BASE_IDX                                                        5
6156 #define regRCC_DEV0_2_RCC_EP_REQUESTERID_RESTORE                                                        0xc445
6157 #define regRCC_DEV0_2_RCC_EP_REQUESTERID_RESTORE_BASE_IDX                                               5
6158 #define regRCC_DEV0_2_RCC_LTR_LSWITCH_CNTL                                                              0xc446
6159 #define regRCC_DEV0_2_RCC_LTR_LSWITCH_CNTL_BASE_IDX                                                     5
6160 #define regRCC_DEV0_2_RCC_MH_ARB_CNTL                                                                   0xc447
6161 #define regRCC_DEV0_2_RCC_MH_ARB_CNTL_BASE_IDX                                                          5
6162 #define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL0                                                            0xc448
6163 #define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL0_BASE_IDX                                                   5
6164 #define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL1                                                            0xc449
6165 #define regRCC_DEV0_2_RCC_MARGIN_PARAM_CNTL1_BASE_IDX                                                   5
6166 
6167 
6168 // addressBlock: nbio_nbif0_rcc_ep_dev0_RCCPORTDEC
6169 // base address: 0x10131000
6170 #define regRCC_EP_DEV0_2_EP_PCIE_SCRATCH                                                                0xc44c
6171 #define regRCC_EP_DEV0_2_EP_PCIE_SCRATCH_BASE_IDX                                                       5
6172 #define regRCC_EP_DEV0_2_EP_PCIE_CNTL                                                                   0xc44e
6173 #define regRCC_EP_DEV0_2_EP_PCIE_CNTL_BASE_IDX                                                          5
6174 #define regRCC_EP_DEV0_2_EP_PCIE_INT_CNTL                                                               0xc44f
6175 #define regRCC_EP_DEV0_2_EP_PCIE_INT_CNTL_BASE_IDX                                                      5
6176 #define regRCC_EP_DEV0_2_EP_PCIE_INT_STATUS                                                             0xc450
6177 #define regRCC_EP_DEV0_2_EP_PCIE_INT_STATUS_BASE_IDX                                                    5
6178 #define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL2                                                               0xc451
6179 #define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL2_BASE_IDX                                                      5
6180 #define regRCC_EP_DEV0_2_EP_PCIE_BUS_CNTL                                                               0xc452
6181 #define regRCC_EP_DEV0_2_EP_PCIE_BUS_CNTL_BASE_IDX                                                      5
6182 #define regRCC_EP_DEV0_2_EP_PCIE_CFG_CNTL                                                               0xc453
6183 #define regRCC_EP_DEV0_2_EP_PCIE_CFG_CNTL_BASE_IDX                                                      5
6184 #define regRCC_EP_DEV0_2_EP_PCIE_TX_LTR_CNTL                                                            0xc454
6185 #define regRCC_EP_DEV0_2_EP_PCIE_TX_LTR_CNTL_BASE_IDX                                                   5
6186 #define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC                                                             0xc455
6187 #define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC_BASE_IDX                                                    5
6188 #define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC2                                                            0xc456
6189 #define regRCC_EP_DEV0_2_EP_PCIE_STRAP_MISC2_BASE_IDX                                                   5
6190 #define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CAP                                                             0xc457
6191 #define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CAP_BASE_IDX                                                    5
6192 #define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_LATENCY_INDICATOR                                               0xc458
6193 #define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
6194 #define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CNTL                                                            0xc458
6195 #define regRCC_EP_DEV0_2_EP_PCIE_F0_DPA_CNTL_BASE_IDX                                                   5
6196 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0                                               0xc458
6197 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      5
6198 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1                                               0xc459
6199 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      5
6200 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2                                               0xc459
6201 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      5
6202 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3                                               0xc459
6203 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      5
6204 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4                                               0xc459
6205 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      5
6206 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5                                               0xc45a
6207 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      5
6208 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6                                               0xc45a
6209 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      5
6210 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7                                               0xc45a
6211 #define regRCC_EP_DEV0_2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      5
6212 #define regRCC_EP_DEV0_2_EP_PCIE_PME_CONTROL                                                            0xc45c
6213 #define regRCC_EP_DEV0_2_EP_PCIE_PME_CONTROL_BASE_IDX                                                   5
6214 #define regRCC_EP_DEV0_2_EP_PCIEP_RESERVED                                                              0xc45d
6215 #define regRCC_EP_DEV0_2_EP_PCIEP_RESERVED_BASE_IDX                                                     5
6216 #define regRCC_EP_DEV0_2_EP_PCIE_TX_CNTL                                                                0xc45f
6217 #define regRCC_EP_DEV0_2_EP_PCIE_TX_CNTL_BASE_IDX                                                       5
6218 #define regRCC_EP_DEV0_2_EP_PCIE_TX_REQUESTER_ID                                                        0xc460
6219 #define regRCC_EP_DEV0_2_EP_PCIE_TX_REQUESTER_ID_BASE_IDX                                               5
6220 #define regRCC_EP_DEV0_2_EP_PCIE_ERR_CNTL                                                               0xc461
6221 #define regRCC_EP_DEV0_2_EP_PCIE_ERR_CNTL_BASE_IDX                                                      5
6222 #define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL                                                                0xc462
6223 #define regRCC_EP_DEV0_2_EP_PCIE_RX_CNTL_BASE_IDX                                                       5
6224 #define regRCC_EP_DEV0_2_EP_PCIE_LC_SPEED_CNTL                                                          0xc463
6225 #define regRCC_EP_DEV0_2_EP_PCIE_LC_SPEED_CNTL_BASE_IDX                                                 5
6226 
6227 
6228 // addressBlock: nbio_nbif0_rcc_dwn_dev0_RCCPORTDEC
6229 // base address: 0x10131000
6230 #define regRCC_DWN_DEV0_2_DN_PCIE_RESERVED                                                              0xc468
6231 #define regRCC_DWN_DEV0_2_DN_PCIE_RESERVED_BASE_IDX                                                     5
6232 #define regRCC_DWN_DEV0_2_DN_PCIE_SCRATCH                                                               0xc469
6233 #define regRCC_DWN_DEV0_2_DN_PCIE_SCRATCH_BASE_IDX                                                      5
6234 #define regRCC_DWN_DEV0_2_DN_PCIE_CNTL                                                                  0xc46b
6235 #define regRCC_DWN_DEV0_2_DN_PCIE_CNTL_BASE_IDX                                                         5
6236 #define regRCC_DWN_DEV0_2_DN_PCIE_CONFIG_CNTL                                                           0xc46c
6237 #define regRCC_DWN_DEV0_2_DN_PCIE_CONFIG_CNTL_BASE_IDX                                                  5
6238 #define regRCC_DWN_DEV0_2_DN_PCIE_RX_CNTL2                                                              0xc46d
6239 #define regRCC_DWN_DEV0_2_DN_PCIE_RX_CNTL2_BASE_IDX                                                     5
6240 #define regRCC_DWN_DEV0_2_DN_PCIE_BUS_CNTL                                                              0xc46e
6241 #define regRCC_DWN_DEV0_2_DN_PCIE_BUS_CNTL_BASE_IDX                                                     5
6242 #define regRCC_DWN_DEV0_2_DN_PCIE_CFG_CNTL                                                              0xc46f
6243 #define regRCC_DWN_DEV0_2_DN_PCIE_CFG_CNTL_BASE_IDX                                                     5
6244 #define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_F0                                                              0xc470
6245 #define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_F0_BASE_IDX                                                     5
6246 #define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC                                                            0xc471
6247 #define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC_BASE_IDX                                                   5
6248 #define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC2                                                           0xc472
6249 #define regRCC_DWN_DEV0_2_DN_PCIE_STRAP_MISC2_BASE_IDX                                                  5
6250 
6251 
6252 // addressBlock: nbio_nbif0_rcc_dwnp_dev0_RCCPORTDEC
6253 // base address: 0x10131000
6254 #define regRCC_DWNP_DEV0_2_PCIE_ERR_CNTL                                                                0xc475
6255 #define regRCC_DWNP_DEV0_2_PCIE_ERR_CNTL_BASE_IDX                                                       5
6256 #define regRCC_DWNP_DEV0_2_PCIE_RX_CNTL                                                                 0xc476
6257 #define regRCC_DWNP_DEV0_2_PCIE_RX_CNTL_BASE_IDX                                                        5
6258 #define regRCC_DWNP_DEV0_2_PCIE_LC_SPEED_CNTL                                                           0xc477
6259 #define regRCC_DWNP_DEV0_2_PCIE_LC_SPEED_CNTL_BASE_IDX                                                  5
6260 #define regRCC_DWNP_DEV0_2_PCIE_LC_CNTL2                                                                0xc478
6261 #define regRCC_DWNP_DEV0_2_PCIE_LC_CNTL2_BASE_IDX                                                       5
6262 #define regRCC_DWNP_DEV0_2_PCIEP_STRAP_MISC                                                             0xc479
6263 #define regRCC_DWNP_DEV0_2_PCIEP_STRAP_MISC_BASE_IDX                                                    5
6264 #define regRCC_DWNP_DEV0_2_LTR_MSG_INFO_FROM_EP                                                         0xc47a
6265 #define regRCC_DWNP_DEV0_2_LTR_MSG_INFO_FROM_EP_BASE_IDX                                                5
6266 
6267 
6268 // addressBlock: nbio_nbif0_rcc_dev1_RCCPORTDEC
6269 // base address: 0x10131200
6270 #define regRCC_DEV1_RCC_VDM_SUPPORT                                                                     0xc4c0
6271 #define regRCC_DEV1_RCC_VDM_SUPPORT_BASE_IDX                                                            5
6272 #define regRCC_DEV1_RCC_BUS_CNTL                                                                        0xc4c1
6273 #define regRCC_DEV1_RCC_BUS_CNTL_BASE_IDX                                                               5
6274 #define regRCC_DEV1_RCC_FEATURES_CONTROL_MISC                                                           0xc4c2
6275 #define regRCC_DEV1_RCC_FEATURES_CONTROL_MISC_BASE_IDX                                                  5
6276 #define regRCC_DEV1_RCC_DEV0_LINK_CNTL                                                                  0xc4c3
6277 #define regRCC_DEV1_RCC_DEV0_LINK_CNTL_BASE_IDX                                                         5
6278 #define regRCC_DEV1_RCC_CMN_LINK_CNTL                                                                   0xc4c4
6279 #define regRCC_DEV1_RCC_CMN_LINK_CNTL_BASE_IDX                                                          5
6280 #define regRCC_DEV1_RCC_EP_REQUESTERID_RESTORE                                                          0xc4c5
6281 #define regRCC_DEV1_RCC_EP_REQUESTERID_RESTORE_BASE_IDX                                                 5
6282 #define regRCC_DEV1_RCC_LTR_LSWITCH_CNTL                                                                0xc4c6
6283 #define regRCC_DEV1_RCC_LTR_LSWITCH_CNTL_BASE_IDX                                                       5
6284 #define regRCC_DEV1_RCC_MH_ARB_CNTL                                                                     0xc4c7
6285 #define regRCC_DEV1_RCC_MH_ARB_CNTL_BASE_IDX                                                            5
6286 #define regRCC_DEV1_RCC_MARGIN_PARAM_CNTL0                                                              0xc4c8
6287 #define regRCC_DEV1_RCC_MARGIN_PARAM_CNTL0_BASE_IDX                                                     5
6288 #define regRCC_DEV1_RCC_MARGIN_PARAM_CNTL1                                                              0xc4c9
6289 #define regRCC_DEV1_RCC_MARGIN_PARAM_CNTL1_BASE_IDX                                                     5
6290 
6291 
6292 // addressBlock: nbio_nbif0_rcc_ep_dev1_RCCPORTDEC
6293 // base address: 0x10131200
6294 #define regRCC_EP_DEV1_EP_PCIE_SCRATCH                                                                  0xc4cc
6295 #define regRCC_EP_DEV1_EP_PCIE_SCRATCH_BASE_IDX                                                         5
6296 #define regRCC_EP_DEV1_EP_PCIE_CNTL                                                                     0xc4ce
6297 #define regRCC_EP_DEV1_EP_PCIE_CNTL_BASE_IDX                                                            5
6298 #define regRCC_EP_DEV1_EP_PCIE_INT_CNTL                                                                 0xc4cf
6299 #define regRCC_EP_DEV1_EP_PCIE_INT_CNTL_BASE_IDX                                                        5
6300 #define regRCC_EP_DEV1_EP_PCIE_INT_STATUS                                                               0xc4d0
6301 #define regRCC_EP_DEV1_EP_PCIE_INT_STATUS_BASE_IDX                                                      5
6302 #define regRCC_EP_DEV1_EP_PCIE_RX_CNTL2                                                                 0xc4d1
6303 #define regRCC_EP_DEV1_EP_PCIE_RX_CNTL2_BASE_IDX                                                        5
6304 #define regRCC_EP_DEV1_EP_PCIE_BUS_CNTL                                                                 0xc4d2
6305 #define regRCC_EP_DEV1_EP_PCIE_BUS_CNTL_BASE_IDX                                                        5
6306 #define regRCC_EP_DEV1_EP_PCIE_CFG_CNTL                                                                 0xc4d3
6307 #define regRCC_EP_DEV1_EP_PCIE_CFG_CNTL_BASE_IDX                                                        5
6308 #define regRCC_EP_DEV1_EP_PCIE_TX_LTR_CNTL                                                              0xc4d4
6309 #define regRCC_EP_DEV1_EP_PCIE_TX_LTR_CNTL_BASE_IDX                                                     5
6310 #define regRCC_EP_DEV1_EP_PCIE_STRAP_MISC                                                               0xc4d5
6311 #define regRCC_EP_DEV1_EP_PCIE_STRAP_MISC_BASE_IDX                                                      5
6312 #define regRCC_EP_DEV1_EP_PCIE_STRAP_MISC2                                                              0xc4d6
6313 #define regRCC_EP_DEV1_EP_PCIE_STRAP_MISC2_BASE_IDX                                                     5
6314 #define regRCC_EP_DEV1_EP_PCIE_F0_DPA_CAP                                                               0xc4d7
6315 #define regRCC_EP_DEV1_EP_PCIE_F0_DPA_CAP_BASE_IDX                                                      5
6316 #define regRCC_EP_DEV1_EP_PCIE_F0_DPA_LATENCY_INDICATOR                                                 0xc4d8
6317 #define regRCC_EP_DEV1_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX                                        5
6318 #define regRCC_EP_DEV1_EP_PCIE_F0_DPA_CNTL                                                              0xc4d8
6319 #define regRCC_EP_DEV1_EP_PCIE_F0_DPA_CNTL_BASE_IDX                                                     5
6320 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0                                                 0xc4d8
6321 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                        5
6322 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1                                                 0xc4d9
6323 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                        5
6324 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2                                                 0xc4d9
6325 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                        5
6326 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3                                                 0xc4d9
6327 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                        5
6328 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4                                                 0xc4d9
6329 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                        5
6330 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5                                                 0xc4da
6331 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                        5
6332 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6                                                 0xc4da
6333 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                        5
6334 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7                                                 0xc4da
6335 #define regRCC_EP_DEV1_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                        5
6336 #define regRCC_EP_DEV1_EP_PCIE_PME_CONTROL                                                              0xc4dc
6337 #define regRCC_EP_DEV1_EP_PCIE_PME_CONTROL_BASE_IDX                                                     5
6338 #define regRCC_EP_DEV1_EP_PCIEP_RESERVED                                                                0xc4dd
6339 #define regRCC_EP_DEV1_EP_PCIEP_RESERVED_BASE_IDX                                                       5
6340 #define regRCC_EP_DEV1_EP_PCIE_TX_CNTL                                                                  0xc4df
6341 #define regRCC_EP_DEV1_EP_PCIE_TX_CNTL_BASE_IDX                                                         5
6342 #define regRCC_EP_DEV1_EP_PCIE_TX_REQUESTER_ID                                                          0xc4e0
6343 #define regRCC_EP_DEV1_EP_PCIE_TX_REQUESTER_ID_BASE_IDX                                                 5
6344 #define regRCC_EP_DEV1_EP_PCIE_ERR_CNTL                                                                 0xc4e1
6345 #define regRCC_EP_DEV1_EP_PCIE_ERR_CNTL_BASE_IDX                                                        5
6346 #define regRCC_EP_DEV1_EP_PCIE_RX_CNTL                                                                  0xc4e2
6347 #define regRCC_EP_DEV1_EP_PCIE_RX_CNTL_BASE_IDX                                                         5
6348 #define regRCC_EP_DEV1_EP_PCIE_LC_SPEED_CNTL                                                            0xc4e3
6349 #define regRCC_EP_DEV1_EP_PCIE_LC_SPEED_CNTL_BASE_IDX                                                   5
6350 
6351 
6352 // addressBlock: nbio_nbif0_rcc_dwn_dev1_RCCPORTDEC
6353 // base address: 0x10131200
6354 #define regRCC_DWN_DEV1_DN_PCIE_RESERVED                                                                0xc4e8
6355 #define regRCC_DWN_DEV1_DN_PCIE_RESERVED_BASE_IDX                                                       5
6356 #define regRCC_DWN_DEV1_DN_PCIE_SCRATCH                                                                 0xc4e9
6357 #define regRCC_DWN_DEV1_DN_PCIE_SCRATCH_BASE_IDX                                                        5
6358 #define regRCC_DWN_DEV1_DN_PCIE_CNTL                                                                    0xc4eb
6359 #define regRCC_DWN_DEV1_DN_PCIE_CNTL_BASE_IDX                                                           5
6360 #define regRCC_DWN_DEV1_DN_PCIE_CONFIG_CNTL                                                             0xc4ec
6361 #define regRCC_DWN_DEV1_DN_PCIE_CONFIG_CNTL_BASE_IDX                                                    5
6362 #define regRCC_DWN_DEV1_DN_PCIE_RX_CNTL2                                                                0xc4ed
6363 #define regRCC_DWN_DEV1_DN_PCIE_RX_CNTL2_BASE_IDX                                                       5
6364 #define regRCC_DWN_DEV1_DN_PCIE_BUS_CNTL                                                                0xc4ee
6365 #define regRCC_DWN_DEV1_DN_PCIE_BUS_CNTL_BASE_IDX                                                       5
6366 #define regRCC_DWN_DEV1_DN_PCIE_CFG_CNTL                                                                0xc4ef
6367 #define regRCC_DWN_DEV1_DN_PCIE_CFG_CNTL_BASE_IDX                                                       5
6368 #define regRCC_DWN_DEV1_DN_PCIE_STRAP_F0                                                                0xc4f0
6369 #define regRCC_DWN_DEV1_DN_PCIE_STRAP_F0_BASE_IDX                                                       5
6370 #define regRCC_DWN_DEV1_DN_PCIE_STRAP_MISC                                                              0xc4f1
6371 #define regRCC_DWN_DEV1_DN_PCIE_STRAP_MISC_BASE_IDX                                                     5
6372 #define regRCC_DWN_DEV1_DN_PCIE_STRAP_MISC2                                                             0xc4f2
6373 #define regRCC_DWN_DEV1_DN_PCIE_STRAP_MISC2_BASE_IDX                                                    5
6374 
6375 
6376 // addressBlock: nbio_nbif0_rcc_dwnp_dev1_RCCPORTDEC
6377 // base address: 0x10131200
6378 #define regRCC_DWNP_DEV1_PCIE_ERR_CNTL                                                                  0xc4f5
6379 #define regRCC_DWNP_DEV1_PCIE_ERR_CNTL_BASE_IDX                                                         5
6380 #define regRCC_DWNP_DEV1_PCIE_RX_CNTL                                                                   0xc4f6
6381 #define regRCC_DWNP_DEV1_PCIE_RX_CNTL_BASE_IDX                                                          5
6382 #define regRCC_DWNP_DEV1_PCIE_LC_SPEED_CNTL                                                             0xc4f7
6383 #define regRCC_DWNP_DEV1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                    5
6384 #define regRCC_DWNP_DEV1_PCIE_LC_CNTL2                                                                  0xc4f8
6385 #define regRCC_DWNP_DEV1_PCIE_LC_CNTL2_BASE_IDX                                                         5
6386 #define regRCC_DWNP_DEV1_PCIEP_STRAP_MISC                                                               0xc4f9
6387 #define regRCC_DWNP_DEV1_PCIEP_STRAP_MISC_BASE_IDX                                                      5
6388 #define regRCC_DWNP_DEV1_LTR_MSG_INFO_FROM_EP                                                           0xc4fa
6389 #define regRCC_DWNP_DEV1_LTR_MSG_INFO_FROM_EP_BASE_IDX                                                  5
6390 
6391 
6392 // addressBlock: nbio_nbif0_rcc_dev2_RCCPORTDEC
6393 // base address: 0x10131400
6394 #define regRCC_DEV2_RCC_VDM_SUPPORT                                                                     0xc540
6395 #define regRCC_DEV2_RCC_VDM_SUPPORT_BASE_IDX                                                            5
6396 #define regRCC_DEV2_RCC_BUS_CNTL                                                                        0xc541
6397 #define regRCC_DEV2_RCC_BUS_CNTL_BASE_IDX                                                               5
6398 #define regRCC_DEV2_RCC_FEATURES_CONTROL_MISC                                                           0xc542
6399 #define regRCC_DEV2_RCC_FEATURES_CONTROL_MISC_BASE_IDX                                                  5
6400 #define regRCC_DEV2_RCC_DEV0_LINK_CNTL                                                                  0xc543
6401 #define regRCC_DEV2_RCC_DEV0_LINK_CNTL_BASE_IDX                                                         5
6402 #define regRCC_DEV2_RCC_CMN_LINK_CNTL                                                                   0xc544
6403 #define regRCC_DEV2_RCC_CMN_LINK_CNTL_BASE_IDX                                                          5
6404 #define regRCC_DEV2_RCC_EP_REQUESTERID_RESTORE                                                          0xc545
6405 #define regRCC_DEV2_RCC_EP_REQUESTERID_RESTORE_BASE_IDX                                                 5
6406 #define regRCC_DEV2_RCC_LTR_LSWITCH_CNTL                                                                0xc546
6407 #define regRCC_DEV2_RCC_LTR_LSWITCH_CNTL_BASE_IDX                                                       5
6408 #define regRCC_DEV2_RCC_MH_ARB_CNTL                                                                     0xc547
6409 #define regRCC_DEV2_RCC_MH_ARB_CNTL_BASE_IDX                                                            5
6410 #define regRCC_DEV2_RCC_MARGIN_PARAM_CNTL0                                                              0xc548
6411 #define regRCC_DEV2_RCC_MARGIN_PARAM_CNTL0_BASE_IDX                                                     5
6412 #define regRCC_DEV2_RCC_MARGIN_PARAM_CNTL1                                                              0xc549
6413 #define regRCC_DEV2_RCC_MARGIN_PARAM_CNTL1_BASE_IDX                                                     5
6414 
6415 
6416 // addressBlock: nbio_nbif0_rcc_ep_dev2_RCCPORTDEC
6417 // base address: 0x10131400
6418 #define regRCC_EP_DEV2_EP_PCIE_SCRATCH                                                                  0xc54c
6419 #define regRCC_EP_DEV2_EP_PCIE_SCRATCH_BASE_IDX                                                         5
6420 #define regRCC_EP_DEV2_EP_PCIE_CNTL                                                                     0xc54e
6421 #define regRCC_EP_DEV2_EP_PCIE_CNTL_BASE_IDX                                                            5
6422 #define regRCC_EP_DEV2_EP_PCIE_INT_CNTL                                                                 0xc54f
6423 #define regRCC_EP_DEV2_EP_PCIE_INT_CNTL_BASE_IDX                                                        5
6424 #define regRCC_EP_DEV2_EP_PCIE_INT_STATUS                                                               0xc550
6425 #define regRCC_EP_DEV2_EP_PCIE_INT_STATUS_BASE_IDX                                                      5
6426 #define regRCC_EP_DEV2_EP_PCIE_RX_CNTL2                                                                 0xc551
6427 #define regRCC_EP_DEV2_EP_PCIE_RX_CNTL2_BASE_IDX                                                        5
6428 #define regRCC_EP_DEV2_EP_PCIE_BUS_CNTL                                                                 0xc552
6429 #define regRCC_EP_DEV2_EP_PCIE_BUS_CNTL_BASE_IDX                                                        5
6430 #define regRCC_EP_DEV2_EP_PCIE_CFG_CNTL                                                                 0xc553
6431 #define regRCC_EP_DEV2_EP_PCIE_CFG_CNTL_BASE_IDX                                                        5
6432 #define regRCC_EP_DEV2_EP_PCIE_TX_LTR_CNTL                                                              0xc554
6433 #define regRCC_EP_DEV2_EP_PCIE_TX_LTR_CNTL_BASE_IDX                                                     5
6434 #define regRCC_EP_DEV2_EP_PCIE_STRAP_MISC                                                               0xc555
6435 #define regRCC_EP_DEV2_EP_PCIE_STRAP_MISC_BASE_IDX                                                      5
6436 #define regRCC_EP_DEV2_EP_PCIE_STRAP_MISC2                                                              0xc556
6437 #define regRCC_EP_DEV2_EP_PCIE_STRAP_MISC2_BASE_IDX                                                     5
6438 #define regRCC_EP_DEV2_EP_PCIE_F0_DPA_CAP                                                               0xc557
6439 #define regRCC_EP_DEV2_EP_PCIE_F0_DPA_CAP_BASE_IDX                                                      5
6440 #define regRCC_EP_DEV2_EP_PCIE_F0_DPA_LATENCY_INDICATOR                                                 0xc558
6441 #define regRCC_EP_DEV2_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX                                        5
6442 #define regRCC_EP_DEV2_EP_PCIE_F0_DPA_CNTL                                                              0xc558
6443 #define regRCC_EP_DEV2_EP_PCIE_F0_DPA_CNTL_BASE_IDX                                                     5
6444 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0                                                 0xc558
6445 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                        5
6446 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1                                                 0xc559
6447 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                        5
6448 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2                                                 0xc559
6449 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                        5
6450 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3                                                 0xc559
6451 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                        5
6452 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4                                                 0xc559
6453 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                        5
6454 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5                                                 0xc55a
6455 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                        5
6456 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6                                                 0xc55a
6457 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                        5
6458 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7                                                 0xc55a
6459 #define regRCC_EP_DEV2_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                        5
6460 #define regRCC_EP_DEV2_EP_PCIE_PME_CONTROL                                                              0xc55c
6461 #define regRCC_EP_DEV2_EP_PCIE_PME_CONTROL_BASE_IDX                                                     5
6462 #define regRCC_EP_DEV2_EP_PCIEP_RESERVED                                                                0xc55d
6463 #define regRCC_EP_DEV2_EP_PCIEP_RESERVED_BASE_IDX                                                       5
6464 #define regRCC_EP_DEV2_EP_PCIE_TX_CNTL                                                                  0xc55f
6465 #define regRCC_EP_DEV2_EP_PCIE_TX_CNTL_BASE_IDX                                                         5
6466 #define regRCC_EP_DEV2_EP_PCIE_TX_REQUESTER_ID                                                          0xc560
6467 #define regRCC_EP_DEV2_EP_PCIE_TX_REQUESTER_ID_BASE_IDX                                                 5
6468 #define regRCC_EP_DEV2_EP_PCIE_ERR_CNTL                                                                 0xc561
6469 #define regRCC_EP_DEV2_EP_PCIE_ERR_CNTL_BASE_IDX                                                        5
6470 #define regRCC_EP_DEV2_EP_PCIE_RX_CNTL                                                                  0xc562
6471 #define regRCC_EP_DEV2_EP_PCIE_RX_CNTL_BASE_IDX                                                         5
6472 #define regRCC_EP_DEV2_EP_PCIE_LC_SPEED_CNTL                                                            0xc563
6473 #define regRCC_EP_DEV2_EP_PCIE_LC_SPEED_CNTL_BASE_IDX                                                   5
6474 
6475 
6476 // addressBlock: nbio_nbif0_rcc_dwn_dev2_RCCPORTDEC
6477 // base address: 0x10131400
6478 #define regRCC_DWN_DEV2_DN_PCIE_RESERVED                                                                0xc568
6479 #define regRCC_DWN_DEV2_DN_PCIE_RESERVED_BASE_IDX                                                       5
6480 #define regRCC_DWN_DEV2_DN_PCIE_SCRATCH                                                                 0xc569
6481 #define regRCC_DWN_DEV2_DN_PCIE_SCRATCH_BASE_IDX                                                        5
6482 #define regRCC_DWN_DEV2_DN_PCIE_CNTL                                                                    0xc56b
6483 #define regRCC_DWN_DEV2_DN_PCIE_CNTL_BASE_IDX                                                           5
6484 #define regRCC_DWN_DEV2_DN_PCIE_CONFIG_CNTL                                                             0xc56c
6485 #define regRCC_DWN_DEV2_DN_PCIE_CONFIG_CNTL_BASE_IDX                                                    5
6486 #define regRCC_DWN_DEV2_DN_PCIE_RX_CNTL2                                                                0xc56d
6487 #define regRCC_DWN_DEV2_DN_PCIE_RX_CNTL2_BASE_IDX                                                       5
6488 #define regRCC_DWN_DEV2_DN_PCIE_BUS_CNTL                                                                0xc56e
6489 #define regRCC_DWN_DEV2_DN_PCIE_BUS_CNTL_BASE_IDX                                                       5
6490 #define regRCC_DWN_DEV2_DN_PCIE_CFG_CNTL                                                                0xc56f
6491 #define regRCC_DWN_DEV2_DN_PCIE_CFG_CNTL_BASE_IDX                                                       5
6492 #define regRCC_DWN_DEV2_DN_PCIE_STRAP_F0                                                                0xc570
6493 #define regRCC_DWN_DEV2_DN_PCIE_STRAP_F0_BASE_IDX                                                       5
6494 #define regRCC_DWN_DEV2_DN_PCIE_STRAP_MISC                                                              0xc571
6495 #define regRCC_DWN_DEV2_DN_PCIE_STRAP_MISC_BASE_IDX                                                     5
6496 #define regRCC_DWN_DEV2_DN_PCIE_STRAP_MISC2                                                             0xc572
6497 #define regRCC_DWN_DEV2_DN_PCIE_STRAP_MISC2_BASE_IDX                                                    5
6498 
6499 
6500 // addressBlock: nbio_nbif0_rcc_dwnp_dev2_RCCPORTDEC
6501 // base address: 0x10131400
6502 #define regRCC_DWNP_DEV2_PCIE_ERR_CNTL                                                                  0xc575
6503 #define regRCC_DWNP_DEV2_PCIE_ERR_CNTL_BASE_IDX                                                         5
6504 #define regRCC_DWNP_DEV2_PCIE_RX_CNTL                                                                   0xc576
6505 #define regRCC_DWNP_DEV2_PCIE_RX_CNTL_BASE_IDX                                                          5
6506 #define regRCC_DWNP_DEV2_PCIE_LC_SPEED_CNTL                                                             0xc577
6507 #define regRCC_DWNP_DEV2_PCIE_LC_SPEED_CNTL_BASE_IDX                                                    5
6508 #define regRCC_DWNP_DEV2_PCIE_LC_CNTL2                                                                  0xc578
6509 #define regRCC_DWNP_DEV2_PCIE_LC_CNTL2_BASE_IDX                                                         5
6510 #define regRCC_DWNP_DEV2_PCIEP_STRAP_MISC                                                               0xc579
6511 #define regRCC_DWNP_DEV2_PCIEP_STRAP_MISC_BASE_IDX                                                      5
6512 #define regRCC_DWNP_DEV2_LTR_MSG_INFO_FROM_EP                                                           0xc57a
6513 #define regRCC_DWNP_DEV2_LTR_MSG_INFO_FROM_EP_BASE_IDX                                                  5
6514 
6515 
6516 // addressBlock: nbio_nbif0_bif_misc_bif_misc_regblk
6517 // base address: 0x10100000
6518 #define regNBIF_STRAP_BIOS_CNTL                                                                         0xcc81
6519 #define regNBIF_STRAP_BIOS_CNTL_BASE_IDX                                                                5
6520 #define regMISC_SCRATCH                                                                                 0xe800
6521 #define regMISC_SCRATCH_BASE_IDX                                                                        5
6522 #define regINTR_LINE_POLARITY                                                                           0xe801
6523 #define regINTR_LINE_POLARITY_BASE_IDX                                                                  5
6524 #define regINTR_LINE_ENABLE                                                                             0xe802
6525 #define regINTR_LINE_ENABLE_BASE_IDX                                                                    5
6526 #define regOUTSTANDING_VC_ALLOC                                                                         0xe803
6527 #define regOUTSTANDING_VC_ALLOC_BASE_IDX                                                                5
6528 #define regBIFC_MISC_CTRL0                                                                              0xe804
6529 #define regBIFC_MISC_CTRL0_BASE_IDX                                                                     5
6530 #define regBIFC_MISC_CTRL1                                                                              0xe805
6531 #define regBIFC_MISC_CTRL1_BASE_IDX                                                                     5
6532 #define regBIFC_BME_ERR_LOG_LB                                                                          0xe806
6533 #define regBIFC_BME_ERR_LOG_LB_BASE_IDX                                                                 5
6534 #define regBIFC_LC_TIMER_CTRL                                                                           0xe807
6535 #define regBIFC_LC_TIMER_CTRL_BASE_IDX                                                                  5
6536 #define regBIFC_RCCBIH_BME_ERR_LOG0                                                                     0xe808
6537 #define regBIFC_RCCBIH_BME_ERR_LOG0_BASE_IDX                                                            5
6538 #define regBIFC_RCCBIH_BME_ERR_LOG1                                                                     0xe809
6539 #define regBIFC_RCCBIH_BME_ERR_LOG1_BASE_IDX                                                            5
6540 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F0_F1                                                            0xe80a
6541 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F0_F1_BASE_IDX                                                   5
6542 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F2_F3                                                            0xe80b
6543 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F2_F3_BASE_IDX                                                   5
6544 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F4_F5                                                            0xe80c
6545 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F4_F5_BASE_IDX                                                   5
6546 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F6_F7                                                            0xe80d
6547 #define regBIFC_DMA_ATTR_OVERRIDE_DEV0_F6_F7_BASE_IDX                                                   5
6548 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F0_F1                                                            0xe80e
6549 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F0_F1_BASE_IDX                                                   5
6550 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F2_F3                                                            0xe80f
6551 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F2_F3_BASE_IDX                                                   5
6552 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F4_F5                                                            0xe810
6553 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F4_F5_BASE_IDX                                                   5
6554 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F6_F7                                                            0xe811
6555 #define regBIFC_DMA_ATTR_OVERRIDE_DEV1_F6_F7_BASE_IDX                                                   5
6556 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F0_F1                                                            0xe812
6557 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F0_F1_BASE_IDX                                                   5
6558 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F2_F3                                                            0xe813
6559 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F2_F3_BASE_IDX                                                   5
6560 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F4_F5                                                            0xe814
6561 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F4_F5_BASE_IDX                                                   5
6562 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F6_F7                                                            0xe815
6563 #define regBIFC_DMA_ATTR_OVERRIDE_DEV2_F6_F7_BASE_IDX                                                   5
6564 #define regBIFC_DMA_ATTR_CNTL2_DEV0                                                                     0xe81a
6565 #define regBIFC_DMA_ATTR_CNTL2_DEV0_BASE_IDX                                                            5
6566 #define regBIFC_DMA_ATTR_CNTL2_DEV1                                                                     0xe81b
6567 #define regBIFC_DMA_ATTR_CNTL2_DEV1_BASE_IDX                                                            5
6568 #define regBIFC_DMA_ATTR_CNTL2_DEV2                                                                     0xe81c
6569 #define regBIFC_DMA_ATTR_CNTL2_DEV2_BASE_IDX                                                            5
6570 #define regBME_DUMMY_CNTL_0                                                                             0xe825
6571 #define regBME_DUMMY_CNTL_0_BASE_IDX                                                                    5
6572 #define regBME_DUMMY_CNTL_1                                                                             0xe826
6573 #define regBME_DUMMY_CNTL_1_BASE_IDX                                                                    5
6574 #define regBIFC_THT_CNTL                                                                                0xe827
6575 #define regBIFC_THT_CNTL_BASE_IDX                                                                       5
6576 #define regBIFC_HSTARB_CNTL                                                                             0xe828
6577 #define regBIFC_HSTARB_CNTL_BASE_IDX                                                                    5
6578 #define regBIFC_GSI_CNTL                                                                                0xe829
6579 #define regBIFC_GSI_CNTL_BASE_IDX                                                                       5
6580 #define regBIFC_PCIEFUNC_CNTL                                                                           0xe82a
6581 #define regBIFC_PCIEFUNC_CNTL_BASE_IDX                                                                  5
6582 #define regBIFC_PASID_CHECK_DIS                                                                         0xe82b
6583 #define regBIFC_PASID_CHECK_DIS_BASE_IDX                                                                5
6584 #define regBIFC_SDP_CNTL_0                                                                              0xe82c
6585 #define regBIFC_SDP_CNTL_0_BASE_IDX                                                                     5
6586 #define regBIFC_SDP_CNTL_1                                                                              0xe82d
6587 #define regBIFC_SDP_CNTL_1_BASE_IDX                                                                     5
6588 #define regBIFC_PASID_STS                                                                               0xe82e
6589 #define regBIFC_PASID_STS_BASE_IDX                                                                      5
6590 #define regBIFC_ATHUB_ACT_CNTL                                                                          0xe82f
6591 #define regBIFC_ATHUB_ACT_CNTL_BASE_IDX                                                                 5
6592 #define regBIFC_PERF_CNTL_0                                                                             0xe830
6593 #define regBIFC_PERF_CNTL_0_BASE_IDX                                                                    5
6594 #define regBIFC_PERF_CNTL_1                                                                             0xe831
6595 #define regBIFC_PERF_CNTL_1_BASE_IDX                                                                    5
6596 #define regBIFC_PERF_CNT_MMIO_RD_L32BIT                                                                 0xe832
6597 #define regBIFC_PERF_CNT_MMIO_RD_L32BIT_BASE_IDX                                                        5
6598 #define regBIFC_PERF_CNT_MMIO_WR_L32BIT                                                                 0xe833
6599 #define regBIFC_PERF_CNT_MMIO_WR_L32BIT_BASE_IDX                                                        5
6600 #define regBIFC_PERF_CNT_DMA_RD_L32BIT                                                                  0xe834
6601 #define regBIFC_PERF_CNT_DMA_RD_L32BIT_BASE_IDX                                                         5
6602 #define regBIFC_PERF_CNT_DMA_WR_L32BIT                                                                  0xe835
6603 #define regBIFC_PERF_CNT_DMA_WR_L32BIT_BASE_IDX                                                         5
6604 #define regNBIF_REGIF_ERRSET_CTRL                                                                       0xe836
6605 #define regNBIF_REGIF_ERRSET_CTRL_BASE_IDX                                                              5
6606 #define regBIFC_SDP_CNTL_2                                                                              0xe837
6607 #define regBIFC_SDP_CNTL_2_BASE_IDX                                                                     5
6608 #define regNBIF_PGMST_CTRL                                                                              0xe838
6609 #define regNBIF_PGMST_CTRL_BASE_IDX                                                                     5
6610 #define regNBIF_PGSLV_CTRL                                                                              0xe839
6611 #define regNBIF_PGSLV_CTRL_BASE_IDX                                                                     5
6612 #define regNBIF_PG_MISC_CTRL                                                                            0xe83a
6613 #define regNBIF_PG_MISC_CTRL_BASE_IDX                                                                   5
6614 #define regNBIF_HST_MISC_CTRL                                                                           0xe83b
6615 #define regNBIF_HST_MISC_CTRL_BASE_IDX                                                                  5
6616 #define regSMN_MST_EP_CNTL3                                                                             0xe83c
6617 #define regSMN_MST_EP_CNTL3_BASE_IDX                                                                    5
6618 #define regSMN_MST_EP_CNTL4                                                                             0xe83d
6619 #define regSMN_MST_EP_CNTL4_BASE_IDX                                                                    5
6620 #define regSMN_MST_CNTL1                                                                                0xe83e
6621 #define regSMN_MST_CNTL1_BASE_IDX                                                                       5
6622 #define regSMN_MST_EP_CNTL5                                                                             0xe83f
6623 #define regSMN_MST_EP_CNTL5_BASE_IDX                                                                    5
6624 #define regBIF_SELFRING_BUFFER_VID                                                                      0xe840
6625 #define regBIF_SELFRING_BUFFER_VID_BASE_IDX                                                             5
6626 #define regBIF_SELFRING_VECTOR_CNTL                                                                     0xe841
6627 #define regBIF_SELFRING_VECTOR_CNTL_BASE_IDX                                                            5
6628 #define regNBIF_STRAP_WRITE_CTRL                                                                        0xe845
6629 #define regNBIF_STRAP_WRITE_CTRL_BASE_IDX                                                               5
6630 #define regNBIF_INTX_DSTATE_MISC_CNTL                                                                   0xe846
6631 #define regNBIF_INTX_DSTATE_MISC_CNTL_BASE_IDX                                                          5
6632 #define regNBIF_PENDING_MISC_CNTL                                                                       0xe847
6633 #define regNBIF_PENDING_MISC_CNTL_BASE_IDX                                                              5
6634 #define regBIF_GMI_WRR_WEIGHT                                                                           0xe848
6635 #define regBIF_GMI_WRR_WEIGHT_BASE_IDX                                                                  5
6636 #define regBIF_GMI_WRR_WEIGHT2                                                                          0xe849
6637 #define regBIF_GMI_WRR_WEIGHT2_BASE_IDX                                                                 5
6638 #define regBIF_GMI_WRR_WEIGHT3                                                                          0xe84a
6639 #define regBIF_GMI_WRR_WEIGHT3_BASE_IDX                                                                 5
6640 #define regNBIF_PWRBRK_REQUEST                                                                          0xe84c
6641 #define regNBIF_PWRBRK_REQUEST_BASE_IDX                                                                 5
6642 #define regBIF_ATOMIC_ERR_LOG_DEV0_F0                                                                   0xe850
6643 #define regBIF_ATOMIC_ERR_LOG_DEV0_F0_BASE_IDX                                                          5
6644 #define regBIF_ATOMIC_ERR_LOG_DEV0_F1                                                                   0xe851
6645 #define regBIF_ATOMIC_ERR_LOG_DEV0_F1_BASE_IDX                                                          5
6646 #define regBIF_ATOMIC_ERR_LOG_DEV0_F2                                                                   0xe852
6647 #define regBIF_ATOMIC_ERR_LOG_DEV0_F2_BASE_IDX                                                          5
6648 #define regBIF_ATOMIC_ERR_LOG_DEV0_F3                                                                   0xe853
6649 #define regBIF_ATOMIC_ERR_LOG_DEV0_F3_BASE_IDX                                                          5
6650 #define regBIF_ATOMIC_ERR_LOG_DEV0_F4                                                                   0xe854
6651 #define regBIF_ATOMIC_ERR_LOG_DEV0_F4_BASE_IDX                                                          5
6652 #define regBIF_ATOMIC_ERR_LOG_DEV0_F5                                                                   0xe855
6653 #define regBIF_ATOMIC_ERR_LOG_DEV0_F5_BASE_IDX                                                          5
6654 #define regBIF_ATOMIC_ERR_LOG_DEV0_F6                                                                   0xe856
6655 #define regBIF_ATOMIC_ERR_LOG_DEV0_F6_BASE_IDX                                                          5
6656 #define regBIF_ATOMIC_ERR_LOG_DEV0_F7                                                                   0xe857
6657 #define regBIF_ATOMIC_ERR_LOG_DEV0_F7_BASE_IDX                                                          5
6658 #define regBIF_ATOMIC_ERR_LOG_DEV1_F0                                                                   0xe858
6659 #define regBIF_ATOMIC_ERR_LOG_DEV1_F0_BASE_IDX                                                          5
6660 #define regBIF_ATOMIC_ERR_LOG_DEV1_F1                                                                   0xe859
6661 #define regBIF_ATOMIC_ERR_LOG_DEV1_F1_BASE_IDX                                                          5
6662 #define regBIF_ATOMIC_ERR_LOG_DEV2_F0                                                                   0xe85a
6663 #define regBIF_ATOMIC_ERR_LOG_DEV2_F0_BASE_IDX                                                          5
6664 #define regBIF_ATOMIC_ERR_LOG_DEV2_F1                                                                   0xe85b
6665 #define regBIF_ATOMIC_ERR_LOG_DEV2_F1_BASE_IDX                                                          5
6666 #define regBIF_ATOMIC_ERR_LOG_DEV2_F2                                                                   0xe85c
6667 #define regBIF_ATOMIC_ERR_LOG_DEV2_F2_BASE_IDX                                                          5
6668 #define regBIF_ATOMIC_ERR_LOG_DEV2_F3                                                                   0xe85d
6669 #define regBIF_ATOMIC_ERR_LOG_DEV2_F3_BASE_IDX                                                          5
6670 #define regBIF_ATOMIC_ERR_LOG_DEV2_F4                                                                   0xe85e
6671 #define regBIF_ATOMIC_ERR_LOG_DEV2_F4_BASE_IDX                                                          5
6672 #define regBIF_ATOMIC_ERR_LOG_DEV2_F5                                                                   0xe85f
6673 #define regBIF_ATOMIC_ERR_LOG_DEV2_F5_BASE_IDX                                                          5
6674 #define regBIF_ATOMIC_ERR_LOG_DEV2_F6                                                                   0xe860
6675 #define regBIF_ATOMIC_ERR_LOG_DEV2_F6_BASE_IDX                                                          5
6676 #define regBIF_DMA_MP4_ERR_LOG                                                                          0xe870
6677 #define regBIF_DMA_MP4_ERR_LOG_BASE_IDX                                                                 5
6678 #define regBIF_PASID_ERR_LOG                                                                            0xe871
6679 #define regBIF_PASID_ERR_LOG_BASE_IDX                                                                   5
6680 #define regBIF_PASID_ERR_CLR                                                                            0xe872
6681 #define regBIF_PASID_ERR_CLR_BASE_IDX                                                                   5
6682 #define regEP0_INTR_URGENT_CAP                                                                          0xe875
6683 #define regEP0_INTR_URGENT_CAP_BASE_IDX                                                                 5
6684 #define regEP1_INTR_URGENT_CAP                                                                          0xe876
6685 #define regEP1_INTR_URGENT_CAP_BASE_IDX                                                                 5
6686 #define regEP2_INTR_URGENT_CAP                                                                          0xe877
6687 #define regEP2_INTR_URGENT_CAP_BASE_IDX                                                                 5
6688 #define regEP_PEND_BLOCK_MSK                                                                            0xe87c
6689 #define regEP_PEND_BLOCK_MSK_BASE_IDX                                                                   5
6690 #define regNBIF_VWIRE_CTRL                                                                              0xe880
6691 #define regNBIF_VWIRE_CTRL_BASE_IDX                                                                     5
6692 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL                                                                   0xe881
6693 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_BASE_IDX                                                          5
6694 #define regNBIF_SMN_VWR_VCHG_RST_CTRL0                                                                  0xe882
6695 #define regNBIF_SMN_VWR_VCHG_RST_CTRL0_BASE_IDX                                                         5
6696 #define regNBIF_SMN_VWR_VCHG_TRIG                                                                       0xe884
6697 #define regNBIF_SMN_VWR_VCHG_TRIG_BASE_IDX                                                              5
6698 #define regNBIF_SMN_VWR_WTRIG_CNTL                                                                      0xe885
6699 #define regNBIF_SMN_VWR_WTRIG_CNTL_BASE_IDX                                                             5
6700 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_1                                                                 0xe886
6701 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_1_BASE_IDX                                                        5
6702 #define regNBIF_MGCG_CTRL_LCLK                                                                          0xe887
6703 #define regNBIF_MGCG_CTRL_LCLK_BASE_IDX                                                                 5
6704 #define regNBIF_DS_CTRL_LCLK                                                                            0xe888
6705 #define regNBIF_DS_CTRL_LCLK_BASE_IDX                                                                   5
6706 #define regSMN_MST_CNTL0                                                                                0xe889
6707 #define regSMN_MST_CNTL0_BASE_IDX                                                                       5
6708 #define regSMN_MST_EP_CNTL1                                                                             0xe88a
6709 #define regSMN_MST_EP_CNTL1_BASE_IDX                                                                    5
6710 #define regSMN_MST_EP_CNTL2                                                                             0xe88b
6711 #define regSMN_MST_EP_CNTL2_BASE_IDX                                                                    5
6712 #define regNBIF_SDP_VWR_VCHG_DIS_CTRL                                                                   0xe88c
6713 #define regNBIF_SDP_VWR_VCHG_DIS_CTRL_BASE_IDX                                                          5
6714 #define regNBIF_SDP_VWR_VCHG_RST_CTRL0                                                                  0xe88d
6715 #define regNBIF_SDP_VWR_VCHG_RST_CTRL0_BASE_IDX                                                         5
6716 #define regNBIF_SDP_VWR_VCHG_RST_CTRL1                                                                  0xe88e
6717 #define regNBIF_SDP_VWR_VCHG_RST_CTRL1_BASE_IDX                                                         5
6718 #define regNBIF_SDP_VWR_VCHG_TRIG                                                                       0xe88f
6719 #define regNBIF_SDP_VWR_VCHG_TRIG_BASE_IDX                                                              5
6720 #define regBIFC_BME_ERR_LOG_HB                                                                          0xe8a0
6721 #define regBIFC_BME_ERR_LOG_HB_BASE_IDX                                                                 5
6722 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_HI                                                                0xe8a4
6723 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_HI_BASE_IDX                                                       5
6724 #define regNBIF_SMN_VWR_VCHG_RST_CTRL0_HI                                                               0xe8a5
6725 #define regNBIF_SMN_VWR_VCHG_RST_CTRL0_HI_BASE_IDX                                                      5
6726 #define regNBIF_SMN_VWR_WTRIG_CNTL_HI                                                                   0xe8a6
6727 #define regNBIF_SMN_VWR_WTRIG_CNTL_HI_BASE_IDX                                                          5
6728 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_1_HI                                                              0xe8a7
6729 #define regNBIF_SMN_VWR_VCHG_DIS_CTRL_1_HI_BASE_IDX                                                     5
6730 #define regNBIF_SMN_VWR_VCHG_TRIG_HI                                                                    0xe8a8
6731 #define regNBIF_SMN_VWR_VCHG_TRIG_HI_BASE_IDX                                                           5
6732 #define regBIFC_HRP_SDP_WRRSP_POOLCRED_ALLOC                                                            0xe8c0
6733 #define regBIFC_HRP_SDP_WRRSP_POOLCRED_ALLOC_BASE_IDX                                                   5
6734 #define regBIFC_HRP_SDP_RDRSP_POOLCRED_ALLOC                                                            0xe8c1
6735 #define regBIFC_HRP_SDP_RDRSP_POOLCRED_ALLOC_BASE_IDX                                                   5
6736 #define regBIFC_GMI_SDP_REQ_POOLCRED_ALLOC                                                              0xe8c2
6737 #define regBIFC_GMI_SDP_REQ_POOLCRED_ALLOC_BASE_IDX                                                     5
6738 #define regBIFC_GMI_SDP_DAT_POOLCRED_ALLOC                                                              0xe8c3
6739 #define regBIFC_GMI_SDP_DAT_POOLCRED_ALLOC_BASE_IDX                                                     5
6740 #define regBIFC_GMI_SST_RDRSP_POOLCRED_ALLOC                                                            0xe8c4
6741 #define regBIFC_GMI_SST_RDRSP_POOLCRED_ALLOC_BASE_IDX                                                   5
6742 #define regBIFC_GMI_SST_WRRSP_POOLCRED_ALLOC                                                            0xe8c5
6743 #define regBIFC_GMI_SST_WRRSP_POOLCRED_ALLOC_BASE_IDX                                                   5
6744 #define regDISCON_HYSTERESIS_HEAD_CTRL                                                                  0xe8c6
6745 #define regDISCON_HYSTERESIS_HEAD_CTRL_BASE_IDX                                                         5
6746 #define regBIFC_PCIE_BDF_CNTL0                                                                          0xe8d0
6747 #define regBIFC_PCIE_BDF_CNTL0_BASE_IDX                                                                 5
6748 #define regBIFC_PCIE_BDF_CNTL1                                                                          0xe8d1
6749 #define regBIFC_PCIE_BDF_CNTL1_BASE_IDX                                                                 5
6750 #define regBIFC_EARLY_WAKEUP_CNTL                                                                       0xe8d2
6751 #define regBIFC_EARLY_WAKEUP_CNTL_BASE_IDX                                                              5
6752 #define regBIFC_PERF_CNT_MMIO_RD_H16BIT                                                                 0xe8f0
6753 #define regBIFC_PERF_CNT_MMIO_RD_H16BIT_BASE_IDX                                                        5
6754 #define regBIFC_PERF_CNT_MMIO_WR_H16BIT                                                                 0xe8f1
6755 #define regBIFC_PERF_CNT_MMIO_WR_H16BIT_BASE_IDX                                                        5
6756 #define regBIFC_PERF_CNT_DMA_RD_H16BIT                                                                  0xe8f2
6757 #define regBIFC_PERF_CNT_DMA_RD_H16BIT_BASE_IDX                                                         5
6758 #define regBIFC_PERF_CNT_DMA_WR_H16BIT                                                                  0xe8f3
6759 #define regBIFC_PERF_CNT_DMA_WR_H16BIT_BASE_IDX                                                         5
6760 
6761 
6762 // addressBlock: nbio_nbif0_bif_rst_bif_rst_regblk
6763 // base address: 0x10100000
6764 #define regHARD_RST_CTRL                                                                                0xe000
6765 #define regHARD_RST_CTRL_BASE_IDX                                                                       5
6766 #define regSELF_SOFT_RST                                                                                0xe002
6767 #define regSELF_SOFT_RST_BASE_IDX                                                                       5
6768 #define regBIF_GFX_DRV_VPU_RST                                                                          0xe003
6769 #define regBIF_GFX_DRV_VPU_RST_BASE_IDX                                                                 5
6770 #define regBIF_RST_MISC_CTRL                                                                            0xe004
6771 #define regBIF_RST_MISC_CTRL_BASE_IDX                                                                   5
6772 #define regBIF_RST_MISC_CTRL2                                                                           0xe005
6773 #define regBIF_RST_MISC_CTRL2_BASE_IDX                                                                  5
6774 #define regBIF_RST_MISC_CTRL3                                                                           0xe006
6775 #define regBIF_RST_MISC_CTRL3_BASE_IDX                                                                  5
6776 #define regDEV0_PF0_FLR_RST_CTRL                                                                        0xe008
6777 #define regDEV0_PF0_FLR_RST_CTRL_BASE_IDX                                                               5
6778 #define regDEV0_PF1_FLR_RST_CTRL                                                                        0xe009
6779 #define regDEV0_PF1_FLR_RST_CTRL_BASE_IDX                                                               5
6780 #define regDEV0_PF2_FLR_RST_CTRL                                                                        0xe00a
6781 #define regDEV0_PF2_FLR_RST_CTRL_BASE_IDX                                                               5
6782 #define regDEV0_PF3_FLR_RST_CTRL                                                                        0xe00b
6783 #define regDEV0_PF3_FLR_RST_CTRL_BASE_IDX                                                               5
6784 #define regDEV0_PF4_FLR_RST_CTRL                                                                        0xe00c
6785 #define regDEV0_PF4_FLR_RST_CTRL_BASE_IDX                                                               5
6786 #define regDEV0_PF5_FLR_RST_CTRL                                                                        0xe00d
6787 #define regDEV0_PF5_FLR_RST_CTRL_BASE_IDX                                                               5
6788 #define regDEV0_PF6_FLR_RST_CTRL                                                                        0xe00e
6789 #define regDEV0_PF6_FLR_RST_CTRL_BASE_IDX                                                               5
6790 #define regDEV0_PF7_FLR_RST_CTRL                                                                        0xe00f
6791 #define regDEV0_PF7_FLR_RST_CTRL_BASE_IDX                                                               5
6792 #define regBIF_INST_RESET_INTR_STS                                                                      0xe010
6793 #define regBIF_INST_RESET_INTR_STS_BASE_IDX                                                             5
6794 #define regBIF_PF_FLR_INTR_STS                                                                          0xe011
6795 #define regBIF_PF_FLR_INTR_STS_BASE_IDX                                                                 5
6796 #define regBIF_D3HOTD0_INTR_STS                                                                         0xe012
6797 #define regBIF_D3HOTD0_INTR_STS_BASE_IDX                                                                5
6798 #define regBIF_POWER_INTR_STS                                                                           0xe014
6799 #define regBIF_POWER_INTR_STS_BASE_IDX                                                                  5
6800 #define regBIF_PF_DSTATE_INTR_STS                                                                       0xe015
6801 #define regBIF_PF_DSTATE_INTR_STS_BASE_IDX                                                              5
6802 #define regSELF_SOFT_RST_2                                                                              0xe016
6803 #define regSELF_SOFT_RST_2_BASE_IDX                                                                     5
6804 #define regBIF_INST_RESET_INTR_MASK                                                                     0xe020
6805 #define regBIF_INST_RESET_INTR_MASK_BASE_IDX                                                            5
6806 #define regBIF_PF_FLR_INTR_MASK                                                                         0xe021
6807 #define regBIF_PF_FLR_INTR_MASK_BASE_IDX                                                                5
6808 #define regBIF_D3HOTD0_INTR_MASK                                                                        0xe022
6809 #define regBIF_D3HOTD0_INTR_MASK_BASE_IDX                                                               5
6810 #define regBIF_POWER_INTR_MASK                                                                          0xe024
6811 #define regBIF_POWER_INTR_MASK_BASE_IDX                                                                 5
6812 #define regBIF_PF_DSTATE_INTR_MASK                                                                      0xe025
6813 #define regBIF_PF_DSTATE_INTR_MASK_BASE_IDX                                                             5
6814 #define regBIF_PF_FLR_RST                                                                               0xe040
6815 #define regBIF_PF_FLR_RST_BASE_IDX                                                                      5
6816 #define regBIF_DEV0_PF0_DSTATE_VALUE                                                                    0xe050
6817 #define regBIF_DEV0_PF0_DSTATE_VALUE_BASE_IDX                                                           5
6818 #define regBIF_DEV0_PF1_DSTATE_VALUE                                                                    0xe051
6819 #define regBIF_DEV0_PF1_DSTATE_VALUE_BASE_IDX                                                           5
6820 #define regBIF_DEV0_PF2_DSTATE_VALUE                                                                    0xe052
6821 #define regBIF_DEV0_PF2_DSTATE_VALUE_BASE_IDX                                                           5
6822 #define regBIF_DEV0_PF3_DSTATE_VALUE                                                                    0xe053
6823 #define regBIF_DEV0_PF3_DSTATE_VALUE_BASE_IDX                                                           5
6824 #define regBIF_DEV0_PF4_DSTATE_VALUE                                                                    0xe054
6825 #define regBIF_DEV0_PF4_DSTATE_VALUE_BASE_IDX                                                           5
6826 #define regBIF_DEV0_PF5_DSTATE_VALUE                                                                    0xe055
6827 #define regBIF_DEV0_PF5_DSTATE_VALUE_BASE_IDX                                                           5
6828 #define regBIF_DEV0_PF6_DSTATE_VALUE                                                                    0xe056
6829 #define regBIF_DEV0_PF6_DSTATE_VALUE_BASE_IDX                                                           5
6830 #define regBIF_DEV0_PF7_DSTATE_VALUE                                                                    0xe057
6831 #define regBIF_DEV0_PF7_DSTATE_VALUE_BASE_IDX                                                           5
6832 #define regDEV0_PF0_D3HOTD0_RST_CTRL                                                                    0xe078
6833 #define regDEV0_PF0_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6834 #define regDEV0_PF1_D3HOTD0_RST_CTRL                                                                    0xe079
6835 #define regDEV0_PF1_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6836 #define regDEV0_PF2_D3HOTD0_RST_CTRL                                                                    0xe07a
6837 #define regDEV0_PF2_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6838 #define regDEV0_PF3_D3HOTD0_RST_CTRL                                                                    0xe07b
6839 #define regDEV0_PF3_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6840 #define regDEV0_PF4_D3HOTD0_RST_CTRL                                                                    0xe07c
6841 #define regDEV0_PF4_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6842 #define regDEV0_PF5_D3HOTD0_RST_CTRL                                                                    0xe07d
6843 #define regDEV0_PF5_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6844 #define regDEV0_PF6_D3HOTD0_RST_CTRL                                                                    0xe07e
6845 #define regDEV0_PF6_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6846 #define regDEV0_PF7_D3HOTD0_RST_CTRL                                                                    0xe07f
6847 #define regDEV0_PF7_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6848 #define regDEV1_PF0_FLR_RST_CTRL                                                                        0xe200
6849 #define regDEV1_PF0_FLR_RST_CTRL_BASE_IDX                                                               5
6850 #define regDEV1_PF1_FLR_RST_CTRL                                                                        0xe201
6851 #define regDEV1_PF1_FLR_RST_CTRL_BASE_IDX                                                               5
6852 #define regBIF_DEV1_PF0_DSTATE_VALUE                                                                    0xe208
6853 #define regBIF_DEV1_PF0_DSTATE_VALUE_BASE_IDX                                                           5
6854 #define regBIF_DEV1_PF1_DSTATE_VALUE                                                                    0xe209
6855 #define regBIF_DEV1_PF1_DSTATE_VALUE_BASE_IDX                                                           5
6856 #define regDEV1_PF0_D3HOTD0_RST_CTRL                                                                    0xe210
6857 #define regDEV1_PF0_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6858 #define regDEV1_PF1_D3HOTD0_RST_CTRL                                                                    0xe211
6859 #define regDEV1_PF1_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6860 #define regDEV2_PF0_FLR_RST_CTRL                                                                        0xe218
6861 #define regDEV2_PF0_FLR_RST_CTRL_BASE_IDX                                                               5
6862 #define regDEV2_PF1_FLR_RST_CTRL                                                                        0xe219
6863 #define regDEV2_PF1_FLR_RST_CTRL_BASE_IDX                                                               5
6864 #define regDEV2_PF2_FLR_RST_CTRL                                                                        0xe21a
6865 #define regDEV2_PF2_FLR_RST_CTRL_BASE_IDX                                                               5
6866 #define regDEV2_PF3_FLR_RST_CTRL                                                                        0xe21b
6867 #define regDEV2_PF3_FLR_RST_CTRL_BASE_IDX                                                               5
6868 #define regDEV2_PF4_FLR_RST_CTRL                                                                        0xe21c
6869 #define regDEV2_PF4_FLR_RST_CTRL_BASE_IDX                                                               5
6870 #define regDEV2_PF5_FLR_RST_CTRL                                                                        0xe21d
6871 #define regDEV2_PF5_FLR_RST_CTRL_BASE_IDX                                                               5
6872 #define regDEV2_PF6_FLR_RST_CTRL                                                                        0xe21e
6873 #define regDEV2_PF6_FLR_RST_CTRL_BASE_IDX                                                               5
6874 #define regBIF_DEV2_PF0_DSTATE_VALUE                                                                    0xe220
6875 #define regBIF_DEV2_PF0_DSTATE_VALUE_BASE_IDX                                                           5
6876 #define regBIF_DEV2_PF1_DSTATE_VALUE                                                                    0xe221
6877 #define regBIF_DEV2_PF1_DSTATE_VALUE_BASE_IDX                                                           5
6878 #define regBIF_DEV2_PF2_DSTATE_VALUE                                                                    0xe222
6879 #define regBIF_DEV2_PF2_DSTATE_VALUE_BASE_IDX                                                           5
6880 #define regBIF_DEV2_PF3_DSTATE_VALUE                                                                    0xe223
6881 #define regBIF_DEV2_PF3_DSTATE_VALUE_BASE_IDX                                                           5
6882 #define regBIF_DEV2_PF4_DSTATE_VALUE                                                                    0xe224
6883 #define regBIF_DEV2_PF4_DSTATE_VALUE_BASE_IDX                                                           5
6884 #define regBIF_DEV2_PF5_DSTATE_VALUE                                                                    0xe225
6885 #define regBIF_DEV2_PF5_DSTATE_VALUE_BASE_IDX                                                           5
6886 #define regBIF_DEV2_PF6_DSTATE_VALUE                                                                    0xe226
6887 #define regBIF_DEV2_PF6_DSTATE_VALUE_BASE_IDX                                                           5
6888 #define regDEV2_PF0_D3HOTD0_RST_CTRL                                                                    0xe228
6889 #define regDEV2_PF0_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6890 #define regDEV2_PF1_D3HOTD0_RST_CTRL                                                                    0xe229
6891 #define regDEV2_PF1_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6892 #define regDEV2_PF2_D3HOTD0_RST_CTRL                                                                    0xe22a
6893 #define regDEV2_PF2_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6894 #define regDEV2_PF3_D3HOTD0_RST_CTRL                                                                    0xe22b
6895 #define regDEV2_PF3_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6896 #define regDEV2_PF4_D3HOTD0_RST_CTRL                                                                    0xe22c
6897 #define regDEV2_PF4_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6898 #define regDEV2_PF5_D3HOTD0_RST_CTRL                                                                    0xe22d
6899 #define regDEV2_PF5_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6900 #define regDEV2_PF6_D3HOTD0_RST_CTRL                                                                    0xe22e
6901 #define regDEV2_PF6_D3HOTD0_RST_CTRL_BASE_IDX                                                           5
6902 #define regBIF_PORT0_DSTATE_VALUE                                                                       0xe230
6903 #define regBIF_PORT0_DSTATE_VALUE_BASE_IDX                                                              5
6904 #define regBIF_PORT1_DSTATE_VALUE                                                                       0xe231
6905 #define regBIF_PORT1_DSTATE_VALUE_BASE_IDX                                                              5
6906 #define regBIF_PORT2_DSTATE_VALUE                                                                       0xe232
6907 #define regBIF_PORT2_DSTATE_VALUE_BASE_IDX                                                              5
6908 
6909 
6910 // addressBlock: nbio_nbif0_bif_ras_bif_ras_regblk
6911 // base address: 0x10100000
6912 #define regBIFL_RAS_CENTRAL_CNTL                                                                        0xe400
6913 #define regBIFL_RAS_CENTRAL_CNTL_BASE_IDX                                                               5
6914 #define regBIFL_RAS_CENTRAL_STATUS                                                                      0xe410
6915 #define regBIFL_RAS_CENTRAL_STATUS_BASE_IDX                                                             5
6916 #define regBIFL_RAS_LEAF0_CTRL                                                                          0xe420
6917 #define regBIFL_RAS_LEAF0_CTRL_BASE_IDX                                                                 5
6918 #define regBIFL_RAS_LEAF1_CTRL                                                                          0xe421
6919 #define regBIFL_RAS_LEAF1_CTRL_BASE_IDX                                                                 5
6920 #define regBIFL_RAS_LEAF2_CTRL                                                                          0xe422
6921 #define regBIFL_RAS_LEAF2_CTRL_BASE_IDX                                                                 5
6922 #define regBIFL_RAS_LEAF0_STATUS                                                                        0xe430
6923 #define regBIFL_RAS_LEAF0_STATUS_BASE_IDX                                                               5
6924 #define regBIFL_RAS_LEAF1_STATUS                                                                        0xe431
6925 #define regBIFL_RAS_LEAF1_STATUS_BASE_IDX                                                               5
6926 #define regBIFL_RAS_LEAF2_STATUS                                                                        0xe432
6927 #define regBIFL_RAS_LEAF2_STATUS_BASE_IDX                                                               5
6928 #define regBIFL_IOHUB_RAS_IH_CNTL                                                                       0xe7fe
6929 #define regBIFL_IOHUB_RAS_IH_CNTL_BASE_IDX                                                              5
6930 #define regBIFL_RAS_VWR_FROM_IOHUB                                                                      0xe7ff
6931 #define regBIFL_RAS_VWR_FROM_IOHUB_BASE_IDX                                                             5
6932 
6933 
6934 // addressBlock: nbio_nbif0_nbif_sion_SIONDEC
6935 // base address: 0x10100000
6936 #define regSION_CL0_RdRsp_BurstTarget_REG0                                                              0xe900
6937 #define regSION_CL0_RdRsp_BurstTarget_REG0_BASE_IDX                                                     5
6938 #define regSION_CL0_RdRsp_BurstTarget_REG1                                                              0xe901
6939 #define regSION_CL0_RdRsp_BurstTarget_REG1_BASE_IDX                                                     5
6940 #define regSION_CL0_RdRsp_TimeSlot_REG0                                                                 0xe902
6941 #define regSION_CL0_RdRsp_TimeSlot_REG0_BASE_IDX                                                        5
6942 #define regSION_CL0_RdRsp_TimeSlot_REG1                                                                 0xe903
6943 #define regSION_CL0_RdRsp_TimeSlot_REG1_BASE_IDX                                                        5
6944 #define regSION_CL0_WrRsp_BurstTarget_REG0                                                              0xe904
6945 #define regSION_CL0_WrRsp_BurstTarget_REG0_BASE_IDX                                                     5
6946 #define regSION_CL0_WrRsp_BurstTarget_REG1                                                              0xe905
6947 #define regSION_CL0_WrRsp_BurstTarget_REG1_BASE_IDX                                                     5
6948 #define regSION_CL0_WrRsp_TimeSlot_REG0                                                                 0xe906
6949 #define regSION_CL0_WrRsp_TimeSlot_REG0_BASE_IDX                                                        5
6950 #define regSION_CL0_WrRsp_TimeSlot_REG1                                                                 0xe907
6951 #define regSION_CL0_WrRsp_TimeSlot_REG1_BASE_IDX                                                        5
6952 #define regSION_CL0_Req_BurstTarget_REG0                                                                0xe908
6953 #define regSION_CL0_Req_BurstTarget_REG0_BASE_IDX                                                       5
6954 #define regSION_CL0_Req_BurstTarget_REG1                                                                0xe909
6955 #define regSION_CL0_Req_BurstTarget_REG1_BASE_IDX                                                       5
6956 #define regSION_CL0_Req_TimeSlot_REG0                                                                   0xe90a
6957 #define regSION_CL0_Req_TimeSlot_REG0_BASE_IDX                                                          5
6958 #define regSION_CL0_Req_TimeSlot_REG1                                                                   0xe90b
6959 #define regSION_CL0_Req_TimeSlot_REG1_BASE_IDX                                                          5
6960 #define regSION_CL0_ReqPoolCredit_Alloc_REG0                                                            0xe90c
6961 #define regSION_CL0_ReqPoolCredit_Alloc_REG0_BASE_IDX                                                   5
6962 #define regSION_CL0_ReqPoolCredit_Alloc_REG1                                                            0xe90d
6963 #define regSION_CL0_ReqPoolCredit_Alloc_REG1_BASE_IDX                                                   5
6964 #define regSION_CL0_DataPoolCredit_Alloc_REG0                                                           0xe90e
6965 #define regSION_CL0_DataPoolCredit_Alloc_REG0_BASE_IDX                                                  5
6966 #define regSION_CL0_DataPoolCredit_Alloc_REG1                                                           0xe90f
6967 #define regSION_CL0_DataPoolCredit_Alloc_REG1_BASE_IDX                                                  5
6968 #define regSION_CL0_RdRspPoolCredit_Alloc_REG0                                                          0xe910
6969 #define regSION_CL0_RdRspPoolCredit_Alloc_REG0_BASE_IDX                                                 5
6970 #define regSION_CL0_RdRspPoolCredit_Alloc_REG1                                                          0xe911
6971 #define regSION_CL0_RdRspPoolCredit_Alloc_REG1_BASE_IDX                                                 5
6972 #define regSION_CL0_WrRspPoolCredit_Alloc_REG0                                                          0xe912
6973 #define regSION_CL0_WrRspPoolCredit_Alloc_REG0_BASE_IDX                                                 5
6974 #define regSION_CL0_WrRspPoolCredit_Alloc_REG1                                                          0xe913
6975 #define regSION_CL0_WrRspPoolCredit_Alloc_REG1_BASE_IDX                                                 5
6976 #define regSION_CL1_RdRsp_BurstTarget_REG0                                                              0xe914
6977 #define regSION_CL1_RdRsp_BurstTarget_REG0_BASE_IDX                                                     5
6978 #define regSION_CL1_RdRsp_BurstTarget_REG1                                                              0xe915
6979 #define regSION_CL1_RdRsp_BurstTarget_REG1_BASE_IDX                                                     5
6980 #define regSION_CL1_RdRsp_TimeSlot_REG0                                                                 0xe916
6981 #define regSION_CL1_RdRsp_TimeSlot_REG0_BASE_IDX                                                        5
6982 #define regSION_CL1_RdRsp_TimeSlot_REG1                                                                 0xe917
6983 #define regSION_CL1_RdRsp_TimeSlot_REG1_BASE_IDX                                                        5
6984 #define regSION_CL1_WrRsp_BurstTarget_REG0                                                              0xe918
6985 #define regSION_CL1_WrRsp_BurstTarget_REG0_BASE_IDX                                                     5
6986 #define regSION_CL1_WrRsp_BurstTarget_REG1                                                              0xe919
6987 #define regSION_CL1_WrRsp_BurstTarget_REG1_BASE_IDX                                                     5
6988 #define regSION_CL1_WrRsp_TimeSlot_REG0                                                                 0xe91a
6989 #define regSION_CL1_WrRsp_TimeSlot_REG0_BASE_IDX                                                        5
6990 #define regSION_CL1_WrRsp_TimeSlot_REG1                                                                 0xe91b
6991 #define regSION_CL1_WrRsp_TimeSlot_REG1_BASE_IDX                                                        5
6992 #define regSION_CL1_Req_BurstTarget_REG0                                                                0xe91c
6993 #define regSION_CL1_Req_BurstTarget_REG0_BASE_IDX                                                       5
6994 #define regSION_CL1_Req_BurstTarget_REG1                                                                0xe91d
6995 #define regSION_CL1_Req_BurstTarget_REG1_BASE_IDX                                                       5
6996 #define regSION_CL1_Req_TimeSlot_REG0                                                                   0xe91e
6997 #define regSION_CL1_Req_TimeSlot_REG0_BASE_IDX                                                          5
6998 #define regSION_CL1_Req_TimeSlot_REG1                                                                   0xe91f
6999 #define regSION_CL1_Req_TimeSlot_REG1_BASE_IDX                                                          5
7000 #define regSION_CL1_ReqPoolCredit_Alloc_REG0                                                            0xe920
7001 #define regSION_CL1_ReqPoolCredit_Alloc_REG0_BASE_IDX                                                   5
7002 #define regSION_CL1_ReqPoolCredit_Alloc_REG1                                                            0xe921
7003 #define regSION_CL1_ReqPoolCredit_Alloc_REG1_BASE_IDX                                                   5
7004 #define regSION_CL1_DataPoolCredit_Alloc_REG0                                                           0xe922
7005 #define regSION_CL1_DataPoolCredit_Alloc_REG0_BASE_IDX                                                  5
7006 #define regSION_CL1_DataPoolCredit_Alloc_REG1                                                           0xe923
7007 #define regSION_CL1_DataPoolCredit_Alloc_REG1_BASE_IDX                                                  5
7008 #define regSION_CL1_RdRspPoolCredit_Alloc_REG0                                                          0xe924
7009 #define regSION_CL1_RdRspPoolCredit_Alloc_REG0_BASE_IDX                                                 5
7010 #define regSION_CL1_RdRspPoolCredit_Alloc_REG1                                                          0xe925
7011 #define regSION_CL1_RdRspPoolCredit_Alloc_REG1_BASE_IDX                                                 5
7012 #define regSION_CL1_WrRspPoolCredit_Alloc_REG0                                                          0xe926
7013 #define regSION_CL1_WrRspPoolCredit_Alloc_REG0_BASE_IDX                                                 5
7014 #define regSION_CL1_WrRspPoolCredit_Alloc_REG1                                                          0xe927
7015 #define regSION_CL1_WrRspPoolCredit_Alloc_REG1_BASE_IDX                                                 5
7016 #define regSION_CL2_RdRsp_BurstTarget_REG0                                                              0xe928
7017 #define regSION_CL2_RdRsp_BurstTarget_REG0_BASE_IDX                                                     5
7018 #define regSION_CL2_RdRsp_BurstTarget_REG1                                                              0xe929
7019 #define regSION_CL2_RdRsp_BurstTarget_REG1_BASE_IDX                                                     5
7020 #define regSION_CL2_RdRsp_TimeSlot_REG0                                                                 0xe92a
7021 #define regSION_CL2_RdRsp_TimeSlot_REG0_BASE_IDX                                                        5
7022 #define regSION_CL2_RdRsp_TimeSlot_REG1                                                                 0xe92b
7023 #define regSION_CL2_RdRsp_TimeSlot_REG1_BASE_IDX                                                        5
7024 #define regSION_CL2_WrRsp_BurstTarget_REG0                                                              0xe92c
7025 #define regSION_CL2_WrRsp_BurstTarget_REG0_BASE_IDX                                                     5
7026 #define regSION_CL2_WrRsp_BurstTarget_REG1                                                              0xe92d
7027 #define regSION_CL2_WrRsp_BurstTarget_REG1_BASE_IDX                                                     5
7028 #define regSION_CL2_WrRsp_TimeSlot_REG0                                                                 0xe92e
7029 #define regSION_CL2_WrRsp_TimeSlot_REG0_BASE_IDX                                                        5
7030 #define regSION_CL2_WrRsp_TimeSlot_REG1                                                                 0xe92f
7031 #define regSION_CL2_WrRsp_TimeSlot_REG1_BASE_IDX                                                        5
7032 #define regSION_CL2_Req_BurstTarget_REG0                                                                0xe930
7033 #define regSION_CL2_Req_BurstTarget_REG0_BASE_IDX                                                       5
7034 #define regSION_CL2_Req_BurstTarget_REG1                                                                0xe931
7035 #define regSION_CL2_Req_BurstTarget_REG1_BASE_IDX                                                       5
7036 #define regSION_CL2_Req_TimeSlot_REG0                                                                   0xe932
7037 #define regSION_CL2_Req_TimeSlot_REG0_BASE_IDX                                                          5
7038 #define regSION_CL2_Req_TimeSlot_REG1                                                                   0xe933
7039 #define regSION_CL2_Req_TimeSlot_REG1_BASE_IDX                                                          5
7040 #define regSION_CL2_ReqPoolCredit_Alloc_REG0                                                            0xe934
7041 #define regSION_CL2_ReqPoolCredit_Alloc_REG0_BASE_IDX                                                   5
7042 #define regSION_CL2_ReqPoolCredit_Alloc_REG1                                                            0xe935
7043 #define regSION_CL2_ReqPoolCredit_Alloc_REG1_BASE_IDX                                                   5
7044 #define regSION_CL2_DataPoolCredit_Alloc_REG0                                                           0xe936
7045 #define regSION_CL2_DataPoolCredit_Alloc_REG0_BASE_IDX                                                  5
7046 #define regSION_CL2_DataPoolCredit_Alloc_REG1                                                           0xe937
7047 #define regSION_CL2_DataPoolCredit_Alloc_REG1_BASE_IDX                                                  5
7048 #define regSION_CL2_RdRspPoolCredit_Alloc_REG0                                                          0xe938
7049 #define regSION_CL2_RdRspPoolCredit_Alloc_REG0_BASE_IDX                                                 5
7050 #define regSION_CL2_RdRspPoolCredit_Alloc_REG1                                                          0xe939
7051 #define regSION_CL2_RdRspPoolCredit_Alloc_REG1_BASE_IDX                                                 5
7052 #define regSION_CL2_WrRspPoolCredit_Alloc_REG0                                                          0xe93a
7053 #define regSION_CL2_WrRspPoolCredit_Alloc_REG0_BASE_IDX                                                 5
7054 #define regSION_CL2_WrRspPoolCredit_Alloc_REG1                                                          0xe93b
7055 #define regSION_CL2_WrRspPoolCredit_Alloc_REG1_BASE_IDX                                                 5
7056 #define regSION_CNTL_REG0                                                                               0xe93c
7057 #define regSION_CNTL_REG0_BASE_IDX                                                                      5
7058 #define regSION_CNTL_REG1                                                                               0xe93d
7059 #define regSION_CNTL_REG1_BASE_IDX                                                                      5
7060 
7061 
7062 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf0_bifcfgdecp
7063 // base address: 0x10140000
7064 #define regBIF_CFG_DEV0_EPF0_0_VENDOR_ID                                                                0x10000
7065 #define regBIF_CFG_DEV0_EPF0_0_VENDOR_ID_BASE_IDX                                                       5
7066 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_ID                                                                0x10000
7067 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_ID_BASE_IDX                                                       5
7068 #define regBIF_CFG_DEV0_EPF0_0_COMMAND                                                                  0x10001
7069 #define regBIF_CFG_DEV0_EPF0_0_COMMAND_BASE_IDX                                                         5
7070 #define regBIF_CFG_DEV0_EPF0_0_STATUS                                                                   0x10001
7071 #define regBIF_CFG_DEV0_EPF0_0_STATUS_BASE_IDX                                                          5
7072 #define regBIF_CFG_DEV0_EPF0_0_REVISION_ID                                                              0x10002
7073 #define regBIF_CFG_DEV0_EPF0_0_REVISION_ID_BASE_IDX                                                     5
7074 #define regBIF_CFG_DEV0_EPF0_0_PROG_INTERFACE                                                           0x10002
7075 #define regBIF_CFG_DEV0_EPF0_0_PROG_INTERFACE_BASE_IDX                                                  5
7076 #define regBIF_CFG_DEV0_EPF0_0_SUB_CLASS                                                                0x10002
7077 #define regBIF_CFG_DEV0_EPF0_0_SUB_CLASS_BASE_IDX                                                       5
7078 #define regBIF_CFG_DEV0_EPF0_0_BASE_CLASS                                                               0x10002
7079 #define regBIF_CFG_DEV0_EPF0_0_BASE_CLASS_BASE_IDX                                                      5
7080 #define regBIF_CFG_DEV0_EPF0_0_CACHE_LINE                                                               0x10003
7081 #define regBIF_CFG_DEV0_EPF0_0_CACHE_LINE_BASE_IDX                                                      5
7082 #define regBIF_CFG_DEV0_EPF0_0_LATENCY                                                                  0x10003
7083 #define regBIF_CFG_DEV0_EPF0_0_LATENCY_BASE_IDX                                                         5
7084 #define regBIF_CFG_DEV0_EPF0_0_HEADER                                                                   0x10003
7085 #define regBIF_CFG_DEV0_EPF0_0_HEADER_BASE_IDX                                                          5
7086 #define regBIF_CFG_DEV0_EPF0_0_BIST                                                                     0x10003
7087 #define regBIF_CFG_DEV0_EPF0_0_BIST_BASE_IDX                                                            5
7088 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_1                                                              0x10004
7089 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_1_BASE_IDX                                                     5
7090 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_2                                                              0x10005
7091 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_2_BASE_IDX                                                     5
7092 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_3                                                              0x10006
7093 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_3_BASE_IDX                                                     5
7094 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_4                                                              0x10007
7095 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_4_BASE_IDX                                                     5
7096 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_5                                                              0x10008
7097 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_5_BASE_IDX                                                     5
7098 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_6                                                              0x10009
7099 #define regBIF_CFG_DEV0_EPF0_0_BASE_ADDR_6_BASE_IDX                                                     5
7100 #define regBIF_CFG_DEV0_EPF0_0_CARDBUS_CIS_PTR                                                          0x1000a
7101 #define regBIF_CFG_DEV0_EPF0_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
7102 #define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID                                                               0x1000b
7103 #define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID_BASE_IDX                                                      5
7104 #define regBIF_CFG_DEV0_EPF0_0_ROM_BASE_ADDR                                                            0x1000c
7105 #define regBIF_CFG_DEV0_EPF0_0_ROM_BASE_ADDR_BASE_IDX                                                   5
7106 #define regBIF_CFG_DEV0_EPF0_0_CAP_PTR                                                                  0x1000d
7107 #define regBIF_CFG_DEV0_EPF0_0_CAP_PTR_BASE_IDX                                                         5
7108 #define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_LINE                                                           0x1000f
7109 #define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_LINE_BASE_IDX                                                  5
7110 #define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_PIN                                                            0x1000f
7111 #define regBIF_CFG_DEV0_EPF0_0_INTERRUPT_PIN_BASE_IDX                                                   5
7112 #define regBIF_CFG_DEV0_EPF0_0_MIN_GRANT                                                                0x1000f
7113 #define regBIF_CFG_DEV0_EPF0_0_MIN_GRANT_BASE_IDX                                                       5
7114 #define regBIF_CFG_DEV0_EPF0_0_MAX_LATENCY                                                              0x1000f
7115 #define regBIF_CFG_DEV0_EPF0_0_MAX_LATENCY_BASE_IDX                                                     5
7116 #define regBIF_CFG_DEV0_EPF0_0_VENDOR_CAP_LIST                                                          0x10012
7117 #define regBIF_CFG_DEV0_EPF0_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
7118 #define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID_W                                                             0x10013
7119 #define regBIF_CFG_DEV0_EPF0_0_ADAPTER_ID_W_BASE_IDX                                                    5
7120 #define regBIF_CFG_DEV0_EPF0_0_PMI_CAP_LIST                                                             0x10014
7121 #define regBIF_CFG_DEV0_EPF0_0_PMI_CAP_LIST_BASE_IDX                                                    5
7122 #define regBIF_CFG_DEV0_EPF0_0_PMI_CAP                                                                  0x10014
7123 #define regBIF_CFG_DEV0_EPF0_0_PMI_CAP_BASE_IDX                                                         5
7124 #define regBIF_CFG_DEV0_EPF0_0_PMI_STATUS_CNTL                                                          0x10015
7125 #define regBIF_CFG_DEV0_EPF0_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
7126 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP_LIST                                                            0x10019
7127 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP_LIST_BASE_IDX                                                   5
7128 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP                                                                 0x10019
7129 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CAP_BASE_IDX                                                        5
7130 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP                                                               0x1001a
7131 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP_BASE_IDX                                                      5
7132 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL                                                              0x1001b
7133 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL_BASE_IDX                                                     5
7134 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS                                                            0x1001b
7135 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS_BASE_IDX                                                   5
7136 #define regBIF_CFG_DEV0_EPF0_0_LINK_CAP                                                                 0x1001c
7137 #define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_BASE_IDX                                                        5
7138 #define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL                                                                0x1001d
7139 #define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_BASE_IDX                                                       5
7140 #define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS                                                              0x1001d
7141 #define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_BASE_IDX                                                     5
7142 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP2                                                              0x10022
7143 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CAP2_BASE_IDX                                                     5
7144 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL2                                                             0x10023
7145 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_CNTL2_BASE_IDX                                                    5
7146 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS2                                                           0x10023
7147 #define regBIF_CFG_DEV0_EPF0_0_DEVICE_STATUS2_BASE_IDX                                                  5
7148 #define regBIF_CFG_DEV0_EPF0_0_LINK_CAP2                                                                0x10024
7149 #define regBIF_CFG_DEV0_EPF0_0_LINK_CAP2_BASE_IDX                                                       5
7150 #define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL2                                                               0x10025
7151 #define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL2_BASE_IDX                                                      5
7152 #define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS2                                                             0x10025
7153 #define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS2_BASE_IDX                                                    5
7154 #define regBIF_CFG_DEV0_EPF0_0_MSI_CAP_LIST                                                             0x10028
7155 #define regBIF_CFG_DEV0_EPF0_0_MSI_CAP_LIST_BASE_IDX                                                    5
7156 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_CNTL                                                             0x10028
7157 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_CNTL_BASE_IDX                                                    5
7158 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_LO                                                          0x10029
7159 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
7160 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_HI                                                          0x1002a
7161 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
7162 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA                                                             0x1002a
7163 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA_BASE_IDX                                                    5
7164 #define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA                                                         0x1002a
7165 #define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
7166 #define regBIF_CFG_DEV0_EPF0_0_MSI_MASK                                                                 0x1002b
7167 #define regBIF_CFG_DEV0_EPF0_0_MSI_MASK_BASE_IDX                                                        5
7168 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA_64                                                          0x1002b
7169 #define regBIF_CFG_DEV0_EPF0_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
7170 #define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA_64                                                      0x1002b
7171 #define regBIF_CFG_DEV0_EPF0_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
7172 #define regBIF_CFG_DEV0_EPF0_0_MSI_MASK_64                                                              0x1002c
7173 #define regBIF_CFG_DEV0_EPF0_0_MSI_MASK_64_BASE_IDX                                                     5
7174 #define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING                                                              0x1002c
7175 #define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING_BASE_IDX                                                     5
7176 #define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING_64                                                           0x1002d
7177 #define regBIF_CFG_DEV0_EPF0_0_MSI_PENDING_64_BASE_IDX                                                  5
7178 #define regBIF_CFG_DEV0_EPF0_0_MSIX_CAP_LIST                                                            0x10030
7179 #define regBIF_CFG_DEV0_EPF0_0_MSIX_CAP_LIST_BASE_IDX                                                   5
7180 #define regBIF_CFG_DEV0_EPF0_0_MSIX_MSG_CNTL                                                            0x10030
7181 #define regBIF_CFG_DEV0_EPF0_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
7182 #define regBIF_CFG_DEV0_EPF0_0_MSIX_TABLE                                                               0x10031
7183 #define regBIF_CFG_DEV0_EPF0_0_MSIX_TABLE_BASE_IDX                                                      5
7184 #define regBIF_CFG_DEV0_EPF0_0_MSIX_PBA                                                                 0x10032
7185 #define regBIF_CFG_DEV0_EPF0_0_MSIX_PBA_BASE_IDX                                                        5
7186 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x10040
7187 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
7188 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x10041
7189 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
7190 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC1                                                    0x10042
7191 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
7192 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC2                                                    0x10043
7193 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
7194 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC_ENH_CAP_LIST                                                     0x10044
7195 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                            5
7196 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG1                                                    0x10045
7197 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                           5
7198 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG2                                                    0x10046
7199 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                           5
7200 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CNTL                                                        0x10047
7201 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_CNTL_BASE_IDX                                               5
7202 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_STATUS                                                      0x10047
7203 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PORT_VC_STATUS_BASE_IDX                                             5
7204 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CAP                                                    0x10048
7205 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                           5
7206 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CNTL                                                   0x10049
7207 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                          5
7208 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_STATUS                                                 0x1004a
7209 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                        5
7210 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CAP                                                    0x1004b
7211 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                           5
7212 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CNTL                                                   0x1004c
7213 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                          5
7214 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_STATUS                                                 0x1004d
7215 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                        5
7216 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                         0x10050
7217 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                5
7218 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW1                                                  0x10051
7219 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                         5
7220 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW2                                                  0x10052
7221 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                         5
7222 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x10054
7223 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
7224 #define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_STATUS                                                   0x10055
7225 #define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
7226 #define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_MASK                                                     0x10056
7227 #define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
7228 #define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x10057
7229 #define regBIF_CFG_DEV0_EPF0_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
7230 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_STATUS                                                     0x10058
7231 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
7232 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_MASK                                                       0x10059
7233 #define regBIF_CFG_DEV0_EPF0_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
7234 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1005a
7235 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
7236 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG0                                                            0x1005b
7237 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
7238 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG1                                                            0x1005c
7239 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
7240 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG2                                                            0x1005d
7241 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
7242 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG3                                                            0x1005e
7243 #define regBIF_CFG_DEV0_EPF0_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
7244 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG0                                                     0x10062
7245 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
7246 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG1                                                     0x10063
7247 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
7248 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG2                                                     0x10064
7249 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
7250 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG3                                                     0x10065
7251 #define regBIF_CFG_DEV0_EPF0_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
7252 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR_ENH_CAP_LIST                                                    0x10080
7253 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
7254 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CAP                                                            0x10081
7255 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
7256 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CNTL                                                           0x10082
7257 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
7258 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CAP                                                            0x10083
7259 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
7260 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CNTL                                                           0x10084
7261 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
7262 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CAP                                                            0x10085
7263 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
7264 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CNTL                                                           0x10086
7265 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
7266 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CAP                                                            0x10087
7267 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
7268 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CNTL                                                           0x10088
7269 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
7270 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CAP                                                            0x10089
7271 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
7272 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CNTL                                                           0x1008a
7273 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
7274 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CAP                                                            0x1008b
7275 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
7276 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CNTL                                                           0x1008c
7277 #define regBIF_CFG_DEV0_EPF0_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
7278 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x10090
7279 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
7280 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x10091
7281 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
7282 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA                                                     0x10092
7283 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
7284 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_CAP                                                      0x10093
7285 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
7286 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_ENH_CAP_LIST                                                    0x10094
7287 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
7288 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CAP                                                             0x10095
7289 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CAP_BASE_IDX                                                    5
7290 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_LATENCY_INDICATOR                                               0x10096
7291 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
7292 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_STATUS                                                          0x10097
7293 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
7294 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CNTL                                                            0x10097
7295 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
7296 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x10098
7297 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
7298 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x10098
7299 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
7300 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x10098
7301 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
7302 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x10098
7303 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
7304 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x10099
7305 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
7306 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x10099
7307 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
7308 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x10099
7309 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
7310 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x10099
7311 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
7312 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST                                              0x1009c
7313 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
7314 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LINK_CNTL3                                                          0x1009d
7315 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LINK_CNTL3_BASE_IDX                                                 5
7316 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_ERROR_STATUS                                                   0x1009e
7317 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
7318 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x1009f
7319 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
7320 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x1009f
7321 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
7322 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x100a0
7323 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
7324 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x100a0
7325 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
7326 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x100a1
7327 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
7328 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x100a1
7329 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
7330 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x100a2
7331 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
7332 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x100a2
7333 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
7334 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x100a3
7335 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
7336 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x100a3
7337 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
7338 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x100a4
7339 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
7340 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x100a4
7341 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
7342 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x100a5
7343 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
7344 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x100a5
7345 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
7346 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x100a6
7347 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
7348 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x100a6
7349 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
7350 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_ENH_CAP_LIST                                                    0x100a8
7351 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
7352 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CAP                                                             0x100a9
7353 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CAP_BASE_IDX                                                    5
7354 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CNTL                                                            0x100a9
7355 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
7356 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_ENH_CAP_LIST                                                    0x100ac
7357 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_ENH_CAP_LIST_BASE_IDX                                           5
7358 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CAP                                                             0x100ad
7359 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CAP_BASE_IDX                                                    5
7360 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CNTL                                                            0x100ad
7361 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ATS_CNTL_BASE_IDX                                                   5
7362 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_ENH_CAP_LIST                                               0x100b0
7363 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_ENH_CAP_LIST_BASE_IDX                                      5
7364 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_CNTL                                                       0x100b1
7365 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_CNTL_BASE_IDX                                              5
7366 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_STATUS                                                     0x100b1
7367 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PAGE_REQ_STATUS_BASE_IDX                                            5
7368 #define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY                                          0x100b2
7369 #define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY_BASE_IDX                                 5
7370 #define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_ALLOC                                             0x100b3
7371 #define regBIF_CFG_DEV0_EPF0_0_PCIE_OUTSTAND_PAGE_REQ_ALLOC_BASE_IDX                                    5
7372 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_ENH_CAP_LIST                                                  0x100b4
7373 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
7374 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CAP                                                           0x100b5
7375 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CAP_BASE_IDX                                                  5
7376 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CNTL                                                          0x100b5
7377 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
7378 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ENH_CAP_LIST                                                     0x100bc
7379 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                            5
7380 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CAP                                                              0x100bd
7381 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CAP_BASE_IDX                                                     5
7382 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CNTL                                                             0x100bd
7383 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_CNTL_BASE_IDX                                                    5
7384 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR0                                                            0x100be
7385 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR0_BASE_IDX                                                   5
7386 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR1                                                            0x100bf
7387 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_ADDR1_BASE_IDX                                                   5
7388 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV0                                                             0x100c0
7389 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV0_BASE_IDX                                                    5
7390 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV1                                                             0x100c1
7391 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_RCV1_BASE_IDX                                                    5
7392 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL0                                                       0x100c2
7393 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                              5
7394 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL1                                                       0x100c3
7395 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                              5
7396 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                             0x100c4
7397 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                    5
7398 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                             0x100c5
7399 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                    5
7400 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_ENH_CAP_LIST                                                    0x100c8
7401 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
7402 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_CAP                                                             0x100c9
7403 #define regBIF_CFG_DEV0_EPF0_0_PCIE_LTR_CAP_BASE_IDX                                                    5
7404 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_ENH_CAP_LIST                                                    0x100ca
7405 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
7406 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CAP                                                             0x100cb
7407 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CAP_BASE_IDX                                                    5
7408 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CNTL                                                            0x100cb
7409 #define regBIF_CFG_DEV0_EPF0_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
7410 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_ENH_CAP_LIST                                                  0x100cc
7411 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_ENH_CAP_LIST_BASE_IDX                                         5
7412 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CAP                                                           0x100cd
7413 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CAP_BASE_IDX                                                  5
7414 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CONTROL                                                       0x100ce
7415 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_CONTROL_BASE_IDX                                              5
7416 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_STATUS                                                        0x100ce
7417 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_STATUS_BASE_IDX                                               5
7418 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_INITIAL_VFS                                                   0x100cf
7419 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_INITIAL_VFS_BASE_IDX                                          5
7420 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_TOTAL_VFS                                                     0x100cf
7421 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_TOTAL_VFS_BASE_IDX                                            5
7422 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_NUM_VFS                                                       0x100d0
7423 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_NUM_VFS_BASE_IDX                                              5
7424 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FUNC_DEP_LINK                                                 0x100d0
7425 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FUNC_DEP_LINK_BASE_IDX                                        5
7426 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FIRST_VF_OFFSET                                               0x100d1
7427 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_FIRST_VF_OFFSET_BASE_IDX                                      5
7428 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_STRIDE                                                     0x100d1
7429 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_STRIDE_BASE_IDX                                            5
7430 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_DEVICE_ID                                                  0x100d2
7431 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_DEVICE_ID_BASE_IDX                                         5
7432 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE                                           0x100d3
7433 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE_BASE_IDX                                  5
7434 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SYSTEM_PAGE_SIZE                                              0x100d4
7435 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_SYSTEM_PAGE_SIZE_BASE_IDX                                     5
7436 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_0                                                0x100d5
7437 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_0_BASE_IDX                                       5
7438 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_1                                                0x100d6
7439 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_1_BASE_IDX                                       5
7440 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_2                                                0x100d7
7441 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_2_BASE_IDX                                       5
7442 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_3                                                0x100d8
7443 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_3_BASE_IDX                                       5
7444 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_4                                                0x100d9
7445 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_4_BASE_IDX                                       5
7446 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_5                                                0x100da
7447 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_BASE_ADDR_5_BASE_IDX                                       5
7448 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET                               0x100db
7449 #define regBIF_CFG_DEV0_EPF0_0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET_BASE_IDX                      5
7450 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DLF_ENH_CAP_LIST                                                    0x10100
7451 #define regBIF_CFG_DEV0_EPF0_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
7452 #define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_CAP                                                    0x10101
7453 #define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
7454 #define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_STATUS                                                 0x10102
7455 #define regBIF_CFG_DEV0_EPF0_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
7456 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x10104
7457 #define regBIF_CFG_DEV0_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
7458 #define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_16GT                                                            0x10105
7459 #define regBIF_CFG_DEV0_EPF0_0_LINK_CAP_16GT_BASE_IDX                                                   5
7460 #define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_16GT                                                           0x10106
7461 #define regBIF_CFG_DEV0_EPF0_0_LINK_CNTL_16GT_BASE_IDX                                                  5
7462 #define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_16GT                                                         0x10107
7463 #define regBIF_CFG_DEV0_EPF0_0_LINK_STATUS_16GT_BASE_IDX                                                5
7464 #define regBIF_CFG_DEV0_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x10108
7465 #define regBIF_CFG_DEV0_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
7466 #define regBIF_CFG_DEV0_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x10109
7467 #define regBIF_CFG_DEV0_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
7468 #define regBIF_CFG_DEV0_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x1010a
7469 #define regBIF_CFG_DEV0_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
7470 #define regBIF_CFG_DEV0_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT                                            0x1010c
7471 #define regBIF_CFG_DEV0_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7472 #define regBIF_CFG_DEV0_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT                                            0x1010c
7473 #define regBIF_CFG_DEV0_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7474 #define regBIF_CFG_DEV0_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT                                            0x1010c
7475 #define regBIF_CFG_DEV0_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7476 #define regBIF_CFG_DEV0_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT                                            0x1010c
7477 #define regBIF_CFG_DEV0_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7478 #define regBIF_CFG_DEV0_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT                                            0x1010d
7479 #define regBIF_CFG_DEV0_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7480 #define regBIF_CFG_DEV0_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT                                            0x1010d
7481 #define regBIF_CFG_DEV0_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7482 #define regBIF_CFG_DEV0_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT                                            0x1010d
7483 #define regBIF_CFG_DEV0_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7484 #define regBIF_CFG_DEV0_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT                                            0x1010d
7485 #define regBIF_CFG_DEV0_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7486 #define regBIF_CFG_DEV0_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT                                            0x1010e
7487 #define regBIF_CFG_DEV0_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7488 #define regBIF_CFG_DEV0_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT                                            0x1010e
7489 #define regBIF_CFG_DEV0_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
7490 #define regBIF_CFG_DEV0_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT                                           0x1010e
7491 #define regBIF_CFG_DEV0_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
7492 #define regBIF_CFG_DEV0_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT                                           0x1010e
7493 #define regBIF_CFG_DEV0_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
7494 #define regBIF_CFG_DEV0_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT                                           0x1010f
7495 #define regBIF_CFG_DEV0_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
7496 #define regBIF_CFG_DEV0_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT                                           0x1010f
7497 #define regBIF_CFG_DEV0_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
7498 #define regBIF_CFG_DEV0_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT                                           0x1010f
7499 #define regBIF_CFG_DEV0_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
7500 #define regBIF_CFG_DEV0_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT                                           0x1010f
7501 #define regBIF_CFG_DEV0_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
7502 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST                                              0x10114
7503 #define regBIF_CFG_DEV0_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
7504 #define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_CAP                                                       0x10115
7505 #define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_CAP_BASE_IDX                                              5
7506 #define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_STATUS                                                    0x10115
7507 #define regBIF_CFG_DEV0_EPF0_0_MARGINING_PORT_STATUS_BASE_IDX                                           5
7508 #define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_CNTL                                               0x10116
7509 #define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
7510 #define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_STATUS                                             0x10116
7511 #define regBIF_CFG_DEV0_EPF0_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
7512 #define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_CNTL                                               0x10117
7513 #define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
7514 #define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_STATUS                                             0x10117
7515 #define regBIF_CFG_DEV0_EPF0_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
7516 #define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_CNTL                                               0x10118
7517 #define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
7518 #define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_STATUS                                             0x10118
7519 #define regBIF_CFG_DEV0_EPF0_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
7520 #define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_CNTL                                               0x10119
7521 #define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
7522 #define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_STATUS                                             0x10119
7523 #define regBIF_CFG_DEV0_EPF0_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
7524 #define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_CNTL                                               0x1011a
7525 #define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
7526 #define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_STATUS                                             0x1011a
7527 #define regBIF_CFG_DEV0_EPF0_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
7528 #define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_CNTL                                               0x1011b
7529 #define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
7530 #define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_STATUS                                             0x1011b
7531 #define regBIF_CFG_DEV0_EPF0_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
7532 #define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_CNTL                                               0x1011c
7533 #define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
7534 #define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_STATUS                                             0x1011c
7535 #define regBIF_CFG_DEV0_EPF0_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
7536 #define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_CNTL                                               0x1011d
7537 #define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
7538 #define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_STATUS                                             0x1011d
7539 #define regBIF_CFG_DEV0_EPF0_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
7540 #define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_CNTL                                               0x1011e
7541 #define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
7542 #define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_STATUS                                             0x1011e
7543 #define regBIF_CFG_DEV0_EPF0_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
7544 #define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_CNTL                                               0x1011f
7545 #define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
7546 #define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_STATUS                                             0x1011f
7547 #define regBIF_CFG_DEV0_EPF0_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
7548 #define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_CNTL                                              0x10120
7549 #define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
7550 #define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_STATUS                                            0x10120
7551 #define regBIF_CFG_DEV0_EPF0_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
7552 #define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_CNTL                                              0x10121
7553 #define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
7554 #define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_STATUS                                            0x10121
7555 #define regBIF_CFG_DEV0_EPF0_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
7556 #define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_CNTL                                              0x10122
7557 #define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
7558 #define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_STATUS                                            0x10122
7559 #define regBIF_CFG_DEV0_EPF0_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
7560 #define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_CNTL                                              0x10123
7561 #define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
7562 #define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_STATUS                                            0x10123
7563 #define regBIF_CFG_DEV0_EPF0_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
7564 #define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_CNTL                                              0x10124
7565 #define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
7566 #define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_STATUS                                            0x10124
7567 #define regBIF_CFG_DEV0_EPF0_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
7568 #define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_CNTL                                              0x10125
7569 #define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
7570 #define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_STATUS                                            0x10125
7571 #define regBIF_CFG_DEV0_EPF0_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
7572 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST                                          0x10130
7573 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST_BASE_IDX                                 5
7574 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR1_CAP                                                  0x10131
7575 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR1_CAP_BASE_IDX                                         5
7576 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR1_CNTL                                                 0x10132
7577 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR1_CNTL_BASE_IDX                                        5
7578 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR2_CAP                                                  0x10133
7579 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR2_CAP_BASE_IDX                                         5
7580 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR2_CNTL                                                 0x10134
7581 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR2_CNTL_BASE_IDX                                        5
7582 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR3_CAP                                                  0x10135
7583 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR3_CAP_BASE_IDX                                         5
7584 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR3_CNTL                                                 0x10136
7585 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR3_CNTL_BASE_IDX                                        5
7586 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR4_CAP                                                  0x10137
7587 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR4_CAP_BASE_IDX                                         5
7588 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR4_CNTL                                                 0x10138
7589 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR4_CNTL_BASE_IDX                                        5
7590 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR5_CAP                                                  0x10139
7591 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR5_CAP_BASE_IDX                                         5
7592 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR5_CNTL                                                 0x1013a
7593 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR5_CNTL_BASE_IDX                                        5
7594 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR6_CAP                                                  0x1013b
7595 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR6_CAP_BASE_IDX                                         5
7596 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR6_CNTL                                                 0x1013c
7597 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VF_RESIZE_BAR6_CNTL_BASE_IDX                                        5
7598 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV                                 0x10160
7599 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV_BASE_IDX                        5
7600 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV                                          0x10161
7601 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_BASE_IDX                                 5
7602 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW                             0x10162
7603 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW_BASE_IDX                    5
7604 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE                              0x10163
7605 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE_BASE_IDX                     5
7606 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS                              0x10164
7607 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS_BASE_IDX                     5
7608 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL                            0x10165
7609 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL_BASE_IDX                   5
7610 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0                            0x10166
7611 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0_BASE_IDX                   5
7612 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1                            0x10167
7613 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1_BASE_IDX                   5
7614 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2                            0x10168
7615 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2_BASE_IDX                   5
7616 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT                                  0x10169
7617 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT_BASE_IDX                         5
7618 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB                                 0x1016a
7619 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB_BASE_IDX                        5
7620 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS                                  0x1016b
7621 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS_BASE_IDX                         5
7622 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION                                   0x1016c
7623 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION_BASE_IDX                          5
7624 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE                     0x1016d
7625 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE_BASE_IDX            5
7626 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB                                   0x1016e
7627 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB_BASE_IDX                          5
7628 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB                                   0x1016f
7629 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB_BASE_IDX                          5
7630 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB                                   0x10170
7631 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB_BASE_IDX                          5
7632 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB                                   0x10171
7633 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB_BASE_IDX                          5
7634 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB                                   0x10172
7635 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB_BASE_IDX                          5
7636 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB                                   0x10173
7637 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB_BASE_IDX                          5
7638 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB                                   0x10174
7639 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB_BASE_IDX                          5
7640 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB                                   0x10175
7641 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB_BASE_IDX                          5
7642 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB                                   0x10176
7643 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB_BASE_IDX                          5
7644 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB                                   0x10177
7645 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB_BASE_IDX                          5
7646 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB                                  0x10178
7647 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB_BASE_IDX                         5
7648 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB                                  0x10179
7649 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB_BASE_IDX                         5
7650 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB                                  0x1017a
7651 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB_BASE_IDX                         5
7652 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB                                  0x1017b
7653 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB_BASE_IDX                         5
7654 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB                                  0x1017c
7655 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB_BASE_IDX                         5
7656 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB                                  0x1017d
7657 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB_BASE_IDX                         5
7658 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB                                  0x1017e
7659 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB_BASE_IDX                         5
7660 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB                                  0x1017f
7661 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB_BASE_IDX                         5
7662 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB                                  0x10180
7663 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB_BASE_IDX                         5
7664 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB                                  0x10181
7665 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB_BASE_IDX                         5
7666 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB                                  0x10182
7667 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB_BASE_IDX                         5
7668 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB                                  0x10183
7669 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB_BASE_IDX                         5
7670 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB                                  0x10184
7671 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB_BASE_IDX                         5
7672 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB                                  0x10185
7673 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB_BASE_IDX                         5
7674 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB                                  0x10186
7675 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB_BASE_IDX                         5
7676 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB                                  0x10187
7677 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB_BASE_IDX                         5
7678 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB                                  0x10188
7679 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB_BASE_IDX                         5
7680 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB                                  0x10189
7681 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB_BASE_IDX                         5
7682 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB                                  0x1018a
7683 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB_BASE_IDX                         5
7684 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB                                  0x1018b
7685 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB_BASE_IDX                         5
7686 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB                                  0x1018c
7687 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB_BASE_IDX                         5
7688 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW0                               0x10190
7689 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW0_BASE_IDX                      5
7690 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW1                               0x10191
7691 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW1_BASE_IDX                      5
7692 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW2                               0x10192
7693 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW2_BASE_IDX                      5
7694 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW3                               0x10193
7695 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW3_BASE_IDX                      5
7696 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW4                               0x10194
7697 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW4_BASE_IDX                      5
7698 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW5                               0x10195
7699 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW5_BASE_IDX                      5
7700 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW6                               0x10196
7701 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW6_BASE_IDX                      5
7702 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW7                               0x10197
7703 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW7_BASE_IDX                      5
7704 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW8                               0x10198
7705 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW8_BASE_IDX                      5
7706 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW0                               0x1019c
7707 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW0_BASE_IDX                      5
7708 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW1                               0x1019d
7709 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW1_BASE_IDX                      5
7710 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW2                               0x1019e
7711 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW2_BASE_IDX                      5
7712 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW3                               0x1019f
7713 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW3_BASE_IDX                      5
7714 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW4                               0x101a0
7715 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW4_BASE_IDX                      5
7716 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW5                               0x101a1
7717 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW5_BASE_IDX                      5
7718 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW6                               0x101a2
7719 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW6_BASE_IDX                      5
7720 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW7                               0x101a3
7721 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW7_BASE_IDX                      5
7722 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW8                               0x101a4
7723 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW8_BASE_IDX                      5
7724 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW0                               0x101a8
7725 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW0_BASE_IDX                      5
7726 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW1                               0x101a9
7727 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW1_BASE_IDX                      5
7728 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW2                               0x101aa
7729 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW2_BASE_IDX                      5
7730 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW3                               0x101ab
7731 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW3_BASE_IDX                      5
7732 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW4                               0x101ac
7733 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW4_BASE_IDX                      5
7734 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW5                               0x101ad
7735 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW5_BASE_IDX                      5
7736 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW6                               0x101ae
7737 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW6_BASE_IDX                      5
7738 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW7                               0x101af
7739 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW7_BASE_IDX                      5
7740 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW8                               0x101b0
7741 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW8_BASE_IDX                      5
7742 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0                              0x101b4
7743 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0_BASE_IDX                     5
7744 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1                              0x101b5
7745 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1_BASE_IDX                     5
7746 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2                              0x101b6
7747 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2_BASE_IDX                     5
7748 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3                              0x101b7
7749 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3_BASE_IDX                     5
7750 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4                              0x101b8
7751 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4_BASE_IDX                     5
7752 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5                              0x101b9
7753 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5_BASE_IDX                     5
7754 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6                              0x101ba
7755 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6_BASE_IDX                     5
7756 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7                              0x101bb
7757 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7_BASE_IDX                     5
7758 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8                              0x101bc
7759 #define regBIF_CFG_DEV0_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8_BASE_IDX                     5
7760 
7761 
7762 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf1_bifcfgdecp
7763 // base address: 0x10141000
7764 #define regBIF_CFG_DEV0_EPF1_0_VENDOR_ID                                                                0x10400
7765 #define regBIF_CFG_DEV0_EPF1_0_VENDOR_ID_BASE_IDX                                                       5
7766 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_ID                                                                0x10400
7767 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_ID_BASE_IDX                                                       5
7768 #define regBIF_CFG_DEV0_EPF1_0_COMMAND                                                                  0x10401
7769 #define regBIF_CFG_DEV0_EPF1_0_COMMAND_BASE_IDX                                                         5
7770 #define regBIF_CFG_DEV0_EPF1_0_STATUS                                                                   0x10401
7771 #define regBIF_CFG_DEV0_EPF1_0_STATUS_BASE_IDX                                                          5
7772 #define regBIF_CFG_DEV0_EPF1_0_REVISION_ID                                                              0x10402
7773 #define regBIF_CFG_DEV0_EPF1_0_REVISION_ID_BASE_IDX                                                     5
7774 #define regBIF_CFG_DEV0_EPF1_0_PROG_INTERFACE                                                           0x10402
7775 #define regBIF_CFG_DEV0_EPF1_0_PROG_INTERFACE_BASE_IDX                                                  5
7776 #define regBIF_CFG_DEV0_EPF1_0_SUB_CLASS                                                                0x10402
7777 #define regBIF_CFG_DEV0_EPF1_0_SUB_CLASS_BASE_IDX                                                       5
7778 #define regBIF_CFG_DEV0_EPF1_0_BASE_CLASS                                                               0x10402
7779 #define regBIF_CFG_DEV0_EPF1_0_BASE_CLASS_BASE_IDX                                                      5
7780 #define regBIF_CFG_DEV0_EPF1_0_CACHE_LINE                                                               0x10403
7781 #define regBIF_CFG_DEV0_EPF1_0_CACHE_LINE_BASE_IDX                                                      5
7782 #define regBIF_CFG_DEV0_EPF1_0_LATENCY                                                                  0x10403
7783 #define regBIF_CFG_DEV0_EPF1_0_LATENCY_BASE_IDX                                                         5
7784 #define regBIF_CFG_DEV0_EPF1_0_HEADER                                                                   0x10403
7785 #define regBIF_CFG_DEV0_EPF1_0_HEADER_BASE_IDX                                                          5
7786 #define regBIF_CFG_DEV0_EPF1_0_BIST                                                                     0x10403
7787 #define regBIF_CFG_DEV0_EPF1_0_BIST_BASE_IDX                                                            5
7788 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_1                                                              0x10404
7789 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_1_BASE_IDX                                                     5
7790 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_2                                                              0x10405
7791 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_2_BASE_IDX                                                     5
7792 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_3                                                              0x10406
7793 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_3_BASE_IDX                                                     5
7794 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_4                                                              0x10407
7795 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_4_BASE_IDX                                                     5
7796 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_5                                                              0x10408
7797 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_5_BASE_IDX                                                     5
7798 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_6                                                              0x10409
7799 #define regBIF_CFG_DEV0_EPF1_0_BASE_ADDR_6_BASE_IDX                                                     5
7800 #define regBIF_CFG_DEV0_EPF1_0_CARDBUS_CIS_PTR                                                          0x1040a
7801 #define regBIF_CFG_DEV0_EPF1_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
7802 #define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID                                                               0x1040b
7803 #define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID_BASE_IDX                                                      5
7804 #define regBIF_CFG_DEV0_EPF1_0_ROM_BASE_ADDR                                                            0x1040c
7805 #define regBIF_CFG_DEV0_EPF1_0_ROM_BASE_ADDR_BASE_IDX                                                   5
7806 #define regBIF_CFG_DEV0_EPF1_0_CAP_PTR                                                                  0x1040d
7807 #define regBIF_CFG_DEV0_EPF1_0_CAP_PTR_BASE_IDX                                                         5
7808 #define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_LINE                                                           0x1040f
7809 #define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_LINE_BASE_IDX                                                  5
7810 #define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_PIN                                                            0x1040f
7811 #define regBIF_CFG_DEV0_EPF1_0_INTERRUPT_PIN_BASE_IDX                                                   5
7812 #define regBIF_CFG_DEV0_EPF1_0_MIN_GRANT                                                                0x1040f
7813 #define regBIF_CFG_DEV0_EPF1_0_MIN_GRANT_BASE_IDX                                                       5
7814 #define regBIF_CFG_DEV0_EPF1_0_MAX_LATENCY                                                              0x1040f
7815 #define regBIF_CFG_DEV0_EPF1_0_MAX_LATENCY_BASE_IDX                                                     5
7816 #define regBIF_CFG_DEV0_EPF1_0_VENDOR_CAP_LIST                                                          0x10412
7817 #define regBIF_CFG_DEV0_EPF1_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
7818 #define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID_W                                                             0x10413
7819 #define regBIF_CFG_DEV0_EPF1_0_ADAPTER_ID_W_BASE_IDX                                                    5
7820 #define regBIF_CFG_DEV0_EPF1_0_PMI_CAP_LIST                                                             0x10414
7821 #define regBIF_CFG_DEV0_EPF1_0_PMI_CAP_LIST_BASE_IDX                                                    5
7822 #define regBIF_CFG_DEV0_EPF1_0_PMI_CAP                                                                  0x10414
7823 #define regBIF_CFG_DEV0_EPF1_0_PMI_CAP_BASE_IDX                                                         5
7824 #define regBIF_CFG_DEV0_EPF1_0_PMI_STATUS_CNTL                                                          0x10415
7825 #define regBIF_CFG_DEV0_EPF1_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
7826 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP_LIST                                                            0x10419
7827 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP_LIST_BASE_IDX                                                   5
7828 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP                                                                 0x10419
7829 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CAP_BASE_IDX                                                        5
7830 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP                                                               0x1041a
7831 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP_BASE_IDX                                                      5
7832 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL                                                              0x1041b
7833 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL_BASE_IDX                                                     5
7834 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS                                                            0x1041b
7835 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS_BASE_IDX                                                   5
7836 #define regBIF_CFG_DEV0_EPF1_0_LINK_CAP                                                                 0x1041c
7837 #define regBIF_CFG_DEV0_EPF1_0_LINK_CAP_BASE_IDX                                                        5
7838 #define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL                                                                0x1041d
7839 #define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL_BASE_IDX                                                       5
7840 #define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS                                                              0x1041d
7841 #define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS_BASE_IDX                                                     5
7842 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP2                                                              0x10422
7843 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CAP2_BASE_IDX                                                     5
7844 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL2                                                             0x10423
7845 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_CNTL2_BASE_IDX                                                    5
7846 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS2                                                           0x10423
7847 #define regBIF_CFG_DEV0_EPF1_0_DEVICE_STATUS2_BASE_IDX                                                  5
7848 #define regBIF_CFG_DEV0_EPF1_0_LINK_CAP2                                                                0x10424
7849 #define regBIF_CFG_DEV0_EPF1_0_LINK_CAP2_BASE_IDX                                                       5
7850 #define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL2                                                               0x10425
7851 #define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL2_BASE_IDX                                                      5
7852 #define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS2                                                             0x10425
7853 #define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS2_BASE_IDX                                                    5
7854 #define regBIF_CFG_DEV0_EPF1_0_MSI_CAP_LIST                                                             0x10428
7855 #define regBIF_CFG_DEV0_EPF1_0_MSI_CAP_LIST_BASE_IDX                                                    5
7856 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_CNTL                                                             0x10428
7857 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_CNTL_BASE_IDX                                                    5
7858 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_LO                                                          0x10429
7859 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
7860 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_HI                                                          0x1042a
7861 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
7862 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA                                                             0x1042a
7863 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA_BASE_IDX                                                    5
7864 #define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA                                                         0x1042a
7865 #define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
7866 #define regBIF_CFG_DEV0_EPF1_0_MSI_MASK                                                                 0x1042b
7867 #define regBIF_CFG_DEV0_EPF1_0_MSI_MASK_BASE_IDX                                                        5
7868 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA_64                                                          0x1042b
7869 #define regBIF_CFG_DEV0_EPF1_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
7870 #define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA_64                                                      0x1042b
7871 #define regBIF_CFG_DEV0_EPF1_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
7872 #define regBIF_CFG_DEV0_EPF1_0_MSI_MASK_64                                                              0x1042c
7873 #define regBIF_CFG_DEV0_EPF1_0_MSI_MASK_64_BASE_IDX                                                     5
7874 #define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING                                                              0x1042c
7875 #define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING_BASE_IDX                                                     5
7876 #define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING_64                                                           0x1042d
7877 #define regBIF_CFG_DEV0_EPF1_0_MSI_PENDING_64_BASE_IDX                                                  5
7878 #define regBIF_CFG_DEV0_EPF1_0_MSIX_CAP_LIST                                                            0x10430
7879 #define regBIF_CFG_DEV0_EPF1_0_MSIX_CAP_LIST_BASE_IDX                                                   5
7880 #define regBIF_CFG_DEV0_EPF1_0_MSIX_MSG_CNTL                                                            0x10430
7881 #define regBIF_CFG_DEV0_EPF1_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
7882 #define regBIF_CFG_DEV0_EPF1_0_MSIX_TABLE                                                               0x10431
7883 #define regBIF_CFG_DEV0_EPF1_0_MSIX_TABLE_BASE_IDX                                                      5
7884 #define regBIF_CFG_DEV0_EPF1_0_MSIX_PBA                                                                 0x10432
7885 #define regBIF_CFG_DEV0_EPF1_0_MSIX_PBA_BASE_IDX                                                        5
7886 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x10440
7887 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
7888 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x10441
7889 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
7890 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC1                                                    0x10442
7891 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
7892 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC2                                                    0x10443
7893 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
7894 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                         0x10450
7895 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                5
7896 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DEV_SERIAL_NUM_DW1                                                  0x10451
7897 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                         5
7898 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DEV_SERIAL_NUM_DW2                                                  0x10452
7899 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                         5
7900 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x10454
7901 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
7902 #define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_STATUS                                                   0x10455
7903 #define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
7904 #define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_MASK                                                     0x10456
7905 #define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
7906 #define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x10457
7907 #define regBIF_CFG_DEV0_EPF1_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
7908 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_STATUS                                                     0x10458
7909 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
7910 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_MASK                                                       0x10459
7911 #define regBIF_CFG_DEV0_EPF1_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
7912 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1045a
7913 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
7914 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG0                                                            0x1045b
7915 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
7916 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG1                                                            0x1045c
7917 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
7918 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG2                                                            0x1045d
7919 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
7920 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG3                                                            0x1045e
7921 #define regBIF_CFG_DEV0_EPF1_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
7922 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG0                                                     0x10462
7923 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
7924 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG1                                                     0x10463
7925 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
7926 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG2                                                     0x10464
7927 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
7928 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG3                                                     0x10465
7929 #define regBIF_CFG_DEV0_EPF1_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
7930 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR_ENH_CAP_LIST                                                    0x10480
7931 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
7932 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CAP                                                            0x10481
7933 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
7934 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CNTL                                                           0x10482
7935 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
7936 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CAP                                                            0x10483
7937 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
7938 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CNTL                                                           0x10484
7939 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
7940 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CAP                                                            0x10485
7941 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
7942 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CNTL                                                           0x10486
7943 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
7944 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CAP                                                            0x10487
7945 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
7946 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CNTL                                                           0x10488
7947 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
7948 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CAP                                                            0x10489
7949 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
7950 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CNTL                                                           0x1048a
7951 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
7952 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CAP                                                            0x1048b
7953 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
7954 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CNTL                                                           0x1048c
7955 #define regBIF_CFG_DEV0_EPF1_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
7956 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x10490
7957 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
7958 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x10491
7959 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
7960 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA                                                     0x10492
7961 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
7962 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_CAP                                                      0x10493
7963 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
7964 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_ENH_CAP_LIST                                                    0x10494
7965 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
7966 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CAP                                                             0x10495
7967 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CAP_BASE_IDX                                                    5
7968 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_LATENCY_INDICATOR                                               0x10496
7969 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
7970 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_STATUS                                                          0x10497
7971 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
7972 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CNTL                                                            0x10497
7973 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
7974 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x10498
7975 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
7976 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x10498
7977 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
7978 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x10498
7979 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
7980 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x10498
7981 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
7982 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x10499
7983 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
7984 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x10499
7985 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
7986 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x10499
7987 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
7988 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x10499
7989 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
7990 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SECONDARY_ENH_CAP_LIST                                              0x1049c
7991 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
7992 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LINK_CNTL3                                                          0x1049d
7993 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LINK_CNTL3_BASE_IDX                                                 5
7994 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_ERROR_STATUS                                                   0x1049e
7995 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
7996 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x1049f
7997 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
7998 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x1049f
7999 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
8000 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x104a0
8001 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
8002 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x104a0
8003 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
8004 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x104a1
8005 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
8006 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x104a1
8007 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
8008 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x104a2
8009 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
8010 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x104a2
8011 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
8012 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x104a3
8013 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
8014 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x104a3
8015 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
8016 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x104a4
8017 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
8018 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x104a4
8019 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
8020 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x104a5
8021 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
8022 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x104a5
8023 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
8024 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x104a6
8025 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
8026 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x104a6
8027 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
8028 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_ENH_CAP_LIST                                                    0x104a8
8029 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
8030 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CAP                                                             0x104a9
8031 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CAP_BASE_IDX                                                    5
8032 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CNTL                                                            0x104a9
8033 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
8034 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ATS_ENH_CAP_LIST                                                    0x104ac
8035 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ATS_ENH_CAP_LIST_BASE_IDX                                           5
8036 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ATS_CAP                                                             0x104ad
8037 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ATS_CAP_BASE_IDX                                                    5
8038 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ATS_CNTL                                                            0x104ad
8039 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ATS_CNTL_BASE_IDX                                                   5
8040 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PAGE_REQ_ENH_CAP_LIST                                               0x104b0
8041 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PAGE_REQ_ENH_CAP_LIST_BASE_IDX                                      5
8042 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PAGE_REQ_CNTL                                                       0x104b1
8043 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PAGE_REQ_CNTL_BASE_IDX                                              5
8044 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PAGE_REQ_STATUS                                                     0x104b1
8045 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PAGE_REQ_STATUS_BASE_IDX                                            5
8046 #define regBIF_CFG_DEV0_EPF1_0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY                                          0x104b2
8047 #define regBIF_CFG_DEV0_EPF1_0_PCIE_OUTSTAND_PAGE_REQ_CAPACITY_BASE_IDX                                 5
8048 #define regBIF_CFG_DEV0_EPF1_0_PCIE_OUTSTAND_PAGE_REQ_ALLOC                                             0x104b3
8049 #define regBIF_CFG_DEV0_EPF1_0_PCIE_OUTSTAND_PAGE_REQ_ALLOC_BASE_IDX                                    5
8050 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_ENH_CAP_LIST                                                  0x104b4
8051 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
8052 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CAP                                                           0x104b5
8053 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CAP_BASE_IDX                                                  5
8054 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CNTL                                                          0x104b5
8055 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
8056 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_ENH_CAP_LIST                                                     0x104bc
8057 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                            5
8058 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_CAP                                                              0x104bd
8059 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_CAP_BASE_IDX                                                     5
8060 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_CNTL                                                             0x104bd
8061 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_CNTL_BASE_IDX                                                    5
8062 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_ADDR0                                                            0x104be
8063 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_ADDR0_BASE_IDX                                                   5
8064 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_ADDR1                                                            0x104bf
8065 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_ADDR1_BASE_IDX                                                   5
8066 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_RCV0                                                             0x104c0
8067 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_RCV0_BASE_IDX                                                    5
8068 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_RCV1                                                             0x104c1
8069 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_RCV1_BASE_IDX                                                    5
8070 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_ALL0                                                       0x104c2
8071 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                              5
8072 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_ALL1                                                       0x104c3
8073 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                              5
8074 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                             0x104c4
8075 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                    5
8076 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                             0x104c5
8077 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                    5
8078 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LTR_ENH_CAP_LIST                                                    0x104c8
8079 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
8080 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LTR_CAP                                                             0x104c9
8081 #define regBIF_CFG_DEV0_EPF1_0_PCIE_LTR_CAP_BASE_IDX                                                    5
8082 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_ENH_CAP_LIST                                                    0x104ca
8083 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
8084 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CAP                                                             0x104cb
8085 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CAP_BASE_IDX                                                    5
8086 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CNTL                                                            0x104cb
8087 #define regBIF_CFG_DEV0_EPF1_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
8088 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_ENH_CAP_LIST                                                  0x104cc
8089 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_ENH_CAP_LIST_BASE_IDX                                         5
8090 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_CAP                                                           0x104cd
8091 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_CAP_BASE_IDX                                                  5
8092 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_CONTROL                                                       0x104ce
8093 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_CONTROL_BASE_IDX                                              5
8094 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_STATUS                                                        0x104ce
8095 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_STATUS_BASE_IDX                                               5
8096 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_INITIAL_VFS                                                   0x104cf
8097 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_INITIAL_VFS_BASE_IDX                                          5
8098 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_TOTAL_VFS                                                     0x104cf
8099 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_TOTAL_VFS_BASE_IDX                                            5
8100 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_NUM_VFS                                                       0x104d0
8101 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_NUM_VFS_BASE_IDX                                              5
8102 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_FUNC_DEP_LINK                                                 0x104d0
8103 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_FUNC_DEP_LINK_BASE_IDX                                        5
8104 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_FIRST_VF_OFFSET                                               0x104d1
8105 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_FIRST_VF_OFFSET_BASE_IDX                                      5
8106 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_STRIDE                                                     0x104d1
8107 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_STRIDE_BASE_IDX                                            5
8108 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_DEVICE_ID                                                  0x104d2
8109 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_DEVICE_ID_BASE_IDX                                         5
8110 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE                                           0x104d3
8111 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_SUPPORTED_PAGE_SIZE_BASE_IDX                                  5
8112 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_SYSTEM_PAGE_SIZE                                              0x104d4
8113 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_SYSTEM_PAGE_SIZE_BASE_IDX                                     5
8114 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_0                                                0x104d5
8115 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_0_BASE_IDX                                       5
8116 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_1                                                0x104d6
8117 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_1_BASE_IDX                                       5
8118 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_2                                                0x104d7
8119 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_2_BASE_IDX                                       5
8120 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_3                                                0x104d8
8121 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_3_BASE_IDX                                       5
8122 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_4                                                0x104d9
8123 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_4_BASE_IDX                                       5
8124 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_5                                                0x104da
8125 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_BASE_ADDR_5_BASE_IDX                                       5
8126 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET                               0x104db
8127 #define regBIF_CFG_DEV0_EPF1_0_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET_BASE_IDX                      5
8128 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DLF_ENH_CAP_LIST                                                    0x10500
8129 #define regBIF_CFG_DEV0_EPF1_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
8130 #define regBIF_CFG_DEV0_EPF1_0_DATA_LINK_FEATURE_CAP                                                    0x10501
8131 #define regBIF_CFG_DEV0_EPF1_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
8132 #define regBIF_CFG_DEV0_EPF1_0_DATA_LINK_FEATURE_STATUS                                                 0x10502
8133 #define regBIF_CFG_DEV0_EPF1_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
8134 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x10504
8135 #define regBIF_CFG_DEV0_EPF1_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
8136 #define regBIF_CFG_DEV0_EPF1_0_LINK_CAP_16GT                                                            0x10505
8137 #define regBIF_CFG_DEV0_EPF1_0_LINK_CAP_16GT_BASE_IDX                                                   5
8138 #define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL_16GT                                                           0x10506
8139 #define regBIF_CFG_DEV0_EPF1_0_LINK_CNTL_16GT_BASE_IDX                                                  5
8140 #define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS_16GT                                                         0x10507
8141 #define regBIF_CFG_DEV0_EPF1_0_LINK_STATUS_16GT_BASE_IDX                                                5
8142 #define regBIF_CFG_DEV0_EPF1_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x10508
8143 #define regBIF_CFG_DEV0_EPF1_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
8144 #define regBIF_CFG_DEV0_EPF1_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x10509
8145 #define regBIF_CFG_DEV0_EPF1_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
8146 #define regBIF_CFG_DEV0_EPF1_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x1050a
8147 #define regBIF_CFG_DEV0_EPF1_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
8148 #define regBIF_CFG_DEV0_EPF1_0_LANE_0_EQUALIZATION_CNTL_16GT                                            0x1050c
8149 #define regBIF_CFG_DEV0_EPF1_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8150 #define regBIF_CFG_DEV0_EPF1_0_LANE_1_EQUALIZATION_CNTL_16GT                                            0x1050c
8151 #define regBIF_CFG_DEV0_EPF1_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8152 #define regBIF_CFG_DEV0_EPF1_0_LANE_2_EQUALIZATION_CNTL_16GT                                            0x1050c
8153 #define regBIF_CFG_DEV0_EPF1_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8154 #define regBIF_CFG_DEV0_EPF1_0_LANE_3_EQUALIZATION_CNTL_16GT                                            0x1050c
8155 #define regBIF_CFG_DEV0_EPF1_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8156 #define regBIF_CFG_DEV0_EPF1_0_LANE_4_EQUALIZATION_CNTL_16GT                                            0x1050d
8157 #define regBIF_CFG_DEV0_EPF1_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8158 #define regBIF_CFG_DEV0_EPF1_0_LANE_5_EQUALIZATION_CNTL_16GT                                            0x1050d
8159 #define regBIF_CFG_DEV0_EPF1_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8160 #define regBIF_CFG_DEV0_EPF1_0_LANE_6_EQUALIZATION_CNTL_16GT                                            0x1050d
8161 #define regBIF_CFG_DEV0_EPF1_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8162 #define regBIF_CFG_DEV0_EPF1_0_LANE_7_EQUALIZATION_CNTL_16GT                                            0x1050d
8163 #define regBIF_CFG_DEV0_EPF1_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8164 #define regBIF_CFG_DEV0_EPF1_0_LANE_8_EQUALIZATION_CNTL_16GT                                            0x1050e
8165 #define regBIF_CFG_DEV0_EPF1_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8166 #define regBIF_CFG_DEV0_EPF1_0_LANE_9_EQUALIZATION_CNTL_16GT                                            0x1050e
8167 #define regBIF_CFG_DEV0_EPF1_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
8168 #define regBIF_CFG_DEV0_EPF1_0_LANE_10_EQUALIZATION_CNTL_16GT                                           0x1050e
8169 #define regBIF_CFG_DEV0_EPF1_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
8170 #define regBIF_CFG_DEV0_EPF1_0_LANE_11_EQUALIZATION_CNTL_16GT                                           0x1050e
8171 #define regBIF_CFG_DEV0_EPF1_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
8172 #define regBIF_CFG_DEV0_EPF1_0_LANE_12_EQUALIZATION_CNTL_16GT                                           0x1050f
8173 #define regBIF_CFG_DEV0_EPF1_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
8174 #define regBIF_CFG_DEV0_EPF1_0_LANE_13_EQUALIZATION_CNTL_16GT                                           0x1050f
8175 #define regBIF_CFG_DEV0_EPF1_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
8176 #define regBIF_CFG_DEV0_EPF1_0_LANE_14_EQUALIZATION_CNTL_16GT                                           0x1050f
8177 #define regBIF_CFG_DEV0_EPF1_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
8178 #define regBIF_CFG_DEV0_EPF1_0_LANE_15_EQUALIZATION_CNTL_16GT                                           0x1050f
8179 #define regBIF_CFG_DEV0_EPF1_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
8180 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MARGINING_ENH_CAP_LIST                                              0x10514
8181 #define regBIF_CFG_DEV0_EPF1_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
8182 #define regBIF_CFG_DEV0_EPF1_0_MARGINING_PORT_CAP                                                       0x10515
8183 #define regBIF_CFG_DEV0_EPF1_0_MARGINING_PORT_CAP_BASE_IDX                                              5
8184 #define regBIF_CFG_DEV0_EPF1_0_MARGINING_PORT_STATUS                                                    0x10515
8185 #define regBIF_CFG_DEV0_EPF1_0_MARGINING_PORT_STATUS_BASE_IDX                                           5
8186 #define regBIF_CFG_DEV0_EPF1_0_LANE_0_MARGINING_LANE_CNTL                                               0x10516
8187 #define regBIF_CFG_DEV0_EPF1_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
8188 #define regBIF_CFG_DEV0_EPF1_0_LANE_0_MARGINING_LANE_STATUS                                             0x10516
8189 #define regBIF_CFG_DEV0_EPF1_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
8190 #define regBIF_CFG_DEV0_EPF1_0_LANE_1_MARGINING_LANE_CNTL                                               0x10517
8191 #define regBIF_CFG_DEV0_EPF1_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
8192 #define regBIF_CFG_DEV0_EPF1_0_LANE_1_MARGINING_LANE_STATUS                                             0x10517
8193 #define regBIF_CFG_DEV0_EPF1_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
8194 #define regBIF_CFG_DEV0_EPF1_0_LANE_2_MARGINING_LANE_CNTL                                               0x10518
8195 #define regBIF_CFG_DEV0_EPF1_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
8196 #define regBIF_CFG_DEV0_EPF1_0_LANE_2_MARGINING_LANE_STATUS                                             0x10518
8197 #define regBIF_CFG_DEV0_EPF1_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
8198 #define regBIF_CFG_DEV0_EPF1_0_LANE_3_MARGINING_LANE_CNTL                                               0x10519
8199 #define regBIF_CFG_DEV0_EPF1_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
8200 #define regBIF_CFG_DEV0_EPF1_0_LANE_3_MARGINING_LANE_STATUS                                             0x10519
8201 #define regBIF_CFG_DEV0_EPF1_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
8202 #define regBIF_CFG_DEV0_EPF1_0_LANE_4_MARGINING_LANE_CNTL                                               0x1051a
8203 #define regBIF_CFG_DEV0_EPF1_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
8204 #define regBIF_CFG_DEV0_EPF1_0_LANE_4_MARGINING_LANE_STATUS                                             0x1051a
8205 #define regBIF_CFG_DEV0_EPF1_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
8206 #define regBIF_CFG_DEV0_EPF1_0_LANE_5_MARGINING_LANE_CNTL                                               0x1051b
8207 #define regBIF_CFG_DEV0_EPF1_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
8208 #define regBIF_CFG_DEV0_EPF1_0_LANE_5_MARGINING_LANE_STATUS                                             0x1051b
8209 #define regBIF_CFG_DEV0_EPF1_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
8210 #define regBIF_CFG_DEV0_EPF1_0_LANE_6_MARGINING_LANE_CNTL                                               0x1051c
8211 #define regBIF_CFG_DEV0_EPF1_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
8212 #define regBIF_CFG_DEV0_EPF1_0_LANE_6_MARGINING_LANE_STATUS                                             0x1051c
8213 #define regBIF_CFG_DEV0_EPF1_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
8214 #define regBIF_CFG_DEV0_EPF1_0_LANE_7_MARGINING_LANE_CNTL                                               0x1051d
8215 #define regBIF_CFG_DEV0_EPF1_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
8216 #define regBIF_CFG_DEV0_EPF1_0_LANE_7_MARGINING_LANE_STATUS                                             0x1051d
8217 #define regBIF_CFG_DEV0_EPF1_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
8218 #define regBIF_CFG_DEV0_EPF1_0_LANE_8_MARGINING_LANE_CNTL                                               0x1051e
8219 #define regBIF_CFG_DEV0_EPF1_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
8220 #define regBIF_CFG_DEV0_EPF1_0_LANE_8_MARGINING_LANE_STATUS                                             0x1051e
8221 #define regBIF_CFG_DEV0_EPF1_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
8222 #define regBIF_CFG_DEV0_EPF1_0_LANE_9_MARGINING_LANE_CNTL                                               0x1051f
8223 #define regBIF_CFG_DEV0_EPF1_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
8224 #define regBIF_CFG_DEV0_EPF1_0_LANE_9_MARGINING_LANE_STATUS                                             0x1051f
8225 #define regBIF_CFG_DEV0_EPF1_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
8226 #define regBIF_CFG_DEV0_EPF1_0_LANE_10_MARGINING_LANE_CNTL                                              0x10520
8227 #define regBIF_CFG_DEV0_EPF1_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
8228 #define regBIF_CFG_DEV0_EPF1_0_LANE_10_MARGINING_LANE_STATUS                                            0x10520
8229 #define regBIF_CFG_DEV0_EPF1_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
8230 #define regBIF_CFG_DEV0_EPF1_0_LANE_11_MARGINING_LANE_CNTL                                              0x10521
8231 #define regBIF_CFG_DEV0_EPF1_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
8232 #define regBIF_CFG_DEV0_EPF1_0_LANE_11_MARGINING_LANE_STATUS                                            0x10521
8233 #define regBIF_CFG_DEV0_EPF1_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
8234 #define regBIF_CFG_DEV0_EPF1_0_LANE_12_MARGINING_LANE_CNTL                                              0x10522
8235 #define regBIF_CFG_DEV0_EPF1_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
8236 #define regBIF_CFG_DEV0_EPF1_0_LANE_12_MARGINING_LANE_STATUS                                            0x10522
8237 #define regBIF_CFG_DEV0_EPF1_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
8238 #define regBIF_CFG_DEV0_EPF1_0_LANE_13_MARGINING_LANE_CNTL                                              0x10523
8239 #define regBIF_CFG_DEV0_EPF1_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
8240 #define regBIF_CFG_DEV0_EPF1_0_LANE_13_MARGINING_LANE_STATUS                                            0x10523
8241 #define regBIF_CFG_DEV0_EPF1_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
8242 #define regBIF_CFG_DEV0_EPF1_0_LANE_14_MARGINING_LANE_CNTL                                              0x10524
8243 #define regBIF_CFG_DEV0_EPF1_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
8244 #define regBIF_CFG_DEV0_EPF1_0_LANE_14_MARGINING_LANE_STATUS                                            0x10524
8245 #define regBIF_CFG_DEV0_EPF1_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
8246 #define regBIF_CFG_DEV0_EPF1_0_LANE_15_MARGINING_LANE_CNTL                                              0x10525
8247 #define regBIF_CFG_DEV0_EPF1_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
8248 #define regBIF_CFG_DEV0_EPF1_0_LANE_15_MARGINING_LANE_STATUS                                            0x10525
8249 #define regBIF_CFG_DEV0_EPF1_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
8250 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST                                          0x10530
8251 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST_BASE_IDX                                 5
8252 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR1_CAP                                                  0x10531
8253 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR1_CAP_BASE_IDX                                         5
8254 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR1_CNTL                                                 0x10532
8255 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR1_CNTL_BASE_IDX                                        5
8256 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR2_CAP                                                  0x10533
8257 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR2_CAP_BASE_IDX                                         5
8258 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR2_CNTL                                                 0x10534
8259 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR2_CNTL_BASE_IDX                                        5
8260 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR3_CAP                                                  0x10535
8261 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR3_CAP_BASE_IDX                                         5
8262 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR3_CNTL                                                 0x10536
8263 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR3_CNTL_BASE_IDX                                        5
8264 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR4_CAP                                                  0x10537
8265 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR4_CAP_BASE_IDX                                         5
8266 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR4_CNTL                                                 0x10538
8267 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR4_CNTL_BASE_IDX                                        5
8268 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR5_CAP                                                  0x10539
8269 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR5_CAP_BASE_IDX                                         5
8270 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR5_CNTL                                                 0x1053a
8271 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR5_CNTL_BASE_IDX                                        5
8272 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR6_CAP                                                  0x1053b
8273 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR6_CAP_BASE_IDX                                         5
8274 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR6_CNTL                                                 0x1053c
8275 #define regBIF_CFG_DEV0_EPF1_0_PCIE_VF_RESIZE_BAR6_CNTL_BASE_IDX                                        5
8276 
8277 
8278 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf2_bifcfgdecp
8279 // base address: 0x10142000
8280 #define regBIF_CFG_DEV0_EPF2_0_VENDOR_ID                                                                0x10800
8281 #define regBIF_CFG_DEV0_EPF2_0_VENDOR_ID_BASE_IDX                                                       5
8282 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_ID                                                                0x10800
8283 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_ID_BASE_IDX                                                       5
8284 #define regBIF_CFG_DEV0_EPF2_0_COMMAND                                                                  0x10801
8285 #define regBIF_CFG_DEV0_EPF2_0_COMMAND_BASE_IDX                                                         5
8286 #define regBIF_CFG_DEV0_EPF2_0_STATUS                                                                   0x10801
8287 #define regBIF_CFG_DEV0_EPF2_0_STATUS_BASE_IDX                                                          5
8288 #define regBIF_CFG_DEV0_EPF2_0_REVISION_ID                                                              0x10802
8289 #define regBIF_CFG_DEV0_EPF2_0_REVISION_ID_BASE_IDX                                                     5
8290 #define regBIF_CFG_DEV0_EPF2_0_PROG_INTERFACE                                                           0x10802
8291 #define regBIF_CFG_DEV0_EPF2_0_PROG_INTERFACE_BASE_IDX                                                  5
8292 #define regBIF_CFG_DEV0_EPF2_0_SUB_CLASS                                                                0x10802
8293 #define regBIF_CFG_DEV0_EPF2_0_SUB_CLASS_BASE_IDX                                                       5
8294 #define regBIF_CFG_DEV0_EPF2_0_BASE_CLASS                                                               0x10802
8295 #define regBIF_CFG_DEV0_EPF2_0_BASE_CLASS_BASE_IDX                                                      5
8296 #define regBIF_CFG_DEV0_EPF2_0_CACHE_LINE                                                               0x10803
8297 #define regBIF_CFG_DEV0_EPF2_0_CACHE_LINE_BASE_IDX                                                      5
8298 #define regBIF_CFG_DEV0_EPF2_0_LATENCY                                                                  0x10803
8299 #define regBIF_CFG_DEV0_EPF2_0_LATENCY_BASE_IDX                                                         5
8300 #define regBIF_CFG_DEV0_EPF2_0_HEADER                                                                   0x10803
8301 #define regBIF_CFG_DEV0_EPF2_0_HEADER_BASE_IDX                                                          5
8302 #define regBIF_CFG_DEV0_EPF2_0_BIST                                                                     0x10803
8303 #define regBIF_CFG_DEV0_EPF2_0_BIST_BASE_IDX                                                            5
8304 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_1                                                              0x10804
8305 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_1_BASE_IDX                                                     5
8306 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_2                                                              0x10805
8307 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_2_BASE_IDX                                                     5
8308 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_3                                                              0x10806
8309 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_3_BASE_IDX                                                     5
8310 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_4                                                              0x10807
8311 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_4_BASE_IDX                                                     5
8312 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_5                                                              0x10808
8313 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_5_BASE_IDX                                                     5
8314 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_6                                                              0x10809
8315 #define regBIF_CFG_DEV0_EPF2_0_BASE_ADDR_6_BASE_IDX                                                     5
8316 #define regBIF_CFG_DEV0_EPF2_0_CARDBUS_CIS_PTR                                                          0x1080a
8317 #define regBIF_CFG_DEV0_EPF2_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
8318 #define regBIF_CFG_DEV0_EPF2_0_ADAPTER_ID                                                               0x1080b
8319 #define regBIF_CFG_DEV0_EPF2_0_ADAPTER_ID_BASE_IDX                                                      5
8320 #define regBIF_CFG_DEV0_EPF2_0_ROM_BASE_ADDR                                                            0x1080c
8321 #define regBIF_CFG_DEV0_EPF2_0_ROM_BASE_ADDR_BASE_IDX                                                   5
8322 #define regBIF_CFG_DEV0_EPF2_0_CAP_PTR                                                                  0x1080d
8323 #define regBIF_CFG_DEV0_EPF2_0_CAP_PTR_BASE_IDX                                                         5
8324 #define regBIF_CFG_DEV0_EPF2_0_INTERRUPT_LINE                                                           0x1080f
8325 #define regBIF_CFG_DEV0_EPF2_0_INTERRUPT_LINE_BASE_IDX                                                  5
8326 #define regBIF_CFG_DEV0_EPF2_0_INTERRUPT_PIN                                                            0x1080f
8327 #define regBIF_CFG_DEV0_EPF2_0_INTERRUPT_PIN_BASE_IDX                                                   5
8328 #define regBIF_CFG_DEV0_EPF2_0_MIN_GRANT                                                                0x1080f
8329 #define regBIF_CFG_DEV0_EPF2_0_MIN_GRANT_BASE_IDX                                                       5
8330 #define regBIF_CFG_DEV0_EPF2_0_MAX_LATENCY                                                              0x1080f
8331 #define regBIF_CFG_DEV0_EPF2_0_MAX_LATENCY_BASE_IDX                                                     5
8332 #define regBIF_CFG_DEV0_EPF2_0_VENDOR_CAP_LIST                                                          0x10812
8333 #define regBIF_CFG_DEV0_EPF2_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
8334 #define regBIF_CFG_DEV0_EPF2_0_ADAPTER_ID_W                                                             0x10813
8335 #define regBIF_CFG_DEV0_EPF2_0_ADAPTER_ID_W_BASE_IDX                                                    5
8336 #define regBIF_CFG_DEV0_EPF2_0_PMI_CAP_LIST                                                             0x10814
8337 #define regBIF_CFG_DEV0_EPF2_0_PMI_CAP_LIST_BASE_IDX                                                    5
8338 #define regBIF_CFG_DEV0_EPF2_0_PMI_CAP                                                                  0x10814
8339 #define regBIF_CFG_DEV0_EPF2_0_PMI_CAP_BASE_IDX                                                         5
8340 #define regBIF_CFG_DEV0_EPF2_0_PMI_STATUS_CNTL                                                          0x10815
8341 #define regBIF_CFG_DEV0_EPF2_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
8342 #define regBIF_CFG_DEV0_EPF2_0_SBRN                                                                     0x10818
8343 #define regBIF_CFG_DEV0_EPF2_0_SBRN_BASE_IDX                                                            5
8344 #define regBIF_CFG_DEV0_EPF2_0_FLADJ                                                                    0x10818
8345 #define regBIF_CFG_DEV0_EPF2_0_FLADJ_BASE_IDX                                                           5
8346 #define regBIF_CFG_DEV0_EPF2_0_DBESL_DBESLD                                                             0x10818
8347 #define regBIF_CFG_DEV0_EPF2_0_DBESL_DBESLD_BASE_IDX                                                    5
8348 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CAP_LIST                                                            0x10819
8349 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CAP_LIST_BASE_IDX                                                   5
8350 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CAP                                                                 0x10819
8351 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CAP_BASE_IDX                                                        5
8352 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CAP                                                               0x1081a
8353 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CAP_BASE_IDX                                                      5
8354 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CNTL                                                              0x1081b
8355 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CNTL_BASE_IDX                                                     5
8356 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_STATUS                                                            0x1081b
8357 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_STATUS_BASE_IDX                                                   5
8358 #define regBIF_CFG_DEV0_EPF2_0_LINK_CAP                                                                 0x1081c
8359 #define regBIF_CFG_DEV0_EPF2_0_LINK_CAP_BASE_IDX                                                        5
8360 #define regBIF_CFG_DEV0_EPF2_0_LINK_CNTL                                                                0x1081d
8361 #define regBIF_CFG_DEV0_EPF2_0_LINK_CNTL_BASE_IDX                                                       5
8362 #define regBIF_CFG_DEV0_EPF2_0_LINK_STATUS                                                              0x1081d
8363 #define regBIF_CFG_DEV0_EPF2_0_LINK_STATUS_BASE_IDX                                                     5
8364 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CAP2                                                              0x10822
8365 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CAP2_BASE_IDX                                                     5
8366 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CNTL2                                                             0x10823
8367 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_CNTL2_BASE_IDX                                                    5
8368 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_STATUS2                                                           0x10823
8369 #define regBIF_CFG_DEV0_EPF2_0_DEVICE_STATUS2_BASE_IDX                                                  5
8370 #define regBIF_CFG_DEV0_EPF2_0_LINK_CAP2                                                                0x10824
8371 #define regBIF_CFG_DEV0_EPF2_0_LINK_CAP2_BASE_IDX                                                       5
8372 #define regBIF_CFG_DEV0_EPF2_0_LINK_CNTL2                                                               0x10825
8373 #define regBIF_CFG_DEV0_EPF2_0_LINK_CNTL2_BASE_IDX                                                      5
8374 #define regBIF_CFG_DEV0_EPF2_0_LINK_STATUS2                                                             0x10825
8375 #define regBIF_CFG_DEV0_EPF2_0_LINK_STATUS2_BASE_IDX                                                    5
8376 #define regBIF_CFG_DEV0_EPF2_0_MSI_CAP_LIST                                                             0x10828
8377 #define regBIF_CFG_DEV0_EPF2_0_MSI_CAP_LIST_BASE_IDX                                                    5
8378 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_CNTL                                                             0x10828
8379 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_CNTL_BASE_IDX                                                    5
8380 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_ADDR_LO                                                          0x10829
8381 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
8382 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_ADDR_HI                                                          0x1082a
8383 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
8384 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_DATA                                                             0x1082a
8385 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_DATA_BASE_IDX                                                    5
8386 #define regBIF_CFG_DEV0_EPF2_0_MSI_EXT_MSG_DATA                                                         0x1082a
8387 #define regBIF_CFG_DEV0_EPF2_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
8388 #define regBIF_CFG_DEV0_EPF2_0_MSI_MASK                                                                 0x1082b
8389 #define regBIF_CFG_DEV0_EPF2_0_MSI_MASK_BASE_IDX                                                        5
8390 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_DATA_64                                                          0x1082b
8391 #define regBIF_CFG_DEV0_EPF2_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
8392 #define regBIF_CFG_DEV0_EPF2_0_MSI_EXT_MSG_DATA_64                                                      0x1082b
8393 #define regBIF_CFG_DEV0_EPF2_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
8394 #define regBIF_CFG_DEV0_EPF2_0_MSI_MASK_64                                                              0x1082c
8395 #define regBIF_CFG_DEV0_EPF2_0_MSI_MASK_64_BASE_IDX                                                     5
8396 #define regBIF_CFG_DEV0_EPF2_0_MSI_PENDING                                                              0x1082c
8397 #define regBIF_CFG_DEV0_EPF2_0_MSI_PENDING_BASE_IDX                                                     5
8398 #define regBIF_CFG_DEV0_EPF2_0_MSI_PENDING_64                                                           0x1082d
8399 #define regBIF_CFG_DEV0_EPF2_0_MSI_PENDING_64_BASE_IDX                                                  5
8400 #define regBIF_CFG_DEV0_EPF2_0_MSIX_CAP_LIST                                                            0x10830
8401 #define regBIF_CFG_DEV0_EPF2_0_MSIX_CAP_LIST_BASE_IDX                                                   5
8402 #define regBIF_CFG_DEV0_EPF2_0_MSIX_MSG_CNTL                                                            0x10830
8403 #define regBIF_CFG_DEV0_EPF2_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
8404 #define regBIF_CFG_DEV0_EPF2_0_MSIX_TABLE                                                               0x10831
8405 #define regBIF_CFG_DEV0_EPF2_0_MSIX_TABLE_BASE_IDX                                                      5
8406 #define regBIF_CFG_DEV0_EPF2_0_MSIX_PBA                                                                 0x10832
8407 #define regBIF_CFG_DEV0_EPF2_0_MSIX_PBA_BASE_IDX                                                        5
8408 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x10840
8409 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
8410 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x10841
8411 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
8412 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC1                                                    0x10842
8413 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
8414 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC2                                                    0x10843
8415 #define regBIF_CFG_DEV0_EPF2_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
8416 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x10854
8417 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
8418 #define regBIF_CFG_DEV0_EPF2_0_PCIE_UNCORR_ERR_STATUS                                                   0x10855
8419 #define regBIF_CFG_DEV0_EPF2_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
8420 #define regBIF_CFG_DEV0_EPF2_0_PCIE_UNCORR_ERR_MASK                                                     0x10856
8421 #define regBIF_CFG_DEV0_EPF2_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
8422 #define regBIF_CFG_DEV0_EPF2_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x10857
8423 #define regBIF_CFG_DEV0_EPF2_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
8424 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CORR_ERR_STATUS                                                     0x10858
8425 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
8426 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CORR_ERR_MASK                                                       0x10859
8427 #define regBIF_CFG_DEV0_EPF2_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
8428 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1085a
8429 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
8430 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG0                                                            0x1085b
8431 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
8432 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG1                                                            0x1085c
8433 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
8434 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG2                                                            0x1085d
8435 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
8436 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG3                                                            0x1085e
8437 #define regBIF_CFG_DEV0_EPF2_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
8438 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG0                                                     0x10862
8439 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
8440 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG1                                                     0x10863
8441 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
8442 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG2                                                     0x10864
8443 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
8444 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG3                                                     0x10865
8445 #define regBIF_CFG_DEV0_EPF2_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
8446 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR_ENH_CAP_LIST                                                    0x10880
8447 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
8448 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR1_CAP                                                            0x10881
8449 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
8450 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR1_CNTL                                                           0x10882
8451 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
8452 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR2_CAP                                                            0x10883
8453 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
8454 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR2_CNTL                                                           0x10884
8455 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
8456 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR3_CAP                                                            0x10885
8457 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
8458 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR3_CNTL                                                           0x10886
8459 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
8460 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR4_CAP                                                            0x10887
8461 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
8462 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR4_CNTL                                                           0x10888
8463 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
8464 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR5_CAP                                                            0x10889
8465 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
8466 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR5_CNTL                                                           0x1088a
8467 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
8468 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR6_CAP                                                            0x1088b
8469 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
8470 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR6_CNTL                                                           0x1088c
8471 #define regBIF_CFG_DEV0_EPF2_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
8472 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x10890
8473 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
8474 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x10891
8475 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
8476 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_DATA                                                     0x10892
8477 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
8478 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_CAP                                                      0x10893
8479 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
8480 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_ENH_CAP_LIST                                                    0x10894
8481 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
8482 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_CAP                                                             0x10895
8483 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_CAP_BASE_IDX                                                    5
8484 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_LATENCY_INDICATOR                                               0x10896
8485 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
8486 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_STATUS                                                          0x10897
8487 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
8488 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_CNTL                                                            0x10897
8489 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
8490 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x10898
8491 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
8492 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x10898
8493 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
8494 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x10898
8495 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
8496 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x10898
8497 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
8498 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x10899
8499 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
8500 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x10899
8501 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
8502 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x10899
8503 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
8504 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x10899
8505 #define regBIF_CFG_DEV0_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
8506 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ACS_ENH_CAP_LIST                                                    0x108a8
8507 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
8508 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ACS_CAP                                                             0x108a9
8509 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ACS_CAP_BASE_IDX                                                    5
8510 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ACS_CNTL                                                            0x108a9
8511 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
8512 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PASID_ENH_CAP_LIST                                                  0x108b4
8513 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
8514 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PASID_CAP                                                           0x108b5
8515 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PASID_CAP_BASE_IDX                                                  5
8516 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PASID_CNTL                                                          0x108b5
8517 #define regBIF_CFG_DEV0_EPF2_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
8518 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ARI_ENH_CAP_LIST                                                    0x108ca
8519 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
8520 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ARI_CAP                                                             0x108cb
8521 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ARI_CAP_BASE_IDX                                                    5
8522 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ARI_CNTL                                                            0x108cb
8523 #define regBIF_CFG_DEV0_EPF2_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
8524 
8525 
8526 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf3_bifcfgdecp
8527 // base address: 0x10143000
8528 #define regBIF_CFG_DEV0_EPF3_0_VENDOR_ID                                                                0x10c00
8529 #define regBIF_CFG_DEV0_EPF3_0_VENDOR_ID_BASE_IDX                                                       5
8530 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_ID                                                                0x10c00
8531 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_ID_BASE_IDX                                                       5
8532 #define regBIF_CFG_DEV0_EPF3_0_COMMAND                                                                  0x10c01
8533 #define regBIF_CFG_DEV0_EPF3_0_COMMAND_BASE_IDX                                                         5
8534 #define regBIF_CFG_DEV0_EPF3_0_STATUS                                                                   0x10c01
8535 #define regBIF_CFG_DEV0_EPF3_0_STATUS_BASE_IDX                                                          5
8536 #define regBIF_CFG_DEV0_EPF3_0_REVISION_ID                                                              0x10c02
8537 #define regBIF_CFG_DEV0_EPF3_0_REVISION_ID_BASE_IDX                                                     5
8538 #define regBIF_CFG_DEV0_EPF3_0_PROG_INTERFACE                                                           0x10c02
8539 #define regBIF_CFG_DEV0_EPF3_0_PROG_INTERFACE_BASE_IDX                                                  5
8540 #define regBIF_CFG_DEV0_EPF3_0_SUB_CLASS                                                                0x10c02
8541 #define regBIF_CFG_DEV0_EPF3_0_SUB_CLASS_BASE_IDX                                                       5
8542 #define regBIF_CFG_DEV0_EPF3_0_BASE_CLASS                                                               0x10c02
8543 #define regBIF_CFG_DEV0_EPF3_0_BASE_CLASS_BASE_IDX                                                      5
8544 #define regBIF_CFG_DEV0_EPF3_0_CACHE_LINE                                                               0x10c03
8545 #define regBIF_CFG_DEV0_EPF3_0_CACHE_LINE_BASE_IDX                                                      5
8546 #define regBIF_CFG_DEV0_EPF3_0_LATENCY                                                                  0x10c03
8547 #define regBIF_CFG_DEV0_EPF3_0_LATENCY_BASE_IDX                                                         5
8548 #define regBIF_CFG_DEV0_EPF3_0_HEADER                                                                   0x10c03
8549 #define regBIF_CFG_DEV0_EPF3_0_HEADER_BASE_IDX                                                          5
8550 #define regBIF_CFG_DEV0_EPF3_0_BIST                                                                     0x10c03
8551 #define regBIF_CFG_DEV0_EPF3_0_BIST_BASE_IDX                                                            5
8552 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_1                                                              0x10c04
8553 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_1_BASE_IDX                                                     5
8554 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_2                                                              0x10c05
8555 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_2_BASE_IDX                                                     5
8556 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_3                                                              0x10c06
8557 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_3_BASE_IDX                                                     5
8558 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_4                                                              0x10c07
8559 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_4_BASE_IDX                                                     5
8560 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_5                                                              0x10c08
8561 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_5_BASE_IDX                                                     5
8562 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_6                                                              0x10c09
8563 #define regBIF_CFG_DEV0_EPF3_0_BASE_ADDR_6_BASE_IDX                                                     5
8564 #define regBIF_CFG_DEV0_EPF3_0_CARDBUS_CIS_PTR                                                          0x10c0a
8565 #define regBIF_CFG_DEV0_EPF3_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
8566 #define regBIF_CFG_DEV0_EPF3_0_ADAPTER_ID                                                               0x10c0b
8567 #define regBIF_CFG_DEV0_EPF3_0_ADAPTER_ID_BASE_IDX                                                      5
8568 #define regBIF_CFG_DEV0_EPF3_0_ROM_BASE_ADDR                                                            0x10c0c
8569 #define regBIF_CFG_DEV0_EPF3_0_ROM_BASE_ADDR_BASE_IDX                                                   5
8570 #define regBIF_CFG_DEV0_EPF3_0_CAP_PTR                                                                  0x10c0d
8571 #define regBIF_CFG_DEV0_EPF3_0_CAP_PTR_BASE_IDX                                                         5
8572 #define regBIF_CFG_DEV0_EPF3_0_INTERRUPT_LINE                                                           0x10c0f
8573 #define regBIF_CFG_DEV0_EPF3_0_INTERRUPT_LINE_BASE_IDX                                                  5
8574 #define regBIF_CFG_DEV0_EPF3_0_INTERRUPT_PIN                                                            0x10c0f
8575 #define regBIF_CFG_DEV0_EPF3_0_INTERRUPT_PIN_BASE_IDX                                                   5
8576 #define regBIF_CFG_DEV0_EPF3_0_MIN_GRANT                                                                0x10c0f
8577 #define regBIF_CFG_DEV0_EPF3_0_MIN_GRANT_BASE_IDX                                                       5
8578 #define regBIF_CFG_DEV0_EPF3_0_MAX_LATENCY                                                              0x10c0f
8579 #define regBIF_CFG_DEV0_EPF3_0_MAX_LATENCY_BASE_IDX                                                     5
8580 #define regBIF_CFG_DEV0_EPF3_0_VENDOR_CAP_LIST                                                          0x10c12
8581 #define regBIF_CFG_DEV0_EPF3_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
8582 #define regBIF_CFG_DEV0_EPF3_0_ADAPTER_ID_W                                                             0x10c13
8583 #define regBIF_CFG_DEV0_EPF3_0_ADAPTER_ID_W_BASE_IDX                                                    5
8584 #define regBIF_CFG_DEV0_EPF3_0_PMI_CAP_LIST                                                             0x10c14
8585 #define regBIF_CFG_DEV0_EPF3_0_PMI_CAP_LIST_BASE_IDX                                                    5
8586 #define regBIF_CFG_DEV0_EPF3_0_PMI_CAP                                                                  0x10c14
8587 #define regBIF_CFG_DEV0_EPF3_0_PMI_CAP_BASE_IDX                                                         5
8588 #define regBIF_CFG_DEV0_EPF3_0_PMI_STATUS_CNTL                                                          0x10c15
8589 #define regBIF_CFG_DEV0_EPF3_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
8590 #define regBIF_CFG_DEV0_EPF3_0_SBRN                                                                     0x10c18
8591 #define regBIF_CFG_DEV0_EPF3_0_SBRN_BASE_IDX                                                            5
8592 #define regBIF_CFG_DEV0_EPF3_0_FLADJ                                                                    0x10c18
8593 #define regBIF_CFG_DEV0_EPF3_0_FLADJ_BASE_IDX                                                           5
8594 #define regBIF_CFG_DEV0_EPF3_0_DBESL_DBESLD                                                             0x10c18
8595 #define regBIF_CFG_DEV0_EPF3_0_DBESL_DBESLD_BASE_IDX                                                    5
8596 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CAP_LIST                                                            0x10c19
8597 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CAP_LIST_BASE_IDX                                                   5
8598 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CAP                                                                 0x10c19
8599 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CAP_BASE_IDX                                                        5
8600 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CAP                                                               0x10c1a
8601 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CAP_BASE_IDX                                                      5
8602 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CNTL                                                              0x10c1b
8603 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CNTL_BASE_IDX                                                     5
8604 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_STATUS                                                            0x10c1b
8605 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_STATUS_BASE_IDX                                                   5
8606 #define regBIF_CFG_DEV0_EPF3_0_LINK_CAP                                                                 0x10c1c
8607 #define regBIF_CFG_DEV0_EPF3_0_LINK_CAP_BASE_IDX                                                        5
8608 #define regBIF_CFG_DEV0_EPF3_0_LINK_CNTL                                                                0x10c1d
8609 #define regBIF_CFG_DEV0_EPF3_0_LINK_CNTL_BASE_IDX                                                       5
8610 #define regBIF_CFG_DEV0_EPF3_0_LINK_STATUS                                                              0x10c1d
8611 #define regBIF_CFG_DEV0_EPF3_0_LINK_STATUS_BASE_IDX                                                     5
8612 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CAP2                                                              0x10c22
8613 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CAP2_BASE_IDX                                                     5
8614 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CNTL2                                                             0x10c23
8615 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_CNTL2_BASE_IDX                                                    5
8616 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_STATUS2                                                           0x10c23
8617 #define regBIF_CFG_DEV0_EPF3_0_DEVICE_STATUS2_BASE_IDX                                                  5
8618 #define regBIF_CFG_DEV0_EPF3_0_LINK_CAP2                                                                0x10c24
8619 #define regBIF_CFG_DEV0_EPF3_0_LINK_CAP2_BASE_IDX                                                       5
8620 #define regBIF_CFG_DEV0_EPF3_0_LINK_CNTL2                                                               0x10c25
8621 #define regBIF_CFG_DEV0_EPF3_0_LINK_CNTL2_BASE_IDX                                                      5
8622 #define regBIF_CFG_DEV0_EPF3_0_LINK_STATUS2                                                             0x10c25
8623 #define regBIF_CFG_DEV0_EPF3_0_LINK_STATUS2_BASE_IDX                                                    5
8624 #define regBIF_CFG_DEV0_EPF3_0_MSI_CAP_LIST                                                             0x10c28
8625 #define regBIF_CFG_DEV0_EPF3_0_MSI_CAP_LIST_BASE_IDX                                                    5
8626 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_CNTL                                                             0x10c28
8627 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_CNTL_BASE_IDX                                                    5
8628 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_ADDR_LO                                                          0x10c29
8629 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
8630 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_ADDR_HI                                                          0x10c2a
8631 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
8632 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_DATA                                                             0x10c2a
8633 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_DATA_BASE_IDX                                                    5
8634 #define regBIF_CFG_DEV0_EPF3_0_MSI_EXT_MSG_DATA                                                         0x10c2a
8635 #define regBIF_CFG_DEV0_EPF3_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
8636 #define regBIF_CFG_DEV0_EPF3_0_MSI_MASK                                                                 0x10c2b
8637 #define regBIF_CFG_DEV0_EPF3_0_MSI_MASK_BASE_IDX                                                        5
8638 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_DATA_64                                                          0x10c2b
8639 #define regBIF_CFG_DEV0_EPF3_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
8640 #define regBIF_CFG_DEV0_EPF3_0_MSI_EXT_MSG_DATA_64                                                      0x10c2b
8641 #define regBIF_CFG_DEV0_EPF3_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
8642 #define regBIF_CFG_DEV0_EPF3_0_MSI_MASK_64                                                              0x10c2c
8643 #define regBIF_CFG_DEV0_EPF3_0_MSI_MASK_64_BASE_IDX                                                     5
8644 #define regBIF_CFG_DEV0_EPF3_0_MSI_PENDING                                                              0x10c2c
8645 #define regBIF_CFG_DEV0_EPF3_0_MSI_PENDING_BASE_IDX                                                     5
8646 #define regBIF_CFG_DEV0_EPF3_0_MSI_PENDING_64                                                           0x10c2d
8647 #define regBIF_CFG_DEV0_EPF3_0_MSI_PENDING_64_BASE_IDX                                                  5
8648 #define regBIF_CFG_DEV0_EPF3_0_MSIX_CAP_LIST                                                            0x10c30
8649 #define regBIF_CFG_DEV0_EPF3_0_MSIX_CAP_LIST_BASE_IDX                                                   5
8650 #define regBIF_CFG_DEV0_EPF3_0_MSIX_MSG_CNTL                                                            0x10c30
8651 #define regBIF_CFG_DEV0_EPF3_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
8652 #define regBIF_CFG_DEV0_EPF3_0_MSIX_TABLE                                                               0x10c31
8653 #define regBIF_CFG_DEV0_EPF3_0_MSIX_TABLE_BASE_IDX                                                      5
8654 #define regBIF_CFG_DEV0_EPF3_0_MSIX_PBA                                                                 0x10c32
8655 #define regBIF_CFG_DEV0_EPF3_0_MSIX_PBA_BASE_IDX                                                        5
8656 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x10c40
8657 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
8658 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x10c41
8659 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
8660 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC1                                                    0x10c42
8661 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
8662 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC2                                                    0x10c43
8663 #define regBIF_CFG_DEV0_EPF3_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
8664 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x10c54
8665 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
8666 #define regBIF_CFG_DEV0_EPF3_0_PCIE_UNCORR_ERR_STATUS                                                   0x10c55
8667 #define regBIF_CFG_DEV0_EPF3_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
8668 #define regBIF_CFG_DEV0_EPF3_0_PCIE_UNCORR_ERR_MASK                                                     0x10c56
8669 #define regBIF_CFG_DEV0_EPF3_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
8670 #define regBIF_CFG_DEV0_EPF3_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x10c57
8671 #define regBIF_CFG_DEV0_EPF3_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
8672 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CORR_ERR_STATUS                                                     0x10c58
8673 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
8674 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CORR_ERR_MASK                                                       0x10c59
8675 #define regBIF_CFG_DEV0_EPF3_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
8676 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x10c5a
8677 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
8678 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG0                                                            0x10c5b
8679 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
8680 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG1                                                            0x10c5c
8681 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
8682 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG2                                                            0x10c5d
8683 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
8684 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG3                                                            0x10c5e
8685 #define regBIF_CFG_DEV0_EPF3_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
8686 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG0                                                     0x10c62
8687 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
8688 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG1                                                     0x10c63
8689 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
8690 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG2                                                     0x10c64
8691 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
8692 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG3                                                     0x10c65
8693 #define regBIF_CFG_DEV0_EPF3_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
8694 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR_ENH_CAP_LIST                                                    0x10c80
8695 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
8696 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR1_CAP                                                            0x10c81
8697 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
8698 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR1_CNTL                                                           0x10c82
8699 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
8700 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR2_CAP                                                            0x10c83
8701 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
8702 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR2_CNTL                                                           0x10c84
8703 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
8704 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR3_CAP                                                            0x10c85
8705 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
8706 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR3_CNTL                                                           0x10c86
8707 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
8708 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR4_CAP                                                            0x10c87
8709 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
8710 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR4_CNTL                                                           0x10c88
8711 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
8712 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR5_CAP                                                            0x10c89
8713 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
8714 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR5_CNTL                                                           0x10c8a
8715 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
8716 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR6_CAP                                                            0x10c8b
8717 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
8718 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR6_CNTL                                                           0x10c8c
8719 #define regBIF_CFG_DEV0_EPF3_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
8720 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x10c90
8721 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
8722 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x10c91
8723 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
8724 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_DATA                                                     0x10c92
8725 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
8726 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_CAP                                                      0x10c93
8727 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
8728 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_ENH_CAP_LIST                                                    0x10c94
8729 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
8730 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_CAP                                                             0x10c95
8731 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_CAP_BASE_IDX                                                    5
8732 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_LATENCY_INDICATOR                                               0x10c96
8733 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
8734 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_STATUS                                                          0x10c97
8735 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
8736 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_CNTL                                                            0x10c97
8737 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
8738 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x10c98
8739 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
8740 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x10c98
8741 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
8742 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x10c98
8743 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
8744 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x10c98
8745 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
8746 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x10c99
8747 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
8748 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x10c99
8749 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
8750 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x10c99
8751 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
8752 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x10c99
8753 #define regBIF_CFG_DEV0_EPF3_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
8754 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ACS_ENH_CAP_LIST                                                    0x10ca8
8755 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
8756 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ACS_CAP                                                             0x10ca9
8757 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ACS_CAP_BASE_IDX                                                    5
8758 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ACS_CNTL                                                            0x10ca9
8759 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
8760 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PASID_ENH_CAP_LIST                                                  0x10cb4
8761 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
8762 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PASID_CAP                                                           0x10cb5
8763 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PASID_CAP_BASE_IDX                                                  5
8764 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PASID_CNTL                                                          0x10cb5
8765 #define regBIF_CFG_DEV0_EPF3_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
8766 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ARI_ENH_CAP_LIST                                                    0x10cca
8767 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
8768 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ARI_CAP                                                             0x10ccb
8769 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ARI_CAP_BASE_IDX                                                    5
8770 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ARI_CNTL                                                            0x10ccb
8771 #define regBIF_CFG_DEV0_EPF3_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
8772 
8773 
8774 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf4_bifcfgdecp
8775 // base address: 0x10144000
8776 #define regBIF_CFG_DEV0_EPF4_0_VENDOR_ID                                                                0x11000
8777 #define regBIF_CFG_DEV0_EPF4_0_VENDOR_ID_BASE_IDX                                                       5
8778 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_ID                                                                0x11000
8779 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_ID_BASE_IDX                                                       5
8780 #define regBIF_CFG_DEV0_EPF4_0_COMMAND                                                                  0x11001
8781 #define regBIF_CFG_DEV0_EPF4_0_COMMAND_BASE_IDX                                                         5
8782 #define regBIF_CFG_DEV0_EPF4_0_STATUS                                                                   0x11001
8783 #define regBIF_CFG_DEV0_EPF4_0_STATUS_BASE_IDX                                                          5
8784 #define regBIF_CFG_DEV0_EPF4_0_REVISION_ID                                                              0x11002
8785 #define regBIF_CFG_DEV0_EPF4_0_REVISION_ID_BASE_IDX                                                     5
8786 #define regBIF_CFG_DEV0_EPF4_0_PROG_INTERFACE                                                           0x11002
8787 #define regBIF_CFG_DEV0_EPF4_0_PROG_INTERFACE_BASE_IDX                                                  5
8788 #define regBIF_CFG_DEV0_EPF4_0_SUB_CLASS                                                                0x11002
8789 #define regBIF_CFG_DEV0_EPF4_0_SUB_CLASS_BASE_IDX                                                       5
8790 #define regBIF_CFG_DEV0_EPF4_0_BASE_CLASS                                                               0x11002
8791 #define regBIF_CFG_DEV0_EPF4_0_BASE_CLASS_BASE_IDX                                                      5
8792 #define regBIF_CFG_DEV0_EPF4_0_CACHE_LINE                                                               0x11003
8793 #define regBIF_CFG_DEV0_EPF4_0_CACHE_LINE_BASE_IDX                                                      5
8794 #define regBIF_CFG_DEV0_EPF4_0_LATENCY                                                                  0x11003
8795 #define regBIF_CFG_DEV0_EPF4_0_LATENCY_BASE_IDX                                                         5
8796 #define regBIF_CFG_DEV0_EPF4_0_HEADER                                                                   0x11003
8797 #define regBIF_CFG_DEV0_EPF4_0_HEADER_BASE_IDX                                                          5
8798 #define regBIF_CFG_DEV0_EPF4_0_BIST                                                                     0x11003
8799 #define regBIF_CFG_DEV0_EPF4_0_BIST_BASE_IDX                                                            5
8800 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_1                                                              0x11004
8801 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_1_BASE_IDX                                                     5
8802 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_2                                                              0x11005
8803 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_2_BASE_IDX                                                     5
8804 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_3                                                              0x11006
8805 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_3_BASE_IDX                                                     5
8806 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_4                                                              0x11007
8807 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_4_BASE_IDX                                                     5
8808 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_5                                                              0x11008
8809 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_5_BASE_IDX                                                     5
8810 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_6                                                              0x11009
8811 #define regBIF_CFG_DEV0_EPF4_0_BASE_ADDR_6_BASE_IDX                                                     5
8812 #define regBIF_CFG_DEV0_EPF4_0_CARDBUS_CIS_PTR                                                          0x1100a
8813 #define regBIF_CFG_DEV0_EPF4_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
8814 #define regBIF_CFG_DEV0_EPF4_0_ADAPTER_ID                                                               0x1100b
8815 #define regBIF_CFG_DEV0_EPF4_0_ADAPTER_ID_BASE_IDX                                                      5
8816 #define regBIF_CFG_DEV0_EPF4_0_ROM_BASE_ADDR                                                            0x1100c
8817 #define regBIF_CFG_DEV0_EPF4_0_ROM_BASE_ADDR_BASE_IDX                                                   5
8818 #define regBIF_CFG_DEV0_EPF4_0_CAP_PTR                                                                  0x1100d
8819 #define regBIF_CFG_DEV0_EPF4_0_CAP_PTR_BASE_IDX                                                         5
8820 #define regBIF_CFG_DEV0_EPF4_0_INTERRUPT_LINE                                                           0x1100f
8821 #define regBIF_CFG_DEV0_EPF4_0_INTERRUPT_LINE_BASE_IDX                                                  5
8822 #define regBIF_CFG_DEV0_EPF4_0_INTERRUPT_PIN                                                            0x1100f
8823 #define regBIF_CFG_DEV0_EPF4_0_INTERRUPT_PIN_BASE_IDX                                                   5
8824 #define regBIF_CFG_DEV0_EPF4_0_MIN_GRANT                                                                0x1100f
8825 #define regBIF_CFG_DEV0_EPF4_0_MIN_GRANT_BASE_IDX                                                       5
8826 #define regBIF_CFG_DEV0_EPF4_0_MAX_LATENCY                                                              0x1100f
8827 #define regBIF_CFG_DEV0_EPF4_0_MAX_LATENCY_BASE_IDX                                                     5
8828 #define regBIF_CFG_DEV0_EPF4_0_VENDOR_CAP_LIST                                                          0x11012
8829 #define regBIF_CFG_DEV0_EPF4_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
8830 #define regBIF_CFG_DEV0_EPF4_0_ADAPTER_ID_W                                                             0x11013
8831 #define regBIF_CFG_DEV0_EPF4_0_ADAPTER_ID_W_BASE_IDX                                                    5
8832 #define regBIF_CFG_DEV0_EPF4_0_PMI_CAP_LIST                                                             0x11014
8833 #define regBIF_CFG_DEV0_EPF4_0_PMI_CAP_LIST_BASE_IDX                                                    5
8834 #define regBIF_CFG_DEV0_EPF4_0_PMI_CAP                                                                  0x11014
8835 #define regBIF_CFG_DEV0_EPF4_0_PMI_CAP_BASE_IDX                                                         5
8836 #define regBIF_CFG_DEV0_EPF4_0_PMI_STATUS_CNTL                                                          0x11015
8837 #define regBIF_CFG_DEV0_EPF4_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
8838 #define regBIF_CFG_DEV0_EPF4_0_SBRN                                                                     0x11018
8839 #define regBIF_CFG_DEV0_EPF4_0_SBRN_BASE_IDX                                                            5
8840 #define regBIF_CFG_DEV0_EPF4_0_FLADJ                                                                    0x11018
8841 #define regBIF_CFG_DEV0_EPF4_0_FLADJ_BASE_IDX                                                           5
8842 #define regBIF_CFG_DEV0_EPF4_0_DBESL_DBESLD                                                             0x11018
8843 #define regBIF_CFG_DEV0_EPF4_0_DBESL_DBESLD_BASE_IDX                                                    5
8844 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CAP_LIST                                                            0x11019
8845 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CAP_LIST_BASE_IDX                                                   5
8846 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CAP                                                                 0x11019
8847 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CAP_BASE_IDX                                                        5
8848 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CAP                                                               0x1101a
8849 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CAP_BASE_IDX                                                      5
8850 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CNTL                                                              0x1101b
8851 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CNTL_BASE_IDX                                                     5
8852 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_STATUS                                                            0x1101b
8853 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_STATUS_BASE_IDX                                                   5
8854 #define regBIF_CFG_DEV0_EPF4_0_LINK_CAP                                                                 0x1101c
8855 #define regBIF_CFG_DEV0_EPF4_0_LINK_CAP_BASE_IDX                                                        5
8856 #define regBIF_CFG_DEV0_EPF4_0_LINK_CNTL                                                                0x1101d
8857 #define regBIF_CFG_DEV0_EPF4_0_LINK_CNTL_BASE_IDX                                                       5
8858 #define regBIF_CFG_DEV0_EPF4_0_LINK_STATUS                                                              0x1101d
8859 #define regBIF_CFG_DEV0_EPF4_0_LINK_STATUS_BASE_IDX                                                     5
8860 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CAP2                                                              0x11022
8861 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CAP2_BASE_IDX                                                     5
8862 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CNTL2                                                             0x11023
8863 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_CNTL2_BASE_IDX                                                    5
8864 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_STATUS2                                                           0x11023
8865 #define regBIF_CFG_DEV0_EPF4_0_DEVICE_STATUS2_BASE_IDX                                                  5
8866 #define regBIF_CFG_DEV0_EPF4_0_LINK_CAP2                                                                0x11024
8867 #define regBIF_CFG_DEV0_EPF4_0_LINK_CAP2_BASE_IDX                                                       5
8868 #define regBIF_CFG_DEV0_EPF4_0_LINK_CNTL2                                                               0x11025
8869 #define regBIF_CFG_DEV0_EPF4_0_LINK_CNTL2_BASE_IDX                                                      5
8870 #define regBIF_CFG_DEV0_EPF4_0_LINK_STATUS2                                                             0x11025
8871 #define regBIF_CFG_DEV0_EPF4_0_LINK_STATUS2_BASE_IDX                                                    5
8872 #define regBIF_CFG_DEV0_EPF4_0_MSI_CAP_LIST                                                             0x11028
8873 #define regBIF_CFG_DEV0_EPF4_0_MSI_CAP_LIST_BASE_IDX                                                    5
8874 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_CNTL                                                             0x11028
8875 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_CNTL_BASE_IDX                                                    5
8876 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_ADDR_LO                                                          0x11029
8877 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
8878 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_ADDR_HI                                                          0x1102a
8879 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
8880 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_DATA                                                             0x1102a
8881 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_DATA_BASE_IDX                                                    5
8882 #define regBIF_CFG_DEV0_EPF4_0_MSI_EXT_MSG_DATA                                                         0x1102a
8883 #define regBIF_CFG_DEV0_EPF4_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
8884 #define regBIF_CFG_DEV0_EPF4_0_MSI_MASK                                                                 0x1102b
8885 #define regBIF_CFG_DEV0_EPF4_0_MSI_MASK_BASE_IDX                                                        5
8886 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_DATA_64                                                          0x1102b
8887 #define regBIF_CFG_DEV0_EPF4_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
8888 #define regBIF_CFG_DEV0_EPF4_0_MSI_EXT_MSG_DATA_64                                                      0x1102b
8889 #define regBIF_CFG_DEV0_EPF4_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
8890 #define regBIF_CFG_DEV0_EPF4_0_MSI_MASK_64                                                              0x1102c
8891 #define regBIF_CFG_DEV0_EPF4_0_MSI_MASK_64_BASE_IDX                                                     5
8892 #define regBIF_CFG_DEV0_EPF4_0_MSI_PENDING                                                              0x1102c
8893 #define regBIF_CFG_DEV0_EPF4_0_MSI_PENDING_BASE_IDX                                                     5
8894 #define regBIF_CFG_DEV0_EPF4_0_MSI_PENDING_64                                                           0x1102d
8895 #define regBIF_CFG_DEV0_EPF4_0_MSI_PENDING_64_BASE_IDX                                                  5
8896 #define regBIF_CFG_DEV0_EPF4_0_MSIX_CAP_LIST                                                            0x11030
8897 #define regBIF_CFG_DEV0_EPF4_0_MSIX_CAP_LIST_BASE_IDX                                                   5
8898 #define regBIF_CFG_DEV0_EPF4_0_MSIX_MSG_CNTL                                                            0x11030
8899 #define regBIF_CFG_DEV0_EPF4_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
8900 #define regBIF_CFG_DEV0_EPF4_0_MSIX_TABLE                                                               0x11031
8901 #define regBIF_CFG_DEV0_EPF4_0_MSIX_TABLE_BASE_IDX                                                      5
8902 #define regBIF_CFG_DEV0_EPF4_0_MSIX_PBA                                                                 0x11032
8903 #define regBIF_CFG_DEV0_EPF4_0_MSIX_PBA_BASE_IDX                                                        5
8904 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x11040
8905 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
8906 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x11041
8907 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
8908 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC1                                                    0x11042
8909 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
8910 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC2                                                    0x11043
8911 #define regBIF_CFG_DEV0_EPF4_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
8912 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x11054
8913 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
8914 #define regBIF_CFG_DEV0_EPF4_0_PCIE_UNCORR_ERR_STATUS                                                   0x11055
8915 #define regBIF_CFG_DEV0_EPF4_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
8916 #define regBIF_CFG_DEV0_EPF4_0_PCIE_UNCORR_ERR_MASK                                                     0x11056
8917 #define regBIF_CFG_DEV0_EPF4_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
8918 #define regBIF_CFG_DEV0_EPF4_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x11057
8919 #define regBIF_CFG_DEV0_EPF4_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
8920 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CORR_ERR_STATUS                                                     0x11058
8921 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
8922 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CORR_ERR_MASK                                                       0x11059
8923 #define regBIF_CFG_DEV0_EPF4_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
8924 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1105a
8925 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
8926 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG0                                                            0x1105b
8927 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
8928 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG1                                                            0x1105c
8929 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
8930 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG2                                                            0x1105d
8931 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
8932 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG3                                                            0x1105e
8933 #define regBIF_CFG_DEV0_EPF4_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
8934 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG0                                                     0x11062
8935 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
8936 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG1                                                     0x11063
8937 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
8938 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG2                                                     0x11064
8939 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
8940 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG3                                                     0x11065
8941 #define regBIF_CFG_DEV0_EPF4_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
8942 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR_ENH_CAP_LIST                                                    0x11080
8943 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
8944 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR1_CAP                                                            0x11081
8945 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
8946 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR1_CNTL                                                           0x11082
8947 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
8948 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR2_CAP                                                            0x11083
8949 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
8950 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR2_CNTL                                                           0x11084
8951 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
8952 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR3_CAP                                                            0x11085
8953 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
8954 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR3_CNTL                                                           0x11086
8955 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
8956 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR4_CAP                                                            0x11087
8957 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
8958 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR4_CNTL                                                           0x11088
8959 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
8960 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR5_CAP                                                            0x11089
8961 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
8962 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR5_CNTL                                                           0x1108a
8963 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
8964 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR6_CAP                                                            0x1108b
8965 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
8966 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR6_CNTL                                                           0x1108c
8967 #define regBIF_CFG_DEV0_EPF4_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
8968 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x11090
8969 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
8970 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x11091
8971 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
8972 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_DATA                                                     0x11092
8973 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
8974 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_CAP                                                      0x11093
8975 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
8976 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_ENH_CAP_LIST                                                    0x11094
8977 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
8978 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_CAP                                                             0x11095
8979 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_CAP_BASE_IDX                                                    5
8980 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_LATENCY_INDICATOR                                               0x11096
8981 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
8982 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_STATUS                                                          0x11097
8983 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
8984 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_CNTL                                                            0x11097
8985 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
8986 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x11098
8987 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
8988 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x11098
8989 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
8990 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x11098
8991 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
8992 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x11098
8993 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
8994 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x11099
8995 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
8996 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x11099
8997 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
8998 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x11099
8999 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
9000 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x11099
9001 #define regBIF_CFG_DEV0_EPF4_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
9002 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ACS_ENH_CAP_LIST                                                    0x110a8
9003 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
9004 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ACS_CAP                                                             0x110a9
9005 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ACS_CAP_BASE_IDX                                                    5
9006 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ACS_CNTL                                                            0x110a9
9007 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
9008 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PASID_ENH_CAP_LIST                                                  0x110b4
9009 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
9010 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PASID_CAP                                                           0x110b5
9011 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PASID_CAP_BASE_IDX                                                  5
9012 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PASID_CNTL                                                          0x110b5
9013 #define regBIF_CFG_DEV0_EPF4_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
9014 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ARI_ENH_CAP_LIST                                                    0x110ca
9015 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
9016 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ARI_CAP                                                             0x110cb
9017 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ARI_CAP_BASE_IDX                                                    5
9018 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ARI_CNTL                                                            0x110cb
9019 #define regBIF_CFG_DEV0_EPF4_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
9020 
9021 
9022 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf5_bifcfgdecp
9023 // base address: 0x10145000
9024 #define regBIF_CFG_DEV0_EPF5_0_VENDOR_ID                                                                0x11400
9025 #define regBIF_CFG_DEV0_EPF5_0_VENDOR_ID_BASE_IDX                                                       5
9026 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_ID                                                                0x11400
9027 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_ID_BASE_IDX                                                       5
9028 #define regBIF_CFG_DEV0_EPF5_0_COMMAND                                                                  0x11401
9029 #define regBIF_CFG_DEV0_EPF5_0_COMMAND_BASE_IDX                                                         5
9030 #define regBIF_CFG_DEV0_EPF5_0_STATUS                                                                   0x11401
9031 #define regBIF_CFG_DEV0_EPF5_0_STATUS_BASE_IDX                                                          5
9032 #define regBIF_CFG_DEV0_EPF5_0_REVISION_ID                                                              0x11402
9033 #define regBIF_CFG_DEV0_EPF5_0_REVISION_ID_BASE_IDX                                                     5
9034 #define regBIF_CFG_DEV0_EPF5_0_PROG_INTERFACE                                                           0x11402
9035 #define regBIF_CFG_DEV0_EPF5_0_PROG_INTERFACE_BASE_IDX                                                  5
9036 #define regBIF_CFG_DEV0_EPF5_0_SUB_CLASS                                                                0x11402
9037 #define regBIF_CFG_DEV0_EPF5_0_SUB_CLASS_BASE_IDX                                                       5
9038 #define regBIF_CFG_DEV0_EPF5_0_BASE_CLASS                                                               0x11402
9039 #define regBIF_CFG_DEV0_EPF5_0_BASE_CLASS_BASE_IDX                                                      5
9040 #define regBIF_CFG_DEV0_EPF5_0_CACHE_LINE                                                               0x11403
9041 #define regBIF_CFG_DEV0_EPF5_0_CACHE_LINE_BASE_IDX                                                      5
9042 #define regBIF_CFG_DEV0_EPF5_0_LATENCY                                                                  0x11403
9043 #define regBIF_CFG_DEV0_EPF5_0_LATENCY_BASE_IDX                                                         5
9044 #define regBIF_CFG_DEV0_EPF5_0_HEADER                                                                   0x11403
9045 #define regBIF_CFG_DEV0_EPF5_0_HEADER_BASE_IDX                                                          5
9046 #define regBIF_CFG_DEV0_EPF5_0_BIST                                                                     0x11403
9047 #define regBIF_CFG_DEV0_EPF5_0_BIST_BASE_IDX                                                            5
9048 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_1                                                              0x11404
9049 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_1_BASE_IDX                                                     5
9050 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_2                                                              0x11405
9051 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_2_BASE_IDX                                                     5
9052 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_3                                                              0x11406
9053 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_3_BASE_IDX                                                     5
9054 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_4                                                              0x11407
9055 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_4_BASE_IDX                                                     5
9056 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_5                                                              0x11408
9057 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_5_BASE_IDX                                                     5
9058 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_6                                                              0x11409
9059 #define regBIF_CFG_DEV0_EPF5_0_BASE_ADDR_6_BASE_IDX                                                     5
9060 #define regBIF_CFG_DEV0_EPF5_0_CARDBUS_CIS_PTR                                                          0x1140a
9061 #define regBIF_CFG_DEV0_EPF5_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
9062 #define regBIF_CFG_DEV0_EPF5_0_ADAPTER_ID                                                               0x1140b
9063 #define regBIF_CFG_DEV0_EPF5_0_ADAPTER_ID_BASE_IDX                                                      5
9064 #define regBIF_CFG_DEV0_EPF5_0_ROM_BASE_ADDR                                                            0x1140c
9065 #define regBIF_CFG_DEV0_EPF5_0_ROM_BASE_ADDR_BASE_IDX                                                   5
9066 #define regBIF_CFG_DEV0_EPF5_0_CAP_PTR                                                                  0x1140d
9067 #define regBIF_CFG_DEV0_EPF5_0_CAP_PTR_BASE_IDX                                                         5
9068 #define regBIF_CFG_DEV0_EPF5_0_INTERRUPT_LINE                                                           0x1140f
9069 #define regBIF_CFG_DEV0_EPF5_0_INTERRUPT_LINE_BASE_IDX                                                  5
9070 #define regBIF_CFG_DEV0_EPF5_0_INTERRUPT_PIN                                                            0x1140f
9071 #define regBIF_CFG_DEV0_EPF5_0_INTERRUPT_PIN_BASE_IDX                                                   5
9072 #define regBIF_CFG_DEV0_EPF5_0_MIN_GRANT                                                                0x1140f
9073 #define regBIF_CFG_DEV0_EPF5_0_MIN_GRANT_BASE_IDX                                                       5
9074 #define regBIF_CFG_DEV0_EPF5_0_MAX_LATENCY                                                              0x1140f
9075 #define regBIF_CFG_DEV0_EPF5_0_MAX_LATENCY_BASE_IDX                                                     5
9076 #define regBIF_CFG_DEV0_EPF5_0_VENDOR_CAP_LIST                                                          0x11412
9077 #define regBIF_CFG_DEV0_EPF5_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
9078 #define regBIF_CFG_DEV0_EPF5_0_ADAPTER_ID_W                                                             0x11413
9079 #define regBIF_CFG_DEV0_EPF5_0_ADAPTER_ID_W_BASE_IDX                                                    5
9080 #define regBIF_CFG_DEV0_EPF5_0_PMI_CAP_LIST                                                             0x11414
9081 #define regBIF_CFG_DEV0_EPF5_0_PMI_CAP_LIST_BASE_IDX                                                    5
9082 #define regBIF_CFG_DEV0_EPF5_0_PMI_CAP                                                                  0x11414
9083 #define regBIF_CFG_DEV0_EPF5_0_PMI_CAP_BASE_IDX                                                         5
9084 #define regBIF_CFG_DEV0_EPF5_0_PMI_STATUS_CNTL                                                          0x11415
9085 #define regBIF_CFG_DEV0_EPF5_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
9086 #define regBIF_CFG_DEV0_EPF5_0_SBRN                                                                     0x11418
9087 #define regBIF_CFG_DEV0_EPF5_0_SBRN_BASE_IDX                                                            5
9088 #define regBIF_CFG_DEV0_EPF5_0_FLADJ                                                                    0x11418
9089 #define regBIF_CFG_DEV0_EPF5_0_FLADJ_BASE_IDX                                                           5
9090 #define regBIF_CFG_DEV0_EPF5_0_DBESL_DBESLD                                                             0x11418
9091 #define regBIF_CFG_DEV0_EPF5_0_DBESL_DBESLD_BASE_IDX                                                    5
9092 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CAP_LIST                                                            0x11419
9093 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CAP_LIST_BASE_IDX                                                   5
9094 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CAP                                                                 0x11419
9095 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CAP_BASE_IDX                                                        5
9096 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CAP                                                               0x1141a
9097 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CAP_BASE_IDX                                                      5
9098 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CNTL                                                              0x1141b
9099 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CNTL_BASE_IDX                                                     5
9100 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_STATUS                                                            0x1141b
9101 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_STATUS_BASE_IDX                                                   5
9102 #define regBIF_CFG_DEV0_EPF5_0_LINK_CAP                                                                 0x1141c
9103 #define regBIF_CFG_DEV0_EPF5_0_LINK_CAP_BASE_IDX                                                        5
9104 #define regBIF_CFG_DEV0_EPF5_0_LINK_CNTL                                                                0x1141d
9105 #define regBIF_CFG_DEV0_EPF5_0_LINK_CNTL_BASE_IDX                                                       5
9106 #define regBIF_CFG_DEV0_EPF5_0_LINK_STATUS                                                              0x1141d
9107 #define regBIF_CFG_DEV0_EPF5_0_LINK_STATUS_BASE_IDX                                                     5
9108 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CAP2                                                              0x11422
9109 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CAP2_BASE_IDX                                                     5
9110 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CNTL2                                                             0x11423
9111 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_CNTL2_BASE_IDX                                                    5
9112 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_STATUS2                                                           0x11423
9113 #define regBIF_CFG_DEV0_EPF5_0_DEVICE_STATUS2_BASE_IDX                                                  5
9114 #define regBIF_CFG_DEV0_EPF5_0_LINK_CAP2                                                                0x11424
9115 #define regBIF_CFG_DEV0_EPF5_0_LINK_CAP2_BASE_IDX                                                       5
9116 #define regBIF_CFG_DEV0_EPF5_0_LINK_CNTL2                                                               0x11425
9117 #define regBIF_CFG_DEV0_EPF5_0_LINK_CNTL2_BASE_IDX                                                      5
9118 #define regBIF_CFG_DEV0_EPF5_0_LINK_STATUS2                                                             0x11425
9119 #define regBIF_CFG_DEV0_EPF5_0_LINK_STATUS2_BASE_IDX                                                    5
9120 #define regBIF_CFG_DEV0_EPF5_0_MSI_CAP_LIST                                                             0x11428
9121 #define regBIF_CFG_DEV0_EPF5_0_MSI_CAP_LIST_BASE_IDX                                                    5
9122 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_CNTL                                                             0x11428
9123 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_CNTL_BASE_IDX                                                    5
9124 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_ADDR_LO                                                          0x11429
9125 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
9126 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_ADDR_HI                                                          0x1142a
9127 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
9128 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_DATA                                                             0x1142a
9129 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_DATA_BASE_IDX                                                    5
9130 #define regBIF_CFG_DEV0_EPF5_0_MSI_EXT_MSG_DATA                                                         0x1142a
9131 #define regBIF_CFG_DEV0_EPF5_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
9132 #define regBIF_CFG_DEV0_EPF5_0_MSI_MASK                                                                 0x1142b
9133 #define regBIF_CFG_DEV0_EPF5_0_MSI_MASK_BASE_IDX                                                        5
9134 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_DATA_64                                                          0x1142b
9135 #define regBIF_CFG_DEV0_EPF5_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
9136 #define regBIF_CFG_DEV0_EPF5_0_MSI_EXT_MSG_DATA_64                                                      0x1142b
9137 #define regBIF_CFG_DEV0_EPF5_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
9138 #define regBIF_CFG_DEV0_EPF5_0_MSI_MASK_64                                                              0x1142c
9139 #define regBIF_CFG_DEV0_EPF5_0_MSI_MASK_64_BASE_IDX                                                     5
9140 #define regBIF_CFG_DEV0_EPF5_0_MSI_PENDING                                                              0x1142c
9141 #define regBIF_CFG_DEV0_EPF5_0_MSI_PENDING_BASE_IDX                                                     5
9142 #define regBIF_CFG_DEV0_EPF5_0_MSI_PENDING_64                                                           0x1142d
9143 #define regBIF_CFG_DEV0_EPF5_0_MSI_PENDING_64_BASE_IDX                                                  5
9144 #define regBIF_CFG_DEV0_EPF5_0_MSIX_CAP_LIST                                                            0x11430
9145 #define regBIF_CFG_DEV0_EPF5_0_MSIX_CAP_LIST_BASE_IDX                                                   5
9146 #define regBIF_CFG_DEV0_EPF5_0_MSIX_MSG_CNTL                                                            0x11430
9147 #define regBIF_CFG_DEV0_EPF5_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
9148 #define regBIF_CFG_DEV0_EPF5_0_MSIX_TABLE                                                               0x11431
9149 #define regBIF_CFG_DEV0_EPF5_0_MSIX_TABLE_BASE_IDX                                                      5
9150 #define regBIF_CFG_DEV0_EPF5_0_MSIX_PBA                                                                 0x11432
9151 #define regBIF_CFG_DEV0_EPF5_0_MSIX_PBA_BASE_IDX                                                        5
9152 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x11440
9153 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
9154 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x11441
9155 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
9156 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC1                                                    0x11442
9157 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
9158 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC2                                                    0x11443
9159 #define regBIF_CFG_DEV0_EPF5_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
9160 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x11454
9161 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
9162 #define regBIF_CFG_DEV0_EPF5_0_PCIE_UNCORR_ERR_STATUS                                                   0x11455
9163 #define regBIF_CFG_DEV0_EPF5_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
9164 #define regBIF_CFG_DEV0_EPF5_0_PCIE_UNCORR_ERR_MASK                                                     0x11456
9165 #define regBIF_CFG_DEV0_EPF5_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
9166 #define regBIF_CFG_DEV0_EPF5_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x11457
9167 #define regBIF_CFG_DEV0_EPF5_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
9168 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CORR_ERR_STATUS                                                     0x11458
9169 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
9170 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CORR_ERR_MASK                                                       0x11459
9171 #define regBIF_CFG_DEV0_EPF5_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
9172 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1145a
9173 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
9174 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG0                                                            0x1145b
9175 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
9176 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG1                                                            0x1145c
9177 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
9178 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG2                                                            0x1145d
9179 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
9180 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG3                                                            0x1145e
9181 #define regBIF_CFG_DEV0_EPF5_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
9182 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG0                                                     0x11462
9183 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
9184 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG1                                                     0x11463
9185 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
9186 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG2                                                     0x11464
9187 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
9188 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG3                                                     0x11465
9189 #define regBIF_CFG_DEV0_EPF5_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
9190 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR_ENH_CAP_LIST                                                    0x11480
9191 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
9192 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR1_CAP                                                            0x11481
9193 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
9194 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR1_CNTL                                                           0x11482
9195 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
9196 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR2_CAP                                                            0x11483
9197 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
9198 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR2_CNTL                                                           0x11484
9199 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
9200 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR3_CAP                                                            0x11485
9201 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
9202 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR3_CNTL                                                           0x11486
9203 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
9204 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR4_CAP                                                            0x11487
9205 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
9206 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR4_CNTL                                                           0x11488
9207 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
9208 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR5_CAP                                                            0x11489
9209 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
9210 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR5_CNTL                                                           0x1148a
9211 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
9212 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR6_CAP                                                            0x1148b
9213 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
9214 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR6_CNTL                                                           0x1148c
9215 #define regBIF_CFG_DEV0_EPF5_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
9216 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x11490
9217 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
9218 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x11491
9219 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
9220 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_DATA                                                     0x11492
9221 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
9222 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_CAP                                                      0x11493
9223 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
9224 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_ENH_CAP_LIST                                                    0x11494
9225 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
9226 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_CAP                                                             0x11495
9227 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_CAP_BASE_IDX                                                    5
9228 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_LATENCY_INDICATOR                                               0x11496
9229 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
9230 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_STATUS                                                          0x11497
9231 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
9232 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_CNTL                                                            0x11497
9233 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
9234 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x11498
9235 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
9236 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x11498
9237 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
9238 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x11498
9239 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
9240 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x11498
9241 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
9242 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x11499
9243 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
9244 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x11499
9245 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
9246 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x11499
9247 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
9248 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x11499
9249 #define regBIF_CFG_DEV0_EPF5_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
9250 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ACS_ENH_CAP_LIST                                                    0x114a8
9251 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
9252 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ACS_CAP                                                             0x114a9
9253 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ACS_CAP_BASE_IDX                                                    5
9254 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ACS_CNTL                                                            0x114a9
9255 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
9256 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PASID_ENH_CAP_LIST                                                  0x114b4
9257 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
9258 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PASID_CAP                                                           0x114b5
9259 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PASID_CAP_BASE_IDX                                                  5
9260 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PASID_CNTL                                                          0x114b5
9261 #define regBIF_CFG_DEV0_EPF5_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
9262 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ARI_ENH_CAP_LIST                                                    0x114ca
9263 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
9264 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ARI_CAP                                                             0x114cb
9265 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ARI_CAP_BASE_IDX                                                    5
9266 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ARI_CNTL                                                            0x114cb
9267 #define regBIF_CFG_DEV0_EPF5_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
9268 
9269 
9270 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf6_bifcfgdecp
9271 // base address: 0x10146000
9272 #define regBIF_CFG_DEV0_EPF6_0_VENDOR_ID                                                                0x11800
9273 #define regBIF_CFG_DEV0_EPF6_0_VENDOR_ID_BASE_IDX                                                       5
9274 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_ID                                                                0x11800
9275 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_ID_BASE_IDX                                                       5
9276 #define regBIF_CFG_DEV0_EPF6_0_COMMAND                                                                  0x11801
9277 #define regBIF_CFG_DEV0_EPF6_0_COMMAND_BASE_IDX                                                         5
9278 #define regBIF_CFG_DEV0_EPF6_0_STATUS                                                                   0x11801
9279 #define regBIF_CFG_DEV0_EPF6_0_STATUS_BASE_IDX                                                          5
9280 #define regBIF_CFG_DEV0_EPF6_0_REVISION_ID                                                              0x11802
9281 #define regBIF_CFG_DEV0_EPF6_0_REVISION_ID_BASE_IDX                                                     5
9282 #define regBIF_CFG_DEV0_EPF6_0_PROG_INTERFACE                                                           0x11802
9283 #define regBIF_CFG_DEV0_EPF6_0_PROG_INTERFACE_BASE_IDX                                                  5
9284 #define regBIF_CFG_DEV0_EPF6_0_SUB_CLASS                                                                0x11802
9285 #define regBIF_CFG_DEV0_EPF6_0_SUB_CLASS_BASE_IDX                                                       5
9286 #define regBIF_CFG_DEV0_EPF6_0_BASE_CLASS                                                               0x11802
9287 #define regBIF_CFG_DEV0_EPF6_0_BASE_CLASS_BASE_IDX                                                      5
9288 #define regBIF_CFG_DEV0_EPF6_0_CACHE_LINE                                                               0x11803
9289 #define regBIF_CFG_DEV0_EPF6_0_CACHE_LINE_BASE_IDX                                                      5
9290 #define regBIF_CFG_DEV0_EPF6_0_LATENCY                                                                  0x11803
9291 #define regBIF_CFG_DEV0_EPF6_0_LATENCY_BASE_IDX                                                         5
9292 #define regBIF_CFG_DEV0_EPF6_0_HEADER                                                                   0x11803
9293 #define regBIF_CFG_DEV0_EPF6_0_HEADER_BASE_IDX                                                          5
9294 #define regBIF_CFG_DEV0_EPF6_0_BIST                                                                     0x11803
9295 #define regBIF_CFG_DEV0_EPF6_0_BIST_BASE_IDX                                                            5
9296 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_1                                                              0x11804
9297 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_1_BASE_IDX                                                     5
9298 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_2                                                              0x11805
9299 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_2_BASE_IDX                                                     5
9300 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_3                                                              0x11806
9301 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_3_BASE_IDX                                                     5
9302 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_4                                                              0x11807
9303 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_4_BASE_IDX                                                     5
9304 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_5                                                              0x11808
9305 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_5_BASE_IDX                                                     5
9306 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_6                                                              0x11809
9307 #define regBIF_CFG_DEV0_EPF6_0_BASE_ADDR_6_BASE_IDX                                                     5
9308 #define regBIF_CFG_DEV0_EPF6_0_CARDBUS_CIS_PTR                                                          0x1180a
9309 #define regBIF_CFG_DEV0_EPF6_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
9310 #define regBIF_CFG_DEV0_EPF6_0_ADAPTER_ID                                                               0x1180b
9311 #define regBIF_CFG_DEV0_EPF6_0_ADAPTER_ID_BASE_IDX                                                      5
9312 #define regBIF_CFG_DEV0_EPF6_0_ROM_BASE_ADDR                                                            0x1180c
9313 #define regBIF_CFG_DEV0_EPF6_0_ROM_BASE_ADDR_BASE_IDX                                                   5
9314 #define regBIF_CFG_DEV0_EPF6_0_CAP_PTR                                                                  0x1180d
9315 #define regBIF_CFG_DEV0_EPF6_0_CAP_PTR_BASE_IDX                                                         5
9316 #define regBIF_CFG_DEV0_EPF6_0_INTERRUPT_LINE                                                           0x1180f
9317 #define regBIF_CFG_DEV0_EPF6_0_INTERRUPT_LINE_BASE_IDX                                                  5
9318 #define regBIF_CFG_DEV0_EPF6_0_INTERRUPT_PIN                                                            0x1180f
9319 #define regBIF_CFG_DEV0_EPF6_0_INTERRUPT_PIN_BASE_IDX                                                   5
9320 #define regBIF_CFG_DEV0_EPF6_0_MIN_GRANT                                                                0x1180f
9321 #define regBIF_CFG_DEV0_EPF6_0_MIN_GRANT_BASE_IDX                                                       5
9322 #define regBIF_CFG_DEV0_EPF6_0_MAX_LATENCY                                                              0x1180f
9323 #define regBIF_CFG_DEV0_EPF6_0_MAX_LATENCY_BASE_IDX                                                     5
9324 #define regBIF_CFG_DEV0_EPF6_0_VENDOR_CAP_LIST                                                          0x11812
9325 #define regBIF_CFG_DEV0_EPF6_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
9326 #define regBIF_CFG_DEV0_EPF6_0_ADAPTER_ID_W                                                             0x11813
9327 #define regBIF_CFG_DEV0_EPF6_0_ADAPTER_ID_W_BASE_IDX                                                    5
9328 #define regBIF_CFG_DEV0_EPF6_0_PMI_CAP_LIST                                                             0x11814
9329 #define regBIF_CFG_DEV0_EPF6_0_PMI_CAP_LIST_BASE_IDX                                                    5
9330 #define regBIF_CFG_DEV0_EPF6_0_PMI_CAP                                                                  0x11814
9331 #define regBIF_CFG_DEV0_EPF6_0_PMI_CAP_BASE_IDX                                                         5
9332 #define regBIF_CFG_DEV0_EPF6_0_PMI_STATUS_CNTL                                                          0x11815
9333 #define regBIF_CFG_DEV0_EPF6_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
9334 #define regBIF_CFG_DEV0_EPF6_0_SBRN                                                                     0x11818
9335 #define regBIF_CFG_DEV0_EPF6_0_SBRN_BASE_IDX                                                            5
9336 #define regBIF_CFG_DEV0_EPF6_0_FLADJ                                                                    0x11818
9337 #define regBIF_CFG_DEV0_EPF6_0_FLADJ_BASE_IDX                                                           5
9338 #define regBIF_CFG_DEV0_EPF6_0_DBESL_DBESLD                                                             0x11818
9339 #define regBIF_CFG_DEV0_EPF6_0_DBESL_DBESLD_BASE_IDX                                                    5
9340 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CAP_LIST                                                            0x11819
9341 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CAP_LIST_BASE_IDX                                                   5
9342 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CAP                                                                 0x11819
9343 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CAP_BASE_IDX                                                        5
9344 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CAP                                                               0x1181a
9345 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CAP_BASE_IDX                                                      5
9346 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CNTL                                                              0x1181b
9347 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CNTL_BASE_IDX                                                     5
9348 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_STATUS                                                            0x1181b
9349 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_STATUS_BASE_IDX                                                   5
9350 #define regBIF_CFG_DEV0_EPF6_0_LINK_CAP                                                                 0x1181c
9351 #define regBIF_CFG_DEV0_EPF6_0_LINK_CAP_BASE_IDX                                                        5
9352 #define regBIF_CFG_DEV0_EPF6_0_LINK_CNTL                                                                0x1181d
9353 #define regBIF_CFG_DEV0_EPF6_0_LINK_CNTL_BASE_IDX                                                       5
9354 #define regBIF_CFG_DEV0_EPF6_0_LINK_STATUS                                                              0x1181d
9355 #define regBIF_CFG_DEV0_EPF6_0_LINK_STATUS_BASE_IDX                                                     5
9356 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CAP2                                                              0x11822
9357 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CAP2_BASE_IDX                                                     5
9358 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CNTL2                                                             0x11823
9359 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_CNTL2_BASE_IDX                                                    5
9360 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_STATUS2                                                           0x11823
9361 #define regBIF_CFG_DEV0_EPF6_0_DEVICE_STATUS2_BASE_IDX                                                  5
9362 #define regBIF_CFG_DEV0_EPF6_0_LINK_CAP2                                                                0x11824
9363 #define regBIF_CFG_DEV0_EPF6_0_LINK_CAP2_BASE_IDX                                                       5
9364 #define regBIF_CFG_DEV0_EPF6_0_LINK_CNTL2                                                               0x11825
9365 #define regBIF_CFG_DEV0_EPF6_0_LINK_CNTL2_BASE_IDX                                                      5
9366 #define regBIF_CFG_DEV0_EPF6_0_LINK_STATUS2                                                             0x11825
9367 #define regBIF_CFG_DEV0_EPF6_0_LINK_STATUS2_BASE_IDX                                                    5
9368 #define regBIF_CFG_DEV0_EPF6_0_MSI_CAP_LIST                                                             0x11828
9369 #define regBIF_CFG_DEV0_EPF6_0_MSI_CAP_LIST_BASE_IDX                                                    5
9370 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_CNTL                                                             0x11828
9371 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_CNTL_BASE_IDX                                                    5
9372 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_ADDR_LO                                                          0x11829
9373 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
9374 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_ADDR_HI                                                          0x1182a
9375 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
9376 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_DATA                                                             0x1182a
9377 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_DATA_BASE_IDX                                                    5
9378 #define regBIF_CFG_DEV0_EPF6_0_MSI_EXT_MSG_DATA                                                         0x1182a
9379 #define regBIF_CFG_DEV0_EPF6_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
9380 #define regBIF_CFG_DEV0_EPF6_0_MSI_MASK                                                                 0x1182b
9381 #define regBIF_CFG_DEV0_EPF6_0_MSI_MASK_BASE_IDX                                                        5
9382 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_DATA_64                                                          0x1182b
9383 #define regBIF_CFG_DEV0_EPF6_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
9384 #define regBIF_CFG_DEV0_EPF6_0_MSI_EXT_MSG_DATA_64                                                      0x1182b
9385 #define regBIF_CFG_DEV0_EPF6_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
9386 #define regBIF_CFG_DEV0_EPF6_0_MSI_MASK_64                                                              0x1182c
9387 #define regBIF_CFG_DEV0_EPF6_0_MSI_MASK_64_BASE_IDX                                                     5
9388 #define regBIF_CFG_DEV0_EPF6_0_MSI_PENDING                                                              0x1182c
9389 #define regBIF_CFG_DEV0_EPF6_0_MSI_PENDING_BASE_IDX                                                     5
9390 #define regBIF_CFG_DEV0_EPF6_0_MSI_PENDING_64                                                           0x1182d
9391 #define regBIF_CFG_DEV0_EPF6_0_MSI_PENDING_64_BASE_IDX                                                  5
9392 #define regBIF_CFG_DEV0_EPF6_0_MSIX_CAP_LIST                                                            0x11830
9393 #define regBIF_CFG_DEV0_EPF6_0_MSIX_CAP_LIST_BASE_IDX                                                   5
9394 #define regBIF_CFG_DEV0_EPF6_0_MSIX_MSG_CNTL                                                            0x11830
9395 #define regBIF_CFG_DEV0_EPF6_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
9396 #define regBIF_CFG_DEV0_EPF6_0_MSIX_TABLE                                                               0x11831
9397 #define regBIF_CFG_DEV0_EPF6_0_MSIX_TABLE_BASE_IDX                                                      5
9398 #define regBIF_CFG_DEV0_EPF6_0_MSIX_PBA                                                                 0x11832
9399 #define regBIF_CFG_DEV0_EPF6_0_MSIX_PBA_BASE_IDX                                                        5
9400 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x11840
9401 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
9402 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x11841
9403 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
9404 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC1                                                    0x11842
9405 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
9406 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC2                                                    0x11843
9407 #define regBIF_CFG_DEV0_EPF6_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
9408 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x11854
9409 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
9410 #define regBIF_CFG_DEV0_EPF6_0_PCIE_UNCORR_ERR_STATUS                                                   0x11855
9411 #define regBIF_CFG_DEV0_EPF6_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
9412 #define regBIF_CFG_DEV0_EPF6_0_PCIE_UNCORR_ERR_MASK                                                     0x11856
9413 #define regBIF_CFG_DEV0_EPF6_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
9414 #define regBIF_CFG_DEV0_EPF6_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x11857
9415 #define regBIF_CFG_DEV0_EPF6_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
9416 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CORR_ERR_STATUS                                                     0x11858
9417 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
9418 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CORR_ERR_MASK                                                       0x11859
9419 #define regBIF_CFG_DEV0_EPF6_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
9420 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1185a
9421 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
9422 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG0                                                            0x1185b
9423 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
9424 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG1                                                            0x1185c
9425 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
9426 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG2                                                            0x1185d
9427 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
9428 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG3                                                            0x1185e
9429 #define regBIF_CFG_DEV0_EPF6_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
9430 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG0                                                     0x11862
9431 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
9432 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG1                                                     0x11863
9433 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
9434 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG2                                                     0x11864
9435 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
9436 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG3                                                     0x11865
9437 #define regBIF_CFG_DEV0_EPF6_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
9438 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR_ENH_CAP_LIST                                                    0x11880
9439 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
9440 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR1_CAP                                                            0x11881
9441 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
9442 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR1_CNTL                                                           0x11882
9443 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
9444 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR2_CAP                                                            0x11883
9445 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
9446 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR2_CNTL                                                           0x11884
9447 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
9448 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR3_CAP                                                            0x11885
9449 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
9450 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR3_CNTL                                                           0x11886
9451 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
9452 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR4_CAP                                                            0x11887
9453 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
9454 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR4_CNTL                                                           0x11888
9455 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
9456 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR5_CAP                                                            0x11889
9457 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
9458 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR5_CNTL                                                           0x1188a
9459 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
9460 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR6_CAP                                                            0x1188b
9461 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
9462 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR6_CNTL                                                           0x1188c
9463 #define regBIF_CFG_DEV0_EPF6_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
9464 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x11890
9465 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
9466 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x11891
9467 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
9468 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_DATA                                                     0x11892
9469 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
9470 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_CAP                                                      0x11893
9471 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
9472 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_ENH_CAP_LIST                                                    0x11894
9473 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
9474 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_CAP                                                             0x11895
9475 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_CAP_BASE_IDX                                                    5
9476 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_LATENCY_INDICATOR                                               0x11896
9477 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
9478 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_STATUS                                                          0x11897
9479 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
9480 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_CNTL                                                            0x11897
9481 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
9482 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x11898
9483 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
9484 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x11898
9485 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
9486 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x11898
9487 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
9488 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x11898
9489 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
9490 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x11899
9491 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
9492 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x11899
9493 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
9494 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x11899
9495 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
9496 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x11899
9497 #define regBIF_CFG_DEV0_EPF6_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
9498 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ACS_ENH_CAP_LIST                                                    0x118a8
9499 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
9500 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ACS_CAP                                                             0x118a9
9501 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ACS_CAP_BASE_IDX                                                    5
9502 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ACS_CNTL                                                            0x118a9
9503 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
9504 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PASID_ENH_CAP_LIST                                                  0x118b4
9505 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
9506 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PASID_CAP                                                           0x118b5
9507 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PASID_CAP_BASE_IDX                                                  5
9508 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PASID_CNTL                                                          0x118b5
9509 #define regBIF_CFG_DEV0_EPF6_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
9510 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ARI_ENH_CAP_LIST                                                    0x118ca
9511 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
9512 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ARI_CAP                                                             0x118cb
9513 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ARI_CAP_BASE_IDX                                                    5
9514 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ARI_CNTL                                                            0x118cb
9515 #define regBIF_CFG_DEV0_EPF6_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
9516 
9517 
9518 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf7_bifcfgdecp
9519 // base address: 0x10147000
9520 #define regBIF_CFG_DEV0_EPF7_0_VENDOR_ID                                                                0x11c00
9521 #define regBIF_CFG_DEV0_EPF7_0_VENDOR_ID_BASE_IDX                                                       5
9522 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_ID                                                                0x11c00
9523 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_ID_BASE_IDX                                                       5
9524 #define regBIF_CFG_DEV0_EPF7_0_COMMAND                                                                  0x11c01
9525 #define regBIF_CFG_DEV0_EPF7_0_COMMAND_BASE_IDX                                                         5
9526 #define regBIF_CFG_DEV0_EPF7_0_STATUS                                                                   0x11c01
9527 #define regBIF_CFG_DEV0_EPF7_0_STATUS_BASE_IDX                                                          5
9528 #define regBIF_CFG_DEV0_EPF7_0_REVISION_ID                                                              0x11c02
9529 #define regBIF_CFG_DEV0_EPF7_0_REVISION_ID_BASE_IDX                                                     5
9530 #define regBIF_CFG_DEV0_EPF7_0_PROG_INTERFACE                                                           0x11c02
9531 #define regBIF_CFG_DEV0_EPF7_0_PROG_INTERFACE_BASE_IDX                                                  5
9532 #define regBIF_CFG_DEV0_EPF7_0_SUB_CLASS                                                                0x11c02
9533 #define regBIF_CFG_DEV0_EPF7_0_SUB_CLASS_BASE_IDX                                                       5
9534 #define regBIF_CFG_DEV0_EPF7_0_BASE_CLASS                                                               0x11c02
9535 #define regBIF_CFG_DEV0_EPF7_0_BASE_CLASS_BASE_IDX                                                      5
9536 #define regBIF_CFG_DEV0_EPF7_0_CACHE_LINE                                                               0x11c03
9537 #define regBIF_CFG_DEV0_EPF7_0_CACHE_LINE_BASE_IDX                                                      5
9538 #define regBIF_CFG_DEV0_EPF7_0_LATENCY                                                                  0x11c03
9539 #define regBIF_CFG_DEV0_EPF7_0_LATENCY_BASE_IDX                                                         5
9540 #define regBIF_CFG_DEV0_EPF7_0_HEADER                                                                   0x11c03
9541 #define regBIF_CFG_DEV0_EPF7_0_HEADER_BASE_IDX                                                          5
9542 #define regBIF_CFG_DEV0_EPF7_0_BIST                                                                     0x11c03
9543 #define regBIF_CFG_DEV0_EPF7_0_BIST_BASE_IDX                                                            5
9544 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_1                                                              0x11c04
9545 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_1_BASE_IDX                                                     5
9546 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_2                                                              0x11c05
9547 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_2_BASE_IDX                                                     5
9548 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_3                                                              0x11c06
9549 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_3_BASE_IDX                                                     5
9550 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_4                                                              0x11c07
9551 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_4_BASE_IDX                                                     5
9552 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_5                                                              0x11c08
9553 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_5_BASE_IDX                                                     5
9554 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_6                                                              0x11c09
9555 #define regBIF_CFG_DEV0_EPF7_0_BASE_ADDR_6_BASE_IDX                                                     5
9556 #define regBIF_CFG_DEV0_EPF7_0_CARDBUS_CIS_PTR                                                          0x11c0a
9557 #define regBIF_CFG_DEV0_EPF7_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
9558 #define regBIF_CFG_DEV0_EPF7_0_ADAPTER_ID                                                               0x11c0b
9559 #define regBIF_CFG_DEV0_EPF7_0_ADAPTER_ID_BASE_IDX                                                      5
9560 #define regBIF_CFG_DEV0_EPF7_0_ROM_BASE_ADDR                                                            0x11c0c
9561 #define regBIF_CFG_DEV0_EPF7_0_ROM_BASE_ADDR_BASE_IDX                                                   5
9562 #define regBIF_CFG_DEV0_EPF7_0_CAP_PTR                                                                  0x11c0d
9563 #define regBIF_CFG_DEV0_EPF7_0_CAP_PTR_BASE_IDX                                                         5
9564 #define regBIF_CFG_DEV0_EPF7_0_INTERRUPT_LINE                                                           0x11c0f
9565 #define regBIF_CFG_DEV0_EPF7_0_INTERRUPT_LINE_BASE_IDX                                                  5
9566 #define regBIF_CFG_DEV0_EPF7_0_INTERRUPT_PIN                                                            0x11c0f
9567 #define regBIF_CFG_DEV0_EPF7_0_INTERRUPT_PIN_BASE_IDX                                                   5
9568 #define regBIF_CFG_DEV0_EPF7_0_MIN_GRANT                                                                0x11c0f
9569 #define regBIF_CFG_DEV0_EPF7_0_MIN_GRANT_BASE_IDX                                                       5
9570 #define regBIF_CFG_DEV0_EPF7_0_MAX_LATENCY                                                              0x11c0f
9571 #define regBIF_CFG_DEV0_EPF7_0_MAX_LATENCY_BASE_IDX                                                     5
9572 #define regBIF_CFG_DEV0_EPF7_0_VENDOR_CAP_LIST                                                          0x11c12
9573 #define regBIF_CFG_DEV0_EPF7_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
9574 #define regBIF_CFG_DEV0_EPF7_0_ADAPTER_ID_W                                                             0x11c13
9575 #define regBIF_CFG_DEV0_EPF7_0_ADAPTER_ID_W_BASE_IDX                                                    5
9576 #define regBIF_CFG_DEV0_EPF7_0_PMI_CAP_LIST                                                             0x11c14
9577 #define regBIF_CFG_DEV0_EPF7_0_PMI_CAP_LIST_BASE_IDX                                                    5
9578 #define regBIF_CFG_DEV0_EPF7_0_PMI_CAP                                                                  0x11c14
9579 #define regBIF_CFG_DEV0_EPF7_0_PMI_CAP_BASE_IDX                                                         5
9580 #define regBIF_CFG_DEV0_EPF7_0_PMI_STATUS_CNTL                                                          0x11c15
9581 #define regBIF_CFG_DEV0_EPF7_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
9582 #define regBIF_CFG_DEV0_EPF7_0_SBRN                                                                     0x11c18
9583 #define regBIF_CFG_DEV0_EPF7_0_SBRN_BASE_IDX                                                            5
9584 #define regBIF_CFG_DEV0_EPF7_0_FLADJ                                                                    0x11c18
9585 #define regBIF_CFG_DEV0_EPF7_0_FLADJ_BASE_IDX                                                           5
9586 #define regBIF_CFG_DEV0_EPF7_0_DBESL_DBESLD                                                             0x11c18
9587 #define regBIF_CFG_DEV0_EPF7_0_DBESL_DBESLD_BASE_IDX                                                    5
9588 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CAP_LIST                                                            0x11c19
9589 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CAP_LIST_BASE_IDX                                                   5
9590 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CAP                                                                 0x11c19
9591 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CAP_BASE_IDX                                                        5
9592 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CAP                                                               0x11c1a
9593 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CAP_BASE_IDX                                                      5
9594 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CNTL                                                              0x11c1b
9595 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CNTL_BASE_IDX                                                     5
9596 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_STATUS                                                            0x11c1b
9597 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_STATUS_BASE_IDX                                                   5
9598 #define regBIF_CFG_DEV0_EPF7_0_LINK_CAP                                                                 0x11c1c
9599 #define regBIF_CFG_DEV0_EPF7_0_LINK_CAP_BASE_IDX                                                        5
9600 #define regBIF_CFG_DEV0_EPF7_0_LINK_CNTL                                                                0x11c1d
9601 #define regBIF_CFG_DEV0_EPF7_0_LINK_CNTL_BASE_IDX                                                       5
9602 #define regBIF_CFG_DEV0_EPF7_0_LINK_STATUS                                                              0x11c1d
9603 #define regBIF_CFG_DEV0_EPF7_0_LINK_STATUS_BASE_IDX                                                     5
9604 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CAP2                                                              0x11c22
9605 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CAP2_BASE_IDX                                                     5
9606 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CNTL2                                                             0x11c23
9607 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_CNTL2_BASE_IDX                                                    5
9608 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_STATUS2                                                           0x11c23
9609 #define regBIF_CFG_DEV0_EPF7_0_DEVICE_STATUS2_BASE_IDX                                                  5
9610 #define regBIF_CFG_DEV0_EPF7_0_LINK_CAP2                                                                0x11c24
9611 #define regBIF_CFG_DEV0_EPF7_0_LINK_CAP2_BASE_IDX                                                       5
9612 #define regBIF_CFG_DEV0_EPF7_0_LINK_CNTL2                                                               0x11c25
9613 #define regBIF_CFG_DEV0_EPF7_0_LINK_CNTL2_BASE_IDX                                                      5
9614 #define regBIF_CFG_DEV0_EPF7_0_LINK_STATUS2                                                             0x11c25
9615 #define regBIF_CFG_DEV0_EPF7_0_LINK_STATUS2_BASE_IDX                                                    5
9616 #define regBIF_CFG_DEV0_EPF7_0_MSI_CAP_LIST                                                             0x11c28
9617 #define regBIF_CFG_DEV0_EPF7_0_MSI_CAP_LIST_BASE_IDX                                                    5
9618 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_CNTL                                                             0x11c28
9619 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_CNTL_BASE_IDX                                                    5
9620 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_ADDR_LO                                                          0x11c29
9621 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
9622 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_ADDR_HI                                                          0x11c2a
9623 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
9624 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_DATA                                                             0x11c2a
9625 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_DATA_BASE_IDX                                                    5
9626 #define regBIF_CFG_DEV0_EPF7_0_MSI_EXT_MSG_DATA                                                         0x11c2a
9627 #define regBIF_CFG_DEV0_EPF7_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
9628 #define regBIF_CFG_DEV0_EPF7_0_MSI_MASK                                                                 0x11c2b
9629 #define regBIF_CFG_DEV0_EPF7_0_MSI_MASK_BASE_IDX                                                        5
9630 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_DATA_64                                                          0x11c2b
9631 #define regBIF_CFG_DEV0_EPF7_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
9632 #define regBIF_CFG_DEV0_EPF7_0_MSI_EXT_MSG_DATA_64                                                      0x11c2b
9633 #define regBIF_CFG_DEV0_EPF7_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
9634 #define regBIF_CFG_DEV0_EPF7_0_MSI_MASK_64                                                              0x11c2c
9635 #define regBIF_CFG_DEV0_EPF7_0_MSI_MASK_64_BASE_IDX                                                     5
9636 #define regBIF_CFG_DEV0_EPF7_0_MSI_PENDING                                                              0x11c2c
9637 #define regBIF_CFG_DEV0_EPF7_0_MSI_PENDING_BASE_IDX                                                     5
9638 #define regBIF_CFG_DEV0_EPF7_0_MSI_PENDING_64                                                           0x11c2d
9639 #define regBIF_CFG_DEV0_EPF7_0_MSI_PENDING_64_BASE_IDX                                                  5
9640 #define regBIF_CFG_DEV0_EPF7_0_MSIX_CAP_LIST                                                            0x11c30
9641 #define regBIF_CFG_DEV0_EPF7_0_MSIX_CAP_LIST_BASE_IDX                                                   5
9642 #define regBIF_CFG_DEV0_EPF7_0_MSIX_MSG_CNTL                                                            0x11c30
9643 #define regBIF_CFG_DEV0_EPF7_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
9644 #define regBIF_CFG_DEV0_EPF7_0_MSIX_TABLE                                                               0x11c31
9645 #define regBIF_CFG_DEV0_EPF7_0_MSIX_TABLE_BASE_IDX                                                      5
9646 #define regBIF_CFG_DEV0_EPF7_0_MSIX_PBA                                                                 0x11c32
9647 #define regBIF_CFG_DEV0_EPF7_0_MSIX_PBA_BASE_IDX                                                        5
9648 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x11c40
9649 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
9650 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x11c41
9651 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
9652 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC1                                                    0x11c42
9653 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
9654 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC2                                                    0x11c43
9655 #define regBIF_CFG_DEV0_EPF7_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
9656 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x11c54
9657 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
9658 #define regBIF_CFG_DEV0_EPF7_0_PCIE_UNCORR_ERR_STATUS                                                   0x11c55
9659 #define regBIF_CFG_DEV0_EPF7_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
9660 #define regBIF_CFG_DEV0_EPF7_0_PCIE_UNCORR_ERR_MASK                                                     0x11c56
9661 #define regBIF_CFG_DEV0_EPF7_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
9662 #define regBIF_CFG_DEV0_EPF7_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x11c57
9663 #define regBIF_CFG_DEV0_EPF7_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
9664 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CORR_ERR_STATUS                                                     0x11c58
9665 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
9666 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CORR_ERR_MASK                                                       0x11c59
9667 #define regBIF_CFG_DEV0_EPF7_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
9668 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x11c5a
9669 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
9670 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG0                                                            0x11c5b
9671 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
9672 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG1                                                            0x11c5c
9673 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
9674 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG2                                                            0x11c5d
9675 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
9676 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG3                                                            0x11c5e
9677 #define regBIF_CFG_DEV0_EPF7_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
9678 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG0                                                     0x11c62
9679 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
9680 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG1                                                     0x11c63
9681 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
9682 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG2                                                     0x11c64
9683 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
9684 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG3                                                     0x11c65
9685 #define regBIF_CFG_DEV0_EPF7_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
9686 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR_ENH_CAP_LIST                                                    0x11c80
9687 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
9688 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR1_CAP                                                            0x11c81
9689 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
9690 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR1_CNTL                                                           0x11c82
9691 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
9692 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR2_CAP                                                            0x11c83
9693 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
9694 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR2_CNTL                                                           0x11c84
9695 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
9696 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR3_CAP                                                            0x11c85
9697 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
9698 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR3_CNTL                                                           0x11c86
9699 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
9700 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR4_CAP                                                            0x11c87
9701 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
9702 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR4_CNTL                                                           0x11c88
9703 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
9704 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR5_CAP                                                            0x11c89
9705 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
9706 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR5_CNTL                                                           0x11c8a
9707 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
9708 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR6_CAP                                                            0x11c8b
9709 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
9710 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR6_CNTL                                                           0x11c8c
9711 #define regBIF_CFG_DEV0_EPF7_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
9712 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x11c90
9713 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
9714 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x11c91
9715 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
9716 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_DATA                                                     0x11c92
9717 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
9718 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_CAP                                                      0x11c93
9719 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
9720 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_ENH_CAP_LIST                                                    0x11c94
9721 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
9722 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_CAP                                                             0x11c95
9723 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_CAP_BASE_IDX                                                    5
9724 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_LATENCY_INDICATOR                                               0x11c96
9725 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
9726 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_STATUS                                                          0x11c97
9727 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
9728 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_CNTL                                                            0x11c97
9729 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
9730 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x11c98
9731 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
9732 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x11c98
9733 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
9734 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x11c98
9735 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
9736 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x11c98
9737 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
9738 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x11c99
9739 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
9740 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x11c99
9741 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
9742 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x11c99
9743 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
9744 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x11c99
9745 #define regBIF_CFG_DEV0_EPF7_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
9746 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ACS_ENH_CAP_LIST                                                    0x11ca8
9747 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
9748 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ACS_CAP                                                             0x11ca9
9749 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ACS_CAP_BASE_IDX                                                    5
9750 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ACS_CNTL                                                            0x11ca9
9751 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
9752 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PASID_ENH_CAP_LIST                                                  0x11cb4
9753 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
9754 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PASID_CAP                                                           0x11cb5
9755 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PASID_CAP_BASE_IDX                                                  5
9756 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PASID_CNTL                                                          0x11cb5
9757 #define regBIF_CFG_DEV0_EPF7_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
9758 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ARI_ENH_CAP_LIST                                                    0x11cca
9759 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
9760 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ARI_CAP                                                             0x11ccb
9761 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ARI_CAP_BASE_IDX                                                    5
9762 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ARI_CNTL                                                            0x11ccb
9763 #define regBIF_CFG_DEV0_EPF7_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
9764 
9765 
9766 // addressBlock: nbio_nbif0_bif_cfg_dev1_epf0_bifcfgdecp
9767 // base address: 0x10148000
9768 #define regBIF_CFG_DEV1_EPF0_0_VENDOR_ID                                                                0x12000
9769 #define regBIF_CFG_DEV1_EPF0_0_VENDOR_ID_BASE_IDX                                                       5
9770 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_ID                                                                0x12000
9771 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_ID_BASE_IDX                                                       5
9772 #define regBIF_CFG_DEV1_EPF0_0_COMMAND                                                                  0x12001
9773 #define regBIF_CFG_DEV1_EPF0_0_COMMAND_BASE_IDX                                                         5
9774 #define regBIF_CFG_DEV1_EPF0_0_STATUS                                                                   0x12001
9775 #define regBIF_CFG_DEV1_EPF0_0_STATUS_BASE_IDX                                                          5
9776 #define regBIF_CFG_DEV1_EPF0_0_REVISION_ID                                                              0x12002
9777 #define regBIF_CFG_DEV1_EPF0_0_REVISION_ID_BASE_IDX                                                     5
9778 #define regBIF_CFG_DEV1_EPF0_0_PROG_INTERFACE                                                           0x12002
9779 #define regBIF_CFG_DEV1_EPF0_0_PROG_INTERFACE_BASE_IDX                                                  5
9780 #define regBIF_CFG_DEV1_EPF0_0_SUB_CLASS                                                                0x12002
9781 #define regBIF_CFG_DEV1_EPF0_0_SUB_CLASS_BASE_IDX                                                       5
9782 #define regBIF_CFG_DEV1_EPF0_0_BASE_CLASS                                                               0x12002
9783 #define regBIF_CFG_DEV1_EPF0_0_BASE_CLASS_BASE_IDX                                                      5
9784 #define regBIF_CFG_DEV1_EPF0_0_CACHE_LINE                                                               0x12003
9785 #define regBIF_CFG_DEV1_EPF0_0_CACHE_LINE_BASE_IDX                                                      5
9786 #define regBIF_CFG_DEV1_EPF0_0_LATENCY                                                                  0x12003
9787 #define regBIF_CFG_DEV1_EPF0_0_LATENCY_BASE_IDX                                                         5
9788 #define regBIF_CFG_DEV1_EPF0_0_HEADER                                                                   0x12003
9789 #define regBIF_CFG_DEV1_EPF0_0_HEADER_BASE_IDX                                                          5
9790 #define regBIF_CFG_DEV1_EPF0_0_BIST                                                                     0x12003
9791 #define regBIF_CFG_DEV1_EPF0_0_BIST_BASE_IDX                                                            5
9792 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_1                                                              0x12004
9793 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_1_BASE_IDX                                                     5
9794 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_2                                                              0x12005
9795 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_2_BASE_IDX                                                     5
9796 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_3                                                              0x12006
9797 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_3_BASE_IDX                                                     5
9798 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_4                                                              0x12007
9799 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_4_BASE_IDX                                                     5
9800 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_5                                                              0x12008
9801 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_5_BASE_IDX                                                     5
9802 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_6                                                              0x12009
9803 #define regBIF_CFG_DEV1_EPF0_0_BASE_ADDR_6_BASE_IDX                                                     5
9804 #define regBIF_CFG_DEV1_EPF0_0_CARDBUS_CIS_PTR                                                          0x1200a
9805 #define regBIF_CFG_DEV1_EPF0_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
9806 #define regBIF_CFG_DEV1_EPF0_0_ADAPTER_ID                                                               0x1200b
9807 #define regBIF_CFG_DEV1_EPF0_0_ADAPTER_ID_BASE_IDX                                                      5
9808 #define regBIF_CFG_DEV1_EPF0_0_ROM_BASE_ADDR                                                            0x1200c
9809 #define regBIF_CFG_DEV1_EPF0_0_ROM_BASE_ADDR_BASE_IDX                                                   5
9810 #define regBIF_CFG_DEV1_EPF0_0_CAP_PTR                                                                  0x1200d
9811 #define regBIF_CFG_DEV1_EPF0_0_CAP_PTR_BASE_IDX                                                         5
9812 #define regBIF_CFG_DEV1_EPF0_0_INTERRUPT_LINE                                                           0x1200f
9813 #define regBIF_CFG_DEV1_EPF0_0_INTERRUPT_LINE_BASE_IDX                                                  5
9814 #define regBIF_CFG_DEV1_EPF0_0_INTERRUPT_PIN                                                            0x1200f
9815 #define regBIF_CFG_DEV1_EPF0_0_INTERRUPT_PIN_BASE_IDX                                                   5
9816 #define regBIF_CFG_DEV1_EPF0_0_MIN_GRANT                                                                0x1200f
9817 #define regBIF_CFG_DEV1_EPF0_0_MIN_GRANT_BASE_IDX                                                       5
9818 #define regBIF_CFG_DEV1_EPF0_0_MAX_LATENCY                                                              0x1200f
9819 #define regBIF_CFG_DEV1_EPF0_0_MAX_LATENCY_BASE_IDX                                                     5
9820 #define regBIF_CFG_DEV1_EPF0_0_VENDOR_CAP_LIST                                                          0x12012
9821 #define regBIF_CFG_DEV1_EPF0_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
9822 #define regBIF_CFG_DEV1_EPF0_0_ADAPTER_ID_W                                                             0x12013
9823 #define regBIF_CFG_DEV1_EPF0_0_ADAPTER_ID_W_BASE_IDX                                                    5
9824 #define regBIF_CFG_DEV1_EPF0_0_PMI_CAP_LIST                                                             0x12014
9825 #define regBIF_CFG_DEV1_EPF0_0_PMI_CAP_LIST_BASE_IDX                                                    5
9826 #define regBIF_CFG_DEV1_EPF0_0_PMI_CAP                                                                  0x12014
9827 #define regBIF_CFG_DEV1_EPF0_0_PMI_CAP_BASE_IDX                                                         5
9828 #define regBIF_CFG_DEV1_EPF0_0_PMI_STATUS_CNTL                                                          0x12015
9829 #define regBIF_CFG_DEV1_EPF0_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
9830 #define regBIF_CFG_DEV1_EPF0_0_SBRN                                                                     0x12018
9831 #define regBIF_CFG_DEV1_EPF0_0_SBRN_BASE_IDX                                                            5
9832 #define regBIF_CFG_DEV1_EPF0_0_FLADJ                                                                    0x12018
9833 #define regBIF_CFG_DEV1_EPF0_0_FLADJ_BASE_IDX                                                           5
9834 #define regBIF_CFG_DEV1_EPF0_0_DBESL_DBESLD                                                             0x12018
9835 #define regBIF_CFG_DEV1_EPF0_0_DBESL_DBESLD_BASE_IDX                                                    5
9836 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CAP_LIST                                                            0x12019
9837 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CAP_LIST_BASE_IDX                                                   5
9838 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CAP                                                                 0x12019
9839 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CAP_BASE_IDX                                                        5
9840 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CAP                                                               0x1201a
9841 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CAP_BASE_IDX                                                      5
9842 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CNTL                                                              0x1201b
9843 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CNTL_BASE_IDX                                                     5
9844 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_STATUS                                                            0x1201b
9845 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_STATUS_BASE_IDX                                                   5
9846 #define regBIF_CFG_DEV1_EPF0_0_LINK_CAP                                                                 0x1201c
9847 #define regBIF_CFG_DEV1_EPF0_0_LINK_CAP_BASE_IDX                                                        5
9848 #define regBIF_CFG_DEV1_EPF0_0_LINK_CNTL                                                                0x1201d
9849 #define regBIF_CFG_DEV1_EPF0_0_LINK_CNTL_BASE_IDX                                                       5
9850 #define regBIF_CFG_DEV1_EPF0_0_LINK_STATUS                                                              0x1201d
9851 #define regBIF_CFG_DEV1_EPF0_0_LINK_STATUS_BASE_IDX                                                     5
9852 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CAP2                                                              0x12022
9853 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CAP2_BASE_IDX                                                     5
9854 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CNTL2                                                             0x12023
9855 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_CNTL2_BASE_IDX                                                    5
9856 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_STATUS2                                                           0x12023
9857 #define regBIF_CFG_DEV1_EPF0_0_DEVICE_STATUS2_BASE_IDX                                                  5
9858 #define regBIF_CFG_DEV1_EPF0_0_LINK_CAP2                                                                0x12024
9859 #define regBIF_CFG_DEV1_EPF0_0_LINK_CAP2_BASE_IDX                                                       5
9860 #define regBIF_CFG_DEV1_EPF0_0_LINK_CNTL2                                                               0x12025
9861 #define regBIF_CFG_DEV1_EPF0_0_LINK_CNTL2_BASE_IDX                                                      5
9862 #define regBIF_CFG_DEV1_EPF0_0_LINK_STATUS2                                                             0x12025
9863 #define regBIF_CFG_DEV1_EPF0_0_LINK_STATUS2_BASE_IDX                                                    5
9864 #define regBIF_CFG_DEV1_EPF0_0_MSI_CAP_LIST                                                             0x12028
9865 #define regBIF_CFG_DEV1_EPF0_0_MSI_CAP_LIST_BASE_IDX                                                    5
9866 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_CNTL                                                             0x12028
9867 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_CNTL_BASE_IDX                                                    5
9868 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_ADDR_LO                                                          0x12029
9869 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
9870 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_ADDR_HI                                                          0x1202a
9871 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
9872 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_DATA                                                             0x1202a
9873 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_DATA_BASE_IDX                                                    5
9874 #define regBIF_CFG_DEV1_EPF0_0_MSI_EXT_MSG_DATA                                                         0x1202a
9875 #define regBIF_CFG_DEV1_EPF0_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
9876 #define regBIF_CFG_DEV1_EPF0_0_MSI_MASK                                                                 0x1202b
9877 #define regBIF_CFG_DEV1_EPF0_0_MSI_MASK_BASE_IDX                                                        5
9878 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_DATA_64                                                          0x1202b
9879 #define regBIF_CFG_DEV1_EPF0_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
9880 #define regBIF_CFG_DEV1_EPF0_0_MSI_EXT_MSG_DATA_64                                                      0x1202b
9881 #define regBIF_CFG_DEV1_EPF0_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
9882 #define regBIF_CFG_DEV1_EPF0_0_MSI_MASK_64                                                              0x1202c
9883 #define regBIF_CFG_DEV1_EPF0_0_MSI_MASK_64_BASE_IDX                                                     5
9884 #define regBIF_CFG_DEV1_EPF0_0_MSI_PENDING                                                              0x1202c
9885 #define regBIF_CFG_DEV1_EPF0_0_MSI_PENDING_BASE_IDX                                                     5
9886 #define regBIF_CFG_DEV1_EPF0_0_MSI_PENDING_64                                                           0x1202d
9887 #define regBIF_CFG_DEV1_EPF0_0_MSI_PENDING_64_BASE_IDX                                                  5
9888 #define regBIF_CFG_DEV1_EPF0_0_MSIX_CAP_LIST                                                            0x12030
9889 #define regBIF_CFG_DEV1_EPF0_0_MSIX_CAP_LIST_BASE_IDX                                                   5
9890 #define regBIF_CFG_DEV1_EPF0_0_MSIX_MSG_CNTL                                                            0x12030
9891 #define regBIF_CFG_DEV1_EPF0_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
9892 #define regBIF_CFG_DEV1_EPF0_0_MSIX_TABLE                                                               0x12031
9893 #define regBIF_CFG_DEV1_EPF0_0_MSIX_TABLE_BASE_IDX                                                      5
9894 #define regBIF_CFG_DEV1_EPF0_0_MSIX_PBA                                                                 0x12032
9895 #define regBIF_CFG_DEV1_EPF0_0_MSIX_PBA_BASE_IDX                                                        5
9896 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x12040
9897 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
9898 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x12041
9899 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
9900 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC1                                                    0x12042
9901 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
9902 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC2                                                    0x12043
9903 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
9904 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC_ENH_CAP_LIST                                                     0x12044
9905 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                            5
9906 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_CAP_REG1                                                    0x12045
9907 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                           5
9908 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_CAP_REG2                                                    0x12046
9909 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                           5
9910 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_CNTL                                                        0x12047
9911 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_CNTL_BASE_IDX                                               5
9912 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_STATUS                                                      0x12047
9913 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PORT_VC_STATUS_BASE_IDX                                             5
9914 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC0_RESOURCE_CAP                                                    0x12048
9915 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                           5
9916 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC0_RESOURCE_CNTL                                                   0x12049
9917 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                          5
9918 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC0_RESOURCE_STATUS                                                 0x1204a
9919 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                        5
9920 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC1_RESOURCE_CAP                                                    0x1204b
9921 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                           5
9922 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC1_RESOURCE_CNTL                                                   0x1204c
9923 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                          5
9924 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC1_RESOURCE_STATUS                                                 0x1204d
9925 #define regBIF_CFG_DEV1_EPF0_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                        5
9926 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x12054
9927 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
9928 #define regBIF_CFG_DEV1_EPF0_0_PCIE_UNCORR_ERR_STATUS                                                   0x12055
9929 #define regBIF_CFG_DEV1_EPF0_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
9930 #define regBIF_CFG_DEV1_EPF0_0_PCIE_UNCORR_ERR_MASK                                                     0x12056
9931 #define regBIF_CFG_DEV1_EPF0_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
9932 #define regBIF_CFG_DEV1_EPF0_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x12057
9933 #define regBIF_CFG_DEV1_EPF0_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
9934 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CORR_ERR_STATUS                                                     0x12058
9935 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
9936 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CORR_ERR_MASK                                                       0x12059
9937 #define regBIF_CFG_DEV1_EPF0_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
9938 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1205a
9939 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
9940 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG0                                                            0x1205b
9941 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
9942 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG1                                                            0x1205c
9943 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
9944 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG2                                                            0x1205d
9945 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
9946 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG3                                                            0x1205e
9947 #define regBIF_CFG_DEV1_EPF0_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
9948 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG0                                                     0x12062
9949 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
9950 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG1                                                     0x12063
9951 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
9952 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG2                                                     0x12064
9953 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
9954 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG3                                                     0x12065
9955 #define regBIF_CFG_DEV1_EPF0_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
9956 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR_ENH_CAP_LIST                                                    0x12080
9957 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
9958 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR1_CAP                                                            0x12081
9959 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
9960 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR1_CNTL                                                           0x12082
9961 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
9962 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR2_CAP                                                            0x12083
9963 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
9964 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR2_CNTL                                                           0x12084
9965 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
9966 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR3_CAP                                                            0x12085
9967 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
9968 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR3_CNTL                                                           0x12086
9969 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
9970 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR4_CAP                                                            0x12087
9971 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
9972 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR4_CNTL                                                           0x12088
9973 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
9974 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR5_CAP                                                            0x12089
9975 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
9976 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR5_CNTL                                                           0x1208a
9977 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
9978 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR6_CAP                                                            0x1208b
9979 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
9980 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR6_CNTL                                                           0x1208c
9981 #define regBIF_CFG_DEV1_EPF0_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
9982 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x12090
9983 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
9984 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x12091
9985 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
9986 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_DATA                                                     0x12092
9987 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
9988 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_CAP                                                      0x12093
9989 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
9990 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_ENH_CAP_LIST                                                    0x12094
9991 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
9992 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_CAP                                                             0x12095
9993 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_CAP_BASE_IDX                                                    5
9994 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_LATENCY_INDICATOR                                               0x12096
9995 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
9996 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_STATUS                                                          0x12097
9997 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
9998 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_CNTL                                                            0x12097
9999 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
10000 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x12098
10001 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
10002 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x12098
10003 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
10004 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x12098
10005 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
10006 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x12098
10007 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
10008 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x12099
10009 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
10010 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x12099
10011 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
10012 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x12099
10013 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
10014 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x12099
10015 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
10016 #define regBIF_CFG_DEV1_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST                                              0x1209c
10017 #define regBIF_CFG_DEV1_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
10018 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LINK_CNTL3                                                          0x1209d
10019 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LINK_CNTL3_BASE_IDX                                                 5
10020 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_ERROR_STATUS                                                   0x1209e
10021 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
10022 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x1209f
10023 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
10024 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x1209f
10025 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
10026 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x120a0
10027 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
10028 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x120a0
10029 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
10030 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x120a1
10031 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
10032 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x120a1
10033 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
10034 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x120a2
10035 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
10036 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x120a2
10037 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
10038 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x120a3
10039 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
10040 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x120a3
10041 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
10042 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x120a4
10043 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
10044 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x120a4
10045 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
10046 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x120a5
10047 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
10048 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x120a5
10049 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
10050 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x120a6
10051 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
10052 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x120a6
10053 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
10054 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ACS_ENH_CAP_LIST                                                    0x120a8
10055 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
10056 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ACS_CAP                                                             0x120a9
10057 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ACS_CAP_BASE_IDX                                                    5
10058 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ACS_CNTL                                                            0x120a9
10059 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
10060 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PASID_ENH_CAP_LIST                                                  0x120b4
10061 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
10062 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PASID_CAP                                                           0x120b5
10063 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PASID_CAP_BASE_IDX                                                  5
10064 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PASID_CNTL                                                          0x120b5
10065 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
10066 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LTR_ENH_CAP_LIST                                                    0x120c8
10067 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
10068 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LTR_CAP                                                             0x120c9
10069 #define regBIF_CFG_DEV1_EPF0_0_PCIE_LTR_CAP_BASE_IDX                                                    5
10070 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ARI_ENH_CAP_LIST                                                    0x120ca
10071 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
10072 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ARI_CAP                                                             0x120cb
10073 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ARI_CAP_BASE_IDX                                                    5
10074 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ARI_CNTL                                                            0x120cb
10075 #define regBIF_CFG_DEV1_EPF0_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
10076 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DLF_ENH_CAP_LIST                                                    0x12100
10077 #define regBIF_CFG_DEV1_EPF0_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
10078 #define regBIF_CFG_DEV1_EPF0_0_DATA_LINK_FEATURE_CAP                                                    0x12101
10079 #define regBIF_CFG_DEV1_EPF0_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
10080 #define regBIF_CFG_DEV1_EPF0_0_DATA_LINK_FEATURE_STATUS                                                 0x12102
10081 #define regBIF_CFG_DEV1_EPF0_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
10082 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x12104
10083 #define regBIF_CFG_DEV1_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
10084 #define regBIF_CFG_DEV1_EPF0_0_LINK_CAP_16GT                                                            0x12105
10085 #define regBIF_CFG_DEV1_EPF0_0_LINK_CAP_16GT_BASE_IDX                                                   5
10086 #define regBIF_CFG_DEV1_EPF0_0_LINK_CNTL_16GT                                                           0x12106
10087 #define regBIF_CFG_DEV1_EPF0_0_LINK_CNTL_16GT_BASE_IDX                                                  5
10088 #define regBIF_CFG_DEV1_EPF0_0_LINK_STATUS_16GT                                                         0x12107
10089 #define regBIF_CFG_DEV1_EPF0_0_LINK_STATUS_16GT_BASE_IDX                                                5
10090 #define regBIF_CFG_DEV1_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x12108
10091 #define regBIF_CFG_DEV1_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
10092 #define regBIF_CFG_DEV1_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x12109
10093 #define regBIF_CFG_DEV1_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
10094 #define regBIF_CFG_DEV1_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x1210a
10095 #define regBIF_CFG_DEV1_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
10096 #define regBIF_CFG_DEV1_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT                                            0x1210c
10097 #define regBIF_CFG_DEV1_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10098 #define regBIF_CFG_DEV1_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT                                            0x1210c
10099 #define regBIF_CFG_DEV1_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10100 #define regBIF_CFG_DEV1_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT                                            0x1210c
10101 #define regBIF_CFG_DEV1_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10102 #define regBIF_CFG_DEV1_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT                                            0x1210c
10103 #define regBIF_CFG_DEV1_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10104 #define regBIF_CFG_DEV1_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT                                            0x1210d
10105 #define regBIF_CFG_DEV1_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10106 #define regBIF_CFG_DEV1_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT                                            0x1210d
10107 #define regBIF_CFG_DEV1_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10108 #define regBIF_CFG_DEV1_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT                                            0x1210d
10109 #define regBIF_CFG_DEV1_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10110 #define regBIF_CFG_DEV1_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT                                            0x1210d
10111 #define regBIF_CFG_DEV1_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10112 #define regBIF_CFG_DEV1_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT                                            0x1210e
10113 #define regBIF_CFG_DEV1_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10114 #define regBIF_CFG_DEV1_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT                                            0x1210e
10115 #define regBIF_CFG_DEV1_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10116 #define regBIF_CFG_DEV1_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT                                           0x1210e
10117 #define regBIF_CFG_DEV1_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10118 #define regBIF_CFG_DEV1_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT                                           0x1210e
10119 #define regBIF_CFG_DEV1_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10120 #define regBIF_CFG_DEV1_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT                                           0x1210f
10121 #define regBIF_CFG_DEV1_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10122 #define regBIF_CFG_DEV1_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT                                           0x1210f
10123 #define regBIF_CFG_DEV1_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10124 #define regBIF_CFG_DEV1_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT                                           0x1210f
10125 #define regBIF_CFG_DEV1_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10126 #define regBIF_CFG_DEV1_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT                                           0x1210f
10127 #define regBIF_CFG_DEV1_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10128 #define regBIF_CFG_DEV1_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST                                              0x12114
10129 #define regBIF_CFG_DEV1_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
10130 #define regBIF_CFG_DEV1_EPF0_0_MARGINING_PORT_CAP                                                       0x12115
10131 #define regBIF_CFG_DEV1_EPF0_0_MARGINING_PORT_CAP_BASE_IDX                                              5
10132 #define regBIF_CFG_DEV1_EPF0_0_MARGINING_PORT_STATUS                                                    0x12115
10133 #define regBIF_CFG_DEV1_EPF0_0_MARGINING_PORT_STATUS_BASE_IDX                                           5
10134 #define regBIF_CFG_DEV1_EPF0_0_LANE_0_MARGINING_LANE_CNTL                                               0x12116
10135 #define regBIF_CFG_DEV1_EPF0_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
10136 #define regBIF_CFG_DEV1_EPF0_0_LANE_0_MARGINING_LANE_STATUS                                             0x12116
10137 #define regBIF_CFG_DEV1_EPF0_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
10138 #define regBIF_CFG_DEV1_EPF0_0_LANE_1_MARGINING_LANE_CNTL                                               0x12117
10139 #define regBIF_CFG_DEV1_EPF0_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
10140 #define regBIF_CFG_DEV1_EPF0_0_LANE_1_MARGINING_LANE_STATUS                                             0x12117
10141 #define regBIF_CFG_DEV1_EPF0_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
10142 #define regBIF_CFG_DEV1_EPF0_0_LANE_2_MARGINING_LANE_CNTL                                               0x12118
10143 #define regBIF_CFG_DEV1_EPF0_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
10144 #define regBIF_CFG_DEV1_EPF0_0_LANE_2_MARGINING_LANE_STATUS                                             0x12118
10145 #define regBIF_CFG_DEV1_EPF0_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
10146 #define regBIF_CFG_DEV1_EPF0_0_LANE_3_MARGINING_LANE_CNTL                                               0x12119
10147 #define regBIF_CFG_DEV1_EPF0_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
10148 #define regBIF_CFG_DEV1_EPF0_0_LANE_3_MARGINING_LANE_STATUS                                             0x12119
10149 #define regBIF_CFG_DEV1_EPF0_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
10150 #define regBIF_CFG_DEV1_EPF0_0_LANE_4_MARGINING_LANE_CNTL                                               0x1211a
10151 #define regBIF_CFG_DEV1_EPF0_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
10152 #define regBIF_CFG_DEV1_EPF0_0_LANE_4_MARGINING_LANE_STATUS                                             0x1211a
10153 #define regBIF_CFG_DEV1_EPF0_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
10154 #define regBIF_CFG_DEV1_EPF0_0_LANE_5_MARGINING_LANE_CNTL                                               0x1211b
10155 #define regBIF_CFG_DEV1_EPF0_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
10156 #define regBIF_CFG_DEV1_EPF0_0_LANE_5_MARGINING_LANE_STATUS                                             0x1211b
10157 #define regBIF_CFG_DEV1_EPF0_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
10158 #define regBIF_CFG_DEV1_EPF0_0_LANE_6_MARGINING_LANE_CNTL                                               0x1211c
10159 #define regBIF_CFG_DEV1_EPF0_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
10160 #define regBIF_CFG_DEV1_EPF0_0_LANE_6_MARGINING_LANE_STATUS                                             0x1211c
10161 #define regBIF_CFG_DEV1_EPF0_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
10162 #define regBIF_CFG_DEV1_EPF0_0_LANE_7_MARGINING_LANE_CNTL                                               0x1211d
10163 #define regBIF_CFG_DEV1_EPF0_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
10164 #define regBIF_CFG_DEV1_EPF0_0_LANE_7_MARGINING_LANE_STATUS                                             0x1211d
10165 #define regBIF_CFG_DEV1_EPF0_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
10166 #define regBIF_CFG_DEV1_EPF0_0_LANE_8_MARGINING_LANE_CNTL                                               0x1211e
10167 #define regBIF_CFG_DEV1_EPF0_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
10168 #define regBIF_CFG_DEV1_EPF0_0_LANE_8_MARGINING_LANE_STATUS                                             0x1211e
10169 #define regBIF_CFG_DEV1_EPF0_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
10170 #define regBIF_CFG_DEV1_EPF0_0_LANE_9_MARGINING_LANE_CNTL                                               0x1211f
10171 #define regBIF_CFG_DEV1_EPF0_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
10172 #define regBIF_CFG_DEV1_EPF0_0_LANE_9_MARGINING_LANE_STATUS                                             0x1211f
10173 #define regBIF_CFG_DEV1_EPF0_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
10174 #define regBIF_CFG_DEV1_EPF0_0_LANE_10_MARGINING_LANE_CNTL                                              0x12120
10175 #define regBIF_CFG_DEV1_EPF0_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
10176 #define regBIF_CFG_DEV1_EPF0_0_LANE_10_MARGINING_LANE_STATUS                                            0x12120
10177 #define regBIF_CFG_DEV1_EPF0_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
10178 #define regBIF_CFG_DEV1_EPF0_0_LANE_11_MARGINING_LANE_CNTL                                              0x12121
10179 #define regBIF_CFG_DEV1_EPF0_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
10180 #define regBIF_CFG_DEV1_EPF0_0_LANE_11_MARGINING_LANE_STATUS                                            0x12121
10181 #define regBIF_CFG_DEV1_EPF0_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
10182 #define regBIF_CFG_DEV1_EPF0_0_LANE_12_MARGINING_LANE_CNTL                                              0x12122
10183 #define regBIF_CFG_DEV1_EPF0_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
10184 #define regBIF_CFG_DEV1_EPF0_0_LANE_12_MARGINING_LANE_STATUS                                            0x12122
10185 #define regBIF_CFG_DEV1_EPF0_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
10186 #define regBIF_CFG_DEV1_EPF0_0_LANE_13_MARGINING_LANE_CNTL                                              0x12123
10187 #define regBIF_CFG_DEV1_EPF0_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
10188 #define regBIF_CFG_DEV1_EPF0_0_LANE_13_MARGINING_LANE_STATUS                                            0x12123
10189 #define regBIF_CFG_DEV1_EPF0_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
10190 #define regBIF_CFG_DEV1_EPF0_0_LANE_14_MARGINING_LANE_CNTL                                              0x12124
10191 #define regBIF_CFG_DEV1_EPF0_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
10192 #define regBIF_CFG_DEV1_EPF0_0_LANE_14_MARGINING_LANE_STATUS                                            0x12124
10193 #define regBIF_CFG_DEV1_EPF0_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
10194 #define regBIF_CFG_DEV1_EPF0_0_LANE_15_MARGINING_LANE_CNTL                                              0x12125
10195 #define regBIF_CFG_DEV1_EPF0_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
10196 #define regBIF_CFG_DEV1_EPF0_0_LANE_15_MARGINING_LANE_STATUS                                            0x12125
10197 #define regBIF_CFG_DEV1_EPF0_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
10198 
10199 
10200 // addressBlock: nbio_nbif0_bif_cfg_dev1_epf1_bifcfgdecp
10201 // base address: 0x10149000
10202 #define regBIF_CFG_DEV1_EPF1_0_VENDOR_ID                                                                0x12400
10203 #define regBIF_CFG_DEV1_EPF1_0_VENDOR_ID_BASE_IDX                                                       5
10204 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_ID                                                                0x12400
10205 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_ID_BASE_IDX                                                       5
10206 #define regBIF_CFG_DEV1_EPF1_0_COMMAND                                                                  0x12401
10207 #define regBIF_CFG_DEV1_EPF1_0_COMMAND_BASE_IDX                                                         5
10208 #define regBIF_CFG_DEV1_EPF1_0_STATUS                                                                   0x12401
10209 #define regBIF_CFG_DEV1_EPF1_0_STATUS_BASE_IDX                                                          5
10210 #define regBIF_CFG_DEV1_EPF1_0_REVISION_ID                                                              0x12402
10211 #define regBIF_CFG_DEV1_EPF1_0_REVISION_ID_BASE_IDX                                                     5
10212 #define regBIF_CFG_DEV1_EPF1_0_PROG_INTERFACE                                                           0x12402
10213 #define regBIF_CFG_DEV1_EPF1_0_PROG_INTERFACE_BASE_IDX                                                  5
10214 #define regBIF_CFG_DEV1_EPF1_0_SUB_CLASS                                                                0x12402
10215 #define regBIF_CFG_DEV1_EPF1_0_SUB_CLASS_BASE_IDX                                                       5
10216 #define regBIF_CFG_DEV1_EPF1_0_BASE_CLASS                                                               0x12402
10217 #define regBIF_CFG_DEV1_EPF1_0_BASE_CLASS_BASE_IDX                                                      5
10218 #define regBIF_CFG_DEV1_EPF1_0_CACHE_LINE                                                               0x12403
10219 #define regBIF_CFG_DEV1_EPF1_0_CACHE_LINE_BASE_IDX                                                      5
10220 #define regBIF_CFG_DEV1_EPF1_0_LATENCY                                                                  0x12403
10221 #define regBIF_CFG_DEV1_EPF1_0_LATENCY_BASE_IDX                                                         5
10222 #define regBIF_CFG_DEV1_EPF1_0_HEADER                                                                   0x12403
10223 #define regBIF_CFG_DEV1_EPF1_0_HEADER_BASE_IDX                                                          5
10224 #define regBIF_CFG_DEV1_EPF1_0_BIST                                                                     0x12403
10225 #define regBIF_CFG_DEV1_EPF1_0_BIST_BASE_IDX                                                            5
10226 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_1                                                              0x12404
10227 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_1_BASE_IDX                                                     5
10228 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_2                                                              0x12405
10229 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_2_BASE_IDX                                                     5
10230 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_3                                                              0x12406
10231 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_3_BASE_IDX                                                     5
10232 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_4                                                              0x12407
10233 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_4_BASE_IDX                                                     5
10234 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_5                                                              0x12408
10235 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_5_BASE_IDX                                                     5
10236 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_6                                                              0x12409
10237 #define regBIF_CFG_DEV1_EPF1_0_BASE_ADDR_6_BASE_IDX                                                     5
10238 #define regBIF_CFG_DEV1_EPF1_0_CARDBUS_CIS_PTR                                                          0x1240a
10239 #define regBIF_CFG_DEV1_EPF1_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
10240 #define regBIF_CFG_DEV1_EPF1_0_ADAPTER_ID                                                               0x1240b
10241 #define regBIF_CFG_DEV1_EPF1_0_ADAPTER_ID_BASE_IDX                                                      5
10242 #define regBIF_CFG_DEV1_EPF1_0_ROM_BASE_ADDR                                                            0x1240c
10243 #define regBIF_CFG_DEV1_EPF1_0_ROM_BASE_ADDR_BASE_IDX                                                   5
10244 #define regBIF_CFG_DEV1_EPF1_0_CAP_PTR                                                                  0x1240d
10245 #define regBIF_CFG_DEV1_EPF1_0_CAP_PTR_BASE_IDX                                                         5
10246 #define regBIF_CFG_DEV1_EPF1_0_INTERRUPT_LINE                                                           0x1240f
10247 #define regBIF_CFG_DEV1_EPF1_0_INTERRUPT_LINE_BASE_IDX                                                  5
10248 #define regBIF_CFG_DEV1_EPF1_0_INTERRUPT_PIN                                                            0x1240f
10249 #define regBIF_CFG_DEV1_EPF1_0_INTERRUPT_PIN_BASE_IDX                                                   5
10250 #define regBIF_CFG_DEV1_EPF1_0_MIN_GRANT                                                                0x1240f
10251 #define regBIF_CFG_DEV1_EPF1_0_MIN_GRANT_BASE_IDX                                                       5
10252 #define regBIF_CFG_DEV1_EPF1_0_MAX_LATENCY                                                              0x1240f
10253 #define regBIF_CFG_DEV1_EPF1_0_MAX_LATENCY_BASE_IDX                                                     5
10254 #define regBIF_CFG_DEV1_EPF1_0_VENDOR_CAP_LIST                                                          0x12412
10255 #define regBIF_CFG_DEV1_EPF1_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
10256 #define regBIF_CFG_DEV1_EPF1_0_ADAPTER_ID_W                                                             0x12413
10257 #define regBIF_CFG_DEV1_EPF1_0_ADAPTER_ID_W_BASE_IDX                                                    5
10258 #define regBIF_CFG_DEV1_EPF1_0_PMI_CAP_LIST                                                             0x12414
10259 #define regBIF_CFG_DEV1_EPF1_0_PMI_CAP_LIST_BASE_IDX                                                    5
10260 #define regBIF_CFG_DEV1_EPF1_0_PMI_CAP                                                                  0x12414
10261 #define regBIF_CFG_DEV1_EPF1_0_PMI_CAP_BASE_IDX                                                         5
10262 #define regBIF_CFG_DEV1_EPF1_0_PMI_STATUS_CNTL                                                          0x12415
10263 #define regBIF_CFG_DEV1_EPF1_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
10264 #define regBIF_CFG_DEV1_EPF1_0_SBRN                                                                     0x12418
10265 #define regBIF_CFG_DEV1_EPF1_0_SBRN_BASE_IDX                                                            5
10266 #define regBIF_CFG_DEV1_EPF1_0_FLADJ                                                                    0x12418
10267 #define regBIF_CFG_DEV1_EPF1_0_FLADJ_BASE_IDX                                                           5
10268 #define regBIF_CFG_DEV1_EPF1_0_DBESL_DBESLD                                                             0x12418
10269 #define regBIF_CFG_DEV1_EPF1_0_DBESL_DBESLD_BASE_IDX                                                    5
10270 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CAP_LIST                                                            0x12419
10271 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CAP_LIST_BASE_IDX                                                   5
10272 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CAP                                                                 0x12419
10273 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CAP_BASE_IDX                                                        5
10274 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CAP                                                               0x1241a
10275 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CAP_BASE_IDX                                                      5
10276 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CNTL                                                              0x1241b
10277 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CNTL_BASE_IDX                                                     5
10278 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_STATUS                                                            0x1241b
10279 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_STATUS_BASE_IDX                                                   5
10280 #define regBIF_CFG_DEV1_EPF1_0_LINK_CAP                                                                 0x1241c
10281 #define regBIF_CFG_DEV1_EPF1_0_LINK_CAP_BASE_IDX                                                        5
10282 #define regBIF_CFG_DEV1_EPF1_0_LINK_CNTL                                                                0x1241d
10283 #define regBIF_CFG_DEV1_EPF1_0_LINK_CNTL_BASE_IDX                                                       5
10284 #define regBIF_CFG_DEV1_EPF1_0_LINK_STATUS                                                              0x1241d
10285 #define regBIF_CFG_DEV1_EPF1_0_LINK_STATUS_BASE_IDX                                                     5
10286 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CAP2                                                              0x12422
10287 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CAP2_BASE_IDX                                                     5
10288 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CNTL2                                                             0x12423
10289 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_CNTL2_BASE_IDX                                                    5
10290 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_STATUS2                                                           0x12423
10291 #define regBIF_CFG_DEV1_EPF1_0_DEVICE_STATUS2_BASE_IDX                                                  5
10292 #define regBIF_CFG_DEV1_EPF1_0_LINK_CAP2                                                                0x12424
10293 #define regBIF_CFG_DEV1_EPF1_0_LINK_CAP2_BASE_IDX                                                       5
10294 #define regBIF_CFG_DEV1_EPF1_0_LINK_CNTL2                                                               0x12425
10295 #define regBIF_CFG_DEV1_EPF1_0_LINK_CNTL2_BASE_IDX                                                      5
10296 #define regBIF_CFG_DEV1_EPF1_0_LINK_STATUS2                                                             0x12425
10297 #define regBIF_CFG_DEV1_EPF1_0_LINK_STATUS2_BASE_IDX                                                    5
10298 #define regBIF_CFG_DEV1_EPF1_0_MSI_CAP_LIST                                                             0x12428
10299 #define regBIF_CFG_DEV1_EPF1_0_MSI_CAP_LIST_BASE_IDX                                                    5
10300 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_CNTL                                                             0x12428
10301 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_CNTL_BASE_IDX                                                    5
10302 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_ADDR_LO                                                          0x12429
10303 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
10304 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_ADDR_HI                                                          0x1242a
10305 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
10306 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_DATA                                                             0x1242a
10307 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_DATA_BASE_IDX                                                    5
10308 #define regBIF_CFG_DEV1_EPF1_0_MSI_EXT_MSG_DATA                                                         0x1242a
10309 #define regBIF_CFG_DEV1_EPF1_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
10310 #define regBIF_CFG_DEV1_EPF1_0_MSI_MASK                                                                 0x1242b
10311 #define regBIF_CFG_DEV1_EPF1_0_MSI_MASK_BASE_IDX                                                        5
10312 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_DATA_64                                                          0x1242b
10313 #define regBIF_CFG_DEV1_EPF1_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
10314 #define regBIF_CFG_DEV1_EPF1_0_MSI_EXT_MSG_DATA_64                                                      0x1242b
10315 #define regBIF_CFG_DEV1_EPF1_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
10316 #define regBIF_CFG_DEV1_EPF1_0_MSI_MASK_64                                                              0x1242c
10317 #define regBIF_CFG_DEV1_EPF1_0_MSI_MASK_64_BASE_IDX                                                     5
10318 #define regBIF_CFG_DEV1_EPF1_0_MSI_PENDING                                                              0x1242c
10319 #define regBIF_CFG_DEV1_EPF1_0_MSI_PENDING_BASE_IDX                                                     5
10320 #define regBIF_CFG_DEV1_EPF1_0_MSI_PENDING_64                                                           0x1242d
10321 #define regBIF_CFG_DEV1_EPF1_0_MSI_PENDING_64_BASE_IDX                                                  5
10322 #define regBIF_CFG_DEV1_EPF1_0_MSIX_CAP_LIST                                                            0x12430
10323 #define regBIF_CFG_DEV1_EPF1_0_MSIX_CAP_LIST_BASE_IDX                                                   5
10324 #define regBIF_CFG_DEV1_EPF1_0_MSIX_MSG_CNTL                                                            0x12430
10325 #define regBIF_CFG_DEV1_EPF1_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
10326 #define regBIF_CFG_DEV1_EPF1_0_MSIX_TABLE                                                               0x12431
10327 #define regBIF_CFG_DEV1_EPF1_0_MSIX_TABLE_BASE_IDX                                                      5
10328 #define regBIF_CFG_DEV1_EPF1_0_MSIX_PBA                                                                 0x12432
10329 #define regBIF_CFG_DEV1_EPF1_0_MSIX_PBA_BASE_IDX                                                        5
10330 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x12440
10331 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
10332 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x12441
10333 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
10334 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC1                                                    0x12442
10335 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
10336 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC2                                                    0x12443
10337 #define regBIF_CFG_DEV1_EPF1_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
10338 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x12454
10339 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
10340 #define regBIF_CFG_DEV1_EPF1_0_PCIE_UNCORR_ERR_STATUS                                                   0x12455
10341 #define regBIF_CFG_DEV1_EPF1_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
10342 #define regBIF_CFG_DEV1_EPF1_0_PCIE_UNCORR_ERR_MASK                                                     0x12456
10343 #define regBIF_CFG_DEV1_EPF1_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
10344 #define regBIF_CFG_DEV1_EPF1_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x12457
10345 #define regBIF_CFG_DEV1_EPF1_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
10346 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CORR_ERR_STATUS                                                     0x12458
10347 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
10348 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CORR_ERR_MASK                                                       0x12459
10349 #define regBIF_CFG_DEV1_EPF1_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
10350 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1245a
10351 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
10352 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG0                                                            0x1245b
10353 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
10354 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG1                                                            0x1245c
10355 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
10356 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG2                                                            0x1245d
10357 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
10358 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG3                                                            0x1245e
10359 #define regBIF_CFG_DEV1_EPF1_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
10360 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG0                                                     0x12462
10361 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
10362 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG1                                                     0x12463
10363 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
10364 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG2                                                     0x12464
10365 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
10366 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG3                                                     0x12465
10367 #define regBIF_CFG_DEV1_EPF1_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
10368 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR_ENH_CAP_LIST                                                    0x12480
10369 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
10370 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR1_CAP                                                            0x12481
10371 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
10372 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR1_CNTL                                                           0x12482
10373 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
10374 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR2_CAP                                                            0x12483
10375 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
10376 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR2_CNTL                                                           0x12484
10377 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
10378 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR3_CAP                                                            0x12485
10379 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
10380 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR3_CNTL                                                           0x12486
10381 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
10382 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR4_CAP                                                            0x12487
10383 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
10384 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR4_CNTL                                                           0x12488
10385 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
10386 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR5_CAP                                                            0x12489
10387 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
10388 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR5_CNTL                                                           0x1248a
10389 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
10390 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR6_CAP                                                            0x1248b
10391 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
10392 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR6_CNTL                                                           0x1248c
10393 #define regBIF_CFG_DEV1_EPF1_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
10394 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x12490
10395 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
10396 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x12491
10397 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
10398 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_DATA                                                     0x12492
10399 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
10400 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_CAP                                                      0x12493
10401 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
10402 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_ENH_CAP_LIST                                                    0x12494
10403 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
10404 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_CAP                                                             0x12495
10405 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_CAP_BASE_IDX                                                    5
10406 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_LATENCY_INDICATOR                                               0x12496
10407 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
10408 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_STATUS                                                          0x12497
10409 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
10410 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_CNTL                                                            0x12497
10411 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
10412 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x12498
10413 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
10414 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x12498
10415 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
10416 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x12498
10417 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
10418 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x12498
10419 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
10420 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x12499
10421 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
10422 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x12499
10423 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
10424 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x12499
10425 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
10426 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x12499
10427 #define regBIF_CFG_DEV1_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
10428 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ACS_ENH_CAP_LIST                                                    0x124a8
10429 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
10430 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ACS_CAP                                                             0x124a9
10431 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ACS_CAP_BASE_IDX                                                    5
10432 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ACS_CNTL                                                            0x124a9
10433 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
10434 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PASID_ENH_CAP_LIST                                                  0x124b4
10435 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
10436 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PASID_CAP                                                           0x124b5
10437 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PASID_CAP_BASE_IDX                                                  5
10438 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PASID_CNTL                                                          0x124b5
10439 #define regBIF_CFG_DEV1_EPF1_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
10440 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ARI_ENH_CAP_LIST                                                    0x124ca
10441 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
10442 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ARI_CAP                                                             0x124cb
10443 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ARI_CAP_BASE_IDX                                                    5
10444 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ARI_CNTL                                                            0x124cb
10445 #define regBIF_CFG_DEV1_EPF1_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
10446 
10447 
10448 // addressBlock: nbio_nbif0_bif_cfg_dev2_epf0_bifcfgdecp
10449 // base address: 0x10150000
10450 #define regBIF_CFG_DEV2_EPF0_0_VENDOR_ID                                                                0x14000
10451 #define regBIF_CFG_DEV2_EPF0_0_VENDOR_ID_BASE_IDX                                                       5
10452 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_ID                                                                0x14000
10453 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_ID_BASE_IDX                                                       5
10454 #define regBIF_CFG_DEV2_EPF0_0_COMMAND                                                                  0x14001
10455 #define regBIF_CFG_DEV2_EPF0_0_COMMAND_BASE_IDX                                                         5
10456 #define regBIF_CFG_DEV2_EPF0_0_STATUS                                                                   0x14001
10457 #define regBIF_CFG_DEV2_EPF0_0_STATUS_BASE_IDX                                                          5
10458 #define regBIF_CFG_DEV2_EPF0_0_REVISION_ID                                                              0x14002
10459 #define regBIF_CFG_DEV2_EPF0_0_REVISION_ID_BASE_IDX                                                     5
10460 #define regBIF_CFG_DEV2_EPF0_0_PROG_INTERFACE                                                           0x14002
10461 #define regBIF_CFG_DEV2_EPF0_0_PROG_INTERFACE_BASE_IDX                                                  5
10462 #define regBIF_CFG_DEV2_EPF0_0_SUB_CLASS                                                                0x14002
10463 #define regBIF_CFG_DEV2_EPF0_0_SUB_CLASS_BASE_IDX                                                       5
10464 #define regBIF_CFG_DEV2_EPF0_0_BASE_CLASS                                                               0x14002
10465 #define regBIF_CFG_DEV2_EPF0_0_BASE_CLASS_BASE_IDX                                                      5
10466 #define regBIF_CFG_DEV2_EPF0_0_CACHE_LINE                                                               0x14003
10467 #define regBIF_CFG_DEV2_EPF0_0_CACHE_LINE_BASE_IDX                                                      5
10468 #define regBIF_CFG_DEV2_EPF0_0_LATENCY                                                                  0x14003
10469 #define regBIF_CFG_DEV2_EPF0_0_LATENCY_BASE_IDX                                                         5
10470 #define regBIF_CFG_DEV2_EPF0_0_HEADER                                                                   0x14003
10471 #define regBIF_CFG_DEV2_EPF0_0_HEADER_BASE_IDX                                                          5
10472 #define regBIF_CFG_DEV2_EPF0_0_BIST                                                                     0x14003
10473 #define regBIF_CFG_DEV2_EPF0_0_BIST_BASE_IDX                                                            5
10474 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_1                                                              0x14004
10475 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_1_BASE_IDX                                                     5
10476 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_2                                                              0x14005
10477 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_2_BASE_IDX                                                     5
10478 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_3                                                              0x14006
10479 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_3_BASE_IDX                                                     5
10480 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_4                                                              0x14007
10481 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_4_BASE_IDX                                                     5
10482 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_5                                                              0x14008
10483 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_5_BASE_IDX                                                     5
10484 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_6                                                              0x14009
10485 #define regBIF_CFG_DEV2_EPF0_0_BASE_ADDR_6_BASE_IDX                                                     5
10486 #define regBIF_CFG_DEV2_EPF0_0_CARDBUS_CIS_PTR                                                          0x1400a
10487 #define regBIF_CFG_DEV2_EPF0_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
10488 #define regBIF_CFG_DEV2_EPF0_0_ADAPTER_ID                                                               0x1400b
10489 #define regBIF_CFG_DEV2_EPF0_0_ADAPTER_ID_BASE_IDX                                                      5
10490 #define regBIF_CFG_DEV2_EPF0_0_ROM_BASE_ADDR                                                            0x1400c
10491 #define regBIF_CFG_DEV2_EPF0_0_ROM_BASE_ADDR_BASE_IDX                                                   5
10492 #define regBIF_CFG_DEV2_EPF0_0_CAP_PTR                                                                  0x1400d
10493 #define regBIF_CFG_DEV2_EPF0_0_CAP_PTR_BASE_IDX                                                         5
10494 #define regBIF_CFG_DEV2_EPF0_0_INTERRUPT_LINE                                                           0x1400f
10495 #define regBIF_CFG_DEV2_EPF0_0_INTERRUPT_LINE_BASE_IDX                                                  5
10496 #define regBIF_CFG_DEV2_EPF0_0_INTERRUPT_PIN                                                            0x1400f
10497 #define regBIF_CFG_DEV2_EPF0_0_INTERRUPT_PIN_BASE_IDX                                                   5
10498 #define regBIF_CFG_DEV2_EPF0_0_MIN_GRANT                                                                0x1400f
10499 #define regBIF_CFG_DEV2_EPF0_0_MIN_GRANT_BASE_IDX                                                       5
10500 #define regBIF_CFG_DEV2_EPF0_0_MAX_LATENCY                                                              0x1400f
10501 #define regBIF_CFG_DEV2_EPF0_0_MAX_LATENCY_BASE_IDX                                                     5
10502 #define regBIF_CFG_DEV2_EPF0_0_VENDOR_CAP_LIST                                                          0x14012
10503 #define regBIF_CFG_DEV2_EPF0_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
10504 #define regBIF_CFG_DEV2_EPF0_0_ADAPTER_ID_W                                                             0x14013
10505 #define regBIF_CFG_DEV2_EPF0_0_ADAPTER_ID_W_BASE_IDX                                                    5
10506 #define regBIF_CFG_DEV2_EPF0_0_PMI_CAP_LIST                                                             0x14014
10507 #define regBIF_CFG_DEV2_EPF0_0_PMI_CAP_LIST_BASE_IDX                                                    5
10508 #define regBIF_CFG_DEV2_EPF0_0_PMI_CAP                                                                  0x14014
10509 #define regBIF_CFG_DEV2_EPF0_0_PMI_CAP_BASE_IDX                                                         5
10510 #define regBIF_CFG_DEV2_EPF0_0_PMI_STATUS_CNTL                                                          0x14015
10511 #define regBIF_CFG_DEV2_EPF0_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
10512 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CAP_LIST                                                            0x14019
10513 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CAP_LIST_BASE_IDX                                                   5
10514 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CAP                                                                 0x14019
10515 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CAP_BASE_IDX                                                        5
10516 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CAP                                                               0x1401a
10517 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CAP_BASE_IDX                                                      5
10518 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CNTL                                                              0x1401b
10519 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CNTL_BASE_IDX                                                     5
10520 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_STATUS                                                            0x1401b
10521 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_STATUS_BASE_IDX                                                   5
10522 #define regBIF_CFG_DEV2_EPF0_0_LINK_CAP                                                                 0x1401c
10523 #define regBIF_CFG_DEV2_EPF0_0_LINK_CAP_BASE_IDX                                                        5
10524 #define regBIF_CFG_DEV2_EPF0_0_LINK_CNTL                                                                0x1401d
10525 #define regBIF_CFG_DEV2_EPF0_0_LINK_CNTL_BASE_IDX                                                       5
10526 #define regBIF_CFG_DEV2_EPF0_0_LINK_STATUS                                                              0x1401d
10527 #define regBIF_CFG_DEV2_EPF0_0_LINK_STATUS_BASE_IDX                                                     5
10528 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CAP2                                                              0x14022
10529 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CAP2_BASE_IDX                                                     5
10530 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CNTL2                                                             0x14023
10531 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_CNTL2_BASE_IDX                                                    5
10532 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_STATUS2                                                           0x14023
10533 #define regBIF_CFG_DEV2_EPF0_0_DEVICE_STATUS2_BASE_IDX                                                  5
10534 #define regBIF_CFG_DEV2_EPF0_0_LINK_CAP2                                                                0x14024
10535 #define regBIF_CFG_DEV2_EPF0_0_LINK_CAP2_BASE_IDX                                                       5
10536 #define regBIF_CFG_DEV2_EPF0_0_LINK_CNTL2                                                               0x14025
10537 #define regBIF_CFG_DEV2_EPF0_0_LINK_CNTL2_BASE_IDX                                                      5
10538 #define regBIF_CFG_DEV2_EPF0_0_LINK_STATUS2                                                             0x14025
10539 #define regBIF_CFG_DEV2_EPF0_0_LINK_STATUS2_BASE_IDX                                                    5
10540 #define regBIF_CFG_DEV2_EPF0_0_MSI_CAP_LIST                                                             0x14028
10541 #define regBIF_CFG_DEV2_EPF0_0_MSI_CAP_LIST_BASE_IDX                                                    5
10542 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_CNTL                                                             0x14028
10543 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_CNTL_BASE_IDX                                                    5
10544 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_ADDR_LO                                                          0x14029
10545 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
10546 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_ADDR_HI                                                          0x1402a
10547 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
10548 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_DATA                                                             0x1402a
10549 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_DATA_BASE_IDX                                                    5
10550 #define regBIF_CFG_DEV2_EPF0_0_MSI_EXT_MSG_DATA                                                         0x1402a
10551 #define regBIF_CFG_DEV2_EPF0_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
10552 #define regBIF_CFG_DEV2_EPF0_0_MSI_MASK                                                                 0x1402b
10553 #define regBIF_CFG_DEV2_EPF0_0_MSI_MASK_BASE_IDX                                                        5
10554 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_DATA_64                                                          0x1402b
10555 #define regBIF_CFG_DEV2_EPF0_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
10556 #define regBIF_CFG_DEV2_EPF0_0_MSI_EXT_MSG_DATA_64                                                      0x1402b
10557 #define regBIF_CFG_DEV2_EPF0_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
10558 #define regBIF_CFG_DEV2_EPF0_0_MSI_MASK_64                                                              0x1402c
10559 #define regBIF_CFG_DEV2_EPF0_0_MSI_MASK_64_BASE_IDX                                                     5
10560 #define regBIF_CFG_DEV2_EPF0_0_MSI_PENDING                                                              0x1402c
10561 #define regBIF_CFG_DEV2_EPF0_0_MSI_PENDING_BASE_IDX                                                     5
10562 #define regBIF_CFG_DEV2_EPF0_0_MSI_PENDING_64                                                           0x1402d
10563 #define regBIF_CFG_DEV2_EPF0_0_MSI_PENDING_64_BASE_IDX                                                  5
10564 #define regBIF_CFG_DEV2_EPF0_0_MSIX_CAP_LIST                                                            0x14030
10565 #define regBIF_CFG_DEV2_EPF0_0_MSIX_CAP_LIST_BASE_IDX                                                   5
10566 #define regBIF_CFG_DEV2_EPF0_0_MSIX_MSG_CNTL                                                            0x14030
10567 #define regBIF_CFG_DEV2_EPF0_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
10568 #define regBIF_CFG_DEV2_EPF0_0_MSIX_TABLE                                                               0x14031
10569 #define regBIF_CFG_DEV2_EPF0_0_MSIX_TABLE_BASE_IDX                                                      5
10570 #define regBIF_CFG_DEV2_EPF0_0_MSIX_PBA                                                                 0x14032
10571 #define regBIF_CFG_DEV2_EPF0_0_MSIX_PBA_BASE_IDX                                                        5
10572 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x14040
10573 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
10574 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x14041
10575 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
10576 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC1                                                    0x14042
10577 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
10578 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC2                                                    0x14043
10579 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
10580 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC_ENH_CAP_LIST                                                     0x14044
10581 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                            5
10582 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_CAP_REG1                                                    0x14045
10583 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                           5
10584 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_CAP_REG2                                                    0x14046
10585 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                           5
10586 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_CNTL                                                        0x14047
10587 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_CNTL_BASE_IDX                                               5
10588 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_STATUS                                                      0x14047
10589 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PORT_VC_STATUS_BASE_IDX                                             5
10590 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC0_RESOURCE_CAP                                                    0x14048
10591 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                           5
10592 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC0_RESOURCE_CNTL                                                   0x14049
10593 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                          5
10594 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC0_RESOURCE_STATUS                                                 0x1404a
10595 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                        5
10596 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC1_RESOURCE_CAP                                                    0x1404b
10597 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                           5
10598 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC1_RESOURCE_CNTL                                                   0x1404c
10599 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                          5
10600 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC1_RESOURCE_STATUS                                                 0x1404d
10601 #define regBIF_CFG_DEV2_EPF0_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                        5
10602 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x14054
10603 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
10604 #define regBIF_CFG_DEV2_EPF0_0_PCIE_UNCORR_ERR_STATUS                                                   0x14055
10605 #define regBIF_CFG_DEV2_EPF0_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
10606 #define regBIF_CFG_DEV2_EPF0_0_PCIE_UNCORR_ERR_MASK                                                     0x14056
10607 #define regBIF_CFG_DEV2_EPF0_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
10608 #define regBIF_CFG_DEV2_EPF0_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x14057
10609 #define regBIF_CFG_DEV2_EPF0_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
10610 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CORR_ERR_STATUS                                                     0x14058
10611 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
10612 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CORR_ERR_MASK                                                       0x14059
10613 #define regBIF_CFG_DEV2_EPF0_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
10614 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1405a
10615 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
10616 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG0                                                            0x1405b
10617 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
10618 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG1                                                            0x1405c
10619 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
10620 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG2                                                            0x1405d
10621 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
10622 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG3                                                            0x1405e
10623 #define regBIF_CFG_DEV2_EPF0_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
10624 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG0                                                     0x14062
10625 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
10626 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG1                                                     0x14063
10627 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
10628 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG2                                                     0x14064
10629 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
10630 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG3                                                     0x14065
10631 #define regBIF_CFG_DEV2_EPF0_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
10632 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR_ENH_CAP_LIST                                                    0x14080
10633 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
10634 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR1_CAP                                                            0x14081
10635 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
10636 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR1_CNTL                                                           0x14082
10637 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
10638 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR2_CAP                                                            0x14083
10639 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
10640 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR2_CNTL                                                           0x14084
10641 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
10642 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR3_CAP                                                            0x14085
10643 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
10644 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR3_CNTL                                                           0x14086
10645 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
10646 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR4_CAP                                                            0x14087
10647 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
10648 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR4_CNTL                                                           0x14088
10649 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
10650 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR5_CAP                                                            0x14089
10651 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
10652 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR5_CNTL                                                           0x1408a
10653 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
10654 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR6_CAP                                                            0x1408b
10655 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
10656 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR6_CNTL                                                           0x1408c
10657 #define regBIF_CFG_DEV2_EPF0_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
10658 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x14090
10659 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
10660 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x14091
10661 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
10662 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_DATA                                                     0x14092
10663 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
10664 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_CAP                                                      0x14093
10665 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
10666 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_ENH_CAP_LIST                                                    0x14094
10667 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
10668 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_CAP                                                             0x14095
10669 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_CAP_BASE_IDX                                                    5
10670 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_LATENCY_INDICATOR                                               0x14096
10671 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
10672 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_STATUS                                                          0x14097
10673 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
10674 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_CNTL                                                            0x14097
10675 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
10676 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x14098
10677 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
10678 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x14098
10679 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
10680 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x14098
10681 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
10682 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x14098
10683 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
10684 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x14099
10685 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
10686 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x14099
10687 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
10688 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x14099
10689 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
10690 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x14099
10691 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
10692 #define regBIF_CFG_DEV2_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST                                              0x1409c
10693 #define regBIF_CFG_DEV2_EPF0_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
10694 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LINK_CNTL3                                                          0x1409d
10695 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LINK_CNTL3_BASE_IDX                                                 5
10696 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_ERROR_STATUS                                                   0x1409e
10697 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
10698 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x1409f
10699 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
10700 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x1409f
10701 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
10702 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x140a0
10703 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
10704 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x140a0
10705 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
10706 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x140a1
10707 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
10708 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x140a1
10709 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
10710 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x140a2
10711 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
10712 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x140a2
10713 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
10714 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x140a3
10715 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
10716 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x140a3
10717 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
10718 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x140a4
10719 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
10720 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x140a4
10721 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
10722 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x140a5
10723 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
10724 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x140a5
10725 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
10726 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x140a6
10727 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
10728 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x140a6
10729 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
10730 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ACS_ENH_CAP_LIST                                                    0x140a8
10731 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
10732 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ACS_CAP                                                             0x140a9
10733 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ACS_CAP_BASE_IDX                                                    5
10734 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ACS_CNTL                                                            0x140a9
10735 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
10736 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PASID_ENH_CAP_LIST                                                  0x140b4
10737 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
10738 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PASID_CAP                                                           0x140b5
10739 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PASID_CAP_BASE_IDX                                                  5
10740 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PASID_CNTL                                                          0x140b5
10741 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
10742 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LTR_ENH_CAP_LIST                                                    0x140c8
10743 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
10744 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LTR_CAP                                                             0x140c9
10745 #define regBIF_CFG_DEV2_EPF0_0_PCIE_LTR_CAP_BASE_IDX                                                    5
10746 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ARI_ENH_CAP_LIST                                                    0x140ca
10747 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
10748 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ARI_CAP                                                             0x140cb
10749 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ARI_CAP_BASE_IDX                                                    5
10750 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ARI_CNTL                                                            0x140cb
10751 #define regBIF_CFG_DEV2_EPF0_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
10752 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DLF_ENH_CAP_LIST                                                    0x14100
10753 #define regBIF_CFG_DEV2_EPF0_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
10754 #define regBIF_CFG_DEV2_EPF0_0_DATA_LINK_FEATURE_CAP                                                    0x14101
10755 #define regBIF_CFG_DEV2_EPF0_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
10756 #define regBIF_CFG_DEV2_EPF0_0_DATA_LINK_FEATURE_STATUS                                                 0x14102
10757 #define regBIF_CFG_DEV2_EPF0_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
10758 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x14104
10759 #define regBIF_CFG_DEV2_EPF0_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
10760 #define regBIF_CFG_DEV2_EPF0_0_LINK_CAP_16GT                                                            0x14105
10761 #define regBIF_CFG_DEV2_EPF0_0_LINK_CAP_16GT_BASE_IDX                                                   5
10762 #define regBIF_CFG_DEV2_EPF0_0_LINK_CNTL_16GT                                                           0x14106
10763 #define regBIF_CFG_DEV2_EPF0_0_LINK_CNTL_16GT_BASE_IDX                                                  5
10764 #define regBIF_CFG_DEV2_EPF0_0_LINK_STATUS_16GT                                                         0x14107
10765 #define regBIF_CFG_DEV2_EPF0_0_LINK_STATUS_16GT_BASE_IDX                                                5
10766 #define regBIF_CFG_DEV2_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x14108
10767 #define regBIF_CFG_DEV2_EPF0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
10768 #define regBIF_CFG_DEV2_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x14109
10769 #define regBIF_CFG_DEV2_EPF0_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
10770 #define regBIF_CFG_DEV2_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x1410a
10771 #define regBIF_CFG_DEV2_EPF0_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
10772 #define regBIF_CFG_DEV2_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT                                            0x1410c
10773 #define regBIF_CFG_DEV2_EPF0_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10774 #define regBIF_CFG_DEV2_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT                                            0x1410c
10775 #define regBIF_CFG_DEV2_EPF0_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10776 #define regBIF_CFG_DEV2_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT                                            0x1410c
10777 #define regBIF_CFG_DEV2_EPF0_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10778 #define regBIF_CFG_DEV2_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT                                            0x1410c
10779 #define regBIF_CFG_DEV2_EPF0_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10780 #define regBIF_CFG_DEV2_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT                                            0x1410d
10781 #define regBIF_CFG_DEV2_EPF0_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10782 #define regBIF_CFG_DEV2_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT                                            0x1410d
10783 #define regBIF_CFG_DEV2_EPF0_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10784 #define regBIF_CFG_DEV2_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT                                            0x1410d
10785 #define regBIF_CFG_DEV2_EPF0_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10786 #define regBIF_CFG_DEV2_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT                                            0x1410d
10787 #define regBIF_CFG_DEV2_EPF0_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10788 #define regBIF_CFG_DEV2_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT                                            0x1410e
10789 #define regBIF_CFG_DEV2_EPF0_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10790 #define regBIF_CFG_DEV2_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT                                            0x1410e
10791 #define regBIF_CFG_DEV2_EPF0_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
10792 #define regBIF_CFG_DEV2_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT                                           0x1410e
10793 #define regBIF_CFG_DEV2_EPF0_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10794 #define regBIF_CFG_DEV2_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT                                           0x1410e
10795 #define regBIF_CFG_DEV2_EPF0_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10796 #define regBIF_CFG_DEV2_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT                                           0x1410f
10797 #define regBIF_CFG_DEV2_EPF0_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10798 #define regBIF_CFG_DEV2_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT                                           0x1410f
10799 #define regBIF_CFG_DEV2_EPF0_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10800 #define regBIF_CFG_DEV2_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT                                           0x1410f
10801 #define regBIF_CFG_DEV2_EPF0_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10802 #define regBIF_CFG_DEV2_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT                                           0x1410f
10803 #define regBIF_CFG_DEV2_EPF0_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
10804 #define regBIF_CFG_DEV2_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST                                              0x14114
10805 #define regBIF_CFG_DEV2_EPF0_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
10806 #define regBIF_CFG_DEV2_EPF0_0_MARGINING_PORT_CAP                                                       0x14115
10807 #define regBIF_CFG_DEV2_EPF0_0_MARGINING_PORT_CAP_BASE_IDX                                              5
10808 #define regBIF_CFG_DEV2_EPF0_0_MARGINING_PORT_STATUS                                                    0x14115
10809 #define regBIF_CFG_DEV2_EPF0_0_MARGINING_PORT_STATUS_BASE_IDX                                           5
10810 #define regBIF_CFG_DEV2_EPF0_0_LANE_0_MARGINING_LANE_CNTL                                               0x14116
10811 #define regBIF_CFG_DEV2_EPF0_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
10812 #define regBIF_CFG_DEV2_EPF0_0_LANE_0_MARGINING_LANE_STATUS                                             0x14116
10813 #define regBIF_CFG_DEV2_EPF0_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
10814 #define regBIF_CFG_DEV2_EPF0_0_LANE_1_MARGINING_LANE_CNTL                                               0x14117
10815 #define regBIF_CFG_DEV2_EPF0_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
10816 #define regBIF_CFG_DEV2_EPF0_0_LANE_1_MARGINING_LANE_STATUS                                             0x14117
10817 #define regBIF_CFG_DEV2_EPF0_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
10818 #define regBIF_CFG_DEV2_EPF0_0_LANE_2_MARGINING_LANE_CNTL                                               0x14118
10819 #define regBIF_CFG_DEV2_EPF0_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
10820 #define regBIF_CFG_DEV2_EPF0_0_LANE_2_MARGINING_LANE_STATUS                                             0x14118
10821 #define regBIF_CFG_DEV2_EPF0_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
10822 #define regBIF_CFG_DEV2_EPF0_0_LANE_3_MARGINING_LANE_CNTL                                               0x14119
10823 #define regBIF_CFG_DEV2_EPF0_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
10824 #define regBIF_CFG_DEV2_EPF0_0_LANE_3_MARGINING_LANE_STATUS                                             0x14119
10825 #define regBIF_CFG_DEV2_EPF0_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
10826 #define regBIF_CFG_DEV2_EPF0_0_LANE_4_MARGINING_LANE_CNTL                                               0x1411a
10827 #define regBIF_CFG_DEV2_EPF0_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
10828 #define regBIF_CFG_DEV2_EPF0_0_LANE_4_MARGINING_LANE_STATUS                                             0x1411a
10829 #define regBIF_CFG_DEV2_EPF0_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
10830 #define regBIF_CFG_DEV2_EPF0_0_LANE_5_MARGINING_LANE_CNTL                                               0x1411b
10831 #define regBIF_CFG_DEV2_EPF0_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
10832 #define regBIF_CFG_DEV2_EPF0_0_LANE_5_MARGINING_LANE_STATUS                                             0x1411b
10833 #define regBIF_CFG_DEV2_EPF0_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
10834 #define regBIF_CFG_DEV2_EPF0_0_LANE_6_MARGINING_LANE_CNTL                                               0x1411c
10835 #define regBIF_CFG_DEV2_EPF0_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
10836 #define regBIF_CFG_DEV2_EPF0_0_LANE_6_MARGINING_LANE_STATUS                                             0x1411c
10837 #define regBIF_CFG_DEV2_EPF0_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
10838 #define regBIF_CFG_DEV2_EPF0_0_LANE_7_MARGINING_LANE_CNTL                                               0x1411d
10839 #define regBIF_CFG_DEV2_EPF0_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
10840 #define regBIF_CFG_DEV2_EPF0_0_LANE_7_MARGINING_LANE_STATUS                                             0x1411d
10841 #define regBIF_CFG_DEV2_EPF0_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
10842 #define regBIF_CFG_DEV2_EPF0_0_LANE_8_MARGINING_LANE_CNTL                                               0x1411e
10843 #define regBIF_CFG_DEV2_EPF0_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
10844 #define regBIF_CFG_DEV2_EPF0_0_LANE_8_MARGINING_LANE_STATUS                                             0x1411e
10845 #define regBIF_CFG_DEV2_EPF0_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
10846 #define regBIF_CFG_DEV2_EPF0_0_LANE_9_MARGINING_LANE_CNTL                                               0x1411f
10847 #define regBIF_CFG_DEV2_EPF0_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
10848 #define regBIF_CFG_DEV2_EPF0_0_LANE_9_MARGINING_LANE_STATUS                                             0x1411f
10849 #define regBIF_CFG_DEV2_EPF0_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
10850 #define regBIF_CFG_DEV2_EPF0_0_LANE_10_MARGINING_LANE_CNTL                                              0x14120
10851 #define regBIF_CFG_DEV2_EPF0_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
10852 #define regBIF_CFG_DEV2_EPF0_0_LANE_10_MARGINING_LANE_STATUS                                            0x14120
10853 #define regBIF_CFG_DEV2_EPF0_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
10854 #define regBIF_CFG_DEV2_EPF0_0_LANE_11_MARGINING_LANE_CNTL                                              0x14121
10855 #define regBIF_CFG_DEV2_EPF0_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
10856 #define regBIF_CFG_DEV2_EPF0_0_LANE_11_MARGINING_LANE_STATUS                                            0x14121
10857 #define regBIF_CFG_DEV2_EPF0_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
10858 #define regBIF_CFG_DEV2_EPF0_0_LANE_12_MARGINING_LANE_CNTL                                              0x14122
10859 #define regBIF_CFG_DEV2_EPF0_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
10860 #define regBIF_CFG_DEV2_EPF0_0_LANE_12_MARGINING_LANE_STATUS                                            0x14122
10861 #define regBIF_CFG_DEV2_EPF0_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
10862 #define regBIF_CFG_DEV2_EPF0_0_LANE_13_MARGINING_LANE_CNTL                                              0x14123
10863 #define regBIF_CFG_DEV2_EPF0_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
10864 #define regBIF_CFG_DEV2_EPF0_0_LANE_13_MARGINING_LANE_STATUS                                            0x14123
10865 #define regBIF_CFG_DEV2_EPF0_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
10866 #define regBIF_CFG_DEV2_EPF0_0_LANE_14_MARGINING_LANE_CNTL                                              0x14124
10867 #define regBIF_CFG_DEV2_EPF0_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
10868 #define regBIF_CFG_DEV2_EPF0_0_LANE_14_MARGINING_LANE_STATUS                                            0x14124
10869 #define regBIF_CFG_DEV2_EPF0_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
10870 #define regBIF_CFG_DEV2_EPF0_0_LANE_15_MARGINING_LANE_CNTL                                              0x14125
10871 #define regBIF_CFG_DEV2_EPF0_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
10872 #define regBIF_CFG_DEV2_EPF0_0_LANE_15_MARGINING_LANE_STATUS                                            0x14125
10873 #define regBIF_CFG_DEV2_EPF0_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
10874 
10875 
10876 // addressBlock: nbio_nbif0_bif_cfg_dev2_epf1_bifcfgdecp
10877 // base address: 0x10151000
10878 #define regBIF_CFG_DEV2_EPF1_0_VENDOR_ID                                                                0x14400
10879 #define regBIF_CFG_DEV2_EPF1_0_VENDOR_ID_BASE_IDX                                                       5
10880 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_ID                                                                0x14400
10881 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_ID_BASE_IDX                                                       5
10882 #define regBIF_CFG_DEV2_EPF1_0_COMMAND                                                                  0x14401
10883 #define regBIF_CFG_DEV2_EPF1_0_COMMAND_BASE_IDX                                                         5
10884 #define regBIF_CFG_DEV2_EPF1_0_STATUS                                                                   0x14401
10885 #define regBIF_CFG_DEV2_EPF1_0_STATUS_BASE_IDX                                                          5
10886 #define regBIF_CFG_DEV2_EPF1_0_REVISION_ID                                                              0x14402
10887 #define regBIF_CFG_DEV2_EPF1_0_REVISION_ID_BASE_IDX                                                     5
10888 #define regBIF_CFG_DEV2_EPF1_0_PROG_INTERFACE                                                           0x14402
10889 #define regBIF_CFG_DEV2_EPF1_0_PROG_INTERFACE_BASE_IDX                                                  5
10890 #define regBIF_CFG_DEV2_EPF1_0_SUB_CLASS                                                                0x14402
10891 #define regBIF_CFG_DEV2_EPF1_0_SUB_CLASS_BASE_IDX                                                       5
10892 #define regBIF_CFG_DEV2_EPF1_0_BASE_CLASS                                                               0x14402
10893 #define regBIF_CFG_DEV2_EPF1_0_BASE_CLASS_BASE_IDX                                                      5
10894 #define regBIF_CFG_DEV2_EPF1_0_CACHE_LINE                                                               0x14403
10895 #define regBIF_CFG_DEV2_EPF1_0_CACHE_LINE_BASE_IDX                                                      5
10896 #define regBIF_CFG_DEV2_EPF1_0_LATENCY                                                                  0x14403
10897 #define regBIF_CFG_DEV2_EPF1_0_LATENCY_BASE_IDX                                                         5
10898 #define regBIF_CFG_DEV2_EPF1_0_HEADER                                                                   0x14403
10899 #define regBIF_CFG_DEV2_EPF1_0_HEADER_BASE_IDX                                                          5
10900 #define regBIF_CFG_DEV2_EPF1_0_BIST                                                                     0x14403
10901 #define regBIF_CFG_DEV2_EPF1_0_BIST_BASE_IDX                                                            5
10902 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_1                                                              0x14404
10903 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_1_BASE_IDX                                                     5
10904 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_2                                                              0x14405
10905 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_2_BASE_IDX                                                     5
10906 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_3                                                              0x14406
10907 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_3_BASE_IDX                                                     5
10908 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_4                                                              0x14407
10909 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_4_BASE_IDX                                                     5
10910 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_5                                                              0x14408
10911 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_5_BASE_IDX                                                     5
10912 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_6                                                              0x14409
10913 #define regBIF_CFG_DEV2_EPF1_0_BASE_ADDR_6_BASE_IDX                                                     5
10914 #define regBIF_CFG_DEV2_EPF1_0_CARDBUS_CIS_PTR                                                          0x1440a
10915 #define regBIF_CFG_DEV2_EPF1_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
10916 #define regBIF_CFG_DEV2_EPF1_0_ADAPTER_ID                                                               0x1440b
10917 #define regBIF_CFG_DEV2_EPF1_0_ADAPTER_ID_BASE_IDX                                                      5
10918 #define regBIF_CFG_DEV2_EPF1_0_ROM_BASE_ADDR                                                            0x1440c
10919 #define regBIF_CFG_DEV2_EPF1_0_ROM_BASE_ADDR_BASE_IDX                                                   5
10920 #define regBIF_CFG_DEV2_EPF1_0_CAP_PTR                                                                  0x1440d
10921 #define regBIF_CFG_DEV2_EPF1_0_CAP_PTR_BASE_IDX                                                         5
10922 #define regBIF_CFG_DEV2_EPF1_0_INTERRUPT_LINE                                                           0x1440f
10923 #define regBIF_CFG_DEV2_EPF1_0_INTERRUPT_LINE_BASE_IDX                                                  5
10924 #define regBIF_CFG_DEV2_EPF1_0_INTERRUPT_PIN                                                            0x1440f
10925 #define regBIF_CFG_DEV2_EPF1_0_INTERRUPT_PIN_BASE_IDX                                                   5
10926 #define regBIF_CFG_DEV2_EPF1_0_MIN_GRANT                                                                0x1440f
10927 #define regBIF_CFG_DEV2_EPF1_0_MIN_GRANT_BASE_IDX                                                       5
10928 #define regBIF_CFG_DEV2_EPF1_0_MAX_LATENCY                                                              0x1440f
10929 #define regBIF_CFG_DEV2_EPF1_0_MAX_LATENCY_BASE_IDX                                                     5
10930 #define regBIF_CFG_DEV2_EPF1_0_VENDOR_CAP_LIST                                                          0x14412
10931 #define regBIF_CFG_DEV2_EPF1_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
10932 #define regBIF_CFG_DEV2_EPF1_0_ADAPTER_ID_W                                                             0x14413
10933 #define regBIF_CFG_DEV2_EPF1_0_ADAPTER_ID_W_BASE_IDX                                                    5
10934 #define regBIF_CFG_DEV2_EPF1_0_PMI_CAP_LIST                                                             0x14414
10935 #define regBIF_CFG_DEV2_EPF1_0_PMI_CAP_LIST_BASE_IDX                                                    5
10936 #define regBIF_CFG_DEV2_EPF1_0_PMI_CAP                                                                  0x14414
10937 #define regBIF_CFG_DEV2_EPF1_0_PMI_CAP_BASE_IDX                                                         5
10938 #define regBIF_CFG_DEV2_EPF1_0_PMI_STATUS_CNTL                                                          0x14415
10939 #define regBIF_CFG_DEV2_EPF1_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
10940 #define regBIF_CFG_DEV2_EPF1_0_SBRN                                                                     0x14418
10941 #define regBIF_CFG_DEV2_EPF1_0_SBRN_BASE_IDX                                                            5
10942 #define regBIF_CFG_DEV2_EPF1_0_FLADJ                                                                    0x14418
10943 #define regBIF_CFG_DEV2_EPF1_0_FLADJ_BASE_IDX                                                           5
10944 #define regBIF_CFG_DEV2_EPF1_0_DBESL_DBESLD                                                             0x14418
10945 #define regBIF_CFG_DEV2_EPF1_0_DBESL_DBESLD_BASE_IDX                                                    5
10946 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CAP_LIST                                                            0x14419
10947 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CAP_LIST_BASE_IDX                                                   5
10948 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CAP                                                                 0x14419
10949 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CAP_BASE_IDX                                                        5
10950 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CAP                                                               0x1441a
10951 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CAP_BASE_IDX                                                      5
10952 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CNTL                                                              0x1441b
10953 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CNTL_BASE_IDX                                                     5
10954 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_STATUS                                                            0x1441b
10955 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_STATUS_BASE_IDX                                                   5
10956 #define regBIF_CFG_DEV2_EPF1_0_LINK_CAP                                                                 0x1441c
10957 #define regBIF_CFG_DEV2_EPF1_0_LINK_CAP_BASE_IDX                                                        5
10958 #define regBIF_CFG_DEV2_EPF1_0_LINK_CNTL                                                                0x1441d
10959 #define regBIF_CFG_DEV2_EPF1_0_LINK_CNTL_BASE_IDX                                                       5
10960 #define regBIF_CFG_DEV2_EPF1_0_LINK_STATUS                                                              0x1441d
10961 #define regBIF_CFG_DEV2_EPF1_0_LINK_STATUS_BASE_IDX                                                     5
10962 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CAP2                                                              0x14422
10963 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CAP2_BASE_IDX                                                     5
10964 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CNTL2                                                             0x14423
10965 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_CNTL2_BASE_IDX                                                    5
10966 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_STATUS2                                                           0x14423
10967 #define regBIF_CFG_DEV2_EPF1_0_DEVICE_STATUS2_BASE_IDX                                                  5
10968 #define regBIF_CFG_DEV2_EPF1_0_LINK_CAP2                                                                0x14424
10969 #define regBIF_CFG_DEV2_EPF1_0_LINK_CAP2_BASE_IDX                                                       5
10970 #define regBIF_CFG_DEV2_EPF1_0_LINK_CNTL2                                                               0x14425
10971 #define regBIF_CFG_DEV2_EPF1_0_LINK_CNTL2_BASE_IDX                                                      5
10972 #define regBIF_CFG_DEV2_EPF1_0_LINK_STATUS2                                                             0x14425
10973 #define regBIF_CFG_DEV2_EPF1_0_LINK_STATUS2_BASE_IDX                                                    5
10974 #define regBIF_CFG_DEV2_EPF1_0_MSI_CAP_LIST                                                             0x14428
10975 #define regBIF_CFG_DEV2_EPF1_0_MSI_CAP_LIST_BASE_IDX                                                    5
10976 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_CNTL                                                             0x14428
10977 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_CNTL_BASE_IDX                                                    5
10978 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_ADDR_LO                                                          0x14429
10979 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
10980 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_ADDR_HI                                                          0x1442a
10981 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
10982 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_DATA                                                             0x1442a
10983 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_DATA_BASE_IDX                                                    5
10984 #define regBIF_CFG_DEV2_EPF1_0_MSI_EXT_MSG_DATA                                                         0x1442a
10985 #define regBIF_CFG_DEV2_EPF1_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
10986 #define regBIF_CFG_DEV2_EPF1_0_MSI_MASK                                                                 0x1442b
10987 #define regBIF_CFG_DEV2_EPF1_0_MSI_MASK_BASE_IDX                                                        5
10988 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_DATA_64                                                          0x1442b
10989 #define regBIF_CFG_DEV2_EPF1_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
10990 #define regBIF_CFG_DEV2_EPF1_0_MSI_EXT_MSG_DATA_64                                                      0x1442b
10991 #define regBIF_CFG_DEV2_EPF1_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
10992 #define regBIF_CFG_DEV2_EPF1_0_MSI_MASK_64                                                              0x1442c
10993 #define regBIF_CFG_DEV2_EPF1_0_MSI_MASK_64_BASE_IDX                                                     5
10994 #define regBIF_CFG_DEV2_EPF1_0_MSI_PENDING                                                              0x1442c
10995 #define regBIF_CFG_DEV2_EPF1_0_MSI_PENDING_BASE_IDX                                                     5
10996 #define regBIF_CFG_DEV2_EPF1_0_MSI_PENDING_64                                                           0x1442d
10997 #define regBIF_CFG_DEV2_EPF1_0_MSI_PENDING_64_BASE_IDX                                                  5
10998 #define regBIF_CFG_DEV2_EPF1_0_MSIX_CAP_LIST                                                            0x14430
10999 #define regBIF_CFG_DEV2_EPF1_0_MSIX_CAP_LIST_BASE_IDX                                                   5
11000 #define regBIF_CFG_DEV2_EPF1_0_MSIX_MSG_CNTL                                                            0x14430
11001 #define regBIF_CFG_DEV2_EPF1_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
11002 #define regBIF_CFG_DEV2_EPF1_0_MSIX_TABLE                                                               0x14431
11003 #define regBIF_CFG_DEV2_EPF1_0_MSIX_TABLE_BASE_IDX                                                      5
11004 #define regBIF_CFG_DEV2_EPF1_0_MSIX_PBA                                                                 0x14432
11005 #define regBIF_CFG_DEV2_EPF1_0_MSIX_PBA_BASE_IDX                                                        5
11006 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x14440
11007 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
11008 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x14441
11009 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
11010 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC1                                                    0x14442
11011 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
11012 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC2                                                    0x14443
11013 #define regBIF_CFG_DEV2_EPF1_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
11014 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x14454
11015 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
11016 #define regBIF_CFG_DEV2_EPF1_0_PCIE_UNCORR_ERR_STATUS                                                   0x14455
11017 #define regBIF_CFG_DEV2_EPF1_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
11018 #define regBIF_CFG_DEV2_EPF1_0_PCIE_UNCORR_ERR_MASK                                                     0x14456
11019 #define regBIF_CFG_DEV2_EPF1_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
11020 #define regBIF_CFG_DEV2_EPF1_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x14457
11021 #define regBIF_CFG_DEV2_EPF1_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
11022 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CORR_ERR_STATUS                                                     0x14458
11023 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
11024 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CORR_ERR_MASK                                                       0x14459
11025 #define regBIF_CFG_DEV2_EPF1_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
11026 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1445a
11027 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
11028 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG0                                                            0x1445b
11029 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
11030 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG1                                                            0x1445c
11031 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
11032 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG2                                                            0x1445d
11033 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
11034 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG3                                                            0x1445e
11035 #define regBIF_CFG_DEV2_EPF1_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
11036 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG0                                                     0x14462
11037 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
11038 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG1                                                     0x14463
11039 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
11040 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG2                                                     0x14464
11041 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
11042 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG3                                                     0x14465
11043 #define regBIF_CFG_DEV2_EPF1_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
11044 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR_ENH_CAP_LIST                                                    0x14480
11045 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
11046 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR1_CAP                                                            0x14481
11047 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
11048 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR1_CNTL                                                           0x14482
11049 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
11050 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR2_CAP                                                            0x14483
11051 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
11052 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR2_CNTL                                                           0x14484
11053 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
11054 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR3_CAP                                                            0x14485
11055 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
11056 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR3_CNTL                                                           0x14486
11057 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
11058 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR4_CAP                                                            0x14487
11059 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
11060 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR4_CNTL                                                           0x14488
11061 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
11062 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR5_CAP                                                            0x14489
11063 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
11064 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR5_CNTL                                                           0x1448a
11065 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
11066 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR6_CAP                                                            0x1448b
11067 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
11068 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR6_CNTL                                                           0x1448c
11069 #define regBIF_CFG_DEV2_EPF1_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
11070 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x14490
11071 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
11072 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x14491
11073 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
11074 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_DATA                                                     0x14492
11075 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
11076 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_CAP                                                      0x14493
11077 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
11078 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_ENH_CAP_LIST                                                    0x14494
11079 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
11080 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_CAP                                                             0x14495
11081 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_CAP_BASE_IDX                                                    5
11082 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_LATENCY_INDICATOR                                               0x14496
11083 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
11084 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_STATUS                                                          0x14497
11085 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
11086 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_CNTL                                                            0x14497
11087 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
11088 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x14498
11089 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
11090 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x14498
11091 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
11092 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x14498
11093 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
11094 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x14498
11095 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
11096 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x14499
11097 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
11098 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x14499
11099 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
11100 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x14499
11101 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
11102 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x14499
11103 #define regBIF_CFG_DEV2_EPF1_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
11104 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ACS_ENH_CAP_LIST                                                    0x144a8
11105 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
11106 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ACS_CAP                                                             0x144a9
11107 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ACS_CAP_BASE_IDX                                                    5
11108 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ACS_CNTL                                                            0x144a9
11109 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
11110 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PASID_ENH_CAP_LIST                                                  0x144b4
11111 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
11112 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PASID_CAP                                                           0x144b5
11113 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PASID_CAP_BASE_IDX                                                  5
11114 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PASID_CNTL                                                          0x144b5
11115 #define regBIF_CFG_DEV2_EPF1_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
11116 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ARI_ENH_CAP_LIST                                                    0x144ca
11117 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
11118 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ARI_CAP                                                             0x144cb
11119 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ARI_CAP_BASE_IDX                                                    5
11120 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ARI_CNTL                                                            0x144cb
11121 #define regBIF_CFG_DEV2_EPF1_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
11122 
11123 
11124 // addressBlock: nbio_nbif0_bif_cfg_dev2_epf2_bifcfgdecp
11125 // base address: 0x10152000
11126 #define regBIF_CFG_DEV2_EPF2_0_VENDOR_ID                                                                0x14800
11127 #define regBIF_CFG_DEV2_EPF2_0_VENDOR_ID_BASE_IDX                                                       5
11128 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_ID                                                                0x14800
11129 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_ID_BASE_IDX                                                       5
11130 #define regBIF_CFG_DEV2_EPF2_0_COMMAND                                                                  0x14801
11131 #define regBIF_CFG_DEV2_EPF2_0_COMMAND_BASE_IDX                                                         5
11132 #define regBIF_CFG_DEV2_EPF2_0_STATUS                                                                   0x14801
11133 #define regBIF_CFG_DEV2_EPF2_0_STATUS_BASE_IDX                                                          5
11134 #define regBIF_CFG_DEV2_EPF2_0_REVISION_ID                                                              0x14802
11135 #define regBIF_CFG_DEV2_EPF2_0_REVISION_ID_BASE_IDX                                                     5
11136 #define regBIF_CFG_DEV2_EPF2_0_PROG_INTERFACE                                                           0x14802
11137 #define regBIF_CFG_DEV2_EPF2_0_PROG_INTERFACE_BASE_IDX                                                  5
11138 #define regBIF_CFG_DEV2_EPF2_0_SUB_CLASS                                                                0x14802
11139 #define regBIF_CFG_DEV2_EPF2_0_SUB_CLASS_BASE_IDX                                                       5
11140 #define regBIF_CFG_DEV2_EPF2_0_BASE_CLASS                                                               0x14802
11141 #define regBIF_CFG_DEV2_EPF2_0_BASE_CLASS_BASE_IDX                                                      5
11142 #define regBIF_CFG_DEV2_EPF2_0_CACHE_LINE                                                               0x14803
11143 #define regBIF_CFG_DEV2_EPF2_0_CACHE_LINE_BASE_IDX                                                      5
11144 #define regBIF_CFG_DEV2_EPF2_0_LATENCY                                                                  0x14803
11145 #define regBIF_CFG_DEV2_EPF2_0_LATENCY_BASE_IDX                                                         5
11146 #define regBIF_CFG_DEV2_EPF2_0_HEADER                                                                   0x14803
11147 #define regBIF_CFG_DEV2_EPF2_0_HEADER_BASE_IDX                                                          5
11148 #define regBIF_CFG_DEV2_EPF2_0_BIST                                                                     0x14803
11149 #define regBIF_CFG_DEV2_EPF2_0_BIST_BASE_IDX                                                            5
11150 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_1                                                              0x14804
11151 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_1_BASE_IDX                                                     5
11152 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_2                                                              0x14805
11153 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_2_BASE_IDX                                                     5
11154 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_3                                                              0x14806
11155 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_3_BASE_IDX                                                     5
11156 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_4                                                              0x14807
11157 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_4_BASE_IDX                                                     5
11158 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_5                                                              0x14808
11159 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_5_BASE_IDX                                                     5
11160 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_6                                                              0x14809
11161 #define regBIF_CFG_DEV2_EPF2_0_BASE_ADDR_6_BASE_IDX                                                     5
11162 #define regBIF_CFG_DEV2_EPF2_0_CARDBUS_CIS_PTR                                                          0x1480a
11163 #define regBIF_CFG_DEV2_EPF2_0_CARDBUS_CIS_PTR_BASE_IDX                                                 5
11164 #define regBIF_CFG_DEV2_EPF2_0_ADAPTER_ID                                                               0x1480b
11165 #define regBIF_CFG_DEV2_EPF2_0_ADAPTER_ID_BASE_IDX                                                      5
11166 #define regBIF_CFG_DEV2_EPF2_0_ROM_BASE_ADDR                                                            0x1480c
11167 #define regBIF_CFG_DEV2_EPF2_0_ROM_BASE_ADDR_BASE_IDX                                                   5
11168 #define regBIF_CFG_DEV2_EPF2_0_CAP_PTR                                                                  0x1480d
11169 #define regBIF_CFG_DEV2_EPF2_0_CAP_PTR_BASE_IDX                                                         5
11170 #define regBIF_CFG_DEV2_EPF2_0_INTERRUPT_LINE                                                           0x1480f
11171 #define regBIF_CFG_DEV2_EPF2_0_INTERRUPT_LINE_BASE_IDX                                                  5
11172 #define regBIF_CFG_DEV2_EPF2_0_INTERRUPT_PIN                                                            0x1480f
11173 #define regBIF_CFG_DEV2_EPF2_0_INTERRUPT_PIN_BASE_IDX                                                   5
11174 #define regBIF_CFG_DEV2_EPF2_0_MIN_GRANT                                                                0x1480f
11175 #define regBIF_CFG_DEV2_EPF2_0_MIN_GRANT_BASE_IDX                                                       5
11176 #define regBIF_CFG_DEV2_EPF2_0_MAX_LATENCY                                                              0x1480f
11177 #define regBIF_CFG_DEV2_EPF2_0_MAX_LATENCY_BASE_IDX                                                     5
11178 #define regBIF_CFG_DEV2_EPF2_0_VENDOR_CAP_LIST                                                          0x14812
11179 #define regBIF_CFG_DEV2_EPF2_0_VENDOR_CAP_LIST_BASE_IDX                                                 5
11180 #define regBIF_CFG_DEV2_EPF2_0_ADAPTER_ID_W                                                             0x14813
11181 #define regBIF_CFG_DEV2_EPF2_0_ADAPTER_ID_W_BASE_IDX                                                    5
11182 #define regBIF_CFG_DEV2_EPF2_0_PMI_CAP_LIST                                                             0x14814
11183 #define regBIF_CFG_DEV2_EPF2_0_PMI_CAP_LIST_BASE_IDX                                                    5
11184 #define regBIF_CFG_DEV2_EPF2_0_PMI_CAP                                                                  0x14814
11185 #define regBIF_CFG_DEV2_EPF2_0_PMI_CAP_BASE_IDX                                                         5
11186 #define regBIF_CFG_DEV2_EPF2_0_PMI_STATUS_CNTL                                                          0x14815
11187 #define regBIF_CFG_DEV2_EPF2_0_PMI_STATUS_CNTL_BASE_IDX                                                 5
11188 #define regBIF_CFG_DEV2_EPF2_0_SBRN                                                                     0x14818
11189 #define regBIF_CFG_DEV2_EPF2_0_SBRN_BASE_IDX                                                            5
11190 #define regBIF_CFG_DEV2_EPF2_0_FLADJ                                                                    0x14818
11191 #define regBIF_CFG_DEV2_EPF2_0_FLADJ_BASE_IDX                                                           5
11192 #define regBIF_CFG_DEV2_EPF2_0_DBESL_DBESLD                                                             0x14818
11193 #define regBIF_CFG_DEV2_EPF2_0_DBESL_DBESLD_BASE_IDX                                                    5
11194 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CAP_LIST                                                            0x14819
11195 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CAP_LIST_BASE_IDX                                                   5
11196 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CAP                                                                 0x14819
11197 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CAP_BASE_IDX                                                        5
11198 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CAP                                                               0x1481a
11199 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CAP_BASE_IDX                                                      5
11200 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CNTL                                                              0x1481b
11201 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CNTL_BASE_IDX                                                     5
11202 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_STATUS                                                            0x1481b
11203 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_STATUS_BASE_IDX                                                   5
11204 #define regBIF_CFG_DEV2_EPF2_0_LINK_CAP                                                                 0x1481c
11205 #define regBIF_CFG_DEV2_EPF2_0_LINK_CAP_BASE_IDX                                                        5
11206 #define regBIF_CFG_DEV2_EPF2_0_LINK_CNTL                                                                0x1481d
11207 #define regBIF_CFG_DEV2_EPF2_0_LINK_CNTL_BASE_IDX                                                       5
11208 #define regBIF_CFG_DEV2_EPF2_0_LINK_STATUS                                                              0x1481d
11209 #define regBIF_CFG_DEV2_EPF2_0_LINK_STATUS_BASE_IDX                                                     5
11210 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CAP2                                                              0x14822
11211 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CAP2_BASE_IDX                                                     5
11212 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CNTL2                                                             0x14823
11213 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_CNTL2_BASE_IDX                                                    5
11214 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_STATUS2                                                           0x14823
11215 #define regBIF_CFG_DEV2_EPF2_0_DEVICE_STATUS2_BASE_IDX                                                  5
11216 #define regBIF_CFG_DEV2_EPF2_0_LINK_CAP2                                                                0x14824
11217 #define regBIF_CFG_DEV2_EPF2_0_LINK_CAP2_BASE_IDX                                                       5
11218 #define regBIF_CFG_DEV2_EPF2_0_LINK_CNTL2                                                               0x14825
11219 #define regBIF_CFG_DEV2_EPF2_0_LINK_CNTL2_BASE_IDX                                                      5
11220 #define regBIF_CFG_DEV2_EPF2_0_LINK_STATUS2                                                             0x14825
11221 #define regBIF_CFG_DEV2_EPF2_0_LINK_STATUS2_BASE_IDX                                                    5
11222 #define regBIF_CFG_DEV2_EPF2_0_MSI_CAP_LIST                                                             0x14828
11223 #define regBIF_CFG_DEV2_EPF2_0_MSI_CAP_LIST_BASE_IDX                                                    5
11224 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_CNTL                                                             0x14828
11225 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_CNTL_BASE_IDX                                                    5
11226 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_ADDR_LO                                                          0x14829
11227 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
11228 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_ADDR_HI                                                          0x1482a
11229 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
11230 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_DATA                                                             0x1482a
11231 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_DATA_BASE_IDX                                                    5
11232 #define regBIF_CFG_DEV2_EPF2_0_MSI_EXT_MSG_DATA                                                         0x1482a
11233 #define regBIF_CFG_DEV2_EPF2_0_MSI_EXT_MSG_DATA_BASE_IDX                                                5
11234 #define regBIF_CFG_DEV2_EPF2_0_MSI_MASK                                                                 0x1482b
11235 #define regBIF_CFG_DEV2_EPF2_0_MSI_MASK_BASE_IDX                                                        5
11236 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_DATA_64                                                          0x1482b
11237 #define regBIF_CFG_DEV2_EPF2_0_MSI_MSG_DATA_64_BASE_IDX                                                 5
11238 #define regBIF_CFG_DEV2_EPF2_0_MSI_EXT_MSG_DATA_64                                                      0x1482b
11239 #define regBIF_CFG_DEV2_EPF2_0_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
11240 #define regBIF_CFG_DEV2_EPF2_0_MSI_MASK_64                                                              0x1482c
11241 #define regBIF_CFG_DEV2_EPF2_0_MSI_MASK_64_BASE_IDX                                                     5
11242 #define regBIF_CFG_DEV2_EPF2_0_MSI_PENDING                                                              0x1482c
11243 #define regBIF_CFG_DEV2_EPF2_0_MSI_PENDING_BASE_IDX                                                     5
11244 #define regBIF_CFG_DEV2_EPF2_0_MSI_PENDING_64                                                           0x1482d
11245 #define regBIF_CFG_DEV2_EPF2_0_MSI_PENDING_64_BASE_IDX                                                  5
11246 #define regBIF_CFG_DEV2_EPF2_0_MSIX_CAP_LIST                                                            0x14830
11247 #define regBIF_CFG_DEV2_EPF2_0_MSIX_CAP_LIST_BASE_IDX                                                   5
11248 #define regBIF_CFG_DEV2_EPF2_0_MSIX_MSG_CNTL                                                            0x14830
11249 #define regBIF_CFG_DEV2_EPF2_0_MSIX_MSG_CNTL_BASE_IDX                                                   5
11250 #define regBIF_CFG_DEV2_EPF2_0_MSIX_TABLE                                                               0x14831
11251 #define regBIF_CFG_DEV2_EPF2_0_MSIX_TABLE_BASE_IDX                                                      5
11252 #define regBIF_CFG_DEV2_EPF2_0_MSIX_PBA                                                                 0x14832
11253 #define regBIF_CFG_DEV2_EPF2_0_MSIX_PBA_BASE_IDX                                                        5
11254 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x14840
11255 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
11256 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC_HDR                                                 0x14841
11257 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
11258 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC1                                                    0x14842
11259 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
11260 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC2                                                    0x14843
11261 #define regBIF_CFG_DEV2_EPF2_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
11262 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x14854
11263 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
11264 #define regBIF_CFG_DEV2_EPF2_0_PCIE_UNCORR_ERR_STATUS                                                   0x14855
11265 #define regBIF_CFG_DEV2_EPF2_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
11266 #define regBIF_CFG_DEV2_EPF2_0_PCIE_UNCORR_ERR_MASK                                                     0x14856
11267 #define regBIF_CFG_DEV2_EPF2_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
11268 #define regBIF_CFG_DEV2_EPF2_0_PCIE_UNCORR_ERR_SEVERITY                                                 0x14857
11269 #define regBIF_CFG_DEV2_EPF2_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
11270 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CORR_ERR_STATUS                                                     0x14858
11271 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
11272 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CORR_ERR_MASK                                                       0x14859
11273 #define regBIF_CFG_DEV2_EPF2_0_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
11274 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ADV_ERR_CAP_CNTL                                                    0x1485a
11275 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
11276 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG0                                                            0x1485b
11277 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG0_BASE_IDX                                                   5
11278 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG1                                                            0x1485c
11279 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG1_BASE_IDX                                                   5
11280 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG2                                                            0x1485d
11281 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG2_BASE_IDX                                                   5
11282 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG3                                                            0x1485e
11283 #define regBIF_CFG_DEV2_EPF2_0_PCIE_HDR_LOG3_BASE_IDX                                                   5
11284 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG0                                                     0x14862
11285 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
11286 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG1                                                     0x14863
11287 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
11288 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG2                                                     0x14864
11289 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
11290 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG3                                                     0x14865
11291 #define regBIF_CFG_DEV2_EPF2_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
11292 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR_ENH_CAP_LIST                                                    0x14880
11293 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
11294 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR1_CAP                                                            0x14881
11295 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR1_CAP_BASE_IDX                                                   5
11296 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR1_CNTL                                                           0x14882
11297 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR1_CNTL_BASE_IDX                                                  5
11298 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR2_CAP                                                            0x14883
11299 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR2_CAP_BASE_IDX                                                   5
11300 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR2_CNTL                                                           0x14884
11301 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR2_CNTL_BASE_IDX                                                  5
11302 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR3_CAP                                                            0x14885
11303 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR3_CAP_BASE_IDX                                                   5
11304 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR3_CNTL                                                           0x14886
11305 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR3_CNTL_BASE_IDX                                                  5
11306 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR4_CAP                                                            0x14887
11307 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR4_CAP_BASE_IDX                                                   5
11308 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR4_CNTL                                                           0x14888
11309 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR4_CNTL_BASE_IDX                                                  5
11310 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR5_CAP                                                            0x14889
11311 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR5_CAP_BASE_IDX                                                   5
11312 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR5_CNTL                                                           0x1488a
11313 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR5_CNTL_BASE_IDX                                                  5
11314 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR6_CAP                                                            0x1488b
11315 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR6_CAP_BASE_IDX                                                   5
11316 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR6_CNTL                                                           0x1488c
11317 #define regBIF_CFG_DEV2_EPF2_0_PCIE_BAR6_CNTL_BASE_IDX                                                  5
11318 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x14890
11319 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
11320 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_DATA_SELECT                                              0x14891
11321 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
11322 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_DATA                                                     0x14892
11323 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
11324 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_CAP                                                      0x14893
11325 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
11326 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_ENH_CAP_LIST                                                    0x14894
11327 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
11328 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_CAP                                                             0x14895
11329 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_CAP_BASE_IDX                                                    5
11330 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_LATENCY_INDICATOR                                               0x14896
11331 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
11332 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_STATUS                                                          0x14897
11333 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_STATUS_BASE_IDX                                                 5
11334 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_CNTL                                                            0x14897
11335 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_CNTL_BASE_IDX                                                   5
11336 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x14898
11337 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
11338 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x14898
11339 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
11340 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x14898
11341 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
11342 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x14898
11343 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
11344 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x14899
11345 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
11346 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x14899
11347 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
11348 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x14899
11349 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
11350 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x14899
11351 #define regBIF_CFG_DEV2_EPF2_0_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
11352 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ACS_ENH_CAP_LIST                                                    0x148a8
11353 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
11354 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ACS_CAP                                                             0x148a9
11355 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ACS_CAP_BASE_IDX                                                    5
11356 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ACS_CNTL                                                            0x148a9
11357 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ACS_CNTL_BASE_IDX                                                   5
11358 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PASID_ENH_CAP_LIST                                                  0x148b4
11359 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
11360 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PASID_CAP                                                           0x148b5
11361 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PASID_CAP_BASE_IDX                                                  5
11362 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PASID_CNTL                                                          0x148b5
11363 #define regBIF_CFG_DEV2_EPF2_0_PCIE_PASID_CNTL_BASE_IDX                                                 5
11364 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ARI_ENH_CAP_LIST                                                    0x148ca
11365 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
11366 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ARI_CAP                                                             0x148cb
11367 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ARI_CAP_BASE_IDX                                                    5
11368 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ARI_CNTL                                                            0x148cb
11369 #define regBIF_CFG_DEV2_EPF2_0_PCIE_ARI_CNTL_BASE_IDX                                                   5
11370 
11371 
11372 // addressBlock: nbio_pcie0_bifplr0_cfgdecp
11373 // base address: 0x11100000
11374 #define regBIFPLR0_0_VENDOR_ID                                                                          0x400000
11375 #define regBIFPLR0_0_VENDOR_ID_BASE_IDX                                                                 5
11376 #define regBIFPLR0_0_DEVICE_ID                                                                          0x400000
11377 #define regBIFPLR0_0_DEVICE_ID_BASE_IDX                                                                 5
11378 #define regBIFPLR0_0_COMMAND                                                                            0x400001
11379 #define regBIFPLR0_0_COMMAND_BASE_IDX                                                                   5
11380 #define regBIFPLR0_0_STATUS                                                                             0x400001
11381 #define regBIFPLR0_0_STATUS_BASE_IDX                                                                    5
11382 #define regBIFPLR0_0_REVISION_ID                                                                        0x400002
11383 #define regBIFPLR0_0_REVISION_ID_BASE_IDX                                                               5
11384 #define regBIFPLR0_0_PROG_INTERFACE                                                                     0x400002
11385 #define regBIFPLR0_0_PROG_INTERFACE_BASE_IDX                                                            5
11386 #define regBIFPLR0_0_SUB_CLASS                                                                          0x400002
11387 #define regBIFPLR0_0_SUB_CLASS_BASE_IDX                                                                 5
11388 #define regBIFPLR0_0_BASE_CLASS                                                                         0x400002
11389 #define regBIFPLR0_0_BASE_CLASS_BASE_IDX                                                                5
11390 #define regBIFPLR0_0_CACHE_LINE                                                                         0x400003
11391 #define regBIFPLR0_0_CACHE_LINE_BASE_IDX                                                                5
11392 #define regBIFPLR0_0_LATENCY                                                                            0x400003
11393 #define regBIFPLR0_0_LATENCY_BASE_IDX                                                                   5
11394 #define regBIFPLR0_0_HEADER                                                                             0x400003
11395 #define regBIFPLR0_0_HEADER_BASE_IDX                                                                    5
11396 #define regBIFPLR0_0_BIST                                                                               0x400003
11397 #define regBIFPLR0_0_BIST_BASE_IDX                                                                      5
11398 #define regBIFPLR0_0_SUB_BUS_NUMBER_LATENCY                                                             0x400006
11399 #define regBIFPLR0_0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
11400 #define regBIFPLR0_0_IO_BASE_LIMIT                                                                      0x400007
11401 #define regBIFPLR0_0_IO_BASE_LIMIT_BASE_IDX                                                             5
11402 #define regBIFPLR0_0_SECONDARY_STATUS                                                                   0x400007
11403 #define regBIFPLR0_0_SECONDARY_STATUS_BASE_IDX                                                          5
11404 #define regBIFPLR0_0_MEM_BASE_LIMIT                                                                     0x400008
11405 #define regBIFPLR0_0_MEM_BASE_LIMIT_BASE_IDX                                                            5
11406 #define regBIFPLR0_0_PREF_BASE_LIMIT                                                                    0x400009
11407 #define regBIFPLR0_0_PREF_BASE_LIMIT_BASE_IDX                                                           5
11408 #define regBIFPLR0_0_PREF_BASE_UPPER                                                                    0x40000a
11409 #define regBIFPLR0_0_PREF_BASE_UPPER_BASE_IDX                                                           5
11410 #define regBIFPLR0_0_PREF_LIMIT_UPPER                                                                   0x40000b
11411 #define regBIFPLR0_0_PREF_LIMIT_UPPER_BASE_IDX                                                          5
11412 #define regBIFPLR0_0_IO_BASE_LIMIT_HI                                                                   0x40000c
11413 #define regBIFPLR0_0_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
11414 #define regBIFPLR0_0_CAP_PTR                                                                            0x40000d
11415 #define regBIFPLR0_0_CAP_PTR_BASE_IDX                                                                   5
11416 #define regBIFPLR0_0_ROM_BASE_ADDR                                                                      0x40000e
11417 #define regBIFPLR0_0_ROM_BASE_ADDR_BASE_IDX                                                             5
11418 #define regBIFPLR0_0_INTERRUPT_LINE                                                                     0x40000f
11419 #define regBIFPLR0_0_INTERRUPT_LINE_BASE_IDX                                                            5
11420 #define regBIFPLR0_0_INTERRUPT_PIN                                                                      0x40000f
11421 #define regBIFPLR0_0_INTERRUPT_PIN_BASE_IDX                                                             5
11422 #define regBIFPLR0_0_EXT_BRIDGE_CNTL                                                                    0x400010
11423 #define regBIFPLR0_0_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
11424 #define regBIFPLR0_0_VENDOR_CAP_LIST                                                                    0x400012
11425 #define regBIFPLR0_0_VENDOR_CAP_LIST_BASE_IDX                                                           5
11426 #define regBIFPLR0_0_ADAPTER_ID_W                                                                       0x400013
11427 #define regBIFPLR0_0_ADAPTER_ID_W_BASE_IDX                                                              5
11428 #define regBIFPLR0_0_PMI_CAP_LIST                                                                       0x400014
11429 #define regBIFPLR0_0_PMI_CAP_LIST_BASE_IDX                                                              5
11430 #define regBIFPLR0_0_PMI_CAP                                                                            0x400014
11431 #define regBIFPLR0_0_PMI_CAP_BASE_IDX                                                                   5
11432 #define regBIFPLR0_0_PMI_STATUS_CNTL                                                                    0x400015
11433 #define regBIFPLR0_0_PMI_STATUS_CNTL_BASE_IDX                                                           5
11434 #define regBIFPLR0_0_PCIE_CAP_LIST                                                                      0x400016
11435 #define regBIFPLR0_0_PCIE_CAP_LIST_BASE_IDX                                                             5
11436 #define regBIFPLR0_0_PCIE_CAP                                                                           0x400016
11437 #define regBIFPLR0_0_PCIE_CAP_BASE_IDX                                                                  5
11438 #define regBIFPLR0_0_DEVICE_CAP                                                                         0x400017
11439 #define regBIFPLR0_0_DEVICE_CAP_BASE_IDX                                                                5
11440 #define regBIFPLR0_0_DEVICE_CNTL                                                                        0x400018
11441 #define regBIFPLR0_0_DEVICE_CNTL_BASE_IDX                                                               5
11442 #define regBIFPLR0_0_DEVICE_STATUS                                                                      0x400018
11443 #define regBIFPLR0_0_DEVICE_STATUS_BASE_IDX                                                             5
11444 #define regBIFPLR0_0_LINK_CAP                                                                           0x400019
11445 #define regBIFPLR0_0_LINK_CAP_BASE_IDX                                                                  5
11446 #define regBIFPLR0_0_LINK_CNTL                                                                          0x40001a
11447 #define regBIFPLR0_0_LINK_CNTL_BASE_IDX                                                                 5
11448 #define regBIFPLR0_0_LINK_STATUS                                                                        0x40001a
11449 #define regBIFPLR0_0_LINK_STATUS_BASE_IDX                                                               5
11450 #define regBIFPLR0_0_SLOT_CAP                                                                           0x40001b
11451 #define regBIFPLR0_0_SLOT_CAP_BASE_IDX                                                                  5
11452 #define regBIFPLR0_0_SLOT_CNTL                                                                          0x40001c
11453 #define regBIFPLR0_0_SLOT_CNTL_BASE_IDX                                                                 5
11454 #define regBIFPLR0_0_SLOT_STATUS                                                                        0x40001c
11455 #define regBIFPLR0_0_SLOT_STATUS_BASE_IDX                                                               5
11456 #define regBIFPLR0_0_ROOT_CNTL                                                                          0x40001d
11457 #define regBIFPLR0_0_ROOT_CNTL_BASE_IDX                                                                 5
11458 #define regBIFPLR0_0_ROOT_CAP                                                                           0x40001d
11459 #define regBIFPLR0_0_ROOT_CAP_BASE_IDX                                                                  5
11460 #define regBIFPLR0_0_ROOT_STATUS                                                                        0x40001e
11461 #define regBIFPLR0_0_ROOT_STATUS_BASE_IDX                                                               5
11462 #define regBIFPLR0_0_DEVICE_CAP2                                                                        0x40001f
11463 #define regBIFPLR0_0_DEVICE_CAP2_BASE_IDX                                                               5
11464 #define regBIFPLR0_0_DEVICE_CNTL2                                                                       0x400020
11465 #define regBIFPLR0_0_DEVICE_CNTL2_BASE_IDX                                                              5
11466 #define regBIFPLR0_0_DEVICE_STATUS2                                                                     0x400020
11467 #define regBIFPLR0_0_DEVICE_STATUS2_BASE_IDX                                                            5
11468 #define regBIFPLR0_0_LINK_CAP2                                                                          0x400021
11469 #define regBIFPLR0_0_LINK_CAP2_BASE_IDX                                                                 5
11470 #define regBIFPLR0_0_LINK_CNTL2                                                                         0x400022
11471 #define regBIFPLR0_0_LINK_CNTL2_BASE_IDX                                                                5
11472 #define regBIFPLR0_0_LINK_STATUS2                                                                       0x400022
11473 #define regBIFPLR0_0_LINK_STATUS2_BASE_IDX                                                              5
11474 #define regBIFPLR0_0_SLOT_CAP2                                                                          0x400023
11475 #define regBIFPLR0_0_SLOT_CAP2_BASE_IDX                                                                 5
11476 #define regBIFPLR0_0_SLOT_CNTL2                                                                         0x400024
11477 #define regBIFPLR0_0_SLOT_CNTL2_BASE_IDX                                                                5
11478 #define regBIFPLR0_0_SLOT_STATUS2                                                                       0x400024
11479 #define regBIFPLR0_0_SLOT_STATUS2_BASE_IDX                                                              5
11480 #define regBIFPLR0_0_MSI_CAP_LIST                                                                       0x400028
11481 #define regBIFPLR0_0_MSI_CAP_LIST_BASE_IDX                                                              5
11482 #define regBIFPLR0_0_MSI_MSG_CNTL                                                                       0x400028
11483 #define regBIFPLR0_0_MSI_MSG_CNTL_BASE_IDX                                                              5
11484 #define regBIFPLR0_0_MSI_MSG_ADDR_LO                                                                    0x400029
11485 #define regBIFPLR0_0_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
11486 #define regBIFPLR0_0_MSI_MSG_ADDR_HI                                                                    0x40002a
11487 #define regBIFPLR0_0_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
11488 #define regBIFPLR0_0_MSI_MSG_DATA                                                                       0x40002a
11489 #define regBIFPLR0_0_MSI_MSG_DATA_BASE_IDX                                                              5
11490 #define regBIFPLR0_0_MSI_MSG_DATA_64                                                                    0x40002b
11491 #define regBIFPLR0_0_MSI_MSG_DATA_64_BASE_IDX                                                           5
11492 #define regBIFPLR0_0_SSID_CAP_LIST                                                                      0x400030
11493 #define regBIFPLR0_0_SSID_CAP_LIST_BASE_IDX                                                             5
11494 #define regBIFPLR0_0_SSID_CAP                                                                           0x400031
11495 #define regBIFPLR0_0_SSID_CAP_BASE_IDX                                                                  5
11496 #define regBIFPLR0_0_MSI_MAP_CAP_LIST                                                                   0x400032
11497 #define regBIFPLR0_0_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
11498 #define regBIFPLR0_0_MSI_MAP_CAP                                                                        0x400032
11499 #define regBIFPLR0_0_MSI_MAP_CAP_BASE_IDX                                                               5
11500 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x400040
11501 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
11502 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC_HDR                                                           0x400041
11503 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
11504 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC1                                                              0x400042
11505 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
11506 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC2                                                              0x400043
11507 #define regBIFPLR0_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
11508 #define regBIFPLR0_0_PCIE_VC_ENH_CAP_LIST                                                               0x400044
11509 #define regBIFPLR0_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
11510 #define regBIFPLR0_0_PCIE_PORT_VC_CAP_REG1                                                              0x400045
11511 #define regBIFPLR0_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
11512 #define regBIFPLR0_0_PCIE_PORT_VC_CAP_REG2                                                              0x400046
11513 #define regBIFPLR0_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
11514 #define regBIFPLR0_0_PCIE_PORT_VC_CNTL                                                                  0x400047
11515 #define regBIFPLR0_0_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
11516 #define regBIFPLR0_0_PCIE_PORT_VC_STATUS                                                                0x400047
11517 #define regBIFPLR0_0_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
11518 #define regBIFPLR0_0_PCIE_VC0_RESOURCE_CAP                                                              0x400048
11519 #define regBIFPLR0_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
11520 #define regBIFPLR0_0_PCIE_VC0_RESOURCE_CNTL                                                             0x400049
11521 #define regBIFPLR0_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
11522 #define regBIFPLR0_0_PCIE_VC0_RESOURCE_STATUS                                                           0x40004a
11523 #define regBIFPLR0_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
11524 #define regBIFPLR0_0_PCIE_VC1_RESOURCE_CAP                                                              0x40004b
11525 #define regBIFPLR0_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
11526 #define regBIFPLR0_0_PCIE_VC1_RESOURCE_CNTL                                                             0x40004c
11527 #define regBIFPLR0_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
11528 #define regBIFPLR0_0_PCIE_VC1_RESOURCE_STATUS                                                           0x40004d
11529 #define regBIFPLR0_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
11530 #define regBIFPLR0_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x400050
11531 #define regBIFPLR0_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
11532 #define regBIFPLR0_0_PCIE_DEV_SERIAL_NUM_DW1                                                            0x400051
11533 #define regBIFPLR0_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
11534 #define regBIFPLR0_0_PCIE_DEV_SERIAL_NUM_DW2                                                            0x400052
11535 #define regBIFPLR0_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
11536 #define regBIFPLR0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x400054
11537 #define regBIFPLR0_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
11538 #define regBIFPLR0_0_PCIE_UNCORR_ERR_STATUS                                                             0x400055
11539 #define regBIFPLR0_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
11540 #define regBIFPLR0_0_PCIE_UNCORR_ERR_MASK                                                               0x400056
11541 #define regBIFPLR0_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
11542 #define regBIFPLR0_0_PCIE_UNCORR_ERR_SEVERITY                                                           0x400057
11543 #define regBIFPLR0_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
11544 #define regBIFPLR0_0_PCIE_CORR_ERR_STATUS                                                               0x400058
11545 #define regBIFPLR0_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
11546 #define regBIFPLR0_0_PCIE_CORR_ERR_MASK                                                                 0x400059
11547 #define regBIFPLR0_0_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
11548 #define regBIFPLR0_0_PCIE_ADV_ERR_CAP_CNTL                                                              0x40005a
11549 #define regBIFPLR0_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
11550 #define regBIFPLR0_0_PCIE_HDR_LOG0                                                                      0x40005b
11551 #define regBIFPLR0_0_PCIE_HDR_LOG0_BASE_IDX                                                             5
11552 #define regBIFPLR0_0_PCIE_HDR_LOG1                                                                      0x40005c
11553 #define regBIFPLR0_0_PCIE_HDR_LOG1_BASE_IDX                                                             5
11554 #define regBIFPLR0_0_PCIE_HDR_LOG2                                                                      0x40005d
11555 #define regBIFPLR0_0_PCIE_HDR_LOG2_BASE_IDX                                                             5
11556 #define regBIFPLR0_0_PCIE_HDR_LOG3                                                                      0x40005e
11557 #define regBIFPLR0_0_PCIE_HDR_LOG3_BASE_IDX                                                             5
11558 #define regBIFPLR0_0_PCIE_ROOT_ERR_CMD                                                                  0x40005f
11559 #define regBIFPLR0_0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
11560 #define regBIFPLR0_0_PCIE_ROOT_ERR_STATUS                                                               0x400060
11561 #define regBIFPLR0_0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
11562 #define regBIFPLR0_0_PCIE_ERR_SRC_ID                                                                    0x400061
11563 #define regBIFPLR0_0_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
11564 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG0                                                               0x400062
11565 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
11566 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG1                                                               0x400063
11567 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
11568 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG2                                                               0x400064
11569 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
11570 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG3                                                               0x400065
11571 #define regBIFPLR0_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
11572 #define regBIFPLR0_0_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x40009c
11573 #define regBIFPLR0_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
11574 #define regBIFPLR0_0_PCIE_LINK_CNTL3                                                                    0x40009d
11575 #define regBIFPLR0_0_PCIE_LINK_CNTL3_BASE_IDX                                                           5
11576 #define regBIFPLR0_0_PCIE_LANE_ERROR_STATUS                                                             0x40009e
11577 #define regBIFPLR0_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
11578 #define regBIFPLR0_0_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x40009f
11579 #define regBIFPLR0_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
11580 #define regBIFPLR0_0_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x40009f
11581 #define regBIFPLR0_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
11582 #define regBIFPLR0_0_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4000a0
11583 #define regBIFPLR0_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
11584 #define regBIFPLR0_0_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4000a0
11585 #define regBIFPLR0_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
11586 #define regBIFPLR0_0_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4000a1
11587 #define regBIFPLR0_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
11588 #define regBIFPLR0_0_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4000a1
11589 #define regBIFPLR0_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
11590 #define regBIFPLR0_0_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4000a2
11591 #define regBIFPLR0_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
11592 #define regBIFPLR0_0_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4000a2
11593 #define regBIFPLR0_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
11594 #define regBIFPLR0_0_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4000a3
11595 #define regBIFPLR0_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
11596 #define regBIFPLR0_0_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4000a3
11597 #define regBIFPLR0_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
11598 #define regBIFPLR0_0_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4000a4
11599 #define regBIFPLR0_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
11600 #define regBIFPLR0_0_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4000a4
11601 #define regBIFPLR0_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
11602 #define regBIFPLR0_0_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4000a5
11603 #define regBIFPLR0_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
11604 #define regBIFPLR0_0_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4000a5
11605 #define regBIFPLR0_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
11606 #define regBIFPLR0_0_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4000a6
11607 #define regBIFPLR0_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
11608 #define regBIFPLR0_0_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4000a6
11609 #define regBIFPLR0_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
11610 #define regBIFPLR0_0_PCIE_ACS_ENH_CAP_LIST                                                              0x4000a8
11611 #define regBIFPLR0_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
11612 #define regBIFPLR0_0_PCIE_ACS_CAP                                                                       0x4000a9
11613 #define regBIFPLR0_0_PCIE_ACS_CAP_BASE_IDX                                                              5
11614 #define regBIFPLR0_0_PCIE_ACS_CNTL                                                                      0x4000a9
11615 #define regBIFPLR0_0_PCIE_ACS_CNTL_BASE_IDX                                                             5
11616 #define regBIFPLR0_0_PCIE_MC_ENH_CAP_LIST                                                               0x4000bc
11617 #define regBIFPLR0_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
11618 #define regBIFPLR0_0_PCIE_MC_CAP                                                                        0x4000bd
11619 #define regBIFPLR0_0_PCIE_MC_CAP_BASE_IDX                                                               5
11620 #define regBIFPLR0_0_PCIE_MC_CNTL                                                                       0x4000bd
11621 #define regBIFPLR0_0_PCIE_MC_CNTL_BASE_IDX                                                              5
11622 #define regBIFPLR0_0_PCIE_MC_ADDR0                                                                      0x4000be
11623 #define regBIFPLR0_0_PCIE_MC_ADDR0_BASE_IDX                                                             5
11624 #define regBIFPLR0_0_PCIE_MC_ADDR1                                                                      0x4000bf
11625 #define regBIFPLR0_0_PCIE_MC_ADDR1_BASE_IDX                                                             5
11626 #define regBIFPLR0_0_PCIE_MC_RCV0                                                                       0x4000c0
11627 #define regBIFPLR0_0_PCIE_MC_RCV0_BASE_IDX                                                              5
11628 #define regBIFPLR0_0_PCIE_MC_RCV1                                                                       0x4000c1
11629 #define regBIFPLR0_0_PCIE_MC_RCV1_BASE_IDX                                                              5
11630 #define regBIFPLR0_0_PCIE_MC_BLOCK_ALL0                                                                 0x4000c2
11631 #define regBIFPLR0_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
11632 #define regBIFPLR0_0_PCIE_MC_BLOCK_ALL1                                                                 0x4000c3
11633 #define regBIFPLR0_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
11634 #define regBIFPLR0_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4000c4
11635 #define regBIFPLR0_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
11636 #define regBIFPLR0_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4000c5
11637 #define regBIFPLR0_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
11638 #define regBIFPLR0_0_PCIE_MC_OVERLAY_BAR0                                                               0x4000c6
11639 #define regBIFPLR0_0_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
11640 #define regBIFPLR0_0_PCIE_MC_OVERLAY_BAR1                                                               0x4000c7
11641 #define regBIFPLR0_0_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
11642 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4000dc
11643 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
11644 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CAP                                                                 0x4000dd
11645 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
11646 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CNTL                                                                0x4000de
11647 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
11648 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CNTL2                                                               0x4000df
11649 #define regBIFPLR0_0_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
11650 #define regBIFPLR0_0_PCIE_DPC_ENH_CAP_LIST                                                              0x4000e0
11651 #define regBIFPLR0_0_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
11652 #define regBIFPLR0_0_PCIE_DPC_CAP_LIST                                                                  0x4000e1
11653 #define regBIFPLR0_0_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
11654 #define regBIFPLR0_0_PCIE_DPC_CNTL                                                                      0x4000e1
11655 #define regBIFPLR0_0_PCIE_DPC_CNTL_BASE_IDX                                                             5
11656 #define regBIFPLR0_0_PCIE_DPC_STATUS                                                                    0x4000e2
11657 #define regBIFPLR0_0_PCIE_DPC_STATUS_BASE_IDX                                                           5
11658 #define regBIFPLR0_0_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4000e2
11659 #define regBIFPLR0_0_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
11660 #define regBIFPLR0_0_PCIE_RP_PIO_STATUS                                                                 0x4000e3
11661 #define regBIFPLR0_0_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
11662 #define regBIFPLR0_0_PCIE_RP_PIO_MASK                                                                   0x4000e4
11663 #define regBIFPLR0_0_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
11664 #define regBIFPLR0_0_PCIE_RP_PIO_SEVERITY                                                               0x4000e5
11665 #define regBIFPLR0_0_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
11666 #define regBIFPLR0_0_PCIE_RP_PIO_SYSERROR                                                               0x4000e6
11667 #define regBIFPLR0_0_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
11668 #define regBIFPLR0_0_PCIE_RP_PIO_EXCEPTION                                                              0x4000e7
11669 #define regBIFPLR0_0_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
11670 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG0                                                               0x4000e8
11671 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
11672 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG1                                                               0x4000e9
11673 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
11674 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG2                                                               0x4000ea
11675 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
11676 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG3                                                               0x4000eb
11677 #define regBIFPLR0_0_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
11678 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4000ed
11679 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
11680 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4000ee
11681 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
11682 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4000ef
11683 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
11684 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4000f0
11685 #define regBIFPLR0_0_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
11686 #define regBIFPLR0_0_PCIE_ESM_CAP_LIST                                                                  0x4000f1
11687 #define regBIFPLR0_0_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
11688 #define regBIFPLR0_0_PCIE_ESM_HEADER_1                                                                  0x4000f2
11689 #define regBIFPLR0_0_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
11690 #define regBIFPLR0_0_PCIE_ESM_HEADER_2                                                                  0x4000f3
11691 #define regBIFPLR0_0_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
11692 #define regBIFPLR0_0_PCIE_ESM_STATUS                                                                    0x4000f3
11693 #define regBIFPLR0_0_PCIE_ESM_STATUS_BASE_IDX                                                           5
11694 #define regBIFPLR0_0_PCIE_ESM_CTRL                                                                      0x4000f4
11695 #define regBIFPLR0_0_PCIE_ESM_CTRL_BASE_IDX                                                             5
11696 #define regBIFPLR0_0_PCIE_ESM_CAP_1                                                                     0x4000f5
11697 #define regBIFPLR0_0_PCIE_ESM_CAP_1_BASE_IDX                                                            5
11698 #define regBIFPLR0_0_PCIE_ESM_CAP_2                                                                     0x4000f6
11699 #define regBIFPLR0_0_PCIE_ESM_CAP_2_BASE_IDX                                                            5
11700 #define regBIFPLR0_0_PCIE_ESM_CAP_3                                                                     0x4000f7
11701 #define regBIFPLR0_0_PCIE_ESM_CAP_3_BASE_IDX                                                            5
11702 #define regBIFPLR0_0_PCIE_ESM_CAP_4                                                                     0x4000f8
11703 #define regBIFPLR0_0_PCIE_ESM_CAP_4_BASE_IDX                                                            5
11704 #define regBIFPLR0_0_PCIE_ESM_CAP_5                                                                     0x4000f9
11705 #define regBIFPLR0_0_PCIE_ESM_CAP_5_BASE_IDX                                                            5
11706 #define regBIFPLR0_0_PCIE_ESM_CAP_6                                                                     0x4000fa
11707 #define regBIFPLR0_0_PCIE_ESM_CAP_6_BASE_IDX                                                            5
11708 #define regBIFPLR0_0_PCIE_ESM_CAP_7                                                                     0x4000fb
11709 #define regBIFPLR0_0_PCIE_ESM_CAP_7_BASE_IDX                                                            5
11710 #define regBIFPLR0_0_PCIE_DLF_ENH_CAP_LIST                                                              0x400100
11711 #define regBIFPLR0_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
11712 #define regBIFPLR0_0_DATA_LINK_FEATURE_CAP                                                              0x400101
11713 #define regBIFPLR0_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
11714 #define regBIFPLR0_0_DATA_LINK_FEATURE_STATUS                                                           0x400102
11715 #define regBIFPLR0_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
11716 #define regBIFPLR0_0_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x400104
11717 #define regBIFPLR0_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
11718 #define regBIFPLR0_0_LINK_CAP_16GT                                                                      0x400105
11719 #define regBIFPLR0_0_LINK_CAP_16GT_BASE_IDX                                                             5
11720 #define regBIFPLR0_0_LINK_CNTL_16GT                                                                     0x400106
11721 #define regBIFPLR0_0_LINK_CNTL_16GT_BASE_IDX                                                            5
11722 #define regBIFPLR0_0_LINK_STATUS_16GT                                                                   0x400107
11723 #define regBIFPLR0_0_LINK_STATUS_16GT_BASE_IDX                                                          5
11724 #define regBIFPLR0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x400108
11725 #define regBIFPLR0_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
11726 #define regBIFPLR0_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x400109
11727 #define regBIFPLR0_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
11728 #define regBIFPLR0_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x40010a
11729 #define regBIFPLR0_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
11730 #define regBIFPLR0_0_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x40010c
11731 #define regBIFPLR0_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11732 #define regBIFPLR0_0_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x40010c
11733 #define regBIFPLR0_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11734 #define regBIFPLR0_0_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x40010c
11735 #define regBIFPLR0_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11736 #define regBIFPLR0_0_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x40010c
11737 #define regBIFPLR0_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11738 #define regBIFPLR0_0_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x40010d
11739 #define regBIFPLR0_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11740 #define regBIFPLR0_0_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x40010d
11741 #define regBIFPLR0_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11742 #define regBIFPLR0_0_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x40010d
11743 #define regBIFPLR0_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11744 #define regBIFPLR0_0_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x40010d
11745 #define regBIFPLR0_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11746 #define regBIFPLR0_0_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x40010e
11747 #define regBIFPLR0_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11748 #define regBIFPLR0_0_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x40010e
11749 #define regBIFPLR0_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
11750 #define regBIFPLR0_0_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x40010e
11751 #define regBIFPLR0_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
11752 #define regBIFPLR0_0_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x40010e
11753 #define regBIFPLR0_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
11754 #define regBIFPLR0_0_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x40010f
11755 #define regBIFPLR0_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
11756 #define regBIFPLR0_0_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x40010f
11757 #define regBIFPLR0_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
11758 #define regBIFPLR0_0_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x40010f
11759 #define regBIFPLR0_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
11760 #define regBIFPLR0_0_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x40010f
11761 #define regBIFPLR0_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
11762 #define regBIFPLR0_0_PCIE_MARGINING_ENH_CAP_LIST                                                        0x400110
11763 #define regBIFPLR0_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
11764 #define regBIFPLR0_0_MARGINING_PORT_CAP                                                                 0x400111
11765 #define regBIFPLR0_0_MARGINING_PORT_CAP_BASE_IDX                                                        5
11766 #define regBIFPLR0_0_MARGINING_PORT_STATUS                                                              0x400111
11767 #define regBIFPLR0_0_MARGINING_PORT_STATUS_BASE_IDX                                                     5
11768 #define regBIFPLR0_0_LANE_0_MARGINING_LANE_CNTL                                                         0x400112
11769 #define regBIFPLR0_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
11770 #define regBIFPLR0_0_LANE_0_MARGINING_LANE_STATUS                                                       0x400112
11771 #define regBIFPLR0_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
11772 #define regBIFPLR0_0_LANE_1_MARGINING_LANE_CNTL                                                         0x400113
11773 #define regBIFPLR0_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
11774 #define regBIFPLR0_0_LANE_1_MARGINING_LANE_STATUS                                                       0x400113
11775 #define regBIFPLR0_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
11776 #define regBIFPLR0_0_LANE_2_MARGINING_LANE_CNTL                                                         0x400114
11777 #define regBIFPLR0_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
11778 #define regBIFPLR0_0_LANE_2_MARGINING_LANE_STATUS                                                       0x400114
11779 #define regBIFPLR0_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
11780 #define regBIFPLR0_0_LANE_3_MARGINING_LANE_CNTL                                                         0x400115
11781 #define regBIFPLR0_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
11782 #define regBIFPLR0_0_LANE_3_MARGINING_LANE_STATUS                                                       0x400115
11783 #define regBIFPLR0_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
11784 #define regBIFPLR0_0_LANE_4_MARGINING_LANE_CNTL                                                         0x400116
11785 #define regBIFPLR0_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
11786 #define regBIFPLR0_0_LANE_4_MARGINING_LANE_STATUS                                                       0x400116
11787 #define regBIFPLR0_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
11788 #define regBIFPLR0_0_LANE_5_MARGINING_LANE_CNTL                                                         0x400117
11789 #define regBIFPLR0_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
11790 #define regBIFPLR0_0_LANE_5_MARGINING_LANE_STATUS                                                       0x400117
11791 #define regBIFPLR0_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
11792 #define regBIFPLR0_0_LANE_6_MARGINING_LANE_CNTL                                                         0x400118
11793 #define regBIFPLR0_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
11794 #define regBIFPLR0_0_LANE_6_MARGINING_LANE_STATUS                                                       0x400118
11795 #define regBIFPLR0_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
11796 #define regBIFPLR0_0_LANE_7_MARGINING_LANE_CNTL                                                         0x400119
11797 #define regBIFPLR0_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
11798 #define regBIFPLR0_0_LANE_7_MARGINING_LANE_STATUS                                                       0x400119
11799 #define regBIFPLR0_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
11800 #define regBIFPLR0_0_LANE_8_MARGINING_LANE_CNTL                                                         0x40011a
11801 #define regBIFPLR0_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
11802 #define regBIFPLR0_0_LANE_8_MARGINING_LANE_STATUS                                                       0x40011a
11803 #define regBIFPLR0_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
11804 #define regBIFPLR0_0_LANE_9_MARGINING_LANE_CNTL                                                         0x40011b
11805 #define regBIFPLR0_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
11806 #define regBIFPLR0_0_LANE_9_MARGINING_LANE_STATUS                                                       0x40011b
11807 #define regBIFPLR0_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
11808 #define regBIFPLR0_0_LANE_10_MARGINING_LANE_CNTL                                                        0x40011c
11809 #define regBIFPLR0_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
11810 #define regBIFPLR0_0_LANE_10_MARGINING_LANE_STATUS                                                      0x40011c
11811 #define regBIFPLR0_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
11812 #define regBIFPLR0_0_LANE_11_MARGINING_LANE_CNTL                                                        0x40011d
11813 #define regBIFPLR0_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
11814 #define regBIFPLR0_0_LANE_11_MARGINING_LANE_STATUS                                                      0x40011d
11815 #define regBIFPLR0_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
11816 #define regBIFPLR0_0_LANE_12_MARGINING_LANE_CNTL                                                        0x40011e
11817 #define regBIFPLR0_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
11818 #define regBIFPLR0_0_LANE_12_MARGINING_LANE_STATUS                                                      0x40011e
11819 #define regBIFPLR0_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
11820 #define regBIFPLR0_0_LANE_13_MARGINING_LANE_CNTL                                                        0x40011f
11821 #define regBIFPLR0_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
11822 #define regBIFPLR0_0_LANE_13_MARGINING_LANE_STATUS                                                      0x40011f
11823 #define regBIFPLR0_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
11824 #define regBIFPLR0_0_LANE_14_MARGINING_LANE_CNTL                                                        0x400120
11825 #define regBIFPLR0_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
11826 #define regBIFPLR0_0_LANE_14_MARGINING_LANE_STATUS                                                      0x400120
11827 #define regBIFPLR0_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
11828 #define regBIFPLR0_0_LANE_15_MARGINING_LANE_CNTL                                                        0x400121
11829 #define regBIFPLR0_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
11830 #define regBIFPLR0_0_LANE_15_MARGINING_LANE_STATUS                                                      0x400121
11831 #define regBIFPLR0_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
11832 #define regBIFPLR0_0_PCIE_CCIX_CAP_LIST                                                                 0x400122
11833 #define regBIFPLR0_0_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
11834 #define regBIFPLR0_0_PCIE_CCIX_HEADER_1                                                                 0x400123
11835 #define regBIFPLR0_0_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
11836 #define regBIFPLR0_0_PCIE_CCIX_HEADER_2                                                                 0x400124
11837 #define regBIFPLR0_0_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
11838 #define regBIFPLR0_0_PCIE_CCIX_CAP                                                                      0x400124
11839 #define regBIFPLR0_0_PCIE_CCIX_CAP_BASE_IDX                                                             5
11840 #define regBIFPLR0_0_PCIE_CCIX_ESM_REQD_CAP                                                             0x400125
11841 #define regBIFPLR0_0_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
11842 #define regBIFPLR0_0_PCIE_CCIX_ESM_OPTL_CAP                                                             0x400126
11843 #define regBIFPLR0_0_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
11844 #define regBIFPLR0_0_PCIE_CCIX_ESM_STATUS                                                               0x400127
11845 #define regBIFPLR0_0_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
11846 #define regBIFPLR0_0_PCIE_CCIX_ESM_CNTL                                                                 0x400128
11847 #define regBIFPLR0_0_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
11848 #define regBIFPLR0_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x400129
11849 #define regBIFPLR0_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11850 #define regBIFPLR0_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x400129
11851 #define regBIFPLR0_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11852 #define regBIFPLR0_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x400129
11853 #define regBIFPLR0_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11854 #define regBIFPLR0_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x400129
11855 #define regBIFPLR0_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11856 #define regBIFPLR0_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x40012a
11857 #define regBIFPLR0_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11858 #define regBIFPLR0_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x40012a
11859 #define regBIFPLR0_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11860 #define regBIFPLR0_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x40012a
11861 #define regBIFPLR0_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11862 #define regBIFPLR0_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x40012a
11863 #define regBIFPLR0_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11864 #define regBIFPLR0_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x40012b
11865 #define regBIFPLR0_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11866 #define regBIFPLR0_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x40012b
11867 #define regBIFPLR0_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
11868 #define regBIFPLR0_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x40012b
11869 #define regBIFPLR0_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
11870 #define regBIFPLR0_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x40012b
11871 #define regBIFPLR0_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
11872 #define regBIFPLR0_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x40012c
11873 #define regBIFPLR0_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
11874 #define regBIFPLR0_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x40012c
11875 #define regBIFPLR0_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
11876 #define regBIFPLR0_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x40012c
11877 #define regBIFPLR0_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
11878 #define regBIFPLR0_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x40012c
11879 #define regBIFPLR0_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
11880 #define regBIFPLR0_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x40012d
11881 #define regBIFPLR0_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11882 #define regBIFPLR0_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x40012d
11883 #define regBIFPLR0_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11884 #define regBIFPLR0_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x40012d
11885 #define regBIFPLR0_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11886 #define regBIFPLR0_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x40012d
11887 #define regBIFPLR0_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11888 #define regBIFPLR0_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x40012e
11889 #define regBIFPLR0_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11890 #define regBIFPLR0_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x40012e
11891 #define regBIFPLR0_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11892 #define regBIFPLR0_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x40012e
11893 #define regBIFPLR0_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11894 #define regBIFPLR0_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x40012e
11895 #define regBIFPLR0_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11896 #define regBIFPLR0_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x40012f
11897 #define regBIFPLR0_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11898 #define regBIFPLR0_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x40012f
11899 #define regBIFPLR0_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
11900 #define regBIFPLR0_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x40012f
11901 #define regBIFPLR0_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
11902 #define regBIFPLR0_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x40012f
11903 #define regBIFPLR0_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
11904 #define regBIFPLR0_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x400130
11905 #define regBIFPLR0_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
11906 #define regBIFPLR0_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x400130
11907 #define regBIFPLR0_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
11908 #define regBIFPLR0_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x400130
11909 #define regBIFPLR0_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
11910 #define regBIFPLR0_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x400130
11911 #define regBIFPLR0_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
11912 #define regBIFPLR0_0_PCIE_CCIX_TRANS_CAP                                                                0x400131
11913 #define regBIFPLR0_0_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
11914 #define regBIFPLR0_0_PCIE_CCIX_TRANS_CNTL                                                               0x400132
11915 #define regBIFPLR0_0_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
11916 #define regBIFPLR0_0_LINK_CAP_32GT                                                                      0x400141
11917 #define regBIFPLR0_0_LINK_CAP_32GT_BASE_IDX                                                             5
11918 #define regBIFPLR0_0_LINK_CNTL_32GT                                                                     0x400142
11919 #define regBIFPLR0_0_LINK_CNTL_32GT_BASE_IDX                                                            5
11920 #define regBIFPLR0_0_LINK_STATUS_32GT                                                                   0x400143
11921 #define regBIFPLR0_0_LINK_STATUS_32GT_BASE_IDX                                                          5
11922 
11923 
11924 // addressBlock: nbio_pcie0_bifplr1_cfgdecp
11925 // base address: 0x11101000
11926 #define regBIFPLR1_0_VENDOR_ID                                                                          0x400400
11927 #define regBIFPLR1_0_VENDOR_ID_BASE_IDX                                                                 5
11928 #define regBIFPLR1_0_DEVICE_ID                                                                          0x400400
11929 #define regBIFPLR1_0_DEVICE_ID_BASE_IDX                                                                 5
11930 #define regBIFPLR1_0_COMMAND                                                                            0x400401
11931 #define regBIFPLR1_0_COMMAND_BASE_IDX                                                                   5
11932 #define regBIFPLR1_0_STATUS                                                                             0x400401
11933 #define regBIFPLR1_0_STATUS_BASE_IDX                                                                    5
11934 #define regBIFPLR1_0_REVISION_ID                                                                        0x400402
11935 #define regBIFPLR1_0_REVISION_ID_BASE_IDX                                                               5
11936 #define regBIFPLR1_0_PROG_INTERFACE                                                                     0x400402
11937 #define regBIFPLR1_0_PROG_INTERFACE_BASE_IDX                                                            5
11938 #define regBIFPLR1_0_SUB_CLASS                                                                          0x400402
11939 #define regBIFPLR1_0_SUB_CLASS_BASE_IDX                                                                 5
11940 #define regBIFPLR1_0_BASE_CLASS                                                                         0x400402
11941 #define regBIFPLR1_0_BASE_CLASS_BASE_IDX                                                                5
11942 #define regBIFPLR1_0_CACHE_LINE                                                                         0x400403
11943 #define regBIFPLR1_0_CACHE_LINE_BASE_IDX                                                                5
11944 #define regBIFPLR1_0_LATENCY                                                                            0x400403
11945 #define regBIFPLR1_0_LATENCY_BASE_IDX                                                                   5
11946 #define regBIFPLR1_0_HEADER                                                                             0x400403
11947 #define regBIFPLR1_0_HEADER_BASE_IDX                                                                    5
11948 #define regBIFPLR1_0_BIST                                                                               0x400403
11949 #define regBIFPLR1_0_BIST_BASE_IDX                                                                      5
11950 #define regBIFPLR1_0_SUB_BUS_NUMBER_LATENCY                                                             0x400406
11951 #define regBIFPLR1_0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
11952 #define regBIFPLR1_0_IO_BASE_LIMIT                                                                      0x400407
11953 #define regBIFPLR1_0_IO_BASE_LIMIT_BASE_IDX                                                             5
11954 #define regBIFPLR1_0_SECONDARY_STATUS                                                                   0x400407
11955 #define regBIFPLR1_0_SECONDARY_STATUS_BASE_IDX                                                          5
11956 #define regBIFPLR1_0_MEM_BASE_LIMIT                                                                     0x400408
11957 #define regBIFPLR1_0_MEM_BASE_LIMIT_BASE_IDX                                                            5
11958 #define regBIFPLR1_0_PREF_BASE_LIMIT                                                                    0x400409
11959 #define regBIFPLR1_0_PREF_BASE_LIMIT_BASE_IDX                                                           5
11960 #define regBIFPLR1_0_PREF_BASE_UPPER                                                                    0x40040a
11961 #define regBIFPLR1_0_PREF_BASE_UPPER_BASE_IDX                                                           5
11962 #define regBIFPLR1_0_PREF_LIMIT_UPPER                                                                   0x40040b
11963 #define regBIFPLR1_0_PREF_LIMIT_UPPER_BASE_IDX                                                          5
11964 #define regBIFPLR1_0_IO_BASE_LIMIT_HI                                                                   0x40040c
11965 #define regBIFPLR1_0_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
11966 #define regBIFPLR1_0_CAP_PTR                                                                            0x40040d
11967 #define regBIFPLR1_0_CAP_PTR_BASE_IDX                                                                   5
11968 #define regBIFPLR1_0_ROM_BASE_ADDR                                                                      0x40040e
11969 #define regBIFPLR1_0_ROM_BASE_ADDR_BASE_IDX                                                             5
11970 #define regBIFPLR1_0_INTERRUPT_LINE                                                                     0x40040f
11971 #define regBIFPLR1_0_INTERRUPT_LINE_BASE_IDX                                                            5
11972 #define regBIFPLR1_0_INTERRUPT_PIN                                                                      0x40040f
11973 #define regBIFPLR1_0_INTERRUPT_PIN_BASE_IDX                                                             5
11974 #define regBIFPLR1_0_EXT_BRIDGE_CNTL                                                                    0x400410
11975 #define regBIFPLR1_0_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
11976 #define regBIFPLR1_0_VENDOR_CAP_LIST                                                                    0x400412
11977 #define regBIFPLR1_0_VENDOR_CAP_LIST_BASE_IDX                                                           5
11978 #define regBIFPLR1_0_ADAPTER_ID_W                                                                       0x400413
11979 #define regBIFPLR1_0_ADAPTER_ID_W_BASE_IDX                                                              5
11980 #define regBIFPLR1_0_PMI_CAP_LIST                                                                       0x400414
11981 #define regBIFPLR1_0_PMI_CAP_LIST_BASE_IDX                                                              5
11982 #define regBIFPLR1_0_PMI_CAP                                                                            0x400414
11983 #define regBIFPLR1_0_PMI_CAP_BASE_IDX                                                                   5
11984 #define regBIFPLR1_0_PMI_STATUS_CNTL                                                                    0x400415
11985 #define regBIFPLR1_0_PMI_STATUS_CNTL_BASE_IDX                                                           5
11986 #define regBIFPLR1_0_PCIE_CAP_LIST                                                                      0x400416
11987 #define regBIFPLR1_0_PCIE_CAP_LIST_BASE_IDX                                                             5
11988 #define regBIFPLR1_0_PCIE_CAP                                                                           0x400416
11989 #define regBIFPLR1_0_PCIE_CAP_BASE_IDX                                                                  5
11990 #define regBIFPLR1_0_DEVICE_CAP                                                                         0x400417
11991 #define regBIFPLR1_0_DEVICE_CAP_BASE_IDX                                                                5
11992 #define regBIFPLR1_0_DEVICE_CNTL                                                                        0x400418
11993 #define regBIFPLR1_0_DEVICE_CNTL_BASE_IDX                                                               5
11994 #define regBIFPLR1_0_DEVICE_STATUS                                                                      0x400418
11995 #define regBIFPLR1_0_DEVICE_STATUS_BASE_IDX                                                             5
11996 #define regBIFPLR1_0_LINK_CAP                                                                           0x400419
11997 #define regBIFPLR1_0_LINK_CAP_BASE_IDX                                                                  5
11998 #define regBIFPLR1_0_LINK_CNTL                                                                          0x40041a
11999 #define regBIFPLR1_0_LINK_CNTL_BASE_IDX                                                                 5
12000 #define regBIFPLR1_0_LINK_STATUS                                                                        0x40041a
12001 #define regBIFPLR1_0_LINK_STATUS_BASE_IDX                                                               5
12002 #define regBIFPLR1_0_SLOT_CAP                                                                           0x40041b
12003 #define regBIFPLR1_0_SLOT_CAP_BASE_IDX                                                                  5
12004 #define regBIFPLR1_0_SLOT_CNTL                                                                          0x40041c
12005 #define regBIFPLR1_0_SLOT_CNTL_BASE_IDX                                                                 5
12006 #define regBIFPLR1_0_SLOT_STATUS                                                                        0x40041c
12007 #define regBIFPLR1_0_SLOT_STATUS_BASE_IDX                                                               5
12008 #define regBIFPLR1_0_ROOT_CNTL                                                                          0x40041d
12009 #define regBIFPLR1_0_ROOT_CNTL_BASE_IDX                                                                 5
12010 #define regBIFPLR1_0_ROOT_CAP                                                                           0x40041d
12011 #define regBIFPLR1_0_ROOT_CAP_BASE_IDX                                                                  5
12012 #define regBIFPLR1_0_ROOT_STATUS                                                                        0x40041e
12013 #define regBIFPLR1_0_ROOT_STATUS_BASE_IDX                                                               5
12014 #define regBIFPLR1_0_DEVICE_CAP2                                                                        0x40041f
12015 #define regBIFPLR1_0_DEVICE_CAP2_BASE_IDX                                                               5
12016 #define regBIFPLR1_0_DEVICE_CNTL2                                                                       0x400420
12017 #define regBIFPLR1_0_DEVICE_CNTL2_BASE_IDX                                                              5
12018 #define regBIFPLR1_0_DEVICE_STATUS2                                                                     0x400420
12019 #define regBIFPLR1_0_DEVICE_STATUS2_BASE_IDX                                                            5
12020 #define regBIFPLR1_0_LINK_CAP2                                                                          0x400421
12021 #define regBIFPLR1_0_LINK_CAP2_BASE_IDX                                                                 5
12022 #define regBIFPLR1_0_LINK_CNTL2                                                                         0x400422
12023 #define regBIFPLR1_0_LINK_CNTL2_BASE_IDX                                                                5
12024 #define regBIFPLR1_0_LINK_STATUS2                                                                       0x400422
12025 #define regBIFPLR1_0_LINK_STATUS2_BASE_IDX                                                              5
12026 #define regBIFPLR1_0_SLOT_CAP2                                                                          0x400423
12027 #define regBIFPLR1_0_SLOT_CAP2_BASE_IDX                                                                 5
12028 #define regBIFPLR1_0_SLOT_CNTL2                                                                         0x400424
12029 #define regBIFPLR1_0_SLOT_CNTL2_BASE_IDX                                                                5
12030 #define regBIFPLR1_0_SLOT_STATUS2                                                                       0x400424
12031 #define regBIFPLR1_0_SLOT_STATUS2_BASE_IDX                                                              5
12032 #define regBIFPLR1_0_MSI_CAP_LIST                                                                       0x400428
12033 #define regBIFPLR1_0_MSI_CAP_LIST_BASE_IDX                                                              5
12034 #define regBIFPLR1_0_MSI_MSG_CNTL                                                                       0x400428
12035 #define regBIFPLR1_0_MSI_MSG_CNTL_BASE_IDX                                                              5
12036 #define regBIFPLR1_0_MSI_MSG_ADDR_LO                                                                    0x400429
12037 #define regBIFPLR1_0_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
12038 #define regBIFPLR1_0_MSI_MSG_ADDR_HI                                                                    0x40042a
12039 #define regBIFPLR1_0_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
12040 #define regBIFPLR1_0_MSI_MSG_DATA                                                                       0x40042a
12041 #define regBIFPLR1_0_MSI_MSG_DATA_BASE_IDX                                                              5
12042 #define regBIFPLR1_0_MSI_MSG_DATA_64                                                                    0x40042b
12043 #define regBIFPLR1_0_MSI_MSG_DATA_64_BASE_IDX                                                           5
12044 #define regBIFPLR1_0_SSID_CAP_LIST                                                                      0x400430
12045 #define regBIFPLR1_0_SSID_CAP_LIST_BASE_IDX                                                             5
12046 #define regBIFPLR1_0_SSID_CAP                                                                           0x400431
12047 #define regBIFPLR1_0_SSID_CAP_BASE_IDX                                                                  5
12048 #define regBIFPLR1_0_MSI_MAP_CAP_LIST                                                                   0x400432
12049 #define regBIFPLR1_0_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
12050 #define regBIFPLR1_0_MSI_MAP_CAP                                                                        0x400432
12051 #define regBIFPLR1_0_MSI_MAP_CAP_BASE_IDX                                                               5
12052 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x400440
12053 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
12054 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC_HDR                                                           0x400441
12055 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
12056 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC1                                                              0x400442
12057 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
12058 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC2                                                              0x400443
12059 #define regBIFPLR1_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
12060 #define regBIFPLR1_0_PCIE_VC_ENH_CAP_LIST                                                               0x400444
12061 #define regBIFPLR1_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
12062 #define regBIFPLR1_0_PCIE_PORT_VC_CAP_REG1                                                              0x400445
12063 #define regBIFPLR1_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
12064 #define regBIFPLR1_0_PCIE_PORT_VC_CAP_REG2                                                              0x400446
12065 #define regBIFPLR1_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
12066 #define regBIFPLR1_0_PCIE_PORT_VC_CNTL                                                                  0x400447
12067 #define regBIFPLR1_0_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
12068 #define regBIFPLR1_0_PCIE_PORT_VC_STATUS                                                                0x400447
12069 #define regBIFPLR1_0_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
12070 #define regBIFPLR1_0_PCIE_VC0_RESOURCE_CAP                                                              0x400448
12071 #define regBIFPLR1_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
12072 #define regBIFPLR1_0_PCIE_VC0_RESOURCE_CNTL                                                             0x400449
12073 #define regBIFPLR1_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
12074 #define regBIFPLR1_0_PCIE_VC0_RESOURCE_STATUS                                                           0x40044a
12075 #define regBIFPLR1_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
12076 #define regBIFPLR1_0_PCIE_VC1_RESOURCE_CAP                                                              0x40044b
12077 #define regBIFPLR1_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
12078 #define regBIFPLR1_0_PCIE_VC1_RESOURCE_CNTL                                                             0x40044c
12079 #define regBIFPLR1_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
12080 #define regBIFPLR1_0_PCIE_VC1_RESOURCE_STATUS                                                           0x40044d
12081 #define regBIFPLR1_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
12082 #define regBIFPLR1_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x400450
12083 #define regBIFPLR1_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
12084 #define regBIFPLR1_0_PCIE_DEV_SERIAL_NUM_DW1                                                            0x400451
12085 #define regBIFPLR1_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
12086 #define regBIFPLR1_0_PCIE_DEV_SERIAL_NUM_DW2                                                            0x400452
12087 #define regBIFPLR1_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
12088 #define regBIFPLR1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x400454
12089 #define regBIFPLR1_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
12090 #define regBIFPLR1_0_PCIE_UNCORR_ERR_STATUS                                                             0x400455
12091 #define regBIFPLR1_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
12092 #define regBIFPLR1_0_PCIE_UNCORR_ERR_MASK                                                               0x400456
12093 #define regBIFPLR1_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
12094 #define regBIFPLR1_0_PCIE_UNCORR_ERR_SEVERITY                                                           0x400457
12095 #define regBIFPLR1_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
12096 #define regBIFPLR1_0_PCIE_CORR_ERR_STATUS                                                               0x400458
12097 #define regBIFPLR1_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
12098 #define regBIFPLR1_0_PCIE_CORR_ERR_MASK                                                                 0x400459
12099 #define regBIFPLR1_0_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
12100 #define regBIFPLR1_0_PCIE_ADV_ERR_CAP_CNTL                                                              0x40045a
12101 #define regBIFPLR1_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
12102 #define regBIFPLR1_0_PCIE_HDR_LOG0                                                                      0x40045b
12103 #define regBIFPLR1_0_PCIE_HDR_LOG0_BASE_IDX                                                             5
12104 #define regBIFPLR1_0_PCIE_HDR_LOG1                                                                      0x40045c
12105 #define regBIFPLR1_0_PCIE_HDR_LOG1_BASE_IDX                                                             5
12106 #define regBIFPLR1_0_PCIE_HDR_LOG2                                                                      0x40045d
12107 #define regBIFPLR1_0_PCIE_HDR_LOG2_BASE_IDX                                                             5
12108 #define regBIFPLR1_0_PCIE_HDR_LOG3                                                                      0x40045e
12109 #define regBIFPLR1_0_PCIE_HDR_LOG3_BASE_IDX                                                             5
12110 #define regBIFPLR1_0_PCIE_ROOT_ERR_CMD                                                                  0x40045f
12111 #define regBIFPLR1_0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
12112 #define regBIFPLR1_0_PCIE_ROOT_ERR_STATUS                                                               0x400460
12113 #define regBIFPLR1_0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
12114 #define regBIFPLR1_0_PCIE_ERR_SRC_ID                                                                    0x400461
12115 #define regBIFPLR1_0_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
12116 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG0                                                               0x400462
12117 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
12118 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG1                                                               0x400463
12119 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
12120 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG2                                                               0x400464
12121 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
12122 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG3                                                               0x400465
12123 #define regBIFPLR1_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
12124 #define regBIFPLR1_0_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x40049c
12125 #define regBIFPLR1_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
12126 #define regBIFPLR1_0_PCIE_LINK_CNTL3                                                                    0x40049d
12127 #define regBIFPLR1_0_PCIE_LINK_CNTL3_BASE_IDX                                                           5
12128 #define regBIFPLR1_0_PCIE_LANE_ERROR_STATUS                                                             0x40049e
12129 #define regBIFPLR1_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
12130 #define regBIFPLR1_0_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x40049f
12131 #define regBIFPLR1_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
12132 #define regBIFPLR1_0_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x40049f
12133 #define regBIFPLR1_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
12134 #define regBIFPLR1_0_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4004a0
12135 #define regBIFPLR1_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
12136 #define regBIFPLR1_0_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4004a0
12137 #define regBIFPLR1_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
12138 #define regBIFPLR1_0_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4004a1
12139 #define regBIFPLR1_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
12140 #define regBIFPLR1_0_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4004a1
12141 #define regBIFPLR1_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
12142 #define regBIFPLR1_0_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4004a2
12143 #define regBIFPLR1_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
12144 #define regBIFPLR1_0_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4004a2
12145 #define regBIFPLR1_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
12146 #define regBIFPLR1_0_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4004a3
12147 #define regBIFPLR1_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
12148 #define regBIFPLR1_0_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4004a3
12149 #define regBIFPLR1_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
12150 #define regBIFPLR1_0_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4004a4
12151 #define regBIFPLR1_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
12152 #define regBIFPLR1_0_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4004a4
12153 #define regBIFPLR1_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
12154 #define regBIFPLR1_0_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4004a5
12155 #define regBIFPLR1_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
12156 #define regBIFPLR1_0_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4004a5
12157 #define regBIFPLR1_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
12158 #define regBIFPLR1_0_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4004a6
12159 #define regBIFPLR1_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
12160 #define regBIFPLR1_0_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4004a6
12161 #define regBIFPLR1_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
12162 #define regBIFPLR1_0_PCIE_ACS_ENH_CAP_LIST                                                              0x4004a8
12163 #define regBIFPLR1_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
12164 #define regBIFPLR1_0_PCIE_ACS_CAP                                                                       0x4004a9
12165 #define regBIFPLR1_0_PCIE_ACS_CAP_BASE_IDX                                                              5
12166 #define regBIFPLR1_0_PCIE_ACS_CNTL                                                                      0x4004a9
12167 #define regBIFPLR1_0_PCIE_ACS_CNTL_BASE_IDX                                                             5
12168 #define regBIFPLR1_0_PCIE_MC_ENH_CAP_LIST                                                               0x4004bc
12169 #define regBIFPLR1_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
12170 #define regBIFPLR1_0_PCIE_MC_CAP                                                                        0x4004bd
12171 #define regBIFPLR1_0_PCIE_MC_CAP_BASE_IDX                                                               5
12172 #define regBIFPLR1_0_PCIE_MC_CNTL                                                                       0x4004bd
12173 #define regBIFPLR1_0_PCIE_MC_CNTL_BASE_IDX                                                              5
12174 #define regBIFPLR1_0_PCIE_MC_ADDR0                                                                      0x4004be
12175 #define regBIFPLR1_0_PCIE_MC_ADDR0_BASE_IDX                                                             5
12176 #define regBIFPLR1_0_PCIE_MC_ADDR1                                                                      0x4004bf
12177 #define regBIFPLR1_0_PCIE_MC_ADDR1_BASE_IDX                                                             5
12178 #define regBIFPLR1_0_PCIE_MC_RCV0                                                                       0x4004c0
12179 #define regBIFPLR1_0_PCIE_MC_RCV0_BASE_IDX                                                              5
12180 #define regBIFPLR1_0_PCIE_MC_RCV1                                                                       0x4004c1
12181 #define regBIFPLR1_0_PCIE_MC_RCV1_BASE_IDX                                                              5
12182 #define regBIFPLR1_0_PCIE_MC_BLOCK_ALL0                                                                 0x4004c2
12183 #define regBIFPLR1_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
12184 #define regBIFPLR1_0_PCIE_MC_BLOCK_ALL1                                                                 0x4004c3
12185 #define regBIFPLR1_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
12186 #define regBIFPLR1_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4004c4
12187 #define regBIFPLR1_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
12188 #define regBIFPLR1_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4004c5
12189 #define regBIFPLR1_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
12190 #define regBIFPLR1_0_PCIE_MC_OVERLAY_BAR0                                                               0x4004c6
12191 #define regBIFPLR1_0_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
12192 #define regBIFPLR1_0_PCIE_MC_OVERLAY_BAR1                                                               0x4004c7
12193 #define regBIFPLR1_0_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
12194 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4004dc
12195 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
12196 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CAP                                                                 0x4004dd
12197 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
12198 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CNTL                                                                0x4004de
12199 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
12200 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CNTL2                                                               0x4004df
12201 #define regBIFPLR1_0_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
12202 #define regBIFPLR1_0_PCIE_DPC_ENH_CAP_LIST                                                              0x4004e0
12203 #define regBIFPLR1_0_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
12204 #define regBIFPLR1_0_PCIE_DPC_CAP_LIST                                                                  0x4004e1
12205 #define regBIFPLR1_0_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
12206 #define regBIFPLR1_0_PCIE_DPC_CNTL                                                                      0x4004e1
12207 #define regBIFPLR1_0_PCIE_DPC_CNTL_BASE_IDX                                                             5
12208 #define regBIFPLR1_0_PCIE_DPC_STATUS                                                                    0x4004e2
12209 #define regBIFPLR1_0_PCIE_DPC_STATUS_BASE_IDX                                                           5
12210 #define regBIFPLR1_0_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4004e2
12211 #define regBIFPLR1_0_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
12212 #define regBIFPLR1_0_PCIE_RP_PIO_STATUS                                                                 0x4004e3
12213 #define regBIFPLR1_0_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
12214 #define regBIFPLR1_0_PCIE_RP_PIO_MASK                                                                   0x4004e4
12215 #define regBIFPLR1_0_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
12216 #define regBIFPLR1_0_PCIE_RP_PIO_SEVERITY                                                               0x4004e5
12217 #define regBIFPLR1_0_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
12218 #define regBIFPLR1_0_PCIE_RP_PIO_SYSERROR                                                               0x4004e6
12219 #define regBIFPLR1_0_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
12220 #define regBIFPLR1_0_PCIE_RP_PIO_EXCEPTION                                                              0x4004e7
12221 #define regBIFPLR1_0_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
12222 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG0                                                               0x4004e8
12223 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
12224 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG1                                                               0x4004e9
12225 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
12226 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG2                                                               0x4004ea
12227 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
12228 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG3                                                               0x4004eb
12229 #define regBIFPLR1_0_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
12230 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4004ed
12231 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
12232 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4004ee
12233 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
12234 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4004ef
12235 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
12236 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4004f0
12237 #define regBIFPLR1_0_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
12238 #define regBIFPLR1_0_PCIE_ESM_CAP_LIST                                                                  0x4004f1
12239 #define regBIFPLR1_0_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
12240 #define regBIFPLR1_0_PCIE_ESM_HEADER_1                                                                  0x4004f2
12241 #define regBIFPLR1_0_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
12242 #define regBIFPLR1_0_PCIE_ESM_HEADER_2                                                                  0x4004f3
12243 #define regBIFPLR1_0_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
12244 #define regBIFPLR1_0_PCIE_ESM_STATUS                                                                    0x4004f3
12245 #define regBIFPLR1_0_PCIE_ESM_STATUS_BASE_IDX                                                           5
12246 #define regBIFPLR1_0_PCIE_ESM_CTRL                                                                      0x4004f4
12247 #define regBIFPLR1_0_PCIE_ESM_CTRL_BASE_IDX                                                             5
12248 #define regBIFPLR1_0_PCIE_ESM_CAP_1                                                                     0x4004f5
12249 #define regBIFPLR1_0_PCIE_ESM_CAP_1_BASE_IDX                                                            5
12250 #define regBIFPLR1_0_PCIE_ESM_CAP_2                                                                     0x4004f6
12251 #define regBIFPLR1_0_PCIE_ESM_CAP_2_BASE_IDX                                                            5
12252 #define regBIFPLR1_0_PCIE_ESM_CAP_3                                                                     0x4004f7
12253 #define regBIFPLR1_0_PCIE_ESM_CAP_3_BASE_IDX                                                            5
12254 #define regBIFPLR1_0_PCIE_ESM_CAP_4                                                                     0x4004f8
12255 #define regBIFPLR1_0_PCIE_ESM_CAP_4_BASE_IDX                                                            5
12256 #define regBIFPLR1_0_PCIE_ESM_CAP_5                                                                     0x4004f9
12257 #define regBIFPLR1_0_PCIE_ESM_CAP_5_BASE_IDX                                                            5
12258 #define regBIFPLR1_0_PCIE_ESM_CAP_6                                                                     0x4004fa
12259 #define regBIFPLR1_0_PCIE_ESM_CAP_6_BASE_IDX                                                            5
12260 #define regBIFPLR1_0_PCIE_ESM_CAP_7                                                                     0x4004fb
12261 #define regBIFPLR1_0_PCIE_ESM_CAP_7_BASE_IDX                                                            5
12262 #define regBIFPLR1_0_PCIE_DLF_ENH_CAP_LIST                                                              0x400500
12263 #define regBIFPLR1_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
12264 #define regBIFPLR1_0_DATA_LINK_FEATURE_CAP                                                              0x400501
12265 #define regBIFPLR1_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
12266 #define regBIFPLR1_0_DATA_LINK_FEATURE_STATUS                                                           0x400502
12267 #define regBIFPLR1_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
12268 #define regBIFPLR1_0_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x400504
12269 #define regBIFPLR1_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
12270 #define regBIFPLR1_0_LINK_CAP_16GT                                                                      0x400505
12271 #define regBIFPLR1_0_LINK_CAP_16GT_BASE_IDX                                                             5
12272 #define regBIFPLR1_0_LINK_CNTL_16GT                                                                     0x400506
12273 #define regBIFPLR1_0_LINK_CNTL_16GT_BASE_IDX                                                            5
12274 #define regBIFPLR1_0_LINK_STATUS_16GT                                                                   0x400507
12275 #define regBIFPLR1_0_LINK_STATUS_16GT_BASE_IDX                                                          5
12276 #define regBIFPLR1_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x400508
12277 #define regBIFPLR1_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
12278 #define regBIFPLR1_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x400509
12279 #define regBIFPLR1_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
12280 #define regBIFPLR1_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x40050a
12281 #define regBIFPLR1_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
12282 #define regBIFPLR1_0_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x40050c
12283 #define regBIFPLR1_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12284 #define regBIFPLR1_0_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x40050c
12285 #define regBIFPLR1_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12286 #define regBIFPLR1_0_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x40050c
12287 #define regBIFPLR1_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12288 #define regBIFPLR1_0_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x40050c
12289 #define regBIFPLR1_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12290 #define regBIFPLR1_0_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x40050d
12291 #define regBIFPLR1_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12292 #define regBIFPLR1_0_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x40050d
12293 #define regBIFPLR1_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12294 #define regBIFPLR1_0_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x40050d
12295 #define regBIFPLR1_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12296 #define regBIFPLR1_0_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x40050d
12297 #define regBIFPLR1_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12298 #define regBIFPLR1_0_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x40050e
12299 #define regBIFPLR1_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12300 #define regBIFPLR1_0_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x40050e
12301 #define regBIFPLR1_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12302 #define regBIFPLR1_0_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x40050e
12303 #define regBIFPLR1_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12304 #define regBIFPLR1_0_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x40050e
12305 #define regBIFPLR1_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12306 #define regBIFPLR1_0_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x40050f
12307 #define regBIFPLR1_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12308 #define regBIFPLR1_0_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x40050f
12309 #define regBIFPLR1_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12310 #define regBIFPLR1_0_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x40050f
12311 #define regBIFPLR1_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12312 #define regBIFPLR1_0_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x40050f
12313 #define regBIFPLR1_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12314 #define regBIFPLR1_0_PCIE_MARGINING_ENH_CAP_LIST                                                        0x400510
12315 #define regBIFPLR1_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
12316 #define regBIFPLR1_0_MARGINING_PORT_CAP                                                                 0x400511
12317 #define regBIFPLR1_0_MARGINING_PORT_CAP_BASE_IDX                                                        5
12318 #define regBIFPLR1_0_MARGINING_PORT_STATUS                                                              0x400511
12319 #define regBIFPLR1_0_MARGINING_PORT_STATUS_BASE_IDX                                                     5
12320 #define regBIFPLR1_0_LANE_0_MARGINING_LANE_CNTL                                                         0x400512
12321 #define regBIFPLR1_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
12322 #define regBIFPLR1_0_LANE_0_MARGINING_LANE_STATUS                                                       0x400512
12323 #define regBIFPLR1_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
12324 #define regBIFPLR1_0_LANE_1_MARGINING_LANE_CNTL                                                         0x400513
12325 #define regBIFPLR1_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
12326 #define regBIFPLR1_0_LANE_1_MARGINING_LANE_STATUS                                                       0x400513
12327 #define regBIFPLR1_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
12328 #define regBIFPLR1_0_LANE_2_MARGINING_LANE_CNTL                                                         0x400514
12329 #define regBIFPLR1_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
12330 #define regBIFPLR1_0_LANE_2_MARGINING_LANE_STATUS                                                       0x400514
12331 #define regBIFPLR1_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
12332 #define regBIFPLR1_0_LANE_3_MARGINING_LANE_CNTL                                                         0x400515
12333 #define regBIFPLR1_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
12334 #define regBIFPLR1_0_LANE_3_MARGINING_LANE_STATUS                                                       0x400515
12335 #define regBIFPLR1_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
12336 #define regBIFPLR1_0_LANE_4_MARGINING_LANE_CNTL                                                         0x400516
12337 #define regBIFPLR1_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
12338 #define regBIFPLR1_0_LANE_4_MARGINING_LANE_STATUS                                                       0x400516
12339 #define regBIFPLR1_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
12340 #define regBIFPLR1_0_LANE_5_MARGINING_LANE_CNTL                                                         0x400517
12341 #define regBIFPLR1_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
12342 #define regBIFPLR1_0_LANE_5_MARGINING_LANE_STATUS                                                       0x400517
12343 #define regBIFPLR1_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
12344 #define regBIFPLR1_0_LANE_6_MARGINING_LANE_CNTL                                                         0x400518
12345 #define regBIFPLR1_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
12346 #define regBIFPLR1_0_LANE_6_MARGINING_LANE_STATUS                                                       0x400518
12347 #define regBIFPLR1_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
12348 #define regBIFPLR1_0_LANE_7_MARGINING_LANE_CNTL                                                         0x400519
12349 #define regBIFPLR1_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
12350 #define regBIFPLR1_0_LANE_7_MARGINING_LANE_STATUS                                                       0x400519
12351 #define regBIFPLR1_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
12352 #define regBIFPLR1_0_LANE_8_MARGINING_LANE_CNTL                                                         0x40051a
12353 #define regBIFPLR1_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
12354 #define regBIFPLR1_0_LANE_8_MARGINING_LANE_STATUS                                                       0x40051a
12355 #define regBIFPLR1_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
12356 #define regBIFPLR1_0_LANE_9_MARGINING_LANE_CNTL                                                         0x40051b
12357 #define regBIFPLR1_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
12358 #define regBIFPLR1_0_LANE_9_MARGINING_LANE_STATUS                                                       0x40051b
12359 #define regBIFPLR1_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
12360 #define regBIFPLR1_0_LANE_10_MARGINING_LANE_CNTL                                                        0x40051c
12361 #define regBIFPLR1_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
12362 #define regBIFPLR1_0_LANE_10_MARGINING_LANE_STATUS                                                      0x40051c
12363 #define regBIFPLR1_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
12364 #define regBIFPLR1_0_LANE_11_MARGINING_LANE_CNTL                                                        0x40051d
12365 #define regBIFPLR1_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
12366 #define regBIFPLR1_0_LANE_11_MARGINING_LANE_STATUS                                                      0x40051d
12367 #define regBIFPLR1_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
12368 #define regBIFPLR1_0_LANE_12_MARGINING_LANE_CNTL                                                        0x40051e
12369 #define regBIFPLR1_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
12370 #define regBIFPLR1_0_LANE_12_MARGINING_LANE_STATUS                                                      0x40051e
12371 #define regBIFPLR1_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
12372 #define regBIFPLR1_0_LANE_13_MARGINING_LANE_CNTL                                                        0x40051f
12373 #define regBIFPLR1_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
12374 #define regBIFPLR1_0_LANE_13_MARGINING_LANE_STATUS                                                      0x40051f
12375 #define regBIFPLR1_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
12376 #define regBIFPLR1_0_LANE_14_MARGINING_LANE_CNTL                                                        0x400520
12377 #define regBIFPLR1_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
12378 #define regBIFPLR1_0_LANE_14_MARGINING_LANE_STATUS                                                      0x400520
12379 #define regBIFPLR1_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
12380 #define regBIFPLR1_0_LANE_15_MARGINING_LANE_CNTL                                                        0x400521
12381 #define regBIFPLR1_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
12382 #define regBIFPLR1_0_LANE_15_MARGINING_LANE_STATUS                                                      0x400521
12383 #define regBIFPLR1_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
12384 #define regBIFPLR1_0_PCIE_CCIX_CAP_LIST                                                                 0x400522
12385 #define regBIFPLR1_0_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
12386 #define regBIFPLR1_0_PCIE_CCIX_HEADER_1                                                                 0x400523
12387 #define regBIFPLR1_0_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
12388 #define regBIFPLR1_0_PCIE_CCIX_HEADER_2                                                                 0x400524
12389 #define regBIFPLR1_0_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
12390 #define regBIFPLR1_0_PCIE_CCIX_CAP                                                                      0x400524
12391 #define regBIFPLR1_0_PCIE_CCIX_CAP_BASE_IDX                                                             5
12392 #define regBIFPLR1_0_PCIE_CCIX_ESM_REQD_CAP                                                             0x400525
12393 #define regBIFPLR1_0_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
12394 #define regBIFPLR1_0_PCIE_CCIX_ESM_OPTL_CAP                                                             0x400526
12395 #define regBIFPLR1_0_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
12396 #define regBIFPLR1_0_PCIE_CCIX_ESM_STATUS                                                               0x400527
12397 #define regBIFPLR1_0_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
12398 #define regBIFPLR1_0_PCIE_CCIX_ESM_CNTL                                                                 0x400528
12399 #define regBIFPLR1_0_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
12400 #define regBIFPLR1_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x400529
12401 #define regBIFPLR1_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12402 #define regBIFPLR1_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x400529
12403 #define regBIFPLR1_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12404 #define regBIFPLR1_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x400529
12405 #define regBIFPLR1_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12406 #define regBIFPLR1_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x400529
12407 #define regBIFPLR1_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12408 #define regBIFPLR1_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x40052a
12409 #define regBIFPLR1_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12410 #define regBIFPLR1_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x40052a
12411 #define regBIFPLR1_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12412 #define regBIFPLR1_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x40052a
12413 #define regBIFPLR1_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12414 #define regBIFPLR1_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x40052a
12415 #define regBIFPLR1_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12416 #define regBIFPLR1_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x40052b
12417 #define regBIFPLR1_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12418 #define regBIFPLR1_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x40052b
12419 #define regBIFPLR1_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12420 #define regBIFPLR1_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x40052b
12421 #define regBIFPLR1_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12422 #define regBIFPLR1_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x40052b
12423 #define regBIFPLR1_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12424 #define regBIFPLR1_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x40052c
12425 #define regBIFPLR1_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12426 #define regBIFPLR1_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x40052c
12427 #define regBIFPLR1_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12428 #define regBIFPLR1_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x40052c
12429 #define regBIFPLR1_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12430 #define regBIFPLR1_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x40052c
12431 #define regBIFPLR1_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12432 #define regBIFPLR1_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x40052d
12433 #define regBIFPLR1_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12434 #define regBIFPLR1_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x40052d
12435 #define regBIFPLR1_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12436 #define regBIFPLR1_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x40052d
12437 #define regBIFPLR1_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12438 #define regBIFPLR1_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x40052d
12439 #define regBIFPLR1_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12440 #define regBIFPLR1_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x40052e
12441 #define regBIFPLR1_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12442 #define regBIFPLR1_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x40052e
12443 #define regBIFPLR1_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12444 #define regBIFPLR1_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x40052e
12445 #define regBIFPLR1_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12446 #define regBIFPLR1_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x40052e
12447 #define regBIFPLR1_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12448 #define regBIFPLR1_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x40052f
12449 #define regBIFPLR1_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12450 #define regBIFPLR1_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x40052f
12451 #define regBIFPLR1_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12452 #define regBIFPLR1_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x40052f
12453 #define regBIFPLR1_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
12454 #define regBIFPLR1_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x40052f
12455 #define regBIFPLR1_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
12456 #define regBIFPLR1_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x400530
12457 #define regBIFPLR1_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
12458 #define regBIFPLR1_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x400530
12459 #define regBIFPLR1_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
12460 #define regBIFPLR1_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x400530
12461 #define regBIFPLR1_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
12462 #define regBIFPLR1_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x400530
12463 #define regBIFPLR1_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
12464 #define regBIFPLR1_0_PCIE_CCIX_TRANS_CAP                                                                0x400531
12465 #define regBIFPLR1_0_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
12466 #define regBIFPLR1_0_PCIE_CCIX_TRANS_CNTL                                                               0x400532
12467 #define regBIFPLR1_0_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
12468 #define regBIFPLR1_0_LINK_CAP_32GT                                                                      0x400541
12469 #define regBIFPLR1_0_LINK_CAP_32GT_BASE_IDX                                                             5
12470 #define regBIFPLR1_0_LINK_CNTL_32GT                                                                     0x400542
12471 #define regBIFPLR1_0_LINK_CNTL_32GT_BASE_IDX                                                            5
12472 #define regBIFPLR1_0_LINK_STATUS_32GT                                                                   0x400543
12473 #define regBIFPLR1_0_LINK_STATUS_32GT_BASE_IDX                                                          5
12474 
12475 
12476 // addressBlock: nbio_pcie0_bifplr2_cfgdecp
12477 // base address: 0x11102000
12478 #define regBIFPLR2_0_VENDOR_ID                                                                          0x400800
12479 #define regBIFPLR2_0_VENDOR_ID_BASE_IDX                                                                 5
12480 #define regBIFPLR2_0_DEVICE_ID                                                                          0x400800
12481 #define regBIFPLR2_0_DEVICE_ID_BASE_IDX                                                                 5
12482 #define regBIFPLR2_0_COMMAND                                                                            0x400801
12483 #define regBIFPLR2_0_COMMAND_BASE_IDX                                                                   5
12484 #define regBIFPLR2_0_STATUS                                                                             0x400801
12485 #define regBIFPLR2_0_STATUS_BASE_IDX                                                                    5
12486 #define regBIFPLR2_0_REVISION_ID                                                                        0x400802
12487 #define regBIFPLR2_0_REVISION_ID_BASE_IDX                                                               5
12488 #define regBIFPLR2_0_PROG_INTERFACE                                                                     0x400802
12489 #define regBIFPLR2_0_PROG_INTERFACE_BASE_IDX                                                            5
12490 #define regBIFPLR2_0_SUB_CLASS                                                                          0x400802
12491 #define regBIFPLR2_0_SUB_CLASS_BASE_IDX                                                                 5
12492 #define regBIFPLR2_0_BASE_CLASS                                                                         0x400802
12493 #define regBIFPLR2_0_BASE_CLASS_BASE_IDX                                                                5
12494 #define regBIFPLR2_0_CACHE_LINE                                                                         0x400803
12495 #define regBIFPLR2_0_CACHE_LINE_BASE_IDX                                                                5
12496 #define regBIFPLR2_0_LATENCY                                                                            0x400803
12497 #define regBIFPLR2_0_LATENCY_BASE_IDX                                                                   5
12498 #define regBIFPLR2_0_HEADER                                                                             0x400803
12499 #define regBIFPLR2_0_HEADER_BASE_IDX                                                                    5
12500 #define regBIFPLR2_0_BIST                                                                               0x400803
12501 #define regBIFPLR2_0_BIST_BASE_IDX                                                                      5
12502 #define regBIFPLR2_0_SUB_BUS_NUMBER_LATENCY                                                             0x400806
12503 #define regBIFPLR2_0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
12504 #define regBIFPLR2_0_IO_BASE_LIMIT                                                                      0x400807
12505 #define regBIFPLR2_0_IO_BASE_LIMIT_BASE_IDX                                                             5
12506 #define regBIFPLR2_0_SECONDARY_STATUS                                                                   0x400807
12507 #define regBIFPLR2_0_SECONDARY_STATUS_BASE_IDX                                                          5
12508 #define regBIFPLR2_0_MEM_BASE_LIMIT                                                                     0x400808
12509 #define regBIFPLR2_0_MEM_BASE_LIMIT_BASE_IDX                                                            5
12510 #define regBIFPLR2_0_PREF_BASE_LIMIT                                                                    0x400809
12511 #define regBIFPLR2_0_PREF_BASE_LIMIT_BASE_IDX                                                           5
12512 #define regBIFPLR2_0_PREF_BASE_UPPER                                                                    0x40080a
12513 #define regBIFPLR2_0_PREF_BASE_UPPER_BASE_IDX                                                           5
12514 #define regBIFPLR2_0_PREF_LIMIT_UPPER                                                                   0x40080b
12515 #define regBIFPLR2_0_PREF_LIMIT_UPPER_BASE_IDX                                                          5
12516 #define regBIFPLR2_0_IO_BASE_LIMIT_HI                                                                   0x40080c
12517 #define regBIFPLR2_0_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
12518 #define regBIFPLR2_0_CAP_PTR                                                                            0x40080d
12519 #define regBIFPLR2_0_CAP_PTR_BASE_IDX                                                                   5
12520 #define regBIFPLR2_0_ROM_BASE_ADDR                                                                      0x40080e
12521 #define regBIFPLR2_0_ROM_BASE_ADDR_BASE_IDX                                                             5
12522 #define regBIFPLR2_0_INTERRUPT_LINE                                                                     0x40080f
12523 #define regBIFPLR2_0_INTERRUPT_LINE_BASE_IDX                                                            5
12524 #define regBIFPLR2_0_INTERRUPT_PIN                                                                      0x40080f
12525 #define regBIFPLR2_0_INTERRUPT_PIN_BASE_IDX                                                             5
12526 #define regBIFPLR2_0_EXT_BRIDGE_CNTL                                                                    0x400810
12527 #define regBIFPLR2_0_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
12528 #define regBIFPLR2_0_VENDOR_CAP_LIST                                                                    0x400812
12529 #define regBIFPLR2_0_VENDOR_CAP_LIST_BASE_IDX                                                           5
12530 #define regBIFPLR2_0_ADAPTER_ID_W                                                                       0x400813
12531 #define regBIFPLR2_0_ADAPTER_ID_W_BASE_IDX                                                              5
12532 #define regBIFPLR2_0_PMI_CAP_LIST                                                                       0x400814
12533 #define regBIFPLR2_0_PMI_CAP_LIST_BASE_IDX                                                              5
12534 #define regBIFPLR2_0_PMI_CAP                                                                            0x400814
12535 #define regBIFPLR2_0_PMI_CAP_BASE_IDX                                                                   5
12536 #define regBIFPLR2_0_PMI_STATUS_CNTL                                                                    0x400815
12537 #define regBIFPLR2_0_PMI_STATUS_CNTL_BASE_IDX                                                           5
12538 #define regBIFPLR2_0_PCIE_CAP_LIST                                                                      0x400816
12539 #define regBIFPLR2_0_PCIE_CAP_LIST_BASE_IDX                                                             5
12540 #define regBIFPLR2_0_PCIE_CAP                                                                           0x400816
12541 #define regBIFPLR2_0_PCIE_CAP_BASE_IDX                                                                  5
12542 #define regBIFPLR2_0_DEVICE_CAP                                                                         0x400817
12543 #define regBIFPLR2_0_DEVICE_CAP_BASE_IDX                                                                5
12544 #define regBIFPLR2_0_DEVICE_CNTL                                                                        0x400818
12545 #define regBIFPLR2_0_DEVICE_CNTL_BASE_IDX                                                               5
12546 #define regBIFPLR2_0_DEVICE_STATUS                                                                      0x400818
12547 #define regBIFPLR2_0_DEVICE_STATUS_BASE_IDX                                                             5
12548 #define regBIFPLR2_0_LINK_CAP                                                                           0x400819
12549 #define regBIFPLR2_0_LINK_CAP_BASE_IDX                                                                  5
12550 #define regBIFPLR2_0_LINK_CNTL                                                                          0x40081a
12551 #define regBIFPLR2_0_LINK_CNTL_BASE_IDX                                                                 5
12552 #define regBIFPLR2_0_LINK_STATUS                                                                        0x40081a
12553 #define regBIFPLR2_0_LINK_STATUS_BASE_IDX                                                               5
12554 #define regBIFPLR2_0_SLOT_CAP                                                                           0x40081b
12555 #define regBIFPLR2_0_SLOT_CAP_BASE_IDX                                                                  5
12556 #define regBIFPLR2_0_SLOT_CNTL                                                                          0x40081c
12557 #define regBIFPLR2_0_SLOT_CNTL_BASE_IDX                                                                 5
12558 #define regBIFPLR2_0_SLOT_STATUS                                                                        0x40081c
12559 #define regBIFPLR2_0_SLOT_STATUS_BASE_IDX                                                               5
12560 #define regBIFPLR2_0_ROOT_CNTL                                                                          0x40081d
12561 #define regBIFPLR2_0_ROOT_CNTL_BASE_IDX                                                                 5
12562 #define regBIFPLR2_0_ROOT_CAP                                                                           0x40081d
12563 #define regBIFPLR2_0_ROOT_CAP_BASE_IDX                                                                  5
12564 #define regBIFPLR2_0_ROOT_STATUS                                                                        0x40081e
12565 #define regBIFPLR2_0_ROOT_STATUS_BASE_IDX                                                               5
12566 #define regBIFPLR2_0_DEVICE_CAP2                                                                        0x40081f
12567 #define regBIFPLR2_0_DEVICE_CAP2_BASE_IDX                                                               5
12568 #define regBIFPLR2_0_DEVICE_CNTL2                                                                       0x400820
12569 #define regBIFPLR2_0_DEVICE_CNTL2_BASE_IDX                                                              5
12570 #define regBIFPLR2_0_DEVICE_STATUS2                                                                     0x400820
12571 #define regBIFPLR2_0_DEVICE_STATUS2_BASE_IDX                                                            5
12572 #define regBIFPLR2_0_LINK_CAP2                                                                          0x400821
12573 #define regBIFPLR2_0_LINK_CAP2_BASE_IDX                                                                 5
12574 #define regBIFPLR2_0_LINK_CNTL2                                                                         0x400822
12575 #define regBIFPLR2_0_LINK_CNTL2_BASE_IDX                                                                5
12576 #define regBIFPLR2_0_LINK_STATUS2                                                                       0x400822
12577 #define regBIFPLR2_0_LINK_STATUS2_BASE_IDX                                                              5
12578 #define regBIFPLR2_0_SLOT_CAP2                                                                          0x400823
12579 #define regBIFPLR2_0_SLOT_CAP2_BASE_IDX                                                                 5
12580 #define regBIFPLR2_0_SLOT_CNTL2                                                                         0x400824
12581 #define regBIFPLR2_0_SLOT_CNTL2_BASE_IDX                                                                5
12582 #define regBIFPLR2_0_SLOT_STATUS2                                                                       0x400824
12583 #define regBIFPLR2_0_SLOT_STATUS2_BASE_IDX                                                              5
12584 #define regBIFPLR2_0_MSI_CAP_LIST                                                                       0x400828
12585 #define regBIFPLR2_0_MSI_CAP_LIST_BASE_IDX                                                              5
12586 #define regBIFPLR2_0_MSI_MSG_CNTL                                                                       0x400828
12587 #define regBIFPLR2_0_MSI_MSG_CNTL_BASE_IDX                                                              5
12588 #define regBIFPLR2_0_MSI_MSG_ADDR_LO                                                                    0x400829
12589 #define regBIFPLR2_0_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
12590 #define regBIFPLR2_0_MSI_MSG_ADDR_HI                                                                    0x40082a
12591 #define regBIFPLR2_0_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
12592 #define regBIFPLR2_0_MSI_MSG_DATA                                                                       0x40082a
12593 #define regBIFPLR2_0_MSI_MSG_DATA_BASE_IDX                                                              5
12594 #define regBIFPLR2_0_MSI_MSG_DATA_64                                                                    0x40082b
12595 #define regBIFPLR2_0_MSI_MSG_DATA_64_BASE_IDX                                                           5
12596 #define regBIFPLR2_0_SSID_CAP_LIST                                                                      0x400830
12597 #define regBIFPLR2_0_SSID_CAP_LIST_BASE_IDX                                                             5
12598 #define regBIFPLR2_0_SSID_CAP                                                                           0x400831
12599 #define regBIFPLR2_0_SSID_CAP_BASE_IDX                                                                  5
12600 #define regBIFPLR2_0_MSI_MAP_CAP_LIST                                                                   0x400832
12601 #define regBIFPLR2_0_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
12602 #define regBIFPLR2_0_MSI_MAP_CAP                                                                        0x400832
12603 #define regBIFPLR2_0_MSI_MAP_CAP_BASE_IDX                                                               5
12604 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x400840
12605 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
12606 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC_HDR                                                           0x400841
12607 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
12608 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC1                                                              0x400842
12609 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
12610 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC2                                                              0x400843
12611 #define regBIFPLR2_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
12612 #define regBIFPLR2_0_PCIE_VC_ENH_CAP_LIST                                                               0x400844
12613 #define regBIFPLR2_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
12614 #define regBIFPLR2_0_PCIE_PORT_VC_CAP_REG1                                                              0x400845
12615 #define regBIFPLR2_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
12616 #define regBIFPLR2_0_PCIE_PORT_VC_CAP_REG2                                                              0x400846
12617 #define regBIFPLR2_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
12618 #define regBIFPLR2_0_PCIE_PORT_VC_CNTL                                                                  0x400847
12619 #define regBIFPLR2_0_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
12620 #define regBIFPLR2_0_PCIE_PORT_VC_STATUS                                                                0x400847
12621 #define regBIFPLR2_0_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
12622 #define regBIFPLR2_0_PCIE_VC0_RESOURCE_CAP                                                              0x400848
12623 #define regBIFPLR2_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
12624 #define regBIFPLR2_0_PCIE_VC0_RESOURCE_CNTL                                                             0x400849
12625 #define regBIFPLR2_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
12626 #define regBIFPLR2_0_PCIE_VC0_RESOURCE_STATUS                                                           0x40084a
12627 #define regBIFPLR2_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
12628 #define regBIFPLR2_0_PCIE_VC1_RESOURCE_CAP                                                              0x40084b
12629 #define regBIFPLR2_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
12630 #define regBIFPLR2_0_PCIE_VC1_RESOURCE_CNTL                                                             0x40084c
12631 #define regBIFPLR2_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
12632 #define regBIFPLR2_0_PCIE_VC1_RESOURCE_STATUS                                                           0x40084d
12633 #define regBIFPLR2_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
12634 #define regBIFPLR2_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x400850
12635 #define regBIFPLR2_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
12636 #define regBIFPLR2_0_PCIE_DEV_SERIAL_NUM_DW1                                                            0x400851
12637 #define regBIFPLR2_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
12638 #define regBIFPLR2_0_PCIE_DEV_SERIAL_NUM_DW2                                                            0x400852
12639 #define regBIFPLR2_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
12640 #define regBIFPLR2_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x400854
12641 #define regBIFPLR2_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
12642 #define regBIFPLR2_0_PCIE_UNCORR_ERR_STATUS                                                             0x400855
12643 #define regBIFPLR2_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
12644 #define regBIFPLR2_0_PCIE_UNCORR_ERR_MASK                                                               0x400856
12645 #define regBIFPLR2_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
12646 #define regBIFPLR2_0_PCIE_UNCORR_ERR_SEVERITY                                                           0x400857
12647 #define regBIFPLR2_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
12648 #define regBIFPLR2_0_PCIE_CORR_ERR_STATUS                                                               0x400858
12649 #define regBIFPLR2_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
12650 #define regBIFPLR2_0_PCIE_CORR_ERR_MASK                                                                 0x400859
12651 #define regBIFPLR2_0_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
12652 #define regBIFPLR2_0_PCIE_ADV_ERR_CAP_CNTL                                                              0x40085a
12653 #define regBIFPLR2_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
12654 #define regBIFPLR2_0_PCIE_HDR_LOG0                                                                      0x40085b
12655 #define regBIFPLR2_0_PCIE_HDR_LOG0_BASE_IDX                                                             5
12656 #define regBIFPLR2_0_PCIE_HDR_LOG1                                                                      0x40085c
12657 #define regBIFPLR2_0_PCIE_HDR_LOG1_BASE_IDX                                                             5
12658 #define regBIFPLR2_0_PCIE_HDR_LOG2                                                                      0x40085d
12659 #define regBIFPLR2_0_PCIE_HDR_LOG2_BASE_IDX                                                             5
12660 #define regBIFPLR2_0_PCIE_HDR_LOG3                                                                      0x40085e
12661 #define regBIFPLR2_0_PCIE_HDR_LOG3_BASE_IDX                                                             5
12662 #define regBIFPLR2_0_PCIE_ROOT_ERR_CMD                                                                  0x40085f
12663 #define regBIFPLR2_0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
12664 #define regBIFPLR2_0_PCIE_ROOT_ERR_STATUS                                                               0x400860
12665 #define regBIFPLR2_0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
12666 #define regBIFPLR2_0_PCIE_ERR_SRC_ID                                                                    0x400861
12667 #define regBIFPLR2_0_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
12668 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG0                                                               0x400862
12669 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
12670 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG1                                                               0x400863
12671 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
12672 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG2                                                               0x400864
12673 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
12674 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG3                                                               0x400865
12675 #define regBIFPLR2_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
12676 #define regBIFPLR2_0_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x40089c
12677 #define regBIFPLR2_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
12678 #define regBIFPLR2_0_PCIE_LINK_CNTL3                                                                    0x40089d
12679 #define regBIFPLR2_0_PCIE_LINK_CNTL3_BASE_IDX                                                           5
12680 #define regBIFPLR2_0_PCIE_LANE_ERROR_STATUS                                                             0x40089e
12681 #define regBIFPLR2_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
12682 #define regBIFPLR2_0_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x40089f
12683 #define regBIFPLR2_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
12684 #define regBIFPLR2_0_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x40089f
12685 #define regBIFPLR2_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
12686 #define regBIFPLR2_0_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4008a0
12687 #define regBIFPLR2_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
12688 #define regBIFPLR2_0_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4008a0
12689 #define regBIFPLR2_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
12690 #define regBIFPLR2_0_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4008a1
12691 #define regBIFPLR2_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
12692 #define regBIFPLR2_0_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4008a1
12693 #define regBIFPLR2_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
12694 #define regBIFPLR2_0_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4008a2
12695 #define regBIFPLR2_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
12696 #define regBIFPLR2_0_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4008a2
12697 #define regBIFPLR2_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
12698 #define regBIFPLR2_0_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4008a3
12699 #define regBIFPLR2_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
12700 #define regBIFPLR2_0_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4008a3
12701 #define regBIFPLR2_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
12702 #define regBIFPLR2_0_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4008a4
12703 #define regBIFPLR2_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
12704 #define regBIFPLR2_0_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4008a4
12705 #define regBIFPLR2_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
12706 #define regBIFPLR2_0_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4008a5
12707 #define regBIFPLR2_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
12708 #define regBIFPLR2_0_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4008a5
12709 #define regBIFPLR2_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
12710 #define regBIFPLR2_0_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4008a6
12711 #define regBIFPLR2_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
12712 #define regBIFPLR2_0_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4008a6
12713 #define regBIFPLR2_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
12714 #define regBIFPLR2_0_PCIE_ACS_ENH_CAP_LIST                                                              0x4008a8
12715 #define regBIFPLR2_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
12716 #define regBIFPLR2_0_PCIE_ACS_CAP                                                                       0x4008a9
12717 #define regBIFPLR2_0_PCIE_ACS_CAP_BASE_IDX                                                              5
12718 #define regBIFPLR2_0_PCIE_ACS_CNTL                                                                      0x4008a9
12719 #define regBIFPLR2_0_PCIE_ACS_CNTL_BASE_IDX                                                             5
12720 #define regBIFPLR2_0_PCIE_MC_ENH_CAP_LIST                                                               0x4008bc
12721 #define regBIFPLR2_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
12722 #define regBIFPLR2_0_PCIE_MC_CAP                                                                        0x4008bd
12723 #define regBIFPLR2_0_PCIE_MC_CAP_BASE_IDX                                                               5
12724 #define regBIFPLR2_0_PCIE_MC_CNTL                                                                       0x4008bd
12725 #define regBIFPLR2_0_PCIE_MC_CNTL_BASE_IDX                                                              5
12726 #define regBIFPLR2_0_PCIE_MC_ADDR0                                                                      0x4008be
12727 #define regBIFPLR2_0_PCIE_MC_ADDR0_BASE_IDX                                                             5
12728 #define regBIFPLR2_0_PCIE_MC_ADDR1                                                                      0x4008bf
12729 #define regBIFPLR2_0_PCIE_MC_ADDR1_BASE_IDX                                                             5
12730 #define regBIFPLR2_0_PCIE_MC_RCV0                                                                       0x4008c0
12731 #define regBIFPLR2_0_PCIE_MC_RCV0_BASE_IDX                                                              5
12732 #define regBIFPLR2_0_PCIE_MC_RCV1                                                                       0x4008c1
12733 #define regBIFPLR2_0_PCIE_MC_RCV1_BASE_IDX                                                              5
12734 #define regBIFPLR2_0_PCIE_MC_BLOCK_ALL0                                                                 0x4008c2
12735 #define regBIFPLR2_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
12736 #define regBIFPLR2_0_PCIE_MC_BLOCK_ALL1                                                                 0x4008c3
12737 #define regBIFPLR2_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
12738 #define regBIFPLR2_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4008c4
12739 #define regBIFPLR2_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
12740 #define regBIFPLR2_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4008c5
12741 #define regBIFPLR2_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
12742 #define regBIFPLR2_0_PCIE_MC_OVERLAY_BAR0                                                               0x4008c6
12743 #define regBIFPLR2_0_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
12744 #define regBIFPLR2_0_PCIE_MC_OVERLAY_BAR1                                                               0x4008c7
12745 #define regBIFPLR2_0_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
12746 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4008dc
12747 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
12748 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CAP                                                                 0x4008dd
12749 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
12750 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CNTL                                                                0x4008de
12751 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
12752 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CNTL2                                                               0x4008df
12753 #define regBIFPLR2_0_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
12754 #define regBIFPLR2_0_PCIE_DPC_ENH_CAP_LIST                                                              0x4008e0
12755 #define regBIFPLR2_0_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
12756 #define regBIFPLR2_0_PCIE_DPC_CAP_LIST                                                                  0x4008e1
12757 #define regBIFPLR2_0_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
12758 #define regBIFPLR2_0_PCIE_DPC_CNTL                                                                      0x4008e1
12759 #define regBIFPLR2_0_PCIE_DPC_CNTL_BASE_IDX                                                             5
12760 #define regBIFPLR2_0_PCIE_DPC_STATUS                                                                    0x4008e2
12761 #define regBIFPLR2_0_PCIE_DPC_STATUS_BASE_IDX                                                           5
12762 #define regBIFPLR2_0_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4008e2
12763 #define regBIFPLR2_0_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
12764 #define regBIFPLR2_0_PCIE_RP_PIO_STATUS                                                                 0x4008e3
12765 #define regBIFPLR2_0_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
12766 #define regBIFPLR2_0_PCIE_RP_PIO_MASK                                                                   0x4008e4
12767 #define regBIFPLR2_0_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
12768 #define regBIFPLR2_0_PCIE_RP_PIO_SEVERITY                                                               0x4008e5
12769 #define regBIFPLR2_0_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
12770 #define regBIFPLR2_0_PCIE_RP_PIO_SYSERROR                                                               0x4008e6
12771 #define regBIFPLR2_0_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
12772 #define regBIFPLR2_0_PCIE_RP_PIO_EXCEPTION                                                              0x4008e7
12773 #define regBIFPLR2_0_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
12774 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG0                                                               0x4008e8
12775 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
12776 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG1                                                               0x4008e9
12777 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
12778 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG2                                                               0x4008ea
12779 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
12780 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG3                                                               0x4008eb
12781 #define regBIFPLR2_0_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
12782 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4008ed
12783 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
12784 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4008ee
12785 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
12786 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4008ef
12787 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
12788 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4008f0
12789 #define regBIFPLR2_0_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
12790 #define regBIFPLR2_0_PCIE_ESM_CAP_LIST                                                                  0x4008f1
12791 #define regBIFPLR2_0_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
12792 #define regBIFPLR2_0_PCIE_ESM_HEADER_1                                                                  0x4008f2
12793 #define regBIFPLR2_0_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
12794 #define regBIFPLR2_0_PCIE_ESM_HEADER_2                                                                  0x4008f3
12795 #define regBIFPLR2_0_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
12796 #define regBIFPLR2_0_PCIE_ESM_STATUS                                                                    0x4008f3
12797 #define regBIFPLR2_0_PCIE_ESM_STATUS_BASE_IDX                                                           5
12798 #define regBIFPLR2_0_PCIE_ESM_CTRL                                                                      0x4008f4
12799 #define regBIFPLR2_0_PCIE_ESM_CTRL_BASE_IDX                                                             5
12800 #define regBIFPLR2_0_PCIE_ESM_CAP_1                                                                     0x4008f5
12801 #define regBIFPLR2_0_PCIE_ESM_CAP_1_BASE_IDX                                                            5
12802 #define regBIFPLR2_0_PCIE_ESM_CAP_2                                                                     0x4008f6
12803 #define regBIFPLR2_0_PCIE_ESM_CAP_2_BASE_IDX                                                            5
12804 #define regBIFPLR2_0_PCIE_ESM_CAP_3                                                                     0x4008f7
12805 #define regBIFPLR2_0_PCIE_ESM_CAP_3_BASE_IDX                                                            5
12806 #define regBIFPLR2_0_PCIE_ESM_CAP_4                                                                     0x4008f8
12807 #define regBIFPLR2_0_PCIE_ESM_CAP_4_BASE_IDX                                                            5
12808 #define regBIFPLR2_0_PCIE_ESM_CAP_5                                                                     0x4008f9
12809 #define regBIFPLR2_0_PCIE_ESM_CAP_5_BASE_IDX                                                            5
12810 #define regBIFPLR2_0_PCIE_ESM_CAP_6                                                                     0x4008fa
12811 #define regBIFPLR2_0_PCIE_ESM_CAP_6_BASE_IDX                                                            5
12812 #define regBIFPLR2_0_PCIE_ESM_CAP_7                                                                     0x4008fb
12813 #define regBIFPLR2_0_PCIE_ESM_CAP_7_BASE_IDX                                                            5
12814 #define regBIFPLR2_0_PCIE_DLF_ENH_CAP_LIST                                                              0x400900
12815 #define regBIFPLR2_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
12816 #define regBIFPLR2_0_DATA_LINK_FEATURE_CAP                                                              0x400901
12817 #define regBIFPLR2_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
12818 #define regBIFPLR2_0_DATA_LINK_FEATURE_STATUS                                                           0x400902
12819 #define regBIFPLR2_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
12820 #define regBIFPLR2_0_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x400904
12821 #define regBIFPLR2_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
12822 #define regBIFPLR2_0_LINK_CAP_16GT                                                                      0x400905
12823 #define regBIFPLR2_0_LINK_CAP_16GT_BASE_IDX                                                             5
12824 #define regBIFPLR2_0_LINK_CNTL_16GT                                                                     0x400906
12825 #define regBIFPLR2_0_LINK_CNTL_16GT_BASE_IDX                                                            5
12826 #define regBIFPLR2_0_LINK_STATUS_16GT                                                                   0x400907
12827 #define regBIFPLR2_0_LINK_STATUS_16GT_BASE_IDX                                                          5
12828 #define regBIFPLR2_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x400908
12829 #define regBIFPLR2_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
12830 #define regBIFPLR2_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x400909
12831 #define regBIFPLR2_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
12832 #define regBIFPLR2_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x40090a
12833 #define regBIFPLR2_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
12834 #define regBIFPLR2_0_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x40090c
12835 #define regBIFPLR2_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12836 #define regBIFPLR2_0_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x40090c
12837 #define regBIFPLR2_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12838 #define regBIFPLR2_0_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x40090c
12839 #define regBIFPLR2_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12840 #define regBIFPLR2_0_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x40090c
12841 #define regBIFPLR2_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12842 #define regBIFPLR2_0_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x40090d
12843 #define regBIFPLR2_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12844 #define regBIFPLR2_0_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x40090d
12845 #define regBIFPLR2_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12846 #define regBIFPLR2_0_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x40090d
12847 #define regBIFPLR2_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12848 #define regBIFPLR2_0_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x40090d
12849 #define regBIFPLR2_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12850 #define regBIFPLR2_0_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x40090e
12851 #define regBIFPLR2_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12852 #define regBIFPLR2_0_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x40090e
12853 #define regBIFPLR2_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
12854 #define regBIFPLR2_0_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x40090e
12855 #define regBIFPLR2_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12856 #define regBIFPLR2_0_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x40090e
12857 #define regBIFPLR2_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12858 #define regBIFPLR2_0_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x40090f
12859 #define regBIFPLR2_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12860 #define regBIFPLR2_0_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x40090f
12861 #define regBIFPLR2_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12862 #define regBIFPLR2_0_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x40090f
12863 #define regBIFPLR2_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12864 #define regBIFPLR2_0_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x40090f
12865 #define regBIFPLR2_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
12866 #define regBIFPLR2_0_PCIE_MARGINING_ENH_CAP_LIST                                                        0x400910
12867 #define regBIFPLR2_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
12868 #define regBIFPLR2_0_MARGINING_PORT_CAP                                                                 0x400911
12869 #define regBIFPLR2_0_MARGINING_PORT_CAP_BASE_IDX                                                        5
12870 #define regBIFPLR2_0_MARGINING_PORT_STATUS                                                              0x400911
12871 #define regBIFPLR2_0_MARGINING_PORT_STATUS_BASE_IDX                                                     5
12872 #define regBIFPLR2_0_LANE_0_MARGINING_LANE_CNTL                                                         0x400912
12873 #define regBIFPLR2_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
12874 #define regBIFPLR2_0_LANE_0_MARGINING_LANE_STATUS                                                       0x400912
12875 #define regBIFPLR2_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
12876 #define regBIFPLR2_0_LANE_1_MARGINING_LANE_CNTL                                                         0x400913
12877 #define regBIFPLR2_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
12878 #define regBIFPLR2_0_LANE_1_MARGINING_LANE_STATUS                                                       0x400913
12879 #define regBIFPLR2_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
12880 #define regBIFPLR2_0_LANE_2_MARGINING_LANE_CNTL                                                         0x400914
12881 #define regBIFPLR2_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
12882 #define regBIFPLR2_0_LANE_2_MARGINING_LANE_STATUS                                                       0x400914
12883 #define regBIFPLR2_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
12884 #define regBIFPLR2_0_LANE_3_MARGINING_LANE_CNTL                                                         0x400915
12885 #define regBIFPLR2_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
12886 #define regBIFPLR2_0_LANE_3_MARGINING_LANE_STATUS                                                       0x400915
12887 #define regBIFPLR2_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
12888 #define regBIFPLR2_0_LANE_4_MARGINING_LANE_CNTL                                                         0x400916
12889 #define regBIFPLR2_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
12890 #define regBIFPLR2_0_LANE_4_MARGINING_LANE_STATUS                                                       0x400916
12891 #define regBIFPLR2_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
12892 #define regBIFPLR2_0_LANE_5_MARGINING_LANE_CNTL                                                         0x400917
12893 #define regBIFPLR2_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
12894 #define regBIFPLR2_0_LANE_5_MARGINING_LANE_STATUS                                                       0x400917
12895 #define regBIFPLR2_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
12896 #define regBIFPLR2_0_LANE_6_MARGINING_LANE_CNTL                                                         0x400918
12897 #define regBIFPLR2_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
12898 #define regBIFPLR2_0_LANE_6_MARGINING_LANE_STATUS                                                       0x400918
12899 #define regBIFPLR2_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
12900 #define regBIFPLR2_0_LANE_7_MARGINING_LANE_CNTL                                                         0x400919
12901 #define regBIFPLR2_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
12902 #define regBIFPLR2_0_LANE_7_MARGINING_LANE_STATUS                                                       0x400919
12903 #define regBIFPLR2_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
12904 #define regBIFPLR2_0_LANE_8_MARGINING_LANE_CNTL                                                         0x40091a
12905 #define regBIFPLR2_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
12906 #define regBIFPLR2_0_LANE_8_MARGINING_LANE_STATUS                                                       0x40091a
12907 #define regBIFPLR2_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
12908 #define regBIFPLR2_0_LANE_9_MARGINING_LANE_CNTL                                                         0x40091b
12909 #define regBIFPLR2_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
12910 #define regBIFPLR2_0_LANE_9_MARGINING_LANE_STATUS                                                       0x40091b
12911 #define regBIFPLR2_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
12912 #define regBIFPLR2_0_LANE_10_MARGINING_LANE_CNTL                                                        0x40091c
12913 #define regBIFPLR2_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
12914 #define regBIFPLR2_0_LANE_10_MARGINING_LANE_STATUS                                                      0x40091c
12915 #define regBIFPLR2_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
12916 #define regBIFPLR2_0_LANE_11_MARGINING_LANE_CNTL                                                        0x40091d
12917 #define regBIFPLR2_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
12918 #define regBIFPLR2_0_LANE_11_MARGINING_LANE_STATUS                                                      0x40091d
12919 #define regBIFPLR2_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
12920 #define regBIFPLR2_0_LANE_12_MARGINING_LANE_CNTL                                                        0x40091e
12921 #define regBIFPLR2_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
12922 #define regBIFPLR2_0_LANE_12_MARGINING_LANE_STATUS                                                      0x40091e
12923 #define regBIFPLR2_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
12924 #define regBIFPLR2_0_LANE_13_MARGINING_LANE_CNTL                                                        0x40091f
12925 #define regBIFPLR2_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
12926 #define regBIFPLR2_0_LANE_13_MARGINING_LANE_STATUS                                                      0x40091f
12927 #define regBIFPLR2_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
12928 #define regBIFPLR2_0_LANE_14_MARGINING_LANE_CNTL                                                        0x400920
12929 #define regBIFPLR2_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
12930 #define regBIFPLR2_0_LANE_14_MARGINING_LANE_STATUS                                                      0x400920
12931 #define regBIFPLR2_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
12932 #define regBIFPLR2_0_LANE_15_MARGINING_LANE_CNTL                                                        0x400921
12933 #define regBIFPLR2_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
12934 #define regBIFPLR2_0_LANE_15_MARGINING_LANE_STATUS                                                      0x400921
12935 #define regBIFPLR2_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
12936 #define regBIFPLR2_0_PCIE_CCIX_CAP_LIST                                                                 0x400922
12937 #define regBIFPLR2_0_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
12938 #define regBIFPLR2_0_PCIE_CCIX_HEADER_1                                                                 0x400923
12939 #define regBIFPLR2_0_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
12940 #define regBIFPLR2_0_PCIE_CCIX_HEADER_2                                                                 0x400924
12941 #define regBIFPLR2_0_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
12942 #define regBIFPLR2_0_PCIE_CCIX_CAP                                                                      0x400924
12943 #define regBIFPLR2_0_PCIE_CCIX_CAP_BASE_IDX                                                             5
12944 #define regBIFPLR2_0_PCIE_CCIX_ESM_REQD_CAP                                                             0x400925
12945 #define regBIFPLR2_0_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
12946 #define regBIFPLR2_0_PCIE_CCIX_ESM_OPTL_CAP                                                             0x400926
12947 #define regBIFPLR2_0_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
12948 #define regBIFPLR2_0_PCIE_CCIX_ESM_STATUS                                                               0x400927
12949 #define regBIFPLR2_0_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
12950 #define regBIFPLR2_0_PCIE_CCIX_ESM_CNTL                                                                 0x400928
12951 #define regBIFPLR2_0_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
12952 #define regBIFPLR2_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x400929
12953 #define regBIFPLR2_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12954 #define regBIFPLR2_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x400929
12955 #define regBIFPLR2_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12956 #define regBIFPLR2_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x400929
12957 #define regBIFPLR2_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12958 #define regBIFPLR2_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x400929
12959 #define regBIFPLR2_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12960 #define regBIFPLR2_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x40092a
12961 #define regBIFPLR2_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12962 #define regBIFPLR2_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x40092a
12963 #define regBIFPLR2_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12964 #define regBIFPLR2_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x40092a
12965 #define regBIFPLR2_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12966 #define regBIFPLR2_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x40092a
12967 #define regBIFPLR2_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12968 #define regBIFPLR2_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x40092b
12969 #define regBIFPLR2_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12970 #define regBIFPLR2_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x40092b
12971 #define regBIFPLR2_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
12972 #define regBIFPLR2_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x40092b
12973 #define regBIFPLR2_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12974 #define regBIFPLR2_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x40092b
12975 #define regBIFPLR2_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12976 #define regBIFPLR2_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x40092c
12977 #define regBIFPLR2_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12978 #define regBIFPLR2_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x40092c
12979 #define regBIFPLR2_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12980 #define regBIFPLR2_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x40092c
12981 #define regBIFPLR2_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12982 #define regBIFPLR2_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x40092c
12983 #define regBIFPLR2_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
12984 #define regBIFPLR2_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x40092d
12985 #define regBIFPLR2_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12986 #define regBIFPLR2_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x40092d
12987 #define regBIFPLR2_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12988 #define regBIFPLR2_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x40092d
12989 #define regBIFPLR2_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12990 #define regBIFPLR2_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x40092d
12991 #define regBIFPLR2_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12992 #define regBIFPLR2_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x40092e
12993 #define regBIFPLR2_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12994 #define regBIFPLR2_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x40092e
12995 #define regBIFPLR2_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12996 #define regBIFPLR2_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x40092e
12997 #define regBIFPLR2_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
12998 #define regBIFPLR2_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x40092e
12999 #define regBIFPLR2_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13000 #define regBIFPLR2_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x40092f
13001 #define regBIFPLR2_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13002 #define regBIFPLR2_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x40092f
13003 #define regBIFPLR2_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13004 #define regBIFPLR2_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x40092f
13005 #define regBIFPLR2_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13006 #define regBIFPLR2_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x40092f
13007 #define regBIFPLR2_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13008 #define regBIFPLR2_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x400930
13009 #define regBIFPLR2_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13010 #define regBIFPLR2_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x400930
13011 #define regBIFPLR2_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13012 #define regBIFPLR2_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x400930
13013 #define regBIFPLR2_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13014 #define regBIFPLR2_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x400930
13015 #define regBIFPLR2_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13016 #define regBIFPLR2_0_PCIE_CCIX_TRANS_CAP                                                                0x400931
13017 #define regBIFPLR2_0_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
13018 #define regBIFPLR2_0_PCIE_CCIX_TRANS_CNTL                                                               0x400932
13019 #define regBIFPLR2_0_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
13020 #define regBIFPLR2_0_LINK_CAP_32GT                                                                      0x400941
13021 #define regBIFPLR2_0_LINK_CAP_32GT_BASE_IDX                                                             5
13022 #define regBIFPLR2_0_LINK_CNTL_32GT                                                                     0x400942
13023 #define regBIFPLR2_0_LINK_CNTL_32GT_BASE_IDX                                                            5
13024 #define regBIFPLR2_0_LINK_STATUS_32GT                                                                   0x400943
13025 #define regBIFPLR2_0_LINK_STATUS_32GT_BASE_IDX                                                          5
13026 
13027 
13028 // addressBlock: nbio_pcie0_bifplr3_cfgdecp
13029 // base address: 0x11103000
13030 #define regBIFPLR3_0_VENDOR_ID                                                                          0x400c00
13031 #define regBIFPLR3_0_VENDOR_ID_BASE_IDX                                                                 5
13032 #define regBIFPLR3_0_DEVICE_ID                                                                          0x400c00
13033 #define regBIFPLR3_0_DEVICE_ID_BASE_IDX                                                                 5
13034 #define regBIFPLR3_0_COMMAND                                                                            0x400c01
13035 #define regBIFPLR3_0_COMMAND_BASE_IDX                                                                   5
13036 #define regBIFPLR3_0_STATUS                                                                             0x400c01
13037 #define regBIFPLR3_0_STATUS_BASE_IDX                                                                    5
13038 #define regBIFPLR3_0_REVISION_ID                                                                        0x400c02
13039 #define regBIFPLR3_0_REVISION_ID_BASE_IDX                                                               5
13040 #define regBIFPLR3_0_PROG_INTERFACE                                                                     0x400c02
13041 #define regBIFPLR3_0_PROG_INTERFACE_BASE_IDX                                                            5
13042 #define regBIFPLR3_0_SUB_CLASS                                                                          0x400c02
13043 #define regBIFPLR3_0_SUB_CLASS_BASE_IDX                                                                 5
13044 #define regBIFPLR3_0_BASE_CLASS                                                                         0x400c02
13045 #define regBIFPLR3_0_BASE_CLASS_BASE_IDX                                                                5
13046 #define regBIFPLR3_0_CACHE_LINE                                                                         0x400c03
13047 #define regBIFPLR3_0_CACHE_LINE_BASE_IDX                                                                5
13048 #define regBIFPLR3_0_LATENCY                                                                            0x400c03
13049 #define regBIFPLR3_0_LATENCY_BASE_IDX                                                                   5
13050 #define regBIFPLR3_0_HEADER                                                                             0x400c03
13051 #define regBIFPLR3_0_HEADER_BASE_IDX                                                                    5
13052 #define regBIFPLR3_0_BIST                                                                               0x400c03
13053 #define regBIFPLR3_0_BIST_BASE_IDX                                                                      5
13054 #define regBIFPLR3_0_SUB_BUS_NUMBER_LATENCY                                                             0x400c06
13055 #define regBIFPLR3_0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
13056 #define regBIFPLR3_0_IO_BASE_LIMIT                                                                      0x400c07
13057 #define regBIFPLR3_0_IO_BASE_LIMIT_BASE_IDX                                                             5
13058 #define regBIFPLR3_0_SECONDARY_STATUS                                                                   0x400c07
13059 #define regBIFPLR3_0_SECONDARY_STATUS_BASE_IDX                                                          5
13060 #define regBIFPLR3_0_MEM_BASE_LIMIT                                                                     0x400c08
13061 #define regBIFPLR3_0_MEM_BASE_LIMIT_BASE_IDX                                                            5
13062 #define regBIFPLR3_0_PREF_BASE_LIMIT                                                                    0x400c09
13063 #define regBIFPLR3_0_PREF_BASE_LIMIT_BASE_IDX                                                           5
13064 #define regBIFPLR3_0_PREF_BASE_UPPER                                                                    0x400c0a
13065 #define regBIFPLR3_0_PREF_BASE_UPPER_BASE_IDX                                                           5
13066 #define regBIFPLR3_0_PREF_LIMIT_UPPER                                                                   0x400c0b
13067 #define regBIFPLR3_0_PREF_LIMIT_UPPER_BASE_IDX                                                          5
13068 #define regBIFPLR3_0_IO_BASE_LIMIT_HI                                                                   0x400c0c
13069 #define regBIFPLR3_0_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
13070 #define regBIFPLR3_0_CAP_PTR                                                                            0x400c0d
13071 #define regBIFPLR3_0_CAP_PTR_BASE_IDX                                                                   5
13072 #define regBIFPLR3_0_ROM_BASE_ADDR                                                                      0x400c0e
13073 #define regBIFPLR3_0_ROM_BASE_ADDR_BASE_IDX                                                             5
13074 #define regBIFPLR3_0_INTERRUPT_LINE                                                                     0x400c0f
13075 #define regBIFPLR3_0_INTERRUPT_LINE_BASE_IDX                                                            5
13076 #define regBIFPLR3_0_INTERRUPT_PIN                                                                      0x400c0f
13077 #define regBIFPLR3_0_INTERRUPT_PIN_BASE_IDX                                                             5
13078 #define regBIFPLR3_0_EXT_BRIDGE_CNTL                                                                    0x400c10
13079 #define regBIFPLR3_0_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
13080 #define regBIFPLR3_0_VENDOR_CAP_LIST                                                                    0x400c12
13081 #define regBIFPLR3_0_VENDOR_CAP_LIST_BASE_IDX                                                           5
13082 #define regBIFPLR3_0_ADAPTER_ID_W                                                                       0x400c13
13083 #define regBIFPLR3_0_ADAPTER_ID_W_BASE_IDX                                                              5
13084 #define regBIFPLR3_0_PMI_CAP_LIST                                                                       0x400c14
13085 #define regBIFPLR3_0_PMI_CAP_LIST_BASE_IDX                                                              5
13086 #define regBIFPLR3_0_PMI_CAP                                                                            0x400c14
13087 #define regBIFPLR3_0_PMI_CAP_BASE_IDX                                                                   5
13088 #define regBIFPLR3_0_PMI_STATUS_CNTL                                                                    0x400c15
13089 #define regBIFPLR3_0_PMI_STATUS_CNTL_BASE_IDX                                                           5
13090 #define regBIFPLR3_0_PCIE_CAP_LIST                                                                      0x400c16
13091 #define regBIFPLR3_0_PCIE_CAP_LIST_BASE_IDX                                                             5
13092 #define regBIFPLR3_0_PCIE_CAP                                                                           0x400c16
13093 #define regBIFPLR3_0_PCIE_CAP_BASE_IDX                                                                  5
13094 #define regBIFPLR3_0_DEVICE_CAP                                                                         0x400c17
13095 #define regBIFPLR3_0_DEVICE_CAP_BASE_IDX                                                                5
13096 #define regBIFPLR3_0_DEVICE_CNTL                                                                        0x400c18
13097 #define regBIFPLR3_0_DEVICE_CNTL_BASE_IDX                                                               5
13098 #define regBIFPLR3_0_DEVICE_STATUS                                                                      0x400c18
13099 #define regBIFPLR3_0_DEVICE_STATUS_BASE_IDX                                                             5
13100 #define regBIFPLR3_0_LINK_CAP                                                                           0x400c19
13101 #define regBIFPLR3_0_LINK_CAP_BASE_IDX                                                                  5
13102 #define regBIFPLR3_0_LINK_CNTL                                                                          0x400c1a
13103 #define regBIFPLR3_0_LINK_CNTL_BASE_IDX                                                                 5
13104 #define regBIFPLR3_0_LINK_STATUS                                                                        0x400c1a
13105 #define regBIFPLR3_0_LINK_STATUS_BASE_IDX                                                               5
13106 #define regBIFPLR3_0_SLOT_CAP                                                                           0x400c1b
13107 #define regBIFPLR3_0_SLOT_CAP_BASE_IDX                                                                  5
13108 #define regBIFPLR3_0_SLOT_CNTL                                                                          0x400c1c
13109 #define regBIFPLR3_0_SLOT_CNTL_BASE_IDX                                                                 5
13110 #define regBIFPLR3_0_SLOT_STATUS                                                                        0x400c1c
13111 #define regBIFPLR3_0_SLOT_STATUS_BASE_IDX                                                               5
13112 #define regBIFPLR3_0_ROOT_CNTL                                                                          0x400c1d
13113 #define regBIFPLR3_0_ROOT_CNTL_BASE_IDX                                                                 5
13114 #define regBIFPLR3_0_ROOT_CAP                                                                           0x400c1d
13115 #define regBIFPLR3_0_ROOT_CAP_BASE_IDX                                                                  5
13116 #define regBIFPLR3_0_ROOT_STATUS                                                                        0x400c1e
13117 #define regBIFPLR3_0_ROOT_STATUS_BASE_IDX                                                               5
13118 #define regBIFPLR3_0_DEVICE_CAP2                                                                        0x400c1f
13119 #define regBIFPLR3_0_DEVICE_CAP2_BASE_IDX                                                               5
13120 #define regBIFPLR3_0_DEVICE_CNTL2                                                                       0x400c20
13121 #define regBIFPLR3_0_DEVICE_CNTL2_BASE_IDX                                                              5
13122 #define regBIFPLR3_0_DEVICE_STATUS2                                                                     0x400c20
13123 #define regBIFPLR3_0_DEVICE_STATUS2_BASE_IDX                                                            5
13124 #define regBIFPLR3_0_LINK_CAP2                                                                          0x400c21
13125 #define regBIFPLR3_0_LINK_CAP2_BASE_IDX                                                                 5
13126 #define regBIFPLR3_0_LINK_CNTL2                                                                         0x400c22
13127 #define regBIFPLR3_0_LINK_CNTL2_BASE_IDX                                                                5
13128 #define regBIFPLR3_0_LINK_STATUS2                                                                       0x400c22
13129 #define regBIFPLR3_0_LINK_STATUS2_BASE_IDX                                                              5
13130 #define regBIFPLR3_0_SLOT_CAP2                                                                          0x400c23
13131 #define regBIFPLR3_0_SLOT_CAP2_BASE_IDX                                                                 5
13132 #define regBIFPLR3_0_SLOT_CNTL2                                                                         0x400c24
13133 #define regBIFPLR3_0_SLOT_CNTL2_BASE_IDX                                                                5
13134 #define regBIFPLR3_0_SLOT_STATUS2                                                                       0x400c24
13135 #define regBIFPLR3_0_SLOT_STATUS2_BASE_IDX                                                              5
13136 #define regBIFPLR3_0_MSI_CAP_LIST                                                                       0x400c28
13137 #define regBIFPLR3_0_MSI_CAP_LIST_BASE_IDX                                                              5
13138 #define regBIFPLR3_0_MSI_MSG_CNTL                                                                       0x400c28
13139 #define regBIFPLR3_0_MSI_MSG_CNTL_BASE_IDX                                                              5
13140 #define regBIFPLR3_0_MSI_MSG_ADDR_LO                                                                    0x400c29
13141 #define regBIFPLR3_0_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
13142 #define regBIFPLR3_0_MSI_MSG_ADDR_HI                                                                    0x400c2a
13143 #define regBIFPLR3_0_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
13144 #define regBIFPLR3_0_MSI_MSG_DATA                                                                       0x400c2a
13145 #define regBIFPLR3_0_MSI_MSG_DATA_BASE_IDX                                                              5
13146 #define regBIFPLR3_0_MSI_MSG_DATA_64                                                                    0x400c2b
13147 #define regBIFPLR3_0_MSI_MSG_DATA_64_BASE_IDX                                                           5
13148 #define regBIFPLR3_0_SSID_CAP_LIST                                                                      0x400c30
13149 #define regBIFPLR3_0_SSID_CAP_LIST_BASE_IDX                                                             5
13150 #define regBIFPLR3_0_SSID_CAP                                                                           0x400c31
13151 #define regBIFPLR3_0_SSID_CAP_BASE_IDX                                                                  5
13152 #define regBIFPLR3_0_MSI_MAP_CAP_LIST                                                                   0x400c32
13153 #define regBIFPLR3_0_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
13154 #define regBIFPLR3_0_MSI_MAP_CAP                                                                        0x400c32
13155 #define regBIFPLR3_0_MSI_MAP_CAP_BASE_IDX                                                               5
13156 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x400c40
13157 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
13158 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC_HDR                                                           0x400c41
13159 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
13160 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC1                                                              0x400c42
13161 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
13162 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC2                                                              0x400c43
13163 #define regBIFPLR3_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
13164 #define regBIFPLR3_0_PCIE_VC_ENH_CAP_LIST                                                               0x400c44
13165 #define regBIFPLR3_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
13166 #define regBIFPLR3_0_PCIE_PORT_VC_CAP_REG1                                                              0x400c45
13167 #define regBIFPLR3_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
13168 #define regBIFPLR3_0_PCIE_PORT_VC_CAP_REG2                                                              0x400c46
13169 #define regBIFPLR3_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
13170 #define regBIFPLR3_0_PCIE_PORT_VC_CNTL                                                                  0x400c47
13171 #define regBIFPLR3_0_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
13172 #define regBIFPLR3_0_PCIE_PORT_VC_STATUS                                                                0x400c47
13173 #define regBIFPLR3_0_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
13174 #define regBIFPLR3_0_PCIE_VC0_RESOURCE_CAP                                                              0x400c48
13175 #define regBIFPLR3_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
13176 #define regBIFPLR3_0_PCIE_VC0_RESOURCE_CNTL                                                             0x400c49
13177 #define regBIFPLR3_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
13178 #define regBIFPLR3_0_PCIE_VC0_RESOURCE_STATUS                                                           0x400c4a
13179 #define regBIFPLR3_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
13180 #define regBIFPLR3_0_PCIE_VC1_RESOURCE_CAP                                                              0x400c4b
13181 #define regBIFPLR3_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
13182 #define regBIFPLR3_0_PCIE_VC1_RESOURCE_CNTL                                                             0x400c4c
13183 #define regBIFPLR3_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
13184 #define regBIFPLR3_0_PCIE_VC1_RESOURCE_STATUS                                                           0x400c4d
13185 #define regBIFPLR3_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
13186 #define regBIFPLR3_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x400c50
13187 #define regBIFPLR3_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
13188 #define regBIFPLR3_0_PCIE_DEV_SERIAL_NUM_DW1                                                            0x400c51
13189 #define regBIFPLR3_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
13190 #define regBIFPLR3_0_PCIE_DEV_SERIAL_NUM_DW2                                                            0x400c52
13191 #define regBIFPLR3_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
13192 #define regBIFPLR3_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x400c54
13193 #define regBIFPLR3_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
13194 #define regBIFPLR3_0_PCIE_UNCORR_ERR_STATUS                                                             0x400c55
13195 #define regBIFPLR3_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
13196 #define regBIFPLR3_0_PCIE_UNCORR_ERR_MASK                                                               0x400c56
13197 #define regBIFPLR3_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
13198 #define regBIFPLR3_0_PCIE_UNCORR_ERR_SEVERITY                                                           0x400c57
13199 #define regBIFPLR3_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
13200 #define regBIFPLR3_0_PCIE_CORR_ERR_STATUS                                                               0x400c58
13201 #define regBIFPLR3_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
13202 #define regBIFPLR3_0_PCIE_CORR_ERR_MASK                                                                 0x400c59
13203 #define regBIFPLR3_0_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
13204 #define regBIFPLR3_0_PCIE_ADV_ERR_CAP_CNTL                                                              0x400c5a
13205 #define regBIFPLR3_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
13206 #define regBIFPLR3_0_PCIE_HDR_LOG0                                                                      0x400c5b
13207 #define regBIFPLR3_0_PCIE_HDR_LOG0_BASE_IDX                                                             5
13208 #define regBIFPLR3_0_PCIE_HDR_LOG1                                                                      0x400c5c
13209 #define regBIFPLR3_0_PCIE_HDR_LOG1_BASE_IDX                                                             5
13210 #define regBIFPLR3_0_PCIE_HDR_LOG2                                                                      0x400c5d
13211 #define regBIFPLR3_0_PCIE_HDR_LOG2_BASE_IDX                                                             5
13212 #define regBIFPLR3_0_PCIE_HDR_LOG3                                                                      0x400c5e
13213 #define regBIFPLR3_0_PCIE_HDR_LOG3_BASE_IDX                                                             5
13214 #define regBIFPLR3_0_PCIE_ROOT_ERR_CMD                                                                  0x400c5f
13215 #define regBIFPLR3_0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
13216 #define regBIFPLR3_0_PCIE_ROOT_ERR_STATUS                                                               0x400c60
13217 #define regBIFPLR3_0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
13218 #define regBIFPLR3_0_PCIE_ERR_SRC_ID                                                                    0x400c61
13219 #define regBIFPLR3_0_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
13220 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG0                                                               0x400c62
13221 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
13222 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG1                                                               0x400c63
13223 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
13224 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG2                                                               0x400c64
13225 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
13226 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG3                                                               0x400c65
13227 #define regBIFPLR3_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
13228 #define regBIFPLR3_0_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x400c9c
13229 #define regBIFPLR3_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
13230 #define regBIFPLR3_0_PCIE_LINK_CNTL3                                                                    0x400c9d
13231 #define regBIFPLR3_0_PCIE_LINK_CNTL3_BASE_IDX                                                           5
13232 #define regBIFPLR3_0_PCIE_LANE_ERROR_STATUS                                                             0x400c9e
13233 #define regBIFPLR3_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
13234 #define regBIFPLR3_0_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x400c9f
13235 #define regBIFPLR3_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
13236 #define regBIFPLR3_0_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x400c9f
13237 #define regBIFPLR3_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
13238 #define regBIFPLR3_0_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x400ca0
13239 #define regBIFPLR3_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
13240 #define regBIFPLR3_0_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x400ca0
13241 #define regBIFPLR3_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
13242 #define regBIFPLR3_0_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x400ca1
13243 #define regBIFPLR3_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
13244 #define regBIFPLR3_0_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x400ca1
13245 #define regBIFPLR3_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
13246 #define regBIFPLR3_0_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x400ca2
13247 #define regBIFPLR3_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
13248 #define regBIFPLR3_0_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x400ca2
13249 #define regBIFPLR3_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
13250 #define regBIFPLR3_0_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x400ca3
13251 #define regBIFPLR3_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
13252 #define regBIFPLR3_0_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x400ca3
13253 #define regBIFPLR3_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
13254 #define regBIFPLR3_0_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x400ca4
13255 #define regBIFPLR3_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
13256 #define regBIFPLR3_0_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x400ca4
13257 #define regBIFPLR3_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
13258 #define regBIFPLR3_0_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x400ca5
13259 #define regBIFPLR3_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
13260 #define regBIFPLR3_0_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x400ca5
13261 #define regBIFPLR3_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
13262 #define regBIFPLR3_0_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x400ca6
13263 #define regBIFPLR3_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
13264 #define regBIFPLR3_0_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x400ca6
13265 #define regBIFPLR3_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
13266 #define regBIFPLR3_0_PCIE_ACS_ENH_CAP_LIST                                                              0x400ca8
13267 #define regBIFPLR3_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
13268 #define regBIFPLR3_0_PCIE_ACS_CAP                                                                       0x400ca9
13269 #define regBIFPLR3_0_PCIE_ACS_CAP_BASE_IDX                                                              5
13270 #define regBIFPLR3_0_PCIE_ACS_CNTL                                                                      0x400ca9
13271 #define regBIFPLR3_0_PCIE_ACS_CNTL_BASE_IDX                                                             5
13272 #define regBIFPLR3_0_PCIE_MC_ENH_CAP_LIST                                                               0x400cbc
13273 #define regBIFPLR3_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
13274 #define regBIFPLR3_0_PCIE_MC_CAP                                                                        0x400cbd
13275 #define regBIFPLR3_0_PCIE_MC_CAP_BASE_IDX                                                               5
13276 #define regBIFPLR3_0_PCIE_MC_CNTL                                                                       0x400cbd
13277 #define regBIFPLR3_0_PCIE_MC_CNTL_BASE_IDX                                                              5
13278 #define regBIFPLR3_0_PCIE_MC_ADDR0                                                                      0x400cbe
13279 #define regBIFPLR3_0_PCIE_MC_ADDR0_BASE_IDX                                                             5
13280 #define regBIFPLR3_0_PCIE_MC_ADDR1                                                                      0x400cbf
13281 #define regBIFPLR3_0_PCIE_MC_ADDR1_BASE_IDX                                                             5
13282 #define regBIFPLR3_0_PCIE_MC_RCV0                                                                       0x400cc0
13283 #define regBIFPLR3_0_PCIE_MC_RCV0_BASE_IDX                                                              5
13284 #define regBIFPLR3_0_PCIE_MC_RCV1                                                                       0x400cc1
13285 #define regBIFPLR3_0_PCIE_MC_RCV1_BASE_IDX                                                              5
13286 #define regBIFPLR3_0_PCIE_MC_BLOCK_ALL0                                                                 0x400cc2
13287 #define regBIFPLR3_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
13288 #define regBIFPLR3_0_PCIE_MC_BLOCK_ALL1                                                                 0x400cc3
13289 #define regBIFPLR3_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
13290 #define regBIFPLR3_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x400cc4
13291 #define regBIFPLR3_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
13292 #define regBIFPLR3_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x400cc5
13293 #define regBIFPLR3_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
13294 #define regBIFPLR3_0_PCIE_MC_OVERLAY_BAR0                                                               0x400cc6
13295 #define regBIFPLR3_0_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
13296 #define regBIFPLR3_0_PCIE_MC_OVERLAY_BAR1                                                               0x400cc7
13297 #define regBIFPLR3_0_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
13298 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CAP_LIST                                                            0x400cdc
13299 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
13300 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CAP                                                                 0x400cdd
13301 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
13302 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CNTL                                                                0x400cde
13303 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
13304 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CNTL2                                                               0x400cdf
13305 #define regBIFPLR3_0_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
13306 #define regBIFPLR3_0_PCIE_DPC_ENH_CAP_LIST                                                              0x400ce0
13307 #define regBIFPLR3_0_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
13308 #define regBIFPLR3_0_PCIE_DPC_CAP_LIST                                                                  0x400ce1
13309 #define regBIFPLR3_0_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
13310 #define regBIFPLR3_0_PCIE_DPC_CNTL                                                                      0x400ce1
13311 #define regBIFPLR3_0_PCIE_DPC_CNTL_BASE_IDX                                                             5
13312 #define regBIFPLR3_0_PCIE_DPC_STATUS                                                                    0x400ce2
13313 #define regBIFPLR3_0_PCIE_DPC_STATUS_BASE_IDX                                                           5
13314 #define regBIFPLR3_0_PCIE_DPC_ERROR_SOURCE_ID                                                           0x400ce2
13315 #define regBIFPLR3_0_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
13316 #define regBIFPLR3_0_PCIE_RP_PIO_STATUS                                                                 0x400ce3
13317 #define regBIFPLR3_0_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
13318 #define regBIFPLR3_0_PCIE_RP_PIO_MASK                                                                   0x400ce4
13319 #define regBIFPLR3_0_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
13320 #define regBIFPLR3_0_PCIE_RP_PIO_SEVERITY                                                               0x400ce5
13321 #define regBIFPLR3_0_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
13322 #define regBIFPLR3_0_PCIE_RP_PIO_SYSERROR                                                               0x400ce6
13323 #define regBIFPLR3_0_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
13324 #define regBIFPLR3_0_PCIE_RP_PIO_EXCEPTION                                                              0x400ce7
13325 #define regBIFPLR3_0_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
13326 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG0                                                               0x400ce8
13327 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
13328 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG1                                                               0x400ce9
13329 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
13330 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG2                                                               0x400cea
13331 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
13332 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG3                                                               0x400ceb
13333 #define regBIFPLR3_0_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
13334 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG0                                                            0x400ced
13335 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
13336 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG1                                                            0x400cee
13337 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
13338 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG2                                                            0x400cef
13339 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
13340 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG3                                                            0x400cf0
13341 #define regBIFPLR3_0_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
13342 #define regBIFPLR3_0_PCIE_ESM_CAP_LIST                                                                  0x400cf1
13343 #define regBIFPLR3_0_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
13344 #define regBIFPLR3_0_PCIE_ESM_HEADER_1                                                                  0x400cf2
13345 #define regBIFPLR3_0_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
13346 #define regBIFPLR3_0_PCIE_ESM_HEADER_2                                                                  0x400cf3
13347 #define regBIFPLR3_0_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
13348 #define regBIFPLR3_0_PCIE_ESM_STATUS                                                                    0x400cf3
13349 #define regBIFPLR3_0_PCIE_ESM_STATUS_BASE_IDX                                                           5
13350 #define regBIFPLR3_0_PCIE_ESM_CTRL                                                                      0x400cf4
13351 #define regBIFPLR3_0_PCIE_ESM_CTRL_BASE_IDX                                                             5
13352 #define regBIFPLR3_0_PCIE_ESM_CAP_1                                                                     0x400cf5
13353 #define regBIFPLR3_0_PCIE_ESM_CAP_1_BASE_IDX                                                            5
13354 #define regBIFPLR3_0_PCIE_ESM_CAP_2                                                                     0x400cf6
13355 #define regBIFPLR3_0_PCIE_ESM_CAP_2_BASE_IDX                                                            5
13356 #define regBIFPLR3_0_PCIE_ESM_CAP_3                                                                     0x400cf7
13357 #define regBIFPLR3_0_PCIE_ESM_CAP_3_BASE_IDX                                                            5
13358 #define regBIFPLR3_0_PCIE_ESM_CAP_4                                                                     0x400cf8
13359 #define regBIFPLR3_0_PCIE_ESM_CAP_4_BASE_IDX                                                            5
13360 #define regBIFPLR3_0_PCIE_ESM_CAP_5                                                                     0x400cf9
13361 #define regBIFPLR3_0_PCIE_ESM_CAP_5_BASE_IDX                                                            5
13362 #define regBIFPLR3_0_PCIE_ESM_CAP_6                                                                     0x400cfa
13363 #define regBIFPLR3_0_PCIE_ESM_CAP_6_BASE_IDX                                                            5
13364 #define regBIFPLR3_0_PCIE_ESM_CAP_7                                                                     0x400cfb
13365 #define regBIFPLR3_0_PCIE_ESM_CAP_7_BASE_IDX                                                            5
13366 #define regBIFPLR3_0_PCIE_DLF_ENH_CAP_LIST                                                              0x400d00
13367 #define regBIFPLR3_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
13368 #define regBIFPLR3_0_DATA_LINK_FEATURE_CAP                                                              0x400d01
13369 #define regBIFPLR3_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
13370 #define regBIFPLR3_0_DATA_LINK_FEATURE_STATUS                                                           0x400d02
13371 #define regBIFPLR3_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
13372 #define regBIFPLR3_0_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x400d04
13373 #define regBIFPLR3_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
13374 #define regBIFPLR3_0_LINK_CAP_16GT                                                                      0x400d05
13375 #define regBIFPLR3_0_LINK_CAP_16GT_BASE_IDX                                                             5
13376 #define regBIFPLR3_0_LINK_CNTL_16GT                                                                     0x400d06
13377 #define regBIFPLR3_0_LINK_CNTL_16GT_BASE_IDX                                                            5
13378 #define regBIFPLR3_0_LINK_STATUS_16GT                                                                   0x400d07
13379 #define regBIFPLR3_0_LINK_STATUS_16GT_BASE_IDX                                                          5
13380 #define regBIFPLR3_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x400d08
13381 #define regBIFPLR3_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
13382 #define regBIFPLR3_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x400d09
13383 #define regBIFPLR3_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
13384 #define regBIFPLR3_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x400d0a
13385 #define regBIFPLR3_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
13386 #define regBIFPLR3_0_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x400d0c
13387 #define regBIFPLR3_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13388 #define regBIFPLR3_0_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x400d0c
13389 #define regBIFPLR3_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13390 #define regBIFPLR3_0_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x400d0c
13391 #define regBIFPLR3_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13392 #define regBIFPLR3_0_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x400d0c
13393 #define regBIFPLR3_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13394 #define regBIFPLR3_0_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x400d0d
13395 #define regBIFPLR3_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13396 #define regBIFPLR3_0_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x400d0d
13397 #define regBIFPLR3_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13398 #define regBIFPLR3_0_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x400d0d
13399 #define regBIFPLR3_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13400 #define regBIFPLR3_0_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x400d0d
13401 #define regBIFPLR3_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13402 #define regBIFPLR3_0_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x400d0e
13403 #define regBIFPLR3_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13404 #define regBIFPLR3_0_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x400d0e
13405 #define regBIFPLR3_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13406 #define regBIFPLR3_0_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x400d0e
13407 #define regBIFPLR3_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13408 #define regBIFPLR3_0_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x400d0e
13409 #define regBIFPLR3_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13410 #define regBIFPLR3_0_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x400d0f
13411 #define regBIFPLR3_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13412 #define regBIFPLR3_0_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x400d0f
13413 #define regBIFPLR3_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13414 #define regBIFPLR3_0_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x400d0f
13415 #define regBIFPLR3_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13416 #define regBIFPLR3_0_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x400d0f
13417 #define regBIFPLR3_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13418 #define regBIFPLR3_0_PCIE_MARGINING_ENH_CAP_LIST                                                        0x400d10
13419 #define regBIFPLR3_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
13420 #define regBIFPLR3_0_MARGINING_PORT_CAP                                                                 0x400d11
13421 #define regBIFPLR3_0_MARGINING_PORT_CAP_BASE_IDX                                                        5
13422 #define regBIFPLR3_0_MARGINING_PORT_STATUS                                                              0x400d11
13423 #define regBIFPLR3_0_MARGINING_PORT_STATUS_BASE_IDX                                                     5
13424 #define regBIFPLR3_0_LANE_0_MARGINING_LANE_CNTL                                                         0x400d12
13425 #define regBIFPLR3_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
13426 #define regBIFPLR3_0_LANE_0_MARGINING_LANE_STATUS                                                       0x400d12
13427 #define regBIFPLR3_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
13428 #define regBIFPLR3_0_LANE_1_MARGINING_LANE_CNTL                                                         0x400d13
13429 #define regBIFPLR3_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
13430 #define regBIFPLR3_0_LANE_1_MARGINING_LANE_STATUS                                                       0x400d13
13431 #define regBIFPLR3_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
13432 #define regBIFPLR3_0_LANE_2_MARGINING_LANE_CNTL                                                         0x400d14
13433 #define regBIFPLR3_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
13434 #define regBIFPLR3_0_LANE_2_MARGINING_LANE_STATUS                                                       0x400d14
13435 #define regBIFPLR3_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
13436 #define regBIFPLR3_0_LANE_3_MARGINING_LANE_CNTL                                                         0x400d15
13437 #define regBIFPLR3_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
13438 #define regBIFPLR3_0_LANE_3_MARGINING_LANE_STATUS                                                       0x400d15
13439 #define regBIFPLR3_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
13440 #define regBIFPLR3_0_LANE_4_MARGINING_LANE_CNTL                                                         0x400d16
13441 #define regBIFPLR3_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
13442 #define regBIFPLR3_0_LANE_4_MARGINING_LANE_STATUS                                                       0x400d16
13443 #define regBIFPLR3_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
13444 #define regBIFPLR3_0_LANE_5_MARGINING_LANE_CNTL                                                         0x400d17
13445 #define regBIFPLR3_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
13446 #define regBIFPLR3_0_LANE_5_MARGINING_LANE_STATUS                                                       0x400d17
13447 #define regBIFPLR3_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
13448 #define regBIFPLR3_0_LANE_6_MARGINING_LANE_CNTL                                                         0x400d18
13449 #define regBIFPLR3_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
13450 #define regBIFPLR3_0_LANE_6_MARGINING_LANE_STATUS                                                       0x400d18
13451 #define regBIFPLR3_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
13452 #define regBIFPLR3_0_LANE_7_MARGINING_LANE_CNTL                                                         0x400d19
13453 #define regBIFPLR3_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
13454 #define regBIFPLR3_0_LANE_7_MARGINING_LANE_STATUS                                                       0x400d19
13455 #define regBIFPLR3_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
13456 #define regBIFPLR3_0_LANE_8_MARGINING_LANE_CNTL                                                         0x400d1a
13457 #define regBIFPLR3_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
13458 #define regBIFPLR3_0_LANE_8_MARGINING_LANE_STATUS                                                       0x400d1a
13459 #define regBIFPLR3_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
13460 #define regBIFPLR3_0_LANE_9_MARGINING_LANE_CNTL                                                         0x400d1b
13461 #define regBIFPLR3_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
13462 #define regBIFPLR3_0_LANE_9_MARGINING_LANE_STATUS                                                       0x400d1b
13463 #define regBIFPLR3_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
13464 #define regBIFPLR3_0_LANE_10_MARGINING_LANE_CNTL                                                        0x400d1c
13465 #define regBIFPLR3_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
13466 #define regBIFPLR3_0_LANE_10_MARGINING_LANE_STATUS                                                      0x400d1c
13467 #define regBIFPLR3_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
13468 #define regBIFPLR3_0_LANE_11_MARGINING_LANE_CNTL                                                        0x400d1d
13469 #define regBIFPLR3_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
13470 #define regBIFPLR3_0_LANE_11_MARGINING_LANE_STATUS                                                      0x400d1d
13471 #define regBIFPLR3_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
13472 #define regBIFPLR3_0_LANE_12_MARGINING_LANE_CNTL                                                        0x400d1e
13473 #define regBIFPLR3_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
13474 #define regBIFPLR3_0_LANE_12_MARGINING_LANE_STATUS                                                      0x400d1e
13475 #define regBIFPLR3_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
13476 #define regBIFPLR3_0_LANE_13_MARGINING_LANE_CNTL                                                        0x400d1f
13477 #define regBIFPLR3_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
13478 #define regBIFPLR3_0_LANE_13_MARGINING_LANE_STATUS                                                      0x400d1f
13479 #define regBIFPLR3_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
13480 #define regBIFPLR3_0_LANE_14_MARGINING_LANE_CNTL                                                        0x400d20
13481 #define regBIFPLR3_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
13482 #define regBIFPLR3_0_LANE_14_MARGINING_LANE_STATUS                                                      0x400d20
13483 #define regBIFPLR3_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
13484 #define regBIFPLR3_0_LANE_15_MARGINING_LANE_CNTL                                                        0x400d21
13485 #define regBIFPLR3_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
13486 #define regBIFPLR3_0_LANE_15_MARGINING_LANE_STATUS                                                      0x400d21
13487 #define regBIFPLR3_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
13488 #define regBIFPLR3_0_PCIE_CCIX_CAP_LIST                                                                 0x400d22
13489 #define regBIFPLR3_0_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
13490 #define regBIFPLR3_0_PCIE_CCIX_HEADER_1                                                                 0x400d23
13491 #define regBIFPLR3_0_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
13492 #define regBIFPLR3_0_PCIE_CCIX_HEADER_2                                                                 0x400d24
13493 #define regBIFPLR3_0_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
13494 #define regBIFPLR3_0_PCIE_CCIX_CAP                                                                      0x400d24
13495 #define regBIFPLR3_0_PCIE_CCIX_CAP_BASE_IDX                                                             5
13496 #define regBIFPLR3_0_PCIE_CCIX_ESM_REQD_CAP                                                             0x400d25
13497 #define regBIFPLR3_0_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
13498 #define regBIFPLR3_0_PCIE_CCIX_ESM_OPTL_CAP                                                             0x400d26
13499 #define regBIFPLR3_0_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
13500 #define regBIFPLR3_0_PCIE_CCIX_ESM_STATUS                                                               0x400d27
13501 #define regBIFPLR3_0_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
13502 #define regBIFPLR3_0_PCIE_CCIX_ESM_CNTL                                                                 0x400d28
13503 #define regBIFPLR3_0_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
13504 #define regBIFPLR3_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x400d29
13505 #define regBIFPLR3_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13506 #define regBIFPLR3_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x400d29
13507 #define regBIFPLR3_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13508 #define regBIFPLR3_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x400d29
13509 #define regBIFPLR3_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13510 #define regBIFPLR3_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x400d29
13511 #define regBIFPLR3_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13512 #define regBIFPLR3_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x400d2a
13513 #define regBIFPLR3_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13514 #define regBIFPLR3_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x400d2a
13515 #define regBIFPLR3_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13516 #define regBIFPLR3_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x400d2a
13517 #define regBIFPLR3_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13518 #define regBIFPLR3_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x400d2a
13519 #define regBIFPLR3_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13520 #define regBIFPLR3_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x400d2b
13521 #define regBIFPLR3_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13522 #define regBIFPLR3_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x400d2b
13523 #define regBIFPLR3_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
13524 #define regBIFPLR3_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x400d2b
13525 #define regBIFPLR3_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
13526 #define regBIFPLR3_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x400d2b
13527 #define regBIFPLR3_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
13528 #define regBIFPLR3_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x400d2c
13529 #define regBIFPLR3_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
13530 #define regBIFPLR3_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x400d2c
13531 #define regBIFPLR3_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
13532 #define regBIFPLR3_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x400d2c
13533 #define regBIFPLR3_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
13534 #define regBIFPLR3_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x400d2c
13535 #define regBIFPLR3_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
13536 #define regBIFPLR3_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x400d2d
13537 #define regBIFPLR3_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13538 #define regBIFPLR3_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x400d2d
13539 #define regBIFPLR3_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13540 #define regBIFPLR3_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x400d2d
13541 #define regBIFPLR3_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13542 #define regBIFPLR3_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x400d2d
13543 #define regBIFPLR3_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13544 #define regBIFPLR3_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x400d2e
13545 #define regBIFPLR3_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13546 #define regBIFPLR3_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x400d2e
13547 #define regBIFPLR3_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13548 #define regBIFPLR3_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x400d2e
13549 #define regBIFPLR3_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13550 #define regBIFPLR3_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x400d2e
13551 #define regBIFPLR3_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13552 #define regBIFPLR3_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x400d2f
13553 #define regBIFPLR3_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13554 #define regBIFPLR3_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x400d2f
13555 #define regBIFPLR3_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
13556 #define regBIFPLR3_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x400d2f
13557 #define regBIFPLR3_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13558 #define regBIFPLR3_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x400d2f
13559 #define regBIFPLR3_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13560 #define regBIFPLR3_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x400d30
13561 #define regBIFPLR3_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13562 #define regBIFPLR3_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x400d30
13563 #define regBIFPLR3_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13564 #define regBIFPLR3_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x400d30
13565 #define regBIFPLR3_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13566 #define regBIFPLR3_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x400d30
13567 #define regBIFPLR3_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
13568 #define regBIFPLR3_0_PCIE_CCIX_TRANS_CAP                                                                0x400d31
13569 #define regBIFPLR3_0_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
13570 #define regBIFPLR3_0_PCIE_CCIX_TRANS_CNTL                                                               0x400d32
13571 #define regBIFPLR3_0_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
13572 #define regBIFPLR3_0_LINK_CAP_32GT                                                                      0x400d41
13573 #define regBIFPLR3_0_LINK_CAP_32GT_BASE_IDX                                                             5
13574 #define regBIFPLR3_0_LINK_CNTL_32GT                                                                     0x400d42
13575 #define regBIFPLR3_0_LINK_CNTL_32GT_BASE_IDX                                                            5
13576 #define regBIFPLR3_0_LINK_STATUS_32GT                                                                   0x400d43
13577 #define regBIFPLR3_0_LINK_STATUS_32GT_BASE_IDX                                                          5
13578 
13579 
13580 // addressBlock: nbio_pcie0_bifplr4_cfgdecp
13581 // base address: 0x11104000
13582 #define regBIFPLR4_0_VENDOR_ID                                                                          0x401000
13583 #define regBIFPLR4_0_VENDOR_ID_BASE_IDX                                                                 5
13584 #define regBIFPLR4_0_DEVICE_ID                                                                          0x401000
13585 #define regBIFPLR4_0_DEVICE_ID_BASE_IDX                                                                 5
13586 #define regBIFPLR4_0_COMMAND                                                                            0x401001
13587 #define regBIFPLR4_0_COMMAND_BASE_IDX                                                                   5
13588 #define regBIFPLR4_0_STATUS                                                                             0x401001
13589 #define regBIFPLR4_0_STATUS_BASE_IDX                                                                    5
13590 #define regBIFPLR4_0_REVISION_ID                                                                        0x401002
13591 #define regBIFPLR4_0_REVISION_ID_BASE_IDX                                                               5
13592 #define regBIFPLR4_0_PROG_INTERFACE                                                                     0x401002
13593 #define regBIFPLR4_0_PROG_INTERFACE_BASE_IDX                                                            5
13594 #define regBIFPLR4_0_SUB_CLASS                                                                          0x401002
13595 #define regBIFPLR4_0_SUB_CLASS_BASE_IDX                                                                 5
13596 #define regBIFPLR4_0_BASE_CLASS                                                                         0x401002
13597 #define regBIFPLR4_0_BASE_CLASS_BASE_IDX                                                                5
13598 #define regBIFPLR4_0_CACHE_LINE                                                                         0x401003
13599 #define regBIFPLR4_0_CACHE_LINE_BASE_IDX                                                                5
13600 #define regBIFPLR4_0_LATENCY                                                                            0x401003
13601 #define regBIFPLR4_0_LATENCY_BASE_IDX                                                                   5
13602 #define regBIFPLR4_0_HEADER                                                                             0x401003
13603 #define regBIFPLR4_0_HEADER_BASE_IDX                                                                    5
13604 #define regBIFPLR4_0_BIST                                                                               0x401003
13605 #define regBIFPLR4_0_BIST_BASE_IDX                                                                      5
13606 #define regBIFPLR4_0_SUB_BUS_NUMBER_LATENCY                                                             0x401006
13607 #define regBIFPLR4_0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
13608 #define regBIFPLR4_0_IO_BASE_LIMIT                                                                      0x401007
13609 #define regBIFPLR4_0_IO_BASE_LIMIT_BASE_IDX                                                             5
13610 #define regBIFPLR4_0_SECONDARY_STATUS                                                                   0x401007
13611 #define regBIFPLR4_0_SECONDARY_STATUS_BASE_IDX                                                          5
13612 #define regBIFPLR4_0_MEM_BASE_LIMIT                                                                     0x401008
13613 #define regBIFPLR4_0_MEM_BASE_LIMIT_BASE_IDX                                                            5
13614 #define regBIFPLR4_0_PREF_BASE_LIMIT                                                                    0x401009
13615 #define regBIFPLR4_0_PREF_BASE_LIMIT_BASE_IDX                                                           5
13616 #define regBIFPLR4_0_PREF_BASE_UPPER                                                                    0x40100a
13617 #define regBIFPLR4_0_PREF_BASE_UPPER_BASE_IDX                                                           5
13618 #define regBIFPLR4_0_PREF_LIMIT_UPPER                                                                   0x40100b
13619 #define regBIFPLR4_0_PREF_LIMIT_UPPER_BASE_IDX                                                          5
13620 #define regBIFPLR4_0_IO_BASE_LIMIT_HI                                                                   0x40100c
13621 #define regBIFPLR4_0_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
13622 #define regBIFPLR4_0_CAP_PTR                                                                            0x40100d
13623 #define regBIFPLR4_0_CAP_PTR_BASE_IDX                                                                   5
13624 #define regBIFPLR4_0_ROM_BASE_ADDR                                                                      0x40100e
13625 #define regBIFPLR4_0_ROM_BASE_ADDR_BASE_IDX                                                             5
13626 #define regBIFPLR4_0_INTERRUPT_LINE                                                                     0x40100f
13627 #define regBIFPLR4_0_INTERRUPT_LINE_BASE_IDX                                                            5
13628 #define regBIFPLR4_0_INTERRUPT_PIN                                                                      0x40100f
13629 #define regBIFPLR4_0_INTERRUPT_PIN_BASE_IDX                                                             5
13630 #define regBIFPLR4_0_EXT_BRIDGE_CNTL                                                                    0x401010
13631 #define regBIFPLR4_0_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
13632 #define regBIFPLR4_0_VENDOR_CAP_LIST                                                                    0x401012
13633 #define regBIFPLR4_0_VENDOR_CAP_LIST_BASE_IDX                                                           5
13634 #define regBIFPLR4_0_ADAPTER_ID_W                                                                       0x401013
13635 #define regBIFPLR4_0_ADAPTER_ID_W_BASE_IDX                                                              5
13636 #define regBIFPLR4_0_PMI_CAP_LIST                                                                       0x401014
13637 #define regBIFPLR4_0_PMI_CAP_LIST_BASE_IDX                                                              5
13638 #define regBIFPLR4_0_PMI_CAP                                                                            0x401014
13639 #define regBIFPLR4_0_PMI_CAP_BASE_IDX                                                                   5
13640 #define regBIFPLR4_0_PMI_STATUS_CNTL                                                                    0x401015
13641 #define regBIFPLR4_0_PMI_STATUS_CNTL_BASE_IDX                                                           5
13642 #define regBIFPLR4_0_PCIE_CAP_LIST                                                                      0x401016
13643 #define regBIFPLR4_0_PCIE_CAP_LIST_BASE_IDX                                                             5
13644 #define regBIFPLR4_0_PCIE_CAP                                                                           0x401016
13645 #define regBIFPLR4_0_PCIE_CAP_BASE_IDX                                                                  5
13646 #define regBIFPLR4_0_DEVICE_CAP                                                                         0x401017
13647 #define regBIFPLR4_0_DEVICE_CAP_BASE_IDX                                                                5
13648 #define regBIFPLR4_0_DEVICE_CNTL                                                                        0x401018
13649 #define regBIFPLR4_0_DEVICE_CNTL_BASE_IDX                                                               5
13650 #define regBIFPLR4_0_DEVICE_STATUS                                                                      0x401018
13651 #define regBIFPLR4_0_DEVICE_STATUS_BASE_IDX                                                             5
13652 #define regBIFPLR4_0_LINK_CAP                                                                           0x401019
13653 #define regBIFPLR4_0_LINK_CAP_BASE_IDX                                                                  5
13654 #define regBIFPLR4_0_LINK_CNTL                                                                          0x40101a
13655 #define regBIFPLR4_0_LINK_CNTL_BASE_IDX                                                                 5
13656 #define regBIFPLR4_0_LINK_STATUS                                                                        0x40101a
13657 #define regBIFPLR4_0_LINK_STATUS_BASE_IDX                                                               5
13658 #define regBIFPLR4_0_SLOT_CAP                                                                           0x40101b
13659 #define regBIFPLR4_0_SLOT_CAP_BASE_IDX                                                                  5
13660 #define regBIFPLR4_0_SLOT_CNTL                                                                          0x40101c
13661 #define regBIFPLR4_0_SLOT_CNTL_BASE_IDX                                                                 5
13662 #define regBIFPLR4_0_SLOT_STATUS                                                                        0x40101c
13663 #define regBIFPLR4_0_SLOT_STATUS_BASE_IDX                                                               5
13664 #define regBIFPLR4_0_ROOT_CNTL                                                                          0x40101d
13665 #define regBIFPLR4_0_ROOT_CNTL_BASE_IDX                                                                 5
13666 #define regBIFPLR4_0_ROOT_CAP                                                                           0x40101d
13667 #define regBIFPLR4_0_ROOT_CAP_BASE_IDX                                                                  5
13668 #define regBIFPLR4_0_ROOT_STATUS                                                                        0x40101e
13669 #define regBIFPLR4_0_ROOT_STATUS_BASE_IDX                                                               5
13670 #define regBIFPLR4_0_DEVICE_CAP2                                                                        0x40101f
13671 #define regBIFPLR4_0_DEVICE_CAP2_BASE_IDX                                                               5
13672 #define regBIFPLR4_0_DEVICE_CNTL2                                                                       0x401020
13673 #define regBIFPLR4_0_DEVICE_CNTL2_BASE_IDX                                                              5
13674 #define regBIFPLR4_0_DEVICE_STATUS2                                                                     0x401020
13675 #define regBIFPLR4_0_DEVICE_STATUS2_BASE_IDX                                                            5
13676 #define regBIFPLR4_0_LINK_CAP2                                                                          0x401021
13677 #define regBIFPLR4_0_LINK_CAP2_BASE_IDX                                                                 5
13678 #define regBIFPLR4_0_LINK_CNTL2                                                                         0x401022
13679 #define regBIFPLR4_0_LINK_CNTL2_BASE_IDX                                                                5
13680 #define regBIFPLR4_0_LINK_STATUS2                                                                       0x401022
13681 #define regBIFPLR4_0_LINK_STATUS2_BASE_IDX                                                              5
13682 #define regBIFPLR4_0_SLOT_CAP2                                                                          0x401023
13683 #define regBIFPLR4_0_SLOT_CAP2_BASE_IDX                                                                 5
13684 #define regBIFPLR4_0_SLOT_CNTL2                                                                         0x401024
13685 #define regBIFPLR4_0_SLOT_CNTL2_BASE_IDX                                                                5
13686 #define regBIFPLR4_0_SLOT_STATUS2                                                                       0x401024
13687 #define regBIFPLR4_0_SLOT_STATUS2_BASE_IDX                                                              5
13688 #define regBIFPLR4_0_MSI_CAP_LIST                                                                       0x401028
13689 #define regBIFPLR4_0_MSI_CAP_LIST_BASE_IDX                                                              5
13690 #define regBIFPLR4_0_MSI_MSG_CNTL                                                                       0x401028
13691 #define regBIFPLR4_0_MSI_MSG_CNTL_BASE_IDX                                                              5
13692 #define regBIFPLR4_0_MSI_MSG_ADDR_LO                                                                    0x401029
13693 #define regBIFPLR4_0_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
13694 #define regBIFPLR4_0_MSI_MSG_ADDR_HI                                                                    0x40102a
13695 #define regBIFPLR4_0_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
13696 #define regBIFPLR4_0_MSI_MSG_DATA                                                                       0x40102a
13697 #define regBIFPLR4_0_MSI_MSG_DATA_BASE_IDX                                                              5
13698 #define regBIFPLR4_0_MSI_MSG_DATA_64                                                                    0x40102b
13699 #define regBIFPLR4_0_MSI_MSG_DATA_64_BASE_IDX                                                           5
13700 #define regBIFPLR4_0_SSID_CAP_LIST                                                                      0x401030
13701 #define regBIFPLR4_0_SSID_CAP_LIST_BASE_IDX                                                             5
13702 #define regBIFPLR4_0_SSID_CAP                                                                           0x401031
13703 #define regBIFPLR4_0_SSID_CAP_BASE_IDX                                                                  5
13704 #define regBIFPLR4_0_MSI_MAP_CAP_LIST                                                                   0x401032
13705 #define regBIFPLR4_0_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
13706 #define regBIFPLR4_0_MSI_MAP_CAP                                                                        0x401032
13707 #define regBIFPLR4_0_MSI_MAP_CAP_BASE_IDX                                                               5
13708 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x401040
13709 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
13710 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC_HDR                                                           0x401041
13711 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
13712 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC1                                                              0x401042
13713 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
13714 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC2                                                              0x401043
13715 #define regBIFPLR4_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
13716 #define regBIFPLR4_0_PCIE_VC_ENH_CAP_LIST                                                               0x401044
13717 #define regBIFPLR4_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
13718 #define regBIFPLR4_0_PCIE_PORT_VC_CAP_REG1                                                              0x401045
13719 #define regBIFPLR4_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
13720 #define regBIFPLR4_0_PCIE_PORT_VC_CAP_REG2                                                              0x401046
13721 #define regBIFPLR4_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
13722 #define regBIFPLR4_0_PCIE_PORT_VC_CNTL                                                                  0x401047
13723 #define regBIFPLR4_0_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
13724 #define regBIFPLR4_0_PCIE_PORT_VC_STATUS                                                                0x401047
13725 #define regBIFPLR4_0_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
13726 #define regBIFPLR4_0_PCIE_VC0_RESOURCE_CAP                                                              0x401048
13727 #define regBIFPLR4_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
13728 #define regBIFPLR4_0_PCIE_VC0_RESOURCE_CNTL                                                             0x401049
13729 #define regBIFPLR4_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
13730 #define regBIFPLR4_0_PCIE_VC0_RESOURCE_STATUS                                                           0x40104a
13731 #define regBIFPLR4_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
13732 #define regBIFPLR4_0_PCIE_VC1_RESOURCE_CAP                                                              0x40104b
13733 #define regBIFPLR4_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
13734 #define regBIFPLR4_0_PCIE_VC1_RESOURCE_CNTL                                                             0x40104c
13735 #define regBIFPLR4_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
13736 #define regBIFPLR4_0_PCIE_VC1_RESOURCE_STATUS                                                           0x40104d
13737 #define regBIFPLR4_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
13738 #define regBIFPLR4_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x401050
13739 #define regBIFPLR4_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
13740 #define regBIFPLR4_0_PCIE_DEV_SERIAL_NUM_DW1                                                            0x401051
13741 #define regBIFPLR4_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
13742 #define regBIFPLR4_0_PCIE_DEV_SERIAL_NUM_DW2                                                            0x401052
13743 #define regBIFPLR4_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
13744 #define regBIFPLR4_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x401054
13745 #define regBIFPLR4_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
13746 #define regBIFPLR4_0_PCIE_UNCORR_ERR_STATUS                                                             0x401055
13747 #define regBIFPLR4_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
13748 #define regBIFPLR4_0_PCIE_UNCORR_ERR_MASK                                                               0x401056
13749 #define regBIFPLR4_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
13750 #define regBIFPLR4_0_PCIE_UNCORR_ERR_SEVERITY                                                           0x401057
13751 #define regBIFPLR4_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
13752 #define regBIFPLR4_0_PCIE_CORR_ERR_STATUS                                                               0x401058
13753 #define regBIFPLR4_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
13754 #define regBIFPLR4_0_PCIE_CORR_ERR_MASK                                                                 0x401059
13755 #define regBIFPLR4_0_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
13756 #define regBIFPLR4_0_PCIE_ADV_ERR_CAP_CNTL                                                              0x40105a
13757 #define regBIFPLR4_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
13758 #define regBIFPLR4_0_PCIE_HDR_LOG0                                                                      0x40105b
13759 #define regBIFPLR4_0_PCIE_HDR_LOG0_BASE_IDX                                                             5
13760 #define regBIFPLR4_0_PCIE_HDR_LOG1                                                                      0x40105c
13761 #define regBIFPLR4_0_PCIE_HDR_LOG1_BASE_IDX                                                             5
13762 #define regBIFPLR4_0_PCIE_HDR_LOG2                                                                      0x40105d
13763 #define regBIFPLR4_0_PCIE_HDR_LOG2_BASE_IDX                                                             5
13764 #define regBIFPLR4_0_PCIE_HDR_LOG3                                                                      0x40105e
13765 #define regBIFPLR4_0_PCIE_HDR_LOG3_BASE_IDX                                                             5
13766 #define regBIFPLR4_0_PCIE_ROOT_ERR_CMD                                                                  0x40105f
13767 #define regBIFPLR4_0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
13768 #define regBIFPLR4_0_PCIE_ROOT_ERR_STATUS                                                               0x401060
13769 #define regBIFPLR4_0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
13770 #define regBIFPLR4_0_PCIE_ERR_SRC_ID                                                                    0x401061
13771 #define regBIFPLR4_0_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
13772 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG0                                                               0x401062
13773 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
13774 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG1                                                               0x401063
13775 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
13776 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG2                                                               0x401064
13777 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
13778 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG3                                                               0x401065
13779 #define regBIFPLR4_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
13780 #define regBIFPLR4_0_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x40109c
13781 #define regBIFPLR4_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
13782 #define regBIFPLR4_0_PCIE_LINK_CNTL3                                                                    0x40109d
13783 #define regBIFPLR4_0_PCIE_LINK_CNTL3_BASE_IDX                                                           5
13784 #define regBIFPLR4_0_PCIE_LANE_ERROR_STATUS                                                             0x40109e
13785 #define regBIFPLR4_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
13786 #define regBIFPLR4_0_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x40109f
13787 #define regBIFPLR4_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
13788 #define regBIFPLR4_0_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x40109f
13789 #define regBIFPLR4_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
13790 #define regBIFPLR4_0_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4010a0
13791 #define regBIFPLR4_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
13792 #define regBIFPLR4_0_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4010a0
13793 #define regBIFPLR4_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
13794 #define regBIFPLR4_0_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4010a1
13795 #define regBIFPLR4_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
13796 #define regBIFPLR4_0_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4010a1
13797 #define regBIFPLR4_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
13798 #define regBIFPLR4_0_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4010a2
13799 #define regBIFPLR4_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
13800 #define regBIFPLR4_0_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4010a2
13801 #define regBIFPLR4_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
13802 #define regBIFPLR4_0_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4010a3
13803 #define regBIFPLR4_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
13804 #define regBIFPLR4_0_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4010a3
13805 #define regBIFPLR4_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
13806 #define regBIFPLR4_0_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4010a4
13807 #define regBIFPLR4_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
13808 #define regBIFPLR4_0_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4010a4
13809 #define regBIFPLR4_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
13810 #define regBIFPLR4_0_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4010a5
13811 #define regBIFPLR4_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
13812 #define regBIFPLR4_0_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4010a5
13813 #define regBIFPLR4_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
13814 #define regBIFPLR4_0_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4010a6
13815 #define regBIFPLR4_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
13816 #define regBIFPLR4_0_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4010a6
13817 #define regBIFPLR4_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
13818 #define regBIFPLR4_0_PCIE_ACS_ENH_CAP_LIST                                                              0x4010a8
13819 #define regBIFPLR4_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
13820 #define regBIFPLR4_0_PCIE_ACS_CAP                                                                       0x4010a9
13821 #define regBIFPLR4_0_PCIE_ACS_CAP_BASE_IDX                                                              5
13822 #define regBIFPLR4_0_PCIE_ACS_CNTL                                                                      0x4010a9
13823 #define regBIFPLR4_0_PCIE_ACS_CNTL_BASE_IDX                                                             5
13824 #define regBIFPLR4_0_PCIE_MC_ENH_CAP_LIST                                                               0x4010bc
13825 #define regBIFPLR4_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
13826 #define regBIFPLR4_0_PCIE_MC_CAP                                                                        0x4010bd
13827 #define regBIFPLR4_0_PCIE_MC_CAP_BASE_IDX                                                               5
13828 #define regBIFPLR4_0_PCIE_MC_CNTL                                                                       0x4010bd
13829 #define regBIFPLR4_0_PCIE_MC_CNTL_BASE_IDX                                                              5
13830 #define regBIFPLR4_0_PCIE_MC_ADDR0                                                                      0x4010be
13831 #define regBIFPLR4_0_PCIE_MC_ADDR0_BASE_IDX                                                             5
13832 #define regBIFPLR4_0_PCIE_MC_ADDR1                                                                      0x4010bf
13833 #define regBIFPLR4_0_PCIE_MC_ADDR1_BASE_IDX                                                             5
13834 #define regBIFPLR4_0_PCIE_MC_RCV0                                                                       0x4010c0
13835 #define regBIFPLR4_0_PCIE_MC_RCV0_BASE_IDX                                                              5
13836 #define regBIFPLR4_0_PCIE_MC_RCV1                                                                       0x4010c1
13837 #define regBIFPLR4_0_PCIE_MC_RCV1_BASE_IDX                                                              5
13838 #define regBIFPLR4_0_PCIE_MC_BLOCK_ALL0                                                                 0x4010c2
13839 #define regBIFPLR4_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
13840 #define regBIFPLR4_0_PCIE_MC_BLOCK_ALL1                                                                 0x4010c3
13841 #define regBIFPLR4_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
13842 #define regBIFPLR4_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4010c4
13843 #define regBIFPLR4_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
13844 #define regBIFPLR4_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4010c5
13845 #define regBIFPLR4_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
13846 #define regBIFPLR4_0_PCIE_MC_OVERLAY_BAR0                                                               0x4010c6
13847 #define regBIFPLR4_0_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
13848 #define regBIFPLR4_0_PCIE_MC_OVERLAY_BAR1                                                               0x4010c7
13849 #define regBIFPLR4_0_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
13850 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4010dc
13851 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
13852 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CAP                                                                 0x4010dd
13853 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
13854 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CNTL                                                                0x4010de
13855 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
13856 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CNTL2                                                               0x4010df
13857 #define regBIFPLR4_0_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
13858 #define regBIFPLR4_0_PCIE_DPC_ENH_CAP_LIST                                                              0x4010e0
13859 #define regBIFPLR4_0_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
13860 #define regBIFPLR4_0_PCIE_DPC_CAP_LIST                                                                  0x4010e1
13861 #define regBIFPLR4_0_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
13862 #define regBIFPLR4_0_PCIE_DPC_CNTL                                                                      0x4010e1
13863 #define regBIFPLR4_0_PCIE_DPC_CNTL_BASE_IDX                                                             5
13864 #define regBIFPLR4_0_PCIE_DPC_STATUS                                                                    0x4010e2
13865 #define regBIFPLR4_0_PCIE_DPC_STATUS_BASE_IDX                                                           5
13866 #define regBIFPLR4_0_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4010e2
13867 #define regBIFPLR4_0_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
13868 #define regBIFPLR4_0_PCIE_RP_PIO_STATUS                                                                 0x4010e3
13869 #define regBIFPLR4_0_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
13870 #define regBIFPLR4_0_PCIE_RP_PIO_MASK                                                                   0x4010e4
13871 #define regBIFPLR4_0_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
13872 #define regBIFPLR4_0_PCIE_RP_PIO_SEVERITY                                                               0x4010e5
13873 #define regBIFPLR4_0_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
13874 #define regBIFPLR4_0_PCIE_RP_PIO_SYSERROR                                                               0x4010e6
13875 #define regBIFPLR4_0_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
13876 #define regBIFPLR4_0_PCIE_RP_PIO_EXCEPTION                                                              0x4010e7
13877 #define regBIFPLR4_0_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
13878 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG0                                                               0x4010e8
13879 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
13880 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG1                                                               0x4010e9
13881 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
13882 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG2                                                               0x4010ea
13883 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
13884 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG3                                                               0x4010eb
13885 #define regBIFPLR4_0_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
13886 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4010ed
13887 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
13888 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4010ee
13889 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
13890 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4010ef
13891 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
13892 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4010f0
13893 #define regBIFPLR4_0_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
13894 #define regBIFPLR4_0_PCIE_ESM_CAP_LIST                                                                  0x4010f1
13895 #define regBIFPLR4_0_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
13896 #define regBIFPLR4_0_PCIE_ESM_HEADER_1                                                                  0x4010f2
13897 #define regBIFPLR4_0_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
13898 #define regBIFPLR4_0_PCIE_ESM_HEADER_2                                                                  0x4010f3
13899 #define regBIFPLR4_0_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
13900 #define regBIFPLR4_0_PCIE_ESM_STATUS                                                                    0x4010f3
13901 #define regBIFPLR4_0_PCIE_ESM_STATUS_BASE_IDX                                                           5
13902 #define regBIFPLR4_0_PCIE_ESM_CTRL                                                                      0x4010f4
13903 #define regBIFPLR4_0_PCIE_ESM_CTRL_BASE_IDX                                                             5
13904 #define regBIFPLR4_0_PCIE_ESM_CAP_1                                                                     0x4010f5
13905 #define regBIFPLR4_0_PCIE_ESM_CAP_1_BASE_IDX                                                            5
13906 #define regBIFPLR4_0_PCIE_ESM_CAP_2                                                                     0x4010f6
13907 #define regBIFPLR4_0_PCIE_ESM_CAP_2_BASE_IDX                                                            5
13908 #define regBIFPLR4_0_PCIE_ESM_CAP_3                                                                     0x4010f7
13909 #define regBIFPLR4_0_PCIE_ESM_CAP_3_BASE_IDX                                                            5
13910 #define regBIFPLR4_0_PCIE_ESM_CAP_4                                                                     0x4010f8
13911 #define regBIFPLR4_0_PCIE_ESM_CAP_4_BASE_IDX                                                            5
13912 #define regBIFPLR4_0_PCIE_ESM_CAP_5                                                                     0x4010f9
13913 #define regBIFPLR4_0_PCIE_ESM_CAP_5_BASE_IDX                                                            5
13914 #define regBIFPLR4_0_PCIE_ESM_CAP_6                                                                     0x4010fa
13915 #define regBIFPLR4_0_PCIE_ESM_CAP_6_BASE_IDX                                                            5
13916 #define regBIFPLR4_0_PCIE_ESM_CAP_7                                                                     0x4010fb
13917 #define regBIFPLR4_0_PCIE_ESM_CAP_7_BASE_IDX                                                            5
13918 #define regBIFPLR4_0_PCIE_DLF_ENH_CAP_LIST                                                              0x401100
13919 #define regBIFPLR4_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
13920 #define regBIFPLR4_0_DATA_LINK_FEATURE_CAP                                                              0x401101
13921 #define regBIFPLR4_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
13922 #define regBIFPLR4_0_DATA_LINK_FEATURE_STATUS                                                           0x401102
13923 #define regBIFPLR4_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
13924 #define regBIFPLR4_0_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x401104
13925 #define regBIFPLR4_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
13926 #define regBIFPLR4_0_LINK_CAP_16GT                                                                      0x401105
13927 #define regBIFPLR4_0_LINK_CAP_16GT_BASE_IDX                                                             5
13928 #define regBIFPLR4_0_LINK_CNTL_16GT                                                                     0x401106
13929 #define regBIFPLR4_0_LINK_CNTL_16GT_BASE_IDX                                                            5
13930 #define regBIFPLR4_0_LINK_STATUS_16GT                                                                   0x401107
13931 #define regBIFPLR4_0_LINK_STATUS_16GT_BASE_IDX                                                          5
13932 #define regBIFPLR4_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x401108
13933 #define regBIFPLR4_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
13934 #define regBIFPLR4_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x401109
13935 #define regBIFPLR4_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
13936 #define regBIFPLR4_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x40110a
13937 #define regBIFPLR4_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
13938 #define regBIFPLR4_0_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x40110c
13939 #define regBIFPLR4_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13940 #define regBIFPLR4_0_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x40110c
13941 #define regBIFPLR4_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13942 #define regBIFPLR4_0_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x40110c
13943 #define regBIFPLR4_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13944 #define regBIFPLR4_0_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x40110c
13945 #define regBIFPLR4_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13946 #define regBIFPLR4_0_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x40110d
13947 #define regBIFPLR4_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13948 #define regBIFPLR4_0_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x40110d
13949 #define regBIFPLR4_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13950 #define regBIFPLR4_0_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x40110d
13951 #define regBIFPLR4_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13952 #define regBIFPLR4_0_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x40110d
13953 #define regBIFPLR4_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13954 #define regBIFPLR4_0_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x40110e
13955 #define regBIFPLR4_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13956 #define regBIFPLR4_0_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x40110e
13957 #define regBIFPLR4_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
13958 #define regBIFPLR4_0_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x40110e
13959 #define regBIFPLR4_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13960 #define regBIFPLR4_0_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x40110e
13961 #define regBIFPLR4_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13962 #define regBIFPLR4_0_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x40110f
13963 #define regBIFPLR4_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13964 #define regBIFPLR4_0_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x40110f
13965 #define regBIFPLR4_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13966 #define regBIFPLR4_0_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x40110f
13967 #define regBIFPLR4_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13968 #define regBIFPLR4_0_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x40110f
13969 #define regBIFPLR4_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
13970 #define regBIFPLR4_0_PCIE_MARGINING_ENH_CAP_LIST                                                        0x401110
13971 #define regBIFPLR4_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
13972 #define regBIFPLR4_0_MARGINING_PORT_CAP                                                                 0x401111
13973 #define regBIFPLR4_0_MARGINING_PORT_CAP_BASE_IDX                                                        5
13974 #define regBIFPLR4_0_MARGINING_PORT_STATUS                                                              0x401111
13975 #define regBIFPLR4_0_MARGINING_PORT_STATUS_BASE_IDX                                                     5
13976 #define regBIFPLR4_0_LANE_0_MARGINING_LANE_CNTL                                                         0x401112
13977 #define regBIFPLR4_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
13978 #define regBIFPLR4_0_LANE_0_MARGINING_LANE_STATUS                                                       0x401112
13979 #define regBIFPLR4_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
13980 #define regBIFPLR4_0_LANE_1_MARGINING_LANE_CNTL                                                         0x401113
13981 #define regBIFPLR4_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
13982 #define regBIFPLR4_0_LANE_1_MARGINING_LANE_STATUS                                                       0x401113
13983 #define regBIFPLR4_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
13984 #define regBIFPLR4_0_LANE_2_MARGINING_LANE_CNTL                                                         0x401114
13985 #define regBIFPLR4_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
13986 #define regBIFPLR4_0_LANE_2_MARGINING_LANE_STATUS                                                       0x401114
13987 #define regBIFPLR4_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
13988 #define regBIFPLR4_0_LANE_3_MARGINING_LANE_CNTL                                                         0x401115
13989 #define regBIFPLR4_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
13990 #define regBIFPLR4_0_LANE_3_MARGINING_LANE_STATUS                                                       0x401115
13991 #define regBIFPLR4_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
13992 #define regBIFPLR4_0_LANE_4_MARGINING_LANE_CNTL                                                         0x401116
13993 #define regBIFPLR4_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
13994 #define regBIFPLR4_0_LANE_4_MARGINING_LANE_STATUS                                                       0x401116
13995 #define regBIFPLR4_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
13996 #define regBIFPLR4_0_LANE_5_MARGINING_LANE_CNTL                                                         0x401117
13997 #define regBIFPLR4_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
13998 #define regBIFPLR4_0_LANE_5_MARGINING_LANE_STATUS                                                       0x401117
13999 #define regBIFPLR4_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
14000 #define regBIFPLR4_0_LANE_6_MARGINING_LANE_CNTL                                                         0x401118
14001 #define regBIFPLR4_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
14002 #define regBIFPLR4_0_LANE_6_MARGINING_LANE_STATUS                                                       0x401118
14003 #define regBIFPLR4_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
14004 #define regBIFPLR4_0_LANE_7_MARGINING_LANE_CNTL                                                         0x401119
14005 #define regBIFPLR4_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
14006 #define regBIFPLR4_0_LANE_7_MARGINING_LANE_STATUS                                                       0x401119
14007 #define regBIFPLR4_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
14008 #define regBIFPLR4_0_LANE_8_MARGINING_LANE_CNTL                                                         0x40111a
14009 #define regBIFPLR4_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
14010 #define regBIFPLR4_0_LANE_8_MARGINING_LANE_STATUS                                                       0x40111a
14011 #define regBIFPLR4_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
14012 #define regBIFPLR4_0_LANE_9_MARGINING_LANE_CNTL                                                         0x40111b
14013 #define regBIFPLR4_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
14014 #define regBIFPLR4_0_LANE_9_MARGINING_LANE_STATUS                                                       0x40111b
14015 #define regBIFPLR4_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
14016 #define regBIFPLR4_0_LANE_10_MARGINING_LANE_CNTL                                                        0x40111c
14017 #define regBIFPLR4_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
14018 #define regBIFPLR4_0_LANE_10_MARGINING_LANE_STATUS                                                      0x40111c
14019 #define regBIFPLR4_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
14020 #define regBIFPLR4_0_LANE_11_MARGINING_LANE_CNTL                                                        0x40111d
14021 #define regBIFPLR4_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
14022 #define regBIFPLR4_0_LANE_11_MARGINING_LANE_STATUS                                                      0x40111d
14023 #define regBIFPLR4_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
14024 #define regBIFPLR4_0_LANE_12_MARGINING_LANE_CNTL                                                        0x40111e
14025 #define regBIFPLR4_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
14026 #define regBIFPLR4_0_LANE_12_MARGINING_LANE_STATUS                                                      0x40111e
14027 #define regBIFPLR4_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
14028 #define regBIFPLR4_0_LANE_13_MARGINING_LANE_CNTL                                                        0x40111f
14029 #define regBIFPLR4_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
14030 #define regBIFPLR4_0_LANE_13_MARGINING_LANE_STATUS                                                      0x40111f
14031 #define regBIFPLR4_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
14032 #define regBIFPLR4_0_LANE_14_MARGINING_LANE_CNTL                                                        0x401120
14033 #define regBIFPLR4_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
14034 #define regBIFPLR4_0_LANE_14_MARGINING_LANE_STATUS                                                      0x401120
14035 #define regBIFPLR4_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
14036 #define regBIFPLR4_0_LANE_15_MARGINING_LANE_CNTL                                                        0x401121
14037 #define regBIFPLR4_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
14038 #define regBIFPLR4_0_LANE_15_MARGINING_LANE_STATUS                                                      0x401121
14039 #define regBIFPLR4_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
14040 #define regBIFPLR4_0_PCIE_CCIX_CAP_LIST                                                                 0x401122
14041 #define regBIFPLR4_0_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
14042 #define regBIFPLR4_0_PCIE_CCIX_HEADER_1                                                                 0x401123
14043 #define regBIFPLR4_0_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
14044 #define regBIFPLR4_0_PCIE_CCIX_HEADER_2                                                                 0x401124
14045 #define regBIFPLR4_0_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
14046 #define regBIFPLR4_0_PCIE_CCIX_CAP                                                                      0x401124
14047 #define regBIFPLR4_0_PCIE_CCIX_CAP_BASE_IDX                                                             5
14048 #define regBIFPLR4_0_PCIE_CCIX_ESM_REQD_CAP                                                             0x401125
14049 #define regBIFPLR4_0_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
14050 #define regBIFPLR4_0_PCIE_CCIX_ESM_OPTL_CAP                                                             0x401126
14051 #define regBIFPLR4_0_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
14052 #define regBIFPLR4_0_PCIE_CCIX_ESM_STATUS                                                               0x401127
14053 #define regBIFPLR4_0_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
14054 #define regBIFPLR4_0_PCIE_CCIX_ESM_CNTL                                                                 0x401128
14055 #define regBIFPLR4_0_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
14056 #define regBIFPLR4_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x401129
14057 #define regBIFPLR4_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14058 #define regBIFPLR4_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x401129
14059 #define regBIFPLR4_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14060 #define regBIFPLR4_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x401129
14061 #define regBIFPLR4_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14062 #define regBIFPLR4_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x401129
14063 #define regBIFPLR4_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14064 #define regBIFPLR4_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x40112a
14065 #define regBIFPLR4_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14066 #define regBIFPLR4_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x40112a
14067 #define regBIFPLR4_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14068 #define regBIFPLR4_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x40112a
14069 #define regBIFPLR4_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14070 #define regBIFPLR4_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x40112a
14071 #define regBIFPLR4_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14072 #define regBIFPLR4_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x40112b
14073 #define regBIFPLR4_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14074 #define regBIFPLR4_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x40112b
14075 #define regBIFPLR4_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
14076 #define regBIFPLR4_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x40112b
14077 #define regBIFPLR4_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
14078 #define regBIFPLR4_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x40112b
14079 #define regBIFPLR4_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
14080 #define regBIFPLR4_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x40112c
14081 #define regBIFPLR4_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
14082 #define regBIFPLR4_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x40112c
14083 #define regBIFPLR4_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
14084 #define regBIFPLR4_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x40112c
14085 #define regBIFPLR4_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
14086 #define regBIFPLR4_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x40112c
14087 #define regBIFPLR4_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
14088 #define regBIFPLR4_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x40112d
14089 #define regBIFPLR4_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14090 #define regBIFPLR4_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x40112d
14091 #define regBIFPLR4_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14092 #define regBIFPLR4_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x40112d
14093 #define regBIFPLR4_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14094 #define regBIFPLR4_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x40112d
14095 #define regBIFPLR4_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14096 #define regBIFPLR4_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x40112e
14097 #define regBIFPLR4_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14098 #define regBIFPLR4_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x40112e
14099 #define regBIFPLR4_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14100 #define regBIFPLR4_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x40112e
14101 #define regBIFPLR4_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14102 #define regBIFPLR4_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x40112e
14103 #define regBIFPLR4_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14104 #define regBIFPLR4_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x40112f
14105 #define regBIFPLR4_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14106 #define regBIFPLR4_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x40112f
14107 #define regBIFPLR4_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
14108 #define regBIFPLR4_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x40112f
14109 #define regBIFPLR4_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
14110 #define regBIFPLR4_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x40112f
14111 #define regBIFPLR4_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
14112 #define regBIFPLR4_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x401130
14113 #define regBIFPLR4_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
14114 #define regBIFPLR4_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x401130
14115 #define regBIFPLR4_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
14116 #define regBIFPLR4_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x401130
14117 #define regBIFPLR4_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
14118 #define regBIFPLR4_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x401130
14119 #define regBIFPLR4_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
14120 #define regBIFPLR4_0_PCIE_CCIX_TRANS_CAP                                                                0x401131
14121 #define regBIFPLR4_0_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
14122 #define regBIFPLR4_0_PCIE_CCIX_TRANS_CNTL                                                               0x401132
14123 #define regBIFPLR4_0_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
14124 #define regBIFPLR4_0_LINK_CAP_32GT                                                                      0x401141
14125 #define regBIFPLR4_0_LINK_CAP_32GT_BASE_IDX                                                             5
14126 #define regBIFPLR4_0_LINK_CNTL_32GT                                                                     0x401142
14127 #define regBIFPLR4_0_LINK_CNTL_32GT_BASE_IDX                                                            5
14128 #define regBIFPLR4_0_LINK_STATUS_32GT                                                                   0x401143
14129 #define regBIFPLR4_0_LINK_STATUS_32GT_BASE_IDX                                                          5
14130 
14131 
14132 // addressBlock: nbio_pcie0_bifp0_pciedir_p
14133 // base address: 0x11140000
14134 #define regBIFP0_0_PCIEP_RESERVED                                                                       0x410000
14135 #define regBIFP0_0_PCIEP_RESERVED_BASE_IDX                                                              5
14136 #define regBIFP0_0_PCIEP_SCRATCH                                                                        0x410001
14137 #define regBIFP0_0_PCIEP_SCRATCH_BASE_IDX                                                               5
14138 #define regBIFP0_0_PCIEP_PORT_CNTL                                                                      0x410010
14139 #define regBIFP0_0_PCIEP_PORT_CNTL_BASE_IDX                                                             5
14140 #define regBIFP0_0_PCIE_TX_REQUESTER_ID                                                                 0x410021
14141 #define regBIFP0_0_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
14142 #define regBIFP0_0_PCIE_P_PORT_LANE_STATUS                                                              0x410050
14143 #define regBIFP0_0_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
14144 #define regBIFP0_0_PCIE_ERR_CNTL                                                                        0x41006a
14145 #define regBIFP0_0_PCIE_ERR_CNTL_BASE_IDX                                                               5
14146 #define regBIFP0_0_PCIE_RX_CNTL                                                                         0x410070
14147 #define regBIFP0_0_PCIE_RX_CNTL_BASE_IDX                                                                5
14148 #define regBIFP0_0_PCIE_RX_EXPECTED_SEQNUM                                                              0x410071
14149 #define regBIFP0_0_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
14150 #define regBIFP0_0_PCIE_RX_VENDOR_SPECIFIC                                                              0x410072
14151 #define regBIFP0_0_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14152 #define regBIFP0_0_PCIE_RX_CNTL3                                                                        0x410074
14153 #define regBIFP0_0_PCIE_RX_CNTL3_BASE_IDX                                                               5
14154 #define regBIFP0_0_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x410080
14155 #define regBIFP0_0_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
14156 #define regBIFP0_0_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x410081
14157 #define regBIFP0_0_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
14158 #define regBIFP0_0_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x410082
14159 #define regBIFP0_0_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
14160 #define regBIFP0_0_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x410083
14161 #define regBIFP0_0_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
14162 #define regBIFP0_0_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x410084
14163 #define regBIFP0_0_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
14164 #define regBIFP0_0_PCIEP_NAK_COUNTER                                                                    0x410086
14165 #define regBIFP0_0_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
14166 #define regBIFP0_0_PCIE_LC_CNTL                                                                         0x4100a0
14167 #define regBIFP0_0_PCIE_LC_CNTL_BASE_IDX                                                                5
14168 #define regBIFP0_0_PCIE_LC_TRAINING_CNTL                                                                0x4100a1
14169 #define regBIFP0_0_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
14170 #define regBIFP0_0_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4100a2
14171 #define regBIFP0_0_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
14172 #define regBIFP0_0_PCIE_LC_N_FTS_CNTL                                                                   0x4100a3
14173 #define regBIFP0_0_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
14174 #define regBIFP0_0_PCIE_LC_SPEED_CNTL                                                                   0x4100a4
14175 #define regBIFP0_0_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
14176 #define regBIFP0_0_PCIE_LC_STATE0                                                                       0x4100a5
14177 #define regBIFP0_0_PCIE_LC_STATE0_BASE_IDX                                                              5
14178 #define regBIFP0_0_PCIE_LC_STATE1                                                                       0x4100a6
14179 #define regBIFP0_0_PCIE_LC_STATE1_BASE_IDX                                                              5
14180 #define regBIFP0_0_PCIE_LC_STATE2                                                                       0x4100a7
14181 #define regBIFP0_0_PCIE_LC_STATE2_BASE_IDX                                                              5
14182 #define regBIFP0_0_PCIE_LC_STATE3                                                                       0x4100a8
14183 #define regBIFP0_0_PCIE_LC_STATE3_BASE_IDX                                                              5
14184 #define regBIFP0_0_PCIE_LC_STATE4                                                                       0x4100a9
14185 #define regBIFP0_0_PCIE_LC_STATE4_BASE_IDX                                                              5
14186 #define regBIFP0_0_PCIE_LC_STATE5                                                                       0x4100aa
14187 #define regBIFP0_0_PCIE_LC_STATE5_BASE_IDX                                                              5
14188 #define regBIFP0_0_PCIE_LC_CNTL2                                                                        0x4100b1
14189 #define regBIFP0_0_PCIE_LC_CNTL2_BASE_IDX                                                               5
14190 #define regBIFP0_0_PCIE_LC_BW_CHANGE_CNTL                                                               0x4100b2
14191 #define regBIFP0_0_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
14192 #define regBIFP0_0_PCIE_LC_CDR_CNTL                                                                     0x4100b3
14193 #define regBIFP0_0_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
14194 #define regBIFP0_0_PCIE_LC_LANE_CNTL                                                                    0x4100b4
14195 #define regBIFP0_0_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
14196 #define regBIFP0_0_PCIE_LC_CNTL3                                                                        0x4100b5
14197 #define regBIFP0_0_PCIE_LC_CNTL3_BASE_IDX                                                               5
14198 #define regBIFP0_0_PCIE_LC_CNTL4                                                                        0x4100b6
14199 #define regBIFP0_0_PCIE_LC_CNTL4_BASE_IDX                                                               5
14200 #define regBIFP0_0_PCIE_LC_CNTL5                                                                        0x4100b7
14201 #define regBIFP0_0_PCIE_LC_CNTL5_BASE_IDX                                                               5
14202 #define regBIFP0_0_PCIE_LC_FORCE_COEFF                                                                  0x4100b8
14203 #define regBIFP0_0_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
14204 #define regBIFP0_0_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4100b9
14205 #define regBIFP0_0_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
14206 #define regBIFP0_0_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4100ba
14207 #define regBIFP0_0_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
14208 #define regBIFP0_0_PCIE_LC_CNTL6                                                                        0x4100bb
14209 #define regBIFP0_0_PCIE_LC_CNTL6_BASE_IDX                                                               5
14210 #define regBIFP0_0_PCIE_LC_CNTL7                                                                        0x4100bc
14211 #define regBIFP0_0_PCIE_LC_CNTL7_BASE_IDX                                                               5
14212 #define regBIFP0_0_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4100be
14213 #define regBIFP0_0_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
14214 #define regBIFP0_0_PCIEP_STRAP_LC                                                                       0x4100c0
14215 #define regBIFP0_0_PCIEP_STRAP_LC_BASE_IDX                                                              5
14216 #define regBIFP0_0_PCIEP_STRAP_MISC                                                                     0x4100c1
14217 #define regBIFP0_0_PCIEP_STRAP_MISC_BASE_IDX                                                            5
14218 #define regBIFP0_0_PCIEP_STRAP_LC2                                                                      0x4100c2
14219 #define regBIFP0_0_PCIEP_STRAP_LC2_BASE_IDX                                                             5
14220 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE                                                               0x4100c6
14221 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
14222 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4100c7
14223 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
14224 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4100c8
14225 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
14226 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4100c9
14227 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
14228 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4100ca
14229 #define regBIFP0_0_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
14230 #define regBIFP0_0_PCIEP_BCH_ECC_CNTL                                                                   0x4100d0
14231 #define regBIFP0_0_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
14232 #define regBIFP0_0_PCIE_LC_CNTL8                                                                        0x4100dd
14233 #define regBIFP0_0_PCIE_LC_CNTL8_BASE_IDX                                                               5
14234 #define regBIFP0_0_PCIE_LC_CNTL9                                                                        0x4100de
14235 #define regBIFP0_0_PCIE_LC_CNTL9_BASE_IDX                                                               5
14236 #define regBIFP0_0_PCIE_LC_FORCE_COEFF2                                                                 0x4100df
14237 #define regBIFP0_0_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
14238 #define regBIFP0_0_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4100e0
14239 #define regBIFP0_0_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
14240 #define regBIFP0_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4100e2
14241 #define regBIFP0_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
14242 #define regBIFP0_0_PCIE_LC_CNTL10                                                                       0x4100e3
14243 #define regBIFP0_0_PCIE_LC_CNTL10_BASE_IDX                                                              5
14244 #define regBIFP0_0_PCIE_LC_SAVE_RESTORE_1                                                               0x4100e6
14245 #define regBIFP0_0_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
14246 #define regBIFP0_0_PCIE_LC_SAVE_RESTORE_2                                                               0x4100e7
14247 #define regBIFP0_0_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
14248 #define regBIFP0_0_PCIE_LC_CNTL11                                                                       0x410103
14249 #define regBIFP0_0_PCIE_LC_CNTL11_BASE_IDX                                                              5
14250 #define regBIFP0_0_PCIE_LC_CNTL12                                                                       0x410104
14251 #define regBIFP0_0_PCIE_LC_CNTL12_BASE_IDX                                                              5
14252 #define regBIFP0_0_PCIE_LC_SPEED_CNTL2                                                                  0x410105
14253 #define regBIFP0_0_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
14254 #define regBIFP0_0_PCIE_LC_FORCE_COEFF3                                                                 0x410106
14255 #define regBIFP0_0_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
14256 #define regBIFP0_0_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x410107
14257 #define regBIFP0_0_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
14258 #define regBIFP0_0_PCIE_TX_SEQ                                                                          0x410188
14259 #define regBIFP0_0_PCIE_TX_SEQ_BASE_IDX                                                                 5
14260 #define regBIFP0_0_PCIE_TX_REPLAY                                                                       0x410189
14261 #define regBIFP0_0_PCIE_TX_REPLAY_BASE_IDX                                                              5
14262 #define regBIFP0_0_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x41018c
14263 #define regBIFP0_0_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
14264 #define regBIFP0_0_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x410190
14265 #define regBIFP0_0_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
14266 #define regBIFP0_0_PCIE_TX_VENDOR_SPECIFIC                                                              0x410194
14267 #define regBIFP0_0_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14268 #define regBIFP0_0_PCIE_TX_NOP_DLLP                                                                     0x410195
14269 #define regBIFP0_0_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
14270 #define regBIFP0_0_PCIE_TX_REQUEST_NUM_CNTL                                                             0x410198
14271 #define regBIFP0_0_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
14272 #define regBIFP0_0_PCIE_TX_CREDITS_ADVT_P                                                               0x4101a0
14273 #define regBIFP0_0_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
14274 #define regBIFP0_0_PCIE_TX_CREDITS_ADVT_NP                                                              0x4101a1
14275 #define regBIFP0_0_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
14276 #define regBIFP0_0_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4101a2
14277 #define regBIFP0_0_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
14278 #define regBIFP0_0_PCIE_TX_CREDITS_INIT_P                                                               0x4101a3
14279 #define regBIFP0_0_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
14280 #define regBIFP0_0_PCIE_TX_CREDITS_INIT_NP                                                              0x4101a4
14281 #define regBIFP0_0_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
14282 #define regBIFP0_0_PCIE_TX_CREDITS_INIT_CPL                                                             0x4101a5
14283 #define regBIFP0_0_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
14284 #define regBIFP0_0_PCIE_TX_CREDITS_STATUS                                                               0x4101a6
14285 #define regBIFP0_0_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
14286 #define regBIFP0_0_PCIE_FC_P                                                                            0x4101a8
14287 #define regBIFP0_0_PCIE_FC_P_BASE_IDX                                                                   5
14288 #define regBIFP0_0_PCIE_FC_NP                                                                           0x4101a9
14289 #define regBIFP0_0_PCIE_FC_NP_BASE_IDX                                                                  5
14290 #define regBIFP0_0_PCIE_FC_CPL                                                                          0x4101aa
14291 #define regBIFP0_0_PCIE_FC_CPL_BASE_IDX                                                                 5
14292 #define regBIFP0_0_PCIE_FC_P_VC1                                                                        0x4101ab
14293 #define regBIFP0_0_PCIE_FC_P_VC1_BASE_IDX                                                               5
14294 #define regBIFP0_0_PCIE_FC_NP_VC1                                                                       0x4101ac
14295 #define regBIFP0_0_PCIE_FC_NP_VC1_BASE_IDX                                                              5
14296 #define regBIFP0_0_PCIE_FC_CPL_VC1                                                                      0x4101ad
14297 #define regBIFP0_0_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
14298 
14299 
14300 // addressBlock: nbio_pcie0_bifp1_pciedir_p
14301 // base address: 0x11141000
14302 #define regBIFP1_0_PCIEP_RESERVED                                                                       0x410400
14303 #define regBIFP1_0_PCIEP_RESERVED_BASE_IDX                                                              5
14304 #define regBIFP1_0_PCIEP_SCRATCH                                                                        0x410401
14305 #define regBIFP1_0_PCIEP_SCRATCH_BASE_IDX                                                               5
14306 #define regBIFP1_0_PCIEP_PORT_CNTL                                                                      0x410410
14307 #define regBIFP1_0_PCIEP_PORT_CNTL_BASE_IDX                                                             5
14308 #define regBIFP1_0_PCIE_TX_REQUESTER_ID                                                                 0x410421
14309 #define regBIFP1_0_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
14310 #define regBIFP1_0_PCIE_P_PORT_LANE_STATUS                                                              0x410450
14311 #define regBIFP1_0_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
14312 #define regBIFP1_0_PCIE_ERR_CNTL                                                                        0x41046a
14313 #define regBIFP1_0_PCIE_ERR_CNTL_BASE_IDX                                                               5
14314 #define regBIFP1_0_PCIE_RX_CNTL                                                                         0x410470
14315 #define regBIFP1_0_PCIE_RX_CNTL_BASE_IDX                                                                5
14316 #define regBIFP1_0_PCIE_RX_EXPECTED_SEQNUM                                                              0x410471
14317 #define regBIFP1_0_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
14318 #define regBIFP1_0_PCIE_RX_VENDOR_SPECIFIC                                                              0x410472
14319 #define regBIFP1_0_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14320 #define regBIFP1_0_PCIE_RX_CNTL3                                                                        0x410474
14321 #define regBIFP1_0_PCIE_RX_CNTL3_BASE_IDX                                                               5
14322 #define regBIFP1_0_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x410480
14323 #define regBIFP1_0_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
14324 #define regBIFP1_0_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x410481
14325 #define regBIFP1_0_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
14326 #define regBIFP1_0_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x410482
14327 #define regBIFP1_0_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
14328 #define regBIFP1_0_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x410483
14329 #define regBIFP1_0_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
14330 #define regBIFP1_0_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x410484
14331 #define regBIFP1_0_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
14332 #define regBIFP1_0_PCIEP_NAK_COUNTER                                                                    0x410486
14333 #define regBIFP1_0_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
14334 #define regBIFP1_0_PCIE_LC_CNTL                                                                         0x4104a0
14335 #define regBIFP1_0_PCIE_LC_CNTL_BASE_IDX                                                                5
14336 #define regBIFP1_0_PCIE_LC_TRAINING_CNTL                                                                0x4104a1
14337 #define regBIFP1_0_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
14338 #define regBIFP1_0_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4104a2
14339 #define regBIFP1_0_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
14340 #define regBIFP1_0_PCIE_LC_N_FTS_CNTL                                                                   0x4104a3
14341 #define regBIFP1_0_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
14342 #define regBIFP1_0_PCIE_LC_SPEED_CNTL                                                                   0x4104a4
14343 #define regBIFP1_0_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
14344 #define regBIFP1_0_PCIE_LC_STATE0                                                                       0x4104a5
14345 #define regBIFP1_0_PCIE_LC_STATE0_BASE_IDX                                                              5
14346 #define regBIFP1_0_PCIE_LC_STATE1                                                                       0x4104a6
14347 #define regBIFP1_0_PCIE_LC_STATE1_BASE_IDX                                                              5
14348 #define regBIFP1_0_PCIE_LC_STATE2                                                                       0x4104a7
14349 #define regBIFP1_0_PCIE_LC_STATE2_BASE_IDX                                                              5
14350 #define regBIFP1_0_PCIE_LC_STATE3                                                                       0x4104a8
14351 #define regBIFP1_0_PCIE_LC_STATE3_BASE_IDX                                                              5
14352 #define regBIFP1_0_PCIE_LC_STATE4                                                                       0x4104a9
14353 #define regBIFP1_0_PCIE_LC_STATE4_BASE_IDX                                                              5
14354 #define regBIFP1_0_PCIE_LC_STATE5                                                                       0x4104aa
14355 #define regBIFP1_0_PCIE_LC_STATE5_BASE_IDX                                                              5
14356 #define regBIFP1_0_PCIE_LC_CNTL2                                                                        0x4104b1
14357 #define regBIFP1_0_PCIE_LC_CNTL2_BASE_IDX                                                               5
14358 #define regBIFP1_0_PCIE_LC_BW_CHANGE_CNTL                                                               0x4104b2
14359 #define regBIFP1_0_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
14360 #define regBIFP1_0_PCIE_LC_CDR_CNTL                                                                     0x4104b3
14361 #define regBIFP1_0_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
14362 #define regBIFP1_0_PCIE_LC_LANE_CNTL                                                                    0x4104b4
14363 #define regBIFP1_0_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
14364 #define regBIFP1_0_PCIE_LC_CNTL3                                                                        0x4104b5
14365 #define regBIFP1_0_PCIE_LC_CNTL3_BASE_IDX                                                               5
14366 #define regBIFP1_0_PCIE_LC_CNTL4                                                                        0x4104b6
14367 #define regBIFP1_0_PCIE_LC_CNTL4_BASE_IDX                                                               5
14368 #define regBIFP1_0_PCIE_LC_CNTL5                                                                        0x4104b7
14369 #define regBIFP1_0_PCIE_LC_CNTL5_BASE_IDX                                                               5
14370 #define regBIFP1_0_PCIE_LC_FORCE_COEFF                                                                  0x4104b8
14371 #define regBIFP1_0_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
14372 #define regBIFP1_0_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4104b9
14373 #define regBIFP1_0_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
14374 #define regBIFP1_0_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4104ba
14375 #define regBIFP1_0_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
14376 #define regBIFP1_0_PCIE_LC_CNTL6                                                                        0x4104bb
14377 #define regBIFP1_0_PCIE_LC_CNTL6_BASE_IDX                                                               5
14378 #define regBIFP1_0_PCIE_LC_CNTL7                                                                        0x4104bc
14379 #define regBIFP1_0_PCIE_LC_CNTL7_BASE_IDX                                                               5
14380 #define regBIFP1_0_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4104be
14381 #define regBIFP1_0_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
14382 #define regBIFP1_0_PCIEP_STRAP_LC                                                                       0x4104c0
14383 #define regBIFP1_0_PCIEP_STRAP_LC_BASE_IDX                                                              5
14384 #define regBIFP1_0_PCIEP_STRAP_MISC                                                                     0x4104c1
14385 #define regBIFP1_0_PCIEP_STRAP_MISC_BASE_IDX                                                            5
14386 #define regBIFP1_0_PCIEP_STRAP_LC2                                                                      0x4104c2
14387 #define regBIFP1_0_PCIEP_STRAP_LC2_BASE_IDX                                                             5
14388 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE                                                               0x4104c6
14389 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
14390 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4104c7
14391 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
14392 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4104c8
14393 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
14394 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4104c9
14395 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
14396 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4104ca
14397 #define regBIFP1_0_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
14398 #define regBIFP1_0_PCIEP_BCH_ECC_CNTL                                                                   0x4104d0
14399 #define regBIFP1_0_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
14400 #define regBIFP1_0_PCIE_LC_CNTL8                                                                        0x4104dd
14401 #define regBIFP1_0_PCIE_LC_CNTL8_BASE_IDX                                                               5
14402 #define regBIFP1_0_PCIE_LC_CNTL9                                                                        0x4104de
14403 #define regBIFP1_0_PCIE_LC_CNTL9_BASE_IDX                                                               5
14404 #define regBIFP1_0_PCIE_LC_FORCE_COEFF2                                                                 0x4104df
14405 #define regBIFP1_0_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
14406 #define regBIFP1_0_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4104e0
14407 #define regBIFP1_0_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
14408 #define regBIFP1_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4104e2
14409 #define regBIFP1_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
14410 #define regBIFP1_0_PCIE_LC_CNTL10                                                                       0x4104e3
14411 #define regBIFP1_0_PCIE_LC_CNTL10_BASE_IDX                                                              5
14412 #define regBIFP1_0_PCIE_LC_SAVE_RESTORE_1                                                               0x4104e6
14413 #define regBIFP1_0_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
14414 #define regBIFP1_0_PCIE_LC_SAVE_RESTORE_2                                                               0x4104e7
14415 #define regBIFP1_0_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
14416 #define regBIFP1_0_PCIE_LC_CNTL11                                                                       0x410503
14417 #define regBIFP1_0_PCIE_LC_CNTL11_BASE_IDX                                                              5
14418 #define regBIFP1_0_PCIE_LC_CNTL12                                                                       0x410504
14419 #define regBIFP1_0_PCIE_LC_CNTL12_BASE_IDX                                                              5
14420 #define regBIFP1_0_PCIE_LC_SPEED_CNTL2                                                                  0x410505
14421 #define regBIFP1_0_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
14422 #define regBIFP1_0_PCIE_LC_FORCE_COEFF3                                                                 0x410506
14423 #define regBIFP1_0_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
14424 #define regBIFP1_0_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x410507
14425 #define regBIFP1_0_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
14426 #define regBIFP1_0_PCIE_TX_SEQ                                                                          0x410588
14427 #define regBIFP1_0_PCIE_TX_SEQ_BASE_IDX                                                                 5
14428 #define regBIFP1_0_PCIE_TX_REPLAY                                                                       0x410589
14429 #define regBIFP1_0_PCIE_TX_REPLAY_BASE_IDX                                                              5
14430 #define regBIFP1_0_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x41058c
14431 #define regBIFP1_0_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
14432 #define regBIFP1_0_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x410590
14433 #define regBIFP1_0_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
14434 #define regBIFP1_0_PCIE_TX_VENDOR_SPECIFIC                                                              0x410594
14435 #define regBIFP1_0_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14436 #define regBIFP1_0_PCIE_TX_NOP_DLLP                                                                     0x410595
14437 #define regBIFP1_0_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
14438 #define regBIFP1_0_PCIE_TX_REQUEST_NUM_CNTL                                                             0x410598
14439 #define regBIFP1_0_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
14440 #define regBIFP1_0_PCIE_TX_CREDITS_ADVT_P                                                               0x4105a0
14441 #define regBIFP1_0_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
14442 #define regBIFP1_0_PCIE_TX_CREDITS_ADVT_NP                                                              0x4105a1
14443 #define regBIFP1_0_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
14444 #define regBIFP1_0_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4105a2
14445 #define regBIFP1_0_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
14446 #define regBIFP1_0_PCIE_TX_CREDITS_INIT_P                                                               0x4105a3
14447 #define regBIFP1_0_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
14448 #define regBIFP1_0_PCIE_TX_CREDITS_INIT_NP                                                              0x4105a4
14449 #define regBIFP1_0_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
14450 #define regBIFP1_0_PCIE_TX_CREDITS_INIT_CPL                                                             0x4105a5
14451 #define regBIFP1_0_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
14452 #define regBIFP1_0_PCIE_TX_CREDITS_STATUS                                                               0x4105a6
14453 #define regBIFP1_0_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
14454 #define regBIFP1_0_PCIE_FC_P                                                                            0x4105a8
14455 #define regBIFP1_0_PCIE_FC_P_BASE_IDX                                                                   5
14456 #define regBIFP1_0_PCIE_FC_NP                                                                           0x4105a9
14457 #define regBIFP1_0_PCIE_FC_NP_BASE_IDX                                                                  5
14458 #define regBIFP1_0_PCIE_FC_CPL                                                                          0x4105aa
14459 #define regBIFP1_0_PCIE_FC_CPL_BASE_IDX                                                                 5
14460 #define regBIFP1_0_PCIE_FC_P_VC1                                                                        0x4105ab
14461 #define regBIFP1_0_PCIE_FC_P_VC1_BASE_IDX                                                               5
14462 #define regBIFP1_0_PCIE_FC_NP_VC1                                                                       0x4105ac
14463 #define regBIFP1_0_PCIE_FC_NP_VC1_BASE_IDX                                                              5
14464 #define regBIFP1_0_PCIE_FC_CPL_VC1                                                                      0x4105ad
14465 #define regBIFP1_0_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
14466 
14467 
14468 // addressBlock: nbio_pcie0_bifp2_pciedir_p
14469 // base address: 0x11142000
14470 #define regBIFP2_0_PCIEP_RESERVED                                                                       0x410800
14471 #define regBIFP2_0_PCIEP_RESERVED_BASE_IDX                                                              5
14472 #define regBIFP2_0_PCIEP_SCRATCH                                                                        0x410801
14473 #define regBIFP2_0_PCIEP_SCRATCH_BASE_IDX                                                               5
14474 #define regBIFP2_0_PCIEP_PORT_CNTL                                                                      0x410810
14475 #define regBIFP2_0_PCIEP_PORT_CNTL_BASE_IDX                                                             5
14476 #define regBIFP2_0_PCIE_TX_REQUESTER_ID                                                                 0x410821
14477 #define regBIFP2_0_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
14478 #define regBIFP2_0_PCIE_P_PORT_LANE_STATUS                                                              0x410850
14479 #define regBIFP2_0_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
14480 #define regBIFP2_0_PCIE_ERR_CNTL                                                                        0x41086a
14481 #define regBIFP2_0_PCIE_ERR_CNTL_BASE_IDX                                                               5
14482 #define regBIFP2_0_PCIE_RX_CNTL                                                                         0x410870
14483 #define regBIFP2_0_PCIE_RX_CNTL_BASE_IDX                                                                5
14484 #define regBIFP2_0_PCIE_RX_EXPECTED_SEQNUM                                                              0x410871
14485 #define regBIFP2_0_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
14486 #define regBIFP2_0_PCIE_RX_VENDOR_SPECIFIC                                                              0x410872
14487 #define regBIFP2_0_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14488 #define regBIFP2_0_PCIE_RX_CNTL3                                                                        0x410874
14489 #define regBIFP2_0_PCIE_RX_CNTL3_BASE_IDX                                                               5
14490 #define regBIFP2_0_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x410880
14491 #define regBIFP2_0_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
14492 #define regBIFP2_0_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x410881
14493 #define regBIFP2_0_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
14494 #define regBIFP2_0_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x410882
14495 #define regBIFP2_0_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
14496 #define regBIFP2_0_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x410883
14497 #define regBIFP2_0_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
14498 #define regBIFP2_0_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x410884
14499 #define regBIFP2_0_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
14500 #define regBIFP2_0_PCIEP_NAK_COUNTER                                                                    0x410886
14501 #define regBIFP2_0_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
14502 #define regBIFP2_0_PCIE_LC_CNTL                                                                         0x4108a0
14503 #define regBIFP2_0_PCIE_LC_CNTL_BASE_IDX                                                                5
14504 #define regBIFP2_0_PCIE_LC_TRAINING_CNTL                                                                0x4108a1
14505 #define regBIFP2_0_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
14506 #define regBIFP2_0_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4108a2
14507 #define regBIFP2_0_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
14508 #define regBIFP2_0_PCIE_LC_N_FTS_CNTL                                                                   0x4108a3
14509 #define regBIFP2_0_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
14510 #define regBIFP2_0_PCIE_LC_SPEED_CNTL                                                                   0x4108a4
14511 #define regBIFP2_0_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
14512 #define regBIFP2_0_PCIE_LC_STATE0                                                                       0x4108a5
14513 #define regBIFP2_0_PCIE_LC_STATE0_BASE_IDX                                                              5
14514 #define regBIFP2_0_PCIE_LC_STATE1                                                                       0x4108a6
14515 #define regBIFP2_0_PCIE_LC_STATE1_BASE_IDX                                                              5
14516 #define regBIFP2_0_PCIE_LC_STATE2                                                                       0x4108a7
14517 #define regBIFP2_0_PCIE_LC_STATE2_BASE_IDX                                                              5
14518 #define regBIFP2_0_PCIE_LC_STATE3                                                                       0x4108a8
14519 #define regBIFP2_0_PCIE_LC_STATE3_BASE_IDX                                                              5
14520 #define regBIFP2_0_PCIE_LC_STATE4                                                                       0x4108a9
14521 #define regBIFP2_0_PCIE_LC_STATE4_BASE_IDX                                                              5
14522 #define regBIFP2_0_PCIE_LC_STATE5                                                                       0x4108aa
14523 #define regBIFP2_0_PCIE_LC_STATE5_BASE_IDX                                                              5
14524 #define regBIFP2_0_PCIE_LC_CNTL2                                                                        0x4108b1
14525 #define regBIFP2_0_PCIE_LC_CNTL2_BASE_IDX                                                               5
14526 #define regBIFP2_0_PCIE_LC_BW_CHANGE_CNTL                                                               0x4108b2
14527 #define regBIFP2_0_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
14528 #define regBIFP2_0_PCIE_LC_CDR_CNTL                                                                     0x4108b3
14529 #define regBIFP2_0_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
14530 #define regBIFP2_0_PCIE_LC_LANE_CNTL                                                                    0x4108b4
14531 #define regBIFP2_0_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
14532 #define regBIFP2_0_PCIE_LC_CNTL3                                                                        0x4108b5
14533 #define regBIFP2_0_PCIE_LC_CNTL3_BASE_IDX                                                               5
14534 #define regBIFP2_0_PCIE_LC_CNTL4                                                                        0x4108b6
14535 #define regBIFP2_0_PCIE_LC_CNTL4_BASE_IDX                                                               5
14536 #define regBIFP2_0_PCIE_LC_CNTL5                                                                        0x4108b7
14537 #define regBIFP2_0_PCIE_LC_CNTL5_BASE_IDX                                                               5
14538 #define regBIFP2_0_PCIE_LC_FORCE_COEFF                                                                  0x4108b8
14539 #define regBIFP2_0_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
14540 #define regBIFP2_0_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4108b9
14541 #define regBIFP2_0_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
14542 #define regBIFP2_0_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4108ba
14543 #define regBIFP2_0_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
14544 #define regBIFP2_0_PCIE_LC_CNTL6                                                                        0x4108bb
14545 #define regBIFP2_0_PCIE_LC_CNTL6_BASE_IDX                                                               5
14546 #define regBIFP2_0_PCIE_LC_CNTL7                                                                        0x4108bc
14547 #define regBIFP2_0_PCIE_LC_CNTL7_BASE_IDX                                                               5
14548 #define regBIFP2_0_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4108be
14549 #define regBIFP2_0_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
14550 #define regBIFP2_0_PCIEP_STRAP_LC                                                                       0x4108c0
14551 #define regBIFP2_0_PCIEP_STRAP_LC_BASE_IDX                                                              5
14552 #define regBIFP2_0_PCIEP_STRAP_MISC                                                                     0x4108c1
14553 #define regBIFP2_0_PCIEP_STRAP_MISC_BASE_IDX                                                            5
14554 #define regBIFP2_0_PCIEP_STRAP_LC2                                                                      0x4108c2
14555 #define regBIFP2_0_PCIEP_STRAP_LC2_BASE_IDX                                                             5
14556 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE                                                               0x4108c6
14557 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
14558 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4108c7
14559 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
14560 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4108c8
14561 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
14562 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4108c9
14563 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
14564 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4108ca
14565 #define regBIFP2_0_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
14566 #define regBIFP2_0_PCIEP_BCH_ECC_CNTL                                                                   0x4108d0
14567 #define regBIFP2_0_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
14568 #define regBIFP2_0_PCIE_LC_CNTL8                                                                        0x4108dd
14569 #define regBIFP2_0_PCIE_LC_CNTL8_BASE_IDX                                                               5
14570 #define regBIFP2_0_PCIE_LC_CNTL9                                                                        0x4108de
14571 #define regBIFP2_0_PCIE_LC_CNTL9_BASE_IDX                                                               5
14572 #define regBIFP2_0_PCIE_LC_FORCE_COEFF2                                                                 0x4108df
14573 #define regBIFP2_0_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
14574 #define regBIFP2_0_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4108e0
14575 #define regBIFP2_0_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
14576 #define regBIFP2_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4108e2
14577 #define regBIFP2_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
14578 #define regBIFP2_0_PCIE_LC_CNTL10                                                                       0x4108e3
14579 #define regBIFP2_0_PCIE_LC_CNTL10_BASE_IDX                                                              5
14580 #define regBIFP2_0_PCIE_LC_SAVE_RESTORE_1                                                               0x4108e6
14581 #define regBIFP2_0_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
14582 #define regBIFP2_0_PCIE_LC_SAVE_RESTORE_2                                                               0x4108e7
14583 #define regBIFP2_0_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
14584 #define regBIFP2_0_PCIE_LC_CNTL11                                                                       0x410903
14585 #define regBIFP2_0_PCIE_LC_CNTL11_BASE_IDX                                                              5
14586 #define regBIFP2_0_PCIE_LC_CNTL12                                                                       0x410904
14587 #define regBIFP2_0_PCIE_LC_CNTL12_BASE_IDX                                                              5
14588 #define regBIFP2_0_PCIE_LC_SPEED_CNTL2                                                                  0x410905
14589 #define regBIFP2_0_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
14590 #define regBIFP2_0_PCIE_LC_FORCE_COEFF3                                                                 0x410906
14591 #define regBIFP2_0_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
14592 #define regBIFP2_0_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x410907
14593 #define regBIFP2_0_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
14594 #define regBIFP2_0_PCIE_TX_SEQ                                                                          0x410988
14595 #define regBIFP2_0_PCIE_TX_SEQ_BASE_IDX                                                                 5
14596 #define regBIFP2_0_PCIE_TX_REPLAY                                                                       0x410989
14597 #define regBIFP2_0_PCIE_TX_REPLAY_BASE_IDX                                                              5
14598 #define regBIFP2_0_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x41098c
14599 #define regBIFP2_0_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
14600 #define regBIFP2_0_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x410990
14601 #define regBIFP2_0_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
14602 #define regBIFP2_0_PCIE_TX_VENDOR_SPECIFIC                                                              0x410994
14603 #define regBIFP2_0_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14604 #define regBIFP2_0_PCIE_TX_NOP_DLLP                                                                     0x410995
14605 #define regBIFP2_0_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
14606 #define regBIFP2_0_PCIE_TX_REQUEST_NUM_CNTL                                                             0x410998
14607 #define regBIFP2_0_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
14608 #define regBIFP2_0_PCIE_TX_CREDITS_ADVT_P                                                               0x4109a0
14609 #define regBIFP2_0_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
14610 #define regBIFP2_0_PCIE_TX_CREDITS_ADVT_NP                                                              0x4109a1
14611 #define regBIFP2_0_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
14612 #define regBIFP2_0_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4109a2
14613 #define regBIFP2_0_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
14614 #define regBIFP2_0_PCIE_TX_CREDITS_INIT_P                                                               0x4109a3
14615 #define regBIFP2_0_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
14616 #define regBIFP2_0_PCIE_TX_CREDITS_INIT_NP                                                              0x4109a4
14617 #define regBIFP2_0_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
14618 #define regBIFP2_0_PCIE_TX_CREDITS_INIT_CPL                                                             0x4109a5
14619 #define regBIFP2_0_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
14620 #define regBIFP2_0_PCIE_TX_CREDITS_STATUS                                                               0x4109a6
14621 #define regBIFP2_0_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
14622 #define regBIFP2_0_PCIE_FC_P                                                                            0x4109a8
14623 #define regBIFP2_0_PCIE_FC_P_BASE_IDX                                                                   5
14624 #define regBIFP2_0_PCIE_FC_NP                                                                           0x4109a9
14625 #define regBIFP2_0_PCIE_FC_NP_BASE_IDX                                                                  5
14626 #define regBIFP2_0_PCIE_FC_CPL                                                                          0x4109aa
14627 #define regBIFP2_0_PCIE_FC_CPL_BASE_IDX                                                                 5
14628 #define regBIFP2_0_PCIE_FC_P_VC1                                                                        0x4109ab
14629 #define regBIFP2_0_PCIE_FC_P_VC1_BASE_IDX                                                               5
14630 #define regBIFP2_0_PCIE_FC_NP_VC1                                                                       0x4109ac
14631 #define regBIFP2_0_PCIE_FC_NP_VC1_BASE_IDX                                                              5
14632 #define regBIFP2_0_PCIE_FC_CPL_VC1                                                                      0x4109ad
14633 #define regBIFP2_0_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
14634 
14635 
14636 // addressBlock: nbio_pcie0_bifp3_pciedir_p
14637 // base address: 0x11143000
14638 #define regBIFP3_0_PCIEP_RESERVED                                                                       0x410c00
14639 #define regBIFP3_0_PCIEP_RESERVED_BASE_IDX                                                              5
14640 #define regBIFP3_0_PCIEP_SCRATCH                                                                        0x410c01
14641 #define regBIFP3_0_PCIEP_SCRATCH_BASE_IDX                                                               5
14642 #define regBIFP3_0_PCIEP_PORT_CNTL                                                                      0x410c10
14643 #define regBIFP3_0_PCIEP_PORT_CNTL_BASE_IDX                                                             5
14644 #define regBIFP3_0_PCIE_TX_REQUESTER_ID                                                                 0x410c21
14645 #define regBIFP3_0_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
14646 #define regBIFP3_0_PCIE_P_PORT_LANE_STATUS                                                              0x410c50
14647 #define regBIFP3_0_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
14648 #define regBIFP3_0_PCIE_ERR_CNTL                                                                        0x410c6a
14649 #define regBIFP3_0_PCIE_ERR_CNTL_BASE_IDX                                                               5
14650 #define regBIFP3_0_PCIE_RX_CNTL                                                                         0x410c70
14651 #define regBIFP3_0_PCIE_RX_CNTL_BASE_IDX                                                                5
14652 #define regBIFP3_0_PCIE_RX_EXPECTED_SEQNUM                                                              0x410c71
14653 #define regBIFP3_0_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
14654 #define regBIFP3_0_PCIE_RX_VENDOR_SPECIFIC                                                              0x410c72
14655 #define regBIFP3_0_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14656 #define regBIFP3_0_PCIE_RX_CNTL3                                                                        0x410c74
14657 #define regBIFP3_0_PCIE_RX_CNTL3_BASE_IDX                                                               5
14658 #define regBIFP3_0_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x410c80
14659 #define regBIFP3_0_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
14660 #define regBIFP3_0_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x410c81
14661 #define regBIFP3_0_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
14662 #define regBIFP3_0_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x410c82
14663 #define regBIFP3_0_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
14664 #define regBIFP3_0_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x410c83
14665 #define regBIFP3_0_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
14666 #define regBIFP3_0_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x410c84
14667 #define regBIFP3_0_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
14668 #define regBIFP3_0_PCIEP_NAK_COUNTER                                                                    0x410c86
14669 #define regBIFP3_0_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
14670 #define regBIFP3_0_PCIE_LC_CNTL                                                                         0x410ca0
14671 #define regBIFP3_0_PCIE_LC_CNTL_BASE_IDX                                                                5
14672 #define regBIFP3_0_PCIE_LC_TRAINING_CNTL                                                                0x410ca1
14673 #define regBIFP3_0_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
14674 #define regBIFP3_0_PCIE_LC_LINK_WIDTH_CNTL                                                              0x410ca2
14675 #define regBIFP3_0_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
14676 #define regBIFP3_0_PCIE_LC_N_FTS_CNTL                                                                   0x410ca3
14677 #define regBIFP3_0_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
14678 #define regBIFP3_0_PCIE_LC_SPEED_CNTL                                                                   0x410ca4
14679 #define regBIFP3_0_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
14680 #define regBIFP3_0_PCIE_LC_STATE0                                                                       0x410ca5
14681 #define regBIFP3_0_PCIE_LC_STATE0_BASE_IDX                                                              5
14682 #define regBIFP3_0_PCIE_LC_STATE1                                                                       0x410ca6
14683 #define regBIFP3_0_PCIE_LC_STATE1_BASE_IDX                                                              5
14684 #define regBIFP3_0_PCIE_LC_STATE2                                                                       0x410ca7
14685 #define regBIFP3_0_PCIE_LC_STATE2_BASE_IDX                                                              5
14686 #define regBIFP3_0_PCIE_LC_STATE3                                                                       0x410ca8
14687 #define regBIFP3_0_PCIE_LC_STATE3_BASE_IDX                                                              5
14688 #define regBIFP3_0_PCIE_LC_STATE4                                                                       0x410ca9
14689 #define regBIFP3_0_PCIE_LC_STATE4_BASE_IDX                                                              5
14690 #define regBIFP3_0_PCIE_LC_STATE5                                                                       0x410caa
14691 #define regBIFP3_0_PCIE_LC_STATE5_BASE_IDX                                                              5
14692 #define regBIFP3_0_PCIE_LC_CNTL2                                                                        0x410cb1
14693 #define regBIFP3_0_PCIE_LC_CNTL2_BASE_IDX                                                               5
14694 #define regBIFP3_0_PCIE_LC_BW_CHANGE_CNTL                                                               0x410cb2
14695 #define regBIFP3_0_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
14696 #define regBIFP3_0_PCIE_LC_CDR_CNTL                                                                     0x410cb3
14697 #define regBIFP3_0_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
14698 #define regBIFP3_0_PCIE_LC_LANE_CNTL                                                                    0x410cb4
14699 #define regBIFP3_0_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
14700 #define regBIFP3_0_PCIE_LC_CNTL3                                                                        0x410cb5
14701 #define regBIFP3_0_PCIE_LC_CNTL3_BASE_IDX                                                               5
14702 #define regBIFP3_0_PCIE_LC_CNTL4                                                                        0x410cb6
14703 #define regBIFP3_0_PCIE_LC_CNTL4_BASE_IDX                                                               5
14704 #define regBIFP3_0_PCIE_LC_CNTL5                                                                        0x410cb7
14705 #define regBIFP3_0_PCIE_LC_CNTL5_BASE_IDX                                                               5
14706 #define regBIFP3_0_PCIE_LC_FORCE_COEFF                                                                  0x410cb8
14707 #define regBIFP3_0_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
14708 #define regBIFP3_0_PCIE_LC_BEST_EQ_SETTINGS                                                             0x410cb9
14709 #define regBIFP3_0_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
14710 #define regBIFP3_0_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x410cba
14711 #define regBIFP3_0_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
14712 #define regBIFP3_0_PCIE_LC_CNTL6                                                                        0x410cbb
14713 #define regBIFP3_0_PCIE_LC_CNTL6_BASE_IDX                                                               5
14714 #define regBIFP3_0_PCIE_LC_CNTL7                                                                        0x410cbc
14715 #define regBIFP3_0_PCIE_LC_CNTL7_BASE_IDX                                                               5
14716 #define regBIFP3_0_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x410cbe
14717 #define regBIFP3_0_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
14718 #define regBIFP3_0_PCIEP_STRAP_LC                                                                       0x410cc0
14719 #define regBIFP3_0_PCIEP_STRAP_LC_BASE_IDX                                                              5
14720 #define regBIFP3_0_PCIEP_STRAP_MISC                                                                     0x410cc1
14721 #define regBIFP3_0_PCIEP_STRAP_MISC_BASE_IDX                                                            5
14722 #define regBIFP3_0_PCIEP_STRAP_LC2                                                                      0x410cc2
14723 #define regBIFP3_0_PCIEP_STRAP_LC2_BASE_IDX                                                             5
14724 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE                                                               0x410cc6
14725 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
14726 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE2                                                              0x410cc7
14727 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
14728 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE3                                                              0x410cc8
14729 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
14730 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE4                                                              0x410cc9
14731 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
14732 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE5                                                              0x410cca
14733 #define regBIFP3_0_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
14734 #define regBIFP3_0_PCIEP_BCH_ECC_CNTL                                                                   0x410cd0
14735 #define regBIFP3_0_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
14736 #define regBIFP3_0_PCIE_LC_CNTL8                                                                        0x410cdd
14737 #define regBIFP3_0_PCIE_LC_CNTL8_BASE_IDX                                                               5
14738 #define regBIFP3_0_PCIE_LC_CNTL9                                                                        0x410cde
14739 #define regBIFP3_0_PCIE_LC_CNTL9_BASE_IDX                                                               5
14740 #define regBIFP3_0_PCIE_LC_FORCE_COEFF2                                                                 0x410cdf
14741 #define regBIFP3_0_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
14742 #define regBIFP3_0_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x410ce0
14743 #define regBIFP3_0_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
14744 #define regBIFP3_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x410ce2
14745 #define regBIFP3_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
14746 #define regBIFP3_0_PCIE_LC_CNTL10                                                                       0x410ce3
14747 #define regBIFP3_0_PCIE_LC_CNTL10_BASE_IDX                                                              5
14748 #define regBIFP3_0_PCIE_LC_SAVE_RESTORE_1                                                               0x410ce6
14749 #define regBIFP3_0_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
14750 #define regBIFP3_0_PCIE_LC_SAVE_RESTORE_2                                                               0x410ce7
14751 #define regBIFP3_0_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
14752 #define regBIFP3_0_PCIE_LC_CNTL11                                                                       0x410d03
14753 #define regBIFP3_0_PCIE_LC_CNTL11_BASE_IDX                                                              5
14754 #define regBIFP3_0_PCIE_LC_CNTL12                                                                       0x410d04
14755 #define regBIFP3_0_PCIE_LC_CNTL12_BASE_IDX                                                              5
14756 #define regBIFP3_0_PCIE_LC_SPEED_CNTL2                                                                  0x410d05
14757 #define regBIFP3_0_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
14758 #define regBIFP3_0_PCIE_LC_FORCE_COEFF3                                                                 0x410d06
14759 #define regBIFP3_0_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
14760 #define regBIFP3_0_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x410d07
14761 #define regBIFP3_0_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
14762 #define regBIFP3_0_PCIE_TX_SEQ                                                                          0x410d88
14763 #define regBIFP3_0_PCIE_TX_SEQ_BASE_IDX                                                                 5
14764 #define regBIFP3_0_PCIE_TX_REPLAY                                                                       0x410d89
14765 #define regBIFP3_0_PCIE_TX_REPLAY_BASE_IDX                                                              5
14766 #define regBIFP3_0_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x410d8c
14767 #define regBIFP3_0_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
14768 #define regBIFP3_0_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x410d90
14769 #define regBIFP3_0_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
14770 #define regBIFP3_0_PCIE_TX_VENDOR_SPECIFIC                                                              0x410d94
14771 #define regBIFP3_0_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14772 #define regBIFP3_0_PCIE_TX_NOP_DLLP                                                                     0x410d95
14773 #define regBIFP3_0_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
14774 #define regBIFP3_0_PCIE_TX_REQUEST_NUM_CNTL                                                             0x410d98
14775 #define regBIFP3_0_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
14776 #define regBIFP3_0_PCIE_TX_CREDITS_ADVT_P                                                               0x410da0
14777 #define regBIFP3_0_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
14778 #define regBIFP3_0_PCIE_TX_CREDITS_ADVT_NP                                                              0x410da1
14779 #define regBIFP3_0_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
14780 #define regBIFP3_0_PCIE_TX_CREDITS_ADVT_CPL                                                             0x410da2
14781 #define regBIFP3_0_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
14782 #define regBIFP3_0_PCIE_TX_CREDITS_INIT_P                                                               0x410da3
14783 #define regBIFP3_0_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
14784 #define regBIFP3_0_PCIE_TX_CREDITS_INIT_NP                                                              0x410da4
14785 #define regBIFP3_0_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
14786 #define regBIFP3_0_PCIE_TX_CREDITS_INIT_CPL                                                             0x410da5
14787 #define regBIFP3_0_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
14788 #define regBIFP3_0_PCIE_TX_CREDITS_STATUS                                                               0x410da6
14789 #define regBIFP3_0_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
14790 #define regBIFP3_0_PCIE_FC_P                                                                            0x410da8
14791 #define regBIFP3_0_PCIE_FC_P_BASE_IDX                                                                   5
14792 #define regBIFP3_0_PCIE_FC_NP                                                                           0x410da9
14793 #define regBIFP3_0_PCIE_FC_NP_BASE_IDX                                                                  5
14794 #define regBIFP3_0_PCIE_FC_CPL                                                                          0x410daa
14795 #define regBIFP3_0_PCIE_FC_CPL_BASE_IDX                                                                 5
14796 #define regBIFP3_0_PCIE_FC_P_VC1                                                                        0x410dab
14797 #define regBIFP3_0_PCIE_FC_P_VC1_BASE_IDX                                                               5
14798 #define regBIFP3_0_PCIE_FC_NP_VC1                                                                       0x410dac
14799 #define regBIFP3_0_PCIE_FC_NP_VC1_BASE_IDX                                                              5
14800 #define regBIFP3_0_PCIE_FC_CPL_VC1                                                                      0x410dad
14801 #define regBIFP3_0_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
14802 
14803 
14804 // addressBlock: nbio_pcie0_bifp4_pciedir_p
14805 // base address: 0x11144000
14806 #define regBIFP4_0_PCIEP_RESERVED                                                                       0x411000
14807 #define regBIFP4_0_PCIEP_RESERVED_BASE_IDX                                                              5
14808 #define regBIFP4_0_PCIEP_SCRATCH                                                                        0x411001
14809 #define regBIFP4_0_PCIEP_SCRATCH_BASE_IDX                                                               5
14810 #define regBIFP4_0_PCIEP_PORT_CNTL                                                                      0x411010
14811 #define regBIFP4_0_PCIEP_PORT_CNTL_BASE_IDX                                                             5
14812 #define regBIFP4_0_PCIE_TX_REQUESTER_ID                                                                 0x411021
14813 #define regBIFP4_0_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
14814 #define regBIFP4_0_PCIE_P_PORT_LANE_STATUS                                                              0x411050
14815 #define regBIFP4_0_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
14816 #define regBIFP4_0_PCIE_ERR_CNTL                                                                        0x41106a
14817 #define regBIFP4_0_PCIE_ERR_CNTL_BASE_IDX                                                               5
14818 #define regBIFP4_0_PCIE_RX_CNTL                                                                         0x411070
14819 #define regBIFP4_0_PCIE_RX_CNTL_BASE_IDX                                                                5
14820 #define regBIFP4_0_PCIE_RX_EXPECTED_SEQNUM                                                              0x411071
14821 #define regBIFP4_0_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
14822 #define regBIFP4_0_PCIE_RX_VENDOR_SPECIFIC                                                              0x411072
14823 #define regBIFP4_0_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14824 #define regBIFP4_0_PCIE_RX_CNTL3                                                                        0x411074
14825 #define regBIFP4_0_PCIE_RX_CNTL3_BASE_IDX                                                               5
14826 #define regBIFP4_0_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x411080
14827 #define regBIFP4_0_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
14828 #define regBIFP4_0_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x411081
14829 #define regBIFP4_0_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
14830 #define regBIFP4_0_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x411082
14831 #define regBIFP4_0_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
14832 #define regBIFP4_0_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x411083
14833 #define regBIFP4_0_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
14834 #define regBIFP4_0_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x411084
14835 #define regBIFP4_0_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
14836 #define regBIFP4_0_PCIEP_NAK_COUNTER                                                                    0x411086
14837 #define regBIFP4_0_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
14838 #define regBIFP4_0_PCIE_LC_CNTL                                                                         0x4110a0
14839 #define regBIFP4_0_PCIE_LC_CNTL_BASE_IDX                                                                5
14840 #define regBIFP4_0_PCIE_LC_TRAINING_CNTL                                                                0x4110a1
14841 #define regBIFP4_0_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
14842 #define regBIFP4_0_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4110a2
14843 #define regBIFP4_0_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
14844 #define regBIFP4_0_PCIE_LC_N_FTS_CNTL                                                                   0x4110a3
14845 #define regBIFP4_0_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
14846 #define regBIFP4_0_PCIE_LC_SPEED_CNTL                                                                   0x4110a4
14847 #define regBIFP4_0_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
14848 #define regBIFP4_0_PCIE_LC_STATE0                                                                       0x4110a5
14849 #define regBIFP4_0_PCIE_LC_STATE0_BASE_IDX                                                              5
14850 #define regBIFP4_0_PCIE_LC_STATE1                                                                       0x4110a6
14851 #define regBIFP4_0_PCIE_LC_STATE1_BASE_IDX                                                              5
14852 #define regBIFP4_0_PCIE_LC_STATE2                                                                       0x4110a7
14853 #define regBIFP4_0_PCIE_LC_STATE2_BASE_IDX                                                              5
14854 #define regBIFP4_0_PCIE_LC_STATE3                                                                       0x4110a8
14855 #define regBIFP4_0_PCIE_LC_STATE3_BASE_IDX                                                              5
14856 #define regBIFP4_0_PCIE_LC_STATE4                                                                       0x4110a9
14857 #define regBIFP4_0_PCIE_LC_STATE4_BASE_IDX                                                              5
14858 #define regBIFP4_0_PCIE_LC_STATE5                                                                       0x4110aa
14859 #define regBIFP4_0_PCIE_LC_STATE5_BASE_IDX                                                              5
14860 #define regBIFP4_0_PCIE_LC_CNTL2                                                                        0x4110b1
14861 #define regBIFP4_0_PCIE_LC_CNTL2_BASE_IDX                                                               5
14862 #define regBIFP4_0_PCIE_LC_BW_CHANGE_CNTL                                                               0x4110b2
14863 #define regBIFP4_0_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
14864 #define regBIFP4_0_PCIE_LC_CDR_CNTL                                                                     0x4110b3
14865 #define regBIFP4_0_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
14866 #define regBIFP4_0_PCIE_LC_LANE_CNTL                                                                    0x4110b4
14867 #define regBIFP4_0_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
14868 #define regBIFP4_0_PCIE_LC_CNTL3                                                                        0x4110b5
14869 #define regBIFP4_0_PCIE_LC_CNTL3_BASE_IDX                                                               5
14870 #define regBIFP4_0_PCIE_LC_CNTL4                                                                        0x4110b6
14871 #define regBIFP4_0_PCIE_LC_CNTL4_BASE_IDX                                                               5
14872 #define regBIFP4_0_PCIE_LC_CNTL5                                                                        0x4110b7
14873 #define regBIFP4_0_PCIE_LC_CNTL5_BASE_IDX                                                               5
14874 #define regBIFP4_0_PCIE_LC_FORCE_COEFF                                                                  0x4110b8
14875 #define regBIFP4_0_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
14876 #define regBIFP4_0_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4110b9
14877 #define regBIFP4_0_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
14878 #define regBIFP4_0_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4110ba
14879 #define regBIFP4_0_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
14880 #define regBIFP4_0_PCIE_LC_CNTL6                                                                        0x4110bb
14881 #define regBIFP4_0_PCIE_LC_CNTL6_BASE_IDX                                                               5
14882 #define regBIFP4_0_PCIE_LC_CNTL7                                                                        0x4110bc
14883 #define regBIFP4_0_PCIE_LC_CNTL7_BASE_IDX                                                               5
14884 #define regBIFP4_0_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4110be
14885 #define regBIFP4_0_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
14886 #define regBIFP4_0_PCIEP_STRAP_LC                                                                       0x4110c0
14887 #define regBIFP4_0_PCIEP_STRAP_LC_BASE_IDX                                                              5
14888 #define regBIFP4_0_PCIEP_STRAP_MISC                                                                     0x4110c1
14889 #define regBIFP4_0_PCIEP_STRAP_MISC_BASE_IDX                                                            5
14890 #define regBIFP4_0_PCIEP_STRAP_LC2                                                                      0x4110c2
14891 #define regBIFP4_0_PCIEP_STRAP_LC2_BASE_IDX                                                             5
14892 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE                                                               0x4110c6
14893 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
14894 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4110c7
14895 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
14896 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4110c8
14897 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
14898 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4110c9
14899 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
14900 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4110ca
14901 #define regBIFP4_0_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
14902 #define regBIFP4_0_PCIEP_BCH_ECC_CNTL                                                                   0x4110d0
14903 #define regBIFP4_0_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
14904 #define regBIFP4_0_PCIE_LC_CNTL8                                                                        0x4110dd
14905 #define regBIFP4_0_PCIE_LC_CNTL8_BASE_IDX                                                               5
14906 #define regBIFP4_0_PCIE_LC_CNTL9                                                                        0x4110de
14907 #define regBIFP4_0_PCIE_LC_CNTL9_BASE_IDX                                                               5
14908 #define regBIFP4_0_PCIE_LC_FORCE_COEFF2                                                                 0x4110df
14909 #define regBIFP4_0_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
14910 #define regBIFP4_0_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4110e0
14911 #define regBIFP4_0_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
14912 #define regBIFP4_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4110e2
14913 #define regBIFP4_0_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
14914 #define regBIFP4_0_PCIE_LC_CNTL10                                                                       0x4110e3
14915 #define regBIFP4_0_PCIE_LC_CNTL10_BASE_IDX                                                              5
14916 #define regBIFP4_0_PCIE_LC_SAVE_RESTORE_1                                                               0x4110e6
14917 #define regBIFP4_0_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
14918 #define regBIFP4_0_PCIE_LC_SAVE_RESTORE_2                                                               0x4110e7
14919 #define regBIFP4_0_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
14920 #define regBIFP4_0_PCIE_LC_CNTL11                                                                       0x411103
14921 #define regBIFP4_0_PCIE_LC_CNTL11_BASE_IDX                                                              5
14922 #define regBIFP4_0_PCIE_LC_CNTL12                                                                       0x411104
14923 #define regBIFP4_0_PCIE_LC_CNTL12_BASE_IDX                                                              5
14924 #define regBIFP4_0_PCIE_LC_SPEED_CNTL2                                                                  0x411105
14925 #define regBIFP4_0_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
14926 #define regBIFP4_0_PCIE_LC_FORCE_COEFF3                                                                 0x411106
14927 #define regBIFP4_0_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
14928 #define regBIFP4_0_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x411107
14929 #define regBIFP4_0_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
14930 #define regBIFP4_0_PCIE_TX_SEQ                                                                          0x411188
14931 #define regBIFP4_0_PCIE_TX_SEQ_BASE_IDX                                                                 5
14932 #define regBIFP4_0_PCIE_TX_REPLAY                                                                       0x411189
14933 #define regBIFP4_0_PCIE_TX_REPLAY_BASE_IDX                                                              5
14934 #define regBIFP4_0_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x41118c
14935 #define regBIFP4_0_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
14936 #define regBIFP4_0_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x411190
14937 #define regBIFP4_0_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
14938 #define regBIFP4_0_PCIE_TX_VENDOR_SPECIFIC                                                              0x411194
14939 #define regBIFP4_0_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
14940 #define regBIFP4_0_PCIE_TX_NOP_DLLP                                                                     0x411195
14941 #define regBIFP4_0_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
14942 #define regBIFP4_0_PCIE_TX_REQUEST_NUM_CNTL                                                             0x411198
14943 #define regBIFP4_0_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
14944 #define regBIFP4_0_PCIE_TX_CREDITS_ADVT_P                                                               0x4111a0
14945 #define regBIFP4_0_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
14946 #define regBIFP4_0_PCIE_TX_CREDITS_ADVT_NP                                                              0x4111a1
14947 #define regBIFP4_0_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
14948 #define regBIFP4_0_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4111a2
14949 #define regBIFP4_0_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
14950 #define regBIFP4_0_PCIE_TX_CREDITS_INIT_P                                                               0x4111a3
14951 #define regBIFP4_0_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
14952 #define regBIFP4_0_PCIE_TX_CREDITS_INIT_NP                                                              0x4111a4
14953 #define regBIFP4_0_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
14954 #define regBIFP4_0_PCIE_TX_CREDITS_INIT_CPL                                                             0x4111a5
14955 #define regBIFP4_0_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
14956 #define regBIFP4_0_PCIE_TX_CREDITS_STATUS                                                               0x4111a6
14957 #define regBIFP4_0_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
14958 #define regBIFP4_0_PCIE_FC_P                                                                            0x4111a8
14959 #define regBIFP4_0_PCIE_FC_P_BASE_IDX                                                                   5
14960 #define regBIFP4_0_PCIE_FC_NP                                                                           0x4111a9
14961 #define regBIFP4_0_PCIE_FC_NP_BASE_IDX                                                                  5
14962 #define regBIFP4_0_PCIE_FC_CPL                                                                          0x4111aa
14963 #define regBIFP4_0_PCIE_FC_CPL_BASE_IDX                                                                 5
14964 #define regBIFP4_0_PCIE_FC_P_VC1                                                                        0x4111ab
14965 #define regBIFP4_0_PCIE_FC_P_VC1_BASE_IDX                                                               5
14966 #define regBIFP4_0_PCIE_FC_NP_VC1                                                                       0x4111ac
14967 #define regBIFP4_0_PCIE_FC_NP_VC1_BASE_IDX                                                              5
14968 #define regBIFP4_0_PCIE_FC_CPL_VC1                                                                      0x4111ad
14969 #define regBIFP4_0_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
14970 
14971 
14972 // addressBlock: nbio_pcie0_pciedir
14973 // base address: 0x11180000
14974 #define regBIF0_PCIE_RESERVED                                                                           0x420000
14975 #define regBIF0_PCIE_RESERVED_BASE_IDX                                                                  5
14976 #define regBIF0_PCIE_SCRATCH                                                                            0x420001
14977 #define regBIF0_PCIE_SCRATCH_BASE_IDX                                                                   5
14978 #define regBIF0_PCIE_RX_NUM_NAK                                                                         0x42000e
14979 #define regBIF0_PCIE_RX_NUM_NAK_BASE_IDX                                                                5
14980 #define regBIF0_PCIE_RX_NUM_NAK_GENERATED                                                               0x42000f
14981 #define regBIF0_PCIE_RX_NUM_NAK_GENERATED_BASE_IDX                                                      5
14982 #define regBIF0_PCIE_CNTL                                                                               0x420010
14983 #define regBIF0_PCIE_CNTL_BASE_IDX                                                                      5
14984 #define regBIF0_PCIE_CONFIG_CNTL                                                                        0x420011
14985 #define regBIF0_PCIE_CONFIG_CNTL_BASE_IDX                                                               5
14986 #define regBIF0_PCIE_DEBUG_CNTL                                                                         0x420012
14987 #define regBIF0_PCIE_DEBUG_CNTL_BASE_IDX                                                                5
14988 #define regBIF0_PCIE_RX_CNTL5                                                                           0x420018
14989 #define regBIF0_PCIE_RX_CNTL5_BASE_IDX                                                                  5
14990 #define regBIF0_PCIE_RX_CNTL4                                                                           0x420019
14991 #define regBIF0_PCIE_RX_CNTL4_BASE_IDX                                                                  5
14992 #define regBIF0_PCIE_COMMON_AER_MASK                                                                    0x42001a
14993 #define regBIF0_PCIE_COMMON_AER_MASK_BASE_IDX                                                           5
14994 #define regBIF0_PCIE_CNTL2                                                                              0x42001c
14995 #define regBIF0_PCIE_CNTL2_BASE_IDX                                                                     5
14996 #define regBIF0_PCIE_RX_CNTL2                                                                           0x42001d
14997 #define regBIF0_PCIE_RX_CNTL2_BASE_IDX                                                                  5
14998 #define regBIF0_PCIE_CI_CNTL                                                                            0x420020
14999 #define regBIF0_PCIE_CI_CNTL_BASE_IDX                                                                   5
15000 #define regBIF0_PCIE_BUS_CNTL                                                                           0x420021
15001 #define regBIF0_PCIE_BUS_CNTL_BASE_IDX                                                                  5
15002 #define regBIF0_PCIE_LC_STATE6                                                                          0x420022
15003 #define regBIF0_PCIE_LC_STATE6_BASE_IDX                                                                 5
15004 #define regBIF0_PCIE_LC_STATE7                                                                          0x420023
15005 #define regBIF0_PCIE_LC_STATE7_BASE_IDX                                                                 5
15006 #define regBIF0_PCIE_LC_STATE8                                                                          0x420024
15007 #define regBIF0_PCIE_LC_STATE8_BASE_IDX                                                                 5
15008 #define regBIF0_PCIE_LC_STATE9                                                                          0x420025
15009 #define regBIF0_PCIE_LC_STATE9_BASE_IDX                                                                 5
15010 #define regBIF0_PCIE_LC_STATE10                                                                         0x420026
15011 #define regBIF0_PCIE_LC_STATE10_BASE_IDX                                                                5
15012 #define regBIF0_PCIE_LC_STATE11                                                                         0x420027
15013 #define regBIF0_PCIE_LC_STATE11_BASE_IDX                                                                5
15014 #define regBIF0_PCIE_LC_STATUS1                                                                         0x420028
15015 #define regBIF0_PCIE_LC_STATUS1_BASE_IDX                                                                5
15016 #define regBIF0_PCIE_LC_STATUS2                                                                         0x420029
15017 #define regBIF0_PCIE_LC_STATUS2_BASE_IDX                                                                5
15018 #define regBIF0_PCIE_WPR_CNTL                                                                           0x420030
15019 #define regBIF0_PCIE_WPR_CNTL_BASE_IDX                                                                  5
15020 #define regBIF0_PCIE_RX_LAST_TLP0                                                                       0x420031
15021 #define regBIF0_PCIE_RX_LAST_TLP0_BASE_IDX                                                              5
15022 #define regBIF0_PCIE_RX_LAST_TLP1                                                                       0x420032
15023 #define regBIF0_PCIE_RX_LAST_TLP1_BASE_IDX                                                              5
15024 #define regBIF0_PCIE_RX_LAST_TLP2                                                                       0x420033
15025 #define regBIF0_PCIE_RX_LAST_TLP2_BASE_IDX                                                              5
15026 #define regBIF0_PCIE_RX_LAST_TLP3                                                                       0x420034
15027 #define regBIF0_PCIE_RX_LAST_TLP3_BASE_IDX                                                              5
15028 #define regBIF0_PCIE_I2C_REG_ADDR_EXPAND                                                                0x42003a
15029 #define regBIF0_PCIE_I2C_REG_ADDR_EXPAND_BASE_IDX                                                       5
15030 #define regBIF0_PCIE_I2C_REG_DATA                                                                       0x42003b
15031 #define regBIF0_PCIE_I2C_REG_DATA_BASE_IDX                                                              5
15032 #define regBIF0_PCIE_CFG_CNTL                                                                           0x42003c
15033 #define regBIF0_PCIE_CFG_CNTL_BASE_IDX                                                                  5
15034 #define regBIF0_PCIE_LC_PM_CNTL                                                                         0x42003d
15035 #define regBIF0_PCIE_LC_PM_CNTL_BASE_IDX                                                                5
15036 #define regBIF0_PCIE_LC_PM_CNTL2                                                                        0x42003e
15037 #define regBIF0_PCIE_LC_PM_CNTL2_BASE_IDX                                                               5
15038 #define regBIF0_PCIE_P_CNTL                                                                             0x420040
15039 #define regBIF0_PCIE_P_CNTL_BASE_IDX                                                                    5
15040 #define regBIF0_PCIE_P_BUF_STATUS                                                                       0x420041
15041 #define regBIF0_PCIE_P_BUF_STATUS_BASE_IDX                                                              5
15042 #define regBIF0_PCIE_P_DECODER_STATUS                                                                   0x420042
15043 #define regBIF0_PCIE_P_DECODER_STATUS_BASE_IDX                                                          5
15044 #define regBIF0_PCIE_P_MISC_STATUS                                                                      0x420043
15045 #define regBIF0_PCIE_P_MISC_STATUS_BASE_IDX                                                             5
15046 #define regBIF0_PCIE_P_RCV_L0S_FTS_DET                                                                  0x420050
15047 #define regBIF0_PCIE_P_RCV_L0S_FTS_DET_BASE_IDX                                                         5
15048 #define regBIF0_PCIE_RX_AD                                                                              0x420062
15049 #define regBIF0_PCIE_RX_AD_BASE_IDX                                                                     5
15050 #define regBIF0_PCIE_SDP_CTRL                                                                           0x420063
15051 #define regBIF0_PCIE_SDP_CTRL_BASE_IDX                                                                  5
15052 #define regBIF0_NBIO_CLKREQb_MAP_CNTL                                                                   0x420064
15053 #define regBIF0_NBIO_CLKREQb_MAP_CNTL_BASE_IDX                                                          5
15054 #define regBIF0_PCIE_SDP_SWUS_SLV_ATTR_CTRL                                                             0x420065
15055 #define regBIF0_PCIE_SDP_SWUS_SLV_ATTR_CTRL_BASE_IDX                                                    5
15056 #define regBIF0_PCIE_SDP_RC_SLV_ATTR_CTRL                                                               0x420066
15057 #define regBIF0_PCIE_SDP_RC_SLV_ATTR_CTRL_BASE_IDX                                                      5
15058 #define regBIF0_NBIO_CLKREQb_MAP_CNTL2                                                                  0x420067
15059 #define regBIF0_NBIO_CLKREQb_MAP_CNTL2_BASE_IDX                                                         5
15060 #define regBIF0_PCIE_SDP_CTRL2                                                                          0x420068
15061 #define regBIF0_PCIE_SDP_CTRL2_BASE_IDX                                                                 5
15062 #define regBIF0_PCIE_PERF_COUNT_CNTL                                                                    0x420080
15063 #define regBIF0_PCIE_PERF_COUNT_CNTL_BASE_IDX                                                           5
15064 #define regBIF0_PCIE_PERF_CNTL_TXCLK1                                                                   0x420081
15065 #define regBIF0_PCIE_PERF_CNTL_TXCLK1_BASE_IDX                                                          5
15066 #define regBIF0_PCIE_PERF_COUNT0_TXCLK1                                                                 0x420082
15067 #define regBIF0_PCIE_PERF_COUNT0_TXCLK1_BASE_IDX                                                        5
15068 #define regBIF0_PCIE_PERF_COUNT1_TXCLK1                                                                 0x420083
15069 #define regBIF0_PCIE_PERF_COUNT1_TXCLK1_BASE_IDX                                                        5
15070 #define regBIF0_PCIE_PERF_CNTL_TXCLK2                                                                   0x420084
15071 #define regBIF0_PCIE_PERF_CNTL_TXCLK2_BASE_IDX                                                          5
15072 #define regBIF0_PCIE_PERF_COUNT0_TXCLK2                                                                 0x420085
15073 #define regBIF0_PCIE_PERF_COUNT0_TXCLK2_BASE_IDX                                                        5
15074 #define regBIF0_PCIE_PERF_COUNT1_TXCLK2                                                                 0x420086
15075 #define regBIF0_PCIE_PERF_COUNT1_TXCLK2_BASE_IDX                                                        5
15076 #define regBIF0_PCIE_PERF_CNTL_TXCLK3                                                                   0x420087
15077 #define regBIF0_PCIE_PERF_CNTL_TXCLK3_BASE_IDX                                                          5
15078 #define regBIF0_PCIE_PERF_COUNT0_TXCLK3                                                                 0x420088
15079 #define regBIF0_PCIE_PERF_COUNT0_TXCLK3_BASE_IDX                                                        5
15080 #define regBIF0_PCIE_PERF_COUNT1_TXCLK3                                                                 0x420089
15081 #define regBIF0_PCIE_PERF_COUNT1_TXCLK3_BASE_IDX                                                        5
15082 #define regBIF0_PCIE_PERF_CNTL_TXCLK4                                                                   0x42008a
15083 #define regBIF0_PCIE_PERF_CNTL_TXCLK4_BASE_IDX                                                          5
15084 #define regBIF0_PCIE_PERF_COUNT0_TXCLK4                                                                 0x42008b
15085 #define regBIF0_PCIE_PERF_COUNT0_TXCLK4_BASE_IDX                                                        5
15086 #define regBIF0_PCIE_PERF_COUNT1_TXCLK4                                                                 0x42008c
15087 #define regBIF0_PCIE_PERF_COUNT1_TXCLK4_BASE_IDX                                                        5
15088 #define regBIF0_PCIE_PERF_CNTL_EVENT_LC_PORT_SEL                                                        0x420093
15089 #define regBIF0_PCIE_PERF_CNTL_EVENT_LC_PORT_SEL_BASE_IDX                                               5
15090 #define regBIF0_PCIE_PERF_CNTL_EVENT_CI_PORT_SEL                                                        0x420094
15091 #define regBIF0_PCIE_PERF_CNTL_EVENT_CI_PORT_SEL_BASE_IDX                                               5
15092 #define regBIF0_PCIE_PERF_CNTL_TXCLK5                                                                   0x420096
15093 #define regBIF0_PCIE_PERF_CNTL_TXCLK5_BASE_IDX                                                          5
15094 #define regBIF0_PCIE_PERF_COUNT0_TXCLK5                                                                 0x420097
15095 #define regBIF0_PCIE_PERF_COUNT0_TXCLK5_BASE_IDX                                                        5
15096 #define regBIF0_PCIE_PERF_COUNT1_TXCLK5                                                                 0x420098
15097 #define regBIF0_PCIE_PERF_COUNT1_TXCLK5_BASE_IDX                                                        5
15098 #define regBIF0_PCIE_PERF_CNTL_TXCLK6                                                                   0x420099
15099 #define regBIF0_PCIE_PERF_CNTL_TXCLK6_BASE_IDX                                                          5
15100 #define regBIF0_PCIE_PERF_COUNT0_TXCLK6                                                                 0x42009a
15101 #define regBIF0_PCIE_PERF_COUNT0_TXCLK6_BASE_IDX                                                        5
15102 #define regBIF0_PCIE_PERF_COUNT1_TXCLK6                                                                 0x42009b
15103 #define regBIF0_PCIE_PERF_COUNT1_TXCLK6_BASE_IDX                                                        5
15104 #define regBIF0_PCIE_STRAP_F0                                                                           0x4200b0
15105 #define regBIF0_PCIE_STRAP_F0_BASE_IDX                                                                  5
15106 #define regBIF0_PCIE_STRAP_NTB                                                                          0x4200b1
15107 #define regBIF0_PCIE_STRAP_NTB_BASE_IDX                                                                 5
15108 #define regBIF0_PCIE_STRAP_MISC                                                                         0x4200c0
15109 #define regBIF0_PCIE_STRAP_MISC_BASE_IDX                                                                5
15110 #define regBIF0_PCIE_STRAP_MISC2                                                                        0x4200c1
15111 #define regBIF0_PCIE_STRAP_MISC2_BASE_IDX                                                               5
15112 #define regBIF0_PCIE_STRAP_PI                                                                           0x4200c2
15113 #define regBIF0_PCIE_STRAP_PI_BASE_IDX                                                                  5
15114 #define regBIF0_PCIE_STRAP_I2C_BD                                                                       0x4200c4
15115 #define regBIF0_PCIE_STRAP_I2C_BD_BASE_IDX                                                              5
15116 #define regBIF0_PCIE_PRBS_CLR                                                                           0x4200c8
15117 #define regBIF0_PCIE_PRBS_CLR_BASE_IDX                                                                  5
15118 #define regBIF0_PCIE_PRBS_STATUS1                                                                       0x4200c9
15119 #define regBIF0_PCIE_PRBS_STATUS1_BASE_IDX                                                              5
15120 #define regBIF0_PCIE_PRBS_STATUS2                                                                       0x4200ca
15121 #define regBIF0_PCIE_PRBS_STATUS2_BASE_IDX                                                              5
15122 #define regBIF0_PCIE_PRBS_FREERUN                                                                       0x4200cb
15123 #define regBIF0_PCIE_PRBS_FREERUN_BASE_IDX                                                              5
15124 #define regBIF0_PCIE_PRBS_MISC                                                                          0x4200cc
15125 #define regBIF0_PCIE_PRBS_MISC_BASE_IDX                                                                 5
15126 #define regBIF0_PCIE_PRBS_USER_PATTERN                                                                  0x4200cd
15127 #define regBIF0_PCIE_PRBS_USER_PATTERN_BASE_IDX                                                         5
15128 #define regBIF0_PCIE_PRBS_LO_BITCNT                                                                     0x4200ce
15129 #define regBIF0_PCIE_PRBS_LO_BITCNT_BASE_IDX                                                            5
15130 #define regBIF0_PCIE_PRBS_HI_BITCNT                                                                     0x4200cf
15131 #define regBIF0_PCIE_PRBS_HI_BITCNT_BASE_IDX                                                            5
15132 #define regBIF0_PCIE_PRBS_ERRCNT_0                                                                      0x4200d0
15133 #define regBIF0_PCIE_PRBS_ERRCNT_0_BASE_IDX                                                             5
15134 #define regBIF0_PCIE_PRBS_ERRCNT_1                                                                      0x4200d1
15135 #define regBIF0_PCIE_PRBS_ERRCNT_1_BASE_IDX                                                             5
15136 #define regBIF0_PCIE_PRBS_ERRCNT_2                                                                      0x4200d2
15137 #define regBIF0_PCIE_PRBS_ERRCNT_2_BASE_IDX                                                             5
15138 #define regBIF0_PCIE_PRBS_ERRCNT_3                                                                      0x4200d3
15139 #define regBIF0_PCIE_PRBS_ERRCNT_3_BASE_IDX                                                             5
15140 #define regBIF0_PCIE_PRBS_ERRCNT_4                                                                      0x4200d4
15141 #define regBIF0_PCIE_PRBS_ERRCNT_4_BASE_IDX                                                             5
15142 #define regBIF0_PCIE_PRBS_ERRCNT_5                                                                      0x4200d5
15143 #define regBIF0_PCIE_PRBS_ERRCNT_5_BASE_IDX                                                             5
15144 #define regBIF0_PCIE_PRBS_ERRCNT_6                                                                      0x4200d6
15145 #define regBIF0_PCIE_PRBS_ERRCNT_6_BASE_IDX                                                             5
15146 #define regBIF0_PCIE_PRBS_ERRCNT_7                                                                      0x4200d7
15147 #define regBIF0_PCIE_PRBS_ERRCNT_7_BASE_IDX                                                             5
15148 #define regBIF0_PCIE_PRBS_ERRCNT_8                                                                      0x4200d8
15149 #define regBIF0_PCIE_PRBS_ERRCNT_8_BASE_IDX                                                             5
15150 #define regBIF0_PCIE_PRBS_ERRCNT_9                                                                      0x4200d9
15151 #define regBIF0_PCIE_PRBS_ERRCNT_9_BASE_IDX                                                             5
15152 #define regBIF0_PCIE_PRBS_ERRCNT_10                                                                     0x4200da
15153 #define regBIF0_PCIE_PRBS_ERRCNT_10_BASE_IDX                                                            5
15154 #define regBIF0_PCIE_PRBS_ERRCNT_11                                                                     0x4200db
15155 #define regBIF0_PCIE_PRBS_ERRCNT_11_BASE_IDX                                                            5
15156 #define regBIF0_PCIE_PRBS_ERRCNT_12                                                                     0x4200dc
15157 #define regBIF0_PCIE_PRBS_ERRCNT_12_BASE_IDX                                                            5
15158 #define regBIF0_PCIE_PRBS_ERRCNT_13                                                                     0x4200dd
15159 #define regBIF0_PCIE_PRBS_ERRCNT_13_BASE_IDX                                                            5
15160 #define regBIF0_PCIE_PRBS_ERRCNT_14                                                                     0x4200de
15161 #define regBIF0_PCIE_PRBS_ERRCNT_14_BASE_IDX                                                            5
15162 #define regBIF0_PCIE_PRBS_ERRCNT_15                                                                     0x4200df
15163 #define regBIF0_PCIE_PRBS_ERRCNT_15_BASE_IDX                                                            5
15164 #define regBIF0_SWRST_COMMAND_STATUS                                                                    0x420100
15165 #define regBIF0_SWRST_COMMAND_STATUS_BASE_IDX                                                           5
15166 #define regBIF0_SWRST_GENERAL_CONTROL                                                                   0x420101
15167 #define regBIF0_SWRST_GENERAL_CONTROL_BASE_IDX                                                          5
15168 #define regBIF0_SWRST_COMMAND_0                                                                         0x420102
15169 #define regBIF0_SWRST_COMMAND_0_BASE_IDX                                                                5
15170 #define regBIF0_SWRST_COMMAND_1                                                                         0x420103
15171 #define regBIF0_SWRST_COMMAND_1_BASE_IDX                                                                5
15172 #define regBIF0_SWRST_CONTROL_0                                                                         0x420104
15173 #define regBIF0_SWRST_CONTROL_0_BASE_IDX                                                                5
15174 #define regBIF0_SWRST_CONTROL_1                                                                         0x420105
15175 #define regBIF0_SWRST_CONTROL_1_BASE_IDX                                                                5
15176 #define regBIF0_SWRST_CONTROL_2                                                                         0x420106
15177 #define regBIF0_SWRST_CONTROL_2_BASE_IDX                                                                5
15178 #define regBIF0_SWRST_CONTROL_3                                                                         0x420107
15179 #define regBIF0_SWRST_CONTROL_3_BASE_IDX                                                                5
15180 #define regBIF0_SWRST_CONTROL_4                                                                         0x420108
15181 #define regBIF0_SWRST_CONTROL_4_BASE_IDX                                                                5
15182 #define regBIF0_SWRST_CONTROL_5                                                                         0x420109
15183 #define regBIF0_SWRST_CONTROL_5_BASE_IDX                                                                5
15184 #define regBIF0_SWRST_CONTROL_6                                                                         0x42010a
15185 #define regBIF0_SWRST_CONTROL_6_BASE_IDX                                                                5
15186 #define regBIF0_SWRST_EP_COMMAND_0                                                                      0x42010b
15187 #define regBIF0_SWRST_EP_COMMAND_0_BASE_IDX                                                             5
15188 #define regBIF0_SWRST_EP_CONTROL_0                                                                      0x42010c
15189 #define regBIF0_SWRST_EP_CONTROL_0_BASE_IDX                                                             5
15190 #define regBIF0_CPM_CONTROL                                                                             0x420118
15191 #define regBIF0_CPM_CONTROL_BASE_IDX                                                                    5
15192 #define regBIF0_CPM_SPLIT_CONTROL                                                                       0x420119
15193 #define regBIF0_CPM_SPLIT_CONTROL_BASE_IDX                                                              5
15194 #define regBIF0_CPM_CONTROL_EXT                                                                         0x42011a
15195 #define regBIF0_CPM_CONTROL_EXT_BASE_IDX                                                                5
15196 #define regBIF0_SMN_APERTURE_ID_A                                                                       0x42011d
15197 #define regBIF0_SMN_APERTURE_ID_A_BASE_IDX                                                              5
15198 #define regBIF0_SMN_APERTURE_ID_B                                                                       0x42011e
15199 #define regBIF0_SMN_APERTURE_ID_B_BASE_IDX                                                              5
15200 #define regBIF0_LNCNT_CONTROL                                                                           0x420125
15201 #define regBIF0_LNCNT_CONTROL_BASE_IDX                                                                  5
15202 #define regBIF0_SMU_HP_STATUS_UPDATE                                                                    0x42012c
15203 #define regBIF0_SMU_HP_STATUS_UPDATE_BASE_IDX                                                           5
15204 #define regBIF0_HP_SMU_COMMAND_UPDATE                                                                   0x42012d
15205 #define regBIF0_HP_SMU_COMMAND_UPDATE_BASE_IDX                                                          5
15206 #define regBIF0_SMU_HP_END_OF_INTERRUPT                                                                 0x42012e
15207 #define regBIF0_SMU_HP_END_OF_INTERRUPT_BASE_IDX                                                        5
15208 #define regBIF0_SMU_INT_PIN_SHARING_PORT_INDICATOR                                                      0x42012f
15209 #define regBIF0_SMU_INT_PIN_SHARING_PORT_INDICATOR_BASE_IDX                                             5
15210 #define regBIF0_PCIE_PGMST_CNTL                                                                         0x420130
15211 #define regBIF0_PCIE_PGMST_CNTL_BASE_IDX                                                                5
15212 #define regBIF0_PCIE_PGSLV_CNTL                                                                         0x420131
15213 #define regBIF0_PCIE_PGSLV_CNTL_BASE_IDX                                                                5
15214 #define regBIF0_LC_CPM_CONTROL_0                                                                        0x420133
15215 #define regBIF0_LC_CPM_CONTROL_0_BASE_IDX                                                               5
15216 #define regBIF0_LC_CPM_CONTROL_1                                                                        0x420134
15217 #define regBIF0_LC_CPM_CONTROL_1_BASE_IDX                                                               5
15218 #define regBIF0_PCIE_RXMARGIN_CONTROL_CAPABILITIES                                                      0x420135
15219 #define regBIF0_PCIE_RXMARGIN_CONTROL_CAPABILITIES_BASE_IDX                                             5
15220 #define regBIF0_PCIE_RXMARGIN_1_SETTINGS                                                                0x420136
15221 #define regBIF0_PCIE_RXMARGIN_1_SETTINGS_BASE_IDX                                                       5
15222 #define regBIF0_PCIE_RXMARGIN_2_SETTINGS                                                                0x420137
15223 #define regBIF0_PCIE_RXMARGIN_2_SETTINGS_BASE_IDX                                                       5
15224 #define regBIF0_PCIE_PRESENCE_DETECT_SELECT                                                             0x420138
15225 #define regBIF0_PCIE_PRESENCE_DETECT_SELECT_BASE_IDX                                                    5
15226 #define regBIF0_PCIE_LC_DEBUG_CNTL                                                                      0x420139
15227 #define regBIF0_PCIE_LC_DEBUG_CNTL_BASE_IDX                                                             5
15228 #define regBIF0_SMU_INT_PIN_SHARING_PORT_INDICATOR_TWO                                                  0x42013a
15229 #define regBIF0_SMU_INT_PIN_SHARING_PORT_INDICATOR_TWO_BASE_IDX                                         5
15230 #define regBIF0_PCIE_TX_LAST_TLP0                                                                       0x420180
15231 #define regBIF0_PCIE_TX_LAST_TLP0_BASE_IDX                                                              5
15232 #define regBIF0_PCIE_TX_LAST_TLP1                                                                       0x420181
15233 #define regBIF0_PCIE_TX_LAST_TLP1_BASE_IDX                                                              5
15234 #define regBIF0_PCIE_TX_LAST_TLP2                                                                       0x420182
15235 #define regBIF0_PCIE_TX_LAST_TLP2_BASE_IDX                                                              5
15236 #define regBIF0_PCIE_TX_LAST_TLP3                                                                       0x420183
15237 #define regBIF0_PCIE_TX_LAST_TLP3_BASE_IDX                                                              5
15238 #define regBIF0_PCIE_TX_TRACKING_ADDR_LO                                                                0x420184
15239 #define regBIF0_PCIE_TX_TRACKING_ADDR_LO_BASE_IDX                                                       5
15240 #define regBIF0_PCIE_TX_TRACKING_ADDR_HI                                                                0x420185
15241 #define regBIF0_PCIE_TX_TRACKING_ADDR_HI_BASE_IDX                                                       5
15242 #define regBIF0_PCIE_TX_TRACKING_CTRL_STATUS                                                            0x420186
15243 #define regBIF0_PCIE_TX_TRACKING_CTRL_STATUS_BASE_IDX                                                   5
15244 #define regBIF0_PCIE_TX_CTRL_4                                                                          0x42018b
15245 #define regBIF0_PCIE_TX_CTRL_4_BASE_IDX                                                                 5
15246 #define regBIF0_PCIE_TX_STATUS                                                                          0x420194
15247 #define regBIF0_PCIE_TX_STATUS_BASE_IDX                                                                 5
15248 #define regBIF0_PCIE_TX_F0_ATTR_CNTL                                                                    0x42019c
15249 #define regBIF0_PCIE_TX_F0_ATTR_CNTL_BASE_IDX                                                           5
15250 #define regBIF0_PCIE_TX_SWUS_ATTR_CNTL                                                                  0x42019d
15251 #define regBIF0_PCIE_TX_SWUS_ATTR_CNTL_BASE_IDX                                                         5
15252 #define regBIF0_PCIE_BW_BY_UNITID                                                                       0x4201c0
15253 #define regBIF0_PCIE_BW_BY_UNITID_BASE_IDX                                                              5
15254 #define regBIF0_PCIE_MST_CTRL_1                                                                         0x4201c4
15255 #define regBIF0_PCIE_MST_CTRL_1_BASE_IDX                                                                5
15256 #define regBIF0_PCIE_MST_CTRL_2                                                                         0x4201c5
15257 #define regBIF0_PCIE_MST_CTRL_2_BASE_IDX                                                                5
15258 #define regBIF0_PCIE_MST_CTRL_3                                                                         0x4201c6
15259 #define regBIF0_PCIE_MST_CTRL_3_BASE_IDX                                                                5
15260 #define regBIF0_PCIE_MST_CTRL_4                                                                         0x4201c7
15261 #define regBIF0_PCIE_MST_CTRL_4_BASE_IDX                                                                5
15262 #define regBIF0_PCIE_MST_ERR_CTRL_1                                                                     0x4201d8
15263 #define regBIF0_PCIE_MST_ERR_CTRL_1_BASE_IDX                                                            5
15264 #define regBIF0_PCIE_HIP_REG0                                                                           0x4201e0
15265 #define regBIF0_PCIE_HIP_REG0_BASE_IDX                                                                  5
15266 #define regBIF0_PCIE_HIP_REG1                                                                           0x4201e1
15267 #define regBIF0_PCIE_HIP_REG1_BASE_IDX                                                                  5
15268 #define regBIF0_PCIE_HIP_REG2                                                                           0x4201e2
15269 #define regBIF0_PCIE_HIP_REG2_BASE_IDX                                                                  5
15270 #define regBIF0_PCIE_HIP_REG3                                                                           0x4201e3
15271 #define regBIF0_PCIE_HIP_REG3_BASE_IDX                                                                  5
15272 #define regBIF0_PCIE_HIP_REG4                                                                           0x4201e4
15273 #define regBIF0_PCIE_HIP_REG4_BASE_IDX                                                                  5
15274 #define regBIF0_PCIE_HIP_REG5                                                                           0x4201e5
15275 #define regBIF0_PCIE_HIP_REG5_BASE_IDX                                                                  5
15276 #define regBIF0_PCIE_HIP_REG6                                                                           0x4201e6
15277 #define regBIF0_PCIE_HIP_REG6_BASE_IDX                                                                  5
15278 #define regBIF0_PCIE_HIP_REG7                                                                           0x4201e7
15279 #define regBIF0_PCIE_HIP_REG7_BASE_IDX                                                                  5
15280 #define regBIF0_PCIE_HIP_REG8                                                                           0x4201e8
15281 #define regBIF0_PCIE_HIP_REG8_BASE_IDX                                                                  5
15282 #define regBIF0_PCIE_MST_STATUS                                                                         0x4201fc
15283 #define regBIF0_PCIE_MST_STATUS_BASE_IDX                                                                5
15284 #define regBIF0_SMU_PCIE_FENCED1_REG                                                                    0x420200
15285 #define regBIF0_SMU_PCIE_FENCED1_REG_BASE_IDX                                                           5
15286 #define regBIF0_SMU_PCIE_FENCED2_REG                                                                    0x420201
15287 #define regBIF0_SMU_PCIE_FENCED2_REG_BASE_IDX                                                           5
15288 #define regBIF0_PCIE_PERF_CNTL_TXCLK7                                                                   0x420222
15289 #define regBIF0_PCIE_PERF_CNTL_TXCLK7_BASE_IDX                                                          5
15290 #define regBIF0_PCIE_PERF_COUNT0_TXCLK7                                                                 0x420223
15291 #define regBIF0_PCIE_PERF_COUNT0_TXCLK7_BASE_IDX                                                        5
15292 #define regBIF0_PCIE_PERF_COUNT1_TXCLK7                                                                 0x420224
15293 #define regBIF0_PCIE_PERF_COUNT1_TXCLK7_BASE_IDX                                                        5
15294 #define regBIF0_PCIE_PERF_CNTL_TXCLK8                                                                   0x420225
15295 #define regBIF0_PCIE_PERF_CNTL_TXCLK8_BASE_IDX                                                          5
15296 #define regBIF0_PCIE_PERF_COUNT0_TXCLK8                                                                 0x420226
15297 #define regBIF0_PCIE_PERF_COUNT0_TXCLK8_BASE_IDX                                                        5
15298 #define regBIF0_PCIE_PERF_COUNT1_TXCLK8                                                                 0x420227
15299 #define regBIF0_PCIE_PERF_COUNT1_TXCLK8_BASE_IDX                                                        5
15300 #define regBIF0_PCIE_PERF_CNTL_TXCLK9                                                                   0x420228
15301 #define regBIF0_PCIE_PERF_CNTL_TXCLK9_BASE_IDX                                                          5
15302 #define regBIF0_PCIE_PERF_COUNT0_TXCLK9                                                                 0x420229
15303 #define regBIF0_PCIE_PERF_COUNT0_TXCLK9_BASE_IDX                                                        5
15304 #define regBIF0_PCIE_PERF_COUNT1_TXCLK9                                                                 0x42022a
15305 #define regBIF0_PCIE_PERF_COUNT1_TXCLK9_BASE_IDX                                                        5
15306 #define regBIF0_PCIE_PERF_CNTL_TXCLK10                                                                  0x42022b
15307 #define regBIF0_PCIE_PERF_CNTL_TXCLK10_BASE_IDX                                                         5
15308 #define regBIF0_PCIE_PERF_COUNT0_TXCLK10                                                                0x42022c
15309 #define regBIF0_PCIE_PERF_COUNT0_TXCLK10_BASE_IDX                                                       5
15310 #define regBIF0_PCIE_PERF_COUNT1_TXCLK10                                                                0x42022d
15311 #define regBIF0_PCIE_PERF_COUNT1_TXCLK10_BASE_IDX                                                       5
15312 
15313 
15314 // addressBlock: nbio_pcie1_bifplr0_cfgdecp
15315 // base address: 0x11200000
15316 #define regBIFPLR0_1_VENDOR_ID                                                                          0x440000
15317 #define regBIFPLR0_1_VENDOR_ID_BASE_IDX                                                                 5
15318 #define regBIFPLR0_1_DEVICE_ID                                                                          0x440000
15319 #define regBIFPLR0_1_DEVICE_ID_BASE_IDX                                                                 5
15320 #define regBIFPLR0_1_COMMAND                                                                            0x440001
15321 #define regBIFPLR0_1_COMMAND_BASE_IDX                                                                   5
15322 #define regBIFPLR0_1_STATUS                                                                             0x440001
15323 #define regBIFPLR0_1_STATUS_BASE_IDX                                                                    5
15324 #define regBIFPLR0_1_REVISION_ID                                                                        0x440002
15325 #define regBIFPLR0_1_REVISION_ID_BASE_IDX                                                               5
15326 #define regBIFPLR0_1_PROG_INTERFACE                                                                     0x440002
15327 #define regBIFPLR0_1_PROG_INTERFACE_BASE_IDX                                                            5
15328 #define regBIFPLR0_1_SUB_CLASS                                                                          0x440002
15329 #define regBIFPLR0_1_SUB_CLASS_BASE_IDX                                                                 5
15330 #define regBIFPLR0_1_BASE_CLASS                                                                         0x440002
15331 #define regBIFPLR0_1_BASE_CLASS_BASE_IDX                                                                5
15332 #define regBIFPLR0_1_CACHE_LINE                                                                         0x440003
15333 #define regBIFPLR0_1_CACHE_LINE_BASE_IDX                                                                5
15334 #define regBIFPLR0_1_LATENCY                                                                            0x440003
15335 #define regBIFPLR0_1_LATENCY_BASE_IDX                                                                   5
15336 #define regBIFPLR0_1_HEADER                                                                             0x440003
15337 #define regBIFPLR0_1_HEADER_BASE_IDX                                                                    5
15338 #define regBIFPLR0_1_BIST                                                                               0x440003
15339 #define regBIFPLR0_1_BIST_BASE_IDX                                                                      5
15340 #define regBIFPLR0_1_SUB_BUS_NUMBER_LATENCY                                                             0x440006
15341 #define regBIFPLR0_1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
15342 #define regBIFPLR0_1_IO_BASE_LIMIT                                                                      0x440007
15343 #define regBIFPLR0_1_IO_BASE_LIMIT_BASE_IDX                                                             5
15344 #define regBIFPLR0_1_SECONDARY_STATUS                                                                   0x440007
15345 #define regBIFPLR0_1_SECONDARY_STATUS_BASE_IDX                                                          5
15346 #define regBIFPLR0_1_MEM_BASE_LIMIT                                                                     0x440008
15347 #define regBIFPLR0_1_MEM_BASE_LIMIT_BASE_IDX                                                            5
15348 #define regBIFPLR0_1_PREF_BASE_LIMIT                                                                    0x440009
15349 #define regBIFPLR0_1_PREF_BASE_LIMIT_BASE_IDX                                                           5
15350 #define regBIFPLR0_1_PREF_BASE_UPPER                                                                    0x44000a
15351 #define regBIFPLR0_1_PREF_BASE_UPPER_BASE_IDX                                                           5
15352 #define regBIFPLR0_1_PREF_LIMIT_UPPER                                                                   0x44000b
15353 #define regBIFPLR0_1_PREF_LIMIT_UPPER_BASE_IDX                                                          5
15354 #define regBIFPLR0_1_IO_BASE_LIMIT_HI                                                                   0x44000c
15355 #define regBIFPLR0_1_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
15356 #define regBIFPLR0_1_CAP_PTR                                                                            0x44000d
15357 #define regBIFPLR0_1_CAP_PTR_BASE_IDX                                                                   5
15358 #define regBIFPLR0_1_ROM_BASE_ADDR                                                                      0x44000e
15359 #define regBIFPLR0_1_ROM_BASE_ADDR_BASE_IDX                                                             5
15360 #define regBIFPLR0_1_INTERRUPT_LINE                                                                     0x44000f
15361 #define regBIFPLR0_1_INTERRUPT_LINE_BASE_IDX                                                            5
15362 #define regBIFPLR0_1_INTERRUPT_PIN                                                                      0x44000f
15363 #define regBIFPLR0_1_INTERRUPT_PIN_BASE_IDX                                                             5
15364 #define regBIFPLR0_1_EXT_BRIDGE_CNTL                                                                    0x440010
15365 #define regBIFPLR0_1_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
15366 #define regBIFPLR0_1_VENDOR_CAP_LIST                                                                    0x440012
15367 #define regBIFPLR0_1_VENDOR_CAP_LIST_BASE_IDX                                                           5
15368 #define regBIFPLR0_1_ADAPTER_ID_W                                                                       0x440013
15369 #define regBIFPLR0_1_ADAPTER_ID_W_BASE_IDX                                                              5
15370 #define regBIFPLR0_1_PMI_CAP_LIST                                                                       0x440014
15371 #define regBIFPLR0_1_PMI_CAP_LIST_BASE_IDX                                                              5
15372 #define regBIFPLR0_1_PMI_CAP                                                                            0x440014
15373 #define regBIFPLR0_1_PMI_CAP_BASE_IDX                                                                   5
15374 #define regBIFPLR0_1_PMI_STATUS_CNTL                                                                    0x440015
15375 #define regBIFPLR0_1_PMI_STATUS_CNTL_BASE_IDX                                                           5
15376 #define regBIFPLR0_1_PCIE_CAP_LIST                                                                      0x440016
15377 #define regBIFPLR0_1_PCIE_CAP_LIST_BASE_IDX                                                             5
15378 #define regBIFPLR0_1_PCIE_CAP                                                                           0x440016
15379 #define regBIFPLR0_1_PCIE_CAP_BASE_IDX                                                                  5
15380 #define regBIFPLR0_1_DEVICE_CAP                                                                         0x440017
15381 #define regBIFPLR0_1_DEVICE_CAP_BASE_IDX                                                                5
15382 #define regBIFPLR0_1_DEVICE_CNTL                                                                        0x440018
15383 #define regBIFPLR0_1_DEVICE_CNTL_BASE_IDX                                                               5
15384 #define regBIFPLR0_1_DEVICE_STATUS                                                                      0x440018
15385 #define regBIFPLR0_1_DEVICE_STATUS_BASE_IDX                                                             5
15386 #define regBIFPLR0_1_LINK_CAP                                                                           0x440019
15387 #define regBIFPLR0_1_LINK_CAP_BASE_IDX                                                                  5
15388 #define regBIFPLR0_1_LINK_CNTL                                                                          0x44001a
15389 #define regBIFPLR0_1_LINK_CNTL_BASE_IDX                                                                 5
15390 #define regBIFPLR0_1_LINK_STATUS                                                                        0x44001a
15391 #define regBIFPLR0_1_LINK_STATUS_BASE_IDX                                                               5
15392 #define regBIFPLR0_1_SLOT_CAP                                                                           0x44001b
15393 #define regBIFPLR0_1_SLOT_CAP_BASE_IDX                                                                  5
15394 #define regBIFPLR0_1_SLOT_CNTL                                                                          0x44001c
15395 #define regBIFPLR0_1_SLOT_CNTL_BASE_IDX                                                                 5
15396 #define regBIFPLR0_1_SLOT_STATUS                                                                        0x44001c
15397 #define regBIFPLR0_1_SLOT_STATUS_BASE_IDX                                                               5
15398 #define regBIFPLR0_1_ROOT_CNTL                                                                          0x44001d
15399 #define regBIFPLR0_1_ROOT_CNTL_BASE_IDX                                                                 5
15400 #define regBIFPLR0_1_ROOT_CAP                                                                           0x44001d
15401 #define regBIFPLR0_1_ROOT_CAP_BASE_IDX                                                                  5
15402 #define regBIFPLR0_1_ROOT_STATUS                                                                        0x44001e
15403 #define regBIFPLR0_1_ROOT_STATUS_BASE_IDX                                                               5
15404 #define regBIFPLR0_1_DEVICE_CAP2                                                                        0x44001f
15405 #define regBIFPLR0_1_DEVICE_CAP2_BASE_IDX                                                               5
15406 #define regBIFPLR0_1_DEVICE_CNTL2                                                                       0x440020
15407 #define regBIFPLR0_1_DEVICE_CNTL2_BASE_IDX                                                              5
15408 #define regBIFPLR0_1_DEVICE_STATUS2                                                                     0x440020
15409 #define regBIFPLR0_1_DEVICE_STATUS2_BASE_IDX                                                            5
15410 #define regBIFPLR0_1_LINK_CAP2                                                                          0x440021
15411 #define regBIFPLR0_1_LINK_CAP2_BASE_IDX                                                                 5
15412 #define regBIFPLR0_1_LINK_CNTL2                                                                         0x440022
15413 #define regBIFPLR0_1_LINK_CNTL2_BASE_IDX                                                                5
15414 #define regBIFPLR0_1_LINK_STATUS2                                                                       0x440022
15415 #define regBIFPLR0_1_LINK_STATUS2_BASE_IDX                                                              5
15416 #define regBIFPLR0_1_SLOT_CAP2                                                                          0x440023
15417 #define regBIFPLR0_1_SLOT_CAP2_BASE_IDX                                                                 5
15418 #define regBIFPLR0_1_SLOT_CNTL2                                                                         0x440024
15419 #define regBIFPLR0_1_SLOT_CNTL2_BASE_IDX                                                                5
15420 #define regBIFPLR0_1_SLOT_STATUS2                                                                       0x440024
15421 #define regBIFPLR0_1_SLOT_STATUS2_BASE_IDX                                                              5
15422 #define regBIFPLR0_1_MSI_CAP_LIST                                                                       0x440028
15423 #define regBIFPLR0_1_MSI_CAP_LIST_BASE_IDX                                                              5
15424 #define regBIFPLR0_1_MSI_MSG_CNTL                                                                       0x440028
15425 #define regBIFPLR0_1_MSI_MSG_CNTL_BASE_IDX                                                              5
15426 #define regBIFPLR0_1_MSI_MSG_ADDR_LO                                                                    0x440029
15427 #define regBIFPLR0_1_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
15428 #define regBIFPLR0_1_MSI_MSG_ADDR_HI                                                                    0x44002a
15429 #define regBIFPLR0_1_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
15430 #define regBIFPLR0_1_MSI_MSG_DATA                                                                       0x44002a
15431 #define regBIFPLR0_1_MSI_MSG_DATA_BASE_IDX                                                              5
15432 #define regBIFPLR0_1_MSI_MSG_DATA_64                                                                    0x44002b
15433 #define regBIFPLR0_1_MSI_MSG_DATA_64_BASE_IDX                                                           5
15434 #define regBIFPLR0_1_SSID_CAP_LIST                                                                      0x440030
15435 #define regBIFPLR0_1_SSID_CAP_LIST_BASE_IDX                                                             5
15436 #define regBIFPLR0_1_SSID_CAP                                                                           0x440031
15437 #define regBIFPLR0_1_SSID_CAP_BASE_IDX                                                                  5
15438 #define regBIFPLR0_1_MSI_MAP_CAP_LIST                                                                   0x440032
15439 #define regBIFPLR0_1_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
15440 #define regBIFPLR0_1_MSI_MAP_CAP                                                                        0x440032
15441 #define regBIFPLR0_1_MSI_MAP_CAP_BASE_IDX                                                               5
15442 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x440040
15443 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
15444 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC_HDR                                                           0x440041
15445 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
15446 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC1                                                              0x440042
15447 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
15448 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC2                                                              0x440043
15449 #define regBIFPLR0_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
15450 #define regBIFPLR0_1_PCIE_VC_ENH_CAP_LIST                                                               0x440044
15451 #define regBIFPLR0_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
15452 #define regBIFPLR0_1_PCIE_PORT_VC_CAP_REG1                                                              0x440045
15453 #define regBIFPLR0_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
15454 #define regBIFPLR0_1_PCIE_PORT_VC_CAP_REG2                                                              0x440046
15455 #define regBIFPLR0_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
15456 #define regBIFPLR0_1_PCIE_PORT_VC_CNTL                                                                  0x440047
15457 #define regBIFPLR0_1_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
15458 #define regBIFPLR0_1_PCIE_PORT_VC_STATUS                                                                0x440047
15459 #define regBIFPLR0_1_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
15460 #define regBIFPLR0_1_PCIE_VC0_RESOURCE_CAP                                                              0x440048
15461 #define regBIFPLR0_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
15462 #define regBIFPLR0_1_PCIE_VC0_RESOURCE_CNTL                                                             0x440049
15463 #define regBIFPLR0_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
15464 #define regBIFPLR0_1_PCIE_VC0_RESOURCE_STATUS                                                           0x44004a
15465 #define regBIFPLR0_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
15466 #define regBIFPLR0_1_PCIE_VC1_RESOURCE_CAP                                                              0x44004b
15467 #define regBIFPLR0_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
15468 #define regBIFPLR0_1_PCIE_VC1_RESOURCE_CNTL                                                             0x44004c
15469 #define regBIFPLR0_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
15470 #define regBIFPLR0_1_PCIE_VC1_RESOURCE_STATUS                                                           0x44004d
15471 #define regBIFPLR0_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
15472 #define regBIFPLR0_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x440050
15473 #define regBIFPLR0_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
15474 #define regBIFPLR0_1_PCIE_DEV_SERIAL_NUM_DW1                                                            0x440051
15475 #define regBIFPLR0_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
15476 #define regBIFPLR0_1_PCIE_DEV_SERIAL_NUM_DW2                                                            0x440052
15477 #define regBIFPLR0_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
15478 #define regBIFPLR0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x440054
15479 #define regBIFPLR0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
15480 #define regBIFPLR0_1_PCIE_UNCORR_ERR_STATUS                                                             0x440055
15481 #define regBIFPLR0_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
15482 #define regBIFPLR0_1_PCIE_UNCORR_ERR_MASK                                                               0x440056
15483 #define regBIFPLR0_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
15484 #define regBIFPLR0_1_PCIE_UNCORR_ERR_SEVERITY                                                           0x440057
15485 #define regBIFPLR0_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
15486 #define regBIFPLR0_1_PCIE_CORR_ERR_STATUS                                                               0x440058
15487 #define regBIFPLR0_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
15488 #define regBIFPLR0_1_PCIE_CORR_ERR_MASK                                                                 0x440059
15489 #define regBIFPLR0_1_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
15490 #define regBIFPLR0_1_PCIE_ADV_ERR_CAP_CNTL                                                              0x44005a
15491 #define regBIFPLR0_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
15492 #define regBIFPLR0_1_PCIE_HDR_LOG0                                                                      0x44005b
15493 #define regBIFPLR0_1_PCIE_HDR_LOG0_BASE_IDX                                                             5
15494 #define regBIFPLR0_1_PCIE_HDR_LOG1                                                                      0x44005c
15495 #define regBIFPLR0_1_PCIE_HDR_LOG1_BASE_IDX                                                             5
15496 #define regBIFPLR0_1_PCIE_HDR_LOG2                                                                      0x44005d
15497 #define regBIFPLR0_1_PCIE_HDR_LOG2_BASE_IDX                                                             5
15498 #define regBIFPLR0_1_PCIE_HDR_LOG3                                                                      0x44005e
15499 #define regBIFPLR0_1_PCIE_HDR_LOG3_BASE_IDX                                                             5
15500 #define regBIFPLR0_1_PCIE_ROOT_ERR_CMD                                                                  0x44005f
15501 #define regBIFPLR0_1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
15502 #define regBIFPLR0_1_PCIE_ROOT_ERR_STATUS                                                               0x440060
15503 #define regBIFPLR0_1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
15504 #define regBIFPLR0_1_PCIE_ERR_SRC_ID                                                                    0x440061
15505 #define regBIFPLR0_1_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
15506 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG0                                                               0x440062
15507 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
15508 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG1                                                               0x440063
15509 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
15510 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG2                                                               0x440064
15511 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
15512 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG3                                                               0x440065
15513 #define regBIFPLR0_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
15514 #define regBIFPLR0_1_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x44009c
15515 #define regBIFPLR0_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
15516 #define regBIFPLR0_1_PCIE_LINK_CNTL3                                                                    0x44009d
15517 #define regBIFPLR0_1_PCIE_LINK_CNTL3_BASE_IDX                                                           5
15518 #define regBIFPLR0_1_PCIE_LANE_ERROR_STATUS                                                             0x44009e
15519 #define regBIFPLR0_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
15520 #define regBIFPLR0_1_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x44009f
15521 #define regBIFPLR0_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
15522 #define regBIFPLR0_1_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x44009f
15523 #define regBIFPLR0_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
15524 #define regBIFPLR0_1_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4400a0
15525 #define regBIFPLR0_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
15526 #define regBIFPLR0_1_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4400a0
15527 #define regBIFPLR0_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
15528 #define regBIFPLR0_1_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4400a1
15529 #define regBIFPLR0_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
15530 #define regBIFPLR0_1_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4400a1
15531 #define regBIFPLR0_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
15532 #define regBIFPLR0_1_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4400a2
15533 #define regBIFPLR0_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
15534 #define regBIFPLR0_1_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4400a2
15535 #define regBIFPLR0_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
15536 #define regBIFPLR0_1_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4400a3
15537 #define regBIFPLR0_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
15538 #define regBIFPLR0_1_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4400a3
15539 #define regBIFPLR0_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
15540 #define regBIFPLR0_1_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4400a4
15541 #define regBIFPLR0_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
15542 #define regBIFPLR0_1_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4400a4
15543 #define regBIFPLR0_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
15544 #define regBIFPLR0_1_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4400a5
15545 #define regBIFPLR0_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
15546 #define regBIFPLR0_1_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4400a5
15547 #define regBIFPLR0_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
15548 #define regBIFPLR0_1_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4400a6
15549 #define regBIFPLR0_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
15550 #define regBIFPLR0_1_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4400a6
15551 #define regBIFPLR0_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
15552 #define regBIFPLR0_1_PCIE_ACS_ENH_CAP_LIST                                                              0x4400a8
15553 #define regBIFPLR0_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
15554 #define regBIFPLR0_1_PCIE_ACS_CAP                                                                       0x4400a9
15555 #define regBIFPLR0_1_PCIE_ACS_CAP_BASE_IDX                                                              5
15556 #define regBIFPLR0_1_PCIE_ACS_CNTL                                                                      0x4400a9
15557 #define regBIFPLR0_1_PCIE_ACS_CNTL_BASE_IDX                                                             5
15558 #define regBIFPLR0_1_PCIE_MC_ENH_CAP_LIST                                                               0x4400bc
15559 #define regBIFPLR0_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
15560 #define regBIFPLR0_1_PCIE_MC_CAP                                                                        0x4400bd
15561 #define regBIFPLR0_1_PCIE_MC_CAP_BASE_IDX                                                               5
15562 #define regBIFPLR0_1_PCIE_MC_CNTL                                                                       0x4400bd
15563 #define regBIFPLR0_1_PCIE_MC_CNTL_BASE_IDX                                                              5
15564 #define regBIFPLR0_1_PCIE_MC_ADDR0                                                                      0x4400be
15565 #define regBIFPLR0_1_PCIE_MC_ADDR0_BASE_IDX                                                             5
15566 #define regBIFPLR0_1_PCIE_MC_ADDR1                                                                      0x4400bf
15567 #define regBIFPLR0_1_PCIE_MC_ADDR1_BASE_IDX                                                             5
15568 #define regBIFPLR0_1_PCIE_MC_RCV0                                                                       0x4400c0
15569 #define regBIFPLR0_1_PCIE_MC_RCV0_BASE_IDX                                                              5
15570 #define regBIFPLR0_1_PCIE_MC_RCV1                                                                       0x4400c1
15571 #define regBIFPLR0_1_PCIE_MC_RCV1_BASE_IDX                                                              5
15572 #define regBIFPLR0_1_PCIE_MC_BLOCK_ALL0                                                                 0x4400c2
15573 #define regBIFPLR0_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
15574 #define regBIFPLR0_1_PCIE_MC_BLOCK_ALL1                                                                 0x4400c3
15575 #define regBIFPLR0_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
15576 #define regBIFPLR0_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4400c4
15577 #define regBIFPLR0_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
15578 #define regBIFPLR0_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4400c5
15579 #define regBIFPLR0_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
15580 #define regBIFPLR0_1_PCIE_MC_OVERLAY_BAR0                                                               0x4400c6
15581 #define regBIFPLR0_1_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
15582 #define regBIFPLR0_1_PCIE_MC_OVERLAY_BAR1                                                               0x4400c7
15583 #define regBIFPLR0_1_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
15584 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4400dc
15585 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
15586 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CAP                                                                 0x4400dd
15587 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
15588 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CNTL                                                                0x4400de
15589 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
15590 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CNTL2                                                               0x4400df
15591 #define regBIFPLR0_1_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
15592 #define regBIFPLR0_1_PCIE_DPC_ENH_CAP_LIST                                                              0x4400e0
15593 #define regBIFPLR0_1_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
15594 #define regBIFPLR0_1_PCIE_DPC_CAP_LIST                                                                  0x4400e1
15595 #define regBIFPLR0_1_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
15596 #define regBIFPLR0_1_PCIE_DPC_CNTL                                                                      0x4400e1
15597 #define regBIFPLR0_1_PCIE_DPC_CNTL_BASE_IDX                                                             5
15598 #define regBIFPLR0_1_PCIE_DPC_STATUS                                                                    0x4400e2
15599 #define regBIFPLR0_1_PCIE_DPC_STATUS_BASE_IDX                                                           5
15600 #define regBIFPLR0_1_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4400e2
15601 #define regBIFPLR0_1_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
15602 #define regBIFPLR0_1_PCIE_RP_PIO_STATUS                                                                 0x4400e3
15603 #define regBIFPLR0_1_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
15604 #define regBIFPLR0_1_PCIE_RP_PIO_MASK                                                                   0x4400e4
15605 #define regBIFPLR0_1_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
15606 #define regBIFPLR0_1_PCIE_RP_PIO_SEVERITY                                                               0x4400e5
15607 #define regBIFPLR0_1_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
15608 #define regBIFPLR0_1_PCIE_RP_PIO_SYSERROR                                                               0x4400e6
15609 #define regBIFPLR0_1_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
15610 #define regBIFPLR0_1_PCIE_RP_PIO_EXCEPTION                                                              0x4400e7
15611 #define regBIFPLR0_1_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
15612 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG0                                                               0x4400e8
15613 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
15614 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG1                                                               0x4400e9
15615 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
15616 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG2                                                               0x4400ea
15617 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
15618 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG3                                                               0x4400eb
15619 #define regBIFPLR0_1_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
15620 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4400ed
15621 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
15622 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4400ee
15623 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
15624 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4400ef
15625 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
15626 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4400f0
15627 #define regBIFPLR0_1_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
15628 #define regBIFPLR0_1_PCIE_ESM_CAP_LIST                                                                  0x4400f1
15629 #define regBIFPLR0_1_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
15630 #define regBIFPLR0_1_PCIE_ESM_HEADER_1                                                                  0x4400f2
15631 #define regBIFPLR0_1_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
15632 #define regBIFPLR0_1_PCIE_ESM_HEADER_2                                                                  0x4400f3
15633 #define regBIFPLR0_1_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
15634 #define regBIFPLR0_1_PCIE_ESM_STATUS                                                                    0x4400f3
15635 #define regBIFPLR0_1_PCIE_ESM_STATUS_BASE_IDX                                                           5
15636 #define regBIFPLR0_1_PCIE_ESM_CTRL                                                                      0x4400f4
15637 #define regBIFPLR0_1_PCIE_ESM_CTRL_BASE_IDX                                                             5
15638 #define regBIFPLR0_1_PCIE_ESM_CAP_1                                                                     0x4400f5
15639 #define regBIFPLR0_1_PCIE_ESM_CAP_1_BASE_IDX                                                            5
15640 #define regBIFPLR0_1_PCIE_ESM_CAP_2                                                                     0x4400f6
15641 #define regBIFPLR0_1_PCIE_ESM_CAP_2_BASE_IDX                                                            5
15642 #define regBIFPLR0_1_PCIE_ESM_CAP_3                                                                     0x4400f7
15643 #define regBIFPLR0_1_PCIE_ESM_CAP_3_BASE_IDX                                                            5
15644 #define regBIFPLR0_1_PCIE_ESM_CAP_4                                                                     0x4400f8
15645 #define regBIFPLR0_1_PCIE_ESM_CAP_4_BASE_IDX                                                            5
15646 #define regBIFPLR0_1_PCIE_ESM_CAP_5                                                                     0x4400f9
15647 #define regBIFPLR0_1_PCIE_ESM_CAP_5_BASE_IDX                                                            5
15648 #define regBIFPLR0_1_PCIE_ESM_CAP_6                                                                     0x4400fa
15649 #define regBIFPLR0_1_PCIE_ESM_CAP_6_BASE_IDX                                                            5
15650 #define regBIFPLR0_1_PCIE_ESM_CAP_7                                                                     0x4400fb
15651 #define regBIFPLR0_1_PCIE_ESM_CAP_7_BASE_IDX                                                            5
15652 #define regBIFPLR0_1_PCIE_DLF_ENH_CAP_LIST                                                              0x440100
15653 #define regBIFPLR0_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
15654 #define regBIFPLR0_1_DATA_LINK_FEATURE_CAP                                                              0x440101
15655 #define regBIFPLR0_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
15656 #define regBIFPLR0_1_DATA_LINK_FEATURE_STATUS                                                           0x440102
15657 #define regBIFPLR0_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
15658 #define regBIFPLR0_1_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x440104
15659 #define regBIFPLR0_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
15660 #define regBIFPLR0_1_LINK_CAP_16GT                                                                      0x440105
15661 #define regBIFPLR0_1_LINK_CAP_16GT_BASE_IDX                                                             5
15662 #define regBIFPLR0_1_LINK_CNTL_16GT                                                                     0x440106
15663 #define regBIFPLR0_1_LINK_CNTL_16GT_BASE_IDX                                                            5
15664 #define regBIFPLR0_1_LINK_STATUS_16GT                                                                   0x440107
15665 #define regBIFPLR0_1_LINK_STATUS_16GT_BASE_IDX                                                          5
15666 #define regBIFPLR0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x440108
15667 #define regBIFPLR0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
15668 #define regBIFPLR0_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x440109
15669 #define regBIFPLR0_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
15670 #define regBIFPLR0_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x44010a
15671 #define regBIFPLR0_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
15672 #define regBIFPLR0_1_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x44010c
15673 #define regBIFPLR0_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15674 #define regBIFPLR0_1_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x44010c
15675 #define regBIFPLR0_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15676 #define regBIFPLR0_1_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x44010c
15677 #define regBIFPLR0_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15678 #define regBIFPLR0_1_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x44010c
15679 #define regBIFPLR0_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15680 #define regBIFPLR0_1_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x44010d
15681 #define regBIFPLR0_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15682 #define regBIFPLR0_1_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x44010d
15683 #define regBIFPLR0_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15684 #define regBIFPLR0_1_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x44010d
15685 #define regBIFPLR0_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15686 #define regBIFPLR0_1_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x44010d
15687 #define regBIFPLR0_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15688 #define regBIFPLR0_1_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x44010e
15689 #define regBIFPLR0_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15690 #define regBIFPLR0_1_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x44010e
15691 #define regBIFPLR0_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
15692 #define regBIFPLR0_1_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x44010e
15693 #define regBIFPLR0_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
15694 #define regBIFPLR0_1_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x44010e
15695 #define regBIFPLR0_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
15696 #define regBIFPLR0_1_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x44010f
15697 #define regBIFPLR0_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
15698 #define regBIFPLR0_1_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x44010f
15699 #define regBIFPLR0_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
15700 #define regBIFPLR0_1_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x44010f
15701 #define regBIFPLR0_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
15702 #define regBIFPLR0_1_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x44010f
15703 #define regBIFPLR0_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
15704 #define regBIFPLR0_1_PCIE_MARGINING_ENH_CAP_LIST                                                        0x440110
15705 #define regBIFPLR0_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
15706 #define regBIFPLR0_1_MARGINING_PORT_CAP                                                                 0x440111
15707 #define regBIFPLR0_1_MARGINING_PORT_CAP_BASE_IDX                                                        5
15708 #define regBIFPLR0_1_MARGINING_PORT_STATUS                                                              0x440111
15709 #define regBIFPLR0_1_MARGINING_PORT_STATUS_BASE_IDX                                                     5
15710 #define regBIFPLR0_1_LANE_0_MARGINING_LANE_CNTL                                                         0x440112
15711 #define regBIFPLR0_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
15712 #define regBIFPLR0_1_LANE_0_MARGINING_LANE_STATUS                                                       0x440112
15713 #define regBIFPLR0_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
15714 #define regBIFPLR0_1_LANE_1_MARGINING_LANE_CNTL                                                         0x440113
15715 #define regBIFPLR0_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
15716 #define regBIFPLR0_1_LANE_1_MARGINING_LANE_STATUS                                                       0x440113
15717 #define regBIFPLR0_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
15718 #define regBIFPLR0_1_LANE_2_MARGINING_LANE_CNTL                                                         0x440114
15719 #define regBIFPLR0_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
15720 #define regBIFPLR0_1_LANE_2_MARGINING_LANE_STATUS                                                       0x440114
15721 #define regBIFPLR0_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
15722 #define regBIFPLR0_1_LANE_3_MARGINING_LANE_CNTL                                                         0x440115
15723 #define regBIFPLR0_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
15724 #define regBIFPLR0_1_LANE_3_MARGINING_LANE_STATUS                                                       0x440115
15725 #define regBIFPLR0_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
15726 #define regBIFPLR0_1_LANE_4_MARGINING_LANE_CNTL                                                         0x440116
15727 #define regBIFPLR0_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
15728 #define regBIFPLR0_1_LANE_4_MARGINING_LANE_STATUS                                                       0x440116
15729 #define regBIFPLR0_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
15730 #define regBIFPLR0_1_LANE_5_MARGINING_LANE_CNTL                                                         0x440117
15731 #define regBIFPLR0_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
15732 #define regBIFPLR0_1_LANE_5_MARGINING_LANE_STATUS                                                       0x440117
15733 #define regBIFPLR0_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
15734 #define regBIFPLR0_1_LANE_6_MARGINING_LANE_CNTL                                                         0x440118
15735 #define regBIFPLR0_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
15736 #define regBIFPLR0_1_LANE_6_MARGINING_LANE_STATUS                                                       0x440118
15737 #define regBIFPLR0_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
15738 #define regBIFPLR0_1_LANE_7_MARGINING_LANE_CNTL                                                         0x440119
15739 #define regBIFPLR0_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
15740 #define regBIFPLR0_1_LANE_7_MARGINING_LANE_STATUS                                                       0x440119
15741 #define regBIFPLR0_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
15742 #define regBIFPLR0_1_LANE_8_MARGINING_LANE_CNTL                                                         0x44011a
15743 #define regBIFPLR0_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
15744 #define regBIFPLR0_1_LANE_8_MARGINING_LANE_STATUS                                                       0x44011a
15745 #define regBIFPLR0_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
15746 #define regBIFPLR0_1_LANE_9_MARGINING_LANE_CNTL                                                         0x44011b
15747 #define regBIFPLR0_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
15748 #define regBIFPLR0_1_LANE_9_MARGINING_LANE_STATUS                                                       0x44011b
15749 #define regBIFPLR0_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
15750 #define regBIFPLR0_1_LANE_10_MARGINING_LANE_CNTL                                                        0x44011c
15751 #define regBIFPLR0_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
15752 #define regBIFPLR0_1_LANE_10_MARGINING_LANE_STATUS                                                      0x44011c
15753 #define regBIFPLR0_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
15754 #define regBIFPLR0_1_LANE_11_MARGINING_LANE_CNTL                                                        0x44011d
15755 #define regBIFPLR0_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
15756 #define regBIFPLR0_1_LANE_11_MARGINING_LANE_STATUS                                                      0x44011d
15757 #define regBIFPLR0_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
15758 #define regBIFPLR0_1_LANE_12_MARGINING_LANE_CNTL                                                        0x44011e
15759 #define regBIFPLR0_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
15760 #define regBIFPLR0_1_LANE_12_MARGINING_LANE_STATUS                                                      0x44011e
15761 #define regBIFPLR0_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
15762 #define regBIFPLR0_1_LANE_13_MARGINING_LANE_CNTL                                                        0x44011f
15763 #define regBIFPLR0_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
15764 #define regBIFPLR0_1_LANE_13_MARGINING_LANE_STATUS                                                      0x44011f
15765 #define regBIFPLR0_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
15766 #define regBIFPLR0_1_LANE_14_MARGINING_LANE_CNTL                                                        0x440120
15767 #define regBIFPLR0_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
15768 #define regBIFPLR0_1_LANE_14_MARGINING_LANE_STATUS                                                      0x440120
15769 #define regBIFPLR0_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
15770 #define regBIFPLR0_1_LANE_15_MARGINING_LANE_CNTL                                                        0x440121
15771 #define regBIFPLR0_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
15772 #define regBIFPLR0_1_LANE_15_MARGINING_LANE_STATUS                                                      0x440121
15773 #define regBIFPLR0_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
15774 #define regBIFPLR0_1_PCIE_CCIX_CAP_LIST                                                                 0x440122
15775 #define regBIFPLR0_1_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
15776 #define regBIFPLR0_1_PCIE_CCIX_HEADER_1                                                                 0x440123
15777 #define regBIFPLR0_1_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
15778 #define regBIFPLR0_1_PCIE_CCIX_HEADER_2                                                                 0x440124
15779 #define regBIFPLR0_1_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
15780 #define regBIFPLR0_1_PCIE_CCIX_CAP                                                                      0x440124
15781 #define regBIFPLR0_1_PCIE_CCIX_CAP_BASE_IDX                                                             5
15782 #define regBIFPLR0_1_PCIE_CCIX_ESM_REQD_CAP                                                             0x440125
15783 #define regBIFPLR0_1_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
15784 #define regBIFPLR0_1_PCIE_CCIX_ESM_OPTL_CAP                                                             0x440126
15785 #define regBIFPLR0_1_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
15786 #define regBIFPLR0_1_PCIE_CCIX_ESM_STATUS                                                               0x440127
15787 #define regBIFPLR0_1_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
15788 #define regBIFPLR0_1_PCIE_CCIX_ESM_CNTL                                                                 0x440128
15789 #define regBIFPLR0_1_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
15790 #define regBIFPLR0_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x440129
15791 #define regBIFPLR0_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15792 #define regBIFPLR0_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x440129
15793 #define regBIFPLR0_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15794 #define regBIFPLR0_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x440129
15795 #define regBIFPLR0_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15796 #define regBIFPLR0_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x440129
15797 #define regBIFPLR0_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15798 #define regBIFPLR0_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x44012a
15799 #define regBIFPLR0_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15800 #define regBIFPLR0_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x44012a
15801 #define regBIFPLR0_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15802 #define regBIFPLR0_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x44012a
15803 #define regBIFPLR0_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15804 #define regBIFPLR0_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x44012a
15805 #define regBIFPLR0_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15806 #define regBIFPLR0_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x44012b
15807 #define regBIFPLR0_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15808 #define regBIFPLR0_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x44012b
15809 #define regBIFPLR0_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
15810 #define regBIFPLR0_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x44012b
15811 #define regBIFPLR0_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
15812 #define regBIFPLR0_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x44012b
15813 #define regBIFPLR0_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
15814 #define regBIFPLR0_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x44012c
15815 #define regBIFPLR0_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
15816 #define regBIFPLR0_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x44012c
15817 #define regBIFPLR0_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
15818 #define regBIFPLR0_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x44012c
15819 #define regBIFPLR0_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
15820 #define regBIFPLR0_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x44012c
15821 #define regBIFPLR0_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
15822 #define regBIFPLR0_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x44012d
15823 #define regBIFPLR0_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15824 #define regBIFPLR0_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x44012d
15825 #define regBIFPLR0_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15826 #define regBIFPLR0_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x44012d
15827 #define regBIFPLR0_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15828 #define regBIFPLR0_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x44012d
15829 #define regBIFPLR0_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15830 #define regBIFPLR0_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x44012e
15831 #define regBIFPLR0_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15832 #define regBIFPLR0_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x44012e
15833 #define regBIFPLR0_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15834 #define regBIFPLR0_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x44012e
15835 #define regBIFPLR0_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15836 #define regBIFPLR0_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x44012e
15837 #define regBIFPLR0_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15838 #define regBIFPLR0_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x44012f
15839 #define regBIFPLR0_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15840 #define regBIFPLR0_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x44012f
15841 #define regBIFPLR0_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
15842 #define regBIFPLR0_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x44012f
15843 #define regBIFPLR0_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
15844 #define regBIFPLR0_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x44012f
15845 #define regBIFPLR0_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
15846 #define regBIFPLR0_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x440130
15847 #define regBIFPLR0_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
15848 #define regBIFPLR0_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x440130
15849 #define regBIFPLR0_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
15850 #define regBIFPLR0_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x440130
15851 #define regBIFPLR0_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
15852 #define regBIFPLR0_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x440130
15853 #define regBIFPLR0_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
15854 #define regBIFPLR0_1_PCIE_CCIX_TRANS_CAP                                                                0x440131
15855 #define regBIFPLR0_1_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
15856 #define regBIFPLR0_1_PCIE_CCIX_TRANS_CNTL                                                               0x440132
15857 #define regBIFPLR0_1_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
15858 #define regBIFPLR0_1_LINK_CAP_32GT                                                                      0x440141
15859 #define regBIFPLR0_1_LINK_CAP_32GT_BASE_IDX                                                             5
15860 #define regBIFPLR0_1_LINK_CNTL_32GT                                                                     0x440142
15861 #define regBIFPLR0_1_LINK_CNTL_32GT_BASE_IDX                                                            5
15862 #define regBIFPLR0_1_LINK_STATUS_32GT                                                                   0x440143
15863 #define regBIFPLR0_1_LINK_STATUS_32GT_BASE_IDX                                                          5
15864 
15865 
15866 // addressBlock: nbio_pcie1_bifplr1_cfgdecp
15867 // base address: 0x11201000
15868 #define regBIFPLR1_1_VENDOR_ID                                                                          0x440400
15869 #define regBIFPLR1_1_VENDOR_ID_BASE_IDX                                                                 5
15870 #define regBIFPLR1_1_DEVICE_ID                                                                          0x440400
15871 #define regBIFPLR1_1_DEVICE_ID_BASE_IDX                                                                 5
15872 #define regBIFPLR1_1_COMMAND                                                                            0x440401
15873 #define regBIFPLR1_1_COMMAND_BASE_IDX                                                                   5
15874 #define regBIFPLR1_1_STATUS                                                                             0x440401
15875 #define regBIFPLR1_1_STATUS_BASE_IDX                                                                    5
15876 #define regBIFPLR1_1_REVISION_ID                                                                        0x440402
15877 #define regBIFPLR1_1_REVISION_ID_BASE_IDX                                                               5
15878 #define regBIFPLR1_1_PROG_INTERFACE                                                                     0x440402
15879 #define regBIFPLR1_1_PROG_INTERFACE_BASE_IDX                                                            5
15880 #define regBIFPLR1_1_SUB_CLASS                                                                          0x440402
15881 #define regBIFPLR1_1_SUB_CLASS_BASE_IDX                                                                 5
15882 #define regBIFPLR1_1_BASE_CLASS                                                                         0x440402
15883 #define regBIFPLR1_1_BASE_CLASS_BASE_IDX                                                                5
15884 #define regBIFPLR1_1_CACHE_LINE                                                                         0x440403
15885 #define regBIFPLR1_1_CACHE_LINE_BASE_IDX                                                                5
15886 #define regBIFPLR1_1_LATENCY                                                                            0x440403
15887 #define regBIFPLR1_1_LATENCY_BASE_IDX                                                                   5
15888 #define regBIFPLR1_1_HEADER                                                                             0x440403
15889 #define regBIFPLR1_1_HEADER_BASE_IDX                                                                    5
15890 #define regBIFPLR1_1_BIST                                                                               0x440403
15891 #define regBIFPLR1_1_BIST_BASE_IDX                                                                      5
15892 #define regBIFPLR1_1_SUB_BUS_NUMBER_LATENCY                                                             0x440406
15893 #define regBIFPLR1_1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
15894 #define regBIFPLR1_1_IO_BASE_LIMIT                                                                      0x440407
15895 #define regBIFPLR1_1_IO_BASE_LIMIT_BASE_IDX                                                             5
15896 #define regBIFPLR1_1_SECONDARY_STATUS                                                                   0x440407
15897 #define regBIFPLR1_1_SECONDARY_STATUS_BASE_IDX                                                          5
15898 #define regBIFPLR1_1_MEM_BASE_LIMIT                                                                     0x440408
15899 #define regBIFPLR1_1_MEM_BASE_LIMIT_BASE_IDX                                                            5
15900 #define regBIFPLR1_1_PREF_BASE_LIMIT                                                                    0x440409
15901 #define regBIFPLR1_1_PREF_BASE_LIMIT_BASE_IDX                                                           5
15902 #define regBIFPLR1_1_PREF_BASE_UPPER                                                                    0x44040a
15903 #define regBIFPLR1_1_PREF_BASE_UPPER_BASE_IDX                                                           5
15904 #define regBIFPLR1_1_PREF_LIMIT_UPPER                                                                   0x44040b
15905 #define regBIFPLR1_1_PREF_LIMIT_UPPER_BASE_IDX                                                          5
15906 #define regBIFPLR1_1_IO_BASE_LIMIT_HI                                                                   0x44040c
15907 #define regBIFPLR1_1_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
15908 #define regBIFPLR1_1_CAP_PTR                                                                            0x44040d
15909 #define regBIFPLR1_1_CAP_PTR_BASE_IDX                                                                   5
15910 #define regBIFPLR1_1_ROM_BASE_ADDR                                                                      0x44040e
15911 #define regBIFPLR1_1_ROM_BASE_ADDR_BASE_IDX                                                             5
15912 #define regBIFPLR1_1_INTERRUPT_LINE                                                                     0x44040f
15913 #define regBIFPLR1_1_INTERRUPT_LINE_BASE_IDX                                                            5
15914 #define regBIFPLR1_1_INTERRUPT_PIN                                                                      0x44040f
15915 #define regBIFPLR1_1_INTERRUPT_PIN_BASE_IDX                                                             5
15916 #define regBIFPLR1_1_EXT_BRIDGE_CNTL                                                                    0x440410
15917 #define regBIFPLR1_1_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
15918 #define regBIFPLR1_1_VENDOR_CAP_LIST                                                                    0x440412
15919 #define regBIFPLR1_1_VENDOR_CAP_LIST_BASE_IDX                                                           5
15920 #define regBIFPLR1_1_ADAPTER_ID_W                                                                       0x440413
15921 #define regBIFPLR1_1_ADAPTER_ID_W_BASE_IDX                                                              5
15922 #define regBIFPLR1_1_PMI_CAP_LIST                                                                       0x440414
15923 #define regBIFPLR1_1_PMI_CAP_LIST_BASE_IDX                                                              5
15924 #define regBIFPLR1_1_PMI_CAP                                                                            0x440414
15925 #define regBIFPLR1_1_PMI_CAP_BASE_IDX                                                                   5
15926 #define regBIFPLR1_1_PMI_STATUS_CNTL                                                                    0x440415
15927 #define regBIFPLR1_1_PMI_STATUS_CNTL_BASE_IDX                                                           5
15928 #define regBIFPLR1_1_PCIE_CAP_LIST                                                                      0x440416
15929 #define regBIFPLR1_1_PCIE_CAP_LIST_BASE_IDX                                                             5
15930 #define regBIFPLR1_1_PCIE_CAP                                                                           0x440416
15931 #define regBIFPLR1_1_PCIE_CAP_BASE_IDX                                                                  5
15932 #define regBIFPLR1_1_DEVICE_CAP                                                                         0x440417
15933 #define regBIFPLR1_1_DEVICE_CAP_BASE_IDX                                                                5
15934 #define regBIFPLR1_1_DEVICE_CNTL                                                                        0x440418
15935 #define regBIFPLR1_1_DEVICE_CNTL_BASE_IDX                                                               5
15936 #define regBIFPLR1_1_DEVICE_STATUS                                                                      0x440418
15937 #define regBIFPLR1_1_DEVICE_STATUS_BASE_IDX                                                             5
15938 #define regBIFPLR1_1_LINK_CAP                                                                           0x440419
15939 #define regBIFPLR1_1_LINK_CAP_BASE_IDX                                                                  5
15940 #define regBIFPLR1_1_LINK_CNTL                                                                          0x44041a
15941 #define regBIFPLR1_1_LINK_CNTL_BASE_IDX                                                                 5
15942 #define regBIFPLR1_1_LINK_STATUS                                                                        0x44041a
15943 #define regBIFPLR1_1_LINK_STATUS_BASE_IDX                                                               5
15944 #define regBIFPLR1_1_SLOT_CAP                                                                           0x44041b
15945 #define regBIFPLR1_1_SLOT_CAP_BASE_IDX                                                                  5
15946 #define regBIFPLR1_1_SLOT_CNTL                                                                          0x44041c
15947 #define regBIFPLR1_1_SLOT_CNTL_BASE_IDX                                                                 5
15948 #define regBIFPLR1_1_SLOT_STATUS                                                                        0x44041c
15949 #define regBIFPLR1_1_SLOT_STATUS_BASE_IDX                                                               5
15950 #define regBIFPLR1_1_ROOT_CNTL                                                                          0x44041d
15951 #define regBIFPLR1_1_ROOT_CNTL_BASE_IDX                                                                 5
15952 #define regBIFPLR1_1_ROOT_CAP                                                                           0x44041d
15953 #define regBIFPLR1_1_ROOT_CAP_BASE_IDX                                                                  5
15954 #define regBIFPLR1_1_ROOT_STATUS                                                                        0x44041e
15955 #define regBIFPLR1_1_ROOT_STATUS_BASE_IDX                                                               5
15956 #define regBIFPLR1_1_DEVICE_CAP2                                                                        0x44041f
15957 #define regBIFPLR1_1_DEVICE_CAP2_BASE_IDX                                                               5
15958 #define regBIFPLR1_1_DEVICE_CNTL2                                                                       0x440420
15959 #define regBIFPLR1_1_DEVICE_CNTL2_BASE_IDX                                                              5
15960 #define regBIFPLR1_1_DEVICE_STATUS2                                                                     0x440420
15961 #define regBIFPLR1_1_DEVICE_STATUS2_BASE_IDX                                                            5
15962 #define regBIFPLR1_1_LINK_CAP2                                                                          0x440421
15963 #define regBIFPLR1_1_LINK_CAP2_BASE_IDX                                                                 5
15964 #define regBIFPLR1_1_LINK_CNTL2                                                                         0x440422
15965 #define regBIFPLR1_1_LINK_CNTL2_BASE_IDX                                                                5
15966 #define regBIFPLR1_1_LINK_STATUS2                                                                       0x440422
15967 #define regBIFPLR1_1_LINK_STATUS2_BASE_IDX                                                              5
15968 #define regBIFPLR1_1_SLOT_CAP2                                                                          0x440423
15969 #define regBIFPLR1_1_SLOT_CAP2_BASE_IDX                                                                 5
15970 #define regBIFPLR1_1_SLOT_CNTL2                                                                         0x440424
15971 #define regBIFPLR1_1_SLOT_CNTL2_BASE_IDX                                                                5
15972 #define regBIFPLR1_1_SLOT_STATUS2                                                                       0x440424
15973 #define regBIFPLR1_1_SLOT_STATUS2_BASE_IDX                                                              5
15974 #define regBIFPLR1_1_MSI_CAP_LIST                                                                       0x440428
15975 #define regBIFPLR1_1_MSI_CAP_LIST_BASE_IDX                                                              5
15976 #define regBIFPLR1_1_MSI_MSG_CNTL                                                                       0x440428
15977 #define regBIFPLR1_1_MSI_MSG_CNTL_BASE_IDX                                                              5
15978 #define regBIFPLR1_1_MSI_MSG_ADDR_LO                                                                    0x440429
15979 #define regBIFPLR1_1_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
15980 #define regBIFPLR1_1_MSI_MSG_ADDR_HI                                                                    0x44042a
15981 #define regBIFPLR1_1_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
15982 #define regBIFPLR1_1_MSI_MSG_DATA                                                                       0x44042a
15983 #define regBIFPLR1_1_MSI_MSG_DATA_BASE_IDX                                                              5
15984 #define regBIFPLR1_1_MSI_MSG_DATA_64                                                                    0x44042b
15985 #define regBIFPLR1_1_MSI_MSG_DATA_64_BASE_IDX                                                           5
15986 #define regBIFPLR1_1_SSID_CAP_LIST                                                                      0x440430
15987 #define regBIFPLR1_1_SSID_CAP_LIST_BASE_IDX                                                             5
15988 #define regBIFPLR1_1_SSID_CAP                                                                           0x440431
15989 #define regBIFPLR1_1_SSID_CAP_BASE_IDX                                                                  5
15990 #define regBIFPLR1_1_MSI_MAP_CAP_LIST                                                                   0x440432
15991 #define regBIFPLR1_1_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
15992 #define regBIFPLR1_1_MSI_MAP_CAP                                                                        0x440432
15993 #define regBIFPLR1_1_MSI_MAP_CAP_BASE_IDX                                                               5
15994 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x440440
15995 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
15996 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC_HDR                                                           0x440441
15997 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
15998 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC1                                                              0x440442
15999 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
16000 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC2                                                              0x440443
16001 #define regBIFPLR1_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
16002 #define regBIFPLR1_1_PCIE_VC_ENH_CAP_LIST                                                               0x440444
16003 #define regBIFPLR1_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
16004 #define regBIFPLR1_1_PCIE_PORT_VC_CAP_REG1                                                              0x440445
16005 #define regBIFPLR1_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
16006 #define regBIFPLR1_1_PCIE_PORT_VC_CAP_REG2                                                              0x440446
16007 #define regBIFPLR1_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
16008 #define regBIFPLR1_1_PCIE_PORT_VC_CNTL                                                                  0x440447
16009 #define regBIFPLR1_1_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
16010 #define regBIFPLR1_1_PCIE_PORT_VC_STATUS                                                                0x440447
16011 #define regBIFPLR1_1_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
16012 #define regBIFPLR1_1_PCIE_VC0_RESOURCE_CAP                                                              0x440448
16013 #define regBIFPLR1_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
16014 #define regBIFPLR1_1_PCIE_VC0_RESOURCE_CNTL                                                             0x440449
16015 #define regBIFPLR1_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
16016 #define regBIFPLR1_1_PCIE_VC0_RESOURCE_STATUS                                                           0x44044a
16017 #define regBIFPLR1_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
16018 #define regBIFPLR1_1_PCIE_VC1_RESOURCE_CAP                                                              0x44044b
16019 #define regBIFPLR1_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
16020 #define regBIFPLR1_1_PCIE_VC1_RESOURCE_CNTL                                                             0x44044c
16021 #define regBIFPLR1_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
16022 #define regBIFPLR1_1_PCIE_VC1_RESOURCE_STATUS                                                           0x44044d
16023 #define regBIFPLR1_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
16024 #define regBIFPLR1_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x440450
16025 #define regBIFPLR1_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
16026 #define regBIFPLR1_1_PCIE_DEV_SERIAL_NUM_DW1                                                            0x440451
16027 #define regBIFPLR1_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
16028 #define regBIFPLR1_1_PCIE_DEV_SERIAL_NUM_DW2                                                            0x440452
16029 #define regBIFPLR1_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
16030 #define regBIFPLR1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x440454
16031 #define regBIFPLR1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
16032 #define regBIFPLR1_1_PCIE_UNCORR_ERR_STATUS                                                             0x440455
16033 #define regBIFPLR1_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
16034 #define regBIFPLR1_1_PCIE_UNCORR_ERR_MASK                                                               0x440456
16035 #define regBIFPLR1_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
16036 #define regBIFPLR1_1_PCIE_UNCORR_ERR_SEVERITY                                                           0x440457
16037 #define regBIFPLR1_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
16038 #define regBIFPLR1_1_PCIE_CORR_ERR_STATUS                                                               0x440458
16039 #define regBIFPLR1_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
16040 #define regBIFPLR1_1_PCIE_CORR_ERR_MASK                                                                 0x440459
16041 #define regBIFPLR1_1_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
16042 #define regBIFPLR1_1_PCIE_ADV_ERR_CAP_CNTL                                                              0x44045a
16043 #define regBIFPLR1_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
16044 #define regBIFPLR1_1_PCIE_HDR_LOG0                                                                      0x44045b
16045 #define regBIFPLR1_1_PCIE_HDR_LOG0_BASE_IDX                                                             5
16046 #define regBIFPLR1_1_PCIE_HDR_LOG1                                                                      0x44045c
16047 #define regBIFPLR1_1_PCIE_HDR_LOG1_BASE_IDX                                                             5
16048 #define regBIFPLR1_1_PCIE_HDR_LOG2                                                                      0x44045d
16049 #define regBIFPLR1_1_PCIE_HDR_LOG2_BASE_IDX                                                             5
16050 #define regBIFPLR1_1_PCIE_HDR_LOG3                                                                      0x44045e
16051 #define regBIFPLR1_1_PCIE_HDR_LOG3_BASE_IDX                                                             5
16052 #define regBIFPLR1_1_PCIE_ROOT_ERR_CMD                                                                  0x44045f
16053 #define regBIFPLR1_1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
16054 #define regBIFPLR1_1_PCIE_ROOT_ERR_STATUS                                                               0x440460
16055 #define regBIFPLR1_1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
16056 #define regBIFPLR1_1_PCIE_ERR_SRC_ID                                                                    0x440461
16057 #define regBIFPLR1_1_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
16058 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG0                                                               0x440462
16059 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
16060 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG1                                                               0x440463
16061 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
16062 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG2                                                               0x440464
16063 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
16064 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG3                                                               0x440465
16065 #define regBIFPLR1_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
16066 #define regBIFPLR1_1_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x44049c
16067 #define regBIFPLR1_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
16068 #define regBIFPLR1_1_PCIE_LINK_CNTL3                                                                    0x44049d
16069 #define regBIFPLR1_1_PCIE_LINK_CNTL3_BASE_IDX                                                           5
16070 #define regBIFPLR1_1_PCIE_LANE_ERROR_STATUS                                                             0x44049e
16071 #define regBIFPLR1_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
16072 #define regBIFPLR1_1_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x44049f
16073 #define regBIFPLR1_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
16074 #define regBIFPLR1_1_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x44049f
16075 #define regBIFPLR1_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
16076 #define regBIFPLR1_1_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4404a0
16077 #define regBIFPLR1_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
16078 #define regBIFPLR1_1_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4404a0
16079 #define regBIFPLR1_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
16080 #define regBIFPLR1_1_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4404a1
16081 #define regBIFPLR1_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
16082 #define regBIFPLR1_1_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4404a1
16083 #define regBIFPLR1_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
16084 #define regBIFPLR1_1_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4404a2
16085 #define regBIFPLR1_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
16086 #define regBIFPLR1_1_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4404a2
16087 #define regBIFPLR1_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
16088 #define regBIFPLR1_1_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4404a3
16089 #define regBIFPLR1_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
16090 #define regBIFPLR1_1_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4404a3
16091 #define regBIFPLR1_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
16092 #define regBIFPLR1_1_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4404a4
16093 #define regBIFPLR1_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
16094 #define regBIFPLR1_1_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4404a4
16095 #define regBIFPLR1_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
16096 #define regBIFPLR1_1_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4404a5
16097 #define regBIFPLR1_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
16098 #define regBIFPLR1_1_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4404a5
16099 #define regBIFPLR1_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
16100 #define regBIFPLR1_1_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4404a6
16101 #define regBIFPLR1_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
16102 #define regBIFPLR1_1_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4404a6
16103 #define regBIFPLR1_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
16104 #define regBIFPLR1_1_PCIE_ACS_ENH_CAP_LIST                                                              0x4404a8
16105 #define regBIFPLR1_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
16106 #define regBIFPLR1_1_PCIE_ACS_CAP                                                                       0x4404a9
16107 #define regBIFPLR1_1_PCIE_ACS_CAP_BASE_IDX                                                              5
16108 #define regBIFPLR1_1_PCIE_ACS_CNTL                                                                      0x4404a9
16109 #define regBIFPLR1_1_PCIE_ACS_CNTL_BASE_IDX                                                             5
16110 #define regBIFPLR1_1_PCIE_MC_ENH_CAP_LIST                                                               0x4404bc
16111 #define regBIFPLR1_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
16112 #define regBIFPLR1_1_PCIE_MC_CAP                                                                        0x4404bd
16113 #define regBIFPLR1_1_PCIE_MC_CAP_BASE_IDX                                                               5
16114 #define regBIFPLR1_1_PCIE_MC_CNTL                                                                       0x4404bd
16115 #define regBIFPLR1_1_PCIE_MC_CNTL_BASE_IDX                                                              5
16116 #define regBIFPLR1_1_PCIE_MC_ADDR0                                                                      0x4404be
16117 #define regBIFPLR1_1_PCIE_MC_ADDR0_BASE_IDX                                                             5
16118 #define regBIFPLR1_1_PCIE_MC_ADDR1                                                                      0x4404bf
16119 #define regBIFPLR1_1_PCIE_MC_ADDR1_BASE_IDX                                                             5
16120 #define regBIFPLR1_1_PCIE_MC_RCV0                                                                       0x4404c0
16121 #define regBIFPLR1_1_PCIE_MC_RCV0_BASE_IDX                                                              5
16122 #define regBIFPLR1_1_PCIE_MC_RCV1                                                                       0x4404c1
16123 #define regBIFPLR1_1_PCIE_MC_RCV1_BASE_IDX                                                              5
16124 #define regBIFPLR1_1_PCIE_MC_BLOCK_ALL0                                                                 0x4404c2
16125 #define regBIFPLR1_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
16126 #define regBIFPLR1_1_PCIE_MC_BLOCK_ALL1                                                                 0x4404c3
16127 #define regBIFPLR1_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
16128 #define regBIFPLR1_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4404c4
16129 #define regBIFPLR1_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
16130 #define regBIFPLR1_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4404c5
16131 #define regBIFPLR1_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
16132 #define regBIFPLR1_1_PCIE_MC_OVERLAY_BAR0                                                               0x4404c6
16133 #define regBIFPLR1_1_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
16134 #define regBIFPLR1_1_PCIE_MC_OVERLAY_BAR1                                                               0x4404c7
16135 #define regBIFPLR1_1_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
16136 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4404dc
16137 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
16138 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CAP                                                                 0x4404dd
16139 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
16140 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CNTL                                                                0x4404de
16141 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
16142 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CNTL2                                                               0x4404df
16143 #define regBIFPLR1_1_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
16144 #define regBIFPLR1_1_PCIE_DPC_ENH_CAP_LIST                                                              0x4404e0
16145 #define regBIFPLR1_1_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
16146 #define regBIFPLR1_1_PCIE_DPC_CAP_LIST                                                                  0x4404e1
16147 #define regBIFPLR1_1_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
16148 #define regBIFPLR1_1_PCIE_DPC_CNTL                                                                      0x4404e1
16149 #define regBIFPLR1_1_PCIE_DPC_CNTL_BASE_IDX                                                             5
16150 #define regBIFPLR1_1_PCIE_DPC_STATUS                                                                    0x4404e2
16151 #define regBIFPLR1_1_PCIE_DPC_STATUS_BASE_IDX                                                           5
16152 #define regBIFPLR1_1_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4404e2
16153 #define regBIFPLR1_1_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
16154 #define regBIFPLR1_1_PCIE_RP_PIO_STATUS                                                                 0x4404e3
16155 #define regBIFPLR1_1_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
16156 #define regBIFPLR1_1_PCIE_RP_PIO_MASK                                                                   0x4404e4
16157 #define regBIFPLR1_1_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
16158 #define regBIFPLR1_1_PCIE_RP_PIO_SEVERITY                                                               0x4404e5
16159 #define regBIFPLR1_1_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
16160 #define regBIFPLR1_1_PCIE_RP_PIO_SYSERROR                                                               0x4404e6
16161 #define regBIFPLR1_1_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
16162 #define regBIFPLR1_1_PCIE_RP_PIO_EXCEPTION                                                              0x4404e7
16163 #define regBIFPLR1_1_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
16164 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG0                                                               0x4404e8
16165 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
16166 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG1                                                               0x4404e9
16167 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
16168 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG2                                                               0x4404ea
16169 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
16170 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG3                                                               0x4404eb
16171 #define regBIFPLR1_1_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
16172 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4404ed
16173 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
16174 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4404ee
16175 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
16176 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4404ef
16177 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
16178 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4404f0
16179 #define regBIFPLR1_1_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
16180 #define regBIFPLR1_1_PCIE_ESM_CAP_LIST                                                                  0x4404f1
16181 #define regBIFPLR1_1_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
16182 #define regBIFPLR1_1_PCIE_ESM_HEADER_1                                                                  0x4404f2
16183 #define regBIFPLR1_1_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
16184 #define regBIFPLR1_1_PCIE_ESM_HEADER_2                                                                  0x4404f3
16185 #define regBIFPLR1_1_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
16186 #define regBIFPLR1_1_PCIE_ESM_STATUS                                                                    0x4404f3
16187 #define regBIFPLR1_1_PCIE_ESM_STATUS_BASE_IDX                                                           5
16188 #define regBIFPLR1_1_PCIE_ESM_CTRL                                                                      0x4404f4
16189 #define regBIFPLR1_1_PCIE_ESM_CTRL_BASE_IDX                                                             5
16190 #define regBIFPLR1_1_PCIE_ESM_CAP_1                                                                     0x4404f5
16191 #define regBIFPLR1_1_PCIE_ESM_CAP_1_BASE_IDX                                                            5
16192 #define regBIFPLR1_1_PCIE_ESM_CAP_2                                                                     0x4404f6
16193 #define regBIFPLR1_1_PCIE_ESM_CAP_2_BASE_IDX                                                            5
16194 #define regBIFPLR1_1_PCIE_ESM_CAP_3                                                                     0x4404f7
16195 #define regBIFPLR1_1_PCIE_ESM_CAP_3_BASE_IDX                                                            5
16196 #define regBIFPLR1_1_PCIE_ESM_CAP_4                                                                     0x4404f8
16197 #define regBIFPLR1_1_PCIE_ESM_CAP_4_BASE_IDX                                                            5
16198 #define regBIFPLR1_1_PCIE_ESM_CAP_5                                                                     0x4404f9
16199 #define regBIFPLR1_1_PCIE_ESM_CAP_5_BASE_IDX                                                            5
16200 #define regBIFPLR1_1_PCIE_ESM_CAP_6                                                                     0x4404fa
16201 #define regBIFPLR1_1_PCIE_ESM_CAP_6_BASE_IDX                                                            5
16202 #define regBIFPLR1_1_PCIE_ESM_CAP_7                                                                     0x4404fb
16203 #define regBIFPLR1_1_PCIE_ESM_CAP_7_BASE_IDX                                                            5
16204 #define regBIFPLR1_1_PCIE_DLF_ENH_CAP_LIST                                                              0x440500
16205 #define regBIFPLR1_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
16206 #define regBIFPLR1_1_DATA_LINK_FEATURE_CAP                                                              0x440501
16207 #define regBIFPLR1_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
16208 #define regBIFPLR1_1_DATA_LINK_FEATURE_STATUS                                                           0x440502
16209 #define regBIFPLR1_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
16210 #define regBIFPLR1_1_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x440504
16211 #define regBIFPLR1_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
16212 #define regBIFPLR1_1_LINK_CAP_16GT                                                                      0x440505
16213 #define regBIFPLR1_1_LINK_CAP_16GT_BASE_IDX                                                             5
16214 #define regBIFPLR1_1_LINK_CNTL_16GT                                                                     0x440506
16215 #define regBIFPLR1_1_LINK_CNTL_16GT_BASE_IDX                                                            5
16216 #define regBIFPLR1_1_LINK_STATUS_16GT                                                                   0x440507
16217 #define regBIFPLR1_1_LINK_STATUS_16GT_BASE_IDX                                                          5
16218 #define regBIFPLR1_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x440508
16219 #define regBIFPLR1_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
16220 #define regBIFPLR1_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x440509
16221 #define regBIFPLR1_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
16222 #define regBIFPLR1_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x44050a
16223 #define regBIFPLR1_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
16224 #define regBIFPLR1_1_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x44050c
16225 #define regBIFPLR1_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16226 #define regBIFPLR1_1_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x44050c
16227 #define regBIFPLR1_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16228 #define regBIFPLR1_1_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x44050c
16229 #define regBIFPLR1_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16230 #define regBIFPLR1_1_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x44050c
16231 #define regBIFPLR1_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16232 #define regBIFPLR1_1_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x44050d
16233 #define regBIFPLR1_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16234 #define regBIFPLR1_1_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x44050d
16235 #define regBIFPLR1_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16236 #define regBIFPLR1_1_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x44050d
16237 #define regBIFPLR1_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16238 #define regBIFPLR1_1_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x44050d
16239 #define regBIFPLR1_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16240 #define regBIFPLR1_1_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x44050e
16241 #define regBIFPLR1_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16242 #define regBIFPLR1_1_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x44050e
16243 #define regBIFPLR1_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16244 #define regBIFPLR1_1_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x44050e
16245 #define regBIFPLR1_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16246 #define regBIFPLR1_1_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x44050e
16247 #define regBIFPLR1_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16248 #define regBIFPLR1_1_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x44050f
16249 #define regBIFPLR1_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16250 #define regBIFPLR1_1_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x44050f
16251 #define regBIFPLR1_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16252 #define regBIFPLR1_1_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x44050f
16253 #define regBIFPLR1_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16254 #define regBIFPLR1_1_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x44050f
16255 #define regBIFPLR1_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16256 #define regBIFPLR1_1_PCIE_MARGINING_ENH_CAP_LIST                                                        0x440510
16257 #define regBIFPLR1_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
16258 #define regBIFPLR1_1_MARGINING_PORT_CAP                                                                 0x440511
16259 #define regBIFPLR1_1_MARGINING_PORT_CAP_BASE_IDX                                                        5
16260 #define regBIFPLR1_1_MARGINING_PORT_STATUS                                                              0x440511
16261 #define regBIFPLR1_1_MARGINING_PORT_STATUS_BASE_IDX                                                     5
16262 #define regBIFPLR1_1_LANE_0_MARGINING_LANE_CNTL                                                         0x440512
16263 #define regBIFPLR1_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
16264 #define regBIFPLR1_1_LANE_0_MARGINING_LANE_STATUS                                                       0x440512
16265 #define regBIFPLR1_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
16266 #define regBIFPLR1_1_LANE_1_MARGINING_LANE_CNTL                                                         0x440513
16267 #define regBIFPLR1_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
16268 #define regBIFPLR1_1_LANE_1_MARGINING_LANE_STATUS                                                       0x440513
16269 #define regBIFPLR1_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
16270 #define regBIFPLR1_1_LANE_2_MARGINING_LANE_CNTL                                                         0x440514
16271 #define regBIFPLR1_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
16272 #define regBIFPLR1_1_LANE_2_MARGINING_LANE_STATUS                                                       0x440514
16273 #define regBIFPLR1_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
16274 #define regBIFPLR1_1_LANE_3_MARGINING_LANE_CNTL                                                         0x440515
16275 #define regBIFPLR1_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
16276 #define regBIFPLR1_1_LANE_3_MARGINING_LANE_STATUS                                                       0x440515
16277 #define regBIFPLR1_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
16278 #define regBIFPLR1_1_LANE_4_MARGINING_LANE_CNTL                                                         0x440516
16279 #define regBIFPLR1_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
16280 #define regBIFPLR1_1_LANE_4_MARGINING_LANE_STATUS                                                       0x440516
16281 #define regBIFPLR1_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
16282 #define regBIFPLR1_1_LANE_5_MARGINING_LANE_CNTL                                                         0x440517
16283 #define regBIFPLR1_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
16284 #define regBIFPLR1_1_LANE_5_MARGINING_LANE_STATUS                                                       0x440517
16285 #define regBIFPLR1_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
16286 #define regBIFPLR1_1_LANE_6_MARGINING_LANE_CNTL                                                         0x440518
16287 #define regBIFPLR1_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
16288 #define regBIFPLR1_1_LANE_6_MARGINING_LANE_STATUS                                                       0x440518
16289 #define regBIFPLR1_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
16290 #define regBIFPLR1_1_LANE_7_MARGINING_LANE_CNTL                                                         0x440519
16291 #define regBIFPLR1_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
16292 #define regBIFPLR1_1_LANE_7_MARGINING_LANE_STATUS                                                       0x440519
16293 #define regBIFPLR1_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
16294 #define regBIFPLR1_1_LANE_8_MARGINING_LANE_CNTL                                                         0x44051a
16295 #define regBIFPLR1_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
16296 #define regBIFPLR1_1_LANE_8_MARGINING_LANE_STATUS                                                       0x44051a
16297 #define regBIFPLR1_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
16298 #define regBIFPLR1_1_LANE_9_MARGINING_LANE_CNTL                                                         0x44051b
16299 #define regBIFPLR1_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
16300 #define regBIFPLR1_1_LANE_9_MARGINING_LANE_STATUS                                                       0x44051b
16301 #define regBIFPLR1_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
16302 #define regBIFPLR1_1_LANE_10_MARGINING_LANE_CNTL                                                        0x44051c
16303 #define regBIFPLR1_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
16304 #define regBIFPLR1_1_LANE_10_MARGINING_LANE_STATUS                                                      0x44051c
16305 #define regBIFPLR1_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
16306 #define regBIFPLR1_1_LANE_11_MARGINING_LANE_CNTL                                                        0x44051d
16307 #define regBIFPLR1_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
16308 #define regBIFPLR1_1_LANE_11_MARGINING_LANE_STATUS                                                      0x44051d
16309 #define regBIFPLR1_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
16310 #define regBIFPLR1_1_LANE_12_MARGINING_LANE_CNTL                                                        0x44051e
16311 #define regBIFPLR1_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
16312 #define regBIFPLR1_1_LANE_12_MARGINING_LANE_STATUS                                                      0x44051e
16313 #define regBIFPLR1_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
16314 #define regBIFPLR1_1_LANE_13_MARGINING_LANE_CNTL                                                        0x44051f
16315 #define regBIFPLR1_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
16316 #define regBIFPLR1_1_LANE_13_MARGINING_LANE_STATUS                                                      0x44051f
16317 #define regBIFPLR1_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
16318 #define regBIFPLR1_1_LANE_14_MARGINING_LANE_CNTL                                                        0x440520
16319 #define regBIFPLR1_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
16320 #define regBIFPLR1_1_LANE_14_MARGINING_LANE_STATUS                                                      0x440520
16321 #define regBIFPLR1_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
16322 #define regBIFPLR1_1_LANE_15_MARGINING_LANE_CNTL                                                        0x440521
16323 #define regBIFPLR1_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
16324 #define regBIFPLR1_1_LANE_15_MARGINING_LANE_STATUS                                                      0x440521
16325 #define regBIFPLR1_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
16326 #define regBIFPLR1_1_PCIE_CCIX_CAP_LIST                                                                 0x440522
16327 #define regBIFPLR1_1_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
16328 #define regBIFPLR1_1_PCIE_CCIX_HEADER_1                                                                 0x440523
16329 #define regBIFPLR1_1_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
16330 #define regBIFPLR1_1_PCIE_CCIX_HEADER_2                                                                 0x440524
16331 #define regBIFPLR1_1_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
16332 #define regBIFPLR1_1_PCIE_CCIX_CAP                                                                      0x440524
16333 #define regBIFPLR1_1_PCIE_CCIX_CAP_BASE_IDX                                                             5
16334 #define regBIFPLR1_1_PCIE_CCIX_ESM_REQD_CAP                                                             0x440525
16335 #define regBIFPLR1_1_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
16336 #define regBIFPLR1_1_PCIE_CCIX_ESM_OPTL_CAP                                                             0x440526
16337 #define regBIFPLR1_1_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
16338 #define regBIFPLR1_1_PCIE_CCIX_ESM_STATUS                                                               0x440527
16339 #define regBIFPLR1_1_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
16340 #define regBIFPLR1_1_PCIE_CCIX_ESM_CNTL                                                                 0x440528
16341 #define regBIFPLR1_1_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
16342 #define regBIFPLR1_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x440529
16343 #define regBIFPLR1_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16344 #define regBIFPLR1_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x440529
16345 #define regBIFPLR1_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16346 #define regBIFPLR1_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x440529
16347 #define regBIFPLR1_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16348 #define regBIFPLR1_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x440529
16349 #define regBIFPLR1_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16350 #define regBIFPLR1_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x44052a
16351 #define regBIFPLR1_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16352 #define regBIFPLR1_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x44052a
16353 #define regBIFPLR1_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16354 #define regBIFPLR1_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x44052a
16355 #define regBIFPLR1_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16356 #define regBIFPLR1_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x44052a
16357 #define regBIFPLR1_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16358 #define regBIFPLR1_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x44052b
16359 #define regBIFPLR1_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16360 #define regBIFPLR1_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x44052b
16361 #define regBIFPLR1_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16362 #define regBIFPLR1_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x44052b
16363 #define regBIFPLR1_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16364 #define regBIFPLR1_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x44052b
16365 #define regBIFPLR1_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16366 #define regBIFPLR1_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x44052c
16367 #define regBIFPLR1_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16368 #define regBIFPLR1_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x44052c
16369 #define regBIFPLR1_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16370 #define regBIFPLR1_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x44052c
16371 #define regBIFPLR1_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16372 #define regBIFPLR1_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x44052c
16373 #define regBIFPLR1_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16374 #define regBIFPLR1_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x44052d
16375 #define regBIFPLR1_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16376 #define regBIFPLR1_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x44052d
16377 #define regBIFPLR1_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16378 #define regBIFPLR1_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x44052d
16379 #define regBIFPLR1_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16380 #define regBIFPLR1_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x44052d
16381 #define regBIFPLR1_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16382 #define regBIFPLR1_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x44052e
16383 #define regBIFPLR1_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16384 #define regBIFPLR1_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x44052e
16385 #define regBIFPLR1_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16386 #define regBIFPLR1_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x44052e
16387 #define regBIFPLR1_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16388 #define regBIFPLR1_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x44052e
16389 #define regBIFPLR1_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16390 #define regBIFPLR1_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x44052f
16391 #define regBIFPLR1_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16392 #define regBIFPLR1_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x44052f
16393 #define regBIFPLR1_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16394 #define regBIFPLR1_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x44052f
16395 #define regBIFPLR1_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16396 #define regBIFPLR1_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x44052f
16397 #define regBIFPLR1_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16398 #define regBIFPLR1_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x440530
16399 #define regBIFPLR1_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16400 #define regBIFPLR1_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x440530
16401 #define regBIFPLR1_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16402 #define regBIFPLR1_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x440530
16403 #define regBIFPLR1_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16404 #define regBIFPLR1_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x440530
16405 #define regBIFPLR1_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16406 #define regBIFPLR1_1_PCIE_CCIX_TRANS_CAP                                                                0x440531
16407 #define regBIFPLR1_1_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
16408 #define regBIFPLR1_1_PCIE_CCIX_TRANS_CNTL                                                               0x440532
16409 #define regBIFPLR1_1_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
16410 #define regBIFPLR1_1_LINK_CAP_32GT                                                                      0x440541
16411 #define regBIFPLR1_1_LINK_CAP_32GT_BASE_IDX                                                             5
16412 #define regBIFPLR1_1_LINK_CNTL_32GT                                                                     0x440542
16413 #define regBIFPLR1_1_LINK_CNTL_32GT_BASE_IDX                                                            5
16414 #define regBIFPLR1_1_LINK_STATUS_32GT                                                                   0x440543
16415 #define regBIFPLR1_1_LINK_STATUS_32GT_BASE_IDX                                                          5
16416 
16417 
16418 // addressBlock: nbio_pcie1_bifplr2_cfgdecp
16419 // base address: 0x11202000
16420 #define regBIFPLR2_1_VENDOR_ID                                                                          0x440800
16421 #define regBIFPLR2_1_VENDOR_ID_BASE_IDX                                                                 5
16422 #define regBIFPLR2_1_DEVICE_ID                                                                          0x440800
16423 #define regBIFPLR2_1_DEVICE_ID_BASE_IDX                                                                 5
16424 #define regBIFPLR2_1_COMMAND                                                                            0x440801
16425 #define regBIFPLR2_1_COMMAND_BASE_IDX                                                                   5
16426 #define regBIFPLR2_1_STATUS                                                                             0x440801
16427 #define regBIFPLR2_1_STATUS_BASE_IDX                                                                    5
16428 #define regBIFPLR2_1_REVISION_ID                                                                        0x440802
16429 #define regBIFPLR2_1_REVISION_ID_BASE_IDX                                                               5
16430 #define regBIFPLR2_1_PROG_INTERFACE                                                                     0x440802
16431 #define regBIFPLR2_1_PROG_INTERFACE_BASE_IDX                                                            5
16432 #define regBIFPLR2_1_SUB_CLASS                                                                          0x440802
16433 #define regBIFPLR2_1_SUB_CLASS_BASE_IDX                                                                 5
16434 #define regBIFPLR2_1_BASE_CLASS                                                                         0x440802
16435 #define regBIFPLR2_1_BASE_CLASS_BASE_IDX                                                                5
16436 #define regBIFPLR2_1_CACHE_LINE                                                                         0x440803
16437 #define regBIFPLR2_1_CACHE_LINE_BASE_IDX                                                                5
16438 #define regBIFPLR2_1_LATENCY                                                                            0x440803
16439 #define regBIFPLR2_1_LATENCY_BASE_IDX                                                                   5
16440 #define regBIFPLR2_1_HEADER                                                                             0x440803
16441 #define regBIFPLR2_1_HEADER_BASE_IDX                                                                    5
16442 #define regBIFPLR2_1_BIST                                                                               0x440803
16443 #define regBIFPLR2_1_BIST_BASE_IDX                                                                      5
16444 #define regBIFPLR2_1_SUB_BUS_NUMBER_LATENCY                                                             0x440806
16445 #define regBIFPLR2_1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
16446 #define regBIFPLR2_1_IO_BASE_LIMIT                                                                      0x440807
16447 #define regBIFPLR2_1_IO_BASE_LIMIT_BASE_IDX                                                             5
16448 #define regBIFPLR2_1_SECONDARY_STATUS                                                                   0x440807
16449 #define regBIFPLR2_1_SECONDARY_STATUS_BASE_IDX                                                          5
16450 #define regBIFPLR2_1_MEM_BASE_LIMIT                                                                     0x440808
16451 #define regBIFPLR2_1_MEM_BASE_LIMIT_BASE_IDX                                                            5
16452 #define regBIFPLR2_1_PREF_BASE_LIMIT                                                                    0x440809
16453 #define regBIFPLR2_1_PREF_BASE_LIMIT_BASE_IDX                                                           5
16454 #define regBIFPLR2_1_PREF_BASE_UPPER                                                                    0x44080a
16455 #define regBIFPLR2_1_PREF_BASE_UPPER_BASE_IDX                                                           5
16456 #define regBIFPLR2_1_PREF_LIMIT_UPPER                                                                   0x44080b
16457 #define regBIFPLR2_1_PREF_LIMIT_UPPER_BASE_IDX                                                          5
16458 #define regBIFPLR2_1_IO_BASE_LIMIT_HI                                                                   0x44080c
16459 #define regBIFPLR2_1_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
16460 #define regBIFPLR2_1_CAP_PTR                                                                            0x44080d
16461 #define regBIFPLR2_1_CAP_PTR_BASE_IDX                                                                   5
16462 #define regBIFPLR2_1_ROM_BASE_ADDR                                                                      0x44080e
16463 #define regBIFPLR2_1_ROM_BASE_ADDR_BASE_IDX                                                             5
16464 #define regBIFPLR2_1_INTERRUPT_LINE                                                                     0x44080f
16465 #define regBIFPLR2_1_INTERRUPT_LINE_BASE_IDX                                                            5
16466 #define regBIFPLR2_1_INTERRUPT_PIN                                                                      0x44080f
16467 #define regBIFPLR2_1_INTERRUPT_PIN_BASE_IDX                                                             5
16468 #define regBIFPLR2_1_EXT_BRIDGE_CNTL                                                                    0x440810
16469 #define regBIFPLR2_1_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
16470 #define regBIFPLR2_1_VENDOR_CAP_LIST                                                                    0x440812
16471 #define regBIFPLR2_1_VENDOR_CAP_LIST_BASE_IDX                                                           5
16472 #define regBIFPLR2_1_ADAPTER_ID_W                                                                       0x440813
16473 #define regBIFPLR2_1_ADAPTER_ID_W_BASE_IDX                                                              5
16474 #define regBIFPLR2_1_PMI_CAP_LIST                                                                       0x440814
16475 #define regBIFPLR2_1_PMI_CAP_LIST_BASE_IDX                                                              5
16476 #define regBIFPLR2_1_PMI_CAP                                                                            0x440814
16477 #define regBIFPLR2_1_PMI_CAP_BASE_IDX                                                                   5
16478 #define regBIFPLR2_1_PMI_STATUS_CNTL                                                                    0x440815
16479 #define regBIFPLR2_1_PMI_STATUS_CNTL_BASE_IDX                                                           5
16480 #define regBIFPLR2_1_PCIE_CAP_LIST                                                                      0x440816
16481 #define regBIFPLR2_1_PCIE_CAP_LIST_BASE_IDX                                                             5
16482 #define regBIFPLR2_1_PCIE_CAP                                                                           0x440816
16483 #define regBIFPLR2_1_PCIE_CAP_BASE_IDX                                                                  5
16484 #define regBIFPLR2_1_DEVICE_CAP                                                                         0x440817
16485 #define regBIFPLR2_1_DEVICE_CAP_BASE_IDX                                                                5
16486 #define regBIFPLR2_1_DEVICE_CNTL                                                                        0x440818
16487 #define regBIFPLR2_1_DEVICE_CNTL_BASE_IDX                                                               5
16488 #define regBIFPLR2_1_DEVICE_STATUS                                                                      0x440818
16489 #define regBIFPLR2_1_DEVICE_STATUS_BASE_IDX                                                             5
16490 #define regBIFPLR2_1_LINK_CAP                                                                           0x440819
16491 #define regBIFPLR2_1_LINK_CAP_BASE_IDX                                                                  5
16492 #define regBIFPLR2_1_LINK_CNTL                                                                          0x44081a
16493 #define regBIFPLR2_1_LINK_CNTL_BASE_IDX                                                                 5
16494 #define regBIFPLR2_1_LINK_STATUS                                                                        0x44081a
16495 #define regBIFPLR2_1_LINK_STATUS_BASE_IDX                                                               5
16496 #define regBIFPLR2_1_SLOT_CAP                                                                           0x44081b
16497 #define regBIFPLR2_1_SLOT_CAP_BASE_IDX                                                                  5
16498 #define regBIFPLR2_1_SLOT_CNTL                                                                          0x44081c
16499 #define regBIFPLR2_1_SLOT_CNTL_BASE_IDX                                                                 5
16500 #define regBIFPLR2_1_SLOT_STATUS                                                                        0x44081c
16501 #define regBIFPLR2_1_SLOT_STATUS_BASE_IDX                                                               5
16502 #define regBIFPLR2_1_ROOT_CNTL                                                                          0x44081d
16503 #define regBIFPLR2_1_ROOT_CNTL_BASE_IDX                                                                 5
16504 #define regBIFPLR2_1_ROOT_CAP                                                                           0x44081d
16505 #define regBIFPLR2_1_ROOT_CAP_BASE_IDX                                                                  5
16506 #define regBIFPLR2_1_ROOT_STATUS                                                                        0x44081e
16507 #define regBIFPLR2_1_ROOT_STATUS_BASE_IDX                                                               5
16508 #define regBIFPLR2_1_DEVICE_CAP2                                                                        0x44081f
16509 #define regBIFPLR2_1_DEVICE_CAP2_BASE_IDX                                                               5
16510 #define regBIFPLR2_1_DEVICE_CNTL2                                                                       0x440820
16511 #define regBIFPLR2_1_DEVICE_CNTL2_BASE_IDX                                                              5
16512 #define regBIFPLR2_1_DEVICE_STATUS2                                                                     0x440820
16513 #define regBIFPLR2_1_DEVICE_STATUS2_BASE_IDX                                                            5
16514 #define regBIFPLR2_1_LINK_CAP2                                                                          0x440821
16515 #define regBIFPLR2_1_LINK_CAP2_BASE_IDX                                                                 5
16516 #define regBIFPLR2_1_LINK_CNTL2                                                                         0x440822
16517 #define regBIFPLR2_1_LINK_CNTL2_BASE_IDX                                                                5
16518 #define regBIFPLR2_1_LINK_STATUS2                                                                       0x440822
16519 #define regBIFPLR2_1_LINK_STATUS2_BASE_IDX                                                              5
16520 #define regBIFPLR2_1_SLOT_CAP2                                                                          0x440823
16521 #define regBIFPLR2_1_SLOT_CAP2_BASE_IDX                                                                 5
16522 #define regBIFPLR2_1_SLOT_CNTL2                                                                         0x440824
16523 #define regBIFPLR2_1_SLOT_CNTL2_BASE_IDX                                                                5
16524 #define regBIFPLR2_1_SLOT_STATUS2                                                                       0x440824
16525 #define regBIFPLR2_1_SLOT_STATUS2_BASE_IDX                                                              5
16526 #define regBIFPLR2_1_MSI_CAP_LIST                                                                       0x440828
16527 #define regBIFPLR2_1_MSI_CAP_LIST_BASE_IDX                                                              5
16528 #define regBIFPLR2_1_MSI_MSG_CNTL                                                                       0x440828
16529 #define regBIFPLR2_1_MSI_MSG_CNTL_BASE_IDX                                                              5
16530 #define regBIFPLR2_1_MSI_MSG_ADDR_LO                                                                    0x440829
16531 #define regBIFPLR2_1_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
16532 #define regBIFPLR2_1_MSI_MSG_ADDR_HI                                                                    0x44082a
16533 #define regBIFPLR2_1_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
16534 #define regBIFPLR2_1_MSI_MSG_DATA                                                                       0x44082a
16535 #define regBIFPLR2_1_MSI_MSG_DATA_BASE_IDX                                                              5
16536 #define regBIFPLR2_1_MSI_MSG_DATA_64                                                                    0x44082b
16537 #define regBIFPLR2_1_MSI_MSG_DATA_64_BASE_IDX                                                           5
16538 #define regBIFPLR2_1_SSID_CAP_LIST                                                                      0x440830
16539 #define regBIFPLR2_1_SSID_CAP_LIST_BASE_IDX                                                             5
16540 #define regBIFPLR2_1_SSID_CAP                                                                           0x440831
16541 #define regBIFPLR2_1_SSID_CAP_BASE_IDX                                                                  5
16542 #define regBIFPLR2_1_MSI_MAP_CAP_LIST                                                                   0x440832
16543 #define regBIFPLR2_1_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
16544 #define regBIFPLR2_1_MSI_MAP_CAP                                                                        0x440832
16545 #define regBIFPLR2_1_MSI_MAP_CAP_BASE_IDX                                                               5
16546 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x440840
16547 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
16548 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC_HDR                                                           0x440841
16549 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
16550 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC1                                                              0x440842
16551 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
16552 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC2                                                              0x440843
16553 #define regBIFPLR2_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
16554 #define regBIFPLR2_1_PCIE_VC_ENH_CAP_LIST                                                               0x440844
16555 #define regBIFPLR2_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
16556 #define regBIFPLR2_1_PCIE_PORT_VC_CAP_REG1                                                              0x440845
16557 #define regBIFPLR2_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
16558 #define regBIFPLR2_1_PCIE_PORT_VC_CAP_REG2                                                              0x440846
16559 #define regBIFPLR2_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
16560 #define regBIFPLR2_1_PCIE_PORT_VC_CNTL                                                                  0x440847
16561 #define regBIFPLR2_1_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
16562 #define regBIFPLR2_1_PCIE_PORT_VC_STATUS                                                                0x440847
16563 #define regBIFPLR2_1_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
16564 #define regBIFPLR2_1_PCIE_VC0_RESOURCE_CAP                                                              0x440848
16565 #define regBIFPLR2_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
16566 #define regBIFPLR2_1_PCIE_VC0_RESOURCE_CNTL                                                             0x440849
16567 #define regBIFPLR2_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
16568 #define regBIFPLR2_1_PCIE_VC0_RESOURCE_STATUS                                                           0x44084a
16569 #define regBIFPLR2_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
16570 #define regBIFPLR2_1_PCIE_VC1_RESOURCE_CAP                                                              0x44084b
16571 #define regBIFPLR2_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
16572 #define regBIFPLR2_1_PCIE_VC1_RESOURCE_CNTL                                                             0x44084c
16573 #define regBIFPLR2_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
16574 #define regBIFPLR2_1_PCIE_VC1_RESOURCE_STATUS                                                           0x44084d
16575 #define regBIFPLR2_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
16576 #define regBIFPLR2_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x440850
16577 #define regBIFPLR2_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
16578 #define regBIFPLR2_1_PCIE_DEV_SERIAL_NUM_DW1                                                            0x440851
16579 #define regBIFPLR2_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
16580 #define regBIFPLR2_1_PCIE_DEV_SERIAL_NUM_DW2                                                            0x440852
16581 #define regBIFPLR2_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
16582 #define regBIFPLR2_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x440854
16583 #define regBIFPLR2_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
16584 #define regBIFPLR2_1_PCIE_UNCORR_ERR_STATUS                                                             0x440855
16585 #define regBIFPLR2_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
16586 #define regBIFPLR2_1_PCIE_UNCORR_ERR_MASK                                                               0x440856
16587 #define regBIFPLR2_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
16588 #define regBIFPLR2_1_PCIE_UNCORR_ERR_SEVERITY                                                           0x440857
16589 #define regBIFPLR2_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
16590 #define regBIFPLR2_1_PCIE_CORR_ERR_STATUS                                                               0x440858
16591 #define regBIFPLR2_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
16592 #define regBIFPLR2_1_PCIE_CORR_ERR_MASK                                                                 0x440859
16593 #define regBIFPLR2_1_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
16594 #define regBIFPLR2_1_PCIE_ADV_ERR_CAP_CNTL                                                              0x44085a
16595 #define regBIFPLR2_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
16596 #define regBIFPLR2_1_PCIE_HDR_LOG0                                                                      0x44085b
16597 #define regBIFPLR2_1_PCIE_HDR_LOG0_BASE_IDX                                                             5
16598 #define regBIFPLR2_1_PCIE_HDR_LOG1                                                                      0x44085c
16599 #define regBIFPLR2_1_PCIE_HDR_LOG1_BASE_IDX                                                             5
16600 #define regBIFPLR2_1_PCIE_HDR_LOG2                                                                      0x44085d
16601 #define regBIFPLR2_1_PCIE_HDR_LOG2_BASE_IDX                                                             5
16602 #define regBIFPLR2_1_PCIE_HDR_LOG3                                                                      0x44085e
16603 #define regBIFPLR2_1_PCIE_HDR_LOG3_BASE_IDX                                                             5
16604 #define regBIFPLR2_1_PCIE_ROOT_ERR_CMD                                                                  0x44085f
16605 #define regBIFPLR2_1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
16606 #define regBIFPLR2_1_PCIE_ROOT_ERR_STATUS                                                               0x440860
16607 #define regBIFPLR2_1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
16608 #define regBIFPLR2_1_PCIE_ERR_SRC_ID                                                                    0x440861
16609 #define regBIFPLR2_1_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
16610 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG0                                                               0x440862
16611 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
16612 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG1                                                               0x440863
16613 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
16614 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG2                                                               0x440864
16615 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
16616 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG3                                                               0x440865
16617 #define regBIFPLR2_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
16618 #define regBIFPLR2_1_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x44089c
16619 #define regBIFPLR2_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
16620 #define regBIFPLR2_1_PCIE_LINK_CNTL3                                                                    0x44089d
16621 #define regBIFPLR2_1_PCIE_LINK_CNTL3_BASE_IDX                                                           5
16622 #define regBIFPLR2_1_PCIE_LANE_ERROR_STATUS                                                             0x44089e
16623 #define regBIFPLR2_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
16624 #define regBIFPLR2_1_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x44089f
16625 #define regBIFPLR2_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
16626 #define regBIFPLR2_1_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x44089f
16627 #define regBIFPLR2_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
16628 #define regBIFPLR2_1_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4408a0
16629 #define regBIFPLR2_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
16630 #define regBIFPLR2_1_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4408a0
16631 #define regBIFPLR2_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
16632 #define regBIFPLR2_1_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4408a1
16633 #define regBIFPLR2_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
16634 #define regBIFPLR2_1_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4408a1
16635 #define regBIFPLR2_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
16636 #define regBIFPLR2_1_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4408a2
16637 #define regBIFPLR2_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
16638 #define regBIFPLR2_1_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4408a2
16639 #define regBIFPLR2_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
16640 #define regBIFPLR2_1_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4408a3
16641 #define regBIFPLR2_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
16642 #define regBIFPLR2_1_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4408a3
16643 #define regBIFPLR2_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
16644 #define regBIFPLR2_1_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4408a4
16645 #define regBIFPLR2_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
16646 #define regBIFPLR2_1_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4408a4
16647 #define regBIFPLR2_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
16648 #define regBIFPLR2_1_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4408a5
16649 #define regBIFPLR2_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
16650 #define regBIFPLR2_1_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4408a5
16651 #define regBIFPLR2_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
16652 #define regBIFPLR2_1_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4408a6
16653 #define regBIFPLR2_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
16654 #define regBIFPLR2_1_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4408a6
16655 #define regBIFPLR2_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
16656 #define regBIFPLR2_1_PCIE_ACS_ENH_CAP_LIST                                                              0x4408a8
16657 #define regBIFPLR2_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
16658 #define regBIFPLR2_1_PCIE_ACS_CAP                                                                       0x4408a9
16659 #define regBIFPLR2_1_PCIE_ACS_CAP_BASE_IDX                                                              5
16660 #define regBIFPLR2_1_PCIE_ACS_CNTL                                                                      0x4408a9
16661 #define regBIFPLR2_1_PCIE_ACS_CNTL_BASE_IDX                                                             5
16662 #define regBIFPLR2_1_PCIE_MC_ENH_CAP_LIST                                                               0x4408bc
16663 #define regBIFPLR2_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
16664 #define regBIFPLR2_1_PCIE_MC_CAP                                                                        0x4408bd
16665 #define regBIFPLR2_1_PCIE_MC_CAP_BASE_IDX                                                               5
16666 #define regBIFPLR2_1_PCIE_MC_CNTL                                                                       0x4408bd
16667 #define regBIFPLR2_1_PCIE_MC_CNTL_BASE_IDX                                                              5
16668 #define regBIFPLR2_1_PCIE_MC_ADDR0                                                                      0x4408be
16669 #define regBIFPLR2_1_PCIE_MC_ADDR0_BASE_IDX                                                             5
16670 #define regBIFPLR2_1_PCIE_MC_ADDR1                                                                      0x4408bf
16671 #define regBIFPLR2_1_PCIE_MC_ADDR1_BASE_IDX                                                             5
16672 #define regBIFPLR2_1_PCIE_MC_RCV0                                                                       0x4408c0
16673 #define regBIFPLR2_1_PCIE_MC_RCV0_BASE_IDX                                                              5
16674 #define regBIFPLR2_1_PCIE_MC_RCV1                                                                       0x4408c1
16675 #define regBIFPLR2_1_PCIE_MC_RCV1_BASE_IDX                                                              5
16676 #define regBIFPLR2_1_PCIE_MC_BLOCK_ALL0                                                                 0x4408c2
16677 #define regBIFPLR2_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
16678 #define regBIFPLR2_1_PCIE_MC_BLOCK_ALL1                                                                 0x4408c3
16679 #define regBIFPLR2_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
16680 #define regBIFPLR2_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4408c4
16681 #define regBIFPLR2_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
16682 #define regBIFPLR2_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4408c5
16683 #define regBIFPLR2_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
16684 #define regBIFPLR2_1_PCIE_MC_OVERLAY_BAR0                                                               0x4408c6
16685 #define regBIFPLR2_1_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
16686 #define regBIFPLR2_1_PCIE_MC_OVERLAY_BAR1                                                               0x4408c7
16687 #define regBIFPLR2_1_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
16688 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4408dc
16689 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
16690 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CAP                                                                 0x4408dd
16691 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
16692 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CNTL                                                                0x4408de
16693 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
16694 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CNTL2                                                               0x4408df
16695 #define regBIFPLR2_1_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
16696 #define regBIFPLR2_1_PCIE_DPC_ENH_CAP_LIST                                                              0x4408e0
16697 #define regBIFPLR2_1_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
16698 #define regBIFPLR2_1_PCIE_DPC_CAP_LIST                                                                  0x4408e1
16699 #define regBIFPLR2_1_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
16700 #define regBIFPLR2_1_PCIE_DPC_CNTL                                                                      0x4408e1
16701 #define regBIFPLR2_1_PCIE_DPC_CNTL_BASE_IDX                                                             5
16702 #define regBIFPLR2_1_PCIE_DPC_STATUS                                                                    0x4408e2
16703 #define regBIFPLR2_1_PCIE_DPC_STATUS_BASE_IDX                                                           5
16704 #define regBIFPLR2_1_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4408e2
16705 #define regBIFPLR2_1_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
16706 #define regBIFPLR2_1_PCIE_RP_PIO_STATUS                                                                 0x4408e3
16707 #define regBIFPLR2_1_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
16708 #define regBIFPLR2_1_PCIE_RP_PIO_MASK                                                                   0x4408e4
16709 #define regBIFPLR2_1_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
16710 #define regBIFPLR2_1_PCIE_RP_PIO_SEVERITY                                                               0x4408e5
16711 #define regBIFPLR2_1_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
16712 #define regBIFPLR2_1_PCIE_RP_PIO_SYSERROR                                                               0x4408e6
16713 #define regBIFPLR2_1_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
16714 #define regBIFPLR2_1_PCIE_RP_PIO_EXCEPTION                                                              0x4408e7
16715 #define regBIFPLR2_1_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
16716 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG0                                                               0x4408e8
16717 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
16718 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG1                                                               0x4408e9
16719 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
16720 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG2                                                               0x4408ea
16721 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
16722 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG3                                                               0x4408eb
16723 #define regBIFPLR2_1_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
16724 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4408ed
16725 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
16726 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4408ee
16727 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
16728 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4408ef
16729 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
16730 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4408f0
16731 #define regBIFPLR2_1_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
16732 #define regBIFPLR2_1_PCIE_ESM_CAP_LIST                                                                  0x4408f1
16733 #define regBIFPLR2_1_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
16734 #define regBIFPLR2_1_PCIE_ESM_HEADER_1                                                                  0x4408f2
16735 #define regBIFPLR2_1_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
16736 #define regBIFPLR2_1_PCIE_ESM_HEADER_2                                                                  0x4408f3
16737 #define regBIFPLR2_1_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
16738 #define regBIFPLR2_1_PCIE_ESM_STATUS                                                                    0x4408f3
16739 #define regBIFPLR2_1_PCIE_ESM_STATUS_BASE_IDX                                                           5
16740 #define regBIFPLR2_1_PCIE_ESM_CTRL                                                                      0x4408f4
16741 #define regBIFPLR2_1_PCIE_ESM_CTRL_BASE_IDX                                                             5
16742 #define regBIFPLR2_1_PCIE_ESM_CAP_1                                                                     0x4408f5
16743 #define regBIFPLR2_1_PCIE_ESM_CAP_1_BASE_IDX                                                            5
16744 #define regBIFPLR2_1_PCIE_ESM_CAP_2                                                                     0x4408f6
16745 #define regBIFPLR2_1_PCIE_ESM_CAP_2_BASE_IDX                                                            5
16746 #define regBIFPLR2_1_PCIE_ESM_CAP_3                                                                     0x4408f7
16747 #define regBIFPLR2_1_PCIE_ESM_CAP_3_BASE_IDX                                                            5
16748 #define regBIFPLR2_1_PCIE_ESM_CAP_4                                                                     0x4408f8
16749 #define regBIFPLR2_1_PCIE_ESM_CAP_4_BASE_IDX                                                            5
16750 #define regBIFPLR2_1_PCIE_ESM_CAP_5                                                                     0x4408f9
16751 #define regBIFPLR2_1_PCIE_ESM_CAP_5_BASE_IDX                                                            5
16752 #define regBIFPLR2_1_PCIE_ESM_CAP_6                                                                     0x4408fa
16753 #define regBIFPLR2_1_PCIE_ESM_CAP_6_BASE_IDX                                                            5
16754 #define regBIFPLR2_1_PCIE_ESM_CAP_7                                                                     0x4408fb
16755 #define regBIFPLR2_1_PCIE_ESM_CAP_7_BASE_IDX                                                            5
16756 #define regBIFPLR2_1_PCIE_DLF_ENH_CAP_LIST                                                              0x440900
16757 #define regBIFPLR2_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
16758 #define regBIFPLR2_1_DATA_LINK_FEATURE_CAP                                                              0x440901
16759 #define regBIFPLR2_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
16760 #define regBIFPLR2_1_DATA_LINK_FEATURE_STATUS                                                           0x440902
16761 #define regBIFPLR2_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
16762 #define regBIFPLR2_1_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x440904
16763 #define regBIFPLR2_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
16764 #define regBIFPLR2_1_LINK_CAP_16GT                                                                      0x440905
16765 #define regBIFPLR2_1_LINK_CAP_16GT_BASE_IDX                                                             5
16766 #define regBIFPLR2_1_LINK_CNTL_16GT                                                                     0x440906
16767 #define regBIFPLR2_1_LINK_CNTL_16GT_BASE_IDX                                                            5
16768 #define regBIFPLR2_1_LINK_STATUS_16GT                                                                   0x440907
16769 #define regBIFPLR2_1_LINK_STATUS_16GT_BASE_IDX                                                          5
16770 #define regBIFPLR2_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x440908
16771 #define regBIFPLR2_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
16772 #define regBIFPLR2_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x440909
16773 #define regBIFPLR2_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
16774 #define regBIFPLR2_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x44090a
16775 #define regBIFPLR2_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
16776 #define regBIFPLR2_1_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x44090c
16777 #define regBIFPLR2_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16778 #define regBIFPLR2_1_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x44090c
16779 #define regBIFPLR2_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16780 #define regBIFPLR2_1_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x44090c
16781 #define regBIFPLR2_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16782 #define regBIFPLR2_1_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x44090c
16783 #define regBIFPLR2_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16784 #define regBIFPLR2_1_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x44090d
16785 #define regBIFPLR2_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16786 #define regBIFPLR2_1_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x44090d
16787 #define regBIFPLR2_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16788 #define regBIFPLR2_1_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x44090d
16789 #define regBIFPLR2_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16790 #define regBIFPLR2_1_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x44090d
16791 #define regBIFPLR2_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16792 #define regBIFPLR2_1_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x44090e
16793 #define regBIFPLR2_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16794 #define regBIFPLR2_1_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x44090e
16795 #define regBIFPLR2_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
16796 #define regBIFPLR2_1_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x44090e
16797 #define regBIFPLR2_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16798 #define regBIFPLR2_1_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x44090e
16799 #define regBIFPLR2_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16800 #define regBIFPLR2_1_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x44090f
16801 #define regBIFPLR2_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16802 #define regBIFPLR2_1_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x44090f
16803 #define regBIFPLR2_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16804 #define regBIFPLR2_1_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x44090f
16805 #define regBIFPLR2_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16806 #define regBIFPLR2_1_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x44090f
16807 #define regBIFPLR2_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
16808 #define regBIFPLR2_1_PCIE_MARGINING_ENH_CAP_LIST                                                        0x440910
16809 #define regBIFPLR2_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
16810 #define regBIFPLR2_1_MARGINING_PORT_CAP                                                                 0x440911
16811 #define regBIFPLR2_1_MARGINING_PORT_CAP_BASE_IDX                                                        5
16812 #define regBIFPLR2_1_MARGINING_PORT_STATUS                                                              0x440911
16813 #define regBIFPLR2_1_MARGINING_PORT_STATUS_BASE_IDX                                                     5
16814 #define regBIFPLR2_1_LANE_0_MARGINING_LANE_CNTL                                                         0x440912
16815 #define regBIFPLR2_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
16816 #define regBIFPLR2_1_LANE_0_MARGINING_LANE_STATUS                                                       0x440912
16817 #define regBIFPLR2_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
16818 #define regBIFPLR2_1_LANE_1_MARGINING_LANE_CNTL                                                         0x440913
16819 #define regBIFPLR2_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
16820 #define regBIFPLR2_1_LANE_1_MARGINING_LANE_STATUS                                                       0x440913
16821 #define regBIFPLR2_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
16822 #define regBIFPLR2_1_LANE_2_MARGINING_LANE_CNTL                                                         0x440914
16823 #define regBIFPLR2_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
16824 #define regBIFPLR2_1_LANE_2_MARGINING_LANE_STATUS                                                       0x440914
16825 #define regBIFPLR2_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
16826 #define regBIFPLR2_1_LANE_3_MARGINING_LANE_CNTL                                                         0x440915
16827 #define regBIFPLR2_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
16828 #define regBIFPLR2_1_LANE_3_MARGINING_LANE_STATUS                                                       0x440915
16829 #define regBIFPLR2_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
16830 #define regBIFPLR2_1_LANE_4_MARGINING_LANE_CNTL                                                         0x440916
16831 #define regBIFPLR2_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
16832 #define regBIFPLR2_1_LANE_4_MARGINING_LANE_STATUS                                                       0x440916
16833 #define regBIFPLR2_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
16834 #define regBIFPLR2_1_LANE_5_MARGINING_LANE_CNTL                                                         0x440917
16835 #define regBIFPLR2_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
16836 #define regBIFPLR2_1_LANE_5_MARGINING_LANE_STATUS                                                       0x440917
16837 #define regBIFPLR2_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
16838 #define regBIFPLR2_1_LANE_6_MARGINING_LANE_CNTL                                                         0x440918
16839 #define regBIFPLR2_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
16840 #define regBIFPLR2_1_LANE_6_MARGINING_LANE_STATUS                                                       0x440918
16841 #define regBIFPLR2_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
16842 #define regBIFPLR2_1_LANE_7_MARGINING_LANE_CNTL                                                         0x440919
16843 #define regBIFPLR2_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
16844 #define regBIFPLR2_1_LANE_7_MARGINING_LANE_STATUS                                                       0x440919
16845 #define regBIFPLR2_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
16846 #define regBIFPLR2_1_LANE_8_MARGINING_LANE_CNTL                                                         0x44091a
16847 #define regBIFPLR2_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
16848 #define regBIFPLR2_1_LANE_8_MARGINING_LANE_STATUS                                                       0x44091a
16849 #define regBIFPLR2_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
16850 #define regBIFPLR2_1_LANE_9_MARGINING_LANE_CNTL                                                         0x44091b
16851 #define regBIFPLR2_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
16852 #define regBIFPLR2_1_LANE_9_MARGINING_LANE_STATUS                                                       0x44091b
16853 #define regBIFPLR2_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
16854 #define regBIFPLR2_1_LANE_10_MARGINING_LANE_CNTL                                                        0x44091c
16855 #define regBIFPLR2_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
16856 #define regBIFPLR2_1_LANE_10_MARGINING_LANE_STATUS                                                      0x44091c
16857 #define regBIFPLR2_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
16858 #define regBIFPLR2_1_LANE_11_MARGINING_LANE_CNTL                                                        0x44091d
16859 #define regBIFPLR2_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
16860 #define regBIFPLR2_1_LANE_11_MARGINING_LANE_STATUS                                                      0x44091d
16861 #define regBIFPLR2_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
16862 #define regBIFPLR2_1_LANE_12_MARGINING_LANE_CNTL                                                        0x44091e
16863 #define regBIFPLR2_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
16864 #define regBIFPLR2_1_LANE_12_MARGINING_LANE_STATUS                                                      0x44091e
16865 #define regBIFPLR2_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
16866 #define regBIFPLR2_1_LANE_13_MARGINING_LANE_CNTL                                                        0x44091f
16867 #define regBIFPLR2_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
16868 #define regBIFPLR2_1_LANE_13_MARGINING_LANE_STATUS                                                      0x44091f
16869 #define regBIFPLR2_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
16870 #define regBIFPLR2_1_LANE_14_MARGINING_LANE_CNTL                                                        0x440920
16871 #define regBIFPLR2_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
16872 #define regBIFPLR2_1_LANE_14_MARGINING_LANE_STATUS                                                      0x440920
16873 #define regBIFPLR2_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
16874 #define regBIFPLR2_1_LANE_15_MARGINING_LANE_CNTL                                                        0x440921
16875 #define regBIFPLR2_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
16876 #define regBIFPLR2_1_LANE_15_MARGINING_LANE_STATUS                                                      0x440921
16877 #define regBIFPLR2_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
16878 #define regBIFPLR2_1_PCIE_CCIX_CAP_LIST                                                                 0x440922
16879 #define regBIFPLR2_1_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
16880 #define regBIFPLR2_1_PCIE_CCIX_HEADER_1                                                                 0x440923
16881 #define regBIFPLR2_1_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
16882 #define regBIFPLR2_1_PCIE_CCIX_HEADER_2                                                                 0x440924
16883 #define regBIFPLR2_1_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
16884 #define regBIFPLR2_1_PCIE_CCIX_CAP                                                                      0x440924
16885 #define regBIFPLR2_1_PCIE_CCIX_CAP_BASE_IDX                                                             5
16886 #define regBIFPLR2_1_PCIE_CCIX_ESM_REQD_CAP                                                             0x440925
16887 #define regBIFPLR2_1_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
16888 #define regBIFPLR2_1_PCIE_CCIX_ESM_OPTL_CAP                                                             0x440926
16889 #define regBIFPLR2_1_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
16890 #define regBIFPLR2_1_PCIE_CCIX_ESM_STATUS                                                               0x440927
16891 #define regBIFPLR2_1_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
16892 #define regBIFPLR2_1_PCIE_CCIX_ESM_CNTL                                                                 0x440928
16893 #define regBIFPLR2_1_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
16894 #define regBIFPLR2_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x440929
16895 #define regBIFPLR2_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16896 #define regBIFPLR2_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x440929
16897 #define regBIFPLR2_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16898 #define regBIFPLR2_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x440929
16899 #define regBIFPLR2_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16900 #define regBIFPLR2_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x440929
16901 #define regBIFPLR2_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16902 #define regBIFPLR2_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x44092a
16903 #define regBIFPLR2_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16904 #define regBIFPLR2_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x44092a
16905 #define regBIFPLR2_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16906 #define regBIFPLR2_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x44092a
16907 #define regBIFPLR2_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16908 #define regBIFPLR2_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x44092a
16909 #define regBIFPLR2_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16910 #define regBIFPLR2_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x44092b
16911 #define regBIFPLR2_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16912 #define regBIFPLR2_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x44092b
16913 #define regBIFPLR2_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
16914 #define regBIFPLR2_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x44092b
16915 #define regBIFPLR2_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16916 #define regBIFPLR2_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x44092b
16917 #define regBIFPLR2_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16918 #define regBIFPLR2_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x44092c
16919 #define regBIFPLR2_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16920 #define regBIFPLR2_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x44092c
16921 #define regBIFPLR2_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16922 #define regBIFPLR2_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x44092c
16923 #define regBIFPLR2_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16924 #define regBIFPLR2_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x44092c
16925 #define regBIFPLR2_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
16926 #define regBIFPLR2_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x44092d
16927 #define regBIFPLR2_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16928 #define regBIFPLR2_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x44092d
16929 #define regBIFPLR2_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16930 #define regBIFPLR2_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x44092d
16931 #define regBIFPLR2_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16932 #define regBIFPLR2_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x44092d
16933 #define regBIFPLR2_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16934 #define regBIFPLR2_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x44092e
16935 #define regBIFPLR2_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16936 #define regBIFPLR2_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x44092e
16937 #define regBIFPLR2_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16938 #define regBIFPLR2_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x44092e
16939 #define regBIFPLR2_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16940 #define regBIFPLR2_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x44092e
16941 #define regBIFPLR2_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16942 #define regBIFPLR2_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x44092f
16943 #define regBIFPLR2_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16944 #define regBIFPLR2_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x44092f
16945 #define regBIFPLR2_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
16946 #define regBIFPLR2_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x44092f
16947 #define regBIFPLR2_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16948 #define regBIFPLR2_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x44092f
16949 #define regBIFPLR2_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16950 #define regBIFPLR2_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x440930
16951 #define regBIFPLR2_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16952 #define regBIFPLR2_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x440930
16953 #define regBIFPLR2_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16954 #define regBIFPLR2_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x440930
16955 #define regBIFPLR2_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16956 #define regBIFPLR2_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x440930
16957 #define regBIFPLR2_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
16958 #define regBIFPLR2_1_PCIE_CCIX_TRANS_CAP                                                                0x440931
16959 #define regBIFPLR2_1_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
16960 #define regBIFPLR2_1_PCIE_CCIX_TRANS_CNTL                                                               0x440932
16961 #define regBIFPLR2_1_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
16962 #define regBIFPLR2_1_LINK_CAP_32GT                                                                      0x440941
16963 #define regBIFPLR2_1_LINK_CAP_32GT_BASE_IDX                                                             5
16964 #define regBIFPLR2_1_LINK_CNTL_32GT                                                                     0x440942
16965 #define regBIFPLR2_1_LINK_CNTL_32GT_BASE_IDX                                                            5
16966 #define regBIFPLR2_1_LINK_STATUS_32GT                                                                   0x440943
16967 #define regBIFPLR2_1_LINK_STATUS_32GT_BASE_IDX                                                          5
16968 
16969 
16970 // addressBlock: nbio_pcie1_bifplr3_cfgdecp
16971 // base address: 0x11203000
16972 #define regBIFPLR3_1_VENDOR_ID                                                                          0x440c00
16973 #define regBIFPLR3_1_VENDOR_ID_BASE_IDX                                                                 5
16974 #define regBIFPLR3_1_DEVICE_ID                                                                          0x440c00
16975 #define regBIFPLR3_1_DEVICE_ID_BASE_IDX                                                                 5
16976 #define regBIFPLR3_1_COMMAND                                                                            0x440c01
16977 #define regBIFPLR3_1_COMMAND_BASE_IDX                                                                   5
16978 #define regBIFPLR3_1_STATUS                                                                             0x440c01
16979 #define regBIFPLR3_1_STATUS_BASE_IDX                                                                    5
16980 #define regBIFPLR3_1_REVISION_ID                                                                        0x440c02
16981 #define regBIFPLR3_1_REVISION_ID_BASE_IDX                                                               5
16982 #define regBIFPLR3_1_PROG_INTERFACE                                                                     0x440c02
16983 #define regBIFPLR3_1_PROG_INTERFACE_BASE_IDX                                                            5
16984 #define regBIFPLR3_1_SUB_CLASS                                                                          0x440c02
16985 #define regBIFPLR3_1_SUB_CLASS_BASE_IDX                                                                 5
16986 #define regBIFPLR3_1_BASE_CLASS                                                                         0x440c02
16987 #define regBIFPLR3_1_BASE_CLASS_BASE_IDX                                                                5
16988 #define regBIFPLR3_1_CACHE_LINE                                                                         0x440c03
16989 #define regBIFPLR3_1_CACHE_LINE_BASE_IDX                                                                5
16990 #define regBIFPLR3_1_LATENCY                                                                            0x440c03
16991 #define regBIFPLR3_1_LATENCY_BASE_IDX                                                                   5
16992 #define regBIFPLR3_1_HEADER                                                                             0x440c03
16993 #define regBIFPLR3_1_HEADER_BASE_IDX                                                                    5
16994 #define regBIFPLR3_1_BIST                                                                               0x440c03
16995 #define regBIFPLR3_1_BIST_BASE_IDX                                                                      5
16996 #define regBIFPLR3_1_SUB_BUS_NUMBER_LATENCY                                                             0x440c06
16997 #define regBIFPLR3_1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
16998 #define regBIFPLR3_1_IO_BASE_LIMIT                                                                      0x440c07
16999 #define regBIFPLR3_1_IO_BASE_LIMIT_BASE_IDX                                                             5
17000 #define regBIFPLR3_1_SECONDARY_STATUS                                                                   0x440c07
17001 #define regBIFPLR3_1_SECONDARY_STATUS_BASE_IDX                                                          5
17002 #define regBIFPLR3_1_MEM_BASE_LIMIT                                                                     0x440c08
17003 #define regBIFPLR3_1_MEM_BASE_LIMIT_BASE_IDX                                                            5
17004 #define regBIFPLR3_1_PREF_BASE_LIMIT                                                                    0x440c09
17005 #define regBIFPLR3_1_PREF_BASE_LIMIT_BASE_IDX                                                           5
17006 #define regBIFPLR3_1_PREF_BASE_UPPER                                                                    0x440c0a
17007 #define regBIFPLR3_1_PREF_BASE_UPPER_BASE_IDX                                                           5
17008 #define regBIFPLR3_1_PREF_LIMIT_UPPER                                                                   0x440c0b
17009 #define regBIFPLR3_1_PREF_LIMIT_UPPER_BASE_IDX                                                          5
17010 #define regBIFPLR3_1_IO_BASE_LIMIT_HI                                                                   0x440c0c
17011 #define regBIFPLR3_1_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
17012 #define regBIFPLR3_1_CAP_PTR                                                                            0x440c0d
17013 #define regBIFPLR3_1_CAP_PTR_BASE_IDX                                                                   5
17014 #define regBIFPLR3_1_ROM_BASE_ADDR                                                                      0x440c0e
17015 #define regBIFPLR3_1_ROM_BASE_ADDR_BASE_IDX                                                             5
17016 #define regBIFPLR3_1_INTERRUPT_LINE                                                                     0x440c0f
17017 #define regBIFPLR3_1_INTERRUPT_LINE_BASE_IDX                                                            5
17018 #define regBIFPLR3_1_INTERRUPT_PIN                                                                      0x440c0f
17019 #define regBIFPLR3_1_INTERRUPT_PIN_BASE_IDX                                                             5
17020 #define regBIFPLR3_1_EXT_BRIDGE_CNTL                                                                    0x440c10
17021 #define regBIFPLR3_1_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
17022 #define regBIFPLR3_1_VENDOR_CAP_LIST                                                                    0x440c12
17023 #define regBIFPLR3_1_VENDOR_CAP_LIST_BASE_IDX                                                           5
17024 #define regBIFPLR3_1_ADAPTER_ID_W                                                                       0x440c13
17025 #define regBIFPLR3_1_ADAPTER_ID_W_BASE_IDX                                                              5
17026 #define regBIFPLR3_1_PMI_CAP_LIST                                                                       0x440c14
17027 #define regBIFPLR3_1_PMI_CAP_LIST_BASE_IDX                                                              5
17028 #define regBIFPLR3_1_PMI_CAP                                                                            0x440c14
17029 #define regBIFPLR3_1_PMI_CAP_BASE_IDX                                                                   5
17030 #define regBIFPLR3_1_PMI_STATUS_CNTL                                                                    0x440c15
17031 #define regBIFPLR3_1_PMI_STATUS_CNTL_BASE_IDX                                                           5
17032 #define regBIFPLR3_1_PCIE_CAP_LIST                                                                      0x440c16
17033 #define regBIFPLR3_1_PCIE_CAP_LIST_BASE_IDX                                                             5
17034 #define regBIFPLR3_1_PCIE_CAP                                                                           0x440c16
17035 #define regBIFPLR3_1_PCIE_CAP_BASE_IDX                                                                  5
17036 #define regBIFPLR3_1_DEVICE_CAP                                                                         0x440c17
17037 #define regBIFPLR3_1_DEVICE_CAP_BASE_IDX                                                                5
17038 #define regBIFPLR3_1_DEVICE_CNTL                                                                        0x440c18
17039 #define regBIFPLR3_1_DEVICE_CNTL_BASE_IDX                                                               5
17040 #define regBIFPLR3_1_DEVICE_STATUS                                                                      0x440c18
17041 #define regBIFPLR3_1_DEVICE_STATUS_BASE_IDX                                                             5
17042 #define regBIFPLR3_1_LINK_CAP                                                                           0x440c19
17043 #define regBIFPLR3_1_LINK_CAP_BASE_IDX                                                                  5
17044 #define regBIFPLR3_1_LINK_CNTL                                                                          0x440c1a
17045 #define regBIFPLR3_1_LINK_CNTL_BASE_IDX                                                                 5
17046 #define regBIFPLR3_1_LINK_STATUS                                                                        0x440c1a
17047 #define regBIFPLR3_1_LINK_STATUS_BASE_IDX                                                               5
17048 #define regBIFPLR3_1_SLOT_CAP                                                                           0x440c1b
17049 #define regBIFPLR3_1_SLOT_CAP_BASE_IDX                                                                  5
17050 #define regBIFPLR3_1_SLOT_CNTL                                                                          0x440c1c
17051 #define regBIFPLR3_1_SLOT_CNTL_BASE_IDX                                                                 5
17052 #define regBIFPLR3_1_SLOT_STATUS                                                                        0x440c1c
17053 #define regBIFPLR3_1_SLOT_STATUS_BASE_IDX                                                               5
17054 #define regBIFPLR3_1_ROOT_CNTL                                                                          0x440c1d
17055 #define regBIFPLR3_1_ROOT_CNTL_BASE_IDX                                                                 5
17056 #define regBIFPLR3_1_ROOT_CAP                                                                           0x440c1d
17057 #define regBIFPLR3_1_ROOT_CAP_BASE_IDX                                                                  5
17058 #define regBIFPLR3_1_ROOT_STATUS                                                                        0x440c1e
17059 #define regBIFPLR3_1_ROOT_STATUS_BASE_IDX                                                               5
17060 #define regBIFPLR3_1_DEVICE_CAP2                                                                        0x440c1f
17061 #define regBIFPLR3_1_DEVICE_CAP2_BASE_IDX                                                               5
17062 #define regBIFPLR3_1_DEVICE_CNTL2                                                                       0x440c20
17063 #define regBIFPLR3_1_DEVICE_CNTL2_BASE_IDX                                                              5
17064 #define regBIFPLR3_1_DEVICE_STATUS2                                                                     0x440c20
17065 #define regBIFPLR3_1_DEVICE_STATUS2_BASE_IDX                                                            5
17066 #define regBIFPLR3_1_LINK_CAP2                                                                          0x440c21
17067 #define regBIFPLR3_1_LINK_CAP2_BASE_IDX                                                                 5
17068 #define regBIFPLR3_1_LINK_CNTL2                                                                         0x440c22
17069 #define regBIFPLR3_1_LINK_CNTL2_BASE_IDX                                                                5
17070 #define regBIFPLR3_1_LINK_STATUS2                                                                       0x440c22
17071 #define regBIFPLR3_1_LINK_STATUS2_BASE_IDX                                                              5
17072 #define regBIFPLR3_1_SLOT_CAP2                                                                          0x440c23
17073 #define regBIFPLR3_1_SLOT_CAP2_BASE_IDX                                                                 5
17074 #define regBIFPLR3_1_SLOT_CNTL2                                                                         0x440c24
17075 #define regBIFPLR3_1_SLOT_CNTL2_BASE_IDX                                                                5
17076 #define regBIFPLR3_1_SLOT_STATUS2                                                                       0x440c24
17077 #define regBIFPLR3_1_SLOT_STATUS2_BASE_IDX                                                              5
17078 #define regBIFPLR3_1_MSI_CAP_LIST                                                                       0x440c28
17079 #define regBIFPLR3_1_MSI_CAP_LIST_BASE_IDX                                                              5
17080 #define regBIFPLR3_1_MSI_MSG_CNTL                                                                       0x440c28
17081 #define regBIFPLR3_1_MSI_MSG_CNTL_BASE_IDX                                                              5
17082 #define regBIFPLR3_1_MSI_MSG_ADDR_LO                                                                    0x440c29
17083 #define regBIFPLR3_1_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
17084 #define regBIFPLR3_1_MSI_MSG_ADDR_HI                                                                    0x440c2a
17085 #define regBIFPLR3_1_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
17086 #define regBIFPLR3_1_MSI_MSG_DATA                                                                       0x440c2a
17087 #define regBIFPLR3_1_MSI_MSG_DATA_BASE_IDX                                                              5
17088 #define regBIFPLR3_1_MSI_MSG_DATA_64                                                                    0x440c2b
17089 #define regBIFPLR3_1_MSI_MSG_DATA_64_BASE_IDX                                                           5
17090 #define regBIFPLR3_1_SSID_CAP_LIST                                                                      0x440c30
17091 #define regBIFPLR3_1_SSID_CAP_LIST_BASE_IDX                                                             5
17092 #define regBIFPLR3_1_SSID_CAP                                                                           0x440c31
17093 #define regBIFPLR3_1_SSID_CAP_BASE_IDX                                                                  5
17094 #define regBIFPLR3_1_MSI_MAP_CAP_LIST                                                                   0x440c32
17095 #define regBIFPLR3_1_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
17096 #define regBIFPLR3_1_MSI_MAP_CAP                                                                        0x440c32
17097 #define regBIFPLR3_1_MSI_MAP_CAP_BASE_IDX                                                               5
17098 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x440c40
17099 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
17100 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC_HDR                                                           0x440c41
17101 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
17102 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC1                                                              0x440c42
17103 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
17104 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC2                                                              0x440c43
17105 #define regBIFPLR3_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
17106 #define regBIFPLR3_1_PCIE_VC_ENH_CAP_LIST                                                               0x440c44
17107 #define regBIFPLR3_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
17108 #define regBIFPLR3_1_PCIE_PORT_VC_CAP_REG1                                                              0x440c45
17109 #define regBIFPLR3_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
17110 #define regBIFPLR3_1_PCIE_PORT_VC_CAP_REG2                                                              0x440c46
17111 #define regBIFPLR3_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
17112 #define regBIFPLR3_1_PCIE_PORT_VC_CNTL                                                                  0x440c47
17113 #define regBIFPLR3_1_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
17114 #define regBIFPLR3_1_PCIE_PORT_VC_STATUS                                                                0x440c47
17115 #define regBIFPLR3_1_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
17116 #define regBIFPLR3_1_PCIE_VC0_RESOURCE_CAP                                                              0x440c48
17117 #define regBIFPLR3_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
17118 #define regBIFPLR3_1_PCIE_VC0_RESOURCE_CNTL                                                             0x440c49
17119 #define regBIFPLR3_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
17120 #define regBIFPLR3_1_PCIE_VC0_RESOURCE_STATUS                                                           0x440c4a
17121 #define regBIFPLR3_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
17122 #define regBIFPLR3_1_PCIE_VC1_RESOURCE_CAP                                                              0x440c4b
17123 #define regBIFPLR3_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
17124 #define regBIFPLR3_1_PCIE_VC1_RESOURCE_CNTL                                                             0x440c4c
17125 #define regBIFPLR3_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
17126 #define regBIFPLR3_1_PCIE_VC1_RESOURCE_STATUS                                                           0x440c4d
17127 #define regBIFPLR3_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
17128 #define regBIFPLR3_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x440c50
17129 #define regBIFPLR3_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
17130 #define regBIFPLR3_1_PCIE_DEV_SERIAL_NUM_DW1                                                            0x440c51
17131 #define regBIFPLR3_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
17132 #define regBIFPLR3_1_PCIE_DEV_SERIAL_NUM_DW2                                                            0x440c52
17133 #define regBIFPLR3_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
17134 #define regBIFPLR3_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x440c54
17135 #define regBIFPLR3_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
17136 #define regBIFPLR3_1_PCIE_UNCORR_ERR_STATUS                                                             0x440c55
17137 #define regBIFPLR3_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
17138 #define regBIFPLR3_1_PCIE_UNCORR_ERR_MASK                                                               0x440c56
17139 #define regBIFPLR3_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
17140 #define regBIFPLR3_1_PCIE_UNCORR_ERR_SEVERITY                                                           0x440c57
17141 #define regBIFPLR3_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
17142 #define regBIFPLR3_1_PCIE_CORR_ERR_STATUS                                                               0x440c58
17143 #define regBIFPLR3_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
17144 #define regBIFPLR3_1_PCIE_CORR_ERR_MASK                                                                 0x440c59
17145 #define regBIFPLR3_1_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
17146 #define regBIFPLR3_1_PCIE_ADV_ERR_CAP_CNTL                                                              0x440c5a
17147 #define regBIFPLR3_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
17148 #define regBIFPLR3_1_PCIE_HDR_LOG0                                                                      0x440c5b
17149 #define regBIFPLR3_1_PCIE_HDR_LOG0_BASE_IDX                                                             5
17150 #define regBIFPLR3_1_PCIE_HDR_LOG1                                                                      0x440c5c
17151 #define regBIFPLR3_1_PCIE_HDR_LOG1_BASE_IDX                                                             5
17152 #define regBIFPLR3_1_PCIE_HDR_LOG2                                                                      0x440c5d
17153 #define regBIFPLR3_1_PCIE_HDR_LOG2_BASE_IDX                                                             5
17154 #define regBIFPLR3_1_PCIE_HDR_LOG3                                                                      0x440c5e
17155 #define regBIFPLR3_1_PCIE_HDR_LOG3_BASE_IDX                                                             5
17156 #define regBIFPLR3_1_PCIE_ROOT_ERR_CMD                                                                  0x440c5f
17157 #define regBIFPLR3_1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
17158 #define regBIFPLR3_1_PCIE_ROOT_ERR_STATUS                                                               0x440c60
17159 #define regBIFPLR3_1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
17160 #define regBIFPLR3_1_PCIE_ERR_SRC_ID                                                                    0x440c61
17161 #define regBIFPLR3_1_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
17162 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG0                                                               0x440c62
17163 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
17164 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG1                                                               0x440c63
17165 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
17166 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG2                                                               0x440c64
17167 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
17168 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG3                                                               0x440c65
17169 #define regBIFPLR3_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
17170 #define regBIFPLR3_1_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x440c9c
17171 #define regBIFPLR3_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
17172 #define regBIFPLR3_1_PCIE_LINK_CNTL3                                                                    0x440c9d
17173 #define regBIFPLR3_1_PCIE_LINK_CNTL3_BASE_IDX                                                           5
17174 #define regBIFPLR3_1_PCIE_LANE_ERROR_STATUS                                                             0x440c9e
17175 #define regBIFPLR3_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
17176 #define regBIFPLR3_1_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x440c9f
17177 #define regBIFPLR3_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
17178 #define regBIFPLR3_1_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x440c9f
17179 #define regBIFPLR3_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
17180 #define regBIFPLR3_1_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x440ca0
17181 #define regBIFPLR3_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
17182 #define regBIFPLR3_1_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x440ca0
17183 #define regBIFPLR3_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
17184 #define regBIFPLR3_1_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x440ca1
17185 #define regBIFPLR3_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
17186 #define regBIFPLR3_1_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x440ca1
17187 #define regBIFPLR3_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
17188 #define regBIFPLR3_1_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x440ca2
17189 #define regBIFPLR3_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
17190 #define regBIFPLR3_1_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x440ca2
17191 #define regBIFPLR3_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
17192 #define regBIFPLR3_1_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x440ca3
17193 #define regBIFPLR3_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
17194 #define regBIFPLR3_1_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x440ca3
17195 #define regBIFPLR3_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
17196 #define regBIFPLR3_1_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x440ca4
17197 #define regBIFPLR3_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
17198 #define regBIFPLR3_1_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x440ca4
17199 #define regBIFPLR3_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
17200 #define regBIFPLR3_1_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x440ca5
17201 #define regBIFPLR3_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
17202 #define regBIFPLR3_1_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x440ca5
17203 #define regBIFPLR3_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
17204 #define regBIFPLR3_1_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x440ca6
17205 #define regBIFPLR3_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
17206 #define regBIFPLR3_1_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x440ca6
17207 #define regBIFPLR3_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
17208 #define regBIFPLR3_1_PCIE_ACS_ENH_CAP_LIST                                                              0x440ca8
17209 #define regBIFPLR3_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
17210 #define regBIFPLR3_1_PCIE_ACS_CAP                                                                       0x440ca9
17211 #define regBIFPLR3_1_PCIE_ACS_CAP_BASE_IDX                                                              5
17212 #define regBIFPLR3_1_PCIE_ACS_CNTL                                                                      0x440ca9
17213 #define regBIFPLR3_1_PCIE_ACS_CNTL_BASE_IDX                                                             5
17214 #define regBIFPLR3_1_PCIE_MC_ENH_CAP_LIST                                                               0x440cbc
17215 #define regBIFPLR3_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
17216 #define regBIFPLR3_1_PCIE_MC_CAP                                                                        0x440cbd
17217 #define regBIFPLR3_1_PCIE_MC_CAP_BASE_IDX                                                               5
17218 #define regBIFPLR3_1_PCIE_MC_CNTL                                                                       0x440cbd
17219 #define regBIFPLR3_1_PCIE_MC_CNTL_BASE_IDX                                                              5
17220 #define regBIFPLR3_1_PCIE_MC_ADDR0                                                                      0x440cbe
17221 #define regBIFPLR3_1_PCIE_MC_ADDR0_BASE_IDX                                                             5
17222 #define regBIFPLR3_1_PCIE_MC_ADDR1                                                                      0x440cbf
17223 #define regBIFPLR3_1_PCIE_MC_ADDR1_BASE_IDX                                                             5
17224 #define regBIFPLR3_1_PCIE_MC_RCV0                                                                       0x440cc0
17225 #define regBIFPLR3_1_PCIE_MC_RCV0_BASE_IDX                                                              5
17226 #define regBIFPLR3_1_PCIE_MC_RCV1                                                                       0x440cc1
17227 #define regBIFPLR3_1_PCIE_MC_RCV1_BASE_IDX                                                              5
17228 #define regBIFPLR3_1_PCIE_MC_BLOCK_ALL0                                                                 0x440cc2
17229 #define regBIFPLR3_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
17230 #define regBIFPLR3_1_PCIE_MC_BLOCK_ALL1                                                                 0x440cc3
17231 #define regBIFPLR3_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
17232 #define regBIFPLR3_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x440cc4
17233 #define regBIFPLR3_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
17234 #define regBIFPLR3_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x440cc5
17235 #define regBIFPLR3_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
17236 #define regBIFPLR3_1_PCIE_MC_OVERLAY_BAR0                                                               0x440cc6
17237 #define regBIFPLR3_1_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
17238 #define regBIFPLR3_1_PCIE_MC_OVERLAY_BAR1                                                               0x440cc7
17239 #define regBIFPLR3_1_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
17240 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CAP_LIST                                                            0x440cdc
17241 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
17242 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CAP                                                                 0x440cdd
17243 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
17244 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CNTL                                                                0x440cde
17245 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
17246 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CNTL2                                                               0x440cdf
17247 #define regBIFPLR3_1_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
17248 #define regBIFPLR3_1_PCIE_DPC_ENH_CAP_LIST                                                              0x440ce0
17249 #define regBIFPLR3_1_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
17250 #define regBIFPLR3_1_PCIE_DPC_CAP_LIST                                                                  0x440ce1
17251 #define regBIFPLR3_1_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
17252 #define regBIFPLR3_1_PCIE_DPC_CNTL                                                                      0x440ce1
17253 #define regBIFPLR3_1_PCIE_DPC_CNTL_BASE_IDX                                                             5
17254 #define regBIFPLR3_1_PCIE_DPC_STATUS                                                                    0x440ce2
17255 #define regBIFPLR3_1_PCIE_DPC_STATUS_BASE_IDX                                                           5
17256 #define regBIFPLR3_1_PCIE_DPC_ERROR_SOURCE_ID                                                           0x440ce2
17257 #define regBIFPLR3_1_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
17258 #define regBIFPLR3_1_PCIE_RP_PIO_STATUS                                                                 0x440ce3
17259 #define regBIFPLR3_1_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
17260 #define regBIFPLR3_1_PCIE_RP_PIO_MASK                                                                   0x440ce4
17261 #define regBIFPLR3_1_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
17262 #define regBIFPLR3_1_PCIE_RP_PIO_SEVERITY                                                               0x440ce5
17263 #define regBIFPLR3_1_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
17264 #define regBIFPLR3_1_PCIE_RP_PIO_SYSERROR                                                               0x440ce6
17265 #define regBIFPLR3_1_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
17266 #define regBIFPLR3_1_PCIE_RP_PIO_EXCEPTION                                                              0x440ce7
17267 #define regBIFPLR3_1_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
17268 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG0                                                               0x440ce8
17269 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
17270 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG1                                                               0x440ce9
17271 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
17272 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG2                                                               0x440cea
17273 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
17274 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG3                                                               0x440ceb
17275 #define regBIFPLR3_1_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
17276 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG0                                                            0x440ced
17277 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
17278 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG1                                                            0x440cee
17279 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
17280 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG2                                                            0x440cef
17281 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
17282 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG3                                                            0x440cf0
17283 #define regBIFPLR3_1_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
17284 #define regBIFPLR3_1_PCIE_ESM_CAP_LIST                                                                  0x440cf1
17285 #define regBIFPLR3_1_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
17286 #define regBIFPLR3_1_PCIE_ESM_HEADER_1                                                                  0x440cf2
17287 #define regBIFPLR3_1_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
17288 #define regBIFPLR3_1_PCIE_ESM_HEADER_2                                                                  0x440cf3
17289 #define regBIFPLR3_1_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
17290 #define regBIFPLR3_1_PCIE_ESM_STATUS                                                                    0x440cf3
17291 #define regBIFPLR3_1_PCIE_ESM_STATUS_BASE_IDX                                                           5
17292 #define regBIFPLR3_1_PCIE_ESM_CTRL                                                                      0x440cf4
17293 #define regBIFPLR3_1_PCIE_ESM_CTRL_BASE_IDX                                                             5
17294 #define regBIFPLR3_1_PCIE_ESM_CAP_1                                                                     0x440cf5
17295 #define regBIFPLR3_1_PCIE_ESM_CAP_1_BASE_IDX                                                            5
17296 #define regBIFPLR3_1_PCIE_ESM_CAP_2                                                                     0x440cf6
17297 #define regBIFPLR3_1_PCIE_ESM_CAP_2_BASE_IDX                                                            5
17298 #define regBIFPLR3_1_PCIE_ESM_CAP_3                                                                     0x440cf7
17299 #define regBIFPLR3_1_PCIE_ESM_CAP_3_BASE_IDX                                                            5
17300 #define regBIFPLR3_1_PCIE_ESM_CAP_4                                                                     0x440cf8
17301 #define regBIFPLR3_1_PCIE_ESM_CAP_4_BASE_IDX                                                            5
17302 #define regBIFPLR3_1_PCIE_ESM_CAP_5                                                                     0x440cf9
17303 #define regBIFPLR3_1_PCIE_ESM_CAP_5_BASE_IDX                                                            5
17304 #define regBIFPLR3_1_PCIE_ESM_CAP_6                                                                     0x440cfa
17305 #define regBIFPLR3_1_PCIE_ESM_CAP_6_BASE_IDX                                                            5
17306 #define regBIFPLR3_1_PCIE_ESM_CAP_7                                                                     0x440cfb
17307 #define regBIFPLR3_1_PCIE_ESM_CAP_7_BASE_IDX                                                            5
17308 #define regBIFPLR3_1_PCIE_DLF_ENH_CAP_LIST                                                              0x440d00
17309 #define regBIFPLR3_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
17310 #define regBIFPLR3_1_DATA_LINK_FEATURE_CAP                                                              0x440d01
17311 #define regBIFPLR3_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
17312 #define regBIFPLR3_1_DATA_LINK_FEATURE_STATUS                                                           0x440d02
17313 #define regBIFPLR3_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
17314 #define regBIFPLR3_1_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x440d04
17315 #define regBIFPLR3_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
17316 #define regBIFPLR3_1_LINK_CAP_16GT                                                                      0x440d05
17317 #define regBIFPLR3_1_LINK_CAP_16GT_BASE_IDX                                                             5
17318 #define regBIFPLR3_1_LINK_CNTL_16GT                                                                     0x440d06
17319 #define regBIFPLR3_1_LINK_CNTL_16GT_BASE_IDX                                                            5
17320 #define regBIFPLR3_1_LINK_STATUS_16GT                                                                   0x440d07
17321 #define regBIFPLR3_1_LINK_STATUS_16GT_BASE_IDX                                                          5
17322 #define regBIFPLR3_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x440d08
17323 #define regBIFPLR3_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
17324 #define regBIFPLR3_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x440d09
17325 #define regBIFPLR3_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
17326 #define regBIFPLR3_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x440d0a
17327 #define regBIFPLR3_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
17328 #define regBIFPLR3_1_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x440d0c
17329 #define regBIFPLR3_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17330 #define regBIFPLR3_1_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x440d0c
17331 #define regBIFPLR3_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17332 #define regBIFPLR3_1_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x440d0c
17333 #define regBIFPLR3_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17334 #define regBIFPLR3_1_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x440d0c
17335 #define regBIFPLR3_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17336 #define regBIFPLR3_1_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x440d0d
17337 #define regBIFPLR3_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17338 #define regBIFPLR3_1_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x440d0d
17339 #define regBIFPLR3_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17340 #define regBIFPLR3_1_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x440d0d
17341 #define regBIFPLR3_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17342 #define regBIFPLR3_1_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x440d0d
17343 #define regBIFPLR3_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17344 #define regBIFPLR3_1_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x440d0e
17345 #define regBIFPLR3_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17346 #define regBIFPLR3_1_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x440d0e
17347 #define regBIFPLR3_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17348 #define regBIFPLR3_1_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x440d0e
17349 #define regBIFPLR3_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17350 #define regBIFPLR3_1_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x440d0e
17351 #define regBIFPLR3_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17352 #define regBIFPLR3_1_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x440d0f
17353 #define regBIFPLR3_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17354 #define regBIFPLR3_1_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x440d0f
17355 #define regBIFPLR3_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17356 #define regBIFPLR3_1_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x440d0f
17357 #define regBIFPLR3_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17358 #define regBIFPLR3_1_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x440d0f
17359 #define regBIFPLR3_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17360 #define regBIFPLR3_1_PCIE_MARGINING_ENH_CAP_LIST                                                        0x440d10
17361 #define regBIFPLR3_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
17362 #define regBIFPLR3_1_MARGINING_PORT_CAP                                                                 0x440d11
17363 #define regBIFPLR3_1_MARGINING_PORT_CAP_BASE_IDX                                                        5
17364 #define regBIFPLR3_1_MARGINING_PORT_STATUS                                                              0x440d11
17365 #define regBIFPLR3_1_MARGINING_PORT_STATUS_BASE_IDX                                                     5
17366 #define regBIFPLR3_1_LANE_0_MARGINING_LANE_CNTL                                                         0x440d12
17367 #define regBIFPLR3_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
17368 #define regBIFPLR3_1_LANE_0_MARGINING_LANE_STATUS                                                       0x440d12
17369 #define regBIFPLR3_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
17370 #define regBIFPLR3_1_LANE_1_MARGINING_LANE_CNTL                                                         0x440d13
17371 #define regBIFPLR3_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
17372 #define regBIFPLR3_1_LANE_1_MARGINING_LANE_STATUS                                                       0x440d13
17373 #define regBIFPLR3_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
17374 #define regBIFPLR3_1_LANE_2_MARGINING_LANE_CNTL                                                         0x440d14
17375 #define regBIFPLR3_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
17376 #define regBIFPLR3_1_LANE_2_MARGINING_LANE_STATUS                                                       0x440d14
17377 #define regBIFPLR3_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
17378 #define regBIFPLR3_1_LANE_3_MARGINING_LANE_CNTL                                                         0x440d15
17379 #define regBIFPLR3_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
17380 #define regBIFPLR3_1_LANE_3_MARGINING_LANE_STATUS                                                       0x440d15
17381 #define regBIFPLR3_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
17382 #define regBIFPLR3_1_LANE_4_MARGINING_LANE_CNTL                                                         0x440d16
17383 #define regBIFPLR3_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
17384 #define regBIFPLR3_1_LANE_4_MARGINING_LANE_STATUS                                                       0x440d16
17385 #define regBIFPLR3_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
17386 #define regBIFPLR3_1_LANE_5_MARGINING_LANE_CNTL                                                         0x440d17
17387 #define regBIFPLR3_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
17388 #define regBIFPLR3_1_LANE_5_MARGINING_LANE_STATUS                                                       0x440d17
17389 #define regBIFPLR3_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
17390 #define regBIFPLR3_1_LANE_6_MARGINING_LANE_CNTL                                                         0x440d18
17391 #define regBIFPLR3_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
17392 #define regBIFPLR3_1_LANE_6_MARGINING_LANE_STATUS                                                       0x440d18
17393 #define regBIFPLR3_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
17394 #define regBIFPLR3_1_LANE_7_MARGINING_LANE_CNTL                                                         0x440d19
17395 #define regBIFPLR3_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
17396 #define regBIFPLR3_1_LANE_7_MARGINING_LANE_STATUS                                                       0x440d19
17397 #define regBIFPLR3_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
17398 #define regBIFPLR3_1_LANE_8_MARGINING_LANE_CNTL                                                         0x440d1a
17399 #define regBIFPLR3_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
17400 #define regBIFPLR3_1_LANE_8_MARGINING_LANE_STATUS                                                       0x440d1a
17401 #define regBIFPLR3_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
17402 #define regBIFPLR3_1_LANE_9_MARGINING_LANE_CNTL                                                         0x440d1b
17403 #define regBIFPLR3_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
17404 #define regBIFPLR3_1_LANE_9_MARGINING_LANE_STATUS                                                       0x440d1b
17405 #define regBIFPLR3_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
17406 #define regBIFPLR3_1_LANE_10_MARGINING_LANE_CNTL                                                        0x440d1c
17407 #define regBIFPLR3_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
17408 #define regBIFPLR3_1_LANE_10_MARGINING_LANE_STATUS                                                      0x440d1c
17409 #define regBIFPLR3_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
17410 #define regBIFPLR3_1_LANE_11_MARGINING_LANE_CNTL                                                        0x440d1d
17411 #define regBIFPLR3_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
17412 #define regBIFPLR3_1_LANE_11_MARGINING_LANE_STATUS                                                      0x440d1d
17413 #define regBIFPLR3_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
17414 #define regBIFPLR3_1_LANE_12_MARGINING_LANE_CNTL                                                        0x440d1e
17415 #define regBIFPLR3_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
17416 #define regBIFPLR3_1_LANE_12_MARGINING_LANE_STATUS                                                      0x440d1e
17417 #define regBIFPLR3_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
17418 #define regBIFPLR3_1_LANE_13_MARGINING_LANE_CNTL                                                        0x440d1f
17419 #define regBIFPLR3_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
17420 #define regBIFPLR3_1_LANE_13_MARGINING_LANE_STATUS                                                      0x440d1f
17421 #define regBIFPLR3_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
17422 #define regBIFPLR3_1_LANE_14_MARGINING_LANE_CNTL                                                        0x440d20
17423 #define regBIFPLR3_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
17424 #define regBIFPLR3_1_LANE_14_MARGINING_LANE_STATUS                                                      0x440d20
17425 #define regBIFPLR3_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
17426 #define regBIFPLR3_1_LANE_15_MARGINING_LANE_CNTL                                                        0x440d21
17427 #define regBIFPLR3_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
17428 #define regBIFPLR3_1_LANE_15_MARGINING_LANE_STATUS                                                      0x440d21
17429 #define regBIFPLR3_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
17430 #define regBIFPLR3_1_PCIE_CCIX_CAP_LIST                                                                 0x440d22
17431 #define regBIFPLR3_1_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
17432 #define regBIFPLR3_1_PCIE_CCIX_HEADER_1                                                                 0x440d23
17433 #define regBIFPLR3_1_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
17434 #define regBIFPLR3_1_PCIE_CCIX_HEADER_2                                                                 0x440d24
17435 #define regBIFPLR3_1_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
17436 #define regBIFPLR3_1_PCIE_CCIX_CAP                                                                      0x440d24
17437 #define regBIFPLR3_1_PCIE_CCIX_CAP_BASE_IDX                                                             5
17438 #define regBIFPLR3_1_PCIE_CCIX_ESM_REQD_CAP                                                             0x440d25
17439 #define regBIFPLR3_1_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
17440 #define regBIFPLR3_1_PCIE_CCIX_ESM_OPTL_CAP                                                             0x440d26
17441 #define regBIFPLR3_1_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
17442 #define regBIFPLR3_1_PCIE_CCIX_ESM_STATUS                                                               0x440d27
17443 #define regBIFPLR3_1_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
17444 #define regBIFPLR3_1_PCIE_CCIX_ESM_CNTL                                                                 0x440d28
17445 #define regBIFPLR3_1_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
17446 #define regBIFPLR3_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x440d29
17447 #define regBIFPLR3_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17448 #define regBIFPLR3_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x440d29
17449 #define regBIFPLR3_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17450 #define regBIFPLR3_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x440d29
17451 #define regBIFPLR3_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17452 #define regBIFPLR3_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x440d29
17453 #define regBIFPLR3_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17454 #define regBIFPLR3_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x440d2a
17455 #define regBIFPLR3_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17456 #define regBIFPLR3_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x440d2a
17457 #define regBIFPLR3_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17458 #define regBIFPLR3_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x440d2a
17459 #define regBIFPLR3_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17460 #define regBIFPLR3_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x440d2a
17461 #define regBIFPLR3_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17462 #define regBIFPLR3_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x440d2b
17463 #define regBIFPLR3_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17464 #define regBIFPLR3_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x440d2b
17465 #define regBIFPLR3_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
17466 #define regBIFPLR3_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x440d2b
17467 #define regBIFPLR3_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
17468 #define regBIFPLR3_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x440d2b
17469 #define regBIFPLR3_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
17470 #define regBIFPLR3_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x440d2c
17471 #define regBIFPLR3_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
17472 #define regBIFPLR3_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x440d2c
17473 #define regBIFPLR3_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
17474 #define regBIFPLR3_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x440d2c
17475 #define regBIFPLR3_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
17476 #define regBIFPLR3_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x440d2c
17477 #define regBIFPLR3_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
17478 #define regBIFPLR3_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x440d2d
17479 #define regBIFPLR3_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17480 #define regBIFPLR3_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x440d2d
17481 #define regBIFPLR3_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17482 #define regBIFPLR3_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x440d2d
17483 #define regBIFPLR3_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17484 #define regBIFPLR3_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x440d2d
17485 #define regBIFPLR3_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17486 #define regBIFPLR3_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x440d2e
17487 #define regBIFPLR3_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17488 #define regBIFPLR3_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x440d2e
17489 #define regBIFPLR3_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17490 #define regBIFPLR3_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x440d2e
17491 #define regBIFPLR3_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17492 #define regBIFPLR3_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x440d2e
17493 #define regBIFPLR3_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17494 #define regBIFPLR3_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x440d2f
17495 #define regBIFPLR3_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17496 #define regBIFPLR3_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x440d2f
17497 #define regBIFPLR3_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
17498 #define regBIFPLR3_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x440d2f
17499 #define regBIFPLR3_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
17500 #define regBIFPLR3_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x440d2f
17501 #define regBIFPLR3_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
17502 #define regBIFPLR3_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x440d30
17503 #define regBIFPLR3_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
17504 #define regBIFPLR3_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x440d30
17505 #define regBIFPLR3_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
17506 #define regBIFPLR3_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x440d30
17507 #define regBIFPLR3_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
17508 #define regBIFPLR3_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x440d30
17509 #define regBIFPLR3_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
17510 #define regBIFPLR3_1_PCIE_CCIX_TRANS_CAP                                                                0x440d31
17511 #define regBIFPLR3_1_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
17512 #define regBIFPLR3_1_PCIE_CCIX_TRANS_CNTL                                                               0x440d32
17513 #define regBIFPLR3_1_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
17514 #define regBIFPLR3_1_LINK_CAP_32GT                                                                      0x440d41
17515 #define regBIFPLR3_1_LINK_CAP_32GT_BASE_IDX                                                             5
17516 #define regBIFPLR3_1_LINK_CNTL_32GT                                                                     0x440d42
17517 #define regBIFPLR3_1_LINK_CNTL_32GT_BASE_IDX                                                            5
17518 #define regBIFPLR3_1_LINK_STATUS_32GT                                                                   0x440d43
17519 #define regBIFPLR3_1_LINK_STATUS_32GT_BASE_IDX                                                          5
17520 
17521 
17522 // addressBlock: nbio_pcie1_bifplr4_cfgdecp
17523 // base address: 0x11204000
17524 #define regBIFPLR4_1_VENDOR_ID                                                                          0x441000
17525 #define regBIFPLR4_1_VENDOR_ID_BASE_IDX                                                                 5
17526 #define regBIFPLR4_1_DEVICE_ID                                                                          0x441000
17527 #define regBIFPLR4_1_DEVICE_ID_BASE_IDX                                                                 5
17528 #define regBIFPLR4_1_COMMAND                                                                            0x441001
17529 #define regBIFPLR4_1_COMMAND_BASE_IDX                                                                   5
17530 #define regBIFPLR4_1_STATUS                                                                             0x441001
17531 #define regBIFPLR4_1_STATUS_BASE_IDX                                                                    5
17532 #define regBIFPLR4_1_REVISION_ID                                                                        0x441002
17533 #define regBIFPLR4_1_REVISION_ID_BASE_IDX                                                               5
17534 #define regBIFPLR4_1_PROG_INTERFACE                                                                     0x441002
17535 #define regBIFPLR4_1_PROG_INTERFACE_BASE_IDX                                                            5
17536 #define regBIFPLR4_1_SUB_CLASS                                                                          0x441002
17537 #define regBIFPLR4_1_SUB_CLASS_BASE_IDX                                                                 5
17538 #define regBIFPLR4_1_BASE_CLASS                                                                         0x441002
17539 #define regBIFPLR4_1_BASE_CLASS_BASE_IDX                                                                5
17540 #define regBIFPLR4_1_CACHE_LINE                                                                         0x441003
17541 #define regBIFPLR4_1_CACHE_LINE_BASE_IDX                                                                5
17542 #define regBIFPLR4_1_LATENCY                                                                            0x441003
17543 #define regBIFPLR4_1_LATENCY_BASE_IDX                                                                   5
17544 #define regBIFPLR4_1_HEADER                                                                             0x441003
17545 #define regBIFPLR4_1_HEADER_BASE_IDX                                                                    5
17546 #define regBIFPLR4_1_BIST                                                                               0x441003
17547 #define regBIFPLR4_1_BIST_BASE_IDX                                                                      5
17548 #define regBIFPLR4_1_SUB_BUS_NUMBER_LATENCY                                                             0x441006
17549 #define regBIFPLR4_1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
17550 #define regBIFPLR4_1_IO_BASE_LIMIT                                                                      0x441007
17551 #define regBIFPLR4_1_IO_BASE_LIMIT_BASE_IDX                                                             5
17552 #define regBIFPLR4_1_SECONDARY_STATUS                                                                   0x441007
17553 #define regBIFPLR4_1_SECONDARY_STATUS_BASE_IDX                                                          5
17554 #define regBIFPLR4_1_MEM_BASE_LIMIT                                                                     0x441008
17555 #define regBIFPLR4_1_MEM_BASE_LIMIT_BASE_IDX                                                            5
17556 #define regBIFPLR4_1_PREF_BASE_LIMIT                                                                    0x441009
17557 #define regBIFPLR4_1_PREF_BASE_LIMIT_BASE_IDX                                                           5
17558 #define regBIFPLR4_1_PREF_BASE_UPPER                                                                    0x44100a
17559 #define regBIFPLR4_1_PREF_BASE_UPPER_BASE_IDX                                                           5
17560 #define regBIFPLR4_1_PREF_LIMIT_UPPER                                                                   0x44100b
17561 #define regBIFPLR4_1_PREF_LIMIT_UPPER_BASE_IDX                                                          5
17562 #define regBIFPLR4_1_IO_BASE_LIMIT_HI                                                                   0x44100c
17563 #define regBIFPLR4_1_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
17564 #define regBIFPLR4_1_CAP_PTR                                                                            0x44100d
17565 #define regBIFPLR4_1_CAP_PTR_BASE_IDX                                                                   5
17566 #define regBIFPLR4_1_ROM_BASE_ADDR                                                                      0x44100e
17567 #define regBIFPLR4_1_ROM_BASE_ADDR_BASE_IDX                                                             5
17568 #define regBIFPLR4_1_INTERRUPT_LINE                                                                     0x44100f
17569 #define regBIFPLR4_1_INTERRUPT_LINE_BASE_IDX                                                            5
17570 #define regBIFPLR4_1_INTERRUPT_PIN                                                                      0x44100f
17571 #define regBIFPLR4_1_INTERRUPT_PIN_BASE_IDX                                                             5
17572 #define regBIFPLR4_1_EXT_BRIDGE_CNTL                                                                    0x441010
17573 #define regBIFPLR4_1_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
17574 #define regBIFPLR4_1_VENDOR_CAP_LIST                                                                    0x441012
17575 #define regBIFPLR4_1_VENDOR_CAP_LIST_BASE_IDX                                                           5
17576 #define regBIFPLR4_1_ADAPTER_ID_W                                                                       0x441013
17577 #define regBIFPLR4_1_ADAPTER_ID_W_BASE_IDX                                                              5
17578 #define regBIFPLR4_1_PMI_CAP_LIST                                                                       0x441014
17579 #define regBIFPLR4_1_PMI_CAP_LIST_BASE_IDX                                                              5
17580 #define regBIFPLR4_1_PMI_CAP                                                                            0x441014
17581 #define regBIFPLR4_1_PMI_CAP_BASE_IDX                                                                   5
17582 #define regBIFPLR4_1_PMI_STATUS_CNTL                                                                    0x441015
17583 #define regBIFPLR4_1_PMI_STATUS_CNTL_BASE_IDX                                                           5
17584 #define regBIFPLR4_1_PCIE_CAP_LIST                                                                      0x441016
17585 #define regBIFPLR4_1_PCIE_CAP_LIST_BASE_IDX                                                             5
17586 #define regBIFPLR4_1_PCIE_CAP                                                                           0x441016
17587 #define regBIFPLR4_1_PCIE_CAP_BASE_IDX                                                                  5
17588 #define regBIFPLR4_1_DEVICE_CAP                                                                         0x441017
17589 #define regBIFPLR4_1_DEVICE_CAP_BASE_IDX                                                                5
17590 #define regBIFPLR4_1_DEVICE_CNTL                                                                        0x441018
17591 #define regBIFPLR4_1_DEVICE_CNTL_BASE_IDX                                                               5
17592 #define regBIFPLR4_1_DEVICE_STATUS                                                                      0x441018
17593 #define regBIFPLR4_1_DEVICE_STATUS_BASE_IDX                                                             5
17594 #define regBIFPLR4_1_LINK_CAP                                                                           0x441019
17595 #define regBIFPLR4_1_LINK_CAP_BASE_IDX                                                                  5
17596 #define regBIFPLR4_1_LINK_CNTL                                                                          0x44101a
17597 #define regBIFPLR4_1_LINK_CNTL_BASE_IDX                                                                 5
17598 #define regBIFPLR4_1_LINK_STATUS                                                                        0x44101a
17599 #define regBIFPLR4_1_LINK_STATUS_BASE_IDX                                                               5
17600 #define regBIFPLR4_1_SLOT_CAP                                                                           0x44101b
17601 #define regBIFPLR4_1_SLOT_CAP_BASE_IDX                                                                  5
17602 #define regBIFPLR4_1_SLOT_CNTL                                                                          0x44101c
17603 #define regBIFPLR4_1_SLOT_CNTL_BASE_IDX                                                                 5
17604 #define regBIFPLR4_1_SLOT_STATUS                                                                        0x44101c
17605 #define regBIFPLR4_1_SLOT_STATUS_BASE_IDX                                                               5
17606 #define regBIFPLR4_1_ROOT_CNTL                                                                          0x44101d
17607 #define regBIFPLR4_1_ROOT_CNTL_BASE_IDX                                                                 5
17608 #define regBIFPLR4_1_ROOT_CAP                                                                           0x44101d
17609 #define regBIFPLR4_1_ROOT_CAP_BASE_IDX                                                                  5
17610 #define regBIFPLR4_1_ROOT_STATUS                                                                        0x44101e
17611 #define regBIFPLR4_1_ROOT_STATUS_BASE_IDX                                                               5
17612 #define regBIFPLR4_1_DEVICE_CAP2                                                                        0x44101f
17613 #define regBIFPLR4_1_DEVICE_CAP2_BASE_IDX                                                               5
17614 #define regBIFPLR4_1_DEVICE_CNTL2                                                                       0x441020
17615 #define regBIFPLR4_1_DEVICE_CNTL2_BASE_IDX                                                              5
17616 #define regBIFPLR4_1_DEVICE_STATUS2                                                                     0x441020
17617 #define regBIFPLR4_1_DEVICE_STATUS2_BASE_IDX                                                            5
17618 #define regBIFPLR4_1_LINK_CAP2                                                                          0x441021
17619 #define regBIFPLR4_1_LINK_CAP2_BASE_IDX                                                                 5
17620 #define regBIFPLR4_1_LINK_CNTL2                                                                         0x441022
17621 #define regBIFPLR4_1_LINK_CNTL2_BASE_IDX                                                                5
17622 #define regBIFPLR4_1_LINK_STATUS2                                                                       0x441022
17623 #define regBIFPLR4_1_LINK_STATUS2_BASE_IDX                                                              5
17624 #define regBIFPLR4_1_SLOT_CAP2                                                                          0x441023
17625 #define regBIFPLR4_1_SLOT_CAP2_BASE_IDX                                                                 5
17626 #define regBIFPLR4_1_SLOT_CNTL2                                                                         0x441024
17627 #define regBIFPLR4_1_SLOT_CNTL2_BASE_IDX                                                                5
17628 #define regBIFPLR4_1_SLOT_STATUS2                                                                       0x441024
17629 #define regBIFPLR4_1_SLOT_STATUS2_BASE_IDX                                                              5
17630 #define regBIFPLR4_1_MSI_CAP_LIST                                                                       0x441028
17631 #define regBIFPLR4_1_MSI_CAP_LIST_BASE_IDX                                                              5
17632 #define regBIFPLR4_1_MSI_MSG_CNTL                                                                       0x441028
17633 #define regBIFPLR4_1_MSI_MSG_CNTL_BASE_IDX                                                              5
17634 #define regBIFPLR4_1_MSI_MSG_ADDR_LO                                                                    0x441029
17635 #define regBIFPLR4_1_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
17636 #define regBIFPLR4_1_MSI_MSG_ADDR_HI                                                                    0x44102a
17637 #define regBIFPLR4_1_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
17638 #define regBIFPLR4_1_MSI_MSG_DATA                                                                       0x44102a
17639 #define regBIFPLR4_1_MSI_MSG_DATA_BASE_IDX                                                              5
17640 #define regBIFPLR4_1_MSI_MSG_DATA_64                                                                    0x44102b
17641 #define regBIFPLR4_1_MSI_MSG_DATA_64_BASE_IDX                                                           5
17642 #define regBIFPLR4_1_SSID_CAP_LIST                                                                      0x441030
17643 #define regBIFPLR4_1_SSID_CAP_LIST_BASE_IDX                                                             5
17644 #define regBIFPLR4_1_SSID_CAP                                                                           0x441031
17645 #define regBIFPLR4_1_SSID_CAP_BASE_IDX                                                                  5
17646 #define regBIFPLR4_1_MSI_MAP_CAP_LIST                                                                   0x441032
17647 #define regBIFPLR4_1_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
17648 #define regBIFPLR4_1_MSI_MAP_CAP                                                                        0x441032
17649 #define regBIFPLR4_1_MSI_MAP_CAP_BASE_IDX                                                               5
17650 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x441040
17651 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
17652 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC_HDR                                                           0x441041
17653 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
17654 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC1                                                              0x441042
17655 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
17656 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC2                                                              0x441043
17657 #define regBIFPLR4_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
17658 #define regBIFPLR4_1_PCIE_VC_ENH_CAP_LIST                                                               0x441044
17659 #define regBIFPLR4_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
17660 #define regBIFPLR4_1_PCIE_PORT_VC_CAP_REG1                                                              0x441045
17661 #define regBIFPLR4_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
17662 #define regBIFPLR4_1_PCIE_PORT_VC_CAP_REG2                                                              0x441046
17663 #define regBIFPLR4_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
17664 #define regBIFPLR4_1_PCIE_PORT_VC_CNTL                                                                  0x441047
17665 #define regBIFPLR4_1_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
17666 #define regBIFPLR4_1_PCIE_PORT_VC_STATUS                                                                0x441047
17667 #define regBIFPLR4_1_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
17668 #define regBIFPLR4_1_PCIE_VC0_RESOURCE_CAP                                                              0x441048
17669 #define regBIFPLR4_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
17670 #define regBIFPLR4_1_PCIE_VC0_RESOURCE_CNTL                                                             0x441049
17671 #define regBIFPLR4_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
17672 #define regBIFPLR4_1_PCIE_VC0_RESOURCE_STATUS                                                           0x44104a
17673 #define regBIFPLR4_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
17674 #define regBIFPLR4_1_PCIE_VC1_RESOURCE_CAP                                                              0x44104b
17675 #define regBIFPLR4_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
17676 #define regBIFPLR4_1_PCIE_VC1_RESOURCE_CNTL                                                             0x44104c
17677 #define regBIFPLR4_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
17678 #define regBIFPLR4_1_PCIE_VC1_RESOURCE_STATUS                                                           0x44104d
17679 #define regBIFPLR4_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
17680 #define regBIFPLR4_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x441050
17681 #define regBIFPLR4_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
17682 #define regBIFPLR4_1_PCIE_DEV_SERIAL_NUM_DW1                                                            0x441051
17683 #define regBIFPLR4_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
17684 #define regBIFPLR4_1_PCIE_DEV_SERIAL_NUM_DW2                                                            0x441052
17685 #define regBIFPLR4_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
17686 #define regBIFPLR4_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x441054
17687 #define regBIFPLR4_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
17688 #define regBIFPLR4_1_PCIE_UNCORR_ERR_STATUS                                                             0x441055
17689 #define regBIFPLR4_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
17690 #define regBIFPLR4_1_PCIE_UNCORR_ERR_MASK                                                               0x441056
17691 #define regBIFPLR4_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
17692 #define regBIFPLR4_1_PCIE_UNCORR_ERR_SEVERITY                                                           0x441057
17693 #define regBIFPLR4_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
17694 #define regBIFPLR4_1_PCIE_CORR_ERR_STATUS                                                               0x441058
17695 #define regBIFPLR4_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
17696 #define regBIFPLR4_1_PCIE_CORR_ERR_MASK                                                                 0x441059
17697 #define regBIFPLR4_1_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
17698 #define regBIFPLR4_1_PCIE_ADV_ERR_CAP_CNTL                                                              0x44105a
17699 #define regBIFPLR4_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
17700 #define regBIFPLR4_1_PCIE_HDR_LOG0                                                                      0x44105b
17701 #define regBIFPLR4_1_PCIE_HDR_LOG0_BASE_IDX                                                             5
17702 #define regBIFPLR4_1_PCIE_HDR_LOG1                                                                      0x44105c
17703 #define regBIFPLR4_1_PCIE_HDR_LOG1_BASE_IDX                                                             5
17704 #define regBIFPLR4_1_PCIE_HDR_LOG2                                                                      0x44105d
17705 #define regBIFPLR4_1_PCIE_HDR_LOG2_BASE_IDX                                                             5
17706 #define regBIFPLR4_1_PCIE_HDR_LOG3                                                                      0x44105e
17707 #define regBIFPLR4_1_PCIE_HDR_LOG3_BASE_IDX                                                             5
17708 #define regBIFPLR4_1_PCIE_ROOT_ERR_CMD                                                                  0x44105f
17709 #define regBIFPLR4_1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
17710 #define regBIFPLR4_1_PCIE_ROOT_ERR_STATUS                                                               0x441060
17711 #define regBIFPLR4_1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
17712 #define regBIFPLR4_1_PCIE_ERR_SRC_ID                                                                    0x441061
17713 #define regBIFPLR4_1_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
17714 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG0                                                               0x441062
17715 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
17716 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG1                                                               0x441063
17717 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
17718 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG2                                                               0x441064
17719 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
17720 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG3                                                               0x441065
17721 #define regBIFPLR4_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
17722 #define regBIFPLR4_1_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x44109c
17723 #define regBIFPLR4_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
17724 #define regBIFPLR4_1_PCIE_LINK_CNTL3                                                                    0x44109d
17725 #define regBIFPLR4_1_PCIE_LINK_CNTL3_BASE_IDX                                                           5
17726 #define regBIFPLR4_1_PCIE_LANE_ERROR_STATUS                                                             0x44109e
17727 #define regBIFPLR4_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
17728 #define regBIFPLR4_1_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x44109f
17729 #define regBIFPLR4_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
17730 #define regBIFPLR4_1_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x44109f
17731 #define regBIFPLR4_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
17732 #define regBIFPLR4_1_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4410a0
17733 #define regBIFPLR4_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
17734 #define regBIFPLR4_1_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4410a0
17735 #define regBIFPLR4_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
17736 #define regBIFPLR4_1_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4410a1
17737 #define regBIFPLR4_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
17738 #define regBIFPLR4_1_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4410a1
17739 #define regBIFPLR4_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
17740 #define regBIFPLR4_1_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4410a2
17741 #define regBIFPLR4_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
17742 #define regBIFPLR4_1_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4410a2
17743 #define regBIFPLR4_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
17744 #define regBIFPLR4_1_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4410a3
17745 #define regBIFPLR4_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
17746 #define regBIFPLR4_1_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4410a3
17747 #define regBIFPLR4_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
17748 #define regBIFPLR4_1_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4410a4
17749 #define regBIFPLR4_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
17750 #define regBIFPLR4_1_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4410a4
17751 #define regBIFPLR4_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
17752 #define regBIFPLR4_1_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4410a5
17753 #define regBIFPLR4_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
17754 #define regBIFPLR4_1_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4410a5
17755 #define regBIFPLR4_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
17756 #define regBIFPLR4_1_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4410a6
17757 #define regBIFPLR4_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
17758 #define regBIFPLR4_1_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4410a6
17759 #define regBIFPLR4_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
17760 #define regBIFPLR4_1_PCIE_ACS_ENH_CAP_LIST                                                              0x4410a8
17761 #define regBIFPLR4_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
17762 #define regBIFPLR4_1_PCIE_ACS_CAP                                                                       0x4410a9
17763 #define regBIFPLR4_1_PCIE_ACS_CAP_BASE_IDX                                                              5
17764 #define regBIFPLR4_1_PCIE_ACS_CNTL                                                                      0x4410a9
17765 #define regBIFPLR4_1_PCIE_ACS_CNTL_BASE_IDX                                                             5
17766 #define regBIFPLR4_1_PCIE_MC_ENH_CAP_LIST                                                               0x4410bc
17767 #define regBIFPLR4_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
17768 #define regBIFPLR4_1_PCIE_MC_CAP                                                                        0x4410bd
17769 #define regBIFPLR4_1_PCIE_MC_CAP_BASE_IDX                                                               5
17770 #define regBIFPLR4_1_PCIE_MC_CNTL                                                                       0x4410bd
17771 #define regBIFPLR4_1_PCIE_MC_CNTL_BASE_IDX                                                              5
17772 #define regBIFPLR4_1_PCIE_MC_ADDR0                                                                      0x4410be
17773 #define regBIFPLR4_1_PCIE_MC_ADDR0_BASE_IDX                                                             5
17774 #define regBIFPLR4_1_PCIE_MC_ADDR1                                                                      0x4410bf
17775 #define regBIFPLR4_1_PCIE_MC_ADDR1_BASE_IDX                                                             5
17776 #define regBIFPLR4_1_PCIE_MC_RCV0                                                                       0x4410c0
17777 #define regBIFPLR4_1_PCIE_MC_RCV0_BASE_IDX                                                              5
17778 #define regBIFPLR4_1_PCIE_MC_RCV1                                                                       0x4410c1
17779 #define regBIFPLR4_1_PCIE_MC_RCV1_BASE_IDX                                                              5
17780 #define regBIFPLR4_1_PCIE_MC_BLOCK_ALL0                                                                 0x4410c2
17781 #define regBIFPLR4_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
17782 #define regBIFPLR4_1_PCIE_MC_BLOCK_ALL1                                                                 0x4410c3
17783 #define regBIFPLR4_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
17784 #define regBIFPLR4_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4410c4
17785 #define regBIFPLR4_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
17786 #define regBIFPLR4_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4410c5
17787 #define regBIFPLR4_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
17788 #define regBIFPLR4_1_PCIE_MC_OVERLAY_BAR0                                                               0x4410c6
17789 #define regBIFPLR4_1_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
17790 #define regBIFPLR4_1_PCIE_MC_OVERLAY_BAR1                                                               0x4410c7
17791 #define regBIFPLR4_1_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
17792 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4410dc
17793 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
17794 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CAP                                                                 0x4410dd
17795 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
17796 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CNTL                                                                0x4410de
17797 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
17798 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CNTL2                                                               0x4410df
17799 #define regBIFPLR4_1_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
17800 #define regBIFPLR4_1_PCIE_DPC_ENH_CAP_LIST                                                              0x4410e0
17801 #define regBIFPLR4_1_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
17802 #define regBIFPLR4_1_PCIE_DPC_CAP_LIST                                                                  0x4410e1
17803 #define regBIFPLR4_1_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
17804 #define regBIFPLR4_1_PCIE_DPC_CNTL                                                                      0x4410e1
17805 #define regBIFPLR4_1_PCIE_DPC_CNTL_BASE_IDX                                                             5
17806 #define regBIFPLR4_1_PCIE_DPC_STATUS                                                                    0x4410e2
17807 #define regBIFPLR4_1_PCIE_DPC_STATUS_BASE_IDX                                                           5
17808 #define regBIFPLR4_1_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4410e2
17809 #define regBIFPLR4_1_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
17810 #define regBIFPLR4_1_PCIE_RP_PIO_STATUS                                                                 0x4410e3
17811 #define regBIFPLR4_1_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
17812 #define regBIFPLR4_1_PCIE_RP_PIO_MASK                                                                   0x4410e4
17813 #define regBIFPLR4_1_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
17814 #define regBIFPLR4_1_PCIE_RP_PIO_SEVERITY                                                               0x4410e5
17815 #define regBIFPLR4_1_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
17816 #define regBIFPLR4_1_PCIE_RP_PIO_SYSERROR                                                               0x4410e6
17817 #define regBIFPLR4_1_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
17818 #define regBIFPLR4_1_PCIE_RP_PIO_EXCEPTION                                                              0x4410e7
17819 #define regBIFPLR4_1_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
17820 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG0                                                               0x4410e8
17821 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
17822 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG1                                                               0x4410e9
17823 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
17824 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG2                                                               0x4410ea
17825 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
17826 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG3                                                               0x4410eb
17827 #define regBIFPLR4_1_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
17828 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4410ed
17829 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
17830 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4410ee
17831 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
17832 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4410ef
17833 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
17834 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4410f0
17835 #define regBIFPLR4_1_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
17836 #define regBIFPLR4_1_PCIE_ESM_CAP_LIST                                                                  0x4410f1
17837 #define regBIFPLR4_1_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
17838 #define regBIFPLR4_1_PCIE_ESM_HEADER_1                                                                  0x4410f2
17839 #define regBIFPLR4_1_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
17840 #define regBIFPLR4_1_PCIE_ESM_HEADER_2                                                                  0x4410f3
17841 #define regBIFPLR4_1_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
17842 #define regBIFPLR4_1_PCIE_ESM_STATUS                                                                    0x4410f3
17843 #define regBIFPLR4_1_PCIE_ESM_STATUS_BASE_IDX                                                           5
17844 #define regBIFPLR4_1_PCIE_ESM_CTRL                                                                      0x4410f4
17845 #define regBIFPLR4_1_PCIE_ESM_CTRL_BASE_IDX                                                             5
17846 #define regBIFPLR4_1_PCIE_ESM_CAP_1                                                                     0x4410f5
17847 #define regBIFPLR4_1_PCIE_ESM_CAP_1_BASE_IDX                                                            5
17848 #define regBIFPLR4_1_PCIE_ESM_CAP_2                                                                     0x4410f6
17849 #define regBIFPLR4_1_PCIE_ESM_CAP_2_BASE_IDX                                                            5
17850 #define regBIFPLR4_1_PCIE_ESM_CAP_3                                                                     0x4410f7
17851 #define regBIFPLR4_1_PCIE_ESM_CAP_3_BASE_IDX                                                            5
17852 #define regBIFPLR4_1_PCIE_ESM_CAP_4                                                                     0x4410f8
17853 #define regBIFPLR4_1_PCIE_ESM_CAP_4_BASE_IDX                                                            5
17854 #define regBIFPLR4_1_PCIE_ESM_CAP_5                                                                     0x4410f9
17855 #define regBIFPLR4_1_PCIE_ESM_CAP_5_BASE_IDX                                                            5
17856 #define regBIFPLR4_1_PCIE_ESM_CAP_6                                                                     0x4410fa
17857 #define regBIFPLR4_1_PCIE_ESM_CAP_6_BASE_IDX                                                            5
17858 #define regBIFPLR4_1_PCIE_ESM_CAP_7                                                                     0x4410fb
17859 #define regBIFPLR4_1_PCIE_ESM_CAP_7_BASE_IDX                                                            5
17860 #define regBIFPLR4_1_PCIE_DLF_ENH_CAP_LIST                                                              0x441100
17861 #define regBIFPLR4_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
17862 #define regBIFPLR4_1_DATA_LINK_FEATURE_CAP                                                              0x441101
17863 #define regBIFPLR4_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
17864 #define regBIFPLR4_1_DATA_LINK_FEATURE_STATUS                                                           0x441102
17865 #define regBIFPLR4_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
17866 #define regBIFPLR4_1_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x441104
17867 #define regBIFPLR4_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
17868 #define regBIFPLR4_1_LINK_CAP_16GT                                                                      0x441105
17869 #define regBIFPLR4_1_LINK_CAP_16GT_BASE_IDX                                                             5
17870 #define regBIFPLR4_1_LINK_CNTL_16GT                                                                     0x441106
17871 #define regBIFPLR4_1_LINK_CNTL_16GT_BASE_IDX                                                            5
17872 #define regBIFPLR4_1_LINK_STATUS_16GT                                                                   0x441107
17873 #define regBIFPLR4_1_LINK_STATUS_16GT_BASE_IDX                                                          5
17874 #define regBIFPLR4_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x441108
17875 #define regBIFPLR4_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
17876 #define regBIFPLR4_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x441109
17877 #define regBIFPLR4_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
17878 #define regBIFPLR4_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x44110a
17879 #define regBIFPLR4_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
17880 #define regBIFPLR4_1_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x44110c
17881 #define regBIFPLR4_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17882 #define regBIFPLR4_1_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x44110c
17883 #define regBIFPLR4_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17884 #define regBIFPLR4_1_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x44110c
17885 #define regBIFPLR4_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17886 #define regBIFPLR4_1_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x44110c
17887 #define regBIFPLR4_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17888 #define regBIFPLR4_1_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x44110d
17889 #define regBIFPLR4_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17890 #define regBIFPLR4_1_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x44110d
17891 #define regBIFPLR4_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17892 #define regBIFPLR4_1_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x44110d
17893 #define regBIFPLR4_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17894 #define regBIFPLR4_1_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x44110d
17895 #define regBIFPLR4_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17896 #define regBIFPLR4_1_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x44110e
17897 #define regBIFPLR4_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17898 #define regBIFPLR4_1_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x44110e
17899 #define regBIFPLR4_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
17900 #define regBIFPLR4_1_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x44110e
17901 #define regBIFPLR4_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17902 #define regBIFPLR4_1_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x44110e
17903 #define regBIFPLR4_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17904 #define regBIFPLR4_1_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x44110f
17905 #define regBIFPLR4_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17906 #define regBIFPLR4_1_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x44110f
17907 #define regBIFPLR4_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17908 #define regBIFPLR4_1_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x44110f
17909 #define regBIFPLR4_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17910 #define regBIFPLR4_1_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x44110f
17911 #define regBIFPLR4_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
17912 #define regBIFPLR4_1_PCIE_MARGINING_ENH_CAP_LIST                                                        0x441110
17913 #define regBIFPLR4_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
17914 #define regBIFPLR4_1_MARGINING_PORT_CAP                                                                 0x441111
17915 #define regBIFPLR4_1_MARGINING_PORT_CAP_BASE_IDX                                                        5
17916 #define regBIFPLR4_1_MARGINING_PORT_STATUS                                                              0x441111
17917 #define regBIFPLR4_1_MARGINING_PORT_STATUS_BASE_IDX                                                     5
17918 #define regBIFPLR4_1_LANE_0_MARGINING_LANE_CNTL                                                         0x441112
17919 #define regBIFPLR4_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
17920 #define regBIFPLR4_1_LANE_0_MARGINING_LANE_STATUS                                                       0x441112
17921 #define regBIFPLR4_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
17922 #define regBIFPLR4_1_LANE_1_MARGINING_LANE_CNTL                                                         0x441113
17923 #define regBIFPLR4_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
17924 #define regBIFPLR4_1_LANE_1_MARGINING_LANE_STATUS                                                       0x441113
17925 #define regBIFPLR4_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
17926 #define regBIFPLR4_1_LANE_2_MARGINING_LANE_CNTL                                                         0x441114
17927 #define regBIFPLR4_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
17928 #define regBIFPLR4_1_LANE_2_MARGINING_LANE_STATUS                                                       0x441114
17929 #define regBIFPLR4_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
17930 #define regBIFPLR4_1_LANE_3_MARGINING_LANE_CNTL                                                         0x441115
17931 #define regBIFPLR4_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
17932 #define regBIFPLR4_1_LANE_3_MARGINING_LANE_STATUS                                                       0x441115
17933 #define regBIFPLR4_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
17934 #define regBIFPLR4_1_LANE_4_MARGINING_LANE_CNTL                                                         0x441116
17935 #define regBIFPLR4_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
17936 #define regBIFPLR4_1_LANE_4_MARGINING_LANE_STATUS                                                       0x441116
17937 #define regBIFPLR4_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
17938 #define regBIFPLR4_1_LANE_5_MARGINING_LANE_CNTL                                                         0x441117
17939 #define regBIFPLR4_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
17940 #define regBIFPLR4_1_LANE_5_MARGINING_LANE_STATUS                                                       0x441117
17941 #define regBIFPLR4_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
17942 #define regBIFPLR4_1_LANE_6_MARGINING_LANE_CNTL                                                         0x441118
17943 #define regBIFPLR4_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
17944 #define regBIFPLR4_1_LANE_6_MARGINING_LANE_STATUS                                                       0x441118
17945 #define regBIFPLR4_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
17946 #define regBIFPLR4_1_LANE_7_MARGINING_LANE_CNTL                                                         0x441119
17947 #define regBIFPLR4_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
17948 #define regBIFPLR4_1_LANE_7_MARGINING_LANE_STATUS                                                       0x441119
17949 #define regBIFPLR4_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
17950 #define regBIFPLR4_1_LANE_8_MARGINING_LANE_CNTL                                                         0x44111a
17951 #define regBIFPLR4_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
17952 #define regBIFPLR4_1_LANE_8_MARGINING_LANE_STATUS                                                       0x44111a
17953 #define regBIFPLR4_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
17954 #define regBIFPLR4_1_LANE_9_MARGINING_LANE_CNTL                                                         0x44111b
17955 #define regBIFPLR4_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
17956 #define regBIFPLR4_1_LANE_9_MARGINING_LANE_STATUS                                                       0x44111b
17957 #define regBIFPLR4_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
17958 #define regBIFPLR4_1_LANE_10_MARGINING_LANE_CNTL                                                        0x44111c
17959 #define regBIFPLR4_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
17960 #define regBIFPLR4_1_LANE_10_MARGINING_LANE_STATUS                                                      0x44111c
17961 #define regBIFPLR4_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
17962 #define regBIFPLR4_1_LANE_11_MARGINING_LANE_CNTL                                                        0x44111d
17963 #define regBIFPLR4_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
17964 #define regBIFPLR4_1_LANE_11_MARGINING_LANE_STATUS                                                      0x44111d
17965 #define regBIFPLR4_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
17966 #define regBIFPLR4_1_LANE_12_MARGINING_LANE_CNTL                                                        0x44111e
17967 #define regBIFPLR4_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
17968 #define regBIFPLR4_1_LANE_12_MARGINING_LANE_STATUS                                                      0x44111e
17969 #define regBIFPLR4_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
17970 #define regBIFPLR4_1_LANE_13_MARGINING_LANE_CNTL                                                        0x44111f
17971 #define regBIFPLR4_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
17972 #define regBIFPLR4_1_LANE_13_MARGINING_LANE_STATUS                                                      0x44111f
17973 #define regBIFPLR4_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
17974 #define regBIFPLR4_1_LANE_14_MARGINING_LANE_CNTL                                                        0x441120
17975 #define regBIFPLR4_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
17976 #define regBIFPLR4_1_LANE_14_MARGINING_LANE_STATUS                                                      0x441120
17977 #define regBIFPLR4_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
17978 #define regBIFPLR4_1_LANE_15_MARGINING_LANE_CNTL                                                        0x441121
17979 #define regBIFPLR4_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
17980 #define regBIFPLR4_1_LANE_15_MARGINING_LANE_STATUS                                                      0x441121
17981 #define regBIFPLR4_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
17982 #define regBIFPLR4_1_PCIE_CCIX_CAP_LIST                                                                 0x441122
17983 #define regBIFPLR4_1_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
17984 #define regBIFPLR4_1_PCIE_CCIX_HEADER_1                                                                 0x441123
17985 #define regBIFPLR4_1_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
17986 #define regBIFPLR4_1_PCIE_CCIX_HEADER_2                                                                 0x441124
17987 #define regBIFPLR4_1_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
17988 #define regBIFPLR4_1_PCIE_CCIX_CAP                                                                      0x441124
17989 #define regBIFPLR4_1_PCIE_CCIX_CAP_BASE_IDX                                                             5
17990 #define regBIFPLR4_1_PCIE_CCIX_ESM_REQD_CAP                                                             0x441125
17991 #define regBIFPLR4_1_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
17992 #define regBIFPLR4_1_PCIE_CCIX_ESM_OPTL_CAP                                                             0x441126
17993 #define regBIFPLR4_1_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
17994 #define regBIFPLR4_1_PCIE_CCIX_ESM_STATUS                                                               0x441127
17995 #define regBIFPLR4_1_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
17996 #define regBIFPLR4_1_PCIE_CCIX_ESM_CNTL                                                                 0x441128
17997 #define regBIFPLR4_1_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
17998 #define regBIFPLR4_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x441129
17999 #define regBIFPLR4_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18000 #define regBIFPLR4_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x441129
18001 #define regBIFPLR4_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18002 #define regBIFPLR4_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x441129
18003 #define regBIFPLR4_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18004 #define regBIFPLR4_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x441129
18005 #define regBIFPLR4_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18006 #define regBIFPLR4_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x44112a
18007 #define regBIFPLR4_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18008 #define regBIFPLR4_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x44112a
18009 #define regBIFPLR4_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18010 #define regBIFPLR4_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x44112a
18011 #define regBIFPLR4_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18012 #define regBIFPLR4_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x44112a
18013 #define regBIFPLR4_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18014 #define regBIFPLR4_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x44112b
18015 #define regBIFPLR4_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18016 #define regBIFPLR4_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x44112b
18017 #define regBIFPLR4_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18018 #define regBIFPLR4_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x44112b
18019 #define regBIFPLR4_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18020 #define regBIFPLR4_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x44112b
18021 #define regBIFPLR4_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18022 #define regBIFPLR4_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x44112c
18023 #define regBIFPLR4_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18024 #define regBIFPLR4_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x44112c
18025 #define regBIFPLR4_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18026 #define regBIFPLR4_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x44112c
18027 #define regBIFPLR4_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18028 #define regBIFPLR4_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x44112c
18029 #define regBIFPLR4_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18030 #define regBIFPLR4_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x44112d
18031 #define regBIFPLR4_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18032 #define regBIFPLR4_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x44112d
18033 #define regBIFPLR4_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18034 #define regBIFPLR4_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x44112d
18035 #define regBIFPLR4_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18036 #define regBIFPLR4_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x44112d
18037 #define regBIFPLR4_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18038 #define regBIFPLR4_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x44112e
18039 #define regBIFPLR4_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18040 #define regBIFPLR4_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x44112e
18041 #define regBIFPLR4_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18042 #define regBIFPLR4_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x44112e
18043 #define regBIFPLR4_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18044 #define regBIFPLR4_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x44112e
18045 #define regBIFPLR4_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18046 #define regBIFPLR4_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x44112f
18047 #define regBIFPLR4_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18048 #define regBIFPLR4_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x44112f
18049 #define regBIFPLR4_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18050 #define regBIFPLR4_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x44112f
18051 #define regBIFPLR4_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18052 #define regBIFPLR4_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x44112f
18053 #define regBIFPLR4_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18054 #define regBIFPLR4_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x441130
18055 #define regBIFPLR4_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18056 #define regBIFPLR4_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x441130
18057 #define regBIFPLR4_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18058 #define regBIFPLR4_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x441130
18059 #define regBIFPLR4_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18060 #define regBIFPLR4_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x441130
18061 #define regBIFPLR4_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18062 #define regBIFPLR4_1_PCIE_CCIX_TRANS_CAP                                                                0x441131
18063 #define regBIFPLR4_1_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
18064 #define regBIFPLR4_1_PCIE_CCIX_TRANS_CNTL                                                               0x441132
18065 #define regBIFPLR4_1_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
18066 #define regBIFPLR4_1_LINK_CAP_32GT                                                                      0x441141
18067 #define regBIFPLR4_1_LINK_CAP_32GT_BASE_IDX                                                             5
18068 #define regBIFPLR4_1_LINK_CNTL_32GT                                                                     0x441142
18069 #define regBIFPLR4_1_LINK_CNTL_32GT_BASE_IDX                                                            5
18070 #define regBIFPLR4_1_LINK_STATUS_32GT                                                                   0x441143
18071 #define regBIFPLR4_1_LINK_STATUS_32GT_BASE_IDX                                                          5
18072 
18073 
18074 // addressBlock: nbio_pcie1_bifplr5_cfgdecp
18075 // base address: 0x11205000
18076 #define regBIFPLR5_0_VENDOR_ID                                                                          0x441400
18077 #define regBIFPLR5_0_VENDOR_ID_BASE_IDX                                                                 5
18078 #define regBIFPLR5_0_DEVICE_ID                                                                          0x441400
18079 #define regBIFPLR5_0_DEVICE_ID_BASE_IDX                                                                 5
18080 #define regBIFPLR5_0_COMMAND                                                                            0x441401
18081 #define regBIFPLR5_0_COMMAND_BASE_IDX                                                                   5
18082 #define regBIFPLR5_0_STATUS                                                                             0x441401
18083 #define regBIFPLR5_0_STATUS_BASE_IDX                                                                    5
18084 #define regBIFPLR5_0_REVISION_ID                                                                        0x441402
18085 #define regBIFPLR5_0_REVISION_ID_BASE_IDX                                                               5
18086 #define regBIFPLR5_0_PROG_INTERFACE                                                                     0x441402
18087 #define regBIFPLR5_0_PROG_INTERFACE_BASE_IDX                                                            5
18088 #define regBIFPLR5_0_SUB_CLASS                                                                          0x441402
18089 #define regBIFPLR5_0_SUB_CLASS_BASE_IDX                                                                 5
18090 #define regBIFPLR5_0_BASE_CLASS                                                                         0x441402
18091 #define regBIFPLR5_0_BASE_CLASS_BASE_IDX                                                                5
18092 #define regBIFPLR5_0_CACHE_LINE                                                                         0x441403
18093 #define regBIFPLR5_0_CACHE_LINE_BASE_IDX                                                                5
18094 #define regBIFPLR5_0_LATENCY                                                                            0x441403
18095 #define regBIFPLR5_0_LATENCY_BASE_IDX                                                                   5
18096 #define regBIFPLR5_0_HEADER                                                                             0x441403
18097 #define regBIFPLR5_0_HEADER_BASE_IDX                                                                    5
18098 #define regBIFPLR5_0_BIST                                                                               0x441403
18099 #define regBIFPLR5_0_BIST_BASE_IDX                                                                      5
18100 #define regBIFPLR5_0_SUB_BUS_NUMBER_LATENCY                                                             0x441406
18101 #define regBIFPLR5_0_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
18102 #define regBIFPLR5_0_IO_BASE_LIMIT                                                                      0x441407
18103 #define regBIFPLR5_0_IO_BASE_LIMIT_BASE_IDX                                                             5
18104 #define regBIFPLR5_0_SECONDARY_STATUS                                                                   0x441407
18105 #define regBIFPLR5_0_SECONDARY_STATUS_BASE_IDX                                                          5
18106 #define regBIFPLR5_0_MEM_BASE_LIMIT                                                                     0x441408
18107 #define regBIFPLR5_0_MEM_BASE_LIMIT_BASE_IDX                                                            5
18108 #define regBIFPLR5_0_PREF_BASE_LIMIT                                                                    0x441409
18109 #define regBIFPLR5_0_PREF_BASE_LIMIT_BASE_IDX                                                           5
18110 #define regBIFPLR5_0_PREF_BASE_UPPER                                                                    0x44140a
18111 #define regBIFPLR5_0_PREF_BASE_UPPER_BASE_IDX                                                           5
18112 #define regBIFPLR5_0_PREF_LIMIT_UPPER                                                                   0x44140b
18113 #define regBIFPLR5_0_PREF_LIMIT_UPPER_BASE_IDX                                                          5
18114 #define regBIFPLR5_0_IO_BASE_LIMIT_HI                                                                   0x44140c
18115 #define regBIFPLR5_0_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
18116 #define regBIFPLR5_0_CAP_PTR                                                                            0x44140d
18117 #define regBIFPLR5_0_CAP_PTR_BASE_IDX                                                                   5
18118 #define regBIFPLR5_0_ROM_BASE_ADDR                                                                      0x44140e
18119 #define regBIFPLR5_0_ROM_BASE_ADDR_BASE_IDX                                                             5
18120 #define regBIFPLR5_0_INTERRUPT_LINE                                                                     0x44140f
18121 #define regBIFPLR5_0_INTERRUPT_LINE_BASE_IDX                                                            5
18122 #define regBIFPLR5_0_INTERRUPT_PIN                                                                      0x44140f
18123 #define regBIFPLR5_0_INTERRUPT_PIN_BASE_IDX                                                             5
18124 #define regBIFPLR5_0_EXT_BRIDGE_CNTL                                                                    0x441410
18125 #define regBIFPLR5_0_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
18126 #define regBIFPLR5_0_VENDOR_CAP_LIST                                                                    0x441412
18127 #define regBIFPLR5_0_VENDOR_CAP_LIST_BASE_IDX                                                           5
18128 #define regBIFPLR5_0_ADAPTER_ID_W                                                                       0x441413
18129 #define regBIFPLR5_0_ADAPTER_ID_W_BASE_IDX                                                              5
18130 #define regBIFPLR5_0_PMI_CAP_LIST                                                                       0x441414
18131 #define regBIFPLR5_0_PMI_CAP_LIST_BASE_IDX                                                              5
18132 #define regBIFPLR5_0_PMI_CAP                                                                            0x441414
18133 #define regBIFPLR5_0_PMI_CAP_BASE_IDX                                                                   5
18134 #define regBIFPLR5_0_PMI_STATUS_CNTL                                                                    0x441415
18135 #define regBIFPLR5_0_PMI_STATUS_CNTL_BASE_IDX                                                           5
18136 #define regBIFPLR5_0_PCIE_CAP_LIST                                                                      0x441416
18137 #define regBIFPLR5_0_PCIE_CAP_LIST_BASE_IDX                                                             5
18138 #define regBIFPLR5_0_PCIE_CAP                                                                           0x441416
18139 #define regBIFPLR5_0_PCIE_CAP_BASE_IDX                                                                  5
18140 #define regBIFPLR5_0_DEVICE_CAP                                                                         0x441417
18141 #define regBIFPLR5_0_DEVICE_CAP_BASE_IDX                                                                5
18142 #define regBIFPLR5_0_DEVICE_CNTL                                                                        0x441418
18143 #define regBIFPLR5_0_DEVICE_CNTL_BASE_IDX                                                               5
18144 #define regBIFPLR5_0_DEVICE_STATUS                                                                      0x441418
18145 #define regBIFPLR5_0_DEVICE_STATUS_BASE_IDX                                                             5
18146 #define regBIFPLR5_0_LINK_CAP                                                                           0x441419
18147 #define regBIFPLR5_0_LINK_CAP_BASE_IDX                                                                  5
18148 #define regBIFPLR5_0_LINK_CNTL                                                                          0x44141a
18149 #define regBIFPLR5_0_LINK_CNTL_BASE_IDX                                                                 5
18150 #define regBIFPLR5_0_LINK_STATUS                                                                        0x44141a
18151 #define regBIFPLR5_0_LINK_STATUS_BASE_IDX                                                               5
18152 #define regBIFPLR5_0_SLOT_CAP                                                                           0x44141b
18153 #define regBIFPLR5_0_SLOT_CAP_BASE_IDX                                                                  5
18154 #define regBIFPLR5_0_SLOT_CNTL                                                                          0x44141c
18155 #define regBIFPLR5_0_SLOT_CNTL_BASE_IDX                                                                 5
18156 #define regBIFPLR5_0_SLOT_STATUS                                                                        0x44141c
18157 #define regBIFPLR5_0_SLOT_STATUS_BASE_IDX                                                               5
18158 #define regBIFPLR5_0_ROOT_CNTL                                                                          0x44141d
18159 #define regBIFPLR5_0_ROOT_CNTL_BASE_IDX                                                                 5
18160 #define regBIFPLR5_0_ROOT_CAP                                                                           0x44141d
18161 #define regBIFPLR5_0_ROOT_CAP_BASE_IDX                                                                  5
18162 #define regBIFPLR5_0_ROOT_STATUS                                                                        0x44141e
18163 #define regBIFPLR5_0_ROOT_STATUS_BASE_IDX                                                               5
18164 #define regBIFPLR5_0_DEVICE_CAP2                                                                        0x44141f
18165 #define regBIFPLR5_0_DEVICE_CAP2_BASE_IDX                                                               5
18166 #define regBIFPLR5_0_DEVICE_CNTL2                                                                       0x441420
18167 #define regBIFPLR5_0_DEVICE_CNTL2_BASE_IDX                                                              5
18168 #define regBIFPLR5_0_DEVICE_STATUS2                                                                     0x441420
18169 #define regBIFPLR5_0_DEVICE_STATUS2_BASE_IDX                                                            5
18170 #define regBIFPLR5_0_LINK_CAP2                                                                          0x441421
18171 #define regBIFPLR5_0_LINK_CAP2_BASE_IDX                                                                 5
18172 #define regBIFPLR5_0_LINK_CNTL2                                                                         0x441422
18173 #define regBIFPLR5_0_LINK_CNTL2_BASE_IDX                                                                5
18174 #define regBIFPLR5_0_LINK_STATUS2                                                                       0x441422
18175 #define regBIFPLR5_0_LINK_STATUS2_BASE_IDX                                                              5
18176 #define regBIFPLR5_0_SLOT_CAP2                                                                          0x441423
18177 #define regBIFPLR5_0_SLOT_CAP2_BASE_IDX                                                                 5
18178 #define regBIFPLR5_0_SLOT_CNTL2                                                                         0x441424
18179 #define regBIFPLR5_0_SLOT_CNTL2_BASE_IDX                                                                5
18180 #define regBIFPLR5_0_SLOT_STATUS2                                                                       0x441424
18181 #define regBIFPLR5_0_SLOT_STATUS2_BASE_IDX                                                              5
18182 #define regBIFPLR5_0_MSI_CAP_LIST                                                                       0x441428
18183 #define regBIFPLR5_0_MSI_CAP_LIST_BASE_IDX                                                              5
18184 #define regBIFPLR5_0_MSI_MSG_CNTL                                                                       0x441428
18185 #define regBIFPLR5_0_MSI_MSG_CNTL_BASE_IDX                                                              5
18186 #define regBIFPLR5_0_MSI_MSG_ADDR_LO                                                                    0x441429
18187 #define regBIFPLR5_0_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
18188 #define regBIFPLR5_0_MSI_MSG_ADDR_HI                                                                    0x44142a
18189 #define regBIFPLR5_0_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
18190 #define regBIFPLR5_0_MSI_MSG_DATA                                                                       0x44142a
18191 #define regBIFPLR5_0_MSI_MSG_DATA_BASE_IDX                                                              5
18192 #define regBIFPLR5_0_MSI_MSG_DATA_64                                                                    0x44142b
18193 #define regBIFPLR5_0_MSI_MSG_DATA_64_BASE_IDX                                                           5
18194 #define regBIFPLR5_0_SSID_CAP_LIST                                                                      0x441430
18195 #define regBIFPLR5_0_SSID_CAP_LIST_BASE_IDX                                                             5
18196 #define regBIFPLR5_0_SSID_CAP                                                                           0x441431
18197 #define regBIFPLR5_0_SSID_CAP_BASE_IDX                                                                  5
18198 #define regBIFPLR5_0_MSI_MAP_CAP_LIST                                                                   0x441432
18199 #define regBIFPLR5_0_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
18200 #define regBIFPLR5_0_MSI_MAP_CAP                                                                        0x441432
18201 #define regBIFPLR5_0_MSI_MAP_CAP_BASE_IDX                                                               5
18202 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x441440
18203 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
18204 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC_HDR                                                           0x441441
18205 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
18206 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC1                                                              0x441442
18207 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
18208 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC2                                                              0x441443
18209 #define regBIFPLR5_0_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
18210 #define regBIFPLR5_0_PCIE_VC_ENH_CAP_LIST                                                               0x441444
18211 #define regBIFPLR5_0_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
18212 #define regBIFPLR5_0_PCIE_PORT_VC_CAP_REG1                                                              0x441445
18213 #define regBIFPLR5_0_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
18214 #define regBIFPLR5_0_PCIE_PORT_VC_CAP_REG2                                                              0x441446
18215 #define regBIFPLR5_0_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
18216 #define regBIFPLR5_0_PCIE_PORT_VC_CNTL                                                                  0x441447
18217 #define regBIFPLR5_0_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
18218 #define regBIFPLR5_0_PCIE_PORT_VC_STATUS                                                                0x441447
18219 #define regBIFPLR5_0_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
18220 #define regBIFPLR5_0_PCIE_VC0_RESOURCE_CAP                                                              0x441448
18221 #define regBIFPLR5_0_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
18222 #define regBIFPLR5_0_PCIE_VC0_RESOURCE_CNTL                                                             0x441449
18223 #define regBIFPLR5_0_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
18224 #define regBIFPLR5_0_PCIE_VC0_RESOURCE_STATUS                                                           0x44144a
18225 #define regBIFPLR5_0_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
18226 #define regBIFPLR5_0_PCIE_VC1_RESOURCE_CAP                                                              0x44144b
18227 #define regBIFPLR5_0_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
18228 #define regBIFPLR5_0_PCIE_VC1_RESOURCE_CNTL                                                             0x44144c
18229 #define regBIFPLR5_0_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
18230 #define regBIFPLR5_0_PCIE_VC1_RESOURCE_STATUS                                                           0x44144d
18231 #define regBIFPLR5_0_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
18232 #define regBIFPLR5_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x441450
18233 #define regBIFPLR5_0_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
18234 #define regBIFPLR5_0_PCIE_DEV_SERIAL_NUM_DW1                                                            0x441451
18235 #define regBIFPLR5_0_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
18236 #define regBIFPLR5_0_PCIE_DEV_SERIAL_NUM_DW2                                                            0x441452
18237 #define regBIFPLR5_0_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
18238 #define regBIFPLR5_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x441454
18239 #define regBIFPLR5_0_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
18240 #define regBIFPLR5_0_PCIE_UNCORR_ERR_STATUS                                                             0x441455
18241 #define regBIFPLR5_0_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
18242 #define regBIFPLR5_0_PCIE_UNCORR_ERR_MASK                                                               0x441456
18243 #define regBIFPLR5_0_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
18244 #define regBIFPLR5_0_PCIE_UNCORR_ERR_SEVERITY                                                           0x441457
18245 #define regBIFPLR5_0_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
18246 #define regBIFPLR5_0_PCIE_CORR_ERR_STATUS                                                               0x441458
18247 #define regBIFPLR5_0_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
18248 #define regBIFPLR5_0_PCIE_CORR_ERR_MASK                                                                 0x441459
18249 #define regBIFPLR5_0_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
18250 #define regBIFPLR5_0_PCIE_ADV_ERR_CAP_CNTL                                                              0x44145a
18251 #define regBIFPLR5_0_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
18252 #define regBIFPLR5_0_PCIE_HDR_LOG0                                                                      0x44145b
18253 #define regBIFPLR5_0_PCIE_HDR_LOG0_BASE_IDX                                                             5
18254 #define regBIFPLR5_0_PCIE_HDR_LOG1                                                                      0x44145c
18255 #define regBIFPLR5_0_PCIE_HDR_LOG1_BASE_IDX                                                             5
18256 #define regBIFPLR5_0_PCIE_HDR_LOG2                                                                      0x44145d
18257 #define regBIFPLR5_0_PCIE_HDR_LOG2_BASE_IDX                                                             5
18258 #define regBIFPLR5_0_PCIE_HDR_LOG3                                                                      0x44145e
18259 #define regBIFPLR5_0_PCIE_HDR_LOG3_BASE_IDX                                                             5
18260 #define regBIFPLR5_0_PCIE_ROOT_ERR_CMD                                                                  0x44145f
18261 #define regBIFPLR5_0_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
18262 #define regBIFPLR5_0_PCIE_ROOT_ERR_STATUS                                                               0x441460
18263 #define regBIFPLR5_0_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
18264 #define regBIFPLR5_0_PCIE_ERR_SRC_ID                                                                    0x441461
18265 #define regBIFPLR5_0_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
18266 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG0                                                               0x441462
18267 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
18268 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG1                                                               0x441463
18269 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
18270 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG2                                                               0x441464
18271 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
18272 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG3                                                               0x441465
18273 #define regBIFPLR5_0_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
18274 #define regBIFPLR5_0_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x44149c
18275 #define regBIFPLR5_0_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
18276 #define regBIFPLR5_0_PCIE_LINK_CNTL3                                                                    0x44149d
18277 #define regBIFPLR5_0_PCIE_LINK_CNTL3_BASE_IDX                                                           5
18278 #define regBIFPLR5_0_PCIE_LANE_ERROR_STATUS                                                             0x44149e
18279 #define regBIFPLR5_0_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
18280 #define regBIFPLR5_0_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x44149f
18281 #define regBIFPLR5_0_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
18282 #define regBIFPLR5_0_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x44149f
18283 #define regBIFPLR5_0_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
18284 #define regBIFPLR5_0_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x4414a0
18285 #define regBIFPLR5_0_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
18286 #define regBIFPLR5_0_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x4414a0
18287 #define regBIFPLR5_0_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
18288 #define regBIFPLR5_0_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x4414a1
18289 #define regBIFPLR5_0_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
18290 #define regBIFPLR5_0_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x4414a1
18291 #define regBIFPLR5_0_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
18292 #define regBIFPLR5_0_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x4414a2
18293 #define regBIFPLR5_0_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
18294 #define regBIFPLR5_0_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x4414a2
18295 #define regBIFPLR5_0_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
18296 #define regBIFPLR5_0_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x4414a3
18297 #define regBIFPLR5_0_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
18298 #define regBIFPLR5_0_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x4414a3
18299 #define regBIFPLR5_0_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
18300 #define regBIFPLR5_0_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x4414a4
18301 #define regBIFPLR5_0_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
18302 #define regBIFPLR5_0_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x4414a4
18303 #define regBIFPLR5_0_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
18304 #define regBIFPLR5_0_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x4414a5
18305 #define regBIFPLR5_0_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
18306 #define regBIFPLR5_0_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x4414a5
18307 #define regBIFPLR5_0_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
18308 #define regBIFPLR5_0_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x4414a6
18309 #define regBIFPLR5_0_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
18310 #define regBIFPLR5_0_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x4414a6
18311 #define regBIFPLR5_0_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
18312 #define regBIFPLR5_0_PCIE_ACS_ENH_CAP_LIST                                                              0x4414a8
18313 #define regBIFPLR5_0_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
18314 #define regBIFPLR5_0_PCIE_ACS_CAP                                                                       0x4414a9
18315 #define regBIFPLR5_0_PCIE_ACS_CAP_BASE_IDX                                                              5
18316 #define regBIFPLR5_0_PCIE_ACS_CNTL                                                                      0x4414a9
18317 #define regBIFPLR5_0_PCIE_ACS_CNTL_BASE_IDX                                                             5
18318 #define regBIFPLR5_0_PCIE_MC_ENH_CAP_LIST                                                               0x4414bc
18319 #define regBIFPLR5_0_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
18320 #define regBIFPLR5_0_PCIE_MC_CAP                                                                        0x4414bd
18321 #define regBIFPLR5_0_PCIE_MC_CAP_BASE_IDX                                                               5
18322 #define regBIFPLR5_0_PCIE_MC_CNTL                                                                       0x4414bd
18323 #define regBIFPLR5_0_PCIE_MC_CNTL_BASE_IDX                                                              5
18324 #define regBIFPLR5_0_PCIE_MC_ADDR0                                                                      0x4414be
18325 #define regBIFPLR5_0_PCIE_MC_ADDR0_BASE_IDX                                                             5
18326 #define regBIFPLR5_0_PCIE_MC_ADDR1                                                                      0x4414bf
18327 #define regBIFPLR5_0_PCIE_MC_ADDR1_BASE_IDX                                                             5
18328 #define regBIFPLR5_0_PCIE_MC_RCV0                                                                       0x4414c0
18329 #define regBIFPLR5_0_PCIE_MC_RCV0_BASE_IDX                                                              5
18330 #define regBIFPLR5_0_PCIE_MC_RCV1                                                                       0x4414c1
18331 #define regBIFPLR5_0_PCIE_MC_RCV1_BASE_IDX                                                              5
18332 #define regBIFPLR5_0_PCIE_MC_BLOCK_ALL0                                                                 0x4414c2
18333 #define regBIFPLR5_0_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
18334 #define regBIFPLR5_0_PCIE_MC_BLOCK_ALL1                                                                 0x4414c3
18335 #define regBIFPLR5_0_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
18336 #define regBIFPLR5_0_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x4414c4
18337 #define regBIFPLR5_0_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
18338 #define regBIFPLR5_0_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x4414c5
18339 #define regBIFPLR5_0_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
18340 #define regBIFPLR5_0_PCIE_MC_OVERLAY_BAR0                                                               0x4414c6
18341 #define regBIFPLR5_0_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
18342 #define regBIFPLR5_0_PCIE_MC_OVERLAY_BAR1                                                               0x4414c7
18343 #define regBIFPLR5_0_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
18344 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CAP_LIST                                                            0x4414dc
18345 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
18346 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CAP                                                                 0x4414dd
18347 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
18348 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CNTL                                                                0x4414de
18349 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
18350 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CNTL2                                                               0x4414df
18351 #define regBIFPLR5_0_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
18352 #define regBIFPLR5_0_PCIE_DPC_ENH_CAP_LIST                                                              0x4414e0
18353 #define regBIFPLR5_0_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
18354 #define regBIFPLR5_0_PCIE_DPC_CAP_LIST                                                                  0x4414e1
18355 #define regBIFPLR5_0_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
18356 #define regBIFPLR5_0_PCIE_DPC_CNTL                                                                      0x4414e1
18357 #define regBIFPLR5_0_PCIE_DPC_CNTL_BASE_IDX                                                             5
18358 #define regBIFPLR5_0_PCIE_DPC_STATUS                                                                    0x4414e2
18359 #define regBIFPLR5_0_PCIE_DPC_STATUS_BASE_IDX                                                           5
18360 #define regBIFPLR5_0_PCIE_DPC_ERROR_SOURCE_ID                                                           0x4414e2
18361 #define regBIFPLR5_0_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
18362 #define regBIFPLR5_0_PCIE_RP_PIO_STATUS                                                                 0x4414e3
18363 #define regBIFPLR5_0_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
18364 #define regBIFPLR5_0_PCIE_RP_PIO_MASK                                                                   0x4414e4
18365 #define regBIFPLR5_0_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
18366 #define regBIFPLR5_0_PCIE_RP_PIO_SEVERITY                                                               0x4414e5
18367 #define regBIFPLR5_0_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
18368 #define regBIFPLR5_0_PCIE_RP_PIO_SYSERROR                                                               0x4414e6
18369 #define regBIFPLR5_0_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
18370 #define regBIFPLR5_0_PCIE_RP_PIO_EXCEPTION                                                              0x4414e7
18371 #define regBIFPLR5_0_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
18372 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG0                                                               0x4414e8
18373 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
18374 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG1                                                               0x4414e9
18375 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
18376 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG2                                                               0x4414ea
18377 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
18378 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG3                                                               0x4414eb
18379 #define regBIFPLR5_0_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
18380 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG0                                                            0x4414ed
18381 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
18382 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG1                                                            0x4414ee
18383 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
18384 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG2                                                            0x4414ef
18385 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
18386 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG3                                                            0x4414f0
18387 #define regBIFPLR5_0_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
18388 #define regBIFPLR5_0_PCIE_ESM_CAP_LIST                                                                  0x4414f1
18389 #define regBIFPLR5_0_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
18390 #define regBIFPLR5_0_PCIE_ESM_HEADER_1                                                                  0x4414f2
18391 #define regBIFPLR5_0_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
18392 #define regBIFPLR5_0_PCIE_ESM_HEADER_2                                                                  0x4414f3
18393 #define regBIFPLR5_0_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
18394 #define regBIFPLR5_0_PCIE_ESM_STATUS                                                                    0x4414f3
18395 #define regBIFPLR5_0_PCIE_ESM_STATUS_BASE_IDX                                                           5
18396 #define regBIFPLR5_0_PCIE_ESM_CTRL                                                                      0x4414f4
18397 #define regBIFPLR5_0_PCIE_ESM_CTRL_BASE_IDX                                                             5
18398 #define regBIFPLR5_0_PCIE_ESM_CAP_1                                                                     0x4414f5
18399 #define regBIFPLR5_0_PCIE_ESM_CAP_1_BASE_IDX                                                            5
18400 #define regBIFPLR5_0_PCIE_ESM_CAP_2                                                                     0x4414f6
18401 #define regBIFPLR5_0_PCIE_ESM_CAP_2_BASE_IDX                                                            5
18402 #define regBIFPLR5_0_PCIE_ESM_CAP_3                                                                     0x4414f7
18403 #define regBIFPLR5_0_PCIE_ESM_CAP_3_BASE_IDX                                                            5
18404 #define regBIFPLR5_0_PCIE_ESM_CAP_4                                                                     0x4414f8
18405 #define regBIFPLR5_0_PCIE_ESM_CAP_4_BASE_IDX                                                            5
18406 #define regBIFPLR5_0_PCIE_ESM_CAP_5                                                                     0x4414f9
18407 #define regBIFPLR5_0_PCIE_ESM_CAP_5_BASE_IDX                                                            5
18408 #define regBIFPLR5_0_PCIE_ESM_CAP_6                                                                     0x4414fa
18409 #define regBIFPLR5_0_PCIE_ESM_CAP_6_BASE_IDX                                                            5
18410 #define regBIFPLR5_0_PCIE_ESM_CAP_7                                                                     0x4414fb
18411 #define regBIFPLR5_0_PCIE_ESM_CAP_7_BASE_IDX                                                            5
18412 #define regBIFPLR5_0_PCIE_DLF_ENH_CAP_LIST                                                              0x441500
18413 #define regBIFPLR5_0_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
18414 #define regBIFPLR5_0_DATA_LINK_FEATURE_CAP                                                              0x441501
18415 #define regBIFPLR5_0_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
18416 #define regBIFPLR5_0_DATA_LINK_FEATURE_STATUS                                                           0x441502
18417 #define regBIFPLR5_0_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
18418 #define regBIFPLR5_0_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x441504
18419 #define regBIFPLR5_0_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
18420 #define regBIFPLR5_0_LINK_CAP_16GT                                                                      0x441505
18421 #define regBIFPLR5_0_LINK_CAP_16GT_BASE_IDX                                                             5
18422 #define regBIFPLR5_0_LINK_CNTL_16GT                                                                     0x441506
18423 #define regBIFPLR5_0_LINK_CNTL_16GT_BASE_IDX                                                            5
18424 #define regBIFPLR5_0_LINK_STATUS_16GT                                                                   0x441507
18425 #define regBIFPLR5_0_LINK_STATUS_16GT_BASE_IDX                                                          5
18426 #define regBIFPLR5_0_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x441508
18427 #define regBIFPLR5_0_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
18428 #define regBIFPLR5_0_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x441509
18429 #define regBIFPLR5_0_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
18430 #define regBIFPLR5_0_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x44150a
18431 #define regBIFPLR5_0_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
18432 #define regBIFPLR5_0_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x44150c
18433 #define regBIFPLR5_0_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18434 #define regBIFPLR5_0_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x44150c
18435 #define regBIFPLR5_0_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18436 #define regBIFPLR5_0_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x44150c
18437 #define regBIFPLR5_0_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18438 #define regBIFPLR5_0_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x44150c
18439 #define regBIFPLR5_0_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18440 #define regBIFPLR5_0_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x44150d
18441 #define regBIFPLR5_0_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18442 #define regBIFPLR5_0_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x44150d
18443 #define regBIFPLR5_0_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18444 #define regBIFPLR5_0_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x44150d
18445 #define regBIFPLR5_0_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18446 #define regBIFPLR5_0_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x44150d
18447 #define regBIFPLR5_0_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18448 #define regBIFPLR5_0_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x44150e
18449 #define regBIFPLR5_0_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18450 #define regBIFPLR5_0_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x44150e
18451 #define regBIFPLR5_0_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
18452 #define regBIFPLR5_0_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x44150e
18453 #define regBIFPLR5_0_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
18454 #define regBIFPLR5_0_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x44150e
18455 #define regBIFPLR5_0_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
18456 #define regBIFPLR5_0_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x44150f
18457 #define regBIFPLR5_0_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
18458 #define regBIFPLR5_0_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x44150f
18459 #define regBIFPLR5_0_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
18460 #define regBIFPLR5_0_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x44150f
18461 #define regBIFPLR5_0_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
18462 #define regBIFPLR5_0_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x44150f
18463 #define regBIFPLR5_0_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
18464 #define regBIFPLR5_0_PCIE_MARGINING_ENH_CAP_LIST                                                        0x441510
18465 #define regBIFPLR5_0_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
18466 #define regBIFPLR5_0_MARGINING_PORT_CAP                                                                 0x441511
18467 #define regBIFPLR5_0_MARGINING_PORT_CAP_BASE_IDX                                                        5
18468 #define regBIFPLR5_0_MARGINING_PORT_STATUS                                                              0x441511
18469 #define regBIFPLR5_0_MARGINING_PORT_STATUS_BASE_IDX                                                     5
18470 #define regBIFPLR5_0_LANE_0_MARGINING_LANE_CNTL                                                         0x441512
18471 #define regBIFPLR5_0_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
18472 #define regBIFPLR5_0_LANE_0_MARGINING_LANE_STATUS                                                       0x441512
18473 #define regBIFPLR5_0_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
18474 #define regBIFPLR5_0_LANE_1_MARGINING_LANE_CNTL                                                         0x441513
18475 #define regBIFPLR5_0_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
18476 #define regBIFPLR5_0_LANE_1_MARGINING_LANE_STATUS                                                       0x441513
18477 #define regBIFPLR5_0_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
18478 #define regBIFPLR5_0_LANE_2_MARGINING_LANE_CNTL                                                         0x441514
18479 #define regBIFPLR5_0_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
18480 #define regBIFPLR5_0_LANE_2_MARGINING_LANE_STATUS                                                       0x441514
18481 #define regBIFPLR5_0_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
18482 #define regBIFPLR5_0_LANE_3_MARGINING_LANE_CNTL                                                         0x441515
18483 #define regBIFPLR5_0_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
18484 #define regBIFPLR5_0_LANE_3_MARGINING_LANE_STATUS                                                       0x441515
18485 #define regBIFPLR5_0_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
18486 #define regBIFPLR5_0_LANE_4_MARGINING_LANE_CNTL                                                         0x441516
18487 #define regBIFPLR5_0_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
18488 #define regBIFPLR5_0_LANE_4_MARGINING_LANE_STATUS                                                       0x441516
18489 #define regBIFPLR5_0_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
18490 #define regBIFPLR5_0_LANE_5_MARGINING_LANE_CNTL                                                         0x441517
18491 #define regBIFPLR5_0_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
18492 #define regBIFPLR5_0_LANE_5_MARGINING_LANE_STATUS                                                       0x441517
18493 #define regBIFPLR5_0_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
18494 #define regBIFPLR5_0_LANE_6_MARGINING_LANE_CNTL                                                         0x441518
18495 #define regBIFPLR5_0_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
18496 #define regBIFPLR5_0_LANE_6_MARGINING_LANE_STATUS                                                       0x441518
18497 #define regBIFPLR5_0_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
18498 #define regBIFPLR5_0_LANE_7_MARGINING_LANE_CNTL                                                         0x441519
18499 #define regBIFPLR5_0_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
18500 #define regBIFPLR5_0_LANE_7_MARGINING_LANE_STATUS                                                       0x441519
18501 #define regBIFPLR5_0_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
18502 #define regBIFPLR5_0_LANE_8_MARGINING_LANE_CNTL                                                         0x44151a
18503 #define regBIFPLR5_0_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
18504 #define regBIFPLR5_0_LANE_8_MARGINING_LANE_STATUS                                                       0x44151a
18505 #define regBIFPLR5_0_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
18506 #define regBIFPLR5_0_LANE_9_MARGINING_LANE_CNTL                                                         0x44151b
18507 #define regBIFPLR5_0_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
18508 #define regBIFPLR5_0_LANE_9_MARGINING_LANE_STATUS                                                       0x44151b
18509 #define regBIFPLR5_0_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
18510 #define regBIFPLR5_0_LANE_10_MARGINING_LANE_CNTL                                                        0x44151c
18511 #define regBIFPLR5_0_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
18512 #define regBIFPLR5_0_LANE_10_MARGINING_LANE_STATUS                                                      0x44151c
18513 #define regBIFPLR5_0_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
18514 #define regBIFPLR5_0_LANE_11_MARGINING_LANE_CNTL                                                        0x44151d
18515 #define regBIFPLR5_0_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
18516 #define regBIFPLR5_0_LANE_11_MARGINING_LANE_STATUS                                                      0x44151d
18517 #define regBIFPLR5_0_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
18518 #define regBIFPLR5_0_LANE_12_MARGINING_LANE_CNTL                                                        0x44151e
18519 #define regBIFPLR5_0_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
18520 #define regBIFPLR5_0_LANE_12_MARGINING_LANE_STATUS                                                      0x44151e
18521 #define regBIFPLR5_0_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
18522 #define regBIFPLR5_0_LANE_13_MARGINING_LANE_CNTL                                                        0x44151f
18523 #define regBIFPLR5_0_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
18524 #define regBIFPLR5_0_LANE_13_MARGINING_LANE_STATUS                                                      0x44151f
18525 #define regBIFPLR5_0_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
18526 #define regBIFPLR5_0_LANE_14_MARGINING_LANE_CNTL                                                        0x441520
18527 #define regBIFPLR5_0_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
18528 #define regBIFPLR5_0_LANE_14_MARGINING_LANE_STATUS                                                      0x441520
18529 #define regBIFPLR5_0_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
18530 #define regBIFPLR5_0_LANE_15_MARGINING_LANE_CNTL                                                        0x441521
18531 #define regBIFPLR5_0_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
18532 #define regBIFPLR5_0_LANE_15_MARGINING_LANE_STATUS                                                      0x441521
18533 #define regBIFPLR5_0_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
18534 #define regBIFPLR5_0_PCIE_CCIX_CAP_LIST                                                                 0x441522
18535 #define regBIFPLR5_0_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
18536 #define regBIFPLR5_0_PCIE_CCIX_HEADER_1                                                                 0x441523
18537 #define regBIFPLR5_0_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
18538 #define regBIFPLR5_0_PCIE_CCIX_HEADER_2                                                                 0x441524
18539 #define regBIFPLR5_0_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
18540 #define regBIFPLR5_0_PCIE_CCIX_CAP                                                                      0x441524
18541 #define regBIFPLR5_0_PCIE_CCIX_CAP_BASE_IDX                                                             5
18542 #define regBIFPLR5_0_PCIE_CCIX_ESM_REQD_CAP                                                             0x441525
18543 #define regBIFPLR5_0_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
18544 #define regBIFPLR5_0_PCIE_CCIX_ESM_OPTL_CAP                                                             0x441526
18545 #define regBIFPLR5_0_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
18546 #define regBIFPLR5_0_PCIE_CCIX_ESM_STATUS                                                               0x441527
18547 #define regBIFPLR5_0_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
18548 #define regBIFPLR5_0_PCIE_CCIX_ESM_CNTL                                                                 0x441528
18549 #define regBIFPLR5_0_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
18550 #define regBIFPLR5_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x441529
18551 #define regBIFPLR5_0_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18552 #define regBIFPLR5_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x441529
18553 #define regBIFPLR5_0_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18554 #define regBIFPLR5_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x441529
18555 #define regBIFPLR5_0_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18556 #define regBIFPLR5_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x441529
18557 #define regBIFPLR5_0_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18558 #define regBIFPLR5_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x44152a
18559 #define regBIFPLR5_0_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18560 #define regBIFPLR5_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x44152a
18561 #define regBIFPLR5_0_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18562 #define regBIFPLR5_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x44152a
18563 #define regBIFPLR5_0_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18564 #define regBIFPLR5_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x44152a
18565 #define regBIFPLR5_0_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18566 #define regBIFPLR5_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x44152b
18567 #define regBIFPLR5_0_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18568 #define regBIFPLR5_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x44152b
18569 #define regBIFPLR5_0_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
18570 #define regBIFPLR5_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x44152b
18571 #define regBIFPLR5_0_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18572 #define regBIFPLR5_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x44152b
18573 #define regBIFPLR5_0_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18574 #define regBIFPLR5_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x44152c
18575 #define regBIFPLR5_0_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18576 #define regBIFPLR5_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x44152c
18577 #define regBIFPLR5_0_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18578 #define regBIFPLR5_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x44152c
18579 #define regBIFPLR5_0_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18580 #define regBIFPLR5_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x44152c
18581 #define regBIFPLR5_0_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
18582 #define regBIFPLR5_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x44152d
18583 #define regBIFPLR5_0_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18584 #define regBIFPLR5_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x44152d
18585 #define regBIFPLR5_0_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18586 #define regBIFPLR5_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x44152d
18587 #define regBIFPLR5_0_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18588 #define regBIFPLR5_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x44152d
18589 #define regBIFPLR5_0_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18590 #define regBIFPLR5_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x44152e
18591 #define regBIFPLR5_0_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18592 #define regBIFPLR5_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x44152e
18593 #define regBIFPLR5_0_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18594 #define regBIFPLR5_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x44152e
18595 #define regBIFPLR5_0_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18596 #define regBIFPLR5_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x44152e
18597 #define regBIFPLR5_0_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18598 #define regBIFPLR5_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x44152f
18599 #define regBIFPLR5_0_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18600 #define regBIFPLR5_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x44152f
18601 #define regBIFPLR5_0_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
18602 #define regBIFPLR5_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x44152f
18603 #define regBIFPLR5_0_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18604 #define regBIFPLR5_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x44152f
18605 #define regBIFPLR5_0_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18606 #define regBIFPLR5_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x441530
18607 #define regBIFPLR5_0_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18608 #define regBIFPLR5_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x441530
18609 #define regBIFPLR5_0_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18610 #define regBIFPLR5_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x441530
18611 #define regBIFPLR5_0_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18612 #define regBIFPLR5_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x441530
18613 #define regBIFPLR5_0_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
18614 #define regBIFPLR5_0_PCIE_CCIX_TRANS_CAP                                                                0x441531
18615 #define regBIFPLR5_0_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
18616 #define regBIFPLR5_0_PCIE_CCIX_TRANS_CNTL                                                               0x441532
18617 #define regBIFPLR5_0_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
18618 #define regBIFPLR5_0_LINK_CAP_32GT                                                                      0x441541
18619 #define regBIFPLR5_0_LINK_CAP_32GT_BASE_IDX                                                             5
18620 #define regBIFPLR5_0_LINK_CNTL_32GT                                                                     0x441542
18621 #define regBIFPLR5_0_LINK_CNTL_32GT_BASE_IDX                                                            5
18622 #define regBIFPLR5_0_LINK_STATUS_32GT                                                                   0x441543
18623 #define regBIFPLR5_0_LINK_STATUS_32GT_BASE_IDX                                                          5
18624 
18625 
18626 // addressBlock: nbio_pcie1_bifp0_pciedir_p
18627 // base address: 0x11240000
18628 #define regBIFP0_1_PCIEP_RESERVED                                                                       0x450000
18629 #define regBIFP0_1_PCIEP_RESERVED_BASE_IDX                                                              5
18630 #define regBIFP0_1_PCIEP_SCRATCH                                                                        0x450001
18631 #define regBIFP0_1_PCIEP_SCRATCH_BASE_IDX                                                               5
18632 #define regBIFP0_1_PCIEP_PORT_CNTL                                                                      0x450010
18633 #define regBIFP0_1_PCIEP_PORT_CNTL_BASE_IDX                                                             5
18634 #define regBIFP0_1_PCIE_TX_REQUESTER_ID                                                                 0x450021
18635 #define regBIFP0_1_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
18636 #define regBIFP0_1_PCIE_P_PORT_LANE_STATUS                                                              0x450050
18637 #define regBIFP0_1_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
18638 #define regBIFP0_1_PCIE_ERR_CNTL                                                                        0x45006a
18639 #define regBIFP0_1_PCIE_ERR_CNTL_BASE_IDX                                                               5
18640 #define regBIFP0_1_PCIE_RX_CNTL                                                                         0x450070
18641 #define regBIFP0_1_PCIE_RX_CNTL_BASE_IDX                                                                5
18642 #define regBIFP0_1_PCIE_RX_EXPECTED_SEQNUM                                                              0x450071
18643 #define regBIFP0_1_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
18644 #define regBIFP0_1_PCIE_RX_VENDOR_SPECIFIC                                                              0x450072
18645 #define regBIFP0_1_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
18646 #define regBIFP0_1_PCIE_RX_CNTL3                                                                        0x450074
18647 #define regBIFP0_1_PCIE_RX_CNTL3_BASE_IDX                                                               5
18648 #define regBIFP0_1_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x450080
18649 #define regBIFP0_1_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
18650 #define regBIFP0_1_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x450081
18651 #define regBIFP0_1_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
18652 #define regBIFP0_1_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x450082
18653 #define regBIFP0_1_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
18654 #define regBIFP0_1_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x450083
18655 #define regBIFP0_1_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
18656 #define regBIFP0_1_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x450084
18657 #define regBIFP0_1_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
18658 #define regBIFP0_1_PCIEP_NAK_COUNTER                                                                    0x450086
18659 #define regBIFP0_1_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
18660 #define regBIFP0_1_PCIE_LC_CNTL                                                                         0x4500a0
18661 #define regBIFP0_1_PCIE_LC_CNTL_BASE_IDX                                                                5
18662 #define regBIFP0_1_PCIE_LC_TRAINING_CNTL                                                                0x4500a1
18663 #define regBIFP0_1_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
18664 #define regBIFP0_1_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4500a2
18665 #define regBIFP0_1_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
18666 #define regBIFP0_1_PCIE_LC_N_FTS_CNTL                                                                   0x4500a3
18667 #define regBIFP0_1_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
18668 #define regBIFP0_1_PCIE_LC_SPEED_CNTL                                                                   0x4500a4
18669 #define regBIFP0_1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
18670 #define regBIFP0_1_PCIE_LC_STATE0                                                                       0x4500a5
18671 #define regBIFP0_1_PCIE_LC_STATE0_BASE_IDX                                                              5
18672 #define regBIFP0_1_PCIE_LC_STATE1                                                                       0x4500a6
18673 #define regBIFP0_1_PCIE_LC_STATE1_BASE_IDX                                                              5
18674 #define regBIFP0_1_PCIE_LC_STATE2                                                                       0x4500a7
18675 #define regBIFP0_1_PCIE_LC_STATE2_BASE_IDX                                                              5
18676 #define regBIFP0_1_PCIE_LC_STATE3                                                                       0x4500a8
18677 #define regBIFP0_1_PCIE_LC_STATE3_BASE_IDX                                                              5
18678 #define regBIFP0_1_PCIE_LC_STATE4                                                                       0x4500a9
18679 #define regBIFP0_1_PCIE_LC_STATE4_BASE_IDX                                                              5
18680 #define regBIFP0_1_PCIE_LC_STATE5                                                                       0x4500aa
18681 #define regBIFP0_1_PCIE_LC_STATE5_BASE_IDX                                                              5
18682 #define regBIFP0_1_PCIE_LC_CNTL2                                                                        0x4500b1
18683 #define regBIFP0_1_PCIE_LC_CNTL2_BASE_IDX                                                               5
18684 #define regBIFP0_1_PCIE_LC_BW_CHANGE_CNTL                                                               0x4500b2
18685 #define regBIFP0_1_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
18686 #define regBIFP0_1_PCIE_LC_CDR_CNTL                                                                     0x4500b3
18687 #define regBIFP0_1_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
18688 #define regBIFP0_1_PCIE_LC_LANE_CNTL                                                                    0x4500b4
18689 #define regBIFP0_1_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
18690 #define regBIFP0_1_PCIE_LC_CNTL3                                                                        0x4500b5
18691 #define regBIFP0_1_PCIE_LC_CNTL3_BASE_IDX                                                               5
18692 #define regBIFP0_1_PCIE_LC_CNTL4                                                                        0x4500b6
18693 #define regBIFP0_1_PCIE_LC_CNTL4_BASE_IDX                                                               5
18694 #define regBIFP0_1_PCIE_LC_CNTL5                                                                        0x4500b7
18695 #define regBIFP0_1_PCIE_LC_CNTL5_BASE_IDX                                                               5
18696 #define regBIFP0_1_PCIE_LC_FORCE_COEFF                                                                  0x4500b8
18697 #define regBIFP0_1_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
18698 #define regBIFP0_1_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4500b9
18699 #define regBIFP0_1_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
18700 #define regBIFP0_1_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4500ba
18701 #define regBIFP0_1_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
18702 #define regBIFP0_1_PCIE_LC_CNTL6                                                                        0x4500bb
18703 #define regBIFP0_1_PCIE_LC_CNTL6_BASE_IDX                                                               5
18704 #define regBIFP0_1_PCIE_LC_CNTL7                                                                        0x4500bc
18705 #define regBIFP0_1_PCIE_LC_CNTL7_BASE_IDX                                                               5
18706 #define regBIFP0_1_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4500be
18707 #define regBIFP0_1_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
18708 #define regBIFP0_1_PCIEP_STRAP_LC                                                                       0x4500c0
18709 #define regBIFP0_1_PCIEP_STRAP_LC_BASE_IDX                                                              5
18710 #define regBIFP0_1_PCIEP_STRAP_MISC                                                                     0x4500c1
18711 #define regBIFP0_1_PCIEP_STRAP_MISC_BASE_IDX                                                            5
18712 #define regBIFP0_1_PCIEP_STRAP_LC2                                                                      0x4500c2
18713 #define regBIFP0_1_PCIEP_STRAP_LC2_BASE_IDX                                                             5
18714 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE                                                               0x4500c6
18715 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
18716 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4500c7
18717 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
18718 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4500c8
18719 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
18720 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4500c9
18721 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
18722 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4500ca
18723 #define regBIFP0_1_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
18724 #define regBIFP0_1_PCIEP_BCH_ECC_CNTL                                                                   0x4500d0
18725 #define regBIFP0_1_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
18726 #define regBIFP0_1_PCIE_LC_CNTL8                                                                        0x4500dd
18727 #define regBIFP0_1_PCIE_LC_CNTL8_BASE_IDX                                                               5
18728 #define regBIFP0_1_PCIE_LC_CNTL9                                                                        0x4500de
18729 #define regBIFP0_1_PCIE_LC_CNTL9_BASE_IDX                                                               5
18730 #define regBIFP0_1_PCIE_LC_FORCE_COEFF2                                                                 0x4500df
18731 #define regBIFP0_1_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
18732 #define regBIFP0_1_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4500e0
18733 #define regBIFP0_1_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
18734 #define regBIFP0_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4500e2
18735 #define regBIFP0_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
18736 #define regBIFP0_1_PCIE_LC_CNTL10                                                                       0x4500e3
18737 #define regBIFP0_1_PCIE_LC_CNTL10_BASE_IDX                                                              5
18738 #define regBIFP0_1_PCIE_LC_SAVE_RESTORE_1                                                               0x4500e6
18739 #define regBIFP0_1_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
18740 #define regBIFP0_1_PCIE_LC_SAVE_RESTORE_2                                                               0x4500e7
18741 #define regBIFP0_1_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
18742 #define regBIFP0_1_PCIE_LC_CNTL11                                                                       0x450103
18743 #define regBIFP0_1_PCIE_LC_CNTL11_BASE_IDX                                                              5
18744 #define regBIFP0_1_PCIE_LC_CNTL12                                                                       0x450104
18745 #define regBIFP0_1_PCIE_LC_CNTL12_BASE_IDX                                                              5
18746 #define regBIFP0_1_PCIE_LC_SPEED_CNTL2                                                                  0x450105
18747 #define regBIFP0_1_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
18748 #define regBIFP0_1_PCIE_LC_FORCE_COEFF3                                                                 0x450106
18749 #define regBIFP0_1_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
18750 #define regBIFP0_1_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x450107
18751 #define regBIFP0_1_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
18752 #define regBIFP0_1_PCIE_TX_SEQ                                                                          0x450188
18753 #define regBIFP0_1_PCIE_TX_SEQ_BASE_IDX                                                                 5
18754 #define regBIFP0_1_PCIE_TX_REPLAY                                                                       0x450189
18755 #define regBIFP0_1_PCIE_TX_REPLAY_BASE_IDX                                                              5
18756 #define regBIFP0_1_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x45018c
18757 #define regBIFP0_1_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
18758 #define regBIFP0_1_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x450190
18759 #define regBIFP0_1_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
18760 #define regBIFP0_1_PCIE_TX_VENDOR_SPECIFIC                                                              0x450194
18761 #define regBIFP0_1_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
18762 #define regBIFP0_1_PCIE_TX_NOP_DLLP                                                                     0x450195
18763 #define regBIFP0_1_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
18764 #define regBIFP0_1_PCIE_TX_REQUEST_NUM_CNTL                                                             0x450198
18765 #define regBIFP0_1_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
18766 #define regBIFP0_1_PCIE_TX_CREDITS_ADVT_P                                                               0x4501a0
18767 #define regBIFP0_1_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
18768 #define regBIFP0_1_PCIE_TX_CREDITS_ADVT_NP                                                              0x4501a1
18769 #define regBIFP0_1_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
18770 #define regBIFP0_1_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4501a2
18771 #define regBIFP0_1_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
18772 #define regBIFP0_1_PCIE_TX_CREDITS_INIT_P                                                               0x4501a3
18773 #define regBIFP0_1_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
18774 #define regBIFP0_1_PCIE_TX_CREDITS_INIT_NP                                                              0x4501a4
18775 #define regBIFP0_1_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
18776 #define regBIFP0_1_PCIE_TX_CREDITS_INIT_CPL                                                             0x4501a5
18777 #define regBIFP0_1_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
18778 #define regBIFP0_1_PCIE_TX_CREDITS_STATUS                                                               0x4501a6
18779 #define regBIFP0_1_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
18780 #define regBIFP0_1_PCIE_FC_P                                                                            0x4501a8
18781 #define regBIFP0_1_PCIE_FC_P_BASE_IDX                                                                   5
18782 #define regBIFP0_1_PCIE_FC_NP                                                                           0x4501a9
18783 #define regBIFP0_1_PCIE_FC_NP_BASE_IDX                                                                  5
18784 #define regBIFP0_1_PCIE_FC_CPL                                                                          0x4501aa
18785 #define regBIFP0_1_PCIE_FC_CPL_BASE_IDX                                                                 5
18786 #define regBIFP0_1_PCIE_FC_P_VC1                                                                        0x4501ab
18787 #define regBIFP0_1_PCIE_FC_P_VC1_BASE_IDX                                                               5
18788 #define regBIFP0_1_PCIE_FC_NP_VC1                                                                       0x4501ac
18789 #define regBIFP0_1_PCIE_FC_NP_VC1_BASE_IDX                                                              5
18790 #define regBIFP0_1_PCIE_FC_CPL_VC1                                                                      0x4501ad
18791 #define regBIFP0_1_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
18792 
18793 
18794 // addressBlock: nbio_pcie1_bifp1_pciedir_p
18795 // base address: 0x11241000
18796 #define regBIFP1_1_PCIEP_RESERVED                                                                       0x450400
18797 #define regBIFP1_1_PCIEP_RESERVED_BASE_IDX                                                              5
18798 #define regBIFP1_1_PCIEP_SCRATCH                                                                        0x450401
18799 #define regBIFP1_1_PCIEP_SCRATCH_BASE_IDX                                                               5
18800 #define regBIFP1_1_PCIEP_PORT_CNTL                                                                      0x450410
18801 #define regBIFP1_1_PCIEP_PORT_CNTL_BASE_IDX                                                             5
18802 #define regBIFP1_1_PCIE_TX_REQUESTER_ID                                                                 0x450421
18803 #define regBIFP1_1_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
18804 #define regBIFP1_1_PCIE_P_PORT_LANE_STATUS                                                              0x450450
18805 #define regBIFP1_1_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
18806 #define regBIFP1_1_PCIE_ERR_CNTL                                                                        0x45046a
18807 #define regBIFP1_1_PCIE_ERR_CNTL_BASE_IDX                                                               5
18808 #define regBIFP1_1_PCIE_RX_CNTL                                                                         0x450470
18809 #define regBIFP1_1_PCIE_RX_CNTL_BASE_IDX                                                                5
18810 #define regBIFP1_1_PCIE_RX_EXPECTED_SEQNUM                                                              0x450471
18811 #define regBIFP1_1_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
18812 #define regBIFP1_1_PCIE_RX_VENDOR_SPECIFIC                                                              0x450472
18813 #define regBIFP1_1_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
18814 #define regBIFP1_1_PCIE_RX_CNTL3                                                                        0x450474
18815 #define regBIFP1_1_PCIE_RX_CNTL3_BASE_IDX                                                               5
18816 #define regBIFP1_1_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x450480
18817 #define regBIFP1_1_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
18818 #define regBIFP1_1_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x450481
18819 #define regBIFP1_1_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
18820 #define regBIFP1_1_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x450482
18821 #define regBIFP1_1_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
18822 #define regBIFP1_1_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x450483
18823 #define regBIFP1_1_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
18824 #define regBIFP1_1_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x450484
18825 #define regBIFP1_1_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
18826 #define regBIFP1_1_PCIEP_NAK_COUNTER                                                                    0x450486
18827 #define regBIFP1_1_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
18828 #define regBIFP1_1_PCIE_LC_CNTL                                                                         0x4504a0
18829 #define regBIFP1_1_PCIE_LC_CNTL_BASE_IDX                                                                5
18830 #define regBIFP1_1_PCIE_LC_TRAINING_CNTL                                                                0x4504a1
18831 #define regBIFP1_1_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
18832 #define regBIFP1_1_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4504a2
18833 #define regBIFP1_1_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
18834 #define regBIFP1_1_PCIE_LC_N_FTS_CNTL                                                                   0x4504a3
18835 #define regBIFP1_1_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
18836 #define regBIFP1_1_PCIE_LC_SPEED_CNTL                                                                   0x4504a4
18837 #define regBIFP1_1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
18838 #define regBIFP1_1_PCIE_LC_STATE0                                                                       0x4504a5
18839 #define regBIFP1_1_PCIE_LC_STATE0_BASE_IDX                                                              5
18840 #define regBIFP1_1_PCIE_LC_STATE1                                                                       0x4504a6
18841 #define regBIFP1_1_PCIE_LC_STATE1_BASE_IDX                                                              5
18842 #define regBIFP1_1_PCIE_LC_STATE2                                                                       0x4504a7
18843 #define regBIFP1_1_PCIE_LC_STATE2_BASE_IDX                                                              5
18844 #define regBIFP1_1_PCIE_LC_STATE3                                                                       0x4504a8
18845 #define regBIFP1_1_PCIE_LC_STATE3_BASE_IDX                                                              5
18846 #define regBIFP1_1_PCIE_LC_STATE4                                                                       0x4504a9
18847 #define regBIFP1_1_PCIE_LC_STATE4_BASE_IDX                                                              5
18848 #define regBIFP1_1_PCIE_LC_STATE5                                                                       0x4504aa
18849 #define regBIFP1_1_PCIE_LC_STATE5_BASE_IDX                                                              5
18850 #define regBIFP1_1_PCIE_LC_CNTL2                                                                        0x4504b1
18851 #define regBIFP1_1_PCIE_LC_CNTL2_BASE_IDX                                                               5
18852 #define regBIFP1_1_PCIE_LC_BW_CHANGE_CNTL                                                               0x4504b2
18853 #define regBIFP1_1_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
18854 #define regBIFP1_1_PCIE_LC_CDR_CNTL                                                                     0x4504b3
18855 #define regBIFP1_1_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
18856 #define regBIFP1_1_PCIE_LC_LANE_CNTL                                                                    0x4504b4
18857 #define regBIFP1_1_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
18858 #define regBIFP1_1_PCIE_LC_CNTL3                                                                        0x4504b5
18859 #define regBIFP1_1_PCIE_LC_CNTL3_BASE_IDX                                                               5
18860 #define regBIFP1_1_PCIE_LC_CNTL4                                                                        0x4504b6
18861 #define regBIFP1_1_PCIE_LC_CNTL4_BASE_IDX                                                               5
18862 #define regBIFP1_1_PCIE_LC_CNTL5                                                                        0x4504b7
18863 #define regBIFP1_1_PCIE_LC_CNTL5_BASE_IDX                                                               5
18864 #define regBIFP1_1_PCIE_LC_FORCE_COEFF                                                                  0x4504b8
18865 #define regBIFP1_1_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
18866 #define regBIFP1_1_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4504b9
18867 #define regBIFP1_1_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
18868 #define regBIFP1_1_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4504ba
18869 #define regBIFP1_1_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
18870 #define regBIFP1_1_PCIE_LC_CNTL6                                                                        0x4504bb
18871 #define regBIFP1_1_PCIE_LC_CNTL6_BASE_IDX                                                               5
18872 #define regBIFP1_1_PCIE_LC_CNTL7                                                                        0x4504bc
18873 #define regBIFP1_1_PCIE_LC_CNTL7_BASE_IDX                                                               5
18874 #define regBIFP1_1_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4504be
18875 #define regBIFP1_1_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
18876 #define regBIFP1_1_PCIEP_STRAP_LC                                                                       0x4504c0
18877 #define regBIFP1_1_PCIEP_STRAP_LC_BASE_IDX                                                              5
18878 #define regBIFP1_1_PCIEP_STRAP_MISC                                                                     0x4504c1
18879 #define regBIFP1_1_PCIEP_STRAP_MISC_BASE_IDX                                                            5
18880 #define regBIFP1_1_PCIEP_STRAP_LC2                                                                      0x4504c2
18881 #define regBIFP1_1_PCIEP_STRAP_LC2_BASE_IDX                                                             5
18882 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE                                                               0x4504c6
18883 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
18884 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4504c7
18885 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
18886 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4504c8
18887 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
18888 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4504c9
18889 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
18890 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4504ca
18891 #define regBIFP1_1_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
18892 #define regBIFP1_1_PCIEP_BCH_ECC_CNTL                                                                   0x4504d0
18893 #define regBIFP1_1_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
18894 #define regBIFP1_1_PCIE_LC_CNTL8                                                                        0x4504dd
18895 #define regBIFP1_1_PCIE_LC_CNTL8_BASE_IDX                                                               5
18896 #define regBIFP1_1_PCIE_LC_CNTL9                                                                        0x4504de
18897 #define regBIFP1_1_PCIE_LC_CNTL9_BASE_IDX                                                               5
18898 #define regBIFP1_1_PCIE_LC_FORCE_COEFF2                                                                 0x4504df
18899 #define regBIFP1_1_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
18900 #define regBIFP1_1_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4504e0
18901 #define regBIFP1_1_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
18902 #define regBIFP1_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4504e2
18903 #define regBIFP1_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
18904 #define regBIFP1_1_PCIE_LC_CNTL10                                                                       0x4504e3
18905 #define regBIFP1_1_PCIE_LC_CNTL10_BASE_IDX                                                              5
18906 #define regBIFP1_1_PCIE_LC_SAVE_RESTORE_1                                                               0x4504e6
18907 #define regBIFP1_1_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
18908 #define regBIFP1_1_PCIE_LC_SAVE_RESTORE_2                                                               0x4504e7
18909 #define regBIFP1_1_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
18910 #define regBIFP1_1_PCIE_LC_CNTL11                                                                       0x450503
18911 #define regBIFP1_1_PCIE_LC_CNTL11_BASE_IDX                                                              5
18912 #define regBIFP1_1_PCIE_LC_CNTL12                                                                       0x450504
18913 #define regBIFP1_1_PCIE_LC_CNTL12_BASE_IDX                                                              5
18914 #define regBIFP1_1_PCIE_LC_SPEED_CNTL2                                                                  0x450505
18915 #define regBIFP1_1_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
18916 #define regBIFP1_1_PCIE_LC_FORCE_COEFF3                                                                 0x450506
18917 #define regBIFP1_1_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
18918 #define regBIFP1_1_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x450507
18919 #define regBIFP1_1_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
18920 #define regBIFP1_1_PCIE_TX_SEQ                                                                          0x450588
18921 #define regBIFP1_1_PCIE_TX_SEQ_BASE_IDX                                                                 5
18922 #define regBIFP1_1_PCIE_TX_REPLAY                                                                       0x450589
18923 #define regBIFP1_1_PCIE_TX_REPLAY_BASE_IDX                                                              5
18924 #define regBIFP1_1_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x45058c
18925 #define regBIFP1_1_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
18926 #define regBIFP1_1_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x450590
18927 #define regBIFP1_1_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
18928 #define regBIFP1_1_PCIE_TX_VENDOR_SPECIFIC                                                              0x450594
18929 #define regBIFP1_1_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
18930 #define regBIFP1_1_PCIE_TX_NOP_DLLP                                                                     0x450595
18931 #define regBIFP1_1_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
18932 #define regBIFP1_1_PCIE_TX_REQUEST_NUM_CNTL                                                             0x450598
18933 #define regBIFP1_1_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
18934 #define regBIFP1_1_PCIE_TX_CREDITS_ADVT_P                                                               0x4505a0
18935 #define regBIFP1_1_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
18936 #define regBIFP1_1_PCIE_TX_CREDITS_ADVT_NP                                                              0x4505a1
18937 #define regBIFP1_1_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
18938 #define regBIFP1_1_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4505a2
18939 #define regBIFP1_1_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
18940 #define regBIFP1_1_PCIE_TX_CREDITS_INIT_P                                                               0x4505a3
18941 #define regBIFP1_1_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
18942 #define regBIFP1_1_PCIE_TX_CREDITS_INIT_NP                                                              0x4505a4
18943 #define regBIFP1_1_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
18944 #define regBIFP1_1_PCIE_TX_CREDITS_INIT_CPL                                                             0x4505a5
18945 #define regBIFP1_1_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
18946 #define regBIFP1_1_PCIE_TX_CREDITS_STATUS                                                               0x4505a6
18947 #define regBIFP1_1_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
18948 #define regBIFP1_1_PCIE_FC_P                                                                            0x4505a8
18949 #define regBIFP1_1_PCIE_FC_P_BASE_IDX                                                                   5
18950 #define regBIFP1_1_PCIE_FC_NP                                                                           0x4505a9
18951 #define regBIFP1_1_PCIE_FC_NP_BASE_IDX                                                                  5
18952 #define regBIFP1_1_PCIE_FC_CPL                                                                          0x4505aa
18953 #define regBIFP1_1_PCIE_FC_CPL_BASE_IDX                                                                 5
18954 #define regBIFP1_1_PCIE_FC_P_VC1                                                                        0x4505ab
18955 #define regBIFP1_1_PCIE_FC_P_VC1_BASE_IDX                                                               5
18956 #define regBIFP1_1_PCIE_FC_NP_VC1                                                                       0x4505ac
18957 #define regBIFP1_1_PCIE_FC_NP_VC1_BASE_IDX                                                              5
18958 #define regBIFP1_1_PCIE_FC_CPL_VC1                                                                      0x4505ad
18959 #define regBIFP1_1_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
18960 
18961 
18962 // addressBlock: nbio_pcie1_bifp2_pciedir_p
18963 // base address: 0x11242000
18964 #define regBIFP2_1_PCIEP_RESERVED                                                                       0x450800
18965 #define regBIFP2_1_PCIEP_RESERVED_BASE_IDX                                                              5
18966 #define regBIFP2_1_PCIEP_SCRATCH                                                                        0x450801
18967 #define regBIFP2_1_PCIEP_SCRATCH_BASE_IDX                                                               5
18968 #define regBIFP2_1_PCIEP_PORT_CNTL                                                                      0x450810
18969 #define regBIFP2_1_PCIEP_PORT_CNTL_BASE_IDX                                                             5
18970 #define regBIFP2_1_PCIE_TX_REQUESTER_ID                                                                 0x450821
18971 #define regBIFP2_1_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
18972 #define regBIFP2_1_PCIE_P_PORT_LANE_STATUS                                                              0x450850
18973 #define regBIFP2_1_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
18974 #define regBIFP2_1_PCIE_ERR_CNTL                                                                        0x45086a
18975 #define regBIFP2_1_PCIE_ERR_CNTL_BASE_IDX                                                               5
18976 #define regBIFP2_1_PCIE_RX_CNTL                                                                         0x450870
18977 #define regBIFP2_1_PCIE_RX_CNTL_BASE_IDX                                                                5
18978 #define regBIFP2_1_PCIE_RX_EXPECTED_SEQNUM                                                              0x450871
18979 #define regBIFP2_1_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
18980 #define regBIFP2_1_PCIE_RX_VENDOR_SPECIFIC                                                              0x450872
18981 #define regBIFP2_1_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
18982 #define regBIFP2_1_PCIE_RX_CNTL3                                                                        0x450874
18983 #define regBIFP2_1_PCIE_RX_CNTL3_BASE_IDX                                                               5
18984 #define regBIFP2_1_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x450880
18985 #define regBIFP2_1_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
18986 #define regBIFP2_1_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x450881
18987 #define regBIFP2_1_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
18988 #define regBIFP2_1_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x450882
18989 #define regBIFP2_1_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
18990 #define regBIFP2_1_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x450883
18991 #define regBIFP2_1_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
18992 #define regBIFP2_1_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x450884
18993 #define regBIFP2_1_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
18994 #define regBIFP2_1_PCIEP_NAK_COUNTER                                                                    0x450886
18995 #define regBIFP2_1_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
18996 #define regBIFP2_1_PCIE_LC_CNTL                                                                         0x4508a0
18997 #define regBIFP2_1_PCIE_LC_CNTL_BASE_IDX                                                                5
18998 #define regBIFP2_1_PCIE_LC_TRAINING_CNTL                                                                0x4508a1
18999 #define regBIFP2_1_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
19000 #define regBIFP2_1_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4508a2
19001 #define regBIFP2_1_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
19002 #define regBIFP2_1_PCIE_LC_N_FTS_CNTL                                                                   0x4508a3
19003 #define regBIFP2_1_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
19004 #define regBIFP2_1_PCIE_LC_SPEED_CNTL                                                                   0x4508a4
19005 #define regBIFP2_1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
19006 #define regBIFP2_1_PCIE_LC_STATE0                                                                       0x4508a5
19007 #define regBIFP2_1_PCIE_LC_STATE0_BASE_IDX                                                              5
19008 #define regBIFP2_1_PCIE_LC_STATE1                                                                       0x4508a6
19009 #define regBIFP2_1_PCIE_LC_STATE1_BASE_IDX                                                              5
19010 #define regBIFP2_1_PCIE_LC_STATE2                                                                       0x4508a7
19011 #define regBIFP2_1_PCIE_LC_STATE2_BASE_IDX                                                              5
19012 #define regBIFP2_1_PCIE_LC_STATE3                                                                       0x4508a8
19013 #define regBIFP2_1_PCIE_LC_STATE3_BASE_IDX                                                              5
19014 #define regBIFP2_1_PCIE_LC_STATE4                                                                       0x4508a9
19015 #define regBIFP2_1_PCIE_LC_STATE4_BASE_IDX                                                              5
19016 #define regBIFP2_1_PCIE_LC_STATE5                                                                       0x4508aa
19017 #define regBIFP2_1_PCIE_LC_STATE5_BASE_IDX                                                              5
19018 #define regBIFP2_1_PCIE_LC_CNTL2                                                                        0x4508b1
19019 #define regBIFP2_1_PCIE_LC_CNTL2_BASE_IDX                                                               5
19020 #define regBIFP2_1_PCIE_LC_BW_CHANGE_CNTL                                                               0x4508b2
19021 #define regBIFP2_1_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
19022 #define regBIFP2_1_PCIE_LC_CDR_CNTL                                                                     0x4508b3
19023 #define regBIFP2_1_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
19024 #define regBIFP2_1_PCIE_LC_LANE_CNTL                                                                    0x4508b4
19025 #define regBIFP2_1_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
19026 #define regBIFP2_1_PCIE_LC_CNTL3                                                                        0x4508b5
19027 #define regBIFP2_1_PCIE_LC_CNTL3_BASE_IDX                                                               5
19028 #define regBIFP2_1_PCIE_LC_CNTL4                                                                        0x4508b6
19029 #define regBIFP2_1_PCIE_LC_CNTL4_BASE_IDX                                                               5
19030 #define regBIFP2_1_PCIE_LC_CNTL5                                                                        0x4508b7
19031 #define regBIFP2_1_PCIE_LC_CNTL5_BASE_IDX                                                               5
19032 #define regBIFP2_1_PCIE_LC_FORCE_COEFF                                                                  0x4508b8
19033 #define regBIFP2_1_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
19034 #define regBIFP2_1_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4508b9
19035 #define regBIFP2_1_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
19036 #define regBIFP2_1_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4508ba
19037 #define regBIFP2_1_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
19038 #define regBIFP2_1_PCIE_LC_CNTL6                                                                        0x4508bb
19039 #define regBIFP2_1_PCIE_LC_CNTL6_BASE_IDX                                                               5
19040 #define regBIFP2_1_PCIE_LC_CNTL7                                                                        0x4508bc
19041 #define regBIFP2_1_PCIE_LC_CNTL7_BASE_IDX                                                               5
19042 #define regBIFP2_1_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4508be
19043 #define regBIFP2_1_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
19044 #define regBIFP2_1_PCIEP_STRAP_LC                                                                       0x4508c0
19045 #define regBIFP2_1_PCIEP_STRAP_LC_BASE_IDX                                                              5
19046 #define regBIFP2_1_PCIEP_STRAP_MISC                                                                     0x4508c1
19047 #define regBIFP2_1_PCIEP_STRAP_MISC_BASE_IDX                                                            5
19048 #define regBIFP2_1_PCIEP_STRAP_LC2                                                                      0x4508c2
19049 #define regBIFP2_1_PCIEP_STRAP_LC2_BASE_IDX                                                             5
19050 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE                                                               0x4508c6
19051 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
19052 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4508c7
19053 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
19054 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4508c8
19055 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
19056 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4508c9
19057 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
19058 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4508ca
19059 #define regBIFP2_1_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
19060 #define regBIFP2_1_PCIEP_BCH_ECC_CNTL                                                                   0x4508d0
19061 #define regBIFP2_1_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
19062 #define regBIFP2_1_PCIE_LC_CNTL8                                                                        0x4508dd
19063 #define regBIFP2_1_PCIE_LC_CNTL8_BASE_IDX                                                               5
19064 #define regBIFP2_1_PCIE_LC_CNTL9                                                                        0x4508de
19065 #define regBIFP2_1_PCIE_LC_CNTL9_BASE_IDX                                                               5
19066 #define regBIFP2_1_PCIE_LC_FORCE_COEFF2                                                                 0x4508df
19067 #define regBIFP2_1_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
19068 #define regBIFP2_1_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4508e0
19069 #define regBIFP2_1_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
19070 #define regBIFP2_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4508e2
19071 #define regBIFP2_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
19072 #define regBIFP2_1_PCIE_LC_CNTL10                                                                       0x4508e3
19073 #define regBIFP2_1_PCIE_LC_CNTL10_BASE_IDX                                                              5
19074 #define regBIFP2_1_PCIE_LC_SAVE_RESTORE_1                                                               0x4508e6
19075 #define regBIFP2_1_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
19076 #define regBIFP2_1_PCIE_LC_SAVE_RESTORE_2                                                               0x4508e7
19077 #define regBIFP2_1_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
19078 #define regBIFP2_1_PCIE_LC_CNTL11                                                                       0x450903
19079 #define regBIFP2_1_PCIE_LC_CNTL11_BASE_IDX                                                              5
19080 #define regBIFP2_1_PCIE_LC_CNTL12                                                                       0x450904
19081 #define regBIFP2_1_PCIE_LC_CNTL12_BASE_IDX                                                              5
19082 #define regBIFP2_1_PCIE_LC_SPEED_CNTL2                                                                  0x450905
19083 #define regBIFP2_1_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
19084 #define regBIFP2_1_PCIE_LC_FORCE_COEFF3                                                                 0x450906
19085 #define regBIFP2_1_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
19086 #define regBIFP2_1_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x450907
19087 #define regBIFP2_1_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
19088 #define regBIFP2_1_PCIE_TX_SEQ                                                                          0x450988
19089 #define regBIFP2_1_PCIE_TX_SEQ_BASE_IDX                                                                 5
19090 #define regBIFP2_1_PCIE_TX_REPLAY                                                                       0x450989
19091 #define regBIFP2_1_PCIE_TX_REPLAY_BASE_IDX                                                              5
19092 #define regBIFP2_1_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x45098c
19093 #define regBIFP2_1_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
19094 #define regBIFP2_1_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x450990
19095 #define regBIFP2_1_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
19096 #define regBIFP2_1_PCIE_TX_VENDOR_SPECIFIC                                                              0x450994
19097 #define regBIFP2_1_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
19098 #define regBIFP2_1_PCIE_TX_NOP_DLLP                                                                     0x450995
19099 #define regBIFP2_1_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
19100 #define regBIFP2_1_PCIE_TX_REQUEST_NUM_CNTL                                                             0x450998
19101 #define regBIFP2_1_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
19102 #define regBIFP2_1_PCIE_TX_CREDITS_ADVT_P                                                               0x4509a0
19103 #define regBIFP2_1_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
19104 #define regBIFP2_1_PCIE_TX_CREDITS_ADVT_NP                                                              0x4509a1
19105 #define regBIFP2_1_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
19106 #define regBIFP2_1_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4509a2
19107 #define regBIFP2_1_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
19108 #define regBIFP2_1_PCIE_TX_CREDITS_INIT_P                                                               0x4509a3
19109 #define regBIFP2_1_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
19110 #define regBIFP2_1_PCIE_TX_CREDITS_INIT_NP                                                              0x4509a4
19111 #define regBIFP2_1_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
19112 #define regBIFP2_1_PCIE_TX_CREDITS_INIT_CPL                                                             0x4509a5
19113 #define regBIFP2_1_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
19114 #define regBIFP2_1_PCIE_TX_CREDITS_STATUS                                                               0x4509a6
19115 #define regBIFP2_1_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
19116 #define regBIFP2_1_PCIE_FC_P                                                                            0x4509a8
19117 #define regBIFP2_1_PCIE_FC_P_BASE_IDX                                                                   5
19118 #define regBIFP2_1_PCIE_FC_NP                                                                           0x4509a9
19119 #define regBIFP2_1_PCIE_FC_NP_BASE_IDX                                                                  5
19120 #define regBIFP2_1_PCIE_FC_CPL                                                                          0x4509aa
19121 #define regBIFP2_1_PCIE_FC_CPL_BASE_IDX                                                                 5
19122 #define regBIFP2_1_PCIE_FC_P_VC1                                                                        0x4509ab
19123 #define regBIFP2_1_PCIE_FC_P_VC1_BASE_IDX                                                               5
19124 #define regBIFP2_1_PCIE_FC_NP_VC1                                                                       0x4509ac
19125 #define regBIFP2_1_PCIE_FC_NP_VC1_BASE_IDX                                                              5
19126 #define regBIFP2_1_PCIE_FC_CPL_VC1                                                                      0x4509ad
19127 #define regBIFP2_1_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
19128 
19129 
19130 // addressBlock: nbio_pcie1_bifp3_pciedir_p
19131 // base address: 0x11243000
19132 #define regBIFP3_1_PCIEP_RESERVED                                                                       0x450c00
19133 #define regBIFP3_1_PCIEP_RESERVED_BASE_IDX                                                              5
19134 #define regBIFP3_1_PCIEP_SCRATCH                                                                        0x450c01
19135 #define regBIFP3_1_PCIEP_SCRATCH_BASE_IDX                                                               5
19136 #define regBIFP3_1_PCIEP_PORT_CNTL                                                                      0x450c10
19137 #define regBIFP3_1_PCIEP_PORT_CNTL_BASE_IDX                                                             5
19138 #define regBIFP3_1_PCIE_TX_REQUESTER_ID                                                                 0x450c21
19139 #define regBIFP3_1_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
19140 #define regBIFP3_1_PCIE_P_PORT_LANE_STATUS                                                              0x450c50
19141 #define regBIFP3_1_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
19142 #define regBIFP3_1_PCIE_ERR_CNTL                                                                        0x450c6a
19143 #define regBIFP3_1_PCIE_ERR_CNTL_BASE_IDX                                                               5
19144 #define regBIFP3_1_PCIE_RX_CNTL                                                                         0x450c70
19145 #define regBIFP3_1_PCIE_RX_CNTL_BASE_IDX                                                                5
19146 #define regBIFP3_1_PCIE_RX_EXPECTED_SEQNUM                                                              0x450c71
19147 #define regBIFP3_1_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
19148 #define regBIFP3_1_PCIE_RX_VENDOR_SPECIFIC                                                              0x450c72
19149 #define regBIFP3_1_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
19150 #define regBIFP3_1_PCIE_RX_CNTL3                                                                        0x450c74
19151 #define regBIFP3_1_PCIE_RX_CNTL3_BASE_IDX                                                               5
19152 #define regBIFP3_1_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x450c80
19153 #define regBIFP3_1_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
19154 #define regBIFP3_1_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x450c81
19155 #define regBIFP3_1_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
19156 #define regBIFP3_1_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x450c82
19157 #define regBIFP3_1_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
19158 #define regBIFP3_1_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x450c83
19159 #define regBIFP3_1_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
19160 #define regBIFP3_1_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x450c84
19161 #define regBIFP3_1_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
19162 #define regBIFP3_1_PCIEP_NAK_COUNTER                                                                    0x450c86
19163 #define regBIFP3_1_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
19164 #define regBIFP3_1_PCIE_LC_CNTL                                                                         0x450ca0
19165 #define regBIFP3_1_PCIE_LC_CNTL_BASE_IDX                                                                5
19166 #define regBIFP3_1_PCIE_LC_TRAINING_CNTL                                                                0x450ca1
19167 #define regBIFP3_1_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
19168 #define regBIFP3_1_PCIE_LC_LINK_WIDTH_CNTL                                                              0x450ca2
19169 #define regBIFP3_1_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
19170 #define regBIFP3_1_PCIE_LC_N_FTS_CNTL                                                                   0x450ca3
19171 #define regBIFP3_1_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
19172 #define regBIFP3_1_PCIE_LC_SPEED_CNTL                                                                   0x450ca4
19173 #define regBIFP3_1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
19174 #define regBIFP3_1_PCIE_LC_STATE0                                                                       0x450ca5
19175 #define regBIFP3_1_PCIE_LC_STATE0_BASE_IDX                                                              5
19176 #define regBIFP3_1_PCIE_LC_STATE1                                                                       0x450ca6
19177 #define regBIFP3_1_PCIE_LC_STATE1_BASE_IDX                                                              5
19178 #define regBIFP3_1_PCIE_LC_STATE2                                                                       0x450ca7
19179 #define regBIFP3_1_PCIE_LC_STATE2_BASE_IDX                                                              5
19180 #define regBIFP3_1_PCIE_LC_STATE3                                                                       0x450ca8
19181 #define regBIFP3_1_PCIE_LC_STATE3_BASE_IDX                                                              5
19182 #define regBIFP3_1_PCIE_LC_STATE4                                                                       0x450ca9
19183 #define regBIFP3_1_PCIE_LC_STATE4_BASE_IDX                                                              5
19184 #define regBIFP3_1_PCIE_LC_STATE5                                                                       0x450caa
19185 #define regBIFP3_1_PCIE_LC_STATE5_BASE_IDX                                                              5
19186 #define regBIFP3_1_PCIE_LC_CNTL2                                                                        0x450cb1
19187 #define regBIFP3_1_PCIE_LC_CNTL2_BASE_IDX                                                               5
19188 #define regBIFP3_1_PCIE_LC_BW_CHANGE_CNTL                                                               0x450cb2
19189 #define regBIFP3_1_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
19190 #define regBIFP3_1_PCIE_LC_CDR_CNTL                                                                     0x450cb3
19191 #define regBIFP3_1_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
19192 #define regBIFP3_1_PCIE_LC_LANE_CNTL                                                                    0x450cb4
19193 #define regBIFP3_1_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
19194 #define regBIFP3_1_PCIE_LC_CNTL3                                                                        0x450cb5
19195 #define regBIFP3_1_PCIE_LC_CNTL3_BASE_IDX                                                               5
19196 #define regBIFP3_1_PCIE_LC_CNTL4                                                                        0x450cb6
19197 #define regBIFP3_1_PCIE_LC_CNTL4_BASE_IDX                                                               5
19198 #define regBIFP3_1_PCIE_LC_CNTL5                                                                        0x450cb7
19199 #define regBIFP3_1_PCIE_LC_CNTL5_BASE_IDX                                                               5
19200 #define regBIFP3_1_PCIE_LC_FORCE_COEFF                                                                  0x450cb8
19201 #define regBIFP3_1_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
19202 #define regBIFP3_1_PCIE_LC_BEST_EQ_SETTINGS                                                             0x450cb9
19203 #define regBIFP3_1_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
19204 #define regBIFP3_1_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x450cba
19205 #define regBIFP3_1_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
19206 #define regBIFP3_1_PCIE_LC_CNTL6                                                                        0x450cbb
19207 #define regBIFP3_1_PCIE_LC_CNTL6_BASE_IDX                                                               5
19208 #define regBIFP3_1_PCIE_LC_CNTL7                                                                        0x450cbc
19209 #define regBIFP3_1_PCIE_LC_CNTL7_BASE_IDX                                                               5
19210 #define regBIFP3_1_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x450cbe
19211 #define regBIFP3_1_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
19212 #define regBIFP3_1_PCIEP_STRAP_LC                                                                       0x450cc0
19213 #define regBIFP3_1_PCIEP_STRAP_LC_BASE_IDX                                                              5
19214 #define regBIFP3_1_PCIEP_STRAP_MISC                                                                     0x450cc1
19215 #define regBIFP3_1_PCIEP_STRAP_MISC_BASE_IDX                                                            5
19216 #define regBIFP3_1_PCIEP_STRAP_LC2                                                                      0x450cc2
19217 #define regBIFP3_1_PCIEP_STRAP_LC2_BASE_IDX                                                             5
19218 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE                                                               0x450cc6
19219 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
19220 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE2                                                              0x450cc7
19221 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
19222 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE3                                                              0x450cc8
19223 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
19224 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE4                                                              0x450cc9
19225 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
19226 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE5                                                              0x450cca
19227 #define regBIFP3_1_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
19228 #define regBIFP3_1_PCIEP_BCH_ECC_CNTL                                                                   0x450cd0
19229 #define regBIFP3_1_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
19230 #define regBIFP3_1_PCIE_LC_CNTL8                                                                        0x450cdd
19231 #define regBIFP3_1_PCIE_LC_CNTL8_BASE_IDX                                                               5
19232 #define regBIFP3_1_PCIE_LC_CNTL9                                                                        0x450cde
19233 #define regBIFP3_1_PCIE_LC_CNTL9_BASE_IDX                                                               5
19234 #define regBIFP3_1_PCIE_LC_FORCE_COEFF2                                                                 0x450cdf
19235 #define regBIFP3_1_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
19236 #define regBIFP3_1_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x450ce0
19237 #define regBIFP3_1_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
19238 #define regBIFP3_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x450ce2
19239 #define regBIFP3_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
19240 #define regBIFP3_1_PCIE_LC_CNTL10                                                                       0x450ce3
19241 #define regBIFP3_1_PCIE_LC_CNTL10_BASE_IDX                                                              5
19242 #define regBIFP3_1_PCIE_LC_SAVE_RESTORE_1                                                               0x450ce6
19243 #define regBIFP3_1_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
19244 #define regBIFP3_1_PCIE_LC_SAVE_RESTORE_2                                                               0x450ce7
19245 #define regBIFP3_1_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
19246 #define regBIFP3_1_PCIE_LC_CNTL11                                                                       0x450d03
19247 #define regBIFP3_1_PCIE_LC_CNTL11_BASE_IDX                                                              5
19248 #define regBIFP3_1_PCIE_LC_CNTL12                                                                       0x450d04
19249 #define regBIFP3_1_PCIE_LC_CNTL12_BASE_IDX                                                              5
19250 #define regBIFP3_1_PCIE_LC_SPEED_CNTL2                                                                  0x450d05
19251 #define regBIFP3_1_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
19252 #define regBIFP3_1_PCIE_LC_FORCE_COEFF3                                                                 0x450d06
19253 #define regBIFP3_1_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
19254 #define regBIFP3_1_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x450d07
19255 #define regBIFP3_1_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
19256 #define regBIFP3_1_PCIE_TX_SEQ                                                                          0x450d88
19257 #define regBIFP3_1_PCIE_TX_SEQ_BASE_IDX                                                                 5
19258 #define regBIFP3_1_PCIE_TX_REPLAY                                                                       0x450d89
19259 #define regBIFP3_1_PCIE_TX_REPLAY_BASE_IDX                                                              5
19260 #define regBIFP3_1_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x450d8c
19261 #define regBIFP3_1_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
19262 #define regBIFP3_1_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x450d90
19263 #define regBIFP3_1_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
19264 #define regBIFP3_1_PCIE_TX_VENDOR_SPECIFIC                                                              0x450d94
19265 #define regBIFP3_1_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
19266 #define regBIFP3_1_PCIE_TX_NOP_DLLP                                                                     0x450d95
19267 #define regBIFP3_1_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
19268 #define regBIFP3_1_PCIE_TX_REQUEST_NUM_CNTL                                                             0x450d98
19269 #define regBIFP3_1_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
19270 #define regBIFP3_1_PCIE_TX_CREDITS_ADVT_P                                                               0x450da0
19271 #define regBIFP3_1_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
19272 #define regBIFP3_1_PCIE_TX_CREDITS_ADVT_NP                                                              0x450da1
19273 #define regBIFP3_1_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
19274 #define regBIFP3_1_PCIE_TX_CREDITS_ADVT_CPL                                                             0x450da2
19275 #define regBIFP3_1_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
19276 #define regBIFP3_1_PCIE_TX_CREDITS_INIT_P                                                               0x450da3
19277 #define regBIFP3_1_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
19278 #define regBIFP3_1_PCIE_TX_CREDITS_INIT_NP                                                              0x450da4
19279 #define regBIFP3_1_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
19280 #define regBIFP3_1_PCIE_TX_CREDITS_INIT_CPL                                                             0x450da5
19281 #define regBIFP3_1_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
19282 #define regBIFP3_1_PCIE_TX_CREDITS_STATUS                                                               0x450da6
19283 #define regBIFP3_1_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
19284 #define regBIFP3_1_PCIE_FC_P                                                                            0x450da8
19285 #define regBIFP3_1_PCIE_FC_P_BASE_IDX                                                                   5
19286 #define regBIFP3_1_PCIE_FC_NP                                                                           0x450da9
19287 #define regBIFP3_1_PCIE_FC_NP_BASE_IDX                                                                  5
19288 #define regBIFP3_1_PCIE_FC_CPL                                                                          0x450daa
19289 #define regBIFP3_1_PCIE_FC_CPL_BASE_IDX                                                                 5
19290 #define regBIFP3_1_PCIE_FC_P_VC1                                                                        0x450dab
19291 #define regBIFP3_1_PCIE_FC_P_VC1_BASE_IDX                                                               5
19292 #define regBIFP3_1_PCIE_FC_NP_VC1                                                                       0x450dac
19293 #define regBIFP3_1_PCIE_FC_NP_VC1_BASE_IDX                                                              5
19294 #define regBIFP3_1_PCIE_FC_CPL_VC1                                                                      0x450dad
19295 #define regBIFP3_1_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
19296 
19297 
19298 // addressBlock: nbio_pcie1_bifp4_pciedir_p
19299 // base address: 0x11244000
19300 #define regBIFP4_1_PCIEP_RESERVED                                                                       0x451000
19301 #define regBIFP4_1_PCIEP_RESERVED_BASE_IDX                                                              5
19302 #define regBIFP4_1_PCIEP_SCRATCH                                                                        0x451001
19303 #define regBIFP4_1_PCIEP_SCRATCH_BASE_IDX                                                               5
19304 #define regBIFP4_1_PCIEP_PORT_CNTL                                                                      0x451010
19305 #define regBIFP4_1_PCIEP_PORT_CNTL_BASE_IDX                                                             5
19306 #define regBIFP4_1_PCIE_TX_REQUESTER_ID                                                                 0x451021
19307 #define regBIFP4_1_PCIE_TX_REQUESTER_ID_BASE_IDX                                                        5
19308 #define regBIFP4_1_PCIE_P_PORT_LANE_STATUS                                                              0x451050
19309 #define regBIFP4_1_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                     5
19310 #define regBIFP4_1_PCIE_ERR_CNTL                                                                        0x45106a
19311 #define regBIFP4_1_PCIE_ERR_CNTL_BASE_IDX                                                               5
19312 #define regBIFP4_1_PCIE_RX_CNTL                                                                         0x451070
19313 #define regBIFP4_1_PCIE_RX_CNTL_BASE_IDX                                                                5
19314 #define regBIFP4_1_PCIE_RX_EXPECTED_SEQNUM                                                              0x451071
19315 #define regBIFP4_1_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                     5
19316 #define regBIFP4_1_PCIE_RX_VENDOR_SPECIFIC                                                              0x451072
19317 #define regBIFP4_1_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                     5
19318 #define regBIFP4_1_PCIE_RX_CNTL3                                                                        0x451074
19319 #define regBIFP4_1_PCIE_RX_CNTL3_BASE_IDX                                                               5
19320 #define regBIFP4_1_PCIE_RX_CREDITS_ALLOCATED_P                                                          0x451080
19321 #define regBIFP4_1_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                 5
19322 #define regBIFP4_1_PCIE_RX_CREDITS_ALLOCATED_NP                                                         0x451081
19323 #define regBIFP4_1_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                5
19324 #define regBIFP4_1_PCIE_RX_CREDITS_ALLOCATED_CPL                                                        0x451082
19325 #define regBIFP4_1_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                               5
19326 #define regBIFP4_1_PCIEP_ERROR_INJECT_PHYSICAL                                                          0x451083
19327 #define regBIFP4_1_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                 5
19328 #define regBIFP4_1_PCIEP_ERROR_INJECT_TRANSACTION                                                       0x451084
19329 #define regBIFP4_1_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                              5
19330 #define regBIFP4_1_PCIEP_NAK_COUNTER                                                                    0x451086
19331 #define regBIFP4_1_PCIEP_NAK_COUNTER_BASE_IDX                                                           5
19332 #define regBIFP4_1_PCIE_LC_CNTL                                                                         0x4510a0
19333 #define regBIFP4_1_PCIE_LC_CNTL_BASE_IDX                                                                5
19334 #define regBIFP4_1_PCIE_LC_TRAINING_CNTL                                                                0x4510a1
19335 #define regBIFP4_1_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                       5
19336 #define regBIFP4_1_PCIE_LC_LINK_WIDTH_CNTL                                                              0x4510a2
19337 #define regBIFP4_1_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                     5
19338 #define regBIFP4_1_PCIE_LC_N_FTS_CNTL                                                                   0x4510a3
19339 #define regBIFP4_1_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                          5
19340 #define regBIFP4_1_PCIE_LC_SPEED_CNTL                                                                   0x4510a4
19341 #define regBIFP4_1_PCIE_LC_SPEED_CNTL_BASE_IDX                                                          5
19342 #define regBIFP4_1_PCIE_LC_STATE0                                                                       0x4510a5
19343 #define regBIFP4_1_PCIE_LC_STATE0_BASE_IDX                                                              5
19344 #define regBIFP4_1_PCIE_LC_STATE1                                                                       0x4510a6
19345 #define regBIFP4_1_PCIE_LC_STATE1_BASE_IDX                                                              5
19346 #define regBIFP4_1_PCIE_LC_STATE2                                                                       0x4510a7
19347 #define regBIFP4_1_PCIE_LC_STATE2_BASE_IDX                                                              5
19348 #define regBIFP4_1_PCIE_LC_STATE3                                                                       0x4510a8
19349 #define regBIFP4_1_PCIE_LC_STATE3_BASE_IDX                                                              5
19350 #define regBIFP4_1_PCIE_LC_STATE4                                                                       0x4510a9
19351 #define regBIFP4_1_PCIE_LC_STATE4_BASE_IDX                                                              5
19352 #define regBIFP4_1_PCIE_LC_STATE5                                                                       0x4510aa
19353 #define regBIFP4_1_PCIE_LC_STATE5_BASE_IDX                                                              5
19354 #define regBIFP4_1_PCIE_LC_CNTL2                                                                        0x4510b1
19355 #define regBIFP4_1_PCIE_LC_CNTL2_BASE_IDX                                                               5
19356 #define regBIFP4_1_PCIE_LC_BW_CHANGE_CNTL                                                               0x4510b2
19357 #define regBIFP4_1_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                      5
19358 #define regBIFP4_1_PCIE_LC_CDR_CNTL                                                                     0x4510b3
19359 #define regBIFP4_1_PCIE_LC_CDR_CNTL_BASE_IDX                                                            5
19360 #define regBIFP4_1_PCIE_LC_LANE_CNTL                                                                    0x4510b4
19361 #define regBIFP4_1_PCIE_LC_LANE_CNTL_BASE_IDX                                                           5
19362 #define regBIFP4_1_PCIE_LC_CNTL3                                                                        0x4510b5
19363 #define regBIFP4_1_PCIE_LC_CNTL3_BASE_IDX                                                               5
19364 #define regBIFP4_1_PCIE_LC_CNTL4                                                                        0x4510b6
19365 #define regBIFP4_1_PCIE_LC_CNTL4_BASE_IDX                                                               5
19366 #define regBIFP4_1_PCIE_LC_CNTL5                                                                        0x4510b7
19367 #define regBIFP4_1_PCIE_LC_CNTL5_BASE_IDX                                                               5
19368 #define regBIFP4_1_PCIE_LC_FORCE_COEFF                                                                  0x4510b8
19369 #define regBIFP4_1_PCIE_LC_FORCE_COEFF_BASE_IDX                                                         5
19370 #define regBIFP4_1_PCIE_LC_BEST_EQ_SETTINGS                                                             0x4510b9
19371 #define regBIFP4_1_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                    5
19372 #define regBIFP4_1_PCIE_LC_FORCE_EQ_REQ_COEFF                                                           0x4510ba
19373 #define regBIFP4_1_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                  5
19374 #define regBIFP4_1_PCIE_LC_CNTL6                                                                        0x4510bb
19375 #define regBIFP4_1_PCIE_LC_CNTL6_BASE_IDX                                                               5
19376 #define regBIFP4_1_PCIE_LC_CNTL7                                                                        0x4510bc
19377 #define regBIFP4_1_PCIE_LC_CNTL7_BASE_IDX                                                               5
19378 #define regBIFP4_1_PCIE_LC_LINK_MANAGEMENT_MASK                                                         0x4510be
19379 #define regBIFP4_1_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                5
19380 #define regBIFP4_1_PCIEP_STRAP_LC                                                                       0x4510c0
19381 #define regBIFP4_1_PCIEP_STRAP_LC_BASE_IDX                                                              5
19382 #define regBIFP4_1_PCIEP_STRAP_MISC                                                                     0x4510c1
19383 #define regBIFP4_1_PCIEP_STRAP_MISC_BASE_IDX                                                            5
19384 #define regBIFP4_1_PCIEP_STRAP_LC2                                                                      0x4510c2
19385 #define regBIFP4_1_PCIEP_STRAP_LC2_BASE_IDX                                                             5
19386 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE                                                               0x4510c6
19387 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                      5
19388 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE2                                                              0x4510c7
19389 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                     5
19390 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE3                                                              0x4510c8
19391 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                     5
19392 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE4                                                              0x4510c9
19393 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                     5
19394 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE5                                                              0x4510ca
19395 #define regBIFP4_1_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                     5
19396 #define regBIFP4_1_PCIEP_BCH_ECC_CNTL                                                                   0x4510d0
19397 #define regBIFP4_1_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                          5
19398 #define regBIFP4_1_PCIE_LC_CNTL8                                                                        0x4510dd
19399 #define regBIFP4_1_PCIE_LC_CNTL8_BASE_IDX                                                               5
19400 #define regBIFP4_1_PCIE_LC_CNTL9                                                                        0x4510de
19401 #define regBIFP4_1_PCIE_LC_CNTL9_BASE_IDX                                                               5
19402 #define regBIFP4_1_PCIE_LC_FORCE_COEFF2                                                                 0x4510df
19403 #define regBIFP4_1_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                        5
19404 #define regBIFP4_1_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                          0x4510e0
19405 #define regBIFP4_1_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                 5
19406 #define regBIFP4_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                0x4510e2
19407 #define regBIFP4_1_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                       5
19408 #define regBIFP4_1_PCIE_LC_CNTL10                                                                       0x4510e3
19409 #define regBIFP4_1_PCIE_LC_CNTL10_BASE_IDX                                                              5
19410 #define regBIFP4_1_PCIE_LC_SAVE_RESTORE_1                                                               0x4510e6
19411 #define regBIFP4_1_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                      5
19412 #define regBIFP4_1_PCIE_LC_SAVE_RESTORE_2                                                               0x4510e7
19413 #define regBIFP4_1_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                      5
19414 #define regBIFP4_1_PCIE_LC_CNTL11                                                                       0x451103
19415 #define regBIFP4_1_PCIE_LC_CNTL11_BASE_IDX                                                              5
19416 #define regBIFP4_1_PCIE_LC_CNTL12                                                                       0x451104
19417 #define regBIFP4_1_PCIE_LC_CNTL12_BASE_IDX                                                              5
19418 #define regBIFP4_1_PCIE_LC_SPEED_CNTL2                                                                  0x451105
19419 #define regBIFP4_1_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                         5
19420 #define regBIFP4_1_PCIE_LC_FORCE_COEFF3                                                                 0x451106
19421 #define regBIFP4_1_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                        5
19422 #define regBIFP4_1_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                          0x451107
19423 #define regBIFP4_1_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                 5
19424 #define regBIFP4_1_PCIE_TX_SEQ                                                                          0x451188
19425 #define regBIFP4_1_PCIE_TX_SEQ_BASE_IDX                                                                 5
19426 #define regBIFP4_1_PCIE_TX_REPLAY                                                                       0x451189
19427 #define regBIFP4_1_PCIE_TX_REPLAY_BASE_IDX                                                              5
19428 #define regBIFP4_1_PCIE_TX_ACK_LATENCY_LIMIT                                                            0x45118c
19429 #define regBIFP4_1_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                   5
19430 #define regBIFP4_1_PCIE_TX_CREDITS_FCU_THRESHOLD                                                        0x451190
19431 #define regBIFP4_1_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                               5
19432 #define regBIFP4_1_PCIE_TX_VENDOR_SPECIFIC                                                              0x451194
19433 #define regBIFP4_1_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                     5
19434 #define regBIFP4_1_PCIE_TX_NOP_DLLP                                                                     0x451195
19435 #define regBIFP4_1_PCIE_TX_NOP_DLLP_BASE_IDX                                                            5
19436 #define regBIFP4_1_PCIE_TX_REQUEST_NUM_CNTL                                                             0x451198
19437 #define regBIFP4_1_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                    5
19438 #define regBIFP4_1_PCIE_TX_CREDITS_ADVT_P                                                               0x4511a0
19439 #define regBIFP4_1_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                      5
19440 #define regBIFP4_1_PCIE_TX_CREDITS_ADVT_NP                                                              0x4511a1
19441 #define regBIFP4_1_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                     5
19442 #define regBIFP4_1_PCIE_TX_CREDITS_ADVT_CPL                                                             0x4511a2
19443 #define regBIFP4_1_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                    5
19444 #define regBIFP4_1_PCIE_TX_CREDITS_INIT_P                                                               0x4511a3
19445 #define regBIFP4_1_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                      5
19446 #define regBIFP4_1_PCIE_TX_CREDITS_INIT_NP                                                              0x4511a4
19447 #define regBIFP4_1_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                     5
19448 #define regBIFP4_1_PCIE_TX_CREDITS_INIT_CPL                                                             0x4511a5
19449 #define regBIFP4_1_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                    5
19450 #define regBIFP4_1_PCIE_TX_CREDITS_STATUS                                                               0x4511a6
19451 #define regBIFP4_1_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                      5
19452 #define regBIFP4_1_PCIE_FC_P                                                                            0x4511a8
19453 #define regBIFP4_1_PCIE_FC_P_BASE_IDX                                                                   5
19454 #define regBIFP4_1_PCIE_FC_NP                                                                           0x4511a9
19455 #define regBIFP4_1_PCIE_FC_NP_BASE_IDX                                                                  5
19456 #define regBIFP4_1_PCIE_FC_CPL                                                                          0x4511aa
19457 #define regBIFP4_1_PCIE_FC_CPL_BASE_IDX                                                                 5
19458 #define regBIFP4_1_PCIE_FC_P_VC1                                                                        0x4511ab
19459 #define regBIFP4_1_PCIE_FC_P_VC1_BASE_IDX                                                               5
19460 #define regBIFP4_1_PCIE_FC_NP_VC1                                                                       0x4511ac
19461 #define regBIFP4_1_PCIE_FC_NP_VC1_BASE_IDX                                                              5
19462 #define regBIFP4_1_PCIE_FC_CPL_VC1                                                                      0x4511ad
19463 #define regBIFP4_1_PCIE_FC_CPL_VC1_BASE_IDX                                                             5
19464 
19465 
19466 // addressBlock: nbio_pcie1_bifp5_pciedir_p
19467 // base address: 0x11245000
19468 #define regBIFP5_PCIEP_RESERVED                                                                         0x451400
19469 #define regBIFP5_PCIEP_RESERVED_BASE_IDX                                                                5
19470 #define regBIFP5_PCIEP_SCRATCH                                                                          0x451401
19471 #define regBIFP5_PCIEP_SCRATCH_BASE_IDX                                                                 5
19472 #define regBIFP5_PCIEP_PORT_CNTL                                                                        0x451410
19473 #define regBIFP5_PCIEP_PORT_CNTL_BASE_IDX                                                               5
19474 #define regBIFP5_PCIE_TX_REQUESTER_ID                                                                   0x451421
19475 #define regBIFP5_PCIE_TX_REQUESTER_ID_BASE_IDX                                                          5
19476 #define regBIFP5_PCIE_TX_SKID_CTRL                                                                      0x45142f
19477 #define regBIFP5_PCIE_TX_SKID_CTRL_BASE_IDX                                                             5
19478 #define regBIFP5_PCIE_P_PORT_LANE_STATUS                                                                0x451450
19479 #define regBIFP5_PCIE_P_PORT_LANE_STATUS_BASE_IDX                                                       5
19480 #define regBIFP5_PCIE_ERR_CNTL                                                                          0x45146a
19481 #define regBIFP5_PCIE_ERR_CNTL_BASE_IDX                                                                 5
19482 #define regBIFP5_PCIE_RX_CNTL                                                                           0x451470
19483 #define regBIFP5_PCIE_RX_CNTL_BASE_IDX                                                                  5
19484 #define regBIFP5_PCIE_RX_EXPECTED_SEQNUM                                                                0x451471
19485 #define regBIFP5_PCIE_RX_EXPECTED_SEQNUM_BASE_IDX                                                       5
19486 #define regBIFP5_PCIE_RX_VENDOR_SPECIFIC                                                                0x451472
19487 #define regBIFP5_PCIE_RX_VENDOR_SPECIFIC_BASE_IDX                                                       5
19488 #define regBIFP5_PCIE_RX_CNTL3                                                                          0x451474
19489 #define regBIFP5_PCIE_RX_CNTL3_BASE_IDX                                                                 5
19490 #define regBIFP5_PCIE_RX_CREDITS_ALLOCATED_P                                                            0x451480
19491 #define regBIFP5_PCIE_RX_CREDITS_ALLOCATED_P_BASE_IDX                                                   5
19492 #define regBIFP5_PCIE_RX_CREDITS_ALLOCATED_NP                                                           0x451481
19493 #define regBIFP5_PCIE_RX_CREDITS_ALLOCATED_NP_BASE_IDX                                                  5
19494 #define regBIFP5_PCIE_RX_CREDITS_ALLOCATED_CPL                                                          0x451482
19495 #define regBIFP5_PCIE_RX_CREDITS_ALLOCATED_CPL_BASE_IDX                                                 5
19496 #define regBIFP5_PCIEP_ERROR_INJECT_PHYSICAL                                                            0x451483
19497 #define regBIFP5_PCIEP_ERROR_INJECT_PHYSICAL_BASE_IDX                                                   5
19498 #define regBIFP5_PCIEP_ERROR_INJECT_TRANSACTION                                                         0x451484
19499 #define regBIFP5_PCIEP_ERROR_INJECT_TRANSACTION_BASE_IDX                                                5
19500 #define regBIFP5_PCIEP_NAK_COUNTER                                                                      0x451486
19501 #define regBIFP5_PCIEP_NAK_COUNTER_BASE_IDX                                                             5
19502 #define regBIFP5_PCIEP_RX_CAPTURED_LTR_CTRL_STATUS                                                      0x451488
19503 #define regBIFP5_PCIEP_RX_CAPTURED_LTR_CTRL_STATUS_BASE_IDX                                             5
19504 #define regBIFP5_PCIEP_RX_CAPTURED_LTR_THRESHOLD_VALUES                                                 0x451489
19505 #define regBIFP5_PCIEP_RX_CAPTURED_LTR_THRESHOLD_VALUES_BASE_IDX                                        5
19506 #define regBIFP5_PCIE_AER_PRIV_UNCORRECTABLE_MASK                                                       0x45148c
19507 #define regBIFP5_PCIE_AER_PRIV_UNCORRECTABLE_MASK_BASE_IDX                                              5
19508 #define regBIFP5_PCIE_AER_PRIV_TRIGGER                                                                  0x45148d
19509 #define regBIFP5_PCIE_AER_PRIV_TRIGGER_BASE_IDX                                                         5
19510 #define regBIFP5_PCIE_LC_CNTL                                                                           0x4514a0
19511 #define regBIFP5_PCIE_LC_CNTL_BASE_IDX                                                                  5
19512 #define regBIFP5_PCIE_LC_TRAINING_CNTL                                                                  0x4514a1
19513 #define regBIFP5_PCIE_LC_TRAINING_CNTL_BASE_IDX                                                         5
19514 #define regBIFP5_PCIE_LC_LINK_WIDTH_CNTL                                                                0x4514a2
19515 #define regBIFP5_PCIE_LC_LINK_WIDTH_CNTL_BASE_IDX                                                       5
19516 #define regBIFP5_PCIE_LC_N_FTS_CNTL                                                                     0x4514a3
19517 #define regBIFP5_PCIE_LC_N_FTS_CNTL_BASE_IDX                                                            5
19518 #define regBIFP5_PCIE_LC_SPEED_CNTL                                                                     0x4514a4
19519 #define regBIFP5_PCIE_LC_SPEED_CNTL_BASE_IDX                                                            5
19520 #define regBIFP5_PCIE_LC_STATE0                                                                         0x4514a5
19521 #define regBIFP5_PCIE_LC_STATE0_BASE_IDX                                                                5
19522 #define regBIFP5_PCIE_LC_STATE1                                                                         0x4514a6
19523 #define regBIFP5_PCIE_LC_STATE1_BASE_IDX                                                                5
19524 #define regBIFP5_PCIE_LC_STATE2                                                                         0x4514a7
19525 #define regBIFP5_PCIE_LC_STATE2_BASE_IDX                                                                5
19526 #define regBIFP5_PCIE_LC_STATE3                                                                         0x4514a8
19527 #define regBIFP5_PCIE_LC_STATE3_BASE_IDX                                                                5
19528 #define regBIFP5_PCIE_LC_STATE4                                                                         0x4514a9
19529 #define regBIFP5_PCIE_LC_STATE4_BASE_IDX                                                                5
19530 #define regBIFP5_PCIE_LC_STATE5                                                                         0x4514aa
19531 #define regBIFP5_PCIE_LC_STATE5_BASE_IDX                                                                5
19532 #define regBIFP5_PCIE_LC_CNTL2                                                                          0x4514b1
19533 #define regBIFP5_PCIE_LC_CNTL2_BASE_IDX                                                                 5
19534 #define regBIFP5_PCIE_LC_BW_CHANGE_CNTL                                                                 0x4514b2
19535 #define regBIFP5_PCIE_LC_BW_CHANGE_CNTL_BASE_IDX                                                        5
19536 #define regBIFP5_PCIE_LC_CDR_CNTL                                                                       0x4514b3
19537 #define regBIFP5_PCIE_LC_CDR_CNTL_BASE_IDX                                                              5
19538 #define regBIFP5_PCIE_LC_LANE_CNTL                                                                      0x4514b4
19539 #define regBIFP5_PCIE_LC_LANE_CNTL_BASE_IDX                                                             5
19540 #define regBIFP5_PCIE_LC_CNTL3                                                                          0x4514b5
19541 #define regBIFP5_PCIE_LC_CNTL3_BASE_IDX                                                                 5
19542 #define regBIFP5_PCIE_LC_CNTL4                                                                          0x4514b6
19543 #define regBIFP5_PCIE_LC_CNTL4_BASE_IDX                                                                 5
19544 #define regBIFP5_PCIE_LC_CNTL5                                                                          0x4514b7
19545 #define regBIFP5_PCIE_LC_CNTL5_BASE_IDX                                                                 5
19546 #define regBIFP5_PCIE_LC_FORCE_COEFF                                                                    0x4514b8
19547 #define regBIFP5_PCIE_LC_FORCE_COEFF_BASE_IDX                                                           5
19548 #define regBIFP5_PCIE_LC_BEST_EQ_SETTINGS                                                               0x4514b9
19549 #define regBIFP5_PCIE_LC_BEST_EQ_SETTINGS_BASE_IDX                                                      5
19550 #define regBIFP5_PCIE_LC_FORCE_EQ_REQ_COEFF                                                             0x4514ba
19551 #define regBIFP5_PCIE_LC_FORCE_EQ_REQ_COEFF_BASE_IDX                                                    5
19552 #define regBIFP5_PCIE_LC_CNTL6                                                                          0x4514bb
19553 #define regBIFP5_PCIE_LC_CNTL6_BASE_IDX                                                                 5
19554 #define regBIFP5_PCIE_LC_CNTL7                                                                          0x4514bc
19555 #define regBIFP5_PCIE_LC_CNTL7_BASE_IDX                                                                 5
19556 #define regBIFP5_PCIE_LC_LINK_MANAGEMENT_MASK                                                           0x4514be
19557 #define regBIFP5_PCIE_LC_LINK_MANAGEMENT_MASK_BASE_IDX                                                  5
19558 #define regBIFP5_PCIEP_STRAP_LC                                                                         0x4514c0
19559 #define regBIFP5_PCIEP_STRAP_LC_BASE_IDX                                                                5
19560 #define regBIFP5_PCIEP_STRAP_MISC                                                                       0x4514c1
19561 #define regBIFP5_PCIEP_STRAP_MISC_BASE_IDX                                                              5
19562 #define regBIFP5_PCIEP_STRAP_LC2                                                                        0x4514c2
19563 #define regBIFP5_PCIEP_STRAP_LC2_BASE_IDX                                                               5
19564 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE                                                                 0x4514c6
19565 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE_BASE_IDX                                                        5
19566 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE2                                                                0x4514c7
19567 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE2_BASE_IDX                                                       5
19568 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE3                                                                0x4514c8
19569 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE3_BASE_IDX                                                       5
19570 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE4                                                                0x4514c9
19571 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE4_BASE_IDX                                                       5
19572 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE5                                                                0x4514ca
19573 #define regBIFP5_PCIE_LC_L1_PM_SUBSTATE5_BASE_IDX                                                       5
19574 #define regBIFP5_PCIEP_BCH_ECC_CNTL                                                                     0x4514d0
19575 #define regBIFP5_PCIEP_BCH_ECC_CNTL_BASE_IDX                                                            5
19576 #define regBIFP5_PCIEP_HPGI_PRIVATE                                                                     0x4514d2
19577 #define regBIFP5_PCIEP_HPGI_PRIVATE_BASE_IDX                                                            5
19578 #define regBIFP5_PCIEP_HPGI                                                                             0x4514da
19579 #define regBIFP5_PCIEP_HPGI_BASE_IDX                                                                    5
19580 #define regBIFP5_PCIEP_HCNT_DESCRIPTOR                                                                  0x4514db
19581 #define regBIFP5_PCIEP_HCNT_DESCRIPTOR_BASE_IDX                                                         5
19582 #define regBIFP5_PCIEP_PERF_CNTL_COUNT_TXCLK                                                            0x4514dc
19583 #define regBIFP5_PCIEP_PERF_CNTL_COUNT_TXCLK_BASE_IDX                                                   5
19584 #define regBIFP5_PCIE_LC_CNTL8                                                                          0x4514dd
19585 #define regBIFP5_PCIE_LC_CNTL8_BASE_IDX                                                                 5
19586 #define regBIFP5_PCIE_LC_CNTL9                                                                          0x4514de
19587 #define regBIFP5_PCIE_LC_CNTL9_BASE_IDX                                                                 5
19588 #define regBIFP5_PCIE_LC_FORCE_COEFF2                                                                   0x4514df
19589 #define regBIFP5_PCIE_LC_FORCE_COEFF2_BASE_IDX                                                          5
19590 #define regBIFP5_PCIE_LC_FORCE_EQ_REQ_COEFF2                                                            0x4514e0
19591 #define regBIFP5_PCIE_LC_FORCE_EQ_REQ_COEFF2_BASE_IDX                                                   5
19592 #define regBIFP5_PCIEP_PERF_CNTL_COUNT_TXCLK_LC                                                         0x4514e1
19593 #define regBIFP5_PCIEP_PERF_CNTL_COUNT_TXCLK_LC_BASE_IDX                                                5
19594 #define regBIFP5_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES                                                  0x4514e2
19595 #define regBIFP5_PCIE_LC_FINE_GRAIN_CLK_GATE_OVERRIDES_BASE_IDX                                         5
19596 #define regBIFP5_PCIE_LC_CNTL10                                                                         0x4514e3
19597 #define regBIFP5_PCIE_LC_CNTL10_BASE_IDX                                                                5
19598 #define regBIFP5_PCIE_LC_SAVE_RESTORE_1                                                                 0x4514e6
19599 #define regBIFP5_PCIE_LC_SAVE_RESTORE_1_BASE_IDX                                                        5
19600 #define regBIFP5_PCIE_LC_SAVE_RESTORE_2                                                                 0x4514e7
19601 #define regBIFP5_PCIE_LC_SAVE_RESTORE_2_BASE_IDX                                                        5
19602 #define regBIFP5_PCIE_LC_SAVE_RESTORE_3                                                                 0x4514e8
19603 #define regBIFP5_PCIE_LC_SAVE_RESTORE_3_BASE_IDX                                                        5
19604 #define regBIFP5_PCIE_LC_CNTL11                                                                         0x451503
19605 #define regBIFP5_PCIE_LC_CNTL11_BASE_IDX                                                                5
19606 #define regBIFP5_PCIE_LC_CNTL12                                                                         0x451504
19607 #define regBIFP5_PCIE_LC_CNTL12_BASE_IDX                                                                5
19608 #define regBIFP5_PCIE_LC_SPEED_CNTL2                                                                    0x451505
19609 #define regBIFP5_PCIE_LC_SPEED_CNTL2_BASE_IDX                                                           5
19610 #define regBIFP5_PCIE_LC_FORCE_COEFF3                                                                   0x451506
19611 #define regBIFP5_PCIE_LC_FORCE_COEFF3_BASE_IDX                                                          5
19612 #define regBIFP5_PCIE_LC_FORCE_EQ_REQ_COEFF3                                                            0x451507
19613 #define regBIFP5_PCIE_LC_FORCE_EQ_REQ_COEFF3_BASE_IDX                                                   5
19614 #define regBIFP5_PCIE_TX_SEQ                                                                            0x451588
19615 #define regBIFP5_PCIE_TX_SEQ_BASE_IDX                                                                   5
19616 #define regBIFP5_PCIE_TX_REPLAY                                                                         0x451589
19617 #define regBIFP5_PCIE_TX_REPLAY_BASE_IDX                                                                5
19618 #define regBIFP5_PCIE_TX_ACK_LATENCY_LIMIT                                                              0x45158c
19619 #define regBIFP5_PCIE_TX_ACK_LATENCY_LIMIT_BASE_IDX                                                     5
19620 #define regBIFP5_PCIE_TX_CREDITS_FCU_THRESHOLD                                                          0x451590
19621 #define regBIFP5_PCIE_TX_CREDITS_FCU_THRESHOLD_BASE_IDX                                                 5
19622 #define regBIFP5_PCIE_TX_VENDOR_SPECIFIC                                                                0x451594
19623 #define regBIFP5_PCIE_TX_VENDOR_SPECIFIC_BASE_IDX                                                       5
19624 #define regBIFP5_PCIE_TX_NOP_DLLP                                                                       0x451595
19625 #define regBIFP5_PCIE_TX_NOP_DLLP_BASE_IDX                                                              5
19626 #define regBIFP5_PCIE_TX_REQUEST_NUM_CNTL                                                               0x451598
19627 #define regBIFP5_PCIE_TX_REQUEST_NUM_CNTL_BASE_IDX                                                      5
19628 #define regBIFP5_PCIE_TX_CREDITS_ADVT_P                                                                 0x4515a0
19629 #define regBIFP5_PCIE_TX_CREDITS_ADVT_P_BASE_IDX                                                        5
19630 #define regBIFP5_PCIE_TX_CREDITS_ADVT_NP                                                                0x4515a1
19631 #define regBIFP5_PCIE_TX_CREDITS_ADVT_NP_BASE_IDX                                                       5
19632 #define regBIFP5_PCIE_TX_CREDITS_ADVT_CPL                                                               0x4515a2
19633 #define regBIFP5_PCIE_TX_CREDITS_ADVT_CPL_BASE_IDX                                                      5
19634 #define regBIFP5_PCIE_TX_CREDITS_INIT_P                                                                 0x4515a3
19635 #define regBIFP5_PCIE_TX_CREDITS_INIT_P_BASE_IDX                                                        5
19636 #define regBIFP5_PCIE_TX_CREDITS_INIT_NP                                                                0x4515a4
19637 #define regBIFP5_PCIE_TX_CREDITS_INIT_NP_BASE_IDX                                                       5
19638 #define regBIFP5_PCIE_TX_CREDITS_INIT_CPL                                                               0x4515a5
19639 #define regBIFP5_PCIE_TX_CREDITS_INIT_CPL_BASE_IDX                                                      5
19640 #define regBIFP5_PCIE_TX_CREDITS_STATUS                                                                 0x4515a6
19641 #define regBIFP5_PCIE_TX_CREDITS_STATUS_BASE_IDX                                                        5
19642 #define regBIFP5_PCIE_FC_P                                                                              0x4515a8
19643 #define regBIFP5_PCIE_FC_P_BASE_IDX                                                                     5
19644 #define regBIFP5_PCIE_FC_NP                                                                             0x4515a9
19645 #define regBIFP5_PCIE_FC_NP_BASE_IDX                                                                    5
19646 #define regBIFP5_PCIE_FC_CPL                                                                            0x4515aa
19647 #define regBIFP5_PCIE_FC_CPL_BASE_IDX                                                                   5
19648 #define regBIFP5_PCIE_FC_P_VC1                                                                          0x4515ab
19649 #define regBIFP5_PCIE_FC_P_VC1_BASE_IDX                                                                 5
19650 #define regBIFP5_PCIE_FC_NP_VC1                                                                         0x4515ac
19651 #define regBIFP5_PCIE_FC_NP_VC1_BASE_IDX                                                                5
19652 #define regBIFP5_PCIE_FC_CPL_VC1                                                                        0x4515ad
19653 #define regBIFP5_PCIE_FC_CPL_VC1_BASE_IDX                                                               5
19654 #define regBIFP5_PCIEP_PERF_CNTL_COUNT_TXCLK_TX                                                         0x4515bd
19655 #define regBIFP5_PCIEP_PERF_CNTL_COUNT_TXCLK_TX_BASE_IDX                                                5
19656 
19657 
19658 // addressBlock: nbio_pcie1_pciedir
19659 // base address: 0x11280000
19660 #define regBIF1_PCIE_RESERVED                                                                           0x460000
19661 #define regBIF1_PCIE_RESERVED_BASE_IDX                                                                  5
19662 #define regBIF1_PCIE_SCRATCH                                                                            0x460001
19663 #define regBIF1_PCIE_SCRATCH_BASE_IDX                                                                   5
19664 #define regBIF1_PCIE_RX_NUM_NAK                                                                         0x46000e
19665 #define regBIF1_PCIE_RX_NUM_NAK_BASE_IDX                                                                5
19666 #define regBIF1_PCIE_RX_NUM_NAK_GENERATED                                                               0x46000f
19667 #define regBIF1_PCIE_RX_NUM_NAK_GENERATED_BASE_IDX                                                      5
19668 #define regBIF1_PCIE_CNTL                                                                               0x460010
19669 #define regBIF1_PCIE_CNTL_BASE_IDX                                                                      5
19670 #define regBIF1_PCIE_CONFIG_CNTL                                                                        0x460011
19671 #define regBIF1_PCIE_CONFIG_CNTL_BASE_IDX                                                               5
19672 #define regBIF1_PCIE_DEBUG_CNTL                                                                         0x460012
19673 #define regBIF1_PCIE_DEBUG_CNTL_BASE_IDX                                                                5
19674 #define regBIF1_PCIE_RX_CNTL5                                                                           0x460018
19675 #define regBIF1_PCIE_RX_CNTL5_BASE_IDX                                                                  5
19676 #define regBIF1_PCIE_RX_CNTL4                                                                           0x460019
19677 #define regBIF1_PCIE_RX_CNTL4_BASE_IDX                                                                  5
19678 #define regBIF1_PCIE_COMMON_AER_MASK                                                                    0x46001a
19679 #define regBIF1_PCIE_COMMON_AER_MASK_BASE_IDX                                                           5
19680 #define regBIF1_PCIE_CNTL2                                                                              0x46001c
19681 #define regBIF1_PCIE_CNTL2_BASE_IDX                                                                     5
19682 #define regBIF1_PCIE_RX_CNTL2                                                                           0x46001d
19683 #define regBIF1_PCIE_RX_CNTL2_BASE_IDX                                                                  5
19684 #define regBIF1_PCIE_CI_CNTL                                                                            0x460020
19685 #define regBIF1_PCIE_CI_CNTL_BASE_IDX                                                                   5
19686 #define regBIF1_PCIE_BUS_CNTL                                                                           0x460021
19687 #define regBIF1_PCIE_BUS_CNTL_BASE_IDX                                                                  5
19688 #define regBIF1_PCIE_LC_STATE6                                                                          0x460022
19689 #define regBIF1_PCIE_LC_STATE6_BASE_IDX                                                                 5
19690 #define regBIF1_PCIE_LC_STATE7                                                                          0x460023
19691 #define regBIF1_PCIE_LC_STATE7_BASE_IDX                                                                 5
19692 #define regBIF1_PCIE_LC_STATE8                                                                          0x460024
19693 #define regBIF1_PCIE_LC_STATE8_BASE_IDX                                                                 5
19694 #define regBIF1_PCIE_LC_STATE9                                                                          0x460025
19695 #define regBIF1_PCIE_LC_STATE9_BASE_IDX                                                                 5
19696 #define regBIF1_PCIE_LC_STATE10                                                                         0x460026
19697 #define regBIF1_PCIE_LC_STATE10_BASE_IDX                                                                5
19698 #define regBIF1_PCIE_LC_STATE11                                                                         0x460027
19699 #define regBIF1_PCIE_LC_STATE11_BASE_IDX                                                                5
19700 #define regBIF1_PCIE_LC_STATUS1                                                                         0x460028
19701 #define regBIF1_PCIE_LC_STATUS1_BASE_IDX                                                                5
19702 #define regBIF1_PCIE_LC_STATUS2                                                                         0x460029
19703 #define regBIF1_PCIE_LC_STATUS2_BASE_IDX                                                                5
19704 #define regBIF1_PCIE_WPR_CNTL                                                                           0x460030
19705 #define regBIF1_PCIE_WPR_CNTL_BASE_IDX                                                                  5
19706 #define regBIF1_PCIE_RX_LAST_TLP0                                                                       0x460031
19707 #define regBIF1_PCIE_RX_LAST_TLP0_BASE_IDX                                                              5
19708 #define regBIF1_PCIE_RX_LAST_TLP1                                                                       0x460032
19709 #define regBIF1_PCIE_RX_LAST_TLP1_BASE_IDX                                                              5
19710 #define regBIF1_PCIE_RX_LAST_TLP2                                                                       0x460033
19711 #define regBIF1_PCIE_RX_LAST_TLP2_BASE_IDX                                                              5
19712 #define regBIF1_PCIE_RX_LAST_TLP3                                                                       0x460034
19713 #define regBIF1_PCIE_RX_LAST_TLP3_BASE_IDX                                                              5
19714 #define regBIF1_PCIE_I2C_REG_ADDR_EXPAND                                                                0x46003a
19715 #define regBIF1_PCIE_I2C_REG_ADDR_EXPAND_BASE_IDX                                                       5
19716 #define regBIF1_PCIE_I2C_REG_DATA                                                                       0x46003b
19717 #define regBIF1_PCIE_I2C_REG_DATA_BASE_IDX                                                              5
19718 #define regBIF1_PCIE_CFG_CNTL                                                                           0x46003c
19719 #define regBIF1_PCIE_CFG_CNTL_BASE_IDX                                                                  5
19720 #define regBIF1_PCIE_LC_PM_CNTL                                                                         0x46003d
19721 #define regBIF1_PCIE_LC_PM_CNTL_BASE_IDX                                                                5
19722 #define regBIF1_PCIE_LC_PM_CNTL2                                                                        0x46003e
19723 #define regBIF1_PCIE_LC_PM_CNTL2_BASE_IDX                                                               5
19724 #define regBIF1_PCIE_P_CNTL                                                                             0x460040
19725 #define regBIF1_PCIE_P_CNTL_BASE_IDX                                                                    5
19726 #define regBIF1_PCIE_P_BUF_STATUS                                                                       0x460041
19727 #define regBIF1_PCIE_P_BUF_STATUS_BASE_IDX                                                              5
19728 #define regBIF1_PCIE_P_DECODER_STATUS                                                                   0x460042
19729 #define regBIF1_PCIE_P_DECODER_STATUS_BASE_IDX                                                          5
19730 #define regBIF1_PCIE_P_MISC_STATUS                                                                      0x460043
19731 #define regBIF1_PCIE_P_MISC_STATUS_BASE_IDX                                                             5
19732 #define regBIF1_PCIE_P_RCV_L0S_FTS_DET                                                                  0x460050
19733 #define regBIF1_PCIE_P_RCV_L0S_FTS_DET_BASE_IDX                                                         5
19734 #define regBIF1_PCIE_RX_AD                                                                              0x460062
19735 #define regBIF1_PCIE_RX_AD_BASE_IDX                                                                     5
19736 #define regBIF1_PCIE_SDP_CTRL                                                                           0x460063
19737 #define regBIF1_PCIE_SDP_CTRL_BASE_IDX                                                                  5
19738 #define regBIF1_NBIO_CLKREQb_MAP_CNTL                                                                   0x460064
19739 #define regBIF1_NBIO_CLKREQb_MAP_CNTL_BASE_IDX                                                          5
19740 #define regBIF1_PCIE_SDP_SWUS_SLV_ATTR_CTRL                                                             0x460065
19741 #define regBIF1_PCIE_SDP_SWUS_SLV_ATTR_CTRL_BASE_IDX                                                    5
19742 #define regBIF1_PCIE_SDP_RC_SLV_ATTR_CTRL                                                               0x460066
19743 #define regBIF1_PCIE_SDP_RC_SLV_ATTR_CTRL_BASE_IDX                                                      5
19744 #define regBIF1_NBIO_CLKREQb_MAP_CNTL2                                                                  0x460067
19745 #define regBIF1_NBIO_CLKREQb_MAP_CNTL2_BASE_IDX                                                         5
19746 #define regBIF1_PCIE_SDP_CTRL2                                                                          0x460068
19747 #define regBIF1_PCIE_SDP_CTRL2_BASE_IDX                                                                 5
19748 #define regBIF1_PCIE_PERF_COUNT_CNTL                                                                    0x460080
19749 #define regBIF1_PCIE_PERF_COUNT_CNTL_BASE_IDX                                                           5
19750 #define regBIF1_PCIE_PERF_CNTL_TXCLK1                                                                   0x460081
19751 #define regBIF1_PCIE_PERF_CNTL_TXCLK1_BASE_IDX                                                          5
19752 #define regBIF1_PCIE_PERF_COUNT0_TXCLK1                                                                 0x460082
19753 #define regBIF1_PCIE_PERF_COUNT0_TXCLK1_BASE_IDX                                                        5
19754 #define regBIF1_PCIE_PERF_COUNT1_TXCLK1                                                                 0x460083
19755 #define regBIF1_PCIE_PERF_COUNT1_TXCLK1_BASE_IDX                                                        5
19756 #define regBIF1_PCIE_PERF_CNTL_TXCLK2                                                                   0x460084
19757 #define regBIF1_PCIE_PERF_CNTL_TXCLK2_BASE_IDX                                                          5
19758 #define regBIF1_PCIE_PERF_COUNT0_TXCLK2                                                                 0x460085
19759 #define regBIF1_PCIE_PERF_COUNT0_TXCLK2_BASE_IDX                                                        5
19760 #define regBIF1_PCIE_PERF_COUNT1_TXCLK2                                                                 0x460086
19761 #define regBIF1_PCIE_PERF_COUNT1_TXCLK2_BASE_IDX                                                        5
19762 #define regBIF1_PCIE_PERF_CNTL_TXCLK3                                                                   0x460087
19763 #define regBIF1_PCIE_PERF_CNTL_TXCLK3_BASE_IDX                                                          5
19764 #define regBIF1_PCIE_PERF_COUNT0_TXCLK3                                                                 0x460088
19765 #define regBIF1_PCIE_PERF_COUNT0_TXCLK3_BASE_IDX                                                        5
19766 #define regBIF1_PCIE_PERF_COUNT1_TXCLK3                                                                 0x460089
19767 #define regBIF1_PCIE_PERF_COUNT1_TXCLK3_BASE_IDX                                                        5
19768 #define regBIF1_PCIE_PERF_CNTL_TXCLK4                                                                   0x46008a
19769 #define regBIF1_PCIE_PERF_CNTL_TXCLK4_BASE_IDX                                                          5
19770 #define regBIF1_PCIE_PERF_COUNT0_TXCLK4                                                                 0x46008b
19771 #define regBIF1_PCIE_PERF_COUNT0_TXCLK4_BASE_IDX                                                        5
19772 #define regBIF1_PCIE_PERF_COUNT1_TXCLK4                                                                 0x46008c
19773 #define regBIF1_PCIE_PERF_COUNT1_TXCLK4_BASE_IDX                                                        5
19774 #define regBIF1_PCIE_PERF_CNTL_EVENT_LC_PORT_SEL                                                        0x460093
19775 #define regBIF1_PCIE_PERF_CNTL_EVENT_LC_PORT_SEL_BASE_IDX                                               5
19776 #define regBIF1_PCIE_PERF_CNTL_EVENT_CI_PORT_SEL                                                        0x460094
19777 #define regBIF1_PCIE_PERF_CNTL_EVENT_CI_PORT_SEL_BASE_IDX                                               5
19778 #define regBIF1_PCIE_PERF_CNTL_TXCLK5                                                                   0x460096
19779 #define regBIF1_PCIE_PERF_CNTL_TXCLK5_BASE_IDX                                                          5
19780 #define regBIF1_PCIE_PERF_COUNT0_TXCLK5                                                                 0x460097
19781 #define regBIF1_PCIE_PERF_COUNT0_TXCLK5_BASE_IDX                                                        5
19782 #define regBIF1_PCIE_PERF_COUNT1_TXCLK5                                                                 0x460098
19783 #define regBIF1_PCIE_PERF_COUNT1_TXCLK5_BASE_IDX                                                        5
19784 #define regBIF1_PCIE_PERF_CNTL_TXCLK6                                                                   0x460099
19785 #define regBIF1_PCIE_PERF_CNTL_TXCLK6_BASE_IDX                                                          5
19786 #define regBIF1_PCIE_PERF_COUNT0_TXCLK6                                                                 0x46009a
19787 #define regBIF1_PCIE_PERF_COUNT0_TXCLK6_BASE_IDX                                                        5
19788 #define regBIF1_PCIE_PERF_COUNT1_TXCLK6                                                                 0x46009b
19789 #define regBIF1_PCIE_PERF_COUNT1_TXCLK6_BASE_IDX                                                        5
19790 #define regBIF1_PCIE_STRAP_F0                                                                           0x4600b0
19791 #define regBIF1_PCIE_STRAP_F0_BASE_IDX                                                                  5
19792 #define regBIF1_PCIE_STRAP_NTB                                                                          0x4600b1
19793 #define regBIF1_PCIE_STRAP_NTB_BASE_IDX                                                                 5
19794 #define regBIF1_PCIE_STRAP_MISC                                                                         0x4600c0
19795 #define regBIF1_PCIE_STRAP_MISC_BASE_IDX                                                                5
19796 #define regBIF1_PCIE_STRAP_MISC2                                                                        0x4600c1
19797 #define regBIF1_PCIE_STRAP_MISC2_BASE_IDX                                                               5
19798 #define regBIF1_PCIE_STRAP_PI                                                                           0x4600c2
19799 #define regBIF1_PCIE_STRAP_PI_BASE_IDX                                                                  5
19800 #define regBIF1_PCIE_STRAP_I2C_BD                                                                       0x4600c4
19801 #define regBIF1_PCIE_STRAP_I2C_BD_BASE_IDX                                                              5
19802 #define regBIF1_PCIE_PRBS_CLR                                                                           0x4600c8
19803 #define regBIF1_PCIE_PRBS_CLR_BASE_IDX                                                                  5
19804 #define regBIF1_PCIE_PRBS_STATUS1                                                                       0x4600c9
19805 #define regBIF1_PCIE_PRBS_STATUS1_BASE_IDX                                                              5
19806 #define regBIF1_PCIE_PRBS_STATUS2                                                                       0x4600ca
19807 #define regBIF1_PCIE_PRBS_STATUS2_BASE_IDX                                                              5
19808 #define regBIF1_PCIE_PRBS_FREERUN                                                                       0x4600cb
19809 #define regBIF1_PCIE_PRBS_FREERUN_BASE_IDX                                                              5
19810 #define regBIF1_PCIE_PRBS_MISC                                                                          0x4600cc
19811 #define regBIF1_PCIE_PRBS_MISC_BASE_IDX                                                                 5
19812 #define regBIF1_PCIE_PRBS_USER_PATTERN                                                                  0x4600cd
19813 #define regBIF1_PCIE_PRBS_USER_PATTERN_BASE_IDX                                                         5
19814 #define regBIF1_PCIE_PRBS_LO_BITCNT                                                                     0x4600ce
19815 #define regBIF1_PCIE_PRBS_LO_BITCNT_BASE_IDX                                                            5
19816 #define regBIF1_PCIE_PRBS_HI_BITCNT                                                                     0x4600cf
19817 #define regBIF1_PCIE_PRBS_HI_BITCNT_BASE_IDX                                                            5
19818 #define regBIF1_PCIE_PRBS_ERRCNT_0                                                                      0x4600d0
19819 #define regBIF1_PCIE_PRBS_ERRCNT_0_BASE_IDX                                                             5
19820 #define regBIF1_PCIE_PRBS_ERRCNT_1                                                                      0x4600d1
19821 #define regBIF1_PCIE_PRBS_ERRCNT_1_BASE_IDX                                                             5
19822 #define regBIF1_PCIE_PRBS_ERRCNT_2                                                                      0x4600d2
19823 #define regBIF1_PCIE_PRBS_ERRCNT_2_BASE_IDX                                                             5
19824 #define regBIF1_PCIE_PRBS_ERRCNT_3                                                                      0x4600d3
19825 #define regBIF1_PCIE_PRBS_ERRCNT_3_BASE_IDX                                                             5
19826 #define regBIF1_PCIE_PRBS_ERRCNT_4                                                                      0x4600d4
19827 #define regBIF1_PCIE_PRBS_ERRCNT_4_BASE_IDX                                                             5
19828 #define regBIF1_PCIE_PRBS_ERRCNT_5                                                                      0x4600d5
19829 #define regBIF1_PCIE_PRBS_ERRCNT_5_BASE_IDX                                                             5
19830 #define regBIF1_PCIE_PRBS_ERRCNT_6                                                                      0x4600d6
19831 #define regBIF1_PCIE_PRBS_ERRCNT_6_BASE_IDX                                                             5
19832 #define regBIF1_PCIE_PRBS_ERRCNT_7                                                                      0x4600d7
19833 #define regBIF1_PCIE_PRBS_ERRCNT_7_BASE_IDX                                                             5
19834 #define regBIF1_PCIE_PRBS_ERRCNT_8                                                                      0x4600d8
19835 #define regBIF1_PCIE_PRBS_ERRCNT_8_BASE_IDX                                                             5
19836 #define regBIF1_PCIE_PRBS_ERRCNT_9                                                                      0x4600d9
19837 #define regBIF1_PCIE_PRBS_ERRCNT_9_BASE_IDX                                                             5
19838 #define regBIF1_PCIE_PRBS_ERRCNT_10                                                                     0x4600da
19839 #define regBIF1_PCIE_PRBS_ERRCNT_10_BASE_IDX                                                            5
19840 #define regBIF1_PCIE_PRBS_ERRCNT_11                                                                     0x4600db
19841 #define regBIF1_PCIE_PRBS_ERRCNT_11_BASE_IDX                                                            5
19842 #define regBIF1_PCIE_PRBS_ERRCNT_12                                                                     0x4600dc
19843 #define regBIF1_PCIE_PRBS_ERRCNT_12_BASE_IDX                                                            5
19844 #define regBIF1_PCIE_PRBS_ERRCNT_13                                                                     0x4600dd
19845 #define regBIF1_PCIE_PRBS_ERRCNT_13_BASE_IDX                                                            5
19846 #define regBIF1_PCIE_PRBS_ERRCNT_14                                                                     0x4600de
19847 #define regBIF1_PCIE_PRBS_ERRCNT_14_BASE_IDX                                                            5
19848 #define regBIF1_PCIE_PRBS_ERRCNT_15                                                                     0x4600df
19849 #define regBIF1_PCIE_PRBS_ERRCNT_15_BASE_IDX                                                            5
19850 #define regBIF1_SWRST_COMMAND_STATUS                                                                    0x460100
19851 #define regBIF1_SWRST_COMMAND_STATUS_BASE_IDX                                                           5
19852 #define regBIF1_SWRST_GENERAL_CONTROL                                                                   0x460101
19853 #define regBIF1_SWRST_GENERAL_CONTROL_BASE_IDX                                                          5
19854 #define regBIF1_SWRST_COMMAND_0                                                                         0x460102
19855 #define regBIF1_SWRST_COMMAND_0_BASE_IDX                                                                5
19856 #define regBIF1_SWRST_COMMAND_1                                                                         0x460103
19857 #define regBIF1_SWRST_COMMAND_1_BASE_IDX                                                                5
19858 #define regBIF1_SWRST_CONTROL_0                                                                         0x460104
19859 #define regBIF1_SWRST_CONTROL_0_BASE_IDX                                                                5
19860 #define regBIF1_SWRST_CONTROL_1                                                                         0x460105
19861 #define regBIF1_SWRST_CONTROL_1_BASE_IDX                                                                5
19862 #define regBIF1_SWRST_CONTROL_2                                                                         0x460106
19863 #define regBIF1_SWRST_CONTROL_2_BASE_IDX                                                                5
19864 #define regBIF1_SWRST_CONTROL_3                                                                         0x460107
19865 #define regBIF1_SWRST_CONTROL_3_BASE_IDX                                                                5
19866 #define regBIF1_SWRST_CONTROL_4                                                                         0x460108
19867 #define regBIF1_SWRST_CONTROL_4_BASE_IDX                                                                5
19868 #define regBIF1_SWRST_CONTROL_5                                                                         0x460109
19869 #define regBIF1_SWRST_CONTROL_5_BASE_IDX                                                                5
19870 #define regBIF1_SWRST_CONTROL_6                                                                         0x46010a
19871 #define regBIF1_SWRST_CONTROL_6_BASE_IDX                                                                5
19872 #define regBIF1_SWRST_EP_COMMAND_0                                                                      0x46010b
19873 #define regBIF1_SWRST_EP_COMMAND_0_BASE_IDX                                                             5
19874 #define regBIF1_SWRST_EP_CONTROL_0                                                                      0x46010c
19875 #define regBIF1_SWRST_EP_CONTROL_0_BASE_IDX                                                             5
19876 #define regBIF1_CPM_CONTROL                                                                             0x460118
19877 #define regBIF1_CPM_CONTROL_BASE_IDX                                                                    5
19878 #define regBIF1_CPM_SPLIT_CONTROL                                                                       0x460119
19879 #define regBIF1_CPM_SPLIT_CONTROL_BASE_IDX                                                              5
19880 #define regBIF1_CPM_CONTROL_EXT                                                                         0x46011a
19881 #define regBIF1_CPM_CONTROL_EXT_BASE_IDX                                                                5
19882 #define regBIF1_SMN_APERTURE_ID_A                                                                       0x46011d
19883 #define regBIF1_SMN_APERTURE_ID_A_BASE_IDX                                                              5
19884 #define regBIF1_SMN_APERTURE_ID_B                                                                       0x46011e
19885 #define regBIF1_SMN_APERTURE_ID_B_BASE_IDX                                                              5
19886 #define regBIF1_LNCNT_CONTROL                                                                           0x460125
19887 #define regBIF1_LNCNT_CONTROL_BASE_IDX                                                                  5
19888 #define regBIF1_SMU_HP_STATUS_UPDATE                                                                    0x46012c
19889 #define regBIF1_SMU_HP_STATUS_UPDATE_BASE_IDX                                                           5
19890 #define regBIF1_HP_SMU_COMMAND_UPDATE                                                                   0x46012d
19891 #define regBIF1_HP_SMU_COMMAND_UPDATE_BASE_IDX                                                          5
19892 #define regBIF1_SMU_HP_END_OF_INTERRUPT                                                                 0x46012e
19893 #define regBIF1_SMU_HP_END_OF_INTERRUPT_BASE_IDX                                                        5
19894 #define regBIF1_SMU_INT_PIN_SHARING_PORT_INDICATOR                                                      0x46012f
19895 #define regBIF1_SMU_INT_PIN_SHARING_PORT_INDICATOR_BASE_IDX                                             5
19896 #define regBIF1_PCIE_PGMST_CNTL                                                                         0x460130
19897 #define regBIF1_PCIE_PGMST_CNTL_BASE_IDX                                                                5
19898 #define regBIF1_PCIE_PGSLV_CNTL                                                                         0x460131
19899 #define regBIF1_PCIE_PGSLV_CNTL_BASE_IDX                                                                5
19900 #define regBIF1_LC_CPM_CONTROL_0                                                                        0x460133
19901 #define regBIF1_LC_CPM_CONTROL_0_BASE_IDX                                                               5
19902 #define regBIF1_LC_CPM_CONTROL_1                                                                        0x460134
19903 #define regBIF1_LC_CPM_CONTROL_1_BASE_IDX                                                               5
19904 #define regBIF1_PCIE_RXMARGIN_CONTROL_CAPABILITIES                                                      0x460135
19905 #define regBIF1_PCIE_RXMARGIN_CONTROL_CAPABILITIES_BASE_IDX                                             5
19906 #define regBIF1_PCIE_RXMARGIN_1_SETTINGS                                                                0x460136
19907 #define regBIF1_PCIE_RXMARGIN_1_SETTINGS_BASE_IDX                                                       5
19908 #define regBIF1_PCIE_RXMARGIN_2_SETTINGS                                                                0x460137
19909 #define regBIF1_PCIE_RXMARGIN_2_SETTINGS_BASE_IDX                                                       5
19910 #define regBIF1_PCIE_PRESENCE_DETECT_SELECT                                                             0x460138
19911 #define regBIF1_PCIE_PRESENCE_DETECT_SELECT_BASE_IDX                                                    5
19912 #define regBIF1_PCIE_LC_DEBUG_CNTL                                                                      0x460139
19913 #define regBIF1_PCIE_LC_DEBUG_CNTL_BASE_IDX                                                             5
19914 #define regBIF1_SMU_INT_PIN_SHARING_PORT_INDICATOR_TWO                                                  0x46013a
19915 #define regBIF1_SMU_INT_PIN_SHARING_PORT_INDICATOR_TWO_BASE_IDX                                         5
19916 #define regBIF1_PCIE_TX_LAST_TLP0                                                                       0x460180
19917 #define regBIF1_PCIE_TX_LAST_TLP0_BASE_IDX                                                              5
19918 #define regBIF1_PCIE_TX_LAST_TLP1                                                                       0x460181
19919 #define regBIF1_PCIE_TX_LAST_TLP1_BASE_IDX                                                              5
19920 #define regBIF1_PCIE_TX_LAST_TLP2                                                                       0x460182
19921 #define regBIF1_PCIE_TX_LAST_TLP2_BASE_IDX                                                              5
19922 #define regBIF1_PCIE_TX_LAST_TLP3                                                                       0x460183
19923 #define regBIF1_PCIE_TX_LAST_TLP3_BASE_IDX                                                              5
19924 #define regBIF1_PCIE_TX_TRACKING_ADDR_LO                                                                0x460184
19925 #define regBIF1_PCIE_TX_TRACKING_ADDR_LO_BASE_IDX                                                       5
19926 #define regBIF1_PCIE_TX_TRACKING_ADDR_HI                                                                0x460185
19927 #define regBIF1_PCIE_TX_TRACKING_ADDR_HI_BASE_IDX                                                       5
19928 #define regBIF1_PCIE_TX_TRACKING_CTRL_STATUS                                                            0x460186
19929 #define regBIF1_PCIE_TX_TRACKING_CTRL_STATUS_BASE_IDX                                                   5
19930 #define regBIF1_PCIE_TX_CTRL_4                                                                          0x46018b
19931 #define regBIF1_PCIE_TX_CTRL_4_BASE_IDX                                                                 5
19932 #define regBIF1_PCIE_TX_STATUS                                                                          0x460194
19933 #define regBIF1_PCIE_TX_STATUS_BASE_IDX                                                                 5
19934 #define regBIF1_PCIE_TX_F0_ATTR_CNTL                                                                    0x46019c
19935 #define regBIF1_PCIE_TX_F0_ATTR_CNTL_BASE_IDX                                                           5
19936 #define regBIF1_PCIE_TX_SWUS_ATTR_CNTL                                                                  0x46019d
19937 #define regBIF1_PCIE_TX_SWUS_ATTR_CNTL_BASE_IDX                                                         5
19938 #define regBIF1_PCIE_BW_BY_UNITID                                                                       0x4601c0
19939 #define regBIF1_PCIE_BW_BY_UNITID_BASE_IDX                                                              5
19940 #define regBIF1_PCIE_MST_CTRL_1                                                                         0x4601c4
19941 #define regBIF1_PCIE_MST_CTRL_1_BASE_IDX                                                                5
19942 #define regBIF1_PCIE_HIP_REG0                                                                           0x4601e0
19943 #define regBIF1_PCIE_HIP_REG0_BASE_IDX                                                                  5
19944 #define regBIF1_PCIE_HIP_REG1                                                                           0x4601e1
19945 #define regBIF1_PCIE_HIP_REG1_BASE_IDX                                                                  5
19946 #define regBIF1_PCIE_HIP_REG2                                                                           0x4601e2
19947 #define regBIF1_PCIE_HIP_REG2_BASE_IDX                                                                  5
19948 #define regBIF1_PCIE_HIP_REG3                                                                           0x4601e3
19949 #define regBIF1_PCIE_HIP_REG3_BASE_IDX                                                                  5
19950 #define regBIF1_PCIE_HIP_REG4                                                                           0x4601e4
19951 #define regBIF1_PCIE_HIP_REG4_BASE_IDX                                                                  5
19952 #define regBIF1_PCIE_HIP_REG5                                                                           0x4601e5
19953 #define regBIF1_PCIE_HIP_REG5_BASE_IDX                                                                  5
19954 #define regBIF1_PCIE_HIP_REG6                                                                           0x4601e6
19955 #define regBIF1_PCIE_HIP_REG6_BASE_IDX                                                                  5
19956 #define regBIF1_PCIE_HIP_REG7                                                                           0x4601e7
19957 #define regBIF1_PCIE_HIP_REG7_BASE_IDX                                                                  5
19958 #define regBIF1_PCIE_HIP_REG8                                                                           0x4601e8
19959 #define regBIF1_PCIE_HIP_REG8_BASE_IDX                                                                  5
19960 #define regBIF1_SMU_PCIE_FENCED1_REG                                                                    0x460200
19961 #define regBIF1_SMU_PCIE_FENCED1_REG_BASE_IDX                                                           5
19962 #define regBIF1_SMU_PCIE_FENCED2_REG                                                                    0x460201
19963 #define regBIF1_SMU_PCIE_FENCED2_REG_BASE_IDX                                                           5
19964 #define regBIF1_PCIE_PERF_CNTL_TXCLK7                                                                   0x460222
19965 #define regBIF1_PCIE_PERF_CNTL_TXCLK7_BASE_IDX                                                          5
19966 #define regBIF1_PCIE_PERF_COUNT0_TXCLK7                                                                 0x460223
19967 #define regBIF1_PCIE_PERF_COUNT0_TXCLK7_BASE_IDX                                                        5
19968 #define regBIF1_PCIE_PERF_COUNT1_TXCLK7                                                                 0x460224
19969 #define regBIF1_PCIE_PERF_COUNT1_TXCLK7_BASE_IDX                                                        5
19970 #define regBIF1_PCIE_PERF_CNTL_TXCLK8                                                                   0x460225
19971 #define regBIF1_PCIE_PERF_CNTL_TXCLK8_BASE_IDX                                                          5
19972 #define regBIF1_PCIE_PERF_COUNT0_TXCLK8                                                                 0x460226
19973 #define regBIF1_PCIE_PERF_COUNT0_TXCLK8_BASE_IDX                                                        5
19974 #define regBIF1_PCIE_PERF_COUNT1_TXCLK8                                                                 0x460227
19975 #define regBIF1_PCIE_PERF_COUNT1_TXCLK8_BASE_IDX                                                        5
19976 #define regBIF1_PCIE_PERF_CNTL_TXCLK9                                                                   0x460228
19977 #define regBIF1_PCIE_PERF_CNTL_TXCLK9_BASE_IDX                                                          5
19978 #define regBIF1_PCIE_PERF_COUNT0_TXCLK9                                                                 0x460229
19979 #define regBIF1_PCIE_PERF_COUNT0_TXCLK9_BASE_IDX                                                        5
19980 #define regBIF1_PCIE_PERF_COUNT1_TXCLK9                                                                 0x46022a
19981 #define regBIF1_PCIE_PERF_COUNT1_TXCLK9_BASE_IDX                                                        5
19982 #define regBIF1_PCIE_PERF_CNTL_TXCLK10                                                                  0x46022b
19983 #define regBIF1_PCIE_PERF_CNTL_TXCLK10_BASE_IDX                                                         5
19984 #define regBIF1_PCIE_PERF_COUNT0_TXCLK10                                                                0x46022c
19985 #define regBIF1_PCIE_PERF_COUNT0_TXCLK10_BASE_IDX                                                       5
19986 #define regBIF1_PCIE_PERF_COUNT1_TXCLK10                                                                0x46022d
19987 #define regBIF1_PCIE_PERF_COUNT1_TXCLK10_BASE_IDX                                                       5
19988 
19989 
19990 // addressBlock: nbio_iohub_nb_nbcfg_nb_cfgdec
19991 // base address: 0x13b00000
19992 #define regNB_NBCFG0_NBCFG_SCRATCH_4                                                                    0xe8001e
19993 #define regNB_NBCFG0_NBCFG_SCRATCH_4_BASE_IDX                                                           5
19994 
19995 
19996 // addressBlock: nbio_iohub_nb_fastreg_fastreg_cfgdec
19997 // base address: 0x13b07000
19998 #define regFASTREG_APERTURE                                                                             0xe81c00
19999 #define regFASTREG_APERTURE_BASE_IDX                                                                    5
20000 
20001 
20002 // addressBlock: nbio_iohub_nb_misc_misc_cfgdec
20003 // base address: 0x13b10000
20004 #define regNB_CNTL                                                                                      0xe84000
20005 #define regNB_CNTL_BASE_IDX                                                                             5
20006 #define regNB_SPARE1                                                                                    0xe84003
20007 #define regNB_SPARE1_BASE_IDX                                                                           5
20008 #define regNB_SPARE2                                                                                    0xe84004
20009 #define regNB_SPARE2_BASE_IDX                                                                           5
20010 #define regNB_REVID                                                                                     0xe84005
20011 #define regNB_REVID_BASE_IDX                                                                            5
20012 #define regNBIO_LCLK_DS_MASK                                                                            0xe84009
20013 #define regNBIO_LCLK_DS_MASK_BASE_IDX                                                                   5
20014 #define regNB_BUS_NUM_CNTL                                                                              0xe84011
20015 #define regNB_BUS_NUM_CNTL_BASE_IDX                                                                     5
20016 #define regNB_MMIOBASE                                                                                  0xe84017
20017 #define regNB_MMIOBASE_BASE_IDX                                                                         5
20018 #define regNB_MMIOLIMIT                                                                                 0xe84018
20019 #define regNB_MMIOLIMIT_BASE_IDX                                                                        5
20020 #define regNB_LOWER_TOP_OF_DRAM2                                                                        0xe84019
20021 #define regNB_LOWER_TOP_OF_DRAM2_BASE_IDX                                                               5
20022 #define regNB_UPPER_TOP_OF_DRAM2                                                                        0xe8401a
20023 #define regNB_UPPER_TOP_OF_DRAM2_BASE_IDX                                                               5
20024 #define regNB_LOWER_DRAM2_BASE                                                                          0xe8401b
20025 #define regNB_LOWER_DRAM2_BASE_BASE_IDX                                                                 5
20026 #define regNB_UPPER_DRAM2_BASE                                                                          0xe8401c
20027 #define regNB_UPPER_DRAM2_BASE_BASE_IDX                                                                 5
20028 #define regSB_LOCATION                                                                                  0xe8401f
20029 #define regSB_LOCATION_BASE_IDX                                                                         5
20030 #define regSW_US_LOCATION                                                                               0xe84020
20031 #define regSW_US_LOCATION_BASE_IDX                                                                      5
20032 #define regNB_PROG_DEVICE_REMAP_PBr0                                                                    0xe8402e
20033 #define regNB_PROG_DEVICE_REMAP_PBr0_BASE_IDX                                                           5
20034 #define regNB_PROG_DEVICE_REMAP_PBr1                                                                    0xe8402f
20035 #define regNB_PROG_DEVICE_REMAP_PBr1_BASE_IDX                                                           5
20036 #define regNB_PROG_DEVICE_REMAP_PBr2                                                                    0xe84030
20037 #define regNB_PROG_DEVICE_REMAP_PBr2_BASE_IDX                                                           5
20038 #define regNB_PROG_DEVICE_REMAP_PBr3                                                                    0xe84031
20039 #define regNB_PROG_DEVICE_REMAP_PBr3_BASE_IDX                                                           5
20040 #define regNB_PROG_DEVICE_REMAP_PBr4                                                                    0xe84032
20041 #define regNB_PROG_DEVICE_REMAP_PBr4_BASE_IDX                                                           5
20042 #define regNB_PROG_DEVICE_REMAP_PBr5                                                                    0xe84033
20043 #define regNB_PROG_DEVICE_REMAP_PBr5_BASE_IDX                                                           5
20044 #define regNB_PROG_DEVICE_REMAP_PBr6                                                                    0xe84034
20045 #define regNB_PROG_DEVICE_REMAP_PBr6_BASE_IDX                                                           5
20046 #define regNB_PROG_DEVICE_REMAP_PBr7                                                                    0xe84035
20047 #define regNB_PROG_DEVICE_REMAP_PBr7_BASE_IDX                                                           5
20048 #define regNB_PROG_DEVICE_REMAP_PBr8                                                                    0xe84036
20049 #define regNB_PROG_DEVICE_REMAP_PBr8_BASE_IDX                                                           5
20050 #define regNB_PROG_DEVICE_REMAP_PBr10                                                                   0xe84038
20051 #define regNB_PROG_DEVICE_REMAP_PBr10_BASE_IDX                                                          5
20052 #define regNB_PROG_DEVICE_REMAP_PBr11                                                                   0xe84039
20053 #define regNB_PROG_DEVICE_REMAP_PBr11_BASE_IDX                                                          5
20054 #define regNB_PROG_DEVICE_REMAP_PBr12                                                                   0xe8403a
20055 #define regNB_PROG_DEVICE_REMAP_PBr12_BASE_IDX                                                          5
20056 #define regNB_PROG_DEVICE_REMAP_PBr13                                                                   0xe8403b
20057 #define regNB_PROG_DEVICE_REMAP_PBr13_BASE_IDX                                                          5
20058 #define regNB_PROG_DEVICE_REMAP_PBr14                                                                   0xe8403c
20059 #define regNB_PROG_DEVICE_REMAP_PBr14_BASE_IDX                                                          5
20060 #define regNB_PROG_DEVICE_REMAP_PBr15                                                                   0xe8403d
20061 #define regNB_PROG_DEVICE_REMAP_PBr15_BASE_IDX                                                          5
20062 #define regNB_PROG_DEVICE_REMAP_PBr16                                                                   0xe8403e
20063 #define regNB_PROG_DEVICE_REMAP_PBr16_BASE_IDX                                                          5
20064 #define regNB_PROG_DEVICE_REMAP_PBr17                                                                   0xe8403f
20065 #define regNB_PROG_DEVICE_REMAP_PBr17_BASE_IDX                                                          5
20066 #define regNB_PROG_DEVICE_REMAP_PBr18                                                                   0xe84040
20067 #define regNB_PROG_DEVICE_REMAP_PBr18_BASE_IDX                                                          5
20068 #define regNB_PROG_DEVICE_REMAP_PBr19                                                                   0xe84041
20069 #define regNB_PROG_DEVICE_REMAP_PBr19_BASE_IDX                                                          5
20070 #define regSW_NMI_CNTL                                                                                  0xe84042
20071 #define regSW_NMI_CNTL_BASE_IDX                                                                         5
20072 #define regSW_SMI_CNTL                                                                                  0xe84043
20073 #define regSW_SMI_CNTL_BASE_IDX                                                                         5
20074 #define regSW_SCI_CNTL                                                                                  0xe84044
20075 #define regSW_SCI_CNTL_BASE_IDX                                                                         5
20076 #define regAPML_SW_STATUS                                                                               0xe84045
20077 #define regAPML_SW_STATUS_BASE_IDX                                                                      5
20078 #define regSW_GIC_SPI_CNTL                                                                              0xe84047
20079 #define regSW_GIC_SPI_CNTL_BASE_IDX                                                                     5
20080 #define regSW_SYNCFLOOD_CNTL                                                                            0xe84049
20081 #define regSW_SYNCFLOOD_CNTL_BASE_IDX                                                                   5
20082 #define regNB_TOP_OF_DRAM3                                                                              0xe8404e
20083 #define regNB_TOP_OF_DRAM3_BASE_IDX                                                                     5
20084 #define regCAM_CONTROL                                                                                  0xe84052
20085 #define regCAM_CONTROL_BASE_IDX                                                                         5
20086 #define regCAM_TARGET_INDEX_ADDR_BOTTOM                                                                 0xe84053
20087 #define regCAM_TARGET_INDEX_ADDR_BOTTOM_BASE_IDX                                                        5
20088 #define regCAM_TARGET_INDEX_ADDR_TOP                                                                    0xe84054
20089 #define regCAM_TARGET_INDEX_ADDR_TOP_BASE_IDX                                                           5
20090 #define regCAM_TARGET_INDEX_DATA                                                                        0xe84055
20091 #define regCAM_TARGET_INDEX_DATA_BASE_IDX                                                               5
20092 #define regCAM_TARGET_INDEX_DATA_MASK                                                                   0xe84056
20093 #define regCAM_TARGET_INDEX_DATA_MASK_BASE_IDX                                                          5
20094 #define regCAM_TARGET_DATA_ADDR_BOTTOM                                                                  0xe84057
20095 #define regCAM_TARGET_DATA_ADDR_BOTTOM_BASE_IDX                                                         5
20096 #define regCAM_TARGET_DATA_ADDR_TOP                                                                     0xe84059
20097 #define regCAM_TARGET_DATA_ADDR_TOP_BASE_IDX                                                            5
20098 #define regCAM_TARGET_DATA                                                                              0xe8405a
20099 #define regCAM_TARGET_DATA_BASE_IDX                                                                     5
20100 #define regCAM_TARGET_DATA_MASK                                                                         0xe8405b
20101 #define regCAM_TARGET_DATA_MASK_BASE_IDX                                                                5
20102 #define regP_DMA_DROPPED_LOG_LOWER                                                                      0xe84060
20103 #define regP_DMA_DROPPED_LOG_LOWER_BASE_IDX                                                             5
20104 #define regP_DMA_DROPPED_LOG_UPPER                                                                      0xe84061
20105 #define regP_DMA_DROPPED_LOG_UPPER_BASE_IDX                                                             5
20106 #define regNP_DMA_DROPPED_LOG_LOWER                                                                     0xe84062
20107 #define regNP_DMA_DROPPED_LOG_LOWER_BASE_IDX                                                            5
20108 #define regNP_DMA_DROPPED_LOG_UPPER                                                                     0xe84063
20109 #define regNP_DMA_DROPPED_LOG_UPPER_BASE_IDX                                                            5
20110 #define regPCIE_VDM_NODE0_CTRL4                                                                         0xe84064
20111 #define regPCIE_VDM_NODE0_CTRL4_BASE_IDX                                                                5
20112 #define regPCIE_VDM_CNTL2                                                                               0xe8408c
20113 #define regPCIE_VDM_CNTL2_BASE_IDX                                                                      5
20114 #define regPCIE_VDM_CNTL3                                                                               0xe8408d
20115 #define regPCIE_VDM_CNTL3_BASE_IDX                                                                      5
20116 #define regSTALL_CONTROL_XBARPORT0_0                                                                    0xe84090
20117 #define regSTALL_CONTROL_XBARPORT0_0_BASE_IDX                                                           5
20118 #define regSTALL_CONTROL_XBARPORT0_1                                                                    0xe84091
20119 #define regSTALL_CONTROL_XBARPORT0_1_BASE_IDX                                                           5
20120 #define regSTALL_CONTROL_XBARPORT1_0                                                                    0xe84093
20121 #define regSTALL_CONTROL_XBARPORT1_0_BASE_IDX                                                           5
20122 #define regSTALL_CONTROL_XBARPORT1_1                                                                    0xe84094
20123 #define regSTALL_CONTROL_XBARPORT1_1_BASE_IDX                                                           5
20124 #define regSTALL_CONTROL_XBARPORT2_0                                                                    0xe84096
20125 #define regSTALL_CONTROL_XBARPORT2_0_BASE_IDX                                                           5
20126 #define regSTALL_CONTROL_XBARPORT2_1                                                                    0xe84097
20127 #define regSTALL_CONTROL_XBARPORT2_1_BASE_IDX                                                           5
20128 #define regSTALL_CONTROL_XBARPORT3_0                                                                    0xe84099
20129 #define regSTALL_CONTROL_XBARPORT3_0_BASE_IDX                                                           5
20130 #define regSTALL_CONTROL_XBARPORT3_1                                                                    0xe8409a
20131 #define regSTALL_CONTROL_XBARPORT3_1_BASE_IDX                                                           5
20132 #define regSTALL_CONTROL_XBARPORT4_0                                                                    0xe8409c
20133 #define regSTALL_CONTROL_XBARPORT4_0_BASE_IDX                                                           5
20134 #define regSTALL_CONTROL_XBARPORT4_1                                                                    0xe8409d
20135 #define regSTALL_CONTROL_XBARPORT4_1_BASE_IDX                                                           5
20136 #define regSTALL_CONTROL_XBARPORT5_0                                                                    0xe8409f
20137 #define regSTALL_CONTROL_XBARPORT5_0_BASE_IDX                                                           5
20138 #define regSTALL_CONTROL_XBARPORT5_1                                                                    0xe840a0
20139 #define regSTALL_CONTROL_XBARPORT5_1_BASE_IDX                                                           5
20140 #define regSTALL_CONTROL_XBARPORT6_0                                                                    0xe840a2
20141 #define regSTALL_CONTROL_XBARPORT6_0_BASE_IDX                                                           5
20142 #define regSTALL_CONTROL_XBARPORT6_1                                                                    0xe840a3
20143 #define regSTALL_CONTROL_XBARPORT6_1_BASE_IDX                                                           5
20144 #define regNB_DRAM3_BASE                                                                                0xe840b1
20145 #define regNB_DRAM3_BASE_BASE_IDX                                                                       5
20146 #define regSMU_BASE_ADDR_LO                                                                             0xe840ba
20147 #define regSMU_BASE_ADDR_LO_BASE_IDX                                                                    5
20148 #define regSMU_BASE_ADDR_HI                                                                             0xe840bb
20149 #define regSMU_BASE_ADDR_HI_BASE_IDX                                                                    5
20150 #define regFASTREG_BASE_ADDR_LO                                                                         0xe840c0
20151 #define regFASTREG_BASE_ADDR_LO_BASE_IDX                                                                5
20152 #define regFASTREG_BASE_ADDR_HI                                                                         0xe840c1
20153 #define regFASTREG_BASE_ADDR_HI_BASE_IDX                                                                5
20154 #define regFASTREGCNTL_BASE_ADDR_LO                                                                     0xe840c2
20155 #define regFASTREGCNTL_BASE_ADDR_LO_BASE_IDX                                                            5
20156 #define regFASTREGCNTL_BASE_ADDR_HI                                                                     0xe840c3
20157 #define regFASTREGCNTL_BASE_ADDR_HI_BASE_IDX                                                            5
20158 #define regSCRATCH_4                                                                                    0xe840fc
20159 #define regSCRATCH_4_BASE_IDX                                                                           5
20160 #define regSCRATCH_5                                                                                    0xe840fd
20161 #define regSCRATCH_5_BASE_IDX                                                                           5
20162 #define regSMU_BLOCK_CPU                                                                                0xe840fe
20163 #define regSMU_BLOCK_CPU_BASE_IDX                                                                       5
20164 #define regSMU_BLOCK_CPU_STATUS                                                                         0xe840ff
20165 #define regSMU_BLOCK_CPU_STATUS_BASE_IDX                                                                5
20166 #define regTRAP_STATUS                                                                                  0xe84100
20167 #define regTRAP_STATUS_BASE_IDX                                                                         5
20168 #define regTRAP_REQUEST0                                                                                0xe84101
20169 #define regTRAP_REQUEST0_BASE_IDX                                                                       5
20170 #define regTRAP_REQUEST1                                                                                0xe84102
20171 #define regTRAP_REQUEST1_BASE_IDX                                                                       5
20172 #define regTRAP_REQUEST2                                                                                0xe84103
20173 #define regTRAP_REQUEST2_BASE_IDX                                                                       5
20174 #define regTRAP_REQUEST3                                                                                0xe84104
20175 #define regTRAP_REQUEST3_BASE_IDX                                                                       5
20176 #define regTRAP_REQUEST4                                                                                0xe84105
20177 #define regTRAP_REQUEST4_BASE_IDX                                                                       5
20178 #define regTRAP_REQUEST5                                                                                0xe84106
20179 #define regTRAP_REQUEST5_BASE_IDX                                                                       5
20180 #define regTRAP_REQUEST_DATASTRB0                                                                       0xe84108
20181 #define regTRAP_REQUEST_DATASTRB0_BASE_IDX                                                              5
20182 #define regTRAP_REQUEST_DATASTRB1                                                                       0xe84109
20183 #define regTRAP_REQUEST_DATASTRB1_BASE_IDX                                                              5
20184 #define regTRAP_REQUEST_DATA0                                                                           0xe84110
20185 #define regTRAP_REQUEST_DATA0_BASE_IDX                                                                  5
20186 #define regTRAP_REQUEST_DATA1                                                                           0xe84111
20187 #define regTRAP_REQUEST_DATA1_BASE_IDX                                                                  5
20188 #define regTRAP_REQUEST_DATA2                                                                           0xe84112
20189 #define regTRAP_REQUEST_DATA2_BASE_IDX                                                                  5
20190 #define regTRAP_REQUEST_DATA3                                                                           0xe84113
20191 #define regTRAP_REQUEST_DATA3_BASE_IDX                                                                  5
20192 #define regTRAP_REQUEST_DATA4                                                                           0xe84114
20193 #define regTRAP_REQUEST_DATA4_BASE_IDX                                                                  5
20194 #define regTRAP_REQUEST_DATA5                                                                           0xe84115
20195 #define regTRAP_REQUEST_DATA5_BASE_IDX                                                                  5
20196 #define regTRAP_REQUEST_DATA6                                                                           0xe84116
20197 #define regTRAP_REQUEST_DATA6_BASE_IDX                                                                  5
20198 #define regTRAP_REQUEST_DATA7                                                                           0xe84117
20199 #define regTRAP_REQUEST_DATA7_BASE_IDX                                                                  5
20200 #define regTRAP_REQUEST_DATA8                                                                           0xe84118
20201 #define regTRAP_REQUEST_DATA8_BASE_IDX                                                                  5
20202 #define regTRAP_REQUEST_DATA9                                                                           0xe84119
20203 #define regTRAP_REQUEST_DATA9_BASE_IDX                                                                  5
20204 #define regTRAP_REQUEST_DATA10                                                                          0xe8411a
20205 #define regTRAP_REQUEST_DATA10_BASE_IDX                                                                 5
20206 #define regTRAP_REQUEST_DATA11                                                                          0xe8411b
20207 #define regTRAP_REQUEST_DATA11_BASE_IDX                                                                 5
20208 #define regTRAP_REQUEST_DATA12                                                                          0xe8411c
20209 #define regTRAP_REQUEST_DATA12_BASE_IDX                                                                 5
20210 #define regTRAP_REQUEST_DATA13                                                                          0xe8411d
20211 #define regTRAP_REQUEST_DATA13_BASE_IDX                                                                 5
20212 #define regTRAP_REQUEST_DATA14                                                                          0xe8411e
20213 #define regTRAP_REQUEST_DATA14_BASE_IDX                                                                 5
20214 #define regTRAP_REQUEST_DATA15                                                                          0xe8411f
20215 #define regTRAP_REQUEST_DATA15_BASE_IDX                                                                 5
20216 #define regTRAP_RESPONSE_CONTROL                                                                        0xe84130
20217 #define regTRAP_RESPONSE_CONTROL_BASE_IDX                                                               5
20218 #define regTRAP_RESPONSE0                                                                               0xe84131
20219 #define regTRAP_RESPONSE0_BASE_IDX                                                                      5
20220 #define regTRAP_RESPONSE_DATA0                                                                          0xe84140
20221 #define regTRAP_RESPONSE_DATA0_BASE_IDX                                                                 5
20222 #define regTRAP_RESPONSE_DATA1                                                                          0xe84141
20223 #define regTRAP_RESPONSE_DATA1_BASE_IDX                                                                 5
20224 #define regTRAP_RESPONSE_DATA2                                                                          0xe84142
20225 #define regTRAP_RESPONSE_DATA2_BASE_IDX                                                                 5
20226 #define regTRAP_RESPONSE_DATA3                                                                          0xe84143
20227 #define regTRAP_RESPONSE_DATA3_BASE_IDX                                                                 5
20228 #define regTRAP_RESPONSE_DATA4                                                                          0xe84144
20229 #define regTRAP_RESPONSE_DATA4_BASE_IDX                                                                 5
20230 #define regTRAP_RESPONSE_DATA5                                                                          0xe84145
20231 #define regTRAP_RESPONSE_DATA5_BASE_IDX                                                                 5
20232 #define regTRAP_RESPONSE_DATA6                                                                          0xe84146
20233 #define regTRAP_RESPONSE_DATA6_BASE_IDX                                                                 5
20234 #define regTRAP_RESPONSE_DATA7                                                                          0xe84147
20235 #define regTRAP_RESPONSE_DATA7_BASE_IDX                                                                 5
20236 #define regTRAP_RESPONSE_DATA8                                                                          0xe84148
20237 #define regTRAP_RESPONSE_DATA8_BASE_IDX                                                                 5
20238 #define regTRAP_RESPONSE_DATA9                                                                          0xe84149
20239 #define regTRAP_RESPONSE_DATA9_BASE_IDX                                                                 5
20240 #define regTRAP_RESPONSE_DATA10                                                                         0xe8414a
20241 #define regTRAP_RESPONSE_DATA10_BASE_IDX                                                                5
20242 #define regTRAP_RESPONSE_DATA11                                                                         0xe8414b
20243 #define regTRAP_RESPONSE_DATA11_BASE_IDX                                                                5
20244 #define regTRAP_RESPONSE_DATA12                                                                         0xe8414c
20245 #define regTRAP_RESPONSE_DATA12_BASE_IDX                                                                5
20246 #define regTRAP_RESPONSE_DATA13                                                                         0xe8414d
20247 #define regTRAP_RESPONSE_DATA13_BASE_IDX                                                                5
20248 #define regTRAP_RESPONSE_DATA14                                                                         0xe8414e
20249 #define regTRAP_RESPONSE_DATA14_BASE_IDX                                                                5
20250 #define regTRAP_RESPONSE_DATA15                                                                         0xe8414f
20251 #define regTRAP_RESPONSE_DATA15_BASE_IDX                                                                5
20252 #define regTRAP0_CONTROL0                                                                               0xe84200
20253 #define regTRAP0_CONTROL0_BASE_IDX                                                                      5
20254 #define regTRAP0_ADDRESS_LO                                                                             0xe84202
20255 #define regTRAP0_ADDRESS_LO_BASE_IDX                                                                    5
20256 #define regTRAP0_ADDRESS_HI                                                                             0xe84203
20257 #define regTRAP0_ADDRESS_HI_BASE_IDX                                                                    5
20258 #define regTRAP0_COMMAND                                                                                0xe84204
20259 #define regTRAP0_COMMAND_BASE_IDX                                                                       5
20260 #define regTRAP0_ADDRESS_LO_MASK                                                                        0xe84206
20261 #define regTRAP0_ADDRESS_LO_MASK_BASE_IDX                                                               5
20262 #define regTRAP0_ADDRESS_HI_MASK                                                                        0xe84207
20263 #define regTRAP0_ADDRESS_HI_MASK_BASE_IDX                                                               5
20264 #define regTRAP0_COMMAND_MASK                                                                           0xe84208
20265 #define regTRAP0_COMMAND_MASK_BASE_IDX                                                                  5
20266 #define regTRAP1_CONTROL0                                                                               0xe84210
20267 #define regTRAP1_CONTROL0_BASE_IDX                                                                      5
20268 #define regTRAP1_ADDRESS_LO                                                                             0xe84212
20269 #define regTRAP1_ADDRESS_LO_BASE_IDX                                                                    5
20270 #define regTRAP1_ADDRESS_HI                                                                             0xe84213
20271 #define regTRAP1_ADDRESS_HI_BASE_IDX                                                                    5
20272 #define regTRAP1_COMMAND                                                                                0xe84214
20273 #define regTRAP1_COMMAND_BASE_IDX                                                                       5
20274 #define regTRAP1_ADDRESS_LO_MASK                                                                        0xe84216
20275 #define regTRAP1_ADDRESS_LO_MASK_BASE_IDX                                                               5
20276 #define regTRAP1_ADDRESS_HI_MASK                                                                        0xe84217
20277 #define regTRAP1_ADDRESS_HI_MASK_BASE_IDX                                                               5
20278 #define regTRAP1_COMMAND_MASK                                                                           0xe84218
20279 #define regTRAP1_COMMAND_MASK_BASE_IDX                                                                  5
20280 #define regTRAP2_CONTROL0                                                                               0xe84220
20281 #define regTRAP2_CONTROL0_BASE_IDX                                                                      5
20282 #define regTRAP2_ADDRESS_LO                                                                             0xe84222
20283 #define regTRAP2_ADDRESS_LO_BASE_IDX                                                                    5
20284 #define regTRAP2_ADDRESS_HI                                                                             0xe84223
20285 #define regTRAP2_ADDRESS_HI_BASE_IDX                                                                    5
20286 #define regTRAP2_COMMAND                                                                                0xe84224
20287 #define regTRAP2_COMMAND_BASE_IDX                                                                       5
20288 #define regTRAP2_ADDRESS_LO_MASK                                                                        0xe84226
20289 #define regTRAP2_ADDRESS_LO_MASK_BASE_IDX                                                               5
20290 #define regTRAP2_ADDRESS_HI_MASK                                                                        0xe84227
20291 #define regTRAP2_ADDRESS_HI_MASK_BASE_IDX                                                               5
20292 #define regTRAP2_COMMAND_MASK                                                                           0xe84228
20293 #define regTRAP2_COMMAND_MASK_BASE_IDX                                                                  5
20294 #define regTRAP3_CONTROL0                                                                               0xe84230
20295 #define regTRAP3_CONTROL0_BASE_IDX                                                                      5
20296 #define regTRAP3_ADDRESS_LO                                                                             0xe84232
20297 #define regTRAP3_ADDRESS_LO_BASE_IDX                                                                    5
20298 #define regTRAP3_ADDRESS_HI                                                                             0xe84233
20299 #define regTRAP3_ADDRESS_HI_BASE_IDX                                                                    5
20300 #define regTRAP3_COMMAND                                                                                0xe84234
20301 #define regTRAP3_COMMAND_BASE_IDX                                                                       5
20302 #define regTRAP3_ADDRESS_LO_MASK                                                                        0xe84236
20303 #define regTRAP3_ADDRESS_LO_MASK_BASE_IDX                                                               5
20304 #define regTRAP3_ADDRESS_HI_MASK                                                                        0xe84237
20305 #define regTRAP3_ADDRESS_HI_MASK_BASE_IDX                                                               5
20306 #define regTRAP3_COMMAND_MASK                                                                           0xe84238
20307 #define regTRAP3_COMMAND_MASK_BASE_IDX                                                                  5
20308 #define regTRAP4_CONTROL0                                                                               0xe84240
20309 #define regTRAP4_CONTROL0_BASE_IDX                                                                      5
20310 #define regTRAP4_ADDRESS_LO                                                                             0xe84242
20311 #define regTRAP4_ADDRESS_LO_BASE_IDX                                                                    5
20312 #define regTRAP4_ADDRESS_HI                                                                             0xe84243
20313 #define regTRAP4_ADDRESS_HI_BASE_IDX                                                                    5
20314 #define regTRAP4_COMMAND                                                                                0xe84244
20315 #define regTRAP4_COMMAND_BASE_IDX                                                                       5
20316 #define regTRAP4_ADDRESS_LO_MASK                                                                        0xe84246
20317 #define regTRAP4_ADDRESS_LO_MASK_BASE_IDX                                                               5
20318 #define regTRAP4_ADDRESS_HI_MASK                                                                        0xe84247
20319 #define regTRAP4_ADDRESS_HI_MASK_BASE_IDX                                                               5
20320 #define regTRAP4_COMMAND_MASK                                                                           0xe84248
20321 #define regTRAP4_COMMAND_MASK_BASE_IDX                                                                  5
20322 #define regTRAP5_CONTROL0                                                                               0xe84250
20323 #define regTRAP5_CONTROL0_BASE_IDX                                                                      5
20324 #define regTRAP5_ADDRESS_LO                                                                             0xe84252
20325 #define regTRAP5_ADDRESS_LO_BASE_IDX                                                                    5
20326 #define regTRAP5_ADDRESS_HI                                                                             0xe84253
20327 #define regTRAP5_ADDRESS_HI_BASE_IDX                                                                    5
20328 #define regTRAP5_COMMAND                                                                                0xe84254
20329 #define regTRAP5_COMMAND_BASE_IDX                                                                       5
20330 #define regTRAP5_ADDRESS_LO_MASK                                                                        0xe84256
20331 #define regTRAP5_ADDRESS_LO_MASK_BASE_IDX                                                               5
20332 #define regTRAP5_ADDRESS_HI_MASK                                                                        0xe84257
20333 #define regTRAP5_ADDRESS_HI_MASK_BASE_IDX                                                               5
20334 #define regTRAP5_COMMAND_MASK                                                                           0xe84258
20335 #define regTRAP5_COMMAND_MASK_BASE_IDX                                                                  5
20336 #define regTRAP6_CONTROL0                                                                               0xe84260
20337 #define regTRAP6_CONTROL0_BASE_IDX                                                                      5
20338 #define regTRAP6_ADDRESS_LO                                                                             0xe84262
20339 #define regTRAP6_ADDRESS_LO_BASE_IDX                                                                    5
20340 #define regTRAP6_ADDRESS_HI                                                                             0xe84263
20341 #define regTRAP6_ADDRESS_HI_BASE_IDX                                                                    5
20342 #define regTRAP6_COMMAND                                                                                0xe84264
20343 #define regTRAP6_COMMAND_BASE_IDX                                                                       5
20344 #define regTRAP6_ADDRESS_LO_MASK                                                                        0xe84266
20345 #define regTRAP6_ADDRESS_LO_MASK_BASE_IDX                                                               5
20346 #define regTRAP6_ADDRESS_HI_MASK                                                                        0xe84267
20347 #define regTRAP6_ADDRESS_HI_MASK_BASE_IDX                                                               5
20348 #define regTRAP6_COMMAND_MASK                                                                           0xe84268
20349 #define regTRAP6_COMMAND_MASK_BASE_IDX                                                                  5
20350 #define regTRAP7_CONTROL0                                                                               0xe84270
20351 #define regTRAP7_CONTROL0_BASE_IDX                                                                      5
20352 #define regTRAP7_ADDRESS_LO                                                                             0xe84272
20353 #define regTRAP7_ADDRESS_LO_BASE_IDX                                                                    5
20354 #define regTRAP7_ADDRESS_HI                                                                             0xe84273
20355 #define regTRAP7_ADDRESS_HI_BASE_IDX                                                                    5
20356 #define regTRAP7_COMMAND                                                                                0xe84274
20357 #define regTRAP7_COMMAND_BASE_IDX                                                                       5
20358 #define regTRAP7_ADDRESS_LO_MASK                                                                        0xe84276
20359 #define regTRAP7_ADDRESS_LO_MASK_BASE_IDX                                                               5
20360 #define regTRAP7_ADDRESS_HI_MASK                                                                        0xe84277
20361 #define regTRAP7_ADDRESS_HI_MASK_BASE_IDX                                                               5
20362 #define regTRAP7_COMMAND_MASK                                                                           0xe84278
20363 #define regTRAP7_COMMAND_MASK_BASE_IDX                                                                  5
20364 #define regTRAP8_CONTROL0                                                                               0xe84280
20365 #define regTRAP8_CONTROL0_BASE_IDX                                                                      5
20366 #define regTRAP8_ADDRESS_LO                                                                             0xe84282
20367 #define regTRAP8_ADDRESS_LO_BASE_IDX                                                                    5
20368 #define regTRAP8_ADDRESS_HI                                                                             0xe84283
20369 #define regTRAP8_ADDRESS_HI_BASE_IDX                                                                    5
20370 #define regTRAP8_COMMAND                                                                                0xe84284
20371 #define regTRAP8_COMMAND_BASE_IDX                                                                       5
20372 #define regTRAP8_ADDRESS_LO_MASK                                                                        0xe84286
20373 #define regTRAP8_ADDRESS_LO_MASK_BASE_IDX                                                               5
20374 #define regTRAP8_ADDRESS_HI_MASK                                                                        0xe84287
20375 #define regTRAP8_ADDRESS_HI_MASK_BASE_IDX                                                               5
20376 #define regTRAP8_COMMAND_MASK                                                                           0xe84288
20377 #define regTRAP8_COMMAND_MASK_BASE_IDX                                                                  5
20378 #define regTRAP9_CONTROL0                                                                               0xe84290
20379 #define regTRAP9_CONTROL0_BASE_IDX                                                                      5
20380 #define regTRAP9_ADDRESS_LO                                                                             0xe84292
20381 #define regTRAP9_ADDRESS_LO_BASE_IDX                                                                    5
20382 #define regTRAP9_ADDRESS_HI                                                                             0xe84293
20383 #define regTRAP9_ADDRESS_HI_BASE_IDX                                                                    5
20384 #define regTRAP9_COMMAND                                                                                0xe84294
20385 #define regTRAP9_COMMAND_BASE_IDX                                                                       5
20386 #define regTRAP9_ADDRESS_LO_MASK                                                                        0xe84296
20387 #define regTRAP9_ADDRESS_LO_MASK_BASE_IDX                                                               5
20388 #define regTRAP9_ADDRESS_HI_MASK                                                                        0xe84297
20389 #define regTRAP9_ADDRESS_HI_MASK_BASE_IDX                                                               5
20390 #define regTRAP9_COMMAND_MASK                                                                           0xe84298
20391 #define regTRAP9_COMMAND_MASK_BASE_IDX                                                                  5
20392 #define regTRAP10_CONTROL0                                                                              0xe842a0
20393 #define regTRAP10_CONTROL0_BASE_IDX                                                                     5
20394 #define regTRAP10_ADDRESS_LO                                                                            0xe842a2
20395 #define regTRAP10_ADDRESS_LO_BASE_IDX                                                                   5
20396 #define regTRAP10_ADDRESS_HI                                                                            0xe842a3
20397 #define regTRAP10_ADDRESS_HI_BASE_IDX                                                                   5
20398 #define regTRAP10_COMMAND                                                                               0xe842a4
20399 #define regTRAP10_COMMAND_BASE_IDX                                                                      5
20400 #define regTRAP10_ADDRESS_LO_MASK                                                                       0xe842a6
20401 #define regTRAP10_ADDRESS_LO_MASK_BASE_IDX                                                              5
20402 #define regTRAP10_ADDRESS_HI_MASK                                                                       0xe842a7
20403 #define regTRAP10_ADDRESS_HI_MASK_BASE_IDX                                                              5
20404 #define regTRAP10_COMMAND_MASK                                                                          0xe842a8
20405 #define regTRAP10_COMMAND_MASK_BASE_IDX                                                                 5
20406 #define regTRAP11_CONTROL0                                                                              0xe842b0
20407 #define regTRAP11_CONTROL0_BASE_IDX                                                                     5
20408 #define regTRAP11_ADDRESS_LO                                                                            0xe842b2
20409 #define regTRAP11_ADDRESS_LO_BASE_IDX                                                                   5
20410 #define regTRAP11_ADDRESS_HI                                                                            0xe842b3
20411 #define regTRAP11_ADDRESS_HI_BASE_IDX                                                                   5
20412 #define regTRAP11_COMMAND                                                                               0xe842b4
20413 #define regTRAP11_COMMAND_BASE_IDX                                                                      5
20414 #define regTRAP11_ADDRESS_LO_MASK                                                                       0xe842b6
20415 #define regTRAP11_ADDRESS_LO_MASK_BASE_IDX                                                              5
20416 #define regTRAP11_ADDRESS_HI_MASK                                                                       0xe842b7
20417 #define regTRAP11_ADDRESS_HI_MASK_BASE_IDX                                                              5
20418 #define regTRAP11_COMMAND_MASK                                                                          0xe842b8
20419 #define regTRAP11_COMMAND_MASK_BASE_IDX                                                                 5
20420 #define regTRAP12_CONTROL0                                                                              0xe842c0
20421 #define regTRAP12_CONTROL0_BASE_IDX                                                                     5
20422 #define regTRAP12_ADDRESS_LO                                                                            0xe842c2
20423 #define regTRAP12_ADDRESS_LO_BASE_IDX                                                                   5
20424 #define regTRAP12_ADDRESS_HI                                                                            0xe842c3
20425 #define regTRAP12_ADDRESS_HI_BASE_IDX                                                                   5
20426 #define regTRAP12_COMMAND                                                                               0xe842c4
20427 #define regTRAP12_COMMAND_BASE_IDX                                                                      5
20428 #define regTRAP12_ADDRESS_LO_MASK                                                                       0xe842c6
20429 #define regTRAP12_ADDRESS_LO_MASK_BASE_IDX                                                              5
20430 #define regTRAP12_ADDRESS_HI_MASK                                                                       0xe842c7
20431 #define regTRAP12_ADDRESS_HI_MASK_BASE_IDX                                                              5
20432 #define regTRAP12_COMMAND_MASK                                                                          0xe842c8
20433 #define regTRAP12_COMMAND_MASK_BASE_IDX                                                                 5
20434 #define regTRAP13_CONTROL0                                                                              0xe842d0
20435 #define regTRAP13_CONTROL0_BASE_IDX                                                                     5
20436 #define regTRAP13_ADDRESS_LO                                                                            0xe842d2
20437 #define regTRAP13_ADDRESS_LO_BASE_IDX                                                                   5
20438 #define regTRAP13_ADDRESS_HI                                                                            0xe842d3
20439 #define regTRAP13_ADDRESS_HI_BASE_IDX                                                                   5
20440 #define regTRAP13_COMMAND                                                                               0xe842d4
20441 #define regTRAP13_COMMAND_BASE_IDX                                                                      5
20442 #define regTRAP13_ADDRESS_LO_MASK                                                                       0xe842d6
20443 #define regTRAP13_ADDRESS_LO_MASK_BASE_IDX                                                              5
20444 #define regTRAP13_ADDRESS_HI_MASK                                                                       0xe842d7
20445 #define regTRAP13_ADDRESS_HI_MASK_BASE_IDX                                                              5
20446 #define regTRAP13_COMMAND_MASK                                                                          0xe842d8
20447 #define regTRAP13_COMMAND_MASK_BASE_IDX                                                                 5
20448 #define regTRAP14_CONTROL0                                                                              0xe842e0
20449 #define regTRAP14_CONTROL0_BASE_IDX                                                                     5
20450 #define regTRAP14_ADDRESS_LO                                                                            0xe842e2
20451 #define regTRAP14_ADDRESS_LO_BASE_IDX                                                                   5
20452 #define regTRAP14_ADDRESS_HI                                                                            0xe842e3
20453 #define regTRAP14_ADDRESS_HI_BASE_IDX                                                                   5
20454 #define regTRAP14_COMMAND                                                                               0xe842e4
20455 #define regTRAP14_COMMAND_BASE_IDX                                                                      5
20456 #define regTRAP14_ADDRESS_LO_MASK                                                                       0xe842e6
20457 #define regTRAP14_ADDRESS_LO_MASK_BASE_IDX                                                              5
20458 #define regTRAP14_ADDRESS_HI_MASK                                                                       0xe842e7
20459 #define regTRAP14_ADDRESS_HI_MASK_BASE_IDX                                                              5
20460 #define regTRAP14_COMMAND_MASK                                                                          0xe842e8
20461 #define regTRAP14_COMMAND_MASK_BASE_IDX                                                                 5
20462 #define regTRAP15_CONTROL0                                                                              0xe842f0
20463 #define regTRAP15_CONTROL0_BASE_IDX                                                                     5
20464 #define regTRAP15_ADDRESS_LO                                                                            0xe842f2
20465 #define regTRAP15_ADDRESS_LO_BASE_IDX                                                                   5
20466 #define regTRAP15_ADDRESS_HI                                                                            0xe842f3
20467 #define regTRAP15_ADDRESS_HI_BASE_IDX                                                                   5
20468 #define regTRAP15_COMMAND                                                                               0xe842f4
20469 #define regTRAP15_COMMAND_BASE_IDX                                                                      5
20470 #define regTRAP15_ADDRESS_LO_MASK                                                                       0xe842f6
20471 #define regTRAP15_ADDRESS_LO_MASK_BASE_IDX                                                              5
20472 #define regTRAP15_ADDRESS_HI_MASK                                                                       0xe842f7
20473 #define regTRAP15_ADDRESS_HI_MASK_BASE_IDX                                                              5
20474 #define regTRAP15_COMMAND_MASK                                                                          0xe842f8
20475 #define regTRAP15_COMMAND_MASK_BASE_IDX                                                                 5
20476 #define regSB_COMMAND                                                                                   0xe85000
20477 #define regSB_COMMAND_BASE_IDX                                                                          5
20478 #define regSB_SUB_BUS_NUMBER_LATENCY                                                                    0xe85001
20479 #define regSB_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                           5
20480 #define regSB_IO_BASE_LIMIT                                                                             0xe85002
20481 #define regSB_IO_BASE_LIMIT_BASE_IDX                                                                    5
20482 #define regSB_MEM_BASE_LIMIT                                                                            0xe85003
20483 #define regSB_MEM_BASE_LIMIT_BASE_IDX                                                                   5
20484 #define regSB_PREF_BASE_LIMIT                                                                           0xe85004
20485 #define regSB_PREF_BASE_LIMIT_BASE_IDX                                                                  5
20486 #define regSB_PREF_BASE_UPPER                                                                           0xe85005
20487 #define regSB_PREF_BASE_UPPER_BASE_IDX                                                                  5
20488 #define regSB_PREF_LIMIT_UPPER                                                                          0xe85006
20489 #define regSB_PREF_LIMIT_UPPER_BASE_IDX                                                                 5
20490 #define regSB_IO_BASE_LIMIT_HI                                                                          0xe85007
20491 #define regSB_IO_BASE_LIMIT_HI_BASE_IDX                                                                 5
20492 #define regSB_IRQ_BRIDGE_CNTL                                                                           0xe85008
20493 #define regSB_IRQ_BRIDGE_CNTL_BASE_IDX                                                                  5
20494 #define regSB_EXT_BRIDGE_CNTL                                                                           0xe85009
20495 #define regSB_EXT_BRIDGE_CNTL_BASE_IDX                                                                  5
20496 #define regSB_PMI_STATUS_CNTL                                                                           0xe8500a
20497 #define regSB_PMI_STATUS_CNTL_BASE_IDX                                                                  5
20498 #define regSB_SLOT_CAP                                                                                  0xe8500b
20499 #define regSB_SLOT_CAP_BASE_IDX                                                                         5
20500 #define regSB_ROOT_CNTL                                                                                 0xe8500c
20501 #define regSB_ROOT_CNTL_BASE_IDX                                                                        5
20502 #define regSB_DEVICE_CNTL2                                                                              0xe8500d
20503 #define regSB_DEVICE_CNTL2_BASE_IDX                                                                     5
20504 #define regMCA_SMN_INT_REQ_ADDR                                                                         0xe85020
20505 #define regMCA_SMN_INT_REQ_ADDR_BASE_IDX                                                                5
20506 #define regMCA_SMN_INT_MCM_ADDR                                                                         0xe85021
20507 #define regMCA_SMN_INT_MCM_ADDR_BASE_IDX                                                                5
20508 #define regMCA_SMN_INT_APERTUREID                                                                       0xe85022
20509 #define regMCA_SMN_INT_APERTUREID_BASE_IDX                                                              5
20510 #define regMCA_SMN_INT_CONTROL                                                                          0xe85023
20511 #define regMCA_SMN_INT_CONTROL_BASE_IDX                                                                 5
20512 
20513 
20514 // addressBlock: nbio_iohub_nb_rascfg_ras_cfgdec
20515 // base address: 0x13b20000
20516 #define regPARITY_CONTROL_0                                                                             0xe88000
20517 #define regPARITY_CONTROL_0_BASE_IDX                                                                    5
20518 #define regPARITY_CONTROL_1                                                                             0xe88001
20519 #define regPARITY_CONTROL_1_BASE_IDX                                                                    5
20520 #define regPARITY_SEVERITY_CONTROL_UNCORR_0                                                             0xe88002
20521 #define regPARITY_SEVERITY_CONTROL_UNCORR_0_BASE_IDX                                                    5
20522 #define regPARITY_SEVERITY_CONTROL_CORR_0                                                               0xe88004
20523 #define regPARITY_SEVERITY_CONTROL_CORR_0_BASE_IDX                                                      5
20524 #define regPARITY_SEVERITY_CONTROL_UCP_0                                                                0xe88006
20525 #define regPARITY_SEVERITY_CONTROL_UCP_0_BASE_IDX                                                       5
20526 #define regRAS_GLOBAL_STATUS_LO                                                                         0xe88008
20527 #define regRAS_GLOBAL_STATUS_LO_BASE_IDX                                                                5
20528 #define regRAS_GLOBAL_STATUS_HI                                                                         0xe88009
20529 #define regRAS_GLOBAL_STATUS_HI_BASE_IDX                                                                5
20530 #define regPARITY_ERROR_STATUS_UNCORR_GRP0                                                              0xe8800a
20531 #define regPARITY_ERROR_STATUS_UNCORR_GRP0_BASE_IDX                                                     5
20532 #define regPARITY_ERROR_STATUS_UNCORR_GRP1                                                              0xe8800b
20533 #define regPARITY_ERROR_STATUS_UNCORR_GRP1_BASE_IDX                                                     5
20534 #define regPARITY_ERROR_STATUS_UNCORR_GRP2                                                              0xe8800c
20535 #define regPARITY_ERROR_STATUS_UNCORR_GRP2_BASE_IDX                                                     5
20536 #define regPARITY_ERROR_STATUS_UNCORR_GRP3                                                              0xe8800d
20537 #define regPARITY_ERROR_STATUS_UNCORR_GRP3_BASE_IDX                                                     5
20538 #define regPARITY_ERROR_STATUS_UNCORR_GRP4                                                              0xe8800e
20539 #define regPARITY_ERROR_STATUS_UNCORR_GRP4_BASE_IDX                                                     5
20540 #define regPARITY_ERROR_STATUS_UNCORR_GRP5                                                              0xe8800f
20541 #define regPARITY_ERROR_STATUS_UNCORR_GRP5_BASE_IDX                                                     5
20542 #define regPARITY_ERROR_STATUS_UNCORR_GRP6                                                              0xe88010
20543 #define regPARITY_ERROR_STATUS_UNCORR_GRP6_BASE_IDX                                                     5
20544 #define regPARITY_ERROR_STATUS_UNCORR_GRP7                                                              0xe88011
20545 #define regPARITY_ERROR_STATUS_UNCORR_GRP7_BASE_IDX                                                     5
20546 #define regPARITY_ERROR_STATUS_CORR_GRP0                                                                0xe88014
20547 #define regPARITY_ERROR_STATUS_CORR_GRP0_BASE_IDX                                                       5
20548 #define regPARITY_ERROR_STATUS_CORR_GRP1                                                                0xe88015
20549 #define regPARITY_ERROR_STATUS_CORR_GRP1_BASE_IDX                                                       5
20550 #define regPARITY_ERROR_STATUS_CORR_GRP2                                                                0xe88016
20551 #define regPARITY_ERROR_STATUS_CORR_GRP2_BASE_IDX                                                       5
20552 #define regPARITY_ERROR_STATUS_CORR_GRP3                                                                0xe88017
20553 #define regPARITY_ERROR_STATUS_CORR_GRP3_BASE_IDX                                                       5
20554 #define regPARITY_ERROR_STATUS_CORR_GRP4                                                                0xe88018
20555 #define regPARITY_ERROR_STATUS_CORR_GRP4_BASE_IDX                                                       5
20556 #define regPARITY_ERROR_STATUS_CORR_GRP5                                                                0xe88019
20557 #define regPARITY_ERROR_STATUS_CORR_GRP5_BASE_IDX                                                       5
20558 #define regPARITY_ERROR_STATUS_CORR_GRP6                                                                0xe8801a
20559 #define regPARITY_ERROR_STATUS_CORR_GRP6_BASE_IDX                                                       5
20560 #define regPARITY_ERROR_STATUS_CORR_GRP7                                                                0xe8801b
20561 #define regPARITY_ERROR_STATUS_CORR_GRP7_BASE_IDX                                                       5
20562 #define regPARITY_COUNTER_CORR_GRP0                                                                     0xe8801e
20563 #define regPARITY_COUNTER_CORR_GRP0_BASE_IDX                                                            5
20564 #define regPARITY_COUNTER_CORR_GRP1                                                                     0xe8801f
20565 #define regPARITY_COUNTER_CORR_GRP1_BASE_IDX                                                            5
20566 #define regPARITY_COUNTER_CORR_GRP2                                                                     0xe88020
20567 #define regPARITY_COUNTER_CORR_GRP2_BASE_IDX                                                            5
20568 #define regPARITY_COUNTER_CORR_GRP3                                                                     0xe88021
20569 #define regPARITY_COUNTER_CORR_GRP3_BASE_IDX                                                            5
20570 #define regPARITY_COUNTER_CORR_GRP4                                                                     0xe88022
20571 #define regPARITY_COUNTER_CORR_GRP4_BASE_IDX                                                            5
20572 #define regPARITY_COUNTER_CORR_GRP5                                                                     0xe88023
20573 #define regPARITY_COUNTER_CORR_GRP5_BASE_IDX                                                            5
20574 #define regPARITY_COUNTER_CORR_GRP6                                                                     0xe88024
20575 #define regPARITY_COUNTER_CORR_GRP6_BASE_IDX                                                            5
20576 #define regPARITY_COUNTER_CORR_GRP7                                                                     0xe88025
20577 #define regPARITY_COUNTER_CORR_GRP7_BASE_IDX                                                            5
20578 #define regPARITY_ERROR_STATUS_UCP_GRP0                                                                 0xe88028
20579 #define regPARITY_ERROR_STATUS_UCP_GRP0_BASE_IDX                                                        5
20580 #define regPARITY_ERROR_STATUS_UCP_GRP1                                                                 0xe88029
20581 #define regPARITY_ERROR_STATUS_UCP_GRP1_BASE_IDX                                                        5
20582 #define regPARITY_ERROR_STATUS_UCP_GRP2                                                                 0xe8802a
20583 #define regPARITY_ERROR_STATUS_UCP_GRP2_BASE_IDX                                                        5
20584 #define regPARITY_ERROR_STATUS_UCP_GRP3                                                                 0xe8802b
20585 #define regPARITY_ERROR_STATUS_UCP_GRP3_BASE_IDX                                                        5
20586 #define regPARITY_ERROR_STATUS_UCP_GRP4                                                                 0xe8802c
20587 #define regPARITY_ERROR_STATUS_UCP_GRP4_BASE_IDX                                                        5
20588 #define regPARITY_ERROR_STATUS_UCP_GRP5                                                                 0xe8802d
20589 #define regPARITY_ERROR_STATUS_UCP_GRP5_BASE_IDX                                                        5
20590 #define regPARITY_ERROR_STATUS_UCP_GRP6                                                                 0xe8802e
20591 #define regPARITY_ERROR_STATUS_UCP_GRP6_BASE_IDX                                                        5
20592 #define regPARITY_ERROR_STATUS_UCP_GRP7                                                                 0xe8802f
20593 #define regPARITY_ERROR_STATUS_UCP_GRP7_BASE_IDX                                                        5
20594 #define regPARITY_COUNTER_UCP_GRP0                                                                      0xe88032
20595 #define regPARITY_COUNTER_UCP_GRP0_BASE_IDX                                                             5
20596 #define regPARITY_COUNTER_UCP_GRP1                                                                      0xe88033
20597 #define regPARITY_COUNTER_UCP_GRP1_BASE_IDX                                                             5
20598 #define regPARITY_COUNTER_UCP_GRP2                                                                      0xe88034
20599 #define regPARITY_COUNTER_UCP_GRP2_BASE_IDX                                                             5
20600 #define regPARITY_COUNTER_UCP_GRP3                                                                      0xe88035
20601 #define regPARITY_COUNTER_UCP_GRP3_BASE_IDX                                                             5
20602 #define regPARITY_COUNTER_UCP_GRP4                                                                      0xe88036
20603 #define regPARITY_COUNTER_UCP_GRP4_BASE_IDX                                                             5
20604 #define regPARITY_COUNTER_UCP_GRP5                                                                      0xe88037
20605 #define regPARITY_COUNTER_UCP_GRP5_BASE_IDX                                                             5
20606 #define regPARITY_COUNTER_UCP_GRP6                                                                      0xe88038
20607 #define regPARITY_COUNTER_UCP_GRP6_BASE_IDX                                                             5
20608 #define regPARITY_COUNTER_UCP_GRP7                                                                      0xe88039
20609 #define regPARITY_COUNTER_UCP_GRP7_BASE_IDX                                                             5
20610 #define regMISC_SEVERITY_CONTROL                                                                        0xe8803c
20611 #define regMISC_SEVERITY_CONTROL_BASE_IDX                                                               5
20612 #define regMISC_RAS_CONTROL                                                                             0xe8803d
20613 #define regMISC_RAS_CONTROL_BASE_IDX                                                                    5
20614 #define regRAS_SCRATCH_0                                                                                0xe8803e
20615 #define regRAS_SCRATCH_0_BASE_IDX                                                                       5
20616 #define regRAS_SCRATCH_1                                                                                0xe8803f
20617 #define regRAS_SCRATCH_1_BASE_IDX                                                                       5
20618 #define regErrEvent_ACTION_CONTROL                                                                      0xe88040
20619 #define regErrEvent_ACTION_CONTROL_BASE_IDX                                                             5
20620 #define regParitySerr_ACTION_CONTROL                                                                    0xe88041
20621 #define regParitySerr_ACTION_CONTROL_BASE_IDX                                                           5
20622 #define regParityFatal_ACTION_CONTROL                                                                   0xe88042
20623 #define regParityFatal_ACTION_CONTROL_BASE_IDX                                                          5
20624 #define regParityNonFatal_ACTION_CONTROL                                                                0xe88043
20625 #define regParityNonFatal_ACTION_CONTROL_BASE_IDX                                                       5
20626 #define regParityCorr_ACTION_CONTROL                                                                    0xe88044
20627 #define regParityCorr_ACTION_CONTROL_BASE_IDX                                                           5
20628 #define regPCIE0PortASerr_ACTION_CONTROL                                                                0xe88045
20629 #define regPCIE0PortASerr_ACTION_CONTROL_BASE_IDX                                                       5
20630 #define regPCIE0PortAIntFatal_ACTION_CONTROL                                                            0xe88046
20631 #define regPCIE0PortAIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20632 #define regPCIE0PortAIntNonFatal_ACTION_CONTROL                                                         0xe88047
20633 #define regPCIE0PortAIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20634 #define regPCIE0PortAIntCorr_ACTION_CONTROL                                                             0xe88048
20635 #define regPCIE0PortAIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20636 #define regPCIE0PortAExtFatal_ACTION_CONTROL                                                            0xe88049
20637 #define regPCIE0PortAExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20638 #define regPCIE0PortAExtNonFatal_ACTION_CONTROL                                                         0xe8804a
20639 #define regPCIE0PortAExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20640 #define regPCIE0PortAExtCorr_ACTION_CONTROL                                                             0xe8804b
20641 #define regPCIE0PortAExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20642 #define regPCIE0PortAParityErr_ACTION_CONTROL                                                           0xe8804c
20643 #define regPCIE0PortAParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20644 #define regPCIE0PortBSerr_ACTION_CONTROL                                                                0xe8804d
20645 #define regPCIE0PortBSerr_ACTION_CONTROL_BASE_IDX                                                       5
20646 #define regPCIE0PortBIntFatal_ACTION_CONTROL                                                            0xe8804e
20647 #define regPCIE0PortBIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20648 #define regPCIE0PortBIntNonFatal_ACTION_CONTROL                                                         0xe8804f
20649 #define regPCIE0PortBIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20650 #define regPCIE0PortBIntCorr_ACTION_CONTROL                                                             0xe88050
20651 #define regPCIE0PortBIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20652 #define regPCIE0PortBExtFatal_ACTION_CONTROL                                                            0xe88051
20653 #define regPCIE0PortBExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20654 #define regPCIE0PortBExtNonFatal_ACTION_CONTROL                                                         0xe88052
20655 #define regPCIE0PortBExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20656 #define regPCIE0PortBExtCorr_ACTION_CONTROL                                                             0xe88053
20657 #define regPCIE0PortBExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20658 #define regPCIE0PortBParityErr_ACTION_CONTROL                                                           0xe88054
20659 #define regPCIE0PortBParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20660 #define regPCIE0PortCSerr_ACTION_CONTROL                                                                0xe88055
20661 #define regPCIE0PortCSerr_ACTION_CONTROL_BASE_IDX                                                       5
20662 #define regPCIE0PortCIntFatal_ACTION_CONTROL                                                            0xe88056
20663 #define regPCIE0PortCIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20664 #define regPCIE0PortCIntNonFatal_ACTION_CONTROL                                                         0xe88057
20665 #define regPCIE0PortCIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20666 #define regPCIE0PortCIntCorr_ACTION_CONTROL                                                             0xe88058
20667 #define regPCIE0PortCIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20668 #define regPCIE0PortCExtFatal_ACTION_CONTROL                                                            0xe88059
20669 #define regPCIE0PortCExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20670 #define regPCIE0PortCExtNonFatal_ACTION_CONTROL                                                         0xe8805a
20671 #define regPCIE0PortCExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20672 #define regPCIE0PortCExtCorr_ACTION_CONTROL                                                             0xe8805b
20673 #define regPCIE0PortCExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20674 #define regPCIE0PortCParityErr_ACTION_CONTROL                                                           0xe8805c
20675 #define regPCIE0PortCParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20676 #define regPCIE0PortDSerr_ACTION_CONTROL                                                                0xe8805d
20677 #define regPCIE0PortDSerr_ACTION_CONTROL_BASE_IDX                                                       5
20678 #define regPCIE0PortDIntFatal_ACTION_CONTROL                                                            0xe8805e
20679 #define regPCIE0PortDIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20680 #define regPCIE0PortDIntNonFatal_ACTION_CONTROL                                                         0xe8805f
20681 #define regPCIE0PortDIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20682 #define regPCIE0PortDIntCorr_ACTION_CONTROL                                                             0xe88060
20683 #define regPCIE0PortDIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20684 #define regPCIE0PortDExtFatal_ACTION_CONTROL                                                            0xe88061
20685 #define regPCIE0PortDExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20686 #define regPCIE0PortDExtNonFatal_ACTION_CONTROL                                                         0xe88062
20687 #define regPCIE0PortDExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20688 #define regPCIE0PortDExtCorr_ACTION_CONTROL                                                             0xe88063
20689 #define regPCIE0PortDExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20690 #define regPCIE0PortDParityErr_ACTION_CONTROL                                                           0xe88064
20691 #define regPCIE0PortDParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20692 #define regPCIE0PortESerr_ACTION_CONTROL                                                                0xe88065
20693 #define regPCIE0PortESerr_ACTION_CONTROL_BASE_IDX                                                       5
20694 #define regPCIE0PortEIntFatal_ACTION_CONTROL                                                            0xe88066
20695 #define regPCIE0PortEIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20696 #define regPCIE0PortEIntNonFatal_ACTION_CONTROL                                                         0xe88067
20697 #define regPCIE0PortEIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20698 #define regPCIE0PortEIntCorr_ACTION_CONTROL                                                             0xe88068
20699 #define regPCIE0PortEIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20700 #define regPCIE0PortEExtFatal_ACTION_CONTROL                                                            0xe88069
20701 #define regPCIE0PortEExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20702 #define regPCIE0PortEExtNonFatal_ACTION_CONTROL                                                         0xe8806a
20703 #define regPCIE0PortEExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20704 #define regPCIE0PortEExtCorr_ACTION_CONTROL                                                             0xe8806b
20705 #define regPCIE0PortEExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20706 #define regPCIE0PortEParityErr_ACTION_CONTROL                                                           0xe8806c
20707 #define regPCIE0PortEParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20708 #define regPCIE0PortFSerr_ACTION_CONTROL                                                                0xe8806d
20709 #define regPCIE0PortFSerr_ACTION_CONTROL_BASE_IDX                                                       5
20710 #define regPCIE0PortFIntFatal_ACTION_CONTROL                                                            0xe8806e
20711 #define regPCIE0PortFIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20712 #define regPCIE0PortFIntNonFatal_ACTION_CONTROL                                                         0xe8806f
20713 #define regPCIE0PortFIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20714 #define regPCIE0PortFIntCorr_ACTION_CONTROL                                                             0xe88070
20715 #define regPCIE0PortFIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20716 #define regPCIE0PortFExtFatal_ACTION_CONTROL                                                            0xe88071
20717 #define regPCIE0PortFExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20718 #define regPCIE0PortFExtNonFatal_ACTION_CONTROL                                                         0xe88072
20719 #define regPCIE0PortFExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20720 #define regPCIE0PortFExtCorr_ACTION_CONTROL                                                             0xe88073
20721 #define regPCIE0PortFExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20722 #define regPCIE0PortFParityErr_ACTION_CONTROL                                                           0xe88074
20723 #define regPCIE0PortFParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20724 #define regNBIF1PortASerr_ACTION_CONTROL                                                                0xe880cd
20725 #define regNBIF1PortASerr_ACTION_CONTROL_BASE_IDX                                                       5
20726 #define regNBIF1PortAIntFatal_ACTION_CONTROL                                                            0xe880ce
20727 #define regNBIF1PortAIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20728 #define regNBIF1PortAIntNonFatal_ACTION_CONTROL                                                         0xe880cf
20729 #define regNBIF1PortAIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20730 #define regNBIF1PortAIntCorr_ACTION_CONTROL                                                             0xe880d0
20731 #define regNBIF1PortAIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20732 #define regNBIF1PortAExtFatal_ACTION_CONTROL                                                            0xe880d1
20733 #define regNBIF1PortAExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20734 #define regNBIF1PortAExtNonFatal_ACTION_CONTROL                                                         0xe880d2
20735 #define regNBIF1PortAExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20736 #define regNBIF1PortAExtCorr_ACTION_CONTROL                                                             0xe880d3
20737 #define regNBIF1PortAExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20738 #define regNBIF1PortAParityErr_ACTION_CONTROL                                                           0xe880d4
20739 #define regNBIF1PortAParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20740 #define regNBIF1PortBSerr_ACTION_CONTROL                                                                0xe880d5
20741 #define regNBIF1PortBSerr_ACTION_CONTROL_BASE_IDX                                                       5
20742 #define regNBIF1PortBIntFatal_ACTION_CONTROL                                                            0xe880d6
20743 #define regNBIF1PortBIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20744 #define regNBIF1PortBIntNonFatal_ACTION_CONTROL                                                         0xe880d7
20745 #define regNBIF1PortBIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20746 #define regNBIF1PortBIntCorr_ACTION_CONTROL                                                             0xe880d8
20747 #define regNBIF1PortBIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20748 #define regNBIF1PortBExtFatal_ACTION_CONTROL                                                            0xe880d9
20749 #define regNBIF1PortBExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20750 #define regNBIF1PortBExtNonFatal_ACTION_CONTROL                                                         0xe880da
20751 #define regNBIF1PortBExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20752 #define regNBIF1PortBExtCorr_ACTION_CONTROL                                                             0xe880db
20753 #define regNBIF1PortBExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20754 #define regNBIF1PortBParityErr_ACTION_CONTROL                                                           0xe880dc
20755 #define regNBIF1PortBParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20756 #define regNBIF1PortCSerr_ACTION_CONTROL                                                                0xe880dd
20757 #define regNBIF1PortCSerr_ACTION_CONTROL_BASE_IDX                                                       5
20758 #define regNBIF1PortCIntFatal_ACTION_CONTROL                                                            0xe880de
20759 #define regNBIF1PortCIntFatal_ACTION_CONTROL_BASE_IDX                                                   5
20760 #define regNBIF1PortCIntNonFatal_ACTION_CONTROL                                                         0xe880df
20761 #define regNBIF1PortCIntNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20762 #define regNBIF1PortCIntCorr_ACTION_CONTROL                                                             0xe880e0
20763 #define regNBIF1PortCIntCorr_ACTION_CONTROL_BASE_IDX                                                    5
20764 #define regNBIF1PortCExtFatal_ACTION_CONTROL                                                            0xe880e1
20765 #define regNBIF1PortCExtFatal_ACTION_CONTROL_BASE_IDX                                                   5
20766 #define regNBIF1PortCExtNonFatal_ACTION_CONTROL                                                         0xe880e2
20767 #define regNBIF1PortCExtNonFatal_ACTION_CONTROL_BASE_IDX                                                5
20768 #define regNBIF1PortCExtCorr_ACTION_CONTROL                                                             0xe880e3
20769 #define regNBIF1PortCExtCorr_ACTION_CONTROL_BASE_IDX                                                    5
20770 #define regNBIF1PortCParityErr_ACTION_CONTROL                                                           0xe880e4
20771 #define regNBIF1PortCParityErr_ACTION_CONTROL_BASE_IDX                                                  5
20772 #define regSYNCFLOOD_STATUS                                                                             0xe88200
20773 #define regSYNCFLOOD_STATUS_BASE_IDX                                                                    5
20774 #define regNMI_STATUS                                                                                   0xe88201
20775 #define regNMI_STATUS_BASE_IDX                                                                          5
20776 #define regPOISON_ACTION_CONTROL                                                                        0xe88205
20777 #define regPOISON_ACTION_CONTROL_BASE_IDX                                                               5
20778 #define regINTERNAL_POISON_STATUS                                                                       0xe88206
20779 #define regINTERNAL_POISON_STATUS_BASE_IDX                                                              5
20780 #define regINTERNAL_POISON_MASK                                                                         0xe88207
20781 #define regINTERNAL_POISON_MASK_BASE_IDX                                                                5
20782 #define regEGRESS_POISON_STATUS_LO                                                                      0xe88208
20783 #define regEGRESS_POISON_STATUS_LO_BASE_IDX                                                             5
20784 #define regEGRESS_POISON_STATUS_HI                                                                      0xe88209
20785 #define regEGRESS_POISON_STATUS_HI_BASE_IDX                                                             5
20786 #define regEGRESS_POISON_MASK_LO                                                                        0xe8820a
20787 #define regEGRESS_POISON_MASK_LO_BASE_IDX                                                               5
20788 #define regEGRESS_POISON_MASK_HI                                                                        0xe8820b
20789 #define regEGRESS_POISON_MASK_HI_BASE_IDX                                                               5
20790 #define regEGRESS_POISON_SEVERITY_DOWN                                                                  0xe8820c
20791 #define regEGRESS_POISON_SEVERITY_DOWN_BASE_IDX                                                         5
20792 #define regEGRESS_POISON_SEVERITY_UPPER                                                                 0xe8820d
20793 #define regEGRESS_POISON_SEVERITY_UPPER_BASE_IDX                                                        5
20794 #define regAPML_STATUS                                                                                  0xe88370
20795 #define regAPML_STATUS_BASE_IDX                                                                         5
20796 #define regAPML_CONTROL                                                                                 0xe88371
20797 #define regAPML_CONTROL_BASE_IDX                                                                        5
20798 #define regAPML_TRIGGER                                                                                 0xe88372
20799 #define regAPML_TRIGGER_BASE_IDX                                                                        5
20800 
20801 
20802 // addressBlock: nbio_iohub_nb_intSBdevindcfg0_devind_cfgdecp
20803 // base address: 0x13b3c000
20804 
20805 
20806 // addressBlock: nbio_iohub_nb_ioapiccfg_ioapic_cfgdec
20807 // base address: 0x14300000
20808 #define regFEATURES_ENABLE                                                                              0x1080000
20809 #define regFEATURES_ENABLE_BASE_IDX                                                                     5
20810 
20811 
20812 // addressBlock: nbio_iohub_iommu_l2a_l2acfg
20813 // base address: 0x15700000
20814 #define regL2_PERF_CNTL_0                                                                               0x1580000
20815 #define regL2_PERF_CNTL_0_BASE_IDX                                                                      5
20816 #define regL2_PERF_COUNT_0                                                                              0x1580001
20817 #define regL2_PERF_COUNT_0_BASE_IDX                                                                     5
20818 #define regL2_PERF_COUNT_1                                                                              0x1580002
20819 #define regL2_PERF_COUNT_1_BASE_IDX                                                                     5
20820 #define regL2_PERF_CNTL_1                                                                               0x1580003
20821 #define regL2_PERF_CNTL_1_BASE_IDX                                                                      5
20822 #define regL2_PERF_COUNT_2                                                                              0x1580004
20823 #define regL2_PERF_COUNT_2_BASE_IDX                                                                     5
20824 #define regL2_PERF_COUNT_3                                                                              0x1580005
20825 #define regL2_PERF_COUNT_3_BASE_IDX                                                                     5
20826 #define regL2_STATUS_0                                                                                  0x1580008
20827 #define regL2_STATUS_0_BASE_IDX                                                                         5
20828 #define regL2_CONTROL_0                                                                                 0x158000c
20829 #define regL2_CONTROL_0_BASE_IDX                                                                        5
20830 #define regL2_CONTROL_1                                                                                 0x158000d
20831 #define regL2_CONTROL_1_BASE_IDX                                                                        5
20832 #define regL2_DTC_CONTROL                                                                               0x1580010
20833 #define regL2_DTC_CONTROL_BASE_IDX                                                                      5
20834 #define regL2_DTC_HASH_CONTROL                                                                          0x1580011
20835 #define regL2_DTC_HASH_CONTROL_BASE_IDX                                                                 5
20836 #define regL2_DTC_WAY_CONTROL                                                                           0x1580012
20837 #define regL2_DTC_WAY_CONTROL_BASE_IDX                                                                  5
20838 #define regL2_ITC_CONTROL                                                                               0x1580014
20839 #define regL2_ITC_CONTROL_BASE_IDX                                                                      5
20840 #define regL2_ITC_HASH_CONTROL                                                                          0x1580015
20841 #define regL2_ITC_HASH_CONTROL_BASE_IDX                                                                 5
20842 #define regL2_ITC_WAY_CONTROL                                                                           0x1580016
20843 #define regL2_ITC_WAY_CONTROL_BASE_IDX                                                                  5
20844 #define regL2_PTC_A_CONTROL                                                                             0x1580018
20845 #define regL2_PTC_A_CONTROL_BASE_IDX                                                                    5
20846 #define regL2_PTC_A_HASH_CONTROL                                                                        0x1580019
20847 #define regL2_PTC_A_HASH_CONTROL_BASE_IDX                                                               5
20848 #define regL2_PTC_A_WAY_CONTROL                                                                         0x158001a
20849 #define regL2_PTC_A_WAY_CONTROL_BASE_IDX                                                                5
20850 #define regL2_CREDIT_CONTROL_2                                                                          0x1580020
20851 #define regL2_CREDIT_CONTROL_2_BASE_IDX                                                                 5
20852 #define regL2A_UPDATE_FILTER_CNTL                                                                       0x1580022
20853 #define regL2A_UPDATE_FILTER_CNTL_BASE_IDX                                                              5
20854 #define regL2_ERR_RULE_CONTROL_3                                                                        0x1580030
20855 #define regL2_ERR_RULE_CONTROL_3_BASE_IDX                                                               5
20856 #define regL2_ERR_RULE_CONTROL_4                                                                        0x1580031
20857 #define regL2_ERR_RULE_CONTROL_4_BASE_IDX                                                               5
20858 #define regL2_ERR_RULE_CONTROL_5                                                                        0x1580032
20859 #define regL2_ERR_RULE_CONTROL_5_BASE_IDX                                                               5
20860 #define regL2_L2A_CK_GATE_CONTROL                                                                       0x1580033
20861 #define regL2_L2A_CK_GATE_CONTROL_BASE_IDX                                                              5
20862 #define regL2_L2A_PGSIZE_CONTROL                                                                        0x1580034
20863 #define regL2_L2A_PGSIZE_CONTROL_BASE_IDX                                                               5
20864 #define regL2_L2A_MEMPWR_GATE_1                                                                         0x1580035
20865 #define regL2_L2A_MEMPWR_GATE_1_BASE_IDX                                                                5
20866 #define regL2_L2A_MEMPWR_GATE_2                                                                         0x1580036
20867 #define regL2_L2A_MEMPWR_GATE_2_BASE_IDX                                                                5
20868 #define regL2_L2A_MEMPWR_GATE_3                                                                         0x1580037
20869 #define regL2_L2A_MEMPWR_GATE_3_BASE_IDX                                                                5
20870 #define regL2_L2A_MEMPWR_GATE_4                                                                         0x1580038
20871 #define regL2_L2A_MEMPWR_GATE_4_BASE_IDX                                                                5
20872 #define regL2_L2A_MEMPWR_GATE_5                                                                         0x1580039
20873 #define regL2_L2A_MEMPWR_GATE_5_BASE_IDX                                                                5
20874 #define regL2_L2A_MEMPWR_GATE_6                                                                         0x158003a
20875 #define regL2_L2A_MEMPWR_GATE_6_BASE_IDX                                                                5
20876 #define regL2_L2A_MEMPWR_GATE_7                                                                         0x158003b
20877 #define regL2_L2A_MEMPWR_GATE_7_BASE_IDX                                                                5
20878 #define regL2_L2A_MEMPWR_GATE_8                                                                         0x158003c
20879 #define regL2_L2A_MEMPWR_GATE_8_BASE_IDX                                                                5
20880 #define regL2_L2A_MEMPWR_GATE_9                                                                         0x158003d
20881 #define regL2_L2A_MEMPWR_GATE_9_BASE_IDX                                                                5
20882 #define regL2_PWRGATE_CNTRL_REG_0                                                                       0x158003e
20883 #define regL2_PWRGATE_CNTRL_REG_0_BASE_IDX                                                              5
20884 #define regL2_L2A_MEMPWR_GATE_10                                                                        0x158003f
20885 #define regL2_L2A_MEMPWR_GATE_10_BASE_IDX                                                               5
20886 #define regL2_PWRGATE_CNTRL_REG_3                                                                       0x1580041
20887 #define regL2_PWRGATE_CNTRL_REG_3_BASE_IDX                                                              5
20888 #define regL2_ECO_CNTRL_0                                                                               0x1580042
20889 #define regL2_ECO_CNTRL_0_BASE_IDX                                                                      5
20890 
20891 
20892 // addressBlock: nbio_iohub_iommu_l2ashdw_l2ashdw
20893 // base address: 0x15704000
20894 
20895 
20896 // addressBlock: nbio_nbif0_bif_bx_pf_SYSPFVFDEC
20897 // base address: 0xd0000000
20898 #define regBIF_BX_PF2_MM_INDEX                                                                          0x2ffc0000
20899 #define regBIF_BX_PF2_MM_INDEX_BASE_IDX                                                                 5
20900 #define regBIF_BX_PF2_MM_DATA                                                                           0x2ffc0001
20901 #define regBIF_BX_PF2_MM_DATA_BASE_IDX                                                                  5
20902 #define regBIF_BX_PF2_MM_INDEX_HI                                                                       0x2ffc0006
20903 #define regBIF_BX_PF2_MM_INDEX_HI_BASE_IDX                                                              5
20904 
20905 
20906 // addressBlock: nbio_nbif0_bif_bx_SYSDEC
20907 // base address: 0xd0000000
20908 #define regBIF_BX2_PCIE_INDEX                                                                           0x2ffc000c
20909 #define regBIF_BX2_PCIE_INDEX_BASE_IDX                                                                  5
20910 #define regBIF_BX2_PCIE_DATA                                                                            0x2ffc000d
20911 #define regBIF_BX2_PCIE_DATA_BASE_IDX                                                                   5
20912 #define regBIF_BX2_PCIE_INDEX2                                                                          0x2ffc000e
20913 #define regBIF_BX2_PCIE_INDEX2_BASE_IDX                                                                 5
20914 #define regBIF_BX2_PCIE_DATA2                                                                           0x2ffc000f
20915 #define regBIF_BX2_PCIE_DATA2_BASE_IDX                                                                  5
20916 #define regBIF_BX2_SBIOS_SCRATCH_0                                                                      0x2ffc0048
20917 #define regBIF_BX2_SBIOS_SCRATCH_0_BASE_IDX                                                             5
20918 #define regBIF_BX2_SBIOS_SCRATCH_1                                                                      0x2ffc0049
20919 #define regBIF_BX2_SBIOS_SCRATCH_1_BASE_IDX                                                             5
20920 #define regBIF_BX2_SBIOS_SCRATCH_2                                                                      0x2ffc004a
20921 #define regBIF_BX2_SBIOS_SCRATCH_2_BASE_IDX                                                             5
20922 #define regBIF_BX2_SBIOS_SCRATCH_3                                                                      0x2ffc004b
20923 #define regBIF_BX2_SBIOS_SCRATCH_3_BASE_IDX                                                             5
20924 #define regBIF_BX2_BIOS_SCRATCH_0                                                                       0x2ffc004c
20925 #define regBIF_BX2_BIOS_SCRATCH_0_BASE_IDX                                                              5
20926 #define regBIF_BX2_BIOS_SCRATCH_1                                                                       0x2ffc004d
20927 #define regBIF_BX2_BIOS_SCRATCH_1_BASE_IDX                                                              5
20928 #define regBIF_BX2_BIOS_SCRATCH_2                                                                       0x2ffc004e
20929 #define regBIF_BX2_BIOS_SCRATCH_2_BASE_IDX                                                              5
20930 #define regBIF_BX2_BIOS_SCRATCH_3                                                                       0x2ffc004f
20931 #define regBIF_BX2_BIOS_SCRATCH_3_BASE_IDX                                                              5
20932 #define regBIF_BX2_BIOS_SCRATCH_4                                                                       0x2ffc0050
20933 #define regBIF_BX2_BIOS_SCRATCH_4_BASE_IDX                                                              5
20934 #define regBIF_BX2_BIOS_SCRATCH_5                                                                       0x2ffc0051
20935 #define regBIF_BX2_BIOS_SCRATCH_5_BASE_IDX                                                              5
20936 #define regBIF_BX2_BIOS_SCRATCH_6                                                                       0x2ffc0052
20937 #define regBIF_BX2_BIOS_SCRATCH_6_BASE_IDX                                                              5
20938 #define regBIF_BX2_BIOS_SCRATCH_7                                                                       0x2ffc0053
20939 #define regBIF_BX2_BIOS_SCRATCH_7_BASE_IDX                                                              5
20940 #define regBIF_BX2_BIOS_SCRATCH_8                                                                       0x2ffc0054
20941 #define regBIF_BX2_BIOS_SCRATCH_8_BASE_IDX                                                              5
20942 #define regBIF_BX2_BIOS_SCRATCH_9                                                                       0x2ffc0055
20943 #define regBIF_BX2_BIOS_SCRATCH_9_BASE_IDX                                                              5
20944 #define regBIF_BX2_BIOS_SCRATCH_10                                                                      0x2ffc0056
20945 #define regBIF_BX2_BIOS_SCRATCH_10_BASE_IDX                                                             5
20946 #define regBIF_BX2_BIOS_SCRATCH_11                                                                      0x2ffc0057
20947 #define regBIF_BX2_BIOS_SCRATCH_11_BASE_IDX                                                             5
20948 #define regBIF_BX2_BIOS_SCRATCH_12                                                                      0x2ffc0058
20949 #define regBIF_BX2_BIOS_SCRATCH_12_BASE_IDX                                                             5
20950 #define regBIF_BX2_BIOS_SCRATCH_13                                                                      0x2ffc0059
20951 #define regBIF_BX2_BIOS_SCRATCH_13_BASE_IDX                                                             5
20952 #define regBIF_BX2_BIOS_SCRATCH_14                                                                      0x2ffc005a
20953 #define regBIF_BX2_BIOS_SCRATCH_14_BASE_IDX                                                             5
20954 #define regBIF_BX2_BIOS_SCRATCH_15                                                                      0x2ffc005b
20955 #define regBIF_BX2_BIOS_SCRATCH_15_BASE_IDX                                                             5
20956 #define regBIF_BX2_BIF_RLC_INTR_CNTL                                                                    0x2ffc0060
20957 #define regBIF_BX2_BIF_RLC_INTR_CNTL_BASE_IDX                                                           5
20958 #define regBIF_BX2_BIF_VCE_INTR_CNTL                                                                    0x2ffc0061
20959 #define regBIF_BX2_BIF_VCE_INTR_CNTL_BASE_IDX                                                           5
20960 #define regBIF_BX2_BIF_UVD_INTR_CNTL                                                                    0x2ffc0062
20961 #define regBIF_BX2_BIF_UVD_INTR_CNTL_BASE_IDX                                                           5
20962 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR0                                                                0x2ffc0080
20963 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR0_BASE_IDX                                                       5
20964 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR0                                                          0x2ffc0081
20965 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR0_BASE_IDX                                                 5
20966 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR1                                                                0x2ffc0082
20967 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR1_BASE_IDX                                                       5
20968 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR1                                                          0x2ffc0083
20969 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR1_BASE_IDX                                                 5
20970 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR2                                                                0x2ffc0084
20971 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR2_BASE_IDX                                                       5
20972 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR2                                                          0x2ffc0085
20973 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR2_BASE_IDX                                                 5
20974 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR3                                                                0x2ffc0086
20975 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR3_BASE_IDX                                                       5
20976 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR3                                                          0x2ffc0087
20977 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR3_BASE_IDX                                                 5
20978 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR4                                                                0x2ffc0088
20979 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR4_BASE_IDX                                                       5
20980 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR4                                                          0x2ffc0089
20981 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR4_BASE_IDX                                                 5
20982 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR5                                                                0x2ffc008a
20983 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR5_BASE_IDX                                                       5
20984 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR5                                                          0x2ffc008b
20985 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR5_BASE_IDX                                                 5
20986 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR6                                                                0x2ffc008c
20987 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR6_BASE_IDX                                                       5
20988 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR6                                                          0x2ffc008d
20989 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR6_BASE_IDX                                                 5
20990 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR7                                                                0x2ffc008e
20991 #define regBIF_BX2_GFX_MMIOREG_CAM_ADDR7_BASE_IDX                                                       5
20992 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR7                                                          0x2ffc008f
20993 #define regBIF_BX2_GFX_MMIOREG_CAM_REMAP_ADDR7_BASE_IDX                                                 5
20994 #define regBIF_BX2_GFX_MMIOREG_CAM_CNTL                                                                 0x2ffc0090
20995 #define regBIF_BX2_GFX_MMIOREG_CAM_CNTL_BASE_IDX                                                        5
20996 #define regBIF_BX2_GFX_MMIOREG_CAM_ZERO_CPL                                                             0x2ffc0091
20997 #define regBIF_BX2_GFX_MMIOREG_CAM_ZERO_CPL_BASE_IDX                                                    5
20998 #define regBIF_BX2_GFX_MMIOREG_CAM_ONE_CPL                                                              0x2ffc0092
20999 #define regBIF_BX2_GFX_MMIOREG_CAM_ONE_CPL_BASE_IDX                                                     5
21000 #define regBIF_BX2_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL                                                     0x2ffc0093
21001 #define regBIF_BX2_GFX_MMIOREG_CAM_PROGRAMMABLE_CPL_BASE_IDX                                            5
21002 
21003 
21004 // addressBlock: nbio_nbif0_rcc_strap_BIFDEC1
21005 // base address: 0xd0000000
21006 #define regRCC_STRAP3_RCC_BIF_STRAP0                                                                    0x2ffc0d20
21007 #define regRCC_STRAP3_RCC_BIF_STRAP0_BASE_IDX                                                           5
21008 #define regRCC_STRAP3_RCC_BIF_STRAP1                                                                    0x2ffc0d21
21009 #define regRCC_STRAP3_RCC_BIF_STRAP1_BASE_IDX                                                           5
21010 #define regRCC_STRAP3_RCC_BIF_STRAP2                                                                    0x2ffc0d22
21011 #define regRCC_STRAP3_RCC_BIF_STRAP2_BASE_IDX                                                           5
21012 #define regRCC_STRAP3_RCC_BIF_STRAP3                                                                    0x2ffc0d23
21013 #define regRCC_STRAP3_RCC_BIF_STRAP3_BASE_IDX                                                           5
21014 #define regRCC_STRAP3_RCC_BIF_STRAP4                                                                    0x2ffc0d24
21015 #define regRCC_STRAP3_RCC_BIF_STRAP4_BASE_IDX                                                           5
21016 #define regRCC_STRAP3_RCC_BIF_STRAP5                                                                    0x2ffc0d25
21017 #define regRCC_STRAP3_RCC_BIF_STRAP5_BASE_IDX                                                           5
21018 #define regRCC_STRAP3_RCC_BIF_STRAP6                                                                    0x2ffc0d26
21019 #define regRCC_STRAP3_RCC_BIF_STRAP6_BASE_IDX                                                           5
21020 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP0                                                              0x2ffc0d27
21021 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP0_BASE_IDX                                                     5
21022 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP1                                                              0x2ffc0d28
21023 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP1_BASE_IDX                                                     5
21024 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP10                                                             0x2ffc0d29
21025 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP10_BASE_IDX                                                    5
21026 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP11                                                             0x2ffc0d2a
21027 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP11_BASE_IDX                                                    5
21028 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP12                                                             0x2ffc0d2b
21029 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP12_BASE_IDX                                                    5
21030 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP13                                                             0x2ffc0d2c
21031 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP13_BASE_IDX                                                    5
21032 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP2                                                              0x2ffc0d2d
21033 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP2_BASE_IDX                                                     5
21034 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP3                                                              0x2ffc0d2e
21035 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP3_BASE_IDX                                                     5
21036 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP4                                                              0x2ffc0d2f
21037 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP4_BASE_IDX                                                     5
21038 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP5                                                              0x2ffc0d30
21039 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP5_BASE_IDX                                                     5
21040 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP6                                                              0x2ffc0d31
21041 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP6_BASE_IDX                                                     5
21042 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP7                                                              0x2ffc0d32
21043 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP7_BASE_IDX                                                     5
21044 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP8                                                              0x2ffc0d33
21045 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP8_BASE_IDX                                                     5
21046 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP9                                                              0x2ffc0d34
21047 #define regRCC_STRAP3_RCC_DEV0_PORT_STRAP9_BASE_IDX                                                     5
21048 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP0                                                              0x2ffc0d35
21049 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP0_BASE_IDX                                                     5
21050 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP1                                                              0x2ffc0d36
21051 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP1_BASE_IDX                                                     5
21052 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP13                                                             0x2ffc0d37
21053 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP13_BASE_IDX                                                    5
21054 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP14                                                             0x2ffc0d38
21055 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP14_BASE_IDX                                                    5
21056 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP15                                                             0x2ffc0d39
21057 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP15_BASE_IDX                                                    5
21058 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP16                                                             0x2ffc0d3a
21059 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP16_BASE_IDX                                                    5
21060 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP17                                                             0x2ffc0d3b
21061 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP17_BASE_IDX                                                    5
21062 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP18                                                             0x2ffc0d3c
21063 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP18_BASE_IDX                                                    5
21064 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP2                                                              0x2ffc0d3d
21065 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP2_BASE_IDX                                                     5
21066 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP3                                                              0x2ffc0d3e
21067 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP3_BASE_IDX                                                     5
21068 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP4                                                              0x2ffc0d3f
21069 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP4_BASE_IDX                                                     5
21070 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP5                                                              0x2ffc0d40
21071 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP5_BASE_IDX                                                     5
21072 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP8                                                              0x2ffc0d42
21073 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP8_BASE_IDX                                                     5
21074 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP9                                                              0x2ffc0d43
21075 #define regRCC_STRAP3_RCC_DEV0_EPF0_STRAP9_BASE_IDX                                                     5
21076 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP0                                                              0x2ffc0d44
21077 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP0_BASE_IDX                                                     5
21078 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP2                                                              0x2ffc0d4f
21079 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP2_BASE_IDX                                                     5
21080 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP3                                                              0x2ffc0d50
21081 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP3_BASE_IDX                                                     5
21082 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP4                                                              0x2ffc0d51
21083 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP4_BASE_IDX                                                     5
21084 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP5                                                              0x2ffc0d52
21085 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP5_BASE_IDX                                                     5
21086 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP6                                                              0x2ffc0d53
21087 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP6_BASE_IDX                                                     5
21088 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP7                                                              0x2ffc0d54
21089 #define regRCC_STRAP3_RCC_DEV0_EPF1_STRAP7_BASE_IDX                                                     5
21090 
21091 
21092 // addressBlock: nbio_nbif0_rcc_ep_dev0_BIFDEC1
21093 // base address: 0xd0000000
21094 #define regRCC_EP_DEV0_3_EP_PCIE_SCRATCH                                                                0x2ffc0d56
21095 #define regRCC_EP_DEV0_3_EP_PCIE_SCRATCH_BASE_IDX                                                       5
21096 #define regRCC_EP_DEV0_3_EP_PCIE_CNTL                                                                   0x2ffc0d58
21097 #define regRCC_EP_DEV0_3_EP_PCIE_CNTL_BASE_IDX                                                          5
21098 #define regRCC_EP_DEV0_3_EP_PCIE_INT_CNTL                                                               0x2ffc0d59
21099 #define regRCC_EP_DEV0_3_EP_PCIE_INT_CNTL_BASE_IDX                                                      5
21100 #define regRCC_EP_DEV0_3_EP_PCIE_INT_STATUS                                                             0x2ffc0d5a
21101 #define regRCC_EP_DEV0_3_EP_PCIE_INT_STATUS_BASE_IDX                                                    5
21102 #define regRCC_EP_DEV0_3_EP_PCIE_RX_CNTL2                                                               0x2ffc0d5b
21103 #define regRCC_EP_DEV0_3_EP_PCIE_RX_CNTL2_BASE_IDX                                                      5
21104 #define regRCC_EP_DEV0_3_EP_PCIE_BUS_CNTL                                                               0x2ffc0d5c
21105 #define regRCC_EP_DEV0_3_EP_PCIE_BUS_CNTL_BASE_IDX                                                      5
21106 #define regRCC_EP_DEV0_3_EP_PCIE_CFG_CNTL                                                               0x2ffc0d5d
21107 #define regRCC_EP_DEV0_3_EP_PCIE_CFG_CNTL_BASE_IDX                                                      5
21108 #define regRCC_EP_DEV0_3_EP_PCIE_TX_LTR_CNTL                                                            0x2ffc0d5f
21109 #define regRCC_EP_DEV0_3_EP_PCIE_TX_LTR_CNTL_BASE_IDX                                                   5
21110 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0                                               0x2ffc0d60
21111 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      5
21112 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1                                               0x2ffc0d60
21113 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      5
21114 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2                                               0x2ffc0d60
21115 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      5
21116 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3                                               0x2ffc0d60
21117 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      5
21118 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4                                               0x2ffc0d61
21119 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      5
21120 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5                                               0x2ffc0d61
21121 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      5
21122 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6                                               0x2ffc0d61
21123 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      5
21124 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7                                               0x2ffc0d61
21125 #define regRCC_EP_DEV0_2_PCIE_F1_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      5
21126 #define regRCC_EP_DEV0_3_EP_PCIE_STRAP_MISC                                                             0x2ffc0d62
21127 #define regRCC_EP_DEV0_3_EP_PCIE_STRAP_MISC_BASE_IDX                                                    5
21128 #define regRCC_EP_DEV0_3_EP_PCIE_STRAP_MISC2                                                            0x2ffc0d63
21129 #define regRCC_EP_DEV0_3_EP_PCIE_STRAP_MISC2_BASE_IDX                                                   5
21130 #define regRCC_EP_DEV0_3_EP_PCIE_F0_DPA_CAP                                                             0x2ffc0d65
21131 #define regRCC_EP_DEV0_3_EP_PCIE_F0_DPA_CAP_BASE_IDX                                                    5
21132 #define regRCC_EP_DEV0_3_EP_PCIE_F0_DPA_LATENCY_INDICATOR                                               0x2ffc0d66
21133 #define regRCC_EP_DEV0_3_EP_PCIE_F0_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
21134 #define regRCC_EP_DEV0_3_EP_PCIE_F0_DPA_CNTL                                                            0x2ffc0d66
21135 #define regRCC_EP_DEV0_3_EP_PCIE_F0_DPA_CNTL_BASE_IDX                                                   5
21136 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0                                               0x2ffc0d66
21137 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                      5
21138 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1                                               0x2ffc0d67
21139 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                      5
21140 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2                                               0x2ffc0d67
21141 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                      5
21142 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3                                               0x2ffc0d67
21143 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                      5
21144 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4                                               0x2ffc0d67
21145 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                      5
21146 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5                                               0x2ffc0d68
21147 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                      5
21148 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6                                               0x2ffc0d68
21149 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                      5
21150 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7                                               0x2ffc0d68
21151 #define regRCC_EP_DEV0_3_PCIE_F0_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                      5
21152 #define regRCC_EP_DEV0_3_EP_PCIE_PME_CONTROL                                                            0x2ffc0d68
21153 #define regRCC_EP_DEV0_3_EP_PCIE_PME_CONTROL_BASE_IDX                                                   5
21154 #define regRCC_EP_DEV0_3_EP_PCIEP_RESERVED                                                              0x2ffc0d69
21155 #define regRCC_EP_DEV0_3_EP_PCIEP_RESERVED_BASE_IDX                                                     5
21156 #define regRCC_EP_DEV0_3_EP_PCIE_TX_CNTL                                                                0x2ffc0d6b
21157 #define regRCC_EP_DEV0_3_EP_PCIE_TX_CNTL_BASE_IDX                                                       5
21158 #define regRCC_EP_DEV0_3_EP_PCIE_TX_REQUESTER_ID                                                        0x2ffc0d6c
21159 #define regRCC_EP_DEV0_3_EP_PCIE_TX_REQUESTER_ID_BASE_IDX                                               5
21160 #define regRCC_EP_DEV0_3_EP_PCIE_ERR_CNTL                                                               0x2ffc0d6d
21161 #define regRCC_EP_DEV0_3_EP_PCIE_ERR_CNTL_BASE_IDX                                                      5
21162 #define regRCC_EP_DEV0_3_EP_PCIE_RX_CNTL                                                                0x2ffc0d6e
21163 #define regRCC_EP_DEV0_3_EP_PCIE_RX_CNTL_BASE_IDX                                                       5
21164 #define regRCC_EP_DEV0_3_EP_PCIE_LC_SPEED_CNTL                                                          0x2ffc0d6f
21165 #define regRCC_EP_DEV0_3_EP_PCIE_LC_SPEED_CNTL_BASE_IDX                                                 5
21166 
21167 
21168 // addressBlock: nbio_nbif0_rcc_dwn_dev0_BIFDEC1
21169 // base address: 0xd0000000
21170 #define regRCC_DWN_DEV0_3_DN_PCIE_RESERVED                                                              0x2ffc0d70
21171 #define regRCC_DWN_DEV0_3_DN_PCIE_RESERVED_BASE_IDX                                                     5
21172 #define regRCC_DWN_DEV0_3_DN_PCIE_SCRATCH                                                               0x2ffc0d71
21173 #define regRCC_DWN_DEV0_3_DN_PCIE_SCRATCH_BASE_IDX                                                      5
21174 #define regRCC_DWN_DEV0_3_DN_PCIE_CNTL                                                                  0x2ffc0d73
21175 #define regRCC_DWN_DEV0_3_DN_PCIE_CNTL_BASE_IDX                                                         5
21176 #define regRCC_DWN_DEV0_3_DN_PCIE_CONFIG_CNTL                                                           0x2ffc0d74
21177 #define regRCC_DWN_DEV0_3_DN_PCIE_CONFIG_CNTL_BASE_IDX                                                  5
21178 #define regRCC_DWN_DEV0_3_DN_PCIE_RX_CNTL2                                                              0x2ffc0d75
21179 #define regRCC_DWN_DEV0_3_DN_PCIE_RX_CNTL2_BASE_IDX                                                     5
21180 #define regRCC_DWN_DEV0_3_DN_PCIE_BUS_CNTL                                                              0x2ffc0d76
21181 #define regRCC_DWN_DEV0_3_DN_PCIE_BUS_CNTL_BASE_IDX                                                     5
21182 #define regRCC_DWN_DEV0_3_DN_PCIE_CFG_CNTL                                                              0x2ffc0d77
21183 #define regRCC_DWN_DEV0_3_DN_PCIE_CFG_CNTL_BASE_IDX                                                     5
21184 #define regRCC_DWN_DEV0_3_DN_PCIE_STRAP_F0                                                              0x2ffc0d78
21185 #define regRCC_DWN_DEV0_3_DN_PCIE_STRAP_F0_BASE_IDX                                                     5
21186 #define regRCC_DWN_DEV0_3_DN_PCIE_STRAP_MISC                                                            0x2ffc0d79
21187 #define regRCC_DWN_DEV0_3_DN_PCIE_STRAP_MISC_BASE_IDX                                                   5
21188 #define regRCC_DWN_DEV0_3_DN_PCIE_STRAP_MISC2                                                           0x2ffc0d7a
21189 #define regRCC_DWN_DEV0_3_DN_PCIE_STRAP_MISC2_BASE_IDX                                                  5
21190 
21191 
21192 // addressBlock: nbio_nbif0_rcc_dwnp_dev0_BIFDEC1
21193 // base address: 0xd0000000
21194 #define regRCC_DWNP_DEV0_3_PCIE_ERR_CNTL                                                                0x2ffc0d7c
21195 #define regRCC_DWNP_DEV0_3_PCIE_ERR_CNTL_BASE_IDX                                                       5
21196 #define regRCC_DWNP_DEV0_3_PCIE_RX_CNTL                                                                 0x2ffc0d7d
21197 #define regRCC_DWNP_DEV0_3_PCIE_RX_CNTL_BASE_IDX                                                        5
21198 #define regRCC_DWNP_DEV0_3_PCIE_LC_SPEED_CNTL                                                           0x2ffc0d7e
21199 #define regRCC_DWNP_DEV0_3_PCIE_LC_SPEED_CNTL_BASE_IDX                                                  5
21200 #define regRCC_DWNP_DEV0_3_PCIE_LC_CNTL2                                                                0x2ffc0d7f
21201 #define regRCC_DWNP_DEV0_3_PCIE_LC_CNTL2_BASE_IDX                                                       5
21202 #define regRCC_DWNP_DEV0_3_PCIEP_STRAP_MISC                                                             0x2ffc0d80
21203 #define regRCC_DWNP_DEV0_3_PCIEP_STRAP_MISC_BASE_IDX                                                    5
21204 #define regRCC_DWNP_DEV0_3_LTR_MSG_INFO_FROM_EP                                                         0x2ffc0d81
21205 #define regRCC_DWNP_DEV0_3_LTR_MSG_INFO_FROM_EP_BASE_IDX                                                5
21206 
21207 
21208 // addressBlock: nbio_nbif0_rcc_dev0_epf0_BIFPFVFDEC1[13440..14975]
21209 // base address: 0xd0003480
21210 #define regRCC_DEV0_EPF0_1_RCC_ERR_LOG                                                                  0x2ffc0da5
21211 #define regRCC_DEV0_EPF0_1_RCC_ERR_LOG_BASE_IDX                                                         5
21212 #define regRCC_DEV0_EPF0_1_RCC_DOORBELL_APER_EN                                                         0x2ffc0de0
21213 #define regRCC_DEV0_EPF0_1_RCC_DOORBELL_APER_EN_BASE_IDX                                                5
21214 #define regRCC_DEV0_EPF0_1_RCC_CONFIG_MEMSIZE                                                           0x2ffc0de3
21215 #define regRCC_DEV0_EPF0_1_RCC_CONFIG_MEMSIZE_BASE_IDX                                                  5
21216 #define regRCC_DEV0_EPF0_1_RCC_CONFIG_RESERVED                                                          0x2ffc0de4
21217 #define regRCC_DEV0_EPF0_1_RCC_CONFIG_RESERVED_BASE_IDX                                                 5
21218 #define regRCC_DEV0_EPF0_1_RCC_IOV_FUNC_IDENTIFIER                                                      0x2ffc0de5
21219 #define regRCC_DEV0_EPF0_1_RCC_IOV_FUNC_IDENTIFIER_BASE_IDX                                             5
21220 
21221 
21222 // addressBlock: nbio_nbif0_rcc_dev0_BIFDEC1
21223 // base address: 0xd0000000
21224 #define regRCC_DEV0_2_RCC_ERR_INT_CNTL                                                                  0x2ffc0da6
21225 #define regRCC_DEV0_2_RCC_ERR_INT_CNTL_BASE_IDX                                                         5
21226 #define regRCC_DEV0_2_RCC_BACO_CNTL_MISC                                                                0x2ffc0da7
21227 #define regRCC_DEV0_2_RCC_BACO_CNTL_MISC_BASE_IDX                                                       5
21228 #define regRCC_DEV0_2_RCC_RESET_EN                                                                      0x2ffc0da8
21229 #define regRCC_DEV0_2_RCC_RESET_EN_BASE_IDX                                                             5
21230 #define regRCC_DEV0_3_RCC_VDM_SUPPORT                                                                   0x2ffc0da9
21231 #define regRCC_DEV0_3_RCC_VDM_SUPPORT_BASE_IDX                                                          5
21232 #define regRCC_DEV0_3_RCC_MARGIN_PARAM_CNTL0                                                            0x2ffc0daa
21233 #define regRCC_DEV0_3_RCC_MARGIN_PARAM_CNTL0_BASE_IDX                                                   5
21234 #define regRCC_DEV0_3_RCC_MARGIN_PARAM_CNTL1                                                            0x2ffc0dab
21235 #define regRCC_DEV0_3_RCC_MARGIN_PARAM_CNTL1_BASE_IDX                                                   5
21236 #define regRCC_DEV0_2_RCC_GPUIOV_REGION                                                                 0x2ffc0dac
21237 #define regRCC_DEV0_2_RCC_GPUIOV_REGION_BASE_IDX                                                        5
21238 #define regRCC_DEV0_2_RCC_GPU_HOSTVM_EN                                                                 0x2ffc0dad
21239 #define regRCC_DEV0_2_RCC_GPU_HOSTVM_EN_BASE_IDX                                                        5
21240 #define regRCC_DEV0_2_RCC_CONSOLE_IOV_MODE_CNTL                                                         0x2ffc0dae
21241 #define regRCC_DEV0_2_RCC_CONSOLE_IOV_MODE_CNTL_BASE_IDX                                                5
21242 #define regRCC_DEV0_2_RCC_CONSOLE_IOV_FIRST_VF_OFFSET                                                   0x2ffc0daf
21243 #define regRCC_DEV0_2_RCC_CONSOLE_IOV_FIRST_VF_OFFSET_BASE_IDX                                          5
21244 #define regRCC_DEV0_2_RCC_CONSOLE_IOV_VF_STRIDE                                                         0x2ffc0daf
21245 #define regRCC_DEV0_2_RCC_CONSOLE_IOV_VF_STRIDE_BASE_IDX                                                5
21246 #define regRCC_DEV0_2_RCC_PEER_REG_RANGE0                                                               0x2ffc0dde
21247 #define regRCC_DEV0_2_RCC_PEER_REG_RANGE0_BASE_IDX                                                      5
21248 #define regRCC_DEV0_2_RCC_PEER_REG_RANGE1                                                               0x2ffc0ddf
21249 #define regRCC_DEV0_2_RCC_PEER_REG_RANGE1_BASE_IDX                                                      5
21250 #define regRCC_DEV0_3_RCC_BUS_CNTL                                                                      0x2ffc0de1
21251 #define regRCC_DEV0_3_RCC_BUS_CNTL_BASE_IDX                                                             5
21252 #define regRCC_DEV0_2_RCC_CONFIG_CNTL                                                                   0x2ffc0de2
21253 #define regRCC_DEV0_2_RCC_CONFIG_CNTL_BASE_IDX                                                          5
21254 #define regRCC_DEV0_2_RCC_CONFIG_F0_BASE                                                                0x2ffc0de6
21255 #define regRCC_DEV0_2_RCC_CONFIG_F0_BASE_BASE_IDX                                                       5
21256 #define regRCC_DEV0_2_RCC_CONFIG_APER_SIZE                                                              0x2ffc0de7
21257 #define regRCC_DEV0_2_RCC_CONFIG_APER_SIZE_BASE_IDX                                                     5
21258 #define regRCC_DEV0_2_RCC_CONFIG_REG_APER_SIZE                                                          0x2ffc0de8
21259 #define regRCC_DEV0_2_RCC_CONFIG_REG_APER_SIZE_BASE_IDX                                                 5
21260 #define regRCC_DEV0_2_RCC_XDMA_LO                                                                       0x2ffc0de9
21261 #define regRCC_DEV0_2_RCC_XDMA_LO_BASE_IDX                                                              5
21262 #define regRCC_DEV0_2_RCC_XDMA_HI                                                                       0x2ffc0dea
21263 #define regRCC_DEV0_2_RCC_XDMA_HI_BASE_IDX                                                              5
21264 #define regRCC_DEV0_3_RCC_FEATURES_CONTROL_MISC                                                         0x2ffc0deb
21265 #define regRCC_DEV0_3_RCC_FEATURES_CONTROL_MISC_BASE_IDX                                                5
21266 #define regRCC_DEV0_2_RCC_BUSNUM_CNTL1                                                                  0x2ffc0dec
21267 #define regRCC_DEV0_2_RCC_BUSNUM_CNTL1_BASE_IDX                                                         5
21268 #define regRCC_DEV0_2_RCC_BUSNUM_LIST0                                                                  0x2ffc0ded
21269 #define regRCC_DEV0_2_RCC_BUSNUM_LIST0_BASE_IDX                                                         5
21270 #define regRCC_DEV0_2_RCC_BUSNUM_LIST1                                                                  0x2ffc0dee
21271 #define regRCC_DEV0_2_RCC_BUSNUM_LIST1_BASE_IDX                                                         5
21272 #define regRCC_DEV0_2_RCC_BUSNUM_CNTL2                                                                  0x2ffc0def
21273 #define regRCC_DEV0_2_RCC_BUSNUM_CNTL2_BASE_IDX                                                         5
21274 #define regRCC_DEV0_2_RCC_CAPTURE_HOST_BUSNUM                                                           0x2ffc0df0
21275 #define regRCC_DEV0_2_RCC_CAPTURE_HOST_BUSNUM_BASE_IDX                                                  5
21276 #define regRCC_DEV0_2_RCC_HOST_BUSNUM                                                                   0x2ffc0df1
21277 #define regRCC_DEV0_2_RCC_HOST_BUSNUM_BASE_IDX                                                          5
21278 #define regRCC_DEV0_2_RCC_PEER0_FB_OFFSET_HI                                                            0x2ffc0df2
21279 #define regRCC_DEV0_2_RCC_PEER0_FB_OFFSET_HI_BASE_IDX                                                   5
21280 #define regRCC_DEV0_2_RCC_PEER0_FB_OFFSET_LO                                                            0x2ffc0df3
21281 #define regRCC_DEV0_2_RCC_PEER0_FB_OFFSET_LO_BASE_IDX                                                   5
21282 #define regRCC_DEV0_2_RCC_PEER1_FB_OFFSET_HI                                                            0x2ffc0df4
21283 #define regRCC_DEV0_2_RCC_PEER1_FB_OFFSET_HI_BASE_IDX                                                   5
21284 #define regRCC_DEV0_2_RCC_PEER1_FB_OFFSET_LO                                                            0x2ffc0df5
21285 #define regRCC_DEV0_2_RCC_PEER1_FB_OFFSET_LO_BASE_IDX                                                   5
21286 #define regRCC_DEV0_2_RCC_PEER2_FB_OFFSET_HI                                                            0x2ffc0df6
21287 #define regRCC_DEV0_2_RCC_PEER2_FB_OFFSET_HI_BASE_IDX                                                   5
21288 #define regRCC_DEV0_2_RCC_PEER2_FB_OFFSET_LO                                                            0x2ffc0df7
21289 #define regRCC_DEV0_2_RCC_PEER2_FB_OFFSET_LO_BASE_IDX                                                   5
21290 #define regRCC_DEV0_2_RCC_PEER3_FB_OFFSET_HI                                                            0x2ffc0df8
21291 #define regRCC_DEV0_2_RCC_PEER3_FB_OFFSET_HI_BASE_IDX                                                   5
21292 #define regRCC_DEV0_2_RCC_PEER3_FB_OFFSET_LO                                                            0x2ffc0df9
21293 #define regRCC_DEV0_2_RCC_PEER3_FB_OFFSET_LO_BASE_IDX                                                   5
21294 #define regRCC_DEV0_2_RCC_DEVFUNCNUM_LIST0                                                              0x2ffc0dfa
21295 #define regRCC_DEV0_2_RCC_DEVFUNCNUM_LIST0_BASE_IDX                                                     5
21296 #define regRCC_DEV0_2_RCC_DEVFUNCNUM_LIST1                                                              0x2ffc0dfb
21297 #define regRCC_DEV0_2_RCC_DEVFUNCNUM_LIST1_BASE_IDX                                                     5
21298 #define regRCC_DEV0_3_RCC_DEV0_LINK_CNTL                                                                0x2ffc0dfd
21299 #define regRCC_DEV0_3_RCC_DEV0_LINK_CNTL_BASE_IDX                                                       5
21300 #define regRCC_DEV0_3_RCC_CMN_LINK_CNTL                                                                 0x2ffc0dfe
21301 #define regRCC_DEV0_3_RCC_CMN_LINK_CNTL_BASE_IDX                                                        5
21302 #define regRCC_DEV0_3_RCC_EP_REQUESTERID_RESTORE                                                        0x2ffc0dff
21303 #define regRCC_DEV0_3_RCC_EP_REQUESTERID_RESTORE_BASE_IDX                                               5
21304 #define regRCC_DEV0_3_RCC_LTR_LSWITCH_CNTL                                                              0x2ffc0e00
21305 #define regRCC_DEV0_3_RCC_LTR_LSWITCH_CNTL_BASE_IDX                                                     5
21306 #define regRCC_DEV0_3_RCC_MH_ARB_CNTL                                                                   0x2ffc0e01
21307 #define regRCC_DEV0_3_RCC_MH_ARB_CNTL_BASE_IDX                                                          5
21308 
21309 
21310 // addressBlock: nbio_nbif0_bif_bx_BIFDEC1
21311 // base address: 0xd0000000
21312 #define regBIF_BX2_CC_BIF_BX_STRAP0                                                                     0x2ffc0e02
21313 #define regBIF_BX2_CC_BIF_BX_STRAP0_BASE_IDX                                                            5
21314 #define regBIF_BX2_CC_BIF_BX_PINSTRAP0                                                                  0x2ffc0e04
21315 #define regBIF_BX2_CC_BIF_BX_PINSTRAP0_BASE_IDX                                                         5
21316 #define regBIF_BX2_BIF_MM_INDACCESS_CNTL                                                                0x2ffc0e06
21317 #define regBIF_BX2_BIF_MM_INDACCESS_CNTL_BASE_IDX                                                       5
21318 #define regBIF_BX2_BUS_CNTL                                                                             0x2ffc0e07
21319 #define regBIF_BX2_BUS_CNTL_BASE_IDX                                                                    5
21320 #define regBIF_BX2_BIF_SCRATCH0                                                                         0x2ffc0e08
21321 #define regBIF_BX2_BIF_SCRATCH0_BASE_IDX                                                                5
21322 #define regBIF_BX2_BIF_SCRATCH1                                                                         0x2ffc0e09
21323 #define regBIF_BX2_BIF_SCRATCH1_BASE_IDX                                                                5
21324 #define regBIF_BX2_BX_RESET_EN                                                                          0x2ffc0e0d
21325 #define regBIF_BX2_BX_RESET_EN_BASE_IDX                                                                 5
21326 #define regBIF_BX2_MM_CFGREGS_CNTL                                                                      0x2ffc0e0e
21327 #define regBIF_BX2_MM_CFGREGS_CNTL_BASE_IDX                                                             5
21328 #define regBIF_BX2_BX_RESET_CNTL                                                                        0x2ffc0e10
21329 #define regBIF_BX2_BX_RESET_CNTL_BASE_IDX                                                               5
21330 #define regBIF_BX2_INTERRUPT_CNTL                                                                       0x2ffc0e11
21331 #define regBIF_BX2_INTERRUPT_CNTL_BASE_IDX                                                              5
21332 #define regBIF_BX2_INTERRUPT_CNTL2                                                                      0x2ffc0e12
21333 #define regBIF_BX2_INTERRUPT_CNTL2_BASE_IDX                                                             5
21334 #define regBIF_BX2_CLKREQB_PAD_CNTL                                                                     0x2ffc0e18
21335 #define regBIF_BX2_CLKREQB_PAD_CNTL_BASE_IDX                                                            5
21336 #define regBIF_BX2_BIF_FEATURES_CONTROL_MISC                                                            0x2ffc0e1b
21337 #define regBIF_BX2_BIF_FEATURES_CONTROL_MISC_BASE_IDX                                                   5
21338 #define regBIF_BX2_BIF_DOORBELL_CNTL                                                                    0x2ffc0e1d
21339 #define regBIF_BX2_BIF_DOORBELL_CNTL_BASE_IDX                                                           5
21340 #define regBIF_BX2_BIF_DOORBELL_INT_CNTL                                                                0x2ffc0e1e
21341 #define regBIF_BX2_BIF_DOORBELL_INT_CNTL_BASE_IDX                                                       5
21342 #define regBIF_BX2_BIF_FB_EN                                                                            0x2ffc0e20
21343 #define regBIF_BX2_BIF_FB_EN_BASE_IDX                                                                   5
21344 #define regBIF_BX2_BIF_INTR_CNTL                                                                        0x2ffc0e21
21345 #define regBIF_BX2_BIF_INTR_CNTL_BASE_IDX                                                               5
21346 #define regBIF_BX2_BIF_MST_TRANS_PENDING_VF                                                             0x2ffc0e29
21347 #define regBIF_BX2_BIF_MST_TRANS_PENDING_VF_BASE_IDX                                                    5
21348 #define regBIF_BX2_BIF_SLV_TRANS_PENDING_VF                                                             0x2ffc0e2a
21349 #define regBIF_BX2_BIF_SLV_TRANS_PENDING_VF_BASE_IDX                                                    5
21350 #define regBIF_BX2_BACO_CNTL                                                                            0x2ffc0e2b
21351 #define regBIF_BX2_BACO_CNTL_BASE_IDX                                                                   5
21352 #define regBIF_BX2_BIF_BACO_EXIT_TIME0                                                                  0x2ffc0e2c
21353 #define regBIF_BX2_BIF_BACO_EXIT_TIME0_BASE_IDX                                                         5
21354 #define regBIF_BX2_BIF_BACO_EXIT_TIMER1                                                                 0x2ffc0e2d
21355 #define regBIF_BX2_BIF_BACO_EXIT_TIMER1_BASE_IDX                                                        5
21356 #define regBIF_BX2_BIF_BACO_EXIT_TIMER2                                                                 0x2ffc0e2e
21357 #define regBIF_BX2_BIF_BACO_EXIT_TIMER2_BASE_IDX                                                        5
21358 #define regBIF_BX2_BIF_BACO_EXIT_TIMER3                                                                 0x2ffc0e2f
21359 #define regBIF_BX2_BIF_BACO_EXIT_TIMER3_BASE_IDX                                                        5
21360 #define regBIF_BX2_BIF_BACO_EXIT_TIMER4                                                                 0x2ffc0e30
21361 #define regBIF_BX2_BIF_BACO_EXIT_TIMER4_BASE_IDX                                                        5
21362 #define regBIF_BX2_MEM_TYPE_CNTL                                                                        0x2ffc0e31
21363 #define regBIF_BX2_MEM_TYPE_CNTL_BASE_IDX                                                               5
21364 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_CNTL                                                               0x2ffc0e33
21365 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_CNTL_BASE_IDX                                                      5
21366 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_0                                                                  0x2ffc0e34
21367 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_0_BASE_IDX                                                         5
21368 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_1                                                                  0x2ffc0e35
21369 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_1_BASE_IDX                                                         5
21370 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_2                                                                  0x2ffc0e36
21371 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_2_BASE_IDX                                                         5
21372 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_3                                                                  0x2ffc0e37
21373 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_3_BASE_IDX                                                         5
21374 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_4                                                                  0x2ffc0e38
21375 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_4_BASE_IDX                                                         5
21376 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_5                                                                  0x2ffc0e39
21377 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_5_BASE_IDX                                                         5
21378 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_6                                                                  0x2ffc0e3a
21379 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_6_BASE_IDX                                                         5
21380 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_7                                                                  0x2ffc0e3b
21381 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_7_BASE_IDX                                                         5
21382 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_8                                                                  0x2ffc0e3c
21383 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_8_BASE_IDX                                                         5
21384 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_9                                                                  0x2ffc0e3d
21385 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_9_BASE_IDX                                                         5
21386 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_10                                                                 0x2ffc0e3e
21387 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_10_BASE_IDX                                                        5
21388 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_11                                                                 0x2ffc0e3f
21389 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_11_BASE_IDX                                                        5
21390 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_12                                                                 0x2ffc0e40
21391 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_12_BASE_IDX                                                        5
21392 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_13                                                                 0x2ffc0e41
21393 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_13_BASE_IDX                                                        5
21394 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_14                                                                 0x2ffc0e42
21395 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_14_BASE_IDX                                                        5
21396 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_15                                                                 0x2ffc0e43
21397 #define regBIF_BX2_NBIF_GFX_ADDR_LUT_15_BASE_IDX                                                        5
21398 #define regBIF_BX2_VF_REGWR_EN                                                                          0x2ffc0e44
21399 #define regBIF_BX2_VF_REGWR_EN_BASE_IDX                                                                 5
21400 #define regBIF_BX2_VF_DOORBELL_EN                                                                       0x2ffc0e45
21401 #define regBIF_BX2_VF_DOORBELL_EN_BASE_IDX                                                              5
21402 #define regBIF_BX2_VF_FB_EN                                                                             0x2ffc0e46
21403 #define regBIF_BX2_VF_FB_EN_BASE_IDX                                                                    5
21404 #define regBIF_BX2_VF_REGWR_STATUS                                                                      0x2ffc0e47
21405 #define regBIF_BX2_VF_REGWR_STATUS_BASE_IDX                                                             5
21406 #define regBIF_BX2_VF_DOORBELL_STATUS                                                                   0x2ffc0e48
21407 #define regBIF_BX2_VF_DOORBELL_STATUS_BASE_IDX                                                          5
21408 #define regBIF_BX2_VF_FB_STATUS                                                                         0x2ffc0e49
21409 #define regBIF_BX2_VF_FB_STATUS_BASE_IDX                                                                5
21410 #define regBIF_BX2_REMAP_HDP_MEM_FLUSH_CNTL                                                             0x2ffc0e4d
21411 #define regBIF_BX2_REMAP_HDP_MEM_FLUSH_CNTL_BASE_IDX                                                    5
21412 #define regBIF_BX2_REMAP_HDP_REG_FLUSH_CNTL                                                             0x2ffc0e4e
21413 #define regBIF_BX2_REMAP_HDP_REG_FLUSH_CNTL_BASE_IDX                                                    5
21414 #define regBIF_BX2_BIF_RB_CNTL                                                                          0x2ffc0e4f
21415 #define regBIF_BX2_BIF_RB_CNTL_BASE_IDX                                                                 5
21416 #define regBIF_BX2_BIF_RB_BASE                                                                          0x2ffc0e50
21417 #define regBIF_BX2_BIF_RB_BASE_BASE_IDX                                                                 5
21418 #define regBIF_BX2_BIF_RB_RPTR                                                                          0x2ffc0e51
21419 #define regBIF_BX2_BIF_RB_RPTR_BASE_IDX                                                                 5
21420 #define regBIF_BX2_BIF_RB_WPTR                                                                          0x2ffc0e52
21421 #define regBIF_BX2_BIF_RB_WPTR_BASE_IDX                                                                 5
21422 #define regBIF_BX2_BIF_RB_WPTR_ADDR_HI                                                                  0x2ffc0e53
21423 #define regBIF_BX2_BIF_RB_WPTR_ADDR_HI_BASE_IDX                                                         5
21424 #define regBIF_BX2_BIF_RB_WPTR_ADDR_LO                                                                  0x2ffc0e54
21425 #define regBIF_BX2_BIF_RB_WPTR_ADDR_LO_BASE_IDX                                                         5
21426 #define regBIF_BX2_MAILBOX_INDEX                                                                        0x2ffc0e55
21427 #define regBIF_BX2_MAILBOX_INDEX_BASE_IDX                                                               5
21428 #define regBIF_BX2_BIF_VCN0_GPUIOV_CFG_SIZE                                                             0x2ffc0e63
21429 #define regBIF_BX2_BIF_VCN0_GPUIOV_CFG_SIZE_BASE_IDX                                                    5
21430 #define regBIF_BX2_BIF_VCN1_GPUIOV_CFG_SIZE                                                             0x2ffc0e64
21431 #define regBIF_BX2_BIF_VCN1_GPUIOV_CFG_SIZE_BASE_IDX                                                    5
21432 #define regBIF_BX2_BIF_GFX_SDMA_GPUIOV_CFG_SIZE                                                         0x2ffc0e65
21433 #define regBIF_BX2_BIF_GFX_SDMA_GPUIOV_CFG_SIZE_BASE_IDX                                                5
21434 #define regBIF_BX2_BIF_PERSTB_PAD_CNTL                                                                  0x2ffc0e68
21435 #define regBIF_BX2_BIF_PERSTB_PAD_CNTL_BASE_IDX                                                         5
21436 #define regBIF_BX2_BIF_PX_EN_PAD_CNTL                                                                   0x2ffc0e69
21437 #define regBIF_BX2_BIF_PX_EN_PAD_CNTL_BASE_IDX                                                          5
21438 #define regBIF_BX2_BIF_REFPADKIN_PAD_CNTL                                                               0x2ffc0e6a
21439 #define regBIF_BX2_BIF_REFPADKIN_PAD_CNTL_BASE_IDX                                                      5
21440 #define regBIF_BX2_BIF_CLKREQB_PAD_CNTL                                                                 0x2ffc0e6b
21441 #define regBIF_BX2_BIF_CLKREQB_PAD_CNTL_BASE_IDX                                                        5
21442 #define regBIF_BX2_BIF_PWRBRK_PAD_CNTL                                                                  0x2ffc0e6c
21443 #define regBIF_BX2_BIF_PWRBRK_PAD_CNTL_BASE_IDX                                                         5
21444 
21445 
21446 // addressBlock: nbio_nbif0_bif_bx_pf_BIFPFVFDEC1
21447 // base address: 0xd0000000
21448 #define regBIF_BX_PF2_BIF_BME_STATUS                                                                    0x2ffc0e0b
21449 #define regBIF_BX_PF2_BIF_BME_STATUS_BASE_IDX                                                           5
21450 #define regBIF_BX_PF2_BIF_ATOMIC_ERR_LOG                                                                0x2ffc0e0c
21451 #define regBIF_BX_PF2_BIF_ATOMIC_ERR_LOG_BASE_IDX                                                       5
21452 #define regBIF_BX_PF2_DOORBELL_SELFRING_GPA_APER_BASE_HIGH                                              0x2ffc0e13
21453 #define regBIF_BX_PF2_DOORBELL_SELFRING_GPA_APER_BASE_HIGH_BASE_IDX                                     5
21454 #define regBIF_BX_PF2_DOORBELL_SELFRING_GPA_APER_BASE_LOW                                               0x2ffc0e14
21455 #define regBIF_BX_PF2_DOORBELL_SELFRING_GPA_APER_BASE_LOW_BASE_IDX                                      5
21456 #define regBIF_BX_PF2_DOORBELL_SELFRING_GPA_APER_CNTL                                                   0x2ffc0e15
21457 #define regBIF_BX_PF2_DOORBELL_SELFRING_GPA_APER_CNTL_BASE_IDX                                          5
21458 #define regBIF_BX_PF2_HDP_REG_COHERENCY_FLUSH_CNTL                                                      0x2ffc0e16
21459 #define regBIF_BX_PF2_HDP_REG_COHERENCY_FLUSH_CNTL_BASE_IDX                                             5
21460 #define regBIF_BX_PF2_HDP_MEM_COHERENCY_FLUSH_CNTL                                                      0x2ffc0e17
21461 #define regBIF_BX_PF2_HDP_MEM_COHERENCY_FLUSH_CNTL_BASE_IDX                                             5
21462 #define regBIF_BX_PF2_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL                                                 0x2ffc0e19
21463 #define regBIF_BX_PF2_HDP_MEM_COHERENCY_FLUSH_ONLY_CNTL_BASE_IDX                                        5
21464 #define regBIF_BX_PF2_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL                                            0x2ffc0e1a
21465 #define regBIF_BX_PF2_HDP_MEM_COHERENCY_INVALIDATE_ONLY_CNTL_BASE_IDX                                   5
21466 #define regBIF_BX_PF2_GPU_HDP_FLUSH_ONLY_REQ                                                            0x2ffc0e24
21467 #define regBIF_BX_PF2_GPU_HDP_FLUSH_ONLY_REQ_BASE_IDX                                                   5
21468 #define regBIF_BX_PF2_GPU_HDP_INVALIDATE_ONLY_REQ                                                       0x2ffc0e25
21469 #define regBIF_BX_PF2_GPU_HDP_INVALIDATE_ONLY_REQ_BASE_IDX                                              5
21470 #define regBIF_BX_PF2_GPU_HDP_FLUSH_REQ                                                                 0x2ffc0e26
21471 #define regBIF_BX_PF2_GPU_HDP_FLUSH_REQ_BASE_IDX                                                        5
21472 #define regBIF_BX_PF2_GPU_HDP_FLUSH_DONE                                                                0x2ffc0e27
21473 #define regBIF_BX_PF2_GPU_HDP_FLUSH_DONE_BASE_IDX                                                       5
21474 #define regBIF_BX_PF2_BIF_TRANS_PENDING                                                                 0x2ffc0e28
21475 #define regBIF_BX_PF2_BIF_TRANS_PENDING_BASE_IDX                                                        5
21476 #define regBIF_BX_PF2_NBIF_GFX_ADDR_LUT_BYPASS                                                          0x2ffc0e32
21477 #define regBIF_BX_PF2_NBIF_GFX_ADDR_LUT_BYPASS_BASE_IDX                                                 5
21478 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW0                                                            0x2ffc0e56
21479 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW0_BASE_IDX                                                   5
21480 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW1                                                            0x2ffc0e57
21481 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW1_BASE_IDX                                                   5
21482 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW2                                                            0x2ffc0e58
21483 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW2_BASE_IDX                                                   5
21484 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW3                                                            0x2ffc0e59
21485 #define regBIF_BX_PF2_MAILBOX_MSGBUF_TRN_DW3_BASE_IDX                                                   5
21486 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW0                                                            0x2ffc0e5a
21487 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW0_BASE_IDX                                                   5
21488 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW1                                                            0x2ffc0e5b
21489 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW1_BASE_IDX                                                   5
21490 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW2                                                            0x2ffc0e5c
21491 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW2_BASE_IDX                                                   5
21492 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW3                                                            0x2ffc0e5d
21493 #define regBIF_BX_PF2_MAILBOX_MSGBUF_RCV_DW3_BASE_IDX                                                   5
21494 #define regBIF_BX_PF2_MAILBOX_CONTROL                                                                   0x2ffc0e5e
21495 #define regBIF_BX_PF2_MAILBOX_CONTROL_BASE_IDX                                                          5
21496 #define regBIF_BX_PF2_MAILBOX_INT_CNTL                                                                  0x2ffc0e5f
21497 #define regBIF_BX_PF2_MAILBOX_INT_CNTL_BASE_IDX                                                         5
21498 #define regBIF_BX_PF2_BIF_VMHV_MAILBOX                                                                  0x2ffc0e60
21499 #define regBIF_BX_PF2_BIF_VMHV_MAILBOX_BASE_IDX                                                         5
21500 
21501 
21502 // addressBlock: nbio_nbif0_gdc_GDCDEC
21503 // base address: 0xd0000000
21504 #define regGDC1_NGDC_SDP_PORT_CTRL                                                                      0x2ffc0ee2
21505 #define regGDC1_NGDC_SDP_PORT_CTRL_BASE_IDX                                                             5
21506 #define regGDC1_NGDC_MGCG_CTRL                                                                          0x2ffc0eea
21507 #define regGDC1_NGDC_MGCG_CTRL_BASE_IDX                                                                 5
21508 #define regGDC1_NGDC_RESERVED_0                                                                         0x2ffc0eeb
21509 #define regGDC1_NGDC_RESERVED_0_BASE_IDX                                                                5
21510 #define regGDC1_NGDC_RESERVED_1                                                                         0x2ffc0eec
21511 #define regGDC1_NGDC_RESERVED_1_BASE_IDX                                                                5
21512 #define regGDC1_NGDC_SDP_PORT_CTRL_SOCCLK                                                               0x2ffc0eed
21513 #define regGDC1_NGDC_SDP_PORT_CTRL_SOCCLK_BASE_IDX                                                      5
21514 #define regGDC1_NGDC_SDP_PORT_CTRL1_SOCCLK                                                              0x2ffc0eee
21515 #define regGDC1_NGDC_SDP_PORT_CTRL1_SOCCLK_BASE_IDX                                                     5
21516 #define regGDC1_NBIF_GFX_DOORBELL_STATUS                                                                0x2ffc0eef
21517 #define regGDC1_NBIF_GFX_DOORBELL_STATUS_BASE_IDX                                                       5
21518 #define regGDC1_BIF_SDMA0_DOORBELL_RANGE                                                                0x2ffc0ef0
21519 #define regGDC1_BIF_SDMA0_DOORBELL_RANGE_BASE_IDX                                                       5
21520 #define regGDC1_BIF_SDMA1_DOORBELL_RANGE                                                                0x2ffc0ef1
21521 #define regGDC1_BIF_SDMA1_DOORBELL_RANGE_BASE_IDX                                                       5
21522 #define regGDC1_BIF_IH_DOORBELL_RANGE                                                                   0x2ffc0ef2
21523 #define regGDC1_BIF_IH_DOORBELL_RANGE_BASE_IDX                                                          5
21524 #define regGDC1_BIF_VCN0_DOORBELL_RANGE                                                                 0x2ffc0ef3
21525 #define regGDC1_BIF_VCN0_DOORBELL_RANGE_BASE_IDX                                                        5
21526 #define regGDC1_BIF_RLC_DOORBELL_RANGE                                                                  0x2ffc0ef5
21527 #define regGDC1_BIF_RLC_DOORBELL_RANGE_BASE_IDX                                                         5
21528 #define regGDC1_BIF_SDMA2_DOORBELL_RANGE                                                                0x2ffc0ef6
21529 #define regGDC1_BIF_SDMA2_DOORBELL_RANGE_BASE_IDX                                                       5
21530 #define regGDC1_BIF_SDMA3_DOORBELL_RANGE                                                                0x2ffc0ef7
21531 #define regGDC1_BIF_SDMA3_DOORBELL_RANGE_BASE_IDX                                                       5
21532 #define regGDC1_BIF_VCN1_DOORBELL_RANGE                                                                 0x2ffc0ef8
21533 #define regGDC1_BIF_VCN1_DOORBELL_RANGE_BASE_IDX                                                        5
21534 #define regGDC1_BIF_SDMA4_DOORBELL_RANGE                                                                0x2ffc0ef9
21535 #define regGDC1_BIF_SDMA4_DOORBELL_RANGE_BASE_IDX                                                       5
21536 #define regGDC1_BIF_SDMA5_DOORBELL_RANGE                                                                0x2ffc0efa
21537 #define regGDC1_BIF_SDMA5_DOORBELL_RANGE_BASE_IDX                                                       5
21538 #define regGDC1_ATDMA_MISC_CNTL                                                                         0x2ffc0efd
21539 #define regGDC1_ATDMA_MISC_CNTL_BASE_IDX                                                                5
21540 #define regGDC1_BIF_DOORBELL_FENCE_CNTL                                                                 0x2ffc0efe
21541 #define regGDC1_BIF_DOORBELL_FENCE_CNTL_BASE_IDX                                                        5
21542 #define regGDC1_S2A_MISC_CNTL                                                                           0x2ffc0eff
21543 #define regGDC1_S2A_MISC_CNTL_BASE_IDX                                                                  5
21544 #define regGDC1_NGDC_EARLY_WAKEUP_CTRL                                                                  0x2ffc0f01
21545 #define regGDC1_NGDC_EARLY_WAKEUP_CTRL_BASE_IDX                                                         5
21546 #define regGDC1_NGDC_PG_MISC_CTRL                                                                       0x2ffc0f18
21547 #define regGDC1_NGDC_PG_MISC_CTRL_BASE_IDX                                                              5
21548 #define regGDC1_NGDC_PGMST_CTRL                                                                         0x2ffc0f19
21549 #define regGDC1_NGDC_PGMST_CTRL_BASE_IDX                                                                5
21550 #define regGDC1_NGDC_PGSLV_CTRL                                                                         0x2ffc0f1a
21551 #define regGDC1_NGDC_PGSLV_CTRL_BASE_IDX                                                                5
21552 
21553 
21554 // addressBlock: nbio_nbif0_rcc_dev0_epf0_BIFDEC2
21555 // base address: 0xd0000000
21556 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_ADDR_LO                                                        0x2ffd0800
21557 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_ADDR_LO_BASE_IDX                                               5
21558 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_ADDR_HI                                                        0x2ffd0801
21559 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_ADDR_HI_BASE_IDX                                               5
21560 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_MSG_DATA                                                       0x2ffd0802
21561 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_MSG_DATA_BASE_IDX                                              5
21562 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_CONTROL                                                        0x2ffd0803
21563 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT0_CONTROL_BASE_IDX                                               5
21564 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_ADDR_LO                                                        0x2ffd0804
21565 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_ADDR_LO_BASE_IDX                                               5
21566 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_ADDR_HI                                                        0x2ffd0805
21567 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_ADDR_HI_BASE_IDX                                               5
21568 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_MSG_DATA                                                       0x2ffd0806
21569 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_MSG_DATA_BASE_IDX                                              5
21570 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_CONTROL                                                        0x2ffd0807
21571 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT1_CONTROL_BASE_IDX                                               5
21572 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_ADDR_LO                                                        0x2ffd0808
21573 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_ADDR_LO_BASE_IDX                                               5
21574 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_ADDR_HI                                                        0x2ffd0809
21575 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_ADDR_HI_BASE_IDX                                               5
21576 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_MSG_DATA                                                       0x2ffd080a
21577 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_MSG_DATA_BASE_IDX                                              5
21578 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_CONTROL                                                        0x2ffd080b
21579 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT2_CONTROL_BASE_IDX                                               5
21580 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_ADDR_LO                                                        0x2ffd080c
21581 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_ADDR_LO_BASE_IDX                                               5
21582 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_ADDR_HI                                                        0x2ffd080d
21583 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_ADDR_HI_BASE_IDX                                               5
21584 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_MSG_DATA                                                       0x2ffd080e
21585 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_MSG_DATA_BASE_IDX                                              5
21586 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_CONTROL                                                        0x2ffd080f
21587 #define regRCC_DEV0_EPF0_1_GFXMSIX_VECT3_CONTROL_BASE_IDX                                               5
21588 #define regRCC_DEV0_EPF0_1_GFXMSIX_PBA                                                                  0x2ffd0c00
21589 #define regRCC_DEV0_EPF0_1_GFXMSIX_PBA_BASE_IDX                                                         5
21590 
21591 
21592 // addressBlock: nbio_iohub_nb_nbcfg_nb_cfgdec
21593 // base address: 0xfffe00000000
21594 #define regNB_NBCFG1_NB_VENDOR_ID                                                                       0x3fff7bfc0000
21595 #define regNB_NBCFG1_NB_VENDOR_ID_BASE_IDX                                                              5
21596 #define regNB_NBCFG1_NB_DEVICE_ID                                                                       0x3fff7bfc0000
21597 #define regNB_NBCFG1_NB_DEVICE_ID_BASE_IDX                                                              5
21598 #define regNB_NBCFG1_NB_COMMAND                                                                         0x3fff7bfc0001
21599 #define regNB_NBCFG1_NB_COMMAND_BASE_IDX                                                                5
21600 #define regNB_NBCFG1_NB_STATUS                                                                          0x3fff7bfc0001
21601 #define regNB_NBCFG1_NB_STATUS_BASE_IDX                                                                 5
21602 #define regNB_NBCFG1_NB_REVISION_ID                                                                     0x3fff7bfc0002
21603 #define regNB_NBCFG1_NB_REVISION_ID_BASE_IDX                                                            5
21604 #define regNB_NBCFG1_NB_REGPROG_INF                                                                     0x3fff7bfc0002
21605 #define regNB_NBCFG1_NB_REGPROG_INF_BASE_IDX                                                            5
21606 #define regNB_NBCFG1_NB_SUB_CLASS                                                                       0x3fff7bfc0002
21607 #define regNB_NBCFG1_NB_SUB_CLASS_BASE_IDX                                                              5
21608 #define regNB_NBCFG1_NB_BASE_CODE                                                                       0x3fff7bfc0002
21609 #define regNB_NBCFG1_NB_BASE_CODE_BASE_IDX                                                              5
21610 #define regNB_NBCFG1_NB_CACHE_LINE                                                                      0x3fff7bfc0003
21611 #define regNB_NBCFG1_NB_CACHE_LINE_BASE_IDX                                                             5
21612 #define regNB_NBCFG1_NB_LATENCY                                                                         0x3fff7bfc0003
21613 #define regNB_NBCFG1_NB_LATENCY_BASE_IDX                                                                5
21614 #define regNB_NBCFG1_NB_HEADER                                                                          0x3fff7bfc0003
21615 #define regNB_NBCFG1_NB_HEADER_BASE_IDX                                                                 5
21616 #define regNB_NBCFG1_NB_ADAPTER_ID                                                                      0x3fff7bfc000b
21617 #define regNB_NBCFG1_NB_ADAPTER_ID_BASE_IDX                                                             5
21618 #define regNB_NBCFG1_NB_CAPABILITIES_PTR                                                                0x3fff7bfc000d
21619 #define regNB_NBCFG1_NB_CAPABILITIES_PTR_BASE_IDX                                                       5
21620 #define regNB_NBCFG1_NB_HEADER_W                                                                        0x3fff7bfc0012
21621 #define regNB_NBCFG1_NB_HEADER_W_BASE_IDX                                                               5
21622 #define regNB_NBCFG1_NB_PCI_CTRL                                                                        0x3fff7bfc0013
21623 #define regNB_NBCFG1_NB_PCI_CTRL_BASE_IDX                                                               5
21624 #define regNB_NBCFG1_NB_ADAPTER_ID_W                                                                    0x3fff7bfc0014
21625 #define regNB_NBCFG1_NB_ADAPTER_ID_W_BASE_IDX                                                           5
21626 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_0                                                           0x3fff7bfc0017
21627 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_0_BASE_IDX                                                  5
21628 #define regNB_NBCFG1_NB_SMN_INDEX_0                                                                     0x3fff7bfc0018
21629 #define regNB_NBCFG1_NB_SMN_INDEX_0_BASE_IDX                                                            5
21630 #define regNB_NBCFG1_NB_SMN_DATA_0                                                                      0x3fff7bfc0019
21631 #define regNB_NBCFG1_NB_SMN_DATA_0_BASE_IDX                                                             5
21632 #define regNB_NBCFG1_NBCFG_SCRATCH_0                                                                    0x3fff7bfc001a
21633 #define regNB_NBCFG1_NBCFG_SCRATCH_0_BASE_IDX                                                           5
21634 #define regNB_NBCFG1_NBCFG_SCRATCH_1                                                                    0x3fff7bfc001b
21635 #define regNB_NBCFG1_NBCFG_SCRATCH_1_BASE_IDX                                                           5
21636 #define regNB_NBCFG1_NBCFG_SCRATCH_2                                                                    0x3fff7bfc001c
21637 #define regNB_NBCFG1_NBCFG_SCRATCH_2_BASE_IDX                                                           5
21638 #define regNB_NBCFG1_NBCFG_SCRATCH_3                                                                    0x3fff7bfc001d
21639 #define regNB_NBCFG1_NBCFG_SCRATCH_3_BASE_IDX                                                           5
21640 #define regNB_NBCFG1_NBCFG_SCRATCH_4                                                                    0x3fff7bfc001e
21641 #define regNB_NBCFG1_NBCFG_SCRATCH_4_BASE_IDX                                                           5
21642 #define regNB_NBCFG1_NB_PCI_ARB                                                                         0x3fff7bfc0021
21643 #define regNB_NBCFG1_NB_PCI_ARB_BASE_IDX                                                                5
21644 #define regNB_NBCFG1_NB_DRAM_SLOT1_BASE                                                                 0x3fff7bfc0022
21645 #define regNB_NBCFG1_NB_DRAM_SLOT1_BASE_BASE_IDX                                                        5
21646 #define regNB_NBCFG1_NB_TOP_OF_DRAM_SLOT1                                                               0x3fff7bfc0024
21647 #define regNB_NBCFG1_NB_TOP_OF_DRAM_SLOT1_BASE_IDX                                                      5
21648 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_1                                                           0x3fff7bfc0027
21649 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_1_BASE_IDX                                                  5
21650 #define regNB_NBCFG1_NB_SMN_INDEX_1                                                                     0x3fff7bfc0028
21651 #define regNB_NBCFG1_NB_SMN_INDEX_1_BASE_IDX                                                            5
21652 #define regNB_NBCFG1_NB_SMN_DATA_1                                                                      0x3fff7bfc0029
21653 #define regNB_NBCFG1_NB_SMN_DATA_1_BASE_IDX                                                             5
21654 #define regNB_NBCFG1_NB_INDEX_DATA_MUTEX0                                                               0x3fff7bfc002a
21655 #define regNB_NBCFG1_NB_INDEX_DATA_MUTEX0_BASE_IDX                                                      5
21656 #define regNB_NBCFG1_NB_INDEX_DATA_MUTEX1                                                               0x3fff7bfc002b
21657 #define regNB_NBCFG1_NB_INDEX_DATA_MUTEX1_BASE_IDX                                                      5
21658 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_2                                                           0x3fff7bfc002d
21659 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_2_BASE_IDX                                                  5
21660 #define regNB_NBCFG1_NB_SMN_INDEX_2                                                                     0x3fff7bfc002e
21661 #define regNB_NBCFG1_NB_SMN_INDEX_2_BASE_IDX                                                            5
21662 #define regNB_NBCFG1_NB_SMN_DATA_2                                                                      0x3fff7bfc002f
21663 #define regNB_NBCFG1_NB_SMN_DATA_2_BASE_IDX                                                             5
21664 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_3                                                           0x3fff7bfc0030
21665 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_3_BASE_IDX                                                  5
21666 #define regNB_NBCFG1_NB_SMN_INDEX_3                                                                     0x3fff7bfc0031
21667 #define regNB_NBCFG1_NB_SMN_INDEX_3_BASE_IDX                                                            5
21668 #define regNB_NBCFG1_NB_SMN_DATA_3                                                                      0x3fff7bfc0032
21669 #define regNB_NBCFG1_NB_SMN_DATA_3_BASE_IDX                                                             5
21670 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_4                                                           0x3fff7bfc0033
21671 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_4_BASE_IDX                                                  5
21672 #define regNB_NBCFG1_NB_SMN_INDEX_4                                                                     0x3fff7bfc0034
21673 #define regNB_NBCFG1_NB_SMN_INDEX_4_BASE_IDX                                                            5
21674 #define regNB_NBCFG1_NB_SMN_DATA_4                                                                      0x3fff7bfc0035
21675 #define regNB_NBCFG1_NB_SMN_DATA_4_BASE_IDX                                                             5
21676 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_5                                                           0x3fff7bfc0037
21677 #define regNB_NBCFG1_NB_SMN_INDEX_EXTENSION_5_BASE_IDX                                                  5
21678 #define regNB_NBCFG1_NB_SMN_INDEX_5                                                                     0x3fff7bfc0038
21679 #define regNB_NBCFG1_NB_SMN_INDEX_5_BASE_IDX                                                            5
21680 #define regNB_NBCFG1_NB_SMN_DATA_5                                                                      0x3fff7bfc0039
21681 #define regNB_NBCFG1_NB_SMN_DATA_5_BASE_IDX                                                             5
21682 #define regNB_NBCFG1_NB_PERF_CNT_CTRL                                                                   0x3fff7bfc003d
21683 #define regNB_NBCFG1_NB_PERF_CNT_CTRL_BASE_IDX                                                          5
21684 #define regNB_NBCFG1_NB_SMN_INDEX_6                                                                     0x3fff7bfc003e
21685 #define regNB_NBCFG1_NB_SMN_INDEX_6_BASE_IDX                                                            5
21686 #define regNB_NBCFG1_NB_SMN_DATA_6                                                                      0x3fff7bfc003f
21687 #define regNB_NBCFG1_NB_SMN_DATA_6_BASE_IDX                                                             5
21688 #define regNB_NBCFG1_NB_VENDOR_ID_W                                                                     0x3fff7bfc0040
21689 #define regNB_NBCFG1_NB_VENDOR_ID_W_BASE_IDX                                                            5
21690 #define regNB_NBCFG1_NB_DEVICE_ID_W                                                                     0x3fff7bfc0040
21691 #define regNB_NBCFG1_NB_DEVICE_ID_W_BASE_IDX                                                            5
21692 #define regNB_NBCFG1_NB_REVISION_ID_W                                                                   0x3fff7bfc0042
21693 #define regNB_NBCFG1_NB_REVISION_ID_W_BASE_IDX                                                          5
21694 
21695 
21696 // addressBlock: nbio_pcie0_bifplr0_cfgdecp
21697 // base address: 0xfffe00009000
21698 #define regBIFPLR0_2_VENDOR_ID                                                                          0x3fff7bfc2400
21699 #define regBIFPLR0_2_VENDOR_ID_BASE_IDX                                                                 5
21700 #define regBIFPLR0_2_DEVICE_ID                                                                          0x3fff7bfc2400
21701 #define regBIFPLR0_2_DEVICE_ID_BASE_IDX                                                                 5
21702 #define regBIFPLR0_2_COMMAND                                                                            0x3fff7bfc2401
21703 #define regBIFPLR0_2_COMMAND_BASE_IDX                                                                   5
21704 #define regBIFPLR0_2_STATUS                                                                             0x3fff7bfc2401
21705 #define regBIFPLR0_2_STATUS_BASE_IDX                                                                    5
21706 #define regBIFPLR0_2_REVISION_ID                                                                        0x3fff7bfc2402
21707 #define regBIFPLR0_2_REVISION_ID_BASE_IDX                                                               5
21708 #define regBIFPLR0_2_PROG_INTERFACE                                                                     0x3fff7bfc2402
21709 #define regBIFPLR0_2_PROG_INTERFACE_BASE_IDX                                                            5
21710 #define regBIFPLR0_2_SUB_CLASS                                                                          0x3fff7bfc2402
21711 #define regBIFPLR0_2_SUB_CLASS_BASE_IDX                                                                 5
21712 #define regBIFPLR0_2_BASE_CLASS                                                                         0x3fff7bfc2402
21713 #define regBIFPLR0_2_BASE_CLASS_BASE_IDX                                                                5
21714 #define regBIFPLR0_2_CACHE_LINE                                                                         0x3fff7bfc2403
21715 #define regBIFPLR0_2_CACHE_LINE_BASE_IDX                                                                5
21716 #define regBIFPLR0_2_LATENCY                                                                            0x3fff7bfc2403
21717 #define regBIFPLR0_2_LATENCY_BASE_IDX                                                                   5
21718 #define regBIFPLR0_2_HEADER                                                                             0x3fff7bfc2403
21719 #define regBIFPLR0_2_HEADER_BASE_IDX                                                                    5
21720 #define regBIFPLR0_2_BIST                                                                               0x3fff7bfc2403
21721 #define regBIFPLR0_2_BIST_BASE_IDX                                                                      5
21722 #define regBIFPLR0_2_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc2406
21723 #define regBIFPLR0_2_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
21724 #define regBIFPLR0_2_IO_BASE_LIMIT                                                                      0x3fff7bfc2407
21725 #define regBIFPLR0_2_IO_BASE_LIMIT_BASE_IDX                                                             5
21726 #define regBIFPLR0_2_SECONDARY_STATUS                                                                   0x3fff7bfc2407
21727 #define regBIFPLR0_2_SECONDARY_STATUS_BASE_IDX                                                          5
21728 #define regBIFPLR0_2_MEM_BASE_LIMIT                                                                     0x3fff7bfc2408
21729 #define regBIFPLR0_2_MEM_BASE_LIMIT_BASE_IDX                                                            5
21730 #define regBIFPLR0_2_PREF_BASE_LIMIT                                                                    0x3fff7bfc2409
21731 #define regBIFPLR0_2_PREF_BASE_LIMIT_BASE_IDX                                                           5
21732 #define regBIFPLR0_2_PREF_BASE_UPPER                                                                    0x3fff7bfc240a
21733 #define regBIFPLR0_2_PREF_BASE_UPPER_BASE_IDX                                                           5
21734 #define regBIFPLR0_2_PREF_LIMIT_UPPER                                                                   0x3fff7bfc240b
21735 #define regBIFPLR0_2_PREF_LIMIT_UPPER_BASE_IDX                                                          5
21736 #define regBIFPLR0_2_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc240c
21737 #define regBIFPLR0_2_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
21738 #define regBIFPLR0_2_CAP_PTR                                                                            0x3fff7bfc240d
21739 #define regBIFPLR0_2_CAP_PTR_BASE_IDX                                                                   5
21740 #define regBIFPLR0_2_INTERRUPT_LINE                                                                     0x3fff7bfc240f
21741 #define regBIFPLR0_2_INTERRUPT_LINE_BASE_IDX                                                            5
21742 #define regBIFPLR0_2_INTERRUPT_PIN                                                                      0x3fff7bfc240f
21743 #define regBIFPLR0_2_INTERRUPT_PIN_BASE_IDX                                                             5
21744 #define regBIFPLR0_2_EXT_BRIDGE_CNTL                                                                    0x3fff7bfc2410
21745 #define regBIFPLR0_2_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
21746 #define regBIFPLR0_2_PMI_CAP_LIST                                                                       0x3fff7bfc2414
21747 #define regBIFPLR0_2_PMI_CAP_LIST_BASE_IDX                                                              5
21748 #define regBIFPLR0_2_PMI_CAP                                                                            0x3fff7bfc2414
21749 #define regBIFPLR0_2_PMI_CAP_BASE_IDX                                                                   5
21750 #define regBIFPLR0_2_PMI_STATUS_CNTL                                                                    0x3fff7bfc2415
21751 #define regBIFPLR0_2_PMI_STATUS_CNTL_BASE_IDX                                                           5
21752 #define regBIFPLR0_2_PCIE_CAP_LIST                                                                      0x3fff7bfc2416
21753 #define regBIFPLR0_2_PCIE_CAP_LIST_BASE_IDX                                                             5
21754 #define regBIFPLR0_2_PCIE_CAP                                                                           0x3fff7bfc2416
21755 #define regBIFPLR0_2_PCIE_CAP_BASE_IDX                                                                  5
21756 #define regBIFPLR0_2_DEVICE_CAP                                                                         0x3fff7bfc2417
21757 #define regBIFPLR0_2_DEVICE_CAP_BASE_IDX                                                                5
21758 #define regBIFPLR0_2_DEVICE_CNTL                                                                        0x3fff7bfc2418
21759 #define regBIFPLR0_2_DEVICE_CNTL_BASE_IDX                                                               5
21760 #define regBIFPLR0_2_DEVICE_STATUS                                                                      0x3fff7bfc2418
21761 #define regBIFPLR0_2_DEVICE_STATUS_BASE_IDX                                                             5
21762 #define regBIFPLR0_2_LINK_CAP                                                                           0x3fff7bfc2419
21763 #define regBIFPLR0_2_LINK_CAP_BASE_IDX                                                                  5
21764 #define regBIFPLR0_2_LINK_CNTL                                                                          0x3fff7bfc241a
21765 #define regBIFPLR0_2_LINK_CNTL_BASE_IDX                                                                 5
21766 #define regBIFPLR0_2_LINK_STATUS                                                                        0x3fff7bfc241a
21767 #define regBIFPLR0_2_LINK_STATUS_BASE_IDX                                                               5
21768 #define regBIFPLR0_2_SLOT_CAP                                                                           0x3fff7bfc241b
21769 #define regBIFPLR0_2_SLOT_CAP_BASE_IDX                                                                  5
21770 #define regBIFPLR0_2_SLOT_CNTL                                                                          0x3fff7bfc241c
21771 #define regBIFPLR0_2_SLOT_CNTL_BASE_IDX                                                                 5
21772 #define regBIFPLR0_2_SLOT_STATUS                                                                        0x3fff7bfc241c
21773 #define regBIFPLR0_2_SLOT_STATUS_BASE_IDX                                                               5
21774 #define regBIFPLR0_2_ROOT_CNTL                                                                          0x3fff7bfc241d
21775 #define regBIFPLR0_2_ROOT_CNTL_BASE_IDX                                                                 5
21776 #define regBIFPLR0_2_ROOT_CAP                                                                           0x3fff7bfc241d
21777 #define regBIFPLR0_2_ROOT_CAP_BASE_IDX                                                                  5
21778 #define regBIFPLR0_2_ROOT_STATUS                                                                        0x3fff7bfc241e
21779 #define regBIFPLR0_2_ROOT_STATUS_BASE_IDX                                                               5
21780 #define regBIFPLR0_2_DEVICE_CAP2                                                                        0x3fff7bfc241f
21781 #define regBIFPLR0_2_DEVICE_CAP2_BASE_IDX                                                               5
21782 #define regBIFPLR0_2_DEVICE_CNTL2                                                                       0x3fff7bfc2420
21783 #define regBIFPLR0_2_DEVICE_CNTL2_BASE_IDX                                                              5
21784 #define regBIFPLR0_2_DEVICE_STATUS2                                                                     0x3fff7bfc2420
21785 #define regBIFPLR0_2_DEVICE_STATUS2_BASE_IDX                                                            5
21786 #define regBIFPLR0_2_LINK_CAP2                                                                          0x3fff7bfc2421
21787 #define regBIFPLR0_2_LINK_CAP2_BASE_IDX                                                                 5
21788 #define regBIFPLR0_2_LINK_CNTL2                                                                         0x3fff7bfc2422
21789 #define regBIFPLR0_2_LINK_CNTL2_BASE_IDX                                                                5
21790 #define regBIFPLR0_2_LINK_STATUS2                                                                       0x3fff7bfc2422
21791 #define regBIFPLR0_2_LINK_STATUS2_BASE_IDX                                                              5
21792 #define regBIFPLR0_2_SLOT_CAP2                                                                          0x3fff7bfc2423
21793 #define regBIFPLR0_2_SLOT_CAP2_BASE_IDX                                                                 5
21794 #define regBIFPLR0_2_SLOT_CNTL2                                                                         0x3fff7bfc2424
21795 #define regBIFPLR0_2_SLOT_CNTL2_BASE_IDX                                                                5
21796 #define regBIFPLR0_2_SLOT_STATUS2                                                                       0x3fff7bfc2424
21797 #define regBIFPLR0_2_SLOT_STATUS2_BASE_IDX                                                              5
21798 #define regBIFPLR0_2_MSI_CAP_LIST                                                                       0x3fff7bfc2428
21799 #define regBIFPLR0_2_MSI_CAP_LIST_BASE_IDX                                                              5
21800 #define regBIFPLR0_2_MSI_MSG_CNTL                                                                       0x3fff7bfc2428
21801 #define regBIFPLR0_2_MSI_MSG_CNTL_BASE_IDX                                                              5
21802 #define regBIFPLR0_2_MSI_MSG_ADDR_LO                                                                    0x3fff7bfc2429
21803 #define regBIFPLR0_2_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
21804 #define regBIFPLR0_2_MSI_MSG_ADDR_HI                                                                    0x3fff7bfc242a
21805 #define regBIFPLR0_2_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
21806 #define regBIFPLR0_2_MSI_MSG_DATA                                                                       0x3fff7bfc242a
21807 #define regBIFPLR0_2_MSI_MSG_DATA_BASE_IDX                                                              5
21808 #define regBIFPLR0_2_MSI_MSG_DATA_64                                                                    0x3fff7bfc242b
21809 #define regBIFPLR0_2_MSI_MSG_DATA_64_BASE_IDX                                                           5
21810 #define regBIFPLR0_2_SSID_CAP_LIST                                                                      0x3fff7bfc2430
21811 #define regBIFPLR0_2_SSID_CAP_LIST_BASE_IDX                                                             5
21812 #define regBIFPLR0_2_SSID_CAP                                                                           0x3fff7bfc2431
21813 #define regBIFPLR0_2_SSID_CAP_BASE_IDX                                                                  5
21814 #define regBIFPLR0_2_MSI_MAP_CAP_LIST                                                                   0x3fff7bfc2432
21815 #define regBIFPLR0_2_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
21816 #define regBIFPLR0_2_MSI_MAP_CAP                                                                        0x3fff7bfc2432
21817 #define regBIFPLR0_2_MSI_MAP_CAP_BASE_IDX                                                               5
21818 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x3fff7bfc2440
21819 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
21820 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC_HDR                                                           0x3fff7bfc2441
21821 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
21822 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC1                                                              0x3fff7bfc2442
21823 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
21824 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC2                                                              0x3fff7bfc2443
21825 #define regBIFPLR0_2_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
21826 #define regBIFPLR0_2_PCIE_VC_ENH_CAP_LIST                                                               0x3fff7bfc2444
21827 #define regBIFPLR0_2_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
21828 #define regBIFPLR0_2_PCIE_PORT_VC_CAP_REG1                                                              0x3fff7bfc2445
21829 #define regBIFPLR0_2_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
21830 #define regBIFPLR0_2_PCIE_PORT_VC_CAP_REG2                                                              0x3fff7bfc2446
21831 #define regBIFPLR0_2_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
21832 #define regBIFPLR0_2_PCIE_PORT_VC_CNTL                                                                  0x3fff7bfc2447
21833 #define regBIFPLR0_2_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
21834 #define regBIFPLR0_2_PCIE_PORT_VC_STATUS                                                                0x3fff7bfc2447
21835 #define regBIFPLR0_2_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
21836 #define regBIFPLR0_2_PCIE_VC0_RESOURCE_CAP                                                              0x3fff7bfc2448
21837 #define regBIFPLR0_2_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
21838 #define regBIFPLR0_2_PCIE_VC0_RESOURCE_CNTL                                                             0x3fff7bfc2449
21839 #define regBIFPLR0_2_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
21840 #define regBIFPLR0_2_PCIE_VC0_RESOURCE_STATUS                                                           0x3fff7bfc244a
21841 #define regBIFPLR0_2_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
21842 #define regBIFPLR0_2_PCIE_VC1_RESOURCE_CAP                                                              0x3fff7bfc244b
21843 #define regBIFPLR0_2_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
21844 #define regBIFPLR0_2_PCIE_VC1_RESOURCE_CNTL                                                             0x3fff7bfc244c
21845 #define regBIFPLR0_2_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
21846 #define regBIFPLR0_2_PCIE_VC1_RESOURCE_STATUS                                                           0x3fff7bfc244d
21847 #define regBIFPLR0_2_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
21848 #define regBIFPLR0_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x3fff7bfc2450
21849 #define regBIFPLR0_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
21850 #define regBIFPLR0_2_PCIE_DEV_SERIAL_NUM_DW1                                                            0x3fff7bfc2451
21851 #define regBIFPLR0_2_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
21852 #define regBIFPLR0_2_PCIE_DEV_SERIAL_NUM_DW2                                                            0x3fff7bfc2452
21853 #define regBIFPLR0_2_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
21854 #define regBIFPLR0_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x3fff7bfc2454
21855 #define regBIFPLR0_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
21856 #define regBIFPLR0_2_PCIE_UNCORR_ERR_STATUS                                                             0x3fff7bfc2455
21857 #define regBIFPLR0_2_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
21858 #define regBIFPLR0_2_PCIE_UNCORR_ERR_MASK                                                               0x3fff7bfc2456
21859 #define regBIFPLR0_2_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
21860 #define regBIFPLR0_2_PCIE_UNCORR_ERR_SEVERITY                                                           0x3fff7bfc2457
21861 #define regBIFPLR0_2_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
21862 #define regBIFPLR0_2_PCIE_CORR_ERR_STATUS                                                               0x3fff7bfc2458
21863 #define regBIFPLR0_2_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
21864 #define regBIFPLR0_2_PCIE_CORR_ERR_MASK                                                                 0x3fff7bfc2459
21865 #define regBIFPLR0_2_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
21866 #define regBIFPLR0_2_PCIE_ADV_ERR_CAP_CNTL                                                              0x3fff7bfc245a
21867 #define regBIFPLR0_2_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
21868 #define regBIFPLR0_2_PCIE_HDR_LOG0                                                                      0x3fff7bfc245b
21869 #define regBIFPLR0_2_PCIE_HDR_LOG0_BASE_IDX                                                             5
21870 #define regBIFPLR0_2_PCIE_HDR_LOG1                                                                      0x3fff7bfc245c
21871 #define regBIFPLR0_2_PCIE_HDR_LOG1_BASE_IDX                                                             5
21872 #define regBIFPLR0_2_PCIE_HDR_LOG2                                                                      0x3fff7bfc245d
21873 #define regBIFPLR0_2_PCIE_HDR_LOG2_BASE_IDX                                                             5
21874 #define regBIFPLR0_2_PCIE_HDR_LOG3                                                                      0x3fff7bfc245e
21875 #define regBIFPLR0_2_PCIE_HDR_LOG3_BASE_IDX                                                             5
21876 #define regBIFPLR0_2_PCIE_ROOT_ERR_CMD                                                                  0x3fff7bfc245f
21877 #define regBIFPLR0_2_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
21878 #define regBIFPLR0_2_PCIE_ROOT_ERR_STATUS                                                               0x3fff7bfc2460
21879 #define regBIFPLR0_2_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
21880 #define regBIFPLR0_2_PCIE_ERR_SRC_ID                                                                    0x3fff7bfc2461
21881 #define regBIFPLR0_2_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
21882 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG0                                                               0x3fff7bfc2462
21883 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
21884 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG1                                                               0x3fff7bfc2463
21885 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
21886 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG2                                                               0x3fff7bfc2464
21887 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
21888 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG3                                                               0x3fff7bfc2465
21889 #define regBIFPLR0_2_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
21890 #define regBIFPLR0_2_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x3fff7bfc249c
21891 #define regBIFPLR0_2_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
21892 #define regBIFPLR0_2_PCIE_LINK_CNTL3                                                                    0x3fff7bfc249d
21893 #define regBIFPLR0_2_PCIE_LINK_CNTL3_BASE_IDX                                                           5
21894 #define regBIFPLR0_2_PCIE_LANE_ERROR_STATUS                                                             0x3fff7bfc249e
21895 #define regBIFPLR0_2_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
21896 #define regBIFPLR0_2_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x3fff7bfc249f
21897 #define regBIFPLR0_2_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
21898 #define regBIFPLR0_2_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x3fff7bfc249f
21899 #define regBIFPLR0_2_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
21900 #define regBIFPLR0_2_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x3fff7bfc24a0
21901 #define regBIFPLR0_2_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
21902 #define regBIFPLR0_2_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x3fff7bfc24a0
21903 #define regBIFPLR0_2_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
21904 #define regBIFPLR0_2_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x3fff7bfc24a1
21905 #define regBIFPLR0_2_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
21906 #define regBIFPLR0_2_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x3fff7bfc24a1
21907 #define regBIFPLR0_2_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
21908 #define regBIFPLR0_2_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x3fff7bfc24a2
21909 #define regBIFPLR0_2_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
21910 #define regBIFPLR0_2_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x3fff7bfc24a2
21911 #define regBIFPLR0_2_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
21912 #define regBIFPLR0_2_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x3fff7bfc24a3
21913 #define regBIFPLR0_2_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
21914 #define regBIFPLR0_2_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x3fff7bfc24a3
21915 #define regBIFPLR0_2_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
21916 #define regBIFPLR0_2_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x3fff7bfc24a4
21917 #define regBIFPLR0_2_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
21918 #define regBIFPLR0_2_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x3fff7bfc24a4
21919 #define regBIFPLR0_2_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
21920 #define regBIFPLR0_2_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x3fff7bfc24a5
21921 #define regBIFPLR0_2_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
21922 #define regBIFPLR0_2_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x3fff7bfc24a5
21923 #define regBIFPLR0_2_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
21924 #define regBIFPLR0_2_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x3fff7bfc24a6
21925 #define regBIFPLR0_2_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
21926 #define regBIFPLR0_2_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x3fff7bfc24a6
21927 #define regBIFPLR0_2_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
21928 #define regBIFPLR0_2_PCIE_ACS_ENH_CAP_LIST                                                              0x3fff7bfc24a8
21929 #define regBIFPLR0_2_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
21930 #define regBIFPLR0_2_PCIE_ACS_CAP                                                                       0x3fff7bfc24a9
21931 #define regBIFPLR0_2_PCIE_ACS_CAP_BASE_IDX                                                              5
21932 #define regBIFPLR0_2_PCIE_ACS_CNTL                                                                      0x3fff7bfc24a9
21933 #define regBIFPLR0_2_PCIE_ACS_CNTL_BASE_IDX                                                             5
21934 #define regBIFPLR0_2_PCIE_MC_ENH_CAP_LIST                                                               0x3fff7bfc24bc
21935 #define regBIFPLR0_2_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
21936 #define regBIFPLR0_2_PCIE_MC_CAP                                                                        0x3fff7bfc24bd
21937 #define regBIFPLR0_2_PCIE_MC_CAP_BASE_IDX                                                               5
21938 #define regBIFPLR0_2_PCIE_MC_CNTL                                                                       0x3fff7bfc24bd
21939 #define regBIFPLR0_2_PCIE_MC_CNTL_BASE_IDX                                                              5
21940 #define regBIFPLR0_2_PCIE_MC_ADDR0                                                                      0x3fff7bfc24be
21941 #define regBIFPLR0_2_PCIE_MC_ADDR0_BASE_IDX                                                             5
21942 #define regBIFPLR0_2_PCIE_MC_ADDR1                                                                      0x3fff7bfc24bf
21943 #define regBIFPLR0_2_PCIE_MC_ADDR1_BASE_IDX                                                             5
21944 #define regBIFPLR0_2_PCIE_MC_RCV0                                                                       0x3fff7bfc24c0
21945 #define regBIFPLR0_2_PCIE_MC_RCV0_BASE_IDX                                                              5
21946 #define regBIFPLR0_2_PCIE_MC_RCV1                                                                       0x3fff7bfc24c1
21947 #define regBIFPLR0_2_PCIE_MC_RCV1_BASE_IDX                                                              5
21948 #define regBIFPLR0_2_PCIE_MC_BLOCK_ALL0                                                                 0x3fff7bfc24c2
21949 #define regBIFPLR0_2_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
21950 #define regBIFPLR0_2_PCIE_MC_BLOCK_ALL1                                                                 0x3fff7bfc24c3
21951 #define regBIFPLR0_2_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
21952 #define regBIFPLR0_2_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x3fff7bfc24c4
21953 #define regBIFPLR0_2_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
21954 #define regBIFPLR0_2_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x3fff7bfc24c5
21955 #define regBIFPLR0_2_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
21956 #define regBIFPLR0_2_PCIE_MC_OVERLAY_BAR0                                                               0x3fff7bfc24c6
21957 #define regBIFPLR0_2_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
21958 #define regBIFPLR0_2_PCIE_MC_OVERLAY_BAR1                                                               0x3fff7bfc24c7
21959 #define regBIFPLR0_2_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
21960 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CAP_LIST                                                            0x3fff7bfc24dc
21961 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
21962 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CAP                                                                 0x3fff7bfc24dd
21963 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
21964 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CNTL                                                                0x3fff7bfc24de
21965 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
21966 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CNTL2                                                               0x3fff7bfc24df
21967 #define regBIFPLR0_2_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
21968 #define regBIFPLR0_2_PCIE_DPC_ENH_CAP_LIST                                                              0x3fff7bfc24e0
21969 #define regBIFPLR0_2_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
21970 #define regBIFPLR0_2_PCIE_DPC_CAP_LIST                                                                  0x3fff7bfc24e1
21971 #define regBIFPLR0_2_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
21972 #define regBIFPLR0_2_PCIE_DPC_CNTL                                                                      0x3fff7bfc24e1
21973 #define regBIFPLR0_2_PCIE_DPC_CNTL_BASE_IDX                                                             5
21974 #define regBIFPLR0_2_PCIE_DPC_STATUS                                                                    0x3fff7bfc24e2
21975 #define regBIFPLR0_2_PCIE_DPC_STATUS_BASE_IDX                                                           5
21976 #define regBIFPLR0_2_PCIE_DPC_ERROR_SOURCE_ID                                                           0x3fff7bfc24e2
21977 #define regBIFPLR0_2_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
21978 #define regBIFPLR0_2_PCIE_RP_PIO_STATUS                                                                 0x3fff7bfc24e3
21979 #define regBIFPLR0_2_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
21980 #define regBIFPLR0_2_PCIE_RP_PIO_MASK                                                                   0x3fff7bfc24e4
21981 #define regBIFPLR0_2_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
21982 #define regBIFPLR0_2_PCIE_RP_PIO_SEVERITY                                                               0x3fff7bfc24e5
21983 #define regBIFPLR0_2_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
21984 #define regBIFPLR0_2_PCIE_RP_PIO_SYSERROR                                                               0x3fff7bfc24e6
21985 #define regBIFPLR0_2_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
21986 #define regBIFPLR0_2_PCIE_RP_PIO_EXCEPTION                                                              0x3fff7bfc24e7
21987 #define regBIFPLR0_2_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
21988 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG0                                                               0x3fff7bfc24e8
21989 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
21990 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG1                                                               0x3fff7bfc24e9
21991 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
21992 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG2                                                               0x3fff7bfc24ea
21993 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
21994 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG3                                                               0x3fff7bfc24eb
21995 #define regBIFPLR0_2_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
21996 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG0                                                            0x3fff7bfc24ed
21997 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
21998 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG1                                                            0x3fff7bfc24ee
21999 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
22000 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG2                                                            0x3fff7bfc24ef
22001 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
22002 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG3                                                            0x3fff7bfc24f0
22003 #define regBIFPLR0_2_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
22004 #define regBIFPLR0_2_PCIE_ESM_CAP_LIST                                                                  0x3fff7bfc24f1
22005 #define regBIFPLR0_2_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
22006 #define regBIFPLR0_2_PCIE_ESM_HEADER_1                                                                  0x3fff7bfc24f2
22007 #define regBIFPLR0_2_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
22008 #define regBIFPLR0_2_PCIE_ESM_HEADER_2                                                                  0x3fff7bfc24f3
22009 #define regBIFPLR0_2_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
22010 #define regBIFPLR0_2_PCIE_ESM_STATUS                                                                    0x3fff7bfc24f3
22011 #define regBIFPLR0_2_PCIE_ESM_STATUS_BASE_IDX                                                           5
22012 #define regBIFPLR0_2_PCIE_ESM_CTRL                                                                      0x3fff7bfc24f4
22013 #define regBIFPLR0_2_PCIE_ESM_CTRL_BASE_IDX                                                             5
22014 #define regBIFPLR0_2_PCIE_ESM_CAP_1                                                                     0x3fff7bfc24f5
22015 #define regBIFPLR0_2_PCIE_ESM_CAP_1_BASE_IDX                                                            5
22016 #define regBIFPLR0_2_PCIE_ESM_CAP_2                                                                     0x3fff7bfc24f6
22017 #define regBIFPLR0_2_PCIE_ESM_CAP_2_BASE_IDX                                                            5
22018 #define regBIFPLR0_2_PCIE_ESM_CAP_3                                                                     0x3fff7bfc24f7
22019 #define regBIFPLR0_2_PCIE_ESM_CAP_3_BASE_IDX                                                            5
22020 #define regBIFPLR0_2_PCIE_ESM_CAP_4                                                                     0x3fff7bfc24f8
22021 #define regBIFPLR0_2_PCIE_ESM_CAP_4_BASE_IDX                                                            5
22022 #define regBIFPLR0_2_PCIE_ESM_CAP_5                                                                     0x3fff7bfc24f9
22023 #define regBIFPLR0_2_PCIE_ESM_CAP_5_BASE_IDX                                                            5
22024 #define regBIFPLR0_2_PCIE_ESM_CAP_6                                                                     0x3fff7bfc24fa
22025 #define regBIFPLR0_2_PCIE_ESM_CAP_6_BASE_IDX                                                            5
22026 #define regBIFPLR0_2_PCIE_ESM_CAP_7                                                                     0x3fff7bfc24fb
22027 #define regBIFPLR0_2_PCIE_ESM_CAP_7_BASE_IDX                                                            5
22028 #define regBIFPLR0_2_LINK_CAP_16GT                                                                      0x3fff7bfc2505
22029 #define regBIFPLR0_2_LINK_CAP_16GT_BASE_IDX                                                             5
22030 #define regBIFPLR0_2_LINK_CNTL_16GT                                                                     0x3fff7bfc2506
22031 #define regBIFPLR0_2_LINK_CNTL_16GT_BASE_IDX                                                            5
22032 #define regBIFPLR0_2_LINK_STATUS_16GT                                                                   0x3fff7bfc2507
22033 #define regBIFPLR0_2_LINK_STATUS_16GT_BASE_IDX                                                          5
22034 #define regBIFPLR0_2_LINK_CAP_32GT                                                                      0x3fff7bfc2541
22035 #define regBIFPLR0_2_LINK_CAP_32GT_BASE_IDX                                                             5
22036 #define regBIFPLR0_2_LINK_CNTL_32GT                                                                     0x3fff7bfc2542
22037 #define regBIFPLR0_2_LINK_CNTL_32GT_BASE_IDX                                                            5
22038 #define regBIFPLR0_2_LINK_STATUS_32GT                                                                   0x3fff7bfc2543
22039 #define regBIFPLR0_2_LINK_STATUS_32GT_BASE_IDX                                                          5
22040 
22041 
22042 // addressBlock: nbio_pcie0_bifplr1_cfgdecp
22043 // base address: 0xfffe0000a000
22044 #define regBIFPLR1_2_VENDOR_ID                                                                          0x3fff7bfc2800
22045 #define regBIFPLR1_2_VENDOR_ID_BASE_IDX                                                                 5
22046 #define regBIFPLR1_2_DEVICE_ID                                                                          0x3fff7bfc2800
22047 #define regBIFPLR1_2_DEVICE_ID_BASE_IDX                                                                 5
22048 #define regBIFPLR1_2_COMMAND                                                                            0x3fff7bfc2801
22049 #define regBIFPLR1_2_COMMAND_BASE_IDX                                                                   5
22050 #define regBIFPLR1_2_STATUS                                                                             0x3fff7bfc2801
22051 #define regBIFPLR1_2_STATUS_BASE_IDX                                                                    5
22052 #define regBIFPLR1_2_REVISION_ID                                                                        0x3fff7bfc2802
22053 #define regBIFPLR1_2_REVISION_ID_BASE_IDX                                                               5
22054 #define regBIFPLR1_2_PROG_INTERFACE                                                                     0x3fff7bfc2802
22055 #define regBIFPLR1_2_PROG_INTERFACE_BASE_IDX                                                            5
22056 #define regBIFPLR1_2_SUB_CLASS                                                                          0x3fff7bfc2802
22057 #define regBIFPLR1_2_SUB_CLASS_BASE_IDX                                                                 5
22058 #define regBIFPLR1_2_BASE_CLASS                                                                         0x3fff7bfc2802
22059 #define regBIFPLR1_2_BASE_CLASS_BASE_IDX                                                                5
22060 #define regBIFPLR1_2_CACHE_LINE                                                                         0x3fff7bfc2803
22061 #define regBIFPLR1_2_CACHE_LINE_BASE_IDX                                                                5
22062 #define regBIFPLR1_2_LATENCY                                                                            0x3fff7bfc2803
22063 #define regBIFPLR1_2_LATENCY_BASE_IDX                                                                   5
22064 #define regBIFPLR1_2_HEADER                                                                             0x3fff7bfc2803
22065 #define regBIFPLR1_2_HEADER_BASE_IDX                                                                    5
22066 #define regBIFPLR1_2_BIST                                                                               0x3fff7bfc2803
22067 #define regBIFPLR1_2_BIST_BASE_IDX                                                                      5
22068 #define regBIFPLR1_2_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc2806
22069 #define regBIFPLR1_2_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
22070 #define regBIFPLR1_2_IO_BASE_LIMIT                                                                      0x3fff7bfc2807
22071 #define regBIFPLR1_2_IO_BASE_LIMIT_BASE_IDX                                                             5
22072 #define regBIFPLR1_2_SECONDARY_STATUS                                                                   0x3fff7bfc2807
22073 #define regBIFPLR1_2_SECONDARY_STATUS_BASE_IDX                                                          5
22074 #define regBIFPLR1_2_MEM_BASE_LIMIT                                                                     0x3fff7bfc2808
22075 #define regBIFPLR1_2_MEM_BASE_LIMIT_BASE_IDX                                                            5
22076 #define regBIFPLR1_2_PREF_BASE_LIMIT                                                                    0x3fff7bfc2809
22077 #define regBIFPLR1_2_PREF_BASE_LIMIT_BASE_IDX                                                           5
22078 #define regBIFPLR1_2_PREF_BASE_UPPER                                                                    0x3fff7bfc280a
22079 #define regBIFPLR1_2_PREF_BASE_UPPER_BASE_IDX                                                           5
22080 #define regBIFPLR1_2_PREF_LIMIT_UPPER                                                                   0x3fff7bfc280b
22081 #define regBIFPLR1_2_PREF_LIMIT_UPPER_BASE_IDX                                                          5
22082 #define regBIFPLR1_2_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc280c
22083 #define regBIFPLR1_2_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
22084 #define regBIFPLR1_2_CAP_PTR                                                                            0x3fff7bfc280d
22085 #define regBIFPLR1_2_CAP_PTR_BASE_IDX                                                                   5
22086 #define regBIFPLR1_2_INTERRUPT_LINE                                                                     0x3fff7bfc280f
22087 #define regBIFPLR1_2_INTERRUPT_LINE_BASE_IDX                                                            5
22088 #define regBIFPLR1_2_INTERRUPT_PIN                                                                      0x3fff7bfc280f
22089 #define regBIFPLR1_2_INTERRUPT_PIN_BASE_IDX                                                             5
22090 #define regBIFPLR1_2_EXT_BRIDGE_CNTL                                                                    0x3fff7bfc2810
22091 #define regBIFPLR1_2_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
22092 #define regBIFPLR1_2_PMI_CAP_LIST                                                                       0x3fff7bfc2814
22093 #define regBIFPLR1_2_PMI_CAP_LIST_BASE_IDX                                                              5
22094 #define regBIFPLR1_2_PMI_CAP                                                                            0x3fff7bfc2814
22095 #define regBIFPLR1_2_PMI_CAP_BASE_IDX                                                                   5
22096 #define regBIFPLR1_2_PMI_STATUS_CNTL                                                                    0x3fff7bfc2815
22097 #define regBIFPLR1_2_PMI_STATUS_CNTL_BASE_IDX                                                           5
22098 #define regBIFPLR1_2_PCIE_CAP_LIST                                                                      0x3fff7bfc2816
22099 #define regBIFPLR1_2_PCIE_CAP_LIST_BASE_IDX                                                             5
22100 #define regBIFPLR1_2_PCIE_CAP                                                                           0x3fff7bfc2816
22101 #define regBIFPLR1_2_PCIE_CAP_BASE_IDX                                                                  5
22102 #define regBIFPLR1_2_DEVICE_CAP                                                                         0x3fff7bfc2817
22103 #define regBIFPLR1_2_DEVICE_CAP_BASE_IDX                                                                5
22104 #define regBIFPLR1_2_DEVICE_CNTL                                                                        0x3fff7bfc2818
22105 #define regBIFPLR1_2_DEVICE_CNTL_BASE_IDX                                                               5
22106 #define regBIFPLR1_2_DEVICE_STATUS                                                                      0x3fff7bfc2818
22107 #define regBIFPLR1_2_DEVICE_STATUS_BASE_IDX                                                             5
22108 #define regBIFPLR1_2_LINK_CAP                                                                           0x3fff7bfc2819
22109 #define regBIFPLR1_2_LINK_CAP_BASE_IDX                                                                  5
22110 #define regBIFPLR1_2_LINK_CNTL                                                                          0x3fff7bfc281a
22111 #define regBIFPLR1_2_LINK_CNTL_BASE_IDX                                                                 5
22112 #define regBIFPLR1_2_LINK_STATUS                                                                        0x3fff7bfc281a
22113 #define regBIFPLR1_2_LINK_STATUS_BASE_IDX                                                               5
22114 #define regBIFPLR1_2_SLOT_CAP                                                                           0x3fff7bfc281b
22115 #define regBIFPLR1_2_SLOT_CAP_BASE_IDX                                                                  5
22116 #define regBIFPLR1_2_SLOT_CNTL                                                                          0x3fff7bfc281c
22117 #define regBIFPLR1_2_SLOT_CNTL_BASE_IDX                                                                 5
22118 #define regBIFPLR1_2_SLOT_STATUS                                                                        0x3fff7bfc281c
22119 #define regBIFPLR1_2_SLOT_STATUS_BASE_IDX                                                               5
22120 #define regBIFPLR1_2_ROOT_CNTL                                                                          0x3fff7bfc281d
22121 #define regBIFPLR1_2_ROOT_CNTL_BASE_IDX                                                                 5
22122 #define regBIFPLR1_2_ROOT_CAP                                                                           0x3fff7bfc281d
22123 #define regBIFPLR1_2_ROOT_CAP_BASE_IDX                                                                  5
22124 #define regBIFPLR1_2_ROOT_STATUS                                                                        0x3fff7bfc281e
22125 #define regBIFPLR1_2_ROOT_STATUS_BASE_IDX                                                               5
22126 #define regBIFPLR1_2_DEVICE_CAP2                                                                        0x3fff7bfc281f
22127 #define regBIFPLR1_2_DEVICE_CAP2_BASE_IDX                                                               5
22128 #define regBIFPLR1_2_DEVICE_CNTL2                                                                       0x3fff7bfc2820
22129 #define regBIFPLR1_2_DEVICE_CNTL2_BASE_IDX                                                              5
22130 #define regBIFPLR1_2_DEVICE_STATUS2                                                                     0x3fff7bfc2820
22131 #define regBIFPLR1_2_DEVICE_STATUS2_BASE_IDX                                                            5
22132 #define regBIFPLR1_2_LINK_CAP2                                                                          0x3fff7bfc2821
22133 #define regBIFPLR1_2_LINK_CAP2_BASE_IDX                                                                 5
22134 #define regBIFPLR1_2_LINK_CNTL2                                                                         0x3fff7bfc2822
22135 #define regBIFPLR1_2_LINK_CNTL2_BASE_IDX                                                                5
22136 #define regBIFPLR1_2_LINK_STATUS2                                                                       0x3fff7bfc2822
22137 #define regBIFPLR1_2_LINK_STATUS2_BASE_IDX                                                              5
22138 #define regBIFPLR1_2_SLOT_CAP2                                                                          0x3fff7bfc2823
22139 #define regBIFPLR1_2_SLOT_CAP2_BASE_IDX                                                                 5
22140 #define regBIFPLR1_2_SLOT_CNTL2                                                                         0x3fff7bfc2824
22141 #define regBIFPLR1_2_SLOT_CNTL2_BASE_IDX                                                                5
22142 #define regBIFPLR1_2_SLOT_STATUS2                                                                       0x3fff7bfc2824
22143 #define regBIFPLR1_2_SLOT_STATUS2_BASE_IDX                                                              5
22144 #define regBIFPLR1_2_MSI_CAP_LIST                                                                       0x3fff7bfc2828
22145 #define regBIFPLR1_2_MSI_CAP_LIST_BASE_IDX                                                              5
22146 #define regBIFPLR1_2_MSI_MSG_CNTL                                                                       0x3fff7bfc2828
22147 #define regBIFPLR1_2_MSI_MSG_CNTL_BASE_IDX                                                              5
22148 #define regBIFPLR1_2_MSI_MSG_ADDR_LO                                                                    0x3fff7bfc2829
22149 #define regBIFPLR1_2_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
22150 #define regBIFPLR1_2_MSI_MSG_ADDR_HI                                                                    0x3fff7bfc282a
22151 #define regBIFPLR1_2_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
22152 #define regBIFPLR1_2_MSI_MSG_DATA                                                                       0x3fff7bfc282a
22153 #define regBIFPLR1_2_MSI_MSG_DATA_BASE_IDX                                                              5
22154 #define regBIFPLR1_2_MSI_MSG_DATA_64                                                                    0x3fff7bfc282b
22155 #define regBIFPLR1_2_MSI_MSG_DATA_64_BASE_IDX                                                           5
22156 #define regBIFPLR1_2_SSID_CAP_LIST                                                                      0x3fff7bfc2830
22157 #define regBIFPLR1_2_SSID_CAP_LIST_BASE_IDX                                                             5
22158 #define regBIFPLR1_2_SSID_CAP                                                                           0x3fff7bfc2831
22159 #define regBIFPLR1_2_SSID_CAP_BASE_IDX                                                                  5
22160 #define regBIFPLR1_2_MSI_MAP_CAP_LIST                                                                   0x3fff7bfc2832
22161 #define regBIFPLR1_2_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
22162 #define regBIFPLR1_2_MSI_MAP_CAP                                                                        0x3fff7bfc2832
22163 #define regBIFPLR1_2_MSI_MAP_CAP_BASE_IDX                                                               5
22164 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x3fff7bfc2840
22165 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
22166 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC_HDR                                                           0x3fff7bfc2841
22167 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
22168 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC1                                                              0x3fff7bfc2842
22169 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
22170 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC2                                                              0x3fff7bfc2843
22171 #define regBIFPLR1_2_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
22172 #define regBIFPLR1_2_PCIE_VC_ENH_CAP_LIST                                                               0x3fff7bfc2844
22173 #define regBIFPLR1_2_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
22174 #define regBIFPLR1_2_PCIE_PORT_VC_CAP_REG1                                                              0x3fff7bfc2845
22175 #define regBIFPLR1_2_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
22176 #define regBIFPLR1_2_PCIE_PORT_VC_CAP_REG2                                                              0x3fff7bfc2846
22177 #define regBIFPLR1_2_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
22178 #define regBIFPLR1_2_PCIE_PORT_VC_CNTL                                                                  0x3fff7bfc2847
22179 #define regBIFPLR1_2_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
22180 #define regBIFPLR1_2_PCIE_PORT_VC_STATUS                                                                0x3fff7bfc2847
22181 #define regBIFPLR1_2_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
22182 #define regBIFPLR1_2_PCIE_VC0_RESOURCE_CAP                                                              0x3fff7bfc2848
22183 #define regBIFPLR1_2_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
22184 #define regBIFPLR1_2_PCIE_VC0_RESOURCE_CNTL                                                             0x3fff7bfc2849
22185 #define regBIFPLR1_2_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
22186 #define regBIFPLR1_2_PCIE_VC0_RESOURCE_STATUS                                                           0x3fff7bfc284a
22187 #define regBIFPLR1_2_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
22188 #define regBIFPLR1_2_PCIE_VC1_RESOURCE_CAP                                                              0x3fff7bfc284b
22189 #define regBIFPLR1_2_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
22190 #define regBIFPLR1_2_PCIE_VC1_RESOURCE_CNTL                                                             0x3fff7bfc284c
22191 #define regBIFPLR1_2_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
22192 #define regBIFPLR1_2_PCIE_VC1_RESOURCE_STATUS                                                           0x3fff7bfc284d
22193 #define regBIFPLR1_2_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
22194 #define regBIFPLR1_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x3fff7bfc2850
22195 #define regBIFPLR1_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
22196 #define regBIFPLR1_2_PCIE_DEV_SERIAL_NUM_DW1                                                            0x3fff7bfc2851
22197 #define regBIFPLR1_2_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
22198 #define regBIFPLR1_2_PCIE_DEV_SERIAL_NUM_DW2                                                            0x3fff7bfc2852
22199 #define regBIFPLR1_2_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
22200 #define regBIFPLR1_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x3fff7bfc2854
22201 #define regBIFPLR1_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
22202 #define regBIFPLR1_2_PCIE_UNCORR_ERR_STATUS                                                             0x3fff7bfc2855
22203 #define regBIFPLR1_2_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
22204 #define regBIFPLR1_2_PCIE_UNCORR_ERR_MASK                                                               0x3fff7bfc2856
22205 #define regBIFPLR1_2_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
22206 #define regBIFPLR1_2_PCIE_UNCORR_ERR_SEVERITY                                                           0x3fff7bfc2857
22207 #define regBIFPLR1_2_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
22208 #define regBIFPLR1_2_PCIE_CORR_ERR_STATUS                                                               0x3fff7bfc2858
22209 #define regBIFPLR1_2_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
22210 #define regBIFPLR1_2_PCIE_CORR_ERR_MASK                                                                 0x3fff7bfc2859
22211 #define regBIFPLR1_2_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
22212 #define regBIFPLR1_2_PCIE_ADV_ERR_CAP_CNTL                                                              0x3fff7bfc285a
22213 #define regBIFPLR1_2_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
22214 #define regBIFPLR1_2_PCIE_HDR_LOG0                                                                      0x3fff7bfc285b
22215 #define regBIFPLR1_2_PCIE_HDR_LOG0_BASE_IDX                                                             5
22216 #define regBIFPLR1_2_PCIE_HDR_LOG1                                                                      0x3fff7bfc285c
22217 #define regBIFPLR1_2_PCIE_HDR_LOG1_BASE_IDX                                                             5
22218 #define regBIFPLR1_2_PCIE_HDR_LOG2                                                                      0x3fff7bfc285d
22219 #define regBIFPLR1_2_PCIE_HDR_LOG2_BASE_IDX                                                             5
22220 #define regBIFPLR1_2_PCIE_HDR_LOG3                                                                      0x3fff7bfc285e
22221 #define regBIFPLR1_2_PCIE_HDR_LOG3_BASE_IDX                                                             5
22222 #define regBIFPLR1_2_PCIE_ROOT_ERR_CMD                                                                  0x3fff7bfc285f
22223 #define regBIFPLR1_2_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
22224 #define regBIFPLR1_2_PCIE_ROOT_ERR_STATUS                                                               0x3fff7bfc2860
22225 #define regBIFPLR1_2_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
22226 #define regBIFPLR1_2_PCIE_ERR_SRC_ID                                                                    0x3fff7bfc2861
22227 #define regBIFPLR1_2_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
22228 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG0                                                               0x3fff7bfc2862
22229 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
22230 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG1                                                               0x3fff7bfc2863
22231 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
22232 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG2                                                               0x3fff7bfc2864
22233 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
22234 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG3                                                               0x3fff7bfc2865
22235 #define regBIFPLR1_2_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
22236 #define regBIFPLR1_2_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x3fff7bfc289c
22237 #define regBIFPLR1_2_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
22238 #define regBIFPLR1_2_PCIE_LINK_CNTL3                                                                    0x3fff7bfc289d
22239 #define regBIFPLR1_2_PCIE_LINK_CNTL3_BASE_IDX                                                           5
22240 #define regBIFPLR1_2_PCIE_LANE_ERROR_STATUS                                                             0x3fff7bfc289e
22241 #define regBIFPLR1_2_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
22242 #define regBIFPLR1_2_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x3fff7bfc289f
22243 #define regBIFPLR1_2_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
22244 #define regBIFPLR1_2_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x3fff7bfc289f
22245 #define regBIFPLR1_2_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
22246 #define regBIFPLR1_2_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x3fff7bfc28a0
22247 #define regBIFPLR1_2_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
22248 #define regBIFPLR1_2_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x3fff7bfc28a0
22249 #define regBIFPLR1_2_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
22250 #define regBIFPLR1_2_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x3fff7bfc28a1
22251 #define regBIFPLR1_2_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
22252 #define regBIFPLR1_2_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x3fff7bfc28a1
22253 #define regBIFPLR1_2_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
22254 #define regBIFPLR1_2_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x3fff7bfc28a2
22255 #define regBIFPLR1_2_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
22256 #define regBIFPLR1_2_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x3fff7bfc28a2
22257 #define regBIFPLR1_2_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
22258 #define regBIFPLR1_2_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x3fff7bfc28a3
22259 #define regBIFPLR1_2_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
22260 #define regBIFPLR1_2_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x3fff7bfc28a3
22261 #define regBIFPLR1_2_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
22262 #define regBIFPLR1_2_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x3fff7bfc28a4
22263 #define regBIFPLR1_2_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
22264 #define regBIFPLR1_2_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x3fff7bfc28a4
22265 #define regBIFPLR1_2_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
22266 #define regBIFPLR1_2_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x3fff7bfc28a5
22267 #define regBIFPLR1_2_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
22268 #define regBIFPLR1_2_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x3fff7bfc28a5
22269 #define regBIFPLR1_2_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
22270 #define regBIFPLR1_2_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x3fff7bfc28a6
22271 #define regBIFPLR1_2_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
22272 #define regBIFPLR1_2_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x3fff7bfc28a6
22273 #define regBIFPLR1_2_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
22274 #define regBIFPLR1_2_PCIE_ACS_ENH_CAP_LIST                                                              0x3fff7bfc28a8
22275 #define regBIFPLR1_2_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
22276 #define regBIFPLR1_2_PCIE_ACS_CAP                                                                       0x3fff7bfc28a9
22277 #define regBIFPLR1_2_PCIE_ACS_CAP_BASE_IDX                                                              5
22278 #define regBIFPLR1_2_PCIE_ACS_CNTL                                                                      0x3fff7bfc28a9
22279 #define regBIFPLR1_2_PCIE_ACS_CNTL_BASE_IDX                                                             5
22280 #define regBIFPLR1_2_PCIE_MC_ENH_CAP_LIST                                                               0x3fff7bfc28bc
22281 #define regBIFPLR1_2_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
22282 #define regBIFPLR1_2_PCIE_MC_CAP                                                                        0x3fff7bfc28bd
22283 #define regBIFPLR1_2_PCIE_MC_CAP_BASE_IDX                                                               5
22284 #define regBIFPLR1_2_PCIE_MC_CNTL                                                                       0x3fff7bfc28bd
22285 #define regBIFPLR1_2_PCIE_MC_CNTL_BASE_IDX                                                              5
22286 #define regBIFPLR1_2_PCIE_MC_ADDR0                                                                      0x3fff7bfc28be
22287 #define regBIFPLR1_2_PCIE_MC_ADDR0_BASE_IDX                                                             5
22288 #define regBIFPLR1_2_PCIE_MC_ADDR1                                                                      0x3fff7bfc28bf
22289 #define regBIFPLR1_2_PCIE_MC_ADDR1_BASE_IDX                                                             5
22290 #define regBIFPLR1_2_PCIE_MC_RCV0                                                                       0x3fff7bfc28c0
22291 #define regBIFPLR1_2_PCIE_MC_RCV0_BASE_IDX                                                              5
22292 #define regBIFPLR1_2_PCIE_MC_RCV1                                                                       0x3fff7bfc28c1
22293 #define regBIFPLR1_2_PCIE_MC_RCV1_BASE_IDX                                                              5
22294 #define regBIFPLR1_2_PCIE_MC_BLOCK_ALL0                                                                 0x3fff7bfc28c2
22295 #define regBIFPLR1_2_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
22296 #define regBIFPLR1_2_PCIE_MC_BLOCK_ALL1                                                                 0x3fff7bfc28c3
22297 #define regBIFPLR1_2_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
22298 #define regBIFPLR1_2_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x3fff7bfc28c4
22299 #define regBIFPLR1_2_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
22300 #define regBIFPLR1_2_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x3fff7bfc28c5
22301 #define regBIFPLR1_2_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
22302 #define regBIFPLR1_2_PCIE_MC_OVERLAY_BAR0                                                               0x3fff7bfc28c6
22303 #define regBIFPLR1_2_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
22304 #define regBIFPLR1_2_PCIE_MC_OVERLAY_BAR1                                                               0x3fff7bfc28c7
22305 #define regBIFPLR1_2_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
22306 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CAP_LIST                                                            0x3fff7bfc28dc
22307 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
22308 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CAP                                                                 0x3fff7bfc28dd
22309 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
22310 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CNTL                                                                0x3fff7bfc28de
22311 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
22312 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CNTL2                                                               0x3fff7bfc28df
22313 #define regBIFPLR1_2_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
22314 #define regBIFPLR1_2_PCIE_DPC_ENH_CAP_LIST                                                              0x3fff7bfc28e0
22315 #define regBIFPLR1_2_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
22316 #define regBIFPLR1_2_PCIE_DPC_CAP_LIST                                                                  0x3fff7bfc28e1
22317 #define regBIFPLR1_2_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
22318 #define regBIFPLR1_2_PCIE_DPC_CNTL                                                                      0x3fff7bfc28e1
22319 #define regBIFPLR1_2_PCIE_DPC_CNTL_BASE_IDX                                                             5
22320 #define regBIFPLR1_2_PCIE_DPC_STATUS                                                                    0x3fff7bfc28e2
22321 #define regBIFPLR1_2_PCIE_DPC_STATUS_BASE_IDX                                                           5
22322 #define regBIFPLR1_2_PCIE_DPC_ERROR_SOURCE_ID                                                           0x3fff7bfc28e2
22323 #define regBIFPLR1_2_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
22324 #define regBIFPLR1_2_PCIE_RP_PIO_STATUS                                                                 0x3fff7bfc28e3
22325 #define regBIFPLR1_2_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
22326 #define regBIFPLR1_2_PCIE_RP_PIO_MASK                                                                   0x3fff7bfc28e4
22327 #define regBIFPLR1_2_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
22328 #define regBIFPLR1_2_PCIE_RP_PIO_SEVERITY                                                               0x3fff7bfc28e5
22329 #define regBIFPLR1_2_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
22330 #define regBIFPLR1_2_PCIE_RP_PIO_SYSERROR                                                               0x3fff7bfc28e6
22331 #define regBIFPLR1_2_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
22332 #define regBIFPLR1_2_PCIE_RP_PIO_EXCEPTION                                                              0x3fff7bfc28e7
22333 #define regBIFPLR1_2_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
22334 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG0                                                               0x3fff7bfc28e8
22335 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
22336 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG1                                                               0x3fff7bfc28e9
22337 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
22338 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG2                                                               0x3fff7bfc28ea
22339 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
22340 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG3                                                               0x3fff7bfc28eb
22341 #define regBIFPLR1_2_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
22342 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG0                                                            0x3fff7bfc28ed
22343 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
22344 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG1                                                            0x3fff7bfc28ee
22345 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
22346 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG2                                                            0x3fff7bfc28ef
22347 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
22348 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG3                                                            0x3fff7bfc28f0
22349 #define regBIFPLR1_2_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
22350 #define regBIFPLR1_2_PCIE_ESM_CAP_LIST                                                                  0x3fff7bfc28f1
22351 #define regBIFPLR1_2_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
22352 #define regBIFPLR1_2_PCIE_ESM_HEADER_1                                                                  0x3fff7bfc28f2
22353 #define regBIFPLR1_2_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
22354 #define regBIFPLR1_2_PCIE_ESM_HEADER_2                                                                  0x3fff7bfc28f3
22355 #define regBIFPLR1_2_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
22356 #define regBIFPLR1_2_PCIE_ESM_STATUS                                                                    0x3fff7bfc28f3
22357 #define regBIFPLR1_2_PCIE_ESM_STATUS_BASE_IDX                                                           5
22358 #define regBIFPLR1_2_PCIE_ESM_CTRL                                                                      0x3fff7bfc28f4
22359 #define regBIFPLR1_2_PCIE_ESM_CTRL_BASE_IDX                                                             5
22360 #define regBIFPLR1_2_PCIE_ESM_CAP_1                                                                     0x3fff7bfc28f5
22361 #define regBIFPLR1_2_PCIE_ESM_CAP_1_BASE_IDX                                                            5
22362 #define regBIFPLR1_2_PCIE_ESM_CAP_2                                                                     0x3fff7bfc28f6
22363 #define regBIFPLR1_2_PCIE_ESM_CAP_2_BASE_IDX                                                            5
22364 #define regBIFPLR1_2_PCIE_ESM_CAP_3                                                                     0x3fff7bfc28f7
22365 #define regBIFPLR1_2_PCIE_ESM_CAP_3_BASE_IDX                                                            5
22366 #define regBIFPLR1_2_PCIE_ESM_CAP_4                                                                     0x3fff7bfc28f8
22367 #define regBIFPLR1_2_PCIE_ESM_CAP_4_BASE_IDX                                                            5
22368 #define regBIFPLR1_2_PCIE_ESM_CAP_5                                                                     0x3fff7bfc28f9
22369 #define regBIFPLR1_2_PCIE_ESM_CAP_5_BASE_IDX                                                            5
22370 #define regBIFPLR1_2_PCIE_ESM_CAP_6                                                                     0x3fff7bfc28fa
22371 #define regBIFPLR1_2_PCIE_ESM_CAP_6_BASE_IDX                                                            5
22372 #define regBIFPLR1_2_PCIE_ESM_CAP_7                                                                     0x3fff7bfc28fb
22373 #define regBIFPLR1_2_PCIE_ESM_CAP_7_BASE_IDX                                                            5
22374 #define regBIFPLR1_2_LINK_CAP_16GT                                                                      0x3fff7bfc2905
22375 #define regBIFPLR1_2_LINK_CAP_16GT_BASE_IDX                                                             5
22376 #define regBIFPLR1_2_LINK_CNTL_16GT                                                                     0x3fff7bfc2906
22377 #define regBIFPLR1_2_LINK_CNTL_16GT_BASE_IDX                                                            5
22378 #define regBIFPLR1_2_LINK_STATUS_16GT                                                                   0x3fff7bfc2907
22379 #define regBIFPLR1_2_LINK_STATUS_16GT_BASE_IDX                                                          5
22380 #define regBIFPLR1_2_LINK_CAP_32GT                                                                      0x3fff7bfc2941
22381 #define regBIFPLR1_2_LINK_CAP_32GT_BASE_IDX                                                             5
22382 #define regBIFPLR1_2_LINK_CNTL_32GT                                                                     0x3fff7bfc2942
22383 #define regBIFPLR1_2_LINK_CNTL_32GT_BASE_IDX                                                            5
22384 #define regBIFPLR1_2_LINK_STATUS_32GT                                                                   0x3fff7bfc2943
22385 #define regBIFPLR1_2_LINK_STATUS_32GT_BASE_IDX                                                          5
22386 
22387 
22388 // addressBlock: nbio_pcie0_bifplr2_cfgdecp
22389 // base address: 0xfffe0000b000
22390 #define regBIFPLR2_2_VENDOR_ID                                                                          0x3fff7bfc2c00
22391 #define regBIFPLR2_2_VENDOR_ID_BASE_IDX                                                                 5
22392 #define regBIFPLR2_2_DEVICE_ID                                                                          0x3fff7bfc2c00
22393 #define regBIFPLR2_2_DEVICE_ID_BASE_IDX                                                                 5
22394 #define regBIFPLR2_2_COMMAND                                                                            0x3fff7bfc2c01
22395 #define regBIFPLR2_2_COMMAND_BASE_IDX                                                                   5
22396 #define regBIFPLR2_2_STATUS                                                                             0x3fff7bfc2c01
22397 #define regBIFPLR2_2_STATUS_BASE_IDX                                                                    5
22398 #define regBIFPLR2_2_REVISION_ID                                                                        0x3fff7bfc2c02
22399 #define regBIFPLR2_2_REVISION_ID_BASE_IDX                                                               5
22400 #define regBIFPLR2_2_PROG_INTERFACE                                                                     0x3fff7bfc2c02
22401 #define regBIFPLR2_2_PROG_INTERFACE_BASE_IDX                                                            5
22402 #define regBIFPLR2_2_SUB_CLASS                                                                          0x3fff7bfc2c02
22403 #define regBIFPLR2_2_SUB_CLASS_BASE_IDX                                                                 5
22404 #define regBIFPLR2_2_BASE_CLASS                                                                         0x3fff7bfc2c02
22405 #define regBIFPLR2_2_BASE_CLASS_BASE_IDX                                                                5
22406 #define regBIFPLR2_2_CACHE_LINE                                                                         0x3fff7bfc2c03
22407 #define regBIFPLR2_2_CACHE_LINE_BASE_IDX                                                                5
22408 #define regBIFPLR2_2_LATENCY                                                                            0x3fff7bfc2c03
22409 #define regBIFPLR2_2_LATENCY_BASE_IDX                                                                   5
22410 #define regBIFPLR2_2_HEADER                                                                             0x3fff7bfc2c03
22411 #define regBIFPLR2_2_HEADER_BASE_IDX                                                                    5
22412 #define regBIFPLR2_2_BIST                                                                               0x3fff7bfc2c03
22413 #define regBIFPLR2_2_BIST_BASE_IDX                                                                      5
22414 #define regBIFPLR2_2_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc2c06
22415 #define regBIFPLR2_2_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
22416 #define regBIFPLR2_2_IO_BASE_LIMIT                                                                      0x3fff7bfc2c07
22417 #define regBIFPLR2_2_IO_BASE_LIMIT_BASE_IDX                                                             5
22418 #define regBIFPLR2_2_SECONDARY_STATUS                                                                   0x3fff7bfc2c07
22419 #define regBIFPLR2_2_SECONDARY_STATUS_BASE_IDX                                                          5
22420 #define regBIFPLR2_2_MEM_BASE_LIMIT                                                                     0x3fff7bfc2c08
22421 #define regBIFPLR2_2_MEM_BASE_LIMIT_BASE_IDX                                                            5
22422 #define regBIFPLR2_2_PREF_BASE_LIMIT                                                                    0x3fff7bfc2c09
22423 #define regBIFPLR2_2_PREF_BASE_LIMIT_BASE_IDX                                                           5
22424 #define regBIFPLR2_2_PREF_BASE_UPPER                                                                    0x3fff7bfc2c0a
22425 #define regBIFPLR2_2_PREF_BASE_UPPER_BASE_IDX                                                           5
22426 #define regBIFPLR2_2_PREF_LIMIT_UPPER                                                                   0x3fff7bfc2c0b
22427 #define regBIFPLR2_2_PREF_LIMIT_UPPER_BASE_IDX                                                          5
22428 #define regBIFPLR2_2_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc2c0c
22429 #define regBIFPLR2_2_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
22430 #define regBIFPLR2_2_CAP_PTR                                                                            0x3fff7bfc2c0d
22431 #define regBIFPLR2_2_CAP_PTR_BASE_IDX                                                                   5
22432 #define regBIFPLR2_2_INTERRUPT_LINE                                                                     0x3fff7bfc2c0f
22433 #define regBIFPLR2_2_INTERRUPT_LINE_BASE_IDX                                                            5
22434 #define regBIFPLR2_2_INTERRUPT_PIN                                                                      0x3fff7bfc2c0f
22435 #define regBIFPLR2_2_INTERRUPT_PIN_BASE_IDX                                                             5
22436 #define regBIFPLR2_2_EXT_BRIDGE_CNTL                                                                    0x3fff7bfc2c10
22437 #define regBIFPLR2_2_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
22438 #define regBIFPLR2_2_PMI_CAP_LIST                                                                       0x3fff7bfc2c14
22439 #define regBIFPLR2_2_PMI_CAP_LIST_BASE_IDX                                                              5
22440 #define regBIFPLR2_2_PMI_CAP                                                                            0x3fff7bfc2c14
22441 #define regBIFPLR2_2_PMI_CAP_BASE_IDX                                                                   5
22442 #define regBIFPLR2_2_PMI_STATUS_CNTL                                                                    0x3fff7bfc2c15
22443 #define regBIFPLR2_2_PMI_STATUS_CNTL_BASE_IDX                                                           5
22444 #define regBIFPLR2_2_PCIE_CAP_LIST                                                                      0x3fff7bfc2c16
22445 #define regBIFPLR2_2_PCIE_CAP_LIST_BASE_IDX                                                             5
22446 #define regBIFPLR2_2_PCIE_CAP                                                                           0x3fff7bfc2c16
22447 #define regBIFPLR2_2_PCIE_CAP_BASE_IDX                                                                  5
22448 #define regBIFPLR2_2_DEVICE_CAP                                                                         0x3fff7bfc2c17
22449 #define regBIFPLR2_2_DEVICE_CAP_BASE_IDX                                                                5
22450 #define regBIFPLR2_2_DEVICE_CNTL                                                                        0x3fff7bfc2c18
22451 #define regBIFPLR2_2_DEVICE_CNTL_BASE_IDX                                                               5
22452 #define regBIFPLR2_2_DEVICE_STATUS                                                                      0x3fff7bfc2c18
22453 #define regBIFPLR2_2_DEVICE_STATUS_BASE_IDX                                                             5
22454 #define regBIFPLR2_2_LINK_CAP                                                                           0x3fff7bfc2c19
22455 #define regBIFPLR2_2_LINK_CAP_BASE_IDX                                                                  5
22456 #define regBIFPLR2_2_LINK_CNTL                                                                          0x3fff7bfc2c1a
22457 #define regBIFPLR2_2_LINK_CNTL_BASE_IDX                                                                 5
22458 #define regBIFPLR2_2_LINK_STATUS                                                                        0x3fff7bfc2c1a
22459 #define regBIFPLR2_2_LINK_STATUS_BASE_IDX                                                               5
22460 #define regBIFPLR2_2_SLOT_CAP                                                                           0x3fff7bfc2c1b
22461 #define regBIFPLR2_2_SLOT_CAP_BASE_IDX                                                                  5
22462 #define regBIFPLR2_2_SLOT_CNTL                                                                          0x3fff7bfc2c1c
22463 #define regBIFPLR2_2_SLOT_CNTL_BASE_IDX                                                                 5
22464 #define regBIFPLR2_2_SLOT_STATUS                                                                        0x3fff7bfc2c1c
22465 #define regBIFPLR2_2_SLOT_STATUS_BASE_IDX                                                               5
22466 #define regBIFPLR2_2_ROOT_CNTL                                                                          0x3fff7bfc2c1d
22467 #define regBIFPLR2_2_ROOT_CNTL_BASE_IDX                                                                 5
22468 #define regBIFPLR2_2_ROOT_CAP                                                                           0x3fff7bfc2c1d
22469 #define regBIFPLR2_2_ROOT_CAP_BASE_IDX                                                                  5
22470 #define regBIFPLR2_2_ROOT_STATUS                                                                        0x3fff7bfc2c1e
22471 #define regBIFPLR2_2_ROOT_STATUS_BASE_IDX                                                               5
22472 #define regBIFPLR2_2_DEVICE_CAP2                                                                        0x3fff7bfc2c1f
22473 #define regBIFPLR2_2_DEVICE_CAP2_BASE_IDX                                                               5
22474 #define regBIFPLR2_2_DEVICE_CNTL2                                                                       0x3fff7bfc2c20
22475 #define regBIFPLR2_2_DEVICE_CNTL2_BASE_IDX                                                              5
22476 #define regBIFPLR2_2_DEVICE_STATUS2                                                                     0x3fff7bfc2c20
22477 #define regBIFPLR2_2_DEVICE_STATUS2_BASE_IDX                                                            5
22478 #define regBIFPLR2_2_LINK_CAP2                                                                          0x3fff7bfc2c21
22479 #define regBIFPLR2_2_LINK_CAP2_BASE_IDX                                                                 5
22480 #define regBIFPLR2_2_LINK_CNTL2                                                                         0x3fff7bfc2c22
22481 #define regBIFPLR2_2_LINK_CNTL2_BASE_IDX                                                                5
22482 #define regBIFPLR2_2_LINK_STATUS2                                                                       0x3fff7bfc2c22
22483 #define regBIFPLR2_2_LINK_STATUS2_BASE_IDX                                                              5
22484 #define regBIFPLR2_2_SLOT_CAP2                                                                          0x3fff7bfc2c23
22485 #define regBIFPLR2_2_SLOT_CAP2_BASE_IDX                                                                 5
22486 #define regBIFPLR2_2_SLOT_CNTL2                                                                         0x3fff7bfc2c24
22487 #define regBIFPLR2_2_SLOT_CNTL2_BASE_IDX                                                                5
22488 #define regBIFPLR2_2_SLOT_STATUS2                                                                       0x3fff7bfc2c24
22489 #define regBIFPLR2_2_SLOT_STATUS2_BASE_IDX                                                              5
22490 #define regBIFPLR2_2_MSI_CAP_LIST                                                                       0x3fff7bfc2c28
22491 #define regBIFPLR2_2_MSI_CAP_LIST_BASE_IDX                                                              5
22492 #define regBIFPLR2_2_MSI_MSG_CNTL                                                                       0x3fff7bfc2c28
22493 #define regBIFPLR2_2_MSI_MSG_CNTL_BASE_IDX                                                              5
22494 #define regBIFPLR2_2_MSI_MSG_ADDR_LO                                                                    0x3fff7bfc2c29
22495 #define regBIFPLR2_2_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
22496 #define regBIFPLR2_2_MSI_MSG_ADDR_HI                                                                    0x3fff7bfc2c2a
22497 #define regBIFPLR2_2_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
22498 #define regBIFPLR2_2_MSI_MSG_DATA                                                                       0x3fff7bfc2c2a
22499 #define regBIFPLR2_2_MSI_MSG_DATA_BASE_IDX                                                              5
22500 #define regBIFPLR2_2_MSI_MSG_DATA_64                                                                    0x3fff7bfc2c2b
22501 #define regBIFPLR2_2_MSI_MSG_DATA_64_BASE_IDX                                                           5
22502 #define regBIFPLR2_2_SSID_CAP_LIST                                                                      0x3fff7bfc2c30
22503 #define regBIFPLR2_2_SSID_CAP_LIST_BASE_IDX                                                             5
22504 #define regBIFPLR2_2_SSID_CAP                                                                           0x3fff7bfc2c31
22505 #define regBIFPLR2_2_SSID_CAP_BASE_IDX                                                                  5
22506 #define regBIFPLR2_2_MSI_MAP_CAP_LIST                                                                   0x3fff7bfc2c32
22507 #define regBIFPLR2_2_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
22508 #define regBIFPLR2_2_MSI_MAP_CAP                                                                        0x3fff7bfc2c32
22509 #define regBIFPLR2_2_MSI_MAP_CAP_BASE_IDX                                                               5
22510 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x3fff7bfc2c40
22511 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
22512 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC_HDR                                                           0x3fff7bfc2c41
22513 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
22514 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC1                                                              0x3fff7bfc2c42
22515 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
22516 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC2                                                              0x3fff7bfc2c43
22517 #define regBIFPLR2_2_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
22518 #define regBIFPLR2_2_PCIE_VC_ENH_CAP_LIST                                                               0x3fff7bfc2c44
22519 #define regBIFPLR2_2_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
22520 #define regBIFPLR2_2_PCIE_PORT_VC_CAP_REG1                                                              0x3fff7bfc2c45
22521 #define regBIFPLR2_2_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
22522 #define regBIFPLR2_2_PCIE_PORT_VC_CAP_REG2                                                              0x3fff7bfc2c46
22523 #define regBIFPLR2_2_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
22524 #define regBIFPLR2_2_PCIE_PORT_VC_CNTL                                                                  0x3fff7bfc2c47
22525 #define regBIFPLR2_2_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
22526 #define regBIFPLR2_2_PCIE_PORT_VC_STATUS                                                                0x3fff7bfc2c47
22527 #define regBIFPLR2_2_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
22528 #define regBIFPLR2_2_PCIE_VC0_RESOURCE_CAP                                                              0x3fff7bfc2c48
22529 #define regBIFPLR2_2_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
22530 #define regBIFPLR2_2_PCIE_VC0_RESOURCE_CNTL                                                             0x3fff7bfc2c49
22531 #define regBIFPLR2_2_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
22532 #define regBIFPLR2_2_PCIE_VC0_RESOURCE_STATUS                                                           0x3fff7bfc2c4a
22533 #define regBIFPLR2_2_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
22534 #define regBIFPLR2_2_PCIE_VC1_RESOURCE_CAP                                                              0x3fff7bfc2c4b
22535 #define regBIFPLR2_2_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
22536 #define regBIFPLR2_2_PCIE_VC1_RESOURCE_CNTL                                                             0x3fff7bfc2c4c
22537 #define regBIFPLR2_2_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
22538 #define regBIFPLR2_2_PCIE_VC1_RESOURCE_STATUS                                                           0x3fff7bfc2c4d
22539 #define regBIFPLR2_2_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
22540 #define regBIFPLR2_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x3fff7bfc2c50
22541 #define regBIFPLR2_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
22542 #define regBIFPLR2_2_PCIE_DEV_SERIAL_NUM_DW1                                                            0x3fff7bfc2c51
22543 #define regBIFPLR2_2_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
22544 #define regBIFPLR2_2_PCIE_DEV_SERIAL_NUM_DW2                                                            0x3fff7bfc2c52
22545 #define regBIFPLR2_2_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
22546 #define regBIFPLR2_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x3fff7bfc2c54
22547 #define regBIFPLR2_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
22548 #define regBIFPLR2_2_PCIE_UNCORR_ERR_STATUS                                                             0x3fff7bfc2c55
22549 #define regBIFPLR2_2_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
22550 #define regBIFPLR2_2_PCIE_UNCORR_ERR_MASK                                                               0x3fff7bfc2c56
22551 #define regBIFPLR2_2_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
22552 #define regBIFPLR2_2_PCIE_UNCORR_ERR_SEVERITY                                                           0x3fff7bfc2c57
22553 #define regBIFPLR2_2_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
22554 #define regBIFPLR2_2_PCIE_CORR_ERR_STATUS                                                               0x3fff7bfc2c58
22555 #define regBIFPLR2_2_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
22556 #define regBIFPLR2_2_PCIE_CORR_ERR_MASK                                                                 0x3fff7bfc2c59
22557 #define regBIFPLR2_2_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
22558 #define regBIFPLR2_2_PCIE_ADV_ERR_CAP_CNTL                                                              0x3fff7bfc2c5a
22559 #define regBIFPLR2_2_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
22560 #define regBIFPLR2_2_PCIE_HDR_LOG0                                                                      0x3fff7bfc2c5b
22561 #define regBIFPLR2_2_PCIE_HDR_LOG0_BASE_IDX                                                             5
22562 #define regBIFPLR2_2_PCIE_HDR_LOG1                                                                      0x3fff7bfc2c5c
22563 #define regBIFPLR2_2_PCIE_HDR_LOG1_BASE_IDX                                                             5
22564 #define regBIFPLR2_2_PCIE_HDR_LOG2                                                                      0x3fff7bfc2c5d
22565 #define regBIFPLR2_2_PCIE_HDR_LOG2_BASE_IDX                                                             5
22566 #define regBIFPLR2_2_PCIE_HDR_LOG3                                                                      0x3fff7bfc2c5e
22567 #define regBIFPLR2_2_PCIE_HDR_LOG3_BASE_IDX                                                             5
22568 #define regBIFPLR2_2_PCIE_ROOT_ERR_CMD                                                                  0x3fff7bfc2c5f
22569 #define regBIFPLR2_2_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
22570 #define regBIFPLR2_2_PCIE_ROOT_ERR_STATUS                                                               0x3fff7bfc2c60
22571 #define regBIFPLR2_2_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
22572 #define regBIFPLR2_2_PCIE_ERR_SRC_ID                                                                    0x3fff7bfc2c61
22573 #define regBIFPLR2_2_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
22574 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG0                                                               0x3fff7bfc2c62
22575 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
22576 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG1                                                               0x3fff7bfc2c63
22577 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
22578 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG2                                                               0x3fff7bfc2c64
22579 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
22580 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG3                                                               0x3fff7bfc2c65
22581 #define regBIFPLR2_2_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
22582 #define regBIFPLR2_2_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x3fff7bfc2c9c
22583 #define regBIFPLR2_2_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
22584 #define regBIFPLR2_2_PCIE_LINK_CNTL3                                                                    0x3fff7bfc2c9d
22585 #define regBIFPLR2_2_PCIE_LINK_CNTL3_BASE_IDX                                                           5
22586 #define regBIFPLR2_2_PCIE_LANE_ERROR_STATUS                                                             0x3fff7bfc2c9e
22587 #define regBIFPLR2_2_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
22588 #define regBIFPLR2_2_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x3fff7bfc2c9f
22589 #define regBIFPLR2_2_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
22590 #define regBIFPLR2_2_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x3fff7bfc2c9f
22591 #define regBIFPLR2_2_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
22592 #define regBIFPLR2_2_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca0
22593 #define regBIFPLR2_2_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
22594 #define regBIFPLR2_2_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca0
22595 #define regBIFPLR2_2_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
22596 #define regBIFPLR2_2_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca1
22597 #define regBIFPLR2_2_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
22598 #define regBIFPLR2_2_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca1
22599 #define regBIFPLR2_2_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
22600 #define regBIFPLR2_2_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca2
22601 #define regBIFPLR2_2_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
22602 #define regBIFPLR2_2_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca2
22603 #define regBIFPLR2_2_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
22604 #define regBIFPLR2_2_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca3
22605 #define regBIFPLR2_2_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
22606 #define regBIFPLR2_2_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x3fff7bfc2ca3
22607 #define regBIFPLR2_2_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
22608 #define regBIFPLR2_2_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x3fff7bfc2ca4
22609 #define regBIFPLR2_2_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
22610 #define regBIFPLR2_2_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x3fff7bfc2ca4
22611 #define regBIFPLR2_2_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
22612 #define regBIFPLR2_2_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x3fff7bfc2ca5
22613 #define regBIFPLR2_2_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
22614 #define regBIFPLR2_2_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x3fff7bfc2ca5
22615 #define regBIFPLR2_2_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
22616 #define regBIFPLR2_2_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x3fff7bfc2ca6
22617 #define regBIFPLR2_2_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
22618 #define regBIFPLR2_2_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x3fff7bfc2ca6
22619 #define regBIFPLR2_2_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
22620 #define regBIFPLR2_2_PCIE_ACS_ENH_CAP_LIST                                                              0x3fff7bfc2ca8
22621 #define regBIFPLR2_2_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
22622 #define regBIFPLR2_2_PCIE_ACS_CAP                                                                       0x3fff7bfc2ca9
22623 #define regBIFPLR2_2_PCIE_ACS_CAP_BASE_IDX                                                              5
22624 #define regBIFPLR2_2_PCIE_ACS_CNTL                                                                      0x3fff7bfc2ca9
22625 #define regBIFPLR2_2_PCIE_ACS_CNTL_BASE_IDX                                                             5
22626 #define regBIFPLR2_2_PCIE_MC_ENH_CAP_LIST                                                               0x3fff7bfc2cbc
22627 #define regBIFPLR2_2_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
22628 #define regBIFPLR2_2_PCIE_MC_CAP                                                                        0x3fff7bfc2cbd
22629 #define regBIFPLR2_2_PCIE_MC_CAP_BASE_IDX                                                               5
22630 #define regBIFPLR2_2_PCIE_MC_CNTL                                                                       0x3fff7bfc2cbd
22631 #define regBIFPLR2_2_PCIE_MC_CNTL_BASE_IDX                                                              5
22632 #define regBIFPLR2_2_PCIE_MC_ADDR0                                                                      0x3fff7bfc2cbe
22633 #define regBIFPLR2_2_PCIE_MC_ADDR0_BASE_IDX                                                             5
22634 #define regBIFPLR2_2_PCIE_MC_ADDR1                                                                      0x3fff7bfc2cbf
22635 #define regBIFPLR2_2_PCIE_MC_ADDR1_BASE_IDX                                                             5
22636 #define regBIFPLR2_2_PCIE_MC_RCV0                                                                       0x3fff7bfc2cc0
22637 #define regBIFPLR2_2_PCIE_MC_RCV0_BASE_IDX                                                              5
22638 #define regBIFPLR2_2_PCIE_MC_RCV1                                                                       0x3fff7bfc2cc1
22639 #define regBIFPLR2_2_PCIE_MC_RCV1_BASE_IDX                                                              5
22640 #define regBIFPLR2_2_PCIE_MC_BLOCK_ALL0                                                                 0x3fff7bfc2cc2
22641 #define regBIFPLR2_2_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
22642 #define regBIFPLR2_2_PCIE_MC_BLOCK_ALL1                                                                 0x3fff7bfc2cc3
22643 #define regBIFPLR2_2_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
22644 #define regBIFPLR2_2_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x3fff7bfc2cc4
22645 #define regBIFPLR2_2_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
22646 #define regBIFPLR2_2_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x3fff7bfc2cc5
22647 #define regBIFPLR2_2_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
22648 #define regBIFPLR2_2_PCIE_MC_OVERLAY_BAR0                                                               0x3fff7bfc2cc6
22649 #define regBIFPLR2_2_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
22650 #define regBIFPLR2_2_PCIE_MC_OVERLAY_BAR1                                                               0x3fff7bfc2cc7
22651 #define regBIFPLR2_2_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
22652 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CAP_LIST                                                            0x3fff7bfc2cdc
22653 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
22654 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CAP                                                                 0x3fff7bfc2cdd
22655 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
22656 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CNTL                                                                0x3fff7bfc2cde
22657 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
22658 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CNTL2                                                               0x3fff7bfc2cdf
22659 #define regBIFPLR2_2_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
22660 #define regBIFPLR2_2_PCIE_DPC_ENH_CAP_LIST                                                              0x3fff7bfc2ce0
22661 #define regBIFPLR2_2_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
22662 #define regBIFPLR2_2_PCIE_DPC_CAP_LIST                                                                  0x3fff7bfc2ce1
22663 #define regBIFPLR2_2_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
22664 #define regBIFPLR2_2_PCIE_DPC_CNTL                                                                      0x3fff7bfc2ce1
22665 #define regBIFPLR2_2_PCIE_DPC_CNTL_BASE_IDX                                                             5
22666 #define regBIFPLR2_2_PCIE_DPC_STATUS                                                                    0x3fff7bfc2ce2
22667 #define regBIFPLR2_2_PCIE_DPC_STATUS_BASE_IDX                                                           5
22668 #define regBIFPLR2_2_PCIE_DPC_ERROR_SOURCE_ID                                                           0x3fff7bfc2ce2
22669 #define regBIFPLR2_2_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
22670 #define regBIFPLR2_2_PCIE_RP_PIO_STATUS                                                                 0x3fff7bfc2ce3
22671 #define regBIFPLR2_2_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
22672 #define regBIFPLR2_2_PCIE_RP_PIO_MASK                                                                   0x3fff7bfc2ce4
22673 #define regBIFPLR2_2_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
22674 #define regBIFPLR2_2_PCIE_RP_PIO_SEVERITY                                                               0x3fff7bfc2ce5
22675 #define regBIFPLR2_2_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
22676 #define regBIFPLR2_2_PCIE_RP_PIO_SYSERROR                                                               0x3fff7bfc2ce6
22677 #define regBIFPLR2_2_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
22678 #define regBIFPLR2_2_PCIE_RP_PIO_EXCEPTION                                                              0x3fff7bfc2ce7
22679 #define regBIFPLR2_2_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
22680 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG0                                                               0x3fff7bfc2ce8
22681 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
22682 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG1                                                               0x3fff7bfc2ce9
22683 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
22684 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG2                                                               0x3fff7bfc2cea
22685 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
22686 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG3                                                               0x3fff7bfc2ceb
22687 #define regBIFPLR2_2_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
22688 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG0                                                            0x3fff7bfc2ced
22689 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
22690 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG1                                                            0x3fff7bfc2cee
22691 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
22692 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG2                                                            0x3fff7bfc2cef
22693 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
22694 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG3                                                            0x3fff7bfc2cf0
22695 #define regBIFPLR2_2_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
22696 #define regBIFPLR2_2_PCIE_ESM_CAP_LIST                                                                  0x3fff7bfc2cf1
22697 #define regBIFPLR2_2_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
22698 #define regBIFPLR2_2_PCIE_ESM_HEADER_1                                                                  0x3fff7bfc2cf2
22699 #define regBIFPLR2_2_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
22700 #define regBIFPLR2_2_PCIE_ESM_HEADER_2                                                                  0x3fff7bfc2cf3
22701 #define regBIFPLR2_2_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
22702 #define regBIFPLR2_2_PCIE_ESM_STATUS                                                                    0x3fff7bfc2cf3
22703 #define regBIFPLR2_2_PCIE_ESM_STATUS_BASE_IDX                                                           5
22704 #define regBIFPLR2_2_PCIE_ESM_CTRL                                                                      0x3fff7bfc2cf4
22705 #define regBIFPLR2_2_PCIE_ESM_CTRL_BASE_IDX                                                             5
22706 #define regBIFPLR2_2_PCIE_ESM_CAP_1                                                                     0x3fff7bfc2cf5
22707 #define regBIFPLR2_2_PCIE_ESM_CAP_1_BASE_IDX                                                            5
22708 #define regBIFPLR2_2_PCIE_ESM_CAP_2                                                                     0x3fff7bfc2cf6
22709 #define regBIFPLR2_2_PCIE_ESM_CAP_2_BASE_IDX                                                            5
22710 #define regBIFPLR2_2_PCIE_ESM_CAP_3                                                                     0x3fff7bfc2cf7
22711 #define regBIFPLR2_2_PCIE_ESM_CAP_3_BASE_IDX                                                            5
22712 #define regBIFPLR2_2_PCIE_ESM_CAP_4                                                                     0x3fff7bfc2cf8
22713 #define regBIFPLR2_2_PCIE_ESM_CAP_4_BASE_IDX                                                            5
22714 #define regBIFPLR2_2_PCIE_ESM_CAP_5                                                                     0x3fff7bfc2cf9
22715 #define regBIFPLR2_2_PCIE_ESM_CAP_5_BASE_IDX                                                            5
22716 #define regBIFPLR2_2_PCIE_ESM_CAP_6                                                                     0x3fff7bfc2cfa
22717 #define regBIFPLR2_2_PCIE_ESM_CAP_6_BASE_IDX                                                            5
22718 #define regBIFPLR2_2_PCIE_ESM_CAP_7                                                                     0x3fff7bfc2cfb
22719 #define regBIFPLR2_2_PCIE_ESM_CAP_7_BASE_IDX                                                            5
22720 #define regBIFPLR2_2_LINK_CAP_16GT                                                                      0x3fff7bfc2d05
22721 #define regBIFPLR2_2_LINK_CAP_16GT_BASE_IDX                                                             5
22722 #define regBIFPLR2_2_LINK_CNTL_16GT                                                                     0x3fff7bfc2d06
22723 #define regBIFPLR2_2_LINK_CNTL_16GT_BASE_IDX                                                            5
22724 #define regBIFPLR2_2_LINK_STATUS_16GT                                                                   0x3fff7bfc2d07
22725 #define regBIFPLR2_2_LINK_STATUS_16GT_BASE_IDX                                                          5
22726 #define regBIFPLR2_2_LINK_CAP_32GT                                                                      0x3fff7bfc2d41
22727 #define regBIFPLR2_2_LINK_CAP_32GT_BASE_IDX                                                             5
22728 #define regBIFPLR2_2_LINK_CNTL_32GT                                                                     0x3fff7bfc2d42
22729 #define regBIFPLR2_2_LINK_CNTL_32GT_BASE_IDX                                                            5
22730 #define regBIFPLR2_2_LINK_STATUS_32GT                                                                   0x3fff7bfc2d43
22731 #define regBIFPLR2_2_LINK_STATUS_32GT_BASE_IDX                                                          5
22732 
22733 
22734 // addressBlock: nbio_pcie0_bifplr3_cfgdecp
22735 // base address: 0xfffe0000c000
22736 #define regBIFPLR3_2_VENDOR_ID                                                                          0x3fff7bfc3000
22737 #define regBIFPLR3_2_VENDOR_ID_BASE_IDX                                                                 5
22738 #define regBIFPLR3_2_DEVICE_ID                                                                          0x3fff7bfc3000
22739 #define regBIFPLR3_2_DEVICE_ID_BASE_IDX                                                                 5
22740 #define regBIFPLR3_2_COMMAND                                                                            0x3fff7bfc3001
22741 #define regBIFPLR3_2_COMMAND_BASE_IDX                                                                   5
22742 #define regBIFPLR3_2_STATUS                                                                             0x3fff7bfc3001
22743 #define regBIFPLR3_2_STATUS_BASE_IDX                                                                    5
22744 #define regBIFPLR3_2_REVISION_ID                                                                        0x3fff7bfc3002
22745 #define regBIFPLR3_2_REVISION_ID_BASE_IDX                                                               5
22746 #define regBIFPLR3_2_PROG_INTERFACE                                                                     0x3fff7bfc3002
22747 #define regBIFPLR3_2_PROG_INTERFACE_BASE_IDX                                                            5
22748 #define regBIFPLR3_2_SUB_CLASS                                                                          0x3fff7bfc3002
22749 #define regBIFPLR3_2_SUB_CLASS_BASE_IDX                                                                 5
22750 #define regBIFPLR3_2_BASE_CLASS                                                                         0x3fff7bfc3002
22751 #define regBIFPLR3_2_BASE_CLASS_BASE_IDX                                                                5
22752 #define regBIFPLR3_2_CACHE_LINE                                                                         0x3fff7bfc3003
22753 #define regBIFPLR3_2_CACHE_LINE_BASE_IDX                                                                5
22754 #define regBIFPLR3_2_LATENCY                                                                            0x3fff7bfc3003
22755 #define regBIFPLR3_2_LATENCY_BASE_IDX                                                                   5
22756 #define regBIFPLR3_2_HEADER                                                                             0x3fff7bfc3003
22757 #define regBIFPLR3_2_HEADER_BASE_IDX                                                                    5
22758 #define regBIFPLR3_2_BIST                                                                               0x3fff7bfc3003
22759 #define regBIFPLR3_2_BIST_BASE_IDX                                                                      5
22760 #define regBIFPLR3_2_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc3006
22761 #define regBIFPLR3_2_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
22762 #define regBIFPLR3_2_IO_BASE_LIMIT                                                                      0x3fff7bfc3007
22763 #define regBIFPLR3_2_IO_BASE_LIMIT_BASE_IDX                                                             5
22764 #define regBIFPLR3_2_SECONDARY_STATUS                                                                   0x3fff7bfc3007
22765 #define regBIFPLR3_2_SECONDARY_STATUS_BASE_IDX                                                          5
22766 #define regBIFPLR3_2_MEM_BASE_LIMIT                                                                     0x3fff7bfc3008
22767 #define regBIFPLR3_2_MEM_BASE_LIMIT_BASE_IDX                                                            5
22768 #define regBIFPLR3_2_PREF_BASE_LIMIT                                                                    0x3fff7bfc3009
22769 #define regBIFPLR3_2_PREF_BASE_LIMIT_BASE_IDX                                                           5
22770 #define regBIFPLR3_2_PREF_BASE_UPPER                                                                    0x3fff7bfc300a
22771 #define regBIFPLR3_2_PREF_BASE_UPPER_BASE_IDX                                                           5
22772 #define regBIFPLR3_2_PREF_LIMIT_UPPER                                                                   0x3fff7bfc300b
22773 #define regBIFPLR3_2_PREF_LIMIT_UPPER_BASE_IDX                                                          5
22774 #define regBIFPLR3_2_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc300c
22775 #define regBIFPLR3_2_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
22776 #define regBIFPLR3_2_CAP_PTR                                                                            0x3fff7bfc300d
22777 #define regBIFPLR3_2_CAP_PTR_BASE_IDX                                                                   5
22778 #define regBIFPLR3_2_INTERRUPT_LINE                                                                     0x3fff7bfc300f
22779 #define regBIFPLR3_2_INTERRUPT_LINE_BASE_IDX                                                            5
22780 #define regBIFPLR3_2_INTERRUPT_PIN                                                                      0x3fff7bfc300f
22781 #define regBIFPLR3_2_INTERRUPT_PIN_BASE_IDX                                                             5
22782 #define regBIFPLR3_2_EXT_BRIDGE_CNTL                                                                    0x3fff7bfc3010
22783 #define regBIFPLR3_2_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
22784 #define regBIFPLR3_2_PMI_CAP_LIST                                                                       0x3fff7bfc3014
22785 #define regBIFPLR3_2_PMI_CAP_LIST_BASE_IDX                                                              5
22786 #define regBIFPLR3_2_PMI_CAP                                                                            0x3fff7bfc3014
22787 #define regBIFPLR3_2_PMI_CAP_BASE_IDX                                                                   5
22788 #define regBIFPLR3_2_PMI_STATUS_CNTL                                                                    0x3fff7bfc3015
22789 #define regBIFPLR3_2_PMI_STATUS_CNTL_BASE_IDX                                                           5
22790 #define regBIFPLR3_2_PCIE_CAP_LIST                                                                      0x3fff7bfc3016
22791 #define regBIFPLR3_2_PCIE_CAP_LIST_BASE_IDX                                                             5
22792 #define regBIFPLR3_2_PCIE_CAP                                                                           0x3fff7bfc3016
22793 #define regBIFPLR3_2_PCIE_CAP_BASE_IDX                                                                  5
22794 #define regBIFPLR3_2_DEVICE_CAP                                                                         0x3fff7bfc3017
22795 #define regBIFPLR3_2_DEVICE_CAP_BASE_IDX                                                                5
22796 #define regBIFPLR3_2_DEVICE_CNTL                                                                        0x3fff7bfc3018
22797 #define regBIFPLR3_2_DEVICE_CNTL_BASE_IDX                                                               5
22798 #define regBIFPLR3_2_DEVICE_STATUS                                                                      0x3fff7bfc3018
22799 #define regBIFPLR3_2_DEVICE_STATUS_BASE_IDX                                                             5
22800 #define regBIFPLR3_2_LINK_CAP                                                                           0x3fff7bfc3019
22801 #define regBIFPLR3_2_LINK_CAP_BASE_IDX                                                                  5
22802 #define regBIFPLR3_2_LINK_CNTL                                                                          0x3fff7bfc301a
22803 #define regBIFPLR3_2_LINK_CNTL_BASE_IDX                                                                 5
22804 #define regBIFPLR3_2_LINK_STATUS                                                                        0x3fff7bfc301a
22805 #define regBIFPLR3_2_LINK_STATUS_BASE_IDX                                                               5
22806 #define regBIFPLR3_2_SLOT_CAP                                                                           0x3fff7bfc301b
22807 #define regBIFPLR3_2_SLOT_CAP_BASE_IDX                                                                  5
22808 #define regBIFPLR3_2_SLOT_CNTL                                                                          0x3fff7bfc301c
22809 #define regBIFPLR3_2_SLOT_CNTL_BASE_IDX                                                                 5
22810 #define regBIFPLR3_2_SLOT_STATUS                                                                        0x3fff7bfc301c
22811 #define regBIFPLR3_2_SLOT_STATUS_BASE_IDX                                                               5
22812 #define regBIFPLR3_2_ROOT_CNTL                                                                          0x3fff7bfc301d
22813 #define regBIFPLR3_2_ROOT_CNTL_BASE_IDX                                                                 5
22814 #define regBIFPLR3_2_ROOT_CAP                                                                           0x3fff7bfc301d
22815 #define regBIFPLR3_2_ROOT_CAP_BASE_IDX                                                                  5
22816 #define regBIFPLR3_2_ROOT_STATUS                                                                        0x3fff7bfc301e
22817 #define regBIFPLR3_2_ROOT_STATUS_BASE_IDX                                                               5
22818 #define regBIFPLR3_2_DEVICE_CAP2                                                                        0x3fff7bfc301f
22819 #define regBIFPLR3_2_DEVICE_CAP2_BASE_IDX                                                               5
22820 #define regBIFPLR3_2_DEVICE_CNTL2                                                                       0x3fff7bfc3020
22821 #define regBIFPLR3_2_DEVICE_CNTL2_BASE_IDX                                                              5
22822 #define regBIFPLR3_2_DEVICE_STATUS2                                                                     0x3fff7bfc3020
22823 #define regBIFPLR3_2_DEVICE_STATUS2_BASE_IDX                                                            5
22824 #define regBIFPLR3_2_LINK_CAP2                                                                          0x3fff7bfc3021
22825 #define regBIFPLR3_2_LINK_CAP2_BASE_IDX                                                                 5
22826 #define regBIFPLR3_2_LINK_CNTL2                                                                         0x3fff7bfc3022
22827 #define regBIFPLR3_2_LINK_CNTL2_BASE_IDX                                                                5
22828 #define regBIFPLR3_2_LINK_STATUS2                                                                       0x3fff7bfc3022
22829 #define regBIFPLR3_2_LINK_STATUS2_BASE_IDX                                                              5
22830 #define regBIFPLR3_2_SLOT_CAP2                                                                          0x3fff7bfc3023
22831 #define regBIFPLR3_2_SLOT_CAP2_BASE_IDX                                                                 5
22832 #define regBIFPLR3_2_SLOT_CNTL2                                                                         0x3fff7bfc3024
22833 #define regBIFPLR3_2_SLOT_CNTL2_BASE_IDX                                                                5
22834 #define regBIFPLR3_2_SLOT_STATUS2                                                                       0x3fff7bfc3024
22835 #define regBIFPLR3_2_SLOT_STATUS2_BASE_IDX                                                              5
22836 #define regBIFPLR3_2_MSI_CAP_LIST                                                                       0x3fff7bfc3028
22837 #define regBIFPLR3_2_MSI_CAP_LIST_BASE_IDX                                                              5
22838 #define regBIFPLR3_2_MSI_MSG_CNTL                                                                       0x3fff7bfc3028
22839 #define regBIFPLR3_2_MSI_MSG_CNTL_BASE_IDX                                                              5
22840 #define regBIFPLR3_2_MSI_MSG_ADDR_LO                                                                    0x3fff7bfc3029
22841 #define regBIFPLR3_2_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
22842 #define regBIFPLR3_2_MSI_MSG_ADDR_HI                                                                    0x3fff7bfc302a
22843 #define regBIFPLR3_2_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
22844 #define regBIFPLR3_2_MSI_MSG_DATA                                                                       0x3fff7bfc302a
22845 #define regBIFPLR3_2_MSI_MSG_DATA_BASE_IDX                                                              5
22846 #define regBIFPLR3_2_MSI_MSG_DATA_64                                                                    0x3fff7bfc302b
22847 #define regBIFPLR3_2_MSI_MSG_DATA_64_BASE_IDX                                                           5
22848 #define regBIFPLR3_2_SSID_CAP_LIST                                                                      0x3fff7bfc3030
22849 #define regBIFPLR3_2_SSID_CAP_LIST_BASE_IDX                                                             5
22850 #define regBIFPLR3_2_SSID_CAP                                                                           0x3fff7bfc3031
22851 #define regBIFPLR3_2_SSID_CAP_BASE_IDX                                                                  5
22852 #define regBIFPLR3_2_MSI_MAP_CAP_LIST                                                                   0x3fff7bfc3032
22853 #define regBIFPLR3_2_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
22854 #define regBIFPLR3_2_MSI_MAP_CAP                                                                        0x3fff7bfc3032
22855 #define regBIFPLR3_2_MSI_MAP_CAP_BASE_IDX                                                               5
22856 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x3fff7bfc3040
22857 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
22858 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC_HDR                                                           0x3fff7bfc3041
22859 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
22860 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC1                                                              0x3fff7bfc3042
22861 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
22862 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC2                                                              0x3fff7bfc3043
22863 #define regBIFPLR3_2_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
22864 #define regBIFPLR3_2_PCIE_VC_ENH_CAP_LIST                                                               0x3fff7bfc3044
22865 #define regBIFPLR3_2_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
22866 #define regBIFPLR3_2_PCIE_PORT_VC_CAP_REG1                                                              0x3fff7bfc3045
22867 #define regBIFPLR3_2_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
22868 #define regBIFPLR3_2_PCIE_PORT_VC_CAP_REG2                                                              0x3fff7bfc3046
22869 #define regBIFPLR3_2_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
22870 #define regBIFPLR3_2_PCIE_PORT_VC_CNTL                                                                  0x3fff7bfc3047
22871 #define regBIFPLR3_2_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
22872 #define regBIFPLR3_2_PCIE_PORT_VC_STATUS                                                                0x3fff7bfc3047
22873 #define regBIFPLR3_2_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
22874 #define regBIFPLR3_2_PCIE_VC0_RESOURCE_CAP                                                              0x3fff7bfc3048
22875 #define regBIFPLR3_2_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
22876 #define regBIFPLR3_2_PCIE_VC0_RESOURCE_CNTL                                                             0x3fff7bfc3049
22877 #define regBIFPLR3_2_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
22878 #define regBIFPLR3_2_PCIE_VC0_RESOURCE_STATUS                                                           0x3fff7bfc304a
22879 #define regBIFPLR3_2_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
22880 #define regBIFPLR3_2_PCIE_VC1_RESOURCE_CAP                                                              0x3fff7bfc304b
22881 #define regBIFPLR3_2_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
22882 #define regBIFPLR3_2_PCIE_VC1_RESOURCE_CNTL                                                             0x3fff7bfc304c
22883 #define regBIFPLR3_2_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
22884 #define regBIFPLR3_2_PCIE_VC1_RESOURCE_STATUS                                                           0x3fff7bfc304d
22885 #define regBIFPLR3_2_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
22886 #define regBIFPLR3_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x3fff7bfc3050
22887 #define regBIFPLR3_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
22888 #define regBIFPLR3_2_PCIE_DEV_SERIAL_NUM_DW1                                                            0x3fff7bfc3051
22889 #define regBIFPLR3_2_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
22890 #define regBIFPLR3_2_PCIE_DEV_SERIAL_NUM_DW2                                                            0x3fff7bfc3052
22891 #define regBIFPLR3_2_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
22892 #define regBIFPLR3_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x3fff7bfc3054
22893 #define regBIFPLR3_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
22894 #define regBIFPLR3_2_PCIE_UNCORR_ERR_STATUS                                                             0x3fff7bfc3055
22895 #define regBIFPLR3_2_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
22896 #define regBIFPLR3_2_PCIE_UNCORR_ERR_MASK                                                               0x3fff7bfc3056
22897 #define regBIFPLR3_2_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
22898 #define regBIFPLR3_2_PCIE_UNCORR_ERR_SEVERITY                                                           0x3fff7bfc3057
22899 #define regBIFPLR3_2_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
22900 #define regBIFPLR3_2_PCIE_CORR_ERR_STATUS                                                               0x3fff7bfc3058
22901 #define regBIFPLR3_2_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
22902 #define regBIFPLR3_2_PCIE_CORR_ERR_MASK                                                                 0x3fff7bfc3059
22903 #define regBIFPLR3_2_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
22904 #define regBIFPLR3_2_PCIE_ADV_ERR_CAP_CNTL                                                              0x3fff7bfc305a
22905 #define regBIFPLR3_2_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
22906 #define regBIFPLR3_2_PCIE_HDR_LOG0                                                                      0x3fff7bfc305b
22907 #define regBIFPLR3_2_PCIE_HDR_LOG0_BASE_IDX                                                             5
22908 #define regBIFPLR3_2_PCIE_HDR_LOG1                                                                      0x3fff7bfc305c
22909 #define regBIFPLR3_2_PCIE_HDR_LOG1_BASE_IDX                                                             5
22910 #define regBIFPLR3_2_PCIE_HDR_LOG2                                                                      0x3fff7bfc305d
22911 #define regBIFPLR3_2_PCIE_HDR_LOG2_BASE_IDX                                                             5
22912 #define regBIFPLR3_2_PCIE_HDR_LOG3                                                                      0x3fff7bfc305e
22913 #define regBIFPLR3_2_PCIE_HDR_LOG3_BASE_IDX                                                             5
22914 #define regBIFPLR3_2_PCIE_ROOT_ERR_CMD                                                                  0x3fff7bfc305f
22915 #define regBIFPLR3_2_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
22916 #define regBIFPLR3_2_PCIE_ROOT_ERR_STATUS                                                               0x3fff7bfc3060
22917 #define regBIFPLR3_2_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
22918 #define regBIFPLR3_2_PCIE_ERR_SRC_ID                                                                    0x3fff7bfc3061
22919 #define regBIFPLR3_2_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
22920 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG0                                                               0x3fff7bfc3062
22921 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
22922 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG1                                                               0x3fff7bfc3063
22923 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
22924 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG2                                                               0x3fff7bfc3064
22925 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
22926 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG3                                                               0x3fff7bfc3065
22927 #define regBIFPLR3_2_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
22928 #define regBIFPLR3_2_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x3fff7bfc309c
22929 #define regBIFPLR3_2_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
22930 #define regBIFPLR3_2_PCIE_LINK_CNTL3                                                                    0x3fff7bfc309d
22931 #define regBIFPLR3_2_PCIE_LINK_CNTL3_BASE_IDX                                                           5
22932 #define regBIFPLR3_2_PCIE_LANE_ERROR_STATUS                                                             0x3fff7bfc309e
22933 #define regBIFPLR3_2_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
22934 #define regBIFPLR3_2_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x3fff7bfc309f
22935 #define regBIFPLR3_2_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
22936 #define regBIFPLR3_2_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x3fff7bfc309f
22937 #define regBIFPLR3_2_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
22938 #define regBIFPLR3_2_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x3fff7bfc30a0
22939 #define regBIFPLR3_2_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
22940 #define regBIFPLR3_2_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x3fff7bfc30a0
22941 #define regBIFPLR3_2_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
22942 #define regBIFPLR3_2_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x3fff7bfc30a1
22943 #define regBIFPLR3_2_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
22944 #define regBIFPLR3_2_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x3fff7bfc30a1
22945 #define regBIFPLR3_2_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
22946 #define regBIFPLR3_2_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x3fff7bfc30a2
22947 #define regBIFPLR3_2_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
22948 #define regBIFPLR3_2_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x3fff7bfc30a2
22949 #define regBIFPLR3_2_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
22950 #define regBIFPLR3_2_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x3fff7bfc30a3
22951 #define regBIFPLR3_2_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
22952 #define regBIFPLR3_2_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x3fff7bfc30a3
22953 #define regBIFPLR3_2_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
22954 #define regBIFPLR3_2_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x3fff7bfc30a4
22955 #define regBIFPLR3_2_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
22956 #define regBIFPLR3_2_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x3fff7bfc30a4
22957 #define regBIFPLR3_2_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
22958 #define regBIFPLR3_2_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x3fff7bfc30a5
22959 #define regBIFPLR3_2_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
22960 #define regBIFPLR3_2_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x3fff7bfc30a5
22961 #define regBIFPLR3_2_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
22962 #define regBIFPLR3_2_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x3fff7bfc30a6
22963 #define regBIFPLR3_2_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
22964 #define regBIFPLR3_2_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x3fff7bfc30a6
22965 #define regBIFPLR3_2_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
22966 #define regBIFPLR3_2_PCIE_ACS_ENH_CAP_LIST                                                              0x3fff7bfc30a8
22967 #define regBIFPLR3_2_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
22968 #define regBIFPLR3_2_PCIE_ACS_CAP                                                                       0x3fff7bfc30a9
22969 #define regBIFPLR3_2_PCIE_ACS_CAP_BASE_IDX                                                              5
22970 #define regBIFPLR3_2_PCIE_ACS_CNTL                                                                      0x3fff7bfc30a9
22971 #define regBIFPLR3_2_PCIE_ACS_CNTL_BASE_IDX                                                             5
22972 #define regBIFPLR3_2_PCIE_MC_ENH_CAP_LIST                                                               0x3fff7bfc30bc
22973 #define regBIFPLR3_2_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
22974 #define regBIFPLR3_2_PCIE_MC_CAP                                                                        0x3fff7bfc30bd
22975 #define regBIFPLR3_2_PCIE_MC_CAP_BASE_IDX                                                               5
22976 #define regBIFPLR3_2_PCIE_MC_CNTL                                                                       0x3fff7bfc30bd
22977 #define regBIFPLR3_2_PCIE_MC_CNTL_BASE_IDX                                                              5
22978 #define regBIFPLR3_2_PCIE_MC_ADDR0                                                                      0x3fff7bfc30be
22979 #define regBIFPLR3_2_PCIE_MC_ADDR0_BASE_IDX                                                             5
22980 #define regBIFPLR3_2_PCIE_MC_ADDR1                                                                      0x3fff7bfc30bf
22981 #define regBIFPLR3_2_PCIE_MC_ADDR1_BASE_IDX                                                             5
22982 #define regBIFPLR3_2_PCIE_MC_RCV0                                                                       0x3fff7bfc30c0
22983 #define regBIFPLR3_2_PCIE_MC_RCV0_BASE_IDX                                                              5
22984 #define regBIFPLR3_2_PCIE_MC_RCV1                                                                       0x3fff7bfc30c1
22985 #define regBIFPLR3_2_PCIE_MC_RCV1_BASE_IDX                                                              5
22986 #define regBIFPLR3_2_PCIE_MC_BLOCK_ALL0                                                                 0x3fff7bfc30c2
22987 #define regBIFPLR3_2_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
22988 #define regBIFPLR3_2_PCIE_MC_BLOCK_ALL1                                                                 0x3fff7bfc30c3
22989 #define regBIFPLR3_2_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
22990 #define regBIFPLR3_2_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x3fff7bfc30c4
22991 #define regBIFPLR3_2_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
22992 #define regBIFPLR3_2_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x3fff7bfc30c5
22993 #define regBIFPLR3_2_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
22994 #define regBIFPLR3_2_PCIE_MC_OVERLAY_BAR0                                                               0x3fff7bfc30c6
22995 #define regBIFPLR3_2_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
22996 #define regBIFPLR3_2_PCIE_MC_OVERLAY_BAR1                                                               0x3fff7bfc30c7
22997 #define regBIFPLR3_2_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
22998 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CAP_LIST                                                            0x3fff7bfc30dc
22999 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
23000 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CAP                                                                 0x3fff7bfc30dd
23001 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
23002 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CNTL                                                                0x3fff7bfc30de
23003 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
23004 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CNTL2                                                               0x3fff7bfc30df
23005 #define regBIFPLR3_2_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
23006 #define regBIFPLR3_2_PCIE_DPC_ENH_CAP_LIST                                                              0x3fff7bfc30e0
23007 #define regBIFPLR3_2_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
23008 #define regBIFPLR3_2_PCIE_DPC_CAP_LIST                                                                  0x3fff7bfc30e1
23009 #define regBIFPLR3_2_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
23010 #define regBIFPLR3_2_PCIE_DPC_CNTL                                                                      0x3fff7bfc30e1
23011 #define regBIFPLR3_2_PCIE_DPC_CNTL_BASE_IDX                                                             5
23012 #define regBIFPLR3_2_PCIE_DPC_STATUS                                                                    0x3fff7bfc30e2
23013 #define regBIFPLR3_2_PCIE_DPC_STATUS_BASE_IDX                                                           5
23014 #define regBIFPLR3_2_PCIE_DPC_ERROR_SOURCE_ID                                                           0x3fff7bfc30e2
23015 #define regBIFPLR3_2_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
23016 #define regBIFPLR3_2_PCIE_RP_PIO_STATUS                                                                 0x3fff7bfc30e3
23017 #define regBIFPLR3_2_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
23018 #define regBIFPLR3_2_PCIE_RP_PIO_MASK                                                                   0x3fff7bfc30e4
23019 #define regBIFPLR3_2_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
23020 #define regBIFPLR3_2_PCIE_RP_PIO_SEVERITY                                                               0x3fff7bfc30e5
23021 #define regBIFPLR3_2_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
23022 #define regBIFPLR3_2_PCIE_RP_PIO_SYSERROR                                                               0x3fff7bfc30e6
23023 #define regBIFPLR3_2_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
23024 #define regBIFPLR3_2_PCIE_RP_PIO_EXCEPTION                                                              0x3fff7bfc30e7
23025 #define regBIFPLR3_2_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
23026 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG0                                                               0x3fff7bfc30e8
23027 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
23028 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG1                                                               0x3fff7bfc30e9
23029 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
23030 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG2                                                               0x3fff7bfc30ea
23031 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
23032 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG3                                                               0x3fff7bfc30eb
23033 #define regBIFPLR3_2_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
23034 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG0                                                            0x3fff7bfc30ed
23035 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
23036 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG1                                                            0x3fff7bfc30ee
23037 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
23038 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG2                                                            0x3fff7bfc30ef
23039 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
23040 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG3                                                            0x3fff7bfc30f0
23041 #define regBIFPLR3_2_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
23042 #define regBIFPLR3_2_PCIE_ESM_CAP_LIST                                                                  0x3fff7bfc30f1
23043 #define regBIFPLR3_2_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
23044 #define regBIFPLR3_2_PCIE_ESM_HEADER_1                                                                  0x3fff7bfc30f2
23045 #define regBIFPLR3_2_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
23046 #define regBIFPLR3_2_PCIE_ESM_HEADER_2                                                                  0x3fff7bfc30f3
23047 #define regBIFPLR3_2_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
23048 #define regBIFPLR3_2_PCIE_ESM_STATUS                                                                    0x3fff7bfc30f3
23049 #define regBIFPLR3_2_PCIE_ESM_STATUS_BASE_IDX                                                           5
23050 #define regBIFPLR3_2_PCIE_ESM_CTRL                                                                      0x3fff7bfc30f4
23051 #define regBIFPLR3_2_PCIE_ESM_CTRL_BASE_IDX                                                             5
23052 #define regBIFPLR3_2_PCIE_ESM_CAP_1                                                                     0x3fff7bfc30f5
23053 #define regBIFPLR3_2_PCIE_ESM_CAP_1_BASE_IDX                                                            5
23054 #define regBIFPLR3_2_PCIE_ESM_CAP_2                                                                     0x3fff7bfc30f6
23055 #define regBIFPLR3_2_PCIE_ESM_CAP_2_BASE_IDX                                                            5
23056 #define regBIFPLR3_2_PCIE_ESM_CAP_3                                                                     0x3fff7bfc30f7
23057 #define regBIFPLR3_2_PCIE_ESM_CAP_3_BASE_IDX                                                            5
23058 #define regBIFPLR3_2_PCIE_ESM_CAP_4                                                                     0x3fff7bfc30f8
23059 #define regBIFPLR3_2_PCIE_ESM_CAP_4_BASE_IDX                                                            5
23060 #define regBIFPLR3_2_PCIE_ESM_CAP_5                                                                     0x3fff7bfc30f9
23061 #define regBIFPLR3_2_PCIE_ESM_CAP_5_BASE_IDX                                                            5
23062 #define regBIFPLR3_2_PCIE_ESM_CAP_6                                                                     0x3fff7bfc30fa
23063 #define regBIFPLR3_2_PCIE_ESM_CAP_6_BASE_IDX                                                            5
23064 #define regBIFPLR3_2_PCIE_ESM_CAP_7                                                                     0x3fff7bfc30fb
23065 #define regBIFPLR3_2_PCIE_ESM_CAP_7_BASE_IDX                                                            5
23066 #define regBIFPLR3_2_LINK_CAP_16GT                                                                      0x3fff7bfc3105
23067 #define regBIFPLR3_2_LINK_CAP_16GT_BASE_IDX                                                             5
23068 #define regBIFPLR3_2_LINK_CNTL_16GT                                                                     0x3fff7bfc3106
23069 #define regBIFPLR3_2_LINK_CNTL_16GT_BASE_IDX                                                            5
23070 #define regBIFPLR3_2_LINK_STATUS_16GT                                                                   0x3fff7bfc3107
23071 #define regBIFPLR3_2_LINK_STATUS_16GT_BASE_IDX                                                          5
23072 #define regBIFPLR3_2_LINK_CAP_32GT                                                                      0x3fff7bfc3141
23073 #define regBIFPLR3_2_LINK_CAP_32GT_BASE_IDX                                                             5
23074 #define regBIFPLR3_2_LINK_CNTL_32GT                                                                     0x3fff7bfc3142
23075 #define regBIFPLR3_2_LINK_CNTL_32GT_BASE_IDX                                                            5
23076 #define regBIFPLR3_2_LINK_STATUS_32GT                                                                   0x3fff7bfc3143
23077 #define regBIFPLR3_2_LINK_STATUS_32GT_BASE_IDX                                                          5
23078 
23079 
23080 // addressBlock: nbio_pcie0_bifplr4_cfgdecp
23081 // base address: 0xfffe0000d000
23082 #define regBIFPLR4_2_VENDOR_ID                                                                          0x3fff7bfc3400
23083 #define regBIFPLR4_2_VENDOR_ID_BASE_IDX                                                                 5
23084 #define regBIFPLR4_2_DEVICE_ID                                                                          0x3fff7bfc3400
23085 #define regBIFPLR4_2_DEVICE_ID_BASE_IDX                                                                 5
23086 #define regBIFPLR4_2_COMMAND                                                                            0x3fff7bfc3401
23087 #define regBIFPLR4_2_COMMAND_BASE_IDX                                                                   5
23088 #define regBIFPLR4_2_STATUS                                                                             0x3fff7bfc3401
23089 #define regBIFPLR4_2_STATUS_BASE_IDX                                                                    5
23090 #define regBIFPLR4_2_REVISION_ID                                                                        0x3fff7bfc3402
23091 #define regBIFPLR4_2_REVISION_ID_BASE_IDX                                                               5
23092 #define regBIFPLR4_2_PROG_INTERFACE                                                                     0x3fff7bfc3402
23093 #define regBIFPLR4_2_PROG_INTERFACE_BASE_IDX                                                            5
23094 #define regBIFPLR4_2_SUB_CLASS                                                                          0x3fff7bfc3402
23095 #define regBIFPLR4_2_SUB_CLASS_BASE_IDX                                                                 5
23096 #define regBIFPLR4_2_BASE_CLASS                                                                         0x3fff7bfc3402
23097 #define regBIFPLR4_2_BASE_CLASS_BASE_IDX                                                                5
23098 #define regBIFPLR4_2_CACHE_LINE                                                                         0x3fff7bfc3403
23099 #define regBIFPLR4_2_CACHE_LINE_BASE_IDX                                                                5
23100 #define regBIFPLR4_2_LATENCY                                                                            0x3fff7bfc3403
23101 #define regBIFPLR4_2_LATENCY_BASE_IDX                                                                   5
23102 #define regBIFPLR4_2_HEADER                                                                             0x3fff7bfc3403
23103 #define regBIFPLR4_2_HEADER_BASE_IDX                                                                    5
23104 #define regBIFPLR4_2_BIST                                                                               0x3fff7bfc3403
23105 #define regBIFPLR4_2_BIST_BASE_IDX                                                                      5
23106 #define regBIFPLR4_2_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc3406
23107 #define regBIFPLR4_2_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23108 #define regBIFPLR4_2_IO_BASE_LIMIT                                                                      0x3fff7bfc3407
23109 #define regBIFPLR4_2_IO_BASE_LIMIT_BASE_IDX                                                             5
23110 #define regBIFPLR4_2_SECONDARY_STATUS                                                                   0x3fff7bfc3407
23111 #define regBIFPLR4_2_SECONDARY_STATUS_BASE_IDX                                                          5
23112 #define regBIFPLR4_2_MEM_BASE_LIMIT                                                                     0x3fff7bfc3408
23113 #define regBIFPLR4_2_MEM_BASE_LIMIT_BASE_IDX                                                            5
23114 #define regBIFPLR4_2_PREF_BASE_LIMIT                                                                    0x3fff7bfc3409
23115 #define regBIFPLR4_2_PREF_BASE_LIMIT_BASE_IDX                                                           5
23116 #define regBIFPLR4_2_PREF_BASE_UPPER                                                                    0x3fff7bfc340a
23117 #define regBIFPLR4_2_PREF_BASE_UPPER_BASE_IDX                                                           5
23118 #define regBIFPLR4_2_PREF_LIMIT_UPPER                                                                   0x3fff7bfc340b
23119 #define regBIFPLR4_2_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23120 #define regBIFPLR4_2_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc340c
23121 #define regBIFPLR4_2_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23122 #define regBIFPLR4_2_CAP_PTR                                                                            0x3fff7bfc340d
23123 #define regBIFPLR4_2_CAP_PTR_BASE_IDX                                                                   5
23124 #define regBIFPLR4_2_INTERRUPT_LINE                                                                     0x3fff7bfc340f
23125 #define regBIFPLR4_2_INTERRUPT_LINE_BASE_IDX                                                            5
23126 #define regBIFPLR4_2_INTERRUPT_PIN                                                                      0x3fff7bfc340f
23127 #define regBIFPLR4_2_INTERRUPT_PIN_BASE_IDX                                                             5
23128 #define regBIFPLR4_2_EXT_BRIDGE_CNTL                                                                    0x3fff7bfc3410
23129 #define regBIFPLR4_2_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
23130 #define regBIFPLR4_2_PMI_CAP_LIST                                                                       0x3fff7bfc3414
23131 #define regBIFPLR4_2_PMI_CAP_LIST_BASE_IDX                                                              5
23132 #define regBIFPLR4_2_PMI_CAP                                                                            0x3fff7bfc3414
23133 #define regBIFPLR4_2_PMI_CAP_BASE_IDX                                                                   5
23134 #define regBIFPLR4_2_PMI_STATUS_CNTL                                                                    0x3fff7bfc3415
23135 #define regBIFPLR4_2_PMI_STATUS_CNTL_BASE_IDX                                                           5
23136 #define regBIFPLR4_2_PCIE_CAP_LIST                                                                      0x3fff7bfc3416
23137 #define regBIFPLR4_2_PCIE_CAP_LIST_BASE_IDX                                                             5
23138 #define regBIFPLR4_2_PCIE_CAP                                                                           0x3fff7bfc3416
23139 #define regBIFPLR4_2_PCIE_CAP_BASE_IDX                                                                  5
23140 #define regBIFPLR4_2_DEVICE_CAP                                                                         0x3fff7bfc3417
23141 #define regBIFPLR4_2_DEVICE_CAP_BASE_IDX                                                                5
23142 #define regBIFPLR4_2_DEVICE_CNTL                                                                        0x3fff7bfc3418
23143 #define regBIFPLR4_2_DEVICE_CNTL_BASE_IDX                                                               5
23144 #define regBIFPLR4_2_DEVICE_STATUS                                                                      0x3fff7bfc3418
23145 #define regBIFPLR4_2_DEVICE_STATUS_BASE_IDX                                                             5
23146 #define regBIFPLR4_2_LINK_CAP                                                                           0x3fff7bfc3419
23147 #define regBIFPLR4_2_LINK_CAP_BASE_IDX                                                                  5
23148 #define regBIFPLR4_2_LINK_CNTL                                                                          0x3fff7bfc341a
23149 #define regBIFPLR4_2_LINK_CNTL_BASE_IDX                                                                 5
23150 #define regBIFPLR4_2_LINK_STATUS                                                                        0x3fff7bfc341a
23151 #define regBIFPLR4_2_LINK_STATUS_BASE_IDX                                                               5
23152 #define regBIFPLR4_2_SLOT_CAP                                                                           0x3fff7bfc341b
23153 #define regBIFPLR4_2_SLOT_CAP_BASE_IDX                                                                  5
23154 #define regBIFPLR4_2_SLOT_CNTL                                                                          0x3fff7bfc341c
23155 #define regBIFPLR4_2_SLOT_CNTL_BASE_IDX                                                                 5
23156 #define regBIFPLR4_2_SLOT_STATUS                                                                        0x3fff7bfc341c
23157 #define regBIFPLR4_2_SLOT_STATUS_BASE_IDX                                                               5
23158 #define regBIFPLR4_2_ROOT_CNTL                                                                          0x3fff7bfc341d
23159 #define regBIFPLR4_2_ROOT_CNTL_BASE_IDX                                                                 5
23160 #define regBIFPLR4_2_ROOT_CAP                                                                           0x3fff7bfc341d
23161 #define regBIFPLR4_2_ROOT_CAP_BASE_IDX                                                                  5
23162 #define regBIFPLR4_2_ROOT_STATUS                                                                        0x3fff7bfc341e
23163 #define regBIFPLR4_2_ROOT_STATUS_BASE_IDX                                                               5
23164 #define regBIFPLR4_2_DEVICE_CAP2                                                                        0x3fff7bfc341f
23165 #define regBIFPLR4_2_DEVICE_CAP2_BASE_IDX                                                               5
23166 #define regBIFPLR4_2_DEVICE_CNTL2                                                                       0x3fff7bfc3420
23167 #define regBIFPLR4_2_DEVICE_CNTL2_BASE_IDX                                                              5
23168 #define regBIFPLR4_2_DEVICE_STATUS2                                                                     0x3fff7bfc3420
23169 #define regBIFPLR4_2_DEVICE_STATUS2_BASE_IDX                                                            5
23170 #define regBIFPLR4_2_LINK_CAP2                                                                          0x3fff7bfc3421
23171 #define regBIFPLR4_2_LINK_CAP2_BASE_IDX                                                                 5
23172 #define regBIFPLR4_2_LINK_CNTL2                                                                         0x3fff7bfc3422
23173 #define regBIFPLR4_2_LINK_CNTL2_BASE_IDX                                                                5
23174 #define regBIFPLR4_2_LINK_STATUS2                                                                       0x3fff7bfc3422
23175 #define regBIFPLR4_2_LINK_STATUS2_BASE_IDX                                                              5
23176 #define regBIFPLR4_2_SLOT_CAP2                                                                          0x3fff7bfc3423
23177 #define regBIFPLR4_2_SLOT_CAP2_BASE_IDX                                                                 5
23178 #define regBIFPLR4_2_SLOT_CNTL2                                                                         0x3fff7bfc3424
23179 #define regBIFPLR4_2_SLOT_CNTL2_BASE_IDX                                                                5
23180 #define regBIFPLR4_2_SLOT_STATUS2                                                                       0x3fff7bfc3424
23181 #define regBIFPLR4_2_SLOT_STATUS2_BASE_IDX                                                              5
23182 #define regBIFPLR4_2_MSI_CAP_LIST                                                                       0x3fff7bfc3428
23183 #define regBIFPLR4_2_MSI_CAP_LIST_BASE_IDX                                                              5
23184 #define regBIFPLR4_2_MSI_MSG_CNTL                                                                       0x3fff7bfc3428
23185 #define regBIFPLR4_2_MSI_MSG_CNTL_BASE_IDX                                                              5
23186 #define regBIFPLR4_2_MSI_MSG_ADDR_LO                                                                    0x3fff7bfc3429
23187 #define regBIFPLR4_2_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
23188 #define regBIFPLR4_2_MSI_MSG_ADDR_HI                                                                    0x3fff7bfc342a
23189 #define regBIFPLR4_2_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
23190 #define regBIFPLR4_2_MSI_MSG_DATA                                                                       0x3fff7bfc342a
23191 #define regBIFPLR4_2_MSI_MSG_DATA_BASE_IDX                                                              5
23192 #define regBIFPLR4_2_MSI_MSG_DATA_64                                                                    0x3fff7bfc342b
23193 #define regBIFPLR4_2_MSI_MSG_DATA_64_BASE_IDX                                                           5
23194 #define regBIFPLR4_2_SSID_CAP_LIST                                                                      0x3fff7bfc3430
23195 #define regBIFPLR4_2_SSID_CAP_LIST_BASE_IDX                                                             5
23196 #define regBIFPLR4_2_SSID_CAP                                                                           0x3fff7bfc3431
23197 #define regBIFPLR4_2_SSID_CAP_BASE_IDX                                                                  5
23198 #define regBIFPLR4_2_MSI_MAP_CAP_LIST                                                                   0x3fff7bfc3432
23199 #define regBIFPLR4_2_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
23200 #define regBIFPLR4_2_MSI_MAP_CAP                                                                        0x3fff7bfc3432
23201 #define regBIFPLR4_2_MSI_MAP_CAP_BASE_IDX                                                               5
23202 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x3fff7bfc3440
23203 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
23204 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC_HDR                                                           0x3fff7bfc3441
23205 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
23206 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC1                                                              0x3fff7bfc3442
23207 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
23208 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC2                                                              0x3fff7bfc3443
23209 #define regBIFPLR4_2_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
23210 #define regBIFPLR4_2_PCIE_VC_ENH_CAP_LIST                                                               0x3fff7bfc3444
23211 #define regBIFPLR4_2_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
23212 #define regBIFPLR4_2_PCIE_PORT_VC_CAP_REG1                                                              0x3fff7bfc3445
23213 #define regBIFPLR4_2_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
23214 #define regBIFPLR4_2_PCIE_PORT_VC_CAP_REG2                                                              0x3fff7bfc3446
23215 #define regBIFPLR4_2_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
23216 #define regBIFPLR4_2_PCIE_PORT_VC_CNTL                                                                  0x3fff7bfc3447
23217 #define regBIFPLR4_2_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
23218 #define regBIFPLR4_2_PCIE_PORT_VC_STATUS                                                                0x3fff7bfc3447
23219 #define regBIFPLR4_2_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
23220 #define regBIFPLR4_2_PCIE_VC0_RESOURCE_CAP                                                              0x3fff7bfc3448
23221 #define regBIFPLR4_2_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
23222 #define regBIFPLR4_2_PCIE_VC0_RESOURCE_CNTL                                                             0x3fff7bfc3449
23223 #define regBIFPLR4_2_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
23224 #define regBIFPLR4_2_PCIE_VC0_RESOURCE_STATUS                                                           0x3fff7bfc344a
23225 #define regBIFPLR4_2_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
23226 #define regBIFPLR4_2_PCIE_VC1_RESOURCE_CAP                                                              0x3fff7bfc344b
23227 #define regBIFPLR4_2_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
23228 #define regBIFPLR4_2_PCIE_VC1_RESOURCE_CNTL                                                             0x3fff7bfc344c
23229 #define regBIFPLR4_2_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
23230 #define regBIFPLR4_2_PCIE_VC1_RESOURCE_STATUS                                                           0x3fff7bfc344d
23231 #define regBIFPLR4_2_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
23232 #define regBIFPLR4_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x3fff7bfc3450
23233 #define regBIFPLR4_2_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
23234 #define regBIFPLR4_2_PCIE_DEV_SERIAL_NUM_DW1                                                            0x3fff7bfc3451
23235 #define regBIFPLR4_2_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
23236 #define regBIFPLR4_2_PCIE_DEV_SERIAL_NUM_DW2                                                            0x3fff7bfc3452
23237 #define regBIFPLR4_2_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
23238 #define regBIFPLR4_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x3fff7bfc3454
23239 #define regBIFPLR4_2_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
23240 #define regBIFPLR4_2_PCIE_UNCORR_ERR_STATUS                                                             0x3fff7bfc3455
23241 #define regBIFPLR4_2_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
23242 #define regBIFPLR4_2_PCIE_UNCORR_ERR_MASK                                                               0x3fff7bfc3456
23243 #define regBIFPLR4_2_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
23244 #define regBIFPLR4_2_PCIE_UNCORR_ERR_SEVERITY                                                           0x3fff7bfc3457
23245 #define regBIFPLR4_2_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
23246 #define regBIFPLR4_2_PCIE_CORR_ERR_STATUS                                                               0x3fff7bfc3458
23247 #define regBIFPLR4_2_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
23248 #define regBIFPLR4_2_PCIE_CORR_ERR_MASK                                                                 0x3fff7bfc3459
23249 #define regBIFPLR4_2_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
23250 #define regBIFPLR4_2_PCIE_ADV_ERR_CAP_CNTL                                                              0x3fff7bfc345a
23251 #define regBIFPLR4_2_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
23252 #define regBIFPLR4_2_PCIE_HDR_LOG0                                                                      0x3fff7bfc345b
23253 #define regBIFPLR4_2_PCIE_HDR_LOG0_BASE_IDX                                                             5
23254 #define regBIFPLR4_2_PCIE_HDR_LOG1                                                                      0x3fff7bfc345c
23255 #define regBIFPLR4_2_PCIE_HDR_LOG1_BASE_IDX                                                             5
23256 #define regBIFPLR4_2_PCIE_HDR_LOG2                                                                      0x3fff7bfc345d
23257 #define regBIFPLR4_2_PCIE_HDR_LOG2_BASE_IDX                                                             5
23258 #define regBIFPLR4_2_PCIE_HDR_LOG3                                                                      0x3fff7bfc345e
23259 #define regBIFPLR4_2_PCIE_HDR_LOG3_BASE_IDX                                                             5
23260 #define regBIFPLR4_2_PCIE_ROOT_ERR_CMD                                                                  0x3fff7bfc345f
23261 #define regBIFPLR4_2_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
23262 #define regBIFPLR4_2_PCIE_ROOT_ERR_STATUS                                                               0x3fff7bfc3460
23263 #define regBIFPLR4_2_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
23264 #define regBIFPLR4_2_PCIE_ERR_SRC_ID                                                                    0x3fff7bfc3461
23265 #define regBIFPLR4_2_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
23266 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG0                                                               0x3fff7bfc3462
23267 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
23268 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG1                                                               0x3fff7bfc3463
23269 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
23270 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG2                                                               0x3fff7bfc3464
23271 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
23272 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG3                                                               0x3fff7bfc3465
23273 #define regBIFPLR4_2_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
23274 #define regBIFPLR4_2_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x3fff7bfc349c
23275 #define regBIFPLR4_2_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
23276 #define regBIFPLR4_2_PCIE_LINK_CNTL3                                                                    0x3fff7bfc349d
23277 #define regBIFPLR4_2_PCIE_LINK_CNTL3_BASE_IDX                                                           5
23278 #define regBIFPLR4_2_PCIE_LANE_ERROR_STATUS                                                             0x3fff7bfc349e
23279 #define regBIFPLR4_2_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
23280 #define regBIFPLR4_2_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x3fff7bfc349f
23281 #define regBIFPLR4_2_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
23282 #define regBIFPLR4_2_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x3fff7bfc349f
23283 #define regBIFPLR4_2_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
23284 #define regBIFPLR4_2_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x3fff7bfc34a0
23285 #define regBIFPLR4_2_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
23286 #define regBIFPLR4_2_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x3fff7bfc34a0
23287 #define regBIFPLR4_2_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
23288 #define regBIFPLR4_2_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x3fff7bfc34a1
23289 #define regBIFPLR4_2_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
23290 #define regBIFPLR4_2_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x3fff7bfc34a1
23291 #define regBIFPLR4_2_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
23292 #define regBIFPLR4_2_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x3fff7bfc34a2
23293 #define regBIFPLR4_2_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
23294 #define regBIFPLR4_2_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x3fff7bfc34a2
23295 #define regBIFPLR4_2_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
23296 #define regBIFPLR4_2_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x3fff7bfc34a3
23297 #define regBIFPLR4_2_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
23298 #define regBIFPLR4_2_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x3fff7bfc34a3
23299 #define regBIFPLR4_2_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
23300 #define regBIFPLR4_2_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x3fff7bfc34a4
23301 #define regBIFPLR4_2_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
23302 #define regBIFPLR4_2_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x3fff7bfc34a4
23303 #define regBIFPLR4_2_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
23304 #define regBIFPLR4_2_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x3fff7bfc34a5
23305 #define regBIFPLR4_2_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
23306 #define regBIFPLR4_2_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x3fff7bfc34a5
23307 #define regBIFPLR4_2_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
23308 #define regBIFPLR4_2_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x3fff7bfc34a6
23309 #define regBIFPLR4_2_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
23310 #define regBIFPLR4_2_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x3fff7bfc34a6
23311 #define regBIFPLR4_2_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
23312 #define regBIFPLR4_2_PCIE_ACS_ENH_CAP_LIST                                                              0x3fff7bfc34a8
23313 #define regBIFPLR4_2_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
23314 #define regBIFPLR4_2_PCIE_ACS_CAP                                                                       0x3fff7bfc34a9
23315 #define regBIFPLR4_2_PCIE_ACS_CAP_BASE_IDX                                                              5
23316 #define regBIFPLR4_2_PCIE_ACS_CNTL                                                                      0x3fff7bfc34a9
23317 #define regBIFPLR4_2_PCIE_ACS_CNTL_BASE_IDX                                                             5
23318 #define regBIFPLR4_2_PCIE_MC_ENH_CAP_LIST                                                               0x3fff7bfc34bc
23319 #define regBIFPLR4_2_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
23320 #define regBIFPLR4_2_PCIE_MC_CAP                                                                        0x3fff7bfc34bd
23321 #define regBIFPLR4_2_PCIE_MC_CAP_BASE_IDX                                                               5
23322 #define regBIFPLR4_2_PCIE_MC_CNTL                                                                       0x3fff7bfc34bd
23323 #define regBIFPLR4_2_PCIE_MC_CNTL_BASE_IDX                                                              5
23324 #define regBIFPLR4_2_PCIE_MC_ADDR0                                                                      0x3fff7bfc34be
23325 #define regBIFPLR4_2_PCIE_MC_ADDR0_BASE_IDX                                                             5
23326 #define regBIFPLR4_2_PCIE_MC_ADDR1                                                                      0x3fff7bfc34bf
23327 #define regBIFPLR4_2_PCIE_MC_ADDR1_BASE_IDX                                                             5
23328 #define regBIFPLR4_2_PCIE_MC_RCV0                                                                       0x3fff7bfc34c0
23329 #define regBIFPLR4_2_PCIE_MC_RCV0_BASE_IDX                                                              5
23330 #define regBIFPLR4_2_PCIE_MC_RCV1                                                                       0x3fff7bfc34c1
23331 #define regBIFPLR4_2_PCIE_MC_RCV1_BASE_IDX                                                              5
23332 #define regBIFPLR4_2_PCIE_MC_BLOCK_ALL0                                                                 0x3fff7bfc34c2
23333 #define regBIFPLR4_2_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
23334 #define regBIFPLR4_2_PCIE_MC_BLOCK_ALL1                                                                 0x3fff7bfc34c3
23335 #define regBIFPLR4_2_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
23336 #define regBIFPLR4_2_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x3fff7bfc34c4
23337 #define regBIFPLR4_2_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
23338 #define regBIFPLR4_2_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x3fff7bfc34c5
23339 #define regBIFPLR4_2_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
23340 #define regBIFPLR4_2_PCIE_MC_OVERLAY_BAR0                                                               0x3fff7bfc34c6
23341 #define regBIFPLR4_2_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
23342 #define regBIFPLR4_2_PCIE_MC_OVERLAY_BAR1                                                               0x3fff7bfc34c7
23343 #define regBIFPLR4_2_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
23344 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CAP_LIST                                                            0x3fff7bfc34dc
23345 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
23346 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CAP                                                                 0x3fff7bfc34dd
23347 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
23348 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CNTL                                                                0x3fff7bfc34de
23349 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
23350 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CNTL2                                                               0x3fff7bfc34df
23351 #define regBIFPLR4_2_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
23352 #define regBIFPLR4_2_PCIE_DPC_ENH_CAP_LIST                                                              0x3fff7bfc34e0
23353 #define regBIFPLR4_2_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
23354 #define regBIFPLR4_2_PCIE_DPC_CAP_LIST                                                                  0x3fff7bfc34e1
23355 #define regBIFPLR4_2_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
23356 #define regBIFPLR4_2_PCIE_DPC_CNTL                                                                      0x3fff7bfc34e1
23357 #define regBIFPLR4_2_PCIE_DPC_CNTL_BASE_IDX                                                             5
23358 #define regBIFPLR4_2_PCIE_DPC_STATUS                                                                    0x3fff7bfc34e2
23359 #define regBIFPLR4_2_PCIE_DPC_STATUS_BASE_IDX                                                           5
23360 #define regBIFPLR4_2_PCIE_DPC_ERROR_SOURCE_ID                                                           0x3fff7bfc34e2
23361 #define regBIFPLR4_2_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
23362 #define regBIFPLR4_2_PCIE_RP_PIO_STATUS                                                                 0x3fff7bfc34e3
23363 #define regBIFPLR4_2_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
23364 #define regBIFPLR4_2_PCIE_RP_PIO_MASK                                                                   0x3fff7bfc34e4
23365 #define regBIFPLR4_2_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
23366 #define regBIFPLR4_2_PCIE_RP_PIO_SEVERITY                                                               0x3fff7bfc34e5
23367 #define regBIFPLR4_2_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
23368 #define regBIFPLR4_2_PCIE_RP_PIO_SYSERROR                                                               0x3fff7bfc34e6
23369 #define regBIFPLR4_2_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
23370 #define regBIFPLR4_2_PCIE_RP_PIO_EXCEPTION                                                              0x3fff7bfc34e7
23371 #define regBIFPLR4_2_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
23372 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG0                                                               0x3fff7bfc34e8
23373 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
23374 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG1                                                               0x3fff7bfc34e9
23375 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
23376 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG2                                                               0x3fff7bfc34ea
23377 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
23378 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG3                                                               0x3fff7bfc34eb
23379 #define regBIFPLR4_2_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
23380 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG0                                                            0x3fff7bfc34ed
23381 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
23382 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG1                                                            0x3fff7bfc34ee
23383 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
23384 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG2                                                            0x3fff7bfc34ef
23385 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
23386 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG3                                                            0x3fff7bfc34f0
23387 #define regBIFPLR4_2_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
23388 #define regBIFPLR4_2_PCIE_ESM_CAP_LIST                                                                  0x3fff7bfc34f1
23389 #define regBIFPLR4_2_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
23390 #define regBIFPLR4_2_PCIE_ESM_HEADER_1                                                                  0x3fff7bfc34f2
23391 #define regBIFPLR4_2_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
23392 #define regBIFPLR4_2_PCIE_ESM_HEADER_2                                                                  0x3fff7bfc34f3
23393 #define regBIFPLR4_2_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
23394 #define regBIFPLR4_2_PCIE_ESM_STATUS                                                                    0x3fff7bfc34f3
23395 #define regBIFPLR4_2_PCIE_ESM_STATUS_BASE_IDX                                                           5
23396 #define regBIFPLR4_2_PCIE_ESM_CTRL                                                                      0x3fff7bfc34f4
23397 #define regBIFPLR4_2_PCIE_ESM_CTRL_BASE_IDX                                                             5
23398 #define regBIFPLR4_2_PCIE_ESM_CAP_1                                                                     0x3fff7bfc34f5
23399 #define regBIFPLR4_2_PCIE_ESM_CAP_1_BASE_IDX                                                            5
23400 #define regBIFPLR4_2_PCIE_ESM_CAP_2                                                                     0x3fff7bfc34f6
23401 #define regBIFPLR4_2_PCIE_ESM_CAP_2_BASE_IDX                                                            5
23402 #define regBIFPLR4_2_PCIE_ESM_CAP_3                                                                     0x3fff7bfc34f7
23403 #define regBIFPLR4_2_PCIE_ESM_CAP_3_BASE_IDX                                                            5
23404 #define regBIFPLR4_2_PCIE_ESM_CAP_4                                                                     0x3fff7bfc34f8
23405 #define regBIFPLR4_2_PCIE_ESM_CAP_4_BASE_IDX                                                            5
23406 #define regBIFPLR4_2_PCIE_ESM_CAP_5                                                                     0x3fff7bfc34f9
23407 #define regBIFPLR4_2_PCIE_ESM_CAP_5_BASE_IDX                                                            5
23408 #define regBIFPLR4_2_PCIE_ESM_CAP_6                                                                     0x3fff7bfc34fa
23409 #define regBIFPLR4_2_PCIE_ESM_CAP_6_BASE_IDX                                                            5
23410 #define regBIFPLR4_2_PCIE_ESM_CAP_7                                                                     0x3fff7bfc34fb
23411 #define regBIFPLR4_2_PCIE_ESM_CAP_7_BASE_IDX                                                            5
23412 #define regBIFPLR4_2_LINK_CAP_16GT                                                                      0x3fff7bfc3505
23413 #define regBIFPLR4_2_LINK_CAP_16GT_BASE_IDX                                                             5
23414 #define regBIFPLR4_2_LINK_CNTL_16GT                                                                     0x3fff7bfc3506
23415 #define regBIFPLR4_2_LINK_CNTL_16GT_BASE_IDX                                                            5
23416 #define regBIFPLR4_2_LINK_STATUS_16GT                                                                   0x3fff7bfc3507
23417 #define regBIFPLR4_2_LINK_STATUS_16GT_BASE_IDX                                                          5
23418 #define regBIFPLR4_2_LINK_CAP_32GT                                                                      0x3fff7bfc3541
23419 #define regBIFPLR4_2_LINK_CAP_32GT_BASE_IDX                                                             5
23420 #define regBIFPLR4_2_LINK_CNTL_32GT                                                                     0x3fff7bfc3542
23421 #define regBIFPLR4_2_LINK_CNTL_32GT_BASE_IDX                                                            5
23422 #define regBIFPLR4_2_LINK_STATUS_32GT                                                                   0x3fff7bfc3543
23423 #define regBIFPLR4_2_LINK_STATUS_32GT_BASE_IDX                                                          5
23424 
23425 
23426 // addressBlock: nbio_pcie1_bifplr0_cfgdecp
23427 // base address: 0xfffe00011000
23428 #define regBIFPLR0_3_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc4406
23429 #define regBIFPLR0_3_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23430 #define regBIFPLR0_3_IO_BASE_LIMIT                                                                      0x3fff7bfc4407
23431 #define regBIFPLR0_3_IO_BASE_LIMIT_BASE_IDX                                                             5
23432 #define regBIFPLR0_3_SECONDARY_STATUS                                                                   0x3fff7bfc4407
23433 #define regBIFPLR0_3_SECONDARY_STATUS_BASE_IDX                                                          5
23434 #define regBIFPLR0_3_MEM_BASE_LIMIT                                                                     0x3fff7bfc4408
23435 #define regBIFPLR0_3_MEM_BASE_LIMIT_BASE_IDX                                                            5
23436 #define regBIFPLR0_3_PREF_BASE_LIMIT                                                                    0x3fff7bfc4409
23437 #define regBIFPLR0_3_PREF_BASE_LIMIT_BASE_IDX                                                           5
23438 #define regBIFPLR0_3_PREF_BASE_UPPER                                                                    0x3fff7bfc440a
23439 #define regBIFPLR0_3_PREF_BASE_UPPER_BASE_IDX                                                           5
23440 #define regBIFPLR0_3_PREF_LIMIT_UPPER                                                                   0x3fff7bfc440b
23441 #define regBIFPLR0_3_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23442 #define regBIFPLR0_3_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc440c
23443 #define regBIFPLR0_3_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23444 #define regBIFPLR0_3_SLOT_CAP                                                                           0x3fff7bfc441b
23445 #define regBIFPLR0_3_SLOT_CAP_BASE_IDX                                                                  5
23446 #define regBIFPLR0_3_SLOT_CNTL                                                                          0x3fff7bfc441c
23447 #define regBIFPLR0_3_SLOT_CNTL_BASE_IDX                                                                 5
23448 #define regBIFPLR0_3_SLOT_STATUS                                                                        0x3fff7bfc441c
23449 #define regBIFPLR0_3_SLOT_STATUS_BASE_IDX                                                               5
23450 #define regBIFPLR0_3_SLOT_CAP2                                                                          0x3fff7bfc4423
23451 #define regBIFPLR0_3_SLOT_CAP2_BASE_IDX                                                                 5
23452 #define regBIFPLR0_3_SLOT_CNTL2                                                                         0x3fff7bfc4424
23453 #define regBIFPLR0_3_SLOT_CNTL2_BASE_IDX                                                                5
23454 #define regBIFPLR0_3_SLOT_STATUS2                                                                       0x3fff7bfc4424
23455 #define regBIFPLR0_3_SLOT_STATUS2_BASE_IDX                                                              5
23456 #define regBIFPLR0_3_SSID_CAP_LIST                                                                      0x3fff7bfc4430
23457 #define regBIFPLR0_3_SSID_CAP_LIST_BASE_IDX                                                             5
23458 #define regBIFPLR0_3_SSID_CAP                                                                           0x3fff7bfc4431
23459 #define regBIFPLR0_3_SSID_CAP_BASE_IDX                                                                  5
23460 
23461 
23462 // addressBlock: nbio_pcie1_bifplr1_cfgdecp
23463 // base address: 0xfffe00012000
23464 #define regBIFPLR1_3_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc4806
23465 #define regBIFPLR1_3_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23466 #define regBIFPLR1_3_IO_BASE_LIMIT                                                                      0x3fff7bfc4807
23467 #define regBIFPLR1_3_IO_BASE_LIMIT_BASE_IDX                                                             5
23468 #define regBIFPLR1_3_SECONDARY_STATUS                                                                   0x3fff7bfc4807
23469 #define regBIFPLR1_3_SECONDARY_STATUS_BASE_IDX                                                          5
23470 #define regBIFPLR1_3_MEM_BASE_LIMIT                                                                     0x3fff7bfc4808
23471 #define regBIFPLR1_3_MEM_BASE_LIMIT_BASE_IDX                                                            5
23472 #define regBIFPLR1_3_PREF_BASE_LIMIT                                                                    0x3fff7bfc4809
23473 #define regBIFPLR1_3_PREF_BASE_LIMIT_BASE_IDX                                                           5
23474 #define regBIFPLR1_3_PREF_BASE_UPPER                                                                    0x3fff7bfc480a
23475 #define regBIFPLR1_3_PREF_BASE_UPPER_BASE_IDX                                                           5
23476 #define regBIFPLR1_3_PREF_LIMIT_UPPER                                                                   0x3fff7bfc480b
23477 #define regBIFPLR1_3_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23478 #define regBIFPLR1_3_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc480c
23479 #define regBIFPLR1_3_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23480 #define regBIFPLR1_3_SLOT_CAP                                                                           0x3fff7bfc481b
23481 #define regBIFPLR1_3_SLOT_CAP_BASE_IDX                                                                  5
23482 #define regBIFPLR1_3_SLOT_CNTL                                                                          0x3fff7bfc481c
23483 #define regBIFPLR1_3_SLOT_CNTL_BASE_IDX                                                                 5
23484 #define regBIFPLR1_3_SLOT_STATUS                                                                        0x3fff7bfc481c
23485 #define regBIFPLR1_3_SLOT_STATUS_BASE_IDX                                                               5
23486 #define regBIFPLR1_3_SLOT_CAP2                                                                          0x3fff7bfc4823
23487 #define regBIFPLR1_3_SLOT_CAP2_BASE_IDX                                                                 5
23488 #define regBIFPLR1_3_SLOT_CNTL2                                                                         0x3fff7bfc4824
23489 #define regBIFPLR1_3_SLOT_CNTL2_BASE_IDX                                                                5
23490 #define regBIFPLR1_3_SLOT_STATUS2                                                                       0x3fff7bfc4824
23491 #define regBIFPLR1_3_SLOT_STATUS2_BASE_IDX                                                              5
23492 #define regBIFPLR1_3_SSID_CAP_LIST                                                                      0x3fff7bfc4830
23493 #define regBIFPLR1_3_SSID_CAP_LIST_BASE_IDX                                                             5
23494 #define regBIFPLR1_3_SSID_CAP                                                                           0x3fff7bfc4831
23495 #define regBIFPLR1_3_SSID_CAP_BASE_IDX                                                                  5
23496 
23497 
23498 // addressBlock: nbio_pcie1_bifplr2_cfgdecp
23499 // base address: 0xfffe00013000
23500 #define regBIFPLR2_3_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc4c06
23501 #define regBIFPLR2_3_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23502 #define regBIFPLR2_3_IO_BASE_LIMIT                                                                      0x3fff7bfc4c07
23503 #define regBIFPLR2_3_IO_BASE_LIMIT_BASE_IDX                                                             5
23504 #define regBIFPLR2_3_SECONDARY_STATUS                                                                   0x3fff7bfc4c07
23505 #define regBIFPLR2_3_SECONDARY_STATUS_BASE_IDX                                                          5
23506 #define regBIFPLR2_3_MEM_BASE_LIMIT                                                                     0x3fff7bfc4c08
23507 #define regBIFPLR2_3_MEM_BASE_LIMIT_BASE_IDX                                                            5
23508 #define regBIFPLR2_3_PREF_BASE_LIMIT                                                                    0x3fff7bfc4c09
23509 #define regBIFPLR2_3_PREF_BASE_LIMIT_BASE_IDX                                                           5
23510 #define regBIFPLR2_3_PREF_BASE_UPPER                                                                    0x3fff7bfc4c0a
23511 #define regBIFPLR2_3_PREF_BASE_UPPER_BASE_IDX                                                           5
23512 #define regBIFPLR2_3_PREF_LIMIT_UPPER                                                                   0x3fff7bfc4c0b
23513 #define regBIFPLR2_3_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23514 #define regBIFPLR2_3_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc4c0c
23515 #define regBIFPLR2_3_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23516 #define regBIFPLR2_3_SLOT_CAP                                                                           0x3fff7bfc4c1b
23517 #define regBIFPLR2_3_SLOT_CAP_BASE_IDX                                                                  5
23518 #define regBIFPLR2_3_SLOT_CNTL                                                                          0x3fff7bfc4c1c
23519 #define regBIFPLR2_3_SLOT_CNTL_BASE_IDX                                                                 5
23520 #define regBIFPLR2_3_SLOT_STATUS                                                                        0x3fff7bfc4c1c
23521 #define regBIFPLR2_3_SLOT_STATUS_BASE_IDX                                                               5
23522 #define regBIFPLR2_3_SLOT_CAP2                                                                          0x3fff7bfc4c23
23523 #define regBIFPLR2_3_SLOT_CAP2_BASE_IDX                                                                 5
23524 #define regBIFPLR2_3_SLOT_CNTL2                                                                         0x3fff7bfc4c24
23525 #define regBIFPLR2_3_SLOT_CNTL2_BASE_IDX                                                                5
23526 #define regBIFPLR2_3_SLOT_STATUS2                                                                       0x3fff7bfc4c24
23527 #define regBIFPLR2_3_SLOT_STATUS2_BASE_IDX                                                              5
23528 #define regBIFPLR2_3_SSID_CAP_LIST                                                                      0x3fff7bfc4c30
23529 #define regBIFPLR2_3_SSID_CAP_LIST_BASE_IDX                                                             5
23530 #define regBIFPLR2_3_SSID_CAP                                                                           0x3fff7bfc4c31
23531 #define regBIFPLR2_3_SSID_CAP_BASE_IDX                                                                  5
23532 
23533 
23534 // addressBlock: nbio_pcie1_bifplr3_cfgdecp
23535 // base address: 0xfffe00014000
23536 #define regBIFPLR3_3_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc5006
23537 #define regBIFPLR3_3_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23538 #define regBIFPLR3_3_IO_BASE_LIMIT                                                                      0x3fff7bfc5007
23539 #define regBIFPLR3_3_IO_BASE_LIMIT_BASE_IDX                                                             5
23540 #define regBIFPLR3_3_SECONDARY_STATUS                                                                   0x3fff7bfc5007
23541 #define regBIFPLR3_3_SECONDARY_STATUS_BASE_IDX                                                          5
23542 #define regBIFPLR3_3_MEM_BASE_LIMIT                                                                     0x3fff7bfc5008
23543 #define regBIFPLR3_3_MEM_BASE_LIMIT_BASE_IDX                                                            5
23544 #define regBIFPLR3_3_PREF_BASE_LIMIT                                                                    0x3fff7bfc5009
23545 #define regBIFPLR3_3_PREF_BASE_LIMIT_BASE_IDX                                                           5
23546 #define regBIFPLR3_3_PREF_BASE_UPPER                                                                    0x3fff7bfc500a
23547 #define regBIFPLR3_3_PREF_BASE_UPPER_BASE_IDX                                                           5
23548 #define regBIFPLR3_3_PREF_LIMIT_UPPER                                                                   0x3fff7bfc500b
23549 #define regBIFPLR3_3_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23550 #define regBIFPLR3_3_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc500c
23551 #define regBIFPLR3_3_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23552 #define regBIFPLR3_3_SLOT_CAP                                                                           0x3fff7bfc501b
23553 #define regBIFPLR3_3_SLOT_CAP_BASE_IDX                                                                  5
23554 #define regBIFPLR3_3_SLOT_CNTL                                                                          0x3fff7bfc501c
23555 #define regBIFPLR3_3_SLOT_CNTL_BASE_IDX                                                                 5
23556 #define regBIFPLR3_3_SLOT_STATUS                                                                        0x3fff7bfc501c
23557 #define regBIFPLR3_3_SLOT_STATUS_BASE_IDX                                                               5
23558 #define regBIFPLR3_3_SLOT_CAP2                                                                          0x3fff7bfc5023
23559 #define regBIFPLR3_3_SLOT_CAP2_BASE_IDX                                                                 5
23560 #define regBIFPLR3_3_SLOT_CNTL2                                                                         0x3fff7bfc5024
23561 #define regBIFPLR3_3_SLOT_CNTL2_BASE_IDX                                                                5
23562 #define regBIFPLR3_3_SLOT_STATUS2                                                                       0x3fff7bfc5024
23563 #define regBIFPLR3_3_SLOT_STATUS2_BASE_IDX                                                              5
23564 #define regBIFPLR3_3_SSID_CAP_LIST                                                                      0x3fff7bfc5030
23565 #define regBIFPLR3_3_SSID_CAP_LIST_BASE_IDX                                                             5
23566 #define regBIFPLR3_3_SSID_CAP                                                                           0x3fff7bfc5031
23567 #define regBIFPLR3_3_SSID_CAP_BASE_IDX                                                                  5
23568 
23569 
23570 // addressBlock: nbio_pcie1_bifplr4_cfgdecp
23571 // base address: 0xfffe00015000
23572 #define regBIFPLR4_3_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc5406
23573 #define regBIFPLR4_3_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23574 #define regBIFPLR4_3_IO_BASE_LIMIT                                                                      0x3fff7bfc5407
23575 #define regBIFPLR4_3_IO_BASE_LIMIT_BASE_IDX                                                             5
23576 #define regBIFPLR4_3_SECONDARY_STATUS                                                                   0x3fff7bfc5407
23577 #define regBIFPLR4_3_SECONDARY_STATUS_BASE_IDX                                                          5
23578 #define regBIFPLR4_3_MEM_BASE_LIMIT                                                                     0x3fff7bfc5408
23579 #define regBIFPLR4_3_MEM_BASE_LIMIT_BASE_IDX                                                            5
23580 #define regBIFPLR4_3_PREF_BASE_LIMIT                                                                    0x3fff7bfc5409
23581 #define regBIFPLR4_3_PREF_BASE_LIMIT_BASE_IDX                                                           5
23582 #define regBIFPLR4_3_PREF_BASE_UPPER                                                                    0x3fff7bfc540a
23583 #define regBIFPLR4_3_PREF_BASE_UPPER_BASE_IDX                                                           5
23584 #define regBIFPLR4_3_PREF_LIMIT_UPPER                                                                   0x3fff7bfc540b
23585 #define regBIFPLR4_3_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23586 #define regBIFPLR4_3_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc540c
23587 #define regBIFPLR4_3_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23588 #define regBIFPLR4_3_SLOT_CAP                                                                           0x3fff7bfc541b
23589 #define regBIFPLR4_3_SLOT_CAP_BASE_IDX                                                                  5
23590 #define regBIFPLR4_3_SLOT_CNTL                                                                          0x3fff7bfc541c
23591 #define regBIFPLR4_3_SLOT_CNTL_BASE_IDX                                                                 5
23592 #define regBIFPLR4_3_SLOT_STATUS                                                                        0x3fff7bfc541c
23593 #define regBIFPLR4_3_SLOT_STATUS_BASE_IDX                                                               5
23594 #define regBIFPLR4_3_SLOT_CAP2                                                                          0x3fff7bfc5423
23595 #define regBIFPLR4_3_SLOT_CAP2_BASE_IDX                                                                 5
23596 #define regBIFPLR4_3_SLOT_CNTL2                                                                         0x3fff7bfc5424
23597 #define regBIFPLR4_3_SLOT_CNTL2_BASE_IDX                                                                5
23598 #define regBIFPLR4_3_SLOT_STATUS2                                                                       0x3fff7bfc5424
23599 #define regBIFPLR4_3_SLOT_STATUS2_BASE_IDX                                                              5
23600 #define regBIFPLR4_3_SSID_CAP_LIST                                                                      0x3fff7bfc5430
23601 #define regBIFPLR4_3_SSID_CAP_LIST_BASE_IDX                                                             5
23602 #define regBIFPLR4_3_SSID_CAP                                                                           0x3fff7bfc5431
23603 #define regBIFPLR4_3_SSID_CAP_BASE_IDX                                                                  5
23604 
23605 
23606 // addressBlock: nbio_pcie1_bifplr5_cfgdecp
23607 // base address: 0xfffe00016000
23608 #define regBIFPLR5_1_VENDOR_ID                                                                          0x3fff7bfc5800
23609 #define regBIFPLR5_1_VENDOR_ID_BASE_IDX                                                                 5
23610 #define regBIFPLR5_1_DEVICE_ID                                                                          0x3fff7bfc5800
23611 #define regBIFPLR5_1_DEVICE_ID_BASE_IDX                                                                 5
23612 #define regBIFPLR5_1_COMMAND                                                                            0x3fff7bfc5801
23613 #define regBIFPLR5_1_COMMAND_BASE_IDX                                                                   5
23614 #define regBIFPLR5_1_STATUS                                                                             0x3fff7bfc5801
23615 #define regBIFPLR5_1_STATUS_BASE_IDX                                                                    5
23616 #define regBIFPLR5_1_REVISION_ID                                                                        0x3fff7bfc5802
23617 #define regBIFPLR5_1_REVISION_ID_BASE_IDX                                                               5
23618 #define regBIFPLR5_1_PROG_INTERFACE                                                                     0x3fff7bfc5802
23619 #define regBIFPLR5_1_PROG_INTERFACE_BASE_IDX                                                            5
23620 #define regBIFPLR5_1_SUB_CLASS                                                                          0x3fff7bfc5802
23621 #define regBIFPLR5_1_SUB_CLASS_BASE_IDX                                                                 5
23622 #define regBIFPLR5_1_BASE_CLASS                                                                         0x3fff7bfc5802
23623 #define regBIFPLR5_1_BASE_CLASS_BASE_IDX                                                                5
23624 #define regBIFPLR5_1_CACHE_LINE                                                                         0x3fff7bfc5803
23625 #define regBIFPLR5_1_CACHE_LINE_BASE_IDX                                                                5
23626 #define regBIFPLR5_1_LATENCY                                                                            0x3fff7bfc5803
23627 #define regBIFPLR5_1_LATENCY_BASE_IDX                                                                   5
23628 #define regBIFPLR5_1_HEADER                                                                             0x3fff7bfc5803
23629 #define regBIFPLR5_1_HEADER_BASE_IDX                                                                    5
23630 #define regBIFPLR5_1_BIST                                                                               0x3fff7bfc5803
23631 #define regBIFPLR5_1_BIST_BASE_IDX                                                                      5
23632 #define regBIFPLR5_1_SUB_BUS_NUMBER_LATENCY                                                             0x3fff7bfc5806
23633 #define regBIFPLR5_1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                                    5
23634 #define regBIFPLR5_1_IO_BASE_LIMIT                                                                      0x3fff7bfc5807
23635 #define regBIFPLR5_1_IO_BASE_LIMIT_BASE_IDX                                                             5
23636 #define regBIFPLR5_1_SECONDARY_STATUS                                                                   0x3fff7bfc5807
23637 #define regBIFPLR5_1_SECONDARY_STATUS_BASE_IDX                                                          5
23638 #define regBIFPLR5_1_MEM_BASE_LIMIT                                                                     0x3fff7bfc5808
23639 #define regBIFPLR5_1_MEM_BASE_LIMIT_BASE_IDX                                                            5
23640 #define regBIFPLR5_1_PREF_BASE_LIMIT                                                                    0x3fff7bfc5809
23641 #define regBIFPLR5_1_PREF_BASE_LIMIT_BASE_IDX                                                           5
23642 #define regBIFPLR5_1_PREF_BASE_UPPER                                                                    0x3fff7bfc580a
23643 #define regBIFPLR5_1_PREF_BASE_UPPER_BASE_IDX                                                           5
23644 #define regBIFPLR5_1_PREF_LIMIT_UPPER                                                                   0x3fff7bfc580b
23645 #define regBIFPLR5_1_PREF_LIMIT_UPPER_BASE_IDX                                                          5
23646 #define regBIFPLR5_1_IO_BASE_LIMIT_HI                                                                   0x3fff7bfc580c
23647 #define regBIFPLR5_1_IO_BASE_LIMIT_HI_BASE_IDX                                                          5
23648 #define regBIFPLR5_1_CAP_PTR                                                                            0x3fff7bfc580d
23649 #define regBIFPLR5_1_CAP_PTR_BASE_IDX                                                                   5
23650 #define regBIFPLR5_1_ROM_BASE_ADDR                                                                      0x3fff7bfc580e
23651 #define regBIFPLR5_1_ROM_BASE_ADDR_BASE_IDX                                                             5
23652 #define regBIFPLR5_1_INTERRUPT_LINE                                                                     0x3fff7bfc580f
23653 #define regBIFPLR5_1_INTERRUPT_LINE_BASE_IDX                                                            5
23654 #define regBIFPLR5_1_INTERRUPT_PIN                                                                      0x3fff7bfc580f
23655 #define regBIFPLR5_1_INTERRUPT_PIN_BASE_IDX                                                             5
23656 #define regBIFPLR5_1_EXT_BRIDGE_CNTL                                                                    0x3fff7bfc5810
23657 #define regBIFPLR5_1_EXT_BRIDGE_CNTL_BASE_IDX                                                           5
23658 #define regBIFPLR5_1_VENDOR_CAP_LIST                                                                    0x3fff7bfc5812
23659 #define regBIFPLR5_1_VENDOR_CAP_LIST_BASE_IDX                                                           5
23660 #define regBIFPLR5_1_ADAPTER_ID_W                                                                       0x3fff7bfc5813
23661 #define regBIFPLR5_1_ADAPTER_ID_W_BASE_IDX                                                              5
23662 #define regBIFPLR5_1_PMI_CAP_LIST                                                                       0x3fff7bfc5814
23663 #define regBIFPLR5_1_PMI_CAP_LIST_BASE_IDX                                                              5
23664 #define regBIFPLR5_1_PMI_CAP                                                                            0x3fff7bfc5814
23665 #define regBIFPLR5_1_PMI_CAP_BASE_IDX                                                                   5
23666 #define regBIFPLR5_1_PMI_STATUS_CNTL                                                                    0x3fff7bfc5815
23667 #define regBIFPLR5_1_PMI_STATUS_CNTL_BASE_IDX                                                           5
23668 #define regBIFPLR5_1_PCIE_CAP_LIST                                                                      0x3fff7bfc5816
23669 #define regBIFPLR5_1_PCIE_CAP_LIST_BASE_IDX                                                             5
23670 #define regBIFPLR5_1_PCIE_CAP                                                                           0x3fff7bfc5816
23671 #define regBIFPLR5_1_PCIE_CAP_BASE_IDX                                                                  5
23672 #define regBIFPLR5_1_DEVICE_CAP                                                                         0x3fff7bfc5817
23673 #define regBIFPLR5_1_DEVICE_CAP_BASE_IDX                                                                5
23674 #define regBIFPLR5_1_DEVICE_CNTL                                                                        0x3fff7bfc5818
23675 #define regBIFPLR5_1_DEVICE_CNTL_BASE_IDX                                                               5
23676 #define regBIFPLR5_1_DEVICE_STATUS                                                                      0x3fff7bfc5818
23677 #define regBIFPLR5_1_DEVICE_STATUS_BASE_IDX                                                             5
23678 #define regBIFPLR5_1_LINK_CAP                                                                           0x3fff7bfc5819
23679 #define regBIFPLR5_1_LINK_CAP_BASE_IDX                                                                  5
23680 #define regBIFPLR5_1_LINK_CNTL                                                                          0x3fff7bfc581a
23681 #define regBIFPLR5_1_LINK_CNTL_BASE_IDX                                                                 5
23682 #define regBIFPLR5_1_LINK_STATUS                                                                        0x3fff7bfc581a
23683 #define regBIFPLR5_1_LINK_STATUS_BASE_IDX                                                               5
23684 #define regBIFPLR5_1_SLOT_CAP                                                                           0x3fff7bfc581b
23685 #define regBIFPLR5_1_SLOT_CAP_BASE_IDX                                                                  5
23686 #define regBIFPLR5_1_SLOT_CNTL                                                                          0x3fff7bfc581c
23687 #define regBIFPLR5_1_SLOT_CNTL_BASE_IDX                                                                 5
23688 #define regBIFPLR5_1_SLOT_STATUS                                                                        0x3fff7bfc581c
23689 #define regBIFPLR5_1_SLOT_STATUS_BASE_IDX                                                               5
23690 #define regBIFPLR5_1_ROOT_CNTL                                                                          0x3fff7bfc581d
23691 #define regBIFPLR5_1_ROOT_CNTL_BASE_IDX                                                                 5
23692 #define regBIFPLR5_1_ROOT_CAP                                                                           0x3fff7bfc581d
23693 #define regBIFPLR5_1_ROOT_CAP_BASE_IDX                                                                  5
23694 #define regBIFPLR5_1_ROOT_STATUS                                                                        0x3fff7bfc581e
23695 #define regBIFPLR5_1_ROOT_STATUS_BASE_IDX                                                               5
23696 #define regBIFPLR5_1_DEVICE_CAP2                                                                        0x3fff7bfc581f
23697 #define regBIFPLR5_1_DEVICE_CAP2_BASE_IDX                                                               5
23698 #define regBIFPLR5_1_DEVICE_CNTL2                                                                       0x3fff7bfc5820
23699 #define regBIFPLR5_1_DEVICE_CNTL2_BASE_IDX                                                              5
23700 #define regBIFPLR5_1_DEVICE_STATUS2                                                                     0x3fff7bfc5820
23701 #define regBIFPLR5_1_DEVICE_STATUS2_BASE_IDX                                                            5
23702 #define regBIFPLR5_1_LINK_CAP2                                                                          0x3fff7bfc5821
23703 #define regBIFPLR5_1_LINK_CAP2_BASE_IDX                                                                 5
23704 #define regBIFPLR5_1_LINK_CNTL2                                                                         0x3fff7bfc5822
23705 #define regBIFPLR5_1_LINK_CNTL2_BASE_IDX                                                                5
23706 #define regBIFPLR5_1_LINK_STATUS2                                                                       0x3fff7bfc5822
23707 #define regBIFPLR5_1_LINK_STATUS2_BASE_IDX                                                              5
23708 #define regBIFPLR5_1_SLOT_CAP2                                                                          0x3fff7bfc5823
23709 #define regBIFPLR5_1_SLOT_CAP2_BASE_IDX                                                                 5
23710 #define regBIFPLR5_1_SLOT_CNTL2                                                                         0x3fff7bfc5824
23711 #define regBIFPLR5_1_SLOT_CNTL2_BASE_IDX                                                                5
23712 #define regBIFPLR5_1_SLOT_STATUS2                                                                       0x3fff7bfc5824
23713 #define regBIFPLR5_1_SLOT_STATUS2_BASE_IDX                                                              5
23714 #define regBIFPLR5_1_MSI_CAP_LIST                                                                       0x3fff7bfc5828
23715 #define regBIFPLR5_1_MSI_CAP_LIST_BASE_IDX                                                              5
23716 #define regBIFPLR5_1_MSI_MSG_CNTL                                                                       0x3fff7bfc5828
23717 #define regBIFPLR5_1_MSI_MSG_CNTL_BASE_IDX                                                              5
23718 #define regBIFPLR5_1_MSI_MSG_ADDR_LO                                                                    0x3fff7bfc5829
23719 #define regBIFPLR5_1_MSI_MSG_ADDR_LO_BASE_IDX                                                           5
23720 #define regBIFPLR5_1_MSI_MSG_ADDR_HI                                                                    0x3fff7bfc582a
23721 #define regBIFPLR5_1_MSI_MSG_ADDR_HI_BASE_IDX                                                           5
23722 #define regBIFPLR5_1_MSI_MSG_DATA                                                                       0x3fff7bfc582a
23723 #define regBIFPLR5_1_MSI_MSG_DATA_BASE_IDX                                                              5
23724 #define regBIFPLR5_1_MSI_MSG_DATA_64                                                                    0x3fff7bfc582b
23725 #define regBIFPLR5_1_MSI_MSG_DATA_64_BASE_IDX                                                           5
23726 #define regBIFPLR5_1_SSID_CAP_LIST                                                                      0x3fff7bfc5830
23727 #define regBIFPLR5_1_SSID_CAP_LIST_BASE_IDX                                                             5
23728 #define regBIFPLR5_1_SSID_CAP                                                                           0x3fff7bfc5831
23729 #define regBIFPLR5_1_SSID_CAP_BASE_IDX                                                                  5
23730 #define regBIFPLR5_1_MSI_MAP_CAP_LIST                                                                   0x3fff7bfc5832
23731 #define regBIFPLR5_1_MSI_MAP_CAP_LIST_BASE_IDX                                                          5
23732 #define regBIFPLR5_1_MSI_MAP_CAP                                                                        0x3fff7bfc5832
23733 #define regBIFPLR5_1_MSI_MAP_CAP_BASE_IDX                                                               5
23734 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                                  0x3fff7bfc5840
23735 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                         5
23736 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC_HDR                                                           0x3fff7bfc5841
23737 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                                  5
23738 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC1                                                              0x3fff7bfc5842
23739 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                                     5
23740 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC2                                                              0x3fff7bfc5843
23741 #define regBIFPLR5_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                                     5
23742 #define regBIFPLR5_1_PCIE_VC_ENH_CAP_LIST                                                               0x3fff7bfc5844
23743 #define regBIFPLR5_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                                      5
23744 #define regBIFPLR5_1_PCIE_PORT_VC_CAP_REG1                                                              0x3fff7bfc5845
23745 #define regBIFPLR5_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                                     5
23746 #define regBIFPLR5_1_PCIE_PORT_VC_CAP_REG2                                                              0x3fff7bfc5846
23747 #define regBIFPLR5_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                                     5
23748 #define regBIFPLR5_1_PCIE_PORT_VC_CNTL                                                                  0x3fff7bfc5847
23749 #define regBIFPLR5_1_PCIE_PORT_VC_CNTL_BASE_IDX                                                         5
23750 #define regBIFPLR5_1_PCIE_PORT_VC_STATUS                                                                0x3fff7bfc5847
23751 #define regBIFPLR5_1_PCIE_PORT_VC_STATUS_BASE_IDX                                                       5
23752 #define regBIFPLR5_1_PCIE_VC0_RESOURCE_CAP                                                              0x3fff7bfc5848
23753 #define regBIFPLR5_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                                     5
23754 #define regBIFPLR5_1_PCIE_VC0_RESOURCE_CNTL                                                             0x3fff7bfc5849
23755 #define regBIFPLR5_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                                    5
23756 #define regBIFPLR5_1_PCIE_VC0_RESOURCE_STATUS                                                           0x3fff7bfc584a
23757 #define regBIFPLR5_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                                  5
23758 #define regBIFPLR5_1_PCIE_VC1_RESOURCE_CAP                                                              0x3fff7bfc584b
23759 #define regBIFPLR5_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                                     5
23760 #define regBIFPLR5_1_PCIE_VC1_RESOURCE_CNTL                                                             0x3fff7bfc584c
23761 #define regBIFPLR5_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                                    5
23762 #define regBIFPLR5_1_PCIE_VC1_RESOURCE_STATUS                                                           0x3fff7bfc584d
23763 #define regBIFPLR5_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                                  5
23764 #define regBIFPLR5_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                                   0x3fff7bfc5850
23765 #define regBIFPLR5_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                          5
23766 #define regBIFPLR5_1_PCIE_DEV_SERIAL_NUM_DW1                                                            0x3fff7bfc5851
23767 #define regBIFPLR5_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                                   5
23768 #define regBIFPLR5_1_PCIE_DEV_SERIAL_NUM_DW2                                                            0x3fff7bfc5852
23769 #define regBIFPLR5_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                                   5
23770 #define regBIFPLR5_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                                      0x3fff7bfc5854
23771 #define regBIFPLR5_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                             5
23772 #define regBIFPLR5_1_PCIE_UNCORR_ERR_STATUS                                                             0x3fff7bfc5855
23773 #define regBIFPLR5_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                                    5
23774 #define regBIFPLR5_1_PCIE_UNCORR_ERR_MASK                                                               0x3fff7bfc5856
23775 #define regBIFPLR5_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                                      5
23776 #define regBIFPLR5_1_PCIE_UNCORR_ERR_SEVERITY                                                           0x3fff7bfc5857
23777 #define regBIFPLR5_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                                  5
23778 #define regBIFPLR5_1_PCIE_CORR_ERR_STATUS                                                               0x3fff7bfc5858
23779 #define regBIFPLR5_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                                      5
23780 #define regBIFPLR5_1_PCIE_CORR_ERR_MASK                                                                 0x3fff7bfc5859
23781 #define regBIFPLR5_1_PCIE_CORR_ERR_MASK_BASE_IDX                                                        5
23782 #define regBIFPLR5_1_PCIE_ADV_ERR_CAP_CNTL                                                              0x3fff7bfc585a
23783 #define regBIFPLR5_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                                     5
23784 #define regBIFPLR5_1_PCIE_HDR_LOG0                                                                      0x3fff7bfc585b
23785 #define regBIFPLR5_1_PCIE_HDR_LOG0_BASE_IDX                                                             5
23786 #define regBIFPLR5_1_PCIE_HDR_LOG1                                                                      0x3fff7bfc585c
23787 #define regBIFPLR5_1_PCIE_HDR_LOG1_BASE_IDX                                                             5
23788 #define regBIFPLR5_1_PCIE_HDR_LOG2                                                                      0x3fff7bfc585d
23789 #define regBIFPLR5_1_PCIE_HDR_LOG2_BASE_IDX                                                             5
23790 #define regBIFPLR5_1_PCIE_HDR_LOG3                                                                      0x3fff7bfc585e
23791 #define regBIFPLR5_1_PCIE_HDR_LOG3_BASE_IDX                                                             5
23792 #define regBIFPLR5_1_PCIE_ROOT_ERR_CMD                                                                  0x3fff7bfc585f
23793 #define regBIFPLR5_1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                         5
23794 #define regBIFPLR5_1_PCIE_ROOT_ERR_STATUS                                                               0x3fff7bfc5860
23795 #define regBIFPLR5_1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                                      5
23796 #define regBIFPLR5_1_PCIE_ERR_SRC_ID                                                                    0x3fff7bfc5861
23797 #define regBIFPLR5_1_PCIE_ERR_SRC_ID_BASE_IDX                                                           5
23798 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG0                                                               0x3fff7bfc5862
23799 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                                      5
23800 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG1                                                               0x3fff7bfc5863
23801 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                                      5
23802 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG2                                                               0x3fff7bfc5864
23803 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                                      5
23804 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG3                                                               0x3fff7bfc5865
23805 #define regBIFPLR5_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                                      5
23806 #define regBIFPLR5_1_PCIE_SECONDARY_ENH_CAP_LIST                                                        0x3fff7bfc589c
23807 #define regBIFPLR5_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                               5
23808 #define regBIFPLR5_1_PCIE_LINK_CNTL3                                                                    0x3fff7bfc589d
23809 #define regBIFPLR5_1_PCIE_LINK_CNTL3_BASE_IDX                                                           5
23810 #define regBIFPLR5_1_PCIE_LANE_ERROR_STATUS                                                             0x3fff7bfc589e
23811 #define regBIFPLR5_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                                    5
23812 #define regBIFPLR5_1_PCIE_LANE_0_EQUALIZATION_CNTL                                                      0x3fff7bfc589f
23813 #define regBIFPLR5_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                             5
23814 #define regBIFPLR5_1_PCIE_LANE_1_EQUALIZATION_CNTL                                                      0x3fff7bfc589f
23815 #define regBIFPLR5_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                             5
23816 #define regBIFPLR5_1_PCIE_LANE_2_EQUALIZATION_CNTL                                                      0x3fff7bfc58a0
23817 #define regBIFPLR5_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                             5
23818 #define regBIFPLR5_1_PCIE_LANE_3_EQUALIZATION_CNTL                                                      0x3fff7bfc58a0
23819 #define regBIFPLR5_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                             5
23820 #define regBIFPLR5_1_PCIE_LANE_4_EQUALIZATION_CNTL                                                      0x3fff7bfc58a1
23821 #define regBIFPLR5_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                             5
23822 #define regBIFPLR5_1_PCIE_LANE_5_EQUALIZATION_CNTL                                                      0x3fff7bfc58a1
23823 #define regBIFPLR5_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                             5
23824 #define regBIFPLR5_1_PCIE_LANE_6_EQUALIZATION_CNTL                                                      0x3fff7bfc58a2
23825 #define regBIFPLR5_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                             5
23826 #define regBIFPLR5_1_PCIE_LANE_7_EQUALIZATION_CNTL                                                      0x3fff7bfc58a2
23827 #define regBIFPLR5_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                             5
23828 #define regBIFPLR5_1_PCIE_LANE_8_EQUALIZATION_CNTL                                                      0x3fff7bfc58a3
23829 #define regBIFPLR5_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                             5
23830 #define regBIFPLR5_1_PCIE_LANE_9_EQUALIZATION_CNTL                                                      0x3fff7bfc58a3
23831 #define regBIFPLR5_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                             5
23832 #define regBIFPLR5_1_PCIE_LANE_10_EQUALIZATION_CNTL                                                     0x3fff7bfc58a4
23833 #define regBIFPLR5_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                            5
23834 #define regBIFPLR5_1_PCIE_LANE_11_EQUALIZATION_CNTL                                                     0x3fff7bfc58a4
23835 #define regBIFPLR5_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                            5
23836 #define regBIFPLR5_1_PCIE_LANE_12_EQUALIZATION_CNTL                                                     0x3fff7bfc58a5
23837 #define regBIFPLR5_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                            5
23838 #define regBIFPLR5_1_PCIE_LANE_13_EQUALIZATION_CNTL                                                     0x3fff7bfc58a5
23839 #define regBIFPLR5_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                            5
23840 #define regBIFPLR5_1_PCIE_LANE_14_EQUALIZATION_CNTL                                                     0x3fff7bfc58a6
23841 #define regBIFPLR5_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                            5
23842 #define regBIFPLR5_1_PCIE_LANE_15_EQUALIZATION_CNTL                                                     0x3fff7bfc58a6
23843 #define regBIFPLR5_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                            5
23844 #define regBIFPLR5_1_PCIE_ACS_ENH_CAP_LIST                                                              0x3fff7bfc58a8
23845 #define regBIFPLR5_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                                     5
23846 #define regBIFPLR5_1_PCIE_ACS_CAP                                                                       0x3fff7bfc58a9
23847 #define regBIFPLR5_1_PCIE_ACS_CAP_BASE_IDX                                                              5
23848 #define regBIFPLR5_1_PCIE_ACS_CNTL                                                                      0x3fff7bfc58a9
23849 #define regBIFPLR5_1_PCIE_ACS_CNTL_BASE_IDX                                                             5
23850 #define regBIFPLR5_1_PCIE_MC_ENH_CAP_LIST                                                               0x3fff7bfc58bc
23851 #define regBIFPLR5_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                                      5
23852 #define regBIFPLR5_1_PCIE_MC_CAP                                                                        0x3fff7bfc58bd
23853 #define regBIFPLR5_1_PCIE_MC_CAP_BASE_IDX                                                               5
23854 #define regBIFPLR5_1_PCIE_MC_CNTL                                                                       0x3fff7bfc58bd
23855 #define regBIFPLR5_1_PCIE_MC_CNTL_BASE_IDX                                                              5
23856 #define regBIFPLR5_1_PCIE_MC_ADDR0                                                                      0x3fff7bfc58be
23857 #define regBIFPLR5_1_PCIE_MC_ADDR0_BASE_IDX                                                             5
23858 #define regBIFPLR5_1_PCIE_MC_ADDR1                                                                      0x3fff7bfc58bf
23859 #define regBIFPLR5_1_PCIE_MC_ADDR1_BASE_IDX                                                             5
23860 #define regBIFPLR5_1_PCIE_MC_RCV0                                                                       0x3fff7bfc58c0
23861 #define regBIFPLR5_1_PCIE_MC_RCV0_BASE_IDX                                                              5
23862 #define regBIFPLR5_1_PCIE_MC_RCV1                                                                       0x3fff7bfc58c1
23863 #define regBIFPLR5_1_PCIE_MC_RCV1_BASE_IDX                                                              5
23864 #define regBIFPLR5_1_PCIE_MC_BLOCK_ALL0                                                                 0x3fff7bfc58c2
23865 #define regBIFPLR5_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                                        5
23866 #define regBIFPLR5_1_PCIE_MC_BLOCK_ALL1                                                                 0x3fff7bfc58c3
23867 #define regBIFPLR5_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                                        5
23868 #define regBIFPLR5_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                                       0x3fff7bfc58c4
23869 #define regBIFPLR5_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                              5
23870 #define regBIFPLR5_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                                       0x3fff7bfc58c5
23871 #define regBIFPLR5_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                              5
23872 #define regBIFPLR5_1_PCIE_MC_OVERLAY_BAR0                                                               0x3fff7bfc58c6
23873 #define regBIFPLR5_1_PCIE_MC_OVERLAY_BAR0_BASE_IDX                                                      5
23874 #define regBIFPLR5_1_PCIE_MC_OVERLAY_BAR1                                                               0x3fff7bfc58c7
23875 #define regBIFPLR5_1_PCIE_MC_OVERLAY_BAR1_BASE_IDX                                                      5
23876 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CAP_LIST                                                            0x3fff7bfc58dc
23877 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CAP_LIST_BASE_IDX                                                   5
23878 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CAP                                                                 0x3fff7bfc58dd
23879 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CAP_BASE_IDX                                                        5
23880 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CNTL                                                                0x3fff7bfc58de
23881 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CNTL_BASE_IDX                                                       5
23882 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CNTL2                                                               0x3fff7bfc58df
23883 #define regBIFPLR5_1_PCIE_L1_PM_SUB_CNTL2_BASE_IDX                                                      5
23884 #define regBIFPLR5_1_PCIE_DPC_ENH_CAP_LIST                                                              0x3fff7bfc58e0
23885 #define regBIFPLR5_1_PCIE_DPC_ENH_CAP_LIST_BASE_IDX                                                     5
23886 #define regBIFPLR5_1_PCIE_DPC_CAP_LIST                                                                  0x3fff7bfc58e1
23887 #define regBIFPLR5_1_PCIE_DPC_CAP_LIST_BASE_IDX                                                         5
23888 #define regBIFPLR5_1_PCIE_DPC_CNTL                                                                      0x3fff7bfc58e1
23889 #define regBIFPLR5_1_PCIE_DPC_CNTL_BASE_IDX                                                             5
23890 #define regBIFPLR5_1_PCIE_DPC_STATUS                                                                    0x3fff7bfc58e2
23891 #define regBIFPLR5_1_PCIE_DPC_STATUS_BASE_IDX                                                           5
23892 #define regBIFPLR5_1_PCIE_DPC_ERROR_SOURCE_ID                                                           0x3fff7bfc58e2
23893 #define regBIFPLR5_1_PCIE_DPC_ERROR_SOURCE_ID_BASE_IDX                                                  5
23894 #define regBIFPLR5_1_PCIE_RP_PIO_STATUS                                                                 0x3fff7bfc58e3
23895 #define regBIFPLR5_1_PCIE_RP_PIO_STATUS_BASE_IDX                                                        5
23896 #define regBIFPLR5_1_PCIE_RP_PIO_MASK                                                                   0x3fff7bfc58e4
23897 #define regBIFPLR5_1_PCIE_RP_PIO_MASK_BASE_IDX                                                          5
23898 #define regBIFPLR5_1_PCIE_RP_PIO_SEVERITY                                                               0x3fff7bfc58e5
23899 #define regBIFPLR5_1_PCIE_RP_PIO_SEVERITY_BASE_IDX                                                      5
23900 #define regBIFPLR5_1_PCIE_RP_PIO_SYSERROR                                                               0x3fff7bfc58e6
23901 #define regBIFPLR5_1_PCIE_RP_PIO_SYSERROR_BASE_IDX                                                      5
23902 #define regBIFPLR5_1_PCIE_RP_PIO_EXCEPTION                                                              0x3fff7bfc58e7
23903 #define regBIFPLR5_1_PCIE_RP_PIO_EXCEPTION_BASE_IDX                                                     5
23904 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG0                                                               0x3fff7bfc58e8
23905 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG0_BASE_IDX                                                      5
23906 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG1                                                               0x3fff7bfc58e9
23907 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG1_BASE_IDX                                                      5
23908 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG2                                                               0x3fff7bfc58ea
23909 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG2_BASE_IDX                                                      5
23910 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG3                                                               0x3fff7bfc58eb
23911 #define regBIFPLR5_1_PCIE_RP_PIO_HDR_LOG3_BASE_IDX                                                      5
23912 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG0                                                            0x3fff7bfc58ed
23913 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG0_BASE_IDX                                                   5
23914 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG1                                                            0x3fff7bfc58ee
23915 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG1_BASE_IDX                                                   5
23916 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG2                                                            0x3fff7bfc58ef
23917 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG2_BASE_IDX                                                   5
23918 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG3                                                            0x3fff7bfc58f0
23919 #define regBIFPLR5_1_PCIE_RP_PIO_PREFIX_LOG3_BASE_IDX                                                   5
23920 #define regBIFPLR5_1_PCIE_ESM_CAP_LIST                                                                  0x3fff7bfc58f1
23921 #define regBIFPLR5_1_PCIE_ESM_CAP_LIST_BASE_IDX                                                         5
23922 #define regBIFPLR5_1_PCIE_ESM_HEADER_1                                                                  0x3fff7bfc58f2
23923 #define regBIFPLR5_1_PCIE_ESM_HEADER_1_BASE_IDX                                                         5
23924 #define regBIFPLR5_1_PCIE_ESM_HEADER_2                                                                  0x3fff7bfc58f3
23925 #define regBIFPLR5_1_PCIE_ESM_HEADER_2_BASE_IDX                                                         5
23926 #define regBIFPLR5_1_PCIE_ESM_STATUS                                                                    0x3fff7bfc58f3
23927 #define regBIFPLR5_1_PCIE_ESM_STATUS_BASE_IDX                                                           5
23928 #define regBIFPLR5_1_PCIE_ESM_CTRL                                                                      0x3fff7bfc58f4
23929 #define regBIFPLR5_1_PCIE_ESM_CTRL_BASE_IDX                                                             5
23930 #define regBIFPLR5_1_PCIE_ESM_CAP_1                                                                     0x3fff7bfc58f5
23931 #define regBIFPLR5_1_PCIE_ESM_CAP_1_BASE_IDX                                                            5
23932 #define regBIFPLR5_1_PCIE_ESM_CAP_2                                                                     0x3fff7bfc58f6
23933 #define regBIFPLR5_1_PCIE_ESM_CAP_2_BASE_IDX                                                            5
23934 #define regBIFPLR5_1_PCIE_ESM_CAP_3                                                                     0x3fff7bfc58f7
23935 #define regBIFPLR5_1_PCIE_ESM_CAP_3_BASE_IDX                                                            5
23936 #define regBIFPLR5_1_PCIE_ESM_CAP_4                                                                     0x3fff7bfc58f8
23937 #define regBIFPLR5_1_PCIE_ESM_CAP_4_BASE_IDX                                                            5
23938 #define regBIFPLR5_1_PCIE_ESM_CAP_5                                                                     0x3fff7bfc58f9
23939 #define regBIFPLR5_1_PCIE_ESM_CAP_5_BASE_IDX                                                            5
23940 #define regBIFPLR5_1_PCIE_ESM_CAP_6                                                                     0x3fff7bfc58fa
23941 #define regBIFPLR5_1_PCIE_ESM_CAP_6_BASE_IDX                                                            5
23942 #define regBIFPLR5_1_PCIE_ESM_CAP_7                                                                     0x3fff7bfc58fb
23943 #define regBIFPLR5_1_PCIE_ESM_CAP_7_BASE_IDX                                                            5
23944 #define regBIFPLR5_1_PCIE_DLF_ENH_CAP_LIST                                                              0x3fff7bfc5900
23945 #define regBIFPLR5_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                                     5
23946 #define regBIFPLR5_1_DATA_LINK_FEATURE_CAP                                                              0x3fff7bfc5901
23947 #define regBIFPLR5_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                                     5
23948 #define regBIFPLR5_1_DATA_LINK_FEATURE_STATUS                                                           0x3fff7bfc5902
23949 #define regBIFPLR5_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                                  5
23950 #define regBIFPLR5_1_PCIE_PHY_16GT_ENH_CAP_LIST                                                         0x3fff7bfc5904
23951 #define regBIFPLR5_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                                5
23952 #define regBIFPLR5_1_LINK_CAP_16GT                                                                      0x3fff7bfc5905
23953 #define regBIFPLR5_1_LINK_CAP_16GT_BASE_IDX                                                             5
23954 #define regBIFPLR5_1_LINK_CNTL_16GT                                                                     0x3fff7bfc5906
23955 #define regBIFPLR5_1_LINK_CNTL_16GT_BASE_IDX                                                            5
23956 #define regBIFPLR5_1_LINK_STATUS_16GT                                                                   0x3fff7bfc5907
23957 #define regBIFPLR5_1_LINK_STATUS_16GT_BASE_IDX                                                          5
23958 #define regBIFPLR5_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                                  0x3fff7bfc5908
23959 #define regBIFPLR5_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                         5
23960 #define regBIFPLR5_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                                   0x3fff7bfc5909
23961 #define regBIFPLR5_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
23962 #define regBIFPLR5_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                                   0x3fff7bfc590a
23963 #define regBIFPLR5_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                          5
23964 #define regBIFPLR5_1_LANE_0_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590c
23965 #define regBIFPLR5_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23966 #define regBIFPLR5_1_LANE_1_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590c
23967 #define regBIFPLR5_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23968 #define regBIFPLR5_1_LANE_2_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590c
23969 #define regBIFPLR5_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23970 #define regBIFPLR5_1_LANE_3_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590c
23971 #define regBIFPLR5_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23972 #define regBIFPLR5_1_LANE_4_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590d
23973 #define regBIFPLR5_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23974 #define regBIFPLR5_1_LANE_5_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590d
23975 #define regBIFPLR5_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23976 #define regBIFPLR5_1_LANE_6_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590d
23977 #define regBIFPLR5_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23978 #define regBIFPLR5_1_LANE_7_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590d
23979 #define regBIFPLR5_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23980 #define regBIFPLR5_1_LANE_8_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590e
23981 #define regBIFPLR5_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23982 #define regBIFPLR5_1_LANE_9_EQUALIZATION_CNTL_16GT                                                      0x3fff7bfc590e
23983 #define regBIFPLR5_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                             5
23984 #define regBIFPLR5_1_LANE_10_EQUALIZATION_CNTL_16GT                                                     0x3fff7bfc590e
23985 #define regBIFPLR5_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
23986 #define regBIFPLR5_1_LANE_11_EQUALIZATION_CNTL_16GT                                                     0x3fff7bfc590e
23987 #define regBIFPLR5_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
23988 #define regBIFPLR5_1_LANE_12_EQUALIZATION_CNTL_16GT                                                     0x3fff7bfc590f
23989 #define regBIFPLR5_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
23990 #define regBIFPLR5_1_LANE_13_EQUALIZATION_CNTL_16GT                                                     0x3fff7bfc590f
23991 #define regBIFPLR5_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
23992 #define regBIFPLR5_1_LANE_14_EQUALIZATION_CNTL_16GT                                                     0x3fff7bfc590f
23993 #define regBIFPLR5_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
23994 #define regBIFPLR5_1_LANE_15_EQUALIZATION_CNTL_16GT                                                     0x3fff7bfc590f
23995 #define regBIFPLR5_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                            5
23996 #define regBIFPLR5_1_PCIE_MARGINING_ENH_CAP_LIST                                                        0x3fff7bfc5910
23997 #define regBIFPLR5_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                               5
23998 #define regBIFPLR5_1_MARGINING_PORT_CAP                                                                 0x3fff7bfc5911
23999 #define regBIFPLR5_1_MARGINING_PORT_CAP_BASE_IDX                                                        5
24000 #define regBIFPLR5_1_MARGINING_PORT_STATUS                                                              0x3fff7bfc5911
24001 #define regBIFPLR5_1_MARGINING_PORT_STATUS_BASE_IDX                                                     5
24002 #define regBIFPLR5_1_LANE_0_MARGINING_LANE_CNTL                                                         0x3fff7bfc5912
24003 #define regBIFPLR5_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                                5
24004 #define regBIFPLR5_1_LANE_0_MARGINING_LANE_STATUS                                                       0x3fff7bfc5912
24005 #define regBIFPLR5_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                              5
24006 #define regBIFPLR5_1_LANE_1_MARGINING_LANE_CNTL                                                         0x3fff7bfc5913
24007 #define regBIFPLR5_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                                5
24008 #define regBIFPLR5_1_LANE_1_MARGINING_LANE_STATUS                                                       0x3fff7bfc5913
24009 #define regBIFPLR5_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                              5
24010 #define regBIFPLR5_1_LANE_2_MARGINING_LANE_CNTL                                                         0x3fff7bfc5914
24011 #define regBIFPLR5_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                                5
24012 #define regBIFPLR5_1_LANE_2_MARGINING_LANE_STATUS                                                       0x3fff7bfc5914
24013 #define regBIFPLR5_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                              5
24014 #define regBIFPLR5_1_LANE_3_MARGINING_LANE_CNTL                                                         0x3fff7bfc5915
24015 #define regBIFPLR5_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                                5
24016 #define regBIFPLR5_1_LANE_3_MARGINING_LANE_STATUS                                                       0x3fff7bfc5915
24017 #define regBIFPLR5_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                              5
24018 #define regBIFPLR5_1_LANE_4_MARGINING_LANE_CNTL                                                         0x3fff7bfc5916
24019 #define regBIFPLR5_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                                5
24020 #define regBIFPLR5_1_LANE_4_MARGINING_LANE_STATUS                                                       0x3fff7bfc5916
24021 #define regBIFPLR5_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                              5
24022 #define regBIFPLR5_1_LANE_5_MARGINING_LANE_CNTL                                                         0x3fff7bfc5917
24023 #define regBIFPLR5_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                                5
24024 #define regBIFPLR5_1_LANE_5_MARGINING_LANE_STATUS                                                       0x3fff7bfc5917
24025 #define regBIFPLR5_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                              5
24026 #define regBIFPLR5_1_LANE_6_MARGINING_LANE_CNTL                                                         0x3fff7bfc5918
24027 #define regBIFPLR5_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                                5
24028 #define regBIFPLR5_1_LANE_6_MARGINING_LANE_STATUS                                                       0x3fff7bfc5918
24029 #define regBIFPLR5_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                              5
24030 #define regBIFPLR5_1_LANE_7_MARGINING_LANE_CNTL                                                         0x3fff7bfc5919
24031 #define regBIFPLR5_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                                5
24032 #define regBIFPLR5_1_LANE_7_MARGINING_LANE_STATUS                                                       0x3fff7bfc5919
24033 #define regBIFPLR5_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                              5
24034 #define regBIFPLR5_1_LANE_8_MARGINING_LANE_CNTL                                                         0x3fff7bfc591a
24035 #define regBIFPLR5_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                                5
24036 #define regBIFPLR5_1_LANE_8_MARGINING_LANE_STATUS                                                       0x3fff7bfc591a
24037 #define regBIFPLR5_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                              5
24038 #define regBIFPLR5_1_LANE_9_MARGINING_LANE_CNTL                                                         0x3fff7bfc591b
24039 #define regBIFPLR5_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                                5
24040 #define regBIFPLR5_1_LANE_9_MARGINING_LANE_STATUS                                                       0x3fff7bfc591b
24041 #define regBIFPLR5_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                              5
24042 #define regBIFPLR5_1_LANE_10_MARGINING_LANE_CNTL                                                        0x3fff7bfc591c
24043 #define regBIFPLR5_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                               5
24044 #define regBIFPLR5_1_LANE_10_MARGINING_LANE_STATUS                                                      0x3fff7bfc591c
24045 #define regBIFPLR5_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                             5
24046 #define regBIFPLR5_1_LANE_11_MARGINING_LANE_CNTL                                                        0x3fff7bfc591d
24047 #define regBIFPLR5_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                               5
24048 #define regBIFPLR5_1_LANE_11_MARGINING_LANE_STATUS                                                      0x3fff7bfc591d
24049 #define regBIFPLR5_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                             5
24050 #define regBIFPLR5_1_LANE_12_MARGINING_LANE_CNTL                                                        0x3fff7bfc591e
24051 #define regBIFPLR5_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                               5
24052 #define regBIFPLR5_1_LANE_12_MARGINING_LANE_STATUS                                                      0x3fff7bfc591e
24053 #define regBIFPLR5_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                             5
24054 #define regBIFPLR5_1_LANE_13_MARGINING_LANE_CNTL                                                        0x3fff7bfc591f
24055 #define regBIFPLR5_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                               5
24056 #define regBIFPLR5_1_LANE_13_MARGINING_LANE_STATUS                                                      0x3fff7bfc591f
24057 #define regBIFPLR5_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                             5
24058 #define regBIFPLR5_1_LANE_14_MARGINING_LANE_CNTL                                                        0x3fff7bfc5920
24059 #define regBIFPLR5_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                               5
24060 #define regBIFPLR5_1_LANE_14_MARGINING_LANE_STATUS                                                      0x3fff7bfc5920
24061 #define regBIFPLR5_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                             5
24062 #define regBIFPLR5_1_LANE_15_MARGINING_LANE_CNTL                                                        0x3fff7bfc5921
24063 #define regBIFPLR5_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                               5
24064 #define regBIFPLR5_1_LANE_15_MARGINING_LANE_STATUS                                                      0x3fff7bfc5921
24065 #define regBIFPLR5_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                             5
24066 #define regBIFPLR5_1_PCIE_CCIX_CAP_LIST                                                                 0x3fff7bfc5922
24067 #define regBIFPLR5_1_PCIE_CCIX_CAP_LIST_BASE_IDX                                                        5
24068 #define regBIFPLR5_1_PCIE_CCIX_HEADER_1                                                                 0x3fff7bfc5923
24069 #define regBIFPLR5_1_PCIE_CCIX_HEADER_1_BASE_IDX                                                        5
24070 #define regBIFPLR5_1_PCIE_CCIX_HEADER_2                                                                 0x3fff7bfc5924
24071 #define regBIFPLR5_1_PCIE_CCIX_HEADER_2_BASE_IDX                                                        5
24072 #define regBIFPLR5_1_PCIE_CCIX_CAP                                                                      0x3fff7bfc5924
24073 #define regBIFPLR5_1_PCIE_CCIX_CAP_BASE_IDX                                                             5
24074 #define regBIFPLR5_1_PCIE_CCIX_ESM_REQD_CAP                                                             0x3fff7bfc5925
24075 #define regBIFPLR5_1_PCIE_CCIX_ESM_REQD_CAP_BASE_IDX                                                    5
24076 #define regBIFPLR5_1_PCIE_CCIX_ESM_OPTL_CAP                                                             0x3fff7bfc5926
24077 #define regBIFPLR5_1_PCIE_CCIX_ESM_OPTL_CAP_BASE_IDX                                                    5
24078 #define regBIFPLR5_1_PCIE_CCIX_ESM_STATUS                                                               0x3fff7bfc5927
24079 #define regBIFPLR5_1_PCIE_CCIX_ESM_STATUS_BASE_IDX                                                      5
24080 #define regBIFPLR5_1_PCIE_CCIX_ESM_CNTL                                                                 0x3fff7bfc5928
24081 #define regBIFPLR5_1_PCIE_CCIX_ESM_CNTL_BASE_IDX                                                        5
24082 #define regBIFPLR5_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc5929
24083 #define regBIFPLR5_1_ESM_LANE_0_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24084 #define regBIFPLR5_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc5929
24085 #define regBIFPLR5_1_ESM_LANE_1_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24086 #define regBIFPLR5_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc5929
24087 #define regBIFPLR5_1_ESM_LANE_2_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24088 #define regBIFPLR5_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc5929
24089 #define regBIFPLR5_1_ESM_LANE_3_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24090 #define regBIFPLR5_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc592a
24091 #define regBIFPLR5_1_ESM_LANE_4_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24092 #define regBIFPLR5_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc592a
24093 #define regBIFPLR5_1_ESM_LANE_5_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24094 #define regBIFPLR5_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc592a
24095 #define regBIFPLR5_1_ESM_LANE_6_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24096 #define regBIFPLR5_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc592a
24097 #define regBIFPLR5_1_ESM_LANE_7_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24098 #define regBIFPLR5_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc592b
24099 #define regBIFPLR5_1_ESM_LANE_8_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24100 #define regBIFPLR5_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT                                                  0x3fff7bfc592b
24101 #define regBIFPLR5_1_ESM_LANE_9_EQUALIZATION_CNTL_20GT_BASE_IDX                                         5
24102 #define regBIFPLR5_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT                                                 0x3fff7bfc592b
24103 #define regBIFPLR5_1_ESM_LANE_10_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
24104 #define regBIFPLR5_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT                                                 0x3fff7bfc592b
24105 #define regBIFPLR5_1_ESM_LANE_11_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
24106 #define regBIFPLR5_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT                                                 0x3fff7bfc592c
24107 #define regBIFPLR5_1_ESM_LANE_12_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
24108 #define regBIFPLR5_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT                                                 0x3fff7bfc592c
24109 #define regBIFPLR5_1_ESM_LANE_13_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
24110 #define regBIFPLR5_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT                                                 0x3fff7bfc592c
24111 #define regBIFPLR5_1_ESM_LANE_14_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
24112 #define regBIFPLR5_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT                                                 0x3fff7bfc592c
24113 #define regBIFPLR5_1_ESM_LANE_15_EQUALIZATION_CNTL_20GT_BASE_IDX                                        5
24114 #define regBIFPLR5_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592d
24115 #define regBIFPLR5_1_ESM_LANE_0_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24116 #define regBIFPLR5_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592d
24117 #define regBIFPLR5_1_ESM_LANE_1_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24118 #define regBIFPLR5_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592d
24119 #define regBIFPLR5_1_ESM_LANE_2_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24120 #define regBIFPLR5_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592d
24121 #define regBIFPLR5_1_ESM_LANE_3_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24122 #define regBIFPLR5_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592e
24123 #define regBIFPLR5_1_ESM_LANE_4_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24124 #define regBIFPLR5_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592e
24125 #define regBIFPLR5_1_ESM_LANE_5_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24126 #define regBIFPLR5_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592e
24127 #define regBIFPLR5_1_ESM_LANE_6_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24128 #define regBIFPLR5_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592e
24129 #define regBIFPLR5_1_ESM_LANE_7_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24130 #define regBIFPLR5_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592f
24131 #define regBIFPLR5_1_ESM_LANE_8_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24132 #define regBIFPLR5_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT                                                  0x3fff7bfc592f
24133 #define regBIFPLR5_1_ESM_LANE_9_EQUALIZATION_CNTL_25GT_BASE_IDX                                         5
24134 #define regBIFPLR5_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT                                                 0x3fff7bfc592f
24135 #define regBIFPLR5_1_ESM_LANE_10_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
24136 #define regBIFPLR5_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT                                                 0x3fff7bfc592f
24137 #define regBIFPLR5_1_ESM_LANE_11_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
24138 #define regBIFPLR5_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT                                                 0x3fff7bfc5930
24139 #define regBIFPLR5_1_ESM_LANE_12_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
24140 #define regBIFPLR5_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT                                                 0x3fff7bfc5930
24141 #define regBIFPLR5_1_ESM_LANE_13_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
24142 #define regBIFPLR5_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT                                                 0x3fff7bfc5930
24143 #define regBIFPLR5_1_ESM_LANE_14_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
24144 #define regBIFPLR5_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT                                                 0x3fff7bfc5930
24145 #define regBIFPLR5_1_ESM_LANE_15_EQUALIZATION_CNTL_25GT_BASE_IDX                                        5
24146 #define regBIFPLR5_1_PCIE_CCIX_TRANS_CAP                                                                0x3fff7bfc5931
24147 #define regBIFPLR5_1_PCIE_CCIX_TRANS_CAP_BASE_IDX                                                       5
24148 #define regBIFPLR5_1_PCIE_CCIX_TRANS_CNTL                                                               0x3fff7bfc5932
24149 #define regBIFPLR5_1_PCIE_CCIX_TRANS_CNTL_BASE_IDX                                                      5
24150 #define regBIFPLR5_1_LINK_CAP_32GT                                                                      0x3fff7bfc5941
24151 #define regBIFPLR5_1_LINK_CAP_32GT_BASE_IDX                                                             5
24152 #define regBIFPLR5_1_LINK_CNTL_32GT                                                                     0x3fff7bfc5942
24153 #define regBIFPLR5_1_LINK_CNTL_32GT_BASE_IDX                                                            5
24154 #define regBIFPLR5_1_LINK_STATUS_32GT                                                                   0x3fff7bfc5943
24155 #define regBIFPLR5_1_LINK_STATUS_32GT_BASE_IDX                                                          5
24156 
24157 
24158 // addressBlock: nbio_nbif0_bif_cfg_dev0_rc_bifcfgdecp
24159 // base address: 0xfffe00041000
24160 #define regBIF_CFG_DEV0_RC1_VENDOR_ID                                                                   0x3fff7bfd0400
24161 #define regBIF_CFG_DEV0_RC1_VENDOR_ID_BASE_IDX                                                          5
24162 #define regBIF_CFG_DEV0_RC1_DEVICE_ID                                                                   0x3fff7bfd0400
24163 #define regBIF_CFG_DEV0_RC1_DEVICE_ID_BASE_IDX                                                          5
24164 #define regBIF_CFG_DEV0_RC1_COMMAND                                                                     0x3fff7bfd0401
24165 #define regBIF_CFG_DEV0_RC1_COMMAND_BASE_IDX                                                            5
24166 #define regBIF_CFG_DEV0_RC1_STATUS                                                                      0x3fff7bfd0401
24167 #define regBIF_CFG_DEV0_RC1_STATUS_BASE_IDX                                                             5
24168 #define regBIF_CFG_DEV0_RC1_REVISION_ID                                                                 0x3fff7bfd0402
24169 #define regBIF_CFG_DEV0_RC1_REVISION_ID_BASE_IDX                                                        5
24170 #define regBIF_CFG_DEV0_RC1_PROG_INTERFACE                                                              0x3fff7bfd0402
24171 #define regBIF_CFG_DEV0_RC1_PROG_INTERFACE_BASE_IDX                                                     5
24172 #define regBIF_CFG_DEV0_RC1_SUB_CLASS                                                                   0x3fff7bfd0402
24173 #define regBIF_CFG_DEV0_RC1_SUB_CLASS_BASE_IDX                                                          5
24174 #define regBIF_CFG_DEV0_RC1_BASE_CLASS                                                                  0x3fff7bfd0402
24175 #define regBIF_CFG_DEV0_RC1_BASE_CLASS_BASE_IDX                                                         5
24176 #define regBIF_CFG_DEV0_RC1_CACHE_LINE                                                                  0x3fff7bfd0403
24177 #define regBIF_CFG_DEV0_RC1_CACHE_LINE_BASE_IDX                                                         5
24178 #define regBIF_CFG_DEV0_RC1_LATENCY                                                                     0x3fff7bfd0403
24179 #define regBIF_CFG_DEV0_RC1_LATENCY_BASE_IDX                                                            5
24180 #define regBIF_CFG_DEV0_RC1_HEADER                                                                      0x3fff7bfd0403
24181 #define regBIF_CFG_DEV0_RC1_HEADER_BASE_IDX                                                             5
24182 #define regBIF_CFG_DEV0_RC1_BIST                                                                        0x3fff7bfd0403
24183 #define regBIF_CFG_DEV0_RC1_BIST_BASE_IDX                                                               5
24184 #define regBIF_CFG_DEV0_RC1_BASE_ADDR_1                                                                 0x3fff7bfd0404
24185 #define regBIF_CFG_DEV0_RC1_BASE_ADDR_1_BASE_IDX                                                        5
24186 #define regBIF_CFG_DEV0_RC1_BASE_ADDR_2                                                                 0x3fff7bfd0405
24187 #define regBIF_CFG_DEV0_RC1_BASE_ADDR_2_BASE_IDX                                                        5
24188 #define regBIF_CFG_DEV0_RC1_SUB_BUS_NUMBER_LATENCY                                                      0x3fff7bfd0406
24189 #define regBIF_CFG_DEV0_RC1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                             5
24190 #define regBIF_CFG_DEV0_RC1_IO_BASE_LIMIT                                                               0x3fff7bfd0407
24191 #define regBIF_CFG_DEV0_RC1_IO_BASE_LIMIT_BASE_IDX                                                      5
24192 #define regBIF_CFG_DEV0_RC1_SECONDARY_STATUS                                                            0x3fff7bfd0407
24193 #define regBIF_CFG_DEV0_RC1_SECONDARY_STATUS_BASE_IDX                                                   5
24194 #define regBIF_CFG_DEV0_RC1_MEM_BASE_LIMIT                                                              0x3fff7bfd0408
24195 #define regBIF_CFG_DEV0_RC1_MEM_BASE_LIMIT_BASE_IDX                                                     5
24196 #define regBIF_CFG_DEV0_RC1_PREF_BASE_LIMIT                                                             0x3fff7bfd0409
24197 #define regBIF_CFG_DEV0_RC1_PREF_BASE_LIMIT_BASE_IDX                                                    5
24198 #define regBIF_CFG_DEV0_RC1_PREF_BASE_UPPER                                                             0x3fff7bfd040a
24199 #define regBIF_CFG_DEV0_RC1_PREF_BASE_UPPER_BASE_IDX                                                    5
24200 #define regBIF_CFG_DEV0_RC1_PREF_LIMIT_UPPER                                                            0x3fff7bfd040b
24201 #define regBIF_CFG_DEV0_RC1_PREF_LIMIT_UPPER_BASE_IDX                                                   5
24202 #define regBIF_CFG_DEV0_RC1_IO_BASE_LIMIT_HI                                                            0x3fff7bfd040c
24203 #define regBIF_CFG_DEV0_RC1_IO_BASE_LIMIT_HI_BASE_IDX                                                   5
24204 #define regBIF_CFG_DEV0_RC1_CAP_PTR                                                                     0x3fff7bfd040d
24205 #define regBIF_CFG_DEV0_RC1_CAP_PTR_BASE_IDX                                                            5
24206 #define regBIF_CFG_DEV0_RC1_ROM_BASE_ADDR                                                               0x3fff7bfd040e
24207 #define regBIF_CFG_DEV0_RC1_ROM_BASE_ADDR_BASE_IDX                                                      5
24208 #define regBIF_CFG_DEV0_RC1_INTERRUPT_LINE                                                              0x3fff7bfd040f
24209 #define regBIF_CFG_DEV0_RC1_INTERRUPT_LINE_BASE_IDX                                                     5
24210 #define regBIF_CFG_DEV0_RC1_INTERRUPT_PIN                                                               0x3fff7bfd040f
24211 #define regBIF_CFG_DEV0_RC1_INTERRUPT_PIN_BASE_IDX                                                      5
24212 #define regBIF_CFG_DEV0_RC1_IRQ_BRIDGE_CNTL                                                             0x3fff7bfd040f
24213 #define regBIF_CFG_DEV0_RC1_IRQ_BRIDGE_CNTL_BASE_IDX                                                    5
24214 #define regBIF_CFG_DEV0_RC1_EXT_BRIDGE_CNTL                                                             0x3fff7bfd0410
24215 #define regBIF_CFG_DEV0_RC1_EXT_BRIDGE_CNTL_BASE_IDX                                                    5
24216 #define regBIF_CFG_DEV0_RC1_PMI_CAP_LIST                                                                0x3fff7bfd0414
24217 #define regBIF_CFG_DEV0_RC1_PMI_CAP_LIST_BASE_IDX                                                       5
24218 #define regBIF_CFG_DEV0_RC1_PMI_CAP                                                                     0x3fff7bfd0414
24219 #define regBIF_CFG_DEV0_RC1_PMI_CAP_BASE_IDX                                                            5
24220 #define regBIF_CFG_DEV0_RC1_PMI_STATUS_CNTL                                                             0x3fff7bfd0415
24221 #define regBIF_CFG_DEV0_RC1_PMI_STATUS_CNTL_BASE_IDX                                                    5
24222 #define regBIF_CFG_DEV0_RC1_PCIE_CAP_LIST                                                               0x3fff7bfd0416
24223 #define regBIF_CFG_DEV0_RC1_PCIE_CAP_LIST_BASE_IDX                                                      5
24224 #define regBIF_CFG_DEV0_RC1_PCIE_CAP                                                                    0x3fff7bfd0416
24225 #define regBIF_CFG_DEV0_RC1_PCIE_CAP_BASE_IDX                                                           5
24226 #define regBIF_CFG_DEV0_RC1_DEVICE_CAP                                                                  0x3fff7bfd0417
24227 #define regBIF_CFG_DEV0_RC1_DEVICE_CAP_BASE_IDX                                                         5
24228 #define regBIF_CFG_DEV0_RC1_DEVICE_CNTL                                                                 0x3fff7bfd0418
24229 #define regBIF_CFG_DEV0_RC1_DEVICE_CNTL_BASE_IDX                                                        5
24230 #define regBIF_CFG_DEV0_RC1_DEVICE_STATUS                                                               0x3fff7bfd0418
24231 #define regBIF_CFG_DEV0_RC1_DEVICE_STATUS_BASE_IDX                                                      5
24232 #define regBIF_CFG_DEV0_RC1_LINK_CAP                                                                    0x3fff7bfd0419
24233 #define regBIF_CFG_DEV0_RC1_LINK_CAP_BASE_IDX                                                           5
24234 #define regBIF_CFG_DEV0_RC1_LINK_CNTL                                                                   0x3fff7bfd041a
24235 #define regBIF_CFG_DEV0_RC1_LINK_CNTL_BASE_IDX                                                          5
24236 #define regBIF_CFG_DEV0_RC1_LINK_STATUS                                                                 0x3fff7bfd041a
24237 #define regBIF_CFG_DEV0_RC1_LINK_STATUS_BASE_IDX                                                        5
24238 #define regBIF_CFG_DEV0_RC1_SLOT_CAP                                                                    0x3fff7bfd041b
24239 #define regBIF_CFG_DEV0_RC1_SLOT_CAP_BASE_IDX                                                           5
24240 #define regBIF_CFG_DEV0_RC1_SLOT_CNTL                                                                   0x3fff7bfd041c
24241 #define regBIF_CFG_DEV0_RC1_SLOT_CNTL_BASE_IDX                                                          5
24242 #define regBIF_CFG_DEV0_RC1_SLOT_STATUS                                                                 0x3fff7bfd041c
24243 #define regBIF_CFG_DEV0_RC1_SLOT_STATUS_BASE_IDX                                                        5
24244 #define regBIF_CFG_DEV0_RC1_ROOT_CNTL                                                                   0x3fff7bfd041d
24245 #define regBIF_CFG_DEV0_RC1_ROOT_CNTL_BASE_IDX                                                          5
24246 #define regBIF_CFG_DEV0_RC1_ROOT_CAP                                                                    0x3fff7bfd041d
24247 #define regBIF_CFG_DEV0_RC1_ROOT_CAP_BASE_IDX                                                           5
24248 #define regBIF_CFG_DEV0_RC1_ROOT_STATUS                                                                 0x3fff7bfd041e
24249 #define regBIF_CFG_DEV0_RC1_ROOT_STATUS_BASE_IDX                                                        5
24250 #define regBIF_CFG_DEV0_RC1_DEVICE_CAP2                                                                 0x3fff7bfd041f
24251 #define regBIF_CFG_DEV0_RC1_DEVICE_CAP2_BASE_IDX                                                        5
24252 #define regBIF_CFG_DEV0_RC1_DEVICE_CNTL2                                                                0x3fff7bfd0420
24253 #define regBIF_CFG_DEV0_RC1_DEVICE_CNTL2_BASE_IDX                                                       5
24254 #define regBIF_CFG_DEV0_RC1_DEVICE_STATUS2                                                              0x3fff7bfd0420
24255 #define regBIF_CFG_DEV0_RC1_DEVICE_STATUS2_BASE_IDX                                                     5
24256 #define regBIF_CFG_DEV0_RC1_LINK_CAP2                                                                   0x3fff7bfd0421
24257 #define regBIF_CFG_DEV0_RC1_LINK_CAP2_BASE_IDX                                                          5
24258 #define regBIF_CFG_DEV0_RC1_LINK_CNTL2                                                                  0x3fff7bfd0422
24259 #define regBIF_CFG_DEV0_RC1_LINK_CNTL2_BASE_IDX                                                         5
24260 #define regBIF_CFG_DEV0_RC1_LINK_STATUS2                                                                0x3fff7bfd0422
24261 #define regBIF_CFG_DEV0_RC1_LINK_STATUS2_BASE_IDX                                                       5
24262 #define regBIF_CFG_DEV0_RC1_SLOT_CAP2                                                                   0x3fff7bfd0423
24263 #define regBIF_CFG_DEV0_RC1_SLOT_CAP2_BASE_IDX                                                          5
24264 #define regBIF_CFG_DEV0_RC1_SLOT_CNTL2                                                                  0x3fff7bfd0424
24265 #define regBIF_CFG_DEV0_RC1_SLOT_CNTL2_BASE_IDX                                                         5
24266 #define regBIF_CFG_DEV0_RC1_SLOT_STATUS2                                                                0x3fff7bfd0424
24267 #define regBIF_CFG_DEV0_RC1_SLOT_STATUS2_BASE_IDX                                                       5
24268 #define regBIF_CFG_DEV0_RC1_MSI_CAP_LIST                                                                0x3fff7bfd0428
24269 #define regBIF_CFG_DEV0_RC1_MSI_CAP_LIST_BASE_IDX                                                       5
24270 #define regBIF_CFG_DEV0_RC1_MSI_MSG_CNTL                                                                0x3fff7bfd0428
24271 #define regBIF_CFG_DEV0_RC1_MSI_MSG_CNTL_BASE_IDX                                                       5
24272 #define regBIF_CFG_DEV0_RC1_MSI_MSG_ADDR_LO                                                             0x3fff7bfd0429
24273 #define regBIF_CFG_DEV0_RC1_MSI_MSG_ADDR_LO_BASE_IDX                                                    5
24274 #define regBIF_CFG_DEV0_RC1_MSI_MSG_ADDR_HI                                                             0x3fff7bfd042a
24275 #define regBIF_CFG_DEV0_RC1_MSI_MSG_ADDR_HI_BASE_IDX                                                    5
24276 #define regBIF_CFG_DEV0_RC1_MSI_MSG_DATA                                                                0x3fff7bfd042a
24277 #define regBIF_CFG_DEV0_RC1_MSI_MSG_DATA_BASE_IDX                                                       5
24278 #define regBIF_CFG_DEV0_RC1_MSI_EXT_MSG_DATA                                                            0x3fff7bfd042a
24279 #define regBIF_CFG_DEV0_RC1_MSI_EXT_MSG_DATA_BASE_IDX                                                   5
24280 #define regBIF_CFG_DEV0_RC1_MSI_MSG_DATA_64                                                             0x3fff7bfd042b
24281 #define regBIF_CFG_DEV0_RC1_MSI_MSG_DATA_64_BASE_IDX                                                    5
24282 #define regBIF_CFG_DEV0_RC1_MSI_EXT_MSG_DATA_64                                                         0x3fff7bfd042b
24283 #define regBIF_CFG_DEV0_RC1_MSI_EXT_MSG_DATA_64_BASE_IDX                                                5
24284 #define regBIF_CFG_DEV0_RC1_SSID_CAP_LIST                                                               0x3fff7bfd0430
24285 #define regBIF_CFG_DEV0_RC1_SSID_CAP_LIST_BASE_IDX                                                      5
24286 #define regBIF_CFG_DEV0_RC1_SSID_CAP                                                                    0x3fff7bfd0431
24287 #define regBIF_CFG_DEV0_RC1_SSID_CAP_BASE_IDX                                                           5
24288 #define regBIF_CFG_DEV0_RC1_MSI_MAP_CAP_LIST                                                            0x3fff7bfd0432
24289 #define regBIF_CFG_DEV0_RC1_MSI_MAP_CAP_LIST_BASE_IDX                                                   5
24290 #define regBIF_CFG_DEV0_RC1_MSI_MAP_CAP                                                                 0x3fff7bfd0432
24291 #define regBIF_CFG_DEV0_RC1_MSI_MAP_CAP_BASE_IDX                                                        5
24292 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                           0x3fff7bfd0440
24293 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                  5
24294 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC_HDR                                                    0x3fff7bfd0441
24295 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                           5
24296 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC1                                                       0x3fff7bfd0442
24297 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                              5
24298 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC2                                                       0x3fff7bfd0443
24299 #define regBIF_CFG_DEV0_RC1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                              5
24300 #define regBIF_CFG_DEV0_RC1_PCIE_VC_ENH_CAP_LIST                                                        0x3fff7bfd0444
24301 #define regBIF_CFG_DEV0_RC1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                               5
24302 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_CAP_REG1                                                       0x3fff7bfd0445
24303 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                              5
24304 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_CAP_REG2                                                       0x3fff7bfd0446
24305 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                              5
24306 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_CNTL                                                           0x3fff7bfd0447
24307 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_CNTL_BASE_IDX                                                  5
24308 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_STATUS                                                         0x3fff7bfd0447
24309 #define regBIF_CFG_DEV0_RC1_PCIE_PORT_VC_STATUS_BASE_IDX                                                5
24310 #define regBIF_CFG_DEV0_RC1_PCIE_VC0_RESOURCE_CAP                                                       0x3fff7bfd0448
24311 #define regBIF_CFG_DEV0_RC1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                              5
24312 #define regBIF_CFG_DEV0_RC1_PCIE_VC0_RESOURCE_CNTL                                                      0x3fff7bfd0449
24313 #define regBIF_CFG_DEV0_RC1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                             5
24314 #define regBIF_CFG_DEV0_RC1_PCIE_VC0_RESOURCE_STATUS                                                    0x3fff7bfd044a
24315 #define regBIF_CFG_DEV0_RC1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                           5
24316 #define regBIF_CFG_DEV0_RC1_PCIE_VC1_RESOURCE_CAP                                                       0x3fff7bfd044b
24317 #define regBIF_CFG_DEV0_RC1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                              5
24318 #define regBIF_CFG_DEV0_RC1_PCIE_VC1_RESOURCE_CNTL                                                      0x3fff7bfd044c
24319 #define regBIF_CFG_DEV0_RC1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                             5
24320 #define regBIF_CFG_DEV0_RC1_PCIE_VC1_RESOURCE_STATUS                                                    0x3fff7bfd044d
24321 #define regBIF_CFG_DEV0_RC1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                           5
24322 #define regBIF_CFG_DEV0_RC1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                            0x3fff7bfd0450
24323 #define regBIF_CFG_DEV0_RC1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                   5
24324 #define regBIF_CFG_DEV0_RC1_PCIE_DEV_SERIAL_NUM_DW1                                                     0x3fff7bfd0451
24325 #define regBIF_CFG_DEV0_RC1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                            5
24326 #define regBIF_CFG_DEV0_RC1_PCIE_DEV_SERIAL_NUM_DW2                                                     0x3fff7bfd0452
24327 #define regBIF_CFG_DEV0_RC1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                            5
24328 #define regBIF_CFG_DEV0_RC1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                               0x3fff7bfd0454
24329 #define regBIF_CFG_DEV0_RC1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                      5
24330 #define regBIF_CFG_DEV0_RC1_PCIE_UNCORR_ERR_STATUS                                                      0x3fff7bfd0455
24331 #define regBIF_CFG_DEV0_RC1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                             5
24332 #define regBIF_CFG_DEV0_RC1_PCIE_UNCORR_ERR_MASK                                                        0x3fff7bfd0456
24333 #define regBIF_CFG_DEV0_RC1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                               5
24334 #define regBIF_CFG_DEV0_RC1_PCIE_UNCORR_ERR_SEVERITY                                                    0x3fff7bfd0457
24335 #define regBIF_CFG_DEV0_RC1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                           5
24336 #define regBIF_CFG_DEV0_RC1_PCIE_CORR_ERR_STATUS                                                        0x3fff7bfd0458
24337 #define regBIF_CFG_DEV0_RC1_PCIE_CORR_ERR_STATUS_BASE_IDX                                               5
24338 #define regBIF_CFG_DEV0_RC1_PCIE_CORR_ERR_MASK                                                          0x3fff7bfd0459
24339 #define regBIF_CFG_DEV0_RC1_PCIE_CORR_ERR_MASK_BASE_IDX                                                 5
24340 #define regBIF_CFG_DEV0_RC1_PCIE_ADV_ERR_CAP_CNTL                                                       0x3fff7bfd045a
24341 #define regBIF_CFG_DEV0_RC1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                              5
24342 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG0                                                               0x3fff7bfd045b
24343 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG0_BASE_IDX                                                      5
24344 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG1                                                               0x3fff7bfd045c
24345 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG1_BASE_IDX                                                      5
24346 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG2                                                               0x3fff7bfd045d
24347 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG2_BASE_IDX                                                      5
24348 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG3                                                               0x3fff7bfd045e
24349 #define regBIF_CFG_DEV0_RC1_PCIE_HDR_LOG3_BASE_IDX                                                      5
24350 #define regBIF_CFG_DEV0_RC1_PCIE_ROOT_ERR_CMD                                                           0x3fff7bfd045f
24351 #define regBIF_CFG_DEV0_RC1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                  5
24352 #define regBIF_CFG_DEV0_RC1_PCIE_ROOT_ERR_STATUS                                                        0x3fff7bfd0460
24353 #define regBIF_CFG_DEV0_RC1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                               5
24354 #define regBIF_CFG_DEV0_RC1_PCIE_ERR_SRC_ID                                                             0x3fff7bfd0461
24355 #define regBIF_CFG_DEV0_RC1_PCIE_ERR_SRC_ID_BASE_IDX                                                    5
24356 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG0                                                        0x3fff7bfd0462
24357 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                               5
24358 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG1                                                        0x3fff7bfd0463
24359 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                               5
24360 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG2                                                        0x3fff7bfd0464
24361 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                               5
24362 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG3                                                        0x3fff7bfd0465
24363 #define regBIF_CFG_DEV0_RC1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                               5
24364 #define regBIF_CFG_DEV0_RC1_PCIE_SECONDARY_ENH_CAP_LIST                                                 0x3fff7bfd049c
24365 #define regBIF_CFG_DEV0_RC1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                        5
24366 #define regBIF_CFG_DEV0_RC1_PCIE_LINK_CNTL3                                                             0x3fff7bfd049d
24367 #define regBIF_CFG_DEV0_RC1_PCIE_LINK_CNTL3_BASE_IDX                                                    5
24368 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_ERROR_STATUS                                                      0x3fff7bfd049e
24369 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                             5
24370 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_0_EQUALIZATION_CNTL                                               0x3fff7bfd049f
24371 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                      5
24372 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_1_EQUALIZATION_CNTL                                               0x3fff7bfd049f
24373 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                      5
24374 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_2_EQUALIZATION_CNTL                                               0x3fff7bfd04a0
24375 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                      5
24376 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_3_EQUALIZATION_CNTL                                               0x3fff7bfd04a0
24377 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                      5
24378 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_4_EQUALIZATION_CNTL                                               0x3fff7bfd04a1
24379 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                      5
24380 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_5_EQUALIZATION_CNTL                                               0x3fff7bfd04a1
24381 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                      5
24382 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_6_EQUALIZATION_CNTL                                               0x3fff7bfd04a2
24383 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                      5
24384 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_7_EQUALIZATION_CNTL                                               0x3fff7bfd04a2
24385 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                      5
24386 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_8_EQUALIZATION_CNTL                                               0x3fff7bfd04a3
24387 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                      5
24388 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_9_EQUALIZATION_CNTL                                               0x3fff7bfd04a3
24389 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                      5
24390 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_10_EQUALIZATION_CNTL                                              0x3fff7bfd04a4
24391 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                     5
24392 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_11_EQUALIZATION_CNTL                                              0x3fff7bfd04a4
24393 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                     5
24394 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_12_EQUALIZATION_CNTL                                              0x3fff7bfd04a5
24395 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                     5
24396 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_13_EQUALIZATION_CNTL                                              0x3fff7bfd04a5
24397 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                     5
24398 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_14_EQUALIZATION_CNTL                                              0x3fff7bfd04a6
24399 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                     5
24400 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_15_EQUALIZATION_CNTL                                              0x3fff7bfd04a6
24401 #define regBIF_CFG_DEV0_RC1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                     5
24402 #define regBIF_CFG_DEV0_RC1_PCIE_ACS_ENH_CAP_LIST                                                       0x3fff7bfd04a8
24403 #define regBIF_CFG_DEV0_RC1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                              5
24404 #define regBIF_CFG_DEV0_RC1_PCIE_ACS_CAP                                                                0x3fff7bfd04a9
24405 #define regBIF_CFG_DEV0_RC1_PCIE_ACS_CAP_BASE_IDX                                                       5
24406 #define regBIF_CFG_DEV0_RC1_PCIE_ACS_CNTL                                                               0x3fff7bfd04a9
24407 #define regBIF_CFG_DEV0_RC1_PCIE_ACS_CNTL_BASE_IDX                                                      5
24408 #define regBIF_CFG_DEV0_RC1_PCIE_DLF_ENH_CAP_LIST                                                       0x3fff7bfd0500
24409 #define regBIF_CFG_DEV0_RC1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                              5
24410 #define regBIF_CFG_DEV0_RC1_DATA_LINK_FEATURE_CAP                                                       0x3fff7bfd0501
24411 #define regBIF_CFG_DEV0_RC1_DATA_LINK_FEATURE_CAP_BASE_IDX                                              5
24412 #define regBIF_CFG_DEV0_RC1_DATA_LINK_FEATURE_STATUS                                                    0x3fff7bfd0502
24413 #define regBIF_CFG_DEV0_RC1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                           5
24414 #define regBIF_CFG_DEV0_RC1_PCIE_PHY_16GT_ENH_CAP_LIST                                                  0x3fff7bfd0504
24415 #define regBIF_CFG_DEV0_RC1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                         5
24416 #define regBIF_CFG_DEV0_RC1_LINK_CAP_16GT                                                               0x3fff7bfd0505
24417 #define regBIF_CFG_DEV0_RC1_LINK_CAP_16GT_BASE_IDX                                                      5
24418 #define regBIF_CFG_DEV0_RC1_LINK_CNTL_16GT                                                              0x3fff7bfd0506
24419 #define regBIF_CFG_DEV0_RC1_LINK_CNTL_16GT_BASE_IDX                                                     5
24420 #define regBIF_CFG_DEV0_RC1_LINK_STATUS_16GT                                                            0x3fff7bfd0507
24421 #define regBIF_CFG_DEV0_RC1_LINK_STATUS_16GT_BASE_IDX                                                   5
24422 #define regBIF_CFG_DEV0_RC1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                           0x3fff7bfd0508
24423 #define regBIF_CFG_DEV0_RC1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                  5
24424 #define regBIF_CFG_DEV0_RC1_RTM1_PARITY_MISMATCH_STATUS_16GT                                            0x3fff7bfd0509
24425 #define regBIF_CFG_DEV0_RC1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
24426 #define regBIF_CFG_DEV0_RC1_RTM2_PARITY_MISMATCH_STATUS_16GT                                            0x3fff7bfd050a
24427 #define regBIF_CFG_DEV0_RC1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
24428 #define regBIF_CFG_DEV0_RC1_LANE_0_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050c
24429 #define regBIF_CFG_DEV0_RC1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24430 #define regBIF_CFG_DEV0_RC1_LANE_1_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050c
24431 #define regBIF_CFG_DEV0_RC1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24432 #define regBIF_CFG_DEV0_RC1_LANE_2_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050c
24433 #define regBIF_CFG_DEV0_RC1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24434 #define regBIF_CFG_DEV0_RC1_LANE_3_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050c
24435 #define regBIF_CFG_DEV0_RC1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24436 #define regBIF_CFG_DEV0_RC1_LANE_4_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050d
24437 #define regBIF_CFG_DEV0_RC1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24438 #define regBIF_CFG_DEV0_RC1_LANE_5_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050d
24439 #define regBIF_CFG_DEV0_RC1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24440 #define regBIF_CFG_DEV0_RC1_LANE_6_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050d
24441 #define regBIF_CFG_DEV0_RC1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24442 #define regBIF_CFG_DEV0_RC1_LANE_7_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050d
24443 #define regBIF_CFG_DEV0_RC1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24444 #define regBIF_CFG_DEV0_RC1_LANE_8_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050e
24445 #define regBIF_CFG_DEV0_RC1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24446 #define regBIF_CFG_DEV0_RC1_LANE_9_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd050e
24447 #define regBIF_CFG_DEV0_RC1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24448 #define regBIF_CFG_DEV0_RC1_LANE_10_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd050e
24449 #define regBIF_CFG_DEV0_RC1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24450 #define regBIF_CFG_DEV0_RC1_LANE_11_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd050e
24451 #define regBIF_CFG_DEV0_RC1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24452 #define regBIF_CFG_DEV0_RC1_LANE_12_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd050f
24453 #define regBIF_CFG_DEV0_RC1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24454 #define regBIF_CFG_DEV0_RC1_LANE_13_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd050f
24455 #define regBIF_CFG_DEV0_RC1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24456 #define regBIF_CFG_DEV0_RC1_LANE_14_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd050f
24457 #define regBIF_CFG_DEV0_RC1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24458 #define regBIF_CFG_DEV0_RC1_LANE_15_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd050f
24459 #define regBIF_CFG_DEV0_RC1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24460 #define regBIF_CFG_DEV0_RC1_PCIE_MARGINING_ENH_CAP_LIST                                                 0x3fff7bfd0514
24461 #define regBIF_CFG_DEV0_RC1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                        5
24462 #define regBIF_CFG_DEV0_RC1_MARGINING_PORT_CAP                                                          0x3fff7bfd0515
24463 #define regBIF_CFG_DEV0_RC1_MARGINING_PORT_CAP_BASE_IDX                                                 5
24464 #define regBIF_CFG_DEV0_RC1_MARGINING_PORT_STATUS                                                       0x3fff7bfd0515
24465 #define regBIF_CFG_DEV0_RC1_MARGINING_PORT_STATUS_BASE_IDX                                              5
24466 #define regBIF_CFG_DEV0_RC1_LANE_0_MARGINING_LANE_CNTL                                                  0x3fff7bfd0516
24467 #define regBIF_CFG_DEV0_RC1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                         5
24468 #define regBIF_CFG_DEV0_RC1_LANE_0_MARGINING_LANE_STATUS                                                0x3fff7bfd0516
24469 #define regBIF_CFG_DEV0_RC1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                       5
24470 #define regBIF_CFG_DEV0_RC1_LANE_1_MARGINING_LANE_CNTL                                                  0x3fff7bfd0517
24471 #define regBIF_CFG_DEV0_RC1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                         5
24472 #define regBIF_CFG_DEV0_RC1_LANE_1_MARGINING_LANE_STATUS                                                0x3fff7bfd0517
24473 #define regBIF_CFG_DEV0_RC1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                       5
24474 #define regBIF_CFG_DEV0_RC1_LANE_2_MARGINING_LANE_CNTL                                                  0x3fff7bfd0518
24475 #define regBIF_CFG_DEV0_RC1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                         5
24476 #define regBIF_CFG_DEV0_RC1_LANE_2_MARGINING_LANE_STATUS                                                0x3fff7bfd0518
24477 #define regBIF_CFG_DEV0_RC1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                       5
24478 #define regBIF_CFG_DEV0_RC1_LANE_3_MARGINING_LANE_CNTL                                                  0x3fff7bfd0519
24479 #define regBIF_CFG_DEV0_RC1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                         5
24480 #define regBIF_CFG_DEV0_RC1_LANE_3_MARGINING_LANE_STATUS                                                0x3fff7bfd0519
24481 #define regBIF_CFG_DEV0_RC1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                       5
24482 #define regBIF_CFG_DEV0_RC1_LANE_4_MARGINING_LANE_CNTL                                                  0x3fff7bfd051a
24483 #define regBIF_CFG_DEV0_RC1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                         5
24484 #define regBIF_CFG_DEV0_RC1_LANE_4_MARGINING_LANE_STATUS                                                0x3fff7bfd051a
24485 #define regBIF_CFG_DEV0_RC1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                       5
24486 #define regBIF_CFG_DEV0_RC1_LANE_5_MARGINING_LANE_CNTL                                                  0x3fff7bfd051b
24487 #define regBIF_CFG_DEV0_RC1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                         5
24488 #define regBIF_CFG_DEV0_RC1_LANE_5_MARGINING_LANE_STATUS                                                0x3fff7bfd051b
24489 #define regBIF_CFG_DEV0_RC1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                       5
24490 #define regBIF_CFG_DEV0_RC1_LANE_6_MARGINING_LANE_CNTL                                                  0x3fff7bfd051c
24491 #define regBIF_CFG_DEV0_RC1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                         5
24492 #define regBIF_CFG_DEV0_RC1_LANE_6_MARGINING_LANE_STATUS                                                0x3fff7bfd051c
24493 #define regBIF_CFG_DEV0_RC1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                       5
24494 #define regBIF_CFG_DEV0_RC1_LANE_7_MARGINING_LANE_CNTL                                                  0x3fff7bfd051d
24495 #define regBIF_CFG_DEV0_RC1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                         5
24496 #define regBIF_CFG_DEV0_RC1_LANE_7_MARGINING_LANE_STATUS                                                0x3fff7bfd051d
24497 #define regBIF_CFG_DEV0_RC1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                       5
24498 #define regBIF_CFG_DEV0_RC1_LANE_8_MARGINING_LANE_CNTL                                                  0x3fff7bfd051e
24499 #define regBIF_CFG_DEV0_RC1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                         5
24500 #define regBIF_CFG_DEV0_RC1_LANE_8_MARGINING_LANE_STATUS                                                0x3fff7bfd051e
24501 #define regBIF_CFG_DEV0_RC1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                       5
24502 #define regBIF_CFG_DEV0_RC1_LANE_9_MARGINING_LANE_CNTL                                                  0x3fff7bfd051f
24503 #define regBIF_CFG_DEV0_RC1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                         5
24504 #define regBIF_CFG_DEV0_RC1_LANE_9_MARGINING_LANE_STATUS                                                0x3fff7bfd051f
24505 #define regBIF_CFG_DEV0_RC1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                       5
24506 #define regBIF_CFG_DEV0_RC1_LANE_10_MARGINING_LANE_CNTL                                                 0x3fff7bfd0520
24507 #define regBIF_CFG_DEV0_RC1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                        5
24508 #define regBIF_CFG_DEV0_RC1_LANE_10_MARGINING_LANE_STATUS                                               0x3fff7bfd0520
24509 #define regBIF_CFG_DEV0_RC1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                      5
24510 #define regBIF_CFG_DEV0_RC1_LANE_11_MARGINING_LANE_CNTL                                                 0x3fff7bfd0521
24511 #define regBIF_CFG_DEV0_RC1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                        5
24512 #define regBIF_CFG_DEV0_RC1_LANE_11_MARGINING_LANE_STATUS                                               0x3fff7bfd0521
24513 #define regBIF_CFG_DEV0_RC1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                      5
24514 #define regBIF_CFG_DEV0_RC1_LANE_12_MARGINING_LANE_CNTL                                                 0x3fff7bfd0522
24515 #define regBIF_CFG_DEV0_RC1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                        5
24516 #define regBIF_CFG_DEV0_RC1_LANE_12_MARGINING_LANE_STATUS                                               0x3fff7bfd0522
24517 #define regBIF_CFG_DEV0_RC1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                      5
24518 #define regBIF_CFG_DEV0_RC1_LANE_13_MARGINING_LANE_CNTL                                                 0x3fff7bfd0523
24519 #define regBIF_CFG_DEV0_RC1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                        5
24520 #define regBIF_CFG_DEV0_RC1_LANE_13_MARGINING_LANE_STATUS                                               0x3fff7bfd0523
24521 #define regBIF_CFG_DEV0_RC1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                      5
24522 #define regBIF_CFG_DEV0_RC1_LANE_14_MARGINING_LANE_CNTL                                                 0x3fff7bfd0524
24523 #define regBIF_CFG_DEV0_RC1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                        5
24524 #define regBIF_CFG_DEV0_RC1_LANE_14_MARGINING_LANE_STATUS                                               0x3fff7bfd0524
24525 #define regBIF_CFG_DEV0_RC1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                      5
24526 #define regBIF_CFG_DEV0_RC1_LANE_15_MARGINING_LANE_CNTL                                                 0x3fff7bfd0525
24527 #define regBIF_CFG_DEV0_RC1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                        5
24528 #define regBIF_CFG_DEV0_RC1_LANE_15_MARGINING_LANE_STATUS                                               0x3fff7bfd0525
24529 #define regBIF_CFG_DEV0_RC1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                      5
24530 
24531 
24532 // addressBlock: nbio_nbif0_bif_cfg_dev1_rc_bifcfgdecp
24533 // base address: 0xfffe00042000
24534 #define regBIF_CFG_DEV1_RC1_VENDOR_ID                                                                   0x3fff7bfd0800
24535 #define regBIF_CFG_DEV1_RC1_VENDOR_ID_BASE_IDX                                                          5
24536 #define regBIF_CFG_DEV1_RC1_DEVICE_ID                                                                   0x3fff7bfd0800
24537 #define regBIF_CFG_DEV1_RC1_DEVICE_ID_BASE_IDX                                                          5
24538 #define regBIF_CFG_DEV1_RC1_COMMAND                                                                     0x3fff7bfd0801
24539 #define regBIF_CFG_DEV1_RC1_COMMAND_BASE_IDX                                                            5
24540 #define regBIF_CFG_DEV1_RC1_STATUS                                                                      0x3fff7bfd0801
24541 #define regBIF_CFG_DEV1_RC1_STATUS_BASE_IDX                                                             5
24542 #define regBIF_CFG_DEV1_RC1_REVISION_ID                                                                 0x3fff7bfd0802
24543 #define regBIF_CFG_DEV1_RC1_REVISION_ID_BASE_IDX                                                        5
24544 #define regBIF_CFG_DEV1_RC1_PROG_INTERFACE                                                              0x3fff7bfd0802
24545 #define regBIF_CFG_DEV1_RC1_PROG_INTERFACE_BASE_IDX                                                     5
24546 #define regBIF_CFG_DEV1_RC1_SUB_CLASS                                                                   0x3fff7bfd0802
24547 #define regBIF_CFG_DEV1_RC1_SUB_CLASS_BASE_IDX                                                          5
24548 #define regBIF_CFG_DEV1_RC1_BASE_CLASS                                                                  0x3fff7bfd0802
24549 #define regBIF_CFG_DEV1_RC1_BASE_CLASS_BASE_IDX                                                         5
24550 #define regBIF_CFG_DEV1_RC1_CACHE_LINE                                                                  0x3fff7bfd0803
24551 #define regBIF_CFG_DEV1_RC1_CACHE_LINE_BASE_IDX                                                         5
24552 #define regBIF_CFG_DEV1_RC1_LATENCY                                                                     0x3fff7bfd0803
24553 #define regBIF_CFG_DEV1_RC1_LATENCY_BASE_IDX                                                            5
24554 #define regBIF_CFG_DEV1_RC1_HEADER                                                                      0x3fff7bfd0803
24555 #define regBIF_CFG_DEV1_RC1_HEADER_BASE_IDX                                                             5
24556 #define regBIF_CFG_DEV1_RC1_BIST                                                                        0x3fff7bfd0803
24557 #define regBIF_CFG_DEV1_RC1_BIST_BASE_IDX                                                               5
24558 #define regBIF_CFG_DEV1_RC1_BASE_ADDR_1                                                                 0x3fff7bfd0804
24559 #define regBIF_CFG_DEV1_RC1_BASE_ADDR_1_BASE_IDX                                                        5
24560 #define regBIF_CFG_DEV1_RC1_BASE_ADDR_2                                                                 0x3fff7bfd0805
24561 #define regBIF_CFG_DEV1_RC1_BASE_ADDR_2_BASE_IDX                                                        5
24562 #define regBIF_CFG_DEV1_RC1_SUB_BUS_NUMBER_LATENCY                                                      0x3fff7bfd0806
24563 #define regBIF_CFG_DEV1_RC1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                             5
24564 #define regBIF_CFG_DEV1_RC1_IO_BASE_LIMIT                                                               0x3fff7bfd0807
24565 #define regBIF_CFG_DEV1_RC1_IO_BASE_LIMIT_BASE_IDX                                                      5
24566 #define regBIF_CFG_DEV1_RC1_SECONDARY_STATUS                                                            0x3fff7bfd0807
24567 #define regBIF_CFG_DEV1_RC1_SECONDARY_STATUS_BASE_IDX                                                   5
24568 #define regBIF_CFG_DEV1_RC1_MEM_BASE_LIMIT                                                              0x3fff7bfd0808
24569 #define regBIF_CFG_DEV1_RC1_MEM_BASE_LIMIT_BASE_IDX                                                     5
24570 #define regBIF_CFG_DEV1_RC1_PREF_BASE_LIMIT                                                             0x3fff7bfd0809
24571 #define regBIF_CFG_DEV1_RC1_PREF_BASE_LIMIT_BASE_IDX                                                    5
24572 #define regBIF_CFG_DEV1_RC1_PREF_BASE_UPPER                                                             0x3fff7bfd080a
24573 #define regBIF_CFG_DEV1_RC1_PREF_BASE_UPPER_BASE_IDX                                                    5
24574 #define regBIF_CFG_DEV1_RC1_PREF_LIMIT_UPPER                                                            0x3fff7bfd080b
24575 #define regBIF_CFG_DEV1_RC1_PREF_LIMIT_UPPER_BASE_IDX                                                   5
24576 #define regBIF_CFG_DEV1_RC1_IO_BASE_LIMIT_HI                                                            0x3fff7bfd080c
24577 #define regBIF_CFG_DEV1_RC1_IO_BASE_LIMIT_HI_BASE_IDX                                                   5
24578 #define regBIF_CFG_DEV1_RC1_CAP_PTR                                                                     0x3fff7bfd080d
24579 #define regBIF_CFG_DEV1_RC1_CAP_PTR_BASE_IDX                                                            5
24580 #define regBIF_CFG_DEV1_RC1_ROM_BASE_ADDR                                                               0x3fff7bfd080e
24581 #define regBIF_CFG_DEV1_RC1_ROM_BASE_ADDR_BASE_IDX                                                      5
24582 #define regBIF_CFG_DEV1_RC1_INTERRUPT_LINE                                                              0x3fff7bfd080f
24583 #define regBIF_CFG_DEV1_RC1_INTERRUPT_LINE_BASE_IDX                                                     5
24584 #define regBIF_CFG_DEV1_RC1_INTERRUPT_PIN                                                               0x3fff7bfd080f
24585 #define regBIF_CFG_DEV1_RC1_INTERRUPT_PIN_BASE_IDX                                                      5
24586 #define regBIF_CFG_DEV1_RC1_IRQ_BRIDGE_CNTL                                                             0x3fff7bfd080f
24587 #define regBIF_CFG_DEV1_RC1_IRQ_BRIDGE_CNTL_BASE_IDX                                                    5
24588 #define regBIF_CFG_DEV1_RC1_EXT_BRIDGE_CNTL                                                             0x3fff7bfd0810
24589 #define regBIF_CFG_DEV1_RC1_EXT_BRIDGE_CNTL_BASE_IDX                                                    5
24590 #define regBIF_CFG_DEV1_RC1_PMI_CAP_LIST                                                                0x3fff7bfd0814
24591 #define regBIF_CFG_DEV1_RC1_PMI_CAP_LIST_BASE_IDX                                                       5
24592 #define regBIF_CFG_DEV1_RC1_PMI_CAP                                                                     0x3fff7bfd0814
24593 #define regBIF_CFG_DEV1_RC1_PMI_CAP_BASE_IDX                                                            5
24594 #define regBIF_CFG_DEV1_RC1_PMI_STATUS_CNTL                                                             0x3fff7bfd0815
24595 #define regBIF_CFG_DEV1_RC1_PMI_STATUS_CNTL_BASE_IDX                                                    5
24596 #define regBIF_CFG_DEV1_RC1_PCIE_CAP_LIST                                                               0x3fff7bfd0816
24597 #define regBIF_CFG_DEV1_RC1_PCIE_CAP_LIST_BASE_IDX                                                      5
24598 #define regBIF_CFG_DEV1_RC1_PCIE_CAP                                                                    0x3fff7bfd0816
24599 #define regBIF_CFG_DEV1_RC1_PCIE_CAP_BASE_IDX                                                           5
24600 #define regBIF_CFG_DEV1_RC1_DEVICE_CAP                                                                  0x3fff7bfd0817
24601 #define regBIF_CFG_DEV1_RC1_DEVICE_CAP_BASE_IDX                                                         5
24602 #define regBIF_CFG_DEV1_RC1_DEVICE_CNTL                                                                 0x3fff7bfd0818
24603 #define regBIF_CFG_DEV1_RC1_DEVICE_CNTL_BASE_IDX                                                        5
24604 #define regBIF_CFG_DEV1_RC1_DEVICE_STATUS                                                               0x3fff7bfd0818
24605 #define regBIF_CFG_DEV1_RC1_DEVICE_STATUS_BASE_IDX                                                      5
24606 #define regBIF_CFG_DEV1_RC1_LINK_CAP                                                                    0x3fff7bfd0819
24607 #define regBIF_CFG_DEV1_RC1_LINK_CAP_BASE_IDX                                                           5
24608 #define regBIF_CFG_DEV1_RC1_LINK_CNTL                                                                   0x3fff7bfd081a
24609 #define regBIF_CFG_DEV1_RC1_LINK_CNTL_BASE_IDX                                                          5
24610 #define regBIF_CFG_DEV1_RC1_LINK_STATUS                                                                 0x3fff7bfd081a
24611 #define regBIF_CFG_DEV1_RC1_LINK_STATUS_BASE_IDX                                                        5
24612 #define regBIF_CFG_DEV1_RC1_SLOT_CAP                                                                    0x3fff7bfd081b
24613 #define regBIF_CFG_DEV1_RC1_SLOT_CAP_BASE_IDX                                                           5
24614 #define regBIF_CFG_DEV1_RC1_SLOT_CNTL                                                                   0x3fff7bfd081c
24615 #define regBIF_CFG_DEV1_RC1_SLOT_CNTL_BASE_IDX                                                          5
24616 #define regBIF_CFG_DEV1_RC1_SLOT_STATUS                                                                 0x3fff7bfd081c
24617 #define regBIF_CFG_DEV1_RC1_SLOT_STATUS_BASE_IDX                                                        5
24618 #define regBIF_CFG_DEV1_RC1_ROOT_CNTL                                                                   0x3fff7bfd081d
24619 #define regBIF_CFG_DEV1_RC1_ROOT_CNTL_BASE_IDX                                                          5
24620 #define regBIF_CFG_DEV1_RC1_ROOT_CAP                                                                    0x3fff7bfd081d
24621 #define regBIF_CFG_DEV1_RC1_ROOT_CAP_BASE_IDX                                                           5
24622 #define regBIF_CFG_DEV1_RC1_ROOT_STATUS                                                                 0x3fff7bfd081e
24623 #define regBIF_CFG_DEV1_RC1_ROOT_STATUS_BASE_IDX                                                        5
24624 #define regBIF_CFG_DEV1_RC1_DEVICE_CAP2                                                                 0x3fff7bfd081f
24625 #define regBIF_CFG_DEV1_RC1_DEVICE_CAP2_BASE_IDX                                                        5
24626 #define regBIF_CFG_DEV1_RC1_DEVICE_CNTL2                                                                0x3fff7bfd0820
24627 #define regBIF_CFG_DEV1_RC1_DEVICE_CNTL2_BASE_IDX                                                       5
24628 #define regBIF_CFG_DEV1_RC1_DEVICE_STATUS2                                                              0x3fff7bfd0820
24629 #define regBIF_CFG_DEV1_RC1_DEVICE_STATUS2_BASE_IDX                                                     5
24630 #define regBIF_CFG_DEV1_RC1_LINK_CAP2                                                                   0x3fff7bfd0821
24631 #define regBIF_CFG_DEV1_RC1_LINK_CAP2_BASE_IDX                                                          5
24632 #define regBIF_CFG_DEV1_RC1_LINK_CNTL2                                                                  0x3fff7bfd0822
24633 #define regBIF_CFG_DEV1_RC1_LINK_CNTL2_BASE_IDX                                                         5
24634 #define regBIF_CFG_DEV1_RC1_LINK_STATUS2                                                                0x3fff7bfd0822
24635 #define regBIF_CFG_DEV1_RC1_LINK_STATUS2_BASE_IDX                                                       5
24636 #define regBIF_CFG_DEV1_RC1_SLOT_CAP2                                                                   0x3fff7bfd0823
24637 #define regBIF_CFG_DEV1_RC1_SLOT_CAP2_BASE_IDX                                                          5
24638 #define regBIF_CFG_DEV1_RC1_SLOT_CNTL2                                                                  0x3fff7bfd0824
24639 #define regBIF_CFG_DEV1_RC1_SLOT_CNTL2_BASE_IDX                                                         5
24640 #define regBIF_CFG_DEV1_RC1_SLOT_STATUS2                                                                0x3fff7bfd0824
24641 #define regBIF_CFG_DEV1_RC1_SLOT_STATUS2_BASE_IDX                                                       5
24642 #define regBIF_CFG_DEV1_RC1_MSI_CAP_LIST                                                                0x3fff7bfd0828
24643 #define regBIF_CFG_DEV1_RC1_MSI_CAP_LIST_BASE_IDX                                                       5
24644 #define regBIF_CFG_DEV1_RC1_MSI_MSG_CNTL                                                                0x3fff7bfd0828
24645 #define regBIF_CFG_DEV1_RC1_MSI_MSG_CNTL_BASE_IDX                                                       5
24646 #define regBIF_CFG_DEV1_RC1_MSI_MSG_ADDR_LO                                                             0x3fff7bfd0829
24647 #define regBIF_CFG_DEV1_RC1_MSI_MSG_ADDR_LO_BASE_IDX                                                    5
24648 #define regBIF_CFG_DEV1_RC1_MSI_MSG_ADDR_HI                                                             0x3fff7bfd082a
24649 #define regBIF_CFG_DEV1_RC1_MSI_MSG_ADDR_HI_BASE_IDX                                                    5
24650 #define regBIF_CFG_DEV1_RC1_MSI_MSG_DATA                                                                0x3fff7bfd082a
24651 #define regBIF_CFG_DEV1_RC1_MSI_MSG_DATA_BASE_IDX                                                       5
24652 #define regBIF_CFG_DEV1_RC1_MSI_EXT_MSG_DATA                                                            0x3fff7bfd082a
24653 #define regBIF_CFG_DEV1_RC1_MSI_EXT_MSG_DATA_BASE_IDX                                                   5
24654 #define regBIF_CFG_DEV1_RC1_MSI_MSG_DATA_64                                                             0x3fff7bfd082b
24655 #define regBIF_CFG_DEV1_RC1_MSI_MSG_DATA_64_BASE_IDX                                                    5
24656 #define regBIF_CFG_DEV1_RC1_MSI_EXT_MSG_DATA_64                                                         0x3fff7bfd082b
24657 #define regBIF_CFG_DEV1_RC1_MSI_EXT_MSG_DATA_64_BASE_IDX                                                5
24658 #define regBIF_CFG_DEV1_RC1_SSID_CAP_LIST                                                               0x3fff7bfd0830
24659 #define regBIF_CFG_DEV1_RC1_SSID_CAP_LIST_BASE_IDX                                                      5
24660 #define regBIF_CFG_DEV1_RC1_SSID_CAP                                                                    0x3fff7bfd0831
24661 #define regBIF_CFG_DEV1_RC1_SSID_CAP_BASE_IDX                                                           5
24662 #define regBIF_CFG_DEV1_RC1_MSI_MAP_CAP_LIST                                                            0x3fff7bfd0832
24663 #define regBIF_CFG_DEV1_RC1_MSI_MAP_CAP_LIST_BASE_IDX                                                   5
24664 #define regBIF_CFG_DEV1_RC1_MSI_MAP_CAP                                                                 0x3fff7bfd0832
24665 #define regBIF_CFG_DEV1_RC1_MSI_MAP_CAP_BASE_IDX                                                        5
24666 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                           0x3fff7bfd0840
24667 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                  5
24668 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC_HDR                                                    0x3fff7bfd0841
24669 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                           5
24670 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC1                                                       0x3fff7bfd0842
24671 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                              5
24672 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC2                                                       0x3fff7bfd0843
24673 #define regBIF_CFG_DEV1_RC1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                              5
24674 #define regBIF_CFG_DEV1_RC1_PCIE_VC_ENH_CAP_LIST                                                        0x3fff7bfd0844
24675 #define regBIF_CFG_DEV1_RC1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                               5
24676 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_CAP_REG1                                                       0x3fff7bfd0845
24677 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                              5
24678 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_CAP_REG2                                                       0x3fff7bfd0846
24679 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                              5
24680 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_CNTL                                                           0x3fff7bfd0847
24681 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_CNTL_BASE_IDX                                                  5
24682 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_STATUS                                                         0x3fff7bfd0847
24683 #define regBIF_CFG_DEV1_RC1_PCIE_PORT_VC_STATUS_BASE_IDX                                                5
24684 #define regBIF_CFG_DEV1_RC1_PCIE_VC0_RESOURCE_CAP                                                       0x3fff7bfd0848
24685 #define regBIF_CFG_DEV1_RC1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                              5
24686 #define regBIF_CFG_DEV1_RC1_PCIE_VC0_RESOURCE_CNTL                                                      0x3fff7bfd0849
24687 #define regBIF_CFG_DEV1_RC1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                             5
24688 #define regBIF_CFG_DEV1_RC1_PCIE_VC0_RESOURCE_STATUS                                                    0x3fff7bfd084a
24689 #define regBIF_CFG_DEV1_RC1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                           5
24690 #define regBIF_CFG_DEV1_RC1_PCIE_VC1_RESOURCE_CAP                                                       0x3fff7bfd084b
24691 #define regBIF_CFG_DEV1_RC1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                              5
24692 #define regBIF_CFG_DEV1_RC1_PCIE_VC1_RESOURCE_CNTL                                                      0x3fff7bfd084c
24693 #define regBIF_CFG_DEV1_RC1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                             5
24694 #define regBIF_CFG_DEV1_RC1_PCIE_VC1_RESOURCE_STATUS                                                    0x3fff7bfd084d
24695 #define regBIF_CFG_DEV1_RC1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                           5
24696 #define regBIF_CFG_DEV1_RC1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                            0x3fff7bfd0850
24697 #define regBIF_CFG_DEV1_RC1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                   5
24698 #define regBIF_CFG_DEV1_RC1_PCIE_DEV_SERIAL_NUM_DW1                                                     0x3fff7bfd0851
24699 #define regBIF_CFG_DEV1_RC1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                            5
24700 #define regBIF_CFG_DEV1_RC1_PCIE_DEV_SERIAL_NUM_DW2                                                     0x3fff7bfd0852
24701 #define regBIF_CFG_DEV1_RC1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                            5
24702 #define regBIF_CFG_DEV1_RC1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                               0x3fff7bfd0854
24703 #define regBIF_CFG_DEV1_RC1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                      5
24704 #define regBIF_CFG_DEV1_RC1_PCIE_UNCORR_ERR_STATUS                                                      0x3fff7bfd0855
24705 #define regBIF_CFG_DEV1_RC1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                             5
24706 #define regBIF_CFG_DEV1_RC1_PCIE_UNCORR_ERR_MASK                                                        0x3fff7bfd0856
24707 #define regBIF_CFG_DEV1_RC1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                               5
24708 #define regBIF_CFG_DEV1_RC1_PCIE_UNCORR_ERR_SEVERITY                                                    0x3fff7bfd0857
24709 #define regBIF_CFG_DEV1_RC1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                           5
24710 #define regBIF_CFG_DEV1_RC1_PCIE_CORR_ERR_STATUS                                                        0x3fff7bfd0858
24711 #define regBIF_CFG_DEV1_RC1_PCIE_CORR_ERR_STATUS_BASE_IDX                                               5
24712 #define regBIF_CFG_DEV1_RC1_PCIE_CORR_ERR_MASK                                                          0x3fff7bfd0859
24713 #define regBIF_CFG_DEV1_RC1_PCIE_CORR_ERR_MASK_BASE_IDX                                                 5
24714 #define regBIF_CFG_DEV1_RC1_PCIE_ADV_ERR_CAP_CNTL                                                       0x3fff7bfd085a
24715 #define regBIF_CFG_DEV1_RC1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                              5
24716 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG0                                                               0x3fff7bfd085b
24717 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG0_BASE_IDX                                                      5
24718 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG1                                                               0x3fff7bfd085c
24719 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG1_BASE_IDX                                                      5
24720 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG2                                                               0x3fff7bfd085d
24721 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG2_BASE_IDX                                                      5
24722 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG3                                                               0x3fff7bfd085e
24723 #define regBIF_CFG_DEV1_RC1_PCIE_HDR_LOG3_BASE_IDX                                                      5
24724 #define regBIF_CFG_DEV1_RC1_PCIE_ROOT_ERR_CMD                                                           0x3fff7bfd085f
24725 #define regBIF_CFG_DEV1_RC1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                  5
24726 #define regBIF_CFG_DEV1_RC1_PCIE_ROOT_ERR_STATUS                                                        0x3fff7bfd0860
24727 #define regBIF_CFG_DEV1_RC1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                               5
24728 #define regBIF_CFG_DEV1_RC1_PCIE_ERR_SRC_ID                                                             0x3fff7bfd0861
24729 #define regBIF_CFG_DEV1_RC1_PCIE_ERR_SRC_ID_BASE_IDX                                                    5
24730 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG0                                                        0x3fff7bfd0862
24731 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                               5
24732 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG1                                                        0x3fff7bfd0863
24733 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                               5
24734 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG2                                                        0x3fff7bfd0864
24735 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                               5
24736 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG3                                                        0x3fff7bfd0865
24737 #define regBIF_CFG_DEV1_RC1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                               5
24738 #define regBIF_CFG_DEV1_RC1_PCIE_SECONDARY_ENH_CAP_LIST                                                 0x3fff7bfd089c
24739 #define regBIF_CFG_DEV1_RC1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                        5
24740 #define regBIF_CFG_DEV1_RC1_PCIE_LINK_CNTL3                                                             0x3fff7bfd089d
24741 #define regBIF_CFG_DEV1_RC1_PCIE_LINK_CNTL3_BASE_IDX                                                    5
24742 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_ERROR_STATUS                                                      0x3fff7bfd089e
24743 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                             5
24744 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_0_EQUALIZATION_CNTL                                               0x3fff7bfd089f
24745 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                      5
24746 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_1_EQUALIZATION_CNTL                                               0x3fff7bfd089f
24747 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                      5
24748 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_2_EQUALIZATION_CNTL                                               0x3fff7bfd08a0
24749 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                      5
24750 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_3_EQUALIZATION_CNTL                                               0x3fff7bfd08a0
24751 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                      5
24752 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_4_EQUALIZATION_CNTL                                               0x3fff7bfd08a1
24753 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                      5
24754 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_5_EQUALIZATION_CNTL                                               0x3fff7bfd08a1
24755 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                      5
24756 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_6_EQUALIZATION_CNTL                                               0x3fff7bfd08a2
24757 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                      5
24758 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_7_EQUALIZATION_CNTL                                               0x3fff7bfd08a2
24759 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                      5
24760 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_8_EQUALIZATION_CNTL                                               0x3fff7bfd08a3
24761 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                      5
24762 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_9_EQUALIZATION_CNTL                                               0x3fff7bfd08a3
24763 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                      5
24764 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_10_EQUALIZATION_CNTL                                              0x3fff7bfd08a4
24765 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                     5
24766 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_11_EQUALIZATION_CNTL                                              0x3fff7bfd08a4
24767 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                     5
24768 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_12_EQUALIZATION_CNTL                                              0x3fff7bfd08a5
24769 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                     5
24770 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_13_EQUALIZATION_CNTL                                              0x3fff7bfd08a5
24771 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                     5
24772 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_14_EQUALIZATION_CNTL                                              0x3fff7bfd08a6
24773 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                     5
24774 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_15_EQUALIZATION_CNTL                                              0x3fff7bfd08a6
24775 #define regBIF_CFG_DEV1_RC1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                     5
24776 #define regBIF_CFG_DEV1_RC1_PCIE_ACS_ENH_CAP_LIST                                                       0x3fff7bfd08a8
24777 #define regBIF_CFG_DEV1_RC1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                              5
24778 #define regBIF_CFG_DEV1_RC1_PCIE_ACS_CAP                                                                0x3fff7bfd08a9
24779 #define regBIF_CFG_DEV1_RC1_PCIE_ACS_CAP_BASE_IDX                                                       5
24780 #define regBIF_CFG_DEV1_RC1_PCIE_ACS_CNTL                                                               0x3fff7bfd08a9
24781 #define regBIF_CFG_DEV1_RC1_PCIE_ACS_CNTL_BASE_IDX                                                      5
24782 #define regBIF_CFG_DEV1_RC1_PCIE_DLF_ENH_CAP_LIST                                                       0x3fff7bfd0900
24783 #define regBIF_CFG_DEV1_RC1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                              5
24784 #define regBIF_CFG_DEV1_RC1_DATA_LINK_FEATURE_CAP                                                       0x3fff7bfd0901
24785 #define regBIF_CFG_DEV1_RC1_DATA_LINK_FEATURE_CAP_BASE_IDX                                              5
24786 #define regBIF_CFG_DEV1_RC1_DATA_LINK_FEATURE_STATUS                                                    0x3fff7bfd0902
24787 #define regBIF_CFG_DEV1_RC1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                           5
24788 #define regBIF_CFG_DEV1_RC1_PCIE_PHY_16GT_ENH_CAP_LIST                                                  0x3fff7bfd0904
24789 #define regBIF_CFG_DEV1_RC1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                         5
24790 #define regBIF_CFG_DEV1_RC1_LINK_CAP_16GT                                                               0x3fff7bfd0905
24791 #define regBIF_CFG_DEV1_RC1_LINK_CAP_16GT_BASE_IDX                                                      5
24792 #define regBIF_CFG_DEV1_RC1_LINK_CNTL_16GT                                                              0x3fff7bfd0906
24793 #define regBIF_CFG_DEV1_RC1_LINK_CNTL_16GT_BASE_IDX                                                     5
24794 #define regBIF_CFG_DEV1_RC1_LINK_STATUS_16GT                                                            0x3fff7bfd0907
24795 #define regBIF_CFG_DEV1_RC1_LINK_STATUS_16GT_BASE_IDX                                                   5
24796 #define regBIF_CFG_DEV1_RC1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                           0x3fff7bfd0908
24797 #define regBIF_CFG_DEV1_RC1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                  5
24798 #define regBIF_CFG_DEV1_RC1_RTM1_PARITY_MISMATCH_STATUS_16GT                                            0x3fff7bfd0909
24799 #define regBIF_CFG_DEV1_RC1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
24800 #define regBIF_CFG_DEV1_RC1_RTM2_PARITY_MISMATCH_STATUS_16GT                                            0x3fff7bfd090a
24801 #define regBIF_CFG_DEV1_RC1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
24802 #define regBIF_CFG_DEV1_RC1_LANE_0_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090c
24803 #define regBIF_CFG_DEV1_RC1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24804 #define regBIF_CFG_DEV1_RC1_LANE_1_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090c
24805 #define regBIF_CFG_DEV1_RC1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24806 #define regBIF_CFG_DEV1_RC1_LANE_2_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090c
24807 #define regBIF_CFG_DEV1_RC1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24808 #define regBIF_CFG_DEV1_RC1_LANE_3_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090c
24809 #define regBIF_CFG_DEV1_RC1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24810 #define regBIF_CFG_DEV1_RC1_LANE_4_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090d
24811 #define regBIF_CFG_DEV1_RC1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24812 #define regBIF_CFG_DEV1_RC1_LANE_5_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090d
24813 #define regBIF_CFG_DEV1_RC1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24814 #define regBIF_CFG_DEV1_RC1_LANE_6_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090d
24815 #define regBIF_CFG_DEV1_RC1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24816 #define regBIF_CFG_DEV1_RC1_LANE_7_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090d
24817 #define regBIF_CFG_DEV1_RC1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24818 #define regBIF_CFG_DEV1_RC1_LANE_8_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090e
24819 #define regBIF_CFG_DEV1_RC1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24820 #define regBIF_CFG_DEV1_RC1_LANE_9_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd090e
24821 #define regBIF_CFG_DEV1_RC1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
24822 #define regBIF_CFG_DEV1_RC1_LANE_10_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd090e
24823 #define regBIF_CFG_DEV1_RC1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24824 #define regBIF_CFG_DEV1_RC1_LANE_11_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd090e
24825 #define regBIF_CFG_DEV1_RC1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24826 #define regBIF_CFG_DEV1_RC1_LANE_12_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd090f
24827 #define regBIF_CFG_DEV1_RC1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24828 #define regBIF_CFG_DEV1_RC1_LANE_13_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd090f
24829 #define regBIF_CFG_DEV1_RC1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24830 #define regBIF_CFG_DEV1_RC1_LANE_14_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd090f
24831 #define regBIF_CFG_DEV1_RC1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24832 #define regBIF_CFG_DEV1_RC1_LANE_15_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd090f
24833 #define regBIF_CFG_DEV1_RC1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
24834 #define regBIF_CFG_DEV1_RC1_PCIE_MARGINING_ENH_CAP_LIST                                                 0x3fff7bfd0914
24835 #define regBIF_CFG_DEV1_RC1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                        5
24836 #define regBIF_CFG_DEV1_RC1_MARGINING_PORT_CAP                                                          0x3fff7bfd0915
24837 #define regBIF_CFG_DEV1_RC1_MARGINING_PORT_CAP_BASE_IDX                                                 5
24838 #define regBIF_CFG_DEV1_RC1_MARGINING_PORT_STATUS                                                       0x3fff7bfd0915
24839 #define regBIF_CFG_DEV1_RC1_MARGINING_PORT_STATUS_BASE_IDX                                              5
24840 #define regBIF_CFG_DEV1_RC1_LANE_0_MARGINING_LANE_CNTL                                                  0x3fff7bfd0916
24841 #define regBIF_CFG_DEV1_RC1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                         5
24842 #define regBIF_CFG_DEV1_RC1_LANE_0_MARGINING_LANE_STATUS                                                0x3fff7bfd0916
24843 #define regBIF_CFG_DEV1_RC1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                       5
24844 #define regBIF_CFG_DEV1_RC1_LANE_1_MARGINING_LANE_CNTL                                                  0x3fff7bfd0917
24845 #define regBIF_CFG_DEV1_RC1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                         5
24846 #define regBIF_CFG_DEV1_RC1_LANE_1_MARGINING_LANE_STATUS                                                0x3fff7bfd0917
24847 #define regBIF_CFG_DEV1_RC1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                       5
24848 #define regBIF_CFG_DEV1_RC1_LANE_2_MARGINING_LANE_CNTL                                                  0x3fff7bfd0918
24849 #define regBIF_CFG_DEV1_RC1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                         5
24850 #define regBIF_CFG_DEV1_RC1_LANE_2_MARGINING_LANE_STATUS                                                0x3fff7bfd0918
24851 #define regBIF_CFG_DEV1_RC1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                       5
24852 #define regBIF_CFG_DEV1_RC1_LANE_3_MARGINING_LANE_CNTL                                                  0x3fff7bfd0919
24853 #define regBIF_CFG_DEV1_RC1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                         5
24854 #define regBIF_CFG_DEV1_RC1_LANE_3_MARGINING_LANE_STATUS                                                0x3fff7bfd0919
24855 #define regBIF_CFG_DEV1_RC1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                       5
24856 #define regBIF_CFG_DEV1_RC1_LANE_4_MARGINING_LANE_CNTL                                                  0x3fff7bfd091a
24857 #define regBIF_CFG_DEV1_RC1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                         5
24858 #define regBIF_CFG_DEV1_RC1_LANE_4_MARGINING_LANE_STATUS                                                0x3fff7bfd091a
24859 #define regBIF_CFG_DEV1_RC1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                       5
24860 #define regBIF_CFG_DEV1_RC1_LANE_5_MARGINING_LANE_CNTL                                                  0x3fff7bfd091b
24861 #define regBIF_CFG_DEV1_RC1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                         5
24862 #define regBIF_CFG_DEV1_RC1_LANE_5_MARGINING_LANE_STATUS                                                0x3fff7bfd091b
24863 #define regBIF_CFG_DEV1_RC1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                       5
24864 #define regBIF_CFG_DEV1_RC1_LANE_6_MARGINING_LANE_CNTL                                                  0x3fff7bfd091c
24865 #define regBIF_CFG_DEV1_RC1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                         5
24866 #define regBIF_CFG_DEV1_RC1_LANE_6_MARGINING_LANE_STATUS                                                0x3fff7bfd091c
24867 #define regBIF_CFG_DEV1_RC1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                       5
24868 #define regBIF_CFG_DEV1_RC1_LANE_7_MARGINING_LANE_CNTL                                                  0x3fff7bfd091d
24869 #define regBIF_CFG_DEV1_RC1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                         5
24870 #define regBIF_CFG_DEV1_RC1_LANE_7_MARGINING_LANE_STATUS                                                0x3fff7bfd091d
24871 #define regBIF_CFG_DEV1_RC1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                       5
24872 #define regBIF_CFG_DEV1_RC1_LANE_8_MARGINING_LANE_CNTL                                                  0x3fff7bfd091e
24873 #define regBIF_CFG_DEV1_RC1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                         5
24874 #define regBIF_CFG_DEV1_RC1_LANE_8_MARGINING_LANE_STATUS                                                0x3fff7bfd091e
24875 #define regBIF_CFG_DEV1_RC1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                       5
24876 #define regBIF_CFG_DEV1_RC1_LANE_9_MARGINING_LANE_CNTL                                                  0x3fff7bfd091f
24877 #define regBIF_CFG_DEV1_RC1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                         5
24878 #define regBIF_CFG_DEV1_RC1_LANE_9_MARGINING_LANE_STATUS                                                0x3fff7bfd091f
24879 #define regBIF_CFG_DEV1_RC1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                       5
24880 #define regBIF_CFG_DEV1_RC1_LANE_10_MARGINING_LANE_CNTL                                                 0x3fff7bfd0920
24881 #define regBIF_CFG_DEV1_RC1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                        5
24882 #define regBIF_CFG_DEV1_RC1_LANE_10_MARGINING_LANE_STATUS                                               0x3fff7bfd0920
24883 #define regBIF_CFG_DEV1_RC1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                      5
24884 #define regBIF_CFG_DEV1_RC1_LANE_11_MARGINING_LANE_CNTL                                                 0x3fff7bfd0921
24885 #define regBIF_CFG_DEV1_RC1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                        5
24886 #define regBIF_CFG_DEV1_RC1_LANE_11_MARGINING_LANE_STATUS                                               0x3fff7bfd0921
24887 #define regBIF_CFG_DEV1_RC1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                      5
24888 #define regBIF_CFG_DEV1_RC1_LANE_12_MARGINING_LANE_CNTL                                                 0x3fff7bfd0922
24889 #define regBIF_CFG_DEV1_RC1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                        5
24890 #define regBIF_CFG_DEV1_RC1_LANE_12_MARGINING_LANE_STATUS                                               0x3fff7bfd0922
24891 #define regBIF_CFG_DEV1_RC1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                      5
24892 #define regBIF_CFG_DEV1_RC1_LANE_13_MARGINING_LANE_CNTL                                                 0x3fff7bfd0923
24893 #define regBIF_CFG_DEV1_RC1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                        5
24894 #define regBIF_CFG_DEV1_RC1_LANE_13_MARGINING_LANE_STATUS                                               0x3fff7bfd0923
24895 #define regBIF_CFG_DEV1_RC1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                      5
24896 #define regBIF_CFG_DEV1_RC1_LANE_14_MARGINING_LANE_CNTL                                                 0x3fff7bfd0924
24897 #define regBIF_CFG_DEV1_RC1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                        5
24898 #define regBIF_CFG_DEV1_RC1_LANE_14_MARGINING_LANE_STATUS                                               0x3fff7bfd0924
24899 #define regBIF_CFG_DEV1_RC1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                      5
24900 #define regBIF_CFG_DEV1_RC1_LANE_15_MARGINING_LANE_CNTL                                                 0x3fff7bfd0925
24901 #define regBIF_CFG_DEV1_RC1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                        5
24902 #define regBIF_CFG_DEV1_RC1_LANE_15_MARGINING_LANE_STATUS                                               0x3fff7bfd0925
24903 #define regBIF_CFG_DEV1_RC1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                      5
24904 
24905 
24906 // addressBlock: nbio_nbif0_bif_cfg_dev2_rc_bifcfgdecp
24907 // base address: 0xfffe00043000
24908 #define regBIF_CFG_DEV2_RC1_VENDOR_ID                                                                   0x3fff7bfd0c00
24909 #define regBIF_CFG_DEV2_RC1_VENDOR_ID_BASE_IDX                                                          5
24910 #define regBIF_CFG_DEV2_RC1_DEVICE_ID                                                                   0x3fff7bfd0c00
24911 #define regBIF_CFG_DEV2_RC1_DEVICE_ID_BASE_IDX                                                          5
24912 #define regBIF_CFG_DEV2_RC1_COMMAND                                                                     0x3fff7bfd0c01
24913 #define regBIF_CFG_DEV2_RC1_COMMAND_BASE_IDX                                                            5
24914 #define regBIF_CFG_DEV2_RC1_STATUS                                                                      0x3fff7bfd0c01
24915 #define regBIF_CFG_DEV2_RC1_STATUS_BASE_IDX                                                             5
24916 #define regBIF_CFG_DEV2_RC1_REVISION_ID                                                                 0x3fff7bfd0c02
24917 #define regBIF_CFG_DEV2_RC1_REVISION_ID_BASE_IDX                                                        5
24918 #define regBIF_CFG_DEV2_RC1_PROG_INTERFACE                                                              0x3fff7bfd0c02
24919 #define regBIF_CFG_DEV2_RC1_PROG_INTERFACE_BASE_IDX                                                     5
24920 #define regBIF_CFG_DEV2_RC1_SUB_CLASS                                                                   0x3fff7bfd0c02
24921 #define regBIF_CFG_DEV2_RC1_SUB_CLASS_BASE_IDX                                                          5
24922 #define regBIF_CFG_DEV2_RC1_BASE_CLASS                                                                  0x3fff7bfd0c02
24923 #define regBIF_CFG_DEV2_RC1_BASE_CLASS_BASE_IDX                                                         5
24924 #define regBIF_CFG_DEV2_RC1_CACHE_LINE                                                                  0x3fff7bfd0c03
24925 #define regBIF_CFG_DEV2_RC1_CACHE_LINE_BASE_IDX                                                         5
24926 #define regBIF_CFG_DEV2_RC1_LATENCY                                                                     0x3fff7bfd0c03
24927 #define regBIF_CFG_DEV2_RC1_LATENCY_BASE_IDX                                                            5
24928 #define regBIF_CFG_DEV2_RC1_HEADER                                                                      0x3fff7bfd0c03
24929 #define regBIF_CFG_DEV2_RC1_HEADER_BASE_IDX                                                             5
24930 #define regBIF_CFG_DEV2_RC1_BIST                                                                        0x3fff7bfd0c03
24931 #define regBIF_CFG_DEV2_RC1_BIST_BASE_IDX                                                               5
24932 #define regBIF_CFG_DEV2_RC1_BASE_ADDR_1                                                                 0x3fff7bfd0c04
24933 #define regBIF_CFG_DEV2_RC1_BASE_ADDR_1_BASE_IDX                                                        5
24934 #define regBIF_CFG_DEV2_RC1_BASE_ADDR_2                                                                 0x3fff7bfd0c05
24935 #define regBIF_CFG_DEV2_RC1_BASE_ADDR_2_BASE_IDX                                                        5
24936 #define regBIF_CFG_DEV2_RC1_SUB_BUS_NUMBER_LATENCY                                                      0x3fff7bfd0c06
24937 #define regBIF_CFG_DEV2_RC1_SUB_BUS_NUMBER_LATENCY_BASE_IDX                                             5
24938 #define regBIF_CFG_DEV2_RC1_IO_BASE_LIMIT                                                               0x3fff7bfd0c07
24939 #define regBIF_CFG_DEV2_RC1_IO_BASE_LIMIT_BASE_IDX                                                      5
24940 #define regBIF_CFG_DEV2_RC1_SECONDARY_STATUS                                                            0x3fff7bfd0c07
24941 #define regBIF_CFG_DEV2_RC1_SECONDARY_STATUS_BASE_IDX                                                   5
24942 #define regBIF_CFG_DEV2_RC1_MEM_BASE_LIMIT                                                              0x3fff7bfd0c08
24943 #define regBIF_CFG_DEV2_RC1_MEM_BASE_LIMIT_BASE_IDX                                                     5
24944 #define regBIF_CFG_DEV2_RC1_PREF_BASE_LIMIT                                                             0x3fff7bfd0c09
24945 #define regBIF_CFG_DEV2_RC1_PREF_BASE_LIMIT_BASE_IDX                                                    5
24946 #define regBIF_CFG_DEV2_RC1_PREF_BASE_UPPER                                                             0x3fff7bfd0c0a
24947 #define regBIF_CFG_DEV2_RC1_PREF_BASE_UPPER_BASE_IDX                                                    5
24948 #define regBIF_CFG_DEV2_RC1_PREF_LIMIT_UPPER                                                            0x3fff7bfd0c0b
24949 #define regBIF_CFG_DEV2_RC1_PREF_LIMIT_UPPER_BASE_IDX                                                   5
24950 #define regBIF_CFG_DEV2_RC1_IO_BASE_LIMIT_HI                                                            0x3fff7bfd0c0c
24951 #define regBIF_CFG_DEV2_RC1_IO_BASE_LIMIT_HI_BASE_IDX                                                   5
24952 #define regBIF_CFG_DEV2_RC1_CAP_PTR                                                                     0x3fff7bfd0c0d
24953 #define regBIF_CFG_DEV2_RC1_CAP_PTR_BASE_IDX                                                            5
24954 #define regBIF_CFG_DEV2_RC1_ROM_BASE_ADDR                                                               0x3fff7bfd0c0e
24955 #define regBIF_CFG_DEV2_RC1_ROM_BASE_ADDR_BASE_IDX                                                      5
24956 #define regBIF_CFG_DEV2_RC1_INTERRUPT_LINE                                                              0x3fff7bfd0c0f
24957 #define regBIF_CFG_DEV2_RC1_INTERRUPT_LINE_BASE_IDX                                                     5
24958 #define regBIF_CFG_DEV2_RC1_INTERRUPT_PIN                                                               0x3fff7bfd0c0f
24959 #define regBIF_CFG_DEV2_RC1_INTERRUPT_PIN_BASE_IDX                                                      5
24960 #define regBIF_CFG_DEV2_RC1_IRQ_BRIDGE_CNTL                                                             0x3fff7bfd0c0f
24961 #define regBIF_CFG_DEV2_RC1_IRQ_BRIDGE_CNTL_BASE_IDX                                                    5
24962 #define regBIF_CFG_DEV2_RC1_EXT_BRIDGE_CNTL                                                             0x3fff7bfd0c10
24963 #define regBIF_CFG_DEV2_RC1_EXT_BRIDGE_CNTL_BASE_IDX                                                    5
24964 #define regBIF_CFG_DEV2_RC1_PMI_CAP_LIST                                                                0x3fff7bfd0c14
24965 #define regBIF_CFG_DEV2_RC1_PMI_CAP_LIST_BASE_IDX                                                       5
24966 #define regBIF_CFG_DEV2_RC1_PMI_CAP                                                                     0x3fff7bfd0c14
24967 #define regBIF_CFG_DEV2_RC1_PMI_CAP_BASE_IDX                                                            5
24968 #define regBIF_CFG_DEV2_RC1_PMI_STATUS_CNTL                                                             0x3fff7bfd0c15
24969 #define regBIF_CFG_DEV2_RC1_PMI_STATUS_CNTL_BASE_IDX                                                    5
24970 #define regBIF_CFG_DEV2_RC1_PCIE_CAP_LIST                                                               0x3fff7bfd0c16
24971 #define regBIF_CFG_DEV2_RC1_PCIE_CAP_LIST_BASE_IDX                                                      5
24972 #define regBIF_CFG_DEV2_RC1_PCIE_CAP                                                                    0x3fff7bfd0c16
24973 #define regBIF_CFG_DEV2_RC1_PCIE_CAP_BASE_IDX                                                           5
24974 #define regBIF_CFG_DEV2_RC1_DEVICE_CAP                                                                  0x3fff7bfd0c17
24975 #define regBIF_CFG_DEV2_RC1_DEVICE_CAP_BASE_IDX                                                         5
24976 #define regBIF_CFG_DEV2_RC1_DEVICE_CNTL                                                                 0x3fff7bfd0c18
24977 #define regBIF_CFG_DEV2_RC1_DEVICE_CNTL_BASE_IDX                                                        5
24978 #define regBIF_CFG_DEV2_RC1_DEVICE_STATUS                                                               0x3fff7bfd0c18
24979 #define regBIF_CFG_DEV2_RC1_DEVICE_STATUS_BASE_IDX                                                      5
24980 #define regBIF_CFG_DEV2_RC1_LINK_CAP                                                                    0x3fff7bfd0c19
24981 #define regBIF_CFG_DEV2_RC1_LINK_CAP_BASE_IDX                                                           5
24982 #define regBIF_CFG_DEV2_RC1_LINK_CNTL                                                                   0x3fff7bfd0c1a
24983 #define regBIF_CFG_DEV2_RC1_LINK_CNTL_BASE_IDX                                                          5
24984 #define regBIF_CFG_DEV2_RC1_LINK_STATUS                                                                 0x3fff7bfd0c1a
24985 #define regBIF_CFG_DEV2_RC1_LINK_STATUS_BASE_IDX                                                        5
24986 #define regBIF_CFG_DEV2_RC1_SLOT_CAP                                                                    0x3fff7bfd0c1b
24987 #define regBIF_CFG_DEV2_RC1_SLOT_CAP_BASE_IDX                                                           5
24988 #define regBIF_CFG_DEV2_RC1_SLOT_CNTL                                                                   0x3fff7bfd0c1c
24989 #define regBIF_CFG_DEV2_RC1_SLOT_CNTL_BASE_IDX                                                          5
24990 #define regBIF_CFG_DEV2_RC1_SLOT_STATUS                                                                 0x3fff7bfd0c1c
24991 #define regBIF_CFG_DEV2_RC1_SLOT_STATUS_BASE_IDX                                                        5
24992 #define regBIF_CFG_DEV2_RC1_ROOT_CNTL                                                                   0x3fff7bfd0c1d
24993 #define regBIF_CFG_DEV2_RC1_ROOT_CNTL_BASE_IDX                                                          5
24994 #define regBIF_CFG_DEV2_RC1_ROOT_CAP                                                                    0x3fff7bfd0c1d
24995 #define regBIF_CFG_DEV2_RC1_ROOT_CAP_BASE_IDX                                                           5
24996 #define regBIF_CFG_DEV2_RC1_ROOT_STATUS                                                                 0x3fff7bfd0c1e
24997 #define regBIF_CFG_DEV2_RC1_ROOT_STATUS_BASE_IDX                                                        5
24998 #define regBIF_CFG_DEV2_RC1_DEVICE_CAP2                                                                 0x3fff7bfd0c1f
24999 #define regBIF_CFG_DEV2_RC1_DEVICE_CAP2_BASE_IDX                                                        5
25000 #define regBIF_CFG_DEV2_RC1_DEVICE_CNTL2                                                                0x3fff7bfd0c20
25001 #define regBIF_CFG_DEV2_RC1_DEVICE_CNTL2_BASE_IDX                                                       5
25002 #define regBIF_CFG_DEV2_RC1_DEVICE_STATUS2                                                              0x3fff7bfd0c20
25003 #define regBIF_CFG_DEV2_RC1_DEVICE_STATUS2_BASE_IDX                                                     5
25004 #define regBIF_CFG_DEV2_RC1_LINK_CAP2                                                                   0x3fff7bfd0c21
25005 #define regBIF_CFG_DEV2_RC1_LINK_CAP2_BASE_IDX                                                          5
25006 #define regBIF_CFG_DEV2_RC1_LINK_CNTL2                                                                  0x3fff7bfd0c22
25007 #define regBIF_CFG_DEV2_RC1_LINK_CNTL2_BASE_IDX                                                         5
25008 #define regBIF_CFG_DEV2_RC1_LINK_STATUS2                                                                0x3fff7bfd0c22
25009 #define regBIF_CFG_DEV2_RC1_LINK_STATUS2_BASE_IDX                                                       5
25010 #define regBIF_CFG_DEV2_RC1_SLOT_CAP2                                                                   0x3fff7bfd0c23
25011 #define regBIF_CFG_DEV2_RC1_SLOT_CAP2_BASE_IDX                                                          5
25012 #define regBIF_CFG_DEV2_RC1_SLOT_CNTL2                                                                  0x3fff7bfd0c24
25013 #define regBIF_CFG_DEV2_RC1_SLOT_CNTL2_BASE_IDX                                                         5
25014 #define regBIF_CFG_DEV2_RC1_SLOT_STATUS2                                                                0x3fff7bfd0c24
25015 #define regBIF_CFG_DEV2_RC1_SLOT_STATUS2_BASE_IDX                                                       5
25016 #define regBIF_CFG_DEV2_RC1_MSI_CAP_LIST                                                                0x3fff7bfd0c28
25017 #define regBIF_CFG_DEV2_RC1_MSI_CAP_LIST_BASE_IDX                                                       5
25018 #define regBIF_CFG_DEV2_RC1_MSI_MSG_CNTL                                                                0x3fff7bfd0c28
25019 #define regBIF_CFG_DEV2_RC1_MSI_MSG_CNTL_BASE_IDX                                                       5
25020 #define regBIF_CFG_DEV2_RC1_MSI_MSG_ADDR_LO                                                             0x3fff7bfd0c29
25021 #define regBIF_CFG_DEV2_RC1_MSI_MSG_ADDR_LO_BASE_IDX                                                    5
25022 #define regBIF_CFG_DEV2_RC1_MSI_MSG_ADDR_HI                                                             0x3fff7bfd0c2a
25023 #define regBIF_CFG_DEV2_RC1_MSI_MSG_ADDR_HI_BASE_IDX                                                    5
25024 #define regBIF_CFG_DEV2_RC1_MSI_MSG_DATA                                                                0x3fff7bfd0c2a
25025 #define regBIF_CFG_DEV2_RC1_MSI_MSG_DATA_BASE_IDX                                                       5
25026 #define regBIF_CFG_DEV2_RC1_MSI_EXT_MSG_DATA                                                            0x3fff7bfd0c2a
25027 #define regBIF_CFG_DEV2_RC1_MSI_EXT_MSG_DATA_BASE_IDX                                                   5
25028 #define regBIF_CFG_DEV2_RC1_MSI_MSG_DATA_64                                                             0x3fff7bfd0c2b
25029 #define regBIF_CFG_DEV2_RC1_MSI_MSG_DATA_64_BASE_IDX                                                    5
25030 #define regBIF_CFG_DEV2_RC1_MSI_EXT_MSG_DATA_64                                                         0x3fff7bfd0c2b
25031 #define regBIF_CFG_DEV2_RC1_MSI_EXT_MSG_DATA_64_BASE_IDX                                                5
25032 #define regBIF_CFG_DEV2_RC1_SSID_CAP_LIST                                                               0x3fff7bfd0c30
25033 #define regBIF_CFG_DEV2_RC1_SSID_CAP_LIST_BASE_IDX                                                      5
25034 #define regBIF_CFG_DEV2_RC1_SSID_CAP                                                                    0x3fff7bfd0c31
25035 #define regBIF_CFG_DEV2_RC1_SSID_CAP_BASE_IDX                                                           5
25036 #define regBIF_CFG_DEV2_RC1_MSI_MAP_CAP_LIST                                                            0x3fff7bfd0c32
25037 #define regBIF_CFG_DEV2_RC1_MSI_MAP_CAP_LIST_BASE_IDX                                                   5
25038 #define regBIF_CFG_DEV2_RC1_MSI_MAP_CAP                                                                 0x3fff7bfd0c32
25039 #define regBIF_CFG_DEV2_RC1_MSI_MAP_CAP_BASE_IDX                                                        5
25040 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                           0x3fff7bfd0c40
25041 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                                  5
25042 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC_HDR                                                    0x3fff7bfd0c41
25043 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                           5
25044 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC1                                                       0x3fff7bfd0c42
25045 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                              5
25046 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC2                                                       0x3fff7bfd0c43
25047 #define regBIF_CFG_DEV2_RC1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                              5
25048 #define regBIF_CFG_DEV2_RC1_PCIE_VC_ENH_CAP_LIST                                                        0x3fff7bfd0c44
25049 #define regBIF_CFG_DEV2_RC1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                               5
25050 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_CAP_REG1                                                       0x3fff7bfd0c45
25051 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                              5
25052 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_CAP_REG2                                                       0x3fff7bfd0c46
25053 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                              5
25054 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_CNTL                                                           0x3fff7bfd0c47
25055 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_CNTL_BASE_IDX                                                  5
25056 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_STATUS                                                         0x3fff7bfd0c47
25057 #define regBIF_CFG_DEV2_RC1_PCIE_PORT_VC_STATUS_BASE_IDX                                                5
25058 #define regBIF_CFG_DEV2_RC1_PCIE_VC0_RESOURCE_CAP                                                       0x3fff7bfd0c48
25059 #define regBIF_CFG_DEV2_RC1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                              5
25060 #define regBIF_CFG_DEV2_RC1_PCIE_VC0_RESOURCE_CNTL                                                      0x3fff7bfd0c49
25061 #define regBIF_CFG_DEV2_RC1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                             5
25062 #define regBIF_CFG_DEV2_RC1_PCIE_VC0_RESOURCE_STATUS                                                    0x3fff7bfd0c4a
25063 #define regBIF_CFG_DEV2_RC1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                           5
25064 #define regBIF_CFG_DEV2_RC1_PCIE_VC1_RESOURCE_CAP                                                       0x3fff7bfd0c4b
25065 #define regBIF_CFG_DEV2_RC1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                              5
25066 #define regBIF_CFG_DEV2_RC1_PCIE_VC1_RESOURCE_CNTL                                                      0x3fff7bfd0c4c
25067 #define regBIF_CFG_DEV2_RC1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                             5
25068 #define regBIF_CFG_DEV2_RC1_PCIE_VC1_RESOURCE_STATUS                                                    0x3fff7bfd0c4d
25069 #define regBIF_CFG_DEV2_RC1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                           5
25070 #define regBIF_CFG_DEV2_RC1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                            0x3fff7bfd0c50
25071 #define regBIF_CFG_DEV2_RC1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                   5
25072 #define regBIF_CFG_DEV2_RC1_PCIE_DEV_SERIAL_NUM_DW1                                                     0x3fff7bfd0c51
25073 #define regBIF_CFG_DEV2_RC1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                            5
25074 #define regBIF_CFG_DEV2_RC1_PCIE_DEV_SERIAL_NUM_DW2                                                     0x3fff7bfd0c52
25075 #define regBIF_CFG_DEV2_RC1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                            5
25076 #define regBIF_CFG_DEV2_RC1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                               0x3fff7bfd0c54
25077 #define regBIF_CFG_DEV2_RC1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                      5
25078 #define regBIF_CFG_DEV2_RC1_PCIE_UNCORR_ERR_STATUS                                                      0x3fff7bfd0c55
25079 #define regBIF_CFG_DEV2_RC1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                             5
25080 #define regBIF_CFG_DEV2_RC1_PCIE_UNCORR_ERR_MASK                                                        0x3fff7bfd0c56
25081 #define regBIF_CFG_DEV2_RC1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                               5
25082 #define regBIF_CFG_DEV2_RC1_PCIE_UNCORR_ERR_SEVERITY                                                    0x3fff7bfd0c57
25083 #define regBIF_CFG_DEV2_RC1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                           5
25084 #define regBIF_CFG_DEV2_RC1_PCIE_CORR_ERR_STATUS                                                        0x3fff7bfd0c58
25085 #define regBIF_CFG_DEV2_RC1_PCIE_CORR_ERR_STATUS_BASE_IDX                                               5
25086 #define regBIF_CFG_DEV2_RC1_PCIE_CORR_ERR_MASK                                                          0x3fff7bfd0c59
25087 #define regBIF_CFG_DEV2_RC1_PCIE_CORR_ERR_MASK_BASE_IDX                                                 5
25088 #define regBIF_CFG_DEV2_RC1_PCIE_ADV_ERR_CAP_CNTL                                                       0x3fff7bfd0c5a
25089 #define regBIF_CFG_DEV2_RC1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                              5
25090 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG0                                                               0x3fff7bfd0c5b
25091 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG0_BASE_IDX                                                      5
25092 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG1                                                               0x3fff7bfd0c5c
25093 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG1_BASE_IDX                                                      5
25094 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG2                                                               0x3fff7bfd0c5d
25095 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG2_BASE_IDX                                                      5
25096 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG3                                                               0x3fff7bfd0c5e
25097 #define regBIF_CFG_DEV2_RC1_PCIE_HDR_LOG3_BASE_IDX                                                      5
25098 #define regBIF_CFG_DEV2_RC1_PCIE_ROOT_ERR_CMD                                                           0x3fff7bfd0c5f
25099 #define regBIF_CFG_DEV2_RC1_PCIE_ROOT_ERR_CMD_BASE_IDX                                                  5
25100 #define regBIF_CFG_DEV2_RC1_PCIE_ROOT_ERR_STATUS                                                        0x3fff7bfd0c60
25101 #define regBIF_CFG_DEV2_RC1_PCIE_ROOT_ERR_STATUS_BASE_IDX                                               5
25102 #define regBIF_CFG_DEV2_RC1_PCIE_ERR_SRC_ID                                                             0x3fff7bfd0c61
25103 #define regBIF_CFG_DEV2_RC1_PCIE_ERR_SRC_ID_BASE_IDX                                                    5
25104 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG0                                                        0x3fff7bfd0c62
25105 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                               5
25106 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG1                                                        0x3fff7bfd0c63
25107 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                               5
25108 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG2                                                        0x3fff7bfd0c64
25109 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                               5
25110 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG3                                                        0x3fff7bfd0c65
25111 #define regBIF_CFG_DEV2_RC1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                               5
25112 #define regBIF_CFG_DEV2_RC1_PCIE_SECONDARY_ENH_CAP_LIST                                                 0x3fff7bfd0c9c
25113 #define regBIF_CFG_DEV2_RC1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                        5
25114 #define regBIF_CFG_DEV2_RC1_PCIE_LINK_CNTL3                                                             0x3fff7bfd0c9d
25115 #define regBIF_CFG_DEV2_RC1_PCIE_LINK_CNTL3_BASE_IDX                                                    5
25116 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_ERROR_STATUS                                                      0x3fff7bfd0c9e
25117 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                             5
25118 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_0_EQUALIZATION_CNTL                                               0x3fff7bfd0c9f
25119 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                      5
25120 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_1_EQUALIZATION_CNTL                                               0x3fff7bfd0c9f
25121 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                      5
25122 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_2_EQUALIZATION_CNTL                                               0x3fff7bfd0ca0
25123 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                      5
25124 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_3_EQUALIZATION_CNTL                                               0x3fff7bfd0ca0
25125 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                      5
25126 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_4_EQUALIZATION_CNTL                                               0x3fff7bfd0ca1
25127 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                      5
25128 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_5_EQUALIZATION_CNTL                                               0x3fff7bfd0ca1
25129 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                      5
25130 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_6_EQUALIZATION_CNTL                                               0x3fff7bfd0ca2
25131 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                      5
25132 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_7_EQUALIZATION_CNTL                                               0x3fff7bfd0ca2
25133 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                      5
25134 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_8_EQUALIZATION_CNTL                                               0x3fff7bfd0ca3
25135 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                      5
25136 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_9_EQUALIZATION_CNTL                                               0x3fff7bfd0ca3
25137 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                      5
25138 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_10_EQUALIZATION_CNTL                                              0x3fff7bfd0ca4
25139 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                     5
25140 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_11_EQUALIZATION_CNTL                                              0x3fff7bfd0ca4
25141 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                     5
25142 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_12_EQUALIZATION_CNTL                                              0x3fff7bfd0ca5
25143 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                     5
25144 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_13_EQUALIZATION_CNTL                                              0x3fff7bfd0ca5
25145 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                     5
25146 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_14_EQUALIZATION_CNTL                                              0x3fff7bfd0ca6
25147 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                     5
25148 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_15_EQUALIZATION_CNTL                                              0x3fff7bfd0ca6
25149 #define regBIF_CFG_DEV2_RC1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                     5
25150 #define regBIF_CFG_DEV2_RC1_PCIE_ACS_ENH_CAP_LIST                                                       0x3fff7bfd0ca8
25151 #define regBIF_CFG_DEV2_RC1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                              5
25152 #define regBIF_CFG_DEV2_RC1_PCIE_ACS_CAP                                                                0x3fff7bfd0ca9
25153 #define regBIF_CFG_DEV2_RC1_PCIE_ACS_CAP_BASE_IDX                                                       5
25154 #define regBIF_CFG_DEV2_RC1_PCIE_ACS_CNTL                                                               0x3fff7bfd0ca9
25155 #define regBIF_CFG_DEV2_RC1_PCIE_ACS_CNTL_BASE_IDX                                                      5
25156 #define regBIF_CFG_DEV2_RC1_PCIE_DLF_ENH_CAP_LIST                                                       0x3fff7bfd0d00
25157 #define regBIF_CFG_DEV2_RC1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                              5
25158 #define regBIF_CFG_DEV2_RC1_DATA_LINK_FEATURE_CAP                                                       0x3fff7bfd0d01
25159 #define regBIF_CFG_DEV2_RC1_DATA_LINK_FEATURE_CAP_BASE_IDX                                              5
25160 #define regBIF_CFG_DEV2_RC1_DATA_LINK_FEATURE_STATUS                                                    0x3fff7bfd0d02
25161 #define regBIF_CFG_DEV2_RC1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                           5
25162 #define regBIF_CFG_DEV2_RC1_PCIE_PHY_16GT_ENH_CAP_LIST                                                  0x3fff7bfd0d04
25163 #define regBIF_CFG_DEV2_RC1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                         5
25164 #define regBIF_CFG_DEV2_RC1_LINK_CAP_16GT                                                               0x3fff7bfd0d05
25165 #define regBIF_CFG_DEV2_RC1_LINK_CAP_16GT_BASE_IDX                                                      5
25166 #define regBIF_CFG_DEV2_RC1_LINK_CNTL_16GT                                                              0x3fff7bfd0d06
25167 #define regBIF_CFG_DEV2_RC1_LINK_CNTL_16GT_BASE_IDX                                                     5
25168 #define regBIF_CFG_DEV2_RC1_LINK_STATUS_16GT                                                            0x3fff7bfd0d07
25169 #define regBIF_CFG_DEV2_RC1_LINK_STATUS_16GT_BASE_IDX                                                   5
25170 #define regBIF_CFG_DEV2_RC1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                           0x3fff7bfd0d08
25171 #define regBIF_CFG_DEV2_RC1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                  5
25172 #define regBIF_CFG_DEV2_RC1_RTM1_PARITY_MISMATCH_STATUS_16GT                                            0x3fff7bfd0d09
25173 #define regBIF_CFG_DEV2_RC1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
25174 #define regBIF_CFG_DEV2_RC1_RTM2_PARITY_MISMATCH_STATUS_16GT                                            0x3fff7bfd0d0a
25175 #define regBIF_CFG_DEV2_RC1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                   5
25176 #define regBIF_CFG_DEV2_RC1_LANE_0_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0c
25177 #define regBIF_CFG_DEV2_RC1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25178 #define regBIF_CFG_DEV2_RC1_LANE_1_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0c
25179 #define regBIF_CFG_DEV2_RC1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25180 #define regBIF_CFG_DEV2_RC1_LANE_2_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0c
25181 #define regBIF_CFG_DEV2_RC1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25182 #define regBIF_CFG_DEV2_RC1_LANE_3_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0c
25183 #define regBIF_CFG_DEV2_RC1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25184 #define regBIF_CFG_DEV2_RC1_LANE_4_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0d
25185 #define regBIF_CFG_DEV2_RC1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25186 #define regBIF_CFG_DEV2_RC1_LANE_5_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0d
25187 #define regBIF_CFG_DEV2_RC1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25188 #define regBIF_CFG_DEV2_RC1_LANE_6_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0d
25189 #define regBIF_CFG_DEV2_RC1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25190 #define regBIF_CFG_DEV2_RC1_LANE_7_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0d
25191 #define regBIF_CFG_DEV2_RC1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25192 #define regBIF_CFG_DEV2_RC1_LANE_8_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0e
25193 #define regBIF_CFG_DEV2_RC1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25194 #define regBIF_CFG_DEV2_RC1_LANE_9_EQUALIZATION_CNTL_16GT                                               0x3fff7bfd0d0e
25195 #define regBIF_CFG_DEV2_RC1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                      5
25196 #define regBIF_CFG_DEV2_RC1_LANE_10_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd0d0e
25197 #define regBIF_CFG_DEV2_RC1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
25198 #define regBIF_CFG_DEV2_RC1_LANE_11_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd0d0e
25199 #define regBIF_CFG_DEV2_RC1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
25200 #define regBIF_CFG_DEV2_RC1_LANE_12_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd0d0f
25201 #define regBIF_CFG_DEV2_RC1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
25202 #define regBIF_CFG_DEV2_RC1_LANE_13_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd0d0f
25203 #define regBIF_CFG_DEV2_RC1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
25204 #define regBIF_CFG_DEV2_RC1_LANE_14_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd0d0f
25205 #define regBIF_CFG_DEV2_RC1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
25206 #define regBIF_CFG_DEV2_RC1_LANE_15_EQUALIZATION_CNTL_16GT                                              0x3fff7bfd0d0f
25207 #define regBIF_CFG_DEV2_RC1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                     5
25208 #define regBIF_CFG_DEV2_RC1_PCIE_MARGINING_ENH_CAP_LIST                                                 0x3fff7bfd0d14
25209 #define regBIF_CFG_DEV2_RC1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                        5
25210 #define regBIF_CFG_DEV2_RC1_MARGINING_PORT_CAP                                                          0x3fff7bfd0d15
25211 #define regBIF_CFG_DEV2_RC1_MARGINING_PORT_CAP_BASE_IDX                                                 5
25212 #define regBIF_CFG_DEV2_RC1_MARGINING_PORT_STATUS                                                       0x3fff7bfd0d15
25213 #define regBIF_CFG_DEV2_RC1_MARGINING_PORT_STATUS_BASE_IDX                                              5
25214 #define regBIF_CFG_DEV2_RC1_LANE_0_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d16
25215 #define regBIF_CFG_DEV2_RC1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                         5
25216 #define regBIF_CFG_DEV2_RC1_LANE_0_MARGINING_LANE_STATUS                                                0x3fff7bfd0d16
25217 #define regBIF_CFG_DEV2_RC1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                       5
25218 #define regBIF_CFG_DEV2_RC1_LANE_1_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d17
25219 #define regBIF_CFG_DEV2_RC1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                         5
25220 #define regBIF_CFG_DEV2_RC1_LANE_1_MARGINING_LANE_STATUS                                                0x3fff7bfd0d17
25221 #define regBIF_CFG_DEV2_RC1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                       5
25222 #define regBIF_CFG_DEV2_RC1_LANE_2_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d18
25223 #define regBIF_CFG_DEV2_RC1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                         5
25224 #define regBIF_CFG_DEV2_RC1_LANE_2_MARGINING_LANE_STATUS                                                0x3fff7bfd0d18
25225 #define regBIF_CFG_DEV2_RC1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                       5
25226 #define regBIF_CFG_DEV2_RC1_LANE_3_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d19
25227 #define regBIF_CFG_DEV2_RC1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                         5
25228 #define regBIF_CFG_DEV2_RC1_LANE_3_MARGINING_LANE_STATUS                                                0x3fff7bfd0d19
25229 #define regBIF_CFG_DEV2_RC1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                       5
25230 #define regBIF_CFG_DEV2_RC1_LANE_4_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d1a
25231 #define regBIF_CFG_DEV2_RC1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                         5
25232 #define regBIF_CFG_DEV2_RC1_LANE_4_MARGINING_LANE_STATUS                                                0x3fff7bfd0d1a
25233 #define regBIF_CFG_DEV2_RC1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                       5
25234 #define regBIF_CFG_DEV2_RC1_LANE_5_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d1b
25235 #define regBIF_CFG_DEV2_RC1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                         5
25236 #define regBIF_CFG_DEV2_RC1_LANE_5_MARGINING_LANE_STATUS                                                0x3fff7bfd0d1b
25237 #define regBIF_CFG_DEV2_RC1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                       5
25238 #define regBIF_CFG_DEV2_RC1_LANE_6_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d1c
25239 #define regBIF_CFG_DEV2_RC1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                         5
25240 #define regBIF_CFG_DEV2_RC1_LANE_6_MARGINING_LANE_STATUS                                                0x3fff7bfd0d1c
25241 #define regBIF_CFG_DEV2_RC1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                       5
25242 #define regBIF_CFG_DEV2_RC1_LANE_7_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d1d
25243 #define regBIF_CFG_DEV2_RC1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                         5
25244 #define regBIF_CFG_DEV2_RC1_LANE_7_MARGINING_LANE_STATUS                                                0x3fff7bfd0d1d
25245 #define regBIF_CFG_DEV2_RC1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                       5
25246 #define regBIF_CFG_DEV2_RC1_LANE_8_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d1e
25247 #define regBIF_CFG_DEV2_RC1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                         5
25248 #define regBIF_CFG_DEV2_RC1_LANE_8_MARGINING_LANE_STATUS                                                0x3fff7bfd0d1e
25249 #define regBIF_CFG_DEV2_RC1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                       5
25250 #define regBIF_CFG_DEV2_RC1_LANE_9_MARGINING_LANE_CNTL                                                  0x3fff7bfd0d1f
25251 #define regBIF_CFG_DEV2_RC1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                         5
25252 #define regBIF_CFG_DEV2_RC1_LANE_9_MARGINING_LANE_STATUS                                                0x3fff7bfd0d1f
25253 #define regBIF_CFG_DEV2_RC1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                       5
25254 #define regBIF_CFG_DEV2_RC1_LANE_10_MARGINING_LANE_CNTL                                                 0x3fff7bfd0d20
25255 #define regBIF_CFG_DEV2_RC1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                        5
25256 #define regBIF_CFG_DEV2_RC1_LANE_10_MARGINING_LANE_STATUS                                               0x3fff7bfd0d20
25257 #define regBIF_CFG_DEV2_RC1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                      5
25258 #define regBIF_CFG_DEV2_RC1_LANE_11_MARGINING_LANE_CNTL                                                 0x3fff7bfd0d21
25259 #define regBIF_CFG_DEV2_RC1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                        5
25260 #define regBIF_CFG_DEV2_RC1_LANE_11_MARGINING_LANE_STATUS                                               0x3fff7bfd0d21
25261 #define regBIF_CFG_DEV2_RC1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                      5
25262 #define regBIF_CFG_DEV2_RC1_LANE_12_MARGINING_LANE_CNTL                                                 0x3fff7bfd0d22
25263 #define regBIF_CFG_DEV2_RC1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                        5
25264 #define regBIF_CFG_DEV2_RC1_LANE_12_MARGINING_LANE_STATUS                                               0x3fff7bfd0d22
25265 #define regBIF_CFG_DEV2_RC1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                      5
25266 #define regBIF_CFG_DEV2_RC1_LANE_13_MARGINING_LANE_CNTL                                                 0x3fff7bfd0d23
25267 #define regBIF_CFG_DEV2_RC1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                        5
25268 #define regBIF_CFG_DEV2_RC1_LANE_13_MARGINING_LANE_STATUS                                               0x3fff7bfd0d23
25269 #define regBIF_CFG_DEV2_RC1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                      5
25270 #define regBIF_CFG_DEV2_RC1_LANE_14_MARGINING_LANE_CNTL                                                 0x3fff7bfd0d24
25271 #define regBIF_CFG_DEV2_RC1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                        5
25272 #define regBIF_CFG_DEV2_RC1_LANE_14_MARGINING_LANE_STATUS                                               0x3fff7bfd0d24
25273 #define regBIF_CFG_DEV2_RC1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                      5
25274 #define regBIF_CFG_DEV2_RC1_LANE_15_MARGINING_LANE_CNTL                                                 0x3fff7bfd0d25
25275 #define regBIF_CFG_DEV2_RC1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                        5
25276 #define regBIF_CFG_DEV2_RC1_LANE_15_MARGINING_LANE_STATUS                                               0x3fff7bfd0d25
25277 #define regBIF_CFG_DEV2_RC1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                      5
25278 
25279 
25280 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf0_bifcfgdecp
25281 // base address: 0xfffe12100000
25282 #define regBIF_CFG_DEV0_EPF0_1_VENDOR_ID                                                                0x3fff80800000
25283 #define regBIF_CFG_DEV0_EPF0_1_VENDOR_ID_BASE_IDX                                                       5
25284 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_ID                                                                0x3fff80800000
25285 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_ID_BASE_IDX                                                       5
25286 #define regBIF_CFG_DEV0_EPF0_1_COMMAND                                                                  0x3fff80800001
25287 #define regBIF_CFG_DEV0_EPF0_1_COMMAND_BASE_IDX                                                         5
25288 #define regBIF_CFG_DEV0_EPF0_1_STATUS                                                                   0x3fff80800001
25289 #define regBIF_CFG_DEV0_EPF0_1_STATUS_BASE_IDX                                                          5
25290 #define regBIF_CFG_DEV0_EPF0_1_REVISION_ID                                                              0x3fff80800002
25291 #define regBIF_CFG_DEV0_EPF0_1_REVISION_ID_BASE_IDX                                                     5
25292 #define regBIF_CFG_DEV0_EPF0_1_PROG_INTERFACE                                                           0x3fff80800002
25293 #define regBIF_CFG_DEV0_EPF0_1_PROG_INTERFACE_BASE_IDX                                                  5
25294 #define regBIF_CFG_DEV0_EPF0_1_SUB_CLASS                                                                0x3fff80800002
25295 #define regBIF_CFG_DEV0_EPF0_1_SUB_CLASS_BASE_IDX                                                       5
25296 #define regBIF_CFG_DEV0_EPF0_1_BASE_CLASS                                                               0x3fff80800002
25297 #define regBIF_CFG_DEV0_EPF0_1_BASE_CLASS_BASE_IDX                                                      5
25298 #define regBIF_CFG_DEV0_EPF0_1_CACHE_LINE                                                               0x3fff80800003
25299 #define regBIF_CFG_DEV0_EPF0_1_CACHE_LINE_BASE_IDX                                                      5
25300 #define regBIF_CFG_DEV0_EPF0_1_LATENCY                                                                  0x3fff80800003
25301 #define regBIF_CFG_DEV0_EPF0_1_LATENCY_BASE_IDX                                                         5
25302 #define regBIF_CFG_DEV0_EPF0_1_HEADER                                                                   0x3fff80800003
25303 #define regBIF_CFG_DEV0_EPF0_1_HEADER_BASE_IDX                                                          5
25304 #define regBIF_CFG_DEV0_EPF0_1_BIST                                                                     0x3fff80800003
25305 #define regBIF_CFG_DEV0_EPF0_1_BIST_BASE_IDX                                                            5
25306 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_1                                                              0x3fff80800004
25307 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_1_BASE_IDX                                                     5
25308 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_2                                                              0x3fff80800005
25309 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_2_BASE_IDX                                                     5
25310 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_3                                                              0x3fff80800006
25311 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_3_BASE_IDX                                                     5
25312 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_4                                                              0x3fff80800007
25313 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_4_BASE_IDX                                                     5
25314 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_5                                                              0x3fff80800008
25315 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_5_BASE_IDX                                                     5
25316 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_6                                                              0x3fff80800009
25317 #define regBIF_CFG_DEV0_EPF0_1_BASE_ADDR_6_BASE_IDX                                                     5
25318 #define regBIF_CFG_DEV0_EPF0_1_CARDBUS_CIS_PTR                                                          0x3fff8080000a
25319 #define regBIF_CFG_DEV0_EPF0_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
25320 #define regBIF_CFG_DEV0_EPF0_1_ADAPTER_ID                                                               0x3fff8080000b
25321 #define regBIF_CFG_DEV0_EPF0_1_ADAPTER_ID_BASE_IDX                                                      5
25322 #define regBIF_CFG_DEV0_EPF0_1_ROM_BASE_ADDR                                                            0x3fff8080000c
25323 #define regBIF_CFG_DEV0_EPF0_1_ROM_BASE_ADDR_BASE_IDX                                                   5
25324 #define regBIF_CFG_DEV0_EPF0_1_CAP_PTR                                                                  0x3fff8080000d
25325 #define regBIF_CFG_DEV0_EPF0_1_CAP_PTR_BASE_IDX                                                         5
25326 #define regBIF_CFG_DEV0_EPF0_1_INTERRUPT_LINE                                                           0x3fff8080000f
25327 #define regBIF_CFG_DEV0_EPF0_1_INTERRUPT_LINE_BASE_IDX                                                  5
25328 #define regBIF_CFG_DEV0_EPF0_1_INTERRUPT_PIN                                                            0x3fff8080000f
25329 #define regBIF_CFG_DEV0_EPF0_1_INTERRUPT_PIN_BASE_IDX                                                   5
25330 #define regBIF_CFG_DEV0_EPF0_1_MIN_GRANT                                                                0x3fff8080000f
25331 #define regBIF_CFG_DEV0_EPF0_1_MIN_GRANT_BASE_IDX                                                       5
25332 #define regBIF_CFG_DEV0_EPF0_1_MAX_LATENCY                                                              0x3fff8080000f
25333 #define regBIF_CFG_DEV0_EPF0_1_MAX_LATENCY_BASE_IDX                                                     5
25334 #define regBIF_CFG_DEV0_EPF0_1_VENDOR_CAP_LIST                                                          0x3fff80800012
25335 #define regBIF_CFG_DEV0_EPF0_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
25336 #define regBIF_CFG_DEV0_EPF0_1_ADAPTER_ID_W                                                             0x3fff80800013
25337 #define regBIF_CFG_DEV0_EPF0_1_ADAPTER_ID_W_BASE_IDX                                                    5
25338 #define regBIF_CFG_DEV0_EPF0_1_PMI_CAP_LIST                                                             0x3fff80800014
25339 #define regBIF_CFG_DEV0_EPF0_1_PMI_CAP_LIST_BASE_IDX                                                    5
25340 #define regBIF_CFG_DEV0_EPF0_1_PMI_CAP                                                                  0x3fff80800014
25341 #define regBIF_CFG_DEV0_EPF0_1_PMI_CAP_BASE_IDX                                                         5
25342 #define regBIF_CFG_DEV0_EPF0_1_PMI_STATUS_CNTL                                                          0x3fff80800015
25343 #define regBIF_CFG_DEV0_EPF0_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
25344 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CAP_LIST                                                            0x3fff80800019
25345 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CAP_LIST_BASE_IDX                                                   5
25346 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CAP                                                                 0x3fff80800019
25347 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CAP_BASE_IDX                                                        5
25348 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CAP                                                               0x3fff8080001a
25349 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CAP_BASE_IDX                                                      5
25350 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CNTL                                                              0x3fff8080001b
25351 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CNTL_BASE_IDX                                                     5
25352 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_STATUS                                                            0x3fff8080001b
25353 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_STATUS_BASE_IDX                                                   5
25354 #define regBIF_CFG_DEV0_EPF0_1_LINK_CAP                                                                 0x3fff8080001c
25355 #define regBIF_CFG_DEV0_EPF0_1_LINK_CAP_BASE_IDX                                                        5
25356 #define regBIF_CFG_DEV0_EPF0_1_LINK_CNTL                                                                0x3fff8080001d
25357 #define regBIF_CFG_DEV0_EPF0_1_LINK_CNTL_BASE_IDX                                                       5
25358 #define regBIF_CFG_DEV0_EPF0_1_LINK_STATUS                                                              0x3fff8080001d
25359 #define regBIF_CFG_DEV0_EPF0_1_LINK_STATUS_BASE_IDX                                                     5
25360 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CAP2                                                              0x3fff80800022
25361 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CAP2_BASE_IDX                                                     5
25362 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CNTL2                                                             0x3fff80800023
25363 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_CNTL2_BASE_IDX                                                    5
25364 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_STATUS2                                                           0x3fff80800023
25365 #define regBIF_CFG_DEV0_EPF0_1_DEVICE_STATUS2_BASE_IDX                                                  5
25366 #define regBIF_CFG_DEV0_EPF0_1_LINK_CAP2                                                                0x3fff80800024
25367 #define regBIF_CFG_DEV0_EPF0_1_LINK_CAP2_BASE_IDX                                                       5
25368 #define regBIF_CFG_DEV0_EPF0_1_LINK_CNTL2                                                               0x3fff80800025
25369 #define regBIF_CFG_DEV0_EPF0_1_LINK_CNTL2_BASE_IDX                                                      5
25370 #define regBIF_CFG_DEV0_EPF0_1_LINK_STATUS2                                                             0x3fff80800025
25371 #define regBIF_CFG_DEV0_EPF0_1_LINK_STATUS2_BASE_IDX                                                    5
25372 #define regBIF_CFG_DEV0_EPF0_1_MSI_CAP_LIST                                                             0x3fff80800028
25373 #define regBIF_CFG_DEV0_EPF0_1_MSI_CAP_LIST_BASE_IDX                                                    5
25374 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_CNTL                                                             0x3fff80800028
25375 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_CNTL_BASE_IDX                                                    5
25376 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_ADDR_LO                                                          0x3fff80800029
25377 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
25378 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_ADDR_HI                                                          0x3fff8080002a
25379 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
25380 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_DATA                                                             0x3fff8080002a
25381 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_DATA_BASE_IDX                                                    5
25382 #define regBIF_CFG_DEV0_EPF0_1_MSI_EXT_MSG_DATA                                                         0x3fff8080002a
25383 #define regBIF_CFG_DEV0_EPF0_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
25384 #define regBIF_CFG_DEV0_EPF0_1_MSI_MASK                                                                 0x3fff8080002b
25385 #define regBIF_CFG_DEV0_EPF0_1_MSI_MASK_BASE_IDX                                                        5
25386 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_DATA_64                                                          0x3fff8080002b
25387 #define regBIF_CFG_DEV0_EPF0_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
25388 #define regBIF_CFG_DEV0_EPF0_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8080002b
25389 #define regBIF_CFG_DEV0_EPF0_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
25390 #define regBIF_CFG_DEV0_EPF0_1_MSI_MASK_64                                                              0x3fff8080002c
25391 #define regBIF_CFG_DEV0_EPF0_1_MSI_MASK_64_BASE_IDX                                                     5
25392 #define regBIF_CFG_DEV0_EPF0_1_MSI_PENDING                                                              0x3fff8080002c
25393 #define regBIF_CFG_DEV0_EPF0_1_MSI_PENDING_BASE_IDX                                                     5
25394 #define regBIF_CFG_DEV0_EPF0_1_MSI_PENDING_64                                                           0x3fff8080002d
25395 #define regBIF_CFG_DEV0_EPF0_1_MSI_PENDING_64_BASE_IDX                                                  5
25396 #define regBIF_CFG_DEV0_EPF0_1_MSIX_CAP_LIST                                                            0x3fff80800030
25397 #define regBIF_CFG_DEV0_EPF0_1_MSIX_CAP_LIST_BASE_IDX                                                   5
25398 #define regBIF_CFG_DEV0_EPF0_1_MSIX_MSG_CNTL                                                            0x3fff80800030
25399 #define regBIF_CFG_DEV0_EPF0_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
25400 #define regBIF_CFG_DEV0_EPF0_1_MSIX_TABLE                                                               0x3fff80800031
25401 #define regBIF_CFG_DEV0_EPF0_1_MSIX_TABLE_BASE_IDX                                                      5
25402 #define regBIF_CFG_DEV0_EPF0_1_MSIX_PBA                                                                 0x3fff80800032
25403 #define regBIF_CFG_DEV0_EPF0_1_MSIX_PBA_BASE_IDX                                                        5
25404 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80800040
25405 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
25406 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80800041
25407 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
25408 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80800042
25409 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
25410 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80800043
25411 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
25412 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC_ENH_CAP_LIST                                                     0x3fff80800044
25413 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                            5
25414 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_CAP_REG1                                                    0x3fff80800045
25415 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                           5
25416 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_CAP_REG2                                                    0x3fff80800046
25417 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                           5
25418 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_CNTL                                                        0x3fff80800047
25419 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_CNTL_BASE_IDX                                               5
25420 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_STATUS                                                      0x3fff80800047
25421 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PORT_VC_STATUS_BASE_IDX                                             5
25422 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC0_RESOURCE_CAP                                                    0x3fff80800048
25423 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                           5
25424 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC0_RESOURCE_CNTL                                                   0x3fff80800049
25425 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                          5
25426 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC0_RESOURCE_STATUS                                                 0x3fff8080004a
25427 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                        5
25428 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC1_RESOURCE_CAP                                                    0x3fff8080004b
25429 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                           5
25430 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC1_RESOURCE_CNTL                                                   0x3fff8080004c
25431 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                          5
25432 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC1_RESOURCE_STATUS                                                 0x3fff8080004d
25433 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                        5
25434 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                         0x3fff80800050
25435 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                5
25436 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DEV_SERIAL_NUM_DW1                                                  0x3fff80800051
25437 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                         5
25438 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DEV_SERIAL_NUM_DW2                                                  0x3fff80800052
25439 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                         5
25440 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80800054
25441 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
25442 #define regBIF_CFG_DEV0_EPF0_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80800055
25443 #define regBIF_CFG_DEV0_EPF0_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
25444 #define regBIF_CFG_DEV0_EPF0_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80800056
25445 #define regBIF_CFG_DEV0_EPF0_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
25446 #define regBIF_CFG_DEV0_EPF0_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80800057
25447 #define regBIF_CFG_DEV0_EPF0_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
25448 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80800058
25449 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
25450 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CORR_ERR_MASK                                                       0x3fff80800059
25451 #define regBIF_CFG_DEV0_EPF0_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
25452 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8080005a
25453 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
25454 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG0                                                            0x3fff8080005b
25455 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
25456 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG1                                                            0x3fff8080005c
25457 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
25458 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG2                                                            0x3fff8080005d
25459 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
25460 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG3                                                            0x3fff8080005e
25461 #define regBIF_CFG_DEV0_EPF0_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
25462 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80800062
25463 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
25464 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80800063
25465 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
25466 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80800064
25467 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
25468 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80800065
25469 #define regBIF_CFG_DEV0_EPF0_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
25470 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80800080
25471 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
25472 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR1_CAP                                                            0x3fff80800081
25473 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
25474 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR1_CNTL                                                           0x3fff80800082
25475 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
25476 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR2_CAP                                                            0x3fff80800083
25477 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
25478 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR2_CNTL                                                           0x3fff80800084
25479 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
25480 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR3_CAP                                                            0x3fff80800085
25481 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
25482 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR3_CNTL                                                           0x3fff80800086
25483 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
25484 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR4_CAP                                                            0x3fff80800087
25485 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
25486 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR4_CNTL                                                           0x3fff80800088
25487 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
25488 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR5_CAP                                                            0x3fff80800089
25489 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
25490 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR5_CNTL                                                           0x3fff8080008a
25491 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
25492 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR6_CAP                                                            0x3fff8080008b
25493 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
25494 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR6_CNTL                                                           0x3fff8080008c
25495 #define regBIF_CFG_DEV0_EPF0_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
25496 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80800090
25497 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
25498 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80800091
25499 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
25500 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80800092
25501 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
25502 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80800093
25503 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
25504 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80800094
25505 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
25506 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_CAP                                                             0x3fff80800095
25507 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_CAP_BASE_IDX                                                    5
25508 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80800096
25509 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
25510 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_STATUS                                                          0x3fff80800097
25511 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
25512 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_CNTL                                                            0x3fff80800097
25513 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
25514 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80800098
25515 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
25516 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80800098
25517 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
25518 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80800098
25519 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
25520 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80800098
25521 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
25522 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80800099
25523 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
25524 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80800099
25525 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
25526 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80800099
25527 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
25528 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80800099
25529 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
25530 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SECONDARY_ENH_CAP_LIST                                              0x3fff8080009c
25531 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
25532 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LINK_CNTL3                                                          0x3fff8080009d
25533 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LINK_CNTL3_BASE_IDX                                                 5
25534 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_ERROR_STATUS                                                   0x3fff8080009e
25535 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
25536 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x3fff8080009f
25537 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
25538 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x3fff8080009f
25539 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
25540 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x3fff808000a0
25541 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
25542 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x3fff808000a0
25543 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
25544 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x3fff808000a1
25545 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
25546 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x3fff808000a1
25547 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
25548 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x3fff808000a2
25549 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
25550 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x3fff808000a2
25551 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
25552 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x3fff808000a3
25553 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
25554 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x3fff808000a3
25555 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
25556 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x3fff808000a4
25557 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
25558 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x3fff808000a4
25559 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
25560 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x3fff808000a5
25561 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
25562 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x3fff808000a5
25563 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
25564 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x3fff808000a6
25565 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
25566 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x3fff808000a6
25567 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
25568 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808000a8
25569 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
25570 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ACS_CAP                                                             0x3fff808000a9
25571 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ACS_CAP_BASE_IDX                                                    5
25572 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ACS_CNTL                                                            0x3fff808000a9
25573 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
25574 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ATS_ENH_CAP_LIST                                                    0x3fff808000ac
25575 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ATS_ENH_CAP_LIST_BASE_IDX                                           5
25576 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ATS_CAP                                                             0x3fff808000ad
25577 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ATS_CAP_BASE_IDX                                                    5
25578 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ATS_CNTL                                                            0x3fff808000ad
25579 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ATS_CNTL_BASE_IDX                                                   5
25580 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PAGE_REQ_ENH_CAP_LIST                                               0x3fff808000b0
25581 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PAGE_REQ_ENH_CAP_LIST_BASE_IDX                                      5
25582 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PAGE_REQ_CNTL                                                       0x3fff808000b1
25583 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PAGE_REQ_CNTL_BASE_IDX                                              5
25584 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PAGE_REQ_STATUS                                                     0x3fff808000b1
25585 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PAGE_REQ_STATUS_BASE_IDX                                            5
25586 #define regBIF_CFG_DEV0_EPF0_1_PCIE_OUTSTAND_PAGE_REQ_CAPACITY                                          0x3fff808000b2
25587 #define regBIF_CFG_DEV0_EPF0_1_PCIE_OUTSTAND_PAGE_REQ_CAPACITY_BASE_IDX                                 5
25588 #define regBIF_CFG_DEV0_EPF0_1_PCIE_OUTSTAND_PAGE_REQ_ALLOC                                             0x3fff808000b3
25589 #define regBIF_CFG_DEV0_EPF0_1_PCIE_OUTSTAND_PAGE_REQ_ALLOC_BASE_IDX                                    5
25590 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808000b4
25591 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
25592 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PASID_CAP                                                           0x3fff808000b5
25593 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PASID_CAP_BASE_IDX                                                  5
25594 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PASID_CNTL                                                          0x3fff808000b5
25595 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
25596 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_ENH_CAP_LIST                                                     0x3fff808000bc
25597 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                            5
25598 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_CAP                                                              0x3fff808000bd
25599 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_CAP_BASE_IDX                                                     5
25600 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_CNTL                                                             0x3fff808000bd
25601 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_CNTL_BASE_IDX                                                    5
25602 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_ADDR0                                                            0x3fff808000be
25603 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_ADDR0_BASE_IDX                                                   5
25604 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_ADDR1                                                            0x3fff808000bf
25605 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_ADDR1_BASE_IDX                                                   5
25606 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_RCV0                                                             0x3fff808000c0
25607 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_RCV0_BASE_IDX                                                    5
25608 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_RCV1                                                             0x3fff808000c1
25609 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_RCV1_BASE_IDX                                                    5
25610 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_ALL0                                                       0x3fff808000c2
25611 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                              5
25612 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_ALL1                                                       0x3fff808000c3
25613 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                              5
25614 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                             0x3fff808000c4
25615 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                    5
25616 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                             0x3fff808000c5
25617 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                    5
25618 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LTR_ENH_CAP_LIST                                                    0x3fff808000c8
25619 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
25620 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LTR_CAP                                                             0x3fff808000c9
25621 #define regBIF_CFG_DEV0_EPF0_1_PCIE_LTR_CAP_BASE_IDX                                                    5
25622 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808000ca
25623 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
25624 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ARI_CAP                                                             0x3fff808000cb
25625 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ARI_CAP_BASE_IDX                                                    5
25626 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ARI_CNTL                                                            0x3fff808000cb
25627 #define regBIF_CFG_DEV0_EPF0_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
25628 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_ENH_CAP_LIST                                                  0x3fff808000cc
25629 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_ENH_CAP_LIST_BASE_IDX                                         5
25630 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_CAP                                                           0x3fff808000cd
25631 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_CAP_BASE_IDX                                                  5
25632 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_CONTROL                                                       0x3fff808000ce
25633 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_CONTROL_BASE_IDX                                              5
25634 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_STATUS                                                        0x3fff808000ce
25635 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_STATUS_BASE_IDX                                               5
25636 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_INITIAL_VFS                                                   0x3fff808000cf
25637 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_INITIAL_VFS_BASE_IDX                                          5
25638 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_TOTAL_VFS                                                     0x3fff808000cf
25639 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_TOTAL_VFS_BASE_IDX                                            5
25640 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_NUM_VFS                                                       0x3fff808000d0
25641 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_NUM_VFS_BASE_IDX                                              5
25642 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_FUNC_DEP_LINK                                                 0x3fff808000d0
25643 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_FUNC_DEP_LINK_BASE_IDX                                        5
25644 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_FIRST_VF_OFFSET                                               0x3fff808000d1
25645 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_FIRST_VF_OFFSET_BASE_IDX                                      5
25646 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_STRIDE                                                     0x3fff808000d1
25647 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_STRIDE_BASE_IDX                                            5
25648 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_DEVICE_ID                                                  0x3fff808000d2
25649 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_DEVICE_ID_BASE_IDX                                         5
25650 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_SUPPORTED_PAGE_SIZE                                           0x3fff808000d3
25651 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_SUPPORTED_PAGE_SIZE_BASE_IDX                                  5
25652 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_SYSTEM_PAGE_SIZE                                              0x3fff808000d4
25653 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_SYSTEM_PAGE_SIZE_BASE_IDX                                     5
25654 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_0                                                0x3fff808000d5
25655 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_0_BASE_IDX                                       5
25656 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_1                                                0x3fff808000d6
25657 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_1_BASE_IDX                                       5
25658 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_2                                                0x3fff808000d7
25659 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_2_BASE_IDX                                       5
25660 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_3                                                0x3fff808000d8
25661 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_3_BASE_IDX                                       5
25662 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_4                                                0x3fff808000d9
25663 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_4_BASE_IDX                                       5
25664 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_5                                                0x3fff808000da
25665 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_BASE_ADDR_5_BASE_IDX                                       5
25666 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET                               0x3fff808000db
25667 #define regBIF_CFG_DEV0_EPF0_1_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET_BASE_IDX                      5
25668 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DLF_ENH_CAP_LIST                                                    0x3fff80800100
25669 #define regBIF_CFG_DEV0_EPF0_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
25670 #define regBIF_CFG_DEV0_EPF0_1_DATA_LINK_FEATURE_CAP                                                    0x3fff80800101
25671 #define regBIF_CFG_DEV0_EPF0_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
25672 #define regBIF_CFG_DEV0_EPF0_1_DATA_LINK_FEATURE_STATUS                                                 0x3fff80800102
25673 #define regBIF_CFG_DEV0_EPF0_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
25674 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x3fff80800104
25675 #define regBIF_CFG_DEV0_EPF0_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
25676 #define regBIF_CFG_DEV0_EPF0_1_LINK_CAP_16GT                                                            0x3fff80800105
25677 #define regBIF_CFG_DEV0_EPF0_1_LINK_CAP_16GT_BASE_IDX                                                   5
25678 #define regBIF_CFG_DEV0_EPF0_1_LINK_CNTL_16GT                                                           0x3fff80800106
25679 #define regBIF_CFG_DEV0_EPF0_1_LINK_CNTL_16GT_BASE_IDX                                                  5
25680 #define regBIF_CFG_DEV0_EPF0_1_LINK_STATUS_16GT                                                         0x3fff80800107
25681 #define regBIF_CFG_DEV0_EPF0_1_LINK_STATUS_16GT_BASE_IDX                                                5
25682 #define regBIF_CFG_DEV0_EPF0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x3fff80800108
25683 #define regBIF_CFG_DEV0_EPF0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
25684 #define regBIF_CFG_DEV0_EPF0_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x3fff80800109
25685 #define regBIF_CFG_DEV0_EPF0_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
25686 #define regBIF_CFG_DEV0_EPF0_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x3fff8080010a
25687 #define regBIF_CFG_DEV0_EPF0_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
25688 #define regBIF_CFG_DEV0_EPF0_1_LANE_0_EQUALIZATION_CNTL_16GT                                            0x3fff8080010c
25689 #define regBIF_CFG_DEV0_EPF0_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25690 #define regBIF_CFG_DEV0_EPF0_1_LANE_1_EQUALIZATION_CNTL_16GT                                            0x3fff8080010c
25691 #define regBIF_CFG_DEV0_EPF0_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25692 #define regBIF_CFG_DEV0_EPF0_1_LANE_2_EQUALIZATION_CNTL_16GT                                            0x3fff8080010c
25693 #define regBIF_CFG_DEV0_EPF0_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25694 #define regBIF_CFG_DEV0_EPF0_1_LANE_3_EQUALIZATION_CNTL_16GT                                            0x3fff8080010c
25695 #define regBIF_CFG_DEV0_EPF0_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25696 #define regBIF_CFG_DEV0_EPF0_1_LANE_4_EQUALIZATION_CNTL_16GT                                            0x3fff8080010d
25697 #define regBIF_CFG_DEV0_EPF0_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25698 #define regBIF_CFG_DEV0_EPF0_1_LANE_5_EQUALIZATION_CNTL_16GT                                            0x3fff8080010d
25699 #define regBIF_CFG_DEV0_EPF0_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25700 #define regBIF_CFG_DEV0_EPF0_1_LANE_6_EQUALIZATION_CNTL_16GT                                            0x3fff8080010d
25701 #define regBIF_CFG_DEV0_EPF0_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25702 #define regBIF_CFG_DEV0_EPF0_1_LANE_7_EQUALIZATION_CNTL_16GT                                            0x3fff8080010d
25703 #define regBIF_CFG_DEV0_EPF0_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25704 #define regBIF_CFG_DEV0_EPF0_1_LANE_8_EQUALIZATION_CNTL_16GT                                            0x3fff8080010e
25705 #define regBIF_CFG_DEV0_EPF0_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25706 #define regBIF_CFG_DEV0_EPF0_1_LANE_9_EQUALIZATION_CNTL_16GT                                            0x3fff8080010e
25707 #define regBIF_CFG_DEV0_EPF0_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
25708 #define regBIF_CFG_DEV0_EPF0_1_LANE_10_EQUALIZATION_CNTL_16GT                                           0x3fff8080010e
25709 #define regBIF_CFG_DEV0_EPF0_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
25710 #define regBIF_CFG_DEV0_EPF0_1_LANE_11_EQUALIZATION_CNTL_16GT                                           0x3fff8080010e
25711 #define regBIF_CFG_DEV0_EPF0_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
25712 #define regBIF_CFG_DEV0_EPF0_1_LANE_12_EQUALIZATION_CNTL_16GT                                           0x3fff8080010f
25713 #define regBIF_CFG_DEV0_EPF0_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
25714 #define regBIF_CFG_DEV0_EPF0_1_LANE_13_EQUALIZATION_CNTL_16GT                                           0x3fff8080010f
25715 #define regBIF_CFG_DEV0_EPF0_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
25716 #define regBIF_CFG_DEV0_EPF0_1_LANE_14_EQUALIZATION_CNTL_16GT                                           0x3fff8080010f
25717 #define regBIF_CFG_DEV0_EPF0_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
25718 #define regBIF_CFG_DEV0_EPF0_1_LANE_15_EQUALIZATION_CNTL_16GT                                           0x3fff8080010f
25719 #define regBIF_CFG_DEV0_EPF0_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
25720 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MARGINING_ENH_CAP_LIST                                              0x3fff80800114
25721 #define regBIF_CFG_DEV0_EPF0_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
25722 #define regBIF_CFG_DEV0_EPF0_1_MARGINING_PORT_CAP                                                       0x3fff80800115
25723 #define regBIF_CFG_DEV0_EPF0_1_MARGINING_PORT_CAP_BASE_IDX                                              5
25724 #define regBIF_CFG_DEV0_EPF0_1_MARGINING_PORT_STATUS                                                    0x3fff80800115
25725 #define regBIF_CFG_DEV0_EPF0_1_MARGINING_PORT_STATUS_BASE_IDX                                           5
25726 #define regBIF_CFG_DEV0_EPF0_1_LANE_0_MARGINING_LANE_CNTL                                               0x3fff80800116
25727 #define regBIF_CFG_DEV0_EPF0_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
25728 #define regBIF_CFG_DEV0_EPF0_1_LANE_0_MARGINING_LANE_STATUS                                             0x3fff80800116
25729 #define regBIF_CFG_DEV0_EPF0_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
25730 #define regBIF_CFG_DEV0_EPF0_1_LANE_1_MARGINING_LANE_CNTL                                               0x3fff80800117
25731 #define regBIF_CFG_DEV0_EPF0_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
25732 #define regBIF_CFG_DEV0_EPF0_1_LANE_1_MARGINING_LANE_STATUS                                             0x3fff80800117
25733 #define regBIF_CFG_DEV0_EPF0_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
25734 #define regBIF_CFG_DEV0_EPF0_1_LANE_2_MARGINING_LANE_CNTL                                               0x3fff80800118
25735 #define regBIF_CFG_DEV0_EPF0_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
25736 #define regBIF_CFG_DEV0_EPF0_1_LANE_2_MARGINING_LANE_STATUS                                             0x3fff80800118
25737 #define regBIF_CFG_DEV0_EPF0_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
25738 #define regBIF_CFG_DEV0_EPF0_1_LANE_3_MARGINING_LANE_CNTL                                               0x3fff80800119
25739 #define regBIF_CFG_DEV0_EPF0_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
25740 #define regBIF_CFG_DEV0_EPF0_1_LANE_3_MARGINING_LANE_STATUS                                             0x3fff80800119
25741 #define regBIF_CFG_DEV0_EPF0_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
25742 #define regBIF_CFG_DEV0_EPF0_1_LANE_4_MARGINING_LANE_CNTL                                               0x3fff8080011a
25743 #define regBIF_CFG_DEV0_EPF0_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
25744 #define regBIF_CFG_DEV0_EPF0_1_LANE_4_MARGINING_LANE_STATUS                                             0x3fff8080011a
25745 #define regBIF_CFG_DEV0_EPF0_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
25746 #define regBIF_CFG_DEV0_EPF0_1_LANE_5_MARGINING_LANE_CNTL                                               0x3fff8080011b
25747 #define regBIF_CFG_DEV0_EPF0_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
25748 #define regBIF_CFG_DEV0_EPF0_1_LANE_5_MARGINING_LANE_STATUS                                             0x3fff8080011b
25749 #define regBIF_CFG_DEV0_EPF0_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
25750 #define regBIF_CFG_DEV0_EPF0_1_LANE_6_MARGINING_LANE_CNTL                                               0x3fff8080011c
25751 #define regBIF_CFG_DEV0_EPF0_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
25752 #define regBIF_CFG_DEV0_EPF0_1_LANE_6_MARGINING_LANE_STATUS                                             0x3fff8080011c
25753 #define regBIF_CFG_DEV0_EPF0_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
25754 #define regBIF_CFG_DEV0_EPF0_1_LANE_7_MARGINING_LANE_CNTL                                               0x3fff8080011d
25755 #define regBIF_CFG_DEV0_EPF0_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
25756 #define regBIF_CFG_DEV0_EPF0_1_LANE_7_MARGINING_LANE_STATUS                                             0x3fff8080011d
25757 #define regBIF_CFG_DEV0_EPF0_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
25758 #define regBIF_CFG_DEV0_EPF0_1_LANE_8_MARGINING_LANE_CNTL                                               0x3fff8080011e
25759 #define regBIF_CFG_DEV0_EPF0_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
25760 #define regBIF_CFG_DEV0_EPF0_1_LANE_8_MARGINING_LANE_STATUS                                             0x3fff8080011e
25761 #define regBIF_CFG_DEV0_EPF0_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
25762 #define regBIF_CFG_DEV0_EPF0_1_LANE_9_MARGINING_LANE_CNTL                                               0x3fff8080011f
25763 #define regBIF_CFG_DEV0_EPF0_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
25764 #define regBIF_CFG_DEV0_EPF0_1_LANE_9_MARGINING_LANE_STATUS                                             0x3fff8080011f
25765 #define regBIF_CFG_DEV0_EPF0_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
25766 #define regBIF_CFG_DEV0_EPF0_1_LANE_10_MARGINING_LANE_CNTL                                              0x3fff80800120
25767 #define regBIF_CFG_DEV0_EPF0_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
25768 #define regBIF_CFG_DEV0_EPF0_1_LANE_10_MARGINING_LANE_STATUS                                            0x3fff80800120
25769 #define regBIF_CFG_DEV0_EPF0_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
25770 #define regBIF_CFG_DEV0_EPF0_1_LANE_11_MARGINING_LANE_CNTL                                              0x3fff80800121
25771 #define regBIF_CFG_DEV0_EPF0_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
25772 #define regBIF_CFG_DEV0_EPF0_1_LANE_11_MARGINING_LANE_STATUS                                            0x3fff80800121
25773 #define regBIF_CFG_DEV0_EPF0_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
25774 #define regBIF_CFG_DEV0_EPF0_1_LANE_12_MARGINING_LANE_CNTL                                              0x3fff80800122
25775 #define regBIF_CFG_DEV0_EPF0_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
25776 #define regBIF_CFG_DEV0_EPF0_1_LANE_12_MARGINING_LANE_STATUS                                            0x3fff80800122
25777 #define regBIF_CFG_DEV0_EPF0_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
25778 #define regBIF_CFG_DEV0_EPF0_1_LANE_13_MARGINING_LANE_CNTL                                              0x3fff80800123
25779 #define regBIF_CFG_DEV0_EPF0_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
25780 #define regBIF_CFG_DEV0_EPF0_1_LANE_13_MARGINING_LANE_STATUS                                            0x3fff80800123
25781 #define regBIF_CFG_DEV0_EPF0_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
25782 #define regBIF_CFG_DEV0_EPF0_1_LANE_14_MARGINING_LANE_CNTL                                              0x3fff80800124
25783 #define regBIF_CFG_DEV0_EPF0_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
25784 #define regBIF_CFG_DEV0_EPF0_1_LANE_14_MARGINING_LANE_STATUS                                            0x3fff80800124
25785 #define regBIF_CFG_DEV0_EPF0_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
25786 #define regBIF_CFG_DEV0_EPF0_1_LANE_15_MARGINING_LANE_CNTL                                              0x3fff80800125
25787 #define regBIF_CFG_DEV0_EPF0_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
25788 #define regBIF_CFG_DEV0_EPF0_1_LANE_15_MARGINING_LANE_STATUS                                            0x3fff80800125
25789 #define regBIF_CFG_DEV0_EPF0_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
25790 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST                                          0x3fff80800130
25791 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST_BASE_IDX                                 5
25792 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR1_CAP                                                  0x3fff80800131
25793 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR1_CAP_BASE_IDX                                         5
25794 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR1_CNTL                                                 0x3fff80800132
25795 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR1_CNTL_BASE_IDX                                        5
25796 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR2_CAP                                                  0x3fff80800133
25797 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR2_CAP_BASE_IDX                                         5
25798 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR2_CNTL                                                 0x3fff80800134
25799 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR2_CNTL_BASE_IDX                                        5
25800 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR3_CAP                                                  0x3fff80800135
25801 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR3_CAP_BASE_IDX                                         5
25802 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR3_CNTL                                                 0x3fff80800136
25803 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR3_CNTL_BASE_IDX                                        5
25804 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR4_CAP                                                  0x3fff80800137
25805 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR4_CAP_BASE_IDX                                         5
25806 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR4_CNTL                                                 0x3fff80800138
25807 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR4_CNTL_BASE_IDX                                        5
25808 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR5_CAP                                                  0x3fff80800139
25809 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR5_CAP_BASE_IDX                                         5
25810 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR5_CNTL                                                 0x3fff8080013a
25811 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR5_CNTL_BASE_IDX                                        5
25812 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR6_CAP                                                  0x3fff8080013b
25813 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR6_CAP_BASE_IDX                                         5
25814 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR6_CNTL                                                 0x3fff8080013c
25815 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VF_RESIZE_BAR6_CNTL_BASE_IDX                                        5
25816 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV                                 0x3fff80800160
25817 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_GPUIOV_BASE_IDX                        5
25818 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV                                          0x3fff80800161
25819 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_BASE_IDX                                 5
25820 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW                             0x3fff80800162
25821 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_SRIOV_SHADOW_BASE_IDX                    5
25822 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE                              0x3fff80800163
25823 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_ENABLE_BASE_IDX                     5
25824 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS                              0x3fff80800164
25825 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_INTR_STATUS_BASE_IDX                     5
25826 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL                            0x3fff80800165
25827 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_RESET_CONTROL_BASE_IDX                   5
25828 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0                            0x3fff80800166
25829 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW0_BASE_IDX                   5
25830 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1                            0x3fff80800167
25831 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW1_BASE_IDX                   5
25832 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2                            0x3fff80800168
25833 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_HVVM_MBOX_DW2_BASE_IDX                   5
25834 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT                                  0x3fff80800169
25835 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_CONTEXT_BASE_IDX                         5
25836 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB                                 0x3fff8080016a
25837 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_TOTAL_FB_BASE_IDX                        5
25838 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS                                  0x3fff8080016b
25839 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_OFFSETS_BASE_IDX                         5
25840 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION                                   0x3fff8080016c
25841 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_REGION_BASE_IDX                          5
25842 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE                     0x3fff8080016d
25843 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_P2P_OVER_XGMI_ENABLE_BASE_IDX            5
25844 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB                                   0x3fff8080016e
25845 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF0_FB_BASE_IDX                          5
25846 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB                                   0x3fff8080016f
25847 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF1_FB_BASE_IDX                          5
25848 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB                                   0x3fff80800170
25849 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF2_FB_BASE_IDX                          5
25850 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB                                   0x3fff80800171
25851 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF3_FB_BASE_IDX                          5
25852 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB                                   0x3fff80800172
25853 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF4_FB_BASE_IDX                          5
25854 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB                                   0x3fff80800173
25855 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF5_FB_BASE_IDX                          5
25856 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB                                   0x3fff80800174
25857 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF6_FB_BASE_IDX                          5
25858 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB                                   0x3fff80800175
25859 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF7_FB_BASE_IDX                          5
25860 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB                                   0x3fff80800176
25861 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF8_FB_BASE_IDX                          5
25862 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB                                   0x3fff80800177
25863 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF9_FB_BASE_IDX                          5
25864 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB                                  0x3fff80800178
25865 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF10_FB_BASE_IDX                         5
25866 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB                                  0x3fff80800179
25867 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF11_FB_BASE_IDX                         5
25868 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB                                  0x3fff8080017a
25869 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF12_FB_BASE_IDX                         5
25870 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB                                  0x3fff8080017b
25871 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF13_FB_BASE_IDX                         5
25872 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB                                  0x3fff8080017c
25873 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF14_FB_BASE_IDX                         5
25874 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB                                  0x3fff8080017d
25875 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF15_FB_BASE_IDX                         5
25876 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB                                  0x3fff8080017e
25877 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF16_FB_BASE_IDX                         5
25878 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB                                  0x3fff8080017f
25879 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF17_FB_BASE_IDX                         5
25880 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB                                  0x3fff80800180
25881 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF18_FB_BASE_IDX                         5
25882 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB                                  0x3fff80800181
25883 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF19_FB_BASE_IDX                         5
25884 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB                                  0x3fff80800182
25885 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF20_FB_BASE_IDX                         5
25886 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB                                  0x3fff80800183
25887 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF21_FB_BASE_IDX                         5
25888 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB                                  0x3fff80800184
25889 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF22_FB_BASE_IDX                         5
25890 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB                                  0x3fff80800185
25891 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF23_FB_BASE_IDX                         5
25892 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB                                  0x3fff80800186
25893 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF24_FB_BASE_IDX                         5
25894 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB                                  0x3fff80800187
25895 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF25_FB_BASE_IDX                         5
25896 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB                                  0x3fff80800188
25897 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF26_FB_BASE_IDX                         5
25898 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB                                  0x3fff80800189
25899 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF27_FB_BASE_IDX                         5
25900 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB                                  0x3fff8080018a
25901 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF28_FB_BASE_IDX                         5
25902 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB                                  0x3fff8080018b
25903 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF29_FB_BASE_IDX                         5
25904 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB                                  0x3fff8080018c
25905 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VF30_FB_BASE_IDX                         5
25906 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW0                               0x3fff80800190
25907 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW0_BASE_IDX                      5
25908 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW1                               0x3fff80800191
25909 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW1_BASE_IDX                      5
25910 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW2                               0x3fff80800192
25911 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW2_BASE_IDX                      5
25912 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW3                               0x3fff80800193
25913 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW3_BASE_IDX                      5
25914 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW4                               0x3fff80800194
25915 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW4_BASE_IDX                      5
25916 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW5                               0x3fff80800195
25917 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW5_BASE_IDX                      5
25918 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW6                               0x3fff80800196
25919 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW6_BASE_IDX                      5
25920 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW7                               0x3fff80800197
25921 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW7_BASE_IDX                      5
25922 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW8                               0x3fff80800198
25923 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVDSCH_DW8_BASE_IDX                      5
25924 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW0                               0x3fff8080019c
25925 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW0_BASE_IDX                      5
25926 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW1                               0x3fff8080019d
25927 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW1_BASE_IDX                      5
25928 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW2                               0x3fff8080019e
25929 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW2_BASE_IDX                      5
25930 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW3                               0x3fff8080019f
25931 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW3_BASE_IDX                      5
25932 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW4                               0x3fff808001a0
25933 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW4_BASE_IDX                      5
25934 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW5                               0x3fff808001a1
25935 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW5_BASE_IDX                      5
25936 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW6                               0x3fff808001a2
25937 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW6_BASE_IDX                      5
25938 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW7                               0x3fff808001a3
25939 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW7_BASE_IDX                      5
25940 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW8                               0x3fff808001a4
25941 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_VCESCH_DW8_BASE_IDX                      5
25942 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW0                               0x3fff808001a8
25943 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW0_BASE_IDX                      5
25944 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW1                               0x3fff808001a9
25945 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW1_BASE_IDX                      5
25946 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW2                               0x3fff808001aa
25947 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW2_BASE_IDX                      5
25948 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW3                               0x3fff808001ab
25949 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW3_BASE_IDX                      5
25950 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW4                               0x3fff808001ac
25951 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW4_BASE_IDX                      5
25952 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW5                               0x3fff808001ad
25953 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW5_BASE_IDX                      5
25954 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW6                               0x3fff808001ae
25955 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW6_BASE_IDX                      5
25956 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW7                               0x3fff808001af
25957 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW7_BASE_IDX                      5
25958 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW8                               0x3fff808001b0
25959 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_GFXSCH_DW8_BASE_IDX                      5
25960 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0                              0x3fff808001b4
25961 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW0_BASE_IDX                     5
25962 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1                              0x3fff808001b5
25963 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW1_BASE_IDX                     5
25964 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2                              0x3fff808001b6
25965 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW2_BASE_IDX                     5
25966 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3                              0x3fff808001b7
25967 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW3_BASE_IDX                     5
25968 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4                              0x3fff808001b8
25969 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW4_BASE_IDX                     5
25970 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5                              0x3fff808001b9
25971 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW5_BASE_IDX                     5
25972 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6                              0x3fff808001ba
25973 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW6_BASE_IDX                     5
25974 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7                              0x3fff808001bb
25975 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW7_BASE_IDX                     5
25976 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8                              0x3fff808001bc
25977 #define regBIF_CFG_DEV0_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_GPUIOV_UVD1SCH_DW8_BASE_IDX                     5
25978 
25979 
25980 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf1_bifcfgdecp
25981 // base address: 0xfffe12101000
25982 #define regBIF_CFG_DEV0_EPF1_1_VENDOR_ID                                                                0x3fff80800400
25983 #define regBIF_CFG_DEV0_EPF1_1_VENDOR_ID_BASE_IDX                                                       5
25984 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_ID                                                                0x3fff80800400
25985 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_ID_BASE_IDX                                                       5
25986 #define regBIF_CFG_DEV0_EPF1_1_COMMAND                                                                  0x3fff80800401
25987 #define regBIF_CFG_DEV0_EPF1_1_COMMAND_BASE_IDX                                                         5
25988 #define regBIF_CFG_DEV0_EPF1_1_STATUS                                                                   0x3fff80800401
25989 #define regBIF_CFG_DEV0_EPF1_1_STATUS_BASE_IDX                                                          5
25990 #define regBIF_CFG_DEV0_EPF1_1_REVISION_ID                                                              0x3fff80800402
25991 #define regBIF_CFG_DEV0_EPF1_1_REVISION_ID_BASE_IDX                                                     5
25992 #define regBIF_CFG_DEV0_EPF1_1_PROG_INTERFACE                                                           0x3fff80800402
25993 #define regBIF_CFG_DEV0_EPF1_1_PROG_INTERFACE_BASE_IDX                                                  5
25994 #define regBIF_CFG_DEV0_EPF1_1_SUB_CLASS                                                                0x3fff80800402
25995 #define regBIF_CFG_DEV0_EPF1_1_SUB_CLASS_BASE_IDX                                                       5
25996 #define regBIF_CFG_DEV0_EPF1_1_BASE_CLASS                                                               0x3fff80800402
25997 #define regBIF_CFG_DEV0_EPF1_1_BASE_CLASS_BASE_IDX                                                      5
25998 #define regBIF_CFG_DEV0_EPF1_1_CACHE_LINE                                                               0x3fff80800403
25999 #define regBIF_CFG_DEV0_EPF1_1_CACHE_LINE_BASE_IDX                                                      5
26000 #define regBIF_CFG_DEV0_EPF1_1_LATENCY                                                                  0x3fff80800403
26001 #define regBIF_CFG_DEV0_EPF1_1_LATENCY_BASE_IDX                                                         5
26002 #define regBIF_CFG_DEV0_EPF1_1_HEADER                                                                   0x3fff80800403
26003 #define regBIF_CFG_DEV0_EPF1_1_HEADER_BASE_IDX                                                          5
26004 #define regBIF_CFG_DEV0_EPF1_1_BIST                                                                     0x3fff80800403
26005 #define regBIF_CFG_DEV0_EPF1_1_BIST_BASE_IDX                                                            5
26006 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_1                                                              0x3fff80800404
26007 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_1_BASE_IDX                                                     5
26008 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_2                                                              0x3fff80800405
26009 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_2_BASE_IDX                                                     5
26010 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_3                                                              0x3fff80800406
26011 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_3_BASE_IDX                                                     5
26012 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_4                                                              0x3fff80800407
26013 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_4_BASE_IDX                                                     5
26014 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_5                                                              0x3fff80800408
26015 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_5_BASE_IDX                                                     5
26016 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_6                                                              0x3fff80800409
26017 #define regBIF_CFG_DEV0_EPF1_1_BASE_ADDR_6_BASE_IDX                                                     5
26018 #define regBIF_CFG_DEV0_EPF1_1_CARDBUS_CIS_PTR                                                          0x3fff8080040a
26019 #define regBIF_CFG_DEV0_EPF1_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
26020 #define regBIF_CFG_DEV0_EPF1_1_ADAPTER_ID                                                               0x3fff8080040b
26021 #define regBIF_CFG_DEV0_EPF1_1_ADAPTER_ID_BASE_IDX                                                      5
26022 #define regBIF_CFG_DEV0_EPF1_1_ROM_BASE_ADDR                                                            0x3fff8080040c
26023 #define regBIF_CFG_DEV0_EPF1_1_ROM_BASE_ADDR_BASE_IDX                                                   5
26024 #define regBIF_CFG_DEV0_EPF1_1_CAP_PTR                                                                  0x3fff8080040d
26025 #define regBIF_CFG_DEV0_EPF1_1_CAP_PTR_BASE_IDX                                                         5
26026 #define regBIF_CFG_DEV0_EPF1_1_INTERRUPT_LINE                                                           0x3fff8080040f
26027 #define regBIF_CFG_DEV0_EPF1_1_INTERRUPT_LINE_BASE_IDX                                                  5
26028 #define regBIF_CFG_DEV0_EPF1_1_INTERRUPT_PIN                                                            0x3fff8080040f
26029 #define regBIF_CFG_DEV0_EPF1_1_INTERRUPT_PIN_BASE_IDX                                                   5
26030 #define regBIF_CFG_DEV0_EPF1_1_MIN_GRANT                                                                0x3fff8080040f
26031 #define regBIF_CFG_DEV0_EPF1_1_MIN_GRANT_BASE_IDX                                                       5
26032 #define regBIF_CFG_DEV0_EPF1_1_MAX_LATENCY                                                              0x3fff8080040f
26033 #define regBIF_CFG_DEV0_EPF1_1_MAX_LATENCY_BASE_IDX                                                     5
26034 #define regBIF_CFG_DEV0_EPF1_1_VENDOR_CAP_LIST                                                          0x3fff80800412
26035 #define regBIF_CFG_DEV0_EPF1_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
26036 #define regBIF_CFG_DEV0_EPF1_1_ADAPTER_ID_W                                                             0x3fff80800413
26037 #define regBIF_CFG_DEV0_EPF1_1_ADAPTER_ID_W_BASE_IDX                                                    5
26038 #define regBIF_CFG_DEV0_EPF1_1_PMI_CAP_LIST                                                             0x3fff80800414
26039 #define regBIF_CFG_DEV0_EPF1_1_PMI_CAP_LIST_BASE_IDX                                                    5
26040 #define regBIF_CFG_DEV0_EPF1_1_PMI_CAP                                                                  0x3fff80800414
26041 #define regBIF_CFG_DEV0_EPF1_1_PMI_CAP_BASE_IDX                                                         5
26042 #define regBIF_CFG_DEV0_EPF1_1_PMI_STATUS_CNTL                                                          0x3fff80800415
26043 #define regBIF_CFG_DEV0_EPF1_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
26044 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CAP_LIST                                                            0x3fff80800419
26045 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CAP_LIST_BASE_IDX                                                   5
26046 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CAP                                                                 0x3fff80800419
26047 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CAP_BASE_IDX                                                        5
26048 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CAP                                                               0x3fff8080041a
26049 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CAP_BASE_IDX                                                      5
26050 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CNTL                                                              0x3fff8080041b
26051 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CNTL_BASE_IDX                                                     5
26052 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_STATUS                                                            0x3fff8080041b
26053 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_STATUS_BASE_IDX                                                   5
26054 #define regBIF_CFG_DEV0_EPF1_1_LINK_CAP                                                                 0x3fff8080041c
26055 #define regBIF_CFG_DEV0_EPF1_1_LINK_CAP_BASE_IDX                                                        5
26056 #define regBIF_CFG_DEV0_EPF1_1_LINK_CNTL                                                                0x3fff8080041d
26057 #define regBIF_CFG_DEV0_EPF1_1_LINK_CNTL_BASE_IDX                                                       5
26058 #define regBIF_CFG_DEV0_EPF1_1_LINK_STATUS                                                              0x3fff8080041d
26059 #define regBIF_CFG_DEV0_EPF1_1_LINK_STATUS_BASE_IDX                                                     5
26060 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CAP2                                                              0x3fff80800422
26061 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CAP2_BASE_IDX                                                     5
26062 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CNTL2                                                             0x3fff80800423
26063 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_CNTL2_BASE_IDX                                                    5
26064 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_STATUS2                                                           0x3fff80800423
26065 #define regBIF_CFG_DEV0_EPF1_1_DEVICE_STATUS2_BASE_IDX                                                  5
26066 #define regBIF_CFG_DEV0_EPF1_1_LINK_CAP2                                                                0x3fff80800424
26067 #define regBIF_CFG_DEV0_EPF1_1_LINK_CAP2_BASE_IDX                                                       5
26068 #define regBIF_CFG_DEV0_EPF1_1_LINK_CNTL2                                                               0x3fff80800425
26069 #define regBIF_CFG_DEV0_EPF1_1_LINK_CNTL2_BASE_IDX                                                      5
26070 #define regBIF_CFG_DEV0_EPF1_1_LINK_STATUS2                                                             0x3fff80800425
26071 #define regBIF_CFG_DEV0_EPF1_1_LINK_STATUS2_BASE_IDX                                                    5
26072 #define regBIF_CFG_DEV0_EPF1_1_MSI_CAP_LIST                                                             0x3fff80800428
26073 #define regBIF_CFG_DEV0_EPF1_1_MSI_CAP_LIST_BASE_IDX                                                    5
26074 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_CNTL                                                             0x3fff80800428
26075 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_CNTL_BASE_IDX                                                    5
26076 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_ADDR_LO                                                          0x3fff80800429
26077 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
26078 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_ADDR_HI                                                          0x3fff8080042a
26079 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
26080 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_DATA                                                             0x3fff8080042a
26081 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_DATA_BASE_IDX                                                    5
26082 #define regBIF_CFG_DEV0_EPF1_1_MSI_EXT_MSG_DATA                                                         0x3fff8080042a
26083 #define regBIF_CFG_DEV0_EPF1_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
26084 #define regBIF_CFG_DEV0_EPF1_1_MSI_MASK                                                                 0x3fff8080042b
26085 #define regBIF_CFG_DEV0_EPF1_1_MSI_MASK_BASE_IDX                                                        5
26086 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_DATA_64                                                          0x3fff8080042b
26087 #define regBIF_CFG_DEV0_EPF1_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
26088 #define regBIF_CFG_DEV0_EPF1_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8080042b
26089 #define regBIF_CFG_DEV0_EPF1_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
26090 #define regBIF_CFG_DEV0_EPF1_1_MSI_MASK_64                                                              0x3fff8080042c
26091 #define regBIF_CFG_DEV0_EPF1_1_MSI_MASK_64_BASE_IDX                                                     5
26092 #define regBIF_CFG_DEV0_EPF1_1_MSI_PENDING                                                              0x3fff8080042c
26093 #define regBIF_CFG_DEV0_EPF1_1_MSI_PENDING_BASE_IDX                                                     5
26094 #define regBIF_CFG_DEV0_EPF1_1_MSI_PENDING_64                                                           0x3fff8080042d
26095 #define regBIF_CFG_DEV0_EPF1_1_MSI_PENDING_64_BASE_IDX                                                  5
26096 #define regBIF_CFG_DEV0_EPF1_1_MSIX_CAP_LIST                                                            0x3fff80800430
26097 #define regBIF_CFG_DEV0_EPF1_1_MSIX_CAP_LIST_BASE_IDX                                                   5
26098 #define regBIF_CFG_DEV0_EPF1_1_MSIX_MSG_CNTL                                                            0x3fff80800430
26099 #define regBIF_CFG_DEV0_EPF1_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
26100 #define regBIF_CFG_DEV0_EPF1_1_MSIX_TABLE                                                               0x3fff80800431
26101 #define regBIF_CFG_DEV0_EPF1_1_MSIX_TABLE_BASE_IDX                                                      5
26102 #define regBIF_CFG_DEV0_EPF1_1_MSIX_PBA                                                                 0x3fff80800432
26103 #define regBIF_CFG_DEV0_EPF1_1_MSIX_PBA_BASE_IDX                                                        5
26104 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80800440
26105 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
26106 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80800441
26107 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
26108 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80800442
26109 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
26110 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80800443
26111 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
26112 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST                                         0x3fff80800450
26113 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DEV_SERIAL_NUM_ENH_CAP_LIST_BASE_IDX                                5
26114 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DEV_SERIAL_NUM_DW1                                                  0x3fff80800451
26115 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DEV_SERIAL_NUM_DW1_BASE_IDX                                         5
26116 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DEV_SERIAL_NUM_DW2                                                  0x3fff80800452
26117 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DEV_SERIAL_NUM_DW2_BASE_IDX                                         5
26118 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80800454
26119 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
26120 #define regBIF_CFG_DEV0_EPF1_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80800455
26121 #define regBIF_CFG_DEV0_EPF1_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
26122 #define regBIF_CFG_DEV0_EPF1_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80800456
26123 #define regBIF_CFG_DEV0_EPF1_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
26124 #define regBIF_CFG_DEV0_EPF1_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80800457
26125 #define regBIF_CFG_DEV0_EPF1_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
26126 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80800458
26127 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
26128 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CORR_ERR_MASK                                                       0x3fff80800459
26129 #define regBIF_CFG_DEV0_EPF1_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
26130 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8080045a
26131 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
26132 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG0                                                            0x3fff8080045b
26133 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
26134 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG1                                                            0x3fff8080045c
26135 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
26136 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG2                                                            0x3fff8080045d
26137 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
26138 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG3                                                            0x3fff8080045e
26139 #define regBIF_CFG_DEV0_EPF1_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
26140 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80800462
26141 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
26142 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80800463
26143 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
26144 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80800464
26145 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
26146 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80800465
26147 #define regBIF_CFG_DEV0_EPF1_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
26148 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80800480
26149 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
26150 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR1_CAP                                                            0x3fff80800481
26151 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
26152 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR1_CNTL                                                           0x3fff80800482
26153 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
26154 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR2_CAP                                                            0x3fff80800483
26155 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
26156 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR2_CNTL                                                           0x3fff80800484
26157 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
26158 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR3_CAP                                                            0x3fff80800485
26159 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
26160 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR3_CNTL                                                           0x3fff80800486
26161 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
26162 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR4_CAP                                                            0x3fff80800487
26163 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
26164 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR4_CNTL                                                           0x3fff80800488
26165 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
26166 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR5_CAP                                                            0x3fff80800489
26167 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
26168 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR5_CNTL                                                           0x3fff8080048a
26169 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
26170 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR6_CAP                                                            0x3fff8080048b
26171 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
26172 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR6_CNTL                                                           0x3fff8080048c
26173 #define regBIF_CFG_DEV0_EPF1_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
26174 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80800490
26175 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
26176 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80800491
26177 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
26178 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80800492
26179 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
26180 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80800493
26181 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
26182 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80800494
26183 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
26184 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_CAP                                                             0x3fff80800495
26185 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_CAP_BASE_IDX                                                    5
26186 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80800496
26187 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
26188 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_STATUS                                                          0x3fff80800497
26189 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
26190 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_CNTL                                                            0x3fff80800497
26191 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
26192 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80800498
26193 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
26194 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80800498
26195 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
26196 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80800498
26197 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
26198 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80800498
26199 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
26200 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80800499
26201 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
26202 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80800499
26203 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
26204 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80800499
26205 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
26206 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80800499
26207 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
26208 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SECONDARY_ENH_CAP_LIST                                              0x3fff8080049c
26209 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
26210 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LINK_CNTL3                                                          0x3fff8080049d
26211 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LINK_CNTL3_BASE_IDX                                                 5
26212 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_ERROR_STATUS                                                   0x3fff8080049e
26213 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
26214 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x3fff8080049f
26215 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
26216 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x3fff8080049f
26217 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
26218 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x3fff808004a0
26219 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
26220 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x3fff808004a0
26221 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
26222 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x3fff808004a1
26223 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
26224 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x3fff808004a1
26225 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
26226 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x3fff808004a2
26227 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
26228 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x3fff808004a2
26229 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
26230 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x3fff808004a3
26231 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
26232 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x3fff808004a3
26233 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
26234 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x3fff808004a4
26235 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
26236 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x3fff808004a4
26237 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
26238 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x3fff808004a5
26239 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
26240 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x3fff808004a5
26241 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
26242 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x3fff808004a6
26243 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
26244 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x3fff808004a6
26245 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
26246 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808004a8
26247 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
26248 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ACS_CAP                                                             0x3fff808004a9
26249 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ACS_CAP_BASE_IDX                                                    5
26250 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ACS_CNTL                                                            0x3fff808004a9
26251 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
26252 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ATS_ENH_CAP_LIST                                                    0x3fff808004ac
26253 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ATS_ENH_CAP_LIST_BASE_IDX                                           5
26254 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ATS_CAP                                                             0x3fff808004ad
26255 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ATS_CAP_BASE_IDX                                                    5
26256 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ATS_CNTL                                                            0x3fff808004ad
26257 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ATS_CNTL_BASE_IDX                                                   5
26258 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PAGE_REQ_ENH_CAP_LIST                                               0x3fff808004b0
26259 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PAGE_REQ_ENH_CAP_LIST_BASE_IDX                                      5
26260 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PAGE_REQ_CNTL                                                       0x3fff808004b1
26261 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PAGE_REQ_CNTL_BASE_IDX                                              5
26262 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PAGE_REQ_STATUS                                                     0x3fff808004b1
26263 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PAGE_REQ_STATUS_BASE_IDX                                            5
26264 #define regBIF_CFG_DEV0_EPF1_1_PCIE_OUTSTAND_PAGE_REQ_CAPACITY                                          0x3fff808004b2
26265 #define regBIF_CFG_DEV0_EPF1_1_PCIE_OUTSTAND_PAGE_REQ_CAPACITY_BASE_IDX                                 5
26266 #define regBIF_CFG_DEV0_EPF1_1_PCIE_OUTSTAND_PAGE_REQ_ALLOC                                             0x3fff808004b3
26267 #define regBIF_CFG_DEV0_EPF1_1_PCIE_OUTSTAND_PAGE_REQ_ALLOC_BASE_IDX                                    5
26268 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808004b4
26269 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
26270 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PASID_CAP                                                           0x3fff808004b5
26271 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PASID_CAP_BASE_IDX                                                  5
26272 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PASID_CNTL                                                          0x3fff808004b5
26273 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
26274 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_ENH_CAP_LIST                                                     0x3fff808004bc
26275 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_ENH_CAP_LIST_BASE_IDX                                            5
26276 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_CAP                                                              0x3fff808004bd
26277 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_CAP_BASE_IDX                                                     5
26278 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_CNTL                                                             0x3fff808004bd
26279 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_CNTL_BASE_IDX                                                    5
26280 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_ADDR0                                                            0x3fff808004be
26281 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_ADDR0_BASE_IDX                                                   5
26282 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_ADDR1                                                            0x3fff808004bf
26283 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_ADDR1_BASE_IDX                                                   5
26284 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_RCV0                                                             0x3fff808004c0
26285 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_RCV0_BASE_IDX                                                    5
26286 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_RCV1                                                             0x3fff808004c1
26287 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_RCV1_BASE_IDX                                                    5
26288 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_ALL0                                                       0x3fff808004c2
26289 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_ALL0_BASE_IDX                                              5
26290 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_ALL1                                                       0x3fff808004c3
26291 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_ALL1_BASE_IDX                                              5
26292 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_UNTRANSLATED_0                                             0x3fff808004c4
26293 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_UNTRANSLATED_0_BASE_IDX                                    5
26294 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_UNTRANSLATED_1                                             0x3fff808004c5
26295 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MC_BLOCK_UNTRANSLATED_1_BASE_IDX                                    5
26296 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LTR_ENH_CAP_LIST                                                    0x3fff808004c8
26297 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
26298 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LTR_CAP                                                             0x3fff808004c9
26299 #define regBIF_CFG_DEV0_EPF1_1_PCIE_LTR_CAP_BASE_IDX                                                    5
26300 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808004ca
26301 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
26302 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ARI_CAP                                                             0x3fff808004cb
26303 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ARI_CAP_BASE_IDX                                                    5
26304 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ARI_CNTL                                                            0x3fff808004cb
26305 #define regBIF_CFG_DEV0_EPF1_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
26306 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_ENH_CAP_LIST                                                  0x3fff808004cc
26307 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_ENH_CAP_LIST_BASE_IDX                                         5
26308 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_CAP                                                           0x3fff808004cd
26309 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_CAP_BASE_IDX                                                  5
26310 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_CONTROL                                                       0x3fff808004ce
26311 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_CONTROL_BASE_IDX                                              5
26312 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_STATUS                                                        0x3fff808004ce
26313 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_STATUS_BASE_IDX                                               5
26314 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_INITIAL_VFS                                                   0x3fff808004cf
26315 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_INITIAL_VFS_BASE_IDX                                          5
26316 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_TOTAL_VFS                                                     0x3fff808004cf
26317 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_TOTAL_VFS_BASE_IDX                                            5
26318 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_NUM_VFS                                                       0x3fff808004d0
26319 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_NUM_VFS_BASE_IDX                                              5
26320 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_FUNC_DEP_LINK                                                 0x3fff808004d0
26321 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_FUNC_DEP_LINK_BASE_IDX                                        5
26322 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_FIRST_VF_OFFSET                                               0x3fff808004d1
26323 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_FIRST_VF_OFFSET_BASE_IDX                                      5
26324 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_STRIDE                                                     0x3fff808004d1
26325 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_STRIDE_BASE_IDX                                            5
26326 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_DEVICE_ID                                                  0x3fff808004d2
26327 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_DEVICE_ID_BASE_IDX                                         5
26328 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_SUPPORTED_PAGE_SIZE                                           0x3fff808004d3
26329 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_SUPPORTED_PAGE_SIZE_BASE_IDX                                  5
26330 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_SYSTEM_PAGE_SIZE                                              0x3fff808004d4
26331 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_SYSTEM_PAGE_SIZE_BASE_IDX                                     5
26332 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_0                                                0x3fff808004d5
26333 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_0_BASE_IDX                                       5
26334 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_1                                                0x3fff808004d6
26335 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_1_BASE_IDX                                       5
26336 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_2                                                0x3fff808004d7
26337 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_2_BASE_IDX                                       5
26338 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_3                                                0x3fff808004d8
26339 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_3_BASE_IDX                                       5
26340 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_4                                                0x3fff808004d9
26341 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_4_BASE_IDX                                       5
26342 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_5                                                0x3fff808004da
26343 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_BASE_ADDR_5_BASE_IDX                                       5
26344 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET                               0x3fff808004db
26345 #define regBIF_CFG_DEV0_EPF1_1_PCIE_SRIOV_VF_MIGRATION_STATE_ARRAY_OFFSET_BASE_IDX                      5
26346 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DLF_ENH_CAP_LIST                                                    0x3fff80800500
26347 #define regBIF_CFG_DEV0_EPF1_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
26348 #define regBIF_CFG_DEV0_EPF1_1_DATA_LINK_FEATURE_CAP                                                    0x3fff80800501
26349 #define regBIF_CFG_DEV0_EPF1_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
26350 #define regBIF_CFG_DEV0_EPF1_1_DATA_LINK_FEATURE_STATUS                                                 0x3fff80800502
26351 #define regBIF_CFG_DEV0_EPF1_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
26352 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x3fff80800504
26353 #define regBIF_CFG_DEV0_EPF1_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
26354 #define regBIF_CFG_DEV0_EPF1_1_LINK_CAP_16GT                                                            0x3fff80800505
26355 #define regBIF_CFG_DEV0_EPF1_1_LINK_CAP_16GT_BASE_IDX                                                   5
26356 #define regBIF_CFG_DEV0_EPF1_1_LINK_CNTL_16GT                                                           0x3fff80800506
26357 #define regBIF_CFG_DEV0_EPF1_1_LINK_CNTL_16GT_BASE_IDX                                                  5
26358 #define regBIF_CFG_DEV0_EPF1_1_LINK_STATUS_16GT                                                         0x3fff80800507
26359 #define regBIF_CFG_DEV0_EPF1_1_LINK_STATUS_16GT_BASE_IDX                                                5
26360 #define regBIF_CFG_DEV0_EPF1_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x3fff80800508
26361 #define regBIF_CFG_DEV0_EPF1_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
26362 #define regBIF_CFG_DEV0_EPF1_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x3fff80800509
26363 #define regBIF_CFG_DEV0_EPF1_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
26364 #define regBIF_CFG_DEV0_EPF1_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x3fff8080050a
26365 #define regBIF_CFG_DEV0_EPF1_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
26366 #define regBIF_CFG_DEV0_EPF1_1_LANE_0_EQUALIZATION_CNTL_16GT                                            0x3fff8080050c
26367 #define regBIF_CFG_DEV0_EPF1_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26368 #define regBIF_CFG_DEV0_EPF1_1_LANE_1_EQUALIZATION_CNTL_16GT                                            0x3fff8080050c
26369 #define regBIF_CFG_DEV0_EPF1_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26370 #define regBIF_CFG_DEV0_EPF1_1_LANE_2_EQUALIZATION_CNTL_16GT                                            0x3fff8080050c
26371 #define regBIF_CFG_DEV0_EPF1_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26372 #define regBIF_CFG_DEV0_EPF1_1_LANE_3_EQUALIZATION_CNTL_16GT                                            0x3fff8080050c
26373 #define regBIF_CFG_DEV0_EPF1_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26374 #define regBIF_CFG_DEV0_EPF1_1_LANE_4_EQUALIZATION_CNTL_16GT                                            0x3fff8080050d
26375 #define regBIF_CFG_DEV0_EPF1_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26376 #define regBIF_CFG_DEV0_EPF1_1_LANE_5_EQUALIZATION_CNTL_16GT                                            0x3fff8080050d
26377 #define regBIF_CFG_DEV0_EPF1_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26378 #define regBIF_CFG_DEV0_EPF1_1_LANE_6_EQUALIZATION_CNTL_16GT                                            0x3fff8080050d
26379 #define regBIF_CFG_DEV0_EPF1_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26380 #define regBIF_CFG_DEV0_EPF1_1_LANE_7_EQUALIZATION_CNTL_16GT                                            0x3fff8080050d
26381 #define regBIF_CFG_DEV0_EPF1_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26382 #define regBIF_CFG_DEV0_EPF1_1_LANE_8_EQUALIZATION_CNTL_16GT                                            0x3fff8080050e
26383 #define regBIF_CFG_DEV0_EPF1_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26384 #define regBIF_CFG_DEV0_EPF1_1_LANE_9_EQUALIZATION_CNTL_16GT                                            0x3fff8080050e
26385 #define regBIF_CFG_DEV0_EPF1_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
26386 #define regBIF_CFG_DEV0_EPF1_1_LANE_10_EQUALIZATION_CNTL_16GT                                           0x3fff8080050e
26387 #define regBIF_CFG_DEV0_EPF1_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
26388 #define regBIF_CFG_DEV0_EPF1_1_LANE_11_EQUALIZATION_CNTL_16GT                                           0x3fff8080050e
26389 #define regBIF_CFG_DEV0_EPF1_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
26390 #define regBIF_CFG_DEV0_EPF1_1_LANE_12_EQUALIZATION_CNTL_16GT                                           0x3fff8080050f
26391 #define regBIF_CFG_DEV0_EPF1_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
26392 #define regBIF_CFG_DEV0_EPF1_1_LANE_13_EQUALIZATION_CNTL_16GT                                           0x3fff8080050f
26393 #define regBIF_CFG_DEV0_EPF1_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
26394 #define regBIF_CFG_DEV0_EPF1_1_LANE_14_EQUALIZATION_CNTL_16GT                                           0x3fff8080050f
26395 #define regBIF_CFG_DEV0_EPF1_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
26396 #define regBIF_CFG_DEV0_EPF1_1_LANE_15_EQUALIZATION_CNTL_16GT                                           0x3fff8080050f
26397 #define regBIF_CFG_DEV0_EPF1_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
26398 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MARGINING_ENH_CAP_LIST                                              0x3fff80800514
26399 #define regBIF_CFG_DEV0_EPF1_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
26400 #define regBIF_CFG_DEV0_EPF1_1_MARGINING_PORT_CAP                                                       0x3fff80800515
26401 #define regBIF_CFG_DEV0_EPF1_1_MARGINING_PORT_CAP_BASE_IDX                                              5
26402 #define regBIF_CFG_DEV0_EPF1_1_MARGINING_PORT_STATUS                                                    0x3fff80800515
26403 #define regBIF_CFG_DEV0_EPF1_1_MARGINING_PORT_STATUS_BASE_IDX                                           5
26404 #define regBIF_CFG_DEV0_EPF1_1_LANE_0_MARGINING_LANE_CNTL                                               0x3fff80800516
26405 #define regBIF_CFG_DEV0_EPF1_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
26406 #define regBIF_CFG_DEV0_EPF1_1_LANE_0_MARGINING_LANE_STATUS                                             0x3fff80800516
26407 #define regBIF_CFG_DEV0_EPF1_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
26408 #define regBIF_CFG_DEV0_EPF1_1_LANE_1_MARGINING_LANE_CNTL                                               0x3fff80800517
26409 #define regBIF_CFG_DEV0_EPF1_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
26410 #define regBIF_CFG_DEV0_EPF1_1_LANE_1_MARGINING_LANE_STATUS                                             0x3fff80800517
26411 #define regBIF_CFG_DEV0_EPF1_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
26412 #define regBIF_CFG_DEV0_EPF1_1_LANE_2_MARGINING_LANE_CNTL                                               0x3fff80800518
26413 #define regBIF_CFG_DEV0_EPF1_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
26414 #define regBIF_CFG_DEV0_EPF1_1_LANE_2_MARGINING_LANE_STATUS                                             0x3fff80800518
26415 #define regBIF_CFG_DEV0_EPF1_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
26416 #define regBIF_CFG_DEV0_EPF1_1_LANE_3_MARGINING_LANE_CNTL                                               0x3fff80800519
26417 #define regBIF_CFG_DEV0_EPF1_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
26418 #define regBIF_CFG_DEV0_EPF1_1_LANE_3_MARGINING_LANE_STATUS                                             0x3fff80800519
26419 #define regBIF_CFG_DEV0_EPF1_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
26420 #define regBIF_CFG_DEV0_EPF1_1_LANE_4_MARGINING_LANE_CNTL                                               0x3fff8080051a
26421 #define regBIF_CFG_DEV0_EPF1_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
26422 #define regBIF_CFG_DEV0_EPF1_1_LANE_4_MARGINING_LANE_STATUS                                             0x3fff8080051a
26423 #define regBIF_CFG_DEV0_EPF1_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
26424 #define regBIF_CFG_DEV0_EPF1_1_LANE_5_MARGINING_LANE_CNTL                                               0x3fff8080051b
26425 #define regBIF_CFG_DEV0_EPF1_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
26426 #define regBIF_CFG_DEV0_EPF1_1_LANE_5_MARGINING_LANE_STATUS                                             0x3fff8080051b
26427 #define regBIF_CFG_DEV0_EPF1_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
26428 #define regBIF_CFG_DEV0_EPF1_1_LANE_6_MARGINING_LANE_CNTL                                               0x3fff8080051c
26429 #define regBIF_CFG_DEV0_EPF1_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
26430 #define regBIF_CFG_DEV0_EPF1_1_LANE_6_MARGINING_LANE_STATUS                                             0x3fff8080051c
26431 #define regBIF_CFG_DEV0_EPF1_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
26432 #define regBIF_CFG_DEV0_EPF1_1_LANE_7_MARGINING_LANE_CNTL                                               0x3fff8080051d
26433 #define regBIF_CFG_DEV0_EPF1_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
26434 #define regBIF_CFG_DEV0_EPF1_1_LANE_7_MARGINING_LANE_STATUS                                             0x3fff8080051d
26435 #define regBIF_CFG_DEV0_EPF1_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
26436 #define regBIF_CFG_DEV0_EPF1_1_LANE_8_MARGINING_LANE_CNTL                                               0x3fff8080051e
26437 #define regBIF_CFG_DEV0_EPF1_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
26438 #define regBIF_CFG_DEV0_EPF1_1_LANE_8_MARGINING_LANE_STATUS                                             0x3fff8080051e
26439 #define regBIF_CFG_DEV0_EPF1_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
26440 #define regBIF_CFG_DEV0_EPF1_1_LANE_9_MARGINING_LANE_CNTL                                               0x3fff8080051f
26441 #define regBIF_CFG_DEV0_EPF1_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
26442 #define regBIF_CFG_DEV0_EPF1_1_LANE_9_MARGINING_LANE_STATUS                                             0x3fff8080051f
26443 #define regBIF_CFG_DEV0_EPF1_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
26444 #define regBIF_CFG_DEV0_EPF1_1_LANE_10_MARGINING_LANE_CNTL                                              0x3fff80800520
26445 #define regBIF_CFG_DEV0_EPF1_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
26446 #define regBIF_CFG_DEV0_EPF1_1_LANE_10_MARGINING_LANE_STATUS                                            0x3fff80800520
26447 #define regBIF_CFG_DEV0_EPF1_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
26448 #define regBIF_CFG_DEV0_EPF1_1_LANE_11_MARGINING_LANE_CNTL                                              0x3fff80800521
26449 #define regBIF_CFG_DEV0_EPF1_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
26450 #define regBIF_CFG_DEV0_EPF1_1_LANE_11_MARGINING_LANE_STATUS                                            0x3fff80800521
26451 #define regBIF_CFG_DEV0_EPF1_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
26452 #define regBIF_CFG_DEV0_EPF1_1_LANE_12_MARGINING_LANE_CNTL                                              0x3fff80800522
26453 #define regBIF_CFG_DEV0_EPF1_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
26454 #define regBIF_CFG_DEV0_EPF1_1_LANE_12_MARGINING_LANE_STATUS                                            0x3fff80800522
26455 #define regBIF_CFG_DEV0_EPF1_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
26456 #define regBIF_CFG_DEV0_EPF1_1_LANE_13_MARGINING_LANE_CNTL                                              0x3fff80800523
26457 #define regBIF_CFG_DEV0_EPF1_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
26458 #define regBIF_CFG_DEV0_EPF1_1_LANE_13_MARGINING_LANE_STATUS                                            0x3fff80800523
26459 #define regBIF_CFG_DEV0_EPF1_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
26460 #define regBIF_CFG_DEV0_EPF1_1_LANE_14_MARGINING_LANE_CNTL                                              0x3fff80800524
26461 #define regBIF_CFG_DEV0_EPF1_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
26462 #define regBIF_CFG_DEV0_EPF1_1_LANE_14_MARGINING_LANE_STATUS                                            0x3fff80800524
26463 #define regBIF_CFG_DEV0_EPF1_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
26464 #define regBIF_CFG_DEV0_EPF1_1_LANE_15_MARGINING_LANE_CNTL                                              0x3fff80800525
26465 #define regBIF_CFG_DEV0_EPF1_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
26466 #define regBIF_CFG_DEV0_EPF1_1_LANE_15_MARGINING_LANE_STATUS                                            0x3fff80800525
26467 #define regBIF_CFG_DEV0_EPF1_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
26468 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST                                          0x3fff80800530
26469 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR_ENH_CAP_LIST_BASE_IDX                                 5
26470 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR1_CAP                                                  0x3fff80800531
26471 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR1_CAP_BASE_IDX                                         5
26472 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR1_CNTL                                                 0x3fff80800532
26473 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR1_CNTL_BASE_IDX                                        5
26474 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR2_CAP                                                  0x3fff80800533
26475 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR2_CAP_BASE_IDX                                         5
26476 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR2_CNTL                                                 0x3fff80800534
26477 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR2_CNTL_BASE_IDX                                        5
26478 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR3_CAP                                                  0x3fff80800535
26479 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR3_CAP_BASE_IDX                                         5
26480 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR3_CNTL                                                 0x3fff80800536
26481 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR3_CNTL_BASE_IDX                                        5
26482 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR4_CAP                                                  0x3fff80800537
26483 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR4_CAP_BASE_IDX                                         5
26484 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR4_CNTL                                                 0x3fff80800538
26485 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR4_CNTL_BASE_IDX                                        5
26486 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR5_CAP                                                  0x3fff80800539
26487 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR5_CAP_BASE_IDX                                         5
26488 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR5_CNTL                                                 0x3fff8080053a
26489 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR5_CNTL_BASE_IDX                                        5
26490 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR6_CAP                                                  0x3fff8080053b
26491 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR6_CAP_BASE_IDX                                         5
26492 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR6_CNTL                                                 0x3fff8080053c
26493 #define regBIF_CFG_DEV0_EPF1_1_PCIE_VF_RESIZE_BAR6_CNTL_BASE_IDX                                        5
26494 
26495 
26496 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf2_bifcfgdecp
26497 // base address: 0xfffe12102000
26498 #define regBIF_CFG_DEV0_EPF2_1_VENDOR_ID                                                                0x3fff80800800
26499 #define regBIF_CFG_DEV0_EPF2_1_VENDOR_ID_BASE_IDX                                                       5
26500 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_ID                                                                0x3fff80800800
26501 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_ID_BASE_IDX                                                       5
26502 #define regBIF_CFG_DEV0_EPF2_1_COMMAND                                                                  0x3fff80800801
26503 #define regBIF_CFG_DEV0_EPF2_1_COMMAND_BASE_IDX                                                         5
26504 #define regBIF_CFG_DEV0_EPF2_1_STATUS                                                                   0x3fff80800801
26505 #define regBIF_CFG_DEV0_EPF2_1_STATUS_BASE_IDX                                                          5
26506 #define regBIF_CFG_DEV0_EPF2_1_REVISION_ID                                                              0x3fff80800802
26507 #define regBIF_CFG_DEV0_EPF2_1_REVISION_ID_BASE_IDX                                                     5
26508 #define regBIF_CFG_DEV0_EPF2_1_PROG_INTERFACE                                                           0x3fff80800802
26509 #define regBIF_CFG_DEV0_EPF2_1_PROG_INTERFACE_BASE_IDX                                                  5
26510 #define regBIF_CFG_DEV0_EPF2_1_SUB_CLASS                                                                0x3fff80800802
26511 #define regBIF_CFG_DEV0_EPF2_1_SUB_CLASS_BASE_IDX                                                       5
26512 #define regBIF_CFG_DEV0_EPF2_1_BASE_CLASS                                                               0x3fff80800802
26513 #define regBIF_CFG_DEV0_EPF2_1_BASE_CLASS_BASE_IDX                                                      5
26514 #define regBIF_CFG_DEV0_EPF2_1_CACHE_LINE                                                               0x3fff80800803
26515 #define regBIF_CFG_DEV0_EPF2_1_CACHE_LINE_BASE_IDX                                                      5
26516 #define regBIF_CFG_DEV0_EPF2_1_LATENCY                                                                  0x3fff80800803
26517 #define regBIF_CFG_DEV0_EPF2_1_LATENCY_BASE_IDX                                                         5
26518 #define regBIF_CFG_DEV0_EPF2_1_HEADER                                                                   0x3fff80800803
26519 #define regBIF_CFG_DEV0_EPF2_1_HEADER_BASE_IDX                                                          5
26520 #define regBIF_CFG_DEV0_EPF2_1_BIST                                                                     0x3fff80800803
26521 #define regBIF_CFG_DEV0_EPF2_1_BIST_BASE_IDX                                                            5
26522 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_1                                                              0x3fff80800804
26523 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_1_BASE_IDX                                                     5
26524 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_2                                                              0x3fff80800805
26525 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_2_BASE_IDX                                                     5
26526 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_3                                                              0x3fff80800806
26527 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_3_BASE_IDX                                                     5
26528 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_4                                                              0x3fff80800807
26529 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_4_BASE_IDX                                                     5
26530 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_5                                                              0x3fff80800808
26531 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_5_BASE_IDX                                                     5
26532 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_6                                                              0x3fff80800809
26533 #define regBIF_CFG_DEV0_EPF2_1_BASE_ADDR_6_BASE_IDX                                                     5
26534 #define regBIF_CFG_DEV0_EPF2_1_CARDBUS_CIS_PTR                                                          0x3fff8080080a
26535 #define regBIF_CFG_DEV0_EPF2_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
26536 #define regBIF_CFG_DEV0_EPF2_1_ADAPTER_ID                                                               0x3fff8080080b
26537 #define regBIF_CFG_DEV0_EPF2_1_ADAPTER_ID_BASE_IDX                                                      5
26538 #define regBIF_CFG_DEV0_EPF2_1_ROM_BASE_ADDR                                                            0x3fff8080080c
26539 #define regBIF_CFG_DEV0_EPF2_1_ROM_BASE_ADDR_BASE_IDX                                                   5
26540 #define regBIF_CFG_DEV0_EPF2_1_CAP_PTR                                                                  0x3fff8080080d
26541 #define regBIF_CFG_DEV0_EPF2_1_CAP_PTR_BASE_IDX                                                         5
26542 #define regBIF_CFG_DEV0_EPF2_1_INTERRUPT_LINE                                                           0x3fff8080080f
26543 #define regBIF_CFG_DEV0_EPF2_1_INTERRUPT_LINE_BASE_IDX                                                  5
26544 #define regBIF_CFG_DEV0_EPF2_1_INTERRUPT_PIN                                                            0x3fff8080080f
26545 #define regBIF_CFG_DEV0_EPF2_1_INTERRUPT_PIN_BASE_IDX                                                   5
26546 #define regBIF_CFG_DEV0_EPF2_1_MIN_GRANT                                                                0x3fff8080080f
26547 #define regBIF_CFG_DEV0_EPF2_1_MIN_GRANT_BASE_IDX                                                       5
26548 #define regBIF_CFG_DEV0_EPF2_1_MAX_LATENCY                                                              0x3fff8080080f
26549 #define regBIF_CFG_DEV0_EPF2_1_MAX_LATENCY_BASE_IDX                                                     5
26550 #define regBIF_CFG_DEV0_EPF2_1_VENDOR_CAP_LIST                                                          0x3fff80800812
26551 #define regBIF_CFG_DEV0_EPF2_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
26552 #define regBIF_CFG_DEV0_EPF2_1_ADAPTER_ID_W                                                             0x3fff80800813
26553 #define regBIF_CFG_DEV0_EPF2_1_ADAPTER_ID_W_BASE_IDX                                                    5
26554 #define regBIF_CFG_DEV0_EPF2_1_PMI_CAP_LIST                                                             0x3fff80800814
26555 #define regBIF_CFG_DEV0_EPF2_1_PMI_CAP_LIST_BASE_IDX                                                    5
26556 #define regBIF_CFG_DEV0_EPF2_1_PMI_CAP                                                                  0x3fff80800814
26557 #define regBIF_CFG_DEV0_EPF2_1_PMI_CAP_BASE_IDX                                                         5
26558 #define regBIF_CFG_DEV0_EPF2_1_PMI_STATUS_CNTL                                                          0x3fff80800815
26559 #define regBIF_CFG_DEV0_EPF2_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
26560 #define regBIF_CFG_DEV0_EPF2_1_SBRN                                                                     0x3fff80800818
26561 #define regBIF_CFG_DEV0_EPF2_1_SBRN_BASE_IDX                                                            5
26562 #define regBIF_CFG_DEV0_EPF2_1_FLADJ                                                                    0x3fff80800818
26563 #define regBIF_CFG_DEV0_EPF2_1_FLADJ_BASE_IDX                                                           5
26564 #define regBIF_CFG_DEV0_EPF2_1_DBESL_DBESLD                                                             0x3fff80800818
26565 #define regBIF_CFG_DEV0_EPF2_1_DBESL_DBESLD_BASE_IDX                                                    5
26566 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CAP_LIST                                                            0x3fff80800819
26567 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CAP_LIST_BASE_IDX                                                   5
26568 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CAP                                                                 0x3fff80800819
26569 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CAP_BASE_IDX                                                        5
26570 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CAP                                                               0x3fff8080081a
26571 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CAP_BASE_IDX                                                      5
26572 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CNTL                                                              0x3fff8080081b
26573 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CNTL_BASE_IDX                                                     5
26574 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_STATUS                                                            0x3fff8080081b
26575 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_STATUS_BASE_IDX                                                   5
26576 #define regBIF_CFG_DEV0_EPF2_1_LINK_CAP                                                                 0x3fff8080081c
26577 #define regBIF_CFG_DEV0_EPF2_1_LINK_CAP_BASE_IDX                                                        5
26578 #define regBIF_CFG_DEV0_EPF2_1_LINK_CNTL                                                                0x3fff8080081d
26579 #define regBIF_CFG_DEV0_EPF2_1_LINK_CNTL_BASE_IDX                                                       5
26580 #define regBIF_CFG_DEV0_EPF2_1_LINK_STATUS                                                              0x3fff8080081d
26581 #define regBIF_CFG_DEV0_EPF2_1_LINK_STATUS_BASE_IDX                                                     5
26582 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CAP2                                                              0x3fff80800822
26583 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CAP2_BASE_IDX                                                     5
26584 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CNTL2                                                             0x3fff80800823
26585 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_CNTL2_BASE_IDX                                                    5
26586 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_STATUS2                                                           0x3fff80800823
26587 #define regBIF_CFG_DEV0_EPF2_1_DEVICE_STATUS2_BASE_IDX                                                  5
26588 #define regBIF_CFG_DEV0_EPF2_1_LINK_CAP2                                                                0x3fff80800824
26589 #define regBIF_CFG_DEV0_EPF2_1_LINK_CAP2_BASE_IDX                                                       5
26590 #define regBIF_CFG_DEV0_EPF2_1_LINK_CNTL2                                                               0x3fff80800825
26591 #define regBIF_CFG_DEV0_EPF2_1_LINK_CNTL2_BASE_IDX                                                      5
26592 #define regBIF_CFG_DEV0_EPF2_1_LINK_STATUS2                                                             0x3fff80800825
26593 #define regBIF_CFG_DEV0_EPF2_1_LINK_STATUS2_BASE_IDX                                                    5
26594 #define regBIF_CFG_DEV0_EPF2_1_MSI_CAP_LIST                                                             0x3fff80800828
26595 #define regBIF_CFG_DEV0_EPF2_1_MSI_CAP_LIST_BASE_IDX                                                    5
26596 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_CNTL                                                             0x3fff80800828
26597 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_CNTL_BASE_IDX                                                    5
26598 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_ADDR_LO                                                          0x3fff80800829
26599 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
26600 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_ADDR_HI                                                          0x3fff8080082a
26601 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
26602 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_DATA                                                             0x3fff8080082a
26603 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_DATA_BASE_IDX                                                    5
26604 #define regBIF_CFG_DEV0_EPF2_1_MSI_EXT_MSG_DATA                                                         0x3fff8080082a
26605 #define regBIF_CFG_DEV0_EPF2_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
26606 #define regBIF_CFG_DEV0_EPF2_1_MSI_MASK                                                                 0x3fff8080082b
26607 #define regBIF_CFG_DEV0_EPF2_1_MSI_MASK_BASE_IDX                                                        5
26608 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_DATA_64                                                          0x3fff8080082b
26609 #define regBIF_CFG_DEV0_EPF2_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
26610 #define regBIF_CFG_DEV0_EPF2_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8080082b
26611 #define regBIF_CFG_DEV0_EPF2_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
26612 #define regBIF_CFG_DEV0_EPF2_1_MSI_MASK_64                                                              0x3fff8080082c
26613 #define regBIF_CFG_DEV0_EPF2_1_MSI_MASK_64_BASE_IDX                                                     5
26614 #define regBIF_CFG_DEV0_EPF2_1_MSI_PENDING                                                              0x3fff8080082c
26615 #define regBIF_CFG_DEV0_EPF2_1_MSI_PENDING_BASE_IDX                                                     5
26616 #define regBIF_CFG_DEV0_EPF2_1_MSI_PENDING_64                                                           0x3fff8080082d
26617 #define regBIF_CFG_DEV0_EPF2_1_MSI_PENDING_64_BASE_IDX                                                  5
26618 #define regBIF_CFG_DEV0_EPF2_1_MSIX_CAP_LIST                                                            0x3fff80800830
26619 #define regBIF_CFG_DEV0_EPF2_1_MSIX_CAP_LIST_BASE_IDX                                                   5
26620 #define regBIF_CFG_DEV0_EPF2_1_MSIX_MSG_CNTL                                                            0x3fff80800830
26621 #define regBIF_CFG_DEV0_EPF2_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
26622 #define regBIF_CFG_DEV0_EPF2_1_MSIX_TABLE                                                               0x3fff80800831
26623 #define regBIF_CFG_DEV0_EPF2_1_MSIX_TABLE_BASE_IDX                                                      5
26624 #define regBIF_CFG_DEV0_EPF2_1_MSIX_PBA                                                                 0x3fff80800832
26625 #define regBIF_CFG_DEV0_EPF2_1_MSIX_PBA_BASE_IDX                                                        5
26626 #define regBIF_CFG_DEV0_EPF2_1_SATA_CAP_0                                                               0x3fff80800834
26627 #define regBIF_CFG_DEV0_EPF2_1_SATA_CAP_0_BASE_IDX                                                      5
26628 #define regBIF_CFG_DEV0_EPF2_1_SATA_CAP_1                                                               0x3fff80800835
26629 #define regBIF_CFG_DEV0_EPF2_1_SATA_CAP_1_BASE_IDX                                                      5
26630 #define regBIF_CFG_DEV0_EPF2_1_SATA_IDP_INDEX                                                           0x3fff80800836
26631 #define regBIF_CFG_DEV0_EPF2_1_SATA_IDP_INDEX_BASE_IDX                                                  5
26632 #define regBIF_CFG_DEV0_EPF2_1_SATA_IDP_DATA                                                            0x3fff80800837
26633 #define regBIF_CFG_DEV0_EPF2_1_SATA_IDP_DATA_BASE_IDX                                                   5
26634 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80800840
26635 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
26636 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80800841
26637 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
26638 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80800842
26639 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
26640 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80800843
26641 #define regBIF_CFG_DEV0_EPF2_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
26642 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80800854
26643 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
26644 #define regBIF_CFG_DEV0_EPF2_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80800855
26645 #define regBIF_CFG_DEV0_EPF2_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
26646 #define regBIF_CFG_DEV0_EPF2_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80800856
26647 #define regBIF_CFG_DEV0_EPF2_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
26648 #define regBIF_CFG_DEV0_EPF2_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80800857
26649 #define regBIF_CFG_DEV0_EPF2_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
26650 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80800858
26651 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
26652 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CORR_ERR_MASK                                                       0x3fff80800859
26653 #define regBIF_CFG_DEV0_EPF2_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
26654 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8080085a
26655 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
26656 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG0                                                            0x3fff8080085b
26657 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
26658 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG1                                                            0x3fff8080085c
26659 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
26660 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG2                                                            0x3fff8080085d
26661 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
26662 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG3                                                            0x3fff8080085e
26663 #define regBIF_CFG_DEV0_EPF2_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
26664 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80800862
26665 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
26666 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80800863
26667 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
26668 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80800864
26669 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
26670 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80800865
26671 #define regBIF_CFG_DEV0_EPF2_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
26672 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80800880
26673 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
26674 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR1_CAP                                                            0x3fff80800881
26675 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
26676 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR1_CNTL                                                           0x3fff80800882
26677 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
26678 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR2_CAP                                                            0x3fff80800883
26679 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
26680 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR2_CNTL                                                           0x3fff80800884
26681 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
26682 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR3_CAP                                                            0x3fff80800885
26683 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
26684 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR3_CNTL                                                           0x3fff80800886
26685 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
26686 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR4_CAP                                                            0x3fff80800887
26687 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
26688 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR4_CNTL                                                           0x3fff80800888
26689 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
26690 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR5_CAP                                                            0x3fff80800889
26691 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
26692 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR5_CNTL                                                           0x3fff8080088a
26693 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
26694 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR6_CAP                                                            0x3fff8080088b
26695 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
26696 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR6_CNTL                                                           0x3fff8080088c
26697 #define regBIF_CFG_DEV0_EPF2_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
26698 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80800890
26699 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
26700 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80800891
26701 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
26702 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80800892
26703 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
26704 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80800893
26705 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
26706 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80800894
26707 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
26708 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_CAP                                                             0x3fff80800895
26709 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_CAP_BASE_IDX                                                    5
26710 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80800896
26711 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
26712 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_STATUS                                                          0x3fff80800897
26713 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
26714 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_CNTL                                                            0x3fff80800897
26715 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
26716 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80800898
26717 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
26718 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80800898
26719 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
26720 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80800898
26721 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
26722 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80800898
26723 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
26724 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80800899
26725 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
26726 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80800899
26727 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
26728 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80800899
26729 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
26730 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80800899
26731 #define regBIF_CFG_DEV0_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
26732 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808008a8
26733 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
26734 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ACS_CAP                                                             0x3fff808008a9
26735 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ACS_CAP_BASE_IDX                                                    5
26736 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ACS_CNTL                                                            0x3fff808008a9
26737 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
26738 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808008b4
26739 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
26740 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PASID_CAP                                                           0x3fff808008b5
26741 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PASID_CAP_BASE_IDX                                                  5
26742 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PASID_CNTL                                                          0x3fff808008b5
26743 #define regBIF_CFG_DEV0_EPF2_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
26744 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808008ca
26745 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
26746 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ARI_CAP                                                             0x3fff808008cb
26747 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ARI_CAP_BASE_IDX                                                    5
26748 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ARI_CNTL                                                            0x3fff808008cb
26749 #define regBIF_CFG_DEV0_EPF2_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
26750 
26751 
26752 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf3_bifcfgdecp
26753 // base address: 0xfffe12103000
26754 #define regBIF_CFG_DEV0_EPF3_1_VENDOR_ID                                                                0x3fff80800c00
26755 #define regBIF_CFG_DEV0_EPF3_1_VENDOR_ID_BASE_IDX                                                       5
26756 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_ID                                                                0x3fff80800c00
26757 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_ID_BASE_IDX                                                       5
26758 #define regBIF_CFG_DEV0_EPF3_1_COMMAND                                                                  0x3fff80800c01
26759 #define regBIF_CFG_DEV0_EPF3_1_COMMAND_BASE_IDX                                                         5
26760 #define regBIF_CFG_DEV0_EPF3_1_STATUS                                                                   0x3fff80800c01
26761 #define regBIF_CFG_DEV0_EPF3_1_STATUS_BASE_IDX                                                          5
26762 #define regBIF_CFG_DEV0_EPF3_1_REVISION_ID                                                              0x3fff80800c02
26763 #define regBIF_CFG_DEV0_EPF3_1_REVISION_ID_BASE_IDX                                                     5
26764 #define regBIF_CFG_DEV0_EPF3_1_PROG_INTERFACE                                                           0x3fff80800c02
26765 #define regBIF_CFG_DEV0_EPF3_1_PROG_INTERFACE_BASE_IDX                                                  5
26766 #define regBIF_CFG_DEV0_EPF3_1_SUB_CLASS                                                                0x3fff80800c02
26767 #define regBIF_CFG_DEV0_EPF3_1_SUB_CLASS_BASE_IDX                                                       5
26768 #define regBIF_CFG_DEV0_EPF3_1_BASE_CLASS                                                               0x3fff80800c02
26769 #define regBIF_CFG_DEV0_EPF3_1_BASE_CLASS_BASE_IDX                                                      5
26770 #define regBIF_CFG_DEV0_EPF3_1_CACHE_LINE                                                               0x3fff80800c03
26771 #define regBIF_CFG_DEV0_EPF3_1_CACHE_LINE_BASE_IDX                                                      5
26772 #define regBIF_CFG_DEV0_EPF3_1_LATENCY                                                                  0x3fff80800c03
26773 #define regBIF_CFG_DEV0_EPF3_1_LATENCY_BASE_IDX                                                         5
26774 #define regBIF_CFG_DEV0_EPF3_1_HEADER                                                                   0x3fff80800c03
26775 #define regBIF_CFG_DEV0_EPF3_1_HEADER_BASE_IDX                                                          5
26776 #define regBIF_CFG_DEV0_EPF3_1_BIST                                                                     0x3fff80800c03
26777 #define regBIF_CFG_DEV0_EPF3_1_BIST_BASE_IDX                                                            5
26778 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_1                                                              0x3fff80800c04
26779 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_1_BASE_IDX                                                     5
26780 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_2                                                              0x3fff80800c05
26781 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_2_BASE_IDX                                                     5
26782 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_3                                                              0x3fff80800c06
26783 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_3_BASE_IDX                                                     5
26784 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_4                                                              0x3fff80800c07
26785 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_4_BASE_IDX                                                     5
26786 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_5                                                              0x3fff80800c08
26787 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_5_BASE_IDX                                                     5
26788 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_6                                                              0x3fff80800c09
26789 #define regBIF_CFG_DEV0_EPF3_1_BASE_ADDR_6_BASE_IDX                                                     5
26790 #define regBIF_CFG_DEV0_EPF3_1_CARDBUS_CIS_PTR                                                          0x3fff80800c0a
26791 #define regBIF_CFG_DEV0_EPF3_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
26792 #define regBIF_CFG_DEV0_EPF3_1_ADAPTER_ID                                                               0x3fff80800c0b
26793 #define regBIF_CFG_DEV0_EPF3_1_ADAPTER_ID_BASE_IDX                                                      5
26794 #define regBIF_CFG_DEV0_EPF3_1_ROM_BASE_ADDR                                                            0x3fff80800c0c
26795 #define regBIF_CFG_DEV0_EPF3_1_ROM_BASE_ADDR_BASE_IDX                                                   5
26796 #define regBIF_CFG_DEV0_EPF3_1_CAP_PTR                                                                  0x3fff80800c0d
26797 #define regBIF_CFG_DEV0_EPF3_1_CAP_PTR_BASE_IDX                                                         5
26798 #define regBIF_CFG_DEV0_EPF3_1_INTERRUPT_LINE                                                           0x3fff80800c0f
26799 #define regBIF_CFG_DEV0_EPF3_1_INTERRUPT_LINE_BASE_IDX                                                  5
26800 #define regBIF_CFG_DEV0_EPF3_1_INTERRUPT_PIN                                                            0x3fff80800c0f
26801 #define regBIF_CFG_DEV0_EPF3_1_INTERRUPT_PIN_BASE_IDX                                                   5
26802 #define regBIF_CFG_DEV0_EPF3_1_MIN_GRANT                                                                0x3fff80800c0f
26803 #define regBIF_CFG_DEV0_EPF3_1_MIN_GRANT_BASE_IDX                                                       5
26804 #define regBIF_CFG_DEV0_EPF3_1_MAX_LATENCY                                                              0x3fff80800c0f
26805 #define regBIF_CFG_DEV0_EPF3_1_MAX_LATENCY_BASE_IDX                                                     5
26806 #define regBIF_CFG_DEV0_EPF3_1_VENDOR_CAP_LIST                                                          0x3fff80800c12
26807 #define regBIF_CFG_DEV0_EPF3_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
26808 #define regBIF_CFG_DEV0_EPF3_1_ADAPTER_ID_W                                                             0x3fff80800c13
26809 #define regBIF_CFG_DEV0_EPF3_1_ADAPTER_ID_W_BASE_IDX                                                    5
26810 #define regBIF_CFG_DEV0_EPF3_1_PMI_CAP_LIST                                                             0x3fff80800c14
26811 #define regBIF_CFG_DEV0_EPF3_1_PMI_CAP_LIST_BASE_IDX                                                    5
26812 #define regBIF_CFG_DEV0_EPF3_1_PMI_CAP                                                                  0x3fff80800c14
26813 #define regBIF_CFG_DEV0_EPF3_1_PMI_CAP_BASE_IDX                                                         5
26814 #define regBIF_CFG_DEV0_EPF3_1_PMI_STATUS_CNTL                                                          0x3fff80800c15
26815 #define regBIF_CFG_DEV0_EPF3_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
26816 #define regBIF_CFG_DEV0_EPF3_1_SBRN                                                                     0x3fff80800c18
26817 #define regBIF_CFG_DEV0_EPF3_1_SBRN_BASE_IDX                                                            5
26818 #define regBIF_CFG_DEV0_EPF3_1_FLADJ                                                                    0x3fff80800c18
26819 #define regBIF_CFG_DEV0_EPF3_1_FLADJ_BASE_IDX                                                           5
26820 #define regBIF_CFG_DEV0_EPF3_1_DBESL_DBESLD                                                             0x3fff80800c18
26821 #define regBIF_CFG_DEV0_EPF3_1_DBESL_DBESLD_BASE_IDX                                                    5
26822 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CAP_LIST                                                            0x3fff80800c19
26823 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CAP_LIST_BASE_IDX                                                   5
26824 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CAP                                                                 0x3fff80800c19
26825 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CAP_BASE_IDX                                                        5
26826 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CAP                                                               0x3fff80800c1a
26827 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CAP_BASE_IDX                                                      5
26828 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CNTL                                                              0x3fff80800c1b
26829 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CNTL_BASE_IDX                                                     5
26830 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_STATUS                                                            0x3fff80800c1b
26831 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_STATUS_BASE_IDX                                                   5
26832 #define regBIF_CFG_DEV0_EPF3_1_LINK_CAP                                                                 0x3fff80800c1c
26833 #define regBIF_CFG_DEV0_EPF3_1_LINK_CAP_BASE_IDX                                                        5
26834 #define regBIF_CFG_DEV0_EPF3_1_LINK_CNTL                                                                0x3fff80800c1d
26835 #define regBIF_CFG_DEV0_EPF3_1_LINK_CNTL_BASE_IDX                                                       5
26836 #define regBIF_CFG_DEV0_EPF3_1_LINK_STATUS                                                              0x3fff80800c1d
26837 #define regBIF_CFG_DEV0_EPF3_1_LINK_STATUS_BASE_IDX                                                     5
26838 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CAP2                                                              0x3fff80800c22
26839 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CAP2_BASE_IDX                                                     5
26840 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CNTL2                                                             0x3fff80800c23
26841 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_CNTL2_BASE_IDX                                                    5
26842 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_STATUS2                                                           0x3fff80800c23
26843 #define regBIF_CFG_DEV0_EPF3_1_DEVICE_STATUS2_BASE_IDX                                                  5
26844 #define regBIF_CFG_DEV0_EPF3_1_LINK_CAP2                                                                0x3fff80800c24
26845 #define regBIF_CFG_DEV0_EPF3_1_LINK_CAP2_BASE_IDX                                                       5
26846 #define regBIF_CFG_DEV0_EPF3_1_LINK_CNTL2                                                               0x3fff80800c25
26847 #define regBIF_CFG_DEV0_EPF3_1_LINK_CNTL2_BASE_IDX                                                      5
26848 #define regBIF_CFG_DEV0_EPF3_1_LINK_STATUS2                                                             0x3fff80800c25
26849 #define regBIF_CFG_DEV0_EPF3_1_LINK_STATUS2_BASE_IDX                                                    5
26850 #define regBIF_CFG_DEV0_EPF3_1_MSI_CAP_LIST                                                             0x3fff80800c28
26851 #define regBIF_CFG_DEV0_EPF3_1_MSI_CAP_LIST_BASE_IDX                                                    5
26852 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_CNTL                                                             0x3fff80800c28
26853 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_CNTL_BASE_IDX                                                    5
26854 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_ADDR_LO                                                          0x3fff80800c29
26855 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
26856 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_ADDR_HI                                                          0x3fff80800c2a
26857 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
26858 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_DATA                                                             0x3fff80800c2a
26859 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_DATA_BASE_IDX                                                    5
26860 #define regBIF_CFG_DEV0_EPF3_1_MSI_EXT_MSG_DATA                                                         0x3fff80800c2a
26861 #define regBIF_CFG_DEV0_EPF3_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
26862 #define regBIF_CFG_DEV0_EPF3_1_MSI_MASK                                                                 0x3fff80800c2b
26863 #define regBIF_CFG_DEV0_EPF3_1_MSI_MASK_BASE_IDX                                                        5
26864 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_DATA_64                                                          0x3fff80800c2b
26865 #define regBIF_CFG_DEV0_EPF3_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
26866 #define regBIF_CFG_DEV0_EPF3_1_MSI_EXT_MSG_DATA_64                                                      0x3fff80800c2b
26867 #define regBIF_CFG_DEV0_EPF3_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
26868 #define regBIF_CFG_DEV0_EPF3_1_MSI_MASK_64                                                              0x3fff80800c2c
26869 #define regBIF_CFG_DEV0_EPF3_1_MSI_MASK_64_BASE_IDX                                                     5
26870 #define regBIF_CFG_DEV0_EPF3_1_MSI_PENDING                                                              0x3fff80800c2c
26871 #define regBIF_CFG_DEV0_EPF3_1_MSI_PENDING_BASE_IDX                                                     5
26872 #define regBIF_CFG_DEV0_EPF3_1_MSI_PENDING_64                                                           0x3fff80800c2d
26873 #define regBIF_CFG_DEV0_EPF3_1_MSI_PENDING_64_BASE_IDX                                                  5
26874 #define regBIF_CFG_DEV0_EPF3_1_MSIX_CAP_LIST                                                            0x3fff80800c30
26875 #define regBIF_CFG_DEV0_EPF3_1_MSIX_CAP_LIST_BASE_IDX                                                   5
26876 #define regBIF_CFG_DEV0_EPF3_1_MSIX_MSG_CNTL                                                            0x3fff80800c30
26877 #define regBIF_CFG_DEV0_EPF3_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
26878 #define regBIF_CFG_DEV0_EPF3_1_MSIX_TABLE                                                               0x3fff80800c31
26879 #define regBIF_CFG_DEV0_EPF3_1_MSIX_TABLE_BASE_IDX                                                      5
26880 #define regBIF_CFG_DEV0_EPF3_1_MSIX_PBA                                                                 0x3fff80800c32
26881 #define regBIF_CFG_DEV0_EPF3_1_MSIX_PBA_BASE_IDX                                                        5
26882 #define regBIF_CFG_DEV0_EPF3_1_SATA_CAP_0                                                               0x3fff80800c34
26883 #define regBIF_CFG_DEV0_EPF3_1_SATA_CAP_0_BASE_IDX                                                      5
26884 #define regBIF_CFG_DEV0_EPF3_1_SATA_CAP_1                                                               0x3fff80800c35
26885 #define regBIF_CFG_DEV0_EPF3_1_SATA_CAP_1_BASE_IDX                                                      5
26886 #define regBIF_CFG_DEV0_EPF3_1_SATA_IDP_INDEX                                                           0x3fff80800c36
26887 #define regBIF_CFG_DEV0_EPF3_1_SATA_IDP_INDEX_BASE_IDX                                                  5
26888 #define regBIF_CFG_DEV0_EPF3_1_SATA_IDP_DATA                                                            0x3fff80800c37
26889 #define regBIF_CFG_DEV0_EPF3_1_SATA_IDP_DATA_BASE_IDX                                                   5
26890 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80800c40
26891 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
26892 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80800c41
26893 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
26894 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80800c42
26895 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
26896 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80800c43
26897 #define regBIF_CFG_DEV0_EPF3_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
26898 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80800c54
26899 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
26900 #define regBIF_CFG_DEV0_EPF3_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80800c55
26901 #define regBIF_CFG_DEV0_EPF3_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
26902 #define regBIF_CFG_DEV0_EPF3_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80800c56
26903 #define regBIF_CFG_DEV0_EPF3_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
26904 #define regBIF_CFG_DEV0_EPF3_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80800c57
26905 #define regBIF_CFG_DEV0_EPF3_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
26906 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80800c58
26907 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
26908 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CORR_ERR_MASK                                                       0x3fff80800c59
26909 #define regBIF_CFG_DEV0_EPF3_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
26910 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff80800c5a
26911 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
26912 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG0                                                            0x3fff80800c5b
26913 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
26914 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG1                                                            0x3fff80800c5c
26915 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
26916 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG2                                                            0x3fff80800c5d
26917 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
26918 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG3                                                            0x3fff80800c5e
26919 #define regBIF_CFG_DEV0_EPF3_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
26920 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80800c62
26921 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
26922 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80800c63
26923 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
26924 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80800c64
26925 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
26926 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80800c65
26927 #define regBIF_CFG_DEV0_EPF3_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
26928 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80800c80
26929 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
26930 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR1_CAP                                                            0x3fff80800c81
26931 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
26932 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR1_CNTL                                                           0x3fff80800c82
26933 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
26934 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR2_CAP                                                            0x3fff80800c83
26935 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
26936 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR2_CNTL                                                           0x3fff80800c84
26937 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
26938 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR3_CAP                                                            0x3fff80800c85
26939 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
26940 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR3_CNTL                                                           0x3fff80800c86
26941 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
26942 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR4_CAP                                                            0x3fff80800c87
26943 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
26944 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR4_CNTL                                                           0x3fff80800c88
26945 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
26946 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR5_CAP                                                            0x3fff80800c89
26947 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
26948 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR5_CNTL                                                           0x3fff80800c8a
26949 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
26950 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR6_CAP                                                            0x3fff80800c8b
26951 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
26952 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR6_CNTL                                                           0x3fff80800c8c
26953 #define regBIF_CFG_DEV0_EPF3_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
26954 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80800c90
26955 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
26956 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80800c91
26957 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
26958 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80800c92
26959 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
26960 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80800c93
26961 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
26962 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80800c94
26963 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
26964 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_CAP                                                             0x3fff80800c95
26965 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_CAP_BASE_IDX                                                    5
26966 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80800c96
26967 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
26968 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_STATUS                                                          0x3fff80800c97
26969 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
26970 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_CNTL                                                            0x3fff80800c97
26971 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
26972 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80800c98
26973 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
26974 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80800c98
26975 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
26976 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80800c98
26977 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
26978 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80800c98
26979 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
26980 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80800c99
26981 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
26982 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80800c99
26983 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
26984 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80800c99
26985 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
26986 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80800c99
26987 #define regBIF_CFG_DEV0_EPF3_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
26988 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff80800ca8
26989 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
26990 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ACS_CAP                                                             0x3fff80800ca9
26991 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ACS_CAP_BASE_IDX                                                    5
26992 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ACS_CNTL                                                            0x3fff80800ca9
26993 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
26994 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff80800cb4
26995 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
26996 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PASID_CAP                                                           0x3fff80800cb5
26997 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PASID_CAP_BASE_IDX                                                  5
26998 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PASID_CNTL                                                          0x3fff80800cb5
26999 #define regBIF_CFG_DEV0_EPF3_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
27000 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff80800cca
27001 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
27002 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ARI_CAP                                                             0x3fff80800ccb
27003 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ARI_CAP_BASE_IDX                                                    5
27004 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ARI_CNTL                                                            0x3fff80800ccb
27005 #define regBIF_CFG_DEV0_EPF3_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
27006 
27007 
27008 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf4_bifcfgdecp
27009 // base address: 0xfffe12104000
27010 #define regBIF_CFG_DEV0_EPF4_1_VENDOR_ID                                                                0x3fff80801000
27011 #define regBIF_CFG_DEV0_EPF4_1_VENDOR_ID_BASE_IDX                                                       5
27012 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_ID                                                                0x3fff80801000
27013 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_ID_BASE_IDX                                                       5
27014 #define regBIF_CFG_DEV0_EPF4_1_COMMAND                                                                  0x3fff80801001
27015 #define regBIF_CFG_DEV0_EPF4_1_COMMAND_BASE_IDX                                                         5
27016 #define regBIF_CFG_DEV0_EPF4_1_STATUS                                                                   0x3fff80801001
27017 #define regBIF_CFG_DEV0_EPF4_1_STATUS_BASE_IDX                                                          5
27018 #define regBIF_CFG_DEV0_EPF4_1_REVISION_ID                                                              0x3fff80801002
27019 #define regBIF_CFG_DEV0_EPF4_1_REVISION_ID_BASE_IDX                                                     5
27020 #define regBIF_CFG_DEV0_EPF4_1_PROG_INTERFACE                                                           0x3fff80801002
27021 #define regBIF_CFG_DEV0_EPF4_1_PROG_INTERFACE_BASE_IDX                                                  5
27022 #define regBIF_CFG_DEV0_EPF4_1_SUB_CLASS                                                                0x3fff80801002
27023 #define regBIF_CFG_DEV0_EPF4_1_SUB_CLASS_BASE_IDX                                                       5
27024 #define regBIF_CFG_DEV0_EPF4_1_BASE_CLASS                                                               0x3fff80801002
27025 #define regBIF_CFG_DEV0_EPF4_1_BASE_CLASS_BASE_IDX                                                      5
27026 #define regBIF_CFG_DEV0_EPF4_1_CACHE_LINE                                                               0x3fff80801003
27027 #define regBIF_CFG_DEV0_EPF4_1_CACHE_LINE_BASE_IDX                                                      5
27028 #define regBIF_CFG_DEV0_EPF4_1_LATENCY                                                                  0x3fff80801003
27029 #define regBIF_CFG_DEV0_EPF4_1_LATENCY_BASE_IDX                                                         5
27030 #define regBIF_CFG_DEV0_EPF4_1_HEADER                                                                   0x3fff80801003
27031 #define regBIF_CFG_DEV0_EPF4_1_HEADER_BASE_IDX                                                          5
27032 #define regBIF_CFG_DEV0_EPF4_1_BIST                                                                     0x3fff80801003
27033 #define regBIF_CFG_DEV0_EPF4_1_BIST_BASE_IDX                                                            5
27034 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_1                                                              0x3fff80801004
27035 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_1_BASE_IDX                                                     5
27036 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_2                                                              0x3fff80801005
27037 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_2_BASE_IDX                                                     5
27038 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_3                                                              0x3fff80801006
27039 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_3_BASE_IDX                                                     5
27040 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_4                                                              0x3fff80801007
27041 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_4_BASE_IDX                                                     5
27042 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_5                                                              0x3fff80801008
27043 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_5_BASE_IDX                                                     5
27044 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_6                                                              0x3fff80801009
27045 #define regBIF_CFG_DEV0_EPF4_1_BASE_ADDR_6_BASE_IDX                                                     5
27046 #define regBIF_CFG_DEV0_EPF4_1_CARDBUS_CIS_PTR                                                          0x3fff8080100a
27047 #define regBIF_CFG_DEV0_EPF4_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
27048 #define regBIF_CFG_DEV0_EPF4_1_ADAPTER_ID                                                               0x3fff8080100b
27049 #define regBIF_CFG_DEV0_EPF4_1_ADAPTER_ID_BASE_IDX                                                      5
27050 #define regBIF_CFG_DEV0_EPF4_1_ROM_BASE_ADDR                                                            0x3fff8080100c
27051 #define regBIF_CFG_DEV0_EPF4_1_ROM_BASE_ADDR_BASE_IDX                                                   5
27052 #define regBIF_CFG_DEV0_EPF4_1_CAP_PTR                                                                  0x3fff8080100d
27053 #define regBIF_CFG_DEV0_EPF4_1_CAP_PTR_BASE_IDX                                                         5
27054 #define regBIF_CFG_DEV0_EPF4_1_INTERRUPT_LINE                                                           0x3fff8080100f
27055 #define regBIF_CFG_DEV0_EPF4_1_INTERRUPT_LINE_BASE_IDX                                                  5
27056 #define regBIF_CFG_DEV0_EPF4_1_INTERRUPT_PIN                                                            0x3fff8080100f
27057 #define regBIF_CFG_DEV0_EPF4_1_INTERRUPT_PIN_BASE_IDX                                                   5
27058 #define regBIF_CFG_DEV0_EPF4_1_MIN_GRANT                                                                0x3fff8080100f
27059 #define regBIF_CFG_DEV0_EPF4_1_MIN_GRANT_BASE_IDX                                                       5
27060 #define regBIF_CFG_DEV0_EPF4_1_MAX_LATENCY                                                              0x3fff8080100f
27061 #define regBIF_CFG_DEV0_EPF4_1_MAX_LATENCY_BASE_IDX                                                     5
27062 #define regBIF_CFG_DEV0_EPF4_1_VENDOR_CAP_LIST                                                          0x3fff80801012
27063 #define regBIF_CFG_DEV0_EPF4_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
27064 #define regBIF_CFG_DEV0_EPF4_1_ADAPTER_ID_W                                                             0x3fff80801013
27065 #define regBIF_CFG_DEV0_EPF4_1_ADAPTER_ID_W_BASE_IDX                                                    5
27066 #define regBIF_CFG_DEV0_EPF4_1_PMI_CAP_LIST                                                             0x3fff80801014
27067 #define regBIF_CFG_DEV0_EPF4_1_PMI_CAP_LIST_BASE_IDX                                                    5
27068 #define regBIF_CFG_DEV0_EPF4_1_PMI_CAP                                                                  0x3fff80801014
27069 #define regBIF_CFG_DEV0_EPF4_1_PMI_CAP_BASE_IDX                                                         5
27070 #define regBIF_CFG_DEV0_EPF4_1_PMI_STATUS_CNTL                                                          0x3fff80801015
27071 #define regBIF_CFG_DEV0_EPF4_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
27072 #define regBIF_CFG_DEV0_EPF4_1_SBRN                                                                     0x3fff80801018
27073 #define regBIF_CFG_DEV0_EPF4_1_SBRN_BASE_IDX                                                            5
27074 #define regBIF_CFG_DEV0_EPF4_1_FLADJ                                                                    0x3fff80801018
27075 #define regBIF_CFG_DEV0_EPF4_1_FLADJ_BASE_IDX                                                           5
27076 #define regBIF_CFG_DEV0_EPF4_1_DBESL_DBESLD                                                             0x3fff80801018
27077 #define regBIF_CFG_DEV0_EPF4_1_DBESL_DBESLD_BASE_IDX                                                    5
27078 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CAP_LIST                                                            0x3fff80801019
27079 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CAP_LIST_BASE_IDX                                                   5
27080 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CAP                                                                 0x3fff80801019
27081 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CAP_BASE_IDX                                                        5
27082 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CAP                                                               0x3fff8080101a
27083 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CAP_BASE_IDX                                                      5
27084 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CNTL                                                              0x3fff8080101b
27085 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CNTL_BASE_IDX                                                     5
27086 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_STATUS                                                            0x3fff8080101b
27087 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_STATUS_BASE_IDX                                                   5
27088 #define regBIF_CFG_DEV0_EPF4_1_LINK_CAP                                                                 0x3fff8080101c
27089 #define regBIF_CFG_DEV0_EPF4_1_LINK_CAP_BASE_IDX                                                        5
27090 #define regBIF_CFG_DEV0_EPF4_1_LINK_CNTL                                                                0x3fff8080101d
27091 #define regBIF_CFG_DEV0_EPF4_1_LINK_CNTL_BASE_IDX                                                       5
27092 #define regBIF_CFG_DEV0_EPF4_1_LINK_STATUS                                                              0x3fff8080101d
27093 #define regBIF_CFG_DEV0_EPF4_1_LINK_STATUS_BASE_IDX                                                     5
27094 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CAP2                                                              0x3fff80801022
27095 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CAP2_BASE_IDX                                                     5
27096 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CNTL2                                                             0x3fff80801023
27097 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_CNTL2_BASE_IDX                                                    5
27098 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_STATUS2                                                           0x3fff80801023
27099 #define regBIF_CFG_DEV0_EPF4_1_DEVICE_STATUS2_BASE_IDX                                                  5
27100 #define regBIF_CFG_DEV0_EPF4_1_LINK_CAP2                                                                0x3fff80801024
27101 #define regBIF_CFG_DEV0_EPF4_1_LINK_CAP2_BASE_IDX                                                       5
27102 #define regBIF_CFG_DEV0_EPF4_1_LINK_CNTL2                                                               0x3fff80801025
27103 #define regBIF_CFG_DEV0_EPF4_1_LINK_CNTL2_BASE_IDX                                                      5
27104 #define regBIF_CFG_DEV0_EPF4_1_LINK_STATUS2                                                             0x3fff80801025
27105 #define regBIF_CFG_DEV0_EPF4_1_LINK_STATUS2_BASE_IDX                                                    5
27106 #define regBIF_CFG_DEV0_EPF4_1_MSI_CAP_LIST                                                             0x3fff80801028
27107 #define regBIF_CFG_DEV0_EPF4_1_MSI_CAP_LIST_BASE_IDX                                                    5
27108 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_CNTL                                                             0x3fff80801028
27109 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_CNTL_BASE_IDX                                                    5
27110 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_ADDR_LO                                                          0x3fff80801029
27111 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
27112 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_ADDR_HI                                                          0x3fff8080102a
27113 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
27114 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_DATA                                                             0x3fff8080102a
27115 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_DATA_BASE_IDX                                                    5
27116 #define regBIF_CFG_DEV0_EPF4_1_MSI_EXT_MSG_DATA                                                         0x3fff8080102a
27117 #define regBIF_CFG_DEV0_EPF4_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
27118 #define regBIF_CFG_DEV0_EPF4_1_MSI_MASK                                                                 0x3fff8080102b
27119 #define regBIF_CFG_DEV0_EPF4_1_MSI_MASK_BASE_IDX                                                        5
27120 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_DATA_64                                                          0x3fff8080102b
27121 #define regBIF_CFG_DEV0_EPF4_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
27122 #define regBIF_CFG_DEV0_EPF4_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8080102b
27123 #define regBIF_CFG_DEV0_EPF4_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
27124 #define regBIF_CFG_DEV0_EPF4_1_MSI_MASK_64                                                              0x3fff8080102c
27125 #define regBIF_CFG_DEV0_EPF4_1_MSI_MASK_64_BASE_IDX                                                     5
27126 #define regBIF_CFG_DEV0_EPF4_1_MSI_PENDING                                                              0x3fff8080102c
27127 #define regBIF_CFG_DEV0_EPF4_1_MSI_PENDING_BASE_IDX                                                     5
27128 #define regBIF_CFG_DEV0_EPF4_1_MSI_PENDING_64                                                           0x3fff8080102d
27129 #define regBIF_CFG_DEV0_EPF4_1_MSI_PENDING_64_BASE_IDX                                                  5
27130 #define regBIF_CFG_DEV0_EPF4_1_MSIX_CAP_LIST                                                            0x3fff80801030
27131 #define regBIF_CFG_DEV0_EPF4_1_MSIX_CAP_LIST_BASE_IDX                                                   5
27132 #define regBIF_CFG_DEV0_EPF4_1_MSIX_MSG_CNTL                                                            0x3fff80801030
27133 #define regBIF_CFG_DEV0_EPF4_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
27134 #define regBIF_CFG_DEV0_EPF4_1_MSIX_TABLE                                                               0x3fff80801031
27135 #define regBIF_CFG_DEV0_EPF4_1_MSIX_TABLE_BASE_IDX                                                      5
27136 #define regBIF_CFG_DEV0_EPF4_1_MSIX_PBA                                                                 0x3fff80801032
27137 #define regBIF_CFG_DEV0_EPF4_1_MSIX_PBA_BASE_IDX                                                        5
27138 #define regBIF_CFG_DEV0_EPF4_1_SATA_CAP_0                                                               0x3fff80801034
27139 #define regBIF_CFG_DEV0_EPF4_1_SATA_CAP_0_BASE_IDX                                                      5
27140 #define regBIF_CFG_DEV0_EPF4_1_SATA_CAP_1                                                               0x3fff80801035
27141 #define regBIF_CFG_DEV0_EPF4_1_SATA_CAP_1_BASE_IDX                                                      5
27142 #define regBIF_CFG_DEV0_EPF4_1_SATA_IDP_INDEX                                                           0x3fff80801036
27143 #define regBIF_CFG_DEV0_EPF4_1_SATA_IDP_INDEX_BASE_IDX                                                  5
27144 #define regBIF_CFG_DEV0_EPF4_1_SATA_IDP_DATA                                                            0x3fff80801037
27145 #define regBIF_CFG_DEV0_EPF4_1_SATA_IDP_DATA_BASE_IDX                                                   5
27146 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80801040
27147 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
27148 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80801041
27149 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
27150 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80801042
27151 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
27152 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80801043
27153 #define regBIF_CFG_DEV0_EPF4_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
27154 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80801054
27155 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
27156 #define regBIF_CFG_DEV0_EPF4_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80801055
27157 #define regBIF_CFG_DEV0_EPF4_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
27158 #define regBIF_CFG_DEV0_EPF4_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80801056
27159 #define regBIF_CFG_DEV0_EPF4_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
27160 #define regBIF_CFG_DEV0_EPF4_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80801057
27161 #define regBIF_CFG_DEV0_EPF4_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
27162 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80801058
27163 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
27164 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CORR_ERR_MASK                                                       0x3fff80801059
27165 #define regBIF_CFG_DEV0_EPF4_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
27166 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8080105a
27167 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
27168 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG0                                                            0x3fff8080105b
27169 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
27170 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG1                                                            0x3fff8080105c
27171 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
27172 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG2                                                            0x3fff8080105d
27173 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
27174 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG3                                                            0x3fff8080105e
27175 #define regBIF_CFG_DEV0_EPF4_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
27176 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80801062
27177 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
27178 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80801063
27179 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
27180 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80801064
27181 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
27182 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80801065
27183 #define regBIF_CFG_DEV0_EPF4_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
27184 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80801080
27185 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
27186 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR1_CAP                                                            0x3fff80801081
27187 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
27188 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR1_CNTL                                                           0x3fff80801082
27189 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
27190 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR2_CAP                                                            0x3fff80801083
27191 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
27192 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR2_CNTL                                                           0x3fff80801084
27193 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
27194 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR3_CAP                                                            0x3fff80801085
27195 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
27196 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR3_CNTL                                                           0x3fff80801086
27197 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
27198 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR4_CAP                                                            0x3fff80801087
27199 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
27200 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR4_CNTL                                                           0x3fff80801088
27201 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
27202 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR5_CAP                                                            0x3fff80801089
27203 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
27204 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR5_CNTL                                                           0x3fff8080108a
27205 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
27206 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR6_CAP                                                            0x3fff8080108b
27207 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
27208 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR6_CNTL                                                           0x3fff8080108c
27209 #define regBIF_CFG_DEV0_EPF4_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
27210 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80801090
27211 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
27212 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80801091
27213 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
27214 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80801092
27215 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
27216 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80801093
27217 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
27218 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80801094
27219 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
27220 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_CAP                                                             0x3fff80801095
27221 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_CAP_BASE_IDX                                                    5
27222 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80801096
27223 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
27224 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_STATUS                                                          0x3fff80801097
27225 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
27226 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_CNTL                                                            0x3fff80801097
27227 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
27228 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80801098
27229 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
27230 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80801098
27231 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
27232 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80801098
27233 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
27234 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80801098
27235 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
27236 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80801099
27237 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
27238 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80801099
27239 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
27240 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80801099
27241 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
27242 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80801099
27243 #define regBIF_CFG_DEV0_EPF4_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
27244 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808010a8
27245 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
27246 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ACS_CAP                                                             0x3fff808010a9
27247 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ACS_CAP_BASE_IDX                                                    5
27248 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ACS_CNTL                                                            0x3fff808010a9
27249 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
27250 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808010b4
27251 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
27252 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PASID_CAP                                                           0x3fff808010b5
27253 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PASID_CAP_BASE_IDX                                                  5
27254 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PASID_CNTL                                                          0x3fff808010b5
27255 #define regBIF_CFG_DEV0_EPF4_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
27256 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808010ca
27257 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
27258 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ARI_CAP                                                             0x3fff808010cb
27259 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ARI_CAP_BASE_IDX                                                    5
27260 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ARI_CNTL                                                            0x3fff808010cb
27261 #define regBIF_CFG_DEV0_EPF4_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
27262 
27263 
27264 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf5_bifcfgdecp
27265 // base address: 0xfffe12105000
27266 #define regBIF_CFG_DEV0_EPF5_1_VENDOR_ID                                                                0x3fff80801400
27267 #define regBIF_CFG_DEV0_EPF5_1_VENDOR_ID_BASE_IDX                                                       5
27268 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_ID                                                                0x3fff80801400
27269 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_ID_BASE_IDX                                                       5
27270 #define regBIF_CFG_DEV0_EPF5_1_COMMAND                                                                  0x3fff80801401
27271 #define regBIF_CFG_DEV0_EPF5_1_COMMAND_BASE_IDX                                                         5
27272 #define regBIF_CFG_DEV0_EPF5_1_STATUS                                                                   0x3fff80801401
27273 #define regBIF_CFG_DEV0_EPF5_1_STATUS_BASE_IDX                                                          5
27274 #define regBIF_CFG_DEV0_EPF5_1_REVISION_ID                                                              0x3fff80801402
27275 #define regBIF_CFG_DEV0_EPF5_1_REVISION_ID_BASE_IDX                                                     5
27276 #define regBIF_CFG_DEV0_EPF5_1_PROG_INTERFACE                                                           0x3fff80801402
27277 #define regBIF_CFG_DEV0_EPF5_1_PROG_INTERFACE_BASE_IDX                                                  5
27278 #define regBIF_CFG_DEV0_EPF5_1_SUB_CLASS                                                                0x3fff80801402
27279 #define regBIF_CFG_DEV0_EPF5_1_SUB_CLASS_BASE_IDX                                                       5
27280 #define regBIF_CFG_DEV0_EPF5_1_BASE_CLASS                                                               0x3fff80801402
27281 #define regBIF_CFG_DEV0_EPF5_1_BASE_CLASS_BASE_IDX                                                      5
27282 #define regBIF_CFG_DEV0_EPF5_1_CACHE_LINE                                                               0x3fff80801403
27283 #define regBIF_CFG_DEV0_EPF5_1_CACHE_LINE_BASE_IDX                                                      5
27284 #define regBIF_CFG_DEV0_EPF5_1_LATENCY                                                                  0x3fff80801403
27285 #define regBIF_CFG_DEV0_EPF5_1_LATENCY_BASE_IDX                                                         5
27286 #define regBIF_CFG_DEV0_EPF5_1_HEADER                                                                   0x3fff80801403
27287 #define regBIF_CFG_DEV0_EPF5_1_HEADER_BASE_IDX                                                          5
27288 #define regBIF_CFG_DEV0_EPF5_1_BIST                                                                     0x3fff80801403
27289 #define regBIF_CFG_DEV0_EPF5_1_BIST_BASE_IDX                                                            5
27290 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_1                                                              0x3fff80801404
27291 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_1_BASE_IDX                                                     5
27292 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_2                                                              0x3fff80801405
27293 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_2_BASE_IDX                                                     5
27294 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_3                                                              0x3fff80801406
27295 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_3_BASE_IDX                                                     5
27296 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_4                                                              0x3fff80801407
27297 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_4_BASE_IDX                                                     5
27298 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_5                                                              0x3fff80801408
27299 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_5_BASE_IDX                                                     5
27300 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_6                                                              0x3fff80801409
27301 #define regBIF_CFG_DEV0_EPF5_1_BASE_ADDR_6_BASE_IDX                                                     5
27302 #define regBIF_CFG_DEV0_EPF5_1_CARDBUS_CIS_PTR                                                          0x3fff8080140a
27303 #define regBIF_CFG_DEV0_EPF5_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
27304 #define regBIF_CFG_DEV0_EPF5_1_ADAPTER_ID                                                               0x3fff8080140b
27305 #define regBIF_CFG_DEV0_EPF5_1_ADAPTER_ID_BASE_IDX                                                      5
27306 #define regBIF_CFG_DEV0_EPF5_1_ROM_BASE_ADDR                                                            0x3fff8080140c
27307 #define regBIF_CFG_DEV0_EPF5_1_ROM_BASE_ADDR_BASE_IDX                                                   5
27308 #define regBIF_CFG_DEV0_EPF5_1_CAP_PTR                                                                  0x3fff8080140d
27309 #define regBIF_CFG_DEV0_EPF5_1_CAP_PTR_BASE_IDX                                                         5
27310 #define regBIF_CFG_DEV0_EPF5_1_INTERRUPT_LINE                                                           0x3fff8080140f
27311 #define regBIF_CFG_DEV0_EPF5_1_INTERRUPT_LINE_BASE_IDX                                                  5
27312 #define regBIF_CFG_DEV0_EPF5_1_INTERRUPT_PIN                                                            0x3fff8080140f
27313 #define regBIF_CFG_DEV0_EPF5_1_INTERRUPT_PIN_BASE_IDX                                                   5
27314 #define regBIF_CFG_DEV0_EPF5_1_MIN_GRANT                                                                0x3fff8080140f
27315 #define regBIF_CFG_DEV0_EPF5_1_MIN_GRANT_BASE_IDX                                                       5
27316 #define regBIF_CFG_DEV0_EPF5_1_MAX_LATENCY                                                              0x3fff8080140f
27317 #define regBIF_CFG_DEV0_EPF5_1_MAX_LATENCY_BASE_IDX                                                     5
27318 #define regBIF_CFG_DEV0_EPF5_1_VENDOR_CAP_LIST                                                          0x3fff80801412
27319 #define regBIF_CFG_DEV0_EPF5_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
27320 #define regBIF_CFG_DEV0_EPF5_1_ADAPTER_ID_W                                                             0x3fff80801413
27321 #define regBIF_CFG_DEV0_EPF5_1_ADAPTER_ID_W_BASE_IDX                                                    5
27322 #define regBIF_CFG_DEV0_EPF5_1_PMI_CAP_LIST                                                             0x3fff80801414
27323 #define regBIF_CFG_DEV0_EPF5_1_PMI_CAP_LIST_BASE_IDX                                                    5
27324 #define regBIF_CFG_DEV0_EPF5_1_PMI_CAP                                                                  0x3fff80801414
27325 #define regBIF_CFG_DEV0_EPF5_1_PMI_CAP_BASE_IDX                                                         5
27326 #define regBIF_CFG_DEV0_EPF5_1_PMI_STATUS_CNTL                                                          0x3fff80801415
27327 #define regBIF_CFG_DEV0_EPF5_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
27328 #define regBIF_CFG_DEV0_EPF5_1_SBRN                                                                     0x3fff80801418
27329 #define regBIF_CFG_DEV0_EPF5_1_SBRN_BASE_IDX                                                            5
27330 #define regBIF_CFG_DEV0_EPF5_1_FLADJ                                                                    0x3fff80801418
27331 #define regBIF_CFG_DEV0_EPF5_1_FLADJ_BASE_IDX                                                           5
27332 #define regBIF_CFG_DEV0_EPF5_1_DBESL_DBESLD                                                             0x3fff80801418
27333 #define regBIF_CFG_DEV0_EPF5_1_DBESL_DBESLD_BASE_IDX                                                    5
27334 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CAP_LIST                                                            0x3fff80801419
27335 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CAP_LIST_BASE_IDX                                                   5
27336 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CAP                                                                 0x3fff80801419
27337 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CAP_BASE_IDX                                                        5
27338 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CAP                                                               0x3fff8080141a
27339 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CAP_BASE_IDX                                                      5
27340 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CNTL                                                              0x3fff8080141b
27341 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CNTL_BASE_IDX                                                     5
27342 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_STATUS                                                            0x3fff8080141b
27343 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_STATUS_BASE_IDX                                                   5
27344 #define regBIF_CFG_DEV0_EPF5_1_LINK_CAP                                                                 0x3fff8080141c
27345 #define regBIF_CFG_DEV0_EPF5_1_LINK_CAP_BASE_IDX                                                        5
27346 #define regBIF_CFG_DEV0_EPF5_1_LINK_CNTL                                                                0x3fff8080141d
27347 #define regBIF_CFG_DEV0_EPF5_1_LINK_CNTL_BASE_IDX                                                       5
27348 #define regBIF_CFG_DEV0_EPF5_1_LINK_STATUS                                                              0x3fff8080141d
27349 #define regBIF_CFG_DEV0_EPF5_1_LINK_STATUS_BASE_IDX                                                     5
27350 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CAP2                                                              0x3fff80801422
27351 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CAP2_BASE_IDX                                                     5
27352 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CNTL2                                                             0x3fff80801423
27353 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_CNTL2_BASE_IDX                                                    5
27354 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_STATUS2                                                           0x3fff80801423
27355 #define regBIF_CFG_DEV0_EPF5_1_DEVICE_STATUS2_BASE_IDX                                                  5
27356 #define regBIF_CFG_DEV0_EPF5_1_LINK_CAP2                                                                0x3fff80801424
27357 #define regBIF_CFG_DEV0_EPF5_1_LINK_CAP2_BASE_IDX                                                       5
27358 #define regBIF_CFG_DEV0_EPF5_1_LINK_CNTL2                                                               0x3fff80801425
27359 #define regBIF_CFG_DEV0_EPF5_1_LINK_CNTL2_BASE_IDX                                                      5
27360 #define regBIF_CFG_DEV0_EPF5_1_LINK_STATUS2                                                             0x3fff80801425
27361 #define regBIF_CFG_DEV0_EPF5_1_LINK_STATUS2_BASE_IDX                                                    5
27362 #define regBIF_CFG_DEV0_EPF5_1_MSI_CAP_LIST                                                             0x3fff80801428
27363 #define regBIF_CFG_DEV0_EPF5_1_MSI_CAP_LIST_BASE_IDX                                                    5
27364 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_CNTL                                                             0x3fff80801428
27365 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_CNTL_BASE_IDX                                                    5
27366 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_ADDR_LO                                                          0x3fff80801429
27367 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
27368 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_ADDR_HI                                                          0x3fff8080142a
27369 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
27370 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_DATA                                                             0x3fff8080142a
27371 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_DATA_BASE_IDX                                                    5
27372 #define regBIF_CFG_DEV0_EPF5_1_MSI_EXT_MSG_DATA                                                         0x3fff8080142a
27373 #define regBIF_CFG_DEV0_EPF5_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
27374 #define regBIF_CFG_DEV0_EPF5_1_MSI_MASK                                                                 0x3fff8080142b
27375 #define regBIF_CFG_DEV0_EPF5_1_MSI_MASK_BASE_IDX                                                        5
27376 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_DATA_64                                                          0x3fff8080142b
27377 #define regBIF_CFG_DEV0_EPF5_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
27378 #define regBIF_CFG_DEV0_EPF5_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8080142b
27379 #define regBIF_CFG_DEV0_EPF5_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
27380 #define regBIF_CFG_DEV0_EPF5_1_MSI_MASK_64                                                              0x3fff8080142c
27381 #define regBIF_CFG_DEV0_EPF5_1_MSI_MASK_64_BASE_IDX                                                     5
27382 #define regBIF_CFG_DEV0_EPF5_1_MSI_PENDING                                                              0x3fff8080142c
27383 #define regBIF_CFG_DEV0_EPF5_1_MSI_PENDING_BASE_IDX                                                     5
27384 #define regBIF_CFG_DEV0_EPF5_1_MSI_PENDING_64                                                           0x3fff8080142d
27385 #define regBIF_CFG_DEV0_EPF5_1_MSI_PENDING_64_BASE_IDX                                                  5
27386 #define regBIF_CFG_DEV0_EPF5_1_MSIX_CAP_LIST                                                            0x3fff80801430
27387 #define regBIF_CFG_DEV0_EPF5_1_MSIX_CAP_LIST_BASE_IDX                                                   5
27388 #define regBIF_CFG_DEV0_EPF5_1_MSIX_MSG_CNTL                                                            0x3fff80801430
27389 #define regBIF_CFG_DEV0_EPF5_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
27390 #define regBIF_CFG_DEV0_EPF5_1_MSIX_TABLE                                                               0x3fff80801431
27391 #define regBIF_CFG_DEV0_EPF5_1_MSIX_TABLE_BASE_IDX                                                      5
27392 #define regBIF_CFG_DEV0_EPF5_1_MSIX_PBA                                                                 0x3fff80801432
27393 #define regBIF_CFG_DEV0_EPF5_1_MSIX_PBA_BASE_IDX                                                        5
27394 #define regBIF_CFG_DEV0_EPF5_1_SATA_CAP_0                                                               0x3fff80801434
27395 #define regBIF_CFG_DEV0_EPF5_1_SATA_CAP_0_BASE_IDX                                                      5
27396 #define regBIF_CFG_DEV0_EPF5_1_SATA_CAP_1                                                               0x3fff80801435
27397 #define regBIF_CFG_DEV0_EPF5_1_SATA_CAP_1_BASE_IDX                                                      5
27398 #define regBIF_CFG_DEV0_EPF5_1_SATA_IDP_INDEX                                                           0x3fff80801436
27399 #define regBIF_CFG_DEV0_EPF5_1_SATA_IDP_INDEX_BASE_IDX                                                  5
27400 #define regBIF_CFG_DEV0_EPF5_1_SATA_IDP_DATA                                                            0x3fff80801437
27401 #define regBIF_CFG_DEV0_EPF5_1_SATA_IDP_DATA_BASE_IDX                                                   5
27402 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80801440
27403 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
27404 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80801441
27405 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
27406 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80801442
27407 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
27408 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80801443
27409 #define regBIF_CFG_DEV0_EPF5_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
27410 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80801454
27411 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
27412 #define regBIF_CFG_DEV0_EPF5_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80801455
27413 #define regBIF_CFG_DEV0_EPF5_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
27414 #define regBIF_CFG_DEV0_EPF5_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80801456
27415 #define regBIF_CFG_DEV0_EPF5_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
27416 #define regBIF_CFG_DEV0_EPF5_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80801457
27417 #define regBIF_CFG_DEV0_EPF5_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
27418 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80801458
27419 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
27420 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CORR_ERR_MASK                                                       0x3fff80801459
27421 #define regBIF_CFG_DEV0_EPF5_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
27422 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8080145a
27423 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
27424 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG0                                                            0x3fff8080145b
27425 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
27426 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG1                                                            0x3fff8080145c
27427 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
27428 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG2                                                            0x3fff8080145d
27429 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
27430 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG3                                                            0x3fff8080145e
27431 #define regBIF_CFG_DEV0_EPF5_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
27432 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80801462
27433 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
27434 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80801463
27435 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
27436 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80801464
27437 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
27438 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80801465
27439 #define regBIF_CFG_DEV0_EPF5_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
27440 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80801480
27441 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
27442 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR1_CAP                                                            0x3fff80801481
27443 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
27444 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR1_CNTL                                                           0x3fff80801482
27445 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
27446 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR2_CAP                                                            0x3fff80801483
27447 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
27448 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR2_CNTL                                                           0x3fff80801484
27449 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
27450 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR3_CAP                                                            0x3fff80801485
27451 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
27452 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR3_CNTL                                                           0x3fff80801486
27453 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
27454 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR4_CAP                                                            0x3fff80801487
27455 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
27456 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR4_CNTL                                                           0x3fff80801488
27457 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
27458 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR5_CAP                                                            0x3fff80801489
27459 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
27460 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR5_CNTL                                                           0x3fff8080148a
27461 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
27462 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR6_CAP                                                            0x3fff8080148b
27463 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
27464 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR6_CNTL                                                           0x3fff8080148c
27465 #define regBIF_CFG_DEV0_EPF5_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
27466 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80801490
27467 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
27468 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80801491
27469 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
27470 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80801492
27471 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
27472 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80801493
27473 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
27474 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80801494
27475 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
27476 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_CAP                                                             0x3fff80801495
27477 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_CAP_BASE_IDX                                                    5
27478 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80801496
27479 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
27480 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_STATUS                                                          0x3fff80801497
27481 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
27482 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_CNTL                                                            0x3fff80801497
27483 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
27484 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80801498
27485 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
27486 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80801498
27487 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
27488 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80801498
27489 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
27490 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80801498
27491 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
27492 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80801499
27493 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
27494 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80801499
27495 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
27496 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80801499
27497 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
27498 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80801499
27499 #define regBIF_CFG_DEV0_EPF5_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
27500 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808014a8
27501 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
27502 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ACS_CAP                                                             0x3fff808014a9
27503 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ACS_CAP_BASE_IDX                                                    5
27504 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ACS_CNTL                                                            0x3fff808014a9
27505 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
27506 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808014b4
27507 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
27508 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PASID_CAP                                                           0x3fff808014b5
27509 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PASID_CAP_BASE_IDX                                                  5
27510 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PASID_CNTL                                                          0x3fff808014b5
27511 #define regBIF_CFG_DEV0_EPF5_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
27512 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808014ca
27513 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
27514 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ARI_CAP                                                             0x3fff808014cb
27515 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ARI_CAP_BASE_IDX                                                    5
27516 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ARI_CNTL                                                            0x3fff808014cb
27517 #define regBIF_CFG_DEV0_EPF5_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
27518 
27519 
27520 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf6_bifcfgdecp
27521 // base address: 0xfffe12106000
27522 #define regBIF_CFG_DEV0_EPF6_1_VENDOR_ID                                                                0x3fff80801800
27523 #define regBIF_CFG_DEV0_EPF6_1_VENDOR_ID_BASE_IDX                                                       5
27524 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_ID                                                                0x3fff80801800
27525 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_ID_BASE_IDX                                                       5
27526 #define regBIF_CFG_DEV0_EPF6_1_COMMAND                                                                  0x3fff80801801
27527 #define regBIF_CFG_DEV0_EPF6_1_COMMAND_BASE_IDX                                                         5
27528 #define regBIF_CFG_DEV0_EPF6_1_STATUS                                                                   0x3fff80801801
27529 #define regBIF_CFG_DEV0_EPF6_1_STATUS_BASE_IDX                                                          5
27530 #define regBIF_CFG_DEV0_EPF6_1_REVISION_ID                                                              0x3fff80801802
27531 #define regBIF_CFG_DEV0_EPF6_1_REVISION_ID_BASE_IDX                                                     5
27532 #define regBIF_CFG_DEV0_EPF6_1_PROG_INTERFACE                                                           0x3fff80801802
27533 #define regBIF_CFG_DEV0_EPF6_1_PROG_INTERFACE_BASE_IDX                                                  5
27534 #define regBIF_CFG_DEV0_EPF6_1_SUB_CLASS                                                                0x3fff80801802
27535 #define regBIF_CFG_DEV0_EPF6_1_SUB_CLASS_BASE_IDX                                                       5
27536 #define regBIF_CFG_DEV0_EPF6_1_BASE_CLASS                                                               0x3fff80801802
27537 #define regBIF_CFG_DEV0_EPF6_1_BASE_CLASS_BASE_IDX                                                      5
27538 #define regBIF_CFG_DEV0_EPF6_1_CACHE_LINE                                                               0x3fff80801803
27539 #define regBIF_CFG_DEV0_EPF6_1_CACHE_LINE_BASE_IDX                                                      5
27540 #define regBIF_CFG_DEV0_EPF6_1_LATENCY                                                                  0x3fff80801803
27541 #define regBIF_CFG_DEV0_EPF6_1_LATENCY_BASE_IDX                                                         5
27542 #define regBIF_CFG_DEV0_EPF6_1_HEADER                                                                   0x3fff80801803
27543 #define regBIF_CFG_DEV0_EPF6_1_HEADER_BASE_IDX                                                          5
27544 #define regBIF_CFG_DEV0_EPF6_1_BIST                                                                     0x3fff80801803
27545 #define regBIF_CFG_DEV0_EPF6_1_BIST_BASE_IDX                                                            5
27546 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_1                                                              0x3fff80801804
27547 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_1_BASE_IDX                                                     5
27548 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_2                                                              0x3fff80801805
27549 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_2_BASE_IDX                                                     5
27550 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_3                                                              0x3fff80801806
27551 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_3_BASE_IDX                                                     5
27552 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_4                                                              0x3fff80801807
27553 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_4_BASE_IDX                                                     5
27554 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_5                                                              0x3fff80801808
27555 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_5_BASE_IDX                                                     5
27556 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_6                                                              0x3fff80801809
27557 #define regBIF_CFG_DEV0_EPF6_1_BASE_ADDR_6_BASE_IDX                                                     5
27558 #define regBIF_CFG_DEV0_EPF6_1_CARDBUS_CIS_PTR                                                          0x3fff8080180a
27559 #define regBIF_CFG_DEV0_EPF6_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
27560 #define regBIF_CFG_DEV0_EPF6_1_ADAPTER_ID                                                               0x3fff8080180b
27561 #define regBIF_CFG_DEV0_EPF6_1_ADAPTER_ID_BASE_IDX                                                      5
27562 #define regBIF_CFG_DEV0_EPF6_1_ROM_BASE_ADDR                                                            0x3fff8080180c
27563 #define regBIF_CFG_DEV0_EPF6_1_ROM_BASE_ADDR_BASE_IDX                                                   5
27564 #define regBIF_CFG_DEV0_EPF6_1_CAP_PTR                                                                  0x3fff8080180d
27565 #define regBIF_CFG_DEV0_EPF6_1_CAP_PTR_BASE_IDX                                                         5
27566 #define regBIF_CFG_DEV0_EPF6_1_INTERRUPT_LINE                                                           0x3fff8080180f
27567 #define regBIF_CFG_DEV0_EPF6_1_INTERRUPT_LINE_BASE_IDX                                                  5
27568 #define regBIF_CFG_DEV0_EPF6_1_INTERRUPT_PIN                                                            0x3fff8080180f
27569 #define regBIF_CFG_DEV0_EPF6_1_INTERRUPT_PIN_BASE_IDX                                                   5
27570 #define regBIF_CFG_DEV0_EPF6_1_MIN_GRANT                                                                0x3fff8080180f
27571 #define regBIF_CFG_DEV0_EPF6_1_MIN_GRANT_BASE_IDX                                                       5
27572 #define regBIF_CFG_DEV0_EPF6_1_MAX_LATENCY                                                              0x3fff8080180f
27573 #define regBIF_CFG_DEV0_EPF6_1_MAX_LATENCY_BASE_IDX                                                     5
27574 #define regBIF_CFG_DEV0_EPF6_1_VENDOR_CAP_LIST                                                          0x3fff80801812
27575 #define regBIF_CFG_DEV0_EPF6_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
27576 #define regBIF_CFG_DEV0_EPF6_1_ADAPTER_ID_W                                                             0x3fff80801813
27577 #define regBIF_CFG_DEV0_EPF6_1_ADAPTER_ID_W_BASE_IDX                                                    5
27578 #define regBIF_CFG_DEV0_EPF6_1_PMI_CAP_LIST                                                             0x3fff80801814
27579 #define regBIF_CFG_DEV0_EPF6_1_PMI_CAP_LIST_BASE_IDX                                                    5
27580 #define regBIF_CFG_DEV0_EPF6_1_PMI_CAP                                                                  0x3fff80801814
27581 #define regBIF_CFG_DEV0_EPF6_1_PMI_CAP_BASE_IDX                                                         5
27582 #define regBIF_CFG_DEV0_EPF6_1_PMI_STATUS_CNTL                                                          0x3fff80801815
27583 #define regBIF_CFG_DEV0_EPF6_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
27584 #define regBIF_CFG_DEV0_EPF6_1_SBRN                                                                     0x3fff80801818
27585 #define regBIF_CFG_DEV0_EPF6_1_SBRN_BASE_IDX                                                            5
27586 #define regBIF_CFG_DEV0_EPF6_1_FLADJ                                                                    0x3fff80801818
27587 #define regBIF_CFG_DEV0_EPF6_1_FLADJ_BASE_IDX                                                           5
27588 #define regBIF_CFG_DEV0_EPF6_1_DBESL_DBESLD                                                             0x3fff80801818
27589 #define regBIF_CFG_DEV0_EPF6_1_DBESL_DBESLD_BASE_IDX                                                    5
27590 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CAP_LIST                                                            0x3fff80801819
27591 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CAP_LIST_BASE_IDX                                                   5
27592 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CAP                                                                 0x3fff80801819
27593 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CAP_BASE_IDX                                                        5
27594 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CAP                                                               0x3fff8080181a
27595 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CAP_BASE_IDX                                                      5
27596 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CNTL                                                              0x3fff8080181b
27597 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CNTL_BASE_IDX                                                     5
27598 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_STATUS                                                            0x3fff8080181b
27599 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_STATUS_BASE_IDX                                                   5
27600 #define regBIF_CFG_DEV0_EPF6_1_LINK_CAP                                                                 0x3fff8080181c
27601 #define regBIF_CFG_DEV0_EPF6_1_LINK_CAP_BASE_IDX                                                        5
27602 #define regBIF_CFG_DEV0_EPF6_1_LINK_CNTL                                                                0x3fff8080181d
27603 #define regBIF_CFG_DEV0_EPF6_1_LINK_CNTL_BASE_IDX                                                       5
27604 #define regBIF_CFG_DEV0_EPF6_1_LINK_STATUS                                                              0x3fff8080181d
27605 #define regBIF_CFG_DEV0_EPF6_1_LINK_STATUS_BASE_IDX                                                     5
27606 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CAP2                                                              0x3fff80801822
27607 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CAP2_BASE_IDX                                                     5
27608 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CNTL2                                                             0x3fff80801823
27609 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_CNTL2_BASE_IDX                                                    5
27610 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_STATUS2                                                           0x3fff80801823
27611 #define regBIF_CFG_DEV0_EPF6_1_DEVICE_STATUS2_BASE_IDX                                                  5
27612 #define regBIF_CFG_DEV0_EPF6_1_LINK_CAP2                                                                0x3fff80801824
27613 #define regBIF_CFG_DEV0_EPF6_1_LINK_CAP2_BASE_IDX                                                       5
27614 #define regBIF_CFG_DEV0_EPF6_1_LINK_CNTL2                                                               0x3fff80801825
27615 #define regBIF_CFG_DEV0_EPF6_1_LINK_CNTL2_BASE_IDX                                                      5
27616 #define regBIF_CFG_DEV0_EPF6_1_LINK_STATUS2                                                             0x3fff80801825
27617 #define regBIF_CFG_DEV0_EPF6_1_LINK_STATUS2_BASE_IDX                                                    5
27618 #define regBIF_CFG_DEV0_EPF6_1_MSI_CAP_LIST                                                             0x3fff80801828
27619 #define regBIF_CFG_DEV0_EPF6_1_MSI_CAP_LIST_BASE_IDX                                                    5
27620 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_CNTL                                                             0x3fff80801828
27621 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_CNTL_BASE_IDX                                                    5
27622 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_ADDR_LO                                                          0x3fff80801829
27623 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
27624 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_ADDR_HI                                                          0x3fff8080182a
27625 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
27626 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_DATA                                                             0x3fff8080182a
27627 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_DATA_BASE_IDX                                                    5
27628 #define regBIF_CFG_DEV0_EPF6_1_MSI_EXT_MSG_DATA                                                         0x3fff8080182a
27629 #define regBIF_CFG_DEV0_EPF6_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
27630 #define regBIF_CFG_DEV0_EPF6_1_MSI_MASK                                                                 0x3fff8080182b
27631 #define regBIF_CFG_DEV0_EPF6_1_MSI_MASK_BASE_IDX                                                        5
27632 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_DATA_64                                                          0x3fff8080182b
27633 #define regBIF_CFG_DEV0_EPF6_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
27634 #define regBIF_CFG_DEV0_EPF6_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8080182b
27635 #define regBIF_CFG_DEV0_EPF6_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
27636 #define regBIF_CFG_DEV0_EPF6_1_MSI_MASK_64                                                              0x3fff8080182c
27637 #define regBIF_CFG_DEV0_EPF6_1_MSI_MASK_64_BASE_IDX                                                     5
27638 #define regBIF_CFG_DEV0_EPF6_1_MSI_PENDING                                                              0x3fff8080182c
27639 #define regBIF_CFG_DEV0_EPF6_1_MSI_PENDING_BASE_IDX                                                     5
27640 #define regBIF_CFG_DEV0_EPF6_1_MSI_PENDING_64                                                           0x3fff8080182d
27641 #define regBIF_CFG_DEV0_EPF6_1_MSI_PENDING_64_BASE_IDX                                                  5
27642 #define regBIF_CFG_DEV0_EPF6_1_MSIX_CAP_LIST                                                            0x3fff80801830
27643 #define regBIF_CFG_DEV0_EPF6_1_MSIX_CAP_LIST_BASE_IDX                                                   5
27644 #define regBIF_CFG_DEV0_EPF6_1_MSIX_MSG_CNTL                                                            0x3fff80801830
27645 #define regBIF_CFG_DEV0_EPF6_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
27646 #define regBIF_CFG_DEV0_EPF6_1_MSIX_TABLE                                                               0x3fff80801831
27647 #define regBIF_CFG_DEV0_EPF6_1_MSIX_TABLE_BASE_IDX                                                      5
27648 #define regBIF_CFG_DEV0_EPF6_1_MSIX_PBA                                                                 0x3fff80801832
27649 #define regBIF_CFG_DEV0_EPF6_1_MSIX_PBA_BASE_IDX                                                        5
27650 #define regBIF_CFG_DEV0_EPF6_1_SATA_CAP_0                                                               0x3fff80801834
27651 #define regBIF_CFG_DEV0_EPF6_1_SATA_CAP_0_BASE_IDX                                                      5
27652 #define regBIF_CFG_DEV0_EPF6_1_SATA_CAP_1                                                               0x3fff80801835
27653 #define regBIF_CFG_DEV0_EPF6_1_SATA_CAP_1_BASE_IDX                                                      5
27654 #define regBIF_CFG_DEV0_EPF6_1_SATA_IDP_INDEX                                                           0x3fff80801836
27655 #define regBIF_CFG_DEV0_EPF6_1_SATA_IDP_INDEX_BASE_IDX                                                  5
27656 #define regBIF_CFG_DEV0_EPF6_1_SATA_IDP_DATA                                                            0x3fff80801837
27657 #define regBIF_CFG_DEV0_EPF6_1_SATA_IDP_DATA_BASE_IDX                                                   5
27658 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80801840
27659 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
27660 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80801841
27661 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
27662 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80801842
27663 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
27664 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80801843
27665 #define regBIF_CFG_DEV0_EPF6_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
27666 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80801854
27667 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
27668 #define regBIF_CFG_DEV0_EPF6_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80801855
27669 #define regBIF_CFG_DEV0_EPF6_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
27670 #define regBIF_CFG_DEV0_EPF6_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80801856
27671 #define regBIF_CFG_DEV0_EPF6_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
27672 #define regBIF_CFG_DEV0_EPF6_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80801857
27673 #define regBIF_CFG_DEV0_EPF6_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
27674 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80801858
27675 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
27676 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CORR_ERR_MASK                                                       0x3fff80801859
27677 #define regBIF_CFG_DEV0_EPF6_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
27678 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8080185a
27679 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
27680 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG0                                                            0x3fff8080185b
27681 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
27682 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG1                                                            0x3fff8080185c
27683 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
27684 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG2                                                            0x3fff8080185d
27685 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
27686 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG3                                                            0x3fff8080185e
27687 #define regBIF_CFG_DEV0_EPF6_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
27688 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80801862
27689 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
27690 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80801863
27691 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
27692 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80801864
27693 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
27694 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80801865
27695 #define regBIF_CFG_DEV0_EPF6_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
27696 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80801880
27697 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
27698 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR1_CAP                                                            0x3fff80801881
27699 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
27700 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR1_CNTL                                                           0x3fff80801882
27701 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
27702 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR2_CAP                                                            0x3fff80801883
27703 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
27704 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR2_CNTL                                                           0x3fff80801884
27705 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
27706 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR3_CAP                                                            0x3fff80801885
27707 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
27708 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR3_CNTL                                                           0x3fff80801886
27709 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
27710 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR4_CAP                                                            0x3fff80801887
27711 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
27712 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR4_CNTL                                                           0x3fff80801888
27713 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
27714 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR5_CAP                                                            0x3fff80801889
27715 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
27716 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR5_CNTL                                                           0x3fff8080188a
27717 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
27718 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR6_CAP                                                            0x3fff8080188b
27719 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
27720 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR6_CNTL                                                           0x3fff8080188c
27721 #define regBIF_CFG_DEV0_EPF6_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
27722 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80801890
27723 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
27724 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80801891
27725 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
27726 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80801892
27727 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
27728 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80801893
27729 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
27730 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80801894
27731 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
27732 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_CAP                                                             0x3fff80801895
27733 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_CAP_BASE_IDX                                                    5
27734 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80801896
27735 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
27736 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_STATUS                                                          0x3fff80801897
27737 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
27738 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_CNTL                                                            0x3fff80801897
27739 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
27740 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80801898
27741 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
27742 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80801898
27743 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
27744 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80801898
27745 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
27746 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80801898
27747 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
27748 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80801899
27749 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
27750 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80801899
27751 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
27752 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80801899
27753 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
27754 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80801899
27755 #define regBIF_CFG_DEV0_EPF6_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
27756 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808018a8
27757 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
27758 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ACS_CAP                                                             0x3fff808018a9
27759 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ACS_CAP_BASE_IDX                                                    5
27760 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ACS_CNTL                                                            0x3fff808018a9
27761 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
27762 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808018b4
27763 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
27764 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PASID_CAP                                                           0x3fff808018b5
27765 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PASID_CAP_BASE_IDX                                                  5
27766 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PASID_CNTL                                                          0x3fff808018b5
27767 #define regBIF_CFG_DEV0_EPF6_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
27768 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808018ca
27769 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
27770 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ARI_CAP                                                             0x3fff808018cb
27771 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ARI_CAP_BASE_IDX                                                    5
27772 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ARI_CNTL                                                            0x3fff808018cb
27773 #define regBIF_CFG_DEV0_EPF6_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
27774 
27775 
27776 // addressBlock: nbio_nbif0_bif_cfg_dev0_epf7_bifcfgdecp
27777 // base address: 0xfffe12107000
27778 #define regBIF_CFG_DEV0_EPF7_1_VENDOR_ID                                                                0x3fff80801c00
27779 #define regBIF_CFG_DEV0_EPF7_1_VENDOR_ID_BASE_IDX                                                       5
27780 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_ID                                                                0x3fff80801c00
27781 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_ID_BASE_IDX                                                       5
27782 #define regBIF_CFG_DEV0_EPF7_1_COMMAND                                                                  0x3fff80801c01
27783 #define regBIF_CFG_DEV0_EPF7_1_COMMAND_BASE_IDX                                                         5
27784 #define regBIF_CFG_DEV0_EPF7_1_STATUS                                                                   0x3fff80801c01
27785 #define regBIF_CFG_DEV0_EPF7_1_STATUS_BASE_IDX                                                          5
27786 #define regBIF_CFG_DEV0_EPF7_1_REVISION_ID                                                              0x3fff80801c02
27787 #define regBIF_CFG_DEV0_EPF7_1_REVISION_ID_BASE_IDX                                                     5
27788 #define regBIF_CFG_DEV0_EPF7_1_PROG_INTERFACE                                                           0x3fff80801c02
27789 #define regBIF_CFG_DEV0_EPF7_1_PROG_INTERFACE_BASE_IDX                                                  5
27790 #define regBIF_CFG_DEV0_EPF7_1_SUB_CLASS                                                                0x3fff80801c02
27791 #define regBIF_CFG_DEV0_EPF7_1_SUB_CLASS_BASE_IDX                                                       5
27792 #define regBIF_CFG_DEV0_EPF7_1_BASE_CLASS                                                               0x3fff80801c02
27793 #define regBIF_CFG_DEV0_EPF7_1_BASE_CLASS_BASE_IDX                                                      5
27794 #define regBIF_CFG_DEV0_EPF7_1_CACHE_LINE                                                               0x3fff80801c03
27795 #define regBIF_CFG_DEV0_EPF7_1_CACHE_LINE_BASE_IDX                                                      5
27796 #define regBIF_CFG_DEV0_EPF7_1_LATENCY                                                                  0x3fff80801c03
27797 #define regBIF_CFG_DEV0_EPF7_1_LATENCY_BASE_IDX                                                         5
27798 #define regBIF_CFG_DEV0_EPF7_1_HEADER                                                                   0x3fff80801c03
27799 #define regBIF_CFG_DEV0_EPF7_1_HEADER_BASE_IDX                                                          5
27800 #define regBIF_CFG_DEV0_EPF7_1_BIST                                                                     0x3fff80801c03
27801 #define regBIF_CFG_DEV0_EPF7_1_BIST_BASE_IDX                                                            5
27802 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_1                                                              0x3fff80801c04
27803 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_1_BASE_IDX                                                     5
27804 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_2                                                              0x3fff80801c05
27805 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_2_BASE_IDX                                                     5
27806 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_3                                                              0x3fff80801c06
27807 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_3_BASE_IDX                                                     5
27808 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_4                                                              0x3fff80801c07
27809 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_4_BASE_IDX                                                     5
27810 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_5                                                              0x3fff80801c08
27811 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_5_BASE_IDX                                                     5
27812 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_6                                                              0x3fff80801c09
27813 #define regBIF_CFG_DEV0_EPF7_1_BASE_ADDR_6_BASE_IDX                                                     5
27814 #define regBIF_CFG_DEV0_EPF7_1_CARDBUS_CIS_PTR                                                          0x3fff80801c0a
27815 #define regBIF_CFG_DEV0_EPF7_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
27816 #define regBIF_CFG_DEV0_EPF7_1_ADAPTER_ID                                                               0x3fff80801c0b
27817 #define regBIF_CFG_DEV0_EPF7_1_ADAPTER_ID_BASE_IDX                                                      5
27818 #define regBIF_CFG_DEV0_EPF7_1_ROM_BASE_ADDR                                                            0x3fff80801c0c
27819 #define regBIF_CFG_DEV0_EPF7_1_ROM_BASE_ADDR_BASE_IDX                                                   5
27820 #define regBIF_CFG_DEV0_EPF7_1_CAP_PTR                                                                  0x3fff80801c0d
27821 #define regBIF_CFG_DEV0_EPF7_1_CAP_PTR_BASE_IDX                                                         5
27822 #define regBIF_CFG_DEV0_EPF7_1_INTERRUPT_LINE                                                           0x3fff80801c0f
27823 #define regBIF_CFG_DEV0_EPF7_1_INTERRUPT_LINE_BASE_IDX                                                  5
27824 #define regBIF_CFG_DEV0_EPF7_1_INTERRUPT_PIN                                                            0x3fff80801c0f
27825 #define regBIF_CFG_DEV0_EPF7_1_INTERRUPT_PIN_BASE_IDX                                                   5
27826 #define regBIF_CFG_DEV0_EPF7_1_MIN_GRANT                                                                0x3fff80801c0f
27827 #define regBIF_CFG_DEV0_EPF7_1_MIN_GRANT_BASE_IDX                                                       5
27828 #define regBIF_CFG_DEV0_EPF7_1_MAX_LATENCY                                                              0x3fff80801c0f
27829 #define regBIF_CFG_DEV0_EPF7_1_MAX_LATENCY_BASE_IDX                                                     5
27830 #define regBIF_CFG_DEV0_EPF7_1_VENDOR_CAP_LIST                                                          0x3fff80801c12
27831 #define regBIF_CFG_DEV0_EPF7_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
27832 #define regBIF_CFG_DEV0_EPF7_1_ADAPTER_ID_W                                                             0x3fff80801c13
27833 #define regBIF_CFG_DEV0_EPF7_1_ADAPTER_ID_W_BASE_IDX                                                    5
27834 #define regBIF_CFG_DEV0_EPF7_1_PMI_CAP_LIST                                                             0x3fff80801c14
27835 #define regBIF_CFG_DEV0_EPF7_1_PMI_CAP_LIST_BASE_IDX                                                    5
27836 #define regBIF_CFG_DEV0_EPF7_1_PMI_CAP                                                                  0x3fff80801c14
27837 #define regBIF_CFG_DEV0_EPF7_1_PMI_CAP_BASE_IDX                                                         5
27838 #define regBIF_CFG_DEV0_EPF7_1_PMI_STATUS_CNTL                                                          0x3fff80801c15
27839 #define regBIF_CFG_DEV0_EPF7_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
27840 #define regBIF_CFG_DEV0_EPF7_1_SBRN                                                                     0x3fff80801c18
27841 #define regBIF_CFG_DEV0_EPF7_1_SBRN_BASE_IDX                                                            5
27842 #define regBIF_CFG_DEV0_EPF7_1_FLADJ                                                                    0x3fff80801c18
27843 #define regBIF_CFG_DEV0_EPF7_1_FLADJ_BASE_IDX                                                           5
27844 #define regBIF_CFG_DEV0_EPF7_1_DBESL_DBESLD                                                             0x3fff80801c18
27845 #define regBIF_CFG_DEV0_EPF7_1_DBESL_DBESLD_BASE_IDX                                                    5
27846 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CAP_LIST                                                            0x3fff80801c19
27847 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CAP_LIST_BASE_IDX                                                   5
27848 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CAP                                                                 0x3fff80801c19
27849 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CAP_BASE_IDX                                                        5
27850 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CAP                                                               0x3fff80801c1a
27851 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CAP_BASE_IDX                                                      5
27852 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CNTL                                                              0x3fff80801c1b
27853 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CNTL_BASE_IDX                                                     5
27854 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_STATUS                                                            0x3fff80801c1b
27855 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_STATUS_BASE_IDX                                                   5
27856 #define regBIF_CFG_DEV0_EPF7_1_LINK_CAP                                                                 0x3fff80801c1c
27857 #define regBIF_CFG_DEV0_EPF7_1_LINK_CAP_BASE_IDX                                                        5
27858 #define regBIF_CFG_DEV0_EPF7_1_LINK_CNTL                                                                0x3fff80801c1d
27859 #define regBIF_CFG_DEV0_EPF7_1_LINK_CNTL_BASE_IDX                                                       5
27860 #define regBIF_CFG_DEV0_EPF7_1_LINK_STATUS                                                              0x3fff80801c1d
27861 #define regBIF_CFG_DEV0_EPF7_1_LINK_STATUS_BASE_IDX                                                     5
27862 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CAP2                                                              0x3fff80801c22
27863 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CAP2_BASE_IDX                                                     5
27864 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CNTL2                                                             0x3fff80801c23
27865 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_CNTL2_BASE_IDX                                                    5
27866 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_STATUS2                                                           0x3fff80801c23
27867 #define regBIF_CFG_DEV0_EPF7_1_DEVICE_STATUS2_BASE_IDX                                                  5
27868 #define regBIF_CFG_DEV0_EPF7_1_LINK_CAP2                                                                0x3fff80801c24
27869 #define regBIF_CFG_DEV0_EPF7_1_LINK_CAP2_BASE_IDX                                                       5
27870 #define regBIF_CFG_DEV0_EPF7_1_LINK_CNTL2                                                               0x3fff80801c25
27871 #define regBIF_CFG_DEV0_EPF7_1_LINK_CNTL2_BASE_IDX                                                      5
27872 #define regBIF_CFG_DEV0_EPF7_1_LINK_STATUS2                                                             0x3fff80801c25
27873 #define regBIF_CFG_DEV0_EPF7_1_LINK_STATUS2_BASE_IDX                                                    5
27874 #define regBIF_CFG_DEV0_EPF7_1_MSI_CAP_LIST                                                             0x3fff80801c28
27875 #define regBIF_CFG_DEV0_EPF7_1_MSI_CAP_LIST_BASE_IDX                                                    5
27876 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_CNTL                                                             0x3fff80801c28
27877 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_CNTL_BASE_IDX                                                    5
27878 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_ADDR_LO                                                          0x3fff80801c29
27879 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
27880 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_ADDR_HI                                                          0x3fff80801c2a
27881 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
27882 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_DATA                                                             0x3fff80801c2a
27883 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_DATA_BASE_IDX                                                    5
27884 #define regBIF_CFG_DEV0_EPF7_1_MSI_EXT_MSG_DATA                                                         0x3fff80801c2a
27885 #define regBIF_CFG_DEV0_EPF7_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
27886 #define regBIF_CFG_DEV0_EPF7_1_MSI_MASK                                                                 0x3fff80801c2b
27887 #define regBIF_CFG_DEV0_EPF7_1_MSI_MASK_BASE_IDX                                                        5
27888 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_DATA_64                                                          0x3fff80801c2b
27889 #define regBIF_CFG_DEV0_EPF7_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
27890 #define regBIF_CFG_DEV0_EPF7_1_MSI_EXT_MSG_DATA_64                                                      0x3fff80801c2b
27891 #define regBIF_CFG_DEV0_EPF7_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
27892 #define regBIF_CFG_DEV0_EPF7_1_MSI_MASK_64                                                              0x3fff80801c2c
27893 #define regBIF_CFG_DEV0_EPF7_1_MSI_MASK_64_BASE_IDX                                                     5
27894 #define regBIF_CFG_DEV0_EPF7_1_MSI_PENDING                                                              0x3fff80801c2c
27895 #define regBIF_CFG_DEV0_EPF7_1_MSI_PENDING_BASE_IDX                                                     5
27896 #define regBIF_CFG_DEV0_EPF7_1_MSI_PENDING_64                                                           0x3fff80801c2d
27897 #define regBIF_CFG_DEV0_EPF7_1_MSI_PENDING_64_BASE_IDX                                                  5
27898 #define regBIF_CFG_DEV0_EPF7_1_MSIX_CAP_LIST                                                            0x3fff80801c30
27899 #define regBIF_CFG_DEV0_EPF7_1_MSIX_CAP_LIST_BASE_IDX                                                   5
27900 #define regBIF_CFG_DEV0_EPF7_1_MSIX_MSG_CNTL                                                            0x3fff80801c30
27901 #define regBIF_CFG_DEV0_EPF7_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
27902 #define regBIF_CFG_DEV0_EPF7_1_MSIX_TABLE                                                               0x3fff80801c31
27903 #define regBIF_CFG_DEV0_EPF7_1_MSIX_TABLE_BASE_IDX                                                      5
27904 #define regBIF_CFG_DEV0_EPF7_1_MSIX_PBA                                                                 0x3fff80801c32
27905 #define regBIF_CFG_DEV0_EPF7_1_MSIX_PBA_BASE_IDX                                                        5
27906 #define regBIF_CFG_DEV0_EPF7_1_SATA_CAP_0                                                               0x3fff80801c34
27907 #define regBIF_CFG_DEV0_EPF7_1_SATA_CAP_0_BASE_IDX                                                      5
27908 #define regBIF_CFG_DEV0_EPF7_1_SATA_CAP_1                                                               0x3fff80801c35
27909 #define regBIF_CFG_DEV0_EPF7_1_SATA_CAP_1_BASE_IDX                                                      5
27910 #define regBIF_CFG_DEV0_EPF7_1_SATA_IDP_INDEX                                                           0x3fff80801c36
27911 #define regBIF_CFG_DEV0_EPF7_1_SATA_IDP_INDEX_BASE_IDX                                                  5
27912 #define regBIF_CFG_DEV0_EPF7_1_SATA_IDP_DATA                                                            0x3fff80801c37
27913 #define regBIF_CFG_DEV0_EPF7_1_SATA_IDP_DATA_BASE_IDX                                                   5
27914 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80801c40
27915 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
27916 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80801c41
27917 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
27918 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80801c42
27919 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
27920 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80801c43
27921 #define regBIF_CFG_DEV0_EPF7_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
27922 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80801c54
27923 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
27924 #define regBIF_CFG_DEV0_EPF7_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80801c55
27925 #define regBIF_CFG_DEV0_EPF7_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
27926 #define regBIF_CFG_DEV0_EPF7_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80801c56
27927 #define regBIF_CFG_DEV0_EPF7_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
27928 #define regBIF_CFG_DEV0_EPF7_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80801c57
27929 #define regBIF_CFG_DEV0_EPF7_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
27930 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80801c58
27931 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
27932 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CORR_ERR_MASK                                                       0x3fff80801c59
27933 #define regBIF_CFG_DEV0_EPF7_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
27934 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff80801c5a
27935 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
27936 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG0                                                            0x3fff80801c5b
27937 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
27938 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG1                                                            0x3fff80801c5c
27939 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
27940 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG2                                                            0x3fff80801c5d
27941 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
27942 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG3                                                            0x3fff80801c5e
27943 #define regBIF_CFG_DEV0_EPF7_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
27944 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80801c62
27945 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
27946 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80801c63
27947 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
27948 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80801c64
27949 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
27950 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80801c65
27951 #define regBIF_CFG_DEV0_EPF7_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
27952 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80801c80
27953 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
27954 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR1_CAP                                                            0x3fff80801c81
27955 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
27956 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR1_CNTL                                                           0x3fff80801c82
27957 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
27958 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR2_CAP                                                            0x3fff80801c83
27959 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
27960 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR2_CNTL                                                           0x3fff80801c84
27961 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
27962 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR3_CAP                                                            0x3fff80801c85
27963 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
27964 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR3_CNTL                                                           0x3fff80801c86
27965 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
27966 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR4_CAP                                                            0x3fff80801c87
27967 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
27968 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR4_CNTL                                                           0x3fff80801c88
27969 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
27970 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR5_CAP                                                            0x3fff80801c89
27971 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
27972 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR5_CNTL                                                           0x3fff80801c8a
27973 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
27974 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR6_CAP                                                            0x3fff80801c8b
27975 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
27976 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR6_CNTL                                                           0x3fff80801c8c
27977 #define regBIF_CFG_DEV0_EPF7_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
27978 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80801c90
27979 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
27980 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80801c91
27981 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
27982 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80801c92
27983 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
27984 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80801c93
27985 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
27986 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80801c94
27987 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
27988 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_CAP                                                             0x3fff80801c95
27989 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_CAP_BASE_IDX                                                    5
27990 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80801c96
27991 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
27992 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_STATUS                                                          0x3fff80801c97
27993 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
27994 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_CNTL                                                            0x3fff80801c97
27995 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
27996 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80801c98
27997 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
27998 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80801c98
27999 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
28000 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80801c98
28001 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
28002 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80801c98
28003 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
28004 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80801c99
28005 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
28006 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80801c99
28007 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
28008 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80801c99
28009 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
28010 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80801c99
28011 #define regBIF_CFG_DEV0_EPF7_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
28012 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff80801ca8
28013 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
28014 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ACS_CAP                                                             0x3fff80801ca9
28015 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ACS_CAP_BASE_IDX                                                    5
28016 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ACS_CNTL                                                            0x3fff80801ca9
28017 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
28018 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff80801cb4
28019 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
28020 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PASID_CAP                                                           0x3fff80801cb5
28021 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PASID_CAP_BASE_IDX                                                  5
28022 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PASID_CNTL                                                          0x3fff80801cb5
28023 #define regBIF_CFG_DEV0_EPF7_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
28024 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff80801cca
28025 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
28026 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ARI_CAP                                                             0x3fff80801ccb
28027 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ARI_CAP_BASE_IDX                                                    5
28028 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ARI_CNTL                                                            0x3fff80801ccb
28029 #define regBIF_CFG_DEV0_EPF7_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
28030 
28031 
28032 // addressBlock: nbio_nbif0_bif_cfg_dev1_epf0_bifcfgdecp
28033 // base address: 0xfffe12300000
28034 #define regBIF_CFG_DEV1_EPF0_1_VENDOR_ID                                                                0x3fff80880000
28035 #define regBIF_CFG_DEV1_EPF0_1_VENDOR_ID_BASE_IDX                                                       5
28036 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_ID                                                                0x3fff80880000
28037 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_ID_BASE_IDX                                                       5
28038 #define regBIF_CFG_DEV1_EPF0_1_COMMAND                                                                  0x3fff80880001
28039 #define regBIF_CFG_DEV1_EPF0_1_COMMAND_BASE_IDX                                                         5
28040 #define regBIF_CFG_DEV1_EPF0_1_STATUS                                                                   0x3fff80880001
28041 #define regBIF_CFG_DEV1_EPF0_1_STATUS_BASE_IDX                                                          5
28042 #define regBIF_CFG_DEV1_EPF0_1_REVISION_ID                                                              0x3fff80880002
28043 #define regBIF_CFG_DEV1_EPF0_1_REVISION_ID_BASE_IDX                                                     5
28044 #define regBIF_CFG_DEV1_EPF0_1_PROG_INTERFACE                                                           0x3fff80880002
28045 #define regBIF_CFG_DEV1_EPF0_1_PROG_INTERFACE_BASE_IDX                                                  5
28046 #define regBIF_CFG_DEV1_EPF0_1_SUB_CLASS                                                                0x3fff80880002
28047 #define regBIF_CFG_DEV1_EPF0_1_SUB_CLASS_BASE_IDX                                                       5
28048 #define regBIF_CFG_DEV1_EPF0_1_BASE_CLASS                                                               0x3fff80880002
28049 #define regBIF_CFG_DEV1_EPF0_1_BASE_CLASS_BASE_IDX                                                      5
28050 #define regBIF_CFG_DEV1_EPF0_1_CACHE_LINE                                                               0x3fff80880003
28051 #define regBIF_CFG_DEV1_EPF0_1_CACHE_LINE_BASE_IDX                                                      5
28052 #define regBIF_CFG_DEV1_EPF0_1_LATENCY                                                                  0x3fff80880003
28053 #define regBIF_CFG_DEV1_EPF0_1_LATENCY_BASE_IDX                                                         5
28054 #define regBIF_CFG_DEV1_EPF0_1_HEADER                                                                   0x3fff80880003
28055 #define regBIF_CFG_DEV1_EPF0_1_HEADER_BASE_IDX                                                          5
28056 #define regBIF_CFG_DEV1_EPF0_1_BIST                                                                     0x3fff80880003
28057 #define regBIF_CFG_DEV1_EPF0_1_BIST_BASE_IDX                                                            5
28058 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_1                                                              0x3fff80880004
28059 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_1_BASE_IDX                                                     5
28060 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_2                                                              0x3fff80880005
28061 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_2_BASE_IDX                                                     5
28062 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_3                                                              0x3fff80880006
28063 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_3_BASE_IDX                                                     5
28064 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_4                                                              0x3fff80880007
28065 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_4_BASE_IDX                                                     5
28066 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_5                                                              0x3fff80880008
28067 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_5_BASE_IDX                                                     5
28068 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_6                                                              0x3fff80880009
28069 #define regBIF_CFG_DEV1_EPF0_1_BASE_ADDR_6_BASE_IDX                                                     5
28070 #define regBIF_CFG_DEV1_EPF0_1_CARDBUS_CIS_PTR                                                          0x3fff8088000a
28071 #define regBIF_CFG_DEV1_EPF0_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
28072 #define regBIF_CFG_DEV1_EPF0_1_ADAPTER_ID                                                               0x3fff8088000b
28073 #define regBIF_CFG_DEV1_EPF0_1_ADAPTER_ID_BASE_IDX                                                      5
28074 #define regBIF_CFG_DEV1_EPF0_1_ROM_BASE_ADDR                                                            0x3fff8088000c
28075 #define regBIF_CFG_DEV1_EPF0_1_ROM_BASE_ADDR_BASE_IDX                                                   5
28076 #define regBIF_CFG_DEV1_EPF0_1_CAP_PTR                                                                  0x3fff8088000d
28077 #define regBIF_CFG_DEV1_EPF0_1_CAP_PTR_BASE_IDX                                                         5
28078 #define regBIF_CFG_DEV1_EPF0_1_INTERRUPT_LINE                                                           0x3fff8088000f
28079 #define regBIF_CFG_DEV1_EPF0_1_INTERRUPT_LINE_BASE_IDX                                                  5
28080 #define regBIF_CFG_DEV1_EPF0_1_INTERRUPT_PIN                                                            0x3fff8088000f
28081 #define regBIF_CFG_DEV1_EPF0_1_INTERRUPT_PIN_BASE_IDX                                                   5
28082 #define regBIF_CFG_DEV1_EPF0_1_MIN_GRANT                                                                0x3fff8088000f
28083 #define regBIF_CFG_DEV1_EPF0_1_MIN_GRANT_BASE_IDX                                                       5
28084 #define regBIF_CFG_DEV1_EPF0_1_MAX_LATENCY                                                              0x3fff8088000f
28085 #define regBIF_CFG_DEV1_EPF0_1_MAX_LATENCY_BASE_IDX                                                     5
28086 #define regBIF_CFG_DEV1_EPF0_1_VENDOR_CAP_LIST                                                          0x3fff80880012
28087 #define regBIF_CFG_DEV1_EPF0_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
28088 #define regBIF_CFG_DEV1_EPF0_1_ADAPTER_ID_W                                                             0x3fff80880013
28089 #define regBIF_CFG_DEV1_EPF0_1_ADAPTER_ID_W_BASE_IDX                                                    5
28090 #define regBIF_CFG_DEV1_EPF0_1_PMI_CAP_LIST                                                             0x3fff80880014
28091 #define regBIF_CFG_DEV1_EPF0_1_PMI_CAP_LIST_BASE_IDX                                                    5
28092 #define regBIF_CFG_DEV1_EPF0_1_PMI_CAP                                                                  0x3fff80880014
28093 #define regBIF_CFG_DEV1_EPF0_1_PMI_CAP_BASE_IDX                                                         5
28094 #define regBIF_CFG_DEV1_EPF0_1_PMI_STATUS_CNTL                                                          0x3fff80880015
28095 #define regBIF_CFG_DEV1_EPF0_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
28096 #define regBIF_CFG_DEV1_EPF0_1_SBRN                                                                     0x3fff80880018
28097 #define regBIF_CFG_DEV1_EPF0_1_SBRN_BASE_IDX                                                            5
28098 #define regBIF_CFG_DEV1_EPF0_1_FLADJ                                                                    0x3fff80880018
28099 #define regBIF_CFG_DEV1_EPF0_1_FLADJ_BASE_IDX                                                           5
28100 #define regBIF_CFG_DEV1_EPF0_1_DBESL_DBESLD                                                             0x3fff80880018
28101 #define regBIF_CFG_DEV1_EPF0_1_DBESL_DBESLD_BASE_IDX                                                    5
28102 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CAP_LIST                                                            0x3fff80880019
28103 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CAP_LIST_BASE_IDX                                                   5
28104 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CAP                                                                 0x3fff80880019
28105 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CAP_BASE_IDX                                                        5
28106 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CAP                                                               0x3fff8088001a
28107 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CAP_BASE_IDX                                                      5
28108 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CNTL                                                              0x3fff8088001b
28109 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CNTL_BASE_IDX                                                     5
28110 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_STATUS                                                            0x3fff8088001b
28111 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_STATUS_BASE_IDX                                                   5
28112 #define regBIF_CFG_DEV1_EPF0_1_LINK_CAP                                                                 0x3fff8088001c
28113 #define regBIF_CFG_DEV1_EPF0_1_LINK_CAP_BASE_IDX                                                        5
28114 #define regBIF_CFG_DEV1_EPF0_1_LINK_CNTL                                                                0x3fff8088001d
28115 #define regBIF_CFG_DEV1_EPF0_1_LINK_CNTL_BASE_IDX                                                       5
28116 #define regBIF_CFG_DEV1_EPF0_1_LINK_STATUS                                                              0x3fff8088001d
28117 #define regBIF_CFG_DEV1_EPF0_1_LINK_STATUS_BASE_IDX                                                     5
28118 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CAP2                                                              0x3fff80880022
28119 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CAP2_BASE_IDX                                                     5
28120 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CNTL2                                                             0x3fff80880023
28121 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_CNTL2_BASE_IDX                                                    5
28122 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_STATUS2                                                           0x3fff80880023
28123 #define regBIF_CFG_DEV1_EPF0_1_DEVICE_STATUS2_BASE_IDX                                                  5
28124 #define regBIF_CFG_DEV1_EPF0_1_LINK_CAP2                                                                0x3fff80880024
28125 #define regBIF_CFG_DEV1_EPF0_1_LINK_CAP2_BASE_IDX                                                       5
28126 #define regBIF_CFG_DEV1_EPF0_1_LINK_CNTL2                                                               0x3fff80880025
28127 #define regBIF_CFG_DEV1_EPF0_1_LINK_CNTL2_BASE_IDX                                                      5
28128 #define regBIF_CFG_DEV1_EPF0_1_LINK_STATUS2                                                             0x3fff80880025
28129 #define regBIF_CFG_DEV1_EPF0_1_LINK_STATUS2_BASE_IDX                                                    5
28130 #define regBIF_CFG_DEV1_EPF0_1_MSI_CAP_LIST                                                             0x3fff80880028
28131 #define regBIF_CFG_DEV1_EPF0_1_MSI_CAP_LIST_BASE_IDX                                                    5
28132 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_CNTL                                                             0x3fff80880028
28133 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_CNTL_BASE_IDX                                                    5
28134 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_ADDR_LO                                                          0x3fff80880029
28135 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
28136 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_ADDR_HI                                                          0x3fff8088002a
28137 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
28138 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_DATA                                                             0x3fff8088002a
28139 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_DATA_BASE_IDX                                                    5
28140 #define regBIF_CFG_DEV1_EPF0_1_MSI_EXT_MSG_DATA                                                         0x3fff8088002a
28141 #define regBIF_CFG_DEV1_EPF0_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
28142 #define regBIF_CFG_DEV1_EPF0_1_MSI_MASK                                                                 0x3fff8088002b
28143 #define regBIF_CFG_DEV1_EPF0_1_MSI_MASK_BASE_IDX                                                        5
28144 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_DATA_64                                                          0x3fff8088002b
28145 #define regBIF_CFG_DEV1_EPF0_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
28146 #define regBIF_CFG_DEV1_EPF0_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8088002b
28147 #define regBIF_CFG_DEV1_EPF0_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
28148 #define regBIF_CFG_DEV1_EPF0_1_MSI_MASK_64                                                              0x3fff8088002c
28149 #define regBIF_CFG_DEV1_EPF0_1_MSI_MASK_64_BASE_IDX                                                     5
28150 #define regBIF_CFG_DEV1_EPF0_1_MSI_PENDING                                                              0x3fff8088002c
28151 #define regBIF_CFG_DEV1_EPF0_1_MSI_PENDING_BASE_IDX                                                     5
28152 #define regBIF_CFG_DEV1_EPF0_1_MSI_PENDING_64                                                           0x3fff8088002d
28153 #define regBIF_CFG_DEV1_EPF0_1_MSI_PENDING_64_BASE_IDX                                                  5
28154 #define regBIF_CFG_DEV1_EPF0_1_MSIX_CAP_LIST                                                            0x3fff80880030
28155 #define regBIF_CFG_DEV1_EPF0_1_MSIX_CAP_LIST_BASE_IDX                                                   5
28156 #define regBIF_CFG_DEV1_EPF0_1_MSIX_MSG_CNTL                                                            0x3fff80880030
28157 #define regBIF_CFG_DEV1_EPF0_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
28158 #define regBIF_CFG_DEV1_EPF0_1_MSIX_TABLE                                                               0x3fff80880031
28159 #define regBIF_CFG_DEV1_EPF0_1_MSIX_TABLE_BASE_IDX                                                      5
28160 #define regBIF_CFG_DEV1_EPF0_1_MSIX_PBA                                                                 0x3fff80880032
28161 #define regBIF_CFG_DEV1_EPF0_1_MSIX_PBA_BASE_IDX                                                        5
28162 #define regBIF_CFG_DEV1_EPF0_1_SATA_CAP_0                                                               0x3fff80880034
28163 #define regBIF_CFG_DEV1_EPF0_1_SATA_CAP_0_BASE_IDX                                                      5
28164 #define regBIF_CFG_DEV1_EPF0_1_SATA_CAP_1                                                               0x3fff80880035
28165 #define regBIF_CFG_DEV1_EPF0_1_SATA_CAP_1_BASE_IDX                                                      5
28166 #define regBIF_CFG_DEV1_EPF0_1_SATA_IDP_INDEX                                                           0x3fff80880036
28167 #define regBIF_CFG_DEV1_EPF0_1_SATA_IDP_INDEX_BASE_IDX                                                  5
28168 #define regBIF_CFG_DEV1_EPF0_1_SATA_IDP_DATA                                                            0x3fff80880037
28169 #define regBIF_CFG_DEV1_EPF0_1_SATA_IDP_DATA_BASE_IDX                                                   5
28170 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80880040
28171 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
28172 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80880041
28173 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
28174 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80880042
28175 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
28176 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80880043
28177 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
28178 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC_ENH_CAP_LIST                                                     0x3fff80880044
28179 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                            5
28180 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_CAP_REG1                                                    0x3fff80880045
28181 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                           5
28182 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_CAP_REG2                                                    0x3fff80880046
28183 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                           5
28184 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_CNTL                                                        0x3fff80880047
28185 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_CNTL_BASE_IDX                                               5
28186 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_STATUS                                                      0x3fff80880047
28187 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PORT_VC_STATUS_BASE_IDX                                             5
28188 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC0_RESOURCE_CAP                                                    0x3fff80880048
28189 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                           5
28190 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC0_RESOURCE_CNTL                                                   0x3fff80880049
28191 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                          5
28192 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC0_RESOURCE_STATUS                                                 0x3fff8088004a
28193 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                        5
28194 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC1_RESOURCE_CAP                                                    0x3fff8088004b
28195 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                           5
28196 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC1_RESOURCE_CNTL                                                   0x3fff8088004c
28197 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                          5
28198 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC1_RESOURCE_STATUS                                                 0x3fff8088004d
28199 #define regBIF_CFG_DEV1_EPF0_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                        5
28200 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80880054
28201 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
28202 #define regBIF_CFG_DEV1_EPF0_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80880055
28203 #define regBIF_CFG_DEV1_EPF0_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
28204 #define regBIF_CFG_DEV1_EPF0_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80880056
28205 #define regBIF_CFG_DEV1_EPF0_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
28206 #define regBIF_CFG_DEV1_EPF0_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80880057
28207 #define regBIF_CFG_DEV1_EPF0_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
28208 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80880058
28209 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
28210 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CORR_ERR_MASK                                                       0x3fff80880059
28211 #define regBIF_CFG_DEV1_EPF0_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
28212 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8088005a
28213 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
28214 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG0                                                            0x3fff8088005b
28215 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
28216 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG1                                                            0x3fff8088005c
28217 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
28218 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG2                                                            0x3fff8088005d
28219 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
28220 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG3                                                            0x3fff8088005e
28221 #define regBIF_CFG_DEV1_EPF0_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
28222 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80880062
28223 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
28224 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80880063
28225 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
28226 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80880064
28227 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
28228 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80880065
28229 #define regBIF_CFG_DEV1_EPF0_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
28230 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80880080
28231 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
28232 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR1_CAP                                                            0x3fff80880081
28233 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
28234 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR1_CNTL                                                           0x3fff80880082
28235 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
28236 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR2_CAP                                                            0x3fff80880083
28237 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
28238 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR2_CNTL                                                           0x3fff80880084
28239 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
28240 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR3_CAP                                                            0x3fff80880085
28241 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
28242 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR3_CNTL                                                           0x3fff80880086
28243 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
28244 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR4_CAP                                                            0x3fff80880087
28245 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
28246 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR4_CNTL                                                           0x3fff80880088
28247 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
28248 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR5_CAP                                                            0x3fff80880089
28249 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
28250 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR5_CNTL                                                           0x3fff8088008a
28251 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
28252 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR6_CAP                                                            0x3fff8088008b
28253 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
28254 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR6_CNTL                                                           0x3fff8088008c
28255 #define regBIF_CFG_DEV1_EPF0_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
28256 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80880090
28257 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
28258 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80880091
28259 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
28260 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80880092
28261 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
28262 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80880093
28263 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
28264 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80880094
28265 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
28266 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_CAP                                                             0x3fff80880095
28267 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_CAP_BASE_IDX                                                    5
28268 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80880096
28269 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
28270 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_STATUS                                                          0x3fff80880097
28271 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
28272 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_CNTL                                                            0x3fff80880097
28273 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
28274 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80880098
28275 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
28276 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80880098
28277 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
28278 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80880098
28279 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
28280 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80880098
28281 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
28282 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80880099
28283 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
28284 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80880099
28285 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
28286 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80880099
28287 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
28288 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80880099
28289 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
28290 #define regBIF_CFG_DEV1_EPF0_1_PCIE_SECONDARY_ENH_CAP_LIST                                              0x3fff8088009c
28291 #define regBIF_CFG_DEV1_EPF0_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
28292 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LINK_CNTL3                                                          0x3fff8088009d
28293 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LINK_CNTL3_BASE_IDX                                                 5
28294 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_ERROR_STATUS                                                   0x3fff8088009e
28295 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
28296 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x3fff8088009f
28297 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
28298 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x3fff8088009f
28299 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
28300 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x3fff808800a0
28301 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
28302 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x3fff808800a0
28303 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
28304 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x3fff808800a1
28305 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
28306 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x3fff808800a1
28307 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
28308 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x3fff808800a2
28309 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
28310 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x3fff808800a2
28311 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
28312 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x3fff808800a3
28313 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
28314 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x3fff808800a3
28315 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
28316 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x3fff808800a4
28317 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
28318 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x3fff808800a4
28319 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
28320 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x3fff808800a5
28321 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
28322 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x3fff808800a5
28323 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
28324 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x3fff808800a6
28325 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
28326 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x3fff808800a6
28327 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
28328 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808800a8
28329 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
28330 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ACS_CAP                                                             0x3fff808800a9
28331 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ACS_CAP_BASE_IDX                                                    5
28332 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ACS_CNTL                                                            0x3fff808800a9
28333 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
28334 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808800b4
28335 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
28336 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PASID_CAP                                                           0x3fff808800b5
28337 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PASID_CAP_BASE_IDX                                                  5
28338 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PASID_CNTL                                                          0x3fff808800b5
28339 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
28340 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LTR_ENH_CAP_LIST                                                    0x3fff808800c8
28341 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
28342 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LTR_CAP                                                             0x3fff808800c9
28343 #define regBIF_CFG_DEV1_EPF0_1_PCIE_LTR_CAP_BASE_IDX                                                    5
28344 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808800ca
28345 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
28346 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ARI_CAP                                                             0x3fff808800cb
28347 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ARI_CAP_BASE_IDX                                                    5
28348 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ARI_CNTL                                                            0x3fff808800cb
28349 #define regBIF_CFG_DEV1_EPF0_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
28350 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DLF_ENH_CAP_LIST                                                    0x3fff80880100
28351 #define regBIF_CFG_DEV1_EPF0_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
28352 #define regBIF_CFG_DEV1_EPF0_1_DATA_LINK_FEATURE_CAP                                                    0x3fff80880101
28353 #define regBIF_CFG_DEV1_EPF0_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
28354 #define regBIF_CFG_DEV1_EPF0_1_DATA_LINK_FEATURE_STATUS                                                 0x3fff80880102
28355 #define regBIF_CFG_DEV1_EPF0_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
28356 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x3fff80880104
28357 #define regBIF_CFG_DEV1_EPF0_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
28358 #define regBIF_CFG_DEV1_EPF0_1_LINK_CAP_16GT                                                            0x3fff80880105
28359 #define regBIF_CFG_DEV1_EPF0_1_LINK_CAP_16GT_BASE_IDX                                                   5
28360 #define regBIF_CFG_DEV1_EPF0_1_LINK_CNTL_16GT                                                           0x3fff80880106
28361 #define regBIF_CFG_DEV1_EPF0_1_LINK_CNTL_16GT_BASE_IDX                                                  5
28362 #define regBIF_CFG_DEV1_EPF0_1_LINK_STATUS_16GT                                                         0x3fff80880107
28363 #define regBIF_CFG_DEV1_EPF0_1_LINK_STATUS_16GT_BASE_IDX                                                5
28364 #define regBIF_CFG_DEV1_EPF0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x3fff80880108
28365 #define regBIF_CFG_DEV1_EPF0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
28366 #define regBIF_CFG_DEV1_EPF0_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x3fff80880109
28367 #define regBIF_CFG_DEV1_EPF0_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
28368 #define regBIF_CFG_DEV1_EPF0_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x3fff8088010a
28369 #define regBIF_CFG_DEV1_EPF0_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
28370 #define regBIF_CFG_DEV1_EPF0_1_LANE_0_EQUALIZATION_CNTL_16GT                                            0x3fff8088010c
28371 #define regBIF_CFG_DEV1_EPF0_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28372 #define regBIF_CFG_DEV1_EPF0_1_LANE_1_EQUALIZATION_CNTL_16GT                                            0x3fff8088010c
28373 #define regBIF_CFG_DEV1_EPF0_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28374 #define regBIF_CFG_DEV1_EPF0_1_LANE_2_EQUALIZATION_CNTL_16GT                                            0x3fff8088010c
28375 #define regBIF_CFG_DEV1_EPF0_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28376 #define regBIF_CFG_DEV1_EPF0_1_LANE_3_EQUALIZATION_CNTL_16GT                                            0x3fff8088010c
28377 #define regBIF_CFG_DEV1_EPF0_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28378 #define regBIF_CFG_DEV1_EPF0_1_LANE_4_EQUALIZATION_CNTL_16GT                                            0x3fff8088010d
28379 #define regBIF_CFG_DEV1_EPF0_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28380 #define regBIF_CFG_DEV1_EPF0_1_LANE_5_EQUALIZATION_CNTL_16GT                                            0x3fff8088010d
28381 #define regBIF_CFG_DEV1_EPF0_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28382 #define regBIF_CFG_DEV1_EPF0_1_LANE_6_EQUALIZATION_CNTL_16GT                                            0x3fff8088010d
28383 #define regBIF_CFG_DEV1_EPF0_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28384 #define regBIF_CFG_DEV1_EPF0_1_LANE_7_EQUALIZATION_CNTL_16GT                                            0x3fff8088010d
28385 #define regBIF_CFG_DEV1_EPF0_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28386 #define regBIF_CFG_DEV1_EPF0_1_LANE_8_EQUALIZATION_CNTL_16GT                                            0x3fff8088010e
28387 #define regBIF_CFG_DEV1_EPF0_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28388 #define regBIF_CFG_DEV1_EPF0_1_LANE_9_EQUALIZATION_CNTL_16GT                                            0x3fff8088010e
28389 #define regBIF_CFG_DEV1_EPF0_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
28390 #define regBIF_CFG_DEV1_EPF0_1_LANE_10_EQUALIZATION_CNTL_16GT                                           0x3fff8088010e
28391 #define regBIF_CFG_DEV1_EPF0_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
28392 #define regBIF_CFG_DEV1_EPF0_1_LANE_11_EQUALIZATION_CNTL_16GT                                           0x3fff8088010e
28393 #define regBIF_CFG_DEV1_EPF0_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
28394 #define regBIF_CFG_DEV1_EPF0_1_LANE_12_EQUALIZATION_CNTL_16GT                                           0x3fff8088010f
28395 #define regBIF_CFG_DEV1_EPF0_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
28396 #define regBIF_CFG_DEV1_EPF0_1_LANE_13_EQUALIZATION_CNTL_16GT                                           0x3fff8088010f
28397 #define regBIF_CFG_DEV1_EPF0_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
28398 #define regBIF_CFG_DEV1_EPF0_1_LANE_14_EQUALIZATION_CNTL_16GT                                           0x3fff8088010f
28399 #define regBIF_CFG_DEV1_EPF0_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
28400 #define regBIF_CFG_DEV1_EPF0_1_LANE_15_EQUALIZATION_CNTL_16GT                                           0x3fff8088010f
28401 #define regBIF_CFG_DEV1_EPF0_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
28402 #define regBIF_CFG_DEV1_EPF0_1_PCIE_MARGINING_ENH_CAP_LIST                                              0x3fff80880114
28403 #define regBIF_CFG_DEV1_EPF0_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
28404 #define regBIF_CFG_DEV1_EPF0_1_MARGINING_PORT_CAP                                                       0x3fff80880115
28405 #define regBIF_CFG_DEV1_EPF0_1_MARGINING_PORT_CAP_BASE_IDX                                              5
28406 #define regBIF_CFG_DEV1_EPF0_1_MARGINING_PORT_STATUS                                                    0x3fff80880115
28407 #define regBIF_CFG_DEV1_EPF0_1_MARGINING_PORT_STATUS_BASE_IDX                                           5
28408 #define regBIF_CFG_DEV1_EPF0_1_LANE_0_MARGINING_LANE_CNTL                                               0x3fff80880116
28409 #define regBIF_CFG_DEV1_EPF0_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
28410 #define regBIF_CFG_DEV1_EPF0_1_LANE_0_MARGINING_LANE_STATUS                                             0x3fff80880116
28411 #define regBIF_CFG_DEV1_EPF0_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
28412 #define regBIF_CFG_DEV1_EPF0_1_LANE_1_MARGINING_LANE_CNTL                                               0x3fff80880117
28413 #define regBIF_CFG_DEV1_EPF0_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
28414 #define regBIF_CFG_DEV1_EPF0_1_LANE_1_MARGINING_LANE_STATUS                                             0x3fff80880117
28415 #define regBIF_CFG_DEV1_EPF0_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
28416 #define regBIF_CFG_DEV1_EPF0_1_LANE_2_MARGINING_LANE_CNTL                                               0x3fff80880118
28417 #define regBIF_CFG_DEV1_EPF0_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
28418 #define regBIF_CFG_DEV1_EPF0_1_LANE_2_MARGINING_LANE_STATUS                                             0x3fff80880118
28419 #define regBIF_CFG_DEV1_EPF0_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
28420 #define regBIF_CFG_DEV1_EPF0_1_LANE_3_MARGINING_LANE_CNTL                                               0x3fff80880119
28421 #define regBIF_CFG_DEV1_EPF0_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
28422 #define regBIF_CFG_DEV1_EPF0_1_LANE_3_MARGINING_LANE_STATUS                                             0x3fff80880119
28423 #define regBIF_CFG_DEV1_EPF0_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
28424 #define regBIF_CFG_DEV1_EPF0_1_LANE_4_MARGINING_LANE_CNTL                                               0x3fff8088011a
28425 #define regBIF_CFG_DEV1_EPF0_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
28426 #define regBIF_CFG_DEV1_EPF0_1_LANE_4_MARGINING_LANE_STATUS                                             0x3fff8088011a
28427 #define regBIF_CFG_DEV1_EPF0_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
28428 #define regBIF_CFG_DEV1_EPF0_1_LANE_5_MARGINING_LANE_CNTL                                               0x3fff8088011b
28429 #define regBIF_CFG_DEV1_EPF0_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
28430 #define regBIF_CFG_DEV1_EPF0_1_LANE_5_MARGINING_LANE_STATUS                                             0x3fff8088011b
28431 #define regBIF_CFG_DEV1_EPF0_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
28432 #define regBIF_CFG_DEV1_EPF0_1_LANE_6_MARGINING_LANE_CNTL                                               0x3fff8088011c
28433 #define regBIF_CFG_DEV1_EPF0_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
28434 #define regBIF_CFG_DEV1_EPF0_1_LANE_6_MARGINING_LANE_STATUS                                             0x3fff8088011c
28435 #define regBIF_CFG_DEV1_EPF0_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
28436 #define regBIF_CFG_DEV1_EPF0_1_LANE_7_MARGINING_LANE_CNTL                                               0x3fff8088011d
28437 #define regBIF_CFG_DEV1_EPF0_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
28438 #define regBIF_CFG_DEV1_EPF0_1_LANE_7_MARGINING_LANE_STATUS                                             0x3fff8088011d
28439 #define regBIF_CFG_DEV1_EPF0_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
28440 #define regBIF_CFG_DEV1_EPF0_1_LANE_8_MARGINING_LANE_CNTL                                               0x3fff8088011e
28441 #define regBIF_CFG_DEV1_EPF0_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
28442 #define regBIF_CFG_DEV1_EPF0_1_LANE_8_MARGINING_LANE_STATUS                                             0x3fff8088011e
28443 #define regBIF_CFG_DEV1_EPF0_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
28444 #define regBIF_CFG_DEV1_EPF0_1_LANE_9_MARGINING_LANE_CNTL                                               0x3fff8088011f
28445 #define regBIF_CFG_DEV1_EPF0_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
28446 #define regBIF_CFG_DEV1_EPF0_1_LANE_9_MARGINING_LANE_STATUS                                             0x3fff8088011f
28447 #define regBIF_CFG_DEV1_EPF0_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
28448 #define regBIF_CFG_DEV1_EPF0_1_LANE_10_MARGINING_LANE_CNTL                                              0x3fff80880120
28449 #define regBIF_CFG_DEV1_EPF0_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
28450 #define regBIF_CFG_DEV1_EPF0_1_LANE_10_MARGINING_LANE_STATUS                                            0x3fff80880120
28451 #define regBIF_CFG_DEV1_EPF0_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
28452 #define regBIF_CFG_DEV1_EPF0_1_LANE_11_MARGINING_LANE_CNTL                                              0x3fff80880121
28453 #define regBIF_CFG_DEV1_EPF0_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
28454 #define regBIF_CFG_DEV1_EPF0_1_LANE_11_MARGINING_LANE_STATUS                                            0x3fff80880121
28455 #define regBIF_CFG_DEV1_EPF0_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
28456 #define regBIF_CFG_DEV1_EPF0_1_LANE_12_MARGINING_LANE_CNTL                                              0x3fff80880122
28457 #define regBIF_CFG_DEV1_EPF0_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
28458 #define regBIF_CFG_DEV1_EPF0_1_LANE_12_MARGINING_LANE_STATUS                                            0x3fff80880122
28459 #define regBIF_CFG_DEV1_EPF0_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
28460 #define regBIF_CFG_DEV1_EPF0_1_LANE_13_MARGINING_LANE_CNTL                                              0x3fff80880123
28461 #define regBIF_CFG_DEV1_EPF0_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
28462 #define regBIF_CFG_DEV1_EPF0_1_LANE_13_MARGINING_LANE_STATUS                                            0x3fff80880123
28463 #define regBIF_CFG_DEV1_EPF0_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
28464 #define regBIF_CFG_DEV1_EPF0_1_LANE_14_MARGINING_LANE_CNTL                                              0x3fff80880124
28465 #define regBIF_CFG_DEV1_EPF0_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
28466 #define regBIF_CFG_DEV1_EPF0_1_LANE_14_MARGINING_LANE_STATUS                                            0x3fff80880124
28467 #define regBIF_CFG_DEV1_EPF0_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
28468 #define regBIF_CFG_DEV1_EPF0_1_LANE_15_MARGINING_LANE_CNTL                                              0x3fff80880125
28469 #define regBIF_CFG_DEV1_EPF0_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
28470 #define regBIF_CFG_DEV1_EPF0_1_LANE_15_MARGINING_LANE_STATUS                                            0x3fff80880125
28471 #define regBIF_CFG_DEV1_EPF0_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
28472 
28473 
28474 // addressBlock: nbio_nbif0_bif_cfg_dev1_epf1_bifcfgdecp
28475 // base address: 0xfffe12301000
28476 #define regBIF_CFG_DEV1_EPF1_1_VENDOR_ID                                                                0x3fff80880400
28477 #define regBIF_CFG_DEV1_EPF1_1_VENDOR_ID_BASE_IDX                                                       5
28478 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_ID                                                                0x3fff80880400
28479 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_ID_BASE_IDX                                                       5
28480 #define regBIF_CFG_DEV1_EPF1_1_COMMAND                                                                  0x3fff80880401
28481 #define regBIF_CFG_DEV1_EPF1_1_COMMAND_BASE_IDX                                                         5
28482 #define regBIF_CFG_DEV1_EPF1_1_STATUS                                                                   0x3fff80880401
28483 #define regBIF_CFG_DEV1_EPF1_1_STATUS_BASE_IDX                                                          5
28484 #define regBIF_CFG_DEV1_EPF1_1_REVISION_ID                                                              0x3fff80880402
28485 #define regBIF_CFG_DEV1_EPF1_1_REVISION_ID_BASE_IDX                                                     5
28486 #define regBIF_CFG_DEV1_EPF1_1_PROG_INTERFACE                                                           0x3fff80880402
28487 #define regBIF_CFG_DEV1_EPF1_1_PROG_INTERFACE_BASE_IDX                                                  5
28488 #define regBIF_CFG_DEV1_EPF1_1_SUB_CLASS                                                                0x3fff80880402
28489 #define regBIF_CFG_DEV1_EPF1_1_SUB_CLASS_BASE_IDX                                                       5
28490 #define regBIF_CFG_DEV1_EPF1_1_BASE_CLASS                                                               0x3fff80880402
28491 #define regBIF_CFG_DEV1_EPF1_1_BASE_CLASS_BASE_IDX                                                      5
28492 #define regBIF_CFG_DEV1_EPF1_1_CACHE_LINE                                                               0x3fff80880403
28493 #define regBIF_CFG_DEV1_EPF1_1_CACHE_LINE_BASE_IDX                                                      5
28494 #define regBIF_CFG_DEV1_EPF1_1_LATENCY                                                                  0x3fff80880403
28495 #define regBIF_CFG_DEV1_EPF1_1_LATENCY_BASE_IDX                                                         5
28496 #define regBIF_CFG_DEV1_EPF1_1_HEADER                                                                   0x3fff80880403
28497 #define regBIF_CFG_DEV1_EPF1_1_HEADER_BASE_IDX                                                          5
28498 #define regBIF_CFG_DEV1_EPF1_1_BIST                                                                     0x3fff80880403
28499 #define regBIF_CFG_DEV1_EPF1_1_BIST_BASE_IDX                                                            5
28500 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_1                                                              0x3fff80880404
28501 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_1_BASE_IDX                                                     5
28502 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_2                                                              0x3fff80880405
28503 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_2_BASE_IDX                                                     5
28504 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_3                                                              0x3fff80880406
28505 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_3_BASE_IDX                                                     5
28506 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_4                                                              0x3fff80880407
28507 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_4_BASE_IDX                                                     5
28508 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_5                                                              0x3fff80880408
28509 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_5_BASE_IDX                                                     5
28510 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_6                                                              0x3fff80880409
28511 #define regBIF_CFG_DEV1_EPF1_1_BASE_ADDR_6_BASE_IDX                                                     5
28512 #define regBIF_CFG_DEV1_EPF1_1_CARDBUS_CIS_PTR                                                          0x3fff8088040a
28513 #define regBIF_CFG_DEV1_EPF1_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
28514 #define regBIF_CFG_DEV1_EPF1_1_ADAPTER_ID                                                               0x3fff8088040b
28515 #define regBIF_CFG_DEV1_EPF1_1_ADAPTER_ID_BASE_IDX                                                      5
28516 #define regBIF_CFG_DEV1_EPF1_1_ROM_BASE_ADDR                                                            0x3fff8088040c
28517 #define regBIF_CFG_DEV1_EPF1_1_ROM_BASE_ADDR_BASE_IDX                                                   5
28518 #define regBIF_CFG_DEV1_EPF1_1_CAP_PTR                                                                  0x3fff8088040d
28519 #define regBIF_CFG_DEV1_EPF1_1_CAP_PTR_BASE_IDX                                                         5
28520 #define regBIF_CFG_DEV1_EPF1_1_INTERRUPT_LINE                                                           0x3fff8088040f
28521 #define regBIF_CFG_DEV1_EPF1_1_INTERRUPT_LINE_BASE_IDX                                                  5
28522 #define regBIF_CFG_DEV1_EPF1_1_INTERRUPT_PIN                                                            0x3fff8088040f
28523 #define regBIF_CFG_DEV1_EPF1_1_INTERRUPT_PIN_BASE_IDX                                                   5
28524 #define regBIF_CFG_DEV1_EPF1_1_MIN_GRANT                                                                0x3fff8088040f
28525 #define regBIF_CFG_DEV1_EPF1_1_MIN_GRANT_BASE_IDX                                                       5
28526 #define regBIF_CFG_DEV1_EPF1_1_MAX_LATENCY                                                              0x3fff8088040f
28527 #define regBIF_CFG_DEV1_EPF1_1_MAX_LATENCY_BASE_IDX                                                     5
28528 #define regBIF_CFG_DEV1_EPF1_1_VENDOR_CAP_LIST                                                          0x3fff80880412
28529 #define regBIF_CFG_DEV1_EPF1_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
28530 #define regBIF_CFG_DEV1_EPF1_1_ADAPTER_ID_W                                                             0x3fff80880413
28531 #define regBIF_CFG_DEV1_EPF1_1_ADAPTER_ID_W_BASE_IDX                                                    5
28532 #define regBIF_CFG_DEV1_EPF1_1_PMI_CAP_LIST                                                             0x3fff80880414
28533 #define regBIF_CFG_DEV1_EPF1_1_PMI_CAP_LIST_BASE_IDX                                                    5
28534 #define regBIF_CFG_DEV1_EPF1_1_PMI_CAP                                                                  0x3fff80880414
28535 #define regBIF_CFG_DEV1_EPF1_1_PMI_CAP_BASE_IDX                                                         5
28536 #define regBIF_CFG_DEV1_EPF1_1_PMI_STATUS_CNTL                                                          0x3fff80880415
28537 #define regBIF_CFG_DEV1_EPF1_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
28538 #define regBIF_CFG_DEV1_EPF1_1_SBRN                                                                     0x3fff80880418
28539 #define regBIF_CFG_DEV1_EPF1_1_SBRN_BASE_IDX                                                            5
28540 #define regBIF_CFG_DEV1_EPF1_1_FLADJ                                                                    0x3fff80880418
28541 #define regBIF_CFG_DEV1_EPF1_1_FLADJ_BASE_IDX                                                           5
28542 #define regBIF_CFG_DEV1_EPF1_1_DBESL_DBESLD                                                             0x3fff80880418
28543 #define regBIF_CFG_DEV1_EPF1_1_DBESL_DBESLD_BASE_IDX                                                    5
28544 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CAP_LIST                                                            0x3fff80880419
28545 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CAP_LIST_BASE_IDX                                                   5
28546 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CAP                                                                 0x3fff80880419
28547 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CAP_BASE_IDX                                                        5
28548 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CAP                                                               0x3fff8088041a
28549 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CAP_BASE_IDX                                                      5
28550 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CNTL                                                              0x3fff8088041b
28551 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CNTL_BASE_IDX                                                     5
28552 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_STATUS                                                            0x3fff8088041b
28553 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_STATUS_BASE_IDX                                                   5
28554 #define regBIF_CFG_DEV1_EPF1_1_LINK_CAP                                                                 0x3fff8088041c
28555 #define regBIF_CFG_DEV1_EPF1_1_LINK_CAP_BASE_IDX                                                        5
28556 #define regBIF_CFG_DEV1_EPF1_1_LINK_CNTL                                                                0x3fff8088041d
28557 #define regBIF_CFG_DEV1_EPF1_1_LINK_CNTL_BASE_IDX                                                       5
28558 #define regBIF_CFG_DEV1_EPF1_1_LINK_STATUS                                                              0x3fff8088041d
28559 #define regBIF_CFG_DEV1_EPF1_1_LINK_STATUS_BASE_IDX                                                     5
28560 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CAP2                                                              0x3fff80880422
28561 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CAP2_BASE_IDX                                                     5
28562 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CNTL2                                                             0x3fff80880423
28563 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_CNTL2_BASE_IDX                                                    5
28564 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_STATUS2                                                           0x3fff80880423
28565 #define regBIF_CFG_DEV1_EPF1_1_DEVICE_STATUS2_BASE_IDX                                                  5
28566 #define regBIF_CFG_DEV1_EPF1_1_LINK_CAP2                                                                0x3fff80880424
28567 #define regBIF_CFG_DEV1_EPF1_1_LINK_CAP2_BASE_IDX                                                       5
28568 #define regBIF_CFG_DEV1_EPF1_1_LINK_CNTL2                                                               0x3fff80880425
28569 #define regBIF_CFG_DEV1_EPF1_1_LINK_CNTL2_BASE_IDX                                                      5
28570 #define regBIF_CFG_DEV1_EPF1_1_LINK_STATUS2                                                             0x3fff80880425
28571 #define regBIF_CFG_DEV1_EPF1_1_LINK_STATUS2_BASE_IDX                                                    5
28572 #define regBIF_CFG_DEV1_EPF1_1_MSI_CAP_LIST                                                             0x3fff80880428
28573 #define regBIF_CFG_DEV1_EPF1_1_MSI_CAP_LIST_BASE_IDX                                                    5
28574 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_CNTL                                                             0x3fff80880428
28575 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_CNTL_BASE_IDX                                                    5
28576 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_ADDR_LO                                                          0x3fff80880429
28577 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
28578 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_ADDR_HI                                                          0x3fff8088042a
28579 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
28580 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_DATA                                                             0x3fff8088042a
28581 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_DATA_BASE_IDX                                                    5
28582 #define regBIF_CFG_DEV1_EPF1_1_MSI_EXT_MSG_DATA                                                         0x3fff8088042a
28583 #define regBIF_CFG_DEV1_EPF1_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
28584 #define regBIF_CFG_DEV1_EPF1_1_MSI_MASK                                                                 0x3fff8088042b
28585 #define regBIF_CFG_DEV1_EPF1_1_MSI_MASK_BASE_IDX                                                        5
28586 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_DATA_64                                                          0x3fff8088042b
28587 #define regBIF_CFG_DEV1_EPF1_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
28588 #define regBIF_CFG_DEV1_EPF1_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8088042b
28589 #define regBIF_CFG_DEV1_EPF1_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
28590 #define regBIF_CFG_DEV1_EPF1_1_MSI_MASK_64                                                              0x3fff8088042c
28591 #define regBIF_CFG_DEV1_EPF1_1_MSI_MASK_64_BASE_IDX                                                     5
28592 #define regBIF_CFG_DEV1_EPF1_1_MSI_PENDING                                                              0x3fff8088042c
28593 #define regBIF_CFG_DEV1_EPF1_1_MSI_PENDING_BASE_IDX                                                     5
28594 #define regBIF_CFG_DEV1_EPF1_1_MSI_PENDING_64                                                           0x3fff8088042d
28595 #define regBIF_CFG_DEV1_EPF1_1_MSI_PENDING_64_BASE_IDX                                                  5
28596 #define regBIF_CFG_DEV1_EPF1_1_MSIX_CAP_LIST                                                            0x3fff80880430
28597 #define regBIF_CFG_DEV1_EPF1_1_MSIX_CAP_LIST_BASE_IDX                                                   5
28598 #define regBIF_CFG_DEV1_EPF1_1_MSIX_MSG_CNTL                                                            0x3fff80880430
28599 #define regBIF_CFG_DEV1_EPF1_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
28600 #define regBIF_CFG_DEV1_EPF1_1_MSIX_TABLE                                                               0x3fff80880431
28601 #define regBIF_CFG_DEV1_EPF1_1_MSIX_TABLE_BASE_IDX                                                      5
28602 #define regBIF_CFG_DEV1_EPF1_1_MSIX_PBA                                                                 0x3fff80880432
28603 #define regBIF_CFG_DEV1_EPF1_1_MSIX_PBA_BASE_IDX                                                        5
28604 #define regBIF_CFG_DEV1_EPF1_1_SATA_CAP_0                                                               0x3fff80880434
28605 #define regBIF_CFG_DEV1_EPF1_1_SATA_CAP_0_BASE_IDX                                                      5
28606 #define regBIF_CFG_DEV1_EPF1_1_SATA_CAP_1                                                               0x3fff80880435
28607 #define regBIF_CFG_DEV1_EPF1_1_SATA_CAP_1_BASE_IDX                                                      5
28608 #define regBIF_CFG_DEV1_EPF1_1_SATA_IDP_INDEX                                                           0x3fff80880436
28609 #define regBIF_CFG_DEV1_EPF1_1_SATA_IDP_INDEX_BASE_IDX                                                  5
28610 #define regBIF_CFG_DEV1_EPF1_1_SATA_IDP_DATA                                                            0x3fff80880437
28611 #define regBIF_CFG_DEV1_EPF1_1_SATA_IDP_DATA_BASE_IDX                                                   5
28612 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80880440
28613 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
28614 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80880441
28615 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
28616 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80880442
28617 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
28618 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80880443
28619 #define regBIF_CFG_DEV1_EPF1_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
28620 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80880454
28621 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
28622 #define regBIF_CFG_DEV1_EPF1_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80880455
28623 #define regBIF_CFG_DEV1_EPF1_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
28624 #define regBIF_CFG_DEV1_EPF1_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80880456
28625 #define regBIF_CFG_DEV1_EPF1_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
28626 #define regBIF_CFG_DEV1_EPF1_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80880457
28627 #define regBIF_CFG_DEV1_EPF1_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
28628 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80880458
28629 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
28630 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CORR_ERR_MASK                                                       0x3fff80880459
28631 #define regBIF_CFG_DEV1_EPF1_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
28632 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8088045a
28633 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
28634 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG0                                                            0x3fff8088045b
28635 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
28636 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG1                                                            0x3fff8088045c
28637 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
28638 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG2                                                            0x3fff8088045d
28639 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
28640 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG3                                                            0x3fff8088045e
28641 #define regBIF_CFG_DEV1_EPF1_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
28642 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80880462
28643 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
28644 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80880463
28645 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
28646 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80880464
28647 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
28648 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80880465
28649 #define regBIF_CFG_DEV1_EPF1_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
28650 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80880480
28651 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
28652 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR1_CAP                                                            0x3fff80880481
28653 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
28654 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR1_CNTL                                                           0x3fff80880482
28655 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
28656 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR2_CAP                                                            0x3fff80880483
28657 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
28658 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR2_CNTL                                                           0x3fff80880484
28659 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
28660 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR3_CAP                                                            0x3fff80880485
28661 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
28662 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR3_CNTL                                                           0x3fff80880486
28663 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
28664 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR4_CAP                                                            0x3fff80880487
28665 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
28666 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR4_CNTL                                                           0x3fff80880488
28667 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
28668 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR5_CAP                                                            0x3fff80880489
28669 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
28670 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR5_CNTL                                                           0x3fff8088048a
28671 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
28672 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR6_CAP                                                            0x3fff8088048b
28673 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
28674 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR6_CNTL                                                           0x3fff8088048c
28675 #define regBIF_CFG_DEV1_EPF1_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
28676 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80880490
28677 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
28678 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80880491
28679 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
28680 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80880492
28681 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
28682 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80880493
28683 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
28684 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80880494
28685 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
28686 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_CAP                                                             0x3fff80880495
28687 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_CAP_BASE_IDX                                                    5
28688 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80880496
28689 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
28690 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_STATUS                                                          0x3fff80880497
28691 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
28692 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_CNTL                                                            0x3fff80880497
28693 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
28694 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80880498
28695 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
28696 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80880498
28697 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
28698 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80880498
28699 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
28700 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80880498
28701 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
28702 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80880499
28703 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
28704 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80880499
28705 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
28706 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80880499
28707 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
28708 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80880499
28709 #define regBIF_CFG_DEV1_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
28710 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff808804a8
28711 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
28712 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ACS_CAP                                                             0x3fff808804a9
28713 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ACS_CAP_BASE_IDX                                                    5
28714 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ACS_CNTL                                                            0x3fff808804a9
28715 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
28716 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff808804b4
28717 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
28718 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PASID_CAP                                                           0x3fff808804b5
28719 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PASID_CAP_BASE_IDX                                                  5
28720 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PASID_CNTL                                                          0x3fff808804b5
28721 #define regBIF_CFG_DEV1_EPF1_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
28722 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff808804ca
28723 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
28724 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ARI_CAP                                                             0x3fff808804cb
28725 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ARI_CAP_BASE_IDX                                                    5
28726 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ARI_CNTL                                                            0x3fff808804cb
28727 #define regBIF_CFG_DEV1_EPF1_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
28728 
28729 
28730 // addressBlock: nbio_nbif0_bif_cfg_dev2_epf0_bifcfgdecp
28731 // base address: 0xfffe12500000
28732 #define regBIF_CFG_DEV2_EPF0_1_VENDOR_ID                                                                0x3fff80900000
28733 #define regBIF_CFG_DEV2_EPF0_1_VENDOR_ID_BASE_IDX                                                       5
28734 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_ID                                                                0x3fff80900000
28735 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_ID_BASE_IDX                                                       5
28736 #define regBIF_CFG_DEV2_EPF0_1_COMMAND                                                                  0x3fff80900001
28737 #define regBIF_CFG_DEV2_EPF0_1_COMMAND_BASE_IDX                                                         5
28738 #define regBIF_CFG_DEV2_EPF0_1_STATUS                                                                   0x3fff80900001
28739 #define regBIF_CFG_DEV2_EPF0_1_STATUS_BASE_IDX                                                          5
28740 #define regBIF_CFG_DEV2_EPF0_1_REVISION_ID                                                              0x3fff80900002
28741 #define regBIF_CFG_DEV2_EPF0_1_REVISION_ID_BASE_IDX                                                     5
28742 #define regBIF_CFG_DEV2_EPF0_1_PROG_INTERFACE                                                           0x3fff80900002
28743 #define regBIF_CFG_DEV2_EPF0_1_PROG_INTERFACE_BASE_IDX                                                  5
28744 #define regBIF_CFG_DEV2_EPF0_1_SUB_CLASS                                                                0x3fff80900002
28745 #define regBIF_CFG_DEV2_EPF0_1_SUB_CLASS_BASE_IDX                                                       5
28746 #define regBIF_CFG_DEV2_EPF0_1_BASE_CLASS                                                               0x3fff80900002
28747 #define regBIF_CFG_DEV2_EPF0_1_BASE_CLASS_BASE_IDX                                                      5
28748 #define regBIF_CFG_DEV2_EPF0_1_CACHE_LINE                                                               0x3fff80900003
28749 #define regBIF_CFG_DEV2_EPF0_1_CACHE_LINE_BASE_IDX                                                      5
28750 #define regBIF_CFG_DEV2_EPF0_1_LATENCY                                                                  0x3fff80900003
28751 #define regBIF_CFG_DEV2_EPF0_1_LATENCY_BASE_IDX                                                         5
28752 #define regBIF_CFG_DEV2_EPF0_1_HEADER                                                                   0x3fff80900003
28753 #define regBIF_CFG_DEV2_EPF0_1_HEADER_BASE_IDX                                                          5
28754 #define regBIF_CFG_DEV2_EPF0_1_BIST                                                                     0x3fff80900003
28755 #define regBIF_CFG_DEV2_EPF0_1_BIST_BASE_IDX                                                            5
28756 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_1                                                              0x3fff80900004
28757 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_1_BASE_IDX                                                     5
28758 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_2                                                              0x3fff80900005
28759 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_2_BASE_IDX                                                     5
28760 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_3                                                              0x3fff80900006
28761 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_3_BASE_IDX                                                     5
28762 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_4                                                              0x3fff80900007
28763 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_4_BASE_IDX                                                     5
28764 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_5                                                              0x3fff80900008
28765 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_5_BASE_IDX                                                     5
28766 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_6                                                              0x3fff80900009
28767 #define regBIF_CFG_DEV2_EPF0_1_BASE_ADDR_6_BASE_IDX                                                     5
28768 #define regBIF_CFG_DEV2_EPF0_1_CARDBUS_CIS_PTR                                                          0x3fff8090000a
28769 #define regBIF_CFG_DEV2_EPF0_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
28770 #define regBIF_CFG_DEV2_EPF0_1_ADAPTER_ID                                                               0x3fff8090000b
28771 #define regBIF_CFG_DEV2_EPF0_1_ADAPTER_ID_BASE_IDX                                                      5
28772 #define regBIF_CFG_DEV2_EPF0_1_ROM_BASE_ADDR                                                            0x3fff8090000c
28773 #define regBIF_CFG_DEV2_EPF0_1_ROM_BASE_ADDR_BASE_IDX                                                   5
28774 #define regBIF_CFG_DEV2_EPF0_1_CAP_PTR                                                                  0x3fff8090000d
28775 #define regBIF_CFG_DEV2_EPF0_1_CAP_PTR_BASE_IDX                                                         5
28776 #define regBIF_CFG_DEV2_EPF0_1_INTERRUPT_LINE                                                           0x3fff8090000f
28777 #define regBIF_CFG_DEV2_EPF0_1_INTERRUPT_LINE_BASE_IDX                                                  5
28778 #define regBIF_CFG_DEV2_EPF0_1_INTERRUPT_PIN                                                            0x3fff8090000f
28779 #define regBIF_CFG_DEV2_EPF0_1_INTERRUPT_PIN_BASE_IDX                                                   5
28780 #define regBIF_CFG_DEV2_EPF0_1_MIN_GRANT                                                                0x3fff8090000f
28781 #define regBIF_CFG_DEV2_EPF0_1_MIN_GRANT_BASE_IDX                                                       5
28782 #define regBIF_CFG_DEV2_EPF0_1_MAX_LATENCY                                                              0x3fff8090000f
28783 #define regBIF_CFG_DEV2_EPF0_1_MAX_LATENCY_BASE_IDX                                                     5
28784 #define regBIF_CFG_DEV2_EPF0_1_VENDOR_CAP_LIST                                                          0x3fff80900012
28785 #define regBIF_CFG_DEV2_EPF0_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
28786 #define regBIF_CFG_DEV2_EPF0_1_ADAPTER_ID_W                                                             0x3fff80900013
28787 #define regBIF_CFG_DEV2_EPF0_1_ADAPTER_ID_W_BASE_IDX                                                    5
28788 #define regBIF_CFG_DEV2_EPF0_1_PMI_CAP_LIST                                                             0x3fff80900014
28789 #define regBIF_CFG_DEV2_EPF0_1_PMI_CAP_LIST_BASE_IDX                                                    5
28790 #define regBIF_CFG_DEV2_EPF0_1_PMI_CAP                                                                  0x3fff80900014
28791 #define regBIF_CFG_DEV2_EPF0_1_PMI_CAP_BASE_IDX                                                         5
28792 #define regBIF_CFG_DEV2_EPF0_1_PMI_STATUS_CNTL                                                          0x3fff80900015
28793 #define regBIF_CFG_DEV2_EPF0_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
28794 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CAP_LIST                                                            0x3fff80900019
28795 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CAP_LIST_BASE_IDX                                                   5
28796 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CAP                                                                 0x3fff80900019
28797 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CAP_BASE_IDX                                                        5
28798 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CAP                                                               0x3fff8090001a
28799 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CAP_BASE_IDX                                                      5
28800 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CNTL                                                              0x3fff8090001b
28801 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CNTL_BASE_IDX                                                     5
28802 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_STATUS                                                            0x3fff8090001b
28803 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_STATUS_BASE_IDX                                                   5
28804 #define regBIF_CFG_DEV2_EPF0_1_LINK_CAP                                                                 0x3fff8090001c
28805 #define regBIF_CFG_DEV2_EPF0_1_LINK_CAP_BASE_IDX                                                        5
28806 #define regBIF_CFG_DEV2_EPF0_1_LINK_CNTL                                                                0x3fff8090001d
28807 #define regBIF_CFG_DEV2_EPF0_1_LINK_CNTL_BASE_IDX                                                       5
28808 #define regBIF_CFG_DEV2_EPF0_1_LINK_STATUS                                                              0x3fff8090001d
28809 #define regBIF_CFG_DEV2_EPF0_1_LINK_STATUS_BASE_IDX                                                     5
28810 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CAP2                                                              0x3fff80900022
28811 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CAP2_BASE_IDX                                                     5
28812 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CNTL2                                                             0x3fff80900023
28813 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_CNTL2_BASE_IDX                                                    5
28814 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_STATUS2                                                           0x3fff80900023
28815 #define regBIF_CFG_DEV2_EPF0_1_DEVICE_STATUS2_BASE_IDX                                                  5
28816 #define regBIF_CFG_DEV2_EPF0_1_LINK_CAP2                                                                0x3fff80900024
28817 #define regBIF_CFG_DEV2_EPF0_1_LINK_CAP2_BASE_IDX                                                       5
28818 #define regBIF_CFG_DEV2_EPF0_1_LINK_CNTL2                                                               0x3fff80900025
28819 #define regBIF_CFG_DEV2_EPF0_1_LINK_CNTL2_BASE_IDX                                                      5
28820 #define regBIF_CFG_DEV2_EPF0_1_LINK_STATUS2                                                             0x3fff80900025
28821 #define regBIF_CFG_DEV2_EPF0_1_LINK_STATUS2_BASE_IDX                                                    5
28822 #define regBIF_CFG_DEV2_EPF0_1_MSI_CAP_LIST                                                             0x3fff80900028
28823 #define regBIF_CFG_DEV2_EPF0_1_MSI_CAP_LIST_BASE_IDX                                                    5
28824 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_CNTL                                                             0x3fff80900028
28825 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_CNTL_BASE_IDX                                                    5
28826 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_ADDR_LO                                                          0x3fff80900029
28827 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
28828 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_ADDR_HI                                                          0x3fff8090002a
28829 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
28830 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_DATA                                                             0x3fff8090002a
28831 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_DATA_BASE_IDX                                                    5
28832 #define regBIF_CFG_DEV2_EPF0_1_MSI_EXT_MSG_DATA                                                         0x3fff8090002a
28833 #define regBIF_CFG_DEV2_EPF0_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
28834 #define regBIF_CFG_DEV2_EPF0_1_MSI_MASK                                                                 0x3fff8090002b
28835 #define regBIF_CFG_DEV2_EPF0_1_MSI_MASK_BASE_IDX                                                        5
28836 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_DATA_64                                                          0x3fff8090002b
28837 #define regBIF_CFG_DEV2_EPF0_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
28838 #define regBIF_CFG_DEV2_EPF0_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8090002b
28839 #define regBIF_CFG_DEV2_EPF0_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
28840 #define regBIF_CFG_DEV2_EPF0_1_MSI_MASK_64                                                              0x3fff8090002c
28841 #define regBIF_CFG_DEV2_EPF0_1_MSI_MASK_64_BASE_IDX                                                     5
28842 #define regBIF_CFG_DEV2_EPF0_1_MSI_PENDING                                                              0x3fff8090002c
28843 #define regBIF_CFG_DEV2_EPF0_1_MSI_PENDING_BASE_IDX                                                     5
28844 #define regBIF_CFG_DEV2_EPF0_1_MSI_PENDING_64                                                           0x3fff8090002d
28845 #define regBIF_CFG_DEV2_EPF0_1_MSI_PENDING_64_BASE_IDX                                                  5
28846 #define regBIF_CFG_DEV2_EPF0_1_MSIX_CAP_LIST                                                            0x3fff80900030
28847 #define regBIF_CFG_DEV2_EPF0_1_MSIX_CAP_LIST_BASE_IDX                                                   5
28848 #define regBIF_CFG_DEV2_EPF0_1_MSIX_MSG_CNTL                                                            0x3fff80900030
28849 #define regBIF_CFG_DEV2_EPF0_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
28850 #define regBIF_CFG_DEV2_EPF0_1_MSIX_TABLE                                                               0x3fff80900031
28851 #define regBIF_CFG_DEV2_EPF0_1_MSIX_TABLE_BASE_IDX                                                      5
28852 #define regBIF_CFG_DEV2_EPF0_1_MSIX_PBA                                                                 0x3fff80900032
28853 #define regBIF_CFG_DEV2_EPF0_1_MSIX_PBA_BASE_IDX                                                        5
28854 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80900040
28855 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
28856 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80900041
28857 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
28858 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80900042
28859 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
28860 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80900043
28861 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
28862 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC_ENH_CAP_LIST                                                     0x3fff80900044
28863 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC_ENH_CAP_LIST_BASE_IDX                                            5
28864 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_CAP_REG1                                                    0x3fff80900045
28865 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_CAP_REG1_BASE_IDX                                           5
28866 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_CAP_REG2                                                    0x3fff80900046
28867 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_CAP_REG2_BASE_IDX                                           5
28868 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_CNTL                                                        0x3fff80900047
28869 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_CNTL_BASE_IDX                                               5
28870 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_STATUS                                                      0x3fff80900047
28871 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PORT_VC_STATUS_BASE_IDX                                             5
28872 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC0_RESOURCE_CAP                                                    0x3fff80900048
28873 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC0_RESOURCE_CAP_BASE_IDX                                           5
28874 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC0_RESOURCE_CNTL                                                   0x3fff80900049
28875 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC0_RESOURCE_CNTL_BASE_IDX                                          5
28876 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC0_RESOURCE_STATUS                                                 0x3fff8090004a
28877 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC0_RESOURCE_STATUS_BASE_IDX                                        5
28878 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC1_RESOURCE_CAP                                                    0x3fff8090004b
28879 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC1_RESOURCE_CAP_BASE_IDX                                           5
28880 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC1_RESOURCE_CNTL                                                   0x3fff8090004c
28881 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC1_RESOURCE_CNTL_BASE_IDX                                          5
28882 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC1_RESOURCE_STATUS                                                 0x3fff8090004d
28883 #define regBIF_CFG_DEV2_EPF0_1_PCIE_VC1_RESOURCE_STATUS_BASE_IDX                                        5
28884 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80900054
28885 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
28886 #define regBIF_CFG_DEV2_EPF0_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80900055
28887 #define regBIF_CFG_DEV2_EPF0_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
28888 #define regBIF_CFG_DEV2_EPF0_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80900056
28889 #define regBIF_CFG_DEV2_EPF0_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
28890 #define regBIF_CFG_DEV2_EPF0_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80900057
28891 #define regBIF_CFG_DEV2_EPF0_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
28892 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80900058
28893 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
28894 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CORR_ERR_MASK                                                       0x3fff80900059
28895 #define regBIF_CFG_DEV2_EPF0_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
28896 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8090005a
28897 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
28898 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG0                                                            0x3fff8090005b
28899 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
28900 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG1                                                            0x3fff8090005c
28901 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
28902 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG2                                                            0x3fff8090005d
28903 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
28904 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG3                                                            0x3fff8090005e
28905 #define regBIF_CFG_DEV2_EPF0_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
28906 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80900062
28907 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
28908 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80900063
28909 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
28910 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80900064
28911 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
28912 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80900065
28913 #define regBIF_CFG_DEV2_EPF0_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
28914 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80900080
28915 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
28916 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR1_CAP                                                            0x3fff80900081
28917 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
28918 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR1_CNTL                                                           0x3fff80900082
28919 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
28920 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR2_CAP                                                            0x3fff80900083
28921 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
28922 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR2_CNTL                                                           0x3fff80900084
28923 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
28924 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR3_CAP                                                            0x3fff80900085
28925 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
28926 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR3_CNTL                                                           0x3fff80900086
28927 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
28928 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR4_CAP                                                            0x3fff80900087
28929 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
28930 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR4_CNTL                                                           0x3fff80900088
28931 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
28932 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR5_CAP                                                            0x3fff80900089
28933 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
28934 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR5_CNTL                                                           0x3fff8090008a
28935 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
28936 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR6_CAP                                                            0x3fff8090008b
28937 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
28938 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR6_CNTL                                                           0x3fff8090008c
28939 #define regBIF_CFG_DEV2_EPF0_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
28940 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80900090
28941 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
28942 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80900091
28943 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
28944 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80900092
28945 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
28946 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80900093
28947 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
28948 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80900094
28949 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
28950 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_CAP                                                             0x3fff80900095
28951 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_CAP_BASE_IDX                                                    5
28952 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80900096
28953 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
28954 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_STATUS                                                          0x3fff80900097
28955 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
28956 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_CNTL                                                            0x3fff80900097
28957 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
28958 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80900098
28959 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
28960 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80900098
28961 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
28962 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80900098
28963 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
28964 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80900098
28965 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
28966 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80900099
28967 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
28968 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80900099
28969 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
28970 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80900099
28971 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
28972 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80900099
28973 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
28974 #define regBIF_CFG_DEV2_EPF0_1_PCIE_SECONDARY_ENH_CAP_LIST                                              0x3fff8090009c
28975 #define regBIF_CFG_DEV2_EPF0_1_PCIE_SECONDARY_ENH_CAP_LIST_BASE_IDX                                     5
28976 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LINK_CNTL3                                                          0x3fff8090009d
28977 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LINK_CNTL3_BASE_IDX                                                 5
28978 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_ERROR_STATUS                                                   0x3fff8090009e
28979 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_ERROR_STATUS_BASE_IDX                                          5
28980 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_0_EQUALIZATION_CNTL                                            0x3fff8090009f
28981 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_0_EQUALIZATION_CNTL_BASE_IDX                                   5
28982 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_1_EQUALIZATION_CNTL                                            0x3fff8090009f
28983 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_1_EQUALIZATION_CNTL_BASE_IDX                                   5
28984 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_2_EQUALIZATION_CNTL                                            0x3fff809000a0
28985 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_2_EQUALIZATION_CNTL_BASE_IDX                                   5
28986 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_3_EQUALIZATION_CNTL                                            0x3fff809000a0
28987 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_3_EQUALIZATION_CNTL_BASE_IDX                                   5
28988 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_4_EQUALIZATION_CNTL                                            0x3fff809000a1
28989 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_4_EQUALIZATION_CNTL_BASE_IDX                                   5
28990 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_5_EQUALIZATION_CNTL                                            0x3fff809000a1
28991 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_5_EQUALIZATION_CNTL_BASE_IDX                                   5
28992 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_6_EQUALIZATION_CNTL                                            0x3fff809000a2
28993 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_6_EQUALIZATION_CNTL_BASE_IDX                                   5
28994 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_7_EQUALIZATION_CNTL                                            0x3fff809000a2
28995 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_7_EQUALIZATION_CNTL_BASE_IDX                                   5
28996 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_8_EQUALIZATION_CNTL                                            0x3fff809000a3
28997 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_8_EQUALIZATION_CNTL_BASE_IDX                                   5
28998 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_9_EQUALIZATION_CNTL                                            0x3fff809000a3
28999 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_9_EQUALIZATION_CNTL_BASE_IDX                                   5
29000 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_10_EQUALIZATION_CNTL                                           0x3fff809000a4
29001 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_10_EQUALIZATION_CNTL_BASE_IDX                                  5
29002 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_11_EQUALIZATION_CNTL                                           0x3fff809000a4
29003 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_11_EQUALIZATION_CNTL_BASE_IDX                                  5
29004 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_12_EQUALIZATION_CNTL                                           0x3fff809000a5
29005 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_12_EQUALIZATION_CNTL_BASE_IDX                                  5
29006 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_13_EQUALIZATION_CNTL                                           0x3fff809000a5
29007 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_13_EQUALIZATION_CNTL_BASE_IDX                                  5
29008 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_14_EQUALIZATION_CNTL                                           0x3fff809000a6
29009 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_14_EQUALIZATION_CNTL_BASE_IDX                                  5
29010 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_15_EQUALIZATION_CNTL                                           0x3fff809000a6
29011 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LANE_15_EQUALIZATION_CNTL_BASE_IDX                                  5
29012 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff809000a8
29013 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
29014 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ACS_CAP                                                             0x3fff809000a9
29015 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ACS_CAP_BASE_IDX                                                    5
29016 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ACS_CNTL                                                            0x3fff809000a9
29017 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
29018 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff809000b4
29019 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
29020 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PASID_CAP                                                           0x3fff809000b5
29021 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PASID_CAP_BASE_IDX                                                  5
29022 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PASID_CNTL                                                          0x3fff809000b5
29023 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
29024 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LTR_ENH_CAP_LIST                                                    0x3fff809000c8
29025 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LTR_ENH_CAP_LIST_BASE_IDX                                           5
29026 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LTR_CAP                                                             0x3fff809000c9
29027 #define regBIF_CFG_DEV2_EPF0_1_PCIE_LTR_CAP_BASE_IDX                                                    5
29028 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff809000ca
29029 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
29030 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ARI_CAP                                                             0x3fff809000cb
29031 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ARI_CAP_BASE_IDX                                                    5
29032 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ARI_CNTL                                                            0x3fff809000cb
29033 #define regBIF_CFG_DEV2_EPF0_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
29034 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DLF_ENH_CAP_LIST                                                    0x3fff80900100
29035 #define regBIF_CFG_DEV2_EPF0_1_PCIE_DLF_ENH_CAP_LIST_BASE_IDX                                           5
29036 #define regBIF_CFG_DEV2_EPF0_1_DATA_LINK_FEATURE_CAP                                                    0x3fff80900101
29037 #define regBIF_CFG_DEV2_EPF0_1_DATA_LINK_FEATURE_CAP_BASE_IDX                                           5
29038 #define regBIF_CFG_DEV2_EPF0_1_DATA_LINK_FEATURE_STATUS                                                 0x3fff80900102
29039 #define regBIF_CFG_DEV2_EPF0_1_DATA_LINK_FEATURE_STATUS_BASE_IDX                                        5
29040 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PHY_16GT_ENH_CAP_LIST                                               0x3fff80900104
29041 #define regBIF_CFG_DEV2_EPF0_1_PCIE_PHY_16GT_ENH_CAP_LIST_BASE_IDX                                      5
29042 #define regBIF_CFG_DEV2_EPF0_1_LINK_CAP_16GT                                                            0x3fff80900105
29043 #define regBIF_CFG_DEV2_EPF0_1_LINK_CAP_16GT_BASE_IDX                                                   5
29044 #define regBIF_CFG_DEV2_EPF0_1_LINK_CNTL_16GT                                                           0x3fff80900106
29045 #define regBIF_CFG_DEV2_EPF0_1_LINK_CNTL_16GT_BASE_IDX                                                  5
29046 #define regBIF_CFG_DEV2_EPF0_1_LINK_STATUS_16GT                                                         0x3fff80900107
29047 #define regBIF_CFG_DEV2_EPF0_1_LINK_STATUS_16GT_BASE_IDX                                                5
29048 #define regBIF_CFG_DEV2_EPF0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT                                        0x3fff80900108
29049 #define regBIF_CFG_DEV2_EPF0_1_LOCAL_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                               5
29050 #define regBIF_CFG_DEV2_EPF0_1_RTM1_PARITY_MISMATCH_STATUS_16GT                                         0x3fff80900109
29051 #define regBIF_CFG_DEV2_EPF0_1_RTM1_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
29052 #define regBIF_CFG_DEV2_EPF0_1_RTM2_PARITY_MISMATCH_STATUS_16GT                                         0x3fff8090010a
29053 #define regBIF_CFG_DEV2_EPF0_1_RTM2_PARITY_MISMATCH_STATUS_16GT_BASE_IDX                                5
29054 #define regBIF_CFG_DEV2_EPF0_1_LANE_0_EQUALIZATION_CNTL_16GT                                            0x3fff8090010c
29055 #define regBIF_CFG_DEV2_EPF0_1_LANE_0_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29056 #define regBIF_CFG_DEV2_EPF0_1_LANE_1_EQUALIZATION_CNTL_16GT                                            0x3fff8090010c
29057 #define regBIF_CFG_DEV2_EPF0_1_LANE_1_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29058 #define regBIF_CFG_DEV2_EPF0_1_LANE_2_EQUALIZATION_CNTL_16GT                                            0x3fff8090010c
29059 #define regBIF_CFG_DEV2_EPF0_1_LANE_2_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29060 #define regBIF_CFG_DEV2_EPF0_1_LANE_3_EQUALIZATION_CNTL_16GT                                            0x3fff8090010c
29061 #define regBIF_CFG_DEV2_EPF0_1_LANE_3_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29062 #define regBIF_CFG_DEV2_EPF0_1_LANE_4_EQUALIZATION_CNTL_16GT                                            0x3fff8090010d
29063 #define regBIF_CFG_DEV2_EPF0_1_LANE_4_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29064 #define regBIF_CFG_DEV2_EPF0_1_LANE_5_EQUALIZATION_CNTL_16GT                                            0x3fff8090010d
29065 #define regBIF_CFG_DEV2_EPF0_1_LANE_5_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29066 #define regBIF_CFG_DEV2_EPF0_1_LANE_6_EQUALIZATION_CNTL_16GT                                            0x3fff8090010d
29067 #define regBIF_CFG_DEV2_EPF0_1_LANE_6_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29068 #define regBIF_CFG_DEV2_EPF0_1_LANE_7_EQUALIZATION_CNTL_16GT                                            0x3fff8090010d
29069 #define regBIF_CFG_DEV2_EPF0_1_LANE_7_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29070 #define regBIF_CFG_DEV2_EPF0_1_LANE_8_EQUALIZATION_CNTL_16GT                                            0x3fff8090010e
29071 #define regBIF_CFG_DEV2_EPF0_1_LANE_8_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29072 #define regBIF_CFG_DEV2_EPF0_1_LANE_9_EQUALIZATION_CNTL_16GT                                            0x3fff8090010e
29073 #define regBIF_CFG_DEV2_EPF0_1_LANE_9_EQUALIZATION_CNTL_16GT_BASE_IDX                                   5
29074 #define regBIF_CFG_DEV2_EPF0_1_LANE_10_EQUALIZATION_CNTL_16GT                                           0x3fff8090010e
29075 #define regBIF_CFG_DEV2_EPF0_1_LANE_10_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
29076 #define regBIF_CFG_DEV2_EPF0_1_LANE_11_EQUALIZATION_CNTL_16GT                                           0x3fff8090010e
29077 #define regBIF_CFG_DEV2_EPF0_1_LANE_11_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
29078 #define regBIF_CFG_DEV2_EPF0_1_LANE_12_EQUALIZATION_CNTL_16GT                                           0x3fff8090010f
29079 #define regBIF_CFG_DEV2_EPF0_1_LANE_12_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
29080 #define regBIF_CFG_DEV2_EPF0_1_LANE_13_EQUALIZATION_CNTL_16GT                                           0x3fff8090010f
29081 #define regBIF_CFG_DEV2_EPF0_1_LANE_13_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
29082 #define regBIF_CFG_DEV2_EPF0_1_LANE_14_EQUALIZATION_CNTL_16GT                                           0x3fff8090010f
29083 #define regBIF_CFG_DEV2_EPF0_1_LANE_14_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
29084 #define regBIF_CFG_DEV2_EPF0_1_LANE_15_EQUALIZATION_CNTL_16GT                                           0x3fff8090010f
29085 #define regBIF_CFG_DEV2_EPF0_1_LANE_15_EQUALIZATION_CNTL_16GT_BASE_IDX                                  5
29086 #define regBIF_CFG_DEV2_EPF0_1_PCIE_MARGINING_ENH_CAP_LIST                                              0x3fff80900114
29087 #define regBIF_CFG_DEV2_EPF0_1_PCIE_MARGINING_ENH_CAP_LIST_BASE_IDX                                     5
29088 #define regBIF_CFG_DEV2_EPF0_1_MARGINING_PORT_CAP                                                       0x3fff80900115
29089 #define regBIF_CFG_DEV2_EPF0_1_MARGINING_PORT_CAP_BASE_IDX                                              5
29090 #define regBIF_CFG_DEV2_EPF0_1_MARGINING_PORT_STATUS                                                    0x3fff80900115
29091 #define regBIF_CFG_DEV2_EPF0_1_MARGINING_PORT_STATUS_BASE_IDX                                           5
29092 #define regBIF_CFG_DEV2_EPF0_1_LANE_0_MARGINING_LANE_CNTL                                               0x3fff80900116
29093 #define regBIF_CFG_DEV2_EPF0_1_LANE_0_MARGINING_LANE_CNTL_BASE_IDX                                      5
29094 #define regBIF_CFG_DEV2_EPF0_1_LANE_0_MARGINING_LANE_STATUS                                             0x3fff80900116
29095 #define regBIF_CFG_DEV2_EPF0_1_LANE_0_MARGINING_LANE_STATUS_BASE_IDX                                    5
29096 #define regBIF_CFG_DEV2_EPF0_1_LANE_1_MARGINING_LANE_CNTL                                               0x3fff80900117
29097 #define regBIF_CFG_DEV2_EPF0_1_LANE_1_MARGINING_LANE_CNTL_BASE_IDX                                      5
29098 #define regBIF_CFG_DEV2_EPF0_1_LANE_1_MARGINING_LANE_STATUS                                             0x3fff80900117
29099 #define regBIF_CFG_DEV2_EPF0_1_LANE_1_MARGINING_LANE_STATUS_BASE_IDX                                    5
29100 #define regBIF_CFG_DEV2_EPF0_1_LANE_2_MARGINING_LANE_CNTL                                               0x3fff80900118
29101 #define regBIF_CFG_DEV2_EPF0_1_LANE_2_MARGINING_LANE_CNTL_BASE_IDX                                      5
29102 #define regBIF_CFG_DEV2_EPF0_1_LANE_2_MARGINING_LANE_STATUS                                             0x3fff80900118
29103 #define regBIF_CFG_DEV2_EPF0_1_LANE_2_MARGINING_LANE_STATUS_BASE_IDX                                    5
29104 #define regBIF_CFG_DEV2_EPF0_1_LANE_3_MARGINING_LANE_CNTL                                               0x3fff80900119
29105 #define regBIF_CFG_DEV2_EPF0_1_LANE_3_MARGINING_LANE_CNTL_BASE_IDX                                      5
29106 #define regBIF_CFG_DEV2_EPF0_1_LANE_3_MARGINING_LANE_STATUS                                             0x3fff80900119
29107 #define regBIF_CFG_DEV2_EPF0_1_LANE_3_MARGINING_LANE_STATUS_BASE_IDX                                    5
29108 #define regBIF_CFG_DEV2_EPF0_1_LANE_4_MARGINING_LANE_CNTL                                               0x3fff8090011a
29109 #define regBIF_CFG_DEV2_EPF0_1_LANE_4_MARGINING_LANE_CNTL_BASE_IDX                                      5
29110 #define regBIF_CFG_DEV2_EPF0_1_LANE_4_MARGINING_LANE_STATUS                                             0x3fff8090011a
29111 #define regBIF_CFG_DEV2_EPF0_1_LANE_4_MARGINING_LANE_STATUS_BASE_IDX                                    5
29112 #define regBIF_CFG_DEV2_EPF0_1_LANE_5_MARGINING_LANE_CNTL                                               0x3fff8090011b
29113 #define regBIF_CFG_DEV2_EPF0_1_LANE_5_MARGINING_LANE_CNTL_BASE_IDX                                      5
29114 #define regBIF_CFG_DEV2_EPF0_1_LANE_5_MARGINING_LANE_STATUS                                             0x3fff8090011b
29115 #define regBIF_CFG_DEV2_EPF0_1_LANE_5_MARGINING_LANE_STATUS_BASE_IDX                                    5
29116 #define regBIF_CFG_DEV2_EPF0_1_LANE_6_MARGINING_LANE_CNTL                                               0x3fff8090011c
29117 #define regBIF_CFG_DEV2_EPF0_1_LANE_6_MARGINING_LANE_CNTL_BASE_IDX                                      5
29118 #define regBIF_CFG_DEV2_EPF0_1_LANE_6_MARGINING_LANE_STATUS                                             0x3fff8090011c
29119 #define regBIF_CFG_DEV2_EPF0_1_LANE_6_MARGINING_LANE_STATUS_BASE_IDX                                    5
29120 #define regBIF_CFG_DEV2_EPF0_1_LANE_7_MARGINING_LANE_CNTL                                               0x3fff8090011d
29121 #define regBIF_CFG_DEV2_EPF0_1_LANE_7_MARGINING_LANE_CNTL_BASE_IDX                                      5
29122 #define regBIF_CFG_DEV2_EPF0_1_LANE_7_MARGINING_LANE_STATUS                                             0x3fff8090011d
29123 #define regBIF_CFG_DEV2_EPF0_1_LANE_7_MARGINING_LANE_STATUS_BASE_IDX                                    5
29124 #define regBIF_CFG_DEV2_EPF0_1_LANE_8_MARGINING_LANE_CNTL                                               0x3fff8090011e
29125 #define regBIF_CFG_DEV2_EPF0_1_LANE_8_MARGINING_LANE_CNTL_BASE_IDX                                      5
29126 #define regBIF_CFG_DEV2_EPF0_1_LANE_8_MARGINING_LANE_STATUS                                             0x3fff8090011e
29127 #define regBIF_CFG_DEV2_EPF0_1_LANE_8_MARGINING_LANE_STATUS_BASE_IDX                                    5
29128 #define regBIF_CFG_DEV2_EPF0_1_LANE_9_MARGINING_LANE_CNTL                                               0x3fff8090011f
29129 #define regBIF_CFG_DEV2_EPF0_1_LANE_9_MARGINING_LANE_CNTL_BASE_IDX                                      5
29130 #define regBIF_CFG_DEV2_EPF0_1_LANE_9_MARGINING_LANE_STATUS                                             0x3fff8090011f
29131 #define regBIF_CFG_DEV2_EPF0_1_LANE_9_MARGINING_LANE_STATUS_BASE_IDX                                    5
29132 #define regBIF_CFG_DEV2_EPF0_1_LANE_10_MARGINING_LANE_CNTL                                              0x3fff80900120
29133 #define regBIF_CFG_DEV2_EPF0_1_LANE_10_MARGINING_LANE_CNTL_BASE_IDX                                     5
29134 #define regBIF_CFG_DEV2_EPF0_1_LANE_10_MARGINING_LANE_STATUS                                            0x3fff80900120
29135 #define regBIF_CFG_DEV2_EPF0_1_LANE_10_MARGINING_LANE_STATUS_BASE_IDX                                   5
29136 #define regBIF_CFG_DEV2_EPF0_1_LANE_11_MARGINING_LANE_CNTL                                              0x3fff80900121
29137 #define regBIF_CFG_DEV2_EPF0_1_LANE_11_MARGINING_LANE_CNTL_BASE_IDX                                     5
29138 #define regBIF_CFG_DEV2_EPF0_1_LANE_11_MARGINING_LANE_STATUS                                            0x3fff80900121
29139 #define regBIF_CFG_DEV2_EPF0_1_LANE_11_MARGINING_LANE_STATUS_BASE_IDX                                   5
29140 #define regBIF_CFG_DEV2_EPF0_1_LANE_12_MARGINING_LANE_CNTL                                              0x3fff80900122
29141 #define regBIF_CFG_DEV2_EPF0_1_LANE_12_MARGINING_LANE_CNTL_BASE_IDX                                     5
29142 #define regBIF_CFG_DEV2_EPF0_1_LANE_12_MARGINING_LANE_STATUS                                            0x3fff80900122
29143 #define regBIF_CFG_DEV2_EPF0_1_LANE_12_MARGINING_LANE_STATUS_BASE_IDX                                   5
29144 #define regBIF_CFG_DEV2_EPF0_1_LANE_13_MARGINING_LANE_CNTL                                              0x3fff80900123
29145 #define regBIF_CFG_DEV2_EPF0_1_LANE_13_MARGINING_LANE_CNTL_BASE_IDX                                     5
29146 #define regBIF_CFG_DEV2_EPF0_1_LANE_13_MARGINING_LANE_STATUS                                            0x3fff80900123
29147 #define regBIF_CFG_DEV2_EPF0_1_LANE_13_MARGINING_LANE_STATUS_BASE_IDX                                   5
29148 #define regBIF_CFG_DEV2_EPF0_1_LANE_14_MARGINING_LANE_CNTL                                              0x3fff80900124
29149 #define regBIF_CFG_DEV2_EPF0_1_LANE_14_MARGINING_LANE_CNTL_BASE_IDX                                     5
29150 #define regBIF_CFG_DEV2_EPF0_1_LANE_14_MARGINING_LANE_STATUS                                            0x3fff80900124
29151 #define regBIF_CFG_DEV2_EPF0_1_LANE_14_MARGINING_LANE_STATUS_BASE_IDX                                   5
29152 #define regBIF_CFG_DEV2_EPF0_1_LANE_15_MARGINING_LANE_CNTL                                              0x3fff80900125
29153 #define regBIF_CFG_DEV2_EPF0_1_LANE_15_MARGINING_LANE_CNTL_BASE_IDX                                     5
29154 #define regBIF_CFG_DEV2_EPF0_1_LANE_15_MARGINING_LANE_STATUS                                            0x3fff80900125
29155 #define regBIF_CFG_DEV2_EPF0_1_LANE_15_MARGINING_LANE_STATUS_BASE_IDX                                   5
29156 
29157 
29158 // addressBlock: nbio_nbif0_bif_cfg_dev2_epf1_bifcfgdecp
29159 // base address: 0xfffe12501000
29160 #define regBIF_CFG_DEV2_EPF1_1_VENDOR_ID                                                                0x3fff80900400
29161 #define regBIF_CFG_DEV2_EPF1_1_VENDOR_ID_BASE_IDX                                                       5
29162 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_ID                                                                0x3fff80900400
29163 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_ID_BASE_IDX                                                       5
29164 #define regBIF_CFG_DEV2_EPF1_1_COMMAND                                                                  0x3fff80900401
29165 #define regBIF_CFG_DEV2_EPF1_1_COMMAND_BASE_IDX                                                         5
29166 #define regBIF_CFG_DEV2_EPF1_1_STATUS                                                                   0x3fff80900401
29167 #define regBIF_CFG_DEV2_EPF1_1_STATUS_BASE_IDX                                                          5
29168 #define regBIF_CFG_DEV2_EPF1_1_REVISION_ID                                                              0x3fff80900402
29169 #define regBIF_CFG_DEV2_EPF1_1_REVISION_ID_BASE_IDX                                                     5
29170 #define regBIF_CFG_DEV2_EPF1_1_PROG_INTERFACE                                                           0x3fff80900402
29171 #define regBIF_CFG_DEV2_EPF1_1_PROG_INTERFACE_BASE_IDX                                                  5
29172 #define regBIF_CFG_DEV2_EPF1_1_SUB_CLASS                                                                0x3fff80900402
29173 #define regBIF_CFG_DEV2_EPF1_1_SUB_CLASS_BASE_IDX                                                       5
29174 #define regBIF_CFG_DEV2_EPF1_1_BASE_CLASS                                                               0x3fff80900402
29175 #define regBIF_CFG_DEV2_EPF1_1_BASE_CLASS_BASE_IDX                                                      5
29176 #define regBIF_CFG_DEV2_EPF1_1_CACHE_LINE                                                               0x3fff80900403
29177 #define regBIF_CFG_DEV2_EPF1_1_CACHE_LINE_BASE_IDX                                                      5
29178 #define regBIF_CFG_DEV2_EPF1_1_LATENCY                                                                  0x3fff80900403
29179 #define regBIF_CFG_DEV2_EPF1_1_LATENCY_BASE_IDX                                                         5
29180 #define regBIF_CFG_DEV2_EPF1_1_HEADER                                                                   0x3fff80900403
29181 #define regBIF_CFG_DEV2_EPF1_1_HEADER_BASE_IDX                                                          5
29182 #define regBIF_CFG_DEV2_EPF1_1_BIST                                                                     0x3fff80900403
29183 #define regBIF_CFG_DEV2_EPF1_1_BIST_BASE_IDX                                                            5
29184 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_1                                                              0x3fff80900404
29185 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_1_BASE_IDX                                                     5
29186 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_2                                                              0x3fff80900405
29187 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_2_BASE_IDX                                                     5
29188 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_3                                                              0x3fff80900406
29189 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_3_BASE_IDX                                                     5
29190 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_4                                                              0x3fff80900407
29191 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_4_BASE_IDX                                                     5
29192 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_5                                                              0x3fff80900408
29193 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_5_BASE_IDX                                                     5
29194 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_6                                                              0x3fff80900409
29195 #define regBIF_CFG_DEV2_EPF1_1_BASE_ADDR_6_BASE_IDX                                                     5
29196 #define regBIF_CFG_DEV2_EPF1_1_CARDBUS_CIS_PTR                                                          0x3fff8090040a
29197 #define regBIF_CFG_DEV2_EPF1_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
29198 #define regBIF_CFG_DEV2_EPF1_1_ADAPTER_ID                                                               0x3fff8090040b
29199 #define regBIF_CFG_DEV2_EPF1_1_ADAPTER_ID_BASE_IDX                                                      5
29200 #define regBIF_CFG_DEV2_EPF1_1_ROM_BASE_ADDR                                                            0x3fff8090040c
29201 #define regBIF_CFG_DEV2_EPF1_1_ROM_BASE_ADDR_BASE_IDX                                                   5
29202 #define regBIF_CFG_DEV2_EPF1_1_CAP_PTR                                                                  0x3fff8090040d
29203 #define regBIF_CFG_DEV2_EPF1_1_CAP_PTR_BASE_IDX                                                         5
29204 #define regBIF_CFG_DEV2_EPF1_1_INTERRUPT_LINE                                                           0x3fff8090040f
29205 #define regBIF_CFG_DEV2_EPF1_1_INTERRUPT_LINE_BASE_IDX                                                  5
29206 #define regBIF_CFG_DEV2_EPF1_1_INTERRUPT_PIN                                                            0x3fff8090040f
29207 #define regBIF_CFG_DEV2_EPF1_1_INTERRUPT_PIN_BASE_IDX                                                   5
29208 #define regBIF_CFG_DEV2_EPF1_1_MIN_GRANT                                                                0x3fff8090040f
29209 #define regBIF_CFG_DEV2_EPF1_1_MIN_GRANT_BASE_IDX                                                       5
29210 #define regBIF_CFG_DEV2_EPF1_1_MAX_LATENCY                                                              0x3fff8090040f
29211 #define regBIF_CFG_DEV2_EPF1_1_MAX_LATENCY_BASE_IDX                                                     5
29212 #define regBIF_CFG_DEV2_EPF1_1_VENDOR_CAP_LIST                                                          0x3fff80900412
29213 #define regBIF_CFG_DEV2_EPF1_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
29214 #define regBIF_CFG_DEV2_EPF1_1_ADAPTER_ID_W                                                             0x3fff80900413
29215 #define regBIF_CFG_DEV2_EPF1_1_ADAPTER_ID_W_BASE_IDX                                                    5
29216 #define regBIF_CFG_DEV2_EPF1_1_PMI_CAP_LIST                                                             0x3fff80900414
29217 #define regBIF_CFG_DEV2_EPF1_1_PMI_CAP_LIST_BASE_IDX                                                    5
29218 #define regBIF_CFG_DEV2_EPF1_1_PMI_CAP                                                                  0x3fff80900414
29219 #define regBIF_CFG_DEV2_EPF1_1_PMI_CAP_BASE_IDX                                                         5
29220 #define regBIF_CFG_DEV2_EPF1_1_PMI_STATUS_CNTL                                                          0x3fff80900415
29221 #define regBIF_CFG_DEV2_EPF1_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
29222 #define regBIF_CFG_DEV2_EPF1_1_SBRN                                                                     0x3fff80900418
29223 #define regBIF_CFG_DEV2_EPF1_1_SBRN_BASE_IDX                                                            5
29224 #define regBIF_CFG_DEV2_EPF1_1_FLADJ                                                                    0x3fff80900418
29225 #define regBIF_CFG_DEV2_EPF1_1_FLADJ_BASE_IDX                                                           5
29226 #define regBIF_CFG_DEV2_EPF1_1_DBESL_DBESLD                                                             0x3fff80900418
29227 #define regBIF_CFG_DEV2_EPF1_1_DBESL_DBESLD_BASE_IDX                                                    5
29228 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CAP_LIST                                                            0x3fff80900419
29229 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CAP_LIST_BASE_IDX                                                   5
29230 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CAP                                                                 0x3fff80900419
29231 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CAP_BASE_IDX                                                        5
29232 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CAP                                                               0x3fff8090041a
29233 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CAP_BASE_IDX                                                      5
29234 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CNTL                                                              0x3fff8090041b
29235 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CNTL_BASE_IDX                                                     5
29236 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_STATUS                                                            0x3fff8090041b
29237 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_STATUS_BASE_IDX                                                   5
29238 #define regBIF_CFG_DEV2_EPF1_1_LINK_CAP                                                                 0x3fff8090041c
29239 #define regBIF_CFG_DEV2_EPF1_1_LINK_CAP_BASE_IDX                                                        5
29240 #define regBIF_CFG_DEV2_EPF1_1_LINK_CNTL                                                                0x3fff8090041d
29241 #define regBIF_CFG_DEV2_EPF1_1_LINK_CNTL_BASE_IDX                                                       5
29242 #define regBIF_CFG_DEV2_EPF1_1_LINK_STATUS                                                              0x3fff8090041d
29243 #define regBIF_CFG_DEV2_EPF1_1_LINK_STATUS_BASE_IDX                                                     5
29244 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CAP2                                                              0x3fff80900422
29245 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CAP2_BASE_IDX                                                     5
29246 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CNTL2                                                             0x3fff80900423
29247 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_CNTL2_BASE_IDX                                                    5
29248 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_STATUS2                                                           0x3fff80900423
29249 #define regBIF_CFG_DEV2_EPF1_1_DEVICE_STATUS2_BASE_IDX                                                  5
29250 #define regBIF_CFG_DEV2_EPF1_1_LINK_CAP2                                                                0x3fff80900424
29251 #define regBIF_CFG_DEV2_EPF1_1_LINK_CAP2_BASE_IDX                                                       5
29252 #define regBIF_CFG_DEV2_EPF1_1_LINK_CNTL2                                                               0x3fff80900425
29253 #define regBIF_CFG_DEV2_EPF1_1_LINK_CNTL2_BASE_IDX                                                      5
29254 #define regBIF_CFG_DEV2_EPF1_1_LINK_STATUS2                                                             0x3fff80900425
29255 #define regBIF_CFG_DEV2_EPF1_1_LINK_STATUS2_BASE_IDX                                                    5
29256 #define regBIF_CFG_DEV2_EPF1_1_MSI_CAP_LIST                                                             0x3fff80900428
29257 #define regBIF_CFG_DEV2_EPF1_1_MSI_CAP_LIST_BASE_IDX                                                    5
29258 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_CNTL                                                             0x3fff80900428
29259 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_CNTL_BASE_IDX                                                    5
29260 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_ADDR_LO                                                          0x3fff80900429
29261 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
29262 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_ADDR_HI                                                          0x3fff8090042a
29263 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
29264 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_DATA                                                             0x3fff8090042a
29265 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_DATA_BASE_IDX                                                    5
29266 #define regBIF_CFG_DEV2_EPF1_1_MSI_EXT_MSG_DATA                                                         0x3fff8090042a
29267 #define regBIF_CFG_DEV2_EPF1_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
29268 #define regBIF_CFG_DEV2_EPF1_1_MSI_MASK                                                                 0x3fff8090042b
29269 #define regBIF_CFG_DEV2_EPF1_1_MSI_MASK_BASE_IDX                                                        5
29270 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_DATA_64                                                          0x3fff8090042b
29271 #define regBIF_CFG_DEV2_EPF1_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
29272 #define regBIF_CFG_DEV2_EPF1_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8090042b
29273 #define regBIF_CFG_DEV2_EPF1_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
29274 #define regBIF_CFG_DEV2_EPF1_1_MSI_MASK_64                                                              0x3fff8090042c
29275 #define regBIF_CFG_DEV2_EPF1_1_MSI_MASK_64_BASE_IDX                                                     5
29276 #define regBIF_CFG_DEV2_EPF1_1_MSI_PENDING                                                              0x3fff8090042c
29277 #define regBIF_CFG_DEV2_EPF1_1_MSI_PENDING_BASE_IDX                                                     5
29278 #define regBIF_CFG_DEV2_EPF1_1_MSI_PENDING_64                                                           0x3fff8090042d
29279 #define regBIF_CFG_DEV2_EPF1_1_MSI_PENDING_64_BASE_IDX                                                  5
29280 #define regBIF_CFG_DEV2_EPF1_1_MSIX_CAP_LIST                                                            0x3fff80900430
29281 #define regBIF_CFG_DEV2_EPF1_1_MSIX_CAP_LIST_BASE_IDX                                                   5
29282 #define regBIF_CFG_DEV2_EPF1_1_MSIX_MSG_CNTL                                                            0x3fff80900430
29283 #define regBIF_CFG_DEV2_EPF1_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
29284 #define regBIF_CFG_DEV2_EPF1_1_MSIX_TABLE                                                               0x3fff80900431
29285 #define regBIF_CFG_DEV2_EPF1_1_MSIX_TABLE_BASE_IDX                                                      5
29286 #define regBIF_CFG_DEV2_EPF1_1_MSIX_PBA                                                                 0x3fff80900432
29287 #define regBIF_CFG_DEV2_EPF1_1_MSIX_PBA_BASE_IDX                                                        5
29288 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80900440
29289 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
29290 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80900441
29291 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
29292 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80900442
29293 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
29294 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80900443
29295 #define regBIF_CFG_DEV2_EPF1_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
29296 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80900454
29297 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
29298 #define regBIF_CFG_DEV2_EPF1_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80900455
29299 #define regBIF_CFG_DEV2_EPF1_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
29300 #define regBIF_CFG_DEV2_EPF1_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80900456
29301 #define regBIF_CFG_DEV2_EPF1_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
29302 #define regBIF_CFG_DEV2_EPF1_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80900457
29303 #define regBIF_CFG_DEV2_EPF1_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
29304 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80900458
29305 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
29306 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CORR_ERR_MASK                                                       0x3fff80900459
29307 #define regBIF_CFG_DEV2_EPF1_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
29308 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8090045a
29309 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
29310 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG0                                                            0x3fff8090045b
29311 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
29312 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG1                                                            0x3fff8090045c
29313 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
29314 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG2                                                            0x3fff8090045d
29315 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
29316 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG3                                                            0x3fff8090045e
29317 #define regBIF_CFG_DEV2_EPF1_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
29318 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80900462
29319 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
29320 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80900463
29321 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
29322 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80900464
29323 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
29324 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80900465
29325 #define regBIF_CFG_DEV2_EPF1_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
29326 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80900480
29327 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
29328 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR1_CAP                                                            0x3fff80900481
29329 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
29330 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR1_CNTL                                                           0x3fff80900482
29331 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
29332 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR2_CAP                                                            0x3fff80900483
29333 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
29334 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR2_CNTL                                                           0x3fff80900484
29335 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
29336 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR3_CAP                                                            0x3fff80900485
29337 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
29338 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR3_CNTL                                                           0x3fff80900486
29339 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
29340 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR4_CAP                                                            0x3fff80900487
29341 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
29342 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR4_CNTL                                                           0x3fff80900488
29343 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
29344 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR5_CAP                                                            0x3fff80900489
29345 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
29346 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR5_CNTL                                                           0x3fff8090048a
29347 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
29348 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR6_CAP                                                            0x3fff8090048b
29349 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
29350 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR6_CNTL                                                           0x3fff8090048c
29351 #define regBIF_CFG_DEV2_EPF1_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
29352 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80900490
29353 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
29354 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80900491
29355 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
29356 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80900492
29357 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
29358 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80900493
29359 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
29360 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80900494
29361 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
29362 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_CAP                                                             0x3fff80900495
29363 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_CAP_BASE_IDX                                                    5
29364 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80900496
29365 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
29366 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_STATUS                                                          0x3fff80900497
29367 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
29368 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_CNTL                                                            0x3fff80900497
29369 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
29370 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80900498
29371 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
29372 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80900498
29373 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
29374 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80900498
29375 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
29376 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80900498
29377 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
29378 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80900499
29379 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
29380 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80900499
29381 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
29382 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80900499
29383 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
29384 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80900499
29385 #define regBIF_CFG_DEV2_EPF1_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
29386 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff809004a8
29387 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
29388 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ACS_CAP                                                             0x3fff809004a9
29389 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ACS_CAP_BASE_IDX                                                    5
29390 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ACS_CNTL                                                            0x3fff809004a9
29391 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
29392 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff809004b4
29393 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
29394 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PASID_CAP                                                           0x3fff809004b5
29395 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PASID_CAP_BASE_IDX                                                  5
29396 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PASID_CNTL                                                          0x3fff809004b5
29397 #define regBIF_CFG_DEV2_EPF1_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
29398 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff809004ca
29399 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
29400 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ARI_CAP                                                             0x3fff809004cb
29401 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ARI_CAP_BASE_IDX                                                    5
29402 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ARI_CNTL                                                            0x3fff809004cb
29403 #define regBIF_CFG_DEV2_EPF1_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
29404 
29405 
29406 // addressBlock: nbio_nbif0_bif_cfg_dev2_epf2_bifcfgdecp
29407 // base address: 0xfffe12502000
29408 #define regBIF_CFG_DEV2_EPF2_1_VENDOR_ID                                                                0x3fff80900800
29409 #define regBIF_CFG_DEV2_EPF2_1_VENDOR_ID_BASE_IDX                                                       5
29410 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_ID                                                                0x3fff80900800
29411 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_ID_BASE_IDX                                                       5
29412 #define regBIF_CFG_DEV2_EPF2_1_COMMAND                                                                  0x3fff80900801
29413 #define regBIF_CFG_DEV2_EPF2_1_COMMAND_BASE_IDX                                                         5
29414 #define regBIF_CFG_DEV2_EPF2_1_STATUS                                                                   0x3fff80900801
29415 #define regBIF_CFG_DEV2_EPF2_1_STATUS_BASE_IDX                                                          5
29416 #define regBIF_CFG_DEV2_EPF2_1_REVISION_ID                                                              0x3fff80900802
29417 #define regBIF_CFG_DEV2_EPF2_1_REVISION_ID_BASE_IDX                                                     5
29418 #define regBIF_CFG_DEV2_EPF2_1_PROG_INTERFACE                                                           0x3fff80900802
29419 #define regBIF_CFG_DEV2_EPF2_1_PROG_INTERFACE_BASE_IDX                                                  5
29420 #define regBIF_CFG_DEV2_EPF2_1_SUB_CLASS                                                                0x3fff80900802
29421 #define regBIF_CFG_DEV2_EPF2_1_SUB_CLASS_BASE_IDX                                                       5
29422 #define regBIF_CFG_DEV2_EPF2_1_BASE_CLASS                                                               0x3fff80900802
29423 #define regBIF_CFG_DEV2_EPF2_1_BASE_CLASS_BASE_IDX                                                      5
29424 #define regBIF_CFG_DEV2_EPF2_1_CACHE_LINE                                                               0x3fff80900803
29425 #define regBIF_CFG_DEV2_EPF2_1_CACHE_LINE_BASE_IDX                                                      5
29426 #define regBIF_CFG_DEV2_EPF2_1_LATENCY                                                                  0x3fff80900803
29427 #define regBIF_CFG_DEV2_EPF2_1_LATENCY_BASE_IDX                                                         5
29428 #define regBIF_CFG_DEV2_EPF2_1_HEADER                                                                   0x3fff80900803
29429 #define regBIF_CFG_DEV2_EPF2_1_HEADER_BASE_IDX                                                          5
29430 #define regBIF_CFG_DEV2_EPF2_1_BIST                                                                     0x3fff80900803
29431 #define regBIF_CFG_DEV2_EPF2_1_BIST_BASE_IDX                                                            5
29432 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_1                                                              0x3fff80900804
29433 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_1_BASE_IDX                                                     5
29434 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_2                                                              0x3fff80900805
29435 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_2_BASE_IDX                                                     5
29436 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_3                                                              0x3fff80900806
29437 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_3_BASE_IDX                                                     5
29438 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_4                                                              0x3fff80900807
29439 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_4_BASE_IDX                                                     5
29440 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_5                                                              0x3fff80900808
29441 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_5_BASE_IDX                                                     5
29442 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_6                                                              0x3fff80900809
29443 #define regBIF_CFG_DEV2_EPF2_1_BASE_ADDR_6_BASE_IDX                                                     5
29444 #define regBIF_CFG_DEV2_EPF2_1_CARDBUS_CIS_PTR                                                          0x3fff8090080a
29445 #define regBIF_CFG_DEV2_EPF2_1_CARDBUS_CIS_PTR_BASE_IDX                                                 5
29446 #define regBIF_CFG_DEV2_EPF2_1_ADAPTER_ID                                                               0x3fff8090080b
29447 #define regBIF_CFG_DEV2_EPF2_1_ADAPTER_ID_BASE_IDX                                                      5
29448 #define regBIF_CFG_DEV2_EPF2_1_ROM_BASE_ADDR                                                            0x3fff8090080c
29449 #define regBIF_CFG_DEV2_EPF2_1_ROM_BASE_ADDR_BASE_IDX                                                   5
29450 #define regBIF_CFG_DEV2_EPF2_1_CAP_PTR                                                                  0x3fff8090080d
29451 #define regBIF_CFG_DEV2_EPF2_1_CAP_PTR_BASE_IDX                                                         5
29452 #define regBIF_CFG_DEV2_EPF2_1_INTERRUPT_LINE                                                           0x3fff8090080f
29453 #define regBIF_CFG_DEV2_EPF2_1_INTERRUPT_LINE_BASE_IDX                                                  5
29454 #define regBIF_CFG_DEV2_EPF2_1_INTERRUPT_PIN                                                            0x3fff8090080f
29455 #define regBIF_CFG_DEV2_EPF2_1_INTERRUPT_PIN_BASE_IDX                                                   5
29456 #define regBIF_CFG_DEV2_EPF2_1_MIN_GRANT                                                                0x3fff8090080f
29457 #define regBIF_CFG_DEV2_EPF2_1_MIN_GRANT_BASE_IDX                                                       5
29458 #define regBIF_CFG_DEV2_EPF2_1_MAX_LATENCY                                                              0x3fff8090080f
29459 #define regBIF_CFG_DEV2_EPF2_1_MAX_LATENCY_BASE_IDX                                                     5
29460 #define regBIF_CFG_DEV2_EPF2_1_VENDOR_CAP_LIST                                                          0x3fff80900812
29461 #define regBIF_CFG_DEV2_EPF2_1_VENDOR_CAP_LIST_BASE_IDX                                                 5
29462 #define regBIF_CFG_DEV2_EPF2_1_ADAPTER_ID_W                                                             0x3fff80900813
29463 #define regBIF_CFG_DEV2_EPF2_1_ADAPTER_ID_W_BASE_IDX                                                    5
29464 #define regBIF_CFG_DEV2_EPF2_1_PMI_CAP_LIST                                                             0x3fff80900814
29465 #define regBIF_CFG_DEV2_EPF2_1_PMI_CAP_LIST_BASE_IDX                                                    5
29466 #define regBIF_CFG_DEV2_EPF2_1_PMI_CAP                                                                  0x3fff80900814
29467 #define regBIF_CFG_DEV2_EPF2_1_PMI_CAP_BASE_IDX                                                         5
29468 #define regBIF_CFG_DEV2_EPF2_1_PMI_STATUS_CNTL                                                          0x3fff80900815
29469 #define regBIF_CFG_DEV2_EPF2_1_PMI_STATUS_CNTL_BASE_IDX                                                 5
29470 #define regBIF_CFG_DEV2_EPF2_1_SBRN                                                                     0x3fff80900818
29471 #define regBIF_CFG_DEV2_EPF2_1_SBRN_BASE_IDX                                                            5
29472 #define regBIF_CFG_DEV2_EPF2_1_FLADJ                                                                    0x3fff80900818
29473 #define regBIF_CFG_DEV2_EPF2_1_FLADJ_BASE_IDX                                                           5
29474 #define regBIF_CFG_DEV2_EPF2_1_DBESL_DBESLD                                                             0x3fff80900818
29475 #define regBIF_CFG_DEV2_EPF2_1_DBESL_DBESLD_BASE_IDX                                                    5
29476 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CAP_LIST                                                            0x3fff80900819
29477 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CAP_LIST_BASE_IDX                                                   5
29478 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CAP                                                                 0x3fff80900819
29479 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CAP_BASE_IDX                                                        5
29480 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CAP                                                               0x3fff8090081a
29481 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CAP_BASE_IDX                                                      5
29482 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CNTL                                                              0x3fff8090081b
29483 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CNTL_BASE_IDX                                                     5
29484 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_STATUS                                                            0x3fff8090081b
29485 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_STATUS_BASE_IDX                                                   5
29486 #define regBIF_CFG_DEV2_EPF2_1_LINK_CAP                                                                 0x3fff8090081c
29487 #define regBIF_CFG_DEV2_EPF2_1_LINK_CAP_BASE_IDX                                                        5
29488 #define regBIF_CFG_DEV2_EPF2_1_LINK_CNTL                                                                0x3fff8090081d
29489 #define regBIF_CFG_DEV2_EPF2_1_LINK_CNTL_BASE_IDX                                                       5
29490 #define regBIF_CFG_DEV2_EPF2_1_LINK_STATUS                                                              0x3fff8090081d
29491 #define regBIF_CFG_DEV2_EPF2_1_LINK_STATUS_BASE_IDX                                                     5
29492 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CAP2                                                              0x3fff80900822
29493 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CAP2_BASE_IDX                                                     5
29494 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CNTL2                                                             0x3fff80900823
29495 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_CNTL2_BASE_IDX                                                    5
29496 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_STATUS2                                                           0x3fff80900823
29497 #define regBIF_CFG_DEV2_EPF2_1_DEVICE_STATUS2_BASE_IDX                                                  5
29498 #define regBIF_CFG_DEV2_EPF2_1_LINK_CAP2                                                                0x3fff80900824
29499 #define regBIF_CFG_DEV2_EPF2_1_LINK_CAP2_BASE_IDX                                                       5
29500 #define regBIF_CFG_DEV2_EPF2_1_LINK_CNTL2                                                               0x3fff80900825
29501 #define regBIF_CFG_DEV2_EPF2_1_LINK_CNTL2_BASE_IDX                                                      5
29502 #define regBIF_CFG_DEV2_EPF2_1_LINK_STATUS2                                                             0x3fff80900825
29503 #define regBIF_CFG_DEV2_EPF2_1_LINK_STATUS2_BASE_IDX                                                    5
29504 #define regBIF_CFG_DEV2_EPF2_1_MSI_CAP_LIST                                                             0x3fff80900828
29505 #define regBIF_CFG_DEV2_EPF2_1_MSI_CAP_LIST_BASE_IDX                                                    5
29506 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_CNTL                                                             0x3fff80900828
29507 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_CNTL_BASE_IDX                                                    5
29508 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_ADDR_LO                                                          0x3fff80900829
29509 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_ADDR_LO_BASE_IDX                                                 5
29510 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_ADDR_HI                                                          0x3fff8090082a
29511 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_ADDR_HI_BASE_IDX                                                 5
29512 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_DATA                                                             0x3fff8090082a
29513 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_DATA_BASE_IDX                                                    5
29514 #define regBIF_CFG_DEV2_EPF2_1_MSI_EXT_MSG_DATA                                                         0x3fff8090082a
29515 #define regBIF_CFG_DEV2_EPF2_1_MSI_EXT_MSG_DATA_BASE_IDX                                                5
29516 #define regBIF_CFG_DEV2_EPF2_1_MSI_MASK                                                                 0x3fff8090082b
29517 #define regBIF_CFG_DEV2_EPF2_1_MSI_MASK_BASE_IDX                                                        5
29518 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_DATA_64                                                          0x3fff8090082b
29519 #define regBIF_CFG_DEV2_EPF2_1_MSI_MSG_DATA_64_BASE_IDX                                                 5
29520 #define regBIF_CFG_DEV2_EPF2_1_MSI_EXT_MSG_DATA_64                                                      0x3fff8090082b
29521 #define regBIF_CFG_DEV2_EPF2_1_MSI_EXT_MSG_DATA_64_BASE_IDX                                             5
29522 #define regBIF_CFG_DEV2_EPF2_1_MSI_MASK_64                                                              0x3fff8090082c
29523 #define regBIF_CFG_DEV2_EPF2_1_MSI_MASK_64_BASE_IDX                                                     5
29524 #define regBIF_CFG_DEV2_EPF2_1_MSI_PENDING                                                              0x3fff8090082c
29525 #define regBIF_CFG_DEV2_EPF2_1_MSI_PENDING_BASE_IDX                                                     5
29526 #define regBIF_CFG_DEV2_EPF2_1_MSI_PENDING_64                                                           0x3fff8090082d
29527 #define regBIF_CFG_DEV2_EPF2_1_MSI_PENDING_64_BASE_IDX                                                  5
29528 #define regBIF_CFG_DEV2_EPF2_1_MSIX_CAP_LIST                                                            0x3fff80900830
29529 #define regBIF_CFG_DEV2_EPF2_1_MSIX_CAP_LIST_BASE_IDX                                                   5
29530 #define regBIF_CFG_DEV2_EPF2_1_MSIX_MSG_CNTL                                                            0x3fff80900830
29531 #define regBIF_CFG_DEV2_EPF2_1_MSIX_MSG_CNTL_BASE_IDX                                                   5
29532 #define regBIF_CFG_DEV2_EPF2_1_MSIX_TABLE                                                               0x3fff80900831
29533 #define regBIF_CFG_DEV2_EPF2_1_MSIX_TABLE_BASE_IDX                                                      5
29534 #define regBIF_CFG_DEV2_EPF2_1_MSIX_PBA                                                                 0x3fff80900832
29535 #define regBIF_CFG_DEV2_EPF2_1_MSIX_PBA_BASE_IDX                                                        5
29536 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST                                        0x3fff80900840
29537 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC_ENH_CAP_LIST_BASE_IDX                               5
29538 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC_HDR                                                 0x3fff80900841
29539 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC_HDR_BASE_IDX                                        5
29540 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC1                                                    0x3fff80900842
29541 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC1_BASE_IDX                                           5
29542 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC2                                                    0x3fff80900843
29543 #define regBIF_CFG_DEV2_EPF2_1_PCIE_VENDOR_SPECIFIC2_BASE_IDX                                           5
29544 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST                                            0x3fff80900854
29545 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ADV_ERR_RPT_ENH_CAP_LIST_BASE_IDX                                   5
29546 #define regBIF_CFG_DEV2_EPF2_1_PCIE_UNCORR_ERR_STATUS                                                   0x3fff80900855
29547 #define regBIF_CFG_DEV2_EPF2_1_PCIE_UNCORR_ERR_STATUS_BASE_IDX                                          5
29548 #define regBIF_CFG_DEV2_EPF2_1_PCIE_UNCORR_ERR_MASK                                                     0x3fff80900856
29549 #define regBIF_CFG_DEV2_EPF2_1_PCIE_UNCORR_ERR_MASK_BASE_IDX                                            5
29550 #define regBIF_CFG_DEV2_EPF2_1_PCIE_UNCORR_ERR_SEVERITY                                                 0x3fff80900857
29551 #define regBIF_CFG_DEV2_EPF2_1_PCIE_UNCORR_ERR_SEVERITY_BASE_IDX                                        5
29552 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CORR_ERR_STATUS                                                     0x3fff80900858
29553 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CORR_ERR_STATUS_BASE_IDX                                            5
29554 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CORR_ERR_MASK                                                       0x3fff80900859
29555 #define regBIF_CFG_DEV2_EPF2_1_PCIE_CORR_ERR_MASK_BASE_IDX                                              5
29556 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ADV_ERR_CAP_CNTL                                                    0x3fff8090085a
29557 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ADV_ERR_CAP_CNTL_BASE_IDX                                           5
29558 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG0                                                            0x3fff8090085b
29559 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG0_BASE_IDX                                                   5
29560 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG1                                                            0x3fff8090085c
29561 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG1_BASE_IDX                                                   5
29562 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG2                                                            0x3fff8090085d
29563 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG2_BASE_IDX                                                   5
29564 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG3                                                            0x3fff8090085e
29565 #define regBIF_CFG_DEV2_EPF2_1_PCIE_HDR_LOG3_BASE_IDX                                                   5
29566 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG0                                                     0x3fff80900862
29567 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG0_BASE_IDX                                            5
29568 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG1                                                     0x3fff80900863
29569 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG1_BASE_IDX                                            5
29570 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG2                                                     0x3fff80900864
29571 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG2_BASE_IDX                                            5
29572 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG3                                                     0x3fff80900865
29573 #define regBIF_CFG_DEV2_EPF2_1_PCIE_TLP_PREFIX_LOG3_BASE_IDX                                            5
29574 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR_ENH_CAP_LIST                                                    0x3fff80900880
29575 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR_ENH_CAP_LIST_BASE_IDX                                           5
29576 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR1_CAP                                                            0x3fff80900881
29577 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR1_CAP_BASE_IDX                                                   5
29578 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR1_CNTL                                                           0x3fff80900882
29579 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR1_CNTL_BASE_IDX                                                  5
29580 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR2_CAP                                                            0x3fff80900883
29581 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR2_CAP_BASE_IDX                                                   5
29582 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR2_CNTL                                                           0x3fff80900884
29583 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR2_CNTL_BASE_IDX                                                  5
29584 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR3_CAP                                                            0x3fff80900885
29585 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR3_CAP_BASE_IDX                                                   5
29586 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR3_CNTL                                                           0x3fff80900886
29587 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR3_CNTL_BASE_IDX                                                  5
29588 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR4_CAP                                                            0x3fff80900887
29589 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR4_CAP_BASE_IDX                                                   5
29590 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR4_CNTL                                                           0x3fff80900888
29591 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR4_CNTL_BASE_IDX                                                  5
29592 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR5_CAP                                                            0x3fff80900889
29593 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR5_CAP_BASE_IDX                                                   5
29594 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR5_CNTL                                                           0x3fff8090088a
29595 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR5_CNTL_BASE_IDX                                                  5
29596 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR6_CAP                                                            0x3fff8090088b
29597 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR6_CAP_BASE_IDX                                                   5
29598 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR6_CNTL                                                           0x3fff8090088c
29599 #define regBIF_CFG_DEV2_EPF2_1_PCIE_BAR6_CNTL_BASE_IDX                                                  5
29600 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_ENH_CAP_LIST                                             0x3fff80900890
29601 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_ENH_CAP_LIST_BASE_IDX                                    5
29602 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_DATA_SELECT                                              0x3fff80900891
29603 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_DATA_SELECT_BASE_IDX                                     5
29604 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_DATA                                                     0x3fff80900892
29605 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_DATA_BASE_IDX                                            5
29606 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_CAP                                                      0x3fff80900893
29607 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PWR_BUDGET_CAP_BASE_IDX                                             5
29608 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_ENH_CAP_LIST                                                    0x3fff80900894
29609 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_ENH_CAP_LIST_BASE_IDX                                           5
29610 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_CAP                                                             0x3fff80900895
29611 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_CAP_BASE_IDX                                                    5
29612 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_LATENCY_INDICATOR                                               0x3fff80900896
29613 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_LATENCY_INDICATOR_BASE_IDX                                      5
29614 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_STATUS                                                          0x3fff80900897
29615 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_STATUS_BASE_IDX                                                 5
29616 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_CNTL                                                            0x3fff80900897
29617 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_CNTL_BASE_IDX                                                   5
29618 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0                                            0x3fff80900898
29619 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_0_BASE_IDX                                   5
29620 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1                                            0x3fff80900898
29621 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_1_BASE_IDX                                   5
29622 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2                                            0x3fff80900898
29623 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_2_BASE_IDX                                   5
29624 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3                                            0x3fff80900898
29625 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_3_BASE_IDX                                   5
29626 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4                                            0x3fff80900899
29627 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_4_BASE_IDX                                   5
29628 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5                                            0x3fff80900899
29629 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_5_BASE_IDX                                   5
29630 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6                                            0x3fff80900899
29631 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_6_BASE_IDX                                   5
29632 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7                                            0x3fff80900899
29633 #define regBIF_CFG_DEV2_EPF2_1_PCIE_DPA_SUBSTATE_PWR_ALLOC_7_BASE_IDX                                   5
29634 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ACS_ENH_CAP_LIST                                                    0x3fff809008a8
29635 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ACS_ENH_CAP_LIST_BASE_IDX                                           5
29636 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ACS_CAP                                                             0x3fff809008a9
29637 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ACS_CAP_BASE_IDX                                                    5
29638 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ACS_CNTL                                                            0x3fff809008a9
29639 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ACS_CNTL_BASE_IDX                                                   5
29640 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PASID_ENH_CAP_LIST                                                  0x3fff809008b4
29641 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PASID_ENH_CAP_LIST_BASE_IDX                                         5
29642 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PASID_CAP                                                           0x3fff809008b5
29643 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PASID_CAP_BASE_IDX                                                  5
29644 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PASID_CNTL                                                          0x3fff809008b5
29645 #define regBIF_CFG_DEV2_EPF2_1_PCIE_PASID_CNTL_BASE_IDX                                                 5
29646 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ARI_ENH_CAP_LIST                                                    0x3fff809008ca
29647 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ARI_ENH_CAP_LIST_BASE_IDX                                           5
29648 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ARI_CAP                                                             0x3fff809008cb
29649 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ARI_CAP_BASE_IDX                                                    5
29650 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ARI_CNTL                                                            0x3fff809008cb
29651 #define regBIF_CFG_DEV2_EPF2_1_PCIE_ARI_CNTL_BASE_IDX                                                   5
29652 
29653 
29654 #endif
29655