13f68c01bSZhan Liu /*
23f68c01bSZhan Liu  * Copyright 2018 Advanced Micro Devices, Inc.
33f68c01bSZhan Liu  *
43f68c01bSZhan Liu  * Permission is hereby granted, free of charge, to any person obtaining a
53f68c01bSZhan Liu  * copy of this software and associated documentation files (the "Software"),
63f68c01bSZhan Liu  * to deal in the Software without restriction, including without limitation
73f68c01bSZhan Liu  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
83f68c01bSZhan Liu  * and/or sell copies of the Software, and to permit persons to whom the
93f68c01bSZhan Liu  * Software is furnished to do so, subject to the following conditions:
103f68c01bSZhan Liu  *
113f68c01bSZhan Liu  * The above copyright notice and this permission notice shall be included in
123f68c01bSZhan Liu  * all copies or substantial portions of the Software.
133f68c01bSZhan Liu  *
143f68c01bSZhan Liu  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
153f68c01bSZhan Liu  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
163f68c01bSZhan Liu  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
173f68c01bSZhan Liu  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
183f68c01bSZhan Liu  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
193f68c01bSZhan Liu  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
203f68c01bSZhan Liu  * OTHER DEALINGS IN THE SOFTWARE.
213f68c01bSZhan Liu  *
223f68c01bSZhan Liu  * Authors: AMD
233f68c01bSZhan Liu  *
243f68c01bSZhan Liu  */
253f68c01bSZhan Liu 
263f68c01bSZhan Liu #include "dm_services.h"
273f68c01bSZhan Liu 
283f68c01bSZhan Liu #include "include/logger_interface.h"
293f68c01bSZhan Liu 
303f68c01bSZhan Liu #include "../dce110/irq_service_dce110.h"
31ee47b8dbSLiu Xi #include "irq_service_dcn201.h"
323f68c01bSZhan Liu 
333f68c01bSZhan Liu #include "dcn/dcn_2_0_3_offset.h"
343f68c01bSZhan Liu #include "dcn/dcn_2_0_3_sh_mask.h"
353f68c01bSZhan Liu 
363f68c01bSZhan Liu #include "cyan_skillfish_ip_offset.h"
373f68c01bSZhan Liu #include "soc15_hw_ip.h"
383f68c01bSZhan Liu #include "ivsrcid/dcn/irqsrcs_dcn_1_0.h"
393f68c01bSZhan Liu 
to_dal_irq_source_dcn201(struct irq_service * irq_service,uint32_t src_id,uint32_t ext_id)40*1706d9a4SArthur Grillo static enum dc_irq_source to_dal_irq_source_dcn201(
41ee47b8dbSLiu Xi 		struct irq_service *irq_service,
423f68c01bSZhan Liu 		uint32_t src_id,
433f68c01bSZhan Liu 		uint32_t ext_id)
443f68c01bSZhan Liu {
453f68c01bSZhan Liu 	switch (src_id) {
463f68c01bSZhan Liu 	case DCN_1_0__SRCID__DC_D1_OTG_VSTARTUP:
473f68c01bSZhan Liu 		return DC_IRQ_SOURCE_VBLANK1;
483f68c01bSZhan Liu 	case DCN_1_0__SRCID__DC_D2_OTG_VSTARTUP:
493f68c01bSZhan Liu 		return DC_IRQ_SOURCE_VBLANK2;
503f68c01bSZhan Liu 	case DCN_1_0__SRCID__OTG1_VERTICAL_INTERRUPT0_CONTROL:
513f68c01bSZhan Liu 		return DC_IRQ_SOURCE_DC1_VLINE0;
523f68c01bSZhan Liu 	case DCN_1_0__SRCID__OTG2_VERTICAL_INTERRUPT0_CONTROL:
533f68c01bSZhan Liu 		return DC_IRQ_SOURCE_DC2_VLINE0;
543f68c01bSZhan Liu 	case DCN_1_0__SRCID__HUBP0_FLIP_INTERRUPT:
553f68c01bSZhan Liu 		return DC_IRQ_SOURCE_PFLIP1;
563f68c01bSZhan Liu 	case DCN_1_0__SRCID__HUBP1_FLIP_INTERRUPT:
573f68c01bSZhan Liu 		return DC_IRQ_SOURCE_PFLIP2;
583f68c01bSZhan Liu 	case DCN_1_0__SRCID__OTG0_IHC_V_UPDATE_NO_LOCK_INTERRUPT:
593f68c01bSZhan Liu 		return DC_IRQ_SOURCE_VUPDATE1;
603f68c01bSZhan Liu 	case DCN_1_0__SRCID__OTG1_IHC_V_UPDATE_NO_LOCK_INTERRUPT:
613f68c01bSZhan Liu 		return DC_IRQ_SOURCE_VUPDATE2;
623f68c01bSZhan Liu 	case DCN_1_0__SRCID__DC_HPD1_INT:
633f68c01bSZhan Liu 		/* generic src_id for all HPD and HPDRX interrupts */
643f68c01bSZhan Liu 		switch (ext_id) {
653f68c01bSZhan Liu 		case DCN_1_0__CTXID__DC_HPD1_INT:
663f68c01bSZhan Liu 			return DC_IRQ_SOURCE_HPD1;
673f68c01bSZhan Liu 		case DCN_1_0__CTXID__DC_HPD2_INT:
683f68c01bSZhan Liu 			return DC_IRQ_SOURCE_HPD2;
693f68c01bSZhan Liu 		case DCN_1_0__CTXID__DC_HPD1_RX_INT:
703f68c01bSZhan Liu 			return DC_IRQ_SOURCE_HPD1RX;
713f68c01bSZhan Liu 		case DCN_1_0__CTXID__DC_HPD2_RX_INT:
723f68c01bSZhan Liu 			return DC_IRQ_SOURCE_HPD2RX;
733f68c01bSZhan Liu 		default:
743f68c01bSZhan Liu 			return DC_IRQ_SOURCE_INVALID;
753f68c01bSZhan Liu 		}
763f68c01bSZhan Liu 		break;
773f68c01bSZhan Liu 
783f68c01bSZhan Liu 	default:
793f68c01bSZhan Liu 		return DC_IRQ_SOURCE_INVALID;
803f68c01bSZhan Liu 	}
813f68c01bSZhan Liu }
823f68c01bSZhan Liu 
hpd_ack(struct irq_service * irq_service,const struct irq_source_info * info)833f68c01bSZhan Liu static bool hpd_ack(
843f68c01bSZhan Liu 	struct irq_service *irq_service,
853f68c01bSZhan Liu 	const struct irq_source_info *info)
863f68c01bSZhan Liu {
873f68c01bSZhan Liu 	uint32_t addr = info->status_reg;
883f68c01bSZhan Liu 	uint32_t value = dm_read_reg(irq_service->ctx, addr);
893f68c01bSZhan Liu 	uint32_t current_status =
903f68c01bSZhan Liu 		get_reg_field_value(
913f68c01bSZhan Liu 			value,
923f68c01bSZhan Liu 			HPD0_DC_HPD_INT_STATUS,
933f68c01bSZhan Liu 			DC_HPD_SENSE_DELAYED);
943f68c01bSZhan Liu 
953f68c01bSZhan Liu 	dal_irq_service_ack_generic(irq_service, info);
963f68c01bSZhan Liu 
973f68c01bSZhan Liu 	value = dm_read_reg(irq_service->ctx, info->enable_reg);
983f68c01bSZhan Liu 
993f68c01bSZhan Liu 	set_reg_field_value(
1003f68c01bSZhan Liu 		value,
1013f68c01bSZhan Liu 		current_status ? 0 : 1,
1023f68c01bSZhan Liu 		HPD0_DC_HPD_INT_CONTROL,
1033f68c01bSZhan Liu 		DC_HPD_INT_POLARITY);
1043f68c01bSZhan Liu 
1053f68c01bSZhan Liu 	dm_write_reg(irq_service->ctx, info->enable_reg, value);
1063f68c01bSZhan Liu 
1073f68c01bSZhan Liu 	return true;
1083f68c01bSZhan Liu }
1093f68c01bSZhan Liu 
1103f68c01bSZhan Liu static const struct irq_source_info_funcs hpd_irq_info_funcs = {
1113f68c01bSZhan Liu 	.set = NULL,
1123f68c01bSZhan Liu 	.ack = hpd_ack
1133f68c01bSZhan Liu };
1143f68c01bSZhan Liu 
1153f68c01bSZhan Liu static const struct irq_source_info_funcs hpd_rx_irq_info_funcs = {
1163f68c01bSZhan Liu 	.set = NULL,
1173f68c01bSZhan Liu 	.ack = NULL
1183f68c01bSZhan Liu };
1193f68c01bSZhan Liu 
1203f68c01bSZhan Liu static const struct irq_source_info_funcs pflip_irq_info_funcs = {
1213f68c01bSZhan Liu 	.set = NULL,
1223f68c01bSZhan Liu 	.ack = NULL
1233f68c01bSZhan Liu };
1243f68c01bSZhan Liu 
1253f68c01bSZhan Liu static const struct irq_source_info_funcs vblank_irq_info_funcs = {
1263f68c01bSZhan Liu 	.set = NULL,
1273f68c01bSZhan Liu 	.ack = NULL
1283f68c01bSZhan Liu };
1293f68c01bSZhan Liu 
1303f68c01bSZhan Liu static const struct irq_source_info_funcs vline0_irq_info_funcs = {
1313f68c01bSZhan Liu 	.set = NULL,
1323f68c01bSZhan Liu 	.ack = NULL
1333f68c01bSZhan Liu };
1343f68c01bSZhan Liu static const struct irq_source_info_funcs vupdate_no_lock_irq_info_funcs = {
1353f68c01bSZhan Liu 	.set = NULL,
1363f68c01bSZhan Liu 	.ack = NULL
1373f68c01bSZhan Liu };
1383f68c01bSZhan Liu 
1393f68c01bSZhan Liu #undef BASE_INNER
1403f68c01bSZhan Liu #define BASE_INNER(seg) DMU_BASE__INST0_SEG ## seg
1413f68c01bSZhan Liu 
1423f68c01bSZhan Liu #define BASE(seg) BASE_INNER(seg)
1433f68c01bSZhan Liu 
1443f68c01bSZhan Liu /* compile time expand base address. */
1453f68c01bSZhan Liu #define BASE(seg) \
1463f68c01bSZhan Liu 	BASE_INNER(seg)
1473f68c01bSZhan Liu 
1483f68c01bSZhan Liu #define SRI(reg_name, block, id)\
1493f68c01bSZhan Liu 	BASE(mm ## block ## id ## _ ## reg_name ## _BASE_IDX) + \
1503f68c01bSZhan Liu 					mm ## block ## id ## _ ## reg_name
1513f68c01bSZhan Liu 
1523f68c01bSZhan Liu #define IRQ_REG_ENTRY(block, reg_num, reg1, mask1, reg2, mask2)\
1533f68c01bSZhan Liu 	.enable_reg = SRI(reg1, block, reg_num),\
1543f68c01bSZhan Liu 	.enable_mask = \
1553f68c01bSZhan Liu 		block ## reg_num ## _ ## reg1 ## __ ## mask1 ## _MASK,\
1563f68c01bSZhan Liu 	.enable_value = {\
1573f68c01bSZhan Liu 		block ## reg_num ## _ ## reg1 ## __ ## mask1 ## _MASK,\
1583f68c01bSZhan Liu 		~block ## reg_num ## _ ## reg1 ## __ ## mask1 ## _MASK \
1593f68c01bSZhan Liu 	},\
1603f68c01bSZhan Liu 	.ack_reg = SRI(reg2, block, reg_num),\
1613f68c01bSZhan Liu 	.ack_mask = \
1623f68c01bSZhan Liu 		block ## reg_num ## _ ## reg2 ## __ ## mask2 ## _MASK,\
1633f68c01bSZhan Liu 	.ack_value = \
1643f68c01bSZhan Liu 		block ## reg_num ## _ ## reg2 ## __ ## mask2 ## _MASK \
1653f68c01bSZhan Liu 
1663f68c01bSZhan Liu #define hpd_int_entry(reg_num)\
1673f68c01bSZhan Liu 	[DC_IRQ_SOURCE_HPD1 + reg_num] = {\
1683f68c01bSZhan Liu 		IRQ_REG_ENTRY(HPD, reg_num,\
1693f68c01bSZhan Liu 			DC_HPD_INT_CONTROL, DC_HPD_INT_EN,\
1703f68c01bSZhan Liu 			DC_HPD_INT_CONTROL, DC_HPD_INT_ACK),\
1713f68c01bSZhan Liu 		.status_reg = SRI(DC_HPD_INT_STATUS, HPD, reg_num),\
1723f68c01bSZhan Liu 		.funcs = &hpd_irq_info_funcs\
1733f68c01bSZhan Liu 	}
1743f68c01bSZhan Liu 
1753f68c01bSZhan Liu #define hpd_rx_int_entry(reg_num)\
1763f68c01bSZhan Liu 	[DC_IRQ_SOURCE_HPD1RX + reg_num] = {\
1773f68c01bSZhan Liu 		IRQ_REG_ENTRY(HPD, reg_num,\
1783f68c01bSZhan Liu 			DC_HPD_INT_CONTROL, DC_HPD_RX_INT_EN,\
1793f68c01bSZhan Liu 			DC_HPD_INT_CONTROL, DC_HPD_RX_INT_ACK),\
1803f68c01bSZhan Liu 		.status_reg = SRI(DC_HPD_INT_STATUS, HPD, reg_num),\
1813f68c01bSZhan Liu 		.funcs = &hpd_rx_irq_info_funcs\
1823f68c01bSZhan Liu 	}
1833f68c01bSZhan Liu #define pflip_int_entry(reg_num)\
1843f68c01bSZhan Liu 	[DC_IRQ_SOURCE_PFLIP1 + reg_num] = {\
1853f68c01bSZhan Liu 		IRQ_REG_ENTRY(HUBPREQ, reg_num,\
1863f68c01bSZhan Liu 			DCSURF_SURFACE_FLIP_INTERRUPT, SURFACE_FLIP_INT_MASK,\
1873f68c01bSZhan Liu 			DCSURF_SURFACE_FLIP_INTERRUPT, SURFACE_FLIP_CLEAR),\
1883f68c01bSZhan Liu 		.funcs = &pflip_irq_info_funcs\
1893f68c01bSZhan Liu 	}
1903f68c01bSZhan Liu 
1913f68c01bSZhan Liu #define vupdate_int_entry(reg_num)\
1923f68c01bSZhan Liu 	[DC_IRQ_SOURCE_VUPDATE1 + reg_num] = {\
1933f68c01bSZhan Liu 		IRQ_REG_ENTRY(OTG, reg_num,\
1943f68c01bSZhan Liu 			OTG_GLOBAL_SYNC_STATUS, VUPDATE_INT_EN,\
1953f68c01bSZhan Liu 			OTG_GLOBAL_SYNC_STATUS, VUPDATE_EVENT_CLEAR),\
1963f68c01bSZhan Liu 		.funcs = &vblank_irq_info_funcs\
1973f68c01bSZhan Liu 	}
1983f68c01bSZhan Liu 
1993f68c01bSZhan Liu /* vupdate_no_lock_int_entry maps to DC_IRQ_SOURCE_VUPDATEx, to match semantic
2003f68c01bSZhan Liu  * of DCE's DC_IRQ_SOURCE_VUPDATEx.
2013f68c01bSZhan Liu  */
2023f68c01bSZhan Liu #define vupdate_no_lock_int_entry(reg_num)\
2033f68c01bSZhan Liu 	[DC_IRQ_SOURCE_VUPDATE1 + reg_num] = {\
2043f68c01bSZhan Liu 		IRQ_REG_ENTRY(OTG, reg_num,\
2053f68c01bSZhan Liu 			OTG_GLOBAL_SYNC_STATUS, VUPDATE_NO_LOCK_INT_EN,\
2063f68c01bSZhan Liu 			OTG_GLOBAL_SYNC_STATUS, VUPDATE_NO_LOCK_EVENT_CLEAR),\
2073f68c01bSZhan Liu 		.funcs = &vupdate_no_lock_irq_info_funcs\
2083f68c01bSZhan Liu 	}
2093f68c01bSZhan Liu #define vblank_int_entry(reg_num)\
2103f68c01bSZhan Liu 	[DC_IRQ_SOURCE_VBLANK1 + reg_num] = {\
2113f68c01bSZhan Liu 		IRQ_REG_ENTRY(OTG, reg_num,\
2123f68c01bSZhan Liu 			OTG_GLOBAL_SYNC_STATUS, VSTARTUP_INT_EN,\
2133f68c01bSZhan Liu 			OTG_GLOBAL_SYNC_STATUS, VSTARTUP_EVENT_CLEAR),\
2143f68c01bSZhan Liu 		.funcs = &vblank_irq_info_funcs\
2153f68c01bSZhan Liu 	}
2163f68c01bSZhan Liu 
2173f68c01bSZhan Liu #define vline0_int_entry(reg_num)\
2183f68c01bSZhan Liu 	[DC_IRQ_SOURCE_DC1_VLINE0 + reg_num] = {\
2193f68c01bSZhan Liu 		IRQ_REG_ENTRY(OTG, reg_num,\
2203f68c01bSZhan Liu 			OTG_VERTICAL_INTERRUPT0_CONTROL, OTG_VERTICAL_INTERRUPT0_INT_ENABLE,\
2213f68c01bSZhan Liu 			OTG_VERTICAL_INTERRUPT0_CONTROL, OTG_VERTICAL_INTERRUPT0_CLEAR),\
2223f68c01bSZhan Liu 		.funcs = &vline0_irq_info_funcs\
2233f68c01bSZhan Liu 	}
2243f68c01bSZhan Liu 
2253f68c01bSZhan Liu #define dummy_irq_entry() \
2263f68c01bSZhan Liu 	{\
2273f68c01bSZhan Liu 		.funcs = &dummy_irq_info_funcs\
2283f68c01bSZhan Liu 	}
2293f68c01bSZhan Liu 
2303f68c01bSZhan Liu #define i2c_int_entry(reg_num) \
2313f68c01bSZhan Liu 	[DC_IRQ_SOURCE_I2C_DDC ## reg_num] = dummy_irq_entry()
2323f68c01bSZhan Liu 
2333f68c01bSZhan Liu #define dp_sink_int_entry(reg_num) \
2343f68c01bSZhan Liu 	[DC_IRQ_SOURCE_DPSINK ## reg_num] = dummy_irq_entry()
2353f68c01bSZhan Liu 
2363f68c01bSZhan Liu #define gpio_pad_int_entry(reg_num) \
2373f68c01bSZhan Liu 	[DC_IRQ_SOURCE_GPIOPAD ## reg_num] = dummy_irq_entry()
2383f68c01bSZhan Liu 
2393f68c01bSZhan Liu #define dc_underflow_int_entry(reg_num) \
2403f68c01bSZhan Liu 	[DC_IRQ_SOURCE_DC ## reg_num ## UNDERFLOW] = dummy_irq_entry()
2413f68c01bSZhan Liu 
2423f68c01bSZhan Liu static const struct irq_source_info_funcs dummy_irq_info_funcs = {
2433f68c01bSZhan Liu 	.set = dal_irq_service_dummy_set,
2443f68c01bSZhan Liu 	.ack = dal_irq_service_dummy_ack
2453f68c01bSZhan Liu };
2463f68c01bSZhan Liu 
2473f68c01bSZhan Liu static const struct irq_source_info
2483f68c01bSZhan Liu irq_source_info_dcn201[DAL_IRQ_SOURCES_NUMBER] = {
2493f68c01bSZhan Liu 	[DC_IRQ_SOURCE_INVALID] = dummy_irq_entry(),
2503f68c01bSZhan Liu 	hpd_int_entry(0),
2513f68c01bSZhan Liu 	hpd_int_entry(1),
2523f68c01bSZhan Liu 	dummy_irq_entry(),
2533f68c01bSZhan Liu 	dummy_irq_entry(),
2543f68c01bSZhan Liu 	dummy_irq_entry(),
2553f68c01bSZhan Liu 	dummy_irq_entry(),
2563f68c01bSZhan Liu 	hpd_rx_int_entry(0),
2573f68c01bSZhan Liu 	hpd_rx_int_entry(1),
2583f68c01bSZhan Liu 	dummy_irq_entry(),
2593f68c01bSZhan Liu 	dummy_irq_entry(),
2603f68c01bSZhan Liu 	dummy_irq_entry(),
2613f68c01bSZhan Liu 	dummy_irq_entry(),
2623f68c01bSZhan Liu 	i2c_int_entry(1),
2633f68c01bSZhan Liu 	i2c_int_entry(2),
2643f68c01bSZhan Liu 	dummy_irq_entry(),
2653f68c01bSZhan Liu 	dummy_irq_entry(),
2663f68c01bSZhan Liu 	dummy_irq_entry(),
2673f68c01bSZhan Liu 	dummy_irq_entry(),
2683f68c01bSZhan Liu 	dp_sink_int_entry(1),
2693f68c01bSZhan Liu 	dp_sink_int_entry(2),
2703f68c01bSZhan Liu 	dummy_irq_entry(),
2713f68c01bSZhan Liu 	dummy_irq_entry(),
2723f68c01bSZhan Liu 	dummy_irq_entry(),
2733f68c01bSZhan Liu 	dummy_irq_entry(),
2743f68c01bSZhan Liu 	[DC_IRQ_SOURCE_TIMER] = dummy_irq_entry(),
2753f68c01bSZhan Liu 	pflip_int_entry(0),
2763f68c01bSZhan Liu 	pflip_int_entry(1),
2773f68c01bSZhan Liu 	pflip_int_entry(2),
2783f68c01bSZhan Liu 	pflip_int_entry(3),
2793f68c01bSZhan Liu 	[DC_IRQ_SOURCE_PFLIP5] = dummy_irq_entry(),
2803f68c01bSZhan Liu 	[DC_IRQ_SOURCE_PFLIP6] = dummy_irq_entry(),
2813f68c01bSZhan Liu 	[DC_IRQ_SOURCE_PFLIP_UNDERLAY0] = dummy_irq_entry(),
2823f68c01bSZhan Liu 	gpio_pad_int_entry(0),
2833f68c01bSZhan Liu 	gpio_pad_int_entry(1),
2843f68c01bSZhan Liu 	gpio_pad_int_entry(2),
2853f68c01bSZhan Liu 	gpio_pad_int_entry(3),
2863f68c01bSZhan Liu 	gpio_pad_int_entry(4),
2873f68c01bSZhan Liu 	gpio_pad_int_entry(5),
2883f68c01bSZhan Liu 	gpio_pad_int_entry(6),
2893f68c01bSZhan Liu 	gpio_pad_int_entry(7),
2903f68c01bSZhan Liu 	gpio_pad_int_entry(8),
2913f68c01bSZhan Liu 	gpio_pad_int_entry(9),
2923f68c01bSZhan Liu 	gpio_pad_int_entry(10),
2933f68c01bSZhan Liu 	gpio_pad_int_entry(11),
2943f68c01bSZhan Liu 	gpio_pad_int_entry(12),
2953f68c01bSZhan Liu 	gpio_pad_int_entry(13),
2963f68c01bSZhan Liu 	gpio_pad_int_entry(14),
2973f68c01bSZhan Liu 	gpio_pad_int_entry(15),
2983f68c01bSZhan Liu 	gpio_pad_int_entry(16),
2993f68c01bSZhan Liu 	gpio_pad_int_entry(17),
3003f68c01bSZhan Liu 	gpio_pad_int_entry(18),
3013f68c01bSZhan Liu 	gpio_pad_int_entry(19),
3023f68c01bSZhan Liu 	gpio_pad_int_entry(20),
3033f68c01bSZhan Liu 	gpio_pad_int_entry(21),
3043f68c01bSZhan Liu 	gpio_pad_int_entry(22),
3053f68c01bSZhan Liu 	gpio_pad_int_entry(23),
3063f68c01bSZhan Liu 	gpio_pad_int_entry(24),
3073f68c01bSZhan Liu 	gpio_pad_int_entry(25),
3083f68c01bSZhan Liu 	gpio_pad_int_entry(26),
3093f68c01bSZhan Liu 	gpio_pad_int_entry(27),
3103f68c01bSZhan Liu 	gpio_pad_int_entry(28),
3113f68c01bSZhan Liu 	gpio_pad_int_entry(29),
3123f68c01bSZhan Liu 	gpio_pad_int_entry(30),
3133f68c01bSZhan Liu 	dc_underflow_int_entry(1),
3143f68c01bSZhan Liu 	dc_underflow_int_entry(2),
3153f68c01bSZhan Liu 	dummy_irq_entry(),
3163f68c01bSZhan Liu 	dummy_irq_entry(),
3173f68c01bSZhan Liu 	dummy_irq_entry(),
3183f68c01bSZhan Liu 	dummy_irq_entry(),
3193f68c01bSZhan Liu 	[DC_IRQ_SOURCE_DMCU_SCP] = dummy_irq_entry(),
3203f68c01bSZhan Liu 	[DC_IRQ_SOURCE_VBIOS_SW] = dummy_irq_entry(),
3213f68c01bSZhan Liu 	vupdate_no_lock_int_entry(0),
3223f68c01bSZhan Liu 	vupdate_no_lock_int_entry(1),
3233f68c01bSZhan Liu 	dummy_irq_entry(),
3243f68c01bSZhan Liu 	dummy_irq_entry(),
3253f68c01bSZhan Liu 	dummy_irq_entry(),
3263f68c01bSZhan Liu 	dummy_irq_entry(),
3273f68c01bSZhan Liu 	vblank_int_entry(0),
3283f68c01bSZhan Liu 	vblank_int_entry(1),
3293f68c01bSZhan Liu 	dummy_irq_entry(),
3303f68c01bSZhan Liu 	dummy_irq_entry(),
3313f68c01bSZhan Liu 	dummy_irq_entry(),
3323f68c01bSZhan Liu 	dummy_irq_entry(),
3333f68c01bSZhan Liu 	vline0_int_entry(0),
3343f68c01bSZhan Liu 	vline0_int_entry(1),
3353f68c01bSZhan Liu 	dummy_irq_entry(),
3363f68c01bSZhan Liu 	dummy_irq_entry(),
3373f68c01bSZhan Liu 	dummy_irq_entry(),
3383f68c01bSZhan Liu 	dummy_irq_entry(),
3393f68c01bSZhan Liu };
3403f68c01bSZhan Liu 
3413f68c01bSZhan Liu static const struct irq_service_funcs irq_service_funcs_dcn201 = {
3423f68c01bSZhan Liu 		.to_dal_irq_source = to_dal_irq_source_dcn201
3433f68c01bSZhan Liu };
3443f68c01bSZhan Liu 
dcn201_irq_construct(struct irq_service * irq_service,struct irq_service_init_data * init_data)3453f68c01bSZhan Liu static void dcn201_irq_construct(
3463f68c01bSZhan Liu 	struct irq_service *irq_service,
3473f68c01bSZhan Liu 	struct irq_service_init_data *init_data)
3483f68c01bSZhan Liu {
3493f68c01bSZhan Liu 	dal_irq_service_construct(irq_service, init_data);
3503f68c01bSZhan Liu 
3513f68c01bSZhan Liu 	irq_service->info = irq_source_info_dcn201;
3523f68c01bSZhan Liu 	irq_service->funcs = &irq_service_funcs_dcn201;
3533f68c01bSZhan Liu }
3543f68c01bSZhan Liu 
dal_irq_service_dcn201_create(struct irq_service_init_data * init_data)3553f68c01bSZhan Liu struct irq_service *dal_irq_service_dcn201_create(
3563f68c01bSZhan Liu 	struct irq_service_init_data *init_data)
3573f68c01bSZhan Liu {
3583f68c01bSZhan Liu 	struct irq_service *irq_service = kzalloc(sizeof(*irq_service),
3593f68c01bSZhan Liu 						  GFP_KERNEL);
3603f68c01bSZhan Liu 
3613f68c01bSZhan Liu 	if (!irq_service)
3623f68c01bSZhan Liu 		return NULL;
3633f68c01bSZhan Liu 
3643f68c01bSZhan Liu 	dcn201_irq_construct(irq_service, init_data);
3653f68c01bSZhan Liu 	return irq_service;
3663f68c01bSZhan Liu }
367