1282aae55SKen Wang /*
2282aae55SKen Wang  * Copyright 2016 Advanced Micro Devices, Inc.
3282aae55SKen Wang  *
4282aae55SKen Wang  * Permission is hereby granted, free of charge, to any person obtaining a
5282aae55SKen Wang  * copy of this software and associated documentation files (the "Software"),
6282aae55SKen Wang  * to deal in the Software without restriction, including without limitation
7282aae55SKen Wang  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8282aae55SKen Wang  * and/or sell copies of the Software, and to permit persons to whom the
9282aae55SKen Wang  * Software is furnished to do so, subject to the following conditions:
10282aae55SKen Wang  *
11282aae55SKen Wang  * The above copyright notice and this permission notice shall be included in
12282aae55SKen Wang  * all copies or substantial portions of the Software.
13282aae55SKen Wang  *
14282aae55SKen Wang  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
15282aae55SKen Wang  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
16282aae55SKen Wang  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
17282aae55SKen Wang  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
18282aae55SKen Wang  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
19282aae55SKen Wang  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
20282aae55SKen Wang  * OTHER DEALINGS IN THE SOFTWARE.
21282aae55SKen Wang  *
22282aae55SKen Wang  */
23248a1d6fSMasahiro Yamada #include <drm/drmP.h>
24282aae55SKen Wang #include "amdgpu.h"
25282aae55SKen Wang #include "amdgpu_ih.h"
26282aae55SKen Wang #include "soc15.h"
27282aae55SKen Wang 
288af7454eSFeifei Xu #include "oss/osssys_4_0_offset.h"
298af7454eSFeifei Xu #include "oss/osssys_4_0_sh_mask.h"
30282aae55SKen Wang 
31282aae55SKen Wang #include "soc15_common.h"
32282aae55SKen Wang #include "vega10_ih.h"
33282aae55SKen Wang 
34282aae55SKen Wang 
35282aae55SKen Wang 
36282aae55SKen Wang static void vega10_ih_set_interrupt_funcs(struct amdgpu_device *adev);
37282aae55SKen Wang 
38282aae55SKen Wang /**
39282aae55SKen Wang  * vega10_ih_enable_interrupts - Enable the interrupt ring buffer
40282aae55SKen Wang  *
41282aae55SKen Wang  * @adev: amdgpu_device pointer
42282aae55SKen Wang  *
43282aae55SKen Wang  * Enable the interrupt ring buffer (VEGA10).
44282aae55SKen Wang  */
45282aae55SKen Wang static void vega10_ih_enable_interrupts(struct amdgpu_device *adev)
46282aae55SKen Wang {
47b2b7e457SHawking Zhang 	u32 ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL);
48282aae55SKen Wang 
49282aae55SKen Wang 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, RB_ENABLE, 1);
50282aae55SKen Wang 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, ENABLE_INTR, 1);
51b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL, ih_rb_cntl);
52282aae55SKen Wang 	adev->irq.ih.enabled = true;
53ad710812SChristian König 
54ad710812SChristian König 	if (adev->irq.ih1.ring_size) {
55ad710812SChristian König 		ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING1);
56ad710812SChristian König 		ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL_RING1,
57ad710812SChristian König 					   RB_ENABLE, 1);
58ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING1, ih_rb_cntl);
59ad710812SChristian König 		adev->irq.ih1.enabled = true;
60ad710812SChristian König 	}
61ad710812SChristian König 
62ad710812SChristian König 	if (adev->irq.ih2.ring_size) {
63ad710812SChristian König 		ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING2);
64ad710812SChristian König 		ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL_RING2,
65ad710812SChristian König 					   RB_ENABLE, 1);
66ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING2, ih_rb_cntl);
67ad710812SChristian König 		adev->irq.ih2.enabled = true;
68ad710812SChristian König 	}
69282aae55SKen Wang }
70282aae55SKen Wang 
71282aae55SKen Wang /**
72282aae55SKen Wang  * vega10_ih_disable_interrupts - Disable the interrupt ring buffer
73282aae55SKen Wang  *
74282aae55SKen Wang  * @adev: amdgpu_device pointer
75282aae55SKen Wang  *
76282aae55SKen Wang  * Disable the interrupt ring buffer (VEGA10).
77282aae55SKen Wang  */
78282aae55SKen Wang static void vega10_ih_disable_interrupts(struct amdgpu_device *adev)
79282aae55SKen Wang {
80b2b7e457SHawking Zhang 	u32 ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL);
81282aae55SKen Wang 
82282aae55SKen Wang 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, RB_ENABLE, 0);
83282aae55SKen Wang 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, ENABLE_INTR, 0);
84b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL, ih_rb_cntl);
85282aae55SKen Wang 	/* set rptr, wptr to 0 */
86b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR, 0);
87b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR, 0);
88282aae55SKen Wang 	adev->irq.ih.enabled = false;
89282aae55SKen Wang 	adev->irq.ih.rptr = 0;
90ad710812SChristian König 
91ad710812SChristian König 	if (adev->irq.ih1.ring_size) {
92ad710812SChristian König 		ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING1);
93ad710812SChristian König 		ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL_RING1,
94ad710812SChristian König 					   RB_ENABLE, 0);
95ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING1, ih_rb_cntl);
96ad710812SChristian König 		/* set rptr, wptr to 0 */
97ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR_RING1, 0);
98ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR_RING1, 0);
99ad710812SChristian König 		adev->irq.ih1.enabled = false;
100ad710812SChristian König 		adev->irq.ih1.rptr = 0;
101ad710812SChristian König 	}
102ad710812SChristian König 
103ad710812SChristian König 	if (adev->irq.ih2.ring_size) {
104ad710812SChristian König 		ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING2);
105ad710812SChristian König 		ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL_RING2,
106ad710812SChristian König 					   RB_ENABLE, 0);
107ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING2, ih_rb_cntl);
108ad710812SChristian König 		/* set rptr, wptr to 0 */
109ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR_RING2, 0);
110ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR_RING2, 0);
111ad710812SChristian König 		adev->irq.ih2.enabled = false;
112ad710812SChristian König 		adev->irq.ih2.rptr = 0;
113ad710812SChristian König 	}
114ad710812SChristian König }
115ad710812SChristian König 
116ad710812SChristian König static uint32_t vega10_ih_rb_cntl(struct amdgpu_ih_ring *ih, uint32_t ih_rb_cntl)
117ad710812SChristian König {
118ad710812SChristian König 	int rb_bufsz = order_base_2(ih->ring_size / 4);
119ad710812SChristian König 
120ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL,
121ad710812SChristian König 				   MC_SPACE, ih->use_bus_addr ? 1 : 4);
122ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL,
123ad710812SChristian König 				   WPTR_OVERFLOW_CLEAR, 1);
124ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL,
125ad710812SChristian König 				   WPTR_OVERFLOW_ENABLE, 1);
126ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, RB_SIZE, rb_bufsz);
127ad710812SChristian König 	/* Ring Buffer write pointer writeback. If enabled, IH_RB_WPTR register
128ad710812SChristian König 	 * value is written to memory
129ad710812SChristian König 	 */
130ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL,
131ad710812SChristian König 				   WPTR_WRITEBACK_ENABLE, 1);
132ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, MC_SNOOP, 1);
133ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, MC_RO, 0);
134ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, MC_VMID, 0);
135ad710812SChristian König 
136ad710812SChristian König 	return ih_rb_cntl;
137282aae55SKen Wang }
138282aae55SKen Wang 
1391ae64cecSChristian König static uint32_t vega10_ih_doorbell_rptr(struct amdgpu_ih_ring *ih)
1401ae64cecSChristian König {
1411ae64cecSChristian König 	u32 ih_doorbell_rtpr = 0;
1421ae64cecSChristian König 
1431ae64cecSChristian König 	if (ih->use_doorbell) {
1441ae64cecSChristian König 		ih_doorbell_rtpr = REG_SET_FIELD(ih_doorbell_rtpr,
1451ae64cecSChristian König 						 IH_DOORBELL_RPTR, OFFSET,
1461ae64cecSChristian König 						 ih->doorbell_index);
1471ae64cecSChristian König 		ih_doorbell_rtpr = REG_SET_FIELD(ih_doorbell_rtpr,
1481ae64cecSChristian König 						 IH_DOORBELL_RPTR,
1491ae64cecSChristian König 						 ENABLE, 1);
1501ae64cecSChristian König 	} else {
1511ae64cecSChristian König 		ih_doorbell_rtpr = REG_SET_FIELD(ih_doorbell_rtpr,
1521ae64cecSChristian König 						 IH_DOORBELL_RPTR,
1531ae64cecSChristian König 						 ENABLE, 0);
1541ae64cecSChristian König 	}
1551ae64cecSChristian König 	return ih_doorbell_rtpr;
1561ae64cecSChristian König }
1571ae64cecSChristian König 
158282aae55SKen Wang /**
159282aae55SKen Wang  * vega10_ih_irq_init - init and enable the interrupt ring
160282aae55SKen Wang  *
161282aae55SKen Wang  * @adev: amdgpu_device pointer
162282aae55SKen Wang  *
163282aae55SKen Wang  * Allocate a ring buffer for the interrupt controller,
164282aae55SKen Wang  * enable the RLC, disable interrupts, enable the IH
165282aae55SKen Wang  * ring buffer and enable it (VI).
166282aae55SKen Wang  * Called at device load and reume.
167282aae55SKen Wang  * Returns 0 for success, errors for failure.
168282aae55SKen Wang  */
169282aae55SKen Wang static int vega10_ih_irq_init(struct amdgpu_device *adev)
170282aae55SKen Wang {
171ad710812SChristian König 	struct amdgpu_ih_ring *ih;
1721ae64cecSChristian König 	u32 ih_rb_cntl;
173282aae55SKen Wang 	int ret = 0;
174282aae55SKen Wang 	u32 tmp;
175282aae55SKen Wang 
176282aae55SKen Wang 	/* disable irqs */
177282aae55SKen Wang 	vega10_ih_disable_interrupts(adev);
178282aae55SKen Wang 
179bf383fb6SAlex Deucher 	adev->nbio_funcs->ih_control(adev);
180282aae55SKen Wang 
181ad710812SChristian König 	ih = &adev->irq.ih;
182282aae55SKen Wang 	/* Ring Buffer base. [39:8] of 40-bit address of the beginning of the ring buffer*/
183ad710812SChristian König 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_BASE, ih->gpu_addr >> 8);
184ad710812SChristian König 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_BASE_HI, (ih->gpu_addr >> 40) & 0xff);
185282aae55SKen Wang 
186ad710812SChristian König 	ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL);
187ad710812SChristian König 	ih_rb_cntl = vega10_ih_rb_cntl(ih, ih_rb_cntl);
188ad710812SChristian König 	ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL, RPTR_REARM,
189ad710812SChristian König 				   !!adev->irq.msi_enabled);
190b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL, ih_rb_cntl);
191282aae55SKen Wang 
192282aae55SKen Wang 	/* set the writeback address whether it's enabled or not */
193d81f78b4SChristian König 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR_ADDR_LO,
194d81f78b4SChristian König 		     lower_32_bits(ih->wptr_addr));
195d81f78b4SChristian König 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR_ADDR_HI,
196d81f78b4SChristian König 		     upper_32_bits(ih->wptr_addr) & 0xFFFF);
197282aae55SKen Wang 
198282aae55SKen Wang 	/* set rptr, wptr to 0 */
199b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR, 0);
2001ae64cecSChristian König 	WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR, 0);
201282aae55SKen Wang 
2021ae64cecSChristian König 	WREG32_SOC15(OSSSYS, 0, mmIH_DOORBELL_RPTR,
2031ae64cecSChristian König 		     vega10_ih_doorbell_rptr(ih));
204282aae55SKen Wang 
205ad710812SChristian König 	ih = &adev->irq.ih1;
206ad710812SChristian König 	if (ih->ring_size) {
207ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_BASE_RING1, ih->gpu_addr >> 8);
208ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_BASE_HI_RING1,
209ad710812SChristian König 			     (ih->gpu_addr >> 40) & 0xff);
210ad710812SChristian König 
211ad710812SChristian König 		ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING1);
212ad710812SChristian König 		ih_rb_cntl = vega10_ih_rb_cntl(ih, ih_rb_cntl);
2130133690eSChristian König 		ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL,
2140133690eSChristian König 					   WPTR_OVERFLOW_ENABLE, 0);
2150133690eSChristian König 		ih_rb_cntl = REG_SET_FIELD(ih_rb_cntl, IH_RB_CNTL,
2160133690eSChristian König 					   RB_FULL_DRAIN_ENABLE, 1);
217ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING1, ih_rb_cntl);
218ad710812SChristian König 
219ad710812SChristian König 		/* set rptr, wptr to 0 */
220ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR_RING1, 0);
2211ae64cecSChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR_RING1, 0);
2221ae64cecSChristian König 
2231ae64cecSChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_DOORBELL_RPTR_RING1,
2241ae64cecSChristian König 			     vega10_ih_doorbell_rptr(ih));
225ad710812SChristian König 	}
226ad710812SChristian König 
227ad710812SChristian König 	ih = &adev->irq.ih2;
228ad710812SChristian König 	if (ih->ring_size) {
229ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_BASE_RING2, ih->gpu_addr >> 8);
230ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_BASE_HI_RING2,
231ad710812SChristian König 			     (ih->gpu_addr >> 40) & 0xff);
232ad710812SChristian König 
2331ae64cecSChristian König 		ih_rb_cntl = RREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING2);
234ad710812SChristian König 		ih_rb_cntl = vega10_ih_rb_cntl(ih, ih_rb_cntl);
235ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_CNTL_RING2, ih_rb_cntl);
236ad710812SChristian König 
237ad710812SChristian König 		/* set rptr, wptr to 0 */
238ad710812SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_WPTR_RING2, 0);
2391ae64cecSChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR_RING2, 0);
2401ae64cecSChristian König 
2411ae64cecSChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_DOORBELL_RPTR_RING2,
2421ae64cecSChristian König 			     vega10_ih_doorbell_rptr(ih));
243ad710812SChristian König 	}
244ad710812SChristian König 
245b2b7e457SHawking Zhang 	tmp = RREG32_SOC15(OSSSYS, 0, mmIH_STORM_CLIENT_LIST_CNTL);
246282aae55SKen Wang 	tmp = REG_SET_FIELD(tmp, IH_STORM_CLIENT_LIST_CNTL,
247282aae55SKen Wang 			    CLIENT18_IS_STORM_CLIENT, 1);
248b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_STORM_CLIENT_LIST_CNTL, tmp);
249282aae55SKen Wang 
250b2b7e457SHawking Zhang 	tmp = RREG32_SOC15(OSSSYS, 0, mmIH_INT_FLOOD_CNTL);
251282aae55SKen Wang 	tmp = REG_SET_FIELD(tmp, IH_INT_FLOOD_CNTL, FLOOD_CNTL_ENABLE, 1);
252b2b7e457SHawking Zhang 	WREG32_SOC15(OSSSYS, 0, mmIH_INT_FLOOD_CNTL, tmp);
253282aae55SKen Wang 
254282aae55SKen Wang 	pci_set_master(adev->pdev);
255282aae55SKen Wang 
256282aae55SKen Wang 	/* enable interrupts */
257282aae55SKen Wang 	vega10_ih_enable_interrupts(adev);
258282aae55SKen Wang 
259282aae55SKen Wang 	return ret;
260282aae55SKen Wang }
261282aae55SKen Wang 
262282aae55SKen Wang /**
263282aae55SKen Wang  * vega10_ih_irq_disable - disable interrupts
264282aae55SKen Wang  *
265282aae55SKen Wang  * @adev: amdgpu_device pointer
266282aae55SKen Wang  *
267282aae55SKen Wang  * Disable interrupts on the hw (VEGA10).
268282aae55SKen Wang  */
269282aae55SKen Wang static void vega10_ih_irq_disable(struct amdgpu_device *adev)
270282aae55SKen Wang {
271282aae55SKen Wang 	vega10_ih_disable_interrupts(adev);
272282aae55SKen Wang 
273282aae55SKen Wang 	/* Wait and acknowledge irq */
274282aae55SKen Wang 	mdelay(1);
275282aae55SKen Wang }
276282aae55SKen Wang 
277282aae55SKen Wang /**
278282aae55SKen Wang  * vega10_ih_get_wptr - get the IH ring buffer wptr
279282aae55SKen Wang  *
280282aae55SKen Wang  * @adev: amdgpu_device pointer
281282aae55SKen Wang  *
282282aae55SKen Wang  * Get the IH ring buffer wptr from either the register
283282aae55SKen Wang  * or the writeback memory buffer (VEGA10).  Also check for
284282aae55SKen Wang  * ring buffer overflow and deal with it.
285282aae55SKen Wang  * Returns the value of the wptr.
286282aae55SKen Wang  */
2878bb9eb48SChristian König static u32 vega10_ih_get_wptr(struct amdgpu_device *adev,
2888bb9eb48SChristian König 			      struct amdgpu_ih_ring *ih)
289282aae55SKen Wang {
290cf67950eSChristian König 	u32 wptr, reg, tmp;
291282aae55SKen Wang 
292d81f78b4SChristian König 	wptr = le32_to_cpu(*ih->wptr_cpu);
293282aae55SKen Wang 
294b8217575SChristian König 	if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
295b8217575SChristian König 		goto out;
296b8217575SChristian König 
297b8217575SChristian König 	/* Double check that the overflow wasn't already cleared. */
298cf67950eSChristian König 
299cf67950eSChristian König 	if (ih == &adev->irq.ih)
300cf67950eSChristian König 		reg = SOC15_REG_OFFSET(OSSSYS, 0, mmIH_RB_WPTR);
301cf67950eSChristian König 	else if (ih == &adev->irq.ih1)
302cf67950eSChristian König 		reg = SOC15_REG_OFFSET(OSSSYS, 0, mmIH_RB_WPTR_RING1);
303cf67950eSChristian König 	else if (ih == &adev->irq.ih2)
304cf67950eSChristian König 		reg = SOC15_REG_OFFSET(OSSSYS, 0, mmIH_RB_WPTR_RING2);
305cf67950eSChristian König 	else
306cf67950eSChristian König 		BUG();
307cf67950eSChristian König 
308cf67950eSChristian König 	wptr = RREG32_NO_KIQ(reg);
309b8217575SChristian König 	if (!REG_GET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW))
310b8217575SChristian König 		goto out;
311b8217575SChristian König 
312282aae55SKen Wang 	wptr = REG_SET_FIELD(wptr, IH_RB_WPTR, RB_OVERFLOW, 0);
313282aae55SKen Wang 
314282aae55SKen Wang 	/* When a ring buffer overflow happen start parsing interrupt
315282aae55SKen Wang 	 * from the last not overwritten vector (wptr + 32). Hopefully
316282aae55SKen Wang 	 * this should allow us to catchup.
317282aae55SKen Wang 	 */
3188bb9eb48SChristian König 	tmp = (wptr + 32) & ih->ptr_mask;
319b8217575SChristian König 	dev_warn(adev->dev, "IH ring buffer overflow "
320b8217575SChristian König 		 "(0x%08X, 0x%08X, 0x%08X)\n",
3218bb9eb48SChristian König 		 wptr, ih->rptr, tmp);
3228bb9eb48SChristian König 	ih->rptr = tmp;
323282aae55SKen Wang 
324cf67950eSChristian König 	if (ih == &adev->irq.ih)
325cf67950eSChristian König 		reg = SOC15_REG_OFFSET(OSSSYS, 0, mmIH_RB_CNTL);
326cf67950eSChristian König 	else if (ih == &adev->irq.ih1)
327cf67950eSChristian König 		reg = SOC15_REG_OFFSET(OSSSYS, 0, mmIH_RB_CNTL_RING1);
328cf67950eSChristian König 	else if (ih == &adev->irq.ih2)
329cf67950eSChristian König 		reg = SOC15_REG_OFFSET(OSSSYS, 0, mmIH_RB_CNTL_RING2);
330cf67950eSChristian König 	else
331cf67950eSChristian König 		BUG();
332cf67950eSChristian König 
333cf67950eSChristian König 	tmp = RREG32_NO_KIQ(reg);
334282aae55SKen Wang 	tmp = REG_SET_FIELD(tmp, IH_RB_CNTL, WPTR_OVERFLOW_CLEAR, 1);
335cf67950eSChristian König 	WREG32_NO_KIQ(reg, tmp);
336b8217575SChristian König 
337b8217575SChristian König out:
3388bb9eb48SChristian König 	return (wptr & ih->ptr_mask);
339282aae55SKen Wang }
340282aae55SKen Wang 
341282aae55SKen Wang /**
342282aae55SKen Wang  * vega10_ih_decode_iv - decode an interrupt vector
343282aae55SKen Wang  *
344282aae55SKen Wang  * @adev: amdgpu_device pointer
345282aae55SKen Wang  *
346282aae55SKen Wang  * Decodes the interrupt vector at the current rptr
347282aae55SKen Wang  * position and also advance the position.
348282aae55SKen Wang  */
349282aae55SKen Wang static void vega10_ih_decode_iv(struct amdgpu_device *adev,
3508bb9eb48SChristian König 				struct amdgpu_ih_ring *ih,
351282aae55SKen Wang 				struct amdgpu_iv_entry *entry)
352282aae55SKen Wang {
353282aae55SKen Wang 	/* wptr/rptr are in bytes! */
3548bb9eb48SChristian König 	u32 ring_index = ih->rptr >> 2;
355282aae55SKen Wang 	uint32_t dw[8];
356282aae55SKen Wang 
3578bb9eb48SChristian König 	dw[0] = le32_to_cpu(ih->ring[ring_index + 0]);
3588bb9eb48SChristian König 	dw[1] = le32_to_cpu(ih->ring[ring_index + 1]);
3598bb9eb48SChristian König 	dw[2] = le32_to_cpu(ih->ring[ring_index + 2]);
3608bb9eb48SChristian König 	dw[3] = le32_to_cpu(ih->ring[ring_index + 3]);
3618bb9eb48SChristian König 	dw[4] = le32_to_cpu(ih->ring[ring_index + 4]);
3628bb9eb48SChristian König 	dw[5] = le32_to_cpu(ih->ring[ring_index + 5]);
3638bb9eb48SChristian König 	dw[6] = le32_to_cpu(ih->ring[ring_index + 6]);
3648bb9eb48SChristian König 	dw[7] = le32_to_cpu(ih->ring[ring_index + 7]);
365282aae55SKen Wang 
366282aae55SKen Wang 	entry->client_id = dw[0] & 0xff;
367282aae55SKen Wang 	entry->src_id = (dw[0] >> 8) & 0xff;
368282aae55SKen Wang 	entry->ring_id = (dw[0] >> 16) & 0xff;
369c4f46f22SChristian König 	entry->vmid = (dw[0] >> 24) & 0xf;
370c4f46f22SChristian König 	entry->vmid_src = (dw[0] >> 31);
371282aae55SKen Wang 	entry->timestamp = dw[1] | ((u64)(dw[2] & 0xffff) << 32);
372282aae55SKen Wang 	entry->timestamp_src = dw[2] >> 31;
3733816e42fSChristian König 	entry->pasid = dw[3] & 0xffff;
374282aae55SKen Wang 	entry->pasid_src = dw[3] >> 31;
375282aae55SKen Wang 	entry->src_data[0] = dw[4];
376282aae55SKen Wang 	entry->src_data[1] = dw[5];
377282aae55SKen Wang 	entry->src_data[2] = dw[6];
378282aae55SKen Wang 	entry->src_data[3] = dw[7];
379282aae55SKen Wang 
380282aae55SKen Wang 	/* wptr/rptr are in bytes! */
3818bb9eb48SChristian König 	ih->rptr += 32;
382282aae55SKen Wang }
383282aae55SKen Wang 
384282aae55SKen Wang /**
385282aae55SKen Wang  * vega10_ih_set_rptr - set the IH ring buffer rptr
386282aae55SKen Wang  *
387282aae55SKen Wang  * @adev: amdgpu_device pointer
388282aae55SKen Wang  *
389282aae55SKen Wang  * Set the IH ring buffer rptr.
390282aae55SKen Wang  */
3918bb9eb48SChristian König static void vega10_ih_set_rptr(struct amdgpu_device *adev,
3928bb9eb48SChristian König 			       struct amdgpu_ih_ring *ih)
393282aae55SKen Wang {
3948bb9eb48SChristian König 	if (ih->use_doorbell) {
395282aae55SKen Wang 		/* XXX check if swapping is necessary on BE */
396d81f78b4SChristian König 		*ih->rptr_cpu = ih->rptr;
3978bb9eb48SChristian König 		WDOORBELL32(ih->doorbell_index, ih->rptr);
398cf67950eSChristian König 	} else if (ih == &adev->irq.ih) {
3998bb9eb48SChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR, ih->rptr);
400cf67950eSChristian König 	} else if (ih == &adev->irq.ih1) {
401cf67950eSChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR_RING1, ih->rptr);
402cf67950eSChristian König 	} else if (ih == &adev->irq.ih2) {
403cf67950eSChristian König 		WREG32_SOC15(OSSSYS, 0, mmIH_RB_RPTR_RING2, ih->rptr);
404282aae55SKen Wang 	}
405282aae55SKen Wang }
406282aae55SKen Wang 
407cf67950eSChristian König /**
408cf67950eSChristian König  * vega10_ih_self_irq - dispatch work for ring 1 and 2
409cf67950eSChristian König  *
410cf67950eSChristian König  * @adev: amdgpu_device pointer
411cf67950eSChristian König  * @source: irq source
412cf67950eSChristian König  * @entry: IV with WPTR update
413cf67950eSChristian König  *
414cf67950eSChristian König  * Update the WPTR from the IV and schedule work to handle the entries.
415cf67950eSChristian König  */
416cf67950eSChristian König static int vega10_ih_self_irq(struct amdgpu_device *adev,
417cf67950eSChristian König 			      struct amdgpu_irq_src *source,
418cf67950eSChristian König 			      struct amdgpu_iv_entry *entry)
419cf67950eSChristian König {
420cf67950eSChristian König 	uint32_t wptr = cpu_to_le32(entry->src_data[0]);
421cf67950eSChristian König 
422cf67950eSChristian König 	switch (entry->ring_id) {
423cf67950eSChristian König 	case 1:
424cf67950eSChristian König 		*adev->irq.ih1.wptr_cpu = wptr;
425cf67950eSChristian König 		schedule_work(&adev->irq.ih1_work);
426cf67950eSChristian König 		break;
427cf67950eSChristian König 	case 2:
428cf67950eSChristian König 		*adev->irq.ih2.wptr_cpu = wptr;
429cf67950eSChristian König 		schedule_work(&adev->irq.ih2_work);
430cf67950eSChristian König 		break;
431cf67950eSChristian König 	default: break;
432cf67950eSChristian König 	}
433cf67950eSChristian König 	return 0;
434cf67950eSChristian König }
435cf67950eSChristian König 
436cf67950eSChristian König static const struct amdgpu_irq_src_funcs vega10_ih_self_irq_funcs = {
437cf67950eSChristian König 	.process = vega10_ih_self_irq,
438cf67950eSChristian König };
439cf67950eSChristian König 
440cf67950eSChristian König static void vega10_ih_set_self_irq_funcs(struct amdgpu_device *adev)
441cf67950eSChristian König {
442cf67950eSChristian König 	adev->irq.self_irq.num_types = 0;
443cf67950eSChristian König 	adev->irq.self_irq.funcs = &vega10_ih_self_irq_funcs;
444cf67950eSChristian König }
445cf67950eSChristian König 
446282aae55SKen Wang static int vega10_ih_early_init(void *handle)
447282aae55SKen Wang {
448282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
449282aae55SKen Wang 
450282aae55SKen Wang 	vega10_ih_set_interrupt_funcs(adev);
451cf67950eSChristian König 	vega10_ih_set_self_irq_funcs(adev);
452282aae55SKen Wang 	return 0;
453282aae55SKen Wang }
454282aae55SKen Wang 
455282aae55SKen Wang static int vega10_ih_sw_init(void *handle)
456282aae55SKen Wang {
457282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
458cf67950eSChristian König 	int r;
459cf67950eSChristian König 
460cf67950eSChristian König 	r = amdgpu_irq_add_id(adev, SOC15_IH_CLIENTID_IH, 0,
461cf67950eSChristian König 			      &adev->irq.self_irq);
462cf67950eSChristian König 	if (r)
463cf67950eSChristian König 		return r;
464282aae55SKen Wang 
465425c3143SChristian König 	r = amdgpu_ih_ring_init(adev, &adev->irq.ih, 256 * 1024, true);
466282aae55SKen Wang 	if (r)
467282aae55SKen Wang 		return r;
468282aae55SKen Wang 
4691ae64cecSChristian König 	adev->irq.ih.use_doorbell = true;
4701ae64cecSChristian König 	adev->irq.ih.doorbell_index = adev->doorbell_index.ih << 1;
4711ae64cecSChristian König 
472ad710812SChristian König 	r = amdgpu_ih_ring_init(adev, &adev->irq.ih1, PAGE_SIZE, true);
473ad710812SChristian König 	if (r)
474ad710812SChristian König 		return r;
475ad710812SChristian König 
4761ae64cecSChristian König 	adev->irq.ih1.use_doorbell = true;
477b51cd19eSChristian König 	adev->irq.ih1.doorbell_index = (adev->doorbell_index.ih + 1) << 1;
4781ae64cecSChristian König 
479ad710812SChristian König 	r = amdgpu_ih_ring_init(adev, &adev->irq.ih2, PAGE_SIZE, true);
480ad710812SChristian König 	if (r)
481ad710812SChristian König 		return r;
482ad710812SChristian König 
4831ae64cecSChristian König 	adev->irq.ih2.use_doorbell = true;
484b51cd19eSChristian König 	adev->irq.ih2.doorbell_index = (adev->doorbell_index.ih + 2) << 1;
485282aae55SKen Wang 
486282aae55SKen Wang 	r = amdgpu_irq_init(adev);
487282aae55SKen Wang 
488282aae55SKen Wang 	return r;
489282aae55SKen Wang }
490282aae55SKen Wang 
491282aae55SKen Wang static int vega10_ih_sw_fini(void *handle)
492282aae55SKen Wang {
493282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
494282aae55SKen Wang 
495282aae55SKen Wang 	amdgpu_irq_fini(adev);
496ad710812SChristian König 	amdgpu_ih_ring_fini(adev, &adev->irq.ih2);
497ad710812SChristian König 	amdgpu_ih_ring_fini(adev, &adev->irq.ih1);
498425c3143SChristian König 	amdgpu_ih_ring_fini(adev, &adev->irq.ih);
499282aae55SKen Wang 
500282aae55SKen Wang 	return 0;
501282aae55SKen Wang }
502282aae55SKen Wang 
503282aae55SKen Wang static int vega10_ih_hw_init(void *handle)
504282aae55SKen Wang {
505282aae55SKen Wang 	int r;
506282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
507282aae55SKen Wang 
508282aae55SKen Wang 	r = vega10_ih_irq_init(adev);
509282aae55SKen Wang 	if (r)
510282aae55SKen Wang 		return r;
511282aae55SKen Wang 
512282aae55SKen Wang 	return 0;
513282aae55SKen Wang }
514282aae55SKen Wang 
515282aae55SKen Wang static int vega10_ih_hw_fini(void *handle)
516282aae55SKen Wang {
517282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
518282aae55SKen Wang 
519282aae55SKen Wang 	vega10_ih_irq_disable(adev);
520282aae55SKen Wang 
521282aae55SKen Wang 	return 0;
522282aae55SKen Wang }
523282aae55SKen Wang 
524282aae55SKen Wang static int vega10_ih_suspend(void *handle)
525282aae55SKen Wang {
526282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
527282aae55SKen Wang 
528282aae55SKen Wang 	return vega10_ih_hw_fini(adev);
529282aae55SKen Wang }
530282aae55SKen Wang 
531282aae55SKen Wang static int vega10_ih_resume(void *handle)
532282aae55SKen Wang {
533282aae55SKen Wang 	struct amdgpu_device *adev = (struct amdgpu_device *)handle;
534282aae55SKen Wang 
535282aae55SKen Wang 	return vega10_ih_hw_init(adev);
536282aae55SKen Wang }
537282aae55SKen Wang 
538282aae55SKen Wang static bool vega10_ih_is_idle(void *handle)
539282aae55SKen Wang {
540282aae55SKen Wang 	/* todo */
541282aae55SKen Wang 	return true;
542282aae55SKen Wang }
543282aae55SKen Wang 
544282aae55SKen Wang static int vega10_ih_wait_for_idle(void *handle)
545282aae55SKen Wang {
546282aae55SKen Wang 	/* todo */
547282aae55SKen Wang 	return -ETIMEDOUT;
548282aae55SKen Wang }
549282aae55SKen Wang 
550282aae55SKen Wang static int vega10_ih_soft_reset(void *handle)
551282aae55SKen Wang {
552282aae55SKen Wang 	/* todo */
553282aae55SKen Wang 
554282aae55SKen Wang 	return 0;
555282aae55SKen Wang }
556282aae55SKen Wang 
557282aae55SKen Wang static int vega10_ih_set_clockgating_state(void *handle,
558282aae55SKen Wang 					  enum amd_clockgating_state state)
559282aae55SKen Wang {
560282aae55SKen Wang 	return 0;
561282aae55SKen Wang }
562282aae55SKen Wang 
563282aae55SKen Wang static int vega10_ih_set_powergating_state(void *handle,
564282aae55SKen Wang 					  enum amd_powergating_state state)
565282aae55SKen Wang {
566282aae55SKen Wang 	return 0;
567282aae55SKen Wang }
568282aae55SKen Wang 
569282aae55SKen Wang const struct amd_ip_funcs vega10_ih_ip_funcs = {
570282aae55SKen Wang 	.name = "vega10_ih",
571282aae55SKen Wang 	.early_init = vega10_ih_early_init,
572282aae55SKen Wang 	.late_init = NULL,
573282aae55SKen Wang 	.sw_init = vega10_ih_sw_init,
574282aae55SKen Wang 	.sw_fini = vega10_ih_sw_fini,
575282aae55SKen Wang 	.hw_init = vega10_ih_hw_init,
576282aae55SKen Wang 	.hw_fini = vega10_ih_hw_fini,
577282aae55SKen Wang 	.suspend = vega10_ih_suspend,
578282aae55SKen Wang 	.resume = vega10_ih_resume,
579282aae55SKen Wang 	.is_idle = vega10_ih_is_idle,
580282aae55SKen Wang 	.wait_for_idle = vega10_ih_wait_for_idle,
581282aae55SKen Wang 	.soft_reset = vega10_ih_soft_reset,
582282aae55SKen Wang 	.set_clockgating_state = vega10_ih_set_clockgating_state,
583282aae55SKen Wang 	.set_powergating_state = vega10_ih_set_powergating_state,
584282aae55SKen Wang };
585282aae55SKen Wang 
586282aae55SKen Wang static const struct amdgpu_ih_funcs vega10_ih_funcs = {
587282aae55SKen Wang 	.get_wptr = vega10_ih_get_wptr,
588282aae55SKen Wang 	.decode_iv = vega10_ih_decode_iv,
589282aae55SKen Wang 	.set_rptr = vega10_ih_set_rptr
590282aae55SKen Wang };
591282aae55SKen Wang 
592282aae55SKen Wang static void vega10_ih_set_interrupt_funcs(struct amdgpu_device *adev)
593282aae55SKen Wang {
594282aae55SKen Wang 	adev->irq.ih_funcs = &vega10_ih_funcs;
595282aae55SKen Wang }
596282aae55SKen Wang 
597282aae55SKen Wang const struct amdgpu_ip_block_version vega10_ih_ip_block =
598282aae55SKen Wang {
599282aae55SKen Wang 	.type = AMD_IP_BLOCK_TYPE_IH,
600282aae55SKen Wang 	.major = 4,
601282aae55SKen Wang 	.minor = 0,
602282aae55SKen Wang 	.rev = 0,
603282aae55SKen Wang 	.funcs = &vega10_ih_ip_funcs,
604282aae55SKen Wang };
605