1 // SPDX-License-Identifier: GPL-2.0+ 2 /* 3 * Freescale vf610 GPIO support through PORT and GPIO 4 * 5 * Copyright (c) 2014 Toradex AG. 6 * 7 * Author: Stefan Agner <stefan@agner.ch>. 8 */ 9 #include <linux/bitops.h> 10 #include <linux/clk.h> 11 #include <linux/err.h> 12 #include <linux/gpio/driver.h> 13 #include <linux/init.h> 14 #include <linux/interrupt.h> 15 #include <linux/io.h> 16 #include <linux/ioport.h> 17 #include <linux/irq.h> 18 #include <linux/platform_device.h> 19 #include <linux/of.h> 20 #include <linux/of_device.h> 21 #include <linux/of_irq.h> 22 23 #define VF610_GPIO_PER_PORT 32 24 25 struct fsl_gpio_soc_data { 26 /* SoCs has a Port Data Direction Register (PDDR) */ 27 bool have_paddr; 28 }; 29 30 struct vf610_gpio_port { 31 struct gpio_chip gc; 32 struct irq_chip ic; 33 void __iomem *base; 34 void __iomem *gpio_base; 35 const struct fsl_gpio_soc_data *sdata; 36 u8 irqc[VF610_GPIO_PER_PORT]; 37 struct clk *clk_port; 38 struct clk *clk_gpio; 39 int irq; 40 }; 41 42 #define GPIO_PDOR 0x00 43 #define GPIO_PSOR 0x04 44 #define GPIO_PCOR 0x08 45 #define GPIO_PTOR 0x0c 46 #define GPIO_PDIR 0x10 47 #define GPIO_PDDR 0x14 48 49 #define PORT_PCR(n) ((n) * 0x4) 50 #define PORT_PCR_IRQC_OFFSET 16 51 52 #define PORT_ISFR 0xa0 53 #define PORT_DFER 0xc0 54 #define PORT_DFCR 0xc4 55 #define PORT_DFWR 0xc8 56 57 #define PORT_INT_OFF 0x0 58 #define PORT_INT_LOGIC_ZERO 0x8 59 #define PORT_INT_RISING_EDGE 0x9 60 #define PORT_INT_FALLING_EDGE 0xa 61 #define PORT_INT_EITHER_EDGE 0xb 62 #define PORT_INT_LOGIC_ONE 0xc 63 64 static const struct fsl_gpio_soc_data imx_data = { 65 .have_paddr = true, 66 }; 67 68 static const struct of_device_id vf610_gpio_dt_ids[] = { 69 { .compatible = "fsl,vf610-gpio", .data = NULL, }, 70 { .compatible = "fsl,imx7ulp-gpio", .data = &imx_data, }, 71 { /* sentinel */ } 72 }; 73 74 static inline void vf610_gpio_writel(u32 val, void __iomem *reg) 75 { 76 writel_relaxed(val, reg); 77 } 78 79 static inline u32 vf610_gpio_readl(void __iomem *reg) 80 { 81 return readl_relaxed(reg); 82 } 83 84 static int vf610_gpio_get(struct gpio_chip *gc, unsigned int gpio) 85 { 86 struct vf610_gpio_port *port = gpiochip_get_data(gc); 87 unsigned long mask = BIT(gpio); 88 void __iomem *addr; 89 90 if (port->sdata && port->sdata->have_paddr) { 91 mask &= vf610_gpio_readl(port->gpio_base + GPIO_PDDR); 92 addr = mask ? port->gpio_base + GPIO_PDOR : 93 port->gpio_base + GPIO_PDIR; 94 return !!(vf610_gpio_readl(addr) & BIT(gpio)); 95 } else { 96 return !!(vf610_gpio_readl(port->gpio_base + GPIO_PDIR) 97 & BIT(gpio)); 98 } 99 } 100 101 static void vf610_gpio_set(struct gpio_chip *gc, unsigned int gpio, int val) 102 { 103 struct vf610_gpio_port *port = gpiochip_get_data(gc); 104 unsigned long mask = BIT(gpio); 105 106 if (val) 107 vf610_gpio_writel(mask, port->gpio_base + GPIO_PSOR); 108 else 109 vf610_gpio_writel(mask, port->gpio_base + GPIO_PCOR); 110 } 111 112 static int vf610_gpio_direction_input(struct gpio_chip *chip, unsigned gpio) 113 { 114 struct vf610_gpio_port *port = gpiochip_get_data(chip); 115 unsigned long mask = BIT(gpio); 116 u32 val; 117 118 if (port->sdata && port->sdata->have_paddr) { 119 val = vf610_gpio_readl(port->gpio_base + GPIO_PDDR); 120 val &= ~mask; 121 vf610_gpio_writel(val, port->gpio_base + GPIO_PDDR); 122 } 123 124 return pinctrl_gpio_direction_input(chip->base + gpio); 125 } 126 127 static int vf610_gpio_direction_output(struct gpio_chip *chip, unsigned gpio, 128 int value) 129 { 130 struct vf610_gpio_port *port = gpiochip_get_data(chip); 131 unsigned long mask = BIT(gpio); 132 133 if (port->sdata && port->sdata->have_paddr) 134 vf610_gpio_writel(mask, port->gpio_base + GPIO_PDDR); 135 136 vf610_gpio_set(chip, gpio, value); 137 138 return pinctrl_gpio_direction_output(chip->base + gpio); 139 } 140 141 static void vf610_gpio_irq_handler(struct irq_desc *desc) 142 { 143 struct vf610_gpio_port *port = 144 gpiochip_get_data(irq_desc_get_handler_data(desc)); 145 struct irq_chip *chip = irq_desc_get_chip(desc); 146 int pin; 147 unsigned long irq_isfr; 148 149 chained_irq_enter(chip, desc); 150 151 irq_isfr = vf610_gpio_readl(port->base + PORT_ISFR); 152 153 for_each_set_bit(pin, &irq_isfr, VF610_GPIO_PER_PORT) { 154 vf610_gpio_writel(BIT(pin), port->base + PORT_ISFR); 155 156 generic_handle_irq(irq_find_mapping(port->gc.irq.domain, pin)); 157 } 158 159 chained_irq_exit(chip, desc); 160 } 161 162 static void vf610_gpio_irq_ack(struct irq_data *d) 163 { 164 struct vf610_gpio_port *port = 165 gpiochip_get_data(irq_data_get_irq_chip_data(d)); 166 int gpio = d->hwirq; 167 168 vf610_gpio_writel(BIT(gpio), port->base + PORT_ISFR); 169 } 170 171 static int vf610_gpio_irq_set_type(struct irq_data *d, u32 type) 172 { 173 struct vf610_gpio_port *port = 174 gpiochip_get_data(irq_data_get_irq_chip_data(d)); 175 u8 irqc; 176 177 switch (type) { 178 case IRQ_TYPE_EDGE_RISING: 179 irqc = PORT_INT_RISING_EDGE; 180 break; 181 case IRQ_TYPE_EDGE_FALLING: 182 irqc = PORT_INT_FALLING_EDGE; 183 break; 184 case IRQ_TYPE_EDGE_BOTH: 185 irqc = PORT_INT_EITHER_EDGE; 186 break; 187 case IRQ_TYPE_LEVEL_LOW: 188 irqc = PORT_INT_LOGIC_ZERO; 189 break; 190 case IRQ_TYPE_LEVEL_HIGH: 191 irqc = PORT_INT_LOGIC_ONE; 192 break; 193 default: 194 return -EINVAL; 195 } 196 197 port->irqc[d->hwirq] = irqc; 198 199 if (type & IRQ_TYPE_LEVEL_MASK) 200 irq_set_handler_locked(d, handle_level_irq); 201 else 202 irq_set_handler_locked(d, handle_edge_irq); 203 204 return 0; 205 } 206 207 static void vf610_gpio_irq_mask(struct irq_data *d) 208 { 209 struct vf610_gpio_port *port = 210 gpiochip_get_data(irq_data_get_irq_chip_data(d)); 211 void __iomem *pcr_base = port->base + PORT_PCR(d->hwirq); 212 213 vf610_gpio_writel(0, pcr_base); 214 } 215 216 static void vf610_gpio_irq_unmask(struct irq_data *d) 217 { 218 struct vf610_gpio_port *port = 219 gpiochip_get_data(irq_data_get_irq_chip_data(d)); 220 void __iomem *pcr_base = port->base + PORT_PCR(d->hwirq); 221 222 vf610_gpio_writel(port->irqc[d->hwirq] << PORT_PCR_IRQC_OFFSET, 223 pcr_base); 224 } 225 226 static int vf610_gpio_irq_set_wake(struct irq_data *d, u32 enable) 227 { 228 struct vf610_gpio_port *port = 229 gpiochip_get_data(irq_data_get_irq_chip_data(d)); 230 231 if (enable) 232 enable_irq_wake(port->irq); 233 else 234 disable_irq_wake(port->irq); 235 236 return 0; 237 } 238 239 static int vf610_gpio_probe(struct platform_device *pdev) 240 { 241 struct device *dev = &pdev->dev; 242 struct device_node *np = dev->of_node; 243 struct vf610_gpio_port *port; 244 struct resource *iores; 245 struct gpio_chip *gc; 246 struct irq_chip *ic; 247 int i; 248 int ret; 249 250 port = devm_kzalloc(&pdev->dev, sizeof(*port), GFP_KERNEL); 251 if (!port) 252 return -ENOMEM; 253 254 port->sdata = of_device_get_match_data(dev); 255 iores = platform_get_resource(pdev, IORESOURCE_MEM, 0); 256 port->base = devm_ioremap_resource(dev, iores); 257 if (IS_ERR(port->base)) 258 return PTR_ERR(port->base); 259 260 iores = platform_get_resource(pdev, IORESOURCE_MEM, 1); 261 port->gpio_base = devm_ioremap_resource(dev, iores); 262 if (IS_ERR(port->gpio_base)) 263 return PTR_ERR(port->gpio_base); 264 265 port->irq = platform_get_irq(pdev, 0); 266 if (port->irq < 0) 267 return port->irq; 268 269 port->clk_port = devm_clk_get(&pdev->dev, "port"); 270 if (!IS_ERR(port->clk_port)) { 271 ret = clk_prepare_enable(port->clk_port); 272 if (ret) 273 return ret; 274 } else if (port->clk_port == ERR_PTR(-EPROBE_DEFER)) { 275 /* 276 * Percolate deferrals, for anything else, 277 * just live without the clocking. 278 */ 279 return PTR_ERR(port->clk_port); 280 } 281 282 port->clk_gpio = devm_clk_get(&pdev->dev, "gpio"); 283 if (!IS_ERR(port->clk_gpio)) { 284 ret = clk_prepare_enable(port->clk_gpio); 285 if (ret) { 286 clk_disable_unprepare(port->clk_port); 287 return ret; 288 } 289 } else if (port->clk_gpio == ERR_PTR(-EPROBE_DEFER)) { 290 clk_disable_unprepare(port->clk_port); 291 return PTR_ERR(port->clk_gpio); 292 } 293 294 platform_set_drvdata(pdev, port); 295 296 gc = &port->gc; 297 gc->of_node = np; 298 gc->parent = dev; 299 gc->label = "vf610-gpio"; 300 gc->ngpio = VF610_GPIO_PER_PORT; 301 gc->base = of_alias_get_id(np, "gpio") * VF610_GPIO_PER_PORT; 302 303 gc->request = gpiochip_generic_request; 304 gc->free = gpiochip_generic_free; 305 gc->direction_input = vf610_gpio_direction_input; 306 gc->get = vf610_gpio_get; 307 gc->direction_output = vf610_gpio_direction_output; 308 gc->set = vf610_gpio_set; 309 310 ic = &port->ic; 311 ic->name = "gpio-vf610"; 312 ic->irq_ack = vf610_gpio_irq_ack; 313 ic->irq_mask = vf610_gpio_irq_mask; 314 ic->irq_unmask = vf610_gpio_irq_unmask; 315 ic->irq_set_type = vf610_gpio_irq_set_type; 316 ic->irq_set_wake = vf610_gpio_irq_set_wake; 317 318 ret = gpiochip_add_data(gc, port); 319 if (ret < 0) 320 return ret; 321 322 /* Mask all GPIO interrupts */ 323 for (i = 0; i < gc->ngpio; i++) 324 vf610_gpio_writel(0, port->base + PORT_PCR(i)); 325 326 /* Clear the interrupt status register for all GPIO's */ 327 vf610_gpio_writel(~0, port->base + PORT_ISFR); 328 329 ret = gpiochip_irqchip_add(gc, ic, 0, handle_edge_irq, IRQ_TYPE_NONE); 330 if (ret) { 331 dev_err(dev, "failed to add irqchip\n"); 332 gpiochip_remove(gc); 333 return ret; 334 } 335 gpiochip_set_chained_irqchip(gc, ic, port->irq, 336 vf610_gpio_irq_handler); 337 338 return 0; 339 } 340 341 static int vf610_gpio_remove(struct platform_device *pdev) 342 { 343 struct vf610_gpio_port *port = platform_get_drvdata(pdev); 344 345 gpiochip_remove(&port->gc); 346 if (!IS_ERR(port->clk_port)) 347 clk_disable_unprepare(port->clk_port); 348 if (!IS_ERR(port->clk_gpio)) 349 clk_disable_unprepare(port->clk_gpio); 350 351 return 0; 352 } 353 354 static struct platform_driver vf610_gpio_driver = { 355 .driver = { 356 .name = "gpio-vf610", 357 .of_match_table = vf610_gpio_dt_ids, 358 }, 359 .probe = vf610_gpio_probe, 360 .remove = vf610_gpio_remove, 361 }; 362 363 builtin_platform_driver(vf610_gpio_driver); 364