1aaa21231SAndy Shevchenko // SPDX-License-Identifier: GPL-2.0
2b43ab901SSebastian Andrzej Siewior /*
3b43ab901SSebastian Andrzej Siewior * GPIO interface for Intel Sodaville SoCs.
4b43ab901SSebastian Andrzej Siewior *
5b43ab901SSebastian Andrzej Siewior * Copyright (c) 2010, 2011 Intel Corporation
6b43ab901SSebastian Andrzej Siewior *
76a5ead91SPaul Gortmaker * Author: Hans J. Koch <hjk@linutronix.de>
8b43ab901SSebastian Andrzej Siewior */
9b43ab901SSebastian Andrzej Siewior
10b43ab901SSebastian Andrzej Siewior #include <linux/errno.h>
118700998fSAndy Shevchenko #include <linux/gpio/driver.h>
12b43ab901SSebastian Andrzej Siewior #include <linux/init.h>
138700998fSAndy Shevchenko #include <linux/interrupt.h>
14b43ab901SSebastian Andrzej Siewior #include <linux/io.h>
15b43ab901SSebastian Andrzej Siewior #include <linux/irq.h>
16b43ab901SSebastian Andrzej Siewior #include <linux/kernel.h>
178700998fSAndy Shevchenko #include <linux/of_irq.h>
18b43ab901SSebastian Andrzej Siewior #include <linux/pci.h>
19b43ab901SSebastian Andrzej Siewior #include <linux/platform_device.h>
20b43ab901SSebastian Andrzej Siewior
21b43ab901SSebastian Andrzej Siewior #define DRV_NAME "sdv_gpio"
22b43ab901SSebastian Andrzej Siewior #define SDV_NUM_PUB_GPIOS 12
23b43ab901SSebastian Andrzej Siewior #define PCI_DEVICE_ID_SDV_GPIO 0x2e67
24b43ab901SSebastian Andrzej Siewior #define GPIO_BAR 0
25b43ab901SSebastian Andrzej Siewior
26b43ab901SSebastian Andrzej Siewior #define GPOUTR 0x00
27b43ab901SSebastian Andrzej Siewior #define GPOER 0x04
28b43ab901SSebastian Andrzej Siewior #define GPINR 0x08
29b43ab901SSebastian Andrzej Siewior
30b43ab901SSebastian Andrzej Siewior #define GPSTR 0x0c
31b43ab901SSebastian Andrzej Siewior #define GPIT1R0 0x10
32b43ab901SSebastian Andrzej Siewior #define GPIO_INT 0x14
33b43ab901SSebastian Andrzej Siewior #define GPIT1R1 0x18
34b43ab901SSebastian Andrzej Siewior
35b43ab901SSebastian Andrzej Siewior #define GPMUXCTL 0x1c
36b43ab901SSebastian Andrzej Siewior
37b43ab901SSebastian Andrzej Siewior struct sdv_gpio_chip_data {
38b43ab901SSebastian Andrzej Siewior int irq_base;
39b43ab901SSebastian Andrzej Siewior void __iomem *gpio_pub_base;
403ffc9cebSGrant Likely struct irq_domain *id;
41b43ab901SSebastian Andrzej Siewior struct irq_chip_generic *gc;
420f4630f3SLinus Walleij struct gpio_chip chip;
43b43ab901SSebastian Andrzej Siewior };
44b43ab901SSebastian Andrzej Siewior
sdv_gpio_pub_set_type(struct irq_data * d,unsigned int type)45b43ab901SSebastian Andrzej Siewior static int sdv_gpio_pub_set_type(struct irq_data *d, unsigned int type)
46b43ab901SSebastian Andrzej Siewior {
47b43ab901SSebastian Andrzej Siewior struct irq_chip_generic *gc = irq_data_get_irq_chip_data(d);
48b43ab901SSebastian Andrzej Siewior struct sdv_gpio_chip_data *sd = gc->private;
49b43ab901SSebastian Andrzej Siewior void __iomem *type_reg;
50b43ab901SSebastian Andrzej Siewior u32 reg;
51b43ab901SSebastian Andrzej Siewior
523ffc9cebSGrant Likely if (d->hwirq < 8)
53b43ab901SSebastian Andrzej Siewior type_reg = sd->gpio_pub_base + GPIT1R0;
54b43ab901SSebastian Andrzej Siewior else
55b43ab901SSebastian Andrzej Siewior type_reg = sd->gpio_pub_base + GPIT1R1;
56b43ab901SSebastian Andrzej Siewior
57b43ab901SSebastian Andrzej Siewior reg = readl(type_reg);
58b43ab901SSebastian Andrzej Siewior
59b43ab901SSebastian Andrzej Siewior switch (type) {
60b43ab901SSebastian Andrzej Siewior case IRQ_TYPE_LEVEL_HIGH:
613ffc9cebSGrant Likely reg &= ~BIT(4 * (d->hwirq % 8));
62b43ab901SSebastian Andrzej Siewior break;
63b43ab901SSebastian Andrzej Siewior
64b43ab901SSebastian Andrzej Siewior case IRQ_TYPE_LEVEL_LOW:
653ffc9cebSGrant Likely reg |= BIT(4 * (d->hwirq % 8));
66b43ab901SSebastian Andrzej Siewior break;
67b43ab901SSebastian Andrzej Siewior
68b43ab901SSebastian Andrzej Siewior default:
69b43ab901SSebastian Andrzej Siewior return -EINVAL;
70b43ab901SSebastian Andrzej Siewior }
71b43ab901SSebastian Andrzej Siewior
72b43ab901SSebastian Andrzej Siewior writel(reg, type_reg);
73b43ab901SSebastian Andrzej Siewior return 0;
74b43ab901SSebastian Andrzej Siewior }
75b43ab901SSebastian Andrzej Siewior
sdv_gpio_pub_irq_handler(int irq,void * data)76b43ab901SSebastian Andrzej Siewior static irqreturn_t sdv_gpio_pub_irq_handler(int irq, void *data)
77b43ab901SSebastian Andrzej Siewior {
78b43ab901SSebastian Andrzej Siewior struct sdv_gpio_chip_data *sd = data;
79f3af44f0SAndy Shevchenko unsigned long irq_stat = readl(sd->gpio_pub_base + GPSTR);
80f3af44f0SAndy Shevchenko int irq_bit;
81b43ab901SSebastian Andrzej Siewior
82b43ab901SSebastian Andrzej Siewior irq_stat &= readl(sd->gpio_pub_base + GPIO_INT);
83b43ab901SSebastian Andrzej Siewior if (!irq_stat)
84b43ab901SSebastian Andrzej Siewior return IRQ_NONE;
85b43ab901SSebastian Andrzej Siewior
86f3af44f0SAndy Shevchenko for_each_set_bit(irq_bit, &irq_stat, 32)
87*dbd1c54fSMarc Zyngier generic_handle_domain_irq(sd->id, irq_bit);
88b43ab901SSebastian Andrzej Siewior
89b43ab901SSebastian Andrzej Siewior return IRQ_HANDLED;
90b43ab901SSebastian Andrzej Siewior }
91b43ab901SSebastian Andrzej Siewior
sdv_xlate(struct irq_domain * h,struct device_node * node,const u32 * intspec,u32 intsize,irq_hw_number_t * out_hwirq,u32 * out_type)92b43ab901SSebastian Andrzej Siewior static int sdv_xlate(struct irq_domain *h, struct device_node *node,
93b43ab901SSebastian Andrzej Siewior const u32 *intspec, u32 intsize, irq_hw_number_t *out_hwirq,
94b43ab901SSebastian Andrzej Siewior u32 *out_type)
95b43ab901SSebastian Andrzej Siewior {
96b43ab901SSebastian Andrzej Siewior u32 line, type;
97b43ab901SSebastian Andrzej Siewior
985d4c9bc7SMarc Zyngier if (node != irq_domain_get_of_node(h))
99b43ab901SSebastian Andrzej Siewior return -EINVAL;
100b43ab901SSebastian Andrzej Siewior
101b43ab901SSebastian Andrzej Siewior if (intsize < 2)
102b43ab901SSebastian Andrzej Siewior return -EINVAL;
103b43ab901SSebastian Andrzej Siewior
104b43ab901SSebastian Andrzej Siewior line = *intspec;
105b43ab901SSebastian Andrzej Siewior *out_hwirq = line;
106b43ab901SSebastian Andrzej Siewior
107b43ab901SSebastian Andrzej Siewior intspec++;
108b43ab901SSebastian Andrzej Siewior type = *intspec;
109b43ab901SSebastian Andrzej Siewior
110b43ab901SSebastian Andrzej Siewior switch (type) {
111b43ab901SSebastian Andrzej Siewior case IRQ_TYPE_LEVEL_LOW:
112b43ab901SSebastian Andrzej Siewior case IRQ_TYPE_LEVEL_HIGH:
113b43ab901SSebastian Andrzej Siewior *out_type = type;
114b43ab901SSebastian Andrzej Siewior break;
115b43ab901SSebastian Andrzej Siewior default:
116b43ab901SSebastian Andrzej Siewior return -EINVAL;
117b43ab901SSebastian Andrzej Siewior }
118b43ab901SSebastian Andrzej Siewior return 0;
119b43ab901SSebastian Andrzej Siewior }
120b43ab901SSebastian Andrzej Siewior
1210b354dc4SKrzysztof Kozlowski static const struct irq_domain_ops irq_domain_sdv_ops = {
1223ffc9cebSGrant Likely .xlate = sdv_xlate,
123b43ab901SSebastian Andrzej Siewior };
124b43ab901SSebastian Andrzej Siewior
sdv_register_irqsupport(struct sdv_gpio_chip_data * sd,struct pci_dev * pdev)1253836309dSBill Pemberton static int sdv_register_irqsupport(struct sdv_gpio_chip_data *sd,
126b43ab901SSebastian Andrzej Siewior struct pci_dev *pdev)
127b43ab901SSebastian Andrzej Siewior {
128b43ab901SSebastian Andrzej Siewior struct irq_chip_type *ct;
129b43ab901SSebastian Andrzej Siewior int ret;
130b43ab901SSebastian Andrzej Siewior
13174dd9ebfSBartosz Golaszewski sd->irq_base = devm_irq_alloc_descs(&pdev->dev, -1, 0,
13274dd9ebfSBartosz Golaszewski SDV_NUM_PUB_GPIOS, -1);
133b43ab901SSebastian Andrzej Siewior if (sd->irq_base < 0)
134b43ab901SSebastian Andrzej Siewior return sd->irq_base;
135b43ab901SSebastian Andrzej Siewior
136b43ab901SSebastian Andrzej Siewior /* mask + ACK all interrupt sources */
137b43ab901SSebastian Andrzej Siewior writel(0, sd->gpio_pub_base + GPIO_INT);
138b43ab901SSebastian Andrzej Siewior writel((1 << 11) - 1, sd->gpio_pub_base + GPSTR);
139b43ab901SSebastian Andrzej Siewior
14074dd9ebfSBartosz Golaszewski ret = devm_request_irq(&pdev->dev, pdev->irq,
14174dd9ebfSBartosz Golaszewski sdv_gpio_pub_irq_handler, IRQF_SHARED,
142b43ab901SSebastian Andrzej Siewior "sdv_gpio", sd);
143b43ab901SSebastian Andrzej Siewior if (ret)
14474dd9ebfSBartosz Golaszewski return ret;
145b43ab901SSebastian Andrzej Siewior
146b43ab901SSebastian Andrzej Siewior /*
147b43ab901SSebastian Andrzej Siewior * This gpio irq controller latches level irqs. Testing shows that if
148b43ab901SSebastian Andrzej Siewior * we unmask & ACK the IRQ before the source of the interrupt is gone
149b43ab901SSebastian Andrzej Siewior * then the interrupt is active again.
150b43ab901SSebastian Andrzej Siewior */
1519381fc5dSAndy Shevchenko sd->gc = devm_irq_alloc_generic_chip(&pdev->dev, "sdv-gpio", 1,
1529381fc5dSAndy Shevchenko sd->irq_base,
1539381fc5dSAndy Shevchenko sd->gpio_pub_base,
1549381fc5dSAndy Shevchenko handle_fasteoi_irq);
15574dd9ebfSBartosz Golaszewski if (!sd->gc)
15674dd9ebfSBartosz Golaszewski return -ENOMEM;
157b43ab901SSebastian Andrzej Siewior
158b43ab901SSebastian Andrzej Siewior sd->gc->private = sd;
159b43ab901SSebastian Andrzej Siewior ct = sd->gc->chip_types;
160b43ab901SSebastian Andrzej Siewior ct->type = IRQ_TYPE_LEVEL_HIGH | IRQ_TYPE_LEVEL_LOW;
161b43ab901SSebastian Andrzej Siewior ct->regs.eoi = GPSTR;
162b43ab901SSebastian Andrzej Siewior ct->regs.mask = GPIO_INT;
163b43ab901SSebastian Andrzej Siewior ct->chip.irq_mask = irq_gc_mask_clr_bit;
164b43ab901SSebastian Andrzej Siewior ct->chip.irq_unmask = irq_gc_mask_set_bit;
165b43ab901SSebastian Andrzej Siewior ct->chip.irq_eoi = irq_gc_eoi;
166b43ab901SSebastian Andrzej Siewior ct->chip.irq_set_type = sdv_gpio_pub_set_type;
167b43ab901SSebastian Andrzej Siewior
168b43ab901SSebastian Andrzej Siewior irq_setup_generic_chip(sd->gc, IRQ_MSK(SDV_NUM_PUB_GPIOS),
169b43ab901SSebastian Andrzej Siewior IRQ_GC_INIT_MASK_CACHE, IRQ_NOREQUEST,
170b43ab901SSebastian Andrzej Siewior IRQ_LEVEL | IRQ_NOPROBE);
171b43ab901SSebastian Andrzej Siewior
1723ffc9cebSGrant Likely sd->id = irq_domain_add_legacy(pdev->dev.of_node, SDV_NUM_PUB_GPIOS,
1733ffc9cebSGrant Likely sd->irq_base, 0, &irq_domain_sdv_ops, sd);
17474dd9ebfSBartosz Golaszewski if (!sd->id)
17574dd9ebfSBartosz Golaszewski return -ENODEV;
17674dd9ebfSBartosz Golaszewski
177b43ab901SSebastian Andrzej Siewior return 0;
178b43ab901SSebastian Andrzej Siewior }
179b43ab901SSebastian Andrzej Siewior
sdv_gpio_probe(struct pci_dev * pdev,const struct pci_device_id * pci_id)1803836309dSBill Pemberton static int sdv_gpio_probe(struct pci_dev *pdev,
181b43ab901SSebastian Andrzej Siewior const struct pci_device_id *pci_id)
182b43ab901SSebastian Andrzej Siewior {
183b43ab901SSebastian Andrzej Siewior struct sdv_gpio_chip_data *sd;
184b43ab901SSebastian Andrzej Siewior int ret;
185b43ab901SSebastian Andrzej Siewior u32 mux_val;
186b43ab901SSebastian Andrzej Siewior
1879381fc5dSAndy Shevchenko sd = devm_kzalloc(&pdev->dev, sizeof(*sd), GFP_KERNEL);
188b43ab901SSebastian Andrzej Siewior if (!sd)
189b43ab901SSebastian Andrzej Siewior return -ENOMEM;
1909381fc5dSAndy Shevchenko
1919381fc5dSAndy Shevchenko ret = pcim_enable_device(pdev);
192b43ab901SSebastian Andrzej Siewior if (ret) {
193b43ab901SSebastian Andrzej Siewior dev_err(&pdev->dev, "can't enable device.\n");
1949381fc5dSAndy Shevchenko return ret;
195b43ab901SSebastian Andrzej Siewior }
196b43ab901SSebastian Andrzej Siewior
1979381fc5dSAndy Shevchenko ret = pcim_iomap_regions(pdev, 1 << GPIO_BAR, DRV_NAME);
198b43ab901SSebastian Andrzej Siewior if (ret) {
199b43ab901SSebastian Andrzej Siewior dev_err(&pdev->dev, "can't alloc PCI BAR #%d\n", GPIO_BAR);
2009381fc5dSAndy Shevchenko return ret;
201b43ab901SSebastian Andrzej Siewior }
202b43ab901SSebastian Andrzej Siewior
2039381fc5dSAndy Shevchenko sd->gpio_pub_base = pcim_iomap_table(pdev)[GPIO_BAR];
204b43ab901SSebastian Andrzej Siewior
2059381fc5dSAndy Shevchenko ret = of_property_read_u32(pdev->dev.of_node, "intel,muxctl", &mux_val);
2069381fc5dSAndy Shevchenko if (!ret)
207b43ab901SSebastian Andrzej Siewior writel(mux_val, sd->gpio_pub_base + GPMUXCTL);
208b43ab901SSebastian Andrzej Siewior
2090f4630f3SLinus Walleij ret = bgpio_init(&sd->chip, &pdev->dev, 4,
210b43ab901SSebastian Andrzej Siewior sd->gpio_pub_base + GPINR, sd->gpio_pub_base + GPOUTR,
2113e11f7b8SShawn Guo NULL, sd->gpio_pub_base + GPOER, NULL, 0);
212b43ab901SSebastian Andrzej Siewior if (ret)
2139381fc5dSAndy Shevchenko return ret;
2149381fc5dSAndy Shevchenko
2150f4630f3SLinus Walleij sd->chip.ngpio = SDV_NUM_PUB_GPIOS;
216b43ab901SSebastian Andrzej Siewior
2179381fc5dSAndy Shevchenko ret = devm_gpiochip_add_data(&pdev->dev, &sd->chip, sd);
218b43ab901SSebastian Andrzej Siewior if (ret < 0) {
219b43ab901SSebastian Andrzej Siewior dev_err(&pdev->dev, "gpiochip_add() failed.\n");
2209381fc5dSAndy Shevchenko return ret;
221b43ab901SSebastian Andrzej Siewior }
222b43ab901SSebastian Andrzej Siewior
223b43ab901SSebastian Andrzej Siewior ret = sdv_register_irqsupport(sd, pdev);
224b43ab901SSebastian Andrzej Siewior if (ret)
2259381fc5dSAndy Shevchenko return ret;
226b43ab901SSebastian Andrzej Siewior
227b43ab901SSebastian Andrzej Siewior pci_set_drvdata(pdev, sd);
228b43ab901SSebastian Andrzej Siewior dev_info(&pdev->dev, "Sodaville GPIO driver registered.\n");
229b43ab901SSebastian Andrzej Siewior return 0;
230b43ab901SSebastian Andrzej Siewior }
231b43ab901SSebastian Andrzej Siewior
23214f4a883SJingoo Han static const struct pci_device_id sdv_gpio_pci_ids[] = {
233b43ab901SSebastian Andrzej Siewior { PCI_DEVICE(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_SDV_GPIO) },
234b43ab901SSebastian Andrzej Siewior { 0, },
235b43ab901SSebastian Andrzej Siewior };
236b43ab901SSebastian Andrzej Siewior
237b43ab901SSebastian Andrzej Siewior static struct pci_driver sdv_gpio_driver = {
2386a5ead91SPaul Gortmaker .driver = {
2396a5ead91SPaul Gortmaker .suppress_bind_attrs = true,
2406a5ead91SPaul Gortmaker },
241b43ab901SSebastian Andrzej Siewior .name = DRV_NAME,
242b43ab901SSebastian Andrzej Siewior .id_table = sdv_gpio_pci_ids,
243b43ab901SSebastian Andrzej Siewior .probe = sdv_gpio_probe,
244b43ab901SSebastian Andrzej Siewior };
2456a5ead91SPaul Gortmaker builtin_pci_driver(sdv_gpio_driver);
246