xref: /openbmc/linux/drivers/clk/tegra/clk-tegra114.c (revision de4f30fd)
12cb5efefSPeter De Schrijver /*
22cb5efefSPeter De Schrijver  * Copyright (c) 2012, 2013, NVIDIA CORPORATION.  All rights reserved.
32cb5efefSPeter De Schrijver  *
42cb5efefSPeter De Schrijver  * This program is free software; you can redistribute it and/or modify it
52cb5efefSPeter De Schrijver  * under the terms and conditions of the GNU General Public License,
62cb5efefSPeter De Schrijver  * version 2, as published by the Free Software Foundation.
72cb5efefSPeter De Schrijver  *
82cb5efefSPeter De Schrijver  * This program is distributed in the hope it will be useful, but WITHOUT
92cb5efefSPeter De Schrijver  * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
102cb5efefSPeter De Schrijver  * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
112cb5efefSPeter De Schrijver  * more details.
122cb5efefSPeter De Schrijver  *
132cb5efefSPeter De Schrijver  * You should have received a copy of the GNU General Public License
142cb5efefSPeter De Schrijver  * along with this program.  If not, see <http://www.gnu.org/licenses/>.
152cb5efefSPeter De Schrijver  */
162cb5efefSPeter De Schrijver 
172cb5efefSPeter De Schrijver #include <linux/io.h>
182cb5efefSPeter De Schrijver #include <linux/clk.h>
192cb5efefSPeter De Schrijver #include <linux/clk-provider.h>
202cb5efefSPeter De Schrijver #include <linux/clkdev.h>
212cb5efefSPeter De Schrijver #include <linux/of.h>
222cb5efefSPeter De Schrijver #include <linux/of_address.h>
232cb5efefSPeter De Schrijver #include <linux/delay.h>
2425c9ded6SPaul Walmsley #include <linux/export.h>
252cb5efefSPeter De Schrijver #include <linux/clk/tegra.h>
26c9e2d69aSPeter De Schrijver #include <dt-bindings/clock/tegra114-car.h>
272cb5efefSPeter De Schrijver 
282cb5efefSPeter De Schrijver #include "clk.h"
296609dbe4SPeter De Schrijver #include "clk-id.h"
302cb5efefSPeter De Schrijver 
311c472d8eSPaul Walmsley #define RST_DFLL_DVCO			0x2F4
3225c9ded6SPaul Walmsley #define CPU_FINETRIM_SELECT		0x4d4	/* override default prop dlys */
3325c9ded6SPaul Walmsley #define CPU_FINETRIM_DR			0x4d8	/* rise->rise prop dly A */
3425c9ded6SPaul Walmsley #define CPU_FINETRIM_R			0x4e4	/* rise->rise prop dly inc A */
352cb5efefSPeter De Schrijver 
361c472d8eSPaul Walmsley /* RST_DFLL_DVCO bitfields */
371c472d8eSPaul Walmsley #define DVFS_DFLL_RESET_SHIFT		0
381c472d8eSPaul Walmsley 
3925c9ded6SPaul Walmsley /* CPU_FINETRIM_SELECT and CPU_FINETRIM_DR bitfields */
4025c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_1		BIT(0)	/* fcpu0 */
4125c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_2		BIT(1)	/* fcpu1 */
4225c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_3		BIT(2)	/* fcpu2 */
4325c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_4		BIT(3)	/* fcpu3 */
4425c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_5		BIT(4)	/* fl2 */
4525c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_6		BIT(5)	/* ftop */
4625c9ded6SPaul Walmsley 
4725c9ded6SPaul Walmsley /* CPU_FINETRIM_R bitfields */
4825c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_1_SHIFT	0		/* fcpu0 */
4925c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_1_MASK	(0x3 << CPU_FINETRIM_R_FCPU_1_SHIFT)
5025c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_2_SHIFT	2		/* fcpu1 */
5125c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_2_MASK	(0x3 << CPU_FINETRIM_R_FCPU_2_SHIFT)
5225c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_3_SHIFT	4		/* fcpu2 */
5325c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_3_MASK	(0x3 << CPU_FINETRIM_R_FCPU_3_SHIFT)
5425c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_4_SHIFT	6		/* fcpu3 */
5525c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_4_MASK	(0x3 << CPU_FINETRIM_R_FCPU_4_SHIFT)
5625c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_5_SHIFT	8		/* fl2 */
5725c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_5_MASK	(0x3 << CPU_FINETRIM_R_FCPU_5_SHIFT)
5825c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_6_SHIFT	10		/* ftop */
5925c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_6_MASK	(0x3 << CPU_FINETRIM_R_FCPU_6_SHIFT)
6025c9ded6SPaul Walmsley 
61d5ff89a8SPeter De Schrijver #define TEGRA114_CLK_PERIPH_BANKS	5
62d5ff89a8SPeter De Schrijver 
632cb5efefSPeter De Schrijver #define PLLC_BASE 0x80
642cb5efefSPeter De Schrijver #define PLLC_MISC2 0x88
652cb5efefSPeter De Schrijver #define PLLC_MISC 0x8c
662cb5efefSPeter De Schrijver #define PLLC2_BASE 0x4e8
672cb5efefSPeter De Schrijver #define PLLC2_MISC 0x4ec
682cb5efefSPeter De Schrijver #define PLLC3_BASE 0x4fc
692cb5efefSPeter De Schrijver #define PLLC3_MISC 0x500
702cb5efefSPeter De Schrijver #define PLLM_BASE 0x90
712cb5efefSPeter De Schrijver #define PLLM_MISC 0x9c
722cb5efefSPeter De Schrijver #define PLLP_BASE 0xa0
732cb5efefSPeter De Schrijver #define PLLP_MISC 0xac
742cb5efefSPeter De Schrijver #define PLLX_BASE 0xe0
752cb5efefSPeter De Schrijver #define PLLX_MISC 0xe4
762cb5efefSPeter De Schrijver #define PLLX_MISC2 0x514
772cb5efefSPeter De Schrijver #define PLLX_MISC3 0x518
782cb5efefSPeter De Schrijver #define PLLD_BASE 0xd0
792cb5efefSPeter De Schrijver #define PLLD_MISC 0xdc
802cb5efefSPeter De Schrijver #define PLLD2_BASE 0x4b8
812cb5efefSPeter De Schrijver #define PLLD2_MISC 0x4bc
822cb5efefSPeter De Schrijver #define PLLE_BASE 0xe8
832cb5efefSPeter De Schrijver #define PLLE_MISC 0xec
842cb5efefSPeter De Schrijver #define PLLA_BASE 0xb0
852cb5efefSPeter De Schrijver #define PLLA_MISC 0xbc
862cb5efefSPeter De Schrijver #define PLLU_BASE 0xc0
872cb5efefSPeter De Schrijver #define PLLU_MISC 0xcc
882cb5efefSPeter De Schrijver #define PLLRE_BASE 0x4c4
892cb5efefSPeter De Schrijver #define PLLRE_MISC 0x4c8
902cb5efefSPeter De Schrijver 
912cb5efefSPeter De Schrijver #define PLL_MISC_LOCK_ENABLE 18
922cb5efefSPeter De Schrijver #define PLLC_MISC_LOCK_ENABLE 24
932cb5efefSPeter De Schrijver #define PLLDU_MISC_LOCK_ENABLE 22
942cb5efefSPeter De Schrijver #define PLLE_MISC_LOCK_ENABLE 9
952cb5efefSPeter De Schrijver #define PLLRE_MISC_LOCK_ENABLE 30
962cb5efefSPeter De Schrijver 
972cb5efefSPeter De Schrijver #define PLLC_IDDQ_BIT 26
982cb5efefSPeter De Schrijver #define PLLX_IDDQ_BIT 3
992cb5efefSPeter De Schrijver #define PLLRE_IDDQ_BIT 16
1002cb5efefSPeter De Schrijver 
1012cb5efefSPeter De Schrijver #define PLL_BASE_LOCK BIT(27)
1022cb5efefSPeter De Schrijver #define PLLE_MISC_LOCK BIT(11)
1032cb5efefSPeter De Schrijver #define PLLRE_MISC_LOCK BIT(24)
1042cb5efefSPeter De Schrijver #define PLLCX_BASE_LOCK (BIT(26)|BIT(27))
1052cb5efefSPeter De Schrijver 
1062cb5efefSPeter De Schrijver #define PLLE_AUX 0x48c
1072cb5efefSPeter De Schrijver #define PLLC_OUT 0x84
1082cb5efefSPeter De Schrijver #define PLLM_OUT 0x94
1092cb5efefSPeter De Schrijver 
1102cb5efefSPeter De Schrijver #define OSC_CTRL			0x50
1112cb5efefSPeter De Schrijver #define OSC_CTRL_OSC_FREQ_SHIFT		28
1122cb5efefSPeter De Schrijver #define OSC_CTRL_PLL_REF_DIV_SHIFT	26
1132cb5efefSPeter De Schrijver 
1142cb5efefSPeter De Schrijver #define PLLXC_SW_MAX_P			6
1152cb5efefSPeter De Schrijver 
1162cb5efefSPeter De Schrijver #define CCLKG_BURST_POLICY 0x368
1172cb5efefSPeter De Schrijver #define CCLKLP_BURST_POLICY 0x370
1182cb5efefSPeter De Schrijver #define SCLK_BURST_POLICY 0x028
1192cb5efefSPeter De Schrijver #define SYSTEM_CLK_RATE 0x030
1202cb5efefSPeter De Schrijver 
1212cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG2 0x488
1222cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG2_STABLE_COUNT(x) (((x) & 0xffff) << 6)
1232cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(x) (((x) & 0x3f) << 18)
1242cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN BIT(0)
1252cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN BIT(2)
1262cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN BIT(4)
1272cb5efefSPeter De Schrijver 
1282cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1 0x484
1292cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(x) (((x) & 0x1f) << 6)
1302cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(x) (((x) & 0xfff) << 0)
1312cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP BIT(17)
1322cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN BIT(16)
1332cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP BIT(15)
1342cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN BIT(14)
1352cb5efefSPeter De Schrijver #define UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN BIT(12)
1362cb5efefSPeter De Schrijver 
1372cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0			0x52c
1382cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE	BIT(25)
1392cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE	BIT(24)
1402cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET	BIT(6)
1412cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_RESET_INPUT_VALUE	BIT(5)
1422cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_SEQ_IN_SWCTL	BIT(4)
1432cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL	BIT(2)
1442cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE	BIT(1)
1452cb5efefSPeter De Schrijver #define UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL	BIT(0)
1462cb5efefSPeter De Schrijver 
1472cb5efefSPeter De Schrijver #define CLK_SOURCE_CSITE 0x1d4
1482cb5efefSPeter De Schrijver #define CLK_SOURCE_XUSB_SS_SRC 0x610
1492cb5efefSPeter De Schrijver #define CLK_SOURCE_EMC 0x19c
1502cb5efefSPeter De Schrijver 
151d53442e9SPeter De Schrijver /* PLLM override registers */
152d53442e9SPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE 0x1dc
153d53442e9SPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE_2 0x2b0
154d53442e9SPeter De Schrijver 
15531972fd9SJoseph Lo /* Tegra CPU clock and reset control regs */
15631972fd9SJoseph Lo #define CLK_RST_CONTROLLER_CPU_CMPLX_STATUS	0x470
15731972fd9SJoseph Lo 
158ad7d1140SJoseph Lo #ifdef CONFIG_PM_SLEEP
159ad7d1140SJoseph Lo static struct cpu_clk_suspend_context {
160ad7d1140SJoseph Lo 	u32 clk_csite_src;
1610017f447SJoseph Lo 	u32 cclkg_burst;
1620017f447SJoseph Lo 	u32 cclkg_divider;
163ad7d1140SJoseph Lo } tegra114_cpu_clk_sctx;
164ad7d1140SJoseph Lo #endif
165ad7d1140SJoseph Lo 
1662cb5efefSPeter De Schrijver static void __iomem *clk_base;
1672cb5efefSPeter De Schrijver static void __iomem *pmc_base;
1682cb5efefSPeter De Schrijver 
1692cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_d_lock);
1702cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_d2_lock);
1712cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_u_lock);
1722cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_re_lock);
1732cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(sysrate_lock);
1742cb5efefSPeter De Schrijver 
175fd428ad8SPeter De Schrijver static struct div_nmp pllxc_nmp = {
176fd428ad8SPeter De Schrijver 	.divm_shift = 0,
177fd428ad8SPeter De Schrijver 	.divm_width = 8,
178fd428ad8SPeter De Schrijver 	.divn_shift = 8,
179fd428ad8SPeter De Schrijver 	.divn_width = 8,
180fd428ad8SPeter De Schrijver 	.divp_shift = 20,
181fd428ad8SPeter De Schrijver 	.divp_width = 4,
182fd428ad8SPeter De Schrijver };
183fd428ad8SPeter De Schrijver 
1842cb5efefSPeter De Schrijver static struct pdiv_map pllxc_p[] = {
1852cb5efefSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
1862cb5efefSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
1872cb5efefSPeter De Schrijver 	{ .pdiv = 3, .hw_val = 2 },
1882cb5efefSPeter De Schrijver 	{ .pdiv = 4, .hw_val = 3 },
1892cb5efefSPeter De Schrijver 	{ .pdiv = 5, .hw_val = 4 },
1902cb5efefSPeter De Schrijver 	{ .pdiv = 6, .hw_val = 5 },
1912cb5efefSPeter De Schrijver 	{ .pdiv = 8, .hw_val = 6 },
1922cb5efefSPeter De Schrijver 	{ .pdiv = 10, .hw_val = 7 },
1932cb5efefSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 8 },
1942cb5efefSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 9 },
1952cb5efefSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 10 },
1962cb5efefSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 11 },
1972cb5efefSPeter De Schrijver 	{ .pdiv = 20, .hw_val = 12 },
1982cb5efefSPeter De Schrijver 	{ .pdiv = 24, .hw_val = 13 },
1992cb5efefSPeter De Schrijver 	{ .pdiv = 32, .hw_val = 14 },
2002cb5efefSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
2012cb5efefSPeter De Schrijver };
2022cb5efefSPeter De Schrijver 
2032cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_c_freq_table[] = {
2042cb5efefSPeter De Schrijver 	{ 12000000, 624000000, 104, 0, 2},
2052cb5efefSPeter De Schrijver 	{ 12000000, 600000000, 100, 0, 2},
2062cb5efefSPeter De Schrijver 	{ 13000000, 600000000,  92, 0, 2},	/* actual: 598.0 MHz */
2072cb5efefSPeter De Schrijver 	{ 16800000, 600000000,  71, 0, 2},	/* actual: 596.4 MHz */
2082cb5efefSPeter De Schrijver 	{ 19200000, 600000000,  62, 0, 2},	/* actual: 595.2 MHz */
2092cb5efefSPeter De Schrijver 	{ 26000000, 600000000,  92, 1, 2},	/* actual: 598.0 MHz */
2102cb5efefSPeter De Schrijver 	{ 0, 0, 0, 0, 0, 0 },
2112cb5efefSPeter De Schrijver };
2122cb5efefSPeter De Schrijver 
2132cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_c_params = {
2142cb5efefSPeter De Schrijver 	.input_min = 12000000,
2152cb5efefSPeter De Schrijver 	.input_max = 800000000,
2162cb5efefSPeter De Schrijver 	.cf_min = 12000000,
2172cb5efefSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
2182cb5efefSPeter De Schrijver 	.vco_min = 600000000,
2192cb5efefSPeter De Schrijver 	.vco_max = 1400000000,
2202cb5efefSPeter De Schrijver 	.base_reg = PLLC_BASE,
2212cb5efefSPeter De Schrijver 	.misc_reg = PLLC_MISC,
2222cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
2232cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLC_MISC_LOCK_ENABLE,
2242cb5efefSPeter De Schrijver 	.lock_delay = 300,
2252cb5efefSPeter De Schrijver 	.iddq_reg = PLLC_MISC,
2262cb5efefSPeter De Schrijver 	.iddq_bit_idx = PLLC_IDDQ_BIT,
2272cb5efefSPeter De Schrijver 	.max_p = PLLXC_SW_MAX_P,
2282cb5efefSPeter De Schrijver 	.dyn_ramp_reg = PLLC_MISC2,
2292cb5efefSPeter De Schrijver 	.stepa_shift = 17,
2302cb5efefSPeter De Schrijver 	.stepb_shift = 9,
2312cb5efefSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
232fd428ad8SPeter De Schrijver 	.div_nmp = &pllxc_nmp,
233ebe142b2SPeter De Schrijver 	.freq_table = pll_c_freq_table,
234ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
235fd428ad8SPeter De Schrijver };
236fd428ad8SPeter De Schrijver 
237fd428ad8SPeter De Schrijver static struct div_nmp pllcx_nmp = {
238fd428ad8SPeter De Schrijver 	.divm_shift = 0,
239fd428ad8SPeter De Schrijver 	.divm_width = 2,
240fd428ad8SPeter De Schrijver 	.divn_shift = 8,
241fd428ad8SPeter De Schrijver 	.divn_width = 8,
242fd428ad8SPeter De Schrijver 	.divp_shift = 20,
243fd428ad8SPeter De Schrijver 	.divp_width = 3,
2442cb5efefSPeter De Schrijver };
2452cb5efefSPeter De Schrijver 
2462cb5efefSPeter De Schrijver static struct pdiv_map pllc_p[] = {
2472cb5efefSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
2482cb5efefSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
2492cb5efefSPeter De Schrijver 	{ .pdiv = 4, .hw_val = 3 },
2502cb5efefSPeter De Schrijver 	{ .pdiv = 8, .hw_val = 5 },
2512cb5efefSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 7 },
2522cb5efefSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
2532cb5efefSPeter De Schrijver };
2542cb5efefSPeter De Schrijver 
2552cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_cx_freq_table[] = {
2562cb5efefSPeter De Schrijver 	{12000000, 600000000, 100, 0, 2},
2572cb5efefSPeter De Schrijver 	{13000000, 600000000, 92, 0, 2},	/* actual: 598.0 MHz */
2582cb5efefSPeter De Schrijver 	{16800000, 600000000, 71, 0, 2},	/* actual: 596.4 MHz */
2592cb5efefSPeter De Schrijver 	{19200000, 600000000, 62, 0, 2},	/* actual: 595.2 MHz */
2602cb5efefSPeter De Schrijver 	{26000000, 600000000, 92, 1, 2},	/* actual: 598.0 MHz */
2612cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
2622cb5efefSPeter De Schrijver };
2632cb5efefSPeter De Schrijver 
2642cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_c2_params = {
2652cb5efefSPeter De Schrijver 	.input_min = 12000000,
2662cb5efefSPeter De Schrijver 	.input_max = 48000000,
2672cb5efefSPeter De Schrijver 	.cf_min = 12000000,
2682cb5efefSPeter De Schrijver 	.cf_max = 19200000,
2692cb5efefSPeter De Schrijver 	.vco_min = 600000000,
2702cb5efefSPeter De Schrijver 	.vco_max = 1200000000,
2712cb5efefSPeter De Schrijver 	.base_reg = PLLC2_BASE,
2722cb5efefSPeter De Schrijver 	.misc_reg = PLLC2_MISC,
2732cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
2742cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
2752cb5efefSPeter De Schrijver 	.lock_delay = 300,
2762cb5efefSPeter De Schrijver 	.pdiv_tohw = pllc_p,
277fd428ad8SPeter De Schrijver 	.div_nmp = &pllcx_nmp,
278fd428ad8SPeter De Schrijver 	.max_p = 7,
2792cb5efefSPeter De Schrijver 	.ext_misc_reg[0] = 0x4f0,
2802cb5efefSPeter De Schrijver 	.ext_misc_reg[1] = 0x4f4,
2812cb5efefSPeter De Schrijver 	.ext_misc_reg[2] = 0x4f8,
282ebe142b2SPeter De Schrijver 	.freq_table = pll_cx_freq_table,
283ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
2842cb5efefSPeter De Schrijver };
2852cb5efefSPeter De Schrijver 
2862cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_c3_params = {
2872cb5efefSPeter De Schrijver 	.input_min = 12000000,
2882cb5efefSPeter De Schrijver 	.input_max = 48000000,
2892cb5efefSPeter De Schrijver 	.cf_min = 12000000,
2902cb5efefSPeter De Schrijver 	.cf_max = 19200000,
2912cb5efefSPeter De Schrijver 	.vco_min = 600000000,
2922cb5efefSPeter De Schrijver 	.vco_max = 1200000000,
2932cb5efefSPeter De Schrijver 	.base_reg = PLLC3_BASE,
2942cb5efefSPeter De Schrijver 	.misc_reg = PLLC3_MISC,
2952cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
2962cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
2972cb5efefSPeter De Schrijver 	.lock_delay = 300,
2982cb5efefSPeter De Schrijver 	.pdiv_tohw = pllc_p,
299fd428ad8SPeter De Schrijver 	.div_nmp = &pllcx_nmp,
300fd428ad8SPeter De Schrijver 	.max_p = 7,
3012cb5efefSPeter De Schrijver 	.ext_misc_reg[0] = 0x504,
3022cb5efefSPeter De Schrijver 	.ext_misc_reg[1] = 0x508,
3032cb5efefSPeter De Schrijver 	.ext_misc_reg[2] = 0x50c,
304ebe142b2SPeter De Schrijver 	.freq_table = pll_cx_freq_table,
305ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
3062cb5efefSPeter De Schrijver };
3072cb5efefSPeter De Schrijver 
308fd428ad8SPeter De Schrijver static struct div_nmp pllm_nmp = {
309fd428ad8SPeter De Schrijver 	.divm_shift = 0,
310fd428ad8SPeter De Schrijver 	.divm_width = 8,
311d53442e9SPeter De Schrijver 	.override_divm_shift = 0,
312fd428ad8SPeter De Schrijver 	.divn_shift = 8,
313fd428ad8SPeter De Schrijver 	.divn_width = 8,
314d53442e9SPeter De Schrijver 	.override_divn_shift = 8,
315fd428ad8SPeter De Schrijver 	.divp_shift = 20,
316fd428ad8SPeter De Schrijver 	.divp_width = 1,
317d53442e9SPeter De Schrijver 	.override_divp_shift = 27,
318fd428ad8SPeter De Schrijver };
319fd428ad8SPeter De Schrijver 
3202cb5efefSPeter De Schrijver static struct pdiv_map pllm_p[] = {
3212cb5efefSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
3222cb5efefSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
3232cb5efefSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
3242cb5efefSPeter De Schrijver };
3252cb5efefSPeter De Schrijver 
3262cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_m_freq_table[] = {
3272cb5efefSPeter De Schrijver 	{12000000, 800000000, 66, 0, 1},	/* actual: 792.0 MHz */
3282cb5efefSPeter De Schrijver 	{13000000, 800000000, 61, 0, 1},	/* actual: 793.0 MHz */
3292cb5efefSPeter De Schrijver 	{16800000, 800000000, 47, 0, 1},	/* actual: 789.6 MHz */
3302cb5efefSPeter De Schrijver 	{19200000, 800000000, 41, 0, 1},	/* actual: 787.2 MHz */
3312cb5efefSPeter De Schrijver 	{26000000, 800000000, 61, 1, 1},	/* actual: 793.0 MHz */
3322cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
3332cb5efefSPeter De Schrijver };
3342cb5efefSPeter De Schrijver 
3352cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_m_params = {
3362cb5efefSPeter De Schrijver 	.input_min = 12000000,
3372cb5efefSPeter De Schrijver 	.input_max = 500000000,
3382cb5efefSPeter De Schrijver 	.cf_min = 12000000,
3392cb5efefSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
3402cb5efefSPeter De Schrijver 	.vco_min = 400000000,
3412cb5efefSPeter De Schrijver 	.vco_max = 1066000000,
3422cb5efefSPeter De Schrijver 	.base_reg = PLLM_BASE,
3432cb5efefSPeter De Schrijver 	.misc_reg = PLLM_MISC,
3442cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
3452cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3462cb5efefSPeter De Schrijver 	.lock_delay = 300,
3472cb5efefSPeter De Schrijver 	.max_p = 2,
3482cb5efefSPeter De Schrijver 	.pdiv_tohw = pllm_p,
349fd428ad8SPeter De Schrijver 	.div_nmp = &pllm_nmp,
350d53442e9SPeter De Schrijver 	.pmc_divnm_reg = PMC_PLLM_WB0_OVERRIDE,
351d53442e9SPeter De Schrijver 	.pmc_divp_reg = PMC_PLLM_WB0_OVERRIDE_2,
352ebe142b2SPeter De Schrijver 	.freq_table = pll_m_freq_table,
353ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
354fd428ad8SPeter De Schrijver };
355fd428ad8SPeter De Schrijver 
356fd428ad8SPeter De Schrijver static struct div_nmp pllp_nmp = {
357fd428ad8SPeter De Schrijver 	.divm_shift = 0,
358fd428ad8SPeter De Schrijver 	.divm_width = 5,
359fd428ad8SPeter De Schrijver 	.divn_shift = 8,
360fd428ad8SPeter De Schrijver 	.divn_width = 10,
361fd428ad8SPeter De Schrijver 	.divp_shift = 20,
362fd428ad8SPeter De Schrijver 	.divp_width = 3,
3632cb5efefSPeter De Schrijver };
3642cb5efefSPeter De Schrijver 
3652cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_p_freq_table[] = {
3662cb5efefSPeter De Schrijver 	{12000000, 216000000, 432, 12, 1, 8},
3672cb5efefSPeter De Schrijver 	{13000000, 216000000, 432, 13, 1, 8},
3682cb5efefSPeter De Schrijver 	{16800000, 216000000, 360, 14, 1, 8},
3692cb5efefSPeter De Schrijver 	{19200000, 216000000, 360, 16, 1, 8},
3702cb5efefSPeter De Schrijver 	{26000000, 216000000, 432, 26, 1, 8},
3712cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
3722cb5efefSPeter De Schrijver };
3732cb5efefSPeter De Schrijver 
3742cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_p_params = {
3752cb5efefSPeter De Schrijver 	.input_min = 2000000,
3762cb5efefSPeter De Schrijver 	.input_max = 31000000,
3772cb5efefSPeter De Schrijver 	.cf_min = 1000000,
3782cb5efefSPeter De Schrijver 	.cf_max = 6000000,
3792cb5efefSPeter De Schrijver 	.vco_min = 200000000,
3802cb5efefSPeter De Schrijver 	.vco_max = 700000000,
3812cb5efefSPeter De Schrijver 	.base_reg = PLLP_BASE,
3822cb5efefSPeter De Schrijver 	.misc_reg = PLLP_MISC,
3832cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
3842cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3852cb5efefSPeter De Schrijver 	.lock_delay = 300,
386fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
387ebe142b2SPeter De Schrijver 	.freq_table = pll_p_freq_table,
388ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_USE_LOCK,
389ebe142b2SPeter De Schrijver 	.fixed_rate = 408000000,
3902cb5efefSPeter De Schrijver };
3912cb5efefSPeter De Schrijver 
3922cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_a_freq_table[] = {
3932cb5efefSPeter De Schrijver 	{9600000, 282240000, 147, 5, 0, 4},
3942cb5efefSPeter De Schrijver 	{9600000, 368640000, 192, 5, 0, 4},
3952cb5efefSPeter De Schrijver 	{9600000, 240000000, 200, 8, 0, 8},
3962cb5efefSPeter De Schrijver 
3972cb5efefSPeter De Schrijver 	{28800000, 282240000, 245, 25, 0, 8},
3982cb5efefSPeter De Schrijver 	{28800000, 368640000, 320, 25, 0, 8},
3992cb5efefSPeter De Schrijver 	{28800000, 240000000, 200, 24, 0, 8},
4002cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
4012cb5efefSPeter De Schrijver };
4022cb5efefSPeter De Schrijver 
4032cb5efefSPeter De Schrijver 
4042cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_a_params = {
4052cb5efefSPeter De Schrijver 	.input_min = 2000000,
4062cb5efefSPeter De Schrijver 	.input_max = 31000000,
4072cb5efefSPeter De Schrijver 	.cf_min = 1000000,
4082cb5efefSPeter De Schrijver 	.cf_max = 6000000,
4092cb5efefSPeter De Schrijver 	.vco_min = 200000000,
4102cb5efefSPeter De Schrijver 	.vco_max = 700000000,
4112cb5efefSPeter De Schrijver 	.base_reg = PLLA_BASE,
4122cb5efefSPeter De Schrijver 	.misc_reg = PLLA_MISC,
4132cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
4142cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
4152cb5efefSPeter De Schrijver 	.lock_delay = 300,
416fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
417ebe142b2SPeter De Schrijver 	.freq_table = pll_a_freq_table,
418ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_USE_LOCK,
4192cb5efefSPeter De Schrijver };
4202cb5efefSPeter De Schrijver 
4212cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_d_freq_table[] = {
4222cb5efefSPeter De Schrijver 	{12000000, 216000000, 864, 12, 2, 12},
4232cb5efefSPeter De Schrijver 	{13000000, 216000000, 864, 13, 2, 12},
4242cb5efefSPeter De Schrijver 	{16800000, 216000000, 720, 14, 2, 12},
4252cb5efefSPeter De Schrijver 	{19200000, 216000000, 720, 16, 2, 12},
4262cb5efefSPeter De Schrijver 	{26000000, 216000000, 864, 26, 2, 12},
4272cb5efefSPeter De Schrijver 
4282cb5efefSPeter De Schrijver 	{12000000, 594000000, 594, 12, 0, 12},
4292cb5efefSPeter De Schrijver 	{13000000, 594000000, 594, 13, 0, 12},
4302cb5efefSPeter De Schrijver 	{16800000, 594000000, 495, 14, 0, 12},
4312cb5efefSPeter De Schrijver 	{19200000, 594000000, 495, 16, 0, 12},
4322cb5efefSPeter De Schrijver 	{26000000, 594000000, 594, 26, 0, 12},
4332cb5efefSPeter De Schrijver 
4342cb5efefSPeter De Schrijver 	{12000000, 1000000000, 1000, 12, 0, 12},
4352cb5efefSPeter De Schrijver 	{13000000, 1000000000, 1000, 13, 0, 12},
4362cb5efefSPeter De Schrijver 	{19200000, 1000000000, 625, 12, 0, 12},
4372cb5efefSPeter De Schrijver 	{26000000, 1000000000, 1000, 26, 0, 12},
4382cb5efefSPeter De Schrijver 
4392cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
4402cb5efefSPeter De Schrijver };
4412cb5efefSPeter De Schrijver 
4422cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_d_params = {
4432cb5efefSPeter De Schrijver 	.input_min = 2000000,
4442cb5efefSPeter De Schrijver 	.input_max = 40000000,
4452cb5efefSPeter De Schrijver 	.cf_min = 1000000,
4462cb5efefSPeter De Schrijver 	.cf_max = 6000000,
4472cb5efefSPeter De Schrijver 	.vco_min = 500000000,
4482cb5efefSPeter De Schrijver 	.vco_max = 1000000000,
4492cb5efefSPeter De Schrijver 	.base_reg = PLLD_BASE,
4502cb5efefSPeter De Schrijver 	.misc_reg = PLLD_MISC,
4512cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
4522cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4532cb5efefSPeter De Schrijver 	.lock_delay = 1000,
454fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
455ebe142b2SPeter De Schrijver 	.freq_table = pll_d_freq_table,
456ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
457ebe142b2SPeter De Schrijver 		 TEGRA_PLL_USE_LOCK,
4582cb5efefSPeter De Schrijver };
4592cb5efefSPeter De Schrijver 
4602cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_d2_params = {
4612cb5efefSPeter De Schrijver 	.input_min = 2000000,
4622cb5efefSPeter De Schrijver 	.input_max = 40000000,
4632cb5efefSPeter De Schrijver 	.cf_min = 1000000,
4642cb5efefSPeter De Schrijver 	.cf_max = 6000000,
4652cb5efefSPeter De Schrijver 	.vco_min = 500000000,
4662cb5efefSPeter De Schrijver 	.vco_max = 1000000000,
4672cb5efefSPeter De Schrijver 	.base_reg = PLLD2_BASE,
4682cb5efefSPeter De Schrijver 	.misc_reg = PLLD2_MISC,
4692cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
4702cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4712cb5efefSPeter De Schrijver 	.lock_delay = 1000,
472fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
473ebe142b2SPeter De Schrijver 	.freq_table = pll_d_freq_table,
474ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
475ebe142b2SPeter De Schrijver 		 TEGRA_PLL_USE_LOCK,
4762cb5efefSPeter De Schrijver };
4772cb5efefSPeter De Schrijver 
4782cb5efefSPeter De Schrijver static struct pdiv_map pllu_p[] = {
4792cb5efefSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 1 },
4802cb5efefSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 0 },
4812cb5efefSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
4822cb5efefSPeter De Schrijver };
4832cb5efefSPeter De Schrijver 
484fd428ad8SPeter De Schrijver static struct div_nmp pllu_nmp = {
485fd428ad8SPeter De Schrijver 	.divm_shift = 0,
486fd428ad8SPeter De Schrijver 	.divm_width = 5,
487fd428ad8SPeter De Schrijver 	.divn_shift = 8,
488fd428ad8SPeter De Schrijver 	.divn_width = 10,
489fd428ad8SPeter De Schrijver 	.divp_shift = 20,
490fd428ad8SPeter De Schrijver 	.divp_width = 1,
491fd428ad8SPeter De Schrijver };
492fd428ad8SPeter De Schrijver 
4932cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_u_freq_table[] = {
4942cb5efefSPeter De Schrijver 	{12000000, 480000000, 960, 12, 0, 12},
4952cb5efefSPeter De Schrijver 	{13000000, 480000000, 960, 13, 0, 12},
4962cb5efefSPeter De Schrijver 	{16800000, 480000000, 400, 7, 0, 5},
4972cb5efefSPeter De Schrijver 	{19200000, 480000000, 200, 4, 0, 3},
4982cb5efefSPeter De Schrijver 	{26000000, 480000000, 960, 26, 0, 12},
4992cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
5002cb5efefSPeter De Schrijver };
5012cb5efefSPeter De Schrijver 
5022cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_u_params = {
5032cb5efefSPeter De Schrijver 	.input_min = 2000000,
5042cb5efefSPeter De Schrijver 	.input_max = 40000000,
5052cb5efefSPeter De Schrijver 	.cf_min = 1000000,
5062cb5efefSPeter De Schrijver 	.cf_max = 6000000,
5072cb5efefSPeter De Schrijver 	.vco_min = 480000000,
5082cb5efefSPeter De Schrijver 	.vco_max = 960000000,
5092cb5efefSPeter De Schrijver 	.base_reg = PLLU_BASE,
5102cb5efefSPeter De Schrijver 	.misc_reg = PLLU_MISC,
5112cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
5122cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
5132cb5efefSPeter De Schrijver 	.lock_delay = 1000,
5142cb5efefSPeter De Schrijver 	.pdiv_tohw = pllu_p,
515fd428ad8SPeter De Schrijver 	.div_nmp = &pllu_nmp,
516ebe142b2SPeter De Schrijver 	.freq_table = pll_u_freq_table,
517ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLLU | TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
518ebe142b2SPeter De Schrijver 		 TEGRA_PLL_USE_LOCK,
5192cb5efefSPeter De Schrijver };
5202cb5efefSPeter De Schrijver 
5212cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_x_freq_table[] = {
5222cb5efefSPeter De Schrijver 	/* 1 GHz */
5232cb5efefSPeter De Schrijver 	{12000000, 1000000000, 83, 0, 1},	/* actual: 996.0 MHz */
5242cb5efefSPeter De Schrijver 	{13000000, 1000000000, 76, 0, 1},	/* actual: 988.0 MHz */
5252cb5efefSPeter De Schrijver 	{16800000, 1000000000, 59, 0, 1},	/* actual: 991.2 MHz */
5262cb5efefSPeter De Schrijver 	{19200000, 1000000000, 52, 0, 1},	/* actual: 998.4 MHz */
5272cb5efefSPeter De Schrijver 	{26000000, 1000000000, 76, 1, 1},	/* actual: 988.0 MHz */
5282cb5efefSPeter De Schrijver 
5292cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
5302cb5efefSPeter De Schrijver };
5312cb5efefSPeter De Schrijver 
5322cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_x_params = {
5332cb5efefSPeter De Schrijver 	.input_min = 12000000,
5342cb5efefSPeter De Schrijver 	.input_max = 800000000,
5352cb5efefSPeter De Schrijver 	.cf_min = 12000000,
5362cb5efefSPeter De Schrijver 	.cf_max = 19200000,	/* s/w policy, h/w capability 50 MHz */
5372cb5efefSPeter De Schrijver 	.vco_min = 700000000,
5382cb5efefSPeter De Schrijver 	.vco_max = 2400000000U,
5392cb5efefSPeter De Schrijver 	.base_reg = PLLX_BASE,
5402cb5efefSPeter De Schrijver 	.misc_reg = PLLX_MISC,
5412cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
5422cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
5432cb5efefSPeter De Schrijver 	.lock_delay = 300,
5442cb5efefSPeter De Schrijver 	.iddq_reg = PLLX_MISC3,
5452cb5efefSPeter De Schrijver 	.iddq_bit_idx = PLLX_IDDQ_BIT,
5462cb5efefSPeter De Schrijver 	.max_p = PLLXC_SW_MAX_P,
5472cb5efefSPeter De Schrijver 	.dyn_ramp_reg = PLLX_MISC2,
5482cb5efefSPeter De Schrijver 	.stepa_shift = 16,
5492cb5efefSPeter De Schrijver 	.stepb_shift = 24,
5502cb5efefSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
551fd428ad8SPeter De Schrijver 	.div_nmp = &pllxc_nmp,
552ebe142b2SPeter De Schrijver 	.freq_table = pll_x_freq_table,
553ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
5542cb5efefSPeter De Schrijver };
5552cb5efefSPeter De Schrijver 
5562cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_e_freq_table[] = {
5572cb5efefSPeter De Schrijver 	/* PLLE special case: use cpcon field to store cml divider value */
5582cb5efefSPeter De Schrijver 	{336000000, 100000000, 100, 21, 16, 11},
5592cb5efefSPeter De Schrijver 	{312000000, 100000000, 200, 26, 24, 13},
5608e9cc80aSPeter De Schrijver 	{12000000, 100000000, 200,  1,  24, 13},
5612cb5efefSPeter De Schrijver 	{0, 0, 0, 0, 0, 0},
5622cb5efefSPeter De Schrijver };
5632cb5efefSPeter De Schrijver 
564fd428ad8SPeter De Schrijver static struct div_nmp plle_nmp = {
565fd428ad8SPeter De Schrijver 	.divm_shift = 0,
566fd428ad8SPeter De Schrijver 	.divm_width = 8,
567fd428ad8SPeter De Schrijver 	.divn_shift = 8,
568fd428ad8SPeter De Schrijver 	.divn_width = 8,
569fd428ad8SPeter De Schrijver 	.divp_shift = 24,
570fd428ad8SPeter De Schrijver 	.divp_width = 4,
571fd428ad8SPeter De Schrijver };
572fd428ad8SPeter De Schrijver 
5732cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_e_params = {
5742cb5efefSPeter De Schrijver 	.input_min = 12000000,
5752cb5efefSPeter De Schrijver 	.input_max = 1000000000,
5762cb5efefSPeter De Schrijver 	.cf_min = 12000000,
5772cb5efefSPeter De Schrijver 	.cf_max = 75000000,
5782cb5efefSPeter De Schrijver 	.vco_min = 1600000000,
5792cb5efefSPeter De Schrijver 	.vco_max = 2400000000U,
5802cb5efefSPeter De Schrijver 	.base_reg = PLLE_BASE,
5812cb5efefSPeter De Schrijver 	.misc_reg = PLLE_MISC,
5822cb5efefSPeter De Schrijver 	.aux_reg = PLLE_AUX,
5832cb5efefSPeter De Schrijver 	.lock_mask = PLLE_MISC_LOCK,
5842cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLE_MISC_LOCK_ENABLE,
5852cb5efefSPeter De Schrijver 	.lock_delay = 300,
586fd428ad8SPeter De Schrijver 	.div_nmp = &plle_nmp,
587ebe142b2SPeter De Schrijver 	.freq_table = pll_e_freq_table,
588ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_FIXED,
589ebe142b2SPeter De Schrijver 	.fixed_rate = 100000000,
590fd428ad8SPeter De Schrijver };
591fd428ad8SPeter De Schrijver 
592fd428ad8SPeter De Schrijver static struct div_nmp pllre_nmp = {
593fd428ad8SPeter De Schrijver 	.divm_shift = 0,
594fd428ad8SPeter De Schrijver 	.divm_width = 8,
595fd428ad8SPeter De Schrijver 	.divn_shift = 8,
596fd428ad8SPeter De Schrijver 	.divn_width = 8,
597fd428ad8SPeter De Schrijver 	.divp_shift = 16,
598fd428ad8SPeter De Schrijver 	.divp_width = 4,
5992cb5efefSPeter De Schrijver };
6002cb5efefSPeter De Schrijver 
6012cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_re_vco_params = {
6022cb5efefSPeter De Schrijver 	.input_min = 12000000,
6032cb5efefSPeter De Schrijver 	.input_max = 1000000000,
6042cb5efefSPeter De Schrijver 	.cf_min = 12000000,
6052cb5efefSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
6062cb5efefSPeter De Schrijver 	.vco_min = 300000000,
6072cb5efefSPeter De Schrijver 	.vco_max = 600000000,
6082cb5efefSPeter De Schrijver 	.base_reg = PLLRE_BASE,
6092cb5efefSPeter De Schrijver 	.misc_reg = PLLRE_MISC,
6102cb5efefSPeter De Schrijver 	.lock_mask = PLLRE_MISC_LOCK,
6112cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLRE_MISC_LOCK_ENABLE,
6122cb5efefSPeter De Schrijver 	.lock_delay = 300,
6132cb5efefSPeter De Schrijver 	.iddq_reg = PLLRE_MISC,
6142cb5efefSPeter De Schrijver 	.iddq_bit_idx = PLLRE_IDDQ_BIT,
615fd428ad8SPeter De Schrijver 	.div_nmp = &pllre_nmp,
616ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
6172cb5efefSPeter De Schrijver };
6182cb5efefSPeter De Schrijver 
6192cb5efefSPeter De Schrijver /* possible OSC frequencies in Hz */
6202cb5efefSPeter De Schrijver static unsigned long tegra114_input_freq[] = {
6212cb5efefSPeter De Schrijver 	[0] = 13000000,
6222cb5efefSPeter De Schrijver 	[1] = 16800000,
6232cb5efefSPeter De Schrijver 	[4] = 19200000,
6242cb5efefSPeter De Schrijver 	[5] = 38400000,
6252cb5efefSPeter De Schrijver 	[8] = 12000000,
6262cb5efefSPeter De Schrijver 	[9] = 48000000,
6272cb5efefSPeter De Schrijver 	[12] = 260000000,
6282cb5efefSPeter De Schrijver };
6292cb5efefSPeter De Schrijver 
6302cb5efefSPeter De Schrijver #define MASK(x) (BIT(x) - 1)
6312cb5efefSPeter De Schrijver 
6322cb5efefSPeter De Schrijver struct utmi_clk_param {
6332cb5efefSPeter De Schrijver 	/* Oscillator Frequency in KHz */
6342cb5efefSPeter De Schrijver 	u32 osc_frequency;
6352cb5efefSPeter De Schrijver 	/* UTMIP PLL Enable Delay Count  */
6362cb5efefSPeter De Schrijver 	u8 enable_delay_count;
6372cb5efefSPeter De Schrijver 	/* UTMIP PLL Stable count */
6382cb5efefSPeter De Schrijver 	u8 stable_count;
6392cb5efefSPeter De Schrijver 	/*  UTMIP PLL Active delay count */
6402cb5efefSPeter De Schrijver 	u8 active_delay_count;
6412cb5efefSPeter De Schrijver 	/* UTMIP PLL Xtal frequency count */
6422cb5efefSPeter De Schrijver 	u8 xtal_freq_count;
6432cb5efefSPeter De Schrijver };
6442cb5efefSPeter De Schrijver 
6452cb5efefSPeter De Schrijver static const struct utmi_clk_param utmi_parameters[] = {
6462cb5efefSPeter De Schrijver 	{.osc_frequency = 13000000, .enable_delay_count = 0x02,
6472cb5efefSPeter De Schrijver 	 .stable_count = 0x33, .active_delay_count = 0x05,
6482cb5efefSPeter De Schrijver 	 .xtal_freq_count = 0x7F},
6492cb5efefSPeter De Schrijver 	{.osc_frequency = 19200000, .enable_delay_count = 0x03,
6502cb5efefSPeter De Schrijver 	 .stable_count = 0x4B, .active_delay_count = 0x06,
6512cb5efefSPeter De Schrijver 	 .xtal_freq_count = 0xBB},
6522cb5efefSPeter De Schrijver 	{.osc_frequency = 12000000, .enable_delay_count = 0x02,
6532cb5efefSPeter De Schrijver 	 .stable_count = 0x2F, .active_delay_count = 0x04,
6542cb5efefSPeter De Schrijver 	 .xtal_freq_count = 0x76},
6552cb5efefSPeter De Schrijver 	{.osc_frequency = 26000000, .enable_delay_count = 0x04,
6562cb5efefSPeter De Schrijver 	 .stable_count = 0x66, .active_delay_count = 0x09,
6572cb5efefSPeter De Schrijver 	 .xtal_freq_count = 0xFE},
6582cb5efefSPeter De Schrijver 	{.osc_frequency = 16800000, .enable_delay_count = 0x03,
6592cb5efefSPeter De Schrijver 	 .stable_count = 0x41, .active_delay_count = 0x0A,
6602cb5efefSPeter De Schrijver 	 .xtal_freq_count = 0xA4},
6612cb5efefSPeter De Schrijver };
6622cb5efefSPeter De Schrijver 
6632cb5efefSPeter De Schrijver /* peripheral mux definitions */
6642cb5efefSPeter De Schrijver 
6652cb5efefSPeter De Schrijver static const char *mux_plld_out0_plld2_out0[] = {
6662cb5efefSPeter De Schrijver 	"pll_d_out0", "pll_d2_out0",
6672cb5efefSPeter De Schrijver };
6682cb5efefSPeter De Schrijver #define mux_plld_out0_plld2_out0_idx NULL
6692cb5efefSPeter De Schrijver 
6702cb5efefSPeter De Schrijver static const char *mux_pllmcp_clkm[] = {
6712cb5efefSPeter De Schrijver 	"pll_m_out0", "pll_c_out0", "pll_p_out0", "clk_m", "pll_m_ud",
6722cb5efefSPeter De Schrijver };
6732cb5efefSPeter De Schrijver 
6742cb5efefSPeter De Schrijver static const struct clk_div_table pll_re_div_table[] = {
6752cb5efefSPeter De Schrijver 	{ .val = 0, .div = 1 },
6762cb5efefSPeter De Schrijver 	{ .val = 1, .div = 2 },
6772cb5efefSPeter De Schrijver 	{ .val = 2, .div = 3 },
6782cb5efefSPeter De Schrijver 	{ .val = 3, .div = 4 },
6792cb5efefSPeter De Schrijver 	{ .val = 4, .div = 5 },
6802cb5efefSPeter De Schrijver 	{ .val = 5, .div = 6 },
6812cb5efefSPeter De Schrijver 	{ .val = 0, .div = 0 },
6822cb5efefSPeter De Schrijver };
6832cb5efefSPeter De Schrijver 
6846609dbe4SPeter De Schrijver static struct tegra_clk tegra114_clks[tegra_clk_max] __initdata = {
6856609dbe4SPeter De Schrijver 	[tegra_clk_rtc] = { .dt_id = TEGRA114_CLK_RTC, .present = true },
6866609dbe4SPeter De Schrijver 	[tegra_clk_timer] = { .dt_id = TEGRA114_CLK_TIMER, .present = true },
6876609dbe4SPeter De Schrijver 	[tegra_clk_uarta] = { .dt_id = TEGRA114_CLK_UARTA, .present = true },
6886609dbe4SPeter De Schrijver 	[tegra_clk_uartd] = { .dt_id = TEGRA114_CLK_UARTD, .present = true },
6896609dbe4SPeter De Schrijver 	[tegra_clk_sdmmc2] = { .dt_id = TEGRA114_CLK_SDMMC2, .present = true },
6906609dbe4SPeter De Schrijver 	[tegra_clk_i2s1] = { .dt_id = TEGRA114_CLK_I2S1, .present = true },
6916609dbe4SPeter De Schrijver 	[tegra_clk_i2c1] = { .dt_id = TEGRA114_CLK_I2C1, .present = true },
6926609dbe4SPeter De Schrijver 	[tegra_clk_ndflash] = { .dt_id = TEGRA114_CLK_NDFLASH, .present = true },
6936609dbe4SPeter De Schrijver 	[tegra_clk_sdmmc1] = { .dt_id = TEGRA114_CLK_SDMMC1, .present = true },
6946609dbe4SPeter De Schrijver 	[tegra_clk_sdmmc4] = { .dt_id = TEGRA114_CLK_SDMMC4, .present = true },
6956609dbe4SPeter De Schrijver 	[tegra_clk_pwm] = { .dt_id = TEGRA114_CLK_PWM, .present = true },
6966609dbe4SPeter De Schrijver 	[tegra_clk_i2s0] = { .dt_id = TEGRA114_CLK_I2S0, .present = true },
6976609dbe4SPeter De Schrijver 	[tegra_clk_i2s2] = { .dt_id = TEGRA114_CLK_I2S2, .present = true },
6986609dbe4SPeter De Schrijver 	[tegra_clk_epp_8] = { .dt_id = TEGRA114_CLK_EPP, .present = true },
6996609dbe4SPeter De Schrijver 	[tegra_clk_gr2d_8] = { .dt_id = TEGRA114_CLK_GR2D, .present = true },
7006609dbe4SPeter De Schrijver 	[tegra_clk_usbd] = { .dt_id = TEGRA114_CLK_USBD, .present = true },
7016609dbe4SPeter De Schrijver 	[tegra_clk_isp] = { .dt_id = TEGRA114_CLK_ISP, .present = true },
7026609dbe4SPeter De Schrijver 	[tegra_clk_gr3d_8] = { .dt_id = TEGRA114_CLK_GR3D, .present = true },
7036609dbe4SPeter De Schrijver 	[tegra_clk_disp2] = { .dt_id = TEGRA114_CLK_DISP2, .present = true },
7046609dbe4SPeter De Schrijver 	[tegra_clk_disp1] = { .dt_id = TEGRA114_CLK_DISP1, .present = true },
7056609dbe4SPeter De Schrijver 	[tegra_clk_host1x_8] = { .dt_id = TEGRA114_CLK_HOST1X, .present = true },
7066609dbe4SPeter De Schrijver 	[tegra_clk_vcp] = { .dt_id = TEGRA114_CLK_VCP, .present = true },
7076609dbe4SPeter De Schrijver 	[tegra_clk_apbdma] = { .dt_id = TEGRA114_CLK_APBDMA, .present = true },
7086609dbe4SPeter De Schrijver 	[tegra_clk_kbc] = { .dt_id = TEGRA114_CLK_KBC, .present = true },
7096609dbe4SPeter De Schrijver 	[tegra_clk_kfuse] = { .dt_id = TEGRA114_CLK_KFUSE, .present = true },
7106609dbe4SPeter De Schrijver 	[tegra_clk_sbc1_8] = { .dt_id = TEGRA114_CLK_SBC1, .present = true },
7116609dbe4SPeter De Schrijver 	[tegra_clk_nor] = { .dt_id = TEGRA114_CLK_NOR, .present = true },
7126609dbe4SPeter De Schrijver 	[tegra_clk_sbc2_8] = { .dt_id = TEGRA114_CLK_SBC2, .present = true },
7136609dbe4SPeter De Schrijver 	[tegra_clk_sbc3_8] = { .dt_id = TEGRA114_CLK_SBC3, .present = true },
7146609dbe4SPeter De Schrijver 	[tegra_clk_i2c5] = { .dt_id = TEGRA114_CLK_I2C5, .present = true },
7156609dbe4SPeter De Schrijver 	[tegra_clk_dsia] = { .dt_id = TEGRA114_CLK_DSIA, .present = true },
7166609dbe4SPeter De Schrijver 	[tegra_clk_mipi] = { .dt_id = TEGRA114_CLK_MIPI, .present = true },
7176609dbe4SPeter De Schrijver 	[tegra_clk_hdmi] = { .dt_id = TEGRA114_CLK_HDMI, .present = true },
7186609dbe4SPeter De Schrijver 	[tegra_clk_csi] = { .dt_id = TEGRA114_CLK_CSI, .present = true },
7196609dbe4SPeter De Schrijver 	[tegra_clk_i2c2] = { .dt_id = TEGRA114_CLK_I2C2, .present = true },
7206609dbe4SPeter De Schrijver 	[tegra_clk_uartc] = { .dt_id = TEGRA114_CLK_UARTC, .present = true },
7216609dbe4SPeter De Schrijver 	[tegra_clk_mipi_cal] = { .dt_id = TEGRA114_CLK_MIPI_CAL, .present = true },
7226609dbe4SPeter De Schrijver 	[tegra_clk_emc] = { .dt_id = TEGRA114_CLK_EMC, .present = true },
7236609dbe4SPeter De Schrijver 	[tegra_clk_usb2] = { .dt_id = TEGRA114_CLK_USB2, .present = true },
7246609dbe4SPeter De Schrijver 	[tegra_clk_usb3] = { .dt_id = TEGRA114_CLK_USB3, .present = true },
7256609dbe4SPeter De Schrijver 	[tegra_clk_vde_8] = { .dt_id = TEGRA114_CLK_VDE, .present = true },
7266609dbe4SPeter De Schrijver 	[tegra_clk_bsea] = { .dt_id = TEGRA114_CLK_BSEA, .present = true },
7276609dbe4SPeter De Schrijver 	[tegra_clk_bsev] = { .dt_id = TEGRA114_CLK_BSEV, .present = true },
7286609dbe4SPeter De Schrijver 	[tegra_clk_i2c3] = { .dt_id = TEGRA114_CLK_I2C3, .present = true },
7296609dbe4SPeter De Schrijver 	[tegra_clk_sbc4_8] = { .dt_id = TEGRA114_CLK_SBC4, .present = true },
7306609dbe4SPeter De Schrijver 	[tegra_clk_sdmmc3] = { .dt_id = TEGRA114_CLK_SDMMC3, .present = true },
7316609dbe4SPeter De Schrijver 	[tegra_clk_owr] = { .dt_id = TEGRA114_CLK_OWR, .present = true },
7326609dbe4SPeter De Schrijver 	[tegra_clk_csite] = { .dt_id = TEGRA114_CLK_CSITE, .present = true },
7336609dbe4SPeter De Schrijver 	[tegra_clk_la] = { .dt_id = TEGRA114_CLK_LA, .present = true },
7346609dbe4SPeter De Schrijver 	[tegra_clk_trace] = { .dt_id = TEGRA114_CLK_TRACE, .present = true },
7356609dbe4SPeter De Schrijver 	[tegra_clk_soc_therm] = { .dt_id = TEGRA114_CLK_SOC_THERM, .present = true },
7366609dbe4SPeter De Schrijver 	[tegra_clk_dtv] = { .dt_id = TEGRA114_CLK_DTV, .present = true },
7376609dbe4SPeter De Schrijver 	[tegra_clk_ndspeed] = { .dt_id = TEGRA114_CLK_NDSPEED, .present = true },
7386609dbe4SPeter De Schrijver 	[tegra_clk_i2cslow] = { .dt_id = TEGRA114_CLK_I2CSLOW, .present = true },
7396609dbe4SPeter De Schrijver 	[tegra_clk_dsib] = { .dt_id = TEGRA114_CLK_DSIB, .present = true },
7406609dbe4SPeter De Schrijver 	[tegra_clk_tsec] = { .dt_id = TEGRA114_CLK_TSEC, .present = true },
7416609dbe4SPeter De Schrijver 	[tegra_clk_xusb_host] = { .dt_id = TEGRA114_CLK_XUSB_HOST, .present = true },
7426609dbe4SPeter De Schrijver 	[tegra_clk_msenc] = { .dt_id = TEGRA114_CLK_MSENC, .present = true },
7436609dbe4SPeter De Schrijver 	[tegra_clk_csus] = { .dt_id = TEGRA114_CLK_CSUS, .present = true },
7446609dbe4SPeter De Schrijver 	[tegra_clk_mselect] = { .dt_id = TEGRA114_CLK_MSELECT, .present = true },
7456609dbe4SPeter De Schrijver 	[tegra_clk_tsensor] = { .dt_id = TEGRA114_CLK_TSENSOR, .present = true },
7466609dbe4SPeter De Schrijver 	[tegra_clk_i2s3] = { .dt_id = TEGRA114_CLK_I2S3, .present = true },
7476609dbe4SPeter De Schrijver 	[tegra_clk_i2s4] = { .dt_id = TEGRA114_CLK_I2S4, .present = true },
7486609dbe4SPeter De Schrijver 	[tegra_clk_i2c4] = { .dt_id = TEGRA114_CLK_I2C4, .present = true },
7496609dbe4SPeter De Schrijver 	[tegra_clk_sbc5_8] = { .dt_id = TEGRA114_CLK_SBC5, .present = true },
7506609dbe4SPeter De Schrijver 	[tegra_clk_sbc6_8] = { .dt_id = TEGRA114_CLK_SBC6, .present = true },
7516609dbe4SPeter De Schrijver 	[tegra_clk_d_audio] = { .dt_id = TEGRA114_CLK_D_AUDIO, .present = true },
7526609dbe4SPeter De Schrijver 	[tegra_clk_apbif] = { .dt_id = TEGRA114_CLK_APBIF, .present = true },
7536609dbe4SPeter De Schrijver 	[tegra_clk_dam0] = { .dt_id = TEGRA114_CLK_DAM0, .present = true },
7546609dbe4SPeter De Schrijver 	[tegra_clk_dam1] = { .dt_id = TEGRA114_CLK_DAM1, .present = true },
7556609dbe4SPeter De Schrijver 	[tegra_clk_dam2] = { .dt_id = TEGRA114_CLK_DAM2, .present = true },
7566609dbe4SPeter De Schrijver 	[tegra_clk_hda2codec_2x] = { .dt_id = TEGRA114_CLK_HDA2CODEC_2X, .present = true },
7576609dbe4SPeter De Schrijver 	[tegra_clk_audio0_2x] = { .dt_id = TEGRA114_CLK_AUDIO0_2X, .present = true },
7586609dbe4SPeter De Schrijver 	[tegra_clk_audio1_2x] = { .dt_id = TEGRA114_CLK_AUDIO1_2X, .present = true },
7596609dbe4SPeter De Schrijver 	[tegra_clk_audio2_2x] = { .dt_id = TEGRA114_CLK_AUDIO2_2X, .present = true },
7606609dbe4SPeter De Schrijver 	[tegra_clk_audio3_2x] = { .dt_id = TEGRA114_CLK_AUDIO3_2X, .present = true },
7616609dbe4SPeter De Schrijver 	[tegra_clk_audio4_2x] = { .dt_id = TEGRA114_CLK_AUDIO4_2X, .present = true },
7626609dbe4SPeter De Schrijver 	[tegra_clk_spdif_2x] = { .dt_id = TEGRA114_CLK_SPDIF_2X, .present = true },
7636609dbe4SPeter De Schrijver 	[tegra_clk_actmon] = { .dt_id = TEGRA114_CLK_ACTMON, .present = true },
7646609dbe4SPeter De Schrijver 	[tegra_clk_extern1] = { .dt_id = TEGRA114_CLK_EXTERN1, .present = true },
7656609dbe4SPeter De Schrijver 	[tegra_clk_extern2] = { .dt_id = TEGRA114_CLK_EXTERN2, .present = true },
7666609dbe4SPeter De Schrijver 	[tegra_clk_extern3] = { .dt_id = TEGRA114_CLK_EXTERN3, .present = true },
7676609dbe4SPeter De Schrijver 	[tegra_clk_hda] = { .dt_id = TEGRA114_CLK_HDA, .present = true },
7686609dbe4SPeter De Schrijver 	[tegra_clk_se] = { .dt_id = TEGRA114_CLK_SE, .present = true },
7696609dbe4SPeter De Schrijver 	[tegra_clk_hda2hdmi] = { .dt_id = TEGRA114_CLK_HDA2HDMI, .present = true },
7706609dbe4SPeter De Schrijver 	[tegra_clk_cilab] = { .dt_id = TEGRA114_CLK_CILAB, .present = true },
7716609dbe4SPeter De Schrijver 	[tegra_clk_cilcd] = { .dt_id = TEGRA114_CLK_CILCD, .present = true },
7726609dbe4SPeter De Schrijver 	[tegra_clk_cile] = { .dt_id = TEGRA114_CLK_CILE, .present = true },
7736609dbe4SPeter De Schrijver 	[tegra_clk_dsialp] = { .dt_id = TEGRA114_CLK_DSIALP, .present = true },
7746609dbe4SPeter De Schrijver 	[tegra_clk_dsiblp] = { .dt_id = TEGRA114_CLK_DSIBLP, .present = true },
7756609dbe4SPeter De Schrijver 	[tegra_clk_dds] = { .dt_id = TEGRA114_CLK_DDS, .present = true },
7766609dbe4SPeter De Schrijver 	[tegra_clk_dp2] = { .dt_id = TEGRA114_CLK_DP2, .present = true },
7776609dbe4SPeter De Schrijver 	[tegra_clk_amx] = { .dt_id = TEGRA114_CLK_AMX, .present = true },
7786609dbe4SPeter De Schrijver 	[tegra_clk_adx] = { .dt_id = TEGRA114_CLK_ADX, .present = true },
7796609dbe4SPeter De Schrijver 	[tegra_clk_xusb_ss] = { .dt_id = TEGRA114_CLK_XUSB_SS, .present = true },
7806609dbe4SPeter De Schrijver 	[tegra_clk_uartb] = { .dt_id = TEGRA114_CLK_UARTB, .present = true },
7816609dbe4SPeter De Schrijver 	[tegra_clk_vfir] = { .dt_id = TEGRA114_CLK_VFIR, .present = true },
7826609dbe4SPeter De Schrijver 	[tegra_clk_spdif_in] = { .dt_id = TEGRA114_CLK_SPDIF_IN, .present = true },
7836609dbe4SPeter De Schrijver 	[tegra_clk_spdif_out] = { .dt_id = TEGRA114_CLK_SPDIF_OUT, .present = true },
7846609dbe4SPeter De Schrijver 	[tegra_clk_vi_8] = { .dt_id = TEGRA114_CLK_VI, .present = true },
7856609dbe4SPeter De Schrijver 	[tegra_clk_vi_sensor_8] = { .dt_id = TEGRA114_CLK_VI_SENSOR, .present = true },
7866609dbe4SPeter De Schrijver 	[tegra_clk_fuse] = { .dt_id = TEGRA114_CLK_FUSE, .present = true },
7876609dbe4SPeter De Schrijver 	[tegra_clk_fuse_burn] = { .dt_id = TEGRA114_CLK_FUSE_BURN, .present = true },
7886609dbe4SPeter De Schrijver 	[tegra_clk_clk_32k] = { .dt_id = TEGRA114_CLK_CLK_32K, .present = true },
7896609dbe4SPeter De Schrijver 	[tegra_clk_clk_m] = { .dt_id = TEGRA114_CLK_CLK_M, .present = true },
7906609dbe4SPeter De Schrijver 	[tegra_clk_clk_m_div2] = { .dt_id = TEGRA114_CLK_CLK_M_DIV2, .present = true },
7916609dbe4SPeter De Schrijver 	[tegra_clk_clk_m_div4] = { .dt_id = TEGRA114_CLK_CLK_M_DIV4, .present = true },
7926609dbe4SPeter De Schrijver 	[tegra_clk_pll_ref] = { .dt_id = TEGRA114_CLK_PLL_REF, .present = true },
7936609dbe4SPeter De Schrijver 	[tegra_clk_pll_c] = { .dt_id = TEGRA114_CLK_PLL_C, .present = true },
7946609dbe4SPeter De Schrijver 	[tegra_clk_pll_c_out1] = { .dt_id = TEGRA114_CLK_PLL_C_OUT1, .present = true },
7956609dbe4SPeter De Schrijver 	[tegra_clk_pll_c2] = { .dt_id = TEGRA114_CLK_PLL_C2, .present = true },
7966609dbe4SPeter De Schrijver 	[tegra_clk_pll_c3] = { .dt_id = TEGRA114_CLK_PLL_C3, .present = true },
7976609dbe4SPeter De Schrijver 	[tegra_clk_pll_m] = { .dt_id = TEGRA114_CLK_PLL_M, .present = true },
7986609dbe4SPeter De Schrijver 	[tegra_clk_pll_m_out1] = { .dt_id = TEGRA114_CLK_PLL_M_OUT1, .present = true },
7996609dbe4SPeter De Schrijver 	[tegra_clk_pll_p] = { .dt_id = TEGRA114_CLK_PLL_P, .present = true },
8006609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out1] = { .dt_id = TEGRA114_CLK_PLL_P_OUT1, .present = true },
8016609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out2_int] = { .dt_id = TEGRA114_CLK_PLL_P_OUT2, .present = true },
8026609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out3] = { .dt_id = TEGRA114_CLK_PLL_P_OUT3, .present = true },
8036609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out4] = { .dt_id = TEGRA114_CLK_PLL_P_OUT4, .present = true },
8046609dbe4SPeter De Schrijver 	[tegra_clk_pll_a] = { .dt_id = TEGRA114_CLK_PLL_A, .present = true },
8056609dbe4SPeter De Schrijver 	[tegra_clk_pll_a_out0] = { .dt_id = TEGRA114_CLK_PLL_A_OUT0, .present = true },
8066609dbe4SPeter De Schrijver 	[tegra_clk_pll_d] = { .dt_id = TEGRA114_CLK_PLL_D, .present = true },
8076609dbe4SPeter De Schrijver 	[tegra_clk_pll_d_out0] = { .dt_id = TEGRA114_CLK_PLL_D_OUT0, .present = true },
8086609dbe4SPeter De Schrijver 	[tegra_clk_pll_d2] = { .dt_id = TEGRA114_CLK_PLL_D2, .present = true },
8096609dbe4SPeter De Schrijver 	[tegra_clk_pll_d2_out0] = { .dt_id = TEGRA114_CLK_PLL_D2_OUT0, .present = true },
8106609dbe4SPeter De Schrijver 	[tegra_clk_pll_u] = { .dt_id = TEGRA114_CLK_PLL_U, .present = true },
8116609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_480m] = { .dt_id = TEGRA114_CLK_PLL_U_480M, .present = true },
8126609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_60m] = { .dt_id = TEGRA114_CLK_PLL_U_60M, .present = true },
8136609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_48m] = { .dt_id = TEGRA114_CLK_PLL_U_48M, .present = true },
8146609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_12m] = { .dt_id = TEGRA114_CLK_PLL_U_12M, .present = true },
8156609dbe4SPeter De Schrijver 	[tegra_clk_pll_x] = { .dt_id = TEGRA114_CLK_PLL_X, .present = true },
8166609dbe4SPeter De Schrijver 	[tegra_clk_pll_x_out0] = { .dt_id = TEGRA114_CLK_PLL_X_OUT0, .present = true },
8176609dbe4SPeter De Schrijver 	[tegra_clk_pll_re_vco] = { .dt_id = TEGRA114_CLK_PLL_RE_VCO, .present = true },
8186609dbe4SPeter De Schrijver 	[tegra_clk_pll_re_out] = { .dt_id = TEGRA114_CLK_PLL_RE_OUT, .present = true },
8196609dbe4SPeter De Schrijver 	[tegra_clk_pll_e_out0] = { .dt_id = TEGRA114_CLK_PLL_E_OUT0, .present = true },
8206609dbe4SPeter De Schrijver 	[tegra_clk_spdif_in_sync] = { .dt_id = TEGRA114_CLK_SPDIF_IN_SYNC, .present = true },
8216609dbe4SPeter De Schrijver 	[tegra_clk_i2s0_sync] = { .dt_id = TEGRA114_CLK_I2S0_SYNC, .present = true },
8226609dbe4SPeter De Schrijver 	[tegra_clk_i2s1_sync] = { .dt_id = TEGRA114_CLK_I2S1_SYNC, .present = true },
8236609dbe4SPeter De Schrijver 	[tegra_clk_i2s2_sync] = { .dt_id = TEGRA114_CLK_I2S2_SYNC, .present = true },
8246609dbe4SPeter De Schrijver 	[tegra_clk_i2s3_sync] = { .dt_id = TEGRA114_CLK_I2S3_SYNC, .present = true },
8256609dbe4SPeter De Schrijver 	[tegra_clk_i2s4_sync] = { .dt_id = TEGRA114_CLK_I2S4_SYNC, .present = true },
8266609dbe4SPeter De Schrijver 	[tegra_clk_vimclk_sync] = { .dt_id = TEGRA114_CLK_VIMCLK_SYNC, .present = true },
8276609dbe4SPeter De Schrijver 	[tegra_clk_audio0] = { .dt_id = TEGRA114_CLK_AUDIO0, .present = true },
8286609dbe4SPeter De Schrijver 	[tegra_clk_audio1] = { .dt_id = TEGRA114_CLK_AUDIO1, .present = true },
8296609dbe4SPeter De Schrijver 	[tegra_clk_audio2] = { .dt_id = TEGRA114_CLK_AUDIO2, .present = true },
8306609dbe4SPeter De Schrijver 	[tegra_clk_audio3] = { .dt_id = TEGRA114_CLK_AUDIO3, .present = true },
8316609dbe4SPeter De Schrijver 	[tegra_clk_audio4] = { .dt_id = TEGRA114_CLK_AUDIO4, .present = true },
8326609dbe4SPeter De Schrijver 	[tegra_clk_spdif] = { .dt_id = TEGRA114_CLK_SPDIF, .present = true },
8336609dbe4SPeter De Schrijver 	[tegra_clk_clk_out_1] = { .dt_id = TEGRA114_CLK_CLK_OUT_1, .present = true },
8346609dbe4SPeter De Schrijver 	[tegra_clk_clk_out_2] = { .dt_id = TEGRA114_CLK_CLK_OUT_2, .present = true },
8356609dbe4SPeter De Schrijver 	[tegra_clk_clk_out_3] = { .dt_id = TEGRA114_CLK_CLK_OUT_3, .present = true },
8366609dbe4SPeter De Schrijver 	[tegra_clk_blink] = { .dt_id = TEGRA114_CLK_BLINK, .present = true },
8376609dbe4SPeter De Schrijver 	[tegra_clk_xusb_host_src] = { .dt_id = TEGRA114_CLK_XUSB_HOST_SRC, .present = true },
8386609dbe4SPeter De Schrijver 	[tegra_clk_xusb_falcon_src] = { .dt_id = TEGRA114_CLK_XUSB_FALCON_SRC, .present = true },
8396609dbe4SPeter De Schrijver 	[tegra_clk_xusb_fs_src] = { .dt_id = TEGRA114_CLK_XUSB_FS_SRC, .present = true },
8406609dbe4SPeter De Schrijver 	[tegra_clk_xusb_ss_src] = { .dt_id = TEGRA114_CLK_XUSB_SS_SRC, .present = true },
8416609dbe4SPeter De Schrijver 	[tegra_clk_xusb_dev_src] = { .dt_id = TEGRA114_CLK_XUSB_DEV_SRC, .present = true },
8426609dbe4SPeter De Schrijver 	[tegra_clk_xusb_dev] = { .dt_id = TEGRA114_CLK_XUSB_DEV, .present = true },
8436609dbe4SPeter De Schrijver 	[tegra_clk_xusb_hs_src] = { .dt_id = TEGRA114_CLK_XUSB_HS_SRC, .present = true },
8446609dbe4SPeter De Schrijver 	[tegra_clk_sclk] = { .dt_id = TEGRA114_CLK_SCLK, .present = true },
8456609dbe4SPeter De Schrijver 	[tegra_clk_hclk] = { .dt_id = TEGRA114_CLK_HCLK, .present = true },
8466609dbe4SPeter De Schrijver 	[tegra_clk_pclk] = { .dt_id = TEGRA114_CLK_PCLK, .present = true },
8476609dbe4SPeter De Schrijver 	[tegra_clk_cclk_g] = { .dt_id = TEGRA114_CLK_CCLK_G, .present = true },
8486609dbe4SPeter De Schrijver 	[tegra_clk_cclk_lp] = { .dt_id = TEGRA114_CLK_CCLK_LP, .present = true },
8496609dbe4SPeter De Schrijver 	[tegra_clk_dfll_ref] = { .dt_id = TEGRA114_CLK_DFLL_REF, .present = true },
8506609dbe4SPeter De Schrijver 	[tegra_clk_dfll_soc] = { .dt_id = TEGRA114_CLK_DFLL_SOC, .present = true },
8516609dbe4SPeter De Schrijver 	[tegra_clk_audio0_mux] = { .dt_id = TEGRA114_CLK_AUDIO0_MUX, .present = true },
8526609dbe4SPeter De Schrijver 	[tegra_clk_audio1_mux] = { .dt_id = TEGRA114_CLK_AUDIO1_MUX, .present = true },
8536609dbe4SPeter De Schrijver 	[tegra_clk_audio2_mux] = { .dt_id = TEGRA114_CLK_AUDIO2_MUX, .present = true },
8546609dbe4SPeter De Schrijver 	[tegra_clk_audio3_mux] = { .dt_id = TEGRA114_CLK_AUDIO3_MUX, .present = true },
8556609dbe4SPeter De Schrijver 	[tegra_clk_audio4_mux] = { .dt_id = TEGRA114_CLK_AUDIO4_MUX, .present = true },
8566609dbe4SPeter De Schrijver 	[tegra_clk_spdif_mux] = { .dt_id = TEGRA114_CLK_SPDIF_MUX, .present = true },
8576609dbe4SPeter De Schrijver 	[tegra_clk_clk_out_1_mux] = { .dt_id = TEGRA114_CLK_CLK_OUT_1_MUX, .present = true },
8586609dbe4SPeter De Schrijver 	[tegra_clk_clk_out_2_mux] = { .dt_id = TEGRA114_CLK_CLK_OUT_2_MUX, .present = true },
8596609dbe4SPeter De Schrijver 	[tegra_clk_clk_out_3_mux] = { .dt_id = TEGRA114_CLK_CLK_OUT_3_MUX, .present = true },
8606609dbe4SPeter De Schrijver 	[tegra_clk_dsia_mux] = { .dt_id = TEGRA114_CLK_DSIA_MUX, .present = true },
8616609dbe4SPeter De Schrijver 	[tegra_clk_dsib_mux] = { .dt_id = TEGRA114_CLK_DSIB_MUX, .present = true },
8626609dbe4SPeter De Schrijver };
8636609dbe4SPeter De Schrijver 
86473d37e4cSPeter De Schrijver static struct tegra_devclk devclks[] __initdata = {
86573d37e4cSPeter De Schrijver 	{ .con_id = "clk_m", .dt_id = TEGRA114_CLK_CLK_M },
86673d37e4cSPeter De Schrijver 	{ .con_id = "pll_ref", .dt_id = TEGRA114_CLK_PLL_REF },
86773d37e4cSPeter De Schrijver 	{ .con_id = "clk_32k", .dt_id = TEGRA114_CLK_CLK_32K },
86873d37e4cSPeter De Schrijver 	{ .con_id = "clk_m_div2", .dt_id = TEGRA114_CLK_CLK_M_DIV2 },
86973d37e4cSPeter De Schrijver 	{ .con_id = "clk_m_div4", .dt_id = TEGRA114_CLK_CLK_M_DIV4 },
87073d37e4cSPeter De Schrijver 	{ .con_id = "pll_c", .dt_id = TEGRA114_CLK_PLL_C },
87173d37e4cSPeter De Schrijver 	{ .con_id = "pll_c_out1", .dt_id = TEGRA114_CLK_PLL_C_OUT1 },
87273d37e4cSPeter De Schrijver 	{ .con_id = "pll_c2", .dt_id = TEGRA114_CLK_PLL_C2 },
87373d37e4cSPeter De Schrijver 	{ .con_id = "pll_c3", .dt_id = TEGRA114_CLK_PLL_C3 },
87473d37e4cSPeter De Schrijver 	{ .con_id = "pll_p", .dt_id = TEGRA114_CLK_PLL_P },
87573d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out1", .dt_id = TEGRA114_CLK_PLL_P_OUT1 },
87673d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out2", .dt_id = TEGRA114_CLK_PLL_P_OUT2 },
87773d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out3", .dt_id = TEGRA114_CLK_PLL_P_OUT3 },
87873d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out4", .dt_id = TEGRA114_CLK_PLL_P_OUT4 },
87973d37e4cSPeter De Schrijver 	{ .con_id = "pll_m", .dt_id = TEGRA114_CLK_PLL_M },
88073d37e4cSPeter De Schrijver 	{ .con_id = "pll_m_out1", .dt_id = TEGRA114_CLK_PLL_M_OUT1 },
88173d37e4cSPeter De Schrijver 	{ .con_id = "pll_x", .dt_id = TEGRA114_CLK_PLL_X },
88273d37e4cSPeter De Schrijver 	{ .con_id = "pll_x_out0", .dt_id = TEGRA114_CLK_PLL_X_OUT0 },
88373d37e4cSPeter De Schrijver 	{ .con_id = "pll_u", .dt_id = TEGRA114_CLK_PLL_U },
88473d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_480M", .dt_id = TEGRA114_CLK_PLL_U_480M },
88573d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_60M", .dt_id = TEGRA114_CLK_PLL_U_60M },
88673d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_48M", .dt_id = TEGRA114_CLK_PLL_U_48M },
88773d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_12M", .dt_id = TEGRA114_CLK_PLL_U_12M },
88873d37e4cSPeter De Schrijver 	{ .con_id = "pll_d", .dt_id = TEGRA114_CLK_PLL_D },
88973d37e4cSPeter De Schrijver 	{ .con_id = "pll_d_out0", .dt_id = TEGRA114_CLK_PLL_D_OUT0 },
89073d37e4cSPeter De Schrijver 	{ .con_id = "pll_d2", .dt_id = TEGRA114_CLK_PLL_D2 },
89173d37e4cSPeter De Schrijver 	{ .con_id = "pll_d2_out0", .dt_id = TEGRA114_CLK_PLL_D2_OUT0 },
89273d37e4cSPeter De Schrijver 	{ .con_id = "pll_a", .dt_id = TEGRA114_CLK_PLL_A },
89373d37e4cSPeter De Schrijver 	{ .con_id = "pll_a_out0", .dt_id = TEGRA114_CLK_PLL_A_OUT0 },
89473d37e4cSPeter De Schrijver 	{ .con_id = "pll_re_vco", .dt_id = TEGRA114_CLK_PLL_RE_VCO },
89573d37e4cSPeter De Schrijver 	{ .con_id = "pll_re_out", .dt_id = TEGRA114_CLK_PLL_RE_OUT },
89673d37e4cSPeter De Schrijver 	{ .con_id = "pll_e_out0", .dt_id = TEGRA114_CLK_PLL_E_OUT0 },
89773d37e4cSPeter De Schrijver 	{ .con_id = "spdif_in_sync", .dt_id = TEGRA114_CLK_SPDIF_IN_SYNC },
89873d37e4cSPeter De Schrijver 	{ .con_id = "i2s0_sync", .dt_id = TEGRA114_CLK_I2S0_SYNC },
89973d37e4cSPeter De Schrijver 	{ .con_id = "i2s1_sync", .dt_id = TEGRA114_CLK_I2S1_SYNC },
90073d37e4cSPeter De Schrijver 	{ .con_id = "i2s2_sync", .dt_id = TEGRA114_CLK_I2S2_SYNC },
90173d37e4cSPeter De Schrijver 	{ .con_id = "i2s3_sync", .dt_id = TEGRA114_CLK_I2S3_SYNC },
90273d37e4cSPeter De Schrijver 	{ .con_id = "i2s4_sync", .dt_id = TEGRA114_CLK_I2S4_SYNC },
90373d37e4cSPeter De Schrijver 	{ .con_id = "vimclk_sync", .dt_id = TEGRA114_CLK_VIMCLK_SYNC },
90473d37e4cSPeter De Schrijver 	{ .con_id = "audio0", .dt_id = TEGRA114_CLK_AUDIO0 },
90573d37e4cSPeter De Schrijver 	{ .con_id = "audio1", .dt_id = TEGRA114_CLK_AUDIO1 },
90673d37e4cSPeter De Schrijver 	{ .con_id = "audio2", .dt_id = TEGRA114_CLK_AUDIO2 },
90773d37e4cSPeter De Schrijver 	{ .con_id = "audio3", .dt_id = TEGRA114_CLK_AUDIO3 },
90873d37e4cSPeter De Schrijver 	{ .con_id = "audio4", .dt_id = TEGRA114_CLK_AUDIO4 },
90973d37e4cSPeter De Schrijver 	{ .con_id = "spdif", .dt_id = TEGRA114_CLK_SPDIF },
91073d37e4cSPeter De Schrijver 	{ .con_id = "audio0_2x", .dt_id = TEGRA114_CLK_AUDIO0_2X },
91173d37e4cSPeter De Schrijver 	{ .con_id = "audio1_2x", .dt_id = TEGRA114_CLK_AUDIO1_2X },
91273d37e4cSPeter De Schrijver 	{ .con_id = "audio2_2x", .dt_id = TEGRA114_CLK_AUDIO2_2X },
91373d37e4cSPeter De Schrijver 	{ .con_id = "audio3_2x", .dt_id = TEGRA114_CLK_AUDIO3_2X },
91473d37e4cSPeter De Schrijver 	{ .con_id = "audio4_2x", .dt_id = TEGRA114_CLK_AUDIO4_2X },
91573d37e4cSPeter De Schrijver 	{ .con_id = "spdif_2x", .dt_id = TEGRA114_CLK_SPDIF_2X },
91673d37e4cSPeter De Schrijver 	{ .con_id = "extern1", .dev_id = "clk_out_1", .dt_id = TEGRA114_CLK_EXTERN1 },
91773d37e4cSPeter De Schrijver 	{ .con_id = "extern2", .dev_id = "clk_out_2", .dt_id = TEGRA114_CLK_EXTERN2 },
91873d37e4cSPeter De Schrijver 	{ .con_id = "extern3", .dev_id = "clk_out_3", .dt_id = TEGRA114_CLK_EXTERN3 },
91973d37e4cSPeter De Schrijver 	{ .con_id = "blink", .dt_id = TEGRA114_CLK_BLINK },
92073d37e4cSPeter De Schrijver 	{ .con_id = "cclk_g", .dt_id = TEGRA114_CLK_CCLK_G },
92173d37e4cSPeter De Schrijver 	{ .con_id = "cclk_lp", .dt_id = TEGRA114_CLK_CCLK_LP },
92273d37e4cSPeter De Schrijver 	{ .con_id = "sclk", .dt_id = TEGRA114_CLK_SCLK },
92373d37e4cSPeter De Schrijver 	{ .con_id = "hclk", .dt_id = TEGRA114_CLK_HCLK },
92473d37e4cSPeter De Schrijver 	{ .con_id = "pclk", .dt_id = TEGRA114_CLK_PCLK },
92573d37e4cSPeter De Schrijver 	{ .dev_id = "rtc-tegra", .dt_id = TEGRA114_CLK_RTC },
92673d37e4cSPeter De Schrijver 	{ .dev_id = "timer", .dt_id = TEGRA114_CLK_TIMER },
92773d37e4cSPeter De Schrijver };
92873d37e4cSPeter De Schrijver 
929343a607cSPeter De Schrijver static struct clk **clks;
9302cb5efefSPeter De Schrijver 
9312cb5efefSPeter De Schrijver static unsigned long osc_freq;
9322cb5efefSPeter De Schrijver static unsigned long pll_ref_freq;
9332cb5efefSPeter De Schrijver 
9342cb5efefSPeter De Schrijver static int __init tegra114_osc_clk_init(void __iomem *clk_base)
9352cb5efefSPeter De Schrijver {
9362cb5efefSPeter De Schrijver 	struct clk *clk;
9372cb5efefSPeter De Schrijver 	u32 val, pll_ref_div;
9382cb5efefSPeter De Schrijver 
9392cb5efefSPeter De Schrijver 	val = readl_relaxed(clk_base + OSC_CTRL);
9402cb5efefSPeter De Schrijver 
9412cb5efefSPeter De Schrijver 	osc_freq = tegra114_input_freq[val >> OSC_CTRL_OSC_FREQ_SHIFT];
9422cb5efefSPeter De Schrijver 	if (!osc_freq) {
9432cb5efefSPeter De Schrijver 		WARN_ON(1);
9442cb5efefSPeter De Schrijver 		return -EINVAL;
9452cb5efefSPeter De Schrijver 	}
9462cb5efefSPeter De Schrijver 
9472cb5efefSPeter De Schrijver 	/* clk_m */
9482cb5efefSPeter De Schrijver 	clk = clk_register_fixed_rate(NULL, "clk_m", NULL, CLK_IS_ROOT,
9492cb5efefSPeter De Schrijver 				      osc_freq);
950c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CLK_M] = clk;
9512cb5efefSPeter De Schrijver 
9522cb5efefSPeter De Schrijver 	/* pll_ref */
9532cb5efefSPeter De Schrijver 	val = (val >> OSC_CTRL_PLL_REF_DIV_SHIFT) & 3;
9542cb5efefSPeter De Schrijver 	pll_ref_div = 1 << val;
9552cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_ref", "clk_m",
9562cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, pll_ref_div);
957c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_REF] = clk;
9582cb5efefSPeter De Schrijver 
9592cb5efefSPeter De Schrijver 	pll_ref_freq = osc_freq / pll_ref_div;
9602cb5efefSPeter De Schrijver 
9612cb5efefSPeter De Schrijver 	return 0;
9622cb5efefSPeter De Schrijver }
9632cb5efefSPeter De Schrijver 
9642cb5efefSPeter De Schrijver static void __init tegra114_fixed_clk_init(void __iomem *clk_base)
9652cb5efefSPeter De Schrijver {
9662cb5efefSPeter De Schrijver 	struct clk *clk;
9672cb5efefSPeter De Schrijver 
9682cb5efefSPeter De Schrijver 	/* clk_32k */
9692cb5efefSPeter De Schrijver 	clk = clk_register_fixed_rate(NULL, "clk_32k", NULL, CLK_IS_ROOT,
9702cb5efefSPeter De Schrijver 				      32768);
971c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CLK_32K] = clk;
9722cb5efefSPeter De Schrijver 
9732cb5efefSPeter De Schrijver 	/* clk_m_div2 */
9742cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "clk_m_div2", "clk_m",
9752cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
976c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CLK_M_DIV2] = clk;
9772cb5efefSPeter De Schrijver 
9782cb5efefSPeter De Schrijver 	/* clk_m_div4 */
9792cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "clk_m_div4", "clk_m",
9802cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 4);
981c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CLK_M_DIV4] = clk;
9822cb5efefSPeter De Schrijver 
9832cb5efefSPeter De Schrijver }
9842cb5efefSPeter De Schrijver 
9852cb5efefSPeter De Schrijver static __init void tegra114_utmi_param_configure(void __iomem *clk_base)
9862cb5efefSPeter De Schrijver {
9872cb5efefSPeter De Schrijver 	u32 reg;
9882cb5efefSPeter De Schrijver 	int i;
9892cb5efefSPeter De Schrijver 
9902cb5efefSPeter De Schrijver 	for (i = 0; i < ARRAY_SIZE(utmi_parameters); i++) {
9912cb5efefSPeter De Schrijver 		if (osc_freq == utmi_parameters[i].osc_frequency)
9922cb5efefSPeter De Schrijver 			break;
9932cb5efefSPeter De Schrijver 	}
9942cb5efefSPeter De Schrijver 
9952cb5efefSPeter De Schrijver 	if (i >= ARRAY_SIZE(utmi_parameters)) {
9962cb5efefSPeter De Schrijver 		pr_err("%s: Unexpected oscillator freq %lu\n", __func__,
9972cb5efefSPeter De Schrijver 		       osc_freq);
9982cb5efefSPeter De Schrijver 		return;
9992cb5efefSPeter De Schrijver 	}
10002cb5efefSPeter De Schrijver 
10012cb5efefSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG2);
10022cb5efefSPeter De Schrijver 
10032cb5efefSPeter De Schrijver 	/* Program UTMIP PLL stable and active counts */
10042cb5efefSPeter De Schrijver 	/* [FIXME] arclk_rst.h says WRONG! This should be 1ms -> 0x50 Check! */
10052cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_STABLE_COUNT(~0);
10062cb5efefSPeter De Schrijver 	reg |= UTMIP_PLL_CFG2_STABLE_COUNT(utmi_parameters[i].stable_count);
10072cb5efefSPeter De Schrijver 
10082cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(~0);
10092cb5efefSPeter De Schrijver 
10102cb5efefSPeter De Schrijver 	reg |= UTMIP_PLL_CFG2_ACTIVE_DLY_COUNT(utmi_parameters[i].
10112cb5efefSPeter De Schrijver 					    active_delay_count);
10122cb5efefSPeter De Schrijver 
10132cb5efefSPeter De Schrijver 	/* Remove power downs from UTMIP PLL control bits */
10142cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_A_POWERDOWN;
10152cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_B_POWERDOWN;
10162cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG2_FORCE_PD_SAMP_C_POWERDOWN;
10172cb5efefSPeter De Schrijver 
10182cb5efefSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG2);
10192cb5efefSPeter De Schrijver 
10202cb5efefSPeter De Schrijver 	/* Program UTMIP PLL delay and oscillator frequency counts */
10212cb5efefSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
10222cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(~0);
10232cb5efefSPeter De Schrijver 
10242cb5efefSPeter De Schrijver 	reg |= UTMIP_PLL_CFG1_ENABLE_DLY_COUNT(utmi_parameters[i].
10252cb5efefSPeter De Schrijver 					    enable_delay_count);
10262cb5efefSPeter De Schrijver 
10272cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(~0);
10282cb5efefSPeter De Schrijver 	reg |= UTMIP_PLL_CFG1_XTAL_FREQ_COUNT(utmi_parameters[i].
10292cb5efefSPeter De Schrijver 					   xtal_freq_count);
10302cb5efefSPeter De Schrijver 
10312cb5efefSPeter De Schrijver 	/* Remove power downs from UTMIP PLL control bits */
10322cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
10332cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ACTIVE_POWERDOWN;
10342cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERUP;
10352cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLLU_POWERDOWN;
10362cb5efefSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
10372cb5efefSPeter De Schrijver 
10382cb5efefSPeter De Schrijver 	/* Setup HW control of UTMIPLL */
10392cb5efefSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
10402cb5efefSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_USE_LOCKDET;
10412cb5efefSPeter De Schrijver 	reg &= ~UTMIPLL_HW_PWRDN_CFG0_CLK_ENABLE_SWCTL;
10422cb5efefSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_START_STATE;
10432cb5efefSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
10442cb5efefSPeter De Schrijver 
10452cb5efefSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIP_PLL_CFG1);
10462cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERUP;
10472cb5efefSPeter De Schrijver 	reg &= ~UTMIP_PLL_CFG1_FORCE_PLL_ENABLE_POWERDOWN;
10482cb5efefSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIP_PLL_CFG1);
10492cb5efefSPeter De Schrijver 
10502cb5efefSPeter De Schrijver 	udelay(1);
10512cb5efefSPeter De Schrijver 
10522cb5efefSPeter De Schrijver 	/* Setup SW override of UTMIPLL assuming USB2.0
10532cb5efefSPeter De Schrijver 	   ports are assigned to USB2 */
10542cb5efefSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
10552cb5efefSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_IDDQ_SWCTL;
10562cb5efefSPeter De Schrijver 	reg &= ~UTMIPLL_HW_PWRDN_CFG0_IDDQ_OVERRIDE;
10572cb5efefSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
10582cb5efefSPeter De Schrijver 
10592cb5efefSPeter De Schrijver 	udelay(1);
10602cb5efefSPeter De Schrijver 
10612cb5efefSPeter De Schrijver 	/* Enable HW control UTMIPLL */
10622cb5efefSPeter De Schrijver 	reg = readl_relaxed(clk_base + UTMIPLL_HW_PWRDN_CFG0);
10632cb5efefSPeter De Schrijver 	reg |= UTMIPLL_HW_PWRDN_CFG0_SEQ_ENABLE;
10642cb5efefSPeter De Schrijver 	writel_relaxed(reg, clk_base + UTMIPLL_HW_PWRDN_CFG0);
10652cb5efefSPeter De Schrijver }
10662cb5efefSPeter De Schrijver 
10672cb5efefSPeter De Schrijver static void __init tegra114_pll_init(void __iomem *clk_base,
10682cb5efefSPeter De Schrijver 				     void __iomem *pmc)
10692cb5efefSPeter De Schrijver {
10702cb5efefSPeter De Schrijver 	u32 val;
10712cb5efefSPeter De Schrijver 	struct clk *clk;
10722cb5efefSPeter De Schrijver 
10732cb5efefSPeter De Schrijver 	/* PLLC */
10742cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllxc("pll_c", "pll_ref", clk_base,
1075ebe142b2SPeter De Schrijver 			pmc, 0, &pll_c_params, NULL);
1076c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C] = clk;
10772cb5efefSPeter De Schrijver 
10782cb5efefSPeter De Schrijver 	/* PLLC_OUT1 */
10792cb5efefSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_c_out1_div", "pll_c",
10802cb5efefSPeter De Schrijver 			clk_base + PLLC_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
10812cb5efefSPeter De Schrijver 			8, 8, 1, NULL);
10822cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_c_out1", "pll_c_out1_div",
10832cb5efefSPeter De Schrijver 				clk_base + PLLC_OUT, 1, 0,
10842cb5efefSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
1085c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C_OUT1] = clk;
10862cb5efefSPeter De Schrijver 
10872cb5efefSPeter De Schrijver 	/* PLLC2 */
1088ebe142b2SPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c2", "pll_ref", clk_base, pmc, 0,
1089ebe142b2SPeter De Schrijver 			     &pll_c2_params, NULL);
1090c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C2] = clk;
10912cb5efefSPeter De Schrijver 
10922cb5efefSPeter De Schrijver 	/* PLLC3 */
1093ebe142b2SPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c3", "pll_ref", clk_base, pmc, 0,
1094ebe142b2SPeter De Schrijver 			     &pll_c3_params, NULL);
1095c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C3] = clk;
10962cb5efefSPeter De Schrijver 
10972cb5efefSPeter De Schrijver 	/* PLLM */
10982cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllm("pll_m", "pll_ref", clk_base, pmc,
1099ebe142b2SPeter De Schrijver 			     CLK_IGNORE_UNUSED | CLK_SET_RATE_GATE,
1100ebe142b2SPeter De Schrijver 			     &pll_m_params, NULL);
1101c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_M] = clk;
11022cb5efefSPeter De Schrijver 
11032cb5efefSPeter De Schrijver 	/* PLLM_OUT1 */
11042cb5efefSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_m_out1_div", "pll_m",
11052cb5efefSPeter De Schrijver 				clk_base + PLLM_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
11062cb5efefSPeter De Schrijver 				8, 8, 1, NULL);
11072cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_m_out1", "pll_m_out1_div",
11082cb5efefSPeter De Schrijver 				clk_base + PLLM_OUT, 1, 0, CLK_IGNORE_UNUSED |
11092cb5efefSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
1110c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_M_OUT1] = clk;
11112cb5efefSPeter De Schrijver 
11122cb5efefSPeter De Schrijver 	/* PLLM_UD */
11132cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_m_ud", "pll_m",
11142cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 1);
11152cb5efefSPeter De Schrijver 
11162cb5efefSPeter De Schrijver 	/* PLLX */
11172cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllxc("pll_x", "pll_ref", clk_base,
1118ebe142b2SPeter De Schrijver 			pmc, CLK_IGNORE_UNUSED, &pll_x_params, NULL);
1119c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_X] = clk;
11202cb5efefSPeter De Schrijver 
11212cb5efefSPeter De Schrijver 	/* PLLX_OUT0 */
11222cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_x_out0", "pll_x",
11232cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
1124c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_X_OUT0] = clk;
11252cb5efefSPeter De Schrijver 
11262cb5efefSPeter De Schrijver 	/* PLLU */
11272cb5efefSPeter De Schrijver 	val = readl(clk_base + pll_u_params.base_reg);
11282cb5efefSPeter De Schrijver 	val &= ~BIT(24); /* disable PLLU_OVERRIDE */
11292cb5efefSPeter De Schrijver 	writel(val, clk_base + pll_u_params.base_reg);
11302cb5efefSPeter De Schrijver 
11312cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_u", "pll_ref", clk_base, pmc, 0,
1132ebe142b2SPeter De Schrijver 			    &pll_u_params, &pll_u_lock);
1133c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U] = clk;
11342cb5efefSPeter De Schrijver 
11352cb5efefSPeter De Schrijver 	tegra114_utmi_param_configure(clk_base);
11362cb5efefSPeter De Schrijver 
11372cb5efefSPeter De Schrijver 	/* PLLU_480M */
11382cb5efefSPeter De Schrijver 	clk = clk_register_gate(NULL, "pll_u_480M", "pll_u",
11392cb5efefSPeter De Schrijver 				CLK_SET_RATE_PARENT, clk_base + PLLU_BASE,
11402cb5efefSPeter De Schrijver 				22, 0, &pll_u_lock);
1141c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_480M] = clk;
11422cb5efefSPeter De Schrijver 
11432cb5efefSPeter De Schrijver 	/* PLLU_60M */
11442cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_60M", "pll_u",
11452cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 8);
1146c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_60M] = clk;
11472cb5efefSPeter De Schrijver 
11482cb5efefSPeter De Schrijver 	/* PLLU_48M */
11492cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_48M", "pll_u",
11502cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 10);
1151c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_48M] = clk;
11522cb5efefSPeter De Schrijver 
11532cb5efefSPeter De Schrijver 	/* PLLU_12M */
11542cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_12M", "pll_u",
11552cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 40);
1156c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_12M] = clk;
11572cb5efefSPeter De Schrijver 
11582cb5efefSPeter De Schrijver 	/* PLLD */
11592cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_d", "pll_ref", clk_base, pmc, 0,
1160ebe142b2SPeter De Schrijver 			    &pll_d_params, &pll_d_lock);
1161c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D] = clk;
11622cb5efefSPeter De Schrijver 
11632cb5efefSPeter De Schrijver 	/* PLLD_OUT0 */
11642cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d_out0", "pll_d",
11652cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
1166c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D_OUT0] = clk;
11672cb5efefSPeter De Schrijver 
11682cb5efefSPeter De Schrijver 	/* PLLD2 */
11692cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_d2", "pll_ref", clk_base, pmc, 0,
1170ebe142b2SPeter De Schrijver 			    &pll_d2_params, &pll_d2_lock);
1171c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D2] = clk;
11722cb5efefSPeter De Schrijver 
11732cb5efefSPeter De Schrijver 	/* PLLD2_OUT0 */
11742cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d2_out0", "pll_d2",
11752cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
1176c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D2_OUT0] = clk;
11772cb5efefSPeter De Schrijver 
11782cb5efefSPeter De Schrijver 	/* PLLRE */
11792cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllre("pll_re_vco", "pll_ref", clk_base, pmc,
1180ebe142b2SPeter De Schrijver 			     0, &pll_re_vco_params, &pll_re_lock, pll_ref_freq);
1181c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_RE_VCO] = clk;
11822cb5efefSPeter De Schrijver 
11832cb5efefSPeter De Schrijver 	clk = clk_register_divider_table(NULL, "pll_re_out", "pll_re_vco", 0,
11842cb5efefSPeter De Schrijver 					 clk_base + PLLRE_BASE, 16, 4, 0,
11852cb5efefSPeter De Schrijver 					 pll_re_div_table, &pll_re_lock);
1186c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_RE_OUT] = clk;
11872cb5efefSPeter De Schrijver 
11882cb5efefSPeter De Schrijver 	/* PLLE */
11898e9cc80aSPeter De Schrijver 	clk = tegra_clk_register_plle_tegra114("pll_e_out0", "pll_ref",
1190ebe142b2SPeter De Schrijver 				      clk_base, 0, &pll_e_params, NULL);
1191c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_E_OUT0] = clk;
11922cb5efefSPeter De Schrijver }
11932cb5efefSPeter De Schrijver 
11942cb5efefSPeter De Schrijver static const char *sclk_parents[] = { "clk_m", "pll_c_out1", "pll_p_out4",
119529b09447SPeter De Schrijver 			       "pll_p", "pll_p_out2", "unused",
11962cb5efefSPeter De Schrijver 			       "clk_32k", "pll_m_out1" };
11972cb5efefSPeter De Schrijver 
11982cb5efefSPeter De Schrijver static const char *cclk_g_parents[] = { "clk_m", "pll_c", "clk_32k", "pll_m",
11992cb5efefSPeter De Schrijver 					"pll_p", "pll_p_out4", "unused",
12002cb5efefSPeter De Schrijver 					"unused", "pll_x" };
12012cb5efefSPeter De Schrijver 
12022cb5efefSPeter De Schrijver static const char *cclk_lp_parents[] = { "clk_m", "pll_c", "clk_32k", "pll_m",
12032cb5efefSPeter De Schrijver 					 "pll_p", "pll_p_out4", "unused",
12042cb5efefSPeter De Schrijver 					 "unused", "pll_x", "pll_x_out0" };
12052cb5efefSPeter De Schrijver 
12062cb5efefSPeter De Schrijver static void __init tegra114_super_clk_init(void __iomem *clk_base)
12072cb5efefSPeter De Schrijver {
12082cb5efefSPeter De Schrijver 	struct clk *clk;
12092cb5efefSPeter De Schrijver 
12102cb5efefSPeter De Schrijver 	/* CCLKG */
12112cb5efefSPeter De Schrijver 	clk = tegra_clk_register_super_mux("cclk_g", cclk_g_parents,
12122cb5efefSPeter De Schrijver 					ARRAY_SIZE(cclk_g_parents),
12132cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT,
12142cb5efefSPeter De Schrijver 					clk_base + CCLKG_BURST_POLICY,
12152cb5efefSPeter De Schrijver 					0, 4, 0, 0, NULL);
1216c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CCLK_G] = clk;
12172cb5efefSPeter De Schrijver 
12182cb5efefSPeter De Schrijver 	/* CCLKLP */
12192cb5efefSPeter De Schrijver 	clk = tegra_clk_register_super_mux("cclk_lp", cclk_lp_parents,
12202cb5efefSPeter De Schrijver 					ARRAY_SIZE(cclk_lp_parents),
12212cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT,
12222cb5efefSPeter De Schrijver 					clk_base + CCLKLP_BURST_POLICY,
12232cb5efefSPeter De Schrijver 					0, 4, 8, 9, NULL);
1224c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CCLK_LP] = clk;
12252cb5efefSPeter De Schrijver 
12262cb5efefSPeter De Schrijver 	/* SCLK */
12272cb5efefSPeter De Schrijver 	clk = tegra_clk_register_super_mux("sclk", sclk_parents,
12282cb5efefSPeter De Schrijver 					ARRAY_SIZE(sclk_parents),
12292cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT,
12302cb5efefSPeter De Schrijver 					clk_base + SCLK_BURST_POLICY,
12312cb5efefSPeter De Schrijver 					0, 4, 0, 0, NULL);
1232c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_SCLK] = clk;
12332cb5efefSPeter De Schrijver 
12342cb5efefSPeter De Schrijver 	/* HCLK */
12352cb5efefSPeter De Schrijver 	clk = clk_register_divider(NULL, "hclk_div", "sclk", 0,
12362cb5efefSPeter De Schrijver 				   clk_base + SYSTEM_CLK_RATE, 4, 2, 0,
12372cb5efefSPeter De Schrijver 				   &sysrate_lock);
12382cb5efefSPeter De Schrijver 	clk = clk_register_gate(NULL, "hclk", "hclk_div", CLK_SET_RATE_PARENT |
12392cb5efefSPeter De Schrijver 				CLK_IGNORE_UNUSED, clk_base + SYSTEM_CLK_RATE,
12402cb5efefSPeter De Schrijver 				7, CLK_GATE_SET_TO_DISABLE, &sysrate_lock);
1241c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_HCLK] = clk;
12422cb5efefSPeter De Schrijver 
12432cb5efefSPeter De Schrijver 	/* PCLK */
12442cb5efefSPeter De Schrijver 	clk = clk_register_divider(NULL, "pclk_div", "hclk", 0,
12452cb5efefSPeter De Schrijver 				   clk_base + SYSTEM_CLK_RATE, 0, 2, 0,
12462cb5efefSPeter De Schrijver 				   &sysrate_lock);
12472cb5efefSPeter De Schrijver 	clk = clk_register_gate(NULL, "pclk", "pclk_div", CLK_SET_RATE_PARENT |
12482cb5efefSPeter De Schrijver 				CLK_IGNORE_UNUSED, clk_base + SYSTEM_CLK_RATE,
12492cb5efefSPeter De Schrijver 				3, CLK_GATE_SET_TO_DISABLE, &sysrate_lock);
1250c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PCLK] = clk;
12512cb5efefSPeter De Schrijver }
12522cb5efefSPeter De Schrijver 
125376ebc134SPeter De Schrijver static __init void tegra114_periph_clk_init(void __iomem *clk_base,
125476ebc134SPeter De Schrijver 					    void __iomem *pmc_base)
12552cb5efefSPeter De Schrijver {
12562cb5efefSPeter De Schrijver 	struct clk *clk;
12572cb5efefSPeter De Schrijver 	u32 val;
12582cb5efefSPeter De Schrijver 
12592cb5efefSPeter De Schrijver 	/* xusb_hs_src */
12602cb5efefSPeter De Schrijver 	val = readl(clk_base + CLK_SOURCE_XUSB_SS_SRC);
12612cb5efefSPeter De Schrijver 	val |= BIT(25); /* always select PLLU_60M */
12622cb5efefSPeter De Schrijver 	writel(val, clk_base + CLK_SOURCE_XUSB_SS_SRC);
12632cb5efefSPeter De Schrijver 
12642cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "xusb_hs_src", "pll_u_60M", 0,
12652cb5efefSPeter De Schrijver 					1, 1);
1266c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_XUSB_HS_SRC] = clk;
12672cb5efefSPeter De Schrijver 
126876ebc134SPeter De Schrijver 	/* dsia mux */
126976ebc134SPeter De Schrijver 	clk = clk_register_mux(NULL, "dsia_mux", mux_plld_out0_plld2_out0,
127076ebc134SPeter De Schrijver 			       ARRAY_SIZE(mux_plld_out0_plld2_out0),
127176ebc134SPeter De Schrijver 			       CLK_SET_RATE_NO_REPARENT,
127276ebc134SPeter De Schrijver 			       clk_base + PLLD_BASE, 25, 1, 0, &pll_d_lock);
127376ebc134SPeter De Schrijver 	clks[TEGRA114_CLK_DSIA_MUX] = clk;
12742cb5efefSPeter De Schrijver 
127576ebc134SPeter De Schrijver 	/* dsib mux */
127676ebc134SPeter De Schrijver 	clk = clk_register_mux(NULL, "dsib_mux", mux_plld_out0_plld2_out0,
127776ebc134SPeter De Schrijver 			       ARRAY_SIZE(mux_plld_out0_plld2_out0),
127876ebc134SPeter De Schrijver 			       CLK_SET_RATE_NO_REPARENT,
127976ebc134SPeter De Schrijver 			       clk_base + PLLD2_BASE, 25, 1, 0, &pll_d2_lock);
128076ebc134SPeter De Schrijver 	clks[TEGRA114_CLK_DSIB_MUX] = clk;
12812cb5efefSPeter De Schrijver 
128276ebc134SPeter De Schrijver 	/* emc mux */
12832cb5efefSPeter De Schrijver 	clk = clk_register_mux(NULL, "emc_mux", mux_pllmcp_clkm,
1284819c1de3SJames Hogan 			       ARRAY_SIZE(mux_pllmcp_clkm),
1285819c1de3SJames Hogan 			       CLK_SET_RATE_NO_REPARENT,
12862cb5efefSPeter De Schrijver 			       clk_base + CLK_SOURCE_EMC,
12872cb5efefSPeter De Schrijver 			       29, 3, 0, NULL);
12882cb5efefSPeter De Schrijver 
128976ebc134SPeter De Schrijver 	tegra_periph_clk_init(clk_base, pmc_base, tegra114_clks,
129076ebc134SPeter De Schrijver 				&pll_p_params);
12912cb5efefSPeter De Schrijver }
12922cb5efefSPeter De Schrijver 
129331972fd9SJoseph Lo /* Tegra114 CPU clock and reset control functions */
129431972fd9SJoseph Lo static void tegra114_wait_cpu_in_reset(u32 cpu)
129531972fd9SJoseph Lo {
129631972fd9SJoseph Lo 	unsigned int reg;
129731972fd9SJoseph Lo 
129831972fd9SJoseph Lo 	do {
129931972fd9SJoseph Lo 		reg = readl(clk_base + CLK_RST_CONTROLLER_CPU_CMPLX_STATUS);
130031972fd9SJoseph Lo 		cpu_relax();
130131972fd9SJoseph Lo 	} while (!(reg & (1 << cpu)));  /* check CPU been reset or not */
130231972fd9SJoseph Lo }
130331972fd9SJoseph Lo static void tegra114_disable_cpu_clock(u32 cpu)
130431972fd9SJoseph Lo {
130531972fd9SJoseph Lo 	/* flow controller would take care in the power sequence. */
130631972fd9SJoseph Lo }
130731972fd9SJoseph Lo 
1308ad7d1140SJoseph Lo #ifdef CONFIG_PM_SLEEP
1309ad7d1140SJoseph Lo static void tegra114_cpu_clock_suspend(void)
1310ad7d1140SJoseph Lo {
1311ad7d1140SJoseph Lo 	/* switch coresite to clk_m, save off original source */
1312ad7d1140SJoseph Lo 	tegra114_cpu_clk_sctx.clk_csite_src =
1313ad7d1140SJoseph Lo 				readl(clk_base + CLK_SOURCE_CSITE);
1314ad7d1140SJoseph Lo 	writel(3 << 30, clk_base + CLK_SOURCE_CSITE);
13150017f447SJoseph Lo 
13160017f447SJoseph Lo 	tegra114_cpu_clk_sctx.cclkg_burst =
13170017f447SJoseph Lo 				readl(clk_base + CCLKG_BURST_POLICY);
13180017f447SJoseph Lo 	tegra114_cpu_clk_sctx.cclkg_divider =
13190017f447SJoseph Lo 				readl(clk_base + CCLKG_BURST_POLICY + 4);
1320ad7d1140SJoseph Lo }
1321ad7d1140SJoseph Lo 
1322ad7d1140SJoseph Lo static void tegra114_cpu_clock_resume(void)
1323ad7d1140SJoseph Lo {
1324ad7d1140SJoseph Lo 	writel(tegra114_cpu_clk_sctx.clk_csite_src,
1325ad7d1140SJoseph Lo 					clk_base + CLK_SOURCE_CSITE);
13260017f447SJoseph Lo 
13270017f447SJoseph Lo 	writel(tegra114_cpu_clk_sctx.cclkg_burst,
13280017f447SJoseph Lo 					clk_base + CCLKG_BURST_POLICY);
13290017f447SJoseph Lo 	writel(tegra114_cpu_clk_sctx.cclkg_divider,
13300017f447SJoseph Lo 					clk_base + CCLKG_BURST_POLICY + 4);
1331ad7d1140SJoseph Lo }
1332ad7d1140SJoseph Lo #endif
1333ad7d1140SJoseph Lo 
133431972fd9SJoseph Lo static struct tegra_cpu_car_ops tegra114_cpu_car_ops = {
133531972fd9SJoseph Lo 	.wait_for_reset	= tegra114_wait_cpu_in_reset,
133631972fd9SJoseph Lo 	.disable_clock	= tegra114_disable_cpu_clock,
1337ad7d1140SJoseph Lo #ifdef CONFIG_PM_SLEEP
1338ad7d1140SJoseph Lo 	.suspend	= tegra114_cpu_clock_suspend,
1339ad7d1140SJoseph Lo 	.resume		= tegra114_cpu_clock_resume,
1340ad7d1140SJoseph Lo #endif
134131972fd9SJoseph Lo };
13422cb5efefSPeter De Schrijver 
13432cb5efefSPeter De Schrijver static const struct of_device_id pmc_match[] __initconst = {
13442cb5efefSPeter De Schrijver 	{ .compatible = "nvidia,tegra114-pmc" },
13452cb5efefSPeter De Schrijver 	{},
13462cb5efefSPeter De Schrijver };
13472cb5efefSPeter De Schrijver 
13489e60121fSPaul Walmsley /*
13499e60121fSPaul Walmsley  * dfll_soc/dfll_ref apparently must be kept enabled, otherwise I2C5
13509e60121fSPaul Walmsley  * breaks
13519e60121fSPaul Walmsley  */
1352056dfcf6SSachin Kamat static struct tegra_clk_init_table init_table[] __initdata = {
1353c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_UARTA, TEGRA114_CLK_PLL_P, 408000000, 0},
1354c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_UARTB, TEGRA114_CLK_PLL_P, 408000000, 0},
1355c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_UARTC, TEGRA114_CLK_PLL_P, 408000000, 0},
1356c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_UARTD, TEGRA114_CLK_PLL_P, 408000000, 0},
1357c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_PLL_A, TEGRA114_CLK_CLK_MAX, 564480000, 1},
1358c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_PLL_A_OUT0, TEGRA114_CLK_CLK_MAX, 11289600, 1},
1359c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_EXTERN1, TEGRA114_CLK_PLL_A_OUT0, 0, 1},
1360c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_CLK_OUT_1_MUX, TEGRA114_CLK_EXTERN1, 0, 1},
1361c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_CLK_OUT_1, TEGRA114_CLK_CLK_MAX, 0, 1},
1362c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_I2S0, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1363c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_I2S1, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1364c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_I2S2, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1365c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_I2S3, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1366c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_I2S4, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0},
1367897e1ddeSAndrew Chew 	{TEGRA114_CLK_HOST1X, TEGRA114_CLK_PLL_P, 136000000, 0},
1368c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_DFLL_SOC, TEGRA114_CLK_PLL_P, 51000000, 1},
1369c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_DFLL_REF, TEGRA114_CLK_PLL_P, 51000000, 1},
1370f67a8d21SThierry Reding 	{TEGRA114_CLK_GR2D, TEGRA114_CLK_PLL_C2, 300000000, 0},
1371f67a8d21SThierry Reding 	{TEGRA114_CLK_GR3D, TEGRA114_CLK_PLL_C2, 300000000, 0},
1372fc20eeffSMark Zhang 
1373c9e2d69aSPeter De Schrijver 	/* This MUST be the last entry. */
1374c9e2d69aSPeter De Schrijver 	{TEGRA114_CLK_CLK_MAX, TEGRA114_CLK_CLK_MAX, 0, 0},
13752cb5efefSPeter De Schrijver };
13762cb5efefSPeter De Schrijver 
13772cb5efefSPeter De Schrijver static void __init tegra114_clock_apply_init_table(void)
13782cb5efefSPeter De Schrijver {
1379c9e2d69aSPeter De Schrijver 	tegra_init_from_table(init_table, clks, TEGRA114_CLK_CLK_MAX);
13802cb5efefSPeter De Schrijver }
13812cb5efefSPeter De Schrijver 
138225c9ded6SPaul Walmsley 
138325c9ded6SPaul Walmsley /**
138425c9ded6SPaul Walmsley  * tegra114_car_barrier - wait for pending writes to the CAR to complete
138525c9ded6SPaul Walmsley  *
138625c9ded6SPaul Walmsley  * Wait for any outstanding writes to the CAR MMIO space from this CPU
138725c9ded6SPaul Walmsley  * to complete before continuing execution.  No return value.
138825c9ded6SPaul Walmsley  */
138925c9ded6SPaul Walmsley static void tegra114_car_barrier(void)
139025c9ded6SPaul Walmsley {
139125c9ded6SPaul Walmsley 	wmb();		/* probably unnecessary */
139225c9ded6SPaul Walmsley 	readl_relaxed(clk_base + CPU_FINETRIM_SELECT);
139325c9ded6SPaul Walmsley }
139425c9ded6SPaul Walmsley 
139525c9ded6SPaul Walmsley /**
139625c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_high - use high-voltage propagation delays
139725c9ded6SPaul Walmsley  *
139825c9ded6SPaul Walmsley  * When the CPU rail voltage is in the high-voltage range, use the
139925c9ded6SPaul Walmsley  * built-in hardwired clock propagation delays in the CPU clock
140025c9ded6SPaul Walmsley  * shaper.  No return value.
140125c9ded6SPaul Walmsley  */
140225c9ded6SPaul Walmsley void tegra114_clock_tune_cpu_trimmers_high(void)
140325c9ded6SPaul Walmsley {
140425c9ded6SPaul Walmsley 	u32 select = 0;
140525c9ded6SPaul Walmsley 
140625c9ded6SPaul Walmsley 	/* Use hardwired rise->rise & fall->fall clock propagation delays */
140725c9ded6SPaul Walmsley 	select |= ~(CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
140825c9ded6SPaul Walmsley 		    CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
140925c9ded6SPaul Walmsley 		    CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
141025c9ded6SPaul Walmsley 	writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT);
141125c9ded6SPaul Walmsley 
141225c9ded6SPaul Walmsley 	tegra114_car_barrier();
141325c9ded6SPaul Walmsley }
141425c9ded6SPaul Walmsley EXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_high);
141525c9ded6SPaul Walmsley 
141625c9ded6SPaul Walmsley /**
141725c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_low - use low-voltage propagation delays
141825c9ded6SPaul Walmsley  *
141925c9ded6SPaul Walmsley  * When the CPU rail voltage is in the low-voltage range, use the
142025c9ded6SPaul Walmsley  * extended clock propagation delays set by
142125c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_init().  The intention is to
142225c9ded6SPaul Walmsley  * maintain the input clock duty cycle that the FCPU subsystem
142325c9ded6SPaul Walmsley  * expects.  No return value.
142425c9ded6SPaul Walmsley  */
142525c9ded6SPaul Walmsley void tegra114_clock_tune_cpu_trimmers_low(void)
142625c9ded6SPaul Walmsley {
142725c9ded6SPaul Walmsley 	u32 select = 0;
142825c9ded6SPaul Walmsley 
142925c9ded6SPaul Walmsley 	/*
143025c9ded6SPaul Walmsley 	 * Use software-specified rise->rise & fall->fall clock
143125c9ded6SPaul Walmsley 	 * propagation delays (from
143225c9ded6SPaul Walmsley 	 * tegra114_clock_tune_cpu_trimmers_init()
143325c9ded6SPaul Walmsley 	 */
143425c9ded6SPaul Walmsley 	select |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
143525c9ded6SPaul Walmsley 		   CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
143625c9ded6SPaul Walmsley 		   CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
143725c9ded6SPaul Walmsley 	writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT);
143825c9ded6SPaul Walmsley 
143925c9ded6SPaul Walmsley 	tegra114_car_barrier();
144025c9ded6SPaul Walmsley }
144125c9ded6SPaul Walmsley EXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_low);
144225c9ded6SPaul Walmsley 
144325c9ded6SPaul Walmsley /**
144425c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_init - set up and enable clk prop delays
144525c9ded6SPaul Walmsley  *
144625c9ded6SPaul Walmsley  * Program extended clock propagation delays into the FCPU clock
144725c9ded6SPaul Walmsley  * shaper and enable them.  XXX Define the purpose - peak current
144825c9ded6SPaul Walmsley  * reduction?  No return value.
144925c9ded6SPaul Walmsley  */
145025c9ded6SPaul Walmsley /* XXX Initial voltage rail state assumption issues? */
145125c9ded6SPaul Walmsley void tegra114_clock_tune_cpu_trimmers_init(void)
145225c9ded6SPaul Walmsley {
145325c9ded6SPaul Walmsley 	u32 dr = 0, r = 0;
145425c9ded6SPaul Walmsley 
145525c9ded6SPaul Walmsley 	/* Increment the rise->rise clock delay by four steps */
145625c9ded6SPaul Walmsley 	r |= (CPU_FINETRIM_R_FCPU_1_MASK | CPU_FINETRIM_R_FCPU_2_MASK |
145725c9ded6SPaul Walmsley 	      CPU_FINETRIM_R_FCPU_3_MASK | CPU_FINETRIM_R_FCPU_4_MASK |
145825c9ded6SPaul Walmsley 	      CPU_FINETRIM_R_FCPU_5_MASK | CPU_FINETRIM_R_FCPU_6_MASK);
145925c9ded6SPaul Walmsley 	writel_relaxed(r, clk_base + CPU_FINETRIM_R);
146025c9ded6SPaul Walmsley 
146125c9ded6SPaul Walmsley 	/*
146225c9ded6SPaul Walmsley 	 * Use the rise->rise clock propagation delay specified in the
146325c9ded6SPaul Walmsley 	 * r field
146425c9ded6SPaul Walmsley 	 */
146525c9ded6SPaul Walmsley 	dr |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
146625c9ded6SPaul Walmsley 	       CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
146725c9ded6SPaul Walmsley 	       CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
146825c9ded6SPaul Walmsley 	writel_relaxed(dr, clk_base + CPU_FINETRIM_DR);
146925c9ded6SPaul Walmsley 
147025c9ded6SPaul Walmsley 	tegra114_clock_tune_cpu_trimmers_low();
147125c9ded6SPaul Walmsley }
147225c9ded6SPaul Walmsley EXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_init);
147325c9ded6SPaul Walmsley 
14741c472d8eSPaul Walmsley /**
14751c472d8eSPaul Walmsley  * tegra114_clock_assert_dfll_dvco_reset - assert the DFLL's DVCO reset
14761c472d8eSPaul Walmsley  *
14771c472d8eSPaul Walmsley  * Assert the reset line of the DFLL's DVCO.  No return value.
14781c472d8eSPaul Walmsley  */
14791c472d8eSPaul Walmsley void tegra114_clock_assert_dfll_dvco_reset(void)
14801c472d8eSPaul Walmsley {
14811c472d8eSPaul Walmsley 	u32 v;
14821c472d8eSPaul Walmsley 
14831c472d8eSPaul Walmsley 	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
14841c472d8eSPaul Walmsley 	v |= (1 << DVFS_DFLL_RESET_SHIFT);
14851c472d8eSPaul Walmsley 	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
14861c472d8eSPaul Walmsley 	tegra114_car_barrier();
14871c472d8eSPaul Walmsley }
14881c472d8eSPaul Walmsley EXPORT_SYMBOL(tegra114_clock_assert_dfll_dvco_reset);
14891c472d8eSPaul Walmsley 
14901c472d8eSPaul Walmsley /**
14911c472d8eSPaul Walmsley  * tegra114_clock_deassert_dfll_dvco_reset - deassert the DFLL's DVCO reset
14921c472d8eSPaul Walmsley  *
14931c472d8eSPaul Walmsley  * Deassert the reset line of the DFLL's DVCO, allowing the DVCO to
14941c472d8eSPaul Walmsley  * operate.  No return value.
14951c472d8eSPaul Walmsley  */
14961c472d8eSPaul Walmsley void tegra114_clock_deassert_dfll_dvco_reset(void)
14971c472d8eSPaul Walmsley {
14981c472d8eSPaul Walmsley 	u32 v;
14991c472d8eSPaul Walmsley 
15001c472d8eSPaul Walmsley 	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
15011c472d8eSPaul Walmsley 	v &= ~(1 << DVFS_DFLL_RESET_SHIFT);
15021c472d8eSPaul Walmsley 	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
15031c472d8eSPaul Walmsley 	tegra114_car_barrier();
15041c472d8eSPaul Walmsley }
15051c472d8eSPaul Walmsley EXPORT_SYMBOL(tegra114_clock_deassert_dfll_dvco_reset);
15061c472d8eSPaul Walmsley 
1507061cec92SPrashant Gaikwad static void __init tegra114_clock_init(struct device_node *np)
15082cb5efefSPeter De Schrijver {
15092cb5efefSPeter De Schrijver 	struct device_node *node;
15102cb5efefSPeter De Schrijver 
15112cb5efefSPeter De Schrijver 	clk_base = of_iomap(np, 0);
15122cb5efefSPeter De Schrijver 	if (!clk_base) {
15132cb5efefSPeter De Schrijver 		pr_err("ioremap tegra114 CAR failed\n");
15142cb5efefSPeter De Schrijver 		return;
15152cb5efefSPeter De Schrijver 	}
15162cb5efefSPeter De Schrijver 
15172cb5efefSPeter De Schrijver 	node = of_find_matching_node(NULL, pmc_match);
15182cb5efefSPeter De Schrijver 	if (!node) {
15192cb5efefSPeter De Schrijver 		pr_err("Failed to find pmc node\n");
15202cb5efefSPeter De Schrijver 		WARN_ON(1);
15212cb5efefSPeter De Schrijver 		return;
15222cb5efefSPeter De Schrijver 	}
15232cb5efefSPeter De Schrijver 
15242cb5efefSPeter De Schrijver 	pmc_base = of_iomap(node, 0);
15252cb5efefSPeter De Schrijver 	if (!pmc_base) {
15262cb5efefSPeter De Schrijver 		pr_err("Can't map pmc registers\n");
15272cb5efefSPeter De Schrijver 		WARN_ON(1);
15282cb5efefSPeter De Schrijver 		return;
15292cb5efefSPeter De Schrijver 	}
15302cb5efefSPeter De Schrijver 
1531343a607cSPeter De Schrijver 	clks = tegra_clk_init(TEGRA114_CLK_CLK_MAX, TEGRA114_CLK_PERIPH_BANKS);
1532343a607cSPeter De Schrijver 	if (!clks)
15332cb5efefSPeter De Schrijver 		return;
15342cb5efefSPeter De Schrijver 
1535343a607cSPeter De Schrijver 	if (tegra114_osc_clk_init(clk_base) < 0)
1536d5ff89a8SPeter De Schrijver 		return;
1537d5ff89a8SPeter De Schrijver 
15382cb5efefSPeter De Schrijver 	tegra114_fixed_clk_init(clk_base);
15392cb5efefSPeter De Schrijver 	tegra114_pll_init(clk_base, pmc_base);
154076ebc134SPeter De Schrijver 	tegra114_periph_clk_init(clk_base, pmc_base);
15416609dbe4SPeter De Schrijver 	tegra_audio_clk_init(clk_base, pmc_base, tegra114_clks, &pll_a_params);
1542de4f30fdSPeter De Schrijver 	tegra_pmc_clk_init(pmc_base, tegra114_clks);
15432cb5efefSPeter De Schrijver 	tegra114_super_clk_init(clk_base);
15442cb5efefSPeter De Schrijver 
1545343a607cSPeter De Schrijver 	tegra_add_of_provider(np);
154673d37e4cSPeter De Schrijver 	tegra_register_devclks(devclks, ARRAY_SIZE(devclks));
15472cb5efefSPeter De Schrijver 
15482cb5efefSPeter De Schrijver 	tegra_clk_apply_init_table = tegra114_clock_apply_init_table;
15492cb5efefSPeter De Schrijver 
15502cb5efefSPeter De Schrijver 	tegra_cpu_car_ops = &tegra114_cpu_car_ops;
15512cb5efefSPeter De Schrijver }
1552061cec92SPrashant Gaikwad CLK_OF_DECLARE(tegra114, "nvidia,tegra114-car", tegra114_clock_init);
1553