xref: /openbmc/linux/drivers/clk/tegra/clk-tegra114.c (revision c461c677)
19952f691SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
22cb5efefSPeter De Schrijver /*
32cb5efefSPeter De Schrijver  * Copyright (c) 2012, 2013, NVIDIA CORPORATION.  All rights reserved.
42cb5efefSPeter De Schrijver  */
52cb5efefSPeter De Schrijver 
62cb5efefSPeter De Schrijver #include <linux/io.h>
72cb5efefSPeter De Schrijver #include <linux/clk-provider.h>
82cb5efefSPeter De Schrijver #include <linux/of.h>
92cb5efefSPeter De Schrijver #include <linux/of_address.h>
102cb5efefSPeter De Schrijver #include <linux/delay.h>
1125c9ded6SPaul Walmsley #include <linux/export.h>
122cb5efefSPeter De Schrijver #include <linux/clk/tegra.h>
13c9e2d69aSPeter De Schrijver #include <dt-bindings/clock/tegra114-car.h>
142cb5efefSPeter De Schrijver 
152cb5efefSPeter De Schrijver #include "clk.h"
166609dbe4SPeter De Schrijver #include "clk-id.h"
172cb5efefSPeter De Schrijver 
181c472d8eSPaul Walmsley #define RST_DFLL_DVCO			0x2F4
1925c9ded6SPaul Walmsley #define CPU_FINETRIM_SELECT		0x4d4	/* override default prop dlys */
2025c9ded6SPaul Walmsley #define CPU_FINETRIM_DR			0x4d8	/* rise->rise prop dly A */
2125c9ded6SPaul Walmsley #define CPU_FINETRIM_R			0x4e4	/* rise->rise prop dly inc A */
222cb5efefSPeter De Schrijver 
231c472d8eSPaul Walmsley /* RST_DFLL_DVCO bitfields */
241c472d8eSPaul Walmsley #define DVFS_DFLL_RESET_SHIFT		0
251c472d8eSPaul Walmsley 
2625c9ded6SPaul Walmsley /* CPU_FINETRIM_SELECT and CPU_FINETRIM_DR bitfields */
2725c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_1		BIT(0)	/* fcpu0 */
2825c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_2		BIT(1)	/* fcpu1 */
2925c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_3		BIT(2)	/* fcpu2 */
3025c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_4		BIT(3)	/* fcpu3 */
3125c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_5		BIT(4)	/* fl2 */
3225c9ded6SPaul Walmsley #define CPU_FINETRIM_1_FCPU_6		BIT(5)	/* ftop */
3325c9ded6SPaul Walmsley 
3425c9ded6SPaul Walmsley /* CPU_FINETRIM_R bitfields */
3525c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_1_SHIFT	0		/* fcpu0 */
3625c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_1_MASK	(0x3 << CPU_FINETRIM_R_FCPU_1_SHIFT)
3725c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_2_SHIFT	2		/* fcpu1 */
3825c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_2_MASK	(0x3 << CPU_FINETRIM_R_FCPU_2_SHIFT)
3925c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_3_SHIFT	4		/* fcpu2 */
4025c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_3_MASK	(0x3 << CPU_FINETRIM_R_FCPU_3_SHIFT)
4125c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_4_SHIFT	6		/* fcpu3 */
4225c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_4_MASK	(0x3 << CPU_FINETRIM_R_FCPU_4_SHIFT)
4325c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_5_SHIFT	8		/* fl2 */
4425c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_5_MASK	(0x3 << CPU_FINETRIM_R_FCPU_5_SHIFT)
4525c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_6_SHIFT	10		/* ftop */
4625c9ded6SPaul Walmsley #define CPU_FINETRIM_R_FCPU_6_MASK	(0x3 << CPU_FINETRIM_R_FCPU_6_SHIFT)
4725c9ded6SPaul Walmsley 
48d5ff89a8SPeter De Schrijver #define TEGRA114_CLK_PERIPH_BANKS	5
49d5ff89a8SPeter De Schrijver 
502cb5efefSPeter De Schrijver #define PLLC_BASE 0x80
512cb5efefSPeter De Schrijver #define PLLC_MISC2 0x88
522cb5efefSPeter De Schrijver #define PLLC_MISC 0x8c
532cb5efefSPeter De Schrijver #define PLLC2_BASE 0x4e8
542cb5efefSPeter De Schrijver #define PLLC2_MISC 0x4ec
552cb5efefSPeter De Schrijver #define PLLC3_BASE 0x4fc
562cb5efefSPeter De Schrijver #define PLLC3_MISC 0x500
572cb5efefSPeter De Schrijver #define PLLM_BASE 0x90
582cb5efefSPeter De Schrijver #define PLLM_MISC 0x9c
592cb5efefSPeter De Schrijver #define PLLP_BASE 0xa0
602cb5efefSPeter De Schrijver #define PLLP_MISC 0xac
612cb5efefSPeter De Schrijver #define PLLX_BASE 0xe0
622cb5efefSPeter De Schrijver #define PLLX_MISC 0xe4
632cb5efefSPeter De Schrijver #define PLLX_MISC2 0x514
642cb5efefSPeter De Schrijver #define PLLX_MISC3 0x518
652cb5efefSPeter De Schrijver #define PLLD_BASE 0xd0
662cb5efefSPeter De Schrijver #define PLLD_MISC 0xdc
672cb5efefSPeter De Schrijver #define PLLD2_BASE 0x4b8
682cb5efefSPeter De Schrijver #define PLLD2_MISC 0x4bc
692cb5efefSPeter De Schrijver #define PLLE_BASE 0xe8
702cb5efefSPeter De Schrijver #define PLLE_MISC 0xec
712cb5efefSPeter De Schrijver #define PLLA_BASE 0xb0
722cb5efefSPeter De Schrijver #define PLLA_MISC 0xbc
732cb5efefSPeter De Schrijver #define PLLU_BASE 0xc0
742cb5efefSPeter De Schrijver #define PLLU_MISC 0xcc
752cb5efefSPeter De Schrijver #define PLLRE_BASE 0x4c4
762cb5efefSPeter De Schrijver #define PLLRE_MISC 0x4c8
772cb5efefSPeter De Schrijver 
782cb5efefSPeter De Schrijver #define PLL_MISC_LOCK_ENABLE 18
792cb5efefSPeter De Schrijver #define PLLC_MISC_LOCK_ENABLE 24
802cb5efefSPeter De Schrijver #define PLLDU_MISC_LOCK_ENABLE 22
812cb5efefSPeter De Schrijver #define PLLE_MISC_LOCK_ENABLE 9
822cb5efefSPeter De Schrijver #define PLLRE_MISC_LOCK_ENABLE 30
832cb5efefSPeter De Schrijver 
842cb5efefSPeter De Schrijver #define PLLC_IDDQ_BIT 26
852cb5efefSPeter De Schrijver #define PLLX_IDDQ_BIT 3
862cb5efefSPeter De Schrijver #define PLLRE_IDDQ_BIT 16
872cb5efefSPeter De Schrijver 
882cb5efefSPeter De Schrijver #define PLL_BASE_LOCK BIT(27)
892cb5efefSPeter De Schrijver #define PLLE_MISC_LOCK BIT(11)
902cb5efefSPeter De Schrijver #define PLLRE_MISC_LOCK BIT(24)
912cb5efefSPeter De Schrijver #define PLLCX_BASE_LOCK (BIT(26)|BIT(27))
922cb5efefSPeter De Schrijver 
932cb5efefSPeter De Schrijver #define PLLE_AUX 0x48c
942cb5efefSPeter De Schrijver #define PLLC_OUT 0x84
952cb5efefSPeter De Schrijver #define PLLM_OUT 0x94
962cb5efefSPeter De Schrijver 
972cb5efefSPeter De Schrijver #define OSC_CTRL			0x50
982cb5efefSPeter De Schrijver #define OSC_CTRL_OSC_FREQ_SHIFT		28
992cb5efefSPeter De Schrijver #define OSC_CTRL_PLL_REF_DIV_SHIFT	26
1002cb5efefSPeter De Schrijver 
1012cb5efefSPeter De Schrijver #define PLLXC_SW_MAX_P			6
1022cb5efefSPeter De Schrijver 
1032cb5efefSPeter De Schrijver #define CCLKG_BURST_POLICY 0x368
1042cb5efefSPeter De Schrijver 
1052cb5efefSPeter De Schrijver #define CLK_SOURCE_CSITE 0x1d4
1062cb5efefSPeter De Schrijver #define CLK_SOURCE_EMC 0x19c
1072cb5efefSPeter De Schrijver 
108d53442e9SPeter De Schrijver /* PLLM override registers */
109d53442e9SPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE 0x1dc
110d53442e9SPeter De Schrijver #define PMC_PLLM_WB0_OVERRIDE_2 0x2b0
111d53442e9SPeter De Schrijver 
11231972fd9SJoseph Lo /* Tegra CPU clock and reset control regs */
11331972fd9SJoseph Lo #define CLK_RST_CONTROLLER_CPU_CMPLX_STATUS	0x470
11431972fd9SJoseph Lo 
115167d5366SPeter De Schrijver #define MUX8(_name, _parents, _offset, \
116167d5366SPeter De Schrijver 			     _clk_num, _gate_flags, _clk_id)	\
117167d5366SPeter De Schrijver 	TEGRA_INIT_DATA_TABLE(_name, NULL, NULL, _parents, _offset,\
118167d5366SPeter De Schrijver 			29, MASK(3), 0, 0, 8, 1, TEGRA_DIVIDER_ROUND_UP,\
119167d5366SPeter De Schrijver 			_clk_num, _gate_flags, _clk_id, _parents##_idx, 0,\
120167d5366SPeter De Schrijver 			NULL)
121167d5366SPeter De Schrijver 
122ad7d1140SJoseph Lo #ifdef CONFIG_PM_SLEEP
123ad7d1140SJoseph Lo static struct cpu_clk_suspend_context {
124ad7d1140SJoseph Lo 	u32 clk_csite_src;
1250017f447SJoseph Lo 	u32 cclkg_burst;
1260017f447SJoseph Lo 	u32 cclkg_divider;
127ad7d1140SJoseph Lo } tegra114_cpu_clk_sctx;
128ad7d1140SJoseph Lo #endif
129ad7d1140SJoseph Lo 
1302cb5efefSPeter De Schrijver static void __iomem *clk_base;
1312cb5efefSPeter De Schrijver static void __iomem *pmc_base;
1322cb5efefSPeter De Schrijver 
1332cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_d_lock);
1342cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_d2_lock);
1352cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_u_lock);
1362cb5efefSPeter De Schrijver static DEFINE_SPINLOCK(pll_re_lock);
1374f4f85faSThierry Reding static DEFINE_SPINLOCK(emc_lock);
1382cb5efefSPeter De Schrijver 
139fd428ad8SPeter De Schrijver static struct div_nmp pllxc_nmp = {
140fd428ad8SPeter De Schrijver 	.divm_shift = 0,
141fd428ad8SPeter De Schrijver 	.divm_width = 8,
142fd428ad8SPeter De Schrijver 	.divn_shift = 8,
143fd428ad8SPeter De Schrijver 	.divn_width = 8,
144fd428ad8SPeter De Schrijver 	.divp_shift = 20,
145fd428ad8SPeter De Schrijver 	.divp_width = 4,
146fd428ad8SPeter De Schrijver };
147fd428ad8SPeter De Schrijver 
148385f9adfSThierry Reding static const struct pdiv_map pllxc_p[] = {
1492cb5efefSPeter De Schrijver 	{ .pdiv =  1, .hw_val =  0 },
1502cb5efefSPeter De Schrijver 	{ .pdiv =  2, .hw_val =  1 },
1512cb5efefSPeter De Schrijver 	{ .pdiv =  3, .hw_val =  2 },
1522cb5efefSPeter De Schrijver 	{ .pdiv =  4, .hw_val =  3 },
1532cb5efefSPeter De Schrijver 	{ .pdiv =  5, .hw_val =  4 },
1542cb5efefSPeter De Schrijver 	{ .pdiv =  6, .hw_val =  5 },
1552cb5efefSPeter De Schrijver 	{ .pdiv =  8, .hw_val =  6 },
1562cb5efefSPeter De Schrijver 	{ .pdiv = 10, .hw_val =  7 },
1572cb5efefSPeter De Schrijver 	{ .pdiv = 12, .hw_val =  8 },
1582cb5efefSPeter De Schrijver 	{ .pdiv = 16, .hw_val =  9 },
1592cb5efefSPeter De Schrijver 	{ .pdiv = 12, .hw_val = 10 },
1602cb5efefSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 11 },
1612cb5efefSPeter De Schrijver 	{ .pdiv = 20, .hw_val = 12 },
1622cb5efefSPeter De Schrijver 	{ .pdiv = 24, .hw_val = 13 },
1632cb5efefSPeter De Schrijver 	{ .pdiv = 32, .hw_val = 14 },
1642cb5efefSPeter De Schrijver 	{ .pdiv =  0, .hw_val =  0 },
1652cb5efefSPeter De Schrijver };
1662cb5efefSPeter De Schrijver 
1672cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_c_freq_table[] = {
16886c679a5SRhyland Klein 	{ 12000000, 624000000, 104, 1, 2, 0 },
16986c679a5SRhyland Klein 	{ 12000000, 600000000, 100, 1, 2, 0 },
17086c679a5SRhyland Klein 	{ 13000000, 600000000,  92, 1, 2, 0 }, /* actual: 598.0 MHz */
17186c679a5SRhyland Klein 	{ 16800000, 600000000,  71, 1, 2, 0 }, /* actual: 596.4 MHz */
17286c679a5SRhyland Klein 	{ 19200000, 600000000,  62, 1, 2, 0 }, /* actual: 595.2 MHz */
17386c679a5SRhyland Klein 	{ 26000000, 600000000,  92, 2, 2, 0 }, /* actual: 598.0 MHz */
1742cb5efefSPeter De Schrijver 	{        0,         0,   0, 0, 0, 0 },
1752cb5efefSPeter De Schrijver };
1762cb5efefSPeter De Schrijver 
1772cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_c_params = {
1782cb5efefSPeter De Schrijver 	.input_min = 12000000,
1792cb5efefSPeter De Schrijver 	.input_max = 800000000,
1802cb5efefSPeter De Schrijver 	.cf_min = 12000000,
1812cb5efefSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */
1822cb5efefSPeter De Schrijver 	.vco_min = 600000000,
1832cb5efefSPeter De Schrijver 	.vco_max = 1400000000,
1842cb5efefSPeter De Schrijver 	.base_reg = PLLC_BASE,
1852cb5efefSPeter De Schrijver 	.misc_reg = PLLC_MISC,
1862cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
1872cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLC_MISC_LOCK_ENABLE,
1882cb5efefSPeter De Schrijver 	.lock_delay = 300,
1892cb5efefSPeter De Schrijver 	.iddq_reg = PLLC_MISC,
1902cb5efefSPeter De Schrijver 	.iddq_bit_idx = PLLC_IDDQ_BIT,
1912cb5efefSPeter De Schrijver 	.max_p = PLLXC_SW_MAX_P,
1922cb5efefSPeter De Schrijver 	.dyn_ramp_reg = PLLC_MISC2,
1932cb5efefSPeter De Schrijver 	.stepa_shift = 17,
1942cb5efefSPeter De Schrijver 	.stepb_shift = 9,
1952cb5efefSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
196fd428ad8SPeter De Schrijver 	.div_nmp = &pllxc_nmp,
197ebe142b2SPeter De Schrijver 	.freq_table = pll_c_freq_table,
1983706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
199fd428ad8SPeter De Schrijver };
200fd428ad8SPeter De Schrijver 
201fd428ad8SPeter De Schrijver static struct div_nmp pllcx_nmp = {
202fd428ad8SPeter De Schrijver 	.divm_shift = 0,
203fd428ad8SPeter De Schrijver 	.divm_width = 2,
204fd428ad8SPeter De Schrijver 	.divn_shift = 8,
205fd428ad8SPeter De Schrijver 	.divn_width = 8,
206fd428ad8SPeter De Schrijver 	.divp_shift = 20,
207fd428ad8SPeter De Schrijver 	.divp_width = 3,
2082cb5efefSPeter De Schrijver };
2092cb5efefSPeter De Schrijver 
210385f9adfSThierry Reding static const struct pdiv_map pllc_p[] = {
2112cb5efefSPeter De Schrijver 	{ .pdiv =  1, .hw_val = 0 },
2122cb5efefSPeter De Schrijver 	{ .pdiv =  2, .hw_val = 1 },
2132cb5efefSPeter De Schrijver 	{ .pdiv =  4, .hw_val = 3 },
2142cb5efefSPeter De Schrijver 	{ .pdiv =  8, .hw_val = 5 },
2152cb5efefSPeter De Schrijver 	{ .pdiv = 16, .hw_val = 7 },
2162cb5efefSPeter De Schrijver 	{ .pdiv =  0, .hw_val = 0 },
2172cb5efefSPeter De Schrijver };
2182cb5efefSPeter De Schrijver 
2192cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_cx_freq_table[] = {
22086c679a5SRhyland Klein 	{ 12000000, 600000000, 100, 1, 2, 0 },
22186c679a5SRhyland Klein 	{ 13000000, 600000000,  92, 1, 2, 0 }, /* actual: 598.0 MHz */
22286c679a5SRhyland Klein 	{ 16800000, 600000000,  71, 1, 2, 0 }, /* actual: 596.4 MHz */
22386c679a5SRhyland Klein 	{ 19200000, 600000000,  62, 1, 2, 0 }, /* actual: 595.2 MHz */
22486c679a5SRhyland Klein 	{ 26000000, 600000000,  92, 2, 2, 0 }, /* actual: 598.0 MHz */
2252cb5efefSPeter De Schrijver 	{        0,         0,   0, 0, 0, 0 },
2262cb5efefSPeter De Schrijver };
2272cb5efefSPeter De Schrijver 
2282cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_c2_params = {
2292cb5efefSPeter De Schrijver 	.input_min = 12000000,
2302cb5efefSPeter De Schrijver 	.input_max = 48000000,
2312cb5efefSPeter De Schrijver 	.cf_min = 12000000,
2322cb5efefSPeter De Schrijver 	.cf_max = 19200000,
2332cb5efefSPeter De Schrijver 	.vco_min = 600000000,
2342cb5efefSPeter De Schrijver 	.vco_max = 1200000000,
2352cb5efefSPeter De Schrijver 	.base_reg = PLLC2_BASE,
2362cb5efefSPeter De Schrijver 	.misc_reg = PLLC2_MISC,
2372cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
2382cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
2392cb5efefSPeter De Schrijver 	.lock_delay = 300,
2402cb5efefSPeter De Schrijver 	.pdiv_tohw = pllc_p,
241fd428ad8SPeter De Schrijver 	.div_nmp = &pllcx_nmp,
242fd428ad8SPeter De Schrijver 	.max_p = 7,
2432cb5efefSPeter De Schrijver 	.ext_misc_reg[0] = 0x4f0,
2442cb5efefSPeter De Schrijver 	.ext_misc_reg[1] = 0x4f4,
2452cb5efefSPeter De Schrijver 	.ext_misc_reg[2] = 0x4f8,
246ebe142b2SPeter De Schrijver 	.freq_table = pll_cx_freq_table,
247ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
2482cb5efefSPeter De Schrijver };
2492cb5efefSPeter De Schrijver 
2502cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_c3_params = {
2512cb5efefSPeter De Schrijver 	.input_min = 12000000,
2522cb5efefSPeter De Schrijver 	.input_max = 48000000,
2532cb5efefSPeter De Schrijver 	.cf_min = 12000000,
2542cb5efefSPeter De Schrijver 	.cf_max = 19200000,
2552cb5efefSPeter De Schrijver 	.vco_min = 600000000,
2562cb5efefSPeter De Schrijver 	.vco_max = 1200000000,
2572cb5efefSPeter De Schrijver 	.base_reg = PLLC3_BASE,
2582cb5efefSPeter De Schrijver 	.misc_reg = PLLC3_MISC,
2592cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
2602cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
2612cb5efefSPeter De Schrijver 	.lock_delay = 300,
2622cb5efefSPeter De Schrijver 	.pdiv_tohw = pllc_p,
263fd428ad8SPeter De Schrijver 	.div_nmp = &pllcx_nmp,
264fd428ad8SPeter De Schrijver 	.max_p = 7,
2652cb5efefSPeter De Schrijver 	.ext_misc_reg[0] = 0x504,
2662cb5efefSPeter De Schrijver 	.ext_misc_reg[1] = 0x508,
2672cb5efefSPeter De Schrijver 	.ext_misc_reg[2] = 0x50c,
268ebe142b2SPeter De Schrijver 	.freq_table = pll_cx_freq_table,
269ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_USE_LOCK,
2702cb5efefSPeter De Schrijver };
2712cb5efefSPeter De Schrijver 
272fd428ad8SPeter De Schrijver static struct div_nmp pllm_nmp = {
273fd428ad8SPeter De Schrijver 	.divm_shift = 0,
274fd428ad8SPeter De Schrijver 	.divm_width = 8,
275d53442e9SPeter De Schrijver 	.override_divm_shift = 0,
276fd428ad8SPeter De Schrijver 	.divn_shift = 8,
277fd428ad8SPeter De Schrijver 	.divn_width = 8,
278d53442e9SPeter De Schrijver 	.override_divn_shift = 8,
279fd428ad8SPeter De Schrijver 	.divp_shift = 20,
280fd428ad8SPeter De Schrijver 	.divp_width = 1,
281d53442e9SPeter De Schrijver 	.override_divp_shift = 27,
282fd428ad8SPeter De Schrijver };
283fd428ad8SPeter De Schrijver 
284385f9adfSThierry Reding static const struct pdiv_map pllm_p[] = {
2852cb5efefSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 0 },
2862cb5efefSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 1 },
2872cb5efefSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
2882cb5efefSPeter De Schrijver };
2892cb5efefSPeter De Schrijver 
2902cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_m_freq_table[] = {
29186c679a5SRhyland Klein 	{ 12000000, 800000000, 66, 1, 1, 0 }, /* actual: 792.0 MHz */
29286c679a5SRhyland Klein 	{ 13000000, 800000000, 61, 1, 1, 0 }, /* actual: 793.0 MHz */
29386c679a5SRhyland Klein 	{ 16800000, 800000000, 47, 1, 1, 0 }, /* actual: 789.6 MHz */
29486c679a5SRhyland Klein 	{ 19200000, 800000000, 41, 1, 1, 0 }, /* actual: 787.2 MHz */
29586c679a5SRhyland Klein 	{ 26000000, 800000000, 61, 2, 1, 0 }, /* actual: 793.0 MHz */
2962cb5efefSPeter De Schrijver 	{        0,         0,  0, 0, 0, 0 },
2972cb5efefSPeter De Schrijver };
2982cb5efefSPeter De Schrijver 
2992cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_m_params = {
3002cb5efefSPeter De Schrijver 	.input_min = 12000000,
3012cb5efefSPeter De Schrijver 	.input_max = 500000000,
3022cb5efefSPeter De Schrijver 	.cf_min = 12000000,
3032cb5efefSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */
3042cb5efefSPeter De Schrijver 	.vco_min = 400000000,
3052cb5efefSPeter De Schrijver 	.vco_max = 1066000000,
3062cb5efefSPeter De Schrijver 	.base_reg = PLLM_BASE,
3072cb5efefSPeter De Schrijver 	.misc_reg = PLLM_MISC,
3082cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
3092cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3102cb5efefSPeter De Schrijver 	.lock_delay = 300,
3112cb5efefSPeter De Schrijver 	.max_p = 2,
3122cb5efefSPeter De Schrijver 	.pdiv_tohw = pllm_p,
313fd428ad8SPeter De Schrijver 	.div_nmp = &pllm_nmp,
314d53442e9SPeter De Schrijver 	.pmc_divnm_reg = PMC_PLLM_WB0_OVERRIDE,
315d53442e9SPeter De Schrijver 	.pmc_divp_reg = PMC_PLLM_WB0_OVERRIDE_2,
316ebe142b2SPeter De Schrijver 	.freq_table = pll_m_freq_table,
317267b62a9SDanny Huang 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE |
318267b62a9SDanny Huang 		 TEGRA_PLL_FIXED,
319fd428ad8SPeter De Schrijver };
320fd428ad8SPeter De Schrijver 
321fd428ad8SPeter De Schrijver static struct div_nmp pllp_nmp = {
322fd428ad8SPeter De Schrijver 	.divm_shift = 0,
323fd428ad8SPeter De Schrijver 	.divm_width = 5,
324fd428ad8SPeter De Schrijver 	.divn_shift = 8,
325fd428ad8SPeter De Schrijver 	.divn_width = 10,
326fd428ad8SPeter De Schrijver 	.divp_shift = 20,
327fd428ad8SPeter De Schrijver 	.divp_width = 3,
3282cb5efefSPeter De Schrijver };
3292cb5efefSPeter De Schrijver 
3302cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_p_freq_table[] = {
33186c679a5SRhyland Klein 	{ 12000000, 216000000, 432, 12, 2, 8 },
33286c679a5SRhyland Klein 	{ 13000000, 216000000, 432, 13, 2, 8 },
33386c679a5SRhyland Klein 	{ 16800000, 216000000, 360, 14, 2, 8 },
33486c679a5SRhyland Klein 	{ 19200000, 216000000, 360, 16, 2, 8 },
33586c679a5SRhyland Klein 	{ 26000000, 216000000, 432, 26, 2, 8 },
3362cb5efefSPeter De Schrijver 	{        0,         0,   0,  0, 0, 0 },
3372cb5efefSPeter De Schrijver };
3382cb5efefSPeter De Schrijver 
3392cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_p_params = {
3402cb5efefSPeter De Schrijver 	.input_min = 2000000,
3412cb5efefSPeter De Schrijver 	.input_max = 31000000,
3422cb5efefSPeter De Schrijver 	.cf_min = 1000000,
3432cb5efefSPeter De Schrijver 	.cf_max = 6000000,
3442cb5efefSPeter De Schrijver 	.vco_min = 200000000,
3452cb5efefSPeter De Schrijver 	.vco_max = 700000000,
3462cb5efefSPeter De Schrijver 	.base_reg = PLLP_BASE,
3472cb5efefSPeter De Schrijver 	.misc_reg = PLLP_MISC,
3482cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
3492cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3502cb5efefSPeter De Schrijver 	.lock_delay = 300,
351fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
352ebe142b2SPeter De Schrijver 	.freq_table = pll_p_freq_table,
3533706b436SRhyland Klein 	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_USE_LOCK |
3543706b436SRhyland Klein 		 TEGRA_PLL_HAS_LOCK_ENABLE,
355ebe142b2SPeter De Schrijver 	.fixed_rate = 408000000,
3562cb5efefSPeter De Schrijver };
3572cb5efefSPeter De Schrijver 
3582cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_a_freq_table[] = {
35986c679a5SRhyland Klein 	{  9600000, 282240000, 147,  5, 1, 4 },
36086c679a5SRhyland Klein 	{  9600000, 368640000, 192,  5, 1, 4 },
36186c679a5SRhyland Klein 	{  9600000, 240000000, 200,  8, 1, 8 },
36286c679a5SRhyland Klein 	{ 28800000, 282240000, 245, 25, 1, 8 },
36386c679a5SRhyland Klein 	{ 28800000, 368640000, 320, 25, 1, 8 },
36486c679a5SRhyland Klein 	{ 28800000, 240000000, 200, 24, 1, 8 },
3652cb5efefSPeter De Schrijver 	{        0,         0,   0,  0, 0, 0 },
3662cb5efefSPeter De Schrijver };
3672cb5efefSPeter De Schrijver 
3682cb5efefSPeter De Schrijver 
3692cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_a_params = {
3702cb5efefSPeter De Schrijver 	.input_min = 2000000,
3712cb5efefSPeter De Schrijver 	.input_max = 31000000,
3722cb5efefSPeter De Schrijver 	.cf_min = 1000000,
3732cb5efefSPeter De Schrijver 	.cf_max = 6000000,
3742cb5efefSPeter De Schrijver 	.vco_min = 200000000,
3752cb5efefSPeter De Schrijver 	.vco_max = 700000000,
3762cb5efefSPeter De Schrijver 	.base_reg = PLLA_BASE,
3772cb5efefSPeter De Schrijver 	.misc_reg = PLLA_MISC,
3782cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
3792cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
3802cb5efefSPeter De Schrijver 	.lock_delay = 300,
381fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
382ebe142b2SPeter De Schrijver 	.freq_table = pll_a_freq_table,
3833706b436SRhyland Klein 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_USE_LOCK |
3843706b436SRhyland Klein 		 TEGRA_PLL_HAS_LOCK_ENABLE,
3852cb5efefSPeter De Schrijver };
3862cb5efefSPeter De Schrijver 
3872cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_d_freq_table[] = {
38886c679a5SRhyland Klein 	{ 12000000,  216000000,  864, 12, 4, 12 },
38986c679a5SRhyland Klein 	{ 13000000,  216000000,  864, 13, 4, 12 },
39086c679a5SRhyland Klein 	{ 16800000,  216000000,  720, 14, 4, 12 },
39186c679a5SRhyland Klein 	{ 19200000,  216000000,  720, 16, 4, 12 },
39286c679a5SRhyland Klein 	{ 26000000,  216000000,  864, 26, 4, 12 },
39386c679a5SRhyland Klein 	{ 12000000,  594000000,  594, 12, 1, 12 },
39486c679a5SRhyland Klein 	{ 13000000,  594000000,  594, 13, 1, 12 },
39586c679a5SRhyland Klein 	{ 16800000,  594000000,  495, 14, 1, 12 },
39686c679a5SRhyland Klein 	{ 19200000,  594000000,  495, 16, 1, 12 },
39786c679a5SRhyland Klein 	{ 26000000,  594000000,  594, 26, 1, 12 },
39886c679a5SRhyland Klein 	{ 12000000, 1000000000, 1000, 12, 1, 12 },
39986c679a5SRhyland Klein 	{ 13000000, 1000000000, 1000, 13, 1, 12 },
40086c679a5SRhyland Klein 	{ 19200000, 1000000000,  625, 12, 1, 12 },
40186c679a5SRhyland Klein 	{ 26000000, 1000000000, 1000, 26, 1, 12 },
4022cb5efefSPeter De Schrijver 	{        0,          0,    0,  0, 0,  0 },
4032cb5efefSPeter De Schrijver };
4042cb5efefSPeter De Schrijver 
4052cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_d_params = {
4062cb5efefSPeter De Schrijver 	.input_min = 2000000,
4072cb5efefSPeter De Schrijver 	.input_max = 40000000,
4082cb5efefSPeter De Schrijver 	.cf_min = 1000000,
4092cb5efefSPeter De Schrijver 	.cf_max = 6000000,
4102cb5efefSPeter De Schrijver 	.vco_min = 500000000,
4112cb5efefSPeter De Schrijver 	.vco_max = 1000000000,
4122cb5efefSPeter De Schrijver 	.base_reg = PLLD_BASE,
4132cb5efefSPeter De Schrijver 	.misc_reg = PLLD_MISC,
4142cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
4152cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4162cb5efefSPeter De Schrijver 	.lock_delay = 1000,
417fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
418ebe142b2SPeter De Schrijver 	.freq_table = pll_d_freq_table,
419ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
420af7c388aSVince Hsu 		 TEGRA_PLL_HAS_LOCK_ENABLE,
4212cb5efefSPeter De Schrijver };
4222cb5efefSPeter De Schrijver 
4232cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_d2_params = {
4242cb5efefSPeter De Schrijver 	.input_min = 2000000,
4252cb5efefSPeter De Schrijver 	.input_max = 40000000,
4262cb5efefSPeter De Schrijver 	.cf_min = 1000000,
4272cb5efefSPeter De Schrijver 	.cf_max = 6000000,
4282cb5efefSPeter De Schrijver 	.vco_min = 500000000,
4292cb5efefSPeter De Schrijver 	.vco_max = 1000000000,
4302cb5efefSPeter De Schrijver 	.base_reg = PLLD2_BASE,
4312cb5efefSPeter De Schrijver 	.misc_reg = PLLD2_MISC,
4322cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
4332cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4342cb5efefSPeter De Schrijver 	.lock_delay = 1000,
435fd428ad8SPeter De Schrijver 	.div_nmp = &pllp_nmp,
436ebe142b2SPeter De Schrijver 	.freq_table = pll_d_freq_table,
437ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
438af7c388aSVince Hsu 		 TEGRA_PLL_HAS_LOCK_ENABLE,
4392cb5efefSPeter De Schrijver };
4402cb5efefSPeter De Schrijver 
441385f9adfSThierry Reding static const struct pdiv_map pllu_p[] = {
4422cb5efefSPeter De Schrijver 	{ .pdiv = 1, .hw_val = 1 },
4432cb5efefSPeter De Schrijver 	{ .pdiv = 2, .hw_val = 0 },
4442cb5efefSPeter De Schrijver 	{ .pdiv = 0, .hw_val = 0 },
4452cb5efefSPeter De Schrijver };
4462cb5efefSPeter De Schrijver 
447fd428ad8SPeter De Schrijver static struct div_nmp pllu_nmp = {
448fd428ad8SPeter De Schrijver 	.divm_shift = 0,
449fd428ad8SPeter De Schrijver 	.divm_width = 5,
450fd428ad8SPeter De Schrijver 	.divn_shift = 8,
451fd428ad8SPeter De Schrijver 	.divn_width = 10,
452fd428ad8SPeter De Schrijver 	.divp_shift = 20,
453fd428ad8SPeter De Schrijver 	.divp_width = 1,
454fd428ad8SPeter De Schrijver };
455fd428ad8SPeter De Schrijver 
4562cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_u_freq_table[] = {
45786c679a5SRhyland Klein 	{ 12000000, 480000000, 960, 12, 2, 12 },
45886c679a5SRhyland Klein 	{ 13000000, 480000000, 960, 13, 2, 12 },
45986c679a5SRhyland Klein 	{ 16800000, 480000000, 400,  7, 2,  5 },
46086c679a5SRhyland Klein 	{ 19200000, 480000000, 200,  4, 2,  3 },
46186c679a5SRhyland Klein 	{ 26000000, 480000000, 960, 26, 2, 12 },
4622cb5efefSPeter De Schrijver 	{        0,         0,   0,  0, 0,  0 },
4632cb5efefSPeter De Schrijver };
4642cb5efefSPeter De Schrijver 
4652cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_u_params = {
4662cb5efefSPeter De Schrijver 	.input_min = 2000000,
4672cb5efefSPeter De Schrijver 	.input_max = 40000000,
4682cb5efefSPeter De Schrijver 	.cf_min = 1000000,
4692cb5efefSPeter De Schrijver 	.cf_max = 6000000,
4702cb5efefSPeter De Schrijver 	.vco_min = 480000000,
4712cb5efefSPeter De Schrijver 	.vco_max = 960000000,
4722cb5efefSPeter De Schrijver 	.base_reg = PLLU_BASE,
4732cb5efefSPeter De Schrijver 	.misc_reg = PLLU_MISC,
4742cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
4752cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLDU_MISC_LOCK_ENABLE,
4762cb5efefSPeter De Schrijver 	.lock_delay = 1000,
4772cb5efefSPeter De Schrijver 	.pdiv_tohw = pllu_p,
478fd428ad8SPeter De Schrijver 	.div_nmp = &pllu_nmp,
479ebe142b2SPeter De Schrijver 	.freq_table = pll_u_freq_table,
480ebe142b2SPeter De Schrijver 	.flags = TEGRA_PLLU | TEGRA_PLL_HAS_CPCON | TEGRA_PLL_SET_LFCON |
4813706b436SRhyland Klein 		 TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
4822cb5efefSPeter De Schrijver };
4832cb5efefSPeter De Schrijver 
4842cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_x_freq_table[] = {
4852cb5efefSPeter De Schrijver 	/* 1 GHz */
48686c679a5SRhyland Klein 	{ 12000000, 1000000000, 83, 1, 1, 0 }, /* actual: 996.0 MHz */
48786c679a5SRhyland Klein 	{ 13000000, 1000000000, 76, 1, 1, 0 }, /* actual: 988.0 MHz */
48886c679a5SRhyland Klein 	{ 16800000, 1000000000, 59, 1, 1, 0 }, /* actual: 991.2 MHz */
48986c679a5SRhyland Klein 	{ 19200000, 1000000000, 52, 1, 1, 0 }, /* actual: 998.4 MHz */
49086c679a5SRhyland Klein 	{ 26000000, 1000000000, 76, 2, 1, 0 }, /* actual: 988.0 MHz */
4912cb5efefSPeter De Schrijver 	{        0,          0,  0, 0, 0, 0 },
4922cb5efefSPeter De Schrijver };
4932cb5efefSPeter De Schrijver 
4942cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_x_params = {
4952cb5efefSPeter De Schrijver 	.input_min = 12000000,
4962cb5efefSPeter De Schrijver 	.input_max = 800000000,
4972cb5efefSPeter De Schrijver 	.cf_min = 12000000,
4982cb5efefSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 50 MHz */
4992cb5efefSPeter De Schrijver 	.vco_min = 700000000,
5002cb5efefSPeter De Schrijver 	.vco_max = 2400000000U,
5012cb5efefSPeter De Schrijver 	.base_reg = PLLX_BASE,
5022cb5efefSPeter De Schrijver 	.misc_reg = PLLX_MISC,
5032cb5efefSPeter De Schrijver 	.lock_mask = PLL_BASE_LOCK,
5042cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLL_MISC_LOCK_ENABLE,
5052cb5efefSPeter De Schrijver 	.lock_delay = 300,
5062cb5efefSPeter De Schrijver 	.iddq_reg = PLLX_MISC3,
5072cb5efefSPeter De Schrijver 	.iddq_bit_idx = PLLX_IDDQ_BIT,
5082cb5efefSPeter De Schrijver 	.max_p = PLLXC_SW_MAX_P,
5092cb5efefSPeter De Schrijver 	.dyn_ramp_reg = PLLX_MISC2,
5102cb5efefSPeter De Schrijver 	.stepa_shift = 16,
5112cb5efefSPeter De Schrijver 	.stepb_shift = 24,
5122cb5efefSPeter De Schrijver 	.pdiv_tohw = pllxc_p,
513fd428ad8SPeter De Schrijver 	.div_nmp = &pllxc_nmp,
514ebe142b2SPeter De Schrijver 	.freq_table = pll_x_freq_table,
5153706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE,
5162cb5efefSPeter De Schrijver };
5172cb5efefSPeter De Schrijver 
5182cb5efefSPeter De Schrijver static struct tegra_clk_pll_freq_table pll_e_freq_table[] = {
5192cb5efefSPeter De Schrijver 	/* PLLE special case: use cpcon field to store cml divider value */
5202cb5efefSPeter De Schrijver 	{ 336000000, 100000000, 100, 21, 16, 11 },
5212cb5efefSPeter De Schrijver 	{ 312000000, 100000000, 200, 26, 24, 13 },
5228e9cc80aSPeter De Schrijver 	{  12000000, 100000000, 200,  1, 24, 13 },
5232cb5efefSPeter De Schrijver 	{         0,         0,   0,  0,  0,  0 },
5242cb5efefSPeter De Schrijver };
5252cb5efefSPeter De Schrijver 
52686c679a5SRhyland Klein static const struct pdiv_map plle_p[] = {
52786c679a5SRhyland Klein 	{ .pdiv =  1, .hw_val =  0 },
52886c679a5SRhyland Klein 	{ .pdiv =  2, .hw_val =  1 },
52986c679a5SRhyland Klein 	{ .pdiv =  3, .hw_val =  2 },
53086c679a5SRhyland Klein 	{ .pdiv =  4, .hw_val =  3 },
53186c679a5SRhyland Klein 	{ .pdiv =  5, .hw_val =  4 },
53286c679a5SRhyland Klein 	{ .pdiv =  6, .hw_val =  5 },
53386c679a5SRhyland Klein 	{ .pdiv =  8, .hw_val =  6 },
53486c679a5SRhyland Klein 	{ .pdiv = 10, .hw_val =  7 },
53586c679a5SRhyland Klein 	{ .pdiv = 12, .hw_val =  8 },
53686c679a5SRhyland Klein 	{ .pdiv = 16, .hw_val =  9 },
53786c679a5SRhyland Klein 	{ .pdiv = 12, .hw_val = 10 },
53886c679a5SRhyland Klein 	{ .pdiv = 16, .hw_val = 11 },
53986c679a5SRhyland Klein 	{ .pdiv = 20, .hw_val = 12 },
54086c679a5SRhyland Klein 	{ .pdiv = 24, .hw_val = 13 },
54186c679a5SRhyland Klein 	{ .pdiv = 32, .hw_val = 14 },
54286c679a5SRhyland Klein 	{ .pdiv =  0, .hw_val =  0 }
54386c679a5SRhyland Klein };
54486c679a5SRhyland Klein 
545fd428ad8SPeter De Schrijver static struct div_nmp plle_nmp = {
546fd428ad8SPeter De Schrijver 	.divm_shift = 0,
547fd428ad8SPeter De Schrijver 	.divm_width = 8,
548fd428ad8SPeter De Schrijver 	.divn_shift = 8,
549fd428ad8SPeter De Schrijver 	.divn_width = 8,
550fd428ad8SPeter De Schrijver 	.divp_shift = 24,
551fd428ad8SPeter De Schrijver 	.divp_width = 4,
552fd428ad8SPeter De Schrijver };
553fd428ad8SPeter De Schrijver 
5542cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_e_params = {
5552cb5efefSPeter De Schrijver 	.input_min = 12000000,
5562cb5efefSPeter De Schrijver 	.input_max = 1000000000,
5572cb5efefSPeter De Schrijver 	.cf_min = 12000000,
5582cb5efefSPeter De Schrijver 	.cf_max = 75000000,
5592cb5efefSPeter De Schrijver 	.vco_min = 1600000000,
5602cb5efefSPeter De Schrijver 	.vco_max = 2400000000U,
5612cb5efefSPeter De Schrijver 	.base_reg = PLLE_BASE,
5622cb5efefSPeter De Schrijver 	.misc_reg = PLLE_MISC,
5632cb5efefSPeter De Schrijver 	.aux_reg = PLLE_AUX,
5642cb5efefSPeter De Schrijver 	.lock_mask = PLLE_MISC_LOCK,
5652cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLE_MISC_LOCK_ENABLE,
5662cb5efefSPeter De Schrijver 	.lock_delay = 300,
56786c679a5SRhyland Klein 	.pdiv_tohw = plle_p,
568fd428ad8SPeter De Schrijver 	.div_nmp = &plle_nmp,
569ebe142b2SPeter De Schrijver 	.freq_table = pll_e_freq_table,
5703706b436SRhyland Klein 	.flags = TEGRA_PLL_FIXED | TEGRA_PLL_HAS_LOCK_ENABLE,
571ebe142b2SPeter De Schrijver 	.fixed_rate = 100000000,
572fd428ad8SPeter De Schrijver };
573fd428ad8SPeter De Schrijver 
574fd428ad8SPeter De Schrijver static struct div_nmp pllre_nmp = {
575fd428ad8SPeter De Schrijver 	.divm_shift = 0,
576fd428ad8SPeter De Schrijver 	.divm_width = 8,
577fd428ad8SPeter De Schrijver 	.divn_shift = 8,
578fd428ad8SPeter De Schrijver 	.divn_width = 8,
579fd428ad8SPeter De Schrijver 	.divp_shift = 16,
580fd428ad8SPeter De Schrijver 	.divp_width = 4,
5812cb5efefSPeter De Schrijver };
5822cb5efefSPeter De Schrijver 
5832cb5efefSPeter De Schrijver static struct tegra_clk_pll_params pll_re_vco_params = {
5842cb5efefSPeter De Schrijver 	.input_min = 12000000,
5852cb5efefSPeter De Schrijver 	.input_max = 1000000000,
5862cb5efefSPeter De Schrijver 	.cf_min = 12000000,
5872cb5efefSPeter De Schrijver 	.cf_max = 19200000, /* s/w policy, h/w capability 38 MHz */
5882cb5efefSPeter De Schrijver 	.vco_min = 300000000,
5892cb5efefSPeter De Schrijver 	.vco_max = 600000000,
5902cb5efefSPeter De Schrijver 	.base_reg = PLLRE_BASE,
5912cb5efefSPeter De Schrijver 	.misc_reg = PLLRE_MISC,
5922cb5efefSPeter De Schrijver 	.lock_mask = PLLRE_MISC_LOCK,
5932cb5efefSPeter De Schrijver 	.lock_enable_bit_idx = PLLRE_MISC_LOCK_ENABLE,
5942cb5efefSPeter De Schrijver 	.lock_delay = 300,
5952cb5efefSPeter De Schrijver 	.iddq_reg = PLLRE_MISC,
5962cb5efefSPeter De Schrijver 	.iddq_bit_idx = PLLRE_IDDQ_BIT,
597fd428ad8SPeter De Schrijver 	.div_nmp = &pllre_nmp,
5983706b436SRhyland Klein 	.flags = TEGRA_PLL_USE_LOCK | TEGRA_PLL_HAS_LOCK_ENABLE |
5993706b436SRhyland Klein 		 TEGRA_PLL_LOCK_MISC,
6002cb5efefSPeter De Schrijver };
6012cb5efefSPeter De Schrijver 
6022cb5efefSPeter De Schrijver /* possible OSC frequencies in Hz */
6032cb5efefSPeter De Schrijver static unsigned long tegra114_input_freq[] = {
6042cb5efefSPeter De Schrijver 	[ 0] = 13000000,
6052cb5efefSPeter De Schrijver 	[ 1] = 16800000,
6062cb5efefSPeter De Schrijver 	[ 4] = 19200000,
6072cb5efefSPeter De Schrijver 	[ 5] = 38400000,
6082cb5efefSPeter De Schrijver 	[ 8] = 12000000,
6092cb5efefSPeter De Schrijver 	[ 9] = 48000000,
610c4947e36SThierry Reding 	[12] = 26000000,
6112cb5efefSPeter De Schrijver };
6122cb5efefSPeter De Schrijver 
6132cb5efefSPeter De Schrijver #define MASK(x) (BIT(x) - 1)
6142cb5efefSPeter De Schrijver 
6152cb5efefSPeter De Schrijver /* peripheral mux definitions */
6162cb5efefSPeter De Schrijver 
6172cb5efefSPeter De Schrijver static const char *mux_plld_out0_plld2_out0[] = {
6182cb5efefSPeter De Schrijver 	"pll_d_out0", "pll_d2_out0",
6192cb5efefSPeter De Schrijver };
6202cb5efefSPeter De Schrijver #define mux_plld_out0_plld2_out0_idx NULL
6212cb5efefSPeter De Schrijver 
6222cb5efefSPeter De Schrijver static const char *mux_pllmcp_clkm[] = {
6232cb5efefSPeter De Schrijver 	"pll_m_out0", "pll_c_out0", "pll_p_out0", "clk_m", "pll_m_ud",
6242cb5efefSPeter De Schrijver };
6252cb5efefSPeter De Schrijver 
6262cb5efefSPeter De Schrijver static const struct clk_div_table pll_re_div_table[] = {
6272cb5efefSPeter De Schrijver 	{ .val = 0, .div = 1 },
6282cb5efefSPeter De Schrijver 	{ .val = 1, .div = 2 },
6292cb5efefSPeter De Schrijver 	{ .val = 2, .div = 3 },
6302cb5efefSPeter De Schrijver 	{ .val = 3, .div = 4 },
6312cb5efefSPeter De Schrijver 	{ .val = 4, .div = 5 },
6322cb5efefSPeter De Schrijver 	{ .val = 5, .div = 6 },
6332cb5efefSPeter De Schrijver 	{ .val = 0, .div = 0 },
6342cb5efefSPeter De Schrijver };
6352cb5efefSPeter De Schrijver 
6366609dbe4SPeter De Schrijver static struct tegra_clk tegra114_clks[tegra_clk_max] __initdata = {
6376609dbe4SPeter De Schrijver 	[tegra_clk_rtc] = { .dt_id = TEGRA114_CLK_RTC, .present = true },
6386609dbe4SPeter De Schrijver 	[tegra_clk_timer] = { .dt_id = TEGRA114_CLK_TIMER, .present = true },
6396609dbe4SPeter De Schrijver 	[tegra_clk_uarta] = { .dt_id = TEGRA114_CLK_UARTA, .present = true },
6406609dbe4SPeter De Schrijver 	[tegra_clk_uartd] = { .dt_id = TEGRA114_CLK_UARTD, .present = true },
64120e7c323SAndrew Bresticker 	[tegra_clk_sdmmc2_8] = { .dt_id = TEGRA114_CLK_SDMMC2, .present = true },
6426609dbe4SPeter De Schrijver 	[tegra_clk_i2s1] = { .dt_id = TEGRA114_CLK_I2S1, .present = true },
6436609dbe4SPeter De Schrijver 	[tegra_clk_i2c1] = { .dt_id = TEGRA114_CLK_I2C1, .present = true },
6446609dbe4SPeter De Schrijver 	[tegra_clk_ndflash] = { .dt_id = TEGRA114_CLK_NDFLASH, .present = true },
64520e7c323SAndrew Bresticker 	[tegra_clk_sdmmc1_8] = { .dt_id = TEGRA114_CLK_SDMMC1, .present = true },
64620e7c323SAndrew Bresticker 	[tegra_clk_sdmmc4_8] = { .dt_id = TEGRA114_CLK_SDMMC4, .present = true },
6476609dbe4SPeter De Schrijver 	[tegra_clk_pwm] = { .dt_id = TEGRA114_CLK_PWM, .present = true },
6486609dbe4SPeter De Schrijver 	[tegra_clk_i2s0] = { .dt_id = TEGRA114_CLK_I2S0, .present = true },
6496609dbe4SPeter De Schrijver 	[tegra_clk_i2s2] = { .dt_id = TEGRA114_CLK_I2S2, .present = true },
6506609dbe4SPeter De Schrijver 	[tegra_clk_epp_8] = { .dt_id = TEGRA114_CLK_EPP, .present = true },
6516609dbe4SPeter De Schrijver 	[tegra_clk_gr2d_8] = { .dt_id = TEGRA114_CLK_GR2D, .present = true },
6526609dbe4SPeter De Schrijver 	[tegra_clk_usbd] = { .dt_id = TEGRA114_CLK_USBD, .present = true },
6536609dbe4SPeter De Schrijver 	[tegra_clk_isp] = { .dt_id = TEGRA114_CLK_ISP, .present = true },
6546609dbe4SPeter De Schrijver 	[tegra_clk_gr3d_8] = { .dt_id = TEGRA114_CLK_GR3D, .present = true },
6556609dbe4SPeter De Schrijver 	[tegra_clk_disp2] = { .dt_id = TEGRA114_CLK_DISP2, .present = true },
6566609dbe4SPeter De Schrijver 	[tegra_clk_disp1] = { .dt_id = TEGRA114_CLK_DISP1, .present = true },
6576609dbe4SPeter De Schrijver 	[tegra_clk_host1x_8] = { .dt_id = TEGRA114_CLK_HOST1X, .present = true },
6586609dbe4SPeter De Schrijver 	[tegra_clk_vcp] = { .dt_id = TEGRA114_CLK_VCP, .present = true },
6596609dbe4SPeter De Schrijver 	[tegra_clk_apbdma] = { .dt_id = TEGRA114_CLK_APBDMA, .present = true },
6606609dbe4SPeter De Schrijver 	[tegra_clk_kbc] = { .dt_id = TEGRA114_CLK_KBC, .present = true },
6616609dbe4SPeter De Schrijver 	[tegra_clk_kfuse] = { .dt_id = TEGRA114_CLK_KFUSE, .present = true },
6626609dbe4SPeter De Schrijver 	[tegra_clk_sbc1_8] = { .dt_id = TEGRA114_CLK_SBC1, .present = true },
6636609dbe4SPeter De Schrijver 	[tegra_clk_nor] = { .dt_id = TEGRA114_CLK_NOR, .present = true },
6646609dbe4SPeter De Schrijver 	[tegra_clk_sbc2_8] = { .dt_id = TEGRA114_CLK_SBC2, .present = true },
6656609dbe4SPeter De Schrijver 	[tegra_clk_sbc3_8] = { .dt_id = TEGRA114_CLK_SBC3, .present = true },
6666609dbe4SPeter De Schrijver 	[tegra_clk_i2c5] = { .dt_id = TEGRA114_CLK_I2C5, .present = true },
6676609dbe4SPeter De Schrijver 	[tegra_clk_mipi] = { .dt_id = TEGRA114_CLK_MIPI, .present = true },
6686609dbe4SPeter De Schrijver 	[tegra_clk_hdmi] = { .dt_id = TEGRA114_CLK_HDMI, .present = true },
6696609dbe4SPeter De Schrijver 	[tegra_clk_csi] = { .dt_id = TEGRA114_CLK_CSI, .present = true },
6706609dbe4SPeter De Schrijver 	[tegra_clk_i2c2] = { .dt_id = TEGRA114_CLK_I2C2, .present = true },
6716609dbe4SPeter De Schrijver 	[tegra_clk_uartc] = { .dt_id = TEGRA114_CLK_UARTC, .present = true },
6726609dbe4SPeter De Schrijver 	[tegra_clk_emc] = { .dt_id = TEGRA114_CLK_EMC, .present = true },
6736609dbe4SPeter De Schrijver 	[tegra_clk_usb2] = { .dt_id = TEGRA114_CLK_USB2, .present = true },
6746609dbe4SPeter De Schrijver 	[tegra_clk_usb3] = { .dt_id = TEGRA114_CLK_USB3, .present = true },
6756609dbe4SPeter De Schrijver 	[tegra_clk_vde_8] = { .dt_id = TEGRA114_CLK_VDE, .present = true },
6766609dbe4SPeter De Schrijver 	[tegra_clk_bsea] = { .dt_id = TEGRA114_CLK_BSEA, .present = true },
6776609dbe4SPeter De Schrijver 	[tegra_clk_bsev] = { .dt_id = TEGRA114_CLK_BSEV, .present = true },
6786609dbe4SPeter De Schrijver 	[tegra_clk_i2c3] = { .dt_id = TEGRA114_CLK_I2C3, .present = true },
6796609dbe4SPeter De Schrijver 	[tegra_clk_sbc4_8] = { .dt_id = TEGRA114_CLK_SBC4, .present = true },
68020e7c323SAndrew Bresticker 	[tegra_clk_sdmmc3_8] = { .dt_id = TEGRA114_CLK_SDMMC3, .present = true },
6816609dbe4SPeter De Schrijver 	[tegra_clk_owr] = { .dt_id = TEGRA114_CLK_OWR, .present = true },
6826609dbe4SPeter De Schrijver 	[tegra_clk_csite] = { .dt_id = TEGRA114_CLK_CSITE, .present = true },
6836609dbe4SPeter De Schrijver 	[tegra_clk_la] = { .dt_id = TEGRA114_CLK_LA, .present = true },
6846609dbe4SPeter De Schrijver 	[tegra_clk_trace] = { .dt_id = TEGRA114_CLK_TRACE, .present = true },
6856609dbe4SPeter De Schrijver 	[tegra_clk_soc_therm] = { .dt_id = TEGRA114_CLK_SOC_THERM, .present = true },
6866609dbe4SPeter De Schrijver 	[tegra_clk_dtv] = { .dt_id = TEGRA114_CLK_DTV, .present = true },
6876609dbe4SPeter De Schrijver 	[tegra_clk_ndspeed] = { .dt_id = TEGRA114_CLK_NDSPEED, .present = true },
6886609dbe4SPeter De Schrijver 	[tegra_clk_i2cslow] = { .dt_id = TEGRA114_CLK_I2CSLOW, .present = true },
6896609dbe4SPeter De Schrijver 	[tegra_clk_tsec] = { .dt_id = TEGRA114_CLK_TSEC, .present = true },
6906609dbe4SPeter De Schrijver 	[tegra_clk_xusb_host] = { .dt_id = TEGRA114_CLK_XUSB_HOST, .present = true },
6916609dbe4SPeter De Schrijver 	[tegra_clk_msenc] = { .dt_id = TEGRA114_CLK_MSENC, .present = true },
6926609dbe4SPeter De Schrijver 	[tegra_clk_csus] = { .dt_id = TEGRA114_CLK_CSUS, .present = true },
6936609dbe4SPeter De Schrijver 	[tegra_clk_mselect] = { .dt_id = TEGRA114_CLK_MSELECT, .present = true },
6946609dbe4SPeter De Schrijver 	[tegra_clk_tsensor] = { .dt_id = TEGRA114_CLK_TSENSOR, .present = true },
6956609dbe4SPeter De Schrijver 	[tegra_clk_i2s3] = { .dt_id = TEGRA114_CLK_I2S3, .present = true },
6966609dbe4SPeter De Schrijver 	[tegra_clk_i2s4] = { .dt_id = TEGRA114_CLK_I2S4, .present = true },
6976609dbe4SPeter De Schrijver 	[tegra_clk_i2c4] = { .dt_id = TEGRA114_CLK_I2C4, .present = true },
6986609dbe4SPeter De Schrijver 	[tegra_clk_sbc5_8] = { .dt_id = TEGRA114_CLK_SBC5, .present = true },
6996609dbe4SPeter De Schrijver 	[tegra_clk_sbc6_8] = { .dt_id = TEGRA114_CLK_SBC6, .present = true },
7006609dbe4SPeter De Schrijver 	[tegra_clk_d_audio] = { .dt_id = TEGRA114_CLK_D_AUDIO, .present = true },
7016609dbe4SPeter De Schrijver 	[tegra_clk_apbif] = { .dt_id = TEGRA114_CLK_APBIF, .present = true },
7026609dbe4SPeter De Schrijver 	[tegra_clk_dam0] = { .dt_id = TEGRA114_CLK_DAM0, .present = true },
7036609dbe4SPeter De Schrijver 	[tegra_clk_dam1] = { .dt_id = TEGRA114_CLK_DAM1, .present = true },
7046609dbe4SPeter De Schrijver 	[tegra_clk_dam2] = { .dt_id = TEGRA114_CLK_DAM2, .present = true },
7056609dbe4SPeter De Schrijver 	[tegra_clk_hda2codec_2x] = { .dt_id = TEGRA114_CLK_HDA2CODEC_2X, .present = true },
7066609dbe4SPeter De Schrijver 	[tegra_clk_audio0_2x] = { .dt_id = TEGRA114_CLK_AUDIO0_2X, .present = true },
7076609dbe4SPeter De Schrijver 	[tegra_clk_audio1_2x] = { .dt_id = TEGRA114_CLK_AUDIO1_2X, .present = true },
7086609dbe4SPeter De Schrijver 	[tegra_clk_audio2_2x] = { .dt_id = TEGRA114_CLK_AUDIO2_2X, .present = true },
7096609dbe4SPeter De Schrijver 	[tegra_clk_audio3_2x] = { .dt_id = TEGRA114_CLK_AUDIO3_2X, .present = true },
7106609dbe4SPeter De Schrijver 	[tegra_clk_audio4_2x] = { .dt_id = TEGRA114_CLK_AUDIO4_2X, .present = true },
7116609dbe4SPeter De Schrijver 	[tegra_clk_spdif_2x] = { .dt_id = TEGRA114_CLK_SPDIF_2X, .present = true },
7126609dbe4SPeter De Schrijver 	[tegra_clk_actmon] = { .dt_id = TEGRA114_CLK_ACTMON, .present = true },
7136609dbe4SPeter De Schrijver 	[tegra_clk_extern1] = { .dt_id = TEGRA114_CLK_EXTERN1, .present = true },
7146609dbe4SPeter De Schrijver 	[tegra_clk_extern2] = { .dt_id = TEGRA114_CLK_EXTERN2, .present = true },
7156609dbe4SPeter De Schrijver 	[tegra_clk_extern3] = { .dt_id = TEGRA114_CLK_EXTERN3, .present = true },
7166609dbe4SPeter De Schrijver 	[tegra_clk_hda] = { .dt_id = TEGRA114_CLK_HDA, .present = true },
7176609dbe4SPeter De Schrijver 	[tegra_clk_se] = { .dt_id = TEGRA114_CLK_SE, .present = true },
7186609dbe4SPeter De Schrijver 	[tegra_clk_hda2hdmi] = { .dt_id = TEGRA114_CLK_HDA2HDMI, .present = true },
7196609dbe4SPeter De Schrijver 	[tegra_clk_cilab] = { .dt_id = TEGRA114_CLK_CILAB, .present = true },
7206609dbe4SPeter De Schrijver 	[tegra_clk_cilcd] = { .dt_id = TEGRA114_CLK_CILCD, .present = true },
7216609dbe4SPeter De Schrijver 	[tegra_clk_cile] = { .dt_id = TEGRA114_CLK_CILE, .present = true },
7226609dbe4SPeter De Schrijver 	[tegra_clk_dsialp] = { .dt_id = TEGRA114_CLK_DSIALP, .present = true },
7236609dbe4SPeter De Schrijver 	[tegra_clk_dsiblp] = { .dt_id = TEGRA114_CLK_DSIBLP, .present = true },
7246609dbe4SPeter De Schrijver 	[tegra_clk_dds] = { .dt_id = TEGRA114_CLK_DDS, .present = true },
7256609dbe4SPeter De Schrijver 	[tegra_clk_dp2] = { .dt_id = TEGRA114_CLK_DP2, .present = true },
7266609dbe4SPeter De Schrijver 	[tegra_clk_amx] = { .dt_id = TEGRA114_CLK_AMX, .present = true },
7276609dbe4SPeter De Schrijver 	[tegra_clk_adx] = { .dt_id = TEGRA114_CLK_ADX, .present = true },
7286609dbe4SPeter De Schrijver 	[tegra_clk_xusb_ss] = { .dt_id = TEGRA114_CLK_XUSB_SS, .present = true },
7296609dbe4SPeter De Schrijver 	[tegra_clk_uartb] = { .dt_id = TEGRA114_CLK_UARTB, .present = true },
7306609dbe4SPeter De Schrijver 	[tegra_clk_vfir] = { .dt_id = TEGRA114_CLK_VFIR, .present = true },
7316609dbe4SPeter De Schrijver 	[tegra_clk_spdif_in] = { .dt_id = TEGRA114_CLK_SPDIF_IN, .present = true },
7326609dbe4SPeter De Schrijver 	[tegra_clk_spdif_out] = { .dt_id = TEGRA114_CLK_SPDIF_OUT, .present = true },
7336609dbe4SPeter De Schrijver 	[tegra_clk_vi_8] = { .dt_id = TEGRA114_CLK_VI, .present = true },
7346609dbe4SPeter De Schrijver 	[tegra_clk_fuse] = { .dt_id = TEGRA114_CLK_FUSE, .present = true },
7356609dbe4SPeter De Schrijver 	[tegra_clk_fuse_burn] = { .dt_id = TEGRA114_CLK_FUSE_BURN, .present = true },
7366609dbe4SPeter De Schrijver 	[tegra_clk_clk_32k] = { .dt_id = TEGRA114_CLK_CLK_32K, .present = true },
7376609dbe4SPeter De Schrijver 	[tegra_clk_clk_m] = { .dt_id = TEGRA114_CLK_CLK_M, .present = true },
7382b50e49bSSowjanya Komatineni 	[tegra_clk_osc] = { .dt_id = TEGRA114_CLK_OSC, .present = true },
7399a85eb4dSSowjanya Komatineni 	[tegra_clk_osc_div2] = { .dt_id = TEGRA114_CLK_OSC_DIV2, .present = true },
7409a85eb4dSSowjanya Komatineni 	[tegra_clk_osc_div4] = { .dt_id = TEGRA114_CLK_OSC_DIV4, .present = true },
7416609dbe4SPeter De Schrijver 	[tegra_clk_pll_ref] = { .dt_id = TEGRA114_CLK_PLL_REF, .present = true },
7426609dbe4SPeter De Schrijver 	[tegra_clk_pll_c] = { .dt_id = TEGRA114_CLK_PLL_C, .present = true },
7436609dbe4SPeter De Schrijver 	[tegra_clk_pll_c_out1] = { .dt_id = TEGRA114_CLK_PLL_C_OUT1, .present = true },
7446609dbe4SPeter De Schrijver 	[tegra_clk_pll_c2] = { .dt_id = TEGRA114_CLK_PLL_C2, .present = true },
7456609dbe4SPeter De Schrijver 	[tegra_clk_pll_c3] = { .dt_id = TEGRA114_CLK_PLL_C3, .present = true },
7466609dbe4SPeter De Schrijver 	[tegra_clk_pll_m] = { .dt_id = TEGRA114_CLK_PLL_M, .present = true },
7476609dbe4SPeter De Schrijver 	[tegra_clk_pll_m_out1] = { .dt_id = TEGRA114_CLK_PLL_M_OUT1, .present = true },
7486609dbe4SPeter De Schrijver 	[tegra_clk_pll_p] = { .dt_id = TEGRA114_CLK_PLL_P, .present = true },
7496609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out1] = { .dt_id = TEGRA114_CLK_PLL_P_OUT1, .present = true },
7506609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out2_int] = { .dt_id = TEGRA114_CLK_PLL_P_OUT2, .present = true },
7516609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out3] = { .dt_id = TEGRA114_CLK_PLL_P_OUT3, .present = true },
7526609dbe4SPeter De Schrijver 	[tegra_clk_pll_p_out4] = { .dt_id = TEGRA114_CLK_PLL_P_OUT4, .present = true },
7536609dbe4SPeter De Schrijver 	[tegra_clk_pll_a] = { .dt_id = TEGRA114_CLK_PLL_A, .present = true },
7546609dbe4SPeter De Schrijver 	[tegra_clk_pll_a_out0] = { .dt_id = TEGRA114_CLK_PLL_A_OUT0, .present = true },
7556609dbe4SPeter De Schrijver 	[tegra_clk_pll_d] = { .dt_id = TEGRA114_CLK_PLL_D, .present = true },
7566609dbe4SPeter De Schrijver 	[tegra_clk_pll_d_out0] = { .dt_id = TEGRA114_CLK_PLL_D_OUT0, .present = true },
7576609dbe4SPeter De Schrijver 	[tegra_clk_pll_d2] = { .dt_id = TEGRA114_CLK_PLL_D2, .present = true },
7586609dbe4SPeter De Schrijver 	[tegra_clk_pll_d2_out0] = { .dt_id = TEGRA114_CLK_PLL_D2_OUT0, .present = true },
7596609dbe4SPeter De Schrijver 	[tegra_clk_pll_u] = { .dt_id = TEGRA114_CLK_PLL_U, .present = true },
7606609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_480m] = { .dt_id = TEGRA114_CLK_PLL_U_480M, .present = true },
7616609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_60m] = { .dt_id = TEGRA114_CLK_PLL_U_60M, .present = true },
7626609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_48m] = { .dt_id = TEGRA114_CLK_PLL_U_48M, .present = true },
7636609dbe4SPeter De Schrijver 	[tegra_clk_pll_u_12m] = { .dt_id = TEGRA114_CLK_PLL_U_12M, .present = true },
7646609dbe4SPeter De Schrijver 	[tegra_clk_pll_x] = { .dt_id = TEGRA114_CLK_PLL_X, .present = true },
7656609dbe4SPeter De Schrijver 	[tegra_clk_pll_x_out0] = { .dt_id = TEGRA114_CLK_PLL_X_OUT0, .present = true },
7666609dbe4SPeter De Schrijver 	[tegra_clk_pll_re_vco] = { .dt_id = TEGRA114_CLK_PLL_RE_VCO, .present = true },
7676609dbe4SPeter De Schrijver 	[tegra_clk_pll_re_out] = { .dt_id = TEGRA114_CLK_PLL_RE_OUT, .present = true },
7686609dbe4SPeter De Schrijver 	[tegra_clk_pll_e_out0] = { .dt_id = TEGRA114_CLK_PLL_E_OUT0, .present = true },
7696609dbe4SPeter De Schrijver 	[tegra_clk_spdif_in_sync] = { .dt_id = TEGRA114_CLK_SPDIF_IN_SYNC, .present = true },
7706609dbe4SPeter De Schrijver 	[tegra_clk_i2s0_sync] = { .dt_id = TEGRA114_CLK_I2S0_SYNC, .present = true },
7716609dbe4SPeter De Schrijver 	[tegra_clk_i2s1_sync] = { .dt_id = TEGRA114_CLK_I2S1_SYNC, .present = true },
7726609dbe4SPeter De Schrijver 	[tegra_clk_i2s2_sync] = { .dt_id = TEGRA114_CLK_I2S2_SYNC, .present = true },
7736609dbe4SPeter De Schrijver 	[tegra_clk_i2s3_sync] = { .dt_id = TEGRA114_CLK_I2S3_SYNC, .present = true },
7746609dbe4SPeter De Schrijver 	[tegra_clk_i2s4_sync] = { .dt_id = TEGRA114_CLK_I2S4_SYNC, .present = true },
7756609dbe4SPeter De Schrijver 	[tegra_clk_vimclk_sync] = { .dt_id = TEGRA114_CLK_VIMCLK_SYNC, .present = true },
7766609dbe4SPeter De Schrijver 	[tegra_clk_audio0] = { .dt_id = TEGRA114_CLK_AUDIO0, .present = true },
7776609dbe4SPeter De Schrijver 	[tegra_clk_audio1] = { .dt_id = TEGRA114_CLK_AUDIO1, .present = true },
7786609dbe4SPeter De Schrijver 	[tegra_clk_audio2] = { .dt_id = TEGRA114_CLK_AUDIO2, .present = true },
7796609dbe4SPeter De Schrijver 	[tegra_clk_audio3] = { .dt_id = TEGRA114_CLK_AUDIO3, .present = true },
7806609dbe4SPeter De Schrijver 	[tegra_clk_audio4] = { .dt_id = TEGRA114_CLK_AUDIO4, .present = true },
7816609dbe4SPeter De Schrijver 	[tegra_clk_spdif] = { .dt_id = TEGRA114_CLK_SPDIF, .present = true },
7826609dbe4SPeter De Schrijver 	[tegra_clk_xusb_host_src] = { .dt_id = TEGRA114_CLK_XUSB_HOST_SRC, .present = true },
7836609dbe4SPeter De Schrijver 	[tegra_clk_xusb_falcon_src] = { .dt_id = TEGRA114_CLK_XUSB_FALCON_SRC, .present = true },
7846609dbe4SPeter De Schrijver 	[tegra_clk_xusb_fs_src] = { .dt_id = TEGRA114_CLK_XUSB_FS_SRC, .present = true },
7856609dbe4SPeter De Schrijver 	[tegra_clk_xusb_ss_src] = { .dt_id = TEGRA114_CLK_XUSB_SS_SRC, .present = true },
7865c992afcSAndrew Bresticker 	[tegra_clk_xusb_ss_div2] = { .dt_id = TEGRA114_CLK_XUSB_SS_DIV2, .present = true},
7876609dbe4SPeter De Schrijver 	[tegra_clk_xusb_dev_src] = { .dt_id = TEGRA114_CLK_XUSB_DEV_SRC, .present = true },
7886609dbe4SPeter De Schrijver 	[tegra_clk_xusb_dev] = { .dt_id = TEGRA114_CLK_XUSB_DEV, .present = true },
7896609dbe4SPeter De Schrijver 	[tegra_clk_xusb_hs_src] = { .dt_id = TEGRA114_CLK_XUSB_HS_SRC, .present = true },
7906609dbe4SPeter De Schrijver 	[tegra_clk_sclk] = { .dt_id = TEGRA114_CLK_SCLK, .present = true },
7916609dbe4SPeter De Schrijver 	[tegra_clk_hclk] = { .dt_id = TEGRA114_CLK_HCLK, .present = true },
7926609dbe4SPeter De Schrijver 	[tegra_clk_pclk] = { .dt_id = TEGRA114_CLK_PCLK, .present = true },
7936609dbe4SPeter De Schrijver 	[tegra_clk_cclk_g] = { .dt_id = TEGRA114_CLK_CCLK_G, .present = true },
7946609dbe4SPeter De Schrijver 	[tegra_clk_cclk_lp] = { .dt_id = TEGRA114_CLK_CCLK_LP, .present = true },
7956609dbe4SPeter De Schrijver 	[tegra_clk_dfll_ref] = { .dt_id = TEGRA114_CLK_DFLL_REF, .present = true },
7966609dbe4SPeter De Schrijver 	[tegra_clk_dfll_soc] = { .dt_id = TEGRA114_CLK_DFLL_SOC, .present = true },
7976609dbe4SPeter De Schrijver 	[tegra_clk_audio0_mux] = { .dt_id = TEGRA114_CLK_AUDIO0_MUX, .present = true },
7986609dbe4SPeter De Schrijver 	[tegra_clk_audio1_mux] = { .dt_id = TEGRA114_CLK_AUDIO1_MUX, .present = true },
7996609dbe4SPeter De Schrijver 	[tegra_clk_audio2_mux] = { .dt_id = TEGRA114_CLK_AUDIO2_MUX, .present = true },
8006609dbe4SPeter De Schrijver 	[tegra_clk_audio3_mux] = { .dt_id = TEGRA114_CLK_AUDIO3_MUX, .present = true },
8016609dbe4SPeter De Schrijver 	[tegra_clk_audio4_mux] = { .dt_id = TEGRA114_CLK_AUDIO4_MUX, .present = true },
8026609dbe4SPeter De Schrijver 	[tegra_clk_spdif_mux] = { .dt_id = TEGRA114_CLK_SPDIF_MUX, .present = true },
8036609dbe4SPeter De Schrijver 	[tegra_clk_dsia_mux] = { .dt_id = TEGRA114_CLK_DSIA_MUX, .present = true },
8046609dbe4SPeter De Schrijver 	[tegra_clk_dsib_mux] = { .dt_id = TEGRA114_CLK_DSIB_MUX, .present = true },
805bfa34832SPeter De Schrijver 	[tegra_clk_cec] = { .dt_id = TEGRA114_CLK_CEC, .present = true },
8066609dbe4SPeter De Schrijver };
8076609dbe4SPeter De Schrijver 
80873d37e4cSPeter De Schrijver static struct tegra_devclk devclks[] __initdata = {
80973d37e4cSPeter De Schrijver 	{ .con_id = "clk_m", .dt_id = TEGRA114_CLK_CLK_M },
81073d37e4cSPeter De Schrijver 	{ .con_id = "pll_ref", .dt_id = TEGRA114_CLK_PLL_REF },
81173d37e4cSPeter De Schrijver 	{ .con_id = "clk_32k", .dt_id = TEGRA114_CLK_CLK_32K },
8122b50e49bSSowjanya Komatineni 	{ .con_id = "osc", .dt_id = TEGRA114_CLK_OSC },
8139a85eb4dSSowjanya Komatineni 	{ .con_id = "osc_div2", .dt_id = TEGRA114_CLK_OSC_DIV2 },
8149a85eb4dSSowjanya Komatineni 	{ .con_id = "osc_div4", .dt_id = TEGRA114_CLK_OSC_DIV4 },
81573d37e4cSPeter De Schrijver 	{ .con_id = "pll_c", .dt_id = TEGRA114_CLK_PLL_C },
81673d37e4cSPeter De Schrijver 	{ .con_id = "pll_c_out1", .dt_id = TEGRA114_CLK_PLL_C_OUT1 },
81773d37e4cSPeter De Schrijver 	{ .con_id = "pll_c2", .dt_id = TEGRA114_CLK_PLL_C2 },
81873d37e4cSPeter De Schrijver 	{ .con_id = "pll_c3", .dt_id = TEGRA114_CLK_PLL_C3 },
81973d37e4cSPeter De Schrijver 	{ .con_id = "pll_p", .dt_id = TEGRA114_CLK_PLL_P },
82073d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out1", .dt_id = TEGRA114_CLK_PLL_P_OUT1 },
82173d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out2", .dt_id = TEGRA114_CLK_PLL_P_OUT2 },
82273d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out3", .dt_id = TEGRA114_CLK_PLL_P_OUT3 },
82373d37e4cSPeter De Schrijver 	{ .con_id = "pll_p_out4", .dt_id = TEGRA114_CLK_PLL_P_OUT4 },
82473d37e4cSPeter De Schrijver 	{ .con_id = "pll_m", .dt_id = TEGRA114_CLK_PLL_M },
82573d37e4cSPeter De Schrijver 	{ .con_id = "pll_m_out1", .dt_id = TEGRA114_CLK_PLL_M_OUT1 },
82673d37e4cSPeter De Schrijver 	{ .con_id = "pll_x", .dt_id = TEGRA114_CLK_PLL_X },
82773d37e4cSPeter De Schrijver 	{ .con_id = "pll_x_out0", .dt_id = TEGRA114_CLK_PLL_X_OUT0 },
82873d37e4cSPeter De Schrijver 	{ .con_id = "pll_u", .dt_id = TEGRA114_CLK_PLL_U },
82973d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_480M", .dt_id = TEGRA114_CLK_PLL_U_480M },
83073d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_60M", .dt_id = TEGRA114_CLK_PLL_U_60M },
83173d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_48M", .dt_id = TEGRA114_CLK_PLL_U_48M },
83273d37e4cSPeter De Schrijver 	{ .con_id = "pll_u_12M", .dt_id = TEGRA114_CLK_PLL_U_12M },
83373d37e4cSPeter De Schrijver 	{ .con_id = "pll_d", .dt_id = TEGRA114_CLK_PLL_D },
83473d37e4cSPeter De Schrijver 	{ .con_id = "pll_d_out0", .dt_id = TEGRA114_CLK_PLL_D_OUT0 },
83573d37e4cSPeter De Schrijver 	{ .con_id = "pll_d2", .dt_id = TEGRA114_CLK_PLL_D2 },
83673d37e4cSPeter De Schrijver 	{ .con_id = "pll_d2_out0", .dt_id = TEGRA114_CLK_PLL_D2_OUT0 },
83773d37e4cSPeter De Schrijver 	{ .con_id = "pll_a", .dt_id = TEGRA114_CLK_PLL_A },
83873d37e4cSPeter De Schrijver 	{ .con_id = "pll_a_out0", .dt_id = TEGRA114_CLK_PLL_A_OUT0 },
83973d37e4cSPeter De Schrijver 	{ .con_id = "pll_re_vco", .dt_id = TEGRA114_CLK_PLL_RE_VCO },
84073d37e4cSPeter De Schrijver 	{ .con_id = "pll_re_out", .dt_id = TEGRA114_CLK_PLL_RE_OUT },
84173d37e4cSPeter De Schrijver 	{ .con_id = "pll_e_out0", .dt_id = TEGRA114_CLK_PLL_E_OUT0 },
84273d37e4cSPeter De Schrijver 	{ .con_id = "spdif_in_sync", .dt_id = TEGRA114_CLK_SPDIF_IN_SYNC },
84373d37e4cSPeter De Schrijver 	{ .con_id = "i2s0_sync", .dt_id = TEGRA114_CLK_I2S0_SYNC },
84473d37e4cSPeter De Schrijver 	{ .con_id = "i2s1_sync", .dt_id = TEGRA114_CLK_I2S1_SYNC },
84573d37e4cSPeter De Schrijver 	{ .con_id = "i2s2_sync", .dt_id = TEGRA114_CLK_I2S2_SYNC },
84673d37e4cSPeter De Schrijver 	{ .con_id = "i2s3_sync", .dt_id = TEGRA114_CLK_I2S3_SYNC },
84773d37e4cSPeter De Schrijver 	{ .con_id = "i2s4_sync", .dt_id = TEGRA114_CLK_I2S4_SYNC },
84873d37e4cSPeter De Schrijver 	{ .con_id = "vimclk_sync", .dt_id = TEGRA114_CLK_VIMCLK_SYNC },
84973d37e4cSPeter De Schrijver 	{ .con_id = "audio0", .dt_id = TEGRA114_CLK_AUDIO0 },
85073d37e4cSPeter De Schrijver 	{ .con_id = "audio1", .dt_id = TEGRA114_CLK_AUDIO1 },
85173d37e4cSPeter De Schrijver 	{ .con_id = "audio2", .dt_id = TEGRA114_CLK_AUDIO2 },
85273d37e4cSPeter De Schrijver 	{ .con_id = "audio3", .dt_id = TEGRA114_CLK_AUDIO3 },
85373d37e4cSPeter De Schrijver 	{ .con_id = "audio4", .dt_id = TEGRA114_CLK_AUDIO4 },
85473d37e4cSPeter De Schrijver 	{ .con_id = "spdif", .dt_id = TEGRA114_CLK_SPDIF },
85573d37e4cSPeter De Schrijver 	{ .con_id = "audio0_2x", .dt_id = TEGRA114_CLK_AUDIO0_2X },
85673d37e4cSPeter De Schrijver 	{ .con_id = "audio1_2x", .dt_id = TEGRA114_CLK_AUDIO1_2X },
85773d37e4cSPeter De Schrijver 	{ .con_id = "audio2_2x", .dt_id = TEGRA114_CLK_AUDIO2_2X },
85873d37e4cSPeter De Schrijver 	{ .con_id = "audio3_2x", .dt_id = TEGRA114_CLK_AUDIO3_2X },
85973d37e4cSPeter De Schrijver 	{ .con_id = "audio4_2x", .dt_id = TEGRA114_CLK_AUDIO4_2X },
86073d37e4cSPeter De Schrijver 	{ .con_id = "spdif_2x", .dt_id = TEGRA114_CLK_SPDIF_2X },
861acbeec3dSSowjanya Komatineni 	{ .con_id = "extern1", .dt_id = TEGRA114_CLK_EXTERN1 },
862acbeec3dSSowjanya Komatineni 	{ .con_id = "extern2", .dt_id = TEGRA114_CLK_EXTERN2 },
863acbeec3dSSowjanya Komatineni 	{ .con_id = "extern3", .dt_id = TEGRA114_CLK_EXTERN3 },
86473d37e4cSPeter De Schrijver 	{ .con_id = "cclk_g", .dt_id = TEGRA114_CLK_CCLK_G },
86573d37e4cSPeter De Schrijver 	{ .con_id = "cclk_lp", .dt_id = TEGRA114_CLK_CCLK_LP },
86673d37e4cSPeter De Schrijver 	{ .con_id = "sclk", .dt_id = TEGRA114_CLK_SCLK },
86773d37e4cSPeter De Schrijver 	{ .con_id = "hclk", .dt_id = TEGRA114_CLK_HCLK },
86873d37e4cSPeter De Schrijver 	{ .con_id = "pclk", .dt_id = TEGRA114_CLK_PCLK },
8695ab5d404SAlexandre Courbot 	{ .con_id = "fuse", .dt_id = TEGRA114_CLK_FUSE },
87073d37e4cSPeter De Schrijver 	{ .dev_id = "rtc-tegra", .dt_id = TEGRA114_CLK_RTC },
87173d37e4cSPeter De Schrijver 	{ .dev_id = "timer", .dt_id = TEGRA114_CLK_TIMER },
87273d37e4cSPeter De Schrijver };
87373d37e4cSPeter De Schrijver 
874167d5366SPeter De Schrijver static const char *mux_pllm_pllc2_c_c3_pllp_plla[] = {
875167d5366SPeter De Schrijver 	"pll_m", "pll_c2", "pll_c", "pll_c3", "pll_p", "pll_a_out0"
876167d5366SPeter De Schrijver };
877167d5366SPeter De Schrijver static u32 mux_pllm_pllc2_c_c3_pllp_plla_idx[] = {
878167d5366SPeter De Schrijver 	[0] = 0, [1] = 1, [2] = 2, [3] = 3, [4] = 4, [5] = 6,
879167d5366SPeter De Schrijver };
880167d5366SPeter De Schrijver 
88188d909beSRhyland Klein static struct tegra_audio_clk_info tegra114_audio_plls[] = {
88288d909beSRhyland Klein 	{ "pll_a", &pll_a_params, tegra_clk_pll_a, "pll_p_out1" },
88388d909beSRhyland Klein };
88488d909beSRhyland Klein 
885343a607cSPeter De Schrijver static struct clk **clks;
8862cb5efefSPeter De Schrijver 
8872cb5efefSPeter De Schrijver static unsigned long osc_freq;
8882cb5efefSPeter De Schrijver static unsigned long pll_ref_freq;
8892cb5efefSPeter De Schrijver 
tegra114_fixed_clk_init(void __iomem * clk_base)8902cb5efefSPeter De Schrijver static void __init tegra114_fixed_clk_init(void __iomem *clk_base)
8912cb5efefSPeter De Schrijver {
8922cb5efefSPeter De Schrijver 	struct clk *clk;
8932cb5efefSPeter De Schrijver 
8942cb5efefSPeter De Schrijver 	/* clk_32k */
895f6da46a3SStephen Boyd 	clk = clk_register_fixed_rate(NULL, "clk_32k", NULL, 0, 32768);
896c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_CLK_32K] = clk;
8972cb5efefSPeter De Schrijver }
8982cb5efefSPeter De Schrijver 
tegra114_pll_init(void __iomem * clk_base,void __iomem * pmc)8992cb5efefSPeter De Schrijver static void __init tegra114_pll_init(void __iomem *clk_base,
9002cb5efefSPeter De Schrijver 				     void __iomem *pmc)
9012cb5efefSPeter De Schrijver {
9022cb5efefSPeter De Schrijver 	struct clk *clk;
9032cb5efefSPeter De Schrijver 
9042cb5efefSPeter De Schrijver 	/* PLLC */
9052cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllxc("pll_c", "pll_ref", clk_base,
906ebe142b2SPeter De Schrijver 			pmc, 0, &pll_c_params, NULL);
907c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C] = clk;
9082cb5efefSPeter De Schrijver 
9092cb5efefSPeter De Schrijver 	/* PLLC_OUT1 */
9102cb5efefSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_c_out1_div", "pll_c",
9112cb5efefSPeter De Schrijver 			clk_base + PLLC_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
9122cb5efefSPeter De Schrijver 			8, 8, 1, NULL);
9132cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_c_out1", "pll_c_out1_div",
9142cb5efefSPeter De Schrijver 				clk_base + PLLC_OUT, 1, 0,
9152cb5efefSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
916c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C_OUT1] = clk;
9172cb5efefSPeter De Schrijver 
9182cb5efefSPeter De Schrijver 	/* PLLC2 */
919ebe142b2SPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c2", "pll_ref", clk_base, pmc, 0,
920ebe142b2SPeter De Schrijver 			     &pll_c2_params, NULL);
921c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C2] = clk;
9222cb5efefSPeter De Schrijver 
9232cb5efefSPeter De Schrijver 	/* PLLC3 */
924ebe142b2SPeter De Schrijver 	clk = tegra_clk_register_pllc("pll_c3", "pll_ref", clk_base, pmc, 0,
925ebe142b2SPeter De Schrijver 			     &pll_c3_params, NULL);
926c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_C3] = clk;
9272cb5efefSPeter De Schrijver 
9282cb5efefSPeter De Schrijver 	/* PLLM */
9292cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllm("pll_m", "pll_ref", clk_base, pmc,
9302dcabf05SDmitry Osipenko 			     CLK_SET_RATE_GATE, &pll_m_params, NULL);
931c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_M] = clk;
9322cb5efefSPeter De Schrijver 
9332cb5efefSPeter De Schrijver 	/* PLLM_OUT1 */
9342cb5efefSPeter De Schrijver 	clk = tegra_clk_register_divider("pll_m_out1_div", "pll_m",
9352cb5efefSPeter De Schrijver 				clk_base + PLLM_OUT, 0, TEGRA_DIVIDER_ROUND_UP,
9362cb5efefSPeter De Schrijver 				8, 8, 1, NULL);
9372cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll_out("pll_m_out1", "pll_m_out1_div",
9382cb5efefSPeter De Schrijver 				clk_base + PLLM_OUT, 1, 0, CLK_IGNORE_UNUSED |
9392cb5efefSPeter De Schrijver 				CLK_SET_RATE_PARENT, 0, NULL);
940c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_M_OUT1] = clk;
9412cb5efefSPeter De Schrijver 
9422cb5efefSPeter De Schrijver 	/* PLLM_UD */
9432cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_m_ud", "pll_m",
9442cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 1);
9452cb5efefSPeter De Schrijver 
9462cb5efefSPeter De Schrijver 	/* PLLU */
94715d68e8cSAndrew Bresticker 	clk = tegra_clk_register_pllu_tegra114("pll_u", "pll_ref", clk_base, 0,
948ebe142b2SPeter De Schrijver 					       &pll_u_params, &pll_u_lock);
949c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U] = clk;
9502cb5efefSPeter De Schrijver 
9512cb5efefSPeter De Schrijver 	/* PLLU_480M */
9522cb5efefSPeter De Schrijver 	clk = clk_register_gate(NULL, "pll_u_480M", "pll_u",
9532cb5efefSPeter De Schrijver 				CLK_SET_RATE_PARENT, clk_base + PLLU_BASE,
9542cb5efefSPeter De Schrijver 				22, 0, &pll_u_lock);
955c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_480M] = clk;
9562cb5efefSPeter De Schrijver 
9572cb5efefSPeter De Schrijver 	/* PLLU_60M */
9582cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_60M", "pll_u",
9592cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 8);
960c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_60M] = clk;
9612cb5efefSPeter De Schrijver 
9622cb5efefSPeter De Schrijver 	/* PLLU_48M */
9632cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_48M", "pll_u",
9642cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 10);
965c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_48M] = clk;
9662cb5efefSPeter De Schrijver 
9672cb5efefSPeter De Schrijver 	/* PLLU_12M */
9682cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_u_12M", "pll_u",
9692cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 40);
970c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_U_12M] = clk;
9712cb5efefSPeter De Schrijver 
9722cb5efefSPeter De Schrijver 	/* PLLD */
9732cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_d", "pll_ref", clk_base, pmc, 0,
974ebe142b2SPeter De Schrijver 			    &pll_d_params, &pll_d_lock);
975c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D] = clk;
9762cb5efefSPeter De Schrijver 
9772cb5efefSPeter De Schrijver 	/* PLLD_OUT0 */
9782cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d_out0", "pll_d",
9792cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
980c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D_OUT0] = clk;
9812cb5efefSPeter De Schrijver 
9822cb5efefSPeter De Schrijver 	/* PLLD2 */
9832cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pll("pll_d2", "pll_ref", clk_base, pmc, 0,
984ebe142b2SPeter De Schrijver 			    &pll_d2_params, &pll_d2_lock);
985c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D2] = clk;
9862cb5efefSPeter De Schrijver 
9872cb5efefSPeter De Schrijver 	/* PLLD2_OUT0 */
9882cb5efefSPeter De Schrijver 	clk = clk_register_fixed_factor(NULL, "pll_d2_out0", "pll_d2",
9892cb5efefSPeter De Schrijver 					CLK_SET_RATE_PARENT, 1, 2);
990c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_D2_OUT0] = clk;
9912cb5efefSPeter De Schrijver 
9922cb5efefSPeter De Schrijver 	/* PLLRE */
9932cb5efefSPeter De Schrijver 	clk = tegra_clk_register_pllre("pll_re_vco", "pll_ref", clk_base, pmc,
994ebe142b2SPeter De Schrijver 			     0, &pll_re_vco_params, &pll_re_lock, pll_ref_freq);
995c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_RE_VCO] = clk;
9962cb5efefSPeter De Schrijver 
9972cb5efefSPeter De Schrijver 	clk = clk_register_divider_table(NULL, "pll_re_out", "pll_re_vco", 0,
9982cb5efefSPeter De Schrijver 					 clk_base + PLLRE_BASE, 16, 4, 0,
9992cb5efefSPeter De Schrijver 					 pll_re_div_table, &pll_re_lock);
1000c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_RE_OUT] = clk;
10012cb5efefSPeter De Schrijver 
10022cb5efefSPeter De Schrijver 	/* PLLE */
10038e9cc80aSPeter De Schrijver 	clk = tegra_clk_register_plle_tegra114("pll_e_out0", "pll_ref",
1004ebe142b2SPeter De Schrijver 				      clk_base, 0, &pll_e_params, NULL);
1005c9e2d69aSPeter De Schrijver 	clks[TEGRA114_CLK_PLL_E_OUT0] = clk;
10062cb5efefSPeter De Schrijver }
10072cb5efefSPeter De Schrijver 
1008167d5366SPeter De Schrijver #define CLK_SOURCE_VI_SENSOR 0x1a8
1009167d5366SPeter De Schrijver 
1010167d5366SPeter De Schrijver static struct tegra_periph_init_data tegra_periph_clk_list[] = {
1011167d5366SPeter De Schrijver 	MUX8("vi_sensor", mux_pllm_pllc2_c_c3_pllp_plla, CLK_SOURCE_VI_SENSOR, 20, TEGRA_PERIPH_NO_RESET, TEGRA114_CLK_VI_SENSOR),
1012167d5366SPeter De Schrijver };
1013167d5366SPeter De Schrijver 
tegra114_periph_clk_init(void __iomem * clk_base,void __iomem * pmc_base)101476ebc134SPeter De Schrijver static __init void tegra114_periph_clk_init(void __iomem *clk_base,
101576ebc134SPeter De Schrijver 					    void __iomem *pmc_base)
10162cb5efefSPeter De Schrijver {
10172cb5efefSPeter De Schrijver 	struct clk *clk;
1018167d5366SPeter De Schrijver 	struct tegra_periph_init_data *data;
1019e52d7c04SThierry Reding 	unsigned int i;
10202cb5efefSPeter De Schrijver 
10215c992afcSAndrew Bresticker 	/* xusb_ss_div2 */
10225c992afcSAndrew Bresticker 	clk = clk_register_fixed_factor(NULL, "xusb_ss_div2", "xusb_ss_src", 0,
10235c992afcSAndrew Bresticker 					1, 2);
10245c992afcSAndrew Bresticker 	clks[TEGRA114_CLK_XUSB_SS_DIV2] = clk;
10252cb5efefSPeter De Schrijver 
102676ebc134SPeter De Schrijver 	/* dsia mux */
102776ebc134SPeter De Schrijver 	clk = clk_register_mux(NULL, "dsia_mux", mux_plld_out0_plld2_out0,
102876ebc134SPeter De Schrijver 			       ARRAY_SIZE(mux_plld_out0_plld2_out0),
102976ebc134SPeter De Schrijver 			       CLK_SET_RATE_NO_REPARENT,
103076ebc134SPeter De Schrijver 			       clk_base + PLLD_BASE, 25, 1, 0, &pll_d_lock);
103176ebc134SPeter De Schrijver 	clks[TEGRA114_CLK_DSIA_MUX] = clk;
10322cb5efefSPeter De Schrijver 
103376ebc134SPeter De Schrijver 	/* dsib mux */
103476ebc134SPeter De Schrijver 	clk = clk_register_mux(NULL, "dsib_mux", mux_plld_out0_plld2_out0,
103576ebc134SPeter De Schrijver 			       ARRAY_SIZE(mux_plld_out0_plld2_out0),
103676ebc134SPeter De Schrijver 			       CLK_SET_RATE_NO_REPARENT,
103776ebc134SPeter De Schrijver 			       clk_base + PLLD2_BASE, 25, 1, 0, &pll_d2_lock);
103876ebc134SPeter De Schrijver 	clks[TEGRA114_CLK_DSIB_MUX] = clk;
10392cb5efefSPeter De Schrijver 
1040b270491eSMark Zhang 	clk = tegra_clk_register_periph_gate("dsia", "dsia_mux", 0, clk_base,
1041b270491eSMark Zhang 					     0, 48, periph_clk_enb_refcnt);
1042b270491eSMark Zhang 	clks[TEGRA114_CLK_DSIA] = clk;
1043b270491eSMark Zhang 
1044b270491eSMark Zhang 	clk = tegra_clk_register_periph_gate("dsib", "dsib_mux", 0, clk_base,
1045b270491eSMark Zhang 					     0, 82, periph_clk_enb_refcnt);
1046b270491eSMark Zhang 	clks[TEGRA114_CLK_DSIB] = clk;
1047b270491eSMark Zhang 
104876ebc134SPeter De Schrijver 	/* emc mux */
10492cb5efefSPeter De Schrijver 	clk = clk_register_mux(NULL, "emc_mux", mux_pllmcp_clkm,
1050819c1de3SJames Hogan 			       ARRAY_SIZE(mux_pllmcp_clkm),
1051819c1de3SJames Hogan 			       CLK_SET_RATE_NO_REPARENT,
10522cb5efefSPeter De Schrijver 			       clk_base + CLK_SOURCE_EMC,
10534f4f85faSThierry Reding 			       29, 3, 0, &emc_lock);
10544f4f85faSThierry Reding 
10554f4f85faSThierry Reding 	clk = tegra_clk_register_mc("mc", "emc_mux", clk_base + CLK_SOURCE_EMC,
10564f4f85faSThierry Reding 				    &emc_lock);
10574f4f85faSThierry Reding 	clks[TEGRA114_CLK_MC] = clk;
10582cb5efefSPeter De Schrijver 
105907314fc1SThierry Reding 	clk = tegra_clk_register_periph_gate("mipi-cal", "clk_m", 0, clk_base,
106007314fc1SThierry Reding 					     CLK_SET_RATE_PARENT, 56,
106107314fc1SThierry Reding 					     periph_clk_enb_refcnt);
106207314fc1SThierry Reding 	clks[TEGRA114_CLK_MIPI_CAL] = clk;
106307314fc1SThierry Reding 
1064167d5366SPeter De Schrijver 	for (i = 0; i < ARRAY_SIZE(tegra_periph_clk_list); i++) {
1065167d5366SPeter De Schrijver 		data = &tegra_periph_clk_list[i];
10661d7e2c8eSThierry Reding 		clk = tegra_clk_register_periph_data(clk_base, data);
1067167d5366SPeter De Schrijver 		clks[data->clk_id] = clk;
1068167d5366SPeter De Schrijver 	}
1069167d5366SPeter De Schrijver 
107076ebc134SPeter De Schrijver 	tegra_periph_clk_init(clk_base, pmc_base, tegra114_clks,
107176ebc134SPeter De Schrijver 				&pll_p_params);
10722cb5efefSPeter De Schrijver }
10732cb5efefSPeter De Schrijver 
107431972fd9SJoseph Lo /* Tegra114 CPU clock and reset control functions */
tegra114_wait_cpu_in_reset(u32 cpu)107531972fd9SJoseph Lo static void tegra114_wait_cpu_in_reset(u32 cpu)
107631972fd9SJoseph Lo {
107731972fd9SJoseph Lo 	unsigned int reg;
107831972fd9SJoseph Lo 
107931972fd9SJoseph Lo 	do {
108031972fd9SJoseph Lo 		reg = readl(clk_base + CLK_RST_CONTROLLER_CPU_CMPLX_STATUS);
108131972fd9SJoseph Lo 		cpu_relax();
108231972fd9SJoseph Lo 	} while (!(reg & (1 << cpu)));  /* check CPU been reset or not */
108331972fd9SJoseph Lo }
10846bb18c53SThierry Reding 
tegra114_disable_cpu_clock(u32 cpu)108531972fd9SJoseph Lo static void tegra114_disable_cpu_clock(u32 cpu)
108631972fd9SJoseph Lo {
108731972fd9SJoseph Lo 	/* flow controller would take care in the power sequence. */
108831972fd9SJoseph Lo }
108931972fd9SJoseph Lo 
1090ad7d1140SJoseph Lo #ifdef CONFIG_PM_SLEEP
tegra114_cpu_clock_suspend(void)1091ad7d1140SJoseph Lo static void tegra114_cpu_clock_suspend(void)
1092ad7d1140SJoseph Lo {
1093ad7d1140SJoseph Lo 	/* switch coresite to clk_m, save off original source */
1094ad7d1140SJoseph Lo 	tegra114_cpu_clk_sctx.clk_csite_src =
1095ad7d1140SJoseph Lo 				readl(clk_base + CLK_SOURCE_CSITE);
1096ad7d1140SJoseph Lo 	writel(3 << 30, clk_base + CLK_SOURCE_CSITE);
10970017f447SJoseph Lo 
10980017f447SJoseph Lo 	tegra114_cpu_clk_sctx.cclkg_burst =
10990017f447SJoseph Lo 				readl(clk_base + CCLKG_BURST_POLICY);
11000017f447SJoseph Lo 	tegra114_cpu_clk_sctx.cclkg_divider =
11010017f447SJoseph Lo 				readl(clk_base + CCLKG_BURST_POLICY + 4);
1102ad7d1140SJoseph Lo }
1103ad7d1140SJoseph Lo 
tegra114_cpu_clock_resume(void)1104ad7d1140SJoseph Lo static void tegra114_cpu_clock_resume(void)
1105ad7d1140SJoseph Lo {
1106ad7d1140SJoseph Lo 	writel(tegra114_cpu_clk_sctx.clk_csite_src,
1107ad7d1140SJoseph Lo 					clk_base + CLK_SOURCE_CSITE);
11080017f447SJoseph Lo 
11090017f447SJoseph Lo 	writel(tegra114_cpu_clk_sctx.cclkg_burst,
11100017f447SJoseph Lo 					clk_base + CCLKG_BURST_POLICY);
11110017f447SJoseph Lo 	writel(tegra114_cpu_clk_sctx.cclkg_divider,
11120017f447SJoseph Lo 					clk_base + CCLKG_BURST_POLICY + 4);
1113ad7d1140SJoseph Lo }
1114ad7d1140SJoseph Lo #endif
1115ad7d1140SJoseph Lo 
111631972fd9SJoseph Lo static struct tegra_cpu_car_ops tegra114_cpu_car_ops = {
111731972fd9SJoseph Lo 	.wait_for_reset	= tegra114_wait_cpu_in_reset,
111831972fd9SJoseph Lo 	.disable_clock	= tegra114_disable_cpu_clock,
1119ad7d1140SJoseph Lo #ifdef CONFIG_PM_SLEEP
1120ad7d1140SJoseph Lo 	.suspend	= tegra114_cpu_clock_suspend,
1121ad7d1140SJoseph Lo 	.resume		= tegra114_cpu_clock_resume,
1122ad7d1140SJoseph Lo #endif
112331972fd9SJoseph Lo };
11242cb5efefSPeter De Schrijver 
11252cb5efefSPeter De Schrijver static const struct of_device_id pmc_match[] __initconst = {
11262cb5efefSPeter De Schrijver 	{ .compatible = "nvidia,tegra114-pmc" },
11272cb5efefSPeter De Schrijver 	{ },
11282cb5efefSPeter De Schrijver };
11292cb5efefSPeter De Schrijver 
11309e60121fSPaul Walmsley /*
11319e60121fSPaul Walmsley  * dfll_soc/dfll_ref apparently must be kept enabled, otherwise I2C5
11329e60121fSPaul Walmsley  * breaks
11339e60121fSPaul Walmsley  */
1134056dfcf6SSachin Kamat static struct tegra_clk_init_table init_table[] __initdata = {
1135c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_UARTA, TEGRA114_CLK_PLL_P, 408000000, 0 },
1136c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_UARTB, TEGRA114_CLK_PLL_P, 408000000, 0 },
1137c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_UARTC, TEGRA114_CLK_PLL_P, 408000000, 0 },
1138c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_UARTD, TEGRA114_CLK_PLL_P, 408000000, 0 },
1139efdd205cSSowjanya Komatineni 	{ TEGRA114_CLK_PLL_A, TEGRA114_CLK_CLK_MAX, 564480000, 0 },
1140efdd205cSSowjanya Komatineni 	{ TEGRA114_CLK_PLL_A_OUT0, TEGRA114_CLK_CLK_MAX, 11289600, 0 },
1141c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_I2S0, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0 },
1142c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_I2S1, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0 },
1143c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_I2S2, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0 },
1144c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_I2S3, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0 },
1145c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_I2S4, TEGRA114_CLK_PLL_A_OUT0, 11289600, 0 },
1146897e1ddeSAndrew Chew 	{ TEGRA114_CLK_HOST1X, TEGRA114_CLK_PLL_P, 136000000, 0 },
1147c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_DFLL_SOC, TEGRA114_CLK_PLL_P, 51000000, 1 },
1148c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_DFLL_REF, TEGRA114_CLK_PLL_P, 51000000, 1 },
114977f71730SMikko Perttunen 	{ TEGRA114_CLK_DISP1, TEGRA114_CLK_PLL_P, 0, 0 },
115077f71730SMikko Perttunen 	{ TEGRA114_CLK_DISP2, TEGRA114_CLK_PLL_P, 0, 0 },
1151f67a8d21SThierry Reding 	{ TEGRA114_CLK_GR2D, TEGRA114_CLK_PLL_C2, 300000000, 0 },
1152f67a8d21SThierry Reding 	{ TEGRA114_CLK_GR3D, TEGRA114_CLK_PLL_C2, 300000000, 0 },
115339409aa4SThierry Reding 	{ TEGRA114_CLK_DSIALP, TEGRA114_CLK_PLL_P, 68000000, 0 },
115439409aa4SThierry Reding 	{ TEGRA114_CLK_DSIBLP, TEGRA114_CLK_PLL_P, 68000000, 0 },
11554a7f10d6SAndrew Bresticker 	{ TEGRA114_CLK_PLL_RE_VCO, TEGRA114_CLK_CLK_MAX, 612000000, 0 },
11564a7f10d6SAndrew Bresticker 	{ TEGRA114_CLK_XUSB_SS_SRC, TEGRA114_CLK_PLL_RE_OUT, 122400000, 0 },
11574a7f10d6SAndrew Bresticker 	{ TEGRA114_CLK_XUSB_FS_SRC, TEGRA114_CLK_PLL_U_48M, 48000000, 0 },
11584a7f10d6SAndrew Bresticker 	{ TEGRA114_CLK_XUSB_HS_SRC, TEGRA114_CLK_XUSB_SS_DIV2, 61200000, 0 },
11594a7f10d6SAndrew Bresticker 	{ TEGRA114_CLK_XUSB_FALCON_SRC, TEGRA114_CLK_PLL_P, 204000000, 0 },
11604a7f10d6SAndrew Bresticker 	{ TEGRA114_CLK_XUSB_HOST_SRC, TEGRA114_CLK_PLL_P, 102000000, 0 },
1161e360e116SDmitry Osipenko 	{ TEGRA114_CLK_VDE, TEGRA114_CLK_PLL_P, 408000000, 0 },
1162845d782dSJon Hunter 	{ TEGRA114_CLK_SPDIF_IN_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1163845d782dSJon Hunter 	{ TEGRA114_CLK_I2S0_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1164845d782dSJon Hunter 	{ TEGRA114_CLK_I2S1_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1165845d782dSJon Hunter 	{ TEGRA114_CLK_I2S2_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1166845d782dSJon Hunter 	{ TEGRA114_CLK_I2S3_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1167845d782dSJon Hunter 	{ TEGRA114_CLK_I2S4_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1168845d782dSJon Hunter 	{ TEGRA114_CLK_VIMCLK_SYNC, TEGRA114_CLK_CLK_MAX, 24000000, 0 },
1169*c461c677SJon Hunter 	{ TEGRA114_CLK_PWM, TEGRA114_CLK_PLL_P, 408000000, 0 },
11708d99704fSThierry Reding 	/* must be the last entry */
1171c9e2d69aSPeter De Schrijver 	{ TEGRA114_CLK_CLK_MAX, TEGRA114_CLK_CLK_MAX, 0, 0 },
11722cb5efefSPeter De Schrijver };
11732cb5efefSPeter De Schrijver 
tegra114_clock_apply_init_table(void)11742cb5efefSPeter De Schrijver static void __init tegra114_clock_apply_init_table(void)
11752cb5efefSPeter De Schrijver {
1176c9e2d69aSPeter De Schrijver 	tegra_init_from_table(init_table, clks, TEGRA114_CLK_CLK_MAX);
11772cb5efefSPeter De Schrijver }
11782cb5efefSPeter De Schrijver 
117925c9ded6SPaul Walmsley /**
118025c9ded6SPaul Walmsley  * tegra114_car_barrier - wait for pending writes to the CAR to complete
118125c9ded6SPaul Walmsley  *
118225c9ded6SPaul Walmsley  * Wait for any outstanding writes to the CAR MMIO space from this CPU
118325c9ded6SPaul Walmsley  * to complete before continuing execution.  No return value.
118425c9ded6SPaul Walmsley  */
tegra114_car_barrier(void)118525c9ded6SPaul Walmsley static void tegra114_car_barrier(void)
118625c9ded6SPaul Walmsley {
118725c9ded6SPaul Walmsley 	wmb();		/* probably unnecessary */
118825c9ded6SPaul Walmsley 	readl_relaxed(clk_base + CPU_FINETRIM_SELECT);
118925c9ded6SPaul Walmsley }
119025c9ded6SPaul Walmsley 
119125c9ded6SPaul Walmsley /**
119225c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_high - use high-voltage propagation delays
119325c9ded6SPaul Walmsley  *
119425c9ded6SPaul Walmsley  * When the CPU rail voltage is in the high-voltage range, use the
119525c9ded6SPaul Walmsley  * built-in hardwired clock propagation delays in the CPU clock
119625c9ded6SPaul Walmsley  * shaper.  No return value.
119725c9ded6SPaul Walmsley  */
tegra114_clock_tune_cpu_trimmers_high(void)119825c9ded6SPaul Walmsley void tegra114_clock_tune_cpu_trimmers_high(void)
119925c9ded6SPaul Walmsley {
120025c9ded6SPaul Walmsley 	u32 select = 0;
120125c9ded6SPaul Walmsley 
120225c9ded6SPaul Walmsley 	/* Use hardwired rise->rise & fall->fall clock propagation delays */
120325c9ded6SPaul Walmsley 	select |= ~(CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
120425c9ded6SPaul Walmsley 		    CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
120525c9ded6SPaul Walmsley 		    CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
120625c9ded6SPaul Walmsley 	writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT);
120725c9ded6SPaul Walmsley 
120825c9ded6SPaul Walmsley 	tegra114_car_barrier();
120925c9ded6SPaul Walmsley }
121025c9ded6SPaul Walmsley EXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_high);
121125c9ded6SPaul Walmsley 
121225c9ded6SPaul Walmsley /**
121325c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_low - use low-voltage propagation delays
121425c9ded6SPaul Walmsley  *
121525c9ded6SPaul Walmsley  * When the CPU rail voltage is in the low-voltage range, use the
121625c9ded6SPaul Walmsley  * extended clock propagation delays set by
121725c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_init().  The intention is to
121825c9ded6SPaul Walmsley  * maintain the input clock duty cycle that the FCPU subsystem
121925c9ded6SPaul Walmsley  * expects.  No return value.
122025c9ded6SPaul Walmsley  */
tegra114_clock_tune_cpu_trimmers_low(void)122125c9ded6SPaul Walmsley void tegra114_clock_tune_cpu_trimmers_low(void)
122225c9ded6SPaul Walmsley {
122325c9ded6SPaul Walmsley 	u32 select = 0;
122425c9ded6SPaul Walmsley 
122525c9ded6SPaul Walmsley 	/*
122625c9ded6SPaul Walmsley 	 * Use software-specified rise->rise & fall->fall clock
122725c9ded6SPaul Walmsley 	 * propagation delays (from
122825c9ded6SPaul Walmsley 	 * tegra114_clock_tune_cpu_trimmers_init()
122925c9ded6SPaul Walmsley 	 */
123025c9ded6SPaul Walmsley 	select |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
123125c9ded6SPaul Walmsley 		   CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
123225c9ded6SPaul Walmsley 		   CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
123325c9ded6SPaul Walmsley 	writel_relaxed(select, clk_base + CPU_FINETRIM_SELECT);
123425c9ded6SPaul Walmsley 
123525c9ded6SPaul Walmsley 	tegra114_car_barrier();
123625c9ded6SPaul Walmsley }
123725c9ded6SPaul Walmsley EXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_low);
123825c9ded6SPaul Walmsley 
123925c9ded6SPaul Walmsley /**
124025c9ded6SPaul Walmsley  * tegra114_clock_tune_cpu_trimmers_init - set up and enable clk prop delays
124125c9ded6SPaul Walmsley  *
124225c9ded6SPaul Walmsley  * Program extended clock propagation delays into the FCPU clock
124325c9ded6SPaul Walmsley  * shaper and enable them.  XXX Define the purpose - peak current
124425c9ded6SPaul Walmsley  * reduction?  No return value.
124525c9ded6SPaul Walmsley  */
124625c9ded6SPaul Walmsley /* XXX Initial voltage rail state assumption issues? */
tegra114_clock_tune_cpu_trimmers_init(void)124725c9ded6SPaul Walmsley void tegra114_clock_tune_cpu_trimmers_init(void)
124825c9ded6SPaul Walmsley {
124925c9ded6SPaul Walmsley 	u32 dr = 0, r = 0;
125025c9ded6SPaul Walmsley 
125125c9ded6SPaul Walmsley 	/* Increment the rise->rise clock delay by four steps */
125225c9ded6SPaul Walmsley 	r |= (CPU_FINETRIM_R_FCPU_1_MASK | CPU_FINETRIM_R_FCPU_2_MASK |
125325c9ded6SPaul Walmsley 	      CPU_FINETRIM_R_FCPU_3_MASK | CPU_FINETRIM_R_FCPU_4_MASK |
125425c9ded6SPaul Walmsley 	      CPU_FINETRIM_R_FCPU_5_MASK | CPU_FINETRIM_R_FCPU_6_MASK);
125525c9ded6SPaul Walmsley 	writel_relaxed(r, clk_base + CPU_FINETRIM_R);
125625c9ded6SPaul Walmsley 
125725c9ded6SPaul Walmsley 	/*
125825c9ded6SPaul Walmsley 	 * Use the rise->rise clock propagation delay specified in the
125925c9ded6SPaul Walmsley 	 * r field
126025c9ded6SPaul Walmsley 	 */
126125c9ded6SPaul Walmsley 	dr |= (CPU_FINETRIM_1_FCPU_1 | CPU_FINETRIM_1_FCPU_2 |
126225c9ded6SPaul Walmsley 	       CPU_FINETRIM_1_FCPU_3 | CPU_FINETRIM_1_FCPU_4 |
126325c9ded6SPaul Walmsley 	       CPU_FINETRIM_1_FCPU_5 | CPU_FINETRIM_1_FCPU_6);
126425c9ded6SPaul Walmsley 	writel_relaxed(dr, clk_base + CPU_FINETRIM_DR);
126525c9ded6SPaul Walmsley 
126625c9ded6SPaul Walmsley 	tegra114_clock_tune_cpu_trimmers_low();
126725c9ded6SPaul Walmsley }
126825c9ded6SPaul Walmsley EXPORT_SYMBOL(tegra114_clock_tune_cpu_trimmers_init);
126925c9ded6SPaul Walmsley 
12701c472d8eSPaul Walmsley /**
12711c472d8eSPaul Walmsley  * tegra114_clock_assert_dfll_dvco_reset - assert the DFLL's DVCO reset
12721c472d8eSPaul Walmsley  *
12731c472d8eSPaul Walmsley  * Assert the reset line of the DFLL's DVCO.  No return value.
12741c472d8eSPaul Walmsley  */
tegra114_clock_assert_dfll_dvco_reset(void)12751c472d8eSPaul Walmsley void tegra114_clock_assert_dfll_dvco_reset(void)
12761c472d8eSPaul Walmsley {
12771c472d8eSPaul Walmsley 	u32 v;
12781c472d8eSPaul Walmsley 
12791c472d8eSPaul Walmsley 	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
12801c472d8eSPaul Walmsley 	v |= (1 << DVFS_DFLL_RESET_SHIFT);
12811c472d8eSPaul Walmsley 	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
12821c472d8eSPaul Walmsley 	tegra114_car_barrier();
12831c472d8eSPaul Walmsley }
12841c472d8eSPaul Walmsley EXPORT_SYMBOL(tegra114_clock_assert_dfll_dvco_reset);
12851c472d8eSPaul Walmsley 
12861c472d8eSPaul Walmsley /**
12871c472d8eSPaul Walmsley  * tegra114_clock_deassert_dfll_dvco_reset - deassert the DFLL's DVCO reset
12881c472d8eSPaul Walmsley  *
12891c472d8eSPaul Walmsley  * Deassert the reset line of the DFLL's DVCO, allowing the DVCO to
12901c472d8eSPaul Walmsley  * operate.  No return value.
12911c472d8eSPaul Walmsley  */
tegra114_clock_deassert_dfll_dvco_reset(void)12921c472d8eSPaul Walmsley void tegra114_clock_deassert_dfll_dvco_reset(void)
12931c472d8eSPaul Walmsley {
12941c472d8eSPaul Walmsley 	u32 v;
12951c472d8eSPaul Walmsley 
12961c472d8eSPaul Walmsley 	v = readl_relaxed(clk_base + RST_DFLL_DVCO);
12971c472d8eSPaul Walmsley 	v &= ~(1 << DVFS_DFLL_RESET_SHIFT);
12981c472d8eSPaul Walmsley 	writel_relaxed(v, clk_base + RST_DFLL_DVCO);
12991c472d8eSPaul Walmsley 	tegra114_car_barrier();
13001c472d8eSPaul Walmsley }
13011c472d8eSPaul Walmsley EXPORT_SYMBOL(tegra114_clock_deassert_dfll_dvco_reset);
13021c472d8eSPaul Walmsley 
tegra114_clock_init(struct device_node * np)1303061cec92SPrashant Gaikwad static void __init tegra114_clock_init(struct device_node *np)
13042cb5efefSPeter De Schrijver {
13052cb5efefSPeter De Schrijver 	struct device_node *node;
13062cb5efefSPeter De Schrijver 
13072cb5efefSPeter De Schrijver 	clk_base = of_iomap(np, 0);
13082cb5efefSPeter De Schrijver 	if (!clk_base) {
13092cb5efefSPeter De Schrijver 		pr_err("ioremap tegra114 CAR failed\n");
13102cb5efefSPeter De Schrijver 		return;
13112cb5efefSPeter De Schrijver 	}
13122cb5efefSPeter De Schrijver 
13132cb5efefSPeter De Schrijver 	node = of_find_matching_node(NULL, pmc_match);
13142cb5efefSPeter De Schrijver 	if (!node) {
13152cb5efefSPeter De Schrijver 		pr_err("Failed to find pmc node\n");
13162cb5efefSPeter De Schrijver 		WARN_ON(1);
13172cb5efefSPeter De Schrijver 		return;
13182cb5efefSPeter De Schrijver 	}
13192cb5efefSPeter De Schrijver 
13202cb5efefSPeter De Schrijver 	pmc_base = of_iomap(node, 0);
1321db16a80cSMiaoqian Lin 	of_node_put(node);
13222cb5efefSPeter De Schrijver 	if (!pmc_base) {
13232cb5efefSPeter De Schrijver 		pr_err("Can't map pmc registers\n");
13242cb5efefSPeter De Schrijver 		WARN_ON(1);
13252cb5efefSPeter De Schrijver 		return;
13262cb5efefSPeter De Schrijver 	}
13272cb5efefSPeter De Schrijver 
13286d5b988eSStephen Warren 	clks = tegra_clk_init(clk_base, TEGRA114_CLK_CLK_MAX,
13296d5b988eSStephen Warren 				TEGRA114_CLK_PERIPH_BANKS);
1330343a607cSPeter De Schrijver 	if (!clks)
13312cb5efefSPeter De Schrijver 		return;
13322cb5efefSPeter De Schrijver 
1333a84724a1SThierry Reding 	if (tegra_osc_clk_init(clk_base, tegra114_clks, tegra114_input_freq,
1334a84724a1SThierry Reding 			       ARRAY_SIZE(tegra114_input_freq), 1, &osc_freq,
1335a84724a1SThierry Reding 			       &pll_ref_freq) < 0)
1336d5ff89a8SPeter De Schrijver 		return;
1337d5ff89a8SPeter De Schrijver 
13382cb5efefSPeter De Schrijver 	tegra114_fixed_clk_init(clk_base);
13392cb5efefSPeter De Schrijver 	tegra114_pll_init(clk_base, pmc_base);
134076ebc134SPeter De Schrijver 	tegra114_periph_clk_init(clk_base, pmc_base);
134188d909beSRhyland Klein 	tegra_audio_clk_init(clk_base, pmc_base, tegra114_clks,
134288d909beSRhyland Klein 			     tegra114_audio_plls,
1343845d782dSJon Hunter 			     ARRAY_SIZE(tegra114_audio_plls), 24000000);
1344a7c8485aSPeter De Schrijver 	tegra_super_clk_gen4_init(clk_base, pmc_base, tegra114_clks,
1345a7c8485aSPeter De Schrijver 					&pll_x_params);
13462cb5efefSPeter De Schrijver 
13475d797111SDmitry Osipenko 	tegra_add_of_provider(np, of_clk_src_onecell_get);
134873d37e4cSPeter De Schrijver 	tegra_register_devclks(devclks, ARRAY_SIZE(devclks));
13492cb5efefSPeter De Schrijver 
13502cb5efefSPeter De Schrijver 	tegra_clk_apply_init_table = tegra114_clock_apply_init_table;
13512cb5efefSPeter De Schrijver 
13522cb5efefSPeter De Schrijver 	tegra_cpu_car_ops = &tegra114_cpu_car_ops;
13532cb5efefSPeter De Schrijver }
1354061cec92SPrashant Gaikwad CLK_OF_DECLARE(tegra114, "nvidia,tegra114-car", tegra114_clock_init);
1355