1c646b347SAmit Nischal // SPDX-License-Identifier: GPL-2.0
2c646b347SAmit Nischal /*
3c646b347SAmit Nischal  * Copyright (c) 2018, The Linux Foundation. All rights reserved.
4c646b347SAmit Nischal  */
5c646b347SAmit Nischal 
6c646b347SAmit Nischal #include <linux/clk-provider.h>
7c646b347SAmit Nischal #include <linux/module.h>
8c646b347SAmit Nischal #include <linux/platform_device.h>
9c646b347SAmit Nischal #include <linux/regmap.h>
10c646b347SAmit Nischal 
11c646b347SAmit Nischal #include <dt-bindings/clock/qcom,videocc-sdm845.h>
12c646b347SAmit Nischal 
13c646b347SAmit Nischal #include "common.h"
14c646b347SAmit Nischal #include "clk-alpha-pll.h"
15c646b347SAmit Nischal #include "clk-branch.h"
16c646b347SAmit Nischal #include "clk-rcg.h"
17c646b347SAmit Nischal #include "clk-regmap.h"
18c646b347SAmit Nischal #include "clk-pll.h"
19c646b347SAmit Nischal #include "gdsc.h"
20c646b347SAmit Nischal 
21c646b347SAmit Nischal enum {
22c646b347SAmit Nischal 	P_BI_TCXO,
23c646b347SAmit Nischal 	P_VIDEO_PLL0_OUT_MAIN,
24*7f195c06SDmitry Baryshkov 	/* P_VIDEO_PLL0_OUT_EVEN, */
25*7f195c06SDmitry Baryshkov 	/* P_VIDEO_PLL0_OUT_ODD, */
26c646b347SAmit Nischal };
27c646b347SAmit Nischal 
28c646b347SAmit Nischal static const struct alpha_pll_config video_pll0_config = {
29c646b347SAmit Nischal 	.l = 0x10,
30c646b347SAmit Nischal 	.alpha = 0xaaab,
31c646b347SAmit Nischal };
32c646b347SAmit Nischal 
33c646b347SAmit Nischal static struct clk_alpha_pll video_pll0 = {
34c646b347SAmit Nischal 	.offset = 0x42c,
35c646b347SAmit Nischal 	.regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_FABIA],
36c646b347SAmit Nischal 	.clkr = {
37c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
38c646b347SAmit Nischal 			.name = "video_pll0",
39*7f195c06SDmitry Baryshkov 			.parent_data = &(const struct clk_parent_data){
40*7f195c06SDmitry Baryshkov 				.fw_name = "bi_tcxo", .name = "bi_tcxo",
41*7f195c06SDmitry Baryshkov 			},
42c646b347SAmit Nischal 			.num_parents = 1,
43c646b347SAmit Nischal 			.ops = &clk_alpha_pll_fabia_ops,
44c646b347SAmit Nischal 		},
45c646b347SAmit Nischal 	},
46c646b347SAmit Nischal };
47c646b347SAmit Nischal 
48*7f195c06SDmitry Baryshkov static const struct parent_map video_cc_parent_map_0[] = {
49*7f195c06SDmitry Baryshkov 	{ P_BI_TCXO, 0 },
50*7f195c06SDmitry Baryshkov 	{ P_VIDEO_PLL0_OUT_MAIN, 1 },
51*7f195c06SDmitry Baryshkov 	/* { P_VIDEO_PLL0_OUT_EVEN, 2 }, */
52*7f195c06SDmitry Baryshkov 	/* { P_VIDEO_PLL0_OUT_ODD, 3 }, */
53*7f195c06SDmitry Baryshkov };
54*7f195c06SDmitry Baryshkov 
55*7f195c06SDmitry Baryshkov static const struct clk_parent_data video_cc_parent_data_0[] = {
56*7f195c06SDmitry Baryshkov 	{ .fw_name = "bi_tcxo", .name = "bi_tcxo" },
57*7f195c06SDmitry Baryshkov 	{ .hw = &video_pll0.clkr.hw },
58*7f195c06SDmitry Baryshkov 	/* { .name = "video_pll0_out_even" }, */
59*7f195c06SDmitry Baryshkov 	/* { .name = "video_pll0_out_odd" }, */
60*7f195c06SDmitry Baryshkov };
61*7f195c06SDmitry Baryshkov 
62c646b347SAmit Nischal static const struct freq_tbl ftbl_video_cc_venus_clk_src[] = {
63c646b347SAmit Nischal 	F(100000000, P_VIDEO_PLL0_OUT_MAIN, 4, 0, 0),
64c646b347SAmit Nischal 	F(200000000, P_VIDEO_PLL0_OUT_MAIN, 2, 0, 0),
65c646b347SAmit Nischal 	F(330000000, P_VIDEO_PLL0_OUT_MAIN, 1, 0, 0),
66c646b347SAmit Nischal 	F(404000000, P_VIDEO_PLL0_OUT_MAIN, 1, 0, 0),
67c646b347SAmit Nischal 	F(444000000, P_VIDEO_PLL0_OUT_MAIN, 1, 0, 0),
68c646b347SAmit Nischal 	F(533000000, P_VIDEO_PLL0_OUT_MAIN, 1, 0, 0),
69c646b347SAmit Nischal 	{ }
70c646b347SAmit Nischal };
71c646b347SAmit Nischal 
72c646b347SAmit Nischal static struct clk_rcg2 video_cc_venus_clk_src = {
73c646b347SAmit Nischal 	.cmd_rcgr = 0x7f0,
74c646b347SAmit Nischal 	.mnd_width = 0,
75c646b347SAmit Nischal 	.hid_width = 5,
76c646b347SAmit Nischal 	.parent_map = video_cc_parent_map_0,
77c646b347SAmit Nischal 	.freq_tbl = ftbl_video_cc_venus_clk_src,
78c646b347SAmit Nischal 	.clkr.hw.init = &(struct clk_init_data){
79c646b347SAmit Nischal 		.name = "video_cc_venus_clk_src",
80*7f195c06SDmitry Baryshkov 		.parent_data = video_cc_parent_data_0,
81*7f195c06SDmitry Baryshkov 		.num_parents = ARRAY_SIZE(video_cc_parent_data_0),
82c646b347SAmit Nischal 		.flags = CLK_SET_RATE_PARENT,
83c646b347SAmit Nischal 		.ops = &clk_rcg2_shared_ops,
84c646b347SAmit Nischal 	},
85c646b347SAmit Nischal };
86c646b347SAmit Nischal 
87c646b347SAmit Nischal static struct clk_branch video_cc_apb_clk = {
88c646b347SAmit Nischal 	.halt_reg = 0x990,
89c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
90c646b347SAmit Nischal 	.clkr = {
91c646b347SAmit Nischal 		.enable_reg = 0x990,
92c646b347SAmit Nischal 		.enable_mask = BIT(0),
93c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
94c646b347SAmit Nischal 			.name = "video_cc_apb_clk",
95c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
96c646b347SAmit Nischal 		},
97c646b347SAmit Nischal 	},
98c646b347SAmit Nischal };
99c646b347SAmit Nischal 
100c646b347SAmit Nischal static struct clk_branch video_cc_at_clk = {
101c646b347SAmit Nischal 	.halt_reg = 0x9f0,
102c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
103c646b347SAmit Nischal 	.clkr = {
104c646b347SAmit Nischal 		.enable_reg = 0x9f0,
105c646b347SAmit Nischal 		.enable_mask = BIT(0),
106c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
107c646b347SAmit Nischal 			.name = "video_cc_at_clk",
108c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
109c646b347SAmit Nischal 		},
110c646b347SAmit Nischal 	},
111c646b347SAmit Nischal };
112c646b347SAmit Nischal 
113c646b347SAmit Nischal static struct clk_branch video_cc_qdss_trig_clk = {
114c646b347SAmit Nischal 	.halt_reg = 0x970,
115c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
116c646b347SAmit Nischal 	.clkr = {
117c646b347SAmit Nischal 		.enable_reg = 0x970,
118c646b347SAmit Nischal 		.enable_mask = BIT(0),
119c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
120c646b347SAmit Nischal 			.name = "video_cc_qdss_trig_clk",
121c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
122c646b347SAmit Nischal 		},
123c646b347SAmit Nischal 	},
124c646b347SAmit Nischal };
125c646b347SAmit Nischal 
126c646b347SAmit Nischal static struct clk_branch video_cc_qdss_tsctr_div8_clk = {
127c646b347SAmit Nischal 	.halt_reg = 0x9d0,
128c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
129c646b347SAmit Nischal 	.clkr = {
130c646b347SAmit Nischal 		.enable_reg = 0x9d0,
131c646b347SAmit Nischal 		.enable_mask = BIT(0),
132c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
133c646b347SAmit Nischal 			.name = "video_cc_qdss_tsctr_div8_clk",
134c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
135c646b347SAmit Nischal 		},
136c646b347SAmit Nischal 	},
137c646b347SAmit Nischal };
138c646b347SAmit Nischal 
139c646b347SAmit Nischal static struct clk_branch video_cc_vcodec0_axi_clk = {
140c646b347SAmit Nischal 	.halt_reg = 0x930,
141c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
142c646b347SAmit Nischal 	.clkr = {
143c646b347SAmit Nischal 		.enable_reg = 0x930,
144c646b347SAmit Nischal 		.enable_mask = BIT(0),
145c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
146c646b347SAmit Nischal 			.name = "video_cc_vcodec0_axi_clk",
147c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
148c646b347SAmit Nischal 		},
149c646b347SAmit Nischal 	},
150c646b347SAmit Nischal };
151c646b347SAmit Nischal 
152c646b347SAmit Nischal static struct clk_branch video_cc_vcodec0_core_clk = {
153c646b347SAmit Nischal 	.halt_reg = 0x890,
154c646b347SAmit Nischal 	.halt_check = BRANCH_VOTED,
155c646b347SAmit Nischal 	.clkr = {
156c646b347SAmit Nischal 		.enable_reg = 0x890,
157c646b347SAmit Nischal 		.enable_mask = BIT(0),
158c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
159c646b347SAmit Nischal 			.name = "video_cc_vcodec0_core_clk",
160*7f195c06SDmitry Baryshkov 			.parent_hws = (const struct clk_hw*[]){
161*7f195c06SDmitry Baryshkov 				&video_cc_venus_clk_src.clkr.hw,
162c646b347SAmit Nischal 			},
163c646b347SAmit Nischal 			.num_parents = 1,
164c646b347SAmit Nischal 			.flags = CLK_SET_RATE_PARENT,
165c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
166c646b347SAmit Nischal 		},
167c646b347SAmit Nischal 	},
168c646b347SAmit Nischal };
169c646b347SAmit Nischal 
170c646b347SAmit Nischal static struct clk_branch video_cc_vcodec1_axi_clk = {
171c646b347SAmit Nischal 	.halt_reg = 0x950,
172c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
173c646b347SAmit Nischal 	.clkr = {
174c646b347SAmit Nischal 		.enable_reg = 0x950,
175c646b347SAmit Nischal 		.enable_mask = BIT(0),
176c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
177c646b347SAmit Nischal 			.name = "video_cc_vcodec1_axi_clk",
178c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
179c646b347SAmit Nischal 		},
180c646b347SAmit Nischal 	},
181c646b347SAmit Nischal };
182c646b347SAmit Nischal 
183c646b347SAmit Nischal static struct clk_branch video_cc_vcodec1_core_clk = {
184c646b347SAmit Nischal 	.halt_reg = 0x8d0,
185c646b347SAmit Nischal 	.halt_check = BRANCH_VOTED,
186c646b347SAmit Nischal 	.clkr = {
187c646b347SAmit Nischal 		.enable_reg = 0x8d0,
188c646b347SAmit Nischal 		.enable_mask = BIT(0),
189c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
190c646b347SAmit Nischal 			.name = "video_cc_vcodec1_core_clk",
191*7f195c06SDmitry Baryshkov 			.parent_hws = (const struct clk_hw*[]){
192*7f195c06SDmitry Baryshkov 				&video_cc_venus_clk_src.clkr.hw,
193c646b347SAmit Nischal 			},
194c646b347SAmit Nischal 			.num_parents = 1,
195c646b347SAmit Nischal 			.flags = CLK_SET_RATE_PARENT,
196c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
197c646b347SAmit Nischal 		},
198c646b347SAmit Nischal 	},
199c646b347SAmit Nischal };
200c646b347SAmit Nischal 
201c646b347SAmit Nischal static struct clk_branch video_cc_venus_ahb_clk = {
202c646b347SAmit Nischal 	.halt_reg = 0x9b0,
203c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
204c646b347SAmit Nischal 	.clkr = {
205c646b347SAmit Nischal 		.enable_reg = 0x9b0,
206c646b347SAmit Nischal 		.enable_mask = BIT(0),
207c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
208c646b347SAmit Nischal 			.name = "video_cc_venus_ahb_clk",
209c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
210c646b347SAmit Nischal 		},
211c646b347SAmit Nischal 	},
212c646b347SAmit Nischal };
213c646b347SAmit Nischal 
214c646b347SAmit Nischal static struct clk_branch video_cc_venus_ctl_axi_clk = {
215c646b347SAmit Nischal 	.halt_reg = 0x910,
216c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
217c646b347SAmit Nischal 	.clkr = {
218c646b347SAmit Nischal 		.enable_reg = 0x910,
219c646b347SAmit Nischal 		.enable_mask = BIT(0),
220c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
221c646b347SAmit Nischal 			.name = "video_cc_venus_ctl_axi_clk",
222c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
223c646b347SAmit Nischal 		},
224c646b347SAmit Nischal 	},
225c646b347SAmit Nischal };
226c646b347SAmit Nischal 
227c646b347SAmit Nischal static struct clk_branch video_cc_venus_ctl_core_clk = {
228c646b347SAmit Nischal 	.halt_reg = 0x850,
229c646b347SAmit Nischal 	.halt_check = BRANCH_HALT,
230c646b347SAmit Nischal 	.clkr = {
231c646b347SAmit Nischal 		.enable_reg = 0x850,
232c646b347SAmit Nischal 		.enable_mask = BIT(0),
233c646b347SAmit Nischal 		.hw.init = &(struct clk_init_data){
234c646b347SAmit Nischal 			.name = "video_cc_venus_ctl_core_clk",
235*7f195c06SDmitry Baryshkov 			.parent_hws = (const struct clk_hw*[]){
236*7f195c06SDmitry Baryshkov 				&video_cc_venus_clk_src.clkr.hw,
237c646b347SAmit Nischal 			},
238c646b347SAmit Nischal 			.num_parents = 1,
239c646b347SAmit Nischal 			.flags = CLK_SET_RATE_PARENT,
240c646b347SAmit Nischal 			.ops = &clk_branch2_ops,
241c646b347SAmit Nischal 		},
242c646b347SAmit Nischal 	},
243c646b347SAmit Nischal };
244c646b347SAmit Nischal 
245c646b347SAmit Nischal static struct gdsc venus_gdsc = {
246c646b347SAmit Nischal 	.gdscr = 0x814,
247c646b347SAmit Nischal 	.pd = {
248c646b347SAmit Nischal 		.name = "venus_gdsc",
249c646b347SAmit Nischal 	},
250c646b347SAmit Nischal 	.cxcs = (unsigned int []){ 0x850, 0x910 },
251c646b347SAmit Nischal 	.cxc_count = 2,
252c646b347SAmit Nischal 	.pwrsts = PWRSTS_OFF_ON,
253c646b347SAmit Nischal 	.flags = POLL_CFG_GDSCR,
254c646b347SAmit Nischal };
255c646b347SAmit Nischal 
256c646b347SAmit Nischal static struct gdsc vcodec0_gdsc = {
257c646b347SAmit Nischal 	.gdscr = 0x874,
258c646b347SAmit Nischal 	.pd = {
259c646b347SAmit Nischal 		.name = "vcodec0_gdsc",
260c646b347SAmit Nischal 	},
261c646b347SAmit Nischal 	.cxcs = (unsigned int []){ 0x890, 0x930 },
262c646b347SAmit Nischal 	.cxc_count = 2,
263c646b347SAmit Nischal 	.flags = HW_CTRL | POLL_CFG_GDSCR,
264c646b347SAmit Nischal 	.pwrsts = PWRSTS_OFF_ON,
265c646b347SAmit Nischal };
266c646b347SAmit Nischal 
267c646b347SAmit Nischal static struct gdsc vcodec1_gdsc = {
268c646b347SAmit Nischal 	.gdscr = 0x8b4,
269c646b347SAmit Nischal 	.pd = {
270c646b347SAmit Nischal 		.name = "vcodec1_gdsc",
271c646b347SAmit Nischal 	},
272c646b347SAmit Nischal 	.cxcs = (unsigned int []){ 0x8d0, 0x950 },
273c646b347SAmit Nischal 	.cxc_count = 2,
274c646b347SAmit Nischal 	.flags = HW_CTRL | POLL_CFG_GDSCR,
275c646b347SAmit Nischal 	.pwrsts = PWRSTS_OFF_ON,
276c646b347SAmit Nischal };
277c646b347SAmit Nischal 
278c646b347SAmit Nischal static struct clk_regmap *video_cc_sdm845_clocks[] = {
279c646b347SAmit Nischal 	[VIDEO_CC_APB_CLK] = &video_cc_apb_clk.clkr,
280c646b347SAmit Nischal 	[VIDEO_CC_AT_CLK] = &video_cc_at_clk.clkr,
281c646b347SAmit Nischal 	[VIDEO_CC_QDSS_TRIG_CLK] = &video_cc_qdss_trig_clk.clkr,
282c646b347SAmit Nischal 	[VIDEO_CC_QDSS_TSCTR_DIV8_CLK] = &video_cc_qdss_tsctr_div8_clk.clkr,
283c646b347SAmit Nischal 	[VIDEO_CC_VCODEC0_AXI_CLK] = &video_cc_vcodec0_axi_clk.clkr,
284c646b347SAmit Nischal 	[VIDEO_CC_VCODEC0_CORE_CLK] = &video_cc_vcodec0_core_clk.clkr,
285c646b347SAmit Nischal 	[VIDEO_CC_VCODEC1_AXI_CLK] = &video_cc_vcodec1_axi_clk.clkr,
286c646b347SAmit Nischal 	[VIDEO_CC_VCODEC1_CORE_CLK] = &video_cc_vcodec1_core_clk.clkr,
287c646b347SAmit Nischal 	[VIDEO_CC_VENUS_AHB_CLK] = &video_cc_venus_ahb_clk.clkr,
288c646b347SAmit Nischal 	[VIDEO_CC_VENUS_CLK_SRC] = &video_cc_venus_clk_src.clkr,
289c646b347SAmit Nischal 	[VIDEO_CC_VENUS_CTL_AXI_CLK] = &video_cc_venus_ctl_axi_clk.clkr,
290c646b347SAmit Nischal 	[VIDEO_CC_VENUS_CTL_CORE_CLK] = &video_cc_venus_ctl_core_clk.clkr,
291c646b347SAmit Nischal 	[VIDEO_PLL0] = &video_pll0.clkr,
292c646b347SAmit Nischal };
293c646b347SAmit Nischal 
294c646b347SAmit Nischal static struct gdsc *video_cc_sdm845_gdscs[] = {
295c646b347SAmit Nischal 	[VENUS_GDSC] = &venus_gdsc,
296c646b347SAmit Nischal 	[VCODEC0_GDSC] = &vcodec0_gdsc,
297c646b347SAmit Nischal 	[VCODEC1_GDSC] = &vcodec1_gdsc,
298c646b347SAmit Nischal };
299c646b347SAmit Nischal 
300c646b347SAmit Nischal static const struct regmap_config video_cc_sdm845_regmap_config = {
301c646b347SAmit Nischal 	.reg_bits	= 32,
302c646b347SAmit Nischal 	.reg_stride	= 4,
303c646b347SAmit Nischal 	.val_bits	= 32,
304c646b347SAmit Nischal 	.max_register	= 0xb90,
305c646b347SAmit Nischal 	.fast_io	= true,
306c646b347SAmit Nischal };
307c646b347SAmit Nischal 
308c646b347SAmit Nischal static const struct qcom_cc_desc video_cc_sdm845_desc = {
309c646b347SAmit Nischal 	.config = &video_cc_sdm845_regmap_config,
310c646b347SAmit Nischal 	.clks = video_cc_sdm845_clocks,
311c646b347SAmit Nischal 	.num_clks = ARRAY_SIZE(video_cc_sdm845_clocks),
312c646b347SAmit Nischal 	.gdscs = video_cc_sdm845_gdscs,
313c646b347SAmit Nischal 	.num_gdscs = ARRAY_SIZE(video_cc_sdm845_gdscs),
314c646b347SAmit Nischal };
315c646b347SAmit Nischal 
316c646b347SAmit Nischal static const struct of_device_id video_cc_sdm845_match_table[] = {
317c646b347SAmit Nischal 	{ .compatible = "qcom,sdm845-videocc" },
318c646b347SAmit Nischal 	{ }
319c646b347SAmit Nischal };
320c646b347SAmit Nischal MODULE_DEVICE_TABLE(of, video_cc_sdm845_match_table);
321c646b347SAmit Nischal 
video_cc_sdm845_probe(struct platform_device * pdev)322c646b347SAmit Nischal static int video_cc_sdm845_probe(struct platform_device *pdev)
323c646b347SAmit Nischal {
324c646b347SAmit Nischal 	struct regmap *regmap;
325c646b347SAmit Nischal 
326c646b347SAmit Nischal 	regmap = qcom_cc_map(pdev, &video_cc_sdm845_desc);
327c646b347SAmit Nischal 	if (IS_ERR(regmap))
328c646b347SAmit Nischal 		return PTR_ERR(regmap);
329c646b347SAmit Nischal 
330c646b347SAmit Nischal 	clk_fabia_pll_configure(&video_pll0, regmap, &video_pll0_config);
331c646b347SAmit Nischal 
332c646b347SAmit Nischal 	return qcom_cc_really_probe(pdev, &video_cc_sdm845_desc, regmap);
333c646b347SAmit Nischal }
334c646b347SAmit Nischal 
335c646b347SAmit Nischal static struct platform_driver video_cc_sdm845_driver = {
336c646b347SAmit Nischal 	.probe		= video_cc_sdm845_probe,
337c646b347SAmit Nischal 	.driver		= {
338c646b347SAmit Nischal 		.name	= "sdm845-videocc",
339c646b347SAmit Nischal 		.of_match_table = video_cc_sdm845_match_table,
340c646b347SAmit Nischal 	},
341c646b347SAmit Nischal };
342c646b347SAmit Nischal 
video_cc_sdm845_init(void)343c646b347SAmit Nischal static int __init video_cc_sdm845_init(void)
344c646b347SAmit Nischal {
345c646b347SAmit Nischal 	return platform_driver_register(&video_cc_sdm845_driver);
346c646b347SAmit Nischal }
347c646b347SAmit Nischal subsys_initcall(video_cc_sdm845_init);
348c646b347SAmit Nischal 
video_cc_sdm845_exit(void)349c646b347SAmit Nischal static void __exit video_cc_sdm845_exit(void)
350c646b347SAmit Nischal {
351c646b347SAmit Nischal 	platform_driver_unregister(&video_cc_sdm845_driver);
352c646b347SAmit Nischal }
353c646b347SAmit Nischal module_exit(video_cc_sdm845_exit);
354c646b347SAmit Nischal 
355c646b347SAmit Nischal MODULE_LICENSE("GPL v2");
356