1e55d937dSBjorn Andersson // SPDX-License-Identifier: GPL-2.0-only
2e55d937dSBjorn Andersson /*
3e55d937dSBjorn Andersson  * Copyright (c) 2021, The Linux Foundation. All rights reserved.
4e55d937dSBjorn Andersson  */
5e55d937dSBjorn Andersson 
6e55d937dSBjorn Andersson #include <linux/clk-provider.h>
7e55d937dSBjorn Andersson #include <linux/kernel.h>
8e55d937dSBjorn Andersson #include <linux/module.h>
9e55d937dSBjorn Andersson #include <linux/platform_device.h>
10*9bbcb892SKonrad Dybcio #include <linux/pm_runtime.h>
11e55d937dSBjorn Andersson #include <linux/regmap.h>
12e55d937dSBjorn Andersson 
13e55d937dSBjorn Andersson #include <dt-bindings/clock/qcom,gpucc-sc8280xp.h>
14e55d937dSBjorn Andersson 
15e55d937dSBjorn Andersson #include "clk-alpha-pll.h"
16e55d937dSBjorn Andersson #include "clk-branch.h"
17e55d937dSBjorn Andersson #include "clk-rcg.h"
18e55d937dSBjorn Andersson #include "clk-regmap-divider.h"
19e55d937dSBjorn Andersson #include "common.h"
20e55d937dSBjorn Andersson #include "reset.h"
21e55d937dSBjorn Andersson #include "gdsc.h"
22e55d937dSBjorn Andersson 
23e55d937dSBjorn Andersson /* Need to match the order of clocks in DT binding */
24e55d937dSBjorn Andersson enum {
25e55d937dSBjorn Andersson 	DT_BI_TCXO,
26e55d937dSBjorn Andersson 	DT_GCC_GPU_GPLL0_CLK_SRC,
27e55d937dSBjorn Andersson 	DT_GCC_GPU_GPLL0_DIV_CLK_SRC,
28e55d937dSBjorn Andersson };
29e55d937dSBjorn Andersson 
30e55d937dSBjorn Andersson enum {
31e55d937dSBjorn Andersson 	P_BI_TCXO,
32e55d937dSBjorn Andersson 	P_GCC_GPU_GPLL0_CLK_SRC,
33e55d937dSBjorn Andersson 	P_GCC_GPU_GPLL0_DIV_CLK_SRC,
34e55d937dSBjorn Andersson 	P_GPU_CC_PLL0_OUT_MAIN,
35e55d937dSBjorn Andersson 	P_GPU_CC_PLL1_OUT_MAIN,
36e55d937dSBjorn Andersson };
37e55d937dSBjorn Andersson 
38e55d937dSBjorn Andersson static const struct clk_parent_data parent_data_tcxo = { .index = DT_BI_TCXO };
39e55d937dSBjorn Andersson 
40e55d937dSBjorn Andersson static const struct pll_vco lucid_5lpe_vco[] = {
41e55d937dSBjorn Andersson 	{ 249600000, 1800000000, 0 },
42e55d937dSBjorn Andersson };
43e55d937dSBjorn Andersson 
44e55d937dSBjorn Andersson static struct alpha_pll_config gpu_cc_pll0_config = {
45e55d937dSBjorn Andersson 	.l = 0x1c,
46e55d937dSBjorn Andersson 	.alpha = 0xa555,
47e55d937dSBjorn Andersson 	.config_ctl_val = 0x20485699,
48e55d937dSBjorn Andersson 	.config_ctl_hi_val = 0x00002261,
49e55d937dSBjorn Andersson 	.config_ctl_hi1_val = 0x2a9a699c,
50e55d937dSBjorn Andersson 	.test_ctl_val = 0x00000000,
51e55d937dSBjorn Andersson 	.test_ctl_hi_val = 0x00000000,
52e55d937dSBjorn Andersson 	.test_ctl_hi1_val = 0x01800000,
53e55d937dSBjorn Andersson 	.user_ctl_val = 0x00000000,
54e55d937dSBjorn Andersson 	.user_ctl_hi_val = 0x00000805,
55e55d937dSBjorn Andersson 	.user_ctl_hi1_val = 0x00000000,
56e55d937dSBjorn Andersson };
57e55d937dSBjorn Andersson 
58e55d937dSBjorn Andersson static struct clk_alpha_pll gpu_cc_pll0 = {
59e55d937dSBjorn Andersson 	.offset = 0x0,
60e55d937dSBjorn Andersson 	.vco_table = lucid_5lpe_vco,
61e55d937dSBjorn Andersson 	.num_vco = ARRAY_SIZE(lucid_5lpe_vco),
62e55d937dSBjorn Andersson 	.regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_LUCID],
63e55d937dSBjorn Andersson 	.clkr = {
64e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
65e55d937dSBjorn Andersson 			.name = "gpu_cc_pll0",
66e55d937dSBjorn Andersson 			.parent_data = &parent_data_tcxo,
67e55d937dSBjorn Andersson 			.num_parents = 1,
68e55d937dSBjorn Andersson 			.ops = &clk_alpha_pll_lucid_5lpe_ops,
69e55d937dSBjorn Andersson 		},
70e55d937dSBjorn Andersson 	},
71e55d937dSBjorn Andersson };
72e55d937dSBjorn Andersson 
73e55d937dSBjorn Andersson static struct alpha_pll_config gpu_cc_pll1_config = {
74e55d937dSBjorn Andersson 	.l = 0x1A,
75e55d937dSBjorn Andersson 	.alpha = 0xaaa,
76e55d937dSBjorn Andersson 	.config_ctl_val = 0x20485699,
77e55d937dSBjorn Andersson 	.config_ctl_hi_val = 0x00002261,
78e55d937dSBjorn Andersson 	.config_ctl_hi1_val = 0x2a9a699c,
79e55d937dSBjorn Andersson 	.test_ctl_val = 0x00000000,
80e55d937dSBjorn Andersson 	.test_ctl_hi_val = 0x00000000,
81e55d937dSBjorn Andersson 	.test_ctl_hi1_val = 0x01800000,
82e55d937dSBjorn Andersson 	.user_ctl_val = 0x00000000,
83e55d937dSBjorn Andersson 	.user_ctl_hi_val = 0x00000805,
84e55d937dSBjorn Andersson 	.user_ctl_hi1_val = 0x00000000,
85e55d937dSBjorn Andersson };
86e55d937dSBjorn Andersson 
87e55d937dSBjorn Andersson static struct clk_alpha_pll gpu_cc_pll1 = {
88e55d937dSBjorn Andersson 	.offset = 0x100,
89e55d937dSBjorn Andersson 	.vco_table = lucid_5lpe_vco,
90e55d937dSBjorn Andersson 	.num_vco = ARRAY_SIZE(lucid_5lpe_vco),
91e55d937dSBjorn Andersson 	.regs = clk_alpha_pll_regs[CLK_ALPHA_PLL_TYPE_LUCID],
92e55d937dSBjorn Andersson 	.clkr = {
93e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
94e55d937dSBjorn Andersson 			.name = "gpu_cc_pll1",
95e55d937dSBjorn Andersson 			.parent_data = &parent_data_tcxo,
96e55d937dSBjorn Andersson 			.num_parents = 1,
97e55d937dSBjorn Andersson 			.ops = &clk_alpha_pll_lucid_5lpe_ops,
98e55d937dSBjorn Andersson 		},
99e55d937dSBjorn Andersson 	},
100e55d937dSBjorn Andersson };
101e55d937dSBjorn Andersson 
102e55d937dSBjorn Andersson static const struct parent_map gpu_cc_parent_map_0[] = {
103e55d937dSBjorn Andersson 	{ P_BI_TCXO, 0 },
104e55d937dSBjorn Andersson 	{ P_GPU_CC_PLL0_OUT_MAIN, 1 },
105e55d937dSBjorn Andersson 	{ P_GPU_CC_PLL1_OUT_MAIN, 3 },
106e55d937dSBjorn Andersson 	{ P_GCC_GPU_GPLL0_CLK_SRC, 5 },
107e55d937dSBjorn Andersson 	{ P_GCC_GPU_GPLL0_DIV_CLK_SRC, 6 },
108e55d937dSBjorn Andersson };
109e55d937dSBjorn Andersson 
110e55d937dSBjorn Andersson static const struct clk_parent_data gpu_cc_parent_data_0[] = {
111e55d937dSBjorn Andersson 	{ .index = DT_BI_TCXO },
112e55d937dSBjorn Andersson 	{ .hw = &gpu_cc_pll0.clkr.hw },
113e55d937dSBjorn Andersson 	{ .hw = &gpu_cc_pll1.clkr.hw },
114e55d937dSBjorn Andersson 	{ .index = DT_GCC_GPU_GPLL0_CLK_SRC },
115e55d937dSBjorn Andersson 	{ .index = DT_GCC_GPU_GPLL0_DIV_CLK_SRC },
116e55d937dSBjorn Andersson };
117e55d937dSBjorn Andersson 
118e55d937dSBjorn Andersson static const struct parent_map gpu_cc_parent_map_1[] = {
119e55d937dSBjorn Andersson 	{ P_BI_TCXO, 0 },
120e55d937dSBjorn Andersson 	{ P_GPU_CC_PLL1_OUT_MAIN, 3 },
121e55d937dSBjorn Andersson 	{ P_GCC_GPU_GPLL0_CLK_SRC, 5 },
122e55d937dSBjorn Andersson 	{ P_GCC_GPU_GPLL0_DIV_CLK_SRC, 6 },
123e55d937dSBjorn Andersson };
124e55d937dSBjorn Andersson 
125e55d937dSBjorn Andersson static const struct clk_parent_data gpu_cc_parent_data_1[] = {
126e55d937dSBjorn Andersson 	{ .index = DT_BI_TCXO },
127e55d937dSBjorn Andersson 	{ .hw = &gpu_cc_pll1.clkr.hw },
128e55d937dSBjorn Andersson 	{ .index = DT_GCC_GPU_GPLL0_CLK_SRC },
129e55d937dSBjorn Andersson 	{ .index = DT_GCC_GPU_GPLL0_DIV_CLK_SRC },
130e55d937dSBjorn Andersson };
131e55d937dSBjorn Andersson 
132e55d937dSBjorn Andersson static const struct freq_tbl ftbl_gpu_cc_gmu_clk_src[] = {
133e55d937dSBjorn Andersson 	F(19200000, P_BI_TCXO, 1, 0, 0),
134e55d937dSBjorn Andersson 	F(200000000, P_GCC_GPU_GPLL0_DIV_CLK_SRC, 1.5, 0, 0),
135e55d937dSBjorn Andersson 	F(500000000, P_GPU_CC_PLL1_OUT_MAIN, 1, 0, 0),
136e55d937dSBjorn Andersson 	{ }
137e55d937dSBjorn Andersson };
138e55d937dSBjorn Andersson 
139e55d937dSBjorn Andersson static struct clk_rcg2 gpu_cc_gmu_clk_src = {
140e55d937dSBjorn Andersson 	.cmd_rcgr = 0x1120,
141e55d937dSBjorn Andersson 	.mnd_width = 0,
142e55d937dSBjorn Andersson 	.hid_width = 5,
143e55d937dSBjorn Andersson 	.parent_map = gpu_cc_parent_map_0,
144e55d937dSBjorn Andersson 	.freq_tbl = ftbl_gpu_cc_gmu_clk_src,
145e55d937dSBjorn Andersson 	.clkr.hw.init = &(const struct clk_init_data){
146e55d937dSBjorn Andersson 		.name = "gpu_cc_gmu_clk_src",
147e55d937dSBjorn Andersson 		.parent_data = gpu_cc_parent_data_0,
148e55d937dSBjorn Andersson 		.num_parents = ARRAY_SIZE(gpu_cc_parent_data_0),
149e55d937dSBjorn Andersson 		.ops = &clk_rcg2_shared_ops,
150e55d937dSBjorn Andersson 	},
151e55d937dSBjorn Andersson };
152e55d937dSBjorn Andersson 
153e55d937dSBjorn Andersson static const struct freq_tbl ftbl_gpu_cc_hub_clk_src[] = {
154e55d937dSBjorn Andersson 	F(200000000, P_GCC_GPU_GPLL0_CLK_SRC, 3, 0, 0),
155e55d937dSBjorn Andersson 	F(300000000, P_GCC_GPU_GPLL0_CLK_SRC, 2, 0, 0),
156e55d937dSBjorn Andersson 	F(400000000, P_GCC_GPU_GPLL0_CLK_SRC, 1.5, 0, 0),
157e55d937dSBjorn Andersson 	{ }
158e55d937dSBjorn Andersson };
159e55d937dSBjorn Andersson 
160e55d937dSBjorn Andersson static struct clk_rcg2 gpu_cc_hub_clk_src = {
161e55d937dSBjorn Andersson 	.cmd_rcgr = 0x117c,
162e55d937dSBjorn Andersson 	.mnd_width = 0,
163e55d937dSBjorn Andersson 	.hid_width = 5,
164e55d937dSBjorn Andersson 	.parent_map = gpu_cc_parent_map_1,
165e55d937dSBjorn Andersson 	.freq_tbl = ftbl_gpu_cc_hub_clk_src,
166e55d937dSBjorn Andersson 	.clkr.hw.init = &(const struct clk_init_data){
167e55d937dSBjorn Andersson 		.name = "gpu_cc_hub_clk_src",
168e55d937dSBjorn Andersson 		.parent_data = gpu_cc_parent_data_1,
169e55d937dSBjorn Andersson 		.num_parents = ARRAY_SIZE(gpu_cc_parent_data_1),
170e55d937dSBjorn Andersson 		.ops = &clk_rcg2_shared_ops,
171e55d937dSBjorn Andersson 	},
172e55d937dSBjorn Andersson };
173e55d937dSBjorn Andersson 
174e55d937dSBjorn Andersson static struct clk_regmap_div gpu_cc_hub_ahb_div_clk_src = {
175e55d937dSBjorn Andersson 	.reg = 0x11c0,
176e55d937dSBjorn Andersson 	.shift = 0,
177e55d937dSBjorn Andersson 	.width = 4,
178e55d937dSBjorn Andersson 	.clkr.hw.init = &(const struct clk_init_data) {
179e55d937dSBjorn Andersson 		.name = "gpu_cc_hub_ahb_div_clk_src",
180e55d937dSBjorn Andersson 		.parent_hws = (const struct clk_hw*[]){
181e55d937dSBjorn Andersson 			&gpu_cc_hub_clk_src.clkr.hw,
182e55d937dSBjorn Andersson 		},
183e55d937dSBjorn Andersson 		.num_parents = 1,
184e55d937dSBjorn Andersson 		.flags = CLK_SET_RATE_PARENT,
185e55d937dSBjorn Andersson 		.ops = &clk_regmap_div_ro_ops,
186e55d937dSBjorn Andersson 	},
187e55d937dSBjorn Andersson };
188e55d937dSBjorn Andersson 
189e55d937dSBjorn Andersson static struct clk_regmap_div gpu_cc_hub_cx_int_div_clk_src = {
190e55d937dSBjorn Andersson 	.reg = 0x11bc,
191e55d937dSBjorn Andersson 	.shift = 0,
192e55d937dSBjorn Andersson 	.width = 4,
193e55d937dSBjorn Andersson 	.clkr.hw.init = &(const struct clk_init_data) {
194e55d937dSBjorn Andersson 		.name = "gpu_cc_hub_cx_int_div_clk_src",
195e55d937dSBjorn Andersson 		.parent_hws = (const struct clk_hw*[]){
196e55d937dSBjorn Andersson 			&gpu_cc_hub_clk_src.clkr.hw,
197e55d937dSBjorn Andersson 		},
198e55d937dSBjorn Andersson 		.num_parents = 1,
199e55d937dSBjorn Andersson 		.flags = CLK_SET_RATE_PARENT,
200e55d937dSBjorn Andersson 		.ops = &clk_regmap_div_ro_ops,
201e55d937dSBjorn Andersson 	},
202e55d937dSBjorn Andersson };
203e55d937dSBjorn Andersson 
204e55d937dSBjorn Andersson static struct clk_branch gpu_cc_ahb_clk = {
205e55d937dSBjorn Andersson 	.halt_reg = 0x1078,
206e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT_DELAY,
207e55d937dSBjorn Andersson 	.clkr = {
208e55d937dSBjorn Andersson 		.enable_reg = 0x1078,
209e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
210e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
211e55d937dSBjorn Andersson 			.name = "gpu_cc_ahb_clk",
212e55d937dSBjorn Andersson 			.parent_hws = (const struct clk_hw*[]){
213e55d937dSBjorn Andersson 				&gpu_cc_hub_ahb_div_clk_src.clkr.hw,
214e55d937dSBjorn Andersson 			},
215e55d937dSBjorn Andersson 			.num_parents = 1,
216e55d937dSBjorn Andersson 			.flags = CLK_SET_RATE_PARENT,
217e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
218e55d937dSBjorn Andersson 		},
219e55d937dSBjorn Andersson 	},
220e55d937dSBjorn Andersson };
221e55d937dSBjorn Andersson 
222e55d937dSBjorn Andersson static struct clk_branch gpu_cc_crc_ahb_clk = {
223e55d937dSBjorn Andersson 	.halt_reg = 0x107c,
224e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT_VOTED,
225e55d937dSBjorn Andersson 	.clkr = {
226e55d937dSBjorn Andersson 		.enable_reg = 0x107c,
227e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
228e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
229e55d937dSBjorn Andersson 			.name = "gpu_cc_crc_ahb_clk",
230e55d937dSBjorn Andersson 			.parent_hws = (const struct clk_hw*[]){
231e55d937dSBjorn Andersson 				&gpu_cc_hub_ahb_div_clk_src.clkr.hw,
232e55d937dSBjorn Andersson 			},
233e55d937dSBjorn Andersson 			.num_parents = 1,
234e55d937dSBjorn Andersson 			.flags = CLK_SET_RATE_PARENT,
235e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
236e55d937dSBjorn Andersson 		},
237e55d937dSBjorn Andersson 	},
238e55d937dSBjorn Andersson };
239e55d937dSBjorn Andersson 
240e55d937dSBjorn Andersson static struct clk_branch gpu_cc_cx_gmu_clk = {
241e55d937dSBjorn Andersson 	.halt_reg = 0x1098,
242e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT,
243e55d937dSBjorn Andersson 	.clkr = {
244e55d937dSBjorn Andersson 		.enable_reg = 0x1098,
245e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
246e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
247e55d937dSBjorn Andersson 			.name = "gpu_cc_cx_gmu_clk",
248e55d937dSBjorn Andersson 			.parent_hws = (const struct clk_hw*[]){
249e55d937dSBjorn Andersson 				&gpu_cc_gmu_clk_src.clkr.hw,
250e55d937dSBjorn Andersson 			},
251e55d937dSBjorn Andersson 			.num_parents = 1,
252e55d937dSBjorn Andersson 			.flags = CLK_SET_RATE_PARENT,
253e55d937dSBjorn Andersson 			.ops = &clk_branch2_aon_ops,
254e55d937dSBjorn Andersson 		},
255e55d937dSBjorn Andersson 	},
256e55d937dSBjorn Andersson };
257e55d937dSBjorn Andersson 
258e55d937dSBjorn Andersson static struct clk_branch gpu_cc_cx_snoc_dvm_clk = {
259e55d937dSBjorn Andersson 	.halt_reg = 0x108c,
260e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT_VOTED,
261e55d937dSBjorn Andersson 	.clkr = {
262e55d937dSBjorn Andersson 		.enable_reg = 0x108c,
263e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
264e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
265e55d937dSBjorn Andersson 			.name = "gpu_cc_cx_snoc_dvm_clk",
266e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
267e55d937dSBjorn Andersson 		},
268e55d937dSBjorn Andersson 	},
269e55d937dSBjorn Andersson };
270e55d937dSBjorn Andersson 
271e55d937dSBjorn Andersson static struct clk_branch gpu_cc_cxo_aon_clk = {
272e55d937dSBjorn Andersson 	.halt_reg = 0x1004,
273e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT_VOTED,
274e55d937dSBjorn Andersson 	.clkr = {
275e55d937dSBjorn Andersson 		.enable_reg = 0x1004,
276e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
277e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
278e55d937dSBjorn Andersson 			.name = "gpu_cc_cxo_aon_clk",
279e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
280e55d937dSBjorn Andersson 		},
281e55d937dSBjorn Andersson 	},
282e55d937dSBjorn Andersson };
283e55d937dSBjorn Andersson 
284e55d937dSBjorn Andersson static struct clk_branch gpu_cc_gx_gmu_clk = {
285e55d937dSBjorn Andersson 	.halt_reg = 0x1064,
286e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT,
287e55d937dSBjorn Andersson 	.clkr = {
288e55d937dSBjorn Andersson 		.enable_reg = 0x1064,
289e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
290e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
291e55d937dSBjorn Andersson 			.name = "gpu_cc_gx_gmu_clk",
292e55d937dSBjorn Andersson 			.parent_hws = (const struct clk_hw*[]){
293e55d937dSBjorn Andersson 				&gpu_cc_gmu_clk_src.clkr.hw,
294e55d937dSBjorn Andersson 			},
295e55d937dSBjorn Andersson 			.num_parents = 1,
296e55d937dSBjorn Andersson 			.flags = CLK_SET_RATE_PARENT,
297e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
298e55d937dSBjorn Andersson 		},
299e55d937dSBjorn Andersson 	},
300e55d937dSBjorn Andersson };
301e55d937dSBjorn Andersson 
302e55d937dSBjorn Andersson static struct clk_branch gpu_cc_hlos1_vote_gpu_smmu_clk = {
303e55d937dSBjorn Andersson 	.halt_reg = 0x5000,
304e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT_VOTED,
305e55d937dSBjorn Andersson 	.clkr = {
306e55d937dSBjorn Andersson 		.enable_reg = 0x5000,
307e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
308e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
309e55d937dSBjorn Andersson 			.name = "gpu_cc_hlos1_vote_gpu_smmu_clk",
310e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
311e55d937dSBjorn Andersson 		},
312e55d937dSBjorn Andersson 	},
313e55d937dSBjorn Andersson };
314e55d937dSBjorn Andersson 
315e55d937dSBjorn Andersson static struct clk_branch gpu_cc_hub_aon_clk = {
316e55d937dSBjorn Andersson 	.halt_reg = 0x1178,
317e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT,
318e55d937dSBjorn Andersson 	.clkr = {
319e55d937dSBjorn Andersson 		.enable_reg = 0x1178,
320e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
321e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
322e55d937dSBjorn Andersson 			.name = "gpu_cc_hub_aon_clk",
323e55d937dSBjorn Andersson 			.parent_hws = (const struct clk_hw*[]){
324e55d937dSBjorn Andersson 				&gpu_cc_hub_clk_src.clkr.hw,
325e55d937dSBjorn Andersson 			},
326e55d937dSBjorn Andersson 			.num_parents = 1,
327e55d937dSBjorn Andersson 			.flags = CLK_SET_RATE_PARENT,
328e55d937dSBjorn Andersson 			.ops = &clk_branch2_aon_ops,
329e55d937dSBjorn Andersson 		},
330e55d937dSBjorn Andersson 	},
331e55d937dSBjorn Andersson };
332e55d937dSBjorn Andersson 
333e55d937dSBjorn Andersson static struct clk_branch gpu_cc_hub_cx_int_clk = {
334e55d937dSBjorn Andersson 	.halt_reg = 0x1204,
335e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT,
336e55d937dSBjorn Andersson 	.clkr = {
337e55d937dSBjorn Andersson 		.enable_reg = 0x1204,
338e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
339e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
340e55d937dSBjorn Andersson 			.name = "gpu_cc_hub_cx_int_clk",
341e55d937dSBjorn Andersson 			.parent_hws = (const struct clk_hw*[]){
342e55d937dSBjorn Andersson 				&gpu_cc_hub_cx_int_div_clk_src.clkr.hw,
343e55d937dSBjorn Andersson 			},
344e55d937dSBjorn Andersson 			.num_parents = 1,
345e55d937dSBjorn Andersson 			.flags = CLK_SET_RATE_PARENT,
346e55d937dSBjorn Andersson 			.ops = &clk_branch2_aon_ops,
347e55d937dSBjorn Andersson 		},
348e55d937dSBjorn Andersson 	},
349e55d937dSBjorn Andersson };
350e55d937dSBjorn Andersson 
351e55d937dSBjorn Andersson static struct clk_branch gpu_cc_sleep_clk = {
352e55d937dSBjorn Andersson 	.halt_reg = 0x1090,
353e55d937dSBjorn Andersson 	.halt_check = BRANCH_HALT_VOTED,
354e55d937dSBjorn Andersson 	.clkr = {
355e55d937dSBjorn Andersson 		.enable_reg = 0x1090,
356e55d937dSBjorn Andersson 		.enable_mask = BIT(0),
357e55d937dSBjorn Andersson 		.hw.init = &(const struct clk_init_data){
358e55d937dSBjorn Andersson 			.name = "gpu_cc_sleep_clk",
359e55d937dSBjorn Andersson 			.ops = &clk_branch2_ops,
360e55d937dSBjorn Andersson 		},
361e55d937dSBjorn Andersson 	},
362e55d937dSBjorn Andersson };
363e55d937dSBjorn Andersson 
364e55d937dSBjorn Andersson static struct clk_regmap *gpu_cc_sc8280xp_clocks[] = {
365e55d937dSBjorn Andersson 	[GPU_CC_AHB_CLK] = &gpu_cc_ahb_clk.clkr,
366e55d937dSBjorn Andersson 	[GPU_CC_CRC_AHB_CLK] = &gpu_cc_crc_ahb_clk.clkr,
367e55d937dSBjorn Andersson 	[GPU_CC_CX_GMU_CLK] = &gpu_cc_cx_gmu_clk.clkr,
368e55d937dSBjorn Andersson 	[GPU_CC_CX_SNOC_DVM_CLK] = &gpu_cc_cx_snoc_dvm_clk.clkr,
369e55d937dSBjorn Andersson 	[GPU_CC_CXO_AON_CLK] = &gpu_cc_cxo_aon_clk.clkr,
370e55d937dSBjorn Andersson 	[GPU_CC_GMU_CLK_SRC] = &gpu_cc_gmu_clk_src.clkr,
371e55d937dSBjorn Andersson 	[GPU_CC_GX_GMU_CLK] = &gpu_cc_gx_gmu_clk.clkr,
372e55d937dSBjorn Andersson 	[GPU_CC_HLOS1_VOTE_GPU_SMMU_CLK] = &gpu_cc_hlos1_vote_gpu_smmu_clk.clkr,
373e55d937dSBjorn Andersson 	[GPU_CC_HUB_AHB_DIV_CLK_SRC] = &gpu_cc_hub_ahb_div_clk_src.clkr,
374e55d937dSBjorn Andersson 	[GPU_CC_HUB_AON_CLK] = &gpu_cc_hub_aon_clk.clkr,
375e55d937dSBjorn Andersson 	[GPU_CC_HUB_CLK_SRC] = &gpu_cc_hub_clk_src.clkr,
376e55d937dSBjorn Andersson 	[GPU_CC_HUB_CX_INT_CLK] = &gpu_cc_hub_cx_int_clk.clkr,
377e55d937dSBjorn Andersson 	[GPU_CC_HUB_CX_INT_DIV_CLK_SRC] = &gpu_cc_hub_cx_int_div_clk_src.clkr,
378e55d937dSBjorn Andersson 	[GPU_CC_PLL0] = &gpu_cc_pll0.clkr,
379e55d937dSBjorn Andersson 	[GPU_CC_PLL1] = &gpu_cc_pll1.clkr,
380e55d937dSBjorn Andersson 	[GPU_CC_SLEEP_CLK] = &gpu_cc_sleep_clk.clkr,
381e55d937dSBjorn Andersson };
382e55d937dSBjorn Andersson 
383e55d937dSBjorn Andersson static struct gdsc cx_gdsc = {
384e55d937dSBjorn Andersson 	.gdscr = 0x106c,
385e55d937dSBjorn Andersson 	.gds_hw_ctrl = 0x1540,
386e55d937dSBjorn Andersson 	.pd = {
387e55d937dSBjorn Andersson 		.name = "cx_gdsc",
388e55d937dSBjorn Andersson 	},
389e55d937dSBjorn Andersson 	.pwrsts = PWRSTS_OFF_ON,
390e55d937dSBjorn Andersson 	.flags = VOTABLE | RETAIN_FF_ENABLE,
391e55d937dSBjorn Andersson };
392e55d937dSBjorn Andersson 
393e55d937dSBjorn Andersson static struct gdsc gx_gdsc = {
394e55d937dSBjorn Andersson 	.gdscr = 0x100c,
395e55d937dSBjorn Andersson 	.clamp_io_ctrl = 0x1508,
396e55d937dSBjorn Andersson 	.pd = {
397e55d937dSBjorn Andersson 		.name = "gx_gdsc",
398e55d937dSBjorn Andersson 		.power_on = gdsc_gx_do_nothing_enable,
399e55d937dSBjorn Andersson 	},
400e55d937dSBjorn Andersson 	.pwrsts = PWRSTS_OFF_ON,
401e55d937dSBjorn Andersson 	.flags = CLAMP_IO | RETAIN_FF_ENABLE,
402e55d937dSBjorn Andersson };
403e55d937dSBjorn Andersson 
404e55d937dSBjorn Andersson static struct gdsc *gpu_cc_sc8280xp_gdscs[] = {
405e55d937dSBjorn Andersson 	[GPU_CC_CX_GDSC] = &cx_gdsc,
406e55d937dSBjorn Andersson 	[GPU_CC_GX_GDSC] = &gx_gdsc,
407e55d937dSBjorn Andersson };
408e55d937dSBjorn Andersson 
409e55d937dSBjorn Andersson static const struct regmap_config gpu_cc_sc8280xp_regmap_config = {
410e55d937dSBjorn Andersson 	.reg_bits = 32,
411e55d937dSBjorn Andersson 	.reg_stride = 4,
412e55d937dSBjorn Andersson 	.val_bits = 32,
413e55d937dSBjorn Andersson 	.max_register = 0x8030,
414e55d937dSBjorn Andersson 	.fast_io = true,
415e55d937dSBjorn Andersson };
416e55d937dSBjorn Andersson 
417e55d937dSBjorn Andersson static struct qcom_cc_desc gpu_cc_sc8280xp_desc = {
418e55d937dSBjorn Andersson 	.config = &gpu_cc_sc8280xp_regmap_config,
419e55d937dSBjorn Andersson 	.clks = gpu_cc_sc8280xp_clocks,
420e55d937dSBjorn Andersson 	.num_clks = ARRAY_SIZE(gpu_cc_sc8280xp_clocks),
421e55d937dSBjorn Andersson 	.gdscs = gpu_cc_sc8280xp_gdscs,
422e55d937dSBjorn Andersson 	.num_gdscs = ARRAY_SIZE(gpu_cc_sc8280xp_gdscs),
423e55d937dSBjorn Andersson };
424e55d937dSBjorn Andersson 
gpu_cc_sc8280xp_probe(struct platform_device * pdev)425e55d937dSBjorn Andersson static int gpu_cc_sc8280xp_probe(struct platform_device *pdev)
426e55d937dSBjorn Andersson {
427e55d937dSBjorn Andersson 	struct regmap *regmap;
428*9bbcb892SKonrad Dybcio 	int ret;
429*9bbcb892SKonrad Dybcio 
430*9bbcb892SKonrad Dybcio 	ret = devm_pm_runtime_enable(&pdev->dev);
431*9bbcb892SKonrad Dybcio 	if (ret)
432*9bbcb892SKonrad Dybcio 		return ret;
433*9bbcb892SKonrad Dybcio 
434*9bbcb892SKonrad Dybcio 	ret = pm_runtime_resume_and_get(&pdev->dev);
435*9bbcb892SKonrad Dybcio 	if (ret)
436*9bbcb892SKonrad Dybcio 		return ret;
437e55d937dSBjorn Andersson 
438e55d937dSBjorn Andersson 	regmap = qcom_cc_map(pdev, &gpu_cc_sc8280xp_desc);
439*9bbcb892SKonrad Dybcio 	if (IS_ERR(regmap)) {
440*9bbcb892SKonrad Dybcio 		pm_runtime_put(&pdev->dev);
441e55d937dSBjorn Andersson 		return PTR_ERR(regmap);
442*9bbcb892SKonrad Dybcio 	}
443e55d937dSBjorn Andersson 
444e55d937dSBjorn Andersson 	clk_lucid_pll_configure(&gpu_cc_pll0, regmap, &gpu_cc_pll0_config);
445e55d937dSBjorn Andersson 	clk_lucid_pll_configure(&gpu_cc_pll1, regmap, &gpu_cc_pll1_config);
446e55d937dSBjorn Andersson 
447e55d937dSBjorn Andersson 	/*
448e55d937dSBjorn Andersson 	 * Keep the clocks always-ON
449e55d937dSBjorn Andersson 	 * GPU_CC_CB_CLK, GPU_CC_CXO_CLK
450e55d937dSBjorn Andersson 	 */
451e55d937dSBjorn Andersson 	regmap_update_bits(regmap, 0x1170, BIT(0), BIT(0));
452e55d937dSBjorn Andersson 	regmap_update_bits(regmap, 0x109c, BIT(0), BIT(0));
453e55d937dSBjorn Andersson 
454*9bbcb892SKonrad Dybcio 	ret = qcom_cc_really_probe(pdev, &gpu_cc_sc8280xp_desc, regmap);
455*9bbcb892SKonrad Dybcio 	pm_runtime_put(&pdev->dev);
456*9bbcb892SKonrad Dybcio 
457*9bbcb892SKonrad Dybcio 	return ret;
458e55d937dSBjorn Andersson }
459e55d937dSBjorn Andersson 
460e55d937dSBjorn Andersson static const struct of_device_id gpu_cc_sc8280xp_match_table[] = {
461e55d937dSBjorn Andersson 	{ .compatible = "qcom,sc8280xp-gpucc" },
462e55d937dSBjorn Andersson 	{ }
463e55d937dSBjorn Andersson };
464e55d937dSBjorn Andersson MODULE_DEVICE_TABLE(of, gpu_cc_sc8280xp_match_table);
465e55d937dSBjorn Andersson 
466e55d937dSBjorn Andersson static struct platform_driver gpu_cc_sc8280xp_driver = {
467e55d937dSBjorn Andersson 	.probe = gpu_cc_sc8280xp_probe,
468e55d937dSBjorn Andersson 	.driver = {
469e55d937dSBjorn Andersson 		.name = "gpu_cc-sc8280xp",
470e55d937dSBjorn Andersson 		.of_match_table = gpu_cc_sc8280xp_match_table,
471e55d937dSBjorn Andersson 	},
472e55d937dSBjorn Andersson };
473e55d937dSBjorn Andersson module_platform_driver(gpu_cc_sc8280xp_driver);
474e55d937dSBjorn Andersson 
475e55d937dSBjorn Andersson MODULE_DESCRIPTION("Qualcomm SC8280XP GPU clock controller");
476e55d937dSBjorn Andersson MODULE_LICENSE("GPL");
477