1ec8f24b7SThomas Gleixner# SPDX-License-Identifier: GPL-2.0-only 2889c2b7eSJerome Brunet# Amlogic clock drivers 37a29a869SCarlo Caione 4*230b6f3aSNeil Armstrongobj-$(CONFIG_COMMON_CLK_MESON_CLKC_UTILS) += meson-clkc-utils.o 5889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_AO_CLKC) += meson-aoclk.o 626d34431SNeil Armstrongobj-$(CONFIG_COMMON_CLK_MESON_CPU_DYNDIV) += clk-cpu-dyndiv.o 7889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_DUALDIV) += clk-dualdiv.o 86682bd4dSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_EE_CLKC) += meson-eeclk.o 9889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_MPLL) += clk-mpll.o 10889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_PHASE) += clk-phase.o 11889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_PLL) += clk-pll.o 12889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_REGMAP) += clk-regmap.o 13889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_SCLK_DIV) += sclk-div.o 14889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_MESON_VID_PLL_DIV) += vid-pll-div.o 15889c2b7eSJerome Brunet 16889c2b7eSJerome Brunet# Amlogic Clock controllers 17889c2b7eSJerome Brunet 186693e219SQiufang Daiobj-$(CONFIG_COMMON_CLK_AXG) += axg.o axg-aoclk.o 191cd50181SJerome Brunetobj-$(CONFIG_COMMON_CLK_AXG_AUDIO) += axg-audio.o 2028f3be51SDmitry Rokosovobj-$(CONFIG_COMMON_CLK_A1_PLL) += a1-pll.o 2184af9144SDmitry Rokosovobj-$(CONFIG_COMMON_CLK_A1_PERIPHERALS) += a1-peripherals.o 22889c2b7eSJerome Brunetobj-$(CONFIG_COMMON_CLK_GXBB) += gxbb.o gxbb-aoclk.o 23042f01bbSNeil Armstrongobj-$(CONFIG_COMMON_CLK_G12A) += g12a.o g12a-aoclk.o 2464aa7008SMartin Blumenstinglobj-$(CONFIG_COMMON_CLK_MESON8B) += meson8b.o meson8-ddr.o 25