18369ae33SRafał Miłecki /*
28369ae33SRafał Miłecki  * Broadcom specific AMBA
38369ae33SRafał Miłecki  * ChipCommon core driver
48369ae33SRafał Miłecki  *
58369ae33SRafał Miłecki  * Copyright 2005, Broadcom Corporation
6eb032b98SMichael Büsch  * Copyright 2006, 2007, Michael Buesch <m@bues.ch>
756fd5f07SHauke Mehrtens  * Copyright 2012, Hauke Mehrtens <hauke@hauke-m.de>
88369ae33SRafał Miłecki  *
98369ae33SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
108369ae33SRafał Miłecki  */
118369ae33SRafał Miłecki 
128369ae33SRafał Miłecki #include "bcma_private.h"
13a22a3114SHauke Mehrtens #include <linux/bcm47xx_wdt.h>
1444a8e377SPaul Gortmaker #include <linux/export.h>
15a4855f39SHauke Mehrtens #include <linux/platform_device.h>
168369ae33SRafał Miłecki #include <linux/bcma/bcma.h>
178369ae33SRafał Miłecki 
188369ae33SRafał Miłecki static inline u32 bcma_cc_write32_masked(struct bcma_drv_cc *cc, u16 offset,
198369ae33SRafał Miłecki 					 u32 mask, u32 value)
208369ae33SRafał Miłecki {
218369ae33SRafał Miłecki 	value &= mask;
228369ae33SRafał Miłecki 	value |= bcma_cc_read32(cc, offset) & ~mask;
238369ae33SRafał Miłecki 	bcma_cc_write32(cc, offset, value);
248369ae33SRafał Miłecki 
258369ae33SRafał Miłecki 	return value;
268369ae33SRafał Miłecki }
278369ae33SRafał Miłecki 
286951618bSHauke Mehrtens u32 bcma_chipco_get_alp_clock(struct bcma_drv_cc *cc)
2956fd5f07SHauke Mehrtens {
3056fd5f07SHauke Mehrtens 	if (cc->capabilities & BCMA_CC_CAP_PMU)
315b5ac414SRafał Miłecki 		return bcma_pmu_get_alp_clock(cc);
3256fd5f07SHauke Mehrtens 
3356fd5f07SHauke Mehrtens 	return 20000000;
3456fd5f07SHauke Mehrtens }
356951618bSHauke Mehrtens EXPORT_SYMBOL_GPL(bcma_chipco_get_alp_clock);
3656fd5f07SHauke Mehrtens 
37f6354c8cSHauke Mehrtens static u32 bcma_chipco_watchdog_get_max_timer(struct bcma_drv_cc *cc)
38f6354c8cSHauke Mehrtens {
39f6354c8cSHauke Mehrtens 	struct bcma_bus *bus = cc->core->bus;
40f6354c8cSHauke Mehrtens 	u32 nb;
41f6354c8cSHauke Mehrtens 
42f6354c8cSHauke Mehrtens 	if (cc->capabilities & BCMA_CC_CAP_PMU) {
43f6354c8cSHauke Mehrtens 		if (bus->chipinfo.id == BCMA_CHIP_ID_BCM4706)
44f6354c8cSHauke Mehrtens 			nb = 32;
45f6354c8cSHauke Mehrtens 		else if (cc->core->id.rev < 26)
46f6354c8cSHauke Mehrtens 			nb = 16;
47f6354c8cSHauke Mehrtens 		else
48f6354c8cSHauke Mehrtens 			nb = (cc->core->id.rev >= 37) ? 32 : 24;
49f6354c8cSHauke Mehrtens 	} else {
50f6354c8cSHauke Mehrtens 		nb = 28;
51f6354c8cSHauke Mehrtens 	}
52f6354c8cSHauke Mehrtens 	if (nb == 32)
53f6354c8cSHauke Mehrtens 		return 0xffffffff;
54f6354c8cSHauke Mehrtens 	else
55f6354c8cSHauke Mehrtens 		return (1 << nb) - 1;
56f6354c8cSHauke Mehrtens }
57f6354c8cSHauke Mehrtens 
58a22a3114SHauke Mehrtens static u32 bcma_chipco_watchdog_timer_set_wdt(struct bcm47xx_wdt *wdt,
59a22a3114SHauke Mehrtens 					      u32 ticks)
60a22a3114SHauke Mehrtens {
61a22a3114SHauke Mehrtens 	struct bcma_drv_cc *cc = bcm47xx_wdt_get_drvdata(wdt);
62a22a3114SHauke Mehrtens 
63a22a3114SHauke Mehrtens 	return bcma_chipco_watchdog_timer_set(cc, ticks);
64a22a3114SHauke Mehrtens }
65a22a3114SHauke Mehrtens 
66a22a3114SHauke Mehrtens static u32 bcma_chipco_watchdog_timer_set_ms_wdt(struct bcm47xx_wdt *wdt,
67a22a3114SHauke Mehrtens 						 u32 ms)
68a22a3114SHauke Mehrtens {
69a22a3114SHauke Mehrtens 	struct bcma_drv_cc *cc = bcm47xx_wdt_get_drvdata(wdt);
70a22a3114SHauke Mehrtens 	u32 ticks;
71a22a3114SHauke Mehrtens 
72a22a3114SHauke Mehrtens 	ticks = bcma_chipco_watchdog_timer_set(cc, cc->ticks_per_ms * ms);
73a22a3114SHauke Mehrtens 	return ticks / cc->ticks_per_ms;
74a22a3114SHauke Mehrtens }
75a22a3114SHauke Mehrtens 
76a22a3114SHauke Mehrtens static int bcma_chipco_watchdog_ticks_per_ms(struct bcma_drv_cc *cc)
77a22a3114SHauke Mehrtens {
78a22a3114SHauke Mehrtens 	struct bcma_bus *bus = cc->core->bus;
79a22a3114SHauke Mehrtens 
80a22a3114SHauke Mehrtens 	if (cc->capabilities & BCMA_CC_CAP_PMU) {
81a22a3114SHauke Mehrtens 		if (bus->chipinfo.id == BCMA_CHIP_ID_BCM4706)
82a22a3114SHauke Mehrtens 			/* 4706 CC and PMU watchdogs are clocked at 1/4 of ALP clock */
835b5ac414SRafał Miłecki 			return bcma_chipco_get_alp_clock(cc) / 4000;
84a22a3114SHauke Mehrtens 		else
85a22a3114SHauke Mehrtens 			/* based on 32KHz ILP clock */
86a22a3114SHauke Mehrtens 			return 32;
87a22a3114SHauke Mehrtens 	} else {
885b5ac414SRafał Miłecki 		return bcma_chipco_get_alp_clock(cc) / 1000;
89a22a3114SHauke Mehrtens 	}
90a22a3114SHauke Mehrtens }
91f6354c8cSHauke Mehrtens 
92a4855f39SHauke Mehrtens int bcma_chipco_watchdog_register(struct bcma_drv_cc *cc)
93a4855f39SHauke Mehrtens {
94a4855f39SHauke Mehrtens 	struct bcm47xx_wdt wdt = {};
95a4855f39SHauke Mehrtens 	struct platform_device *pdev;
96a4855f39SHauke Mehrtens 
97a4855f39SHauke Mehrtens 	wdt.driver_data = cc;
98a4855f39SHauke Mehrtens 	wdt.timer_set = bcma_chipco_watchdog_timer_set_wdt;
99a4855f39SHauke Mehrtens 	wdt.timer_set_ms = bcma_chipco_watchdog_timer_set_ms_wdt;
100a4855f39SHauke Mehrtens 	wdt.max_timer_ms = bcma_chipco_watchdog_get_max_timer(cc) / cc->ticks_per_ms;
101a4855f39SHauke Mehrtens 
102a4855f39SHauke Mehrtens 	pdev = platform_device_register_data(NULL, "bcm47xx-wdt",
103a4855f39SHauke Mehrtens 					     cc->core->bus->num, &wdt,
104a4855f39SHauke Mehrtens 					     sizeof(wdt));
105a4855f39SHauke Mehrtens 	if (IS_ERR(pdev))
106a4855f39SHauke Mehrtens 		return PTR_ERR(pdev);
107a4855f39SHauke Mehrtens 
108a4855f39SHauke Mehrtens 	cc->watchdog = pdev;
109a4855f39SHauke Mehrtens 
110a4855f39SHauke Mehrtens 	return 0;
111a4855f39SHauke Mehrtens }
112a4855f39SHauke Mehrtens 
11349655bb8SHauke Mehrtens void bcma_core_chipcommon_early_init(struct bcma_drv_cc *cc)
11449655bb8SHauke Mehrtens {
11549655bb8SHauke Mehrtens 	if (cc->early_setup_done)
11649655bb8SHauke Mehrtens 		return;
11749655bb8SHauke Mehrtens 
118ef85fb28SHauke Mehrtens 	spin_lock_init(&cc->gpio_lock);
119ef85fb28SHauke Mehrtens 
12049655bb8SHauke Mehrtens 	if (cc->core->id.rev >= 11)
12149655bb8SHauke Mehrtens 		cc->status = bcma_cc_read32(cc, BCMA_CC_CHIPSTAT);
12249655bb8SHauke Mehrtens 	cc->capabilities = bcma_cc_read32(cc, BCMA_CC_CAP);
12349655bb8SHauke Mehrtens 	if (cc->core->id.rev >= 35)
12449655bb8SHauke Mehrtens 		cc->capabilities_ext = bcma_cc_read32(cc, BCMA_CC_CAP_EXT);
12549655bb8SHauke Mehrtens 
12649655bb8SHauke Mehrtens 	if (cc->capabilities & BCMA_CC_CAP_PMU)
12749655bb8SHauke Mehrtens 		bcma_pmu_early_init(cc);
12849655bb8SHauke Mehrtens 
12949655bb8SHauke Mehrtens 	cc->early_setup_done = true;
13049655bb8SHauke Mehrtens }
13149655bb8SHauke Mehrtens 
1328369ae33SRafał Miłecki void bcma_core_chipcommon_init(struct bcma_drv_cc *cc)
1338369ae33SRafał Miłecki {
13418dfa495SRafał Miłecki 	u32 leddc_on = 10;
13518dfa495SRafał Miłecki 	u32 leddc_off = 90;
13618dfa495SRafał Miłecki 
137517f43e5SHauke Mehrtens 	if (cc->setup_done)
138517f43e5SHauke Mehrtens 		return;
139517f43e5SHauke Mehrtens 
14049655bb8SHauke Mehrtens 	bcma_core_chipcommon_early_init(cc);
1418369ae33SRafał Miłecki 
1421073e4eeSRafał Miłecki 	if (cc->core->id.rev >= 20) {
1431073e4eeSRafał Miłecki 		bcma_cc_write32(cc, BCMA_CC_GPIOPULLUP, 0);
1441073e4eeSRafał Miłecki 		bcma_cc_write32(cc, BCMA_CC_GPIOPULLDOWN, 0);
1451073e4eeSRafał Miłecki 	}
1468369ae33SRafał Miłecki 
1478369ae33SRafał Miłecki 	if (cc->capabilities & BCMA_CC_CAP_PMU)
1488369ae33SRafał Miłecki 		bcma_pmu_init(cc);
1498369ae33SRafał Miłecki 	if (cc->capabilities & BCMA_CC_CAP_PCTL)
1503d9d8af3SRafał Miłecki 		bcma_err(cc->core->bus, "Power control not implemented!\n");
15118dfa495SRafał Miłecki 
15218dfa495SRafał Miłecki 	if (cc->core->id.rev >= 16) {
15318dfa495SRafał Miłecki 		if (cc->core->bus->sprom.leddc_on_time &&
15418dfa495SRafał Miłecki 		    cc->core->bus->sprom.leddc_off_time) {
15518dfa495SRafał Miłecki 			leddc_on = cc->core->bus->sprom.leddc_on_time;
15618dfa495SRafał Miłecki 			leddc_off = cc->core->bus->sprom.leddc_off_time;
15718dfa495SRafał Miłecki 		}
15818dfa495SRafał Miłecki 		bcma_cc_write32(cc, BCMA_CC_GPIOTIMER,
15918dfa495SRafał Miłecki 			((leddc_on << BCMA_CC_GPIOTIMER_ONTIME_SHIFT) |
16018dfa495SRafał Miłecki 			 (leddc_off << BCMA_CC_GPIOTIMER_OFFTIME_SHIFT)));
16118dfa495SRafał Miłecki 	}
162a22a3114SHauke Mehrtens 	cc->ticks_per_ms = bcma_chipco_watchdog_ticks_per_ms(cc);
163517f43e5SHauke Mehrtens 
164517f43e5SHauke Mehrtens 	cc->setup_done = true;
1658369ae33SRafał Miłecki }
1668369ae33SRafał Miłecki 
1678369ae33SRafał Miłecki /* Set chip watchdog reset timer to fire in 'ticks' backplane cycles */
168a22a3114SHauke Mehrtens u32 bcma_chipco_watchdog_timer_set(struct bcma_drv_cc *cc, u32 ticks)
1698369ae33SRafał Miłecki {
170f6354c8cSHauke Mehrtens 	u32 maxt;
171f6354c8cSHauke Mehrtens 	enum bcma_clkmode clkmode;
172f6354c8cSHauke Mehrtens 
173f6354c8cSHauke Mehrtens 	maxt = bcma_chipco_watchdog_get_max_timer(cc);
174f6354c8cSHauke Mehrtens 	if (cc->capabilities & BCMA_CC_CAP_PMU) {
175f6354c8cSHauke Mehrtens 		if (ticks == 1)
176f6354c8cSHauke Mehrtens 			ticks = 2;
177f6354c8cSHauke Mehrtens 		else if (ticks > maxt)
178f6354c8cSHauke Mehrtens 			ticks = maxt;
179f6354c8cSHauke Mehrtens 		bcma_cc_write32(cc, BCMA_CC_PMU_WATCHDOG, ticks);
180f6354c8cSHauke Mehrtens 	} else {
181f6354c8cSHauke Mehrtens 		clkmode = ticks ? BCMA_CLKMODE_FAST : BCMA_CLKMODE_DYNAMIC;
182f6354c8cSHauke Mehrtens 		bcma_core_set_clockmode(cc->core, clkmode);
183f6354c8cSHauke Mehrtens 		if (ticks > maxt)
184f6354c8cSHauke Mehrtens 			ticks = maxt;
1858369ae33SRafał Miłecki 		/* instant NMI */
1868369ae33SRafał Miłecki 		bcma_cc_write32(cc, BCMA_CC_WATCHDOG, ticks);
1878369ae33SRafał Miłecki 	}
188a22a3114SHauke Mehrtens 	return ticks;
189f6354c8cSHauke Mehrtens }
1908369ae33SRafał Miłecki 
1918369ae33SRafał Miłecki void bcma_chipco_irq_mask(struct bcma_drv_cc *cc, u32 mask, u32 value)
1928369ae33SRafał Miłecki {
1938369ae33SRafał Miłecki 	bcma_cc_write32_masked(cc, BCMA_CC_IRQMASK, mask, value);
1948369ae33SRafał Miłecki }
1958369ae33SRafał Miłecki 
1968369ae33SRafał Miłecki u32 bcma_chipco_irq_status(struct bcma_drv_cc *cc, u32 mask)
1978369ae33SRafał Miłecki {
1988369ae33SRafał Miłecki 	return bcma_cc_read32(cc, BCMA_CC_IRQSTAT) & mask;
1998369ae33SRafał Miłecki }
2008369ae33SRafał Miłecki 
2018369ae33SRafał Miłecki u32 bcma_chipco_gpio_in(struct bcma_drv_cc *cc, u32 mask)
2028369ae33SRafał Miłecki {
2038369ae33SRafał Miłecki 	return bcma_cc_read32(cc, BCMA_CC_GPIOIN) & mask;
2048369ae33SRafał Miłecki }
2058369ae33SRafał Miłecki 
2068369ae33SRafał Miłecki u32 bcma_chipco_gpio_out(struct bcma_drv_cc *cc, u32 mask, u32 value)
2078369ae33SRafał Miłecki {
208ef85fb28SHauke Mehrtens 	unsigned long flags;
209ef85fb28SHauke Mehrtens 	u32 res;
210ef85fb28SHauke Mehrtens 
211ef85fb28SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
212ef85fb28SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOOUT, mask, value);
213ef85fb28SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
214ef85fb28SHauke Mehrtens 
215ef85fb28SHauke Mehrtens 	return res;
2168369ae33SRafał Miłecki }
217ca84a6c5SHauke Mehrtens EXPORT_SYMBOL_GPL(bcma_chipco_gpio_out);
2188369ae33SRafał Miłecki 
2198369ae33SRafał Miłecki u32 bcma_chipco_gpio_outen(struct bcma_drv_cc *cc, u32 mask, u32 value)
2208369ae33SRafał Miłecki {
221ef85fb28SHauke Mehrtens 	unsigned long flags;
222ef85fb28SHauke Mehrtens 	u32 res;
223ef85fb28SHauke Mehrtens 
224ef85fb28SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
225ef85fb28SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOOUTEN, mask, value);
226ef85fb28SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
227ef85fb28SHauke Mehrtens 
228ef85fb28SHauke Mehrtens 	return res;
2298369ae33SRafał Miłecki }
230ca84a6c5SHauke Mehrtens EXPORT_SYMBOL_GPL(bcma_chipco_gpio_outen);
2318369ae33SRafał Miłecki 
2323e8bb507SHauke Mehrtens /*
2333e8bb507SHauke Mehrtens  * If the bit is set to 0, chipcommon controlls this GPIO,
2343e8bb507SHauke Mehrtens  * if the bit is set to 1, it is used by some part of the chip and not our code.
2353e8bb507SHauke Mehrtens  */
2368369ae33SRafał Miłecki u32 bcma_chipco_gpio_control(struct bcma_drv_cc *cc, u32 mask, u32 value)
2378369ae33SRafał Miłecki {
238ef85fb28SHauke Mehrtens 	unsigned long flags;
239ef85fb28SHauke Mehrtens 	u32 res;
240ef85fb28SHauke Mehrtens 
241ef85fb28SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
242ef85fb28SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOCTL, mask, value);
243ef85fb28SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
244ef85fb28SHauke Mehrtens 
245ef85fb28SHauke Mehrtens 	return res;
2468369ae33SRafał Miłecki }
2478369ae33SRafał Miłecki EXPORT_SYMBOL_GPL(bcma_chipco_gpio_control);
2488369ae33SRafał Miłecki 
2498369ae33SRafał Miłecki u32 bcma_chipco_gpio_intmask(struct bcma_drv_cc *cc, u32 mask, u32 value)
2508369ae33SRafał Miłecki {
251ef85fb28SHauke Mehrtens 	unsigned long flags;
252ef85fb28SHauke Mehrtens 	u32 res;
253ef85fb28SHauke Mehrtens 
254ef85fb28SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
255ef85fb28SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOIRQ, mask, value);
256ef85fb28SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
257ef85fb28SHauke Mehrtens 
258ef85fb28SHauke Mehrtens 	return res;
2598369ae33SRafał Miłecki }
2608369ae33SRafał Miłecki 
2618369ae33SRafał Miłecki u32 bcma_chipco_gpio_polarity(struct bcma_drv_cc *cc, u32 mask, u32 value)
2628369ae33SRafał Miłecki {
263ef85fb28SHauke Mehrtens 	unsigned long flags;
264ef85fb28SHauke Mehrtens 	u32 res;
265ef85fb28SHauke Mehrtens 
266ef85fb28SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
267ef85fb28SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOPOL, mask, value);
268ef85fb28SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
269ef85fb28SHauke Mehrtens 
270ef85fb28SHauke Mehrtens 	return res;
2718369ae33SRafał Miłecki }
272e3afe0e5SHauke Mehrtens 
273ea3488f4SHauke Mehrtens u32 bcma_chipco_gpio_pullup(struct bcma_drv_cc *cc, u32 mask, u32 value)
274ea3488f4SHauke Mehrtens {
275ea3488f4SHauke Mehrtens 	unsigned long flags;
276ea3488f4SHauke Mehrtens 	u32 res;
277ea3488f4SHauke Mehrtens 
278ea3488f4SHauke Mehrtens 	if (cc->core->id.rev < 20)
279ea3488f4SHauke Mehrtens 		return 0;
280ea3488f4SHauke Mehrtens 
281ea3488f4SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
282ea3488f4SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOPULLUP, mask, value);
283ea3488f4SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
284ea3488f4SHauke Mehrtens 
285ea3488f4SHauke Mehrtens 	return res;
286ea3488f4SHauke Mehrtens }
287ea3488f4SHauke Mehrtens 
288ea3488f4SHauke Mehrtens u32 bcma_chipco_gpio_pulldown(struct bcma_drv_cc *cc, u32 mask, u32 value)
289ea3488f4SHauke Mehrtens {
290ea3488f4SHauke Mehrtens 	unsigned long flags;
291ea3488f4SHauke Mehrtens 	u32 res;
292ea3488f4SHauke Mehrtens 
293ea3488f4SHauke Mehrtens 	if (cc->core->id.rev < 20)
294ea3488f4SHauke Mehrtens 		return 0;
295ea3488f4SHauke Mehrtens 
296ea3488f4SHauke Mehrtens 	spin_lock_irqsave(&cc->gpio_lock, flags);
297ea3488f4SHauke Mehrtens 	res = bcma_cc_write32_masked(cc, BCMA_CC_GPIOPULLDOWN, mask, value);
298ea3488f4SHauke Mehrtens 	spin_unlock_irqrestore(&cc->gpio_lock, flags);
299ea3488f4SHauke Mehrtens 
300ea3488f4SHauke Mehrtens 	return res;
3018369ae33SRafał Miłecki }
302e3afe0e5SHauke Mehrtens 
303e3afe0e5SHauke Mehrtens #ifdef CONFIG_BCMA_DRIVER_MIPS
304e3afe0e5SHauke Mehrtens void bcma_chipco_serial_init(struct bcma_drv_cc *cc)
305e3afe0e5SHauke Mehrtens {
306e3afe0e5SHauke Mehrtens 	unsigned int irq;
307e3afe0e5SHauke Mehrtens 	u32 baud_base;
308e3afe0e5SHauke Mehrtens 	u32 i;
309e3afe0e5SHauke Mehrtens 	unsigned int ccrev = cc->core->id.rev;
310e3afe0e5SHauke Mehrtens 	struct bcma_serial_port *ports = cc->serial_ports;
311e3afe0e5SHauke Mehrtens 
312e3afe0e5SHauke Mehrtens 	if (ccrev >= 11 && ccrev != 15) {
3135b5ac414SRafał Miłecki 		baud_base = bcma_chipco_get_alp_clock(cc);
314e3afe0e5SHauke Mehrtens 		if (ccrev >= 21) {
315e3afe0e5SHauke Mehrtens 			/* Turn off UART clock before switching clocksource. */
316e3afe0e5SHauke Mehrtens 			bcma_cc_write32(cc, BCMA_CC_CORECTL,
317e3afe0e5SHauke Mehrtens 				       bcma_cc_read32(cc, BCMA_CC_CORECTL)
318e3afe0e5SHauke Mehrtens 				       & ~BCMA_CC_CORECTL_UARTCLKEN);
319e3afe0e5SHauke Mehrtens 		}
320e3afe0e5SHauke Mehrtens 		/* Set the override bit so we don't divide it */
321e3afe0e5SHauke Mehrtens 		bcma_cc_write32(cc, BCMA_CC_CORECTL,
322e3afe0e5SHauke Mehrtens 			       bcma_cc_read32(cc, BCMA_CC_CORECTL)
323e3afe0e5SHauke Mehrtens 			       | BCMA_CC_CORECTL_UARTCLK0);
324e3afe0e5SHauke Mehrtens 		if (ccrev >= 21) {
325e3afe0e5SHauke Mehrtens 			/* Re-enable the UART clock. */
326e3afe0e5SHauke Mehrtens 			bcma_cc_write32(cc, BCMA_CC_CORECTL,
327e3afe0e5SHauke Mehrtens 				       bcma_cc_read32(cc, BCMA_CC_CORECTL)
328e3afe0e5SHauke Mehrtens 				       | BCMA_CC_CORECTL_UARTCLKEN);
329e3afe0e5SHauke Mehrtens 		}
330e3afe0e5SHauke Mehrtens 	} else {
3319a89c3a8SRafał Miłecki 		bcma_err(cc->core->bus, "serial not supported on this device ccrev: 0x%x\n", ccrev);
332e3afe0e5SHauke Mehrtens 		return;
333e3afe0e5SHauke Mehrtens 	}
334e3afe0e5SHauke Mehrtens 
335e2aa19faSNathan Hintz 	irq = bcma_core_irq(cc->core);
336e3afe0e5SHauke Mehrtens 
337e3afe0e5SHauke Mehrtens 	/* Determine the registers of the UARTs */
338e3afe0e5SHauke Mehrtens 	cc->nr_serial_ports = (cc->capabilities & BCMA_CC_CAP_NRUART);
339e3afe0e5SHauke Mehrtens 	for (i = 0; i < cc->nr_serial_ports; i++) {
340e3afe0e5SHauke Mehrtens 		ports[i].regs = cc->core->io_addr + BCMA_CC_UART0_DATA +
341e3afe0e5SHauke Mehrtens 				(i * 256);
342e3afe0e5SHauke Mehrtens 		ports[i].irq = irq;
343e3afe0e5SHauke Mehrtens 		ports[i].baud_base = baud_base;
344e3afe0e5SHauke Mehrtens 		ports[i].reg_shift = 0;
345e3afe0e5SHauke Mehrtens 	}
346e3afe0e5SHauke Mehrtens }
347e3afe0e5SHauke Mehrtens #endif /* CONFIG_BCMA_DRIVER_MIPS */
348