xref: /openbmc/linux/arch/mips/dec/kn02xa-berr.c (revision 2874c5fd)
12874c5fdSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
269c75fb4SMaciej W. Rozycki /*
369c75fb4SMaciej W. Rozycki  *	Bus error event handling code for 5000-series systems equipped
469c75fb4SMaciej W. Rozycki  *	with parity error detection logic, i.e. DECstation/DECsystem
569c75fb4SMaciej W. Rozycki  *	5000/120, /125, /133 (KN02-BA), 5000/150 (KN04-BA) and Personal
669c75fb4SMaciej W. Rozycki  *	DECstation/DECsystem 5000/20, /25, /33 (KN02-CA), 5000/50
769c75fb4SMaciej W. Rozycki  *	(KN04-CA) systems.
869c75fb4SMaciej W. Rozycki  *
969c75fb4SMaciej W. Rozycki  *	Copyright (c) 2005  Maciej W. Rozycki
1069c75fb4SMaciej W. Rozycki  */
1169c75fb4SMaciej W. Rozycki 
1269c75fb4SMaciej W. Rozycki #include <linux/init.h>
1369c75fb4SMaciej W. Rozycki #include <linux/interrupt.h>
1469c75fb4SMaciej W. Rozycki #include <linux/kernel.h>
1569c75fb4SMaciej W. Rozycki #include <linux/types.h>
1669c75fb4SMaciej W. Rozycki 
17a5fc9c0bSMaciej W. Rozycki #include <asm/addrspace.h>
18af37530bSMaciej W. Rozycki #include <asm/cpu-type.h>
196dab2f45SRalf Baechle #include <asm/irq_regs.h>
206dab2f45SRalf Baechle #include <asm/ptrace.h>
2169c75fb4SMaciej W. Rozycki #include <asm/traps.h>
2269c75fb4SMaciej W. Rozycki 
2369c75fb4SMaciej W. Rozycki #include <asm/dec/kn02ca.h>
2469c75fb4SMaciej W. Rozycki #include <asm/dec/kn02xa.h>
2569c75fb4SMaciej W. Rozycki #include <asm/dec/kn05.h>
2669c75fb4SMaciej W. Rozycki 
dec_kn02xa_be_ack(void)2769c75fb4SMaciej W. Rozycki static inline void dec_kn02xa_be_ack(void)
2869c75fb4SMaciej W. Rozycki {
29a5fc9c0bSMaciej W. Rozycki 	volatile u32 *mer = (void *)CKSEG1ADDR(KN02XA_MER);
30a5fc9c0bSMaciej W. Rozycki 	volatile u32 *mem_intr = (void *)CKSEG1ADDR(KN02XA_MEM_INTR);
3169c75fb4SMaciej W. Rozycki 
3269c75fb4SMaciej W. Rozycki 	*mer = KN02CA_MER_INTR;		/* Clear errors; keep the ARC IRQ. */
3369c75fb4SMaciej W. Rozycki 	*mem_intr = 0;			/* Any write clears the bus IRQ. */
3469c75fb4SMaciej W. Rozycki 	iob();
3569c75fb4SMaciej W. Rozycki }
3669c75fb4SMaciej W. Rozycki 
dec_kn02xa_be_backend(struct pt_regs * regs,int is_fixup,int invoker)3769c75fb4SMaciej W. Rozycki static int dec_kn02xa_be_backend(struct pt_regs *regs, int is_fixup,
3869c75fb4SMaciej W. Rozycki 				 int invoker)
3969c75fb4SMaciej W. Rozycki {
40a5fc9c0bSMaciej W. Rozycki 	volatile u32 *kn02xa_mer = (void *)CKSEG1ADDR(KN02XA_MER);
41a5fc9c0bSMaciej W. Rozycki 	volatile u32 *kn02xa_ear = (void *)CKSEG1ADDR(KN02XA_EAR);
4269c75fb4SMaciej W. Rozycki 
4369c75fb4SMaciej W. Rozycki 	static const char excstr[] = "exception";
4469c75fb4SMaciej W. Rozycki 	static const char intstr[] = "interrupt";
4569c75fb4SMaciej W. Rozycki 	static const char cpustr[] = "CPU";
4669c75fb4SMaciej W. Rozycki 	static const char mreadstr[] = "memory read";
4769c75fb4SMaciej W. Rozycki 	static const char readstr[] = "read";
4869c75fb4SMaciej W. Rozycki 	static const char writestr[] = "write";
4969c75fb4SMaciej W. Rozycki 	static const char timestr[] = "timeout";
5069c75fb4SMaciej W. Rozycki 	static const char paritystr[] = "parity error";
5169c75fb4SMaciej W. Rozycki 	static const char lanestat[][4] = { " OK", "BAD" };
5269c75fb4SMaciej W. Rozycki 
5369c75fb4SMaciej W. Rozycki 	const char *kind, *agent, *cycle, *event;
5469c75fb4SMaciej W. Rozycki 	unsigned long address;
5569c75fb4SMaciej W. Rozycki 
5669c75fb4SMaciej W. Rozycki 	u32 mer = *kn02xa_mer;
5769c75fb4SMaciej W. Rozycki 	u32 ear = *kn02xa_ear;
5869c75fb4SMaciej W. Rozycki 	int action = MIPS_BE_FATAL;
5969c75fb4SMaciej W. Rozycki 
6069c75fb4SMaciej W. Rozycki 	/* Ack ASAP, so that any subsequent errors get caught. */
6169c75fb4SMaciej W. Rozycki 	dec_kn02xa_be_ack();
6269c75fb4SMaciej W. Rozycki 
6369c75fb4SMaciej W. Rozycki 	kind = invoker ? intstr : excstr;
6469c75fb4SMaciej W. Rozycki 
6569c75fb4SMaciej W. Rozycki 	/* No DMA errors? */
6669c75fb4SMaciej W. Rozycki 	agent = cpustr;
6769c75fb4SMaciej W. Rozycki 
6869c75fb4SMaciej W. Rozycki 	address = ear & KN02XA_EAR_ADDRESS;
6969c75fb4SMaciej W. Rozycki 
7069c75fb4SMaciej W. Rozycki 	/* Low 256MB is decoded as memory, high -- as TC. */
7169c75fb4SMaciej W. Rozycki 	if (address < 0x10000000) {
7269c75fb4SMaciej W. Rozycki 		cycle = mreadstr;
7369c75fb4SMaciej W. Rozycki 		event = paritystr;
7469c75fb4SMaciej W. Rozycki 	} else {
7569c75fb4SMaciej W. Rozycki 		cycle = invoker ? writestr : readstr;
7669c75fb4SMaciej W. Rozycki 		event = timestr;
7769c75fb4SMaciej W. Rozycki 	}
7869c75fb4SMaciej W. Rozycki 
7969c75fb4SMaciej W. Rozycki 	if (is_fixup)
8069c75fb4SMaciej W. Rozycki 		action = MIPS_BE_FIXUP;
8169c75fb4SMaciej W. Rozycki 
8269c75fb4SMaciej W. Rozycki 	if (action != MIPS_BE_FIXUP)
8369c75fb4SMaciej W. Rozycki 		printk(KERN_ALERT "Bus error %s: %s %s %s at %#010lx\n",
8469c75fb4SMaciej W. Rozycki 			kind, agent, cycle, event, address);
8569c75fb4SMaciej W. Rozycki 
8669c75fb4SMaciej W. Rozycki 	if (action != MIPS_BE_FIXUP && address < 0x10000000)
8769c75fb4SMaciej W. Rozycki 		printk(KERN_ALERT "  Byte lane status %#3x -- "
8869c75fb4SMaciej W. Rozycki 		       "#3: %s, #2: %s, #1: %s, #0: %s\n",
8969c75fb4SMaciej W. Rozycki 		       (mer & KN02XA_MER_BYTERR) >> 8,
9069c75fb4SMaciej W. Rozycki 		       lanestat[(mer & KN02XA_MER_BYTERR_3) != 0],
9169c75fb4SMaciej W. Rozycki 		       lanestat[(mer & KN02XA_MER_BYTERR_2) != 0],
9269c75fb4SMaciej W. Rozycki 		       lanestat[(mer & KN02XA_MER_BYTERR_1) != 0],
9369c75fb4SMaciej W. Rozycki 		       lanestat[(mer & KN02XA_MER_BYTERR_0) != 0]);
9469c75fb4SMaciej W. Rozycki 
9569c75fb4SMaciej W. Rozycki 	return action;
9669c75fb4SMaciej W. Rozycki }
9769c75fb4SMaciej W. Rozycki 
dec_kn02xa_be_handler(struct pt_regs * regs,int is_fixup)9869c75fb4SMaciej W. Rozycki int dec_kn02xa_be_handler(struct pt_regs *regs, int is_fixup)
9969c75fb4SMaciej W. Rozycki {
10069c75fb4SMaciej W. Rozycki 	return dec_kn02xa_be_backend(regs, is_fixup, 0);
10169c75fb4SMaciej W. Rozycki }
10269c75fb4SMaciej W. Rozycki 
dec_kn02xa_be_interrupt(int irq,void * dev_id)1036dab2f45SRalf Baechle irqreturn_t dec_kn02xa_be_interrupt(int irq, void *dev_id)
10469c75fb4SMaciej W. Rozycki {
1056dab2f45SRalf Baechle 	struct pt_regs *regs = get_irq_regs();
10669c75fb4SMaciej W. Rozycki 	int action = dec_kn02xa_be_backend(regs, 0, 1);
10769c75fb4SMaciej W. Rozycki 
10869c75fb4SMaciej W. Rozycki 	if (action == MIPS_BE_DISCARD)
10969c75fb4SMaciej W. Rozycki 		return IRQ_HANDLED;
11069c75fb4SMaciej W. Rozycki 
11169c75fb4SMaciej W. Rozycki 	/*
11269c75fb4SMaciej W. Rozycki 	 * FIXME: Find the affected processes and kill them, otherwise
11369c75fb4SMaciej W. Rozycki 	 * we must die.
11469c75fb4SMaciej W. Rozycki 	 *
11569c75fb4SMaciej W. Rozycki 	 * The interrupt is asynchronously delivered thus EPC and RA
11669c75fb4SMaciej W. Rozycki 	 * may be irrelevant, but are printed for a reference.
11769c75fb4SMaciej W. Rozycki 	 */
11869c75fb4SMaciej W. Rozycki 	printk(KERN_ALERT "Fatal bus interrupt, epc == %08lx, ra == %08lx\n",
11969c75fb4SMaciej W. Rozycki 	       regs->cp0_epc, regs->regs[31]);
12069c75fb4SMaciej W. Rozycki 	die("Unrecoverable bus error", regs);
12169c75fb4SMaciej W. Rozycki }
12269c75fb4SMaciej W. Rozycki 
12369c75fb4SMaciej W. Rozycki 
dec_kn02xa_be_init(void)12469c75fb4SMaciej W. Rozycki void __init dec_kn02xa_be_init(void)
12569c75fb4SMaciej W. Rozycki {
126a5fc9c0bSMaciej W. Rozycki 	volatile u32 *mbcs = (void *)CKSEG1ADDR(KN4K_SLOT_BASE + KN4K_MB_CSR);
12769c75fb4SMaciej W. Rozycki 
12869c75fb4SMaciej W. Rozycki 	/* For KN04 we need to make sure EE (?) is enabled in the MB.  */
12910cc3529SRalf Baechle 	if (current_cpu_type() == CPU_R4000SC)
13069c75fb4SMaciej W. Rozycki 		*mbcs |= KN4K_MB_CSR_EE;
13169c75fb4SMaciej W. Rozycki 	fast_iob();
13269c75fb4SMaciej W. Rozycki 
13369c75fb4SMaciej W. Rozycki 	/* Clear any leftover errors from the firmware. */
13469c75fb4SMaciej W. Rozycki 	dec_kn02xa_be_ack();
13569c75fb4SMaciej W. Rozycki }
136