1 /****************************************************************************/ 2 3 /* 4 * m528xsim.h -- ColdFire 5280/5282 System Integration Module support. 5 * 6 * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com) 7 */ 8 9 /****************************************************************************/ 10 #ifndef m528xsim_h 11 #define m528xsim_h 12 /****************************************************************************/ 13 14 #define CPU_NAME "COLDFIRE(m528x)" 15 #define CPU_INSTR_PER_JIFFY 3 16 #define MCF_BUSCLK MCF_CLK 17 18 #include <asm/m52xxacr.h> 19 20 /* 21 * Define the 5280/5282 SIM register set addresses. 22 */ 23 #define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */ 24 #define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */ 25 26 #define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */ 27 #define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */ 28 #define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */ 29 #define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */ 30 #define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */ 31 #define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */ 32 #define MCFINTC_IRLR 0x18 /* */ 33 #define MCFINTC_IACKL 0x19 /* */ 34 #define MCFINTC_ICR0 0x40 /* Base ICR register */ 35 36 #define MCFINT_VECBASE 64 /* Vector base number */ 37 #define MCFINT_UART0 13 /* Interrupt number for UART0 */ 38 #define MCFINT_UART1 14 /* Interrupt number for UART1 */ 39 #define MCFINT_UART2 15 /* Interrupt number for UART2 */ 40 #define MCFINT_I2C0 17 /* Interrupt number for I2C */ 41 #define MCFINT_QSPI 18 /* Interrupt number for QSPI */ 42 #define MCFINT_FECRX0 23 /* Interrupt number for FEC */ 43 #define MCFINT_FECTX0 27 /* Interrupt number for FEC */ 44 #define MCFINT_FECENTC0 29 /* Interrupt number for FEC */ 45 #define MCFINT_PIT1 55 /* Interrupt number for PIT1 */ 46 47 #define MCF_IRQ_UART0 (MCFINT_VECBASE + MCFINT_UART0) 48 #define MCF_IRQ_UART1 (MCFINT_VECBASE + MCFINT_UART1) 49 #define MCF_IRQ_UART2 (MCFINT_VECBASE + MCFINT_UART2) 50 51 #define MCF_IRQ_FECRX0 (MCFINT_VECBASE + MCFINT_FECRX0) 52 #define MCF_IRQ_FECTX0 (MCFINT_VECBASE + MCFINT_FECTX0) 53 #define MCF_IRQ_FECENTC0 (MCFINT_VECBASE + MCFINT_FECENTC0) 54 55 #define MCF_IRQ_QSPI (MCFINT_VECBASE + MCFINT_QSPI) 56 #define MCF_IRQ_PIT1 (MCFINT_VECBASE + MCFINT_PIT1) 57 #define MCF_IRQ_I2C0 (MCFINT_VECBASE + MCFINT_I2C0) 58 59 /* 60 * SDRAM configuration registers. 61 */ 62 #define MCFSIM_DCR (MCF_IPSBAR + 0x00000044) /* Control */ 63 #define MCFSIM_DACR0 (MCF_IPSBAR + 0x00000048) /* Base address 0 */ 64 #define MCFSIM_DMR0 (MCF_IPSBAR + 0x0000004c) /* Address mask 0 */ 65 #define MCFSIM_DACR1 (MCF_IPSBAR + 0x00000050) /* Base address 1 */ 66 #define MCFSIM_DMR1 (MCF_IPSBAR + 0x00000054) /* Address mask 1 */ 67 68 /* 69 * DMA unit base addresses. 70 */ 71 #define MCFDMA_BASE0 (MCF_IPSBAR + 0x00000100) 72 #define MCFDMA_BASE1 (MCF_IPSBAR + 0x00000140) 73 #define MCFDMA_BASE2 (MCF_IPSBAR + 0x00000180) 74 #define MCFDMA_BASE3 (MCF_IPSBAR + 0x000001C0) 75 76 /* 77 * UART module. 78 */ 79 #define MCFUART_BASE0 (MCF_IPSBAR + 0x00000200) 80 #define MCFUART_BASE1 (MCF_IPSBAR + 0x00000240) 81 #define MCFUART_BASE2 (MCF_IPSBAR + 0x00000280) 82 83 /* 84 * FEC ethernet module. 85 */ 86 #define MCFFEC_BASE0 (MCF_IPSBAR + 0x00001000) 87 #define MCFFEC_SIZE0 0x800 88 89 /* 90 * QSPI module. 91 */ 92 #define MCFQSPI_BASE (MCF_IPSBAR + 0x340) 93 #define MCFQSPI_SIZE 0x40 94 95 #define MCFQSPI_CS0 147 96 #define MCFQSPI_CS1 148 97 #define MCFQSPI_CS2 149 98 #define MCFQSPI_CS3 150 99 100 /* 101 * GPIO registers 102 */ 103 #define MCFGPIO_PODR_A (MCF_IPSBAR + 0x00100000) 104 #define MCFGPIO_PODR_B (MCF_IPSBAR + 0x00100001) 105 #define MCFGPIO_PODR_C (MCF_IPSBAR + 0x00100002) 106 #define MCFGPIO_PODR_D (MCF_IPSBAR + 0x00100003) 107 #define MCFGPIO_PODR_E (MCF_IPSBAR + 0x00100004) 108 #define MCFGPIO_PODR_F (MCF_IPSBAR + 0x00100005) 109 #define MCFGPIO_PODR_G (MCF_IPSBAR + 0x00100006) 110 #define MCFGPIO_PODR_H (MCF_IPSBAR + 0x00100007) 111 #define MCFGPIO_PODR_J (MCF_IPSBAR + 0x00100008) 112 #define MCFGPIO_PODR_DD (MCF_IPSBAR + 0x00100009) 113 #define MCFGPIO_PODR_EH (MCF_IPSBAR + 0x0010000A) 114 #define MCFGPIO_PODR_EL (MCF_IPSBAR + 0x0010000B) 115 #define MCFGPIO_PODR_AS (MCF_IPSBAR + 0x0010000C) 116 #define MCFGPIO_PODR_QS (MCF_IPSBAR + 0x0010000D) 117 #define MCFGPIO_PODR_SD (MCF_IPSBAR + 0x0010000E) 118 #define MCFGPIO_PODR_TC (MCF_IPSBAR + 0x0010000F) 119 #define MCFGPIO_PODR_TD (MCF_IPSBAR + 0x00100010) 120 #define MCFGPIO_PODR_UA (MCF_IPSBAR + 0x00100011) 121 122 #define MCFGPIO_PDDR_A (MCF_IPSBAR + 0x00100014) 123 #define MCFGPIO_PDDR_B (MCF_IPSBAR + 0x00100015) 124 #define MCFGPIO_PDDR_C (MCF_IPSBAR + 0x00100016) 125 #define MCFGPIO_PDDR_D (MCF_IPSBAR + 0x00100017) 126 #define MCFGPIO_PDDR_E (MCF_IPSBAR + 0x00100018) 127 #define MCFGPIO_PDDR_F (MCF_IPSBAR + 0x00100019) 128 #define MCFGPIO_PDDR_G (MCF_IPSBAR + 0x0010001A) 129 #define MCFGPIO_PDDR_H (MCF_IPSBAR + 0x0010001B) 130 #define MCFGPIO_PDDR_J (MCF_IPSBAR + 0x0010001C) 131 #define MCFGPIO_PDDR_DD (MCF_IPSBAR + 0x0010001D) 132 #define MCFGPIO_PDDR_EH (MCF_IPSBAR + 0x0010001E) 133 #define MCFGPIO_PDDR_EL (MCF_IPSBAR + 0x0010001F) 134 #define MCFGPIO_PDDR_AS (MCF_IPSBAR + 0x00100020) 135 #define MCFGPIO_PDDR_QS (MCF_IPSBAR + 0x00100021) 136 #define MCFGPIO_PDDR_SD (MCF_IPSBAR + 0x00100022) 137 #define MCFGPIO_PDDR_TC (MCF_IPSBAR + 0x00100023) 138 #define MCFGPIO_PDDR_TD (MCF_IPSBAR + 0x00100024) 139 #define MCFGPIO_PDDR_UA (MCF_IPSBAR + 0x00100025) 140 141 #define MCFGPIO_PPDSDR_A (MCF_IPSBAR + 0x00100028) 142 #define MCFGPIO_PPDSDR_B (MCF_IPSBAR + 0x00100029) 143 #define MCFGPIO_PPDSDR_C (MCF_IPSBAR + 0x0010002A) 144 #define MCFGPIO_PPDSDR_D (MCF_IPSBAR + 0x0010002B) 145 #define MCFGPIO_PPDSDR_E (MCF_IPSBAR + 0x0010002C) 146 #define MCFGPIO_PPDSDR_F (MCF_IPSBAR + 0x0010002D) 147 #define MCFGPIO_PPDSDR_G (MCF_IPSBAR + 0x0010002E) 148 #define MCFGPIO_PPDSDR_H (MCF_IPSBAR + 0x0010002F) 149 #define MCFGPIO_PPDSDR_J (MCF_IPSBAR + 0x00100030) 150 #define MCFGPIO_PPDSDR_DD (MCF_IPSBAR + 0x00100031) 151 #define MCFGPIO_PPDSDR_EH (MCF_IPSBAR + 0x00100032) 152 #define MCFGPIO_PPDSDR_EL (MCF_IPSBAR + 0x00100033) 153 #define MCFGPIO_PPDSDR_AS (MCF_IPSBAR + 0x00100034) 154 #define MCFGPIO_PPDSDR_QS (MCF_IPSBAR + 0x00100035) 155 #define MCFGPIO_PPDSDR_SD (MCF_IPSBAR + 0x00100036) 156 #define MCFGPIO_PPDSDR_TC (MCF_IPSBAR + 0x00100037) 157 #define MCFGPIO_PPDSDR_TD (MCF_IPSBAR + 0x00100038) 158 #define MCFGPIO_PPDSDR_UA (MCF_IPSBAR + 0x00100039) 159 160 #define MCFGPIO_PCLRR_A (MCF_IPSBAR + 0x0010003C) 161 #define MCFGPIO_PCLRR_B (MCF_IPSBAR + 0x0010003D) 162 #define MCFGPIO_PCLRR_C (MCF_IPSBAR + 0x0010003E) 163 #define MCFGPIO_PCLRR_D (MCF_IPSBAR + 0x0010003F) 164 #define MCFGPIO_PCLRR_E (MCF_IPSBAR + 0x00100040) 165 #define MCFGPIO_PCLRR_F (MCF_IPSBAR + 0x00100041) 166 #define MCFGPIO_PCLRR_G (MCF_IPSBAR + 0x00100042) 167 #define MCFGPIO_PCLRR_H (MCF_IPSBAR + 0x00100043) 168 #define MCFGPIO_PCLRR_J (MCF_IPSBAR + 0x00100044) 169 #define MCFGPIO_PCLRR_DD (MCF_IPSBAR + 0x00100045) 170 #define MCFGPIO_PCLRR_EH (MCF_IPSBAR + 0x00100046) 171 #define MCFGPIO_PCLRR_EL (MCF_IPSBAR + 0x00100047) 172 #define MCFGPIO_PCLRR_AS (MCF_IPSBAR + 0x00100048) 173 #define MCFGPIO_PCLRR_QS (MCF_IPSBAR + 0x00100049) 174 #define MCFGPIO_PCLRR_SD (MCF_IPSBAR + 0x0010004A) 175 #define MCFGPIO_PCLRR_TC (MCF_IPSBAR + 0x0010004B) 176 #define MCFGPIO_PCLRR_TD (MCF_IPSBAR + 0x0010004C) 177 #define MCFGPIO_PCLRR_UA (MCF_IPSBAR + 0x0010004D) 178 179 #define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050) 180 #define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051) 181 #define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052) 182 #define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054) 183 #define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055) 184 #define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056) 185 #define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058) 186 #define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059) 187 #define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A) 188 #define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B) 189 #define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C) 190 191 /* 192 * PIT timer base addresses. 193 */ 194 #define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000) 195 #define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000) 196 #define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000) 197 #define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000) 198 199 /* 200 * Edge Port registers 201 */ 202 #define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000) 203 #define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002) 204 #define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003) 205 #define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004) 206 #define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005) 207 #define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006) 208 209 /* 210 * Queued ADC registers 211 */ 212 #define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006) 213 #define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007) 214 #define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008) 215 #define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009) 216 217 /* 218 * General Purpose Timers registers 219 */ 220 #define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D) 221 #define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E) 222 #define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D) 223 #define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E) 224 /* 225 * 226 * definitions for generic gpio support 227 * 228 */ 229 #define MCFGPIO_PODR MCFGPIO_PODR_A /* port output data */ 230 #define MCFGPIO_PDDR MCFGPIO_PDDR_A /* port data direction */ 231 #define MCFGPIO_PPDR MCFGPIO_PPDSDR_A/* port pin data */ 232 #define MCFGPIO_SETR MCFGPIO_PPDSDR_A/* set output */ 233 #define MCFGPIO_CLRR MCFGPIO_PCLRR_A /* clr output */ 234 235 #define MCFGPIO_IRQ_MAX 8 236 #define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE 237 #define MCFGPIO_PIN_MAX 180 238 239 /* 240 * Reset Control Unit (relative to IPSBAR). 241 */ 242 #define MCF_RCR (MCF_IPSBAR + 0x110000) 243 #define MCF_RSR (MCF_IPSBAR + 0x110001) 244 245 #define MCF_RCR_SWRESET 0x80 /* Software reset bit */ 246 #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */ 247 248 /* 249 * I2C module 250 */ 251 #define MCFI2C_BASE0 (MCF_IPSBAR + 0x300) 252 #define MCFI2C_SIZE0 0x40 253 254 /****************************************************************************/ 255 #endif /* m528xsim_h */ 256